--- /srv/rebuilderd/tmp/rebuilderdEvIk9m/inputs/qemu-system-riscv_10.1.0+ds-5_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdEvIk9m/out/qemu-system-riscv_10.1.0+ds-5_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-09-13 07:57:08.000000 debian-binary │ -rw-r--r-- 0 0 0 1192 2025-09-13 07:57:08.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3296772 2025-09-13 07:57:08.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3297048 2025-09-13 07:57:08.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x265605 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x8e99b4 0x008e99b4 0x008e99b4 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x8e9994 0x008e9994 0x008e9994 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x8e99e0 0x8e99e0 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8e99c0 0x8e99c0 R E 0x10000 │ │ │ │ LOAD 0x8ee678 0x008fe678 0x008fe678 0x1eaab0 0x211420 RW 0x10000 │ │ │ │ DYNAMIC 0x9daa74 0x009eaa74 0x009eaa74 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x8e99c0 0x008e99c0 0x008e99c0 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x8e99a0 0x008e99a0 0x008e99a0 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x8ee678 0x008fe678 0x008fe678 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x8ee678 0x008fe678 0x008fe678 0xf1988 0xf1988 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008e500 08e500 0aef8b 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0013d48c 13d48c 00c51e 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 001499ac 1499ac 000410 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00149dbc 149dbc 111ad8 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0025b894 25b894 001f38 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0025d7cc 25d7cc 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0025d7d8 25d7d8 003100 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 002608d8 2608d8 4ecbe0 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 0074d4b8 74d4b8 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 0074d4c0 74d4c0 19c4f4 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 008e99b4 8e99b4 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 008e99bc 8e99bc 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 008e99c0 8e99c0 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 002608d8 2608d8 4ecbc0 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 0074d498 74d498 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 0074d4a0 74d4a0 19c4f4 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 008e9994 8e9994 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 008e999c 8e999c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 008e99a0 8e99a0 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 008fe678 8ee678 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 008fe678 8ee678 0007a8 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 008fee20 8eee20 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 008fee28 8eee28 0ebc4c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 009eaa74 9daa74 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 009eac54 9dac54 0053ac 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 009f0000 9e0000 0f9128 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1055,167 +1055,167 @@ │ │ │ │ 1051: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1052: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1053: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1055: 00b0e478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1056: 00457da1 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1057: 00ada8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1058: 0062ccf9 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1058: 0062ccd9 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1059: 009f567c 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1060: 0060f081 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1060: 0060f061 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1061: 00b0e976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1062: 00ae3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1063: 00ae9210 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1064: 00adf380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1065: 009fcb8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1066: 00539cad 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 1067: 00b0cfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1068: 006b5a3d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1068: 006b5a1d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 1069: 00a41430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 1070: 00608bad 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1071: 00705209 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 00608b8d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1071: 007051e9 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1072: 004fec75 924 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 1073: 00b0dc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1074: 00b0eef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1075: 00ad8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1076: 00519019 470 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 1077: 009c07c4 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 00b0e320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1079: 00a413ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1080: 006b8049 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1080: 006b8029 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1081: 0052ce0d 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1082: 00291979 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1083: 00b0f118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1084: 00b0de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1085: 00ae3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1086: 006f483d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1086: 006f481d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1087: 0052cee5 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ - 1088: 006d068d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1088: 006d066d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1089: 00b0e690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1090: 0052ce55 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1091: 00ad4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1092: 006ee51d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1092: 006ee4fd 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1093: 00b0d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1094: 003869b5 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1095: 006be679 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1095: 006be659 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1096: 0029fb01 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1097: 00adae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1098: 0072377d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1099: 00590a09 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1098: 0072375d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1099: 005909e5 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1100: 00b0d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1101: 00b0ecd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1102: 00ae50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1103: 00b0d13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1104: 0070fe4d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1104: 0070fe2d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1105: 00a41328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1106: 00ae1170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1107: 00ae7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1108: 00a2dc3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1109: 006b1ec1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1109: 006b1ea1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1110: 009bd9dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1111: 00ae67f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1112: 00b0dc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1113: 00b0e22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1114: 00ad41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1115: 003ba581 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1116: 00a2dab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1117: 00b0d2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1118: 00633411 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1119: 005b7de9 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1118: 006333f1 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1119: 005b7dc9 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1120: 00b0e5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1121: 0052ce9d 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1122: 00ade8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1123: 00a2dbb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1124: 00b0de2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1125: 00ad4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1126: 00a3bd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1127: 00b0d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1128: 00ae0020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1129: 00424849 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1130: 00ada954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1131: 00a3bb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1132: 00b0e41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1133: 006a7de5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1134: 006ec791 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1133: 006a7dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1134: 006ec771 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1135: 00b0e8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1136: 00a3bc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1137: 00463839 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1138: 00b0d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1139: 00adab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1140: 00429389 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1141: 006b48c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1141: 006b48a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1142: 00b0d468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1143: 00b0eec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1144: 002d5745 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1145: 00a2db34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1146: 006fede9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1146: 006fedc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1147: 00b0ee82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1148: 00b0dde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1149: 00ad3b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1150: 004c8e31 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1151: 0038dee5 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1152: 004c79b5 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1153: 006d9cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1154: 005be275 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1153: 006d9cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1154: 005be255 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1155: 0049a649 292 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1156: 00a33258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1157: 0069b151 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1157: 0069b131 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1158: 00a3bc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1159: 00adbda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1160: 00644e79 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1160: 00644e59 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1161: 00a33360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1162: 00ad6120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1163: 004a85a9 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1164: 002a3661 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1165: 00b0ebd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1166: 00aec080 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1167: 00436195 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1168: 006f8725 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1168: 006f8705 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1169: 00ad0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1170: 00b0da5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1171: 006f1595 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1171: 006f1575 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1172: 00ade7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1173: 004db18d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1174: 00b0e806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1175: 00b0f420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1176: 00b0ee66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1177: 006d1fbd 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1178: 006ffc1d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1177: 006d1f9d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1178: 006ffbfd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1179: 00a332dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1180: 00b0e046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1181: 00699e7d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1181: 00699e5d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1182: 00b0ed60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1183: 0046d755 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1184: 003357ed 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1185: 00b0d114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1186: 00ae57a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1187: 00429161 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1188: 00343b39 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1189: 00ad734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1190: 00ad4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1191: 007459e9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1191: 007459c9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1192: 002f343d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1193: 0062ed31 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1193: 0062ed11 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1194: 00465a39 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1195: 0072161d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1195: 007215fd 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1196: 00ad2a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1197: 00b0e1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1198: 00b0e8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1199: 00ae1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1200: 0043c891 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1201: 00b0d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1202: 0090df94 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1203: 00ad744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1204: 002bccb5 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1205: 00b0f32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1206: 00ad8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1207: 00ae3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1208: 00266e31 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1209: 00a3f9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1210: 006e7f2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1210: 006e7f0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1211: 00b0e2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1212: 00ad6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1213: 00a3f858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1214: 00adb074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1215: 00b0e280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1216: 00b0eb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1217: 00a3f960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1223,130 +1223,130 @@ │ │ │ │ 1219: 00b0e5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1220: 009fe86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1221: 00b0d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1222: 00a23f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1223: 004160bd 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1224: 00b0cee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1225: 00a23df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1226: 006eb9d9 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1226: 006eb9b9 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1227: 00ad645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1228: 00a23ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1229: 00499bb1 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1230: 00714721 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1231: 006df235 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1230: 00714701 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1231: 006df215 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1232: 00ad4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1233: 00333339 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1234: 00718f65 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1235: 008c4dc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1234: 00718f45 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1235: 008c4da8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1236: 00b0ddb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1237: 00a3f8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1238: 00b0e8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1239: 0061554d 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1239: 0061552d 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1240: 00b0ed80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1241: 00ae809c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1242: 006b356d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1242: 006b354d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1243: 002eeddd 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1244: 006ed1f1 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1245: 006ab911 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1244: 006ed1d1 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1245: 006ab8f1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1246: 00ae22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1247: 00ae6da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1248: 0043e46d 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1249: 00b0d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1250: 00a23e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1251: 00b0ef62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1252: 004c393d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1253: 00b0ce5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1254: 006f6775 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1254: 006f6755 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1255: 0049a125 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1256: 004153fd 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1257: 00295705 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1258: 00a2fe44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1259: 00294a01 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1260: 00a2fcb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ 1261: 004d7ffd 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1262: 00a2fdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1263: 006deaad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1263: 006dea8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1264: 009fb668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1265: 005efcb5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1265: 005efc95 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1266: 00b0cfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1267: 00664629 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1267: 00664609 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1268: 00b0ee36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1269: 002ed335 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1270: 003d7735 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1271: 00b0db96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1272: 00ae5808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1273: 0031f8f1 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1274: 00ad5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1275: 00ad6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1276: 004ddf91 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1277: 00a2fd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1278: 00b0cf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1279: 006a51f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1280: 005d3231 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1281: 006fafa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1279: 006a51d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1280: 005d3211 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1281: 006faf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1282: 002fba41 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1283: 006a3c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1284: 00590aad 180 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1283: 006a3c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1284: 00590a89 180 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1285: 0049332d 272 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1286: 00ada844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1287: 00ae8a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1288: 005ebc69 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1288: 005ebc49 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1289: 0044a4cd 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1290: 00b0d410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1291: 00730619 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1291: 007305f9 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1292: 00b0f016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1293: 00ad86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1294: 003819f9 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1295: 0070becd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1295: 0070bead 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1296: 00ae1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1297: 004b3269 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1298: 006d8c21 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1298: 006d8c01 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1299: 00ad1024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1300: 006de8dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1300: 006de8bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1301: 00ae3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1302: 00b0d1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1303: 00ade778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1304: 006337ed 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1305: 005b647d 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1304: 006337cd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1305: 005b645d 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1306: 00adaa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1307: 002ce63d 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1308: 00b0d432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1309: 00ae8660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1310: 006799a5 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1310: 00679985 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1311: 00a44a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1312: 00ad648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1313: 00add9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1314: 00b0ec3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1315: 006ccaa9 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1315: 006cca89 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1316: 0038690d 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1317: 00a43110 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1318: 00ad3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1319: 002ac569 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1320: 00b0d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1321: 005251b5 318 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1322: 0050ae85 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1323: 00ae61c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1324: 00b0e402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1325: 006177f5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1325: 006177d5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1326: 00ae4548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1327: 00ad70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1328: 006e1b51 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1328: 006e1b31 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1329: 00b0d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1330: 00395579 128 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1331: 009bf890 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1332: 00a24d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1333: 00b0d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1334: 00a24bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1335: 005252f5 274 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1336: 00a43218 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1337: 006f0299 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1337: 006f0279 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1338: 00a24ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1339: 00ad3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1340: 00ad6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1341: 005bd835 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1341: 005bd815 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1342: 00b0dad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1343: 0029bb01 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1344: 00ad1920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1345: 00b0e83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1346: 00ad8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1347: 009bff18 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1348: 00ae878c 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ @@ -1361,47 +1361,47 @@ │ │ │ │ 1357: 0029e3d1 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1358: 00b0e3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1359: 00b0d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1360: 003f6929 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1361: 004ddd39 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1362: 00343af5 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1363: 003ebf5d 60 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1364: 0061288d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1364: 0061286d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1365: 002d2e4d 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1366: 007440f1 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1367: 0062a2d5 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1368: 00590719 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1369: 006c71f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1366: 007440d1 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1367: 0062a2b5 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1368: 005906f5 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1369: 006c71d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1370: 009c009c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1371: 00b0ce1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1372: 00b0f092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1373: 004c3d25 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1374: 004403f9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1375: 00707871 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1375: 00707851 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1376: 00b0d310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1377: 00ad8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1378: 004e28d1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1379: 00723e9d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1379: 00723e7d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1380: 00b0ed96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1381: 004c00d5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1382: 0062cfe1 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1382: 0062cfc1 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1383: 0029b905 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1384: 00b0ed04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1385: 003809cd 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1386: 00b0fa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1387: 006c2599 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1387: 006c2579 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1388: 00b0d392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1389: 006d9e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1389: 006d9e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1390: 00b0dbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1391: 005b26d9 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1392: 006c8465 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1391: 005b26b9 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1392: 006c8445 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1393: 004dea65 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1394: 00497fb9 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1395: 00590a59 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1396: 006cee8d 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1395: 00590a35 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1396: 006cee6d 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1397: 0045e7e9 44 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1398: 00ade394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1399: 00ae0d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1400: 00b0e5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1401: 003ba52d 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1402: 00ae308c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1403: 00adf110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ @@ -1409,123 +1409,123 @@ │ │ │ │ 1405: 00ae70f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1406: 00548b75 228 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1407: 00330829 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1408: 00ad3e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1409: 00ae9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1410: 00b0e4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1411: 0045c2fd 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1412: 006bbae1 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1412: 006bbac1 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1413: 00ad88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1414: 00ae8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1415: 00ad2178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1416: 00ae1780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1417: 00b0dd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1418: 00b0e880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1419: 00610e55 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1420: 006ea06d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1419: 00610e35 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1420: 006ea04d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1421: 00ad5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1422: 008c4e28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1422: 008c4e08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1423: 00ad9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1424: 009f96f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1425: 004b31a5 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1426: 00472881 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1427: 00b0f6bc 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1428: 003f19ed 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1429: 006e9b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1430: 005e34d5 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1429: 006e9b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1430: 005e34b5 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1431: 00ad2ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1432: 0073caa1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1433: 00738b9d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1432: 0073ca81 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1433: 00738b7d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1434: 00b0e876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1435: 004e8219 124 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1436: 00ade114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1437: 00b0e7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1438: 00b0f2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1439: 006b2409 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1439: 006b23e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1440: 0029f7b9 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1441: 005d75a9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1441: 005d7589 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1442: 00b0d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1443: 00ae2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1444: 0031efa9 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1445: 007032f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1445: 007032d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1446: 00b0f3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1447: 00adc1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1448: 00b0d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1449: 00b0e970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1450: 00b0dc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1451: 00b0dc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1452: 006f0845 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1452: 006f0825 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1453: 00b0e900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1454: 00ad8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1455: 00b0f010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1456: 004af1d5 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1457: 00731f6d 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1457: 00731f4d 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1458: 00b0f368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1459: 005ea645 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1460: 007190f1 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1459: 005ea625 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1460: 007190d1 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1461: 00ad0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1462: 009f7ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1463: 00a322e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1464: 00b0eddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1465: 00618dc1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1465: 00618da1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1466: 00ad4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1467: 00a2c274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1468: 004e1bd1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1469: 005e663d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1469: 005e661d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1470: 00a323e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1471: 002e604d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1472: 00b0ef7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1473: 00b0f348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1474: 004e641d 144 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1475: 00a2c37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1476: 00ad5690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1477: 00b0e042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1478: 00ad2d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1479: 009fb560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1480: 00b0dca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1481: 005efed1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1481: 005efeb1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1482: 00ad9f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1483: 00a42b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1484: 00b0d23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1485: 0062e4ed 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1486: 00748a65 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1487: 006c55a1 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1485: 0062e4cd 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1486: 00748a45 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1487: 006c5581 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1488: 00ae3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1489: 00aded18 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1490: 00a4242c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1491: 00b0d2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1492: 00b0d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1493: 0073a8b9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1494: 00719879 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1493: 0073a899 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1494: 00719859 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1495: 00a32364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1496: 00633325 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1496: 00633305 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1497: 00329b9d 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1498: 009f06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1499: 00a2c2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1500: 00ae18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1501: 00ad33ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1502: 00a46ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1503: 006cbcbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1503: 006cbc9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1504: 004d2399 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1505: 00ad6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1506: 00424739 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1507: 00429859 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1508: 00a3c024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1509: 00a4263c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1510: 0051be6d 84 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1511: 00adbe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1512: 00b0ed70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1513: 00ad5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1514: 00a3bfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1515: 003ca19d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1516: 006e24ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1517: 006f6a69 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1516: 006e248d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1517: 006f6a49 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1518: 00ae0c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1519: 00ad2218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1520: 006f4e01 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1520: 006f4de1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1521: 00aeb9b4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1522: 00b0d00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1523: 0053d2d9 302 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1524: 00b0df3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1525: 00542e0d 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1526: 00522abd 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ 1527: 004db0b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ @@ -1535,101 +1535,101 @@ │ │ │ │ 1531: 00522b95 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1532: 0053d0a5 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1533: 00aeb22c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1534: 004136d1 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1535: 00b0de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1536: 0038fb01 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1537: 004e1d61 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1538: 00662d11 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1538: 00662cf1 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1539: 00522b05 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1540: 006c51d1 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1540: 006c51b1 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1541: 00adc7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1542: 004e2195 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1543: 009bfd7c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1544: 00b0e5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1545: 00a3bf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1546: 00ae3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1547: 00ae17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1548: 00b0ec78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1549: 00adaf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1550: 006e43fd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1550: 006e43dd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1551: 00ae82a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1552: 00632eed 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1552: 00632ecd 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1553: 0042a71d 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1554: 0071c685 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1554: 0071c665 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1555: 00ae0700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1556: 0062128d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1557: 006bc4ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1556: 0062126d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1557: 006bc4cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1558: 00b0f416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1559: 00542f21 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ 1560: 004d9da1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1561: 00b0f100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1562: 00ae319c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1563: 0042b78d 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1564: 0053d1bd 282 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1565: 00291a29 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1566: 006b3c05 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1566: 006b3be5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1567: 00522b4d 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1568: 00ad0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1569: 00498af9 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1570: 006ed839 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1570: 006ed819 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1571: 00b0e3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1572: 00b0e92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1573: 00449351 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1574: 00b0f2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1575: 009f9670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1576: 00343ab5 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1577: 006add59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1577: 006add39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1578: 002f4809 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1579: 002dd4a9 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1580: 0045b17d 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1581: 00add3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1582: 00b0f44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1583: 00b0ce48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1584: 006b6bb9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1585: 00700e35 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1584: 006b6b99 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1585: 00700e15 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1586: 0029e4bd 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1587: 00b0e260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1588: 00b0d1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1589: 00ad8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1590: 0051bdc5 84 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1591: 00b0f26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1592: 00456fd5 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1593: 00b0f29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1594: 00b0ee8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1595: 006a21dd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1595: 006a21bd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1596: 00b0cf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1597: 0045e55d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1598: 00b0de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1599: 00ad6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1600: 00ad2128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1601: 00b0d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1602: 009ae54c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1603: 006be43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1603: 006be41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1604: 00ad85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1605: 004c5401 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1606: 00539635 322 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1607: 006db009 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1607: 006dafe9 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1608: 00b0ee5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1609: 00a44ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1610: 003ebb59 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ 1611: 00a257b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1612: 0060850d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1612: 006084ed 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1613: 009ea784 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1614: 0068aa3d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1614: 0068aa1d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1615: 004b2b4d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1616: 00a46de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1617: 0070ea51 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1617: 0070ea31 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1618: 00ade134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1619: 00ad6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1620: 00530aad 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1621: 00a2dfd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1622: 006ff665 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1622: 006ff645 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1623: 00b0e3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1624: 00714919 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1624: 007148f9 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1625: 00ad6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1626: 00509c89 1088 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1627: 00ad4a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1628: 002918c9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1629: 00530b85 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1630: 0037e23d 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1631: 00a44c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ @@ -1651,54 +1651,54 @@ │ │ │ │ 1647: 00b0ef1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1648: 00b0eef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1649: 0038d5d9 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1650: 002fd3c1 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1651: 002ee6bd 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1652: 002960c1 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1653: 00b0ea3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1654: 007158cd 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1654: 007158ad 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1655: 0037b4b9 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1656: 00530b3d 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1657: 00b0e870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1658: 00b0f2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1659: 00ad4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1660: 00342f5d 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1661: 00ae13f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1662: 00adb144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1663: 00ad6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1664: 004cb589 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1665: 00b0db2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1666: 00b0f13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1667: 005cf8d1 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1667: 005cf8b1 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1668: 00429f89 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1669: 00b0deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1670: 00b0d948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1671: 00747131 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1671: 00747111 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1672: 00ae6ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1673: 00b0dc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1674: 005de63d 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1675: 006cbdad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1674: 005de61d 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1675: 006cbd8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1676: 00ae7744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1677: 004cbe25 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1678: 0070d9a1 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1679: 007413d9 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1678: 0070d981 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1679: 007413b9 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1680: 00ae4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1681: 00adc6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1682: 006f7859 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1682: 006f7839 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1683: 0034509d 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1684: 00ad6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1685: 006c1eed 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1685: 006c1ecd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1686: 00b0f0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1687: 00b0ea4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1688: 00b0e13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1689: 00633ee1 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1689: 00633ec1 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1690: 00ade404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1691: 006f112d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1692: 005ec651 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1693: 00723405 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1691: 006f110d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1692: 005ec631 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1693: 007233e5 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1694: 00b0dbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1695: 0042a615 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1696: 00b0e8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1697: 00b0e34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1698: 00b0f220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1699: 00ae0360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1700: 00b0e756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1712,275 +1712,275 @@ │ │ │ │ 1708: 00b0e77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1709: 00ae1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1710: 00add954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1711: 00b0ee9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1712: 00ad5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1713: 00b0de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1714: 005376ed 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1715: 006f75dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1715: 006f75bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1716: 00b0ec00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1717: 009f7f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1718: 00ae48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1719: 00ae0760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1720: 005da6e1 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1720: 005da6c1 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1721: 00ae3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1722: 00b0d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1723: 0041f53d 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1724: 006f5c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1724: 006f5c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1725: 00b0d442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1726: 003eeae9 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1727: 00b0d276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1728: 00b0d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1729: 00a21d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1730: 006e8989 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1730: 006e8969 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1731: 00adf7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1732: 0073be91 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1732: 0073be71 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1733: 00292a59 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1734: 00ad53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1735: 00b0e678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1736: 00266df1 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1737: 0070721d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1737: 007071fd 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1738: 00b0e06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1739: 009aabd0 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1740: 0062d3b1 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1740: 0062d391 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1741: 00b0d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1742: 00537811 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1743: 00ad1294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1744: 006cd9fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1744: 006cd9dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1745: 00b0d78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1746: 00b0d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1747: 00ad33ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1748: 00ae8110 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1749: 00a26730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ 1750: 004079dd 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1751: 00b0e144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1752: 006917d9 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1752: 006917b9 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1753: 004ab469 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1754: 00b0e2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1755: 00b0d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1756: 006a33f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1756: 006a33d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1757: 00b0d1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1758: 00b0d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1759: 00a3687c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1760: 006de155 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1760: 006de135 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1761: 004483e9 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1762: 00ad73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1763: 00a36984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1764: 00b0d17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1765: 006e26b9 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1765: 006e2699 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1766: 00b0e8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1767: 00ae7144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1768: 00ad8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1769: 002f0499 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1770: 00729a91 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1771: 006f669d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1770: 00729a71 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1771: 006f667d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1772: 00b0da64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1773: 00a2e164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1774: 0071db59 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1775: 006af499 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1776: 006db4a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1777: 0060e759 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1774: 0071db39 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1775: 006af479 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1776: 006db485 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1777: 0060e739 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1778: 003ef6c1 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1779: 00ae55a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1780: 002f3571 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1781: 00b0d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1782: 00b0d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1783: 00ae22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1784: 003853ed 116 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1785: 00295155 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1786: 00344ead 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1787: 00a36900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1788: 002ed6a9 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1789: 005e2f55 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1789: 005e2f35 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1790: 00b0da9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1791: 00adafb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1792: 00b0ef90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1793: 0028feb5 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1794: 006e8151 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1795: 006e2929 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1794: 006e8131 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1795: 006e2909 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1796: 00ad2dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1797: 002cfc69 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1798: 00ad07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1799: 00ad7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1800: 006a33bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1801: 005eab0d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1800: 006a339d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1801: 005eaaed 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1802: 00b0eeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1803: 00742b85 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1803: 00742b65 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1804: 003c7a25 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1805: 00b0d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1806: 00b0da00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1807: 00add694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1808: 0067c519 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1808: 0067c4f9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1809: 002a3315 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1810: 0090df44 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1811: 00b0ecc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1812: 00b0d95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1813: 00ae8360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1814: 00ad60e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1815: 0073a69d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1816: 0065401d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1815: 0073a67d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1816: 00653ffd 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1817: 00adf040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1818: 006f3b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1818: 006f3b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1819: 00417c91 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1820: 00b0f012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1821: 00b0ea94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1822: 009bd520 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1823: 00624389 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1823: 00624369 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1824: 0049631d 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1825: 005db0d5 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1826: 007047e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1827: 006c7e51 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1825: 005db0b5 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1826: 007047c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1827: 006c7e31 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1828: 00ae7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1829: 00ad8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1830: 00adb244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1831: 00ae43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1832: 0074c5c9 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1832: 0074c5a9 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1833: 004375dd 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1834: 00ad5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1835: 0073abd5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1836: 006a5271 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1835: 0073abb5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1836: 006a5251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1837: 00266e61 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1838: 00adf3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1839: 00b0ea76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1840: 00413771 828 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1841: 006cf9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1841: 006cf9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1842: 0028da2d 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1843: 00b0d45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1844: 006be569 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1845: 00617f01 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1844: 006be549 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1845: 00617ee1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1846: 003643fd 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1847: 004de6e5 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1848: 00a25734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1849: 00b0f406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1850: 00ad87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1851: 006ebd89 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1851: 006ebd69 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1852: 004ce9dd 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1853: 00ae4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1854: 004c0fdd 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1855: 00ad3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1856: 00b0e116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1857: 0048459d 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1858: 002f95b9 440 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1859: 00ae1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1860: 002d5e41 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1861: 00adab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1862: 006d2871 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1862: 006d2851 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1863: 00aea84c 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1864: 003ca0d9 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1865: 003959f1 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1866: 00b0cf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1867: 00b0f490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1868: 0029e6a1 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1869: 00ae8420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1870: 003eee99 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1871: 00adc778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1872: 00b0e984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1873: 0052f405 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1874: 00ae0a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1875: 002d61a1 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1876: 006b77f1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1876: 006b77d1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1877: 00ad8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1878: 00adf8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1879: 00b0e450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1880: 009c7640 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1881: 00390285 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1882: 0052f44d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1883: 0028d529 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1884: 00b0e3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1885: 00ad0614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1886: 007058dd 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1886: 007058bd 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1887: 00ae31dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1888: 00ad5de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1889: 00326179 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1890: 006c31fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1891: 005d66cd 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1890: 006c31dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1891: 005d66ad 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1892: 00484c35 96 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1893: 00ad0f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1894: 004d5b0d 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1895: 00ad37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1896: 0052f495 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1897: 003c7585 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1898: 00634231 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1898: 00634211 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1899: 00ad1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1900: 00b0ee7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1901: 004e1d69 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1902: 00adf2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1903: 006f2651 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1904: 006ee3d5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1905: 006185a5 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1906: 00614bad 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1903: 006f2631 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1904: 006ee3b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1905: 00618585 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1906: 00614b8d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1907: 00b0ef48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1908: 002a9405 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1909: 00ae2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1910: 009fb038 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1911: 00a24ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1912: 00ad7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1913: 00748c05 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1913: 00748be5 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1914: 00b0db6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1915: 00266e71 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1916: 00b0eea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1917: 00698c1d 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1917: 00698bfd 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1918: 00b0f362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1919: 004477f9 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1920: 00ada7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1921: 00b0f0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1922: 00adb960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1923: 009ba0b4 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1924: 008c4d50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1925: 0062d3fd 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1924: 008c4d30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1925: 0062d3dd 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1926: 00ad707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1927: 00b0f326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1928: 00ae6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1929: 00a3fe04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1930: 00714a1d 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1930: 007149fd 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1931: 0051d269 584 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1932: 00ade578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1933: 004ee9f9 28 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1934: 00b0d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1935: 00ae6890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1936: 0029b11d 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1937: 0051ce15 636 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ 1938: 00a3fc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_d │ │ │ │ 1939: 004bb54d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1940: 005cf2a1 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1940: 005cf281 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1941: 00b0edcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1942: 00b0de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1943: 004cea59 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1944: 0028ff6d 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1945: 00a3fd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1946: 00b0d216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1947: 00b0dcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1948: 006e2605 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1949: 00723779 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1948: 006e25e5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1949: 00723759 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1950: 00b0d9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1951: 00ae77b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1952: 006adc99 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1952: 006adc79 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1953: 00ad22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1954: 0060b46d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1954: 0060b44d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1955: 00b0e91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1956: 00b0e432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1957: 006a47a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1958: 006b4f79 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1957: 006a4789 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1958: 006b4f59 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1959: 00ad6070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1960: 004ae861 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1961: 006da395 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1961: 006da375 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1962: 00b0f08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1963: 00ade748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1964: 00a3fcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1965: 00b0dcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1966: 006a85ad 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1966: 006a858d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1967: 00adf698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 1968: 0074b7e5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1968: 0074b7c5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1969: 00add344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1970: 00b0ce6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1971: 00b0eba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1972: 00b0ee02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1973: 009c0b2c 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1974: 00ad703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1975: 0073a489 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1975: 0073a469 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1976: 00b0e55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1977: 0049a4b9 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1978: 00b0f15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1979: 0048b7cd 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1980: 00466ab5 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1981: 00ad5df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1982: 00b0e4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1990,104 +1990,104 @@ │ │ │ │ 1986: 00ae6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1987: 00ae1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1988: 00b0f37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1989: 00b0eea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1990: 00b0dad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1991: 00ae2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1992: 004c1ef5 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1993: 006a19c5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1993: 006a19a5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1994: 00543a55 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1995: 00ad773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1996: 009fafb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1997: 00ae88d8 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1998: 004dcf91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1999: 00ae39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 2000: 00b0d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 2001: 00b0f004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 2002: 005d3275 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 2003: 0060e175 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 2002: 005d3255 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 2003: 0060e155 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 2004: 00543b75 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 2005: 00b0ce43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 2006: 00b0ceb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 2007: 00b0d47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 2008: 00adc2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 2009: 00b0e5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 2010: 005d883d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 2010: 005d881d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 2011: 004c21e9 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 2012: 00b0ceda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 2013: 00add564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 2014: 004da321 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 2015: 003a51b1 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 2016: 005dc9f1 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2017: 006b5f1d 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 2016: 005dc9d1 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2017: 006b5efd 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2018: 00ae77c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2019: 00b0d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2020: 0074a7d5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2020: 0074a7b5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2021: 00b0e188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2022: 00ad2818 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2023: 006e6e69 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2024: 007033e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2023: 006e6e49 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2024: 007033c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2025: 00ae2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 2026: 00543c89 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 2027: 0050af05 124 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 2028: 00411c79 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 2029: 00b0e6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2030: 00333f91 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2031: 0028d619 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2032: 00b0f0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 2033: 0051f7dd 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 2034: 00662f89 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2034: 00662f69 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 2035: 004c2771 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2036: 00526881 484 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 2037: 00ae1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2038: 00526e55 508 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 2039: 00b0ce52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2040: 0051f825 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 2041: 00ad83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 2042: 006d8e5d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 2042: 006d8e3d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 2043: 00b0ead4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2044: 00ae8ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 2045: 00526a65 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 2046: 00633055 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2047: 005a1899 608 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 2048: 00734689 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2046: 00633035 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2047: 005a1879 608 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 2048: 00734669 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2049: 00adf1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2050: 00b0e7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2051: 00ae75f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2052: 009c0c00 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2053: 00ae1490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2054: 003f619d 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2055: 00ae04f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 2056: 0051f86d 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 2057: 0065b4ad 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2058: 006680b1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2057: 0065b48d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2058: 00668091 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2059: 00b0e766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 2060: 004d11b9 1780 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2061: 004e1bdd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 2062: 00526c5d 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 2063: 006adced 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2064: 0062b0a9 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2063: 006adccd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2064: 0062b089 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2065: 004956e1 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2066: 0072e165 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2067: 006a6355 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2066: 0072e145 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2067: 006a6335 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2068: 005084d1 24 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 2069: 0072e055 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2069: 0072e035 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2070: 00ad778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2071: 00508bf1 142 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2072: 00b0f14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2073: 0033099d 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2074: 0062a1ad 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2074: 0062a18d 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2075: 00b0f346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2076: 00b0d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2077: 00b0d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2078: 004cead9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2079: 004dce11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2080: 004356dd 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2081: 0046d4ed 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2082: 005dd509 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2082: 005dd4e9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2083: 00a2a618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2084: 00b0e6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2085: 004c2d01 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2086: 002d6439 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2087: 00b0dece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2088: 00ad10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2089: 0038e4b5 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ @@ -2101,259 +2101,259 @@ │ │ │ │ 2097: 00ada594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2098: 00b0f324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2099: 00ae2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2100: 00ad5770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2101: 004400c9 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2102: 0032b17d 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2103: 00507ef5 94 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2104: 005dc5d9 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2104: 005dc5b9 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2105: 00ae6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2106: 00a2a594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2107: 00b0eb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2108: 00b0eb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2109: 00ad61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2110: 00514f05 1508 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2111: 0029f791 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2112: 004b1b8d 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2113: 006fefa5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2114: 0062c66d 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2115: 0073e7b5 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2116: 0062bd25 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2113: 006fef85 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2114: 0062c64d 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2115: 0073e795 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2116: 0062bd05 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2117: 00ae18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2118: 006fdbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2119: 00723a25 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2118: 006fdb91 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2119: 00723a05 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2120: 00ae4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2121: 00b0f124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2122: 006dcc6d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2122: 006dcc4d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2123: 00ad3a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2124: 00a2a510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2125: 0038d791 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2126: 00732af9 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2127: 006378dd 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2126: 00732ad9 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2127: 006378bd 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2128: 00b0f056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2129: 006fb0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2129: 006fb0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2130: 0029e075 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2131: 00a2649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2132: 00b0f258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2133: 00ae49c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2134: 005ea3ad 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2134: 005ea38d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2135: 002b0209 176 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2136: 00ae9674 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2137: 00ad328c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2138: 00ad4654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2139: 00b0e186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2140: 00b0d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2141: 00b0dbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2142: 00635821 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2142: 00635801 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2143: 00adac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2144: 00b0fa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2145: 00b0d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2146: 007359e5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2146: 007359c5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2147: 00a48f30 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2148: 00ad76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2149: 00add244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2150: 009faf30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2151: 0029e549 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2152: 006cec1d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2153: 00737079 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2152: 006cebfd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2153: 00737059 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2154: 004a894d 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2155: 00617835 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2155: 00617815 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2156: 004ca619 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2157: 004dd63d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2158: 00b0f378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2159: 009c76e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2160: 00b0df68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2161: 00ae01d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2162: 002fc621 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2163: 00b0e7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2164: 00adf270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2165: 00b0ce4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2166: 0038a44d 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2167: 002d296d 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2168: 006cb45d 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2169: 006b0ccd 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2168: 006cb43d 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2169: 006b0cad 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2170: 00b0ebea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2171: 00adaca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2172: 00a40014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2173: 006c356d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2173: 006c354d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2174: 002ccd11 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2175: 00a3fe88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2176: 00adf330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2177: 00b0d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2178: 00b0defc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2179: 00ae80e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2180: 004574c5 224 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2181: 00a3ff90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2182: 002d12d5 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2183: 00b0d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2184: 0045eac5 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2185: 009c0444 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2186: 00b0d346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2187: 00b0cbb1 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2188: 006db269 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2188: 006db249 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2189: 00ae0be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2190: 00aec98c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2191: 002cd175 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2192: 00b0d698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2193: 00b0d0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2194: 002f3235 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2195: 00ad1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2196: 00b0fa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2197: 00b0f1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2198: 006adf51 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2198: 006adf31 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2199: 00b0dd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2200: 009bfd44 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2201: 00a21be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2202: 00b0fa24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2203: 005d9d49 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2203: 005d9d29 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2204: 00545935 248 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2205: 00b0cf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2206: 00b0f414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2207: 006a476d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2207: 006a474d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2208: 00b0dcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2209: 00720f69 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2209: 00720f49 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2210: 00545c45 292 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2211: 0084e8f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2211: 0084e8d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2212: 00a3ff0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2213: 00b0fa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2214: 00545a2d 270 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2215: 00a38454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2216: 00a382c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2217: 00b0e628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2218: 00b0d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2219: 00ae67d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2220: 00a42114 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2221: 006a0051 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2222: 00708909 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2223: 0071ce35 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2221: 006a0031 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2222: 007088e9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2223: 0071ce15 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2224: 00a383d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2225: 00adae74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2226: 0060e185 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2227: 00739f15 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2226: 0060e165 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2227: 00739ef5 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2228: 00296699 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2229: 00ae4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2230: 00ad638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2231: 004674b9 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2232: 004fe951 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2233: 009fb6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2234: 00ae1100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2235: 00702479 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2235: 00702459 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2236: 00ae29e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2237: 00b0d122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2238: 00723c61 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2238: 00723c41 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2239: 00545b3d 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2240: 00b0deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2241: 0052d3ad 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2242: 00ad77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2243: 00adba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2244: 00b0ec64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2245: 004e1ad5 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2246: 0052d485 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2247: 006d4e09 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2248: 0062bf41 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2247: 006d4de9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2248: 0062bf21 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2249: 00ad9904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2250: 00286485 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2251: 00b0dd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2252: 00a3834c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2253: 00b0dca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2254: 00ad3698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2255: 00ae4908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2256: 0071164d 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2256: 0071162d 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2257: 0052d3f5 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2258: 00adcf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2259: 00633649 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2259: 00633629 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2260: 00b0e7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2261: 004ca699 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2262: 002d63dd 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2263: 006068c9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2263: 006068a9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2264: 002cf201 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2265: 0062d09d 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2265: 0062d07d 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2266: 0045558d 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2267: 00ae42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2268: 00b0f344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2269: 00725231 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2269: 00725211 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2270: 00447865 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2271: 002c2b7d 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2272: 00ad83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2273: 002d18f9 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2274: 00ae5b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2275: 00b0d340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2276: 0049b1ed 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2277: 0047dc89 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2278: 0052d43d 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ 2279: 004db9b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2280: 00ae2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2281: 00add934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2282: 0074b7e9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2282: 0074b7c9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2283: 004db735 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2284: 00ae86c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2285: 00291ef1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2286: 006e4a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2286: 006e4a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2287: 004e3b95 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2288: 00b0e232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2289: 00b0d1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2290: 00708da5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2290: 00708d85 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2291: 00b0ecec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2292: 00ae0710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2293: 007264f1 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2294: 006dd0e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2295: 006d37d5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2293: 007264d1 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2294: 006dd0c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2295: 006d37b5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2296: 00adc190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2297: 00b0d06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2298: 00a38a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2299: 00b0d290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2300: 00ae4588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2301: 00714ab9 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2301: 00714a99 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2302: 00a388f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2303: 00ade254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2304: 0060d561 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2305: 0062ca0d 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2306: 0060ced1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2304: 0060d541 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2305: 0062c9ed 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2306: 0060ceb1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2307: 00b0dbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2308: 006e1f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2308: 006e1ee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2309: 00a38a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2310: 00ad3df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2311: 00a3e964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ - 2312: 005cab59 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2312: 005cab39 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2313: 00ad8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2314: 00a3e7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2315: 00b0ef8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2316: 00a3e544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_h │ │ │ │ 2317: 00ae58b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2318: 00b0db5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2319: 00a3e8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2320: 00498be1 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2321: 00b0dc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2322: 00396af9 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2323: 00b0e466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2324: 0062b865 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2324: 0062b845 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2325: 003e19e5 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2326: 00705add 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2326: 00705abd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2327: 00b0f028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2328: 006c8009 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2328: 006c7fe9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2329: 00ade868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2330: 0071d321 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2331: 006f463d 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2330: 0071d301 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2331: 006f461d 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2332: 00a2da2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2333: 00a3897c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2334: 006a50cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2335: 00743e2d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2334: 006a50ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2335: 00743e0d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2336: 00a2d8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2337: 00adb134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2338: 00a3e4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2339: 006eff81 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2339: 006eff61 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2340: 0032e431 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2341: 00b0ef86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2342: 002f8d5d 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2343: 00b0d9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2344: 00a2d9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ 2345: 004c40f5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2346: 00b0f198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2347: 00a3e85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2348: 006d4485 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2348: 006d4465 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2349: 00b0cbf0 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2350: 00b0f09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2351: 004da3f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2352: 00ae89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2353: 003f6d81 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2354: 00ad8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2355: 002933d9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2363,363 +2363,363 @@ │ │ │ │ 2359: 00448db1 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2360: 00b0e3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2361: 00a2d924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ 2362: 004af875 92 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2363: 00b0da2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2364: 00ad9e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2365: 003f6e61 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2366: 005ea5e5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2366: 005ea5c5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2367: 00aea948 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2368: 00a43848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2369: 00ad711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2370: 00ad4504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2371: 009f09f4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2372: 00b0e2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2373: 006ff6f5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2373: 006ff6d5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2374: 004ba669 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2375: 006e5eb9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2375: 006e5e99 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2376: 0052d4cd 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2377: 008d86e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2377: 008d86c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2378: 004d94f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2379: 002d22c1 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2380: 0052d5a5 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2381: 00ae7864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2382: 004e1fa9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2383: 00b0dff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2384: 004291ed 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2385: 003f15e1 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2386: 00b0e98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2387: 00b0e568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2388: 00b0d296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2389: 00621ff1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2389: 00621fd1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2390: 003f6df1 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2391: 0052d515 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2392: 00b0d23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2393: 00b0e352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2394: 005de00d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2394: 005ddfed 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2395: 00b0dc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2396: 0073a9b5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2397: 006c2875 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2396: 0073a995 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2397: 006c2855 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2398: 00adb760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2399: 00ae3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2400: 006f3aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2400: 006f3a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2401: 00adaba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2402: 00b0edc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2403: 0038d8dd 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2404: 00ad44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2405: 004201ed 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2406: 00ad44f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2407: 0038b80d 68 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2408: 00ae6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2409: 00702c69 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2409: 00702c49 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2410: 0053b24d 506 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2411: 00b0d29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2412: 005ef9d1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2412: 005ef9b1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2413: 0052d55d 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2414: 0053aed5 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2415: 00ae80ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2416: 00b0e70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2417: 004ca711 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2418: 00ae3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2419: 0026f939 88 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2420: 0063a689 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2420: 0063a669 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2421: 00b0e1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2422: 007231c5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2422: 007231a5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2423: 00ae0270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2424: 00b0d9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2425: 00b0e938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2426: 00b0e24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2427: 006dd0f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2427: 006dd0d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2428: 00b0d292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2429: 00722621 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2430: 006d262d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2431: 006dc715 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2429: 00722601 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2430: 006d260d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2431: 006dc6f5 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2432: 00b0f30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2433: 0053b091 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2434: 00ae4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2435: 00ae4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2436: 00b0d19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2437: 00ae6d68 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2438: 00b0dc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2439: 00b0e12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2440: 00b0f098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2441: 00ae822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2442: 00b0de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2443: 006f5bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2444: 006ec2f1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2445: 006ab17d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2446: 0071b4d1 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2447: 006c6f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2443: 006f5bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2444: 006ec2d1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2445: 006ab15d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2446: 0071b4b1 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2447: 006c6f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2448: 00b0e27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2449: 003b108d 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2450: 00b0e006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2451: 00b0f45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2452: 002d3911 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2453: 004a8845 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2454: 00404f31 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2455: 004675b9 516 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2456: 002c05d1 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2457: 00629a7d 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2457: 00629a5d 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2458: 0090d5e4 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2459: 00ad8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2460: 00ae57f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2461: 0071a939 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2461: 0071a919 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2462: 00b0f9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2463: 003cad01 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2464: 00ad6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2465: 002f7341 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2466: 00b0dd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2467: 00b0d30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2468: 00b0e2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2469: 00622821 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2469: 00622801 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2470: 00ad5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2471: 00b0f366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2472: 00ad46e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2473: 0029ab05 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2474: 006a059d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2474: 006a057d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2475: 004cc515 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2476: 0070a525 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2476: 0070a505 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2477: 00535c89 330 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2478: 00a280f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2479: 00b0fa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2480: 00b0f40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2481: 0042b801 112 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2482: 00a27f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2483: 00535a3d 290 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2484: 00b0d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2485: 00624a69 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2485: 00624a49 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2486: 003871d1 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2487: 00b0f9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2488: 004c12b1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2489: 00ae0190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2490: 00a28074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2491: 0045e0fd 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2492: 00b0f4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2493: 00ae8f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2494: 00b0e5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2495: 00b0ee40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2496: 00ae0880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2497: 004dc2f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2498: 00b0edd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2499: 002bfcad 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2500: 005d4b75 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2501: 0062a58d 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2500: 005d4b55 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2501: 0062a56d 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2502: 00b0d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2503: 00ae7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2504: 0046ca29 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2505: 004728e1 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2506: 00535b61 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2507: 0074365d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2507: 0074363d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2508: 004b3d81 748 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2509: 005d15bd 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2509: 005d159d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2510: 00b0e1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2511: 00a27ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2512: 00adb7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2513: 00ad53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2514: 00b0eb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2515: 006d1fb9 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2515: 006d1f99 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2516: 0042c9d9 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2517: 0032fbe1 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2518: 00ae7e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2519: 00b0e720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2520: 00ade668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2521: 00436ea5 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2522: 00404311 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2523: 0050a3dd 136 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2524: 00add834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2525: 00ae3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2526: 00726d79 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2526: 00726d59 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2527: 00ad8ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2528: 00adbc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2529: 00b0e0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2530: 00b0e17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2531: 00b0d436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2532: 0068eda9 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2533: 006c224d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2532: 0068ed89 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2533: 006c222d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2534: 004e2831 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2535: 005f2a35 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2535: 005f2a15 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2536: 00ad640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2537: 002d6c21 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2538: 00b0e124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2539: 00ad1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2540: 00b0f9b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2541: 006d37e5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2541: 006d37c5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2542: 00ae5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2543: 006d4ff5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2544: 006e0fbd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2543: 006d4fd5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2544: 006e0f9d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2545: 00b0e792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2546: 00606965 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2546: 00606945 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2547: 002f3579 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2548: 00b0f076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2549: 00b0daf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2550: 006b2b81 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2551: 006d4ab5 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2550: 006b2b61 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2551: 006d4a95 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2552: 004c5d75 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2553: 003adbf5 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2554: 002997f5 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2555: 00522f3d 284 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2556: 00a3e64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2557: 004e8b51 124 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2558: 00369bd1 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2559: 00523279 350 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2560: 00b0cf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2561: 00b0cee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2562: 004d5895 8 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2563: 009f0944 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2564: 0072ef49 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2564: 0072ef29 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2565: 00523059 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2566: 00b0ef02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2567: 009f0964 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2568: 002bf165 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2569: 00706a6d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2569: 00706a4d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2570: 009f09a4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2571: 00463795 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2572: 00ae0cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2573: 00737141 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2573: 00737121 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2574: 00add114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2575: 0042917d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2576: 00adb7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2577: 006ae2bd 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2577: 006ae29d 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2578: 00ae4758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2579: 004e3079 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2580: 00ae8440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2581: 0073fdbd 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2581: 0073fd9d 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2582: 004dc0c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2583: 004487bd 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2584: 00ada1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2585: 006f3cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2585: 006f3cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2586: 00a3e5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2587: 00b0d27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2588: 00a41ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2589: 00ae314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2590: 00b0eca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2591: 003302d1 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2592: 00618b29 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2593: 00737321 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2592: 00618b09 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2593: 00737301 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2594: 00523169 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2595: 00ada744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2596: 00651f31 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2596: 00651f11 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2597: 00333011 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2598: 004affcd 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2599: 0044008d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2600: 005c1b25 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2601: 006b14c9 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2600: 005c1b05 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2601: 006b14a9 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2602: 00325d7d 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2603: 006d38b1 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2603: 006d3891 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2604: 00b0ce67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2605: 008c3258 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2605: 008c3238 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2606: 00b0d278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2607: 00ad9934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2608: 00b0ef06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2609: 006a9f45 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2610: 005dc2ed 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2609: 006a9f25 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2610: 005dc2cd 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2611: 00ae0850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2612: 004d8659 30 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2613: 00b0e528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2614: 00b0eb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2615: 00433bf9 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2616: 00ae1380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2617: 00b0d93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2618: 009fbf2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2619: 00ad32fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2620: 00a2c0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2621: 0052a83d 526 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2622: 00b0f024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2623: 00ae5c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2624: 006e9975 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2624: 006e9955 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2625: 0044724d 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2626: 0052ae61 488 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2627: 00ae7e4c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2628: 00a2c1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2629: 003cab35 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2630: 0046cc25 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2631: 00b0d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2632: 00707b4d 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2633: 006fc545 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2632: 00707b2d 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2633: 006fc525 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2634: 0029a42d 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2635: 00414889 828 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2636: 0052aa4d 522 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2637: 007245e1 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2637: 007245c1 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2638: 00ad2d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2639: 00adc110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2640: 006fcd31 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2640: 006fcd11 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2641: 00ade364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2642: 00b0ef4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2643: 00adbd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2644: 00a275a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2645: 00ad37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2646: 00b0dfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2647: 00ae55d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2648: 00b0d972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2649: 00ae58c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2650: 004c1331 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2651: 00b0e514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2652: 00b0d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2653: 006ee75d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2653: 006ee73d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2654: 00b0e8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2655: 0042874d 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2656: 0070135d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2657: 006f2e39 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2656: 0070133d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2657: 006f2e19 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2658: 00a00024 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2659: 00a2c16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2660: 00b0d450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2661: 0051fced 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2662: 0070751d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2662: 007074fd 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2663: 00b0de16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2664: 0052ac59 518 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2665: 006b5159 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2665: 006b5139 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2666: 00b0e9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2667: 00624729 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2668: 005a17a1 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2669: 005f8cf5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2667: 00624709 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2668: 005a1781 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2669: 005f8cd5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2670: 0051fd35 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2671: 00b0ebda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2672: 00b0ef5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2673: 00622525 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2674: 005d4f2d 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2673: 00622505 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2674: 005d4f0d 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2675: 009bfd04 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2676: 002a185d 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2677: 00ae90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2678: 004b9c01 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2679: 0060e90d 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2679: 0060e8ed 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2680: 002b0621 2804 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2681: 009c0574 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2682: 00387e19 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2683: 006e9141 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2684: 005ea1a5 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2683: 006e9121 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2684: 005ea185 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2685: 00addda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2686: 00ae5768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2687: 006378f1 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2687: 006378d1 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2688: 0038e50d 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2689: 00b0f0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2690: 009c75c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2691: 0051fd7d 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2692: 005087d1 16 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2693: 00ade194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2694: 00ad4644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2695: 00700245 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2696: 00724b39 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2695: 00700225 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2696: 00724b19 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2697: 00ad5fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2698: 00b0d982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2699: 00aeb770 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2700: 009c092c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2701: 0038dff9 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2702: 00ae1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2703: 009fcc10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2704: 00b0ee08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2705: 00508fdd 110 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2706: 00b0f050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2707: 006f766d 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2707: 006f764d 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2708: 00a249cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2709: 00622d71 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2709: 00622d51 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2710: 00b0df9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2711: 00264cfd 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2712: 00a24840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2713: 00b0dcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2714: 006ddb85 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2714: 006ddb65 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2715: 00a423a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2716: 00ae4ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2717: 00a24948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2718: 00ad4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2719: 00b0d976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2720: 00b0eb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2721: 00508381 72 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ @@ -2727,15 +2727,15 @@ │ │ │ │ 2723: 009c77a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2724: 004487a9 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2725: 009c0d48 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2726: 00a25314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2727: 00a21b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2728: 00ad091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2729: 00b0f462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2730: 0062c3d5 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2730: 0062c3b5 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2731: 00b0ebc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2732: 00b0ecd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2733: 0029dbed 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2734: 002d2efd 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2735: 00b0dba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2736: 00292dd9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2737: 00a43c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2743,539 +2743,539 @@ │ │ │ │ 2739: 00a248c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_w │ │ │ │ 2740: 002d1a39 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2741: 00ae7084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2742: 0053d981 298 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2743: 00ae75e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2744: 00b0e034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2745: 00296701 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2746: 008c4d20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2746: 008c4d00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2747: 004db655 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2748: 00ae2edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2749: 0053d759 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2750: 005b68b5 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2751: 006e95f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2750: 005b6895 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2751: 006e95d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2752: 00b0dfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2753: 004b51e1 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2754: 00ade084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2755: 00ad1034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2756: 00b0e3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2757: 00b0e73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2758: 00b0efe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2759: 00405069 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2760: 004c3611 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2761: 00ad738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2762: 00664c49 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2762: 00664c29 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2763: 00ad5620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2764: 00ae67b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2765: 00b0dd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2766: 00b0eb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2767: 00b0e988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2768: 0053d871 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2769: 003b7799 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2770: 00b0d320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2771: 00ad9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2772: 006c39b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2772: 006c3999 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2773: 003266dd 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2774: 00b0d0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2775: 002fb8b9 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2776: 00b0e9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2777: 004dacb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2778: 0065c7d5 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2779: 0071156d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2778: 0065c7b5 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2779: 0071154d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2780: 00a21c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2781: 00b0f446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2782: 00a466b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2783: 0051c2e1 588 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2784: 00b0ebd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2785: 00ad4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2786: 007436c5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2786: 007436a5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2787: 009ff658 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2788: 0068c8a9 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2788: 0068c889 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2789: 00ae6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2790: 00b0d37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2791: 005cb6c5 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2791: 005cb6a5 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2792: 00b0d332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2793: 00b0e3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2794: 002d6f75 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2795: 008d869c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2795: 008d867c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2796: 00b0da28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2797: 00ad45c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2798: 005302cd 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ 2799: 004360e5 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2800: 003f5ca1 476 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2801: 006d7c25 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2801: 006d7c05 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2802: 005303a5 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2803: 00296619 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2804: 005db411 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2804: 005db3f1 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2805: 00ae4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2806: 00ad85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2807: 006aaf31 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2807: 006aaf11 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2808: 00b0eb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2809: 00414c65 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2810: 0038d869 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2811: 00ae9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2812: 00530315 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2813: 00723891 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2814: 00704be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2813: 00723871 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2814: 00704bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2815: 00ad257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2816: 0068b8a1 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2817: 00643c31 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2816: 0068b881 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2817: 00643c11 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2818: 003c9d25 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2819: 00ad2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2820: 00adbad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2821: 006c0a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2821: 006c0a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2822: 009bfd5c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2823: 00745879 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2823: 00745859 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2824: 00ae3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2825: 0074088d 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2825: 0074086d 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2826: 002bdccd 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2827: 00b0ee10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2828: 00b0ee12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2829: 004d835d 22 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2830: 00ae0950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2831: 00ada314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2832: 0053035d 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ - 2833: 00745285 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2833: 00745265 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2834: 00ada494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2835: 005aaff9 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2835: 005aafd9 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2836: 0041efa5 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2837: 00442049 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2838: 00616c65 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2838: 00616c45 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2839: 009fd4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2840: 003617e1 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2841: 009fe8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2842: 006f4c8d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2842: 006f4c6d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2843: 009c014c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2844: 00adc010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2845: 00b0ebe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2846: 007472d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2847: 0068e065 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2846: 007472b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2847: 0068e045 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2848: 002bf205 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2849: 00b0ea32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2850: 00a21f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2851: 009c0b8c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2852: 00531b8d 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2853: 00ad745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2854: 00b0d3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2855: 00b0d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2856: 00ae3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2857: 00a43d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2858: 006e2af1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2858: 006e2ad1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2859: 00b0df1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2860: 00a2208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2861: 00ae6ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2862: 005083f9 24 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2863: 00b0c880 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2864: 00508489 70 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2865: 0031cf39 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2866: 00adf340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2867: 006e62a9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2867: 006e6289 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2868: 00531bd5 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2869: 00508901 142 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2870: 00ae56d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2871: 00508b51 160 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2872: 00b0e2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2873: 00b0e456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2874: 00ae3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2875: 00ae80d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2876: 00709959 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2877: 006ec8cd 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2876: 00709939 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2877: 006ec8ad 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2878: 00b0e6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2879: 00527ff9 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2880: 00addf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2881: 00a22008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2882: 00507cf5 94 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2883: 00507e85 110 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2884: 00742fd5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2884: 00742fb5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2885: 005285d5 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2886: 006c61c9 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2886: 006c61a9 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2887: 004247f1 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2888: 00531c1d 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2889: 00633661 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2890: 00633ac9 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2891: 006faf69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2889: 00633641 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2890: 00633aa9 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2891: 006faf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2892: 00b0ed66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2893: 003d0629 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2894: 00b0eeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2895: 005281e1 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2896: 006fb1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2896: 006fb1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2897: 003c8739 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2898: 00405f7d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2899: 00ad2468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2900: 00ad777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2901: 00ad4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2902: 00b0de10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2903: 00724955 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2903: 00724935 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2904: 00ae30fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2905: 0074a971 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2906: 006fd8f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2907: 0073bd81 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2908: 005caa0d 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2905: 0074a951 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2906: 006fd8d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2907: 0073bd61 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2908: 005ca9ed 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2909: 00b0e8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2910: 00ad9c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2911: 00adf648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2912: 0069fe35 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2912: 0069fe15 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2913: 004bc925 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2914: 004d8489 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2915: 00b0d3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2916: 00ad1a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2917: 009c0084 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2918: 00295465 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2919: 00ad080c 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2920: 00b0ddd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2921: 00ade568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2922: 005283dd 504 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2923: 00b0e4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2924: 00ae90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2925: 00adc748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2926: 006d00b5 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2926: 006d0095 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2927: 00ae8194 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2928: 0044ad11 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2929: 00adf578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2930: 0070bad9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2930: 0070bab9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2931: 002e609d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2932: 00b0efe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2933: 006d9f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2933: 006d9f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2934: 00447461 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2935: 0069bb89 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2935: 0069bb69 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2936: 00ae4aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2937: 002f6d95 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2938: 0063390d 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2939: 00728ef5 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2938: 006338ed 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2939: 00728ed5 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2940: 00ae3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2941: 009c114c 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2942: 00369c2d 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2943: 00488141 756 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2944: 00ad731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2945: 00429fb5 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2946: 00ad6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2947: 005ae379 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2947: 005ae359 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2948: 00ad40a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2949: 00ae3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2950: 004c97c1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2951: 00b0db8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2952: 002cfeed 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2953: 00ad0664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2954: 00ad0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2955: 00a24f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2956: 00714cd1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2956: 00714cb1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2957: 00adec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2958: 005d1cc5 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2958: 005d1ca5 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2959: 00b0e910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2960: 00ae7e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2961: 00b0e4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2962: 00ad650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2963: 00ada3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2964: 00b0ddbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2965: 00ad24b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2966: 006a023d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2966: 006a021d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2967: 00b0cf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2968: 00b0eaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2969: 00b0e7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2970: 00429705 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2971: 00ae6740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2972: 00ad9f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2973: 0070ebfd 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2973: 0070ebdd 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2974: 00ae2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2975: 00ad28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2976: 00ae19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2977: 00b0d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2978: 00632f4d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2979: 006a395d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2978: 00632f2d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2979: 006a393d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2980: 00b0d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2981: 00b0d356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2982: 0046d9b5 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2983: 00b0e256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2984: 00a2b2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2985: 006ec065 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2986: 006f277d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2985: 006ec045 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2986: 006f275d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2987: 00a2b404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2988: 00b0dafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2989: 00b0e5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2990: 002967f1 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2991: 00635b75 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2991: 00635b55 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2992: 00ae311c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2993: 006cd765 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2993: 006cd745 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2994: 00ae0f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2995: 00719841 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2995: 00719821 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2996: 00ad775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2997: 0029e525 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2998: 002fc069 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2999: 00ae0060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 3000: 004d8849 100 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3001: 00ad52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3002: 006eb915 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3002: 006eb8f5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3003: 00ae3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3004: 0060dfad 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3004: 0060df8d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3005: 00ad6efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 3006: 00a2b380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 3007: 00b0d49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 3008: 004fe979 124 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 3009: 006f0fa5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3010: 00733a31 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3009: 006f0f85 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3010: 00733a11 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3011: 0049a0c1 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3012: 00b0f33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3013: 00ae0d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 3014: 00431e49 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3015: 00ad28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3016: 008d86f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3016: 008d86d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3017: 009f856c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3018: 00b0d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 3019: 009fea7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 3020: 0068e11d 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3020: 0068e0fd 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3021: 002ac1a9 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3022: 002d14e1 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 3023: 0059f1ed 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3023: 0059f1cd 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3024: 002a22e5 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3025: 0062a0d1 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3025: 0062a0b1 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 3026: 004c3181 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 3027: 004d98b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3028: 0047b1b9 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 3029: 005ca875 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3030: 00615aa5 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3029: 005ca855 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 3030: 00615a85 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3031: 00b0f022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3032: 00ae6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 3033: 009f7d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3034: 00ada654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 3035: 004c71a1 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3036: 0071ed21 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3036: 0071ed01 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3037: 003ca261 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3038: 00b0e956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 3039: 0053cf71 306 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 3040: 006dc1e9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3040: 006dc1c9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 3041: 0028009d 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 3042: 006d4c85 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 3042: 006d4c65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 3043: 00386b49 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3044: 0053cd49 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 3045: 00b0d064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 3046: 0028ea69 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3047: 00b0ddb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3048: 00b0e158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3049: 0060b24d 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3049: 0060b22d 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3050: 00ae5e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3051: 00b0f002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3052: 00b0d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 3053: 0060e291 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3053: 0060e271 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 3054: 00ad5da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 3055: 00ae78c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3056: 006d12e1 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3056: 006d12c1 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3057: 003c89f9 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3058: 00366d41 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3059: 007005c1 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3059: 007005a1 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3060: 003bde99 3084 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3061: 00b0e306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3062: 00ad8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3063: 0053ce59 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3064: 004e9059 140 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3065: 00b0f442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3066: 00b0e918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3067: 00add914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3068: 00726f11 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3068: 00726ef1 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3069: 00b0f3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3070: 00b0dafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3071: 00ae6c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3072: 0048f331 4464 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3073: 00b0ea1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3074: 00b0ee2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3075: 00ad746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3076: 0062449d 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3076: 0062447d 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3077: 00b0d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3078: 00b0e992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3079: 00ae73b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3080: 002b504d 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3081: 006f7d99 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3081: 006f7d79 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3082: 00b0d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3083: 005916b1 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3083: 0059168d 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3084: 00add034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3085: 00ae9128 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3086: 005916f9 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3086: 005916d5 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3087: 00b0e6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3088: 005ead71 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3088: 005ead51 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3089: 00ad9d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3090: 009c7578 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3091: 002a3539 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3092: 00b0d49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3093: 00b0d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3094: 00ae00f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3095: 00b0dacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3096: 00b0ddfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3097: 009f5b0c 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3098: 00ae3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3099: 00b0dc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3100: 00726839 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3100: 00726819 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3101: 004b59f5 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3102: 006de05d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3102: 006de03d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3103: 00b0ec82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3104: 00ae1480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3105: 0038497d 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3106: 00ad1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3107: 006f8789 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3107: 006f8769 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3108: 00ad2108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3109: 009f06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3110: 00adf050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3111: 00b0ce82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3112: 00ae0570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3113: 0053938d 324 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ 3114: 009fbfb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3115: 00746409 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3116: 00742b81 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3117: 005b7151 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3115: 007463e9 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3116: 00742b61 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3117: 005b7131 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3118: 00ae20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3119: 00adbe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3120: 00ad8fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3121: 006d780d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3121: 006d77ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3122: 00b0e2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3123: 009b42d8 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3124: 009ba1a4 1296 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3125: 00adec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3126: 005ccbe1 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3126: 005ccbc1 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3127: 00adacf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3128: 00703039 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3129: 006aa39d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3130: 0068a191 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3128: 00703019 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3129: 006aa37d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3130: 0068a171 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3131: 00ad1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3132: 00420849 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3133: 00701595 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3133: 00701575 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3134: 005394d1 354 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ 3135: 003851fd 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3136: 006fbd5d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3136: 006fbd3d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3137: 00adbff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3138: 006a1551 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3139: 005d50bd 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3140: 0069d5d1 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3138: 006a1531 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3139: 005d509d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3140: 0069d5b1 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3141: 00adb810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3142: 00508411 24 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3143: 00ae7ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3144: 006e52ad 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3144: 006e528d 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3145: 004dee8d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3146: 00508991 142 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3147: 00ad1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3148: 00adddc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3149: 00b0e16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3150: 00adc808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3151: 006c0afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3151: 006c0add 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3152: 00522bdd 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3153: 00b0d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3154: 00b0f0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3155: 00ae7854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3156: 00ae0ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3157: 006f36d9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3157: 006f36b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3158: 00522cb5 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3159: 005e3115 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3159: 005e30f5 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3160: 00ad2188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3161: 00719379 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3161: 00719359 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3162: 00ade638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3163: 00b0de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3164: 00b0ea60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3165: 00ae8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3166: 00ae2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3167: 0046b00d 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3168: 00522c25 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3169: 0071c45d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3170: 007305d9 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3169: 0071c43d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3170: 007305b9 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3171: 00507d55 94 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3172: 00add4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3173: 00ad36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3174: 00b0ce68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3175: 00ad2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3176: 00744419 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3176: 007443f9 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3177: 00b0dc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3178: 006fb2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3179: 005ddb61 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3178: 006fb291 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3179: 005ddb41 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3180: 004fd6bd 400 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3181: 00b0ec9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3182: 00ae7914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3183: 002ee909 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3184: 00b0d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3185: 004e8df5 136 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ 3186: 004d9961 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3187: 00708b71 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3188: 00724ae1 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3187: 00708b51 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3188: 00724ac1 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3189: 00b0d942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3190: 00ae4608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3191: 00522c6d 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3192: 00385949 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3193: 006178d5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3193: 006178b5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3194: 009fcc94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3195: 005be199 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3195: 005be179 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3196: 00a3435c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3197: 00ada1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3198: 00b0e0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3199: 0051b04d 474 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3200: 00a341d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3201: 00ad099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3202: 00ae1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3203: 0026fd8d 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3204: 00b0f0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3205: 006aa249 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3206: 0071dad5 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3205: 006aa229 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3206: 0071dab5 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3207: 00a342d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3208: 006151b9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3208: 00615199 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3209: 00b0d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3210: 00b0d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3211: 00726175 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3211: 00726155 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3212: 004d2099 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3213: 00b0ec46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3214: 00745315 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3214: 007452f5 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3215: 00ae3f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3216: 0069cc25 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3217: 005f2bd1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3216: 0069cc05 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3217: 005f2bb1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3218: 00b0fa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3219: 00b0e3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3220: 005e9e9d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3220: 005e9e7d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3221: 00adade4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3222: 0073a2a1 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3222: 0073a281 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3223: 004993b5 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3224: 00b0cba0 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3225: 00b0d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3226: 0060f035 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3226: 0060f015 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3227: 00a34254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3228: 00b0e6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3229: 004cc495 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3230: 00add2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3231: 002bb269 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3232: 00508655 64 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ 3233: 004b2cc5 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3234: 00ae49b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3235: 002a0251 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3236: 00b0d0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3237: 006e9add 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3237: 006e9abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3238: 00ad762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3239: 00b0e428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3240: 00508eb9 114 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3241: 0070d391 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3242: 006b3b41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3241: 0070d371 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3242: 006b3b21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3243: 004ba77d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3244: 00adaf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3245: 00b0d308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3246: 006e2899 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3247: 0062c031 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3248: 007092c9 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3246: 006e2879 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3247: 0062c011 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3248: 007092a9 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3249: 00a42df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3250: 005080fd 88 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3251: 006ccf25 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3251: 006ccf05 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3252: 0029e295 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3253: 00470d99 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3254: 00adc0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3255: 00ad56c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3256: 004e3821 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3257: 00b0d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3258: 006b17d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3259: 00700cdd 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3260: 006cf2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3258: 006b17b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3259: 00700cbd 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3260: 006cf2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3261: 00911884 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3262: 00b0ea92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3263: 0032d8ed 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3264: 00ad3b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3265: 0068a5c5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3265: 0068a5a5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3266: 00b0d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3267: 006f9375 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3268: 006a3efd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3269: 005de7d1 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3270: 0062ce69 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3267: 006f9355 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3268: 006a3edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3269: 005de7b1 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3270: 0062ce49 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3271: 009bd964 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3272: 00addbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3273: 00b0f1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3274: 002678e1 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3275: 0047af05 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3276: 00ad5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3277: 00ae01a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3285,121 +3285,121 @@ │ │ │ │ 3281: 002b1551 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3282: 00ad5d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3283: 00ad4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3284: 00b0fa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3285: 009ff5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3286: 00b0d1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3287: 00b0cfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3288: 006a368d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3288: 006a366d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3289: 0040ceed 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3290: 00ae0af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3291: 00b0f164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3292: 00ad1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3293: 00594259 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3293: 00594235 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3294: 00b0ebb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3295: 00ad2808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3296: 00b0f214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3297: 00633961 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3298: 00594109 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3297: 00633941 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3298: 005940e5 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ 3299: 0043d0a5 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3300: 006aaff5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3300: 006aafd5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3301: 00b0f12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3302: 00644951 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3302: 00644931 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3303: 00ad2428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3304: 00b0e26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3305: 00ad9f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3306: 00ae8798 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3307: 006f74b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3307: 006f7491 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3308: 0044dc2d 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3309: 00b0e8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3310: 00b0dc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3311: 00b0df0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3312: 00b0f4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3313: 00a47338 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3314: 006ef3cd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3314: 006ef3ad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3315: 00ae64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3316: 005ea13d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3317: 006e4b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3316: 005ea11d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3317: 006e4b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3318: 00ae2f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3319: 00ad9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3320: 0062a051 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3320: 0062a031 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3321: 00b0ef74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3322: 009bfe18 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3323: 00ad6edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3324: 00b0e39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3325: 0028aea1 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3326: 006e4f3d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3326: 006e4f1d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3327: 00ad63bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3328: 00720889 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3328: 00720869 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3329: 0029f099 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3330: 00703335 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3330: 00703315 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3331: 009fd558 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3332: 006fae79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3332: 006fae59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3333: 009fe974 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3334: 00a29dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3335: 00485cc1 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3336: 0045f6ad 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3337: 00b0e2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3338: 00b0eba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3339: 006a16ed 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3340: 005f2f05 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3339: 006a16cd 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3340: 005f2ee5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3341: 00b0ecc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3342: 00a29c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3343: 00ae7214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3344: 00b0f0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3345: 00add004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3346: 003faa41 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3347: 00910aec 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3348: 00a29d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3349: 00722d21 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3349: 00722d01 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3350: 00b0d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3351: 00ada7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3352: 006f9a25 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3352: 006f9a05 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3353: 00aeb780 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3354: 0045b16d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3355: 003880bd 112 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3356: 00b0db26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3357: 006931a5 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3357: 00693185 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3358: 00467495 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3359: 00ad6dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3360: 00a29cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3361: 00b0f21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3362: 00434e09 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3363: 009abc4c 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3364: 00415d85 336 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3365: 006eaa85 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3366: 006f26c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3365: 006eaa65 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3366: 006f26a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3367: 002ccc21 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3368: 0072a395 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3368: 0072a375 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3369: 0038221d 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3370: 00b0f45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3371: 004b2c3d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3372: 00ad64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3373: 006d36f9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3373: 006d36d9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3374: 0051edb1 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3375: 006a9e3d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3375: 006a9e1d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3376: 0051ee89 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3377: 0068fc61 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3377: 0068fc41 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3378: 0051edf9 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ 3379: 004dc985 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3380: 004410f1 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3381: 00a2f3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ 3382: 004af2dd 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3383: 00a2f268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3384: 00b0d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3385: 00698209 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3385: 006981e9 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3386: 00a2f370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3387: 00ae8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3388: 006b46fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3389: 006cf031 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3390: 00731431 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3391: 005eb63d 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3388: 006b46dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3389: 006cf011 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3390: 00731411 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3391: 005eb61d 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3392: 004b56fd 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3393: 00496f65 116 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3394: 00715dd9 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3394: 00715db9 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3395: 002949c9 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3396: 00ae1f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3397: 00b0fa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3398: 00b0d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3399: 009bf9e8 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3400: 00b0f14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3401: 0051ee41 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ @@ -3410,281 +3410,281 @@ │ │ │ │ 3406: 004adb8d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3407: 00b0f39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3408: 00a2f2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3409: 00b0cefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3410: 0052e6cd 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3411: 00ad8598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3412: 00ae4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3413: 006072dd 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3413: 006072bd 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3414: 009f0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3415: 0046d19d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3416: 00719581 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3416: 00719561 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3417: 003ca7f5 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3418: 002eb8dd 192 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3419: 00a278b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3420: 0052e715 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3421: 0028f311 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3422: 0073523d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3422: 0073521d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3423: 00b0d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3424: 007434b1 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3424: 00743491 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3425: 00ae7324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3426: 00b0db40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3427: 002d654d 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3428: 00b0ee62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3429: 0038d935 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3430: 00b0d112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3431: 00635249 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3431: 00635229 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3432: 00b0f1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3433: 004e16c1 288 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3434: 00b0dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3435: 0051f47d 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3436: 00b0d986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3437: 0052e75d 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3438: 00b0e1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3439: 00ae7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3440: 00ad0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3441: 0051f4c5 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3442: 00b0e472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3443: 007062f9 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3444: 00698c9d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3445: 00657c15 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3443: 007062d9 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3444: 00698c7d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3445: 00657bf5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3446: 003f608d 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3447: 00448eed 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3448: 00b0ce29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3449: 00629d8d 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3450: 006e4c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3451: 00723075 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3452: 006e8525 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3449: 00629d6d 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3450: 006e4c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3451: 00723055 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3452: 006e8505 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3453: 00a40e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3454: 00b0e3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3455: 006da20d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3455: 006da1ed 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3456: 00ad4724 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3457: 002e9a35 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3458: 00b0d1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3459: 00a40d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3460: 00722cd1 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3460: 00722cb1 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3461: 0051f50d 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3462: 0061e375 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3463: 006f7619 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3462: 0061e355 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3463: 006f75f9 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3464: 00b0ebf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3465: 00ae0070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3466: 00adaeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3467: 005cf615 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3467: 005cf5f5 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3468: 00b0e16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3469: 00b0f222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3470: 006f90e5 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3470: 006f90c5 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3471: 004d100d 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3472: 006f5ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3473: 006d294d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3472: 006f5dbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3473: 006d292d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3474: 004934d5 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3475: 00b0da42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3476: 00ad5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3477: 006a37f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3477: 006a37d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3478: 002f99a1 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3479: 00ad6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3480: 00ad2a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3481: 00b0e59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3482: 00723e39 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3482: 00723e19 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3483: 00a40cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3484: 00adc300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3485: 00b0e110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3486: 00b0e180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3487: 00726aa9 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3487: 00726a89 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3488: 0043e725 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3489: 009feb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3490: 0038c985 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3491: 00ad4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3492: 005ab7b9 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3492: 005ab799 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3493: 00b0e400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3494: 00ae73a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3495: 0043de25 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3496: 004d8b69 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3497: 00ae8c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3498: 0069c871 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3498: 0069c851 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3499: 00adc504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3500: 00b0d726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3501: 009b65a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3502: 00adb114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3503: 009f04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3504: 004c67f9 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3505: 00b0dcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3506: 006990c5 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3506: 006990a5 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3507: 003c7621 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3508: 00ad3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3509: 00ad4274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3510: 00b0fa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3511: 00b0dd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3512: 00b0e996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3513: 0071480d 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3513: 007147ed 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3514: 0043a295 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3515: 00b0db3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3516: 00adf4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3517: 00b0d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3518: 006cc2b5 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3518: 006cc295 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3519: 004b2bad 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3520: 00ae5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3521: 00ae5678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3522: 00b0e250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3523: 003895c5 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3524: 00a01104 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3525: 00484985 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3526: 00b0e684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3527: 005e34d9 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3527: 005e34b9 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3528: 00b0dcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3529: 00606285 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3529: 00606265 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3530: 00b0dc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3531: 0032609d 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3532: 0045edf1 620 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3533: 00b0d118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3534: 0072f5b1 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3534: 0072f591 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3535: 00ad9c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3536: 00734235 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3537: 006fb829 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3536: 00734215 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3537: 006fb809 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3538: 00b0e7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3539: 00485d49 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3540: 006a0015 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3540: 0069fff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3541: 00b0d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3542: 0068a8d1 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3542: 0068a8b1 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3543: 00ad43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3544: 00a258c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3545: 00b0e5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3546: 00ada084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3547: 00ae8784 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3548: 00b0efae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3549: 004e68fd 368 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3550: 00b0d944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3551: 006d2cfd 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3552: 005bd451 384 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3551: 006d2cdd 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3552: 005bd431 384 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3553: 00387d6d 172 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3554: 007067c5 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3554: 007067a5 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3555: 002706d1 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3556: 00ae0320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3557: 004b1499 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3558: 00ad1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3559: 00b0d2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3560: 00b0fa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3561: 00b0e74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3562: 006fba99 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3562: 006fba79 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3563: 00ad1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3564: 00b0d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3565: 0036476d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3566: 00b0e58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3567: 00ae05d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3568: 00b0e692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3569: 006e6f2d 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3569: 006e6f0d 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3570: 00270785 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3571: 0041adcd 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3572: 002fbe5d 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3573: 00ad326c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3574: 00a21534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3575: 00457d91 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3576: 006c4775 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3577: 005ebb89 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3578: 006ae6f5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3576: 006c4755 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3577: 005ebb69 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3578: 006ae6d5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3579: 00b0ea6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3580: 009fa45c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3581: 00ade264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3582: 00521af9 430 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3583: 00ad41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3584: 00b0d5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3585: 009c1400 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3586: 00522001 468 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3587: 0071a7a5 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3587: 0071a785 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3588: 004905c5 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3589: 00266ff1 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3590: 003ea079 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3591: 00719ead 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3592: 006bc31d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3591: 00719e8d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3592: 006bc2fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3593: 009fa03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3594: 0037d15d 284 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3595: 00521ca9 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ 3596: 004d223d 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3597: 006a3309 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3597: 006a32e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3598: 0046b249 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3599: 00b0ee4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3600: 00737049 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3600: 00737029 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3601: 00b0eef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3602: 00466a59 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3603: 00ae1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3604: 002677dd 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3605: 005f4a9d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3605: 005f4a7d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3606: 003870b9 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3607: 006a4119 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3607: 006a40f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3608: 00508599 66 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3609: 00ad2238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3610: 004db255 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3611: 00508d65 116 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3612: 005b73f1 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3612: 005b73d1 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3613: 00521e55 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3614: 005ec511 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3615: 0086f6f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3614: 005ec4f1 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3615: 0086f6d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3616: 00b0e6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3617: 006a1e7d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3617: 006a1e5d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3618: 00b0ec7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3619: 00b0fa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3620: 00b0d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3621: 005dd051 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3622: 005d82e9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3623: 0086f6f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3621: 005dd031 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3622: 005d82c9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3623: 0086f6d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3624: 00adf0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3625: 005b5ff9 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3625: 005b5fd9 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3626: 00b0ecea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3627: 0053194d 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3628: 00ae2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3629: 00ad4524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3630: 00531a25 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3631: 005eb995 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3631: 005eb975 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3632: 00ad9f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3633: 00294899 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3634: 00507ff9 90 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3635: 006d638d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3635: 006d636d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3636: 00a2f814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3637: 00447b25 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3638: 004cdb11 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3639: 003efc25 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3640: 00531995 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3641: 00adda74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3642: 00a2f688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3643: 00b0da2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3644: 00716d71 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3644: 00716d51 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3645: 00405fbd 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3646: 00a2f790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3647: 002c5b09 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3648: 00b0ed3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3649: 00ae4498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3650: 006af8c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3650: 006af8a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3651: 003c7039 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3652: 0044b71d 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3653: 006ebfa1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3653: 006ebf81 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3654: 00468001 1536 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3655: 005dc6c5 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3655: 005dc6a5 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3656: 002e5f7d 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3657: 00b0ceb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3658: 00afd4bc 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3659: 00b0d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3660: 00700179 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3660: 00700159 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3661: 00a33570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3662: 005ff46d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3662: 005ff44d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3663: 00add824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3664: 005319dd 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3665: 00a33678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ 3666: 004d8569 192 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3667: 00a2f70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3668: 006f3981 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3668: 006f3961 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3669: 00a4e434 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3670: 00729eb5 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3670: 00729e95 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3671: 00b0d100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3672: 00b0e91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3673: 00724509 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3673: 007244e9 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3674: 00b0efee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3675: 00ae5538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3676: 002d3651 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3677: 00b0e1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3678: 0029aaa1 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3679: 0072b06d 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3679: 0072b04d 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3680: 00b0d998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3681: 00ad3b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3682: 00b0cfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3683: 00b0e3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3684: 004a5e35 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3685: 00a335f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3686: 00b0e71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ @@ -3693,127 +3693,127 @@ │ │ │ │ 3689: 00adb264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3690: 00b0d338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3691: 00b0e448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3692: 00b0f122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3693: 00ae5638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3694: 00437095 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3695: 004d9661 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3696: 00651f65 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3697: 00715499 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3696: 00651f45 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3697: 00715479 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3698: 00a495d0 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3699: 00b0e9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3700: 009c0974 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3701: 00ae2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3702: 00b0d20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3703: 00ae4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3704: 00ae5c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3705: 00b0d208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3706: 00719191 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3706: 00719171 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3707: 004c04f9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3708: 00b0e6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3709: 00b0dd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3710: 00ae56e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3711: 00ae0620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3712: 00b0eaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3713: 002fcd49 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3714: 004e4ac9 66 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3715: 00ad17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3716: 00364965 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3717: 00730839 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3717: 00730819 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3718: 00addfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3719: 0042e749 924 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3720: 0060c21d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3720: 0060c1fd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3721: 00b0d0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3722: 0067a615 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3722: 0067a5f5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3723: 002c08f5 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3724: 00ae2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3725: 00ad309c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3726: 00ad4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3727: 00adc140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3728: 004cdb95 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3729: 0071b2a1 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3730: 006d38c1 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3729: 0071b281 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3730: 006d38a1 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3731: 00b0d224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3732: 0045c385 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3733: 005f2e81 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3733: 005f2e61 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3734: 00ad4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3735: 00b0f396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3736: 005d7ad1 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3736: 005d7ab1 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3737: 004d86bd 52 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3738: 00b0e966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3739: 004c6e4d 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3740: 00a259c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3741: 00b0e59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3742: 0073b07d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3742: 0073b05d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3743: 0029e101 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3744: 004fe145 152 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3745: 00ae2ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3746: 00b0e93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3747: 006bbd39 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3747: 006bbd19 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3748: 00b0d206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3749: 002f7cf1 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3750: 0041144d 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3751: 00b0dd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3752: 006ba191 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3752: 006ba171 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3753: 00393211 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3754: 0072cc79 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3754: 0072cc59 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3755: 00ad6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3756: 006d9f91 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3756: 006d9f71 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3757: 00a3a86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3758: 0045c4b1 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3759: 00ae7704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3760: 00744cd1 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3760: 00744cb1 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3761: 00b0da26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3762: 00464809 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3763: 00270821 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3764: 00b0efb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3765: 007154d9 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3765: 007154b9 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3766: 004e3b01 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3767: 00705d8d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3767: 00705d6d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3768: 0046e3b1 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3769: 00b0e682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3770: 00b0f9b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3771: 00b0fa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3772: 00a3a7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3773: 006fdf11 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3773: 006fdef1 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3774: 009bd988 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3775: 00ae6cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3776: 009bfa20 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3777: 009bf8d0 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3778: 00b0e6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3779: 00280a9d 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3780: 005258c1 488 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3781: 006cc4b9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3781: 006cc499 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3782: 00ad4314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3783: 00ad5860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3784: 005337a1 314 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3785: 00525ea1 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3786: 00b0d98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3787: 0068c565 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3788: 006babc1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3787: 0068c545 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3788: 006baba1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3789: 00ae85d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3790: 00525aa9 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3791: 00ae1360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3792: 00b0e846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3793: 006e92e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3793: 006e92c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3794: 00b0d284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3795: 00a32154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3796: 00325925 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3797: 007334e9 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3797: 007334c9 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3798: 004c4625 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3799: 00b0e7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3800: 00a3a764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3801: 00a3225c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3802: 00ae7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3803: 005338dd 336 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3804: 00ae2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3805: 006a56f5 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3805: 006a56d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3806: 0042036d 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3807: 00ad1930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3808: 006f3b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3808: 006f3b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3809: 004c7a19 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3810: 00b0de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3811: 004c45c9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3812: 00525ca5 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3813: 009bfa4c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3814: 00b0dc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3815: 00adb9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ @@ -3821,69 +3821,69 @@ │ │ │ │ 3817: 002d2d65 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3818: 00ad4684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3819: 00ae0530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3820: 00b0d3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3821: 00a321d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3822: 00adf8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3823: 00b0f2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3824: 00608fb9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3824: 00608f99 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3825: 004d29d9 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3826: 00adae44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3827: 00a2e0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3828: 00452d49 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3829: 00a3df98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3830: 009bfab4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3831: 00a37e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3832: 00b0fa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3833: 00b0f0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3834: 00ae1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3835: 0073a279 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3835: 0073a259 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3836: 00ad1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3837: 0047a36d 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3838: 00b0e2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3839: 005b7099 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3840: 006e9f95 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3839: 005b7079 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3840: 006e9f75 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3841: 00b0ee0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3842: 00b0ea78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3843: 004d9a4d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3844: 003bdd8d 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3845: 00b0f3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3846: 00689b99 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3846: 00689b79 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3847: 00a3df14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3848: 00adf918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3849: 00742e7d 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3849: 00742e5d 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3850: 00ad4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3851: 00a37da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3852: 00412f19 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3853: 00b0e7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3854: 00b0e676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3855: 00b0e85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3856: 00b0edae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3857: 00ae4a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3858: 00b0f42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3859: 00b0d3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3860: 00b0d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3861: 006b0e85 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3861: 006b0e65 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3862: 004e3fcd 656 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3863: 003813d9 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3864: 00b0ec3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3865: 00b0d476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3866: 00ae6f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3867: 00ae4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3868: 009fc034 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3869: 00ae6e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3870: 00b0e654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3871: 00705515 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3872: 005c90d5 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3873: 006cf06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3871: 007054f5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3872: 005c90b5 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3873: 006cf04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3874: 00b0d9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3875: 00ad76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3876: 006a8afd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3876: 006a8add 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3877: 00ad6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3878: 006a09f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3878: 006a09d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3879: 00b0dd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3880: 00a25d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3881: 00b0d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3882: 004cdc1d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3883: 00a25bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ 3884: 004362fd 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3885: 00ad9a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ @@ -3892,15 +3892,15 @@ │ │ │ │ 3888: 00a25ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3889: 00ad6f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3890: 009fac18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3891: 00b0ed2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3892: 00b0f294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3893: 00ad89e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3894: 00ae6780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3895: 006d9aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3895: 006d9a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3896: 00b0e592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3897: 00adec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3898: 0029b855 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3899: 00b0dcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3900: 00ad5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3901: 00369121 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3902: 004c8e71 724 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ @@ -3909,147 +3909,147 @@ │ │ │ │ 3905: 00ad8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3906: 00ad1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3907: 00b0da34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3908: 002a3039 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3909: 00a25c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3910: 00b0f1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3911: 00389ea5 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3912: 0062cd7d 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3912: 0062cd5d 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3913: 00b0e902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3914: 00ae1330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3915: 005d3221 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3915: 005d3201 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3916: 00ad347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3917: 00ada4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3918: 00adb8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3919: 00a364e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3920: 00b0d30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3921: 00a47330 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3922: 00690d45 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3922: 00690d25 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3923: 00adcff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3924: 00ad8568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3925: 004bb2a5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3926: 00a3645c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3927: 00ae9134 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3928: 00b0e804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3929: 00add6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3930: 005db8c1 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3931: 00633f69 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3932: 00733a15 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3930: 005db8a1 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3931: 00633f49 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3932: 007339f5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3933: 0049735d 352 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3934: 004d84f9 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3935: 0069ff25 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3935: 0069ff05 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3936: 00ad5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3937: 00ae40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3938: 004da965 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3939: 002c159d 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3940: 0032e7fd 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3941: 006e7fa1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3941: 006e7f81 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3942: 00a363d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3943: 00344ef1 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3944: 00ae4f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3945: 00ad78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3946: 00ae4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3947: 002949dd 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3948: 00add0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3949: 00ada714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3950: 009c0a88 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3951: 00b0edd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3952: 004df6a5 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3953: 0048f1a5 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3954: 006de2fd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3954: 006de2dd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3955: 0029d2c9 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3956: 00b0e79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3957: 00b0ead0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3958: 00b0ec6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3959: 0049a0a5 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3960: 00b0dd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3961: 00add634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3962: 00ae21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3963: 00ad757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3964: 00ad3d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3965: 00b0e42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3966: 006d7de9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3966: 006d7dc9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3967: 00b0ebfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3968: 007346a9 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3968: 00734689 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3969: 00b0efbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3970: 00add1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3971: 00ae2c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3972: 009fab94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3973: 00ad3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3974: 00ae0010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3975: 00ae1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3976: 009f0ac4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3977: 00b0db90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3978: 009f0b44 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3979: 00ad6e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3980: 009f0b54 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3981: 00ad59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3982: 00650749 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3982: 00650729 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3983: 003e13d1 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3984: 006b09e5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3984: 006b09c5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3985: 00ae70e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3986: 006cac05 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3987: 005f2fe9 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3988: 006cb879 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3989: 005ae455 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3986: 006cabe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3987: 005f2fc9 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3988: 006cb859 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3989: 005ae435 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3990: 00b0dfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3991: 005ca969 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3991: 005ca949 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3992: 00b0e13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3993: 00b0d31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3994: 00ad5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3995: 0045c409 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3996: 009f9a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3997: 00624a0d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3997: 006249ed 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3998: 00498045 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3999: 00b0ea52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 4000: 003c7e39 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 4001: 003f0391 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4002: 00ad83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4003: 0029eb19 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 4004: 00488745 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 4005: 00ae0310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4006: 0068f441 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4006: 0068f421 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4007: 00b0d142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4008: 00ad9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4009: 00622869 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4009: 00622849 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4010: 00ae58a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4011: 00ad09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4012: 00ad98b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4013: 0074a785 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4013: 0074a765 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4014: 00a297a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 4015: 00ad259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4016: 006b36c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4016: 006b36a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 4017: 00465251 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4018: 00381eed 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4019: 00a2961c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 4020: 007152f5 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4020: 007152d5 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4021: 004668f1 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4022: 00addfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4023: 00b0d492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4024: 00ad5870 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4025: 009ff760 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4026: 0049718d 464 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4027: 006f8bf9 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4027: 006f8bd9 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 4028: 004c6009 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4029: 00adf5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 4030: 00a29724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 4031: 005904d5 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ - 4032: 0071bec9 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 4031: 005904b1 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 4032: 0071bea9 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 4033: 00ae45f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4034: 0045cf1d 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 4035: 005906ad 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 4035: 00590689 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 4036: 00b0d06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4037: 00b0ce5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4038: 00a2e584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 4039: 00b0f2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4040: 00364a41 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4041: 009c0af0 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4042: 00a2e3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 4043: 00b0e6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4044: 005d0679 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4044: 005d0659 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 4045: 00ad793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4046: 00a2e500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 4047: 00524e4d 284 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 4048: 0054acb9 400 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 4049: 00b0ede4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4050: 00a296a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 4051: 00b0da2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -4065,22 +4065,22 @@ │ │ │ │ 4061: 004077ed 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4062: 0054ae49 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 4063: 00a4200c 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 4064: 003faab9 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4065: 00b0e978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4066: 00b0ed58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4067: 009bf970 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4068: 0072376d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4068: 0072374d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4069: 00ae2ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 4070: 00aec0a8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4071: 00266c6d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 4072: 00a2e47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 4073: 00a37f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 4074: 00b0d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 4075: 00733f3d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4075: 00733f1d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4076: 00adef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4077: 009fd5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4078: 004d572d 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4079: 0034377d 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4080: 00ae1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4081: 00b0e9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4082: 004cc795 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ @@ -4090,472 +4090,472 @@ │ │ │ │ 4086: 0054af7d 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_w │ │ │ │ 4087: 00ad3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4088: 00b0e942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4089: 0029b799 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4090: 004e03e5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4091: 00b0cf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4092: 00b0f23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4093: 007034a9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4094: 0073ab1d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4093: 00703489 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4094: 0073aafd 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4095: 00a37ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4096: 00285351 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4097: 00b0e35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4098: 006b80d1 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4098: 006b80b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4099: 00ae21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4100: 00add8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4101: 002e15f1 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4102: 00b0df2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4103: 006ae3f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4103: 006ae3d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4104: 00296649 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4105: 003eeb55 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4106: 0073123d 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4106: 0073121d 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4107: 00adafe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4108: 00b0cfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4109: 00b0e3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4110: 00ad7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4111: 00265d41 30 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4112: 00b0f338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4113: 00ad79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4114: 006c3f55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4114: 006c3f35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4115: 0041bb6d 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4116: 00361175 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4117: 0043cb09 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4118: 003454b1 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4119: 009fab10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4120: 00ae29f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4121: 0046b1fd 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4122: 00742b99 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4123: 00603695 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4122: 00742b79 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4123: 00603675 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4124: 00b0e404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4125: 00b0ea96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4126: 00290ef5 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4127: 006c0fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4127: 006c0f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4128: 00b0d31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4129: 00add4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4130: 00ae0460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4131: 00b0d1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4132: 00ad9e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4133: 00b0eab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4134: 00b0d2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4135: 00629571 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4136: 007388d5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4137: 00632725 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4135: 00629551 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4136: 007388b5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4137: 00632705 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4138: 00b0f392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4139: 0044dc6d 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4140: 00ad2a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4141: 00adbb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4142: 00add8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4143: 00342f11 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4144: 004db301 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4145: 00ae504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4146: 00b0db1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4147: 009f6ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4148: 00b0de26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4149: 006fff31 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4149: 006fff11 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4150: 00b0d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4151: 00a3e334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4152: 00267775 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4153: 00addbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4154: 006d361d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4154: 006d35fd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4155: 00ae6cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4156: 006f71a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4156: 006f7185 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4157: 00ae1c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4158: 00ae6ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4159: 002a3f15 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4160: 00ada4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4161: 00ae8c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4162: 004cca99 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4163: 006be2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4163: 006be2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4164: 00ae6074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4165: 006e9bcd 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4165: 006e9bad 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4166: 00ae0b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4167: 00ad3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4168: 00a37c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4169: 00b0db32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4170: 00ada254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4171: 006ade35 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4171: 006ade15 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4172: 00b0e502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4173: 00728839 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4173: 00728819 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4174: 00b0d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4175: 00ae4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4176: 006dd9a1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4176: 006dd981 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4177: 00ae2ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4178: 004cc815 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4179: 00484905 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4180: 005bdf89 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4180: 005bdf69 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4181: 00ade124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4182: 004cf8dd 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4183: 006bec39 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4183: 006bec19 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4184: 00ae6214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4185: 002d5d7d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4186: 0071374d 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4187: 006cd37d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4188: 005f98a5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4186: 0071372d 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4187: 006cd35d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4188: 005f9885 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4189: 00b0dfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4190: 00ae0430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4191: 00429799 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4192: 005d7b45 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4192: 005d7b25 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4193: 00290d15 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4194: 00ae8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4195: 00b0dd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4196: 00440105 500 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4197: 00b0ce77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4198: 00b0d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4199: 00457129 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4200: 00b0ceca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4201: 00ad5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4202: 00b0f2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4203: 00ae53c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4204: 00465465 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4205: 00440051 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4206: 00b0eb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4207: 00726589 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4208: 006e27d9 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4209: 0072e525 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4207: 00726569 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4208: 006e27b9 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4209: 0072e505 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4210: 004403b9 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4211: 006effbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4211: 006eff9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4212: 0048b63d 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4213: 00ad1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4214: 006e9f05 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4215: 006c57b1 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4214: 006e9ee5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4215: 006c5791 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4216: 00b0d3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4217: 00b0e936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4218: 00595415 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4218: 005953f1 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4219: 00b0d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4220: 009bfec0 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4221: 00b0cedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4222: 00b0e73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4223: 00b0d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4224: 00b0e86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 4225: 004db179 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4226: 0053d629 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ 4227: 004402f9 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4228: 00b0e3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4229: 00432f19 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4230: 00ad4b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4231: 009f6b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4232: 006374bd 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4232: 0063749d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4233: 0053d409 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4234: 00744dbd 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4234: 00744d9d 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4235: 00ae7354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4236: 00b0d32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4237: 005ae051 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4237: 005ae031 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4238: 00ae6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4239: 00ae0140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4240: 006e4c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4240: 006e4be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4241: 009feb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4242: 00440379 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4243: 00b0d030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4244: 0032e46d 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4245: 00a21ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4246: 009bfb80 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4247: 00add304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4248: 006b045d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4248: 006b043d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4249: 00457bc5 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4250: 00ae5488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4251: 002a0089 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4252: 006cb311 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4252: 006cb2f1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4253: 0053d519 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4254: 006de6d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4254: 006de6b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4255: 00ad2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4256: 00b0d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4257: 006a4a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4257: 006a49e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4258: 00ae6730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4259: 00ae6850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4260: 00615cc9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4260: 00615ca9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4261: 00b0e9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4262: 00b0f428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4263: 00b0d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4264: 00ade838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4265: 00ae50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4266: 00b0e9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4267: 004ccb1d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4268: 00704821 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4268: 00704801 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4269: 00ae5948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4270: 00b0e11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4271: 006a6119 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4272: 006b44b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4271: 006a60f9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4272: 006b4499 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4273: 00ae0980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4274: 006a0a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4274: 006a0a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4275: 00ae6df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4276: 00b0df10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4277: 00ae3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4278: 00b0dede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4279: 00ad8dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4280: 006a5c59 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4280: 006a5c39 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4281: 009c01b4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4282: 003ca719 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4283: 00ae1790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4284: 00b0efde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4285: 003beaa5 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4286: 00699155 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4286: 00699135 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4287: 00b0e8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4288: 00a25188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4289: 006d7fad 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4289: 006d7f8d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4290: 00ae26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4291: 006c722d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4292: 006dee91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4293: 0084e664 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4291: 006c720d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4292: 006dee71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4293: 0084e644 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4294: 00383411 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4295: 003f6649 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4296: 00ae4b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4297: 006c0959 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4297: 006c0939 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4298: 00ae8260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4299: 00545d69 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4300: 00726fd9 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4300: 00726fb9 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4301: 00a34044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4302: 00429331 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4303: 0054606d 278 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4304: 006d993d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4304: 006d991d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4305: 00ad8f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4306: 00a33eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4307: 009f7468 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4308: 00ad7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4309: 00459df5 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4310: 00545e71 256 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4311: 00706925 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4311: 00706905 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4312: 00ad31bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4313: 00a33fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4314: 004ccdc5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4315: 0045e1b1 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4316: 005bdcdd 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4317: 0072446d 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4316: 005bdcbd 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4317: 0072444d 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4318: 00ade214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4319: 006c01c9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4319: 006c01a9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4320: 00b0e02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4321: 00ad8c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4322: 0042d965 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4323: 00b0e4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4324: 006f3c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4324: 006f3c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4325: 00b0e3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4326: 00aeba48 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4327: 00b0f17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4328: 00b0d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4329: 0041fc69 296 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4330: 0073c5b1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4330: 0073c591 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4331: 00add284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4332: 00b0d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4333: 00adada4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4334: 00b0cfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4335: 00545f71 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4336: 002d2b7d 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4337: 00a33f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4338: 00ae6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4339: 002f47a1 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4340: 005932b5 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4340: 00593291 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4341: 00ae8e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4342: 009fc0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4343: 006e9231 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4344: 0071e841 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4343: 006e9211 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4344: 0071e821 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4345: 00b0dbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4346: 00593679 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4346: 00593655 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4347: 004de075 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4348: 00add0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4349: 00b0f9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4350: 006a035d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4350: 006a033d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4351: 0044456d 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4352: 00447ed5 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4353: 00593431 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4353: 0059340d 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4354: 00ad9c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4355: 00b0e66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4356: 00ad8528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4357: 00b0e9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4358: 006f23a1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4358: 006f2381 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4359: 00ad44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4360: 00ad6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4361: 00709f69 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4362: 0086f6d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4361: 00709f49 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4362: 0086f6b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4363: 00ad1a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4364: 00ade104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4365: 0029e6fd 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4366: 00731c9d 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4366: 00731c7d 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4367: 002c1009 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4368: 00ad36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4369: 007302f9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4370: 0068d1cd 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4371: 005dcd8d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4369: 007302d9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4370: 0068d1ad 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4371: 005dcd6d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4372: 003871d5 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4373: 006b7469 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4374: 006386dd 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4375: 00593545 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4376: 0061667d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4373: 006b7449 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4374: 006386bd 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4375: 00593521 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4376: 0061665d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4377: 00b0ed78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4378: 0073700d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4379: 00629bcd 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4380: 006ee951 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4381: 00708111 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4378: 00736fed 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4379: 00629bad 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4380: 006ee931 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4381: 007080f1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4382: 002d0361 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4383: 007237c1 206 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4383: 007237a1 206 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4384: 00ae7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4385: 00480921 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4386: 006f04e9 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4386: 006f04c9 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4387: 00ae2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4388: 006e8671 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4388: 006e8651 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4389: 00b0ce81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4390: 00aea7dc 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4391: 0038cab9 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4392: 00b0f4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4393: 00ada114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4394: 004a5e31 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4395: 00b0cba4 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4396: 005c9171 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4397: 00713ff9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4396: 005c9151 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4397: 00713fd9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4398: 009f6a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4399: 00b0eaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4400: 00b0e000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4401: 00b0d0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4402: 00b0d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4403: 00ae8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4404: 00297251 166 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4405: 006d53bd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4406: 0073fe51 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4405: 006d539d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4406: 0073fe31 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4407: 00ae7364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4408: 0074a949 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4408: 0074a929 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4409: 00adc0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4410: 006be479 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4410: 006be459 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4411: 00ada7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4412: 00ad75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4413: 00b0eaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4414: 00629e35 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4414: 00629e15 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4415: 004129b5 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4416: 0041ef09 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4417: 0073e115 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4417: 0073e0f5 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4418: 004c5fb9 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4419: 00b0e398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4420: 00447cbd 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4421: 00b0dfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4422: 00b0d044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4423: 00b0e49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4424: 004e2005 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4425: 009c02b8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4426: 003c2dad 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4427: 00ae61e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4428: 00b0f036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4429: 00b0f4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4430: 00632999 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4430: 00632979 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4431: 00ad9994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4432: 006fb059 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4432: 006fb039 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4433: 00ae1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4434: 00ad09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4435: 003ec495 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4436: 004cce49 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4437: 005d9d65 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4437: 005d9d45 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4438: 00ae1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4439: 00ad5720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4440: 0062be6d 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4440: 0062be4d 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4441: 00b0deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4442: 00b0e822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4443: 0063ac4d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4444: 006f3cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4443: 0063ac2d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4444: 006f3c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4445: 00ae7674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4446: 006e5959 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4446: 006e5939 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4447: 00a418d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4448: 00ae64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4449: 006be389 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4450: 006c7aa9 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4451: 00724319 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4449: 006be369 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4450: 006c7a89 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4451: 007242f9 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4452: 004e1829 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4453: 00ae1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4454: 00ad6170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4455: 00b0db4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4456: 006d0499 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4457: 00632a81 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4456: 006d0479 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4457: 00632a61 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4458: 00467315 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4459: 004c6b21 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4460: 0038d4e9 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4461: 007451c9 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4461: 007451a9 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4462: 003faa99 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4463: 008d8680 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4463: 008d8660 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4464: 00b0d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4465: 002ce095 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4466: 00b0edb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4467: 00435cd9 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4468: 00436601 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4469: 00ad9b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4470: 00ad13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4471: 0068ce9d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4471: 0068ce7d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4472: 00ad6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4473: 0068d025 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4473: 0068d005 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4474: 00ad9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4475: 00b0dd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4476: 00ad5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4477: 00b0e332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4478: 00ad1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4479: 00730e51 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4479: 00730e31 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4480: 00ae312c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4481: 00b0f45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4482: 004202ed 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4483: 00b0d9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4484: 00b0d02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4485: 00733921 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4486: 00629815 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4487: 006f2705 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4485: 00733901 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4486: 006297f5 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4487: 006f26e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4488: 00ad1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4489: 005c9039 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4489: 005c9019 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4490: 00b0d9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4491: 00b0e7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4492: 00ad8a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4493: 00698f65 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4493: 00698f45 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4494: 00b0eb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4495: 00548c8d 52 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4496: 00506ffd 348 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4497: 00b0d2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4498: 00ae7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4499: 0044e5d9 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4500: 00aebb98 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4501: 0070f211 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4502: 006d2f55 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4501: 0070f1f1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4502: 006d2f35 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4503: 004c6a61 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4504: 004a5e7d 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4505: 00ad6140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4506: 00ad79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4507: 00b0f4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4508: 00b0dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4509: 0068bf21 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4509: 0068bf01 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4510: 00ad4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4511: 006594e5 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4511: 006594c5 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4512: 009ff6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4513: 00afd43c 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4514: 00ae7784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4515: 00b0df24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4516: 00ad779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4517: 00b0e200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4518: 00b0e71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4519: 00ae8600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4520: 00b0dba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4521: 006a458d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4521: 006a456d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4522: 00ad0f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4523: 00ad60d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4524: 0072d231 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4524: 0072d211 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4525: 00add404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4526: 00ad1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4527: 006c320d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4527: 006c31ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4528: 00adaf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4529: 00ad8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4530: 008d86c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4531: 006a4a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4530: 008d86a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4531: 006a4a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4532: 00ae6910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4533: 00aea910 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4534: 00609599 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4534: 00609579 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4535: 00ae6e3c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4536: 005be569 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4536: 005be549 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4537: 00b0d22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4538: 00a361c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4539: 006fdcad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4539: 006fdc8d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4540: 0038bfad 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4541: 00ae9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4542: 006d45cd 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4542: 006d45ad 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4543: 00ae5af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4544: 0049a509 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4545: 0071668d 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4545: 0071666d 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4546: 003f4f2d 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4547: 002f4a19 148 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4548: 006b0c01 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4549: 005e7929 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4550: 00700f31 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4548: 006b0be1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4549: 005e7909 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4550: 00700f11 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4551: 004d89ad 236 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4552: 0052dcad 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4553: 00a36144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4554: 00b0e868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4555: 0052dd85 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ 4556: 009fd660 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4557: 00add4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ @@ -4573,49 +4573,49 @@ │ │ │ │ 4569: 009aad20 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4570: 00b0edb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4571: 00adc080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4572: 00b0e104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4573: 00b0e09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4574: 00a360c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4575: 00ae39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4576: 00703c85 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4576: 00703c65 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4577: 00ae1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4578: 009fff1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4579: 0045e25d 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4580: 006d0601 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4580: 006d05e1 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4581: 00b0e2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4582: 00b0ce4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4583: 00ae2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4584: 0052dd3d 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4585: 00ae6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4586: 00342785 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4587: 00b0edd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4588: 00adb850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4589: 00333071 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4590: 0071e269 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4590: 0071e249 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4591: 00b0edf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4592: 006c96ed 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4592: 006c96cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4593: 00b0d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4594: 00b0cfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4595: 00b0eb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4596: 006b8bdd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4597: 005eb961 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4596: 006b8bbd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4597: 005eb941 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4598: 00435505 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4599: 00b0da32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4600: 004c9475 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4601: 00ae29d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4602: 004baaad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4603: 00444609 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4604: 00aeb784 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4605: 00b0ebe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4606: 00b0f2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4607: 00b0e1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4608: 00ae5c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4609: 0071d20d 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4610: 0069306d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4609: 0071d1ed 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4610: 0069304d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4611: 00ae8210 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4612: 00b0edf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4613: 00b0f02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4614: 009f6010 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4615: 00b0d81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4616: 00b0df94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4617: 00ae0120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ @@ -4627,343 +4627,343 @@ │ │ │ │ 4623: 004da621 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4624: 002cd67d 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4625: 00adb8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4626: 00ae0c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4627: 00adeb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4628: 0029c731 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4629: 0029de7d 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4630: 006ea265 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4630: 006ea245 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4631: 005381ad 296 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4632: 0070a141 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4632: 0070a121 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4633: 00ad4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4634: 00ae5528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4635: 006fbe81 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4635: 006fbe61 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4636: 00a2f1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4637: 00a27204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4638: 006cff91 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4638: 006cff71 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4639: 004b0701 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4640: 00a2f058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4641: 00b0da38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4642: 00744961 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4642: 00744941 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4643: 00add3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4644: 005079e9 42 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4645: 00b0ebb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4646: 0062eaa5 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4646: 0062ea85 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4647: 002ce199 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4648: 004d9721 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4649: 00a2f160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4650: 0062298d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4650: 0062296d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4651: 002806b9 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4652: 00b0f3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4653: 002cd379 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4654: 00addf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4655: 006a5235 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4655: 006a5215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4656: 00b0ef70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4657: 00b0d05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4658: 00507a15 186 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ 4659: 00434fc1 108 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4660: 00ae8290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4661: 006189b5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4661: 00618995 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4662: 005382d5 294 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4663: 002a2159 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4664: 004dd065 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4665: 00a2310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4666: 006c7089 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4666: 006c7069 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4667: 00adf568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4668: 0048b781 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4669: 00ae0e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4670: 004712e1 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4671: 002a2f29 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4672: 00479a29 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4673: 006f3591 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4674: 0073a8ed 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4673: 006f3571 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4674: 0073a8cd 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4675: 0050796d 122 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4676: 00ae44b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4677: 004ca7a1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4678: 00343b3d 4720 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4679: 00a2f0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4680: 0063b591 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4681: 0060bdc5 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4682: 0070e4d5 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4683: 006ebbfd 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4680: 0063b571 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4681: 0060bda5 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4682: 0070e4b5 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4683: 006ebbdd 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4684: 00287661 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4685: 00ad8bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4686: 004479a5 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4687: 00b0e210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4688: 002aad55 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4689: 00b0f0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4690: 005d321d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4690: 005d31fd 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4691: 009bda78 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4692: 00ae38a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4693: 0049832d 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4694: 00ad8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4695: 00633381 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4695: 00633361 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4696: 00ae5998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4697: 006f27f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4698: 006cfabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4697: 006f27d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4698: 006cfa9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4699: 00ae0380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4700: 00330e85 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4701: 00418155 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4702: 005dbcb1 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4702: 005dbc91 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4703: 00b0f3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4704: 006fe241 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4704: 006fe221 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4705: 00ad16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4706: 005da605 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4706: 005da5e5 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4707: 00544325 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4708: 00498305 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4709: 004a1115 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4710: 00ad8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4711: 002d4f8d 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4712: 006a4a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4712: 006a4a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4713: 00b0eb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4714: 00ae42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4715: 0029f281 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4716: 00ada774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4717: 006a3561 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4717: 006a3541 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4718: 0051d4b1 588 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4719: 006fa94d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4719: 006fa92d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4720: 00b0f1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4721: 00b0e050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4722: 00ae71d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4723: 009fbb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4724: 002804a9 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4725: 005083c9 24 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4726: 00a28518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4727: 003f5235 384 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4728: 00a2838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ 4729: 004da3e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4730: 00544439 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4731: 005087e1 142 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4732: 00ad53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4733: 006be4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4733: 006be495 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4734: 00a46b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4735: 00a28494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4736: 009ffe14 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4737: 00add9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4738: 002ed6d9 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4739: 00ad28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4740: 009fec08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4741: 00440339 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4742: 003c769d 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4743: 006d2491 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4743: 006d2471 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4744: 00ad72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4745: 00b0db0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4746: 004e8f49 272 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4747: 0068a9a5 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4748: 007255a5 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4747: 0068a985 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4748: 00725585 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4749: 00507c35 94 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4750: 004de4f5 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4751: 00b0d4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4752: 00ae2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4753: 0028dcd9 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4754: 00ad0694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4755: 004701a9 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4756: 0090f054 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4757: 00b0d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4758: 00b0da6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4759: 006be52d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4759: 006be50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4760: 00adba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4761: 00a28410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4762: 006e24cd 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4763: 006d34bd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4762: 006e24ad 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4763: 006d349d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4764: 00ad5f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4765: 00b0eb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4766: 00522e1d 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4767: 00417ce5 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4768: 0046744d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4769: 00ad06b4 72 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4770: 004c9571 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4771: 00522ef5 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4772: 009c034c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4773: 00b0dace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4774: 00b0ed2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4775: 00522e65 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4776: 00ad08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4777: 006cfc9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4777: 006cfc7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4778: 00514025 88 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4779: 00b0ee68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4780: 00ae2ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4781: 003f5e7d 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4782: 00ad4284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4783: 006d27d1 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4783: 006d27b1 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4784: 00342e75 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4785: 00ada464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4786: 00b0d28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4787: 004ade11 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4788: 00b0cf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4789: 0071ef1d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4789: 0071eefd 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4790: 00ad1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4791: 006a5b99 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4792: 006b10e5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4791: 006a5b79 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4792: 006b10c5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4793: 00522ead 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4794: 00ae14a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4795: 00607a8d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4795: 00607a6d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4796: 004b2941 472 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4797: 006f3ee1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4798: 0060ecf9 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4799: 00632e35 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4800: 00739e85 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4801: 006a8e81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4797: 006f3ec1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4798: 0060ecd9 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4799: 00632e15 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4800: 00739e65 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4801: 006a8e61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4802: 00b0e5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4803: 00ade9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4804: 009b8974 52 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4805: 00265e49 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4806: 00709c59 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4806: 00709c39 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4807: 00add684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4808: 005defb9 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4809: 006b9119 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4810: 005bdc7d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4808: 005def99 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4809: 006b90f9 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4810: 005bdc5d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4811: 0038695d 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4812: 00b0cff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4813: 002fc78d 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4814: 00ae8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4815: 00638735 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4815: 00638715 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4816: 00b0cffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4817: 0082d3f8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4818: 006df929 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4819: 006f3a11 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4820: 005b5f79 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4817: 0082d3d8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4818: 006df909 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4819: 006f39f1 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4820: 005b5f59 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4821: 004fe44d 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4822: 00ad6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4823: 006f7919 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4823: 006f78f9 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4824: 00ad4204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4825: 00b0d966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4826: 0042a481 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4827: 0070fdd5 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4827: 0070fdb5 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4828: 00394609 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4829: 00709cdd 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4830: 0072afe5 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4831: 005e1cbd 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4829: 00709cbd 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4830: 0072afc5 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4831: 005e1c9d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4832: 002d8bf1 100 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4833: 00429cbd 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4834: 00b0cf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4835: 00b0dade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4836: 004695b5 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4837: 0044dc59 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4838: 005952b5 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4839: 006dc851 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4838: 00595291 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4839: 006dc831 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4840: 00b0f168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4841: 00b0e9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4842: 003b791d 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4843: 00aeba54 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4844: 00ae4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4845: 00ae07d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4846: 00adf2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4847: 0042c13d 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4848: 00ad3da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4849: 003efa19 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4850: 006fecbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4850: 006fec9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4851: 00457061 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4852: 00ad1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4853: 00b0e9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4854: 00b0d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4855: 00b0d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4856: 00ad8e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4857: 00ae5e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4858: 00618175 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4859: 006e91f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4860: 006eb1c9 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4858: 00618155 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4859: 006e91d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4860: 006eb1a9 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4861: 00265c21 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4862: 00ad52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4863: 00b0d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4864: 0072f54d 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4865: 006a06bd 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4864: 0072f52d 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4865: 006a069d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4866: 00ad329c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4867: 00b0d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4868: 00648e3d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4868: 00648e1d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4869: 003cbb81 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4870: 00b0de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4871: 006b87c1 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4871: 006b87a1 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4872: 00b0dc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4873: 0073c291 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4873: 0073c271 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4874: 00ad3af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4875: 00636c99 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4875: 00636c79 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4876: 002d15b9 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4877: 00b0e022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4878: 00389dc9 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4879: 00719049 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4880: 00608fa9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4879: 00719029 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4880: 00608f89 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4881: 00ad9ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4882: 00adeb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4883: 00ad8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4884: 004492f1 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4885: 00b0e920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4886: 00ae1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4887: 00adaad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4888: 0072db19 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4888: 0072daf9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4889: 00b0e152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4890: 00b0e782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4891: 00715659 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4891: 00715639 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4892: 002d4d25 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4893: 00b0e0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4894: 0027ff61 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4895: 00b0d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4896: 00afd290 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4897: 004e21a5 256 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4898: 00aeb260 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4899: 00b0d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4900: 00a41d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4901: 00633431 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4902: 0068aad5 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4903: 006a011d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4901: 00633411 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4902: 0068aab5 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4903: 006a00fd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4904: 0042d9a1 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4905: 004d830d 56 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4906: 00ade618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4907: 00b0ed08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4908: 00444b95 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4909: 00b0dc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4910: 00b0ec1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4911: 003efc4d 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4912: 004b164d 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4913: 006c6fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4914: 00715799 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4913: 006c6fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4914: 00715779 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4915: 00adbfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4916: 00ad4264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4917: 00b0ec62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4918: 0062b11d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4918: 0062b0fd 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4919: 00ad81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4920: 00b0e372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4921: 006cf469 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4921: 006cf449 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4922: 00a493cc 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4923: 0038ea6d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4924: 00632bb5 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4925: 0060e0a9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4924: 00632b95 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4925: 0060e089 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4926: 00b0d462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4927: 0038287d 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4928: 00b0d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4929: 002fc485 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4930: 00519d45 472 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4931: 002b1281 188 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4932: 005ed0e5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4932: 005ed0c5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4933: 002a0629 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4934: 003bdc39 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4935: 006c926d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4935: 006c924d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4936: 00b0de2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4937: 00b0d228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4938: 0060d939 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4938: 0060d919 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4939: 003958cd 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4940: 003ade8d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4941: 00b0d12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4942: 004671e9 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4943: 00ada1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4944: 006cf775 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4944: 006cf755 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4945: 00ad71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4946: 00b0dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4947: 00ad1054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4948: 005f8c6d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4948: 005f8c4d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4949: 00adf170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4950: 00add6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4951: 006cf60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4951: 006cf5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4952: 00442cf1 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4953: 00b0e330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4954: 00658c99 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4954: 00658c79 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4955: 004c56b1 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4956: 005b7e31 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4956: 005b7e11 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4957: 00b0ea16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4958: 006f12f5 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4958: 006f12d5 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4959: 00adbc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4960: 0043557d 116 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4961: 00b0dbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4962: 00ae0c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4963: 00b0cee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4964: 00b0dc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4965: 00ad16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ @@ -4972,952 +4972,952 @@ │ │ │ │ 4968: 00b0ef9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4969: 00b0d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4970: 0047ab05 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4971: 00383601 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4972: 00addb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4973: 00b0dd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4974: 0047a90d 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4975: 005d7675 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4975: 005d7655 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4976: 00ae3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4977: 00732631 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4977: 00732611 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4978: 004c4065 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4979: 006e971d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4979: 006e96fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4980: 00add7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4981: 00b0d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4982: 00ad65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4983: 00ad321c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4984: 003b7619 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4985: 005349b1 308 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4986: 00b0dee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4987: 00383511 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4988: 009ff9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4989: 00534775 286 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4990: 0050a56d 188 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4991: 006f3d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4991: 006f3d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4992: 00a3456c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4993: 00738811 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4994: 0059f111 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4993: 007387f1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4994: 0059f0f1 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4995: 00ad2058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4996: 00a343e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4997: 00b0ee86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4998: 00ad79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4999: 00689ae5 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 5000: 005dd6c9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4999: 00689ac5 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 5000: 005dd6a9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 5001: 00a344e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 5002: 006a4dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5002: 006a4da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5003: 00450261 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5004: 00737a59 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5004: 00737a39 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5005: 009c08c4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5006: 00b0f458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5007: 00b0dd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 5008: 00b0d496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 5009: 00651e31 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5009: 00651e11 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5010: 00498fb9 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5011: 00b0efa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5012: 00b0e8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5013: 00297301 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 5014: 0090dfbc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5015: 006b0249 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5015: 006b0229 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5016: 00534895 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 5017: 00ae2c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5018: 00b0f410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5019: 00ad6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5020: 009f7678 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5021: 00add1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 5022: 00b0ee90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5023: 00b0ebf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5024: 00610eb9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5025: 006ed775 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5024: 00610e99 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5025: 006ed755 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 5026: 004d95b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5027: 006a7d41 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5027: 006a7d21 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 5028: 00b0fa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5029: 00a34464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 5030: 0034189d 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5031: 00341ea9 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5032: 00ae69ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 5033: 0040795d 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5034: 00b0cdd4 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5035: 005e62a9 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5036: 008d8694 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5035: 005e6289 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5036: 008d8674 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5037: 004483fd 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5038: 00b0f068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5039: 00ad90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 5040: 002b21e5 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5041: 006c0539 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5041: 006c0519 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5042: 00b0f0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5043: 005e33bd 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5043: 005e339d 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5044: 00adf998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5045: 004dd485 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5046: 0071cb55 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5046: 0071cb35 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5047: 00b0d2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5048: 00ae5958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5049: 0070467d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 5050: 006f268d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5049: 0070465d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5050: 006f266d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5051: 009ff130 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5052: 005e9c81 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5052: 005e9c61 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 5053: 00ad8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5054: 00ae14b0 704 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5055: 00ae2a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5056: 008c4e88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5056: 008c4e68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5057: 00adcf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5058: 00ae39a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5059: 002e6075 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5060: 00adb830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5061: 00b0eb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5062: 00ae304c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5063: 006ed5bd 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5063: 006ed59d 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5064: 00326115 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5065: 0029d819 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5066: 00b0e15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5067: 00733fa9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5067: 00733f89 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5068: 00b0e9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5069: 00b0ce6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5070: 009c0b78 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5071: 00b0db44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5072: 00ae5a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5073: 00b0d306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5074: 00ad1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5075: 00b0da70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5076: 00b0eea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5077: 009c0914 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 5078: 006b32d9 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5078: 006b32b9 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 5079: 00adc8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 5080: 005dae35 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5080: 005dae15 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5081: 00b0d0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5082: 00adcfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5083: 00b0d984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5084: 006d0e71 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5084: 006d0e51 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5085: 00ade004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5086: 00ad6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5087: 002d644d 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5088: 00adef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5089: 0082dbd8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5090: 005bfc41 1684 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5091: 006d6e39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5089: 0082dbb8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5090: 005bfc21 1684 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5091: 006d6e19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5092: 004362c1 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5093: 006a43ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5093: 006a438d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5094: 00b0d184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5095: 005bd911 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5095: 005bd8f1 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5096: 004feb2d 208 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 5097: 00b0d27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5098: 002660c9 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5099: 00ad5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5100: 005f789d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5100: 005f787d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5101: 00ae22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5102: 00364265 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5103: 006ea815 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5103: 006ea7f5 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5104: 00adf9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5105: 00ad9bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5106: 00b0e6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5107: 00b0cec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5108: 00a32a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5109: 005c9239 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5109: 005c9219 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5110: 00b0d45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5111: 005be15d 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5111: 005be13d 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5112: 00a32ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5113: 00428e95 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5114: 00b0e122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5115: 00633681 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5115: 00633661 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5116: 00ad4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5117: 00b0ce7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5118: 005be23d 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5119: 006c5949 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5118: 005be21d 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5119: 006c5929 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5120: 00ad313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5121: 006fab91 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5121: 006fab71 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5122: 003d1405 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5123: 00b0d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5124: 00b0e15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5125: 002d1bc5 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5126: 00ad6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5127: 00ad4394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5128: 00ad331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5129: 006a4605 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5130: 006384e1 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5129: 006a45e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5130: 006384c1 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5131: 00b0dee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5132: 009faeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5133: 004f7b95 180 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5134: 00b0d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5135: 00a32b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5136: 006a3a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5137: 008d86fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5138: 006c8311 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5136: 006a3a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5137: 008d86dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5138: 006c82f1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5139: 00b0dac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5140: 00b0dbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5141: 00ad4584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5142: 00442089 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5143: 004b9c05 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5144: 004de7e5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 5145: 00720fdd 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5146: 006a8cd9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5145: 00720fbd 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5146: 006a8cb9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5147: 00b0d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5148: 00b0f196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5149: 00b0f144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5150: 00b0f394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5151: 009c0320 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5152: 00b0d090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5153: 00ae30bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5154: 006a3435 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5154: 006a3415 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5155: 0029efbd 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5156: 0026f415 36 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5157: 00704731 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5157: 00704711 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5158: 0026f439 434 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5159: 0029c395 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5160: 00545509 244 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5161: 002877f1 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5162: 002fb96d 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5163: 00545811 292 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5164: 006a1399 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5164: 006a1379 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5165: 00a45f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5166: 00744175 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5166: 00744155 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5167: 003ca989 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5168: 006386b9 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5168: 00638699 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5169: 005455fd 268 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5170: 002afba5 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5171: 00b0f466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5172: 002a4c4d 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5173: 00ae830c 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5174: 0043caf1 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5175: 00ad302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5176: 003f491d 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ - 5177: 006ebcc5 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5177: 006ebca5 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5178: 0029edd1 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5179: 006a5841 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5179: 006a5821 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5180: 00ada684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5181: 00ae04a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5182: 00444a3d 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5183: 00ae0040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5184: 00ad8ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5185: 0026f5ed 40 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5186: 00b0d39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5187: 00b0e9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5188: 00ad2778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5189: 00b0deee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5190: 00b0ebc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5191: 00b0ed28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5192: 00add524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5193: 00ad3688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5194: 006d29b1 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5194: 006d2991 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5195: 00b0e732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5196: 00b0dbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5197: 006d2e91 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5197: 006d2e71 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5198: 00545709 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5199: 00ad5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5200: 008e5144 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5201: 0071fb81 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5200: 008e5124 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5201: 0071fb61 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5202: 00296731 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5203: 00ae45b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5204: 006a8b85 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5204: 006a8b65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5205: 00b0cf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5206: 002ed5b9 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5207: 006ab9a9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5207: 006ab989 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5208: 00ae2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5209: 006ed3ad 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5209: 006ed38d 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5210: 004ae74d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5211: 00ad1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5212: 0072dba1 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5212: 0072db81 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5213: 00ade184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5214: 00329cb5 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5215: 0072dc19 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5215: 0072dbf9 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5216: 00ad4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5217: 00405641 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5218: 006dcb25 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5218: 006dcb05 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5219: 0040d2a1 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5220: 00b0ea86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5221: 006cf8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5221: 006cf881 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5222: 00ad9d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5223: 00b0fa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5224: 0028531d 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5225: 00adbeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5226: 002a2745 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5227: 00715de1 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5227: 00715dc1 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5228: 00adeff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5229: 00adb0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5230: 0062a8ed 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5230: 0062a8cd 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5231: 00b0f970 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5232: 006e1381 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5232: 006e1361 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5233: 00adffc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5234: 0029bbbd 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5235: 006b23a5 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5235: 006b2385 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5236: 003ecc09 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5237: 00722f5d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5238: 0069bd1d 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5237: 00722f3d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5238: 0069bcfd 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5239: 0053351d 316 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5240: 00a425b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5241: 00adc718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5242: 00615de9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5242: 00615dc9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5243: 00aeb20c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5244: 00adc4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5245: 00b0d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5246: 00ad256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5247: 00ad51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5248: 00ae1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5249: 004326a5 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5250: 00b0da52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5251: 00705f61 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5251: 00705f41 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5252: 00a2afe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5253: 00b0d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5254: 009bda18 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5255: 007265b5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5255: 00726595 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5256: 00b0e426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5257: 00add084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5258: 00adf768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5259: 00529825 526 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ 5260: 004b07b1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5261: 00ae25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5262: 00a2b0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5263: 00529e49 486 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5264: 00533659 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5265: 00529a35 522 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5266: 00706251 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5266: 00706231 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5267: 00ad6e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5268: 00ae49a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5269: 00383321 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5270: 009f0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5271: 00ad5f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5272: 006c2939 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5272: 006c2919 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5273: 00b0f3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5274: 00b0cfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5275: 00ae5b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5276: 00386bc5 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5277: 00447a61 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5278: 00b0d3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5279: 00ad9dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5280: 00636db9 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5281: 0071d2a1 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5280: 00636d99 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5281: 0071d281 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5282: 00a2b068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5283: 00addf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5284: 00b0ea30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5285: 002f2479 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5286: 00529c41 518 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5287: 00ae4a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5288: 00b0e13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5289: 00add5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5290: 00ade234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5291: 00a37770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5292: 00b0f17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5293: 004cfc61 144 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5294: 006cf829 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5294: 006cf809 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5295: 00ae0fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5296: 00b0df88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5297: 00adb860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5298: 004c3bf9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5299: 002ab1d9 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5300: 002cdf31 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5301: 00293929 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5302: 00b0cfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5303: 00366b2d 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5304: 00ae8630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5305: 004b0709 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5306: 00b0e674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5307: 006dc605 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5308: 006d09d9 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5309: 006a4641 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5307: 006dc5e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5308: 006d09b9 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5309: 006a4621 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5310: 002d287d 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5311: 00a31d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5312: 0068e2a5 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5312: 0068e285 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5313: 00b0d11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5314: 00b0eaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5315: 00ad1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5316: 00b0e88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5317: 00635e81 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5317: 00635e61 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5318: 00a31ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5319: 00ae6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5320: 00a376ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5321: 00ad8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5322: 00b0d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5323: 00739971 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5324: 005d60c9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5323: 00739951 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5324: 005d60a9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5325: 00a31cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5326: 00b0ed7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5327: 006a8479 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5327: 006a8459 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5328: 00b0ddf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5329: 00ad306c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5330: 00ada004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5331: 00b0db08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5332: 00b0f2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5333: 00730d39 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5333: 00730d19 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5334: 00ad8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5335: 00b0d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5336: 00297d61 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5337: 00b0ed44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5338: 00ad9d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5339: 00a31c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5340: 006cc609 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5340: 006cc5e9 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5341: 00ad8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5342: 0034ba5d 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5343: 004314e5 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5344: 00b0f37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5345: 006f457d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5345: 006f455d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5346: 009bda0c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5347: 009fdf24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5348: 0060d6d1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5349: 0062a189 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5348: 0060d6b1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5349: 0062a169 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5350: 004b19a9 312 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5351: 00433c15 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5352: 002942d5 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5353: 00ad88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5354: 00ae4478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5355: 00ad4b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5356: 00b0e0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5357: 00345059 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5358: 006af40d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5358: 006af3ed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5359: 00a351cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ - 5360: 00747299 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5360: 00747279 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5361: 00b0f39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5362: 00adc3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5363: 00b0d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5364: 00a35040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5365: 00b0e370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5366: 00b0f424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5367: 006a3b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5367: 006a3b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5368: 00ade1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5369: 00b0d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5370: 00ae4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5371: 00a35148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5372: 00713561 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5372: 00713541 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5373: 00a3daf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5374: 005bce85 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5375: 006c6db9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5374: 005bce65 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5375: 006c6d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5376: 004ff011 264 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5377: 002d5bf1 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5378: 002996d5 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5379: 00a3dbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5380: 00b0dd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5381: 00b0e0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5382: 006a4b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5382: 006a4b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5383: 00adb164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5384: 007382d9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5384: 007382b9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5385: 00293e5d 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5386: 0054c0a9 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5387: 00a350c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5388: 00ae5ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5389: 00b0ddd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5390: 006d66bd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5390: 006d669d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5391: 004bb195 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5392: 00728105 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5393: 006a293d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5394: 0071c87d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5395: 006a603d 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5396: 006cfbe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5397: 00656931 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5392: 007280e5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5393: 006a291d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5394: 0071c85d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5395: 006a601d 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5396: 006cfbc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5397: 00656911 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5398: 00b0e8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5399: 00404731 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5400: 00a3db78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5401: 00418ea1 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5402: 00b0d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5403: 004b5595 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5404: 00b0f244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5405: 00ae4438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5406: 00ad52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5407: 009bd970 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5408: 00461ca5 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5409: 00ad5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5410: 006a6279 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5410: 006a6259 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5411: 00b0e276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5412: 00adb6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5413: 00360d0d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5414: 00737421 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5415: 00720f09 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5414: 00737401 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5415: 00720ee9 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5416: 002f97e5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5417: 009c10b0 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5418: 00b0ebf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5419: 00ae2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5420: 0051f031 68 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5421: 00b0d4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5422: 00617d95 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5422: 00617d75 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5423: 00a2e26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5424: 00ad6f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5425: 00b0d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5426: 00a3eb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5427: 006e158d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5427: 006e156d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5428: 00ae2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5429: 00ae7414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5430: 00a3e9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5431: 00ae3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5432: 00ade384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5433: 002c6ce1 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5434: 0062a0b5 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5434: 0062a095 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5435: 00a3eaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5436: 00b0e208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5437: 00adaf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5438: 00ae5598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5439: 00ae3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5440: 00280441 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5441: 00ad56e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5442: 003420d5 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5443: 006bfa55 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5443: 006bfa35 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5444: 0046b259 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5445: 00ad57c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5446: 004b5525 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5447: 006dcbe9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5447: 006dcbc9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5448: 0052d82d 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5449: 00b0d17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5450: 00435845 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5451: 0052d905 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5452: 004cb6a1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5453: 006f33ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5453: 006f338d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5454: 00a3ea6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5455: 004975b5 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5456: 003ea2fd 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5457: 00ada094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5458: 0052d875 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5459: 00742c05 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5459: 00742be5 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5460: 004aeccd 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5461: 00ae41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5462: 00266c51 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5463: 006e6369 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5463: 006e6349 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5464: 0042fd19 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5465: 00ae0800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5466: 00b0ce3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5467: 00a26100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5468: 006ccf15 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5468: 006ccef5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5469: 004cbf49 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5470: 00610fb1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5470: 00610f91 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5471: 004e209d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5472: 002a3465 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5473: 00adf2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5474: 00622f51 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5474: 00622f31 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5475: 00ae2d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5476: 002672b9 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5477: 00b0dcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5478: 006a3705 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5478: 006a36e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5479: 00b0e2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5480: 0052d8bd 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5481: 00ae25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5482: 006ece25 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5482: 006ece05 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5483: 00b0ebee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5484: 00b0d22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5485: 00b0d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5486: 00ad4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5487: 004fe6b9 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5488: 00343711 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5489: 0043ca75 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5490: 00ade3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5491: 009bd9f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5492: 00b0ec34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5493: 004de8d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5494: 0070fcc9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5494: 0070fca9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5495: 00ae7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5496: 00b0f0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5497: 00b0d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5498: 00b0dcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5499: 003ec8f1 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5500: 006061e1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5500: 006061c1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5501: 00a3f1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5502: 005420a1 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5503: 00a3f018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5504: 00ae28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5505: 006ac615 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5505: 006ac5f5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5506: 00484105 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5507: 00ad18c4 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5508: 00ae7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5509: 006fc26d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5509: 006fc24d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5510: 004104c1 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5511: 002f0505 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5512: 00adba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5513: 006abafd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5513: 006abadd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5514: 00541e79 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5515: 00a3f120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5516: 00719291 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5516: 00719271 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5517: 00b0da90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5518: 00461221 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5519: 0051f075 76 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ 5520: 004da031 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5521: 0086f724 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5522: 006ff7b5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5523: 006af57d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5521: 0086f704 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5522: 006ff795 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5523: 006af55d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5524: 00ada734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5525: 0072f181 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5525: 0072f161 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5526: 002e1b35 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5527: 0086f71c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5527: 0086f6fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5528: 00507159 552 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5529: 0071e759 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5529: 0071e739 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5530: 00ae7664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5531: 00adc64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5532: 00a3f09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5533: 00541f8d 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5534: 00a33e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5535: 00ae0370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5536: 006a8695 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5536: 006a8675 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5537: 00a33ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5538: 0086f714 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5538: 0086f6f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5539: 00b0ed8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5540: 002d6f81 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5541: 005f2715 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5541: 005f26f5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5542: 00b0e0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5543: 00294555 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5544: 00a33db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5545: 00b0efac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5546: 00667ff1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5546: 00667fd1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5547: 00479bc5 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5548: 00497569 76 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5549: 00ad8cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5550: 00ad35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5551: 00b0d038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5552: 006cbed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5553: 00705e4d 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5554: 00703ed9 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5552: 006cbeb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5553: 00705e2d 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5554: 00703eb9 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5555: 00b0ebcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5556: 002bdabd 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5557: 005ea291 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5557: 005ea271 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5558: 00ae1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5559: 00ad1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5560: 00adebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5561: 002f7339 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5562: 00ad09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5563: 00b0eeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5564: 0038eb95 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5565: 00297391 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5566: 006d2bcd 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5566: 006d2bad 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5567: 00b0f06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5568: 004e8d01 118 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5569: 0065e28d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5569: 0065e26d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5570: 004d56ed 62 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5571: 00a33d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5572: 00a2607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5573: 009f0c14 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5574: 006eb089 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5574: 006eb069 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5575: 009f0c84 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5576: 00b0ce23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5577: 009f0d14 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5578: 00addad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5579: 00ada9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5580: 0052d94d 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5581: 0060469d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5581: 0060467d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5582: 0052da25 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5583: 00b0e2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5584: 00b0ee16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5585: 00ad5d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5586: 00b0eec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5587: 006a3f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5588: 006d92d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5587: 006a3f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5588: 006d92b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5589: 00ad30dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5590: 0052d995 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5591: 00ae4a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5592: 0043cb01 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5593: 00b0e7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5594: 002d5dcd 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5595: 00b0ce1b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5596: 00ae4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5597: 00420155 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5598: 0060b25d 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5598: 0060b23d 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5599: 00b0dd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5600: 00746235 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5600: 00746215 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5601: 00436b79 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5602: 00add434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5603: 00ae8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5604: 00ad64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5605: 004d9bfd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5606: 0052d9dd 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5607: 006620ad 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5607: 0066208d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5608: 00adbdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5609: 00ae695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5610: 004b218d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5611: 0073c5dd 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5611: 0073c5bd 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5612: 00ad5eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5613: 00738c4d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5613: 00738c2d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5614: 005086e5 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5615: 00b0ee2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5616: 004ce3d1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5617: 00ae2f8c 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5618: 0054cc59 88 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5619: 00ad9c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5620: 00adf618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5621: 00a493d8 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5622: 005090ad 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5623: 006ec241 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5624: 00690aa9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5625: 005de87d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5623: 006ec221 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5624: 00690a89 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5625: 005de85d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5626: 00ae8db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5627: 00360cf5 16 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ 5628: 00267989 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5629: 006a4cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5630: 00664925 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5629: 006a4cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5630: 00664905 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5631: 00ae6db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5632: 00ada384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5633: 00508195 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5634: 006d467d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5635: 006371b1 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5634: 006d465d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5635: 00637191 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5636: 00b0ee6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5637: 00b0ed6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5638: 00a4e420 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5639: 005ae2d5 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5639: 005ae2b5 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5640: 00aeb7a0 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5641: 00b0ec12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5642: 00b0d3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5643: 00ad41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5644: 00adecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5645: 00ad4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5646: 00ad0eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5647: 00adb354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5648: 00ae1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5649: 006b5015 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5649: 006b4ff5 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5650: 00adb2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5651: 0043db59 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5652: 00b0d058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5653: 00b0d176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5654: 00b0daea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5655: 0072369d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5655: 0072367d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5656: 00b0e278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5657: 005d5081 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5658: 006fe1b1 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5659: 005d0c15 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5657: 005d5061 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5658: 006fe191 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5659: 005d0bf5 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5660: 00adc56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5661: 00706d29 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5661: 00706d09 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5662: 0051f0c1 92 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5663: 00b0f24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5664: 00732301 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5664: 007322e1 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5665: 009f9fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5666: 004c7a59 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5667: 00addd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5668: 006afbcd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5668: 006afbad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5669: 00adc0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5670: 00ae6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5671: 00617a3d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5672: 00733aa5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5671: 00617a1d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5672: 00733a85 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5673: 00adad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5674: 004cc415 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5675: 00b0dc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5676: 00adabe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5677: 00a30ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5678: 00b0d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5679: 00b0e22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5680: 00adda84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5681: 00450845 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5682: 00a30d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5683: 0029dfe9 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5684: 004a0add 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5685: 00ae8174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5686: 0046720d 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5687: 006f2741 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5688: 006cf289 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5687: 006f2721 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5688: 006cf269 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5689: 00b0db20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5690: 00b0df70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5691: 0073c105 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5691: 0073c0e5 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5692: 00ad3e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5693: 00b0e1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5694: 002cd419 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5695: 0071ce69 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5695: 0071ce49 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5696: 00a30e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5697: 006ea981 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5697: 006ea961 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5698: 009c0898 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5699: 00b0dc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5700: 005f37b5 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5701: 0060f5d1 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5700: 005f3795 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5701: 0060f5b1 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5702: 00b0d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5703: 00b0e76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5704: 00adece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5705: 00ad1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5706: 00ae6af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5707: 0045e10d 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5708: 00b0efc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5709: 0053f061 484 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5710: 004e038d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5711: 00b0e64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5712: 006a4f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5712: 006a4f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5713: 0038eb01 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5714: 004ce44d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5715: 0053ec4d 520 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5716: 0045dd29 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5717: 00a25ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5718: 00a30dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5719: 00b0f534 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5720: 00b0d2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5721: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5722: 005ed0f9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5722: 005ed0d9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5723: 00b0f316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5724: 00ad3d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5725: 006ccdad 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5725: 006ccd8d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5726: 00ad0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5727: 009fb458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5728: 00742bb1 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5728: 00742b91 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5729: 004de235 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5730: 00b0eb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5731: 0062ecb5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5731: 0062ec95 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5732: 0053ee55 524 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5733: 00b0e78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5734: 00748cad 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5734: 00748c8d 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5735: 00b0d0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5736: 0069171d 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5737: 00714d79 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5736: 006916fd 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5737: 00714d59 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5738: 00b0e5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5739: 003ebb45 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5740: 00ad5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5741: 006337cd 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5741: 006337ad 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5742: 00483e81 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5743: 00ae8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5744: 009f29f4 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5745: 00ae2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5746: 00ad3dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5747: 00735939 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5748: 0073e0b5 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5747: 00735919 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5748: 0073e095 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5749: 00b0e29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5750: 00b0e5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5751: 00b0f448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5752: 006b83f9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5752: 006b83d9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5753: 00ad1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5754: 00ad15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5755: 005ffccd 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5755: 005ffcad 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5756: 009aad50 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5757: 002a2ecd 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5758: 0069b605 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5758: 0069b5e5 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5759: 00b0d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5760: 00b0dd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5761: 00adf638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5762: 009f9f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5763: 00b0d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5764: 00b0fa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5765: 0031fc9d 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5766: 006fdc29 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5766: 006fdc09 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5767: 0028d455 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5768: 00ad0f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5769: 0074114d 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5769: 0074112d 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5770: 00b0e51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5771: 00523cfd 314 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ 5772: 004d11b5 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5773: 00b0d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5774: 0052405d 328 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5775: 00add754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5776: 00adbe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5777: 00ae38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5778: 00ae03b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5779: 006bf0d1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5779: 006bf0b1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5780: 00523e39 270 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ 5781: 003f5a5d 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5782: 00497859 280 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5783: 00b0f1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5784: 00ae2a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5785: 0037d279 3636 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5786: 006e23b1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5786: 006e2391 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5787: 00488955 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5788: 007069e9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5789: 005960e1 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5788: 007069c9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5789: 005960bd 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5790: 009f8eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5791: 00ae21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5792: 00b0e706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5793: 00ada5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5794: 002ed455 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5795: 006b05a5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5795: 006b0585 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5796: 00ada584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5797: 0051dfe5 636 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5798: 00b0fa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5799: 00523f49 274 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5800: 00ad9f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5801: 00b0dbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5802: 0054718d 252 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5803: 002bcbe1 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5804: 00b0d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5805: 0073ae5d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5805: 0073ae3d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5806: 00b0ec50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5807: 00b0ef32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5808: 00b0ecd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5809: 00546fcd 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5810: 00b0f1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5811: 006d295d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5812: 006ed2e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5811: 006d293d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5812: 006ed2c9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5813: 004152a1 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5814: 00457c5d 172 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5815: 00ad2c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5816: 006c2111 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5816: 006c20f1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5817: 00344e09 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5818: 00703b05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5818: 00703ae5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5819: 00adeb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5820: 00ada204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5821: 00b0eb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5822: 0051ac81 494 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5823: 00ad8998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5824: 00b0e348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5825: 006ea67d 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5825: 006ea65d 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5826: 00add2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5827: 00b0e8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5828: 009fb3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5829: 0071dbed 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5829: 0071dbcd 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5830: 00b0e46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5831: 008d86b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5831: 008d8698 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5832: 00b0df30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5833: 005470ad 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5834: 00ad5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5835: 00ad27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5836: 0061493d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5836: 0061491d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5837: 00ae2d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5838: 005e2595 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5838: 005e2575 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5839: 00b0eeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5840: 0028e851 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5841: 006c1115 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5841: 006c10f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5842: 00387779 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5843: 00ad71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5844: 00adec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5845: 00b0ebe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5846: 00b0d12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5847: 00ae0740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5848: 00b0e5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5849: 006f633d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5849: 006f631d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5850: 00a3cd08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5851: 00ae56c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5852: 00b0e522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5853: 00b0eeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5854: 00ad3bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5855: 00333e75 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5856: 006e22f1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5857: 005dc0d1 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5856: 006e22d1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5857: 005dc0b1 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5858: 00a3ce10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5859: 0049a075 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5860: 00b0da50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5861: 00adf280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5862: 003d0a29 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5863: 004ddfad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5864: 00ae7404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5865: 00adebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5866: 004ce4cd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5867: 003f6431 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5868: 006f8ab1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5868: 006f8a91 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5869: 004c670d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5870: 00ae501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5871: 005ddcd5 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5872: 006d3da5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5871: 005ddcb5 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5872: 006d3d85 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5873: 00b0db0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5874: 006f0339 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5875: 006f292d 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5876: 00742ac1 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5874: 006f0319 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5875: 006f290d 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5876: 00742aa1 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5877: 00ad750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5878: 00456f91 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5879: 00b0e582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5880: 00ad4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5881: 00a3cd8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5882: 0062c285 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5882: 0062c265 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5883: 00498a89 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5884: 006da571 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5884: 006da551 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5885: 004e2301 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5886: 005f7835 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5886: 005f7815 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5887: 00b0e9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5888: 005465a1 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5889: 00b0e412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5890: 00b0d334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5891: 004151fd 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5892: 005468a5 278 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5893: 00a45ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5894: 005466a9 256 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5895: 00a2d81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5896: 00adf000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5897: 00a2d690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5898: 00716dcd 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5899: 006b6381 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5898: 00716dad 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5899: 006b6361 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5900: 0049afb9 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5901: 009f9eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5902: 00a2d798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5903: 0071ed1d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 5904: 00745399 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5903: 0071ecfd 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5904: 00745379 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5905: 00b0e93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5906: 0060be55 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5907: 006eb861 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5906: 0060be35 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5907: 006eb841 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5908: 00486145 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5909: 00adbbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5910: 00b0ea14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5911: 006cd92d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5912: 005bdbcd 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5911: 006cd90d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5912: 005bdbad 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5913: 004c49e1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5914: 00b0eb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5915: 00ae1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5916: 0052e99d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5917: 00ad4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5918: 005467a9 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5919: 00b0f264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ @@ -5934,450 +5934,450 @@ │ │ │ │ 5930: 00ad5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5931: 004a88ad 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5932: 00b0f25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5933: 009f6020 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5934: 00a2d714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5935: 00b0f24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5936: 0052e9e5 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5937: 005d0a21 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5938: 005cab7d 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5937: 005d0a01 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5938: 005cab5d 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5939: 0046cdf1 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5940: 004c4b8d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5941: 00ad8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5942: 0051b229 472 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5943: 00b0f1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5944: 00b0e360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5945: 005da3ed 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5945: 005da3cd 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5946: 004c4d61 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5947: 002973b5 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5948: 00ad7b1c 1148 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5949: 00387389 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5950: 00701c4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5950: 00701c2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5951: 004861ed 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5952: 00635e85 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5952: 00635e65 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5953: 00b0e4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5954: 00ae306c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 5955: 0043cd25 740 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5956: 00b0e5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5957: 007011a1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5957: 00701181 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5958: 0052ea2d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5959: 00adf1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5960: 002a27c5 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5961: 002fcccd 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5962: 002a7261 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5963: 00b0e552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5964: 00664b3d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5964: 00664b1d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5965: 00471b11 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5966: 00b0e138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5967: 00b0df56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5968: 0053cc1d 300 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5969: 006f0b31 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5969: 006f0b11 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5970: 009fc13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5971: 006f6e91 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5971: 006f6e71 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5972: 00adab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5973: 009fb350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5974: 006c2555 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5975: 006074fd 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5974: 006c2535 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5975: 006074dd 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5976: 0053c9f5 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5977: 00b0e89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5978: 00b0e100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5979: 00ae5be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5980: 00ae6d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5981: 004887d1 388 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 5982: 00635d85 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5983: 0071950d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5982: 00635d65 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5983: 007194ed 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5984: 00b0e84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5985: 002a4aad 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5986: 00afd2e8 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5987: 00ae10c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5988: 00ae2d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5989: 00ad1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5990: 005daf4d 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5990: 005daf2d 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5991: 00b0ce79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5992: 00a299b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5993: 0070226d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5994: 0072437d 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5993: 0070224d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5994: 0072435d 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5995: 002d1219 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5996: 00a2982c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5997: 00603be9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5997: 00603bc9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5998: 0029d4cd 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5999: 006e24bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5999: 006e249d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6000: 005303ed 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 6001: 00a29934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 6002: 00ae7234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6003: 005304c5 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 6004: 00b0db72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6005: 0053cb09 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 6006: 00b0e0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6007: 00b0ef66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6008: 00b0ce38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6009: 0041a6a1 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 6010: 00530435 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 6011: 005b31d9 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6011: 005b31b9 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6012: 004caee5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6013: 002eed9d 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6014: 00ae5828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6015: 00b0d0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6016: 00ae5838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6017: 00ad4414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6018: 00b0e380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6019: 0073cca5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6020: 0071e1ed 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6021: 00723fdd 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6019: 0073cc85 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6020: 0071e1cd 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6021: 00723fbd 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6022: 00b0ceb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6023: 00ad4f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 6024: 006b7581 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6024: 006b7561 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 6025: 0049a76d 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6026: 00b0ed56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6027: 00ae10b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 6028: 00a298b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 6029: 00745c09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 6030: 0062980d 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6029: 00745be9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 6030: 006297ed 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 6031: 0053047d 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 6032: 0070476d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6032: 0070474d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6033: 00b0dd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6034: 00ae46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6035: 00ad8db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6036: 00b0ea46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6037: 004c93dd 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6038: 00715335 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6038: 00715315 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6039: 00a417cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 6040: 00b0cd48 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6041: 00b0dfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6042: 009bdcb4 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6043: 00667ef1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6044: 005bdc9d 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6045: 0066b139 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6043: 00667ed1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6044: 005bdc7d 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6045: 0066b119 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6046: 00498f25 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6047: 00b0dfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6048: 00493611 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6049: 00b0d05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6050: 00405981 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6051: 00b0df64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6052: 002a3049 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6053: 006ccdbd 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6053: 006ccd9d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6054: 00531c65 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ 6055: 004dd1fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6056: 003cb9a1 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6057: 00b0eb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6058: 00a25398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 6059: 00361905 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6060: 00adbf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6061: 0069b1c5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6061: 0069b1a5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6062: 009bfbc4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6063: 00b0f9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6064: 00b0e500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6065: 00531cad 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 6066: 00323351 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6067: 00342be5 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6068: 00ad8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6069: 00b0cf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6070: 003ec415 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6071: 004c97a5 24 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6072: 00b0cb9c 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6073: 00466695 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6074: 00ad3ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6075: 007136e9 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6075: 007136c9 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6076: 00adbd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6077: 005c035d 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6077: 005c033d 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6078: 00282e41 5032 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6079: 00b0ed68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6080: 00492bc9 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6081: 00b0f41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6082: 00b0f262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6083: 00b0d256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6084: 004e28d9 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6085: 006c9145 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6085: 006c9125 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6086: 002c5995 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6087: 00b0f126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 6088: 0052b049 526 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 6089: 006242a5 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6089: 00624285 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6090: 00b0f1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6091: 0052b66d 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 6092: 00387bf9 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6093: 002d323d 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6094: 00531cf5 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 6095: 00ae5e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6096: 003c9b61 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6097: 004d7c79 146 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6098: 00632ced 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6099: 006911f9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6098: 00632ccd 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6099: 006911d9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6100: 0052b259 522 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ 6101: 002d8d3d 360 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 6102: 006a3d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6103: 0062c45d 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 6104: 006228e5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6102: 006a3d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6103: 0062c43d 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6104: 006228c5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6105: 00b0e314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6106: 00aea848 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6107: 00ad75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6108: 00714a9d 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6108: 00714a7d 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6109: 00ae3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6110: 00b0f248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6111: 00ade718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6112: 00addc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6113: 0052b465 518 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 6114: 00b0ecdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6115: 0044870d 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6116: 00b0e3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6117: 008c4d38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6117: 008c4d18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6118: 00538061 330 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 6119: 00b0d138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6120: 00341769 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6121: 00ae28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6122: 00b0d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6123: 004c61dd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6124: 00b0e5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6125: 003bdc4d 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6126: 00537e19 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6127: 005dea0d 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6127: 005de9ed 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6128: 00b0d440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6129: 00ae1140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6130: 004d8375 192 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6131: 00b0eeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6132: 00ad5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6133: 00265c49 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6134: 00ae7104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6135: 0063716d 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6135: 0063714d 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6136: 004120b5 96 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6137: 00ae510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6138: 009ff868 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6139: 0046695d 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6140: 006c1fad 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6140: 006c1f8d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6141: 00ae29c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6142: 00412f99 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6143: 0072ecc5 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6143: 0072eca5 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6144: 00537f3d 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6145: 00b0e95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6146: 00ad8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6147: 009fcd9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 6148: 00a35eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6149: 00293815 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6150: 00b0ecb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6151: 00ad5660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6152: 006f56c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6152: 006f56a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6153: 004c5935 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6154: 00b0f1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6155: 00b0dcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6156: 00ad61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6157: 00ae1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6158: 00ae2b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6159: 00490e8d 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6160: 00add984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6161: 00705c41 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6161: 00705c21 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6162: 00aec090 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6163: 00ae7e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6164: 005d4f0d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6164: 005d4eed 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6165: 00a35e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6166: 00460efd 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6167: 006cacb9 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6167: 006cac99 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6168: 003ade71 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6169: 00b0e2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6170: 006e4ed9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6170: 006e4eb9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6171: 00b0ef30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6172: 0038be95 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6173: 00b0d456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6174: 006a3bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6174: 006a3b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6175: 0047e369 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6176: 00731419 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6176: 007313f9 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6177: 004aa399 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6178: 00b0f2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6179: 00b0f43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6180: 004dcfa5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6181: 00a35da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6182: 0046de3d 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6183: 006c32e9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6183: 006c32c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6184: 00ad8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6185: 004a5fdd 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6186: 009bc36c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6187: 00736dc9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6187: 00736da9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6188: 00b0d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6189: 00ae6c24 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6190: 004e1ffd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6191: 00ae2b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6192: 009fd6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6193: 00ada294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6194: 00731cc1 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6194: 00731ca1 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6195: 00ade7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6196: 005ddfbd 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6197: 006a61ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6196: 005ddf9d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6197: 006a618d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6198: 00ad5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6199: 009bce94 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6200: 00b0db4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6201: 005d3c75 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6201: 005d3c55 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6202: 00ad79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6203: 00b0d3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6204: 005d7619 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6204: 005d75f9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6205: 00b0e20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6206: 005e141d 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6206: 005e13fd 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6207: 00b0ec22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6208: 00b0d0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6209: 006f406d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6209: 006f404d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6210: 00b0dd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6211: 00297155 84 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6212: 007338c5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6213: 006a0cd9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6212: 007338a5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6213: 006a0cb9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6214: 00294ced 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6215: 0026fecd 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6216: 00b0f3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6217: 00b0ee8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6218: 004c4a41 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6219: 00ae2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6220: 00ad3d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6221: 00b0e63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6222: 00428f31 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6223: 00ae2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6224: 00b0eb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6225: 00b0eb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6226: 0074b939 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6226: 0074b919 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6227: 00ad12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6228: 00aeb698 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6229: 00411e69 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6230: 00b0d09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6231: 00595ccd 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6231: 00595ca9 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6232: 00adb1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6233: 00653709 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6233: 006536e9 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6234: 00b0d01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6235: 006bd8fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6235: 006bd8dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6236: 00ae85a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6237: 004c4bd1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6238: 00b0e04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6239: 006494e5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6239: 006494c5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6240: 0032e2e9 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6241: 004c4dc5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6242: 00b0e600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6243: 00b0d9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6244: 004af5e9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6245: 00ad14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6246: 00a394d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ 6247: 00b0e8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6248: 00ad5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6249: 00a39348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ 6250: 004dc7d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6251: 0051ae71 474 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6252: 00ade1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6253: 00a39450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6254: 006d9979 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6255: 006a4461 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6254: 006d9959 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6255: 006a4441 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6256: 00ae6ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6257: 00b0ebec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6258: 0069c549 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6258: 0069c529 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6259: 00b0e5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6260: 006d528d 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6261: 006be401 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6260: 006d526d 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6261: 006be3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6262: 00b0da1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6263: 00b0f0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6264: 0070387d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6264: 0070385d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6265: 00b0fa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6266: 004cacc5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6267: 004ca925 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6268: 00b0fa8e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6269: 00ade5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6270: 00ae5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6271: 00adc62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6272: 00b0ddae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6273: 00703209 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6274: 006c74c1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6275: 0065cbf9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6273: 007031e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6274: 006c74a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6275: 0065cbd9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6276: 00a393cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6277: 00547449 252 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6278: 00adb9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6279: 00b0f39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6280: 00adb024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6281: 00adf080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6282: 00ae84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6283: 006b1895 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6283: 006b1875 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6284: 00b0ce31 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6285: 00b0f1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6286: 009fe2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6287: 006da151 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6287: 006da131 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6288: 00547289 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6289: 004861bd 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6290: 00b0d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6291: 006a5959 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6291: 006a5939 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6292: 00ade2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6293: 00b0ce9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6294: 00b0e0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6295: 002bfda9 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6296: 00b0d07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6297: 00497f29 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6298: 00ad4b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6299: 00a2dd44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6300: 00a27498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6301: 003b7719 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6302: 00ad8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6303: 008d86d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6304: 00742bb9 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6303: 008d86b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6304: 00742b99 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6305: 00a3414c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6306: 00ae68d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6307: 00ae2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6308: 00547369 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6309: 00495705 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6310: 009bfbd4 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6311: 0049a181 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6312: 00384fed 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6313: 00440f39 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6314: 006c2475 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6314: 006c2455 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6315: 00b0dd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6316: 0070005d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6316: 0070003d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6317: 00b0e212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6318: 00b0e6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6319: 00ad2398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6320: 00ae6770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6321: 002fcb95 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6322: 0062c9bd 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6322: 0062c99d 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6323: 00ade848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6324: 00415335 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6325: 0047a7d9 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6326: 00ad308c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6327: 00b0dc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6328: 004e1bed 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6329: 005ec3ed 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6329: 005ec3cd 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6330: 00b0e69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6331: 00466bc5 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6332: 00ae4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6333: 00b0daca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6334: 0050abdd 84 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6335: 00b0f230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6336: 0073a355 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6337: 00617b4d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6336: 0073a335 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6337: 00617b2d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6338: 004290fd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6339: 006b4f69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6340: 0060eef1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6339: 006b4f49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6340: 0060eed1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6341: 00adbec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6342: 00b0d9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6343: 006df735 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6343: 006df715 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6344: 00ad3c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6345: 00b0e668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6346: 0038ce1d 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6347: 00adf230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ - 6348: 005eae91 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6349: 005ff565 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6348: 005eae71 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6349: 005ff545 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6350: 004db9cd 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6351: 00497d89 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6352: 0074d4c0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6352: 0074d4a0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6353: 00b0cda8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6354: 0069fd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6354: 0069fd25 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6355: 00b0d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6356: 00b0d4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6357: 00722739 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6357: 00722719 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6358: 00b0d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6359: 00b0e768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6360: 009fec8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6361: 00b0f6cc 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6362: 00485fc5 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6363: 00b0d372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6364: 003f5f79 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6365: 00ad99d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6366: 00ae2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6367: 002928f9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6368: 00b0e546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6369: 00add544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6370: 0090fffc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6371: 00ae47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6372: 00605545 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6372: 00605525 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6373: 00b0d448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6374: 00ad51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6375: 00270511 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6376: 009f7b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6377: 00ad702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6378: 00b0eb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6379: 00b0d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6389,15 +6389,15 @@ │ │ │ │ 6385: 00ad4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6386: 0051c981 584 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6387: 00ade608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6388: 004b3bdd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6389: 003c9dad 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6390: 00499d5d 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6391: 002f9c21 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6392: 006b7e2d 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6392: 006b7e0d 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6393: 00add8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6394: 002d0709 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6395: 00ae1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6396: 00ad2ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6397: 002d0761 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6398: 00ad17f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6399: 002d07c1 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6406,21 +6406,21 @@ │ │ │ │ 6402: 0042f24d 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6403: 00b0cf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6404: 00b0da7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6405: 002d0925 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6406: 002d09ad 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6407: 00b0d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6408: 00b0e14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6409: 0071af71 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6410: 006169ed 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6409: 0071af51 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6410: 006169cd 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6411: 0038f7bd 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6412: 0045884d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6413: 00ae7be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6414: 00ae5698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6415: 006a7615 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6415: 006a75f5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6416: 00b0e4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6417: 00b0d21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6418: 00ad9168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6419: 005233d9 284 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6420: 00ad60c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6421: 00a4908c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6422: 0047b151 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6428,44 +6428,44 @@ │ │ │ │ 6424: 00b0cbb0 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6425: 00ae6f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6426: 00523715 350 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6427: 00ad3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6428: 002dd56d 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6429: 00ad4b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6430: 00296319 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6431: 0074499d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6431: 0074497d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6432: 00ad9964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6433: 00ae6b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6434: 00724825 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6435: 006eb79d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6434: 00724805 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6435: 006eb77d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6436: 005234f5 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6437: 00ad5fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6438: 006ced25 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6438: 006ced05 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6439: 00ae3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6440: 00ae11c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6441: 00709889 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6442: 005f958d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6443: 006a7a01 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6441: 00709869 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6442: 005f956d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6443: 006a79e1 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6444: 00add104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6445: 00b0fa91 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6446: 004a5f01 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6447: 00add144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6448: 00699dfd 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6448: 00699ddd 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6449: 00b0ed74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6450: 00a229d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6451: 006b3ce1 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6451: 006b3cc1 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6452: 00ad71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6453: 00b0e27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6454: 00329be5 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6455: 006b0da9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6455: 006b0d89 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6456: 00523605 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6457: 00adb0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6458: 00ada134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6459: 00ae0f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6460: 006cef2d 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6460: 006cef0d 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6461: 00a43638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6462: 00b0dda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6463: 00adb740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6464: 009fc1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6465: 00a22950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6466: 00ae3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6467: 00a43428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6482,95 +6482,95 @@ │ │ │ │ 6478: 00b0d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6479: 00ada454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6480: 002d2b89 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6481: 00b0f3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6482: 00b0cfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6483: 00b0d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6484: 00ad5d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6485: 006c4389 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6485: 006c4369 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6486: 00b0dd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6487: 00a4431c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6488: 009fb770 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6489: 00ad3e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6490: 00b0d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6491: 00b0d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6492: 009f95ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6493: 00ae3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6494: 00534645 304 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_d │ │ │ │ 6495: 00ad64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6496: 00ad2388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6497: 00b0f3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6498: 00ae6284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6499: 005cf999 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6499: 005cf979 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6500: 00436049 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6501: 00ae4a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6502: 00499cc9 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6503: 00ae82e0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6504: 00691069 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6505: 006cf7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6504: 00691049 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6505: 006cf791 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6506: 0053440d 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6507: 006cdc1d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6508: 00732531 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6507: 006cdbfd 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6508: 00732511 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6509: 00ade558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6510: 00adbe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6511: 0041fd91 220 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6512: 007136a9 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6512: 00713689 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6513: 00458089 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6514: 004e3ac5 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6515: 00b0d352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6516: 006e99b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6516: 006e9991 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6517: 00b0dcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6518: 00b0ec32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6519: 00add134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6520: 00ae5ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6521: 0062bed1 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6521: 0062beb1 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6522: 00441f89 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6523: 00ae68f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6524: 006157ad 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6524: 0061578d 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6525: 00ad2a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6526: 00385955 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6527: 004798d1 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6528: 006ac605 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6528: 006ac5e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6529: 00534529 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6530: 005e31a1 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6530: 005e3181 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6531: 00ae50fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6532: 006140e1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6532: 006140c1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6533: 00b0f9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6534: 00ad8578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6535: 005bbbb9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6535: 005bbb99 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6536: 00a31b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6537: 00384785 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6538: 004fe6f5 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6539: 002ac101 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6540: 00b0e3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6541: 00a31998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6542: 00ade8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6543: 00b0e7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6544: 00adc380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6545: 005e3449 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6545: 005e3429 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6546: 00ae09e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6547: 00465e91 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6548: 00498c55 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6549: 004c4911 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6550: 00a31aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6551: 00ae5b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6552: 00b0ef00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6553: 004c5fc5 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6554: 00ad797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6555: 00b0d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6556: 007399c5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6556: 007399a5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6557: 00b0d382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6558: 006e944d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6558: 006e942d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6559: 00addce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6560: 006089d9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6560: 006089b9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6561: 00ae4448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6562: 00b0d49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6563: 00ad4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6564: 00ae28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6565: 005a8d6d 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6565: 005a8d4d 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6566: 002c71c9 116 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6567: 00b0dd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6568: 00a490d4 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6569: 00484a45 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6570: 002d602d 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6571: 00ad0ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6572: 00a31a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6579,595 +6579,595 @@ │ │ │ │ 6575: 00b0e076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6576: 004e7231 100 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6577: 00b0eb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6578: 002a48d5 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6579: 00ad08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6580: 00ad5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6581: 00b0e444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6582: 006c3811 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6582: 006c37f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6583: 00b0e3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6584: 002971a9 166 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6585: 00b0ea62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6586: 006fee9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6586: 006fee7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6587: 003c7a89 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6588: 00a265a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6589: 00b0df62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6590: 006db35d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6590: 006db33d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6591: 002d04f9 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6592: 00adacc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6593: 00ae70a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6594: 00467549 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6595: 006f9169 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6596: 0071ec99 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6595: 006f9149 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6596: 0071ec79 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6597: 00ad8ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6598: 00b0e218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6599: 00b0d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6600: 002a3241 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6601: 0071d5b1 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6601: 0071d591 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6602: 00b0ceea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6603: 0041f079 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6604: 00b0dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6605: 005f7891 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6605: 005f7871 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6606: 00ae2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6607: 00ae1190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6608: 00ad1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6609: 00ae0300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6610: 00b0d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6611: 00a3d650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6612: 00ad51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6613: 00b0d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6614: 00b0e772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6615: 006e8b61 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6615: 006e8b41 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6616: 009be168 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6617: 00b0e274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6618: 006e917d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6618: 006e915d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6619: 002ce34d 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6620: 00b0dc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6621: 005e3249 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6621: 005e3229 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6622: 00b0e554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6623: 00a3d758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6624: 004e3091 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6625: 00711de5 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6625: 00711dc5 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6626: 00ae0200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6627: 00548921 388 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6628: 006235bd 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6628: 0062359d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6629: 00ae01f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6630: 002aafc1 284 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6631: 004ab3e1 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6632: 005eff75 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6632: 005eff55 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6633: 009ff7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6634: 00b0f11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6635: 009c0138 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6636: 0041307d 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6637: 009fce20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6638: 00737dfd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6638: 00737ddd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6639: 00466789 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6640: 00a3d6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6641: 00b0e498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6642: 00b0ddda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6643: 00643b6d 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6643: 00643b4d 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6644: 009ea97c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6645: 0052cbcd 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6646: 0052cca5 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6647: 00add204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6648: 0051fb3d 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6649: 00703965 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6649: 00703945 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6650: 00b0e56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6651: 0052cc15 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ 6652: 002cd835 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6653: 005dbbd9 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6653: 005dbbb9 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6654: 0051fb85 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6655: 004e8eed 50 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6656: 006a6629 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6657: 00617b9d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6658: 006aa1f5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6659: 005ae69d 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6660: 005d019d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6656: 006a6609 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6657: 00617b7d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6658: 006aa1d5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6659: 005ae67d 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6660: 005d017d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6661: 00498871 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6662: 008d86e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6662: 008d86c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6663: 00b0d066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6664: 0043b6fd 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6665: 0048f281 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6666: 0040d00d 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6667: 006bc145 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6668: 0062a73d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6667: 006bc125 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6668: 0062a71d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6669: 0052cc5d 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6670: 0051fbcd 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6671: 00ad84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6672: 009fd768 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6673: 00adacd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6674: 00ae8794 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6675: 00b0de0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6676: 00ae06c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6677: 006fa1bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6677: 006fa19d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6678: 0029d235 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6679: 00508789 72 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ 6680: 004c0385 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6681: 0068e93d 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6681: 0068e91d 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6682: 00b0cbac 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6683: 00adf9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6684: 004cdcbd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6685: 004df689 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6686: 006b3f99 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6686: 006b3f79 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6687: 00508f55 134 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6688: 005e2509 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6688: 005e24e9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6689: 00ad6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6690: 00b0eaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6691: 0049a439 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6692: 006c9561 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6693: 0074573d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6692: 006c9541 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6693: 0074571d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6694: 0043c82d 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6695: 00b0e06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6696: 006e4dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6696: 006e4d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6697: 00ad18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6698: 00429b41 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6699: 009c0764 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6700: 004dd995 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6701: 00b0d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6702: 005d12f5 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6702: 005d12d5 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6703: 00ae60c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6704: 00addca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6705: 00b0efbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6706: 00ad716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6707: 0050831d 98 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6708: 00ada164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6709: 00605645 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6709: 00605625 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6710: 0029e7e9 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6711: 003f6009 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6712: 00b0d10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6713: 00499a09 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6714: 0044706d 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6715: 00435519 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6716: 00697ef9 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6716: 00697ed9 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6717: 00ae44e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6718: 004c4981 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6719: 00ae8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6720: 00b0e22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6721: 00ad57d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6722: 00448ab9 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6723: 00ad769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6724: 00b0f3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6725: 0028f609 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6726: 00b0d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6727: 006cb239 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6727: 006cb219 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6728: 00b0d3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6729: 00299c8d 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6730: 00ae3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6731: 009bfa68 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6732: 00adc160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6733: 00ae21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6734: 0064fa7d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6734: 0064fa5d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6735: 00468af1 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6736: 00ad1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6737: 002fc005 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6738: 00ad2ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6739: 004c4b49 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6740: 00b0e47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6741: 009fa66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6742: 004c4cfd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6743: 00ae27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6744: 006b7f19 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6744: 006b7ef9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6745: 00b0f116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6746: 00ad4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6747: 006c29bd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6747: 006c299d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6748: 00386c59 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6749: 00b0ec2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6750: 006383f9 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6750: 006383d9 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6751: 00ad303c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6752: 0060e159 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6752: 0060e139 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6753: 004e84a1 524 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ 6754: 004a0719 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6755: 002fd3b1 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6756: 007049c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6756: 007049a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6757: 00b0cfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6758: 00ad261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6759: 003bb115 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6760: 00b0d124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6761: 00b0dad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6762: 005e32ad 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6762: 005e328d 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6763: 00b0e904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6764: 0043dc45 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6765: 00b0d952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6766: 00b0e572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6767: 00ae2d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6768: 00ae4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6769: 002d047d 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6770: 006b2d11 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6770: 006b2cf1 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6771: 00b0f082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6772: 006ac04d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6772: 006ac02d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6773: 00b0e328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6774: 00ae1930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6775: 00b0eb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6776: 00ad5670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6777: 0071f4b9 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6777: 0071f499 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6778: 00ad0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6779: 00b0f9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6780: 00ad26ac 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6781: 006e2c85 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6781: 006e2c65 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6782: 00ad27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6783: 00b0dd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6784: 006c2f69 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6785: 0071a98d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6784: 006c2f49 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6785: 0071a96d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6786: 00ad17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6787: 0045a9a1 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6788: 009c0a70 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6789: 00b0edee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6790: 006fc9b9 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6790: 006fc999 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6791: 00adc4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6792: 002a1dd1 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6793: 00ad0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6794: 00b0e56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6795: 003c9151 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6796: 002fcdb9 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6797: 0050a8d9 406 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6798: 00ade374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6799: 00b0ee9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6800: 006e8295 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6800: 006e8275 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6801: 00ae7344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6802: 0048b261 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6803: 004985f5 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6804: 002f2f85 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6805: 00b0f20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6806: 00ae3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6807: 006f259d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6807: 006f257d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6808: 00b0ed84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6809: 00353711 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6810: 00b0e42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6811: 00ad720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6812: 00ade648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6813: 0053104d 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6814: 00690e01 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6814: 00690de1 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6815: 00b0e00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6816: 002d5489 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6817: 0045bbd9 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6818: 004adf95 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6819: 00531125 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6820: 006be4f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6820: 006be4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6821: 0053b745 426 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6822: 00ade898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6823: 006892f9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6823: 006892d9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6824: 004df491 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6825: 00531095 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6826: 00428605 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6827: 00617bf9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6827: 00617bd9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6828: 00531a6d 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6829: 00299b4d 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6830: 006a3651 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6830: 006a3631 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6831: 0053b449 386 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6832: 0072fdd5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6832: 0072fdb5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6833: 00ad266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6834: 00a30684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6835: 00280359 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6836: 002c5745 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6837: 00531b45 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6838: 0069041d 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6838: 006903fd 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6839: 00a304f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6840: 00b0e5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6841: 00b0d970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6842: 004b09b5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6843: 00ad8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6844: 00ae3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6845: 00531ab5 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6846: 00a30600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6847: 00b0f2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6848: 00b0d4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6849: 00b0edec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 6850: 005ea0e5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6850: 005ea0c5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6851: 00a46f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6852: 0042b5c9 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6853: 005310dd 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6854: 00b0f3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6855: 00735215 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6855: 007351f5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6856: 009fed10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6857: 0053b5cd 374 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6858: 00506d7d 192 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6859: 00ae6c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6860: 00ae5408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6861: 00b0df8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6862: 00415159 164 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6863: 00ae7b98 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6864: 0072e899 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6864: 0072e879 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6865: 00add3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6866: 0053fc19 480 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6867: 00531afd 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6868: 002a4a35 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6869: 0034c16d 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6870: 00a3057c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ - 6871: 006e9b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6871: 006e9af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6872: 00b0d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6873: 0053f80d 516 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6874: 004849b9 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6875: 0086f6d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6875: 0086f6b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6876: 00ae0ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6877: 00ad4f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6878: 00b0d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6879: 0050adc1 66 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6880: 00703a2d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6880: 00703a0d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6881: 00ae76a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6882: 00b0de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6883: 00a371c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6884: 00adaa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6885: 006e32e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6885: 006e32c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6886: 00b0d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6887: 0044a549 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6888: 002f911d 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6889: 00419139 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6890: 00a372cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ 6891: 00441fc9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6892: 00364745 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6893: 0053fa11 520 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6894: 00ae6d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6895: 00b0ea1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6896: 007297a9 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6896: 00729789 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6897: 0047afa9 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6898: 002f97b1 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6899: 00b0e1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6900: 00adb224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6901: 00ae4ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6902: 006caf11 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6902: 006caef1 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6903: 00b0d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6904: 00a268bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6905: 00b0e266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6906: 00707c35 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6907: 0063254d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6908: 0069bb09 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6909: 0072186d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6910: 0071a8f1 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6906: 00707c15 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6907: 0063252d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6908: 0069bae9 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6909: 0072184d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6910: 0071a8d1 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6911: 002d8b89 104 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6912: 00ad84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6913: 00ad0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6914: 00547705 252 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6915: 00b0d9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6916: 00b0ece6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6917: 00ad1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6918: 00b0d15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6919: 006d24dd 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6919: 006d24bd 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6920: 00b0d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6921: 00b0e5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6922: 00547545 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6923: 00a37248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6924: 0073c269 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6925: 0062a4ed 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6924: 0073c249 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6925: 0062a4cd 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6926: 004e3a99 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6927: 00b0d0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6928: 00adaea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6929: 00ae7c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6930: 00280271 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6931: 00b0d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6932: 00b0e23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6933: 00704ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6933: 00704a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6934: 009c0bc0 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6935: 002a4351 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6936: 00ad17e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6937: 00591c51 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6938: 00706f3d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6937: 00591c2d 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6938: 00706f1d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6939: 0041ba55 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6940: 00592015 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6940: 00591ff1 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6941: 00ae2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6942: 00ae6920 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6943: 00ae6bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6944: 00547625 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6945: 00b0f520 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6946: 00b0dbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6947: 00591db1 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6947: 00591d8d 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6948: 0047d54d 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6949: 00ad4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6950: 00b0d1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6951: 00ae81c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6952: 005f3701 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6953: 00727491 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6952: 005f36e1 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6953: 00727471 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6954: 00ae19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6955: 004aebd1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6956: 00738805 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6956: 007387e5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6957: 002ecc69 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6958: 00ae3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6959: 00b0d940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6960: 00ae4898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6961: 00a001b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6962: 00aeb78c 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6963: 005e4c81 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6964: 005f73c5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6963: 005e4c61 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6964: 005f73a5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6965: 00adeb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6966: 00a40f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6967: 00591ee5 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6967: 00591ec1 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6968: 00b0f0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6969: 00ae8490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6970: 00adbf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6971: 00a42e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6972: 00b0e580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6973: 00a40f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6974: 00b0e25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6975: 00b0e1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6976: 00ae6294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6977: 00514eb5 80 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6978: 00b0e85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6979: 00adee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6980: 006f8f25 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6980: 006f8f05 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6981: 005287d1 530 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6982: 00b0dfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6983: 00b0d348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6984: 00528e01 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ 6985: 004b12b1 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6986: 00adec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6987: 00adaec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6988: 0073dd75 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6988: 0073dd55 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6989: 005289e5 526 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6990: 00b0db14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6991: 00ad8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6992: 0029d271 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6993: 00287a29 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6994: 00b0e358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6995: 00b0fa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6996: 004ca909 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6997: 0029dc75 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6998: 00742351 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6998: 00742331 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6999: 00b0ee1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7000: 00a40e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 7001: 00b0d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 7002: 004b0df9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7003: 00b0edb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7004: 00733995 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7004: 00733975 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7005: 00b0dbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7006: 00714f21 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7007: 006c62a1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7006: 00714f01 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7007: 006c6281 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7008: 00471ed1 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7009: 00528bf5 522 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 7010: 00ad1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7011: 00ad8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7012: 00461af1 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7013: 00b0d9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7014: 0028e0ed 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 7015: 004a8295 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7016: 00b0e090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7017: 00b0f390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7018: 006a6289 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7018: 006a6269 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7019: 009bd480 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7020: 00b0d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7021: 00b0db60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7022: 0041ba69 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7023: 0071ed09 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7023: 0071ece9 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7024: 00b0d1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7025: 006daeb5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7026: 006baf91 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7025: 006dae95 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7026: 006baf71 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7027: 00adf220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7028: 004dcb35 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7029: 00a44214 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 7030: 002d2be1 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7031: 00b0edba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 7032: 00a44298 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 7033: 00699839 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7033: 00699819 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7034: 00b0cf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7035: 006ca9fd 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7035: 006ca9dd 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7036: 00b0f36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7037: 00496fd9 168 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7038: 00ad10b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7039: 0090f3d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7040: 00add384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7041: 00a44190 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 7042: 00b0ce84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7043: 003ebf99 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7044: 00b0f15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7045: 00b0eb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7046: 006b40a5 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7046: 006b4085 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7047: 00ae5c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7048: 00ae03f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7049: 0045b18d 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7050: 00ad98f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7051: 00b0ed50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7052: 00267481 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7053: 006a3b3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7054: 00629935 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7053: 006a3b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7054: 00629915 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7055: 002b50c9 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7056: 00732c11 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7056: 00732bf1 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7057: 004e37c1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7058: 006a494d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7058: 006a492d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7059: 00ad15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 7060: 00ad318c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 7061: 006e5145 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7061: 006e5125 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7062: 004ca419 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7063: 00a25290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 7064: 004ca89d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7065: 006e9939 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7065: 006e9919 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7066: 00ae77a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7067: 00a26394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 7068: 00ad310c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7069: 009f8d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7070: 006cfff5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7070: 006cffd5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7071: 00a26208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 7072: 0045ed95 92 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7073: 006c887d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7073: 006c885d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7074: 004524f5 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 7075: 006e2729 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7075: 006e2709 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 7076: 00a26310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 7077: 0073e8f9 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7078: 0060e501 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7079: 006364b5 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7077: 0073e8d9 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7078: 0060e4e1 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7079: 00636495 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7080: 00b0e79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7081: 00ad33dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 7082: 00b0dac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7083: 004b13c5 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7084: 009faa8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7085: 00b0e324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7086: 00addec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7087: 00adb2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7088: 00448075 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 7089: 009f84e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7090: 00608fcd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7090: 00608fad 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7091: 004357d9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7092: 00ad078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7093: 004482e1 216 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7094: 0060ffed 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7094: 0060ffcd 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 7095: 00adba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7096: 00607a05 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7096: 006079e5 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7097: 00a2628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 7098: 003ca4b9 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 7099: 0036829d 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7100: 009b5454 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7101: 00b0e2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7102: 004830cd 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7103: 006b4265 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7103: 006b4245 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 7104: 00506f1d 224 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 7105: 00b0e3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7106: 00a3c4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 7107: 00b0f37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7108: 004fe5e1 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 7109: 00b0ed94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7110: 00ad2168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7111: 00ada5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7112: 00a005d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 7113: 00a3c444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 7114: 00b0e8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7115: 00617d61 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7115: 00617d41 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7116: 00ae4bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7117: 00b0efd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7118: 00b0dc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7119: 002b5211 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7120: 00ae1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7121: 00360f85 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7122: 00ad2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7123: 00b0e108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7124: 00421325 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7125: 00ae0cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7126: 00aeb360 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 7127: 00b0eb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7128: 005f0045 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7128: 005f0025 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7129: 00adf1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7130: 006d3231 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7130: 006d3211 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7131: 00b0e9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 7132: 00742bbd 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 7132: 00742b9d 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7133: 00457225 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7134: 003c93b9 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7135: 00723ce1 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7136: 006adfa5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7135: 00723cc1 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7136: 006adf85 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7137: 00a3c3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 7138: 00b0d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7139: 00b0ce75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7140: 0042819d 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7141: 00743059 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7141: 00743039 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7142: 004a8359 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7143: 0062b09d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7143: 0062b07d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7144: 00b0f9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7145: 00b0efce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7146: 006f3049 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7147: 005d9d9d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7146: 006f3029 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7147: 005d9d7d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7148: 00b0d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7149: 00adac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7150: 00b0cb28 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7151: 00b0d268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7152: 0038e5c5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7153: 004ca499 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7154: 00b0d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7155: 00b0e1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7156: 00b0e224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7157: 0041ba79 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7158: 004b2ed5 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7159: 00adc708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7160: 00b0ec72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7161: 00ae7ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7162: 006a8725 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7162: 006a8705 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7163: 009bfa38 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7164: 003cae09 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7165: 00b0d326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7166: 00b0f0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7167: 00ae10a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7168: 004de7c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7169: 0029ea55 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ @@ -7175,431 +7175,431 @@ │ │ │ │ 7171: 00b0d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7172: 009f0dc4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7173: 00ae6d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7174: 0045cc11 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7175: 00b0e206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7176: 009f0de4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7177: 00b0dc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7178: 005e9c6d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7178: 005e9c4d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7179: 003eee55 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7180: 00b0e4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7181: 00ae4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7182: 0066461d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7182: 006645fd 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7183: 00ad3bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 7184: 0043caed 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7185: 006b6a3d 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7185: 006b6a1d 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7186: 00ad75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7187: 00661a31 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7187: 00661a11 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7188: 00b0f270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7189: 0044c9b5 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7190: 00ada604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7191: 00b0ea28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7192: 00ae6ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7193: 00ae1220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7194: 00ad9d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7195: 0053be95 308 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7196: 0042b981 112 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7197: 005d6621 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7197: 005d6601 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7198: 00ae0890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7199: 00ad1814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7200: 00ae89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7201: 0053ea59 500 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7202: 00b0e9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7203: 00b0cede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7204: 00b0ea7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7205: 0053bc59 286 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7206: 0053e679 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7207: 006a2d05 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7207: 006a2ce5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7208: 00ad25ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7209: 002d5c15 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7210: 0033a649 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7211: 00adc788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7212: 00361169 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7213: 004ca819 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7214: 007288d5 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7214: 007288b5 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7215: 00afefe0 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7216: 00b0eabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7217: 00508471 24 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7218: 00742339 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7218: 00742319 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7219: 00b0eb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7220: 00b0ed6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7221: 00394f95 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7222: 00508ac1 142 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7223: 00742bb5 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7223: 00742b95 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7224: 0053bd79 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7225: 00ae1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7226: 00b0d16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7227: 008e8024 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7227: 008e8004 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7228: 0053e869 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7229: 00addf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7230: 00ad82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7231: 0071ae6d 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7231: 0071ae4d 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7232: 00507e25 94 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7233: 00adef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7234: 00b0cf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7235: 00525539 318 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7236: 00ae2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7237: 00b0da6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7238: 004baf75 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7239: 006a1b69 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7239: 006a1b49 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7240: 004dc54d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7241: 0041afbd 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7242: 00b0d0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7243: 00b0ec92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7244: 00b0e958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7245: 00525679 274 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7246: 00629b7d 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7246: 00629b5d 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7247: 004e0b21 120 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7248: 009ff550 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7249: 00b0f192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7250: 002d8a9d 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7251: 00713ff5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7252: 006b7915 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7251: 00713fd5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7252: 006b78f5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7253: 0031f49d 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7254: 00466a35 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7255: 00b0d9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7256: 00ae06e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7257: 00b0f340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7258: 00adde64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7259: 00702e2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7259: 00702e0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7260: 00381af9 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7261: 006c0b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7261: 006c0b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7262: 00b0d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7263: 00623219 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7263: 006231f9 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7264: 00ad77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7265: 00b0e002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7266: 00a003c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7267: 0029dccd 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7268: 004dea49 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7269: 0052578d 306 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7270: 00b0e3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7271: 00adb104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7272: 00b0e504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7273: 004cd055 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7274: 00b0d9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7275: 00386e99 440 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7276: 006cf4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7276: 006cf4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7277: 00ad5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7278: 0062c191 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7278: 0062c171 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7279: 00ad2e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7280: 00ad8a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7281: 004d8345 22 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7282: 006c7f11 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7282: 006c7ef1 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7283: 0029c429 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7284: 006bf715 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7284: 006bf6f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7285: 00b0d08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7286: 00ad56d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7287: 00b0cf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7288: 00adbb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7289: 00ae0910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7290: 00b0d1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7291: 005dbf3d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7291: 005dbf1d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7292: 00b0d0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7293: 009bf8b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7294: 00b0cf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7295: 00ae1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7296: 006ae631 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7296: 006ae611 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7297: 002cbfe9 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7298: 004ca50d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7299: 00607a29 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7299: 00607a09 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7300: 00ae65c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7301: 0044c811 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7302: 004b307d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7303: 00ad6160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7304: 00b0e5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7305: 005dc929 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7305: 005dc909 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7306: 00b0d226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7307: 004ff30d 172 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7308: 00b0e4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7309: 00738595 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7309: 00738575 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7310: 002f4799 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7311: 004a080d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7312: 006e307d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7312: 006e305d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7313: 002bd851 144 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7314: 009ff8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7315: 006325c5 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7316: 007273cd 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7315: 006325a5 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7316: 007273ad 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7317: 00499f79 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7318: 00b0ec36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7319: 00ad772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7320: 006cfa09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7320: 006cf9e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7321: 00b0edc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7322: 00492cdd 720 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7323: 00ae4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7324: 006aa67d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7324: 006aa65d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7325: 00ae0c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7326: 00b0e142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7327: 00298145 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7328: 0072361d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7328: 007235fd 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7329: 00541a21 294 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7330: 00b0d95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7331: 002f4375 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7332: 0029fcb5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ 7333: 00541811 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7334: 006c3b21 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7334: 006c3b01 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7335: 00ad4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7336: 009f71d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7337: 0034b569 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7338: 0071ad61 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7338: 0071ad41 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7339: 00ad62f0 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7340: 007463d5 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7340: 007463b5 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7341: 00ad4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7342: 00ad0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7343: 00adf628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7344: 00b0d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7345: 0043a279 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7346: 006905c5 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7346: 006905a5 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7347: 004af5a9 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7348: 0026f9f9 68 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7349: 0071903d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7349: 0071901d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7350: 00aec8d0 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7351: 00ad3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7352: 0038fb0d 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7353: 002966b9 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7354: 00ae4ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7355: 00520609 216 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7356: 006c5159 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7356: 006c5139 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7357: 0029a7a1 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7358: 00541919 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7359: 006911b5 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7359: 00691195 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7360: 005208a1 250 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7361: 00b0d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7362: 002b508d 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7363: 00ae7f70 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7364: 00606739 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7365: 0071e229 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7364: 00606719 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7365: 0071e209 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7366: 004cc595 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7367: 005d38c9 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7367: 005d38a9 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7368: 004dc305 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7369: 009fcea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7370: 005206e1 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7371: 00a426c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7372: 006c3131 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7373: 005f2aa5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7372: 006c3111 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7373: 005f2a85 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7374: 00ad3b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7375: 004e6419 4 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7376: 009c0510 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7377: 00518c59 484 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ 7378: 004a0bc1 1008 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7379: 006ab609 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7379: 006ab5e9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7380: 003535f1 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7381: 00b0edf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7382: 004cd0d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7383: 006924bd 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7383: 0069249d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7384: 00b0f03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7385: 003edcc5 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7386: 00a27180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7387: 00544ca9 244 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7388: 00b0f1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7389: 002d0281 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7390: 0038fcb1 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7391: 00544fb1 292 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7392: 006a4335 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7392: 006a4315 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7393: 00ad4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7394: 005207c1 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7395: 00add874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7396: 00544d9d 268 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7397: 003ea12d 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7398: 00ae0650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7399: 006a0ae9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7400: 006a6431 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7399: 006a0ac9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7400: 006a6411 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7401: 00b0dd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7402: 004c2f79 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7403: 00b0da7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7404: 0047d12d 552 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7405: 006e4e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7405: 006e4e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7406: 00ade758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7407: 00299c21 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7408: 0072fb49 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7409: 008c2ef8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7410: 006a5325 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7408: 0072fb29 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7409: 008c2ed8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7410: 006a5305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7411: 00b0e08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7412: 00544ea9 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7413: 00b0d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7414: 00b0f210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7415: 00ad27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7416: 00ae73c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7417: 005dcaad 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7417: 005dca8d 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7418: 00b0d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7419: 00ad46a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7420: 002d45bd 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7421: 009f0740 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7422: 00b0dcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7423: 005da6d1 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7423: 005da6b1 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7424: 00296269 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7425: 006f199d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7425: 006f197d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7426: 00325d81 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7427: 00ad2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7428: 00b0f24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7429: 009f7150 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7430: 00442441 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7431: 00b0e2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7432: 00ae1460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7433: 00724459 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7434: 006f094d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7433: 00724439 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7434: 006f092d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7435: 00b0d266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7436: 00ad4294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7437: 00b0e242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7438: 00b0edfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7439: 0028eb7d 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7440: 004e4eed 172 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7441: 00b0d26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7442: 002d8cbd 128 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7443: 00b0eada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7444: 00ae8184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7445: 00b0e9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7446: 0053c8c5 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7447: 005da2ad 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7447: 005da28d 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7448: 003d13a5 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7449: 003256f1 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7450: 006b3389 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7450: 006b3369 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7451: 00ad4564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7452: 006f57e5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7453: 0070613d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7452: 006f57c5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7453: 0070611d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7454: 00b0d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7455: 006cda0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7455: 006cd9ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7456: 0053c6a1 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7457: 003f4a61 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7458: 00ae0780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7459: 005f8e25 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7460: 006f5cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7459: 005f8e05 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7460: 006f5c91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7461: 002acac9 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7462: 00634369 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7462: 00634349 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7463: 00ad4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7464: 00b0ee70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7465: 0070b51d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7465: 0070b4fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7466: 00b0ef3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7467: 00ae3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7468: 00adf0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7469: 004cc615 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7470: 00b0eec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7471: 003fe489 180 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7472: 004d9cd5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7473: 0053c7b5 270 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7474: 0062a2bd 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7474: 0062a29d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7475: 00ae3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7476: 00ad2ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7477: 006ac4dd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7478: 006b55e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7477: 006ac4bd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7478: 006b55c1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7479: 00b0ce56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7480: 0066b1a5 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7480: 0066b185 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7481: 00b0e4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7482: 00ae7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7483: 004b3bcd 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7484: 00ae1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7485: 00ad8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7486: 00ae5d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7487: 00ad42c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7488: 00ad4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7489: 00ae4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7490: 0029d23d 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7491: 00296851 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7492: 00ad23f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7493: 009f7888 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7494: 006251c5 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7494: 006251a5 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7495: 00ad5cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7496: 0090e05c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7497: 0051407d 88 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7498: 0068e1ed 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7498: 0068e1cd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7499: 00514881 80 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7500: 0062a82d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7500: 0062a80d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7501: 00ae0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7502: 00b0f44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7503: 00b0d16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7504: 00719155 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7504: 00719135 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7505: 00b0f2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7506: 006a40a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7506: 006a4081 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7507: 00461175 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7508: 00ad20f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7509: 00ae6810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7510: 006c20cd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7511: 00668031 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7510: 006c20ad 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7511: 00668011 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7512: 00adea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7513: 006f4f5d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7513: 006f4f3d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7514: 00ad761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7515: 00ae2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7516: 0046e5c1 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7517: 004e8349 276 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7518: 00b0d366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7519: 00b0d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7520: 005f74b1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7520: 005f7491 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7521: 00b0ea44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7522: 0062ed25 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7523: 00643b75 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7522: 0062ed05 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7523: 00643b55 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7524: 002d206d 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7525: 00471841 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7526: 00436d31 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7527: 00b0d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7528: 00adc7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7529: 00471f3d 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7530: 00b0d0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7531: 002ee719 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7532: 005e9cb5 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7532: 005e9c95 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7533: 004326e9 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7534: 004daccd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7535: 004154a9 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7536: 006ce539 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7536: 006ce519 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7537: 004974bd 52 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7538: 0071ab3d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7538: 0071ab1d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7539: 0041b18d 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7540: 00b0e29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7541: 0031dd8d 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7542: 0070f379 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7542: 0070f359 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7543: 00b0eb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7544: 00ad8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7545: 00ad0f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7546: 00342c25 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7547: 00adc8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7548: 00b0d4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7549: 006e7ff5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7550: 0060fd31 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7549: 006e7fd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7550: 0060fd11 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7551: 00b0df22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7552: 00497f7d 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7553: 00b0e0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7554: 003f6395 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7555: 00ad0fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7556: 00704899 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7557: 005db6a1 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7556: 00704879 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7557: 005db681 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7558: 00adc0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7559: 00b0d26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7560: 00b0dbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7561: 00ad2a60 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7562: 003b7699 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7563: 0038e8fd 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7564: 002974f9 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7565: 00b0f0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7566: 002eef55 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7567: 006cf4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7567: 006cf485 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7568: 00ae8eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7569: 00b0ef0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7570: 00698075 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7571: 005ff4ad 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7572: 006e980d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7570: 00698055 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7571: 005ff48d 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7572: 006e97ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7573: 00ae5c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7574: 0069d74d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7574: 0069d72d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7575: 00ae6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7576: 00598cf5 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7577: 006b35bd 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7578: 00689259 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7576: 00598cd1 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7577: 006b359d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7578: 00689239 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7579: 0042b7a1 96 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7580: 009f70cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7581: 0062c235 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7582: 006f0dcd 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7581: 0062c215 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7582: 006f0dad 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7583: 00b0d318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7584: 0070ad05 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7584: 0070ace5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7585: 00ae1350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7586: 00b0dca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7587: 00ad8d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7588: 00b0d4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7589: 00b0cba5 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7590: 00ad9954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7591: 00448781 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7592: 002c5a81 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7593: 00624421 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7594: 0074c2e5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7593: 00624401 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7594: 0074c2c5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7595: 00b0f2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7596: 00b0d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7597: 0029f93d 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7598: 0038fb61 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7599: 002c0741 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7600: 00ae4568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7601: 004672cd 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7609,143 +7609,143 @@ │ │ │ │ 7605: 00460d05 24 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7606: 004e0aa5 70 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7607: 00429e01 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7608: 00b0d40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7609: 00ada824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7610: 00a22d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7611: 00ae2940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7612: 006d4549 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7613: 00635545 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7612: 006d4529 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7613: 00635525 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7614: 00ad8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7615: 00adc8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7616: 002a328d 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7617: 00b0ed72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7618: 00b0de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7619: 00b0ed90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7620: 006c8a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7620: 006c8a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7621: 00a22cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7622: 002ed4cd 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 7623: 006dc581 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7624: 0073b4a9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7623: 006dc561 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7624: 0073b489 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7625: 00ae0d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7626: 0090dfe4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7627: 00b0e054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7628: 004c9c29 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7629: 006c3055 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7629: 006c3035 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7630: 0036448d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7631: 00614ef1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7631: 00614ed1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7632: 009bf858 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7633: 00b0f4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7634: 005d6731 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7634: 005d6711 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7635: 004204f5 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7636: 0062b7ed 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7636: 0062b7cd 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7637: 00ad8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7638: 00b0e564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7639: 00ad86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7640: 00ad1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7641: 00b0cb84 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7642: 00a22c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7643: 00ae0180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7644: 006f450d 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7644: 006f44ed 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7645: 002d8181 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7646: 006c6ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7646: 006c6e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7647: 003e9dd1 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7648: 003ca019 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7649: 00b0eb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7650: 00ad8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7651: 005db56d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7651: 005db54d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7652: 00b0f9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7653: 006e99ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7653: 006e99cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7654: 00ae2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7655: 00b0d990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7656: 00ad64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7657: 004d1c9d 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7658: 0068d34d 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7658: 0068d32d 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7659: 002f4211 356 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7660: 004369fd 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7661: 00ad9ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7662: 00b0d44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7663: 004158d9 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7664: 00726d71 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7664: 00726d51 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7665: 00ad6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7666: 00adbe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7667: 00b0d416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7668: 00ad80c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7669: 00ad8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7670: 0026751d 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7671: 005ddaf1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7671: 005ddad1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7672: 00ae07c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7673: 004bae65 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7674: 004dc475 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7675: 00698b1d 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7676: 0071a039 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7675: 00698afd 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7676: 0071a019 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7677: 00353261 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7678: 006f65d5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7678: 006f65b5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7679: 00adf3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7680: 006c0e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7680: 006c0de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7681: 00b0dca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7682: 0045b151 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7683: 0060d399 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7684: 006be3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7685: 005be105 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7683: 0060d379 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7684: 006be3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7685: 005be0e5 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7686: 0041a585 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7687: 00ad31fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7688: 003876a1 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7689: 00b0e9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7690: 00ae5e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7691: 00b0e80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7692: 00b0e6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7693: 00ad4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7694: 00b0ec38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7695: 0042ae49 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7696: 00633755 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7697: 0071e565 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7698: 006a43e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7696: 00633735 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7697: 0071e545 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7698: 006a43c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7699: 004295e5 96 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7700: 00ad3c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7701: 00adab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7702: 00ada3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7703: 00b0d498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7704: 00b0e944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7705: 00ae04e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7706: 00ae7764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7707: 00add854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7708: 006af389 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7709: 005dd831 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7708: 006af369 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7709: 005dd811 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7710: 00a22e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7711: 00b0f46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7712: 004c9ca1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7713: 00484b61 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7714: 004af7fd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7715: 003fab45 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7716: 00ae1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7717: 006a52ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7717: 006a528d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7718: 00add1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7719: 005bce61 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7719: 005bce41 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7720: 00497a29 360 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7721: 00b0d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7722: 00394a05 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7723: 002f7e39 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7724: 00654935 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7724: 00654915 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7725: 00b0e2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7726: 00b0df2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7727: 00b0d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7728: 002eebb1 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7729: 004c42ed 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7730: 005ca949 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7730: 005ca929 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7731: 00ad80e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7732: 0052e12d 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_b │ │ │ │ 7733: 0038d87d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7734: 004443a5 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7735: 0041ae21 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7736: 00413ab5 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7737: 00ae74d8 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7738: 0052e205 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7739: 00b0e510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7740: 00714ec5 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7740: 00714ea5 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7741: 0042ac3d 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7742: 00a22df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7743: 00ae18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7744: 004ddae1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7745: 004e46fd 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7746: 0052e175 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ 7747: 00ae01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ @@ -7767,105 +7767,105 @@ │ │ │ │ 7763: 00b0e43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7764: 002f48c5 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7765: 002676f5 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7766: 00ad9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7767: 00ae1110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7768: 0052e1bd 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7769: 00296659 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7770: 006d1121 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7771: 006d4cd9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7770: 006d1101 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7771: 006d4cb9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7772: 00ad27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7773: 00ae2a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7774: 00492c55 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7775: 00b0ce2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7776: 00ad45b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7777: 00ae8270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7778: 00b0f06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 7779: 0028d0ad 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 7780: 00ae6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7781: 00ad5e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7782: 00ade154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7783: 004570d5 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7784: 00adc350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7785: 002c5799 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7786: 005c9249 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7787: 006f5565 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7786: 005c9229 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7787: 006f5545 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7788: 00ae27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7789: 006f3b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7790: 006d32f5 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7789: 006f3af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7790: 006d32d5 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7791: 00b0d2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7792: 002efc5d 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7793: 00b0d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7794: 00b0f354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7795: 00b0d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7796: 00659309 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7796: 006592e9 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7797: 00a2163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7798: 00a2394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7799: 00add784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7800: 004492ad 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7801: 006b12b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7801: 006b1299 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7802: 00a23a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7803: 005d5fdd 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7803: 005d5fbd 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7804: 002d5ea9 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7805: 009f6994 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7806: 006b035d 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7807: 00743749 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7808: 006f8021 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7806: 006b033d 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7807: 00743729 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7808: 006f8001 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7809: 00ad5b44 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7810: 00499069 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7811: 00ada764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7812: 00548cc1 52 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7813: 00418bf1 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7814: 00b0da46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7815: 00b0de04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7816: 005b8e61 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7816: 005b8e41 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7817: 002d01d1 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7818: 002a1e4d 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7819: 006f5f09 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7819: 006f5ee9 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7820: 00b0d4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7821: 006c7101 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7821: 006c70e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7822: 00b0d0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7823: 00630c0d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7823: 00630bed 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7824: 00b0ec94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7825: 0047db95 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7826: 00a239d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7827: 00add3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7828: 00708271 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7828: 00708251 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7829: 00b0ce3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7830: 0041bb89 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7831: 00b0e6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7832: 00adb990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7833: 005ddc81 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7833: 005ddc61 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7834: 0046dfd5 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7835: 007337a1 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7835: 00733781 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7836: 00ae1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7837: 009fcf28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7838: 0042ccd5 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7839: 00add0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7840: 002967c1 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7841: 00ad45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7842: 00436c85 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7843: 005d3255 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7844: 005d38a1 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7843: 005d3235 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7844: 005d3881 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7845: 003c775d 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7846: 00ad35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7847: 00b0d9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7848: 00b0debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7849: 00b0ee92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7850: 006d0a5d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7850: 006d0a3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7851: 00ad25dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7852: 004fd565 68 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7853: 00611039 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7854: 006a129d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7853: 00611019 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7854: 006a127d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7855: 00418075 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7856: 00b0d43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7857: 002e6089 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7858: 00ad36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7859: 00ae3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7860: 00716d2d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7860: 00716d0d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7861: 00add044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7862: 00ad37e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7863: 00ad8068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7864: 004ba665 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7865: 004e817d 108 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7866: 00296ca1 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7867: 00b0f444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -7875,451 +7875,451 @@ │ │ │ │ 7871: 00b0f40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7872: 004c9d1d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7873: 004042d1 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7874: 004b4085 668 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7875: 0050b001 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7876: 002ef0b5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7877: 0050b1a5 156 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7878: 006fd861 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7878: 006fd841 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7879: 00adc280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7880: 0050b08d 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ 7881: 003ecf39 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7882: 006fee61 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7882: 006fee41 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7883: 00ae7114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7884: 00ad1864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7885: 00ad1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7886: 004dfaf9 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7887: 00b0dd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7888: 00a25f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7889: 00b0edf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7890: 007307f5 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7890: 007307d5 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7891: 00a25de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7892: 00b0dad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7893: 00b0e930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7894: 00b0e4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7895: 00b0ea48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7896: 00428a59 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7897: 00a458c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7898: 00a25ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7899: 005d0ab9 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7900: 0071a809 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7901: 00745161 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7902: 0071c35d 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7899: 005d0a99 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7900: 0071a7e9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7901: 00745141 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7902: 0071c33d 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7903: 00a312e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7904: 00ae2980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7905: 00a459cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7906: 0029fb8d 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7907: 005d9e51 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7907: 005d9e31 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7908: 00b0db50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7909: 00386e51 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7910: 00ae2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7911: 004dd709 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7912: 0050b119 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7913: 00a23190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7914: 00a31158 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7915: 00ae07e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7916: 00ade8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7917: 00296639 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7918: 00417ed9 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7919: 00ad8e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7920: 005e27f9 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7920: 005e27d9 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7921: 00a23298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7922: 009f6910 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7923: 00a31260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7924: 0059aec1 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7924: 0059aea1 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7925: 009bd4d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7926: 005eab3d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7926: 005eab1d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7927: 00435f55 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7928: 00b0da4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7929: 00ae6108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7930: 002f9a89 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7931: 006187ad 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7931: 0061878d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7932: 00a457bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7933: 00a25e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7934: 0045dd51 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7935: 00adec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7936: 00ad6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7937: 002c1931 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7938: 00ae8e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7939: 00b0fa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7940: 006079f5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7940: 006079d5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7941: 00b0fa92 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7942: 0062bff5 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7942: 0062bfd5 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7943: 00a23214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7944: 00ae1940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7945: 00b0effa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7946: 00a311dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7947: 0063777d 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7948: 007244f9 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7947: 0063775d 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7948: 007244d9 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7949: 00ae6800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7950: 006c2f79 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7950: 006c2f59 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7951: 00a2142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7952: 00743b19 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7952: 00743af9 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7953: 002cf0ad 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7954: 0070ec6d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7954: 0070ec4d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7955: 00b0d1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7956: 005d8015 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7957: 0063acc5 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7956: 005d7ff5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7957: 0063aca5 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7958: 00479b05 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7959: 00b0efa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7960: 00ad265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7961: 00b0f9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7962: 00ada214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7963: 002927c1 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7964: 003fad29 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7965: 00ae3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7966: 006faf2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7967: 006e4cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7966: 006faf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7967: 006e4cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7968: 0029d0a5 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7969: 004b0341 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7970: 00b0cef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7971: 00a254a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7972: 00b0ce87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7973: 00ad090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7974: 009c0c34 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7975: 00632f35 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7975: 00632f15 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7976: 004cabb5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7977: 00702685 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7977: 00702665 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7978: 00ae8e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7979: 00b0ecb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7980: 00ad35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7981: 005ea4e9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7981: 005ea4c9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7982: 00ad5810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7983: 0073dea1 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7984: 00697f55 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7983: 0073de81 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7984: 00697f35 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7985: 00292849 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7986: 00ad05f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7987: 00ae6b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7988: 00b0d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7989: 00ae53d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7990: 00ae7804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7991: 00b0e8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7992: 00299a75 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7993: 00b0e8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7994: 00654721 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7994: 00654701 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7995: 00ad44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7996: 00b0dba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7997: 0044c6cd 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7998: 0043be11 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7999: 004caf69 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 8000: 00405775 86 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 8001: 0052299d 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 8002: 00522a75 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 8003: 00ae1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8004: 00b0e48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8005: 004163ad 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8006: 00ad2708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8007: 0071915d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8007: 0071913d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8008: 004de5f5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8009: 00add894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8010: 00667f31 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8010: 00667f11 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8011: 005229e5 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 8012: 002d2d1d 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8013: 0074b80d 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8013: 0074b7ed 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8014: 00a42be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 8015: 00ad0654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8016: 00b0da10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8017: 00ad2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8018: 00adad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8019: 00addd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8020: 009be2b4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8021: 007190fd 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8021: 007190dd 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8022: 00b0e630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8023: 00498385 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8024: 00b0e1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 8025: 00a46bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 8026: 006c0995 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8026: 006c0975 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8027: 00ade274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8028: 00ad758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8029: 006b8155 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8029: 006b8135 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8030: 004581fd 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8031: 003c34a1 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8032: 00b0e1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8033: 00b0eebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 8034: 00522a2d 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 8035: 00a424b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 8036: 006f5f0d 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8037: 006ed4f9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8036: 006f5eed 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8037: 006ed4d9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8038: 00b0dbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8039: 0069b491 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8039: 0069b471 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8040: 00b0efc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8041: 00a42534 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 8042: 00b0f142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8043: 005ec395 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8043: 005ec375 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8044: 00b0ee52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8045: 005433a5 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 8046: 00b0f31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8047: 005ab769 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8047: 005ab749 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8048: 00b0e512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8049: 00b0e470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8050: 00ad4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8051: 005434b5 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 8052: 006b199d 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8052: 006b197d 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 8053: 0029bf69 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8054: 006cf559 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8054: 006cf539 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8055: 00482795 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8056: 00297619 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8057: 009f688c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8058: 00b0e63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8059: 00ae4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8060: 00b0d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8061: 00ae5758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8062: 0038c875 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8063: 00b0e5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8064: 00b0e952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8065: 00b0e334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8066: 006c5c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8066: 006c5c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8067: 00b0e57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8068: 006a70fd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 8069: 006186fd 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8068: 006a70dd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8069: 006186dd 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8070: 009f9040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8071: 00b0ce6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 8072: 00592881 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 8072: 0059285d 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 8073: 005435c9 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 8074: 00b0ce42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8075: 003c7bc1 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8076: 007070d9 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8076: 007070b9 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8077: 009f93dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8078: 00592c41 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 8079: 0067f151 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8078: 00592c1d 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 8079: 0067f131 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 8080: 00ad6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8081: 00ad64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8082: 005929bd 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 8083: 00719961 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8084: 00716095 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8082: 00592999 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 8083: 00719941 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8084: 00716075 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8085: 00a36d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 8086: 00479f4d 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8087: 00b0f42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8088: 00adb194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8089: 00b0ed1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8090: 00b0d336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8091: 00b0e922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8092: 00a36e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 8093: 00adbf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8094: 006c63b5 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8095: 00606bdd 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8094: 006c6395 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8095: 00606bbd 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8096: 00addfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8097: 006ca811 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8097: 006ca7f1 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8098: 00b0d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8099: 00b0e636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8100: 00470955 528 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8101: 006f8a19 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8101: 006f89f9 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8102: 00280205 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8103: 00ae74c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 8104: 00592b11 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 8104: 00592aed 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ 8105: 0043c2ed 212 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 8106: 005f8d81 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8106: 005f8d61 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8107: 00b0d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 8108: 00716d79 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8108: 00716d59 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8109: 00ae3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8110: 00ad0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8111: 00a36da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 8112: 00adf948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8113: 009bfca4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 8114: 005f3071 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8115: 0072558d 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8114: 005f3051 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8115: 0072556d 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8116: 002960cd 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8117: 004b406d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8118: 00adbc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8119: 002973d9 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8120: 006aa94d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8120: 006aa92d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8121: 00adf160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8122: 00394a0d 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8123: 00ae26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8124: 00ae62b4 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8125: 005d62f5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8125: 005d62d5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8126: 0038f789 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8127: 00b0d48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8128: 00b0d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8129: 008c4f30 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8129: 008c4f10 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8130: 0028e5b1 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8131: 006ea8d5 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8132: 00714419 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8133: 0074394d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8131: 006ea8b5 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8132: 007143f9 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8133: 0074392d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8134: 00b0ea5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8135: 004d9f6d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8136: 00ae0810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 8137: 006c5ee9 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8137: 006c5ec9 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8138: 00b0f4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8139: 007304b1 164 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8139: 00730491 164 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8140: 0042c9ad 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8141: 00b0cfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8142: 00b0d2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8143: 00add2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8144: 0028e1dd 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8145: 00ae7124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8146: 00b0e742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8147: 004e00cd 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8148: 006daf39 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8148: 006daf19 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8149: 00ae6c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8150: 006ba775 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8151: 00725601 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8152: 00745551 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8150: 006ba755 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8151: 007255e1 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8152: 00745531 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8153: 00b0d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8154: 00449251 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8155: 006ef5a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8155: 006ef589 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8156: 009c029c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8157: 00506105 52 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8158: 00b0ebc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8159: 00ae7bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8160: 003c9cd1 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8161: 00b0dcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8162: 00608e2d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8162: 00608e0d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8163: 00b0e87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8164: 00adebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ - 8165: 00733439 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8166: 0060eb99 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8165: 00733419 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8166: 0060eb79 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8167: 00ae2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8168: 00707159 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8168: 00707139 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8169: 00ad730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8170: 00b0f1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8171: 002ccf95 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8172: 006a4ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8173: 00662349 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8174: 006bb331 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8172: 006a4a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8173: 00662329 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8174: 006bb311 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8175: 0052c86d 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8176: 00ad1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8177: 0052c945 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8178: 00a38874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8179: 006fb8e9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8180: 00736f41 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8179: 006fb8c9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8180: 00736f21 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8181: 00ae5ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8182: 00a386e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8183: 00b0e718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8184: 0052c8b5 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8185: 00b0dada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8186: 00b0cf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8187: 0065f0c1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8187: 0065f0a1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8188: 00466885 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8189: 00b0e118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8190: 00a387f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8191: 00ae0ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8192: 00b0eed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8193: 00aec86c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8194: 0029ffbd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8195: 00b0dd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8196: 00ad315c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8197: 00472921 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8198: 00382851 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8199: 00b0d47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8200: 006f3bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8200: 006f3bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8201: 004c9311 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8202: 00296a79 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8203: 00719769 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8203: 00719749 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8204: 00ad3b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8205: 004c0fe1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8206: 008d86ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8206: 008d86cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8207: 00ad5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8208: 002cd8c1 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8209: 0052c8fd 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8210: 00b0dbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8211: 00ae09a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8212: 00ae7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8213: 00353629 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8214: 00ae3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8215: 00a3876c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8216: 00296691 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8217: 006924d1 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8217: 006924b1 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8218: 0047073d 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8219: 00b0dca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8220: 004a09ad 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 8221: 0047a655 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8222: 00b0e2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8223: 00adc61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8224: 006f7061 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8224: 006f7041 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8225: 00b0f042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8226: 00aeb77c 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8227: 006a9599 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8227: 006a9579 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8228: 004615cd 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8229: 0038a8f9 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8230: 00b0d0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8231: 00b0ce61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8232: 00b0e41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8233: 004ba515 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8234: 00b0e638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8235: 00ad5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8236: 004e4b0d 576 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8237: 0068e351 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8238: 006a9ca5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8237: 0068e331 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8238: 006a9c85 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8239: 004e3081 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8240: 00ae7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8241: 00429199 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8242: 004e1c69 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8243: 003ecca5 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8244: 00ad37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8245: 00496615 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8246: 00ad25ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8247: 00b0e8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8248: 004deb3d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8249: 00b0ea40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8250: 005086a5 48 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8251: 00b0ed32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8252: 00723df9 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8252: 00723dd9 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8253: 00ad2088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8254: 00ad77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8255: 00b0e94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8256: 00719041 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8256: 00719021 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8257: 00b0f9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8258: 00ad3758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8259: 00ae7094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8260: 00335969 144 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8261: 005f30d5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8261: 005f30b5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8262: 00adaa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8263: 005d3c59 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8263: 005d3c39 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8264: 009fd450 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8265: 00325fdd 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8266: 0046d5ad 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8267: 003f53b5 920 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8268: 004281f5 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8269: 00aeb210 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8270: 00adbe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8271: 00509431 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8272: 002b4fdd 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8273: 0028e341 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8274: 006e4cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8275: 006fb365 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8276: 006c39c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8274: 006e4c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8275: 006fb345 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8276: 006c39a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8277: 00ad23b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8278: 00714139 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8278: 00714119 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8279: 00a25a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8280: 00b0de0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8281: 004702ed 996 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8282: 006efff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8282: 006effd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8283: 00299bed 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8284: 00aea940 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8285: 00ad8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8286: 00b0f274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8287: 00b0f38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8288: 009af450 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8289: 00a41f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8290: 00b0f418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8291: 00ade6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8292: 006c7011 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8292: 006c6ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8293: 00ad7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8294: 00adb0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8295: 00a41b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8296: 00639a4d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8296: 00639a2d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8297: 00a415bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8298: 00b0e288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8299: 005c084d 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8299: 005c082d 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8300: 004e1d81 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8301: 0046d835 236 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8302: 00621ffd 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8302: 00621fdd 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8303: 00ad3b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8304: 00534195 304 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8305: 006fd071 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8305: 006fd051 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8306: 00b0d9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8307: 0029e1b5 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8308: 00ae0a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8309: 006dafbd 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8309: 006daf9d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8310: 0053f61d 496 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8311: 00a41538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8312: 0053f245 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8313: 00b0f29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8314: 005e5f85 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8314: 005e5f65 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8315: 00a42c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8316: 004961b1 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8317: 00b0e19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8318: 00ae8d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8319: 00addfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8320: 00addc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8321: 003ece65 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ @@ -8328,254 +8328,254 @@ │ │ │ │ 8324: 005342c5 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8325: 00b0f0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8326: 00b0e6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8327: 00b0d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8328: 00a414b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8329: 003eba99 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8330: 00b0da18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8331: 00738899 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8331: 00738879 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8332: 00b0da4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8333: 00ad1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8334: 0053f431 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8335: 00618d4d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8335: 00618d2d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8336: 0029fdf9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8337: 00b0ce1a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8338: 0029fe39 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8339: 00632949 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8339: 00632929 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8340: 00ae6e10 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8341: 00b0d238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8342: 007396c9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8342: 007396a9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8343: 00b0d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8344: 0062a6ad 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8344: 0062a68d 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8345: 00429e29 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8346: 00471329 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8347: 00ae4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8348: 00ad3c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8349: 006fb10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8349: 006fb0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8350: 00a3e1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8351: 005d5121 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8352: 007076c5 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8351: 005d5101 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8352: 007076a5 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8353: 004298e5 132 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8354: 00b0d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8355: 00651131 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8356: 006bde89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8357: 0061e3e1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8355: 00651111 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8356: 006bde69 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8357: 0061e3c1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8358: 003fe8a1 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8359: 006a3ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8359: 006a3ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8360: 00b0e5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8361: 0086d378 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8361: 0086d358 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8362: 004dca49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8363: 00729829 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8363: 00729809 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8364: 00b0ec98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8365: 00b0d07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8366: 005ae66d 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8366: 005ae64d 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8367: 00ad8548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8368: 00b0efd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8369: 00ad768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8370: 0062e8dd 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8371: 0065028d 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8370: 0062e8bd 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8371: 0065026d 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8372: 002c0661 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8373: 00b0cf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8374: 00b0f240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8375: 00ae0690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8376: 00706bd5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8376: 00706bb5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8377: 009fae28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8378: 00ade1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8379: 00a3e124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8380: 0071c531 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8381: 00731fb1 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8380: 0071c511 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8381: 00731f91 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8382: 002fd3bd 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8383: 006992f5 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8383: 006992d5 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8384: 00b0e3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8385: 0040603d 92 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8386: 00ae6b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8387: 009c09e8 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8388: 00296629 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8389: 008e7fa4 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8389: 008e7f84 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8390: 002d0d69 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8391: 00b0d1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8392: 00b0f9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8393: 005d3269 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8393: 005d3249 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8394: 00ad8c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8395: 00b0f2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8396: 0062e8d5 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8396: 0062e8b5 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8397: 00437321 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8398: 00addac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8399: 00ad756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8400: 00b0d136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8401: 00b0e1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8402: 006fde55 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8402: 006fde35 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8403: 00b0d250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8404: 00b0cf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8405: 002d2825 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8406: 00509a75 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8407: 00b0e368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8408: 00adbbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8409: 00ada6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8410: 00ae45e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8411: 0052ff31 224 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8412: 00b0e784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8413: 00ae0770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8414: 005d3a45 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8414: 005d3a25 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8415: 00ae8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8416: 00507b4d 42 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8417: 005301dd 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8418: 00b0ed3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8419: 00b0d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8420: 0070834d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8421: 005d78d9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8420: 0070832d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8421: 005d78b9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8422: 004c9e99 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8423: 00507b79 186 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8424: 00530011 230 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8425: 00b0d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8426: 0060f025 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8426: 0060f005 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8427: 004b0571 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8428: 00adc798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8429: 0028208d 3508 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8430: 00b0d946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8431: 00b0e8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8432: 0040cb09 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8433: 006fa891 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8433: 006fa871 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8434: 00b0e312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8435: 006dddb1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8435: 006ddd91 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8436: 00b0dfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8437: 00704b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8437: 00704b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8438: 00ada3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8439: 00b0f26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8440: 004d9375 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8441: 002eee15 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8442: 00b0f0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8443: 005b3ae9 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8443: 005b3ac9 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8444: 00507ad1 122 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ - 8445: 0069c5cd 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8445: 0069c5ad 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8446: 004e1fed 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8447: 00ae7604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8448: 004cb729 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8449: 005300f9 228 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8450: 00b0da7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8451: 00b0d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8452: 00ae7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8453: 00adf3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8454: 006055b9 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8454: 00605599 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8455: 009bffc0 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8456: 00a39f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8457: 00ae17b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8458: 0038e5e1 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8459: 00b0deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8460: 00b0dee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8461: 00ae2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8462: 00ad9ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8463: 00b0da04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8464: 004cbfd1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8465: 00b0da3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8466: 00a39ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8467: 0084eb84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8468: 006ec6cd 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8469: 00659d59 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8470: 006c6d41 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8467: 0084eb64 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8468: 006ec6ad 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8469: 00659d39 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8470: 006c6d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8471: 00ad701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8472: 0029b67d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8473: 004dcc91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8474: 009fada4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8475: 00719dd5 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8475: 00719db5 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8476: 00462a41 736 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8477: 0068e401 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8477: 0068e3e1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8478: 00ae5ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8479: 00a44d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8480: 0032a891 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8481: 00a42f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8482: 00b0ebb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8483: 00b0e7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8484: 006dd2fd 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8484: 006dd2dd 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8485: 00ae6750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8486: 006e9399 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8486: 006e9379 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8487: 00a39e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8488: 00b0e2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8489: 00658a1d 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8489: 006589fd 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8490: 00ad3cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8491: 00ad5db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8492: 00b0df26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8493: 00a0012c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8494: 00b0e838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8495: 00b0f3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8496: 004d7dcd 252 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8497: 00a43008 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8498: 00b0de3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8499: 004e89bd 404 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8500: 006beaf1 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8500: 006bead1 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8501: 00b0da74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8502: 0071956d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8502: 0071954d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8503: 00ad8e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8504: 00ae5e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8505: 006c2a81 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8505: 006c2a61 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8506: 00ae8fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8507: 00ae3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8508: 00b0dd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8509: 0073cd69 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8509: 0073cd49 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8510: 00ae0e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8511: 00b0d32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8512: 0034ba51 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8513: 006cb14d 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8513: 006cb12d 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8514: 00440d9d 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8515: 00b0d46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8516: 007306ad 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8516: 0073068d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8517: 00b0e76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8518: 0090e00c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8519: 00ae3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8520: 00709245 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8521: 0072f731 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8520: 00709225 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8521: 0072f711 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8522: 00ae0160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8523: 00ad7a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8524: 00ad81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8525: 00469c85 404 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8526: 006cc3c9 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8526: 006cc3a9 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8527: 004dfff9 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8528: 00ae3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8529: 00618595 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8529: 00618575 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8530: 00a464a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ 8531: 004355f1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8532: 00ae5918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8533: 00ae310c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8534: 002cf429 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8535: 00a3caf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8536: 003649c1 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8537: 004d92b9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8538: 004694e5 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8539: 00ad4254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8540: 006b5b45 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8540: 006b5b25 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8541: 003835f9 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8542: 00a3c96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8543: 0029c7b1 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8544: 00b0ee3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8545: 00a31fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8546: 002a35dd 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8547: 00a3ca74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8548: 006ccc1d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8548: 006ccbfd 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8549: 00b0d1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8550: 00ad22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8551: 004fc049 18 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8552: 00b0e9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8553: 00a320d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8554: 00ad9b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8555: 00ad1ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8556: 00b0dd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8557: 0084e7ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8557: 0084e78c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8558: 0047e225 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8559: 00ad8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8560: 00ae7634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8561: 00b0f2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8562: 00ae4e74 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8563: 006fc3c5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8563: 006fc3a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8564: 004c9f21 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8565: 00651e3d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8565: 00651e1d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8566: 00ad8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8567: 004b2829 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8568: 0046ab35 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8569: 0054c86d 384 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8570: 00590641 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8570: 0059061d 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8571: 00a3c9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8572: 0054c9ed 384 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8573: 00ae6234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8574: 00a3204c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8575: 002f7ca9 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8576: 00b0d44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8577: 002966b1 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -8585,404 +8585,404 @@ │ │ │ │ 8581: 00a3de90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ 8582: 00265f01 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8583: 00addae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8584: 004525a9 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8585: 00b0d0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8586: 002966a1 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8587: 004a08b1 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8588: 005dc3bd 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8588: 005dc39d 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8589: 00ad8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8590: 00b0e40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8591: 00b0de12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8592: 00ada514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8593: 0062eca5 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8593: 0062ec85 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8594: 00b0e4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8595: 0047a5a5 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8596: 0029fef9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8597: 00b0eb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8598: 00b0dfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8599: 00ae0450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8600: 00ad0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8601: 00ad791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8602: 005df311 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8603: 005d0c49 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8602: 005df2f1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8603: 005d0c29 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8604: 00a3de0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8605: 00b0e408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8606: 006f827d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8607: 006c2db1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8606: 006f825d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8607: 006c2d91 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8608: 00ae3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8609: 00b0eee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8610: 004bac45 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8611: 00adc978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8612: 00b0cf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8613: 0045aa59 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8614: 00ad19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8615: 009fad20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8616: 0039548d 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8617: 00add9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8618: 00b0e0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8619: 00b0ce7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8620: 0041a665 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8621: 00b0d974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8622: 0086f6e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8623: 005ec275 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8622: 0086f6c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8623: 005ec255 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8624: 00b0f23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8625: 00ae4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8626: 00280055 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8627: 005f2d91 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8627: 005f2d71 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8628: 00b0d458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8629: 00ad6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8630: 00b0e4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8631: 00b0d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8632: 0042b471 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8633: 00b0d472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8634: 0045a7bd 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8635: 00b0e508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8636: 004c6b81 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8637: 00b0d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8638: 0069bbc1 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8638: 0069bba1 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8639: 00b0eb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8640: 00703245 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8640: 00703225 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8641: 00b0ef64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8642: 009fcd18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8643: 00a27078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8644: 0068c701 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8644: 0068c6e1 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8645: 00b0ce2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8646: 0038cdad 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8647: 00a38c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8648: 0070f7a5 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8648: 0070f785 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8649: 004191ad 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8650: 002c52f5 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8651: 00441cc5 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8652: 00adc59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8653: 00a38b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8654: 00b0d1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8655: 0053bb29 304 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8656: 006fbb81 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8657: 0065a2c5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8658: 006249cd 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8656: 006fbb61 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8657: 0065a2a5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8658: 006249ad 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8659: 00a38c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8660: 0040c55d 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8661: 0053b8f1 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8662: 00ad32dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8663: 00b0d3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8664: 002f7ced 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8665: 00341e31 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8666: 00b0d94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8667: 0042abf1 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8668: 00437035 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8669: 00ad2eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8670: 00698c85 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8671: 0060d0b9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8672: 00713489 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8670: 00698c65 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8671: 0060d099 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8672: 00713469 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8673: 00b0f1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8674: 00ae02d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8675: 00b0d0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8676: 00b0e8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8677: 009be1c8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8678: 0070509d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8678: 0070507d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8679: 002706c5 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8680: 00a38b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8681: 00b0dfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8682: 00b0ef1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8683: 0053ba0d 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ 8684: 004c6ac1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8685: 00ad269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8686: 006a0d95 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8686: 006a0d75 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8687: 002ce421 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8688: 00295c59 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8689: 00ad3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8690: 004493d9 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8691: 00b0d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8692: 005f8731 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8692: 005f8711 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8693: 00ae513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8694: 00ad70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8695: 006c109d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8695: 006c107d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8696: 00ad6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8697: 005d03d1 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8698: 006bf335 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8697: 005d03b1 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8698: 006bf315 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8699: 00ae2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8700: 00ae4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8701: 00add234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8702: 006cbf8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8703: 0061d435 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8702: 006cbf6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8703: 0061d415 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8704: 00487571 1796 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8705: 00b04858 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8706: 00b0e6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8707: 006b82c1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8708: 00633651 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8707: 006b82a1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8708: 00633631 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8709: 00b0f2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8710: 00ad2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8711: 00b0d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8712: 00b0daa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8713: 002bfd79 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8714: 00b0ed4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8715: 00ad2368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8716: 00292439 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8717: 006f1271 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8718: 0063a5e1 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8717: 006f1251 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8718: 0063a5c1 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8719: 00b0ede6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8720: 009f8908 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8721: 00ae90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8722: 00b0eb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8723: 002ecbed 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8724: 0059efc1 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8724: 0059efa1 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8725: 00b0eea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8726: 006abcc9 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8726: 006abca9 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8727: 00b0e52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8728: 004520e1 384 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8729: 006aae2d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8729: 006aae0d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8730: 00b0d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8731: 00ae0030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8732: 005eba8d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8732: 005eba6d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8733: 00b0d938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8734: 00b0f03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8735: 002a30a1 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8736: 00adc070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8737: 002fc945 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8738: 00add184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8739: 0074734d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8740: 007423fd 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8739: 0074732d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8740: 007423dd 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8741: 002ee3f1 404 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8742: 00b0dfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8743: 005ce1bd 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8743: 005ce19d 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8744: 00ad8c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8745: 00b0d146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8746: 00ad739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8747: 00b0f374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8748: 00b0d300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8749: 00ad5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8750: 009f80c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8751: 00b0daa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8752: 00ae2c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8753: 00b0e986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8754: 00ad4b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8755: 009bda3c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8756: 0070f89d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8756: 0070f87d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8757: 009f0df4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8758: 006cb249 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8758: 006cb229 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8759: 00b0d188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8760: 009f0e14 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8761: 0031f485 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8762: 009f0e54 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8763: 0038d6dd 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8764: 0068e7c5 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8764: 0068e7a5 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8765: 00ae7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8766: 0071fcb9 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8767: 006c3d85 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8766: 0071fc99 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8767: 006c3d65 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8768: 00ad071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8769: 00b0cf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8770: 0032dcc1 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8771: 00adf060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8772: 0071471d 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8772: 007146fd 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8773: 004b5961 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8774: 00ae43d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8775: 00ae1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8776: 002ed38d 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8777: 00290b01 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8778: 006c535d 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8778: 006c533d 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8779: 00b0d280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8780: 00ae7da8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8781: 006163d9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8781: 006163b9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8782: 004aef6d 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8783: 00b0fa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8784: 0038e9a5 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8785: 00617b55 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8785: 00617b35 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8786: 00a255a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8787: 00742365 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8787: 00742345 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8788: 00adc360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8789: 006a3129 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8789: 006a3109 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8790: 00b0d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8791: 004667d1 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 8792: 005ec38d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8792: 005ec36d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8793: 00adf350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8794: 00add7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8795: 0038db5d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8796: 006a3e49 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8796: 006a3e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8797: 00330955 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8798: 00ae0fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8799: 00b0eefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8800: 00b0f3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8801: 007422b9 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8802: 0073ace9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8801: 00742299 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8802: 0073acc9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8803: 00ad753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8804: 00709655 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8804: 00709635 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8805: 00b0e0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8806: 00b0f0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8807: 00ad84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8808: 00ae6de4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8809: 00addd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8810: 00b0d46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8811: 004cc1b9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8812: 00b0e1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8813: 002924e9 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8814: 006cf595 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8815: 006c118d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8814: 006cf575 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8815: 006c116d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8816: 00499975 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8817: 00713799 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8817: 00713779 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8818: 0029eefd 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8819: 00714645 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8820: 0061641d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8819: 00714625 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8820: 006163fd 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8821: 00b0f4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8822: 00b0d070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8823: 00b0db1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8824: 00b0d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8825: 00ad6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8826: 00294dc9 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8827: 002fd6e5 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8828: 00b0e88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8829: 002a28b1 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8830: 00b0eb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8831: 006ea545 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8831: 006ea525 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8832: 002d0071 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8833: 00ad1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8834: 00aebbf0 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8835: 00ae05f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8836: 006fcab5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8836: 006fca95 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8837: 0032aa9d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8838: 00b0db52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8839: 00adea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8840: 00ae6570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8841: 006c7335 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8842: 0068f92d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8841: 006c7315 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8842: 0068f90d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8843: 0042cbed 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8844: 00a29bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8845: 00b0e2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8846: 004c300d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8847: 005b0fed 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8847: 005b0fcd 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8848: 00a29a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8849: 0032a2b1 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8850: 00731d89 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8850: 00731d69 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8851: 00429205 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8852: 002be789 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8853: 0033a6a9 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8854: 0072654d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8854: 0072652d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8855: 00a29b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8856: 006e4de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8857: 006a0b6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8856: 006e4dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8857: 006a0b4d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8858: 00ae22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8859: 006b1021 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8859: 006b1001 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8860: 00ae77f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8861: 009c0d5c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8862: 004ba915 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8863: 00ad5f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8864: 00ae66d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8865: 00ae48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8866: 004adaa1 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8867: 004057cd 94 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8868: 00adb124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8869: 00a29ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8870: 0067a26d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8870: 0067a24d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8871: 00ad6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8872: 0069c481 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8872: 0069c461 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8873: 00b0cf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8874: 00ad87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8875: 00364961 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8876: 009fd0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8877: 006fb095 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8877: 006fb075 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8878: 00325f29 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8879: 00b0f0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8880: 004a0fb1 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8881: 00b0dcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8882: 00ad1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8883: 002f3c29 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8884: 00b0d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8885: 0051eff1 64 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8886: 00b0e864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8887: 005bd2d9 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8887: 005bd2b9 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8888: 00b0ee32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8889: 00adadc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8890: 00429969 80 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8891: 0070f98d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8892: 006dd5f1 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8891: 0070f96d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8892: 006dd5d1 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8893: 002a2a81 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8894: 00709e91 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8894: 00709e71 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8895: 00ae60f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8896: 00ada024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8897: 0060c511 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8897: 0060c4f1 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8898: 00b0e07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8899: 0036916d 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8900: 00ae7ec8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8901: 006a6811 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8901: 006a67f1 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8902: 009c1464 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8903: 00b0df82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8904: 00ae82d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8905: 00a419dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8906: 00ae19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8907: 009fb2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8908: 002d6081 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8909: 004df8a5 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8910: 00637df1 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8910: 00637dd1 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8911: 009fc97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8912: 00b0ec96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8913: 006e5155 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8913: 006e5135 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8914: 004e0731 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8915: 00b0cfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8916: 006f3131 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8916: 006f3111 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8917: 004e49e1 46 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8918: 00b0e2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8919: 00ad7fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8920: 002f6c81 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8921: 00870068 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8921: 00870048 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8922: 004b2451 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8923: 00ad5e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8924: 002d1815 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8925: 00b0ed7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8926: 00745f31 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8927: 006ef1d9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8926: 00745f11 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8927: 006ef1b9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8928: 00460181 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8929: 00b0d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8930: 00adc230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8931: 009fb4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8932: 008d86bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8932: 008d869c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8933: 00adbb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8934: 00595365 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8934: 00595341 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8935: 00b0fa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8936: 00ad9bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8937: 00b0f2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8938: 00b0ce24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8939: 00b0d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8940: 00ae7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8941: 006e1799 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8942: 005bdb99 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8941: 006e1779 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8942: 005bdb79 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8943: 00ad24c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8944: 00ad6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8945: 003fe7bd 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8946: 006c551d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8946: 006c54fd 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8947: 00ae4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8948: 0061787d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8948: 0061785d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8949: 00ae38d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8950: 00b0d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8951: 007243d5 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8951: 007243b5 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8952: 00ad5680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8953: 006ddc21 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8954: 006ba9b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8955: 006d5579 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8953: 006ddc01 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8954: 006ba995 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8955: 006d5559 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8956: 00adaab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8957: 00ad42b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8958: 00ae4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8959: 00b0d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8960: 00add174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8961: 00747311 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8961: 007472f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8962: 00292595 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8963: 00b0ec76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 8964: 004dbe89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8965: 0074a63d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8965: 0074a61d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8966: 00b0db5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8967: 00ade014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8968: 00620d9d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8968: 00620d7d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8969: 004b5bf9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8970: 00b0ec04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8971: 00b0e40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8972: 005ce45d 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8973: 0060c4f1 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8972: 005ce43d 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8973: 0060c4d1 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8974: 00b0d194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8975: 00b0d144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8976: 004c5c79 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8977: 006cfcd9 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8977: 006cfcb9 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8978: 00adf190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8979: 00ae0d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8980: 00b0d9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8981: 00ad12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8982: 00b0f0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8983: 00b0e160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8984: 00b0ddf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8992,116 +8992,116 @@ │ │ │ │ 8988: 00ae0330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8989: 00b0d8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8990: 004673b5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8991: 00ae0410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8992: 00b0f1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8993: 002a5285 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8994: 00ae54d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8995: 00616ee9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8995: 00616ec9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8996: 00b0d244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8997: 00adef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8998: 005ff3d9 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8998: 005ff3b9 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8999: 00ad8aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9000: 004c631d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9001: 00ad1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9002: 00b0f07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9003: 00b0d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9004: 00b0eef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9005: 00ae2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9006: 003c2e0d 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9007: 00651551 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9008: 0060ea59 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9009: 006cc905 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9007: 00651531 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9008: 0060ea39 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9009: 006cc8e5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9010: 004b0b1d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 9011: 00b0f6c4 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 9012: 006c59cd 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9012: 006c59ad 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9013: 00b0d1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9014: 00700021 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9015: 0073c831 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9014: 00700001 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9015: 0073c811 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9016: 004849fd 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 9017: 006d1b01 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9018: 006fb509 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9017: 006d1ae1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9018: 006fb4e9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9019: 00ae3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9020: 0072f545 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9020: 0072f525 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9021: 00ae7e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9022: 00b0fa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9023: 00b0dc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9024: 00b0ddba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9025: 006f9e41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9025: 006f9e21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9026: 00b0d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9027: 005c02d5 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9027: 005c02b5 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 9028: 00b0ebc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9029: 008d09d8 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 9029: 008d09b8 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ 9030: 004c5fa1 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9031: 00ae20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9032: 00b0def0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9033: 0032c51d 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 9034: 00ae8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9035: 004846d1 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9036: 0029fc31 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9037: 00484081 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9038: 00ad5820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9039: 00ad1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9040: 008d86c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9040: 008d86a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9041: 00adc5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9042: 00ad8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9043: 00ae5e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9044: 00b0f2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9045: 00ae307c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9046: 00b0ec4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9047: 00b0dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9048: 00b0da02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9049: 00ad74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9050: 00465179 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9051: 00adf868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9052: 0043dac1 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9053: 005f73b5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9053: 005f7395 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9054: 00ad3cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 9055: 00b0d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9056: 00ad33bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9057: 0029842d 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9058: 002c5911 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9059: 00b0ea42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9060: 004c59a9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9061: 009bfdc8 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9062: 00b0f350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9063: 00615c85 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9063: 00615c65 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9064: 00ad89f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9065: 00b0d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9066: 006d9b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9067: 006f692d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9066: 006d9b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9067: 006f690d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9068: 002a41ad 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9069: 006b0ef1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9069: 006b0ed1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9070: 0029ee45 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9071: 006cc005 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9072: 006efb5d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9073: 00704989 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9071: 006cbfe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9072: 006efb3d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9073: 00704969 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9074: 00a33c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 9075: 00a33a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 9076: 00ae6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9077: 00ad5e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9078: 002ed6b1 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9079: 00ae40b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9080: 007439a1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9080: 00743981 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9081: 002ba75d 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 9082: 00a33ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 9083: 00adfa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9084: 00384f11 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9085: 002b20e1 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9086: 006fecf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9086: 006fecd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9087: 002a04c5 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9088: 004b0389 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 9089: 00b0e672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9090: 0072d911 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9090: 0072d8f1 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9091: 004ce5d5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9092: 00742811 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9092: 007427f1 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9093: 0052ee1d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ 9094: 0043244d 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 9095: 0052eef5 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 9096: 006245bd 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9096: 0062459d 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 9097: 00b0f1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9098: 00519f1d 486 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 9099: 00ade7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9100: 0028d2a1 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9101: 00a33b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 9102: 0052ee65 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 9103: 0051cbc9 588 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ @@ -9110,630 +9110,630 @@ │ │ │ │ 9106: 004c3aad 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9107: 00b0f1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9108: 00499c15 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9109: 004dfb29 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9110: 00b0e4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 9111: 009fa1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9112: 00ae3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9113: 006295e9 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9113: 006295c9 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9114: 00ad4a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9115: 00624a65 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9115: 00624a45 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9116: 00b0f140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9117: 00b0f19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9118: 00ad1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9119: 00b0dab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9120: 0052eead 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 9121: 00ad2078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9122: 00ae5aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 9123: 006ff2d5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9123: 006ff2b5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9124: 00b0ec5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9125: 006d3c69 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9126: 006be311 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9125: 006d3c49 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9126: 006be2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9127: 00ae4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9128: 00b0ced2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9129: 0038c01d 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 9130: 00624579 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9130: 00624559 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9131: 00ae1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9132: 00ad61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9133: 009f9da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9134: 006bf691 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9134: 006bf671 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9135: 00ad7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 9136: 00ad6f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 9137: 00ad655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9138: 00b0d482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9139: 002ed0e1 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9140: 00b0e5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9141: 005f33e1 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9141: 005f33c1 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9142: 004b407d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9143: 0070fa21 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9144: 00714fe9 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9143: 0070fa01 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9144: 00714fc9 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9145: 00b0e264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9146: 00386be1 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9147: 004b5bad 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9148: 006ead55 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9148: 006ead35 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9149: 0038efdd 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9150: 0059514d 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 9151: 008d8688 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9152: 0073366d 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9150: 00595129 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 9151: 008d8668 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9152: 0073364d 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 9153: 00ad262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9154: 00281585 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 9155: 00b0d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9156: 00b0d9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9157: 00ad1834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9158: 00290979 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9159: 00291289 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9160: 009c03e0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9161: 0059f041 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9161: 0059f021 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9162: 00b0e4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9163: 006d6c2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9164: 006f6265 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9163: 006d6c0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9164: 006f6245 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9165: 00b0ed62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9166: 00ae7654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9167: 00add614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9168: 009f48c0 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9169: 00ad57a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9170: 00418fc5 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9171: 00428ea1 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9172: 006d2129 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9172: 006d2109 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9173: 00b0d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9174: 005ffb45 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9174: 005ffb25 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9175: 00b0d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9176: 004daf41 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9177: 007087b1 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9177: 00708791 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9178: 004ce651 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9179: 006fb5c5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9179: 006fb5a5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9180: 0090dc48 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9181: 002cf349 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 9182: 004db815 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9183: 00714791 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9183: 00714771 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9184: 0046ccdd 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9185: 00add884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9186: 0072560d 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9186: 007255ed 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9187: 00b0dd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9188: 00ae1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9189: 0037fc15 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9190: 00b0e00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9191: 00b0dcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9192: 00b0e97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9193: 0045cf05 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9194: 002d02fd 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9195: 003e9ec1 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9196: 004c679d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9197: 00ad3aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9198: 006fe08d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9198: 006fe06d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9199: 002958dd 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9200: 0048b3b1 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9201: 005d324d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9201: 005d322d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9202: 00b0db2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9203: 00b0d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9204: 00adf4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9205: 00b0ef24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9206: 0062a7dd 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9206: 0062a7bd 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9207: 009fa144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9208: 00ad3768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9209: 00ae8a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9210: 005c9289 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9210: 005c9269 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9211: 00ad9c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9212: 005f2c2d 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9212: 005f2c0d 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9213: 0041aa25 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9214: 002d34ed 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9215: 00addea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9216: 00b0d140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9217: 00a41a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9218: 00ad5f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9219: 00b0ce80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9220: 00ae0f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9221: 00418985 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9222: 00a47d78 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9223: 00b0d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9224: 006f1fc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9224: 006f1fa5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9225: 002f9885 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9226: 00add094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9227: 00ae5cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9228: 00ae8790 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9229: 005d3ac9 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9230: 006e759d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9229: 005d3aa9 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9230: 006e757d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9231: 002cd5bd 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9232: 009f9d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9233: 00ad5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9234: 00b0ea6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9235: 004b4075 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9236: 0053128d 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ 9237: 00442275 280 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9238: 00389bdd 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9239: 00531365 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9240: 00708591 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9240: 00708571 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9241: 00ae1910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9242: 009bd9e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9243: 00435aa5 564 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9244: 00b0e156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9245: 005312d5 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9246: 00ae41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9247: 00b0e12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9248: 002ce611 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9249: 006df3cd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9250: 005c908d 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9251: 005dd441 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9249: 006df3ad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9250: 005c906d 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9251: 005dd421 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9252: 009bfea8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9253: 00708e69 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9254: 006e1ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9255: 007192cd 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9253: 00708e49 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9254: 006e1ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9255: 007192ad 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9256: 00b0f058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9257: 004c7a89 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9258: 00b0efe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9259: 00b0ea22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9260: 006ecea9 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9260: 006ece89 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9261: 0029fbf1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9262: 00662a2d 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9263: 0062a1fd 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9262: 00662a0d 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9263: 0062a1dd 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9264: 00280141 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9265: 002a2731 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9266: 0038e591 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9267: 00b0e53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9268: 00b0efca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9269: 003854c9 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9270: 00adec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9271: 006e7275 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9271: 006e7255 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9272: 00b0d454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9273: 004c5e6d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9274: 006aff4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9275: 0069165d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9274: 006aff2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9275: 0069163d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9276: 0053131d 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9277: 00ae8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9278: 006d9c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9278: 006d9bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9279: 0043e5fd 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9280: 002efed1 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9281: 00b0e128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9282: 00adefc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9283: 00748b5d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9283: 00748b3d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9284: 004ce355 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9285: 00b0ee2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9286: 00ad5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9287: 00ade294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9288: 00ad2db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9289: 00b0da5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9290: 00ae3768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9291: 00b0e19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9292: 00adabb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9293: 005d80c1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9293: 005d80a1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9294: 004128b5 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9295: 0031fe15 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9296: 0029e201 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9297: 00b0dc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9298: 00b0e048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9299: 0037fd51 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9300: 00b0eaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9301: 00ad9e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9302: 00b0d38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9303: 00b0d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9304: 00732061 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9304: 00732041 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9305: 00b0cdf0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9306: 00330ba1 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9307: 00ad87e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9308: 005bdc8d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9308: 005bdc6d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9309: 00a26520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9310: 004e8f21 40 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9311: 0031f161 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9312: 005b0f01 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9312: 005b0ee1 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9313: 00b0e704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9314: 00b0e844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9315: 00adef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9316: 004163e5 140 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9317: 006dc769 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9318: 006f6109 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9317: 006dc749 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9318: 006f60e9 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9319: 009af5f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9320: 006cfa81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9321: 006c71b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9320: 006cfa61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9321: 006c7195 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9322: 004c6921 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9323: 00b0d34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9324: 005bbbcd 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9325: 0068cb99 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9324: 005bbbad 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9325: 0068cb79 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9326: 00b0d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9327: 00b0d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9328: 00a3c1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9329: 00a46e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9330: 00b0d1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9331: 00ae5788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9332: 0046d0dd 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9333: 00ae0d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9334: 005efcc5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9335: 00724495 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9334: 005efca5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9335: 00724475 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9336: 00a46c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9337: 00ae2b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9338: 0072f979 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9338: 0072f959 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9339: 00a3c12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9340: 006e9885 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9340: 006e9865 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9341: 00ad6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9342: 00736779 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9343: 00598d79 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9342: 00736759 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9343: 00598d55 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9344: 00ada914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9345: 00ae82c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9346: 004ce6d1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9347: 00b0e442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9348: 005d9e05 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9348: 005d9de5 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9349: 00540df1 488 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9350: 00470d6d 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9351: 006c4f89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9352: 00651765 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9351: 006c4f69 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9352: 00651745 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9353: 0051997d 484 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9354: 005409d5 524 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9355: 00b0de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9356: 0029e709 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9357: 00a4707c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ - 9358: 00745c19 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9358: 00745bf9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9359: 00b0dfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9360: 00b0ee64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9361: 00aeba40 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9362: 00ae4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9363: 00ad15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9364: 006c8bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9364: 006c8bdd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9365: 00ad8bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9366: 00adc290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9367: 004c9739 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9368: 006bcc2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9368: 006bcc0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9369: 00b0e4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9370: 0067a095 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9370: 0067a075 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9371: 00ad5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9372: 00a3c0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9373: 00ad5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9374: 006b760d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ - 9375: 005d17c9 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9374: 006b75ed 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9375: 005d17a9 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9376: 002a2741 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9377: 0086f6c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9377: 0086f6a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9378: 00295e3d 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9379: 00743801 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9379: 007437e1 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9380: 0037be2d 1644 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9381: 00704d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9382: 00743bfd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9381: 00704ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9382: 00743bdd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9383: 00333f9d 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9384: 005db27d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9384: 005db25d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9385: 0038cac1 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9386: 006adda9 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9386: 006add89 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9387: 00b0d22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9388: 002ba1b1 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9389: 00633941 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9389: 00633921 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9390: 00540be1 528 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9391: 006cf6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9391: 006cf6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9392: 009fa0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9393: 003296a9 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9394: 00333e7d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9395: 0069fead 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9395: 0069fe8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9396: 00431e19 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9397: 00b0d018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9398: 00ad46b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9399: 009c0be8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9400: 005def39 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9400: 005def19 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9401: 00b0e7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9402: 002d8175 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9403: 00addf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9404: 00700af9 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9404: 00700ad9 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9405: 00363731 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9406: 00ad2940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9407: 00b0eb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9408: 009f9ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9409: 003c9469 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9410: 00ad1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9411: 00634449 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9412: 00617cf1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9411: 00634429 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9412: 00617cd1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9413: 00ad14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9414: 00b0d150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9415: 004d589d 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9416: 004075cd 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9417: 00ada3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9418: 00ae4928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9419: 005e4b45 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9419: 005e4b25 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9420: 00485bed 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9421: 00b0e166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9422: 00498f3d 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9423: 00ae86e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9424: 00b0f38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9425: 006eca09 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9426: 006af801 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9427: 0070eadd 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9428: 006cc07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9425: 006ec9e9 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9426: 006af7e1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9427: 0070eabd 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9428: 006cc05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9429: 00ad9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9430: 00ad6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9431: 0062af31 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9432: 0068bbdd 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9433: 00698a2d 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9431: 0062af11 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9432: 0068bbbd 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9433: 00698a0d 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9434: 00b0e2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9435: 00ae25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9436: 00ae78f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9437: 00a3fbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9438: 006e65b5 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9438: 006e6595 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9439: 00b0f9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9440: 00a3fa68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9441: 0073c1e1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9441: 0073c1c1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9442: 00b0e04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9443: 00a3fb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9444: 00b0d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9445: 00498999 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9446: 00b0d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9447: 007243fd 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9448: 0074b805 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9447: 007243dd 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9448: 0074b7e5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9449: 005186b5 482 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9450: 007167c1 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9450: 007167a1 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9451: 00492fad 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9452: 00736f69 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9452: 00736f49 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9453: 004e2565 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9454: 00705121 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9454: 00705101 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9455: 00ad29f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9456: 00b0ea72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9457: 00ad5760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9458: 002f94a9 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9459: 00b0e6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9460: 00b0d212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9461: 00739ac5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9461: 00739aa5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9462: 0049a095 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9463: 00b0dc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9464: 00b0ddfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9465: 00b0ee06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9466: 00ae7474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9467: 004ddc8d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ 9468: 004e81e9 46 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9469: 006c8e89 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9470: 0060d7b9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9469: 006c8e69 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9470: 0060d799 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9471: 0037fe8d 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9472: 00a3faec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9473: 00482f85 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9474: 006ceca1 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9475: 007045c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9474: 006cec81 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9475: 007045a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9476: 00ae7c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9477: 009c0c88 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9478: 00ad2dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9479: 00ae8ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9480: 00ad8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9481: 00b0f4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9482: 004fe1dd 34 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9483: 00b0f09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9484: 00ad8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9485: 006d9cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9485: 006d9ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9486: 00b0eae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9487: 005de9a9 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9487: 005de989 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9488: 004b0805 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9489: 00532b69 308 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9490: 00b0f9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9491: 00b0f008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9492: 006a8f45 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9492: 006a8f25 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9493: 00b0ef68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9494: 004b0a8d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9495: 0053292d 286 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9496: 00b0e548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9497: 009fcfac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9498: 00aeb240 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9499: 0073142d 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9499: 0073140d 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9500: 003c2e11 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9501: 00b0e410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9502: 00444695 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9503: 004ca9a5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9504: 00a26cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9505: 006cbfc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9506: 006cc9c5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9505: 006cbfa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9506: 006cc9a5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9507: 00b0da88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9508: 008d867c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9508: 008d865c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9509: 00b0de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9510: 00b0e850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9511: 0029faad 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9512: 009c75a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9513: 00532a4d 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9514: 004147e9 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9515: 00ade434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9516: 00b0e7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9517: 00369895 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9518: 00745009 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9518: 00744fe9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9519: 00adac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9520: 00b0d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9521: 00486299 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9522: 009c0960 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9523: 004e7605 36 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9524: 00ad9e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9525: 004c9745 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9526: 00b0f3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9527: 005c9291 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ + 9527: 005c9271 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9528: 00b0f4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9529: 0049b065 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9530: 006a9c59 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9530: 006a9c39 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9531: 004b075d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9532: 00b0f44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9533: 0084e514 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9533: 0084e4f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9534: 00adc484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9535: 009ffc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9536: 007382f1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9536: 007382d1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9537: 00ad1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9538: 0044a175 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9539: 00ad649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9540: 005ddf5d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9541: 0061859d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9540: 005ddf3d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9541: 0061857d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9542: 00ae48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9543: 00ad5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9544: 00b0e776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9545: 005dc509 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9545: 005dc4e9 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9546: 00b0fa98 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9547: 0048b45d 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9548: 006b71a1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9548: 006b7181 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9549: 00290c95 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9550: 00b0eeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9551: 006aeb89 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9551: 006aeb69 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9552: 00ae59c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9553: 006b9815 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9553: 006b97f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9554: 00b0d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9555: 00ad766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9556: 006b39dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9557: 00624359 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9556: 006b39bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9557: 00624339 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9558: 004e1f3d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9559: 00ae5558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9560: 00ad2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9561: 00b0e6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9562: 00742251 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9562: 00742231 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9563: 00ae4a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9564: 00b0df98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9565: 00b0f47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9566: 0069cf61 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9566: 0069cf41 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9567: 0054879d 386 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9568: 00b0d39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9569: 006b661d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9569: 006b65fd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9570: 004ddbc5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9571: 00b0fa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9572: 00b0df2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9573: 006d3f11 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9573: 006d3ef1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9574: 00b0d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9575: 005d66dd 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9575: 005d66bd 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9576: 004ca015 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9577: 00ada4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9578: 00b0e83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9579: 004c5ee9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9580: 002a0045 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9581: 00ad73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9582: 00745951 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9582: 00745931 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9583: 00387a35 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9584: 00b0e1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9585: 00ad65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9586: 00ad2d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9587: 0071eb55 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9587: 0071eb35 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9588: 00b0fa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9589: 005bdf7d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9590: 006a276d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9589: 005bdf5d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9590: 006a274d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9591: 00b0df42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9592: 00ae318c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9593: 005241a5 314 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9594: 0049573d 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9595: 00b0e818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9596: 00ade3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9597: 00ae1d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9598: 00524505 328 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9599: 004967c5 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9600: 00ae0d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9601: 00b0ecfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9602: 00ad1884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9603: 0074402d 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9603: 0074400d 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9604: 00b0d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9605: 00593c71 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9605: 00593c4d 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9606: 00b0ce94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9607: 005242e1 270 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9608: 00b0da92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9609: 00b0ddd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9610: 005e79bd 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9610: 005e799d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9611: 00b0e670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9612: 00ad29a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9613: 00b0cf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9614: 00b0dabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9615: 00593cb9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9615: 00593c95 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9616: 00b0ddce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9617: 00707a75 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9617: 00707a55 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9618: 004b55c9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9619: 00389b61 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9620: 00a29388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9621: 00a291fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9622: 004483b9 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9623: 00a26838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9624: 00b0ce33 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9625: 00b0dae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9626: 004b0ff1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9627: 00ad709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9628: 0069baa1 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9628: 0069ba81 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9629: 00a29304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9630: 00593fbd 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9630: 00593f99 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9631: 00ae64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9632: 005243f1 274 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ - 9633: 005cc46d 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9633: 005cc44d 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9634: 002d04ed 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9635: 005d4cad 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9636: 005deff9 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9637: 00593e6d 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9635: 005d4c8d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9636: 005defd9 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9637: 00593e49 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9638: 00345011 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9639: 00ad3848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9640: 00593d01 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9640: 00593cdd 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9641: 00b0d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9642: 00ad5ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9643: 00480175 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9644: 00b0d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9645: 006b6c79 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9645: 006b6c59 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9646: 00a2b7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9647: 00870060 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9647: 00870040 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9648: 0029c501 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9649: 00a29280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9650: 00ad4aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9651: 00a2b8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9652: 00b0d4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9653: 00442e75 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9654: 006a965d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9654: 006a963d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9655: 00ae38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9656: 00b0e458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9657: 004b555d 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9658: 00add354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9659: 009ffc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9660: 004ca08d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9661: 00728161 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9661: 00728141 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9662: 00ad56b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9663: 00ad9b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9664: 00adf988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9665: 00ae879c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9666: 00ad776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9667: 00b0de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9668: 00a2b824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9669: 00b0fa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9670: 00ad349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9671: 00ae1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9672: 00ae5a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9673: 006a57b5 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9673: 006a5795 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9674: 0038a531 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9675: 00ad27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9676: 00b0d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9677: 00ad5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9678: 00ade5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9679: 004956b1 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9680: 00ad52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9681: 00b0d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9682: 005d322d 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9682: 005d320d 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9683: 004def41 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9684: 00709511 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9684: 007094f1 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9685: 004ce961 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9686: 0028fbd9 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9687: 0052e36d 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9688: 00a26c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9689: 00715529 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9689: 00715509 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9690: 00ad8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9691: 0028ad59 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9692: 00ad3ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9693: 00ae5d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9694: 006b1b19 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9694: 006b1af9 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9695: 00ad40b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9696: 00548495 386 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9697: 0073b155 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9697: 0073b135 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9698: 00b0f2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9699: 0052e3b5 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9700: 00333f65 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9701: 00ae4888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9702: 00343741 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9703: 005375a5 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9704: 00520249 238 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9705: 00b0ea2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9706: 00ae0e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9707: 00b0d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9708: 00520509 256 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9709: 002972f9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9710: 00537355 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9711: 0062d1cd 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9711: 0062d1ad 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9712: 00ae01b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9713: 007427d5 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9713: 007427b5 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9714: 00520339 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9715: 00b0e30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9716: 00b0ea06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9717: 00b0f2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9718: 00452729 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9719: 002b1115 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9720: 00b0dc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9721: 0052e3fd 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_w │ │ │ │ 9722: 003637c9 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9723: 00b0f150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9724: 00adb710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9725: 00b0e642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9726: 002f83fd 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9727: 004862e1 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9728: 006dc451 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9728: 006dc431 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9729: 0053747d 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9730: 00520421 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9731: 00a41bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9732: 00ad6e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9733: 00b0d9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9734: 00b0e4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9735: 00adc1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ @@ -9750,19 +9750,19 @@ │ │ │ │ 9746: 00ad642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9747: 00b0ddac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9748: 00b0fa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9749: 00b0cfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9750: 00ae05a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9751: 003caa25 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9752: 00ae4408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9753: 00657659 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9754: 0061119d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9755: 00736e35 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9753: 00657639 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9754: 0061117d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9755: 00736e15 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9756: 004a8189 160 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9757: 006b53b5 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9757: 006b5395 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9758: 00b0df0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9759: 0028ab69 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9760: 00ae1040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9761: 002bd9e1 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9762: 00429301 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9763: 004dfa95 50 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9764: 00b0eafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9771,40 +9771,40 @@ │ │ │ │ 9767: 00b0ea5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9768: 00ae6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9769: 009c0ab8 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9770: 00ad80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9771: 00b0d2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9772: 00ae83d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9773: 0043cb45 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9774: 005ec041 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9775: 005d3261 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9774: 005ec021 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9775: 005d3241 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9776: 00ae54f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9777: 0042a849 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9778: 0028fc91 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9779: 006ec621 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9780: 005f2b15 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9779: 006ec601 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9780: 005f2af5 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9781: 00b0efb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9782: 009f9148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9783: 006faeb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9783: 006fae95 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9784: 00b0db64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9785: 00b0f436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9786: 0065dbbd 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9787: 006ac9f5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9786: 0065db9d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9787: 006ac9d5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9788: 004adeb9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9789: 004fe345 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9790: 002e3bb1 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9791: 00ae7dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9792: 00b0d93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9793: 006fb239 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9793: 006fb219 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9794: 00b0f3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9795: 006f7529 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9795: 006f7509 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9796: 00adc3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9797: 007143b1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9797: 00714391 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9798: 00b0d2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9799: 007061fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9799: 007061dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9800: 00ad9b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9801: 002afb65 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9802: 00b0d12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9803: 00b0d354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9804: 00b0d2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9805: 009f8dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9806: 00b0e272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9815,113 +9815,113 @@ │ │ │ │ 9811: 0042943d 100 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9812: 00b0d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9813: 00ae3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9814: 00a289bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9815: 004ca109 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9816: 00b0eca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9817: 00b0e9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9818: 005c9241 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 9819: 00743229 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9818: 005c9221 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9819: 00743209 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9820: 00b0ecf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9821: 00a28ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9822: 0052d04d 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ 9823: 004d5c11 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9824: 00ada5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9825: 00706af1 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9826: 00745471 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9825: 00706ad1 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9826: 00745451 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9827: 0052d125 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9828: 00b0d1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9829: 00b0eace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9830: 00497619 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9831: 0062bf5d 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9831: 0062bf3d 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9832: 00ae3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9833: 004decd1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9834: 0063b685 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9834: 0063b665 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9835: 00b0ea56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9836: 0052d095 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9837: 0042cb75 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9838: 002d1271 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9839: 00b0eb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9840: 0053404d 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9841: 00ad316c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9842: 00b0e596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9843: 005b2611 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9843: 005b25f1 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9844: 00ad13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9845: 00ad8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9846: 004cd2d9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9847: 009bd9ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9848: 003f656d 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9849: 00a28a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9850: 006eca95 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9851: 006d5bd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9850: 006eca75 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9851: 006d5bb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9852: 00ad4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9853: 005da7b1 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9853: 005da791 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9854: 00ad29e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9855: 00ad8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9856: 0052d28d 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9857: 0052d0dd 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9858: 00ae4b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9859: 0052d365 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9860: 005db859 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9861: 005c07ed 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9860: 005db839 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9861: 005c07cd 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9862: 00ad41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9863: 00a2a408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ 9864: 004adfe1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9865: 005db7bd 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9865: 005db79d 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9866: 0052d2d5 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9867: 00b0db24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9868: 00a37a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9869: 00a2a27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9870: 00b0d080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9871: 00b0d97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9872: 0045a471 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9873: 00a2a384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9874: 002b5275 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9875: 00ad8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9876: 00adef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9877: 006fedad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9877: 006fed8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9878: 00904a5c 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9879: 006e790d 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9879: 006e78ed 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9880: 00b0e5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9881: 00b0e68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9882: 0074252d 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9882: 0074250d 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9883: 004dcca5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9884: 00608851 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9884: 00608831 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9885: 00ae3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9886: 0072f069 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9886: 0072f049 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9887: 0052d31d 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9888: 00a37a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9889: 00ae0a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9890: 00703e19 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9891: 006a467d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9892: 0070a961 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9890: 00703df9 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9891: 006a465d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9892: 0070a941 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9893: 00ae4f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9894: 00a2a300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9895: 00ae78b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9896: 004443f9 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9897: 00737415 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9897: 007373f5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9898: 00b0db04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9899: 00b0e5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9900: 00b0d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9901: 006f8391 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9901: 006f8371 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9902: 003cbda5 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9903: 00b0f000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9904: 00296fdd 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9905: 003964f9 236 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9906: 006a7395 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9907: 006e6dbd 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9908: 0073aff1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9906: 006a7375 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9907: 006e6d9d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9908: 0073afd1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9909: 00b0de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9910: 00b0d204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9911: 0071a71d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9911: 0071a6fd 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9912: 00ad088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9913: 00b0f046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9914: 00ae59b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9915: 0042ef91 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9916: 0062f6d5 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9916: 0062f6b5 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9917: 00b0d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9918: 00ae0bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9919: 00ad87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9920: 00ad22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9921: 00b0dd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9922: 004c39a5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9923: 00b0d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9930,91 +9930,91 @@ │ │ │ │ 9926: 004cd569 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9927: 0028fd45 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9928: 00b0d24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9929: 00ad8ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9930: 009bd6b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9931: 00ad6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9932: 00b0f9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9933: 006e3fdd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9934: 005cde59 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9935: 0082d818 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9933: 006e3fbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9934: 005cde39 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9935: 0082d7f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9936: 00ad43f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9937: 006d5785 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9937: 006d5765 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9938: 004b1241 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9939: 00469b69 52 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9940: 00b0d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9941: 0029f1f9 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9942: 004c3f15 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9943: 00b0ddb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9944: 0038bea9 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9945: 0073bdfd 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9945: 0073bddd 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9946: 00ad1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9947: 004cac39 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9948: 00b0e60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9949: 00b0d2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9950: 006dacd1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9951: 006cbe25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9950: 006dacb1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9951: 006cbe05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9952: 00b0d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9953: 0086f6fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9953: 0086f6dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9954: 00b0da84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9955: 00367d51 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9956: 00ae12e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9957: 009fd030 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9958: 00adebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9959: 00b0d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9960: 00ae0cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9961: 00449991 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9962: 00b0d996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9963: 00b0d04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9964: 0040788d 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9965: 0073c561 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 9966: 006a34ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9965: 0073c541 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9966: 006a348d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9967: 00b0efb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9968: 00b0ea88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9969: 00b0d9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9970: 0029b5f5 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9971: 00416079 68 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9972: 00b0e214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9973: 004989d1 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9974: 00b0f1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9975: 005bce51 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9975: 005bce31 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9976: 00b0f372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9977: 00ad9bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9978: 00704c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9979: 006fb149 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9978: 00704bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9979: 006fb129 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9980: 00395c75 240 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9981: 002f9a01 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9982: 0053116d 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9983: 00b0d312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9984: 004e23fd 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9985: 005ff619 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9985: 005ff5f9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9986: 00416155 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9987: 00531245 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9988: 00b0dde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9989: 00b0f176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9990: 004e36c5 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9991: 005bc81d 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9991: 005bc7fd 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9992: 00ae1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9993: 00ad13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9994: 006f7259 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9994: 006f7239 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9995: 00ae0590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9996: 005311b5 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ 9997: 004b1705 352 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9998: 00adf0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9999: 006fe6e5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9999: 006fe6c5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10000: 00b0e462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10001: 007327d9 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10001: 007327b9 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10002: 00ae9118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10003: 00b0e5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10004: 006c57c1 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10004: 006c57a1 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10005: 00b0dfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10006: 00b0e4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10007: 00662961 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10008: 0074a6f1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10009: 0070804d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10007: 00662941 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10008: 0074a6d1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10009: 0070802d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10010: 00293329 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10011: 002c56c9 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10012: 00b0d4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10013: 00a494d8 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10014: 00b0ed34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 10015: 004dba95 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10016: 00b0ce46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ @@ -10022,52 +10022,52 @@ │ │ │ │ 10018: 00ae4958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10019: 00b0d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10020: 0043dc11 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 10021: 00a467b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 10022: 005311fd 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 10023: 00b0e164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 10024: 0054cc01 88 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 10025: 005bd229 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10025: 005bd209 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 10026: 00b0e080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10027: 00b0d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10028: 00ade324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10029: 00b0e3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10030: 004c9145 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10031: 002cbf39 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10032: 00b0e1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10033: 003f6965 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10034: 0069c53d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10034: 0069c51d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10035: 0047ac81 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10036: 007255c5 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10036: 007255a5 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10037: 0029dd71 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10038: 00ae7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10039: 006513c5 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10039: 006513a5 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10040: 00b0ce28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10041: 00ae1120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10042: 00ad54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10043: 00731755 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10043: 00731735 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10044: 00b0d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10045: 009116ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10046: 00a2accc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 10047: 00b0ea20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10048: 00745b41 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 10049: 0067a7a5 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10048: 00745b21 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10049: 0067a785 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10050: 003f6a49 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 10051: 00a2add4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 10052: 006f40f1 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10052: 006f40d1 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10053: 0044a0d9 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10054: 00b0d9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10055: 00ad301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 10056: 003f0151 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10057: 00ae0f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10058: 006e45e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10059: 00606b85 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10058: 006e45c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10059: 00606b65 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10060: 00387609 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10061: 00adc200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10062: 006fcb79 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10062: 006fcb59 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10063: 00517595 1448 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ 10064: 003f69d1 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 10065: 00ad30ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10066: 009f75f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10067: 00496d29 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10068: 004cd809 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10069: 004d1151 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ @@ -10078,223 +10078,223 @@ │ │ │ │ 10074: 0046683d 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10075: 003ade5d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10076: 0043677d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 10077: 00a37560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 10078: 00457a65 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10079: 004af269 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10080: 00b0efea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10081: 0062eaad 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10081: 0062ea8d 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10082: 00b0d3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10083: 00b0e8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10084: 00ae0600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10085: 00b0eb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10086: 0071a6d9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10086: 0071a6b9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10087: 002d2de1 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10088: 00b0e344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10089: 00b0e5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10090: 003eba59 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10091: 00b0cfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10092: 00b0cf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10093: 007422b5 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10093: 00742295 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10094: 00267851 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10095: 0043678d 220 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 10096: 00a374dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 10097: 002afb89 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10098: 005be539 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10099: 00703955 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10098: 005be519 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10099: 00703935 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10100: 00364bbd 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10101: 00b0d1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10102: 004c3a0d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10103: 00ae3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10104: 00499b29 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10105: 00ae7f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10106: 005b4619 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10106: 005b45f9 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10107: 00ad16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10108: 00adc7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10109: 00b0f2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 10110: 004159d5 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 10111: 00720011 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10112: 00629c25 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10111: 0071fff1 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10112: 00629c05 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10113: 00ae8d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10114: 00280c9d 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10115: 00714325 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10115: 00714305 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10116: 0050a4f5 120 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 10117: 00ae8750 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10118: 00adc3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10119: 0050a711 456 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 10120: 00b0fa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10121: 00380e09 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10122: 0070034d 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10122: 0070032d 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10123: 00280839 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10124: 009c75f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10125: 00ae1410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10126: 00b0f452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10127: 0071ce6d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10127: 0071ce4d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10128: 0051be19 84 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 10129: 0029bcc9 240 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10130: 00a2d1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ 10131: 004b0859 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10132: 00381a65 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10133: 004c3e51 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10134: 00a2d060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 10135: 0072312d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10136: 006ad1d1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10135: 0072310d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10136: 006ad1b1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10137: 00b0f9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 10138: 004fe2fd 70 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 10139: 00a4662c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 10140: 006295f9 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10140: 006295d9 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10141: 00a2d168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 10142: 00410759 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 10143: 00afd298 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10144: 00ae515c 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10145: 00730831 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10145: 00730811 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10146: 00adae54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10147: 00b0f242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10148: 00a48e80 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10149: 00b0f370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10150: 00ad9dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10151: 00ae1180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10152: 003904bd 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10153: 0040d2d9 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10154: 009f7570 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10155: 006ae1b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10155: 006ae195 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10156: 00a2d0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 10157: 0044828d 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10158: 00ae9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10159: 004de121 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10160: 00415519 106 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 10161: 00b0ce37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10162: 00606211 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10163: 006b5635 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10162: 006061f1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10163: 006b5615 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10164: 00b0dda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10165: 00b0f148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10166: 00b0ed98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10167: 004c0c21 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10168: 0060d445 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10168: 0060d425 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10169: 002dd465 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10170: 00b0d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10171: 00718959 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10172: 00704c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10171: 00718939 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10172: 00704c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10173: 00b0f8e8 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10174: 009bffa8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10175: 0072b1cd 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10175: 0072b1ad 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10176: 00287b61 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10177: 00ad19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10178: 006fc7bd 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10178: 006fc79d 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10179: 009f73e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10180: 0070659d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10180: 0070657d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10181: 00b0ce76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10182: 0053050d 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ 10183: 004d5d35 1268 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10184: 00728f09 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10184: 00728ee9 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10185: 005305e5 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10186: 005ed745 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10186: 005ed725 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10187: 009f0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10188: 00b0d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10189: 00adf828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10190: 00b0f158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10191: 00530555 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10192: 005b3161 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10193: 006a5e29 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10192: 005b3141 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10193: 006a5e09 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10194: 002804b1 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10195: 006e1f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10195: 006e1f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10196: 00ad1a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10197: 004db575 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10198: 0072fd19 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10198: 0072fcf9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10199: 002a340d 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10200: 0051db51 584 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10201: 00add654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10202: 006dd6f9 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10202: 006dd6d9 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10203: 00b0e0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10204: 005d5d7d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10204: 005d5d5d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10205: 00ae70d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10206: 00adcf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10207: 00ae2dd0 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10208: 00b0f434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10209: 00ad6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10210: 002a25ad 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10211: 0038cdc9 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10212: 009c0a50 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10213: 005d65f9 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10213: 005d65d9 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10214: 00b0d9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ - 10215: 005d1e91 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10215: 005d1e71 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10216: 0053059d 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10217: 00b0daa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10218: 00b0d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10219: 00a3246c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ - 10220: 005caac1 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10221: 006f54e1 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10220: 005caaa1 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10221: 006f54c1 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10222: 00b0e5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10223: 0038696d 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10224: 00a24dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10225: 0051a8ad 484 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10226: 00a32574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10227: 00b0e1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10228: 00a26628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10229: 00632939 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10230: 007081a5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10229: 00632919 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10230: 00708185 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10231: 00ad2d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10232: 00b0f1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10233: 00addeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10234: 006c5625 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10234: 006c5605 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10235: 00ad52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10236: 00a32c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ 10237: 00b0ea36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10238: 004b2b7d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10239: 006add99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10240: 005b7bcd 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10239: 006add79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10240: 005b7bad 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ 10241: 00a4452c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10242: 00a32d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10243: 00607429 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10243: 00607409 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10244: 00b0eb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10245: 006a72d1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10245: 006a72b1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10246: 00b0e614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10247: 0044c709 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10248: 00b0ddc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10249: 00ada574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10250: 00a445b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10251: 00366c6d 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10252: 00a324f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10253: 006f0675 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10253: 006f0655 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10254: 00b0eadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10255: 00ae7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10256: 00b0ea8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10257: 003e1879 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10258: 0069d92d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10258: 0069d90d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10259: 004cfffd 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10260: 004c9379 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10261: 00b0da4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10262: 00a444a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10263: 003644b1 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10264: 00a32cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10265: 006d7601 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10265: 006d75e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10266: 00ae1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10267: 00b0ceb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10268: 003966cd 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10269: 00690125 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10269: 00690105 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10270: 0037ffe1 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10271: 006e6905 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10271: 006e68e5 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10272: 009f7360 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10273: 00b0d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10274: 00b0d170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10275: 006331bd 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10276: 0071e561 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10275: 0063319d 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10276: 0071e541 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10277: 00b0db42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10278: 004d9a39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10279: 004cc131 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10280: 004b55fd 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10281: 0071b521 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10282: 006cd7a1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10281: 0071b501 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10282: 006cd781 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10283: 00b0e72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10284: 00633549 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10284: 00633529 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10285: 004e1cc9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10286: 008e6644 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10286: 008e6624 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10287: 00b0e716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10288: 002e1915 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10289: 00717ca5 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10289: 00717c85 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10290: 00ae67c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10291: 00b0dab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10292: 003d46d5 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10293: 00b0e2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10294: 00ade678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10295: 00ad8a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10296: 003647d1 30 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10303,420 +10303,420 @@ │ │ │ │ 10299: 002d04e1 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10300: 00b0e590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10301: 00b0e8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10302: 009f74ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10303: 00ad5dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10304: 004782e1 396 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10305: 0029f649 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10306: 006c4595 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10307: 006d0415 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10308: 005f2c25 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10309: 006a6441 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10306: 006c4575 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10307: 006d03f5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10308: 005f2c05 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10309: 006a6421 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10310: 00add7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10311: 005d093d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10311: 005d091d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10312: 00387f9d 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10313: 00ae8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10314: 006d1b69 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10314: 006d1b49 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10315: 00ad84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10316: 00b0fa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10317: 006142cd 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10317: 006142ad 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10318: 00360cf1 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10319: 00b0eff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10320: 007072ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10320: 0070728d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10321: 00b0dc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10322: 00380fed 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10323: 00b0dbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10324: 00ad21c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10325: 00b0ecac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10326: 0047e285 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10327: 0069bbad 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10327: 0069bb8d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10328: 004db315 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10329: 0043ccf5 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10330: 00b0e31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10331: 00ad7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10332: 00ad15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10333: 009f7ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10334: 00b0d3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10335: 00429299 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10336: 00ad9f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10337: 00adbc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10338: 00ad2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10339: 006d14d1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10339: 006d14b1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10340: 003c8849 292 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10341: 00ad8c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10342: 00b0cf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10343: 00ae0c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10344: 00ae302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10345: 00ade354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10346: 00ae25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10347: 0070a6c9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10347: 0070a6a9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10348: 00add314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10349: 00ad17b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10350: 00b0cca0 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10351: 0060c289 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10351: 0060c269 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10352: 00ae7194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10353: 00ad755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10354: 00adadf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10355: 009f0e94 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10356: 009f0eb4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10357: 009f0f24 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10358: 00b0d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10359: 00a42198 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10360: 00b0d2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10361: 00485a25 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10362: 00658a89 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10363: 006a3615 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10364: 006c93f9 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10362: 00658a69 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10363: 006a35f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10364: 006c93d9 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10365: 00b0ee20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10366: 007073c5 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10367: 0060db99 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10366: 007073a5 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10367: 0060db79 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10368: 00b0d470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10369: 00adeab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10370: 00b0f49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10371: 0044c885 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10372: 00b0e33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10373: 006e7661 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10373: 006e7641 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10374: 00b0d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10375: 00b0d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10376: 00b0e102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10377: 00ad79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10378: 0070d839 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10379: 006ddc89 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10378: 0070d819 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10379: 006ddc69 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10380: 00b0e126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10381: 00ae5778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10382: 00265ce9 88 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10383: 006c19e5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10383: 006c19c5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10384: 004da0f9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10385: 00669b69 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10385: 00669b49 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10386: 004adf45 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10387: 002a01cd 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10388: 003875c5 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10389: 00b0e1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10390: 0062a435 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10390: 0062a415 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10391: 0029dc85 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10392: 002d8c55 104 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10393: 00ad0fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10394: 004dab15 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10395: 00742ce1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10395: 00742cc1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10396: 00b0e8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10397: 00b0ce3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10398: 002e5fcd 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10399: 0029eb5d 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10400: 0062e525 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10400: 0062e505 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10401: 00b0e6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10402: 009bfdb0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10403: 0052caad 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10404: 00b0e10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10405: 0052cb85 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10406: 0050a629 134 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10407: 00b0d09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10408: 00adac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10409: 00611289 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10409: 00611269 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10410: 00508785 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10411: 00b0de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10412: 00b0d13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10413: 00adb770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10414: 00ad264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ 10415: 0052caf5 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10416: 006a53d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10416: 006a53b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10417: 00ad6eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10418: 00ae48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10419: 00508f2d 40 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10420: 0073d655 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10420: 0073d635 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10421: 00add4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10422: 00b0ef38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10423: 00b0dbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10424: 00aeba58 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10425: 00b0ceec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10426: 00aeba34 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10427: 009f72dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10428: 006f4685 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10428: 006f4665 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10429: 00b0d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10430: 009fdc0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10431: 004b587d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10432: 00b0f3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10433: 00708281 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10433: 00708261 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10434: 005082fd 32 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10435: 00b0d28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10436: 00ad12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10437: 0052cb3d 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10438: 009c7758 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10439: 006ce8d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10439: 006ce8b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10440: 0038e4f5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10441: 00ae4518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10442: 004864ed 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10443: 00b0dd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10444: 004c4389 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10445: 00725581 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10445: 00725561 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10446: 004c35b9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10447: 006513b1 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10447: 00651391 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10448: 004afd71 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10449: 00747005 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10449: 00746fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10450: 00342009 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10451: 004daa3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10452: 00b0e004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10453: 006b6815 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10453: 006b67f5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10454: 002ac235 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10455: 0070fb55 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10455: 0070fb35 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10456: 00ad42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10457: 002be711 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10458: 0042dab5 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10459: 004c96d1 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10460: 00b0e378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10461: 00713f41 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10461: 00713f21 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10462: 004a7f25 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10463: 00b0ef28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10464: 0042dafd 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10465: 00ae8640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10466: 00594a11 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10467: 006ceff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10468: 008c6818 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10466: 005949ed 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10467: 006cefd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10468: 008c67f8 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10469: 00ae82b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10470: 00605771 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10470: 00605751 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10471: 00b0eee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10472: 00605c35 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10472: 00605c15 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10473: 003f2a89 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10474: 00a46ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10475: 009fe344 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10476: 00ae5dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10477: 00b0e9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10478: 005be631 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10478: 005be611 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10479: 00b0e948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10480: 00b0ce55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10481: 00b0cfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10482: 00b0e560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10483: 00b0e4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10484: 006a3255 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10484: 006a3235 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10485: 00b0f9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10486: 004cdef5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10487: 00ade708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10488: 006cd729 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10489: 006b7319 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10490: 008d86b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10488: 006cd709 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10489: 006b72f9 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10490: 008d8694 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10491: 00b0ed10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10492: 00ad28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10493: 006a3fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10493: 006a3f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10494: 00b0d0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10495: 006f7cd9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10495: 006f7cb9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10496: 004ae7c9 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10497: 009a9f28 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10498: 004dad99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10499: 00adaaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10500: 006cf301 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10500: 006cf2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10501: 002f8a41 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10502: 00618b31 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10502: 00618b11 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10503: 0034bbc5 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10504: 00a46d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10505: 005bc059 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10506: 0071f019 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10505: 005bc039 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10506: 0071eff9 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10507: 00ae4418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10508: 00514235 88 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10509: 00ada0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10510: 004c3d89 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10511: 00adba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10512: 00ad713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10513: 006f1cdd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10514: 006ec921 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10515: 00704af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10516: 0071bf51 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10513: 006f1cbd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10514: 006ec901 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10515: 00704ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10516: 0071bf31 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10517: 00ade6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10518: 00ad6dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10519: 006c38ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10520: 006d0fc1 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10521: 00632b39 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10519: 006c38cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10520: 006d0fa1 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10521: 00632b19 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10522: 00b0dc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10523: 0070edc9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10524: 006a99ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10523: 0070eda9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10524: 006a99cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10525: 00addc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10526: 009f6808 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10527: 00ad2aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10528: 00b0eefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10529: 00b0f32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10530: 004c1c11 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10531: 00ad1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10532: 003c5bdd 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10533: 00ad9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10534: 004b2b21 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10535: 009bfce8 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10536: 00ae65a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10537: 006bc88d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10538: 006b7c89 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10537: 006bc86d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10538: 006b7c69 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10539: 00ae2eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10540: 0051bb81 494 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10541: 00b0e12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10542: 00b0f468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10543: 003c9c21 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10544: 00b0f364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 10545: 00742de9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10545: 00742dc9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10546: 004c9495 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10547: 00ada9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10548: 00ad1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10549: 007193f5 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10550: 0068c3b5 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10549: 007193d5 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10550: 0068c395 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10551: 002d20c1 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10552: 00b0d130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10553: 00614055 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10553: 00614035 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10554: 00b0e010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10555: 00715595 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10555: 00715575 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10556: 004a8c85 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10557: 0086f700 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10557: 0086f6e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10558: 00ae08f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10559: 00ad9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10560: 002a06d1 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10561: 00b0ece8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10562: 006ab039 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10562: 006ab019 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10563: 00ae1070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10564: 00407885 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10565: 00386085 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10566: 00460b39 376 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10567: 00ad7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10568: 00ae2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10569: 004f8a29 292 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10570: 00b0e610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10571: 0062c03d 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10571: 0062c01d 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10572: 00415099 192 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10573: 0039482d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10574: 00364be5 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10575: 002a1f61 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10576: 00ae3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10577: 00b0eea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 10578: 005eab9d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10578: 005eab7d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10579: 00b0e9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10580: 006d1871 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10580: 006d1851 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10581: 0039685d 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10582: 00ad82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10583: 006fed35 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10583: 006fed15 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10584: 004b4f61 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10585: 006b8575 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10585: 006b8555 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10586: 00ada324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10587: 004dafe9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10588: 006357e9 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10588: 006357c9 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10589: 004bb3b5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10590: 003851bd 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10591: 004d7d0d 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10592: 00b0d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10593: 004c9709 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10594: 005ba629 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10595: 00715fcd 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10596: 00668a91 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10594: 005ba609 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10595: 00715fad 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10596: 00668a71 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10597: 00ad5dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10598: 006a4989 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10598: 006a4969 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10599: 0028ddbd 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10600: 009c005c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10601: 00b0d370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10602: 002905b1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10603: 00ae4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10604: 00b0ecb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10605: 006a6e75 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10605: 006a6e55 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10606: 00b0dffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10607: 006188e1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10607: 006188c1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10608: 00b0ebe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10609: 00b0e8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10610: 00b0e67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10611: 006cddf9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10612: 006a1471 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10611: 006cddd9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10612: 006a1451 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10613: 00b0d202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10614: 00b0dfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10615: 00b0dc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10616: 00add394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10617: 00b0d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10618: 00b0ee24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10619: 00adc320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10620: 00ad8c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10621: 00705b9d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10622: 0062ed19 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10621: 00705b7d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10622: 0062ecf9 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10623: 00343921 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10624: 00ae37e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10625: 00b0e196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10626: 00ad1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10627: 004b1ae1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10628: 004db495 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10629: 006091a1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10629: 00609181 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10630: 00b0dae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10631: 0072d8ad 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10631: 0072d88d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10632: 0052eabd 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10633: 00b0ce41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10634: 002a3951 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10635: 0052eb95 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10636: 00b0d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10637: 006e6cf9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10637: 006e6cd9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10638: 00ad6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10639: 00b0edfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10640: 00b0cde8 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10641: 00b0da58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10642: 004d88ad 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10643: 00adb800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10644: 0052eb05 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10645: 006c5c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10645: 006c5c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10646: 009c0c5c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10647: 00441f09 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10648: 00b0df8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10649: 0065f10d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10649: 0065f0ed 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10650: 00b0e084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10651: 00adeaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10652: 00ae2ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10653: 00b0e722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10654: 009c0d08 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10655: 0070b8f9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10655: 0070b8d9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10656: 00b0f156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10657: 002e1d69 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10658: 00ad4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10659: 00adbdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10660: 006ae239 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10661: 006c4bc1 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10660: 006ae219 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10661: 006c4ba1 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10662: 00add444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10663: 00b0d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10664: 00ad0ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10665: 00b0e79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10666: 00b0eab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10667: 00adb8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10668: 00b0e82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10669: 00ae7374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10670: 006a1bcd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10670: 006a1bad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10671: 00412529 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10672: 00299acd 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10673: 00b0ee6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10674: 0047aa05 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10675: 004d9cc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10676: 00ae6a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10677: 0052eb4d 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10678: 0062ec49 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10678: 0062ec29 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10679: 00ae11e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10680: 00ad99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10681: 00b0d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10682: 00442c6d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10683: 00470151 88 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10684: 00addaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10685: 00b0e310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10686: 004c9591 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10687: 00ad1a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10688: 006a259d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10689: 006b1345 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10688: 006a257d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10689: 006b1325 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10690: 00b0d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10691: 007168a1 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10692: 006a55f5 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10691: 00716881 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10692: 006a55d5 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10693: 002c4e3d 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10694: 0071e925 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10694: 0071e905 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10695: 004a8d31 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10696: 00a256b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10697: 00adaae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10698: 00465541 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10699: 004a8fe1 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10700: 00b0cfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10701: 006fdd31 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10701: 006fdd11 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10702: 00ad6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10703: 004c5a31 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10704: 002a40fd 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10705: 00b0eaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10706: 00704911 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10706: 007048f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10707: 00429225 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10708: 008e6744 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10709: 006c33b5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10708: 008e6724 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10709: 006c3395 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10710: 0046e1d5 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10711: 0062a2e1 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10711: 0062a2c1 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10712: 009c0b40 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10713: 00ae84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10714: 00b0ec10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10715: 00b0f6b0 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10716: 00ae1210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10717: 002ef055 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10718: 00adc66c 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ @@ -10724,539 +10724,539 @@ │ │ │ │ 10720: 00b0f426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10721: 0044a7f5 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10722: 00ad21f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10723: 00544555 280 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10724: 0048489d 22 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10725: 004a8915 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10726: 009ff1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ - 10727: 0059585d 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10727: 00595839 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10728: 002a2125 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10729: 0047a145 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10730: 00b0d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10731: 0042aa1d 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10732: 00b0d3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10733: 006f5e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10734: 00629fe1 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10733: 006f5df9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10734: 00629fc1 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10735: 00ad2ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10736: 00ae2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10737: 008c6d7c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10737: 008c6d5c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10738: 00ad8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10739: 00ae0d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10740: 00293009 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10741: 00b0f708 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10742: 007155a1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10742: 00715581 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10743: 00364269 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 10744: 006cf1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10744: 006cf1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10745: 00b0ee04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10746: 006b3e25 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 10747: 005d0f49 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 10746: 006b3e05 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10747: 005d0f29 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10748: 00a01044 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10749: 0028dee1 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10750: 00ae1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10751: 00b0d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10752: 00ad2e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10753: 006d94e1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10753: 006d94c1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10754: 00ae5568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10755: 0070e489 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10755: 0070e469 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10756: 0054466d 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10757: 006dcfa1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10757: 006dcf81 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10758: 00b0e202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10759: 00690b35 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10760: 005eae21 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10761: 008e5244 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10759: 00690b15 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10760: 005eae01 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10761: 008e5224 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10762: 0048b73d 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10763: 00b0d3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10764: 00aeba68 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10765: 0041f071 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10766: 00b0d156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10767: 002d5cb5 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10768: 00ad85a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10769: 006b2059 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10769: 006b2039 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10770: 00ae0990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10771: 00adc270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10772: 00415805 212 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10773: 002d02e5 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10774: 00664795 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10774: 00664775 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10775: 004977c5 52 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10776: 0031fe45 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10777: 009f0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10778: 007343e9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10778: 007343c9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10779: 00ae0110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10780: 00a44088 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10781: 00b0d92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10782: 00b0d232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10783: 006b7dd5 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10783: 006b7db5 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10784: 00ae8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10785: 00a4410c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10786: 00b0d0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10787: 004cb071 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10788: 00ae3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10789: 006a047d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10789: 006a045d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10790: 00b0d02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10791: 009c139c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10792: 006eb405 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10792: 006eb3e5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10793: 004e5a61 150 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10794: 00b0d0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10795: 004966e5 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10796: 00b0d10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10797: 00ae1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10798: 00a44004 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10799: 009bd9b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10800: 00b0d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10801: 00b0ea54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10802: 004c9d9d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10803: 004cb901 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10804: 00ae3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10805: 00470cad 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10806: 006980fd 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10806: 006980dd 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10807: 0054cb6d 48 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10808: 006c5fd5 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10808: 006c5fb5 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10809: 00b0f34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10810: 003efb31 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10811: 006e5a19 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10811: 006e59f9 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10812: 009f4904 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10813: 00adc768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10814: 004527e9 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10815: 004c963d 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10816: 0053a8cd 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10817: 00ae4938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10818: 0040d0c9 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10819: 005b77e5 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10819: 005b77c5 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10820: 00b0d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10821: 006dd4b5 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10821: 006dd495 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10822: 00ae2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10823: 002f226d 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10824: 005d8449 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10825: 007097c5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10824: 005d8429 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10825: 007097a5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10826: 0054a369 322 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10827: 00b0e44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10828: 00b0e60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10829: 00a28308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10830: 009f8ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10831: 00ae1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10832: 00a2817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10833: 0054a515 52 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10834: 00ad0ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10835: 006ab585 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10835: 006ab565 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10836: 00adef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10837: 003ebae1 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10838: 00adc3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10839: 00ad1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10840: 00b0f18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10841: 005908fd 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10841: 005908d9 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10842: 003f574d 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10843: 00a28284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10844: 0054a4ad 52 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ 10845: 00ad072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10846: 0068911d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10847: 0071c721 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10846: 006890fd 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10847: 0071c701 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10848: 0053aa11 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10849: 004e1d79 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10850: 006bf895 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10851: 006d2861 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10852: 006e4e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10853: 00618a95 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10850: 006bf875 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10851: 006d2841 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10852: 006e4e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10853: 00618a75 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10854: 00ad24d8 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10855: 004164d5 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10856: 009f8464 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10857: 00adf548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10858: 0045bc55 1544 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10859: 00ad23e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10860: 00b0e3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10861: 00a28200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10862: 0054a4e1 52 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10863: 00ae4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10864: 00b0f02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10865: 00ad9138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10866: 00643bb9 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10866: 00643b99 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10867: 00ad46d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10868: 00325b0d 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10869: 00ad2c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10870: 00464cdd 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10871: 00b0f0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10872: 006f27b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10872: 006f2799 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10873: 00b0e750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 10874: 006910ed 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10875: 005dc9b9 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10876: 00603ddd 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10874: 006910cd 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10875: 005dc999 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10876: 00603dbd 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10877: 00adf6a8 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10878: 00b0ee34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10879: 0042cb39 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10880: 008d86c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10880: 008d86a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10881: 009fdc90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10882: 004dd111 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10883: 00added4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10884: 00ae2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10885: 00ad72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10886: 002f734d 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10887: 00498765 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10888: 006e7f3d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10889: 00706375 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10888: 006e7f1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10889: 00706355 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10890: 002a4945 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10891: 006c5cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10892: 006a5361 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10893: 0060eb55 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10891: 006c5ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10892: 006a5341 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10893: 0060eb35 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10894: 00ae86f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10895: 00382ae9 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10896: 00732555 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10896: 00732535 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10897: 00b0e7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10898: 006a6365 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10898: 006a6345 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10899: 009be2f4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10900: 00ad0f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10901: 00714921 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10901: 00714901 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10902: 00ae4b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10903: 007180f9 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10903: 007180d9 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10904: 00ae00b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10905: 00add804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10906: 00b0e7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10907: 006b6405 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10907: 006b63e5 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10908: 00add1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10909: 00b0e820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10910: 00a4e720 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10911: 00ada6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10912: 004c3b41 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10913: 005bca51 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10913: 005bca31 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10914: 00486825 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10915: 004362ad 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10916: 0060e235 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10916: 0060e215 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10917: 005327fd 304 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ 10918: 009fe3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10919: 002bf389 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10920: 00b0db58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10921: 002cf11d 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10922: 00447231 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10923: 006c3e9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10924: 006a3b01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10923: 006c3e7d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10924: 006a3ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10925: 00ada484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10926: 004c3b11 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10927: 005325c5 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10928: 0070a3d9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10928: 0070a3b9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10929: 005450d5 248 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10930: 00ad8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10931: 00688e41 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10931: 00688e21 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10932: 0047ceed 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10933: 00b0e220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10934: 00466981 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10935: 005453e5 292 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10936: 00ae309c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10937: 00ae7154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10938: 0069bcdd 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10938: 0069bcbd 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10939: 00406351 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10940: 00b0ebf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10941: 00ae44d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10942: 005451cd 270 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10943: 005a0361 412 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10943: 005a0341 412 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10944: 00b0d23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10945: 002c4f4d 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10946: 007438bd 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10947: 005ae541 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10946: 0074389d 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10947: 005ae521 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10948: 005326e1 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10949: 0071beed 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10950: 005bdf91 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10949: 0071becd 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10950: 005bdf71 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10951: 0029c769 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10952: 00b0ce65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10953: 006b4ec9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10953: 006b4ea9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10954: 0032cb39 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10955: 004a94d9 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10956: 00ae2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10957: 002cff55 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10958: 009bf910 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10959: 0040cfcd 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10960: 00707e6d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10960: 00707e4d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10961: 00a490b0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10962: 005452dd 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10963: 005bf5e1 1504 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10963: 005bf5c1 1504 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10964: 00b0da48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10965: 004dfa61 50 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10966: 00a2a828 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10967: 00b0f2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10968: 006c75c9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10968: 006c75a9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10969: 00a2a69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10970: 00adc65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10971: 00a23844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10972: 00b0e616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10973: 00624435 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10973: 00624415 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10974: 00b0dde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10975: 00adc7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10976: 006cf649 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10976: 006cf629 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10977: 00b0ed12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10978: 006dfce9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10979: 005dcdd5 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10978: 006dfcc9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10979: 005dcdb5 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10980: 00a2a7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 10981: 00b0f11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10982: 0043575d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10983: 00ad81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10984: 00b0e562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 10985: 00b0ee7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10986: 00361171 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10987: 009f6fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10988: 002961b9 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10989: 00405fd5 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10990: 00adabf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10991: 00b0d180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10992: 0063860d 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10993: 005bd1b1 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10994: 0071b269 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10992: 006385ed 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10993: 005bd191 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10994: 0071b249 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10995: 002f4561 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10996: 00b0d350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10997: 0044c9b9 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 10998: 00595599 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 10998: 00595575 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 10999: 00ae4b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11000: 00b0f048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11001: 00ae5a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11002: 00ad9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11003: 00724a61 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11003: 00724a41 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11004: 00a238c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 11005: 00a2a720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 11006: 00ae5c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11007: 006d087d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11007: 006d085d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11008: 00b0dc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11009: 00ad3a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 11010: 006066d1 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11011: 0071e48d 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11010: 006066b1 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11011: 0071e46d 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11012: 004c92bd 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11013: 0042eae5 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11014: 00ad07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11015: 0046ca61 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11016: 005eff21 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11016: 005eff01 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11017: 00a45b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 11018: 00a4539c 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 11019: 00343b35 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11020: 00b0d0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11021: 00b0d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11022: 00ae3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 11023: 005bdbbd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11023: 005bdb9d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11024: 00b0d2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11025: 002fc989 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11026: 00a45630 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 11027: 00ad325c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11028: 00382909 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11029: 00b0e252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11030: 005ef445 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11030: 005ef425 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11031: 00ad6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11032: 00715769 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 11033: 006c3659 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11032: 00715749 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11033: 006c3639 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11034: 004dced1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11035: 0074707d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11035: 0074705d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11036: 00b0ddf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11037: 00466741 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11038: 0040cfed 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11039: 00ae7dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11040: 00b0dda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11041: 00466915 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11042: 00ae1290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11043: 00b0df3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11044: 00a45108 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 11045: 00b0e7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11046: 00b0ce5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11047: 00415b85 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 11048: 006f8665 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11048: 006f8645 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11049: 002f3581 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11050: 006bad99 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11050: 006bad79 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11051: 004dbf55 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11052: 00b0d314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11053: 005c1335 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11053: 005c1315 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11054: 0039f1f9 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11055: 00b0e074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11056: 00ad0f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11057: 00428acd 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11058: 00b0dfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11059: 006cfc61 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11060: 005bcedd 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11059: 006cfc41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11060: 005bcebd 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11061: 00ae40c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11062: 00ae2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11063: 002cca75 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11064: 005f29fd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11065: 00707f31 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11064: 005f29dd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11065: 00707f11 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11066: 00adafd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11067: 004da1a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11068: 00b0e81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11069: 00b0ef58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11070: 00ae39d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11071: 00b0ea8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11072: 00b0d190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11073: 00744e7d 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11073: 00744e5d 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11074: 00b0d13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11075: 006bca5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11075: 006bca3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11076: 00b0f1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11077: 00ae4b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11078: 0072e29d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11078: 0072e27d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11079: 002cd2ad 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11080: 0072e0e1 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11081: 006a6a39 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11082: 006cf865 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11080: 0072e0c1 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11081: 006a6a19 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11082: 006cf845 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11083: 009f6f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11084: 00ad19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11085: 002f2449 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11086: 004ff299 116 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 11087: 00b0de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11088: 00b0d9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 11089: 00742c95 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11089: 00742c75 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11090: 00b0d412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11091: 004b08dd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11092: 006b7eb1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11092: 006b7e91 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11093: 00b0ed0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11094: 00ae0ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11095: 00ade768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11096: 008d868c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11097: 00730d31 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11096: 008d866c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11097: 00730d11 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11098: 00b0cf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11099: 00a2121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 11100: 002ab0dd 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11101: 00b0e1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 11102: 00b0d9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11103: 00ad5840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11104: 0060c421 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11104: 0060c401 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11105: 00ae43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11106: 00ad08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 11107: 006d1555 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11107: 006d1535 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11108: 0033f5d5 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11109: 00ad8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11110: 006c80c9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11110: 006c80a9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11111: 00435fa1 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11112: 00b0ecf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11113: 0073007d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11113: 0073005d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11114: 00b0e3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11115: 006eb52d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11115: 006eb50d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11116: 00b0e26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 11117: 005efba1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11117: 005efb81 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11118: 00b0d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11119: 005ea0f1 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11120: 006fe44d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11119: 005ea0d1 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11120: 006fe42d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11121: 00b0da40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11122: 00381315 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11123: 00ad782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11124: 009bda6c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11125: 0043676d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11126: 00b0ea8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11127: 009bd638 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11128: 0038661d 740 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11129: 00ae5428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11130: 00707491 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11130: 00707471 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11131: 00b0d8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11132: 005e5ec5 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11132: 005e5ea5 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11133: 00b0eb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11134: 00adb174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11135: 00adc340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11136: 00ae7f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11137: 002d6551 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11138: 00610d55 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11138: 00610d35 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11139: 002ed53d 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 11140: 005d18e9 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 11140: 005d18c9 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11141: 00266f65 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11142: 006c5499 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11142: 006c5479 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11143: 00b0cd4c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11144: 00ad9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 11145: 006b7731 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11145: 006b7711 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11146: 0044a219 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11147: 00ae25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11148: 00ae8370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11149: 00353ab1 272 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 11150: 006f7b99 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11151: 0069d601 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11150: 006f7b79 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11151: 0069d5e1 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11152: 00b0e542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11153: 00b0ec70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11154: 005b0fe5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11155: 0074a5bd 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11154: 005b0fc5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11155: 0074a59d 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11156: 00ad15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11157: 00b0d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11158: 004291b5 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 11159: 006c7cbd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11159: 006c7c9d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11160: 00522cfd 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 11161: 00537209 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 11162: 00b0cdd8 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11163: 00739b09 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 11164: 00594791 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 11163: 00739ae9 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11164: 0059476d 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 11165: 00b0d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11166: 00b0d0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11167: 00522dd5 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 11168: 002fde31 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11169: 00594641 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 11170: 0062b6c1 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11169: 0059461d 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 11170: 0062b6a1 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11171: 003b6fbd 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11172: 00ae43f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11173: 00536fbd 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 11174: 004e0aed 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11175: 00b0dd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11176: 00b0f33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11177: 00522d45 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 11178: 00ad25fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11179: 006dc691 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11179: 006dc671 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11180: 00add194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11181: 00ad85b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11182: 00b0d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11183: 00b0d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 11184: 00738ec9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11184: 00738ea9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11185: 004728b1 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11186: 002cdb25 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11187: 00485735 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11188: 00ae2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11189: 0037e235 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11190: 00b0e6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11191: 0090def4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11192: 00ada624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11193: 009f63b4 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11194: 00ad86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11195: 006f3fe9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11195: 006f3fc9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11196: 002a4725 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11197: 002bf991 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11198: 005ec3e9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11198: 005ec3c9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11199: 005370e1 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11200: 00522d8d 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11201: 005dd5e1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11201: 005dd5c1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11202: 00ad5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11203: 00707ced 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11203: 00707ccd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11204: 004df7a5 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11205: 0048325d 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11206: 006b73dd 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11206: 006b73bd 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11207: 004fd02d 468 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11208: 002c5bad 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11209: 00ae2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11210: 00b0de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11211: 00b0e30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11212: 00ae6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11213: 009ff238 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11214: 00664821 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11215: 005bd15d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11214: 00664801 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11215: 005bd13d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11216: 00ae89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11217: 004aec1d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11218: 0060d4f9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11218: 0060d4d9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11219: 00445505 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11220: 0062a5a9 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11221: 005d3279 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11220: 0062a589 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11221: 005d3259 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11222: 00ae3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11223: 00265d61 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11224: 00722e65 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11225: 007335f5 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11224: 00722e45 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11225: 007335d5 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11226: 009f6ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11227: 00ada8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11228: 00b0fa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11229: 00b0d3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11230: 00ae0ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11231: 00b0e68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11232: 002bf309 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11233: 0032ceb1 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11234: 005c1a01 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11234: 005c19e1 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11235: 00ad4f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11236: 00656741 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11236: 00656721 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11237: 00ad6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11238: 00b0ef22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11239: 00b0dba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11240: 00ae1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11241: 005ffcc1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11241: 005ffca1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11242: 004b0cad 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11243: 00b0d0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11244: 006a0e25 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11244: 006a0e05 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11245: 00addde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11246: 002f43cd 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11247: 00ae0d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11248: 003eeafd 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11249: 005d8041 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11249: 005d8021 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11250: 00b0d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11251: 00699975 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11251: 00699955 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11252: 004bb6e5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11253: 00adb314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11254: 00b0ee60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11255: 00b0e052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11256: 00ad5630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11257: 0042b871 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11258: 009a9bec 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ @@ -11270,77 +11270,77 @@ │ │ │ │ 11266: 00a269c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11267: 00544789 274 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11268: 00b0e226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11269: 00297971 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11270: 009f9358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11271: 009bd5e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11272: 00b0d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11273: 00661af1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11273: 00661ad1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11274: 00aea834 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11275: 009bd5c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11276: 00b0f1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11277: 00add014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11278: 00ad7f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11279: 00b0ec4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11280: 00635e5d 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11280: 00635e3d 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11281: 00b0dd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11282: 00b0e61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11283: 00ae47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11284: 00381c59 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11285: 00ade728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11286: 00704fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11286: 00704f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11287: 00ad1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11288: 00b0cfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11289: 00b0ecce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11290: 00662015 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11290: 00661ff5 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11291: 00ad2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11292: 00424765 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11293: 00b0f412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11294: 00471439 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11295: 005b0fe9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11295: 005b0fc9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11296: 00495279 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11297: 00b0e2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11298: 00b0f238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11299: 00adf5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11300: 00b0dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11301: 00ae05b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11302: 00b0e686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11303: 006c9771 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11304: 006b4d69 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11303: 006c9751 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11304: 006b4d49 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11305: 00b0f218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11306: 006a4029 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11306: 006a4009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11307: 00b0ea6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11308: 00ad9158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11309: 002c6c01 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11310: 00713fb1 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11310: 00713f91 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11311: 00ae89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11312: 00adb1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11313: 00b0ce74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11314: 00b0ec74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11315: 005b6d71 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11316: 0074716d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11315: 005b6d51 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11316: 0074714d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11317: 00adeb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11318: 006cfde1 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11318: 006cfdc1 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11319: 00b0e926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11320: 00ae44c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11321: 004050dd 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11322: 00b0d9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11323: 00ae08c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11324: 006ea201 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11325: 006ace91 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11324: 006ea1e1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11325: 006ace71 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11326: 002b133d 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11327: 00ad1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11328: 00381d39 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11329: 00709365 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11329: 00709345 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11330: 002a2a89 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11331: 002d6f7d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11332: 00ad26f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11333: 00b0d31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11334: 0034391d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11335: 00617b75 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11335: 00617b55 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11336: 00ad3b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11337: 00b0e4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11338: 00a2e1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11339: 0051e261 508 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11340: 00ad1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11341: 00adaf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11342: 00ae37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ @@ -11357,82 +11357,82 @@ │ │ │ │ 11353: 0052cdc5 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11354: 00a330cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11355: 00a3ee08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ 11356: 004b1f99 500 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11357: 00ad345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11358: 00b0e182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11359: 0052cd35 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11360: 005db1c1 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11360: 005db1a1 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11361: 00b0ea00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11362: 005d1681 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11362: 005d1661 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11363: 00a331d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11364: 0032e0b5 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11365: 004f898d 154 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11366: 00a3ef10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11367: 00619339 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11367: 00619319 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11368: 004da88d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11369: 00ad7afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11370: 004dc461 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11371: 004e4939 136 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11372: 00ad09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11373: 00adc514 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11374: 0048481d 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11375: 006c1025 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11376: 006a4d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11375: 006c1005 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11376: 006a4d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11377: 00b0eca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11378: 006d109d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11378: 006d107d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11379: 00b0e34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11380: 004e80c9 180 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11381: 006f16e9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11381: 006f16c9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11382: 00498181 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11383: 003ca7a5 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11384: 00ae1130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11385: 00706fcd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11385: 00706fad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11386: 00b0dd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11387: 0052cd7d 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11388: 00add2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11389: 004481a9 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11390: 00b0f268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11391: 006bf3b9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11391: 006bf399 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11392: 00b0d376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11393: 00a33150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11394: 00a3ee8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11395: 0052e87d 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11396: 00b0f094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11397: 009c00f8 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11398: 00b0eff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11399: 00adab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11400: 0052e955 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11401: 003636e1 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11402: 0071ab45 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11402: 0071ab25 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11403: 004c9839 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11404: 00ad3ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11405: 0052e8c5 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11406: 006f3439 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11406: 006f3419 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11407: 00265db1 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11408: 007368a5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11408: 00736885 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11409: 00b0cf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11410: 00b0d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11411: 00adb364 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11412: 00ad0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11413: 0062a131 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11414: 00715ffd 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11413: 0062a111 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11414: 00715fdd 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11415: 00b0f41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11416: 00a2c9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11417: 006c572d 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11417: 006c570d 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11418: 00adb274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11419: 006c704d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11419: 006c702d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11420: 0029f729 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11421: 006f2e8d 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11421: 006f2e6d 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11422: 00ad9d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11423: 00b0dda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11424: 00b0e50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11425: 005da3e1 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11425: 005da3c1 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11426: 00a2c820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11427: 00623725 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11427: 00623705 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11428: 003816f5 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11429: 00ad8e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11430: 00ae4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11431: 00a45948 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11432: 00aeb270 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11433: 0052e90d 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11434: 00aeb284 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11441,34 +11441,34 @@ │ │ │ │ 11437: 0090e15c 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11438: 00ad8be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11439: 00a45a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11440: 00ada9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11441: 00b0f2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11442: 00ad6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11443: 00a48ef8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11444: 006fb1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11444: 006fb1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11445: 00adbc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11446: 00ae1370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11447: 00498d5d 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11448: 0050a315 128 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11449: 0046ab49 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11450: 00b0e300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11451: 00699909 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11451: 006998e9 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11452: 00b0e66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11453: 00a45840 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11454: 0050a395 72 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11455: 0038eeb1 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11456: 00742f61 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11456: 00742f41 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11457: 00b0d1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11458: 00ad33cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11459: 00a2c8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11460: 00ad741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11461: 00b0ed18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11462: 00ad4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11463: 006b126d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11463: 006b124d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11464: 00ad737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11465: 002cce85 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11466: 00adaa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11467: 00b0cea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11468: 00467255 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11469: 004cae61 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11470: 00ae7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11477,198 +11477,198 @@ │ │ │ │ 11473: 00aeb234 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11474: 00b0eee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11475: 0044dc01 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11476: 00296641 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11477: 00496ae5 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11478: 0090decc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ 11479: 00547abd 242 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11480: 0073b22d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11480: 0073b20d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11481: 00b0e99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11482: 00ad2da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11483: 00715415 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11483: 007153f5 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11484: 0043f385 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11485: 00416379 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11486: 00b0d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11487: 00b0e828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11488: 005ae649 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11488: 005ae629 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11489: 00b0e794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11490: 002d0ec9 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11491: 0029d359 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11492: 00633959 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11492: 00633939 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11493: 00ae73e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11494: 00b0d94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11495: 0048490d 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11496: 006c72b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11496: 006c7291 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11497: 00b0ce21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11498: 00547bb1 248 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11499: 00ad3748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11500: 0071ea09 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11500: 0071e9e9 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11501: 00ad5740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11502: 00b0d19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11503: 006aad69 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11503: 006aad49 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11504: 00b0f206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11505: 0040b45d 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11506: 004c98b1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11507: 00b0f9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11508: 00ae2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11509: 00ad4a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11510: 007326bd 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11510: 0073269d 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11511: 00450385 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11512: 004da635 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11513: 0043e075 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11514: 00b0e1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11515: 004671a1 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11516: 0031fd29 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11517: 005d6091 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11517: 005d6071 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11518: 003cbc15 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11519: 005fd62d 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11519: 005fd60d 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11520: 00ad5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11521: 00b0e088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11522: 00ad722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11523: 00ae5868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11524: 009bfa0c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11525: 00ae6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11526: 003c8d81 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11527: 005f32a1 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11527: 005f3281 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11528: 00b0d000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11529: 006a8fd5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11529: 006a8fb5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11530: 00ad5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11531: 00adbc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11532: 005d61dd 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11532: 005d61bd 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11533: 00b0d45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11534: 00ae3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11535: 004dc181 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11536: 00b0cfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11537: 0065d71d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11538: 0073dd65 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11537: 0065d6fd 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11538: 0073dd45 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11539: 00b0f382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11540: 006b1f85 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11540: 006b1f65 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11541: 00ad0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11542: 002f9771 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11543: 002cc811 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11544: 0054a76d 400 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11545: 0054ab65 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11546: 00ad32ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11547: 006354e5 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11547: 006354c5 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11548: 00b0d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11549: 005effc9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11549: 005effa9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11550: 00b0d158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11551: 00b0f336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11552: 0054a8fd 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11553: 00add8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11554: 00ada854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11555: 00adde84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11556: 00a21954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11557: 005d08ed 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11557: 005d08cd 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11558: 00b0d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11559: 00b0f040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11560: 00ad8a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11561: 0046e459 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11562: 004cfa31 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11563: 009f0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11564: 004cfa8d 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11565: 00b0ceb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11566: 002f4709 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11567: 00449a51 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11568: 00b0d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11569: 00367d29 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11570: 006cac41 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11571: 006d0529 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11570: 006cac21 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11571: 006d0509 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11572: 00b0e9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11573: 0054aa31 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11574: 00460ff9 360 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11575: 00b0d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11576: 00ad4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11577: 00ae82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11578: 006b5ac1 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11578: 006b5aa1 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11579: 00ad9db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11580: 00b0dc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11581: 002bb961 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11582: 00b0d41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11583: 00b0e60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11584: 006a10ed 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11585: 008c4e70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11584: 006a10cd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11585: 008c4e50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11586: 00b0eb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11587: 00b0f4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11588: 005e9ffd 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11588: 005e9fdd 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11589: 0044128d 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11590: 00619611 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11590: 006195f1 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11591: 00b0d36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11592: 0065cd2d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11592: 0065cd0d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11593: 00530bcd 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11594: 00ad3c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11595: 00530ca5 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11596: 00adefd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11597: 006d9edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11597: 006d9ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11598: 00530c15 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ - 11599: 006164a5 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11599: 00616485 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11600: 00b0dd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11601: 006a4ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11602: 006ca641 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11601: 006a4b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11602: 006ca621 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11603: 00299d51 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11604: 007337ed 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11605: 006f21d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11604: 007337cd 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11605: 006f21b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11606: 00466a11 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11607: 006a87bd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11607: 006a879d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11608: 002953b5 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11609: 00325b65 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11610: 008c3260 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11610: 008c3240 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11611: 005469bd 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11612: 005dc155 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11612: 005dc135 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11613: 00ad2738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11614: 00471949 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11615: 00ade5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11616: 005e5ea5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11617: 006e7081 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11616: 005e5e85 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11617: 006e7061 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11618: 00ae7edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11619: 00b0ce19 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11620: 006a4be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11620: 006a4bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11621: 00546ac1 250 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11622: 006cd9ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11622: 006cd9cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11623: 00ad785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11624: 00ae8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11625: 0060e109 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11625: 0060e0e9 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11626: 00ae8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11627: 00b0ce3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11628: 00ad335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11629: 0047abd5 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11630: 00530c5d 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11631: 004646f5 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11632: 006a102d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11633: 00727301 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11634: 005ad7e5 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11635: 006abb8d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11632: 006a100d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11633: 007272e1 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11634: 005ad7c5 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11635: 006abb6d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11636: 00adffa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11637: 00ada244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11638: 00ae64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11639: 002f47a5 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11640: 00b0e392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11641: 00a22a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11642: 00adc5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11643: 00a25b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11644: 0073ac39 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11644: 0073ac19 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11645: 009c7668 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11646: 002b4ff9 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11647: 002ba179 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11648: 00b0d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11649: 00546bbd 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11650: 00adf4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11651: 00614cb9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11651: 00614c99 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11652: 0034bd45 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11653: 00726409 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11653: 007263e9 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11654: 00b0e350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11655: 0029b06d 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11656: 006cd8a9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11656: 006cd889 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11657: 00ae7884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11658: 00ad54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11659: 00457f09 384 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11660: 00b0e7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11661: 00730d41 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11661: 00730d21 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11662: 00ae0290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11663: 00720001 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11663: 0071ffe1 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11664: 0047fc7d 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11665: 009fdd14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11666: 00b0e9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11667: 00b0fa94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11668: 00ae5658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11669: 004e2715 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 11670: 00a40644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ @@ -11682,523 +11682,523 @@ │ │ │ │ 11678: 00b0efdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11679: 00a405c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11680: 0028e95d 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11681: 00ad53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11682: 00b0fa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11683: 00b0dc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11684: 00b0dfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11685: 006e4d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11685: 006e4d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11686: 003ecf85 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11687: 0060d8cd 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11688: 006c0bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11687: 0060d8ad 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11688: 006c0b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11689: 009fb7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11690: 004c3765 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11691: 00b0f204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11692: 009c03a0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11693: 00715459 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11694: 00633841 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11693: 00715439 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11694: 00633821 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11695: 00a4053c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11696: 004d0dcd 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11697: 003ee609 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11698: 00b0d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11699: 009fe44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11700: 0029599d 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11701: 00b0f6c0 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11702: 00b0f2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11703: 00659ba9 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11703: 00659b89 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11704: 00360ce1 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11705: 004d86f1 244 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11706: 005a8de5 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11707: 00707031 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11706: 005a8dc5 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11707: 00707011 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11708: 00a2b614 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ 11709: 0043c3c1 1132 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11710: 0061959d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11710: 0061957d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11711: 00b0d362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11712: 00ad6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11713: 00ad9e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11714: 00a2b71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11715: 0051f1f5 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11716: 00b0ea90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11717: 00adf5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11718: 005da6d9 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11718: 005da6b9 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11719: 003f6abd 112 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11720: 00442009 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11721: 0051f23d 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11722: 0038b705 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11723: 009c0070 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11724: 00b0da66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11725: 004b37f1 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11726: 005dda99 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11726: 005dda79 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11727: 00ad1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11728: 00333fa1 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11729: 009b356c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11730: 00b0ea9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11731: 00b0e382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11732: 00b0e58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11733: 00ad9ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11734: 003f6bb9 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11735: 00441a9d 492 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11736: 00a2b698 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ - 11737: 00745c6d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11737: 00745c4d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11738: 00ad50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11739: 009b94e4 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11740: 00ae7f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11741: 00ae6630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11742: 0051f285 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ - 11743: 005b0f71 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11743: 005b0f51 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11744: 00b0ed9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11745: 00b0f034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11746: 00b0d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11747: 00b0ee00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11748: 004672a9 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11749: 003f6b2d 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11750: 00448095 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11751: 002a3d15 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11752: 004d57d5 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11753: 00ae7f1c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11754: 004da575 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11755: 00392025 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11756: 00733711 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11756: 007336f1 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11757: 00ad5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11758: 00b0e928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11759: 00b0fa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11760: 007418c5 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11760: 007418a5 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11761: 00adbcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11762: 00434d71 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11763: 00a39d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11764: 007265e1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11765: 00690f95 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11764: 007265c1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11765: 00690f75 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11766: 00b0e9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11767: 004e0cb1 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11768: 00ae7134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11769: 006e2dd5 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11769: 006e2db5 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11770: 00add264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11771: 00a39d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11772: 0073d421 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11772: 0073d401 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11773: 00b0d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11774: 00b0d1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11775: 00ad40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11776: 009bfe94 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11777: 00448acd 268 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11778: 00ae0680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11779: 0052da6d 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11780: 00b0e8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11781: 006d2375 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11781: 006d2355 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11782: 00ae0b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11783: 0052db45 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11784: 00b0eeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11785: 00ae7e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11786: 006c3121 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11786: 006c3101 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11787: 00b0e150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11788: 00adbf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11789: 0052dab5 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11790: 00a39c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11791: 00ae66c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11792: 00736bbd 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11792: 00736b9d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11793: 00ad6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11794: 004f3ffd 288 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11795: 006cac7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11796: 006bf7d9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11795: 006cac5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11796: 006bf7b9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11797: 009f1138 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11798: 0052dafd 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11799: 00b0ce72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11800: 00704a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11800: 00704a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11801: 00ad4214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11802: 0029d655 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11803: 004cc241 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11804: 00485225 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11805: 00539a29 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11806: 00ad6dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11807: 00ad3a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11808: 00b0f020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11809: 00ad3ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11810: 00429e9d 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11811: 004d0091 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11812: 005db4fd 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11812: 005db4dd 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11813: 00b0f10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11814: 00ada144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11815: 00ad2d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11816: 00b0f9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11817: 0039ee4d 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11818: 00b0dd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11819: 00ad332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11820: 00ad2970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11821: 00292641 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11822: 005398e9 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11823: 00ae7064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11824: 004da7b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11825: 00ad3de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11826: 00743ac5 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11826: 00743aa5 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11827: 00adffe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11828: 00b0d196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11829: 0084e31c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11829: 0084e2fc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11830: 00ad6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11831: 00295f05 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11832: 004c4571 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11833: 00ad0624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11834: 00ad2c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11835: 00adc9f8 1356 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11836: 0059219d 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11837: 005d8635 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11836: 00592179 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11837: 005d8615 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11838: 004fbf5d 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11839: 00b0df28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11840: 0072e69d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11841: 00592521 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11840: 0072e67d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11841: 005924fd 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11842: 00adc220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11843: 00a3f3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11844: 00a3f228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11845: 00b0e77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11846: 00299851 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11847: 009c0cd4 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11848: 00adaf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11849: 005922d9 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11849: 005922b5 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11850: 00b0ef4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11851: 00ae13d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11852: 0086f728 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11852: 0086f708 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11853: 00b0f16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11854: 00a3f330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11855: 0038e611 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11856: 004b5b05 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11857: 006f3add 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11857: 006f3abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11858: 00b0ea9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11859: 0086f720 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11860: 006ecc01 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11859: 0086f700 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11860: 006ecbe1 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11861: 004b38d5 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11862: 00adafa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11863: 0047fccd 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11864: 00449ee5 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11865: 005923fd 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11865: 005923d9 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11866: 00410dc5 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11867: 00b0d14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11868: 0062a2c9 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11868: 0062a2a9 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11869: 00b0eb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11870: 00ae0240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11871: 00b0e3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11872: 00ad9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11873: 004846b5 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11874: 00515bbd 1484 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11875: 00b0cba8 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11876: 00a3f2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11877: 006b0011 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11877: 006afff1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11878: 004e7bf1 128 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11879: 002f0a15 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11880: 00ae8ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11881: 00b0e962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11882: 00b0e7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11883: 005f2b81 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11883: 005f2b61 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11884: 004363b1 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11885: 0070f189 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11886: 00741699 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11885: 0070f169 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11886: 00741679 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11887: 00ae2dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11888: 00ad729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11889: 006152c9 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11890: 006d0fd1 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11889: 006152a9 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11890: 006d0fb1 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11891: 00b0e190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11892: 00b0db9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11893: 00ad4f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11894: 00630b21 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11894: 00630b01 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11895: 00b0e086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11896: 00b0d388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11897: 00ae1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11898: 00b0d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11899: 006ac42d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11899: 006ac40d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11900: 0029df35 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11901: 00adeae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11902: 006330a9 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11902: 00633089 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11903: 00b0d294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11904: 004cfd01 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11905: 00b0d00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11906: 00ae0a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11907: 002678a1 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11908: 00b0e544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11909: 006444c5 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11909: 006444a5 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11910: 00ad4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11911: 00ae8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11912: 006ab825 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11912: 006ab805 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11913: 0051ea51 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11914: 00ae3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11915: 00ae303c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11916: 00adaee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11917: 00ad3cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11918: 00adc948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11919: 006cf211 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11919: 006cf1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11920: 0051eb29 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11921: 006b27d5 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11921: 006b27b5 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11922: 00b0c8b9 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11923: 00b0e530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11924: 00ae506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11925: 005c1d61 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11925: 005c1d41 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11926: 00b0ecfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11927: 0051ea99 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ - 11928: 00742e35 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11928: 00742e15 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11929: 00507545 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11930: 00ae3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11931: 00adf290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11932: 00b0dbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11933: 009fee18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11934: 00367761 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11935: 006bbf6d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11935: 006bbf4d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11936: 009e0058 52 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11937: 006aa87d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11937: 006aa85d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11938: 00b0e248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11939: 009f0f64 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11940: 009f0fc4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11941: 0051eae1 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11942: 009f0fd4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11943: 004e0c49 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11944: 005ebe61 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11944: 005ebe41 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11945: 00547ca9 242 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11946: 00ad8e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11947: 0026f615 444 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11948: 00b0d95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11949: 00b0e5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11950: 00ae4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11951: 00ae4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11952: 00ada044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11953: 004580d1 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11954: 00b0d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11955: 00adc3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11956: 009ff2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11957: 00742b95 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11958: 006a3ac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11959: 005bce75 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11960: 0070bcc1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11961: 006ad295 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11957: 00742b75 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11958: 006a3aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11959: 005bce55 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11960: 0070bca1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11961: 006ad275 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11962: 00ad341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11963: 00b0e24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11964: 00547d9d 248 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11965: 00591741 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 11966: 0062a459 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11965: 0059171d 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 11966: 0062a439 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11967: 00adead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 11968: 00b0d374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11969: 006ae8bd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11970: 0067a1d9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11971: 006ccb8d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11969: 006ae89d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11970: 0067a1b9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11971: 006ccb6d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11972: 00ad31dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 11973: 00591789 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 11973: 00591765 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 11974: 00ad6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11975: 00732055 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11975: 00732035 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11976: 00292701 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11977: 00ad2c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11978: 00b0d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11979: 0029e455 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11980: 00382355 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11981: 00b0f00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11982: 009b609c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11983: 002f7345 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11984: 00b0d03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11985: 00b0ec8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11986: 00b0cef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11987: 00ad3e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11988: 007180a9 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11988: 00718089 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11989: 00ae5ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11990: 00b0ea10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11991: 00b0f3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11992: 00ad2158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11993: 00b0d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11994: 00b0e4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11995: 0074b7ed 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11995: 0074b7cd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11996: 00ae2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11997: 009f8e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11998: 00ad4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11999: 00ae10e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12000: 009bfbf0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12001: 00a41dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 12002: 006e2e29 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12003: 00690bb5 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12002: 006e2e09 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12003: 00690b95 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12004: 00ad56f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12005: 00b0d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12006: 0082ce98 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 12007: 005f2cc9 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12006: 0082ce78 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12007: 005f2ca9 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12008: 00b0ec20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12009: 008d86e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12010: 006c73b9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12009: 008d86c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12010: 006c7399 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12011: 00b0d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12012: 00ae8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12013: 005e25bd 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12013: 005e259d 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12014: 00ae30dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 12015: 00b0d082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12016: 00adeed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12017: 002fd6a9 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12018: 006e2a61 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12018: 006e2a41 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12019: 00385601 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12020: 00a2fa24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ 12021: 004d1cd5 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12022: 00a2f898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 12023: 00ae7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12024: 006cbd35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12024: 006cbd15 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12025: 004694fd 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12026: 00ad8408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12027: 005d6c9d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12027: 005d6c7d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12028: 00b0df8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12029: 00b0e8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12030: 006e9a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12030: 006e9a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12031: 00460d1d 62 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12032: 00b04850 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12033: 00a2f9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 12034: 00b0d086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12035: 004c5fd1 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12036: 00b0ec0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12037: 00410559 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 12038: 00b0ead6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12039: 00b0f04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12040: 00ae5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12041: 00616515 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12041: 006164f5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12042: 00b0dd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 12043: 00ad639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12044: 00b0e52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12045: 006c0cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12045: 006c0cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12046: 00ae0130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12047: 00ae8670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12048: 004c3529 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12049: 0062c30d 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12049: 0062c2ed 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12050: 00ae6eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12051: 00a2f91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 12052: 00364135 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12053: 006bee11 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12053: 006bedf1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12054: 0050b241 108 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ 12055: 004b5a5d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12056: 00b0cdd1 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 12057: 00745019 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12057: 00744ff9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12058: 00ad3a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12059: 00ae7f9c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12060: 00adb900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12061: 00b0defa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 12062: 00a2df54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 12063: 0070a28d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12063: 0070a26d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12064: 00a2ddc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 12065: 00b0dd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12066: 009bda24 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12067: 00ada754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12068: 00adbcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12069: 0048486d 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 12070: 00a2ded0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 12071: 007233b9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12071: 00723399 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12072: 00519b61 484 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 12073: 0032e411 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12074: 006c6d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12074: 006c6ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12075: 00b0d48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12076: 00ae0490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12077: 00b0f084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12078: 006e20a1 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12078: 006e2081 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12079: 004a8775 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12080: 00b0de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12081: 004ab331 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 12082: 00b0d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12083: 00ae4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12084: 00b0d9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12085: 0045cc7d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12086: 00b0e5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12087: 003416b5 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12088: 006a4155 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12088: 006a4135 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12089: 00452545 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12090: 00addf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12091: 0068d969 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12091: 0068d949 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12092: 00b0cf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12093: 00a2de4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 12094: 004e25ed 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12095: 00ad75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12096: 0044a949 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12097: 00b0ea2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12098: 00adf2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12099: 002ebffd 376 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 12100: 00450075 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12101: 00b0ef12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 12102: 00ad84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12103: 00444435 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12104: 00b0ce7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 12105: 00ae6118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 12106: 0068ba3d 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12106: 0068ba1d 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12107: 00b0e802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12108: 00b0de02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12109: 003643f5 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12110: 00b0e842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12111: 00ae1ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12112: 00ae5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12113: 007239cd 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12113: 007239ad 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12114: 00b0e796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12115: 009fdd98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12116: 00726d49 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12116: 00726d29 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12117: 002d4f49 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12118: 00292241 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12119: 00ae8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12120: 00b0e960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12121: 00b0ee1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12122: 00b0ce63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12123: 00b0d0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12124: 002fc6d5 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12125: 003850bd 188 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12126: 00adbf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12127: 00a3d968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 12128: 00b0e912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12129: 006e76e5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12130: 00723465 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12129: 006e76c5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12130: 00723445 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 12131: 00a3da70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 12132: 006ca289 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12132: 006ca269 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12133: 00aded08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12134: 00b0d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12135: 003fe53d 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12136: 00b0d094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12137: 00b0dab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12138: 004b56c9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12139: 00703619 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12139: 007035f9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12140: 00adf778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12141: 004c4245 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12142: 00414bcd 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12143: 0029b705 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12144: 00ad40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12145: 005d3251 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12146: 006c8cc1 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12145: 005d3231 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12146: 006c8ca1 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12147: 00b0e57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12148: 00b0d342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12149: 005bd98d 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12149: 005bd96d 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12150: 004984a1 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12151: 00ae2ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12152: 00addb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12153: 009fb878 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12154: 00ade074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12155: 004c46c9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 12156: 004651f1 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12157: 006248b1 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12158: 006c5cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12157: 00624891 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12158: 006c5cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12159: 00a3d9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 12160: 00ad5d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12161: 0029bfe9 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12162: 0062c605 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12162: 0062c5e5 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12163: 00b0f1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12164: 00ae4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12165: 006f2831 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12165: 006f2811 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12166: 00b0e980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12167: 009fe4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12168: 002ab25d 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12169: 006ff395 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12169: 006ff375 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12170: 00adf808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12171: 00ad9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12172: 00ae6d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12173: 004c466d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12174: 00461161 6 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12175: 006b69b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12175: 006b6999 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12176: 00b0e5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12177: 00ad9e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12178: 002ee8a1 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12179: 00460eed 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12180: 00b0ded6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12181: 00b0e5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12182: 00ada5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 12183: 00ada784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12184: 00ad59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12185: 00b0e2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12186: 00ad267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12187: 00b0de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12188: 00b0e8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12189: 00467429 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12190: 006e9cc5 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 12191: 0072690d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12190: 006e9ca5 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12191: 007268ed 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12192: 00b0fa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12193: 006c0d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12193: 006c0d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12194: 00ae5a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12195: 002b4fe9 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12196: 004b58e5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12197: 00ad7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12198: 00546cc1 254 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 12199: 00b0efb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12200: 00330ec9 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ @@ -12207,333 +12207,333 @@ │ │ │ │ 12203: 00ad338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12204: 00497c99 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12205: 00b0e74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12206: 00546dc1 248 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 12207: 00b0fa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12208: 00384901 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12209: 00b0d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12210: 005df559 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12210: 005df539 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12211: 00ae5c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12212: 00ae0540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12213: 00743eb1 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12213: 00743e91 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12214: 0040d06d 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12215: 0060b50d 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12215: 0060b4ed 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12216: 002922e9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12217: 00464b49 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12218: 005df1c5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12218: 005df1a5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12219: 00b0cef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12220: 0043cb15 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12221: 00546eb9 276 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12222: 002ccdd1 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12223: 00731e4d 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12224: 006a38a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12223: 00731e2d 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12224: 006a3889 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12225: 00ad652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12226: 00ad2458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12227: 00ad8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12228: 00299b7d 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12229: 00ae1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12230: 006e7355 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12230: 006e7335 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12231: 00ad794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12232: 00adad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12233: 00adc260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12234: 004a87dd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12235: 00ae1a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12236: 0071e3e5 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12236: 0071e3c5 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12237: 00b0e754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12238: 0027fef9 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12239: 00b0cec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12240: 00ad3ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12241: 00b0e7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12242: 00ad74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12243: 004a977d 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12244: 00a32f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12245: 00343961 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12246: 009bfd30 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12247: 00ae83c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12248: 00b0ed6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12249: 00a33048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12250: 00730835 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12250: 00730815 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12251: 00ae69dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12252: 00ad8c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12253: 0034c5a1 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12254: 00b0ce5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12255: 002a4b05 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12256: 006cdfc9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12256: 006cdfa9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12257: 00b0df46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12258: 00b0d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12259: 00b0e304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12260: 005cf945 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12261: 006cba85 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12262: 007169b5 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12260: 005cf925 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12261: 006cba65 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12262: 00716995 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12263: 003b73a9 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12264: 00536e79 322 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12265: 00b0e8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12266: 00ad30bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12267: 00a32fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12268: 00536c29 296 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12269: 006cbe61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12269: 006cbe41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 12270: 00b0d2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12271: 006a5d69 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12272: 005dc4c5 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12271: 006a5d49 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12272: 005dc4a5 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12273: 00ad54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12274: 00416471 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12275: 00ad727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12276: 00724fb1 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12277: 0062a041 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12278: 005d1dd5 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12276: 00724f91 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12277: 0062a021 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12278: 005d1db5 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12279: 00b0e598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ 12280: 004af781 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12281: 00523875 284 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12282: 00b0de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12283: 00b0d488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12284: 00b0e75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12285: 00523bb1 332 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12286: 0073474d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12286: 0073472d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12287: 0090e198 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12288: 00ade3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12289: 00536d51 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ 12290: 004b2ea9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12291: 003ade81 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12292: 00ae4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12293: 00523991 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12294: 004ff941 4024 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ - 12295: 006d96f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 12295: 006d96d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 12296: 00b0d154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12297: 00a26eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12298: 00add594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12299: 005b2909 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12299: 005b28e9 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12300: 00b0e038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12301: 00ae83f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12302: 00ad20a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12303: 00a2c58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12304: 00ada8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12305: 006c3045 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12305: 006c3025 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12306: 0053a625 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12307: 00296651 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 12308: 004a79b1 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12309: 00a2c400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12310: 006efcf5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12311: 006b1405 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12312: 006c6e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12310: 006efcd5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12311: 006b13e5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12312: 006c6e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12313: 00a2c508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12314: 00b0df00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12315: 006f5ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12316: 005cb029 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12315: 006f5ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12316: 005cb009 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12317: 00ae0c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12318: 00b0dbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12319: 00b0d0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12320: 00523aa1 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12321: 002d656d 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12322: 009ba108 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12323: 006b0ac1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12323: 006b0aa1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12324: 00ad9aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12325: 00ae0510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12326: 0053a769 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12327: 00b0f386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12328: 00ad78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12329: 0038dfd9 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12330: 005d9ea1 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12330: 005d9e81 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12331: 00b0ebd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12332: 00436339 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12333: 00a2c484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12334: 002ce27d 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12335: 00ad324c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12336: 0043f5f5 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12337: 002dd51d 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12338: 00b0dcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12339: 00ad4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 12340: 00b0d068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 12341: 00b0e7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12342: 005ce461 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12342: 005ce441 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12343: 00a004c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12344: 002eea09 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12345: 00b0ec54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12346: 00ae2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12347: 00b0d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12348: 00292391 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12349: 00297a79 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12350: 0069fd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12351: 006eab61 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12350: 0069fd61 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12351: 006eab41 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12352: 00ae7734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12353: 00ada1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12354: 00b0daf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12355: 007424a1 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 12356: 00690fed 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12355: 00742481 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12356: 00690fcd 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12357: 00b0f110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12358: 006b521d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12358: 006b51fd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12359: 00465aa1 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12360: 006505e1 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12360: 006505c1 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12361: 0028f491 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12362: 00adb2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12363: 00ae3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12364: 00724365 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12364: 00724345 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12365: 00b0e18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12366: 007140f1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12367: 006ec3b5 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12366: 007140d1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12367: 006ec395 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12368: 004884b5 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12369: 00b0eae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12370: 00b0f0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12371: 00b0dbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12372: 00405a4d 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12373: 005e9c55 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12374: 0070ef41 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12375: 006a48d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12376: 0060e0dd 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12373: 005e9c35 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12374: 0070ef21 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12375: 006a48b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12376: 0060e0bd 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12377: 004dd71d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12378: 00ad3c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12379: 00436281 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12380: 004b5bd1 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12381: 006ee499 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12381: 006ee479 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12382: 00a353dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12383: 004ddafd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12384: 00b0e044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12385: 00b0cba2 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12386: 00a35250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12387: 00ad3a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12388: 009fee9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12389: 00b0e9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12390: 00a3ab84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12391: 00ae4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12392: 00b0e7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12393: 00a35358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12394: 00ae84a0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12395: 00b0e8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12396: 006eb245 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12396: 006eb225 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12397: 00b0dc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12398: 0047a425 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12399: 006a6c25 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12400: 005ed0a9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12399: 006a6c05 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12400: 005ed089 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12401: 00a3ab00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12402: 0062b015 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12402: 0062aff5 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12403: 002904f1 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12404: 0032e339 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12405: 00733841 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12405: 00733821 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12406: 00b0f1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12407: 00b0eaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12408: 00b0dd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12409: 005313ad 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12410: 0038d799 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12411: 006fa089 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12412: 0060b215 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12411: 006fa069 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12412: 0060b1f5 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12413: 00a352d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12414: 006afd15 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12414: 006afcf5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12415: 00531485 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12416: 00ae2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12417: 00ae6900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12418: 00adf260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12419: 005db59d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12419: 005db57d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12420: 00ad8838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12421: 002d0655 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12422: 004c3695 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12423: 005313f5 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12424: 00b0ce60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12425: 00a3aa7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12426: 0042ccc9 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12427: 00543051 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12428: 00b0e192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12429: 00b0edda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12430: 009ff340 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12431: 004b4719 944 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12432: 00b0cf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12433: 0068e64d 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12433: 0068e62d 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12434: 00b0eba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12435: 00ae0de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12436: 00b0fa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12437: 0062ec59 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12437: 0062ec39 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12438: 00543161 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12439: 00ae4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12440: 004b2fb1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12441: 00b0cf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12442: 004afecd 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12443: 00266c5d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12444: 00333ea5 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12445: 005c9a6d 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12445: 005c9a4d 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12446: 004c6efd 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12447: 003ea899 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12448: 00ad8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12449: 006fb185 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12450: 00618885 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12449: 006fb165 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12450: 00618865 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12451: 00b0cf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12452: 00ae5a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12453: 0051c7a9 472 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12454: 0053143d 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12455: 00420ee1 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12456: 0039468d 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12457: 00b0d0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12458: 0073d28d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12459: 0062ed1d 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12458: 0073d26d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12459: 0062ecfd 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12460: 00ae0750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12461: 00543275 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12462: 00ae4b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12463: 00a2730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12464: 00b0eec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12465: 00ade0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12466: 00ada3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12467: 002cfd09 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12468: 003944e9 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12469: 004c3c5d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12470: 00b0e0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12471: 0032617d 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12472: 00723d5d 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12472: 00723d3d 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12473: 00b0f3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12474: 00b0f02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12475: 00740c99 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12475: 00740c79 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12476: 002907f1 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12477: 00b0f4f8 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12478: 00b0e00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12479: 00ae7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12480: 009bffd4 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12481: 00280b8d 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12482: 006335c5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12482: 006335a5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12483: 00ae4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12484: 00b0f27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12485: 00ae1450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12486: 00b0ce2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12487: 005f2b49 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12488: 006a3999 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12487: 005f2b29 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12488: 006a3979 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12489: 00b0f236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12490: 00adcfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12491: 009c143c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12492: 00a002b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12493: 004bb21d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12494: 006beccd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12495: 00624979 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12494: 006becad 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12495: 00624959 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12496: 00b0f0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12497: 00296681 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12498: 00b0ec44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12499: 004e77c9 456 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12500: 002e3a05 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12501: 00467471 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12502: 00ad99a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12503: 005f20ed 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12503: 005f20cd 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12504: 00ae5968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12505: 00ae3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12506: 00513e95 312 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12507: 00b0e436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12508: 006c6961 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12508: 006c6941 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12509: 00293e51 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12510: 00b0f4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12511: 003ec09d 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12512: 003b0e15 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12513: 00386b6d 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12514: 006b571d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12514: 006b56fd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12515: 00471e21 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12516: 00b0e65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12517: 006e4f2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12517: 006e4f0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12518: 00ad5f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12519: 006d7a19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12520: 006cc0b9 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12519: 006d79f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12520: 006cc099 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12521: 00450361 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12522: 00ae7724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12523: 0033f1d9 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12524: 00733f05 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12524: 00733ee5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12525: 00b0d96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12526: 00b0dd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12527: 00b0d1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12528: 0073b525 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12528: 0073b505 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12529: 005167f9 80 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12530: 00ae57b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12531: 00ada6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12532: 00ad39c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12533: 00b0cde0 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12534: 00ae6b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12535: 002703e1 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12541,167 +12541,167 @@ │ │ │ │ 12537: 00ae3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12538: 00ae20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12539: 00b0dc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12540: 00ada0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12541: 00b0d42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12542: 00ae5478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12543: 00b0e40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12544: 006a1d2d 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 12545: 0071dced 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12544: 006a1d0d 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12545: 0071dccd 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12546: 00ae3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12547: 005d3259 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12547: 005d3239 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12548: 00b0db56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12549: 00b0ce45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12550: 00ad72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12551: 00ad82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12552: 00ad2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12553: 00b0dd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12554: 00b0e6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12555: 0029c621 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12556: 003efd79 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12557: 007358a5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12558: 006c6d7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12557: 00735885 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12558: 006c6d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12559: 00ada644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12560: 00adc454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12561: 00b0f1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12562: 00b0d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12563: 00adab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12564: 0034c595 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12565: 00b0f48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12566: 00b0e82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12567: 00b0f6b4 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12568: 00a3d4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ 12569: 004bc959 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12570: 00629c8d 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12570: 00629c6d 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12571: 00b0dfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12572: 006a5181 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12573: 006ad9f9 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12572: 006a5161 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12573: 006ad9d9 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12574: 00a3d5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12575: 00b0ea82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12576: 00b0e01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12577: 0060dfed 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12577: 0060dfcd 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12578: 00ad774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12579: 00651efd 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12579: 00651edd 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12580: 00ae813c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12581: 005efee1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12581: 005efec1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12582: 00ae26c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12583: 004b50c5 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12584: 00b0e25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12585: 00b0d098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12586: 004b0e65 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12587: 003c5ca9 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12588: 00b0eb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12589: 00b0d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12590: 0037eb8d 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12591: 00b0f398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12592: 00ae71c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12593: 003649ad 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12594: 00b0e29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12595: 00b0e474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12596: 006a946d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12596: 006a944d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12597: 00a3d548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12598: 00b0edaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12599: 00608ec9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12600: 00729f69 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12599: 00608ea9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12600: 00729f49 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12601: 00b0f254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12602: 00407905 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12603: 00b0d484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12604: 002be615 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12605: 00ad5fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12606: 00b0e3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12607: 00731cf5 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12607: 00731cd5 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12608: 004d9675 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12609: 00b0ea4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12610: 006ff8b1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12611: 005d6ea5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12610: 006ff891 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12611: 005d6e85 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12612: 00ad8df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12613: 00a46734 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12614: 00b0d110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12615: 0073ce75 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12615: 0073ce55 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12616: 00b0e132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12617: 00b0db34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12618: 00447349 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12619: 00690e5d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12619: 00690e3d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12620: 00b0e62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12621: 00734375 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12621: 00734355 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12622: 00adf7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12623: 006bb501 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12623: 006bb4e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12624: 002841e9 4404 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12625: 00ae1060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12626: 00ad1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12627: 00b0f334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12628: 00b0f078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12629: 00ada4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12630: 006d4ec1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12631: 00735c55 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12630: 006d4ea1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12631: 00735c35 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12632: 00ad1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12633: 005ff5dd 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12633: 005ff5bd 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12634: 00ae2b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12635: 00b0e5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12636: 002a19b1 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12637: 006b8e75 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12638: 0072cc99 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12637: 006b8e55 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12638: 0072cc79 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12639: 004ada75 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12640: 0043dffd 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12641: 0070fc31 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12641: 0070fc11 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12642: 00ae31cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12643: 00b0f180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12644: 006a4191 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12644: 006a4171 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12645: 00a43b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12646: 006a5019 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12646: 006a4ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12647: 0029c69d 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12648: 00ad2d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12649: 0038bd75 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12650: 00b0cea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12651: 006fd40d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12651: 006fd3ed 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12652: 00ad4f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12653: 004e2c75 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12654: 006dd77d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12654: 006dd75d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12655: 00b0d2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12656: 00b0e54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12657: 00ad6e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12658: 00ae1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12659: 007206f1 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12660: 005ab3d1 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12659: 007206d1 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12660: 005ab3b1 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12661: 00b0fa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12662: 005e2359 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12662: 005e2339 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12663: 00b0f05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12664: 00b0dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12665: 00440479 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12666: 006fa5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12666: 006fa5b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12667: 003c8281 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12668: 0073120d 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12668: 007311ed 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12669: 00ada534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12670: 006c1e2d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12670: 006c1e0d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12671: 00b0ef50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12672: 00a43e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12673: 00a48ec8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12674: 00ae6dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12675: 006cc041 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12675: 006cc021 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12676: 00296671 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12677: 007142c1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12677: 007142a1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12678: 00b0e72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12679: 00b0d1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12680: 00b0d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12681: 003643d5 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12682: 00b0dd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12683: 005be01d 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12683: 005bdffd 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12684: 009c0cec 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12685: 00ae5bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12686: 004c0e61 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 12687: 005cc2e5 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12688: 006f85a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12687: 005cc2c5 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12688: 006f8589 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12689: 00b0eb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12690: 003c7c8d 260 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12691: 00548195 378 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12692: 00733a41 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12693: 006f9061 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12692: 00733a21 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12693: 006f9041 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12694: 00484885 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12695: 00ad5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12696: 00691fcd 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12696: 00691fad 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12697: 00ad8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12698: 0039d24d 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12699: 00ad11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12700: 00b0dee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12701: 00b0ce22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12702: 004cfcf1 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12703: 00ad4454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12716,673 +12716,673 @@ │ │ │ │ 12712: 00b0f2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12713: 00b0e0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12714: 00addb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12715: 0043c0d9 532 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12716: 00b0da56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12717: 00b0ed48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12718: 005353f9 308 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12719: 0084e51c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12719: 0084e4fc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12720: 00aeb7a4 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12721: 009c00b8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12722: 00b0e6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12723: 00b0f432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12724: 004cafed 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12725: 005351bd 286 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12726: 00ada2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12727: 00b0e5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12728: 00b0d422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12729: 0070fac1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12729: 0070faa1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12730: 00ad6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12731: 00497cc1 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12732: 006f85fd 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12732: 006f85dd 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12733: 0040582d 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12734: 004ca199 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12735: 006b1d2d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12736: 00724095 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12735: 006b1d0d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12736: 00724075 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12737: 00ad82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12738: 00b0dc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12739: 00343165 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12740: 004cb875 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12741: 005352dd 284 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12742: 00b0d4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12743: 006ffeb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12743: 006ffe99 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12744: 00b0d0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12745: 006be855 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12745: 006be835 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12746: 00ae7774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12747: 00b0ea0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12748: 00ae699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12749: 00733f6d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12750: 00593d49 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12749: 00733f4d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12750: 00593d25 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12751: 009c0a9c 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12752: 00b0dfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12753: 00ada4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12754: 00442dbd 184 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12755: 004dc3bd 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12756: 0050b2ad 106 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12757: 00ae76f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12758: 00adb8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12759: 003ec6cd 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12760: 0073a885 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12761: 00593d91 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12760: 0073a865 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12761: 00593d6d 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12762: 00b0fa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12763: 00adb750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12764: 00b0dae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12765: 00704eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12765: 00704e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12766: 009f0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12767: 00636e81 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12767: 00636e61 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12768: 00adec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12769: 003263e9 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12770: 00ad6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12771: 007282f9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12771: 007282d9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12772: 004c94dd 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12773: 003cc2ed 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12774: 00b0fa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12775: 004fd2f5 36 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12776: 006d3149 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12777: 00593dd9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12778: 0084e120 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12779: 007269dd 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12776: 006d3129 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12777: 00593db5 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12778: 0084e100 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12779: 007269bd 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12780: 00a43adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12781: 00ae5648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12782: 009bf9c0 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12783: 00b0ebbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12784: 00b0db2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12785: 00ad14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12786: 009c13e4 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12787: 0070e3c1 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12787: 0070e3a1 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12788: 00adbb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12789: 005dcb7d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12789: 005dcb5d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12790: 00adb084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12791: 006be735 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12791: 006be715 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12792: 00b0e476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12793: 00b0ec08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12794: 006d398d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12795: 005f2f19 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12796: 006234f9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12794: 006d396d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12795: 005f2ef9 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12796: 006234d9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12797: 00b0ec7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 12798: 004af739 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12799: 0047da0d 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12800: 00adc9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12801: 00726d85 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12801: 00726d65 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12802: 00296679 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12803: 004c4741 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12804: 00a2bf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12805: 009fbea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12806: 00ae8d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12807: 00ae6dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12808: 00b0db48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12809: 00b0f7c8 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12810: 00a2c064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12811: 006f056d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12811: 006f054d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12812: 00ad658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12813: 002bb4ad 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12814: 00b0e814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12815: 00b0cf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12816: 00adaf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12817: 006a3a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12817: 006a3a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12818: 0052e5f5 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12819: 00b0e812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12820: 00b0d36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12821: 00adeb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12822: 007046f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12822: 007046d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12823: 00428e61 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12824: 00ad77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12825: 00ad260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12826: 0070485d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12827: 0074541d 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12826: 0070483d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12827: 007453fd 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12828: 00b0f26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12829: 00521429 430 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12830: 006f54a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12830: 006f5485 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12831: 0052e63d 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12832: 00b0e730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12833: 00b0ded0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12834: 006170d9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12835: 006fa04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12836: 0071c599 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12834: 006170b9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12835: 006fa02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12836: 0071c579 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12837: 00521931 456 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12838: 00b0f018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12839: 00507885 42 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12840: 00ae8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12841: 00b0edc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12842: 00a2bfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12843: 005215d9 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12844: 0062cabd 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12844: 0062ca9d 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12845: 00ae4a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12846: 00b0e222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12847: 00add054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12848: 005078b1 186 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ 12849: 004d95a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12850: 0053a371 322 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ 12851: 004b5815 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12852: 00ae4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12853: 00a48e98 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12854: 00b0f130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12855: 00416271 172 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12856: 00ae5468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12857: 006f730d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12857: 006f72ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12858: 00ae5988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12859: 009fb8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12860: 0052e685 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12861: 00b0e178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12862: 00b0e2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12863: 0071d429 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12863: 0071d409 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12864: 0047a899 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 12865: 0043e535 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12866: 00ae6204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12867: 00507809 122 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12868: 00703595 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12868: 00703575 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12869: 00ae7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12870: 006a30ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12870: 006a30cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12871: 00521785 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12872: 00661bd9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12872: 00661bb9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12873: 00adc6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12874: 00a28938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ - 12875: 005ca9d5 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12875: 005ca9b5 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12876: 008fee5c 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12877: 00ade054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12878: 0062b129 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12878: 0062b109 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12879: 00adf3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12880: 00ad654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12881: 00a287ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12882: 0053a4b5 366 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12883: 009fa3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12884: 00295515 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12885: 00b0f498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12886: 00ad333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12887: 00722805 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12887: 007227e5 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12888: 00ad1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12889: 00a46944 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12890: 00a288b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ 12891: 004d1d0d 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12892: 00adc8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ 12893: 004cfb81 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12894: 0028f3d1 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12895: 009054fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12896: 00706435 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12896: 00706415 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12897: 00b0df92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12898: 00b0f30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12899: 005f4e41 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12899: 005f4e21 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12900: 00adbde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12901: 00ad8c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12902: 00b0de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12903: 006c1151 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12903: 006c1131 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12904: 00478bf9 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12905: 00ad90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12906: 00a28830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12907: 0051dd99 588 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12908: 00adc400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12909: 00296ec9 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12910: 00ae0b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12911: 00b0deec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12912: 005d4b91 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12912: 005d4b71 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12913: 00a23c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12914: 004669a5 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12915: 006fb01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12915: 006faffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12916: 00a21cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12917: 00b0d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12918: 00a23d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12919: 00ae8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12920: 00b0e604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12921: 006221ed 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12921: 006221cd 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12922: 0051aa91 494 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12923: 004588d9 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12924: 0045c561 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12925: 00267101 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12926: 00b0f0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12927: 00708c89 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12927: 00708c69 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12928: 00ae7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12929: 00ae6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12930: 006e34f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12931: 005c0ac5 1812 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12930: 006e34d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12931: 005c0aa5 1812 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12932: 00b0ea74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12933: 00b0e81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12934: 00486245 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12935: 00b0e49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12936: 0032cd69 70 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12937: 00748381 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12937: 00748361 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12938: 00461169 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12939: 00a23ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12940: 007447ed 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12940: 007447cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12941: 004e4a11 184 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12942: 00b0e98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12943: 00b0df5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12944: 006bed8d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12945: 0060d73d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12944: 006bed6d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12945: 0060d71d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12946: 00b0d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12947: 00592dcd 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12948: 006d8335 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12947: 00592da9 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12948: 006d8315 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12949: 004c9451 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12950: 004e0181 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12951: 00593181 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12951: 0059315d 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12952: 00b0d2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12953: 00a2ebb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12954: 00ae10d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12955: 0062ebf5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12955: 0062ebd5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12956: 00b0d364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12957: 00a2ea28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12958: 006eff09 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12959: 00592f45 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12958: 006efee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12959: 00592f21 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12960: 00ad5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12961: 00745629 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12961: 00745609 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12962: 00b0ee1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12963: 00a2eb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 12964: 00b0df16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12965: 004b3d6d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12966: 00608509 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12966: 006084e9 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12967: 004e3f95 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 12968: 0073cde1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12968: 0073cdc1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12969: 004c04a1 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12970: 006cf33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12970: 006cf31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 12971: 00a29fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 12972: 006eb309 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12973: 006f013d 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12972: 006eb2e9 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12973: 006f011d 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12974: 00a29e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 12975: 009fa354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12976: 00b0f482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 12977: 0071d1b9 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12977: 0071d199 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12978: 00adcfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12979: 003beaa9 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 12980: 00ad5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12981: 006e98c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12981: 006e98a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12982: 00a29f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ 12983: 004db481 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12984: 002d6559 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12985: 00b0e6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12986: 004cc895 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12987: 00738959 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12987: 00738939 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12988: 003834bd 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12989: 00b0eb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12990: 00ae6cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 12991: 00593059 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 12991: 00593035 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 12992: 00ad0b4c 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12993: 00b0f3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12994: 00a2eaac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 12995: 006af2c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12995: 006af2a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12996: 00b0f47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 12997: 00a3a554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 12998: 006c0ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12998: 006c0e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12999: 002f94ed 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13000: 002d2a55 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13001: 006b1a55 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13001: 006b1a35 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13002: 00b0fa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13003: 00294415 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13004: 004cfbdd 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 13005: 0052d70d 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 13006: 006f1e81 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13006: 006f1e61 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13007: 00ae75c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 13008: 00a3a4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 13009: 0052d7e5 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 13010: 00b0ef5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13011: 00ae811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13012: 00ad1a80 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 13013: 00a29ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 13014: 00a30054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 13015: 006a34e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13015: 006a34c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13016: 0052d755 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 13017: 00b0d386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 13018: 00ad076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13019: 00a2fec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 13020: 00b0f2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13021: 00b0f19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13022: 00516e6d 80 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 13023: 00ad4ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13024: 006cf42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13024: 006cf40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13025: 00a2ffd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 13026: 00add9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13027: 00b0d97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13028: 00b0de00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13029: 00739fa5 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13029: 00739f85 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 13030: 00a3a44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 13031: 00724021 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13031: 00724001 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13032: 00adee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13033: 00ad8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13034: 00addee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13035: 0052d79d 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 13036: 00b0da8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13037: 00297741 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13038: 00adf658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13039: 00b0f4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13040: 0046756d 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13041: 00b0ed9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13042: 00496241 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13043: 00a2ff4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 13044: 00b0d394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 13045: 005be195 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13046: 006c56a9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13045: 005be175 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13046: 006c5689 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13047: 002f4755 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13048: 00ae6b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13049: 004c9f9d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13050: 00b0f1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13051: 002d4f05 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13052: 00708841 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13052: 00708821 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13053: 002d03c5 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13054: 00ad85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13055: 00b0d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13056: 00b0e16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13057: 00704175 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13058: 007047a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13059: 00742d2d 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13057: 00704155 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13058: 00704789 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13059: 00742d0d 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13060: 00a247bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 13061: 00b0ec30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13062: 00a24630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 13063: 00b0eece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13064: 005c9045 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13064: 005c9025 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13065: 00ae3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13066: 002ac1b9 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13067: 00a24738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 13068: 00516189 80 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 13069: 00ad3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 13070: 00ae8ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13071: 00b0eb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13072: 004c3f75 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13073: 0071b489 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13073: 0071b469 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13074: 003815b5 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13075: 004ccba1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13076: 00292c69 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13077: 006989dd 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13078: 006dd3d1 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13079: 007033ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13077: 006989bd 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13078: 006dd3b1 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13079: 0070338d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13080: 00ad5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13081: 005ff9fd 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13081: 005ff9dd 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13082: 00b0ed64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13083: 00a212a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 13084: 00adf070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13085: 005ea6a5 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13085: 005ea685 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13086: 00add744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13087: 009bf8f0 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13088: 00ada9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13089: 004febfd 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 13090: 002fc539 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13091: 00a246b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 13092: 00b0e80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 13093: 0034267d 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13094: 006a3741 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13094: 006a3721 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13095: 00436d6d 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13096: 00ad3678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13097: 00b0da96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13098: 00afd4c0 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13099: 00667f71 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13099: 00667f51 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13100: 00a27ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 13101: 00ad330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13102: 0052ebdd 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 13103: 00b0e6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13104: 00a31704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 13105: 00b0e88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13106: 00732cd5 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13106: 00732cb5 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13107: 00a27d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 13108: 00420a29 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13109: 0052ecb5 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 13110: 00a31578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 13111: 00b0eeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 13112: 006ceb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13112: 006ceb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13113: 00457d71 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13114: 00b0d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13115: 007008ad 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13116: 006bdad5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13115: 0070088d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13116: 006bdab5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13117: 00b0d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13118: 009ff4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 13119: 00a31680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 13120: 006c1415 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13120: 006c13f5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13121: 002d2191 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13122: 004c954d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13123: 00a27e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 13124: 0052ec25 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 13125: 00484039 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13126: 00b0d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13127: 00b0d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13128: 006c9629 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13128: 006c9609 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13129: 003ca331 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13130: 004248ad 14412 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13131: 00b0e10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13132: 00b0e0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13133: 002949f5 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13134: 006f0bb5 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13134: 006f0b95 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13135: 003f4f79 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13136: 009fef20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13137: 004df981 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13138: 00a3e0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 13139: 00ae3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 13140: 006cc579 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13140: 006cc559 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13141: 004db241 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13142: 00ad339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13143: 009fa2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13144: 00a315fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 13145: 00ad1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13146: 00a27de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 13147: 0052ec6d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 13148: 00b0f278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13149: 00ae3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13150: 00ad14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13151: 00b0e2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13152: 005d61d1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13152: 005d61b1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13153: 00adf2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13154: 0048062d 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 13155: 005d3249 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13155: 005d3229 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13156: 00b0e146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13157: 00ad46f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13158: 00a3e01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 13159: 003969c9 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13160: 0070c26d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13161: 00744871 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13160: 0070c24d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13161: 00744851 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13162: 003673e1 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13163: 00497ff9 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13164: 00363721 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13165: 00b0eb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13166: 004c37a1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 13167: 0049833d 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13168: 00ad9d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13169: 0073aa9d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13170: 005e2255 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13171: 00723a1d 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13172: 005f342d 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13169: 0073aa7d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13170: 005e2235 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13171: 007239fd 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13172: 005f340d 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 13173: 00ad2718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13174: 0029e13d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 13175: 0086f6dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13175: 0086f6bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 13176: 003c2f69 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13177: 00739c41 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13177: 00739c21 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13178: 003bf675 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13179: 003f0b99 184 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13180: 006beb79 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13180: 006beb59 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13181: 00ad5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13182: 0042b555 116 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13183: 009bff64 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 13184: 00727495 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13184: 00727475 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13185: 0051eed1 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 13186: 00467851 1968 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13187: 00ad9b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 13188: 0051efa9 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 13189: 00b0e2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13190: 00b0ddc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13191: 006d99b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13191: 006d9995 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13192: 002a00cd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13193: 00714f39 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13193: 00714f19 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13194: 00450115 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13195: 0051ef19 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 13196: 00333f3d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13197: 004161a9 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13198: 00636c65 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13198: 00636c45 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13199: 009bda60 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13200: 00464959 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13201: 00b0ea26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13202: 00b0f4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13203: 00b0da76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13204: 00ae2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13205: 004e39b1 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 13206: 009c0c20 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 13207: 00b0fa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13208: 00633001 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13208: 00632fe1 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13209: 00463efd 760 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13210: 002eeedd 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13211: 00b0de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13212: 00740b19 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13213: 00708195 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13212: 00740af9 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13213: 00708175 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13214: 004d7ad5 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13215: 006cef1d 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13215: 006ceefd 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13216: 009fffa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13217: 002804b9 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13218: 0051ef61 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 13219: 00738cfd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13219: 00738cdd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13220: 00b0dd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13221: 00b0d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13222: 00ad6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13223: 00adb890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13224: 00ae5b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13225: 00ad8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13226: 00b0f3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13227: 00b0eb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13228: 006d4761 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13228: 006d4741 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13229: 00b0dfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13230: 00b0fa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13231: 00ae0a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13232: 0069af91 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13232: 0069af71 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13233: 00460e49 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13234: 0068c095 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13234: 0068c075 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13235: 00ae61b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13236: 006d41f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13236: 006d41d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13237: 009bf9fc 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13238: 006eafa9 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13238: 006eaf89 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13239: 00a39c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13240: 00ae8610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13241: 007002c9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13242: 005dbaa9 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13241: 007002a9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13242: 005dba89 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13243: 00b0d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13244: 00ad1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13245: 0038d2c5 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13246: 006f2615 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13247: 0073b459 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13246: 006f25f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13247: 0073b439 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13248: 00a39b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13249: 004ccecd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13250: 009f6c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13251: 0028d381 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13252: 00b0e0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13253: 00603c65 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13253: 00603c45 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 13254: 002c19c9 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13255: 00b0d9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13256: 002818d1 1980 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13257: 006e2f99 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13258: 00595201 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13259: 0062a741 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13260: 00690e41 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13257: 006e2f79 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13258: 005951dd 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13259: 0062a721 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13260: 00690e21 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13261: 003ec2f9 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 13262: 00ae4538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13263: 002d211d 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13264: 0034b9dd 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13265: 00b0f1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13266: 006ea4a5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13266: 006ea485 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13267: 00adc888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13268: 00488621 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 13269: 00ae4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13270: 00adaaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13271: 006f5e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13271: 006f5e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13272: 00adbd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13273: 00a39b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13274: 00629d3d 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13274: 00629d1d 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13275: 0043b74d 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13276: 00b0df9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13277: 00381f75 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13278: 004c9a21 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13279: 00b0eed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13280: 004fec31 68 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13281: 00adbd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13282: 00ada504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13283: 00b0ed82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13284: 00443709 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13285: 006fff6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13285: 006fff4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13286: 00ada564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13287: 004cc715 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13288: 00b0ecc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13289: 0045ce91 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13290: 009bda54 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13291: 00b0dc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13292: 002ac985 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 13293: 002c101d 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13294: 007146dd 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13295: 0070286d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 13296: 006d3e45 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13294: 007146bd 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13295: 0070284d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 13296: 006d3e25 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13297: 00ad74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13298: 006bcdfd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13298: 006bcddd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13299: 0052db8d 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13300: 005f3371 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13300: 005f3351 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13301: 00ad705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13302: 003ade6d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13303: 005be085 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13303: 005be065 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13304: 0052dc65 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13305: 00b0d21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13306: 00b0ded4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13307: 007207b9 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13307: 00720799 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13308: 00ad3e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13309: 006eb4c9 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13310: 005eb1fd 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13309: 006eb4a9 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13310: 005eb1dd 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13311: 009c1038 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13312: 00722785 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13312: 00722765 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13313: 0052dbd5 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13314: 00b0eb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13315: 00617861 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13315: 00617841 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13316: 00447b3d 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13317: 005e76e1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13318: 005eb0d9 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13317: 005e76c1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13318: 005eb0b9 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13319: 002d6f35 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13320: 00496d99 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13321: 006a5fed 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13321: 006a5fcd 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13322: 004cb7a5 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13323: 0029d30d 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13324: 006dc2ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13324: 006dc28d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13325: 00adbdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13326: 00ae0420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13327: 002966c1 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13328: 00328f35 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13329: 00ad6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 13330: 009fb248 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13331: 006fb275 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13332: 006fac21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13331: 006fb255 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13332: 006fac01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13333: 0052dc1d 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13334: 00b0d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13335: 00b0dc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13336: 00729589 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13336: 00729569 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13337: 0029ed11 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13338: 004e71c9 102 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13339: 004cc04d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13340: 002fc631 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13341: 002ef861 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13342: 006a08fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13342: 006a08dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13343: 002f4465 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13344: 0041ba8d 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13345: 005a84bd 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13345: 005a849d 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13346: 009f7258 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13347: 00ae71b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13348: 00a0054c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13349: 00b0ce49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13350: 00b0f3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13351: 00add0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13352: 002f2b79 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13353: 0069bfc1 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13353: 0069bfa1 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13354: 00b0ef14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 13355: 00435331 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13356: 005dee35 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13356: 005dee15 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13357: 00ad0ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13358: 0042c139 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13359: 00adeea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13360: 002f027d 136 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13361: 00299a25 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13362: 005d4ff5 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13362: 005d4fd5 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13363: 00ad4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13364: 009f6a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13365: 0053062d 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13366: 009ffe98 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13367: 004674dd 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13368: 00b0d0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13369: 00530705 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13370: 00b0cfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13371: 009fbb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13372: 003ea231 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13373: 00add1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13374: 006c417d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13375: 00704e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13374: 006c415d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13375: 00704e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13376: 00530675 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13377: 0062a9b5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13377: 0062a995 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13378: 00a46398 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13379: 004c9aa9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13380: 009fb980 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13381: 00b0d68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13382: 00adeee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13383: 00b0f160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13384: 00ad6f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13392,852 +13392,852 @@ │ │ │ │ 13388: 00ad1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13389: 00a22be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13390: 00ad1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13391: 00364971 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13392: 00ad9944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13393: 00a22b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13394: 00b0e0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13395: 0073e771 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13395: 0073e751 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13396: 005306bd 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13397: 00ada864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13398: 00b0f29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13399: 00b0d040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13400: 00b0d010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ 13401: 00436449 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13402: 006dd80d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13402: 006dd7ed 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13403: 00adb044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13404: 00adaa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13405: 00479c5d 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13406: 00b0eb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13407: 003684cd 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13408: 00498e89 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13409: 008c4d98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13409: 008c4d78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13410: 00295a5d 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13411: 009c0000 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13412: 0041611d 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13413: 00299931 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13414: 00b0d2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13415: 00add5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13416: 00496101 176 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13417: 00ad4514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13418: 00b0e35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13419: 006c5b8d 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13419: 006c5b6d 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13420: 00ad1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13421: 00b0ee50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13422: 00a22adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13423: 00ae18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13424: 00ad71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13425: 00b0ce83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13426: 00b0fa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13427: 00adbb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13428: 006c3a95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13428: 006c3a75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13429: 00b0d508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13430: 00ae5798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13431: 00ad0fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13432: 009fb1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13433: 0070e995 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13433: 0070e975 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13434: 00b0e162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13435: 00b0ea70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13436: 00b0f4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13437: 00ad5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13438: 004486f1 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13439: 00ada524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13440: 0074a33d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13440: 0074a31d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13441: 00adad94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13442: 00b0e302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13443: 00704c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13443: 00704c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13444: 00ada544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13445: 00adf7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13446: 00ae19e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13447: 00b0d474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13448: 00adc4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13449: 00ad708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13450: 00b0f384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13451: 009bda30 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13452: 00b0f09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13453: 00ae76e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13454: 0049dd7d 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13455: 0026f40d 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13456: 0028ee8d 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13457: 0037c83d 1120 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13458: 007382ed 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13458: 007382cd 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13459: 00266009 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13460: 00ae4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13461: 00b0d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13462: 00b0deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13463: 009f7048 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13464: 00ae7e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13465: 006cf24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13465: 006cf22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13466: 00adb304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13467: 00697eed 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13467: 00697ecd 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13468: 00ae0870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13469: 00b0f4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13470: 00294f85 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13471: 006a086d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13471: 006a084d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13472: 0044142d 384 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13473: 00b0e336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13474: 00b0d35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13475: 007148ed 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13475: 007148cd 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13476: 00ad65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13477: 00ada014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13478: 00b0d9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13479: 00adc020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13480: 00b0e75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13481: 00ae9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13482: 00b0e37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13483: 00614011 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13483: 00613ff1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13484: 00ae8200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13485: 002f0a51 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13486: 0029f71d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13487: 00736b4d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13487: 00736b2d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13488: 0038a121 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13489: 00ad3b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13490: 0041f34d 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13491: 004106b1 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13492: 004da7a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13493: 002eea8d 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13494: 00ad11a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13495: 004cd35d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13496: 00733f1d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13496: 00733efd 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13497: 00b0d99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13498: 006c64c1 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13499: 008d0c5c 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13498: 006c64a1 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13499: 008d0c3c 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13500: 00a0033c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13501: 006dac19 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13502: 006ea335 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13503: 006d50b9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13501: 006dabf9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13502: 006ea315 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13503: 006d5099 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13504: 00ad8ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13505: 006bf191 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13505: 006bf171 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13506: 0038db55 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13507: 002f2889 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13508: 006c1781 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13509: 006a4209 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13508: 006c1761 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13509: 006a41e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13510: 00adeec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13511: 007248c5 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13511: 007248a5 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13512: 00ad8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13513: 00b0f34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13514: 0038715d 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13515: 00b0d1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13516: 006fdb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13516: 006fdb55 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13517: 004a9211 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13518: 00542a9d 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13519: 00714c39 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13519: 00714c19 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13520: 0042f009 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13521: 004c9b31 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13522: 00ad2a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13523: 00ae0a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13524: 00ad0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13525: 0070990d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13525: 007098ed 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13526: 00b0cfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13527: 00542875 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13528: 00b0e8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13529: 004ccd39 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13530: 00a2d60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13531: 006b211d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13531: 006b20fd 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13532: 00a2d480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13533: 002fbdc5 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13534: 009fa5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13535: 00add064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13536: 00a2d588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13537: 00ae02c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13538: 00ae1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13539: 00b0ddec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13540: 006cfaf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13541: 006ed12d 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13540: 006cfad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13541: 006ed10d 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13542: 003c3301 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 13543: 0061637d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13543: 0061635d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13544: 00b0ee42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13545: 00542989 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13546: 00594ce5 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13546: 00594cc1 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13547: 00395555 36 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13548: 009f5b30 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13549: 00ad255c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13550: 00b0e20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13551: 006a4c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13551: 006a4bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13552: 00471c65 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13553: 00ae4af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13554: 00b0d958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13555: 00ae4428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13556: 006ae475 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13556: 006ae455 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13557: 00484c95 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13558: 00a2d504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13559: 00731eed 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13559: 00731ecd 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13560: 00ad71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13561: 009fb140 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13562: 0042b601 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13563: 00ae3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13564: 006c87b9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13564: 006c8799 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13565: 00ae8e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13566: 00b0ea34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13567: 00ae01e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13568: 0039eff9 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13569: 00ad0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13570: 00b0e4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13571: 00b0d16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13572: 0060df3d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13572: 0060df1d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13573: 0029d449 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13574: 00b0e1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13575: 0052cf2d 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13576: 006af951 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13576: 006af931 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13577: 00b0d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13578: 0052d005 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13579: 0053ada9 300 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13580: 00b0d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13581: 00b0d20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13582: 004dca5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13583: 0052cf75 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13584: 0053ab81 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13585: 004cd5e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13586: 003914c9 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13587: 007115d5 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13587: 007115b5 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13588: 00a3e754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13589: 002a0695 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13590: 006f3c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13590: 006f3be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13591: 00b0f6ac 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13592: 0060ff55 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13592: 0060ff35 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13593: 00ae6ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13594: 006d9a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13594: 006d9a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13595: 002d6f6d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13596: 004e1dc1 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13597: 00ae5898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13598: 00adaff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13599: 00b0f234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13600: 006e953d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13600: 006e951d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13601: 004d816d 224 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13602: 003c7955 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13603: 0053ac95 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13604: 0052cfbd 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13605: 0038a951 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13606: 00a3e6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13607: 00b0e698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13608: 00a37038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ - 13609: 006a77b1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13610: 006f3c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13609: 006a7791 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13610: 006f3c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13611: 00381311 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13612: 002a4a09 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13613: 00411c4d 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13614: 00a37140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13615: 00ae44f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13616: 00383739 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13617: 00364a11 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13618: 002d3c41 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13619: 00b0d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13620: 0046a251 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13621: 0068fac9 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13621: 0068faa9 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13622: 00b0d00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13623: 006e9579 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13623: 006e9559 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13624: 0049343d 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13625: 00622b49 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13625: 00622b29 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13626: 00ad8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13627: 009fefa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13628: 002bf3f1 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13629: 009fa564 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13630: 004ddec9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13631: 004da4a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13632: 0048b489 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13633: 006af749 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13634: 0068ca1d 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13635: 006f0d45 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13633: 006af729 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13634: 0068c9fd 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13635: 006f0d25 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13636: 0038d7c5 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13637: 00ae3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13638: 00b0db7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13639: 00ae21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13640: 00ade5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13641: 0045e63d 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13642: 006c133d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13642: 006c131d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13643: 00a370bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13644: 007057c9 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13645: 006f0035 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13644: 007057a9 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13645: 006f0015 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13646: 00ad759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13647: 00597781 3956 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13647: 0059775d 3956 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ 13648: 00ae59e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ - 13649: 008d0c80 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13649: 008d0c60 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ 13650: 00b0f4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13651: 006ab119 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13651: 006ab0f9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13652: 00b0de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13653: 00ad5850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13654: 0063af4d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13654: 0063af2d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13655: 00266965 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13656: 00297101 84 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13657: 002ee649 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13658: 006a8a39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13658: 006a8a19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13659: 00adf9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13660: 00b0e950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13661: 00b0dcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13662: 004c3fd5 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13663: 005de515 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13663: 005de4f5 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13664: 00b0e1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13665: 00b0eff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13666: 0070ee61 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13666: 0070ee41 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13667: 00ad6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13668: 00b0d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13669: 00b0fa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13670: 00b0de1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13671: 007295a5 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13671: 00729585 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13672: 00ae70c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13673: 00b0ef80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13674: 0050aba5 54 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13675: 006c9b2d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13676: 006dd495 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13677: 00616565 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13675: 006c9b0d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13676: 006dd475 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13677: 00616545 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13678: 00b0e4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13679: 0041ae55 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13680: 006a3ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13680: 006a3c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13681: 009bd258 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13682: 00ae3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13683: 006fe91d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13684: 005d8535 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13683: 006fe8fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13684: 005d8515 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13685: 00ae7754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13686: 00b0f488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13687: 00296621 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13688: 0059644d 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13688: 00596429 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13689: 00ad8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13690: 0060bd49 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13690: 0060bd29 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13691: 009bfa90 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13692: 00b0dfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13693: 009bf8a4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13694: 00adecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13695: 005da87d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13696: 005962c9 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13695: 005da85d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13696: 005962a5 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13697: 00ad5700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13698: 00ae8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13699: 00b0ec1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13700: 00ad1804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13701: 005f2751 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13702: 005f68f5 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13701: 005f2731 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13702: 005f68d5 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13703: 00ae2c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13704: 00638705 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13705: 00715589 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13704: 006386e5 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13705: 00715569 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13706: 00ae8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13707: 0052b855 526 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ 13708: 00b0f060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13709: 006ffcad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13709: 006ffc8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13710: 00b0d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13711: 0052be79 488 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13712: 00ad37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13713: 00ae6710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13714: 00b0f4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13715: 002fc589 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13716: 0052ba65 522 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13717: 004f5681 220 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13718: 0071f045 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13718: 0071f025 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13719: 0043de99 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13720: 00b0f16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13721: 00ae62a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13722: 00b0e0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13723: 009bd9d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13724: 004b9bfd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13725: 003318f5 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13726: 00ae89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13727: 00617c5d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13727: 00617c3d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13728: 00b0f1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13729: 00b0d3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13730: 00a2bdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ 13731: 004426b5 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13732: 00ae512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13733: 00b0f05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13734: 004cd8a9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13735: 00745fb5 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13735: 00745f95 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ 13736: 0052bc71 518 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13737: 00726fa5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13737: 00726f85 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13738: 00a2bed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13739: 00714d25 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13739: 00714d05 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13740: 00b0e908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13741: 00b0e69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13742: 0065d79d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13742: 0065d77d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13743: 00ae0860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13744: 00b0dbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13745: 00b0eac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13746: 00730d81 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13747: 007429cd 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13748: 006ae9a5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13749: 0070f45d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13750: 00633949 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13746: 00730d61 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13747: 007429ad 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13748: 006ae985 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13749: 0070f43d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13750: 00633929 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13751: 00b0eafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13752: 00adc9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13753: 00ae17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13754: 009fde1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13755: 00ad13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13756: 00adb920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13757: 0029e4c9 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13758: 00b0ce9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13759: 00536ae9 318 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13760: 002d6d11 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13761: 0054923d 286 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13762: 00a2be54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13763: 00b0d03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13764: 0053689d 290 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13765: 006a9d35 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13765: 006a9d15 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13766: 0054956d 302 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ - 13767: 007447dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13767: 007447bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13768: 0047ae4d 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13769: 0029e38d 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13770: 006cbf51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13770: 006cbf31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13771: 0054935d 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13772: 00ad9bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13773: 00b0db82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13774: 006a10fd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13774: 006a10dd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13775: 00adf678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13776: 00ae71a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13777: 006dd07d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13777: 006dd05d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13778: 00add224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13779: 005937b9 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13780: 00624991 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13779: 00593795 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13780: 00624971 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13781: 009bf868 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13782: 00b0e014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13783: 009fa4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13784: 00593b51 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13785: 006f46ed 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13784: 00593b2d 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13785: 006f46cd 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13786: 004fd4d9 140 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13787: 006cbf15 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13787: 006cbef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13788: 00b0e270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13789: 004655a9 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13790: 00708439 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13790: 00708419 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13791: 005369c1 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ 13792: 00429239 96 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ - 13793: 00593901 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13793: 005938dd 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13794: 00ad43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13795: 0084e660 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13795: 0084e640 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13796: 00ad37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13797: 00ad2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13798: 00ad2ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13799: 005efd99 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13799: 005efd79 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13800: 00adb004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13801: 00549465 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ - 13802: 005b5fb5 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13802: 005b5f95 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13803: 0029e5fd 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13804: 00ae0dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13805: 004cb0f1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13806: 00ae0920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13807: 009fe554 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13808: 00b0f1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13809: 006daad5 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13809: 006daab5 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13810: 00ad8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13811: 00ad735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13812: 004c3889 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13813: 0060dfb5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13814: 006c1ff1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13813: 0060df95 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13814: 006c1fd1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13815: 002d6f79 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13816: 00449d19 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13817: 00593a29 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13817: 00593a05 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13818: 00b0cff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13819: 00547e95 378 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13820: 003316c5 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13821: 00b0e068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13822: 00b0d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13823: 00b0d2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13824: 004cb97d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13825: 00713f75 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13825: 00713f55 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13826: 00b0e934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13827: 00386901 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13828: 003c2dd9 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13829: 006a8559 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13829: 006a8539 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13830: 00ad57b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13831: 0065c24d 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13831: 0065c22d 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13832: 00447ea5 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13833: 00b0d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13834: 00668e75 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13834: 00668e55 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13835: 00b0d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13836: 00ad9f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13837: 0052ef3d 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13838: 00ad712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13839: 00ad5f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13840: 00b0dbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13841: 008d1210 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13841: 008d11f0 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13842: 00b0fa98 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13843: 006f142d 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13844: 0070f53d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13843: 006f140d 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13844: 0070f51d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13845: 0052f015 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13846: 005182f1 482 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13847: 00addd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13848: 00ae0bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13849: 00ae07f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13850: 009f8c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13851: 006fd199 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13851: 006fd179 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13852: 00adac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13853: 0069bea1 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13853: 0069be81 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13854: 00ae8c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13855: 0052ef85 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13856: 00ae0a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13857: 00ad4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13858: 00ad4554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13859: 00485045 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13860: 00b0db7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13861: 00ad54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13862: 00ae7934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13863: 004ada05 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13864: 009fbc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ - 13865: 00590599 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13865: 00590575 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13866: 0038d8f9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13867: 00b0e90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13868: 009f83e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13869: 00590381 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13869: 0059035d 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13870: 00ad1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13871: 006071a1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13871: 00607181 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13872: 0052efcd 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13873: 00ad1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13874: 0072d8d1 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13874: 0072d8b1 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13875: 00ae3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13876: 00b0d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13877: 00adc1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13878: 0062c295 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13878: 0062c275 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13879: 00ad725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13880: 0038f9e9 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13881: 00b0d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13882: 00a336fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13883: 00adb204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13884: 00ae1020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13885: 00ad2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13886: 00715245 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13887: 0069ffd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13886: 00715225 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13887: 0069ffb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13888: 003ed091 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13889: 00ad1064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13890: 00a33804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13891: 00b0dfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13892: 00b0dce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13893: 00730389 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13893: 00730369 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13894: 002eee8d 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13895: 0072660d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13896: 006b863d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13895: 007265ed 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13896: 006b861d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13897: 002efd69 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13898: 00ad0f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13899: 00ae8430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13900: 006d8a51 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13901: 006a11c5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13900: 006d8a31 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13901: 006a11a5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13902: 00b0f0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13903: 00a26de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13904: 00b0eda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13905: 00b0cfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13906: 00ad76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13907: 00b0f376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13908: 0062a391 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13908: 0062a371 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13909: 00b0eabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13910: 005e2e05 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13911: 00732bed 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13912: 006372cd 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13910: 005e2de5 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13911: 00732bcd 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13912: 006372ad 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13913: 00a33780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13914: 004e2e3d 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13915: 00addc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13916: 00366e01 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13917: 003d7629 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13918: 00b0e4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13919: 0046fd49 1032 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13920: 009c10c4 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13921: 00a26acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13922: 00633229 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13922: 00633209 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13923: 00b0dba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13924: 00b0fa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13925: 00adc2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13926: 00ae4fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13927: 006a4d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13927: 006a4ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13928: 004e7c71 1012 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13929: 00b0e106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13930: 0060d339 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13930: 0060d319 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13931: 00b0dfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13932: 00ae03a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13933: 00ad2a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13934: 0074c0b5 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13935: 007445b9 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13936: 008c4ea0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13934: 0074c095 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13935: 00744599 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13936: 008c4e80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13937: 00b0fa93 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13938: 00729675 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13938: 00729655 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13939: 00ade0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13940: 00ae1a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13941: 00b0d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13942: 00ae4528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13943: 00ae72f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13944: 00b0e518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13945: 006f721d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13945: 006f71fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13946: 004207b5 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13947: 00b0d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13948: 005e27bd 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13948: 005e279d 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13949: 0038e941 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13950: 0047d95d 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13951: 00325d85 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13952: 005d78bd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13952: 005d789d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13953: 004fe49d 142 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 13954: 00415ed5 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13955: 00b0f3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13956: 00b0e2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13957: 006cfed5 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13957: 006cfeb5 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13958: 00ad2cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13959: 00b0ce26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13960: 009c0a34 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13961: 00ad39e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13962: 00b0ddca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13963: 00ada394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13964: 00b0f096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13965: 004c5d21 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13966: 00b0e0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13967: 00385615 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13968: 00b0e9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13969: 00b0d1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13970: 00ae8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13971: 006dcd25 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13971: 006dcd05 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13972: 00b0d3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13973: 0072f279 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13974: 006d73f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13973: 0072f259 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13974: 006d73d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13975: 00ae5cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13976: 00ad3a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13977: 00ad1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13978: 00b0e07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13979: 00b0e1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13980: 00b0d9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13981: 00b0da12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13982: 00ae6880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13983: 00b0df48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13984: 0038ebbd 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13985: 004bb10d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13986: 00b0e0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13987: 00ad64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13988: 0070f61d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13988: 0070f5fd 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13989: 00b0f6c9 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13990: 00622e1d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13990: 00622dfd 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13991: 004e2025 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13992: 00b0e0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13993: 00ad0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13994: 00add294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13995: 0047a631 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13996: 00ae0bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13997: 00b0ec2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13998: 00b0e872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13999: 00749ff9 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13999: 00749fd9 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14000: 0029d26d 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14001: 00667df1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14001: 00667dd1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 14002: 00ad39b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14003: 00b0e688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14004: 0040c9d5 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14005: 00b0d0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14006: 005df7a5 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14006: 005df785 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14007: 004fe939 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 14008: 00ad9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14009: 00ae2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14010: 0072d40d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14010: 0072d3ed 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14011: 00ae1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14012: 00470f89 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14013: 00ad342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14014: 0074463d 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14015: 00714a45 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14014: 0074461d 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14015: 00714a25 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14016: 004daffd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14017: 00ad9cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14018: 00369401 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14019: 00b0d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14020: 0045e4d5 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14021: 00b0d40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14022: 00b0daba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14023: 00b0edc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14024: 006fed71 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14024: 006fed51 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14025: 00b0e92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14026: 00ae4b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14027: 00b0d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14028: 00adad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14029: 00a26940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 14030: 00a310d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 14031: 00b0e954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 14032: 00a30f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 14033: 00615d21 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14033: 00615d01 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 14034: 00b0e1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14035: 00b0d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14036: 005d7981 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14036: 005d7961 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14037: 00b0dcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14038: 00ad8f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14039: 00a31050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 14040: 00b0e778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14041: 00484ddd 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14042: 006f8f79 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14042: 006f8f59 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14043: 0043edf5 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14044: 005de3a1 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14044: 005de381 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14045: 009ffa78 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14046: 009ea7ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 14047: 00632e89 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14048: 006a6d61 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14047: 00632e69 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14048: 006a6d41 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 14049: 00b0ce5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14050: 00ad8b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14051: 00ae4a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14052: 00b0eda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14053: 00ae6274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14054: 00486649 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14055: 0060decd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14056: 006e4b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14057: 0074725d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14055: 0060dead 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14056: 006e4b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14057: 0074723d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14058: 00b0ec8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 14059: 00adba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14060: 00745de1 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14060: 00745dc1 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14061: 0052e51d 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 14062: 00a30fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 14063: 00a36b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 14064: 006fbffd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14065: 006aaa11 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14064: 006fbfdd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14065: 006aa9f1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14066: 0052e565 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 14067: 009ff3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14068: 005ea72d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14068: 005ea70d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14069: 00ad8f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14070: 00add6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14071: 00ad2a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14072: 00a36c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 14073: 00add974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14074: 006c0fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14075: 005ea55d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14076: 006e0479 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14074: 006c0fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14075: 005ea53d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14076: 006e0459 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 14077: 00ad2408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14078: 00b0ef92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14079: 0062be2d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14079: 0062be0d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14080: 003bdc65 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14081: 0090f084 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14082: 006bf475 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14082: 006bf455 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14083: 00b0d002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 14084: 005436f9 280 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 14085: 005dc449 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14085: 005dc429 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14086: 00adf538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14087: 004b9d51 320 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14088: 005d3225 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14088: 005d3205 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14089: 00b0eaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14090: 005e68e1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14090: 005e68c1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14091: 0052e5ad 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 14092: 00b0e4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14093: 0062aa75 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14094: 0070e651 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14093: 0062aa55 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14094: 0070e631 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14095: 00a36c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 14096: 00738ad5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 14097: 005cf8f5 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 14096: 00738ab5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14097: 005cf8d5 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14098: 00ad60a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14099: 007236a5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14099: 00723685 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14100: 00484d95 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14101: 00b0db3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14102: 0026781d 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14103: 002f9cc1 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14104: 003316a1 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14105: 00b0effe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14106: 00543811 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 14107: 004647cd 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 14108: 008d86a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14108: 008d8684 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14109: 00b0d438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14110: 0045dff1 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14111: 00386145 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14112: 006aa795 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14113: 00616855 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14112: 006aa775 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14113: 00616835 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14114: 0046658d 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14115: 00addf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 14116: 00714e69 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14116: 00714e49 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14117: 00b0d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14118: 00b0d186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14119: 00b0d324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14120: 00603901 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14120: 006038e1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14121: 004408fd 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14122: 00b0d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14123: 006f88a1 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14123: 006f8881 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14124: 00ad8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14125: 00b0e2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14126: 00ad9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14127: 004bb4c5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14128: 00ae4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14129: 00ae6720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14130: 006ec17d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14130: 006ec15d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14131: 00ad710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14132: 00618e15 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14132: 00618df5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14133: 00ad721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14134: 00add3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14135: 00a49620 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14136: 00b0f292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14137: 00b0cfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14138: 006f5605 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14138: 006f55e5 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14139: 003f4aed 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14140: 00ae89b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14141: 00ad767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14142: 004cb281 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14143: 006fbf41 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14143: 006fbf21 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14144: 00ad268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14145: 007000d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14146: 006f6d55 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14147: 005bcb9d 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14148: 006517d9 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14145: 007000b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14146: 006f6d35 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14147: 005bcb7d 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14148: 006517b9 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14149: 00353c2d 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14150: 00b0d9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14151: 0071d0fd 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14151: 0071d0dd 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14152: 00ad0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14153: 00690945 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14153: 00690925 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14154: 0029dba1 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 14155: 005eb0a5 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14156: 006e081d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14155: 005eb085 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14156: 006e07fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14157: 00ae1a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14158: 005bcea9 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14158: 005bce89 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14159: 00b0fa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 14160: 0060c395 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14160: 0060c375 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 14161: 0051f3a5 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 14162: 005948dd 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 14162: 005948b9 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 14163: 004cbb19 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14164: 006af641 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14165: 0062c0fd 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14164: 006af621 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14165: 0062c0dd 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14166: 00b0e588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14167: 00adbdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14168: 00499e29 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14169: 00629361 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14169: 00629341 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 14170: 0051f3ed 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 14171: 00adcf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14172: 00adc000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14173: 00b0efa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14174: 00b0e72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14175: 00add734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14176: 00ad749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14177: 00429645 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14178: 002f2ef9 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14179: 00ae808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 14180: 00a31f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 14181: 005b2979 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14181: 005b2959 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14182: 00a31db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 14183: 006ac165 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14183: 006ac145 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14184: 0051f435 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 14185: 00a31ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 14186: 009f8a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14187: 00ae2a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14188: 00b0ceaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 14189: 00296b8d 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14190: 00ae2cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14191: 00457d81 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14192: 006b360d 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 14193: 00689b29 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 14192: 006b35ed 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14193: 00689b09 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 14194: 009f65f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14195: 00b0e9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14196: 00448f29 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14197: 00ae83e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14198: 006cdb61 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14198: 006cdb41 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14199: 00ae4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14200: 00b0e9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14201: 00ae8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14202: 005e9d99 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14202: 005e9d79 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14203: 00ad3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14204: 00b0ee78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14205: 00ad6f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14206: 00a45ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 14207: 00b0e53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14208: 00b0d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14209: 00ae6590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14210: 009f8254 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14211: 005b2a11 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14211: 005b29f1 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14212: 009c7618 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14213: 00a31e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 14214: 00b0f1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14215: 00b0e39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14216: 00447bad 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 14217: 0074280d 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14217: 007427ed 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14218: 00ae4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14219: 00b0f3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14220: 00ad4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14221: 00ad9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14222: 003290a9 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 14223: 00ae0730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14224: 00ae8c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14225: 00b0f224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14226: 007369ed 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 14227: 0074be85 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14226: 007369cd 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14227: 0074be65 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14228: 00ad2a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14229: 0029c979 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14230: 00b0e73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14231: 00adf888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14232: 00703371 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14232: 00703351 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14233: 00b0da44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 14234: 004c5c25 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 14235: 002a24d9 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14236: 00ae1a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14237: 0046d2bd 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14238: 00ae1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 14239: 00443889 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ @@ -14249,23 +14249,23 @@ │ │ │ │ 14245: 00afd438 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14246: 00b0ec0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14247: 00ad2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14248: 00b0f9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14249: 00ae7644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14250: 00ade3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14251: 00adf3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14252: 0071b585 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14252: 0071b565 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14253: 00ade2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14254: 00add324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14255: 00b0e89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14256: 0041601d 92 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14257: 00b0cf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 14258: 006f8e95 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 14258: 006f8e75 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 14259: 00b0e262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14260: 00728259 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14260: 00728239 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14261: 002c7185 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14262: 00b0f3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14263: 00b0d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14264: 00ae6830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14265: 00b0fa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14266: 00adcfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14267: 00b0ecf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ @@ -14278,330 +14278,330 @@ │ │ │ │ 14274: 00ae46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14275: 00467015 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14276: 00ad30ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14277: 009fe5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14278: 00ad5ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14279: 00ad719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14280: 00b0fa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14281: 0072a361 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14281: 0072a341 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14282: 00b0e040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14283: 00b0d15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 14284: 004406fd 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 14285: 0029aa0d 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14286: 00b0d006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14287: 00ae4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 14288: 00483051 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14289: 00465409 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14290: 00a28f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14291: 0067a5e5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14291: 0067a5c5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14292: 00b0d0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14293: 00a28ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14294: 00ae26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14295: 00ad0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14296: 00ae06d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14297: 006c6df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14297: 006c6dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14298: 00ae71f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14299: 0028ed89 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14300: 006b81bd 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14300: 006b819d 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14301: 00a28ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ - 14302: 00745889 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 14302: 00745869 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 14303: 00418c35 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14304: 00b0eb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14305: 00290731 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14306: 00b0ce90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14307: 00b0d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14308: 00b0e3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14309: 007387b1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14309: 00738791 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14310: 00394ae5 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14311: 00ae2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14312: 009bf9a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14313: 002d0a3d 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14314: 00b0d1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14315: 00b0e438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14316: 00b0e558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14317: 00b0dc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14318: 00ad8b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14319: 006fa611 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14320: 00742ec9 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 14321: 0069029d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14322: 006061d9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14319: 006fa5f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14320: 00742ea9 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 14321: 0069027d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14322: 006061b9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14323: 00b0d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14324: 00b0e886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14325: 00b0ec48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14326: 00ad8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14327: 007284c9 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14327: 007284a9 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14328: 00291fa1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14329: 0061e75d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14329: 0061e73d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14330: 00b0f3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14331: 00a28e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14332: 00ade174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14333: 00b0e586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14334: 00493129 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14335: 00ad4a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14336: 00ae1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14337: 005d85b9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14337: 005d8599 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14338: 00ae7e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14339: 00ae1200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14340: 0072dc81 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14340: 0072dc61 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14341: 00b0eab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14342: 00b0e8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14343: 00b0ef56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14344: 00b0ebbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14345: 00b0e6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 14346: 004a913d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14347: 00b0f086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 14348: 0037b7e1 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14349: 006f2ced 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14349: 006f2ccd 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14350: 00b0d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14351: 005ab82d 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14351: 005ab80d 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14352: 00380f45 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14353: 00adcfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14354: 00267969 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 14355: 00b0eac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14356: 0042b4f1 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14357: 00b0e50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14358: 00732a0d 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14358: 007329ed 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14359: 009c04e4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14360: 00705a79 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14360: 00705a59 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14361: 00448ac9 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14362: 00471c05 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14363: 007389f9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14363: 007389d9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14364: 00ae8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14365: 009b7888 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14366: 007272ad 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14366: 0072728d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14367: 00ad4474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14368: 0049a0d1 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14369: 00664541 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14369: 00664521 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14370: 00b0e9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14371: 00ae72e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 14372: 004ada69 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14373: 00ae60a4 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14374: 0029d671 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14375: 00b0f256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14376: 00ae1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14377: 00a46ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14378: 004e203d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14379: 004dd981 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14380: 0053a0c5 324 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14381: 00ae8e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14382: 00b0f1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14383: 006e9b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14383: 006e9b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14384: 00a46ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14385: 004c9501 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14386: 00b0f3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14387: 007012cd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14387: 007012ad 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14388: 00ad74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14389: 00addaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14390: 005154e9 80 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14391: 009bd97c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14392: 00407519 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14393: 0062b4d1 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14393: 0062b4b1 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14394: 004a8811 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14395: 00ad3e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14396: 00b0cefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14397: 006c1b05 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14397: 006c1ae5 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14398: 00a47100 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14399: 00591a11 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14399: 005919ed 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14400: 00b0eeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14401: 00b0f0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14402: 0053a209 358 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14403: 00591ae9 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14403: 00591ac5 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14404: 009aecb4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14405: 00b0f3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14406: 00591a59 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14407: 006c99e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14406: 00591a35 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14407: 006c99c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14408: 00b0f2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14409: 00b0f960 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14410: 006a9ec1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14410: 006a9ea1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14411: 00b0effc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14412: 006c60e5 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14412: 006c60c5 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14413: 00ad5ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14414: 00716b09 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14414: 00716ae9 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14415: 00b0de34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14416: 004573e1 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14417: 004cb411 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14418: 00ae4ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14419: 00ae29a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14420: 00267949 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14421: 00464425 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14422: 00b0e856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14423: 00b0ef82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14424: 00ae79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14425: 00745561 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14425: 00745541 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14426: 00adaf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14427: 00ae6aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14428: 004c0465 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14429: 006a3291 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14429: 006a3271 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14430: 00b0d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14431: 00b0d93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14432: 00b0e3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14433: 00382fe9 596 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14434: 00ad35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14435: 002b02b9 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14436: 00b0e058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14437: 00591aa1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14437: 00591a7d 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14438: 00b0d33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14439: 00493291 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14440: 00b0d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14441: 00705d01 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14442: 00707901 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14441: 00705ce1 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14442: 007078e1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14443: 00ae3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14444: 00b0e36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14445: 00b0e37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14446: 00381cb1 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14447: 00448e79 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14448: 004cbca9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14449: 00ade918 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14450: 0029fd39 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14451: 004e7341 348 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14452: 005e7abd 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14452: 005e7a9d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14453: 00ae2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14454: 006c4db9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14455: 005d77f5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14454: 006c4d99 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14455: 005d77d5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14456: 00b0cfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14457: 00b0d24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14458: 007251fd 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14459: 006d0c11 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14458: 007251dd 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14459: 006d0bf1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14460: 00b0df96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14461: 00361165 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14462: 00b0d10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14463: 00295fcd 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14464: 002d5741 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14465: 00b0e90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14466: 0033083d 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14467: 00ae0820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14468: 004baa25 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14469: 006294f1 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14470: 006ffae5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14469: 006294d1 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14470: 006ffac5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14471: 00add424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14472: 0045a2fd 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14473: 00b0ccc8 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14474: 00747041 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14475: 0071a845 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14474: 00747021 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14475: 0071a825 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14476: 00b0ed36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14477: 00aeb76c 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14478: 004e656d 204 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14479: 00472ccd 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14480: 00b0eb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14481: 00b0d020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14482: 004df25d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14483: 00adaed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14484: 00b0d102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14485: 006ca471 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14485: 006ca451 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14486: 00ae5c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14487: 0062e569 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14487: 0062e549 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14488: 00b0d1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14489: 006d0ae9 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14489: 006d0ac9 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14490: 00b0f0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14491: 00ae3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14492: 0048851d 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14493: 00ae0f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14494: 006ae06d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14495: 0071ff81 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14496: 006aa471 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14494: 006ae04d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14495: 0071ff61 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14496: 006aa451 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14497: 00b0edc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14498: 004e0089 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14499: 00714539 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14499: 00714519 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14500: 00b0e840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14501: 002d27cd 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14502: 004e425d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14503: 006cda1d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14503: 006cd9fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14504: 004a9171 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14505: 00435ec9 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14506: 00b0eefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14507: 00ad4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14508: 00a21744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ - 14509: 006fa3c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14509: 006fa3a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14510: 00382a75 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14511: 004e2e75 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14512: 004c0569 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14513: 00b0e80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14514: 00ad8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14515: 006ddfcd 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14516: 006a4eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14515: 006ddfad 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14516: 006a4ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14517: 004c92fd 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14518: 00ae2ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14519: 00ad5e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14520: 00a28d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ 14521: 004d8bd9 120 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14522: 00b0db6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 14523: 006cce85 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14523: 006cce65 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14524: 00ade8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14525: 00ade064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14526: 00a28bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14527: 00ae41e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14528: 004df04d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14529: 00b0e6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14530: 009fd138 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14531: 00b0f3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14532: 00a28cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14533: 00ae4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14534: 00b0e63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14535: 0068bd7d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14536: 005f37c9 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14535: 0068bd5d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14536: 005f37a9 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14537: 00449b39 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 14538: 004d5791 8 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14539: 00ad5650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14540: 00b0ea02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14541: 00460e01 18 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14542: 00ae5668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14543: 009c76b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14544: 009aacbc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14545: 00910e98 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14546: 00a28c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14547: 0073376d 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14548: 007395b5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14547: 0073374d 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14548: 00739595 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14549: 00ad6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14550: 004bb7f5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14551: 0051412d 88 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14552: 00b0e8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14553: 00745aa9 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14554: 006fbc41 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14555: 006054d1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14553: 00745a89 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14554: 006fbc21 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14555: 006054b1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14556: 00ae3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14557: 00b0e662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14558: 00ae0e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14559: 005ae22d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14559: 005ae20d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14560: 004a1055 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14561: 00b0e4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14562: 00ae1420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14563: 006b0961 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14563: 006b0941 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14564: 004c107d 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14565: 0066310d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14566: 006e9795 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14565: 006630ed 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14566: 006e9775 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14567: 00b0d132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14568: 004c5fad 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14569: 009ff448 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14570: 006d9db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14571: 0063a5a5 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14570: 006d9d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14571: 0063a585 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14572: 00a2184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14573: 00b0d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14574: 00b0d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14575: 004d8679 66 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14576: 002acafd 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14577: 00ad88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14578: 00b0e620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14579: 005d3d11 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14580: 006b08dd 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14579: 005d3cf1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14580: 006b08bd 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14581: 0046d95d 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14582: 00364a0d 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14583: 00b0d964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14584: 00b0edde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14585: 00b0eedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14586: 00700521 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14586: 00700501 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14587: 009c0124 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14588: 00ae2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14589: 0068a901 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14590: 0070b6ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14589: 0068a8e1 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14590: 0070b6cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14591: 00ad8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14592: 00ad1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14593: 003ade61 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14594: 00ae46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14595: 009f4b00 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14596: 005f80a9 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14596: 005f8089 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14597: 00b0dc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14598: 00ae509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14599: 003872f5 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14600: 00b0d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14601: 00ad4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14602: 003ade75 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14603: 009c0c70 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ @@ -14609,150 +14609,150 @@ │ │ │ │ 14605: 0051a4d5 494 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ 14606: 0043b77d 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14607: 00ad2e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14608: 00adbb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14609: 00addc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14610: 00ad1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14611: 00b0ee28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14612: 006a6fa9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14612: 006a6f89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14613: 002cf4e1 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14614: 0052ecfd 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14615: 00466ad9 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14616: 00436911 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14617: 0052edd5 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14618: 009fbc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14619: 00ad4544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14620: 0071e6a9 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14621: 00698b95 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14622: 005d632d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14620: 0071e689 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14621: 00698b75 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14622: 005d630d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14623: 00ae7454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14624: 0052ed45 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14625: 00731ded 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14626: 00633929 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14625: 00731dcd 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14626: 00633909 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14627: 004c99ad 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14628: 006fd0d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14629: 008d86dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14630: 006f1b91 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14628: 006fd0b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14629: 008d86bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14630: 006f1b71 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14631: 00b0dcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14632: 00b0ed3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14633: 00b0f06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14634: 00adc4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14635: 002c06f5 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14636: 009fd870 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14637: 00b0e488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14638: 00ae0210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14639: 00b0d3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14640: 002d2b01 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14641: 005dbeb9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14642: 008c4d80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14641: 005dbe99 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14642: 008c4d60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14643: 0052ed8d 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14644: 00b0e234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14645: 00471ac9 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14646: 00a2772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14647: 005d4e11 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14647: 005d4df1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14648: 00adcf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14649: 00b0e4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14650: 006e5f79 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14650: 006e5f59 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14651: 004588e9 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14652: 00ad1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14653: 009c0988 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14654: 006da581 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14654: 006da561 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14655: 00ae7464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14656: 00a37980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14657: 004e0145 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14658: 00adf818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14659: 00b0e5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14660: 005e2c79 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14660: 005e2c59 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14661: 0041ae81 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14662: 0070458d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14662: 0070456d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14663: 00b0d7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14664: 009f48f4 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14665: 00b0e356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14666: 00620dad 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14666: 00620d8d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14667: 00b0dbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14668: 00ae0fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14669: 00b0e204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14670: 00b0fa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14671: 00b0ce36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14672: 00adf9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14673: 00698cbd 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14673: 00698c9d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14674: 00b0dc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14675: 00392341 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14676: 00ada2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14677: 0072a339 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14677: 0072a319 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14678: 002d7e01 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14679: 00b0f36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14680: 00a378fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14681: 00b0f486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14682: 0042b48d 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14683: 0073c219 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14683: 0073c1f9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14684: 00b0e016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14685: 009fdfa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14686: 00b0db8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14687: 00b0eaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14688: 00ae5ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14689: 0073bde9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14689: 0073bdc9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14690: 0031c3f5 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14691: 00380cd5 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14692: 0073bf61 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14693: 005e32d5 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14692: 0073bf41 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14693: 005e32b5 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14694: 00ad39d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14695: 00622bbd 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14695: 00622b9d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14696: 00ada7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14697: 00b0dcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14698: 00ae0230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14699: 004298b5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14700: 00ae8cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14701: 00ad1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14702: 006e3895 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14702: 006e3875 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14703: 002a0179 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14704: 00adcf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14705: 00ad4344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14706: 00498db1 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14707: 00b0dcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14708: 0073048d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14709: 006ceb99 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14710: 006b01b9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14708: 0073046d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14709: 006ceb79 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14710: 006b0199 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14711: 00ae6820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14712: 003ec101 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14713: 00447dd1 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14714: 00715e79 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14715: 006a6df1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14714: 00715e59 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14715: 006a6dd1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14716: 00ae17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14717: 0032b419 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14718: 005b5f7d 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14718: 005b5f5d 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14719: 00ae3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14720: 00b0ead2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14721: 00b0df36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14722: 004299b9 200 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14723: 00ae6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14724: 00447cd5 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14725: 00adf4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 14726: 005b7041 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14726: 005b7021 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14727: 00429709 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14728: 0054c3f1 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14729: 00ad8cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14730: 00b0defe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14731: 00ad4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14732: 007197e5 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14732: 007197c5 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14733: 0054c1b9 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14734: 0082dcec 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14734: 0082dccc 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14735: 00ae2b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14736: 004c64fd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14737: 009c1358 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14738: 00b0d37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14739: 00b0f154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14740: 00484bc5 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14741: 00b0e420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14742: 00b0dac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14743: 0039edc5 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14744: 00b0d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14745: 00ae8df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14746: 00b0cfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14747: 005d4e51 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14747: 005d4e31 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14748: 0054b211 384 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14749: 002aae75 332 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14750: 00296661 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14751: 004e4615 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14752: 00b0d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14753: 0054b63d 324 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14754: 004e293d 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ @@ -14765,325 +14765,325 @@ │ │ │ │ 14761: 00b0eeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14762: 00386c7d 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14763: 0054b391 342 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14764: 00b0ced8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14765: 00b0e02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14766: 00ae44a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14767: 004415ad 436 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14768: 007447cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14768: 007447ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14769: 00ae7614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14770: 003cab39 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14771: 009c0014 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14772: 004588c5 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14773: 00ad70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14774: 00b0f21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14775: 00ae12b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14776: 002bc971 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14777: 00b0e594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14778: 006f774d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14778: 006f772d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14779: 002966c9 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14780: 00742ba1 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14780: 00742b81 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14781: 00b0eb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14782: 00b0f282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14783: 00b0e1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14784: 00448bd9 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14785: 006cf739 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14785: 006cf719 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14786: 00b0ce6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14787: 00b0cf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14788: 00725031 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14788: 00725011 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14789: 00b0fa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14790: 0054b4e9 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14791: 00ae5588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14792: 00b0df34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14793: 00aeb754 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14794: 002970f9 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14795: 00ae0e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14796: 006c15fd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14797: 006fc1a9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14796: 006c15dd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14797: 006fc189 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14798: 00add074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14799: 00b0ee38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14800: 005e3351 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14801: 0068a7dd 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14800: 005e3331 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14801: 0068a7bd 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14802: 00b0d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14803: 0060d611 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14803: 0060d5f1 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14804: 00b0f9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14805: 00530ced 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14806: 00ae12a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14807: 00530dc5 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14808: 00b0e3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14809: 00b0e972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14810: 0028e00d 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14811: 006bd375 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14811: 006bd355 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14812: 00ae5518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14813: 00b0d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14814: 0071a0e5 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14814: 0071a0c5 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14815: 00b0ecf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14816: 00b0c884 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14817: 00705375 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14817: 00705355 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14818: 00530d35 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14819: 0031d0bd 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14820: 0082dce8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14820: 0082dcc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14821: 004af3c5 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14822: 00adf030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14823: 00ad60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14824: 00ae75d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14825: 002ee859 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14826: 00b0e3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14827: 0031f615 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14828: 00b0f306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14829: 002a18b1 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14830: 0049b19d 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14831: 0045adb5 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14832: 00ae0940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14833: 00a245ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14834: 006f286d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14834: 006f284d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14835: 00a24420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14836: 00ad4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14837: 00530d7d 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14838: 00742bad 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14839: 00653381 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14840: 006de0d9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14838: 00742b8d 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14839: 00653361 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14840: 006de0b9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14841: 00a24528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14842: 00ad9e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14843: 00364771 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14844: 006f7475 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14845: 0070eed1 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14844: 006f7455 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14845: 0070eeb1 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14846: 00b0df18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14847: 00ae3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14848: 00b0deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14849: 004c7159 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14850: 006d2dc1 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14850: 006d2da1 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14851: 004e378d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14852: 00ae1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14853: 00ae0090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14854: 007421ed 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14854: 007421cd 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14855: 00b0e1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14856: 00b0d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14857: 00322cf9 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14858: 004977f9 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14859: 00a244a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14860: 00ad8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14861: 00b0e008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14862: 00b0ebe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14863: 0041a26d 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14864: 005da405 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14864: 005da3e5 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14865: 00b0e6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14866: 00ad07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14867: 00ae4fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14868: 00adc2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14869: 00b0f052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14870: 00ae698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14871: 006ae7a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14871: 006ae785 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14872: 00b0dafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14873: 00ad6f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14874: 0072ffd5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14875: 005c12c1 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14874: 0072ffb5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14875: 005c12a1 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14876: 002949b1 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14877: 00471f2d 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14878: 004dc239 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14879: 00b0f08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14880: 00a44ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14881: 00ad1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14882: 006f5d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14882: 006f5d09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14883: 00b0dd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14884: 00a44f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14885: 00a2cdcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14886: 00b0dc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14887: 00485ea9 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14888: 002a20ed 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14889: 00a2cc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14890: 005d4ed1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14890: 005d4eb1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14891: 00b0de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14892: 005da4b9 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14892: 005da499 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14893: 00a2cd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14894: 006b6089 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14894: 006b6069 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14895: 002b0515 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14896: 002ab0e9 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14897: 00ada1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14898: 004b2549 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14899: 00b0ee30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14900: 00701261 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14900: 00701241 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14901: 00b0ee8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14902: 00b0e1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14903: 00b0d09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14904: 005d3215 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14904: 005d31f5 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14905: 00ad780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14906: 00a44e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14907: 006a23bd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14908: 005ed0bd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14907: 006a239d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14908: 005ed09d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14909: 00ad2498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14910: 004e845d 68 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ 14911: 0043258d 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14912: 003ec9e1 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14913: 002ed885 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14914: 00b0d05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14915: 005c903d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14915: 005c901d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14916: 0051f8b5 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14917: 007297c1 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14917: 007297a1 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14918: 00b0f112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14919: 00a2ccc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14920: 00ae2d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14921: 0060c11d 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14921: 0060c0fd 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14922: 00ad63dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14923: 00ae0f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14924: 00ae50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14925: 00ae0c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14926: 005ebc99 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14926: 005ebc79 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14927: 0051f8fd 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14928: 00b0e6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14929: 00ae1a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14930: 005e2ead 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14930: 005e2e8d 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14931: 00ae4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14932: 002abe99 616 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14933: 00b0cd04 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14934: 00a2583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14935: 003beaad 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14936: 005e3391 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14937: 0071d175 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14936: 005e3371 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14937: 0071d155 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14938: 00514185 88 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14939: 004931f5 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14940: 00adda34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14941: 00b0ef44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14942: 00722d8d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14943: 006a3471 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14942: 00722d6d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14943: 006a3451 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14944: 0042bc91 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14945: 00b0d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14946: 002ee975 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14947: 00b0da9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14948: 0051f945 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 14949: 00650501 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14950: 0060d825 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14949: 006504e1 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14950: 0060d805 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14951: 00b0ec9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14952: 004b2c0d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14953: 0038bfa5 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14954: 00364969 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14955: 00467525 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14956: 006c0bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14956: 006c0bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14957: 00b0d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14958: 00adaac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14959: 00ad19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14960: 0052f765 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 14961: 00a404b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ 14962: 00ad35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14963: 00b0e990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14964: 00437869 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14965: 0052f919 140 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 14966: 006086c9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14966: 006086a9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14967: 0051b7cd 474 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 14968: 0052f7f1 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 14969: 004de3f5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 14970: 00a40434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 14971: 005f2729 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14971: 005f2709 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14972: 00ae78a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14973: 00ad8ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14974: 006cd9dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14975: 005f2e19 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14974: 006cd9bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14975: 005f2df9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14976: 00493159 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14977: 00b0d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14978: 00407965 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14979: 00adefe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 14980: 0052deed 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 14981: 0063293d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14982: 00729b61 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14981: 0063291d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14982: 00729b41 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14983: 0052dfc5 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 14984: 009bfefc 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14985: 009c1190 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14986: 00ad89d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14987: 00ad3e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14988: 0086f6e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14988: 0086f6c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14989: 0052df35 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 14990: 00ade1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 14991: 0052f885 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 14992: 00a403b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 14993: 006577e9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14993: 006577c9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14994: 00b0e424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14995: 006e1d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14995: 006e1d41 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14996: 00a43a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 14997: 008d8678 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14998: 0086f6e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14997: 008d8658 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14998: 0086f6c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14999: 00adc58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15000: 005d3a41 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15001: 00727bb9 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15002: 006a35d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15000: 005d3a21 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15001: 00727b99 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15002: 006a35b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15003: 00b0dd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15004: 0062d02d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15004: 0062d00d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15005: 00b0f43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15006: 00b0d1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15007: 00719045 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15007: 00719025 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15008: 004e52f5 224 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 15009: 004e5a05 60 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 15010: 00b0cec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15011: 009f92d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15012: 00ae84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15013: 00afd418 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 15014: 00b0e1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15015: 00429bc5 96 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15016: 00606ecd 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15016: 00606ead 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15017: 00b0e744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15018: 0052df7d 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 15019: 004de219 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15020: 004161fd 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15021: 00ad343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15022: 00b0f186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15023: 009fd1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 15024: 00ad074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15025: 00ad8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15026: 00ada794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15027: 004afc05 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15028: 00ad06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15029: 005e22fd 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15029: 005e22dd 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15030: 004e17e1 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15031: 00b0d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15032: 00ad715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 15033: 0026f3fd 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 15034: 00b0d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15035: 0043e185 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15036: 00b0dc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15037: 00adb950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15038: 006cf919 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15038: 006cf8f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15039: 00ada354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15040: 006f6b91 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15040: 006f6b71 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15041: 009fba04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15042: 00ad5800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15043: 00ae2b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15044: 00adbb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15045: 00724085 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15045: 00724065 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15046: 00b0e430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 15047: 00594b49 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 15047: 00594b25 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 15048: 00b0d2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15049: 00b0de3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15050: 00b0f2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 15051: 00330dad 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15052: 00b0ef72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 15053: 004d9361 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15054: 00ae54b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 15055: 0084e518 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15055: 0084e4f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15056: 002fd3b5 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15057: 00b0cff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15058: 00493075 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15059: 006fe599 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15059: 006fe579 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15060: 00add5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15061: 006f47ad 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15061: 006f478d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15062: 00497681 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15063: 00a4b504 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15064: 00ae66a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15065: 00b0d2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 15066: 00ae3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15067: 00adc130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15068: 00b0e6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 15069: 002d6f69 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ 15070: 004addc5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 15071: 00b0e578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15072: 006a0aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15072: 006a0a8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 15073: 00267015 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15074: 00296821 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15075: 006d259d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 15076: 006f2c2d 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15077: 00730741 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15078: 005e34cd 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15075: 006d257d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15076: 006f2c0d 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15077: 00730721 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15078: 005e34ad 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15079: 00ae02e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 15080: 004e1fb1 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15081: 00b0e25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15082: 00ae5dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 15083: 004a9a79 2336 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 15084: 00ae90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 15085: 0038d811 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ @@ -15094,20 +15094,20 @@ │ │ │ │ 15090: 00a38034 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_h │ │ │ │ 15091: 00ae2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15092: 00adda94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15093: 00add5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15094: 009fbd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15095: 00ae9128 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15096: 00b0eac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 15097: 006f6c2d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15097: 006f6c0d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15098: 00366c1d 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15099: 00667fb1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15100: 005c6129 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15101: 005e4c19 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15102: 005e9f65 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15099: 00667f91 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15100: 005c6109 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15101: 005e4bf9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15102: 005e9f45 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15103: 00ad8e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 15104: 00a31914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 15105: 00a37fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 15106: 0031fbe9 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15107: 0090f640 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15108: 00380b69 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15109: 0051ec91 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ @@ -15117,217 +15117,217 @@ │ │ │ │ 15113: 0051ed69 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 15114: 0038d915 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15115: 009fd8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 15116: 009bf9d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 15117: 004af985 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15118: 00b0e338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 15119: 00a31890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 15120: 00726469 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15120: 00726449 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15121: 0051ecd9 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 15122: 009bff40 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15123: 006d0955 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15123: 006d0935 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15124: 00b0e9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15125: 00b0e32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15126: 00adeba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15127: 00b0d378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15128: 00b0e322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15129: 00b0ee4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15130: 00619751 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15130: 00619731 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15131: 00b0dc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15132: 00b0d264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15133: 006d3cbd 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15134: 005bbb95 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15133: 006d3c9d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15134: 005bbb75 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 15135: 004bad55 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15136: 00b0d408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15137: 00adc818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15138: 007266ad 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15138: 0072668d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15139: 00b0d218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15140: 00b0fa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15141: 00496871 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 15142: 00a3180c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 15143: 0072d0d5 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15143: 0072d0b5 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 15144: 002bf955 58 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15145: 00ad5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 15146: 0051ed21 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ - 15147: 006df09d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15147: 006df07d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15148: 00adfff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15149: 00664b0d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15149: 00664aed 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15150: 00ad796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15151: 005d6391 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15151: 005d6371 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15152: 00ae5418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15153: 00ae7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15154: 00387051 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15155: 003f2bd5 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 15156: 009fc664 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 15157: 00ad2cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15158: 00b0f0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15159: 004dbd35 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15160: 00b0d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15161: 00add9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15162: 00ae6700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 15163: 00742321 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15163: 00742301 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 15164: 00ad14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15165: 005f2d29 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15166: 0063581d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15165: 005f2d09 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15166: 006357fd 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15167: 004b4c59 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 15168: 00b0d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15169: 009fe02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 15170: 0034c09d 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15171: 00b0d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15172: 00718131 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15172: 00718111 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15173: 00b0ecb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15174: 00ad9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15175: 00adc250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 15176: 0043565d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15177: 00adf300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15178: 006f08c9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15178: 006f08a9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 15179: 0026f405 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 15180: 0073bdd9 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15181: 00708429 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15180: 0073bdb9 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15181: 00708409 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 15182: 0043502d 348 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 15183: 005d3cc9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15183: 005d3ca9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 15184: 00ad4574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15185: 00910ab8 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 15186: 00b0f04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15187: 00ada904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15188: 00adc60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 15189: 00ad5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15190: 0028c9a5 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15191: 00ad2e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15192: 006ad935 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15192: 006ad915 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15193: 00b0edf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15194: 006cafe5 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15194: 006cafc5 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15195: 00460d5d 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15196: 00b0e1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 15197: 00b0dd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15198: 00ad4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15199: 006b0fb5 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15199: 006b0f95 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15200: 00385605 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15201: 004974f1 96 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15202: 00ad11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15203: 00290025 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15204: 009aa1c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15205: 00ad3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15206: 00ad0fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15207: 006090d9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15207: 006090b9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15208: 00b0ed14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15209: 00ad50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 15210: 0029fc71 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 15211: 004b11d1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 15212: 0029f301 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15213: 00ae5688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 15214: 0029d7bd 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15215: 00b0f4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15216: 004e1029 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15217: 00ad86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15218: 00ae5b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15219: 00b0df40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15220: 00b0f0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15221: 006db1a9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15222: 00662589 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15221: 006db189 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15222: 00662569 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15223: 00ad83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 15224: 004d9f59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 15225: 004ba521 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15226: 0068906d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15226: 0068904d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 15227: 00461431 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15228: 0062268d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15228: 0062266d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15229: 002fc4d9 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15230: 00385461 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15231: 00b0e136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15232: 0038bded 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15233: 004da275 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15234: 00ad2228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15235: 005c9041 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15235: 005c9021 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15236: 009c0c48 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15237: 00ae2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15238: 006a726d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15238: 006a724d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15239: 004afa9d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15240: 00b0e26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15241: 00b0db28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15242: 00b0f4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15243: 003d1661 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 15244: 00635861 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15245: 0067a0c5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15246: 006d4955 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15244: 00635841 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15245: 0067a0a5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15246: 006d4935 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15247: 00a493f0 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15248: 00b0e520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15249: 00ad88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15250: 00b0e030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15251: 00b0e740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15252: 00404e15 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15253: 00ae3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15254: 005f273d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15254: 005f271d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15255: 00ad0644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15256: 00448c25 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15257: 00b0d3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15258: 00ad1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 15259: 002f6d35 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15260: 006c0b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15260: 006c0b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15261: 00ae45c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15262: 00b0d126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15263: 00ae09b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15264: 0038cf6d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 15265: 0050a6b1 46 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ 15266: 004b45a5 372 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 15267: 00a32784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 15268: 0070835d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15268: 0070833d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15269: 00ad5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15270: 00ad5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 15271: 004dd565 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15272: 00b0f25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15273: 00a3288c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 15274: 009ff028 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15275: 005d6eed 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15275: 005d6ecd 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15276: 00ad2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15277: 00543da5 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 15278: 00472c55 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15279: 002f9835 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15280: 0062c289 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15280: 0062c269 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15281: 00b0f9b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15282: 0034c175 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 15283: 00543ec5 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 15284: 00615251 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15284: 00615231 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15285: 00b0d022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15286: 00ad1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15287: 00b0dbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15288: 00ae65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15289: 002f3855 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15290: 00388039 132 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 15291: 00a32808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15292: 00b0ece0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15293: 00b0ee3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15294: 006f32e1 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15294: 006f32c1 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15295: 00ad74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15296: 006cf199 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15296: 006cf179 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15297: 00b0ce7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15298: 004e33d9 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15299: 002a71fd 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15300: 005d73e9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15300: 005d73c9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15301: 00b0f22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15302: 00b0f18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15303: 00ae3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15304: 00b0ddee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15305: 00b0d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 15306: 0043ebd1 548 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ 15307: 00543fd9 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15308: 00ad09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15309: 00b0e45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15310: 006912b5 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15310: 00691295 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15311: 00b0e96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15312: 00ae8700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15313: 00ada0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15314: 00ae7384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15315: 00b0dd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15316: 00b0f484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15317: 00ad7aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15318: 00ae0dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15319: 00adb7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15320: 0038e4dd 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15321: 002914c9 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15322: 00704f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15322: 00704f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15323: 00b0e414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15324: 00b0f332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15325: 002bbbe1 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15326: 002900f1 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15327: 00b0f16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15328: 00a3e43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15329: 00b0eae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -15339,207 +15339,207 @@ │ │ │ │ 15335: 004bb929 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15336: 00adda44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15337: 00ae1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15338: 00adddb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15339: 00b0e4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15340: 00b0ceae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15341: 002a0159 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 15342: 006f8d29 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 15342: 006f8d09 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 15343: 009ffd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15344: 00a3e3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15345: 00b0d074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15346: 00ad781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15347: 00420599 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15348: 006b378d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15348: 006b376d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15349: 00ada834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15350: 00b0d3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15351: 00ae8f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15352: 00342951 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15353: 002c06e1 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15354: 00ad98e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15355: 002f34e1 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15356: 006a1c21 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15357: 00732999 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15356: 006a1c01 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15357: 00732979 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 15358: 004ae29d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15359: 00342715 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15360: 00b0debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15361: 00ad9da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 15362: 004b4af1 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15363: 00ad4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15364: 00b0d3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15365: 00ae2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15366: 00b0dbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15367: 002a23c5 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15368: 00b0dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15369: 006b38f1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15369: 006b38d1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15370: 00b0eb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15371: 00708505 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15372: 005e638d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15371: 007084e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15372: 005e636d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15373: 00ae5c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15374: 004e3725 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15375: 00ae0bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15376: 006a44d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15376: 006a44b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15377: 00adb064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15378: 00b0e036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15379: 00ad9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15380: 005d6515 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15381: 006ebcc1 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15380: 005d64f5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15381: 006ebca1 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15382: 00ad5e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15383: 00b0e9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15384: 00aeb9a8 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15385: 00ae2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15386: 0072477d 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15387: 0069c8dd 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15388: 006338b9 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15386: 0072475d 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15387: 0069c8bd 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15388: 00633899 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 15389: 00431fb9 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15390: 006c826d 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15390: 006c824d 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15391: 00292bb9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15392: 00b04871 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15393: 00b0e574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15394: 0073811d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15394: 007380fd 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15395: 00ae5a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15396: 00ae3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15397: 004056a5 208 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15398: 004cc695 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 15399: 00b0f2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15400: 00b0db46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15401: 002d3ebd 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15402: 0091019c 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15403: 0071955d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15403: 0071953d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15404: 00b0ce86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15405: 0047dfed 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15406: 00381739 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15407: 00ae1920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15408: 005901c5 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15409: 006eaa41 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15408: 005901a1 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15409: 006eaa21 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15410: 00ad1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15411: 0046aee9 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15412: 004155a1 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15413: 00ae2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15414: 00b0edac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15415: 00ae2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15416: 00addc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15417: 007197b9 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15417: 00719799 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15418: 00b0ce98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15419: 00b0dcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15420: 006a4af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15420: 006a4ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15421: 0047ada5 168 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15422: 00a27cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15423: 00a27b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15424: 006a0bf1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15424: 006a0bd1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15425: 0037fcc5 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15426: 00a26e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15427: 00a27c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ 15428: 004b5731 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15429: 00608915 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15429: 006088f5 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15430: 00b0f304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15431: 0028f9bd 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15432: 00b0cece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15433: 005bf5b9 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15434: 005e26e9 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15433: 005bf599 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15434: 005e26c9 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15435: 003cac4d 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15436: 003caaf1 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15437: 006d9d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15438: 006168f9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15439: 00722851 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15437: 006d9d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15438: 006168d9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15439: 00722831 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15440: 00ad36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15441: 00ad9ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15442: 005ffa59 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15443: 006cb0a1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15444: 0062c865 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15442: 005ffa39 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15443: 006cb081 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15444: 0062c845 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15445: 00ae7498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15446: 00420cd1 344 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15447: 00404381 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15448: 00ae3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15449: 005f37bd 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15449: 005f379d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15450: 004779d5 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15451: 00a00654 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15452: 00b0de38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15453: 00ad7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15454: 00a27bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15455: 00b0e78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15456: 00b0db1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15457: 0073a621 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15457: 0073a601 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15458: 00294c0d 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15459: 009c0194 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15460: 00b0f01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15461: 00addcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15462: 00b0e964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15463: 007461a5 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15463: 00746185 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15464: 004ae319 252 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15465: 006334a1 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15465: 00633481 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15466: 00aeb758 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15467: 00ae4bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15468: 00b0ddb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15469: 006c12ad 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15470: 00644859 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15469: 006c128d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15470: 00644839 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15471: 0052464d 314 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15472: 007342e1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15472: 007342c1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15473: 00ae4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15474: 00ad1094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15475: 005249ad 318 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15476: 006db535 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15477: 00704a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15476: 006db515 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15477: 00704a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15478: 009fba88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15479: 00b0e71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15480: 00533291 314 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15481: 00635ea5 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15482: 00723751 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15481: 00635e85 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15482: 00723731 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15483: 00addd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15484: 00524789 270 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15485: 00ae8f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15486: 00449569 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15487: 00b0e066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15488: 009ffd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15489: 00b0e376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15490: 004cc995 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15491: 006ff435 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15492: 006dd109 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15491: 006ff415 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15492: 006dd0e9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15493: 00a43950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15494: 002f0139 138 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15495: 00b0e244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15496: 006f3f65 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15496: 006f3f45 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15497: 00a438cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15498: 009f9b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15499: 00ad765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15500: 00429315 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15501: 002d21d5 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15502: 005333cd 336 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ 15503: 004b1865 324 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15504: 006e3e0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15504: 006e3ded 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15505: 004fc039 14 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15506: 00524899 274 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ 15507: 002c1605 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15508: 00b0ed76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15509: 00a34fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15510: 00703f69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15510: 00703f49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15511: 00b0ddc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15512: 00a34e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15513: 00b0e9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15514: 00353489 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15515: 00714dc5 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15516: 00629a2d 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15517: 0069c3c1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15515: 00714da5 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15516: 00629a0d 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15517: 0069c3a1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15518: 0042972d 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15519: 00b0d246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15520: 002cfd61 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15521: 00a34f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15522: 00b0dadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15523: 00adb7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15524: 00b0ea04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 15525: 0032a7e5 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15526: 00b0d14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15527: 006d0539 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15527: 006d0519 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15528: 0037fe01 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15529: 00b0ce66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15530: 00adb324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15531: 00ae2c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15532: 00ad641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15533: 0062a661 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15534: 005b3219 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15533: 0062a641 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15534: 005b31f9 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15535: 00b0cf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15536: 004e1ed5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15537: 002d177d 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15538: 004adaf5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15539: 005260a9 482 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15540: 0028fa75 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15541: 003849e1 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -15551,60 +15551,60 @@ │ │ │ │ 15547: 0052628d 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15548: 00b0dc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15549: 00ae4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15550: 00ad78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15551: 00ae7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15552: 009abaec 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15553: 002c14a1 168 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15554: 007198e1 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15554: 007198c1 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15555: 00a34eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15556: 006f2981 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15557: 006b2219 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15556: 006f2961 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15557: 006b21f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15558: 00b0e854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15559: 00ae2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15560: 00ae79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15561: 002d1e31 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15562: 0043c879 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15563: 00b0d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15564: 005142d9 1448 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15565: 00adde04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15566: 00526485 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15567: 00ad28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15568: 0071ce3d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15568: 0071ce1d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15569: 00b0d08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15570: 00b0f28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15571: 00ae48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15572: 00ae0970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15573: 005b269d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15573: 005b267d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15574: 00b0e5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15575: 00b0e752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15576: 00416549 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15577: 006ab6dd 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15577: 006ab6bd 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15578: 00ad4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15579: 00b0e1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15580: 0026f991 102 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15581: 00b0ecee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15582: 00a3b6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15583: 0046d3c5 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15584: 0070ab35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15584: 0070ab15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15585: 00a3b550 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15586: 009aa620 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15587: 00ad5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15588: 006c590d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15589: 00746f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15590: 0070573d 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15591: 006b41a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15588: 006c58ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15589: 00746f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15590: 0070571d 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15591: 006b4181 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15592: 00a412a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15593: 00b0f28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15594: 00ae5c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15595: 00a3b658 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15596: 00ae2a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15597: 006891f1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15597: 006891d1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15598: 009f9b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15599: 006a4515 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15599: 006a44f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15600: 009f0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15601: 00ade6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15602: 00b0e6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15603: 00a41220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15604: 00280d29 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15605: 009bda48 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15606: 00b0e1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15613,812 +15613,812 @@ │ │ │ │ 15609: 00ae6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15610: 00436b59 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15611: 00a00444 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15612: 00b0e9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15613: 00ad5730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15614: 00437949 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15615: 009fc6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15616: 00700111 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15616: 007000f1 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15617: 00b0f4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15618: 004323f5 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15619: 00a3b5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15620: 00a2e05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15621: 0047b0bd 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15622: 00b0e228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15623: 0053074d 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15624: 0048b82d 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15625: 00b0d024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15626: 0060ec55 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15626: 0060ec35 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15627: 004e2469 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15628: 00b0dd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15629: 00ae84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15630: 00530825 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15631: 00619731 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15631: 00619711 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15632: 00ada304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15633: 00b0db78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15634: 006fb681 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15634: 006fb661 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15635: 00a4119c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15636: 00b0d384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15637: 004b161d 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15638: 0082d618 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15638: 0082d5f8 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15639: 009bd9a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15640: 00530795 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15641: 0028d1a5 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15642: 005bdbe9 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15642: 005bdbc9 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15643: 00addcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 15644: 006e0b85 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15644: 006e0b65 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15645: 0044482d 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15646: 00ae508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15647: 005f4ccd 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15647: 005f4cad 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15648: 00b0d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15649: 0042bd49 480 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15650: 0043ba39 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15651: 006c2351 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15652: 006d0df5 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15651: 006c2331 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15652: 006d0dd5 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15653: 00ae6840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15654: 004051f9 1096 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15655: 00614a8d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15655: 00614a6d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15656: 00b0f9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15657: 004ccca9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15658: 00b0f184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15659: 00b0e7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15660: 006a7425 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15661: 006e0d81 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15660: 006a7405 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15661: 006e0d61 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15662: 005307dd 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15663: 00ae7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15664: 003bf5d5 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15665: 00b0f438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15666: 006c61d9 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15667: 006cbd71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15666: 006c61b9 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15667: 006cbd51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15668: 0047e53d 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15669: 00b0cbb2 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15670: 003ec515 440 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15671: 007297b9 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15672: 0067a801 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15671: 00729799 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15672: 0067a7e1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15673: 00ad1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15674: 006644f1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15675: 00619761 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15674: 006644d1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15675: 00619741 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15676: 003ab7c1 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15677: 00adbe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15678: 006fffe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15679: 006eba89 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15678: 006fffc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15679: 006eba69 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15680: 009c0558 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15681: 00b0ee26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15682: 00482e25 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15683: 0071fdb9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15683: 0071fd99 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15684: 00a34b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15685: 00735bf1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15686: 006ce369 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15685: 00735bd1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15686: 006ce349 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15687: 00a34a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15688: 00b0e69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15689: 00b0efd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15690: 003c7825 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15691: 00b0ef76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15692: 005e7925 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15693: 00724a2d 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15692: 005e7905 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15693: 00724a0d 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15694: 00ada694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15695: 0037ff4d 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15696: 00a34b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15697: 00ad3f00 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15698: 00b0d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15699: 00b0e4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15700: 004b0c35 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15701: 00b0d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15702: 00b0ee54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15703: 0028fb29 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15704: 005ea7c1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15704: 005ea7a1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15705: 004dd399 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15706: 00ae12f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15707: 0047aa85 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15708: 00ad1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15709: 006c357d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15709: 006c355d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15710: 00ae2a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15711: 00add6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15712: 003c7aed 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15713: 0069d2bd 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15714: 0086f6c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15715: 0060bc31 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15716: 005e2489 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15713: 0069d29d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15714: 0086f6a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15715: 0060bc11 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15716: 005e2469 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15717: 00ad087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15718: 00716651 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15719: 0071aa9d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15720: 006dcde9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15718: 00716631 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15719: 0071aa7d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15720: 006dcdc9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15721: 00b0dff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15722: 00a34a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15723: 002d113d 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15724: 006afa11 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15725: 006a3921 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15724: 006af9f1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15725: 006a3901 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15726: 00b0dc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15727: 005e607d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15728: 005e27dd 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15727: 005e605d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15728: 005e27bd 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15729: 00ade7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15730: 00b0e0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15731: 0061e86d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15731: 0061e84d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15732: 002fbd31 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15733: 005de69d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15733: 005de67d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15734: 00adab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15735: 00b0dd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15736: 00ae4488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15737: 00b0e6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15738: 00b0e758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15739: 00ad6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15740: 00b0e2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15741: 00b0f228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15742: 0048b699 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15743: 00ad78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15744: 00617e15 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15744: 00617df5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15745: 00b0efc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15746: 00ae31ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15747: 00ad5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15748: 004e8831 396 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15749: 0071d16d 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15750: 007347b1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15749: 0071d14d 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15750: 00734791 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15751: 004dd1e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15752: 00b0e906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15753: 00b0e5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15754: 009fd240 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15755: 00b0f1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15756: 00b0e6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15757: 00ae57e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15758: 004c7c01 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15759: 00658e01 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15759: 00658de1 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15760: 00ae37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15761: 00ae8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15762: 0047a4c9 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15763: 008c4db0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15763: 008c4d90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15764: 009ff0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15765: 00b0e5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15766: 00466939 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15767: 00ae2990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15768: 009f9a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15769: 007342cd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15769: 007342ad 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15770: 00b0edca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15771: 004db3d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15772: 00ad9b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15773: 00b0d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15774: 00b0fa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15775: 00ad2438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15776: 0049a2a5 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15777: 00a4494c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15778: 00ad4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15779: 00ae42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15780: 00460e59 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15781: 00ae4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15782: 00723f3d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15782: 00723f1d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15783: 00b0d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15784: 00a44b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15785: 0072f425 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15786: 006cfd5d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15785: 0072f405 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15786: 006cfd3d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15787: 0042ab5d 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15788: 006c5a51 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15788: 006c5a31 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15789: 003f5edd 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15790: 00ae6bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15791: 006c6b6d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15791: 006c6b4d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15792: 003648fd 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15793: 00ae6f58 268 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15794: 009e2488 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15795: 00b0ded8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15796: 009f04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15797: 00ad752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15798: 00b0e7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15799: 00ad42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15800: 00ae43e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15801: 00b0fa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15802: 00615bf1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15802: 00615bd1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15803: 00b0e24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15804: 00a44844 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15805: 00ad90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15806: 00509239 82 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15807: 0062a335 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15807: 0062a315 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15808: 00b0f3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15809: 0029a925 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15810: 00adbd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15811: 00ae5e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15812: 00b0da60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15813: 00266db1 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15814: 00734655 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15815: 0071e601 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15814: 00734635 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15815: 0071e5e1 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15816: 00b0d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15817: 006ac111 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15817: 006ac0f1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15818: 00ad20c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15819: 00adb284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15820: 00ad1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15821: 00b0f388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15822: 006a7c7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15822: 006a7c5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15823: 00266c29 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15824: 00706fdd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15824: 00706fbd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15825: 00b0d27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15826: 006c3801 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15826: 006c37e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15827: 00392a25 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15828: 004848cd 54 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15829: 00b0d298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15830: 009aefe8 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 15831: 004baeed 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15832: 0037b269 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15833: 006e94c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15833: 006e94a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15834: 003677e1 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15835: 003ade7d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15836: 004284e9 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15837: 00b0d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15838: 003647b1 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 15839: 004418fd 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15840: 00b0cf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15841: 00b0cef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15842: 00ae3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15843: 00ad5d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15844: 0047ad01 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15845: 004851a5 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15846: 006ef985 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15846: 006ef965 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15847: 00ad8b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15848: 00ad6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15849: 002ac619 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15850: 00b0fa90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15851: 00ae74b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15852: 00ad726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15853: 0071c7c9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15853: 0071c7a9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15854: 00ad8c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15855: 00ad9984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15856: 009fd978 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15857: 00aeb774 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15858: 005c60dd 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15858: 005c60bd 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15859: 00ad1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15860: 009bd570 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15861: 006b4c6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15861: 006b4c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15862: 00ae0b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15863: 00436b61 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15864: 00ad61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15865: 006a32cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15866: 006db2f9 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15867: 006a0981 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15868: 006a1941 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15865: 006a32ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15866: 006db2d9 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15867: 006a0961 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15868: 006a1921 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15869: 00b0dee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15870: 006c0ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15870: 006c0c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15871: 00435395 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15872: 00b0d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15873: 004e3fb5 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15874: 00b0cff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15875: 006dd4a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15875: 006dd485 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15876: 00ae6f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15877: 005bce01 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15877: 005bcde1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15878: 00293a25 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15879: 0042950d 140 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15880: 004a6081 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15881: 009f4964 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15882: 00b0d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15883: 006dfebd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15883: 006dfe9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15884: 00548619 388 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15885: 003611ed 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15886: 00b0d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15887: 00b0e666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15888: 006f95ad 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15889: 00700a39 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15890: 005f2be1 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15888: 006f958d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15889: 00700a19 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15890: 005f2bc1 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15891: 00b0e184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15892: 00b0d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15893: 00b0ce58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15894: 00ad3e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15895: 00ae5dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15896: 00382a95 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15897: 002d2eb9 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15898: 00632b2d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15899: 0067a669 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15900: 0070c09d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15898: 00632b0d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15899: 0067a649 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15900: 0070c07d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15901: 003333d1 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15902: 0042b9f1 220 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15903: 009fe0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15904: 006cd2ed 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15904: 006cd2cd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15905: 00adbb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15906: 006337a9 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15906: 00633789 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15907: 00ae73f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15908: 00b0e4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15909: 002f9d01 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15910: 00b0e90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15911: 00b0d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15912: 002f44f1 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15913: 00ae6254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15914: 00b0dd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15915: 005085dd 60 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15916: 006e8005 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15916: 006e7fe5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15917: 00b0eab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15918: 006e97d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15918: 006e97b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15919: 00508dd9 110 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15920: 00b0d21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15921: 007235b1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15921: 00723591 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15922: 0053c56d 308 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15923: 005eada5 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15923: 005ead85 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15924: 004ca3a1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15925: 00344f41 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15926: 004d9e79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15927: 002f2179 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15928: 00ae8068 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15929: 0053c331 286 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ 15930: 004c58cd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15931: 00b0e17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15932: 00b0e9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15933: 00b0f01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 15934: 00508055 84 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 15935: 006f1895 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15935: 006f1875 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15936: 00b0de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15937: 0043caf5 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15938: 0046447d 632 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15939: 005bdbb5 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15940: 005cdc61 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15939: 005bdb95 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15940: 005cdc41 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15941: 0051e45d 508 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 15942: 00b0ed20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15943: 0048673d 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15944: 00a38664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 15945: 004c9bb1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15946: 006d9901 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15946: 006d98e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 15947: 00a384d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 15948: 00603899 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15949: 006f73fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15948: 00603879 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15949: 006f73dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15950: 00ad18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15951: 00a2cfdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 15952: 004cc395 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15953: 00a385e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 15954: 0053c451 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 15955: 00b0eed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15956: 0071f3a9 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15957: 0073ab65 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15956: 0071f389 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15957: 0073ab45 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15958: 00b0d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15959: 009f90c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15960: 00a2ce50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 15961: 00adbd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15962: 00ad6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 15963: 00adf5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 15964: 006b9fbd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15964: 006b9f9d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15965: 00ae5448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15966: 0063373d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15966: 0063371d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15967: 00b0d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 15968: 00a2cf58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 15969: 0062bfc5 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15970: 005bc75d 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15971: 006e11a5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15972: 006a83b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15969: 0062bfa5 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15970: 005bc73d 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15971: 006e1185 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15972: 006a8395 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15973: 00ad11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15974: 00293f75 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15975: 00b0d94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15976: 00447cf1 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15977: 00a3855c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 15978: 002ba9dd 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15979: 004d2835 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15980: 005efd0d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15981: 008c4e10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15980: 005efced 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15981: 008c4df0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15982: 00ad07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15983: 00a21a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 15984: 0042c061 216 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15985: 004d824d 192 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15986: 00adf7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15987: 00a493c0 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15988: 00b0d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15989: 00657b6d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15989: 00657b4d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 15990: 00a2ced4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 15991: 00667e31 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15991: 00667e11 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15992: 00498845 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15993: 006a485d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15993: 006a483d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15994: 00b0f260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15995: 005f80c9 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15995: 005f80a9 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15996: 00adda04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15997: 00b0ce71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15998: 007306fd 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15998: 007306dd 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15999: 00ad07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 16000: 00b0f226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16001: 0046e7a5 5128 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16002: 007055cd 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16003: 006231e9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16002: 007055ad 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16003: 006231c9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16004: 00ad2ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16005: 00461bf1 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16006: 00ad733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16007: 00b0e0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16008: 00adea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 16009: 00b0da1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16010: 00b0eb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16011: 0071ee41 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16012: 006e9d81 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 16013: 00635c39 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 16014: 005b6d19 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 16011: 0071ee21 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16012: 006e9d61 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 16013: 00635c19 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16014: 005b6cf9 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 16015: 00aeb23c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16016: 0038960d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16017: 005d791d 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16018: 0060b2fd 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16017: 005d78fd 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16018: 0060b2dd 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16019: 00ae4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16020: 00ae0eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 16021: 00452881 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16022: 00a39a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 16023: 00b0e6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16024: 00b0cf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16025: 00b0d494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16026: 00b0e652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16027: 00adffd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16028: 00ad1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16029: 00508555 66 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 16030: 00b0d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16031: 00293539 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16032: 006ee5d5 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16032: 006ee5b5 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16033: 00ae2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16034: 00a399fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 16035: 002bb3cd 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16036: 00508cf1 116 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 16037: 0038967d 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 16038: 005d65d1 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16038: 005d65b1 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16039: 00471481 208 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16040: 00adf968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16041: 006fb2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16042: 006e8f69 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16041: 006fb2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16042: 006e8f49 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16043: 00b0e5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16044: 00b0f288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16045: 0071675d 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16045: 0071673d 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16046: 004cad51 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16047: 00ad3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16048: 006f4285 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16048: 006f4265 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16049: 009f48e4 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16050: 00507f9d 90 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 16051: 00ad19e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16052: 00a2dcc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 16053: 00a39978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 16054: 00b0e62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16055: 005c090d 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16056: 005e35c1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16055: 005c08ed 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16056: 005e35a1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16057: 00ae56b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16058: 002ee8c9 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16059: 003648d5 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16060: 00ae4038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16061: 00708ae5 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16061: 00708ac5 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 16062: 00a340c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 16063: 0060ddb5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16063: 0060dd95 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16064: 004e01d1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16065: 00ae6e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16066: 00737ca9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16066: 00737c89 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16067: 00ae18f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16068: 00b0e2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 16069: 00ae4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16070: 00ad8ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16071: 00b0e87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16072: 0048270d 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16073: 006324d5 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16073: 006324b5 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16074: 00b0fa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16075: 006b4d31 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16076: 006d721d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16077: 006a3165 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16075: 006b4d11 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16076: 006d71fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16077: 006a3145 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 16078: 00a43efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 16079: 006cc681 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16080: 006c9879 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16079: 006cc661 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16080: 006c9859 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16081: 00a43f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 16082: 00a357fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 16083: 00ad46c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16084: 00b0d480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16085: 00b0d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16086: 00ad5f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 16087: 00436489 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16088: 002d6f71 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16089: 00adf878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16090: 00ae4318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16091: 003899d5 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16092: 00629531 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16092: 00629511 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 16093: 00a010ec 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 16094: 00a35670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 16095: 006a1315 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16095: 006a12f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16096: 00ad32ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16097: 006e1e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16097: 006e1e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 16098: 00b0d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16099: 00ae316c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 16100: 00a35778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 16101: 0071990d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16101: 007198ed 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16102: 00adb254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 16103: 00ad10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16104: 005d84c9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16104: 005d84a9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16105: 00adc63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 16106: 00ad57e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 16107: 00614ea9 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16107: 00614e89 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16108: 003ecfe5 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 16109: 002e1a41 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16110: 009c01e0 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16111: 00b0e974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 16112: 00b0e23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16113: 00b0ce34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16114: 006a01ad 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16114: 006a018d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16115: 00adea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16116: 002e1fc9 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16117: 00414bc5 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16118: 00b0db7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16119: 00716a45 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16119: 00716a25 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16120: 00b0e454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16121: 00adb6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16122: 00ae0340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 16123: 00a26418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 16124: 002ba1e9 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16125: 006c9a75 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16125: 006c9a55 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16126: 00b0d1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16127: 006c5255 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16127: 006c5235 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16128: 00a356f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 16129: 00ad08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16130: 00ae3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16131: 00a38ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 16132: 00b0e57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16133: 002f73d1 2264 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16134: 00452625 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 16135: 00a38d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 16136: 00ae301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16137: 006e96e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16137: 006e96c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16138: 00b0d240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 16139: 005b104d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 16139: 005b102d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 16140: 00b0fa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16141: 00b0d99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16142: 00a38e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 16143: 00ada2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16144: 00ae2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16145: 00294671 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16146: 00ae11a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16147: 00ada934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16148: 00a2e9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 16149: 00267621 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16150: 006a5ec5 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16150: 006a5ea5 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16151: 00b0d9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16152: 00ae5b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16153: 00a2e818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 16154: 00b0d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16155: 00b0e024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16156: 00513fcd 88 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 16157: 00b0f134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 16158: 009fe9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16159: 0062c591 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16159: 0062c571 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16160: 002998b9 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16161: 00a2e920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 16162: 00b0cbbd 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16163: 00a48f3c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16164: 00b0f20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16165: 0073b57d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16165: 0073b55d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16166: 00b0dce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16167: 005d3211 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16167: 005d31f1 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16168: 00b0e0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 16169: 003c7b59 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16170: 00a38d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 16171: 00ad2768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16172: 00b0e39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 16173: 004bffb1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16174: 00ae0500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16175: 00b0ee5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16176: 00b0d15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16177: 006aec0d 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16177: 006aebed 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16178: 00325d71 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16179: 00616fe9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16179: 00616fc9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16180: 00363881 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16181: 006ff085 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16181: 006ff065 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16182: 00ad5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16183: 007141c9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16183: 007141a9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16184: 00b0cfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 16185: 0045266d 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 16186: 00a41c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 16187: 006a31a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16187: 006a3181 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16188: 00b0dd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16189: 0048b279 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16190: 00a2e89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 16191: 00b0ce32 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 16192: 006c0e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16192: 006c0e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16193: 00ae2970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16194: 00b0e5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 16195: 009c077c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16196: 0069c029 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16197: 00744b6d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16196: 0069c009 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16197: 00744b4d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16198: 00b0e154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16199: 00a23b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 16200: 00ad348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16201: 00b0d3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16202: 006d270d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16202: 006d26ed 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16203: 009bfe04 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16204: 00add2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16205: 0071d051 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16205: 0071d031 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16206: 009c0234 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16207: 00708f79 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16208: 0060d2e9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16207: 00708f59 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16208: 0060d2c9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16209: 00ad5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16210: 00704641 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16211: 00743d11 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16210: 00704621 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16211: 00743cf1 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16212: 00b0e94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16213: 00732709 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16213: 007326e9 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16214: 00addbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16215: 00ae2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 16216: 00b0ed46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16217: 006ea599 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16217: 006ea579 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16218: 00b0cfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16219: 00442841 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 16220: 00b0f200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16221: 00b0db3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 16222: 00a23be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 16223: 00b0ce6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 16224: 004e5cd1 1864 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ 16225: 004dc6e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16226: 00329059 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 16227: 004c1209 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16228: 006c7d7d 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16229: 005f3e71 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16228: 006c7d5d 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16229: 005f3e51 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 16230: 00a22110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 16231: 0060e429 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16231: 0060e409 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16232: 00b0f2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16233: 00ae65d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16234: 00ae76b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16235: 00b0d18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16236: 00a22218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 16237: 00ae6224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16238: 00ad9c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16239: 006a42bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16239: 006a429d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 16240: 00442b6d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16241: 004e7991 208 FUNC GLOBAL DEFAULT 12 riscv_timer_stce_changed │ │ │ │ 16242: 004eea15 16 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ - 16243: 006d4c31 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 16243: 006d4c11 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 16244: 00484719 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16245: 009c1098 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16246: 0038cee1 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16247: 002d1489 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16248: 00b0d42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16249: 0072ef45 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16249: 0072ef25 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16250: 0046abed 764 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16251: 00b0cf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16252: 00ada054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16253: 0063374d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16253: 0063372d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16254: 00ad29d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16255: 003645ad 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16256: 00b0ce4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16257: 00ae77d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16258: 00b0d252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16259: 009bd4a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16260: 00ada8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16261: 004e1be5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 16262: 00a22194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 16263: 0070f29d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16263: 0070f27d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16264: 002d1af1 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16265: 00adc4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16266: 005d4cb9 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16266: 005d4c99 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16267: 00386c1d 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16268: 00ad8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16269: 004cd155 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16270: 0065508d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16271: 0072ae01 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16270: 0065506d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16271: 0072ade1 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16272: 00a40c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 16273: 00ad1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16274: 006c5d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16275: 0061285d 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16276: 006332e5 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16274: 006c5d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16275: 0061283d 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16276: 006332c5 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 16277: 004dc539 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16278: 009fd2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16279: 00ad36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16280: 00ae2368 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 16281: 00a40bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 16282: 006f7295 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16282: 006f7275 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16283: 00420701 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16284: 006c9065 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16284: 006c9045 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16285: 00add1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16286: 00b0ee4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16287: 00b0dad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16288: 006d5fe9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16288: 006d5fc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16289: 00ae5508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 16290: 00ad0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16291: 009bfcd4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16292: 00ad1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16293: 0046b0c9 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16294: 00b0e566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16295: 00662669 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16295: 00662649 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16296: 00b0e7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16297: 00465f75 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16298: 00a435b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ - 16299: 005d1345 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16299: 005d1325 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16300: 00b0f28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16301: 00a433a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16302: 0039d2f9 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16303: 00ad9b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16304: 00a40b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16305: 006f2f81 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16305: 006f2f61 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16306: 00b0e2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16307: 005bdf65 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16307: 005bdf45 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16308: 00ada224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16309: 003c9ad9 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16310: 00b0e7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 16311: 004af459 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16312: 00ae5d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16313: 00ae27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16314: 006cf5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16315: 00731699 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16314: 006cf5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16315: 00731679 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16316: 00b0d0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16317: 00b0d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16318: 00ad90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16319: 00ae7954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16320: 009f9c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16321: 00ad5e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16322: 0051f555 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16323: 00b0d2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 16324: 004baddd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16325: 00ad6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16326: 00b0f3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16327: 008c4ee8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16327: 008c4ec8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16328: 00b0ed86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16329: 00447f31 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16330: 00b0edbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16331: 00b0dd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16332: 004fd449 144 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16333: 0051f59d 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16334: 0060682d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16334: 0060680d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16335: 00b0d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16336: 009bb8d8 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16337: 0045abad 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16338: 004c7905 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 16339: 00420465 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16340: 003eead9 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 16341: 00b0d012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16342: 006b95d5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16342: 006b95b5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16343: 00b0e4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16344: 00a2229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16345: 005eb249 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16345: 005eb229 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16346: 00ad8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16347: 00b0dc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16348: 00ae5908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16349: 00b0d0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16350: 00428679 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16351: 00adc758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16352: 00a223a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16353: 00b0f212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16354: 00b0ec52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16355: 0051f5e5 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ 16356: 004352cd 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16357: 00ad5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16358: 00332d01 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16359: 0062c059 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16359: 0062c039 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 16360: 0043f619 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16361: 00617cb9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16361: 00617c99 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16362: 00ae8ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 16363: 00add8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16364: 00473341 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16365: 00b0ebd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16366: 006a9815 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16366: 006a97f5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 16367: 0043f851 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16368: 006e1fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16368: 006e1f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16369: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16370: 003f5815 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 16371: 00ad5830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16372: 00701a0d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16372: 007019ed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16373: 00b0f320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16374: 00a22320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16375: 002ba8d5 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16376: 00a3a3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16377: 0052f05d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16378: 005d7a19 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16378: 005d79f9 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16379: 002a39d1 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16380: 00a30cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16381: 00509195 78 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16382: 0052f135 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16383: 00b0e888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16384: 0045ea01 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16385: 00a30b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16386: 00a3a344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16387: 00482b75 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16388: 00a454a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16389: 00a30c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16390: 00b0ebb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16391: 0052f0a5 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16392: 00ada154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16393: 006cc229 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16394: 006b6239 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16393: 006cc209 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16394: 006b6219 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16395: 00a45738 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16396: 0074a105 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16396: 0074a0e5 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16397: 009fd9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 16398: 00731e41 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16398: 00731e21 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16399: 002f0b0d 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16400: 00b0d116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16401: 00adc370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16402: 00b0e532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16403: 00ad3bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16404: 00b0d418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16405: 00b0d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 16406: 00441d3d 460 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16407: 00a45210 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16408: 00a3a2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ - 16409: 006ed9b1 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 16409: 006ed991 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 16410: 00a30bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16411: 0052f0ed 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16412: 00adf588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 16413: 005cc071 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 16413: 005cc051 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16414: 004e2115 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16415: 00b0d3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16416: 00ae2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 16417: 00b0ede8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 16418: 00b0ef26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 16419: 00b0d0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 16420: 00b0dcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -16445,186 +16445,186 @@ │ │ │ │ 16441: 004e0b1d 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16442: 00ad6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16443: 00adf200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16444: 003c9471 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16445: 00adb9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16446: 00ad5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16447: 00b0e318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16448: 006c9331 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16448: 006c9311 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16449: 00b0eb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16450: 006f0c85 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16450: 006f0c65 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16451: 0046b0f1 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16452: 0071c535 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16452: 0071c515 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16453: 00b0ec88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16454: 009bf984 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16455: 00b0d2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16456: 00381431 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16457: 006c33c5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16458: 006a38e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16459: 005f20dd 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16457: 006c33a5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16458: 006a38c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16459: 005f20bd 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16460: 00b0d2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16461: 006bb161 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16461: 006bb141 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16462: 00b0ea84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16463: 004ab519 7768 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16464: 00b0f1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16465: 00adae94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16466: 004b3a3d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16467: 00616b01 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16467: 00616ae1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16468: 00ae5978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16469: 00622a59 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16469: 00622a39 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16470: 002aca5d 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16471: 00b0dd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16472: 00b0eacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16473: 00ae8f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16474: 0069d895 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16474: 0069d875 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16475: 0029f9f5 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16476: 00b0df14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16477: 00adc8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16478: 005f8189 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16478: 005f8169 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16479: 00b0f3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16480: 008c4d08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16480: 008c4ce8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16481: 00ad4b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16482: 00b0ce51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16483: 006a68d5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16484: 005f2d15 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16483: 006a68b5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16484: 005f2cf5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16485: 00a3e2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16486: 00b0e97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16487: 00ad8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16488: 00448421 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16489: 00492329 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16490: 00b0e770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16491: 00b0e3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16492: 00ae3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16493: 0038dd81 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16494: 00ade094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16495: 00b0d42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16496: 0048573d 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16497: 006bfc29 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16497: 006bfc09 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16498: 00ae85f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16499: 00b0d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16500: 00b0de1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16501: 00ae57d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16502: 00b0ec1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16503: 006ceb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16503: 006ceb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16504: 00b0f054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16505: 00ae61d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16506: 00b0d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16507: 00ae6be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16508: 00ad2d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16509: 0042f095 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16510: 006aeac5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16510: 006aeaa5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16511: 00b0d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16512: 00b0f4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16513: 00a3e22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16514: 00a4032c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16515: 00b0cee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16516: 006916dd 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16516: 006916bd 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16517: 00b0eb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16518: 00b0f2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16519: 00ad5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16520: 00add5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16521: 00a402a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16522: 00a32910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16523: 00ae02f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16524: 00651641 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16524: 00651621 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16525: 004dc8ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16526: 00adbd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16527: 00b0f300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16528: 00a32a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16529: 00ad60b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16530: 00ad25bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16531: 006dd239 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16531: 006dd219 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16532: 00531d3d 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16533: 00b0d2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16534: 00725acd 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16535: 006b8315 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16534: 00725aad 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16535: 006b82f5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16536: 00b0d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16537: 002e1835 222 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16538: 00b0dbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16539: 00a29178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16540: 00531d85 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16541: 005d3281 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16541: 005d3261 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16542: 00a28fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16543: 00a40224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16544: 00b0d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16545: 0071a711 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16545: 0071a6f1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16546: 00a290f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16547: 005e0c99 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16547: 005e0c79 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16548: 00a35b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16549: 00b0e816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16550: 00a32994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16551: 0038fad9 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16552: 002f2229 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16553: 00b0ce18 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16554: 004e90e5 128 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16555: 00b0dbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16556: 00ad4364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16557: 0062c905 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16557: 0062c8e5 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16558: 00a35b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16559: 003c8305 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16560: 005daf51 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16560: 005daf31 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16561: 00531dcd 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16562: 006186b5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16562: 00618695 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16563: 00b0ebae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16564: 006c2431 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16564: 006c2411 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16565: 00ae0ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16566: 0040592d 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 16567: 004dbd21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16568: 00428f81 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16569: 004e1bd5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16570: 002ac9f1 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16571: 00498a2d 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 16572: 005d0d29 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 16572: 005d0d09 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16573: 002f9d39 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16574: 0029e7a1 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16575: 00a29070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16576: 00548011 388 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16577: 00aecac4 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16578: 006a3c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16579: 0084e11c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16578: 006a3c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16579: 0084e0fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16580: 0052e00d 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16581: 0041d709 2892 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16582: 00b0d220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16583: 00a35a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16584: 00b0ce54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16585: 004524b5 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16586: 0052e0e5 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16587: 00b0d43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16588: 009bd958 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16589: 0052e055 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16590: 00b0f0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16591: 00ade2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16592: 00603d01 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16592: 00603ce1 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16593: 00adf020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16594: 005197a5 470 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16595: 00ae8cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16596: 00343a61 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16597: 00360d15 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16598: 00ae823c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16599: 00b0e93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16600: 00ae4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16601: 00726d7d 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16601: 00726d5d 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16602: 00b0cf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16603: 00ad700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16604: 00adc7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16605: 00b0de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16606: 00ae4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16607: 0029734d 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16608: 008d8684 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16608: 008d8664 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16609: 00b0cffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16610: 0052e09d 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16611: 00b0f194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16612: 007352c1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16612: 007352a1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16613: 00ae20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16614: 00ae300c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16615: 00b0efcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16616: 006a9f55 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16616: 006a9f35 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16617: 00b0e36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16618: 00270891 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16619: 00725d61 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16619: 00725d41 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16620: 00b0df20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16621: 00b0e602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16622: 00444705 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16623: 00b0ec56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16624: 00b0dd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16625: 00ae4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16626: 00b0eafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ @@ -16639,79 +16639,79 @@ │ │ │ │ 16635: 009fa24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16636: 00a2aa38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16637: 00b0e0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16638: 00b0e18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16639: 00b0e46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16640: 00a2a8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ 16641: 0043df1d 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16642: 0068ef4d 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16642: 0068ef2d 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16643: 0043f5a1 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16644: 00b0e85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16645: 006fafe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16645: 006fafc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16646: 00a2a9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16647: 00b0d004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16648: 00b0eaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16649: 00436e69 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16650: 008d86a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16650: 008d8688 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16651: 004a7f89 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16652: 00b0f3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16653: 00b0ef18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16654: 006b3e9d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16654: 006b3e7d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16655: 00518899 476 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16656: 005184d5 480 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16657: 00ae503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16658: 00ae7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16659: 00ad0aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16660: 006fa0dd 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16661: 006ddd4d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16660: 006fa0bd 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16661: 006ddd2d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16662: 00ad2c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16663: 0046a35d 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16664: 00b0ee22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16665: 00b0d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16666: 005b7ccd 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16667: 0068eab9 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16666: 005b7cad 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16667: 0068ea99 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16668: 00ad0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16669: 0043e87d 320 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 16670: 002a45e5 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16671: 00a2a930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16672: 006f5da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16672: 006f5d81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16673: 00b0dc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16674: 00b0d2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16675: 0042f129 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16676: 00b0eed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16677: 00ae5738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16678: 002bf781 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16679: 00ae2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16680: 00690f3d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16681: 00724575 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16680: 00690f1d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16681: 00724555 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16682: 00ae2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16683: 00624665 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16683: 00624645 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16684: 00b0ed5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16685: 006c9021 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16685: 006c9001 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16686: 009e6550 100 OBJECT GLOBAL DEFAULT 21 riscv_tcg_ops │ │ │ │ - 16687: 0060f301 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16687: 0060f2e1 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16688: 004d8629 24 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16689: 0041f2b5 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16690: 0062aca9 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16690: 0062ac89 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16691: 00ad50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16692: 009f8b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16693: 0041631d 92 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16694: 00329c6d 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16695: 00b0da22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16696: 0052f32d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16697: 0044c749 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16698: 00ada074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16699: 00adf090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16700: 00a26d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ 16701: 004d9735 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16702: 006b4f59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16702: 006b4f39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16703: 00460e15 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16704: 00716aad 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16704: 00716a8d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16705: 0052f375 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16706: 006ea07d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16706: 006ea05d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16707: 009f82d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16708: 004e1e95 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16709: 00ad1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16710: 00b0d96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16711: 00adf688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16712: 009bfd1c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16713: 00482d85 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16729,76 +16729,76 @@ │ │ │ │ 16725: 00b0da06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16726: 00ad6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16727: 00adef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16728: 0052f3bd 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16729: 00ae12d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16730: 00ad346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16731: 00ad1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16732: 006e1ff5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16732: 006e1fd5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16733: 004e1025 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16734: 00387851 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16735: 006e91b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16735: 006e9199 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16736: 00ad6110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16737: 006ecd3d 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16737: 006ecd1d 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16738: 00adc2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16739: 00ae0840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16740: 006f64fd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16740: 006f64dd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16741: 00ad8f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16742: 00b0e33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16743: 00b0d2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16744: 00507721 42 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16745: 00a30894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16746: 00608615 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16746: 006085f5 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16747: 00527051 488 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16748: 00a30708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16749: 00463df9 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16750: 002d26b5 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16751: 0052762d 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16752: 0050774d 186 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16753: 00ad311c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16754: 0038bf5d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16755: 00a30810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16756: 002a2259 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16757: 00ad30cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16758: 00527239 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16759: 004cc2b9 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16760: 006c5889 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16761: 006335d5 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16760: 006c5869 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16761: 006335b5 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16762: 004cc915 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16763: 00ae5b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16764: 00ad9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16765: 006cfbad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16765: 006cfb8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16766: 00b0f088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16767: 00ad5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16768: 005076a5 122 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16769: 006d8171 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16769: 006d8151 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16770: 003f621d 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16771: 004fc05d 216 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16772: 0032ce29 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16773: 00ada474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16774: 00a3078c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16775: 00527435 504 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16776: 0045a929 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16777: 00b0d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16778: 00ad2478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16779: 00482c59 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16780: 009fbda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16781: 00ae7c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16782: 005f6e05 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16782: 005f6de5 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16783: 00ae6a3c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16784: 0042c8dd 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16785: 00b0d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16786: 006cf0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16787: 005d9f9d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16786: 006cf089 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16787: 005d9f7d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16788: 00adecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16789: 0060b5a9 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16789: 0060b589 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16790: 00ae08e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16791: 00b0ce70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16792: 002b51c9 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16793: 006a46f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16793: 006a46d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16794: 00a26ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16795: 00a33a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ 16796: 004adac1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16797: 00a33888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16798: 00ad4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16799: 00ae807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16800: 004c419d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ @@ -16814,70 +16814,70 @@ │ │ │ │ 16810: 004c4529 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16811: 00a2bbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16812: 00b0df90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16813: 00ae2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16814: 00ad2cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16815: 004ae905 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16816: 00b0e464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16817: 00714b49 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16817: 00714b29 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16818: 0042ee4d 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16819: 00ae8450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16820: 00ad45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16821: 00ad8d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16822: 00b0f4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16823: 00b0e31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16824: 00ad760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16825: 004c44cd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16826: 00a3390c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16827: 00ae1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16828: 0038fb11 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16829: 00b0fa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16830: 005e36c1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16830: 005e36a1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16831: 00ad5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16832: 004baccd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16833: 00ad1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16834: 00a2bb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16835: 003617f9 268 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16836: 00b0de08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16837: 005e9f01 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16838: 005b0ee5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16839: 006a619d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16837: 005e9ee1 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16838: 005b0ec5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16839: 006a617d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16840: 00ae7924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16841: 005084e9 60 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16842: 002f0a91 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16843: 00479e95 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16844: 00716839 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16844: 00716819 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16845: 005092f1 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16846: 004ccc25 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16847: 005ae4dd 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16847: 005ae4bd 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16848: 00a34dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16849: 006b0b2d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16849: 006b0b0d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16850: 0033f261 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16851: 00ada664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16852: 00b0f0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16853: 00a34c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16854: 00508285 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16855: 00ad732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16856: 00ad3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16857: 00a34d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ - 16858: 005eaf01 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16858: 005eaee1 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16859: 00b0d9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16860: 00aeba44 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16861: 00b0e584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16862: 00b0e44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16863: 003870e9 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16864: 00ad8558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16865: 00508215 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16866: 00ade628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16867: 00b0d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16868: 00b0ec80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16869: 006f8c65 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16869: 006f8c45 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16870: 00386e09 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16871: 00498ed1 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16872: 005dc921 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16872: 005dc901 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16873: 00a34ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16874: 00a37d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16875: 0026713d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16876: 00ad077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16877: 00ae2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16878: 002cdc89 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16879: 004c4e29 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ @@ -16887,229 +16887,229 @@ │ │ │ │ 16883: 00b0dd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16884: 00b0d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16885: 00b0deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16886: 00b0e460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16887: 004c659d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16888: 00432619 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16889: 00a37c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16890: 005d01e9 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16890: 005d01c9 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16891: 00a000a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16892: 00b0e17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16893: 00ad76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16894: 003eb9e1 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16895: 00b0e452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16896: 009fc7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16897: 00ae1770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16898: 00733179 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16898: 00733159 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16899: 00b0dc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16900: 00b0d11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16901: 0063b5e5 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16901: 0063b5c5 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16902: 00ada2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16903: 00ad06a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16904: 00b0f2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16905: 002e5fdd 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16906: 00adc938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16907: 004c6be1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16908: 009ba6b4 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16909: 006a11d5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16909: 006a11b5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16910: 004c2415 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16911: 00b0f10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16912: 005d0b9d 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16913: 0069ca55 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16912: 005d0b7d 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 16913: 0069ca35 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16914: 0040445d 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16915: 00a22740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16916: 00ad4a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16917: 00484e69 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16918: 00b0d026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16919: 00adc8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16920: 00ad2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 16921: 00433c25 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 16922: 004dfac9 48 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16923: 00a226bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_h │ │ │ │ 16924: 00499f11 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 16925: 005d0cbd 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 16925: 005d0c9d 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 16926: 00b0deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16927: 00b0ee0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16928: 003882f5 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16929: 00353579 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 16930: 004b0b65 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16931: 00b0dd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16932: 00ad8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16933: 006b00f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 16934: 00690e4d 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16935: 00738d51 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16933: 006b00d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16934: 00690e2d 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16935: 00738d31 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16936: 00ad3d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16937: 00ad5d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16938: 0086f70c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16938: 0086f6ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16939: 00ad8a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 16940: 006ba3c5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16940: 006ba3a5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16941: 00b0d200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16942: 00413b4d 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16943: 0068e4d1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16944: 0086f704 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16943: 0068e4b1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16944: 0086f6e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16945: 005093a1 48 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 16946: 00a27414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 16947: 00a22638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 16948: 003c5c9d 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16949: 00b0d016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16950: 00b0e836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16951: 00a490bc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16952: 006e7e69 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16952: 006e7e49 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16953: 00508765 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 16954: 00ae42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16955: 00ad4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16956: 00ad16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16957: 00b0ef2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16958: 004b1c4d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16959: 0051bd71 84 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 16960: 006ab4f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16960: 006ab4d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16961: 002e5ff1 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 16962: 00b0e606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16963: 00b0e4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 16964: 00a3cb7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 16965: 006aa741 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16965: 006aa721 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 16966: 00508525 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 16967: 0070f2d5 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16967: 0070f2b5 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16968: 00ae0400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 16969: 006a9531 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16969: 006a9511 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16970: 00b0dff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16971: 00539245 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 16972: 00b0e658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 16973: 00ae1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16974: 00b0d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16975: 00a3cc84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 16976: 00508745 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ 16977: 00b0d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16978: 0041a711 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16979: 00538ff5 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 16980: 00b0d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16981: 00745e71 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16981: 00745e51 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16982: 00b0f00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16983: 00ae7944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16984: 00b0f1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16985: 00ad0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16986: 00a490c8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 16987: 0043cb39 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16988: 00b0f9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16989: 00ae8470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16990: 004ccf51 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16991: 00b0ce50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16992: 006f01dd 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16993: 00744925 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16992: 006f01bd 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16993: 00744905 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 16994: 00a3cc00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 16995: 006f0a71 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16995: 006f0a51 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16996: 00b0eb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16997: 00ae7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16998: 00b0ecda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16999: 0053911d 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 17000: 00b0d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17001: 00ad3a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 17002: 006d49e9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 17002: 006d49c9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 17003: 002fd3b9 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 17004: 005d1a4d 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 17004: 005d1a2d 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 17005: 004da6f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17006: 00b0ef0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17007: 00ae2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17008: 00ad5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17009: 00ad6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17010: 00484165 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17011: 00b0d17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17012: 003f0ab9 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17013: 006fae3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17014: 00635d49 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17013: 006fae1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17014: 00635d29 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17015: 00a00234 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 17016: 00adf180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 17017: 00ad344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17018: 00b0d0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17019: 00293089 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17020: 00ae5818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 17021: 00b0e736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 17022: 00b0db92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17023: 00ae00a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17024: 00b0ce35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17025: 00b0d1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17026: 00b0ce69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 17027: 004da561 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17028: 005dc925 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17028: 005dc905 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 17029: 00a41958 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 17030: 005d0351 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17030: 005d0331 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17031: 009bf944 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17032: 002c5b81 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 17033: 00ae4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17034: 006e1d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17035: 008d86f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17034: 006e1d7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17035: 008d86d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 17036: 0053300d 316 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 17037: 0072ff3d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17037: 0072ff1d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 17038: 00ad7adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17039: 006e87b5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17040: 005f2c31 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17039: 006e8795 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17040: 005f2c11 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17041: 00b0daee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17042: 00ae1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17043: 00b0d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17044: 00ad8f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17045: 00b0d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 17046: 005075c9 220 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 17047: 0026f805 188 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 17048: 006be779 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17048: 006be759 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17049: 00ae1010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17050: 00644add 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17050: 00644abd 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17051: 00add2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17052: 00b0d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17053: 0038961d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17054: 00744f0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17054: 00744eed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 17055: 00b0eb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 17056: 006fb329 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17056: 006fb309 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17057: 00533149 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 17058: 00b0ce8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17059: 006f5e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17060: 006f6851 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17061: 006b0db9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17059: 006f5e35 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17060: 006f6831 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17061: 006b0d99 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17062: 00ad5d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 17063: 00ad1824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17064: 0047e401 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17065: 00b0ee48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17066: 00ae47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 17067: 00ae6bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17068: 00364491 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 17069: 005cad89 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 17069: 005cad69 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17070: 00ad0604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 17071: 00b0e52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17072: 00449f75 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17073: 00708a21 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17073: 00708a01 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17074: 00b0d18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 17075: 00b0e0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17076: 00b0d3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17077: 00b0f13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17078: 004c5b79 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17079: 00726a51 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17080: 007318f9 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17081: 0068df89 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17079: 00726a31 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17080: 007318d9 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17081: 0068df69 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17082: 00b0ee7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17083: 00add6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 17084: 00703d45 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17084: 00703d25 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17085: 00467405 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17086: 002d653d 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17087: 008c4f00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17087: 008c4ee0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17088: 009c0b58 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17089: 004e8c79 24 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 17090: 00adf5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17091: 006dce79 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17091: 006dce59 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17092: 00ade244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17093: 00ad6010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17094: 00ade698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 17095: 0043ee79 212 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17096: 00b0e790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 17097: 0070d791 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17097: 0070d771 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17098: 00ad84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 17099: 004b01dd 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17100: 00b0de18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17101: 00ad8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17102: 00b0dd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17103: 0082d81c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 17104: 006f7385 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17103: 0082d7fc 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17104: 006f7365 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17105: 0029ff7d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 17106: 00ad086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17107: 00499985 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 17108: 00470849 268 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17109: 00b0f0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17110: 0029fd79 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17111: 004dde1d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ @@ -17117,263 +17117,263 @@ │ │ │ │ 17113: 00b0e48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17114: 00ada6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17115: 00add624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 17116: 00b0d1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 17117: 009fd7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17118: 00adf498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17119: 00ae6640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17120: 006a9db9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17121: 006e6a11 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17120: 006a9d99 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17121: 006e69f1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17122: 00b0e484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 17123: 005407ed 486 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 17124: 004e1c55 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17125: 00b0e3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17126: 00b0e4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17127: 003c7901 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17128: 005b6415 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 17128: 005b63f5 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ 17129: 005403d1 522 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 17130: 00633e59 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17130: 00633e39 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17131: 00ae0080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17132: 00b0d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 17133: 00b0d04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17134: 005d3219 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17134: 005d31f9 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17135: 00ae1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17136: 00ae7f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17137: 00ad8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17138: 00ae315c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17139: 0071939d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17139: 0071937d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17140: 00b0dc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17141: 00b0d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17142: 00b0f172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17143: 0063b009 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17143: 0063afe9 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17144: 00297ddd 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 17145: 005405dd 526 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 17146: 0069c6cd 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17146: 0069c6ad 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17147: 00b0cdcc 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 17148: 005cdf75 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17149: 006a4371 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17148: 005cdf55 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 17149: 006a4351 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17150: 00b0d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17151: 00637211 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17151: 006371f1 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 17152: 00b0d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17153: 0046dde5 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17154: 00b0dfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 17155: 003ebe4d 272 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 17156: 006dae31 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17157: 0071e7a1 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17156: 006dae11 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17157: 0071e781 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17158: 00b0d1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17159: 00a48f24 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 17160: 005bbf09 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17161: 006e6ad1 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17162: 00713eb5 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17160: 005bbee9 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17161: 006e6ab1 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17162: 00713e95 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 17163: 00adc210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17164: 00adbaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17165: 00ad7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 17166: 006d4751 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 17167: 006da2d5 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17168: 005b32dd 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17166: 006d4731 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 17167: 006da2b5 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17168: 005b32bd 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17169: 00b0ee98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17170: 00b0ce1e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17171: 004848b5 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17172: 00607b25 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17172: 00607b05 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17173: 00ae3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 17174: 004cb301 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17175: 00ae48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17176: 00ae7794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17177: 00b0ee76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 17178: 00ad17a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17179: 00b0f27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17180: 00adbef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17181: 00ad90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17182: 00700099 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17182: 00700079 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17183: 00b0ede2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17184: 003c8dcd 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17185: 00b0dfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 17186: 00b0e6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17187: 004cbb95 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17188: 00b0cf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17189: 00ae5a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 17190: 00b0dfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17191: 00633935 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17191: 00633915 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17192: 00452c2d 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17193: 00b0ceee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17194: 00ae8e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17195: 00b0e46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17196: 006e9fa5 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 17197: 006d5149 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17196: 006e9f85 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 17197: 006d5129 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17198: 00ad22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17199: 00ade424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17200: 00ad53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17201: 00b0eb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17202: 00b0d9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17203: 00b0d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17204: 003fe939 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17205: 00270735 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17206: 00ad764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17207: 003ade85 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17208: 0038e8b1 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17209: 00342059 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17210: 0072e4c1 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17210: 0072e4a1 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17211: 009c0944 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 17212: 0041050d 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17213: 00b0da9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17214: 00b0d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 17215: 005cad2d 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 17215: 005cad0d 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17216: 00b0d148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17217: 005f75a9 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17218: 0069c615 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17219: 006c1a29 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17220: 006e30f9 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17217: 005f7589 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17218: 0069c5f5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17219: 006c1a09 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17220: 006e30d9 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17221: 009f8a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17222: 00b0da3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17223: 006cb66d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17223: 006cb64d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17224: 00ad3dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17225: 00b0e898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17226: 00ad1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17227: 003743a9 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 17228: 00b0f276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17229: 00adbae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 17230: 004b5429 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17231: 00b0f35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17232: 00b0cecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17233: 0061e7e5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17233: 0061e7c5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17234: 00ad15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 17235: 00364a55 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17236: 00b0d04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 17237: 009fbe24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17238: 005195c1 482 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 17239: 0066be29 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17239: 0066be09 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17240: 004111d1 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17241: 00ad3d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17242: 00ae0b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17243: 00394681 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17244: 00ad9fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17245: 009f81d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17246: 00b0ede0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17247: 00adf9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17248: 00b0d0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17249: 006af0b9 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17249: 006af099 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17250: 00ae4158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17251: 00292b09 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 17252: 004babbd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17253: 00b0e4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17254: 005d5325 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17255: 005c08ad 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17256: 006a4f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17257: 006cf685 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17258: 0066bd89 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17254: 005d5305 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17255: 005c088d 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17256: 006a4f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17257: 006cf665 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17258: 0066bd69 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17259: 00adf150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17260: 00b0e86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17261: 00292049 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 17262: 006a4065 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 17262: 006a4045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 17263: 00b0d2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 17264: 00b0e366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 17265: 00ae4f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 17266: 00698269 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 17267: 006a3e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 17266: 00698249 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 17267: 006a3e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 17268: 00b0edb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 17269: 00ad10c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 17270: 00b0e61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 17271: 008c4e58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 17272: 00728e3d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 17271: 008c4e38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 17272: 00728e1d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 17273: 002c6cb5 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 17274: 0032e83d 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 17275: 002702a5 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 17276: 004694d5 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 17277: 00b0d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 17278: 006e0611 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 17278: 006e05f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 17279: 00ae5e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 17280: 006a4fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 17280: 006a4f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 17281: 00b0d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 17282: 00b0dc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 17283: 002eed95 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 17284: 0086f730 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 17284: 0086f710 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 17285: 0037eaa5 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 17286: 002f7355 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 17287: 0043e055 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 17288: 00add334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 17289: 00ae85c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 17290: 00b0e714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 17291: 00293d01 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 17292: 002f73b5 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 17293: 009c0d90 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 17294: 006f4bcd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 17294: 006f4bad 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 17295: 0052e7a5 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 17296: 003eeb25 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 17297: 00b0e292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 17298: 00381b39 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 17299: 002bb1c5 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 17300: 00ad0f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 17301: 00b0ed30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 17302: 00ad21b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 17303: 0052e7ed 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 17304: 00b0f170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 17305: 00adf130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 17306: 004e6639 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 17307: 006ec47d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 17308: 008d8674 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 17307: 006ec45d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 17308: 008d8654 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 17309: 003eca5d 428 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 17310: 0060e309 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 17310: 0060e2e9 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 17311: 00add4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 17312: 006cf15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 17312: 006cf13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 17313: 00b0e468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 17314: 00b0ec14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 17315: 006fd319 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 17315: 006fd2f9 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 17316: 00484bfd 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 17317: 00b0d072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 17318: 00b0dbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 17319: 00ad45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17320: 00ada034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17321: 00499cbd 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17322: 00ae4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17323: 00ae4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17324: 0052e835 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17325: 0061e635 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17325: 0061e615 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17326: 00b0e406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17327: 00b0df7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17328: 00ad61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17329: 006c2751 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17330: 0072375d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17331: 0069fd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17329: 006c2731 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17330: 0072373d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17331: 0069fce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17332: 00471ebd 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17333: 005c9035 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17334: 006f84e9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17333: 005c9015 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17334: 006f84c9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17335: 00b0dcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17336: 00ae12c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17337: 00ad9178 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17338: 009bc1ec 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17339: 00ae7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17340: 00b0e858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17341: 006a76d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17341: 006a76b5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17342: 00adc5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17343: 00b0f27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17344: 00634321 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17344: 00634301 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17345: 00a446b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ - 17346: 006ea161 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 17346: 006ea141 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 17347: 00ad5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17348: 006cd51d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17348: 006cd4fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17349: 00ae86d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17350: 00a427c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17351: 0042cbb1 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17352: 00b0d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17353: 002920f1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17354: 00ae65b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17355: 002b0489 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17356: 006b9ded 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17356: 006b9dcd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17357: 009f10b8 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 17358: 00366cb5 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17359: 00b0dc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17360: 0072510d 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17360: 007250ed 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17361: 00b0ebca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17362: 00ad56a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17363: 005da189 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17364: 007079f1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17365: 006d6525 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17363: 005da169 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17364: 007079d1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17365: 006d6505 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17366: 00ad4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17367: 003c9899 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17368: 008d86a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17368: 008d8680 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17369: 00ae8ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17370: 00b0ec5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17371: 00a429d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17372: 00ae2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17373: 00280b7d 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17374: 0090df6c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17375: 00b0f10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ @@ -17382,78 +17382,78 @@ │ │ │ │ 17378: 00436969 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17379: 009fa7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17380: 00b0d01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 17381: 00ad89a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17382: 00b0dd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17383: 00ad9af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17384: 00ae09c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17385: 006085ad 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17385: 0060858d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17386: 0051fa65 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17387: 004292f1 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17388: 004ceb65 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17389: 0064ebc5 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17389: 0064eba5 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17390: 0038812d 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17391: 00ae8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17392: 009bfe30 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17393: 006ce199 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17393: 006ce179 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17394: 00ad2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17395: 0051faad 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17396: 00ae0100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17397: 00a0121c 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17398: 00b0d2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17399: 00ad6f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17400: 00703a3d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17400: 00703a1d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17401: 003955f9 112 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17402: 00690791 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17403: 006f522d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17402: 00690771 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17403: 006f520d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17404: 00ad643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17405: 004166b9 292 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17406: 00aea840 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17407: 00a237c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17408: 00b0ee72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17409: 006f8989 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17409: 006f8969 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17410: 00b0def2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17411: 0071e1dd 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17411: 0071e1bd 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17412: 0044c655 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17413: 00b0f9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17414: 0051faf5 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ 17415: 004dd8c5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17416: 00ae6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17417: 006d9099 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17417: 006d9079 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 17418: 004d9205 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17419: 00b0d128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 17420: 005caae9 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 17420: 005caac9 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17421: 00b0d8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17422: 0072a391 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17422: 0072a371 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17423: 00b0ecba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17424: 0065ded1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17425: 0067cef1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17424: 0065deb1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17425: 0067ced1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17426: 00ae4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 17427: 006a5109 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17428: 005f3ad1 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17427: 006a50e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17428: 005f3ab1 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17429: 00ae84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17430: 00b0d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17431: 005dd7b1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17431: 005dd791 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17432: 00ad2c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17433: 0053c201 304 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17434: 005dd661 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17434: 005dd641 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17435: 00b0e09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17436: 009f63e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17437: 006aeff5 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17437: 006aefd5 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17438: 004bb5d5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17439: 0053bfc9 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17440: 005ed105 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17440: 005ed0e5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17441: 004e22dd 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17442: 00ae8720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17443: 003b72a9 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17444: 00440c05 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17445: 00ad8b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17446: 00353c99 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17447: 002f4889 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17448: 006a17f9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17448: 006a17d9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17449: 002f497d 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17450: 00b0f4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17451: 00b0e098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17452: 004d18ad 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17453: 00a25ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17454: 00b0f43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17455: 00ade304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -17463,234 +17463,234 @@ │ │ │ │ 17459: 00432645 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17460: 004e8c91 110 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17461: 00b0e64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17462: 0053c0e5 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17463: 00ae0220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17464: 00ae1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17465: 00b0e480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17466: 005e5075 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17466: 005e5055 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17467: 00382541 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17468: 0042eff1 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17469: 004df789 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17470: 00ad8ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17471: 00709181 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17471: 00709161 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17472: 00b0f460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17473: 00ae3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17474: 009fa774 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17475: 00b0dcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17476: 00b0dc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17477: 00b0de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17478: 00516ebd 1752 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17479: 006f3655 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17480: 00728929 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17479: 006f3635 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17480: 00728909 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17481: 009c09b0 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17482: 00b0d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17483: 00266e19 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17484: 00590255 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17484: 00590231 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17485: 00b0de1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17486: 006a96c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17487: 006cf0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17486: 006a96a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17487: 006cf0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17488: 003ef6ed 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17489: 00ad23d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17490: 002a244d 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17491: 004957c9 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17492: 005d3a6d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17492: 005d3a4d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17493: 00b0e2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17494: 00387b15 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17495: 00ae49e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17496: 00add774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17497: 00ad1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17498: 00ad747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17499: 00ae1000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17500: 00608fe1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17500: 00608fc1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17501: 00b0df6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17502: 0061668d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17502: 0061666d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17503: 00ae5dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17504: 004ba88d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17505: 0073be39 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17506: 006f71e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17505: 0073be19 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17506: 006f71c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17507: 00b0e534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17508: 00ae5728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17509: 00b0eb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17510: 0071dd6d 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17510: 0071dd4d 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17511: 00ad8ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17512: 00ad4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17513: 006f6415 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17513: 006f63f5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17514: 00292199 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17515: 00ae8d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17516: 006fef51 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17516: 006fef31 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17517: 00ae851c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17518: 00adc9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17519: 00b0f49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17520: 002d50e1 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17521: 00b0dd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17522: 00498535 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17523: 00b0d274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17524: 00ae8f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17525: 00731d95 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17525: 00731d75 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17526: 00507581 72 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17527: 00ad3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17528: 00b0dc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 17529: 0062ec81 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17530: 006fee25 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17529: 0062ec61 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17530: 006fee05 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17531: 00b0e884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17532: 007233c5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17533: 00700c1d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17532: 007233a5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17533: 00700bfd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17534: 00a2efd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ - 17535: 00633745 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17535: 00633725 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17536: 00a2ee48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17537: 00b0e140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17538: 00b0e14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17539: 00ae55f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17540: 00b0ed8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17541: 00a2ef50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17542: 006c0c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17542: 006c0c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17543: 00b0f9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17544: 006e3a2d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17544: 006e3a0d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17545: 00b0ece4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17546: 0070b311 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17546: 0070b2f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17547: 00b0dd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17548: 00ae29b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17549: 006eacd1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17549: 006eacb1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17550: 004d8a99 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17551: 00b0ddf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17552: 00509ba1 232 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17553: 0073a5b5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17553: 0073a595 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17554: 00b0dc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17555: 00b0ee5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17556: 00ade314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17557: 00b0efc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17558: 00ad1014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17559: 006cf121 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17560: 005ec3dd 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17559: 006cf101 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17560: 005ec3bd 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17561: 00418de1 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17562: 002ee63d 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17563: 006fa689 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17563: 006fa669 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17564: 003b781d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17565: 00a2eecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17566: 00b0dfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17567: 00b0f106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17568: 00ae8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17569: 00b0e37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17570: 006c134d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17571: 00629d99 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17570: 006c132d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17571: 00629d79 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17572: 0045e2ad 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17573: 005944f5 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17573: 005944d1 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17574: 00ad31cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17575: 0066be6d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17575: 0066be4d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17576: 004c627d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17577: 005943a5 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17578: 005dc335 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17577: 00594381 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17578: 005dc315 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17579: 0031f491 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17580: 005d876d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17580: 005d874d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17581: 00ae6034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17582: 002c5b05 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17583: 00b0dfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17584: 004e1c59 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17585: 007228f9 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17585: 007228d9 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17586: 00a213a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17587: 005f2009 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17587: 005f1fe9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17588: 00291ad9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17589: 00b0d2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17590: 003cabb1 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17591: 002ac119 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17592: 00b0e7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17593: 00ae85b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17594: 00b0fa98 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17595: 00b0dbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17596: 00ae4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17597: 0028b8a5 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17598: 005bce65 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17599: 00714035 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17600: 006b09f5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17598: 005bce45 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17599: 00714015 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17600: 006b09d5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17601: 00ad2ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17602: 00ad1940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17603: 002f21cd 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17604: 0060f885 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17605: 006ae869 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17604: 0060f865 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17605: 006ae849 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17606: 00ada7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17607: 0067a6bd 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17607: 0067a69d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17608: 00b0ce3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17609: 00ad9d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17610: 00b0d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17611: 00ad0684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17612: 004c4779 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17613: 009fa6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17614: 0029997d 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17615: 00ad657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17616: 00b0ef36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17617: 006329a5 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17617: 00632985 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17618: 00b0e2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17619: 00b0e8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17620: 00b0f00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17621: 00b0e644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 17622: 0043d009 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17623: 00b0d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17624: 00ad2e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17625: 00ad8e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17626: 00b0d9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17627: 00591b31 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17627: 00591b0d 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ 17628: 004c4ac1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17629: 00591c09 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17629: 00591be5 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17630: 00b0dff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17631: 00b0f07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17632: 004c4c35 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17633: 00ad3c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17634: 0068f791 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17634: 0068f771 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17635: 004e3759 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17636: 00591b79 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17636: 00591b55 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17637: 00ae1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17638: 00ada9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17639: 00ae1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17640: 00ad2138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17641: 00328eb1 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17642: 00b0f4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17643: 00b0dc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17644: 00b0dcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17645: 00b0e700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17646: 0062ade1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17646: 0062adc1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17647: 00ae8590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17648: 00295615 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17649: 00ae6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17650: 00add414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17651: 00b0e168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17652: 00591bc1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17652: 00591b9d 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17653: 009fe65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17654: 005d81bd 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17654: 005d819d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17655: 00ad34bc 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17656: 009c7708 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17657: 00b0e916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17658: 00ae08b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17659: 00b0e9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17660: 00b0e780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17661: 009c0528 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17662: 00b0d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17663: 00b0d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17664: 00b0e1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ - 17665: 005d2411 3572 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 17665: 005d23f1 3572 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17666: 00ade6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17667: 00ae2da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17668: 00730039 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17668: 00730019 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17669: 00adb094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17670: 00addd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17671: 00ad2378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17672: 00b0d466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17673: 0046ca05 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17674: 004c78a1 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17675: 002e6005 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17676: 00ad0f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17677: 0029961d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 17678: 005ca9c5 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 17678: 005ca9a5 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17679: 002e601d 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17680: 006b8565 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17680: 006b8545 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17681: 00b0ef6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17682: 00b0d5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17683: 00b0d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17684: 00b0e516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17685: 00714601 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17685: 007145e1 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17686: 00b0ce88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17687: 00ad59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17688: 00adb700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17689: 0044c9c1 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17690: 00b0e326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17691: 00b0ce40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17692: 005141dd 88 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17699,36 +17699,36 @@ │ │ │ │ 17695: 009f4aac 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17696: 00ad6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17697: 00ad6ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17698: 00ad82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17699: 00b0cfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17700: 00adbb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17701: 00b0f3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17702: 00606a01 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17702: 006069e1 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17703: 002f735d 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17704: 005e2bf9 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17705: 005da145 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17704: 005e2bd9 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17705: 005da125 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17706: 002679a9 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17707: 006b47c1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17708: 00629871 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17707: 006b47a1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17708: 00629851 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17709: 00ad799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17710: 00ae8788 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17711: 00a2e2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17712: 00b0d120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17713: 005be1ad 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17713: 005be18d 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17714: 00b0f1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17715: 0051b9a9 472 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17716: 00a2edc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17717: 00a2ec38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17718: 00a48f10 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17719: 002cd4b9 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17720: 006c0a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17720: 006c09ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17721: 00a2ed40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ 17722: 00448085 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17723: 00704dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17723: 00704da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17724: 00b0f450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17725: 002cd775 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17726: 004cda89 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17727: 00b0e968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17728: 00b0f3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17729: 00b0d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17730: 00ad19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17743,106 +17743,106 @@ │ │ │ │ 17739: 00497081 268 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17740: 00ae3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17741: 00ae37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17742: 00b0fa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17743: 00b0d214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17744: 0043bc89 372 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 17745: 0042823d 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17746: 00733fd9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17746: 00733fb9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17747: 002908b1 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17748: 006e2b75 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17748: 006e2b55 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17749: 00432295 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17750: 00ae5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17751: 00ae5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17752: 002d2399 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17753: 00ada9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17754: 00b0f314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17755: 0029418d 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17756: 009c7780 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17757: 0068dc7d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17758: 0060b1d9 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17759: 006b9bfd 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17760: 006d1381 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17757: 0068dc5d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17758: 0060b1b9 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17759: 006b9bdd 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17760: 006d1361 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17761: 00b0df54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17762: 00ae4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17763: 004dadad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17764: 00b0cf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17765: 009f7a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17766: 00adc998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17767: 006a4d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17767: 006a4d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17768: 00ae0350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17769: 00724c69 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17769: 00724c49 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17770: 00b0e4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17771: 006c1061 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17771: 006c1041 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17772: 0043f04d 824 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17773: 009f06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17774: 004df591 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17775: 009c05ac 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17776: 006bea31 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17776: 006bea11 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17777: 009fa87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17778: 00b0db74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17779: 00ad11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17780: 004e219d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17781: 00b0d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17782: 00b0f4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17783: 00b0e096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17784: 00714219 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17784: 007141f9 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17785: 0042cab1 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17786: 002ce60d 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17787: 0031fdb5 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17788: 004c783d 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17789: 002c1499 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17790: 006a4b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17791: 0073b56d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17790: 006a4b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17791: 0073b54d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17792: 00ad9d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17793: 0072d671 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17793: 0072d651 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17794: 00ae68b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17795: 005dc88d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17795: 005dc86d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17796: 00b0e7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17797: 003c906d 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17798: 002fbae9 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17799: 0033a875 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17800: 006e2441 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17800: 006e2421 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17801: 00adb294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17802: 00ad9f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17803: 005dc77d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17803: 005dc75d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17804: 00ad9c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17805: 0049a7d1 64 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17806: 00ae9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17807: 00436429 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17808: 00b0d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17809: 004e519d 224 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17810: 006121a5 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17811: 006f1349 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17810: 00612185 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17811: 006f1329 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17812: 00353819 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17813: 00ada184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17814: 002d6561 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17815: 00b0ed88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17816: 002935e9 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17817: 005caad1 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17817: 005caab1 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17818: 004db721 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17819: 00ad22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17820: 005ea421 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17820: 005ea401 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17821: 00a3a23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17822: 00ae1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17823: 00ad4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17824: 007194ad 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17824: 0071948d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17825: 004d198d 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17826: 0063addd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17826: 0063adbd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17827: 00b0f9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17828: 006faad1 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17828: 006faab1 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17829: 00b0dddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17830: 00ad2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17831: 00b0d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17832: 00a3a1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17833: 00ae45a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17834: 00b0f1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17835: 006298e9 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17835: 006298c9 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17836: 00ae4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17837: 006a3345 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17837: 006a3325 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17838: 00b0f430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17839: 004cb491 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17840: 00ae1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17841: 00b0e246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17842: 00b0d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17843: 00ae9670 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17844: 00b0ee46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ @@ -17852,110 +17852,110 @@ │ │ │ │ 17848: 00ad1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17849: 004fc135 164 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17850: 00b0db00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17851: 00ae20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17852: 009f8fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17853: 00472b71 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17854: 00b0d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17855: 00714039 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17856: 006e4b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17855: 00714019 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17856: 006e4af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17857: 00a3a134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17858: 00adc120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17859: 00ae3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17860: 00b0d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17861: 00b0d052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17862: 004cbd31 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17863: 004db561 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17864: 00b0d07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17865: 002ebf05 248 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17866: 009fd348 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17867: 00ae7844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17868: 00607cd1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17868: 00607cb1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17869: 0043e0b9 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17870: 00ae1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17871: 00adde14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17872: 005be4ad 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17872: 005be48d 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17873: 00b0d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17874: 002f9a0d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17875: 00ad6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17876: 004c4845 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17877: 00b0d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17878: 00604881 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17878: 00604861 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17879: 00b0ddbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17880: 006fc8f5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17880: 006fc8d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17881: 004c8bb1 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17882: 00b0e56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17883: 00ad4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17884: 009f8884 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17885: 00ad3ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17886: 00ade3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17887: 00b0e694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17888: 00a216c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ 17889: 004c4b05 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17890: 00b0cf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17891: 004e2185 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17892: 004c4c99 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17893: 00ad8ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17894: 00733dc5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17894: 00733da5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17895: 00ae83b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17896: 00ad5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17897: 00b0f3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17898: 00b0ebac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17899: 00b0e95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17900: 006b7dd9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17900: 006b7db9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17901: 00ad320c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17902: 006fbe1d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17902: 006fbdfd 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17903: 00ad9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17904: 0054c621 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ 17905: 0043ef4d 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17906: 004d22f1 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17907: 009f8044 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17908: 00b0d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17909: 00ad5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17910: 00ae79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17911: 00a37b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ 17912: 004dc015 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17913: 00adf370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17914: 00ae7434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17915: 006da649 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17915: 006da629 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17916: 003f48f5 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17917: 00739c95 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17917: 00739c75 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17918: 00ae2be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17919: 006ecf6d 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17919: 006ecf4d 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 17920: 005082c1 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 17921: 006a47e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17921: 006a47c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17922: 009bf45c 1020 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17923: 00ade0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17924: 00b0e174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17925: 00ad770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17926: 0029c825 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17927: 00709ac1 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17927: 00709aa1 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17928: 004de8b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17929: 00ae5ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17930: 00adf908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17931: 006a4e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17931: 006a4e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17932: 00b0df3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17933: 002d06b9 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17934: 004e1d71 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17935: 00ad8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17936: 002d6f61 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17937: 00b0e50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17938: 00a225b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 17939: 00b0f266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17940: 00b0f2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17941: 00ad6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17942: 0062c049 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17942: 0062c029 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17943: 00a37b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 17944: 0054c505 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 17945: 00adc57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17946: 006a062d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17946: 006a060d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17947: 00b0f1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17948: 006e47f1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17948: 006e47d1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17949: 00429b49 124 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17950: 005f2bd9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17950: 005f2bb9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17951: 0050a16d 128 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 17952: 00a2bc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 17953: 00adf8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17954: 00b0e254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17955: 00ad53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17956: 00a2bd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 17957: 00b0f2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -17963,82 +17963,82 @@ │ │ │ │ 17959: 00ae8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17960: 00ae3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17961: 00342ec9 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17962: 00b0df52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17963: 00b0cfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17964: 0053e495 484 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 17965: 00344dad 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 17966: 006fa64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17966: 006fa62d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17967: 0053e081 520 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 17968: 002ed64d 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17969: 00ad8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17970: 0029be71 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17971: 00a2bcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 17972: 009fda80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17973: 00517b3d 1496 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 17974: 004c7ac9 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17975: 0043da8d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17976: 00428925 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17977: 00ae0720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17978: 00719009 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17978: 00718fe9 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17979: 00b0d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17980: 00ae1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17981: 00418079 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17982: 00b0e91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17983: 006dc4d5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17983: 006dc4b5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17984: 0053e289 524 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ 17985: 004c3cc1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17986: 006a449d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17987: 00615cf9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17986: 006a447d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17987: 00615cd9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17988: 00b0f32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17989: 00341bf9 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17990: 00b0e77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 17991: 0051d979 472 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 17992: 006d99f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17993: 006ab7a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17992: 006d99d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17993: 006ab781 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17994: 00ae41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17995: 00b0f102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17996: 00ad1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17997: 0062b331 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17997: 0062b311 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17998: 00280c15 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17999: 00add924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 18000: 00adf410 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18001: 003f081d 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18002: 006a050d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18002: 006a04ed 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18003: 00ad079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18004: 00ae2a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 18005: 006bf991 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18005: 006bf971 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18006: 00ae3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18007: 00b0cf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18008: 005ed0d1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18008: 005ed0b1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18009: 00b0d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18010: 00a2c79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 18011: 004677bd 148 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18012: 009fe1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 18013: 005314cd 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 18014: 00a2c610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 18015: 006d9ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18015: 006d9ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18016: 00b0d2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18017: 00b0d3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18018: 005315a5 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 18019: 00b0e238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18020: 00465dc1 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18021: 00a2c718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 18022: 00531515 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 18023: 00593e21 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 18023: 00593dfd 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 18024: 002a3581 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18025: 00add5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18026: 002fc9fd 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18027: 00b0e6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18028: 00ad323c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18029: 009fdb88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 18030: 002bf61d 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 18031: 00621449 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18031: 00621429 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18032: 00ae5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18033: 0074bfc9 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18033: 0074bfa9 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18034: 00ae10f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18035: 00386cc5 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18036: 00b0dcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18037: 00b0e2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18038: 00b0cf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18039: 00a2c694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 18040: 00b0dae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18048,191 +18048,191 @@ │ │ │ │ 18044: 00ad5640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18045: 00443985 2476 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18046: 0034be69 564 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18047: 004d7b9d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18048: 00b0d2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18049: 00ae2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 18050: 00b0e84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18051: 007048d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 18052: 006c091d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18053: 0071dd35 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18054: 006e1d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18051: 007048b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18052: 006c08fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18053: 0071dd15 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18054: 006e1d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18055: 00ae4998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 18056: 003851c5 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18057: 00b0e28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18058: 006a8769 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18059: 006a4c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18058: 006a8749 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18059: 006a4c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18060: 00ad9f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18061: 00b0dc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 18062: 006d22b1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18063: 006c5f6d 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18062: 006d2291 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18063: 006c5f4d 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18064: 00b0e67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18065: 002ef115 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18066: 00b0df06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18067: 00b0f322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18068: 005bdd09 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18068: 005bdce9 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18069: 0049a8f9 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18070: 00b0f064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 18071: 00b0d11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18072: 00b0db66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18073: 00ae2f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18074: 0038e7e9 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18075: 006340d1 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 18076: 006c38dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18075: 006340b1 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 18076: 006c38bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 18077: 004a9781 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18078: 00b0cefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 18079: 004a9789 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18080: 00b0e1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18081: 00adddf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18082: 003945a9 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 18083: 004a97b5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18084: 00290fa9 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18085: 00b0e74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 18086: 004a9821 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 18087: 004a9891 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18088: 006cfb35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18088: 006cfb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18089: 00b0ebb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18090: 009af01c 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 18091: 004a9905 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18092: 00b0dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 18093: 004a997d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 18094: 004ad9f9 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18095: 006cd9cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18095: 006cd9ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 18096: 004a99f9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18097: 0038f615 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 18098: 004ab4ad 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18099: 00ad6eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18100: 0046a4c9 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18101: 00465b7d 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18102: 00adc040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18103: 00295b61 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 18104: 0046e691 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 18105: 004dae85 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18106: 006e7b95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18106: 006e7b75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18107: 00b0f21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 18108: 004c47d9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 18109: 00b0cf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18110: 0060e4e9 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18110: 0060e4c9 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18111: 00b0d446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 18112: 004b9c09 14 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18113: 00b0d44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18114: 0045ddb1 348 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18115: 0041ff89 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18116: 00b0d992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18117: 00b0ec6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18118: 003259c9 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18119: 00ae3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18120: 00b0d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18121: 006a31dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18121: 006a31bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18122: 0040c5a9 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18123: 00b0d18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18124: 00ae4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18125: 00ad2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18126: 00ae53e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18127: 006f77ed 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18128: 005e357d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 18129: 007077ad 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18130: 00719fa1 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18127: 006f77cd 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18128: 005e355d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18129: 0070778d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18130: 00719f81 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18131: 00b0d084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18132: 0062c519 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18132: 0062c4f9 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18133: 0052f9a5 152 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 18134: 00b0f0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18135: 006e95b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18135: 006e9595 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18136: 003876d1 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18137: 00a3d7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 18138: 0052fb45 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 18139: 00ad25cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18140: 0069b2ad 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18141: 0071ff05 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18142: 00719a05 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18140: 0069b28d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18141: 0071fee5 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18142: 007199e5 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18143: 00ae3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18144: 00ad6130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18145: 00719c31 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18145: 00719c11 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 18146: 00a3d8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 18147: 0052fa3d 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 18148: 009f5600 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18149: 00542bc9 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 18150: 00ae0480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18151: 006cc819 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18151: 006cc7f9 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 18152: 004b1039 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18153: 004cd3e1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18154: 00ad5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18155: 00364721 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 18156: 0062d241 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18156: 0062d221 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18157: 00ad6e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18158: 006a3dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18158: 006a3db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 18159: 002bf871 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18160: 00ae7c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18161: 00b0da72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18162: 00b0d230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18163: 00ae41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 18164: 00ad45a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 18165: 002b017d 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18166: 002ef175 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18167: 006bd1a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18167: 006bd185 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18168: 00ad8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18169: 00333f8d 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18170: 00ae4558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18171: 00b0d400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 18172: 00542cdd 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 18173: 006a074d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18173: 006a072d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18174: 0052fac1 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 18175: 00a3d860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 18176: 00295079 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18177: 003c76fd 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18178: 005e1409 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18178: 005e13e9 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 18179: 00b0db4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18180: 006c713d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18180: 006c711d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18181: 00a46524 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 18182: 00b0d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 18183: 004c30bd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18184: 009f6db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18185: 00aeb248 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18186: 00b0edea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18187: 003648d1 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18188: 00472d45 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 18189: 00291061 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18190: 00ade2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18191: 005ab66d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18192: 0062bbb9 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18191: 005ab64d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18192: 0062bb99 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18193: 00ae80bc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 18194: 00b0dd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 18195: 00b0db54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18196: 00714a71 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18196: 00714a51 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18197: 00b0eeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18198: 00ae7bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18199: 00b0d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18200: 009f6784 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18201: 00a234a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 18202: 004e1d29 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18203: 005ebfa1 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18203: 005ebf81 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 18204: 004a8ddd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18205: 00747401 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 18206: 0086f72c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18205: 007473e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 18206: 0086f70c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18207: 00a235b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 18208: 002c59fd 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 18209: 00b0cebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18210: 00ad24e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 18211: 006d48d1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 18211: 006d48b1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 18212: 00ae68a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 18213: 0072f049 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 18214: 0073099d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 18213: 0072f029 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 18214: 0073097d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 18215: 00b0d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 18216: 00ae7274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 18217: 00718139 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 18217: 00718119 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 18218: 00b0ea64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 18219: 00a26a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 18220: 00705401 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 18220: 007053e1 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 18221: 00b0d1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 18222: 00b0d4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 18223: 006a4281 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 18223: 006a4261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 18224: 009c0c98 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 18225: 00ade334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 18226: 005ea2e9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 18227: 0063337d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 18226: 005ea2c9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 18227: 0063335d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 18228: 00a2352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 18229: 00ae507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 18230: 00a465a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 18231: 00ad8108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 18232: 00ad9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 18233: 003847d9 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 18234: 004407a9 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ @@ -18243,82 +18243,82 @@ │ │ │ │ 18239: 00ad62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 18240: 0046d60d 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 18241: 00addd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 18242: 00b0cf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 18243: 005060d1 52 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 18244: 002817f1 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 18245: 004cd669 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 18246: 00744711 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 18247: 006e1f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 18246: 007446f1 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 18247: 006e1f21 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 18248: 003bf479 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 18249: 00b0dbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 18250: 0070f2e5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 18250: 0070f2c5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 18251: 00ae696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 18252: 00b0dd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 18253: 00b0e492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 18254: 009c02e8 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 18255: 006b24cd 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 18256: 0061e6a9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 18257: 006443d5 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 18255: 006b24ad 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 18256: 0061e689 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 18257: 006443b5 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 18258: 00ad2e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 18259: 00293131 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 18260: 004c0249 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 18261: 00651d5d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 18261: 00651d3d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 18262: 004e8069 96 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 18263: 006e6845 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 18263: 006e6825 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 18264: 00ad6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 18265: 009c0334 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 18266: 004e35c9 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 18267: 00679dc1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 18268: 005dee21 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 18269: 005bce11 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 18267: 00679da1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 18268: 005dee01 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 18269: 005bcdf1 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 18270: 00adbf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 18271: 00543941 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 18272: 009f6d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 18273: 00b0de28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 18274: 00b0cf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 18275: 00ae1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 18276: 00b0d994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 18277: 00ad1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 18278: 00ae6cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 18279: 003de719 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 18280: 00ad39f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 18281: 0043c9f5 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 18282: 003ec6e1 224 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 18283: 005d044d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 18283: 005d042d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 18284: 00b0da14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 18285: 00b0e2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 18286: 00b0f328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 18287: 00667eb1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 18287: 00667e91 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 18288: 00ae0a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 18289: 004208b5 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 18290: 00adc150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 18291: 00addcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 18292: 00b0d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 18293: 0028ac59 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 18294: 0065791d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 18295: 00731605 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 18294: 006578fd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 18295: 007315e5 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 18296: 009f6700 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 18297: 00ad8e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 18298: 00465ed1 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 18299: 00723511 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 18299: 007234f1 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 18300: 002cfe55 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 18301: 00622ebd 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 18302: 006eda75 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 18301: 00622e9d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 18302: 006eda55 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 18303: 003827ed 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 18304: 004daa29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 18305: 00b0eb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 18306: 002c100d 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 18307: 00b0cffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 18308: 00b0ed42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 18309: 00b0d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 18310: 00b0f030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 18311: 00ad63ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 18312: 00ae1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 18313: 006c7769 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 18313: 006c7749 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 18314: 0038bb91 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 18315: 00333e79 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 18316: 00a355ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 18317: 00b0d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 18318: 00ae7284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 18319: 00b0e2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 18320: 00a35460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ @@ -18327,389 +18327,389 @@ │ │ │ │ 18323: 00b0dc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 18324: 00b0f9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 18325: 00ad43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 18326: 00a35568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 18327: 00ae4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 18328: 00ad1c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 18329: 00ad6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 18330: 006cf7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 18330: 006cf7cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 18331: 004c3121 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 18332: 00b0dc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 18333: 002a3a5d 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18334: 00b0d0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18335: 00b0dbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18336: 00ad728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18337: 00a26bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18338: 005ae351 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18338: 005ae331 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18339: 00a3d338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18340: 006d0145 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18340: 006d0125 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18341: 00291115 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 18342: 002bfde1 2032 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18343: 00ae5dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 18344: 004da879 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18345: 006b7065 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18346: 006f65c5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18345: 006b7045 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18346: 006f65a5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18347: 0038da55 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18348: 00ae6760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18349: 00a3d440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18350: 009fd3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18351: 00546185 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18352: 00adf1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18353: 00a354e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18354: 00546489 278 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18355: 00b0d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18356: 00744f1d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18356: 00744efd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18357: 00b0d036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18358: 0069fe71 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18358: 0069fe51 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18359: 00293b19 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18360: 006e98fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18360: 006e98dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18361: 0054628d 256 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18362: 00ae3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18363: 002931d9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18364: 00b0f4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18365: 006c7909 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18365: 006c78e9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18366: 00b0d9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18367: 00ae6f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18368: 00a3d3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18369: 00b0daac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18370: 004e3339 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18371: 006cf379 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18371: 006cf359 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18372: 003815d5 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18373: 003d7379 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18374: 00b0e43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18375: 006b66dd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18375: 006b66bd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18376: 00b0ed06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18377: 00b0d38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18378: 00adb0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18379: 00ad3ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18380: 0054638d 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18381: 00541d81 246 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ 18382: 00b0d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18383: 00b0db30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18384: 006d2b09 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18384: 006d2ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18385: 00b0d9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18386: 00b0d270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18387: 003f0219 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18388: 00b0d428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18389: 00541b49 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18390: 00b0e176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18391: 0031efc9 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18392: 00b0f2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18393: 006ccced 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18393: 006ccccd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18394: 00ada5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18395: 00b0d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18396: 006c6331 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18397: 006e6b8d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18396: 006c6311 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18397: 006e6b6d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18398: 00ad9a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18399: 00ad1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18400: 0037fb25 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18401: 006efecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18402: 00718335 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18401: 006efead 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18402: 00718315 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18403: 004cd949 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18404: 005d5f8d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18404: 005d5f6d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18405: 00adb970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18406: 00727b79 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18406: 00727b59 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18407: 00a36564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18408: 0045c25d 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18409: 002ce4e1 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18410: 00541c65 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18411: 00b0e83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18412: 00ae0c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18413: 00538ea9 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18414: 00ae4be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18415: 00ae514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18416: 00a3666c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18417: 005a22cd 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18417: 005a22ad 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18418: 00b0e852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18419: 00b0f352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18420: 00538c61 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18421: 00b0da16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18422: 00adbf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18423: 00a46314 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18424: 00ae49f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18425: 0069fdf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18425: 0069fdd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18426: 0049356d 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18427: 0036432d 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18428: 00689881 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18429: 006bfae5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18428: 00689861 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18429: 006bfac5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18430: 009f6cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18431: 00ae6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18432: 00ae69bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18433: 00ad8f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18434: 00ad7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18435: 00a365e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18436: 00b0db5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18437: 00538d85 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18438: 005d8329 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18439: 007457b9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 18438: 005d8309 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18439: 00745799 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 18440: 004c6c69 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18441: 0039c2a5 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18442: 00b0da20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18443: 002a2a31 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18444: 00ae22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 18445: 009f667c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18446: 003f1649 932 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18447: 006a3f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18447: 006a3f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18448: 00366c45 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18449: 0060866d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18449: 0060864d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18450: 00ae8390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18451: 00294081 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18452: 00b0d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18453: 0050824d 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18454: 00714be9 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18455: 0072fc49 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18454: 00714bc9 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18455: 0072fc29 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18456: 003ade69 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18457: 00adab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18458: 00ae0560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18459: 002d1659 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18460: 00adc968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18461: 009fdb04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18462: 0082d9c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18463: 007295e5 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18462: 0082d9a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18463: 007295c5 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18464: 00adebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18465: 003643d9 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18466: 00ae0960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18467: 00ad4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18468: 00ad3bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18469: 00ade738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18470: 0050aa71 308 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18471: 00ad5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18472: 00ae2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18473: 00ade798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18474: 0074bf19 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18474: 0074bef9 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18475: 00ae6ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18476: 00704d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18476: 00704d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18477: 00411cd1 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18478: 00ae2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18479: 00addb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18480: 00b0ebde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18481: 00b0cf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18482: 00b0d38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18483: 009fc874 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18484: 006e4d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18485: 006a8c49 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18484: 006e4d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18485: 006a8c29 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18486: 00ae5d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18487: 009c0024 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18488: 00ad771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18489: 00905434 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18490: 00520d3d 438 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18491: 006cf8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18491: 006cf8bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18492: 004ff1a5 244 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18493: 009fe23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18494: 003259a5 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18495: 00521249 480 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18496: 006fddb5 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18496: 006fdd95 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18497: 00b0dcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18498: 00adb9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18499: 00520ef5 436 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18500: 00293281 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18501: 009f5ae8 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18502: 00b0e0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18503: 00b0d152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18504: 006c34a1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18504: 006c3481 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18505: 00496245 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18506: 00ad2e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18507: 00b0e4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18508: 006a18dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18508: 006a18bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18509: 00b0e230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18510: 00618169 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18511: 00700531 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18510: 00618149 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18511: 00700511 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18512: 00ad4b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18513: 006c5195 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18513: 006c5175 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18514: 002bf4ad 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18515: 00ad4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18516: 00ae3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18517: 0042f209 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18518: 00ad4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18519: 005210a9 416 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18520: 003bdbed 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18521: 00b0cf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18522: 00b0d968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18523: 00a47334 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18524: 00b0cf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18525: 00341ab1 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18526: 00b0dfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18527: 0073ce29 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18527: 0073ce09 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18528: 00addfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18529: 004c4811 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18530: 0063444d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18530: 0063442d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18531: 00b0d9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18532: 002d61f1 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18533: 005dd909 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18534: 006a4dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18533: 005dd8e9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18534: 006a4ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18535: 00b0e622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18536: 00a29598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18537: 00addb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18538: 00a2940c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18539: 0060f0a1 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18539: 0060f081 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18540: 00b0e6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18541: 00ad6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18542: 00a25104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18543: 0073a4a5 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18543: 0073a485 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18544: 00ade1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18545: 00725625 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18545: 00725605 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18546: 004a9251 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18547: 00ae8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18548: 00a29514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18549: 00b0ebf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18550: 00adad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18551: 0070948d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18551: 0070946d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18552: 00465449 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18553: 006c2b25 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18553: 006c2b05 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18554: 009b97b4 1704 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ 18555: 0029a8bd 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18556: 00b0e9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18557: 00b0db70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18558: 00b0e9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18559: 006beef1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18559: 006beed1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18560: 0041a44d 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18561: 00ad0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18562: 00ae4458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18563: 0043cb29 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18564: 005401d9 502 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18565: 00ad2148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18566: 0053fdf9 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18567: 00b0f30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18568: 005d640d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18568: 005d63ed 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18569: 00465a55 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18570: 00b0e10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18571: 004dc195 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18572: 00b0db16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18573: 00ae81f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18574: 00a29490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18575: 00b0ef8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18576: 00ad0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18577: 0074a935 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18578: 006b9271 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18577: 0074a915 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18578: 006b9251 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18579: 00ad5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18580: 00ae0ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18581: 00b0d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18582: 00ad5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18583: 0072979d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18584: 0062bb25 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18583: 0072977d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18584: 0062bb05 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18585: 0053ffe9 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18586: 00b0ed40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18587: 00294785 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18588: 00453029 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18589: 00363ac5 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18590: 00b0cf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18591: 00b0e710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18592: 00470239 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18593: 008d86f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18593: 008d86d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18594: 00ae5548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18595: 00ae1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18596: 004b378d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18597: 0045a1d9 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18598: 00b0fa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18599: 00629311 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18599: 006292f1 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18600: 00b0d3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18601: 0054a549 368 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18602: 00ad6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18603: 006a12d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18603: 006a12b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18604: 00adc5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 18605: 0054a721 52 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18606: 006d3ba5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18606: 006d3b85 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18607: 00ad73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18608: 005dd1b5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18608: 005dd195 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18609: 00adb720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18610: 00b0de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18611: 004eea25 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18612: 0054a6b9 52 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18613: 0046e709 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18614: 0073c09d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18614: 0073c07d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18615: 00ae4f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18616: 00ae4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18617: 00aeb9b0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18618: 00add164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18619: 004ccfd5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18620: 005ddc29 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18621: 006d17ed 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18620: 005ddc09 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18621: 006d17cd 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18622: 00b0da3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18623: 003c8f8d 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18624: 0038b161 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18625: 006f833d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18625: 006f831d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18626: 00b0daf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18627: 005f7c99 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18627: 005f7c79 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18628: 00ae4a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18629: 009c0654 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18630: 00733f35 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18631: 00702061 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 18632: 006a5ce9 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18630: 00733f15 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18631: 00702041 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18632: 006a5cc9 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18633: 009c0da4 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18634: 00adad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18635: 00b0d06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18636: 004e7629 208 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18637: 0070a57d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18637: 0070a55d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18638: 0054a6ed 52 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18639: 0041283d 44 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18640: 00adc030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18641: 0062c811 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18642: 006a4899 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18641: 0062c7f1 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18642: 006a4879 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18643: 002d05a9 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18644: 00ad4444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18645: 00b0e9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18646: 006ea3f5 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18646: 006ea3d5 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18647: 00b0dab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18648: 00b0de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18649: 00a30aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18650: 00ad9ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18651: 00a30918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18652: 00b0e42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18653: 00ad8d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18654: 00b0de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18655: 003451b9 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18656: 00a43df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18657: 0074aa1d 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18658: 0062d155 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18659: 0068daf9 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18657: 0074a9fd 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18658: 0062d135 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18659: 0068dad9 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18660: 00b0d014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 18661: 00a266ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18662: 00ae0df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18663: 00ad5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18664: 00a30a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ 18665: 00ad1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 18666: 0070aef9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18666: 0070aed9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18667: 004c613d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18668: 00b0da5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18669: 00b0f9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18670: 006dd675 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18670: 006dd655 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18671: 004dd7e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18672: 00add764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18673: 00adfa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18674: 00b0d286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18675: 005e2a55 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18675: 005e2a35 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18676: 00ae7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18677: 00ad62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18678: 00ae0170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18679: 0060dc39 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18679: 0060dc19 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18680: 00267339 188 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18681: 00adc240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18682: 00b0d3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18683: 00a3099c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18684: 005f2059 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18685: 006a2ee1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18684: 005f2039 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18685: 006a2ec1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18686: 00b0d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18687: 002d6d49 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 18688: 004ba805 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18689: 00738015 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18689: 00737ff5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18690: 00b0dda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18691: 002eead9 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18692: 00b0db18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18693: 00b0d39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18694: 004c0289 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18695: 004df361 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18696: 0060c665 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18696: 0060c645 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18697: 00adf978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18698: 00ad5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18699: 004c3a49 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18700: 00b0d90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18701: 004cb169 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18702: 00b0e1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18703: 007460e5 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18704: 00608405 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18703: 007460c5 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18704: 006083e5 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18705: 00b0e19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18706: 00ae55b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18707: 00ae5a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18708: 00435189 160 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18709: 003c896d 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18710: 00b0dd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18711: 00b0e5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ @@ -18717,177 +18717,177 @@ │ │ │ │ 18713: 00b0d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18714: 00ad1a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18715: 00b0e172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18716: 00b0df44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18717: 004cb9f5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18718: 002911c5 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 18719: 00415585 26 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 18720: 006acdcd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18721: 0074644d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18720: 006acdad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18721: 0074642d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18722: 00b0d9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18723: 006ec3b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18723: 006ec399 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18724: 009c1424 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18725: 00a219d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18726: 006b1919 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18727: 006add89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18726: 006b18f9 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18727: 006add69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18728: 00b0db36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18729: 00b0e9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18730: 002c104d 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18731: 00a218d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18732: 0090e034 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18733: 002d61b1 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18734: 004aea69 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18735: 0038efe5 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18736: 00b0e67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 18737: 004df151 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18738: 002c1635 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18739: 00702aa5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18739: 00702a85 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ 18740: 00a3b4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18741: 00716715 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18741: 007166f5 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18742: 0051f705 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18743: 0071e349 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18743: 0071e329 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18744: 00a3b340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18745: 002805b9 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18746: 00ad9914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18747: 006f0701 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18747: 006f06e1 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18748: 004d9e8d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18749: 00ae3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18750: 00a3b448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18751: 0051f74d 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18752: 00b0dc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18753: 009f8b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18754: 004a91a9 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18755: 00b0d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18756: 00b0d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18757: 007444a5 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18757: 00744485 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18758: 00529009 524 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18759: 00ae5d68 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18760: 00b0dce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18761: 00529621 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ 18762: 004b3375 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18763: 00703425 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18763: 00703405 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18764: 00a2f604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18765: 00b0dd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18766: 00b0d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18767: 00a2f478 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18768: 00b0e396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18769: 002cc781 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18770: 00ae5438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18771: 00735381 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18771: 00735361 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18772: 00529215 520 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18773: 0071be59 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18774: 00724121 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18773: 0071be39 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18774: 00724101 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18775: 002d5bd1 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18776: 0073c149 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18776: 0073c129 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18777: 00b0f0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18778: 00344e5d 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18779: 00a25944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18780: 00adea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18781: 00a2f580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18782: 006a5055 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18782: 006a5035 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18783: 00ad6ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18784: 00a3b3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18785: 009f835c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18786: 006b62fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18787: 00744aa9 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18786: 006b62dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18787: 00744a89 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18788: 0051f795 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18789: 00b0ed8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18790: 006e008d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18791: 00723a71 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18790: 006e006d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18791: 00723a51 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18792: 00ad5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18793: 003f4aa5 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18794: 00b0d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18795: 00b0d9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18796: 006b6731 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18797: 0065e731 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18796: 006b6711 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18797: 0065e711 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18798: 00b0e268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18799: 00adf1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18800: 00b0ec26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18801: 00463849 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18802: 00ae0440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18803: 003b7545 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18804: 0052941d 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18805: 00a2f4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18806: 0063edd1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18806: 0063edb1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18807: 00ad6dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18808: 00b0f402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18809: 00461c39 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18810: 00b0ee84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18811: 0073fefd 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18812: 006c6e6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18813: 00639f09 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18811: 0073fedd 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18812: 006c6e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18813: 00639ee9 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18814: 00ae46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18815: 00b0f4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18816: 003efdcd 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18817: 00ae968c 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18818: 00adf240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18819: 00b0e556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18820: 00b0ed4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18821: 00b0e11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18822: 006fc489 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18823: 006d1e15 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18822: 006fc469 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18823: 006d1df5 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18824: 00b0d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18825: 002ef811 78 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18826: 006a6b61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18826: 006a6b41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18827: 002d16a9 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18828: 0028f909 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18829: 00b0d322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18830: 009c7550 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18831: 00b0e240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18832: 00364a51 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18833: 004669c9 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18834: 00ad12c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18835: 00adc908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18836: 00b0e608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18837: 006a3219 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18837: 006a31f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18838: 00b0f472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18839: 006624d5 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18840: 006ddee5 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18839: 006624b5 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18840: 006ddec5 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18841: 004d7ec9 308 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18842: 004a0795 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18843: 00728ad9 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18843: 00728ab9 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18844: 003bf5d1 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18845: 00b0ee94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18846: 00b0d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18847: 0073f229 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18847: 0073f209 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18848: 00b0cfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18849: 0053086d 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18850: 00530945 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18851: 00ad8de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18852: 005dd9d1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18852: 005dd9b1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18853: 0052099d 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18854: 00520c49 242 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18855: 005308b5 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18856: 00b0e4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18857: 006245c1 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18857: 006245a1 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18858: 00520a81 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18859: 00ad89c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18860: 00ada124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18861: 00b0f1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18862: 003c340d 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18863: 00ad5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18864: 006a5145 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18864: 006a5125 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18865: 003964a1 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18866: 00ad6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18867: 00ad706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18868: 00b0d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18869: 0029eeed 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18870: 00ad2df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18871: 00ae00d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18872: 0029fcf9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18873: 004964b9 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18874: 004c5ad9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18875: 005308fd 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18876: 0071f55d 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18876: 0071f53d 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18877: 00adae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18878: 0043e065 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18879: 00b0d0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18880: 00ae2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18881: 00520b65 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18882: 00704d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18882: 00704d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18883: 00adf938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18884: 00b0e65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18885: 002fcc31 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18886: 00ae8480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18887: 0047eb41 2740 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18888: 00b0e7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18889: 00ae86a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ @@ -18896,254 +18896,254 @@ │ │ │ │ 18892: 00ae7264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18893: 00b0e258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18894: 00b0d0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18895: 00a3c6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18896: 00ade464 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18897: 00a3c54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18898: 00b0d3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18899: 006d3fa1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18899: 006d3f81 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18900: 00b0eba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 18901: 006a6c79 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18901: 006a6c59 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18902: 002a2a8d 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18903: 00a3c654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18904: 00ae8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18905: 006b0819 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18905: 006b07f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18906: 00394f21 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18907: 004866d1 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18908: 00b0d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18909: 006d888d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18909: 006d886d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18910: 00afd2e0 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18911: 004e3c71 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18912: 00b0e3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18913: 00b0d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18914: 00b0d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18915: 00405f8d 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18916: 00291e41 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18917: 00adf838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18918: 006680f1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18918: 006680d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18919: 0029d109 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18920: 00ae0900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18921: 007209ad 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18922: 0082d2b4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18923: 00722a99 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18924: 0060e509 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18921: 0072098d 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18922: 0082d294 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18923: 00722a79 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18924: 0060e4e9 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18925: 0028f011 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18926: 00b0e0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18927: 0046af0d 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18928: 00734645 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18928: 00734625 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18929: 00ade658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18930: 00adc738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18931: 00296965 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18932: 00291609 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18933: 00369c21 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18934: 00a3c5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 18935: 00ada2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18936: 00b0e660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 18937: 00aeb9a4 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18938: 005b6061 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18938: 005b6041 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18939: 00b0ec4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 18940: 00b0e65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 18941: 00ae41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18942: 00b0d092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18943: 0029e2e1 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18944: 00428439 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18945: 00ad8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18946: 00720951 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18947: 005c11d9 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18946: 00720931 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18947: 005c11b9 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18948: 00ade878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18949: 00b0e89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18950: 00ae4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18951: 003f6115 136 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18952: 00ad32bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18953: 00ae0260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18954: 0044ab55 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18955: 004506fd 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18956: 00638571 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18956: 00638551 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18957: 00b0ce7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18958: 00b0d582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18959: 00ade144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18960: 003fe7fd 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18961: 004200bd 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18962: 00608581 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18962: 00608561 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18963: 00b0eca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18964: 00ad8a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18965: 00ad3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18966: 0043cb65 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18967: 006920a5 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18967: 00692085 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18968: 002f376d 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18969: 00605435 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18969: 00605415 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18970: 0032a975 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18971: 00b0e1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18972: 0041e531 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18973: 0044c9ad 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18974: 00ae0ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18975: 006de58d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18976: 005b0f39 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18977: 006f7565 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18975: 006de56d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18976: 005b0f19 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18977: 006f7545 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18978: 00ad2980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18979: 009fc2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ 18980: 0051f2cd 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 18981: 006f5ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18982: 007471a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18983: 006b4989 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18981: 006f5ccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18982: 00747189 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18983: 006b4969 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18984: 00ae30ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 18985: 0031fb7d 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18986: 004cab31 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18987: 0054969d 340 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 18988: 00ad6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18989: 006f3765 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18989: 006f3745 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18990: 00b0f35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18991: 003c9e05 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18992: 0032ac55 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18993: 0051f315 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 18994: 00549a39 290 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 18995: 009c0168 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18996: 006e4add 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18996: 006e4abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ 18997: 009b8d24 80 OBJECT GLOBAL DEFAULT 21 th_csr_list │ │ │ │ - 18998: 005ab2ad 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18998: 005ab28d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18999: 00b0d9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19000: 00b0ef7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19001: 00ae40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19002: 005497f1 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 19003: 00b0d98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19004: 00ade044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19005: 00ad5ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19006: 009fc8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19007: 0038323d 228 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19008: 00b0e9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19009: 00364951 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19010: 0029ff3d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19011: 006a539d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19011: 006a537d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19012: 00b0d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19013: 00ae1390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19014: 00ae5618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19015: 006e9321 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19015: 006e9301 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19016: 00b0d168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19017: 004caddd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 19018: 006fd6c5 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19019: 0068ac21 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19018: 006fd6a5 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19019: 0068ac01 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19020: 00ad54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19021: 00ae5d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 19022: 0051f35d 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 19023: 0071536d 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19023: 0071534d 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19024: 002e6061 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19025: 00adde44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19026: 00ad8a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19027: 007046b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19027: 00704699 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19028: 004190c5 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19029: 00549915 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 19030: 007252b5 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19030: 00725295 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 19031: 00b0ceac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 19032: 004d8641 22 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19033: 00744c45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19034: 006aa30d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19033: 00744c25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19034: 006aa2ed 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19035: 002cf49d 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19036: 00b0e374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19037: 0039636d 308 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19038: 00b0e7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 19039: 0049a5e5 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 19040: 00ae0e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19041: 0061d4c9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19041: 0061d4a9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19042: 009c040c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19043: 0051a105 482 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 19044: 00b0e646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 19045: 00664cb1 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19045: 00664c91 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19046: 004e3ce5 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19047: 007229ed 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19047: 007229cd 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19048: 009f9988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19049: 00515539 1592 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 19050: 00b0f1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19051: 00353c35 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19052: 002cf285 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19053: 00ad8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19054: 005eb589 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19054: 005eb569 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19055: 00b0efc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19056: 00b0d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19057: 002cc919 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19058: 005f2ef1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19059: 0062a251 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19060: 005dc245 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19061: 006c1d6d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19062: 005ea201 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19058: 005f2ed1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19059: 0062a231 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19060: 005dc225 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19061: 006c1d4d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19062: 005ea1e1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19063: 002fb9d5 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19064: 00b0d1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19065: 00270131 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19066: 00b0d430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19067: 00b0dfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19068: 00ad2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19069: 006c2679 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19070: 0062a541 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19069: 006c2659 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19070: 0062a521 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19071: 00ad1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19072: 006c8155 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19072: 006c8135 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19073: 00ada404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19074: 00ae7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19075: 006f634d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19075: 006f632d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19076: 0041a4c9 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19077: 00ae500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19078: 00b0e9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 19079: 005aed95 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 19079: 005aed75 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19080: 00ae8690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 19081: 005bcda1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19081: 005bcd81 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19082: 00ae7484 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 19083: 00b0d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19084: 005b26d5 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 19085: 006c2d2d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19084: 005b26b5 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19085: 006c2d0d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19086: 00adc1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19087: 00ae4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19088: 0070a815 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19088: 0070a7f5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19089: 00ae5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19090: 00ad317c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19091: 00b0d2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19092: 0036118d 96 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 19093: 00a27834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 19094: 00ae69ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 19095: 004c0f11 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19096: 00b0ef04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19097: 00ad1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19098: 002966a9 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19099: 002ccb75 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19100: 003bf61d 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19101: 006e1dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19101: 006e1db9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19102: 003c9ce1 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19103: 00ae7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19104: 00730089 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19105: 006be975 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19106: 006d7045 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19104: 00730069 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19105: 006be955 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19106: 006d7025 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19107: 00b0d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19108: 007227c5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19108: 007227a5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19109: 00b0d3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19110: 00b0e618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19111: 00ae7efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19112: 006b457d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19112: 006b455d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19113: 0054cbd1 48 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 19114: 006a4551 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19115: 005b7ab9 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 19116: 006da42d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19114: 006a4531 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19115: 005b7a99 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 19116: 006da40d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19117: 00394b75 938 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19118: 004e527d 120 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 19119: 009c1344 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19120: 005e23b1 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19120: 005e2391 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19121: 00adde34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19122: 00460e81 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19123: 009fac9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19124: 003bb141 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 19125: 00ae7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 19126: 00b0d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 19127: 004d8435 58 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 19128: 00ad784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19129: 0044a041 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19130: 004fe389 96 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 19131: 005bdda1 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19131: 005bdd81 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19132: 002a6fd5 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 19133: 00b0d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 19134: 00415031 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19135: 002b517d 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19136: 00ad3ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19137: 005dbe35 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19138: 006b0521 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19137: 005dbe15 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19138: 006b0501 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19139: 00ae2f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19140: 00b0efda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19141: 009f9904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19142: 00ae1310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19143: 002d1439 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19144: 009c04f8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19145: 003f4ca1 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ @@ -19158,307 +19158,307 @@ │ │ │ │ 19154: 00b0df84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19155: 00ad3c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19156: 00b0e8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19157: 00b0d490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 19158: 00a3ed84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 19159: 00a3ebf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 19160: 00b0d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19161: 00699649 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19162: 006335cd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19161: 00699629 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19162: 006335ad 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19163: 00b0f1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19164: 00adb214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19165: 00b0eb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19166: 00b0eebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19167: 00a3ed00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 19168: 00b0d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19169: 003d753d 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19170: 0038f859 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19171: 00ae4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19172: 006f3121 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19172: 006f3101 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 19173: 004dcb21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19174: 00ad3be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19175: 00b0f074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 19176: 0039c4d5 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19177: 004470bd 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19178: 00ad4384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19179: 00ad5f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19180: 00adbf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 19181: 00b0e99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 19182: 006ea535 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19182: 006ea515 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19183: 00a48f48 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 19184: 00a3ec7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 19185: 00b0eb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19186: 00622729 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19186: 00622709 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 19187: 004374f1 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19188: 00ad5ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19189: 00ae56a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 19190: 004de4d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 19191: 0071c4d5 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19191: 0071c4b5 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19192: 00447541 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19193: 00360d05 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19194: 006f884d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19194: 006f882d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19195: 009f8674 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19196: 00a43be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 19197: 00adc420 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 19198: 00a45c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 19199: 00629699 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19200: 0067a085 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19201: 006bd549 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19199: 00629679 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19200: 0067a065 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19201: 006bd529 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19202: 002f365d 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19203: 00ae7874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19204: 008c4e40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19204: 008c4e20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19205: 00adbcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19206: 00a45ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 19207: 00adbfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19208: 004152bd 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 19209: 00b0db88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19210: 00addb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19211: 005ed111 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19211: 005ed0f1 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19212: 0045044d 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19213: 00b0d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19214: 004cd465 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19215: 00ad0fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19216: 00b0f496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19217: 009f7e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19218: 00743a25 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19219: 00629ead 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19218: 00743a05 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19219: 00629e8d 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 19220: 004bb32d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19221: 00a49098 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19222: 004df475 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 19223: 00a45bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 19224: 0039441d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 19225: 00ad6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 19226: 006e9669 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 19227: 006c3725 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 19226: 006e9649 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 19227: 006c3705 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 19228: 00407859 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 19229: 004359f9 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 19230: 00b0db22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 19231: 00b0e54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 19232: 0086d418 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 19232: 0086d3f8 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 19233: 00adeb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 19234: 00ad9df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 19235: 00a401a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 19236: 00ae1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 19237: 00adafc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 19238: 00b0f4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 19239: 0068a6e9 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 19239: 0068a6c9 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 19240: 00adb820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 19241: 004de2fd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 19242: 00ae8f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 19243: 00a4011c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 19244: 006c8901 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 19245: 006f1a4d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 19244: 006c88e1 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 19245: 006f1a2d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 19246: 00adc55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 19247: 00726d95 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 19247: 00726d75 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 19248: 00406099 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 19249: 00afd4b8 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 19250: 00aeb9ac 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 19251: 002d2165 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 19252: 00b0db10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 19253: 00ad2be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 19254: 00607bb1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 19254: 00607b91 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 19255: 00ad9ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 19256: 00b0d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 19257: 00b0ce39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 19258: 005da3f1 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 19259: 006b7f6d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 19258: 005da3d1 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 19259: 006b7f4d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 19260: 009bfb98 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 19261: 00420e29 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 19262: 006c97f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 19263: 0070f101 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 19262: 006c97d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 19263: 0070f0e1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 19264: 00ae4f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 19265: 00a40098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ 19266: 00b0f49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 19267: 00622ca5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 19268: 0070f6b1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 19269: 0072aa39 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 19267: 00622c85 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 19268: 0070f691 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 19269: 0072aa19 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 19270: 004587b9 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 19271: 00b0d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 19272: 002e3bc1 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 19273: 00b0e434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 19274: 006b892d 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 19274: 006b890d 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 19275: 003828a9 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 19276: 00ada424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 19277: 003c8f09 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 19278: 006c5db1 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 19278: 006c5d91 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 19279: 009f6574 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 19280: 00ad2c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 19281: 005d80ed 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 19281: 005d80cd 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 19282: 00b0e914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 19283: 0073c70d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 19284: 006e521d 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 19283: 0073c6ed 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 19284: 006e51fd 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 19285: 00b0dd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 19286: 00adf668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 19287: 00b0e51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 19288: 009f9880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 19289: 00b0db0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 19290: 00b0e1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 19291: 0063b72d 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 19291: 0063b70d 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 19292: 00b0ee3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 19293: 00a3bafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 19294: 00ad9be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 19295: 00633939 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 19296: 006ac3e5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 19295: 00633919 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 19296: 006ac3c5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 19297: 00ae2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 19298: 00a3b970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 19299: 0031f9b1 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 19300: 00a4473c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 19301: 00a449d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ - 19302: 005eafb5 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 19303: 0068f5e5 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 19302: 005eaf95 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 19303: 0068f5c5 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 19304: 00b0e21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 19305: 0071fe7d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 19305: 0071fe5d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 19306: 00ae8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 19307: 00ad4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 19308: 00497551 24 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 19309: 00a4284c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 19310: 004c96e1 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 19311: 00a3ba78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 19312: 00a44be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 19313: 00ad9118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 19314: 009c069c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 19315: 00b0f11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 19316: 003610fd 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 19317: 0051e855 508 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 19318: 00416641 120 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 19319: 00b0db9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 19320: 005b75fd 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 19320: 005b75dd 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 19321: 00b0e422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 19322: 0052ddcd 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 19323: 00b0df12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 19324: 006c6f21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 19324: 006c6f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 19325: 00b0e496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 19326: 0052dea5 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 19327: 0060b801 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 19327: 0060b7e1 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 19328: 00b0ef7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 19329: 005c9b65 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 19329: 005c9b45 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 19330: 00b0d0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 19331: 00b0f9ac 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 19332: 00b0e2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 19333: 00385625 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 19334: 004cd6e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 19335: 0052de15 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 19336: 00ae7c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 19337: 00a45d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 19338: 00a42a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 19339: 00a448c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 19340: 00afd444 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 19341: 00addc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 19342: 0071d38d 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 19342: 0071d36d 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 19343: 00ad4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 19344: 0059c319 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 19344: 0059c2f9 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 19345: 00a3b9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 19346: 00a3f5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 19347: 00adbd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 19348: 00a3f438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 19349: 00b0e0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 19350: 0049b149 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 19351: 00b0e1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 19352: 00b0e2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 19353: 00a3f540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 19354: 0052de5d 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 19355: 00b0e640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 19356: 006ae131 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 19356: 006ae111 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 19357: 00b0e354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 19358: 00b0eb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 19359: 003efc59 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 19360: 004da045 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 19361: 005e7b11 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 19361: 005e7af1 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 19362: 0038d789 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 19363: 00415221 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 19364: 00411ca5 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 19365: 009f7804 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 19366: 005986f5 1536 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 19367: 0073a2ed 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19368: 0062a611 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19366: 005986d1 1536 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 19367: 0073a2cd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19368: 0062a5f1 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 19369: 0043d945 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19370: 00ae2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 19371: 00aeb79c 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19372: 00b0e2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19373: 00ae4d08 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19374: 00b0db9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19375: 004e9165 192 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19376: 008c4d68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19377: 006f05f1 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19376: 008c4d48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19377: 006f05d1 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19378: 00ad8bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19379: 00ad763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 19380: 004b02b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19381: 007238f9 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19381: 007238d9 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19382: 00a3f4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19383: 00b0f2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19384: 006f74ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19384: 006f74cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19385: 00469b9d 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19386: 00ae1320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19387: 00ae7c64 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19388: 00b0e4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19389: 009f64f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19390: 00ae1080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19391: 0060c31d 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19391: 0060c2fd 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19392: 003259b1 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19393: 00ae0e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19394: 00a2541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19395: 00ad7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19396: 003c8fe5 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19397: 0071dbf1 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19397: 0071dbd1 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19398: 00ad9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19399: 00608461 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19399: 00608441 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19400: 004484cd 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19401: 00b0f2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19402: 00ae6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19403: 00b0df78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19404: 00b0ea5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19405: 00b0d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19406: 002fbaa5 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19407: 00ae4a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19408: 008c9460 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19408: 008c9440 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19409: 0037e7e9 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19410: 00ad9c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19411: 00ada994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19412: 00341b59 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19413: 00b0e4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 19414: 004c63bd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19415: 00366d49 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19416: 00296761 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19417: 00b0d406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19418: 009f5628 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19419: 00b0d98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19420: 005e2c61 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19420: 005e2c41 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19421: 00b0e728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19422: 00b0df6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19423: 007062a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 19424: 005e75c5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19425: 006f5761 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19423: 00706285 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19424: 005e75a5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19425: 006f5741 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19426: 00385391 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19427: 00b0f342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19428: 00ae2260 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 19429: 00548cf5 348 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19430: 00b0eaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19431: 004e3159 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19432: 00736f5d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19432: 00736f3d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19433: 005490e9 340 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19434: 005dd749 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19434: 005dd729 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19435: 002b50c5 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19436: 005f7fad 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19437: 006c6091 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19436: 005f7f8d 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19437: 006c6071 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19438: 00ae6b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 19439: 004d97f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19440: 0082dbdc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19441: 0072a269 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19440: 0082dbbc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19441: 0072a249 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19442: 00548e51 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19443: 00b0de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19444: 00ade224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19445: 0069ff61 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19445: 0069ff41 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19446: 004e8e7d 110 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19447: 00ad3eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19448: 00a4221c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19449: 00ae5748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19450: 006cdcad 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19450: 006cdc8d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19451: 00ae8f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19452: 0045cdf5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19453: 006bcfd5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19453: 006bcfb5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19454: 00b0d35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19455: 00b0dc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19456: 00adc988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19457: 0028f0d1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19458: 00adde74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19459: 00548f9d 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19460: 00ae2c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19467,40 +19467,40 @@ │ │ │ │ 19463: 00b0d978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19464: 00410c29 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19465: 00297e81 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19466: 00a3ae18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19467: 00b0e01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19468: 00451fd9 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19469: 00ad3a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19470: 006dad91 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19470: 006dad71 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19471: 00adbcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19472: 00ae73d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19473: 006c6ee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19473: 006c6ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19474: 00b0d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19475: 00b0ec2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19476: 00b0dccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19477: 006b5979 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19477: 006b5959 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19478: 00ad88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 19479: 002c13a5 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19480: 00ad4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 19481: 004db8f1 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19482: 00645245 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19483: 006af0fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19482: 00645225 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19483: 006af0dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19484: 00ae8460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 19485: 00ad1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19486: 00382995 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19487: 00ad0634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19488: 004cd9e9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19489: 00b0e01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19490: 00a3ad94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19491: 00adfa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19492: 009fc34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 19493: 00ae0db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19494: 006dbbf1 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19495: 005b0ff1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19494: 006dbbd1 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19495: 005b0fd1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19496: 0053de8d 500 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19497: 00b0f120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 19498: 004d10e1 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19499: 00ae0f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19500: 00ae1430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19501: 00ad312c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19502: 00482ba5 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -19509,26 +19509,26 @@ │ │ │ │ 19505: 00a4620c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19506: 0053daad 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19507: 00ada8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19508: 00b0efba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19509: 002d6571 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19510: 00ae7314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19511: 00291d91 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19512: 0069fee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19512: 0069fec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19513: 004c79e5 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19514: 00b0d056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19515: 0042970d 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19516: 00608aa5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19516: 00608a85 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19517: 00b0f9b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19518: 004e7a61 168 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19519: 00b0dbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19520: 00353bc1 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19521: 0028ef51 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19522: 00b0f9b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19523: 0071fbd5 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19523: 0071fbb5 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19524: 00ae2b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19525: 00ad40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19526: 00429599 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19527: 00ad3d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19528: 00b0d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19529: 004ce1b1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19530: 0029a979 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19538,176 +19538,176 @@ │ │ │ │ 19534: 004adc09 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19535: 00290e05 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19536: 00b0ef3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19537: 0051fc15 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ 19538: 004b2691 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19539: 0053dc9d 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19540: 00ade444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19541: 006c70c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19541: 006c70a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19542: 00ae3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19543: 00b0fa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19544: 0051fc5d 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19545: 00b0d054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19546: 00729f71 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19546: 00729f51 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19547: 009f646c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19548: 009c1410 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19549: 00ae4948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19550: 00b0dbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19551: 0047ac39 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19552: 00a26f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19553: 00ad5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19554: 004e2a2d 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19555: 00719255 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19555: 00719235 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19556: 004d8fc9 192 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19557: 00381651 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19558: 00ad1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19559: 00383a59 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19560: 0028dbf5 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19561: 002fe09d 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19562: 00b0cf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19563: 0072a955 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19563: 0072a935 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19564: 00b0dce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19565: 00ad77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19566: 00b0e21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19567: 00731641 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19567: 00731621 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19568: 00b0e68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19569: 00b0f4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19570: 006ac6e1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19570: 006ac6c1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19571: 00ae2af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19572: 0051fca5 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19573: 00538b1d 322 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19574: 00634121 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19574: 00634101 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19575: 0038525d 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19576: 0064e425 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19576: 0064e405 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19577: 00adae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19578: 004e218d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19579: 006a4911 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19579: 006a48f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19580: 004b096d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19581: 005388cd 296 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19582: 00a24e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ 19583: 004d1cad 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19584: 00a40ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19585: 009bf928 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19586: 00b0d33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19587: 009c053c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19588: 00b0d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19589: 00b0d1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19590: 006990f5 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19591: 006c8639 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19590: 006990d5 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19591: 006c8619 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19592: 00ad5e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19593: 00a40a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19594: 004fbfa1 18 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19595: 00b0f014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19596: 0068fe01 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19596: 0068fde1 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19597: 00b0ef10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19598: 0040484d 1480 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19599: 00a2751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19600: 00b0cfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19601: 00b0e416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19602: 00b0f3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19603: 00adf858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19604: 005389f5 294 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19605: 006e6c4d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19605: 006e6c2d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19606: 002f4921 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19607: 00b0eb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19608: 00b0d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19609: 00615a19 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19609: 006159f9 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19610: 00b0dfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19611: 0043248d 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19612: 00ad0674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19613: 00b0ef84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19614: 00adbe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19615: 0045e779 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19616: 00b0ce59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19617: 006decb9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19617: 006dec99 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19618: 00a447c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19619: 006b382d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19619: 006b380d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19620: 00a409e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19621: 004dec15 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19622: 009f76fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19623: 004580f9 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19624: 00b0d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19625: 00a428d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19626: 004ce22d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19627: 004572e9 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19628: 005f7695 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19628: 005f7675 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19629: 004fd5a9 276 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19630: 00ae0f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19631: 00b0ecaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19632: 00add554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19633: 00b0f162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19634: 0041e2c9 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19635: 002efae9 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19636: 00b0e32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19637: 0042ad91 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19638: 005efc61 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19638: 005efc41 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19639: 002d0551 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19640: 00b0eac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19641: 0051bec1 472 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19642: 00b0def6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19643: 00a42ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19644: 00add844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19645: 00b0e4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19646: 0045c725 1152 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19647: 00a2e374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19648: 00417c55 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19649: 004df99d 196 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19650: 00adf0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19651: 00617dad 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19652: 006eef99 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19651: 00617d8d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19652: 006eef79 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19653: 003cb2b9 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19654: 006d07a5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19654: 006d0785 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19655: 005413f5 486 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19656: 004fe52d 178 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19657: 009c1374 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19658: 00ad99b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19659: 00366a51 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19660: 004e0dfd 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19661: 00ae04b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 19662: 005cc411 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 19662: 005cc3f1 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19663: 00ae6a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19664: 00384ac5 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19665: 00a490e0 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19666: 00540fd9 522 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19667: 00ad4f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19668: 00a28728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19669: 006f6785 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19669: 006f6765 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19670: 00a2859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19671: 009bffe8 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19672: 00ae5858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19673: 008d86d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19673: 008d86b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19674: 00b0efa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19675: 00b0dd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19676: 00ad9c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19677: 00a286a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19678: 00ae1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 19679: 00b0ea0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 19680: 0070494d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19680: 0070492d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19681: 004a06fd 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19682: 00ae64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19683: 00ae47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19684: 00ae60e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19685: 00ade0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19686: 00744f2d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19687: 00653481 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19686: 00744f0d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19687: 00653461 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19688: 00a2cbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19689: 00b0ef52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19690: 002c1909 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19691: 00a2ca30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19692: 00b0e650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19693: 005411e5 526 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19694: 00ae0b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19695: 00b0eccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19696: 004b1125 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19697: 00a2cb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19698: 00ae00e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19699: 00ae4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19700: 00b0e47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19701: 003ebb1d 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19702: 00704e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19702: 00704e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19703: 00b0e7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19704: 00ae6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19705: 00ad2e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19706: 00a28620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19707: 00ae03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19708: 00adc7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19709: 00ad9b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ @@ -19717,284 +19717,284 @@ │ │ │ │ 19713: 0046e4bd 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19714: 004829ad 284 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19715: 0032de49 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19716: 00b0d444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19717: 00a36eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19718: 00a4641c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19719: 0048efd9 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19720: 00743c81 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19720: 00743c61 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19721: 00ae5498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19722: 00b0ee56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19723: 006d9ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19724: 0072e3cd 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19723: 006d9dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19724: 0072e3ad 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19725: 00a36fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19726: 00a2cab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19727: 00ae4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19728: 00622c09 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19728: 00622be9 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19729: 00b0d258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19730: 00b0e3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19731: 00ad2ef0 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19732: 005f6df9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19732: 005f6dd9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19733: 00a48ee0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19734: 00b0eb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19735: 005093d1 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19736: 009bfbb0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19737: 00ae1cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19738: 00a27390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19739: 0041ea55 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19740: 00343295 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19741: 00add814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19742: 00adeef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19743: 004b0d89 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19744: 005a17ad 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ - 19745: 005cb2fd 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 19744: 005a178d 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19745: 005cb2dd 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19746: 00adf928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19747: 006d1371 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19747: 006d1351 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19748: 00531e15 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19749: 00a36f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19750: 00b0cec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19751: 00614d9d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19752: 006bb8a5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19751: 00614d7d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19752: 006bb885 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19753: 00466b05 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19754: 0029fdb9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19755: 006af6c5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19755: 006af6a5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19756: 0047ffa9 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19757: 00531e5d 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19758: 0051c52d 636 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ 19759: 004b09fd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19760: 00adf360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19761: 00b0e7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19762: 00707639 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19762: 00707619 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19763: 0047aba9 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19764: 00a3be98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19765: 00a422a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19766: 00ae0e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19767: 00b0d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19768: 00280191 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19769: 00b0eee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19770: 00ae8ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19771: 00b0dbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 19772: 004de5d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 19773: 007400b9 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19773: 00740099 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19774: 00ad1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 19775: 004dd7f5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19776: 00a3be14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19777: 00b0d89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19778: 00ad5d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19779: 00531ea5 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19780: 00ae5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19781: 00329fc9 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19782: 00470c65 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19783: 00ae54c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19784: 0073f95d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19784: 0073f93d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19785: 003c8c19 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19786: 00ad44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19787: 00ae56f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19788: 00ae0ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19789: 007470f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19789: 007470d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19790: 00adbe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19791: 00adb1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19792: 00ae6c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19793: 004d219d 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19794: 006e4a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19794: 006e4a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19795: 004ce2ad 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19796: 0044871d 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19797: 00b0e5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19798: 00add364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19799: 005906e5 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19800: 007216dd 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19801: 0062d329 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19799: 005906c1 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19800: 007216bd 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19801: 0062d309 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19802: 00a3bd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19803: 007302b1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19803: 00730291 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19804: 00adac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19805: 00b0cf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19806: 004290b5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19807: 006e96a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19807: 006e9685 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19808: 004281d5 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19809: 003643dd 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19810: 00adea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19811: 00ae47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19812: 007255f5 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19812: 007255d5 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19813: 00b0e6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19814: 002f2e21 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19815: 002a3851 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19816: 00707db1 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19817: 008d8690 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19816: 00707d91 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19817: 008d8670 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19818: 00b0dcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19819: 00ad3b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19820: 00ad41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19821: 004c673d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19822: 006d9bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19823: 006a3e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19824: 006f3209 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19822: 006d9bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19823: 006a3ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19824: 006f31e9 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19825: 00411d29 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19826: 00ad075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19827: 00ad327c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19828: 00ae1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19829: 00b0f2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19830: 0045e4b1 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19831: 00ad9ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19832: 0052d16d 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19833: 00ae50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19834: 002d8179 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19835: 0052d245 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19836: 00728069 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19836: 00728049 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19837: 00b0ebaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19838: 00ad1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19839: 009c1068 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19840: 0042b629 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19841: 0054b781 204 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19842: 0052d1b5 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19843: 002fc8e5 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19844: 0054b9fd 234 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19845: 00adac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19846: 0043dde5 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19847: 00615579 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19847: 00615559 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19848: 00b0d166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19849: 00b0e384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19850: 0054b84d 218 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19851: 00ad653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19852: 00ad82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19853: 00add604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19854: 00472855 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19855: 0028d851 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19856: 00ae5608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19857: 00a30264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19858: 00b0e27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19859: 00a300d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19860: 007208cd 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19860: 007208ad 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19861: 0052d1fd 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ 19862: 004d5799 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19863: 004448cd 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19864: 00a301e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19865: 00ad9de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19866: 006a03ed 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19866: 006a03cd 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19867: 00457b15 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19868: 0054b929 212 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19869: 00b0d486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19870: 00b0d452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19871: 00ad24f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19872: 00ad51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19873: 0090df1c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19874: 00adec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19875: 00ae4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19876: 00ad5ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19877: 00ae28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19878: 00662809 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19878: 006627e9 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19879: 00ad786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19880: 00b0e390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19881: 00440a55 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19882: 0047e349 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19883: 006a9789 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19884: 00643b7d 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19883: 006a9769 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19884: 00643b5d 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19885: 002f3cb1 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19886: 009bc5dc 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19887: 00a3015c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19888: 0070f2c5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19889: 0072b2b1 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19888: 0070f2a5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19889: 0072b291 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19890: 004f8b4d 288 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19891: 003ade51 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19892: 006e9a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19892: 006e9a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19893: 004d07c5 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19894: 00a492fc 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19895: 00ad4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19896: 0026610d 36 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19897: 00b0e7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19898: 009c0d28 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19899: 00b0dc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19900: 00ad4a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19901: 0042d901 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19902: 00adb234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19903: 006a40dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19903: 006a40bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19904: 00ad5fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19905: 002c18f9 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19906: 004291d1 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19907: 00adc180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19908: 00722df9 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19908: 00722dd9 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19909: 00ae0470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19910: 009a9ef4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19911: 00b0e446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19912: 00ae53f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19913: 00ad7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19914: 005d3f31 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19914: 005d3f11 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19915: 004b0f41 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19916: 00728371 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19917: 006c5d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19916: 00728351 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19917: 006c5d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19918: 00ae08a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19919: 0041af09 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19920: 00adbfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19921: 00b0dd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19922: 00ad4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 19923: 00a36a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 19924: 006cf6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19924: 006cf6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19925: 00b0d2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19926: 00b0d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19927: 00b0e3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19928: 00a36b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 19929: 00b0cf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19930: 006a4eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 19931: 005adfa1 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19930: 006a4e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19931: 005adf81 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19932: 00ae1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19933: 0052f5b5 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 19934: 00ad11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19935: 00b0d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19936: 0028f551 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19937: 00b0dbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19938: 003f5169 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19939: 00ae5ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19940: 00ada7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19941: 0052f5fd 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 19942: 00499355 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19943: 00b0ea3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19944: 007409a9 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19944: 00740989 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19945: 002cbe4d 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19946: 009c0ad8 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19947: 006357ad 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19947: 0063578d 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19948: 00ad07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19949: 00ae5cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19950: 00a36a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 19951: 006a02cd 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19951: 006a02ad 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19952: 00429fed 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19953: 0068d4c9 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19954: 0074bb15 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19953: 0068d4a9 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19954: 0074baf5 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19955: 00ae0000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19956: 005ffe25 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19956: 005ffe05 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19957: 004af9f1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19958: 00b0f066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19959: 0028d94d 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19960: 0062af41 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19960: 0062af21 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19961: 0052f645 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 19962: 00ad5780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19963: 0046db69 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19964: 00a48fc8 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19965: 00515b71 76 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 19966: 0054bd6d 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 19967: 005a00c9 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 19967: 005a00a9 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 19968: 00adc0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19969: 0065f021 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19969: 0065f001 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19970: 00ad81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19971: 006ff971 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19971: 006ff951 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19972: 002ee82d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19973: 00ade7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19974: 00b0ce3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19975: 0054bb35 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 19976: 00b0d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19977: 004bb65d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19978: 00737add 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19978: 00737abd 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19979: 004d8b01 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19980: 00a4683c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ 19981: 004b9e91 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19982: 0052a031 526 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 19983: 00ae7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19984: 00b0ed0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19985: 00442d6d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19986: 0052a655 486 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 19987: 00ae37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19988: 00b0f464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19989: 0073f861 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19989: 0073f841 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19990: 00b0dcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19991: 0052a241 522 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ 19992: 004d97e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19993: 00adf608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 19994: 00ad8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19995: 003ca3f5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19996: 00ae8964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ @@ -20005,623 +20005,623 @@ │ │ │ │ 20001: 009c004c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20002: 00adc390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 20003: 0054bc51 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 20004: 004cd1d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20005: 00ae58f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20006: 00b0e5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20007: 00364781 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20008: 006faef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20008: 006faed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20009: 00ad8a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20010: 004956c5 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20011: 008c4df8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20011: 008c4dd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 20012: 004dd471 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20013: 0084eb8c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20013: 0084eb6c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20014: 0052a44d 518 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 20015: 00b0cf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20016: 0060b815 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20017: 006a46b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20016: 0060b7f5 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20017: 006a4699 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20018: 00ad656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20019: 002f2a09 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20020: 0084eb88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20020: 0084eb68 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20021: 00b0de30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20022: 00ae31fc 1388 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20023: 006cbe9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20023: 006cbe7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20024: 0036da79 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20025: 00b0e3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20026: 006376fd 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20026: 006376dd 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20027: 00b0f470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20028: 004fe42d 32 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 20029: 00470d21 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20030: 006b84d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20031: 007287f9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20030: 006b84b5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20031: 007287d9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20032: 00ada1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20033: 00b0e9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20034: 0074aad5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20034: 0074aab5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20035: 002cbe55 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20036: 006ea10d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20036: 006ea0ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20037: 00ae30ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 20038: 005917d1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 20038: 005917ad 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 20039: 00b0cba7 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20040: 00ae8884 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20041: 0084ea3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20041: 0084ea1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20042: 00a3477c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 20043: 005918a9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 20043: 00591885 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 20044: 0046e3f5 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20045: 00b0e97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20046: 00ad4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 20047: 00a345f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ 20048: 004d8915 152 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20049: 00467501 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20050: 00b0f4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ - 20051: 00591819 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 20051: 005917f5 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 20052: 00b0de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20053: 005bd5d1 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20053: 005bd5b1 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 20054: 00a346f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 20055: 00729e85 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20056: 006d9a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20055: 00729e65 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20056: 006d9a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20057: 0029f7c1 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20058: 00ae8e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20059: 004dd2c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20060: 00b0ef16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20061: 0068c209 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20061: 0068c1e9 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20062: 0033f4dd 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20063: 00ae2efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20064: 00ad5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20065: 00591861 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 20066: 0074a335 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20065: 0059183d 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 20066: 0074a315 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20067: 00ae8cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20068: 00b0df5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 20069: 006a3a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20069: 006a39f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 20070: 00a34674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ 20071: 00ae17a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 20072: 004d9089 170 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 20073: 00718819 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20073: 007187f9 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 20074: 004d8c51 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 20075: 004321b1 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 20076: 00adc9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 20077: 006c3ef1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20077: 006c3ed1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20078: 00b0f1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20079: 00ae8740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20080: 0033f34d 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20081: 006c0dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 20082: 005cac35 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 20081: 006c0dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20082: 005cac15 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20083: 00ad10a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20084: 004669ed 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20085: 00b0d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20086: 00731d99 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20087: 006ff225 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20086: 00731d79 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20087: 006ff205 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20088: 009bd6d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 20089: 006dbb2d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20089: 006dbb0d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 20090: 00387f01 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 20091: 006feaed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20092: 00691365 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20091: 006feacd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20092: 00691345 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20093: 00a3c8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 20094: 00a3c75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 20095: 00ad4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 20096: 00ae6138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 20097: 00a3603c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 20098: 0062ab95 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20098: 0062ab75 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20099: 00b0e8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20100: 006c949d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20100: 006c947d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20101: 00b0ce78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20102: 004e28d5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20103: 00a3c864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 20104: 00b0f870 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20105: 002f0305 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 20106: 002c197d 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20107: 00a35fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 20108: 00ae7834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20109: 00b0e1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20110: 006c0d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20110: 006c0d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20111: 00b0e05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 20112: 004b4ac9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20113: 00ad9cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20114: 005dafc9 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20114: 005dafa9 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20115: 00a45420 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 20116: 00b0eae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20117: 00b0e5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20118: 00648ff5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20118: 00648fd5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20119: 00b0e726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20120: 00b0f296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 20121: 00a456b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 20122: 005f3219 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20122: 005f31f9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 20123: 004e4829 272 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ 20124: 004d9975 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 20125: 00a3c7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 20126: 006ed089 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20126: 006ed069 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20127: 00ae61a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20128: 006bc6bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20128: 006bc69d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20129: 00adba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20130: 00b0ed92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20131: 0028f251 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20132: 002cc431 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20133: 00b0d9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20134: 00a35f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 20135: 00ad4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20136: 005e259d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20136: 005e257d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 20137: 00ad8f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20138: 00b0db8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20139: 00b0e58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20140: 00add994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20141: 003cb79d 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 20142: 004ba1f1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20143: 00b0e6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20144: 00a4518c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 20145: 00ad089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20146: 006a41cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20146: 006a41ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20147: 00b0d36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20148: 006e3bc5 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20148: 006e3ba5 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20149: 00482eb5 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20150: 00b0ce8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20151: 00726391 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20151: 00726371 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20152: 00b0f114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20153: 00add454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20154: 00b0ced6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20155: 006e026d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20155: 006e024d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20156: 00ae6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20157: 00ae66f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20158: 005f2b25 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20158: 005f2b05 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20159: 002a17f1 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20160: 006980ad 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20161: 006fa9d1 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20160: 0069808d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20161: 006fa9b1 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 20162: 004bab35 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20163: 00ae2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20164: 00ada434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20165: 00606da1 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20166: 006d9ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20165: 00606d81 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20166: 006d9e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20167: 00b0d3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20168: 009c08e0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20169: 006fc0c1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20169: 006fc0a1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20170: 00493189 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 20171: 00adb840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20172: 00add214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20173: 006ec481 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20174: 007214d9 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20175: 006c77f5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20173: 006ec461 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20174: 007214b9 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20175: 006c77d5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20176: 00b0e38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20177: 00adeb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 20178: 0043159d 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20179: 00b0d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20180: 00533ca5 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 20181: 006a359d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20182: 005de9c5 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20181: 006a357d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20182: 005de9a5 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20183: 00b0f0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20184: 00ae9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20185: 004ff3b9 1416 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 20186: 00ad8c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20187: 00b0d0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20188: 004e4d4d 416 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 20189: 009bf95c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20190: 0074ba91 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20190: 0074ba71 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20191: 004fe201 252 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 20192: 00b0d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 20193: 00b0da8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20194: 00292f49 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20195: 00ae6148 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20196: 00adb154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20197: 005d8219 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20197: 005d81f9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20198: 0042a3bd 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 20199: 0040765d 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20200: 00664c39 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20200: 00664c19 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20201: 00b0f42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 20202: 005cadd5 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 20202: 005cadb5 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20203: 00ae06b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20204: 00ae6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 20205: 00533dd5 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 20206: 005e654d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 20207: 006594b1 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20206: 005e652d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20207: 00659491 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20208: 0032b49d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20209: 0070e561 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20209: 0070e541 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20210: 00299bb1 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20211: 006e5089 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20211: 006e5069 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20212: 00ae1240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20213: 006ac541 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20213: 006ac521 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20214: 00b0e3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20215: 0063ae95 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20215: 0063ae75 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20216: 00b0ecc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 20217: 00ad4704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20218: 006f7ad9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20219: 00703705 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20220: 00651ffd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20218: 006f7ab9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20219: 007036e5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20220: 00651fdd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 20221: 00b0d3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20222: 00add024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 20223: 00698189 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20223: 00698169 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 20224: 004d28c9 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20225: 00adc464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 20226: 00adc828 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 20227: 00707af9 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20227: 00707ad9 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20228: 00ae37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20229: 00ae90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 20230: 004844ad 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20231: 00ae3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20232: 006a5a15 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20233: 006f2a61 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20232: 006a59f5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20233: 006f2a41 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20234: 00adeb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 20235: 00b0d1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20236: 005efe19 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20237: 00730bd5 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20236: 005efdf9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20237: 00730bb5 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20238: 00ad4674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 20239: 00b0e506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 20240: 00b0d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 20241: 00add574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 20242: 007473c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 20242: 007473a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 20243: 00436b05 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 20244: 006c9335 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 20244: 006c9315 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 20245: 00ae1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 20246: 00ae5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 20247: 006f5d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 20247: 006f5d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 20248: 00ad4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 20249: 0026fa3d 64 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 20250: 00b0d042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 20251: 0047e17d 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 20252: 006b0629 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 20253: 0072cced 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 20252: 006b0609 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 20253: 0072cccd 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 20254: 00b0ef6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 20255: 005bd9e5 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 20256: 00733bc9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 20255: 005bd9c5 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 20256: 00733ba9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 20257: 00a23088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 20258: 00541751 192 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 20259: 004672f1 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 20260: 00b0d316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 20261: 00ad83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 20262: 005415dd 188 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 20263: 006f4a61 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 20263: 006f4a41 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 20264: 00b0ec42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 20265: 00364ad1 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 20266: 00b0d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 20267: 0070e26d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 20267: 0070e24d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 20268: 00adf798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 20269: 00469791 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 20270: 00747389 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 20270: 00747369 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 20271: 00b0e3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 20272: 006c8b41 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 20272: 006c8b21 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 20273: 009fc3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 20274: 0044a479 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 20275: 00adc060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 20276: 00ad1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 20277: 002a0621 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 20278: 006377fd 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 20278: 006377dd 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 20279: 00ae69cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 20280: 002a44d9 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 20281: 00ad0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 20282: 00ad4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 20283: 00a23004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 20284: 00541699 184 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 20285: 00b0d962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 20286: 00ae4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 20287: 00ae1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 20288: 00b0d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 20289: 002949d5 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 20290: 00adbed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 20291: 0071b645 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 20292: 006fdbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 20291: 0071b625 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 20292: 006fdbcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 20293: 00ad6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 20294: 00432631 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 20295: 0074b7f5 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 20295: 0074b7d5 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 20296: 00b0ce20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 20297: 005be1a1 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 20297: 005be181 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 20298: 00ae17c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 20299: 00ae81e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 20300: 00ae7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 20301: 00b0dd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 20302: 0062a6f9 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 20303: 006a45c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 20302: 0062a6d9 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 20303: 006a45a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 20304: 00adacb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 20305: 0049a3d5 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 20306: 00466819 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 20307: 006c3bd1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 20307: 006c3bb1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 20308: 004d5731 8 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 20309: 00ada444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 20310: 0047fe45 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 20311: 00486539 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 20312: 005dcfb9 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 20312: 005dcf99 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 20313: 004c609d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 20314: 0072abf1 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 20315: 00716919 156 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 20316: 0061e6d1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 20314: 0072abd1 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 20315: 007168f9 156 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 20316: 0061e6b1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 20317: 004c4425 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 20318: 00700d75 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 20318: 00700d55 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 20319: 00ad1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 20320: 00ad305c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 20321: 00ada194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 20322: 0029b201 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 20323: 006a3d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 20323: 006a3cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 20324: 00add7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 20325: 006c3f45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 20326: 005bd995 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 20325: 006c3f25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 20326: 005bd975 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 20327: 002eec71 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 20328: 00706c99 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 20328: 00706c79 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 20329: 0033f441 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 20330: 00ae39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 20331: 00497795 48 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 20332: 00b0e1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 20333: 00ae13c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 20334: 004e2aa1 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 20335: 00ad8eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 20336: 006197c1 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 20336: 006197a1 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 20337: 0033f2d1 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 20338: 00405ac1 1212 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 20339: 00adbac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 20340: 00ad717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 20341: 00a44ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 20342: 00ad1044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 20343: 00b0da8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 20344: 00b0d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 20345: 006f6861 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 20345: 006f6841 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 20346: 00a43194 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 20347: 006cd079 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 20348: 005d3a39 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 20349: 006e6fbd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 20347: 006cd059 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 20348: 005d3a19 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 20349: 006e6f9d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 20350: 0039e5ed 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 20351: 006ae32d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 20351: 006ae30d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 20352: 00a4329c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ 20353: 004a8879 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 20354: 002c6c55 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 20355: 00b0e7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 20356: 0045c411 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 20357: 00622af1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 20357: 00622ad1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 20358: 00b0ebce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 20359: 00a26184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 20360: 00a21324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 20361: 0033e875 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 20362: 00b0e4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 20363: 004ca915 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 20364: 004963a1 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 20365: 00b0d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 20366: 00aec0a4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 20367: 00ade024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 20368: 002960e5 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 20369: 00728465 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 20369: 00728445 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 20370: 00b0f0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 20371: 00adaa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 20372: 00b0f494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20373: 004ad6a1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 20374: 00ad751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 20375: 004ad6d5 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 20376: 006ff165 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 20376: 006ff145 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 20377: 00b0ecbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 20378: 004ad70d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 20379: 004ad7d1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 20380: 004ad811 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 20381: 00ae11b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 20382: 00ae4988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 20383: 004ad855 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 20384: 006cfc25 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 20384: 006cfc05 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 20385: 00b0eecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20386: 00ae4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 20387: 0043261d 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20388: 00b0e882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20389: 005f37c5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20389: 005f37a5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20390: 00ae1230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20391: 00b0e094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20392: 00ae4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20393: 00ade034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20394: 006fd79d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 20395: 007471e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 20394: 006fd77d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20395: 007471c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 20396: 00b0d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20397: 002ce1b1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20398: 006cad3d 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20398: 006cad1d 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20399: 00ad8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20400: 00b0f35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 20401: 004d57b5 32 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20402: 00adc5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 20403: 00adf9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20404: 0068d641 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 20405: 005cdfb5 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 20404: 0068d621 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20405: 005cdf95 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20406: 00b0cea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20407: 006cd825 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20408: 0060dafd 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20407: 006cd805 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20408: 0060dadd 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20409: 00addf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20410: 00ad6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20411: 0054cb9d 52 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20412: 00ae0e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20413: 006e7cb1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20413: 006e7c91 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20414: 00adb0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20415: 00ae4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20416: 00460ea9 68 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20417: 00b0f252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20418: 002fc835 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20419: 00ad3858 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20420: 006f32d1 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20421: 005e78ad 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20420: 006f32b1 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20421: 005e788d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20422: 00adea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20423: 00ae1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20424: 0046735d 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20425: 006f3d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20426: 0062d2b5 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20425: 006f3d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20426: 0062d295 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20427: 00ae4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20428: 00adac54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20429: 009c0684 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20430: 00413acd 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 20431: 004a9521 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20432: 004e49d5 10 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20433: 00b0d9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20434: 00adc0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20435: 00ade0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20436: 00740269 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20437: 005b4fa5 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20436: 00740249 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20437: 005b4f85 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20438: 00b0cf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 20439: 00441c89 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20440: 00b0dc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20441: 004fbfe5 84 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ 20442: 00b0f062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 20443: 004bff85 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20444: 00b0daae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20445: 00492371 240 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20446: 004659f1 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20447: 0039052d 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20448: 00466a7d 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20449: 006e935d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20449: 006e933d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20450: 00b0dd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20451: 005440f5 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20452: 00b0ce4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20453: 00b0e612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20454: 00b0d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20455: 005f2add 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20456: 006036e9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20457: 006ffb39 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20458: 0060d931 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20455: 005f2abd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20456: 006036c9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20457: 006ffb19 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20458: 0060d911 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20459: 00ad6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 20460: 004dc7c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20461: 005d3ad9 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20461: 005d3ab9 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20462: 00506395 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20463: 00716a79 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20463: 00716a59 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20464: 00b0f9b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20465: 002b030d 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20466: 00ae8730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20467: 00ad2748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20468: 00a42324 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20469: 00544209 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20470: 00ae4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20471: 00ad32cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20472: 006cf3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20472: 006cf3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20473: 00b0ed22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20474: 00637629 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20474: 00637609 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 20475: 00b0dd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20476: 006bd719 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20476: 006bd6f9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20477: 00508715 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20478: 002d37d9 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20479: 007236a1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20480: 0071ac2d 308 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20479: 00723681 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20480: 0071ac0d 308 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20481: 00b0e7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20482: 00ad8f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20483: 005090f9 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ 20484: 004dd551 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20485: 00b0e082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20486: 00b0dd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20487: 00483fb5 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20488: 00b0e66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20489: 00457a09 92 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20490: 005f37c1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20491: 005fd60d 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20490: 005f37a1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20491: 005fd5ed 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20492: 00ae43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 20493: 004dc611 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20494: 003b1319 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20495: 005081d5 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20496: 00ae1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20497: 00adf848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20498: 00ae8e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20499: 00ae5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20500: 00730d3d 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20501: 005d66bd 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20500: 00730d1d 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20501: 005d669d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20502: 00ae2a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20503: 0029f735 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20504: 00ad08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20505: 00b0efd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20506: 00637419 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20506: 006373f9 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20507: 00b0e4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20508: 00b0e81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20509: 0048b275 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20510: 00530e0d 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ 20511: 00431e85 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20512: 006ecce9 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20512: 006eccc9 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20513: 00530ee5 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20514: 00adf250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20515: 00b0dc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20516: 00b0d1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20517: 00b0ee9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 20518: 004b02f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20519: 00ad1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20520: 004e8d79 124 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20521: 0046b12d 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20522: 00530e55 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20523: 00b0d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20524: 00b0d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20525: 006a42f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20525: 006a42d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20526: 00290241 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20527: 006299b5 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20527: 00629995 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20528: 00b0dfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20529: 00b0e946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20530: 00ad9e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20531: 00b0d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20532: 00ae1260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20533: 00b0d46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20534: 00ae4768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20535: 007153d1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20535: 007153b1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 20536: 0043cb05 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20537: 0042b8a5 220 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20538: 006e2241 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20538: 006e2221 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20539: 00b0ecd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20540: 00b0de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20541: 00b0e7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20542: 00607a49 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20542: 00607a29 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20543: 00b0c8d8 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20544: 00b0e18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20545: 00ade6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20546: 00ad4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20547: 002d6569 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20548: 00530e9d 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20549: 0067a13d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20550: 006d6a49 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20549: 0067a11d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20550: 006d6a29 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20551: 00405fa5 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20552: 006ecfad 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20552: 006ecf8d 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20553: 00ae5bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20554: 00ae4578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20555: 006e2521 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20556: 005d5279 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20555: 006e2501 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20556: 005d5259 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20557: 009bd9c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20558: 00ad73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20559: 0046d07d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20560: 00ada554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20561: 00ad63fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20562: 00b0f05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20563: 004ad371 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20564: 00ad1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20565: 0074a2dd 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20565: 0074a2bd 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20566: 00ade204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20567: 00ad4a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20568: 00adc494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 20569: 005ca98d 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 20569: 005ca96d 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20570: 00b0e890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20571: 00b0e0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20572: 00adeb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 20573: 006f75a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20573: 006f7581 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20574: 00ae2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20575: 00b0e5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20576: 00704eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20576: 00704ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20577: 004b2741 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20578: 00ad0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20579: 00b0ef60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20580: 00629475 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20581: 00732919 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20580: 00629455 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20581: 007328f9 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20582: 00b0d956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20583: 00296495 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20584: 00add154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20585: 00b0ce7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20586: 006037b9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20586: 00603799 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20587: 009aaedc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20588: 00366f55 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20589: 00b0dcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20590: 009f9568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20591: 0072da91 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20591: 0072da71 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20592: 004d9435 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 20593: 005cb589 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 20593: 005cb569 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20594: 004fd319 304 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20595: 006dc9b9 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20595: 006dc999 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20596: 002674bd 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20597: 00440759 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20598: 00b0d108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20599: 00adb2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20600: 00341d5d 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20601: 00adb980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20602: 00325e7d 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20603: 0040d03d 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20604: 00adb054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20605: 006d42b5 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20605: 006d4295 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20606: 00ae74a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20607: 00645105 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20607: 006450e5 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20608: 00ae6790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20609: 00ad8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20610: 009c7730 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20611: 002f01c5 184 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20612: 00b0f0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20613: 004e32b5 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20614: 006e7d4d 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20614: 006e7d2d 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20615: 00ae85e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20616: 006b551d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20616: 006b54fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20617: 00b0d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20618: 00265605 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20619: 0031f42d 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20620: 00b0ce2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20621: 00b0d28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20622: 00b0d096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20623: 009c0208 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -20635,654 +20635,654 @@ │ │ │ │ 20631: 004f7b15 128 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ 20632: 0043c851 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20633: 00add8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20634: 00ae8100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20635: 00a3a0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20636: 004e1e29 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20637: 00b0f400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20638: 0065d76d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20638: 0065d74d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20639: 002a4ae5 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20640: 00b0dcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20641: 0038b851 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20642: 007189dd 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20642: 007189bd 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20643: 00b0f2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20644: 00b0e236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20645: 007284a9 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20646: 006f4439 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20645: 00728489 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20646: 006f4419 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20647: 00a3a02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20648: 009f480c 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20649: 002d5bd9 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20650: 0034325d 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20651: 00ad75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20652: 006c21ed 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20652: 006c21cd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20653: 00b0d008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20654: 006afad5 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20654: 006afab5 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20655: 00ad0bdc 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20656: 00b0ed54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20657: 006a5415 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20657: 006a53f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20658: 00b0cfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20659: 00b0d9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20660: 00b0e4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20661: 00b0dde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20662: 002a1935 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20663: 00651da1 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20663: 00651d81 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20664: 002a72a9 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20665: 00707331 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20665: 00707311 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20666: 00ad54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20667: 004c9765 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20668: 006cbde9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20668: 006cbdc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20669: 002e13ad 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20670: 00ad98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20671: 0045dd79 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20672: 00b0d928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20673: 006d3541 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20673: 006d3521 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20674: 00a39fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ 20675: 004b26e9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20676: 0045db21 424 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20677: 00b0cf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20678: 00adda24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20679: 005d6c55 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20679: 005d6c35 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20680: 00b0cba1 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20681: 006f9c71 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20681: 006f9c51 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20682: 00ae7624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20683: 00290339 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20684: 00b0d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20685: 00b0f360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20686: 0073b02d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20686: 0073b00d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20687: 00b0d0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20688: 00b0ee14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20689: 006cd451 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20689: 006cd431 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20690: 00ade858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20691: 003c9339 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20692: 004dabf5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20693: 00b0d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20694: 004de999 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 20695: 008e3ec4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20695: 008e3ea4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20696: 00a4d9a8 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20697: 00b0e6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20698: 004e49c1 18 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20699: 002d4fb5 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20700: 009f94e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20701: 006c8dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20701: 006c8da5 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20702: 00ad8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20703: 00548c59 52 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20704: 00b0ec02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20705: 004df37d 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20706: 0047ce35 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20707: 0069bf29 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20707: 0069bf09 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20708: 00b0f1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20709: 00b0dc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20710: 00ae0ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20711: 006f43a9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20712: 00745b31 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20713: 006d144d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20711: 006f4389 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20712: 00745b11 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20713: 006d142d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20714: 00b0d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20715: 00b0dd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20716: 006bfff1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20716: 006bffd1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20717: 00b0d20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20718: 006520c1 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20718: 006520a1 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20719: 004320c9 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20720: 0090dd20 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20721: 00b0f138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20722: 00b0d43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20723: 00ae5e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20724: 00ad3ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20725: 00548aa5 208 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20726: 00adb8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20727: 00617e51 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20727: 00617e31 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20728: 00b0eda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20729: 00adc090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20730: 00ad5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20731: 0062aed5 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20731: 0062aeb5 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20732: 00ae4b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20733: 00ae4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20734: 00469e19 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20735: 009fc454 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20736: 00704ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20736: 00704b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20737: 00b0de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20738: 00b0d424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20739: 00648f1d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20739: 00648efd 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20740: 00431ff1 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20741: 00b0e194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 20742: 005f4325 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20742: 005f4305 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20743: 00b0edce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20744: 00b0d1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20745: 00b0f0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20746: 00b0ed0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20747: 00b0df08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20748: 004c8a29 392 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20749: 00ad4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20750: 0062c021 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20750: 0062c001 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20751: 002803bd 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20752: 00adc2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20753: 00633951 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20753: 00633931 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20754: 004df279 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20755: 006d9b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20755: 006d9b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20756: 00b0de24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20757: 00b0d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20758: 00adda14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20759: 00b0cf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20760: 00b0e0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20761: 00b0d9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20762: 00ad6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20763: 00722e59 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20763: 00722e39 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20764: 00ae3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20765: 006e4aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20765: 006e4a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20766: 004d29a9 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20767: 0032fb41 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20768: 00b0e87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20769: 00712875 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20769: 00712855 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20770: 004c95b5 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20771: 00b0dc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20772: 006b614d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20773: 005c6055 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20774: 00735615 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20772: 006b612d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20773: 005c6035 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20774: 007355f5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20775: 00b0e8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20776: 00b0d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20777: 006d3e35 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20777: 006d3e15 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20778: 004d8e69 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20779: 00ae1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20780: 00b0f4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20781: 0029e9e5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20782: 00ae511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20783: 006c0a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20784: 006dc339 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20783: 006c0a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20784: 006dc319 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20785: 00b0daa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20786: 00ae0b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20787: 00b0d398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 20788: 00b0cea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20789: 00b0d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20790: 005efab1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20790: 005efa91 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20791: 00b0dc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20792: 00b0f3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20793: 00b0e59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 20794: 006e926d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20794: 006e924d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20795: 00ae4f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20796: 00adf1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20797: 00739c21 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20798: 006d2881 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20799: 006f73c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20797: 00739c01 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20798: 006d2861 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20799: 006f73a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20800: 009c0ca8 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20801: 006ceae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20801: 006ceac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20802: 00b0f492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20803: 00ad1854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20804: 00b0dabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20805: 006ff4f5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20806: 00704381 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20805: 006ff4d5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20806: 00704361 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20807: 004ddd55 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20808: 00b0ef78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20809: 00b0e47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20810: 00ae70b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20811: 00ae58e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20812: 00aeb77d 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20813: 00ad5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20814: 00b0e284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20815: 00ae5a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20816: 00ae9200 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20817: 004c9785 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20818: 005e9a05 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20819: 00733a09 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20820: 006af20d 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20818: 005e99e5 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20819: 007339e9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20820: 006af1ed 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20821: 004fec11 30 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20822: 00b0e3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20823: 00508545 16 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20824: 00b0d99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20825: 007032bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20826: 005c5a7d 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20825: 0070329d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20826: 005c5a5d 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20827: 00b0d234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20828: 006c0711 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20828: 006c06f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20829: 00b0f128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20830: 00ae0ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20831: 00508c81 110 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20832: 00b0d164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20833: 00625275 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20833: 00625255 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20834: 00b0d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20835: 009f9460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20836: 00484699 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20837: 004dbb71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20838: 0038ab01 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20839: 00404701 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20840: 00ae3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20841: 00ad5e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20842: 0071ea65 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20842: 0071ea45 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20843: 00b0e626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20844: 0029ea1d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20845: 00ae1a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20846: 00b0e20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20847: 006f66ad 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20847: 006f668d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20848: 00507f55 72 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20849: 00713e39 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20849: 00713e19 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20850: 00b0e982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20851: 00b0f34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20852: 00ad748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20853: 00ae0b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20854: 006cda2d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20854: 006cda0d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20855: 00adb0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20856: 00ae2d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20857: 00b0cf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20858: 00b0e70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20859: 00ad304c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20860: 00366d3d 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20861: 0049a199 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20862: 0084e668 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20862: 0084e648 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20863: 00b0ec66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20864: 005df3f5 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20864: 005df3d5 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20865: 00adbea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20866: 0049af61 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20867: 00b0d3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20868: 0044dc65 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20869: 00b0f19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20870: 00ad20e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20871: 00ad2758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20872: 00420b35 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20873: 006bb6d1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20873: 006bb6b1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20874: 00ae2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20875: 00b0ea08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20876: 006be34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20876: 006be32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20877: 00ad1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20878: 00b0ec06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20879: 00b0ed1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20880: 005d5d2d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20880: 005d5d0d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20881: 0032b1bd 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20882: 004ae251 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20883: 00b0f3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20884: 009c0748 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20885: 00ae3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20886: 003314f1 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20887: 002cd221 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20888: 00b0e0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20889: 00ad59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20890: 005f4275 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20890: 005f4255 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20891: 00b0d434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20892: 00b0d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20893: 0072641d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20893: 007263fd 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20894: 00ad90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20895: 00a46080 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ 20896: 00b0ecf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20897: 006a7ea9 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20897: 006a7e89 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20898: 00a468c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 20899: 00b0ddf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20900: 004cb511 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20901: 00ad9924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 20902: 005a17a5 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 20902: 005a1785 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 20903: 002a0649 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20904: 00b0d03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20905: 00a46104 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 20906: 00b0e11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20907: 00adadb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20908: 00ad340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 20909: 005bd279 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20909: 005bd259 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20910: 00b0d41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20911: 002eeca1 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20912: 0041ea8d 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20913: 002c15c1 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20914: 00b0ea58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20915: 004cbdad 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20916: 006178e1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20916: 006178c1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20917: 00a493e4 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20918: 0043fe09 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20919: 00ae2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20920: 0073c251 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20920: 0073c231 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20921: 00ad4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 20922: 004fea2d 256 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 20923: 006b7a35 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20923: 006b7a15 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20924: 00a46188 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 20925: 003fe6cd 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20926: 006bf4f9 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20926: 006bf4d9 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20927: 0047d3e5 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20928: 00668131 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20928: 00668111 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20929: 00ae6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20930: 00411339 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20931: 0073fbed 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20931: 0073fbcd 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20932: 00b0f7ec 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20933: 00429025 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20934: 002f2459 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20935: 004dbe9d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20936: 004e64ad 192 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 20937: 00ad4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20938: 004db0c5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20939: 00b0d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20940: 006fdafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20940: 006fdadd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20941: 004e5bc1 272 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 20942: 00b0f4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20943: 002ce5bd 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20944: 003b7195 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20945: 00ae1270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20946: 00ae4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20947: 00ada0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20948: 00b0e0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20949: 009f8800 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20950: 00ad5610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20951: 004caa29 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20952: 00b0ed00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20953: 0029d545 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20954: 009c149c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20955: 00734739 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20955: 00734719 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20956: 0029df99 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20957: 00b0db98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20958: 006d480d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20958: 006d47ed 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20959: 004e53d5 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 20960: 00ad788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20961: 00b0f3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20962: 00ae4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20963: 0062afa9 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20963: 0062af89 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20964: 00adc170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20965: 00ae77e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20966: 004c1135 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20967: 004e3075 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20968: 00b0dbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20969: 009f7fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20970: 004dc899 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20971: 00b0e078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20972: 006c3735 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20972: 006c3715 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20973: 00ad86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20974: 006b268d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20974: 006b266d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20975: 00b0de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20976: 004d9db5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20977: 00b0f2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20978: 009bfde8 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20979: 00b0edd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20980: 00ad4594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20981: 00ad5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20982: 00333e71 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 20983: 005dba2d 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20984: 005f3145 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20985: 006e09ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20983: 005dba0d 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20984: 005f3125 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20985: 006e09cd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20986: 002e6035 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 20987: 00b0ee6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20988: 007073b5 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20988: 00707395 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20989: 00ae4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20990: 00ad6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20991: 004c5df1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20992: 00ad2d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20993: 004c1ea9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20994: 004c2721 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20995: 00b0ce5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20996: 006c16d1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20997: 00661d45 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20996: 006c16b1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20997: 00661d25 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20998: 004c2a4d 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20999: 00ae502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21000: 0034c1d9 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21001: 00ae8b34 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21002: 0074401d 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21002: 00743ffd 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21003: 00adc5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21004: 00659461 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21004: 00659441 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 21005: 003c8e91 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21006: 00b0eb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21007: 009af294 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21008: 00ae8650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21009: 00b0dc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21010: 00ae59f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21011: 003b789d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21012: 002d481d 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 21013: 004b130d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21014: 00382de1 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21015: 00b0e7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21016: 006b02d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21016: 006b02b9 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21017: 00ad1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 21018: 00ae305c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21019: 005e67c9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21019: 005e67a9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21020: 00298ef9 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21021: 0071602d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21021: 0071600d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21022: 00ad61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 21023: 004f8c6d 372 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 21024: 006f03d9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21024: 006f03b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21025: 00ada674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21026: 00ade788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21027: 00ae3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21028: 005e2941 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21028: 005e2921 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21029: 00adf8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21030: 00498429 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21031: 0050a301 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 21032: 00ae0630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 21033: 00b0f044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21034: 00b0eb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 21035: 002fc885 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21036: 004508cd 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21037: 002fb7e5 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21038: 003c8109 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21039: 0053878d 318 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 21040: 00ad8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21041: 005d785d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21042: 0073a7ad 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21041: 005d783d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21042: 0073a78d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21043: 00b0f108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21044: 006ff5a5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21044: 006ff585 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 21045: 00b0d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21046: 002ac12d 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21047: 0029e179 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21048: 00b0d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21049: 00538545 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 21050: 00484685 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21051: 00b0d2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 21052: 00b0d402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 21053: 00ae0390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21054: 00ae68c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21055: 00412571 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21056: 0038a2b9 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 21057: 006f8d39 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 21057: 006f8d19 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 21058: 00b0cf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21059: 0029042d 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 21060: 00ad5f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21061: 00b0f308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21062: 00742b91 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21063: 0060043d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21062: 00742b71 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21063: 0060041d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21064: 00b0e2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21065: 006a9ab1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21065: 006a9a91 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 21066: 00a4095c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 21067: 006a008d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21067: 006a006d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21068: 00b0f0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21069: 00538669 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 21070: 00b0e21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 21071: 00ad1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21072: 005ed109 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21072: 005ed0e9 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21073: 00a408d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 21074: 0072f57d 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21075: 006d0355 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21076: 007316e1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21074: 0072f55d 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21075: 006d0335 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21076: 007316c1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21077: 00b0e1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21078: 00a2439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 21079: 00adaf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21080: 0060fc29 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21080: 0060fc09 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21081: 002d1f21 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21082: 00ad1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21083: 00a24210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 21084: 00457d09 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 21085: 00b0d3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21086: 00ae2d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21087: 005b0fa9 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21087: 005b0f89 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21088: 00480285 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 21089: 004adb41 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21090: 00386bb9 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21091: 00a24318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 21092: 006f4ec1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21093: 0060e9f5 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21092: 006f4ea1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21093: 0060e9d5 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21094: 00b0cba3 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21095: 0067a7a1 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21095: 0067a781 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21096: 009c0304 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21097: 006fcc6d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21097: 006fcc4d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21098: 00ad3e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21099: 00a40854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 21100: 00b0d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21101: 00ae7254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21102: 00a44df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 21103: 005f7965 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21103: 005f7945 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21104: 004ce559 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21105: 00b0eb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21106: 00b0f4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21107: 00b0e0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21108: 00ae1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21109: 00b0cf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21110: 00a42f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 21111: 009c05d4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 21112: 004dce25 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21113: 003879a5 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 21114: 00b0e734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21115: 00a24294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 21116: 009b2f80 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 21117: 006d1769 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21117: 006d1749 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21118: 0036851d 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 21119: 005dbd35 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21119: 005dbd15 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21120: 00a22f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 21121: 0042f081 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21122: 00297309 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21123: 00a4308c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 21124: 004df889 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 21125: 00ad89b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21126: 00452261 196 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 21127: 00b0f33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 21128: 004c3565 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21129: 00b0f25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21130: 00b0e762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21131: 0047ce99 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21132: 00ae1280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21133: 004e39e1 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21134: 00630699 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 21135: 006065b9 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21136: 0060b45d 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21134: 00630679 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21135: 00606599 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21136: 0060b43d 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21137: 00a26b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 21138: 00ada8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 21139: 00a3a9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 21140: 006242f9 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21140: 006242d9 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21141: 00a22efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 21142: 00ad3ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21143: 00a47288 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21144: 005d87e9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21144: 005d87c9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21145: 00b0f476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21146: 003b1019 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21147: 00a3a974 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 21148: 00b0ec6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 21149: 004a8229 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21150: 005c078d 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21151: 00728849 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21150: 005c076d 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21151: 00728829 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21152: 004dee71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 21153: 00ad322c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21154: 002a35cd 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21155: 00b0f2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21156: 00ad2098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21157: 002a34e9 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21158: 00ae6690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21159: 00b0d9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 21160: 00b0f4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 21161: 00ad5e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 21162: 005e3641 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 21162: 005e3621 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 21163: 00ae1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 21164: 006a4245 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 21164: 006a4225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 21165: 003ecec5 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 21166: 006dde01 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 21166: 006ddde1 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 21167: 00ae38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 21168: 00a44634 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 21169: 006e64f5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 21170: 00735df5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 21169: 006e64d5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 21170: 00735dd5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 21171: 00b0da1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 21172: 00b0d464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 21173: 00b0d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 21174: 00ae4b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 21175: 00a3a8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 21176: 00ad0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 21177: 00624b01 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 21178: 006f00b9 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 21179: 006f1945 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 21177: 00624ae1 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 21178: 006f0099 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 21179: 006f1925 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 21180: 00b0ce4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 21181: 00b0ea1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 21182: 00a42744 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 21183: 006aba6d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 21183: 006aba4d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 21184: 00b0e798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 21185: 009c026c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 21186: 00ae31bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 21187: 00b0cec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 21188: 00ade6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 21189: 00ad31ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 21190: 00ad1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 21191: 00b0ef98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 21192: 006b1c69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 21192: 006b1c49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 21193: 00b0f9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 21194: 004df16d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 21195: 004c36fd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 21196: 00b0d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 21197: 00ae42f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 21198: 00470c09 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 21199: 003ec399 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 21200: 00b0e05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 21201: 00adbee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 21202: 00ad23a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 21203: 00b0f146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 21204: 006befb1 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 21204: 006bef91 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 21205: 00b0de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 21206: 00a42954 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 21207: 006ca075 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 21207: 006ca055 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 21208: 00b0d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 21209: 006c1841 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 21209: 006c1821 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 21210: 00a32db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 21211: 0072518d 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 21211: 0072516d 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 21212: 0046b0b5 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 21213: 004aeddd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 21214: 007225c1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 21214: 007225a1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 21215: 00a32ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 21216: 006c3649 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 21217: 006e1e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 21216: 006c3629 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 21217: 006e1e6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 21218: 00ad3c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 21219: 00ad2ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 21220: 00a490a4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 21221: 00b0dc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 21222: 00adb1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 21223: 00592641 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 21223: 0059261d 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 21224: 00b0e53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 21225: 00592719 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 21225: 005926f5 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 21226: 00518115 476 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 21227: 00add7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 21228: 00592689 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 21229: 006cc751 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 21228: 00592665 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 21229: 006cc731 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 21230: 00b0e7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 21231: 00447da5 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 21232: 00b0d178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 21233: 002ee8b1 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 21234: 00ae5578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 21235: 00b0ee44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 21236: 00add864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 21237: 00a32e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 21238: 004165f5 76 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 21239: 004673d9 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 21240: 006a1fd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 21240: 006a1fb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 21241: 009a9c20 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 21242: 00b0d0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 21243: 00655035 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 21244: 007271c1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 21243: 00655015 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 21244: 007271a1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 21245: 002999d1 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 21246: 005926d1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 21246: 005926ad 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ 21247: 002c174d 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 21248: 004b10e9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 21249: 006dc349 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 21249: 006dc329 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 21250: 00b0d2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 21251: 00ad8e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 21252: 003ba429 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 21253: 00728e99 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 21254: 00741d59 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 21253: 00728e79 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 21254: 00741d39 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 21255: 00b0ce6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 21256: 00ae1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 21257: 00ad2c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 21258: 00ad41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 21259: 006c3491 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 21260: 006e962d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 21261: 00704fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 21262: 006fc609 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 21263: 00603b85 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 21259: 006c3471 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 21260: 006e960d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 21261: 00704fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 21262: 006fc5e9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 21263: 00603b65 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 21264: 00ae7dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 21265: 004d8f19 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 21266: 00ae6870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 21267: 0073a851 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 21267: 0073a831 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 21268: 002d6049 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 21269: 003610f9 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 21270: 006d9e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 21270: 006d9e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 21271: 00ae1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 21272: 006e7ad1 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 21272: 006e7ab1 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 21273: 002f72f1 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 21274: 00ae6550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 21275: 006d4741 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 21275: 006d4721 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 21276: 00382311 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 21277: 005b642d 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 21277: 005b640d 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 21278: 005315ed 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 21279: 005316c5 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ 21280: 0043fa45 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 21281: 00ae0b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 21282: 00482ac9 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 21283: 00b0e3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 21284: 00ae68e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -21296,47 +21296,47 @@ │ │ │ │ 21292: 00532255 286 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 21293: 00b0f4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 21294: 00b0df0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 21295: 00ad8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 21296: 00b0f20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21297: 00b0de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 21298: 00b0cf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 21299: 006f6085 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 21299: 006f6065 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 21300: 00b0e6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 21301: 00728dad 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 21301: 00728d8d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 21302: 00add274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 21303: 00704f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 21303: 00704f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 21304: 00ad5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 21305: 005d5219 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 21305: 005d51f9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 21306: 00a2ac48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 21307: 00b0ce9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 21308: 00a2aabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 21309: 0072ac89 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 21309: 0072ac69 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 21310: 00b0ed52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 21311: 00adb9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 21312: 002d5271 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 21313: 0073dcd5 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 21313: 0073dcb5 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 21314: 00ae6244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 21315: 00adf898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 21316: 0053167d 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 21317: 00a2abc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 21318: 00a2520c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 21319: 00adec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 21320: 00532375 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 21321: 00adc728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 21322: 00499091 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 21323: 0042942d 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 21324: 00705961 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 21324: 00705941 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 21325: 00a390b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 21326: 005b3c41 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 21326: 005b3c21 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 21327: 00a38f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 21328: 00ae7304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 21329: 00ad1cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 21330: 009f1158 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 21331: 006b70f1 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 21331: 006b70d1 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 21332: 00add9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 21333: 002f3015 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 21334: 00a39030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 21335: 00ad2208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 21336: 00b0e3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 21337: 00addb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 21338: 00ae0ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -21347,251 +21347,251 @@ │ │ │ │ 21343: 00adddd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 21344: 004dae71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 21345: 00ad9ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 21346: 00b0df7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 21347: 00a2ab40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 21348: 00ae03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 21349: 00b0ecb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 21350: 006c0d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 21350: 006c0cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 21351: 002a0529 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 21352: 006a51bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 21352: 006a519d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 21353: 00b0e82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 21354: 00b0ed1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 21355: 00b0e5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 21356: 00ad76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 21357: 00a38fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 21358: 00ade284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 21359: 00ae4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 21360: 009bb720 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 21361: 00ae67a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 21362: 00736f75 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 21362: 00736f55 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 21363: 00b0f3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 21364: 006b2c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 21364: 006b2c2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 21365: 00add6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 21366: 004857b9 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 21367: 00b0cf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 21368: 005ce361 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 21369: 00700461 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 21368: 005ce341 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 21369: 00700441 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 21370: 00b0ed02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 21371: 00b0e08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 21372: 004b22d1 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 21373: 00b0e0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 21374: 006dc92d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 21374: 006dc90d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 21375: 00ad13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 21376: 0073a039 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 21376: 0073a019 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 21377: 00b0efec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 21378: 00adaa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 21379: 00740661 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 21380: 0065e521 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 21381: 006d86bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 21379: 00740641 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 21380: 0065e501 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 21381: 006d869d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 21382: 00b0cfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 21383: 00590679 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 21383: 00590655 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 21384: 009c0594 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 21385: 0028f789 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 21386: 00b0f286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 21387: 00291ce1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 21388: 00adb730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 21389: 00b0f1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 21390: 004e0be5 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 21391: 00b0e874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 21392: 0086f6f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 21393: 00733ca5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 21394: 0072f301 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 21395: 006ee60d 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 21396: 006c0f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 21397: 006d1cc1 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 21392: 0086f6d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 21393: 00733c85 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 21394: 0072f2e1 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 21395: 006ee5ed 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 21396: 006c0f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 21397: 006d1ca1 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 21398: 00ae8e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 21399: 006e9849 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 21399: 006e9829 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 21400: 002949bd 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 21401: 00ada704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 21402: 0086f6ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 21403: 00635961 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 21402: 0086f6cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 21403: 00635941 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21404: 00364261 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21405: 00ae1050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21406: 00a36354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21407: 00288cb1 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21408: 00b0e394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21409: 00b0e120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21410: 00addef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21411: 006d362d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21411: 006d360d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21412: 00ade888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21413: 006e9759 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21414: 006a88a5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21413: 006e9739 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21414: 006a8885 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21415: 00a362d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21416: 00b0e198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21417: 00ae13a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21418: 005ff4a9 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21418: 005ff489 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21419: 004e3af1 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21420: 002f3701 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21421: 00ae38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 21422: 0043fc4d 444 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21423: 00b0cf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21424: 00ae505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21425: 00b0e55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21426: 00ade7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21427: 005d3235 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21427: 005d3215 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21428: 00382b19 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21429: 0062e935 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21429: 0062e915 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21430: 00b0d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21431: 002800e5 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21432: 00b0d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21433: 00ae58d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21434: 00b0e028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21435: 00b0f38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21436: 006df565 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21436: 006df545 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 21437: 0043e9bd 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21438: 00b0d2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21439: 00484525 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21440: 00b0ce1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21441: 00a3624c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21442: 00adae64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 21443: 00b0ea7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21444: 00ae55e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21445: 00ae8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21446: 00ad644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21447: 005e7b65 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21447: 005e7b45 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21448: 0045a9d1 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21449: 00b0cf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21450: 00b0f04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21451: 0072ab09 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21451: 0072aae9 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21452: 00ad3d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21453: 00adb8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21454: 00ae6860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21455: 00add904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21456: 004c9431 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21457: 00b0e0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21458: 00699129 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21458: 00699109 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21459: 002e3bb9 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21460: 00adf5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21461: 00b0d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21462: 00b0d32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21463: 002a4025 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21464: 009bd548 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 21465: 004c5a81 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21466: 00ad790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 21467: 004cfe19 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21468: 00ae28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21469: 006fd4d1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21470: 00722e71 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21469: 006fd4b1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21470: 00722e51 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21471: 002a0111 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21472: 00296689 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21473: 0042b641 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21474: 00b0d262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21475: 008e3cc4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21475: 008e3ca4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21476: 004e7295 172 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21477: 00b0f208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21478: 004a84e5 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21479: 00ad8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 21480: 00447f05 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21481: 00adde94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21482: 00ae72d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21483: 0043763d 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21484: 00ae1090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21485: 0071c52d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21486: 005ece15 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21485: 0071c50d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21486: 005ecdf5 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21487: 004447b1 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21488: 00ae4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21489: 006f77dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21489: 006f77bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21490: 00b0d396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21491: 00b0eee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21492: 00ae7174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21493: 00adb1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21494: 00ad42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 21495: 004c5bd1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21496: 00739a41 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21497: 005d6cb5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21496: 00739a21 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21497: 005d6c95 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21498: 00484cd5 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 21499: 0043bb0d 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21500: 00b0d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21501: 00746eb5 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21501: 00746e95 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21502: 0090e2cc 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21503: 00b0d25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21504: 00620891 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21505: 005df25d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21504: 00620871 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21505: 005df23d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21506: 00a495a4 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21507: 002cc89d 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21508: 006ab4a9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21508: 006ab489 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 21509: 0042d0d5 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21510: 00b0e216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21511: 00618ce5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21511: 00618cc5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21512: 00465a81 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21513: 00b0f358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21514: 00714181 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21514: 00714161 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21515: 009f7a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21516: 009f1054 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 21517: 00ad3db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21518: 00b0f9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21519: 0042c8f5 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 21520: 005cafb1 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21521: 00705019 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21520: 005caf91 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 21521: 00704ff9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21522: 00b0dcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 21523: 0042d26d 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21524: 00b0ecae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21525: 006d9b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21525: 006d9afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21526: 00b0d174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21527: 00615eb9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21527: 00615e99 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21528: 00ae6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21529: 00b0f18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21530: 00b0f404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21531: 007332d5 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21531: 007332b5 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21532: 004d8471 22 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21533: 0069dbf9 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21533: 0069dbd9 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21534: 0042d189 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21535: 00ae78e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21536: 00ae1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21537: 00ada614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21538: 00b0dd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21539: 00b0d4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21540: 00ae3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21541: 00b0ce30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21542: 006f09d9 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21543: 0074a701 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21542: 006f09b9 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21543: 0074a6e1 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21544: 00b0ef9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21545: 006cc44d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21546: 00706735 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21545: 006cc42d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21546: 00706715 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21547: 0042c93d 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21548: 005d4dd1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21549: 0060e815 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21550: 006f7349 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21551: 005f77d5 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21548: 005d4db1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21549: 0060e7f5 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21550: 006f7329 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21551: 005f77b5 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21552: 002cffcd 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21553: 002c1001 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21554: 006be899 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21554: 006be879 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21555: 00b0e70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21556: 006e9411 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21557: 00709b95 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21556: 006e93f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21557: 00709b75 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21558: 00adba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21559: 00ae1340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21560: 006185ad 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21560: 0061858d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21561: 00ae4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21562: 009f4aec 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21563: 00366d35 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21564: 0045cba5 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21565: 00b0f9b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21566: 006e7419 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21566: 006e73f9 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21567: 00b0d0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21568: 00b0e92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21569: 0071ead1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21569: 0071eab1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21570: 0046b185 120 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21571: 006bfe1d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21572: 00690915 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21573: 006104a1 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21571: 006bfdfd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21572: 006908f5 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21573: 00610481 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21574: 0038d8c1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21575: 005db1f5 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21575: 005db1d5 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21576: 00a3b8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21577: 00341dc9 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21578: 00ae6128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21579: 00a3b760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21580: 00b0e824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21581: 00b0e49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21582: 0060c4f9 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21582: 0060c4d9 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21583: 00b0f9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21584: 00a3b868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21585: 004c952d 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21586: 006ba59d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21586: 006ba57d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21587: 00b0ddea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21588: 009f7990 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21589: 003c9f5d 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21590: 00b0f2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21591: 00452789 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21592: 00b0d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21593: 003e1b59 188 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21600,279 +21600,279 @@ │ │ │ │ 21596: 00b0d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21597: 00ad5cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21598: 00b0ddde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21599: 00b0ce1f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21600: 00b0dc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21601: 00b0ed24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21602: 00a3b7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21603: 006f64ed 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21603: 006f64cd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21604: 00ae2d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21605: 00b0ece2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21606: 004dbc5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21607: 00ae6c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21608: 00a41850 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21609: 00b0f202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21610: 0047d91d 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21611: 006add79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21611: 006add59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21612: 004ddba9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ 21613: 0050a465 144 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21614: 00533a2d 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21615: 0073121d 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21615: 007311fd 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21616: 00ad2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21617: 0038579d 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21618: 00b0fa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21619: 00389eb5 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21620: 00492215 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21621: 0071504d 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21621: 0071502d 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21622: 009c08f4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21623: 002662bd 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21624: 00ad5750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21625: 00661cd5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21626: 006c11f1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21625: 00661cb5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21626: 006c11d1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21627: 00b0d37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21628: 00ad319c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21629: 006cd22d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21629: 006cd20d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21630: 00432e19 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21631: 004e34f5 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21632: 003c2e45 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21633: 00533b5d 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21634: 00b0e896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21635: 005ad799 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21635: 005ad779 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21636: 00ad1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21637: 00b0e298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21638: 00b0ed26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21639: 00ae26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21640: 00ae3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21641: 004de059 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21642: 00ae18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21643: 0074a329 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21643: 0074a309 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21644: 00ae8410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21645: 00a3498c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21646: 00ad1f20 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21647: 00ad27a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21648: 0051d6fd 636 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21649: 00a34800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21650: 00325d79 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21651: 00508775 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21652: 00ad6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21653: 00ae4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21654: 00a34908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21655: 00ad647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21656: 005db07d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21656: 005db05d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21657: 00b0d390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21658: 00ae7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21659: 00b0e826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21660: 00adf390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21661: 006a386d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21661: 006a384d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21662: 002678c1 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21663: 00ae2b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21664: 00b0e4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21665: 0038d35d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21666: 00ad2448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21667: 006ec555 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21667: 006ec535 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21668: 00a34884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21669: 00adf0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21670: 00ae31ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21671: 00b0f188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21672: 00adaf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21673: 00b0d25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21674: 00b0eb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21675: 005bd651 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21675: 005bd631 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21676: 0046d6dd 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21677: 00330dfd 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21678: 00265bd5 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21679: 00ae0280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21680: 00b0d328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21681: 005191f1 488 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21682: 00ad9ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21683: 00616f75 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21683: 00616f55 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21684: 00ae6540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21685: 004df069 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21686: 005d86d1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21686: 005d86b1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21687: 00ad4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21688: 002ce579 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21689: 00b0dc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21690: 00b0efa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21691: 00ad5e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21692: 002929a9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21693: 00b0e0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21694: 00b0d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21695: 00adefa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21696: 00ae0b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21697: 007336a5 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21698: 0073a4e9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21699: 006c0ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21697: 00733685 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21698: 0073a4c9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21699: 006c0ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21700: 00b0d3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21701: 00b0df86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21702: 00ae0f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21703: 00ad1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21704: 00ae2d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21705: 00b0e8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21706: 00618ee5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21706: 00618ec5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21707: 00ae11d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21708: 00b0e38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21709: 00ae2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21710: 0038e469 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21711: 00b0ea9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21712: 00ae2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21713: 00ae4f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21714: 006ec7e5 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21714: 006ec7c5 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21715: 004e0dbd 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21716: 00b0e998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21717: 00addab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21718: 00ad24a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21719: 002f40c5 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21720: 00b0e2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21721: 00691ead 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21721: 00691e8d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21722: 00b0daf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21723: 00ada264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21724: 0032cdb1 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21725: 006a0f01 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21725: 006a0ee1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21726: 00b0df60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21727: 009f790c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21728: 00ad9fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21729: 00b0da24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21730: 005d6039 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21730: 005d6019 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21731: 00ae9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21732: 004a7979 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21733: 002c17b9 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21734: 0029fabd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21735: 00ada364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21736: 00b0f3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21737: 00ad5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21738: 00747221 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21738: 00747201 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21739: 00ad2118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21740: 00b0e9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21741: 0028e781 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21742: 00b0e018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21743: 006f1741 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21743: 006f1721 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21744: 00add7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21745: 0051b5f1 474 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21746: 00aeba4c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21747: 008c18a0 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21747: 008c1880 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21748: 00ae8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21749: 005f817d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21749: 005f815d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21750: 004fe9f5 54 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21751: 0060b19d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21751: 0060b17d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21752: 0043f889 444 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21753: 0050ad79 8 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21754: 0072511d 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21754: 007250fd 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21755: 00b0ee58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21756: 00adde24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21757: 006fb741 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21758: 006b11a9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21757: 006fb721 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21758: 006b1189 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21759: 0045e551 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21760: 00b0d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21761: 00ae02a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21762: 00add494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21763: 005d74cd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21764: 006d0d35 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21765: 006e8d31 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21763: 005d74ad 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21764: 006d0d15 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21765: 006e8d11 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21766: 00b0d404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21767: 00ad092c 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21768: 00ad5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21769: 007064d9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21769: 007064b9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21770: 00b0e860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21771: 00b0e7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21772: 00b0de32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21773: 00364a91 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21774: 006c2dc1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21774: 006c2da1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21775: 002d6225 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21776: 00ad74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21777: 00a42d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21778: 006fef15 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21778: 006feef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21779: 00b0d088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21780: 00b0da86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21781: 00452621 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21782: 00b0d0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21783: 00714695 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21783: 00714675 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21784: 00adef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21785: 00704cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21785: 00704cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21786: 00b0cfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21787: 00a27288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21788: 00ae00c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21789: 00b0ec8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21790: 00ad16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21791: 00ad2488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21792: 00b0d3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21793: 004af351 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21794: 00b0eae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21795: 00b0e060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21796: 00b0e070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21797: 004dedbd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 21798: 0051a6c5 486 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21799: 0051a2e9 492 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21800: 00739df5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21800: 00739dd5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21801: 00b0de20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21802: 00adb334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21803: 009b9564 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21804: 0046a2c1 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21805: 0053170d 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21806: 00733c1d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21806: 00733bfd 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21807: 00ad8b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21808: 005317e5 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21809: 00ada234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21810: 00b0f250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21811: 00b0e316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21812: 00b0f47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21813: 00b0d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21814: 00690ccd 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21814: 00690cad 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21815: 004c939d 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21816: 006f0ee5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21816: 006f0ec5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21817: 00531755 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21818: 0047d979 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21819: 00ae1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21820: 002b51c1 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21821: 005d61d9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21821: 005d61b9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21822: 00416105 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21823: 00b0d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21824: 00ade5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21825: 0029d255 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21826: 00461c31 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21827: 005f68e9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21827: 005f68c9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21828: 003f6c3d 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21829: 00b0d3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21830: 00ad1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21831: 00adf558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21832: 00add484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21833: 00b0e99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21834: 005e2d55 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21835: 006c2e9d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21834: 005e2d35 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21835: 006c2e7d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21836: 004d9b25 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21837: 002bb55d 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21838: 00b0ea98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21839: 00ad6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21840: 00ae3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21841: 0072ac81 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21841: 0072ac61 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21842: 003f6d15 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21843: 00adb790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21844: 00ad8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21845: 0053179d 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21846: 00ad718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21847: 00742ba5 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21848: 00722355 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21847: 00742b85 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21848: 00722335 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21849: 00ae7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21850: 0028f849 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21851: 00389615 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21852: 00a276a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21853: 00b0e3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21854: 0029fe79 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21855: 00a277b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21856: 006f0465 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21856: 006f0445 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21857: 00ae27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21858: 008c4f18 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21858: 008c4ef8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21859: 00ad8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21860: 00adf7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21861: 00621751 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21861: 00621731 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21862: 00ad8cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21863: 003f6ca9 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21864: 004dda3d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21865: 003c9075 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21866: 00436319 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21867: 00718a95 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21867: 00718a75 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21868: 0043cb55 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21869: 00ad63cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21870: 00b0ea7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21871: 00b0d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21872: 00b0e940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21873: 00ae45d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 21874: 0048b3d9 130 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ @@ -21881,53 +21881,53 @@ │ │ │ │ 21877: 0047a64d 6 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 21878: 00add464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21879: 00266131 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21880: 00b0ed38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21881: 00b0cf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21882: 003ecdc5 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21883: 00b0dc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21884: 006afc91 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21884: 006afc71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21885: 00b0dbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21886: 00ad6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21887: 00ad795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21888: 00ae7164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21889: 002c6f69 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21890: 002c5bd9 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21891: 00ad9d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21892: 002f37d9 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21893: 0062f1dd 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21893: 0062f1bd 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21894: 00adde54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21895: 00a45dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 21896: 00ad72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21897: 006f2d79 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21897: 006f2d59 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21898: 00b0d01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21899: 005da3fd 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21900: 006a377d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21899: 005da3dd 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21900: 006a375d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21901: 00addc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21902: 00b0e362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21903: 00b0f0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21904: 002d6541 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21905: 00ada0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21906: 0054a769 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 21907: 00b0e482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21908: 00b0d106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21909: 006246f1 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21909: 006246d1 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21910: 00b0eb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21911: 00ad85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21912: 00325ab1 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21913: 0054a761 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 21914: 00ad4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21915: 00442bf1 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21916: 00b0e810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21917: 00b0d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21918: 00ad1194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21919: 00a437c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 21920: 00ae2cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21921: 007295e1 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21922: 0060943d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21921: 007295c1 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21922: 0060941d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21923: 00ad57f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21924: 0028f6c9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21925: 005161d9 1568 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 21926: 004e5a41 10 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ 21927: 00ad81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21928: 00ad2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21929: 00ad09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ @@ -21940,17 +21940,17 @@ │ │ │ │ 21936: 00add724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21937: 00adb940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21938: 00b0ecde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21939: 0048b885 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21940: 004de411 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21941: 00ad20d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21942: 0054a765 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 21943: 00703281 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21943: 00703261 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21944: 00b0eb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ - 21945: 0068de05 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21945: 0068dde5 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21946: 0052f255 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 21947: 00a21df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 21948: 00b0de36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21949: 00433c01 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21950: 00ae86b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21951: 009ff970 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21952: 00a21f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ @@ -21964,19 +21964,19 @@ │ │ │ │ 21960: 00b0ee88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21961: 009c03c4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21962: 00ade164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21963: 00ae19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21964: 004b2bdd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21965: 00418cc9 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21966: 00292e89 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21967: 006a3fed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21967: 006a3fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21968: 00b0d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21969: 00afd4b4 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21970: 00ad3ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21971: 006eaf65 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21971: 006eaf45 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21972: 00ae76c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21973: 00a21e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 21974: 0052f2e5 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 21975: 00366d39 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21976: 0037c499 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21977: 00b0fa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21978: 00b0ebba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21989,43 +21989,43 @@ │ │ │ │ 21985: 00b0ee80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21986: 0051fe0d 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 21987: 009f97fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21988: 002f09d5 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21989: 00a3ad10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 21990: 00ade688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21991: 00ad5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 21992: 006d21ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21992: 006d21cd 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21993: 00a3ac8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 21994: 00b0cfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21995: 00b0d172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21996: 0052c98d 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 21997: 00b0ef54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21998: 004fbfb5 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 21999: 00ae1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22000: 00ae7244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22001: 0052ca65 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 22002: 00b0e9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22003: 00ae7294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22004: 00ada2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22005: 009fb0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 22006: 0052c9d5 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 22007: 006c0c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22008: 00724501 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22007: 006c0c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22008: 007244e1 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22009: 00b0d34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 22010: 0051fe55 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 22011: 0062a795 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22011: 0062a775 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22012: 00adeac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22013: 00adc1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22014: 00293e45 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22015: 005be089 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22015: 005be069 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22016: 00b0eb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 22017: 00ae4ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22018: 00b0cba6 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22019: 00a3ac08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ - 22020: 00742f89 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 22020: 00742f69 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 22021: 00ae69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22022: 00ad1074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22023: 00b0f284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22024: 00b0df4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22025: 00b0e1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_DSTATE │ │ │ │ 22026: 00ae0e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 22027: 0036477d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_msix_vector │ │ │ │ @@ -22036,46 +22036,46 @@ │ │ │ │ 22032: 00b0e130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22033: 00ad1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22034: 002cf071 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22035: 003828d9 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22036: 00adea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22037: 002ee79d 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 22038: 00a35a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 22039: 006351c5 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22040: 006d84f9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22041: 0060945d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22039: 006351a5 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22040: 006d84d9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22041: 0060943d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22042: 00a35880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 22043: 00ae4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22044: 002d1dd5 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22045: 00b0db80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22046: 00b0f4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 22047: 00a35988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 22048: 0048d8cd 3740 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ 22049: 00b0d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 22050: 00b0efd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22051: 00ad9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22052: 00b0da08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 22053: 004deced 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 22054: 00b0d3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22055: 00ae0250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22056: 006a4821 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22056: 006a4801 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 22057: 0043fa7d 404 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 22058: 00ad1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22059: 00ad23c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 22060: 009f56a4 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22061: 006b72c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22061: 006b72a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22062: 00b0de3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 22063: 00ae7204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22064: 00a35904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 22065: 00b0eb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 22066: 00b0e624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22067: 00b0f528 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22068: 006b8a89 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22069: 0072a0a1 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22070: 00744a99 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22068: 006b8a69 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22069: 0072a081 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22070: 00744a79 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 22071: 00b0f182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22072: 00adeeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22073: 00ae4b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22074: 002c0709 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 22075: 004c38b9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22076: 00ae2b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 22077: 005221d5 422 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ @@ -22091,16 +22091,16 @@ │ │ │ │ 22087: 00ae821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22088: 00363d79 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22089: 0052237d 420 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 22090: 00b0d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22091: 00b0dd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22092: 004cb379 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22093: 002f6cc1 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22094: 006b731d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22095: 005d7ad5 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22094: 006b72fd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22095: 005d7ab5 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 22096: 00b0f440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22097: 00ad6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22098: 0038f7d5 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 22099: 00ae9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22100: 009c0038 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22101: 00ae42e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22102: 004d9be9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ @@ -22111,15 +22111,15 @@ │ │ │ │ 22107: 00b0e8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22108: 00ae7f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22109: 00522521 416 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 22110: 004cbc0d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22111: 002a36f1 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22112: 0029bdb9 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22113: 00b0f070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22114: 0086f6cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22114: 0086f6ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22115: 00a392c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 22116: 00411cfd 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 22117: 00a39138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 22118: 00b0e61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22119: 00461b61 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22120: 00b0da36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22121: 00b0f290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ @@ -22127,116 +22127,116 @@ │ │ │ │ 22123: 00420949 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22124: 00395b9d 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 22125: 0044238d 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 22126: 00a39240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 22127: 00ada344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 22128: 00b0ebd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 22129: 004db641 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 22130: 00732c95 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 22130: 00732c75 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 22131: 004da335 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 22132: 0068cd21 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 22132: 0068cd01 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 22133: 00497845 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 22134: 00b0e64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 22135: 00ae81b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 22136: 0038b661 164 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 22137: 00b0e540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 22138: 00740ec9 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 22138: 00740ea9 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 22139: 00b0f14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 22140: 004def5d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 22141: 00ade3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 22142: 0048b379 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 22143: 00b0e4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 22144: 00b0d248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 22145: 00ad0838 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 22146: 005dd895 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 22146: 005dd875 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 22147: 009f898c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 22148: 00ad8bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 22149: 00a2562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 22150: 00b0d104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 22151: 00ad2418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 22152: 00a391bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 22153: 0041fe6d 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 22154: 00447e11 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 22155: 00ad6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 22156: 00b0e664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 22157: 00b0db02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 22158: 00b0e9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 22159: 00360ce9 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 22160: 009f814c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 22161: 00612145 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 22161: 00612125 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 22162: 00b0eec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 22163: 0069092d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 22163: 0069090d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 22164: 00b0d198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 22165: 00b0deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 22166: 006c3f65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 22166: 006c3f45 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 22167: 00ad7b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 22168: 00b0f104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 22169: 00ad65ec 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 22170: 006a2b0d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 22170: 006a2aed 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 22171: 002f9cf9 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 22172: 00a2a1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ 22173: 004c5f39 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 22174: 00623331 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 22174: 00623311 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 22175: 00b0e020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 22176: 00a2a06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 22177: 00b0f13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 22178: 0048658d 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 22179: 00b0e8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 22180: 00adab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 22181: 00a2a174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 22182: 006c6755 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 22182: 006c6735 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 22183: 00508755 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 22184: 005c1a9d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 22185: 006d4d45 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 22184: 005c1a7d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 22185: 006d4d25 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 22186: 00ae4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 22187: 00722b91 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 22187: 00722b71 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 22188: 00ad4a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 22189: 00ad21a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 22190: 00b0e7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 22191: 004dcbe9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 22192: 00434e75 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 22193: 006e77b9 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 22193: 006e7799 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 22194: 00ad4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 22195: 00ad5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 22196: 006fffa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 22197: 0062bdb1 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 22196: 006fff89 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 22197: 0062bd91 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 22198: 0042bacd 452 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 22199: 00b0d192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 22200: 00b0d0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 22201: 00b0f216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 22202: 00633921 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 22202: 00633901 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 22203: 00ae07b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 22204: 00387ccd 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 22205: 005f75a1 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 22205: 005f7581 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 22206: 00b0e072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 22207: 00a2a0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 22208: 004e2095 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 22209: 002f2cb5 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 22210: 00a2fc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 22211: 00635049 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 22211: 00635029 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 22212: 00ad1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 22213: 0051f98d 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 22214: 00444331 116 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 22215: 00405061 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 22216: 00a2faa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 22217: 00ae0da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 22218: 0043cb1d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 22219: 00b0d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 22220: 00adbbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 22221: 00b0e8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 22222: 005da94d 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 22222: 005da92d 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 22223: 0051f9d5 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 22224: 00a2fbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 22225: 00b0cf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 22226: 0071f41d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 22226: 0071f3fd 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 22227: 00b0e07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 22228: 0046e595 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 22229: 002d1979 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 22230: 00485115 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 22231: 007390b9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 22231: 00739099 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 22232: 00b0d08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 22233: 00ad258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 22234: 004c00a1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 22235: 00adbf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 22236: 00ae8ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 22237: 0047df65 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 22238: 00ae2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ @@ -22247,112 +22247,112 @@ │ │ │ │ 22243: 0051fa1d 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 22244: 00b0e8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 22245: 00b0e7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 22246: 00429671 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 22247: 00a2af60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 22248: 00524aed 284 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 22249: 00ad2198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 22250: 00603d6d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 22251: 0073337d 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 22252: 0071f059 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 22250: 00603d4d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 22251: 0073335d 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 22252: 0071f039 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 22253: 003ec03d 96 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_register_listener │ │ │ │ 22254: 00b0f03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 22255: 00b0e490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 22256: 0062b9f5 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 22256: 0062b9d5 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 22257: 002c5b7d 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 22258: 004dd3ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 22259: 00524c09 272 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 22260: 0071c2f1 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 22260: 0071c2d1 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 22261: 009f7db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 22262: 00b0eff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 22263: 006bf271 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 22263: 006bf251 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 22264: 00b0ed4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 22265: 005e1c89 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 22265: 005e1c69 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 22266: 0038e609 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 22267: 005479c1 252 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 22268: 00a2aedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 22269: 00ae1900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 22270: 00547801 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 22271: 00adaa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 22272: 004591b1 556 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 22273: 00b0f246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 22274: 0050ad1d 90 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 22275: 004caaad 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 22276: 00ad4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 22277: 00714c85 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 22278: 0060ea99 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 22279: 006fd5d9 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 22277: 00714c65 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 22278: 0060ea79 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 22279: 006fd5b9 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 22280: 00524d19 308 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 22281: 00ad2990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 22282: 00ae1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 22283: 00394aad 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 22284: 00ad2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 22285: 00adb034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 22286: 00ae1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 22287: 0032fdf1 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 22288: 006d121d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 22288: 006d11fd 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 22289: 004add79 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 22290: 00b0d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 22291: 00ae71e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 22292: 00b0ef88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 22293: 005478e1 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ - 22294: 00662e69 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 22295: 005ffae1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 22294: 00662e49 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 22295: 005ffac1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 22296: 00b0d028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 22297: 0038ea51 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 22298: 005bc071 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 22299: 00717cf9 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 22298: 005bc051 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 22299: 00717cd9 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 22300: 00b0dfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 22301: 002a43dd 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 22302: 007403d9 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 22303: 005e5eb5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 22304: 006e93d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 22302: 007403b9 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 22303: 005e5e95 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 22304: 006e93b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 22305: 0042bf29 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 22306: 004dc0d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 22307: 00715ee1 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 22307: 00715ec1 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 22308: 00b0f3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 22309: 00b0d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 22310: 00ae2c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 22311: 00addc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 22312: 00b0edbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 22313: 00b0dcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 22314: 0048c9d9 1308 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 22315: 004c7821 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 22316: 00ad1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 22317: 004deb21 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 22318: 006a5ad5 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 22318: 006a5ab5 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 22319: 003c77c1 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 22320: 00b0dc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 22321: 0051fe9d 226 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 22322: 0038358d 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 22323: 00adace4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 22324: 002fbfa1 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 22325: 0074b7dd 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 22325: 0074b7bd 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 22326: 00520151 246 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 22327: 00b0dc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 22328: 005ed101 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 22328: 005ed0e1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 22329: 00b0e808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 22330: 00457db5 340 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 22331: 004e43d5 576 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 22332: 006aa021 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 22332: 006aa001 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 22333: 0051ff81 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 22334: 00a49058 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 22335: 00ad65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 22336: 00b0ef4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 22337: 005d327d 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 22337: 005d325d 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 22338: 00ad8e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 22339: 00ae08d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 22340: 004e38bd 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 22341: 00adeca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 22342: 00448455 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 22343: 009bff90 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 22344: 009fc4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 22345: 00723a21 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 22346: 005e992d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 22347: 007449d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 22345: 00723a01 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 22346: 005e990d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 22347: 007449b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 22348: 00b0d1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 22349: 00b0e112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 22350: 0041e255 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 22351: 00435229 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 22352: 00b0d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 22353: 004dd8b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 22354: 002b0595 140 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -22362,307 +22362,307 @@ │ │ │ │ 22358: 00ae3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 22359: 00b0e788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 22360: 00b0d2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 22361: 00b0e6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 22362: 003817e5 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 22363: 00520069 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 22364: 00ad1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 22365: 005bc379 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 22365: 005bc359 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 22366: 00429145 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 22367: 00b0d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 22368: 002809b9 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 22369: 00ad77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 22370: 00b0dc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 22371: 00ad1844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 22372: 0044a3b9 92 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 22373: 00ad8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 22374: 004de319 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 22375: 00ade454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 22376: 00b0e8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 22377: 005ebe4d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 22377: 005ebe2d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 22378: 00ae5878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 22379: 00736965 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 22379: 00736945 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 22380: 004dd051 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 22381: 0051d091 472 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 22382: 00ad13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 22383: 004cb201 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 22384: 00b0ec24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 22385: 00709091 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 22385: 00709071 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 22386: 00ad28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 22387: 0029ef69 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 22388: 006d2a99 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 22388: 006d2a79 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 22389: 00b0ecd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 22390: 00b0ef2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 22391: 00ae1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 22392: 00b0d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 22393: 00441f49 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 22394: 00b0e3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 22395: 006b7d21 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 22395: 006b7d01 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 22396: 0029af95 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 22397: 006e212d 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 22397: 006e210d 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 22398: 004fb27d 108 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 22399: 00b0f4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 22400: 004cba91 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 22401: 00b0fa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 22402: 00615cf1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 22403: 005be301 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 22402: 00615cd1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 22403: 005be2e1 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 22404: 00b0d048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 22405: 00b0d41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 22406: 00b0dc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 22407: 006e2f0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 22407: 006e2eed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 22408: 00b0e064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 22409: 006f619d 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 22409: 006f617d 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 22410: 00ae11f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 22411: 006f6de5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 22412: 006ee6dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 22411: 006f6dc5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 22412: 006ee6bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 22413: 00ae2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 22414: 00adbc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 22415: 004adc55 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 22416: 007166dd 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 22416: 007166bd 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 22417: 00b0f152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 22418: 006e1975 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 22418: 006e1955 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 22419: 004b1161 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 22420: 00707085 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 22420: 00707065 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 22421: 00ade9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 22422: 004c663d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 22423: 00b0ea4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 22424: 00b0e386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 22425: 00ae0640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 22426: 004043c1 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 22427: 004c48a5 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 22428: 0045df0d 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 22429: 006f8b75 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22430: 006b93c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 22429: 006f8b55 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22430: 006b93a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22431: 0037e635 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22432: 00b0e45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22433: 00479045 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22434: 0071957d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22434: 0071955d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22435: 00b0d9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22436: 00b0ea18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22437: 00ad8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22438: 00664615 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22439: 0062b115 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22438: 006645f5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22439: 0062b0f5 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22440: 0052c061 526 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22441: 00ae6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22442: 006f19f5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22443: 006d6855 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22442: 006f19d5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22443: 006d6835 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22444: 00ad86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 22445: 00b0f080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 22446: 0071426d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22446: 0071424d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22447: 0052c685 488 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22448: 00ae6d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22449: 00b0e032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 22450: 004ae701 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22451: 00b0cf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22452: 00a35d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22453: 009c08ac 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22454: 0052c271 522 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22455: 00ada804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22456: 00b0f190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22457: 00722681 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22458: 006a9929 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22457: 00722661 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22458: 006a9909 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22459: 00b0d060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22460: 00adba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22461: 00a35ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22462: 0028af81 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22463: 00b0d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22464: 00637555 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22465: 008c4eb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22464: 00637535 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22465: 008c4e98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22466: 00adb7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22467: 0071579d 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22468: 00632931 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22467: 0071577d 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22468: 00632911 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22469: 00b0dbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22470: 00603a71 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22470: 00603a51 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22471: 00b0ef8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22472: 006c2e8d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22473: 006647a9 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22472: 006c2e6d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22473: 00664789 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22474: 009b35d8 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22475: 00ae5d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22476: 006f56d1 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22476: 006f56b1 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 22477: 00ae6580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22478: 006dd509 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22478: 006dd4e9 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22479: 00b0e632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22480: 00ad2e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22481: 00b0d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22482: 0070a02d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22482: 0070a00d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22483: 00b0e286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22484: 006b52f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22484: 006b52d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22485: 0052c47d 518 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22486: 00485349 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22487: 00b0dff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22488: 00a35c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22489: 00b0d960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22490: 00ae8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22491: 00ae5b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22492: 00b0fa98 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22493: 00b0d950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22494: 002ed7d9 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22495: 0041aa95 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22496: 004285a1 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22497: 00b0ed9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22498: 005bde89 220 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22498: 005bde69 220 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22499: 004ce7d9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22500: 00b0cf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22501: 006333a1 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22501: 00633381 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22502: 00addf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22503: 00b0e6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22504: 00b0e43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22505: 0064fc79 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22506: 00744b7d 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22505: 0064fc59 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22506: 00744b5d 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22507: 00ad0ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 22508: 0043f815 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22509: 00ad0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22510: 00b0e538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22511: 003ecc41 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22512: 006d5ddd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22512: 006d5dbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 22513: 004d5739 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22514: 005dbfc1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22514: 005dbfa1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22515: 00b0e342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22516: 00b0eaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22517: 00b0eab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22518: 00656125 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22519: 007464b9 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22518: 00656105 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22519: 00746499 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22520: 004851e5 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22521: 00adba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22522: 003ca8d5 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22523: 00411329 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22524: 00ae3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22525: 00b0e7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22526: 00adb2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22527: 00aeb778 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22528: 00470cf9 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22529: 0044c8f9 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22530: 00adbaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 22531: 004d5ac9 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22532: 00b0ecca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22533: 002b134d 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22534: 006a5091 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22534: 006a5071 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22535: 00b0e34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22536: 0052e24d 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22537: 00b0e51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22538: 00ae7684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22539: 0027ff9d 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22540: 00ad6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22541: 0052e325 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22542: 00536755 326 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22543: 00389975 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22544: 004b0925 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22545: 0052e295 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22546: 00b0e9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22547: 00ae54e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22548: 00536505 296 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22549: 00610031 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22550: 0060878d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22549: 00610011 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22550: 0060876d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22551: 00ae2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22552: 00b0e092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22553: 005f322d 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22553: 005f320d 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22554: 00b0e4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22555: 00b0dd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22556: 00b0d210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22557: 00458451 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22558: 0071d399 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22558: 0071d379 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22559: 004d98a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22560: 005e2fc9 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22560: 005e2fa9 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22561: 004288f9 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22562: 0053098d 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22563: 00530a65 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22564: 00b0ce89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22565: 00325a71 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22566: 0071491d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22566: 007148fd 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22567: 0052e2dd 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22568: 00b0d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22569: 0061781d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22569: 006177fd 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22570: 00ad6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22571: 009f049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22572: 0053662d 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22573: 005309d5 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22574: 00b0e7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22575: 00b0d9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22576: 009bfa7c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22577: 00ae72c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22578: 004dab01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22579: 0048499d 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22580: 00293701 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22581: 00b0ddaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22582: 00b0f48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22583: 00b0d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22584: 005be67d 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22584: 005be65d 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22585: 00b0d9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22586: 00b0ef94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22587: 004b14f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22588: 00b0ec7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22589: 002c6c89 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22590: 00ad9b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22591: 00b0e84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22592: 00530a1d 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22593: 004ce855 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22594: 00adc100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22595: 00b0e5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22596: 00b0ef42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22597: 004c02f1 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22598: 0062368d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22598: 0062366d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22599: 005086d5 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22600: 00ae4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22601: 00b0e296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22602: 002c6fad 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22603: 0062eb79 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22603: 0062eb59 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22604: 00b0d046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22605: 009f7c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22606: 006c1529 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22606: 006c1509 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22607: 00b0d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22608: 00689cc1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22608: 00689ca1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22609: 00b0d33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22610: 00a23ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22611: 0050907d 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ 22612: 004b1369 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22613: 00ad50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22614: 00730aed 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22614: 00730acd 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22615: 004db8dd 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22616: 0060e6a5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22617: 006d0f31 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22618: 00726355 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22619: 006add69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22616: 0060e685 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22617: 006d0f11 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22618: 00726335 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22619: 006add49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22620: 00b0d330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22621: 00b0cfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22622: 00b0d478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22623: 00b0e9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22624: 00ae3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22625: 00ae72a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22626: 004e50fd 160 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22627: 00ad8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22628: 003c7e89 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22629: 0062258d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22629: 0062256d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22630: 002be629 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22631: 004da951 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22632: 004d55a9 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22633: 002963c9 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22634: 005de269 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22634: 005de249 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22635: 00508175 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ 22636: 002cda8d 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 22637: 006cc741 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 22638: 006e9aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22637: 006cc721 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22638: 006e9a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22639: 00ae7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22640: 00ad6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22641: 00ae1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22642: 009fc244 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22643: 00b0ea24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22644: 00ad59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22645: 0042ebb9 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22646: 0038eb6d 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22647: 00499a61 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22648: 00a224ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22649: 00b0e02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22650: 006e297d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22650: 006e295d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22651: 00ad1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22652: 00ae3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22653: 00a48fd8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 22654: 00ad789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22655: 00adac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22656: 00632781 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22657: 005dc739 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22656: 00632761 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22657: 005dc719 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22658: 00ae49d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22659: 00ae28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22660: 00b0f46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22661: 00a436bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22662: 00ae2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22663: 004c5b29 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22664: 009f06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ @@ -22672,257 +22672,257 @@ │ │ │ │ 22668: 00b0e55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22669: 00ae8620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22670: 0040cb01 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22671: 00a41748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22672: 00ae7714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22673: 00a22428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ 22674: 0043c0c9 16 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 22675: 006ebb4d 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22675: 006ebb2d 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22676: 0045e815 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22677: 00b0e924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22678: 004a91dd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22679: 00b0d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22680: 00b0d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22681: 00b0d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22682: 00295231 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22683: 00a416c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22684: 0073e60d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22684: 0073e5ed 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22685: 00484d9d 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22686: 008d86d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22686: 008d86b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22687: 00389479 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22688: 007150fd 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22688: 007150dd 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22689: 00ae8710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22690: 00704605 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22690: 007045e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22691: 004cf8b1 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22692: 00ad073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22693: 00535089 308 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22694: 00adac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22695: 00b0d034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22696: 00add0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22697: 00ae6c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22698: 00add704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22699: 00adf010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22700: 00ae697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22701: 008c4de0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22701: 008c4dc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22702: 00534e4d 286 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ 22703: 004b0d1d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22704: 00a41640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22705: 00b0d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22706: 0060b7d5 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22706: 0060b7b5 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22707: 00ae5e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22708: 00b0ec9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22709: 0047abe1 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22710: 004dd2d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22711: 003877e5 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22712: 006f2f71 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22713: 0071e521 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22712: 006f2f51 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22713: 0071e501 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22714: 00b0e6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22715: 00a24b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22716: 00709a35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22716: 00709a15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22717: 00a2b170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22718: 00ae8f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22719: 00534f6d 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22720: 00733b89 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22720: 00733b69 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22721: 00ad1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22722: 00467339 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22723: 006a706d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22723: 006a704d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22724: 00b0d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22725: 006c0f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22725: 006c0f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22726: 00ae5b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22727: 00adf508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22728: 00ad9c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22729: 006d3709 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22729: 006d36e9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22730: 00a2b278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22731: 0052f68d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22732: 00415a89 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22733: 00b0dd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22734: 0042ae05 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22735: 0047a505 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22736: 00adbfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22737: 00b0d34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22738: 0054489d 258 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22739: 00b0e6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22740: 00544b95 274 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22741: 0052f6d5 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22742: 00b0f2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22743: 0073fd05 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22743: 0073fce5 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22744: 00ad5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22745: 005449a1 252 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22746: 00a25080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22747: 0036471d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22748: 00ad4664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22749: 004adcd5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22750: 00b0daf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22751: 0039c8d1 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22752: 004ce8d5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22753: 00a2b1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22754: 002cde11 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22755: 0086d344 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22755: 0086d324 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22756: 00b0f280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22757: 00b0e418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22758: 00ad72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22759: 006d3551 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22759: 006d3531 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22760: 0052f71d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22761: 00b0cfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22762: 00b0eede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22763: 00b0d344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22764: 00b0f48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22765: 0068ff8d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22765: 0068ff6d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22766: 004d245d 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22767: 005d4e91 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22767: 005d4e71 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22768: 003f6325 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22769: 00544a9d 248 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22770: 00745151 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22770: 00745131 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22771: 00ad5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22772: 006fdffd 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22772: 006fdfdd 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22773: 00ae8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22774: 0073200d 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22774: 00731fed 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22775: 00adf320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22776: 002957f5 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22777: 00736f7d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22777: 00736f5d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22778: 00adffb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22779: 00532125 304 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22780: 00ae46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22781: 002d6549 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22782: 0059ef8d 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22782: 0059ef6d 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22783: 00531eed 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22784: 00b0d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22785: 00448795 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22786: 00b0e062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22787: 00719251 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22787: 00719231 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22788: 004e8295 180 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22789: 00ae5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22790: 00ad6f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22791: 00ae55c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22792: 00b0d3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22793: 00b0e738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22794: 005e5ff9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22795: 005efe89 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22794: 005e5fd9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22795: 005efe69 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22796: 004e3479 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22797: 005d3271 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22797: 005d3251 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22798: 002d3335 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22799: 0069fdbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22799: 0069fd9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22800: 00532009 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22801: 00472bcd 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22802: 00b0e6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22803: 00ae6ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22804: 00ae5cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22805: 00b0f36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22806: 00740779 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22807: 007270d9 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22806: 00740759 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22807: 007270b9 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22808: 00b0da78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22809: 006ffef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22809: 006ffed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22810: 004da4b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22811: 004bb43d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22812: 00b0e862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22813: 00adea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22814: 00ae317c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22815: 0045b421 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22816: 004801f5 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22817: 00635d05 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22817: 00635ce5 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22818: 00b0ef5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22819: 003c9281 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22820: 004ddc71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22821: 00b0f15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22822: 00b0ed2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22823: 00ad2ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22824: 006e83e1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22824: 006e83c1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22825: 00ae03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22826: 00b0f0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22827: 0052f17d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22828: 00b0e4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22829: 00ae4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22830: 00633679 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22830: 00633659 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22831: 00420fb5 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22832: 00ae9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 22833: 008d86cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22834: 00616689 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22833: 008d86ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22834: 00616669 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22835: 0046d7d1 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22836: 0052f1c5 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22837: 00b0d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22838: 00ae81d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22839: 00b0e32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22840: 006abbe1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22840: 006abbc1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22841: 00adbab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22842: 00ade588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22843: 002ee811 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22844: 00b0d3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22845: 00ae7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22846: 00b0e9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22847: 00b0eeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22848: 00b0e056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22849: 00b0eba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22850: 009fc55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22851: 00ad3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22852: 0045e5cd 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22853: 00adc3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22854: 00b0f1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22855: 0074018d 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22855: 0074016d 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 22856: 004dbf41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22857: 0068d7d9 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22857: 0068d7b9 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22858: 00ae1440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22859: 00a314f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 22860: 002d1c39 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22861: 0052f20d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 22862: 00b0d3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22863: 00a31368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 22864: 00384ced 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22865: 004c9325 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 22866: 00ad8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22867: 00713669 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22867: 00713649 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22868: 004637ed 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22869: 00291569 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22870: 00b0eff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22871: 00a31470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 22872: 00460cb1 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22873: 005d1b5d 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22874: 006d16a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22873: 005d1b3d 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 22874: 006d1685 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22875: 00ae6ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22876: 00ad8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22877: 0072822d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22877: 0072820d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22878: 00b0d0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22879: 00ad307c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22880: 00addd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22881: 00add124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22882: 00b0df32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22883: 00ad1cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22884: 00adf100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22885: 0032c6ad 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22886: 00b0ce2c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22887: 006332bd 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22887: 0063329d 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22888: 009aadb0 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 22889: 004dc3a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22890: 00ae50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22891: 00452835 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 22892: 00a313ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 22893: 0060cfd5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22893: 0060cfb5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 22894: 00a396e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 22895: 007244f1 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22895: 007244d1 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22896: 00b0ec60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 22897: 009bd994 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22898: 00ae7e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22899: 00a39558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ 22900: 004b1579 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22901: 006a6599 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22901: 006a6579 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22902: 00ad75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22903: 0051b401 494 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 22904: 0029beed 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22905: 007007ed 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22906: 005d3cd1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22905: 007007cd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22906: 005d3cb1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22907: 00a39660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 22908: 00ad9ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22909: 002f22b1 408 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22910: 006f69b9 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22910: 006f6999 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22911: 004d8d01 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22912: 005c9031 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22912: 005c9011 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22913: 00adbc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22914: 006b68f9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22914: 006b68d9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22915: 00b0cf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22916: 0073dd2d 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22917: 00708eed 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22916: 0073dd0d 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22917: 00708ecd 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22918: 00ad314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22919: 00ae5a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22920: 00add0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22921: 00b0e98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22922: 003436e1 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22923: 00ad5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22924: 00496e39 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -22937,161 +22937,161 @@ │ │ │ │ 22933: 0050ad81 64 FUNC GLOBAL DEFAULT 12 helper_hyp_tlb_flush │ │ │ │ 22934: 00b0f3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22935: 00b0d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22936: 004aeb1d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22937: 00a395dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 22938: 00b0ceba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22939: 00ada6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22940: 005efcbd 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22940: 005efc9d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22941: 002d6545 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22942: 00b0e932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22943: 00b0cee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22944: 00b0ddc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22945: 005da82d 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22945: 005da80d 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22946: 00b0f6c8 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22947: 00704dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22947: 00704ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22948: 00368515 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22949: 004c94b9 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22950: 0047199d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22951: 00ae7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22952: 006cf991 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22952: 006cf971 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22953: 00b0dac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22954: 00ad1a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22955: 006fd255 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22955: 006fd235 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22956: 00b0deb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22957: 00715729 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22958: 008d86b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22957: 00715709 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22958: 008d8690 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22959: 0029e979 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22960: 00ae02b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22961: 00b0eb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22962: 00a37668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 22963: 00ada634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22964: 0029e341 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22965: 00667cdd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22965: 00667cbd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22966: 0045911d 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22967: 00aeb788 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22968: 00ae6194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22969: 00b0dfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22970: 00ae3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22971: 006bf8a5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22971: 006bf885 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22972: 002bbb9d 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22973: 006b5875 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22974: 0073ae01 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22973: 006b5855 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22974: 0073ade1 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22975: 00b0d1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22976: 0044a2fd 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22977: 00ad1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22978: 00ae7424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22979: 008d8698 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22979: 008d8678 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22980: 00a24ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 22981: 00ad83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22982: 00ad98a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22983: 002f83e9 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22984: 00adfa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22985: 006b22dd 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22986: 008c4ed0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22985: 006b22bd 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22986: 008c4eb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22987: 00ae1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22988: 00a375e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 22989: 00ad0ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22990: 00290671 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22991: 00b0ec84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22992: 00b0f4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22993: 00ae1300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22994: 005da8ad 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22995: 00709d29 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22996: 0069977d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22994: 005da88d 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22995: 00709d09 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22996: 0069975d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22997: 00b0ef6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22998: 0071358d 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 22999: 006f28a9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22998: 0071356d 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22999: 006f2889 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23000: 00ad8a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23001: 00b0d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23002: 00ad4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23003: 009f1168 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23004: 00b0e09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23005: 00ae5718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23006: 00ae0fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23007: 00ad70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23008: 006b15b5 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23008: 006b1595 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 23009: 0043f655 448 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23010: 0051f11d 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 23011: 00b0cf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23012: 00a4bce8 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23013: 00ae2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 23014: 004add51 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23015: 00b0dc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23016: 00b0f2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23017: 0060e10d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23017: 0060e0ed 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23018: 0040ad81 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23019: 00b0e026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23020: 0051f165 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 23021: 009c10dc 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23022: 00b0e9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23023: 00ae5bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23024: 00ae7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23025: 00ad4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23026: 00382d6d 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23027: 006b0bf1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23027: 006b0bd1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23028: 00b0d2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23029: 00a43740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 23030: 00b0fa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23031: 0047fd99 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23032: 004638bd 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23033: 00661f89 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23033: 00661f69 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 23034: 0052d5ed 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 23035: 007399cd 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23036: 00662b71 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23035: 007399ad 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23036: 00662b51 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 23037: 0052d6c5 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ 23038: 00405f85 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 23039: 005f2a6d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23039: 005f2a4d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 23040: 004ad375 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23041: 0071eff5 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23041: 0071efd5 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23042: 00ad63ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 23043: 005d116d 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 23043: 005d114d 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23044: 0037ba95 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23045: 00342e11 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23046: 006b3aa1 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23046: 006b3a81 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23047: 00b0f318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 23048: 0052d635 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 23049: 00610f2d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23049: 00610f0d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23050: 00b0da0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23051: 0051f1ad 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 23052: 006a6afd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23052: 006a6add 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23053: 00b0d242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 23054: 00742d55 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 23054: 00742d35 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 23055: 00b0cb74 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 23056: 00ae13b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23057: 00b0d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23058: 006326e5 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23058: 006326c5 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23059: 00ae8dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 23060: 004d9b11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23061: 00a41e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 23062: 002bb34d 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 23063: 0052d67d 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 23064: 005bc115 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23064: 005bc0f5 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23065: 00b0df04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23066: 00b0da6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23067: 00b0d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23068: 00ad5790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23069: 00b0ea50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23070: 00ade598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23071: 00ae83a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23072: 0044aa05 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 23073: 005caae5 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23074: 006f6275 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23073: 005caac5 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 23074: 006f6255 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23075: 00b0ded2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23076: 006af181 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23076: 006af161 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 23077: 004b1f69 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23078: 00b0ef46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 23079: 004f86e9 208 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ 23080: 004353f5 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 23081: 00b0edd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23082: 002bca3d 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23083: 00b0f178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23084: 00b0fa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23085: 00b0e634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23086: 0082e118 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23086: 0082e0f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23087: 009c7690 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23088: 00b0d24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23089: 00adbfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23090: 00b0dc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23091: 00add944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23092: 00415f2d 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23093: 00addff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -23100,66 +23100,66 @@ │ │ │ │ 23096: 00ae1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23097: 00549b5d 542 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 23098: 00450469 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23099: 002b11c1 192 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 23100: 00ae8e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23101: 00b0dd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 23102: 0054a169 512 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 23103: 0072d95d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23103: 0072d93d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 23104: 00add794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23105: 00ae1470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 23106: 006d49d9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 23106: 006d49b9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 23107: 00549d7d 498 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 23108: 00b0f0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23109: 00b0e830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23110: 0071e7e1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23110: 0071e7c1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23111: 00b0d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23112: 00ad79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23113: 0060b69d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23113: 0060b67d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23114: 0031ab8d 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23115: 00b0e0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 23116: 0043a3c1 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 23117: 007309b1 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23117: 00730991 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 23118: 00ad724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 23119: 00b0e148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 23120: 006cbcf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 23120: 006cbcd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 23121: 00ae2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 23122: 00742899 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 23122: 00742879 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 23123: 004dabe1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 23124: 00ae4308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 23125: 00299799 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 23126: 00b0ced0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 23127: 006c32d9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 23127: 006c32b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 23128: 00b0ef0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 23129: 00ad2af0 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 23130: 00ae0c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 23131: 00ad34ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 23132: 0037fa49 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 23133: 00b0d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 23134: 00549f71 502 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 23135: 00704a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 23136: 00713fed 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 23135: 007049e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 23136: 00713fcd 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 23137: 00b0df58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 23138: 00ad8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 23139: 00b0d1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 23140: 004589ad 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 23141: 006fcfad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 23142: 006cf51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 23143: 00692061 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 23144: 006eb105 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 23145: 007017cd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 23141: 006fcf8d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 23142: 006cf4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 23143: 00692041 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 23144: 006eb0e5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 23145: 007017ad 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 23146: 00b0f17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 23147: 00b0ed7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 23148: 00690c4d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 23149: 00733949 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 23148: 00690c2d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 23149: 00733929 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 23150: 00ad6fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 23151: 00b0db12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 23152: 00714005 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 23152: 00713fe5 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 23153: 00ae65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 23154: 0072ef39 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 23154: 0072ef19 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 23155: 00b0d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 23156: 00b0da54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 23157: 00ad4374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 23158: 009ab48c 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 23159: 00ae0610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 23160: 00b0d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 23161: 00adad74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ @@ -23171,148 +23171,148 @@ │ │ │ │ 23167: 00b0ee96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 23168: 00ae0fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 23169: 004ba99d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 23170: 004647dd 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 23171: 00ad6ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 23172: 00ae5848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 23173: 00a39870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ - 23174: 006a36c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 23174: 006a36a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 23175: 00afd288 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 23176: 00ae80f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 23177: 00387265 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 23178: 00a267b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 23179: 00b0d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 23180: 004b15d5 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 23181: 0037bb05 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 23182: 006cfb71 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 23182: 006cfb51 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 23183: 00b0daec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 23184: 0062c8b5 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 23185: 006f42d1 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 23184: 0062c895 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 23185: 006f42b1 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 23186: 004e66a1 96 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 23187: 00b0e1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 23188: 00b0dce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 23189: 00293c0d 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 23190: 00ad33fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 23191: 00b0f0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 23192: 00623045 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 23192: 00623025 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 23193: 00ad05c0 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 23194: 00a2331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 23195: 00ad704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 23196: 006b4e81 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 23196: 006b4e61 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 23197: 004b57a1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 23198: 006a3831 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 23198: 006a3811 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 23199: 00ad6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 23200: 00730669 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 23200: 00730649 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 23201: 0043ccfd 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 23202: 005b7585 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 23202: 005b7565 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 23203: 00a397ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 23204: 00a46a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 23205: 0054be7d 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 23206: 00a23424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 23207: 0060eb1d 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 23207: 0060eafd 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 23208: 00b0e892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 23209: 00ae4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 23210: 00b0cf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 23211: 00b0ec40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 23212: 00b0d414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 23213: 006cc13d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 23213: 006cc11d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 23214: 00413aad 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 23215: 00ade828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 23216: 00ae4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 23217: 006d33f9 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 23217: 006d33d9 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 23218: 00a217c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 23219: 002802f9 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 23220: 00b0f1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 23221: 00b0f3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 23222: 00b0de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 23223: 006cf3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 23223: 006cf395 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 23224: 00a325f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 23225: 004e3045 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 23226: 0072d171 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 23226: 0072d151 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 23227: 00b0e832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 23228: 00b0f9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 23229: 005d5499 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 23229: 005d5479 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 23230: 00adc958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 23231: 004990d1 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 23232: 00ada724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 23233: 002960d9 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 23234: 00a32700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 23235: 005deea1 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 23235: 005dee81 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 23236: 00adc410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 23237: 00a233a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 23238: 007305b1 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 23238: 00730591 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 23239: 00b0de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 23240: 00639cd1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 23240: 00639cb1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 23241: 00b0f232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 23242: 00ae8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 23243: 00ad8588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 23244: 003e1c15 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 23245: 0084ea40 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 23245: 0084ea20 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 23246: 0029d231 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 23247: 0084e8f8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 23247: 0084e8d8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 23248: 002a38f5 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 23249: 005918f1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 23250: 005ddbb9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 23249: 005918cd 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 23250: 005ddb99 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 23251: 00b0ec28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 23252: 0084e7b0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 23252: 0084e790 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 23253: 00aeba50 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 23254: 00ad70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 23255: 005919c9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 23255: 005919a5 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 23256: 00b0e6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 23257: 00a3b0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 23258: 006f97e9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 23258: 006f97c9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 23259: 00a3267c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 23260: 00a3af20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 23261: 003ade59 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 23262: 00add504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 23263: 00adc4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 23264: 00740559 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 23265: 00591939 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 23266: 005e2405 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 23264: 00740539 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 23265: 00591915 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 23266: 005e23e5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 23267: 00a3b028 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 23268: 00ae3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 23269: 00ae2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 23270: 00adb870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 23271: 0045830d 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 23272: 004bb76d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 23273: 006165dd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 23273: 006165bd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 23274: 00b0f1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 23275: 00b0f4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 23276: 00b0eaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 23277: 006fac31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 23277: 006fac11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 23278: 002ce6b5 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 23279: 00ae4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 23280: 00385179 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 23281: 006f7a45 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 23281: 006f7a25 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 23282: 00b0cf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 23283: 006a3d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 23283: 006a3d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 23284: 002a05ad 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 23285: 00591981 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 23285: 0059195d 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 23286: 00a3afa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 23287: 005d7aa1 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 23287: 005d7a81 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 23288: 00467279 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 23289: 0048b9bd 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 23290: 006d07b5 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 23290: 006d0795 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 23291: 00ae8280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 23292: 00b0de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 23293: 00608d99 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 23293: 00608d79 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 23294: 0037fbd5 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 23295: 00ad4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 23296: 0038184d 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 23297: 00ad8538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 23298: 0044a88d 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 23299: 00ad80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 23300: 00ae05c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 23301: 00ae6b80 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 23302: 00508695 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 23303: 00ad714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 23304: 00adc2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 23305: 0073cead 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 23305: 0073ce8d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 23306: 00a25524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 23307: 00739339 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 23307: 00739319 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 23308: 00ad8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 23309: 00b0fa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 23310: 002d655d 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 23311: 0050904d 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 23312: 00a38244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 23313: 00ae3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 23314: 00addd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -23325,146 +23325,146 @@ │ │ │ │ 23321: 00b0e23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 23322: 00b0e526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 23323: 002a2395 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 23324: 00a381c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 23325: 00ad783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 23326: 00ae8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 23327: 00508155 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 23328: 006e92a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 23328: 006e9289 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 23329: 00b0f46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 23330: 006b6cfd 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 23330: 006b6cdd 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 23331: 00ad336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 23332: 00a3c2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 23333: 005dda29 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 23334: 0072fb11 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 23335: 0060d8d1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 23333: 005dda09 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 23334: 0072faf1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 23335: 0060d8b1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 23336: 0035398d 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 23337: 00471b85 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 23338: 00608d1d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 23338: 00608cfd 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 23339: 00ad4af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 23340: 0044945d 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 23341: 0062ed09 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 23341: 0062ece9 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 23342: 00b0dd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 23343: 00b0df1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 23344: 009ffb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 23345: 00adc330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 23346: 0031d749 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 23347: 00b0f1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 23348: 006d4b6d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 23349: 00701ec9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 23348: 006d4b4d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 23349: 00701ea9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 23350: 004c76e9 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 23351: 004667ad 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 23352: 00a3813c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 23353: 006c0ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 23354: 006aa4f5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 23355: 005d629d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 23353: 006c0aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 23354: 006aa4d5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 23355: 005d627d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 23356: 00342f61 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 23357: 00a3c234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 23358: 00adc050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 23359: 00ade0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 23360: 00ada6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 23361: 00ad43a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 23362: 0062a479 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 23363: 006d1a61 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 23364: 0060e24d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 23362: 0062a459 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 23363: 006d1a41 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 23364: 0060e22d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 23365: 00b0df74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 23366: 00b0dffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ 23367: 0043609d 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 23368: 00b0db68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 23369: 00ad8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 23370: 004ae9b5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 23371: 004a88e1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 23372: 00b0ce8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 23373: 0086f718 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 23374: 006be059 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 23375: 006a09bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 23373: 0086f6f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 23374: 006be039 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 23375: 006a099d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 23376: 00b0d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 23377: 00b0ecc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 23378: 0086f710 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 23379: 0065e7f9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 23378: 0086f6f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 23379: 0065e7d9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 23380: 00adf7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 23381: 00a492f4 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 23382: 006a4c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 23383: 0086f708 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 23382: 006a4c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 23383: 0086f6e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 23384: 00b0f302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 23385: 00b0de14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 23386: 00b0e550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 23387: 005d0219 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 23387: 005d01f9 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 23388: 00ad6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 23389: 00ad9fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 23390: 00b0e8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 23391: 004cdf81 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 23392: 0069b045 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 23392: 0069b025 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 23393: 00ae3848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 23394: 00adf4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 23395: 00b0d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 23396: 00b0d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 23397: 0038f03d 1496 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 23398: 0029dee5 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 23399: 004de13d 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 23400: 00b0ea2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 23401: 003852e1 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 23402: 00ad70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 23403: 00b0de22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 23404: 00b0d260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 23405: 00667e71 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 23405: 00667e51 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 23406: 009fc5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 23407: 007281f9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 23407: 007281d9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 23408: 003f6381 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 23409: 00509349 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 23410: 006eac0d 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 23411: 006d199d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 23410: 006eabed 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 23411: 006d197d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 23412: 00b0e648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 23413: 002bd8e1 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 23414: 00652071 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 23414: 00652051 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 23415: 00b0f40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 23416: 00b0f9b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 23417: 005091e5 82 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 23418: 00b0e290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 23419: 006cedd1 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 23419: 006cedb1 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 23420: 00497971 184 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 23421: 0041f129 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 23422: 006f80e1 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 23422: 006f80c1 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 23423: 004378d9 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 23424: 00b0d3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 23425: 00b0e54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 23426: 002c5a7d 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 23427: 0050928d 100 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 23428: 00b0eb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 23429: 00b0db6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 23430: 0042906d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 23431: 00509145 78 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ 23432: 004d8db9 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 23433: 00b0df6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 23434: 00b0e440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 23435: 00b0f272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 23436: 0038e53d 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 23437: 0060b941 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 23437: 0060b921 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 23438: 00adb014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 23439: 00ae6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 23440: 00adb7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 23441: 00b0e03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 23442: 00b0dbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 23443: 00b0d02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23444: 002d2d91 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23445: 00b0d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 23446: 004dbde1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23447: 00ae7c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23448: 00b0f2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23449: 0070388d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23449: 0070386d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23450: 00b0ea80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23451: 009f03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23452: 0029d091 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23453: 00b0ce2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23454: 00adb9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23455: 00ada4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23456: 006b4e39 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23456: 006b4e19 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 23457: 0043cb79 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23458: 005357b1 314 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23459: 006c743d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23459: 006c741d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23460: 00a37878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23461: 00ad5f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23462: 00adbd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23463: 00b0f0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23464: 00b0d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23465: 00ae60d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ 23466: 002a18f1 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ @@ -23475,334 +23475,334 @@ │ │ │ │ 23471: 00ae6d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23472: 00b0e3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23473: 004ce001 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23474: 009fed94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23475: 0052fe41 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23476: 00a469c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23477: 00a3cf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23478: 0074893d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23479: 006a3ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23478: 0074891d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23479: 006a3cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23480: 0052fca1 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23481: 0047e2fd 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23482: 00496475 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23483: 005358ed 336 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ - 23484: 005cdec5 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 23484: 005cdea5 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23485: 00a377f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23486: 00b0cf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 23487: 00b0e696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 23488: 00b0e96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23489: 00ad787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23490: 00ad2248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23491: 00ae4468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23492: 002fe051 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23493: 00ae2c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23494: 00622c55 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23494: 00622c35 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23495: 00b0e5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23496: 00adbc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23497: 0042964d 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 23498: 005d0b49 84 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23499: 0071944d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23500: 006c49c9 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23498: 005d0b29 84 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 23499: 0071942d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23500: 006c49a9 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23501: 00b0f22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23502: 006c9925 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23502: 006c9905 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23503: 00b0e2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23504: 003c7d91 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23505: 00a3cf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23506: 002c6f2d 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23507: 0052fd71 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23508: 00ad659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23509: 003cad25 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23510: 004e3665 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23511: 00adf120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 23512: 004dc6fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23513: 00b0d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23514: 0029d14d 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 23515: 004b1d11 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23516: 006e4e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23517: 006ac321 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23516: 006e4e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23517: 006ac301 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23518: 0028d711 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23519: 00ae09d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23520: 00ada944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23521: 006cd441 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 23522: 005d10a1 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 23521: 006cd421 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23522: 005d1081 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23523: 00adaa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23524: 00748361 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23524: 00748341 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23525: 00ae3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23526: 00ae67e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23527: 003ecd4d 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23528: 006b6fa5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23528: 006b6f85 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23529: 00b0df7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23530: 004989f5 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23531: 004671c5 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23532: 00ada924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 23533: 004b0ad5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23534: 00ae54a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23535: 00ad9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23536: 00496f01 100 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23537: 00a41cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23538: 009fca00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 23539: 00344fc5 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23540: 00b0edfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23541: 006e2d45 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23541: 006e2d25 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23542: 0042c00d 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23543: 00508429 70 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23544: 00a41f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23545: 00ad9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23546: 00b0d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23547: 00b0d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23548: 00a3dc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23549: 00508a21 160 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23550: 006230bd 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23550: 0062309d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23551: 00adc474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23552: 0068ec35 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23552: 0068ec15 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23553: 00a3dd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23554: 00b0e2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23555: 00ada064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23556: 00729ebd 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23556: 00729e9d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23557: 003f05b9 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23558: 00b0d368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23559: 0065ef81 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23559: 0065ef61 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23560: 005148d1 1508 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23561: 00b0e800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23562: 00b0d426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23563: 00608619 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23563: 006085f9 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23564: 00ae4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23565: 003ade55 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23566: 009ffafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23567: 00b0d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23568: 00507db5 110 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23569: 0031b639 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23570: 00746fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23571: 005d0255 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23570: 00746fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23571: 005d0235 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23572: 0034d4a1 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23573: 006eb5f1 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23574: 005f31a9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23573: 006eb5d1 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23574: 005f3189 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23575: 00ae8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23576: 00b0d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23577: 0090d614 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23578: 00a3dd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23579: 004fe12d 22 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23580: 00b0d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23581: 004f7b05 16 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23582: 00ad1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23583: 00b0de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23584: 00ae20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23585: 0073aab1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23586: 0073a321 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23585: 0073aa91 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23586: 0073a301 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23587: 00ad1874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23588: 00ad6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23589: 002d5f95 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23590: 004428cd 10 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 23591: 0048589d 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23592: 00ada274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23593: 00b0eade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23594: 00b0e2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23595: 0073a805 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23596: 006e7f91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23595: 0073a7e5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23596: 006e7f71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23597: 00b0e36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23598: 00ad3d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23599: 00744285 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23600: 006fe0f1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23599: 00744265 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23600: 006fe0d1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23601: 00ad4324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23602: 00644061 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23603: 005e77fd 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23602: 00644041 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23603: 005e77dd 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23604: 00ae06a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23605: 005e2b29 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23605: 005e2b09 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23606: 00447219 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23607: 003f0b0d 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23608: 003fa9e9 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23609: 006f1511 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23609: 006f14f1 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23610: 004de6c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23611: 004dcd51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23612: 0046dc01 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23613: 005d6659 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 23614: 006eeb8d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23613: 005d6639 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23614: 006eeb6d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ 23615: 00527829 484 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23616: 006ccff1 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23616: 006ccfd1 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23617: 004ce135 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23618: 00ad4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23619: 00ad723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23620: 00527dfd 508 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23621: 00ad754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23622: 005e3b19 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23622: 005e3af9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23623: 004ce085 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23624: 004dcee5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23625: 00527a0d 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23626: 00ae2aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23627: 00b0d3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23628: 002f6e89 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23629: 005ae5a1 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23630: 006a793d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23629: 005ae581 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23630: 006a791d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23631: 00ad4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23632: 00b0dcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23633: 00adbbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23634: 00adf3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23635: 0047a5e1 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23636: 006eedc5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23636: 006eeda5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23637: 00ae0670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23638: 0041faa1 456 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23639: 0051f62d 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23640: 00527c05 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23641: 00ae66e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23642: 00742c4d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23642: 00742c2d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23643: 00b0ec5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23644: 00389451 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23645: 00ade8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23646: 0046709d 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23647: 0051f675 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23648: 00ad8c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23649: 00ad2d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23650: 00adc6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23651: 006fd555 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23651: 006fd535 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23652: 0043caf9 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23653: 00b0e702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23654: 00b0d3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23655: 002ef91d 460 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23656: 00ae09f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23657: 0043cb71 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23658: 00444401 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23659: 004298cd 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23660: 00715f35 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23660: 00715f15 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23661: 00ae3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23662: 009fe6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23663: 00b0f312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23664: 00497ee1 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23665: 00b0d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23666: 0051f6bd 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23667: 006a4731 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23668: 00714bed 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23667: 006a4711 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23668: 00714bcd 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23669: 00b0d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23670: 004b1081 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23671: 00ae6560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23672: 005d326d 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23672: 005d324d 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23673: 00341f19 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23674: 00b0d288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23675: 006fcef1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23675: 006fced1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23676: 0048b88d 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23677: 00b0ef96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23678: 00b0e340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23679: 00b0de0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23680: 00622ccd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23680: 00622cad 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23681: 00b0e03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23682: 00b0de06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23683: 00b0f380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23684: 004e1685 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23685: 007145a1 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23685: 00714581 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23686: 00b0f072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23687: 00adc6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23688: 006f25d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23688: 006f25b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23689: 00b0d0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23690: 004dd125 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23691: 006b57b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23691: 006b5791 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23692: 002cfe01 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23693: 00450f01 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23694: 006b5e59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23694: 006b5e39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23695: 00294ea9 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23696: 00b0f9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23697: 00ae82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23698: 006dd18d 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23699: 006c9e19 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23700: 006dda65 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23698: 006dd16d 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23699: 006c9df9 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23700: 006dda45 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23701: 00b0e28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23702: 00ada334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23703: 00739fcd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23704: 006c230d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23705: 0070ecdd 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23703: 00739fad 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23704: 006c22ed 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23705: 0070ecbd 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23706: 004e22a9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23707: 004f87b9 468 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23708: 00ad6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23709: 006e36fd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23710: 0072356d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23711: 006a4fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23712: 00730dc5 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23709: 006e36dd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23710: 0072354d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23711: 006a4fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23712: 00730da5 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23713: 00b0d3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23714: 00ad0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23715: 00655c09 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23716: 006f5a1d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23715: 00655be9 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23716: 006f59fd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23717: 00ad78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23718: 00539e11 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23719: 00ae0520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23720: 002a7375 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23721: 0045aea9 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23722: 0082e11c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23722: 0082e0fc 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23723: 00ae1250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23724: 006cf955 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23724: 006cf935 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23725: 00b0e33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23726: 00742da1 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23726: 00742d81 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23727: 0028d80d 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23728: 00ae6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23729: 00b0ea66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23730: 00b0dcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23731: 00b0cfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23732: 00606165 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23733: 006feed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23734: 0069805d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23732: 00606145 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23733: 006feeb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23734: 0069803d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23735: 00539f55 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23736: 00b0ebdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23737: 00ae0d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23738: 006a76e5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23739: 0074c1f9 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23738: 006a76c5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23739: 0074c1d9 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23740: 00434965 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23741: 00b0d980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23742: 004059e5 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23743: 005bcf9d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23743: 005bcf7d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23744: 00b0d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23745: 002a6fe1 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23746: 00ad7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23747: 00530f2d 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23748: 00ae5708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23749: 00b0e5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23750: 005ea249 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23750: 005ea229 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23751: 003c2ce5 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23752: 00b0f474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23753: 0048b891 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23754: 00531005 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23755: 00b0ed5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23756: 00adb880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23757: 00ae2a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23758: 00532ed9 308 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23759: 00ad9a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23760: 00ad3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23761: 0045c64d 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23762: 00b0f356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23763: 00530f75 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23764: 00ad50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23765: 008d86ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23765: 008d868c 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23766: 00532c9d 286 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ 23767: 0043233d 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23768: 00b0d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23769: 00b0f9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23770: 004c7bb5 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23771: 00b0df66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23772: 002bfd49 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23773: 00ad5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23774: 00b0e0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23775: 00744201 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23775: 007441e1 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23776: 00ad14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23777: 00ae76d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23778: 005d14b9 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23779: 007233fd 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23778: 005d1499 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 23779: 007233dd 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23780: 00ae7f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23781: 00b0d1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23782: 00ade818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23783: 002966d1 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23784: 00b0e8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23785: 00b0d062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23786: 00429825 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23787: 00530fbd 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23788: 00ada5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23789: 00ada974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23790: 00b0e308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23791: 00428425 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23792: 00532dbd 284 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23793: 006c7655 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23793: 006c7635 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23794: 00ad12d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23795: 004ba51d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23796: 00b0d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23797: 007037c1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23797: 007037a1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23798: 00ad5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23799: 00ae3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23800: 00b0e0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23801: 00b0e3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23802: 00b0d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23803: 00b0eb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23804: 00a3d020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ @@ -23816,144 +23816,144 @@ │ │ │ │ 23812: 0050750d 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23813: 00b0e8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23814: 00a3d128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23815: 00ae6bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23816: 00461cf5 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23817: 002f480d 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23818: 00b0d25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23819: 006e7c21 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23819: 006e7c01 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23820: 00adae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23821: 00b0d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23822: 0054ccf1 62 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23823: 00b0f4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23824: 004e4f99 356 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23825: 00b0f408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23826: 004e3c11 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23827: 00ad71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23828: 00ad21e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23829: 00adb6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23830: 00b0daa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23831: 0073ffe1 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23831: 0073ffc1 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23832: 00ae0930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23833: 00b0e38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23834: 002a2645 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23835: 0059042d 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23835: 00590409 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23836: 00a3d0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23837: 00a45318 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23838: 005d01f1 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23838: 005d01d1 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23839: 004fe3e9 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23840: 00ada284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23841: 006fdb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23841: 006fdb19 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23842: 00ad52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23843: 00a455ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 23844: 0054bae9 74 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 23845: 00296611 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23846: 006a3525 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23846: 006a3505 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23847: 00405921 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23848: 0072714d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23848: 0072712d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23849: 00ad3d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23850: 00ae7904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23851: 00b0dd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23852: 006c9bf1 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23852: 006c9bd1 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23853: 00b0dac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 23854: 00ae1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23855: 00b0dcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23856: 00a45084 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 23857: 00360d5d 552 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23858: 00b0f3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23859: 007450b5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23859: 00745095 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23860: 00ad2cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23861: 00b0e848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23862: 00b0df72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23863: 004124bd 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23864: 00adb344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23865: 005de8c1 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23865: 005de8a1 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23866: 00b0f1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23867: 006331b5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23867: 00633195 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23868: 00343051 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23869: 00b0cd04 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23870: 0050a6e1 46 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 23871: 00b0daaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23872: 0084e318 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23873: 006c10d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23874: 0062c799 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23875: 00709e05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23872: 0084e2f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23873: 006c10b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23874: 0062c779 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23875: 00709de5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23876: 00ae7894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23877: 00a407d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 23878: 00ae8de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23879: 004e2091 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23880: 00ad646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23881: 00a4074c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 23882: 00b0de2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23883: 006e41ad 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23883: 006e418d 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23884: 00ad9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 23885: 006039e1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23886: 0068f0f1 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 23887: 005b0e69 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 23885: 006039c1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23886: 0068f0d1 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23887: 005b0e49 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 23888: 00506139 164 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 23889: 005d4db1 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23889: 005d4d91 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23890: 0049a56d 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23891: 00ad1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23892: 00a406c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 23893: 0062a3e9 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23894: 006b34a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23895: 006f1069 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23896: 006f7439 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 23897: 006577f1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23893: 0062a3c9 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23894: 006b3489 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23895: 006f1049 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23896: 006f7419 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23897: 006577d1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23898: 002bc9e9 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23899: 00b0e95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23900: 006ac24d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23900: 006ac22d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23901: 00b0e282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23902: 004e5af9 194 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ 23903: 00ae22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 23904: 006f5469 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23904: 006f5449 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23905: 00b0ec16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 23906: 004ba519 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23907: 0026f7d1 52 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 23908: 00b0e7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23909: 00ae7eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23910: 00b0cff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23911: 00ad743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23912: 00ad070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23913: 00ae04c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23914: 0070b105 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23914: 0070b0e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23915: 00b0d988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23916: 00618665 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23916: 00618645 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23917: 00b0f3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23918: 005e42b1 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23918: 005e4291 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23919: 00ad8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 23920: 004dc625 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 23921: 00590881 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 23921: 0059085d 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 23922: 00b0dab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23923: 00466861 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 23924: 00441d01 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23925: 00b0cf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23926: 002fc3c1 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23927: 006a39d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23927: 006a39b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23928: 00adfa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 23929: 005d1469 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23930: 00720875 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23931: 006c2815 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23929: 005d1449 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 23930: 00720855 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23931: 006c27f5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23932: 00b0ce92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23933: 006bdca9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23933: 006bdc89 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23934: 00ae3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23935: 00a45294 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 23936: 005bdcb1 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23936: 005bdc91 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23937: 00b0e8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23938: 00ad3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23939: 006b7891 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23939: 006b7871 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23940: 0029c775 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23941: 00b0e364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 23942: 004dbb85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23943: 00ad2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23944: 006e7889 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23945: 0073fadd 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23944: 006e7869 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23945: 0073fabd 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23946: 00a45528 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 23947: 002ee661 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23948: 006ce709 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23948: 006ce6e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23949: 00b0e294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 23950: 004c3b95 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23951: 00484a5d 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23952: 00b0d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23953: 00542749 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 23954: 00ade5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 23955: 00428c0d 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ @@ -23965,154 +23965,154 @@ │ │ │ │ 23961: 009bda00 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 23962: 009c066c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23963: 00b0e134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23964: 0046d54d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23965: 00b0df02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23966: 00b0f090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23967: 00ad6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23968: 005a8515 2016 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23968: 005a84f5 2016 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23969: 00b0e748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23970: 00ae4618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23971: 00706e79 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23971: 00706e59 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23972: 004cd255 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23973: 00b0e536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23974: 00ad651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23975: 00b0e4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23976: 004cdd45 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23977: 002ee955 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23978: 003f5ac5 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23979: 005f20a9 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23979: 005f2089 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23980: 00ae0790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23981: 00ad4ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23982: 00b0d236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23983: 00542635 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 23984: 004e5a4d 18 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 23985: 00ae0660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23986: 009fca84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23987: 007159f5 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23987: 007159d5 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23988: 00b0e764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23989: 002bf279 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23990: 00ae2d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23991: 00b0d134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23992: 003b7481 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23993: 00b0dbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23994: 00ad51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23995: 009af7bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23996: 009bd598 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23997: 00ad35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23998: 00ad4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23999: 006d3a19 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23999: 006d39f9 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24000: 00414e6d 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24001: 00703b91 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24001: 00703b71 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24002: 00ade2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24003: 006b2751 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24004: 00704b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24005: 0071b5f9 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24006: 006c5e9d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24003: 006b2731 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24004: 00704b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24005: 0071b5d9 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24006: 006c5e7d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24007: 004732d5 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24008: 00b0f3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24009: 00b0e2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24010: 00b0db38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 24011: 00ad9fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 24012: 0043db25 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24013: 00b0d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 24014: 00adea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24015: 00b0df76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24016: 00b0d2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24017: 00b0cfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24018: 0060bf09 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24018: 0060bee9 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24019: 004860a5 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24020: 005d618d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24020: 005d616d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24021: 00adae84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 24022: 0042d34d 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24023: 004e5bbd 2 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 24024: 00b0df4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 24025: 004d9135 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24026: 006351b1 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24026: 00635191 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 24027: 004379bd 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24028: 00b0e170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24029: 00a27624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 24030: 004e2159 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24031: 00ad1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24032: 00b0dfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24033: 00ae0f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 24034: 006c6581 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24034: 006c6561 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 24035: 00b0ecfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 24036: 005bcfb9 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24036: 005bcf99 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 24037: 0042d721 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 24038: 0043ccd9 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 24039: 004b03d1 416 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 24040: 004bb87d 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24041: 00291b89 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24042: 00b0e8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24043: 00ae4968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24044: 005a17a9 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 24044: 005a1789 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 24045: 005363b9 330 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 24046: 00ae7074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24047: 0053616d 290 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 24048: 0029feb9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24049: 00ae5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24050: 00607d49 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24050: 00607d29 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24051: 00ade908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24052: 00ae5b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24053: 00b0e994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 24054: 0072655d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24054: 0072653d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 24055: 00ad12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 24056: 0042d531 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24057: 00b0e786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 24058: 002d1cad 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 24059: 004dc001 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 24060: 00b0e114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 24061: 004d59c1 264 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 24062: 00b0e0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 24063: 004cd4e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 24064: 004cddcd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 24065: 00485e15 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 24066: 004b0ed5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 24067: 00700235 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 24068: 006212c9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 24067: 00700215 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 24068: 006212a9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 24069: 00b0e41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 24070: 00508619 60 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 24071: 00b0d282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 24072: 00ae1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 24073: 00afd440 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 24074: 0043ef9d 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 24075: 00508e49 110 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 24076: 0029c3e1 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 24077: 00536291 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 24078: 00b0ee74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 24079: 009c042c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 24080: 0071a6a1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 24080: 0071a681 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 24081: 004478f5 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 24082: 005080a9 84 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 24083: 00ad4334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 24084: 005dd961 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 24085: 006e71b1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 24084: 005dd941 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 24085: 006e7191 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 24086: 0046956d 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 24087: 00ae1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 24088: 004105a5 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 24089: 005bcb95 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 24089: 005bcb75 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 24090: 0052287d 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ 24091: 004c0d95 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 24092: 00b0d2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 24093: 002a1c21 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 24094: 00296db5 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 24095: 00522955 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 24096: 006a141d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 24096: 006a13fd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 24097: 00b0ee18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 24098: 00ad9974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 24099: 00b0dedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 24100: 00ad8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 24101: 006b9a21 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 24101: 006b9a01 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 24102: 005228c5 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 24103: 00ad5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 24104: 0050af81 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 24105: 00b0da80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 24106: 009f9250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 24107: 006ef779 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 24107: 006ef759 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 24108: 00b0e15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 24109: 004593dd 2584 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 24110: 004e86ad 272 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 24111: 00ad1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 24112: 009fe764 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 24113: 00b0d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 24114: 009b95e4 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ @@ -24120,307 +24120,307 @@ │ │ │ │ 24116: 004b28bd 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 24117: 00adf598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 24118: 0052290d 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 24119: 003de701 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 24120: 00296791 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 24121: 00ae3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 24122: 004adf05 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 24123: 006b2db5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 24123: 006b2d95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 24124: 00b0db06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 24125: 004a8741 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 24126: 00266c0d 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 24127: 00ae7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 24128: 00adbe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 24129: 00b0ef2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 24130: 00adabc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 24131: 0072fe8d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 24131: 0072fe6d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 24132: 00b0d4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 24133: 0045706d 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 24134: 00a333e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 24135: 00290bcd 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 24136: 005e255d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 24136: 005e253d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 24137: 00ad1204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 24138: 006afd99 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 24138: 006afd79 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 24139: 00a334ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 24140: 004e06b1 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 24141: 0032e9f5 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 24142: 00b0de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 24143: 00643bf5 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 24143: 00643bd5 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 24144: 00b0ce85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 24145: 006fc6f9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 24145: 006fc6d9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 24146: 00ad1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 24147: 0042a079 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 24148: 006fb9d9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 24148: 006fb9b9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 24149: 0027fff1 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 24150: 00590809 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 24151: 0071f0d5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 24152: 0071f245 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 24153: 005dc049 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 24150: 005907e5 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 24151: 0071f0b5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 24152: 0071f225 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 24153: 005dc029 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 24154: 00ad99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 24155: 004c0d45 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 24156: 005bc869 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 24156: 005bc849 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 24157: 00ae6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 24158: 006126a1 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 24159: 00720021 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 24160: 0073c191 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 24158: 00612681 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 24159: 00720001 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 24160: 0073c171 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 24161: 00b0df9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 24162: 00b0d3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 24163: 006d0cd1 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 24163: 006d0cb1 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 24164: 00a33468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 24165: 00b0efe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 24166: 0051c099 584 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 24167: 00adc9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 24168: 009bfcbc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 24169: 00b0cef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 24170: 006a0a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 24171: 0071c4c5 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 24170: 006a0a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 24171: 0071c4a5 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 24172: 00b0eb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 24173: 00b0d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 24174: 00ad9128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 24175: 00ad50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 24176: 00ad31ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 24177: 00b0dfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 24178: 00534d1d 304 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 24179: 00b0da98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 24180: 004b2799 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 24181: 007280d5 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 24181: 007280b5 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 24182: 00b0f2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 24183: 00b0e44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 24184: 009f63c4 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 24185: 00700ea1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 24185: 00700e81 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 24186: 00b0d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 24187: 00ad2068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 24188: 00ad88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 24189: 00534ae5 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 24190: 00ad740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 24191: 00ad1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 24192: 00add714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 24193: 00296631 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 24194: 00b0ec68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 24195: 003b6efd 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 24196: 006f8e05 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 24196: 006f8de5 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 24197: 00ad42a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 24198: 00ade2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 24199: 00b0d96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 24200: 00ae39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 24201: 009c0464 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 24202: 00b0e3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 24203: 00b0dbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 24204: 006b8d21 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 24205: 006f6425 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 24204: 006b8d01 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 24205: 006f6405 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 24206: 00b0e0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 24207: 00ad8a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 24208: 00adabd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 24209: 004cd769 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 24210: 00590791 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 24211: 006b3dbd 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 24212: 00715809 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 24210: 0059076d 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 24211: 006b3d9d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 24212: 007157e9 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 24213: 004cde55 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 24214: 00b0dae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 24215: 002cd9c1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 24216: 00b0d30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 24217: 003439e1 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 24218: 00b0ed16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 24219: 00534c01 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 24220: 00b0dc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 24221: 0042a271 332 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 24222: 006dfb11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 24223: 00706671 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 24222: 006dfaf1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 24223: 00706651 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 24224: 0042b711 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 24225: 006245c5 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 24226: 0086fbec 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 24225: 006245a5 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 24226: 0086fbcc 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 24227: 005423f5 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 24228: 003c803d 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 24229: 00ae7334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 24230: 006116e9 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 24230: 006116c9 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 24231: 003f0c51 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 24232: 005421cd 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 24233: 00b0e878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 24234: 005d06fd 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 24234: 005d06dd 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 24235: 00a43530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 24236: 004668cd 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 24237: 00b0d254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 24238: 006e9501 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 24238: 006e94e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 24239: 004482cd 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 24240: 00a43320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 24241: 0073831d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 24241: 007382fd 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 24242: 00addba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 24243: 0060e37d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 24243: 0060e35d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 24244: 00b0e1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 24245: 00429c25 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 24246: 00ad5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 24247: 00b0eb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 24248: 006a3bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 24248: 006a3bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 24249: 00ae6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 24250: 00b0f9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 24251: 00ae0550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 24252: 00ae6b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 24253: 007052b9 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 24253: 00705299 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 24254: 005422e1 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 24255: 00ad4ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 24256: 00ad0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 24257: 005d3bc5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 24258: 006c7995 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 24257: 005d3ba5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 24258: 006c7975 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 24259: 00ad337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 24260: 00adda54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 24261: 00ad16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 24262: 00b0d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 24263: 00adaef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 24264: 00668071 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 24264: 00668051 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 24265: 00b0e3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 24266: 006c14a5 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 24267: 006a4e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 24266: 006c1485 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 24267: 006a4e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 24268: 0041815d 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 24269: 004b2b19 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 24270: 004fe0b1 124 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 24271: 00b0d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 24272: 00506e3d 224 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 24273: 00ae78d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 24274: 00adb910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 24275: 009b41d0 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 24276: 006ecbad 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 24276: 006ecb8d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 24277: 00b0f456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 24278: 00adf528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 24279: 00ad62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 24280: 0090ec6c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 24281: 00ae0aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 24282: 00ad8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 24283: 00ad8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 24284: 002f34ad 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 24285: 00611119 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 24285: 006110f9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 24286: 004b9c19 312 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 24287: 00ae6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 24288: 004b167d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 24289: 00632c75 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 24289: 00632c55 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 24290: 00adadd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 24291: 004a87a9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 24292: 002ce52d 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 24293: 00ad5d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 24294: 005cb189 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 24294: 005cb169 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 24295: 002eef61 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 24296: 00ae7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 24297: 0073af0d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 24298: 006c0e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 24297: 0073aeed 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 24298: 006c0e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 24299: 00ae4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 24300: 00b0d48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 24301: 00b0f310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 24302: 005db9d5 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 24303: 006c1925 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 24302: 005db9b5 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 24303: 006c1905 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 24304: 00297861 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 24305: 00b0e08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 24306: 00452c75 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 24307: 006f11ed 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 24307: 006f11cd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 24308: 004694f9 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 24309: 0072aa15 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 24309: 0072a9f5 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 24310: 00ad0f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 24311: 009aacf0 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 24312: 00ad8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 24313: 00466765 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 24314: 005ef9a9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 24314: 005ef989 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 24315: 0051eb71 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 24316: 00b0f026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 24317: 00b0df5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 24318: 0051ec49 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 24319: 00b0ef08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 24320: 004dd629 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 24321: 0051ebb9 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 24322: 00b0d360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 24323: 00ae2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 24324: 00ad1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 24325: 006d4059 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 24325: 006d4039 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 24326: 00b0f2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 24327: 00ae2db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 24328: 00ad2de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 24329: 00add374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 24330: 006c0361 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 24331: 0071deb5 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 24330: 006c0341 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 24331: 0071de95 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 24332: 00ad62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 24333: 00b0d380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 24334: 00ae1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 24335: 00b0ce27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 24336: 002cde99 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 24337: 00b0d804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 24338: 00ad2728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 24339: 004667f5 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 24340: 004e3c29 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 24341: 00ada894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 24342: 00518e3d 474 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 24343: 0062b3a9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 24344: 005d38f1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 24343: 0062b389 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 24344: 005d38d1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 24345: 0051ec01 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 24346: 00b0d90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 24347: 00ae7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 24348: 0069b235 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 24348: 0069b215 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 24349: 00ad6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 24350: 00b0d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 24351: 00629425 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 24351: 00629405 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 24352: 00ae1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 24353: 007181ed 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 24353: 007181cd 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 24354: 00ae05e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 24355: 00ae7eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 24356: 00a270fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 24357: 002cdd45 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 24358: 00ae8168 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 24359: 00aeba80 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 24360: 00adc928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 24361: 006f41c5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 24362: 005ed0fd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 24361: 006f41a5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 24362: 005ed0dd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 24363: 00b0d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 24364: 0063366d 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 24364: 0063364d 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 24365: 0052e445 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 24366: 00ae5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 24367: 00b0e494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 24368: 00b0ddd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 24369: 00b0d1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 24370: 006a37b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 24370: 006a3799 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 24371: 00b0d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 24372: 00ae7814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 24373: 002673f5 140 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 24374: 00745d51 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 24374: 00745d31 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 24375: 0052e48d 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 24376: 00a41118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 24377: 00ae64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 24378: 00b0e1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 24379: 006c8f5d 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 24379: 006c8f3d 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 24380: 00ae0ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 24381: 00464d29 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 24382: 0046de99 316 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 24383: 00b0df38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 24384: 00a41094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 24385: 00b0d160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 24386: 0054c735 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 24387: 002a1e81 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 24388: 00b0eed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 24389: 006d3085 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 24389: 006d3065 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 24390: 00ad6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 24391: 00b0eb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 24392: 00aeb250 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 24393: 00b0ec0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 24394: 00732079 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 24394: 00732059 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 24395: 00b0ef1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 24396: 00addc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 24397: 00ae4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 24398: 00742f15 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 24398: 00742ef5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ 24399: 00537cd1 326 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 24400: 006f1e29 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 24400: 006f1e09 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 24401: 00ae0a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 24402: 00ad8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 24403: 0052e4d5 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 24404: 006c86fd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 24404: 006c86dd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 24405: 00ae46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 24406: 004e6c29 216 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ 24407: 004d280d 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 24408: 00537a81 296 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 24409: 003ade79 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 24410: 005ec129 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 24410: 005ec109 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 24411: 00ad30fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 24412: 0072a3b5 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 24412: 0072a395 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 24413: 00ae26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 24414: 00b0d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 24415: 00590995 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 24415: 00590971 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 24416: 00ae5938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 24417: 002ecb8d 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 24418: 00ad8b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 24419: 00a41010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 24420: 002a28e1 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 24421: 009c1488 12 OBJECT GLOBAL DEFAULT 21 SevGuestType_lookup │ │ │ │ 24422: 00492461 1896 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ @@ -24432,103 +24432,103 @@ │ │ │ │ 24428: 00ae07a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 24429: 00414be5 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 24430: 00ad76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 24431: 004d2085 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 24432: 00ae25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 24433: 00b0e7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 24434: 00537ba9 294 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 24435: 0061512d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 24435: 0061510d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 24436: 00a3a65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 24437: 00b0eef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 24438: 005efed9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 24438: 005efeb9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 24439: 002d630d 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 24440: 00b0f31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 24441: 007287c5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 24441: 007287a5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 24442: 00442d95 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 24443: 00ae850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 24444: 006eaea1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 24444: 006eae81 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 24445: 00b0d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 24446: 00b0eca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 24447: 00592761 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 24447: 0059273d 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 24448: 002d13e1 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 24449: 00b0d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 24450: 00a3d1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 24451: 00592839 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 24452: 006b8fc1 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 24451: 00592815 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 24452: 006b8fa1 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 24453: 002ab131 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 24454: 00ae6f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 24455: 00ae59a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 24456: 00a3a5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 24457: 006a07dd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24457: 006a07bd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24458: 00b0d3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24459: 00381145 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24460: 005927a9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24460: 00592785 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24461: 00a3d2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24462: 00add514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24463: 00b0def4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24464: 006f4d1d 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24464: 006f4cfd 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24465: 00b0fa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24466: 00b0ef20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 24467: 002d1025 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 24468: 00380f91 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24469: 00b0db62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24470: 009bd688 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24471: 006ec545 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24471: 006ec525 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24472: 00b0db94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 24473: 003f4ce9 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 24474: 006d9c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24474: 006d9c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24475: 00adf788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24476: 00addb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24477: 005927f1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24477: 005927cd 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24478: 005193d9 486 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24479: 00a3d230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24480: 0038b509 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24481: 0028e691 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24482: 00618869 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24482: 00618849 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24483: 004988dd 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24484: 00342ebd 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24485: 00adbd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24486: 00444999 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24487: 006da4ed 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24487: 006da4cd 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24488: 00ad4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24489: 009bdcd4 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24490: 0071586d 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24490: 0071584d 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24491: 00366c0d 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 24492: 004c66dd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24493: 00b0df50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24494: 004e29c1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24495: 0071a669 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24495: 0071a649 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24496: 00b0d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 24497: 00689c61 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 24497: 00689c41 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 24498: 005140d5 88 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24499: 004e2009 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24500: 006e3029 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24501: 0082d9c8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24500: 006e3009 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24501: 0082d9a8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24502: 00b0d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24503: 003c79b9 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24504: 00b0fa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24505: 005bdd41 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24505: 005bdd21 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24506: 0044e549 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24507: 002970f1 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24508: 00b0d078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24509: 00adc918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24510: 00ada964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24511: 00b0eda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24512: 00b0e656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24513: 002949e9 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 24514: 006e9e45 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 24514: 006e9e25 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 24515: 00b0f9b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24516: 00ad9e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24517: 00b0f166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24518: 00740da9 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24518: 00740d89 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24519: 0046d005 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24520: 0045dcc9 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 24521: 004dbc49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24522: 006890ad 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24523: 00716ae1 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24522: 0068908d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24523: 00716ac1 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24524: 00a228cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24525: 00b0ddd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24526: 0029c705 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24527: 00ad87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24528: 00ad4534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24529: 009be43c 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24530: 00addbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24536,80 +24536,80 @@ │ │ │ │ 24532: 00b0e35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24533: 00ae21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24534: 00ad3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24535: 00a22848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24536: 00b0f480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24537: 004e8bcd 172 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24538: 0041baed 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24539: 006c3fb9 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24539: 006c3f99 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24540: 00a30474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ - 24541: 0070567d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24542: 00724999 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24543: 005ea095 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24541: 0070565d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24542: 00724979 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24543: 005ea075 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24544: 00a302e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24545: 00ad73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24546: 00ad4244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24547: 0065df69 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24547: 0065df49 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24548: 00a303f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24549: 00b0d460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24550: 00a3f7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24551: 0047846d 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24552: 00a3f648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24553: 006c7545 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24554: 005d05c1 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24553: 006c7525 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24554: 005d05a1 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 24555: 004db3c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24556: 00b0f41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24557: 00a227c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24558: 00b0da94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24559: 00a3f750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24560: 005eb90d 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24561: 006354c1 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24560: 005eb8ed 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24561: 006354a1 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24562: 002c5bdd 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24563: 00291c39 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24564: 009bd660 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24565: 00a4bec4 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24566: 00b0d2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24567: 00a3036c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24568: 00290a41 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24569: 00b0f1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24570: 0061425d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24570: 0061423d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24571: 00a46290 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24572: 00b0edb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24573: 00b0ef3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24574: 00b0e04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24575: 006a18ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24576: 00719b01 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24575: 006a18cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24576: 00719ae1 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24577: 00b0d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24578: 006c52d9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24578: 006c52b9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24579: 002cf0f1 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24580: 005d7a49 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24581: 005efecd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24580: 005d7a29 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24581: 005efead 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24582: 002b1355 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24583: 00b0ce4b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24584: 004e1b69 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24585: 00ae3878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24586: 00719cf9 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24586: 00719cd9 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24587: 0042caf5 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24588: 006d1d85 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24588: 006d1d65 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24589: 00a23634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24590: 00b0ced4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24591: 009faa08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24592: 00a3f6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24593: 00b0df4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24594: 00ad6f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24595: 006dae21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24596: 00746d55 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24595: 006dae01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24596: 00746d35 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24597: 00ae1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24598: 00a2373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24599: 0060ef51 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24599: 0060ef31 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24600: 00b0e3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24601: 004180e9 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24602: 0028e4a9 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24603: 00b0ec86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24604: 00590905 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24604: 005908e1 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24605: 00b0d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24606: 00b0f454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 24607: 00b0d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24608: 0045a555 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24609: 00add534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24610: 00adda64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24611: 00b0dc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ @@ -24622,196 +24622,196 @@ │ │ │ │ 24618: 0043dcb9 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 24619: 00ad3c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 24620: 00ae7bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24621: 00ae6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24622: 00291769 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24623: 00b0d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24624: 00b0d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24625: 00742b8d 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24625: 00742b6d 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24626: 00b0d272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24627: 00ae7224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24628: 00ae27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24629: 00ae8400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24630: 002c1549 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24631: 004ca291 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24632: 00b0d358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24633: 00ae8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24634: 006e4bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24635: 005ea825 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24634: 006e4bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24635: 005ea805 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24636: 0090d3a4 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24637: 00ada174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24638: 00b0ce57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24639: 004ca599 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24640: 00b0d1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24641: 00ae3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24642: 00b0eaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24643: 00ae13e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24644: 00adb930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24645: 00b0d29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24646: 00ad1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24647: 00417c75 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24648: 00ad8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24649: 006cfa45 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24649: 006cfa25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24650: 00b0cea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24651: 004775f1 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24652: 00ad43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24653: 004868ed 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24654: 00b0dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24655: 005c59e5 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 24656: 0060e21d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24657: 006db0e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24658: 006b7b7d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24655: 005c59c5 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24656: 0060e1fd 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24657: 006db0c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24658: 006b7b5d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24659: 00ad2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24660: 006a52e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24660: 006a52c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24661: 00b0dfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24662: 006f38bd 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24663: 006f5c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24662: 006f389d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24663: 006f5c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24664: 00ae2a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24665: 0073d39d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24665: 0073d37d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24666: 004526dd 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24667: 00ad44e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24668: 004c7791 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24669: 00b0ef9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24670: 0047a1d9 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24671: 0029a559 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24672: 007155b9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24672: 00715599 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24673: 00b0ea38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24674: 00415c39 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24675: 00ad8dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24676: 0042026d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24677: 006f72d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24677: 006f72b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24678: 00b0d1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24679: 0086f6d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24679: 0086f6b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24680: 00b0eac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24681: 00ada0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24682: 009fa984 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24683: 00ae4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24684: 00ae6ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24685: 00b0f422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24686: 00ad736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24687: 00b0e6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24688: 009b3d40 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24689: 00ad263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24690: 00ade344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24691: 006a650d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24691: 006a64ed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24692: 00394911 244 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24693: 00b0fa8f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24694: 00497cd5 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24695: 00661a8d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 24696: 006e7785 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24697: 005c9245 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24695: 00661a6d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24696: 006e7765 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24697: 005c9225 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24698: 00ae3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24699: 00b0eaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24700: 0082d614 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24700: 0082d5f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24701: 004e87bd 116 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24702: 00ad798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24703: 00b0d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24704: 00b0f2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24705: 0063ef39 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24705: 0063ef19 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24706: 00b0e774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24707: 006c83d5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24707: 006c83b5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24708: 00b0ec90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24709: 00a2b92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24710: 00ad4694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24711: 00a2ba34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24712: 00b0d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24713: 00b0e7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24714: 00ae6b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24715: 00b0ea12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 24716: 004fbf59 4 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24717: 009bd610 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24718: 00ae59d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24719: 00ad4ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24720: 00a2e794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24721: 005d6319 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24721: 005d62f9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24722: 00a2e608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24723: 0072700d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24723: 00726fed 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24724: 004428d9 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24725: 00465e5d 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24726: 00516849 1572 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24727: 00ae9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24728: 00ad99c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24729: 006dc861 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24729: 006dc841 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24730: 00a2e710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24731: 00450359 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24732: 00ae0580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24733: 00b0e524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24734: 00ae47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24735: 00a2b9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24736: 00b0d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24737: 004611c9 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24738: 0028168d 356 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24739: 006d61f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24740: 006220f9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24739: 006d61d5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24740: 006220d9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24741: 00b0e8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24742: 004480a5 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24743: 0069ff9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24743: 0069ff7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24744: 009f6e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24745: 00b0f478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24746: 00b0f08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24747: 004af8d1 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24748: 005b7485 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24748: 005b7465 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24749: 00ae2cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24750: 00b0e45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24751: 00a2e68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24752: 009fcb08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24753: 006e4c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24753: 006e4c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24754: 009ba0f0 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24755: 00b0d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24756: 00b0e94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24757: 004d5b29 232 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24758: 0071fe05 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24759: 006f18ed 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24758: 0071fde5 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24759: 006f18cd 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24760: 00420bcd 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24761: 00b0dc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24762: 0070f081 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24762: 0070f061 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24763: 00381d15 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24764: 00364991 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24765: 0070796d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24766: 005da559 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24765: 0070794d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24766: 005da539 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24767: 002d02f1 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24768: 004e22a5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24769: 006de441 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24770: 0063270d 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24769: 006de421 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24770: 006326ed 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24771: 00291349 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24772: 00b0d302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24773: 004ca319 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24774: 00ad51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24775: 00ad72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24776: 00ae7394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24777: 00ad3ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24778: 00b0ea68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24779: 0071bea5 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24779: 0071be85 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24780: 00b0d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24781: 004b0a45 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24782: 00b0f2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24783: 005d6331 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24784: 006b0cdd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24783: 005d6311 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24784: 006b0cbd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24785: 00b0e3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24786: 004c3eb5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24787: 002a28c9 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24788: 003c7c21 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24789: 00382029 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24790: 007393b5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24790: 00739395 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24791: 00b0d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24792: 00b0e3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24793: 004d87e5 100 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24794: 00adb780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24795: 006fce2d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24795: 006fce0d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24796: 00a2d3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24797: 00ae90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24798: 006cca55 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24798: 006cca35 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24799: 00a2d270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24800: 004785dd 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24801: 00280db5 2000 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24802: 004dc24d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24803: 003c9041 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24804: 00a2d378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24805: 00ae1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24806: 006343d9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24806: 006343b9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24807: 00b0de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24808: 00ad7fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24809: 00adbb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24810: 00b0e708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24811: 003439a1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24812: 00ad4714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24813: 00366ce1 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24819,63 +24819,63 @@ │ │ │ │ 24815: 00b0f31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24816: 00ae66b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24817: 00b0e2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24818: 00b0f174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24819: 00a2d2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24820: 003cb92d 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24821: 004dc971 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24822: 0060efb1 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24822: 0060ef91 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24823: 00ae8680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24824: 006d088d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24824: 006d086d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24825: 004c5ccd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24826: 00b0f006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24827: 00add584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24828: 00ade808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24829: 00b0d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24830: 00adaa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24831: 00b0d2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24832: 00428b5d 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24833: 00736435 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24833: 00736415 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24834: 00b0f038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24835: 00b0d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24836: 005d62cd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24837: 007358f1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24836: 005d62ad 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24837: 007358d1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 24838: 0050ac31 124 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 24839: 005f87d1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24839: 005f87b1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 24840: 00441761 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24841: 00adef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 24842: 00ae3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 24843: 007205b1 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24843: 00720591 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24844: 0054a75d 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 24845: 00b0de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24846: 00add964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24847: 00ae27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24848: 00b0e7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24849: 00b0e724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24850: 0054a755 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 24851: 004cb621 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24852: 006a15e1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24853: 0062b169 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24852: 006a15c1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24853: 0062b149 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24854: 00addcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24855: 0062c6f9 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24855: 0062c6d9 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24856: 00adf8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24857: 00b0ec18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24858: 004d0879 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 24859: 0048313d 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24860: 009c0370 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24861: 0054a759 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 24862: 004cbec1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 24863: 0043e115 112 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24864: 0068e5a1 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24864: 0068e581 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 24865: 004d9421 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 24866: 0074438d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 24867: 006f31f9 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24868: 00718f9d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24869: 006a4425 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24870: 006e1e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24866: 0074436d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 24867: 006f31d9 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24868: 00718f7d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24869: 006a4405 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24870: 006e1df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24871: 00b0e012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24872: 00add644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24873: 00ae06f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24874: 00ada3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24875: 00addb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24876: 00331935 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 24877: 00adb2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -24887,345 +24887,345 @@ │ │ │ │ 24883: 004b4321 644 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24884: 003693bd 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 24885: 00435ff5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24886: 00a3b2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 24887: 00b0d1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24888: 00a3b130 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 24889: 00b0e78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24890: 005c13e1 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24890: 005c13c1 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24891: 009f86f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24892: 00a3b238 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 24893: 00ad80f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24894: 00452ffd 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24895: 00725645 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24895: 00725625 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 24896: 00b0f12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 24897: 006ff845 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24897: 006ff825 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24898: 00293489 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24899: 006d9c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24900: 006c6f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24899: 006d9c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24900: 006c6f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24901: 00ad8d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24902: 00ad3a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24903: 00b0d14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24904: 00b0d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24905: 006f7985 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24905: 006f7965 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24906: 00419045 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24907: 009f7eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24908: 00ae7b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24909: 00ae6264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24910: 00a3b1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ 24911: 004b0fa9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24912: 006a0fc1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24912: 006a0fa1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24913: 00ad40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24914: 00460f0d 236 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24915: 00a2418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 24916: 00ad2e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24917: 005ddebd 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24917: 005dde9d 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24918: 00ae4a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24919: 007319bd 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24919: 0073199d 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 24920: 00a24000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 24921: 006cae8d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24921: 006cae6d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24922: 00382af5 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24923: 0053552d 316 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 24924: 00b0c8b4 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24925: 00ae8dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24926: 00a24108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ 24927: 00ad2504 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24928: 006dc3cd 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24928: 006dc3ad 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24929: 00b0e30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24930: 00460ce1 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24931: 00adeaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 24932: 003cc949 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24933: 00ae5628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 24934: 00a366f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 24935: 00b0d222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24936: 00ae8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24937: 009f07e4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24938: 006f49d1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24938: 006f49b1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24939: 0049834d 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24940: 00ae40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24941: 00a367f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 24942: 009f0814 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24943: 00ae5928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24944: 0072f835 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24945: 00667d19 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24944: 0072f815 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24945: 00667cf9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24946: 009f0864 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24947: 009f0904 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24948: 00ad21d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 24949: 005a2ff9 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 24949: 005a2fd9 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 24950: 00535669 326 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 24951: 00b0ef34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24952: 00b0ea0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 24953: 00a24084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 24954: 0074a6f9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24954: 0074a6d9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 24955: 004c3835 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24956: 0029c161 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 24957: 004deda1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 24958: 005dc901 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24958: 005dc8e1 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24959: 00b0e712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24960: 003b707d 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24961: 00ae2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 24962: 00b0e0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24963: 00b0d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24964: 00b0ecbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24965: 00ad9d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24966: 006dab95 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24967: 00606aa1 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24966: 006dab75 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24967: 00606a81 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24968: 00adf8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24969: 00a36774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 24970: 0032ad9d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24971: 00b0f3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 24972: 00ae313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 24973: 004c3805 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24974: 006de1b9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24974: 006de199 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24975: 002d1339 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24976: 00b0d050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24977: 005ed081 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24977: 005ed061 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24978: 004e3221 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 24979: 004c53c1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24980: 00ad4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24981: 005dd451 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24982: 00744a15 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24981: 005dd431 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24982: 007449f5 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24983: 00ad5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24984: 0060e4f1 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24984: 0060e4d1 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24985: 00ae1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 24986: 006c09d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24986: 006c09b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24987: 003965ed 224 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24988: 006ea171 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 24989: 006c7179 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24988: 006ea151 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 24989: 006c7159 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24990: 00ae5458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 24991: 004c5129 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24992: 00a27ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 24993: 00b0d2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24994: 00ae0150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24995: 006eff45 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24995: 006eff25 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24996: 00b0ddc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24997: 00a2793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 24998: 00ad8ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 24999: 004c645d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25000: 00b0e96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25001: 00b0e866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 25002: 004c57b1 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25003: 006304c5 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25003: 006304a5 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 25004: 004c57f1 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 25005: 004c5835 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25006: 00b0cf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25007: 00adf400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25008: 00b0d9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25009: 00a27a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 25010: 009c0388 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 25011: 004da261 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25012: 00b0e86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 25013: 004c587d 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25014: 00b0d1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25015: 00b0f4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25016: 005bbb8d 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25016: 005bbb6d 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25017: 00adbba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25018: 00607015 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25018: 00606ff5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25019: 00ae1160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25020: 006be299 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25020: 006be279 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25021: 00ada874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25022: 00a4969c 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25023: 00b0dffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25024: 00b0f0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25025: 00ad8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25026: 006f3059 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25026: 006f3039 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25027: 00b0deda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25028: 00ada984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25029: 00a37350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 25030: 006b22e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 25031: 006f4911 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 25030: 006b22c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 25031: 006f48f1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 25032: 00b0f4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 25033: 00ae4978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 25034: 00ad36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 25035: 00a37458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 25036: 00ad59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 25037: 00a279c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 25038: 00b0db76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 25039: 00461ccd 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 25040: 004965cd 72 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 25041: 00b0ce96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 25042: 00ae30cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 25043: 004da6e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 25044: 006c3cf9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 25044: 006c3cd9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 25045: 00add3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 25046: 00b0def8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 25047: 005dbb5d 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 25047: 005dbb3d 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 25048: 00ad4634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 25049: 00b0e486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 25050: 0045c5e1 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 25051: 00ad3a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 25052: 00614d25 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 25053: 005b3101 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 25052: 00614d05 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 25053: 005b30e1 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 25054: 00b0d032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 25055: 00452c59 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 25056: 004debf9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 25057: 00a373d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 25058: 00b0dde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 25059: 00b0d26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 25060: 00b0e48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 25061: 006f618d 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 25061: 006f616d 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 25062: 004d5935 140 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 25063: 00add4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 25064: 00440439 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 25065: 00b0e76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 25066: 005ffcc9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 25066: 005ffca9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 25067: 0054c849 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 25068: 00664875 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 25068: 00664855 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 25069: 0091006c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 25070: 00ad6f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 25071: 00b0dfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 25072: 0069b601 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 25072: 0069b5e1 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 25073: 004d8091 220 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 25074: 00ae61f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 25075: 00b0dfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 25076: 006a49c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 25076: 006a49a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 25077: 0038fb75 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 25078: 00705ed1 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 25078: 00705eb1 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 25079: 0053182d 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 25080: 00b0d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 25081: 00a2b488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 25082: 00ae4bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 25083: 00730c8d 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 25083: 00730c6d 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 25084: 005083e1 24 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 25085: 00531905 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ 25086: 00a24ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 25087: 009f91cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 25088: 0068f29d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 25088: 0068f27d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 25089: 00a2b590 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 25090: 00531875 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ 25091: 004a8e89 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 25092: 00508871 142 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 25093: 003ecc71 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 25094: 002a01ed 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 25095: 005bc0b9 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 25095: 005bc099 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 25096: 00b0d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 25097: 00ad1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 25098: 00507381 396 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 25099: 00b0e62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 25100: 004baffd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 25101: 005cac89 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 25101: 005cac69 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 25102: 00436e71 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 25103: 00507c95 94 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 25104: 00ae6ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 25105: 006d9d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 25106: 006e9489 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 25107: 0069d9c5 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 25108: 00664c2d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 25109: 007470b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 25105: 006d9d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 25106: 006e9469 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 25107: 0069d9a5 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 25108: 00664c0d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 25109: 00747099 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 25110: 00a2b50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 25111: 009f8f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 25112: 005318bd 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 25113: 006f4fed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 25113: 006f4fcd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 25114: 0026ff95 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 25115: 00b0d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 25116: 00adbc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 25117: 00addf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 25118: 00b0ee0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 25119: 0072b3d1 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 25119: 0072b3b1 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 25120: 00ae40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 25121: 005e2551 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 25121: 005e2531 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 25122: 00b0ce25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 25123: 0033f20d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 25124: 00b0cf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 25125: 00291819 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 25126: 00ad3b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 25127: 00addbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 25128: 00b0e746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 25129: 00b0d9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 25130: 00ade8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 25131: 004d1a39 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 25132: 00b0f9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 25133: 00b0e05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 25134: 007086ed 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 25134: 007086cd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 25135: 00ad1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 25136: 00adab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 25137: 00adb184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 25138: 0069bdf5 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 25138: 0069bdd5 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 25139: 00ae7f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 25140: 0072cd45 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 25140: 0072cd25 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 25141: 00b0d47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 25142: 0069bd69 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 25142: 0069bd49 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 25143: 00b0f12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 25144: 00b0ce64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 25145: 00621165 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 25145: 00621145 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 25146: 00ada884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 25147: 004e6d01 864 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 25148: 00ae1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 25149: 006a7181 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 25150: 007488d9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 25149: 006a7161 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 25150: 007488b9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 25151: 00b0cf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 25152: 00ad8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 25153: 00adbce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 25154: 00ad8b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 25155: 00ae04d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 25156: 004da1b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 25157: 00b0ead8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 25158: 00adb6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 25159: 0045a665 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 25160: 00b0e2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 25161: 00650165 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 25161: 00650145 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 25162: 004058c1 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 25163: 00b0fa34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 25164: 00b0d420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 25165: 00ad9eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 25166: 00ad792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 25167: 005dddbd 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 25167: 005ddd9d 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 25168: 00b0ebfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 25169: 00adbbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 25170: 00ad3c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 25171: 002f0b91 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 25172: 00640da9 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 25172: 00640d89 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 25173: 00536025 326 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ 25174: 004c3ded 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 25175: 00ae2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 25176: 00ad4224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 25177: 00ae812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 25178: 00ae7184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 25179: 002916b9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 25180: 002cc389 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 25181: 00ad5574 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 25182: 00b0e0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 25183: 00535dd5 296 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 25184: 002d0121 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 25185: 006d9f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 25185: 006d9ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 25186: 0051e659 508 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 25187: 006511a1 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 25187: 00651181 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 25188: 00343851 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 25189: 006dde91 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 25190: 006d59c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 25191: 006a3381 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 25189: 006dde71 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 25190: 006d59a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 25191: 006a3361 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 25192: 0045b169 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 25193: 0069bbed 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 25193: 0069bbcd 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 25194: 00ad4354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 25195: 0043643d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 25196: 0052f4dd 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 25197: 00ae5bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 25198: 00b0d0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 25199: 0072ec89 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 25200: 00632d51 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 25199: 0072ec69 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 25200: 00632d31 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 25201: 00ade414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 25202: 00726555 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 25202: 00726535 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 25203: 00535efd 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 25204: 002901b9 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 25205: 0052f525 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 25206: 002fde5d 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 25207: 0050ae05 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 25208: 00b0e03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 25209: 00b0ddb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 25210: 0029e745 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 25211: 004294a1 108 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 25212: 002ed8c9 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 25213: 003ec909 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 25214: 00ae8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 25215: 00495809 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 25216: 006db421 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 25216: 006db401 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 25217: 00539b69 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 25218: 00b0d19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 25219: 0040d1c5 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 25220: 007226ed 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 25220: 007226cd 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 25221: 00adc310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 25222: 00b0f6b8 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 25223: 0052f56d 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 25224: 00910174 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 25225: 0038bf39 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 25226: 00335c89 144 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 25227: 00b0f23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x25d7cc │ │ │ │ - 0x0000000d (FINI) 0x74d4b8 │ │ │ │ + 0x0000000d (FINI) 0x74d498 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x8fe678 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1960 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x8fee20 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8e500 │ │ │ │ 0x00000006 (SYMTAB) 0x2bc10 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: cbd2ac7d5f026e6d2cb4ca5fbac47ef924368d79 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 2bc818fe7cceaf8891bd8b9f928bbfe2de64cac6 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -y/lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR % │ │ │ │ !*C._!`&N6H │ │ │ │ GW(/H4>}, │ │ │ │ [}+G*P#z │ │ │ │ ^n>hv8!D │ │ │ │ ]{z[k1N>O"^(6b │ │ │ │ VvtV]8|0 │ │ │ │ @@ -25565,15 +25565,15 @@ │ │ │ │ DM#RFIF F │ │ │ │ DPJPI{DH3zD │ │ │ │ 6gg1FxD 7s │ │ │ │ L!JM#!I|DzD │ │ │ │ JyDh3`1zD │ │ │ │ #(L~D}D2F|D │ │ │ │ D#F0FBFYF │ │ │ │ -o*F HxD? │ │ │ │ +o*F HxD> │ │ │ │ F3I{D3J,33MyD │ │ │ │ J I{DP3zD │ │ │ │ #J FyDzD │ │ │ │ HyDH1xD> │ │ │ │ HyDxD$1> │ │ │ │ >pzD#Fh2 │ │ │ │ J=#)FzD8F │ │ │ │ @@ -28054,15 +28054,15 @@ │ │ │ │ I{D$hPFyD@3@ │ │ │ │ I{D$h@3yDPF@ │ │ │ │ I{D$h@3yDPF@ │ │ │ │ I{D(3zDyD │ │ │ │ ~J~I{DzD(3 │ │ │ │ rnIoH{DyD │ │ │ │ JyD(FzD[ │ │ │ │ -I{DzDyD^ │ │ │ │ +I{DzDyD] │ │ │ │ )F:h0FSF │ │ │ │ H{DyD03xD │ │ │ │ -H~D%h,J-I │ │ │ │ FRI}D~D*F │ │ │ │ I{DzDyD\ │ │ │ │ I{DzDyD\ │ │ │ │ I{DzDyD\ │ │ │ │ @@ -29780,20 +29780,20 @@ │ │ │ │ H{DyDP3xD │ │ │ │ K!F{D+DXh5 │ │ │ │ 4{D#DXh5 │ │ │ │ 5K)F{D#DXh4 │ │ │ │ K)F{D#DXh4 │ │ │ │ uK9F{D#DXh3 │ │ │ │ RK9F{D#DXh3 │ │ │ │ -PQF|D@FT │ │ │ │ -PQF|D@FT │ │ │ │ -PQF|D@FT │ │ │ │ +PIF|D@FT │ │ │ │ +PIF|D@FT │ │ │ │ +PIF|D@FT │ │ │ │ H;FAF|DPF │ │ │ │ -LBF9F|D(F │ │ │ │ -LBF9F|D(F │ │ │ │ +L+F9F|D@F │ │ │ │ +L+F9F|D@F │ │ │ │ 4IAF8F|D │ │ │ │ |D$hpIyD*Y │ │ │ │ rK!F{D+D │ │ │ │ "`IaH{DyDP3xD │ │ │ │ p/gKoI{D │ │ │ │ +F5F&FBF1F0F │ │ │ │ "LzD(h|D │ │ │ │ @@ -31002,15 +31002,15 @@ │ │ │ │ +h8"AF0F │ │ │ │ +hMIe"0FyD │ │ │ │ +h8"IF0F │ │ │ │ *BPIPH{DyD │ │ │ │ H{DyDxDD │ │ │ │ N}D~D"h)F │ │ │ │ ?Kbi{D%j │ │ │ │ -F1FzD@FC │ │ │ │ +F1FzD@FD │ │ │ │ F}DVKVIO │ │ │ │ F}DVKVIO │ │ │ │ F}DVKVIO │ │ │ │ F}DVKVIO │ │ │ │ %K&J|D&I{DzD │ │ │ │ FiHjMxD}D │ │ │ │ cM F}D)F │ │ │ │ @@ -31026,15 +31026,15 @@ │ │ │ │ K*F1FpF{D │ │ │ │ D:F)F0FA │ │ │ │ D:F)F0FA │ │ │ │ 'K(J|D(I{DzD │ │ │ │ ,Kl",I-H{DyD03xD? │ │ │ │ H{DyDxD? │ │ │ │ +F"FQFHF │ │ │ │ -IHAVEOPT │ │ │ │ +IHAVEOPT( │ │ │ │ H{DyDxD? │ │ │ │ H{DyDxD? │ │ │ │ H{DyDxD? │ │ │ │ gI*F FyD │ │ │ │ PK FPJPI{DzD43 │ │ │ │ 3F2HBF!FxD │ │ │ │ SFZF)F i │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,2646 +9,2646 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a48cc │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec3a │ │ │ │ - subseq r9, ip, ip, lsl #21 │ │ │ │ - ldrdeq ip, [lr], #-214 @ 0xffffff2a │ │ │ │ - subeq ip, lr, ip, ror #27 │ │ │ │ + subseq r9, ip, ip, ror #20 │ │ │ │ + strheq ip, [lr], #-214 @ 0xffffff2a │ │ │ │ + subeq ip, lr, ip, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7b14 <__bss_end__@@Base+0xfe2a807c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3648fc │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r2], #-1012 @ 0xfffffc0c │ │ │ │ - subseq sl, ip, lr, lsr #18 │ │ │ │ - subeq r1, pc, r0, lsl r4 @ │ │ │ │ - subeq r1, pc, sl, lsr #8 │ │ │ │ + subseq sl, ip, lr, lsl #18 │ │ │ │ + strdeq r1, [pc], #-48 @ │ │ │ │ + subeq r1, pc, sl, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7b40 <__bss_end__@@Base+0xfe2a80a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364928 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [ip], {253} @ 0xfd │ │ │ │ - subseq sl, ip, r2, lsr sl │ │ │ │ - strdeq r1, [pc], #-100 @ │ │ │ │ - subeq r1, pc, r2, lsl #14 │ │ │ │ + subseq sl, ip, r2, lsl sl │ │ │ │ + ldrdeq r1, [pc], #-100 @ │ │ │ │ + subeq r1, pc, r2, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7b6c <__bss_end__@@Base+0xfe2a80d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364954 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1e978 │ │ │ │ - ldrsheq ip, [ip], #-78 @ 0xffffffb2 │ │ │ │ - subeq r2, pc, r0, lsr #4 │ │ │ │ - subeq r2, pc, r2, lsr r2 @ │ │ │ │ + ldrsbeq ip, [ip], #-78 @ 0xffffffb2 │ │ │ │ + subeq r2, pc, r0, lsl #4 │ │ │ │ + subeq r2, pc, r2, lsl r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7b98 <__bss_end__@@Base+0xfe2a8100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4980 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebe0 │ │ │ │ - rsbeq sl, r0, lr, lsr r6 │ │ │ │ - subeq r4, pc, ip, lsr #22 │ │ │ │ - subeq r4, pc, r8, lsr fp @ │ │ │ │ + rsbeq sl, r0, lr, lsl r6 │ │ │ │ + subeq r4, pc, ip, lsl #22 │ │ │ │ + subeq r4, pc, r8, lsl fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7bc8 <__bss_end__@@Base+0xfe2a8130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a49b0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebc8 │ │ │ │ - rsbeq ip, r0, r2, asr #9 │ │ │ │ - subeq r8, pc, ip, asr #9 │ │ │ │ - ldrdeq r8, [pc], #-76 @ │ │ │ │ + rsbeq ip, r0, r2, lsr #9 │ │ │ │ + subeq r8, pc, ip, lsr #9 │ │ │ │ + strheq r8, [pc], #-76 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7bf8 <__bss_end__@@Base+0xfe2a8160> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3649e0 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fee9ea04 <__bss_end__@@Base+0xfe38ef6c> │ │ │ │ - rsbeq ip, r0, r2, lsr #10 │ │ │ │ - strheq r8, [pc], #-108 @ │ │ │ │ - ldrdeq r8, [pc], #-98 @ │ │ │ │ + rsbeq ip, r0, r2, lsl #10 │ │ │ │ + umaaleq r8, pc, ip, r6 @ │ │ │ │ + strheq r8, [pc], #-98 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7c24 <__bss_end__@@Base+0xfe2a818c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4a0c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl fe89ea34 <__bss_end__@@Base+0xfdd8ef9c> │ │ │ │ - rsbeq sp, r0, r8, lsl r4 │ │ │ │ - subeq ip, pc, r6, lsr #23 │ │ │ │ - strheq ip, [pc], #-186 @ │ │ │ │ + strdeq sp, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + subeq ip, pc, r6, lsl #23 │ │ │ │ + umaaleq ip, pc, sl, fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7c54 <__bss_end__@@Base+0xfe2a81bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4a3c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl fe29ea64 <__bss_end__@@Base+0xfd78efcc> │ │ │ │ - rsbeq sp, r0, r8, ror #7 │ │ │ │ - subeq ip, pc, r6, ror fp @ │ │ │ │ - subeq ip, pc, sl, lsl #23 │ │ │ │ + rsbeq sp, r0, r8, asr #7 │ │ │ │ + subeq ip, pc, r6, asr fp @ │ │ │ │ + subeq ip, pc, sl, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7c84 <__bss_end__@@Base+0xfe2a81ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4a6c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 1c9ea94 <__bss_end__@@Base+0x118effc> │ │ │ │ - rsbeq lr, r0, ip, asr #6 │ │ │ │ - subeq ip, pc, r6, asr #22 │ │ │ │ - subeq ip, pc, sl, asr fp @ │ │ │ │ + rsbeq lr, r0, ip, lsr #6 │ │ │ │ + subeq ip, pc, r6, lsr #22 │ │ │ │ + subeq ip, pc, sl, lsr fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7cb4 <__bss_end__@@Base+0xfe2a821c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4a9c │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl 169eac4 <__bss_end__@@Base+0xb8f02c> │ │ │ │ - rsbeq lr, r0, ip, lsl r3 │ │ │ │ - subeq ip, pc, r6, lsl fp @ │ │ │ │ - subeq lr, pc, sl, lsr r8 @ │ │ │ │ + strdeq lr, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq ip, [pc], #-166 @ │ │ │ │ + subeq lr, pc, sl, lsl r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7ce4 <__bss_end__@@Base+0xfe2a824c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4acc │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb3a │ │ │ │ - rsbeq lr, r0, r4, ror #12 │ │ │ │ - subeq pc, pc, sl, lsr #11 │ │ │ │ - strheq pc, [pc], #-92 @ │ │ │ │ + rsbeq lr, r0, r4, asr #12 │ │ │ │ + subeq pc, pc, sl, lsl #11 │ │ │ │ + umaaleq pc, pc, ip, r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7d14 <__bss_end__@@Base+0xfe2a827c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364afc │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl b1eb20 <__bss_end__@@Base+0xf088> │ │ │ │ - rsbeq lr, r0, lr, lsl r8 │ │ │ │ - strdeq pc, [pc], #-184 @ │ │ │ │ - subeq pc, pc, r6, lsl #24 │ │ │ │ + strdeq lr, [r0], #-126 @ 0xffffff82 @ │ │ │ │ + ldrdeq pc, [pc], #-184 @ │ │ │ │ + subeq pc, pc, r6, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7d40 <__bss_end__@@Base+0xfe2a82a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4b28 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl 51eb50 │ │ │ │ - rsbeq lr, r0, ip, lsr #27 │ │ │ │ - subseq r2, r0, r6, ror #31 │ │ │ │ - subseq r3, r0, sl, lsr r4 │ │ │ │ + rsbeq lr, r0, ip, lsl #27 │ │ │ │ + subseq r2, r0, r6, asr #31 │ │ │ │ + subseq r3, r0, sl, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7d70 <__bss_end__@@Base+0xfe2a82d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364b58 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fff9eb7c <__bss_end__@@Base+0xff48f0e4> │ │ │ │ - rsbeq lr, r0, sl, lsr #31 │ │ │ │ - ldrsheq r3, [r0], #-180 @ 0xffffff4c │ │ │ │ - subseq r3, r0, r6, lsl ip │ │ │ │ + rsbeq lr, r0, sl, lsl #31 │ │ │ │ + ldrsbeq r3, [r0], #-180 @ 0xffffff4c │ │ │ │ + ldrsheq r3, [r0], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7d9c <__bss_end__@@Base+0xfe2a8304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4b84 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b ff99ebac <__bss_end__@@Base+0xfee8f114> │ │ │ │ - mlseq r0, r4, r7, pc @ │ │ │ │ - subeq ip, pc, lr, lsr #20 │ │ │ │ - subeq ip, pc, r2, asr #20 │ │ │ │ + rsbeq pc, r0, r4, ror r7 @ │ │ │ │ + subeq ip, pc, lr, lsl #20 │ │ │ │ + subeq ip, pc, r2, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7dcc <__bss_end__@@Base+0xfe2a8334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4bb4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b ff39ebdc <__bss_end__@@Base+0xfe88f144> │ │ │ │ - rsbeq pc, r0, r4, ror #14 │ │ │ │ - strdeq ip, [pc], #-158 @ │ │ │ │ - subeq ip, pc, r2, lsl sl @ │ │ │ │ + rsbeq pc, r0, r4, asr #14 │ │ │ │ + ldrdeq ip, [pc], #-158 @ │ │ │ │ + strdeq ip, [pc], #-146 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7dfc <__bss_end__@@Base+0xfe2a8364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4be4 │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eaae │ │ │ │ - ldrdeq r0, [r1], #-50 @ 0xffffffce @ │ │ │ │ - subseq r8, r0, r8, lsr r5 │ │ │ │ - subseq r8, r0, r8, asr #11 │ │ │ │ + strhteq r0, [r1], #-50 @ 0xffffffce │ │ │ │ + subseq r8, r0, r8, lsl r5 │ │ │ │ + subseq r8, r0, r8, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7e2c <__bss_end__@@Base+0xfe2a8394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4c14 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fe79ec3c <__bss_end__@@Base+0xfdc8f1a4> │ │ │ │ - rsbeq r0, r1, r8, lsr r7 │ │ │ │ - subseq r9, r0, r2, lsr #2 │ │ │ │ - subseq r9, r0, lr, lsr r1 │ │ │ │ + rsbeq r0, r1, r8, lsl r7 │ │ │ │ + subseq r9, r0, r2, lsl #2 │ │ │ │ + subseq r9, r0, lr, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7e5c <__bss_end__@@Base+0xfe2a83c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4c44 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b 219ec6c <__bss_end__@@Base+0x168f1d4> │ │ │ │ - rsbeq r0, r1, r8, lsl #14 │ │ │ │ - ldrsheq r9, [r0], #-2 │ │ │ │ - subseq r9, r0, lr, lsl #2 │ │ │ │ + rsbeq r0, r1, r8, ror #13 │ │ │ │ + ldrsbeq r9, [r0], #-2 │ │ │ │ + subseq r9, r0, lr, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7e8c <__bss_end__@@Base+0xfe2a83f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4c74 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ b 1b9ec9c <__bss_end__@@Base+0x108f204> │ │ │ │ - ldrdeq r0, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r9, r0, r2, asr #1 │ │ │ │ - ldrsheq r9, [r0], #-14 │ │ │ │ + strhteq r0, [r1], #-104 @ 0xffffff98 │ │ │ │ + subseq r9, r0, r2, lsr #1 │ │ │ │ + ldrsbeq r9, [r0], #-14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7ebc <__bss_end__@@Base+0xfe2a8424> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4ca4 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b 159eccc <__bss_end__@@Base+0xa8f234> │ │ │ │ - rsbeq r0, r1, r8, lsr #13 │ │ │ │ - @ instruction: 0x00509092 │ │ │ │ - subseq r9, r0, r2, ror r1 │ │ │ │ + rsbeq r0, r1, r8, lsl #13 │ │ │ │ + subseq r9, r0, r2, ror r0 │ │ │ │ + subseq r9, r0, r2, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7eec <__bss_end__@@Base+0xfe2a8454> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4cd4 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea36 │ │ │ │ - ldrdeq lr, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq sl, [r0], #-90 @ 0xffffffa6 │ │ │ │ - subseq r6, fp, ip, ror #27 │ │ │ │ + strhteq lr, [r1], #-80 @ 0xffffffb0 │ │ │ │ + @ instruction: 0x0050a59a │ │ │ │ + subseq r6, fp, ip, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7f1c <__bss_end__@@Base+0xfe2a8484> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4d04 │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea1e │ │ │ │ - rsbeq lr, r1, r4, lsl #20 │ │ │ │ - subseq fp, r0, r6, lsr #22 │ │ │ │ - subseq fp, r0, ip, lsr fp │ │ │ │ + rsbeq lr, r1, r4, ror #19 │ │ │ │ + subseq fp, r0, r6, lsl #22 │ │ │ │ + subseq fp, r0, ip, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7f4c <__bss_end__@@Base+0xfe2a84b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4d34 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b 39ed5c │ │ │ │ - rsbeq r9, r5, r8, asr #3 │ │ │ │ - subeq ip, pc, lr, ror r8 @ │ │ │ │ - umaaleq ip, pc, r2, r8 @ │ │ │ │ + rsbeq r9, r5, r8, lsr #3 │ │ │ │ + subeq ip, pc, lr, asr r8 @ │ │ │ │ + subeq ip, pc, r2, ror r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7f7c <__bss_end__@@Base+0xfe2a84e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4d64 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ stmib ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r5, ip, asr #11 │ │ │ │ - subseq r0, r0, sl, asr #2 │ │ │ │ - subseq r0, r0, lr, asr r1 │ │ │ │ + rsbeq r9, r5, ip, lsr #11 │ │ │ │ + subseq r0, r0, sl, lsr #2 │ │ │ │ + subseq r0, r0, lr, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7fac <__bss_end__@@Base+0xfe2a8514> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4d94 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ ldmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - mlseq r5, ip, r5, r9 │ │ │ │ - subseq r0, r1, sl, lsl r2 │ │ │ │ - subseq r0, r1, r6, lsr #4 │ │ │ │ + rsbeq r9, r5, ip, ror r5 │ │ │ │ + ldrsheq r0, [r1], #-26 @ 0xffffffe6 │ │ │ │ + subseq r0, r1, r6, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7fdc <__bss_end__@@Base+0xfe2a8544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4dc4 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ ldmib ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r9, r5, ip, ror #10 │ │ │ │ - subseq r0, r1, sl, ror #3 │ │ │ │ - subseq r0, r1, lr, lsl #4 │ │ │ │ + rsbeq r9, r5, ip, asr #10 │ │ │ │ + subseq r0, r1, sl, asr #3 │ │ │ │ + subseq r0, r1, lr, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb800c <__bss_end__@@Base+0xfe2a8574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4df4 │ │ │ │ adcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ stmib r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r9, r5, ip, lsr r5 │ │ │ │ - ldrheq r0, [r1], #-26 @ 0xffffffe6 │ │ │ │ - ldrsheq r0, [r1], #-26 @ 0xffffffe6 │ │ │ │ + rsbeq r9, r5, ip, lsl r5 │ │ │ │ + @ instruction: 0x0051019a │ │ │ │ + ldrsbeq r0, [r1], #-26 @ 0xffffffe6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb803c <__bss_end__@@Base+0xfe2a85a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e4e24 │ │ │ │ adcspl pc, r2, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e98c │ │ │ │ - rsbeq r9, r5, ip, lsl #10 │ │ │ │ - subseq pc, r0, r2, ror #26 │ │ │ │ - subseq r0, r1, r8, lsr r2 │ │ │ │ + rsbeq r9, r5, ip, ror #9 │ │ │ │ + subseq pc, r0, r2, asr #26 │ │ │ │ + subseq r0, r1, r8, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8070 <__bss_end__@@Base+0xfe2a85d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e4e58 │ │ │ │ adcspl pc, pc, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e972 │ │ │ │ - ldrdeq r9, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq pc, r0, lr, lsr #26 │ │ │ │ - subseq r0, r1, r4, lsl #4 │ │ │ │ + strhteq r9, [r5], #-72 @ 0xffffffb8 │ │ │ │ + subseq pc, r0, lr, lsl #26 │ │ │ │ + subseq r0, r1, r4, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb80a4 <__bss_end__@@Base+0xfe2a860c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e4e8c │ │ │ │ rscscs pc, sl, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e958 │ │ │ │ - rsbeq r9, r5, r4, lsr #9 │ │ │ │ - ldrsheq pc, [r0], #-202 @ 0xffffff36 @ │ │ │ │ - ldrsheq r0, [r1], #-16 │ │ │ │ + rsbeq r9, r5, r4, lsl #9 │ │ │ │ + ldrsbeq pc, [r0], #-202 @ 0xffffff36 @ │ │ │ │ + ldrsbeq r0, [r1], #-16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb80d8 <__bss_end__@@Base+0xfe2a8640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4ec0 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldmdb lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq fp, r5, r0, asr #17 │ │ │ │ - subseq r0, r1, lr, ror #1 │ │ │ │ - ldrsheq r0, [r1], #-10 │ │ │ │ + rsbeq fp, r5, r0, lsr #17 │ │ │ │ + subseq r0, r1, lr, asr #1 │ │ │ │ + ldrsbeq r0, [r1], #-10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8108 <__bss_end__@@Base+0xfe2a8670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4ef0 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stmdb r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r5, r0, r8, fp │ │ │ │ - ldrheq r0, [r1], #-14 │ │ │ │ - subseq r0, r1, r2, ror #1 │ │ │ │ + rsbeq fp, r5, r0, ror r8 │ │ │ │ + @ instruction: 0x0051009e │ │ │ │ + subseq r0, r1, r2, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8138 <__bss_end__@@Base+0xfe2a86a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4f20 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e910 │ │ │ │ - mlseq r5, r6, sp, fp │ │ │ │ - ldrsheq r2, [r0], #-232 @ 0xffffff18 │ │ │ │ - subseq r2, r0, ip, lsl #30 │ │ │ │ + rsbeq fp, r5, r6, ror sp │ │ │ │ + ldrsbeq r2, [r0], #-232 @ 0xffffff18 │ │ │ │ + subseq r2, r0, ip, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8168 <__bss_end__@@Base+0xfe2a86d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4f50 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldm r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq fp, r5, r4, ror #26 │ │ │ │ - subseq r5, r1, sl, lsl #17 │ │ │ │ - subseq r5, r1, r6, lsr r9 │ │ │ │ + rsbeq fp, r5, r4, asr #26 │ │ │ │ + subseq r5, r1, sl, ror #16 │ │ │ │ + subseq r5, r1, r6, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8198 <__bss_end__@@Base+0xfe2a8700> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4f80 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8e0 │ │ │ │ - rsbeq ip, r5, r8, lsr #7 │ │ │ │ - subseq r7, r1, r6, asr r5 │ │ │ │ - subseq r7, r1, r4, ror #10 │ │ │ │ + rsbeq ip, r5, r8, lsl #7 │ │ │ │ + subseq r7, r1, r6, lsr r5 │ │ │ │ + subseq r7, r1, r4, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb81c8 <__bss_end__@@Base+0xfe2a8730> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4fb0 │ │ │ │ sbcspl pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmia r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq ip, r5, r0, lsl #21 │ │ │ │ - subseq r8, r1, r6, ror #5 │ │ │ │ - ldrsheq r8, [r1], #-38 @ 0xffffffda │ │ │ │ + rsbeq ip, r5, r0, ror #20 │ │ │ │ + subseq r8, r1, r6, asr #5 │ │ │ │ + ldrsbeq r8, [r1], #-38 @ 0xffffffda │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb81f8 <__bss_end__@@Base+0xfe2a8760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4fe0 │ │ │ │ stmdbmi r5, {r0, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8b0 │ │ │ │ - rsbeq sp, r5, sl, asr #17 │ │ │ │ - ldrheq lr, [r1], #-248 @ 0xffffff08 │ │ │ │ - subseq lr, r1, r0, asr #31 │ │ │ │ + rsbeq sp, r5, sl, lsr #17 │ │ │ │ + @ instruction: 0x0051ef98 │ │ │ │ + subseq lr, r1, r0, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8228 <__bss_end__@@Base+0xfe2a8790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365010 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrdeq sp, [r5], #-246 @ 0xffffff0a @ │ │ │ │ - ldrheq r1, [r2], #-144 @ 0xffffff70 │ │ │ │ - subseq r1, r2, r6, asr #19 │ │ │ │ + strhteq sp, [r5], #-246 @ 0xffffff0a │ │ │ │ + @ instruction: 0x00521990 │ │ │ │ + subseq r1, r2, r6, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8254 <__bss_end__@@Base+0xfe2a87bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a503c │ │ │ │ subvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stm r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq pc, r5, ip, lsr r3 @ │ │ │ │ - subseq r8, r2, r6, lsl #11 │ │ │ │ - @ instruction: 0x00528596 │ │ │ │ + rsbeq pc, r5, ip, lsl r3 @ │ │ │ │ + subseq r8, r2, r6, ror #10 │ │ │ │ + subseq r8, r2, r6, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8284 <__bss_end__@@Base+0xfe2a87ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36506c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq pc, r5, sl, lsl #21 │ │ │ │ - subseq sl, r2, r4, lsr #16 │ │ │ │ - subseq sl, r2, lr, lsr r8 │ │ │ │ + rsbeq pc, r5, sl, ror #20 │ │ │ │ + subseq sl, r2, r4, lsl #16 │ │ │ │ + subseq sl, r2, lr, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb82b0 <__bss_end__@@Base+0xfe2a8818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365098 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r0, r6, lr, lsr #32 │ │ │ │ - subeq r0, pc, ip, lsl sp @ │ │ │ │ - subeq r0, pc, r6, lsr sp @ │ │ │ │ + rsbeq r0, r6, lr │ │ │ │ + strdeq r0, [pc], #-204 @ │ │ │ │ + subeq r0, pc, r6, lsl sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb82dc <__bss_end__@@Base+0xfe2a8844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a50c4 │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ ldmda ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r0, r6, r8, lsr r3 │ │ │ │ - subeq fp, pc, r6, asr fp @ │ │ │ │ - subseq ip, r2, lr, ror r2 │ │ │ │ + rsbeq r0, r6, r8, lsl r3 │ │ │ │ + subeq fp, pc, r6, lsr fp @ │ │ │ │ + subseq ip, r2, lr, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb830c <__bss_end__@@Base+0xfe2a8874> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a50f4 │ │ │ │ subsvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ stmda r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r0, r6, r8, lsl #6 │ │ │ │ - subseq ip, r2, r2, lsr r2 │ │ │ │ - ldrdeq r7, [pc], #-226 @ │ │ │ │ + rsbeq r0, r6, r8, ror #5 │ │ │ │ + subseq ip, r2, r2, lsl r2 │ │ │ │ + strheq r7, [pc], #-226 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb833c <__bss_end__@@Base+0xfe2a88a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5124 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e80e │ │ │ │ - rsbeq r0, r6, r6, ror #15 │ │ │ │ - ldrsheq r2, [r0], #-196 @ 0xffffff3c │ │ │ │ - subseq r2, r0, r4, asr #26 │ │ │ │ + rsbeq r0, r6, r6, asr #15 │ │ │ │ + ldrsbeq r2, [r0], #-196 @ 0xffffff3c │ │ │ │ + subseq r2, r0, r4, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb836c <__bss_end__@@Base+0xfe2a88d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5154 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eff6 │ │ │ │ - strhteq r0, [r6], #-118 @ 0xffffff8a │ │ │ │ - subseq r2, r0, r4, asr #25 │ │ │ │ - subseq r2, r0, r4, lsl sp │ │ │ │ + mlseq r6, r6, r7, r0 │ │ │ │ + subseq r2, r0, r4, lsr #25 │ │ │ │ + ldrsheq r2, [r0], #-196 @ 0xffffff3c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb839c <__bss_end__@@Base+0xfe2a8904> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5184 │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ svc 0x00dcf7fc │ │ │ │ - rsbeq r0, r6, r4, lsr #21 │ │ │ │ - umaaleq fp, pc, r6, sl @ │ │ │ │ - ldrheq ip, [r2], #-30 @ 0xffffffe2 │ │ │ │ + rsbeq r0, r6, r4, lsl #21 │ │ │ │ + subeq fp, pc, r6, ror sl @ │ │ │ │ + @ instruction: 0x0052c19e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb83cc <__bss_end__@@Base+0xfe2a8934> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a51b4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ svc 0x00c4f7fc │ │ │ │ - rsbeq r0, r6, r4, ror sl │ │ │ │ - strdeq pc, [pc], #-202 @ │ │ │ │ - subeq pc, pc, lr, lsl #26 │ │ │ │ + rsbeq r0, r6, r4, asr sl │ │ │ │ + ldrdeq pc, [pc], #-202 @ │ │ │ │ + subeq pc, pc, lr, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb83fc <__bss_end__@@Base+0xfe2a8964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a51e4 │ │ │ │ stmdbmi r5, {r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efae │ │ │ │ - rsbeq r0, r6, r6, asr #20 │ │ │ │ - subseq lr, r2, r8, lsr r1 │ │ │ │ - subseq lr, r2, r8, lsr #8 │ │ │ │ + rsbeq r0, r6, r6, lsr #20 │ │ │ │ + subseq lr, r2, r8, lsl r1 │ │ │ │ + subseq lr, r2, r8, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb842c <__bss_end__@@Base+0xfe2a8994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5214 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef96 │ │ │ │ - rsbeq r0, r6, r6, lsl sl │ │ │ │ - subeq r7, pc, r8, lsl #29 │ │ │ │ - umaaleq r7, pc, ip, lr @ │ │ │ │ + strdeq r0, [r6], #-150 @ 0xffffff6a @ │ │ │ │ + subeq r7, pc, r8, ror #28 │ │ │ │ + subeq r7, pc, ip, ror lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb845c <__bss_end__@@Base+0xfe2a89c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5244 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x007cf7fc │ │ │ │ - ldrdeq r1, [r6], #-20 @ 0xffffffec @ │ │ │ │ - subeq pc, pc, sl, ror #24 │ │ │ │ - subeq pc, pc, lr, ror ip @ │ │ │ │ + strhteq r1, [r6], #-20 @ 0xffffffec │ │ │ │ + subeq pc, pc, sl, asr #24 │ │ │ │ + subeq pc, pc, lr, asr ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb848c <__bss_end__@@Base+0xfe2a89f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5274 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef66 │ │ │ │ - rsbeq r2, r6, r2, asr r4 │ │ │ │ - subeq r0, pc, r0, asr #22 │ │ │ │ - ldrsheq fp, [r2], #-140 @ 0xffffff74 │ │ │ │ + rsbeq r2, r6, r2, lsr r4 │ │ │ │ + subeq r0, pc, r0, lsr #22 │ │ │ │ + ldrsbeq fp, [r2], #-140 @ 0xffffff74 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb84bc <__bss_end__@@Base+0xfe2a8a24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a52a4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef4e │ │ │ │ - rsbeq r2, r6, r2, lsr #8 │ │ │ │ - subeq r0, pc, r0, lsl fp @ │ │ │ │ - subeq r0, pc, r8, lsr #22 │ │ │ │ + rsbeq r2, r6, r2, lsl #8 │ │ │ │ + strdeq r0, [pc], #-160 @ │ │ │ │ + subeq r0, pc, r8, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb84ec <__bss_end__@@Base+0xfe2a8a54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a52d4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ svc 0x0034f7fc │ │ │ │ - strdeq r2, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq pc, [pc], #-186 @ │ │ │ │ - subeq pc, pc, lr, ror #23 │ │ │ │ + ldrdeq r2, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + strheq pc, [pc], #-186 @ │ │ │ │ + subeq pc, pc, lr, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb851c <__bss_end__@@Base+0xfe2a8a84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5304 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x001cf7fc │ │ │ │ - rsbeq r2, r6, r0, lsr #20 │ │ │ │ - subeq pc, pc, sl, lsr #23 │ │ │ │ - strheq pc, [pc], #-190 @ │ │ │ │ + rsbeq r2, r6, r0, lsl #20 │ │ │ │ + subeq pc, pc, sl, lsl #23 │ │ │ │ + umaaleq pc, pc, lr, fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb854c <__bss_end__@@Base+0xfe2a8ab4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5334 │ │ │ │ adccc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ svc 0x0004f7fc │ │ │ │ - strdeq r2, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - subseq pc, r3, lr, lsr #9 │ │ │ │ - ldrsbeq pc, [r3], #-70 @ 0xffffffba @ │ │ │ │ + ldrdeq r2, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + subseq pc, r3, lr, lsl #9 │ │ │ │ + ldrheq pc, [r3], #-70 @ 0xffffffba @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb857c <__bss_end__@@Base+0xfe2a8ae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5364 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mcr 7, 7, pc, cr12, cr12, {7} @ │ │ │ │ - rsbeq r2, r6, r4, lsl pc │ │ │ │ - subeq pc, pc, sl, asr #22 │ │ │ │ - subeq pc, pc, lr, asr fp @ │ │ │ │ + strdeq r2, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + subeq pc, pc, sl, lsr #22 │ │ │ │ + subeq pc, pc, lr, lsr fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb85ac <__bss_end__@@Base+0xfe2a8b14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5394 │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eed6 │ │ │ │ - rsbeq r2, r6, r6, ror #29 │ │ │ │ - subseq pc, r3, r4, lsl #29 │ │ │ │ - @ instruction: 0x0053fe9c │ │ │ │ + rsbeq r2, r6, r6, asr #29 │ │ │ │ + subseq pc, r3, r4, ror #28 │ │ │ │ + subseq pc, r3, ip, ror lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb85dc <__bss_end__@@Base+0xfe2a8b44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a53c4 │ │ │ │ eorvs pc, sl, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrc 7, 5, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - strhteq r2, [r6], #-228 @ 0xffffff1c │ │ │ │ - subseq pc, r3, lr, asr #26 │ │ │ │ - subseq pc, r3, lr, lsl #29 │ │ │ │ + mlseq r6, r4, lr, r2 │ │ │ │ + subseq pc, r3, lr, lsr #26 │ │ │ │ + subseq pc, r3, lr, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb860c <__bss_end__@@Base+0xfe2a8b74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a53f4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eea6 │ │ │ │ - rsbeq r2, r6, r6, lsl #29 │ │ │ │ - subeq r7, pc, r8, lsr #25 │ │ │ │ - strheq r7, [pc], #-204 @ │ │ │ │ + rsbeq r2, r6, r6, ror #28 │ │ │ │ + subeq r7, pc, r8, lsl #25 │ │ │ │ + umaaleq r7, pc, ip, ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedb863c <__bss_end__@@Base+0xfe2a8ba4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b 179f444 <__bss_end__@@Base+0xc8f9ac> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ blt 159f454 <__bss_end__@@Base+0xa8f9bc> │ │ │ │ - subseq pc, r3, r6, asr lr @ │ │ │ │ + subseq pc, r3, r6, lsr lr @ │ │ │ │ rsbseq r9, r8, r6, lsl #16 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ - subseq pc, r3, r6, asr lr @ │ │ │ │ + subseq pc, r3, r6, lsr lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb867c <__bss_end__@@Base+0xfe2a8be4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5464 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee6e │ │ │ │ - mlseq r6, r6, r2, r3 │ │ │ │ - subeq r0, pc, r0, asr r9 @ │ │ │ │ - subeq r0, pc, r8, ror #18 │ │ │ │ + rsbeq r3, r6, r6, ror r2 │ │ │ │ + subeq r0, pc, r0, lsr r9 @ │ │ │ │ + subeq r0, pc, r8, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb86ac <__bss_end__@@Base+0xfe2a8c14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365494 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 2, APSR_nzcv, cr6, cr12, {7} │ │ │ │ - rsbeq r4, r6, lr, lsr #18 │ │ │ │ - subeq r7, pc, r8, lsl #24 │ │ │ │ - subeq r7, pc, lr, lsl ip @ │ │ │ │ + rsbeq r4, r6, lr, lsl #18 │ │ │ │ + subeq r7, pc, r8, ror #23 │ │ │ │ + strdeq r7, [pc], #-190 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb86d8 <__bss_end__@@Base+0xfe2a8c40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a54c0 │ │ │ │ adcne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mrc 7, 1, APSR_nzcv, cr14, cr12, {7} │ │ │ │ - rsbeq r4, r6, ip, lsl sl │ │ │ │ - subseq r6, r4, sl, lsr sp │ │ │ │ - subseq r6, r4, lr, asr #26 │ │ │ │ + strdeq r4, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r6, r4, sl, lsl sp │ │ │ │ + subseq r6, r4, lr, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8708 <__bss_end__@@Base+0xfe2a8c70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a54f0 │ │ │ │ adcne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mcr 7, 1, pc, cr6, cr12, {7} @ │ │ │ │ - rsbeq r4, r6, ip, ror #19 │ │ │ │ - subseq r6, r4, sl, lsl #26 │ │ │ │ - subseq r6, r4, r2, lsr sp │ │ │ │ + rsbeq r4, r6, ip, asr #19 │ │ │ │ + subseq r6, r4, sl, ror #25 │ │ │ │ + subseq r6, r4, r2, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8738 <__bss_end__@@Base+0xfe2a8ca0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5520 │ │ │ │ rsbvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mcr 7, 0, pc, cr14, cr12, {7} @ │ │ │ │ - strhteq r4, [r6], #-156 @ 0xffffff64 │ │ │ │ - ldrsbeq r6, [r4], #-202 @ 0xffffff36 │ │ │ │ - subseq r6, r4, r6, lsl sp │ │ │ │ + mlseq r6, ip, r9, r4 │ │ │ │ + ldrheq r6, [r4], #-202 @ 0xffffff36 │ │ │ │ + ldrsheq r6, [r4], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8768 <__bss_end__@@Base+0xfe2a8cd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365550 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8, #1008]! @ 0x3f0 │ │ │ │ - rsbeq r5, r6, lr, lsl #3 │ │ │ │ - subeq r0, pc, r4, ror #16 │ │ │ │ - subeq r0, pc, lr, ror r8 @ │ │ │ │ + rsbeq r5, r6, lr, ror #2 │ │ │ │ + subeq r0, pc, r4, asr #16 │ │ │ │ + subeq r0, pc, lr, asr r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8794 <__bss_end__@@Base+0xfe2a8cfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a557c │ │ │ │ eorcc pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stcl 7, cr15, [r0, #1008]! @ 0x3f0 │ │ │ │ - rsbeq r5, r6, r0, ror #2 │ │ │ │ - subseq r8, r4, sl, ror #31 │ │ │ │ - ldrsheq r8, [r4], #-250 @ 0xffffff06 │ │ │ │ + rsbeq r5, r6, r0, asr #2 │ │ │ │ + subseq r8, r4, sl, asr #31 │ │ │ │ + ldrsbeq r8, [r4], #-250 @ 0xffffff06 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb87c4 <__bss_end__@@Base+0xfe2a8d2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3655ac │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl, #1008] @ 0x3f0 │ │ │ │ - strdeq r5, [r6], #-206 @ 0xffffff32 @ │ │ │ │ - subseq lr, r4, r0, lsr #30 │ │ │ │ - subseq lr, r4, r2, ror #30 │ │ │ │ + ldrdeq r5, [r6], #-206 @ 0xffffff32 @ │ │ │ │ + subseq lr, r4, r0, lsl #30 │ │ │ │ + subseq lr, r4, r2, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb87f0 <__bss_end__@@Base+0xfe2a8d58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a55d8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edb4 │ │ │ │ - ldrdeq r5, [r6], #-194 @ 0xffffff3e @ │ │ │ │ - ldrdeq r0, [pc], #-124 @ │ │ │ │ - strdeq r0, [pc], #-116 @ │ │ │ │ + strhteq r5, [r6], #-194 @ 0xffffff3e │ │ │ │ + strheq r0, [pc], #-124 @ │ │ │ │ + ldrdeq r0, [pc], #-116 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8820 <__bss_end__@@Base+0xfe2a8d88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5608 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed9c │ │ │ │ - strhteq r6, [r6], #-134 @ 0xffffff7a │ │ │ │ - subseq r2, r5, ip, lsl #4 │ │ │ │ - subseq r2, r5, r8, lsl #6 │ │ │ │ + mlseq r6, r6, r8, r6 │ │ │ │ + subseq r2, r5, ip, ror #3 │ │ │ │ + subseq r2, r5, r8, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8850 <__bss_end__@@Base+0xfe2a8db8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5638 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-968 @ 0xfffffc38 │ │ │ │ stc 7, cr15, [r2, #1008] @ 0x3f0 │ │ │ │ - rsbeq r6, r6, r4, ror #19 │ │ │ │ - ldrsheq r2, [r5], #-134 @ 0xffffff7a │ │ │ │ - subseq r2, r5, r6, lsl #18 │ │ │ │ + rsbeq r6, r6, r4, asr #19 │ │ │ │ + ldrsbeq r2, [r5], #-134 @ 0xffffff7a │ │ │ │ + subseq r2, r5, r6, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8880 <__bss_end__@@Base+0xfe2a8de8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5668 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stcl 7, cr15, [sl, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r7, r6, r8, asr #5 │ │ │ │ - subeq fp, pc, sl, asr #30 │ │ │ │ - subseq r4, r1, sl, asr #12 │ │ │ │ + rsbeq r7, r6, r8, lsr #5 │ │ │ │ + subeq fp, pc, sl, lsr #30 │ │ │ │ + subseq r4, r1, sl, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb88b0 <__bss_end__@@Base+0xfe2a8e18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5698 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldcl 7, cr15, [r2, #-1008] @ 0xfffffc10 │ │ │ │ - mlseq r6, r8, r2, r7 │ │ │ │ - subeq fp, pc, sl, lsl pc @ │ │ │ │ - subseq r4, r1, sl, lsl r6 │ │ │ │ + rsbeq r7, r6, r8, ror r2 │ │ │ │ + strdeq fp, [pc], #-234 @ │ │ │ │ + ldrsheq r4, [r1], #-90 @ 0xffffffa6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb88e0 <__bss_end__@@Base+0xfe2a8e48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a56c8 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldc 7, cr15, [sl, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r7, r6, r8, ror #4 │ │ │ │ - subeq fp, pc, sl, ror #29 │ │ │ │ - subseq r4, r1, sl, ror #11 │ │ │ │ + rsbeq r7, r6, r8, asr #4 │ │ │ │ + subeq fp, pc, sl, asr #29 │ │ │ │ + subseq r4, r1, sl, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8910 <__bss_end__@@Base+0xfe2a8e78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a56f8 │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r8, r6, r0, lsr #32 │ │ │ │ - @ instruction: 0x00554992 │ │ │ │ - ldrsheq r4, [r5], #-146 @ 0xffffff6e │ │ │ │ + rsbeq r8, r6, r0 │ │ │ │ + subseq r4, r5, r2, ror r9 │ │ │ │ + ldrsbeq r4, [r5], #-146 @ 0xffffff6e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8940 <__bss_end__@@Base+0xfe2a8ea8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365728 │ │ │ │ stmdbmi r4, {r0, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [ip, #-1008] @ 0xfffffc10 │ │ │ │ - ldrdeq r8, [r6], #-98 @ 0xffffff9e @ │ │ │ │ - subseq r6, r5, ip, ror lr │ │ │ │ - @ instruction: 0x00501496 │ │ │ │ + strhteq r8, [r6], #-98 @ 0xffffff9e │ │ │ │ + subseq r6, r5, ip, asr lr │ │ │ │ + subseq r1, r0, r6, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb896c <__bss_end__@@Base+0xfe2a8ed4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5754 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldcl 7, cr15, [r4], #1008 @ 0x3f0 │ │ │ │ - mlseq r6, r4, r2, pc @ │ │ │ │ - subeq fp, pc, lr, asr lr @ │ │ │ │ - subeq fp, pc, r2, ror lr @ │ │ │ │ + rsbeq pc, r6, r4, ror r2 @ │ │ │ │ + subeq fp, pc, lr, lsr lr @ │ │ │ │ + subeq fp, pc, r2, asr lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb899c <__bss_end__@@Base+0xfe2a8f04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5784 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecde │ │ │ │ - rsbeq pc, r6, r0, lsr #11 │ │ │ │ - subeq fp, pc, lr, lsr #28 │ │ │ │ - subseq r4, r1, r0, lsr r5 │ │ │ │ + rsbeq pc, r6, r0, lsl #11 │ │ │ │ + subeq fp, pc, lr, lsl #28 │ │ │ │ + subseq r4, r1, r0, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb89cc <__bss_end__@@Base+0xfe2a8f34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a57b4 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stcl 7, cr15, [r4], {252} @ 0xfc │ │ │ │ - rsbeq pc, r6, r0, ror r5 @ │ │ │ │ - strdeq fp, [pc], #-222 @ │ │ │ │ - ldrsheq r4, [r1], #-78 @ 0xffffffb2 │ │ │ │ + rsbeq pc, r6, r0, asr r5 @ │ │ │ │ + ldrdeq fp, [pc], #-222 @ │ │ │ │ + ldrsbeq r4, [r1], #-78 @ 0xffffffb2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb89fc <__bss_end__@@Base+0xfe2a8f64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a57e4 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stc 7, cr15, [ip], #1008 @ 0x3f0 │ │ │ │ - rsbeq pc, r6, ip, asr r6 @ │ │ │ │ - subeq fp, pc, lr, asr #27 │ │ │ │ - subseq r4, r1, lr, asr #9 │ │ │ │ + rsbeq pc, r6, ip, lsr r6 @ │ │ │ │ + subeq fp, pc, lr, lsr #27 │ │ │ │ + subseq r4, r1, lr, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8a2c <__bss_end__@@Base+0xfe2a8f94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5814 │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldc 7, cr15, [r4], {252} @ 0xfc │ │ │ │ - rsbeq r0, r7, r4, lsl #7 │ │ │ │ - subeq fp, pc, r6, lsl #8 │ │ │ │ - subseq fp, r2, lr, lsr #22 │ │ │ │ + rsbeq r0, r7, r4, ror #6 │ │ │ │ + subeq fp, pc, r6, ror #7 │ │ │ │ + subseq fp, r2, lr, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8a5c <__bss_end__@@Base+0xfe2a8fc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5844 │ │ │ │ stmdbmi r5, {r1, r2, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec7e │ │ │ │ - rsbeq r0, r7, r6, asr r3 │ │ │ │ - subseq r2, r6, r8, lsl r2 │ │ │ │ - subseq r2, r6, r8, lsl #6 │ │ │ │ + rsbeq r0, r7, r6, lsr r3 │ │ │ │ + ldrsheq r2, [r6], #-24 @ 0xffffffe8 │ │ │ │ + subseq r2, r6, r8, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8a8c <__bss_end__@@Base+0xfe2a8ff4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5874 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec66 │ │ │ │ - rsbeq r0, r7, r6, lsr #6 │ │ │ │ - subeq r0, pc, r0, asr #10 │ │ │ │ - subeq r0, pc, r8, asr r5 @ │ │ │ │ + rsbeq r0, r7, r6, lsl #6 │ │ │ │ + subeq r0, pc, r0, lsr #10 │ │ │ │ + subeq r0, pc, r8, lsr r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8abc <__bss_end__@@Base+0xfe2a9024> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a58a4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mcrr 7, 15, pc, ip, cr12 @ │ │ │ │ - rsbeq r0, r7, r0, asr r9 │ │ │ │ - subeq pc, pc, sl, lsl #12 │ │ │ │ - subeq pc, pc, lr, lsl r6 @ │ │ │ │ + rsbeq r0, r7, r0, lsr r9 │ │ │ │ + subeq pc, pc, sl, ror #11 │ │ │ │ + strdeq pc, [pc], #-94 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8aec <__bss_end__@@Base+0xfe2a9054> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a58d4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec36 │ │ │ │ - rsbeq r0, r7, r2, lsr #18 │ │ │ │ - subeq r7, pc, r8, asr #15 │ │ │ │ - ldrdeq r7, [pc], #-124 @ │ │ │ │ + rsbeq r0, r7, r2, lsl #18 │ │ │ │ + subeq r7, pc, r8, lsr #15 │ │ │ │ + strheq r7, [pc], #-124 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8b1c <__bss_end__@@Base+0xfe2a9084> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5904 │ │ │ │ subvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldc 7, cr15, [ip], {252} @ 0xfc │ │ │ │ - rsbeq r0, r7, r0, ror #28 │ │ │ │ - subseq r5, r6, r6, lsr #3 │ │ │ │ - subseq r6, r6, lr, ror #1 │ │ │ │ + rsbeq r0, r7, r0, asr #28 │ │ │ │ + subseq r5, r6, r6, lsl #3 │ │ │ │ + subseq r6, r6, lr, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8b4c <__bss_end__@@Base+0xfe2a90b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5934 │ │ │ │ rsbmi pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [r4], {252} @ 0xfc │ │ │ │ - rsbeq r1, r7, ip, asr r1 │ │ │ │ - subseq r9, r2, lr, lsr r2 │ │ │ │ - ldrsheq r7, [r6], #-122 @ 0xffffff86 │ │ │ │ + rsbeq r1, r7, ip, lsr r1 │ │ │ │ + subseq r9, r2, lr, lsl r2 │ │ │ │ + ldrsbeq r7, [r6], #-122 @ 0xffffff86 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8b7c <__bss_end__@@Base+0xfe2a90e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5964 │ │ │ │ addmi pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ bl ffd9f988 <__bss_end__@@Base+0xff28fef0> │ │ │ │ - rsbeq r1, r7, ip, lsr #2 │ │ │ │ - subseq r9, r2, lr, lsl #4 │ │ │ │ - subseq r7, r6, sl, asr #15 │ │ │ │ + rsbeq r1, r7, ip, lsl #2 │ │ │ │ + subseq r9, r2, lr, ror #3 │ │ │ │ + subseq r7, r6, sl, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8bac <__bss_end__@@Base+0xfe2a9114> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5994 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ bl ff79f9b8 <__bss_end__@@Base+0xfec8ff20> │ │ │ │ - mlseq r7, r4, r4, r1 │ │ │ │ - subseq sl, r6, sl, lsr #32 │ │ │ │ - subseq sl, r6, r6, lsl #4 │ │ │ │ + rsbeq r1, r7, r4, ror r4 │ │ │ │ + subseq sl, r6, sl │ │ │ │ + subseq sl, r6, r6, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8bdc <__bss_end__@@Base+0xfe2a9144> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a59c4 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ bl ff19f9e8 <__bss_end__@@Base+0xfe68ff50> │ │ │ │ - rsbeq r1, r7, r4, ror #8 │ │ │ │ - ldrsheq r9, [r6], #-250 @ 0xffffff06 │ │ │ │ - ldrsheq sl, [r6], #-18 @ 0xffffffee │ │ │ │ + rsbeq r1, r7, r4, asr #8 │ │ │ │ + ldrsbeq r9, [r6], #-250 @ 0xffffff06 │ │ │ │ + ldrsbeq sl, [r6], #-18 @ 0xffffffee │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8c0c <__bss_end__@@Base+0xfe2a9174> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a59f4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eba6 │ │ │ │ - strdeq r1, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - strheq pc, [pc], #-74 @ │ │ │ │ - ldrdeq pc, [pc], #-64 @ │ │ │ │ + ldrdeq r1, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + umaaleq pc, pc, sl, r4 @ │ │ │ │ + strheq pc, [pc], #-64 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8c3c <__bss_end__@@Base+0xfe2a91a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5a24 │ │ │ │ andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl fe59fa48 <__bss_end__@@Base+0xfda8ffb0> │ │ │ │ - rsbeq r1, r7, r4, asr #17 │ │ │ │ - subseq fp, r6, sl, lsr r8 │ │ │ │ - subseq fp, r6, r6, asr #16 │ │ │ │ + rsbeq r1, r7, r4, lsr #17 │ │ │ │ + subseq fp, r6, sl, lsl r8 │ │ │ │ + subseq fp, r6, r6, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8c6c <__bss_end__@@Base+0xfe2a91d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5a54 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb76 │ │ │ │ - rsbeq r1, r7, r8, ror #25 │ │ │ │ - subeq pc, pc, sl, asr r4 @ │ │ │ │ - subeq pc, pc, r0, ror r4 @ │ │ │ │ + rsbeq r1, r7, r8, asr #25 │ │ │ │ + subeq pc, pc, sl, lsr r4 @ │ │ │ │ + subeq pc, pc, r0, asr r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8c9c <__bss_end__@@Base+0xfe2a9204> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5a84 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb5e │ │ │ │ - rsbeq r1, r7, r6, lsl #27 │ │ │ │ - ldrsbeq r2, [r7], #-36 @ 0xffffffdc │ │ │ │ - ldrsheq r2, [r7], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq r1, r7, r6, ror #26 │ │ │ │ + ldrheq r2, [r7], #-36 @ 0xffffffdc │ │ │ │ + ldrsbeq r2, [r7], #-60 @ 0xffffffc4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8ccc <__bss_end__@@Base+0xfe2a9234> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5ab4 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb46 │ │ │ │ - rsbeq r1, r7, r6, asr sp │ │ │ │ - subseq r2, r7, r4, lsr #5 │ │ │ │ - subseq r2, r7, ip, ror #7 │ │ │ │ + rsbeq r1, r7, r6, lsr sp │ │ │ │ + subseq r2, r7, r4, lsl #5 │ │ │ │ + subseq r2, r7, ip, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8cfc <__bss_end__@@Base+0xfe2a9264> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5ae4 │ │ │ │ subvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl d9fb08 <__bss_end__@@Base+0x290070> │ │ │ │ - rsbeq r1, r7, r8, ror lr │ │ │ │ - ldrheq r2, [r7], #-94 @ 0xffffffa2 │ │ │ │ - subseq r4, r8, r6, asr #15 │ │ │ │ + rsbeq r1, r7, r8, asr lr │ │ │ │ + @ instruction: 0x0057259e │ │ │ │ + subseq r4, r8, r6, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8d2c <__bss_end__@@Base+0xfe2a9294> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365b14 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - bl 81fb34 <_IO_stdin_used@@Base+0xd2674> │ │ │ │ - strdeq r2, [r7], #-14 @ │ │ │ │ - subseq r2, r7, r4, asr fp │ │ │ │ - subseq r2, r7, r2, ror #22 │ │ │ │ + bl 81fb34 <_IO_stdin_used@@Base+0xd2694> │ │ │ │ + ldrdeq r2, [r7], #-14 @ │ │ │ │ + subseq r2, r7, r4, lsr fp │ │ │ │ + subseq r2, r7, r2, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8d58 <__bss_end__@@Base+0xfe2a92c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365b40 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 29fb60 │ │ │ │ - rsbeq r2, r7, r6, lsl #3 │ │ │ │ - subeq r0, pc, r4, ror r2 @ │ │ │ │ - subeq r0, pc, lr, lsl #5 │ │ │ │ + rsbeq r2, r7, r6, ror #2 │ │ │ │ + subeq r0, pc, r4, asr r2 @ │ │ │ │ + subeq r0, pc, lr, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8d84 <__bss_end__@@Base+0xfe2a92ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5b6c │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaea │ │ │ │ - rsbeq r2, r7, sl, asr r1 │ │ │ │ + rsbeq r2, r7, sl, lsr r1 │ │ │ │ + subseq r2, r7, r4, lsl sp │ │ │ │ subseq r2, r7, r4, lsr sp │ │ │ │ - subseq r2, r7, r4, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8db4 <__bss_end__@@Base+0xfe2a931c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5b9c │ │ │ │ sbcsvs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ b ff69fbc0 <__bss_end__@@Base+0xfeb90128> │ │ │ │ - rsbeq r2, r7, r8, lsr #2 │ │ │ │ - subseq r2, r7, r2, lsl #26 │ │ │ │ - subseq r2, r7, r2, asr #12 │ │ │ │ + rsbeq r2, r7, r8, lsl #2 │ │ │ │ + subseq r2, r7, r2, ror #25 │ │ │ │ + subseq r2, r7, r2, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8de4 <__bss_end__@@Base+0xfe2a934c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365bcc │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff11fbec <__bss_end__@@Base+0xfe610154> │ │ │ │ - strhteq r2, [r7], #-74 @ 0xffffffb6 │ │ │ │ - subeq r0, pc, r8, ror #3 │ │ │ │ - subseq sl, r2, r6, lsr #31 │ │ │ │ + mlseq r7, sl, r4, r2 │ │ │ │ + subeq r0, pc, r8, asr #3 │ │ │ │ + subseq sl, r2, r6, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8e10 <__bss_end__@@Base+0xfe2a9378> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5bf8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaa4 │ │ │ │ - rsbeq r2, r7, lr, lsl #9 │ │ │ │ - strheq r0, [pc], #-28 @ │ │ │ │ - ldrdeq r0, [pc], #-20 @ │ │ │ │ + rsbeq r2, r7, lr, ror #8 │ │ │ │ + umaaleq r0, pc, ip, r1 @ │ │ │ │ + strheq r0, [pc], #-20 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8e40 <__bss_end__@@Base+0xfe2a93a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365c28 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe59fc48 <__bss_end__@@Base+0xfda901b0> │ │ │ │ - mlseq r7, sl, r9, r2 │ │ │ │ - subseq r3, r7, r0, asr #21 │ │ │ │ - ldrsbeq r3, [r7], #-162 @ 0xffffff5e │ │ │ │ + rsbeq r2, r7, sl, ror r9 │ │ │ │ + subseq r3, r7, r0, lsr #21 │ │ │ │ + ldrheq r3, [r7], #-162 @ 0xffffff5e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8e6c <__bss_end__@@Base+0xfe2a93d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5c54 │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b 1f9fc78 <__bss_end__@@Base+0x14901e0> │ │ │ │ - rsbeq r4, r7, r0, ror r1 │ │ │ │ - subseq r8, r7, lr, asr #29 │ │ │ │ - subseq r9, r7, sl, asr r1 │ │ │ │ + rsbeq r4, r7, r0, asr r1 │ │ │ │ + subseq r8, r7, lr, lsr #29 │ │ │ │ + subseq r9, r7, sl, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8e9c <__bss_end__@@Base+0xfe2a9404> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5c84 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea5e │ │ │ │ - strdeq r4, [r7], #-110 @ 0xffffff92 @ │ │ │ │ - subeq r0, pc, r0, lsr r1 @ │ │ │ │ - subseq sl, r2, ip, ror #29 │ │ │ │ + ldrdeq r4, [r7], #-110 @ 0xffffff92 @ │ │ │ │ + subeq r0, pc, r0, lsl r1 @ │ │ │ │ + subseq sl, r2, ip, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8ecc <__bss_end__@@Base+0xfe2a9434> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5cb4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea46 │ │ │ │ - rsbeq r4, r7, lr, asr #13 │ │ │ │ - subeq r0, pc, r0, lsl #2 │ │ │ │ - subeq r0, pc, r8, lsl r1 @ │ │ │ │ + rsbeq r4, r7, lr, lsr #13 │ │ │ │ + subeq r0, pc, r0, ror #1 │ │ │ │ + strdeq r0, [pc], #-8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8efc <__bss_end__@@Base+0xfe2a9464> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5ce4 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ b d9fd08 <__bss_end__@@Base+0x290270> │ │ │ │ - mlseq r7, lr, r6, r4 │ │ │ │ - subseq sl, r7, r8, asr #25 │ │ │ │ - subseq r7, r1, r6, lsr #13 │ │ │ │ + rsbeq r4, r7, lr, ror r6 │ │ │ │ + subseq sl, r7, r8, lsr #25 │ │ │ │ + subseq r7, r1, r6, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8f2c <__bss_end__@@Base+0xfe2a9494> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5d14 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea16 │ │ │ │ - strhteq r4, [r7], #-206 @ 0xffffff32 │ │ │ │ - subeq r0, pc, r0, lsr #1 │ │ │ │ - subseq sl, r2, ip, asr lr │ │ │ │ + mlseq r7, lr, ip, r4 │ │ │ │ + subeq r0, pc, r0, lsl #1 │ │ │ │ + subseq sl, r2, ip, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8f5c <__bss_end__@@Base+0xfe2a94c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5d44 │ │ │ │ adceq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9fc │ │ │ │ - rsbeq r4, r7, ip, lsl #25 │ │ │ │ - subseq sp, r9, sl, lsl #13 │ │ │ │ - subseq r7, r1, r4, asr #12 │ │ │ │ + rsbeq r4, r7, ip, ror #24 │ │ │ │ + subseq sp, r9, sl, ror #12 │ │ │ │ + subseq r7, r1, r4, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8f90 <__bss_end__@@Base+0xfe2a94f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5d78 │ │ │ │ sbcscs pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e2 │ │ │ │ - rsbeq r4, r7, r8, asr ip │ │ │ │ - subseq sp, r9, r6, asr r6 │ │ │ │ - subseq r7, r1, r0, lsl r6 │ │ │ │ + rsbeq r4, r7, r8, lsr ip │ │ │ │ + subseq sp, r9, r6, lsr r6 │ │ │ │ + ldrsheq r7, [r1], #-80 @ 0xffffffb0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8fc4 <__bss_end__@@Base+0xfe2a952c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5dac │ │ │ │ subcc pc, r6, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9c8 │ │ │ │ - rsbeq r4, r7, r4, lsr #24 │ │ │ │ - subseq sp, r9, r2, lsr #12 │ │ │ │ - ldrsbeq r7, [r1], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq r4, r7, r4, lsl #24 │ │ │ │ + subseq sp, r9, r2, lsl #12 │ │ │ │ + ldrheq r7, [r1], #-92 @ 0xffffffa4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8ff8 <__bss_end__@@Base+0xfe2a9560> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5de0 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9ae │ │ │ │ - strdeq r4, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - subseq sp, r9, lr, ror #11 │ │ │ │ - subseq r7, r1, r8, lsr #11 │ │ │ │ + ldrdeq r4, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + subseq sp, r9, lr, asr #11 │ │ │ │ + subseq r7, r1, r8, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb902c <__bss_end__@@Base+0xfe2a9594> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5e14 │ │ │ │ rsbvc pc, r2, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e994 │ │ │ │ - strhteq r4, [r7], #-188 @ 0xffffff44 │ │ │ │ - ldrheq sp, [r9], #-90 @ 0xffffffa6 │ │ │ │ - subseq r7, r1, r4, ror r5 │ │ │ │ + mlseq r7, ip, fp, r4 │ │ │ │ + @ instruction: 0x0059d59a │ │ │ │ + subseq r7, r1, r4, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9060 <__bss_end__@@Base+0xfe2a95c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5e48 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ ldmdb sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r4, r7, sl, lsl #23 │ │ │ │ - subeq pc, lr, ip, ror #30 │ │ │ │ - subeq pc, lr, r2, lsl #31 │ │ │ │ + rsbeq r4, r7, sl, ror #22 │ │ │ │ + subeq pc, lr, ip, asr #30 │ │ │ │ + subeq pc, lr, r2, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9090 <__bss_end__@@Base+0xfe2a95f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5e78 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e962 │ │ │ │ - rsbeq r4, r7, r8, asr fp │ │ │ │ - subseq sp, r9, r6, asr r5 │ │ │ │ - subseq r7, r1, r0, lsl r5 │ │ │ │ + rsbeq r4, r7, r8, lsr fp │ │ │ │ + subseq sp, r9, r6, lsr r5 │ │ │ │ + ldrsheq r7, [r1], #-64 @ 0xffffffc0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb90c4 <__bss_end__@@Base+0xfe2a962c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5eac │ │ │ │ adcsne pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e948 │ │ │ │ - rsbeq r4, r7, r4, lsr #22 │ │ │ │ - subseq sp, r9, r2, lsr #10 │ │ │ │ - ldrsbeq r7, [r1], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq r4, r7, r4, lsl #22 │ │ │ │ + subseq sp, r9, r2, lsl #10 │ │ │ │ + ldrheq r7, [r1], #-76 @ 0xffffffb4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb90f8 <__bss_end__@@Base+0xfe2a9660> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5ee0 │ │ │ │ andmi pc, lr, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e92e │ │ │ │ - strdeq r4, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - subseq sp, r9, lr, ror #9 │ │ │ │ - subseq r7, r1, r8, lsr #9 │ │ │ │ + ldrdeq r4, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + subseq sp, r9, lr, asr #9 │ │ │ │ + subseq r7, r1, r8, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb912c <__bss_end__@@Base+0xfe2a9694> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5f14 │ │ │ │ sbcsmi pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e914 │ │ │ │ - strhteq r4, [r7], #-172 @ 0xffffff54 │ │ │ │ - ldrheq sp, [r9], #-74 @ 0xffffffb6 │ │ │ │ - subseq ip, r7, ip, lsr #8 │ │ │ │ + mlseq r7, ip, sl, r4 │ │ │ │ + @ instruction: 0x0059d49a │ │ │ │ + subseq ip, r7, ip, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9160 <__bss_end__@@Base+0xfe2a96c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5f48 │ │ │ │ subsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8fa │ │ │ │ - rsbeq r4, r7, r8, lsl #21 │ │ │ │ - subseq sp, r9, r6, lsl #9 │ │ │ │ - subseq r7, r1, r0, asr #8 │ │ │ │ + rsbeq r4, r7, r8, ror #20 │ │ │ │ + subseq sp, r9, r6, ror #8 │ │ │ │ + subseq r7, r1, r0, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9194 <__bss_end__@@Base+0xfe2a96fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5f7c │ │ │ │ rscseq pc, r0, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8e0 │ │ │ │ - rsbeq r4, r7, r4, asr sl │ │ │ │ - subseq sp, r9, r2, asr r4 │ │ │ │ - subseq ip, r7, r8, lsl r4 │ │ │ │ + rsbeq r4, r7, r4, lsr sl │ │ │ │ + subseq sp, r9, r2, lsr r4 │ │ │ │ + ldrsheq ip, [r7], #-56 @ 0xffffffc8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb91c8 <__bss_end__@@Base+0xfe2a9730> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5fb0 │ │ │ │ sbcseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8c6 │ │ │ │ - rsbeq r4, r7, r0, lsr #20 │ │ │ │ - subseq sp, r9, lr, lsl r4 │ │ │ │ - subseq ip, r7, r4, lsl #8 │ │ │ │ + rsbeq r4, r7, r0, lsl #20 │ │ │ │ + ldrsheq sp, [r9], #-62 @ 0xffffffc2 │ │ │ │ + subseq ip, r7, r4, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb91fc <__bss_end__@@Base+0xfe2a9764> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5fe4 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8ac │ │ │ │ - rsbeq r4, r7, ip, ror #19 │ │ │ │ - subseq sp, r9, sl, ror #7 │ │ │ │ - subseq r7, r1, r4, lsr #7 │ │ │ │ + rsbeq r4, r7, ip, asr #19 │ │ │ │ + subseq sp, r9, sl, asr #7 │ │ │ │ + subseq r7, r1, r4, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9230 <__bss_end__@@Base+0xfe2a9798> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e6018 │ │ │ │ andne pc, r7, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e892 │ │ │ │ - strhteq r4, [r7], #-152 @ 0xffffff68 │ │ │ │ - ldrheq sp, [r9], #-54 @ 0xffffffca │ │ │ │ - subseq r7, r1, r0, ror r3 │ │ │ │ + mlseq r7, r8, r9, r4 │ │ │ │ + @ instruction: 0x0059d396 │ │ │ │ + subseq r7, r1, r0, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9264 <__bss_end__@@Base+0xfe2a97cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e604c │ │ │ │ subcs pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r3, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e878 │ │ │ │ - rsbeq r4, r7, r4, lsl #19 │ │ │ │ - subseq sp, r9, r2, lsl #7 │ │ │ │ - subseq r7, r1, ip, lsr r3 │ │ │ │ + rsbeq r4, r7, r4, ror #18 │ │ │ │ + subseq sp, r9, r2, ror #6 │ │ │ │ + subseq r7, r1, ip, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9298 <__bss_end__@@Base+0xfe2a9800> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366080 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - mlseq r7, lr, sp, r5 │ │ │ │ - subseq lr, r7, r0, asr #5 │ │ │ │ - ldrsbeq lr, [r7], #-42 @ 0xffffffd6 │ │ │ │ + rsbeq r5, r7, lr, ror sp │ │ │ │ + subseq lr, r7, r0, lsr #5 │ │ │ │ + ldrheq lr, [r7], #-42 @ 0xffffffd6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb92c4 <__bss_end__@@Base+0xfe2a982c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a60ac │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e84a │ │ │ │ - rsbeq r5, r7, r2, ror sp │ │ │ │ - subseq lr, r7, r0, asr #5 │ │ │ │ - subseq r7, r1, r0, ror #5 │ │ │ │ + rsbeq r5, r7, r2, asr sp │ │ │ │ + subseq lr, r7, r0, lsr #5 │ │ │ │ + subseq r7, r1, r0, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb92f4 <__bss_end__@@Base+0xfe2a985c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a60dc │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e832 │ │ │ │ - strdeq r5, [r7], #-230 @ 0xffffff1a @ │ │ │ │ - subseq lr, r9, r0, ror #28 │ │ │ │ - subseq lr, r7, r8, asr #8 │ │ │ │ + ldrdeq r5, [r7], #-230 @ 0xffffff1a @ │ │ │ │ + subseq lr, r9, r0, asr #28 │ │ │ │ + subseq lr, r7, r8, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9324 <__bss_end__@@Base+0xfe2a988c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a610c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e81a │ │ │ │ - rsbeq r5, r7, r6, asr #29 │ │ │ │ - subseq lr, r9, r0, lsr lr │ │ │ │ - subseq lr, r7, r4, lsr #8 │ │ │ │ + rsbeq r5, r7, r6, lsr #29 │ │ │ │ + subseq lr, r9, r0, lsl lr │ │ │ │ + subseq lr, r7, r4, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9354 <__bss_end__@@Base+0xfe2a98bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a613c │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r7, r4, lr, r5 │ │ │ │ - ldrsheq lr, [r9], #-222 @ 0xffffff22 │ │ │ │ - subseq lr, r7, sl, lsl r4 │ │ │ │ + rsbeq r5, r7, r4, ror lr │ │ │ │ + ldrsbeq lr, [r9], #-222 @ 0xffffff22 │ │ │ │ + ldrsheq lr, [r7], #-58 @ 0xffffffc6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9384 <__bss_end__@@Base+0xfe2a98ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, sl, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9398 <__bss_end__@@Base+0xfe2a9900> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6180 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efe0 │ │ │ │ - rsbeq r6, r7, r2, lsl #15 │ │ │ │ - subeq pc, lr, r4, lsr ip @ │ │ │ │ - subeq pc, lr, ip, asr #24 │ │ │ │ + rsbeq r6, r7, r2, ror #14 │ │ │ │ + subeq pc, lr, r4, lsl ip @ │ │ │ │ + subeq pc, lr, ip, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb93c8 <__bss_end__@@Base+0xfe2a9930> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-3816] @ 0xfffff118 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efbe │ │ │ │ - rsbeq r6, r7, r2, lsr #17 │ │ │ │ - subseq r3, r8, ip, asr #25 │ │ │ │ - subseq r7, r1, r8, asr #3 │ │ │ │ + rsbeq r6, r7, r2, lsl #17 │ │ │ │ + subseq r3, r8, ip, lsr #25 │ │ │ │ + subseq r7, r1, r8, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb940c <__bss_end__@@Base+0xfe2a9974> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a61f4 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ svc 0x00a4f7fb │ │ │ │ - rsbeq r6, r7, r0, ror r8 │ │ │ │ - @ instruction: 0x00583c9a │ │ │ │ - @ instruction: 0x00517196 │ │ │ │ + rsbeq r6, r7, r0, asr r8 │ │ │ │ + subseq r3, r8, sl, ror ip │ │ │ │ + subseq r7, r1, r6, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb943c <__bss_end__@@Base+0xfe2a99a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6224 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ svc 0x008cf7fb │ │ │ │ - rsbeq r6, r7, r0, asr #16 │ │ │ │ - subseq r3, r8, sl, ror #24 │ │ │ │ - subseq r7, r1, r6, ror #2 │ │ │ │ + rsbeq r6, r7, r0, lsr #16 │ │ │ │ + subseq r3, r8, sl, asr #24 │ │ │ │ + subseq r7, r1, r6, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb946c <__bss_end__@@Base+0xfe2a99d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6254 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ svc 0x0074f7fb │ │ │ │ - rsbeq r6, r7, r0, lsl r8 │ │ │ │ - subseq r3, r8, sl, lsr ip │ │ │ │ - subseq r7, r1, r6, lsr r1 │ │ │ │ + strdeq r6, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + subseq r3, r8, sl, lsl ip │ │ │ │ + subseq r7, r1, r6, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb949c <__bss_end__@@Base+0xfe2a9a04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6284 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-920 @ 0xfffffc68 │ │ │ │ svc 0x005cf7fb │ │ │ │ - rsbeq r6, r7, r0, ror #15 │ │ │ │ - subseq r3, r8, sl, lsl #24 │ │ │ │ - subseq r7, r1, r6, lsl #2 │ │ │ │ + rsbeq r6, r7, r0, asr #15 │ │ │ │ + subseq r3, r8, sl, ror #23 │ │ │ │ + subseq r7, r1, r6, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb94cc <__bss_end__@@Base+0xfe2a9a34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a62b4 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ svc 0x0044f7fb │ │ │ │ - strhteq r6, [r7], #-112 @ 0xffffff90 │ │ │ │ - ldrsbeq r3, [r8], #-186 @ 0xffffff46 │ │ │ │ - ldrsbeq r7, [r1], #-6 │ │ │ │ + mlseq r7, r0, r7, r6 │ │ │ │ + ldrheq r3, [r8], #-186 @ 0xffffff46 │ │ │ │ + ldrheq r7, [r1], #-6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb94fc <__bss_end__@@Base+0xfe2a9a64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3662e4 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x002ef7fb │ │ │ │ - rsbeq r6, r7, lr, lsl #28 │ │ │ │ - subseq lr, r7, ip, asr r0 │ │ │ │ - subseq lr, r7, r6, ror r0 │ │ │ │ + rsbeq r6, r7, lr, ror #27 │ │ │ │ + subseq lr, r7, ip, lsr r0 │ │ │ │ + subseq lr, r7, r6, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9528 <__bss_end__@@Base+0xfe2a9a90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6310 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-936 @ 0xfffffc58 │ │ │ │ svc 0x0016f7fb │ │ │ │ - rsbeq r7, r7, r2, rrx │ │ │ │ - subeq pc, lr, r4, lsr #21 │ │ │ │ - strheq pc, [lr], #-170 @ 0xffffff56 @ │ │ │ │ + rsbeq r7, r7, r2, asr #32 │ │ │ │ + subeq pc, lr, r4, lsl #21 │ │ │ │ + umaaleq pc, lr, sl, sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9558 <__bss_end__@@Base+0xfe2a9ac0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6340 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrc 7, 7, APSR_nzcv, cr14, cr11, {7} │ │ │ │ - rsbeq r7, r7, r8, asr #4 │ │ │ │ - ldrheq r4, [r8], #-202 @ 0xffffff36 │ │ │ │ - subseq r4, r8, r6, lsr sp │ │ │ │ + rsbeq r7, r7, r8, lsr #4 │ │ │ │ + @ instruction: 0x00584c9a │ │ │ │ + subseq r4, r8, r6, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9588 <__bss_end__@@Base+0xfe2a9af0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6370 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mcr 7, 7, pc, cr6, cr11, {7} @ │ │ │ │ - rsbeq r7, r7, r8, lsl r2 │ │ │ │ - subseq r4, r8, sl, lsl #25 │ │ │ │ - subseq r4, r8, r6, lsl #26 │ │ │ │ + strdeq r7, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r4, r8, sl, ror #24 │ │ │ │ + subseq r4, r8, r6, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb95b8 <__bss_end__@@Base+0xfe2a9b20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a63a0 │ │ │ │ addvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ mcr 7, 6, pc, cr14, cr11, {7} @ │ │ │ │ - rsbeq r7, r7, r4, lsr r5 │ │ │ │ - ldrheq r5, [r8], #-18 @ 0xffffffee │ │ │ │ - subseq r6, r1, sl, ror #31 │ │ │ │ + rsbeq r7, r7, r4, lsl r5 │ │ │ │ + @ instruction: 0x00585192 │ │ │ │ + subseq r6, r1, sl, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb95e8 <__bss_end__@@Base+0xfe2a9b50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a63d0 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ mrc 7, 5, APSR_nzcv, cr6, cr11, {7} │ │ │ │ - rsbeq r7, r7, r4, lsl #10 │ │ │ │ - subseq r5, r8, r2, lsl #3 │ │ │ │ - ldrheq r5, [r8], #-26 @ 0xffffffe6 │ │ │ │ + rsbeq r7, r7, r4, ror #9 │ │ │ │ + subseq r5, r8, r2, ror #2 │ │ │ │ + @ instruction: 0x0058519a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9618 <__bss_end__@@Base+0xfe2a9b80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366400 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr0, cr11, {7} @ │ │ │ │ - rsbeq r8, r7, r6 │ │ │ │ - strheq pc, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - subseq sl, r2, r2, ror r7 │ │ │ │ + rsbeq r7, r7, r6, ror #31 │ │ │ │ + umaaleq pc, lr, r4, r9 @ │ │ │ │ + subseq sl, r2, r2, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9644 <__bss_end__@@Base+0xfe2a9bac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a642c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ mcr 7, 4, pc, cr8, cr11, {7} @ │ │ │ │ - rsbeq r8, r7, lr, asr #32 │ │ │ │ - subeq pc, lr, r8, lsl #19 │ │ │ │ - umaaleq pc, lr, lr, r9 @ │ │ │ │ + rsbeq r8, r7, lr, lsr #32 │ │ │ │ + subeq pc, lr, r8, ror #18 │ │ │ │ + subeq pc, lr, lr, ror r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9674 <__bss_end__@@Base+0xfe2a9bdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36645c │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 3, APSR_nzcv, cr2, cr11, {7} │ │ │ │ - mlseq r7, r6, r7, r8 │ │ │ │ - subseq fp, r8, ip, lsl #9 │ │ │ │ - @ instruction: 0x0058b49e │ │ │ │ + rsbeq r8, r7, r6, ror r7 │ │ │ │ + subseq fp, r8, ip, ror #8 │ │ │ │ + subseq fp, r8, lr, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb96a0 <__bss_end__@@Base+0xfe2a9c08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6488 │ │ │ │ rsbscs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 2, APSR_nzcv, cr10, cr11, {7} │ │ │ │ - rsbeq r8, r7, r8, lsl r8 │ │ │ │ - @ instruction: 0x0058b792 │ │ │ │ - @ instruction: 0x0058b79e │ │ │ │ + strdeq r8, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + subseq fp, r8, r2, ror r7 │ │ │ │ + subseq fp, r8, lr, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb96d0 <__bss_end__@@Base+0xfe2a9c38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a64b8 │ │ │ │ adcspl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mcr 7, 2, pc, cr2, cr11, {7} @ │ │ │ │ - rsbeq r8, r7, r4, lsr #20 │ │ │ │ - subseq ip, r8, r2, ror #7 │ │ │ │ - subseq ip, r8, lr, lsl #11 │ │ │ │ + rsbeq r8, r7, r4, lsl #20 │ │ │ │ + subseq ip, r8, r2, asr #7 │ │ │ │ + subseq ip, r8, lr, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9700 <__bss_end__@@Base+0xfe2a9c68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a64e8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee2c │ │ │ │ - rsbeq r8, r7, lr, lsl pc │ │ │ │ - subseq lr, r8, r0, lsl #10 │ │ │ │ - subseq r6, r1, r4, lsr #29 │ │ │ │ + strdeq r8, [r7], #-238 @ 0xffffff12 @ │ │ │ │ + subseq lr, r8, r0, ror #9 │ │ │ │ + subseq r6, r1, r4, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9730 <__bss_end__@@Base+0xfe2a9c98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6518 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee14 │ │ │ │ - rsbeq r8, r7, lr, ror #29 │ │ │ │ - umaaleq pc, lr, ip, r8 @ │ │ │ │ - strheq pc, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r8, r7, lr, asr #29 │ │ │ │ + subeq pc, lr, ip, ror r8 @ │ │ │ │ + umaaleq pc, lr, r4, r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9760 <__bss_end__@@Base+0xfe2a9cc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6548 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edfc │ │ │ │ - rsbeq r9, r7, sl, lsr #6 │ │ │ │ - subeq pc, lr, ip, ror #16 │ │ │ │ - subeq pc, lr, r4, lsl #17 │ │ │ │ + rsbeq r9, r7, sl, lsl #6 │ │ │ │ + subeq pc, lr, ip, asr #16 │ │ │ │ + subeq pc, lr, r4, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9790 <__bss_end__@@Base+0xfe2a9cf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6578 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ede4 │ │ │ │ - ldrdeq r9, [r7], #-162 @ 0xffffff5e @ │ │ │ │ - subseq r1, r9, ip, lsr #8 │ │ │ │ - subseq r1, r9, r0, lsr #9 │ │ │ │ + strhteq r9, [r7], #-162 @ 0xffffff5e │ │ │ │ + subseq r1, r9, ip, lsl #8 │ │ │ │ + subseq r1, r9, r0, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb97c0 <__bss_end__@@Base+0xfe2a9d28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a65a8 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [sl, #1004] @ 0x3ec │ │ │ │ - rsbeq r9, r7, r0, lsr #21 │ │ │ │ - ldrsheq r1, [r9], #-58 @ 0xffffffc6 │ │ │ │ - subseq r1, r9, lr, ror r4 │ │ │ │ + rsbeq r9, r7, r0, lsl #21 │ │ │ │ + ldrsbeq r1, [r9], #-58 @ 0xffffffc6 │ │ │ │ + subseq r1, r9, lr, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb97f0 <__bss_end__@@Base+0xfe2a9d58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a65d8 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldc 7, cr15, [r2, #1004]! @ 0x3ec │ │ │ │ - rsbeq r9, r7, r0, ror sl │ │ │ │ - subseq r1, r9, sl, asr #7 │ │ │ │ - subseq r1, r9, lr, asr r4 │ │ │ │ + rsbeq r9, r7, r0, asr sl │ │ │ │ + subseq r1, r9, sl, lsr #7 │ │ │ │ + subseq r1, r9, lr, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9820 <__bss_end__@@Base+0xfe2a9d88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6608 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed9c │ │ │ │ - rsbeq r9, r7, r2, asr #20 │ │ │ │ - @ instruction: 0x0059139c │ │ │ │ - subseq r1, r9, r8, ror #8 │ │ │ │ + rsbeq r9, r7, r2, lsr #20 │ │ │ │ + subseq r1, r9, ip, ror r3 │ │ │ │ + subseq r1, r9, r8, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9850 <__bss_end__@@Base+0xfe2a9db8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6638 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed84 │ │ │ │ - rsbeq r9, r7, r2, lsl sl │ │ │ │ - subseq r1, r9, ip, ror #6 │ │ │ │ - subseq r1, r9, r0, ror #7 │ │ │ │ + strdeq r9, [r7], #-146 @ 0xffffff6e @ │ │ │ │ + subseq r1, r9, ip, asr #6 │ │ │ │ + subseq r1, r9, r0, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9880 <__bss_end__@@Base+0xfe2a9de8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6668 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed6c │ │ │ │ - rsbeq r9, r7, r2, ror #19 │ │ │ │ - subseq r1, r9, ip, lsr r3 │ │ │ │ - subseq r1, r9, r8, asr #8 │ │ │ │ + rsbeq r9, r7, r2, asr #19 │ │ │ │ + subseq r1, r9, ip, lsl r3 │ │ │ │ + subseq r1, r9, r8, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb98b0 <__bss_end__@@Base+0xfe2a9e18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6698 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [r2, #-1004] @ 0xfffffc14 │ │ │ │ - rsbeq r9, r7, r8, lsl ip │ │ │ │ - subseq r2, r9, r2, lsr #4 │ │ │ │ - subseq r2, r9, r6, asr r2 │ │ │ │ + strdeq r9, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + subseq r2, r9, r2, lsl #4 │ │ │ │ + subseq r2, r9, r6, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb98e0 <__bss_end__@@Base+0xfe2a9e48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3666c8 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq sl, r7, r2, ror r4 │ │ │ │ - subseq r5, r9, ip, lsl #13 │ │ │ │ - subseq r7, r1, sl, ror r2 │ │ │ │ + rsbeq sl, r7, r2, asr r4 │ │ │ │ + subseq r5, r9, ip, ror #12 │ │ │ │ + subseq r7, r1, sl, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb990c <__bss_end__@@Base+0xfe2a9e74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r6, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9920 <__bss_end__@@Base+0xfe2a9e88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6708 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed1c │ │ │ │ - rsbeq sl, r7, sl, lsr #26 │ │ │ │ - subeq pc, lr, ip, lsr #13 │ │ │ │ - subeq pc, lr, r4, asr #13 │ │ │ │ + rsbeq sl, r7, sl, lsl #26 │ │ │ │ + subeq pc, lr, ip, lsl #13 │ │ │ │ + subeq pc, lr, r4, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9950 <__bss_end__@@Base+0xfe2a9eb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6738 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed04 │ │ │ │ - rsbeq sl, r7, lr, lsr pc │ │ │ │ - subeq pc, lr, ip, ror r6 @ │ │ │ │ - umaaleq pc, lr, r4, r6 @ │ │ │ │ + rsbeq sl, r7, lr, lsl pc │ │ │ │ + subeq pc, lr, ip, asr r6 @ │ │ │ │ + subeq pc, lr, r4, ror r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9980 <__bss_end__@@Base+0xfe2a9ee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366768 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip], #1004 @ 0x3ec │ │ │ │ - strdeq fp, [r7], #-6 @ │ │ │ │ - subeq pc, lr, ip, asr #12 │ │ │ │ - subeq pc, lr, r6, ror #12 │ │ │ │ + ldrdeq fp, [r7], #-6 @ │ │ │ │ + subeq pc, lr, ip, lsr #12 │ │ │ │ + subeq pc, lr, r6, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb99ac <__bss_end__@@Base+0xfe2a9f14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366794 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6], {251} @ 0xfb │ │ │ │ - ldrdeq ip, [r7], #-58 @ 0xffffffc6 @ │ │ │ │ - subeq pc, lr, r0, lsr #12 │ │ │ │ - subeq pc, lr, sl, lsr r6 @ │ │ │ │ + strhteq ip, [r7], #-58 @ 0xffffffc6 │ │ │ │ + subeq pc, lr, r0, lsl #12 │ │ │ │ + subeq pc, lr, sl, lsl r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb99d8 <__bss_end__@@Base+0xfe2a9f40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3667c0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r0], {251} @ 0xfb │ │ │ │ - rsbeq ip, r7, r2, asr r5 │ │ │ │ - strdeq pc, [lr], #-84 @ 0xffffffac │ │ │ │ - subeq pc, lr, lr, lsl #12 │ │ │ │ + rsbeq ip, r7, r2, lsr r5 │ │ │ │ + ldrdeq pc, [lr], #-84 @ 0xffffffac │ │ │ │ + subeq pc, lr, lr, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9a04 <__bss_end__@@Base+0xfe2a9f6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3667ec │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ - strdeq ip, [r7], #-146 @ 0xffffff6e @ │ │ │ │ - subeq pc, lr, r8, asr #11 │ │ │ │ - subeq pc, lr, r2, ror #11 │ │ │ │ + ldrdeq ip, [r7], #-146 @ 0xffffff6e @ │ │ │ │ + subeq pc, lr, r8, lsr #11 │ │ │ │ + subeq pc, lr, r2, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9a30 <__bss_end__@@Base+0xfe2a9f98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366818 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - rsbeq ip, r7, sl, ror #27 │ │ │ │ - umaaleq pc, lr, ip, r5 @ │ │ │ │ - strheq pc, [lr], #-86 @ 0xffffffaa @ │ │ │ │ + rsbeq ip, r7, sl, asr #27 │ │ │ │ + subeq pc, lr, ip, ror r5 @ │ │ │ │ + umaaleq pc, lr, r6, r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9a5c <__bss_end__@@Base+0xfe2a9fc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366844 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq ip, r7, lr, ror #30 │ │ │ │ - subeq pc, lr, r0, ror r5 @ │ │ │ │ - subeq pc, lr, sl, lsl #11 │ │ │ │ + rsbeq ip, r7, lr, asr #30 │ │ │ │ + subeq pc, lr, r0, asr r5 @ │ │ │ │ + subeq pc, lr, sl, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9a88 <__bss_end__@@Base+0xfe2a9ff0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366870 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r8], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq sp, r7, r6, ror #9 │ │ │ │ - subeq pc, lr, r4, asr #10 │ │ │ │ - subeq pc, lr, lr, asr r5 @ │ │ │ │ + rsbeq sp, r7, r6, asr #9 │ │ │ │ + subeq pc, lr, r4, lsr #10 │ │ │ │ + subeq pc, lr, lr, lsr r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9ab4 <__bss_end__@@Base+0xfe2aa01c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36689c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, r2, cr11 @ │ │ │ │ - rsbeq sp, r7, r6, lsl #18 │ │ │ │ - subeq pc, lr, r8, lsl r5 @ │ │ │ │ - subeq pc, lr, r2, lsr r5 @ │ │ │ │ + rsbeq sp, r7, r6, ror #17 │ │ │ │ + strdeq pc, [lr], #-72 @ 0xffffffb8 │ │ │ │ + subeq pc, lr, r2, lsl r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9ae0 <__bss_end__@@Base+0xfe2aa048> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3668c8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip], #-1004 @ 0xfffffc14 │ │ │ │ - ldrdeq sp, [r7], #-186 @ 0xffffff46 @ │ │ │ │ - subeq pc, lr, ip, ror #9 │ │ │ │ - subeq pc, lr, r6, lsl #10 │ │ │ │ + strhteq sp, [r7], #-186 @ 0xffffff46 │ │ │ │ + subeq pc, lr, ip, asr #9 │ │ │ │ + subeq pc, lr, r6, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9b0c <__bss_end__@@Base+0xfe2aa074> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3668f4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6], #-1004 @ 0xfffffc14 │ │ │ │ - ldrdeq lr, [r7], #-50 @ 0xffffffce @ │ │ │ │ - subeq pc, lr, r0, asr #9 │ │ │ │ - ldrdeq pc, [lr], #-74 @ 0xffffffb6 │ │ │ │ + strhteq lr, [r7], #-50 @ 0xffffffce │ │ │ │ + subeq pc, lr, r0, lsr #9 │ │ │ │ + strheq pc, [lr], #-74 @ 0xffffffb6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9b38 <__bss_end__@@Base+0xfe2aa0a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366920 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r0], {251} @ 0xfb │ │ │ │ - rsbeq lr, r7, r2, lsr r8 │ │ │ │ - umaaleq pc, lr, r4, r4 @ │ │ │ │ - subeq pc, lr, lr, lsr #9 │ │ │ │ + rsbeq lr, r7, r2, lsl r8 │ │ │ │ + subeq pc, lr, r4, ror r4 @ │ │ │ │ + subeq pc, lr, lr, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9b64 <__bss_end__@@Base+0xfe2aa0cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36694c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 120968 │ │ │ │ - rsbeq lr, r7, r6, ror sp │ │ │ │ - subeq pc, lr, r8, ror #8 │ │ │ │ - subeq pc, lr, r2, lsl #9 │ │ │ │ + rsbeq lr, r7, r6, asr sp │ │ │ │ + subeq pc, lr, r8, asr #8 │ │ │ │ + subeq pc, lr, r2, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9b90 <__bss_end__@@Base+0xfe2aa0f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366978 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffba0994 <__bss_end__@@Base+0xff090efc> │ │ │ │ - rsbeq pc, r7, lr, lsl #8 │ │ │ │ - subeq pc, lr, ip, lsr r4 @ │ │ │ │ - subeq pc, lr, r6, asr r4 @ │ │ │ │ + rsbeq pc, r7, lr, ror #7 │ │ │ │ + subeq pc, lr, ip, lsl r4 @ │ │ │ │ + subeq pc, lr, r6, lsr r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9bbc <__bss_end__@@Base+0xfe2aa124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a69a4 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl ff5a09c4 <__bss_end__@@Base+0xfea90f2c> │ │ │ │ - rsbeq pc, r7, r4, lsl #8 │ │ │ │ - subseq lr, fp, sl, asr #31 │ │ │ │ - subseq pc, fp, lr, ror #1 │ │ │ │ + rsbeq pc, r7, r4, ror #7 │ │ │ │ + subseq lr, fp, sl, lsr #31 │ │ │ │ + subseq pc, fp, lr, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9bec <__bss_end__@@Base+0xfe2aa154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a69d4 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebb6 │ │ │ │ - ldrdeq pc, [r7], #-70 @ 0xffffffba @ │ │ │ │ - subseq pc, fp, r8, asr r1 @ │ │ │ │ - subseq pc, fp, r0, ror r1 @ │ │ │ │ + strhteq pc, [r7], #-70 @ 0xffffffba @ │ │ │ │ + subseq pc, fp, r8, lsr r1 @ │ │ │ │ + subseq pc, fp, r0, asr r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9c1c <__bss_end__@@Base+0xfe2aa184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366a04 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fea20a20 <__bss_end__@@Base+0xfdf10f88> │ │ │ │ - rsbeq pc, r7, r2, ror r5 @ │ │ │ │ - strheq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - subeq pc, lr, sl, asr #7 │ │ │ │ + rsbeq pc, r7, r2, asr r5 @ │ │ │ │ + umaaleq pc, lr, r0, r3 @ │ │ │ │ + subeq pc, lr, sl, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9c48 <__bss_end__@@Base+0xfe2aa1b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366a30 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe4a0a4c <__bss_end__@@Base+0xfd990fb4> │ │ │ │ - mlseq r7, sl, r7, pc @ │ │ │ │ - subeq pc, lr, r4, lsl #7 │ │ │ │ - subseq sl, r2, r2, asr #2 │ │ │ │ + rsbeq pc, r7, sl, ror r7 @ │ │ │ │ + subeq pc, lr, r4, ror #6 │ │ │ │ + subseq sl, r2, r2, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9c74 <__bss_end__@@Base+0xfe2aa1dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6a5c │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ bl 1ea0a7c <__bss_end__@@Base+0x1390fe4> │ │ │ │ - rsbeq pc, r7, ip, ror #14 │ │ │ │ - subseq pc, fp, sl, lsl #17 │ │ │ │ - ldrsbeq pc, [fp], #-142 @ 0xffffff72 @ │ │ │ │ + rsbeq pc, r7, ip, asr #14 │ │ │ │ + subseq pc, fp, sl, ror #16 │ │ │ │ + ldrheq pc, [fp], #-142 @ 0xffffff72 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9ca4 <__bss_end__@@Base+0xfe2aa20c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6a8c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb5a │ │ │ │ - rsbeq pc, r7, lr, lsr r7 @ │ │ │ │ - subeq pc, lr, r8, lsr #6 │ │ │ │ - subeq pc, lr, r0, asr #6 │ │ │ │ + rsbeq pc, r7, lr, lsl r7 @ │ │ │ │ + subeq pc, lr, r8, lsl #6 │ │ │ │ + subeq pc, lr, r0, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9cd4 <__bss_end__@@Base+0xfe2aa23c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6abc │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb42 │ │ │ │ - rsbeq pc, r7, sl, lsr sl @ │ │ │ │ - strdeq pc, [lr], #-40 @ 0xffffffd8 │ │ │ │ - ldrheq sl, [r2], #-4 │ │ │ │ + rsbeq pc, r7, sl, lsl sl @ │ │ │ │ + ldrdeq pc, [lr], #-40 @ 0xffffffd8 │ │ │ │ + @ instruction: 0x0052a094 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9d04 <__bss_end__@@Base+0xfe2aa26c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6aec │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb2a │ │ │ │ - rsbeq pc, r7, sl, lsl #20 │ │ │ │ - subseq pc, fp, r8, lsr #21 │ │ │ │ - subseq r8, r5, r8, asr #5 │ │ │ │ + rsbeq pc, r7, sl, ror #19 │ │ │ │ + subseq pc, fp, r8, lsl #21 │ │ │ │ + subseq r8, r5, r8, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9d34 <__bss_end__@@Base+0xfe2aa29c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6b1c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb12 │ │ │ │ - rsbeq pc, r7, r2, lsr #24 │ │ │ │ - umaaleq pc, lr, r8, r2 @ │ │ │ │ - subseq sl, r2, r4, asr r0 │ │ │ │ + rsbeq pc, r7, r2, lsl #24 │ │ │ │ + subeq pc, lr, r8, ror r2 @ │ │ │ │ + subseq sl, r2, r4, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9d64 <__bss_end__@@Base+0xfe2aa2cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6b4c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - strdeq pc, [r7], #-178 @ 0xffffff4e @ │ │ │ │ - subeq pc, lr, r8, ror #4 │ │ │ │ - subeq pc, lr, r0, lsl #5 │ │ │ │ + ldrdeq pc, [r7], #-178 @ 0xffffff4e @ │ │ │ │ + subeq pc, lr, r8, asr #4 │ │ │ │ + subeq pc, lr, r0, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9d94 <__bss_end__@@Base+0xfe2aa2fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366b7c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffb20b98 <__bss_end__@@Base+0xff011100> │ │ │ │ - strdeq pc, [r7], #-206 @ 0xffffff32 @ │ │ │ │ - subseq r0, ip, r0, lsr #32 │ │ │ │ - subseq r0, ip, r2, lsr r0 │ │ │ │ + ldrdeq pc, [r7], #-206 @ 0xffffff32 @ │ │ │ │ + subseq r0, ip, r0 │ │ │ │ + subseq r0, ip, r2, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9dc0 <__bss_end__@@Base+0xfe2aa328> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366ba8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff5a0bc4 <__bss_end__@@Base+0xfea9112c> │ │ │ │ - rsbeq pc, r7, lr, lsl sp @ │ │ │ │ - subeq pc, lr, ip, lsl #4 │ │ │ │ - subeq pc, lr, r6, lsr #4 │ │ │ │ + strdeq pc, [r7], #-206 @ 0xffffff32 @ │ │ │ │ + subeq pc, lr, ip, ror #3 │ │ │ │ + subeq pc, lr, r6, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9dec <__bss_end__@@Base+0xfe2aa354> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366bd4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff020bf0 <__bss_end__@@Base+0xfe511158> │ │ │ │ - rsbeq pc, r7, sl, lsr sp @ │ │ │ │ - subeq pc, lr, r0, ror #3 │ │ │ │ - strdeq pc, [lr], #-26 @ 0xffffffe6 │ │ │ │ + rsbeq pc, r7, sl, lsl sp @ │ │ │ │ + subeq pc, lr, r0, asr #3 │ │ │ │ + ldrdeq pc, [lr], #-26 @ 0xffffffe6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9e18 <__bss_end__@@Base+0xfe2aa380> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366c00 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b feaa0c1c <__bss_end__@@Base+0xfdf91184> │ │ │ │ - rsbeq pc, r7, lr, ror sp @ │ │ │ │ - strheq pc, [lr], #-20 @ 0xffffffec @ │ │ │ │ - subseq r9, r2, r2, ror pc │ │ │ │ + rsbeq pc, r7, lr, asr sp @ │ │ │ │ + umaaleq pc, lr, r4, r1 @ │ │ │ │ + subseq r9, r2, r2, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9e44 <__bss_end__@@Base+0xfe2aa3ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6c2c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea8a │ │ │ │ - rsbeq pc, r7, r6, ror sp @ │ │ │ │ - subeq pc, lr, r8, lsl #3 │ │ │ │ - subseq r9, r2, r4, asr #30 │ │ │ │ + rsbeq pc, r7, r6, asr sp @ │ │ │ │ + subeq pc, lr, r8, ror #2 │ │ │ │ + subseq r9, r2, r4, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9e74 <__bss_end__@@Base+0xfe2aa3dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6c5c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea72 │ │ │ │ - rsbeq pc, r7, r6, asr #26 │ │ │ │ - subeq pc, lr, r8, asr r1 @ │ │ │ │ - subeq pc, lr, r0, ror r1 @ │ │ │ │ + rsbeq pc, r7, r6, lsr #26 │ │ │ │ + subeq pc, lr, r8, lsr r1 @ │ │ │ │ + subeq pc, lr, r0, asr r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9ea4 <__bss_end__@@Base+0xfe2aa40c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6c8c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea5a │ │ │ │ - rsbeq pc, r7, r2, lsr #28 │ │ │ │ - subeq pc, lr, r8, lsr #2 │ │ │ │ - subeq pc, lr, r0, asr #2 │ │ │ │ + rsbeq pc, r7, r2, lsl #28 │ │ │ │ + subeq pc, lr, r8, lsl #2 │ │ │ │ + subeq pc, lr, r0, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9ed4 <__bss_end__@@Base+0xfe2aa43c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366cbc │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1320cd8 <__bss_end__@@Base+0x811240> │ │ │ │ - mlseq r7, r6, lr, pc @ │ │ │ │ - strdeq pc, [lr], #-8 │ │ │ │ - ldrheq r9, [r2], #-230 @ 0xffffff1a │ │ │ │ + rsbeq pc, r7, r6, ror lr @ │ │ │ │ + ldrdeq pc, [lr], #-8 │ │ │ │ + @ instruction: 0x00529e96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9f00 <__bss_end__@@Base+0xfe2aa468> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6ce8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea2c │ │ │ │ - rsbeq pc, r7, sl, ror #28 │ │ │ │ - subeq pc, lr, ip, asr #1 │ │ │ │ - subeq pc, lr, r4, ror #1 │ │ │ │ + rsbeq pc, r7, sl, asr #28 │ │ │ │ + subeq pc, lr, ip, lsr #1 │ │ │ │ + subeq pc, lr, r4, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9f30 <__bss_end__@@Base+0xfe2aa498> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6d18 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ - b 720d38 │ │ │ │ - rsbeq pc, r7, r8, lsr pc @ │ │ │ │ - subseq r0, ip, sl, lsl r7 │ │ │ │ - subseq r0, ip, r2, lsr r7 │ │ │ │ + b 720d38 │ │ │ │ + rsbeq pc, r7, r8, lsl pc @ │ │ │ │ + ldrsheq r0, [ip], #-106 @ 0xffffff96 │ │ │ │ + subseq r0, ip, r2, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9f60 <__bss_end__@@Base+0xfe2aa4c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6d48 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ ldmib sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq pc, r7, r8, lsl #30 │ │ │ │ - subseq r0, ip, sl, ror #13 │ │ │ │ - subseq r0, ip, r6, lsr r7 │ │ │ │ + rsbeq pc, r7, r8, ror #29 │ │ │ │ + subseq r0, ip, sl, asr #13 │ │ │ │ + subseq r0, ip, r6, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9f90 <__bss_end__@@Base+0xfe2aa4f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366d78 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r0, r8, r2, asr #2 │ │ │ │ - ldrsheq r0, [ip], #-228 @ 0xffffff1c │ │ │ │ - subseq r0, ip, lr, lsl #30 │ │ │ │ + rsbeq r0, r8, r2, lsr #2 │ │ │ │ + ldrsbeq r0, [ip], #-228 @ 0xffffff1c │ │ │ │ + subseq r0, ip, lr, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9fbc <__bss_end__@@Base+0xfe2aa524> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6da4 │ │ │ │ stmdbmi r5, {r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9ce │ │ │ │ - rsbeq r0, r8, r6, lsl r1 │ │ │ │ - subseq r0, ip, r8, asr #29 │ │ │ │ - subseq r0, ip, r0, ror #29 │ │ │ │ + strdeq r0, [r8], #-6 @ │ │ │ │ + subseq r0, ip, r8, lsr #29 │ │ │ │ + subseq r0, ip, r0, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9fec <__bss_end__@@Base+0xfe2aa554> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6dd4 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9b6 │ │ │ │ - rsbeq r0, r8, r6, ror #1 │ │ │ │ - @ instruction: 0x005c0e98 │ │ │ │ - subseq r0, ip, r4, asr #29 │ │ │ │ + rsbeq r0, r8, r6, asr #1 │ │ │ │ + subseq r0, ip, r8, ror lr │ │ │ │ + subseq r0, ip, r4, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba01c <__bss_end__@@Base+0xfe2aa584> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6e04 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e99e │ │ │ │ - strhteq r0, [r8], #-6 │ │ │ │ - subseq r0, ip, r8, ror #28 │ │ │ │ - @ instruction: 0x005c0e94 │ │ │ │ + mlseq r8, r6, r0, r0 │ │ │ │ + subseq r0, ip, r8, asr #28 │ │ │ │ + subseq r0, ip, r4, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba04c <__bss_end__@@Base+0xfe2aa5b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6e34 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e986 │ │ │ │ - rsbeq r0, r8, lr, asr r5 │ │ │ │ - subeq lr, lr, r0, lsl #31 │ │ │ │ - umaaleq lr, lr, r8, pc @ │ │ │ │ + rsbeq r0, r8, lr, lsr r5 │ │ │ │ + subeq lr, lr, r0, ror #30 │ │ │ │ + subeq lr, lr, r8, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba07c <__bss_end__@@Base+0xfe2aa5e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6e64 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e96e │ │ │ │ - rsbeq r0, r8, r2, asr #11 │ │ │ │ - subeq lr, lr, r0, asr pc │ │ │ │ - subseq r9, r2, ip, lsl #26 │ │ │ │ + rsbeq r0, r8, r2, lsr #11 │ │ │ │ + subeq lr, lr, r0, lsr pc │ │ │ │ + subseq r9, r2, ip, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba0ac <__bss_end__@@Base+0xfe2aa614> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366e94 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r0, r8, r2, asr #14 │ │ │ │ - subeq lr, lr, r0, lsr #30 │ │ │ │ - ldrsbeq r9, [r2], #-206 @ 0xffffff32 │ │ │ │ + rsbeq r0, r8, r2, lsr #14 │ │ │ │ + subeq lr, lr, r0, lsl #30 │ │ │ │ + ldrheq r9, [r2], #-206 @ 0xffffff32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba0d8 <__bss_end__@@Base+0xfe2aa640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6ec0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e940 │ │ │ │ - rsbeq r0, r8, r6, lsl r7 │ │ │ │ - strdeq lr, [lr], #-228 @ 0xffffff1c │ │ │ │ - subeq lr, lr, ip, lsl #30 │ │ │ │ + strdeq r0, [r8], #-102 @ 0xffffff9a @ │ │ │ │ + ldrdeq lr, [lr], #-228 @ 0xffffff1c │ │ │ │ + subeq lr, lr, ip, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba108 <__bss_end__@@Base+0xfe2aa670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6ef0 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e928 │ │ │ │ - rsbeq r0, r8, r2, asr #23 │ │ │ │ - subeq r6, pc, ip, lsr #3 │ │ │ │ - subeq r6, pc, r0, asr #3 │ │ │ │ + rsbeq r0, r8, r2, lsr #23 │ │ │ │ + subeq r6, pc, ip, lsl #3 │ │ │ │ + subeq r6, pc, r0, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba138 <__bss_end__@@Base+0xfe2aa6a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366f20 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r0, r8, lr, lsl #25 │ │ │ │ - ldrsheq r0, [r0], #-232 @ 0xffffff18 │ │ │ │ - subseq r0, r0, lr, lsl #30 │ │ │ │ + rsbeq r0, r8, lr, ror #24 │ │ │ │ + ldrsbeq r0, [r0], #-232 @ 0xffffff18 │ │ │ │ + subseq r0, r0, lr, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba164 <__bss_end__@@Base+0xfe2aa6cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6f4c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8fa │ │ │ │ - rsbeq r0, r8, r2, ror #24 │ │ │ │ - subseq r0, r0, ip, asr #29 │ │ │ │ - subseq r0, r0, ip, lsl pc │ │ │ │ + rsbeq r0, r8, r2, asr #24 │ │ │ │ + subseq r0, r0, ip, lsr #29 │ │ │ │ + ldrsheq r0, [r0], #-236 @ 0xffffff14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba194 <__bss_end__@@Base+0xfe2aa6fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6f7c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8e2 │ │ │ │ - rsbeq r0, r8, r2, lsr ip │ │ │ │ - @ instruction: 0x00500e9c │ │ │ │ - subseq r0, r0, ip, ror #29 │ │ │ │ + rsbeq r0, r8, r2, lsl ip │ │ │ │ + subseq r0, r0, ip, ror lr │ │ │ │ + subseq r0, r0, ip, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba1c4 <__bss_end__@@Base+0xfe2aa72c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366fac │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r0, r8, r2, ror #24 │ │ │ │ - subseq r0, r0, ip, ror #28 │ │ │ │ - ldrheq r0, [r0], #-238 @ 0xffffff12 │ │ │ │ + rsbeq r0, r8, r2, asr #24 │ │ │ │ + subseq r0, r0, ip, asr #28 │ │ │ │ + @ instruction: 0x00500e9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba1f0 <__bss_end__@@Base+0xfe2aa758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6fd8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8b4 │ │ │ │ - rsbeq r0, r8, r6, lsr ip │ │ │ │ - subseq r0, r0, r0, asr #28 │ │ │ │ - @ instruction: 0x00500e90 │ │ │ │ + rsbeq r0, r8, r6, lsl ip │ │ │ │ + subseq r0, r0, r0, lsr #28 │ │ │ │ + subseq r0, r0, r0, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba220 <__bss_end__@@Base+0xfe2aa788> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7008 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e89c │ │ │ │ - rsbeq r0, r8, r6, lsl #24 │ │ │ │ - subseq r0, r0, r0, lsl lr │ │ │ │ - subseq r0, r0, r0, ror #28 │ │ │ │ + rsbeq r0, r8, r6, ror #23 │ │ │ │ + ldrsheq r0, [r0], #-208 @ 0xffffff30 │ │ │ │ + subseq r0, r0, r0, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba250 <__bss_end__@@Base+0xfe2aa7b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7038 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e884 │ │ │ │ - rsbeq r1, r8, r0, lsl r3 │ │ │ │ - @ instruction: 0x005c2f9e │ │ │ │ - subseq r2, ip, ip, ror #31 │ │ │ │ + strdeq r1, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + subseq r2, ip, lr, ror pc │ │ │ │ + subseq r2, ip, ip, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba280 <__bss_end__@@Base+0xfe2aa7e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7068 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmda sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r1, r8, ip, ror r5 │ │ │ │ - subseq r3, ip, sl, ror r7 │ │ │ │ - subseq r4, r5, r2, ror r7 │ │ │ │ + rsbeq r1, r8, ip, asr r5 │ │ │ │ + subseq r3, ip, sl, asr r7 │ │ │ │ + subseq r4, r5, r2, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba2b0 <__bss_end__@@Base+0xfe2aa818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7098 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmda r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r1, r8, ip, asr #10 │ │ │ │ - subseq r3, ip, sl, asr #14 │ │ │ │ - subseq r4, r5, r2, asr #14 │ │ │ │ + rsbeq r1, r8, ip, lsr #10 │ │ │ │ + subseq r3, ip, sl, lsr #14 │ │ │ │ + subseq r4, r5, r2, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba2e0 <__bss_end__@@Base+0xfe2aa848> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a70c8 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmda sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r1, r8, ip, lsl r5 │ │ │ │ - subseq r3, ip, sl, lsl r7 │ │ │ │ - subseq r3, ip, r2, ror #14 │ │ │ │ + strdeq r1, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq r3, [ip], #-106 @ 0xffffff96 │ │ │ │ + subseq r3, ip, r2, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba310 <__bss_end__@@Base+0xfe2aa878> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3670f8 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r1, r8, lr, asr #14 │ │ │ │ - subseq r3, ip, r4, ror ip │ │ │ │ - subseq r3, ip, lr, lsl #25 │ │ │ │ + rsbeq r1, r8, lr, lsr #14 │ │ │ │ + subseq r3, ip, r4, asr ip │ │ │ │ + subseq r3, ip, lr, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba33c <__bss_end__@@Base+0xfe2aa8a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7124 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e80e │ │ │ │ - rsbeq r5, r8, r6 │ │ │ │ - subseq r5, ip, r4, lsr #2 │ │ │ │ - subseq r5, ip, ip, lsr r1 │ │ │ │ + rsbeq r4, r8, r6, ror #31 │ │ │ │ + subseq r5, ip, r4, lsl #2 │ │ │ │ + subseq r5, ip, ip, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b689 │ │ │ │ + svclt 0x0000b679 │ │ │ │ andeq r2, r0, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b681 │ │ │ │ + svclt 0x0000b671 │ │ │ │ andeq r7, r3, r5, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b679 │ │ │ │ + svclt 0x0000b669 │ │ │ │ andeq r8, r3, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b671 │ │ │ │ + svclt 0x0000b661 │ │ │ │ andeq r9, r3, r9, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b669 │ │ │ │ + svclt 0x0000b659 │ │ │ │ andeq r9, r3, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b661 │ │ │ │ + svclt 0x0000b651 │ │ │ │ andeq sp, r3, r1, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b659 │ │ │ │ + svclt 0x0000b649 │ │ │ │ andeq r2, r4, r9, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b651 │ │ │ │ + svclt 0x0000b641 │ │ │ │ andeq r2, r4, r5, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b649 │ │ │ │ + svclt 0x0000b639 │ │ │ │ andeq r4, r4, r5, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b641 │ │ │ │ + svclt 0x0000b631 │ │ │ │ andeq r5, r4, sp, lsl r6 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b639 │ │ │ │ + svclt 0x0000b629 │ │ │ │ andeq r6, r4, r9, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b631 │ │ │ │ + svclt 0x0000b621 │ │ │ │ andeq sp, r5, r5, asr r8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedba42c <__bss_end__@@Base+0xfe2aa994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 262ed4 │ │ │ │ bmi e4f450 <__bss_end__@@Base+0x33f9b8> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2669,1118 +2669,1118 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedf466e <__bss_end__@@Base+0xfe2e4bd6> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 3a4688 │ │ │ │ blne 19247e0 <__bss_end__@@Base+0xe14d48> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 324692 │ │ │ │ - blx 61f69a │ │ │ │ + blx 61f69a │ │ │ │ blx feb276ae <__bss_end__@@Base+0xfe017c16> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 72f300 │ │ │ │ + blmi 72f300 │ │ │ │ b 12e53fc <__bss_end__@@Base+0x7d5964> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6bb424 │ │ │ │ + bmi 6bb424 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0c14478 │ │ │ │ - andcs pc, r1, r3, lsl r1 @ │ │ │ │ + andcs pc, r1, r3, lsl #2 │ │ │ │ svc 0x0046f7fc │ │ │ │ svc 0x0058f7fa │ │ │ │ rsbseq r7, r8, sl, lsl sl │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ @ instruction: 0x008875b4 │ │ │ │ addeq r7, r8, r6, ror r5 │ │ │ │ @ instruction: 0x00787996 │ │ │ │ - umaaleq r7, pc, r8, r1 @ │ │ │ │ + subeq r7, pc, r8, ror r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ andeq fp, r6, r9, lsl #6 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b59f │ │ │ │ andeq r2, r7, r1, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b597 │ │ │ │ andeq r3, r7, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b58f │ │ │ │ andeq r3, r7, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b587 │ │ │ │ andeq r3, r7, r5, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b57f │ │ │ │ andeq r5, r7, r5, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b577 │ │ │ │ @ instruction: 0x000773bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b56f │ │ │ │ andeq r8, r7, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b567 │ │ │ │ andeq sl, r7, sp, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b55f │ │ │ │ andeq fp, r7, sp, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b557 │ │ │ │ andeq sp, r7, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b54f │ │ │ │ andeq lr, r7, r1, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b547 │ │ │ │ andeq r0, r8, sp, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b53f │ │ │ │ ldrdeq r2, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b537 │ │ │ │ andeq r3, r8, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b52f │ │ │ │ @ instruction: 0x000846b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b527 │ │ │ │ andeq r5, r8, sp, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b51f │ │ │ │ andeq r6, r8, r5, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b517 │ │ │ │ andeq r6, r8, r5, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b50f │ │ │ │ andeq r6, r8, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b507 │ │ │ │ andeq r6, r8, r9, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b4ff │ │ │ │ andeq r7, r8, r9, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b4f7 │ │ │ │ andeq r7, r8, r1, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b4ef │ │ │ │ strdeq r8, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ andeq r9, r8, r9, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b4df │ │ │ │ andeq r9, r8, sp, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ andeq sl, r8, r1, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4cf │ │ │ │ andeq fp, r8, r5, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ andeq fp, r8, sp, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4bf │ │ │ │ ldrdeq r1, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ andeq r4, r9, r1, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4af │ │ │ │ andeq r4, r9, r9, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ andeq r8, r9, r5, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b49f │ │ │ │ andeq r8, r9, r1, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b497 │ │ │ │ andeq r9, r9, sp, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b48f │ │ │ │ ldrdeq r9, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b487 │ │ │ │ andeq r9, r9, r9, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b47f │ │ │ │ strdeq sl, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b477 │ │ │ │ andeq r0, sl, r9, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b46f │ │ │ │ andeq r7, fp, r5, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b467 │ │ │ │ andeq r8, fp, r1, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b45f │ │ │ │ andeq ip, fp, r5, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b457 │ │ │ │ @ instruction: 0x000bfdb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b44f │ │ │ │ andeq r0, ip, r9, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b447 │ │ │ │ andeq r1, ip, sp, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b43f │ │ │ │ andeq r2, ip, sp, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b437 │ │ │ │ strdeq r2, [ip], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b42f │ │ │ │ strdeq r6, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b427 │ │ │ │ andeq r6, ip, r5, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b41f │ │ │ │ andeq r6, ip, r9, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b417 │ │ │ │ strdeq ip, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b40f │ │ │ │ andeq sp, ip, r5, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b407 │ │ │ │ andeq lr, ip, r5, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b3ff │ │ │ │ andeq lr, ip, r9, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ andeq pc, ip, r9, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b3ef │ │ │ │ andeq pc, ip, sp, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ andeq pc, ip, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b3df │ │ │ │ andeq pc, ip, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ strdeq r0, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3cf │ │ │ │ andeq r1, sp, r5, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ andeq r1, sp, r9, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3bf │ │ │ │ ldrdeq r1, [sp], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ andeq r2, sp, r5, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3af │ │ │ │ strdeq r2, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ andeq r2, sp, sp, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b39f │ │ │ │ andeq r2, sp, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b397 │ │ │ │ andeq r3, sp, sp, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b38f │ │ │ │ andeq r3, sp, r1, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b387 │ │ │ │ andeq r5, sp, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b37f │ │ │ │ andeq r6, sp, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b377 │ │ │ │ andeq r6, sp, r5, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b36f │ │ │ │ andeq r7, sp, r1, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b367 │ │ │ │ andeq r7, sp, r5, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b35f │ │ │ │ andeq r9, sp, sp, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b357 │ │ │ │ andeq ip, sp, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b34f │ │ │ │ andeq r1, lr, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b347 │ │ │ │ andeq r8, lr, r1, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b33f │ │ │ │ ldrdeq r9, [lr], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b337 │ │ │ │ andeq r0, pc, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b32f │ │ │ │ andeq r3, pc, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b327 │ │ │ │ andeq r5, pc, sp, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b31f │ │ │ │ andeq r9, pc, r9, lsr sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b317 │ │ │ │ @ instruction: 0x000faab5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b30f │ │ │ │ andeq ip, pc, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b307 │ │ │ │ andeq lr, pc, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b2ff │ │ │ │ andseq r4, r0, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ andseq r5, r0, r5, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b2ef │ │ │ │ @ instruction: 0x001054d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ andseq r6, r0, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b2df │ │ │ │ andseq r7, r0, sp, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ andseq r9, r1, r1, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2cf │ │ │ │ andseq sl, r1, r1, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ andseq fp, r1, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2bf │ │ │ │ andseq fp, r1, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ mulseq r1, sp, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2af │ │ │ │ andseq sp, r1, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ andseq r0, r2, sp, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b29f │ │ │ │ andseq r5, r2, r5, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b297 │ │ │ │ andseq r6, r2, r1, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b28f │ │ │ │ mulseq r2, r1, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b287 │ │ │ │ andseq ip, r2, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b27f │ │ │ │ andseq ip, r2, r9, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b277 │ │ │ │ andseq ip, r2, sp, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b26f │ │ │ │ andseq sp, r2, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b267 │ │ │ │ andseq sp, r2, r1, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b25f │ │ │ │ andseq sp, r2, r1, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b257 │ │ │ │ mulseq r2, sp, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b24f │ │ │ │ andseq lr, r2, r5, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b247 │ │ │ │ andseq pc, r2, r5, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b23f │ │ │ │ andseq pc, r2, r1, asr sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b237 │ │ │ │ andseq r3, r3, r9, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b22f │ │ │ │ andseq r7, r3, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b227 │ │ │ │ andseq r9, r3, r9, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b21f │ │ │ │ andseq fp, r3, r5, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b217 │ │ │ │ andseq ip, r3, sp, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b20f │ │ │ │ andseq r1, r4, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b207 │ │ │ │ @ instruction: 0x00146df9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b1ff │ │ │ │ andseq sl, r4, r5, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ mulseq r4, r9, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b1ef │ │ │ │ andseq lr, r4, sp, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ @ instruction: 0x0014efd1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b1df │ │ │ │ andseq r3, r5, r1, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ andseq r3, r5, r9, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b1cf │ │ │ │ andseq r7, r5, r5, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ @ instruction: 0x001578b5 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b1bf │ │ │ │ andseq r7, r5, r9, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ andseq sl, r5, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1af │ │ │ │ andseq fp, r5, r5, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ andseq fp, r5, sp, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b19f │ │ │ │ andseq ip, r5, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b197 │ │ │ │ andseq sp, r5, r1, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b18f │ │ │ │ @ instruction: 0x0015d3fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b187 │ │ │ │ mulseq r5, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b17f │ │ │ │ andseq pc, r5, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b177 │ │ │ │ @ instruction: 0x00162dd1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b16f │ │ │ │ andseq r3, r6, r5, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b167 │ │ │ │ andseq r8, r6, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b15f │ │ │ │ andseq sp, r6, r5, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b157 │ │ │ │ mulseq r7, r1, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b14f │ │ │ │ andseq r4, r7, sp, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b147 │ │ │ │ andseq sl, r7, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b13f │ │ │ │ andseq fp, r7, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b137 │ │ │ │ @ instruction: 0x0017b4f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b12f │ │ │ │ @ instruction: 0x0017b8dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b127 │ │ │ │ andseq ip, r7, r9, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b11f │ │ │ │ andseq ip, r7, r5, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b117 │ │ │ │ andseq sp, r7, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b10f │ │ │ │ andseq lr, r7, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b107 │ │ │ │ andseq lr, r7, r1, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b0ff │ │ │ │ @ instruction: 0x0017e4d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ andseq pc, r7, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b0ef │ │ │ │ andseq r0, r8, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ @ instruction: 0x00180ed1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b0df │ │ │ │ andseq r1, r8, r5, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ andseq r4, r8, r9, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0cf │ │ │ │ andseq r6, r8, r5, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ andseq r6, r8, sp, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0bf │ │ │ │ andseq r7, r8, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ andseq r7, r8, r9, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0af │ │ │ │ andseq sp, r8, r1, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ mulseq r8, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b09f │ │ │ │ andseq r1, r9, sp, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b097 │ │ │ │ andseq r3, r9, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b08f │ │ │ │ andseq r7, r9, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b087 │ │ │ │ @ instruction: 0x00198afd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b07f │ │ │ │ andseq sl, r9, r9, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b077 │ │ │ │ andseq sl, r9, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b06f │ │ │ │ andseq sp, r9, r9, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b067 │ │ │ │ @ instruction: 0x001a3cd1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b05f │ │ │ │ mulseq sl, sp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b057 │ │ │ │ andseq r4, sl, sp, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b04f │ │ │ │ andseq r4, sl, sp, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b047 │ │ │ │ andseq r4, sl, r9, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b03f │ │ │ │ andseq r4, sl, r5, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b037 │ │ │ │ andseq r4, sl, r9, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b02f │ │ │ │ andseq r4, sl, r9, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b027 │ │ │ │ @ instruction: 0x001a4df9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b01f │ │ │ │ andseq r4, sl, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + svclt 0x0000b017 │ │ │ │ andseq r5, sl, r1, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + svclt 0x0000b00f │ │ │ │ andseq r5, sl, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b007 │ │ │ │ andseq r5, sl, r1, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ andseq r9, sl, r1, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ andseq r9, sl, r9, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + svclt 0x0000b7ef │ │ │ │ andseq sl, sl, r1, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ mulseq sl, r5, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + svclt 0x0000b7df │ │ │ │ andseq sl, sl, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ andseq sl, sl, r1, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b7cf │ │ │ │ andseq sl, sl, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ andseq sl, sl, r9, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b7bf │ │ │ │ andseq sl, sl, r1, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ @ instruction: 0x001aaeb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7af │ │ │ │ andseq sl, sl, r9, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ andseq fp, sl, r9, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b79f │ │ │ │ andseq fp, sl, r5, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b797 │ │ │ │ andseq fp, sl, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b78f │ │ │ │ mulseq sl, r1, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b787 │ │ │ │ andseq fp, sl, r1, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b77f │ │ │ │ @ instruction: 0x001abbb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b777 │ │ │ │ andseq fp, sl, r9, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b76f │ │ │ │ andseq ip, sl, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b767 │ │ │ │ andseq ip, sl, r5, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b75f │ │ │ │ andseq sp, sl, r5, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b757 │ │ │ │ andseq r4, fp, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b74f │ │ │ │ andseq r4, fp, r5, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b747 │ │ │ │ andseq r5, fp, r9, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b73f │ │ │ │ @ instruction: 0x001b57dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b737 │ │ │ │ andseq r6, fp, r9, lsr #1 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b72f │ │ │ │ andseq r6, fp, r9, lsr #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b727 │ │ │ │ andseq sl, fp, sp, lsl r6 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strhtlt pc, [r8], #10 @ │ │ │ │ + ldrhlt pc, [r8], #10 @ │ │ │ │ addeq r7, r8, lr, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b729 │ │ │ │ + svclt 0x0000b719 │ │ │ │ andseq r8, ip, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b721 │ │ │ │ + svclt 0x0000b711 │ │ │ │ andseq r9, ip, r9, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b719 │ │ │ │ + svclt 0x0000b709 │ │ │ │ @ instruction: 0x001cbbd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b711 │ │ │ │ + svclt 0x0000b701 │ │ │ │ andseq r0, lr, r9, lsr sp │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b709 │ │ │ │ + svclt 0x0000b6f9 │ │ │ │ @ instruction: 0x001e54b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b701 │ │ │ │ + svclt 0x0000b6f1 │ │ │ │ andseq r6, lr, r1, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6f9 │ │ │ │ + svclt 0x0000b6e9 │ │ │ │ andseq r7, lr, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6f1 │ │ │ │ + svclt 0x0000b6e1 │ │ │ │ andseq r8, lr, sp, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6e9 │ │ │ │ + svclt 0x0000b6d9 │ │ │ │ andseq r8, lr, r5, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6e1 │ │ │ │ + svclt 0x0000b6d1 │ │ │ │ andseq r9, lr, r1, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6d9 │ │ │ │ + svclt 0x0000b6c9 │ │ │ │ mulseq lr, r9, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6d1 │ │ │ │ + svclt 0x0000b6c1 │ │ │ │ andseq sl, lr, r1, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6c9 │ │ │ │ + svclt 0x0000b6b9 │ │ │ │ andseq sl, lr, sp, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6c1 │ │ │ │ + svclt 0x0000b6b1 │ │ │ │ @ instruction: 0x001ea6b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6b9 │ │ │ │ + svclt 0x0000b6a9 │ │ │ │ andseq sl, lr, r5, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6b1 │ │ │ │ + svclt 0x0000b6a1 │ │ │ │ @ instruction: 0x001eb5b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6a9 │ │ │ │ + svclt 0x0000b699 │ │ │ │ mulseq lr, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6a1 │ │ │ │ + svclt 0x0000b691 │ │ │ │ andseq fp, lr, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b699 │ │ │ │ + svclt 0x0000b689 │ │ │ │ andseq fp, lr, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b691 │ │ │ │ + svclt 0x0000b681 │ │ │ │ @ instruction: 0x001ec7f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b689 │ │ │ │ + svclt 0x0000b679 │ │ │ │ andseq ip, lr, r9, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b681 │ │ │ │ + svclt 0x0000b671 │ │ │ │ andseq lr, lr, sp, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b679 │ │ │ │ + svclt 0x0000b669 │ │ │ │ andseq lr, lr, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b671 │ │ │ │ + svclt 0x0000b661 │ │ │ │ @ instruction: 0x001ef8d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b669 │ │ │ │ + svclt 0x0000b659 │ │ │ │ andseq r3, pc, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b661 │ │ │ │ + svclt 0x0000b651 │ │ │ │ andseq r8, pc, r5, lsr #31 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b659 │ │ │ │ + svclt 0x0000b649 │ │ │ │ eoreq r1, r0, sp, ror r5 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b651 │ │ │ │ + svclt 0x0000b641 │ │ │ │ strdeq r1, [r0], -r9 @ │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strhlt pc, [r2], -sl @ │ │ │ │ + @ instruction: 0xb7f2f0b9 │ │ │ │ ldrdeq r8, [r8], lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b643 │ │ │ │ + svclt 0x0000b633 │ │ │ │ eoreq pc, r0, r9, asr #7 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b63b │ │ │ │ + svclt 0x0000b62b │ │ │ │ eoreq r5, r1, sp, lsr r0 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - @ instruction: 0xb7ecf0b9 │ │ │ │ + @ instruction: 0xb7dcf0b9 │ │ │ │ addeq r8, r9, lr, ror #17 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbb424 <__bss_end__@@Base+0xfe2ab98c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 890444 │ │ │ │ + blmi 890444 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - pli [lr, #57] @ 0x39 │ │ │ │ + vst1.8 @ instruction: 0xf4cef039 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf630f0af │ │ │ │ + @ instruction: 0xf620f0af │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 67a5e4 │ │ │ │ + blmi 67a5e4 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 32ce80 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xf620f0af │ │ │ │ + pldw [r0], -pc, lsr #1 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbseq r6, r8, r2, lsr #20 │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ andeq r4, r0, r8, lsr #12 │ │ │ │ - subseq ip, r4, r2, lsl #17 │ │ │ │ + subseq ip, r4, r2, ror #16 │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - subseq ip, r4, r6, ror r8 │ │ │ │ + subseq ip, r4, r6, asr r8 │ │ │ │ andeq r4, r0, r0, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ eoreq fp, r1, r9, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5cf │ │ │ │ ldrdeq ip, [r1], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ eoreq ip, r1, sp, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5bf │ │ │ │ eoreq sp, r1, r1, lsr #19 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf0b9207c │ │ │ │ - svclt 0x0000b77b │ │ │ │ + svclt 0x0000b76b │ │ │ │ addeq r8, r9, r4, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b5bb │ │ │ │ + svclt 0x0000b5ab │ │ │ │ eoreq r4, r2, r9, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b5b3 │ │ │ │ + svclt 0x0000b5a3 │ │ │ │ eoreq r7, r2, r9, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b5ab │ │ │ │ + svclt 0x0000b59b │ │ │ │ eoreq r7, r2, r9, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b5a3 │ │ │ │ + svclt 0x0000b593 │ │ │ │ eoreq r1, r3, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b59b │ │ │ │ + svclt 0x0000b58b │ │ │ │ eoreq r1, r3, r9, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b593 │ │ │ │ + svclt 0x0000b583 │ │ │ │ mlaeq r3, r5, r6, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b58b │ │ │ │ + svclt 0x0000b57b │ │ │ │ strdeq r3, [r6], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b583 │ │ │ │ + svclt 0x0000b573 │ │ │ │ strhteq fp, [r6], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b57b │ │ │ │ + svclt 0x0000b56b │ │ │ │ mlaeq r7, r9, r3, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b573 │ │ │ │ + svclt 0x0000b563 │ │ │ │ eoreq ip, r7, r5, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbb5a8 <__bss_end__@@Base+0xfe2abb10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorcs fp, r4, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ebe2 │ │ │ │ @ instruction: 0xf0ba0040 │ │ │ │ - bmi 860558 │ │ │ │ - blmi 8355c4 │ │ │ │ + bmi 860518 │ │ │ │ + blmi 8355c4 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ ldm r2!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscvs r4, r0, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3789,586 +3789,586 @@ │ │ │ │ smlatbcs r0, r8, r8, lr │ │ │ │ smlabteq ip, r4, r9, lr │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ subseq pc, ip, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-930 @ 0xfffffc5e │ │ │ │ @ instruction: 0xf0c66064 │ │ │ │ - stmdami sl, {r0, r1, r5, r7, r9, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r4, r7, r9, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - eorslt pc, lr, r9, ror #1 │ │ │ │ + eorlt pc, lr, r9, ror #1 │ │ │ │ addeq r8, sl, r2, lsr #10 │ │ │ │ rsbseq r6, r8, r8, lsl #17 │ │ │ │ @ instruction: 0x00004dbc │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r2, r0, r8, asr sp │ │ │ │ muleq r0, ip, r7 │ │ │ │ eoreq lr, r7, r7, asr r7 │ │ │ │ eoreq lr, r7, r1, ror #16 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.s64 q10, , │ │ │ │ svclt 0x0000bbef │ │ │ │ - rsbeq r5, r6, r8, lsl #23 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b511 │ │ │ │ - eoreq r4, r8, sp, asr #27 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b509 │ │ │ │ - eoreq r5, r8, r1, lsr #4 │ │ │ │ + rsbeq r5, r6, r8, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b501 │ │ │ │ - eoreq r6, r8, r9, lsr #11 │ │ │ │ + eoreq r4, r8, sp, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4f9 │ │ │ │ - eoreq sl, r8, r9, lsr #11 │ │ │ │ + eoreq r5, r8, r1, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4f1 │ │ │ │ - eoreq sl, r8, r5, lsr #11 │ │ │ │ + eoreq r6, r8, r9, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4e9 │ │ │ │ - eoreq fp, r8, r1, asr #32 │ │ │ │ + eoreq sl, r8, r9, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4e1 │ │ │ │ - eoreq fp, r8, sp, lsr r0 │ │ │ │ + eoreq sl, r8, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4d9 │ │ │ │ - eoreq sp, r8, r9, asr #14 │ │ │ │ + eoreq fp, r8, r1, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4d1 │ │ │ │ - strdeq r0, [r9], -r1 @ │ │ │ │ + eoreq fp, r8, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4c9 │ │ │ │ - eoreq r3, r9, r1, ror #14 │ │ │ │ + eoreq sp, r8, r9, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4c1 │ │ │ │ - eoreq r3, r9, r9, lsr ip │ │ │ │ + strdeq r0, [r9], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4b9 │ │ │ │ - ldrdeq r4, [r9], -r9 @ │ │ │ │ + eoreq r3, r9, r1, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4b1 │ │ │ │ - eoreq r5, r9, sp, lsr #19 │ │ │ │ + eoreq r3, r9, r9, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4a9 │ │ │ │ - eorseq r2, r3, sp, asr #5 │ │ │ │ + ldrdeq r4, [r9], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4a1 │ │ │ │ - eorseq r4, r3, sp, ror r8 │ │ │ │ + eoreq r5, r9, sp, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b499 │ │ │ │ - eorseq r5, r3, r1 │ │ │ │ + eorseq r2, r3, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b491 │ │ │ │ - eorseq r7, r3, r1, lsl pc │ │ │ │ + eorseq r4, r3, r9, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b489 │ │ │ │ - mlaseq r3, r1, r0, r9 │ │ │ │ + eorseq r4, r3, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b481 │ │ │ │ - eorseq sl, r3, r9, lsl pc │ │ │ │ + ldrshteq r7, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b479 │ │ │ │ - eorseq fp, r3, r9, ror pc │ │ │ │ + eorseq r9, r3, r1, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b471 │ │ │ │ - eorseq sp, r3, r5, ror #10 │ │ │ │ + ldrshteq sl, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b469 │ │ │ │ - mlaseq r3, r5, r0, lr │ │ │ │ + eorseq fp, r3, r9, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b461 │ │ │ │ - eorseq lr, r3, sp, lsr #29 │ │ │ │ + eorseq sp, r3, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b459 │ │ │ │ - eorseq r4, r4, r5, ror #17 │ │ │ │ + eorseq lr, r3, r5, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b451 │ │ │ │ - eorseq r6, r4, sp, ror #27 │ │ │ │ + eorseq lr, r3, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b449 │ │ │ │ - ldrhteq r7, [r4], -r1 │ │ │ │ + eorseq r4, r4, r5, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b441 │ │ │ │ - eorseq r9, r4, r1, ror #20 │ │ │ │ + eorseq r6, r4, sp, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b439 │ │ │ │ - ldrsbteq sl, [r4], -r9 │ │ │ │ + mlaseq r4, r1, r2, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b431 │ │ │ │ - eorseq pc, r4, r1, asr fp @ │ │ │ │ + eorseq r9, r4, r1, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b429 │ │ │ │ - ldrsbteq r4, [r5], -sp │ │ │ │ + ldrhteq sl, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b421 │ │ │ │ - eorseq r5, r5, r9, lsr #24 │ │ │ │ + eorseq pc, r4, r1, lsr fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b419 │ │ │ │ - eorseq r1, r6, r9, ror fp │ │ │ │ + ldrhteq r4, [r5], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b411 │ │ │ │ - eorseq r3, r6, r5, lsr r8 │ │ │ │ + eorseq r5, r5, r9, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b409 │ │ │ │ - eorseq r4, r6, r9, ror #7 │ │ │ │ + eorseq r1, r6, r9, asr fp │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b401 │ │ │ │ + eorseq r3, r6, r5, lsl r8 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b3f9 │ │ │ │ + eorseq r4, r6, r9, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbb87c <__bss_end__@@Base+0xfe2abde4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4e8644 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r2, r3, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs lr, r8, ror r4 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000bbbf │ │ │ │ - eorseq ip, r6, fp, asr r2 │ │ │ │ + eorseq ip, r6, fp, lsr r2 │ │ │ │ rsbseq r3, lr, sl, ror #13 │ │ │ │ rsbseq r2, lr, r4, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ - eorseq lr, r6, r9, asr #22 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ - mlaseq r6, r5, sp, lr │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b3cf │ │ │ │ - eorseq r0, r7, r9, ror pc │ │ │ │ + eorseq lr, r6, r9, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b3c7 │ │ │ │ - eorseq r2, r7, r1, lsr #12 │ │ │ │ + eorseq lr, r6, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b3bf │ │ │ │ - ldrshteq r2, [r7], -r9 │ │ │ │ + eorseq r0, r7, r9, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b3b7 │ │ │ │ - eorseq r3, r7, r9, lsl #3 │ │ │ │ + eorseq r2, r7, r1, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b3af │ │ │ │ - mlaseq r7, r5, r1, r3 │ │ │ │ + ldrsbteq r2, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b3a7 │ │ │ │ - mlaseq r7, r5, r4, r3 │ │ │ │ + eorseq r3, r7, r9, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b39f │ │ │ │ - ldrshteq r4, [r7], -r5 │ │ │ │ + eorseq r3, r7, r5, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b397 │ │ │ │ - eorseq r4, r7, r1, asr #31 │ │ │ │ + eorseq r3, r7, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b38f │ │ │ │ - ldrshteq r9, [r7], -r1 │ │ │ │ + ldrsbteq r4, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b387 │ │ │ │ - eorseq sl, r7, sp, lsr #6 │ │ │ │ + eorseq r4, r7, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b37f │ │ │ │ - eorseq pc, r7, sp, lsr r0 @ │ │ │ │ + ldrsbteq r9, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b377 │ │ │ │ - eorseq pc, r7, sp, lsl #8 │ │ │ │ + eorseq sl, r7, sp, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b36f │ │ │ │ - eorseq pc, r7, r1, lsl #25 │ │ │ │ + eorseq pc, r7, sp, lsl r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b367 │ │ │ │ - eorseq r0, r8, r5, asr #12 │ │ │ │ + eorseq pc, r7, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b35f │ │ │ │ - mlaseq r8, sp, r9, r0 │ │ │ │ + eorseq pc, r7, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b357 │ │ │ │ - eorseq r2, r8, r5, asr #12 │ │ │ │ + eorseq r0, r8, r5, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b34f │ │ │ │ - eorseq r3, r8, r1, asr #10 │ │ │ │ + eorseq r0, r8, sp, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b347 │ │ │ │ - ldrshteq r5, [r8], -r5 │ │ │ │ + eorseq r2, r8, r5, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b33f │ │ │ │ - mlaseq r8, r9, r9, r6 │ │ │ │ + eorseq r3, r8, r1, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b337 │ │ │ │ - ldrshteq r6, [r8], -r5 │ │ │ │ + ldrsbteq r5, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b32f │ │ │ │ - eorseq pc, r8, r1, ror #6 │ │ │ │ + eorseq r6, r8, r9, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b327 │ │ │ │ - eorseq pc, r8, r1, lsl #23 │ │ │ │ + ldrsbteq r6, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b31f │ │ │ │ - ldrhteq pc, [r8], -r5 @ │ │ │ │ + eorseq pc, r8, r1, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b317 │ │ │ │ - eorseq r0, r9, r5, ror r6 │ │ │ │ + eorseq pc, r8, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b30f │ │ │ │ - eorseq r0, r9, r5, asr #17 │ │ │ │ + mlaseq r8, r5, lr, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b307 │ │ │ │ - mlaseq r9, r5, sp, r0 │ │ │ │ + eorseq r0, r9, r5, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2ff │ │ │ │ - mlaseq r9, r5, fp, r3 │ │ │ │ + eorseq r0, r9, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2f7 │ │ │ │ - mlaseq r9, r9, lr, r3 │ │ │ │ + eorseq r0, r9, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2ef │ │ │ │ - eorseq r4, r9, r9 │ │ │ │ + eorseq r3, r9, r5, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2e7 │ │ │ │ - eorseq r4, r9, sp, ror #11 │ │ │ │ + eorseq r3, r9, r9, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2df │ │ │ │ - eorseq r4, r9, r5, ror #26 │ │ │ │ + eorseq r3, r9, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2d7 │ │ │ │ - eorseq r3, sl, r1, lsr #10 │ │ │ │ + eorseq r4, r9, sp, asr #11 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b2cf │ │ │ │ + eorseq r4, r9, r5, asr #26 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ + eorseq r3, sl, r1, lsl #10 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strlt pc, [r8], #185 @ 0xb9 │ │ │ │ + ldrbtlt pc, [r8], #-185 @ 0xffffff47 @ │ │ │ │ addeq r8, sl, r6, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedbbaec <__bss_end__@@Base+0xfe2ac054> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vshr.u64 d0, d0, #8 │ │ │ │ - @ instruction: 0xf104fd9d │ │ │ │ + @ instruction: 0xf104fd8d │ │ │ │ vrev64.32 q0, q8 │ │ │ │ - @ instruction: 0xf104fd99 │ │ │ │ + @ instruction: 0xf104fd89 │ │ │ │ vrev32.32 q0, q0 │ │ │ │ - @ instruction: 0xf104fd95 │ │ │ │ + @ instruction: 0xf104fd85 │ │ │ │ vshr.u64 q0, q8, #8 │ │ │ │ - @ instruction: 0xf504fd91 │ │ │ │ + @ instruction: 0xf504fd81 │ │ │ │ vshr.u64 d7, d0, #8 │ │ │ │ - @ instruction: 0xf104fd8d │ │ │ │ + @ instruction: 0xf104fd7d │ │ │ │ vshr.u32 d0, d16, #8 │ │ │ │ - strtmi pc, [r0], -r9, lsl #27 │ │ │ │ - stc2 3, cr15, [r6, #736] @ 0x2e0 │ │ │ │ + @ instruction: 0x4620fd79 │ │ │ │ + ldc2l 3, cr15, [r6, #-736]! @ 0xfffffd20 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - stc2 3, cr15, [r2, #736] @ 0x2e0 │ │ │ │ + ldc2l 3, cr15, [r2, #-736]! @ 0xfffffd20 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [lr, #-736]! @ 0xfffffd20 │ │ │ │ + stc2l 3, cr15, [lr, #-736]! @ 0xfffffd20 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [sl, #-736]! @ 0xfffffd20 │ │ │ │ + stc2l 3, cr15, [sl, #-736]! @ 0xfffffd20 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [r6, #-736]! @ 0xfffffd20 │ │ │ │ + stc2l 3, cr15, [r6, #-736]! @ 0xfffffd20 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [r2, #-736]! @ 0xfffffd20 │ │ │ │ + stc2l 3, cr15, [r2, #-736]! @ 0xfffffd20 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [lr, #-736]! @ 0xfffffd20 │ │ │ │ + ldc2l 3, cr15, [lr, #-736] @ 0xfffffd20 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [sl, #-736]! @ 0xfffffd20 │ │ │ │ + ldc2l 3, cr15, [sl, #-736] @ 0xfffffd20 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [r6, #-736]! @ 0xfffffd20 │ │ │ │ + ldc2l 3, cr15, [r6, #-736] @ 0xfffffd20 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [r2, #-736]! @ 0xfffffd20 │ │ │ │ + ldc2l 3, cr15, [r2, #-736] @ 0xfffffd20 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [lr, #-736] @ 0xfffffd20 │ │ │ │ + stc2l 3, cr15, [lr, #-736] @ 0xfffffd20 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [sl, #-736] @ 0xfffffd20 │ │ │ │ + stc2l 3, cr15, [sl, #-736] @ 0xfffffd20 │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [r6, #-736] @ 0xfffffd20 │ │ │ │ + stc2l 3, cr15, [r6, #-736] @ 0xfffffd20 │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [r2, #-736] @ 0xfffffd20 │ │ │ │ + stc2l 3, cr15, [r2, #-736] @ 0xfffffd20 │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [lr, #-736] @ 0xfffffd20 │ │ │ │ + ldc2 3, cr15, [lr, #-736]! @ 0xfffffd20 │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [sl, #-736] @ 0xfffffd20 │ │ │ │ + ldc2 3, cr15, [sl, #-736]! @ 0xfffffd20 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [r6, #-736] @ 0xfffffd20 │ │ │ │ + ldc2 3, cr15, [r6, #-736]! @ 0xfffffd20 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [r2, #-736] @ 0xfffffd20 │ │ │ │ + ldc2 3, cr15, [r2, #-736]! @ 0xfffffd20 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [lr, #-736]! @ 0xfffffd20 │ │ │ │ + stc2 3, cr15, [lr, #-736]! @ 0xfffffd20 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [sl, #-736]! @ 0xfffffd20 │ │ │ │ + stc2 3, cr15, [sl, #-736]! @ 0xfffffd20 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [r6, #-736]! @ 0xfffffd20 │ │ │ │ + stc2 3, cr15, [r6, #-736]! @ 0xfffffd20 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [r2, #-736]! @ 0xfffffd20 │ │ │ │ + stc2 3, cr15, [r2, #-736]! @ 0xfffffd20 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - stclt 3, cr15, [ip, #-736]! @ 0xfffffd20 │ │ │ │ + ldclt 3, cr15, [ip, #-736] @ 0xfffffd20 │ │ │ │ ldrsbteq r9, [r5], #-180 @ 0xffffff4c │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b249 │ │ │ │ - eorseq lr, fp, r5, lsl #22 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b241 │ │ │ │ - eorseq lr, fp, r9, lsr #27 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b239 │ │ │ │ - eorseq r0, ip, r5, lsl #30 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq lr, fp, r5, ror #21 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b231 │ │ │ │ - eorseq r2, ip, r5, asr #18 │ │ │ │ + eorseq lr, fp, r9, lsl #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b229 │ │ │ │ - eorseq r3, ip, r5, lsr r6 │ │ │ │ + eorseq r0, ip, r5, ror #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b221 │ │ │ │ - eorseq fp, ip, r9 │ │ │ │ + eorseq r2, ip, r5, lsr #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b219 │ │ │ │ - ldrhteq fp, [ip], -r1 │ │ │ │ + eorseq r3, ip, r5, lsl r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b211 │ │ │ │ - eorseq ip, ip, r5, asr #6 │ │ │ │ + eorseq sl, ip, r9, ror #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b209 │ │ │ │ - eorseq pc, ip, r9, ror #2 │ │ │ │ + mlaseq ip, r1, ip, fp │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b201 │ │ │ │ + eorseq ip, ip, r5, lsr #6 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ + eorseq pc, ip, r9, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbbc7c <__bss_end__@@Base+0xfe2ac1e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0b99001 │ │ │ │ - stmdals r1, {r0, r4, r5, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r5, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3a2c0c │ │ │ │ - bicslt pc, r4, sp, asr #1 │ │ │ │ + biclt pc, r4, sp, asr #1 │ │ │ │ addeq r8, sl, lr, asr #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1eb │ │ │ │ - eorseq sl, sp, r9, asr r7 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1e3 │ │ │ │ - eorseq sp, sp, sp, lsl #28 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b1db │ │ │ │ - eorseq lr, sp, r5, lsl #9 │ │ │ │ + eorseq sl, sp, r9, lsr r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b1d3 │ │ │ │ - ldrshteq r2, [lr], -r1 │ │ │ │ + eorseq sp, sp, sp, ror #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b1cb │ │ │ │ - eorseq fp, pc, r9, lsl r1 @ │ │ │ │ + eorseq lr, sp, r5, ror #8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b1c3 │ │ │ │ - eorseq ip, pc, sp, lsl #11 │ │ │ │ + ldrsbteq r2, [lr], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b1bb │ │ │ │ - eorseq lr, pc, r1, lsl #16 │ │ │ │ + ldrshteq fp, [pc], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b1b3 │ │ │ │ - ldrsbteq lr, [pc], -sp │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eorseq ip, pc, sp, ror #10 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b1ab │ │ │ │ - eorseq pc, pc, r9, lsr #2 │ │ │ │ + eorseq lr, pc, r1, ror #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b1a3 │ │ │ │ - subeq r0, r0, r1, ror #4 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + ldrhteq lr, [pc], -sp │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b19b │ │ │ │ - subeq r2, r0, r9, lsr #32 │ │ │ │ + eorseq pc, pc, r9, lsl #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b193 │ │ │ │ - subeq r4, r0, r1, asr #20 │ │ │ │ + subeq r0, r0, r1, asr #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b18b │ │ │ │ - strheq r7, [r0], #-61 @ 0xffffffc3 │ │ │ │ + subeq r2, r0, r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b183 │ │ │ │ - subeq fp, r0, r5, asr #26 │ │ │ │ + subeq r4, r0, r1, lsr #20 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b17b │ │ │ │ - subeq sp, r0, sp, lsr #13 │ │ │ │ + umaaleq r7, r0, sp, r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b173 │ │ │ │ - subeq sp, r0, r5, ror #25 │ │ │ │ + subeq fp, r0, r5, lsr #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b16b │ │ │ │ - subeq lr, r0, r5, ror r3 │ │ │ │ + subeq sp, r0, sp, lsl #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b163 │ │ │ │ - subeq r3, r1, sp, ror #26 │ │ │ │ + subeq sp, r0, r5, asr #25 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b15b │ │ │ │ - subeq r5, r1, sp, lsl sp │ │ │ │ + subeq lr, r0, r5, asr r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b153 │ │ │ │ - subeq r8, r1, r5, asr r4 │ │ │ │ + subeq r3, r1, sp, asr #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b14b │ │ │ │ - subeq ip, r1, r1, ror #9 │ │ │ │ + strdeq r5, [r1], #-205 @ 0xffffff33 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b143 │ │ │ │ - subeq pc, r1, r1, lsl #26 │ │ │ │ + subeq r8, r1, r5, lsr r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b13b │ │ │ │ - subeq pc, r1, r1, lsr #28 │ │ │ │ + subeq ip, r1, r1, asr #9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b133 │ │ │ │ - subeq r2, r2, r1, ror #29 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + subeq pc, r1, r1, ror #25 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b12b │ │ │ │ - strheq ip, [r2], #-117 @ 0xffffff8b │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + subeq pc, r1, r1, lsl #28 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b123 │ │ │ │ - ldrdeq ip, [r2], #-177 @ 0xffffff4f │ │ │ │ + subeq r2, r2, r1, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b11b │ │ │ │ - subeq sp, r2, sp, lsl #19 │ │ │ │ + umaaleq ip, r2, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b113 │ │ │ │ - subeq sp, r2, r5, lsr pc │ │ │ │ + strheq ip, [r2], #-177 @ 0xffffff4f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b10b │ │ │ │ - subeq sp, r2, r5, lsl #31 │ │ │ │ + subeq sp, r2, sp, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b103 │ │ │ │ - umaaleq lr, r2, sp, r1 │ │ │ │ + subeq sp, r2, r5, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b0fb │ │ │ │ - strdeq lr, [r2], #-97 @ 0xffffff9f │ │ │ │ + subeq sp, r2, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b0f3 │ │ │ │ - subeq lr, r2, r5, lsr #26 │ │ │ │ + subeq lr, r2, sp, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b0eb │ │ │ │ - strdeq r1, [r3], #-237 @ 0xffffff13 │ │ │ │ + ldrdeq lr, [r2], #-97 @ 0xffffff9f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b0e3 │ │ │ │ - subeq r2, r3, r9, ror #5 │ │ │ │ + subeq lr, r2, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b0db │ │ │ │ - subeq r2, r3, r9, lsr #22 │ │ │ │ + ldrdeq r1, [r3], #-237 @ 0xffffff13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b0d3 │ │ │ │ - subeq r4, r3, r1, lsr sp │ │ │ │ + subeq r2, r3, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b0cb │ │ │ │ - strheq r5, [r3], #-49 @ 0xffffffcf │ │ │ │ + subeq r2, r3, r9, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b0c3 │ │ │ │ - subeq r5, r3, r1, lsl r8 │ │ │ │ + subeq r4, r3, r1, lsl sp │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b0bb │ │ │ │ + umaaleq r5, r3, r1, r3 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b0b3 │ │ │ │ + strdeq r5, [r3], #-113 @ 0xffffff8f │ │ │ │ │ │ │ │ 00264cfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (264d6c ) │ │ │ │ @@ -4391,644 +4391,644 @@ │ │ │ │ ldr r1, [pc, #68] @ (264d7c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71ed20 │ │ │ │ + bl 71ed00 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (264d80 ) │ │ │ │ ldr r3, [pc, #32] @ (264d70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 264d66 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 69dbc0 │ │ │ │ + bl 69dba0 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r0, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, #6] │ │ │ │ lsls r2, r1, #2 │ │ │ │ - ldrh r5, [r0, #52] @ 0x34 │ │ │ │ + ldrh r5, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #112] @ (264df0 ) │ │ │ │ + ldr r2, [pc, #1008] @ (265170 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r2, [r0, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (264d90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r3, #27] │ │ │ │ + strb r5, [r7, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264da0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r3, #27] │ │ │ │ + strb r1, [r7, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264db0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r2, #27] │ │ │ │ + strb r5, [r6, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264dc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r2, #27] │ │ │ │ + strb r1, [r6, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264dd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r1, #27] │ │ │ │ + strb r5, [r5, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264de0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r1, #27] │ │ │ │ + strb r1, [r5, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264df0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r0, #27] │ │ │ │ + strb r5, [r4, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r0, #27] │ │ │ │ + strb r1, [r4, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r7, #26] │ │ │ │ + strb r5, [r3, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r7, #26] │ │ │ │ + strb r1, [r3, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r6, #26] │ │ │ │ + strb r5, [r2, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r6, #26] │ │ │ │ + strb r1, [r2, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r5, #26] │ │ │ │ + strb r5, [r1, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r5, #26] │ │ │ │ + strb r1, [r1, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r4, #26] │ │ │ │ + strb r5, [r0, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r4, #26] │ │ │ │ + strb r1, [r0, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r3, #26] │ │ │ │ + strb r5, [r7, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ea0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r3, #26] │ │ │ │ + strb r1, [r7, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264eb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r2, #26] │ │ │ │ + strb r5, [r6, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ec0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r2, #26] │ │ │ │ + strb r1, [r6, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ed0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r1, #26] │ │ │ │ + strb r5, [r5, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ee0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r1, #26] │ │ │ │ + strb r1, [r5, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ef0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r0, #26] │ │ │ │ + strb r5, [r4, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r0, #26] │ │ │ │ + strb r1, [r4, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r7, #25] │ │ │ │ + strb r5, [r3, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r7, #25] │ │ │ │ + strb r1, [r3, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r6, #25] │ │ │ │ + strb r5, [r2, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r6, #25] │ │ │ │ + strb r1, [r2, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r5, #25] │ │ │ │ + strb r5, [r1, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r5, #25] │ │ │ │ + strb r1, [r1, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r4, #25] │ │ │ │ + strb r5, [r0, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r4, #25] │ │ │ │ + strb r1, [r0, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r3, #25] │ │ │ │ + strb r5, [r7, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fa0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r3, #25] │ │ │ │ + strb r1, [r7, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r2, #25] │ │ │ │ + strb r5, [r6, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r2, #25] │ │ │ │ + strb r1, [r6, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r1, #25] │ │ │ │ + strb r5, [r5, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fe0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r1, #25] │ │ │ │ + strb r1, [r5, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ff0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r0, #25] │ │ │ │ + strb r5, [r4, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265000 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r0, #25] │ │ │ │ + strb r1, [r4, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265010 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r7, #24] │ │ │ │ + strb r5, [r3, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265020 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r7, #24] │ │ │ │ + strb r1, [r3, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265030 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r6, #24] │ │ │ │ + strb r5, [r2, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265040 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r6, #24] │ │ │ │ + strb r1, [r2, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265050 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r5, #24] │ │ │ │ + strb r5, [r1, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265060 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r5, #24] │ │ │ │ + strb r1, [r1, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265070 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r4, #24] │ │ │ │ + strb r5, [r0, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265080 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r4, #24] │ │ │ │ + strb r1, [r0, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265090 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r3, #24] │ │ │ │ + strb r5, [r7, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r3, #24] │ │ │ │ + strb r1, [r7, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r2, #24] │ │ │ │ + strb r5, [r6, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r2, #24] │ │ │ │ + strb r1, [r6, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r1, #24] │ │ │ │ + strb r5, [r5, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r1, #24] │ │ │ │ + strb r1, [r5, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r0, #24] │ │ │ │ + strb r5, [r4, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265100 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r0, #24] │ │ │ │ + strb r1, [r4, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265110 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r7, #23] │ │ │ │ + strb r5, [r3, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265120 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r7, #23] │ │ │ │ + strb r1, [r3, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265130 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r6, #23] │ │ │ │ + strb r5, [r2, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265140 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r6, #23] │ │ │ │ + strb r1, [r2, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265150 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r5, #23] │ │ │ │ + strb r5, [r1, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265160 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r5, #23] │ │ │ │ + strb r1, [r1, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265170 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r4, #23] │ │ │ │ + strb r5, [r0, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265180 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r4, #23] │ │ │ │ + strb r1, [r0, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265190 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r3, #23] │ │ │ │ + strb r5, [r7, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r3, #23] │ │ │ │ + strb r1, [r7, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r2, #23] │ │ │ │ + strb r5, [r6, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r2, #23] │ │ │ │ + strb r1, [r6, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r1, #23] │ │ │ │ + strb r5, [r5, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r1, #23] │ │ │ │ + strb r1, [r5, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r0, #23] │ │ │ │ + strb r5, [r4, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265200 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r0, #23] │ │ │ │ + strb r1, [r4, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265210 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r7, #22] │ │ │ │ + strb r5, [r3, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265220 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r7, #22] │ │ │ │ + strb r1, [r3, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265230 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r6, #22] │ │ │ │ + strb r5, [r2, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265240 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r6, #22] │ │ │ │ + strb r1, [r2, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265250 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r5, #22] │ │ │ │ + strb r5, [r1, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265260 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r5, #22] │ │ │ │ + strb r1, [r1, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265270 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r4, #22] │ │ │ │ + strb r5, [r0, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265280 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r4, #22] │ │ │ │ + strb r1, [r0, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265290 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r3, #22] │ │ │ │ + strb r5, [r7, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r3, #22] │ │ │ │ + strb r1, [r7, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r2, #22] │ │ │ │ + strb r5, [r6, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r2, #22] │ │ │ │ + strb r1, [r6, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r5, [r1, #22] │ │ │ │ + strb r5, [r5, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - strb r1, [r1, #22] │ │ │ │ + strb r1, [r5, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 2653c8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -5180,55 +5180,55 @@ │ │ │ │ ldr r0, [pc, #32] @ (265494 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ add r2, pc, #536 @ (adr r2, 265698 <_start@@Base+0x94>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ - udf #144 @ 0x90 │ │ │ │ + udf #112 @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldcl 0, cr0, [sl, #364]! @ 0x16c │ │ │ │ - mcr 0, 0, r0, cr12, cr11, {2} │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + ldcl 0, cr0, [sl, #364] @ 0x16c │ │ │ │ + stcl 0, cr0, [ip, #364]! @ 0x16c │ │ │ │ + udf #94 @ 0x5e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stcl 0, cr0, [r8, #364]! @ 0x16c │ │ │ │ - mrc 0, 0, r0, cr6, cr11, {2} │ │ │ │ + stcl 0, cr0, [r8, #364] @ 0x16c │ │ │ │ + ldcl 0, cr0, [r6, #364]! @ 0x16c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (2654c0 ) │ │ │ │ ldr r1, [pc, #24] @ (2654c4 ) │ │ │ │ ldr r0, [pc, #28] @ (2654c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 74d4a8 │ │ │ │ + bl 74d488 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 728b80 │ │ │ │ + b.w 728b60 │ │ │ │ nop │ │ │ │ - adds r7, #121 @ 0x79 │ │ │ │ + adds r7, #89 @ 0x59 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r1, #171 @ 0xab │ │ │ │ + adds r1, #139 @ 0x8b │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #13 │ │ │ │ + adds r1, #237 @ 0xed │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2654d8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 71e1ec │ │ │ │ + b.w 71e1cc │ │ │ │ nop │ │ │ │ add r3, pc, #472 @ (adr r3, 2656b4 <_start@@Base+0xb0>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (2654e8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - cbnz r1, 26553a │ │ │ │ + cbnz r1, 265532 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (26558c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -5237,15 +5237,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (265594 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ ldr r0, [pc, #128] @ (265598 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 25f830 │ │ │ │ @@ -5273,15 +5273,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 719a04 │ │ │ │ + bl 7199e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26552a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5292,15 +5292,15 @@ │ │ │ │ nop │ │ │ │ ldrsb r6, [r1, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #1016 @ (adr r3, 265990 <_start@@Base+0x38c>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ - lsrs r2, r5, #4 │ │ │ │ + lsrs r2, r1, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r3, pc, #816 @ (adr r3, 2658d0 <_start@@Base+0x2cc>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ ldrsb r6, [r2, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ (2655bc ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5311,43 +5311,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ add r3, pc, #792 @ (adr r3, 2658d8 <_start@@Base+0x2d4>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ - adds r1, r7, #1 │ │ │ │ + adds r1, r3, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2655d0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 71e1ec │ │ │ │ + b.w 71e1cc │ │ │ │ nop │ │ │ │ add r3, pc, #712 @ (adr r3, 26589c <_start@@Base+0x298>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (2655e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #17 │ │ │ │ + lsrs r1, r1, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2655f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #17 │ │ │ │ + lsrs r5, r0, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265600 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 71fe7c │ │ │ │ + b.w 71fe5c │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #27 │ │ │ │ + lsrs r5, r4, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265604 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5464,15 +5464,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (265714 <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ (2657f8 <_start@@Base+0x1f4>) │ │ │ │ @@ -5507,15 +5507,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 260364 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 5d5080 │ │ │ │ + bl 5d5060 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 260584 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2657b6 <_start@@Base+0x1b2> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5529,15 +5529,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (26580c <_start@@Base+0x208>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5559,29 +5559,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #249 @ 0xf9 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - adds r0, #44 @ 0x2c │ │ │ │ + adds r0, #12 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r0, #22 │ │ │ │ + cmp r7, #246 @ 0xf6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r3, [pc, #184] @ (2658c0 <_start@@Base+0x2bc>) │ │ │ │ + ldr r3, [pc, #56] @ (265840 <_start@@Base+0x23c>) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r3, #23] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #928] @ (265bb4 <_start@@Base+0x5b0>) │ │ │ │ + ldr r2, [pc, #800] @ (265b34 <_start@@Base+0x530>) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r0, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r7, #21] │ │ │ │ + ldrb r0, [r3, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (26587c <_start@@Base+0x278>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -5593,19 +5593,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2674bc │ │ │ │ ldr.w r0, [r4, #620] @ 0x26c │ │ │ │ cbz r0, 26584a <_start@@Base+0x246> │ │ │ │ movs r1, #1 │ │ │ │ blx 25d98c │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 72ef44 │ │ │ │ + bl 72ef24 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 71e228 │ │ │ │ + bl 71e208 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e738 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df00 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 25df04 │ │ │ │ @@ -5618,31 +5618,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (2658fc <_start@@Base+0x2f8>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2658d2 <_start@@Base+0x2ce> │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #80] @ 265900 <_start@@Base+0x2fc> │ │ │ │ ldr r2, [pc, #80] @ (265904 <_start@@Base+0x300>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ cbz r0, 2658d2 <_start@@Base+0x2ce> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 2658ea <_start@@Base+0x2e6> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5654,68 +5654,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 42917c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 429968 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #120] @ (26597c <_start@@Base+0x378>) │ │ │ │ + ldr r1, [pc, #1016] @ (265cfc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (2659e0 <_start@@Base+0x3dc>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (2659e4 <_start@@Base+0x3e0>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #192] @ (2659e8 <_start@@Base+0x3e4>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ bl 2ee908 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #604] @ 0x25c │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 25dbcc │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (2659ec <_start@@Base+0x3e8>) │ │ │ │ blx 25dbcc │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 71e6a8 │ │ │ │ + bl 71e688 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 72ef38 │ │ │ │ + bl 72ef18 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #640 @ 0x280 │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #640] @ 0x280 │ │ │ │ add.w r3, r4, #648 @ 0x288 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5737,19 +5737,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4e3080 │ │ │ │ nop │ │ │ │ - bcs.n 26595c <_start@@Base+0x358> │ │ │ │ + bcs.n 26591c <_start@@Base+0x318> │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r1, [pc, #680] @ (265c90 ) │ │ │ │ + ldr r1, [pc, #552] @ (265c10 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ strh r6, [r5, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r4, [pc, #256] @ (265af4 <_start@@Base+0x4f0>) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -5786,35 +5786,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (265ae8 <_start@@Base+0x4e4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #136] @ (265aec <_start@@Base+0x4e8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (265af0 <_start@@Base+0x4ec>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (265af4 <_start@@Base+0x4f0>) │ │ │ │ ldr r1, [pc, #124] @ (265af8 <_start@@Base+0x4f4>) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #108] @ (265afc <_start@@Base+0x4f8>) │ │ │ │ ldr r3, [pc, #112] @ (265b00 <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (265b04 <_start@@Base+0x500>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5843,27 +5843,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #544] @ (265d04 ) │ │ │ │ + ldr r0, [pc, #416] @ (265c84 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r5, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r4, #14] │ │ │ │ + ldrb r4, [r0, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r0, #13] │ │ │ │ + ldrb r6, [r4, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 265bbc <_start@@Base+0x5b8> │ │ │ │ + bne.n 265b7c <_start@@Base+0x578> │ │ │ │ lsls r7, r1, #1 │ │ │ │ stc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [sp], #-1020 @ 0xfffffc04 │ │ │ │ stc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ mcr2 15, 3, pc, cr5, cr15, {7} @ │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ @@ -5900,18 +5900,18 @@ │ │ │ │ str.w r2, [r4, #132] @ 0x84 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4291d0 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #76] @ (265bd0 <_start@@Base+0x5cc>) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r5, [r3, #176] @ 0xb0 │ │ │ │ - bl 7295e0 │ │ │ │ + bl 7295c0 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265b38 <_start@@Base+0x534> │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 265bb4 <_start@@Base+0x5b0> │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -5921,23 +5921,23 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 7295e4 │ │ │ │ + bl 7295c4 │ │ │ │ b.n 265b38 <_start@@Base+0x534> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r2, [r4, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldrb r6, [r7, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265bd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -5998,29 +5998,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r1, [pc, #100] @ (265cd8 ) │ │ │ │ ldr r2, [pc, #104] @ (265cdc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (265ce0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d61dc │ │ │ │ + bl 5d61bc │ │ │ │ cbz r0, 265cba │ │ │ │ ldr r2, [pc, #80] @ (265ce4 ) │ │ │ │ ldr r3, [pc, #60] @ (265cd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -6032,29 +6032,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #968] @ (26609c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, fp │ │ │ │ + mov r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r3!, {r1, r5} │ │ │ │ + stmia r3!, {r1} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r7, [pc, #744] @ (265fd0 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 00265ce8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -6079,15 +6079,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 42972c │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ bic.w r3, r3, r5 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 429798 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265d40 : │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r0, #127] @ 0x7f │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -6141,16 +6141,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (265e34 ) │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d61d0 │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d61b0 │ │ │ │ ldr r3, [pc, #84] @ (265e38 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 265e00 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -6171,63 +6171,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265dec │ │ │ │ ldr r0, [pc, #44] @ (265e44 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ nop │ │ │ │ - cmp r2, r1 │ │ │ │ + add sl, sp │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, #0] │ │ │ │ + strb r4, [r5, #31] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r1!, {r1, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r6, [pc, #432] @ (265fe8 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #880] @ (2661b0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265e48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (265ee4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da404 │ │ │ │ + bl 5da3e4 │ │ │ │ ldr r2, [pc, #132] @ (265ee8 ) │ │ │ │ ldr r1, [pc, #132] @ (265eec ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 265ebe │ │ │ │ cbz r4, 265ed0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ cbz r0, 265ea8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3f0 │ │ │ │ + bl 5da3d0 │ │ │ │ cbnz r0, 265ea8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6253,27 +6253,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (265efc ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp │ │ │ │ + add r6, r9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #29] │ │ │ │ + strb r0, [r7, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r6} │ │ │ │ + ldmia r5!, {r2, r4, r6} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r5, #25] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #29] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r7, #29] │ │ │ │ + strb r4, [r3, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265f00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6281,15 +6281,15 @@ │ │ │ │ bl 267948 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (265f7c ) │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da404 │ │ │ │ + bl 5da3e4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 265f3c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 25e458 │ │ │ │ cbnz r0, 265f50 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6314,15 +6314,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r3, #8 │ │ │ │ + adds r2, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 265ff4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -6331,50 +6331,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (265ffc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3fc │ │ │ │ + bl 5da3dc │ │ │ │ bl 265f00 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 265fda │ │ │ │ ldr r0, [pc, #60] @ (266000 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 724998 │ │ │ │ + bl 724978 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25df00 │ │ │ │ ldr r0, [pc, #40] @ (266004 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 724998 │ │ │ │ + bl 724978 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25df00 │ │ │ │ nop │ │ │ │ - orrs r2, r7 │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #24] │ │ │ │ + strb r4, [r0, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r4!, {r1, r6} │ │ │ │ + ldmia r4!, {r1, r5} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r3, #26] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldc 0, cr0, [sl, #328]! @ 0x148 │ │ │ │ + ldc 0, cr0, [sl, #328] @ 0x148 │ │ │ │ │ │ │ │ 00266008 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #144] @ (2660a8 ) │ │ │ │ @@ -6388,27 +6388,27 @@ │ │ │ │ cbz r3, 266082 │ │ │ │ mov r4, r0 │ │ │ │ bl 267948 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 265e48 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 266090 │ │ │ │ - bl 5da3fc │ │ │ │ + bl 5da3dc │ │ │ │ ldr r3, [pc, #112] @ (2660b0 ) │ │ │ │ ldr r2, [pc, #112] @ (2660b4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (2660b8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #96] @ (2660bc ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6421,41 +6421,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (2660c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #48] @ (2660c4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2607b0 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ nop │ │ │ │ - movs r7, #74 @ 0x4a │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r4, [pc, #168] @ (266158 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r7, #21] │ │ │ │ + strb r0, [r3, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r3!, {r2, r4, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r7, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r2, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + strb r0, [r4, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002660c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6498,73 +6498,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (266198 ) │ │ │ │ bl 267948 │ │ │ │ - bl 5da404 │ │ │ │ + bl 5da3e4 │ │ │ │ ldr r1, [pc, #80] @ (26619c ) │ │ │ │ ldr r2, [pc, #80] @ (2661a0 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 26616c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da7b0 │ │ │ │ + bl 5da790 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (2661a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724998 │ │ │ │ + bl 724978 │ │ │ │ ldr r1, [pc, #36] @ (2661a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 25fc7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25f018 │ │ │ │ - ldmia r2, {r1, r2, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - sbcs r4, r0 │ │ │ │ + adcs r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (266290 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #204] @ (266294 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (266298 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 25e3cc │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #181] @ 0xb5 │ │ │ │ cbnz r3, 26623a │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -6624,57 +6624,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (2662b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 25e6c0 │ │ │ │ b.n 266204 │ │ │ │ nop │ │ │ │ - sbcs r6, r6 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r4, #15] │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r6, #5] │ │ │ │ + strb r0, [r0, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r1, #21] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r2, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r4, #19] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r3, #19] │ │ │ │ + strb r0, [r0, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r2, [r7, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r6, [r5, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r2, [r1, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ + strb r2, [r5, #18] │ │ │ │ + lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002662bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w r3, [pc, #1540] @ 2668e0 │ │ │ │ ldr.w r2, [pc, #1540] @ 2668e4 │ │ │ │ ldr.w r1, [pc, #1540] @ 2668e8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 26659c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6863,30 +6863,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (2668f4 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 26655e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 2663c2 │ │ │ │ ldr r3, [pc, #944] @ (2668f8 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (2668fc ) │ │ │ │ ldr r1, [pc, #944] @ (266900 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6945,15 +6945,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -6995,15 +6995,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 25df00 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 266820 │ │ │ │ @@ -7018,15 +7018,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 266610 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (266910 ) │ │ │ │ ldr r4, [pc, #564] @ (266914 ) │ │ │ │ @@ -7035,15 +7035,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (266918 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 26655e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 266422 │ │ │ │ ldr r3, [pc, #528] @ (26691c ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -7051,15 +7051,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (266924 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 26655e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 266432 │ │ │ │ ldr r3, [pc, #500] @ (266928 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -7067,15 +7067,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (266930 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 26655e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -7100,15 +7100,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (26693c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 266696 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 266444 │ │ │ │ ldr r3, [pc, #392] @ (266940 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -7116,15 +7116,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (266948 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 26655e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 266454 │ │ │ │ ldr r3, [pc, #364] @ (26694c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -7132,15 +7132,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (266954 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 26655e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 266464 │ │ │ │ ldr r3, [pc, #336] @ (266958 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -7148,15 +7148,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (266960 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 26655e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 26687a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -7165,15 +7165,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 266610 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 26687a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -7182,15 +7182,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 266610 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 266610 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -7198,15 +7198,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 266610 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26674a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -7220,79 +7220,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #179] @ 0xb3 │ │ │ │ b.n 266664 │ │ │ │ nop │ │ │ │ - lsls r0, r3 │ │ │ │ + eors r0, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #11] │ │ │ │ + strb r4, [r4, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r5, #19] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r2, #6] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #46 @ 0x2e │ │ │ │ + subs r6, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r6, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r6, #5] │ │ │ │ + strb r4, [r2, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ + subs r4, #220 @ 0xdc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r7, #0] │ │ │ │ + strb r6, [r3, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #154 @ 0x9a │ │ │ │ + subs r4, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r1, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #124] @ 0x7c │ │ │ │ + ldr r6, [r6, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r3, #3] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #120] @ 0x78 │ │ │ │ + ldr r2, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r3, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #190 @ 0xbe │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r0, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r3, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #110 @ 0x6e │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #3] │ │ │ │ + strb r4, [r4, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266964 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7305,25 +7305,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (266ba8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #532] @ (266bac ) │ │ │ │ ldr r2, [pc, #536] @ (266bb0 ) │ │ │ │ ldr r1, [pc, #536] @ (266bb4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 266a22 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7349,27 +7349,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2669ba │ │ │ │ ldr r3, [pc, #444] @ (266bb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #436] @ (266bbc ) │ │ │ │ ldr r2, [pc, #440] @ (266bc0 ) │ │ │ │ ldr r1, [pc, #440] @ (266bc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 266ac4 │ │ │ │ ldr r3, [pc, #420] @ (266bc8 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (266bcc ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7384,21 +7384,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 266b50 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 266b22 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #368] @ (266bd0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 266a90 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 266afe │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 266aee │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7415,27 +7415,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 266a82 │ │ │ │ ldr r3, [pc, #312] @ (266bd4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #300] @ (266bd8 ) │ │ │ │ ldr r2, [pc, #304] @ (266bdc ) │ │ │ │ ldr r1, [pc, #304] @ (266be0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (266be4 ) │ │ │ │ ldr r3, [pc, #216] @ (266ba4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7473,114 +7473,114 @@ │ │ │ │ bne.n 266a3a │ │ │ │ b.n 266a88 │ │ │ │ ldr r3, [pc, #176] @ (266bd4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #180] @ (266be8 ) │ │ │ │ ldr r2, [pc, #180] @ (266bec ) │ │ │ │ ldr r1, [pc, #184] @ (266bf0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 266ac4 │ │ │ │ ldr r3, [pc, #100] @ (266bb8 ) │ │ │ │ ldr r4, [pc, #160] @ (266bf4 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #148] @ (266bf8 ) │ │ │ │ ldr r1, [pc, #148] @ (266bfc ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 266ac4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #120] @ (266c00 ) │ │ │ │ ldr r2, [pc, #120] @ (266c04 ) │ │ │ │ ldr r1, [pc, #124] @ (266c08 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ b.n 266a82 │ │ │ │ nop │ │ │ │ cmn r4, r2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmn r2, r1 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r1, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r0, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #114 @ 0x72 │ │ │ │ + subs r1, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + strb r4, [r5, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #72] @ 0x48 │ │ │ │ + ldr r6, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r4, #3] │ │ │ │ + strb r0, [r0, #3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + strb r4, [r5, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ sbcs r6, r0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r0, #68 @ 0x44 │ │ │ │ + subs r0, #36 @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r2, #120] @ 0x78 │ │ │ │ + ldr r2, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r1, #56] @ 0x38 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r5, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #18 │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r3, #32] │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266c0c : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7655,15 +7655,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (266d10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7674,29 +7674,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (266d1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 266cd2 │ │ │ │ bl 2608d8 │ │ │ │ nop │ │ │ │ - adds r6, #188 @ 0xbc │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (266d34 ) │ │ │ │ ldr r2, [pc, #20] @ (266d38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (266d3c ) │ │ │ │ @@ -7704,22 +7704,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ subs r7, #44 @ 0x2c │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #108] @ 0x6c │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (266d4c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (266da4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7739,44 +7739,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 429598 │ │ │ │ subs r6, #234 @ 0xea │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + str r2, [r0, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266db0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (266dec ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 71e6a8 │ │ │ │ + bl 71e688 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 71e6a8 │ │ │ │ + bl 71e688 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e6a8 │ │ │ │ + b.w 71e688 │ │ │ │ nop │ │ │ │ movs r3, #106 @ 0x6a │ │ │ │ lsls r0, r1, #2 │ │ │ │ │ │ │ │ 00266df0 : │ │ │ │ ldr r3, [pc, #20] @ (266e08 ) │ │ │ │ ldr r2, [pc, #24] @ (266e0c ) │ │ │ │ @@ -7792,28 +7792,28 @@ │ │ │ │ bx r3 │ │ │ │ subs r6, #92 @ 0x5c │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266e18 : │ │ │ │ ldr r0, [pc, #12] @ (266e28 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (266e2c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ movs r3, #14 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266e30 : │ │ │ │ ldr r3, [pc, #40] @ (266e5c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 266e52 │ │ │ │ @@ -7925,33 +7925,33 @@ │ │ │ │ nop │ │ │ │ subs r5, #204 @ 0xcc │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #156 @ 0x9c │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldr r2, [r5, #84] @ 0x54 │ │ │ │ + ldr r2, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r1, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r7, #1 │ │ │ │ movs r2, #102 @ 0x66 │ │ │ │ lsls r0, r1, #2 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r5, #0 │ │ │ │ + adds r4, #224 @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #100] @ 0x64 │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r4, #232 @ 0xe8 │ │ │ │ + adds r4, #200 @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r2, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266f64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7998,15 +7998,15 @@ │ │ │ │ nop │ │ │ │ subs r4, #214 @ 0xd6 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #166 @ 0xa6 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r1, #122 @ 0x7a │ │ │ │ lsls r0, r1, #2 │ │ │ │ str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 00266ff0 : │ │ │ │ @@ -8113,15 +8113,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #24 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r3, #244 @ 0xf4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ movs r0, #150 @ 0x96 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r4, [r5, #72] @ 0x48 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ ... │ │ │ │ │ │ │ │ 00267100 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8244,15 +8244,15 @@ │ │ │ │ bgt.n 26721a │ │ │ │ ldr r0, [pc, #116] @ (2672a4 ) │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ ldr r1, [pc, #116] @ (2672a8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8278,35 +8278,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #246 @ 0xf6 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #6 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r2, [r0, #60] @ 0x3c │ │ │ │ + str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #5 │ │ │ │ lsls r0, r1, #2 │ │ │ │ ldrh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r2, r5, #4 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r4, [r0, #52] @ 0x34 │ │ │ │ + str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r0, r7, #3 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #160 @ 0xa0 │ │ │ │ + adds r1, #128 @ 0x80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, #28] │ │ │ │ + ldr r6, [r1, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r4, #44] @ 0x2c │ │ │ │ + str r6, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002672b8 : │ │ │ │ ldr r2, [pc, #104] @ (267324 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (267328 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8337,30 +8337,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 71e7e0 │ │ │ │ + bl 71e7c0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #144 @ 0x90 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, #0 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r7, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00267338 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -8425,21 +8425,21 @@ │ │ │ │ nop │ │ │ │ subs r1, #0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r2, #7 │ │ │ │ lsls r0, r1, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #4] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r3, #6 │ │ │ │ lsls r0, r1, #2 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #24] │ │ │ │ + str r2, [r1, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002673f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8482,23 +8482,23 @@ │ │ │ │ strb.w r5, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 267444 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 71e7a0 │ │ │ │ + bl 71e780 │ │ │ │ b.n 267444 │ │ │ │ subs r0, #72 @ 0x48 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r3, #4 │ │ │ │ lsls r0, r1, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #124] @ 0x7c │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r6, r4, #3 │ │ │ │ lsls r0, r1, #2 │ │ │ │ │ │ │ │ 00267480 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8594,15 +8594,15 @@ │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2675f2 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 2675d2 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ @@ -8618,20 +8618,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 267566 │ │ │ │ ldr r1, [pc, #96] @ (267618 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r0, [pc, #84] @ (26761c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 71e7e0 │ │ │ │ + b.w 71e7c0 │ │ │ │ bl 429798 │ │ │ │ bl 26713c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 2672b8 │ │ │ │ mov.w r1, #372 @ 0x174 │ │ │ │ @@ -8641,22 +8641,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 26757c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #354 @ 0x162 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ adds r7, #30 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #0] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r2, [r3, r6] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r2, r4, r5 │ │ │ │ lsls r0, r1, #2 │ │ │ │ │ │ │ │ 00267620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8724,25 +8724,25 @@ │ │ │ │ bpl.n 267684 │ │ │ │ ldr r0, [pc, #32] @ (2676f0 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 267684 │ │ │ │ adds r6, #16 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #88] @ 0x58 │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002676f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8779,25 +8779,25 @@ │ │ │ │ bpl.n 267726 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (267770 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 267726 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #84] @ 0x54 │ │ │ │ + str r4, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00267774 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8928,27 +8928,27 @@ │ │ │ │ lsls r0, r1, #2 │ │ │ │ │ │ │ │ 002678a0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c9290 │ │ │ │ + bl 5c9270 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002678c0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c9290 │ │ │ │ + bl 5c9270 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002678e0 : │ │ │ │ @@ -8956,89 +8956,89 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (26793c ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 5c9290 │ │ │ │ + bl 5c9270 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #29 │ │ │ │ beq.n 267912 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5c9290 │ │ │ │ + bl 5c9270 │ │ │ │ ldr.w ip, [pc, #40] @ 267940 │ │ │ │ ldr r3, [pc, #40] @ (267944 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 70e4d4 │ │ │ │ + b.w 70e4b4 │ │ │ │ adds r3, #94 @ 0x5e │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #496] @ (267b34 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #880] @ (267cb8 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 00267948 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c9290 │ │ │ │ + bl 5c9270 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00267968 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c9290 │ │ │ │ + bl 5c9270 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00267988 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c9290 │ │ │ │ + bl 5c9270 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002679a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c9290 │ │ │ │ + bl 5c9270 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -10374,19 +10374,19 @@ │ │ │ │ mov.w r3, #410 @ 0x19a │ │ │ │ b.w 267b28 │ │ │ │ mov.w r3, #422 @ 0x1a6 │ │ │ │ b.w 267b28 │ │ │ │ mov.w r3, #430 @ 0x1ae │ │ │ │ b.w 267b28 │ │ │ │ nop │ │ │ │ - movs r7, #26 │ │ │ │ + movs r6, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #128 @ 0x80 │ │ │ │ + movs r5, #96 @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ands.w r1, r1, #31 │ │ │ │ beq.w 26a406 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ moveq.w r3, #436 @ 0x1b4 │ │ │ │ b.w 267b28 │ │ │ │ @@ -11268,15 +11268,15 @@ │ │ │ │ b.w 267b28 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ b.w 267b28 │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ b.w 267b28 │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ b.w 267b28 │ │ │ │ - subs r2, r0, r7 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #417 @ 0x1a1 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.w 267f18 │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ add ip, r1 │ │ │ │ @@ -13368,29 +13368,29 @@ │ │ │ │ b.w 267b28 │ │ │ │ movw r3, #509 @ 0x1fd │ │ │ │ b.w 267b28 │ │ │ │ movw r3, #857 @ 0x359 │ │ │ │ b.w 267b28 │ │ │ │ movw r3, #870 @ 0x366 │ │ │ │ b.w 267b28 │ │ │ │ - lsls r6, r7, #16 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r7, #15 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r0, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r0, #15 │ │ │ │ + lsls r4, r4, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r7, #13 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r7, #4 │ │ │ │ + lsls r6, r3, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r0, #4 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #838 @ 0x346 │ │ │ │ b.w 267b28 │ │ │ │ mov.w r3, #840 @ 0x348 │ │ │ │ b.w 267b28 │ │ │ │ movw r3, #834 @ 0x342 │ │ │ │ b.w 267b28 │ │ │ │ @@ -15793,60 +15793,60 @@ │ │ │ │ stcl 0, cr0, [r0], #476 @ 0x1dc │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r5, #168 @ 0xa8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r4, #50 @ 0x32 │ │ │ │ + movs r4, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - rev r0, r6 │ │ │ │ + rev r0, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xe8520077 │ │ │ │ - movs r3, #90 @ 0x5a │ │ │ │ + movs r3, #58 @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r3, #46 @ 0x2e │ │ │ │ + movs r3, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r3, #84 @ 0x54 │ │ │ │ + movs r3, #52 @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xfb360056 │ │ │ │ - ldrb.w r0, [r4, r4, lsl #1] │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + @ instruction: 0xfb160056 │ │ │ │ + @ instruction: 0xf7f40054 │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 26ca6c │ │ │ │ + ble.n 26ca2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 26c9ec │ │ │ │ + ble.n 26cbac │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 26ca40 │ │ │ │ + bgt.n 26ca00 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 26cbbc │ │ │ │ + bgt.n 26cb7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bgt.n 26cb20 │ │ │ │ + bgt.n 26cae0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n 26ca9c │ │ │ │ + blt.n 26ca5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r5, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 26cbb4 │ │ │ │ + blt.n 26cb74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n 26cb0c │ │ │ │ + bge.n 26cacc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n 26ca64 │ │ │ │ + bge.n 26ca24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n 26c9e8 │ │ │ │ + bge.n 26cba8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r2, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + adds r4, r5, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ lsls r1, r3, #28 │ │ │ │ bpl.n 26cb16 │ │ │ │ cbz r4, 26cb06 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -15921,15 +15921,15 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bcc.n 26cba0 │ │ │ │ movs r2, #32 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ blx 25fbdc │ │ │ │ b.n 26cbae │ │ │ │ - ldrh r6, [r7, #34] @ 0x22 │ │ │ │ + ldrh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ cmp.w r2, #1008 @ 0x3f0 │ │ │ │ bge.w 26d754 │ │ │ │ movw r3, #1007 @ 0x3ef │ │ │ │ cmp r2, r3 │ │ │ │ @@ -18054,61 +18054,61 @@ │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ adds r3, #3 │ │ │ │ str r3, [r4, #4] │ │ │ │ strb r0, [r2, r3] │ │ │ │ b.w 26c3d0 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r2, #32] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - beq.n 26ded4 │ │ │ │ + beq.n 26de94 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r7, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r2, #13 │ │ │ │ + asrs r2, r6, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r3, #11 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6!, {r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r3, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r2, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r6!, {r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r3, #3 │ │ │ │ + asrs r0, r7, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bgt.n 26ddd8 │ │ │ │ + bgt.n 26dd98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r5, #22 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r1, #18 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r2, #15] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r4, r5, #14 │ │ │ │ + lsrs r4, r1, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r6, #14 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r7, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r4, #10 │ │ │ │ + lsrs r0, r0, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r4, #9 │ │ │ │ + lsrs r6, r0, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r5, #8 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + lsrs r2, r2, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 26e82e │ │ │ │ ldrd r2, r3, [r4, #4] │ │ │ │ adds r1, r2, #3 │ │ │ │ cmp r1, r3 │ │ │ │ bcs.w 26e36e │ │ │ │ @@ -19342,128 +19342,132 @@ │ │ │ │ b.w 26e28e │ │ │ │ ldr r6, [pc, #960] @ (26f088 ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e28e │ │ │ │ ldr r6, [pc, #956] @ (26f08c ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e28e │ │ │ │ - lsrs r6, r2, #5 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ lsrs r6, r6, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r6, r2, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r7, #31 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsls r6, r3, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + add r7, sp, #368 @ 0x170 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [pc, #376] @ (26ee74 ) │ │ │ │ + ldr r2, [pc, #248] @ (26edf4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #1008] @ (26f0f0 ) │ │ │ │ + ldr r1, [pc, #880] @ (26f070 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r6, #27 │ │ │ │ + lsls r2, r2, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xfabc004d │ │ │ │ - lsls r0, r3, #20 │ │ │ │ + @ instruction: 0xfa9c004d │ │ │ │ + lsls r0, r7, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r7, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r6, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + lsls r4, r2, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r6, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r5, #18 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r1, #18 │ │ │ │ + lsls r6, r5, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r6, #17 │ │ │ │ + lsls r0, r2, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mov r8, lr │ │ │ │ + mov r8, sl │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r3, #16 │ │ │ │ + lsls r4, r7, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r2, #15 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r3, #14 │ │ │ │ + lsls r4, r7, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r2, #14 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r5, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r2, sp, #896 @ 0x380 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r5, #12 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r1, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xfbe0004d │ │ │ │ - @ instruction: 0xfbe8004d │ │ │ │ - @ instruction: 0xfbf0004d │ │ │ │ - @ instruction: 0xfbf4004d │ │ │ │ + @ instruction: 0xfbc0004d │ │ │ │ + @ instruction: 0xfbc8004d │ │ │ │ + @ instruction: 0xfbd0004d │ │ │ │ + @ instruction: 0xfbd4004d │ │ │ │ + @ instruction: 0xfaa0004d │ │ │ │ + @ instruction: 0xfaa8004d │ │ │ │ + @ instruction: 0xfab0004d │ │ │ │ + @ instruction: 0xfab8004d │ │ │ │ @ instruction: 0xfac0004d │ │ │ │ @ instruction: 0xfac8004d │ │ │ │ @ instruction: 0xfad0004d │ │ │ │ @ instruction: 0xfad8004d │ │ │ │ @ instruction: 0xfae0004d │ │ │ │ @ instruction: 0xfae8004d │ │ │ │ @ instruction: 0xfaf0004d │ │ │ │ @ instruction: 0xfaf8004d │ │ │ │ @ instruction: 0xfb00004d │ │ │ │ @ instruction: 0xfb08004d │ │ │ │ @ instruction: 0xfb10004d │ │ │ │ @ instruction: 0xfb18004d │ │ │ │ - @ instruction: 0xfb20004d │ │ │ │ - @ instruction: 0xfb28004d │ │ │ │ - @ instruction: 0xfb30004d │ │ │ │ - @ instruction: 0xfb38004d │ │ │ │ - @ instruction: 0xf738004d │ │ │ │ - @ instruction: 0xf73c004d │ │ │ │ - @ instruction: 0xfb6c004d │ │ │ │ - @ instruction: 0xfb70004d │ │ │ │ - @ instruction: 0xfb74004d │ │ │ │ - @ instruction: 0xfb70004d │ │ │ │ - @ instruction: 0xfb70004d │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xf718004d │ │ │ │ + @ instruction: 0xf71c004d │ │ │ │ + @ instruction: 0xfb4c004d │ │ │ │ + @ instruction: 0xfb50004d │ │ │ │ + @ instruction: 0xfb54004d │ │ │ │ + @ instruction: 0xfb50004d │ │ │ │ + @ instruction: 0xfb50004d │ │ │ │ + add r5, sp, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb58004d │ │ │ │ - @ instruction: 0xfb58004d │ │ │ │ - @ instruction: 0xfb58004d │ │ │ │ - @ instruction: 0xfb58004d │ │ │ │ - @ instruction: 0xfb58004d │ │ │ │ - @ instruction: 0xfb5c004d │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + @ instruction: 0xfb38004d │ │ │ │ + @ instruction: 0xfb38004d │ │ │ │ + @ instruction: 0xfb38004d │ │ │ │ + @ instruction: 0xfb38004d │ │ │ │ + @ instruction: 0xfb38004d │ │ │ │ + @ instruction: 0xfb3c004d │ │ │ │ + add r5, sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #304 @ 0x130 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf704004d │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + @ instruction: 0xf6e4004d │ │ │ │ + ldr r0, [r4, #80] @ 0x50 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf6fc004d │ │ │ │ + @ instruction: 0xf6dc004d │ │ │ │ + @ instruction: 0xf6dc004d │ │ │ │ + @ instruction: 0xf6e4004d │ │ │ │ + @ instruction: 0xf6ec004d │ │ │ │ + @ instruction: 0xf6f4004d │ │ │ │ @ instruction: 0xf6fc004d │ │ │ │ @ instruction: 0xf704004d │ │ │ │ @ instruction: 0xf70c004d │ │ │ │ @ instruction: 0xf714004d │ │ │ │ @ instruction: 0xf71c004d │ │ │ │ @ instruction: 0xf724004d │ │ │ │ @ instruction: 0xf72c004d │ │ │ │ @@ -19482,68 +19486,69 @@ │ │ │ │ @ instruction: 0xf794004d │ │ │ │ @ instruction: 0xf79c004d │ │ │ │ @ instruction: 0xf7a4004d │ │ │ │ @ instruction: 0xf7ac004d │ │ │ │ @ instruction: 0xf7b4004d │ │ │ │ @ instruction: 0xf7bc004d │ │ │ │ @ instruction: 0xf7c4004d │ │ │ │ - @ instruction: 0xf7cc004d │ │ │ │ - @ instruction: 0xf7d4004d │ │ │ │ - @ instruction: 0xf7dc004d │ │ │ │ - @ instruction: 0xf7e4004d │ │ │ │ - @ instruction: 0xf7e8004d │ │ │ │ - @ instruction: 0xf7e8004d │ │ │ │ + @ instruction: 0xf7c8004d │ │ │ │ + @ instruction: 0xf7c8004d │ │ │ │ + @ instruction: 0xf7c8004d │ │ │ │ + @ instruction: 0xf7d0004d │ │ │ │ + @ instruction: 0xf7d8004d │ │ │ │ + @ instruction: 0xf7e0004d │ │ │ │ @ instruction: 0xf7e8004d │ │ │ │ @ instruction: 0xf7f0004d │ │ │ │ @ instruction: 0xf7f8004d │ │ │ │ strb.w r0, [r0, sp] │ │ │ │ strb.w r0, [r8, sp] │ │ │ │ ldrb.w r0, [r0, sp] │ │ │ │ ldrb.w r0, [r8, sp] │ │ │ │ - strh.w r0, [r0, sp] │ │ │ │ - strh.w r0, [r8, sp] │ │ │ │ - ldrh.w r0, [r0, sp] │ │ │ │ - ldrh.w r0, [r8, sp] │ │ │ │ - movs r4, r2 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - movs r6, r1 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - vrev64.16 q8, │ │ │ │ - vmla.i16 q8, q5, d5[1] │ │ │ │ - movs r0, r3 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ vrev64.16 q8, │ │ │ │ - @ instruction: 0xf4d6004d │ │ │ │ - @ instruction: 0xf4da004d │ │ │ │ - @ instruction: 0xf4da004d │ │ │ │ - @ instruction: 0xf4da004d │ │ │ │ - @ instruction: 0xf4de004d │ │ │ │ - @ instruction: 0xf4de004d │ │ │ │ - @ instruction: 0xf4de004d │ │ │ │ - ldrh.w r0, [lr, #77] @ 0x4d │ │ │ │ - vhadd.u16 q8, q3, │ │ │ │ - vhadd.u q0, q6, │ │ │ │ - ands.w r0, r8, #13434880 @ 0xcd0000 │ │ │ │ - bic.w r0, r4, #13434880 @ 0xcd0000 │ │ │ │ - ands.w r0, r4, #13434880 @ 0xcd0000 │ │ │ │ - @ instruction: 0xf3d6004d │ │ │ │ - @ instruction: 0xf39e004d │ │ │ │ - @ instruction: 0xf39e004d │ │ │ │ - add r6, pc, #872 @ (adr r6, 26f270 ) │ │ │ │ + vmla.i32 q8, q7, d13[0] │ │ │ │ + vmla.i16 q8, q2, d5[1] │ │ │ │ + vmla.i q0, q5, d13[0] │ │ │ │ + vrev64.32 q8, │ │ │ │ + vmla.i16 q8, q2, d5[1] │ │ │ │ + @ instruction: 0xf4b6004d │ │ │ │ + @ instruction: 0xf4ba004d │ │ │ │ + @ instruction: 0xf4ba004d │ │ │ │ + @ instruction: 0xf4ba004d │ │ │ │ + @ instruction: 0xf4be004d │ │ │ │ + @ instruction: 0xf4be004d │ │ │ │ + @ instruction: 0xf4be004d │ │ │ │ + ldrb.w r0, [lr, #77] @ 0x4d │ │ │ │ + vhadd.u q0, q3, │ │ │ │ + vhadd.u16 q0, q6, │ │ │ │ + @ instruction: 0xf3f8004d │ │ │ │ + and.w r0, r4, #13434880 @ 0xcd0000 │ │ │ │ + @ instruction: 0xf3f4004d │ │ │ │ + @ instruction: 0xf3b6004d │ │ │ │ + @ instruction: 0xf37e004d │ │ │ │ + @ instruction: 0xf37e004d │ │ │ │ + add r6, pc, #744 @ (adr r6, 26f1f0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf390004d │ │ │ │ - str??.w r0, [r4, sp] │ │ │ │ - strb.w r0, [ip, #77] @ 0x4d │ │ │ │ - ldrb.w r0, [r0, #77] @ 0x4d │ │ │ │ - ldrb.w r0, [r4, #77] @ 0x4d │ │ │ │ - ldrb.w r0, [r8, #77] @ 0x4d │ │ │ │ - ldr.w r0, [r4, sp] │ │ │ │ - ldr.w r0, [r8, sp] │ │ │ │ + @ instruction: 0xf370004d │ │ │ │ + str.w r0, [r4, sp] │ │ │ │ + str??.w r0, [ip, sp] │ │ │ │ + ldr??.w r0, [r0, sp] │ │ │ │ + ldr??.w r0, [r4, sp] │ │ │ │ + ldr??.w r0, [r8, sp] │ │ │ │ + ldrh.w r0, [r4, sp] │ │ │ │ ldrh.w r0, [r8, sp] │ │ │ │ - @ instruction: 0xf354004d │ │ │ │ + ldrb.w r0, [r8, sp] │ │ │ │ + @ instruction: 0xf334004d │ │ │ │ + ldr.w r0, [ip, sp] │ │ │ │ + str??.w r0, [r0, sp] │ │ │ │ + str??.w r0, [r4, sp] │ │ │ │ + str??.w r0, [r8, sp] │ │ │ │ + str??.w r0, [ip, sp] │ │ │ │ + ldr??.w r0, [r0, sp] │ │ │ │ + ldr??.w r0, [r4, sp] │ │ │ │ + ldr??.w r0, [r8, sp] │ │ │ │ ldr??.w r0, [ip, sp] │ │ │ │ strb.w r0, [r0, #77] @ 0x4d │ │ │ │ strb.w r0, [r4, #77] @ 0x4d │ │ │ │ strb.w r0, [r8, #77] @ 0x4d │ │ │ │ strb.w r0, [ip, #77] @ 0x4d │ │ │ │ ldrb.w r0, [r0, #77] @ 0x4d │ │ │ │ ldrb.w r0, [r4, #77] @ 0x4d │ │ │ │ @@ -19555,21 +19560,29 @@ │ │ │ │ strh.w r0, [ip, #77] @ 0x4d │ │ │ │ ldrh.w r0, [r0, #77] @ 0x4d │ │ │ │ ldrh.w r0, [r4, #77] @ 0x4d │ │ │ │ ldrh.w r0, [r8, #77] @ 0x4d │ │ │ │ ldrh.w r0, [ip, #77] @ 0x4d │ │ │ │ str.w r0, [r0, #77] @ 0x4d │ │ │ │ str.w r0, [r4, #77] @ 0x4d │ │ │ │ + str.w r0, [r6, #77] @ 0x4d │ │ │ │ str.w r0, [r8, #77] @ 0x4d │ │ │ │ + str.w r0, [sl, #77] @ 0x4d │ │ │ │ str.w r0, [ip, #77] @ 0x4d │ │ │ │ + str.w r0, [lr, #77] @ 0x4d │ │ │ │ ldr.w r0, [r0, #77] @ 0x4d │ │ │ │ + ldr.w r0, [r2, #77] @ 0x4d │ │ │ │ ldr.w r0, [r4, #77] @ 0x4d │ │ │ │ + ldr.w r0, [r6, #77] @ 0x4d │ │ │ │ ldr.w r0, [r8, #77] @ 0x4d │ │ │ │ + ldr.w r0, [sl, #77] @ 0x4d │ │ │ │ ldr.w r0, [ip, #77] @ 0x4d │ │ │ │ + ldr.w r0, [lr, #77] @ 0x4d │ │ │ │ str??.w r0, [r0, #77] @ 0x4d │ │ │ │ + str??.w r0, [r2, #77] @ 0x4d │ │ │ │ str??.w r0, [r4, #77] @ 0x4d │ │ │ │ str??.w r0, [r6, #77] @ 0x4d │ │ │ │ str??.w r0, [r8, #77] @ 0x4d │ │ │ │ str??.w r0, [sl, #77] @ 0x4d │ │ │ │ str??.w r0, [ip, #77] @ 0x4d │ │ │ │ str??.w r0, [lr, #77] @ 0x4d │ │ │ │ ldr??.w r0, [r0, #77] @ 0x4d │ │ │ │ @@ -19583,60 +19596,44 @@ │ │ │ │ vst4.16 {d0-d3}, [r0]! │ │ │ │ vst4.16 {d0-d3}, [r2]! │ │ │ │ vst4.16 {d0-d3}, [r4]! │ │ │ │ vst4.16 {d0-d3}, [r6]! │ │ │ │ vst4.16 {d0-d3}, [r8]! │ │ │ │ vst4.16 {d0-d3}, [sl]! │ │ │ │ vst4.16 {d0-d3}, [ip]! │ │ │ │ - vst4.16 {d0-d3}, [lr]! │ │ │ │ - ldrsb.w r0, [r0, sp] │ │ │ │ - ldrsb.w r0, [r2, sp] │ │ │ │ - ldrsb.w r0, [r4, sp] │ │ │ │ - ldrsb.w r0, [r6, sp] │ │ │ │ - ldrsb.w r0, [r8, sp] │ │ │ │ - ldrsb.w r0, [sl, sp] │ │ │ │ - ldrsb.w r0, [ip, sp] │ │ │ │ - ldrsb.w r0, [lr, sp] │ │ │ │ - vld4.16 {d0-d3}, [r0]! │ │ │ │ - vld4.16 {d0-d3}, [r2]! │ │ │ │ - vld4.16 {d0-d3}, [r4]! │ │ │ │ - vld4.16 {d0-d3}, [r6]! │ │ │ │ - vld4.16 {d0-d3}, [r8]! │ │ │ │ - vld4.16 {d0-d3}, [sl]! │ │ │ │ - vld4.16 {d0-d3}, [ip]! │ │ │ │ - vld4.16 {d0-d3}, [sl]! │ │ │ │ - vld4.16 {d0-d3}, [r8]! │ │ │ │ - vld4.16 {d0-d3}, [r6]! │ │ │ │ - vld4.16 {d0-d3}, [r4]! │ │ │ │ - vld4.16 {d0-d3}, [r2]! │ │ │ │ - vld4.16 {d0-d3}, [r0]! │ │ │ │ - ldrsb.w r0, [lr, sp] │ │ │ │ - ldrsb.w r0, [ip, sp] │ │ │ │ - ldrsb.w r0, [sl, sp] │ │ │ │ - ldrsb.w r0, [sl, sp] │ │ │ │ - ldrsb.w r0, [sl, sp] │ │ │ │ - ldrsb.w r0, [sl, sp] │ │ │ │ - ldrsb.w r0, [sl, sp] │ │ │ │ - ldrsb.w r0, [sl, sp] │ │ │ │ - ldrsb.w r0, [sl, sp] │ │ │ │ - add r3, pc, #760 @ (adr r3, 26f364 ) │ │ │ │ + vst4.16 {d0-d3}, [sl]! │ │ │ │ + vst4.16 {d0-d3}, [r8]! │ │ │ │ + vst4.16 {d0-d3}, [r6]! │ │ │ │ + vst4.16 {d0-d3}, [r4]! │ │ │ │ + vst4.16 {d0-d3}, [r2]! │ │ │ │ + vst4.16 {d0-d3}, [r0]! │ │ │ │ + ldr??.w r0, [lr, #77] @ 0x4d │ │ │ │ + ldr??.w r0, [ip, #77] @ 0x4d │ │ │ │ + ldr??.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldr??.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldr??.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldr??.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldr??.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldr??.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldr??.w r0, [sl, #77] @ 0x4d │ │ │ │ + add r3, pc, #632 @ (adr r3, 26f2e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #424 @ (adr r4, 26f218 ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 26f198 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #344 @ (adr r4, 26f1cc ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 26f14c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #264 @ (adr r4, 26f180 ) │ │ │ │ + add r4, pc, #136 @ (adr r4, 26f100 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #56 @ (adr r5, 26f0b4 ) │ │ │ │ + add r4, pc, #952 @ (adr r4, 26f434 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr??.w r0, [r2, #77] @ 0x4d │ │ │ │ - ldr??.w r0, [r6, #77] @ 0x4d │ │ │ │ - ldr??.w r0, [sl, #77] @ 0x4d │ │ │ │ - ldr??.w r0, [lr, #77] @ 0x4d │ │ │ │ - vst4.16 {d0-d3}, [r2]! │ │ │ │ + ldr.w r0, [r2, #77] @ 0x4d │ │ │ │ + ldr.w r0, [r6, #77] @ 0x4d │ │ │ │ + ldr.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldr.w r0, [lr, #77] @ 0x4d │ │ │ │ + str??.w r0, [r2, #77] @ 0x4d │ │ │ │ ldr r6, [pc, #580] @ (26f2d8 ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e28e │ │ │ │ ldr r6, [pc, #576] @ (26f2dc ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e28e │ │ │ │ ldr r6, [pc, #572] @ (26f2e0 ) │ │ │ │ @@ -19848,14 +19845,22 @@ │ │ │ │ b.w 26e28e │ │ │ │ ldr r6, [pc, #296] @ (26f3f4 ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e28e │ │ │ │ ldr r6, [pc, #292] @ (26f3f8 ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e28e │ │ │ │ + @ instruction: 0xf52a004d │ │ │ │ + @ instruction: 0xf52e004d │ │ │ │ + @ instruction: 0xf532004d │ │ │ │ + @ instruction: 0xf536004d │ │ │ │ + @ instruction: 0xf53a004d │ │ │ │ + @ instruction: 0xf53e004d │ │ │ │ + adc.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + adc.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ adc.w r0, sl, #13434880 @ 0xcd0000 │ │ │ │ adc.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ adcs.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ adcs.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ adcs.w r0, sl, #13434880 @ 0xcd0000 │ │ │ │ adcs.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ sbc.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ @@ -19867,93 +19872,85 @@ │ │ │ │ sbcs.w r0, sl, #13434880 @ 0xcd0000 │ │ │ │ sbcs.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ @ instruction: 0xf582004d │ │ │ │ @ instruction: 0xf586004d │ │ │ │ @ instruction: 0xf58a004d │ │ │ │ @ instruction: 0xf58e004d │ │ │ │ @ instruction: 0xf592004d │ │ │ │ - @ instruction: 0xf596004d │ │ │ │ - @ instruction: 0xf59a004d │ │ │ │ - @ instruction: 0xf59e004d │ │ │ │ - sub.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ - sub.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ - sub.w r0, sl, #13434880 @ 0xcd0000 │ │ │ │ - sub.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ - subs.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf58e004d │ │ │ │ - ldr r6, [sp, #632] @ 0x278 │ │ │ │ + sbc.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r6, r7, lr} │ │ │ │ + push {r1, r5, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbcs.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ - @ instruction: 0xf582004d │ │ │ │ - @ instruction: 0xf582004d │ │ │ │ - @ instruction: 0xf582004d │ │ │ │ - @ instruction: 0xf586004d │ │ │ │ - @ instruction: 0xf586004d │ │ │ │ - add r2, pc, #408 @ (adr r2, 26f518 ) │ │ │ │ + adcs.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ + sbc.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + sbc.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + sbc.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + sbc.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ + sbc.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ + add r2, pc, #280 @ (adr r2, 26f498 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #328 @ (adr r2, 26f4cc ) │ │ │ │ + add r2, pc, #200 @ (adr r2, 26f44c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #248 @ (adr r2, 26f480 ) │ │ │ │ + add r2, pc, #120 @ (adr r2, 26f400 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbc.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + adc.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #552] @ 0x228 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r6, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #280] @ 0x118 │ │ │ │ + ldr r6, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf526004d │ │ │ │ - @ instruction: 0xf526004d │ │ │ │ - @ instruction: 0xf522004d │ │ │ │ - @ instruction: 0xf522004d │ │ │ │ - @ instruction: 0xf522004d │ │ │ │ - @ instruction: 0xf522004d │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + add.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ + add.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ + add.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + add.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + add.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + add.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #264] @ (26f4d4 ) │ │ │ │ + ldr r1, [pc, #136] @ (26f454 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ - add r1, pc, #312 @ (adr r1, 26f510 ) │ │ │ │ + @ instruction: 0xf4ee004d │ │ │ │ + add r1, pc, #184 @ (adr r1, 26f490 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #328 @ (adr r1, 26f524 ) │ │ │ │ + add r1, pc, #200 @ (adr r1, 26f4a4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #376 @ (adr r1, 26f558 ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 26f4d8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4f6004d │ │ │ │ - @ instruction: 0xf4f6004d │ │ │ │ - @ instruction: 0xf4f2004d │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + @ instruction: 0xf4d6004d │ │ │ │ + @ instruction: 0xf4d6004d │ │ │ │ + @ instruction: 0xf4d2004d │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4ea004d │ │ │ │ - and.w r0, sl, sp, lsl #1 │ │ │ │ - ands.w r0, lr, sp, lsl #1 │ │ │ │ + @ instruction: 0xf4ca004d │ │ │ │ + strd r0, r0, [sl, #308]! @ 0x134 │ │ │ │ + ldrd r0, r0, [lr, #308]! @ 0x134 │ │ │ │ │ │ │ │ 0026f3fc : │ │ │ │ movs r3, #0 │ │ │ │ b.w 26bf50 │ │ │ │ nop │ │ │ │ │ │ │ │ 0026f404 : │ │ │ │ @@ -20472,15 +20469,15 @@ │ │ │ │ subs r2, #16 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 26f914 │ │ │ │ ldr r3, [pc, #8] @ (26f934 ) │ │ │ │ add r3, pc │ │ │ │ ldrh.w r3, [r3, r2, lsl #1] │ │ │ │ b.n 26f916 │ │ │ │ - add sp, #0 │ │ │ │ + add r7, sp, #896 @ 0x380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0026f938 : │ │ │ │ ldr r3, [r0, #16] │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r2, #11 │ │ │ │ beq.n 26f950 │ │ │ │ @@ -20510,17 +20507,17 @@ │ │ │ │ ldr r3, [pc, #16] @ (26f98c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b.n 26f944 │ │ │ │ mov r3, r2 │ │ │ │ b.n 26f944 │ │ │ │ - add r7, sp, #800 @ 0x320 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #712 @ 0x2c8 │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0026f990 : │ │ │ │ ldr r3, [r0, #16] │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r2, #11 │ │ │ │ beq.n 26f9a8 │ │ │ │ @@ -20593,15 +20590,15 @@ │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 26fa08 │ │ │ │ ldr r3, [pc, #12] @ (26fa38 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ ldrh.w r3, [r3, #100] @ 0x64 │ │ │ │ b.n 26fa08 │ │ │ │ - add r7, sp, #0 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0026fa3c : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and.w r3, r2, #127 @ 0x7f │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ it ne │ │ │ │ @@ -20756,23 +20753,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subs r0, r2, r2 │ │ │ │ + subs r0, r6, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #182 @ 0xb6 │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, r4, r0 │ │ │ │ + subs r4, r0, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, r6, r7 │ │ │ │ + adds r2, r2, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (26fcac ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -20797,15 +20794,15 @@ │ │ │ │ bl 26fa98 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 26fc4a │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr r1, [pc, #140] @ (26fcb0 ) │ │ │ │ ldr r3, [pc, #140] @ (26fcb4 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -20855,25 +20852,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r4, r7, r5 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, r0, r5 │ │ │ │ + adds r6, r4, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r2, #26 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, r6, r4 │ │ │ │ + adds r6, r2, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r7, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r7, r2] │ │ │ │ + str r2, [r3, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -21072,17 +21069,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #680 @ 0x2a8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r0, r0, #28 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026fecc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -21158,15 +21155,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #384 @ 0x180 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r5, sp, #32 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r2, r4, #26 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026ff94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -21304,23 +21301,23 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #656 @ 0x290 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r3, sp, #536 @ 0x218 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - add r0, sp, #584 @ 0x248 │ │ │ │ + add r0, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r0, #22 │ │ │ │ + asrs r6, r4, #21 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00270130 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -21408,33 +21405,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #656 @ 0x290 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r0, r3, #19 │ │ │ │ + asrs r0, r7, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r7, pc, #656 @ (adr r7, 2704a8 ) │ │ │ │ + add r7, pc, #528 @ (adr r7, 270428 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + asrs r6, r4, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r4, #18 │ │ │ │ + asrs r2, r0, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (270238 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strb r0, [r7, r4] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -21572,15 +21569,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #528 @ 0x210 │ │ │ │ lsls r7, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r0, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - asrs r6, r4, #14 │ │ │ │ + asrs r6, r0, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r1, sp, #0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ ldr r5, [pc, #512] @ (2705a8 ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -21720,21 +21717,21 @@ │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ asrs r0, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r7, pc, #744 @ (adr r7, 2707f0 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + asrs r2, r0, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00270510 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -21900,47 +21897,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r7, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r6, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002706c4 : │ │ │ │ ldr r3, [pc, #4] @ (2706cc ) │ │ │ │ add r3, pc │ │ │ │ b.n 2705f4 │ │ │ │ nop │ │ │ │ - asrs r6, r6, #32 │ │ │ │ + asrs r6, r2, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002706d0 : │ │ │ │ ldr r3, [pc, #4] @ (2706d8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2705f4 │ │ │ │ nop │ │ │ │ - asrs r2, r6, #32 │ │ │ │ + asrs r2, r2, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (2706f4 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - cmp r7, #230 @ 0xe6 │ │ │ │ + cmp r7, #198 @ 0xc6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -21956,17 +21953,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (270730 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00270734 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -22049,19 +22046,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r1, pc, #784 @ (adr r1, 270b2c ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 270aac ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00270820 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -22140,15 +22137,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldrh r4, [r5, #10] │ │ │ │ lsls r7, r0, #2 │ │ │ │ - vld1.8 @ instruction: 0xf9ea0055 │ │ │ │ + vst1.8 @ instruction: 0xf9ca0055 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2709b0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ ldrd r3, ip, [r0, #8] │ │ │ │ sub sp, #12 │ │ │ │ ldrd r6, r5, [r0, #16] │ │ │ │ @@ -22755,23 +22752,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (270f80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r4, #32 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r7, #32 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -22856,29 +22853,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 25dbe4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r1, [sp, #808] @ 0x328 │ │ │ │ + ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r0, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #656] @ 0x290 │ │ │ │ + ldr r1, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r7, #28 │ │ │ │ + lsls r4, r3, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r6, #29 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -23844,50 +23841,50 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ + movs r2, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r4, #1 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + movs r2, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vmla.i32 q0, q6, d13[0] │ │ │ │ - ldrh r6, [r4, #56] @ 0x38 │ │ │ │ + vmla.i q0, q6, d1[3] │ │ │ │ + ldrh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2l 0, cr0, [r8, #-308]! @ 0xfffffecc │ │ │ │ - ldc2 0, cr0, [lr], #308 @ 0x134 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + stc2l 0, cr0, [r8, #-308] @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [lr], {77} @ 0x4d │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2l 0, cr0, [ip, #-308]! @ 0xfffffecc │ │ │ │ - stc2 0, cr0, [r6], #308 @ 0x134 │ │ │ │ - ldrh r2, [r6, #54] @ 0x36 │ │ │ │ + stc2l 0, cr0, [ip, #-308] @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ + ldrh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2l 0, cr0, [r4, #-308]! @ 0xfffffecc │ │ │ │ - stc2l 0, cr0, [r8], #308 @ 0x134 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + stc2l 0, cr0, [r4, #-308] @ 0xfffffecc │ │ │ │ + stc2l 0, cr0, [r8], {77} @ 0x4d │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r0], #-308 @ 0xfffffecc │ │ │ │ - ldrh r6, [r7, #52] @ 0x34 │ │ │ │ + mrrc2 0, 4, r0, r0, cr13 @ │ │ │ │ + ldrh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrrc2 0, 4, r0, sl, cr13 │ │ │ │ - ldrh r4, [r5, #52] @ 0x34 │ │ │ │ + ldc2 0, cr0, [sl], #-308 @ 0xfffffecc │ │ │ │ + ldrh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mcrr2 0, 4, r0, r8, cr13 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + stc2 0, cr0, [r8], #-308 @ 0xfffffecc │ │ │ │ + ldrh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc2 0, cr0, [r2], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [lr], #308 @ 0x134 │ │ │ │ + ldc2l 0, cr0, [r2], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [lr], {77} @ 0x4d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 272664 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ ldr.w r4, [pc, #2700] @ 272668 │ │ │ │ @@ -24836,47 +24833,47 @@ │ │ │ │ nop │ │ │ │ str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strh r0, [r4, #60] @ 0x3c │ │ │ │ + strh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf53e004d │ │ │ │ - adcs.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + adds.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ + @ instruction: 0xf536004d │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf538004d │ │ │ │ - @ instruction: 0xf4a2004d │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + adds.w r0, r8, #13434880 @ 0xcd0000 │ │ │ │ + eor.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf26e004d │ │ │ │ - @ instruction: 0xf28a004d │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + movw r0, #57421 @ 0xe04d │ │ │ │ + @ instruction: 0xf26a004d │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movw r0, #49229 @ 0xc04d │ │ │ │ - sub.w r0, r2, #77 @ 0x4d │ │ │ │ - strh r0, [r6, #30] │ │ │ │ + @ instruction: 0xf22c004d │ │ │ │ + @ instruction: 0xf182004d │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movw r0, #57421 @ 0xe04d │ │ │ │ - @ instruction: 0xf188004d │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + @ instruction: 0xf22e004d │ │ │ │ + sbc.w r0, r8, #77 @ 0x4d │ │ │ │ + strh r4, [r6, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movw r0, #24653 @ 0x604d │ │ │ │ - rsb r0, sl, #77 @ 0x4d │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + @ instruction: 0xf226004d │ │ │ │ + sub.w r0, sl, #77 @ 0x4d │ │ │ │ + strh r6, [r2, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adcs.w r0, r2, #77 @ 0x4d │ │ │ │ - strh r0, [r4, #28] │ │ │ │ + @ instruction: 0xf132004d │ │ │ │ + strh r0, [r0, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf13c004d │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + adds.w r0, ip, #77 @ 0x4d │ │ │ │ + strh r6, [r5, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf12a004d │ │ │ │ + add.w r0, sl, #77 @ 0x4d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 27322c │ │ │ │ mov r8, r0 │ │ │ │ @@ -25882,57 +25879,57 @@ │ │ │ │ blx 25dbe4 │ │ │ │ strh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #32] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r5, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strd r0, r0, [r8, #-308]! @ 0x134 │ │ │ │ - @ instruction: 0xe980004d │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + strd r0, r0, [r8, #-308] @ 0x134 │ │ │ │ + strd r0, r0, [r0, #-308]! @ 0x134 │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia.w r8!, {r0, r2, r3, r6} │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + stmia.w r8, {r0, r2, r3, r6} │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia.w ip, {r0, r2, r3, r6} │ │ │ │ - b.n 273244 │ │ │ │ + strd r0, r0, [ip], #-308 @ 0x134 │ │ │ │ + b.n 273204 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r1, #2] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 272f6c │ │ │ │ + b.n 272f2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 272fa8 │ │ │ │ + b.n 272f68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r0, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 272f34 │ │ │ │ + b.n 272ef4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 272de4 │ │ │ │ + b.n 272da4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r1, #0] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 272f48 │ │ │ │ + b.n 272f08 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 272dc0 │ │ │ │ + b.n 272d80 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + strb r6, [r1, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 272f44 │ │ │ │ + b.n 272f04 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 272e50 │ │ │ │ + b.n 272e10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r2, #31] │ │ │ │ + strb r6, [r6, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 272d74 │ │ │ │ + b.n 272d34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 272d58 │ │ │ │ + b.n 272d18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 273d40 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -26885,61 +26882,61 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r3, #6] │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #2] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #82 @ 0x52 │ │ │ │ + udf #50 @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #106 @ 0x6a │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r0, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #78 @ 0x4e │ │ │ │ + udf #46 @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 273cd4 │ │ │ │ + ble.n 273c94 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n 273c8c │ │ │ │ + blt.n 273e4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 273cc8 │ │ │ │ + blt.n 273c88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n 273e54 │ │ │ │ + blt.n 273e14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 273d04 │ │ │ │ + bge.n 273cc4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n 273e68 │ │ │ │ + blt.n 273e28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 273ce0 │ │ │ │ + bge.n 273ca0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r7, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n 273e64 │ │ │ │ + blt.n 273e24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 273d70 │ │ │ │ + bge.n 273d30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n 273e88 │ │ │ │ + bge.n 273e48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r0, #76] @ 0x4c │ │ │ │ + ldr r4, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n 273e64 │ │ │ │ + bge.n 273e24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n 273e48 │ │ │ │ + bge.n 273e08 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 273e94 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -27025,17 +27022,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 273e4c │ │ │ │ + bls.n 273e0c │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -28818,61 +28815,61 @@ │ │ │ │ ldr r0, [pc, #104] @ (2753e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2!, {} │ │ │ │ + ldmia r1!, {r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r2, r3, r4} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r1, r4, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r6, [r3, r3] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r5!, {r4, r6} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r0, [r1, r3] │ │ │ │ + ldrsb r0, [r5, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r4!, {r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r6, [r5, r2] │ │ │ │ + ldrsb r6, [r1, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r2, [r3, r2] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r4!, {r2, r4, r7} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r4, r5, r7} │ │ │ │ + stmia r4!, {r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r6, [r5, r1] │ │ │ │ + ldrsb r6, [r1, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r4!, {r2, r3} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r2, r5} │ │ │ │ + stmia r4!, {r2} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -28951,15 +28948,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -28980,15 +28977,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2756c6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -29719,49 +29716,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r1, r1] │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r0, r0] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r0, [r3, r4] │ │ │ │ + str r0, [r7, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - itet lt │ │ │ │ - lsllt r5, r1, #1 │ │ │ │ - bkpt 0x00ae │ │ │ │ - lsllt r5, r1, #1 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + itet ls │ │ │ │ + lslls r5, r1, #1 │ │ │ │ + bkpt 0x008e │ │ │ │ + lslls r5, r1, #1 │ │ │ │ + str r0, [r3, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bkpt 0x0056 │ │ │ │ + bkpt 0x0036 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x006e │ │ │ │ + bkpt 0x004e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #928] @ (276094 ) │ │ │ │ + ldr r5, [pc, #800] @ (276014 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 275d70 │ │ │ │ + cbnz r2, 275d68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r6, 275d7a │ │ │ │ + cbnz r6, 275d72 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #544] @ (275f20 ) │ │ │ │ + ldr r5, [pc, #416] @ (275ea0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r4, 275d4c │ │ │ │ + cbnz r4, 275d44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #352] @ (275e68 ) │ │ │ │ + ldr r5, [pc, #224] @ (275de8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 275d7e │ │ │ │ + cbnz r2, 275d76 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r6, 275d62 │ │ │ │ + cbnz r6, 275d5a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #224] @ (275df4 ) │ │ │ │ + ldr r5, [pc, #96] @ (275d74 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - revsh r4, r2 │ │ │ │ + hlt 0x0034 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #152] @ (275db4 ) │ │ │ │ + ldr r5, [pc, #24] @ (275d34 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - revsh r2, r0 │ │ │ │ + hlt 0x0022 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2404] @ 276698 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -29845,15 +29842,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -29874,15 +29871,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 276030 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -30650,57 +30647,57 @@ │ │ │ │ ... │ │ │ │ ldr r7, [pc, #80] @ (2766ec ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #616] @ (27690c ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - bxns sp │ │ │ │ + bxns r9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + push {r1, r3, r5, r6, r7, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, lr} │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bxns r0 │ │ │ │ + mov ip, ip │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r5, r7} │ │ │ │ + push {r1, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, r1 │ │ │ │ + mvns r0, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxth r2, r0 │ │ │ │ + cbz r2, 2766fc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + cbz r6, 276706 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bics r2, r5 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r6, 2766e0 │ │ │ │ + cbz r6, 2766d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - muls r6, r6 │ │ │ │ + muls r6, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 276712 │ │ │ │ + cbz r0, 27670a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r4, 2766f6 │ │ │ │ + cbz r4, 2766ee │ │ │ │ lsls r5, r1, #1 │ │ │ │ - muls r0, r4 │ │ │ │ + muls r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2766f8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2766fc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ - cmn r6, r6 │ │ │ │ + cmn r6, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #72 @ 0x48 │ │ │ │ + add sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -30876,23 +30873,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (276900 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r2 │ │ │ │ + lsrs r4, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #704 @ 0x2c0 │ │ │ │ + add r6, sp, #576 @ 0x240 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r0 │ │ │ │ + lsrs r2, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #1008 @ 0x3f0 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, sp, #96 @ 0x60 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 27698a │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -30955,17 +30952,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - eors r4, r0 │ │ │ │ + ands r4, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -31132,21 +31129,21 @@ │ │ │ │ movw r2, #1169 @ 0x491 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 25dbe4 │ │ │ │ ... │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ + add r3, sp, #984 @ 0x3d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, #98 @ 0x62 │ │ │ │ + subs r6, #66 @ 0x42 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #1016 @ 0x3f8 │ │ │ │ + add r3, sp, #888 @ 0x378 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31244,17 +31241,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - subs r5, #60 @ 0x3c │ │ │ │ + subs r5, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31369,17 +31366,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - subs r3, #224 @ 0xe0 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #496 @ 0x1f0 │ │ │ │ + add r1, sp, #368 @ 0x170 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -31465,17 +31462,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (276f04 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 25dbe4 │ │ │ │ - subs r2, #242 @ 0xf2 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #568 @ 0x238 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -31705,19 +31702,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 2770c6 │ │ │ │ b.n 277026 │ │ │ │ nop │ │ │ │ - subs r1, #16 │ │ │ │ + subs r0, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, pc, #808 @ (adr r7, 2774a8 ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 277428 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, pc, #664 @ (adr r6, 27741c ) │ │ │ │ + add r6, pc, #536 @ (adr r6, 27739c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -31948,19 +31945,19 @@ │ │ │ │ bne.n 277302 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 277328 │ │ │ │ b.n 2772a4 │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #416 @ (adr r5, 27759c ) │ │ │ │ + add r5, pc, #288 @ (adr r5, 27751c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #272 @ (adr r4, 277510 ) │ │ │ │ + add r4, pc, #144 @ (adr r4, 277490 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -32233,19 +32230,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 277610 │ │ │ │ b.n 27754e │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #166 @ 0xa6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, pc, #512 @ (adr r2, 2778f0 ) │ │ │ │ + add r2, pc, #384 @ (adr r2, 277870 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #368 @ (adr r1, 277864 ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 2777e4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -32476,19 +32473,19 @@ │ │ │ │ bne.n 277872 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 277898 │ │ │ │ b.n 277814 │ │ │ │ - adds r1, #62 @ 0x3e │ │ │ │ + adds r1, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r7, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -32923,19 +32920,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 277cc0 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 277b60 │ │ │ │ nop │ │ │ │ - cmp r5, #226 @ 0xe2 │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #624] @ 0x270 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -33169,25 +33166,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (27814c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #150 @ 0x96 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -33249,15 +33246,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2782a6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -33908,49 +33905,49 @@ │ │ │ │ ... │ │ │ │ cmp r2, #222 @ 0xde │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r4, #26 │ │ │ │ + movs r3, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r2, #70 @ 0x46 │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #248 @ 0xf8 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r6, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + ldrh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r1, #60] @ 0x3c │ │ │ │ + ldrh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #92 @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r6, #54] @ 0x36 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #68 @ 0x44 │ │ │ │ + movs r1, #36 @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r4, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2136] @ 279178 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -34017,15 +34014,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 278aa2 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -34714,57 +34711,57 @@ │ │ │ │ ... │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r4, r1, r6 │ │ │ │ + subs r4, r5, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, #8] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r0, #10] │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r2, r6 │ │ │ │ + adds r2, r6, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r5, #56] @ 0x38 │ │ │ │ + strh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r4, r4 │ │ │ │ + adds r2, r0, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r7, r2 │ │ │ │ + adds r0, r3, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r5, #52] @ 0x34 │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r4, r2 │ │ │ │ + adds r2, r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r4, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r3, #48] @ 0x30 │ │ │ │ + strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2791d8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2791dc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ - adds r6, r2, r0 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (27959c ) │ │ │ │ @@ -34826,31 +34823,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -35095,27 +35092,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ subs r0, r3, r1 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, r6, r1 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r3, #20] │ │ │ │ + strh r6, [r7, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r7, #20] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r4, r2, #17 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, #14] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (2795ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -35125,19 +35122,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dbe4 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r3, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 27960e │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -35615,23 +35612,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 279a48 │ │ │ │ b.n 279942 │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r5, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r1, #25] │ │ │ │ + ldrb r0, [r5, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r4, #20] │ │ │ │ + ldrb r4, [r0, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r5, #27 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r6, #21] │ │ │ │ + ldrb r4, [r2, #21] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 27a7b8 │ │ │ │ @@ -36709,25 +36706,25 @@ │ │ │ │ b.n 27a134 │ │ │ │ asrs r2, r7, #3 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #27 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r3, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r3, #7 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #7 │ │ │ │ + lsrs r6, r4, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #20 │ │ │ │ + lsls r0, r1, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r5, #18 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 27b084 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 27a7f6 │ │ │ │ @@ -37826,66 +37823,66 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (27b4dc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ - lsls r6, r4, #7 │ │ │ │ + lsls r6, r0, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r5, #3 │ │ │ │ + lsls r4, r1, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #100] @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb.w r0, [sl, #90] @ 0x5a │ │ │ │ - str r4, [r2, #120] @ 0x78 │ │ │ │ + ldr??.w r0, [sl, sl, lsl #1] │ │ │ │ + str r4, [r6, #116] @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r2, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf736005a │ │ │ │ - str r2, [r0, #92] @ 0x5c │ │ │ │ + @ instruction: 0xf716005a │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf66e005a │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + movw r0, #59482 @ 0xe85a │ │ │ │ + str r4, [r5, #72] @ 0x48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [r0, #64] @ 0x40 │ │ │ │ + str r6, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf654005a │ │ │ │ - str r6, [r2, #72] @ 0x48 │ │ │ │ + @ instruction: 0xf634005a │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf63c005a │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + @ instruction: 0xf61c005a │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf5fe005a │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ + rsbs r0, lr, #14286848 @ 0xda0000 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf5e6005a │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + rsb r0, r6, #14286848 @ 0xda0000 │ │ │ │ + str r2, [r2, #68] @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - rsbs r0, r0, #14286848 @ 0xda0000 │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + subs.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ + str r4, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs.w r0, sl, #14286848 @ 0xda0000 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ + @ instruction: 0xf59a005a │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sub.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + @ instruction: 0xf584005a │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf58e005a │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ + sbc.w r0, lr, #14286848 @ 0xda0000 │ │ │ │ + str r2, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 27b4fa │ │ │ │ @@ -38235,17 +38232,17 @@ │ │ │ │ ldr r1, [pc, #24] @ (27b8ec ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 25dbe4 │ │ │ │ - @ instruction: 0xf18c005a │ │ │ │ - add.w r0, lr, #90 @ 0x5a │ │ │ │ - ldrsh r2, [r3, r6] │ │ │ │ + sbc.w r0, ip, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf0ee005a │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -38530,18 +38527,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (27bc58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r2, #360]! @ 0x168 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + stc 0, cr0, [r2, #360] @ 0x168 │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrh r0, [r3, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 27bc96 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -38605,16 +38602,16 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 25dbe4 │ │ │ │ bl 2795c0 │ │ │ │ - stcl 0, cr0, [r6], #360 @ 0x168 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + stcl 0, cr0, [r6], {90} @ 0x5a │ │ │ │ + ldrh r2, [r4, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -38746,16 +38743,16 @@ │ │ │ │ ldr r1, [pc, #16] @ (27be70 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 25dbe4 │ │ │ │ - @ instruction: 0xeb84005a │ │ │ │ - ldr r0, [r4, r4] │ │ │ │ + sbc.w r0, r4, sl, lsr #1 │ │ │ │ + ldr r0, [r0, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -38944,19 +38941,19 @@ │ │ │ │ ldr r1, [pc, #28] @ (27c098 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 25dbe4 │ │ │ │ - ldrd r0, r0, [lr, #360] @ 0x168 │ │ │ │ - ldrsb r2, [r7, r5] │ │ │ │ + @ instruction: 0xe9be005a │ │ │ │ + ldrsb r2, [r3, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strd r0, r0, [r6, #-360]! @ 0x168 │ │ │ │ - ldrsb r2, [r0, r4] │ │ │ │ + strd r0, r0, [r6, #-360] @ 0x168 │ │ │ │ + ldrsb r2, [r4, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -39071,21 +39068,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27c1da │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -39116,15 +39113,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27c260 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -39133,21 +39130,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -39240,24 +39237,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 27c3d6 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -39324,22 +39321,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -39722,15 +39719,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 25dbe4 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 27c5d4 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 27ca52 │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -39865,19 +39862,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 27c79a │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 27c7b0 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - b.n 27cc54 │ │ │ │ + b.n 27cc14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #760] @ (27cdb8 ) │ │ │ │ + ldr r7, [pc, #632] @ (27cd38 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #392] @ (27cc4c ) │ │ │ │ + ldr r6, [pc, #264] @ (27cbcc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 27cf0c │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -40221,21 +40218,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (27ceac ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 25dbe4 │ │ │ │ - blt.n 27cf78 │ │ │ │ + blt.n 27cf38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #24] @ (27cec0 ) │ │ │ │ + ldr r0, [pc, #920] @ (27d240 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 27cf50 │ │ │ │ + blt.n 27cf10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #952] @ (27d268 ) │ │ │ │ + ldr r0, [pc, #824] @ (27d1e8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -40333,17 +40330,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (27cfc0 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 25dbe4 │ │ │ │ - bge.n 27d02c │ │ │ │ + bge.n 27cfec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + @ instruction: 0x47b2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -40434,17 +40431,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (27d0c0 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 25dbe4 │ │ │ │ - bls.n 27d12c │ │ │ │ + bls.n 27d0ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov sl, sl │ │ │ │ + mov sl, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -40636,21 +40633,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 25dbe4 │ │ │ │ blt.n 27d3b4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 27d2b0 │ │ │ │ + bhi.n 27d270 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bge.n 27d3ac │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bvc.n 27d314 │ │ │ │ + bvs.n 27d2d4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp sl, r3 │ │ │ │ + cmp r2, pc │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -40825,21 +40822,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 25dbe4 │ │ │ │ bls.n 27d540 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 27d43c │ │ │ │ + bvs.n 27d3fc │ │ │ │ lsls r2, r3, #1 │ │ │ │ bvc.n 27d4dc │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bpl.n 27d514 │ │ │ │ + bmi.n 27d4d4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics r2, r3 │ │ │ │ + muls r2, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -41464,23 +41461,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (27dc04 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 25dbe4 │ │ │ │ - ldmia r6!, {r1, r4} │ │ │ │ + ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #144 @ 0x90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r3, #168 @ 0xa8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #152 @ 0x98 │ │ │ │ + subs r3, #120 @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (27dd50 ) │ │ │ │ @@ -41605,27 +41602,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ beq.n 27ddb8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldmia r5!, {r1, r2, r6} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r2, r5, r7} │ │ │ │ + ldmia r4!, {r2, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #48 @ 0x30 │ │ │ │ + subs r3, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -41718,19 +41715,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r4!, {r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #2 │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -41827,23 +41824,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (27dfc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r4, r6} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #52 @ 0x34 │ │ │ │ + subs r0, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r0, #48 @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -41990,23 +41987,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #180 @ 0xb4 │ │ │ │ + adds r6, #148 @ 0x94 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, #208 @ 0xd0 │ │ │ │ + adds r6, #176 @ 0xb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #66 @ 0x42 │ │ │ │ + adds r6, #34 @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -42159,37 +42156,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (27e320 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r7!, {r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #122 @ 0x7a │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, #228 @ 0xe4 │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, #202 @ 0xca │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r4, #142 @ 0x8e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r4, #216 @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r5, #20 │ │ │ │ + adds r4, #244 @ 0xf4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -42371,21 +42368,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r2, #186 @ 0xba │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #104 @ 0x68 │ │ │ │ + adds r2, #72 @ 0x48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -42464,15 +42461,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r6!, {r2, r3, r4, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -42553,15 +42550,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r3} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r5!, {r3, r5, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -42640,15 +42637,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r2, r4} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r4!, {r2, r4, r5, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -42731,15 +42728,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ stmia r4!, {r2, r5} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -42942,36 +42939,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -43024,15 +43021,15 @@ │ │ │ │ b.n 27ea1c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 27ea1c │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -43168,23 +43165,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (27ee00 ) │ │ │ │ ldr r0, [pc, #28] @ (27ee04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - pop {r1, r2, r4} │ │ │ │ + cbnz r6, 27ee74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #178 @ 0xb2 │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r4, 27ee7e │ │ │ │ + cbnz r4, 27ee76 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (27f110 ) │ │ │ │ @@ -43256,22 +43253,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27eee6 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -43299,28 +43296,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27ef64 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -43477,23 +43474,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27f166 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -43522,15 +43519,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 27f2ea │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 27f2e4 │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -43539,15 +43536,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -43755,29 +43752,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (27f48c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #76 @ 0x4c │ │ │ │ + movs r5, #44 @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + movs r3, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ @ instruction: 0xb842 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r7, lr} │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r3, #92 @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r3, #152 @ 0x98 │ │ │ │ + movs r3, #120 @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -43819,15 +43816,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -43848,15 +43845,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 27f5f6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -43993,25 +43990,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (27f708 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r2, 27f73e │ │ │ │ + uxtb r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #184 @ 0xb8 │ │ │ │ + movs r1, #152 @ 0x98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #176 @ 0xb0 │ │ │ │ + movs r0, #144 @ 0x90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - uxtb r6, r7 │ │ │ │ + uxtb r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #248 @ 0xf8 │ │ │ │ + movs r0, #216 @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (27f894 ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -44045,15 +44042,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -44161,27 +44158,27 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ push {r1, r2, r3, r5, lr} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r3, r4, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cbz r4, 27f8d8 │ │ │ │ + cbz r4, 27f8d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r0, #138 @ 0x8a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r1, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cbz r6, 27f92a │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cbz r4, 27f8ca │ │ │ │ + cbz r4, 27f8c2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r2, #5 │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r6, #5 │ │ │ │ + subs r2, r2, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 27feb4 │ │ │ │ @@ -44241,15 +44238,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 27f9ba │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -44709,41 +44706,41 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ cbz r0, 27ff16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 27feea │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #952 @ 0x3b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r3, r5 │ │ │ │ + subs r0, r7, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r4, r6 │ │ │ │ + adds r4, r0, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r3, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r3, r7 │ │ │ │ + adds r0, r7, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + adds r4, r2, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #608 @ 0x260 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r6, r4 │ │ │ │ + adds r4, r2, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #360 @ 0x168 │ │ │ │ + add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r6, r0 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r6, r3 │ │ │ │ + adds r2, r2, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #248 @ 0xf8 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r3, r3 │ │ │ │ + adds r4, r7, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0027fef8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -44773,19 +44770,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (27ff5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r3, r2 │ │ │ │ + adds r0, r7, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r6, r2 │ │ │ │ + adds r4, r2, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0027ff60 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -45251,19 +45248,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2803b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #272 @ (adr r6, 2804c4 ) │ │ │ │ + add r6, pc, #144 @ (adr r6, 280444 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r3, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r4, r4, #22 │ │ │ │ + asrs r4, r0, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002803bc : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -45903,15 +45900,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #496 @ (adr r2, 280c80 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, pc, #920 @ (adr r1, 280e34 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00280a9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -45987,15 +45984,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #608 @ (adr r1, 280dd0 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, pc, #24 @ (adr r1, 280b94 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00280b7c : │ │ │ │ movs r3, #0 │ │ │ │ b.w 273298 │ │ │ │ @@ -46287,15 +46284,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 280f08 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -46952,49 +46949,49 @@ │ │ │ │ ... │ │ │ │ ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - str r7, [sp, #656] @ 0x290 │ │ │ │ + str r7, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r0, #21 │ │ │ │ + lsls r2, r4, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r3, #21 │ │ │ │ + lsls r2, r7, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #816] @ 0x330 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r5, #13 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #512] @ 0x200 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r3, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r2, #14 │ │ │ │ + lsls r6, r6, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r2, #12 │ │ │ │ + lsls r0, r6, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #16] │ │ │ │ + str r4, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r3, #10 │ │ │ │ + lsls r2, r7, #9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r7, #9 │ │ │ │ + lsls r6, r3, #9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + lsls r0, r1, #9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00281584 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 281660 │ │ │ │ @@ -47284,15 +47281,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002818d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -47358,15 +47355,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 281a26 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -48017,39 +48014,39 @@ │ │ │ │ ... │ │ │ │ str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfa3c004c │ │ │ │ - @ instruction: 0xfa54004c │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + @ instruction: 0xfa1c004c │ │ │ │ + @ instruction: 0xfa34004c │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str??.w r0, [r2, ip] │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + str.w r0, [r2, ip] │ │ │ │ + ldrh r0, [r3, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr??.w r0, [r2, ip] │ │ │ │ - strb.w r0, [lr, #76] @ 0x4c │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldr.w r0, [r2, ip] │ │ │ │ + str??.w r0, [lr, ip] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb.w r0, [r4, #76] @ 0x4c │ │ │ │ - strb.w r0, [r8, ip] │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + str??.w r0, [r4, ip] │ │ │ │ + @ instruction: 0xf7e8004c │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr.w r0, [r2, #76] @ 0x4c │ │ │ │ - @ instruction: 0xf792004c │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + ldrh.w r0, [r2, #76] @ 0x4c │ │ │ │ + @ instruction: 0xf772004c │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf776004c │ │ │ │ - ldrh r4, [r0, #14] │ │ │ │ + @ instruction: 0xf756004c │ │ │ │ + ldrh r4, [r4, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf760004c │ │ │ │ + @ instruction: 0xf740004c │ │ │ │ │ │ │ │ 0028208c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48160,35 +48157,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -49166,21 +49163,21 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r4, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r2, [r6, #26] │ │ │ │ + ldrb r2, [r2, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcrr 0, 4, r0, lr, cr12 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + stc 0, cr0, [lr], #-304 @ 0xfffffed0 │ │ │ │ + ldrb r2, [r6, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [ip], {76} @ 0x4c │ │ │ │ - stc 0, cr0, [r8], #-304 @ 0xfffffed0 │ │ │ │ + @ instruction: 0xebec004c │ │ │ │ + stc 0, cr0, [r8], {76} @ 0x4c │ │ │ │ ldrd r4, r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r0 │ │ │ │ beq.n 282d6e │ │ │ │ cmp r4, r0 │ │ │ │ @@ -49253,32 +49250,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (282e3c ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 25dbe4 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeb26004c │ │ │ │ - strd r0, r0, [r6, #304]! @ 0x130 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + add.w r0, r6, ip, lsl #1 │ │ │ │ + strd r0, r0, [r6, #304] @ 0x130 │ │ │ │ + ldrb r6, [r0, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - eors.w r0, r8, ip, lsl #1 │ │ │ │ - ands.w r0, ip, ip, lsl #1 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + orns r0, r8, ip, lsl #1 │ │ │ │ + ldrd r0, r0, [ip, #304]! @ 0x130 │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xe9aa004c │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + @ instruction: 0xe98a004c │ │ │ │ + ldrb r0, [r3, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xe996004c │ │ │ │ - @ instruction: 0xe9ae004c │ │ │ │ - ldrb r4, [r4, #15] │ │ │ │ + ldrd r0, r0, [r6, #-304]! @ 0x130 │ │ │ │ + @ instruction: 0xe98e004c │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xe980004c │ │ │ │ + strd r0, r0, [r0, #-304]! @ 0x130 │ │ │ │ │ │ │ │ 00282e40 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ @@ -49404,35 +49401,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -50388,41 +50385,41 @@ │ │ │ │ strh.w r2, [sl] │ │ │ │ b.w 2831ce │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #23] │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #2] │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r7, #10] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r0, [r4, #0] │ │ │ │ + ldrb r0, [r0, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r6, #28] │ │ │ │ + strb r0, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 283738 │ │ │ │ + b.n 2836f8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 2834bc │ │ │ │ + b.n 28347c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r7, #26] │ │ │ │ + strb r4, [r3, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + strb r0, [r7, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r4, #15] │ │ │ │ + strb r0, [r0, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r3, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r2, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 283bb0 │ │ │ │ + ble.n 283b70 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ble.n 283be4 │ │ │ │ + ble.n 283ba4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 283dfa │ │ │ │ sub.w r4, r9, #5 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 283e22 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -50990,51 +50987,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (2841e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 2841bc │ │ │ │ + bls.n 28417c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bge.n 2841f8 │ │ │ │ + bge.n 2841b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 2842a8 │ │ │ │ + bhi.n 284268 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r6, #12] │ │ │ │ + ldr r6, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 284288 │ │ │ │ + bvc.n 284248 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 284194 │ │ │ │ + bvs.n 284154 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 284234 │ │ │ │ + bvc.n 2841f4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + ldr r4, [r6, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 28422c │ │ │ │ + bvs.n 2841ec │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 284210 │ │ │ │ + bpl.n 2841d0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 2841ec │ │ │ │ + bpl.n 2841ac │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r2, #4] │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 2841cc │ │ │ │ + bpl.n 28418c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 284200 │ │ │ │ + bpl.n 2841c0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002841e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -51150,15 +51147,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 28437e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -52147,29 +52144,29 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrsh r0, [r2, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r5!, {r2, r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrb r6, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r3!, {r2, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #22 │ │ │ │ sub.w r0, r0, #1048576 @ 0x100000 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -52553,45 +52550,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (285314 ) │ │ │ │ ldr r0, [pc, #72] @ (285318 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldrsb r6, [r2, r6] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r6, [r7, r5] │ │ │ │ + ldrsb r6, [r3, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r1, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r6, [r2, r4] │ │ │ │ + ldrsb r6, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028531c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -52728,15 +52725,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2854e6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -53718,29 +53715,29 @@ │ │ │ │ b.n 285dd2 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r4, [pc, #864] @ (28633c ) │ │ │ │ + ldr r4, [pc, #736] @ (2862bc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev16 r4, r6 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #552] @ (28620c ) │ │ │ │ + ldr r4, [pc, #424] @ (28618c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r4, 28605c │ │ │ │ + cbnz r4, 286054 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - rev r2, r4 │ │ │ │ + rev r2, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #408] @ (286188 ) │ │ │ │ + ldr r4, [pc, #280] @ (286108 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev16 r0, r4 │ │ │ │ + rev16 r0, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - rev16 r4, r7 │ │ │ │ + rev16 r4, r3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #9 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -54129,45 +54126,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (28647c ) │ │ │ │ ldr r0, [pc, #72] @ (286480 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - mov r6, r5 │ │ │ │ + mov r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r6, 2864c0 │ │ │ │ + cbz r6, 2864b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + cmp lr, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 2864c4 │ │ │ │ + cbz r2, 2864bc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp lr, sp │ │ │ │ + cmp lr, r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r5, r6} │ │ │ │ + push {r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r4, 2864dc │ │ │ │ + cbz r4, 2864d4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp lr, sl │ │ │ │ + cmp lr, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 2864c8 │ │ │ │ + cbz r2, 2864c0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp sl, r8 │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r0, 2864cc │ │ │ │ + cbz r0, 2864c4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r0, 2864d6 │ │ │ │ + cbz r0, 2864ce │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp lr, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 2864d2 │ │ │ │ + cbz r4, 2864ca │ │ │ │ lsls r4, r1, #1 │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + push {r1, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00286484 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -54290,15 +54287,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 28663e │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -55292,29 +55289,29 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0x47ae │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r6, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ + subs r3, #44 @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r3, #18 │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #368 @ 0x170 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, sp, #672 @ 0x2a0 │ │ │ │ + add r0, sp, #544 @ 0x220 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r2, #232 @ 0xe8 │ │ │ │ + subs r2, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #904 @ 0x388 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrb.w r2, [sl, #14] │ │ │ │ cmp.w r2, r6, lsr #30 │ │ │ │ bne.w 286a26 │ │ │ │ movs r6, #6 │ │ │ │ strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ @@ -55693,45 +55690,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (287658 ) │ │ │ │ ldr r0, [pc, #72] @ (28765c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - adds r4, #84 @ 0x54 │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #168 @ (adr r3, 2876d0 ) │ │ │ │ + add r3, pc, #40 @ (adr r3, 287650 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, pc, #944 @ (adr r1, 2879dc ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 28795c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #58 @ 0x3a │ │ │ │ + adds r4, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #688 @ (adr r2, 2878e4 ) │ │ │ │ + add r2, pc, #560 @ (adr r2, 287864 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, pc, #192 @ (adr r2, 2876f8 ) │ │ │ │ + add r2, pc, #64 @ (adr r2, 287678 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + adds r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #768 @ (adr r1, 287940 ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 2878c0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #250 @ 0xfa │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #600 @ (adr r1, 2878a0 ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 287820 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #536 @ (adr r1, 287868 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 2877e8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #48 @ (adr r3, 287684 ) │ │ │ │ + add r2, pc, #944 @ (adr r2, 287a04 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #208 @ 0xd0 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #440 @ (adr r1, 287814 ) │ │ │ │ + add r1, pc, #312 @ (adr r1, 287794 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, pc, #536 @ (adr r1, 287878 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 2877f8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00287660 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -56154,15 +56151,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #254 @ 0xfe │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #38 @ 0x26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -56283,15 +56280,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 287cfe │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -57271,29 +57268,29 @@ │ │ │ │ nop │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #212 @ 0xd4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #32] │ │ │ │ + str r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #96 @ 0x60 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #552] @ 0x228 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #60 @ 0x3c │ │ │ │ + movs r4, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds.w r1, lr, r1 │ │ │ │ adc.w r3, r0, r3 │ │ │ │ b.n 2882e0 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ cmp.w r0, r2, lsr #30 │ │ │ │ bne.w 2880e0 │ │ │ │ @@ -57661,45 +57658,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (288ca8 ) │ │ │ │ ldr r0, [pc, #72] @ (288cac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - subs r2, r0, #0 │ │ │ │ + adds r2, r4, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r3, #38] @ 0x26 │ │ │ │ + ldrh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + adds r0, r1, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r7, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r7, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, r2, #7 │ │ │ │ + adds r2, r6, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r5, #26] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, r5, #6 │ │ │ │ + adds r4, r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r2, #38] @ 0x26 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, r2, #6 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r0, #6 │ │ │ │ + adds r0, r4, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r3, #24] │ │ │ │ + ldrh r6, [r7, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r6, #24] │ │ │ │ + ldrh r6, [r2, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00288cb0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -57881,35 +57878,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -60304,29 +60301,29 @@ │ │ │ │ orr.w r2, sl, r2 │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 28a420 │ │ │ │ - lsrs r6, r6, #18 │ │ │ │ + lsrs r6, r2, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r6, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r0, #18 │ │ │ │ + lsrs r0, r4, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r5, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r2, #8] │ │ │ │ + ldrb r6, [r6, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r6, #16 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r2, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -60476,39 +60473,39 @@ │ │ │ │ ldr r1, [pc, #72] @ (28ab60 ) │ │ │ │ ldr r0, [pc, #72] @ (28ab64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - vqadd.u8 q8, q0, │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + vqadd.u32 q0, q0, │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vqadd.u32 q0, q4, │ │ │ │ - ldr r2, [r3, #88] @ 0x58 │ │ │ │ + vqadd.u8 q0, q4, │ │ │ │ + ldr r2, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vqadd.u8 q0, q7, │ │ │ │ - ldr r4, [r4, #92] @ 0x5c │ │ │ │ + mcr2 0, 7, r0, cr14, cr9, {2} │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc2 0, 7, r0, cr4, cr9, {2} │ │ │ │ - ldr r2, [r2, #72] @ 0x48 │ │ │ │ + mrc2 0, 6, r0, cr4, cr9, {2} │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc2 0, 6, r0, cr14, cr9, {2} │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + mrc2 0, 5, r0, cr14, cr9, {2} │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mcr2 0, 6, r0, cr10, cr9, {2} │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + mcr2 0, 5, r0, cr10, cr9, {2} │ │ │ │ + ldr r0, [r1, #68] @ 0x44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ab68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60588,15 +60585,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 2, r0, cr12, cr9, {2} │ │ │ │ + mrc2 0, 1, r0, cr12, cr9, {2} │ │ │ │ movs r2, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028ac58 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ @@ -60878,15 +60875,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r4, #468] @ 0x1d4 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb160059 │ │ │ │ + @ instruction: 0xfaf60059 │ │ │ │ stc2 0, cr0, [r4, #-468] @ 0xfffffe2c │ │ │ │ │ │ │ │ 0028af80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -60967,15 +60964,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -60996,15 +60993,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 28b264 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -61732,42 +61729,42 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r0], #468 @ 0x1d4 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa640075 │ │ │ │ - @ instruction: 0xf5860059 │ │ │ │ - str r4, [r4, #64] @ 0x40 │ │ │ │ + sbc.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf5260059 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + add.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ + str r4, [r4, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf2600059 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + movw r0, #89 @ 0x59 │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r6, #4] │ │ │ │ + str r6, [r2, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - addw r0, r4, #89 @ 0x59 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + @ instruction: 0xf1e40059 │ │ │ │ + ldrsh r0, [r0, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - rsbs r0, r4, #89 @ 0x59 │ │ │ │ - str r6, [r0, #4] │ │ │ │ + subs.w r0, r4, #89 @ 0x59 │ │ │ │ + str r6, [r4, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r2, [r1, r7] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs.w r0, r4, #89 @ 0x59 │ │ │ │ - ldrsh r0, [r2, r5] │ │ │ │ + @ instruction: 0xf1940059 │ │ │ │ + ldrsh r0, [r6, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sub.w r0, r2, #89 @ 0x59 │ │ │ │ - ldrsh r6, [r7, r4] │ │ │ │ + @ instruction: 0xf1820059 │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028b8a4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -61903,25 +61900,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28ba2e │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -61949,36 +61946,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28baaa │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 28bdb0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -62052,21 +62049,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28bbf0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -62096,31 +62093,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28bc76 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -63310,49 +63307,49 @@ │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [ip, #-468] @ 0xfffffe2c │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28c7a0 │ │ │ │ + b.n 28c760 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r3, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r2, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28ce98 │ │ │ │ + b.n 28ce58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r2, r2] │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r5, r2] │ │ │ │ + str r4, [r1, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28cb9c │ │ │ │ + b.n 28cb5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #528] @ (28cb8c ) │ │ │ │ + ldr r7, [pc, #400] @ (28cb0c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #32] @ (28c9a0 ) │ │ │ │ + ldr r6, [pc, #928] @ (28cd20 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28cb78 │ │ │ │ + b.n 28cb38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #600] @ (28cbe0 ) │ │ │ │ + ldr r6, [pc, #472] @ (28cb60 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28cb1c │ │ │ │ + b.n 28cadc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #400] @ (28cb20 ) │ │ │ │ + ldr r6, [pc, #272] @ (28caa0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28cafc │ │ │ │ + b.n 28cabc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #320] @ (28cad8 ) │ │ │ │ + ldr r6, [pc, #192] @ (28ca58 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28cad8 │ │ │ │ + b.n 28ca98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #240] @ (28ca90 ) │ │ │ │ + ldr r6, [pc, #112] @ (28ca10 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #336] @ (28caf4 ) │ │ │ │ + ldr r6, [pc, #208] @ (28ca74 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028c9a4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63487,24 +63484,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28cb3e │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -63533,15 +63530,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28cbc2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 28ced8 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -63549,22 +63546,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -63640,21 +63637,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28cd04 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -63685,33 +63682,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28cd90 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ vldr d7, [pc, #328] @ 28ced8 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -63899,19 +63896,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27bd18 │ │ │ │ mov r1, r0 │ │ │ │ b.n 28ce9e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 28cf24 │ │ │ │ + bge.n 28cee4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #344] @ (28d110 ) │ │ │ │ + ldr r1, [pc, #216] @ (28d090 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #312] @ (28d0f4 ) │ │ │ │ + ldr r0, [pc, #184] @ (28d074 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028cfbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63991,15 +63988,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 28d198 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 28d0b8 │ │ │ │ + bls.n 28d078 │ │ │ │ lsls r1, r3, #1 │ │ │ │ blt.n 28d068 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d0ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64084,15 +64081,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 28d0a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 28d1b4 │ │ │ │ + bhi.n 28d174 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bge.n 28d164 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d1a4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64178,15 +64175,15 @@ │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 28d1a4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 28d2a0 │ │ │ │ + bvc.n 28d260 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bls.n 28d278 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d2a0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64526,21 +64523,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 28d588 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bvc.n 28d628 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 28d530 │ │ │ │ + bmi.n 28d6f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 28d6bc │ │ │ │ + bmi.n 28d67c │ │ │ │ lsls r1, r3, #1 │ │ │ │ bvs.n 28d538 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bmi.n 28d61c │ │ │ │ + bcc.n 28d5dc │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0028d618 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -64626,21 +64623,21 @@ │ │ │ │ b.n 28d678 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 28d740 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 28d648 │ │ │ │ + bcc.n 28d608 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 28d7d4 │ │ │ │ + bcc.n 28d794 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bpl.n 28d640 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bcc.n 28d728 │ │ │ │ + bcs.n 28d6e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0028d710 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -64727,17 +64724,17 @@ │ │ │ │ b.n 28d774 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 28d84c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 28d760 │ │ │ │ + bcs.n 28d720 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 28d8e0 │ │ │ │ + bcs.n 28d8a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bmi.n 28d754 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d80c : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -64851,17 +64848,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 28d8b6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bcc.n 28d904 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 28da14 │ │ │ │ + bne.n 28d9d4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 28d99c │ │ │ │ + bne.n 28d95c │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcc.n 28da18 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d94c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64937,19 +64934,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 28d9a8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bcs.n 28d9f8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - beq.n 28db10 │ │ │ │ + beq.n 28dad0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 28da8c │ │ │ │ + beq.n 28da4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcs.n 28db14 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028da2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65024,18 +65021,18 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 28da8c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bcs.n 28db14 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ ldmia r7!, {r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ bne.n 28da2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028db0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65112,18 +65109,18 @@ │ │ │ │ b.n 28db6c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 28dc3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ ldmia r6, {r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ beq.n 28db44 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028dbf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65199,17 +65196,17 @@ │ │ │ │ b.n 28dc54 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 28dd50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5!, {r2, r3, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r7, {r3, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028dcd8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65287,19 +65284,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 28dd34 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7!, {r1, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028ddbc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65400,17 +65397,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 28deac │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3!, {r1, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028dee0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65514,17 +65511,17 @@ │ │ │ │ b.n 28dfd6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5!, {r3, r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e00c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65604,15 +65601,15 @@ │ │ │ │ b.n 28e08a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e0ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65694,15 +65691,15 @@ │ │ │ │ b.n 28e17a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r3, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e1dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65824,23 +65821,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldmia r2, {r2, r3, r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r6} │ │ │ │ + stmia r7!, {r2, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r1, {r1, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #198 @ 0xc6 │ │ │ │ + adds r4, #166 @ 0xa6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r4, #194 @ 0xc2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028e340 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -65962,23 +65959,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r5, r6, r7} │ │ │ │ + stmia r5!, {r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r0!, {r2, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #94 @ 0x5e │ │ │ │ + adds r3, #62 @ 0x3e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #122 @ 0x7a │ │ │ │ + adds r3, #90 @ 0x5a │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028e4a8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66072,19 +66069,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r4!, {r3, r4, r6} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #110 @ 0x6e │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028e5b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66162,15 +66159,15 @@ │ │ │ │ b.n 28e62e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r3, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2} │ │ │ │ + stmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r6!, {r3} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e690 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66252,15 +66249,15 @@ │ │ │ │ b.n 28e71e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r5!, {r3, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e780 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66335,15 +66332,15 @@ │ │ │ │ b.n 28e7ec │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r5} │ │ │ │ + stmia r2!, {r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r4!, {r1, r3, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e850 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66437,23 +66434,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25dbe4 │ │ │ │ stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r5} │ │ │ │ + stmia r1!, {} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #78 @ 0x4e │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028e95c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66545,23 +66542,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + ite │ │ │ │ + lsl r1, r3, #1 │ │ │ │ + stmiaal r2!, {r1, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - it ge │ │ │ │ - lslge r1, r3, #1 │ │ │ │ - cmp r5, #68 @ 0x44 │ │ │ │ + it hi │ │ │ │ + lslhi r1, r3, #1 │ │ │ │ + cmp r5, #36 @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ea68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66654,25 +66651,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25dbe4 │ │ │ │ stmia r1!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - itt pl │ │ │ │ - lslpl r1, r3, #1 │ │ │ │ - adcpl r4, r2 │ │ │ │ + itt cc │ │ │ │ + lslcc r1, r3, #1 │ │ │ │ + adccc r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ittt eq │ │ │ │ - lsleq r1, r3, #1 │ │ │ │ - stmiaeq r1!, {r1, r2, r6} │ │ │ │ - lsleq r5, r6, #1 │ │ │ │ - bkpt 0x0092 │ │ │ │ + bkpt 0x00e2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ + lsls r5, r6, #1 │ │ │ │ + bkpt 0x0072 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + cmp r4, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028eb7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66764,23 +66761,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25dbe4 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x002e │ │ │ │ + bkpt 0x000e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r0!, {r2, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + pop {r1, r2, r5, r6, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ec88 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66869,21 +66866,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 25dbe4 │ │ │ │ itee lt │ │ │ │ lsllt r5, r6, #1 │ │ │ │ adcge r4, r2 │ │ │ │ movge r0, r0 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ itte cc │ │ │ │ lslcc r5, r6, #1 │ │ │ │ - popcc {r1, r7} │ │ │ │ + popcc {r1, r5, r6} │ │ │ │ lslcs r1, r3, #1 │ │ │ │ - cmp r2, #30 │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ed88 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66977,19 +66974,19 @@ │ │ │ │ nop │ │ │ │ bkpt 0x009e │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0050 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cbnz r6, 28eef0 │ │ │ │ + cbnz r6, 28eee8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 28eee8 │ │ │ │ + cbnz r0, 28eee0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #28 │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ee8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -67056,15 +67053,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ pop {r1, r2, r3, r5, r7, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 28ef94 │ │ │ │ + cbnz r4, 28ef8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ pop {r2, r3, r6, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028ef50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67132,15 +67129,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqdmulh.s , , d26[0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r4 │ │ │ │ + rev16 r0, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ pop {r3, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f010 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67208,15 +67205,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ pop {r1, r3, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 28f0f4 │ │ │ │ + cbnz r0, 28f0ec │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r0, 28f142 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f0d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67283,15 +67280,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cbnz r2, 28f1de │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8e0 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r0, 28f1d2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f190 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67359,15 +67356,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d27, {d31- instruction: 0xb820 │ │ │ │ + @ instruction: 0xb800 │ │ │ │ lsls r1, r3, #1 │ │ │ │ rev16 r0, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f250 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67435,15 +67432,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cbnz r2, 28f33e │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb740 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r0, 28f332 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f310 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67510,15 +67507,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cbnz r2, 28f3ce │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6a0 │ │ │ │ + @ instruction: 0xb680 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb8c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f3d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67584,15 +67581,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsra.u32 q10, q2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r4, r6, r7, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb858 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @ instruction: 0xb808 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f490 : │ │ │ │ @@ -67660,15 +67657,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, lr} │ │ │ │ + push {r2, r4, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb798 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @ instruction: 0xb748 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f550 : │ │ │ │ @@ -67733,15 +67730,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, r6} │ │ │ │ + push {r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb6d8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @ instruction: 0xb688 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f608 : │ │ │ │ @@ -67811,15 +67808,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xb632 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 28f72e │ │ │ │ + cbz r0, 28f726 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f6c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67887,15 +67884,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.32 , q9, #31 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r5 │ │ │ │ + uxtb r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f788 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67963,15 +67960,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ push {r1, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f848 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68038,15 +68035,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cbz r2, 28f978 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 28f91e │ │ │ │ + cbz r0, 28f916 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r0, 28f96c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f908 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68109,15 +68106,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 28f9fc │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #168 @ 0xa8 │ │ │ │ + sub sp, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ uxtb r6, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f9bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68180,15 +68177,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ sxtb r6, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ sxth r4, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fa74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68250,15 +68247,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r6, 28fb4c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r0, 28fb40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fb28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68318,15 +68315,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ cbz r2, 28fbd0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ sub sp, #176 @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fbd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68389,15 +68386,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add sp, #392 @ 0x188 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r7, sp, #992 @ 0x3e0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fc90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68459,15 +68456,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #136 @ 0x88 │ │ │ │ + add r5, sp, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r7, sp, #272 @ 0x110 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fd44 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68527,15 +68524,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #440 @ 0x1b8 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, sp, #576 @ 0x240 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fdf4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68598,15 +68595,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #272 @ 0x110 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #856 @ 0x358 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028feb4 : │ │ │ │ @@ -68668,15 +68665,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #528 @ 0x210 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r2, sp, #952 @ 0x3b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #104 @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028ff6c : │ │ │ │ @@ -68738,15 +68735,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #816 @ 0x330 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r2, sp, #344 @ 0x158 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #392 @ 0x188 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290024 : │ │ │ │ @@ -68815,15 +68812,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #88 @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #656 @ 0x290 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002900f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68888,15 +68885,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #296 @ 0x128 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r0, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r2, sp, #800 @ 0x320 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002901b8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69032,19 +69029,19 @@ │ │ │ │ nop │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #648 @ 0x288 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r6, pc, #840 @ (adr r6, 290678 ) │ │ │ │ + add r6, pc, #712 @ (adr r6, 2905f8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r1, #19 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00290338 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69125,19 +69122,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ add r1, sp, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r5, pc, #880 @ (adr r5, 290794 ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 290714 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r6, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r6, #15 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029042c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69201,15 +69198,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d26, {d15}, d8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #496 @ (adr r5, 2906dc ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 29065c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r7, pc, #696 @ (adr r7, 2907a8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002904f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69273,15 +69270,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r7, pc, #272 @ (adr r7, 2906b4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #736 @ (adr r4, 29088c ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 29080c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, pc, #936 @ (adr r6, 290958 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002905b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69345,15 +69342,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r6, pc, #528 @ (adr r6, 290874 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #992 @ (adr r3, 290a4c ) │ │ │ │ + add r3, pc, #864 @ (adr r3, 2909cc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, pc, #168 @ (adr r6, 290718 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290670 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69418,15 +69415,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffa5c4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #224 @ (adr r3, 29080c ) │ │ │ │ + add r3, pc, #96 @ (adr r3, 29078c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, pc, #424 @ (adr r5, 2908d8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290730 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69490,15 +69487,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r5, pc, #16 @ (adr r5, 2907f4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #480 @ (adr r2, 2909cc ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 29094c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r4, pc, #680 @ (adr r4, 290a98 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002907f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69562,15 +69559,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r4, pc, #272 @ (adr r4, 2909b4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #736 @ (adr r1, 290b8c ) │ │ │ │ + add r1, pc, #608 @ (adr r1, 290b0c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r3, pc, #936 @ (adr r3, 290c58 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002908b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69637,15 +69634,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsubw.u q13, , d8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #8 @ (adr r1, 29097c ) │ │ │ │ + add r0, pc, #904 @ (adr r0, 290cfc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r3, pc, #144 @ (adr r3, 290a08 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290978 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69712,15 +69709,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r2, pc, #768 @ (adr r2, 290d34 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #232 @ (adr r0, 290b24 ) │ │ │ │ + add r0, pc, #104 @ (adr r0, 290aa4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r2, pc, #368 @ (adr r2, 290bb0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290a40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69784,15 +69781,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r1, pc, #992 @ (adr r1, 290ed4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r1, pc, #592 @ (adr r1, 290d50 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290b00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69859,15 +69856,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #232 @ (adr r1, 290ca8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #800] @ 0x320 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #736 @ (adr r0, 290eac ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290bcc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69932,15 +69929,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #440 @ (adr r0, 290e40 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r5, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290c94 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70073,19 +70070,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r3, #7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r7, #7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00290e04 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -70165,19 +70162,19 @@ │ │ │ │ nop │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r5, #4 │ │ │ │ + lsrs r4, r1, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00290ef4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -70238,15 +70235,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290fa8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70309,15 +70306,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291060 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70379,15 +70376,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291114 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70447,15 +70444,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #632] @ 0x278 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002911c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70521,15 +70518,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291288 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70594,15 +70591,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d25, {d31-: │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70666,15 +70663,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291408 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70738,15 +70735,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r7, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002914c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70801,15 +70798,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291568 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70864,15 +70861,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291608 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70936,15 +70933,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002916b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71007,15 +71004,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291768 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71078,15 +71075,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291818 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71147,15 +71144,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r3, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002918c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71218,15 +71215,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #928] @ 0x3a0 │ │ │ │ + str r0, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291978 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71289,15 +71286,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291a28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71358,15 +71355,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #60] @ 0x3c │ │ │ │ + ldrh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291ad8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71427,15 +71424,15 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r1, [sp, #32] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291b88 : │ │ │ │ @@ -71498,15 +71495,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r0, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291c38 : │ │ │ │ @@ -71565,15 +71562,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291ce0 : │ │ │ │ @@ -71639,15 +71636,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #38] @ 0x26 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291d90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71710,15 +71707,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #32] │ │ │ │ + ldrh r0, [r0, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291e40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71781,15 +71778,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r2, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291ef0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71850,15 +71847,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #22] │ │ │ │ + ldrh r0, [r4, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291fa0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71918,15 +71915,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292048 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71985,15 +71982,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r6, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #10] │ │ │ │ + ldrh r2, [r1, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r3, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002920f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72052,15 +72049,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r6, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292198 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72118,15 +72115,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #0] │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r6, [r0, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292240 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72185,15 +72182,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r7, #14] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r4, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002922e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72252,15 +72249,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #10] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r7, #6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292390 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72318,15 +72315,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #48] @ 0x30 │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r6, [r1, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292438 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72385,15 +72382,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r1, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002924e8 : │ │ │ │ @@ -72452,15 +72449,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292594 : │ │ │ │ @@ -72518,15 +72515,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292640 : │ │ │ │ @@ -72592,15 +72589,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #28] │ │ │ │ + strh r0, [r5, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292700 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72663,15 +72660,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #22] │ │ │ │ + strh r0, [r5, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002927c0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72782,15 +72779,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #10] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r3, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002928f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72849,15 +72846,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #24] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #4] │ │ │ │ + strh r0, [r2, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r5, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002929a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72915,15 +72912,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r4, [r1, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r7, #16] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292a58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72983,15 +72980,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #14] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r1, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292b08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73050,15 +73047,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #26] │ │ │ │ + ldrb r0, [r0, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r3, #6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292bb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73116,15 +73113,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r4, [r7, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #23] │ │ │ │ + ldrb r0, [r2, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r5, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292c68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73186,15 +73183,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #31] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r5, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r6, #29] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292d20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73256,15 +73253,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #18] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r7, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292dd8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73322,15 +73319,15 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r0, [r4, #25] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + ldrb r2, [r7, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r0, #24] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292e88 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73394,15 +73391,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #13] │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r7, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292f48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73465,15 +73462,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #19] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #10] │ │ │ │ + ldrb r0, [r4, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r7, #17] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293008 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73584,15 +73581,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293130 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73651,15 +73648,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r1, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #2] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r6, #10] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002931d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73718,15 +73715,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + strb r2, [r7, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r1, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293280 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73784,15 +73781,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r2, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r6, [r3, #5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293328 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73853,15 +73850,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r4, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r7, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002933d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73921,15 +73918,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293488 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73988,15 +73985,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #20] │ │ │ │ + strb r0, [r0, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r3, #29] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293538 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74054,15 +74051,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r4, [r7, #27] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r5, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002935e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74157,15 +74154,15 @@ │ │ │ │ b.n 2936c4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r2, #25] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #13] │ │ │ │ + strb r4, [r0, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r0, #23] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293700 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74260,15 +74257,15 @@ │ │ │ │ b.n 2937da │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r7, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #9] │ │ │ │ + strb r6, [r5, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r5, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293814 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74363,15 +74360,15 @@ │ │ │ │ b.n 2938ee │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r4, #16] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #4] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r2, #14] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293928 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74455,15 +74452,15 @@ │ │ │ │ bne.n 29397a │ │ │ │ b.n 2939ea │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #0] │ │ │ │ + strb r6, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r3, #10] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293a24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74546,15 +74543,15 @@ │ │ │ │ b.n 293ade │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r2, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r4, #6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293b18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74637,15 +74634,15 @@ │ │ │ │ b.n 293bd2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r4, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r6, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293c0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74728,15 +74725,15 @@ │ │ │ │ b.n 293cc6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r5, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293d00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74755,15 +74752,15 @@ │ │ │ │ cbnz r2, 293d6e │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 293d6e │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 293d6e │ │ │ │ - bl 74d0ac │ │ │ │ + bl 74d08c │ │ │ │ ldr r2, [pc, #240] @ (293e3c ) │ │ │ │ ldr r3, [pc, #236] @ (293e38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74842,15 +74839,15 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r4, [r2, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00293e44 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 293d00 │ │ │ │ @@ -74880,15 +74877,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 293ec2 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 293ec2 │ │ │ │ - bl 74d0ac │ │ │ │ + bl 74d08c │ │ │ │ ldr r2, [pc, #204] @ (293f6c ) │ │ │ │ ldr r3, [pc, #200] @ (293f68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74957,15 +74954,15 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00293f74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75056,15 +75053,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r1, #76] @ 0x4c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294080 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75155,15 +75152,15 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029418c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75180,15 +75177,15 @@ │ │ │ │ cbnz r2, 2941f8 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2941f8 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2941f8 │ │ │ │ - bl 74ceb0 │ │ │ │ + bl 74ce90 │ │ │ │ ldr r2, [pc, #244] @ (2942cc ) │ │ │ │ ldr r3, [pc, #240] @ (2942c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75270,15 +75267,15 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r2, [r1, #116] @ 0x74 │ │ │ │ + str r2, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002942d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75385,15 +75382,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r4, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r1, #96] @ 0x60 │ │ │ │ + str r4, [r5, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294414 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75500,15 +75497,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r4, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r5, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294554 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75524,15 +75521,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2945b8 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2945b8 │ │ │ │ - bl 74ceb0 │ │ │ │ + bl 74ce90 │ │ │ │ ldr r2, [pc, #208] @ (294668 ) │ │ │ │ ldr r3, [pc, #204] @ (294664 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75604,15 +75601,15 @@ │ │ │ │ nop │ │ │ │ str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294670 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75707,15 +75704,15 @@ │ │ │ │ nop │ │ │ │ str r4, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294784 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75810,15 +75807,15 @@ │ │ │ │ nop │ │ │ │ str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r5, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294898 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75911,15 +75908,15 @@ │ │ │ │ b.n 294974 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + str r4, [r2, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002949b0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -76546,15 +76543,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 294fc8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r6, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r7] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r6, [r4, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00295078 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76625,15 +76622,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2950e6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r0, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r1, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00295154 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76704,15 +76701,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2951c2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r4, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldrsb r0, [r7, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r4, [r5, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00295230 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76782,15 +76779,15 @@ │ │ │ │ b.n 295270 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r1, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrsb r6, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r3, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00295304 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76849,15 +76846,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r6, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r2] │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002953b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76916,15 +76913,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r7] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r6, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00295464 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76983,15 +76980,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r2, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r2, [r0, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00295514 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77009,15 +77006,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 295576 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 295576 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 295576 │ │ │ │ - bl 74d09c │ │ │ │ + bl 74d07c │ │ │ │ ldr r2, [pc, #184] @ (29560c ) │ │ │ │ ldr r3, [pc, #180] @ (295608 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77079,15 +77076,15 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrsb r4, [r4, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r0, [r1, r0] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295614 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77166,15 +77163,15 @@ │ │ │ │ nop │ │ │ │ ldrsb r6, [r4, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r0, [r3, r5] │ │ │ │ + strh r0, [r7, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295704 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77253,15 +77250,15 @@ │ │ │ │ nop │ │ │ │ strb r6, [r6, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + strh r0, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002957f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77276,15 +77273,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 295850 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 295850 │ │ │ │ - bl 74d09c │ │ │ │ + bl 74d07c │ │ │ │ ldr r2, [pc, #168] @ (2958d4 ) │ │ │ │ ldr r3, [pc, #160] @ (2958d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77338,15 +77335,15 @@ │ │ │ │ nop │ │ │ │ strb r4, [r0, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002958dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77413,15 +77410,15 @@ │ │ │ │ nop │ │ │ │ strh r0, [r4, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r7, r1] │ │ │ │ + str r4, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029599c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77488,15 +77485,15 @@ │ │ │ │ nop │ │ │ │ strh r0, [r4, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r7, [pc, #752] @ (295d4c ) │ │ │ │ + ldr r7, [pc, #624] @ (295ccc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295a5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77512,15 +77509,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 295abc │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 295abc │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 295abc │ │ │ │ - bl 74cea0 │ │ │ │ + bl 74ce80 │ │ │ │ ldr r2, [pc, #188] @ (295b58 ) │ │ │ │ ldr r3, [pc, #184] @ (295b54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77584,15 +77581,15 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r4, [r3, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r6, [pc, #776] @ (295e68 ) │ │ │ │ + ldr r6, [pc, #648] @ (295de8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295b60 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -77674,15 +77671,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r3, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r6, [pc, #40] @ (295c80 ) │ │ │ │ + ldr r5, [pc, #936] @ (296000 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295c58 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -77764,15 +77761,15 @@ │ │ │ │ nop │ │ │ │ ldr r7, [pc, #904] @ (2960cc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #720] @ (29601c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r5, [pc, #72] @ (295d98 ) │ │ │ │ + ldr r4, [pc, #968] @ (296118 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295d50 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77787,15 +77784,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 295daa │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 295daa │ │ │ │ - bl 74cea0 │ │ │ │ + bl 74ce80 │ │ │ │ ldr r2, [pc, #172] @ (295e34 ) │ │ │ │ ldr r3, [pc, #164] @ (295e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77851,15 +77848,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #928] @ (2961d0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #792] @ (296150 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r3, [pc, #960] @ (2961fc ) │ │ │ │ + ldr r3, [pc, #832] @ (29617c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295e3c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -77929,15 +77926,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #0] @ (295ef8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #856] @ (296258 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r3, [pc, #104] @ (295f6c ) │ │ │ │ + ldr r2, [pc, #1000] @ (2962ec ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295f04 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78007,15 +78004,15 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #224] @ (2960a0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #56] @ (296000 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r2, [pc, #328] @ (296114 ) │ │ │ │ + ldr r2, [pc, #200] @ (296094 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295fcc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78092,15 +78089,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 296010 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #440] @ (29626c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #552] @ (2962e4 ) │ │ │ │ + ldr r1, [pc, #424] @ (296264 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #888] @ (296438 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002960c0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -78191,15 +78188,15 @@ │ │ │ │ b.n 296124 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #336] @ (2962fc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #584] @ (2963fc ) │ │ │ │ + ldr r0, [pc, #456] @ (29637c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #928] @ (296558 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002961b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78258,15 +78255,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #512] @ (29645c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blxns sl │ │ │ │ + blxns r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #184] @ (296320 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00296268 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78325,15 +78322,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #832] @ (29664c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r4 │ │ │ │ + bxns r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #504] @ (296510 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00296318 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78392,15 +78389,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #128] @ (29643c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, lr │ │ │ │ + mov r4, sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #824] @ (296700 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002963c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78963,15 +78960,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adcs r4, r5 │ │ │ │ + adcs r4, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mvns r0, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79066,15 +79063,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - eors r0, r3 │ │ │ │ + ands r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79169,15 +79166,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ sbcs r0, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79272,15 +79269,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #48 @ 0x30 │ │ │ │ + subs r6, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #236 @ 0xec │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79375,15 +79372,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #28 │ │ │ │ + subs r4, #252 @ 0xfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r7, #128 @ 0x80 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79478,15 +79475,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #8 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #196 @ 0xc4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79581,15 +79578,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #244 @ 0xf4 │ │ │ │ + subs r2, #212 @ 0xd4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r5, #88 @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #176 @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79684,15 +79681,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + subs r1, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r4, #68 @ 0x44 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #156 @ 0x9c │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -80090,23 +80087,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25dbe4 │ │ │ │ subs r0, #98 @ 0x62 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #222 @ 0xde │ │ │ │ + adds r5, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #120 @ 0x78 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r7, #198 @ 0xc6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r5, #22 │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #712 @ (adr r2, 2977c0 ) │ │ │ │ + add r2, pc, #584 @ (adr r2, 297740 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002974f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80206,23 +80203,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ adds r7, #66 @ 0x42 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #190 @ 0xbe │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #88 @ 0x58 │ │ │ │ + adds r4, #56 @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #166 @ 0xa6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r3, #248 @ 0xf8 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #592 @ (adr r1, 297868 ) │ │ │ │ + add r1, pc, #464 @ (adr r1, 2977e8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297618 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80323,25 +80320,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25dbe4 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #138 @ 0x8a │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #20 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r3, #52 @ 0x34 │ │ │ │ + adds r3, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r2, #206 @ 0xce │ │ │ │ + adds r2, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #424 @ (adr r0, 2978e8 ) │ │ │ │ + add r0, pc, #296 @ (adr r0, 297868 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297740 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80441,23 +80438,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25dbe4 │ │ │ │ adds r4, #250 @ 0xfa │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #16 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r1, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #296] @ 0x128 │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297860 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -80552,21 +80549,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 25dbe4 │ │ │ │ adds r3, #210 @ 0xd2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + adds r1, #54 @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297970 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -80660,17 +80657,17 @@ │ │ │ │ blx 25dbe4 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #182 @ 0xb6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r2, #70 @ 0x46 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297a78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80907,25 +80904,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (297d5c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - cmp r7, #26 │ │ │ │ + cmp r6, #250 @ 0xfa │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r2, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r2, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #168 @ 0xa8 │ │ │ │ + cmp r4, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297d60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81098,31 +81095,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -81260,33 +81257,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #184 @ 0xb8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #214 @ 0xd6 │ │ │ │ + cmp r2, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #186 @ 0xba │ │ │ │ + cmp r1, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, #18 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r0, #186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298144 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81521,25 +81518,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (298428 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ - cmp r0, #82 @ 0x52 │ │ │ │ + cmp r0, #50 @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #24 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r5, #186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #472] @ 0x1d8 │ │ │ │ + str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029842c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -81630,59 +81627,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -81703,38 +81700,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -81790,33 +81787,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -81876,53 +81873,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 298884 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ movs r7, #248 @ 0xf8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -81973,15 +81970,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -82497,33 +82494,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 25dbe4 │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r7, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r2, #22] │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #22] │ │ │ │ + ldrh r2, [r2, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r6, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r5, #16] │ │ │ │ + ldrh r4, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r4, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r6, #8] │ │ │ │ + ldrh r6, [r2, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r1, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r0, #6] │ │ │ │ + ldrh r4, [r4, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298ef8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -82610,58 +82607,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -82685,42 +82682,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -82777,33 +82774,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -82865,44 +82862,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 29933c │ │ │ │ ... │ │ │ │ adds r6, r4, #4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + adds r0, r5, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -82960,15 +82957,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 720f08 │ │ │ │ + bl 720ee8 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -83150,17 +83147,17 @@ │ │ │ │ blx 25dbe4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r2, #28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r1, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029961c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83221,15 +83218,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ asrs r6, r3, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r2, r6, #22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002996d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83295,15 +83292,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #11 │ │ │ │ + asrs r6, r1, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r3, #21 │ │ │ │ lsls r5, r6, #1 │ │ │ │ asrs r4, r5, #19 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00299798 : │ │ │ │ @@ -83333,19 +83330,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2997f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r1, #8 │ │ │ │ + asrs r2, r5, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r0, #0] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r4, #0] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002997f4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83371,19 +83368,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29984c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r1, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r0, #31] │ │ │ │ + ldrb r4, [r4, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299850 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83412,19 +83409,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2998b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r0, #29] │ │ │ │ + ldrb r0, [r4, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002998b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83457,19 +83454,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (299928 ) │ │ │ │ ldr r0, [pc, #20] @ (29992c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - asrs r4, r1, #3 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r0, #27] │ │ │ │ + ldrb r6, [r4, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r4, #27] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299930 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83490,19 +83487,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (299974 ) │ │ │ │ ldr r0, [pc, #20] @ (299978 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - asrs r0, r0, #2 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r2, #26] │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029997c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84475,17 +84472,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 29a23e │ │ │ │ b.n 29a172 │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ - lsls r0, r5, #23 │ │ │ │ + lsls r0, r1, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r6, #17] │ │ │ │ + strb r4, [r2, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029a42c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -84786,25 +84783,25 @@ │ │ │ │ bne.n 29a71c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 29a79e │ │ │ │ lsls r4, r3, #27 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r2, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r3, #15 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r2, r2, #22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - lsls r2, r1, #11 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r4, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r6, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029a7a0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -84878,15 +84875,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (29a8a4 ) │ │ │ │ ldr r1, [pc, #76] @ (29a8a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 29a87a │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -84901,24 +84898,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #3 │ │ │ │ + lsrs r0, r0, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (29a8b8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d64 │ │ │ │ + b.w 5d9d44 │ │ │ │ nop │ │ │ │ add r3, sp, #848 @ 0x350 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0029a8bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84926,110 +84923,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (29a914 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4b8 │ │ │ │ + bl 5da498 │ │ │ │ ldr.w ip, [pc, #56] @ 29a918 │ │ │ │ ldr r2, [pc, #56] @ (29a91c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (29a920 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + strb r0, [r7, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r6, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r5, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29a998 │ │ │ │ + beq.n 29a958 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0029a924 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 4c7820 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #44] @ 29a96c │ │ │ │ ldr r2, [pc, #44] @ (29a970 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (29a974 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r6, #31 │ │ │ │ + lsls r6, r2, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r5, #0] │ │ │ │ + strb r0, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0029a978 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 4c7904 │ │ │ │ bl 267948 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3fc │ │ │ │ + bl 5da3dc │ │ │ │ cbz r0, 29a9e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (29a9f8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da404 │ │ │ │ + bl 5da3e4 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 29a9cc │ │ │ │ ldr r0, [pc, #64] @ (29a9fc ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5da604 │ │ │ │ + b.w 5da5e4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -85041,22 +85038,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - bgt.n 29a918 │ │ │ │ + bgt.n 29aad8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r6, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r4, #120] @ 0x78 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029aa0c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29aa1a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -85072,25 +85069,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 4c7820 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #80] @ (29aa94 ) │ │ │ │ ldr r2, [pc, #84] @ (29aa98 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (29aa9c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29aa70 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 29aa70 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -85110,99 +85107,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r6, r6, #27 │ │ │ │ + lsls r6, r2, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r4, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0029aaa0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4c7820 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #60] @ 29aaf8 │ │ │ │ ldr r2, [pc, #60] @ (29aafc ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (29ab00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 29aae4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r3, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0029ab04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 4c7820 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #60] @ 29ab5c │ │ │ │ ldr r2, [pc, #60] @ (29ab60 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (29ab64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 29ab48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + lsls r4, r6, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (29ab7c ) │ │ │ │ ldr r2, [pc, #20] @ (29ab80 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (29ab84 ) │ │ │ │ @@ -85210,22 +85207,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsls r4, r4, #3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (29ab94 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e600 │ │ │ │ + b.w 71e5e0 │ │ │ │ nop │ │ │ │ - adds r0, #112 @ 0x70 │ │ │ │ + adds r0, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -85298,26 +85295,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 25df04 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e524 │ │ │ │ + bl 72e504 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 25df00 │ │ │ │ blx 25ea48 │ │ │ │ ldr r1, [pc, #104] @ (29ace0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (29ace4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ b.n 29ac30 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 29ac16 │ │ │ │ ldr r4, [pc, #92] @ (29ace8 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r3, [pc, #88] @ (29acec ) │ │ │ │ ldr r1, [pc, #92] @ (29acf0 ) │ │ │ │ @@ -85342,42 +85339,42 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ blx 25dbe4 │ │ │ │ ldr r0, [pc, #60] @ (29ad0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ blx 25ff9c │ │ │ │ lsls r0, r4, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf7d20053 │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + @ instruction: 0xf7b20053 │ │ │ │ + push {r3, r7, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r2, r1, #21 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r0, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r6, #20 │ │ │ │ + lsls r4, r2, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r5, #76] @ 0x4c │ │ │ │ + ldr r4, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r0, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (29aeb8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -85480,58 +85477,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e560 │ │ │ │ + bl 70e540 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29adb6 │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 25e520 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29aea2 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (29aee0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ ldr r0, [pc, #168] @ (29aee4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ b.n 29adc4 │ │ │ │ ldr r3, [pc, #160] @ (29aee8 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (29aeec ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (29aef0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #1 │ │ │ │ b.n 29ade4 │ │ │ │ ldr r3, [pc, #144] @ (29aef4 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (29aef8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (29aefc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 29ae5e │ │ │ │ movs r0, #20 │ │ │ │ blx 25dbcc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -85553,48 +85550,48 @@ │ │ │ │ blx 25dc4c │ │ │ │ mov r7, r0 │ │ │ │ b.n 29ae30 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ vqadd.u32 q0, q5, q10 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, #2] │ │ │ │ + strh r4, [r3, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 0, 3, r0, cr8, cr4, {3} │ │ │ │ - ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r1, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r2, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r0, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r6, #13 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r3, #23 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [r0, #128] @ 0x80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -85617,15 +85614,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 29ab98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71e600 │ │ │ │ + b.w 71e5e0 │ │ │ │ ldr r3, [pc, #40] @ (29af88 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r4, [pc, #40] @ (29af8c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (29af90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -85635,21 +85632,21 @@ │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r2, #-464]! @ 0xfffffe30 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r3, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r1, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029af94 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85686,15 +85683,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 72ac88 │ │ │ │ + bl 72ac68 │ │ │ │ cbz r0, 29b03c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -85709,19 +85706,19 @@ │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r4], {116} @ 0x74 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #6 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #896] @ 0x380 │ │ │ │ + ldr r4, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b06c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -85738,31 +85735,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (29b108 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (29b10c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 724fb0 │ │ │ │ + bl 724f90 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 72700c │ │ │ │ + bl 726fec │ │ │ │ cbz r0, 29b0f6 │ │ │ │ ldr r3, [pc, #92] @ (29b110 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (29b114 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7269dc │ │ │ │ + bl 7269bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 726d84 │ │ │ │ + bl 726d64 │ │ │ │ ldr r2, [pc, #72] @ (29b118 ) │ │ │ │ ldr r3, [pc, #52] @ (29b104 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85778,15 +85775,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfbcc0074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xfba80074 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ @ instruction: 0xfb800074 │ │ │ │ │ │ │ │ @@ -85862,26 +85859,26 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 29ab98 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71e600 │ │ │ │ + b.w 71e5e0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @ instruction: 0xfb1c0074 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b200 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -85931,15 +85928,15 @@ │ │ │ │ beq.w 29b528 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 72e4c0 │ │ │ │ + bl 72e4a0 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ blx 25fb80 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -86038,15 +86035,15 @@ │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29b4ca │ │ │ │ ldr r1, [pc, #464] @ (29b58c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 71e600 │ │ │ │ + bl 71e5e0 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29b278 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 29b27a │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -86059,18 +86056,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e524 │ │ │ │ + bl 72e504 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #396] @ (29b59c ) │ │ │ │ ldr r3, [pc, #348] @ (29b56c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -86096,15 +86093,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25fd88 │ │ │ │ b.n 29b3fe │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -86114,43 +86111,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (29b5b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 29b45c │ │ │ │ ldr r2, [pc, #300] @ (29b5b8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (29b5bc ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (29b5c0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 29b45c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 25ea48 │ │ │ │ ldr r3, [pc, #276] @ (29b5c4 ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (29b5c8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (29b5cc ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 29b45c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (29b5d0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -86160,21 +86157,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (29b5d8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldrb.w r3, [r5, #65] @ 0x41 │ │ │ │ cbz r3, 29b52c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 71e600 │ │ │ │ + bl 71e5e0 │ │ │ │ b.n 29b406 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (29b5dc ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -86182,25 +86179,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (29b5e0 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (29b5e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 29b45c │ │ │ │ movs r7, #0 │ │ │ │ b.n 29b406 │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 29b11c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 71e600 │ │ │ │ + bl 71e5e0 │ │ │ │ b.n 29b406 │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 29b31e │ │ │ │ ldr r3, [pc, #152] @ (29b5e8 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (29b5ec ) │ │ │ │ ldr r1, [pc, #156] @ (29b5f0 ) │ │ │ │ @@ -86214,66 +86211,66 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xfa380074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa2a0074 │ │ │ │ cmp r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #104] @ 0x68 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r6, #352]! @ 0x160 │ │ │ │ - str r0, [r4, #116] @ 0x74 │ │ │ │ + ldc2l 0, cr0, [r6, #352] @ 0x160 │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + str r4, [r1, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str.w r0, [r0, r4, lsl #3] │ │ │ │ - ldc2 0, cr0, [r8, #352] @ 0x160 │ │ │ │ - str r2, [r0, #112] @ 0x70 │ │ │ │ + ldc2l 0, cr0, [r8, #-352]! @ 0xfffffea0 │ │ │ │ + str r2, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r1, #84] @ 0x54 │ │ │ │ + str r6, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r1, #0] │ │ │ │ + str r6, [r5, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2l 0, cr0, [r4, #-352]! @ 0xfffffea0 │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ + stc2l 0, cr0, [r4, #-352] @ 0xfffffea0 │ │ │ │ + str r4, [r7, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2l 0, cr0, [r6, #-352] @ 0xfffffea0 │ │ │ │ - str r6, [r7, #76] @ 0x4c │ │ │ │ + stc2 0, cr0, [r6, #-352]! @ 0xfffffea0 │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r4, #76] @ 0x4c │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2 0, cr0, [r0, #-352]! @ 0xfffffea0 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + stc2 0, cr0, [r0, #-352] @ 0xfffffea0 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + stc2l 0, cr0, [r2], #352 @ 0x160 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2l 0, cr0, [r4], {88} @ 0x58 │ │ │ │ - str r4, [r7, #68] @ 0x44 │ │ │ │ + stc2 0, cr0, [r4], #352 @ 0x160 │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2 0, cr0, [ip], {88} @ 0x58 │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + stc2l 0, cr0, [ip], #-352 @ 0xfffffea0 │ │ │ │ + add r4, sp, #792 @ 0x318 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b5f4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86321,18 +86318,18 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bl 260908 │ │ │ │ movw r0, #43124 @ 0xa874 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbf40058 │ │ │ │ - str r6, [r7, #108] @ 0x6c │ │ │ │ + @ instruction: 0xfbd40058 │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b67c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86380,18 +86377,18 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bl 260908 │ │ │ │ rsb r0, r2, #15990784 @ 0xf40000 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb6c0058 │ │ │ │ - str r6, [r6, #100] @ 0x64 │ │ │ │ + @ instruction: 0xfb4c0058 │ │ │ │ + str r6, [r2, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r1, #104] @ 0x68 │ │ │ │ + str r2, [r5, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b704 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86403,32 +86400,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (29b78c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #92] @ (29b790 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 714c84 │ │ │ │ + bl 714c64 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 742ac0 │ │ │ │ + bl 742aa0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 29b758 │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ ldr r2, [pc, #56] @ (29b794 ) │ │ │ │ ldr r3, [pc, #44] @ (29b788 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86442,17 +86439,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf5360074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r3, #56] @ 0x38 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf4f40074 │ │ │ │ │ │ │ │ 0029b798 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86465,40 +86462,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29b844 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29b830 │ │ │ │ mov r1, sp │ │ │ │ - bl 7429cc │ │ │ │ + bl 7429ac │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 29b82a │ │ │ │ cbz r7, 29b7fc │ │ │ │ ldr r6, [pc, #108] @ (29b848 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29b7de │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f54a4 │ │ │ │ + bl 6f5484 │ │ │ │ ldr r2, [pc, #72] @ (29b84c ) │ │ │ │ ldr r3, [pc, #56] @ (29b840 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86508,30 +86505,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ b.n 29b802 │ │ │ │ ldr r0, [pc, #28] @ (29b850 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29b7ca │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf4a20074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ orr.w r0, sl, #15990784 @ 0xf40000 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0029b854 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86546,15 +86543,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25f348 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b56c │ │ │ │ + bl 73b54c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29b8b4 │ │ │ │ ldr r2, [pc, #108] @ (29b8fc ) │ │ │ │ ldr r3, [pc, #104] @ (29b8f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -86576,33 +86573,33 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 25dc4c │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 742338 │ │ │ │ + bl 742318 │ │ │ │ b.n 29b8dc │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b4a8 │ │ │ │ + bl 73b488 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 742364 │ │ │ │ + bl 742344 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29b8d4 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ b.n 29b88c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf3e20074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3c00074 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b904 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -86617,15 +86614,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25f348 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b56c │ │ │ │ + bl 73b54c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29b968 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 29b9a2 │ │ │ │ ldr r2, [pc, #156] @ (29b9e0 ) │ │ │ │ ldr r3, [pc, #152] @ (29b9dc ) │ │ │ │ add r2, pc │ │ │ │ @@ -86649,31 +86646,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 25dc4c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 742338 │ │ │ │ + bl 742318 │ │ │ │ b.n 29b990 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b4a8 │ │ │ │ + bl 73b488 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 742364 │ │ │ │ + bl 742344 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29b988 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ b.n 29b940 │ │ │ │ ldr r2, [pc, #68] @ (29b9e8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 73b524 │ │ │ │ + bl 73b504 │ │ │ │ ldr r2, [pc, #60] @ (29b9ec ) │ │ │ │ ldr r3, [pc, #40] @ (29b9dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86681,62 +86678,62 @@ │ │ │ │ bne.n 29b9d4 │ │ │ │ ldr r2, [pc, #44] @ (29b9f0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73b524 │ │ │ │ + b.w 73b504 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf3320074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf30c0074 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r3, #11 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf29e0074 │ │ │ │ - strb r4, [r2, #6] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 260220 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5dc448 │ │ │ │ + bl 5dc428 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 29ba84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r3, [pc, #92] @ (29ba8c ) │ │ │ │ ldr r1, [pc, #92] @ (29ba90 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #80] @ (29ba94 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 5da6d0 │ │ │ │ + bl 5da6b0 │ │ │ │ ldr r1, [pc, #68] @ (29ba98 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 25eddc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 29ba76 │ │ │ │ @@ -86753,36 +86750,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25d988 │ │ │ │ ldr.w r8, [pc, #20] @ 29ba9c │ │ │ │ add r8, pc │ │ │ │ b.n 29ba28 │ │ │ │ - ldr r0, [pc, #544] @ (29bcb0 ) │ │ │ │ + ldr r0, [pc, #416] @ (29bc30 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r5, #52] @ 0x34 │ │ │ │ + str r6, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #208] @ (29bb70 ) │ │ │ │ + ldr r0, [pc, #80] @ (29baf0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25f778 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86816,20 +86813,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29bbac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29bb92 │ │ │ │ mov r1, sp │ │ │ │ - bl 69af90 │ │ │ │ + bl 69af70 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 29bb6c │ │ │ │ mov r0, r5 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #104] @ (29bbb0 ) │ │ │ │ ldr r3, [pc, #96] @ (29bba8 ) │ │ │ │ @@ -86852,38 +86849,38 @@ │ │ │ │ ldr r6, [pc, #68] @ (29bbb4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29bb74 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6e9230 │ │ │ │ + bl 6e9210 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 29bb3e │ │ │ │ ldr r1, [pc, #36] @ (29bbb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 29bb44 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf13a0074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #168] @ 0xa8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ add.w r0, r8, #116 @ 0x74 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r0, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bbbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86897,42 +86894,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714e68 │ │ │ │ + bl 714e48 │ │ │ │ ldr r1, [pc, #188] @ (29bcac ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #180] @ (29bcb0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #172] @ (29bcb4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 29bc60 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd440 │ │ │ │ + bl 5dd420 │ │ │ │ cbz r0, 29bc7c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5dc2ec │ │ │ │ + bl 5dc2cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #128] @ (29bcb8 ) │ │ │ │ ldr r3, [pc, #104] @ (29bca4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86946,55 +86943,55 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 715dd8 │ │ │ │ + bl 715db8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29bc30 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69b150 │ │ │ │ + bl 69b130 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29bc30 │ │ │ │ ldr r2, [pc, #60] @ (29bcbc ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (29bcc0 ) │ │ │ │ ldr r1, [pc, #64] @ (29bcc4 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 723c60 │ │ │ │ + bl 723c40 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29bc30 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ orns r0, ip, #116 @ 0x74 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + str r0, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsbs r0, r0, #81 @ 0x51 │ │ │ │ + subs.w r0, r0, #81 @ 0x51 │ │ │ │ ands.w r0, r6, #116 @ 0x74 │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xf6280058 │ │ │ │ - str r2, [r7, #16] │ │ │ │ + addw r0, r8, #2136 @ 0x858 │ │ │ │ + str r2, [r3, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bcc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -87007,26 +87004,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #168] @ (29bda0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 69b1c4 │ │ │ │ + bl 69b1a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 29bd5a │ │ │ │ cbz r4, 29bd22 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 29bd7e │ │ │ │ subs r3, #1 │ │ │ │ @@ -87049,25 +87046,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 71602c │ │ │ │ + bl 71600c │ │ │ │ b.n 29bd22 │ │ │ │ movs r1, #1 │ │ │ │ - bl 715fcc │ │ │ │ + bl 715fac │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (29bda8 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ blx 25da68 │ │ │ │ b.n 29bd16 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (29bdac ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ @@ -87078,25 +87075,25 @@ │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.s64 q8, q1, q10 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r4, #7 │ │ │ │ + asrs r4, r0, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vqadd.s32 q0, q1, q10 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf52a0058 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + add.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ + str r0, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bdb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87108,21 +87105,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (29be60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 29be32 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5dd440 │ │ │ │ + bl 5dd420 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 29be46 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 29be3a │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -87140,38 +87137,38 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ mov r1, r0 │ │ │ │ b.n 29be02 │ │ │ │ ldr r1, [pc, #44] @ (29be68 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 29be0a │ │ │ │ ldr r1, [pc, #36] @ (29be6c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 29be0a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 4, r0, cr2, cr4, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #456] @ 0x1c8 │ │ │ │ + str r5, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mcr 0, 2, r0, cr2, cr4, {3} │ │ │ │ - ldrsh r6, [r6, r7] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029be70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87183,19 +87180,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29bee4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5de7d0 │ │ │ │ + bl 5de7b0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #56] @ (29bee8 ) │ │ │ │ ldr r3, [pc, #44] @ (29bee0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87213,15 +87210,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [sl, #464] @ 0x1d0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #496] @ (29c0d8 ) │ │ │ │ + ldr r2, [pc, #368] @ (29c058 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldc 0, cr0, [lr, #464] @ 0x1d0 │ │ │ │ │ │ │ │ 0029beec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -87234,19 +87231,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29bf60 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5de8c0 │ │ │ │ + bl 5de8a0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #56] @ (29bf64 ) │ │ │ │ ldr r3, [pc, #44] @ (29bf5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87264,15 +87261,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [lr, #-464] @ 0xfffffe30 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stc 0, cr0, [r2, #-464]! @ 0xfffffe30 │ │ │ │ │ │ │ │ 0029bf68 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29bf7a │ │ │ │ movs r0, #0 │ │ │ │ @@ -87290,43 +87287,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 25f348 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b56c │ │ │ │ + bl 73b54c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da6e0 │ │ │ │ + bl 5da6c0 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 29bfd8 │ │ │ │ mov r4, r0 │ │ │ │ b.n 29bfb6 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 29bfd8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da3fc │ │ │ │ + bl 5da3dc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29bfb2 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73b524 │ │ │ │ + bl 73b504 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29bfb6 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25f018 │ │ │ │ nop │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r4, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bfe8 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29bffa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -87341,19 +87338,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 25f348 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b56c │ │ │ │ + bl 73b54c │ │ │ │ ldr r0, [pc, #68] @ (29c064 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 69af90 │ │ │ │ + bl 69af70 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29c058 │ │ │ │ ldr r6, [pc, #56] @ (29c068 ) │ │ │ │ add r6, pc │ │ │ │ b.n 29c038 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -87364,29 +87361,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 25dfb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29c034 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73b524 │ │ │ │ + bl 73b504 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29c038 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6e9230 │ │ │ │ + b.w 6e9210 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r0, r1] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r4, [r0, r1] │ │ │ │ + ldrsh r4, [r4, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (29c074 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ str r4, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -87395,47 +87392,47 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (29c0dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #64] @ (29c0e0 ) │ │ │ │ ldr r1, [pc, #64] @ (29c0e4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #48] @ (29c0e8 ) │ │ │ │ ldr r3, [pc, #52] @ (29c0ec ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movw r0, #88 @ 0x58 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + @ instruction: 0xf2200058 │ │ │ │ + ldrb r2, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r0, r7] │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r7, r7] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r4, [r2, r0] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87448,15 +87445,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (29c154 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cbz r3, 29c132 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87467,25 +87464,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (29c158 ) │ │ │ │ ldr r4, [pc, #32] @ (29c15c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 29c11e │ │ │ │ nop │ │ │ │ - rsb r0, r8, #88 @ 0x58 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + sub.w r0, r8, #88 @ 0x58 │ │ │ │ + ldrb r6, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r0, r7] │ │ │ │ + ldrb r0, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r3, r7] │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c160 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -87505,15 +87502,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (29c31c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -87595,15 +87592,15 @@ │ │ │ │ blx 260214 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (29c32c ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29c202 │ │ │ │ blx 25f070 │ │ │ │ ldr r3, [pc, #160] @ (29c330 ) │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (29c334 ) │ │ │ │ add r3, pc │ │ │ │ @@ -87611,15 +87608,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 29c22a │ │ │ │ ldr r3, [pc, #136] @ (29c33c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87627,15 +87624,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (29c328 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29c1b8 │ │ │ │ ldr r0, [pc, #112] @ (29c340 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ b.n 29c1b8 │ │ │ │ ldr r3, [pc, #104] @ (29c344 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29c224 │ │ │ │ @@ -87644,47 +87641,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29c224 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (29c348 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29c224 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - adcs.w r0, r8, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf1380058 │ │ │ │ @ instruction: 0xeace0074 │ │ │ │ - ldrb r0, [r1, r5] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r5] │ │ │ │ + ldrb r2, [r0, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xeabe0074 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, r2, r4, ror #1 │ │ │ │ cmp r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r4] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bics.w r0, sl, #88 @ 0x58 │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ands.w r0, sl, #88 @ 0x58 │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r3, r1] │ │ │ │ + ldrb r2, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r0, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 29c388 │ │ │ │ sub sp, #8 │ │ │ │ @@ -87693,24 +87690,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (29c390 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29c160 │ │ │ │ nop │ │ │ │ - vqadd.s32 q8, q5, q4 │ │ │ │ - ldrb r0, [r3, r2] │ │ │ │ + vqadd.s8 q8, q5, q4 │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r7, r2] │ │ │ │ + ldrb r6, [r3, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c394 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87722,15 +87719,15 @@ │ │ │ │ cbz r1, 29c3c0 │ │ │ │ ldr r0, [pc, #40] @ (29c3d8 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72558c │ │ │ │ + b.w 72556c │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (29c3dc ) │ │ │ │ add r0, pc │ │ │ │ bl 447ed4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -87810,15 +87807,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 29c4a0 │ │ │ │ ldr r0, [pc, #112] @ (29c4f8 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29c4a0 │ │ │ │ ldr r3, [pc, #84] @ (29c4ec ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29c4ba │ │ │ │ movs r3, #1 │ │ │ │ @@ -87845,28 +87842,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29c49e │ │ │ │ ldr r0, [pc, #40] @ (29c4fc ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29c49e │ │ │ │ @ instruction: 0xe8120074 │ │ │ │ ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r0, #2 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r7] │ │ │ │ + ldrh r2, [r2, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c500 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -87940,15 +87937,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (29c604 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ b.n 29c54a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 29c5c4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29c538 │ │ │ │ ldr r3, [pc, #64] @ (29c608 ) │ │ │ │ @@ -87978,23 +87975,23 @@ │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r4, r0, #2 │ │ │ │ b.n 29c394 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r4!, {r5, r6} │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldc 0, cr0, [r0, #352]! @ 0x160 │ │ │ │ - ldrh r2, [r6, r1] │ │ │ │ + ldc 0, cr0, [r0, #352] @ 0x160 │ │ │ │ + ldrh r2, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r1, r4] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldc 0, cr0, [r8, #352] @ 0x160 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldcl 0, cr0, [r8, #-352]! @ 0xfffffea0 │ │ │ │ + ldrh r2, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c620 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88060,15 +88057,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 29c6d0 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 29c6b4 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 7255a4 │ │ │ │ + b.w 725584 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -88198,18 +88195,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (29c81c ) │ │ │ │ ldr r0, [pc, #20] @ (29c820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - sbcs.w r0, r0, r8, lsr #1 │ │ │ │ - ldr r2, [r6, r0] │ │ │ │ + adcs.w r0, r0, r8, lsr #1 │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c824 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88254,15 +88251,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 447b24 │ │ │ │ cbz r0, 29c8c0 │ │ │ │ ldr r0, [pc, #120] @ (29c908 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ ldr r2, [pc, #112] @ (29c90c ) │ │ │ │ ldr r3, [pc, #92] @ (29c8f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -88289,15 +88286,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (29c918 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29c85a │ │ │ │ ldr r0, [pc, #60] @ (29c91c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29c85a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ b.n 29c110 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29c10c │ │ │ │ @@ -88316,15 +88313,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1!, {r2, r3, r6} │ │ │ │ lsls r4, r0, #2 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ + ldr r0, [r3, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r1, 29c962 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (29c970 ) │ │ │ │ @@ -88409,21 +88406,21 @@ │ │ │ │ b.n 29c9c4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29ca08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrh r6, [r3, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (29ca18 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88436,51 +88433,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (29ca84 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dc928 │ │ │ │ + bl 5dc908 │ │ │ │ ldr r3, [pc, #60] @ (29ca88 ) │ │ │ │ ldr r2, [pc, #64] @ (29ca8c ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (29ca90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 29cebc │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [pc, #224] @ (29cb64 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r0, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r4] │ │ │ │ + ldrsb r4, [r5, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r2, r4, r7} │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (29ca9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 724574 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + b.w 724554 │ │ │ │ + ldrsb r2, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -88539,25 +88536,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29cb10 │ │ │ │ ldr r0, [pc, #24] @ (29cb50 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29cb10 │ │ │ │ b.n 29cdd4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -88595,26 +88592,26 @@ │ │ │ │ bne.n 29cb90 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 29cbe4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ ldr r3, [pc, #56] @ (29cc20 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29cbbc │ │ │ │ ldr r3, [pc, #48] @ (29cc24 ) │ │ │ │ @@ -88626,29 +88623,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29cbbc │ │ │ │ ldr r0, [pc, #36] @ (29cc2c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29cbbc │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 29cbb0 │ │ │ │ b.n 29cde4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, pc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, r6] │ │ │ │ + strb r2, [r1, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -88673,15 +88670,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29cc60 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88698,80 +88695,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (29cd5c ) │ │ │ │ ldr r2, [pc, #100] @ (29cd60 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (29cd64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 29cd1a │ │ │ │ bl 29caf4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 29cd2e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 29cd48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df00 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 29cae0 │ │ │ │ + b.n 29caa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r2, r3] │ │ │ │ + strb r2, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r4, r3] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (29ceec ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -88780,21 +88777,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (29cef4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (29cef8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 29ceaa │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 731e40 │ │ │ │ + bl 731e20 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (29cefc ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 25dbcc │ │ │ │ add r5, pc │ │ │ │ @@ -88803,45 +88800,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29ce86 │ │ │ │ ldr r6, [pc, #296] @ (29cf04 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ce54 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5d6c9c │ │ │ │ + bl 5d6c7c │ │ │ │ cbnz r0, 29ce54 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 29ce04 │ │ │ │ b.n 29ce10 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 29ce10 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29cdfa │ │ │ │ ldr r1, [pc, #244] @ (29cf08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ceb6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -88917,27 +88914,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (29cf10 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 29ce38 │ │ │ │ stmia r4!, {r3, r5, r7} │ │ │ │ lsls r4, r0, #2 │ │ │ │ - b.n 29cb6c │ │ │ │ + b.n 29cb2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strb r6, [r5, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + strb r2, [r0, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #126 @ 0x7e │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, r0] │ │ │ │ + strb r0, [r0, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r5, r7] │ │ │ │ + strh r0, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r1, #74 @ 0x4a │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88952,28 +88949,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (29cf64 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 70f53c │ │ │ │ + b.w 70f51c │ │ │ │ nop │ │ │ │ - b.n 29c884 │ │ │ │ + b.n 29c844 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r4, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 29cfc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -88981,50 +88978,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (29cfc8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 29cfaa │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5da94c │ │ │ │ + b.w 5da92c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 29c840 │ │ │ │ + b.n 29c800 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r5, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, r1] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29cff4 │ │ │ │ ldr r1, [pc, #56] @ (29d020 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 29d006 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -89034,22 +89031,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (29d028 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 29cff4 │ │ │ │ - strh r6, [r2, r0] │ │ │ │ + str r6, [r6, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29d790 │ │ │ │ + b.n 29d750 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r0, r7] │ │ │ │ + str r4, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r0, 29d078 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 29d086 │ │ │ │ push {lr} │ │ │ │ @@ -89064,15 +89061,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 29d064 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 731fb0 │ │ │ │ + b.w 731f90 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89081,22 +89078,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 731fb0 │ │ │ │ + b.w 731f90 │ │ │ │ nop │ │ │ │ │ │ │ │ 0029d090 : │ │ │ │ cbz r0, 29d09a │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 731fb0 │ │ │ │ + b.w 731f90 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029d0a4 : │ │ │ │ cbz r0, 29d0f0 │ │ │ │ @@ -89116,15 +89113,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 29d0dc │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 731fb0 │ │ │ │ + b.w 731f90 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89133,40 +89130,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 731fb0 │ │ │ │ + b.w 731f90 │ │ │ │ nop │ │ │ │ │ │ │ │ 0029d108 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 732054 │ │ │ │ + bl 732034 │ │ │ │ cbnz r0, 29d130 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 731e4c │ │ │ │ - bl 73120c │ │ │ │ + b.w 731e2c │ │ │ │ + bl 7311ec │ │ │ │ ldr r3, [pc, #12] @ (29d144 ) │ │ │ │ ldr r1, [pc, #16] @ (29d148 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7307f4 │ │ │ │ + bl 7307d4 │ │ │ │ b.n 29d120 │ │ │ │ - str r2, [r3, r3] │ │ │ │ + str r2, [r7, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 0029d14c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -89212,31 +89209,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29d182 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733c1c │ │ │ │ + b.w 733bfc │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ ldr r3, [pc, #36] @ (29d218 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (29d21c ) │ │ │ │ ldr r0, [pc, #40] @ (29d220 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -89247,25 +89244,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (29d228 ) │ │ │ │ ldr r0, [pc, #32] @ (29d22c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - b.n 29d5ac │ │ │ │ + b.n 29d56c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r6, r0] │ │ │ │ + str r2, [r2, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r1, r1] │ │ │ │ + str r2, [r5, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29d590 │ │ │ │ + b.n 29d550 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r3, r0] │ │ │ │ + ldr r7, [pc, #1016] @ (29d624 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r1, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d230 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029d234 : │ │ │ │ @@ -89330,17 +89327,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - b.n 29d540 │ │ │ │ + b.n 29d500 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 29d510 │ │ │ │ + b.n 29d4d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0029d2c8 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 29d300 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89389,19 +89386,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (29d354 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 29d458 │ │ │ │ + b.n 29d418 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #952] @ (29d70c ) │ │ │ │ + ldr r6, [pc, #824] @ (29d68c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #96] @ (29d3b8 ) │ │ │ │ + ldr r6, [pc, #992] @ (29d738 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d358 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -89465,15 +89462,15 @@ │ │ │ │ bpl.n 29d386 │ │ │ │ ldr r0, [pc, #68] @ (29d438 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29d386 │ │ │ │ ldr r3, [pc, #52] @ (29d43c ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (29d440 ) │ │ │ │ ldr r0, [pc, #52] @ (29d444 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -89483,27 +89480,27 @@ │ │ │ │ nop │ │ │ │ bhi.n 29d3cc │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #496] @ (29d61c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #960] @ (29d7f0 ) │ │ │ │ + ldr r6, [pc, #832] @ (29d770 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #552] @ (29d664 ) │ │ │ │ + ldr r6, [pc, #424] @ (29d5e4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + svc 144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #104] @ (29d4ac ) │ │ │ │ + ldr r5, [pc, #1000] @ (29d82c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #736] @ (29d728 ) │ │ │ │ + ldr r6, [pc, #608] @ (29d6a8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d448 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89541,26 +89538,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29d468 │ │ │ │ ldr r0, [pc, #28] @ (29d4c8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29d468 │ │ │ │ nop │ │ │ │ bvc.n 29d4a0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #232] @ (29d5b4 ) │ │ │ │ + ldr r6, [pc, #104] @ (29d534 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d4cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89595,25 +89592,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29d4f0 │ │ │ │ ldr r0, [pc, #24] @ (29d540 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29d4f0 │ │ │ │ bvc.n 29d608 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #896] @ (29d8c4 ) │ │ │ │ + ldr r5, [pc, #768] @ (29d844 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d544 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -89706,17 +89703,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bvs.n 29d62c │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - udf #66 @ 0x42 │ │ │ │ + udf #34 @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 29d288 │ │ │ │ + b.n 29d248 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bvs.n 29d6c8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0029d654 : │ │ │ │ cbz r0, 29d65a │ │ │ │ b.w 29caf4 │ │ │ │ @@ -89840,29 +89837,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (29d7b8 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bgt.n 29d838 │ │ │ │ + bgt.n 29d7f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #664] @ (29da50 ) │ │ │ │ + ldr r2, [pc, #536] @ (29d9d0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #672] @ (29da5c ) │ │ │ │ + ldr r3, [pc, #544] @ (29d9dc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d7bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89874,34 +89871,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (29d808 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r3, [pc, #28] @ (29d80c ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (29d810 ) │ │ │ │ ldr r0, [pc, #28] @ (29d814 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #520] @ (29da14 ) │ │ │ │ + ldr r3, [pc, #392] @ (29d994 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 29d7a0 │ │ │ │ + blt.n 29d760 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #200] @ (29d8dc ) │ │ │ │ + ldr r2, [pc, #72] @ (29d85c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #384] @ (29d998 ) │ │ │ │ + ldr r3, [pc, #256] @ (29d918 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d818 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -89988,28 +89985,28 @@ │ │ │ │ beq.w 29dab6 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 29da20 │ │ │ │ ldr r6, [pc, #580] @ (29db34 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29d9b6 │ │ │ │ ldr r5, [pc, #564] @ (29db38 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (29db3c ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 29d93c │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 29d92c │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 29d92c │ │ │ │ @@ -90046,15 +90043,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (29db48 ) │ │ │ │ ldr r2, [pc, #476] @ (29db4c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r6, [pc, #460] @ (29db50 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 29dac6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 29d9ac │ │ │ │ @@ -90074,27 +90071,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29caa0 │ │ │ │ b.n 29d8ee │ │ │ │ ldr r6, [pc, #420] @ (29db5c ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29d93c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (29db60 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (29db64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 2a7260 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2a71fc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90112,15 +90109,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (29db70 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 29d980 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 29d8ee │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -90155,15 +90152,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (29db7c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 29d980 │ │ │ │ ldr r3, [pc, #248] @ (29db80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29d842 │ │ │ │ ldr r3, [pc, #240] @ (29db84 ) │ │ │ │ @@ -90172,15 +90169,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29d842 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (29db88 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29d842 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29d8be │ │ │ │ b.n 29d9fc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -90229,67 +90226,67 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bmi.n 29db74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 29db6c │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r1, [pc, #40] @ (29db60 ) │ │ │ │ + ldr r0, [pc, #936] @ (29dee0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 29daa8 │ │ │ │ + bge.n 29da68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #792] @ (29de58 ) │ │ │ │ + ldr r0, [pc, #664] @ (29ddd8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 29dc08 │ │ │ │ + bge.n 29dbc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #744] @ (29de34 ) │ │ │ │ + ldr r0, [pc, #616] @ (29ddb4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #336] @ (29dca0 ) │ │ │ │ + ldr r2, [pc, #208] @ (29dc20 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xb8a6 │ │ │ │ lsls r4, r0, #2 │ │ │ │ @ instruction: 0xb88e │ │ │ │ lsls r4, r0, #2 │ │ │ │ @ instruction: 0xb886 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r2, [pc, #592] @ (29ddb0 ) │ │ │ │ + ldr r2, [pc, #464] @ (29dd30 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29db48 │ │ │ │ + bls.n 29db08 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #16] @ (29db78 ) │ │ │ │ + blxns ip │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29dae8 │ │ │ │ + bls.n 29daa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #128] @ (29dbf0 ) │ │ │ │ + ldr r0, [pc, #0] @ (29db70 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #40] @ (29db9c ) │ │ │ │ + ldr r1, [pc, #936] @ (29df1c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29dc2c │ │ │ │ + bls.n 29dbec │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blxns r7 │ │ │ │ + blxns r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #520] @ (29dd88 ) │ │ │ │ + ldr r1, [pc, #392] @ (29dd08 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #992] @ (29df6c ) │ │ │ │ + ldr r0, [pc, #864] @ (29deec ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 29db70 │ │ │ │ + bhi.n 29db30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 29db40 │ │ │ │ + bhi.n 29db00 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 29dae4 │ │ │ │ + bhi.n 29daa4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bx r2 │ │ │ │ + mov r8, lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #440] @ (29dd58 ) │ │ │ │ + ldr r0, [pc, #312] @ (29dcd8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029dba0 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 29dbb8 │ │ │ │ @@ -90311,15 +90308,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ nop │ │ │ │ │ │ │ │ 0029dbec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90363,26 +90360,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29dc0e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (29dc70 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 29dc0e │ │ │ │ beq.n 29dd00 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #40] @ (29dc9c ) │ │ │ │ + @ instruction: 0x47ea │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029dc74 : │ │ │ │ cbz r0, 29dc80 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -90411,19 +90408,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29dcc4 ) │ │ │ │ ldr r0, [pc, #20] @ (29dcc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bvc.n 29dce0 │ │ │ │ + bvs.n 29dca0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r0, fp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + @ instruction: 0x47b2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029dccc : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29dd60 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -90455,25 +90452,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -90579,23 +90576,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (29de74 ) │ │ │ │ ldr r0, [pc, #28] @ (29de78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bpl.n 29dda8 │ │ │ │ + bpl.n 29df68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 29df6c │ │ │ │ + bpl.n 29df2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 29df40 │ │ │ │ + bpl.n 29df00 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mvns r0, r2 │ │ │ │ + bics r0, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r6, r8 │ │ │ │ + mov r6, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029de7c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90776,15 +90773,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (29e070 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 29e050 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -90812,19 +90809,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - bcc.n 29dfe0 │ │ │ │ + bcc.n 29dfa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rors r0, r6 │ │ │ │ + rors r0, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rors r4, r0 │ │ │ │ + sbcs r4, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e074 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90836,15 +90833,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 29f79c │ │ │ │ mov r0, r6 │ │ │ │ bl 29f790 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -90874,19 +90871,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bcc.n 29e160 │ │ │ │ + bcc.n 29e120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adcs r4, r0 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adcs r2, r5 │ │ │ │ + adcs r2, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e100 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 29e10a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90900,19 +90897,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e134 ) │ │ │ │ ldr r0, [pc, #20] @ (29e138 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bcs.n 29e070 │ │ │ │ + bcs.n 29e230 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r1 │ │ │ │ + lsrs r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bics r2, r3 │ │ │ │ + muls r2, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e13c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 29e146 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -90926,19 +90923,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e170 ) │ │ │ │ ldr r0, [pc, #20] @ (29e174 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bcs.n 29e234 │ │ │ │ + bcs.n 29e1f4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r1 │ │ │ │ + lsls r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - muls r6, r3 │ │ │ │ + orrs r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e178 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 29e182 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -90952,19 +90949,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e1ac ) │ │ │ │ ldr r0, [pc, #20] @ (29e1b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bcs.n 29e1f8 │ │ │ │ + bcs.n 29e1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r2 │ │ │ │ + eors r0, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orrs r2, r4 │ │ │ │ + orrs r2, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e1b4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91260,19 +91257,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e44c ) │ │ │ │ ldr r0, [pc, #20] @ (29e450 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r7, {r1, r2, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #240 @ 0xf0 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r0 │ │ │ │ + eors r2, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e454 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91285,18 +91282,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 25dc4c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dcdd4 │ │ │ │ + bl 5dcdb4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5dc900 │ │ │ │ + bl 5dc8e0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29e472 │ │ │ │ ldr r3, [pc, #28] @ (29e4b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -91305,17 +91302,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ subs r4, r1, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - eors r6, r3 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r2, #5] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ add r5, sp, #568 @ 0x238 │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 0029e4bc : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -91335,15 +91332,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (29e51c ) │ │ │ │ add r5, pc │ │ │ │ b.n 29e4ea │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 29e502 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e4e4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -91354,15 +91351,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, r3, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - subs r5, #28 │ │ │ │ + subs r4, #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r5, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029e524 : │ │ │ │ ldr r3, [pc, #28] @ (29e544 ) │ │ │ │ add r3, pc │ │ │ │ @@ -91407,27 +91404,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 29e58a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 29e5ca │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd1b4 │ │ │ │ + bl 5dd194 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 29e584 │ │ │ │ ldr r1, [pc, #80] @ (29e5f8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dc154 │ │ │ │ + bl 5dc134 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 29e584 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -91445,35 +91442,35 @@ │ │ │ │ nop │ │ │ │ subs r2, r2, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ stmia r6!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #496] @ (29e7dc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6!, {r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #42 @ 0x2a │ │ │ │ + subs r2, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - orrs.w r0, ip, #74 @ 0x4a │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + bics.w r0, ip, #74 @ 0x4a │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0029e5fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2fcccc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d640c │ │ │ │ + bl 5d63ec │ │ │ │ cbz r0, 29e63e │ │ │ │ mov r1, r5 │ │ │ │ bl 29e548 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29e664 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -91493,79 +91490,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 723c60 │ │ │ │ + bl 723c40 │ │ │ │ b.n 29e62a │ │ │ │ ldr r3, [pc, #44] @ (29e694 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (29e698 ) │ │ │ │ ldr r1, [pc, #48] @ (29e69c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 29e62a │ │ │ │ nop │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ + cmp r3, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5!, {r2, r4, r6} │ │ │ │ + ldmia r5, {r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, #106 @ 0x6a │ │ │ │ + subs r6, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r3, #148 @ 0x94 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e6a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (29e6f0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 29e6dc │ │ │ │ ldr.w ip, [pc, #52] @ 29e6f4 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (29e6f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #6 │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e6fc : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -91576,67 +91573,67 @@ │ │ │ │ cbz r0, 29e734 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (29e740 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e744 : │ │ │ │ cbz r0, 29e770 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (29e798 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 29e77a │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (29e79c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r2, #164 @ 0xa4 │ │ │ │ + subs r2, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e7a0 : │ │ │ │ cbz r0, 29e7b6 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -91655,56 +91652,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e7e0 ) │ │ │ │ ldr r0, [pc, #20] @ (29e7e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #92 @ 0x5c │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e7e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (29e934 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e8a8 │ │ │ │ ldr r4, [pc, #300] @ (29e938 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (29e93c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e900 │ │ │ │ ldr r2, [pc, #276] @ (29e940 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (29e944 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #264] @ (29e948 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29e8de │ │ │ │ ldr r7, [pc, #256] @ (29e94c ) │ │ │ │ @@ -91712,25 +91709,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 29e85a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29e8de │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr r2, [pc, #236] @ (29e950 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 29e852 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 29e852 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -91743,36 +91740,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25dc48 │ │ │ │ ldr r4, [pc, #172] @ (29e958 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 29e8f0 │ │ │ │ ldr r0, [pc, #164] @ (29e95c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (29e960 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 2a6fd4 │ │ │ │ cbz r0, 29e8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260360 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29e8d4 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ b.n 29e8d4 │ │ │ │ ldr r0, [pc, #112] @ (29e964 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25dc48 │ │ │ │ @@ -91788,44 +91785,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 29e89a │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r1, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc 0, cr0, [r6, #296]! @ 0x128 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + stc 0, cr0, [r6, #296] @ 0x128 │ │ │ │ + adds r7, #76 @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r6, r5, #31 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5, r6} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #108 @ 0x6c │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r3!, {r1} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #16 │ │ │ │ + subs r0, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r5, #11 │ │ │ │ + lsrs r6, r1, #11 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 0029e96c : │ │ │ │ cbz r0, 29e972 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -91838,45 +91835,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (29e9d8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 29e9b6 │ │ │ │ ldr.w ip, [pc, #64] @ 29e9dc │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (29e9e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - subs r0, #110 @ 0x6e │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r4} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #44 @ 0x2c │ │ │ │ + subs r0, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e9e4 : │ │ │ │ cbz r0, 29ea02 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29ea0e │ │ │ │ @@ -92058,28 +92055,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 29eb9a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29ec6a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29eb92 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 29eb92 │ │ │ │ ldr r3, [pc, #292] @ (29ecd4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (29ecd8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dd1b4 │ │ │ │ + bl 5dd194 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29eb92 │ │ │ │ ldr r3, [pc, #280] @ (29ecdc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29ec86 │ │ │ │ @@ -92097,27 +92094,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (29ece8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 29ec18 │ │ │ │ ldr r3, [pc, #204] @ (29ecd4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (29ecec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5dcb7c │ │ │ │ + bl 5dcb5c │ │ │ │ ldr r2, [pc, #212] @ (29ecf0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 29d544 │ │ │ │ mov r1, r0 │ │ │ │ @@ -92130,15 +92127,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -92148,15 +92145,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29eca6 │ │ │ │ ldr r0, [pc, #132] @ (29ecf8 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ mov r4, r0 │ │ │ │ b.n 29ebe0 │ │ │ │ ldr r3, [pc, #116] @ (29ecfc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29ebcc │ │ │ │ @@ -92164,66 +92161,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29ebcc │ │ │ │ ldr r0, [pc, #104] @ (29ed04 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29ebcc │ │ │ │ ldr r3, [pc, #96] @ (29ed08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29ec72 │ │ │ │ ldr r3, [pc, #76] @ (29ed00 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29ec72 │ │ │ │ ldr r0, [pc, #80] @ (29ed0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29ec72 │ │ │ │ asrs r4, r7, #18 │ │ │ │ lsls r5, r6, #1 │ │ │ │ stmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5} │ │ │ │ + ldmia r0!, {r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #496] @ (29eec8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #242 @ 0xf2 │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #232 @ 0xe8 │ │ │ │ + adds r5, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #12 │ │ │ │ + adds r5, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + adds r3, #118 @ 0x76 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vabal.u , d31, d0 │ │ │ │ + @ instruction: 0xffff3560 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #150 @ 0x96 │ │ │ │ + subs r0, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #144 @ 0x90 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ed10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92245,15 +92242,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (29edb4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (29edb8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dcb7c │ │ │ │ + bl 5dcb5c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (29edbc ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -92280,33 +92277,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29ed44 │ │ │ │ ldr r0, [pc, #40] @ (29edcc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 29ed44 │ │ │ │ itet ne │ │ │ │ lslne r4, r6, #1 │ │ │ │ cmpeq r2, #232 @ 0xe8 │ │ │ │ movne r0, r0 │ │ │ │ ldr r0, [pc, #496] @ (29efa8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #88 @ 0x58 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r6} │ │ │ │ + stmia r6!, {r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #188 @ 0xbc │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029edd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92318,15 +92315,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 29edf4 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 29ee1c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29edee │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 29edee │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -92349,15 +92346,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ asrs r0, r2, #9 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r4, #18 │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ee44 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92368,15 +92365,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 29eec2 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 29ee94 │ │ │ │ cbz r7, 29ee80 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -92412,21 +92409,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (29eee8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #94 @ 0x5e │ │ │ │ + adds r3, #62 @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #164 @ 0xa4 │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029eeec : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -92506,19 +92503,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ add r2, pc, #680 @ (adr r2, 29f258 ) │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #140 @ 0x8c │ │ │ │ + adds r2, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #238 @ 0xee │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029efbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -92565,54 +92562,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (29f08c ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (29f090 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 720020 │ │ │ │ + bl 720000 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29f062 │ │ │ │ ldr r2, [pc, #64] @ (29f094 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29f000 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 29f004 │ │ │ │ b.n 29eff2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 29f050 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ pop {r2, r4, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #192 @ (adr r2, 29f148 ) │ │ │ │ lsls r4, r0, #2 │ │ │ │ pop {r3, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #64] @ (29f0d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, pc, #856 @ (adr r1, 29f3f0 ) │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 0029f098 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92671,54 +92668,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (29f1cc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (29f1d0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 720020 │ │ │ │ + bl 720000 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29f176 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (29f1d4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f0d4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [pc, #124] @ (29f1d8 ) │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ cbnz r0, 29f182 │ │ │ │ ldr r2, [pc, #120] @ (29f1dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (29f1e0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ b.n 29f138 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [pc, #88] @ (29f1e4 ) │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29f162 │ │ │ │ ldr r2, [pc, #80] @ (29f1e8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -92742,33 +92739,33 @@ │ │ │ │ lsls r4, r0, #2 │ │ │ │ cbnz r4, 29f224 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cbnz r6, 29f220 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #64] @ (29f210 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, pc, #944 @ (adr r0, 29f588 ) │ │ │ │ lsls r4, r0, #2 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, #84 @ 0x54 │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #170 @ 0xaa │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #120 @ 0x78 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #60 @ 0x3c │ │ │ │ + adds r4, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f1f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92808,25 +92805,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #88 @ (adr r0, 29f2c0 ) │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r1!, {r2, r7} │ │ │ │ + stmia r1!, {r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #238 @ 0xee │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #160 @ 0xa0 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #0 │ │ │ │ + adds r3, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f280 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92866,23 +92863,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r7, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #166 @ 0xa6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #150 @ 0x96 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #2 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f300 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92909,30 +92906,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e44c │ │ │ │ ldr r3, [pc, #140] @ (29f3d0 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 29f35a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ adds r4, #1 │ │ │ │ blx 25e44c │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 29f386 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f348 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 720020 │ │ │ │ + bl 720000 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29f3a8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f348 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -92948,36 +92945,36 @@ │ │ │ │ bne.n 29f3b0 │ │ │ │ ldr r0, [pc, #60] @ (29f3d8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25e448 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ b.n 29f37a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ cbnz r0, 29f3c6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r3, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbnz r4, 29f3ce │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r7, [sp, #0] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r2, #92 @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r4, #15 │ │ │ │ + lsrs r0, r0, #15 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #64] @ (29f414 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8c6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r2, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (29f604 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -93196,41 +93193,41 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ @ instruction: 0xb858 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xb854 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #58 @ 0x3a │ │ │ │ + adds r3, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #90 @ 0x5a │ │ │ │ + adds r3, #58 @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #92 @ 0x5c │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvc.n 29f634 │ │ │ │ + bvs.n 29f5f4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r3, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb768 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 29f538 │ │ │ │ + bvs.n 29f6f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 29f71c │ │ │ │ + bvs.n 29f6dc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #88 @ 0x58 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bpl.n 29f600 │ │ │ │ + bpl.n 29f5c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r2, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + adds r2, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f648 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (29f70c ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -93306,17 +93303,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @ instruction: 0xb604 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r1, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f71c : │ │ │ │ ldr r0, [pc, #4] @ (29f724 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29f3dc │ │ │ │ nop │ │ │ │ @@ -93683,19 +93680,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29faa4 ) │ │ │ │ ldr r0, [pc, #20] @ (29faa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 29fb7c │ │ │ │ + bne.n 29fb3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #160 @ 0xa0 │ │ │ │ + adds r0, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029faac : │ │ │ │ cbz r0, 29fab2 │ │ │ │ b.w 25df00 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -93722,19 +93719,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fafc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 29fb2c │ │ │ │ + beq.n 29faec │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #68 @ 0x44 │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fb00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93778,25 +93775,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (29fb88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 29fad4 │ │ │ │ + beq.n 29fa94 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #216 @ 0xd8 │ │ │ │ + cmp r7, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #20 │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29fab8 │ │ │ │ + beq.n 29fc78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #196 @ 0xc4 │ │ │ │ + cmp r7, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #16 │ │ │ │ + cmp r7, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fb8c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93828,19 +93825,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fbec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 29fc3c │ │ │ │ + beq.n 29fbfc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #84 @ 0x54 │ │ │ │ + cmp r7, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fbf0 : │ │ │ │ cbz r0, 29fc00 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -93857,19 +93854,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fc2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #20 │ │ │ │ + cmp r6, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fc30 : │ │ │ │ cbz r0, 29fc40 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -93886,19 +93883,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fc6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r3, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #212 @ 0xd4 │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r6, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fc70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93917,19 +93914,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29fcac ) │ │ │ │ ldr r0, [pc, #20] @ (29fcb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r7!, {r2, r5, r6} │ │ │ │ + ldmia r7!, {r2, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r6, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fcb4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93948,19 +93945,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29fcf0 ) │ │ │ │ ldr r0, [pc, #20] @ (29fcf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #74 @ 0x4a │ │ │ │ + cmp r6, #42 @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #134 @ 0x86 │ │ │ │ + cmp r6, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fcf8 : │ │ │ │ cbz r0, 29fd08 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -93977,19 +93974,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fd34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r5, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #72 @ 0x48 │ │ │ │ + cmp r6, #40 @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fd38 : │ │ │ │ cbz r0, 29fd48 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94006,19 +94003,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fd74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r6!, {r1, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #204 @ 0xcc │ │ │ │ + cmp r5, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #8 │ │ │ │ + cmp r5, #232 @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fd78 : │ │ │ │ cbz r0, 29fd88 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -94034,19 +94031,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fdb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r6, {r1, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #140 @ 0x8c │ │ │ │ + cmp r5, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #200 @ 0xc8 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fdb8 : │ │ │ │ cbz r0, 29fdc8 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94063,19 +94060,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fdf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r5} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #76 @ 0x4c │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #136 @ 0x88 │ │ │ │ + cmp r5, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fdf8 : │ │ │ │ cbz r0, 29fe08 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94091,19 +94088,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29fe30 ) │ │ │ │ ldr r0, [pc, #20] @ (29fe34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #12 │ │ │ │ + cmp r4, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fe38 : │ │ │ │ cbz r0, 29fe48 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94119,19 +94116,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29fe70 ) │ │ │ │ ldr r0, [pc, #20] @ (29fe74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r5, {r1, r5, r7} │ │ │ │ + ldmia r5!, {r1, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #204 @ 0xcc │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fe78 : │ │ │ │ cbz r0, 29fe88 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94147,19 +94144,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29feb0 ) │ │ │ │ ldr r0, [pc, #20] @ (29feb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #140 @ 0x8c │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #198 @ 0xc6 │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029feb8 : │ │ │ │ cbz r0, 29fec8 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94175,19 +94172,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29fef0 ) │ │ │ │ ldr r0, [pc, #20] @ (29fef4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r5, {r1, r5} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fef8 : │ │ │ │ cbz r0, 29ff0a │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94204,19 +94201,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (29ff38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r4!, {r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #10 │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #68 @ 0x44 │ │ │ │ + cmp r4, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ff3c : │ │ │ │ cbz r0, 29ff4c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94232,19 +94229,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29ff74 ) │ │ │ │ ldr r0, [pc, #20] @ (29ff78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r3, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r3, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ff7c : │ │ │ │ cbz r0, 29ff8c │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94260,19 +94257,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29ffb4 ) │ │ │ │ ldr r0, [pc, #20] @ (29ffb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #136 @ 0x88 │ │ │ │ + cmp r3, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #194 @ 0xc2 │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ffbc : │ │ │ │ cbz r0, 29ffce │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94289,19 +94286,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (29fffc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #70 @ 0x46 │ │ │ │ + cmp r3, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ + cmp r3, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0000 : │ │ │ │ cbz r0, 2a0012 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94318,19 +94315,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a0040 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ + cmp r2, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0044 : │ │ │ │ cbz r0, 2a0056 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94348,19 +94345,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a0084 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3!, {r2, r4, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #248 @ 0xf8 │ │ │ │ + cmp r2, #216 @ 0xd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0088 : │ │ │ │ cbz r0, 2a009a │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94378,19 +94375,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a00c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3!, {r4, r6} │ │ │ │ + ldmia r3!, {r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #122 @ 0x7a │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #180 @ 0xb4 │ │ │ │ + cmp r2, #148 @ 0x94 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a00cc : │ │ │ │ cbz r0, 2a00de │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94408,19 +94405,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a010c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #54 @ 0x36 │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0110 : │ │ │ │ cbz r0, 2a0124 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94438,19 +94435,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a0154 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #238 @ 0xee │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r2, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0158 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2a016c │ │ │ │ ldr r3, [pc, #20] @ (2a0174 ) │ │ │ │ add r3, pc │ │ │ │ @@ -94458,15 +94455,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002a0178 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94493,15 +94490,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 260960 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002a01cc : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2a01e0 │ │ │ │ ldr r3, [pc, #20] @ (2a01e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -94509,15 +94506,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4!, {r1, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002a01ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94547,21 +94544,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a024c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4!, {r1, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r4!, {r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r1, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0250 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94620,15 +94617,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 260960 │ │ │ │ nop │ │ │ │ - ldmia r4!, {r2} │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a0396 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2a036e │ │ │ │ cmp r3, #1 │ │ │ │ @@ -94744,17 +94741,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a035e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2a033e │ │ │ │ nop │ │ │ │ - add r1, sp, #376 @ 0x178 │ │ │ │ + add r1, sp, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -94836,24 +94833,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2a04e8 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a050c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25dfb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a04e2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a04e2 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -95058,15 +95055,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xfa700074 │ │ │ │ ldr r0, [pc, #4] @ (2a0710 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r6, [pc, #760] @ (2a0a0c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2a0798 │ │ │ │ @@ -95132,125 +95129,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2a0864 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #148] @ (2a0868 ) │ │ │ │ ldr r3, [pc, #148] @ (2a086c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2a0870 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2a0874 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r3, [pc, #140] @ (2a0878 ) │ │ │ │ ldr r2, [pc, #140] @ (2a087c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2a0880 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r3, [pc, #132] @ (2a0884 ) │ │ │ │ ldr r2, [pc, #136] @ (2a0888 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2a088c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r3, [pc, #128] @ (2a0890 ) │ │ │ │ ldr r2, [pc, #128] @ (2a0894 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2a0898 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r3, [pc, #120] @ (2a089c ) │ │ │ │ ldr r2, [pc, #124] @ (2a08a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2a08a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r3, [pc, #116] @ (2a08a8 ) │ │ │ │ ldr r2, [pc, #116] @ (2a08ac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2a08b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r3, [pc, #108] @ (2a08b4 ) │ │ │ │ ldr r2, [pc, #112] @ (2a08b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2a08bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5dd660 │ │ │ │ - add r4, pc, #928 @ (adr r4, 2a0c00 ) │ │ │ │ + b.w 5dd640 │ │ │ │ + add r4, pc, #800 @ (adr r4, 2a0b80 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #26 │ │ │ │ + asrs r6, r2, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r1, #26 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r1, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrb r0, [r4, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #186 @ 0xba │ │ │ │ + movs r3, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #226 @ 0xe2 │ │ │ │ + cmp r2, #194 @ 0xc2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r5, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + movs r3, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a0900 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95258,29 +95255,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a0908 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a090c ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25dc48 │ │ │ │ - add r3, pc, #840 @ (adr r3, 2a0c4c ) │ │ │ │ + add r3, pc, #712 @ (adr r3, 2a0bcc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #20 │ │ │ │ + movs r2, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + movs r3, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #80] @ (2a0960 ) │ │ │ │ + ldr r6, [pc, #976] @ (2a0ce0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a0950 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95288,29 +95285,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a0958 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a095c ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25dc48 │ │ │ │ - add r3, pc, #520 @ (adr r3, 2a0b5c ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 2a0adc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #196 @ 0xc4 │ │ │ │ + movs r2, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #214 @ 0xd6 │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #784] @ (2a0c70 ) │ │ │ │ + ldr r6, [pc, #656] @ (2a0bf0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a09a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95318,29 +95315,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a09a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a09ac ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25dc48 │ │ │ │ - add r3, pc, #200 @ (adr r3, 2a0a6c ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 2a09ec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #116 @ 0x74 │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #134 @ 0x86 │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #464] @ (2a0b80 ) │ │ │ │ + ldr r6, [pc, #336] @ (2a0b00 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a09f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95348,29 +95345,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a09f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a09fc ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25dc48 │ │ │ │ - add r2, pc, #904 @ (adr r2, 2a0d7c ) │ │ │ │ + add r2, pc, #776 @ (adr r2, 2a0cfc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + movs r2, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #144] @ (2a0a90 ) │ │ │ │ + ldr r6, [pc, #16] @ (2a0a10 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2a0b0c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -95387,45 +95384,45 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a0ae8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #212] @ 2a0b20 │ │ │ │ ldr r7, [pc, #212] @ (2a0b24 ) │ │ │ │ - bl 5e5ec4 │ │ │ │ + bl 5e5ea4 │ │ │ │ add r8, pc │ │ │ │ movs r3, #29 │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ add.w r6, r5, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #188] @ (2a0b28 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9c80 │ │ │ │ + bl 5e9c60 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 5e607c │ │ │ │ + bl 5e605c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ cbz r5, 2a0ab4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #160] @ (2a0b2c ) │ │ │ │ ldr r3, [pc, #128] @ (2a0b10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -95440,67 +95437,67 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5ea5e4 │ │ │ │ + bl 5ea5c4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #29 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #88] @ (2a0b30 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r4, #24] │ │ │ │ b.n 2a0a8a │ │ │ │ ldr r4, [pc, #72] @ (2a0b34 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #72] @ (2a0b38 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a0a8a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, pc, #224 @ (adr r2, 2a0bf0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #212 @ 0xd4 │ │ │ │ + movs r1, #180 @ 0xb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #544 @ (adr r2, 2a0d3c ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 2a0cbc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #224 @ 0xe0 │ │ │ │ + movs r1, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #244 @ 0xf4 │ │ │ │ + movs r1, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #236 @ 0xec │ │ │ │ + movs r1, #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, pc, #776 @ (adr r1, 2a0e38 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #32 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #34 @ 0x22 │ │ │ │ + movs r1, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2a0be8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -95517,22 +95514,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a0bf4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a0bf8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 719a04 │ │ │ │ + bl 7199e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a0b9a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2a0bba │ │ │ │ @@ -95543,15 +95540,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a0c04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #598 @ 0x256 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #76] @ (2a0c08 ) │ │ │ │ ldr r3, [pc, #48] @ (2a0bf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -95563,29 +95560,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #352 @ (adr r1, 2a0d4c ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 2a0ccc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r0, pc, #960 @ (adr r0, 2a0fb0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #128 @ 0x80 │ │ │ │ + movs r0, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #24 @ (adr r1, 2a0c18 ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 2a0f98 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #192 @ 0xc0 │ │ │ │ + movs r0, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #68 @ 0x44 │ │ │ │ + movs r0, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, pc, #584 @ (adr r0, 2a0e54 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -95604,22 +95601,22 @@ │ │ │ │ ldr r1, [pc, #136] @ (2a0cc0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #128] @ (2a0cc4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 719a04 │ │ │ │ + bl 7199e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a0c6a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2a0c8c │ │ │ │ @@ -95630,15 +95627,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2a0cd0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd ip, lr, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #68] @ (2a0cd4 ) │ │ │ │ ldr r3, [pc, #44] @ (2a0cbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -95648,29 +95645,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - add r0, pc, #544 @ (adr r0, 2a0ed8 ) │ │ │ │ + add r0, pc, #416 @ (adr r0, 2a0e58 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r0, pc, #128 @ (adr r0, 2a0d3c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #7 │ │ │ │ + subs r6, r4, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r6, #6 │ │ │ │ + subs r0, r2, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #200 @ (adr r0, 2a0d94 ) │ │ │ │ + add r0, pc, #72 @ (adr r0, 2a0d14 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #28 │ │ │ │ + subs r4, r7, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r6, #5 │ │ │ │ + subs r4, r2, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -95689,22 +95686,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a0d90 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a0d94 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 719a04 │ │ │ │ + bl 7199e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a0d36 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2a0d56 │ │ │ │ @@ -95715,15 +95712,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a0da0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #642 @ 0x282 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #76] @ (2a0da4 ) │ │ │ │ ldr r3, [pc, #48] @ (2a0d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -95735,29 +95732,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #336] @ 0x150 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, #3 │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r4, #3 │ │ │ │ + subs r4, r0, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r0, #6 │ │ │ │ + subs r4, r4, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r1, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -95776,22 +95773,22 @@ │ │ │ │ ldr r1, [pc, #136] @ (2a0e5c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #128] @ (2a0e60 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 719a04 │ │ │ │ + bl 7199e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a0e06 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2a0e28 │ │ │ │ @@ -95802,15 +95799,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2a0e6c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd ip, lr, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #68] @ (2a0e70 ) │ │ │ │ ldr r3, [pc, #44] @ (2a0e58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -95820,29 +95817,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r1, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r2, #0 │ │ │ │ + adds r4, r6, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r3, #3 │ │ │ │ + subs r4, r7, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r3, #7 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95852,24 +95849,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a0eb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + adds r0, r0, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + adds r2, r2, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a0ef0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95877,24 +95874,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a0ef8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ - ldr r5, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r3, #4 │ │ │ │ + adds r4, r7, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r5, #4 │ │ │ │ + adds r6, r1, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a0f34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95902,24 +95899,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a0f3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r7, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r5, #3 │ │ │ │ + adds r2, r1, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a0f90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95928,34 +95925,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a0f98 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r2, #2 │ │ │ │ + adds r4, r6, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r4, #2 │ │ │ │ + adds r6, r0, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a0fec │ │ │ │ sub sp, #12 │ │ │ │ @@ -95964,34 +95961,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a0ff4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r4, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r7, #0 │ │ │ │ + adds r0, r3, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r1, #1 │ │ │ │ + adds r2, r5, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2a1074 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -95999,58 +95996,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2a107c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2a1068 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2a1050 │ │ │ │ ldr.w ip, [pc, #84] @ 2a1080 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2a1084 ) │ │ │ │ ldr r1, [pc, #84] @ (2a1088 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ea0f0 │ │ │ │ + bl 5ea0d0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df00 │ │ │ │ blx 25e27c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2a1024 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #624] @ 0x270 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + subs r0, r0, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + subs r0, r2, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + subs r4, r3, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r2, #0 │ │ │ │ + subs r2, r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2a1108 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96061,15 +96058,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2a10de │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 260364 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -96084,30 +96081,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (2a1114 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r0, r2, r5 │ │ │ │ + subs r0, r6, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r2, r5 │ │ │ │ + subs r6, r6, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r7, #0 │ │ │ │ + adds r0, r3, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2a11c0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96117,15 +96114,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2a11cc ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #140] @ (2a11d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2a1154 │ │ │ │ ldr r3, [pc, #132] @ (2a11d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -96173,29 +96170,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2a2ecc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2a1154 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r3, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #8] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r6, r3, r7 │ │ │ │ + subs r6, r7, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r2, r7 │ │ │ │ + subs r2, r6, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add sl, r9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -96226,19 +96223,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e9f64 │ │ │ │ + bl 5e9f44 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a1264 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2a1294 │ │ │ │ @@ -96261,20 +96258,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e9f64 │ │ │ │ + bl 5e9f44 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a1264 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2a1380 │ │ │ │ ldr.w r2, [pc, #1192] @ 2a1764 │ │ │ │ movs r4, #0 │ │ │ │ @@ -96418,19 +96415,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2a1778 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e9ffc │ │ │ │ + bl 5e9fdc │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2a1264 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2a126a │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2a1264 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -96730,43 +96727,43 @@ │ │ │ │ b.n 2a1616 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + adds r6, r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #512] @ 0x200 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + adds r6, r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r6, #1 │ │ │ │ orrs r4, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, r1, r7 │ │ │ │ + adds r6, r5, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r2, r6 │ │ │ │ + adds r6, r6, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [sp, #632] @ 0x278 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r3, r0 │ │ │ │ + asrs r4, r7, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r4, r2 │ │ │ │ + adds r6, r0, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r4, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r3, #30 │ │ │ │ + asrs r0, r7, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #88] @ (2a17ec ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2a17c6 │ │ │ │ @@ -96833,15 +96830,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2a1858 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96871,15 +96868,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2a18a4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2a18a8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 7255c4 │ │ │ │ + b.w 7255a4 │ │ │ │ ldr r0, [pc, #24] @ (2a18ac ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2a1868 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2a187e │ │ │ │ @@ -96902,15 +96899,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2a18e8 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 7255c4 │ │ │ │ + b.w 7255a4 │ │ │ │ ldr r2, [pc, #16] @ (2a18ec ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2a18ba │ │ │ │ nop │ │ │ │ ldmia.w r8, {r2, r4, r5, r6} │ │ │ │ ldrb r0, [r0, #6] │ │ │ │ @@ -96930,15 +96927,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [pc, #20] @ (2a192c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 7255c4 │ │ │ │ + b.w 7255a4 │ │ │ │ ldr r1, [pc, #12] @ (2a1930 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2a1908 │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #4] │ │ │ │ lsls r4, r0, #2 │ │ │ │ @@ -96982,15 +96979,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2a1970 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #880] @ 0x370 │ │ │ │ @@ -97019,15 +97016,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2a1bdc ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [pc, #488] @ (2a1be0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a1bae │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -97062,15 +97059,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2a1a06 │ │ │ │ ldr r3, [pc, #404] @ (2a1be4 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #384] @ (2a1be0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1a04 │ │ │ │ ldr r3, [pc, #384] @ (2a1be8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97083,24 +97080,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2a1a04 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2a1bf0 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a06 │ │ │ │ ldr r2, [pc, #356] @ (2a1bf4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [pc, #320] @ (2a1be0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a1a04 │ │ │ │ ldr r2, [pc, #332] @ (2a1bf8 ) │ │ │ │ @@ -97114,24 +97111,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a1a04 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2a1bfc ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a06 │ │ │ │ ldr r2, [pc, #264] @ (2a1bdc ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [pc, #252] @ (2a1be0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a1a04 │ │ │ │ ldr r2, [pc, #272] @ (2a1c00 ) │ │ │ │ @@ -97145,24 +97142,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2a1a04 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2a1c04 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a06 │ │ │ │ ldr r2, [pc, #200] @ (2a1bdc ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [pc, #188] @ (2a1be0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a1a04 │ │ │ │ ldr r2, [pc, #212] @ (2a1c08 ) │ │ │ │ @@ -97176,25 +97173,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2a1a04 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2a1c0c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a06 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2a01cc │ │ │ │ ldr r3, [pc, #128] @ (2a1be4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r2, [pc, #112] @ (2a1be0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a1a04 │ │ │ │ ldr r3, [pc, #148] @ (2a1c10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97210,15 +97207,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2a1c14 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a06 │ │ │ │ ldr r2, [pc, #104] @ (2a1c18 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a1a04 │ │ │ │ @@ -97228,52 +97225,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2a1a04 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2a1c1c ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a1a04 │ │ │ │ nop │ │ │ │ str r2, [sp, #544] @ 0x220 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #752] @ (2a1edc ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #32 │ │ │ │ + cmp r7, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r6, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r6, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #228 @ 0xe4 │ │ │ │ + cmp r6, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #192 @ 0xc0 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1c20 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97310,19 +97307,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2a1c8c ) │ │ │ │ ldr r0, [pc, #16] @ (2a1c90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #20 │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r5, #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -97355,30 +97352,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2a1d16 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2a1d5c │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2a1d24 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2a1c20 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 704d0c │ │ │ │ + bl 704cec │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2a1d78 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -97433,25 +97430,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ strb r0, [r2, #22] │ │ │ │ lsls r4, r0, #2 │ │ │ │ strb r6, [r6, #21] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + ldrh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #114 @ 0x72 │ │ │ │ + cmp r5, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #114 @ 0x72 │ │ │ │ + cmp r5, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #238 @ 0xee │ │ │ │ + cmp r4, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1dd0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97490,27 +97487,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2a1e44 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a1dea │ │ │ │ ldr r0, [pc, #28] @ (2a1e48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a1dea │ │ │ │ ldrh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2a2520 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #16 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1e4c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -97609,15 +97606,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 447b24 │ │ │ │ cbz r0, 2a1f4a │ │ │ │ bl 498844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 704d0c │ │ │ │ + b.w 704cec │ │ │ │ nop │ │ │ │ b.n 2a24c4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r6, [r2, #14] │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 002a1f60 : │ │ │ │ @@ -97672,25 +97669,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2a20cc ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2a20d0 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #228] @ (2a20d4 ) │ │ │ │ ldr r1, [pc, #232] @ (2a20d8 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #216] @ (2a20dc ) │ │ │ │ ldr r3, [pc, #188] @ (2a20c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -97714,26 +97711,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2a20e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a2002 │ │ │ │ bl 447cbc │ │ │ │ cbnz r0, 2a2060 │ │ │ │ movs r0, #12 │ │ │ │ bl 447b24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a2002 │ │ │ │ bl 498844 │ │ │ │ b.n 2a2002 │ │ │ │ mov r0, r9 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2a2002 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a2080 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1c20 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -97770,27 +97767,27 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [pc, #160] @ (2a2170 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r2, #126 @ 0x7e │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r4, [r1, #42] @ 0x2a │ │ │ │ + ldrh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #14 │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #78 @ 0x4e │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a20ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -97895,26 +97892,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 447b24 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a2172 │ │ │ │ b.n 2a21cc │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #48] @ (2a2250 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -97923,15 +97920,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2a2254 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2a217c │ │ │ │ strb r0, [r4, #3] │ │ │ │ lsls r4, r0, #2 │ │ │ │ strb r6, [r2, #3] │ │ │ │ lsls r4, r0, #2 │ │ │ │ @@ -98107,15 +98104,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -98216,15 +98213,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -98369,15 +98366,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -98420,21 +98417,21 @@ │ │ │ │ strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a2730 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2a273c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72558c │ │ │ │ + b.w 72556c │ │ │ │ nop │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 002a2740 : │ │ │ │ - b.w 7255a4 │ │ │ │ + b.w 725584 │ │ │ │ │ │ │ │ 002a2744 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2a27c0 ) │ │ │ │ @@ -98509,15 +98506,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2a2818 │ │ │ │ bl 2a185c │ │ │ │ ldr r0, [pc, #96] @ (2a285c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -98530,45 +98527,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2a2868 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a2806 │ │ │ │ ldr r3, [pc, #48] @ (2a286c ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2a2870 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2a2874 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a2836 │ │ │ │ bls.n 2a2760 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + movs r3, #98 @ 0x62 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #66 @ 0x42 │ │ │ │ + movs r3, #34 @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -98832,15 +98829,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2a2b54 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 724574 │ │ │ │ + b.w 724554 │ │ │ │ movs r0, #12 │ │ │ │ blx 25dbcc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -98863,26 +98860,26 @@ │ │ │ │ bpl.n 2a2ae6 │ │ │ │ ldr r0, [pc, #36] @ (2a2b64 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ strh r0, [r1, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #178 @ 0xb2 │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2a2c08 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -99152,85 +99149,85 @@ │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp] │ │ │ │ ldr r1, [pc, #140] @ (2a2eb0 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a2de0 │ │ │ │ ldr r1, [pc, #128] @ (2a2eb4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2a2eb8 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (2a2ebc ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a2dda │ │ │ │ ldr r3, [pc, #112] @ (2a2ec0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a2c76 │ │ │ │ ldr r3, [pc, #104] @ (2a2ec4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a2c76 │ │ │ │ ldr r0, [pc, #96] @ (2a2ec8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a2c76 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r3, #0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #10] │ │ │ │ + strb r6, [r1, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r7, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 2a2eb0 │ │ │ │ + beq.n 2a2e70 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r7, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldcl 0, cr0, [r8, #-300]! @ 0xfffffed4 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + ldcl 0, cr0, [r8, #-300] @ 0xfffffed4 │ │ │ │ + subs r6, r1, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r4, [r5, #25] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r4, r6, #0 │ │ │ │ + subs r4, r2, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r0, #31] │ │ │ │ + ldrb r4, [r4, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r2, #0 │ │ │ │ + adds r6, r6, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r1, #1 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r1, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r7, #7 │ │ │ │ + adds r2, r3, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, #6 │ │ │ │ + adds r6, r3, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2ecc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99345,15 +99342,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2a3024 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a2ffe │ │ │ │ ldr r0, [pc, #52] @ (2a3028 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a2f78 │ │ │ │ ldr r3, [pc, #44] @ (2a302c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a2ff0 │ │ │ │ @@ -99361,28 +99358,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a2ff0 │ │ │ │ ldr r0, [pc, #32] @ (2a3034 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a2ff0 │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #3 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r2, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3038 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -99418,15 +99415,15 @@ │ │ │ │ blx 25daa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71f3a8 │ │ │ │ + b.w 71f388 │ │ │ │ │ │ │ │ 002a30a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -99563,17 +99560,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a323c ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r6, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3240 : │ │ │ │ cbz r1, 2a3250 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2a3268 │ │ │ │ @@ -99600,15 +99597,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002a328c : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -99874,19 +99871,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a3534 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r5, #31 │ │ │ │ + asrs r0, r1, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r7, #31 │ │ │ │ + asrs r0, r3, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3538 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -100090,15 +100087,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 71f244 │ │ │ │ + bl 71f224 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2a37b6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -100108,15 +100105,15 @@ │ │ │ │ cbz r0, 2a37ba │ │ │ │ ldr r1, [pc, #156] @ (2a3808 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25eb58 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #140] @ (2a380c ) │ │ │ │ ldr r3, [pc, #124] @ (2a37fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100145,19 +100142,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3820 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71f3a8 │ │ │ │ + bl 71f388 │ │ │ │ b.n 2a37b6 │ │ │ │ ldr r1, [pc, #64] @ (2a3824 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2a3828 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -100172,27 +100169,27 @@ │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ strb r0, [r2, #19] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r7, #21 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r3, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #21 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r0, #21 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r6, #20 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -100208,25 +100205,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2a38e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #128] @ (2a38ec ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #120] @ (2a38f0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25f9cc <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -100260,33 +100257,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2a2258 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2a1e4c │ │ │ │ nop │ │ │ │ - asrs r4, r6, #19 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r6, #19 │ │ │ │ + asrs r0, r2, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r5, #19 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a38f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2a3944 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2a3948 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 714c38 │ │ │ │ + bl 714c18 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2a392e │ │ │ │ ldr r1, [pc, #48] @ (2a394c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -100302,15 +100299,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r2, r5] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + asrs r4, r0, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r0!, {r2, r3, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a3950 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100326,15 +100323,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 714c38 │ │ │ │ + bl 714c18 │ │ │ │ mov r1, sp │ │ │ │ bl 2a27c4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #56] @ (2a39cc ) │ │ │ │ ldr r3, [pc, #44] @ (2a39c4 ) │ │ │ │ @@ -100355,15 +100352,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r5, #11] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2a3a00 │ │ │ │ + cbnz r0, 2a39f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r2, [r7, #10] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a39d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100396,35 +100393,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a39fe │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 704a00 │ │ │ │ + b.w 7049e0 │ │ │ │ ldr r1, [pc, #24] @ (2a3a58 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 69bd68 │ │ │ │ - ldmia r0!, {r2, r6, r7} │ │ │ │ + b.w 69bd48 │ │ │ │ + ldmia r0!, {r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r5, #14 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r1, #13 │ │ │ │ + asrs r4, r5, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3a5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -100468,15 +100465,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a3c38 │ │ │ │ ldr r3, [pc, #480] @ (2a3cc0 ) │ │ │ │ ldr r1, [pc, #484] @ (2a3cc4 ) │ │ │ │ ldr.w r9, [pc, #484] @ 2a3cc8 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -100487,100 +100484,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2a3cd0 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2a3b20 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2a3cd4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2a3cd8 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2a3cdc ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2a3b6e │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2a3ce0 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3b00 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #392] @ (2a3ce4 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ b.n 2a3b0a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a3be6 │ │ │ │ ldr.w r8, [pc, #364] @ 2a3ce8 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2a3ba4 │ │ │ │ ldr r1, [pc, #352] @ (2a3cec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2a3bdc │ │ │ │ ldr r1, [pc, #344] @ (2a3cf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2a3be2 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2a3cf4 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a3b88 │ │ │ │ ldr r2, [pc, #288] @ (2a3cf8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2a3b88 │ │ │ │ ldr r2, [pc, #284] @ (2a3cfc ) │ │ │ │ @@ -100592,22 +100589,22 @@ │ │ │ │ cbz r3, 2a3c3e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2a3bfc │ │ │ │ ldr r1, [pc, #268] @ (2a3d00 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a3ac2 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 704988 │ │ │ │ + bl 704968 │ │ │ │ ldr r2, [pc, #244] @ (2a3d04 ) │ │ │ │ ldr r3, [pc, #152] @ (2a3cac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -100627,101 +100624,101 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2a3c6a │ │ │ │ ldr r3, [pc, #120] @ (2a3cc0 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2a3d08 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2a3d0c ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 2a3bec │ │ │ │ ldr r3, [pc, #84] @ (2a3cc0 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #108] @ (2a3ce4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ b.n 2a3c58 │ │ │ │ ldr r2, [pc, #52] @ (2a3cc4 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2a3b78 │ │ │ │ ldr r1, [pc, #120] @ (2a3d10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 2a3c0e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r3, #7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r0, [r2, #7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #12 │ │ │ │ + asrs r6, r1, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ands.w r0, r6, #77 @ 0x4d │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + vext.8 q8, q3, , #0 │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #512] @ (2a3ec8 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r4, #11 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r2, r4} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - and.w r0, r6, #74 @ 0x4a │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + vmla.i32 d16, d6, d10[0] │ │ │ │ + asrs r0, r1, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r5, #10 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #10 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r6, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r2, #10 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r3, #8 │ │ │ │ + asrs r6, r7, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r3!, {r2, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r2, #9 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r6, [r7, #0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r3, #6 │ │ │ │ + asrs r2, r7, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r7, #4 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3d14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -100734,51 +100731,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a3ea0 │ │ │ │ ldr r1, [pc, #380] @ (2a3ebc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a3e6c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a3e4e │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a3e48 │ │ │ │ ldr r2, [pc, #356] @ (2a3ec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2a3ec4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #348] @ (2a3ec8 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #340] @ (2a3ecc ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [pc, #332] @ (2a3ed0 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [pc, #324] @ (2a3ed4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3e8a │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a3e8a │ │ │ │ ldr.w r9, [pc, #300] @ 2a3ed8 │ │ │ │ @@ -100787,47 +100784,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2a3dca │ │ │ │ ldr r1, [pc, #296] @ (2a3ee4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a3e94 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2a3ee8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2a3eec ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2a3ef0 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2a3ef4 │ │ │ │ ldr r2, [pc, #212] @ (2a3ef8 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -100846,90 +100843,90 @@ │ │ │ │ b.n 2a3d5e │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2a3f04 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a3d5a │ │ │ │ b.n 2a3e48 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2a3f08 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a3d54 │ │ │ │ b.n 2a3e4e │ │ │ │ ldr r1, [pc, #128] @ (2a3f0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70476c │ │ │ │ + b.w 70474c │ │ │ │ ldr r1, [pc, #108] @ (2a3f10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70476c │ │ │ │ + b.w 70474c │ │ │ │ nop │ │ │ │ ldr r6, [r3, #112] @ 0x70 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r4, r7, #4 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r7, #3 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r3, #5 │ │ │ │ + asrs r6, r7, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r4, #5 │ │ │ │ + asrs r6, r0, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #5 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r5!, {r3} │ │ │ │ + stmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r1, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r2, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + asrs r0, r6, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r0, #5 │ │ │ │ + asrs r2, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r6, #40 @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xfbd20056 │ │ │ │ - @ instruction: 0xfbb80056 │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ + @ instruction: 0xfbb20056 │ │ │ │ + @ instruction: 0xfb980056 │ │ │ │ + movs r2, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + asrs r4, r4, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r1, #32 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + lsrs r4, r4, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3f14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -100944,30 +100941,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2a4008 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #192] @ (2a400c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #184] @ (2a4010 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ ldr r1, [pc, #176] @ (2a4014 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2a4018 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -100975,15 +100972,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 70e4d4 │ │ │ │ + bl 70e4b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2a3fca │ │ │ │ mov r0, r7 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #120] @ (2a401c ) │ │ │ │ ldr r3, [pc, #92] @ (2a4000 ) │ │ │ │ @@ -101005,15 +101002,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2a4020 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 70e4d4 │ │ │ │ + bl 70e4b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a3f9a │ │ │ │ cbnz r0, 2a3fea │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -101023,23 +101020,23 @@ │ │ │ │ b.n 2a3f9a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8dc │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r7, #86 @ 0x56 │ │ │ │ + cmp r7, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r6, #32 │ │ │ │ + asrs r2, r2, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmdb sl, {r4, r6} │ │ │ │ + strd r0, r0, [sl], #320 @ 0x140 │ │ │ │ asrs r4, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r5, #176 @ 0xb0 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -101059,37 +101056,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2a40e8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #144] @ (2a40ec ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #136] @ (2a40f0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2a40f4 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e4d4 │ │ │ │ + bl 70e4b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2a40c2 │ │ │ │ mov r0, r9 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #92] @ (2a40f8 ) │ │ │ │ ldr r3, [pc, #68] @ (2a40e0 ) │ │ │ │ @@ -101118,21 +101115,21 @@ │ │ │ │ b.n 2a4092 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7cc │ │ │ │ + @ instruction: 0xb7ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r0, #64] @ 0x40 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r6, r6, #13 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a40fc : │ │ │ │ @@ -101170,15 +101167,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 723ce0 │ │ │ │ + b.w 723cc0 │ │ │ │ ldr r1, [pc, #56] @ (2a419c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 47ce98 │ │ │ │ @@ -101186,30 +101183,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2a41a4 ) │ │ │ │ ldr r1, [pc, #40] @ (2a41a8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2a4152 │ │ │ │ - lsrs r6, r7, #26 │ │ │ │ + lsrs r6, r3, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #124 @ 0x7c │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r3, #25 │ │ │ │ + lsrs r4, r7, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r0, #25 │ │ │ │ + lsrs r4, r4, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 16619e │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + lsrs r0, r0, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r4, #80] @ 0x50 │ │ │ │ + ldr r2, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + lsrs r0, r6, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a41ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -101226,38 +101223,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2a4334 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 714b48 │ │ │ │ + bl 714b28 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2a4256 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 719a04 │ │ │ │ + bl 7199e4 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a429e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2a430e │ │ │ │ bne.n 2a429e │ │ │ │ @@ -101287,15 +101284,15 @@ │ │ │ │ beq.n 2a4296 │ │ │ │ movs r0, #16 │ │ │ │ blx 25dbcc │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 719840 │ │ │ │ + bl 719820 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a4210 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a04c4 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2a429e │ │ │ │ @@ -101308,20 +101305,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2a426c │ │ │ │ ldr r1, [pc, #156] @ (2a433c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 704ab4 │ │ │ │ + bl 704a94 │ │ │ │ mov r0, r5 │ │ │ │ - bl 704af0 │ │ │ │ + bl 704ad0 │ │ │ │ ldr r2, [pc, #132] @ (2a4340 ) │ │ │ │ ldr r3, [pc, #104] @ (2a4328 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -101360,31 +101357,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r1, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r1, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a4a20 │ │ │ │ + b.n 2a49e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r0, #22 │ │ │ │ + lsrs r6, r4, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r7, #17 │ │ │ │ + lsrs r2, r3, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r6, #19 │ │ │ │ + lsrs r2, r2, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4350 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -101401,37 +101398,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 25f348 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73b56c │ │ │ │ + bl 73b54c │ │ │ │ ldr r3, [pc, #76] @ (2a43d8 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2a4396 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a43c2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25dfb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a4390 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73b4a8 │ │ │ │ + bl 73b488 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2a4396 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -101458,44 +101455,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2a44c0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #176] @ (2a44c4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ ldr r1, [pc, #168] @ (2a44c8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2a44cc ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ ldr r3, [pc, #148] @ (2a44d0 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 70e4d4 │ │ │ │ + bl 70e4b4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2a4486 │ │ │ │ mov r0, r6 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #116] @ (2a44d4 ) │ │ │ │ ldr r3, [pc, #88] @ (2a44b8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -101532,23 +101529,23 @@ │ │ │ │ b.n 2a4456 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r3, #4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r6, [r1, #4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - blt.n 2a43e4 │ │ │ │ + blt.n 2a45a4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, #200 @ 0xc8 │ │ │ │ + subs r2, #168 @ 0xa8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blx r6 │ │ │ │ + blx r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a44d8 : │ │ │ │ @@ -101568,48 +101565,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2a45d0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #196] @ (2a45d4 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2a45d8 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 714b48 │ │ │ │ + bl 714b28 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 714b48 │ │ │ │ + bl 714b28 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ ldr r1, [pc, #128] @ (2a45dc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714ec4 │ │ │ │ + bl 714ea4 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -101646,23 +101643,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2a4616 │ │ │ │ + uxtb r0, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #248 @ 0xf8 │ │ │ │ + movs r0, #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r4, #12 │ │ │ │ + lsrs r0, r0, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r5, r6} │ │ │ │ + push {r1, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a45e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -101698,15 +101695,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2a46f4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101735,15 +101732,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2a4708 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101754,55 +101751,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2a4714 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 723c60 │ │ │ │ + bl 723c40 │ │ │ │ b.n 2a4614 │ │ │ │ ldr r3, [pc, #68] @ (2a4718 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2a471c ) │ │ │ │ ldr r0, [pc, #68] @ (2a4720 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r1, #11 │ │ │ │ + lsrs r6, r5, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r1, #10 │ │ │ │ + lsrs r6, r5, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r6, #7 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + lsrs r6, r5, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r4, #124] @ 0x7c │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r1, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + lsrs r4, r3, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4724 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -101885,27 +101882,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2a48ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a479a │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2a4826 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 719eac │ │ │ │ + bl 719e8c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a4850 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -101922,27 +101919,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2a48b8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 723c60 │ │ │ │ + bl 723c40 │ │ │ │ b.n 2a479a │ │ │ │ ldr r3, [pc, #104] @ (2a48bc ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2a48c0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2a48c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a479a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2a48c8 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2a48cc ) │ │ │ │ ldr r0, [pc, #88] @ (2a48d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -101950,49 +101947,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ str r4, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #8 │ │ │ │ + lsrs r2, r6, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r6, r6, #7 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r5, #6 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r7, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r7, #1 │ │ │ │ + lsrs r0, r3, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r7, #100] @ 0x64 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r4, #100] @ 0x64 │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r1, #4 │ │ │ │ + lsrs r4, r5, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + lsrs r0, r1, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r1, #100] @ 0x64 │ │ │ │ + str r0, [r5, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r1, #1 │ │ │ │ + lsrs r6, r5, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a48d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102017,29 +102014,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2a4940 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r6, #32 │ │ │ │ + lsrs r0, r2, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r6, #30 │ │ │ │ + lsls r0, r2, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4944 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -102076,15 +102073,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2a49f8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723c60 │ │ │ │ + bl 723c40 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102095,33 +102092,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a4a04 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a49b2 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #28 │ │ │ │ + lsls r4, r6, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r6, #27 │ │ │ │ + lsls r2, r2, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsls r6, r0, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r6, #27 │ │ │ │ + lsls r2, r2, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4a08 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102164,15 +102161,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a4aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 723c60 │ │ │ │ + bl 723c40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102180,19 +102177,19 @@ │ │ │ │ nop │ │ │ │ str r0, [r1, #32] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r6, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r3, #29 │ │ │ │ + lsls r6, r7, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4aac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102283,15 +102280,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723ce0 │ │ │ │ + b.w 723cc0 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -102314,63 +102311,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723ce0 │ │ │ │ + b.w 723cc0 │ │ │ │ ldr r1, [pc, #88] @ (2a4c40 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2a4c44 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2a4c48 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723c60 │ │ │ │ - b.n 2a4ae0 │ │ │ │ + b.w 723c40 │ │ │ │ + b.n 2a4aa0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r6, [r5, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #27 │ │ │ │ + lsls r2, r0, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r3, #27 │ │ │ │ + lsls r4, r7, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r6, #20 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r0, #48] @ 0x30 │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r3, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r7, #24 │ │ │ │ + lsls r4, r3, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsls r6, r2, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r1, #19 │ │ │ │ + lsls r0, r5, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4c4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -102408,15 +102405,15 @@ │ │ │ │ beq.w 2a4f9a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25f460 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7192cc │ │ │ │ + bl 7192ac │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2a4fd4 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -102516,15 +102513,15 @@ │ │ │ │ b.w 2a35cc │ │ │ │ blx 25e36c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 260838 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5e4b44 │ │ │ │ + bl 5e4b24 │ │ │ │ ldr r3, [pc, #828] @ (2a5138 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a5050 │ │ │ │ ldr r0, [pc, #820] @ (2a513c ) │ │ │ │ @@ -102544,23 +102541,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 25f348 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5eb0d8 │ │ │ │ + bl 5eb0b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a4f4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a34e8 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -102580,40 +102577,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2a3538 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 25dd08 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 25daa0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5eb0d8 │ │ │ │ + bl 5eb0b8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2a4e72 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2a4ec8 │ │ │ │ mov r0, fp │ │ │ │ bl 2a35cc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 25df04 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a4eda │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2a4f5e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2a4dc2 │ │ │ │ ldr r2, [pc, #612] @ (2a514c ) │ │ │ │ ldr r3, [pc, #572] @ (2a5124 ) │ │ │ │ add r2, pc │ │ │ │ @@ -102658,17 +102655,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2a4f90 │ │ │ │ mov r0, fp │ │ │ │ blx 25df04 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a4f5e │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71939c │ │ │ │ + bl 71937c │ │ │ │ b.n 2a4dbc │ │ │ │ ldr r2, [pc, #504] @ (2a5160 ) │ │ │ │ ldr r3, [pc, #440] @ (2a5124 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -102683,15 +102680,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ce0 │ │ │ │ + b.w 723cc0 │ │ │ │ ldr r2, [pc, #468] @ (2a5170 ) │ │ │ │ ldr r3, [pc, #388] @ (2a5124 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -102705,15 +102702,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ce0 │ │ │ │ + b.w 723cc0 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a4ebc │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25e2bc │ │ │ │ ldr r2, [pc, #416] @ (2a5180 ) │ │ │ │ @@ -102724,15 +102721,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2a5188 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2a4ee4 │ │ │ │ ldr r2, [pc, #388] @ (2a518c ) │ │ │ │ ldr r3, [pc, #284] @ (2a5124 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -102751,15 +102748,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2a5198 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2a4f5e │ │ │ │ mov r0, r9 │ │ │ │ bl 2a35cc │ │ │ │ b.n 2a4f5e │ │ │ │ ldr r3, [pc, #328] @ (2a519c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -102771,24 +102768,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a4e06 │ │ │ │ ldr r0, [pc, #312] @ (2a51a4 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a4e06 │ │ │ │ cbz r0, 2a5092 │ │ │ │ bl 2a35cc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 25df04 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2a4dbc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ b.n 2a4dbc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 25df04 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a508a │ │ │ │ b.n 2a4dbc │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ @@ -102801,29 +102798,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2a51b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a5048 │ │ │ │ b.n 2a4f5e │ │ │ │ ldr r3, [pc, #232] @ (2a51b4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2a51b8 ) │ │ │ │ ldr r1, [pc, #232] @ (2a51bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, fp │ │ │ │ blx 25de00 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a5048 │ │ │ │ b.n 2a4f5e │ │ │ │ ldr r3, [pc, #204] @ (2a51c0 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -102831,107 +102828,106 @@ │ │ │ │ ldr r1, [pc, #208] @ (2a51c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, fp │ │ │ │ blx 25de00 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 25da34 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a5048 │ │ │ │ b.n 2a4f5e │ │ │ │ ldrsh r6, [r5, r7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r1, r7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r2, r7, #23 │ │ │ │ + lsls r2, r3, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r2, #24 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsh r2, [r1, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r0, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #22 │ │ │ │ + ble.n 2a5134 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r0, [r5, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrb r4, [r5, r4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r2, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r6, [r4, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsh r2, [r7, r4] │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r0, #5 │ │ │ │ + lsls r0, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r3, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r2, [r6, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r5, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r5, #12 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r1, #4 │ │ │ │ + lsls r2, r5, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r2, r3] │ │ │ │ + ldrsh r0, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r2, #3 │ │ │ │ + lsls r0, r6, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r0, [r1, r1] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r0, r7, #13 │ │ │ │ + lsls r0, r3, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + lsls r2, r7, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r0, r2] │ │ │ │ + ldrsh r6, [r4, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [pc, #848] @ (2a54f0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, r3 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + vrev64.32 q8, q5 │ │ │ │ + ldrb r6, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r5, r7] │ │ │ │ + ldrb r6, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r6, #9 │ │ │ │ + lsls r4, r2, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vmla.i32 q8, q7, d10[0] │ │ │ │ - ldrb r0, [r1, r7] │ │ │ │ + vmla.i q8, q7, d2[2] │ │ │ │ + ldrb r0, [r5, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r3, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vmla.i q8, q5, d2[2] │ │ │ │ + vmla.i32 q0, q5, d10[0] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ ldr r4, [pc, #140] @ (2a526c ) │ │ │ │ @@ -102942,23 +102938,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #120] @ (2a5278 ) │ │ │ │ ldr r1, [pc, #120] @ (2a527c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2a521e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a51cc │ │ │ │ mov r0, r6 │ │ │ │ blx 25f348 │ │ │ │ @@ -102987,25 +102983,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r6, #30] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r2, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb8fa │ │ │ │ + @ instruction: 0xb8da │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r0, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a5284 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -103018,26 +103014,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dd1b4 │ │ │ │ + bl 5dd194 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2a5348 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2a534c ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #140] @ (2a5350 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2a52f8 │ │ │ │ ldr r1, [pc, #132] @ (2a5354 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25eaa4 │ │ │ │ @@ -103057,15 +103053,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2a535c ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103074,52 +103070,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2a5364 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a530e │ │ │ │ nop │ │ │ │ ldr r6, [r6, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #496] @ (2a5534 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + ldmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r4, #24] │ │ │ │ + strh r4, [r0, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r6, r3] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r3, #5 │ │ │ │ + lsls r0, r7, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + lsls r0, r0, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r6, #4 │ │ │ │ + lsls r2, r2, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r4, #4 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r2, #5 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r3, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2a5378 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ adds r6, r1, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2a5388 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ nop │ │ │ │ adds r2, r0, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -103223,29 +103219,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r5, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r7] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #92 @ 0x5c │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r4, [r4, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldrh r4, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, r2] │ │ │ │ + ldrb r6, [r5, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r5, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, r7 │ │ │ │ + movs r2, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ + movs r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2a5580 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -103253,39 +103249,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69805c │ │ │ │ + bl 69803c │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 723778 │ │ │ │ + bl 723758 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2a5552 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 72361c │ │ │ │ + bl 7235fc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 6980ac │ │ │ │ + bl 69808c │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 69805c │ │ │ │ + bl 69803c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -103328,74 +103324,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 25dbcc │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 6989dc │ │ │ │ + bl 6989bc │ │ │ │ ldr r1, [pc, #124] @ (2a5634 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ cbz r0, 2a55ce │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2a5638 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ cbz r0, 2a55e8 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2a563c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ cbz r0, 2a5604 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2a5640 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ cbz r0, 2a5620 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ble.n 2a5704 │ │ │ │ + ble.n 2a56c4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 2a5668 │ │ │ │ + bpl.n 2a5628 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #544 @ (adr r2, 2a5860 ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 2a57e0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2a56a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103403,15 +103399,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2a56ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w ip, [pc, #60] @ 2a56b0 │ │ │ │ ldr r3, [pc, #60] @ (2a56b4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2a56b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2a56bc ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -103425,18 +103421,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r0, r6] │ │ │ │ + ldr r2, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp2 0, 8, cr0, cr4, cr10, {2} │ │ │ │ - @ instruction: 0xb8d6 │ │ │ │ + cdp2 0, 6, cr0, cr4, cr10, {2} │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -103467,15 +103463,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -103501,53 +103497,53 @@ │ │ │ │ ldr r1, [pc, #56] @ (2a5790 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #-296]! @ 0xfffffed8 │ │ │ │ - stc2 0, cr0, [r6, #296]! @ 0x128 │ │ │ │ + ldc2l 0, cr0, [r4, #-296] @ 0xfffffed8 │ │ │ │ + stc2 0, cr0, [r6, #296] @ 0x128 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a57cc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2a57d0 ) │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2a57d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2a54c8 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2 0, cr0, [sl, #-296] @ 0xfffffed8 │ │ │ │ - stc2l 0, cr0, [ip, #-296] @ 0xfffffed8 │ │ │ │ + ldc2l 0, cr0, [sl], #296 @ 0x128 │ │ │ │ + stc2 0, cr0, [ip, #-296]! @ 0xfffffed8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2a5838 ) │ │ │ │ add r4, pc │ │ │ │ ldrb.w r3, [r4, #1028] @ 0x404 │ │ │ │ @@ -103560,24 +103556,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ subs r2, #124 @ 0x7c │ │ │ │ lsls r4, r0, #2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2a58b8 ) │ │ │ │ @@ -103587,56 +103583,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a58c0 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 7233c4 │ │ │ │ + bl 7233a4 │ │ │ │ ldr r1, [pc, #80] @ (2a58c4 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #56] @ (2a58c8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r1!, {r7} │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + ldrsb r2, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r6, r5, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -103649,15 +103645,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2a5958 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 29e6fc │ │ │ │ cbz r0, 2a593a │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -103681,19 +103677,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2a5acc ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -103702,15 +103698,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2a5ad4 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a5ab8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 25e36c │ │ │ │ @@ -103820,22 +103816,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a5ad8 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2a5adc ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r3, r4, r6} │ │ │ │ + ldmia r0!, {r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfa0c004a │ │ │ │ - @ instruction: 0xfa4a004a │ │ │ │ + vld1.8 {d16[2]}, [ip], sl │ │ │ │ + @ instruction: 0xfa2a004a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ ldrd r1, r3, [r0, #180] @ 0xb4 │ │ │ │ @@ -103855,15 +103851,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2a5b9a │ │ │ │ @@ -103884,15 +103880,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -103907,33 +103903,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r7, r1] │ │ │ │ + strb r2, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r7} │ │ │ │ + stmia r6!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -103967,15 +103963,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2a5ddc ) │ │ │ │ ldr r7, [pc, #404] @ (2a5de0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5d70 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -103994,37 +103990,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a5d8c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a5d46 │ │ │ │ ldr r0, [pc, #348] @ (2a5de8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r3, [pc, #344] @ (2a5dec ) │ │ │ │ ldr r2, [pc, #344] @ (2a5df0 ) │ │ │ │ ldr r1, [pc, #348] @ (2a5df4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2a5df8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2a5dfc ) │ │ │ │ ldr r1, [pc, #332] @ (2a5e00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 29d448 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -104046,15 +104042,15 @@ │ │ │ │ blx 25dc4c │ │ │ │ mov r4, r0 │ │ │ │ blx 25f348 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 697f54 │ │ │ │ + bl 697f34 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -104069,24 +104065,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a5db2 │ │ │ │ ldr r4, [pc, #192] @ (2a5e08 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r3, [pc, #176] @ (2a5e0c ) │ │ │ │ ldr r2, [pc, #180] @ (2a5e10 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a5caa │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5c62 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -104106,67 +104102,67 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2a5c86 │ │ │ │ ldr r0, [pc, #116] @ (2a5e1c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a5c86 │ │ │ │ ldr r3, [pc, #96] @ (2a5e14 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a5d46 │ │ │ │ ldr r3, [pc, #88] @ (2a5e18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a5d46 │ │ │ │ ldr r0, [pc, #88] @ (2a5e20 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a5d46 │ │ │ │ nop │ │ │ │ - strh r0, [r5, r6] │ │ │ │ + strh r0, [r1, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb.w r0, [r0, #74] @ 0x4a │ │ │ │ - ldrh.w r0, [r8, #74] @ 0x4a │ │ │ │ + ldr??.w r0, [r0, sl] │ │ │ │ + ldrb.w r0, [r8, #74] @ 0x4a │ │ │ │ ldr r7, [pc, #1008] @ (2a61d4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r7} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, r5] │ │ │ │ + strh r0, [r5, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r5!, {r3, r4, r5} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + strh r6, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r5!, {r5} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r2, r4, r5} │ │ │ │ + stmia r5!, {r2, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr.w r0, [r0, sl] │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldrh.w r0, [r0, sl] │ │ │ │ + stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r0, r2] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf78a004a │ │ │ │ @ instruction: 0xf76a004a │ │ │ │ + @ instruction: 0xf74a004a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2a5f54 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #288] @ (2a5f58 ) │ │ │ │ @@ -104174,15 +104170,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2a5f5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2a5efe │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2a5ebe │ │ │ │ @@ -104226,15 +104222,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2a5f68 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 29df34 │ │ │ │ @@ -104259,45 +104255,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2a5f74 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 29dee4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r5} │ │ │ │ + stmia r3!, {} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2a60b0 ) │ │ │ │ @@ -104318,15 +104314,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -104349,15 +104345,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2a60c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a538c │ │ │ │ ldr r2, [pc, #152] @ (2a60c8 ) │ │ │ │ @@ -104400,15 +104396,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a538c │ │ │ │ b.n 2a602c │ │ │ │ @@ -104416,29 +104412,29 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #768] @ (2a63b4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r7, [pc, #856] @ (2a6418 ) │ │ │ │ + ldr r7, [pc, #728] @ (2a6398 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [pc, #128] @ (2a614c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r3, [pc, #1016] @ (2a64c8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r7, [pc, #368] @ (2a6244 ) │ │ │ │ + ldr r7, [pc, #240] @ (2a61c4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r6} │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r5, r6} │ │ │ │ + stmia r1!, {r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2a62b0 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -104456,15 +104452,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 29eeec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a629e │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -104477,15 +104473,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25e36c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 260838 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -104531,15 +104527,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2a538c │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -104565,15 +104561,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2a62d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25e36c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 260838 │ │ │ │ movs r2, #0 │ │ │ │ @@ -104608,36 +104604,36 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ (2a6424 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #880] @ (2a6634 ) │ │ │ │ + ldr r6, [pc, #752] @ (2a65b4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #152] @ (2a6360 ) │ │ │ │ + ldr r6, [pc, #24] @ (2a62e0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r4} │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + nop {15} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #648] @ (2a655c ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ite ls │ │ │ │ - lslls r2, r1, #1 │ │ │ │ - it ge @ unpredictable │ │ │ │ - lslge r2, r1, #1 │ │ │ │ + itet al │ │ │ │ + lslal r2, r1, #1 │ │ │ │ + ldr r5, [pc, #520] @ (2a64dc ) │ │ │ │ + lslal r4, r3, #1 │ │ │ │ + ite vc │ │ │ │ + lslvc r2, r1, #1 │ │ │ │ + it hi @ unpredictable │ │ │ │ + lslhi r2, r1, #1 │ │ │ │ ldr r1, [pc, #896] @ (2a6660 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf228004a │ │ │ │ - @ instruction: 0xf236004a │ │ │ │ + addw r0, r8, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf216004a │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2a6344 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #76] @ (2a6348 ) │ │ │ │ @@ -104646,42 +104642,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #60] @ (2a6350 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2a632a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a60dc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 2a595c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a60dc │ │ │ │ - stmia r1!, {r2, r3, r6} │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #888] @ (2a66c4 ) │ │ │ │ + ldr r4, [pc, #760] @ (2a6644 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x00ce │ │ │ │ + bkpt 0x00ae │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2a6544 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -104716,15 +104712,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2a6404 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -104783,15 +104779,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 29eeec │ │ │ │ @@ -104813,15 +104809,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 25ec1c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -104863,22 +104859,22 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #912] @ (2a68d8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #256] @ (2a6650 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r3, [pc, #520] @ (2a675c ) │ │ │ │ + ldr r3, [pc, #392] @ (2a66dc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r6, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r7, pc} │ │ │ │ + pop {r2, r5, r6, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vmla.i16 d0, d4, d2[1] │ │ │ │ - vmla.i32 d0, d2, d10[0] │ │ │ │ + vhadd.s q8, q2, q5 │ │ │ │ + vmla.i d0, d2, d2[2] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2a6f98 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ @@ -104891,15 +104887,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2a6fa4 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -105116,15 +105112,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2a68f2 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -105208,15 +105204,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2a6fb4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 29ea54 │ │ │ │ mov r0, r9 │ │ │ │ @@ -105248,15 +105244,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a65f2 │ │ │ │ ldr.w r0, [pc, #1676] @ 2a6fc0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a65f2 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -105390,15 +105386,15 @@ │ │ │ │ blx 25dc4c │ │ │ │ mov r6, r0 │ │ │ │ blx 25f348 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 6980ac │ │ │ │ + bl 69808c │ │ │ │ b.n 2a65f4 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -105661,22 +105657,22 @@ │ │ │ │ bpl.w 2a6728 │ │ │ │ ldr r0, [pc, #536] @ (2a6fcc ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a6728 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2a6fd0 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 6980ac │ │ │ │ + bl 69808c │ │ │ │ b.n 2a65f2 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2a65f2 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -105732,15 +105728,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -105773,15 +105769,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -105839,39 +105835,39 @@ │ │ │ │ bgt.w 2a65f2 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2a6f74 │ │ │ │ b.w 2a65f2 │ │ │ │ - ldr r2, [pc, #392] @ (2a7124 ) │ │ │ │ + ldr r2, [pc, #264] @ (2a70a4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vhadd.s q8, q4, q5 │ │ │ │ - vhadd.s q0, q7, q5 │ │ │ │ + vhadd.s16 q8, q4, q5 │ │ │ │ + vhadd.s16 q0, q7, q5 │ │ │ │ mov r8, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bx r4 │ │ │ │ + bx r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r0, 2a6fba │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 2a6fc2 │ │ │ │ + cbnz r4, 2a6fba │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [sl], #-296 @ 0xfffffed8 │ │ │ │ - add.w r0, ip, sl, lsl #1 │ │ │ │ + mrrc 0, 4, r0, sl, cr10 │ │ │ │ + @ instruction: 0xeaec004a │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a6f18 │ │ │ │ + b.n 2a6ed8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2a6f70 │ │ │ │ + b.n 2a6f30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a6fd4 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2a6fdc │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -105917,22 +105913,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a71b0 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72376c │ │ │ │ + bl 72374c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 723464 │ │ │ │ + bl 723444 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a54c8 │ │ │ │ b.n 2a7096 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2a7090 │ │ │ │ @@ -106051,40 +106047,40 @@ │ │ │ │ beq.n 2a71c6 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 697f54 │ │ │ │ + bl 697f34 │ │ │ │ b.n 2a704e │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2a704e │ │ │ │ ldr r1, [pc, #48] @ (2a71f8 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 697f54 │ │ │ │ + bl 697f34 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2a7048 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #82 @ 0x52 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #182 @ 0xb6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r5, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 002a71fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -106100,24 +106096,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ movs r0, #88 @ 0x58 │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 002a7260 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -106129,47 +106125,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2a72a4 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29df98 │ │ │ │ nop │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #320 @ 0x140 │ │ │ │ + add r7, sp, #192 @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #408 @ 0x198 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a72a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2a72dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 5da404 │ │ │ │ + bl 5da3e4 │ │ │ │ cbz r0, 2a72ce │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2a72e0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5d9d48 │ │ │ │ - b.n 2a7778 │ │ │ │ + b.w 5d9d28 │ │ │ │ + b.n 2a7738 │ │ │ │ lsls r2, r1, #1 │ │ │ │ vld1.8 {d0[3]}, [ip], r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -106178,29 +106174,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2a7328 ) │ │ │ │ ldr r1, [pc, #44] @ (2a732c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2a7928 │ │ │ │ + b.n 2a78e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #24] @ (2a7344 ) │ │ │ │ + ldr r5, [pc, #920] @ (2a76c4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a78f8 │ │ │ │ + b.n 2a78b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -106214,18 +106210,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2a7370 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ - b.n 2a78e4 │ │ │ │ + b.n 2a78a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a7374 : │ │ │ │ ldr r3, [pc, #48] @ (2a73a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2a737e │ │ │ │ @@ -106245,15 +106241,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2a73b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ vst1.8 {d0[3]}, [sl], r5 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2a7424 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2a7416 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -106340,15 +106336,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2a23c4 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2a73fa │ │ │ │ - ldr r4, [pc, #1000] @ (2a788c ) │ │ │ │ + ldr r4, [pc, #872] @ (2a780c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -106357,41 +106353,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 25dbcc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 6989dc │ │ │ │ + bl 6989bc │ │ │ │ ldr r1, [pc, #52] @ (2a7504 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ ldr r1, [pc, #40] @ (2a7508 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2a6d70 │ │ │ │ + b.n 2a6d30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2a6f38 │ │ │ │ + b.n 2a6ef8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2a756c │ │ │ │ sub sp, #12 │ │ │ │ @@ -106399,15 +106395,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2a7574 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w ip, [pc, #60] @ 2a7578 │ │ │ │ ldr r3, [pc, #60] @ (2a757c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2a7580 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2a7584 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -106422,19 +106418,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r4, [pc, #8] @ (2a7578 ) │ │ │ │ + ldr r3, [pc, #904] @ (2a78f8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 188 @ 0xbc │ │ │ │ + svc 156 @ 0x9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -106492,26 +106488,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2a7634 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a75a8 │ │ │ │ ldr r0, [pc, #24] @ (2a7638 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a75a8 │ │ │ │ nop │ │ │ │ adds r6, #176 @ 0xb0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a7670 │ │ │ │ + svc 250 @ 0xfa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a76cc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -106529,33 +106525,33 @@ │ │ │ │ b.n 2a7694 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 6980ac │ │ │ │ + bl 69808c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 25f190 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2a76b6 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ - bl 69805c │ │ │ │ + bl 5da168 │ │ │ │ + bl 69803c │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2a766a │ │ │ │ @@ -106570,19 +106566,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #800] @ (2a7a00 ) │ │ │ │ + ldr r2, [pc, #672] @ (2a7980 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #134 @ 0x86 │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #872] @ 0x368 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -106678,19 +106674,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2a7818 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a773c │ │ │ │ ldr r0, [pc, #64] @ (2a781c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a773c │ │ │ │ ldr r0, [pc, #56] @ (2a7820 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2a778e │ │ │ │ ldr r1, [pc, #52] @ (2a7824 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2a7732 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -106699,25 +106695,25 @@ │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6120065 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #190 @ 0xbe │ │ │ │ lsls r4, r6, #1 │ │ │ │ - udf #148 @ 0x94 │ │ │ │ + udf #116 @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2a7838 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + udf #88 @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #134 @ 0x86 │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #96 @ 0x60 │ │ │ │ + udf #64 @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -107045,15 +107041,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a7ae0 │ │ │ │ ldr r0, [pc, #804] @ (2a7ea0 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2a7ae0 │ │ │ │ ldr r3, [pc, #792] @ (2a7ea4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107062,15 +107058,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a7a4a │ │ │ │ ldr r0, [pc, #772] @ (2a7ea8 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2a7a4a │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2a7d1a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -107249,15 +107245,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2a7cb0 │ │ │ │ ldr r1, [pc, #316] @ (2a7ed0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2a7ed4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2a7cd0 │ │ │ │ ldr r2, [pc, #296] @ (2a7ecc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2a7cd0 │ │ │ │ @@ -107275,15 +107271,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2a7e9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2a7c4a │ │ │ │ ldr r0, [pc, #264] @ (2a7edc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a7c4a │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 29c730 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -107310,15 +107306,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2a7d68 │ │ │ │ ldr r0, [pc, #192] @ (2a7ee4 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a7d68 │ │ │ │ bl 29c500 │ │ │ │ b.n 2a7d68 │ │ │ │ ldr.w sl, [pc, #180] @ 2a7ee8 │ │ │ │ add sl, pc │ │ │ │ b.n 2a7e06 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -107336,75 +107332,75 @@ │ │ │ │ ldr r3, [pc, #60] @ (2a7e9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a7dee │ │ │ │ ldr r0, [pc, #132] @ (2a7ef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a7dee │ │ │ │ nop │ │ │ │ adds r2, #78 @ 0x4e │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf30a0065 │ │ │ │ @ instruction: 0xf27a0065 │ │ │ │ - blt.n 2a7d9c │ │ │ │ + blt.n 2a7f5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 2a7dac │ │ │ │ + blt.n 2a7f6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - bge.n 2a7e8c │ │ │ │ + bge.n 2a7e4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r8, r9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2a7f0c │ │ │ │ + blt.n 2a7ecc │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [pc, #256] @ (2a7fa8 ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2a7e7c │ │ │ │ + bge.n 2a7e3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bge.n 2a7f98 │ │ │ │ + bge.n 2a7f58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2a7e28 │ │ │ │ + ble.n 2a7de8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ eors.w r0, r6, #101 @ 0x65 │ │ │ │ - bls.n 2a7e10 │ │ │ │ + bls.n 2a7dd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, r0 │ │ │ │ + mvns r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bge.n 2a7f5c │ │ │ │ + bge.n 2a7f1c │ │ │ │ lsls r2, r1, #1 │ │ │ │ and.w r0, r4, #101 @ 0x65 │ │ │ │ - bls.n 2a7ed8 │ │ │ │ + bhi.n 2a7e98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2a7e4c │ │ │ │ + bhi.n 2a7e0c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 2a7e10 │ │ │ │ + bls.n 2a7fd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2a7ee4 │ │ │ │ + bhi.n 2a7ea4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2a7e98 │ │ │ │ + bhi.n 2a7e58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 2a7f20 │ │ │ │ + bvc.n 2a7ee0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2a7ec8 │ │ │ │ + bhi.n 2a7e88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -107425,19 +107421,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #324] @ (2a8070 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 697ef8 │ │ │ │ + b.w 697ed8 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r6, r0, #4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -107542,19 +107538,19 @@ │ │ │ │ str.w r5, [ip, #16] │ │ │ │ strb.w lr, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2a7fb2 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a803c │ │ │ │ b.n 2a7fe6 │ │ │ │ - rors r4, r7 │ │ │ │ + rors r4, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bpl.n 2a7fdc │ │ │ │ + bpl.n 2a7f9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2a822c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -107566,15 +107562,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2a8238 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2a8122 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -107689,86 +107685,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2a8240 ) │ │ │ │ ldr r0, [pc, #132] @ (2a8244 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a8192 │ │ │ │ b.n 2a8196 │ │ │ │ ldr r1, [pc, #112] @ (2a8248 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2a824c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2a819c │ │ │ │ ldr r3, [pc, #100] @ (2a8250 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a8144 │ │ │ │ ldr r3, [pc, #92] @ (2a8254 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a8144 │ │ │ │ ldr r0, [pc, #84] @ (2a8258 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2a8144 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a79e8 │ │ │ │ b.n 2a819c │ │ │ │ ldr r3, [pc, #68] @ (2a825c ) │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ ldr r1, [pc, #64] @ (2a8260 ) │ │ │ │ ldr r0, [pc, #68] @ (2a8264 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - lsls r2, r3 │ │ │ │ + eors r2, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvs.n 2a81ec │ │ │ │ + bvs.n 2a81ac │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 2a820c │ │ │ │ + bvs.n 2a81cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r3, #176 @ 0xb0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #104 @ 0x68 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvs.n 2a829c │ │ │ │ + bvs.n 2a825c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #76 @ 0x4c │ │ │ │ + subs r7, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bpl.n 2a8228 │ │ │ │ + bpl.n 2a81e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2a81b4 │ │ │ │ + bpl.n 2a8174 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #8 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bpl.n 2a8308 │ │ │ │ + bpl.n 2a82c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 2a8354 │ │ │ │ + bpl.n 2a8314 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a82a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -107776,24 +107772,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2a82a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a763c │ │ │ │ nop │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r6, #134 @ 0x86 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bmi.n 2a8280 │ │ │ │ + bmi.n 2a8240 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 2a82a0 │ │ │ │ + bmi.n 2a8260 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2a8310 │ │ │ │ sub sp, #28 │ │ │ │ @@ -107801,15 +107797,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2a8318 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 25fb98 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2a831c ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -107823,19 +107819,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r6, #98 @ 0x62 │ │ │ │ + subs r6, #66 @ 0x42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bmi.n 2a8268 │ │ │ │ + bmi.n 2a8228 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 2a8280 │ │ │ │ + bmi.n 2a8240 │ │ │ │ lsls r2, r1, #1 │ │ │ │ orr.w r0, lr, r5, asr #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2a8380 │ │ │ │ @@ -107844,15 +107840,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2a8388 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ bl 2a758c │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2a835a │ │ │ │ bl 2a18f0 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -107865,19 +107861,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bmi.n 2a83f0 │ │ │ │ + bmi.n 2a83b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 2a8410 │ │ │ │ + bmi.n 2a83d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2a8438 │ │ │ │ sub sp, #20 │ │ │ │ @@ -107887,15 +107883,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2a843c ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2a8440 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2a8406 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -107937,19 +107933,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r5, #132 @ 0x84 │ │ │ │ + subs r5, #100 @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n 2a83e4 │ │ │ │ + bcc.n 2a83a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 2a83c4 │ │ │ │ + bcc.n 2a8384 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrd r0, r0, [sl, #-404] @ 0x194 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 2a84dc │ │ │ │ @@ -107958,15 +107954,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2a84e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2a8482 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2a84a8 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -107999,24 +107995,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 29c394 │ │ │ │ b.n 2a8494 │ │ │ │ nop │ │ │ │ - subs r4, #198 @ 0xc6 │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n 2a8504 │ │ │ │ + bcs.n 2a84c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 2a851c │ │ │ │ + bcs.n 2a84dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 2a84f8 │ │ │ │ + bne.n 2a84b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 6684f2 │ │ │ │ + bl 6684f2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2a85c8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2a85cc ) │ │ │ │ @@ -108026,15 +108022,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2a85d4 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #176] @ (2a85d8 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2a8578 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -108051,15 +108047,15 @@ │ │ │ │ cbnz r2, 2a85a4 │ │ │ │ mov r0, r3 │ │ │ │ bl 2a758c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 697ef8 │ │ │ │ + b.w 697ed8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108076,15 +108072,15 @@ │ │ │ │ bpl.n 2a8530 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2a85e4 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2a8530 │ │ │ │ ldr r2, [pc, #64] @ (2a85e8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2a8550 │ │ │ │ @@ -108092,37 +108088,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a8550 │ │ │ │ ldr r0, [pc, #48] @ (2a85ec ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2a8550 │ │ │ │ nop │ │ │ │ - subs r4, #26 │ │ │ │ + subs r3, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcs.n 2a8690 │ │ │ │ + bcs.n 2a8650 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 2a86b0 │ │ │ │ + bcs.n 2a8670 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r7, #40 @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2a86c0 │ │ │ │ + bcs.n 2a8680 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2a86b8 │ │ │ │ + bcs.n 2a8678 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #196] @ 2a86c8 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -108140,15 +108136,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25fb80 │ │ │ │ ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ cbz r0, 2a8672 │ │ │ │ @@ -108166,15 +108162,15 @@ │ │ │ │ bne.n 2a8650 │ │ │ │ ldr r1, [pc, #120] @ (2a86dc ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 5e1c88 │ │ │ │ + bl 5e1c68 │ │ │ │ ldr r2, [pc, #108] @ (2a86e0 ) │ │ │ │ ldr r3, [pc, #84] @ (2a86cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -108198,23 +108194,23 @@ │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2a865a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - subs r3, #30 │ │ │ │ + subs r2, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #54 @ 0x36 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bne.n 2a8784 │ │ │ │ + bne.n 2a8744 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 2a87a0 │ │ │ │ + bne.n 2a8760 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2a8480 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r5, #218 @ 0xda │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -108235,15 +108231,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (2a87f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 25fb80 │ │ │ │ ldrb.w r3, [r4, #85] @ 0x55 │ │ │ │ cbz r3, 2a873a │ │ │ │ @@ -108272,15 +108268,15 @@ │ │ │ │ cbz r3, 2a87c4 │ │ │ │ ldr r1, [pc, #148] @ (2a8800 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 5e0c98 │ │ │ │ + bl 5e0c78 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a873c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2a873a │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ @@ -108317,37 +108313,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (2a880c ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #260] @ 0x104 │ │ │ │ bl 29c394 │ │ │ │ b.n 2a876a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #44 @ 0x2c │ │ │ │ + subs r2, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #68 @ 0x44 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - beq.n 2a88c0 │ │ │ │ + beq.n 2a8880 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 2a88e0 │ │ │ │ + beq.n 2a88a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r5, #16 │ │ │ │ lsls r4, r6, #1 │ │ │ │ b.n 2a8390 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r7!, {} │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ bl 1cc80a │ │ │ │ bl 36080e │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2a881c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ b.n 2a860c │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -108356,44 +108352,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2a88c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #128] @ (2a88c8 ) │ │ │ │ ldr r3, [pc, #128] @ (2a88cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2a88d0 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2a88d4 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2a88d8 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r3, [pc, #120] @ (2a88dc ) │ │ │ │ ldr r2, [pc, #124] @ (2a88e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2a88e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd748 │ │ │ │ + bl 5dd728 │ │ │ │ ldr r3, [pc, #112] @ (2a88e8 ) │ │ │ │ ldr r2, [pc, #116] @ (2a88ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2a88f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd748 │ │ │ │ + bl 5dd728 │ │ │ │ ldr r2, [pc, #108] @ (2a88f4 ) │ │ │ │ ldr r3, [pc, #108] @ (2a88f8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2a88fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -108401,60 +108397,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (2a8900 ) │ │ │ │ ldr r2, [pc, #104] @ (2a8904 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd830 │ │ │ │ + bl 5dd810 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2a8864 │ │ │ │ + bcs.n 2a8824 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #228 @ 0xe4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2a8854 │ │ │ │ + bcs.n 2a8814 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8f4 │ │ │ │ + @ instruction: 0xb8d4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2a885c │ │ │ │ + bcs.n 2a881c │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2a8828 │ │ │ │ + bcs.n 2a89e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -108520,15 +108516,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -108604,28 +108600,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #636] @ (2a8d24 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a8c06 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #624] @ (2a8d28 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ ldr r2, [pc, #600] @ (2a8d2c ) │ │ │ │ ldr r3, [pc, #564] @ (2a8d0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ @@ -108645,15 +108641,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723df8 │ │ │ │ + bl 723dd8 │ │ │ │ b.n 2a8ad2 │ │ │ │ sub.w r2, r3, #352 @ 0x160 │ │ │ │ cmp.w r2, #352 @ 0x160 │ │ │ │ bcc.n 2a8b6a │ │ │ │ ldrb.w r2, [r0, #-100] │ │ │ │ asrs r2, r1 │ │ │ │ ldr.w r1, [r5, #816] @ 0x330 │ │ │ │ @@ -108705,15 +108701,15 @@ │ │ │ │ ldr r4, [pc, #376] @ (2a8d30 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a8ad2 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movw r1, #17699 @ 0x4523 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ @@ -108727,24 +108723,24 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ ldr r1, [pc, #320] @ (2a8d3c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 25e99c │ │ │ │ b.n 2a8ad2 │ │ │ │ ldr r1, [pc, #304] @ (2a8d40 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7316e0 │ │ │ │ + bl 7316c0 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cbz r3, 2a8c70 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #284] @ (2a8d44 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, #860] @ 0x35c │ │ │ │ @@ -108762,15 +108758,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #244] @ (2a8d48 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #326 @ 0x146 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a8c06 │ │ │ │ ldrb.w r3, [sp, #15] │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2a8c78 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ b.n 2a8a4e │ │ │ │ mov r0, r5 │ │ │ │ @@ -108809,75 +108805,75 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #124] @ (2a8d54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a8c06 │ │ │ │ ldr r2, [pc, #112] @ (2a8d58 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #112] @ (2a8d5c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ ldr r1, [pc, #104] @ (2a8d60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a8c06 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2a8c68 │ │ │ │ + bne.n 2a8c28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bne.n 2a8c8c │ │ │ │ + bne.n 2a8c4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 2a8e14 │ │ │ │ + bne.n 2a8dd4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #34 @ 0x22 │ │ │ │ + adds r7, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - beq.n 2a8c6c │ │ │ │ + beq.n 2a8c2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 2a8cc0 │ │ │ │ + beq.n 2a8c80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r1, #122 @ 0x7a │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 2a8dc8 │ │ │ │ + beq.n 2a8d88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r7!, {r2, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #22] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldmia r7!, {r2, r4, r6} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #240 @ 0xf0 │ │ │ │ + adds r4, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r6, {r4, r5, r6} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r7!, {} │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #208 @ 0xd0 │ │ │ │ + adds r4, #176 @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6!, {r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2a90d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109066,15 +109062,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 25fee8 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7316e0 │ │ │ │ + bl 7316c0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25e998 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8e0a │ │ │ │ b.n 2a8f40 │ │ │ │ @@ -109194,17 +109190,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2a2258 │ │ │ │ b.n 2a8d84 │ │ │ │ subs r4, r2, #3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2a9128 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109213,30 +109209,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a9130 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r0, #206 @ 0xce │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2a9178 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109244,29 +109240,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2a9180 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + adds r0, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2a91c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109275,29 +109271,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2a91d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + adds r0, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a9214 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109305,28 +109301,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2a921c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r7, #218 @ 0xda │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2a9264 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109335,29 +109331,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2a926c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a92b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109365,28 +109361,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2a92b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + cmp r7, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a92f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109394,24 +109390,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2a92fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + cmp r6, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6} │ │ │ │ + ldmia r0!, {r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r7} │ │ │ │ + ldmia r0!, {r1, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2a9368 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109419,44 +109415,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2a9370 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2a9354 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2a9360 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 7316e0 │ │ │ │ + bl 7316c0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 25e99c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df00 │ │ │ │ ldr r1, [pc, #16] @ (2a9374 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2a933c │ │ │ │ - cmp r6, #176 @ 0xb0 │ │ │ │ + cmp r6, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r4, r5} │ │ │ │ + ldmia r0!, {r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r6} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -109469,15 +109465,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2a93ca │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 260364 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -109492,30 +109488,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (2a9400 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r6, r7} │ │ │ │ + stmia r7!, {r1, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a9404 : │ │ │ │ ldr r3, [pc, #124] @ (2a9484 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2a941e │ │ │ │ @@ -109553,33 +109549,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25e2bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2a9494 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r7, #88] @ 0x58 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r6, r4, #9 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + ldmia r0!, {r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r4, r6, #8 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldmia r0!, {r2, r3, r5} │ │ │ │ + ldmia r0!, {r2, r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a9516 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2a94da │ │ │ │ @@ -109758,53 +109754,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2a9678 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r4, pc, #704 @ (adr r4, 2a98f0 ) │ │ │ │ + add r4, pc, #576 @ (adr r4, 2a9870 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r4, #130 @ 0x82 │ │ │ │ + cmp r4, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r5, r6} │ │ │ │ + stmia r7!, {r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r3, r4, r6} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov r0, pc │ │ │ │ + mov r0, fp │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r4, #56 @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r4, #20] │ │ │ │ + ldr r6, [r0, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r4, #4] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r6!, {r1, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r3} │ │ │ │ + stmia r6!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r3, r5, r6} │ │ │ │ + stmia r7!, {r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r6} │ │ │ │ + stmia r7!, {r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r2} │ │ │ │ + stmia r6!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2a969a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -109997,26 +109993,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2a98c6 │ │ │ │ ldr r2, [pc, #152] @ (2a98d0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [pc, #144] @ (2a98d4 ) │ │ │ │ ldr r3, [pc, #144] @ (2a98d8 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2a98dc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -110059,19 +110055,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ asrs r6, r5, #16 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r6} │ │ │ │ + stmia r5!, {r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2a9990 ) │ │ │ │ @@ -110083,32 +110079,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e5ea4 │ │ │ │ + bl 5e5e84 │ │ │ │ cbz r0, 2a993e │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 25dbcc │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a980c │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2a9968 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7048d4 │ │ │ │ + bl 7048b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2a9998 ) │ │ │ │ ldr r3, [pc, #80] @ (2a9994 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -110204,25 +110200,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2a9a74 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2a9a04 │ │ │ │ asrs r2, r3, #10 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #176] @ (2a9b38 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -110247,22 +110243,22 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2a9b1a │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e5ea4 │ │ │ │ + bl 5e5e84 │ │ │ │ cbz r0, 2a9ad6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2a980c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a9524 │ │ │ │ blx 260364 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2a9b0a │ │ │ │ ldr r2, [pc, #88] @ (2a9b40 ) │ │ │ │ @@ -110278,43 +110274,43 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7047e4 │ │ │ │ + bl 7047c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ movs r4, #0 │ │ │ │ b.n 2a9ae6 │ │ │ │ ldr r3, [pc, #40] @ (2a9b44 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2a9b48 ) │ │ │ │ ldr r1, [pc, #40] @ (2a9b4c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a9ad6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ asrs r2, r0, #7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #5 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r7, #14 │ │ │ │ + movs r6, #238 @ 0xee │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -110345,20 +110341,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2a9c38 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr r1, [pc, #136] @ (2a9c3c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2a9c0e │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2a9bd8 │ │ │ │ cbz r5, 2a9be4 │ │ │ │ @@ -110380,109 +110376,109 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2a9b82 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2a9b82 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r3, [pc, #40] @ (2a9c40 ) │ │ │ │ ldr r2, [pc, #44] @ (2a9c44 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2a9c48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #3731 @ 0xe93 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a9b84 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #20 │ │ │ │ + movs r5, #244 @ 0xf4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r2!, {r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r5, r6} │ │ │ │ + stmia r1!, {r1, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2a9c96 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5eb90c │ │ │ │ + bl 5eb8ec │ │ │ │ ldr r1, [pc, #128] @ (2a9cec ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 5eb960 │ │ │ │ + bl 5eb940 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5eba8c │ │ │ │ + bl 5eba6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a9cd8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a9c72 │ │ │ │ ldr r1, [pc, #100] @ (2a9cf0 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5ebc68 │ │ │ │ + bl 5ebc48 │ │ │ │ cbz r5, 2a9cca │ │ │ │ - bl 5eb90c │ │ │ │ + bl 5eb8ec │ │ │ │ ldr r1, [pc, #84] @ (2a9cf4 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 5eb960 │ │ │ │ + bl 5eb940 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5eba8c │ │ │ │ + bl 5eba6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a9cd8 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9ca6 │ │ │ │ ldr r1, [pc, #56] @ (2a9cf8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5ebc68 │ │ │ │ + bl 5ebc48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r5, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r1, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -110567,15 +110563,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 71a710 │ │ │ │ + bl 71a6f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2a9f46 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -110642,18 +110638,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2a9f88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3790 @ 0xece │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ b.n 2a9d6c │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2a9f0e │ │ │ │ ldr r0, [pc, #220] @ (2a9f8c ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -110676,159 +110672,159 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2a9f98 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3851 @ 0xf0b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a9e9c │ │ │ │ ldr r3, [pc, #168] @ (2a9f9c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2a9fa0 ) │ │ │ │ ldr r1, [pc, #168] @ (2a9fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3813 @ 0xee5 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a9e9c │ │ │ │ ldr r3, [pc, #152] @ (2a9fa8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2a9fac ) │ │ │ │ ldr r1, [pc, #152] @ (2a9fb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3831 @ 0xef7 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a9e9c │ │ │ │ ldr r3, [pc, #136] @ (2a9fb4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2a9fb8 ) │ │ │ │ ldr r1, [pc, #136] @ (2a9fbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3806 @ 0xede │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a9e9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2a9fc0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2a9fc4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2a9fc8 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3846 @ 0xf06 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2a9e9c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r0, r4, #27 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - rev r4, r0 │ │ │ │ + cbnz r4, 2a9fb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r5} │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bkpt 0x00f2 │ │ │ │ + bkpt 0x00d2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 2a9fa4 │ │ │ │ + cbnz r2, 2a9f9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #84 @ 0x54 │ │ │ │ + movs r3, #52 @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r1, r7} │ │ │ │ + stmia r0!, {r1, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bkpt 0x009e │ │ │ │ + bkpt 0x007e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + movs r3, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r3} │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - bkpt 0x0082 │ │ │ │ + it al │ │ │ │ + lslal r2, r1, #1 │ │ │ │ + bkpt 0x0062 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #26 │ │ │ │ + movs r2, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r3} │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - bkpt 0x0066 │ │ │ │ + it al │ │ │ │ + lslal r2, r1, #1 │ │ │ │ + bkpt 0x0046 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ lsls r4, r3, #1 │ │ │ │ - it lt │ │ │ │ - lsllt r2, r1, #1 │ │ │ │ - bkpt 0x004a │ │ │ │ + it ls │ │ │ │ + lslls r2, r1, #1 │ │ │ │ + bkpt 0x002a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #224 @ 0xe0 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - itee al │ │ │ │ - lslal r2, r1, #1 │ │ │ │ - bkpt 0x002a │ │ │ │ - lsl r2, r1, #1 │ │ │ │ + itee gt │ │ │ │ + lslgt r2, r1, #1 │ │ │ │ + bkpt 0x000a │ │ │ │ + lslle r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2a9fea │ │ │ │ - bl 5ebe4c │ │ │ │ + bl 5ebe2c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2a9ffc │ │ │ │ - bl 5ebe4c │ │ │ │ + bl 5ebe2c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2aa020 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2aa030 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2aa072 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2aa052 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -110842,15 +110838,15 @@ │ │ │ │ bl 2a0694 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2aa042 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2aa088 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72518c │ │ │ │ + b.w 72516c │ │ │ │ str r2, [r5, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2aa09c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -110881,19 +110877,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2aa0f4 ) │ │ │ │ ldr r0, [pc, #20] @ (2aa0f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - movs r1, #76 @ 0x4c │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bkpt 0x0092 │ │ │ │ + bkpt 0x0072 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2aa1e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -110910,15 +110906,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2aa160 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2aa140 │ │ │ │ - bl 5f7834 │ │ │ │ + bl 5f7814 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2aa152 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2aa152 │ │ │ │ blx 260364 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -110932,30 +110928,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 25dbcc │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5e5eb4 │ │ │ │ + bl 5e5e94 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2aa190 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2a980c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2aa12a │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 704820 │ │ │ │ + bl 704800 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2aa160 │ │ │ │ ldr r2, [pc, #52] @ (2aa1e8 ) │ │ │ │ ldr r3, [pc, #44] @ (2aa1e4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -111044,15 +111040,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 722850 │ │ │ │ + bl 722830 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2aa296 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -111171,15 +111167,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2aa436 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ea0f0 │ │ │ │ + bl 5ea0d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -111213,26 +111209,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa3da │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2aa480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2aa3da │ │ │ │ nop │ │ │ │ lsrs r0, r0, #2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2aa4ce │ │ │ │ + cbnz r6, 2aa4c6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2aa538 ) │ │ │ │ @@ -111244,26 +111240,26 @@ │ │ │ │ beq.n 2aa4c6 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2aa50c │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2aa53c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2aa512 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2aa4c6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2aa3bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -111283,15 +111279,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2aa4bc │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2aa548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2aa4bc │ │ │ │ ldr r0, [pc, #60] @ (2aa54c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2aa4b4 │ │ │ │ ldr r3, [pc, #60] @ (2aa550 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111303,32 +111299,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa4bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2aa554 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2aa4bc │ │ │ │ nop │ │ │ │ lsls r6, r6, #30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r4, r4 │ │ │ │ + revsh r4, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - revsh r2, r2 │ │ │ │ + hlt 0x0032 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - revsh r2, r5 │ │ │ │ + revsh r2, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2aa6cc ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -111350,15 +111346,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aa62a │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5e9ffc │ │ │ │ + bl 5e9fdc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2aa650 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2aa5c0 │ │ │ │ @@ -111367,15 +111363,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 737048 │ │ │ │ + bl 737028 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2aa5e6 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2aa65c │ │ │ │ cbnz r3, 2aa602 │ │ │ │ @@ -111385,15 +111381,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2aa6d8 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2aa6dc ) │ │ │ │ ldr r3, [pc, #204] @ (2aa6d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -111410,15 +111406,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2aa598 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5e9ffc │ │ │ │ + bl 5e9fdc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2aa650 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2aa5ae │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -111441,15 +111437,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2aa5e6 │ │ │ │ ldr r0, [pc, #112] @ (2aa6ec ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aa602 │ │ │ │ b.n 2aa5e8 │ │ │ │ blx 25e27c │ │ │ │ b.n 2aa5ee │ │ │ │ ldr r2, [pc, #72] @ (2aa6e0 ) │ │ │ │ @@ -111468,15 +111464,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2aa5be │ │ │ │ ldr r0, [pc, #60] @ (2aa6f4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2aa5be │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r4, #27 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r3, #27 │ │ │ │ @@ -111489,19 +111485,19 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rev r0, r6 │ │ │ │ + rev r0, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2aa720 │ │ │ │ + cbnz r2, 2aa718 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2aac60 │ │ │ │ @@ -111527,28 +111523,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2a28e0 │ │ │ │ ldr.w r7, [pc, #1308] @ 2aac64 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2aa918 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2aac68 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2aac6c │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a28b0 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -111994,15 +111990,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2aaa14 │ │ │ │ ldr r0, [pc, #188] @ (2aac7c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2aaa14 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2a28b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2aa9b0 │ │ │ │ @@ -112020,70 +112016,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2aaa7a │ │ │ │ ldr r0, [pc, #128] @ (2aac84 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2aaa7a │ │ │ │ ldr r3, [pc, #100] @ (2aac74 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2aaa14 │ │ │ │ ldr r3, [pc, #88] @ (2aac78 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2aaa14 │ │ │ │ ldr r0, [pc, #92] @ (2aac88 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2aaa14 │ │ │ │ ldr r3, [pc, #72] @ (2aac80 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2aaa7a │ │ │ │ ldr r3, [pc, #48] @ (2aac78 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2aaa7a │ │ │ │ ldr r0, [pc, #56] @ (2aac8c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2aaa7a │ │ │ │ nop │ │ │ │ lsls r4, r7, #20 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r5, #9] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r4, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #608] @ (2aaed8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r6, lr} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, lr} │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2aad3c ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -112108,15 +112104,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a01cc │ │ │ │ ldr r2, [pc, #100] @ (2aad40 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r2, [pc, #92] @ (2aad44 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2aad16 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -112143,26 +112139,26 @@ │ │ │ │ bpl.n 2aacee │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2aad50 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2aacee │ │ │ │ vshr.u32 q0, , #26 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4} │ │ │ │ + cbz r4, 2aadd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002aad54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112182,15 +112178,15 @@ │ │ │ │ cbz r3, 2aad86 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbnz r3, 2aada6 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112203,46 +112199,46 @@ │ │ │ │ bl 2aa0fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5e5ea4 │ │ │ │ + bl 5e5e84 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2aae00 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2aae3a │ │ │ │ bls.n 2aae10 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2aae56 │ │ │ │ ldr r3, [pc, #136] @ (2aae64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #128] @ (2aae68 ) │ │ │ │ ldr r2, [pc, #132] @ (2aae6c ) │ │ │ │ ldr r1, [pc, #132] @ (2aae70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ mov.w r2, #414 @ 0x19e │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 704898 │ │ │ │ + bl 704878 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2aad92 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -112273,19 +112269,19 @@ │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ mcr2 0, 7, r0, cr6, cr3, {3} │ │ │ │ strb r6, [r6, r1] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #17 │ │ │ │ + asrs r6, r4, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #656 @ 0x290 │ │ │ │ + add r7, sp, #528 @ 0x210 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002aae74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112326,21 +112322,21 @@ │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2aaf16 │ │ │ │ ldr r3, [pc, #200] @ (2aafb8 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dd1b4 │ │ │ │ + bl 5dd194 │ │ │ │ ldr r2, [pc, #188] @ (2aafbc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbnz r3, 2aaf40 │ │ │ │ @@ -112399,21 +112395,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ strh r0, [r4, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ stc2l 0, cr0, [r2, #460] @ 0x1cc │ │ │ │ - asrs r2, r1, #14 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + strb r4, [r3, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #496] @ (2ab1ac ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #216 @ 0xd8 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002aafc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -112434,24 +112430,24 @@ │ │ │ │ ldr.w r1, [r4, #2976] @ 0xba0 │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2aafe2 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2ab040 │ │ │ │ ldr r5, [pc, #172] @ (2ab0b0 ) │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #168] @ (2ab0b4 ) │ │ │ │ ldr r1, [pc, #172] @ (2ab0b8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w r2, [r4, #3020] @ 0xbcc │ │ │ │ cbz r3, 2ab08a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -112467,15 +112463,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2ab0c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112486,52 +112482,52 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (2ab0d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ab05a │ │ │ │ mov r0, r2 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r2, [pc, #64] @ (2ab0d4 ) │ │ │ │ ldr r1, [pc, #68] @ (2ab0d8 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ab05a │ │ │ │ strh r0, [r3, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r4, r4, #8 │ │ │ │ + asrs r4, r0, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r0, #108] @ 0x6c │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r3, #108] @ 0x6c │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r5, #7 │ │ │ │ + asrs r0, r1, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r6, 2ab0d8 │ │ │ │ + cbz r6, 2ab0d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + add r5, sp, #80 @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r2, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r0, 2ab0d2 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, sp, #16 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r0, 2ab0e0 │ │ │ │ + cbz r0, 2ab0d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #792 @ 0x318 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002ab0dc : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 25da9c │ │ │ │ │ │ │ │ @@ -112696,24 +112692,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2ab2be │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2a9a78 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ab2be │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 70a814 │ │ │ │ + bl 70a7f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7047e4 │ │ │ │ + bl 7047c4 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 704820 │ │ │ │ + bl 704800 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b1550 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b4ff8 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2ba1e8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -112744,32 +112740,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ab3ac │ │ │ │ ldr r1, [pc, #156] @ (2ab3e8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2ab366 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 29c69c │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 71e228 │ │ │ │ + bl 71e208 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2ab378 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25df00 │ │ │ │ @@ -112788,30 +112784,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ab27e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2ab3f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ab27e │ │ │ │ ldr??.w r0, [lr, #115] @ 0x73 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #616 @ 0x268 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + add r6, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2abe50 │ │ │ │ @@ -112946,15 +112942,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 723074 │ │ │ │ + bl 723054 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2ab788 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -113132,25 +113128,25 @@ │ │ │ │ b.n 2ab52c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 723074 │ │ │ │ + bl 723054 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2ab622 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2a35cc │ │ │ │ ldr.w r1, [pc, #1756] @ 2abe68 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2aba8c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -113302,35 +113298,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 723074 │ │ │ │ + bl 723054 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2ab9fa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 72312c │ │ │ │ + bl 72310c │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7229ec │ │ │ │ + bl 7229cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2ab9d8 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -113338,15 +113334,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2ab9ce │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 7229ec │ │ │ │ + bl 7229cc │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2ab9d8 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2ab9bc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -113413,15 +113409,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ab7f6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2abe7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ab7f6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -113547,21 +113543,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 74ceb0 │ │ │ │ + bl 74ce90 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 74ceb0 │ │ │ │ + bl 74ce90 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -113664,15 +113660,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 722850 │ │ │ │ + bl 722830 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2abd76 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2abd46 │ │ │ │ @@ -113724,15 +113720,15 @@ │ │ │ │ bpl.w 2ab7f6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2abe88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ab7f6 │ │ │ │ ldr r3, [pc, #92] @ (2abe8c ) │ │ │ │ movw r2, #3223 @ 0xc97 │ │ │ │ ldr r1, [pc, #92] @ (2abe90 ) │ │ │ │ ldr r0, [pc, #92] @ (2abe94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -113747,38 +113743,38 @@ │ │ │ │ asrs r6, r5 │ │ │ │ ldrh.w r0, [r6, r3, lsl #3] │ │ │ │ ldrh.w r0, [r4, r3, lsl #3] │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #880 @ 0x370 │ │ │ │ + add r5, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xf5260073 │ │ │ │ - add r2, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #512 @ 0x200 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3fa0073 │ │ │ │ lsrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #816 @ (adr r7, 2ac1b0 ) │ │ │ │ + add r7, pc, #688 @ (adr r7, 2ac130 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xf1940073 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #608 @ (adr r4, 2ac0ec ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 2ac06c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r3, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #304] @ 0x130 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #16 @ (adr r4, 2abea8 ) │ │ │ │ + add r3, pc, #912 @ (adr r3, 2ac228 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002abe98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -113840,24 +113836,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2abfd2 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 736f68 │ │ │ │ + bl 736f48 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5e9f64 │ │ │ │ + bl 5e9f44 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2ac078 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113880,15 +113876,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ac082 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2abf8e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 737048 │ │ │ │ + bl 737028 │ │ │ │ b.n 2abf92 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2abf06 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aa3bc │ │ │ │ b.n 2abf06 │ │ │ │ @@ -113927,22 +113923,22 @@ │ │ │ │ cbnz r3, 2ac08a │ │ │ │ ldr r2, [pc, #184] @ (2ac0e0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #172] @ (2ac0e4 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ b.n 2abef6 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2ac062 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2ac062 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2ac062 │ │ │ │ @@ -113991,30 +113987,30 @@ │ │ │ │ stc 0, cr0, [r0, #460]! @ 0x1cc │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r8, #460] @ 0x1cc │ │ │ │ stcl 0, cr0, [r6, #-460] @ 0xfffffe34 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #120 @ (adr r2, 2ac158 ) │ │ │ │ + add r1, pc, #1016 @ (adr r1, 2ac4d8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - add r1, pc, #960 @ (adr r1, 2ac4a8 ) │ │ │ │ + add r1, pc, #832 @ (adr r1, 2ac428 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r6, r5, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #896] @ 0x380 │ │ │ │ + ldr r4, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r7, #5 │ │ │ │ + lsls r0, r3, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002ac100 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2ac112 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -114049,15 +114045,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e9ffc │ │ │ │ + bl 5e9fdc │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2ac188 │ │ │ │ ldr r2, [pc, #64] @ (2ac1a4 ) │ │ │ │ ldr r3, [pc, #56] @ (2ac1a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114107,15 +114103,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e9f64 │ │ │ │ + bl 5e9f44 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2ac214 │ │ │ │ ldr r2, [pc, #64] @ (2ac230 ) │ │ │ │ ldr r3, [pc, #56] @ (2ac22c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114175,53 +114171,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2ac308 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2ac2c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 736f5c │ │ │ │ + bl 736f3c │ │ │ │ cbz r0, 2ac2c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ac31e │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2ac340 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73700c │ │ │ │ + b.w 736fec │ │ │ │ ldr r2, [pc, #108] @ (2ac344 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2ac312 │ │ │ │ ldr r2, [pc, #104] @ (2ac348 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ac312 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2ac34c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2ac312 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -114249,22 +114245,22 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldrd r0, r0, [r2, #460]! @ 0x1cc │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ ldr r2, [pc, #96] @ (2ac3a8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #184 @ (adr r0, 2ac408 ) │ │ │ │ + add r0, pc, #56 @ (adr r0, 2ac388 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 q0, q1, │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ + mcr2 0, 7, r0, cr2, cr11, {2} │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2ac3e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -114702,15 +114698,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2ac914 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ ldr r3, [pc, #228] @ (2ac908 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2ac918 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -114792,21 +114788,21 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ac360 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2ac1bc │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2ad054 │ │ │ │ lsls r3, r6, #1 │ │ │ │ b.n 2ad01c │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -115021,15 +115017,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2acb88 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2acb64 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2acb64 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2acb72 │ │ │ │ mov r0, r4 │ │ │ │ @@ -115041,17 +115037,17 @@ │ │ │ │ bl 2bca3c │ │ │ │ b.n 2acb32 │ │ │ │ nop │ │ │ │ b.n 2ace00 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2ace40 ) │ │ │ │ @@ -115191,15 +115187,15 @@ │ │ │ │ bl 2ac234 │ │ │ │ mov r0, r5 │ │ │ │ bl 2acafc │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2acd7c │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2acdb4 │ │ │ │ - bl 5f7834 │ │ │ │ + bl 5f7814 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2acd60 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2acd60 │ │ │ │ blx 260364 │ │ │ │ @@ -115207,17 +115203,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2acd7c │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2a9a78 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2acd7c │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 70a6c8 │ │ │ │ + bl 70a6a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7047e4 │ │ │ │ + bl 7047c4 │ │ │ │ ldr r3, [pc, #216] @ (2ace58 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2acbfe │ │ │ │ mov r0, r5 │ │ │ │ bl 2aa3bc │ │ │ │ @@ -115296,29 +115292,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2acf8c │ │ │ │ lsls r3, r6, #1 │ │ │ │ b.n 2aceec │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - bx r7 │ │ │ │ + bx r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands.w r0, r8, #14352384 @ 0xdb0000 │ │ │ │ - ldrh r2, [r5, #58] @ 0x3a │ │ │ │ + @ instruction: 0xf3f8005b │ │ │ │ + ldrh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - and.w r0, r0, #14352384 @ 0xdb0000 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + @ instruction: 0xf3e0005b │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2acf98 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -115409,30 +115405,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2ac568 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2acafc │ │ │ │ b.n 2acec4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ble.n 2acf18 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2acf08 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ble.n 2aceb0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2ad084 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -115456,15 +115452,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ mov r1, r7 │ │ │ │ blx r3 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r8, [sp, #15] │ │ │ │ - bl 6569c0 │ │ │ │ + bl 6569a0 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r8, [sp, #15] │ │ │ │ bl 2ac234 │ │ │ │ movs r2, #2 │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -115487,15 +115483,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2ac234 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r2, [pc, #52] @ (2ad098 ) │ │ │ │ ldr r3, [pc, #36] @ (2ad088 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115510,15 +115506,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2acf98 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ blt.n 2ad074 │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -115563,25 +115559,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ad0ba │ │ │ │ ldr r0, [pc, #36] @ (2ad12c ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ad0ba │ │ │ │ blt.n 2ad05c │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #576] @ (2ad368 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2ad1e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -115627,15 +115623,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2ac234 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r2, [pc, #56] @ (2ad1fc ) │ │ │ │ ldr r3, [pc, #36] @ (2ad1ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115651,15 +115647,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2ad1f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #792] @ 0x318 │ │ │ │ + str r0, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bge.n 2ad114 │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -115733,15 +115729,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac234 │ │ │ │ ldr r1, [pc, #180] @ (2ad384 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r2, [pc, #168] @ (2ad388 ) │ │ │ │ ldr r3, [pc, #144] @ (2ad370 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115764,15 +115760,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ad2cc │ │ │ │ ldr r0, [pc, #120] @ (2ad394 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ad2cc │ │ │ │ ldr r3, [pc, #112] @ (2ad398 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ad25a │ │ │ │ ldr r3, [pc, #92] @ (2ad390 ) │ │ │ │ @@ -115782,15 +115778,15 @@ │ │ │ │ bpl.n 2ad25a │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2ad39c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ad25a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2ad3a0 ) │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ ldr r1, [pc, #72] @ (2ad3a4 ) │ │ │ │ ldr r0, [pc, #76] @ (2ad3a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -115805,34 +115801,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2ad3a4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bls.n 2ad46c │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r1, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mrc 0, 6, r0, cr4, cr11, {2} │ │ │ │ - ldrh r6, [r4, #16] │ │ │ │ + mrc 0, 5, r0, cr4, cr11, {2} │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r3, #32] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2ad58c │ │ │ │ mov r4, r0 │ │ │ │ @@ -115892,15 +115888,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac234 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r2, [pc, #316] @ (2ad5a4 ) │ │ │ │ ldr r3, [pc, #296] @ (2ad590 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115960,15 +115956,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac234 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r2, [pc, #164] @ (2ad5b0 ) │ │ │ │ ldr r3, [pc, #128] @ (2ad590 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115986,15 +115982,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ad4b2 │ │ │ │ ldr r0, [pc, #132] @ (2ad5bc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2ad4b2 │ │ │ │ ldr r2, [pc, #116] @ (2ad5c0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ad40e │ │ │ │ @@ -116004,15 +116000,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ad40e │ │ │ │ ldr r0, [pc, #96] @ (2ad5c4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2ad40e │ │ │ │ ldr r3, [pc, #84] @ (2ad5c8 ) │ │ │ │ movw r2, #1218 @ 0x4c2 │ │ │ │ ldr r1, [pc, #80] @ (2ad5cc ) │ │ │ │ ldr r0, [pc, #84] @ (2ad5d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -116027,38 +116023,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2ad674 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #48] @ 0x30 │ │ │ │ + ldrh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ bvc.n 2ad578 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bvc.n 2ad53c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r4, [r5, #42] @ 0x2a │ │ │ │ + ldrh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ bvc.n 2ad638 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #60] @ 0x3c │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc 0, cr0, [r4], #364 @ 0x16c │ │ │ │ - ldrh r6, [r0, #0] │ │ │ │ + ldc 0, cr0, [r4], {91} @ 0x5b │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r7, #14] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2ad780 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -116173,15 +116169,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2ac234 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r2, [pc, #112] @ (2ad798 ) │ │ │ │ ldr r3, [pc, #88] @ (2ad784 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116206,36 +116202,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2ad7a4 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ad60e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bvs.n 2ad84c │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2ad848 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r5, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bpl.n 2ad7e8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r3, [pc, #448] @ (2ad960 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + ldrh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2ad99c ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -116319,15 +116315,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2ac568 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r2, [pc, #248] @ (2ad9b4 ) │ │ │ │ ldr r3, [pc, #228] @ (2ad9a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116372,15 +116368,15 @@ │ │ │ │ bpl.n 2ad846 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2ad9c4 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ad846 │ │ │ │ ldr r2, [pc, #136] @ (2ad9c8 ) │ │ │ │ ldr r3, [pc, #92] @ (2ad9a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -116420,37 +116416,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2ad8b0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bcc.n 2ad8e0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bcc.n 2adaa4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bcc.n 2ad9e8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldmia.w sl!, {r0, r1, r3, r4, r6} │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + ldmia.w sl, {r0, r1, r3, r4, r6} │ │ │ │ + strh r4, [r5, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r3, #18] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia.w r2!, {r0, r1, r3, r4, r6} │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + stmia.w r2, {r0, r1, r3, r4, r6} │ │ │ │ + strh r4, [r2, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2ae5fc │ │ │ │ @@ -116508,15 +116504,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2aebee │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2ae90a │ │ │ │ ldr.w r0, [pc, #2940] @ 2ae60c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ade76 │ │ │ │ b.n 2ae07c │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2ae784 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -116547,15 +116543,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2aeaf8 │ │ │ │ ldr.w r0, [pc, #2828] @ 2ae610 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2ade76 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2ae4ea │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -116631,15 +116627,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 74d218 │ │ │ │ + bl 74d1f8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -116647,18 +116643,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 74d218 │ │ │ │ + bl 74d1f8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 74d218 │ │ │ │ + bl 74d1f8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2adc32 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -117031,15 +117027,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2ac568 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2acafc │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2add74 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2ae052 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -117259,15 +117255,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2ae634 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -117426,15 +117422,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2adcac │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2ae64c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2adcac │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2ae03a │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -117444,15 +117440,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2ae03a │ │ │ │ movs r0, #8 │ │ │ │ b.n 2ade8a │ │ │ │ ldr r0, [pc, #352] @ (2ae650 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ade76 │ │ │ │ b.n 2ae07c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2ae78a │ │ │ │ ldr r3, [pc, #256] @ (2ae608 ) │ │ │ │ @@ -117468,15 +117464,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2ae052 │ │ │ │ ldr r0, [pc, #284] @ (2ae654 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ade76 │ │ │ │ b.n 2ae07c │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -117548,49 +117544,49 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2ae694 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #280] @ 0x118 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2ae322 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ @ instruction: 0xffffcdbe │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #18] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, #20 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r6, #27] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r5, #44] @ 0x2c │ │ │ │ + strh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2ae656 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -117665,45 +117661,45 @@ │ │ │ │ bl 2ac234 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2ae6b8 │ │ │ │ ldr.w r1, [pc, #1560] @ 2aed54 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ b.w 2adcb6 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad5d4 │ │ │ │ b.w 2ade76 │ │ │ │ movs r0, #4 │ │ │ │ b.w 2ade8a │ │ │ │ ldr.w r0, [pc, #1528] @ 2aed58 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ade76 │ │ │ │ b.n 2ae07c │ │ │ │ ldr.w r0, [pc, #1512] @ 2aed5c │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ade76 │ │ │ │ b.n 2ae07c │ │ │ │ movs r0, #2 │ │ │ │ b.w 2ade8a │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2ade8a │ │ │ │ ldr.w r0, [pc, #1484] @ 2aed60 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ade76 │ │ │ │ b.n 2ae07c │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2adc40 │ │ │ │ @@ -117719,15 +117715,15 @@ │ │ │ │ bpl.w 2adf24 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2aed6c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -117769,15 +117765,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -117801,28 +117797,28 @@ │ │ │ │ bpl.w 2ade6a │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2aed80 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2ade6a │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a01cc │ │ │ │ ldr.w r3, [pc, #1188] @ 2aed84 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2aecb0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -117898,15 +117894,15 @@ │ │ │ │ bpl.w 2ade76 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2aed94 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2ade76 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2ae98c │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2ae98c │ │ │ │ @@ -117945,15 +117941,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2aed9c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2ae110 │ │ │ │ ldr r2, [pc, #812] @ (2aeda0 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae1f6 │ │ │ │ ldr r2, [pc, #740] @ (2aed68 ) │ │ │ │ @@ -117962,15 +117958,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2ae1f6 │ │ │ │ ldr r0, [pc, #788] @ (2aeda4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2ae1f6 │ │ │ │ ldr r3, [pc, #768] @ (2aeda8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -117982,15 +117978,15 @@ │ │ │ │ bpl.w 2ae576 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2aedac ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -118020,15 +118016,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 4155a0 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2ade76 │ │ │ │ ldr r0, [pc, #652] @ (2aedbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.w 2ade76 │ │ │ │ ldr r2, [pc, #592] @ (2aed8c ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae942 │ │ │ │ @@ -118063,34 +118059,34 @@ │ │ │ │ bpl.w 2adb52 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2aedc4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2adb52 │ │ │ │ ldr r0, [pc, #516] @ (2aedc8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ae942 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2aedcc ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2adb7e │ │ │ │ ldr r3, [pc, #480] @ (2aedd0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -118103,22 +118099,22 @@ │ │ │ │ bpl.w 2ada86 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2aedd4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2ada86 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2aedd8 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -118126,15 +118122,15 @@ │ │ │ │ bne.w 2ae46a │ │ │ │ b.w 2adcac │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2aeddc ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -118144,15 +118140,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2aede0 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -118173,15 +118169,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2aede8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ae8fa │ │ │ │ ldr r3, [pc, #264] @ (2aedec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adaec │ │ │ │ ldr r3, [pc, #116] @ (2aed68 ) │ │ │ │ @@ -118189,15 +118185,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2adaec │ │ │ │ ldr r0, [pc, #240] @ (2aedf0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2adaec │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2aedf4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2aea26 │ │ │ │ @@ -118206,106 +118202,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2aea26 │ │ │ │ ldr r0, [pc, #200] @ (2aedf8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2aea26 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ae98c │ │ │ │ mov r0, r5 │ │ │ │ bl 2aa3bc │ │ │ │ b.n 2ae98c │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #14] │ │ │ │ + ldrb r0, [r3, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r6, #11] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r5, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r4, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #20] │ │ │ │ + strh r2, [r1, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #224] @ (2aee58 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #26] │ │ │ │ + ldrb r4, [r0, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #864] @ (2af0ec ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #36] @ 0x24 │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ rors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r4, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [pc, #576] @ (2aefec ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r4, sp, #1012 @ 0x3f4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vrshr.u64 q12, q15, #1 │ │ │ │ + vrshr.u64 q12, q7, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r4, #15] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r4, #16] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r5, #12] │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + strh r6, [r5, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #6] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r6, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2aeeb8 │ │ │ │ @@ -118379,15 +118375,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0002 │ │ │ │ lsls r3, r6, #1 │ │ │ │ pop {r1, r3, r4, r6, r7, pc} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bcc.n 2aede0 │ │ │ │ + bcc.n 2aefa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2af2a0 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -118427,15 +118423,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2aef26 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2aefbe │ │ │ │ mov r0, r4 │ │ │ │ @@ -118463,15 +118459,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2aef7a │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2a35cc │ │ │ │ @@ -118547,15 +118543,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2ac568 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac3f0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2acafc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2af0d0 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2af0d0 │ │ │ │ @@ -118698,15 +118694,15 @@ │ │ │ │ bpl.w 2af018 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2af2d4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2af018 │ │ │ │ ldr r3, [pc, #100] @ (2af2d8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af19a │ │ │ │ ldr r3, [pc, #80] @ (2af2d0 ) │ │ │ │ @@ -118716,47 +118712,47 @@ │ │ │ │ bpl.n 2af19a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2af2dc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2af19a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r2, r3, r5, r6, pc} │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ pop {r5, r6, pc} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #12] │ │ │ │ + strb r2, [r6, #11] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r7, #10] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #7] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bne.n 2af2aa │ │ │ │ vtbl.8 d27, {d31- │ │ │ │ vcvt.u32.f32 d20, d8, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #21] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2af5e0 ) │ │ │ │ @@ -118828,23 +118824,23 @@ │ │ │ │ bne.n 2af392 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5f20ec │ │ │ │ + bl 5f20cc │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af47e │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5f2714 │ │ │ │ + bl 5f26f4 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2af4da │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 25fadc │ │ │ │ @@ -118863,15 +118859,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2acafc │ │ │ │ ldr r3, [pc, #460] @ (2af5f0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5f2750 │ │ │ │ + bl 5f2730 │ │ │ │ ldr r2, [pc, #448] @ (2af5f4 ) │ │ │ │ ldr r3, [pc, #432] @ (2af5e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -118886,33 +118882,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af54e │ │ │ │ mov r0, r7 │ │ │ │ bl 2aedfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5f2750 │ │ │ │ + bl 5f2730 │ │ │ │ b.n 2af430 │ │ │ │ ldr r3, [pc, #380] @ (2af5ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af51c │ │ │ │ movs r6, #0 │ │ │ │ b.n 2af460 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr r3, [pc, #352] @ (2af5ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af580 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ b.n 2af47a │ │ │ │ ldr r3, [pc, #332] @ (2af5ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af47a │ │ │ │ ldr r3, [pc, #332] @ (2af5f8 ) │ │ │ │ @@ -118930,25 +118926,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2af604 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2af608 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2af47a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr r3, [pc, #264] @ (2af5ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af5ae │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ b.n 2af460 │ │ │ │ ldr r3, [pc, #276] @ (2af60c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af40c │ │ │ │ ldr r3, [pc, #248] @ (2af5fc ) │ │ │ │ @@ -118956,15 +118952,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2af40c │ │ │ │ ldr r0, [pc, #256] @ (2af610 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2af40c │ │ │ │ ldr r3, [pc, #216] @ (2af5f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af47a │ │ │ │ ldr r3, [pc, #208] @ (2af5fc ) │ │ │ │ @@ -118977,15 +118973,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2af618 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2af61c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2af47a │ │ │ │ ldr r3, [pc, #168] @ (2af5f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af460 │ │ │ │ ldr r3, [pc, #160] @ (2af5fc ) │ │ │ │ @@ -118998,15 +118994,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2af624 ) │ │ │ │ ldr r0, [pc, #184] @ (2af628 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2af460 │ │ │ │ ldr r3, [pc, #116] @ (2af5f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af494 │ │ │ │ ldr r3, [pc, #108] @ (2af5fc ) │ │ │ │ @@ -119017,15 +119013,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2af62c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2af630 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2af494 │ │ │ │ ldr r3, [pc, #72] @ (2af5f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af4ec │ │ │ │ ldr r3, [pc, #64] @ (2af5fc ) │ │ │ │ @@ -119036,15 +119032,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2af634 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2af638 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2af4ec │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 2af5fa │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -119055,43 +119051,43 @@ │ │ │ │ bvc.n 2af6ba │ │ │ │ vqshrun.s64 d27, q6, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #23 │ │ │ │ + lsrs r4, r2, #23 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r5, #12] │ │ │ │ + ldrb r0, [r1, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #14] │ │ │ │ + ldrb r0, [r3, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r0, #22 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r3, #12] │ │ │ │ + ldrb r0, [r7, #11] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r0, #11] │ │ │ │ + ldrb r6, [r4, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r1, #21 │ │ │ │ + lsrs r4, r5, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r1, #11] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r7, #8] │ │ │ │ + ldrb r2, [r3, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r2 │ │ │ │ @@ -119119,107 +119115,107 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2afa10 │ │ │ │ add r3, pc, #944 @ (adr r3, 2afa40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 5da82c │ │ │ │ + bl 5da80c │ │ │ │ ldr r3, [pc, #952] @ (2afa58 ) │ │ │ │ ldr r2, [pc, #952] @ (2afa5c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #952] @ (2afa60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 5da82c │ │ │ │ + bl 5da80c │ │ │ │ ldr r1, [pc, #928] @ (2afa64 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #904] @ (2afa68 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #896] @ (2afa6c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #884] @ (2afa70 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #876] @ (2afa74 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #864] @ (2afa78 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #852] @ (2afa7c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #840] @ (2afa80 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #832] @ (2afa84 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #820] @ (2afa88 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #812] @ (2afa8c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r1, [pc, #800] @ (2afa90 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2af910 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 29dba0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5ea094 │ │ │ │ + bl 5ea074 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2af9d2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af978 │ │ │ │ @@ -119233,75 +119229,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 25dbcc │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5e5eb4 │ │ │ │ + bl 5e5e94 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2af80a │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ bl 2a980c │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2af82c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 704820 │ │ │ │ + bl 704800 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2af84c │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2a9a78 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2af84c │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 70a57c │ │ │ │ + bl 70a55c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7047e4 │ │ │ │ + bl 7047c4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9498 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ ldr r2, [pc, #536] @ (2afa98 ) │ │ │ │ ldr r0, [pc, #536] @ (2afa9c ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -119356,15 +119352,15 @@ │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 29dba0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 5ea094 │ │ │ │ + bl 5ea074 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2af7b6 │ │ │ │ blx 25e27c │ │ │ │ b.n 2af7b6 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -119374,34 +119370,34 @@ │ │ │ │ movs r2, #30 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 29dba0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5ea094 │ │ │ │ + bl 5ea074 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2afa02 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2afaa4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ b.n 2af7de │ │ │ │ ldr r2, [pc, #280] @ (2afaa8 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ b.n 2af7de │ │ │ │ ldr r1, [pc, #264] @ (2afaac ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2ac234 │ │ │ │ mov r0, r4 │ │ │ │ @@ -119450,81 +119446,81 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2af68c │ │ │ │ ldr r0, [pc, #148] @ (2afac4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2af68c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2afaba │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ push {r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r5, r6, r7, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #108 @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r5, #158 @ 0x9e │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r5, #9] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r5, #9] │ │ │ │ + ldrb r6, [r1, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r7, #9] │ │ │ │ + ldrb r4, [r3, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r1, #10] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #6] │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ @ instruction: 0xffffb368 │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r5!, {r0, r2, r4} │ │ │ │ vmls.i q9, , d16[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r3, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2afa16 │ │ │ │ vmlal.u , d15, d24[0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r2, [pc, #704] @ (2afd80 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #27] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2afb44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -119537,60 +119533,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2afb3e │ │ │ │ ldr r1, [pc, #76] @ (2afb50 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9c80 │ │ │ │ + bl 5e9c60 │ │ │ │ ldr r1, [pc, #72] @ (2afb54 ) │ │ │ │ ldr r2, [pc, #76] @ (2afb58 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #404 @ 0x194 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2afb5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ea5e4 │ │ │ │ + bl 5ea5c4 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2af63c │ │ │ │ ldr r1, [pc, #32] @ (2afb60 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2afb04 │ │ │ │ - stmia r7!, {r1, r3, r6} │ │ │ │ + stmia r7!, {r1, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #58 @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r7, #28] │ │ │ │ + strb r6, [r3, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #26 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r1, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r6, #27] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002afb64 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -119638,15 +119634,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 742250 │ │ │ │ + bl 742230 │ │ │ │ cbnz r0, 2afc24 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac234 │ │ │ │ mov r0, r4 │ │ │ │ bl 2acafc │ │ │ │ @@ -119669,21 +119665,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr r3, [pc, #84] @ (2afc84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2afc44 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ mov r0, r4 │ │ │ │ bl 2aedfc │ │ │ │ b.n 2afbfc │ │ │ │ ldr r3, [pc, #64] @ (2afc88 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -119696,15 +119692,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2afc90 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2afc94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2afc36 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -119714,17 +119710,17 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + strb r2, [r1, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r1, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2afe78 ) │ │ │ │ @@ -119794,15 +119790,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2afe98 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2afe9c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2ac234 │ │ │ │ mov r0, r5 │ │ │ │ @@ -119892,15 +119888,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2afd1e │ │ │ │ ldr r0, [pc, #112] @ (2afeb0 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2afd1e │ │ │ │ ldr r3, [pc, #96] @ (2afeb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -119910,49 +119906,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2afe18 │ │ │ │ ldr r0, [pc, #80] @ (2afeb8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2afe18 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #648 @ 0x288 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #608 @ 0x260 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #21 │ │ │ │ + lsls r2, r3, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r0, #11] │ │ │ │ + strb r2, [r4, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r6, sp, #912 @ 0x390 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r3, r5, r6} │ │ │ │ vmlal.u q10, d31, d8[0] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #16] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #9] │ │ │ │ + strb r0, [r0, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2b0138 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -120056,15 +120052,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2afefc │ │ │ │ ldr r0, [pc, #388] @ (2b0158 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2afefc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2ac234 │ │ │ │ @@ -120141,15 +120137,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2b0168 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2b016c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2afefc │ │ │ │ ldr r3, [pc, #208] @ (2b0170 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2affb2 │ │ │ │ ldr r3, [pc, #168] @ (2b0154 ) │ │ │ │ @@ -120157,20 +120153,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2affb2 │ │ │ │ ldr r0, [pc, #188] @ (2b0174 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2affb2 │ │ │ │ ldr r0, [pc, #176] @ (2b0178 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2b0068 │ │ │ │ add r1, pc, #8 @ (adr r1, 2b00e4 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -120208,31 +120204,31 @@ │ │ │ │ add r5, sp, #296 @ 0x128 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r6, r7} │ │ │ │ vshr.u64 , q2, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r3, #11] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmn r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #8 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r2, #10] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r6, #116] @ 0x74 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r5, #6] │ │ │ │ + strb r4, [r1, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b017c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -120366,15 +120362,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a2730 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [sp :128] │ │ │ │ ldmia r3, {r0, r3, r7} │ │ │ │ Address 0x2b030a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002b030c : │ │ │ │ @@ -120450,15 +120446,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b034a │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ bl 2bb55c │ │ │ │ ldr r2, [pc, #132] @ (2b046c ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 29d818 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -120493,15 +120489,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b0480 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2b03c2 │ │ │ │ ldr r0, [pc, #60] @ (2b0484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2b03c2 │ │ │ │ nop │ │ │ │ mcr2 0, 6, r0, cr10, cr3, {3} │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -120511,23 +120507,23 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r0, r6, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #540] @ 0x21c │ │ │ │ - @ instruction: 0xffff6f2e │ │ │ │ + @ instruction: 0xffff6f0e │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #108] @ 0x6c │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b0488 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120563,23 +120559,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2b04fc │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2b04c0 │ │ │ │ ldr r0, [pc, #24] @ (2b0510 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69bfc0 │ │ │ │ + bl 69bfa0 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r2, #-460] @ 0xfffffe34 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b0514 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -120641,17 +120637,17 @@ │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r2, 2b05e0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2b05ce │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5ebe4c │ │ │ │ + bl 5ebe2c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -120671,24 +120667,24 @@ │ │ │ │ ldr r1, [pc, #36] @ (2b061c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4044 @ 0xfcc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 2b05e0 │ │ │ │ nop │ │ │ │ mcrr2 0, 7, r0, r4, cr3 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldrh r4, [r5, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r4, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b0620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -120720,94 +120716,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0666 │ │ │ │ ldr.w r0, [pc, #2364] @ 2b0fc0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 726a50 │ │ │ │ + bl 726a30 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9fcc │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2b0882 │ │ │ │ ldr.w r1, [pc, #2340] @ 2b0fc4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2336] @ 2b0fc8 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2332] @ 2b0fcc │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ ldr.w r1, [pc, #2328] @ 2b0fd0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ ldr.w r1, [pc, #2252] @ 2b0fd4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0cf6 │ │ │ │ ldr.w r1, [pc, #2232] @ 2b0fd8 │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b08b2 │ │ │ │ ldr.w r1, [pc, #2220] @ 2b0fdc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ cbz r0, 2b0746 │ │ │ │ movs r0, #1 │ │ │ │ - bl 5f7fac │ │ │ │ + bl 5f7f8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0d76 │ │ │ │ ldr.w r2, [pc, #2200] @ 2b0fe0 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 726408 │ │ │ │ + bl 7263e8 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2b07ac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -120827,15 +120823,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 72641c │ │ │ │ + bl 7263fc │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0774 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2b07ca │ │ │ │ @@ -120845,15 +120841,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2068] @ 2b0fe4 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 726408 │ │ │ │ + bl 7263e8 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2b083e │ │ │ │ @@ -120885,37 +120881,37 @@ │ │ │ │ bne.w 2b0dee │ │ │ │ movs r0, #8 │ │ │ │ blx 25dbcc │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 72641c │ │ │ │ + bl 7263fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b07f2 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2b08b6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 726a50 │ │ │ │ + bl 726a30 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2b0690 │ │ │ │ ldr.w r3, [pc, #1924] @ 2b0fe8 │ │ │ │ ldr.w r2, [pc, #1924] @ 2b0fec │ │ │ │ ldr.w r1, [pc, #1924] @ 2b0ff0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ movw r2, #4083 @ 0xff3 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr.w r2, [pc, #1904] @ 2b0ff4 │ │ │ │ ldr.w r3, [pc, #1844] @ 2b0fbc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -120930,39 +120926,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1856] @ 2b0ff8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0cb2 │ │ │ │ ldr.w r1, [pc, #1840] @ 2b0ffc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ cbz r0, 2b0934 │ │ │ │ ldr.w r3, [pc, #1828] @ 2b1000 │ │ │ │ ldr.w r2, [pc, #1828] @ 2b1004 │ │ │ │ ldr.w r1, [pc, #1828] @ 2b1008 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4102 @ 0x1006 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9fcc │ │ │ │ cbz r7, 2b0908 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2830 │ │ │ │ + bl 6f2810 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0882 │ │ │ │ ldr.w r2, [pc, #1788] @ 2b100c │ │ │ │ ldr.w r3, [pc, #1704] @ 2b0fbc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120970,98 +120966,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2b0d26 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6f2830 │ │ │ │ + b.w 6f2810 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5f4274 │ │ │ │ + bl 5f4254 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b08fa │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5f20dc │ │ │ │ + bl 5f20bc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0dd0 │ │ │ │ ldr.w r1, [pc, #1716] @ 2b1010 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1712] @ 2b1014 │ │ │ │ add r1, pc │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ ldr.w r1, [pc, #1708] @ 2b1018 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ ldr.w r1, [pc, #1692] @ 2b101c │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b09d4 │ │ │ │ - bl 5dcfb8 │ │ │ │ + bl 5dcf98 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5dcd8c │ │ │ │ + bl 5dcd6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0e06 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0e26 │ │ │ │ - bl 5da82c │ │ │ │ + bl 5da80c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5f4e40 │ │ │ │ + bl 5f4e20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b08fa │ │ │ │ ldr.w r1, [pc, #1608] @ 2b1020 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b09f2 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b0e46 │ │ │ │ ldr.w r1, [pc, #1584] @ 2b1024 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2b0db2 │ │ │ │ ldr.w r1, [pc, #1556] @ 2b1028 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0d40 │ │ │ │ ldr.w r1, [pc, #1540] @ 2b102c │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121081,37 +121077,37 @@ │ │ │ │ bne.w 2b0f26 │ │ │ │ ldr.w r1, [pc, #1496] @ 2b1038 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ ldr.w r1, [pc, #1484] @ 2b103c │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ ldr.w r1, [pc, #1468] @ 2b1040 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1448] @ 2b1044 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2b0ac0 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -121161,35 +121157,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0e72 │ │ │ │ ldr.w r1, [pc, #1280] @ 2b104c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0e80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 416270 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b08fa │ │ │ │ ldr.w r1, [pc, #1248] @ 2b1050 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0e8a │ │ │ │ ldr.w r1, [pc, #1232] @ 2b1054 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 29e5fc │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121219,100 +121215,100 @@ │ │ │ │ beq.w 2b0e92 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b0f58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f90 │ │ │ │ - bl 5e5ec4 │ │ │ │ + bl 5e5ea4 │ │ │ │ ldr.w r3, [pc, #1116] @ 2b1058 │ │ │ │ ldr.w r2, [pc, #1116] @ 2b105c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1112] @ 2b1060 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [pc, #1096] @ 2b1064 │ │ │ │ add r1, pc │ │ │ │ - bl 5e9c80 │ │ │ │ + bl 5e9c60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 5e607c │ │ │ │ + bl 5e605c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b0f82 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af63c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ ldr.w r1, [pc, #1052] @ 2b1068 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ cbz r0, 2b0c8e │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbz r3, 2b0c8e │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cbz r2, 2b0c8e │ │ │ │ ldr r3, [r3, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5e5ea4 │ │ │ │ + bl 5e5e84 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0eae │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2b0c82 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1008] @ (2b106c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69bfc0 │ │ │ │ + bl 69bfa0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ cbz r7, 2b0c8e │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2830 │ │ │ │ + bl 6f2810 │ │ │ │ ldr r2, [pc, #992] @ (2b1070 ) │ │ │ │ ldr r3, [pc, #808] @ (2b0fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2b0928 │ │ │ │ b.n 2b0d26 │ │ │ │ ldr r0, [pc, #972] @ (2b1074 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 726a50 │ │ │ │ + bl 726a30 │ │ │ │ b.n 2b0860 │ │ │ │ ldr r1, [pc, #964] @ (2b1078 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 72654c │ │ │ │ + bl 72652c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b0948 │ │ │ │ b.n 2b0958 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2b0d2a │ │ │ │ - bl 6f2830 │ │ │ │ + bl 6f2810 │ │ │ │ ldr r2, [pc, #932] @ (2b107c ) │ │ │ │ ldr r3, [pc, #736] @ (2b0fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121324,20 +121320,20 @@ │ │ │ │ b.w 2a9fcc │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2b08b6 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b0cce │ │ │ │ - bl 6f2830 │ │ │ │ + bl 6f2810 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0cd6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6f2830 │ │ │ │ + bl 6f2810 │ │ │ │ ldr r2, [pc, #876] @ (2b1080 ) │ │ │ │ ldr r3, [pc, #676] @ (2b0fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121370,64 +121366,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #804] @ (2b1090 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2b0b36 │ │ │ │ ldr r3, [pc, #796] @ (2b1094 ) │ │ │ │ ldr r2, [pc, #796] @ (2b1098 ) │ │ │ │ ldr r1, [pc, #800] @ (2b109c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3908 @ 0xf44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #780] @ (2b10a0 ) │ │ │ │ ldr r3, [pc, #548] @ (2b0fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b0cea │ │ │ │ b.n 2b0d26 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 726a50 │ │ │ │ + bl 726a30 │ │ │ │ b.n 2b0860 │ │ │ │ ldr r3, [pc, #752] @ (2b10a4 ) │ │ │ │ ldr r2, [pc, #752] @ (2b10a8 ) │ │ │ │ ldr r1, [pc, #756] @ (2b10ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4167 @ 0x1047 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2b08fa │ │ │ │ ldr r3, [pc, #732] @ (2b10b0 ) │ │ │ │ ldr r2, [pc, #736] @ (2b10b4 ) │ │ │ │ ldr r1, [pc, #736] @ (2b10b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4118 @ 0x1016 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2b08fa │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 260364 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2b0832 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121442,40 +121438,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2b10c4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2b08fa │ │ │ │ ldr r3, [pc, #672] @ (2b10c8 ) │ │ │ │ movw r2, #4147 @ 0x1033 │ │ │ │ ldr r1, [pc, #668] @ (2b10cc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2b10d0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2b08fa │ │ │ │ ldr r3, [pc, #652] @ (2b10d4 ) │ │ │ │ ldr r2, [pc, #652] @ (2b10d8 ) │ │ │ │ ldr r1, [pc, #656] @ (2b10dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4161 @ 0x1041 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2b08fa │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2bc970 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b0b3e │ │ │ │ b.n 2b08fa │ │ │ │ ldr r0, [pc, #620] @ (2b10e0 ) │ │ │ │ @@ -121496,30 +121492,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9c4c │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2b0f44 │ │ │ │ ldr r1, [pc, #576] @ (2b10e4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ cbnz r0, 2b0eb6 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b0c88 │ │ │ │ b.n 2b0c8e │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0eae │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2b0c5e │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b0c88 │ │ │ │ b.n 2b0c8e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2b08fa │ │ │ │ ldr r3, [pc, #432] @ (2b1088 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b0b08 │ │ │ │ ldr r3, [pc, #424] @ (2b108c ) │ │ │ │ @@ -121530,15 +121526,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2b10e8 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2b0b08 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b0882 │ │ │ │ ldr r2, [pc, #480] @ (2b10ec ) │ │ │ │ ldr r3, [pc, #172] @ (2b0fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121556,227 +121552,227 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4180 @ 0x1054 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2b08fa │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9fcc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b090e │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2830 │ │ │ │ + bl 6f2810 │ │ │ │ b.n 2b090e │ │ │ │ ldr r3, [pc, #416] @ (2b10fc ) │ │ │ │ ldr r2, [pc, #420] @ (2b1100 ) │ │ │ │ ldr r1, [pc, #420] @ (2b1104 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3980 @ 0xf8c │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9fcc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2830 │ │ │ │ + bl 6f2810 │ │ │ │ b.n 2b090e │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9fcc │ │ │ │ b.n 2b090e │ │ │ │ ldr r3, [pc, #372] @ (2b1108 ) │ │ │ │ ldr r2, [pc, #376] @ (2b110c ) │ │ │ │ ldr r1, [pc, #376] @ (2b1110 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2b0f88 │ │ │ │ nop │ │ │ │ add r6, pc, #80 @ (adr r6, 2b1004 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xfbac0073 │ │ │ │ add r6, pc, #16 @ (adr r6, 2b0fcc ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb640073 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r1, #80] @ 0x50 │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr??.w r0, [r4, #82] @ 0x52 │ │ │ │ - revsh r2, r1 │ │ │ │ + ldrsh.w r0, [r4, #82] @ 0x52 │ │ │ │ + hlt 0x002a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7fc004a │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + @ instruction: 0xf7dc004a │ │ │ │ + ldr r2, [r1, #72] @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - hlt 0x0004 │ │ │ │ + rev16 r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r0, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 2b101c │ │ │ │ + cbnz r4, 2b1014 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r2, r4] │ │ │ │ + strb r0, [r6, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r3, pc, #792 @ (adr r3, 2b1310 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r4, [r3, #52] @ 0x34 │ │ │ │ + ldr r4, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r2, #92] @ 0x5c │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 2b1016 │ │ │ │ + cbnz r4, 2b100e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r3, pc, #232 @ (adr r3, 2b10f8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r7, #21 │ │ │ │ + asrs r0, r3, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb85e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + lsrs r0, r1, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 2b111c │ │ │ │ + bcs.n 2b10dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #44] @ 0x2c │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, r3 │ │ │ │ + mvns r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r4, #13] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + @ instruction: 0xb608 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #42 @ 0x2a │ │ │ │ + movs r0, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #60 @ 0x3c │ │ │ │ + movs r0, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r4, #36] @ 0x24 │ │ │ │ + ldr r2, [r0, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - orr.w r0, r6, #13762560 @ 0xd20000 │ │ │ │ - ldr r2, [r2, #32] │ │ │ │ + bic.w r0, r6, #13762560 @ 0xd20000 │ │ │ │ + ldr r2, [r6, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adc.w r0, r2, #15925248 @ 0xf30000 │ │ │ │ - str r4, [r5, #28] │ │ │ │ + str r4, [r1, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + push {r2, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r5, #100] @ 0x64 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #1016] @ (2b1498 ) │ │ │ │ + ldr r7, [pc, #888] @ (2b1418 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - push {r3, r4, r5, r6} │ │ │ │ + push {r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #768] @ (2b13b0 ) │ │ │ │ + ldr r7, [pc, #640] @ (2b1330 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r3, r4, r6} │ │ │ │ + push {r1, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r0, #104] @ 0x68 │ │ │ │ + str r4, [r4, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #648] @ (2b1344 ) │ │ │ │ + ldr r7, [pc, #520] @ (2b12c4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + str r2, [r1, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #448] @ (2b1284 ) │ │ │ │ + ldr r7, [pc, #320] @ (2b1204 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r3, r4} │ │ │ │ + cbz r0, 2b1146 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + str r2, [r1, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #320] @ (2b1210 ) │ │ │ │ + ldr r7, [pc, #192] @ (2b1190 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r0, 2b1152 │ │ │ │ + cbz r0, 2b114a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, 2b1150 │ │ │ │ + cbz r4, 2b1148 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #176] @ (2b1190 ) │ │ │ │ + ldr r7, [pc, #48] @ (2b1110 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r2!, {r0, r1, r5} │ │ │ │ - @ instruction: 0xfffff1ee │ │ │ │ + @ instruction: 0xfffff1ce │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + str r0, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r5, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cbz r4, 2b1134 │ │ │ │ + uxtb r4, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r5, #100] @ 0x64 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #304] @ (2b122c ) │ │ │ │ + ldr r6, [pc, #176] @ (2b11ac ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - uxtb r2, r2 │ │ │ │ + uxth r2, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r0, #108] @ 0x6c │ │ │ │ + str r4, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #120] @ (2b1180 ) │ │ │ │ + ldr r5, [pc, #1016] @ (2b1500 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - uxth r2, r3 │ │ │ │ + sxtb r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r7, #104] @ 0x68 │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #888] @ (2b148c ) │ │ │ │ + ldr r5, [pc, #760] @ (2b140c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b1114 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121796,80 +121792,80 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b113a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e5ff8 │ │ │ │ + bl 5e5fd8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b119a │ │ │ │ ldr r3, [pc, #80] @ (2b11b0 ) │ │ │ │ ldr r2, [pc, #80] @ (2b11b4 ) │ │ │ │ ldr r1, [pc, #84] @ (2b11b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #68] @ (2b11bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9c80 │ │ │ │ + bl 5e9c60 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2af63c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5da94c │ │ │ │ + b.w 5da92c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b1152 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0xf0c00073 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r1, r3 │ │ │ │ + subs r6, r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r4, r3 │ │ │ │ + subs r0, r0, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r0, [r5, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b11c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (2b1270 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724fb0 │ │ │ │ + bl 724f90 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 2b120e │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2b120e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72700c │ │ │ │ + bl 726fec │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b1268 │ │ │ │ - bl 726d78 │ │ │ │ + bl 726d58 │ │ │ │ cbz r0, 2b1220 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -121900,31 +121896,31 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #1 │ │ │ │ blx 25dc4c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 726a50 │ │ │ │ + bl 726a30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b123e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 726d7c │ │ │ │ + b.w 726d5c │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ nop │ │ │ │ - add sp, #16 │ │ │ │ + add r7, sp, #912 @ 0x390 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r0, #72] @ 0x48 │ │ │ │ + str r6, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r7, #68] @ 0x44 │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b1280 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121936,15 +121932,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #136] @ (2b1328 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 726d78 │ │ │ │ + bl 726d58 │ │ │ │ cbz r0, 2b130a │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 2b030c │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ cbnz r3, 2b12ee │ │ │ │ @@ -121966,20 +121962,20 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b12c8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2b12f6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2b1330 ) │ │ │ │ movw r2, #4347 @ 0x10fb │ │ │ │ ldr r1, [pc, #32] @ (2b1334 ) │ │ │ │ ldr r0, [pc, #36] @ (2b1338 ) │ │ │ │ add r3, pc │ │ │ │ @@ -121990,19 +121986,19 @@ │ │ │ │ nop │ │ │ │ ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r7, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #440] @ (2b14f0 ) │ │ │ │ + ldr r2, [pc, #312] @ (2b1470 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blxns r9 │ │ │ │ + blxns r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002b133c : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 25dbc8 │ │ │ │ @@ -122041,15 +122037,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2ac984 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -122105,15 +122101,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -122179,21 +122175,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2b1506 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + str r0, [r0, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #24] │ │ │ │ + str r6, [r6, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b1550 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2b1582 │ │ │ │ push {lr} │ │ │ │ @@ -122204,17 +122200,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 2600a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 736f7c │ │ │ │ + b.w 736f5c │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 736f7c │ │ │ │ + b.w 736f5c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -122776,19 +122772,19 @@ │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r0, sp, #976 @ 0x3d0 │ │ │ │ + add r0, sp, #848 @ 0x350 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrh r2, [r4, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r4, r7] │ │ │ │ + ldrh r0, [r0, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -123317,19 +123313,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r3, pc, #496 @ (adr r3, 2b22c8 ) │ │ │ │ + add r3, pc, #368 @ (adr r3, 2b2248 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r1, r1] │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r0, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b20e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -123448,15 +123444,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 63c216 │ │ │ │ + bl 63c216 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ ldrb.w r6, [r0, #642] @ 0x282 │ │ │ │ rsb lr, r4, #24 │ │ │ │ @@ -123585,28 +123581,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -123932,15 +123928,15 @@ │ │ │ │ bl 2b2554 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 2607bc │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a34e8 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 25dd08 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -123960,15 +123956,15 @@ │ │ │ │ blx 25f944 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 2607bc │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a34e8 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 25dd08 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -124022,15 +124018,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2418 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac234 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2b28b4 ) │ │ │ │ ldr r3, [pc, #108] @ (2b2894 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -124070,17 +124066,17 @@ │ │ │ │ b.n 2b2822 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r5, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -124093,15 +124089,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 25dca0 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 25ea58 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -124146,15 +124142,15 @@ │ │ │ │ blx 25e030 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b2a62 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -124182,15 +124178,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2b2418 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ac234 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124253,21 +124249,21 @@ │ │ │ │ nop │ │ │ │ strh r4, [r5, #24] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #568] @ (2b2cc8 ) │ │ │ │ + ldr r4, [pc, #440] @ (2b2c48 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #40] @ (2b2ac0 ) │ │ │ │ + ldr r4, [pc, #936] @ (2b2e40 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #336] @ (2b2bec ) │ │ │ │ + ldr r4, [pc, #208] @ (2b2b6c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2b2c98 ) │ │ │ │ @@ -124401,15 +124397,15 @@ │ │ │ │ bgt.n 2b2b2e │ │ │ │ cbz r5, 2b2c68 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b2c68 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -124426,15 +124422,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b2c4c │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ b.n 2b2c6a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b2ca0 ) │ │ │ │ ldr r3, [pc, #44] @ (2b2c9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -124590,15 +124586,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2b2e70 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b2e70 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -124615,15 +124611,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b2e54 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ b.n 2b2e72 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b2ea8 ) │ │ │ │ ldr r3, [pc, #44] @ (2b2ea4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -124744,15 +124740,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2b2f26 │ │ │ │ cbz r6, 2b3014 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2b3014 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -124770,15 +124766,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b2ff4 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ b.n 2b3016 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b304c ) │ │ │ │ ldr r3, [pc, #44] @ (2b3048 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -124806,15 +124802,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -124952,24 +124948,24 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2b30ce │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r3, #1 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2b3300 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -125053,15 +125049,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2b2218 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2b3258 │ │ │ │ nop │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -125108,15 +125104,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b34aa │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 25fa60 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 25fa24 │ │ │ │ @@ -125189,15 +125185,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2b2418 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ac234 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2b34d8 ) │ │ │ │ ldr r3, [pc, #68] @ (2b34c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -125426,15 +125422,15 @@ │ │ │ │ b.n 2b35dc │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r3, #29] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r4, #27] │ │ │ │ lsls r3, r6, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ strb r2, [r7, #23] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -125969,15 +125965,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2b3c50 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, #18] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r5, #9] │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -126011,15 +126007,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2ac568 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -126071,15 +126067,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #524] @ (2b401c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2b3f88 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -126269,17 +126265,17 @@ │ │ │ │ b.n 2b3eae │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r3, #40] @ 0x28 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ bl 2b3714 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [pc, #1064] @ 2b4464 │ │ │ │ ldr.w r3, [pc, #1064] @ 2b4468 │ │ │ │ @@ -126390,15 +126386,15 @@ │ │ │ │ bl 2acac8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2b4600 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -126498,15 +126494,15 @@ │ │ │ │ blx 2605ac │ │ │ │ ldr r3, [pc, #456] @ (2b4460 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2b447c ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 71ed08 │ │ │ │ + bl 71ece8 │ │ │ │ b.n 2b3d3a │ │ │ │ mov r3, r4 │ │ │ │ b.n 2b3eea │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b3e60 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b3fc2 │ │ │ │ @@ -126672,28 +126668,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r7, #26] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r7, #24] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 2b46fa │ │ │ │ vtbl.8 d22, {d31}, d0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r0, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + strh r0, [r3, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ blx 25fb80 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -126779,15 +126775,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2b41f8 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -126975,15 +126971,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b4832 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -127042,15 +127038,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r2, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -127102,15 +127098,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -127425,15 +127421,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2ac568 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -127786,17 +127782,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ab0dc │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2b4fb4 │ │ │ │ b.n 2b4a08 │ │ │ │ - ldrb r6, [r7, #14] │ │ │ │ + ldrb r6, [r3, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r0, #14] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002b4fdc : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2b485c │ │ │ │ nop │ │ │ │ @@ -127820,24 +127816,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2b501a │ │ │ │ blx 2600a4 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b5010 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 736f7c │ │ │ │ + b.w 736f5c │ │ │ │ │ │ │ │ 002b504c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128111,23 +128107,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -128237,15 +128233,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2b53d6 │ │ │ │ - strb r6, [r7, #14] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -128550,23 +128546,23 @@ │ │ │ │ nop │ │ │ │ ldrsb r0, [r3, r7] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r1, r2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r0, [r0, #5] │ │ │ │ + strb r0, [r4, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r6, [r4, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r6, [r4, #1] │ │ │ │ + strb r6, [r0, #1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #8 │ │ │ │ + subs r0, r5, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #28 │ │ │ │ + subs r4, r7, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -128784,23 +128780,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2b5b1c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2b5ac8 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -128844,15 +128840,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b5b18 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2b5a3a │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2b5a9e │ │ │ │ @@ -129633,25 +129629,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r4, [pc, #760] @ (2b65f8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #108] @ 0x6c │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [pc, #576] @ (2b654c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r2, [pc, #384] @ (2b6490 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ + str r4, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r2, #18 │ │ │ │ + asrs r6, r6, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -129984,23 +129980,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #64] @ (2b66e4 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bx r4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str r2, [r6, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r6, #3 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r5, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -130333,23 +130329,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ cmp r0, lr │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r6] │ │ │ │ + ldrsh r4, [r5, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bics r2, r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r0, [r7, r6] │ │ │ │ + ldrb r0, [r3, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r3, #21 │ │ │ │ + lsrs r2, r7, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r5, #21 │ │ │ │ + lsrs r6, r1, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -131071,25 +131067,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ subs r5, #198 @ 0xc6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r7] │ │ │ │ + ldrsb r0, [r7, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r3, #152 @ 0x98 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r3, #104 @ 0x68 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r2, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -131422,23 +131418,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, r0] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #40 @ 0x28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r2, [r3, r1] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r7, #7 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r2, #8 │ │ │ │ + lsls r0, r6, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -131771,22 +131767,22 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r2] │ │ │ │ + str r4, [r6, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, #138 @ 0x8a │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r6, [pc, #768] @ (2b7c44 ) │ │ │ │ + ldr r6, [pc, #640] @ (2b7bc4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp2 0, 6, cr0, cr2, cr9, {2} │ │ │ │ - cdp2 0, 7, cr0, cr6, cr9, {2} │ │ │ │ + cdp2 0, 4, cr0, cr2, cr9, {2} │ │ │ │ + cdp2 0, 5, cr0, cr6, cr9, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -132502,24 +132498,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #210 @ 0xd2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #624] @ (2b83b4 ) │ │ │ │ + ldr r0, [pc, #496] @ (2b8334 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, #142 @ 0x8e │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #90 @ 0x5a │ │ │ │ lsls r3, r6, #1 │ │ │ │ - mov sl, r7 │ │ │ │ + mov sl, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf65c0049 │ │ │ │ - @ instruction: 0xf6700049 │ │ │ │ + @ instruction: 0xf63c0049 │ │ │ │ + @ instruction: 0xf6500049 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -133235,24 +133231,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #198 @ 0xc6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2 │ │ │ │ + eors r0, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r4, #130 @ 0x82 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r4, #78 @ 0x4e │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ + subs r6, #142 @ 0x8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 5, cr0, cr0, cr9, {2} │ │ │ │ - cdp 0, 6, cr0, cr4, cr9, {2} │ │ │ │ + cdp 0, 3, cr0, cr0, cr9, {2} │ │ │ │ + cdp 0, 4, cr0, cr4, cr9, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -133970,25 +133966,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r0, r6, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r7, #0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2b8df0 │ │ │ │ + b.n 2b8db0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2b8e18 │ │ │ │ + b.n 2b8dd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -134707,25 +134703,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r4, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #106 @ 0x6a │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r3, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r0, r5, #16 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #60 @ 0x3c │ │ │ │ + udf #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -134746,15 +134742,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2b9cf4 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -134835,15 +134831,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2b9b24 │ │ │ │ ldr.w r3, [pc, #1660] @ 2ba160 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -134865,15 +134861,15 @@ │ │ │ │ blx 25f3d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2ba146 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -135490,21 +135486,21 @@ │ │ │ │ b.n 2ba140 │ │ │ │ asrs r2, r3, #10 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2ba0e0 │ │ │ │ + blt.n 2ba0a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2ba080 │ │ │ │ + bvs.n 2ba240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bpl.n 2ba260 │ │ │ │ + bpl.n 2ba220 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ba178 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135554,20 +135550,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2ba206 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 2600a4 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736f7c │ │ │ │ + b.w 736f5c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2ba320 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -135635,15 +135631,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2ba334 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2ba2e8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ba290 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135664,35 +135660,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2ba340 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2ba344 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ba250 │ │ │ │ lsrs r4, r2, #8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2ba348 │ │ │ │ + bmi.n 2ba308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r5, r6] │ │ │ │ + ldrsh r4, [r1, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 2ba388 │ │ │ │ + bpl.n 2ba348 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2ba55c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -135755,55 +135751,55 @@ │ │ │ │ bne.n 2ba464 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5e75c4 │ │ │ │ + bl 5e75a4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba4c0 │ │ │ │ ldr r2, [pc, #356] @ (2ba570 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2ba574 ) │ │ │ │ ldr r7, [pc, #360] @ (2ba578 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #344] @ (2ba57c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9c80 │ │ │ │ + bl 5e9c60 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ba50a │ │ │ │ mov r0, sl │ │ │ │ - bl 5e7924 │ │ │ │ + bl 5e7904 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2ba580 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e77fc │ │ │ │ + bl 5e77dc │ │ │ │ b.n 2ba3a6 │ │ │ │ blx 25e27c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2ba3ea │ │ │ │ ldr r3, [pc, #276] @ (2ba584 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -135834,33 +135830,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2ba594 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2ba598 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ba392 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ba530 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac118 │ │ │ │ b.n 2ba3a6 │ │ │ │ ldr r0, [pc, #184] @ (2ba59c ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2ba3d2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135878,15 +135874,15 @@ │ │ │ │ bpl.n 2ba446 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2ba5a4 ) │ │ │ │ ldr r0, [pc, #132] @ (2ba5a8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ba446 │ │ │ │ ldr r3, [pc, #88] @ (2ba58c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ba4d2 │ │ │ │ ldr r3, [pc, #76] @ (2ba588 ) │ │ │ │ @@ -135897,60 +135893,60 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2ba5ac ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2ba5b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ba4d2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r6, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + ldrh r4, [r0, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r3, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bmi.n 2ba4dc │ │ │ │ + bmi.n 2ba49c │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r0] │ │ │ │ + ldrb r4, [r5, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 2ba564 │ │ │ │ + bcc.n 2ba524 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ + ldmia r3!, {r2, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2ba664 │ │ │ │ + bcc.n 2ba624 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #218 @ 0xda │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bcc.n 2ba51c │ │ │ │ + bcc.n 2ba4dc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2ba68c │ │ │ │ + bcc.n 2ba64c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2ba724 ) │ │ │ │ @@ -135962,28 +135958,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2ba72c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5ec394 │ │ │ │ + bl 5ec374 │ │ │ │ cbnz r0, 2ba624 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2ba61e │ │ │ │ ldr r2, [pc, #324] @ (2ba730 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2ba690 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -135992,24 +135988,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 25e27c │ │ │ │ b.n 2ba5ea │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr r3, [pc, #256] @ (2ba734 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ba6c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac118 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ ldr r2, [pc, #236] @ (2ba738 ) │ │ │ │ ldr r3, [pc, #224] @ (2ba72c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136071,15 +136067,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2ba748 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2ba74c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ba63c │ │ │ │ ldr r3, [pc, #76] @ (2ba740 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ba698 │ │ │ │ ldr r3, [pc, #72] @ (2ba744 ) │ │ │ │ @@ -136092,15 +136088,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2ba758 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ba698 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r0, #26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r7, #25 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -136108,29 +136104,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r6, #106 @ 0x6a │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2ba7c0 │ │ │ │ + bcs.n 2ba780 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1!, {r2, r5} │ │ │ │ + ldmia r1!, {r2} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r6, r6] │ │ │ │ + ldrh r2, [r2, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 2ba7a8 │ │ │ │ + bcs.n 2ba768 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ba75c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136160,26 +136156,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5ec394 │ │ │ │ + bl 5ec374 │ │ │ │ cbnz r0, 2ba808 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2ba802 │ │ │ │ ldr r2, [pc, #92] @ (2ba824 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2ba828 ) │ │ │ │ ldr r3, [pc, #64] @ (2ba820 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136195,15 +136191,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e27c │ │ │ │ b.n 2ba7c6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac118 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ b.n 2ba7da │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r5, #18 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -136225,20 +136221,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2ba8c8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5ec394 │ │ │ │ + bl 5ec374 │ │ │ │ cbz r0, 2ba892 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac118 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ ldr r2, [pc, #96] @ (2ba8cc ) │ │ │ │ ldr r3, [pc, #88] @ (2ba8c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136260,15 +136256,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2ba86a │ │ │ │ blx 25e27c │ │ │ │ b.n 2ba89c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r1, #16 │ │ │ │ @@ -136294,49 +136290,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ba980 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2ba964 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e992c │ │ │ │ + bl 5e990c │ │ │ │ ldr r6, [pc, #176] @ (2ba9b4 ) │ │ │ │ ldr r2, [pc, #180] @ (2ba9b8 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2ba9bc ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #164] @ (2ba9c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9c80 │ │ │ │ + bl 5e9c60 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #140] @ (2ba9c4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ba98a │ │ │ │ ldr r1, [pc, #132] @ (2ba9c8 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e9a04 │ │ │ │ + bl 5e99e4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -136367,36 +136363,36 @@ │ │ │ │ bpl.n 2ba940 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2ba9d4 ) │ │ │ │ ldr r0, [pc, #52] @ (2ba9d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ba940 │ │ │ │ lsls r2, r4, #13 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r1, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r7, #24] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2baa34 │ │ │ │ + beq.n 2ba9f4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ba9dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136422,58 +136418,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5e75c4 │ │ │ │ + bl 5e75a4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2baac0 │ │ │ │ ldr r2, [pc, #208] @ (2bab0c ) │ │ │ │ ldr r1, [pc, #212] @ (2bab10 ) │ │ │ │ ldr r3, [pc, #212] @ (2bab14 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #196] @ (2bab18 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9c80 │ │ │ │ + bl 5e9c60 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #168] @ (2bab1c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2baad6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e7924 │ │ │ │ + bl 5e7904 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2bab20 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e77fc │ │ │ │ + bl 5e77dc │ │ │ │ ldr r2, [pc, #140] @ (2bab24 ) │ │ │ │ ldr r3, [pc, #104] @ (2bab04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136484,15 +136480,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac118 │ │ │ │ b.n 2baa96 │ │ │ │ blx 25e27c │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2baa10 │ │ │ │ ldr r3, [pc, #80] @ (2bab28 ) │ │ │ │ @@ -136507,43 +136503,43 @@ │ │ │ │ bpl.n 2baa7a │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2bab30 ) │ │ │ │ ldr r0, [pc, #68] @ (2bab34 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2baa7a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3, #9 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #9 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r6, [r6, #14] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r1, #16] │ │ │ │ + strh r4, [r5, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #16 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r7!, {r3, r4} │ │ │ │ + ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ lsls r6, r6, #6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -136603,15 +136599,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2babc4 │ │ │ │ ldr.w r4, [pc, #1152] @ 2bb06c │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bb13e │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -136637,15 +136633,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bacd4 │ │ │ │ ldr.w r1, [pc, #1064] @ 2bb074 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1044] @ 2bb078 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -136657,17 +136653,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #1020] @ (2bb07c ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e7e0 │ │ │ │ + bl 71e7c0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #992] @ (2bb080 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #940] @ (2bb054 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -136684,36 +136680,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 736f5c │ │ │ │ + bl 736f3c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2bb0b0 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #916] @ (2bb084 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #896] @ (2bb088 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 736dc8 │ │ │ │ + bl 736da8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #812] @ 2bb048 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -136833,15 +136829,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #528] @ (2bb098 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bae00 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2babe8 │ │ │ │ ldr.w lr, [pc, #512] @ 2bb09c │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -136854,15 +136850,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #476] @ (2bb0a0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -136899,21 +136895,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2bac5c │ │ │ │ mov r5, sl │ │ │ │ @@ -136929,15 +136925,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #276] @ 2bb0a8 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -136956,41 +136952,41 @@ │ │ │ │ cbz r3, 2bb022 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 737140 │ │ │ │ + bl 737120 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 730834 │ │ │ │ + bl 730814 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (2bb0ac ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ b.n 2bac5c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 736f74 │ │ │ │ + bl 736f54 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 736f7c │ │ │ │ + bl 736f5c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2bb00e │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2bb0c2 │ │ │ │ @@ -136999,61 +136995,61 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r5, {r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r3, r4, r6, r7, lr} │ │ │ │ + push {r1, r3, r4, r5, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ vshr.u32 q0, q9, #26 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxtb r6, r6 │ │ │ │ + uxtb r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxth r0, r3 │ │ │ │ + sxtb r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxth r6, r2 │ │ │ │ + cbz r6, 2bb0ec │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 737078 │ │ │ │ + bl 737058 │ │ │ │ b.n 2bace8 │ │ │ │ ldr.w ip, [pc, #140] @ 2bb158 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2bade8 │ │ │ │ ldr.w ip, [pc, #124] @ 2bb15c │ │ │ │ @@ -137064,15 +137060,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2bb160 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2bade8 │ │ │ │ ldr r3, [pc, #84] @ (2bb164 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2baf82 │ │ │ │ @@ -137087,15 +137083,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2baf8c │ │ │ │ ldr r0, [pc, #60] @ (2bb16c ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2baf8c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bac9e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2bb170 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2bb174 ) │ │ │ │ @@ -137103,44 +137099,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ subs r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #784] @ (2bb47c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r7} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, r2, #0 │ │ │ │ + subs r0, r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 71eff4 │ │ │ │ + bl 71efd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bab38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bb18e │ │ │ │ ldr r5, [pc, #36] @ (2bb1c0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e738 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 71e228 │ │ │ │ + bl 71e208 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137183,15 +137179,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -137205,21 +137201,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ @ instruction: 0xfa620072 │ │ │ │ b.n 2bab44 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r5, r6} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r0, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bb268 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137262,15 +137258,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2bb33c ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137289,35 +137285,35 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2bb348 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bb296 │ │ │ │ nop │ │ │ │ vst1.8 @ instruction: 0xf9c40072 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bbaec │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2bba94 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bb34c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137342,38 +137338,38 @@ │ │ │ │ cbz r2, 2bb396 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 71e7e0 │ │ │ │ + bl 71e7c0 │ │ │ │ b.n 2bb39c │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [pc, #36] @ (2bb3c4 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2bb3c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ nop │ │ │ │ str??.w r0, [lr, #114] @ 0x72 │ │ │ │ b.n 2bb9e4 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2bb974 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bb3cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137394,19 +137390,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2bb438 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2bb418 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 736f5c │ │ │ │ + bl 736f3c │ │ │ │ cbnz r0, 2bb46c │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 737140 │ │ │ │ + bl 737120 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -137414,52 +137410,52 @@ │ │ │ │ cbz r3, 2bb45a │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2bb45a │ │ │ │ ldr r1, [pc, #92] @ (2bb4a0 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2acafc │ │ │ │ ldr r1, [pc, #72] @ (2bb4a4 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2bb48c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bb418 │ │ │ │ ldr r2, [pc, #48] @ (2bb4a8 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2bb418 │ │ │ │ blx 25e27c │ │ │ │ b.n 2bb470 │ │ │ │ nop │ │ │ │ str??.w r0, [ip, r2, lsl #3] │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r5, sp, #800 @ 0x320 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #832 @ 0x340 │ │ │ │ + add r5, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ ... │ │ │ │ │ │ │ │ 002bb4ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -137510,33 +137506,33 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bb4f6 │ │ │ │ ldr r1, [pc, #48] @ (2bb558 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2bb3cc │ │ │ │ nop │ │ │ │ @ instruction: 0xf78c0072 │ │ │ │ b.n 2bb8a8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r5, r7} │ │ │ │ + stmia r4!, {r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2bb874 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - stmia r4!, {r3, r4, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bb55c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137552,45 +137548,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 25dbcc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 71e6a8 │ │ │ │ + bl 71e688 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2bb5d8 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2bb5dc ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 71ed20 │ │ │ │ + bl 71ed00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ b.n 2bb7ec │ │ │ │ lsls r2, r0, #2 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (2bb770 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -137685,15 +137681,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ac234 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2acafc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #128] @ (2bb788 ) │ │ │ │ ldr r3, [pc, #108] @ (2bb774 ) │ │ │ │ add r2, pc │ │ │ │ @@ -137736,19 +137732,19 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2bb670 │ │ │ │ @ instruction: 0xf6580072 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movw r0, #51314 @ 0xc872 │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adc.w r0, r8, #15859712 @ 0xf20000 │ │ │ │ adds.w r0, r6, #15859712 @ 0xf20000 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137788,24 +137784,24 @@ │ │ │ │ bl 2ac9f0 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2bb7e8 │ │ │ │ ldr r1, [pc, #32] @ (2bb818 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2acafc │ │ │ │ @ instruction: 0xf4aa0072 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2bb880 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138145,15 +138141,15 @@ │ │ │ │ b.n 2bba92 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf2d60072 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2740072 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ sub.w r0, lr, #114 @ 0x72 │ │ │ │ adcs.w r0, r0, #114 @ 0x72 │ │ │ │ adds.w r0, r4, #114 @ 0x72 │ │ │ │ │ │ │ │ 002bbb9c : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -138254,15 +138250,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, ip, #114 @ 0x72 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, r0, #114 @ 0x72 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - lsls r2, r7, #21 │ │ │ │ + lsls r2, r3, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ vshr.s32 q8, q9, #26 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -138330,30 +138326,30 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2bbd2c │ │ │ │ ldr r0, [pc, #48] @ (2bbd84 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2bbd2c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ vmvn.i32 q0, #66 @ 0x00000042 │ │ │ │ vqadd.s64 q8, q5, q9 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s32 q8, q1, q9 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r6, r7, pc} │ │ │ │ + pop {r1, r3, r6, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2bbe84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138428,15 +138424,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bbdb8 │ │ │ │ ldr r0, [pc, #76] @ (2bbe98 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bbdb8 │ │ │ │ ldr r3, [pc, #64] @ (2bbe9c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bbe24 │ │ │ │ ldr r3, [pc, #48] @ (2bbe94 ) │ │ │ │ @@ -138447,33 +138443,33 @@ │ │ │ │ ldr r3, [pc, #48] @ (2bbea0 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2bbea4 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bbe24 │ │ │ │ nop │ │ │ │ mcr 0, 5, r0, cr6, cr2, {3} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + pop {r4, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r6, pc} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2bbecc │ │ │ │ + cbz r4, 2bbec4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2bbf70 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138528,15 +138524,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2bbf8c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bbef6 │ │ │ │ ldr r3, [pc, #60] @ (2bbf7c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bbef6 │ │ │ │ ldr r3, [pc, #52] @ (2bbf80 ) │ │ │ │ @@ -138550,35 +138546,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2bbf98 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bbef6 │ │ │ │ ldc 0, cr0, [r2, #456] @ 0x1c8 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bics r2, r2 │ │ │ │ + muls r2, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r2, r3, r5, r7} │ │ │ │ + pop {r2, r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #344 @ 0x158 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - muls r0, r4 │ │ │ │ + muls r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + pop {r1, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sub sp, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -138612,15 +138608,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bc04c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2bc020 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 5f87d0 │ │ │ │ + bl 5f87b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bc0d4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bc0b2 │ │ │ │ @@ -138651,15 +138647,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bc080 │ │ │ │ ldr r0, [pc, #344] @ (2bc1b8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bc130 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2bc00a │ │ │ │ @@ -138678,15 +138674,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2bc020 │ │ │ │ ldr r0, [pc, #280] @ (2bc1c0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc020 │ │ │ │ ldr r3, [pc, #264] @ (2bc1bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc01e │ │ │ │ ldr r3, [pc, #244] @ (2bc1b4 ) │ │ │ │ @@ -138694,24 +138690,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bc01e │ │ │ │ ldr r0, [pc, #252] @ (2bc1c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc01e │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bc170 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bc020 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 25ed90 │ │ │ │ ldr r3, [pc, #168] @ (2bc1a8 ) │ │ │ │ @@ -138733,15 +138729,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2bc1cc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2bc1d0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc0ea │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bc090 │ │ │ │ b.n 2bc020 │ │ │ │ ldr r3, [pc, #108] @ (2bc1a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -138763,15 +138759,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2bc1d8 ) │ │ │ │ ldr r0, [pc, #124] @ (2bc1dc ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc0ea │ │ │ │ ldr r3, [pc, #84] @ (2bc1c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc0e4 │ │ │ │ ldr r3, [pc, #56] @ (2bc1b4 ) │ │ │ │ @@ -138782,51 +138778,51 @@ │ │ │ │ ldr r3, [pc, #88] @ (2bc1e0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2bc1e4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc0e4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldc 0, cr0, [r6], {114} @ 0x72 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [sl], {114} @ 0x72 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [ip], #-456 @ 0xfffffe38 │ │ │ │ subs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2bc232 │ │ │ │ + cbnz r4, 2bc22a │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2bc23a │ │ │ │ + cbnz r2, 2bc232 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r0, 2bc236 │ │ │ │ + cbnz r0, 2bc22e │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r5 │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adcs r6, r3 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - revsh r4, r0 │ │ │ │ + hlt 0x0024 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r0, 2bc232 │ │ │ │ + cbnz r0, 2bc22a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -138949,15 +138945,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #380] @ (2bc49c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc250 │ │ │ │ ldr r3, [pc, #364] @ (2bc4a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc2ac │ │ │ │ ldr r3, [pc, #348] @ (2bc498 ) │ │ │ │ @@ -138965,15 +138961,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bc2ac │ │ │ │ ldr r0, [pc, #348] @ (2bc4a4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc2ac │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bc384 │ │ │ │ ldr r3, [pc, #332] @ (2bc4a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bc384 │ │ │ │ @@ -138987,15 +138983,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (2bc4b0 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #308] @ (2bc4b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac9f0 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac9f0 │ │ │ │ ldr r1, [pc, #288] @ (2bc4b8 ) │ │ │ │ @@ -139039,15 +139035,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2bc4c4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc3c4 │ │ │ │ ldr r3, [pc, #116] @ (2bc488 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bc44a │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bc3c4 │ │ │ │ @@ -139064,15 +139060,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2bc4c8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2bc4cc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc3c4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2bc4a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc418 │ │ │ │ @@ -139087,60 +139083,60 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bc4d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2bc4d8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc3c4 │ │ │ │ orr.w r0, r8, r2, ror #1 │ │ │ │ orr.w r0, r4, r2, ror #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9900072 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ bx r9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2bc4dc │ │ │ │ + cbnz r0, 2bc4d4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #512 @ 0x200 │ │ │ │ + add r5, sp, #384 @ 0x180 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #74 @ 0x4a │ │ │ │ + subs r7, #42 @ 0x2a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rev r6, r7 │ │ │ │ + rev r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #568 @ 0x238 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rev r2, r6 │ │ │ │ + rev r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r2, 2bc4ec │ │ │ │ + cbnz r2, 2bc4e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #24 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r0, 2bc4e0 │ │ │ │ + cbnz r0, 2bc4d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb88c │ │ │ │ + @ instruction: 0xb86c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb84a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #624 @ 0x270 │ │ │ │ + add r3, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bc578 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -139196,30 +139192,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bc594 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc53a │ │ │ │ b.n 2bc438 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb87a │ │ │ │ + @ instruction: 0xb85a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #624 @ 0x270 │ │ │ │ + add r2, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139344,15 +139340,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2bc874 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc5fc │ │ │ │ ldr r3, [pc, #388] @ (2bc878 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc658 │ │ │ │ ldr r3, [pc, #368] @ (2bc870 ) │ │ │ │ @@ -139360,15 +139356,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bc658 │ │ │ │ ldr r0, [pc, #368] @ (2bc87c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc658 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bc74c │ │ │ │ ldr r3, [pc, #352] @ (2bc880 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bc74c │ │ │ │ @@ -139382,15 +139378,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2bc888 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2bc88c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac9f0 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac9f0 │ │ │ │ ldr r1, [pc, #304] @ (2bc890 ) │ │ │ │ @@ -139434,15 +139430,15 @@ │ │ │ │ ldr r0, [pc, #212] @ (2bc89c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc78c │ │ │ │ ldr r3, [pc, #128] @ (2bc860 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bc81c │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bc78c │ │ │ │ @@ -139459,15 +139455,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2bc8a0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2bc8a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc78c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2bc880 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc7e6 │ │ │ │ @@ -139482,15 +139478,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bc8ac ) │ │ │ │ ldr r0, [pc, #112] @ (2bc8b0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc78c │ │ │ │ nop │ │ │ │ b.n 2bc584 │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2bc580 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -139501,45 +139497,45 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #464] @ (2bca40 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #752 @ 0x2f0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, sp, #792 @ 0x318 │ │ │ │ + add r0, sp, #664 @ 0x298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + @ instruction: 0xb64a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, #244 @ 0xf4 │ │ │ │ + subs r2, #212 @ 0xd4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2, r4, r6, r7, lr} │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, pc, #1008 @ (adr r7, 2bcc98 ) │ │ │ │ + @ instruction: 0xb64a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + add r7, pc, #880 @ (adr r7, 2bcc18 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r2, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, pc, #776 @ (adr r7, 2bcbbc ) │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + add r7, pc, #648 @ (adr r7, 2bcb3c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bc950 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -139595,30 +139591,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bc96c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bc912 │ │ │ │ b.n 2bd060 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2, r3, r6, lr} │ │ │ │ + push {r1, r2, r3, r5, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #784 @ (adr r6, 2bcc80 ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 2bcc00 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bc970 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -139646,31 +139642,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2bc9e4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r2, #18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + lsls r6, r5, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r2, r3, r5, r6, r7} │ │ │ │ + push {r2, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bc9e8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -139733,15 +139729,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5ea248 │ │ │ │ + bl 5ea228 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -139758,15 +139754,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bcb88 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 737048 │ │ │ │ + bl 737028 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2bcb04 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2bcb52 │ │ │ │ movs r2, #0 │ │ │ │ @@ -139808,15 +139804,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2bcb04 │ │ │ │ ldr r0, [pc, #92] @ (2bcbd4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2bcb04 │ │ │ │ ldr r3, [pc, #60] @ (2bcbc8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bcae4 │ │ │ │ @@ -139830,33 +139826,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bcae4 │ │ │ │ ldr r0, [pc, #44] @ (2bcbdc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2bcae4 │ │ │ │ nop │ │ │ │ b.n 2bcfb8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #208] @ 0xd0 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #680] @ 0x2a8 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bcbe0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -139911,19 +139907,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 25f504 │ │ │ │ cbnz r0, 2bcc96 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 736f40 │ │ │ │ + bl 736f20 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 73700c │ │ │ │ + bl 736fec │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2bcc30 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2ac100 │ │ │ │ b.n 2bcc30 │ │ │ │ @@ -139957,43 +139953,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2bd194 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e5ea4 │ │ │ │ + bl 5e5e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bce86 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2bcd1c │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2bd198 │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5e5eb4 │ │ │ │ + bl 5e5e94 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bcf1a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bce7c │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2bd19c │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2bd1a0 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -140018,30 +140014,30 @@ │ │ │ │ bne.n 2bcda2 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2bcf98 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e5ea4 │ │ │ │ + bl 5e5e84 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2bcdb6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5e5ea4 │ │ │ │ + bl 5e5e84 │ │ │ │ cbz r0, 2bcdda │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2bcf4e │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2bcf3e │ │ │ │ @@ -140098,29 +140094,29 @@ │ │ │ │ bl 2acafc │ │ │ │ ldr r1, [pc, #832] @ (2bd1b0 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2ac1a8 │ │ │ │ b.n 2bceae │ │ │ │ - bl 6f27f4 │ │ │ │ + bl 6f27d4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2bcd4e │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr r3, [pc, #788] @ (2bd1ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bd006 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ mov r0, r6 │ │ │ │ bl 2ac118 │ │ │ │ ldr r2, [pc, #772] @ (2bd1b4 ) │ │ │ │ ldr r3, [pc, #732] @ (2bd190 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -140158,15 +140154,15 @@ │ │ │ │ bne.w 2bd08c │ │ │ │ mov r0, fp │ │ │ │ blx 2601f0 │ │ │ │ b.n 2bcef0 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr r3, [pc, #640] @ (2bd1ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bd104 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ @@ -140200,20 +140196,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2bd1c0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2bd1c4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bcf12 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 5f77d4 │ │ │ │ + bl 5f77b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2bd0bc │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -140242,15 +140238,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2bd1c8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2bd1cc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bcf12 │ │ │ │ ldr r3, [pc, #432] @ (2bd1b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcea2 │ │ │ │ ldr r3, [pc, #420] @ (2bd1bc ) │ │ │ │ @@ -140261,15 +140257,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2bd1d0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2bd1d4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bcea2 │ │ │ │ ldr r3, [pc, #416] @ (2bd1d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bd04e │ │ │ │ ldr r3, [pc, #376] @ (2bd1bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140294,15 +140290,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2bd1e0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2bd1e4 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bcf12 │ │ │ │ ldr r3, [pc, #296] @ (2bd1b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcf12 │ │ │ │ ldr r3, [pc, #288] @ (2bd1bc ) │ │ │ │ @@ -140313,19 +140309,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2bd1e8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2bd1ec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bcf12 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 723a20 │ │ │ │ + bl 723a00 │ │ │ │ ldr r3, [pc, #228] @ (2bd1ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcf12 │ │ │ │ ldr r3, [pc, #224] @ (2bd1b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140340,15 +140336,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2bd1f0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2bd1f4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bcf12 │ │ │ │ ldr r3, [pc, #176] @ (2bd1b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcf36 │ │ │ │ ldr r3, [pc, #168] @ (2bd1bc ) │ │ │ │ @@ -140359,15 +140355,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2bd1f8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2bd1fc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bcf36 │ │ │ │ ldr r3, [pc, #128] @ (2bd1b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcef0 │ │ │ │ ldr r3, [pc, #120] @ (2bd1bc ) │ │ │ │ @@ -140378,21 +140374,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2bd200 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2bd204 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bcef0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2bd208 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bce44 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140401,69 +140397,69 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ svc 128 @ 0x80 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ svc 96 @ 0x60 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r6, 2bd1ce │ │ │ │ + cbz r6, 2bd1c6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2bd1c8 │ │ │ │ + cbz r0, 2bd1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orn r0, sl, #13828096 @ 0xd30000 │ │ │ │ - adds r4, #164 @ 0xa4 │ │ │ │ + orr.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ + adds r4, #132 @ 0x84 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r6, 2bd1bc │ │ │ │ + cbnz r6, 2bd1b4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bl 2ef1b2 │ │ │ │ ble.n 2bd0f4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #8 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #496 @ (adr r0, 2bd3b8 ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 2bd338 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #336 @ 0x150 │ │ │ │ + add r7, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #56 @ (adr r0, 2bd208 ) │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #752 @ 0x2f0 │ │ │ │ + add r6, sp, #624 @ 0x270 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #552] @ 0x228 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #432 @ 0x1b0 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #760 @ 0x2f8 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #352] @ 0x160 │ │ │ │ + ldr r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #896] @ 0x380 │ │ │ │ + ldr r6, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #760 @ 0x2f8 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r6, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #264 @ 0x108 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -140522,15 +140518,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2bd2f6 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 719cf8 │ │ │ │ + bl 719cd8 │ │ │ │ cbnz r0, 2bd30a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2bd31a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -140557,15 +140553,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 719cf8 │ │ │ │ + bl 719cd8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2bd30e │ │ │ │ movs r0, #3 │ │ │ │ b.n 2bd2d0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -140681,15 +140677,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ cbnz r3, 2bd43e │ │ │ │ ldr r3, [pc, #52] @ (2bd45c ) │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 5c90d4 │ │ │ │ + bl 5c90b4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c174c │ │ │ │ ldr r3, [pc, #32] @ (2bd460 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -141036,15 +141032,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2bd7e4 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2bd79e │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 719eac │ │ │ │ + bl 719e8c │ │ │ │ cbz r0, 2bd7de │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25fdc4 │ │ │ │ b.n 2bd760 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -141062,15 +141058,15 @@ │ │ │ │ b.n 2bd726 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2bd726 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 719cf8 │ │ │ │ + bl 719cd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bd79e │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2bd726 │ │ │ │ bl 2bd330 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -141104,23 +141100,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ itt mi │ │ │ │ lslmi r2, r0, #2 │ │ │ │ itte cc @ unpredictable │ │ │ │ lslcc r2, r0, #2 │ │ │ │ bmi.n 2bd810 @ unpredictable │ │ │ │ lslcs r2, r6, #1 │ │ │ │ - sub.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xf584005a │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r7, pc, #968 @ (adr r7, 2bdc0c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf586005a │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + sbc.w r0, r6, #14286848 @ 0xda0000 │ │ │ │ + add r0, sp, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, pc, #976 @ (adr r7, 2bdc20 ) │ │ │ │ + add r7, pc, #848 @ (adr r7, 2bdba0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bd850 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141165,18 +141161,18 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ bkpt 0x0026 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - @ instruction: 0xf4da005a │ │ │ │ - add r7, pc, #576 @ (adr r7, 2bdb1c ) │ │ │ │ + @ instruction: 0xf4ba005a │ │ │ │ + add r7, pc, #448 @ (adr r7, 2bda9c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, pc, #288 @ (adr r7, 2bda00 ) │ │ │ │ + add r7, pc, #160 @ (adr r7, 2bd980 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bd8e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141527,15 +141523,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bdc40 │ │ │ │ ldr r0, [pc, #100] @ (2bdcc8 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bdc40 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -141557,23 +141553,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2bdd7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 2bdd18 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r5, pc, #536 @ (adr r5, 2bded4 ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 2bde54 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ beq.n 2bdc48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #8 @ (adr r4, 2bdcd4 ) │ │ │ │ + add r3, pc, #904 @ (adr r3, 2be054 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bdccc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -141600,50 +141596,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bdce8 │ │ │ │ ldr r0, [pc, #24] @ (2bdd2c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bdce8 │ │ │ │ ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #992] @ (2be108 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #512 @ (adr r3, 2bdf30 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 2bdeb0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2bdd60 ) │ │ │ │ add r0, pc │ │ │ │ bl 2bdccc │ │ │ │ ldr r0, [pc, #28] @ (2bdd64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #0 │ │ │ │ bl 2c13a4 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2c1498 │ │ │ │ nop │ │ │ │ - adds r0, r1, r7 │ │ │ │ + adds r0, r5, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #416 @ (adr r3, 2bdf08 ) │ │ │ │ + add r3, pc, #288 @ (adr r3, 2bde88 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bdd70 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ - add r3, pc, #408 @ (adr r3, 2bdf0c ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 2bde8c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c159c │ │ │ │ @@ -141672,19 +141668,19 @@ │ │ │ │ bl 499e28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bdda2 │ │ │ │ ldr r0, [pc, #16] @ (2bdddc ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ - movs r5, #12 │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, pc, #160 @ (adr r3, 2bde7c ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 2bddfc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #88 @ (adr r3, 2bde38 ) │ │ │ │ + add r2, pc, #984 @ (adr r2, 2be1b8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -141738,19 +141734,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2bde7c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2bdccc │ │ │ │ @ instruction: 0xb86e │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r0, r0, r3 │ │ │ │ + adds r0, r4, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #552 @ (adr r2, 2be0a4 ) │ │ │ │ + add r2, pc, #424 @ (adr r2, 2be024 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #512 @ (adr r2, 2be080 ) │ │ │ │ + add r2, pc, #384 @ (adr r2, 2be000 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2bdef8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movw r2, #2049 @ 0x801 │ │ │ │ ldrd r1, r3, [r3, #16] │ │ │ │ @@ -141798,17 +141794,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2bdccc │ │ │ │ nop │ │ │ │ @ instruction: 0xb7de │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r1, pc, #920 @ (adr r1, 2be2b0 ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 2be230 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #904 @ (adr r1, 2be2a4 ) │ │ │ │ + add r1, pc, #776 @ (adr r1, 2be224 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2bdfb0 ) │ │ │ │ ldr r1, [pc, #132] @ (2bdfb4 ) │ │ │ │ @@ -141858,23 +141854,23 @@ │ │ │ │ movs r2, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25f594 │ │ │ │ b.n 2bdf7c │ │ │ │ @ instruction: 0xb75a │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r1, pc, #720 @ (adr r1, 2be288 ) │ │ │ │ + add r1, pc, #592 @ (adr r1, 2be208 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #656 @ (adr r1, 2be24c ) │ │ │ │ + add r1, pc, #528 @ (adr r1, 2be1cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xb70a │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r1, pc, #376 @ (adr r1, 2be13c ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 2be0bc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #320 @ (adr r1, 2be108 ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 2be088 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #600] @ (2be234 ) │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -142105,53 +142101,53 @@ │ │ │ │ movs r2, #30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 25f594 │ │ │ │ b.n 2be0ae │ │ │ │ @ instruction: 0xb6a6 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r1, pc, #112 @ (adr r1, 2be2ac ) │ │ │ │ + add r0, pc, #1008 @ (adr r0, 2be62c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb67e │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r0, pc, #912 @ (adr r0, 2be5dc ) │ │ │ │ + add r0, pc, #784 @ (adr r0, 2be55c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xb62a │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r0, pc, #672 @ (adr r0, 2be4f4 ) │ │ │ │ + add r0, pc, #544 @ (adr r0, 2be474 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #592 @ (adr r0, 2be4a8 ) │ │ │ │ + add r0, pc, #464 @ (adr r0, 2be428 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r2, r6, r7, lr} │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, r7, lr} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r0, pc, #416 @ (adr r0, 2be404 ) │ │ │ │ + add r0, pc, #288 @ (adr r0, 2be384 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r3, r4, r6, lr} │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r1, r2, r3, r6, lr} │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r5, r6, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r7, [sp, #336] @ 0x150 │ │ │ │ + ldr r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r7, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #304] @ 0x130 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2be2c0 ) │ │ │ │ add r4, pc │ │ │ │ @@ -142167,17 +142163,17 @@ │ │ │ │ blx 25eb40 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2bdccc │ │ │ │ cbz r0, 2be340 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2be2fc ) │ │ │ │ ldr r1, [pc, #32] @ (2be300 ) │ │ │ │ @@ -142190,15 +142186,15 @@ │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2bdccc │ │ │ │ nop │ │ │ │ cbz r2, 2be36a │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strb r0, [r0, #18] │ │ │ │ + strb r0, [r4, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2be36c ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -142235,23 +142231,23 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx 25e6c0 │ │ │ │ b.n 2be330 │ │ │ │ cbz r0, 2be3cc │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbz r2, 2be3cc │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r6, [sp, #408] @ 0x198 │ │ │ │ + ldr r6, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbz r4, 2be3ca │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r6, [sp, #360] @ 0x168 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2be396 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142309,15 +142305,15 @@ │ │ │ │ b.w 2bdccc │ │ │ │ add r1, pc, #464 @ (adr r1, 2be5e4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #164 @ 0xa4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ uxth r2, r6 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r2, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2be432 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142377,15 +142373,15 @@ │ │ │ │ nop │ │ │ │ add r0, pc, #864 @ (adr r0, 2be814 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ sxth r4, r2 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r4, r2, #0 │ │ │ │ + adds r4, r6, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142413,19 +142409,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2be520 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ nop │ │ │ │ cbz r0, 2be544 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r3, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r5, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + adds r0, r2, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142453,19 +142449,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2be584 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ nop │ │ │ │ cbz r4, 2be58e │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r3, [sp, #544] @ 0x220 │ │ │ │ + ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r4, #6 │ │ │ │ + asrs r4, r0, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r1, #5 │ │ │ │ + adds r4, r5, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2be5b2 │ │ │ │ ldr r3, [pc, #48] @ (2be5c0 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -142484,17 +142480,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ sub sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - asrs r4, r4, #5 │ │ │ │ + asrs r4, r0, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2be5ec │ │ │ │ @@ -142515,15 +142511,15 @@ │ │ │ │ bne.n 2be5de │ │ │ │ ldr r0, [pc, #12] @ (2be610 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r2, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002be614 : │ │ │ │ ldr r3, [pc, #12] @ (2be624 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -142858,23 +142854,23 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r5, sp, #808 @ 0x328 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r3, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #608 @ 0x260 │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - str r7, [sp, #768] @ 0x300 │ │ │ │ + str r7, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #492] @ (2beb68 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -143071,38 +143067,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2bdccc │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, sp, #0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r4, sp, #376 @ 0x178 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r1, #11] │ │ │ │ lsls r0, r2, #1 │ │ │ │ add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r4, r1, r1 │ │ │ │ + adds r4, r5, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vhadd.u32 q8, q6, │ │ │ │ + vhadd.u8 q8, q6, │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #24] │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2bec78 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -143237,27 +143233,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2bed18 ) │ │ │ │ ldr r0, [pc, #36] @ (2bed1c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2bdccc │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r7, #8 │ │ │ │ + lsrs r2, r3, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r3, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r1, sp, #656 @ 0x290 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, sp, #584 @ 0x248 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r6, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2bed50 │ │ │ │ @@ -143272,17 +143268,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ ldr r0, [pc, #12] @ (2bed60 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #552] @ 0x228 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2bee78 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -143308,19 +143304,19 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #40] @ 0x28 │ │ │ │ cbz r2, 2bee10 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2bee10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ - bl 5da3fc │ │ │ │ + bl 5da3cc │ │ │ │ + bl 5da3dc │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2bee52 │ │ │ │ ldr r1, [pc, #172] @ (2bee80 ) │ │ │ │ add r1, pc │ │ │ │ @@ -143385,44 +143381,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (2beea8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bee32 │ │ │ │ ldr r0, [pc, #60] @ (2beeac ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2bee32 │ │ │ │ bkpt 0x00d6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, sp, #920 @ 0x398 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r4, r0, #23 │ │ │ │ + lsls r4, r4, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #576] @ 0x240 │ │ │ │ + str r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r7, #21 │ │ │ │ + lsls r4, r3, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #344] @ 0x158 │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #328 @ 0x148 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2bf130 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -143569,15 +143565,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 719cf8 │ │ │ │ + bl 719cd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bf106 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2c18f8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -143687,21 +143683,21 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r6, pc, #696 @ (adr r6, 2bf404 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r6, pc, #192 @ (adr r6, 2bf210 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ cbnz r4, 2bf1ba │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ + ldrh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, pc, #720 @ (adr r5, 2bf42c ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ cbnz r0, 2bf1ba │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r2, r0, #7 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002bf164 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -143758,15 +143754,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf204 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -143865,17 +143861,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2bf204 │ │ │ │ nop │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #368] @ 0x170 │ │ │ │ + str r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf308 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -143921,15 +143917,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r0, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf388 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -143964,17 +143960,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 25dbe4 │ │ │ │ @ instruction: 0xb8b2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2bf37c │ │ │ │ + bls.n 2bf33c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #32] │ │ │ │ + ldrh r0, [r3, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf3f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -144147,19 +144143,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 25dbe4 │ │ │ │ add r1, pc, #408 @ (adr r1, 2bf73c ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r1, pc, #128 @ (adr r1, 2bf628 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ - bhi.n 2bf5c8 │ │ │ │ + bvc.n 2bf588 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #46] @ 0x2e │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r7, #18] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -144191,15 +144187,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2bdccc │ │ │ │ nop │ │ │ │ add r0, pc, #752 @ (adr r0, 2bf908 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r6, [r3, #22] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf61c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -144295,15 +144291,15 @@ │ │ │ │ bne.n 2bf6da │ │ │ │ ldr r0, [pc, #12] @ (2bf714 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ ldr r7, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - vmla.i q8, q7, d10[0] │ │ │ │ + vmla.i16 q8, q7, d2[1] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2bf726 │ │ │ │ ldr r0, [pc, #84] @ (2bf774 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -144332,19 +144328,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2bf61c │ │ │ │ ldr r0, [pc, #20] @ (2bf77c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2bdccc │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - vmla.i32 q0, q0, d10[0] │ │ │ │ + vmla.i q0, q0, d2[2] │ │ │ │ │ │ │ │ 002bf780 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #192] @ (2bf854 ) │ │ │ │ @@ -144431,17 +144427,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ push {r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bpl.n 2bf91c │ │ │ │ + bpl.n 2bf8dc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf870 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -144518,25 +144514,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2bf950 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 724508 │ │ │ │ + b.w 7244e8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ cbz r2, 2bf9b6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2bf9b0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cbz r0, 2bf99e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf954 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -144597,17 +144593,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25e6bc │ │ │ │ nop │ │ │ │ ldr r4, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r4, [r2, #16] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #552] @ 0x228 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2bfa94 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -144659,15 +144655,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2bfa68 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r4, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r4, [r7, #12] │ │ │ │ + ldrh r4, [r3, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -144761,19 +144757,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 25fbdc │ │ │ │ b.n 2bfb60 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r2, [r4, #48] @ 0x30 │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r4, [r0, #6] │ │ │ │ + ldrh r4, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -144805,17 +144801,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2bfc0c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ ldr r2, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - str r4, [r3, #20] │ │ │ │ + str r4, [r7, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldcl 0, cr0, [sl, #300]! @ 0x12c │ │ │ │ + ldcl 0, cr0, [sl, #300] @ 0x12c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2bfc54 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #52] @ (2bfc58 ) │ │ │ │ @@ -144866,15 +144862,15 @@ │ │ │ │ bl 2bf990 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2bdccc │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r6, [r7, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bfcac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -145121,15 +145117,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2bfe8a │ │ │ │ ldr.w r0, [pc, #1460] @ 2c04e0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bfe8a │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 25de4c <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -145248,15 +145244,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2bfe46 │ │ │ │ ldr.w r0, [pc, #1148] @ 2c0500 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bfe46 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2c016a │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2c03e0 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2bffc4 │ │ │ │ @@ -145311,15 +145307,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2bfe42 │ │ │ │ ldr r0, [pc, #1012] @ (2c0514 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2bfe42 │ │ │ │ ldr r3, [pc, #1000] @ (2c0518 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe9a │ │ │ │ @@ -145327,15 +145323,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2bfe9a │ │ │ │ ldr r0, [pc, #980] @ (2c051c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ b.n 2bfe9a │ │ │ │ ldr r3, [pc, #884] @ (2c04cc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145407,15 +145403,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2bffb4 │ │ │ │ ldr r0, [pc, #812] @ (2c0530 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bffb4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2bffb4 │ │ │ │ b.n 2c01ea │ │ │ │ ldr r3, [pc, #792] @ (2c0534 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -145426,15 +145422,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2bfefe │ │ │ │ ldr r0, [pc, #772] @ (2c0538 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2bfefe │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -145541,15 +145537,15 @@ │ │ │ │ b.n 2c02d4 │ │ │ │ ldr r4, [pc, #556] @ (2c0560 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2c02d4 │ │ │ │ ldr r0, [pc, #548] @ (2c0564 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #0 │ │ │ │ bl 2c13a4 │ │ │ │ movs r0, #0 │ │ │ │ bl 2c1498 │ │ │ │ b.n 2c0160 │ │ │ │ ldr r4, [pc, #532] @ (2c0568 ) │ │ │ │ add r4, pc │ │ │ │ @@ -145633,74 +145629,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2c04dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2bffb4 │ │ │ │ ldr r0, [pc, #400] @ (2c05ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bffb4 │ │ │ │ ldr r2, [pc, #396] @ (2c05b0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2bffb4 │ │ │ │ ldr r2, [pc, #172] @ (2c04dc ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2bffb4 │ │ │ │ ldr r0, [pc, #376] @ (2c05b4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2bffb4 │ │ │ │ ldr r3, [pc, #368] @ (2c05b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0030 │ │ │ │ ldr r3, [pc, #136] @ (2c04dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c0030 │ │ │ │ ldr r0, [pc, #348] @ (2c05bc ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c0030 │ │ │ │ ldr r3, [pc, #340] @ (2c05c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0160 │ │ │ │ ldr r3, [pc, #100] @ (2c04dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2c0160 │ │ │ │ ldr r0, [pc, #320] @ (2c05c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c0160 │ │ │ │ ldr r3, [pc, #312] @ (2c05c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c025a │ │ │ │ ldr r3, [pc, #64] @ (2c04dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c025a │ │ │ │ ldr r0, [pc, #292] @ (2c05cc ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c025a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ add r6, sp, #328 @ 0x148 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [sp, #536] @ 0x218 │ │ │ │ @@ -145715,15 +145711,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r7, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r6, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r0, #2 │ │ │ │ @@ -145731,63 +145727,63 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #34] @ 0x22 │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r5, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r2, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #816] @ (2c084c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #22] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - vshr.u32 q8, q0, #10 │ │ │ │ + vshr.u16 q8, q0, #10 │ │ │ │ strh r0, [r2, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - vshr.u32 q0, q0, #8 │ │ │ │ + vshr.u16 q0, q0, #8 │ │ │ │ strh r2, [r2, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r1, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r7, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r6, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r4, [r5, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r1, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r2, [r0, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r7, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -145805,40 +145801,40 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, r7, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r4, [r5, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r2, [r4, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - sbfx r0, r0, #1, #11 │ │ │ │ + ssat r0, #11, r0, asr #1 │ │ │ │ strh r6, [r1, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r0, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r2, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r0, #2 │ │ │ │ adds r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #12] │ │ │ │ + strh r2, [r5, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r1, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #4] │ │ │ │ + strh r4, [r0, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c05d0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145887,19 +145883,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r1, #7] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r2, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c0660 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146053,15 +146049,15 @@ │ │ │ │ beq.n 2c0804 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2c08d0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c07a2 │ │ │ │ ldr r0, [pc, #260] @ (2c08d4 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -146162,31 +146158,31 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r0, [r4, #2] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r4, pc, #456 @ (adr r4, 2c0aa4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c08f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146291,15 +146287,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -146347,15 +146343,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c0a74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrb r2, [r7, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -146363,15 +146359,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c0acc ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2c0ad0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #48] @ (2c0ad4 ) │ │ │ │ ldr r3, [pc, #52] @ (2c0ad8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -146381,19 +146377,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r5, r7} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #336] @ (2c0c20 ) │ │ │ │ + ldr r2, [pc, #208] @ (2c0ba0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r4, #18 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2c0aee │ │ │ │ movs r0, #0 │ │ │ │ @@ -146454,28 +146450,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2c0c20 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2c0bf8 │ │ │ │ ldr r3, [pc, #136] @ (2c0c24 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2c0c28 ) │ │ │ │ add.w r4, r6, #4096 @ 0x1000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ str r1, [r4, #48] @ 0x30 │ │ │ │ blx 25dc3c │ │ │ │ @@ -146503,33 +146499,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2c0c2c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5da6d0 │ │ │ │ + b.w 5da6b0 │ │ │ │ ldr r1, [pc, #36] @ (2c0c30 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2c0c34 ) │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r1, r4, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r6, #18] │ │ │ │ + ldrb r2, [r2, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r6, #17] │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2c0c80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -146550,17 +146546,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ite vs │ │ │ │ - lslvs r3, r1, #1 │ │ │ │ - stmdbvc sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + ite mi │ │ │ │ + lslmi r3, r1, #1 │ │ │ │ + stmdbpl sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #768] @ (2c0f98 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #768] @ (2c0f9c ) │ │ │ │ movs r0, #0 │ │ │ │ @@ -146662,15 +146658,15 @@ │ │ │ │ blx 25eb40 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2bdccc │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r1, [r3, #68] @ 0x44 │ │ │ │ - bl 5c90d4 │ │ │ │ + bl 5c90b4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 25da68 │ │ │ │ b.n 2c0cca │ │ │ │ ldr r3, [pc, #504] @ (2c0fa0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146735,15 +146731,15 @@ │ │ │ │ str.w r4, [r7, #656] @ 0x290 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2bdccc │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ strb.w r4, [r3, #68] @ 0x44 │ │ │ │ - bl 5c90d4 │ │ │ │ + bl 5c90b4 │ │ │ │ b.n 2c0d9a │ │ │ │ movs r4, #24 │ │ │ │ b.n 2c0d6e │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c0f76 │ │ │ │ ldr r3, [pc, #348] @ (2c0fb0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -146769,85 +146765,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c0d6c │ │ │ │ ldr r0, [pc, #312] @ (2c0fc4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c0d6c │ │ │ │ ldr r3, [pc, #304] @ (2c0fc8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c0dae │ │ │ │ ldr r3, [pc, #284] @ (2c0fc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2c0dae │ │ │ │ ldr r0, [pc, #288] @ (2c0fcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c0dae │ │ │ │ ldr r3, [pc, #280] @ (2c0fd0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0dbc │ │ │ │ ldr r3, [pc, #252] @ (2c0fc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2c0dbc │ │ │ │ ldr r0, [pc, #260] @ (2c0fd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c0dbc │ │ │ │ ldr r3, [pc, #256] @ (2c0fd8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0dda │ │ │ │ ldr r3, [pc, #220] @ (2c0fc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2c0dda │ │ │ │ ldr r0, [pc, #236] @ (2c0fdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c0dda │ │ │ │ ldr r3, [pc, #228] @ (2c0fe0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0dcc │ │ │ │ ldr r3, [pc, #184] @ (2c0fc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2c0dcc │ │ │ │ ldr r0, [pc, #208] @ (2c0fe4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c0dcc │ │ │ │ ldr r3, [pc, #204] @ (2c0fe8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0dea │ │ │ │ ldr r3, [pc, #152] @ (2c0fc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c0dea │ │ │ │ ldr r0, [pc, #184] @ (2c0fec ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c0dea │ │ │ │ ldr r3, [pc, #176] @ (2c0ff0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0e16 │ │ │ │ ldr r3, [pc, #116] @ (2c0fc0 ) │ │ │ │ @@ -146860,15 +146856,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #656] @ 0x290 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2c0e16 │ │ │ │ ldr r3, [pc, #128] @ (2c0ff8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -146877,66 +146873,66 @@ │ │ │ │ ldr r3, [pc, #60] @ (2c0fc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c0e52 │ │ │ │ ldr r0, [pc, #108] @ (2c0ffc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c0e52 │ │ │ │ ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #19] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf4b00050 │ │ │ │ - ldrb r0, [r2, #11] │ │ │ │ + eors.w r0, r0, #13631488 @ 0xd00000 │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [pc, #256] @ (2c10b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #832] @ 0x340 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 2c0fc8 │ │ │ │ + bgt.n 2c0f88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #12] │ │ │ │ + ldrb r0, [r5, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #11] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #5] │ │ │ │ + ldrb r6, [r5, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #6] │ │ │ │ + ldrb r0, [r4, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c1000 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -146945,15 +146941,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c100c : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c1018 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69092c │ │ │ │ + b.w 69090c │ │ │ │ str r7, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 002c101c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -147037,24 +147033,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2c132c ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 698cbc │ │ │ │ + bl 698c9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 47d3e4 │ │ │ │ - bl 5dc448 │ │ │ │ + bl 5dc428 │ │ │ │ ldr r1, [pc, #556] @ (2c1330 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d0 │ │ │ │ + bl 5da6b0 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ cbz r0, 2c1120 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2c1334 ) │ │ │ │ add r3, pc │ │ │ │ @@ -147067,29 +147063,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2c1338 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 690e5c │ │ │ │ + bl 690e3c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2c133c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2c1340 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2c1344 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ ldr r3, [pc, #484] @ (2c1348 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2c06f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -147101,15 +147097,15 @@ │ │ │ │ ldr r1, [pc, #464] @ (2c1354 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2c1242 │ │ │ │ ldr r2, [pc, #444] @ (2c1358 ) │ │ │ │ ldr r3, [pc, #364] @ (2c130c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147132,15 +147128,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (2c1364 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2c1194 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c12f4 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 25f348 │ │ │ │ @@ -147159,49 +147155,49 @@ │ │ │ │ beq.n 2c12b2 │ │ │ │ ldr r0, [pc, #348] @ (2c136c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 6990c4 │ │ │ │ + bl 6990a4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c10c2 │ │ │ │ ldr r3, [pc, #324] @ (2c1370 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #324] @ (2c1374 ) │ │ │ │ ldr r1, [pc, #328] @ (2c1378 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2c1170 │ │ │ │ ldr r3, [pc, #308] @ (2c137c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #308] @ (2c1380 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #308] @ (2c1384 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2c1170 │ │ │ │ ldr r0, [pc, #288] @ (2c1388 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 6911f8 │ │ │ │ + bl 6911d8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -147245,15 +147241,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c10b0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2c139c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2c10b0 │ │ │ │ ldr r1, [pc, #168] @ (2c13a0 ) │ │ │ │ add r1, pc │ │ │ │ blx 25f5ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c11fe │ │ │ │ @@ -147265,73 +147261,73 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 6, cr0, cr10, cr9, {2} │ │ │ │ + cdp 0, 4, cr0, cr10, cr9, {2} │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba7ffff │ │ │ │ ldr r0, [pc, #496] @ (2c151c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r6, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xfa6fffff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str r6, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr.w pc, [fp, #4095] @ 0xfff │ │ │ │ strh.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr??.w pc, [pc, #-4095] @ 2c0349 │ │ │ │ str r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r6, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - pop {r1, r2, r5, r6} │ │ │ │ + pop {r1, r2, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r0, #2] │ │ │ │ + ldrb r4, [r4, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r3, #26] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r2, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r5, #5] │ │ │ │ + ldrb r6, [r1, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r2} │ │ │ │ + cbnz r4, 2c13ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r0, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r7, #24] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r4, 2c13f8 │ │ │ │ + cbnz r4, 2c13f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r3, #24] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ subs r4, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r7, #0] │ │ │ │ + ldrb r2, [r3, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c13a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -147375,15 +147371,15 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #68] @ 0x44 │ │ │ │ cbnz r3, 2c141e │ │ │ │ ldr r0, [pc, #112] @ (2c1484 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6911f8 │ │ │ │ + bl 6911d8 │ │ │ │ b.n 2c13d8 │ │ │ │ ldr r1, [pc, #104] @ (2c1488 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -147406,15 +147402,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c1406 │ │ │ │ ldr r0, [pc, #56] @ (2c1494 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2c1406 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -147424,21 +147420,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strb r6, [r2, #30] │ │ │ │ + strb r6, [r6, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #28] │ │ │ │ + strb r2, [r1, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c1498 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 44870c │ │ │ │ │ │ │ │ @@ -147509,39 +147505,39 @@ │ │ │ │ │ │ │ │ 002c1548 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr.w ip, [pc, #48] @ 2c1590 │ │ │ │ ldr r2, [pc, #48] @ (2c1594 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1598 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb8ae │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r6} │ │ │ │ + stmia r0!, {r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c159c : │ │ │ │ ldr r3, [pc, #24] @ (2c15b8 ) │ │ │ │ ldr r2, [pc, #28] @ (2c15bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -147580,15 +147576,15 @@ │ │ │ │ nop │ │ │ │ str r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - tst r4, r5 │ │ │ │ + tst r4, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c1604 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c1620 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2c1628 ) │ │ │ │ @@ -147602,17 +147598,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2bdccc │ │ │ │ ldr r0, [pc, #12] @ (2c1630 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ str r1, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2c181c │ │ │ │ + b.n 2c17dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r7, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c1634 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -147654,15 +147650,15 @@ │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ blx 25ecbc │ │ │ │ ldr r3, [pc, #128] @ (2c1720 ) │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6980ac │ │ │ │ + bl 69808c │ │ │ │ ldr r0, [pc, #116] @ (2c1724 ) │ │ │ │ add r0, pc │ │ │ │ bl 2bdccc │ │ │ │ ldr r2, [pc, #112] @ (2c1728 ) │ │ │ │ ldr r3, [pc, #96] @ (2c1718 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147706,34 +147702,34 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2c17dc │ │ │ │ + b.n 2c179c │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r5, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb738 │ │ │ │ + @ instruction: 0xb718 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strb r0, [r2, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c1740 : │ │ │ │ ldr r0, [pc, #4] @ (2c1748 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2bdccc │ │ │ │ - asrs r6, r4, #15 │ │ │ │ + asrs r6, r0, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c174c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -147762,25 +147758,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2c17b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c177e │ │ │ │ ldr r0, [pc, #24] @ (2c17b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c177e │ │ │ │ str r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #17] │ │ │ │ + strb r0, [r6, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c17b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -147838,28 +147834,28 @@ │ │ │ │ cbnz r2, 2c188e │ │ │ │ ldr r2, [pc, #156] @ (2c18e0 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add.w r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 5c90d4 │ │ │ │ + bl 5c90b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 429968 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #632] @ 0x278 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c1824 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c17d6 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733994 │ │ │ │ + bl 733974 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c17d6 │ │ │ │ ldr r2, [pc, #96] @ (2c18dc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2c18b0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -147877,15 +147873,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2c1842 │ │ │ │ ldr r0, [pc, #72] @ (2c18ec ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c1842 │ │ │ │ ldr r2, [pc, #60] @ (2c18f0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c1880 │ │ │ │ @@ -147893,15 +147889,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c1880 │ │ │ │ ldr r0, [pc, #44] @ (2c18f4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c1880 │ │ │ │ nop │ │ │ │ str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -147909,19 +147905,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #13] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ muls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #13] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c18f8 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2c1904 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -148197,21 +148193,21 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r4, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r0, #5] │ │ │ │ + strb r2, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r0, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -148306,25 +148302,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ ldr r1, [pc, #604] @ (2c1f34 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ ldr r1, [pc, #596] @ (2c1f38 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2c1eaa │ │ │ │ ldr r1, [pc, #580] @ (2c1f3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ @@ -148393,30 +148389,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2c1e12 │ │ │ │ ldr r1, [pc, #428] @ (2c1f58 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ ldr r1, [pc, #416] @ (2c1f5c ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 72655c │ │ │ │ + bl 72653c │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 260364 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #372] @ (2c1f60 ) │ │ │ │ ldr r3, [pc, #312] @ (2c1f24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -148429,32 +148425,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #336] @ (2c1f64 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 726354 │ │ │ │ + bl 726334 │ │ │ │ cbnz r0, 2c1e76 │ │ │ │ ldr r1, [pc, #328] @ (2c1f68 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 726354 │ │ │ │ + bl 726334 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c1dd8 │ │ │ │ ldr r2, [pc, #316] @ (2c1f6c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2c1f70 ) │ │ │ │ ldr r1, [pc, #320] @ (2c1f74 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c1de0 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2c1d84 │ │ │ │ ldr r1, [pc, #288] @ (2c1f78 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -148464,168 +148460,168 @@ │ │ │ │ bne.n 2c1ef8 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2c1d06 │ │ │ │ ldr r1, [pc, #272] @ (2c1f7c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 723890 │ │ │ │ + bl 723870 │ │ │ │ b.n 2c1e44 │ │ │ │ ldr r2, [pc, #264] @ (2c1f80 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #264] @ (2c1f84 ) │ │ │ │ ldr r1, [pc, #264] @ (2c1f88 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2c1e44 │ │ │ │ ldr r4, [pc, #248] @ (2c1f8c ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #248] @ (2c1f90 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #248] @ (2c1f94 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2c1e44 │ │ │ │ ldr r2, [pc, #236] @ (2c1f98 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (2c1f9c ) │ │ │ │ ldr r1, [pc, #236] @ (2c1fa0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r1, [pc, #224] @ (2c1fa4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ b.n 2c1e44 │ │ │ │ ldr r2, [pc, #216] @ (2c1fa8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #216] @ (2c1fac ) │ │ │ │ ldr r1, [pc, #216] @ (2c1fb0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r1, [pc, #200] @ (2c1fb4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ b.n 2c1e44 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2c1fb8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2c1fbc ) │ │ │ │ ldr r1, [pc, #192] @ (2c1fc0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r1, [pc, #176] @ (2c1fc4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ b.n 2c1e44 │ │ │ │ nop │ │ │ │ ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #124] @ 0x7c │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r1, #2] │ │ │ │ + strb r6, [r5, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r1, #2] │ │ │ │ + strb r2, [r5, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r0, #2] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r1, #0] │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c22d8 │ │ │ │ + b.n 2c2298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r3, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r6, #1] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r2, [r3, #0] │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r2, #0] │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r7, #0] │ │ │ │ + strb r4, [r3, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add sp, #376 @ 0x178 │ │ │ │ + add sp, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r2, #112] @ 0x70 │ │ │ │ + ldr r4, [r6, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r3, #120] @ 0x78 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #220 @ 0xdc │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + add r7, sp, #768 @ 0x300 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r3, #96] @ 0x60 │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r7, #96] @ 0x60 │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r4, #108] @ 0x6c │ │ │ │ + ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r7, #100] @ 0x64 │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #584 @ 0x248 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2c20c4 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -148730,21 +148726,21 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r2, #64] @ 0x40 │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2c223c ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -148853,15 +148849,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2c2264 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c2178 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -148874,15 +148870,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2c2270 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 25e99c │ │ │ │ b.n 2c21fa │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #26] │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -148896,25 +148892,25 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #480 @ 0x1e0 │ │ │ │ + add r4, sp, #352 @ 0x160 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -149044,37 +149040,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c23dc ) │ │ │ │ ldr r0, [pc, #56] @ (2c23e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldr r2, [r4, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r0, r4] │ │ │ │ + ldrh r0, [r4, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r6, r1, #12 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r2, sp, #904 @ 0x388 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r7, #16] │ │ │ │ + ldr r4, [r3, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r1, #56] @ 0x38 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #944 @ 0x3b0 │ │ │ │ + add r2, sp, #816 @ 0x330 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c23f0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 2604b4 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -149116,29 +149112,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260458 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c2470 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2c246c │ │ │ │ - b.w 719580 │ │ │ │ + b.w 719560 │ │ │ │ b.w 2600d4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 25fdd0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2c2496 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 719580 │ │ │ │ + b.w 719560 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2600d4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -149180,17 +149176,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -149268,17 +149264,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2c2548 │ │ │ │ b.n 2c25a8 │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r4, #16] │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2c2704 ) │ │ │ │ @@ -149361,30 +149357,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c1a20 │ │ │ │ b.n 2c2650 │ │ │ │ ldr r1, [pc, #44] @ (2c2710 ) │ │ │ │ ldr r0, [pc, #44] @ (2c2714 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72477c │ │ │ │ + bl 72475c │ │ │ │ mov r0, r5 │ │ │ │ blx 25e99c │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c2650 │ │ │ │ bl 2609bc │ │ │ │ nop │ │ │ │ strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r2, #4] │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r3, #8] │ │ │ │ lsls r2, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -149680,61 +149676,61 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r4, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + str r4, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + str r6, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ + str r2, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #172 @ 0xac │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + str r6, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #116] @ 0x74 │ │ │ │ + str r6, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r1, #116] @ 0x74 │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r1, #116] @ 0x74 │ │ │ │ + str r0, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r3, #26] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r4, #88] @ 0x58 │ │ │ │ + str r4, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #104 @ 0x68 │ │ │ │ + adds r5, #72 @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #50 @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r4, pc, #664 @ (adr r4, 2c2cfc ) │ │ │ │ + add r4, pc, #536 @ (adr r4, 2c2c7c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r5, #92] @ 0x5c │ │ │ │ + str r4, [r1, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc, #576 @ (adr r4, 2c2cb0 ) │ │ │ │ + add r4, pc, #448 @ (adr r4, 2c2c30 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r1, #44] @ 0x2c │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2c2b6c ) │ │ │ │ @@ -149828,15 +149824,15 @@ │ │ │ │ nop │ │ │ │ strh r2, [r0, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #10] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c2b7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -149916,15 +149912,15 @@ │ │ │ │ beq.n 2c2c9c │ │ │ │ mov r5, r9 │ │ │ │ b.n 2c2bd2 │ │ │ │ ldr r1, [pc, #220] @ (2c2d2c ) │ │ │ │ ldr r0, [pc, #224] @ (2c2d30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72477c │ │ │ │ + bl 72475c │ │ │ │ mov r0, r4 │ │ │ │ blx 25e99c │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -150003,31 +149999,31 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bl 2609bc │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [r5, #44] @ 0x2c │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r6, [r5, #14] │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r6, [r2, #31] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #600 @ (adr r1, 2c2f94 ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 2c2f14 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r2, r7] │ │ │ │ + ldrsh r0, [r6, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #520 @ (adr r1, 2c2f50 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 2c2ed0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r4, [r7, r6] │ │ │ │ + ldrsh r4, [r3, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -150210,17 +150206,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r3, #0] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -150376,21 +150372,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 25e99c │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c2f94 │ │ │ │ nop │ │ │ │ - ldrsh r4, [r1, r6] │ │ │ │ + ldrsh r4, [r5, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r2, r6] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r2, r3] │ │ │ │ + ldrsh r2, [r6, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r7, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2c31c0 ) │ │ │ │ @@ -150585,17 +150581,17 @@ │ │ │ │ b.n 2c3270 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c32ae │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r4, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r5, r3] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2c35b4 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -150815,15 +150811,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2c347c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2c35c8 ) │ │ │ │ ldr r0, [pc, #88] @ (2c35cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72477c │ │ │ │ + bl 72475c │ │ │ │ mov r0, r5 │ │ │ │ blx 25e99c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -150842,25 +150838,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2c3576 │ │ │ │ bl 2609bc │ │ │ │ ldrb r0, [r3, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r6] │ │ │ │ + ldrh r6, [r6, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r3, #3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r4, r5] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r1, #10] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r2, [r2, r6] │ │ │ │ + ldr r2, [r6, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r2, #9] │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151052,21 +151048,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 25e99c │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c3674 │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + ldr r0, [r6, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + ldr r2, [r1, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r2, [r4, r7] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r0, [r6, r6] │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2c3a2c ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -151253,15 +151249,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c39c4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2c3a40 ) │ │ │ │ ldr r0, [pc, #80] @ (2c3a44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72477c │ │ │ │ + bl 72475c │ │ │ │ mov r0, r4 │ │ │ │ blx 25e99c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -151275,21 +151271,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2c38ba │ │ │ │ bl 2609bc │ │ │ │ strb r4, [r0, #17] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r0, r3] │ │ │ │ + ldrsb r6, [r4, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r2, [r1, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r1, r5] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r2, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -151544,17 +151540,17 @@ │ │ │ │ b.n 2c3c4c │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c3c90 │ │ │ │ ... │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r1, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -152034,63 +152030,63 @@ │ │ │ │ ... │ │ │ │ ldr r0, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [pc, #280] @ (2c4300 ) │ │ │ │ + ldr r4, [pc, #152] @ (2c4280 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #224] @ (2c42cc ) │ │ │ │ + ldr r4, [pc, #96] @ (2c424c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #168] @ (2c4298 ) │ │ │ │ + ldr r4, [pc, #40] @ (2c4218 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #128] @ (2c4274 ) │ │ │ │ + ldr r4, [pc, #0] @ (2c41f4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #288] @ (2c431c ) │ │ │ │ + ldr r6, [pc, #160] @ (2c429c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [pc, #928] @ (2c45a0 ) │ │ │ │ + ldr r6, [pc, #800] @ (2c4520 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [pc, #800] @ (2c4524 ) │ │ │ │ + ldr r6, [pc, #672] @ (2c44a4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [pc, #832] @ (2c4548 ) │ │ │ │ + ldr r6, [pc, #704] @ (2c44c8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [pc, #776] @ (2c4514 ) │ │ │ │ + ldr r6, [pc, #648] @ (2c4494 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [pc, #384] @ (2c4390 ) │ │ │ │ + ldr r5, [pc, #256] @ (2c4310 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r1, r6] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002c4214 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2c2b7c │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2c4228 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c5a80 │ │ │ │ - ldr r6, [pc, #328] @ (2c4374 ) │ │ │ │ + ldr r6, [pc, #200] @ (2c42f4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c4234 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c5a80 │ │ │ │ - ldr r6, [pc, #424] @ (2c43e0 ) │ │ │ │ + ldr r6, [pc, #296] @ (2c4360 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c4240 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c59fc │ │ │ │ - ldr r6, [pc, #232] @ (2c432c ) │ │ │ │ + ldr r6, [pc, #104] @ (2c42ac ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c424c ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c59fc │ │ │ │ - ldr r6, [pc, #328] @ (2c4398 ) │ │ │ │ + ldr r6, [pc, #200] @ (2c4318 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c4294 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152111,15 +152107,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [pc, #216] @ (2c4370 ) │ │ │ │ + ldr r6, [pc, #88] @ (2c42f0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c42ee │ │ │ │ mov lr, r3 │ │ │ │ @@ -152153,15 +152149,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c42e0 │ │ │ │ - ldr r5, [pc, #952] @ (2c46c8 ) │ │ │ │ + ldr r5, [pc, #824] @ (2c4648 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c4354 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152182,15 +152178,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r5, [pc, #328] @ (2c44a0 ) │ │ │ │ + ldr r5, [pc, #200] @ (2c4420 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c43a6 │ │ │ │ mov lr, r3 │ │ │ │ @@ -152222,15 +152218,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c4398 │ │ │ │ - ldr r5, [pc, #40] @ (2c43f0 ) │ │ │ │ + ldr r4, [pc, #936] @ (2c4770 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2c4418 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -152310,17 +152306,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2c44b0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ nop │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2c44c8 ) │ │ │ │ ldr r2, [pc, #20] @ (2c44cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2c44d0 ) │ │ │ │ @@ -152328,15 +152324,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r0, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -152401,15 +152397,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c45ae │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -152855,15 +152851,15 @@ │ │ │ │ beq.n 2c4af6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c4b56 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2c4b10 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c4aaa │ │ │ │ ldr r3, [pc, #224] @ (2c4b80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -152877,15 +152873,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2c4ac6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c4ab2 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c4b70 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2c4ae8 │ │ │ │ dmb ish │ │ │ │ @@ -152946,15 +152942,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2c4a8e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2c4b8c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ b.n 2c4ae8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bl 2609ec │ │ │ │ str r2, [r6, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153101,15 +153097,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2c4e24 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c4d3e │ │ │ │ ldr r3, [pc, #244] @ (2c4e28 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -153123,15 +153119,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2c4d56 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2c4d46 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c4e20 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2c4dca │ │ │ │ cmp r4, #0 │ │ │ │ @@ -153177,15 +153173,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c4d66 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2c4e2c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c4d6a │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -153207,19 +153203,19 @@ │ │ │ │ bl 2609ec │ │ │ │ ldrsh r2, [r6, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #8] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmn r4, r6 │ │ │ │ + cmn r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmn r4, r3 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c4e3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -153315,21 +153311,21 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r2, [r7, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, r6] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r6, [r6, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [r2, r5] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - negs r6, r7 │ │ │ │ + negs r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 114 @ 0x72 │ │ │ │ + svc 82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [r1, r4] │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r1, r6, r7, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c4f4c : │ │ │ │ @@ -153411,15 +153407,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c5038 │ │ │ │ adds r4, #4 │ │ │ │ @@ -153438,15 +153434,15 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r2, [r5, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r6, [r4, #34] @ 0x22 │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r1, r2, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -153468,15 +153464,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2c527c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -153655,71 +153651,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldrsb r4, [r5, r5] │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrh r2, [r6, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r3 │ │ │ │ + eors r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2c5198 │ │ │ │ + ble.n 2c5358 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r4 │ │ │ │ + eors r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ands r2, r6 │ │ │ │ + ands r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bl 61b292 │ │ │ │ - cmp r6, #102 @ 0x66 │ │ │ │ + bl 61b292 │ │ │ │ + cmp r6, #70 @ 0x46 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - ands r6, r0 │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #250 @ 0xfa │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #240 @ 0xf0 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r6, [r2, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #4 │ │ │ │ + subs r6, #228 @ 0xe4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r0, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #238 @ 0xee │ │ │ │ + subs r6, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r1, #20] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r6, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #148 @ 0x94 │ │ │ │ + subs r4, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r6, #19] │ │ │ │ + ldrb r4, [r2, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #194 @ 0xc2 │ │ │ │ + subs r6, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r7, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #172 @ 0xac │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #104 @ 0x68 │ │ │ │ + subs r4, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r1, #19] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #82 @ 0x52 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c52f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -153902,83 +153898,83 @@ │ │ │ │ bne.n 2c53ba │ │ │ │ ldr r0, [pc, #144] @ (2c553c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c53be │ │ │ │ ldr.w lr, [pc, #140] @ 2c5540 │ │ │ │ add lr, pc │ │ │ │ b.n 2c531a │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r6, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r6, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #132 @ 0x84 │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #132 @ 0x84 │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #120 @ 0x78 │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #680 @ 0x2a8 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #648 @ 0x288 │ │ │ │ + add r6, sp, #520 @ 0x208 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #608 @ 0x260 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #568 @ 0x238 │ │ │ │ + add r6, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #528 @ 0x210 │ │ │ │ + add r6, sp, #400 @ 0x190 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #488 @ 0x1e8 │ │ │ │ + add r6, sp, #360 @ 0x168 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #456 @ 0x1c8 │ │ │ │ + add r6, sp, #328 @ 0x148 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #416 @ 0x1a0 │ │ │ │ + add r6, sp, #288 @ 0x120 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #256 @ 0x100 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #352 @ 0x160 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #320 @ 0x140 │ │ │ │ + add r6, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r5, #148 @ 0x94 │ │ │ │ + subs r5, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + subs r4, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -154018,17 +154014,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c5596 │ │ │ │ nop │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r4, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r4, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154056,15 +154052,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r4, #102 @ 0x66 │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154092,15 +154088,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r4, #10 │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2c56c4 ) │ │ │ │ @@ -154122,15 +154118,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c56c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -154734,15 +154730,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #984] @ (2c6094 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [pc, #752] @ (2c5fb8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -155008,19 +155004,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c5f6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #32 │ │ │ │ + adds r3, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2c6018 ) │ │ │ │ @@ -155049,23 +155045,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 73a320 │ │ │ │ + bl 73a300 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a4a4 │ │ │ │ + bl 73a484 │ │ │ │ ldr r2, [pc, #56] @ (2c6020 ) │ │ │ │ ldr r3, [pc, #48] @ (2c601c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -155217,19 +155213,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c617c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #92] @ 0x5c │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #16 │ │ │ │ + adds r0, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r1, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -155519,21 +155515,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2c64ac ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 41ae80 │ │ │ │ b.n 2c640e │ │ │ │ nop │ │ │ │ - adds r6, r7, r7 │ │ │ │ + adds r6, r3, r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -155644,21 +155640,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 25fbe8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c666a │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c667a │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -155672,35 +155668,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (2c66a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 732060 │ │ │ │ + bl 732040 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c6630 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 732060 │ │ │ │ + bl 732040 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #24 │ │ │ │ + cmp r3, #248 @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #36 @ 0x24 │ │ │ │ + cmp r4, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2c6724 ) │ │ │ │ @@ -155724,15 +155720,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2c66f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2c66f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c672c ) │ │ │ │ ldr r2, [pc, #44] @ (2c6728 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -155787,15 +155783,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2c6bae │ │ │ │ ldr.w r0, [pc, #1116] @ 2c6be0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2c6be4 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 724824 │ │ │ │ + bl 724804 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -155837,15 +155833,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 72ac80 │ │ │ │ + bl 72ac60 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c6a70 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -155910,15 +155906,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72ac80 │ │ │ │ + bl 72ac60 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2c6946 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -155959,23 +155955,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2c64b0 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 72ac88 │ │ │ │ + bl 72ac68 │ │ │ │ b.n 2c6918 │ │ │ │ ldr r3, [pc, #576] @ (2c6bec ) │ │ │ │ ldr r1, [pc, #580] @ (2c6bf0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 724824 │ │ │ │ + bl 724804 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -156017,15 +156013,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 72ac80 │ │ │ │ + bl 72ac60 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2c6ac4 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2c67a2 │ │ │ │ movs r0, #16 │ │ │ │ blx 25dbcc │ │ │ │ @@ -156043,15 +156039,15 @@ │ │ │ │ bl 2c64b0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72ac88 │ │ │ │ + bl 72ac68 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -156126,51 +156122,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 72ac88 │ │ │ │ + bl 72ac68 │ │ │ │ b.n 2c6a66 │ │ │ │ ldr r0, [pc, #68] @ (2c6bf4 ) │ │ │ │ ldr r1, [pc, #68] @ (2c6bf8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 72477c │ │ │ │ + bl 72475c │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2c67d8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2c6bfc ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72477c │ │ │ │ + bl 72475c │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2c67d8 │ │ │ │ cmp r4, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r4 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp r4, #106 @ 0x6a │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r2, lr │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r6, #124 @ 0x7c │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp r1, #28 │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #118 @ 0x76 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #56 @ 0x38 │ │ │ │ + movs r7, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c6c00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -156471,17 +156467,17 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #114 @ 0x72 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c6ae4 │ │ │ │ + b.n 2c6aa4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r7, #28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c6f2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -156607,30 +156603,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2c7108 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2c7126 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2c703a │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #244] @ (2c7174 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2c7178 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c7156 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -156647,15 +156643,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c70b2 │ │ │ │ mov r5, r1 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r2, [pc, #156] @ (2c717c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -156693,36 +156689,36 @@ │ │ │ │ b.n 2c7072 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2c70ca │ │ │ │ ldr r0, [pc, #48] @ (2c7180 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2c70cc │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ b.n 2c70fe │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ subs r4, #138 @ 0x8a │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r4, #124 @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #86 @ 0x56 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r7, #254 @ 0xfe │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r4, [pc, #480] @ (2c7358 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - movs r3, #170 @ 0xaa │ │ │ │ + movs r3, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c7184 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2c71bc │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -156792,19 +156788,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2c7238 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dbe4 │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #18 │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #82 @ 0x52 │ │ │ │ + movs r0, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2c73d8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -156890,15 +156886,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 731f6c │ │ │ │ + bl 731f4c │ │ │ │ cbz r0, 2c7348 │ │ │ │ ldr r2, [pc, #216] @ (2c73f4 ) │ │ │ │ ldr r3, [pc, #192] @ (2c73dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -156951,15 +156947,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c72e6 │ │ │ │ ldr r0, [pc, #104] @ (2c7404 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2c72e6 │ │ │ │ ldr r3, [pc, #92] @ (2c7408 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c737c │ │ │ │ @@ -156968,46 +156964,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c737c │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2c740c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2c737c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #252 @ 0xfc │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r5, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, r0] │ │ │ │ + ldrsb r6, [r7, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #148 @ 0x94 │ │ │ │ + movs r2, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #52 @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r1, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [pc, #752] @ (2c76f0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2c723c │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2c723c │ │ │ │ nop │ │ │ │ @@ -157289,15 +157285,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2c74a4 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2c7738 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c7628 │ │ │ │ @@ -157325,39 +157321,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c778e │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2c7540 │ │ │ │ b.n 2c7560 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732708 │ │ │ │ + bl 7326e8 │ │ │ │ b.n 2c7760 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2c777a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #234 @ 0xea │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r1, #18 │ │ │ │ + movs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #1 │ │ │ │ + subs r0, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157498,15 +157494,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c782a │ │ │ │ ldr r0, [pc, #108] @ (2c7994 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2c782a │ │ │ │ ldr r3, [pc, #92] @ (2c7998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c78e8 │ │ │ │ @@ -157520,40 +157516,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2c799c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c78e8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r4, #110 @ 0x6e │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #94 @ 0x5e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r6, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #202 @ 0xca │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r0, r4, #4 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [pc, #960] @ (2c7d50 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r0, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, #2 │ │ │ │ + adds r2, r6, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2c7ab0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -157655,35 +157651,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2c79ea │ │ │ │ ldr r0, [pc, #48] @ (2c7ad0 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2c79ea │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, r4] │ │ │ │ + str r0, [r0, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #236 @ 0xec │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, r6 │ │ │ │ + subs r6, r7, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2c7bac │ │ │ │ sub sp, #16 │ │ │ │ @@ -157761,35 +157757,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c7b1e │ │ │ │ ldr r0, [pc, #48] @ (2c7bcc ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2c7b1e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #944] @ (2c7f68 ) │ │ │ │ + ldr r7, [pc, #816] @ (2c7ee8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #660] @ 2c7e78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -157850,15 +157846,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2c7d72 │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c6024 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c723c │ │ │ │ ldr r2, [pc, #504] @ (2c7e8c ) │ │ │ │ ldr r3, [pc, #484] @ (2c7e7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157877,50 +157873,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2c7c78 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ b.n 2c7cec │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2c7d2c │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a804 │ │ │ │ + bl 73a7e4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a4a4 │ │ │ │ + bl 73a484 │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2cd378 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c7cd2 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2c7d24 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7d02 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ b.n 2c7c7c │ │ │ │ ldr r2, [pc, #352] @ (2c7e90 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2c5d54 │ │ │ │ @@ -157942,15 +157938,15 @@ │ │ │ │ bpl.n 2c7d24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #308] @ (2c7e9c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c7d24 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -158033,48 +158029,48 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #88] @ (2c7ea8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2c7c60 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2c7c7c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ adds r0, #102 @ 0x66 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, r1 │ │ │ │ + subs r2, r1, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #186 @ 0xba │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [pc, #688] @ (2c8144 ) │ │ │ │ + ldr r5, [pc, #560] @ (2c80c4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + adds r2, r7, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [pc, #224] @ (2c7f84 ) │ │ │ │ + ldr r5, [pc, #96] @ (2c7f04 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r0, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r0 │ │ │ │ + adds r6, r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #768] @ (2c81c0 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -158191,15 +158187,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 41a664 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2c7f3c │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -158291,15 +158287,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2c832c │ │ │ │ ldr r1, [pc, #268] @ (2c81ec ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -158342,15 +158338,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c81f4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2c835e │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 41ae54 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 41ae54 │ │ │ │ @@ -158365,46 +158361,46 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2c8066 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 732078 │ │ │ │ + bl 732058 │ │ │ │ b.n 2c8088 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ cmp r5, #138 @ 0x8a │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #92 @ 0x5c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r7, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #244 @ 0xf4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [pc, #152] @ (2c8274 ) │ │ │ │ + ldr r3, [pc, #24] @ (2c81f4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + subs r0, r1, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r5, #28 │ │ │ │ + asrs r2, r1, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [pc, #832] @ (2c8534 ) │ │ │ │ + ldr r1, [pc, #704] @ (2c84b4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 732300 │ │ │ │ + bl 7322e0 │ │ │ │ b.n 2c8170 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -158416,15 +158412,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2c5f70 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ b.n 2c8250 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -158432,38 +158428,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2c8338 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a804 │ │ │ │ + bl 73a7e4 │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a4a4 │ │ │ │ + bl 73a484 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2cd418 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c8234 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2c8288 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8266 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ b.n 2c7f3c │ │ │ │ ldr r3, [pc, #336] @ (2c83e8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c7f16 │ │ │ │ ldr r3, [pc, #324] @ (2c83ec ) │ │ │ │ @@ -158476,24 +158472,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2c83f0 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2c7f16 │ │ │ │ ldr r0, [pc, #288] @ (2c83f4 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #284] @ (2c83f8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 724824 │ │ │ │ + bl 724804 │ │ │ │ b.n 2c7f48 │ │ │ │ ldr r3, [pc, #276] @ (2c83fc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c7f46 │ │ │ │ ldr r3, [pc, #244] @ (2c83ec ) │ │ │ │ @@ -158504,26 +158500,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2c8400 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c7f48 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2c7fb0 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 732300 │ │ │ │ + bl 7322e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2c80ee │ │ │ │ ldr r2, [pc, #200] @ (2c8404 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -158560,15 +158556,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c83da │ │ │ │ ldr r1, [pc, #108] @ (2c8408 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2cc810 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 41ae54 │ │ │ │ @@ -158580,34 +158576,34 @@ │ │ │ │ bl 41ae54 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 41ae54 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 25df04 │ │ │ │ b.n 2c8102 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 732300 │ │ │ │ + bl 7322e0 │ │ │ │ b.n 2c83a8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r2, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #78 @ 0x4e │ │ │ │ lsls r2, r0, #2 │ │ │ │ - asrs r4, r2, #17 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #18 │ │ │ │ + asrs r6, r5, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blx r4 │ │ │ │ + blx r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r5, #15 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1064] @ 2c8848 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -158834,15 +158830,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #516] @ (2c886c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2c84b4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -159015,29 +159011,29 @@ │ │ │ │ ... │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #252 @ 0xfc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r2, r1, #13 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #118 @ 0x76 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r5, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #5 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r4, #11 │ │ │ │ + lsrs r0, r0, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2c888c │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -159093,43 +159089,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2c85e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2c85e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732708 │ │ │ │ + bl 7326e8 │ │ │ │ b.n 2c85c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2c86de │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732708 │ │ │ │ + bl 7326e8 │ │ │ │ b.n 2c86ba │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2c8622 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2c87a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732708 │ │ │ │ + bl 7326e8 │ │ │ │ b.n 2c877c │ │ │ │ ldr r3, [pc, #76] @ (2c89c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c8622 │ │ │ │ ldr r3, [pc, #68] @ (2c89cc ) │ │ │ │ @@ -159143,27 +159139,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2c89d0 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c8622 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732708 │ │ │ │ + bl 7326e8 │ │ │ │ b.n 2c890a │ │ │ │ adds r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #25 │ │ │ │ + lsrs r6, r1, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2c91fc │ │ │ │ @@ -159345,30 +159341,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 260398 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr.w r2, [pc, #1592] @ 2c9218 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2c921c │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2c8d4c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -159485,15 +159481,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2c8b9e │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2c8b18 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2c6024 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 25df04 │ │ │ │ @@ -159539,24 +159535,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2c922c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c8b28 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2c8d54 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2c8f4a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -159670,15 +159666,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2c8e74 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8ece │ │ │ │ b.n 2c8e74 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c8d50 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2c6024 │ │ │ │ b.n 2c8d5c │ │ │ │ @@ -159815,15 +159811,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2c9240 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c9034 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2c65d0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2c90ec │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -159903,15 +159899,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2c8b9e │ │ │ │ mov r5, r7 │ │ │ │ b.n 2c902e │ │ │ │ ldr r2, [pc, #180] @ (2c924c ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -159921,84 +159917,84 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2c9250 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2c8b9e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2c8fa0 │ │ │ │ b.n 2c8d54 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2c8fe2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732708 │ │ │ │ + bl 7326e8 │ │ │ │ b.n 2c8fc0 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2c8e04 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #24 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + lsls r4, r7, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #246 @ 0xf6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2c93fc ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #12 │ │ │ │ + lsrs r6, r6, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r7, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r0, 2c9288 │ │ │ │ + cbz r0, 2c9280 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #32 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r2, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r6, #27 │ │ │ │ + lsls r6, r2, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r4, #4] │ │ │ │ + strb r0, [r0, #4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r0, #27 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2c94e4 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -160154,15 +160150,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2c950c ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1527 @ 0x5f7 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 461160 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -160198,15 +160194,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2c9518 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2c92e8 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 25fe50 │ │ │ │ mov r6, r0 │ │ │ │ @@ -160236,49 +160232,49 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2c9524 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c9368 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r4, r4, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r1, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r6, #24 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsls r6, r4, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sp, #16 │ │ │ │ + add r7, sp, #912 @ 0x390 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r1, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + lsls r2, r2, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp2 0, 7, cr0, cr14, cr8, {2} │ │ │ │ + cdp2 0, 5, cr0, cr14, cr8, {2} │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #17 │ │ │ │ + lsls r6, r3, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #18 │ │ │ │ + lsls r0, r3, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2c96a8 ) │ │ │ │ @@ -160372,22 +160368,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2c95b0 │ │ │ │ ldr r0, [pc, #172] @ (2c96cc ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2c95d8 │ │ │ │ ldr r0, [pc, #164] @ (2c96d0 ) │ │ │ │ ldr r1, [pc, #164] @ (2c96d4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 724824 │ │ │ │ + bl 724804 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2c95bc │ │ │ │ ldr r1, [pc, #152] @ (2c96d8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 41ae80 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160405,15 +160401,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2c96e4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c9582 │ │ │ │ ldr r3, [pc, #112] @ (2c96e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c95d8 │ │ │ │ ldr r3, [pc, #92] @ (2c96e0 ) │ │ │ │ @@ -160424,53 +160420,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2c96ec ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c95d8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r2, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r7, #27 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c9934 │ │ │ │ + b.n 2c98f4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r1, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c9890 │ │ │ │ + b.n 2c9850 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r4, #25 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r1, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r2, r7, #7 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r6, r5, #16 │ │ │ │ + lsls r6, r1, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #752 @ (adr r3, 2c99cc ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 2c994c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2c9834 │ │ │ │ @@ -160593,15 +160589,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2c974c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ asrs r6, r0, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r6, #16 │ │ │ │ + lsls r4, r2, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -160791,15 +160787,15 @@ │ │ │ │ bl 2c6024 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2c99ba │ │ │ │ b.n 2c99ae │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732708 │ │ │ │ + bl 7326e8 │ │ │ │ b.n 2c994a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2c6024 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -160807,15 +160803,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2c98a8 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2c99c2 │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -160911,30 +160907,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6024 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2c98a4 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2c98a4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2c98a4 │ │ │ │ b.n 2c9b64 │ │ │ │ asrs r0, r3, #15 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r2, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r0, 2c9baa │ │ │ │ + cbnz r0, 2c9ba2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -161073,15 +161069,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2c9d7c ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6024 │ │ │ │ b.n 2c9c1c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2c9c7a │ │ │ │ @@ -161105,40 +161101,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2c9d84 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2c9c14 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r3, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vmla.i q0, q1, d0[2] │ │ │ │ + vhadd.u32 q8, q1, q4 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #560 @ (adr r6, 2c9fa4 ) │ │ │ │ + add r6, pc, #432 @ (adr r6, 2c9f24 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 10, cr0, cr2, cr8, {2} │ │ │ │ + cdp2 0, 8, cr0, cr2, cr8, {2} │ │ │ │ asrs r0, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 1, cr0, cr14, cr8, {2} │ │ │ │ + ldc2l 0, cr0, [lr, #288]! @ 0x120 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2c9ec4 │ │ │ │ movs r4, #0 │ │ │ │ @@ -161257,35 +161253,35 @@ │ │ │ │ bpl.n 2c9de4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2c9ee4 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2c9de4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r6, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 2, cr0, cr4, cr8, {2} │ │ │ │ + cdp2 0, 0, cr0, cr4, cr8, {2} │ │ │ │ lsrs r6, r7, #25 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #25 │ │ │ │ lsls r2, r6, #1 │ │ │ │ mvns r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8, #-288]! @ 0xfffffee0 │ │ │ │ + ldc2 0, cr0, [r8, #-288] @ 0xfffffee0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2ca06c ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, #368] @ (2ca070 ) │ │ │ │ @@ -161405,15 +161401,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2ca090 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2c9f5e │ │ │ │ ldr r3, [pc, #100] @ (2ca094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c9fb0 │ │ │ │ @@ -161429,38 +161425,38 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2ca098 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2c9fb0 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2l 0, cr0, [r2], #288 @ 0x120 │ │ │ │ + ldc2l 0, cr0, [r2], {72} @ 0x48 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r8], {72} @ 0x48 │ │ │ │ + ldc2 0, cr0, [r8], #288 @ 0x120 │ │ │ │ lsrs r6, r0, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r4, [pc, #176] @ (2ca13c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2], {72} @ 0x48 │ │ │ │ + @ instruction: 0xfbf20048 │ │ │ │ ldr r7, [pc, #480] @ (2ca278 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8], {72} @ 0x48 │ │ │ │ + @ instruction: 0xfbf80048 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2ca200 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, #336] @ (2ca204 ) │ │ │ │ @@ -161581,15 +161577,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ca116 │ │ │ │ ldr r3, [pc, #76] @ (2ca228 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca194 │ │ │ │ ldr r3, [pc, #60] @ (2ca220 ) │ │ │ │ @@ -161598,38 +161594,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ca194 │ │ │ │ ldr r0, [pc, #60] @ (2ca22c ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ca194 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r3, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfbdc0048 │ │ │ │ + @ instruction: 0xfbbc0048 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [pc, #728] @ (2ca4f4 ) │ │ │ │ + ldr r0, [pc, #600] @ (2ca474 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb060048 │ │ │ │ + @ instruction: 0xfae60048 │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb140048 │ │ │ │ + @ instruction: 0xfaf40048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2ca310 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -161707,36 +161703,36 @@ │ │ │ │ bpl.n 2ca286 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2ca330 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ca286 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r0, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa340048 │ │ │ │ + @ instruction: 0xfa140048 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2ca618 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -161878,15 +161874,15 @@ │ │ │ │ b.n 2ca44e │ │ │ │ ldr r0, [pc, #376] @ (2ca634 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2ca638 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 724824 │ │ │ │ + bl 724804 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6024 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c723c │ │ │ │ ldr r2, [pc, #348] @ (2ca63c ) │ │ │ │ @@ -161909,23 +161905,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2ca640 ) │ │ │ │ ldr r1, [pc, #308] @ (2ca644 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 724824 │ │ │ │ + bl 724804 │ │ │ │ b.n 2ca3ac │ │ │ │ ldr r0, [pc, #296] @ (2ca648 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2ca64c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 724824 │ │ │ │ + bl 724804 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6024 │ │ │ │ b.n 2ca4d4 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -161971,15 +161967,15 @@ │ │ │ │ bpl.n 2ca4cc │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2ca65c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ca4cc │ │ │ │ ldr r3, [pc, #168] @ (2ca660 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ca3a2 │ │ │ │ ldr r3, [pc, #148] @ (2ca658 ) │ │ │ │ @@ -161991,15 +161987,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2ca664 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2ca3a2 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2ca546 │ │ │ │ @@ -162015,43 +162011,43 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2ca56c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r0, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #9, r4, asr #1 │ │ │ │ + ssat r0, #9, r4, lsl #1 │ │ │ │ lsrs r2, r4, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2ca610 │ │ │ │ + bls.n 2ca5d0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xfa260048 │ │ │ │ + @ instruction: 0xfa060048 │ │ │ │ lsls r6, r4, #13 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - vst4.16 {d0-d3}, [ip], r8 │ │ │ │ + str??.w r0, [ip, #72] @ 0x48 │ │ │ │ lsls r0, r6, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r3, #12 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strb.w r0, [r8, #72] @ 0x48 │ │ │ │ + str??.w r0, [r8, r8] │ │ │ │ lsls r2, r0, #12 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr.w r0, [ip, #72] @ 0x48 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + ldrh.w r0, [ip, #72] @ 0x48 │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r0, #72] @ 0x48 │ │ │ │ + ldrb.w r0, [r0, #72] @ 0x48 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7800048 │ │ │ │ + @ instruction: 0xf7600048 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2ca7c8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -162174,35 +162170,35 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2ca7e8 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2ca6d0 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ lsls r0, r2, #23 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7e20048 │ │ │ │ + @ instruction: 0xf7c20048 │ │ │ │ lsls r2, r3, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6ee0048 │ │ │ │ + movt r0, #59464 @ 0xe848 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2caaa4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #676] @ (2caaa8 ) │ │ │ │ @@ -162418,15 +162414,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2caacc ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2ca84e │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 25fe50 │ │ │ │ @@ -162458,44 +162454,44 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2caad4 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6024 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ca916 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r4, r1, #17 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf3b60048 │ │ │ │ + @ instruction: 0xf3960048 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r9 │ │ │ │ + bxns r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mov lr, r0 │ │ │ │ + mov r6, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4bc0048 │ │ │ │ + eors.w r0, ip, #13107200 @ 0xc80000 │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ + orn r0, sl, #13107200 @ 0xc80000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #568] @ (2cad28 ) │ │ │ │ @@ -162701,15 +162697,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2cad48 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2cab34 │ │ │ │ ldr r3, [pc, #76] @ (2cad4c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cac0e │ │ │ │ @@ -162718,37 +162714,37 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cac0e │ │ │ │ ldr r0, [pc, #56] @ (2cad50 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2cac0e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r3, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bics.w r0, r0, #13107200 @ 0xc80000 │ │ │ │ + ands.w r0, r0, #13107200 @ 0xc80000 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2580048 │ │ │ │ + @ instruction: 0xf2380048 │ │ │ │ ldr r2, [pc, #544] @ (2caf70 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf29e0048 │ │ │ │ + @ instruction: 0xf27e0048 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #588] @ (2cafb8 ) │ │ │ │ @@ -162830,15 +162826,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2cae4c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -162938,15 +162934,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2cafdc ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2cadd0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2caec0 │ │ │ │ ldr r2, [pc, #120] @ (2cafe0 ) │ │ │ │ @@ -162966,43 +162962,43 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2cafe4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2caedc │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 6, r0, cr14, cr1, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 6, r0, cr12, cr1, {3} │ │ │ │ - @ instruction: 0xf22c0048 │ │ │ │ + addw r0, ip, #72 @ 0x48 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2cb000 │ │ │ │ + bls.n 2cafc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2l 0, cr0, [ip, #-452] @ 0xfffffe3c │ │ │ │ asrs r4, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r4, #72 @ 0x48 │ │ │ │ + orns r0, r4, #72 @ 0x48 │ │ │ │ eors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r2, #72 @ 0x48 │ │ │ │ + orn r0, r2, #72 @ 0x48 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2cb10c │ │ │ │ movs r4, #0 │ │ │ │ @@ -163093,15 +163089,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2cb03a │ │ │ │ ldr r0, [pc, #92] @ (2cb130 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2cb03a │ │ │ │ ldr r3, [pc, #80] @ (2cb134 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb07c │ │ │ │ @@ -163111,37 +163107,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cb07c │ │ │ │ ldr r0, [pc, #64] @ (2cb138 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2cb07c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcrr2 0, 7, r0, lr, cr1 │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r6, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldc2 0, cr0, [ip], #-452 @ 0xfffffe3c │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2cb13c │ │ │ │ + bgt.n 2cb0fc │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xfbba0071 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 d0, d0, d0[1] │ │ │ │ + vhadd.s q8, q0, q4 │ │ │ │ ldr r3, [pc, #976] @ (2cb508 ) │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 d0, d0, d0[1] │ │ │ │ + vhadd.s q8, q0, q4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2cb284 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr.w ip, [pc, #308] @ 2cb288 │ │ │ │ @@ -163255,28 +163251,28 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2cb218 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2cb218 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2cb250 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732708 │ │ │ │ + bl 7326e8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2cb238 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfafa0071 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, lr, r8, lsl #1 │ │ │ │ + orrs.w r0, lr, r8, lsl #1 │ │ │ │ @ instruction: 0xfaa40071 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #200 @ 0xc8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -163433,15 +163429,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2cb4b4 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6024 │ │ │ │ b.n 2cb328 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2cb386 │ │ │ │ @@ -163466,36 +163462,36 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2cb4bc ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2cb31e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb.w r0, [lr, #113] @ 0x71 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [sl, r1, lsl #3] │ │ │ │ - stcl 0, cr0, [ip, #288] @ 0x120 │ │ │ │ + stc 0, cr0, [ip, #288]! @ 0x120 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb.w r0, [r6, r1, lsl #3] │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl], {72} @ 0x48 │ │ │ │ + stc 0, cr0, [sl], #288 @ 0x120 │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 4, r0, r0, cr8 │ │ │ │ + stc 0, cr0, [r0], #-288 @ 0xfffffee0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #436] @ (2cb68c ) │ │ │ │ @@ -163634,15 +163630,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2cb6b0 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6024 │ │ │ │ b.n 2cb550 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2cb5b4 │ │ │ │ @@ -163666,36 +163662,36 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2cb6b8 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2cb548 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7720071 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7580071 │ │ │ │ - stc 0, cr0, [ip], #-288 @ 0xfffffee0 │ │ │ │ + stc 0, cr0, [ip], {72} @ 0x48 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6e80071 │ │ │ │ - ldrh r4, [r2, #42] @ 0x2a │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, sl, r8, lsl #1 │ │ │ │ + @ instruction: 0xeb3a0048 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - pkhbt r0, ip, r8, lsl #1 │ │ │ │ + @ instruction: 0xeaac0048 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #496] @ (2cb8c4 ) │ │ │ │ @@ -163821,15 +163817,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2cb8e4 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2cb736 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2c5c40 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -163897,36 +163893,36 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2cb8f0 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2cb7b6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs.w r0, r8, #15794176 @ 0xf10000 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, r2, #15794176 @ 0xf10000 │ │ │ │ - pkhbt r0, r8, r8, lsl #1 │ │ │ │ + @ instruction: 0xeaa80048 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4fe0071 │ │ │ │ movs r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r0, #288]! @ 0x120 │ │ │ │ - svc 160 @ 0xa0 │ │ │ │ + strd r0, r0, [r0, #288] @ 0x120 │ │ │ │ + svc 128 @ 0x80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [ip, #-288] @ 0x120 │ │ │ │ + ldmdb ip!, {r3, r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2cbb84 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ ldr r3, [pc, #636] @ (2cbb88 ) │ │ │ │ @@ -164090,15 +164086,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2cbba8 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2cb998 │ │ │ │ ldr r2, [pc, #228] @ (2cbbac ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -164136,15 +164132,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2cbbb4 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2cb982 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5c40 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2cba20 │ │ │ │ @@ -164172,34 +164168,34 @@ │ │ │ │ bl 2c5c40 │ │ │ │ b.n 2cbafa │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf3440071 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3280071 │ │ │ │ - add r7, pc, #840 @ (adr r7, 2cbedc ) │ │ │ │ + add r7, pc, #712 @ (adr r7, 2cbe5c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf29e0071 │ │ │ │ - ble.n 2cbadc │ │ │ │ + ble.n 2cbc9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cbb4c │ │ │ │ + b.n 2cbb0c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r1, #13] │ │ │ │ + ldrb r6, [r5, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cba14 │ │ │ │ + b.n 2cb9d4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2cbb14 │ │ │ │ + bgt.n 2cbad4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -164237,15 +164233,15 @@ │ │ │ │ bl 2cd5bc │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2cbca0 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2cbcde │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -164254,25 +164250,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2cbcf8 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -164312,17 +164308,17 @@ │ │ │ │ mov r9, r2 │ │ │ │ b.n 2cbc38 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orns r0, r8, #113 @ 0x71 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r1, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2cb98c │ │ │ │ + b.n 2cb94c │ │ │ │ lsls r0, r1, #1 │ │ │ │ vshr.s16 q0, , #8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [pc, #276] @ 2cbe24 │ │ │ │ @@ -164366,17 +164362,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 731e4c │ │ │ │ + bl 731e2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 731f6c │ │ │ │ + bl 731f4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2cbdbe │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c723c │ │ │ │ ldr r2, [pc, #160] @ (2cbe38 ) │ │ │ │ ldr r3, [pc, #140] @ (2cbe28 ) │ │ │ │ @@ -164412,15 +164408,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cbd90 │ │ │ │ ldr r0, [pc, #80] @ (2cbe3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cbd90 │ │ │ │ ldr r3, [pc, #72] @ (2cbe40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cbd5c │ │ │ │ @@ -164429,36 +164425,36 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cbd5c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2cbe48 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2cbd5c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.s64 q0, q3, │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #800 @ (adr r1, 2cc150 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 2cc0d0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ vqadd.s32 q0, q1, │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 5, r0, cr6, cr1, {3} │ │ │ │ - b.n 2cb880 │ │ │ │ + b.n 2cb840 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cb7f4 │ │ │ │ + b.n 2cb7b4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cbe4c : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -164502,20 +164498,20 @@ │ │ │ │ bmi.n 2cbeb2 │ │ │ │ ldr r5, [pc, #108] @ (2cbf18 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cbeb2 │ │ │ │ ldr r5, [pc, #108] @ (2cbf1c ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 731e40 │ │ │ │ + bl 731e20 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7318f8 │ │ │ │ + bl 7318d8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 731c9c │ │ │ │ + b.w 731c7c │ │ │ │ ldr r5, [pc, #84] @ (2cbf20 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cbeb2 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -164586,38 +164582,38 @@ │ │ │ │ cbz r3, 2cbf92 │ │ │ │ ldr r1, [pc, #96] @ (2cbfdc ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72afe4 │ │ │ │ + bl 72afc4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72aa14 │ │ │ │ + bl 72a9f4 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2cbfae │ │ │ │ ldr r1, [pc, #68] @ (2cbfe0 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72afe4 │ │ │ │ + bl 72afc4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72aa14 │ │ │ │ + bl 72a9f4 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2cbfce │ │ │ │ ldr r1, [pc, #44] @ (2cbfe4 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 72afe4 │ │ │ │ + bl 72afc4 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 72aa14 │ │ │ │ + bl 72a9f4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25df00 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -164721,15 +164717,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 25f540 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732530 │ │ │ │ + bl 732510 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -164763,29 +164759,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2cc31c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 72a954 │ │ │ │ + bl 72a934 │ │ │ │ ldr r1, [pc, #452] @ (2cc320 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 72a954 │ │ │ │ + bl 72a934 │ │ │ │ ldr r1, [pc, #432] @ (2cc324 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 72a954 │ │ │ │ + bl 72a934 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2cc2f8 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2cc300 │ │ │ │ @@ -164796,15 +164792,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #356] @ (2cc328 ) │ │ │ │ ldr r3, [pc, #328] @ (2cc30c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -164825,15 +164821,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4344 @ 0x10f8 │ │ │ │ ldr r1, [pc, #304] @ (2cc334 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2cbf38 │ │ │ │ b.n 2cc1aa │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25e2bc │ │ │ │ @@ -164844,15 +164840,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4336 @ 0x10f0 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2cc20c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cc2d8 │ │ │ │ ldr r3, [pc, #252] @ (2cc344 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -164860,62 +164856,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2cc34c ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4290 @ 0x10c2 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2cc20c │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2cc350 ) │ │ │ │ ldr r3, [pc, #232] @ (2cc354 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2cc358 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4308 @ 0x10d4 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2cc20c │ │ │ │ ldr r2, [pc, #208] @ (2cc35c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2cc360 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #196] @ (2cc364 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2cc20c │ │ │ │ ldr r1, [pc, #188] @ (2cc368 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 723890 │ │ │ │ + bl 723870 │ │ │ │ b.n 2cc20c │ │ │ │ ldr r2, [pc, #176] @ (2cc36c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2cc370 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4298 @ 0x10ca │ │ │ │ ldr r1, [pc, #168] @ (2cc374 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2cc20c │ │ │ │ ldr r1, [pc, #156] @ (2cc378 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2cc246 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2cc37c ) │ │ │ │ movw r2, #4272 @ 0x10b0 │ │ │ │ @@ -164933,66 +164929,66 @@ │ │ │ │ movs r0, r0 │ │ │ │ mrrc 0, 7, r0, r0, cr1 @ │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [lr], #-452 @ 0xfffffe3c │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2cc314 │ │ │ │ + bls.n 2cc2d4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vtbl.8 d30, {d31- │ │ │ │ + b.n 2cc7a4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 2cc41c │ │ │ │ + beq.n 2cc3dc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r5, #20 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2cc704 │ │ │ │ + b.n 2cc6c4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - beq.n 2cc3cc │ │ │ │ + beq.n 2cc38c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2cc544 │ │ │ │ + b.n 2cc504 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - beq.n 2cc390 │ │ │ │ + beq.n 2cc350 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2cc5dc │ │ │ │ + b.n 2cc59c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r7, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2cc69c │ │ │ │ + b.n 2cc65c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r2, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2cc5e4 │ │ │ │ + b.n 2cc5a4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2cc4f8 │ │ │ │ + b.n 2cc4b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r0, #18 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r3, r5, r7} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r4, #17 │ │ │ │ + lsrs r4, r0, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r3, r7} │ │ │ │ + ldmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2cc424 │ │ │ │ + b.n 2cc3e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc388 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -165008,30 +165004,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25fb80 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2cc3ce │ │ │ │ - bl 73120c │ │ │ │ + bl 7311ec │ │ │ │ movs r1, #1 │ │ │ │ - bl 71b644 │ │ │ │ + bl 71b624 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cc3be │ │ │ │ ldr r0, [pc, #88] @ (2cc428 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 7318f8 │ │ │ │ - bl 731c9c │ │ │ │ + bl 7318d8 │ │ │ │ + bl 731c7c │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2cc3f4 │ │ │ │ - bl 73120c │ │ │ │ + bl 7311ec │ │ │ │ movs r1, #1 │ │ │ │ - bl 71b644 │ │ │ │ + bl 71b624 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cc3e2 │ │ │ │ ldr r2, [pc, #52] @ (2cc42c ) │ │ │ │ ldr r3, [pc, #44] @ (2cc424 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -165066,42 +165062,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2cc4c4 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2cc4bc │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #112] @ (2cc4c8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2cc4cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2cc4ae │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -165114,15 +165110,15 @@ │ │ │ │ b.n 2cc498 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cc49c │ │ │ │ nop │ │ │ │ @ instruction: 0xe80a0071 │ │ │ │ ldr r4, [pc, #480] @ (2cc6ac ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2cc3e0 │ │ │ │ + beq.n 2cc5a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc4d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -165141,29 +165137,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2cc74a │ │ │ │ mov r9, r0 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #588] @ (2cc764 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2cc768 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -165313,23 +165309,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cc726 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2cc778 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2c6cb4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r2, [pc, #156] @ (2cc77c ) │ │ │ │ ldr r3, [pc, #116] @ (2cc758 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -165354,19 +165350,19 @@ │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2cc61c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 732300 │ │ │ │ + bl 7322e0 │ │ │ │ b.n 2cc6c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 732078 │ │ │ │ + bl 732058 │ │ │ │ b.n 2cc584 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cc6a2 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2cc6a2 │ │ │ │ @@ -165379,23 +165375,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cc628 │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2cc620 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cc948 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2cc790 │ │ │ │ + bne.n 2cc750 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb81e │ │ │ │ lsls r7, r1, #1 │ │ │ │ - beq.n 2cc710 │ │ │ │ + beq.n 2cc6d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2cc25c │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002cc780 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -165405,42 +165401,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2cc804 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2cc7f8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #100] @ (2cc808 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2cc80c ) │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2cc7e4 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -165448,15 +165444,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2cc7e8 │ │ │ │ nop │ │ │ │ b.n 2cc180 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cc9ec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r5!, {r2, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc810 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165474,44 +165470,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #68] @ (2cc894 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2cc898 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 731cf4 │ │ │ │ + b.w 731cd4 │ │ │ │ nop │ │ │ │ b.n 2cc0e4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cca78 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc89c : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2cc90c ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2cc8b2 │ │ │ │ @@ -165525,43 +165521,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2cc910 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2cc914 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 731cf4 │ │ │ │ + b.w 731cd4 │ │ │ │ b.n 2cd070 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccaf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc918 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -165597,42 +165593,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cca3a │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #232] @ (2cca68 ) │ │ │ │ ldr r2, [pc, #232] @ (2cca6c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cc9f4 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cca2e │ │ │ │ ldr r2, [pc, #160] @ (2cca70 ) │ │ │ │ ldr r3, [pc, #140] @ (2cca60 ) │ │ │ │ add r2, pc │ │ │ │ @@ -165664,25 +165660,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2cca46 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c6cb4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cc9ce │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2cc9ce │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cc97a │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2cca1e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cc9ce │ │ │ │ @@ -165692,15 +165688,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cd098 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccc4c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldmia r3!, {r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2ccf70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002cca74 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -165714,38 +165710,38 @@ │ │ │ │ bne.n 2ccb5a │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2ccb2e │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #196] @ (2ccb64 ) │ │ │ │ ldr r2, [pc, #196] @ (2ccb68 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ccb06 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ccb3a │ │ │ │ ldr r3, [pc, #136] @ (2ccb6c ) │ │ │ │ ldr r2, [pc, #136] @ (2ccb70 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -165760,15 +165756,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ccb46 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2ccae2 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -165776,34 +165772,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cca9a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2ccae2 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2ccb16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6fac │ │ │ │ b.n 2ccaf6 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2ccaf8 │ │ │ │ b.n 2ccef4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccd48 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r6} │ │ │ │ + ldmia r2!, {r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #136 @ 0x88 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ccb74 : │ │ │ │ @@ -165815,40 +165811,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2ccc0c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ccc06 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #120] @ (2ccc10 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2ccc14 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ccbd2 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ cbnz r4, 2ccbf2 │ │ │ │ ldr r3, [pc, #60] @ (2ccc18 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -165860,27 +165856,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2ccbd8 │ │ │ │ ldr r0, [pc, #28] @ (2ccc1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2ccbe2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ccbe2 │ │ │ │ b.n 2ccda0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccdf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r6} │ │ │ │ + ldmia r1!, {r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2ccb54 │ │ │ │ + bhi.n 2ccd14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ccc20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165896,51 +165892,51 @@ │ │ │ │ beq.n 2cccbc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cccd0 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #176] @ (2ccd08 ) │ │ │ │ ldr r2, [pc, #180] @ (2ccd0c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2ccca8 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2cccdc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2ccc96 │ │ │ │ b.n 2cccdc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -165948,19 +165944,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2ccc50 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -165968,15 +165964,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2ccc96 │ │ │ │ nop │ │ │ │ b.n 2ccd3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cceec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ccd10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165988,58 +165984,58 @@ │ │ │ │ bne.n 2ccdbc │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ccd92 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #140] @ (2ccdc8 ) │ │ │ │ ldr r2, [pc, #140] @ (2ccdcc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ccd78 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ccd9e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2ccd36 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166047,15 +166043,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ccd82 │ │ │ │ nop │ │ │ │ svc 44 @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccfac ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ccdd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166066,48 +166062,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cce70 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #128] @ (2cce7c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2cce80 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2cce48 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2cce36 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -166120,15 +166116,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2cce36 │ │ │ │ nop │ │ │ │ udf #106 @ 0x6a │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd060 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cce84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166141,41 +166137,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2ccf58 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #208] @ (2ccf84 ) │ │ │ │ ldr r2, [pc, #208] @ (2ccf88 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2ccf2e │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ccf22 │ │ │ │ ldr r3, [pc, #140] @ (2ccf8c ) │ │ │ │ ldr r2, [pc, #144] @ (2ccf90 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -166190,19 +166186,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2ccefc │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ccf64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2ccefc │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -166210,31 +166206,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cceae │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2ccf3e │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6fac │ │ │ │ b.n 2ccf10 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2ccf12 │ │ │ │ nop │ │ │ │ ble.n 2ccef0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd168 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #136 @ 0x88 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ccf94 : │ │ │ │ @@ -166278,29 +166274,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2cd108 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #336] @ (2cd160 ) │ │ │ │ ldr r2, [pc, #340] @ (2cd164 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, fp │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -166311,15 +166307,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cd0c0 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd0ae │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cd088 │ │ │ │ ldr r3, [pc, #240] @ (2cd168 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -166345,15 +166341,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2cd074 │ │ │ │ b.n 2cd088 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c6ca8 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -166380,29 +166376,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c6cb4 │ │ │ │ b.n 2cd064 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732708 │ │ │ │ + bl 7326e8 │ │ │ │ b.n 2cd008 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c6cb4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2cd088 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2cd088 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2c6fac │ │ │ │ b.n 2cd088 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2c6f2c │ │ │ │ @@ -166414,15 +166410,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2cd07c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd344 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2cd0fc │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -166436,40 +166432,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2cd20c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cd206 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #120] @ (2cd210 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2cd214 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd1d2 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ cbnz r4, 2cd1f2 │ │ │ │ ldr r3, [pc, #60] @ (2cd218 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -166481,27 +166477,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2cd1d8 │ │ │ │ ldr r0, [pc, #28] @ (2cd21c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2cd1e2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd1e2 │ │ │ │ bge.n 2cd1a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd3f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r6} │ │ │ │ + stmia r3!, {r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2cd1bc │ │ │ │ + bcs.n 2cd17c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd220 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166510,56 +166506,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2cd2a0 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2cd298 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #92] @ (2cd2a4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2cd2a8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd284 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd288 │ │ │ │ nop │ │ │ │ bge.n 2cd2dc │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd488 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd2ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166572,74 +166568,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd33a │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #148] @ (2cd370 ) │ │ │ │ ldr r2, [pc, #148] @ (2cd374 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd31e │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd346 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cd2d6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd328 │ │ │ │ bls.n 2cd28c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd554 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd378 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -166652,57 +166648,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 41a4c8 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #100] @ (2cd410 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2cd414 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd3f0 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd3f4 │ │ │ │ bhi.n 2cd394 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd5f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r5} │ │ │ │ + stmia r1!, {r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd418 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -166715,57 +166711,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 41a4c8 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #100] @ (2cd4b0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2cd4b4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd490 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd494 │ │ │ │ bhi.n 2cd4f4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd694 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r4, r7} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd4b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166777,30 +166773,30 @@ │ │ │ │ bne.n 2cd5aa │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd58e │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #204] @ (2cd5b4 ) │ │ │ │ ldr r2, [pc, #208] @ (2cd5b8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 2605ac │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -166811,15 +166807,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2cd552 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2cd59a │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd56e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -166828,110 +166824,110 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cd540 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cd4e0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r7 │ │ │ │ blx 2605ac │ │ │ │ mov r2, r0 │ │ │ │ b.n 2cd516 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd540 │ │ │ │ bvc.n 2cd4b8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd798 ) │ │ │ │ movs r0, r0 │ │ │ │ - itet │ │ │ │ - lsl r0, r1, #1 │ │ │ │ + itet le │ │ │ │ + lslle r0, r1, #1 │ │ │ │ │ │ │ │ 002cd5bc : │ │ │ │ - pushal {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + pushgt {r4, r5, r6, r7, lr} │ │ │ │ + movle.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [pc, #160] @ (2cd670 ) │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cd668 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd63e │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #140] @ (2cd674 ) │ │ │ │ ldr r2, [pc, #140] @ (2cd678 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd624 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd64a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cd5e2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166939,15 +166935,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd62e │ │ │ │ nop │ │ │ │ bvs.n 2cd574 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd858 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00f8 │ │ │ │ + bkpt 0x00d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd67c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -166974,41 +166970,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2c6c88 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd73a │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #152] @ (2cd768 ) │ │ │ │ ldr r2, [pc, #152] @ (2cd76c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd70c │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd746 │ │ │ │ ldr r2, [pc, #88] @ (2cd770 ) │ │ │ │ ldr r3, [pc, #72] @ (2cd764 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167022,32 +167018,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cd6ca │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2cd716 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd716 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bpl.n 2cd6d0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bpl.n 2cd6c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #480] @ (2cd94c ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0010 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ bpl.n 2cd7e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002cd774 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167061,58 +167057,58 @@ │ │ │ │ bne.n 2cd820 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd7f6 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #140] @ (2cd82c ) │ │ │ │ ldr r2, [pc, #140] @ (2cd830 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd7dc │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd802 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cd79a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167120,15 +167116,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd7e6 │ │ │ │ nop │ │ │ │ bmi.n 2cd7bc │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cda10 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r5, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd834 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167137,56 +167133,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2cd8b4 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2cd8ac │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #92] @ (2cd8b8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2cd8bc ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd898 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd89c │ │ │ │ nop │ │ │ │ bmi.n 2cd8c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cda9c ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r7} │ │ │ │ + pop {r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd8c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -167215,41 +167211,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd984 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #152] @ (2cd9b4 ) │ │ │ │ ldr r2, [pc, #156] @ (2cd9b8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd956 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd990 │ │ │ │ ldr r2, [pc, #88] @ (2cd9bc ) │ │ │ │ ldr r3, [pc, #72] @ (2cd9ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167263,33 +167259,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cd914 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2cd960 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd960 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2cdaa0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2cda98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdb98 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2cda2c │ │ │ │ + cbnz r6, 2cda24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bcs.n 2cd998 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002cd9c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167305,59 +167301,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cda4c │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #144] @ (2cda84 ) │ │ │ │ ldr r2, [pc, #148] @ (2cda88 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cda30 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cda58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cd9ec │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167365,15 +167361,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cda3a │ │ │ │ nop │ │ │ │ bcs.n 2cdb74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdc68 ) │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r5 │ │ │ │ + revsh r6, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cda8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167382,57 +167378,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2cdb18 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2cdb10 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #100] @ (2cdb1c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2cdb20 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cdafa │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdafe │ │ │ │ nop │ │ │ │ bne.n 2cda78 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdd00 ) │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r4 │ │ │ │ + rev r2, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cdb24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -167469,42 +167465,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cdc4e │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #232] @ (2cdc7c ) │ │ │ │ ldr r2, [pc, #232] @ (2cdc80 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cdc08 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cdc42 │ │ │ │ ldr r2, [pc, #160] @ (2cdc84 ) │ │ │ │ ldr r3, [pc, #140] @ (2cdc74 ) │ │ │ │ add r2, pc │ │ │ │ @@ -167536,25 +167532,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2cdc5a │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c6cb4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cdbe2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2cdbe2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cdb8e │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2cdc32 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdbe2 │ │ │ │ @@ -167564,15 +167560,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2cdc94 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cde60 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2cdc96 │ │ │ │ + cbnz r4, 2cdc8e │ │ │ │ lsls r0, r1, #1 │ │ │ │ beq.n 2cdd5c │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002cdc88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167585,57 +167581,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cdd30 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cdd06 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #136] @ (2cdd3c ) │ │ │ │ ldr r2, [pc, #140] @ (2cdd40 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cdcec │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cdd12 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cdcac │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167643,15 +167639,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdcf6 │ │ │ │ nop │ │ │ │ ldmia r7, {r2, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdf20 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb82e │ │ │ │ + @ instruction: 0xb80e │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cdd44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167664,59 +167660,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cddd0 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #148] @ (2cde08 ) │ │ │ │ ldr r2, [pc, #148] @ (2cde0c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cddb4 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cdddc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cdd6e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167724,15 +167720,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cddbe │ │ │ │ nop │ │ │ │ ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdfec ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb76c │ │ │ │ + @ instruction: 0xb74c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cde10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167741,55 +167737,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2cde8c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2cde86 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #88] @ (2cde90 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2cde94 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cde72 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cde76 │ │ │ │ ldmia r6!, {r2, r3, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce074 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6a2 │ │ │ │ + @ instruction: 0xb682 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cde98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167799,29 +167795,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cdf1e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #100] @ (2cdf28 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2cdf2c ) │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -167829,29 +167825,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cdf08 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdf0c │ │ │ │ ldmia r5, {r1, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce10c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb616 │ │ │ │ + push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cdf30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -167888,43 +167884,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce05c │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #232] @ (2ce088 ) │ │ │ │ ldr r2, [pc, #232] @ (2ce08c ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2ce016 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce050 │ │ │ │ ldr r2, [pc, #156] @ (2ce090 ) │ │ │ │ ldr r3, [pc, #140] @ (2ce080 ) │ │ │ │ add r2, pc │ │ │ │ @@ -167956,25 +167952,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2ce068 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2c6cb4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cdff0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ b.n 2cdff0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2cdf9a │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2ce040 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdff0 │ │ │ │ @@ -167983,15 +167979,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce26c ) │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5, lr} │ │ │ │ + push {r1, r2, r3, r4, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r4, {r2, r3, r4, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002ce094 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -168020,42 +168016,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ce160 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r2, [pc, #132] @ (2ce16c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2ce170 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce128 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168074,36 +168070,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce0c2 │ │ │ │ nop │ │ │ │ ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce350 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2ce1f0 │ │ │ │ + cbz r0, 2ce1e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.w 731c9c │ │ │ │ + b.w 731c7c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 731c9c │ │ │ │ + bl 731c7c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002ce198 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2ce1a8 ) │ │ │ │ ldr r0, [pc, #12] @ (2ce1ac ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 733178 │ │ │ │ + b.w 733158 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002ce1b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168117,59 +168113,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce23c │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #148] @ (2ce274 ) │ │ │ │ ldr r2, [pc, #148] @ (2ce278 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce220 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce248 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2ce1da │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168177,15 +168173,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce22a │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce458 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2ce2bc │ │ │ │ + uxtb r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce27c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168198,61 +168194,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce30c │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #152] @ (2ce344 ) │ │ │ │ ldr r2, [pc, #152] @ (2ce348 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce2f0 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce318 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2ce2a6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168260,15 +168256,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce2fa │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce528 ) │ │ │ │ movs r0, r0 │ │ │ │ - sxth r4, r6 │ │ │ │ + sxth r4, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce34c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168281,29 +168277,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce3e0 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #156] @ (2ce418 ) │ │ │ │ ldr r2, [pc, #156] @ (2ce41c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -168312,32 +168308,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce3c4 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce3ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2ce376 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168345,15 +168341,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce3ce │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce5fc ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2ce438 │ │ │ │ + cbz r4, 2ce430 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce420 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168365,73 +168361,73 @@ │ │ │ │ bne.n 2ce4ce │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce4a4 │ │ │ │ - bl 732c94 │ │ │ │ + bl 732c74 │ │ │ │ ldr r3, [pc, #140] @ (2ce4d8 ) │ │ │ │ ldr r2, [pc, #140] @ (2ce4dc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730834 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 730814 │ │ │ │ + bl 731cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce48a │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 731cf4 │ │ │ │ + bl 731cd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce4b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732554 │ │ │ │ + bl 732534 │ │ │ │ b.n 2ce446 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732630 │ │ │ │ + bl 732610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce494 │ │ │ │ ldmia r0!, {r2, r3, r4} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce6bc ) │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + add sp, #464 @ 0x1d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce4e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168455,20 +168451,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ - lsls r0, r1, #1 │ │ │ │ + itet al │ │ │ │ + lslal r0, r1, #1 │ │ │ │ │ │ │ │ 002ce52c : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + push {r4, r5, lr} │ │ │ │ + moval.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #52] @ (2ce574 ) │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -168487,20 +168483,20 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - itte lt │ │ │ │ - lsllt r0, r1, #1 │ │ │ │ + itte ls │ │ │ │ + lslls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce578 : │ │ │ │ - pushlt {r3, r4, r5, lr} │ │ │ │ - movge.w ip, #4096 @ 0x1000 │ │ │ │ + pushls {r3, r4, r5, lr} │ │ │ │ + movhi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #44] @ (2ce5b8 ) │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ @@ -168515,20 +168511,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - itee vc │ │ │ │ - lslvc r0, r1, #1 │ │ │ │ + itee pl │ │ │ │ + lslpl r0, r1, #1 │ │ │ │ │ │ │ │ 002ce5bc : │ │ │ │ - pushvs {r4, r5, lr} │ │ │ │ - movvs.w ip, #4096 @ 0x1000 │ │ │ │ + pushmi {r4, r5, lr} │ │ │ │ + movmi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (2ce608 ) │ │ │ │ @@ -168549,88 +168545,88 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - itet cs │ │ │ │ - lslcs r0, r1, #1 │ │ │ │ + itet eq │ │ │ │ + lsleq r0, r1, #1 │ │ │ │ │ │ │ │ 002ce60c : │ │ │ │ - bcc.w 25f87c @ unpredictable branch in IT block │ │ │ │ + bne.w 25f87c @ unpredictable branch in IT block │ │ │ │ │ │ │ │ │ │ │ │ 002ce610 : │ │ │ │ - bxcs lr │ │ │ │ + bxeq lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ce638 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r3, pc, #208 @ (adr r3, 2ce70c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002ce63c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2ce6a4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #80] @ (2ce6a8 ) │ │ │ │ ldr r2, [pc, #80] @ (2ce6ac ) │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2ce68e │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2ce6b0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strd r0, r0, [lr, #356] @ 0x164 │ │ │ │ - bkpt 0x00e0 │ │ │ │ + @ instruction: 0xe9ae0059 │ │ │ │ + bkpt 0x00c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bkpt 0x00b4 │ │ │ │ + bkpt 0x0094 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bkpt 0x00da │ │ │ │ + bkpt 0x00ba │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce6b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -168648,58 +168644,58 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2ce75c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2ce738 │ │ │ │ ldr r6, [pc, #92] @ (2ce760 ) │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2ce738 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ce6de │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrd r0, r0, [r6, #-356] @ 0x164 │ │ │ │ - vhadd.s8 q0, q2, │ │ │ │ - subs r0, #188 @ 0xbc │ │ │ │ + ldmdb r6!, {r0, r3, r4, r6} │ │ │ │ + cdp 0, 14, cr0, cr4, cr7, {2} │ │ │ │ + subs r0, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bkpt 0x0086 │ │ │ │ + bkpt 0x0066 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bkpt 0x007a │ │ │ │ + bkpt 0x005a │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -168876,25 +168872,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2ce948 ) │ │ │ │ ldr r0, [pc, #28] @ (2ce94c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - b.n 2ce828 │ │ │ │ + b.n 2ce7e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r2, r4, r7} │ │ │ │ + pop {r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r5, r7} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2ce80c │ │ │ │ + b.n 2ce7cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r7} │ │ │ │ + pop {r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -168921,21 +168917,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (2ce9ac ) │ │ │ │ ldr r0, [pc, #24] @ (2ce9b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - pop {r4, r5, r6} │ │ │ │ + pop {r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2ce79c │ │ │ │ + b.n 2ce75c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r4} │ │ │ │ + cbnz r6, 2cea2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -169055,23 +169051,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ stmia r2!, {r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, lr │ │ │ │ + add r6, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2ce658 │ │ │ │ + b.n 2ce618 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - revsh r6, r0 │ │ │ │ + hlt 0x0026 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r6, 2ceb52 │ │ │ │ + revsh r6, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2ceb70 │ │ │ │ @@ -169106,15 +169102,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r1, r2, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmia r1!, {r1, r3} │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -169180,19 +169176,19 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2ce53c │ │ │ │ + b.n 2ce4fc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rev r6, r2 │ │ │ │ + cbnz r6, 2cec6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 2cec5c │ │ │ │ + cbnz r2, 2cec54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2ced30 ) │ │ │ │ @@ -169939,19 +169935,19 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb8ee │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb882 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bgt.n 2cf33c │ │ │ │ + bgt.n 2cf4fc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 2cf44e │ │ │ │ + cbz r4, 2cf446 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cf428 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169988,19 +169984,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ push {r3} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - bgt.n 2cf4b4 │ │ │ │ + blt.n 2cf474 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 2cf4a2 │ │ │ │ + cbz r6, 2cf49a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r6, 2cf4cc │ │ │ │ + cbz r6, 2cf4c4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cf49c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170021,15 +170017,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cbz r0, 2cf540 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - bl 5c34de │ │ │ │ + bl 5c34de │ │ │ │ │ │ │ │ 002cf4e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (2cf644 ) │ │ │ │ @@ -170162,17 +170158,17 @@ │ │ │ │ blx 25dbe4 │ │ │ │ @ instruction: 0xb758 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6ce │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bge.n 2cf704 │ │ │ │ + bge.n 2cf6c4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #464 @ 0x1d0 │ │ │ │ + add r7, sp, #336 @ 0x150 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -171043,15 +171039,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002cff54 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171090,19 +171086,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #808 @ 0x328 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - beq.n 2cff88 │ │ │ │ + beq.n 2cff48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #0 @ (adr r6, 2cffc8 ) │ │ │ │ + add r5, pc, #896 @ (adr r5, 2d0348 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #656 @ (adr r6, 2d025c ) │ │ │ │ + add r6, pc, #528 @ (adr r6, 2d01dc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cffcc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -171919,15 +171915,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ add r1, pc, #112 @ (adr r1, 2d07cc ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r6, [r2, #27] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d0760 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171959,15 +171955,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, pc, #776 @ (adr r0, 2d0ac4 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r4, [r7, #25] │ │ │ │ + strb r4, [r3, #25] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d07c0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -172004,15 +172000,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ add r0, pc, #392 @ (adr r0, 2d09b0 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d082c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172054,15 +172050,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r1, #22] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d08a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172107,15 +172103,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r2, #20] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d0924 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172163,15 +172159,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d09ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172222,15 +172218,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d0a3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -172519,23 +172515,23 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ add r1, pc, #976 @ (adr r1, 2d111c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r2, #4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r7, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d0d68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172781,19 +172777,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #720] @ 0x2d0 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d1024 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -172973,19 +172969,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r2, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bkpt 0x00a0 │ │ │ │ + bkpt 0x0080 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [sp, #600] @ 0x258 │ │ │ │ + str r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d1218 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173359,23 +173355,23 @@ │ │ │ │ nop │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r6, [r2, #12] │ │ │ │ + ldr r6, [r6, #8] │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r6, 2d15f0 │ │ │ │ + revsh r6, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ + str r0, [sp, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d15b8 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173708,15 +173704,15 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r6, [r0, #88] @ 0x58 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r3, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d18f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173912,15 +173908,15 @@ │ │ │ │ nop │ │ │ │ str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r1, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d1af0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173998,15 +173994,15 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r0, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d1bc4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174049,15 +174045,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r4, [r7, #28] │ │ │ │ + str r4, [r3, #28] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d1c38 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174098,15 +174094,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r2, [r5, #30] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r5, #20] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d1cac : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174219,19 +174215,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r0, #22] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - uxtb r2, r3 │ │ │ │ + uxth r2, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r7, #62] @ 0x3e │ │ │ │ + strh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrh r4, [r1, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d1dd4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174488,19 +174484,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #6] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add sp, #352 @ 0x160 │ │ │ │ + add sp, #224 @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r7, #50] @ 0x32 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d206c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174719,19 +174715,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrh r4, [r5, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, sp, #992 @ 0x3e0 │ │ │ │ + add r5, sp, #864 @ 0x360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r6, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, #32] │ │ │ │ + strh r2, [r1, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d22c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -175073,43 +175069,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r0, #2 │ │ │ │ strh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #600 @ 0x258 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r6, #30] │ │ │ │ + ldrb r4, [r2, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r2, #8] │ │ │ │ + strh r6, [r6, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r2, sp, #376 @ 0x178 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r3, #30] │ │ │ │ + ldrb r4, [r7, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r1, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #280 @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r5, #29] │ │ │ │ + ldrb r4, [r1, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r7, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r2, #29] │ │ │ │ + ldrb r4, [r6, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r2, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d26b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175378,23 +175374,23 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strh r4, [r7, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #30] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ strh r6, [r0, #26] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, pc, #328 @ (adr r7, 2d2aac ) │ │ │ │ + add r7, pc, #200 @ (adr r7, 2d2a2c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r6, #17] │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d296c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -175595,15 +175591,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #20] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r2, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d2b7c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -175757,23 +175753,23 @@ │ │ │ │ blx 25dbe4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r3, #2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #11] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r0, [r3, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, pc, #680 @ (adr r3, 2d2fbc ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 2d2f3c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r3, #9] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + ldrb r0, [r4, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d2d1c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175793,15 +175789,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + ldrb r6, [r7, #7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d2d64 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175840,19 +175836,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2d2ddc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #816 @ (adr r2, 2d3108 ) │ │ │ │ + add r2, pc, #688 @ (adr r2, 2d3088 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + strb r2, [r1, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d2de0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176153,47 +176149,47 @@ │ │ │ │ blx 25dbe4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r7, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r0, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r0, #0] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r1, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r2, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r5, #29] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r3, #15] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r5, #27] │ │ │ │ + strb r6, [r1, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r7, #19] │ │ │ │ + strb r2, [r3, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r4, #19] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r7, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r7, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r5, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d3144 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176278,17 +176274,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r6, #25] │ │ │ │ + strb r4, [r2, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r7, #22] │ │ │ │ + strb r6, [r3, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r2, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d323c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176375,17 +176371,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r4, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r0, #19] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r3, #5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d3334 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176797,19 +176793,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strb r0, [r5, #23] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #19] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [sp, #888] @ 0x378 │ │ │ │ + ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r7, #92] @ 0x5c │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r0, #1] │ │ │ │ + strb r6, [r4, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d37d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -176914,23 +176910,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strb r0, [r3, #17] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r6, [r3, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, #76] @ 0x4c │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r5, #112] @ 0x70 │ │ │ │ + ldr r6, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d3910 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -177207,15 +177203,15 @@ │ │ │ │ b.n 2d3b44 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r3, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r0, [r0, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d3c40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -177234,25 +177230,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #516] @ (2d3e84 ) │ │ │ │ ldr r2, [pc, #520] @ (2d3e88 ) │ │ │ │ ldr r1, [pc, #520] @ (2d3e8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2d3e90 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -177436,41 +177432,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r6, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [sp, #336] @ 0x150 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r4, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, #28] │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d3ebc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178071,31 +178067,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r6, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r4, #124] @ 0x7c │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - beq.n 2d45b4 │ │ │ │ + ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r5, #0] │ │ │ │ + str r4, [r1, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r2, #52] @ 0x34 │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d45bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178117,24 +178113,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ ldr r3, [pc, #488] @ (2d47ec ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2d47f0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #472] @ (2d47f4 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -178168,15 +178164,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 25f724 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2d466e │ │ │ │ ldr r1, [pc, #368] @ (2d47f8 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d4792 │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -178267,25 +178263,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2d480c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d4694 │ │ │ │ ldr r1, [pc, #104] @ (2d4810 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d469c │ │ │ │ ldr r3, [pc, #80] @ (2d4814 ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2d4818 ) │ │ │ │ add r3, pc │ │ │ │ @@ -178295,41 +178291,41 @@ │ │ │ │ blx 25dbe4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #48] @ 0x30 │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + pop {r2, r4, r5, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ + str r0, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r1, #32] │ │ │ │ + str r0, [r5, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r3, #28] │ │ │ │ + str r6, [r7, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + ldrsh r4, [r5, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [r4, #76] @ 0x4c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r4, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r7, #20] │ │ │ │ + str r0, [r3, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r1, #6] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrb r4, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d481c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178767,19 +178763,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ... │ │ │ │ ldrsh r2, [r5, r7] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vrsra.u64 d24, d6, #1 │ │ │ │ + vrsra.u32 q12, q11, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r6, r2] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r3, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d4d24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179116,25 +179112,25 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r2, [r4, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r7, #12] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r5, r3] │ │ │ │ + ldr r2, [r1, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r1, r4] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r3, r3] │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r3, r4] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d50e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -179271,43 +179267,43 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r3, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r6, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r2, r2] │ │ │ │ + ldr r4, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r7, #2] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r5, r6] │ │ │ │ + ldrsb r4, [r1, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, r1] │ │ │ │ + ldr r0, [r0, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r3, r6] │ │ │ │ + ldrsb r0, [r7, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r0, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + strh r6, [r6, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r4, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r2, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r6, r5] │ │ │ │ + ldrsb r0, [r2, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 2d5218 │ │ │ │ + blt.n 2d51d8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d5270 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -179489,49 +179485,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r0, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r1, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r3, r7] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r7, r6] │ │ │ │ + strb r4, [r3, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r4, [r7, r2] │ │ │ │ + ldrsb r4, [r3, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r3, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r3, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + ldrb r2, [r0, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r2, r6] │ │ │ │ + strb r0, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r5, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r3, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r7, r3] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r4, r5] │ │ │ │ + strb r4, [r0, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r4, [r1, r4] │ │ │ │ + ldrsb r4, [r5, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d5488 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -179651,46 +179647,46 @@ │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r4, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrsb r2, [r1, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r4, #19] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strh r0, [r6, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r7, r6] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r7, r7] │ │ │ │ + strh r2, [r3, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r7, r5] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r6, #18] │ │ │ │ + ldrb r6, [r2, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, r7] │ │ │ │ + strh r4, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r6, r3] │ │ │ │ + strb r0, [r2, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d5604 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72518c │ │ │ │ + b.w 72516c │ │ │ │ sub sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -179724,15 +179720,15 @@ │ │ │ │ beq.n 2d5676 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 6f199c │ │ │ │ + bl 6f197c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 448454 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 44828c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -179766,29 +179762,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d5738 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d5738 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -179823,22 +179819,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 70d390 │ │ │ │ + bl 70d370 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6fa890 │ │ │ │ + bl 6fa870 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70ea50 │ │ │ │ + bl 70ea30 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d5a80 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -179893,23 +179889,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, fp │ │ │ │ blx 25e99c │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r7 │ │ │ │ blx 2607b0 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 6fa5d4 │ │ │ │ + bl 6fa5b4 │ │ │ │ ldr r2, [pc, #780] @ (2d5b74 ) │ │ │ │ ldr r3, [pc, #756] @ (2d5b60 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -180034,15 +180030,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2d59ce │ │ │ │ ldr r0, [pc, #452] @ (2d5b88 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2d59e2 │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -180096,30 +180092,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2d5b94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2d5852 │ │ │ │ ldr r3, [pc, #272] @ (2d5b98 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2d5b9c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2d5ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2d5852 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 25e2bc │ │ │ │ ldr r3, [pc, #236] @ (2d5ba4 ) │ │ │ │ @@ -180129,28 +180125,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2d5bac ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2d5852 │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d5a2a │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2d5a3a │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2d5a42 │ │ │ │ ldr r0, [pc, #196] @ (2d5bb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ b.n 2d5a42 │ │ │ │ ldr r3, [pc, #188] @ (2d5bb4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2d58e6 │ │ │ │ @@ -180163,15 +180159,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2d5bc0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2d5852 │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 25dbcc │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2d5902 │ │ │ │ ldr r3, [pc, #140] @ (2d5bc4 ) │ │ │ │ @@ -180183,76 +180179,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2d5bcc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2d5852 │ │ │ │ mov r3, sl │ │ │ │ b.n 2d5a60 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strb r6, [r4, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r5, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r1, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strh r2, [r1, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r7, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r2, [r4, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #312] @ (2d5cb4 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r7, [pc, #248] @ (2d5c78 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r6, [pc, #904] @ (2d5f0c ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r6, [pc, #720] @ (2d5e58 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strh r6, [r5, r3] │ │ │ │ + strh r6, [r1, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r3, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r4, r4] │ │ │ │ + str r6, [r0, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r1, #1] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r0, r4] │ │ │ │ + str r4, [r4, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r1, r5] │ │ │ │ + str r4, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r3, r3] │ │ │ │ + str r2, [r7, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + str r4, [r5, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r3, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r4, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r7, r3] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r3, r1] │ │ │ │ + str r2, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r6, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002d5bd0 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -180358,33 +180354,33 @@ │ │ │ │ 002d5cb4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2d5d30 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2d5d30 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -180495,15 +180491,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #184] @ (2d5ef4 ) │ │ │ │ + ldr r7, [pc, #56] @ (2d5e74 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #186 @ 0xba │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002d5e40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -180516,59 +180512,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d5ea0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d5ea0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733c1c │ │ │ │ + b.w 733bfc │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002d5ea8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2d5f10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2d5f10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -180640,15 +180636,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 432618 │ │ │ │ vldr d7, [pc, #64] @ 2d6018 │ │ │ │ ldr r2, [pc, #72] @ (2d6024 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2d6028 ) │ │ │ │ @@ -180678,23 +180674,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 122022 │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r5, [pc, #304] @ (2d615c ) │ │ │ │ + ldr r5, [pc, #176] @ (2d60dc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d602c : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2d6040 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 733c1c │ │ │ │ + b.w 733bfc │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002d6048 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2d6074 │ │ │ │ cbz r1, 2d6066 │ │ │ │ @@ -180814,19 +180810,19 @@ │ │ │ │ ldr r3, [pc, #736] @ (2d6464 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bl 9c18a │ │ │ │ cmp r0, #222 @ 0xde │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [pc, #344] @ (2d62ec ) │ │ │ │ + ldr r4, [pc, #216] @ (2d626c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r1, #7] │ │ │ │ + strb r2, [r5, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #48] @ (2d61cc ) │ │ │ │ + ldr r3, [pc, #944] @ (2d654c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (2d61b8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d61a0 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -180936,15 +180932,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d628c │ │ │ │ ldr r0, [pc, #72] @ (2d6300 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d628c │ │ │ │ ldr r3, [pc, #60] @ (2d6304 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d625c │ │ │ │ @@ -180952,31 +180948,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d625c │ │ │ │ ldr r0, [pc, #40] @ (2d6308 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d625c │ │ │ │ blx 25ff9c │ │ │ │ ldr r2, [pc, #56] @ (2d632c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #864] @ (2d6664 ) │ │ │ │ + ldr r2, [pc, #736] @ (2d65e4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #504] @ (2d6504 ) │ │ │ │ + ldr r2, [pc, #376] @ (2d6484 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d630c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181024,15 +181020,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d6340 │ │ │ │ ldr r0, [pc, #72] @ (2d63d0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d6340 │ │ │ │ ldr r3, [pc, #60] @ (2d63d4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d6340 │ │ │ │ @@ -181040,32 +181036,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d6340 │ │ │ │ ldr r0, [pc, #40] @ (2d63d8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d6340 │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ ldr r1, [pc, #168] @ (2d646c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #456] @ (2d659c ) │ │ │ │ + ldr r2, [pc, #328] @ (2d651c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #96] @ (2d643c ) │ │ │ │ + ldr r1, [pc, #992] @ (2d67bc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d63dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181082,15 +181078,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -181184,29 +181180,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2d6538 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dbe4 │ │ │ │ - orrs r0, r0 │ │ │ │ + cmn r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #752] @ (2d6814 ) │ │ │ │ + ldr r1, [pc, #624] @ (2d6794 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - muls r4, r1 │ │ │ │ + orrs r4, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #360] @ (2d6694 ) │ │ │ │ + ldr r1, [pc, #232] @ (2d6614 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #272] @ (2d6644 ) │ │ │ │ + ldr r1, [pc, #144] @ (2d65c4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #200] @ (2d6604 ) │ │ │ │ + ldr r1, [pc, #72] @ (2d6584 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d653c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002d6540 : │ │ │ │ @@ -181258,21 +181254,21 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002d6570 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d657c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ movs r4, #218 @ 0xda │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2d658c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ nop │ │ │ │ movs r4, #206 @ 0xce │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -181280,164 +181276,164 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d65f0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #64] @ (2d65f4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #56] @ (2d65f8 ) │ │ │ │ ldr r0, [pc, #56] @ (2d65fc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d6600 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ ldr r2, [pc, #40] @ (2d6604 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5dddbc │ │ │ │ - ldr r0, [pc, #840] @ (2d6938 ) │ │ │ │ + b.w 5ddd9c │ │ │ │ + ldr r0, [pc, #712] @ (2d68b8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #800] @ (2d6918 ) │ │ │ │ + ldr r0, [pc, #672] @ (2d6898 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #172 @ 0xac │ │ │ │ + cmp r4, #140 @ 0x8c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [pc, #800] @ (2d6928 ) │ │ │ │ + ldr r0, [pc, #672] @ (2d68a8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (2d6664 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d6668 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #64] @ (2d666c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #56] @ (2d6670 ) │ │ │ │ ldr r0, [pc, #56] @ (2d6674 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d6678 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ ldr r2, [pc, #40] @ (2d667c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5dddbc │ │ │ │ - ldr r0, [pc, #728] @ (2d6940 ) │ │ │ │ + b.w 5ddd9c │ │ │ │ + ldr r0, [pc, #600] @ (2d68c0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #688] @ (2d6920 ) │ │ │ │ + ldr r0, [pc, #560] @ (2d68a0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #840] @ 0x348 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #52 @ 0x34 │ │ │ │ + cmp r4, #20 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [pc, #816] @ (2d69b0 ) │ │ │ │ + ldr r0, [pc, #688] @ (2d6930 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (2d676c ) │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r5, [pc, #208] @ (2d6770 ) │ │ │ │ ldr r2, [pc, #212] @ (2d6774 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (2d6778 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (2d677c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2d6726 │ │ │ │ ldr r2, [pc, #188] @ (2d6780 ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d673c │ │ │ │ ldr r1, [pc, #156] @ (2d6784 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d674c │ │ │ │ ldr r3, [pc, #144] @ (2d6788 ) │ │ │ │ ldr r1, [pc, #144] @ (2d678c ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5dc154 │ │ │ │ + bl 5dc134 │ │ │ │ ldr r1, [pc, #136] @ (2d6790 ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5dc154 │ │ │ │ + bl 5dc134 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 2d675c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -181450,107 +181446,107 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (2d6794 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #72] @ (2d6798 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #60] @ (2d679c ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #768] @ (2d6a74 ) │ │ │ │ + ldr r0, [pc, #640] @ (2d69f4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #108] @ 0x6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, #18] │ │ │ │ + strb r2, [r7, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r8, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #736] @ (2d6a64 ) │ │ │ │ + ldr r0, [pc, #608] @ (2d69e4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldc 0, cr0, [r0, #-284]! @ 0xfffffee4 │ │ │ │ + ldc 0, cr0, [r0, #-284] @ 0xfffffee4 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #936] @ (2d6b38 ) │ │ │ │ + ldr r0, [pc, #808] @ (2d6ab8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #336] @ (2d68e8 ) │ │ │ │ + ldr r0, [pc, #208] @ (2d6868 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #416] @ (2d693c ) │ │ │ │ + ldr r0, [pc, #288] @ (2d68bc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #536] @ (2d69b8 ) │ │ │ │ + ldr r0, [pc, #408] @ (2d6938 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (2d6864 ) │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r5, [pc, #168] @ (2d6868 ) │ │ │ │ ldr r2, [pc, #172] @ (2d686c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (2d6870 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (2d6874 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2d682e │ │ │ │ ldr r2, [pc, #148] @ (2d6878 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d6844 │ │ │ │ ldr r1, [pc, #120] @ (2d687c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ cbz r0, 2d6854 │ │ │ │ ldr r3, [pc, #108] @ (2d6880 ) │ │ │ │ ldr r1, [pc, #112] @ (2d6884 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dc154 │ │ │ │ + bl 5dc134 │ │ │ │ ldr r2, [pc, #100] @ (2d6888 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2d3650 │ │ │ │ movs r0, #0 │ │ │ │ @@ -181560,46 +181556,46 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (2d688c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #56] @ (2d6890 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ - ldr r0, [r5, #60] @ 0x3c │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #272] @ (2d697c ) │ │ │ │ + ldr r0, [pc, #144] @ (2d68fc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r8, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0x479a │ │ │ │ + bx pc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #224] @ (2d6960 ) │ │ │ │ + ldr r0, [pc, #96] @ (2d68e0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #384] @ (2d6a08 ) │ │ │ │ + ldr r0, [pc, #256] @ (2d6988 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #360] @ (2d69f4 ) │ │ │ │ + ldr r0, [pc, #232] @ (2d6974 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blxns fp │ │ │ │ + blxns r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blxns lr │ │ │ │ + blxns sl │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d68dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -181607,31 +181603,31 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (2d68e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r7, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov lr, r6 │ │ │ │ + mov lr, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d6930 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181639,31 +181635,31 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (2d6938 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r4, pc │ │ │ │ + mov r4, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bx r0 │ │ │ │ + mov lr, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d6974 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181671,24 +181667,24 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (2d697c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df00 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r0, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + cmp lr, sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d69b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181696,24 +181692,24 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (2d69c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df00 │ │ │ │ - ldr r6, [r1, #32] │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp ip, ip │ │ │ │ + cmp ip, r8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r6, sp │ │ │ │ + mov r6, r9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2d6a68 │ │ │ │ sub sp, #20 │ │ │ │ @@ -181731,23 +181727,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70f53c │ │ │ │ + bl 70f51c │ │ │ │ cbz r0, 2d6a2e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 2d6a56 │ │ │ │ ldr r2, [pc, #76] @ (2d6a7c ) │ │ │ │ @@ -181767,32 +181763,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (2d6a80 ) │ │ │ │ ldr r0, [pc, #40] @ (2d6a84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ negs r2, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r3 │ │ │ │ + cmp r8, pc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp r6, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ tst r6, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, r2 │ │ │ │ + add sl, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d6ad4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181801,32 +181797,32 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d6adc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r0, #16] │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add ip, fp │ │ │ │ + add ip, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sl, r8 │ │ │ │ + add sl, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d6b2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -181835,32 +181831,32 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d6b34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ + ldr r6, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add ip, r0 │ │ │ │ + add r4, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ + add lr, sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (2d6bfc ) │ │ │ │ @@ -181880,32 +181876,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r2, [pc, #140] @ (2d6c10 ) │ │ │ │ ldr r1, [pc, #140] @ (2d6c14 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 70f53c │ │ │ │ + bl 70f51c │ │ │ │ cbz r0, 2d6bbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 2d6bea │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -181929,35 +181925,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2d6c1c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ nop │ │ │ │ asrs r0, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, r2 │ │ │ │ + mvns r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, r2 │ │ │ │ + mvns r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r7, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r0, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add lr, r3 │ │ │ │ + add r6, pc │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6c20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -182044,36 +182040,36 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ands r0, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, fp │ │ │ │ + add r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r7, #122 @ 0x7a │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d6d10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5dc448 │ │ │ │ + bl 5dc428 │ │ │ │ ldr r1, [pc, #24] @ (2d6d40 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d8 │ │ │ │ - bl 5dc448 │ │ │ │ + bl 5da6b8 │ │ │ │ + bl 5dc428 │ │ │ │ ldr r1, [pc, #16] @ (2d6d44 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da6d8 │ │ │ │ + b.w 5da6b8 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 002d6d48 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182243,23 +182239,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - muls r4, r3 │ │ │ │ + orrs r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - muls r4, r1 │ │ │ │ + orrs r4, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orrs r0, r4 │ │ │ │ + orrs r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orrs r6, r3 │ │ │ │ + cmn r6, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orrs r0, r0 │ │ │ │ + cmn r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6f34 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182269,17 +182265,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbcs r2, r6 │ │ │ │ + sbcs r2, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6f60 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -182324,15 +182320,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2d70a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2d70a4 ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #244] @ (2d70a8 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2d6ff2 │ │ │ │ @@ -182382,20 +182378,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d6fde │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2d70b8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2d70bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2d7090 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -182406,33 +182402,33 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d702a │ │ │ │ b.n 2d6fde │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs r4, r6 │ │ │ │ + adcs r4, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adcs r2, r7 │ │ │ │ + adcs r2, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #158 @ 0x9e │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2 │ │ │ │ + lsrs r2, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r3 │ │ │ │ + lsls r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2d71bc │ │ │ │ cmp r2, #13 │ │ │ │ @@ -182510,34 +182506,34 @@ │ │ │ │ bpl.n 2d70ee │ │ │ │ ldr r0, [pc, #48] @ (2d71cc ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2d70ee │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2d7148 │ │ │ │ nop │ │ │ │ subs r3, #118 @ 0x76 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #218 @ 0xda │ │ │ │ + subs r7, #186 @ 0xba │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2d71d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ adds r6, r6, r3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -182566,15 +182562,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #760] @ (2d752c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d73d0 │ │ │ │ @@ -182587,20 +182583,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 44dc2c │ │ │ │ ldr r1, [pc, #720] @ (2d7530 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 5dbd34 │ │ │ │ + bl 5dbd14 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2d72ce │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #692] @ (2d7534 ) │ │ │ │ ldr r3, [pc, #664] @ (2d751c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -182611,27 +182607,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ ldr r3, [pc, #644] @ (2d7538 ) │ │ │ │ ldr r2, [pc, #648] @ (2d753c ) │ │ │ │ ldr r1, [pc, #648] @ (2d7540 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2d7276 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 436194 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -182653,15 +182649,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2d754c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d7276 │ │ │ │ vldr d7, [pc, #484] @ 2d7508 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2d7550 ) │ │ │ │ @@ -182712,41 +182708,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d7276 │ │ │ │ ldr r0, [pc, #444] @ (2d7564 ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2d7276 │ │ │ │ ldr r3, [pc, #432] @ (2d7568 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2d756c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2d7570 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2d7276 │ │ │ │ ldr r3, [pc, #416] @ (2d7574 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d7242 │ │ │ │ ldr r3, [pc, #384] @ (2d7560 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d7242 │ │ │ │ ldr r0, [pc, #396] @ (2d7578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2d7242 │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -182754,30 +182750,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2d74ca │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d74ca │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2d74ca │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d74ca │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -182789,15 +182785,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2d7584 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2d7318 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -182812,20 +182808,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2d72f0 │ │ │ │ ldr r3, [pc, #188] @ (2d7588 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -182833,15 +182829,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2d7590 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2d7318 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2d7594 ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2d7598 ) │ │ │ │ ldr r1, [pc, #168] @ (2d759c ) │ │ │ │ add r3, pc │ │ │ │ @@ -182860,77 +182856,77 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #78 @ 0x4e │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r2, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r6, #222 @ 0xde │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, #248 @ 0xf8 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #720 @ (adr r7, 2d7804 ) │ │ │ │ + add r7, pc, #592 @ (adr r7, 2d7784 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r1, #206 @ 0xce │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r2, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, #86 @ 0x56 │ │ │ │ + subs r6, #54 @ 0x36 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r0, #20] │ │ │ │ + str r4, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #10 │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r2, r3, #30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #124 @ 0x7c │ │ │ │ + subs r7, #92 @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2d7950 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r1, #8] │ │ │ │ + str r0, [r5, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #22 │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r5, #78 @ 0x4e │ │ │ │ + subs r5, #46 @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #16] @ (2d7588 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #210 @ 0xd2 │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r6, [r4, r7] │ │ │ │ + ldrsh r6, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #172 @ 0xac │ │ │ │ + subs r4, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r6, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r2, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r5, #152 @ 0x98 │ │ │ │ + subs r5, #120 @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + subs r4, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r4, [r2, r5] │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r3, #250 @ 0xfa │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2d7694 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -182939,26 +182935,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2d769c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #212] @ (2d76a0 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2d76a4 ) │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2d76a8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #200] @ (2d76ac ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2d7654 │ │ │ │ ldr r3, [pc, #192] @ (2d76b0 ) │ │ │ │ @@ -182970,26 +182966,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #160] @ (2d76b8 ) │ │ │ │ ldr r1, [pc, #164] @ (2d76bc ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2d76c0 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -183010,15 +183006,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2d76c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d75ee │ │ │ │ ldr r0, [pc, #96] @ (2d76cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2d75ee │ │ │ │ ldr r3, [pc, #92] @ (2d76d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d7640 │ │ │ │ ldr r3, [pc, #72] @ (2d76c8 ) │ │ │ │ @@ -183026,46 +183022,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d7640 │ │ │ │ ldr r0, [pc, #76] @ (2d76d4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 729674 │ │ │ │ - ldrsh r0, [r2, r2] │ │ │ │ + b.w 729654 │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r3, #0] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #64 @ 0x40 │ │ │ │ + udf #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ asrs r6, r5, #18 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r1, sp, #512 @ 0x200 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r5, #30 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #210 @ 0xd2 │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #4 │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2d7708 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -183076,19 +183072,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, r5] │ │ │ │ + ldrb r4, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #178 @ 0xb2 │ │ │ │ + subs r4, #146 @ 0x92 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #26 │ │ │ │ + subs r1, #250 @ 0xfa │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -183240,27 +183236,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d7888 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2d78d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2d7888 │ │ │ │ bl 2d76d8 │ │ │ │ nop │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #18 │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2d7de0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183342,15 +183338,15 @@ │ │ │ │ bpl.n 2d7904 │ │ │ │ ldr.w r0, [pc, #1072] @ 2d7df0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2d7904 │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2d7990 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2d7990 │ │ │ │ @@ -183409,15 +183405,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2d7dfc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #1 │ │ │ │ bl 385948 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2d7990 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -183738,21 +183734,21 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ blx r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r2, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldr r0, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bls.n 2d7d3c │ │ │ │ + bls.n 2d7efc │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002d7e00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -183781,15 +183777,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [pc, #764] @ (2d814c ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ bl 385948 │ │ │ │ vldr d7, [pc, #724] @ 2d8130 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2d8150 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -184051,15 +184047,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d7f30 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2d8164 ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2d7f30 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2d8168 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2d816c ) │ │ │ │ ldr r1, [pc, #80] @ (2d8170 ) │ │ │ │ add r3, pc │ │ │ │ @@ -184073,39 +184069,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #56 @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + strb r0, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #216 @ 0xd8 │ │ │ │ + adds r4, #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2d80f8 │ │ │ │ + bpl.n 2d80b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r5, #230 @ 0xe6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r5, #200 @ 0xc8 │ │ │ │ + adds r5, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #138 @ 0x8a │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #50 @ 0x32 │ │ │ │ + adds r3, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, r4] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #68 @ 0x44 │ │ │ │ + adds r3, #36 @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #238 @ 0xee │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8174 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002d8178 : │ │ │ │ @@ -184133,15 +184129,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2d8a48 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dbbd8 │ │ │ │ + bl 5dbbb8 │ │ │ │ cbnz r0, 2d81f6 │ │ │ │ ldr.w r2, [pc, #2180] @ 2d8a4c │ │ │ │ ldr.w r3, [pc, #2160] @ 2d8a3c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -184928,53 +184924,53 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #170 @ 0xaa │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r0, [pc, #496] @ (2d8c38 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #130 @ 0x82 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r3, #10 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - adds r2, #236 @ 0xec │ │ │ │ + adds r2, #234 @ 0xea │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #216 @ 0xd8 │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #180 @ 0xb4 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #168 @ 0xa8 │ │ │ │ + adds r2, #148 @ 0x94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r2, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #28 │ │ │ │ + adds r2, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #208 @ 0xd0 │ │ │ │ + adds r1, #252 @ 0xfc │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #236 @ 0xec │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r6, r7, lr} │ │ │ │ + push {r5, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #146 @ 0x92 │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r4, #56 @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d8a9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184996,35 +184992,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ cbz r0, 2d8b3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2d8b6c ) │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #132] @ (2d8b70 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #116] @ (2d8b74 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2d8b78 ) │ │ │ │ ldr r3, [pc, #72] @ (2d8b60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -185047,39 +185043,39 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2d8b84 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2d8b14 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r1 │ │ │ │ + subs r6, r3, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r1, [pc, #928] @ (2d8f10 ) │ │ │ │ + ldr r1, [pc, #800] @ (2d8e90 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r4, r0 │ │ │ │ + subs r4, r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + cmp r2, #180 @ 0xb4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [pc, #568] @ (2d8db8 ) │ │ │ │ + ldr r1, [pc, #440] @ (2d8d38 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8b88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185109,19 +185105,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r6, #2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r1, [pc, #224] @ (2d8cc8 ) │ │ │ │ + ldr r1, [pc, #96] @ (2d8c48 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #74 @ 0x4a │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #92 @ 0x5c │ │ │ │ + cmp r2, #60 @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8bf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185149,19 +185145,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ adds r4, r1, #1 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r0, [pc, #848] @ (2d8f9c ) │ │ │ │ + ldr r0, [pc, #720] @ (2d8f1c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r1, #198 @ 0xc6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8c54 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185193,20 +185189,20 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2d8cb8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 25e448 │ │ │ │ subs r0, r5, r7 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cmp r1, #240 @ 0xf0 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r1, #238 @ 0xee │ │ │ │ lsls r0, r1, #1 │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ + lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8cbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (2d8d2c ) │ │ │ │ @@ -185234,30 +185230,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2d8d34 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ bl 2d8c54 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #24] @ (2d8d38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ subs r0, r0, r6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ subs r2, r3, r5 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #220 @ 0xdc │ │ │ │ + cmp r1, #188 @ 0xbc │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8d3c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -185270,21 +185266,21 @@ │ │ │ │ ldr r1, [pc, #264] @ (2d8e60 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r7, r5 │ │ │ │ ldr.w r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ ldr r1, [pc, #248] @ (2d8e64 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2d8e0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2d8dd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d8e30 │ │ │ │ @@ -185293,47 +185289,47 @@ │ │ │ │ ldr r1, [pc, #228] @ (2d8e70 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cbz r0, 2d8df4 │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r3, [pc, #200] @ (2d8e74 ) │ │ │ │ ldr r1, [pc, #204] @ (2d8e78 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #188] @ 0xbc │ │ │ │ - bl 5d4f0c │ │ │ │ + bl 5d4eec │ │ │ │ ldr r3, [pc, #192] @ (2d8e7c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d629c │ │ │ │ + b.w 5d627c │ │ │ │ cbz r6, 2d8e20 │ │ │ │ ldr r3, [pc, #172] @ (2d8e80 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #172] @ (2d8e84 ) │ │ │ │ ldr r1, [pc, #172] @ (2d8e88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d8da4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 2d8e40 │ │ │ │ ldr r3, [pc, #144] @ (2d8e8c ) │ │ │ │ @@ -185351,70 +185347,70 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #108] @ (2d8e90 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #96] @ (2d8e94 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r3, [pc, #84] @ (2d8e98 ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ ldr r1, [pc, #84] @ (2d8e9c ) │ │ │ │ ldr r0, [pc, #88] @ (2d8ea0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ subs r2, r7, r3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r4, [r4, #21] │ │ │ │ + strb r4, [r0, #21] │ │ │ │ lsls r7, r1, #1 │ │ │ │ subs r6, r6, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blx r0 │ │ │ │ + bx ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #304] @ (2d8fa0 ) │ │ │ │ + ldr r0, [pc, #176] @ (2d8f20 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r6, r3, r2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrd r0, r0, [r0], #-284 @ 0x11c │ │ │ │ + @ instruction: 0xe8500047 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bx r6 │ │ │ │ + bx r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0x47fe │ │ │ │ + @ instruction: 0x47de │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r6, r1, r1 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cmp r1, #32 │ │ │ │ + cmp r1, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r1, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov ip, r8 │ │ │ │ + mov ip, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #214 @ 0xd6 │ │ │ │ + movs r7, #182 @ 0xb6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + cmp r1, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -185426,15 +185422,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2d8eec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2d8fd4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -185707,30 +185703,30 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2d91ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ ldr r3, [pc, #24] @ (2d91f0 ) │ │ │ │ ldr r1, [pc, #24] @ (2d91f4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (2d91f8 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2d8bf0 │ │ │ │ ldrsb.w r0, [r8, #98] @ 0x62 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #176 @ 0xb0 │ │ │ │ + movs r5, #144 @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #202 @ 0xca │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -185835,15 +185831,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2d929c │ │ │ │ b.n 2d92e6 │ │ │ │ subs r0, r7, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r4, r4 │ │ │ │ + orrs r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, r3, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r6, r0, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r6, r4, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -185959,25 +185955,25 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r4, r1, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #72 @ 0x48 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r6, r6, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r3, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + movs r3, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r7, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r3, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -186014,27 +186010,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2d9574 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #116] @ (2d9578 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2d957c ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #92] @ (2d9580 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2d9584 ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -186050,37 +186046,37 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r1, [pc, #52] @ (2d9594 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d6658 │ │ │ │ - eors r4, r4 │ │ │ │ + b.w 5d6638 │ │ │ │ + eors r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r4 │ │ │ │ + lsrs r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - itee eq │ │ │ │ - lsleq r7, r0, #1 │ │ │ │ - lsrne r1, r2, #15 │ │ │ │ - movne r0, r0 │ │ │ │ + bkpt 0x00ee │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + lsrs r1, r2, #15 │ │ │ │ + movs r0, r0 │ │ │ │ lsrs r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6260062 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsrs r5, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186088,15 +186084,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2d95d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2d95fe │ │ │ │ @@ -186156,17 +186152,17 @@ │ │ │ │ b.w 415098 │ │ │ │ ldr r1, [pc, #12] @ (2d966c ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #12] @ (2d9670 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 4128b4 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #76 @ 0x4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r1, #74 @ 0x4a │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -186274,15 +186270,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2d97ea │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2d97fc │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2d9838 │ │ │ │ @@ -186893,17 +186889,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r2, r3, #29 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r6, r3, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + adds r4, r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r0, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r4, r3, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2d9c24 │ │ │ │ nop │ │ │ │ @@ -186979,15 +186975,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #76] @ (2d9fbc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2128] @ 0x850 │ │ │ │ bl 4147e8 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 4136d0 │ │ │ │ @@ -186995,19 +186991,19 @@ │ │ │ │ ldr.w r1, [r5, #2136] @ 0x858 │ │ │ │ bl 4147e8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 415584 │ │ │ │ nop │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r5, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r3, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r2, r0 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (2da094 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -187093,34 +187089,34 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #64] @ (2da0f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1800 @ 0x708 │ │ │ │ bl 2d9674 │ │ │ │ add.w r1, r4, #1824 @ 0x720 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9674 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #1848 @ 0x738 │ │ │ │ bl 2d9674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2d9fc0 │ │ │ │ nop │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r4, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + asrs r6, r2, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r5, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #232] @ (2da1f8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -187129,15 +187125,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (2da200 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ ldr r0, [pc, #212] @ (2da204 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 415518 │ │ │ │ @@ -187196,44 +187192,44 @@ │ │ │ │ ldr r2, [pc, #72] @ (2da214 ) │ │ │ │ ldr r1, [pc, #76] @ (2da218 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2da0a0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #62 @ 0x3e │ │ │ │ + adds r4, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r3, #28 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r3, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strd r0, r0, [ip, #392]! @ 0x188 │ │ │ │ - asrs r2, r7, #26 │ │ │ │ + asrs r2, r3, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r5, #26 │ │ │ │ + asrs r0, r1, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #14 │ │ │ │ + adds r3, #238 @ 0xee │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r2, #23] │ │ │ │ + ldrb r2, [r6, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #216] @ (2da304 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187326,15 +187322,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2da360 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2da392 │ │ │ │ cmp r4, #4 │ │ │ │ @@ -187634,21 +187630,21 @@ │ │ │ │ lsrs r0, r1, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r0, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r4, #29 │ │ │ │ lsls r1, r6, #1 │ │ │ │ pli [pc, #-4095] @ 2d967d │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr??.w pc, [pc, #4095] @ 2db683 │ │ │ │ - asrs r2, r2, #8 │ │ │ │ + asrs r2, r6, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r6, r2, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r6, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ @@ -187663,37 +187659,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2026] @ 0x7ea │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -187703,31 +187699,31 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2da754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ ldr r3, [pc, #24] @ (2da758 ) │ │ │ │ ldr r1, [pc, #24] @ (2da75c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (2da760 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2d8bf0 │ │ │ │ b.n 2da1c0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r6, r1, #6 │ │ │ │ + asrs r6, r5, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #6 │ │ │ │ + asrs r0, r6, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r4, #6 │ │ │ │ + asrs r6, r0, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -187930,15 +187926,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2da88c │ │ │ │ ldr r0, [pc, #136] @ (2daa1c ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2da88c │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2da836 │ │ │ │ ldr r2, [pc, #108] @ (2daa20 ) │ │ │ │ @@ -187965,43 +187961,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r7, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2da288 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - orrs r0, r2 │ │ │ │ + cmn r0, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #1 │ │ │ │ + asrs r2, r6, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r5, #30 │ │ │ │ + lsrs r4, r1, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r3, #30 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r5, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r0, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r5, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188138,15 +188134,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2dab10 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2daccc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2dab10 │ │ │ │ add.w r4, r0, #1992 @ 0x7c8 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2dacc0 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -188213,15 +188209,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2dacc8 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dabca │ │ │ │ ldr r0, [pc, #96] @ (2dacd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2dabcc │ │ │ │ ldr r1, [pc, #84] @ (2dacd8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188235,36 +188231,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2dacdc ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2dab10 │ │ │ │ nop │ │ │ │ lsls r6, r0, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #23 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r4, r0, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #19 │ │ │ │ + lsrs r4, r4, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 2dad88 │ │ │ │ sub sp, #24 │ │ │ │ @@ -188274,15 +188270,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #140] @ (2dad94 ) │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 415518 │ │ │ │ @@ -188322,21 +188318,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2da764 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #154 @ 0x9a │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r4, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r4, #15 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ svc 38 @ 0x26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -188347,26 +188343,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2dae40 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #124] @ (2dae44 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2dae48 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #104] @ (2dae4c ) │ │ │ │ ldr r3, [pc, #108] @ (2dae50 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -188384,38 +188380,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r1, [pc, #56] @ (2dae60 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ - movs r7, #224 @ 0xe0 │ │ │ │ + b.w 5d5304 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ + cmp r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r4, #7] │ │ │ │ + strb r6, [r0, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #296 @ (adr r6, 2daf74 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 2daef4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ lsls r5, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ udf #96 @ 0x60 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188670,15 +188666,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2db0ea │ │ │ │ ldr r0, [pc, #124] @ (2db1b0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2db0ea │ │ │ │ ldr r1, [pc, #108] @ (2db1b4 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188697,40 +188693,40 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #64] @ (2db1b8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2db010 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2dafaa │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [lr, #448] @ 0x1c0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [lr, #448]! @ 0x1c0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r6], #-448 @ 0xfffffe40 │ │ │ │ - lsrs r0, r1, #5 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r3, #5 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r5, [pc, #336] @ (2db308 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r2, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2db2d0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -188861,24 +188857,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2db340 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2da764 │ │ │ │ nop │ │ │ │ - movs r2, #122 @ 0x7a │ │ │ │ + movs r2, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r4, #27 │ │ │ │ + lsls r4, r0, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r2, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 2db3a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -188886,15 +188882,15 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #76] @ (2db3ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2012] @ 0x7dc │ │ │ │ bl 4136d0 │ │ │ │ ldr.w r1, [r5, #2016] @ 0x7e0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 4136d0 │ │ │ │ @@ -188902,19 +188898,19 @@ │ │ │ │ ldr.w r1, [r5, #2020] @ 0x7e4 │ │ │ │ bl 4147e8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 415584 │ │ │ │ nop │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r1, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2db6a0 ) │ │ │ │ @@ -189049,15 +189045,15 @@ │ │ │ │ bpl.n 2db466 │ │ │ │ ldr r0, [pc, #436] @ (2db6b0 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -189195,35 +189191,35 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2db466 │ │ │ │ ldr r0, [pc, #56] @ (2db6c0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2db5cc │ │ │ │ b.n 2db63e │ │ │ │ nop │ │ │ │ strb.w r0, [r4, #112] @ 0x70 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #24 │ │ │ │ + lsls r6, r2, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #21 │ │ │ │ + lsls r4, r3, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #17 │ │ │ │ + lsls r6, r3, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ @@ -189234,38 +189230,38 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2db728 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ ldr r2, [pc, #20] @ (2db72c ) │ │ │ │ ldr r1, [pc, #24] @ (2db730 ) │ │ │ │ ldr r0, [pc, #24] @ (2db734 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2d8b88 │ │ │ │ bvs.n 2db694 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r3, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r6, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r4, #18 │ │ │ │ + lsls r2, r0, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2db7b8 ) │ │ │ │ @@ -189273,58 +189269,58 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2db7c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #100] @ (2db7c4 ) │ │ │ │ ldr r1, [pc, #100] @ (2db7c8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #84] @ (2db7cc ) │ │ │ │ ldr r3, [pc, #88] @ (2db7d0 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2db7d4 ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #60] @ (2db7d8 ) │ │ │ │ ldr r1, [pc, #60] @ (2db7dc ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r4, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfbb60047 │ │ │ │ - ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ + @ instruction: 0xfb960047 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -189468,59 +189464,59 @@ │ │ │ │ movs r5, #1 │ │ │ │ b.n 2db8aa │ │ │ │ movs r5, #1 │ │ │ │ b.n 2db892 │ │ │ │ orrs.w r0, ip, #15728640 @ 0xf00000 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + lsls r4, r4, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r6, #4 │ │ │ │ + adds r2, r2, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r0, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r7, #3 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r1, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r1, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r4, #10 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2db7e0 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -189545,20 +189541,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2dba6e │ │ │ │ @@ -189580,15 +189576,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2dbb62 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2dba6a │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dbb96 │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2dbbcc ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -189639,22 +189635,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #208] @ (2dbbe8 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr r2, [pc, #192] @ (2dbbec ) │ │ │ │ ldr r3, [pc, #196] @ (2dbbf0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2dbbf4 ) │ │ │ │ @@ -189676,18 +189672,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2dba5c │ │ │ │ ldr r1, [pc, #136] @ (2dbbf8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2dbb38 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2dbbfc ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -189702,50 +189698,50 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xf2700070 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r4, r7 │ │ │ │ + subs r2, r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bcc.n 2dbbe8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r2, r2, #8 │ │ │ │ + lsls r2, r6, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r5, #7 │ │ │ │ + lsls r6, r1, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r1, r3 │ │ │ │ + subs r6, r5, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r2, r3 │ │ │ │ + subs r4, r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r6, #6 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds.w r0, r4, #112 @ 0x70 │ │ │ │ - lsls r0, r0, #3 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r1, #2 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r6, r0 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ + movs r2, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r6, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2db7e0 │ │ │ │ nop │ │ │ │ b.n 2db7e0 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -189766,23 +189762,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2dbc68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d61d0 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + b.w 5d61b0 │ │ │ │ + adds r4, r5, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r2, r6 │ │ │ │ + adds r2, r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2dbca4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -189790,23 +189786,23 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2dbcac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 381eec │ │ │ │ nop │ │ │ │ - adds r2, r1, r5 │ │ │ │ + adds r2, r5, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.u32 q8, q0, │ │ │ │ - vhadd.u q8, q3, │ │ │ │ + vhadd.u8 q8, q0, │ │ │ │ + vhadd.u16 q8, q3, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ ldr.w r9, [pc, #528] @ 2dbed8 │ │ │ │ @@ -189959,15 +189955,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 25fee8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dbde0 │ │ │ │ ldr r0, [pc, #160] @ (2dbf00 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2dbdd6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190007,27 +190003,27 @@ │ │ │ │ vmvn.i32 q0, #0 @ 0x00000000 │ │ │ │ bcs.n 2dbfa0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 4, cr0, cr10, cr7, {2} │ │ │ │ - vhadd.u32 q0, q1, │ │ │ │ - stc2l 0, cr0, [r4, #284]! @ 0x11c │ │ │ │ - cdp2 0, 15, cr0, cr0, cr7, {2} │ │ │ │ - ldc2 0, cr0, [r0, #284]! @ 0x11c │ │ │ │ - cdp2 0, 14, cr0, cr6, cr7, {2} │ │ │ │ - cdp2 0, 9, cr0, cr0, cr7, {2} │ │ │ │ - stc2l 0, cr0, [lr, #-284] @ 0xfffffee4 │ │ │ │ - cdp2 0, 6, cr0, cr0, cr7, {2} │ │ │ │ - asrs r4, r0, #28 │ │ │ │ + cdp2 0, 2, cr0, cr10, cr7, {2} │ │ │ │ + vhadd.u8 q0, q1, │ │ │ │ + stc2l 0, cr0, [r4, #284] @ 0x11c │ │ │ │ + cdp2 0, 13, cr0, cr0, cr7, {2} │ │ │ │ + ldc2 0, cr0, [r0, #284] @ 0x11c │ │ │ │ + cdp2 0, 12, cr0, cr6, cr7, {2} │ │ │ │ + cdp2 0, 7, cr0, cr0, cr7, {2} │ │ │ │ + stc2 0, cr0, [lr, #-284]! @ 0xfffffee4 │ │ │ │ + cdp2 0, 4, cr0, cr0, cr7, {2} │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [lr, #-284] @ 0xfffffee4 │ │ │ │ - cdp2 0, 7, cr0, cr14, cr7, {2} │ │ │ │ + ldc2l 0, cr0, [lr], #284 @ 0x11c │ │ │ │ + cdp2 0, 5, cr0, cr14, cr7, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #100] @ (2dbf8c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r1 │ │ │ │ @@ -190041,50 +190037,50 @@ │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2dbf9c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ (2dbfa0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r5, [r3, #60] @ 0x3c │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #68] @ (2dbfa4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d4f0c │ │ │ │ + bl 5d4eec │ │ │ │ ldr r3, [pc, #60] @ (2dbfa8 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stc2 0, cr0, [r0, #284] @ 0x11c │ │ │ │ + stc2l 0, cr0, [r0, #-284]! @ 0xfffffee4 │ │ │ │ ldc 0, cr0, [r0, #-448] @ 0xfffffe40 │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r2, #26 │ │ │ │ + asrs r4, r6, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cdp2 0, 1, cr0, cr0, cr7, {2} │ │ │ │ - @ instruction: 0xb6be │ │ │ │ + ldc2l 0, cr0, [r0, #284]! @ 0x11c │ │ │ │ + @ instruction: 0xb69e │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -190271,37 +190267,37 @@ │ │ │ │ str.w r3, [r4, #2872] @ 0xb38 │ │ │ │ b.n 2dc034 │ │ │ │ stc 0, cr0, [ip], {112} @ 0x70 │ │ │ │ ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb640047 │ │ │ │ - stc2l 0, cr0, [lr], {71} @ 0x47 │ │ │ │ - @ instruction: 0xfae00047 │ │ │ │ - @ instruction: 0xfbee0047 │ │ │ │ - @ instruction: 0xfaac0047 │ │ │ │ - @ instruction: 0xfb880047 │ │ │ │ - @ instruction: 0xfa660047 │ │ │ │ - @ instruction: 0xfb780047 │ │ │ │ + @ instruction: 0xfb440047 │ │ │ │ + stc2 0, cr0, [lr], #284 @ 0x11c │ │ │ │ + @ instruction: 0xfac00047 │ │ │ │ + @ instruction: 0xfbce0047 │ │ │ │ + @ instruction: 0xfa8c0047 │ │ │ │ + @ instruction: 0xfb680047 │ │ │ │ + @ instruction: 0xfa460047 │ │ │ │ + @ instruction: 0xfb580047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2dc274 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #136] @ (2dc278 ) │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2dc27c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #124] @ (2dc280 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2dc218 │ │ │ │ @@ -190309,15 +190305,15 @@ │ │ │ │ cbz r2, 2dc218 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2dc20c │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2dc266 │ │ │ │ ldr r6, [pc, #80] @ (2dc284 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2dc288 │ │ │ │ ldr r7, [pc, #80] @ (2dc28c ) │ │ │ │ @@ -190326,53 +190322,53 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2dc242 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2db7e0 │ │ │ │ nop │ │ │ │ - asrs r6, r3, #15 │ │ │ │ + asrs r6, r7, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr??.w r0, [r6, #71] @ 0x47 │ │ │ │ - @ instruction: 0xfa0a0047 │ │ │ │ + vld1.8 {d16[2]}, [sl], r7 │ │ │ │ ldmia r5!, {r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r6, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfb4c0047 │ │ │ │ - @ instruction: 0xfb600047 │ │ │ │ + @ instruction: 0xfb2c0047 │ │ │ │ + @ instruction: 0xfb400047 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2dc2e4 │ │ │ │ ldr r2, [pc, #64] @ (2dc2e8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2dc2ec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #52] @ (2dc2f0 ) │ │ │ │ ldr r3, [pc, #56] @ (2dc2f4 ) │ │ │ │ ldr r1, [pc, #56] @ (2dc2f8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -190382,20 +190378,20 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + b.w 5d5304 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r6, r3] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -190410,25 +190406,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2dc374 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #80] @ (2dc378 ) │ │ │ │ ldr r1, [pc, #80] @ (2dc37c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2dc380 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -190439,49 +190435,49 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r4, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r0, r2] │ │ │ │ + ldrb r6, [r4, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vmla.i32 d16, d14, d7[0] │ │ │ │ - str r0, [sp, #944] @ 0x3b0 │ │ │ │ + vmla.i d16, d14, d3[1] │ │ │ │ + str r0, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa600047 │ │ │ │ + @ instruction: 0xfa400047 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2dc3f0 ) │ │ │ │ ldr r2, [pc, #92] @ (2dc3f4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2dc3f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #80] @ (2dc3fc ) │ │ │ │ ldr r1, [pc, #80] @ (2dc400 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2dc404 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -190492,24 +190488,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r2, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r7, #8 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r0, r0] │ │ │ │ + ldrh r2, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vhadd.s32 q8, q5, │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + vhadd.s8 q8, q5, │ │ │ │ + str r0, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa000047 │ │ │ │ + vld1.8 {d16[2]}, [r0], r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr r3, [pc, #376] @ (2dc598 ) │ │ │ │ @@ -190661,15 +190657,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe82c0070 │ │ │ │ @ instruction: 0xe8260070 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7760047 │ │ │ │ + @ instruction: 0xf7560047 │ │ │ │ ldr??.w r0, [lr, r7] │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dc39c │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -190722,18 +190718,18 @@ │ │ │ │ blx 25fee8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dc5ce │ │ │ │ nop │ │ │ │ b.n 2dc344 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r2, #13041664 @ 0xc70000 │ │ │ │ - lsrs r4, r5, #30 │ │ │ │ + subs.w r0, r2, #13041664 @ 0xc70000 │ │ │ │ + lsrs r4, r1, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r1, #12] │ │ │ │ + str r4, [r5, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dc6ce │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -190750,23 +190746,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2dc6e4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2dc6b2 │ │ │ │ @@ -190784,18 +190780,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r2, r5, #29 │ │ │ │ + lsrs r2, r1, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf71c0047 │ │ │ │ - @ instruction: 0xf7240047 │ │ │ │ + @ instruction: 0xf6fc0047 │ │ │ │ + @ instruction: 0xf7040047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2dc81c ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ add.w r6, r0, #1952 @ 0x7a0 │ │ │ │ @@ -190908,20 +190904,20 @@ │ │ │ │ blx 25fee8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dc776 │ │ │ │ nop │ │ │ │ b.n 2dc2bc │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r6, #13041664 @ 0xc70000 │ │ │ │ - @ instruction: 0xf6560047 │ │ │ │ - ands.w r0, sl, #13041664 @ 0xc70000 │ │ │ │ - @ instruction: 0xf6660047 │ │ │ │ - @ instruction: 0xf3f20047 │ │ │ │ - addw r0, lr, #2119 @ 0x847 │ │ │ │ + bic.w r0, r6, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf6360047 │ │ │ │ + @ instruction: 0xf3fa0047 │ │ │ │ + movw r0, #26695 @ 0x6847 │ │ │ │ + @ instruction: 0xf3d20047 │ │ │ │ + @ instruction: 0xf5ee0047 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2dc8a0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #84] @ (2dc8a4 ) │ │ │ │ @@ -190929,22 +190925,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2dc88a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -190952,18 +190948,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r3, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf5340047 │ │ │ │ - adc.w r0, r6, #13041664 @ 0xc70000 │ │ │ │ + adds.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf5260047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -190991,15 +190987,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2dcb9c ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2dc910 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -191238,28 +191234,28 @@ │ │ │ │ b.n 2dcad0 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dd290 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf3f80047 │ │ │ │ - @ instruction: 0xf4a00047 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + @ instruction: 0xf3d80047 │ │ │ │ + eor.w r0, r0, #13041664 @ 0xc70000 │ │ │ │ + lsrs r6, r0, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 2dd250 │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2dd1ec │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf27c0047 │ │ │ │ - @ instruction: 0xf4e80047 │ │ │ │ + @ instruction: 0xf25c0047 │ │ │ │ + @ instruction: 0xf4c80047 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r6, #71 @ 0x47 │ │ │ │ - @ instruction: 0xf3940047 │ │ │ │ + @ instruction: 0xf0e60047 │ │ │ │ + @ instruction: 0xf3740047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2dcc68 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #156] @ (2dcc6c ) │ │ │ │ @@ -191270,33 +191266,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #136] @ (2dcc74 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -191315,33 +191311,33 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2dcc80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r0, #8 │ │ │ │ + lsrs r0, r4, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub.w r0, lr, #71 @ 0x47 │ │ │ │ - @ instruction: 0xf0ec0047 │ │ │ │ - sub.w r0, lr, #71 @ 0x47 │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + @ instruction: 0xf18e0047 │ │ │ │ + @ instruction: 0xf0cc0047 │ │ │ │ + @ instruction: 0xf18e0047 │ │ │ │ + lsrs r6, r5, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movw r0, #32839 @ 0x8047 │ │ │ │ - vmla.i32 d0, d4, d7[0] │ │ │ │ + @ instruction: 0xf2280047 │ │ │ │ + vmla.i d0, d4, d3[1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [pc, #868] @ (2dd000 ) │ │ │ │ @@ -191363,15 +191359,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2dceb4 │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2dce6c │ │ │ │ @@ -191650,48 +191646,48 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2db7e0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #4 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bic.w r0, r6, #71 @ 0x47 │ │ │ │ + and.w r0, r6, #71 @ 0x47 │ │ │ │ svc 162 @ 0xa2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ svc 156 @ 0x9c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf0c00047 │ │ │ │ + @ instruction: 0xf0a00047 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0, #284]! @ 0x11c │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + ldcl 0, cr0, [r0, #284] @ 0x11c │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf0e40047 │ │ │ │ + @ instruction: 0xf0c40047 │ │ │ │ udf #12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stcl 0, cr0, [r4, #-284]! @ 0xfffffee4 │ │ │ │ + stcl 0, cr0, [r4, #-284] @ 0xfffffee4 │ │ │ │ ble.n 2dcfb8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bic.w r0, r8, #71 @ 0x47 │ │ │ │ - stc 0, cr0, [r4, #-284] @ 0xfffffee4 │ │ │ │ - vmla.i32 d0, d10, d7[0] │ │ │ │ - stcl 0, cr0, [r6], {71} @ 0x47 │ │ │ │ - lsls r6, r2, #26 │ │ │ │ + and.w r0, r8, #71 @ 0x47 │ │ │ │ + stcl 0, cr0, [r4], #284 @ 0x11c │ │ │ │ + vmla.i d0, d10, d3[1] │ │ │ │ + stc 0, cr0, [r6], #284 @ 0x11c │ │ │ │ + lsls r6, r6, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - and.w r0, sl, #71 @ 0x47 │ │ │ │ + vmla.i32 d16, d10, d7[0] │ │ │ │ bgt.n 2dd028 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mcrr 0, 4, r0, r8, cr7 │ │ │ │ - lsls r6, r3, #24 │ │ │ │ + stc 0, cr0, [r8], #-284 @ 0xfffffee4 │ │ │ │ + lsls r6, r7, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s q8, q1, │ │ │ │ + vhadd.s16 q8, q1, │ │ │ │ bgt.n 2dd148 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -191716,26 +191712,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2dd0e2 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2dd09e │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -191785,28 +191781,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (2dd17c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2dd11a │ │ │ │ nop │ │ │ │ blt.n 2dd110 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldcl 0, cr0, [r6], #284 @ 0x11c │ │ │ │ - stc 0, cr0, [r8, #-284] @ 0xfffffee4 │ │ │ │ + ldcl 0, cr0, [r6], {71} @ 0x47 │ │ │ │ + stcl 0, cr0, [r8], #284 @ 0x11c │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeada0047 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + @ instruction: 0xeaba0047 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 7, cr0, cr12, cr7, {2} │ │ │ │ - @ instruction: 0xeaa40047 │ │ │ │ - lsls r4, r0, #18 │ │ │ │ + cdp 0, 5, cr0, cr12, cr7, {2} │ │ │ │ + eor.w r0, r4, r7, lsl #1 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 1, cr0, cr10, cr7, {2} │ │ │ │ + ldcl 0, cr0, [sl, #284]! @ 0x11c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2dd3b0 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ ldr r2, [pc, #540] @ (2dd3b4 ) │ │ │ │ @@ -192006,38 +192002,38 @@ │ │ │ │ nop │ │ │ │ bge.n 2dd324 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2dd31c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r4, r0, #16 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe98e0047 │ │ │ │ - ldc 0, cr0, [lr, #284] @ 0x11c │ │ │ │ + strd r0, r0, [lr, #-284]! @ 0x11c │ │ │ │ + ldcl 0, cr0, [lr, #-284]! @ 0xfffffee4 │ │ │ │ bls.n 2dd328 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrd r0, r0, [r4], #284 @ 0x11c │ │ │ │ - lsls r2, r2, #11 │ │ │ │ + @ instruction: 0xe8d40047 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stcl 0, cr0, [lr], {71} @ 0x47 │ │ │ │ - @ instruction: 0xe8c00047 │ │ │ │ - lsls r6, r3, #10 │ │ │ │ + stc 0, cr0, [lr], #284 @ 0x11c │ │ │ │ + stmia.w r0!, {r0, r1, r2, r6} │ │ │ │ + lsls r6, r7, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc 0, cr0, [lr], #284 @ 0x11c │ │ │ │ - ldmia.w sl, {r0, r1, r2, r6} │ │ │ │ - lsls r0, r6, #9 │ │ │ │ + ldc 0, cr0, [lr], {71} @ 0x47 │ │ │ │ + ldrd r0, r0, [sl], #-284 @ 0x11c │ │ │ │ + lsls r0, r2, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mrrc 0, 4, r0, r4, cr7 │ │ │ │ - @ instruction: 0xe8580047 │ │ │ │ - lsls r6, r6, #8 │ │ │ │ + ldc 0, cr0, [r4], #-284 @ 0xfffffee4 │ │ │ │ + @ instruction: 0xe8380047 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc 0, cr0, [lr], #-284 @ 0xfffffee4 │ │ │ │ + ldc 0, cr0, [lr], {71} @ 0x47 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2dd412 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -192083,27 +192079,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2dd4a4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strex r0, r0, [r8, #284] @ 0x11c │ │ │ │ + @ instruction: 0xe8280047 │ │ │ │ │ │ │ │ 002dd4a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -192121,15 +192117,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2dd4fe │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2dd4d2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -192139,18 +192135,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - lsls r0, r1, #4 │ │ │ │ + lsls r0, r5, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r6} │ │ │ │ - @ instruction: 0xe8d20047 │ │ │ │ + ldmia.w lr, {r0, r1, r2, r6} │ │ │ │ + ldmia.w r2!, {r0, r1, r2, r6} │ │ │ │ │ │ │ │ 002dd51c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #52] @ (2dd560 ) │ │ │ │ @@ -192163,28 +192159,28 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2dd568 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - lsls r6, r3, #2 │ │ │ │ + lsls r6, r7, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strex r0, r0, [r8, #284] @ 0x11c │ │ │ │ - b.n 2dd47c │ │ │ │ + @ instruction: 0xe8280047 │ │ │ │ + b.n 2dd43c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dd56c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -192200,31 +192196,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - lsls r0, r1, #1 │ │ │ │ + movs r0, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2dd42c │ │ │ │ + b.n 2dd3ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2dd5ac │ │ │ │ + b.n 2dd56c │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2dd5d4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1589] @ 0x635 │ │ │ │ @@ -192233,22 +192229,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2dd60c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ @ instruction: 0xf4e40062 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2dd6ac │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -192374,21 +192370,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr.w ip, [pc, #96] @ 2dd7d4 │ │ │ │ add ip, pc │ │ │ │ b.n 2dd734 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr.w ip, [pc, #80] @ 2dd7d8 │ │ │ │ add ip, pc │ │ │ │ b.n 2dd700 │ │ │ │ ldr r2, [pc, #76] @ (2dd7dc ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -192405,15 +192401,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2dd7e8 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2dd6f2 │ │ │ │ nop │ │ │ │ bpl.n 2dd8c4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -192424,15 +192420,15 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #528] @ (2dd9f0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3240062 │ │ │ │ - cdp 0, 9, cr0, cr6, cr7, {2} │ │ │ │ + cdp 0, 7, cr0, cr6, cr7, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -192572,15 +192568,15 @@ │ │ │ │ b.n 2dd93a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2dda18 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -192597,15 +192593,15 @@ │ │ │ │ bpl.n 2dd95a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2dda24 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [pc, #72] @ (2dda28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dd944 │ │ │ │ ldr r3, [pc, #52] @ (2dda20 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -192613,92 +192609,92 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dd944 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2dda2c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2dd944 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2dd93a │ │ │ │ nop │ │ │ │ bcc.n 2dd998 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl], #284 @ 0x11c │ │ │ │ + stc 0, cr0, [sl], {71} @ 0x47 │ │ │ │ cmp r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [ip], {71} @ 0x47 │ │ │ │ + ldcl 0, cr0, [ip], #-284 @ 0xfffffee4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2ddaac ) │ │ │ │ ldr r2, [pc, #108] @ (2ddab0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2ddab4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #96] @ (2ddab8 ) │ │ │ │ ldr r1, [pc, #96] @ (2ddabc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #80] @ (2ddac0 ) │ │ │ │ ldr r2, [pc, #84] @ (2ddac4 ) │ │ │ │ ldr r3, [pc, #84] @ (2ddac8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2ddacc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #60] @ (2ddad0 ) │ │ │ │ ldr r1, [pc, #64] @ (2ddad4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r4], #352 @ 0x160 │ │ │ │ - @ instruction: 0xfb920046 │ │ │ │ - cmp r6, sl │ │ │ │ + stc2 0, cr0, [r4], {88} @ 0x58 │ │ │ │ + @ instruction: 0xfb720046 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2de110 │ │ │ │ + b.n 2de0d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2de140 │ │ │ │ + b.n 2de100 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r7, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -192791,27 +192787,27 @@ │ │ │ │ bne.n 2ddc36 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1589] @ 0x635 │ │ │ │ cbz r2, 2ddbf2 │ │ │ │ cbz r3, 2ddc1e │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2ddc60 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 733dc4 │ │ │ │ + bl 733da4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2ddc04 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 415098 │ │ │ │ @@ -192823,15 +192819,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ddc04 │ │ │ │ b.n 2ddbfa │ │ │ │ ldr r1, [pc, #56] @ (2ddc70 ) │ │ │ │ @@ -192845,28 +192841,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ddbb0 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ddc78 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ddbb0 │ │ │ │ nop │ │ │ │ ... │ │ │ │ beq.n 2ddbe8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mvns r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r6, r7, lsl #1 │ │ │ │ + orr.w r0, r6, r7, lsl #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -193079,18 +193075,18 @@ │ │ │ │ blx 25fee8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dde0a │ │ │ │ nop │ │ │ │ ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2ddf64 │ │ │ │ + ble.n 2ddf24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr.w r0, [r4, r8, lsl #1] │ │ │ │ - ldr r0, [pc, #352] @ (2de01c ) │ │ │ │ + ldrh.w r0, [r4, r8, lsl #1] │ │ │ │ + ldr r0, [pc, #224] @ (2ddf9c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2de3b8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -193101,15 +193097,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2de3c0 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr.w sl, [pc, #1220] @ 2de3c4 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -193570,77 +193566,79 @@ │ │ │ │ ldr r1, [pc, #124] @ (2de428 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2de358 │ │ │ │ ldr r2, [pc, #120] @ (2de42c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2de350 │ │ │ │ nop │ │ │ │ - ldrb.w r0, [r2, r8, lsl #1] │ │ │ │ - @ instruction: 0xe80a0047 │ │ │ │ - @ instruction: 0xe81e0047 │ │ │ │ + @ instruction: 0xf7f20058 │ │ │ │ + b.n 2de394 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + b.n 2de3c0 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ ldmia r5!, {r2, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2de47c │ │ │ │ + bgt.n 2de43c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2de304 │ │ │ │ + b.n 2de2c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2de2ec │ │ │ │ + blt.n 2de4ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf66c0058 │ │ │ │ - b.n 2de0f4 │ │ │ │ + movw r0, #51288 @ 0xc858 │ │ │ │ + b.n 2de0b4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2de45c │ │ │ │ + blt.n 2de41c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2de3f8 │ │ │ │ + bls.n 2de3b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf4fa0058 │ │ │ │ - b.n 2ddf40 │ │ │ │ + @ instruction: 0xf4da0058 │ │ │ │ + b.n 2ddf00 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2de37c │ │ │ │ + bls.n 2de33c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r6, #16 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 2de450 │ │ │ │ + bls.n 2de410 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ddcfc │ │ │ │ + b.n 2ddcbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2de358 │ │ │ │ + bhi.n 2de318 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r0, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #24 @ (adr r1, 2de424 ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 2de7a4 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r4, r3, #26 │ │ │ │ + lsls r4, r7, #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 2de486 │ │ │ │ + cbnz r4, 2de47e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 2deaf0 │ │ │ │ + b.n 2deab0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2debfc │ │ │ │ + b.n 2debbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2deab4 │ │ │ │ + b.n 2dea74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r3, #4 │ │ │ │ + subs r6, r7, #3 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 2dea9c │ │ │ │ + b.n 2dea5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2dea94 │ │ │ │ + b.n 2dea54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2dea8c │ │ │ │ + b.n 2dea4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -193661,22 +193659,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #232 @ (adr r3, 2de580 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #216 @ (adr r3, 2de580 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2de540 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -193735,28 +193733,28 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733dc4 │ │ │ │ + b.w 733da4 │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -193776,22 +193774,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2de6c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2de6c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2de686 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -193848,15 +193846,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733dc4 │ │ │ │ + b.w 733da4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -193869,50 +193867,50 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2de734 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #64] @ (2de738 ) │ │ │ │ ldr r1, [pc, #64] @ (2de73c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #48] @ (2de740 ) │ │ │ │ ldr r3, [pc, #52] @ (2de744 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - and.w r0, r4, #88 @ 0x58 │ │ │ │ - cdp 0, 15, cr0, cr2, cr6, {2} │ │ │ │ - subs r0, #182 @ 0xb6 │ │ │ │ + vshr.s32 q8, q4, #28 │ │ │ │ + cdp 0, 13, cr0, cr2, cr6, {2} │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 2de650 │ │ │ │ + bvs.n 2de810 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2de680 │ │ │ │ + bvs.n 2de640 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2de8d0 │ │ │ │ + b.n 2de890 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2de7a4 ) │ │ │ │ @@ -193920,50 +193918,50 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2de7ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #64] @ (2de7b0 ) │ │ │ │ ldr r1, [pc, #64] @ (2de7b4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #48] @ (2de7b8 ) │ │ │ │ ldr r3, [pc, #52] @ (2de7bc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - vshr.s8 q0, q4, #4 │ │ │ │ - cdp 0, 7, cr0, cr10, cr6, {2} │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + vqadd.s32 q8, q6, q4 │ │ │ │ + cdp 0, 5, cr0, cr10, cr6, {2} │ │ │ │ + subs r0, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 2de7d8 │ │ │ │ + bpl.n 2de798 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2de808 │ │ │ │ + bvs.n 2de7c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2de8a8 │ │ │ │ + b.n 2de868 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2de81c ) │ │ │ │ @@ -193971,50 +193969,50 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2de824 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #64] @ (2de828 ) │ │ │ │ ldr r1, [pc, #64] @ (2de82c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #48] @ (2de830 ) │ │ │ │ ldr r3, [pc, #52] @ (2de834 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - vqadd.s16 q0, q2, q4 │ │ │ │ - cdp 0, 0, cr0, cr2, cr6, {2} │ │ │ │ - adds r7, #198 @ 0xc6 │ │ │ │ + mrc 0, 7, r0, cr4, cr8, {2} │ │ │ │ + stcl 0, cr0, [r2, #280]! @ 0x118 │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 2de760 │ │ │ │ + bpl.n 2de920 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2de790 │ │ │ │ + bpl.n 2de750 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2de890 │ │ │ │ + b.n 2de850 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -194115,30 +194113,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2de932 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2de9a4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2de932 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2de928 │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2de9e0 │ │ │ │ + bgt.n 2de9a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 2dea34 │ │ │ │ sub sp, #20 │ │ │ │ @@ -194150,15 +194148,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r3, r0, r5 │ │ │ │ add.w r3, r3, #34304 @ 0x8600 │ │ │ │ movw r2, #34320 @ 0x8610 │ │ │ │ strb r6, [r3, #0] │ │ │ │ add.w r3, r5, r4, lsl #4 │ │ │ │ add r3, r0 │ │ │ │ strb r6, [r3, r2] │ │ │ │ @@ -194186,18 +194184,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stc 0, cr0, [sl, #-352]! @ 0xfffffea0 │ │ │ │ - ble.n 2deab4 │ │ │ │ + stc 0, cr0, [sl, #-352] @ 0xfffffea0 │ │ │ │ + ble.n 2dea74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2dea7c │ │ │ │ + bgt.n 2dea3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (2dead0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194205,15 +194203,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2dead8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2deadc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2deaaa │ │ │ │ add.w r4, r5, #128 @ 0x80 │ │ │ │ @@ -194247,26 +194245,26 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25fee8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dea78 │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r4], {88} @ 0x58 │ │ │ │ - bgt.n 2de9f4 │ │ │ │ + ldcl 0, cr0, [r4], #-352 @ 0xfffffea0 │ │ │ │ + bgt.n 2debb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2dea20 │ │ │ │ + bgt.n 2de9e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2deb44 │ │ │ │ + bne.n 2deb04 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r4, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (2deba0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194274,15 +194272,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #160] @ (2deba8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #144] @ (2debac ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2deb7c │ │ │ │ add.w r9, r4, #8640 @ 0x21c0 │ │ │ │ @@ -194291,15 +194289,15 @@ │ │ │ │ add.w r9, r9, #16 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 2deb60 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2deb50 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 2deb76 │ │ │ │ bl 4136d0 │ │ │ │ @@ -194324,26 +194322,26 @@ │ │ │ │ ldr r2, [pc, #40] @ (2debb8 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25fee8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2deb26 │ │ │ │ - @ instruction: 0xebe60058 │ │ │ │ - blt.n 2deb68 │ │ │ │ + rsb r0, r6, r8, lsr #1 │ │ │ │ + blt.n 2deb28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2deb94 │ │ │ │ + blt.n 2deb54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmia r1!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2dec70 │ │ │ │ + beq.n 2dec30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #62 @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #396] @ (2ded5c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -194353,15 +194351,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #392] @ (2ded64 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ (2ded68 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [pc, #376] @ (2ded6c ) │ │ │ │ add.w r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ add r6, pc │ │ │ │ @@ -194373,15 +194371,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #124] @ 0x7c │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ded1c │ │ │ │ ldr r6, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -194435,15 +194433,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -194471,15 +194469,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ b.n 2decc0 │ │ │ │ ldr r2, [pc, #88] @ (2ded78 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #84] @ (2ded7c ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -194500,35 +194498,35 @@ │ │ │ │ ldr r0, [pc, #60] @ (2ded8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds.w r0, r6, r8, lsr #1 │ │ │ │ - blt.n 2ded80 │ │ │ │ + @ instruction: 0xeaf60058 │ │ │ │ + bge.n 2ded40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2dedac │ │ │ │ + blt.n 2ded6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmia r0!, {r3, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bl 25cd72 │ │ │ │ ldr??.w pc, [fp, #255]! │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2dedcc │ │ │ │ + blt.n 2ded8c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xe99e0058 │ │ │ │ - bls.n 2decc4 │ │ │ │ + ldrd r0, r0, [lr, #-352]! @ 0x160 │ │ │ │ + bls.n 2dee84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2dedb8 │ │ │ │ + bge.n 2ded78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2dedf4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194538,15 +194536,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2dedde │ │ │ │ ldr r1, [pc, #52] @ (2dee00 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -194559,18 +194557,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2debbc │ │ │ │ nop │ │ │ │ - strd r0, r0, [r2, #-352] @ 0x160 │ │ │ │ - bls.n 2dee70 │ │ │ │ + stmdb r2!, {r3, r4, r6} │ │ │ │ + bls.n 2dee30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2deea0 │ │ │ │ + bls.n 2dee60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bgt.n 2dedfc │ │ │ │ lsls r2, r4, #1 │ │ │ │ bgt.n 2dedd8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -194584,15 +194582,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2dee56 │ │ │ │ ldr r1, [pc, #52] @ (2dee78 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -194605,18 +194603,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2debbc │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8ca0058 │ │ │ │ - bhi.n 2dedf8 │ │ │ │ + stmia.w sl!, {r3, r4, r6} │ │ │ │ + bhi.n 2dedb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2dee28 │ │ │ │ + bhi.n 2dede8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bgt.n 2ded84 │ │ │ │ lsls r2, r4, #1 │ │ │ │ bgt.n 2def60 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -194630,15 +194628,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2deece │ │ │ │ ldr r1, [pc, #52] @ (2deef0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -194651,18 +194649,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #364 @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2debbc │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8520058 │ │ │ │ - bhi.n 2def80 │ │ │ │ + @ instruction: 0xe8320058 │ │ │ │ + bhi.n 2def40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2defb0 │ │ │ │ + bhi.n 2def70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bgt.n 2def0c │ │ │ │ lsls r2, r4, #1 │ │ │ │ blt.n 2deee8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2def56 │ │ │ │ @@ -194722,64 +194720,64 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2defa4 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - bge.n 2deee0 │ │ │ │ + bge.n 2deea0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2df00c │ │ │ │ + blt.n 2defcc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2defd0 │ │ │ │ + blt.n 2def90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2def54 │ │ │ │ + bge.n 2def14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2def80 │ │ │ │ + bge.n 2def40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2def04 │ │ │ │ + bge.n 2deec4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2df068 │ │ │ │ + bge.n 2df028 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2defe8 │ │ │ │ + blt.n 2defa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2df00c │ │ │ │ + blt.n 2defcc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2df000 │ │ │ │ + blt.n 2defc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2df08c │ │ │ │ + bge.n 2df04c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2defb4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d64 │ │ │ │ + b.w 5d9d44 │ │ │ │ nop │ │ │ │ b.n 2df1d0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (2defc4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ nop │ │ │ │ - mcrr 0, 4, r0, r0, cr6 │ │ │ │ + stc 0, cr0, [r0], #-280 @ 0xfffffee8 │ │ │ │ ldr r3, [pc, #16] @ (2defdc ) │ │ │ │ ldr r2, [pc, #20] @ (2defe0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2defe4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ pop {r2, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r6], #-280 @ 0xfffffee8 │ │ │ │ + stc 0, cr0, [r6], {70} @ 0x46 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -194790,15 +194788,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2df074 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #92] @ (2df078 ) │ │ │ │ ldr.w r2, [r0, #320] @ 0x140 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #324] @ 0x144 │ │ │ │ orrs r3, r5 │ │ │ │ @@ -194821,31 +194819,31 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2df02c │ │ │ │ ldr r0, [pc, #44] @ (2df084 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2df02c │ │ │ │ - bge.n 2defbc │ │ │ │ + bge.n 2def7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbc.w r0, r2, r8, lsr #1 │ │ │ │ - bge.n 2defe8 │ │ │ │ + adc.w r0, r2, r8, lsr #1 │ │ │ │ + bge.n 2defa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2df180 │ │ │ │ + bge.n 2df140 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2df0f8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194865,15 +194863,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2df104 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [pc, #52] @ (2df100 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2df0ae │ │ │ │ ldr r1, [pc, #44] @ (2df108 ) │ │ │ │ @@ -194884,27 +194882,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2df0ae │ │ │ │ ldr r0, [pc, #32] @ (2df10c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ nop │ │ │ │ cbnz r4, 2df168 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2df1a0 │ │ │ │ + bge.n 2df160 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [pc, #432] @ (2df2bc ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2df1b4 │ │ │ │ + bge.n 2df174 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2df168 ) │ │ │ │ ldr r3, [pc, #88] @ (2df16c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2df12c │ │ │ │ @@ -194925,41 +194923,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2df174 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2df11e │ │ │ │ ldr r0, [pc, #48] @ (2df178 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [pc, #44] @ (2df17c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2df11e │ │ │ │ ldr r3, [pc, #28] @ (2df174 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2df11e │ │ │ │ ldr r0, [pc, #28] @ (2df180 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ cbnz r4, 2df1ba │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2df238 │ │ │ │ + bge.n 2df1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2df1a8 │ │ │ │ + bls.n 2df168 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2df218 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194970,15 +194968,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2df224 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #112] @ (2df228 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2df1ec │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ @@ -195009,31 +195007,31 @@ │ │ │ │ bpl.n 2df1c0 │ │ │ │ ldrd r2, r3, [r0, #352] @ 0x160 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2df234 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2df1c0 │ │ │ │ nop │ │ │ │ - strd r0, r0, [sl, #352] @ 0x160 │ │ │ │ - bls.n 2df228 │ │ │ │ + @ instruction: 0xe9aa0058 │ │ │ │ + bhi.n 2df1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2df254 │ │ │ │ + bhi.n 2df214 │ │ │ │ lsls r7, r0, #1 │ │ │ │ hlt 0x001a │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2df1c4 │ │ │ │ + bls.n 2df184 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ @@ -195186,15 +195184,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #328] @ 0x148 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -195226,30 +195224,30 @@ │ │ │ │ nop │ │ │ │ cbnz r6, 2df47e │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 2df46c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrd r0, r0, [r6], #-352 @ 0x160 │ │ │ │ + @ instruction: 0xe8560058 │ │ │ │ lsls r1, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2df3a4 │ │ │ │ + bhi.n 2df364 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2df360 │ │ │ │ + bhi.n 2df520 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2df318 │ │ │ │ + b.n 2df2d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 2df39c │ │ │ │ + bvs.n 2df55c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2df2dc │ │ │ │ + b.n 2df29c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 2df560 │ │ │ │ + bvs.n 2df520 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ (2df50c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -195258,34 +195256,34 @@ │ │ │ │ ldr r1, [pc, #144] @ (2df514 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #128] @ (2df518 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (2df51c ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ (2df520 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #96] @ (2df524 ) │ │ │ │ ldr r2, [pc, #96] @ (2df528 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #96] @ (2df52c ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -195310,23 +195308,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 2df2d8 │ │ │ │ + b.n 2df298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2df7b8 │ │ │ │ + b.n 2df778 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r2, #246 @ 0xf6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 2df460 │ │ │ │ + bvc.n 2df420 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2df49c │ │ │ │ + bvc.n 2df45c │ │ │ │ lsls r7, r0, #1 │ │ │ │ orrs r2, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ blt.n 2df50c │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r7, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -195358,15 +195356,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2df650 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2df5b2 │ │ │ │ @@ -195387,19 +195385,19 @@ │ │ │ │ cbz r1, 2df5ca │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2df5f8 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bc75c │ │ │ │ + bl 5bc73c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2df59e │ │ │ │ add.w r2, r5, #408 @ 0x198 │ │ │ │ str.w r2, [r5, #412] @ 0x19c │ │ │ │ @@ -195408,15 +195406,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2df5d6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 5bd450 │ │ │ │ + bl 5bd430 │ │ │ │ ldr r2, [pc, #108] @ (2df67c ) │ │ │ │ ldr r3, [pc, #96] @ (2df670 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -195446,33 +195444,33 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - b.n 2df28c │ │ │ │ + b.n 2df24c │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xb6f6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2df6e8 │ │ │ │ + bpl.n 2df6a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2df704 │ │ │ │ + bpl.n 2df6c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xb640 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2df0d8 │ │ │ │ + b.n 2df098 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 2df728 │ │ │ │ + bvs.n 2df6e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2df758 │ │ │ │ + bmi.n 2df718 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2df6bc │ │ │ │ + bpl.n 2df67c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2df778 ) │ │ │ │ @@ -195495,31 +195493,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2df74e │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bc75c │ │ │ │ + bl 5bc73c │ │ │ │ ldr r0, [pc, #156] @ (2df780 ) │ │ │ │ ldr r2, [pc, #156] @ (2df784 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2df788 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bd450 │ │ │ │ + bl 5bd430 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2df760 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2df708 │ │ │ │ @@ -195565,19 +195563,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2df716 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ push {r3, r5, r7, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2df084 │ │ │ │ + b.n 2df044 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2df828 │ │ │ │ + bpl.n 2df7e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2df868 │ │ │ │ + bpl.n 2df828 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r1, r2, r5, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -195627,15 +195625,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2df884 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -195645,47 +195643,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2df88c ) │ │ │ │ ldr r1, [pc, #80] @ (2df890 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #64] @ (2df894 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5be274 │ │ │ │ + bl 5be254 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2df898 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2df820 │ │ │ │ ldr r0, [pc, #32] @ (2df89c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2df820 │ │ │ │ - bmi.n 2df834 │ │ │ │ + bmi.n 2df7f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2dfedc │ │ │ │ + b.n 2dfe9c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 2df884 │ │ │ │ + bcc.n 2df844 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2df8bc │ │ │ │ + bcc.n 2df87c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2df938 │ │ │ │ + bmi.n 2df8f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2df7d8 │ │ │ │ + bmi.n 2df998 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2df938 │ │ │ │ + bmi.n 2df8f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -195703,47 +195701,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2df8f6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2df8f6 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2df992 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 5bc75c │ │ │ │ + bl 5bc73c │ │ │ │ ldr r0, [pc, #164] @ (2df9b4 ) │ │ │ │ ldr r2, [pc, #168] @ (2df9b8 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2df9bc ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bd450 │ │ │ │ + bl 5bd430 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2df97e │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2df932 │ │ │ │ @@ -195790,19 +195788,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2df900 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ cbz r6, 2dfa12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2dfe64 │ │ │ │ + b.n 2dfe24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 2dfa08 │ │ │ │ + bcc.n 2df9c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2dfa48 │ │ │ │ + bcc.n 2dfa08 │ │ │ │ lsls r7, r0, #1 │ │ │ │ uxtb r4, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -195813,15 +195811,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2dfa70 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r5, [r0, #408] @ 0x198 │ │ │ │ ldr.w r8, [pc, #124] @ 2dfa74 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2dfa54 │ │ │ │ ldr r3, [pc, #120] @ (2dfa78 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #368 @ 0x170 │ │ │ │ @@ -195858,27 +195856,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ blx 25dbe4 │ │ │ │ - beq.n 2dfa04 │ │ │ │ + beq.n 2df9c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2dfd7c │ │ │ │ + b.n 2dfd3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 2dfa2c │ │ │ │ + beq.n 2df9ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ sxtb r0, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2dfe58 │ │ │ │ + b.n 2dfe18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2dfa2c │ │ │ │ + bcs.n 2df9ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2dfb38 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -195899,24 +195897,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2df8a0 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2dfb2c │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 5bbbb8 │ │ │ │ + bl 5bbb98 │ │ │ │ cbz r0, 2dfb2c │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dfab8 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2dfb1a │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -195943,15 +195941,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2defb8 │ │ │ │ cbz r4, 2dfb68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2dfdec │ │ │ │ + b.n 2dfdac │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -195983,15 +195981,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 2dfdb0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5bbbb8 │ │ │ │ + bl 5bbb98 │ │ │ │ cbz r0, 2dfc0a │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dfc32 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -196050,28 +196048,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2dfd54 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bc75c │ │ │ │ + bl 5bc73c │ │ │ │ ldr r2, [pc, #376] @ (2dfddc ) │ │ │ │ ldr r1, [pc, #380] @ (2dfde0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bd450 │ │ │ │ + bl 5bd430 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2dfd40 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2dfc82 │ │ │ │ @@ -196097,27 +196095,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2dfd74 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bc75c │ │ │ │ + bl 5bc73c │ │ │ │ ldr r1, [pc, #268] @ (2dfde4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bd450 │ │ │ │ + bl 5bd430 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2dfd66 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2dfcf6 │ │ │ │ @@ -196138,15 +196136,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2dfbc8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -196199,35 +196197,35 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #416 @ 0x1a0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2dfec4 │ │ │ │ + b.n 2dfe84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + svc 176 @ 0xb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 206 @ 0xce │ │ │ │ + svc 174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 2dfd10 │ │ │ │ + beq.n 2dfed0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add sp, #264 @ 0x108 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r7, {r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7, {r2, r7} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2dfd80 │ │ │ │ + ble.n 2dfd40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r2, r3} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -196252,15 +196250,15 @@ │ │ │ │ cbz r1, 2dfe34 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2dfe7c │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2dfe84 │ │ │ │ ldr r3, [pc, #248] @ (2dff40 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -196327,72 +196325,72 @@ │ │ │ │ b.n 2dfe54 │ │ │ │ ldr r1, [pc, #116] @ (2dff58 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2dfe92 │ │ │ │ ldr r0, [pc, #112] @ (2dff5c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2dfe4e │ │ │ │ bl 415098 │ │ │ │ b.n 2dfedc │ │ │ │ ldr r1, [pc, #100] @ (2dff60 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2dff64 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2dfe4e │ │ │ │ ldr r3, [pc, #88] @ (2dff68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dfe9c │ │ │ │ ldr r3, [pc, #36] @ (2dff40 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dfe9c │ │ │ │ ldr r0, [pc, #72] @ (2dff6c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2dfe9c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r6, sp, #216 @ 0xd8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #992 @ 0x3e0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2dffd0 │ │ │ │ + ble.n 2dff90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r4, r5, r6} │ │ │ │ + ldmia r3!, {r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3} │ │ │ │ + ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2e0034 │ │ │ │ + bgt.n 2dfff4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2e0120 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -196411,20 +196409,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5bbbb8 │ │ │ │ + bl 5bbb98 │ │ │ │ cbnz r0, 2dfff0 │ │ │ │ ldr r2, [pc, #368] @ (2e0138 ) │ │ │ │ ldr r3, [pc, #356] @ (2e012c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -196453,29 +196451,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bf5b8 │ │ │ │ + bl 5bf598 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e00d2 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e0036 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e00e2 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e0002 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e0002 │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -196497,15 +196495,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 25dbcc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -196520,15 +196518,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2defb8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bf5b8 │ │ │ │ + bl 5bf598 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e002a │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2dffc4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -196546,45 +196544,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (2e014c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2dfffc │ │ │ │ ldr r0, [pc, #72] @ (2e0150 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2dfffc │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - blt.n 2e00e4 │ │ │ │ + blt.n 2e00a4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r5} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r4, sp, #672 @ 0x2a0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r4, sp, #544 @ 0x220 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2e0048 │ │ │ │ + blt.n 2e0208 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #944] @ (2e04fc ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2e0830 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -196655,15 +196653,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e0252 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2e0418 │ │ │ │ ldr.w r3, [pc, #1568] @ 2e0858 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2e049c │ │ │ │ @@ -196707,28 +196705,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2e0492 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 5bc75c │ │ │ │ + bl 5bc73c │ │ │ │ mov r1, fp │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 5bd450 │ │ │ │ + bl 5bd430 │ │ │ │ b.n 2e0242 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -196810,15 +196808,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2e0520 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2e0546 │ │ │ │ ldr.w r3, [pc, #1168] @ 2e0858 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2e05e6 │ │ │ │ @@ -196866,15 +196864,15 @@ │ │ │ │ bpl.w 2e0268 │ │ │ │ mov r0, r1 │ │ │ │ bl 2deef8 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2e086c │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2e0270 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2e04c6 │ │ │ │ ldr r3, [pc, #1004] @ (2e0858 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -196888,27 +196886,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2e04bc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e04bc │ │ │ │ ldr r0, [pc, #1000] @ (2e0874 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e04bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2e02b6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2e0878 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e0242 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2e04c6 │ │ │ │ ldr r3, [pc, #932] @ (2e0858 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -196916,41 +196914,41 @@ │ │ │ │ bmi.n 2e059a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2e0296 │ │ │ │ ldr r0, [pc, #948] @ (2e087c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2e03d4 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e0588 │ │ │ │ ldr r3, [pc, #880] @ (2e0858 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e03d4 │ │ │ │ ldr r1, [pc, #908] @ (2e0880 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2e0884 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e03d4 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2e0388 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e0382 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -196972,41 +196970,41 @@ │ │ │ │ bl 2df790 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2e0296 │ │ │ │ ldr r7, [pc, #808] @ (2e0888 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r3, [pc, #804] @ (2e088c ) │ │ │ │ ldr r2, [pc, #804] @ (2e0890 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2e0894 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5be274 │ │ │ │ + bl 5be254 │ │ │ │ b.n 2e03d4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e02fc │ │ │ │ ldr r0, [pc, #776] @ (2e0898 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2e0476 │ │ │ │ ldr r0, [pc, #768] @ (2e089c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e04bc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e0648 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e0642 │ │ │ │ @@ -197035,45 +197033,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2e08a8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2e08ac ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e03d4 │ │ │ │ ldr r3, [pc, #688] @ (2e08b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e054e │ │ │ │ ldr r3, [pc, #592] @ (2e0858 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e054e │ │ │ │ ldr r0, [pc, #672] @ (2e08b4 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2e054e │ │ │ │ ldr r3, [pc, #664] @ (2e08b8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e0304 │ │ │ │ ldr r3, [pc, #556] @ (2e0858 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e0304 │ │ │ │ ldr r0, [pc, #644] @ (2e08bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e0304 │ │ │ │ ldr r7, [pc, #636] @ (2e08c0 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2e05b6 │ │ │ │ ldr r3, [pc, #632] @ (2e08c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -197084,15 +197082,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e05aa │ │ │ │ ldr r0, [pc, #616] @ (2e08c8 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e05aa │ │ │ │ ldr r2, [pc, #608] @ (2e08cc ) │ │ │ │ ldr r3, [pc, #456] @ (2e0834 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -197120,45 +197118,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2e06e8 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e06f6 │ │ │ │ ldr r3, [pc, #396] @ (2e0858 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e07ec │ │ │ │ ldr r1, [pc, #504] @ (2e08d0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2e08d4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e07ec │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2e07d4 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 25dda0 │ │ │ │ @@ -197217,28 +197215,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ b.n 2e0296 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2e08dc ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 25df04 │ │ │ │ b.n 2e0296 │ │ │ │ @@ -197250,112 +197248,112 @@ │ │ │ │ ldr r3, [pc, #76] @ (2e0858 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e074a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e074a │ │ │ │ ldr r0, [pc, #196] @ (2e08e4 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2e07ee │ │ │ │ nop │ │ │ │ add r2, sp, #904 @ 0x388 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #880 @ 0x370 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 0, APSR_nzcv, cr9, cr15, {7} │ │ │ │ - bge.n 2e08e8 │ │ │ │ + bge.n 2e08a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2e0788 │ │ │ │ + bls.n 2e0948 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2!, {r3, r7} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2e0770 │ │ │ │ + bls.n 2e0930 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2e07fc │ │ │ │ + bhi.n 2e07bc │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r0, sp, #344 @ 0x158 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r4, [pc, #32] @ (2e088c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r0!, {r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3!, {r2, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2e0964 │ │ │ │ + bvs.n 2e0924 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2e0884 │ │ │ │ + bpl.n 2e0844 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2!, {r3, r7} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r0!, {r5, r6, r7} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 3ba8a2 │ │ │ │ - bvs.n 2e0920 │ │ │ │ + bvs.n 2e08e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 2e09a0 │ │ │ │ + bpl.n 2e0960 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r2, r7} │ │ │ │ + stmia r7!, {r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 53a8c2 │ │ │ │ adds r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r7} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r5, pc, #912 @ (adr r5, 2e0c60 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bmi.n 2e07f0 │ │ │ │ + bmi.n 2e09b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #404] @ (2e0a90 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -197364,25 +197362,25 @@ │ │ │ │ ldr r1, [pc, #404] @ (2e0a98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #388] @ (2e0a9c ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #388] @ (2e0aa0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r9, [pc, #372] @ 2e0aa4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #348] @ 0x15c │ │ │ │ bl 447f04 │ │ │ │ ldr r3, [pc, #360] @ (2e0aa8 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -197436,15 +197434,15 @@ │ │ │ │ bl 2defb8 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2e0a40 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2e0a52 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e228 │ │ │ │ + bl 71e208 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r3, [r6, #328] @ 0x148 │ │ │ │ ldr.w r2, [r6, #356] @ 0x164 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -197457,27 +197455,27 @@ │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #328] @ 0x148 │ │ │ │ add.w r0, r6, #332 @ 0x14c │ │ │ │ bl 415584 │ │ │ │ add.w r0, r6, #368 @ 0x170 │ │ │ │ - bl 71e228 │ │ │ │ + bl 71e208 │ │ │ │ ldr.w r0, [r6, #304] @ 0x130 │ │ │ │ - bl 5bd228 │ │ │ │ + bl 5bd208 │ │ │ │ ldr.w r0, [r6, #308] @ 0x134 │ │ │ │ - bl 5bd228 │ │ │ │ + bl 5bd208 │ │ │ │ ldr.w r0, [r6, #312] @ 0x138 │ │ │ │ - bl 5bd228 │ │ │ │ + bl 5bd208 │ │ │ │ ldr.w r0, [r6, #316] @ 0x13c │ │ │ │ - bl 5bd228 │ │ │ │ + bl 5bd208 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5bd98c │ │ │ │ + b.w 5bd96c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ bl 4136d0 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2e09ca │ │ │ │ @@ -197498,42 +197496,42 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e094c │ │ │ │ ldr r0, [pc, #64] @ (2e0ac4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e094c │ │ │ │ nop │ │ │ │ - bcs.n 2e0b60 │ │ │ │ + bcs.n 2e0b20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r1!, {r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r3, pc, #72 @ (adr r3, 2e0af0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f32 , , │ │ │ │ ldc 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - bcs.n 2e09c4 │ │ │ │ + bcs.n 2e0b84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #896] @ (2e0e40 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -197561,25 +197559,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #656] @ (2e0db8 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #656] @ (2e0dbc ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #628] @ (2e0dc0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -197622,51 +197620,51 @@ │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ blx 25dda0 │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bd9e4 │ │ │ │ + bl 5bd9c4 │ │ │ │ ldr.w r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #496] @ (2e0dcc ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #324] @ 0x144 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 5bd1b0 │ │ │ │ + bl 5bd190 │ │ │ │ ldr r2, [pc, #460] @ (2e0dd0 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #304] @ 0x130 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bd1b0 │ │ │ │ + bl 5bd190 │ │ │ │ ldr r2, [pc, #448] @ (2e0dd4 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #308] @ 0x134 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bd1b0 │ │ │ │ + bl 5bd190 │ │ │ │ ldr r2, [pc, #436] @ (2e0dd8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #312] @ 0x138 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bd1b0 │ │ │ │ + bl 5bd190 │ │ │ │ str.w r0, [r4, #316] @ 0x13c │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ movs r5, #0 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ str.w r5, [r4, #396] @ 0x18c │ │ │ │ str.w r2, [r4, #400] @ 0x190 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ @@ -197695,33 +197693,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e08e8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2e0ce2 │ │ │ │ ldr r3, [pc, #296] @ (2e0de8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #296] @ (2e0dec ) │ │ │ │ ldr r1, [pc, #300] @ (2e0df0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #272] @ (2e0df4 ) │ │ │ │ ldr r3, [pc, #192] @ (2e0da8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -197741,126 +197739,126 @@ │ │ │ │ ldr r1, [pc, #236] @ (2e0e00 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e0cda │ │ │ │ ldr r3, [pc, #212] @ (2e0e04 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #212] @ (2e0e08 ) │ │ │ │ ldr r1, [pc, #216] @ (2e0e0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e0cda │ │ │ │ ldr r3, [pc, #192] @ (2e0e10 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e0b58 │ │ │ │ ldr r3, [pc, #184] @ (2e0e14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e0b58 │ │ │ │ ldr r0, [pc, #172] @ (2e0e18 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e0b58 │ │ │ │ ldr r1, [pc, #164] @ (2e0e1c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #164] @ (2e0e20 ) │ │ │ │ ldr r3, [pc, #168] @ (2e0e24 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #160] @ (2e0e28 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e0cac │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #408 @ (adr r1, 2e0f38 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #384 @ (adr r1, 2e0f28 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2e0e98 │ │ │ │ + beq.n 2e0e58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - nop {12} │ │ │ │ + nop {10} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - itte ge │ │ │ │ - lslge r7, r0, #1 │ │ │ │ - stmiage r1!, {r4} │ │ │ │ - lsllt r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + itte hi │ │ │ │ + lslhi r7, r0, #1 │ │ │ │ + stmiahi r0!, {r4, r5, r6, r7} │ │ │ │ + lslls r7, r0, #1 │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r5, r6, r7} │ │ │ │ + stmia r5!, {r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2e08be │ │ │ │ vmlal.u q8, d15, d7[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e06ca │ │ │ │ vrsra.u32 , , #1 │ │ │ │ vmlal.u q8, d31, d27[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x000a │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6!, {r2, r5, r7} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r2, r4, r6} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + pop {r2, r3, r5, r6, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6!, {r2, r4, r5} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r3, r6, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bxns sp │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4, r5, r6} │ │ │ │ + stmia r3!, {r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r2, r3, r4, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2e0ef8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -197871,35 +197869,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2e0f04 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #168] @ (2e0f08 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e0ed6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bbbb8 │ │ │ │ + bl 5bbb98 │ │ │ │ cbnz r0, 2e0e88 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf5b8 │ │ │ │ + bl 5bf598 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2e0eca │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 25dbcc │ │ │ │ mov r3, r0 │ │ │ │ @@ -197909,15 +197907,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #400] @ 0x190 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #400] @ 0x190 │ │ │ │ - bl 5bf5b8 │ │ │ │ + bl 5bf598 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e0e9a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e0154 │ │ │ │ @@ -197931,31 +197929,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0e6a │ │ │ │ ldr r0, [pc, #40] @ (2e0f14 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e0e6a │ │ │ │ - ldmia r5, {r1, r5} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r3, r4, r6} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (2e10a8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -197974,20 +197972,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5bbbb8 │ │ │ │ + bl 5bbb98 │ │ │ │ cbnz r0, 2e0f98 │ │ │ │ ldr r2, [pc, #336] @ (2e10c0 ) │ │ │ │ ldr r3, [pc, #324] @ (2e10b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -198016,29 +198014,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bf5b8 │ │ │ │ + bl 5bf598 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e1068 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e0fde │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e1060 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e0faa │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e0faa │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -198059,15 +198057,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ adds r0, #24 │ │ │ │ blx 25dbcc │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 2e10a0 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -198098,44 +198096,44 @@ │ │ │ │ ldr r3, [pc, #76] @ (2e10d4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0fa4 │ │ │ │ ldr r0, [pc, #68] @ (2e10d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e0fa4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r4, {r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r4, 2e110c │ │ │ │ + cbnz r4, 2e1104 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2e111a │ │ │ │ + cbnz r2, 2e1112 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [sp, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2e1108 ) │ │ │ │ add r0, pc │ │ │ │ @@ -198149,73 +198147,73 @@ │ │ │ │ add r0, pc │ │ │ │ b.w 2d8b88 │ │ │ │ nop │ │ │ │ stmia r0!, {r3, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3!, {r2, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2e11cc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #160] @ (2e11d0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e11b8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #144] @ (2e11d4 ) │ │ │ │ ldr r2, [pc, #144] @ (2e11d8 ) │ │ │ │ movs r3, #22 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #132] @ (2e11dc ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #132] @ (2e11e0 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #108] @ (2e11e4 ) │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4f0c │ │ │ │ + bl 5d4eec │ │ │ │ ldr r1, [pc, #100] @ (2e11e8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #88] @ (2e11ec ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198225,37 +198223,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e11f4 ) │ │ │ │ ldr r0, [pc, #56] @ (2e11f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r1!, {r2, r3, r6} │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r4, {r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r6} │ │ │ │ + stmia r1!, {r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r3, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r0, #72] @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r3, #10 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r3!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #20 │ │ │ │ + adds r7, #244 @ 0xf4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2e1294 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -198264,41 +198262,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2e129c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #116] @ (2e12a0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2e12a4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #100] @ (2e12a8 ) │ │ │ │ ldr r1, [pc, #104] @ (2e12ac ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #88] @ (2e12b0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #80] @ (2e12b4 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2e12b8 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -198310,34 +198308,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r3, {r2, r3, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r0, #22 │ │ │ │ + lsrs r6, r4, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r3, r4, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, pc, #840 @ (adr r0, 2e15f4 ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 2e1574 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rors r6, r1 │ │ │ │ + sbcs r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r6, #154 @ 0x9a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r1, r2} │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - lsls r3, r3, #2 │ │ │ │ - movs r0, r0 │ │ │ │ + itte al │ │ │ │ + lslal r7, r0, #1 │ │ │ │ + lslal r3, r3, #2 │ │ │ │ + mov r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e1304 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #52] @ (2e1308 ) │ │ │ │ @@ -198345,32 +198343,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e130c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #36] @ (2e1310 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5bd994 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + b.w 5bd974 │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ite lt │ │ │ │ - lsllt r7, r0, #1 │ │ │ │ - ittt ls @ unpredictable │ │ │ │ - lslls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + ite ls │ │ │ │ lslls r7, r0, #1 │ │ │ │ + ittt vc @ unpredictable │ │ │ │ + lslvc r7, r0, #1 │ │ │ │ + @ instruction: 0xb7ae │ │ │ │ + lslvc r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2e1394 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ @@ -198379,58 +198377,58 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #92] @ (2e13a0 ) │ │ │ │ ldr r1, [pc, #96] @ (2e13a4 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2e13a8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d61dc │ │ │ │ + b.w 5d61bc │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r4, r6} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ittt pl │ │ │ │ - lslpl r7, r0, #1 │ │ │ │ - itte mi @ unpredictable │ │ │ │ - lslmi r7, r0, #1 │ │ │ │ - stmiami r2!, {r2, r4, r7} │ │ │ │ - lslpl r6, r0, #1 │ │ │ │ - lsrs r6, r2, #17 │ │ │ │ + ittt cc │ │ │ │ + lslcc r7, r0, #1 │ │ │ │ + itte cs @ unpredictable │ │ │ │ + lslcs r7, r0, #1 │ │ │ │ + stmiacs r2!, {r2, r4, r5, r6} │ │ │ │ + lslcc r6, r0, #1 │ │ │ │ + lsrs r6, r6, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002e13ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -198470,15 +198468,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68ec34 │ │ │ │ + bl 68ec14 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2e156e │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2e1528 │ │ │ │ @@ -198488,15 +198486,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2e159e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 62980c │ │ │ │ + bl 6297ec │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2e13e4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -198526,69 +198524,69 @@ │ │ │ │ beq.n 2e13e4 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 68c208 │ │ │ │ + bl 68c1e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e14e6 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2e147c │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 68eda8 │ │ │ │ + bl 68ed88 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e147c │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 5d6c54 │ │ │ │ + bl 5d6c34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r3, [pc, #184] @ (2e15c0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2e15c4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2e15c8 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ b.n 2e13ea │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5d6c54 │ │ │ │ + bl 5d6c34 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ ldr r3, [pc, #132] @ (2e15cc ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2e15d0 ) │ │ │ │ ldr r3, [pc, #128] @ (2e15d4 ) │ │ │ │ @@ -198598,34 +198596,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e13ea │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2e15d8 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2e15dc ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2e15e0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ b.n 2e13ea │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2e15e4 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2e15e8 ) │ │ │ │ ldr r0, [pc, #68] @ (2e15ec ) │ │ │ │ add r3, pc │ │ │ │ @@ -198636,37 +198634,37 @@ │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x0064 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + pop {r3, r4, r5, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r2, r4, r7, pc} │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6, pc} │ │ │ │ - lsls r7, r0, #1 │ │ │ │ pop {r2, r3, r4, r6, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + pop {r2, r3, r4, r5, pc} │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + ldmia r0!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r1, r6} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r5, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r6, r7, pc} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e15f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -198696,29 +198694,29 @@ │ │ │ │ cbnz r5, 2e1638 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2e16c0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e16f8 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2e177c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e179c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2e1670 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e17b6 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2e17f4 ) │ │ │ │ ldr r3, [pc, #376] @ (2e17f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -198734,15 +198732,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e17e6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 62c590 │ │ │ │ + bl 62c570 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e176c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e1638 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e1632 │ │ │ │ @@ -198756,46 +198754,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2e1800 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e1672 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e1638 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e1648 │ │ │ │ ldr r3, [pc, #264] @ (2e1804 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2e1808 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2e180c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e16d8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 62c590 │ │ │ │ + bl 62c570 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 62980c │ │ │ │ + bl 6297ec │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2e175e │ │ │ │ cbnz r5, 2e1732 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2e17da │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -198838,39 +198836,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e1818 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e16d8 │ │ │ │ ldr r3, [pc, #124] @ (2e181c ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2e1820 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2e1824 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e16d8 │ │ │ │ ldr r3, [pc, #112] @ (2e1828 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2e182c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2e1830 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e16d8 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e1732 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -198880,43 +198878,43 @@ │ │ │ │ nop │ │ │ │ str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r3, r4} │ │ │ │ + cbnz r0, 2e1882 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 2e1888 │ │ │ │ + cbnz r0, 2e1880 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r5, r6} │ │ │ │ + stmia r6!, {r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r5, r7} │ │ │ │ + pop {r1, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r2, 2e1872 │ │ │ │ + cbnz r2, 2e186a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ + stmia r6!, {r1, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 2e1876 │ │ │ │ + cbnz r4, 2e186e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r3, r5} │ │ │ │ + stmia r6!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + pop {r1, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r2, 2e187c │ │ │ │ + cbnz r2, 2e1874 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1834 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -198939,47 +198937,47 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 629bcc │ │ │ │ + bl 629bac │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2e18da │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2e1898 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2e1898 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e190e │ │ │ │ mov r0, r6 │ │ │ │ - bl 62b114 │ │ │ │ + bl 62b0f4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2e18fe │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e18ee │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 62b11c │ │ │ │ + bl 62b0fc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62aed4 │ │ │ │ + bl 62aeb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 6242f8 │ │ │ │ + bl 6242d8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198991,22 +198989,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 62af30 │ │ │ │ + bl 62af10 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e18a4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 62af30 │ │ │ │ + bl 62af10 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2e189e │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ │ │ │ │ 002e1914 : │ │ │ │ @@ -199059,28 +199057,28 @@ │ │ │ │ ldr r1, [pc, #168] @ (2e1a24 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r5, r0, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e19ae │ │ │ │ ldr r3, [pc, #148] @ (2e1a28 ) │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldr r4, [pc, #144] @ (2e1a2c ) │ │ │ │ ldr r1, [pc, #148] @ (2e1a30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -199116,34 +199114,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e19ae │ │ │ │ nop │ │ │ │ - stmia r4!, {r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r2, 2e1a88 │ │ │ │ + cbnz r2, 2e1a80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 2e1a40 │ │ │ │ + cbnz r4, 2e1a38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 2e1a7c │ │ │ │ + cbnz r6, 2e1a74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2e1a44 │ │ │ │ + cbnz r6, 2e1a3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - revsh r4, r5 │ │ │ │ + revsh r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb8dc │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1a40 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2e1b22 │ │ │ │ @@ -199320,25 +199318,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25fb80 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 68eda8 │ │ │ │ + bl 68ed88 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e1cd0 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2e1cd0 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -199353,15 +199351,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2e1cca │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e1cfe │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2e1ca0 │ │ │ │ @@ -199404,15 +199402,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e1d1a │ │ │ │ ldr r0, [pc, #44] @ (2e1d64 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e1d1a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -199421,15 +199419,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7f8 │ │ │ │ + @ instruction: 0xb7d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1d68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -199450,15 +199448,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 62c604 │ │ │ │ + bl 62c5e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e1e30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -199508,15 +199506,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2e1fc4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e1dce │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e1c18 │ │ │ │ adds r0, #1 │ │ │ │ @@ -199531,15 +199529,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2e1dbe │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -199587,15 +199585,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2e1dc0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -199655,15 +199653,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb73c │ │ │ │ + @ instruction: 0xb71c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1fc8 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -199684,15 +199682,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2e2008 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d64 │ │ │ │ + b.w 5d9d44 │ │ │ │ nop │ │ │ │ cbz r0, 2e202c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -199712,15 +199710,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 68f29c │ │ │ │ + bl 68f27c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e2070 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -199729,17 +199727,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 25e2bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2e2088 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 724508 │ │ │ │ + b.w 7244e8 │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2e20ec ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -199767,53 +199765,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e20b6 │ │ │ │ ldr r0, [pc, #28] @ (2e20fc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e20b6 │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2e2164 ) │ │ │ │ ldr r2, [pc, #84] @ (2e2168 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e216c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #72] @ (2e2170 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #68] @ (2e2174 ) │ │ │ │ ldr r1, [pc, #68] @ (2e2178 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #56] @ (2e217c ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -199821,19 +199819,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + pop {r4, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r6, r7} │ │ │ │ + push {r1, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cdp2 0, 8, cr0, cr6, cr9, {2} │ │ │ │ + cdp2 0, 6, cr0, cr6, cr9, {2} │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r3, r0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add sp, #240 @ 0xf0 │ │ │ │ @@ -200002,15 +200000,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2e2380 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e227e │ │ │ │ ldr r0, [pc, #92] @ (2e2384 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e223c │ │ │ │ ldr r0, [pc, #72] @ (2e237c ) │ │ │ │ @@ -200023,38 +200021,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2e2388 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e223c │ │ │ │ ldrh r2, [r5, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2e23c8 │ │ │ │ + cbnz r4, 2e23c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r4, 2e23ea │ │ │ │ + cbz r4, 2e23e2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2e23ca │ │ │ │ + cbnz r6, 2e23c2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 2e23ec │ │ │ │ + cbz r6, 2e23e4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #720] @ (2e264c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2e23dc │ │ │ │ + cbz r4, 2e23d4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #560] @ (2e25b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r4, r2 │ │ │ │ + uxth r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -200083,15 +200081,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2e2466 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e2646 │ │ │ │ @@ -200111,15 +200109,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2e26ec ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 4379bc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2e2480 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #692] @ (2e26f0 ) │ │ │ │ ldr r3, [pc, #668] @ (2e26dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -200137,46 +200135,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2e26f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e2432 │ │ │ │ mov r0, r9 │ │ │ │ bl 436194 │ │ │ │ ldr r2, [pc, #628] @ (2e26fc ) │ │ │ │ ldr r1, [pc, #628] @ (2e2700 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r9 │ │ │ │ bl 2fc8e4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e267a │ │ │ │ - bl 62b014 │ │ │ │ + bl 62aff4 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e269a │ │ │ │ vldr d7, [pc, #508] @ 2e26c8 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 629bcc │ │ │ │ + bl 629bac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e2432 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2e24fa │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -200192,29 +200190,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2e2694 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e2680 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -200274,43 +200272,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 2605ac │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2e243a │ │ │ │ ldr r2, [pc, #188] @ (2e2704 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2e2708 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e2432 │ │ │ │ ldr r2, [pc, #168] @ (2e270c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2e2710 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2e2432 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2e24fa │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2e2554 │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2e2534 │ │ │ │ @@ -200323,15 +200321,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2e271c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 470cf8 │ │ │ │ b.n 2e2432 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -200342,45 +200340,45 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0010 │ │ │ │ + rev16 r0, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 2e2732 │ │ │ │ + cbz r6, 2e272a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r0, 2e272c │ │ │ │ + uxtb r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r5, sp, #360 @ 0x168 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - uxth r0, r6 │ │ │ │ + uxth r0, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - uxth r4, r2 │ │ │ │ + sxtb r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r2, 2e2744 │ │ │ │ + uxtb r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r0, 2e274e │ │ │ │ + cbz r0, 2e2746 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r4, 2e2708 │ │ │ │ + sub sp, #400 @ 0x190 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sub sp, #208 @ 0xd0 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r2, 2e2716 │ │ │ │ + sub sp, #488 @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sub sp, #104 @ 0x68 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb79e │ │ │ │ + @ instruction: 0xb77e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #192 @ 0xc0 │ │ │ │ + add r7, sp, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr??.w r0, [r4, #73] @ 0x49 │ │ │ │ + ldr.w r0, [r4, #73] @ 0x49 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2e2810 │ │ │ │ adds r5, r1, r2 │ │ │ │ @@ -200437,15 +200435,15 @@ │ │ │ │ bpl.n 2e277c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2e2820 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e277c │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2e2770 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -200479,23 +200477,23 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #48 @ 0x30 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb65c │ │ │ │ + @ instruction: 0xb63c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #848 @ 0x350 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb646 │ │ │ │ + @ instruction: 0xb626 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #760 @ 0x2f8 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2e28c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -200505,15 +200503,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2e28cc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #112] @ (2e28d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e289e │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -200542,31 +200540,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e2868 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2e28dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e2868 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #648 @ 0x288 │ │ │ │ + add r6, sp, #520 @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r7, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #336 @ 0x150 │ │ │ │ + add r7, sp, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -200625,15 +200623,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e2af8 │ │ │ │ ldr.w r0, [pc, #1652] @ 2e3018 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e2aec │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2e2aaa │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e2de2 │ │ │ │ @@ -200749,15 +200747,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1280] @ 2e3020 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e2a94 │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2e2e7e │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -200922,15 +200920,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e2cca │ │ │ │ ldr r0, [pc, #760] @ (2e3028 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e2cca │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2e2b3a │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2e2b3a │ │ │ │ @@ -201067,15 +201065,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e2af8 │ │ │ │ ldr r0, [pc, #372] @ (2e3030 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e2aec │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #316] @ (2e300c ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -201090,15 +201088,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e2bc4 │ │ │ │ ldr r0, [pc, #320] @ (2e3038 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e2bc4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2e2a7c │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2e2b3a │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -201117,15 +201115,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e2af8 │ │ │ │ ldr r0, [pc, #252] @ (2e3040 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e2aec │ │ │ │ ldr r3, [pc, #232] @ (2e303c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -201134,15 +201132,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e2cca │ │ │ │ ldr r0, [pc, #212] @ (2e3044 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e2cca │ │ │ │ ldr r0, [pc, #168] @ (2e302c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -201152,15 +201150,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e2c12 │ │ │ │ ldr r0, [pc, #172] @ (2e3048 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e2c12 │ │ │ │ ldr r2, [pc, #100] @ (2e300c ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2e2aec │ │ │ │ @@ -201174,70 +201172,70 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e2ac6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (2e3050 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2e2ac6 │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2e2b34 │ │ │ │ ldr r0, [pc, #96] @ (2e3054 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e2aec │ │ │ │ nop │ │ │ │ strh r0, [r2, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #240] @ (2e3104 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #736 @ 0x2e0 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #440 @ 0x1b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ + add r1, sp, #904 @ 0x388 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #304 @ 0x130 │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #1000 @ 0x3e8 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -201378,15 +201376,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2e394c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e30b6 │ │ │ │ b.n 2e30c4 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2e33a4 │ │ │ │ @@ -201463,15 +201461,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e3256 │ │ │ │ ldr.w r2, [pc, #1592] @ 2e3954 │ │ │ │ ldr.w r0, [pc, #1592] @ 2e3958 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e3256 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2e3510 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -201499,15 +201497,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e3134 │ │ │ │ ldr.w r2, [pc, #1480] @ 2e395c │ │ │ │ ldr.w r0, [pc, #1480] @ 2e3960 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e3134 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e3782 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -201532,15 +201530,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2e3944 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e3120 │ │ │ │ ldr.w r0, [pc, #1388] @ 2e396c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e3120 │ │ │ │ ldr.w r2, [pc, #1336] @ 2e3944 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -201566,15 +201564,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e33e0 │ │ │ │ ldr.w r2, [pc, #1296] @ 2e3970 │ │ │ │ ldr.w r0, [pc, #1296] @ 2e3974 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e311a │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2e34fc │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2e34fc │ │ │ │ @@ -201594,15 +201592,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e33e0 │ │ │ │ ldr.w r2, [pc, #1220] @ 2e3978 │ │ │ │ ldr.w r0, [pc, #1220] @ 2e397c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e311a │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2e3104 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -201659,15 +201657,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2e3984 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e3112 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3256 │ │ │ │ ldr r3, [pc, #948] @ (2e3950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -201679,15 +201677,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e3256 │ │ │ │ ldr r2, [pc, #980] @ (2e3988 ) │ │ │ │ ldr r0, [pc, #984] @ (2e398c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e3256 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e37b0 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -201730,15 +201728,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e33e0 │ │ │ │ ldr r2, [pc, #832] @ (2e3990 ) │ │ │ │ ldr r0, [pc, #836] @ (2e3994 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e311a │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -201778,15 +201776,15 @@ │ │ │ │ beq.w 2e341c │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e341c │ │ │ │ ldr r0, [pc, #712] @ (2e3998 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e341c │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 25fb80 │ │ │ │ @@ -201805,15 +201803,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e32ae │ │ │ │ ldr r0, [pc, #644] @ (2e39a0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e32ae │ │ │ │ ldr r2, [pc, #548] @ (2e3950 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e34da │ │ │ │ @@ -201824,15 +201822,15 @@ │ │ │ │ bpl.w 2e34da │ │ │ │ ldr r2, [pc, #608] @ (2e39a4 ) │ │ │ │ ldr r0, [pc, #608] @ (2e39a8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e34da │ │ │ │ ldr r3, [pc, #500] @ (2e3950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3354 │ │ │ │ @@ -201842,15 +201840,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e3354 │ │ │ │ ldr r2, [pc, #568] @ (2e39ac ) │ │ │ │ ldr r0, [pc, #572] @ (2e39b0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e3354 │ │ │ │ ldr r3, [pc, #460] @ (2e3950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e33ae │ │ │ │ ldr r3, [pc, #436] @ (2e3944 ) │ │ │ │ @@ -201859,15 +201857,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e33ae │ │ │ │ ldr r2, [pc, #536] @ (2e39b4 ) │ │ │ │ ldr r0, [pc, #536] @ (2e39b8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e33ae │ │ │ │ ldr r3, [pc, #412] @ (2e3950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e35d0 │ │ │ │ @@ -201877,15 +201875,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e35d0 │ │ │ │ ldr r2, [pc, #496] @ (2e39bc ) │ │ │ │ ldr r0, [pc, #500] @ (2e39c0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e35d0 │ │ │ │ ldr r3, [pc, #372] @ (2e3950 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e37f2 │ │ │ │ ldr r3, [pc, #348] @ (2e3944 ) │ │ │ │ @@ -201906,15 +201904,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e3692 │ │ │ │ ldr r2, [pc, #432] @ (2e39c4 ) │ │ │ │ ldr r0, [pc, #436] @ (2e39c8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e3692 │ │ │ │ ldr r2, [pc, #424] @ (2e39cc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e35f8 │ │ │ │ ldr r2, [pc, #276] @ (2e3944 ) │ │ │ │ @@ -201923,15 +201921,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e35f8 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2e39d0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e35f8 │ │ │ │ ldr r3, [pc, #256] @ (2e3950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3256 │ │ │ │ ldr r3, [pc, #232] @ (2e3944 ) │ │ │ │ @@ -201940,20 +201938,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e3256 │ │ │ │ ldr r2, [pc, #364] @ (2e39d4 ) │ │ │ │ ldr r0, [pc, #364] @ (2e39d8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e3256 │ │ │ │ ldr r0, [pc, #348] @ (2e39dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e311a │ │ │ │ ldr r1, [pc, #328] @ (2e39e0 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -201966,23 +201964,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e3520 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e39e4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e3520 │ │ │ │ ldr r2, [pc, #288] @ (2e39e8 ) │ │ │ │ ldr r0, [pc, #288] @ (2e39ec ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2e311a │ │ │ │ ldr r3, [pc, #268] @ (2e39f0 ) │ │ │ │ ldr r2, [pc, #268] @ (2e39f4 ) │ │ │ │ @@ -202009,117 +202007,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e33e0 │ │ │ │ ldr r2, [pc, #212] @ (2e39fc ) │ │ │ │ ldr r0, [pc, #216] @ (2e3a00 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2e311a │ │ │ │ ldrb r4, [r3, #15] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #864 @ (adr r7, 2e3cb0 ) │ │ │ │ + add r7, pc, #736 @ (adr r7, 2e3c30 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #632 @ (adr r7, 2e3bd0 ) │ │ │ │ + add r7, pc, #504 @ (adr r7, 2e3b50 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #160 @ (adr r7, 2e39fc ) │ │ │ │ + add r7, pc, #32 @ (adr r7, 2e397c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #888 @ (adr r7, 2e3cd8 ) │ │ │ │ + add r7, pc, #760 @ (adr r7, 2e3c58 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #720 @ (adr r6, 2e3c34 ) │ │ │ │ + add r6, pc, #592 @ (adr r6, 2e3bb4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #656 @ 0x290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #832 @ (adr r6, 2e3cb4 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 2e3c34 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #936 @ (adr r5, 2e3d20 ) │ │ │ │ + add r5, pc, #808 @ (adr r5, 2e3ca0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #656 @ (adr r6, 2e3c0c ) │ │ │ │ + add r6, pc, #528 @ (adr r6, 2e3b8c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #600 @ (adr r5, 2e3bd8 ) │ │ │ │ + add r5, pc, #472 @ (adr r5, 2e3b58 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #832 @ 0x340 │ │ │ │ + add r0, sp, #704 @ 0x2c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 2e3d20 ) │ │ │ │ + add r6, pc, #792 @ (adr r6, 2e3ca0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #512 @ (adr r4, 2e3b8c ) │ │ │ │ + add r4, pc, #384 @ (adr r4, 2e3b0c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #600 @ (adr r4, 2e3be8 ) │ │ │ │ + add r4, pc, #472 @ (adr r4, 2e3b68 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #832 @ (adr r4, 2e3cd4 ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 2e3c54 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 2e3d90 ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 2e3d10 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #336 @ (adr r5, 2e3aec ) │ │ │ │ + add r5, pc, #208 @ (adr r5, 2e3a6c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [pc, #768] @ (2e3ca0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #872 @ (adr r4, 2e3d0c ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 2e3c8c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #1000 @ (adr r3, 2e3d90 ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 2e3d10 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #16 @ (adr r3, 2e39bc ) │ │ │ │ + add r2, pc, #912 @ (adr r2, 2e3d3c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #320 @ (adr r4, 2e3af0 ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 2e3a70 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #856 @ (adr r2, 2e3d0c ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 2e3c8c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #440 @ (adr r3, 2e3b70 ) │ │ │ │ + add r3, pc, #312 @ (adr r3, 2e3af0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #688 @ (adr r2, 2e3c6c ) │ │ │ │ + add r2, pc, #560 @ (adr r2, 2e3bec ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #112 @ (adr r3, 2e3a30 ) │ │ │ │ + add r2, pc, #1008 @ (adr r2, 2e3db0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #504 @ (adr r2, 2e3bbc ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 2e3b3c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #752 @ (adr r2, 2e3cb8 ) │ │ │ │ + add r2, pc, #624 @ (adr r2, 2e3c38 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #216 @ (adr r2, 2e3aa4 ) │ │ │ │ + add r2, pc, #88 @ (adr r2, 2e3a24 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #448] @ (2e3b90 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #136 @ (adr r2, 2e3a5c ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 2e39dc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #600 @ (adr r2, 2e3c30 ) │ │ │ │ + add r2, pc, #472 @ (adr r2, 2e3bb0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #896 @ (adr r1, 2e3d5c ) │ │ │ │ + add r1, pc, #768 @ (adr r1, 2e3cdc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #680 @ (adr r3, 2e3c88 ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 2e3c08 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #856 @ (adr r2, 2e3d40 ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 2e3cc0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #920 @ (adr r1, 2e3d84 ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 2e3d04 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #528 @ (adr r1, 2e3c00 ) │ │ │ │ + add r1, pc, #400 @ (adr r1, 2e3b80 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #384 @ (adr r5, 2e3b74 ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 2e3af4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 2e3dd0 ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 2e3d50 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #192 @ (adr r3, 2e3ac0 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 2e3a40 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #152 @ (adr r1, 2e3a9c ) │ │ │ │ + add r1, pc, #24 @ (adr r1, 2e3a1c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e3a04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -202140,165 +202138,165 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2e3a62 │ │ │ │ ldr r1, [pc, #264] @ (2e3b64 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2fb9d4 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2e3b46 │ │ │ │ ldr r1, [pc, #244] @ (2e3b68 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e50 │ │ │ │ + bl 5d4e30 │ │ │ │ ldr r1, [pc, #236] @ (2e3b6c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4ed0 │ │ │ │ + bl 5d4eb0 │ │ │ │ ldr r1, [pc, #224] @ (2e3b70 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2e3b74 ) │ │ │ │ - bl 5d4dd0 │ │ │ │ + bl 5d4db0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2e3b78 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2e3b7c ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ ldr r1, [pc, #208] @ (2e3b80 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5d4e10 │ │ │ │ + bl 5d4df0 │ │ │ │ ldr r1, [pc, #196] @ (2e3b84 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5d4e10 │ │ │ │ + bl 5d4df0 │ │ │ │ ldr r1, [pc, #188] @ (2e3b88 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 5d4e10 │ │ │ │ + bl 5d4df0 │ │ │ │ ldr r1, [pc, #176] @ (2e3b8c ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 5d4e10 │ │ │ │ + bl 5d4df0 │ │ │ │ ldr r1, [pc, #164] @ (2e3b90 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4f0c │ │ │ │ + bl 5d4eec │ │ │ │ ldr r2, [pc, #156] @ (2e3b94 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #140] @ (2e3b98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2fcc30 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2fc630 │ │ │ │ ldr r2, [pc, #108] @ (2e3b9c ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2e3ba0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5da188 │ │ │ │ + b.w 5da168 │ │ │ │ ldr r3, [pc, #92] @ (2e3ba4 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2e3ba8 ) │ │ │ │ ldr r0, [pc, #92] @ (2e3bac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strb r0, [r7, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + ldr r4, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #624] @ 0x270 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r2, pc, #624 @ (adr r2, 2e3ddc ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 2e3d5c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #616 @ (adr r2, 2e3dd8 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 2e3d58 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb.w r0, [lr, #71] @ 0x47 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + str??.w r0, [lr, r7] │ │ │ │ + ldr r4, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #544 @ (adr r2, 2e3d9c ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 2e3d1c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #528 @ (adr r3, 2e3d90 ) │ │ │ │ + add r3, pc, #400 @ (adr r3, 2e3d10 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #432 @ (adr r2, 2e3d3c ) │ │ │ │ + add r2, pc, #304 @ (adr r2, 2e3cbc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #384 @ (adr r2, 2e3d10 ) │ │ │ │ + add r2, pc, #256 @ (adr r2, 2e3c90 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e3be8 │ │ │ │ + b.n 2e3ba8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #992 @ (adr r2, 2e3f88 ) │ │ │ │ + add r2, pc, #864 @ (adr r2, 2e3f08 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #616 @ (adr r1, 2e3e18 ) │ │ │ │ + add r1, pc, #488 @ (adr r1, 2e3d98 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e3bb0 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -202325,44 +202323,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2e3c40 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 724364 │ │ │ │ + bl 724344 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 726d70 │ │ │ │ + bl 726d50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2e3c68 │ │ │ │ ldr r3, [pc, #120] @ (2e3c84 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2e3c88 ) │ │ │ │ ldr r2, [pc, #124] @ (2e3c8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6299b4 │ │ │ │ + bl 629994 │ │ │ │ ldr r3, [pc, #100] @ (2e3c90 ) │ │ │ │ ldr r1, [pc, #104] @ (2e3c94 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2fb96c │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72437c │ │ │ │ + bl 72435c │ │ │ │ ldr r2, [pc, #84] @ (2e3c98 ) │ │ │ │ ldr r3, [pc, #60] @ (2e3c80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -202374,37 +202372,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2e3c9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ nop │ │ │ │ strb r4, [r6, #1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ strb r6, [r5, #1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #224 @ (adr r2, 2e3d68 ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 2e3ce8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e43b0 │ │ │ │ + b.n 2e4370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #800] @ 0x320 │ │ │ │ + str r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ strb r4, [r1, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, 2e4008 ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 2e3f88 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ @@ -202453,26 +202451,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25fb80 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2e3d36 │ │ │ │ ldr r2, [pc, #68] @ (2e3da0 ) │ │ │ │ ldr r3, [pc, #48] @ (2e3d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -202492,15 +202490,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r4, #4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #760 @ (adr r0, 2e4090 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 2e4010 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r4, [r6, #108] @ 0x6c │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -202511,47 +202509,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 62b09c │ │ │ │ + bl 62b07c │ │ │ │ cbnz r0, 2e3dda │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 2605ac │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (2e3e3c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -202567,15 +202565,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df00 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -202632,15 +202630,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2e3f80 │ │ │ │ ldr r0, [pc, #364] @ (2e4050 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 2e3f00 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 2e3f08 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -202664,41 +202662,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 25fb80 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 2e3f80 │ │ │ │ - bl 62b09c │ │ │ │ + bl 62b07c │ │ │ │ cbz r0, 2e3f80 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e4030 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 2605ac │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (2e4054 ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -202722,21 +202720,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 2e3ed2 │ │ │ │ ldr r0, [pc, #160] @ (2e405c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e3f12 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 2e3ff4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (2e4048 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202752,15 +202750,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 2e3ee6 │ │ │ │ b.n 2e3f80 │ │ │ │ ldr r0, [pc, #92] @ (2e4064 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e3ed2 │ │ │ │ ldr r3, [pc, #68] @ (2e4058 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f12 │ │ │ │ ldr r3, [pc, #44] @ (2e404c ) │ │ │ │ @@ -202780,30 +202778,30 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r4, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #624] @ 0x270 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ subs r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #360] @ 0x168 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r5, [sp, #848] @ 0x350 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #280] @ 0x118 │ │ │ │ + ldr r6, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #920] @ 0x398 │ │ │ │ + ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r6, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (2e4130 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202813,35 +202811,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #152] @ (2e413c ) │ │ │ │ ldr r1, [pc, #152] @ (2e4140 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #136] @ (2e4144 ) │ │ │ │ ldr r1, [pc, #136] @ (2e4148 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #120] @ (2e414c ) │ │ │ │ ldr r1, [pc, #120] @ (2e4150 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (2e4154 ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -202854,19 +202852,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (2e415c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r1, [pc, #96] @ (2e4160 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (2e4164 ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202874,40 +202872,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r6, [sp, #584] @ 0x248 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 12 │ │ │ │ + udf #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r2], {109} @ 0x6d │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2e41a8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -202947,15 +202945,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cbnz r6, 2e4208 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -202968,21 +202966,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2e4228 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r4, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (2e43a0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -202994,68 +202992,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (2e43a8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (2e43ac ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e433c │ │ │ │ - bl 62b014 │ │ │ │ + bl 62aff4 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 2e42a6 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 2e4398 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 629bcc │ │ │ │ + bl 629bac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e4328 │ │ │ │ ldr r3, [pc, #244] @ (2e43b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e4356 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62c03c │ │ │ │ + bl 62c01c │ │ │ │ ldr r1, [pc, #228] @ (2e43b4 ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (2e43b8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (2e43bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -203068,15 +203066,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2e43c8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #180] @ (2e43cc ) │ │ │ │ ldr r1, [pc, #180] @ (2e43d0 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -203090,15 +203088,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (2e43b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e4376 │ │ │ │ movs r0, #0 │ │ │ │ - bl 62c03c │ │ │ │ + bl 62c01c │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 25fb80 │ │ │ │ b.n 2e42fe │ │ │ │ ldr r3, [pc, #124] @ (2e43d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -203109,70 +203107,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e42c4 │ │ │ │ ldr r0, [pc, #112] @ (2e43dc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e42c4 │ │ │ │ ldr r3, [pc, #104] @ (2e43e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4344 │ │ │ │ ldr r3, [pc, #84] @ (2e43d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e4344 │ │ │ │ ldr r0, [pc, #88] @ (2e43e4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 2e4344 │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #888] @ 0x378 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [r1, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #1008] @ 0x3f0 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2e4344 │ │ │ │ + bgt.n 2e4304 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2e42f8 │ │ │ │ + bgt.n 2e44b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ cmp r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -203213,19 +203211,19 @@ │ │ │ │ bmi.n 2e4442 │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #608] @ 0x260 │ │ │ │ + ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r3, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (2e456c ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -203294,15 +203292,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e4578 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e44b4 │ │ │ │ ldr r0, [pc, #60] @ (2e457c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 2e44aa │ │ │ │ @@ -203315,15 +203313,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e45c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203331,29 +203329,29 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (2e45d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2e4470 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -203798,15 +203796,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2e4966 │ │ │ │ ldr r0, [pc, #396] @ (2e4b64 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 2e4966 │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -203877,15 +203875,15 @@ │ │ │ │ bpl.w 2e477c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (2e4b6c ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 2e477c │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 2e4a5c │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 2e4a5c │ │ │ │ @@ -203933,21 +203931,21 @@ │ │ │ │ b.n 2e4b32 │ │ │ │ str r0, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #352] @ 0x160 │ │ │ │ + str r6, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #880] @ 0x370 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2e4c3c │ │ │ │ sub sp, #20 │ │ │ │ @@ -203958,15 +203956,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (2e4c48 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 2e4c04 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e4c32 │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -204014,39 +204012,39 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e4bf0 │ │ │ │ ldr r0, [pc, #56] @ (2e4c60 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e4bf0 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2e46d8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e4bb2 │ │ │ │ - str r3, [sp, #592] @ 0x250 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [r6, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb694 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #280] @ 0x118 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3328] @ 2e5978 │ │ │ │ sub sp, #28 │ │ │ │ @@ -204057,15 +204055,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3308] @ 2e5984 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [pc, #3304] @ 2e5988 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -204109,15 +204107,15 @@ │ │ │ │ ldr.w r3, [pc, #3180] @ 2e598c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e4cee │ │ │ │ ldr.w r0, [pc, #3172] @ 2e5990 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e4cee │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e511e │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -204151,15 +204149,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e4dac │ │ │ │ ldr.w r0, [pc, #3068] @ 2e5998 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e4f54 │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -204174,15 +204172,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e4fae │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -204191,15 +204189,15 @@ │ │ │ │ ldr.w r3, [pc, #2948] @ 2e598c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 2e4f00 │ │ │ │ ldr.w r0, [pc, #2952] @ 2e599c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e4f00 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -204240,15 +204238,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 2e5096 │ │ │ │ @@ -204310,15 +204308,15 @@ │ │ │ │ ldr.w r3, [pc, #2612] @ 2e598c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 2e4f00 │ │ │ │ ldr.w r0, [pc, #2624] @ 2e59a4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e4f00 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -204341,28 +204339,28 @@ │ │ │ │ ldr.w r3, [pc, #2516] @ 2e598c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e4f00 │ │ │ │ ldr.w r0, [pc, #2532] @ 2e59a8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e4f00 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2508] @ 2e59ac │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 2e5558 │ │ │ │ add r2, pc, #8 @ (adr r2, 2e5008 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -204387,15 +204385,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 2e4e2a │ │ │ │ ldr.w r0, [pc, #2416] @ 2e59b4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e4e2a │ │ │ │ ldr.w r3, [pc, #2400] @ 2e59b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4f86 │ │ │ │ @@ -204405,15 +204403,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e4f86 │ │ │ │ ldr.w r0, [pc, #2380] @ 2e59bc │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 2e4f86 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -204433,15 +204431,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e4ebe │ │ │ │ ldr.w r0, [pc, #2308] @ 2e59c4 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 2e4ebe │ │ │ │ mov r0, r4 │ │ │ │ @@ -204457,20 +204455,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e4d56 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2248] @ 2e59cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e4d56 │ │ │ │ ldr.w r0, [pc, #2236] @ 2e59d0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e4cee │ │ │ │ ldr.w r3, [pc, #2228] @ 2e59d4 │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2224] @ 2e59d8 │ │ │ │ ldr.w r0, [pc, #2224] @ 2e59dc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -205009,15 +205007,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e4470 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldr.w r0, [pc, #1112] @ 2e59e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e5156 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e516e │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -205027,15 +205025,15 @@ │ │ │ │ ldr r3, [pc, #984] @ (2e598c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e516e │ │ │ │ ldr.w r0, [pc, #1064] @ 2e59e8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e516e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -205081,15 +205079,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #920] @ (2e59ec ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -205257,15 +205255,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #404] @ (2e59f0 ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 2e587c │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 2e5894 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -205273,15 +205271,15 @@ │ │ │ │ ldr r3, [pc, #268] @ (2e598c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #360] @ (2e59f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e58d2 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -205361,91 +205359,91 @@ │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ b.w 2e4cf8 │ │ │ │ nop │ │ │ │ - str r2, [sp, #624] @ 0x270 │ │ │ │ + str r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ + str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #328] @ 0x148 │ │ │ │ + str r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsh r6, [r5, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + str r1, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #672] @ 0x2a0 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #256] @ 0x100 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r6, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #656] @ 0x290 │ │ │ │ + str r1, [sp, #528] @ 0x210 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r3, #42] @ 0x2a │ │ │ │ + ldrh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r4, #38] @ 0x26 │ │ │ │ + ldrh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r2, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ and.w r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne.w 2e5746 │ │ │ │ ldr.w r3, [pc, #1328] @ 2e5f38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr.w r0, [pc, #1316] @ 2e5f3c │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 2e575c │ │ │ │ bhi.n 2e5a56 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e5a66 │ │ │ │ @@ -205510,15 +205508,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr.w r0, [pc, #1124] @ 2e5f40 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -205584,15 +205582,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #912] @ (2e5f44 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 2e591a │ │ │ │ b.n 2e5ab0 │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -205604,27 +205602,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (2e5f38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #856] @ (2e5f48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e5576 │ │ │ │ ldr r3, [pc, #820] @ (2e5f38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e5576 │ │ │ │ ldr r0, [pc, #828] @ (2e5f4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e5576 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (2e5f38 ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -205632,15 +205630,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #792] @ (2e5f50 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5be0 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -205678,15 +205676,15 @@ │ │ │ │ ldr r3, [pc, #648] @ (2e5f38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #664] @ (2e5f54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5cae │ │ │ │ @@ -205758,15 +205756,15 @@ │ │ │ │ ldr r3, [pc, #420] @ (2e5f38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #440] @ (2e5f58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e4cf8 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2e5830 │ │ │ │ @@ -205775,15 +205773,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (2e5f38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #396] @ (2e5f5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 2e5dec │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e3e64 │ │ │ │ @@ -205797,15 +205795,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e5dde │ │ │ │ ldr r0, [pc, #352] @ (2e5f64 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e5dde │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 2e5960 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -205816,15 +205814,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #304] @ (2e5f68 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 2e5d16 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -205833,15 +205831,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #256] @ (2e5f6c ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 2e5946 │ │ │ │ bhi.n 2e5eee │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e5efc │ │ │ │ @@ -205863,30 +205861,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e4cf8 │ │ │ │ ldr r0, [pc, #184] @ (2e5f70 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 2e4cf8 │ │ │ │ ldr r2, [pc, #172] @ (2e5f74 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e5d44 │ │ │ │ ldr r2, [pc, #100] @ (2e5f38 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e5d44 │ │ │ │ ldr r0, [pc, #152] @ (2e5f78 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 2e5d44 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 2e5e9c │ │ │ │ bhi.n 2e5f04 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -205912,45 +205910,45 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 2e5a66 │ │ │ │ b.n 2e5a48 │ │ │ │ nop │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r3, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r3, #0] │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [pc, #144] @ (2e5ff4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #54] @ 0x36 │ │ │ │ + strh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r4, #44] @ 0x2c │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r6, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r0, sl │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #44] @ 0x2c │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e5f7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -205960,149 +205958,149 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (2e5fc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #30] │ │ │ │ + ldrb r0, [r5, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r7, #24] │ │ │ │ + ldrb r4, [r3, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e5fcc : │ │ │ │ ldr r3, [pc, #8] @ (2e5fd8 ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + ldrb r0, [r7, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e5fdc : │ │ │ │ ldr r3, [pc, #12] @ (2e5fec ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + ldrb r2, [r5, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e5ff0 : │ │ │ │ ldr r3, [pc, #12] @ (2e6000 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r6, [r6, #31] │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e6004 : │ │ │ │ ldr r3, [pc, #16] @ (2e6018 ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e601c : │ │ │ │ ldr r3, [pc, #16] @ (2e6030 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + ldrb r6, [r4, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e6034 : │ │ │ │ ldr r3, [pc, #16] @ (2e6048 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + ldrb r6, [r1, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e604c : │ │ │ │ ldr r3, [pc, #12] @ (2e605c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r2, [r3, #30] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e6060 : │ │ │ │ ldr r3, [pc, #12] @ (2e6070 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e6074 : │ │ │ │ ldr r3, [pc, #12] @ (2e6084 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r2, [r6, #29] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e6088 : │ │ │ │ ldr r3, [pc, #12] @ (2e6098 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r6, [r3, #29] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e609c : │ │ │ │ ldr r3, [pc, #12] @ (2e60ac ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e60b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ strb r2, [r7, #11] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -206139,15 +206137,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (2e6288 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -206166,23 +206164,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e6180 │ │ │ │ add r1, pc, #256 @ (adr r1, 2e6278 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r3, [pc, #248] @ (2e6294 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e624c │ │ │ │ mov r7, r2 │ │ │ │ @@ -206213,24 +206211,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 2e6238 │ │ │ │ add r1, pc, #152 @ (adr r1, 2e6280 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 690aa8 │ │ │ │ + bl 690a88 │ │ │ │ ldr r2, [pc, #132] @ (2e6298 ) │ │ │ │ ldr r3, [pc, #120] @ (2e628c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -206262,15 +206260,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e61a6 │ │ │ │ ldr r0, [pc, #64] @ (2e62a4 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e61a6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -206289,26 +206287,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #240] @ (2e638c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r7, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #22] │ │ │ │ + ldrh r2, [r0, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2e6138 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 5d80ec │ │ │ │ + bl 5d80cc │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -206316,15 +206314,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e6314 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206358,15 +206356,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2e60bc │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -206376,15 +206374,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cbz r0, 2e6410 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 2e63ca │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206392,25 +206390,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 690914 │ │ │ │ + bl 6908f4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e6428 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 2e63f6 │ │ │ │ ldr r2, [pc, #96] @ (2e6448 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 6912b4 │ │ │ │ + bl 691294 │ │ │ │ cbz r0, 2e6410 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e60bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206450,25 +206448,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2e64c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #80] @ (2e64c4 ) │ │ │ │ ldr r1, [pc, #80] @ (2e64c8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #64] @ (2e64cc ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (2e64d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (2e64d4 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (2e64d8 ) │ │ │ │ @@ -206480,25 +206478,25 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #2] │ │ │ │ + ldrh r0, [r5, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r6, #5] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r2, 2e6512 │ │ │ │ + cbnz r2, 2e650a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r7, #5] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r6, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [r3, #112] @ 0x70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206581,24 +206579,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e6394 │ │ │ │ ldr r0, [pc, #28] @ (2e65d4 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2e6582 │ │ │ │ nop │ │ │ │ mov lr, ip │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 2e67b8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -206643,16 +206641,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (2e67d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d61d8 │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d61b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e6610 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -206688,15 +206686,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e661c │ │ │ │ ldr r1, [pc, #280] @ (2e67d8 ) │ │ │ │ ldr r0, [pc, #284] @ (2e67dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e661a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -206748,21 +206746,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 2e66b2 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 690aa8 │ │ │ │ + bl 690a88 │ │ │ │ b.n 2e66b2 │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 2e67b0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 690ccc │ │ │ │ + bl 690cac │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 2e6754 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 2e66b2 │ │ │ │ movs r2, #1 │ │ │ │ @@ -206779,23 +206777,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov r2, sl │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r2, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 2e67ec │ │ │ │ + cbnz r6, 2e67e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r5, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ @@ -206835,15 +206833,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (2e68b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #60] @ 2e68a0 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -206857,19 +206855,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r7, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r3, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2e6910 │ │ │ │ sub sp, #8 │ │ │ │ @@ -206877,34 +206875,34 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (2e6918 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #40] @ 2e6908 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 690ccc │ │ │ │ + bl 690cac │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e60bc │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r7, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r3, #38] @ 0x26 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 2e699c │ │ │ │ sub sp, #20 │ │ │ │ @@ -206912,54 +206910,54 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (2e69a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #88] @ (2e69a8 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (2e69ac ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (2e69b0 ) │ │ │ │ ldr r1, [pc, #56] @ (2e69b4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r6, #26] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206974,26 +206972,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (2e6a98 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (2e6a9c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (2e6aa0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #136] @ 2e6a88 │ │ │ │ ldr r2, [pc, #160] @ (2e6aa4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (2e6aa8 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -207013,28 +207011,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (2e6aac ) │ │ │ │ ldr r1, [pc, #120] @ (2e6ab0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #108] @ (2e6ab4 ) │ │ │ │ ldr r1, [pc, #112] @ (2e6ab8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d8534 │ │ │ │ + bl 5d8514 │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d80ec │ │ │ │ + bl 5d80cc │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -207044,34 +207042,34 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + strh r4, [r7, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r1, #92] @ 0x5c │ │ │ │ + ldr r6, [r5, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r4, #92] @ 0x5c │ │ │ │ + ldr r2, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r4, #30] │ │ │ │ + strh r0, [r0, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r1, #30] │ │ │ │ + strh r0, [r5, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r3, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - strh r6, [r2, #28] │ │ │ │ + strh r6, [r6, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 2e6ba4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -207117,16 +207115,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e6bc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d61d8 │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d61b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e6af6 │ │ │ │ cbz r6, 2e6b68 │ │ │ │ ldr r2, [pc, #120] @ (2e6bc4 ) │ │ │ │ ldr r3, [pc, #92] @ (2e6ba8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207156,40 +207154,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (2e6bcc ) │ │ │ │ ldr r0, [pc, #64] @ (2e6bd0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r4, r5, r6} │ │ │ │ + push {r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsrs r6, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r3, #8] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #14] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207216,16 +207214,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (2e6c94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d61d8 │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d61b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e6bf4 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -207252,29 +207250,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2e6c98 ) │ │ │ │ ldr r0, [pc, #36] @ (2e6c9c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e6bfe │ │ │ │ eors r2, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r7, #24] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r4, 2e6cf8 │ │ │ │ + cbz r4, 2e6cf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r6, #0] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r2, #8] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ @@ -207303,16 +207301,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (2e6dac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d61d8 │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d61b8 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e6cc4 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -207337,15 +207335,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2e6db0 ) │ │ │ │ ldr r0, [pc, #112] @ (2e6db4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e6cce │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -207363,54 +207361,54 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 690ccc │ │ │ │ + bl 690cac │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 2e6d68 │ │ │ │ nop │ │ │ │ subs r7, #146 @ 0x92 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + ldrb r6, [r4, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - uxth r0, r7 │ │ │ │ + uxth r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e6df2 │ │ │ │ ldrh.w r1, [r0, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #56 @ (adr r1, 2e6e18 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #44 @ (adr r1, 2e6e20 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -207423,53 +207421,53 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e6e30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ str r2, [r3, #96] @ 0x60 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r1, r3, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1036] @ 0x40c │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr.w r0, [r4, #1040] @ 0x410 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #4 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr.w r0, [r4, #1048] @ 0x418 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ beq.n 2e6ea0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2e6e34 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -207498,24 +207496,24 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r2, #980] @ 0x3d4 │ │ │ │ sub sp, #8 │ │ │ │ add.w r0, r2, #1004 @ 0x3ec │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e6fdc │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ cbz r2, 2e6fa2 │ │ │ │ add.w r3, r4, #920 @ 0x398 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 690914 │ │ │ │ + bl 6908f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e6f56 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r4, #936] @ 0x3a8 │ │ │ │ adds r1, r3, r0 │ │ │ │ @@ -207573,15 +207571,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #68] @ (2e703c ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 6912b4 │ │ │ │ + bl 691294 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e6fdc │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq.n 2e6f88 │ │ │ │ ubfx r1, r6, #5, #2 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -207607,47 +207605,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2e70a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e70ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #72] @ (2e70b0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #68] @ (2e70b4 ) │ │ │ │ ldr r0, [pc, #68] @ (2e70b8 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #68] @ (2e70bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r0, #88] @ 0x58 │ │ │ │ + str r2, [r4, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #280 @ 0x118 │ │ │ │ + add r7, sp, #152 @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r1, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ @@ -207698,15 +207696,15 @@ │ │ │ │ lsls r0, r2, #30 │ │ │ │ bpl.n 2e7114 │ │ │ │ ldr.w r2, [r4, #940] @ 0x3ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e7114 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 690ccc │ │ │ │ + bl 690cac │ │ │ │ ldr.w r1, [r4, #940] @ 0x3ac │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ subs r1, #1 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ bic.w r2, r2, #2 │ │ │ │ str.w r1, [r4, #940] @ 0x3ac │ │ │ │ cbnz r1, 2e7168 │ │ │ │ @@ -207721,15 +207719,15 @@ │ │ │ │ bpl.n 2e7114 │ │ │ │ ldr r1, [pc, #216] @ (2e7258 ) │ │ │ │ ldr r0, [pc, #216] @ (2e725c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e7114 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ b.n 2e7114 │ │ │ │ ldr r1, [pc, #184] @ (2e7254 ) │ │ │ │ ldrd r3, r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ @@ -207744,45 +207742,45 @@ │ │ │ │ bpl.n 2e7114 │ │ │ │ ldr r1, [pc, #164] @ (2e7260 ) │ │ │ │ ldr r0, [pc, #164] @ (2e7264 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e7114 │ │ │ │ ldr r2, [pc, #132] @ (2e7254 ) │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #21 │ │ │ │ bpl.n 2e7114 │ │ │ │ ldr r1, [pc, #136] @ (2e7268 ) │ │ │ │ ldr r0, [pc, #136] @ (2e726c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e7114 │ │ │ │ ldr r2, [pc, #96] @ (2e7254 ) │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #21 │ │ │ │ bpl.n 2e7114 │ │ │ │ ldr r1, [pc, #108] @ (2e7270 ) │ │ │ │ ldr r0, [pc, #108] @ (2e7274 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e7114 │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ b.n 2e7114 │ │ │ │ ldr.w r3, [r4, #964] @ 0x3c4 │ │ │ │ b.n 2e7114 │ │ │ │ ldr r1, [pc, #48] @ (2e7254 ) │ │ │ │ @@ -207791,50 +207789,50 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 2e7112 │ │ │ │ ldr r1, [pc, #68] @ (2e7278 ) │ │ │ │ ldr r0, [pc, #72] @ (2e727c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e7112 │ │ │ │ ldr r1, [pc, #60] @ (2e7280 ) │ │ │ │ ldr r0, [pc, #64] @ (2e7284 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e7112 │ │ │ │ subs r3, #112 @ 0x70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #14] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r7, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r2, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrb r2, [r5, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #13] │ │ │ │ + ldrb r6, [r5, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + ldrb r6, [r4, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r1, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #17] │ │ │ │ + ldrb r6, [r3, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r2, #18] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + ldrb r4, [r1, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r1, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ ittte ne │ │ │ │ ldrbne.w r0, [r0, #972] @ 0x3cc │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ @@ -207968,15 +207966,15 @@ │ │ │ │ bpl.n 2e73fc │ │ │ │ ldr r1, [pc, #928] @ (2e7788 ) │ │ │ │ ldr r0, [pc, #928] @ (2e778c ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ lsls r1, r3, #27 │ │ │ │ bmi.w 2e767e │ │ │ │ lsls r6, r3, #26 │ │ │ │ bpl.w 2e768e │ │ │ │ ldr r1, [pc, #872] @ (2e7774 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -207996,22 +207994,22 @@ │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e7456 │ │ │ │ ldrh.w r1, [r4, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #788 @ (adr r1, 2e7758 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #776 @ (adr r1, 2e7760 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ b.n 2e7344 │ │ │ │ ldr r3, [pc, #772] @ (2e7774 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -208043,15 +208041,15 @@ │ │ │ │ bpl.n 2e74c0 │ │ │ │ ldr r1, [pc, #748] @ (2e779c ) │ │ │ │ ldr r0, [pc, #748] @ (2e77a0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r4, #936] @ 0x3a8 │ │ │ │ b.n 2e7344 │ │ │ │ ldr r3, [pc, #676] @ (2e7774 ) │ │ │ │ @@ -208071,15 +208069,15 @@ │ │ │ │ ldr r1, [pc, #696] @ (2e77a8 ) │ │ │ │ ldr r0, [pc, #696] @ (2e77ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [pc, #620] @ (2e7774 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2e7344 │ │ │ │ ldr r2, [pc, #668] @ (2e77b0 ) │ │ │ │ @@ -208132,15 +208130,15 @@ │ │ │ │ ldr r1, [pc, #584] @ (2e77cc ) │ │ │ │ ldr r0, [pc, #588] @ (2e77d0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 2e74f6 │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ ubfx r5, r3, #5, #2 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #16 │ │ │ │ it ne │ │ │ │ @@ -208150,15 +208148,15 @@ │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ands.w r2, r2, #2048 @ 0x800 │ │ │ │ beq.n 2e75c6 │ │ │ │ ldr r0, [pc, #536] @ (2e77d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 25ea58 │ │ │ │ @@ -208196,15 +208194,15 @@ │ │ │ │ adcs r3, r3 │ │ │ │ adds r1, r1, r1 │ │ │ │ adcs r3, r3 │ │ │ │ adds r2, r1, r6 │ │ │ │ adc.w r3, r3, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ ldr r3, [pc, #300] @ (2e7774 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e7344 │ │ │ │ ldr r2, [pc, #392] @ (2e77dc ) │ │ │ │ ldr r3, [pc, #280] @ (2e776c ) │ │ │ │ @@ -208220,15 +208218,15 @@ │ │ │ │ ldr r0, [pc, #376] @ (2e77e4 ) │ │ │ │ mov r3, ip │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r1, [pc, #244] @ (2e7774 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #21 │ │ │ │ bmi.n 2e773c │ │ │ │ lsls r1, r3, #26 │ │ │ │ bmi.w 2e7414 │ │ │ │ @@ -208241,43 +208239,43 @@ │ │ │ │ bpl.w 2e7414 │ │ │ │ ldr r1, [pc, #324] @ (2e77e8 ) │ │ │ │ ldr r0, [pc, #328] @ (2e77ec ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e7414 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ b.n 2e75e4 │ │ │ │ ldr r1, [pc, #296] @ (2e77f0 ) │ │ │ │ ldr r0, [pc, #296] @ (2e77f4 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ tst.w r3, #768 @ 0x300 │ │ │ │ beq.w 2e7426 │ │ │ │ ldr r1, [pc, #140] @ (2e7774 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2e7426 │ │ │ │ ldr r1, [pc, #260] @ (2e77f8 ) │ │ │ │ ldr r0, [pc, #264] @ (2e77fc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2e7426 │ │ │ │ ldr r2, [pc, #248] @ (2e7800 ) │ │ │ │ ldr r3, [pc, #100] @ (2e776c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -208292,24 +208290,24 @@ │ │ │ │ b.n 2e74f6 │ │ │ │ ldr r1, [pc, #228] @ (2e780c ) │ │ │ │ ldr r0, [pc, #232] @ (2e7810 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e768e │ │ │ │ ldr r1, [pc, #212] @ (2e7814 ) │ │ │ │ ldr r0, [pc, #216] @ (2e7818 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e7402 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ @@ -208329,87 +208327,87 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #210 @ 0xd2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #176 @ 0xb0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #142 @ 0x8e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + ldrb r6, [r4, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r6, #11] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #212 @ 0xd4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r4, #2] │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r0, #13] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r6, #12] │ │ │ │ + ldrb r0, [r2, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #58 @ 0x3a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r4, [r0, #0] │ │ │ │ + strb r4, [r4, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r3, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r3, #31] │ │ │ │ + strb r0, [r7, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #226 @ 0xe2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r1, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r5, #9] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #9] │ │ │ │ + ldrb r6, [r5, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #62 @ 0x3e │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r5, #252 @ 0xfc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r0, #27] │ │ │ │ + strb r2, [r4, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r1, #26] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r5, #2] │ │ │ │ + ldrb r2, [r1, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r0, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r6, #2] │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r7, #24] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r6, #2] │ │ │ │ + ldrb r4, [r2, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r0, #30] │ │ │ │ + strb r4, [r4, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r7, #31] │ │ │ │ + strb r6, [r3, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r2, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r3, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2e7888 │ │ │ │ sub sp, #12 │ │ │ │ @@ -208417,15 +208415,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #88] @ (2e7890 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #52] @ 2e7880 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ strd r3, r3, [r0, #960] @ 0x3c0 │ │ │ │ strd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ movw r2, #43400 @ 0xa988 │ │ │ │ strd r3, r3, [r0, #976] @ 0x3d0 │ │ │ │ @@ -208435,19 +208433,19 @@ │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2e6e34 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strb r2, [r7, #19] │ │ │ │ + strb r2, [r3, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #0] │ │ │ │ + ldrb r0, [r0, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2e7910 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -208455,54 +208453,54 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #108] @ (2e7918 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r4, #0 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #84] @ (2e791c ) │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ ldr r2, [pc, #68] @ (2e7920 ) │ │ │ │ ldr r1, [pc, #68] @ (2e7924 ) │ │ │ │ movs r0, #1 │ │ │ │ str.w r6, [r5, #944] @ 0x3b0 │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r5, #1004 @ 0x3ec │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r4, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + strb r2, [r5, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ bl c9922 │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -208515,72 +208513,72 @@ │ │ │ │ add r9, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #232] @ (2e7a44 ) │ │ │ │ ldr r1, [pc, #236] @ (2e7a48 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #216] @ (2e7a4c ) │ │ │ │ ldr r1, [pc, #220] @ (2e7a50 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r7, [pc, #220] @ (2e7a54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #220] @ (2e7a58 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5d8534 │ │ │ │ + bl 5d8514 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ str.w r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 5d80ec │ │ │ │ + bl 5d80cc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ addw r1, r5, #1036 @ 0x40c │ │ │ │ bl 2fc834 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r5, #1040 @ 0x410 │ │ │ │ bl 2fc834 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ addw r1, r5, #1044 @ 0x414 │ │ │ │ bl 2fc834 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r5, #1048 @ 0x418 │ │ │ │ bl 2fc834 │ │ │ │ vldr d7, [pc, #60] @ 2e7a30 │ │ │ │ ldr r2, [pc, #100] @ (2e7a5c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -208590,41 +208588,41 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 431e84 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2fc8e4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #28] │ │ │ │ + strb r0, [r3, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + strb r2, [r1, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + strb r6, [r5, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #248 @ (adr r6, 2e7b44 ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 2e7ac4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ bl fff25a4e <__bss_end__@@Base+0xff415fb6> │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r5, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r6, [r3, r0] │ │ │ │ + ldrb r6, [r7, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r4, [r6, r0] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r6, [r0, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2e7a74 │ │ │ │ ldr r2, [pc, #24] @ (2e7a80 ) │ │ │ │ @@ -208636,15 +208634,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r4, [r3, #12] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -208657,15 +208655,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e7ab4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrh r6, [r5, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2e7b20 │ │ │ │ @@ -208676,15 +208674,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -208694,21 +208692,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2e7b14 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ nop │ │ │ │ - strb r2, [r6, #10] │ │ │ │ + strb r2, [r2, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r5, #25] │ │ │ │ + strb r4, [r1, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r4, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2e7d3c │ │ │ │ sub sp, #28 │ │ │ │ @@ -208718,15 +208716,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -208776,15 +208774,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 690ccc │ │ │ │ + bl 690cac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2e7c38 │ │ │ │ @@ -208864,30 +208862,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 690ccc │ │ │ │ + bl 690cac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2e7c38 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2e7c24 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r4, #24] │ │ │ │ + strb r6, [r0, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r7, #24] │ │ │ │ + strb r0, [r3, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -208961,19 +208959,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e7e34 ) │ │ │ │ ldr r0, [pc, #20] @ (2e7e38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2e7ef8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -208982,25 +208980,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2e7f00 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #156] @ (2e7f04 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2e7f08 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #140] @ (2e7f0c ) │ │ │ │ ldr r1, [pc, #144] @ (2e7f10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2e7f14 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2e7f18 ) │ │ │ │ @@ -209032,37 +209030,37 @@ │ │ │ │ ldr r0, [pc, #116] @ (2e7f3c ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #100] @ (2e7f40 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r0, r6] │ │ │ │ + ldrsb r2, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #280 @ (adr r1, 2e801c ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 2e7f9c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r2, #11] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -209074,15 +209072,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ udf #20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r5, #11] │ │ │ │ + strb r4, [r1, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsb r0, [r0, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -209172,32 +209170,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e806c ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2e8070 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r0, #5] │ │ │ │ + strb r6, [r4, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r5, #4] │ │ │ │ + strb r4, [r1, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2e80c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -209207,32 +209205,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e80c4 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2e80c8 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2e8138 │ │ │ │ sub sp, #16 │ │ │ │ @@ -209241,15 +209239,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e8140 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2e8116 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -209266,19 +209264,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r3, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + strb r2, [r7, #1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2e81d8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -209290,57 +209288,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2e81e8 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2e81ec ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2e818e │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2e81c0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e8188 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2e818e │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, #0] │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2e85e4 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -209361,15 +209359,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2e846c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2e8470 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -209417,15 +209415,15 @@ │ │ │ │ bpl.n 2e838e │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 69092c │ │ │ │ + bl 69090c │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2e827c │ │ │ │ b.n 2e8276 │ │ │ │ @@ -209555,23 +209553,23 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2e83c6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2e82c8 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #54 @ 0x36 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r0, #190 @ 0xbe │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -209622,34 +209620,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 733f34 │ │ │ │ + b.w 733f14 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 723750 │ │ │ │ + bl 723730 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 723750 │ │ │ │ + bl 723730 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -209662,15 +209660,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2e8580 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2e8594 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2e85ce │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2e85ce │ │ │ │ @@ -209679,15 +209677,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2e85ac │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2e8586 │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2e85c8 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -209702,15 +209700,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2e859e │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2e8680 ) │ │ │ │ @@ -209722,15 +209720,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2e8684 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 690aa8 │ │ │ │ + bl 690a88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -209739,15 +209737,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 690aa8 │ │ │ │ + bl 690a88 │ │ │ │ ldr r2, [pc, #52] @ (2e8688 ) │ │ │ │ ldr r3, [pc, #44] @ (2e8684 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -209813,31 +209811,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 74d300 │ │ │ │ + bl 74d2e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 74d300 │ │ │ │ + bl 74d2e0 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 690aa8 │ │ │ │ + bl 690a88 │ │ │ │ ldr r3, [pc, #128] @ (2e87dc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e879a │ │ │ │ ldr r2, [pc, #124] @ (2e87e0 ) │ │ │ │ ldr r3, [pc, #108] @ (2e87d4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -209872,15 +209870,15 @@ │ │ │ │ bpl.n 2e8762 │ │ │ │ ldr r0, [pc, #60] @ (2e87ec ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e8762 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2e8984 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2e89fc ) │ │ │ │ movs r5, #172 @ 0xac │ │ │ │ @@ -209893,15 +209891,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #234 @ 0xea │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #48] @ 0x30 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2e88ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -209911,19 +209909,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 690aa8 │ │ │ │ + bl 690a88 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2e8890 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -209978,30 +209976,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2e8880 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ b.n 2e8890 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ movs r4, #74 @ 0x4a │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e8900 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r4, [pc, #712] @ (2e8bcc ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210022,31 +210020,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 7233b8 │ │ │ │ + bl 723398 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 7233b8 │ │ │ │ + bl 723398 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e87f0 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -210075,21 +210073,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2e8a84 ) │ │ │ │ ldr r2, [pc, #152] @ (2e8a88 ) │ │ │ │ ldr r1, [pc, #152] @ (2e8a8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e868c │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 690aa8 │ │ │ │ + bl 690a88 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2e87f0 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210109,15 +210107,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e27c │ │ │ │ ldr r2, [pc, #60] @ (2e8a90 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6912b4 │ │ │ │ + bl 691294 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -210143,34 +210141,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2e8ae4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2e8ae8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #44] @ (2e8aec ) │ │ │ │ ldr r3, [pc, #48] @ (2e8af0 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2e8af4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ + b.w 5d5304 │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #176] @ (2e8b98 ) │ │ │ │ + ldr r3, [pc, #48] @ (2e8b18 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r4, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2e8b18 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -210218,29 +210216,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72375c │ │ │ │ + bl 72373c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2e8b9a │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2e8554 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 723404 │ │ │ │ + bl 7233e4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2e8b88 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -210250,40 +210248,40 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #164] @ (2e8c68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #140] @ (2e8c6c ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #112] @ (2e8c70 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ ldr r0, [pc, #96] @ (2e8c74 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2fbd30 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2e8c78 ) │ │ │ │ @@ -210293,30 +210291,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2e8c80 ) │ │ │ │ ldr r1, [pc, #84] @ (2e8c84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 7233c4 │ │ │ │ + bl 7233a4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 7233c4 │ │ │ │ + bl 7233a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2e8904 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #116] @ 0x74 │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r2, #92] @ 0x5c │ │ │ │ + ldr r6, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -210332,46 +210330,46 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #100] @ (2e8d04 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 6911f8 │ │ │ │ + bl 6911d8 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2e8cca │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2e8cdc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df04 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 7233fc │ │ │ │ + bl 7233dc │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 7233fc │ │ │ │ + bl 7233dc │ │ │ │ ldr r0, [pc, #24] @ (2e8d08 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fbe5c │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r2, #104] @ 0x68 │ │ │ │ + str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -210391,42 +210389,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2e8d94 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e8554 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2e8d46 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 72375c │ │ │ │ + bl 72373c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e8d84 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 723404 │ │ │ │ + bl 7233e4 │ │ │ │ b.n 2e8d90 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -210475,15 +210473,15 @@ │ │ │ │ beq.n 2e8ed8 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2e8e06 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 690914 │ │ │ │ + bl 6908f4 │ │ │ │ cbz r0, 2e8e64 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2e8e0c │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2e8e0c │ │ │ │ @@ -210494,33 +210492,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e8f20 │ │ │ │ ldr r2, [pc, #232] @ (2e8f60 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 6912b4 │ │ │ │ + bl 691294 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e8e0c │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723750 │ │ │ │ + bl 723730 │ │ │ │ cbnz r0, 2e8f0c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723510 │ │ │ │ + bl 7234f0 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2e8ece │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2e8e34 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -210530,15 +210528,15 @@ │ │ │ │ bne.n 2e8e3e │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2e8554 │ │ │ │ b.n 2e8e3e │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -210581,37 +210579,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r5, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r0, #72] @ 0x48 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r6, r2] │ │ │ │ + ldrsh r2, [r2, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r4, #64] @ 0x40 │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r7, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r7, #64] @ 0x40 │ │ │ │ + str r4, [r3, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r5, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -210656,15 +210654,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e90c0 │ │ │ │ ldr r2, [pc, #188] @ (2e90d8 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6912b4 │ │ │ │ + bl 691294 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -210693,52 +210691,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e902e │ │ │ │ ldr r0, [pc, #76] @ (2e90dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2e90ba │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e906e │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e906e │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e906e │ │ │ │ ldr r0, [pc, #44] @ (2e90e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e9076 │ │ │ │ ldr r3, [pc, #32] @ (2e90e4 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2e90e8 ) │ │ │ │ ldr r0, [pc, #32] @ (2e90ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - str r2, [r0, #56] @ 0x38 │ │ │ │ + str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r2, r4] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r5, #44] @ 0x2c │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210888,15 +210886,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2e9170 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 690aa8 │ │ │ │ + bl 690a88 │ │ │ │ b.n 2e9170 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2e9170 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -210907,15 +210905,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9170 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e85ec │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r2, [pc, #520] @ (2e94f0 ) │ │ │ │ ldr r3, [pc, #492] @ (2e94d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210924,25 +210922,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 7233b8 │ │ │ │ + bl 723398 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e921a │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2e9418 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -210981,15 +210979,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e914a │ │ │ │ ldr r0, [pc, #332] @ (2e9500 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2e914a │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2e91da │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2e9170 │ │ │ │ @@ -211012,15 +211010,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7233b8 │ │ │ │ + bl 723398 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e9220 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2e9504 ) │ │ │ │ @@ -211049,36 +211047,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2e943e │ │ │ │ b.n 2e91f8 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72375c │ │ │ │ + bl 72373c │ │ │ │ cbnz r0, 2e94b2 │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723404 │ │ │ │ + bl 7233e4 │ │ │ │ b.n 2e9354 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2e91e4 │ │ │ │ b.n 2e91d6 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e925c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e925c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723510 │ │ │ │ + bl 7234f0 │ │ │ │ b.n 2e947c │ │ │ │ ldr r3, [pc, #76] @ (2e950c ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2e9510 ) │ │ │ │ ldr r0, [pc, #76] @ (2e9514 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211104,25 +211102,25 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r0, r3, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r2, [r2, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r4, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r6, #31 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r5, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r4, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -211168,15 +211166,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e95ba │ │ │ │ ldr r0, [pc, #416] @ (2e9730 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2e95ba │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -211245,15 +211243,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e8554 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2e95b0 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 690ccc │ │ │ │ + bl 690cac │ │ │ │ b.n 2e95b0 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2e9698 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2e9572 │ │ │ │ @@ -211263,46 +211261,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2e8554 │ │ │ │ b.n 2e95b0 │ │ │ │ bl 2e87f0 │ │ │ │ b.n 2e967c │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 723750 │ │ │ │ + bl 723730 │ │ │ │ cbz r0, 2e96ca │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2e96d6 │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2e965c │ │ │ │ mov r0, r7 │ │ │ │ - bl 723510 │ │ │ │ + bl 7234f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2e96b0 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ b.n 2e96c2 │ │ │ │ ldr r3, [pc, #40] @ (2e9734 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2e9738 ) │ │ │ │ ldr r0, [pc, #40] @ (2e973c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211314,26 +211312,26 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r4] │ │ │ │ + ldrsh r0, [r4, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r1, r3] │ │ │ │ + ldrsb r2, [r5, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, r0] │ │ │ │ + ldrb r4, [r3, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r7, r4] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2e974c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d64 │ │ │ │ + b.w 5d9d44 │ │ │ │ nop │ │ │ │ lsls r4, r1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -211342,20 +211340,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2e97ac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2e97b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #56] @ (2e97b4 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2e97b8 ) │ │ │ │ ldr r2, [pc, #48] @ (2e97bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -211364,19 +211362,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsb r2, [r5, r3] │ │ │ │ + ldrsb r2, [r1, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r6, #80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bne.n 2e97d4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r6, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -211393,15 +211391,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2e9830 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2e9834 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #72] @ (2e9838 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -211415,19 +211413,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldrsb r6, [r7, r1] │ │ │ │ + ldrsb r6, [r3, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r0, [r4, r0] │ │ │ │ + ldrsh r0, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r7, r0] │ │ │ │ + ldrsh r2, [r3, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r2, r4, #17 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -211443,15 +211441,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2e98bc ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #84] @ (2e98c0 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -211468,19 +211466,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrb r6, [r4, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r4, #15 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -211493,47 +211491,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2e992c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #64] @ (2e9930 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ ldr r2, [pc, #44] @ (2e9934 ) │ │ │ │ ldr r1, [pc, #44] @ (2e9938 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5498 │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + b.w 5d5478 │ │ │ │ + strb r0, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r3, r4] │ │ │ │ + ldrb r6, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r0, [r1, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #208 @ 0xd0 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2e9a10 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -211543,28 +211541,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #176] @ (2e9a1c ) │ │ │ │ ldr r1, [pc, #180] @ (2e9a20 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d61dc │ │ │ │ + bl 5d61bc │ │ │ │ cbnz r0, 2e99a0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -211596,45 +211594,45 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r7 │ │ │ │ bl 2fc8e4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc834 │ │ │ │ nop │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, #48] @ 0x30 │ │ │ │ + strh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r6, #26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + ldrsh r4, [r6, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #200 @ 0xc8 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r5, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e9a34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -211642,110 +211640,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2e9b7c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2e9b80 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2e9b84 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2e9b88 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #256] @ (2e9b8c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2e9b90 │ │ │ │ - bl 5d4dd0 │ │ │ │ + bl 5d4db0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #232] @ (2e9b94 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e50 │ │ │ │ + bl 5d4e30 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #208] @ (2e9b98 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2fba40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 5d618c │ │ │ │ + bl 5d616c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r7, [pc, #160] @ (2e9b9c ) │ │ │ │ ldr r1, [pc, #164] @ (2e9ba0 ) │ │ │ │ ldr r6, [pc, #164] @ (2e9ba4 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5d4dd0 │ │ │ │ + bl 5d4db0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #140] @ (2e9ba8 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2fcc30 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc588 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc944 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -211755,45 +211753,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, r7] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r3, #96 @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, r7] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r2, r6] │ │ │ │ + ldrh r6, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #40] @ 0x28 │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r2, r4, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r2, r0] │ │ │ │ + ldr r0, [r6, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, #17] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #134 @ 0x86 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r7, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + subs r4, #150 @ 0x96 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e9bb8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ subs r5, #22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -211805,19 +211803,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e9c68 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2e9c6c ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 5d61dc │ │ │ │ + bl 5d61bc │ │ │ │ cbnz r0, 2e9c0a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -211851,25 +211849,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38661c │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, r2] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #2 │ │ │ │ + subs r1, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r0, #30] │ │ │ │ + strh r6, [r4, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r2, r4, #1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, r5] │ │ │ │ + ldrb r2, [r1, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2e9d00 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -211878,26 +211876,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2e9d08 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #104] @ (2e9d0c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2e9d10 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #88] @ (2e9d14 ) │ │ │ │ ldr r3, [pc, #88] @ (2e9d18 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -211916,23 +211914,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r7, r7] │ │ │ │ + str r0, [r3, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r1, #24] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r2, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb76e │ │ │ │ + @ instruction: 0xb74e │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #232 @ 0xe8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -211946,25 +211944,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2e9d60 ) │ │ │ │ ldr r0, [pc, #40] @ (2e9d64 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d62cc │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d62ac │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7ad0 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + b.w 5d7ab0 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2e9dc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -211973,60 +211971,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e9dcc ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #60] @ (2e9dd0 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ ldr r2, [pc, #44] @ (2e9dd4 ) │ │ │ │ ldr r1, [pc, #44] @ (2e9dd8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5498 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + b.w 5d5478 │ │ │ │ + str r0, [r5, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, r2] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r1, r3] │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #48 @ 0x30 │ │ │ │ + subs r0, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r2, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2e9e04 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -212035,25 +212033,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e9ea0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #116] @ (2e9ea4 ) │ │ │ │ ldr r1, [pc, #116] @ (2e9ea8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #100] @ (2e9eac ) │ │ │ │ ldr r2, [pc, #104] @ (2e9eb0 ) │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #3 │ │ │ │ ldr r3, [pc, #96] @ (2e9eb4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -212066,35 +212064,35 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r4, r2] │ │ │ │ + str r0, [r0, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r5, r6, r7, lr} │ │ │ │ + push {r1, r6, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #216 @ 0xd8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -212126,17 +212124,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ - ldr r7, [pc, #760] @ (2ea20c ) │ │ │ │ + ldr r7, [pc, #632] @ (2ea18c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e9fa0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -212155,16 +212153,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d62cc │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d62ac │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 43678c │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 25df04 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -212181,40 +212179,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #512] @ (2ea1b4 ) │ │ │ │ + ldr r7, [pc, #384] @ (2ea134 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #140 @ 0x8c │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r2, #2] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #324] @ 2ea118 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #320] @ (2ea11c ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #320] @ (2ea120 ) │ │ │ │ ldr r1, [pc, #320] @ (2ea124 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2ea0f6 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -212256,18 +212254,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d61dc │ │ │ │ + bl 5d61bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea100 │ │ │ │ ldr r0, [pc, #180] @ (2ea138 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -212321,29 +212319,29 @@ │ │ │ │ nop │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #17 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [pc, #888] @ (2ea498 ) │ │ │ │ + ldr r6, [pc, #760] @ (2ea418 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #664] @ (2ea3c4 ) │ │ │ │ + ldr r6, [pc, #536] @ (2ea344 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + ldrsb r0, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + adds r5, #98 @ 0x62 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r0, #29] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212353,25 +212351,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #132] @ (2ea1dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (2ea1e0 ) │ │ │ │ ldr r1, [pc, #120] @ (2ea1e4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #104] @ (2ea1e8 ) │ │ │ │ ldr r3, [pc, #108] @ (2ea1ec ) │ │ │ │ ldr r1, [pc, #108] @ (2ea1f0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2ea1f4 ) │ │ │ │ @@ -212386,36 +212384,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #416] @ (2ea378 ) │ │ │ │ + ldr r5, [pc, #288] @ (2ea2f8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, #130 @ 0x82 │ │ │ │ + adds r4, #98 @ 0x62 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r4, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - uxth r4, r5 │ │ │ │ + uxth r4, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 1, pc, cr7, cr15, {7} │ │ │ │ adds r7, #178 @ 0xb2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ stc2 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ @@ -212433,22 +212431,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrh.w r7, [r0, #110] @ 0x6e │ │ │ │ cmp r7, #3 │ │ │ │ beq.n 2ea2a4 │ │ │ │ cmp r7, #4 │ │ │ │ bne.n 2ea2a8 │ │ │ │ ldr.w fp, [pc, #108] @ 2ea2b8 │ │ │ │ addw r6, r8, #3640 @ 0xe38 │ │ │ │ @@ -212459,59 +212457,59 @@ │ │ │ │ add sl, pc │ │ │ │ movs r4, #0 │ │ │ │ add r9, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ - bl 5d78d8 │ │ │ │ + bl 5d78b8 │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ adds r6, #32 │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2ea264 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r7, #2 │ │ │ │ b.n 2ea248 │ │ │ │ bl 2e9eec │ │ │ │ - asrs r2, r1, #4 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sxth r0, r1 │ │ │ │ + cbz r0, 2ea2ee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #672] @ (2ea558 ) │ │ │ │ + ldr r4, [pc, #544] @ (2ea4d8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ mrrc2 15, 15, pc, sp, cr15 @ │ │ │ │ - strb r2, [r6, r0] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ea2e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ adds r7, #16 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -212520,25 +212518,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2ea36c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #92] @ (2ea370 ) │ │ │ │ ldr r1, [pc, #92] @ (2ea374 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2ea378 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2ea37c ) │ │ │ │ ldr r1, [pc, #76] @ (2ea380 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -212555,24 +212553,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ - ldr r4, [pc, #160] @ (2ea408 ) │ │ │ │ + b.w 5d5304 │ │ │ │ + ldr r4, [pc, #32] @ (2ea388 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r2, #182 @ 0xb6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r6, r6] │ │ │ │ + strh r6, [r2, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r2, r7] │ │ │ │ + strh r6, [r6, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -212594,31 +212592,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2ea3e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #504] @ (2ea5d8 ) │ │ │ │ + ldr r3, [pc, #376] @ (2ea558 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ea420 │ │ │ │ sub sp, #12 │ │ │ │ @@ -212626,24 +212624,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2ea428 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 690ccc │ │ │ │ - ldr r3, [pc, #168] @ (2ea4cc ) │ │ │ │ + b.w 690cac │ │ │ │ + ldr r3, [pc, #40] @ (2ea44c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r0, r4] │ │ │ │ + strh r0, [r4, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r3, r4] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ea464 │ │ │ │ sub sp, #12 │ │ │ │ @@ -212651,24 +212649,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2ea46c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 59f110 │ │ │ │ + b.w 59f0f0 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #920] @ (2ea800 ) │ │ │ │ + ldr r2, [pc, #792] @ (2ea780 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r4, r2] │ │ │ │ + strh r6, [r0, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ea4c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -212679,31 +212677,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ - bl 59f1ec │ │ │ │ + bl 59f1cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #648] @ (2ea74c ) │ │ │ │ + ldr r2, [pc, #520] @ (2ea6cc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, r1] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, r0] │ │ │ │ + strh r6, [r3, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ea51c │ │ │ │ sub sp, #12 │ │ │ │ @@ -212711,33 +212709,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2ea524 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ea512 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25e278 │ │ │ │ - ldr r2, [pc, #280] @ (2ea638 ) │ │ │ │ + ldr r2, [pc, #152] @ (2ea5b8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + str r4, [r7, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r6, r0] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2ea59c │ │ │ │ sub sp, #16 │ │ │ │ @@ -212748,27 +212746,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2ea5a4 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2ea5a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #80] @ (2ea5ac ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2ea574 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 59f040 │ │ │ │ + b.w 59f020 │ │ │ │ ldr r2, [pc, #56] @ (2ea5b0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ea564 │ │ │ │ ldr r2, [pc, #52] @ (2ea5b4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -212776,33 +212774,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ea564 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ea5b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ea564 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #936] @ (2ea948 ) │ │ │ │ + ldr r1, [pc, #808] @ (2ea8c8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r4, r6] │ │ │ │ - lsls r7, r0, #1 │ │ │ │ str r2, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ + str r2, [r4, r5] │ │ │ │ + lsls r7, r0, #1 │ │ │ │ lsls r6, r6, #27 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2ea66c │ │ │ │ sub sp, #12 │ │ │ │ @@ -212813,15 +212811,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2ea678 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #140] @ (2ea67c ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ea648 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -212829,66 +212827,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2ea612 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ea632 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 59efc0 │ │ │ │ + b.w 59efa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 59ef8c │ │ │ │ + b.w 59ef6c │ │ │ │ blx 25e27c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 59efc0 │ │ │ │ + b.w 59efa0 │ │ │ │ ldr r3, [pc, #52] @ (2ea680 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ea5f8 │ │ │ │ ldr r3, [pc, #48] @ (2ea684 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ea5f8 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2ea688 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ea5f8 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #344] @ (2ea7c8 ) │ │ │ │ + ldr r1, [pc, #216] @ (2ea748 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r6, r3] │ │ │ │ + str r0, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r2, r4, #25 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #64] @ (2ea6c4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2ea770 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -212900,69 +212898,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2ea77c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cbnz r0, 2ea6de │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 690914 │ │ │ │ + bl 6908f4 │ │ │ │ ldr r3, [pc, #148] @ (2ea780 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ea74a │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2ea6c8 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #124] @ (2ea784 ) │ │ │ │ ldr r2, [pc, #124] @ (2ea788 ) │ │ │ │ ldr r1, [pc, #128] @ (2ea78c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ea6c8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 59f1ec │ │ │ │ + bl 59f1cc │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ea6c8 │ │ │ │ ldr r2, [pc, #88] @ (2ea790 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 6912b4 │ │ │ │ + bl 691294 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2ea6c8 │ │ │ │ ldr r3, [pc, #72] @ (2ea794 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ea6f4 │ │ │ │ @@ -212972,38 +212970,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ea6f4 │ │ │ │ ldr r0, [pc, #60] @ (2ea79c ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ea6f4 │ │ │ │ - ldr r0, [pc, #536] @ (2ea98c ) │ │ │ │ + ldr r0, [pc, #408] @ (2ea90c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r6, r1] │ │ │ │ - lsls r7, r0, #1 │ │ │ │ str r6, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ + str r6, [r6, r0] │ │ │ │ + lsls r7, r0, #1 │ │ │ │ lsls r0, r2, #22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #128] @ (2ea808 ) │ │ │ │ + ldr r0, [pc, #0] @ (2ea788 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #768] @ (2eaa8c ) │ │ │ │ + ldr r7, [pc, #640] @ (2eaa0c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #896] @ (2eab10 ) │ │ │ │ + ldr r7, [pc, #768] @ (2eaa90 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2ea398 │ │ │ │ subs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r0] │ │ │ │ + str r4, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2ea840 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213013,73 +213011,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #124] @ (2ea84c ) │ │ │ │ ldr r1, [pc, #124] @ (2ea850 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #96] @ (2ea854 ) │ │ │ │ ldr r1, [pc, #100] @ (2ea858 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2ea830 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2ea81a │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6c3fb8 │ │ │ │ + b.w 6c3f98 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 691068 │ │ │ │ + bl 691048 │ │ │ │ b.n 2ea806 │ │ │ │ - bx lr │ │ │ │ + bx sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #288] @ (2ea968 ) │ │ │ │ + ldr r7, [pc, #160] @ (2ea8e8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #392] @ (2ea9d4 ) │ │ │ │ + ldr r7, [pc, #264] @ (2ea954 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #6 │ │ │ │ + cmp r5, #230 @ 0xe6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + strb r2, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [pc, #872] @ (2eabc0 ) │ │ │ │ + ldr r6, [pc, #744] @ (2eab40 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #1000] @ (2eac44 ) │ │ │ │ + ldr r6, [pc, #872] @ (2eabc4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2ea934 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213090,36 +213088,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da168 │ │ │ │ + bl 5da3cc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2ea8e0 │ │ │ │ ldr r2, [pc, #152] @ (2ea940 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2ea944 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2ea948 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ea90a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -213134,39 +213132,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2ea950 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2ea954 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2ea958 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea8cc │ │ │ │ blx 25e27c │ │ │ │ ldr r2, [pc, #76] @ (2ea95c ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6912b4 │ │ │ │ + bl 691294 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mov r8, r7 │ │ │ │ + mov r8, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #344] @ (2eaa94 ) │ │ │ │ + ldr r6, [pc, #216] @ (2eaa14 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #480] @ (2eab20 ) │ │ │ │ + ldr r6, [pc, #352] @ (2eaaa0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -213187,42 +213185,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #240] @ (2eaa88 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2ea9d6 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eaa4c │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cbz r0, 2eaa36 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2eaa14 │ │ │ │ ldr r1, [pc, #164] @ (2eaa8c ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -213231,32 +213229,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2eaa94 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 59ef8c │ │ │ │ + b.w 59ef6c │ │ │ │ ldr r5, [pc, #128] @ (2eaa98 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2eaa9c ) │ │ │ │ ldr r1, [pc, #128] @ (2eaaa0 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2eaaa4 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213264,42 +213262,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2eaaa8 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #344] @ (2eabd4 ) │ │ │ │ + ldr r5, [pc, #216] @ (2eab54 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #480] @ (2eac60 ) │ │ │ │ + ldr r5, [pc, #352] @ (2eabe0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #448] @ (2eac48 ) │ │ │ │ + ldr r5, [pc, #320] @ (2eabc8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #536] @ (2eaca4 ) │ │ │ │ + ldr r5, [pc, #408] @ (2eac24 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - ldr r5, [pc, #456] @ (2eac74 ) │ │ │ │ + ldr r5, [pc, #328] @ (2eabf4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2eab6c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -213309,79 +213307,79 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cbz r0, 2eab26 │ │ │ │ cbz r4, 2eab3c │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #136] @ (2eab78 ) │ │ │ │ ldr r1, [pc, #136] @ (2eab7c ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2eab68 │ │ │ │ ldr r3, [pc, #120] @ (2eab80 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2eab84 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2eab88 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2eab8c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2eab08 │ │ │ │ - add r6, ip │ │ │ │ + add r6, r8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #240] @ (2eac64 ) │ │ │ │ + ldr r4, [pc, #112] @ (2eabe4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #336] @ (2eacc8 ) │ │ │ │ + ldr r4, [pc, #208] @ (2eac48 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #880] @ (2eaeec ) │ │ │ │ + ldr r3, [pc, #752] @ (2eae6c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #1008] @ (2eaf70 ) │ │ │ │ + ldr r3, [pc, #880] @ (2eaef0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -213390,15 +213388,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2eabac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ cmp r6, #166 @ 0xa6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 2eac22 │ │ │ │ @@ -213419,18 +213417,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2eac5a │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 690ccc │ │ │ │ + bl 690cac │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213477,15 +213475,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 2ead0c │ │ │ │ ldr r3, [pc, #156] @ (2ead4c ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 2ead38 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -213508,15 +213506,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2ead50 ) │ │ │ │ ldr r2, [pc, #108] @ (2ead54 ) │ │ │ │ ldr r1, [pc, #108] @ (2ead58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213525,42 +213523,42 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (2ead60 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #792] @ (2eb05c ) │ │ │ │ + ldr r3, [pc, #664] @ (2eafdc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r0, r4 │ │ │ │ + orrs r0, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #624] @ (2eafbc ) │ │ │ │ + ldr r3, [pc, #496] @ (2eaf3c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - ldr r3, [pc, #472] @ (2eaf38 ) │ │ │ │ + ldr r3, [pc, #344] @ (2eaeb8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #344] @ (2eaebc ) │ │ │ │ + ldr r3, [pc, #216] @ (2eae3c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2eadb4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -213568,35 +213566,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2eadbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #44] @ (2eadc0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (2eadc4 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (2eadc8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - tst r2, r7 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #88 @ 0x58 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + strb r2, [r7, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ bkpt 0x008e │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -213610,62 +213608,62 @@ │ │ │ │ ldr r1, [pc, #84] @ (2eae38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (2eae3c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #72] @ (2eae40 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 2fc834 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc8e4 │ │ │ │ - rors r4, r2 │ │ │ │ + sbcs r4, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #328] @ (2eaf80 ) │ │ │ │ + ldr r2, [pc, #200] @ (2eaf00 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #456] @ (2eb004 ) │ │ │ │ + ldr r2, [pc, #328] @ (2eaf84 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #198 @ 0xc6 │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #168 @ 0xa8 │ │ │ │ + cmp r1, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 2eaeac │ │ │ │ ldr r2, [pc, #84] @ (2eaeb0 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (2eaeb4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -213679,19 +213677,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adcs r2, r3 │ │ │ │ + asrs r2, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #864] @ (2eb214 ) │ │ │ │ + ldr r1, [pc, #736] @ (2eb194 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #984] @ (2eb290 ) │ │ │ │ + ldr r1, [pc, #856] @ (2eb210 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (2eb008 ) │ │ │ │ @@ -213734,15 +213732,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 2eaf96 │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2eaf9e │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r2, [pc, #200] @ (2eb014 ) │ │ │ │ ldr r3, [pc, #188] @ (2eb00c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -213780,15 +213778,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 2eaf1c │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69092c │ │ │ │ + bl 69090c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2eaf1c │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -213797,28 +213795,28 @@ │ │ │ │ b.n 2eaf1c │ │ │ │ ldr r1, [pc, #40] @ (2eb01c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2eb020 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eafb4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldc2l 0, cr0, [sl, #-444]! @ 0xfffffe44 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [sl, #-444]! @ 0xfffffe44 │ │ │ │ stc2 0, cr0, [r2, #-444] @ 0xfffffe44 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #194 @ 0xc2 │ │ │ │ + subs r7, #162 @ 0xa2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #888] @ (2eb39c ) │ │ │ │ + ldr r0, [pc, #760] @ (2eb31c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2eb078 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -213835,34 +213833,34 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldr r0, [pc, #4] @ (2eb080 ) │ │ │ │ add r0, pc │ │ │ │ b.w 25e448 │ │ │ │ - ldr r0, [pc, #488] @ (2eb26c ) │ │ │ │ + ldr r0, [pc, #360] @ (2eb1ec ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2eb0a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ cmp r2, #66 @ 0x42 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -213876,15 +213874,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2eb0f8 ) │ │ │ │ ldr r1, [pc, #44] @ (2eb0fc ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213904,25 +213902,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2eb18c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #104] @ (2eb190 ) │ │ │ │ ldr r1, [pc, #104] @ (2eb194 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #88] @ (2eb198 ) │ │ │ │ ldr r2, [pc, #92] @ (2eb19c ) │ │ │ │ ldr r3, [pc, #92] @ (2eb1a0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (2eb1a4 ) │ │ │ │ strd r1, r2, [r4, #72] @ 0x48 │ │ │ │ @@ -213934,35 +213932,35 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #194 @ 0xc2 │ │ │ │ + movs r4, #162 @ 0xa2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r4, #202 @ 0xca │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #226 @ 0xe2 │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #148 @ 0x94 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -214078,52 +214076,52 @@ │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ mov r5, r3 │ │ │ │ blx 25ea8c │ │ │ │ ldrb.w r3, [r4, #992] @ 0x3e0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ subs r3, #1 │ │ │ │ strb.w r3, [r4, #992] @ 0x3e0 │ │ │ │ - bl 690ccc │ │ │ │ + bl 690cac │ │ │ │ ldr.w r3, [r4, #964] @ 0x3c4 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.n 2eb330 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2eb302 │ │ │ │ ldrb.w r3, [r4, #992] @ 0x3e0 │ │ │ │ cbnz r3, 2eb330 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ mov r0, r5 │ │ │ │ b.n 2eb254 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ (2eb348 ) │ │ │ │ ldr r0, [pc, #40] @ (2eb34c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2eb1d6 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ mov r0, r5 │ │ │ │ b.n 2eb254 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa8a006f │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp sl, sp │ │ │ │ + cmp sl, r9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2eb38c │ │ │ │ sub sp, #12 │ │ │ │ @@ -214131,25 +214129,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2eb394 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7233fc │ │ │ │ + b.w 7233dc │ │ │ │ nop │ │ │ │ - subs r4, #162 @ 0xa2 │ │ │ │ + subs r4, #130 @ 0x82 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp ip, r7 │ │ │ │ + cmp ip, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp sl, fp │ │ │ │ + cmp sl, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2eb3d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214157,25 +214155,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2eb3dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d78bc │ │ │ │ - subs r4, #90 @ 0x5a │ │ │ │ + b.w 5d789c │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, lr │ │ │ │ + cmp r4, sl │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp r2, lr │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2eb448 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214183,36 +214181,36 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #84] @ (2eb450 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #48] @ 2eb440 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ strd r2, r2, [r3, #960] @ 0x3c0 │ │ │ │ strd r2, r2, [r3, #968] @ 0x3c8 │ │ │ │ strb.w r2, [r3, #992] @ 0x3e0 │ │ │ │ str.w r2, [r3, #984] @ 0x3d8 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ vstr d7, [r3, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7233b8 │ │ │ │ + b.w 723398 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - subs r4, #18 │ │ │ │ + subs r3, #242 @ 0xf2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2eb4d8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -214221,26 +214219,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (2eb4e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #100] @ (2eb4e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (2eb4e8 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #56] @ 2eb4d0 │ │ │ │ ldr r2, [pc, #80] @ (2eb4ec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -214258,23 +214256,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc834 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #50 @ 0x32 │ │ │ │ + movs r3, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r3, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add lr, r8 │ │ │ │ + add lr, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sl, r4 │ │ │ │ + add sl, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r6, #60 @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -214284,33 +214282,33 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #152] @ (2eb5a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 7233c4 │ │ │ │ + bl 7233a4 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #120] @ (2eb5a8 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ str.w r6, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cbnz r0, 2eb564 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214326,28 +214324,28 @@ │ │ │ │ ldr r1, [pc, #60] @ (2eb5b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #60] @ (2eb5b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r3, #2 │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, r3 │ │ │ │ + mvns r4, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, r7 │ │ │ │ + add r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb19ffff │ │ │ │ @ instruction: 0xfb07ffff │ │ │ │ @@ -214361,21 +214359,21 @@ │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ strb.w r2, [r3, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ands.w r1, r1, #3 │ │ │ │ beq.n 2eb5ee │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldr r0, [pc, #12] @ (2eb5f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 25e448 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ nop │ │ │ │ - orrs r4, r1 │ │ │ │ + cmn r4, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ @@ -214386,19 +214384,19 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #224] @ (2eb6fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eb6cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 723750 │ │ │ │ + bl 723730 │ │ │ │ cbz r0, 2eb65e │ │ │ │ ldr r2, [pc, #200] @ (2eb700 ) │ │ │ │ ldr r3, [pc, #192] @ (2eb6fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -214411,66 +214409,66 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 723778 │ │ │ │ + bl 723758 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7235b0 │ │ │ │ + bl 723590 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 690914 │ │ │ │ + bl 6908f4 │ │ │ │ subs r1, r0, #0 │ │ │ │ bge.n 2eb6d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 723750 │ │ │ │ + bl 723730 │ │ │ │ cbnz r0, 2eb69a │ │ │ │ ldr r2, [pc, #120] @ (2eb704 ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 6912b4 │ │ │ │ + bl 691294 │ │ │ │ cbz r0, 2eb6cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72375c │ │ │ │ + bl 72373c │ │ │ │ cbnz r0, 2eb6ae │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr.w r3, [r4, #964] @ 0x3c4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 2eb6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2eb6c0 │ │ │ │ ldrb.w r3, [r4, #992] @ 0x3e0 │ │ │ │ cbnz r3, 2eb6e8 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 2eb636 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7233b8 │ │ │ │ + bl 723398 │ │ │ │ b.n 2eb636 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72361c │ │ │ │ + bl 7235fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 723750 │ │ │ │ + bl 723730 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2eb69a │ │ │ │ b.n 2eb688 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 2eb636 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf638006f │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf616006f │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -214562,86 +214560,86 @@ │ │ │ │ bmi.n 2eb808 │ │ │ │ lsls r2, r1, #30 │ │ │ │ bpl.n 2eb814 │ │ │ │ ldrb.w r3, [r4, #992] @ 0x3e0 │ │ │ │ cbz r3, 2eb814 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 2eb754 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 2eb754 │ │ │ │ str.w r1, [r4, #976] @ 0x3d0 │ │ │ │ b.n 2eb754 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 2eb754 │ │ │ │ movs r0, #1 │ │ │ │ add.w r6, r4, #996 @ 0x3e4 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #996 @ 0x3e4 │ │ │ │ mov r8, r1 │ │ │ │ - bl 72376c │ │ │ │ + bl 72374c │ │ │ │ movs r2, #1 │ │ │ │ cbz r0, 2eb884 │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #11 │ │ │ │ - bl 723464 │ │ │ │ + bl 723444 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72375c │ │ │ │ + bl 72373c │ │ │ │ cbz r0, 2eb864 │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 733f34 │ │ │ │ + bl 733f14 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2eb754 │ │ │ │ adds.w r2, r7, #100 @ 0x64 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ adc.w r3, r8, #0 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ b.n 2eb754 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72376c │ │ │ │ + bl 72374c │ │ │ │ ldr r3, [pc, #60] @ (2eb8c8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2eb846 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #52] @ (2eb8d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2eb846 │ │ │ │ ldr r4, [pc, #44] @ (2eb8d4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #44] @ (2eb8d8 ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #84 @ 0x54 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2eb754 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf526006f │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds.w r0, r8, #15663104 @ 0xef0000 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4f8006f │ │ │ │ - lsrs r6, r0 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r2 │ │ │ │ + lsls r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eb8dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -214653,25 +214651,25 @@ │ │ │ │ mov sl, r3 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [pc, #124] @ (2eb980 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r2, [pc, #120] @ (2eb984 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #120] @ (2eb988 ) │ │ │ │ movs r3, #19 │ │ │ │ add.w r6, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #104] @ (2eb98c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #100] @ 2eb990 │ │ │ │ bl 2fba40 │ │ │ │ @@ -214699,30 +214697,30 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5da188 │ │ │ │ + b.w 5da168 │ │ │ │ nop │ │ │ │ - eors r0, r3 │ │ │ │ + ands r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r6, #226 @ 0xe2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r4, #2 │ │ │ │ + subs r4, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r3, r0] │ │ │ │ + strb r0, [r7, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ @ instruction: 0xf31c006f │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #194 @ 0xc2 │ │ │ │ + subs r7, #162 @ 0xa2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -214741,15 +214739,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2eb9f8 ) │ │ │ │ ldr r1, [pc, #44] @ (2eb9fc ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214792,28 +214790,28 @@ │ │ │ │ beq.n 2eba6c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2eba78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1008] @ (2ebe80 ) │ │ │ │ @@ -214898,15 +214896,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2ebc04 │ │ │ │ ldr r0, [pc, #832] @ (2ebe94 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r8, #0 │ │ │ │ bfc r3, #0, #16 │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, r8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -214934,15 +214932,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.w 2ebe56 │ │ │ │ ldr r0, [pc, #752] @ (2ebe9c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ strd r5, r3, [r4, #16] │ │ │ │ b.n 2ebae6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -214963,23 +214961,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2ebb38 │ │ │ │ uxtb.w r5, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ strb.w r5, [sp, #72] @ 0x48 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69092c │ │ │ │ + bl 69090c │ │ │ │ orr.w r7, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2ebb62 │ │ │ │ mov r5, sl │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2ebdb2 │ │ │ │ ands.w r2, fp, #1 │ │ │ │ @@ -215095,15 +215093,15 @@ │ │ │ │ orr.w r1, r1, r3, lsl #31 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 44870c │ │ │ │ ldr r0, [pc, #352] @ (2ebecc ) │ │ │ │ strd r3, r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldrd r3, r1, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ebb5c │ │ │ │ ldr r2, [pc, #332] @ (2ebed0 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -215116,22 +215114,22 @@ │ │ │ │ bpl.w 2ebb5c │ │ │ │ ldr r0, [pc, #308] @ (2ebed4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2ebb5c │ │ │ │ ldr r0, [pc, #292] @ (2ebed8 ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2ebb5c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 25fb80 │ │ │ │ @@ -215152,15 +215150,15 @@ │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2ebb62 │ │ │ │ ldr r0, [pc, #220] @ (2ebedc ) │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2ebb62 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 2ebdee │ │ │ │ @@ -215178,78 +215176,78 @@ │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ strb.w sl, [sp, #72] @ 0x48 │ │ │ │ bl 43e87c │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 69092c │ │ │ │ + bl 69090c │ │ │ │ uxtb.w r2, fp │ │ │ │ ldr r3, [sp, #32] │ │ │ │ orr.w r7, r2, #256 @ 0x100 │ │ │ │ b.n 2ebb62 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 25e2bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #116] @ (2ebee0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, ip, #111 @ 0x6f │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, ip, #111 @ 0x6f │ │ │ │ sbc.w r0, r6, #111 @ 0x6f │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xf0ba006f │ │ │ │ - subs r7, #78 @ 0x4e │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldcl 0, cr0, [r4], {127} @ 0x7f │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #208 @ (adr r2, 2ebf88 ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 2ebf08 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [pc, #416] @ (2ec05c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvs.n 2ebe44 │ │ │ │ + bvs.n 2ebe04 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2ebe3c │ │ │ │ + bvs.n 2ebdfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #112] @ (2ebf38 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ vhadd.s16 q0, q0, │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + subs r5, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #12 │ │ │ │ + subs r4, #236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #180 @ 0xb4 │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #76 @ 0x4c │ │ │ │ + subs r4, #44 @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #192 @ 0xc0 │ │ │ │ + subs r3, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2ebefa │ │ │ │ ldr.w r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ bfc r3, #0, #16 │ │ │ │ orr.w r2, r2, #256 @ 0x100 │ │ │ │ @@ -215298,15 +215296,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ orrs r3, r6 │ │ │ │ strd r0, r1, [r2, #32] │ │ │ │ beq.n 2ebf3a │ │ │ │ ldr r0, [pc, #116] @ (2ebfe4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #104] @ (2ebfe8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ blx 25f9e8 │ │ │ │ cbz r0, 2ebfa4 │ │ │ │ @@ -215332,33 +215330,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #48] @ (2ebff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ nop │ │ │ │ - subs r4, #4 │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrd r0, r0, [sl, #508] @ 0x1fc │ │ │ │ - subs r3, #250 @ 0xfa │ │ │ │ + subs r3, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xe9a8007f │ │ │ │ - subs r3, #228 @ 0xe4 │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #240 @ 0xf0 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #244 @ 0xf4 │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrd r0, r0, [r0, #-508]! @ 0x1fc │ │ │ │ strd r0, r0, [r2, #-508]! @ 0x1fc │ │ │ │ - subs r3, #102 @ 0x66 │ │ │ │ + subs r3, #70 @ 0x46 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ebffc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -215417,28 +215415,28 @@ │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ vstr d7, [r0, #32] │ │ │ │ movs r4, #0 │ │ │ │ vstr d7, [r0, #-208] @ 0xffffff30 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 690e5c │ │ │ │ + bl 690e3c │ │ │ │ ldr r3, [pc, #168] @ (2ec154 ) │ │ │ │ add.w r0, r6, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #164] @ (2ec158 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #164] @ (2ec15c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #164] @ (2ec160 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #144] @ (2ec164 ) │ │ │ │ add.w r4, r6, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #144] @ (2ec168 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ @@ -215471,40 +215469,40 @@ │ │ │ │ ldrd r5, r1, [r1, #32] │ │ │ │ adds.w ip, r2, #8 │ │ │ │ adc.w r6, r3, #0 │ │ │ │ orrs.w r0, r5, r1 │ │ │ │ bne.n 2ec038 │ │ │ │ ldr r0, [pc, #64] @ (2ec170 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldc 0, cr0, [sl], #-444 @ 0xfffffe44 │ │ │ │ strd r0, r0, [r0], #508 @ 0x1fc │ │ │ │ ldr r0, [pc, #496] @ (2ec344 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ mcr2 15, 1, pc, cr9, cr15, {7} @ │ │ │ │ str??.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldr.w pc, [pc, #4095] @ 2ed163 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, r3, r2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.n 2ec168 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ec180 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ subs r6, r5, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2ec190 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2fbe5c │ │ │ │ nop │ │ │ │ @@ -215531,15 +215529,15 @@ │ │ │ │ ldr r1, [pc, #672] @ (2ec464 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #620] @ 2ec448 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -215627,15 +215625,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #436] @ (2ec47c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec276 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2ec276 │ │ │ │ ldr r3, [pc, #408] @ (2ec480 ) │ │ │ │ @@ -215644,15 +215642,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #408] @ (2ec488 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec276 │ │ │ │ ldr r3, [pc, #396] @ (2ec48c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -215668,15 +215666,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #372] @ (2ec498 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec276 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -215702,28 +215700,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #296] @ (2ec4a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec276 │ │ │ │ ldr r3, [pc, #280] @ (2ec4a8 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr.w r5, [r4, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #276] @ (2ec4ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #276] @ (2ec4b0 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec276 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ec2ae │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ec42a │ │ │ │ @@ -215734,28 +215732,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #232] @ (2ec4b8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec276 │ │ │ │ ldr r3, [pc, #220] @ (2ec4bc ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #216] @ (2ec4c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #216] @ (2ec4c4 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec276 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -215774,79 +215772,79 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #152] @ (2ec4cc ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec276 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ @ instruction: 0xeaa2006f │ │ │ │ eors.w r0, sl, pc, asr #1 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r6, #156 @ 0x9c │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #0 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #34 @ 0x22 │ │ │ │ + subs r2, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r6, #444] @ 0x1bc │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #72 @ 0x48 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ subs r1, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #134 @ 0x86 │ │ │ │ + subs r1, #8 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #96 @ 0x60 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r0, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #110 @ 0x6e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #248 @ 0xf8 │ │ │ │ + cmp r4, #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #114 @ 0x72 │ │ │ │ + subs r0, #82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #220 @ 0xdc │ │ │ │ + cmp r4, #188 @ 0xbc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #206 @ 0xce │ │ │ │ + subs r1, #174 @ 0xae │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r0, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #24 │ │ │ │ + subs r0, #248 @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #32 │ │ │ │ + subs r0, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #140 @ 0x8c │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #0 │ │ │ │ + adds r7, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #240 @ 0xf0 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #188 @ 0xbc │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ec53c │ │ │ │ sub sp, #20 │ │ │ │ @@ -215854,25 +215852,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2ec544 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w ip, [pc, #72] @ 2ec548 │ │ │ │ ldr r3, [pc, #72] @ (2ec54c ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2ec550 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2ec554 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -215881,40 +215879,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r5, #3 │ │ │ │ + asrs r4, r1, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r5, r2] │ │ │ │ + ldrh r6, [r1, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ add r2, sp, #120 @ 0x78 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, #112 @ 0x70 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2ec61c │ │ │ │ ldr r2, [pc, #176] @ (2ec620 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2ec624 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2ec5ee │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2ec5de │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2ec606 │ │ │ │ @@ -215965,29 +215963,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (2ec630 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #2 │ │ │ │ + cmp r2, #226 @ 0xe2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r6, #82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #228 @ 0xe4 │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #136 @ 0x88 │ │ │ │ + adds r7, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ec63c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ asrs r6, r4, #22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #608] @ (2ec8b4 ) │ │ │ │ @@ -216004,15 +216002,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #600] @ (2ec8c8 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2ec79e │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216027,26 +216025,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f0138 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2ec816 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r3, [pc, #532] @ (2ec8d0 ) │ │ │ │ ldr r2, [pc, #536] @ (2ec8d4 ) │ │ │ │ ldr r1, [pc, #536] @ (2ec8d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #520] @ (2ec8dc ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -216106,15 +216104,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #400] @ (2ec8f4 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #388] @ (2ec8f8 ) │ │ │ │ ldr r3, [pc, #324] @ (2ec8bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -216142,15 +216140,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #320] @ (2ec900 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 2ec698 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ec754 │ │ │ │ ldr r1, [pc, #296] @ (2ec904 ) │ │ │ │ @@ -216171,156 +216169,156 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #268] @ (2ec910 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec754 │ │ │ │ ldr r3, [pc, #252] @ (2ec914 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #252] @ (2ec918 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #252] @ (2ec91c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec772 │ │ │ │ ldr r3, [pc, #236] @ (2ec920 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #236] @ (2ec924 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #236] @ (2ec928 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec772 │ │ │ │ ldr r4, [pc, #220] @ (2ec92c ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #220] @ (2ec930 ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec754 │ │ │ │ ldr r4, [pc, #204] @ (2ec934 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #204] @ (2ec938 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec754 │ │ │ │ ldr r4, [pc, #188] @ (2ec93c ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (2ec940 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec772 │ │ │ │ ldr r4, [pc, #172] @ (2ec944 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (2ec948 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ec754 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ b.n 2ec4a4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #124 @ 0x7c │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #114 @ 0x72 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ec474 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r1, #230 @ 0xe6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r1, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r0, #18 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #0 │ │ │ │ + adds r7, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ec604 │ │ │ │ + b.n 2ec5c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ands r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, #12 │ │ │ │ + adds r7, #236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #8 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #190 @ 0xbe │ │ │ │ + adds r6, #158 @ 0x9e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ec2b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, #238 @ 0xee │ │ │ │ + adds r6, #206 @ 0xce │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r7, #94 @ 0x5e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #30 │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r5, #226 @ 0xe2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #132 @ 0x84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #42 @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r5, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #136 @ 0x88 │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #202 @ 0xca │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + adds r6, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #146 @ 0x92 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + adds r5, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #208 @ 0xd0 │ │ │ │ + adds r5, #176 @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #128 @ 0x80 │ │ │ │ + adds r5, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #104 @ 0x68 │ │ │ │ + adds r5, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2ec9b0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -216328,23 +216326,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2ec9b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #64] @ (2ec9bc ) │ │ │ │ ldr r1, [pc, #68] @ (2ec9c0 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (2ec9c4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216353,28 +216351,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + movs r7, #62 @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r6, #17 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldrsb r2, [r2, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2 15, cr15, [pc], #1020 @ 2ecdbc │ │ │ │ add r6, pc, #1000 @ (adr r6, 2ecdac ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ec9d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ asrs r6, r0, #9 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -216397,15 +216395,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 2eca22 │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 2eca0a │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 722850 │ │ │ │ + bl 722830 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2fc484 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ec9f2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -216426,25 +216424,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (2ecb20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #184] @ (2ecb24 ) │ │ │ │ ldr r1, [pc, #184] @ (2ecb28 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (2ecb2c ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -216493,25 +216491,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 25fb80 │ │ │ │ b.n 2ecaf2 │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 2ecaee │ │ │ │ nop │ │ │ │ - movs r6, #196 @ 0xc4 │ │ │ │ + movs r6, #164 @ 0xa4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #21 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r3, #21 │ │ │ │ + lsrs r2, r7, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #88 @ 0x58 │ │ │ │ + adds r5, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #80 @ 0x50 │ │ │ │ + adds r5, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ecb78 │ │ │ │ @@ -216520,30 +216518,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2ecb80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #32] @ (2ecb84 ) │ │ │ │ ldr r1, [pc, #36] @ (2ecb88 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r5, #178 @ 0xb2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r1, #10 │ │ │ │ + lsrs r0, r5, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strb r6, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ add r5, pc, #840 @ (adr r5, 2eced4 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002ecb8c : │ │ │ │ push {r4, lr} │ │ │ │ @@ -216601,15 +216599,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (2ecc5c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (2ecc60 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dd1b4 │ │ │ │ + bl 5dd194 │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 2ecc44 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -216619,23 +216617,23 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (2ecc64 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dc154 │ │ │ │ + b.w 5dc134 │ │ │ │ nop │ │ │ │ b.n 2eccf4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2ece50 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #432 @ 0x1b0 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r2, r4] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002ecc68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -216657,15 +216655,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 2fc4d8 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 2ecce4 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 72312c │ │ │ │ + bl 72310c │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 2ecdf8 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -216771,33 +216769,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (2ece18 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #32] @ (2ece1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 208 @ 0xd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ udf #144 @ 0x90 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #40 @ 0x28 │ │ │ │ + adds r2, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r1, #246 @ 0xf6 │ │ │ │ + adds r1, #214 @ 0xd6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (2ed0c8 ) │ │ │ │ @@ -216911,15 +216909,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2ecf60 │ │ │ │ @@ -216976,15 +216974,15 @@ │ │ │ │ b.n 2ecf36 │ │ │ │ ldr r3, [pc, #184] @ (2ed0cc ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed094 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217009,15 +217007,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2ecf4a │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2ecf60 │ │ │ │ @@ -217044,19 +217042,19 @@ │ │ │ │ b.n 2ecfae │ │ │ │ udf #24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #186 @ 0xba │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed0e0 : │ │ │ │ ldr r3, [pc, #580] @ (2ed328 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -217077,15 +217075,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -217143,15 +217141,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 2ed1cc │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 2ed2b6 │ │ │ │ @@ -217192,15 +217190,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 2ed312 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217252,21 +217250,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2ed26c │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2ed26c │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 2ed200 │ │ │ │ blt.n 2ed400 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r0, [r2, r2] │ │ │ │ @@ -217300,19 +217298,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ed388 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r4, #7 │ │ │ │ + adds r2, r0, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #76 @ 0x4c │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed38c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217383,21 +217381,21 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bhi.n 2ed39c │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ + cmp r4, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r5, #4 │ │ │ │ + adds r0, r1, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #110 @ 0x6e │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #146 @ 0x92 │ │ │ │ + cmp r4, #114 @ 0x72 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed454 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217413,15 +217411,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2ed0e0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217434,19 +217432,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ed4c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r0, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #232 @ 0xe8 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #12 │ │ │ │ + cmp r3, #236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed4cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217478,19 +217476,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ed534 ) │ │ │ │ ldr r0, [pc, #20] @ (2ed538 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - adds r0, r6, #0 │ │ │ │ + adds r0, r2, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #154 @ 0x9a │ │ │ │ + cmp r3, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed53c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -217527,19 +217525,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ed5b0 ) │ │ │ │ ldr r0, [pc, #20] @ (2ed5b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - subs r4, r6, r6 │ │ │ │ + subs r4, r2, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r2, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r2, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed5b8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217549,21 +217547,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 2ed0e0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 2ed630 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 2ed638 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 2ed604 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -217583,19 +217581,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #122 @ 0x7a │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r2, #126 @ 0x7e │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed64c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217621,19 +217619,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ed6a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #12 │ │ │ │ + cmp r1, #236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #48 @ 0x30 │ │ │ │ + cmp r2, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed6a8 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -217662,15 +217660,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2ed71e │ │ │ │ movs r5, #0 │ │ │ │ b.n 2ed718 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ece20 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -217691,19 +217689,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ed74c ) │ │ │ │ ldr r0, [pc, #20] @ (2ed750 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - subs r0, r3, r0 │ │ │ │ + adds r0, r7, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #130 @ 0x82 │ │ │ │ + cmp r1, #98 @ 0x62 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 2ed7d2 │ │ │ │ @@ -217766,15 +217764,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 2ed852 │ │ │ │ @@ -217801,109 +217799,109 @@ │ │ │ │ ldr r0, [pc, #36] @ (2ed880 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - adds r6, r1, r4 │ │ │ │ + adds r6, r5, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #84 @ 0x54 │ │ │ │ + cmp r0, #52 @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r0, #108 @ 0x6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r7, r3 │ │ │ │ + adds r0, r3, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #62 @ 0x3e │ │ │ │ + cmp r0, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #98 @ 0x62 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed884 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 2ed8b6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df00 │ │ │ │ mov r0, r3 │ │ │ │ b.w 25df00 │ │ │ │ ldr r0, [pc, #4] @ (2ed8c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ lsls r2, r7, #14 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002ed8c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #40] @ (2ed910 ) │ │ │ │ ldr r2, [pc, #44] @ (2ed914 ) │ │ │ │ ldr r1, [pc, #44] @ (2ed918 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + cmp r0, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r0, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed91c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #56] @ (2ed970 ) │ │ │ │ ldr r2, [pc, #56] @ (2ed974 ) │ │ │ │ ldr r1, [pc, #60] @ (2ed978 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2ed95c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -217912,19 +217910,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r4, r3 │ │ │ │ + adds r0, r0, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #78 @ 0x4e │ │ │ │ + cmp r0, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #98 @ 0x62 │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218003,23 +218001,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2ed9b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #252 @ 0xfc │ │ │ │ + movs r7, #220 @ 0xdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #242 @ 0xf2 │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #86 @ 0x56 │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2ed9bc │ │ │ │ + bcc.n 2ed97c │ │ │ │ lsls r7, r0, #1 │ │ │ │ bcs.n 2edad8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -218089,21 +218087,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bne.n 2edabc │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #46 @ 0x2e │ │ │ │ + movs r7, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #40 @ 0x28 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #108 @ 0x6c │ │ │ │ + movs r4, #76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2edaa8 │ │ │ │ + bcs.n 2eda68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bne.n 2edbf4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -218147,15 +218145,15 @@ │ │ │ │ bne.n 2edb7a │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r3, 2edbae │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2edbea │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cbz r3, 2edbf0 │ │ │ │ adds r4, #8 │ │ │ │ str.w r9, [sp, #24] │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2edb90 │ │ │ │ ldr r2, [pc, #64] @ (2edc04 ) │ │ │ │ @@ -218171,15 +218169,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ b.n 2edbb2 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 2edbfc │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -218282,54 +218280,54 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ (2edd50 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (2edd54 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #60] @ (2edd58 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ nop │ │ │ │ beq.n 2edd88 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2edd78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r2, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldmia r7, {r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r5, #6 │ │ │ │ + movs r4, #230 @ 0xe6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #106 @ 0x6a │ │ │ │ + movs r5, #74 @ 0x4a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r8, r1 │ │ │ │ @@ -218348,15 +218346,15 @@ │ │ │ │ ldr r1, [pc, #800] @ (2ee0b4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #796] @ (2ee0b8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -218595,107 +218593,107 @@ │ │ │ │ blx 2607b0 │ │ │ │ ldr r1, [pc, #176] @ (2ee0e0 ) │ │ │ │ ldr r0, [pc, #180] @ (2ee0e4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r4, #788] @ 0x314 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ (2ee0e8 ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #144] @ (2ee0ec ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r1, [pc, #128] @ (2ee0f0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #128] @ (2ee0f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #112] @ (2ee0f8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #255 @ 0xff │ │ │ │ ldmia r6, {r2, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r6, #18 │ │ │ │ + asrs r6, r2, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r5, #48 @ 0x30 │ │ │ │ + movs r5, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #10 │ │ │ │ + movs r4, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r3, r2] │ │ │ │ + str r4, [r7, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #248 @ 0xf8 │ │ │ │ + movs r4, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r2, #248 @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r0, #134 @ 0x86 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r3, r4, r6} │ │ │ │ + ldmia r6!, {r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r6, #15 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r0, #8 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + movs r2, #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #66 @ 0x42 │ │ │ │ + movs r3, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r0, #7 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + movs r2, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #162 @ 0xa2 │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ (2ee1a0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 25f9e8 │ │ │ │ cbnz r0, 2ee130 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2ee164 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -218711,20 +218709,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #104] @ (2ee1ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 2f99a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2ee1b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r3, [pc, #76] @ (2ee1b4 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -218745,27 +218743,27 @@ │ │ │ │ ldr r0, [pc, #44] @ (2ee1c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ @ instruction: 0xfb9a0061 │ │ │ │ - asrs r2, r6, #3 │ │ │ │ + asrs r2, r2, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - eors.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + orns r0, r8, #12910592 @ 0xc50000 │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r2, #124 @ 0x7c │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfb420061 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #38 @ 0x26 │ │ │ │ + movs r2, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + add r4, sp, #1000 @ 0x3e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (2ee23c ) │ │ │ │ @@ -218773,15 +218771,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #104] @ (2ee244 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r5, [r0, #948] @ 0x3b4 │ │ │ │ cbz r5, 2ee228 │ │ │ │ ldr.w r4, [r0, #944] @ 0x3b0 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b.n 2ee202 │ │ │ │ blx 25f348 │ │ │ │ adds r0, #1 │ │ │ │ @@ -218807,19 +218805,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #202 @ 0xca │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #234 @ 0xea │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -218832,15 +218830,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #360] @ (2ee3d4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ ldr.w sl, [r7, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecbec │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #332] @ (2ee3d8 ) │ │ │ │ @@ -218954,31 +218952,31 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r0, #64 @ 0x40 │ │ │ │ + movs r0, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #96 @ 0x60 │ │ │ │ + movs r0, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r0, #31 │ │ │ │ + lsrs r6, r4, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r5, #4 │ │ │ │ + subs r0, r1, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r5, #7 │ │ │ │ + subs r4, r1, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r1, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r2, #1 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 002ee3f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -219066,21 +219064,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 44a414 │ │ │ │ bl 2fcccc │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d640c │ │ │ │ + bl 5d63ec │ │ │ │ ldr r2, [pc, #148] @ (2ee570 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #136] @ (2ee574 ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -219112,40 +219110,40 @@ │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + lsrs r2, r0, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, #7 │ │ │ │ + subs r4, r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r1, r3 │ │ │ │ + subs r6, r5, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r7, #6 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r5, #6 │ │ │ │ + subs r4, r1, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r0, r4 │ │ │ │ + subs r6, r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r0, #6 │ │ │ │ + subs r0, r4, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r2, r3 │ │ │ │ + subs r0, r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r9], {255} @ 0xff │ │ │ │ stmia r7!, {r3, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r2, #3 │ │ │ │ + subs r4, r6, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -219257,29 +219255,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2ee6b4 ) │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2ee6b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r0, r0, #5 │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r4, #4 │ │ │ │ + subs r0, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ee6bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -219402,19 +219400,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ee808 ) │ │ │ │ ldr r0, [pc, #20] @ (2ee80c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r7, #6 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r0, #0 │ │ │ │ + adds r6, r4, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ee810 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2ee81c │ │ │ │ @@ -219503,24 +219501,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2ee8f8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2ee8fc ) │ │ │ │ ldr r1, [pc, #32] @ (2ee900 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd748 │ │ │ │ + bl 5dd728 │ │ │ │ ldr r1, [pc, #24] @ (2ee904 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - adds r2, r0, #5 │ │ │ │ + adds r2, r4, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r2, [r4, #20] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002ee908 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -219542,31 +219540,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2ee950 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dbe4 │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + lsrs r4, r6, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, r7, #3 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ee954 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 43e054 │ │ │ │ str.w r0, [r4, #612] @ 0x264 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da82c │ │ │ │ + b.w 5da80c │ │ │ │ │ │ │ │ 002ee974 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2ee9f8 │ │ │ │ @@ -219576,16 +219574,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2eea00 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d5d2c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d5d0c │ │ │ │ cbz r0, 2ee9dc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2ee9c8 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -219607,18 +219605,18 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2eea04 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 46cdf0 │ │ │ │ b.n 2ee9a6 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r3, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mcrr 0, 4, r0, r8, cr5 │ │ │ │ - adds r6, #14 │ │ │ │ + stc 0, cr0, [r8], #-276 @ 0xfffffeec │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xf32c0061 │ │ │ │ │ │ │ │ 002eea08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -219638,16 +219636,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2eea78 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d5d2c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d5d0c │ │ │ │ cbz r0, 2eea5e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219656,82 +219654,82 @@ │ │ │ │ ldr r1, [pc, #28] @ (2eea7c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 46d004 │ │ │ │ nop │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub.w r0, r4, r5, lsl #1 │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + @ instruction: 0xeb840045 │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xf2ba0061 │ │ │ │ ldr r0, [pc, #4] @ (2eea88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ @ instruction: 0xf3420061 │ │ │ │ │ │ │ │ 002eea8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #36] @ (2eeacc ) │ │ │ │ ldr r2, [pc, #36] @ (2eead0 ) │ │ │ │ ldr r1, [pc, #40] @ (2eead4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - lsrs r4, r6, #1 │ │ │ │ + lsrs r4, r2, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + adds r6, r2, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eead8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2eeb34 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2eeb22 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #56] @ (2eeb38 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2eeb3c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -219739,19 +219737,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r6, r2, #0 │ │ │ │ + subs r6, r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r3, #32 │ │ │ │ + lsls r4, r7, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r3, r7 │ │ │ │ + subs r4, r7, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -219813,15 +219811,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2eec46 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d7980 │ │ │ │ + bl 5d7960 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2eec40 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2eec28 │ │ │ │ ldr.w r9, [pc, #96] @ 2eec5c │ │ │ │ @@ -219832,15 +219830,15 @@ │ │ │ │ blx 25dc4c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5dc900 │ │ │ │ + bl 5dc8e0 │ │ │ │ mov r0, sl │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2eebfe │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -219861,23 +219859,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2eec6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r4, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r0, r4 │ │ │ │ + subs r6, r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r5, #27 │ │ │ │ + lsls r6, r1, #27 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r1, r3 │ │ │ │ + subs r0, r5, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eec70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219946,15 +219944,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ mov r0, r7 │ │ │ │ blx 25df04 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2eed00 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -219980,28 +219978,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ite hi │ │ │ │ lslhi r7, r5, #1 │ │ │ │ - subls r2, r6, r2 │ │ │ │ + subls r2, r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r6, [pc, #224] @ (2eee5c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r2 │ │ │ │ + subs r2, r5, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str??.w r0, [r8, #80] @ 0x50 │ │ │ │ - subs r6, r5, r0 │ │ │ │ + str.w r0, [r8, #80] @ 0x50 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r3, #23 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r6, r6 │ │ │ │ + adds r4, r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r6, r0 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eed94 : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2eeca0 │ │ │ │ │ │ │ │ @@ -220073,41 +220071,41 @@ │ │ │ │ cbz r3, 2eee60 │ │ │ │ ldr r1, [pc, #60] @ (2eee7c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dcb7c │ │ │ │ + bl 5dcb5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 25df00 │ │ │ │ ldr r1, [pc, #36] @ (2eee80 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2eee2e │ │ │ │ ldr r0, [pc, #32] @ (2eee84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d6730 │ │ │ │ + bl 5d6710 │ │ │ │ ldr r1, [pc, #28] @ (2eee88 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dc900 │ │ │ │ + bl 5dc8e0 │ │ │ │ b.n 2eee3e │ │ │ │ bkpt 0x0026 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r1, r6 │ │ │ │ + adds r0, r5, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (2ef070 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r4 │ │ │ │ + adds r0, r1, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r3, r5 │ │ │ │ + adds r6, r7, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r4, r5 │ │ │ │ + adds r0, r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eee8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220117,31 +220115,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2eeed4 ) │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd1b4 │ │ │ │ + bl 5dd194 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2eeed8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2eeea0 │ │ │ │ - adds r6, r2, r4 │ │ │ │ + adds r6, r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r6, r2 │ │ │ │ + adds r4, r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eeedc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -220155,22 +220153,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dd1b4 │ │ │ │ + bl 5dd194 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2eef1e │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dcb7c │ │ │ │ + bl 5dcb5c │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2eee14 │ │ │ │ @@ -220181,17 +220179,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2eef50 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2eeef8 │ │ │ │ nop │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r3, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r7, r0 │ │ │ │ + adds r6, r3, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eef54 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2eee14 │ │ │ │ @@ -220224,15 +220222,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 25dc4c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddcb4 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2eef90 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -220251,15 +220249,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 25dc4c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddcb4 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2eefd0 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2ef006 │ │ │ │ @@ -220281,46 +220279,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r7, #30 │ │ │ │ + asrs r4, r3, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r5, r0 │ │ │ │ + adds r2, r1, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r7, #30 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r5, #31 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ef050 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ stc 0, cr0, [lr, #388]! @ 0x184 │ │ │ │ │ │ │ │ 002ef054 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #56] @ (2ef0a8 ) │ │ │ │ ldr r2, [pc, #56] @ (2ef0ac ) │ │ │ │ ldr r1, [pc, #60] @ (2ef0b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2ef094 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220329,40 +220327,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r4, #12 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r5, #29 │ │ │ │ + asrs r2, r1, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r3, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef0b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #56] @ (2ef108 ) │ │ │ │ ldr r2, [pc, #56] @ (2ef10c ) │ │ │ │ ldr r1, [pc, #60] @ (2ef110 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2ef0f4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220371,40 +220369,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r1, #28 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #28 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef114 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #56] @ (2ef168 ) │ │ │ │ ldr r2, [pc, #56] @ (2ef16c ) │ │ │ │ ldr r1, [pc, #60] @ (2ef170 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2ef154 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220413,40 +220411,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + lsls r0, r0, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r5, #26 │ │ │ │ + asrs r2, r1, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #26 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef174 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #56] @ (2ef1c8 ) │ │ │ │ ldr r2, [pc, #56] @ (2ef1cc ) │ │ │ │ ldr r1, [pc, #60] @ (2ef1d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2ef1b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220455,19 +220453,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r0, #8 │ │ │ │ + lsls r0, r4, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r1, #25 │ │ │ │ + asrs r2, r5, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #25 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2ef23a │ │ │ │ @@ -220509,17 +220507,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r2, #2 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r0, #2 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2ef26a │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -220575,17 +220573,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2ef2f8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ef2c8 │ │ │ │ - lsrs r6, r3, #31 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -220833,15 +220831,15 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r2, r7, #11 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r5, #10 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r3, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -221019,15 +221017,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2ef80c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 2ef6ac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -221100,15 +221098,15 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #3 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef810 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -221206,27 +221204,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2ef918 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + lsrs r2, r7, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r3, #30 │ │ │ │ + lsrs r6, r7, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r5, #30 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + lsrs r2, r5, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r3, #31 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r5, #30 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + lsrs r2, r7, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef91c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221270,15 +221268,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (2efaac ) │ │ │ │ ldr r1, [pc, #300] @ (2efab0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25e99c │ │ │ │ ldr r2, [pc, #280] @ (2efab4 ) │ │ │ │ ldr r3, [pc, #264] @ (2efaa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -221303,15 +221301,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (2efabc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #224] @ (2efac0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ b.n 2ef992 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2ef97a │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2ef97a │ │ │ │ @@ -221350,74 +221348,74 @@ │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2efacc ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ b.n 2ef998 │ │ │ │ ldr r2, [pc, #116] @ (2efad0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2efad4 ) │ │ │ │ ldr r1, [pc, #120] @ (2efad8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2ef992 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #96] @ (2efadc ) │ │ │ │ mov r1, r0 │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ add r3, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #88] @ (2efae0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #80] @ (2efae4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ b.n 2ef992 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 2efaea │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #31 │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa2c0057 │ │ │ │ - lsrs r4, r3, #30 │ │ │ │ + @ instruction: 0xfa0c0057 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ uxth r4, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r4, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr??.w r0, [r4, #87] @ 0x57 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + ldrsh.w r0, [r4, #87] @ 0x57 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r7, #27 │ │ │ │ + lsrs r0, r3, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vld4.16 {d16-d19}, [r2 :64], r7 │ │ │ │ - lsrs r0, r3, #28 │ │ │ │ + vst4.16 {d16-d19}, [r2 :64], r7 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vst4.16 {d16-d19}, [lr :64], r7 │ │ │ │ - lsrs r4, r7, #26 │ │ │ │ + vld4.16 {d0-d3}, [lr :64], r7 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r2, #27 │ │ │ │ + lsrs r0, r6, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vld4.16 {d0-d3}, [r2 :64], r7 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + vst4.16 {d0-d3}, [r2 :64], r7 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002efae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -221557,26 +221555,26 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r0, 2efc4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bl 2e3c3e │ │ │ │ - ldrb r0, [r0, #13] │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ sub sp, #96 @ 0x60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r6, r6, #23 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r5, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r3, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r0, #22 │ │ │ │ + lsrs r2, r4, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002efc5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221679,15 +221677,15 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #344 @ 0x158 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r7, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002efd68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221815,23 +221813,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25fee8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2efe7e │ │ │ │ nop │ │ │ │ add r6, sp, #840 @ 0x348 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r3, #17 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #16 │ │ │ │ + lsrs r0, r1, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r7, #16 │ │ │ │ + lsrs r4, r3, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r3, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002efed0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -221849,26 +221847,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2f00fc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5d66dc │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5d66bc │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #492] @ (2f0100 ) │ │ │ │ ldr r2, [pc, #492] @ (2f0104 ) │ │ │ │ ldr r1, [pc, #496] @ (2f0108 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 25fb80 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -222056,40 +222054,40 @@ │ │ │ │ nop │ │ │ │ add r5, sp, #400 @ 0x190 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #296 @ 0x128 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - eors.w r0, r8, #14090240 @ 0xd70000 │ │ │ │ - bvs.n 2f0028 │ │ │ │ + orns r0, r8, #14090240 @ 0xd70000 │ │ │ │ + bvs.n 2f01e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2f0158 │ │ │ │ + bgt.n 2f0118 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r1, sp, #544 @ 0x220 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrh r6, [r6, r1] │ │ │ │ + ldrh r6, [r2, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r6, #13 │ │ │ │ + lsrs r2, r2, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - lsrs r6, r6, #12 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r4, sp, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, sp, #712 @ 0x2c8 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r4, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r5, #9 │ │ │ │ + lsrs r0, r1, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0138 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -222292,24 +222290,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5d66dc │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5d66bc │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #288] @ (2f0470 ) │ │ │ │ ldr r1, [pc, #288] @ (2f0474 ) │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 25dbcc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 260364 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -222410,32 +222408,32 @@ │ │ │ │ b.n 2f03dc │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r2, #87 @ 0x57 │ │ │ │ - bcs.n 2f0520 │ │ │ │ + orn r0, r2, #87 @ 0x57 │ │ │ │ + bcs.n 2f04e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 2f044c │ │ │ │ + bvc.n 2f040c │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r5, pc, #576 @ (adr r5, 2f06bc ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r5, pc, #264 @ (adr r5, 2f058c ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ add r0, sp, #328 @ 0x148 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r6, r7, #28 │ │ │ │ + lsls r6, r3, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r1, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r4, pc, #912 @ (adr r4, 2f0828 ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ │ │ │ │ 002f0498 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -222473,15 +222471,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f0504 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -222962,23 +222960,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #80 @ (adr r5, 2f0a08 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, pc, #808 @ (adr r4, 2f0ce4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r6, #13 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r3, #11 │ │ │ │ + lsls r4, r7, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r0, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f09d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223932,20 +223930,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2f123c │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2f1396 │ │ │ │ b.n 2f1246 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -224085,20 +224083,20 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2f0d3e │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ @ instruction: 0xffff416c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0, #-280]! @ 0xfffffee8 │ │ │ │ - ldc2l 0, cr0, [r6], {70} @ 0x46 │ │ │ │ - b.n 2f17a4 │ │ │ │ + stc2 0, cr0, [r0, #-280] @ 0xfffffee8 │ │ │ │ + ldc2 0, cr0, [r6], #280 @ 0x118 │ │ │ │ + b.n 2f1764 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfa180046 │ │ │ │ - @ instruction: 0xfa540046 │ │ │ │ + ldr??.w r0, [r8, #70] @ 0x46 │ │ │ │ + @ instruction: 0xfa340046 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2f1ea0 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ @@ -224868,23 +224866,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2f1af0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -225193,28 +225191,28 @@ │ │ │ │ b.w 2f0c1a │ │ │ │ bgt.n 2f2232 │ │ │ │ vtbl.8 d29, {d31- instruction: 0xffff416c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f21f0 │ │ │ │ + bhi.n 2f21b0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf13c0046 │ │ │ │ - sbcs.w r0, r8, #70 @ 0x46 │ │ │ │ + adds.w r0, ip, #70 @ 0x46 │ │ │ │ + adcs.w r0, r8, #70 @ 0x46 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 d16, d8, d6[0] │ │ │ │ - vmla.i16 d0, d2, d6[0] │ │ │ │ - bcs.n 2f2104 │ │ │ │ + vmla.i d16, d8, d2[1] │ │ │ │ + vhadd.s q8, q1, q3 │ │ │ │ + bcs.n 2f20c4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs.w r0, r8, r6, lsl #1 │ │ │ │ - bcs.n 2f2088 │ │ │ │ + @ instruction: 0xeb980046 │ │ │ │ + bcs.n 2f2248 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sbcs.w r0, r6, r6, lsl #1 │ │ │ │ + adcs.w r0, r6, r6, lsl #1 │ │ │ │ │ │ │ │ 002f2178 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -225305,15 +225303,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xeaba0046 │ │ │ │ + eors.w r0, sl, r6, lsl #1 │ │ │ │ │ │ │ │ 002f226c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -225332,15 +225330,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - orns r0, ip, r6, lsl #1 │ │ │ │ + orrs.w r0, ip, r6, lsl #1 │ │ │ │ │ │ │ │ 002f22b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #340] @ (2f2418 ) │ │ │ │ @@ -225439,49 +225437,49 @@ │ │ │ │ beq.n 2f2402 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f2408 │ │ │ │ ldr r0, [pc, #140] @ (2f2430 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2f2434 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f22f8 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2f2374 │ │ │ │ ldr r0, [pc, #72] @ (2f2438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r0, [pc, #68] @ (2f243c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724120 │ │ │ │ + bl 724100 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f239c │ │ │ │ ldr r1, [pc, #60] @ (2f2440 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f23a2 │ │ │ │ ldr r1, [pc, #56] @ (2f2444 ) │ │ │ │ @@ -225497,20 +225495,20 @@ │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2f24ce │ │ │ │ vsli.64 q12, q9, #63 @ 0x3f │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldrh r6, [r0, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - pkhbt r0, r6, r6, lsl #1 │ │ │ │ - @ instruction: 0xeaee0046 │ │ │ │ - stmdb sl!, {r1, r2, r6} │ │ │ │ - strd r0, r0, [r6, #-280] @ 0x118 │ │ │ │ - stmdb r8, {r1, r2, r6} │ │ │ │ - stmdb r2, {r1, r2, r6} │ │ │ │ + @ instruction: 0xeaa60046 │ │ │ │ + pkhbt r0, lr, r6, lsl #1 │ │ │ │ + stmdb sl, {r1, r2, r6} │ │ │ │ + stmdb r6!, {r1, r2, r6} │ │ │ │ + strd r0, r0, [r8], #280 @ 0x118 │ │ │ │ + strd r0, r0, [r2], #280 @ 0x118 │ │ │ │ │ │ │ │ 002f2448 : │ │ │ │ ldr r3, [pc, #8] @ (2f2454 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -226359,19 +226357,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f2cb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r4} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2f3120 │ │ │ │ + b.n 2f30e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f314c │ │ │ │ + b.n 2f310c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2cb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -226416,15 +226414,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2dc4 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226450,15 +226448,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 4314e4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2f2dd8 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f2d0a │ │ │ │ @@ -226471,15 +226469,15 @@ │ │ │ │ beq.n 2f2d0a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2f2e0c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f2d0a │ │ │ │ ldr r3, [pc, #72] @ (2f2e10 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -226505,19 +226503,19 @@ │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ lsls r7, r5, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r4, r6, r7} │ │ │ │ + stmia r5!, {r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2e20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -226557,15 +226555,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 25e6c0 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f2e68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 713560 │ │ │ │ + bl 713540 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2f2ea0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 25da68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -226586,27 +226584,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2f2ef4 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 25e6c0 │ │ │ │ b.n 2f2e64 │ │ │ │ nop │ │ │ │ - bmi.n 2f2df0 │ │ │ │ + bmi.n 2f2fb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bls.n 2f2e18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2f30cc │ │ │ │ + b.n 2f308c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f303c │ │ │ │ + b.n 2f2ffc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, #58] @ 0x3a │ │ │ │ + ldrh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2f2f74 │ │ │ │ + b.n 2f2f34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2ef8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226682,46 +226680,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 265f00 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 5d0218 │ │ │ │ + bl 5d01f8 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f2fae │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6cf06c │ │ │ │ - svc 182 @ 0xb6 │ │ │ │ + b.w 6cf04c │ │ │ │ + svc 150 @ 0x96 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 196 @ 0xc4 │ │ │ │ + svc 164 @ 0xa4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f3014 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226759,15 +226757,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2f31fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2f31e2 │ │ │ │ ldr.w r8, [pc, #368] @ 2f3200 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2f3204 ) │ │ │ │ ldr.w r9, [pc, #368] @ 2f3208 │ │ │ │ add r8, pc │ │ │ │ @@ -226801,145 +226799,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2f31e2 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2f310e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2f320c ) │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f30a0 │ │ │ │ ldr r1, [pc, #236] @ (2f3210 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f30a6 │ │ │ │ ldr r1, [pc, #220] @ (2f3214 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f30ae │ │ │ │ ldr r1, [pc, #204] @ (2f3218 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f30b6 │ │ │ │ ldr r1, [pc, #184] @ (2f321c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f30be │ │ │ │ ldr r1, [pc, #168] @ (2f3220 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f30c6 │ │ │ │ ldr r1, [pc, #148] @ (2f3224 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f30ce │ │ │ │ ldr r1, [pc, #132] @ (2f3228 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f30d6 │ │ │ │ ldr r1, [pc, #112] @ (2f322c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f30de │ │ │ │ ldr r1, [pc, #96] @ (2f3230 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f30e4 │ │ │ │ mov r0, sl │ │ │ │ - bl 6cf648 │ │ │ │ + bl 6cf628 │ │ │ │ b.n 2f304e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - svc 14 │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 8 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 22 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #200 @ 0xc8 │ │ │ │ + udf #168 @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + udf #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #212 @ 0xd4 │ │ │ │ + udf #180 @ 0xb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #182 @ 0xb6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #218 @ 0xda │ │ │ │ + udf #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #218 @ 0xda │ │ │ │ + udf #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #220 @ 0xdc │ │ │ │ + udf #188 @ 0xbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f3234 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -226975,99 +226973,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2f3336 │ │ │ │ ldr r2, [pc, #348] @ (2f33f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2f33f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3374 │ │ │ │ ldr r2, [pc, #332] @ (2f33f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2f33fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3380 │ │ │ │ ldr r2, [pc, #320] @ (2f3400 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2f3404 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f337a │ │ │ │ ldr r2, [pc, #304] @ (2f3408 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2f340c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2f32fe │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3386 │ │ │ │ ldr r2, [pc, #288] @ (2f3410 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2f3414 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r1, [pc, #272] @ (2f3418 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70e994 │ │ │ │ + bl 70e974 │ │ │ │ ldr r1, [pc, #256] @ (2f341c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df04 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70ea50 │ │ │ │ + bl 70ea30 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2f338c │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 713488 │ │ │ │ + bl 713468 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a050c │ │ │ │ + bl 6a04ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f3292 │ │ │ │ ldr r2, [pc, #176] @ (2f3420 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f3296 │ │ │ │ @@ -227083,17 +227081,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2f3430 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f32f2 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2f3434 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6cf594 │ │ │ │ + bl 6cf574 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #144] @ (2f3438 ) │ │ │ │ ldr r3, [pc, #44] @ (2f33d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227115,55 +227113,55 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f35d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + udf #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - udf #82 @ 0x52 │ │ │ │ + udf #50 @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - udf #86 @ 0x56 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #10 │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r7, r1, #1 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + udf #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #244 @ 0xf4 │ │ │ │ + cmp r5, #212 @ 0xd4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r5, #190 @ 0xbe │ │ │ │ lsls r7, r1, #1 │ │ │ │ - udf #64 @ 0x40 │ │ │ │ + udf #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #196 @ 0xc4 │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + udf #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + udf #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r5, r3 │ │ │ │ + subs r0, r1, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, r4, r3 │ │ │ │ + subs r2, r0, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r7, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r6, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r2, r3 │ │ │ │ + subs r0, r6, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r6, [r4, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f343c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227172,46 +227170,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2f4708 │ │ │ │ ldr r1, [pc, #68] @ (2f3498 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2f3484 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2f347e │ │ │ │ ldr r2, [pc, #52] @ (2f349c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f34a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6fa04c │ │ │ │ + b.w 6fa02c │ │ │ │ ldr r2, [pc, #36] @ (2f34a4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f346a │ │ │ │ ldr r1, [pc, #32] @ (2f34a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6fa04c │ │ │ │ - ble.n 2f34ac │ │ │ │ + b.w 6fa02c │ │ │ │ + bgt.n 2f346c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + subs r1, #52 @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf2860049 │ │ │ │ - ldr r6, [pc, #16] @ (2f34b8 ) │ │ │ │ + @ instruction: 0xf2660049 │ │ │ │ + ldr r5, [pc, #912] @ (2f3838 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bgt.n 2f347c │ │ │ │ + bgt.n 2f343c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f34ac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227219,20 +227217,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2f4754 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2f34dc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6cf210 │ │ │ │ + b.w 6cf1f0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf22a0049 │ │ │ │ + addw r0, sl, #73 @ 0x49 │ │ │ │ │ │ │ │ 002f34e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #112] @ (2f3560 ) │ │ │ │ @@ -227256,17 +227254,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2f3568 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6cf684 │ │ │ │ + bl 6cf664 │ │ │ │ ldr r2, [pc, #52] @ (2f356c ) │ │ │ │ ldr r3, [pc, #44] @ (2f3564 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227281,15 +227279,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strb r2, [r3, #29] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f361c │ │ │ │ + bgt.n 2f35dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r3, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f3570 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2f4798 │ │ │ │ @@ -227314,31 +227312,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714c38 │ │ │ │ + bl 714c18 │ │ │ │ ldr r1, [pc, #152] @ (2f364c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #144] @ (2f3650 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 714c38 │ │ │ │ + bl 714c18 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 5d0218 │ │ │ │ + bl 5d01f8 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2f362e │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -227369,31 +227367,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2f3658 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 2f3604 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r7, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2f3c │ │ │ │ + b.n 2f2efc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r2, r1] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r0, [r1, #25] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - blt.n 2f3728 │ │ │ │ + blt.n 2f36e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f365c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -227406,26 +227404,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714c38 │ │ │ │ + bl 714c18 │ │ │ │ ldr r1, [pc, #104] @ (2f36f4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #96] @ (2f36f8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 714c38 │ │ │ │ + bl 714c18 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 42a270 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -227450,19 +227448,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r3, #23] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f3e30 │ │ │ │ + b.n 2f3df0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r6, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r7, r5] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r2, [r2, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f3700 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227568,15 +227566,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2f384c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714c38 │ │ │ │ + bl 714c18 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 42823c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 47a4c8 │ │ │ │ @@ -227599,15 +227597,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r4, #17] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r6, [r6, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f3854 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227650,71 +227648,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2f3b88 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3b4a │ │ │ │ ldr r1, [pc, #692] @ (2f3b8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #688] @ (2f3b90 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #676] @ (2f3b94 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #668] @ (2f3b98 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #656] @ (2f3b9c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #648] @ (2f3ba0 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3b28 │ │ │ │ ldr r2, [pc, #628] @ (2f3ba4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2f3ba8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3b22 │ │ │ │ ldr r2, [pc, #612] @ (2f3bac ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2f3bb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f389a │ │ │ │ mov r0, r7 │ │ │ │ - bl 6cfa80 │ │ │ │ + bl 6cfa60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #584] @ (2f3bb4 ) │ │ │ │ ldr r3, [pc, #528] @ (2f3b7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227733,166 +227731,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2f3b88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3b3e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f3b2e │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f3954 │ │ │ │ ldr r1, [pc, #476] @ (2f3bb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 2f3954 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2f3b88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3b44 │ │ │ │ ldr r1, [pc, #440] @ (2f3bbc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #432] @ (2f3bc0 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #424] @ (2f3bc4 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #412] @ (2f3bc8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #404] @ (2f3bcc ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #392] @ (2f3bd0 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #384] @ (2f3bd4 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #372] @ (2f3bd8 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 2f3954 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2f3b88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3b50 │ │ │ │ ldr r1, [pc, #332] @ (2f3bdc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #328] @ (2f3be0 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #316] @ (2f3be4 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #308] @ (2f3be8 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 2f3954 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2f3b88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3b56 │ │ │ │ ldr r1, [pc, #268] @ (2f3bec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #260] @ (2f3bf0 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #252] @ (2f3bf4 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #240] @ (2f3bf8 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #232] @ (2f3bfc ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 2f3954 │ │ │ │ ldr r2, [pc, #220] @ (2f3c00 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f394a │ │ │ │ ldr r2, [pc, #216] @ (2f3c04 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f3932 │ │ │ │ ldr r1, [pc, #216] @ (2f3c08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 2f39c4 │ │ │ │ ldr r3, [pc, #204] @ (2f3c0c ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f39b2 │ │ │ │ ldr r3, [pc, #200] @ (2f3c10 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f3a02 │ │ │ │ @@ -227916,97 +227914,97 @@ │ │ │ │ blx 25dbe4 │ │ │ │ strb r4, [r4, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r2, [r3, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f3bb0 │ │ │ │ + bhi.n 2f3b70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2f3b30 │ │ │ │ + bls.n 2f3af0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f3b38 │ │ │ │ + bhi.n 2f3af8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2f3b5c │ │ │ │ + bhi.n 2f3b1c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2f3b64 │ │ │ │ + bhi.n 2f3b24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2f3b6c │ │ │ │ + bhi.n 2f3b2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2f3b74 │ │ │ │ + bhi.n 2f3b34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2f3b78 │ │ │ │ + bhi.n 2f3b38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bhi.n 2f3b70 │ │ │ │ + bhi.n 2f3b30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #108 @ 0x6c │ │ │ │ + movs r7, #76 @ 0x4c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bhi.n 2f3b70 │ │ │ │ + bhi.n 2f3b30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r4, [r4, #11] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bhi.n 2f3c14 │ │ │ │ + bhi.n 2f3bd4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3b0c │ │ │ │ + bvc.n 2f3acc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2f3c20 │ │ │ │ + bhi.n 2f3be0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3b58 │ │ │ │ + bvc.n 2f3b18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2f3c18 │ │ │ │ + bhi.n 2f3bd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3b48 │ │ │ │ + bvc.n 2f3b08 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2f3c18 │ │ │ │ + bhi.n 2f3bd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2f3c28 │ │ │ │ + bhi.n 2f3be8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3b1c │ │ │ │ + bvc.n 2f3adc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3c18 │ │ │ │ + bvs.n 2f3bd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3b2c │ │ │ │ + bvc.n 2f3aec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3c84 │ │ │ │ + bvc.n 2f3c44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3c88 │ │ │ │ + bvc.n 2f3c48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2f3b84 │ │ │ │ + bvs.n 2f3b44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3c98 │ │ │ │ + bvc.n 2f3c58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2f3bf0 │ │ │ │ + bvs.n 2f3bb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2f3bb8 │ │ │ │ + bvs.n 2f3b78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2f3bdc │ │ │ │ + bvs.n 2f3b9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r5, #12 │ │ │ │ + asrs r6, r1, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f3c20 │ │ │ │ + bvs.n 2f3be0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r4, r5, r6} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r2, r5, r6} │ │ │ │ + stmia r7!, {r2, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 2f3c74 │ │ │ │ + bvc.n 2f3c34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f3c28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -228025,20 +228023,20 @@ │ │ │ │ bl 2f497c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2f3c64 │ │ │ │ ldr r1, [pc, #76] @ (2f3ca8 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 47a4c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6cf24c │ │ │ │ + bl 6cf22c │ │ │ │ ldr r2, [pc, #56] @ (2f3cac ) │ │ │ │ ldr r3, [pc, #44] @ (2f3ca4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -228054,15 +228052,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r2, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r6, r9, lsl #1 │ │ │ │ + orns r0, r6, r9, lsl #1 │ │ │ │ ldr r2, [r3, #124] @ 0x7c │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f3cb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -228082,19 +228080,19 @@ │ │ │ │ bl 2f480c │ │ │ │ cbz r0, 2f3cf8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2f3d44 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2f3d28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6cf6fc │ │ │ │ + bl 6cf6dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #68] @ (2f3d48 ) │ │ │ │ ldr r3, [pc, #60] @ (2f3d40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228111,26 +228109,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2f3d4c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 2f3cf2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r1, #120] @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f3cdc │ │ │ │ + bpl.n 2f3c9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bpl.n 2f3c78 │ │ │ │ + bpl.n 2f3e38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (2f3ea8 ) │ │ │ │ @@ -228144,91 +228142,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #316] @ (2f3eb4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f3e5a │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ blx 260364 │ │ │ │ ldr r3, [pc, #280] @ (2f3eb8 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #280] @ (2f3ebc ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5dc154 │ │ │ │ + bl 5dc134 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #268] @ (2f3ec0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5dbbd8 │ │ │ │ + bl 5dbbb8 │ │ │ │ ldr r1, [pc, #260] @ (2f3ec4 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dbbd8 │ │ │ │ + bl 5dbbb8 │ │ │ │ ldr r1, [pc, #248] @ (2f3ec8 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dbbd8 │ │ │ │ + bl 5dbbb8 │ │ │ │ ldr r1, [pc, #240] @ (2f3ecc ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dbbd8 │ │ │ │ + bl 5dbbb8 │ │ │ │ ldr r1, [pc, #228] @ (2f3ed0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5dbbd8 │ │ │ │ + bl 5dbbb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3e84 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 724020 │ │ │ │ + bl 724000 │ │ │ │ ldr r2, [pc, #204] @ (2f3ed4 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #204] @ (2f3ed8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dc244 │ │ │ │ + bl 5dc224 │ │ │ │ ldr r1, [pc, #196] @ (2f3edc ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dea0c │ │ │ │ + bl 5de9ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 71156c │ │ │ │ + bl 71154c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 6a050c │ │ │ │ + bl 6a04ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 70ea50 │ │ │ │ + bl 70ea30 │ │ │ │ cbz r5, 2f3e4c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2f3e96 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbz r3, 2f3e8a │ │ │ │ movs r0, #8 │ │ │ │ @@ -228253,60 +228251,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2f3e06 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71602c │ │ │ │ + bl 71600c │ │ │ │ b.n 2f3e4c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2f3ee4 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #76] @ (2f3ee8 ) │ │ │ │ ldr r0, [pc, #76] @ (2f3eec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f40ac ) │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f3fa4 │ │ │ │ + bgt.n 2f3f64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 2f3e6c │ │ │ │ + bls.n 2f3e2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2f3e00 │ │ │ │ + bne.n 2f3fc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb66e │ │ │ │ + @ instruction: 0xb64e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 2f3e90 │ │ │ │ + bls.n 2f3e50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #776] @ (2f41dc ) │ │ │ │ + ldr r5, [pc, #648] @ (2f415c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2f3e74 │ │ │ │ + bmi.n 2f3e34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bmi.n 2f3e80 │ │ │ │ + bmi.n 2f3e40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + svc 50 @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2f3ffc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -228317,36 +228315,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2f3f6e │ │ │ │ ldr r6, [pc, #228] @ (2f4008 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2f400c ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #331 @ 0x14b │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #200] @ (2f4010 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2f3f98 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -228368,23 +228366,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r1, [pc, #120] @ (2f4018 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 25e6c0 │ │ │ │ b.n 2f3f6e │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r1, [pc, #104] @ (2f401c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 25e6c0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -228412,93 +228410,93 @@ │ │ │ │ b.n 2f3fcc │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r1, #84] @ 0x54 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2f3fdc │ │ │ │ + bcc.n 2f3f9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r5, lr} │ │ │ │ + push {r1, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcc.n 2f3fb8 │ │ │ │ + bcc.n 2f3f78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2f3fb0 │ │ │ │ + bcc.n 2f3f70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bcc.n 2f3f8c │ │ │ │ + bcc.n 2f3f4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2f3f20 │ │ │ │ + bcc.n 2f40e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2f3f34 │ │ │ │ + bcc.n 2f40f4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2f40b0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2f4084 │ │ │ │ ldr r5, [pc, #108] @ (2f40b4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2f40b8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #374 @ 0x176 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #80] @ (2f40bc ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f409a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r1, [pc, #28] @ (2f40c0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 25e6c0 │ │ │ │ b.n 2f4084 │ │ │ │ nop │ │ │ │ - bcs.n 2f402c │ │ │ │ + bcs.n 2f3fec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 2f4136 │ │ │ │ + cbz r6, 2f412e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 2f401c │ │ │ │ + bcs.n 2f3fdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2f4014 │ │ │ │ + bcs.n 2f3fd4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2f4080 │ │ │ │ + bcs.n 2f4040 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f40c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -228513,30 +228511,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2f4204 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 2678e0 │ │ │ │ ldr r3, [pc, #220] @ (2f4208 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -228548,22 +228546,22 @@ │ │ │ │ blx 25dbcc │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5dcaac │ │ │ │ + bl 5dca8c │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ blx 260364 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ cbz r3, 2f419a │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 25dbcc │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ @@ -228611,19 +228609,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r4, 2f425c │ │ │ │ + cbz r4, 2f4254 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -228634,15 +228632,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #328] @ (2f436c ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5da6e0 │ │ │ │ + bl 5da6c0 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f434c │ │ │ │ ldr r3, [pc, #312] @ (2f4370 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -228688,15 +228686,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 5db07c │ │ │ │ + bl 5db05c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2f42d4 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ @@ -228754,17 +228752,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4374 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -228801,88 +228799,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2f4450 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r2, [pc, #108] @ (2f4454 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2f4458 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2f4426 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f6d94 │ │ │ │ add.w r3, r4, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #48] @ (2f445c ) │ │ │ │ ldr r4, [pc, #48] @ (2f4460 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #768] @ 0x300 │ │ │ │ + str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r6!, {r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4464 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5d6c9c │ │ │ │ + bl 5d6c7c │ │ │ │ cbnz r0, 2f44a8 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r1, [pc, #80] @ (2f44d8 ) │ │ │ │ ldr r2, [pc, #84] @ (2f44dc ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2f44e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2f8d5c │ │ │ │ ldr r3, [pc, #56] @ (2f44e4 ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ @@ -228890,34 +228888,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2f44ec ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add r3, r2 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add r7, sp, #648 @ 0x288 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #704] @ 0x2c0 │ │ │ │ + str r6, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7!, {r1, r4, r5} │ │ │ │ + ldmia r7!, {r1, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6!, {r1, r2, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f44f0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228925,21 +228923,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2f4554 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dcfb8 │ │ │ │ + bl 5dcf98 │ │ │ │ ldr r1, [pc, #64] @ (2f4558 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d0 │ │ │ │ + bl 5da6b0 │ │ │ │ ldr r2, [pc, #56] @ (2f455c ) │ │ │ │ ldr r3, [pc, #44] @ (2f4554 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -228970,26 +228968,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2f46d4 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2f46d8 ) │ │ │ │ add r0, pc │ │ │ │ blx 25e3cc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r1, [pc, #344] @ (2f46dc ) │ │ │ │ ldr r2, [pc, #344] @ (2f46e0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2f46e4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f46c8 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2f46e8 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -229078,19 +229076,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2f4600 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6cf06c │ │ │ │ + bl 6cf04c │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r7 │ │ │ │ - bl 713560 │ │ │ │ + bl 713540 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2f46a4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 25da68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -229106,39 +229104,39 @@ │ │ │ │ blx 25e6c0 │ │ │ │ b.n 2f4628 │ │ │ │ ldr r1, [pc, #56] @ (2f4704 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 25e6c0 │ │ │ │ b.n 2f4692 │ │ │ │ - pop {r1, r2, r6, pc} │ │ │ │ + pop {r1, r2, r5, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r6, [r0, #108] @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #656 @ 0x290 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ + ldrh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r5, [sp, #704] @ 0x2c0 │ │ │ │ + str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f48e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6!, {r2, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r4, #28 │ │ │ │ + lsls r0, r0, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r1, r3} │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6!, {r1} │ │ │ │ + ldmia r5, {r1, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4708 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229163,15 +229161,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ str r0, [r6, #80] @ 0x50 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #64 @ (adr r2, 2f4794 ) │ │ │ │ + add r1, pc, #960 @ (adr r1, 2f4b14 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002f4754 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229181,15 +229179,15 @@ │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #36] @ (2f4794 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7282f8 │ │ │ │ + bl 7282d8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -229227,53 +229225,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f4804 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, sp, #464 @ 0x1d0 │ │ │ │ + add r4, sp, #336 @ 0x150 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r4!, {r1, r3, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r1, r5} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4808 : │ │ │ │ b.w 333f8c │ │ │ │ │ │ │ │ 002f480c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 25dbcc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr.w ip, [pc, #80] @ 2f487c │ │ │ │ ldr r2, [pc, #80] @ (2f4880 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f4884 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 333f90 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -229289,30 +229287,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #104 @ 0x68 │ │ │ │ + add r3, sp, #1000 @ 0x3e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r6, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f4888 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 43c890 │ │ │ │ mov r4, r0 │ │ │ │ - bl 713560 │ │ │ │ + bl 713540 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f48b2 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 25da68 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229330,21 +229328,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f4918 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 25e3cc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5dc448 │ │ │ │ + bl 5dc428 │ │ │ │ ldr r1, [pc, #56] @ (2f491c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d8 │ │ │ │ + bl 5da6b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 713560 │ │ │ │ + bl 713540 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f4902 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 25da68 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229353,35 +229351,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 2f4954 │ │ │ │ + cbnz r6, 2f494c │ │ │ │ lsls r5, r1, #1 │ │ │ │ bl fc91e │ │ │ │ │ │ │ │ 002f4920 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f4974 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 25e3cc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5dc448 │ │ │ │ + bl 5dc428 │ │ │ │ ldr r1, [pc, #56] @ (2f4978 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d8 │ │ │ │ + bl 5da6b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 713560 │ │ │ │ + bl 713540 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f495e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 25da68 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229390,15 +229388,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 2f499a │ │ │ │ + cbnz r2, 2f4992 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bl 1d497a │ │ │ │ │ │ │ │ 002f497c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -229407,31 +229405,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f4a00 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f49dc │ │ │ │ ldr r4, [pc, #96] @ (2f4a04 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2f4a08 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 25dbcc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 7282f8 │ │ │ │ + bl 7282d8 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229444,56 +229442,56 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f4a14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f49c8 │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 2f4a0c │ │ │ │ + cbnz r6, 2f4a04 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #656 @ 0x290 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r3, {r1, r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #280 @ 0x118 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1, {r1, r4} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4a18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d66dc │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5d66bc │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #92] @ (2f4a94 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f4a66 │ │ │ │ ldr r3, [pc, #84] @ (2f4a98 ) │ │ │ │ ldr r2, [pc, #84] @ (2f4a9c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -229503,42 +229501,42 @@ │ │ │ │ ldr r1, [pc, #56] @ (2f4aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #419 @ 0x1a3 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #24 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #888 @ 0x378 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f4abc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ str r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229547,15 +229545,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2f4df8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2f4dfc ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2f4de8 │ │ │ │ add r3, pc │ │ │ │ @@ -229568,578 +229566,578 @@ │ │ │ │ ldr r3, [pc, #764] @ (2f4e08 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #744] @ (2f4e0c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2f4e10 ) │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #740] @ (2f4e14 ) │ │ │ │ ldr r2, [pc, #740] @ (2f4e18 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #728] @ (2f4e1c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2f4e20 ) │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #724] @ (2f4e24 ) │ │ │ │ ldr r2, [pc, #724] @ (2f4e28 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #712] @ (2f4e2c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2f4e30 ) │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #708] @ (2f4e34 ) │ │ │ │ ldr r2, [pc, #708] @ (2f4e38 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #696] @ (2f4e3c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2f4e40 ) │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #692] @ (2f4e44 ) │ │ │ │ ldr r2, [pc, #692] @ (2f4e48 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #680] @ (2f4e4c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2f4e50 ) │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #676] @ (2f4e54 ) │ │ │ │ ldr r2, [pc, #676] @ (2f4e58 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #664] @ (2f4e5c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #656] @ (2f4e60 ) │ │ │ │ ldr r1, [pc, #656] @ (2f4e64 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2f4e68 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2f4e6c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ ldr r2, [pc, #640] @ (2f4e70 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2f4e74 ) │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #636] @ (2f4e78 ) │ │ │ │ ldr r1, [pc, #636] @ (2f4e7c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2f4e80 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2f4e84 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ ldr r2, [pc, #620] @ (2f4e88 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #612] @ (2f4e8c ) │ │ │ │ ldr r1, [pc, #612] @ (2f4e90 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2f4e94 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2f4e98 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ ldr r2, [pc, #596] @ (2f4e9c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #588] @ (2f4ea0 ) │ │ │ │ ldr r1, [pc, #592] @ (2f4ea4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2f4ea8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2f4eac ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ ldr r2, [pc, #576] @ (2f4eb0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #568] @ (2f4eb4 ) │ │ │ │ ldr r3, [pc, #568] @ (2f4eb8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2f4ebc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #560] @ (2f4ec0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #552] @ (2f4ec4 ) │ │ │ │ ldr r3, [pc, #552] @ (2f4ec8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2f4ecc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd748 │ │ │ │ + bl 5dd728 │ │ │ │ ldr r2, [pc, #544] @ (2f4ed0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #536] @ (2f4ed4 ) │ │ │ │ ldr r3, [pc, #536] @ (2f4ed8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2f4edc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd748 │ │ │ │ + bl 5dd728 │ │ │ │ ldr r2, [pc, #528] @ (2f4ee0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r3, [pc, #520] @ (2f4ee4 ) │ │ │ │ ldr r2, [pc, #520] @ (2f4ee8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #520] @ (2f4eec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd748 │ │ │ │ + bl 5dd728 │ │ │ │ ldr r1, [pc, #512] @ (2f4ef0 ) │ │ │ │ ldr r3, [pc, #516] @ (2f4ef4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #516] @ (2f4ef8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd748 │ │ │ │ + bl 5dd728 │ │ │ │ ldr r2, [pc, #504] @ (2f4efc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #496] @ (2f4f00 ) │ │ │ │ ldr r3, [pc, #500] @ (2f4f04 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #500] @ (2f4f08 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd748 │ │ │ │ + bl 5dd728 │ │ │ │ ldr r2, [pc, #488] @ (2f4f0c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #480] @ (2f4f10 ) │ │ │ │ ldr r3, [pc, #484] @ (2f4f14 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #484] @ (2f4f18 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #472] @ (2f4f1c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #464] @ (2f4f20 ) │ │ │ │ ldr r3, [pc, #468] @ (2f4f24 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #468] @ (2f4f28 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd748 │ │ │ │ + bl 5dd728 │ │ │ │ ldr r2, [pc, #456] @ (2f4f2c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #448] @ (2f4f30 ) │ │ │ │ ldr r3, [pc, #452] @ (2f4f34 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5dc928 │ │ │ │ + bl 5dc908 │ │ │ │ ldr r2, [pc, #432] @ (2f4f38 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r1, [pc, #424] @ (2f4f3c ) │ │ │ │ ldr r3, [pc, #428] @ (2f4f40 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #428] @ (2f4f44 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #416] @ (2f4f48 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r2, [pc, #408] @ (2f4f4c ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #408] @ (2f4f50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5dc928 │ │ │ │ + bl 5dc908 │ │ │ │ ldr r2, [pc, #392] @ (2f4f54 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5dddbc │ │ │ │ + bl 5ddd9c │ │ │ │ ldr r2, [pc, #384] @ (2f4f58 ) │ │ │ │ ldr r1, [pc, #388] @ (2f4f5c ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #384] @ (2f4f60 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #384] @ (2f4f64 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f4f68 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 d0, d0, d7 │ │ │ │ - add r2, sp, #576 @ 0x240 │ │ │ │ + add r2, sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #408] @ 0x198 │ │ │ │ + str r0, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r5, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r1, r5, r6} │ │ │ │ + ldmia r2!, {r1, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r6} │ │ │ │ + ldmia r2, {r1, r2, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r2, #1 │ │ │ │ + asrs r2, r6, #32 │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r6} │ │ │ │ + ldmia r2, {r1, r2, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r0, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r5, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r7, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r5, r6} │ │ │ │ - lsls r6, r0, #1 │ │ │ │ ldmia r2!, {r1, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ + lsls r6, r0, #1 │ │ │ │ asrs r5, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov r4, r3 │ │ │ │ + cmp ip, pc │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r3, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r5, r6} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r7} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r6, r7} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsrs r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - ldmia r3!, {r1, r4} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3!, {r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r3, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [pc, #224] @ (2f5030 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #108] @ 0x6c │ │ │ │ + str r0, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r3, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, r2 │ │ │ │ + subs r4, r1, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ ldr r2, [pc, #16] @ (2f4f88 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dddbc │ │ │ │ + b.w 5ddd9c │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 5dcfb8 │ │ │ │ + bl 5dcf98 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5dcd8c │ │ │ │ + bl 5dcd6c │ │ │ │ cbz r0, 2f4fc2 │ │ │ │ ldr r1, [pc, #68] @ (2f4ff4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dcb7c │ │ │ │ + b.w 5dcb5c │ │ │ │ ldr r3, [pc, #52] @ (2f4ff8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #52] @ (2f4ffc ) │ │ │ │ ldr r1, [pc, #52] @ (2f5000 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #632 @ (adr r5, 2f5274 ) │ │ │ │ + add r5, pc, #504 @ (adr r5, 2f51f4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5, r7} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2f50e0 ) │ │ │ │ @@ -230147,15 +230145,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2f50e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230164,26 +230162,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 5da3f0 │ │ │ │ + bl 5da3d0 │ │ │ │ cbz r0, 2f5066 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3fc │ │ │ │ + bl 5da3dc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f50b4 │ │ │ │ blx 25f348 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2f50ca │ │ │ │ ldr r1, [pc, #112] @ (2f50ec ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -230221,48 +230219,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (2f50f8 ) │ │ │ │ ldr r0, [pc, #40] @ (2f50fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - add r5, pc, #304 @ (adr r5, 2f5214 ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 2f5194 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r1, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r4, #24] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r0, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r1, #76] @ 0x4c │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #592 @ (adr r4, 2f5348 ) │ │ │ │ + add r4, pc, #464 @ (adr r4, 2f52c8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #124] @ (2f5198 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2f519c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2f51a0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 25df04 │ │ │ │ @@ -230292,135 +230290,135 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #296 @ (adr r4, 2f52c4 ) │ │ │ │ + add r4, pc, #168 @ (adr r4, 2f5244 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r3, #16] │ │ │ │ + ldrh r4, [r7, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #196] @ (2f5288 ) │ │ │ │ ldr r2, [pc, #200] @ (2f528c ) │ │ │ │ ldr r1, [pc, #200] @ (2f5290 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f527c │ │ │ │ ldr r0, [pc, #180] @ (2f5294 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r1, [pc, #176] @ (2f5298 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5dba2c │ │ │ │ + bl 5dba0c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f520a │ │ │ │ ldr r1, [pc, #164] @ (2f529c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5dbcb0 │ │ │ │ + bl 5dbc90 │ │ │ │ cbnz r0, 2f5226 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5dcfb8 │ │ │ │ + bl 5dcf98 │ │ │ │ ldr.w r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r4 │ │ │ │ - bl 5dc900 │ │ │ │ + bl 5dc8e0 │ │ │ │ ldr r1, [pc, #104] @ (2f52a0 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dbb5c │ │ │ │ + bl 5dbb3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5208 │ │ │ │ ldr r1, [pc, #92] @ (2f52a4 ) │ │ │ │ movw r3, #1094 @ 0x446 │ │ │ │ ldr r2, [pc, #88] @ (2f52a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2f52ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5ddebc │ │ │ │ + bl 5dde9c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f520a │ │ │ │ ldr r1, [pc, #64] @ (2f52b0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5dcb7c │ │ │ │ + bl 5dcb5c │ │ │ │ b.n 2f5208 │ │ │ │ ldr r0, [pc, #52] @ (2f52b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f51f6 │ │ │ │ - add r3, pc, #648 @ (adr r3, 2f5514 ) │ │ │ │ + add r3, pc, #520 @ (adr r3, 2f5494 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r4, #30] │ │ │ │ + strh r2, [r0, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r6, #10] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, pc, #96 @ (adr r3, 2f5308 ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 2f5688 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r7!, {r3, r4} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r2, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f5300 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230429,30 +230427,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f5308 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #600 @ (adr r2, 2f555c ) │ │ │ │ + add r2, pc, #472 @ (adr r2, 2f54dc ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r6, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r5, #2] │ │ │ │ + ldrh r2, [r1, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f5354 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230461,30 +230459,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f535c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #264 @ (adr r2, 2f5460 ) │ │ │ │ + add r2, pc, #136 @ (adr r2, 2f53e0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r0, #20] │ │ │ │ + strh r0, [r4, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r2, #0] │ │ │ │ + strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f53a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230492,29 +230490,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f53ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #952 @ (adr r1, 2f5760 ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 2f56e0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + strh r4, [r1, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + strh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f53f8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230523,30 +230521,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f5400 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #632 @ (adr r1, 2f5674 ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 2f55f4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r3, #14] │ │ │ │ + strh r4, [r7, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f5448 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230554,29 +230552,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f5450 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #296 @ (adr r1, 2f5574 ) │ │ │ │ + add r1, pc, #168 @ (adr r1, 2f54f4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f5498 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230584,29 +230582,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f54a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #1000 @ (adr r0, 2f5884 ) │ │ │ │ + add r0, pc, #872 @ (adr r0, 2f5804 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r7, #8] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f54ec │ │ │ │ sub sp, #8 │ │ │ │ @@ -230615,30 +230613,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f54f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #680 @ (adr r0, 2f5798 ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 2f5718 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f553c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230646,29 +230644,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f5544 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #344 @ (adr r0, 2f5698 ) │ │ │ │ + add r0, pc, #216 @ (adr r0, 2f5618 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r5, #48] @ 0x30 │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f558c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230676,29 +230674,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f5594 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #24 @ (adr r0, 2f55a8 ) │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r0, #2] │ │ │ │ + strh r4, [r4, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f55e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230707,30 +230705,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f55e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r7, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r6, #31] │ │ │ │ + ldrb r4, [r2, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r1, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f5630 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230738,29 +230736,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f5638 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f5684 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230769,30 +230767,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f568c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r4, #38] @ 0x26 │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f56d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230800,29 +230798,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f56dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r7, #27] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f5728 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230831,30 +230829,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f5730 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r1, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f5778 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230862,29 +230860,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f5780 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r3, #25] │ │ │ │ + ldrb r0, [r7, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r5, #30] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f57cc │ │ │ │ sub sp, #8 │ │ │ │ @@ -230893,30 +230891,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f57d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r1, #24] │ │ │ │ + ldrb r0, [r5, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r3, #28] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f581c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230924,29 +230922,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f5824 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r6, #22] │ │ │ │ + ldrb r4, [r2, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r1, #26] │ │ │ │ + strh r2, [r5, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f5878 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230955,32 +230953,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f5880 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r4, #21] │ │ │ │ + ldrb r4, [r0, #21] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r7, #22] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2f590c │ │ │ │ sub sp, #24 │ │ │ │ @@ -230998,25 +230996,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2f5920 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #84] @ (2f5924 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6d41f0 │ │ │ │ + bl 6d41d0 │ │ │ │ ldr r2, [pc, #64] @ (2f5928 ) │ │ │ │ ldr r3, [pc, #44] @ (2f5914 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231026,23 +231024,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ strh r6, [r4, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r5, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r2, #19] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r0, [r0, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f5b18 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -231066,25 +231064,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70f2e4 │ │ │ │ + bl 70f2c4 │ │ │ │ ldr r2, [pc, #60] @ (2f59cc ) │ │ │ │ ldr r3, [pc, #44] @ (2f59c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231095,23 +231093,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ strh r2, [r7, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r6, [r0, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r0, #17] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r7, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -231131,23 +231129,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #64] @ 2f5a60 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 70f2e4 │ │ │ │ + bl 70f2c4 │ │ │ │ cbz r0, 2f5a38 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #64] @ (2f5a7c ) │ │ │ │ ldr r3, [pc, #52] @ (2f5a70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -231161,23 +231159,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r2, #1 │ │ │ │ strh r6, [r2, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r4, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r4, #14] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r4, [r2, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231197,30 +231195,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6cee8c │ │ │ │ + bl 6cee6c │ │ │ │ cbz r0, 2f5aee │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 266964 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6ceb20 │ │ │ │ + bl 6ceb00 │ │ │ │ ldr r2, [pc, #60] @ (2f5b2c ) │ │ │ │ ldr r3, [pc, #44] @ (2f5b20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231231,23 +231229,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [r5, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r6, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r6, #11] │ │ │ │ + ldrb r4, [r2, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r6, [r3, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -231257,24 +231255,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5b70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + ldrb r4, [r7, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f5bac │ │ │ │ sub sp, #12 │ │ │ │ @@ -231282,24 +231280,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5bb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ - ldr r1, [sp, #872] @ 0x368 │ │ │ │ + ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + ldrb r6, [r1, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f5bf0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231307,24 +231305,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5bf8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r2, #7] │ │ │ │ + ldrb r4, [r6, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f5c34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231332,24 +231330,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5c3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r2, #6] │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r0, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f5c78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231357,24 +231355,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5c80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r5, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r4, #27] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f5cc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231382,25 +231380,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f5cc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #808] @ 0x328 │ │ │ │ + ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r5, #3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f5d08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231408,25 +231406,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f5d10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #520] @ 0x208 │ │ │ │ + ldr r0, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + ldrb r0, [r4, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r2, #25] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f5d50 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231434,25 +231432,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f5d58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #232] @ 0xe8 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r3, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r1, #24] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f5d98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231460,25 +231458,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f5da0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ nop │ │ │ │ - str r7, [sp, #968] @ 0x3c8 │ │ │ │ + str r7, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r6, #0] │ │ │ │ + ldrb r0, [r2, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r4, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2f5de4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231486,26 +231484,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2f5dec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ nop │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r5, #31] │ │ │ │ + strb r0, [r1, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r3, #21] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2f5e94 │ │ │ │ sub sp, #20 │ │ │ │ @@ -231523,28 +231521,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6d4484 │ │ │ │ + bl 6d4464 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2f5e7c │ │ │ │ cbz r1, 2f5e58 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6cfaf8 │ │ │ │ + bl 6cfad8 │ │ │ │ ldr r2, [pc, #76] @ (2f5ea8 ) │ │ │ │ ldr r3, [pc, #64] @ (2f5e9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231559,26 +231557,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 2662bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5e58 │ │ │ │ - bl 6cfaf8 │ │ │ │ + bl 6cfad8 │ │ │ │ b.n 2f5e58 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r6, [pc, #232] @ (2f5f84 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r0, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r0, #30] │ │ │ │ + strb r4, [r4, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r5, [pc, #976] @ (2f627c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -231598,15 +231596,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2f5f90 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -231633,15 +231631,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2f5f94 ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6d467c │ │ │ │ + bl 6d465c │ │ │ │ ldr r2, [pc, #68] @ (2f5f98 ) │ │ │ │ ldr r3, [pc, #44] @ (2f5f84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -231652,23 +231650,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r5, [pc, #504] @ (2f617c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #17] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r5, [pc, #328] @ (2f60dc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f6188 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #1000] @ (2f6384 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -231694,15 +231692,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 2605ac │ │ │ │ @@ -231718,17 +231716,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2f5fea │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 6cee8c │ │ │ │ + bl 6cee6c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6ceb20 │ │ │ │ + bl 6ceb00 │ │ │ │ ldr r2, [pc, #64] @ (2f6068 ) │ │ │ │ ldr r3, [pc, #52] @ (2f6060 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231739,23 +231737,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - str r5, [sp, #720] @ 0x2d0 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r4, [pc, #584] @ (2f62a4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r3, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + strb r4, [r0, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #152] @ (2f6104 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -231765,33 +231763,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2f60c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f60aa │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r4, #20] │ │ │ │ + strb r0, [r0, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r2, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f6118 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231800,34 +231798,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f6120 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [sp, #536] @ 0x218 │ │ │ │ + str r4, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r0, #19] │ │ │ │ + strb r4, [r4, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f6174 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231836,34 +231834,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f617c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r1, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r7, #7] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f61d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231872,34 +231870,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f61d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r3, [sp, #824] @ 0x338 │ │ │ │ + str r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r1, #16] │ │ │ │ + strb r4, [r5, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r4, #6] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f622c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231908,34 +231906,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f6234 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r3, [sp, #456] @ 0x1c8 │ │ │ │ + str r3, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r6, #14] │ │ │ │ + strb r0, [r2, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + ldrb r6, [r4, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f628c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231944,34 +231942,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f6294 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r2, #13] │ │ │ │ + strb r4, [r6, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f62ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -231980,34 +231978,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f62f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r6, #11] │ │ │ │ + strb r4, [r2, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f634c │ │ │ │ sub sp, #12 │ │ │ │ @@ -232016,34 +232014,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f6354 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [sp, #344] @ 0x158 │ │ │ │ + str r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r2, #10] │ │ │ │ + strb r4, [r6, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + ldrb r2, [r1, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f63ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -232052,34 +232050,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f63b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r1, [sp, #984] @ 0x3d8 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r6, #8] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + strb r2, [r5, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2f6414 │ │ │ │ sub sp, #8 │ │ │ │ @@ -232089,15 +232087,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f6418 ) │ │ │ │ add.w r2, ip, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2f641c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 416270 │ │ │ │ cbz r0, 2f6400 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 25df04 │ │ │ │ @@ -232108,19 +232106,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r5, #29] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r1, #7] │ │ │ │ + strb r4, [r5, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2f64ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -232128,15 +232126,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2f64b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 25df04 │ │ │ │ @@ -232160,19 +232158,19 @@ │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df00 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r6, #5] │ │ │ │ + strb r2, [r2, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r0, #28] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2f6560 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -232182,15 +232180,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2f6568 ) │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #132] @ (2f656c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ cbz r0, 2f652e │ │ │ │ ldr r1, [pc, #124] @ (2f6570 ) │ │ │ │ @@ -232221,36 +232219,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (2f6574 ) │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r4, [pc, #56] @ (2f6578 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r0, [sp, #608] @ 0x260 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r5, #25] │ │ │ │ + strb r4, [r1, #25] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r2, #3] │ │ │ │ + strb r0, [r6, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r4, r5, r6, r7, lr} │ │ │ │ + push {r1, r4, r6, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2f6664 │ │ │ │ @@ -232280,35 +232278,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6d41f0 │ │ │ │ + bl 6d41d0 │ │ │ │ cbz r0, 2f662e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2f6610 │ │ │ │ mov r1, r4 │ │ │ │ bl 428438 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2f660e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6cfabc │ │ │ │ + bl 6cfa9c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2f6636 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2f6622 │ │ │ │ mov r1, r4 │ │ │ │ bl 428438 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -232316,15 +232314,15 @@ │ │ │ │ bne.n 2f65fe │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2f5100 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 25e950 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #72] @ (2f6680 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232344,19 +232342,19 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #124] @ 0x7c │ │ │ │ + ldr r0, [r0, #124] @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r6, #21] │ │ │ │ + strb r4, [r2, #21] │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r6, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -232376,15 +232374,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2f67dc ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -232449,15 +232447,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2f67e0 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6d4484 │ │ │ │ + bl 6d4464 │ │ │ │ ldr r2, [pc, #64] @ (2f67e4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f67d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -232467,23 +232465,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - ldrh r2, [r1, #54] @ 0x36 │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp lr, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #18] │ │ │ │ + strb r4, [r5, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, pc │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f69d4 ) │ │ │ │ movs r0, r0 │ │ │ │ add ip, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -232507,24 +232505,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 2605ac │ │ │ │ movs r3, #0 │ │ │ │ @@ -232546,36 +232544,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2f69a4 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6a8 │ │ │ │ ldr r2, [pc, #276] @ (2f69a8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5ddc80 │ │ │ │ + bl 5ddc60 │ │ │ │ ldr r1, [pc, #268] @ (2f69ac ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2f69b0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2f69b4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6a8 │ │ │ │ ldr r2, [pc, #252] @ (2f69b8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5ddc80 │ │ │ │ + bl 5ddc60 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -232620,71 +232618,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2f69c8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6a8 │ │ │ │ ldr r2, [pc, #116] @ (2f69cc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2f69d0 ) │ │ │ │ - bl 5ddc80 │ │ │ │ + bl 5ddc60 │ │ │ │ ldr r3, [pc, #108] @ (2f69d4 ) │ │ │ │ ldr r2, [pc, #112] @ (2f69d8 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5dd5e0 │ │ │ │ + bl 5dd5c0 │ │ │ │ ldr r2, [pc, #100] @ (2f69dc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5ddc80 │ │ │ │ + bl 5ddc60 │ │ │ │ b.n 2f6866 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r2, sl │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r3, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r0, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + sxtb r4, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ - sxtb r4, r4 │ │ │ │ + sxtb r4, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - uxth r4, r4 │ │ │ │ + uxth r4, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc 15, cr15, [pc, #1020] @ 2f6db0 │ │ │ │ ldcl 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - uxth r6, r2 │ │ │ │ + sxtb r6, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ orrs r4, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cbz r0, 2f69ce │ │ │ │ + cbz r0, 2f69c6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr11, cr15, {7} │ │ │ │ mcr 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ - cbz r0, 2f69d6 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r0, 2f69e4 │ │ │ │ + cbz r0, 2f69dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff2a9da <__bss_end__@@Base+0xff41af42> │ │ │ │ - cbz r0, 2f69f0 │ │ │ │ + cbz r0, 2f69e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #560] @ (2f6c24 ) │ │ │ │ @@ -232717,31 +232715,31 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 6d467c │ │ │ │ + bl 6d465c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f6b06 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f6b38 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -232793,17 +232791,17 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6b7e │ │ │ │ ldrd r2, r3, [r0, #40] @ 0x28 │ │ │ │ strd r2, r3, [r5, #88] @ 0x58 │ │ │ │ - bl 6cfb34 │ │ │ │ + bl 6cfb14 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #304] @ (2f6c40 ) │ │ │ │ ldr r3, [pc, #276] @ (2f6c28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -232838,15 +232836,15 @@ │ │ │ │ ldr r4, [pc, #228] @ (2f6c4c ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b02 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 2f6afe │ │ │ │ ldr r3, [pc, #200] @ (2f6c50 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -232854,15 +232852,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (2f6c58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b02 │ │ │ │ ldr r3, [pc, #184] @ (2f6c5c ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #180] @ (2f6c60 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ @@ -232872,15 +232870,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #657 @ 0x291 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b02 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #144] @ (2f6c68 ) │ │ │ │ ldr r1, [pc, #148] @ (2f6c6c ) │ │ │ │ add r3, pc │ │ │ │ @@ -232889,15 +232887,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #663 @ 0x297 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b02 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2f6c74 ) │ │ │ │ ldr r1, [pc, #120] @ (2f6c78 ) │ │ │ │ add r3, pc │ │ │ │ @@ -232906,63 +232904,63 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b02 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ negs r0, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r2, #4] │ │ │ │ + strb r4, [r6, #3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r6, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r0, #16] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r5, sp, #912 @ 0x390 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add sp, #216 @ 0xd8 │ │ │ │ + add sp, #88 @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r3, #14] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r2, 2f6c64 │ │ │ │ + cbz r2, 2f6c5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #880 @ 0x370 │ │ │ │ + add r5, sp, #752 @ 0x2f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #592 @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add r7, sp, #808 @ 0x328 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #1008 @ 0x3f0 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add sp, #240 @ 0xf0 │ │ │ │ + add sp, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #424 @ 0x1a8 │ │ │ │ + add r5, sp, #296 @ 0x128 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r3, #10] │ │ │ │ + ldrh r2, [r7, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 002f6c80 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232991,25 +232989,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2f6d30 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2f6d20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3e0 │ │ │ │ - bl 5da404 │ │ │ │ + bl 5da3c0 │ │ │ │ + bl 5da3e4 │ │ │ │ ldr.w r4, [r6, #164] @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2f6d20 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233024,31 +233022,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r6, [r4, #44] @ 0x2c │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f6d34 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5da404 │ │ │ │ + bl 5da3e4 │ │ │ │ ldr.w r4, [r4, #164] @ 0xa4 │ │ │ │ cbz r4, 2f6d82 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233073,24 +233071,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2f6e7c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #208] @ (2f6e80 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2f6e84 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233116,15 +233114,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 260398 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2f6e2c │ │ │ │ - bl 5dcaac │ │ │ │ + bl 5dca8c │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 2605ac │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -233148,41 +233146,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r7, #60] @ 0x3c │ │ │ │ + strh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + str r6, [r2, #124] @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f6e88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2f7268 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #964] @ (2f726c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2f7270 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f71f2 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233359,15 +233357,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #869 @ 0x365 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233378,27 +233376,27 @@ │ │ │ │ ldr r1, [pc, #408] @ (2f7288 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #929 @ 0x3a1 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f70a4 │ │ │ │ ldr r3, [pc, #392] @ (2f728c ) │ │ │ │ mov.w r2, #844 @ 0x34c │ │ │ │ ldr r4, [pc, #388] @ (2f7290 ) │ │ │ │ ldr r1, [pc, #392] @ (2f7294 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233409,15 +233407,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233428,15 +233426,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233447,15 +233445,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #859 @ 0x35b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233466,15 +233464,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (2f72c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233483,120 +233481,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2f72cc ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f70a4 │ │ │ │ ldr r3, [pc, #192] @ (2f72d0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #192] @ (2f72d4 ) │ │ │ │ ldr r1, [pc, #196] @ (2f72d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ movw r2, #905 @ 0x389 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f70a4 │ │ │ │ ldr r3, [pc, #172] @ (2f72dc ) │ │ │ │ ldr r2, [pc, #172] @ (2f72e0 ) │ │ │ │ ldr r1, [pc, #176] @ (2f72e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f70a4 │ │ │ │ ldr r1, [pc, #148] @ (2f72e8 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2f72ec ) │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r7, #108] @ 0x6c │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r2, #72] @ 0x48 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + strh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #0 │ │ │ │ + add r4, sp, #896 @ 0x380 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #696 @ 0x2b8 │ │ │ │ + add r0, sp, #568 @ 0x238 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + add r4, sp, #80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #488 @ 0x1e8 │ │ │ │ + add r0, sp, #360 @ 0x168 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r3, #34] @ 0x22 │ │ │ │ + strh r4, [r7, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #144 @ 0x90 │ │ │ │ + add r4, sp, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #376 @ 0x178 │ │ │ │ + add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r3, sp, #976 @ 0x3d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, #32] │ │ │ │ + strh r0, [r4, #30] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r3, sp, #896 @ 0x380 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #8 │ │ │ │ + add r7, pc, #904 @ (adr r7, 2f7638 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r2, #30] │ │ │ │ + strh r0, [r6, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #944 @ 0x3b0 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #840 @ (adr r7, 2f7604 ) │ │ │ │ + add r7, pc, #712 @ (adr r7, 2f7584 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r3, #28] │ │ │ │ + strh r4, [r7, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #632 @ (adr r7, 2f7540 ) │ │ │ │ + add r7, pc, #504 @ (adr r7, 2f74c0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #912 @ 0x390 │ │ │ │ + add r2, sp, #784 @ 0x310 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #448 @ (adr r7, 2f7490 ) │ │ │ │ + add r7, pc, #320 @ (adr r7, 2f7410 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r2, #26] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #776 @ 0x308 │ │ │ │ + add r3, sp, #648 @ 0x288 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #328 @ (adr r7, 2f7424 ) │ │ │ │ + add r7, pc, #200 @ (adr r7, 2f73a4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, #24] │ │ │ │ + strh r4, [r2, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #200 @ (adr r7, 2f73b0 ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 2f7330 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #72 @ (adr r7, 2f7334 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 2f76b4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #704 @ 0x2c0 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f72f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233605,28 +233603,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f732c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2f7330 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #28] @ (2f7334 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5dddbc │ │ │ │ + b.w 5ddd9c │ │ │ │ nop │ │ │ │ - lsls r0, r3, #12 │ │ │ │ + lsls r0, r7, #11 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bl 3a332e │ │ │ │ @ instruction: 0xe81fffff │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7338 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -233670,22 +233668,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2f73b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ - add r2, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #688 @ 0x2b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f73b4 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2f73be │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2f73c8 │ │ │ │ @@ -233724,23 +233722,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w r2, [pc, #1876] @ 2f7b7c │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #1872] @ 2f7b80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 496614 │ │ │ │ ldr.w r3, [pc, #1852] @ 2f7b84 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2f745e │ │ │ │ @@ -233753,15 +233751,15 @@ │ │ │ │ beq.w 2f760c │ │ │ │ ldr.w r3, [pc, #1824] @ 2f7b88 │ │ │ │ ldr.w r1, [pc, #1824] @ 2f7b8c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dc154 │ │ │ │ + bl 5dc134 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2f768c │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2f749c │ │ │ │ mov r0, r4 │ │ │ │ bl 2f911c │ │ │ │ @@ -233773,41 +233771,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f7654 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f7548 │ │ │ │ ldr.w r6, [pc, #1760] @ 2f7b90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w r2, [pc, #1756] @ 2f7b94 │ │ │ │ ldr.w r1, [pc, #1756] @ 2f7b98 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5da404 │ │ │ │ + bl 5da3e4 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cbz r3, 2f750e │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2f7b40 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2f74f8 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2f79e4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f74ee │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f79e4 │ │ │ │ ldr.w r5, [pc, #1676] @ 2f7b9c │ │ │ │ @@ -233816,74 +233814,74 @@ │ │ │ │ ldr.w r1, [pc, #1672] @ 2f7ba4 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f7b54 │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2f7548 │ │ │ │ ldr.w r0, [pc, #1644] @ 2f7ba8 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2f759e │ │ │ │ ldr.w r0, [pc, #1628] @ 2f7bac │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1628] @ 2f7bb0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1624] @ 2f7bb4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1616] @ 2f7bb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [pc, #1608] @ 2f7bbc │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1604] @ 2f7bc0 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 5d9d9c │ │ │ │ + bl 5d9d7c │ │ │ │ ldr.w r1, [pc, #1592] @ 2f7bc4 │ │ │ │ ldr.w r0, [pc, #1592] @ 2f7bc8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 5d9d9c │ │ │ │ + bl 5d9d7c │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w r1, [pc, #1572] @ 2f7bcc │ │ │ │ ldr.w r2, [pc, #1572] @ 2f7bd0 │ │ │ │ movw r3, #1693 @ 0x69d │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1560] @ 2f7bd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ bl 29a978 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 5d6cb4 │ │ │ │ + bl 5d6c94 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr.w r2, [pc, #1528] @ 2f7bd8 │ │ │ │ ldr.w r3, [pc, #1420] @ 2f7b70 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233902,17 +233900,17 @@ │ │ │ │ beq.w 2f7484 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f7484 │ │ │ │ bl 2f83e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f7484 │ │ │ │ - bl 5dcfb8 │ │ │ │ + bl 5dcf98 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ - bl 5db1c0 │ │ │ │ + bl 5db1a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2f7a7c │ │ │ │ ldr.w r3, [pc, #1440] @ 2f7bdc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -233932,45 +233930,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1396] @ 2f7be4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2f75dc │ │ │ │ ldr.w r3, [pc, #1368] @ 2f7be8 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [pc, #1368] @ 2f7bec │ │ │ │ ldr.w r1, [pc, #1368] @ 2f7bf0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1630 @ 0x65e │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f7682 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1344] @ 2f7bf4 │ │ │ │ blx 25e3cc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w r2, [pc, #1332] @ 2f7bf8 │ │ │ │ ldr.w r1, [pc, #1332] @ 2f7bfc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -234126,25 +234124,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 25da68 │ │ │ │ ldrb.w r3, [r7, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f749c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #908] @ (2f7c24 ) │ │ │ │ ldr r2, [pc, #912] @ (2f7c28 ) │ │ │ │ ldr r1, [pc, #912] @ (2f7c2c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #872] @ (2f7c20 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -234202,18 +234200,18 @@ │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 25e6c0 │ │ │ │ b.n 2f77ae │ │ │ │ ldr r0, [pc, #744] @ (2f7c34 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ ldr r0, [pc, #736] @ (2f7c38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ b.n 2f787c │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2f786a │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -234230,15 +234228,15 @@ │ │ │ │ beq.n 2f7980 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f7978 │ │ │ │ ldr r0, [pc, #672] @ (2f7c3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r1, [pc, #660] @ (2f7c40 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 25e6c0 │ │ │ │ b.n 2f7832 │ │ │ │ @@ -234271,23 +234269,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1576 @ 0x628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f7aac │ │ │ │ ldr r1, [pc, #584] @ (2f7c60 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2f7a6a │ │ │ │ ldr.w r9, [pc, #568] @ 2f7c64 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #568] @ (2f7c68 ) │ │ │ │ ldr.w sl, [pc, #568] @ 2f7c6c │ │ │ │ @@ -234301,26 +234299,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f7a3a │ │ │ │ ldr r1, [pc, #516] @ (2f7c70 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ mov r0, fp │ │ │ │ blx 25df04 │ │ │ │ b.n 2f7682 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #496] @ (2f7c74 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -234328,29 +234326,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (2f7c7c ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1637 @ 0x665 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r1, [pc, #480] @ (2f7c80 ) │ │ │ │ ldr.w r2, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ b.n 2f7682 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 265f00 │ │ │ │ ldr r1, [pc, #464] @ (2f7c84 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ b.n 2f7a74 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r2, r3, [r5, #280] @ 0x118 │ │ │ │ @@ -234371,23 +234369,23 @@ │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2f7926 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #364] @ (2f7c8c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r1, [pc, #352] @ (2f7c90 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #352] @ (2f7c94 ) │ │ │ │ movw r2, #1443 @ 0x5a3 │ │ │ │ add r1, pc │ │ │ │ @@ -234411,180 +234409,180 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r0, #86 @ 0x56 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #10] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r3, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #496] @ (2f7d7c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #680 @ (adr r5, 2f7e38 ) │ │ │ │ + add r5, pc, #552 @ (adr r5, 2f7db8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r5, #12] │ │ │ │ + str r4, [r1, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r7, #100] @ 0x64 │ │ │ │ + str r6, [r3, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r1, #2] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r4, #8] │ │ │ │ + str r2, [r0, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb6be │ │ │ │ + @ instruction: 0xb69e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #520 @ 0x208 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + ldrb r4, [r5, #31] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r1, #4] │ │ │ │ + str r6, [r5, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r4, #92] @ 0x5c │ │ │ │ + str r2, [r0, #92] @ 0x5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [pc, #32] @ (2f7bdc ) │ │ │ │ + ldr r6, [pc, #928] @ (2f7f5c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #520 @ 0x208 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r1, r3] │ │ │ │ + ldrsb r0, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r6, #30] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, pc, #720 @ (adr r3, 2f7ea4 ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 2f7e24 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r5, #13 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r2, #250 @ 0xfa │ │ │ │ lsls r7, r7, #1 │ │ │ │ - add r0, sp, #176 @ 0xb0 │ │ │ │ + add r0, sp, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #992 @ (adr r2, 2f7fc8 ) │ │ │ │ + add r2, pc, #864 @ (adr r2, 2f7f48 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r5, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #176 @ 0xb0 │ │ │ │ + add r0, sp, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #824 @ (adr r2, 2f7f2c ) │ │ │ │ + add r2, pc, #696 @ (adr r2, 2f7eac ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r1, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r7, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r2, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #408 @ 0x198 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r1, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r0, sp, #328 @ 0x148 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r0, sp, #272 @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #184 @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #264 @ 0x108 │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r4, #18] │ │ │ │ + ldrh r6, [r0, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [r4, #40] @ 0x28 │ │ │ │ + str r4, [r0, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 2f7fcc ) │ │ │ │ + add r6, pc, #792 @ (adr r6, 2f7f4c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #768 @ (adr r7, 2f7f38 ) │ │ │ │ + add r7, pc, #640 @ (adr r7, 2f7eb8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #912 @ (adr r7, 2f7fcc ) │ │ │ │ + add r7, pc, #784 @ (adr r7, 2f7f4c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #0 @ (adr r7, 2f7c40 ) │ │ │ │ + add r6, pc, #896 @ (adr r6, 2f7fc0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, r7, #2 │ │ │ │ + subs r4, r3, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r6, #2 │ │ │ │ + subs r0, r2, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, r4, #2 │ │ │ │ + subs r4, r0, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r3, #2 │ │ │ │ + subs r0, r7, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, r1, #2 │ │ │ │ + subs r4, r5, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #320] @ 0x140 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #664 @ 0x298 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r2, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2f7c38 │ │ │ │ + bls.n 2f7bf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 2f7bd0 │ │ │ │ + bcs.n 2f7b90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r4, #11] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, pc, #504 @ (adr r4, 2f7e74 ) │ │ │ │ + add r4, pc, #376 @ (adr r4, 2f7df4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #816 @ (adr r4, 2f7fb4 ) │ │ │ │ + add r4, pc, #688 @ (adr r4, 2f7f34 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #944 @ (adr r7, 2f8038 ) │ │ │ │ + add r7, pc, #816 @ (adr r7, 2f7fb8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #872 @ (adr r6, 2f7ff4 ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 2f7f74 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #784 @ (adr r5, 2f7fa0 ) │ │ │ │ + add r5, pc, #656 @ (adr r5, 2f7f20 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #224] @ 0xe0 │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #824 @ (adr r4, 2f7fd0 ) │ │ │ │ + add r4, pc, #696 @ (adr r4, 2f7f50 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #120 @ (adr r7, 2f7d18 ) │ │ │ │ + add r6, pc, #1016 @ (adr r6, 2f8098 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #472 @ (adr r7, 2f7e80 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 2f7e00 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7ca8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2f7ce8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 72558c │ │ │ │ + bl 72556c │ │ │ │ movs r0, #5 │ │ │ │ - bl 5d6c9c │ │ │ │ + bl 5d6c7c │ │ │ │ cbz r0, 2f7cd8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -234593,15 +234591,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ lsls r7, r7, #1 │ │ │ │ │ │ │ │ 002f7cec : │ │ │ │ - b.w 7255a4 │ │ │ │ + b.w 725584 │ │ │ │ │ │ │ │ 002f7cf0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2f7d94 ) │ │ │ │ @@ -234625,22 +234623,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2fbd30 │ │ │ │ ldr r4, [pc, #108] @ (2f7da4 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 5d6cb4 │ │ │ │ + bl 5d6c94 │ │ │ │ add r4, pc │ │ │ │ - bl 5d62f4 │ │ │ │ + bl 5d62d4 │ │ │ │ bl 2fcccc │ │ │ │ bl 2fbfa0 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2f7d6a │ │ │ │ ldr r3, [pc, #64] @ (2f7d9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -234677,61 +234675,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2f7e1c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2f7df6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #80] @ (2f7e20 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2f7e24 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2f7e16 │ │ │ │ ldr r1, [pc, #48] @ (2f7e28 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d0 │ │ │ │ + bl 5da6b0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f7e04 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #784 @ 0x310 │ │ │ │ + add r7, sp, #656 @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2f7e34 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ str r2, [r6, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002f7e38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234744,24 +234742,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2f7ecc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dc448 │ │ │ │ + bl 5dc428 │ │ │ │ ldr r1, [pc, #104] @ (2f7ed0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d0 │ │ │ │ + bl 5da6b0 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2f7ea6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #84] @ (2f7ed4 ) │ │ │ │ ldr r3, [pc, #72] @ (2f7ecc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -234781,33 +234779,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f7ee0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f7e7e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ cmp r6, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ cmp r5, #206 @ 0xce │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + add r6, sp, #944 @ 0x3b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #864 @ 0x360 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f7eec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrsh r6, [r5, r6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234815,15 +234813,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2f7f5c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2f7f60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #72] @ (2f7f64 ) │ │ │ │ ldr r2, [pc, #76] @ (2f7f68 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2f7f6c ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -234839,25 +234837,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r5, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r0, [r4, r2] │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, r0] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #640 @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r6, #240 @ 0xf0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -234880,25 +234878,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2f7fd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #16] @ (2f7fd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ - add r6, sp, #328 @ 0x148 │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #160 @ 0xa0 │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ @@ -234914,24 +234912,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2f82c4 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #688] @ (2f82c8 ) │ │ │ │ ldr r2, [pc, #688] @ (2f82cc ) │ │ │ │ ldr r1, [pc, #692] @ (2f82d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f8102 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -234993,45 +234991,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8122 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f8258 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2f8066 │ │ │ │ ldr r0, [pc, #488] @ (2f82e0 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 2f8122 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2f8040 │ │ │ │ ldr r3, [pc, #472] @ (2f82e4 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2f82e8 ) │ │ │ │ ldr r1, [pc, #476] @ (2f82ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #460] @ (2f82f0 ) │ │ │ │ ldr r3, [pc, #412] @ (2f82c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235065,36 +235063,36 @@ │ │ │ │ bne.n 2f8222 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2f81be │ │ │ │ ldr r6, [pc, #380] @ (2f82fc ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8272 │ │ │ │ - bl 5da82c │ │ │ │ + bl 5da80c │ │ │ │ ldr r1, [pc, #364] @ (2f8300 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dc154 │ │ │ │ + bl 5dc134 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2f8304 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2f8308 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2f830c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235107,15 +235105,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2f8122 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2f8122 │ │ │ │ ldr r3, [pc, #292] @ (2f8310 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2f8314 ) │ │ │ │ ldr r1, [pc, #292] @ (2f8318 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -235133,15 +235131,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2f8324 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8122 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f8208 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235155,136 +235153,136 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f8176 │ │ │ │ ldr r0, [pc, #220] @ (2f832c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ b.n 2f8176 │ │ │ │ ldr r3, [pc, #212] @ (2f8330 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2f8334 ) │ │ │ │ ldr r1, [pc, #216] @ (2f8338 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8122 │ │ │ │ ldr r3, [pc, #200] @ (2f833c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2f8340 ) │ │ │ │ ldr r1, [pc, #200] @ (2f8344 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8122 │ │ │ │ ldr r3, [pc, #180] @ (2f8348 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2f834c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2f8350 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r1, [pc, #164] @ (2f8354 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ b.n 2f8122 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #29] │ │ │ │ + strb r0, [r5, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + strb r6, [r5, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r4, r4] │ │ │ │ + ldrh r2, [r0, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r0, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #640 @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #656 @ 0x290 │ │ │ │ + add r5, sp, #528 @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #328 @ 0x148 │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #312 @ 0x138 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #368 @ 0x170 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r7, #242 @ 0xf2 │ │ │ │ lsls r7, r7, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ lsls r7, r7, #1 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r3, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r6, #22] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ lsls r7, r7, #1 │ │ │ │ - strb r2, [r6, #21] │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #592 @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #488 @ 0x1e8 │ │ │ │ + add r4, sp, #360 @ 0x168 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #360 @ 0x168 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #96 @ 0x60 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r4, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #264 @ 0x108 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #40 @ 0x28 │ │ │ │ + add r3, sp, #936 @ 0x3a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r1, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #944 @ 0x3b0 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #416 @ 0x1a0 │ │ │ │ + add r5, sp, #288 @ 0x120 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #816 @ 0x330 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r5, sp, #480 @ 0x1e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -235439,15 +235437,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2f89a8 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f88a8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f88ea │ │ │ │ @@ -235479,29 +235477,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2f89b4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ ldr.w r3, [pc, #1080] @ 2f89b8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2f89bc │ │ │ │ ldr.w r1, [pc, #1076] @ 2f89c0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr.w r2, [pc, #1056] @ 2f89c4 │ │ │ │ ldr r3, [pc, #1012] @ (2f899c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235521,41 +235519,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2f89d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ ldr r3, [pc, #996] @ (2f89d4 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2f89d8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2f89dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ ldr r3, [pc, #980] @ (2f89e0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2f89e4 ) │ │ │ │ ldr r1, [pc, #984] @ (2f89e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -235633,15 +235631,15 @@ │ │ │ │ bcs.n 2f86a4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -235772,27 +235770,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2f89f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ ldr r3, [pc, #332] @ (2f89f8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2f89fc ) │ │ │ │ ldr r1, [pc, #336] @ (2f8a00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2f871a │ │ │ │ ldr r3, [pc, #308] @ (2f8a04 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -235800,27 +235798,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2f8a0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ ldr r3, [pc, #292] @ (2f8a10 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2f8a14 ) │ │ │ │ ldr r1, [pc, #292] @ (2f8a18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2f8a1c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2f8a20 ) │ │ │ │ @@ -235828,15 +235826,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2f8a24 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2f8a28 ) │ │ │ │ @@ -235850,15 +235848,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2f8a2c ) │ │ │ │ ldr r1, [pc, #224] @ (2f8a30 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2f8a34 ) │ │ │ │ @@ -235872,101 +235870,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2f8a38 ) │ │ │ │ ldr r1, [pc, #184] @ (2f8a3c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f85a2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #9] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r7, #7] │ │ │ │ + strb r6, [r3, #7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #8 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r3, #7] │ │ │ │ + strb r0, [r7, #6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #344 @ 0x158 │ │ │ │ + add r3, sp, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r1, #6] │ │ │ │ + strb r2, [r5, #5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #576 @ 0x240 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #464 @ 0x1d0 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r4, [r6, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r2, sp, #904 @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #352 @ 0x160 │ │ │ │ + add r0, sp, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r1, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ + add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #840 @ (adr r5, 2f8d40 ) │ │ │ │ + add r5, pc, #712 @ (adr r5, 2f8cc0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r1, sp, #1016 @ 0x3f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #736 @ (adr r5, 2f8ce4 ) │ │ │ │ + add r5, pc, #608 @ (adr r5, 2f8c64 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #976 @ 0x3d0 │ │ │ │ + add r0, sp, #848 @ 0x350 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #576 @ (adr r5, 2f8c50 ) │ │ │ │ + add r5, pc, #448 @ (adr r5, 2f8bd0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, sp, #992 @ 0x3e0 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #472 @ (adr r5, 2f8bf4 ) │ │ │ │ + add r5, pc, #344 @ (adr r5, 2f8b74 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r2, #100] @ 0x64 │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, sp, #56 @ 0x38 │ │ │ │ + add r1, sp, #952 @ 0x3b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #320 @ (adr r5, 2f8b68 ) │ │ │ │ + add r5, pc, #192 @ (adr r5, 2f8ae8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r4, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, sp, #416 @ 0x1a0 │ │ │ │ + add r2, sp, #288 @ 0x120 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #112 @ (adr r5, 2f8aa4 ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 2f8e24 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #840 @ 0x348 │ │ │ │ + add r0, sp, #712 @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #936 @ (adr r4, 2f8de8 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 2f8d68 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8a40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -236075,15 +236073,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2f8cf8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236096,15 +236094,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236117,15 +236115,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236138,15 +236136,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236163,15 +236161,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8b8e │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2f8d2c ) │ │ │ │ ldr r4, [pc, #176] @ (2f8d30 ) │ │ │ │ ldr r1, [pc, #176] @ (2f8d34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -236181,27 +236179,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8b8e │ │ │ │ ldr r3, [pc, #144] @ (2f8d38 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2f8d3c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2f8d40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8b8e │ │ │ │ ldr r3, [pc, #124] @ (2f8d44 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2f8d48 ) │ │ │ │ ldr r0, [pc, #124] @ (2f8d4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236213,67 +236211,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f8d54 ) │ │ │ │ ldr r0, [pc, #116] @ (2f8d58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldr r6, [r4, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #944 @ (adr r2, 2f90ac ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 2f902c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #488 @ 0x1e8 │ │ │ │ + add r0, sp, #360 @ 0x168 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #744 @ (adr r2, 2f8ff0 ) │ │ │ │ + add r2, pc, #616 @ (adr r2, 2f8f70 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #888 @ 0x378 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #520 @ (adr r2, 2f8f1c ) │ │ │ │ + add r2, pc, #392 @ (adr r2, 2f8e9c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #304 @ (adr r2, 2f8e50 ) │ │ │ │ + add r2, pc, #176 @ (adr r2, 2f8dd0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #448 @ 0x1c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #88 @ (adr r2, 2f8d80 ) │ │ │ │ + add r1, pc, #984 @ (adr r1, 2f9100 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, #48] @ 0x30 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, sp, #752 @ 0x2f0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #928 @ (adr r1, 2f90d8 ) │ │ │ │ + add r1, pc, #800 @ (adr r1, 2f9058 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, sp, #32 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #736 @ (adr r1, 2f9024 ) │ │ │ │ + add r1, pc, #608 @ (adr r1, 2f8fa4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, pc, #640 @ (adr r1, 2f8fcc ) │ │ │ │ + add r1, pc, #512 @ (adr r1, 2f8f4c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #464 @ 0x1d0 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r0, #40] @ 0x28 │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, pc, #552 @ (adr r1, 2f8f80 ) │ │ │ │ + add r1, pc, #424 @ (adr r1, 2f8f00 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8d5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -236368,15 +236366,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2f8f84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -236385,26 +236383,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2f8f8c ) │ │ │ │ ldr r1, [pc, #260] @ (2f8f90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8e72 │ │ │ │ ldr r3, [pc, #244] @ (2f8f94 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2f8f98 ) │ │ │ │ ldr r1, [pc, #244] @ (2f8f9c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8e72 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2f8ef8 │ │ │ │ ldr.w ip, [pc, #224] @ 2f8fa0 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2f8fa4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -236413,26 +236411,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8e72 │ │ │ │ ldr r3, [pc, #204] @ (2f8fb0 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2f8fb4 ) │ │ │ │ ldr r1, [pc, #208] @ (2f8fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8e72 │ │ │ │ ldr.w ip, [pc, #192] @ 2f8fbc │ │ │ │ add ip, pc │ │ │ │ b.n 2f8ec2 │ │ │ │ ldr r3, [pc, #188] @ (2f8fc0 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2f8fc4 ) │ │ │ │ @@ -236440,112 +236438,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8e72 │ │ │ │ ldr r3, [pc, #172] @ (2f8fcc ) │ │ │ │ ldr r4, [pc, #172] @ (2f8fd0 ) │ │ │ │ ldr r1, [pc, #176] @ (2f8fd4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8e72 │ │ │ │ ldr r3, [pc, #152] @ (2f8fd8 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2f8fdc ) │ │ │ │ ldr r1, [pc, #152] @ (2f8fe0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8e72 │ │ │ │ ldr r3, [pc, #136] @ (2f8fe4 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2f8fe8 ) │ │ │ │ ldr r1, [pc, #140] @ (2f8fec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f8e72 │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #32 @ (adr r0, 2f8fa8 ) │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, pc, #216 @ (adr r0, 2f9068 ) │ │ │ │ + add r0, pc, #88 @ (adr r0, 2f8fe8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r7, #8] │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, pc, #112 @ (adr r0, 2f900c ) │ │ │ │ + ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #784] @ 0x310 │ │ │ │ + ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #928] @ (2f9344 ) │ │ │ │ + ldr r3, [pc, #800] @ (2f92c4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, pc, #992 @ (adr r7, 2f938c ) │ │ │ │ + add r7, pc, #864 @ (adr r7, 2f930c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #632] @ 0x278 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + ldr r4, [r3, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #56 @ 0x38 │ │ │ │ + add r7, pc, #952 @ (adr r7, 2f9370 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #520] @ 0x208 │ │ │ │ + ldr r7, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #736] @ (2f92a0 ) │ │ │ │ + ldr r3, [pc, #608] @ (2f9220 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [r3, #4] │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #184 @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #384] @ 0x180 │ │ │ │ + ldr r7, [sp, #256] @ 0x100 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #760 @ 0x2f8 │ │ │ │ + add r0, sp, #632 @ 0x278 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #272] @ 0x110 │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + str r4, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r0, sp, #344 @ 0x158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, #0] │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ + ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #244] @ (2f90f8 ) │ │ │ │ @@ -236565,34 +236563,34 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 70d390 │ │ │ │ + bl 70d370 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 6d2128 │ │ │ │ + bl 6d2108 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70ea50 │ │ │ │ + bl 70ea30 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f90ee │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2f9090 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 2f90b8 │ │ │ │ - bl 6cf288 │ │ │ │ + bl 6cf268 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f90e6 │ │ │ │ ldr r2, [pc, #160] @ (2f910c ) │ │ │ │ ldr r3, [pc, #144] @ (2f90fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236610,20 +236608,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f905a │ │ │ │ ldr r1, [pc, #120] @ (2f9110 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 726390 │ │ │ │ + bl 726370 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 71a6a0 │ │ │ │ + bl 71a680 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f90c6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f905e │ │ │ │ mov r1, r0 │ │ │ │ @@ -236639,39 +236637,39 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ b.n 2f90b0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f9068 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r0, r1, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #116] @ 0x74 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #168] @ (2f91b0 ) │ │ │ │ + ldr r3, [pc, #40] @ (2f9130 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp ip, r0 │ │ │ │ + cmp r4, ip │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r4, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r3, r1] │ │ │ │ + ldr r6, [r7, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #560 @ (adr r7, 2f9348 ) │ │ │ │ + add r7, pc, #432 @ (adr r7, 2f92c8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f911c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -236682,24 +236680,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2f945c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #788] @ (2f9460 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2f9464 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2f9468 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2f919c │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2f93a0 │ │ │ │ @@ -236939,38 +236937,38 @@ │ │ │ │ ble.n 2f937a │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2f93c8 │ │ │ │ b.n 2f937a │ │ │ │ ldr r0, [pc, #160] @ (2f947c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #148] @ (2f9480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #140] @ (2f9484 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #128] @ (2f9488 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2f948c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r3, [pc, #100] @ (2f9490 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2f9494 ) │ │ │ │ ldr r0, [pc, #100] @ (2f9498 ) │ │ │ │ add r3, pc │ │ │ │ @@ -236989,75 +236987,75 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ subs r4, r3, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r2, #96] @ 0x60 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, fp │ │ │ │ + add r0, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [pc, #952] @ (2f9824 ) │ │ │ │ + ldr r1, [pc, #824] @ (2f97a4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f9660 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #30 │ │ │ │ lsls r7, r7, #1 │ │ │ │ asrs r4, r7, #28 │ │ │ │ lsls r7, r7, #1 │ │ │ │ adds r2, r2, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r4, pc, #784 @ (adr r4, 2f9790 ) │ │ │ │ + add r4, pc, #656 @ (adr r4, 2f9710 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #40 @ (adr r6, 2f94ac ) │ │ │ │ + add r5, pc, #936 @ (adr r5, 2f982c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #536 @ (adr r5, 2f96a0 ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 2f9620 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #160 @ (adr r5, 2f952c ) │ │ │ │ + add r5, pc, #32 @ (adr r5, 2f94ac ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #832 @ (adr r4, 2f97d0 ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 2f9750 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #288 @ (adr r4, 2f95bc ) │ │ │ │ + add r4, pc, #160 @ (adr r4, 2f953c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #440 @ (adr r4, 2f9660 ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 2f95e0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f94a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2f94dc ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2f94e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724fb0 │ │ │ │ + bl 724f90 │ │ │ │ ldr r3, [pc, #28] @ (2f94e4 ) │ │ │ │ ldr r1, [pc, #28] @ (2f94e8 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7273cc │ │ │ │ + b.w 7273ac │ │ │ │ asrs r6, r2, #30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r5, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb21ffff │ │ │ │ │ │ │ │ 002f94ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237075,15 +237073,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2f95a8 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5dbd34 │ │ │ │ + bl 5dbd14 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2f9578 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237104,15 +237102,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2f95b4 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237120,34 +237118,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f9532 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5dbcb0 │ │ │ │ + bl 5dbc90 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r4, r1, #29 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f9798 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #344 @ (adr r5, 2f9704 ) │ │ │ │ + add r5, pc, #216 @ (adr r5, 2f9684 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r2, #32] │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, pc, #120 @ (adr r5, 2f962c ) │ │ │ │ + add r4, pc, #1016 @ (adr r4, 2f99ac ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f95b8 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f9738 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -237197,15 +237195,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f95f0 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6cfa80 │ │ │ │ + bl 6cfa60 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -237294,17 +237292,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 25dbe4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r4, [r2, #0] │ │ │ │ + ldrsh r4, [r6, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f9770 : │ │ │ │ ldr r3, [pc, #48] @ (2f97a4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2f97a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237514,81 +237512,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f9934 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #48] @ (2f9994 ) │ │ │ │ ldr r2, [pc, #48] @ (2f9998 ) │ │ │ │ ldr r1, [pc, #52] @ (2f999c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f9940 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f9912 │ │ │ │ b.n 2f9940 │ │ │ │ nop │ │ │ │ - b.n 2f9380 │ │ │ │ + b.n 2f9340 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r2, #7 │ │ │ │ + lsls r4, r6, #6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrsh r4, [r7, r3] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r2, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002f99a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #60] @ 2f99f4 │ │ │ │ ldr r2, [pc, #60] @ (2f99f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2f99fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f99e8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da3e0 │ │ │ │ - ldrsh r4, [r4, r2] │ │ │ │ + b.w 5da3c0 │ │ │ │ + ldrsh r4, [r0, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #22 │ │ │ │ + subs r3, #246 @ 0xf6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002f9a00 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2eead8 │ │ │ │ @@ -237648,38 +237646,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2f9afc ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2f9ae8 │ │ │ │ ldr r2, [pc, #80] @ (2f9b00 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2f9b04 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r0, #192] @ 0xc0 │ │ │ │ cbz r3, 2f9ae8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -237687,56 +237685,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r4, r4 │ │ │ │ + lsls r4, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, #248 @ 0xf8 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r2, r7] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2f9bf0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #204] @ (2f9bf4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2f9bf8 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f9bce │ │ │ │ cbz r6, 2f9ba4 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2f9b70 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #168] @ (2f9bfc ) │ │ │ │ ldr r1, [pc, #168] @ (2f9c00 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2f9b8e │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2f9b8e │ │ │ │ ldr r3, [pc, #144] @ (2f9c04 ) │ │ │ │ @@ -237746,15 +237744,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2f9c0c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -237762,74 +237760,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2f9a88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f9b8e │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2f9c10 ) │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r1, [pc, #92] @ (2f9c14 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f9b8c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2f9c18 ) │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r1, [pc, #68] @ (2f9c1c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f9b8c │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, r5] │ │ │ │ + ldrb r0, [r0, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #172 @ 0xac │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r6, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r0, #72] @ 0x48 │ │ │ │ + ldr r6, [r4, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r3, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #288] @ 0x120 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r6, [sp, #608] @ 0x260 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f9c20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f9b08 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2f9c62 │ │ │ │ @@ -237841,58 +237839,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2f9cb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9c4c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2f9cb8 ) │ │ │ │ ldr r5, [pc, #68] @ (2f9cbc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f9c4c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r1, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, r0] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 002f9cc0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5d6620 │ │ │ │ + bl 5d6600 │ │ │ │ cbz r0, 2f9cea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237930,26 +237928,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002f9d38 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5d62cc │ │ │ │ + b.w 5d62ac │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 5d50bc │ │ │ │ + bl 5d509c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f9dd6 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -237965,15 +237963,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2f9df4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237984,15 +237982,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2f9e00 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -238002,25 +238000,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #824] @ 0x338 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #832] @ 0x340 │ │ │ │ + ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ + ldrh r6, [r4, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2fa010 ) │ │ │ │ @@ -238041,28 +238039,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cbnz r0, 2f9e98 │ │ │ │ ldr r2, [pc, #436] @ (2fa024 ) │ │ │ │ ldr r3, [pc, #420] @ (2fa014 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238089,117 +238087,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9e6c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2f9ef4 │ │ │ │ - bl 62c048 │ │ │ │ + bl 62c028 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60ddb4 │ │ │ │ + bl 60dd94 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9e6c │ │ │ │ - bl 60f024 │ │ │ │ + bl 60f004 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2f9f22 │ │ │ │ ldr r5, [pc, #328] @ (2fa028 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2fa02c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2f9e6c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2f9f18 │ │ │ │ - bl 6295f8 │ │ │ │ + bl 6295d8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2f9f2e │ │ │ │ mov r1, sl │ │ │ │ - bl 629c8c │ │ │ │ + bl 629c6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f9fb2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 25df04 │ │ │ │ b.n 2f9e6c │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2f9e6c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 629b7c │ │ │ │ + bl 629b5c │ │ │ │ b.n 2f9e6c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 60ddb4 │ │ │ │ + bl 60dd94 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2f9f7e │ │ │ │ - bl 60f024 │ │ │ │ + bl 60f004 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2f9fe4 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 629360 │ │ │ │ + bl 629340 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 629a7c │ │ │ │ + bl 629a5c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f9f76 │ │ │ │ cbz r6, 2f9f80 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 629c8c │ │ │ │ + bl 629c6c │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2f9fb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62cabc │ │ │ │ + bl 62ca9c │ │ │ │ b.n 2f9f10 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2fa030 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2fa034 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2fa038 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f9f76 │ │ │ │ b.n 2f9f10 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6298e8 │ │ │ │ + bl 6298c8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2f9fc2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2f9fea │ │ │ │ ldr r3, [pc, #120] @ (2fa03c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2fa040 ) │ │ │ │ @@ -238207,69 +238205,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2fa044 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f9f76 │ │ │ │ b.n 2f9f10 │ │ │ │ - bl 73120c │ │ │ │ + bl 7311ec │ │ │ │ b.n 2f9f44 │ │ │ │ ldr r3, [pc, #92] @ (2fa048 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fa04c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2fa050 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f9f76 │ │ │ │ b.n 2f9f10 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r6, #24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, r3] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r6, #10] │ │ │ │ + strh r6, [r2, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #162 @ 0xa2 │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r0, r4, #23 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [sp, #824] @ 0x338 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r5, r4] │ │ │ │ + ldr r6, [r1, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -238315,34 +238313,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fa142 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2fa148 │ │ │ │ mov r0, r3 │ │ │ │ blx 260364 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #80] @ (2fa16c ) │ │ │ │ ldr r3, [pc, #72] @ (2fa168 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238359,30 +238357,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2fa170 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2fa100 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 62980c │ │ │ │ + bl 6297ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa100 │ │ │ │ - bl 60dfac │ │ │ │ + bl 60df8c │ │ │ │ mov r3, r0 │ │ │ │ b.n 2fa100 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r7, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #12 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r7, #20] │ │ │ │ + str r0, [r3, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2fa1fc ) │ │ │ │ @@ -238392,28 +238390,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fa1f2 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2fa1ec │ │ │ │ blx 260364 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #60] @ (2fa204 ) │ │ │ │ ldr r3, [pc, #56] @ (2fa200 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238438,17 +238436,17 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #11 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r5, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r0, [r5, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2fa28c ) │ │ │ │ @@ -238458,25 +238456,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fa282 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 260364 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #56] @ (2fa294 ) │ │ │ │ ldr r3, [pc, #48] @ (2fa290 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238498,25 +238496,25 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r5, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r7, #0] │ │ │ │ + str r0, [r3, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 6911f8 │ │ │ │ + b.w 6911d8 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2fa3e0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -238540,26 +238538,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cbnz r0, 2fa34c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #204] @ (2fa3f0 ) │ │ │ │ ldr r3, [pc, #188] @ (2fa3e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238580,77 +238578,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2f9d40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa31a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2fa3b6 │ │ │ │ - bl 698c1c │ │ │ │ + bl 698bfc │ │ │ │ cbz r0, 2fa38a │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 690e5c │ │ │ │ + bl 690e3c │ │ │ │ cbz r0, 2fa3c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df04 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 2fa322 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2fa3f4 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fa3f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2fa3fc ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fa37a │ │ │ │ blx 25df04 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2fa31a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr r1, [pc, #56] @ (2fa400 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 723890 │ │ │ │ + bl 723870 │ │ │ │ b.n 2fa37a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r3, r5] │ │ │ │ + strb r4, [r7, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -238662,23 +238660,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cbz r0, 2fa4ae │ │ │ │ mov fp, r5 │ │ │ │ blx 25de4c <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -238701,15 +238699,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2fa4dc │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 719c30 │ │ │ │ + bl 719c10 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fa4f6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2fa4f6 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -238737,15 +238735,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fa48a │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d4cb8 │ │ │ │ + bl 5d4c98 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df04 │ │ │ │ b.n 2fa4ae │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2fa4de │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ @@ -238766,15 +238764,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -238797,15 +238795,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 25fae8 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ ldr r2, [pc, #48] @ (2fa5c0 ) │ │ │ │ ldr r3, [pc, #40] @ (2fa5b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238819,15 +238817,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r4, r5, #28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r0, r0, #27 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -238849,27 +238847,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 25fb80 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cbnz r0, 2fa666 │ │ │ │ ldr r2, [pc, #284] @ (2fa750 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2fa74c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238937,15 +238935,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d4cb8 │ │ │ │ + bl 5d4c98 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 25df04 │ │ │ │ b.n 2fa632 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -238968,28 +238966,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2fa75c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fa704 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r2, r5, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2fa7e4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -238999,23 +238997,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cbz r0, 2fa7b0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 416270 │ │ │ │ cbz r0, 2fa7b0 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -239058,23 +239056,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ bl 41631c │ │ │ │ blx 260364 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #52] @ (2fa874 ) │ │ │ │ ldr r3, [pc, #44] @ (2fa870 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -239110,15 +239108,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ ldr r3, [pc, #160] @ (2fa948 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -239144,15 +239142,15 @@ │ │ │ │ blx 25fae8 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2fa928 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ ldr r2, [pc, #80] @ (2fa950 ) │ │ │ │ ldr r3, [pc, #68] @ (2fa944 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -239177,25 +239175,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #15 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #832] @ 0x340 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #472] @ 0x1d8 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r0, r2, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r7, [pc, #792] @ (2fac70 ) │ │ │ │ + ldr r7, [pc, #664] @ (2fabf0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r1, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2faa28 │ │ │ │ sub sp, #24 │ │ │ │ @@ -239206,26 +239204,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70fe4c │ │ │ │ + bl 70fe2c │ │ │ │ cbz r0, 2fa9b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2fa9e0 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2faa30 ) │ │ │ │ ldr r3, [pc, #112] @ (2faa2c ) │ │ │ │ @@ -239240,60 +239238,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r3, [pc, #76] @ (2faa34 ) │ │ │ │ ldr r2, [pc, #80] @ (2faa38 ) │ │ │ │ ldr r1, [pc, #80] @ (2faa3c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #64] @ (2faa40 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2faa0a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2fa9b6 │ │ │ │ ldr r2, [pc, #56] @ (2faa44 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2faa48 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fa9b8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3, #11 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r7, [pc, #56] @ (2faa70 ) │ │ │ │ + ldr r6, [pc, #952] @ (2fadf0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #190 @ 0xbe │ │ │ │ + cmp r3, #158 @ 0x9e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r1, #82 @ 0x52 │ │ │ │ + adds r1, #50 @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #584] @ 0x248 │ │ │ │ + str r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #544] @ 0x220 │ │ │ │ + str r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + str r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2faae0 ) │ │ │ │ @@ -239303,23 +239301,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ vldr d7, [pc, #92] @ 2faad8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 70fa20 │ │ │ │ + bl 70fa00 │ │ │ │ cbnz r0, 2faab8 │ │ │ │ ldr r2, [pc, #84] @ (2faae8 ) │ │ │ │ ldr r3, [pc, #80] @ (2faae4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -239333,15 +239331,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73ace8 │ │ │ │ + bl 73acc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2faa90 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2faa90 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -239365,26 +239363,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ vldr d7, [pc, #356] @ 2fac80 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cbnz r0, 2fab68 │ │ │ │ ldr r2, [pc, #336] @ (2fac90 ) │ │ │ │ ldr r3, [pc, #332] @ (2fac8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239400,15 +239398,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 719eac │ │ │ │ + bl 719e8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fabfa │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2faba4 │ │ │ │ ldr r3, [pc, #272] @ (2fac94 ) │ │ │ │ @@ -239417,23 +239415,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2fac9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df04 │ │ │ │ b.n 2fab3c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 719eac │ │ │ │ + bl 719e8c │ │ │ │ cbnz r0, 2fac18 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2fab82 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -239466,48 +239464,48 @@ │ │ │ │ ldr r1, [pc, #176] @ (2facb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #766 @ 0x2fe │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fab9c │ │ │ │ ldr r3, [pc, #156] @ (2facb8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (2facbc ) │ │ │ │ mov.w r2, #776 @ 0x308 │ │ │ │ ldr r4, [pc, #156] @ (2facc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fab9c │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 719b00 │ │ │ │ + bl 719ae0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fab9c │ │ │ │ ldr r3, [pc, #120] @ (2facc4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2facc8 ) │ │ │ │ mov.w r2, #788 @ 0x314 │ │ │ │ ldr r4, [pc, #120] @ (2faccc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fab9c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2facd0 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2facd4 ) │ │ │ │ ldr r0, [pc, #100] @ (2facd8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239519,49 +239517,49 @@ │ │ │ │ ... │ │ │ │ lsls r2, r1, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r5, [pc, #440] @ (2fae50 ) │ │ │ │ + ldr r5, [pc, #312] @ (2fadd0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #40] @ (2faccc ) │ │ │ │ + ldr r4, [pc, #936] @ (2fb04c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #624] @ 0x270 │ │ │ │ + str r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #984] @ (2fb088 ) │ │ │ │ + ldr r4, [pc, #856] @ (2fb008 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r5, #56] @ 0x38 │ │ │ │ + ldrh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #848] @ (2fb00c ) │ │ │ │ + ldr r4, [pc, #720] @ (2faf8c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #656] @ (2faf58 ) │ │ │ │ + ldr r4, [pc, #528] @ (2faed8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #312] @ 0x138 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #536] @ (2faeec ) │ │ │ │ + ldr r4, [pc, #408] @ (2fae6c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #364] @ (2fae5c ) │ │ │ │ @@ -239574,24 +239572,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 70ef40 │ │ │ │ + bl 70ef20 │ │ │ │ cbz r0, 2fad60 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2fadf6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2fad96 │ │ │ │ @@ -239604,18 +239602,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70f080 │ │ │ │ + bl 70f060 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #256] @ (2fae70 ) │ │ │ │ ldr r3, [pc, #240] @ (2fae60 ) │ │ │ │ add r2, pc │ │ │ │ @@ -239633,15 +239631,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fad58 │ │ │ │ ldr r1, [pc, #204] @ (2fae74 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -239675,15 +239673,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2fad58 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70f89c │ │ │ │ + bl 70f87c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fad58 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -239699,55 +239697,55 @@ │ │ │ │ ldr r2, [pc, #96] @ (2fae88 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #847 @ 0x34f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fad58 │ │ │ │ ldr r5, [pc, #76] @ (2fae8c ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fad3c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 5d4cb8 │ │ │ │ + bl 5d4c98 │ │ │ │ b.n 2fad58 │ │ │ │ ldr r5, [pc, #60] @ (2fae90 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fae18 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ vhadd.u16 q8, q5, q15 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #720] @ (2fb138 ) │ │ │ │ + ldr r3, [pc, #592] @ (2fb0b8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #984] @ 0x3d8 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ cdp2 0, 14, cr0, cr0, cr14, {3} │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #848] @ (2fb1d4 ) │ │ │ │ + ldr r2, [pc, #720] @ (2fb154 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #232 @ (adr r4, 2faf74 ) │ │ │ │ + add r4, pc, #104 @ (adr r4, 2faef4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + cbz r6, 2faece │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sxth r0, r1 │ │ │ │ + cbz r0, 2faece │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2fafbc ) │ │ │ │ @@ -239758,23 +239756,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cbnz r0, 2faf04 │ │ │ │ ldr r2, [pc, #232] @ (2fafc4 ) │ │ │ │ ldr r3, [pc, #224] @ (2fafc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239803,15 +239801,15 @@ │ │ │ │ beq.n 2faf36 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d4cb8 │ │ │ │ + bl 5d4c98 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 25df04 │ │ │ │ b.n 2faeda │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -239886,26 +239884,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 70fe4c │ │ │ │ + bl 70fe2c │ │ │ │ cbz r0, 2fb028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2fb072 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -239964,15 +239962,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2fb122 │ │ │ │ @@ -239984,15 +239982,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70fe4c │ │ │ │ + bl 70fe2c │ │ │ │ ldr r2, [pc, #76] @ (2fb130 ) │ │ │ │ ldr r3, [pc, #68] @ (2fb12c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240036,26 +240034,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 70fe4c │ │ │ │ + bl 70fe2c │ │ │ │ cbz r0, 2fb196 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2fb1e6 │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -240118,15 +240116,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2fb2b4 │ │ │ │ @@ -240151,15 +240149,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70fe4c │ │ │ │ + bl 70fe2c │ │ │ │ ldr r2, [pc, #76] @ (2fb2c0 ) │ │ │ │ ldr r3, [pc, #72] @ (2fb2bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240204,34 +240202,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cbz r0, 2fb32e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2fb380 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ cbz r0, 2fb358 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 728370 │ │ │ │ + bl 728350 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fb360 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #84] @ (2fb384 ) │ │ │ │ ldr r3, [pc, #72] @ (2fb37c ) │ │ │ │ add r2, pc │ │ │ │ @@ -240246,30 +240244,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 728160 │ │ │ │ + bl 728140 │ │ │ │ b.n 2fb328 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d4cb8 │ │ │ │ + bl 5d4c98 │ │ │ │ b.n 2fb328 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr??.w r0, [r0, lr, lsl #2] │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrsb.w r0, [lr, lr, lsl #2] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -240280,29 +240278,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 25fb80 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 728258 │ │ │ │ + bl 728238 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ ldr r2, [pc, #52] @ (2fb40c ) │ │ │ │ ldr r3, [pc, #44] @ (2fb408 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240320,26 +240318,26 @@ │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #110] @ 0x6e │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r6, lr, lsl #2] │ │ │ │ ldr r1, [pc, #4] @ (2fb418 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 5dbeb8 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + b.w 5dbe98 │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6f7564 │ │ │ │ + bl 6f7544 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240358,25 +240356,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f8e04 │ │ │ │ + bl 6f8de4 │ │ │ │ cbz r0, 2fb4a6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6f7564 │ │ │ │ + bl 6f7544 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fb4d8 ) │ │ │ │ ldr r3, [pc, #40] @ (2fb4d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240403,31 +240401,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6f8e04 │ │ │ │ + b.w 6f8de4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6f75a0 │ │ │ │ + bl 6f7580 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240446,25 +240444,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f8e94 │ │ │ │ + bl 6f8e74 │ │ │ │ cbz r0, 2fb596 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6f75a0 │ │ │ │ + bl 6f7580 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fb5c8 ) │ │ │ │ ldr r3, [pc, #40] @ (2fb5c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240491,30 +240489,30 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6f8e94 │ │ │ │ + b.w 6f8e74 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 2fb64a │ │ │ │ and.w r3, r2, #7 │ │ │ │ asrs r2, r2, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -240536,17 +240534,17 @@ │ │ │ │ ldr r2, [pc, #20] @ (2fb660 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25f860 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r5, #8] │ │ │ │ + ldrh r4, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2fb6d0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -240556,44 +240554,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fb6ba │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 603898 │ │ │ │ + bl 603878 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 62d09c │ │ │ │ + b.w 62d07c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - negs r2, r7 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r4, r6, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2fb7bc ) │ │ │ │ @@ -240604,15 +240602,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25fb80 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -240649,15 +240647,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 25fae8 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ ldr r2, [pc, #88] @ (2fb7d4 ) │ │ │ │ ldr r3, [pc, #64] @ (2fb7c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -240680,28 +240678,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ adcs.w r0, sl, #15597568 @ 0xee0000 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r6 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xf4d2006e │ │ │ │ - adcs r0, r1 │ │ │ │ + asrs r0, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r1, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fb7e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -240750,15 +240748,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2fb8a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -240769,28 +240767,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2fb8b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fb870 │ │ │ │ nop │ │ │ │ - lsls r2, r3 │ │ │ │ + eors r2, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r1, #60] @ 0x3c │ │ │ │ + strh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - eors r2, r5 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fb8b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -240832,15 +240830,15 @@ │ │ │ │ blx 25fae8 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2fb964 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5dba2c │ │ │ │ + bl 5dba0c │ │ │ │ ldr r2, [pc, #60] @ (2fb968 ) │ │ │ │ ldr r3, [pc, #48] @ (2fb95c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240855,15 +240853,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf37a006e │ │ │ │ @ instruction: 0xf36e006e │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r1, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (2fbb58 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf324006e │ │ │ │ │ │ │ │ 002fb96c : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -240873,43 +240871,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2fb9a2 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2fb9b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dba2c │ │ │ │ + b.w 5dba0c │ │ │ │ ldr r2, [pc, #44] @ (2fb9d0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dba2c │ │ │ │ + b.w 5dba0c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 62980c │ │ │ │ + bl 6297ec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fb994 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 60dfac │ │ │ │ + bl 60df8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fb994 │ │ │ │ - ldr r1, [pc, #80] @ (2fba24 ) │ │ │ │ + ldr r0, [pc, #976] @ (2fbda4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fb9d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240917,45 +240915,45 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2fba10 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2fba16 │ │ │ │ ldr r3, [pc, #56] @ (2fba38 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dba2c │ │ │ │ + b.w 5dba0c │ │ │ │ ldr r2, [pc, #40] @ (2fba3c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fb9fe │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 62980c │ │ │ │ + bl 6297ec │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fb9fe │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 60dfac │ │ │ │ + bl 60df8c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fb9fe │ │ │ │ nop │ │ │ │ @ instruction: 0xf268006e │ │ │ │ ldr r0, [pc, #496] @ (2fbc2c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #680] @ (2fbce8 ) │ │ │ │ + ldr r0, [pc, #552] @ (2fbc68 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fba40 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240966,15 +240964,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2fba74 │ │ │ │ ldr r3, [pc, #48] @ (2fba90 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5dba2c │ │ │ │ + b.w 5dba0c │ │ │ │ ldr r2, [pc, #36] @ (2fba94 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fba5c │ │ │ │ ldr r3, [pc, #32] @ (2fba98 ) │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ ldr r1, [pc, #32] @ (2fba9c ) │ │ │ │ ldr r0, [pc, #32] @ (2fbaa0 ) │ │ │ │ @@ -240982,21 +240980,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ @ instruction: 0xf1fc006e │ │ │ │ ldr r0, [pc, #496] @ (2fbc84 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #304] @ (2fbbc8 ) │ │ │ │ + ldr r0, [pc, #176] @ (2fbb48 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r6, #4] │ │ │ │ + strh r4, [r2, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r3, #44] @ 0x2c │ │ │ │ + strh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fbaa4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241007,23 +241005,23 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2fbad8 │ │ │ │ ldr r3, [pc, #28] @ (2fbae0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5dba2c │ │ │ │ + b.w 5dba0c │ │ │ │ ldr r2, [pc, #16] @ (2fbae4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fbac0 │ │ │ │ bl 260b34 │ │ │ │ @ instruction: 0xf198006e │ │ │ │ ldr r0, [pc, #496] @ (2fbcd4 ) │ │ │ │ movs r0, r0 │ │ │ │ - blx sp │ │ │ │ + blx r9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fbae8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241042,15 +241040,15 @@ │ │ │ │ cbz r2, 2fbb72 │ │ │ │ ldr r3, [pc, #108] @ (2fbb80 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2fbb84 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dba2c │ │ │ │ + bl 5dba0c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2fbb40 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241060,47 +241058,47 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2fbb88 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5db1c0 │ │ │ │ + bl 5db1a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fbb28 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d4e50 │ │ │ │ + bl 5d4e30 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 260b34 │ │ │ │ nop │ │ │ │ - b.n 2fb4a8 │ │ │ │ + b.n 2fb468 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adc.w r0, r6, #110 @ 0x6e │ │ │ │ ldr r0, [pc, #496] @ (2fbd74 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fbb98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ movs r4, #238 @ 0xee │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241108,58 +241106,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2fbbe8 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2fbbec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #40] @ (2fbbf0 ) │ │ │ │ ldr r3, [pc, #44] @ (2fbbf4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r6, #114 @ 0x72 │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, r0, r1 │ │ │ │ + subs r0, r4, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, r2, r1 │ │ │ │ + subs r6, r6, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2fbc6c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr.w ip, [pc, #88] @ 2fbc70 │ │ │ │ ldr r2, [pc, #88] @ (2fbc74 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cbz r0, 2fbc38 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2fbc4c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241179,19 +241177,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #16] │ │ │ │ + ldrh r0, [r4, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #12 │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r7, #14] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241201,28 +241199,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2fbcc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r4, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2fbd24 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241231,15 +241229,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2fbd2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2fbd06 │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -241250,144 +241248,144 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r5, #70 @ 0x46 │ │ │ │ + subs r5, #38 @ 0x26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r6, #8] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r4, #8] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fbd30 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2fbdac ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2fbdb0 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2fbdb4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2fbdb8 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2fbd80 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d6ea4 │ │ │ │ + b.w 5d6e84 │ │ │ │ ldr r1, [pc, #56] @ (2fbdbc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r2, [pc, #48] @ (2fbdc0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d6ea4 │ │ │ │ + b.w 5d6e84 │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + ldrh r6, [r4, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #208 @ 0xd0 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xebe2007e │ │ │ │ - ldrh r0, [r5, #4] │ │ │ │ + ldrh r0, [r1, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r6, #4] │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fbdc4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2fbe44 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2fbe48 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2fbe4c ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2fbe50 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2fbe1a │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d6ea4 │ │ │ │ + b.w 5d6e84 │ │ │ │ ldr r1, [pc, #56] @ (2fbe54 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r2, [pc, #44] @ (2fbe58 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d6ea4 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + b.w 5d6e84 │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #60 @ 0x3c │ │ │ │ + subs r4, #28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adc.w r0, ip, lr, ror #1 │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ + strh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r2, #0] │ │ │ │ + strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fbe5c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -241404,24 +241402,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2fbf3a │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2fbf70 ) │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #224] @ (2fbf74 ) │ │ │ │ ldr r1, [pc, #224] @ (2fbf78 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2fbf7c ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -241433,28 +241431,28 @@ │ │ │ │ cbz r4, 2fbef2 │ │ │ │ ldr r3, [pc, #188] @ (2fbf80 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2fbf1a │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d6eec │ │ │ │ + bl 5d6ecc │ │ │ │ ldr r2, [pc, #176] @ (2fbf84 ) │ │ │ │ ldr r3, [pc, #148] @ (2fbf6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fbf5e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5da94c │ │ │ │ + b.w 5da92c │ │ │ │ ldr r2, [pc, #148] @ (2fbf88 ) │ │ │ │ ldr r3, [pc, #116] @ (2fbf6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241469,64 +241467,64 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2fbf8c ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r2, [pc, #100] @ (2fbf90 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2fbecc │ │ │ │ ldr r4, [pc, #88] @ (2fbf94 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r3, [pc, #80] @ (2fbf98 ) │ │ │ │ ldr r2, [pc, #84] @ (2fbf9c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2fbe8a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeade007e │ │ │ │ ldcl 0, cr0, [sl, #440] @ 0x1b8 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #146 @ 0x92 │ │ │ │ + subs r3, #114 @ 0x72 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r0, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + asrs r6, r2, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ eor.w r0, ip, lr, ror #1 │ │ │ │ ldcl 0, cr0, [sl, #-440]! @ 0xfffffe48 │ │ │ │ ldcl 0, cr0, [sl, #-440] @ 0xfffffe48 │ │ │ │ - strh r6, [r1, #56] @ 0x38 │ │ │ │ + strh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, #54] @ 0x36 │ │ │ │ + strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r6, #54] @ 0x36 │ │ │ │ + strh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fbfa0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241535,40 +241533,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fbfc6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d6ea4 │ │ │ │ + b.w 5d6e84 │ │ │ │ ldr r1, [pc, #48] @ (2fbff8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r3, [pc, #40] @ (2fbffc ) │ │ │ │ ldr r2, [pc, #40] @ (2fc000 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d6ea4 │ │ │ │ + b.w 5d6e84 │ │ │ │ @ instruction: 0xe99c007e │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #82 @ 0x52 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc004 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241577,40 +241575,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fc02a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d6eec │ │ │ │ + b.w 5d6ecc │ │ │ │ ldr r1, [pc, #48] @ (2fc05c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r3, [pc, #40] @ (2fc060 ) │ │ │ │ ldr r2, [pc, #40] @ (2fc064 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d6eec │ │ │ │ + b.w 5d6ecc │ │ │ │ ldmdb r8!, {r1, r2, r3, r4, r5, r6} │ │ │ │ - strh r0, [r0, #48] @ 0x30 │ │ │ │ + strh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #238 @ 0xee │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r0, #48] @ 0x30 │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc068 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241619,40 +241617,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fc08e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d75a8 │ │ │ │ + b.w 5d7588 │ │ │ │ ldr r1, [pc, #48] @ (2fc0c0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5daf50 │ │ │ │ + bl 5daf30 │ │ │ │ ldr r3, [pc, #40] @ (2fc0c4 ) │ │ │ │ ldr r2, [pc, #40] @ (2fc0c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d75a8 │ │ │ │ + b.w 5d7588 │ │ │ │ @ instruction: 0xe8d4007e │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #138 @ 0x8a │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r4, #44] @ 0x2c │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -241663,15 +241661,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2fc128 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2fc12c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #48] @ (2fc130 ) │ │ │ │ ldr r3, [pc, #52] @ (2fc134 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -241681,22 +241679,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r1, #142 @ 0x8e │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r5, #19 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrsh r6, [r1, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2fc188 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241704,15 +241702,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2fc190 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #44] @ (2fc194 ) │ │ │ │ ldr r3, [pc, #44] @ (2fc198 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -241720,28 +241718,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r0, #18 │ │ │ │ + asrs r2, r4, #17 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r4, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2fc1a8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d64 │ │ │ │ + b.w 5d9d44 │ │ │ │ nop │ │ │ │ subs r4, r3, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241754,22 +241752,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2fc1fa │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2fc214 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -241812,35 +241810,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2fc288 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 25dc48 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r0, #152 @ 0x98 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r3, #23 │ │ │ │ + asrs r6, r7, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r6, #23 │ │ │ │ + asrs r0, r2, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r7 │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r5, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2fc2d0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2fc2c0 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -241848,16 +241846,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2fc2d4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5da6d0 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + b.w 5da6b0 │ │ │ │ + asrs r4, r7, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241865,31 +241863,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2fc320 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2fc324 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #106 @ 0x6a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r1, #11 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2fc3ac ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -241900,15 +241898,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2fc3b4 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2fc396 │ │ │ │ ldr.w sl, [pc, #88] @ 2fc3b8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2fc3bc │ │ │ │ mov r4, r0 │ │ │ │ @@ -241922,35 +241920,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2fc36e │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - adds r7, #54 @ 0x36 │ │ │ │ + adds r7, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + asrs r0, r7, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r5, #17 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc3c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241962,29 +241960,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2fc468 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d6730 │ │ │ │ + bl 5d6710 │ │ │ │ ldr r1, [pc, #124] @ (2fc46c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2fc440 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2fc470 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d6730 │ │ │ │ + bl 5d6710 │ │ │ │ ldr r1, [pc, #108] @ (2fc474 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2fc44e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2fc478 ) │ │ │ │ ldr r3, [pc, #72] @ (2fc464 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -242001,33 +241999,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2fc47c ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d0 │ │ │ │ + bl 5da6b0 │ │ │ │ b.n 2fc3fe │ │ │ │ ldr r1, [pc, #48] @ (2fc480 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d0 │ │ │ │ + bl 5da6b0 │ │ │ │ b.n 2fc418 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrd r0, r0, [ip], #-440 @ 0x1b8 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, r4 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xe834006e │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002fc484 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -242041,32 +242039,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (2fc4d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5db1c0 │ │ │ │ + bl 5db1a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df04 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r7, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - orrs r2, r3 │ │ │ │ + cmn r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc4d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242077,36 +242075,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2fc530 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #44] @ (2fc534 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2eee8c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #106 @ 0x6a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc538 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242117,61 +242115,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (2fc580 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #28] @ (2fc584 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2eee8c │ │ │ │ nop │ │ │ │ - adds r5, #42 @ 0x2a │ │ │ │ + adds r5, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r0, #2 │ │ │ │ + asrs r4, r4, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, r1] │ │ │ │ + ldrh r2, [r5, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc588 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2fc608 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #100] @ (2fc60c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2fc610 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #84] @ (2fc614 ) │ │ │ │ ldr r1, [pc, #84] @ (2fc618 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #68] @ (2fc61c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2eee14 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2fc5f0 │ │ │ │ @@ -242185,25 +242183,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r0, #8 │ │ │ │ + asrs r6, r4, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + lsrs r6, r6, #31 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r3, r7] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc620 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -242271,19 +242269,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2fc6cc ) │ │ │ │ ldr r0, [pc, #20] @ (2fc6d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - adds r3, #192 @ 0xc0 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r0, #0] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc6d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242414,19 +242412,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2fc82c ) │ │ │ │ ldr r0, [pc, #20] @ (2fc830 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r4, #26] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r6, #26] │ │ │ │ + ldrb r2, [r2, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc834 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242437,29 +242435,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2fc87c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #28] @ (2fc880 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2eeca0 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r5, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc884 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -242473,35 +242471,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #28] @ (2fc8e0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2eef60 │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r0, [r0, r4] │ │ │ │ + ldrsb r0, [r4, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r5, #23] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc8e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242527,19 +242525,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - adds r1, #88 @ 0x58 │ │ │ │ + adds r1, #56 @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r7, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r4, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc944 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2fc95a │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -242557,19 +242555,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2fc980 ) │ │ │ │ ldr r0, [pc, #20] @ (2fc984 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - adds r1, #12 │ │ │ │ + adds r0, #236 @ 0xec │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r1, #21] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r7, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc988 : │ │ │ │ cbz r2, 2fc9cc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242605,19 +242603,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2fc9f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + ldrb r4, [r7, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r0, #21] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc9fc : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242635,43 +242633,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r2, [pc, #288] @ (2fcb60 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2fcb64 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2fcb68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2fcb6c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2fcb70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fcb10 │ │ │ │ ldr r3, [pc, #260] @ (2fcb74 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2fcad0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -242734,15 +242732,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2fcb80 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr r3, [pc, #84] @ (2fcb84 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2fca6c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2fcb88 ) │ │ │ │ @@ -242752,45 +242750,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ b.n 2fcfc8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, #94 @ 0x5e │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ lsls r7, r2, #1 │ │ │ │ b.n 2fcfa4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #21 │ │ │ │ + lsrs r0, r0, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ udf #250 @ 0xfa │ │ │ │ lsls r6, r7, #1 │ │ │ │ - lsrs r0, r0, #14 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r0, r5] │ │ │ │ + strb r6, [r4, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2fcec8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r0, #13] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r7, #24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r7, #13] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fcb94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242803,60 +242801,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2fcc1c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2fcc20 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2fcbde │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d61dc │ │ │ │ + b.w 5d61bc │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 25dbcc │ │ │ │ ldr r2, [pc, #60] @ (2fcc24 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2fcc28 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr r3, [pc, #48] @ (2fcc2c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d61dc │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + b.w 5d61bc │ │ │ │ + cmp r6, #176 @ 0xb0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2fcd44 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ble.n 2fcb38 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r6, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002fcc30 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242871,60 +242869,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2fccb8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2fccbc ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2fcc7a │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d629c │ │ │ │ + b.w 5d627c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 25dbcc │ │ │ │ ldr r2, [pc, #60] @ (2fccc0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2fccc4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr r3, [pc, #48] @ (2fccc8 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d629c │ │ │ │ - cmp r6, #52 @ 0x34 │ │ │ │ + b.w 5d627c │ │ │ │ + cmp r6, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r0, #6 │ │ │ │ + lsrs r6, r4, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r6, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ svc 246 @ 0xf6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ bgt.n 2fcc9c │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldrb r0, [r0, #11] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r6, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002fcccc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242952,15 +242950,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fcd40 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr r2, [pc, #44] @ (2fcd44 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242970,17 +242968,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ bgt.n 2fce20 │ │ │ │ lsls r6, r7, #1 │ │ │ │ svc 110 @ 0x6e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r4, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r3, #5] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r6, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002fcd48 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243018,19 +243016,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2fcdb0 ) │ │ │ │ ldr r0, [pc, #20] @ (2fcdb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - cmp r5, #132 @ 0x84 │ │ │ │ + cmp r5, #100 @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + ldrb r6, [r5, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r5, #7] │ │ │ │ + ldrb r6, [r1, #7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fcdb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -243080,15 +243078,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2fce40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ asrs r6, r1, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -243106,23 +243104,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2fcf04 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2fcf08 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #108] @ 2fcef0 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 70f2e4 │ │ │ │ + bl 70f2c4 │ │ │ │ cbz r0, 2fcea6 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2fced0 │ │ │ │ ldr r2, [pc, #100] @ (2fcf0c ) │ │ │ │ @@ -243147,33 +243145,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2fcf10 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2fcf14 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fcea6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ ble.n 2fced8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r5, #12 │ │ │ │ + cmp r4, #236 @ 0xec │ │ │ │ lsls r7, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + ldrb r0, [r0, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + ldrb r6, [r4, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ble.n 2fce5c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r0, #4] │ │ │ │ + ldrb r4, [r4, #3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r6, #3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2fcf9c │ │ │ │ sub sp, #28 │ │ │ │ @@ -243182,15 +243180,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2fcfa4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #96] @ (2fcfa8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2fcfac ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243199,53 +243197,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (2fcfb0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2fcfb4 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ ldr r1, [pc, #72] @ (2fcfb8 ) │ │ │ │ ldr r3, [pc, #76] @ (2fcfbc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2fcfc0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 5db0d4 │ │ │ │ + bl 5db0b4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ + cmp r4, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r4, #26 │ │ │ │ + lsls r4, r0, #26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + str r0, [r1, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - stmia r3!, {r1, r2, r5} │ │ │ │ + stmia r3!, {r1, r2} │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #2] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ + ldrb r0, [r7, #1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2fd014 │ │ │ │ @@ -243253,15 +243251,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2fd01c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2fd020 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #52] @ (2fd024 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2fcffe │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -243270,19 +243268,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + strb r6, [r7, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + strb r4, [r2, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bgt.n 2fd0e4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243303,25 +243301,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70f2e4 │ │ │ │ + bl 70f2c4 │ │ │ │ ldr r2, [pc, #60] @ (2fd0c4 ) │ │ │ │ ldr r3, [pc, #44] @ (2fd0b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243332,24 +243330,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #46 @ 0x2e │ │ │ │ + cmp r3, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bgt.n 2fd0c4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ - lsls r6, r0, #1 │ │ │ │ strb r2, [r4, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ + strb r2, [r0, #29] │ │ │ │ + lsls r6, r0, #1 │ │ │ │ blt.n 2fd054 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -243367,25 +243365,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70f2e4 │ │ │ │ + bl 70f2c4 │ │ │ │ ldr r2, [pc, #60] @ (2fd164 ) │ │ │ │ ldr r3, [pc, #44] @ (2fd158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243396,24 +243394,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #110 @ 0x6e │ │ │ │ lsls r7, r2, #1 │ │ │ │ blt.n 2fd224 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ - lsls r6, r0, #1 │ │ │ │ strb r2, [r0, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ + strb r2, [r4, #26] │ │ │ │ + lsls r6, r0, #1 │ │ │ │ blt.n 2fd1b4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -243431,23 +243429,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #68] @ 2fd1f8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 70f2e4 │ │ │ │ + bl 70f2c4 │ │ │ │ cbz r0, 2fd1cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2fd214 ) │ │ │ │ ldr r3, [pc, #56] @ (2fd208 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243462,73 +243460,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r1, #238 @ 0xee │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ lsls r7, r2, #1 │ │ │ │ bge.n 2fd194 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ - lsls r6, r0, #1 │ │ │ │ strb r2, [r4, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ + strb r2, [r0, #24] │ │ │ │ + lsls r6, r0, #1 │ │ │ │ bge.n 2fd118 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fd220 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ lsrs r2, r4, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (2fd25c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 2fd24c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 2fd2b8 │ │ │ │ ldr r2, [pc, #68] @ (2fd2bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2fd2c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #56] @ (2fd2c4 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2fd2c8 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -243536,19 +243534,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r1, #42 @ 0x2a │ │ │ │ + cmp r1, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r0, r4, #13 │ │ │ │ + lsls r0, r0, #13 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [pc, #136] @ (2fd34c ) │ │ │ │ + ldr r5, [pc, #8] @ (2fd2cc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r6, pc, #344 @ (adr r6, 2fd420 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243569,25 +243567,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 2fd34e │ │ │ │ ldr r1, [pc, #124] @ (2fd398 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5da6d8 │ │ │ │ + bl 5da6b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2fd372 │ │ │ │ ldr r2, [pc, #112] @ (2fd39c ) │ │ │ │ ldr r3, [pc, #96] @ (2fd390 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243609,44 +243607,44 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 2fd32a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (2fd3a8 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (2fd3ac ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - cmp r0, #192 @ 0xc0 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bls.n 2fd44c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ + push {r2, r4, r5, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ bls.n 2fd3e4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r0, #19] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + strb r6, [r6, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r4, #18] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + strb r6, [r6, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fd3b0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002fd3b4 : │ │ │ │ @@ -243662,15 +243660,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002fd3c0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fd3cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ lsrs r2, r5, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243679,15 +243677,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2fd444 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2fd41e │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -243704,19 +243702,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + cmp r0, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r5, #18] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2fd4d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -243725,39 +243723,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2fd4d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #104] @ (2fd4dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2fd4e0 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #88] @ (2fd4e4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #80] @ (2fd4e8 ) │ │ │ │ ldr r1, [pc, #84] @ (2fd4ec ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r1, [pc, #68] @ (2fd4f0 ) │ │ │ │ ldr r2, [pc, #72] @ (2fd4f4 ) │ │ │ │ ldr r3, [pc, #72] @ (2fd4f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -243767,23 +243765,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r7, #184 @ 0xb8 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r6, r6, #5 │ │ │ │ + lsls r6, r2, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [pc, #232] @ (2fd5c4 ) │ │ │ │ + ldr r3, [pc, #104] @ (2fd544 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r4, #16] │ │ │ │ + strb r6, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + strb r2, [r3, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r4, pc, #464 @ (adr r4, 2fd6c0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -243801,31 +243799,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2fd544 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2fd548 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #2 │ │ │ │ + movs r6, #226 @ 0xe2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r4, #13] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243833,93 +243831,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2fd598 ) │ │ │ │ ldr r1, [pc, #52] @ (2fd59c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #144 @ 0x90 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r5, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r5, #12] │ │ │ │ + strb r0, [r1, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2fd5dc │ │ │ │ ldr r2, [pc, #40] @ (2fd5e0 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2fd5e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2fd6e4 │ │ │ │ nop │ │ │ │ - movs r6, #94 @ 0x5e │ │ │ │ + movs r6, #62 @ 0x3e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + strb r4, [r3, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r2, #11] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2fd638 │ │ │ │ ldr r2, [pc, #60] @ (2fd63c ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2fd640 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r6, #22 │ │ │ │ + movs r5, #246 @ 0xf6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r6, #9] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r5, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243964,15 +243962,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -244053,15 +244051,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -244613,19 +244611,19 @@ │ │ │ │ b.n 2fd96e │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2fd9d2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fd996 │ │ │ │ b.n 2fdb0a │ │ │ │ - strb r4, [r4, #7] │ │ │ │ + strb r4, [r0, #7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fde30 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2fde3a │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -244668,15 +244666,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + @ instruction: 0x47b2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r0, r3, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -244913,38 +244911,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (2fe14c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, r7, #4 │ │ │ │ + adds r4, r3, #4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r7, #124] @ 0x7c │ │ │ │ + str r6, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fe158 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ lsls r2, r5, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -244954,15 +244952,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (2fe1c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (2fe1c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #68] @ (2fe1cc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -244978,19 +244976,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r4, r4, #3 │ │ │ │ + adds r4, r0, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + str r6, [r2, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r2, r6, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245000,15 +244998,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (2fe234 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (2fe238 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 2fe23c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (2fe240 ) │ │ │ │ @@ -245019,24 +245017,24 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ - adds r2, r6, #1 │ │ │ │ + b.w 5d5304 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf3ec0044 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + ubfx r0, ip, #1, #5 │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ - str r4, [r7, #116] @ 0x74 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245045,54 +245043,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (2fe28c ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (2fe290 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r7, r7 │ │ │ │ + subs r2, r3, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r1, #112] @ 0x70 │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r7, #108] @ 0x6c │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 2fe2cc │ │ │ │ ldr r2, [pc, #36] @ (2fe2d0 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (2fe2d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2fe050 │ │ │ │ nop │ │ │ │ - subs r6, r5, r6 │ │ │ │ + subs r6, r1, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r0, #108] @ 0x6c │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #104] @ 0x68 │ │ │ │ + str r2, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ @@ -253172,27 +253170,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (3039e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ strb r2, [r5, #10] │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #32 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -253350,15 +253348,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (303bbc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r7, pc, #808 @ (adr r7, 303ee8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253367,25 +253365,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (303c60 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #124] @ (303c64 ) │ │ │ │ ldr r1, [pc, #124] @ (303c68 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #108] @ (303c6c ) │ │ │ │ ldr r3, [pc, #112] @ (303c70 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -253403,43 +253401,43 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 3043f0 │ │ │ │ + b.n 3043b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r5, #28] │ │ │ │ + strb r6, [r1, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, r5, r0 │ │ │ │ + adds r2, r1, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - lsrs r0, r4, #23 │ │ │ │ + lsrs r0, r0, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r7, pc, #384 @ (adr r7, 303df8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r7, #188 @ 0xbc │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -253552,15 +253550,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 303cb8 │ │ │ │ ldr r0, [pc, #764] @ (3040a4 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 303cb8 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253735,15 +253733,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (3040a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 303ca8 │ │ │ │ ldr r0, [pc, #304] @ (3040a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 303ca8 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -253786,15 +253784,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (3040a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 303ca8 │ │ │ │ ldr r0, [pc, #172] @ (3040ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 303ca8 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 304026 │ │ │ │ bhi.n 303f5c │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 304026 │ │ │ │ bhi.n 30408c │ │ │ │ @@ -253834,15 +253832,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (3040a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 303ca8 │ │ │ │ ldr r0, [pc, #56] @ (3040b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 303ca8 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 303cae │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -253853,21 +253851,21 @@ │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #19 │ │ │ │ + lsrs r6, r5, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r4, #10 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 304246 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -254458,35 +254456,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (304744 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3045fa │ │ │ │ ldr r0, [pc, #44] @ (304750 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3045fa │ │ │ │ ldr r0, [pc, #36] @ (304754 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3045ea │ │ │ │ nop │ │ │ │ str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r6, #13 │ │ │ │ + lsls r0, r2, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -254606,24 +254604,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (3048dc ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 304898 │ │ │ │ ldr r0, [pc, #24] @ (3048e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 304898 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 304580 │ │ │ │ b.n 30489a │ │ │ │ str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd lr, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 304936 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r6, #0 │ │ │ │ @@ -255078,22 +255076,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (304e0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + add sp, #504 @ 0x1f8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-276]! @ 0xfffffeec │ │ │ │ - stc2l 0, cr0, [ip, #-276] @ 0xfffffeec │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + ldc2 0, cr0, [r8, #-276] @ 0xfffffeec │ │ │ │ + stc2 0, cr0, [ip, #-276]! @ 0xfffffeec │ │ │ │ + add sp, #424 @ 0x1a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc2 0, cr0, [r4, #-276]! @ 0xfffffeec │ │ │ │ - ldc2l 0, cr0, [r0, #-276] @ 0xfffffeec │ │ │ │ + stc2 0, cr0, [r4, #-276] @ 0xfffffeec │ │ │ │ + ldc2 0, cr0, [r0, #-276]! @ 0xfffffeec │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -261050,15 +261048,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (30904c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 308ff6 │ │ │ │ ldr r0, [pc, #96] @ (309050 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -261070,15 +261068,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (30904c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 308ff6 │ │ │ │ ldr r0, [pc, #48] @ (309054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 308ff6 │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -261088,17 +261086,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ adds r2, r7, #2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3090ae │ │ │ │ + cbnz r4, 3090a6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r0, 3090a6 │ │ │ │ + cbnz r0, 30909e │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (309168 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -285098,15 +285096,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 319f08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 319418 │ │ │ │ ldr.w r0, [pc, #2412] @ 319f0c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 319418 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 31943a │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 319f10 │ │ │ │ @@ -285168,15 +285166,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 31993a │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -285188,15 +285186,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 319f08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 319418 │ │ │ │ ldr.w r0, [pc, #2152] @ 319f1c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 319418 │ │ │ │ movs r3, #3 │ │ │ │ b.n 31951c │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 3198ba │ │ │ │ ldr.w r3, [pc, #2132] @ 319f20 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -285260,47 +285258,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 31980e │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -285359,15 +285357,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 319f08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 319418 │ │ │ │ ldr.w r0, [pc, #1668] @ 319f34 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 319418 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 319c14 │ │ │ │ ldr.w r1, [pc, #1652] @ 319f38 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -285582,15 +285580,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (319f58 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 319506 │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 319da8 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -285638,15 +285636,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (319f08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 319418 │ │ │ │ ldr r0, [pc, #836] @ (319f68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 319418 │ │ │ │ ldr r0, [pc, #828] @ (319f6c ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -285775,15 +285773,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 319a5e │ │ │ │ b.w 3195b4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 319822 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -285809,15 +285807,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 31983a │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 29ea54 │ │ │ │ @@ -285886,33 +285884,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #15 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r6, [pc, #48] @ (319f38 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb71e │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r6, r1, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ asrs r0, r5, #12 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r5, [pc, #264] @ (31a024 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r6, r0, #10 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r4, [pc, #640] @ (31a1a8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ bpl.n 319e3e │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ @ instruction: 0xfffe13ca │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cbz r2, 319f9a │ │ │ │ + cbz r2, 319f92 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r2, #2 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r2, [pc, #648] @ (31a1c8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r4, r5, #11 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -285922,33 +285920,33 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r0, r4, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r0, [pc, #640] @ (31a1d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r0, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #984 @ 0x3d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r6, r7, #21 │ │ │ │ lsls r5, r7, #1 │ │ │ │ @ instruction: 0x479a │ │ │ │ lsls r7, r3, #1 │ │ │ │ @ instruction: 0x4782 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + add sp, #184 @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bx sl │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov sl, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r4, [r2, r6] │ │ │ │ + ldrsh r4, [r6, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, sp, #184 @ 0xb8 │ │ │ │ + add r4, sp, #56 @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (31a170 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -286019,15 +286017,15 @@ │ │ │ │ bpl.n 31a054 │ │ │ │ ldr r0, [pc, #324] @ (31a17c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r1, [pc, #312] @ (31a180 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -286078,15 +286076,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 319fac │ │ │ │ ldr r0, [pc, #180] @ (31a188 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 319fac │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 31a128 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -286135,21 +286133,21 @@ │ │ │ │ nop │ │ │ │ lsrs r2, r7, #18 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #40 @ 0x28 │ │ │ │ + add r4, sp, #936 @ 0x3a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #248 @ 0xf8 │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (31a308 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -286213,29 +286211,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31a1ae │ │ │ │ ldr r0, [pc, #248] @ (31a318 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31a1ae │ │ │ │ ldr r2, [pc, #232] @ (31a314 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31a1f8 │ │ │ │ ldr r0, [pc, #228] @ (31a31c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 319f80 │ │ │ │ mov r2, r5 │ │ │ │ @@ -286332,17 +286330,17 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #656 @ 0x290 │ │ │ │ + add r0, sp, #528 @ 0x210 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, sp, #248 @ 0xf8 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -286476,15 +286474,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 31a48a │ │ │ │ ldr r0, [pc, #180] @ (31a560 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -286535,15 +286533,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #0 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 31ab4c │ │ │ │ @@ -286965,15 +286963,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 31a58e │ │ │ │ ldr r0, [pc, #520] @ (31ab58 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -287081,15 +287079,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31a5b2 │ │ │ │ ldr r0, [pc, #188] @ (31ab68 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31a5b2 │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 31a79a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -287140,23 +287138,23 @@ │ │ │ │ b.n 31a58e │ │ │ │ lsls r2, r2, #27 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #760 @ (adr r4, 31ae54 ) │ │ │ │ + add r4, pc, #632 @ (adr r4, 31add4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #192 @ (adr r4, 31ac20 ) │ │ │ │ + add r4, pc, #64 @ (adr r4, 31aba0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #192] @ (31ac24 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #200 @ (adr r3, 31ac34 ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 31abb4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 31ab84 │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -287404,27 +287402,27 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [lr, #496]! @ 0x1f0 │ │ │ │ adds r7, #54 @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #136 @ (adr r2, 31aef4 ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 31ae74 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #992 @ (adr r1, 31b250 ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 31b1d0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #1008 @ (adr r1, 31b264 ) │ │ │ │ + add r1, pc, #880 @ (adr r1, 31b1e4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #82 @ 0x52 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #456 @ (adr r1, 31b044 ) │ │ │ │ + add r1, pc, #328 @ (adr r1, 31afc4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #328 @ (adr r1, 31afc8 ) │ │ │ │ + add r1, pc, #200 @ (adr r1, 31af48 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #288 @ (adr r1, 31afa4 ) │ │ │ │ + add r1, pc, #160 @ (adr r1, 31af24 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 31b1aa │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -287442,26 +287440,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #340] @ (31b02c ) │ │ │ │ ldr r1, [pc, #344] @ (31b030 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -287504,15 +287502,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (31b038 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 29eb5c │ │ │ │ vldr d7, [pc, #152] @ 31b018 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -287552,45 +287550,45 @@ │ │ │ │ ldr r4, [pc, #84] @ (31b040 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #752] @ (31b318 ) │ │ │ │ + ldr r7, [pc, #624] @ (31b298 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r7, #22] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r0, #17 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 31b124 ) │ │ │ │ + add r5, pc, #112 @ (adr r5, 31b0a4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #88 @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #0] │ │ │ │ + strb r4, [r3, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31b070 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -287658,20 +287656,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (31b11c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ subs r3, #156 @ 0x9c │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -287680,35 +287678,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31b1bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #116] @ (31b1c0 ) │ │ │ │ ldr r1, [pc, #120] @ (31b1c4 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #100] @ (31b1c8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (31b1cc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (31b1d0 ) │ │ │ │ ldr r5, [pc, #76] @ (31b1d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -287725,43 +287723,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #840] @ (31b500 ) │ │ │ │ + ldr r5, [pc, #712] @ (31b480 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r1, #7 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #792 @ (adr r2, 31b4e0 ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 31b460 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ands.w r0, ip, #12779520 @ 0xc30000 │ │ │ │ - and.w r0, r2, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf3fc0043 │ │ │ │ + @ instruction: 0xf3e20043 │ │ │ │ subs r3, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ @ instruction: 0xfac0006c │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (31b1ec ) │ │ │ │ ldr r2, [pc, #16] @ (31b1f0 ) │ │ │ │ ldr r1, [pc, #16] @ (31b1f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5dd6c8 │ │ │ │ + b.w 5dd6a8 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31b210 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -287876,51 +287874,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31b388 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #80] @ (31b38c ) │ │ │ │ ldr r1, [pc, #80] @ (31b390 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #64] @ (31b394 ) │ │ │ │ ldr r3, [pc, #68] @ (31b398 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (31b39c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r1, [pc, #44] @ (31b3a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d6658 │ │ │ │ - ldr r3, [pc, #896] @ (31b704 ) │ │ │ │ + b.w 5d6638 │ │ │ │ + ldr r3, [pc, #768] @ (31b684 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + movs r2, #142 @ 0x8e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vmla.i16 q8, q5, d3[0] │ │ │ │ - add r0, pc, #856 @ (adr r0, 31b6ec ) │ │ │ │ + vmla.i q0, q5, d3[0] │ │ │ │ + add r0, pc, #728 @ (adr r0, 31b66c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -287936,72 +287934,72 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (31b42c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #100] @ (31b430 ) │ │ │ │ ldr r1, [pc, #100] @ (31b434 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #84] @ (31b438 ) │ │ │ │ ldr r1, [pc, #88] @ (31b43c ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (31b440 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (31b444 ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (31b448 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (31b44c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dd748 │ │ │ │ + b.w 5dd728 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #320] @ (31b568 ) │ │ │ │ + ldr r3, [pc, #192] @ (31b4e8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r1, #254 @ 0xfe │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vhadd.u8 q8, q5, │ │ │ │ - add r0, pc, #288 @ (adr r0, 31b558 ) │ │ │ │ + vhadd.u32 q0, q5, │ │ │ │ + add r0, pc, #160 @ (adr r0, 31b4d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (31b4a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -288011,40 +288009,40 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #52] @ (31b4b4 ) │ │ │ │ ldr r1, [pc, #56] @ (31b4b8 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [pc, #656] @ (31b73c ) │ │ │ │ + ldr r2, [pc, #528] @ (31b6bc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp2 0, 10, cr0, cr14, cr3, {2} │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + cdp2 0, 8, cr0, cr14, cr3, {2} │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (31b514 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -288052,41 +288050,41 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #72] @ (31b51c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #56] @ (31b520 ) │ │ │ │ ldr r1, [pc, #56] @ (31b524 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #224] @ (31b5f8 ) │ │ │ │ + ldr r2, [pc, #96] @ (31b578 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp2 0, 4, cr0, cr2, cr3, {2} │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + cdp2 0, 2, cr0, cr2, cr3, {2} │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (31b574 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -288094,36 +288092,36 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #60] @ (31b57c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #44] @ (31b580 ) │ │ │ │ ldr r1, [pc, #44] @ (31b584 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31f49c │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #816] @ (31b8a8 ) │ │ │ │ + ldr r1, [pc, #688] @ (31b828 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r6, #268] @ 0x10c │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldc2 0, cr0, [r6, #268]! @ 0x10c │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #784] @ 0x310 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 31b62c │ │ │ │ sub sp, #16 │ │ │ │ @@ -288131,15 +288129,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (31b634 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 29ed10 │ │ │ │ @@ -288174,19 +288172,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 43678c │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #424] @ (31b7d8 ) │ │ │ │ + ldr r1, [pc, #296] @ (31b758 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031b638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -288294,19 +288292,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #784] @ 0x310 │ │ │ │ + ldr r2, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (31b888 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288317,15 +288315,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 31b894 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 31f614 │ │ │ │ cbnz r0, 31b7d2 │ │ │ │ @@ -288343,15 +288341,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (31b89c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 29eb5c │ │ │ │ ldr r3, [pc, #164] @ (31b8a0 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -288401,28 +288399,28 @@ │ │ │ │ b.w 38661c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bx pc │ │ │ │ + bx fp │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ eors.w r0, ip, #15466496 @ 0xec0000 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r0, #124] @ 0x7c │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (31b9e0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288435,15 +288433,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (31b9ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 31f614 │ │ │ │ cbnz r0, 31b902 │ │ │ │ add sp, #28 │ │ │ │ @@ -288472,15 +288470,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (31b9f0 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (31b9f4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 29eb5c │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -288533,28 +288531,28 @@ │ │ │ │ b.w 38661c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r9 │ │ │ │ + mov r4, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf37e006c │ │ │ │ - adds r2, r5, #2 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, #100] @ 0x64 │ │ │ │ + str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 31ba34 │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 31ba20 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -288621,15 +288619,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31bab4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ adds r3, #90 @ 0x5a │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (31bcf0 ) │ │ │ │ @@ -288849,25 +288847,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31bd9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #116] @ (31bda0 ) │ │ │ │ ldr r1, [pc, #116] @ (31bda4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #100] @ (31bda8 ) │ │ │ │ ldr r2, [pc, #104] @ (31bdac ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (31bdb0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -288882,38 +288880,38 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - negs r0, r1 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, r7, r2 │ │ │ │ + adds r6, r3, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ + str r2, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf5ea0043 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + rsb r0, sl, #12779520 @ 0xc30000 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #182 @ 0xb6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -288928,45 +288926,45 @@ │ │ │ │ ldr r1, [pc, #76] @ (31be24 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #60] @ (31be28 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (31be2c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (31be30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6a8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - sbcs r6, r1 │ │ │ │ + adcs r6, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adc.w r0, r0, #12779520 @ 0xc30000 │ │ │ │ - str r6, [sp, #240] @ 0xf0 │ │ │ │ + @ instruction: 0xf5200043 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #920] @ 0x398 │ │ │ │ + str r2, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31be4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -289010,15 +289008,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (31c13c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -289053,15 +289051,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, r8, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 29eb5c │ │ │ │ ldr r3, [pc, #520] @ (31c150 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -289140,24 +289138,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (31c170 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #328] @ (31c174 ) │ │ │ │ ldr r1, [pc, #332] @ (31c178 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 384f10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31c0c0 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -289171,15 +289169,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (31c17c ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289187,15 +289185,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (31c180 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289239,58 +289237,58 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0 │ │ │ │ + lsls r0, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + str r2, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r3, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stc 0, cr0, [ip, #432] @ 0x1b0 │ │ │ │ cmp r6, #226 @ 0xe2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - eors r2, r0 │ │ │ │ + ands r2, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r7, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r1, [sp, #768] @ 0x300 │ │ │ │ + str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #424] @ 0x1a8 │ │ │ │ + str r2, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r1, #23 │ │ │ │ + asrs r0, r5, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r2, [r1, r6] │ │ │ │ + ldrsh r2, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #832] @ (31c4bc ) │ │ │ │ + ldr r2, [pc, #704] @ (31c43c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [sp, #832] @ 0x340 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31c1d4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -289299,30 +289297,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (31c1dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r5, #190 @ 0xbe │ │ │ │ + subs r5, #158 @ 0x9e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r7, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 31c224 │ │ │ │ sub sp, #12 │ │ │ │ @@ -289330,29 +289328,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (31c22c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r5, #106 @ 0x6a │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r5, #60] @ 0x3c │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 31c26c │ │ │ │ sub sp, #12 │ │ │ │ @@ -289360,25 +289358,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (31c274 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 29ed10 │ │ │ │ nop │ │ │ │ - subs r5, #26 │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -289435,15 +289433,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 31c3a4 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 31c3c8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (31c3dc ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (31c3d4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -289468,31 +289466,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 31c3c8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ b.n 31c352 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9bc006c │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ strd r0, r0, [lr], #432 @ 0x1b0 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #2292] @ 0x8f4 │ │ │ │ @@ -289653,15 +289651,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r3, #28 │ │ │ │ + subs r2, #252 @ 0xfc │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 31c0d0 │ │ │ │ lsls r4, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 31c6ba │ │ │ │ @@ -289743,15 +289741,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 31bfbc │ │ │ │ lsls r4, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289843,15 +289841,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 31ceb0 │ │ │ │ lsls r4, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289942,15 +289940,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 31cd5c │ │ │ │ lsls r4, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -290507,15 +290505,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31cfa4 │ │ │ │ ldr r0, [pc, #224] @ (31d0b8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 31cfa4 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -290584,15 +290582,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031d0bc : │ │ │ │ ldr r3, [pc, #152] @ (31d158 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -290625,15 +290623,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (31d16c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -290655,23 +290653,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 31d136 │ │ │ │ blt.n 31d078 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r6, #234 @ 0xea │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #256] @ (31d268 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + strh r2, [r6, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31d284 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -290761,15 +290759,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 43678c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 31d194 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -290825,21 +290823,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (31d324 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r7, #30] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r1, #31] │ │ │ │ + ldrb r0, [r5, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -290852,22 +290850,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 31d396 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -291035,15 +291033,15 @@ │ │ │ │ bls.n 31d616 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31d620 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -291299,26 +291297,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 31d780 │ │ │ │ ldr r0, [pc, #28] @ (31d884 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 31d780 │ │ │ │ bpl.n 31d87c │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #10] │ │ │ │ + ldrb r4, [r7, #9] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 31d8b8 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -291533,15 +291531,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 31dc30 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -291719,32 +291717,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 31dce2 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 31da54 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 29df34 │ │ │ │ b.n 31da54 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 29dee4 │ │ │ │ b.n 31dbc6 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 31db1e │ │ │ │ @@ -291756,21 +291754,21 @@ │ │ │ │ b.n 31db60 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 31ddc4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r2, #6] │ │ │ │ + ldrb r4, [r6, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ bne.n 31dd78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031dd8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -291944,15 +291942,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31ddc2 │ │ │ │ ldr r0, [pc, #188] @ (31e038 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 31ddc2 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 31deb0 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -292001,23 +291999,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31d638 │ │ │ │ nop │ │ │ │ ldmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #15] │ │ │ │ + strb r4, [r0, #15] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (31e140 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -292161,19 +292159,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 29eeec │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 29eeec │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 31e208 │ │ │ │ @@ -292274,28 +292272,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 31e246 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 29eeec │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -292363,28 +292361,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 31e208 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 31e208 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -293268,23 +293266,23 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r2!, {r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r0, r6, #19 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r0!, {r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r7, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ sub.w r3, sl, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -293453,21 +293451,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r0, #2 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ asrs r0, r4, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r0, #64] @ 0x40 │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031efa8 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -293605,15 +293603,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r3, #27 │ │ │ │ + lsrs r0, r7, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 31efc8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -293842,21 +293840,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r3, #20 │ │ │ │ + lsrs r6, r7, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r7, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r3, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.w 31f160 │ │ │ │ │ │ │ │ 0031f42c : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 31f474 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -294142,15 +294140,15 @@ │ │ │ │ bne.n 31f824 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31f870 │ │ │ │ mov r0, r9 │ │ │ │ bl 470cac │ │ │ │ mov r0, r9 │ │ │ │ - bl 742bb4 │ │ │ │ + bl 742b94 │ │ │ │ mov r0, r9 │ │ │ │ bl 436194 │ │ │ │ ldr r3, [pc, #272] @ (31f8b0 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (31f8b4 ) │ │ │ │ @@ -294198,15 +294196,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 31f716 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 31f72c │ │ │ │ mov r0, r7 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f7ee │ │ │ │ ldr r2, [pc, #152] @ (31f8c8 ) │ │ │ │ ldr r3, [pc, #152] @ (31f8cc ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -294225,95 +294223,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (31f8e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 31f82a │ │ │ │ ldr r3, [pc, #112] @ (31f8e4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (31f8e8 ) │ │ │ │ ldr r1, [pc, #116] @ (31f8ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r0 │ │ │ │ b.n 31f78a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb61c │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r2, r5} │ │ │ │ lsls r4, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb606 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cbz r0, 31f914 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r5, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r5, r0] │ │ │ │ + ldrb r4, [r1, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 31f89e │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ bge.n 31f8b2 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vabdl.u q8, d31, d10 │ │ │ │ + @ instruction: 0xffff076a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r5, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r4, r1] │ │ │ │ + ldrh r0, [r0, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r5, #29 │ │ │ │ + lsls r4, r1, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 31f9a8 │ │ │ │ + ble.n 31f968 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #36 @ 0x24 │ │ │ │ + movs r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031f8f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r3, [pc, #128] @ (31f990 ) │ │ │ │ ldr r2, [pc, #132] @ (31f994 ) │ │ │ │ ldr r1, [pc, #132] @ (31f998 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #116] @ (31f99c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 31f97c │ │ │ │ ldr r3, [pc, #112] @ (31f9a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (31f9a4 ) │ │ │ │ @@ -294346,25 +294344,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 31f934 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r6, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 31f8c0 │ │ │ │ + bgt.n 31fa80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31fdf0 │ │ │ │ + b.n 31fdb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp │ │ │ │ + add r2, r9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ rsb r0, r8, #14548992 @ 0xde0000 │ │ │ │ subs.w r0, lr, #14548992 @ 0xde0000 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + ldrh r2, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ sbcs.w r0, sl, #14548992 @ 0xde0000 │ │ │ │ │ │ │ │ 0031f9b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -294467,21 +294465,21 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ uxth r4, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ sxth r0, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cbz r0, 31fb0c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc 0, cr0, [ip, #284] @ 0x11c │ │ │ │ + ldcl 0, cr0, [ip, #-284]! @ 0xfffffee4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (31fb5c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #120] @ (31fb60 ) │ │ │ │ @@ -294545,15 +294543,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4, lr} │ │ │ │ lsls r4, r7, #1 │ │ │ │ - b.w 72822c │ │ │ │ + b.w 72820c │ │ │ │ │ │ │ │ 0031fb7c : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 31fbda │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -294719,19 +294717,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31fd24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ cbz r4, 31fd8a │ │ │ │ lsls r4, r7, #1 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r7, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031fd28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294779,19 +294777,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ cbz r0, 31fdf4 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - lsls r0, r2, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r2, [r5, r2] │ │ │ │ + ldrsb r2, [r1, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r6, [r3, r3] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031fdb4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294852,15 +294850,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (31fef4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31feea │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (31fef8 ) │ │ │ │ @@ -294913,21 +294911,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2cf4e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 31fe68 │ │ │ │ - movs r7, #42 @ 0x2a │ │ │ │ + movs r7, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + strb r0, [r5, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ @@ -295005,15 +295003,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 31ff5a │ │ │ │ b.n 31ffd2 │ │ │ │ ldr r0, [pc, #4] @ (31fff8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ @ instruction: 0xf0fe005e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #508] @ (32020c ) │ │ │ │ @@ -295097,15 +295095,15 @@ │ │ │ │ bl 31c3f4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31d748 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3201ea │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31c3f4 │ │ │ │ @@ -295155,15 +295153,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 320134 │ │ │ │ ldr r0, [pc, #92] @ (320214 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 320090 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 320090 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -295175,26 +295173,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 31c3f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31d748 │ │ │ │ b.n 320122 │ │ │ │ nop │ │ │ │ add r4, sp, #232 @ 0xe8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, r3] │ │ │ │ + strh r2, [r3, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (320324 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -295361,35 +295359,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (3204a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #128] @ (3204a8 ) │ │ │ │ ldr r1, [pc, #128] @ (3204ac ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #112] @ (3204b0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r1, [pc, #104] @ (3204b4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (3204b8 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (3204bc ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -295410,41 +295408,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r4, #-336] @ 0xfffffeb0 │ │ │ │ - bne.n 320428 │ │ │ │ + stc2 0, cr0, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ + bne.n 3203e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r4, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #936] @ (320858 ) │ │ │ │ + ldr r7, [pc, #808] @ (3207d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r7, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r0, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (3204d0 ) │ │ │ │ ldr r1, [pc, #12] @ (3204d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5ddc80 │ │ │ │ - str r0, [r2, r0] │ │ │ │ + b.w 5ddc60 │ │ │ │ + ldr r7, [pc, #960] @ (320894 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r6, r0] │ │ │ │ + str r2, [r2, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 320520 │ │ │ │ sub sp, #8 │ │ │ │ @@ -295452,28 +295450,28 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (320528 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29ed10 │ │ │ │ - stc2l 0, cr0, [sl], #-336 @ 0xfffffeb0 │ │ │ │ - str r0, [r2, r0] │ │ │ │ + mcrr2 0, 5, r0, sl, cr4 │ │ │ │ + ldr r7, [pc, #960] @ (3208e8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r0, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (3207f0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -295483,15 +295481,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (3207fc ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 320596 │ │ │ │ @@ -295506,15 +295504,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3207d2 │ │ │ │ ldr r0, [pc, #632] @ (320808 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -295560,15 +295558,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (320814 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 29eb5c │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -295588,63 +295586,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #448] @ (32082c ) │ │ │ │ add r1, pc │ │ │ │ bl 325924 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 3266dc │ │ │ │ ldr r0, [pc, #428] @ (320830 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r2, [pc, #424] @ (320834 ) │ │ │ │ ldr r1, [pc, #424] @ (320838 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3259a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #388] @ (32083c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #364] @ (320840 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ vldr d7, [pc, #236] @ 3207d8 │ │ │ │ ldr r2, [pc, #340] @ (320844 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (320848 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -295685,43 +295683,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 3205ca │ │ │ │ ldr r0, [pc, #196] @ (320854 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 3205ca │ │ │ │ ldr r3, [pc, #184] @ (320858 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (32085c ) │ │ │ │ ldr r1, [pc, #184] @ (320860 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -295732,64 +295730,64 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6], {84} @ 0x54 │ │ │ │ - ldr r7, [pc, #760] @ (320af0 ) │ │ │ │ + @ instruction: 0xfbf60054 │ │ │ │ + ldr r7, [pc, #632] @ (320a70 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #840] @ (320b44 ) │ │ │ │ + ldr r7, [pc, #712] @ (320ac4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r6, pc, #952 @ (adr r6, 320bb8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [pc, #744] @ (320aec ) │ │ │ │ + ldr r7, [pc, #616] @ (320a6c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #728] @ (320ae0 ) │ │ │ │ + ldr r7, [pc, #600] @ (320a60 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #688] @ (320abc ) │ │ │ │ + ldr r7, [pc, #560] @ (320a3c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xfb4a0054 │ │ │ │ - ldmia r7, {r1, r2, r6, r7} │ │ │ │ + @ instruction: 0xfb2a0054 │ │ │ │ + ldmia r7, {r1, r2, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + adds r4, r5, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - @ instruction: 0xfb0c0054 │ │ │ │ - ldmia r7, {r1, r3, r7} │ │ │ │ + @ instruction: 0xfaec0054 │ │ │ │ + ldmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r5, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #520] @ (320a38 ) │ │ │ │ + ldr r7, [pc, #392] @ (3209b8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - tst r4, r2 │ │ │ │ + rors r4, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - tst r6, r1 │ │ │ │ + rors r6, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - tst r2, r4 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r7, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (320a34 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [ip, #376]! @ 0x178 │ │ │ │ - ldr r6, [pc, #1008] @ (320c3c ) │ │ │ │ + ldr r6, [pc, #880] @ (320bbc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [pc, #944] @ (320c00 ) │ │ │ │ + ldr r6, [pc, #816] @ (320b80 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #208] @ (320928 ) │ │ │ │ + ldr r6, [pc, #80] @ (3208a8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh.w r0, [r6, #84] @ 0x54 │ │ │ │ - ldr r5, [pc, #880] @ (320bd0 ) │ │ │ │ + ldrsb.w r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r5, [pc, #752] @ (320b50 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #776] @ (320b6c ) │ │ │ │ + ldr r5, [pc, #648] @ (320aec ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (3208d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -295797,19 +295795,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (3208dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -295823,33 +295821,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str??.w r0, [r0, #84] @ 0x54 │ │ │ │ - ldr r4, [pc, #552] @ (320b04 ) │ │ │ │ + str.w r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [pc, #424] @ (320a84 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [pc, #632] @ (320b58 ) │ │ │ │ + ldr r4, [pc, #504] @ (320ad8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -295971,15 +295969,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3268] @ 321728 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 320acc │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 321576 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -296524,15 +296522,15 @@ │ │ │ │ ldr.w r3, [pc, #1652] @ 321724 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 320a26 │ │ │ │ ldr.w r0, [pc, #1644] @ 32172c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 320a26 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 32104c │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -297052,25 +297050,25 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #240] @ (321814 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #816] @ (321a5c ) │ │ │ │ + ldr r3, [pc, #688] @ (3219dc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds.w r0, r4, r4, lsr #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + @ instruction: 0xeaf40054 │ │ │ │ + stmia r0!, {r3, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - orn r0, lr, r4, lsr #1 │ │ │ │ - bkpt 0x00e8 │ │ │ │ + orr.w r0, lr, r4, lsr #1 │ │ │ │ + bkpt 0x00c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bkpt 0x00fc │ │ │ │ + bkpt 0x00dc │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ @@ -298393,15 +298391,15 @@ │ │ │ │ bpl.w 3217c0 │ │ │ │ ldr.w r0, [pc, #1248] @ 322cdc │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 3217c0 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 321788 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -298429,15 +298427,15 @@ │ │ │ │ bl 31dd8c │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 321dc6 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 322396 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -298731,15 +298729,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 321788 │ │ │ │ ldr r0, [pc, #164] @ (322ce0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 321788 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -298785,27 +298783,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + cmp r6, #54 @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #66 @ 0x42 │ │ │ │ + cmp r2, #34 @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 322c40 │ │ │ │ + bmi.n 322c00 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 322c1c │ │ │ │ + bmi.n 322ddc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, sp, #144 @ 0x90 │ │ │ │ + add r1, sp, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00322cf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -298878,15 +298876,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 322dfe │ │ │ │ ldr.w r0, [pc, #1368] @ 323330 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r3, [pc, #1348] @ 32332c │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 322e3a │ │ │ │ ldr.w r0, [pc, #1340] @ 323334 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -298911,15 +298909,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 322dfe │ │ │ │ ldr.w r0, [pc, #1284] @ 323338 │ │ │ │ add r0, pc │ │ │ │ b.n 322ddc │ │ │ │ ldr.w r0, [pc, #1280] @ 32333c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 322df4 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -298942,15 +298940,15 @@ │ │ │ │ bpl.n 322dfe │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 323340 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r3, [pc, #1160] @ 32332c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 322df4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 322e7e │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -299352,57 +299350,57 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 323046 │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bmi.n 32322c │ │ │ │ + bmi.n 3233ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #42 @ 0x2a │ │ │ │ + cmp r1, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #230 @ 0xe6 │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #186 @ 0xba │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #102 @ 0x66 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #134 @ 0x86 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #196 @ 0xc4 │ │ │ │ + movs r5, #164 @ 0xa4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7!, {r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #128 @ (adr r4, 3233d0 ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 323350 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323350 : │ │ │ │ ldr r0, [pc, #4] @ (323358 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r3, r5, r6} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (32338c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ pop {r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299411,33 +299409,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (3233dc ) │ │ │ │ ldr r1, [pc, #52] @ (3233e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r4, r6} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r5, {r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299479,35 +299477,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (323498 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #44] @ (32349c ) │ │ │ │ ldr r1, [pc, #48] @ (3234a0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r1, [pc, #36] @ (3234a4 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #496 @ (adr r1, 323688 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 323608 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xeb3e0045 │ │ │ │ + adds.w r0, lr, r5, lsl #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -299524,72 +299522,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 3235d0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #244] @ (3235d4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #224] @ (3235d8 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #208] @ (3235dc ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (3235e0 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ ldr r3, [pc, #156] @ (3235e4 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 3235e8 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5dcb7c │ │ │ │ + bl 5dcb5c │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5dcb7c │ │ │ │ + bl 5dcb5c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 2ed7d8 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -299612,35 +299610,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 437518 │ │ │ │ bl 43e054 │ │ │ │ mov r1, r0 │ │ │ │ b.n 3235ac │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ + movs r2, #122 @ 0x7a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #176 @ 0xb0 │ │ │ │ + movs r2, #144 @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r3, r4, r5} │ │ │ │ + ldmia r5!, {r3, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r7, #29] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r2, #158 @ 0x9e │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [pc, #224] @ (3236c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ + movs r0, r4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r0, [pc, #496] @ (3237d8 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 q0, q4, d14[0] │ │ │ │ + vmla.i q0, q4, d2[3] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ movt r3, #43690 @ 0xaaaa │ │ │ │ @@ -299715,15 +299713,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (323748 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (32374c ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 323738 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -299743,21 +299741,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (323750 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 428f80 │ │ │ │ nop │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r0, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #132 @ 0x84 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 3237b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299765,15 +299763,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (3237c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -299784,19 +299782,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r2!, {r1, r4, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + subs r0, r1, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + subs r2, r3, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 323834 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299806,15 +299804,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (323838 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (32383c ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 32380e │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -299831,19 +299829,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r2, {r2} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r3, #6 │ │ │ │ + subs r2, r7, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r6, #5 │ │ │ │ + subs r0, r2, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (323900 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -299853,44 +299851,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #156] @ (32390c ) │ │ │ │ ldr r1, [pc, #160] @ (323910 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #144] @ (323914 ) │ │ │ │ ldr r1, [pc, #144] @ (323918 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ ldr r3, [pc, #128] @ (32391c ) │ │ │ │ ldr r1, [pc, #128] @ (323920 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fc834 │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 2fc834 │ │ │ │ @@ -299911,31 +299909,31 @@ │ │ │ │ b.w 2fc8e4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #4 │ │ │ │ + subs r4, r7, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r7, #3 │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [sp, #264] @ 0x108 │ │ │ │ + ldr r7, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r2, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, r4, #5 │ │ │ │ + subs r4, r0, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, r7, #3 │ │ │ │ + subs r4, r3, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r1, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb888 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -299947,15 +299945,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (323bb0 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -299978,15 +299976,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3239cc │ │ │ │ ldr r3, [pc, #508] @ (323bbc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -300023,15 +300021,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 43e184 │ │ │ │ mov r4, r0 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323b8e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 323a72 │ │ │ │ cbnz r4, 323a98 │ │ │ │ @@ -300061,15 +300059,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 323a42 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (323bc4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 323a44 │ │ │ │ ldr r3, [pc, #300] @ (323bc8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 323b66 │ │ │ │ @@ -300107,15 +300105,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 323ae6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323b8e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 323a44 │ │ │ │ @@ -300127,15 +300125,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 323a44 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (323bc4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ b.n 323a44 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323a04 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 433bf8 │ │ │ │ @@ -300153,15 +300151,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 323aa4 │ │ │ │ ldr r0, [pc, #84] @ (323bd4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 323aa4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (323bd8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (323bdc ) │ │ │ │ ldr r0, [pc, #72] @ (323be0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -300189,21 +300187,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, #2 │ │ │ │ + adds r2, r2, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, r4] │ │ │ │ + strb r4, [r3, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -300215,15 +300213,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (323da8 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 323c36 │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -300232,15 +300230,15 @@ │ │ │ │ beq.n 323c64 │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300342,19 +300340,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 323d76 │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r2, r5 │ │ │ │ + subs r0, r6, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, r6, r5 │ │ │ │ + subs r4, r2, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -300437,15 +300435,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 323e62 │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -300579,15 +300577,15 @@ │ │ │ │ ldr.w r3, [fp, #1160] @ 0x488 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 323eaa │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32408c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ cbz r2, 3240bc │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #12 │ │ │ │ @@ -300637,15 +300635,15 @@ │ │ │ │ ldr r1, [pc, #856] @ (32447c ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #856] @ (324480 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 324142 │ │ │ │ ldr r3, [pc, #832] @ (324478 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 3242f8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -300660,15 +300658,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 324142 │ │ │ │ ldr r1, [pc, #804] @ (324484 ) │ │ │ │ ldr r0, [pc, #808] @ (324488 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 324142 │ │ │ │ subs.w r2, r3, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 324114 │ │ │ │ subs.w r1, r3, #260 @ 0x104 │ │ │ │ @@ -300804,15 +300802,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #400] @ (32448c ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #400] @ (324490 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 324142 │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrd r0, r1, [r3, #968] @ 0x3c8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300825,15 +300823,15 @@ │ │ │ │ ldr r1, [pc, #360] @ (324494 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #360] @ (324498 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 324142 │ │ │ │ cmp r3, #28 │ │ │ │ bhi.w 324114 │ │ │ │ add r2, pc, #8 @ (adr r2, 324350 ) │ │ │ │ ldr.w r1, [r2, r3, lsl #2] │ │ │ │ add r2, r1 │ │ │ │ bx r2 │ │ │ │ @@ -300939,30 +300937,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r5, r6} │ │ │ │ + stmia r1!, {r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - itee ls │ │ │ │ - lslls r4, r2, #1 │ │ │ │ - asrhi r0, r3, #22 │ │ │ │ - lslhi r4, r0, #1 │ │ │ │ - ittt pl │ │ │ │ - lslpl r4, r2, #1 │ │ │ │ - asrpl r0, r0, #22 │ │ │ │ - lslpl r4, r0, #1 │ │ │ │ + itee vc │ │ │ │ + lslvc r4, r2, #1 │ │ │ │ + asrvs r0, r7, #21 │ │ │ │ + lslvs r4, r0, #1 │ │ │ │ + ittt cc │ │ │ │ + lslcc r4, r2, #1 │ │ │ │ + asrcc r0, r4, #21 │ │ │ │ + lslcc r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w ip, [pc, #1572] @ 324ad8 │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ @@ -301073,15 +301071,15 @@ │ │ │ │ ldr.w r0, [pc, #1308] @ 324b00 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ subs.w r0, r2, #264 @ 0x108 │ │ │ │ sbc.w r1, sl, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 324618 │ │ │ │ movw r1, #257 @ 0x101 │ │ │ │ movt r1, #1 │ │ │ │ @@ -301107,15 +301105,15 @@ │ │ │ │ ldr.w r0, [pc, #1220] @ 324b0c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ strd lr, r4, [r3, #976] @ 0x3d0 │ │ │ │ b.n 324586 │ │ │ │ subs.w r0, r2, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ @@ -301266,26 +301264,26 @@ │ │ │ │ cmp.w r3, #1073758208 @ 0x40004000 │ │ │ │ add.w r2, r2, r1, lsl #3 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ cbz r4, 32485c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ ldr.w r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 324a44 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldrd r0, r1, [sp, #20] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ movs r2, #0 │ │ │ │ mla r3, r3, r0, r1 │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ b.n 324586 │ │ │ │ str.w lr, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301344,15 +301342,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r3 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r9, r3, asr #31 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r8, r2 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov lr, r3 │ │ │ │ ldrd r2, r4, [sp, #56] @ 0x38 │ │ │ │ cmp r6, r5 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -301440,15 +301438,15 @@ │ │ │ │ ldr.w r3, [r2, #952] @ 0x3b8 │ │ │ │ str.w r1, [r2, #1016] @ 0x3f8 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ orr.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ str.w r3, [r2, #952] @ 0x3b8 │ │ │ │ b.n 32481c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 324862 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ @@ -301496,37 +301494,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #116] @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r1, r3, r5, r7} │ │ │ │ + pop {r1, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r0, #13 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #9 │ │ │ │ + asrs r2, r1, #9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - hlt 0x0024 │ │ │ │ + hlt 0x0004 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r1, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 324b68 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301534,36 +301532,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (324b70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #40] @ (324b74 ) │ │ │ │ ldr r3, [pc, #44] @ (324b78 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb75a │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 324c40 │ │ │ │ + bmi.n 324c00 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r0, #24 │ │ │ │ + lsrs r0, r4, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -301575,15 +301573,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r6, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #136] @ (324c38 ) │ │ │ │ mov.w r8, #1048576 @ 0x100000 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr.w r9, [pc, #124] @ 324c3c │ │ │ │ mov r5, r0 │ │ │ │ @@ -301599,55 +301597,55 @@ │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r4, r5, #920 @ 0x398 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add.w r5, r5, #952 @ 0x3b8 │ │ │ │ bl 2fc8e4 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #4 │ │ │ │ bl 2fc834 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 324bfa │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r1, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r1, #23 │ │ │ │ + lsrs r2, r5, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r6, pc, #504 @ (adr r6, 324e34 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r2, #30] │ │ │ │ + ldrh r2, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r1, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (324c50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r6, pc, #328 @ (adr r6, 324d9c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -301655,58 +301653,58 @@ │ │ │ │ ldr r2, [pc, #84] @ (324cbc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (324cc0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #72] @ (324cc4 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #64] @ (324cc8 ) │ │ │ │ ldr r2, [pc, #68] @ (324ccc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #68] @ (324cd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #52] @ (324cd4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6d0 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 324d28 │ │ │ │ + bcc.n 324ce8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r6, r7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r6, pc, #64 @ (adr r6, 324d0c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #19 │ │ │ │ + lsrs r2, r2, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #144] @ 324d78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301714,15 +301712,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #140] @ (324d80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #104] @ 324d70 │ │ │ │ add.w r2, r0, #1248 @ 0x4e0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1176] @ 0x498 │ │ │ │ str.w r3, [r0, #1180] @ 0x49c │ │ │ │ str.w r3, [r0, #1184] @ 0x4a0 │ │ │ │ str.w r3, [r0, #1188] @ 0x4a4 │ │ │ │ @@ -301747,19 +301745,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb62a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r0, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r0, #19 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ (324e70 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -301769,15 +301767,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #180] @ 324e68 │ │ │ │ ldr r2, [pc, #196] @ (324e7c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #196] @ 324e80 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w sl, [pc, #192] @ 324e84 │ │ │ │ add r2, pc │ │ │ │ @@ -301791,28 +301789,28 @@ │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ bl 431e84 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ bl 2fc8e4 │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ cbz r3, 324e20 │ │ │ │ add.w r5, r6, #920 @ 0x398 │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ bl 2fc834 │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ adds r5, #4 │ │ │ │ cmp r4, r3 │ │ │ │ bcc.n 324e00 │ │ │ │ ldr r7, [pc, #100] @ (324e88 ) │ │ │ │ @@ -301823,51 +301821,51 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #84] @ (324e94 ) │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc │ │ │ │ bl 2eec70 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add.w r1, r6, #1048 @ 0x418 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2eed94 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #16 │ │ │ │ + lsrs r6, r7, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r6, #15 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, pc, #864 @ (adr r4, 3251e0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r5, #14] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 324f80 │ │ │ │ + bne.n 324f40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -301880,15 +301878,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #588] @ (325104 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r4, [pc, #588] @ (325108 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r5, #65 @ 0x41 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 324ee0 │ │ │ │ ldr r3, [pc, #572] @ (32510c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -302062,46 +302060,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (325118 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 325006 │ │ │ │ ldr r1, [pc, #52] @ (32511c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #52] @ (325120 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 324eda │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r7} │ │ │ │ + push {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r4, #11 │ │ │ │ + lsrs r0, r0, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r7, #11 │ │ │ │ + lsrs r6, r3, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r1, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sxtb r6, r1 │ │ │ │ + sxth r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r7, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #600] @ (325390 ) │ │ │ │ @@ -302123,15 +302121,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 325376 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, r8, lsl #2] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr.w r3, [fp, #1204] @ 0x4b4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr.w r7, [fp, #1228] @ 0x4cc │ │ │ │ ldr.w r1, [fp, #1212] @ 0x4bc │ │ │ │ ldr.w r3, [fp, #1176] @ 0x498 │ │ │ │ ldr.w r2, [fp, #1252] @ 0x4e4 │ │ │ │ @@ -302254,15 +302252,15 @@ │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ tst r2, r7 │ │ │ │ ite ne │ │ │ │ movne.w sl, #1 │ │ │ │ moveq.w sl, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 32534a │ │ │ │ ldr.w r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r4, #1 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 32530a │ │ │ │ @@ -302287,36 +302285,36 @@ │ │ │ │ ldr r0, [pc, #60] @ (3253a0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32532a │ │ │ │ ldr r0, [pc, #44] @ (3253a4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32516a │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 325192 │ │ │ │ b.n 32516a │ │ │ │ bl 260bc0 │ │ │ │ ldrh r0, [r3, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #27 │ │ │ │ + lsls r0, r6, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r3, #26 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r3 │ │ │ │ @@ -302328,15 +302326,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr r4, [pc, #528] @ (3255dc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ ldrd r6, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #516] @ (3255e0 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 325590 │ │ │ │ @@ -302488,45 +302486,45 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3253ea │ │ │ │ ldr r0, [pc, #64] @ (3255ec ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3253ea │ │ │ │ ldr r1, [pc, #52] @ (3255f0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (3255f4 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 325404 │ │ │ │ nop │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #352 @ 0x160 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #23 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r6, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [r6, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #608] @ (32584c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, sp, #488 @ 0x1e8 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r3, #19 │ │ │ │ + lsls r0, r7, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #188] @ 3256c4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -302537,15 +302535,15 @@ │ │ │ │ ldr r2, [pc, #180] @ (3256cc ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #172] @ (3256d0 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #168] @ (3256d4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 325680 │ │ │ │ cmp r4, #31 │ │ │ │ @@ -302588,48 +302586,48 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #68] @ (3256e0 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 325634 │ │ │ │ ldr r3, [pc, #52] @ (3256e4 ) │ │ │ │ mov.w r2, #290 @ 0x122 │ │ │ │ ldr r1, [pc, #52] @ (3256e8 ) │ │ │ │ ldr r0, [pc, #52] @ (3256ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r7, #13 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrsb r4, [r4, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #528] @ (3258ec ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r7, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, sp, #536 @ 0x218 │ │ │ │ + add r4, sp, #408 @ 0x198 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r1, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r0, #17 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 003256f0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -302638,28 +302636,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (325730 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (325734 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #592 @ 0x250 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r6, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 325752 │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 32575a │ │ │ │ @@ -302686,24 +302684,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (3257ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #88] @ (3257f0 ) │ │ │ │ ldr r1, [pc, #92] @ (3257f4 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 3257ce │ │ │ │ mov r4, r0 │ │ │ │ @@ -302722,34 +302720,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #400 @ 0x190 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r3, #25] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add.w r0, r6, #67 @ 0x43 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + @ instruction: 0xf0e60043 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (32581c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (325898 ) │ │ │ │ @@ -302759,60 +302757,60 @@ │ │ │ │ ldr r1, [pc, #104] @ (3258a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #88] @ (3258a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (3258a8 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (3258ac ) │ │ │ │ ldr r0, [pc, #72] @ (3258b0 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #52] @ (3258b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #688 @ 0x2b0 │ │ │ │ + add r3, sp, #560 @ 0x230 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r3, #22] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - orr.w r0, lr, #67 @ 0x43 │ │ │ │ - orn r0, r2, #67 @ 0x43 │ │ │ │ + bic.w r0, lr, #67 @ 0x43 │ │ │ │ + orr.w r0, r2, #67 @ 0x43 │ │ │ │ subs r5, #168 @ 0xa8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r4, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -302860,24 +302858,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (325994 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d3a6c │ │ │ │ + bl 5d3a4c │ │ │ │ ldr.w ip, [pc, #84] @ 325998 │ │ │ │ ldr r2, [pc, #84] @ (32599c ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (3259a0 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -302892,19 +302890,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r2, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, sp, #616 @ 0x268 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.s8 q8, q7, │ │ │ │ + vhadd.s32 q0, q7, │ │ │ │ ldr r1, [sp, #808] @ 0x328 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 003259a4 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -302944,23 +302942,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (325a6c ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -302982,18 +302980,18 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r1, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 11, cr0, cr6, cr3, {2} │ │ │ │ - cdp 0, 12, cr0, cr0, cr3, {2} │ │ │ │ + cdp 0, 9, cr0, cr6, cr3, {2} │ │ │ │ + cdp 0, 10, cr0, cr0, cr3, {2} │ │ │ │ │ │ │ │ 00325a70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -303049,15 +303047,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 325ae8 │ │ │ │ nop │ │ │ │ │ │ │ │ 00325b0c : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -303088,15 +303086,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 325b42 │ │ │ │ │ │ │ │ 00325b64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -303115,20 +303113,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (325c34 ) │ │ │ │ cbz r2, 325bc0 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 325bf4 │ │ │ │ movs r1, #3 │ │ │ │ @@ -303167,33 +303165,33 @@ │ │ │ │ bpl.n 325bba │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (325c40 ) │ │ │ │ ldr r0, [pc, #48] @ (325c44 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 325bba │ │ │ │ str r2, [r2, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [r4, #-268] @ 0xfffffef4 │ │ │ │ - stc 0, cr0, [r8, #-268]! @ 0xfffffef4 │ │ │ │ + ldcl 0, cr0, [r4], #268 @ 0x10c │ │ │ │ + stc 0, cr0, [r8, #-268] @ 0xfffffef4 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x479a │ │ │ │ + bx pc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vmla.i32 q8, q0, d3[0] │ │ │ │ + vmla.i q8, q0, d3[0] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #236] @ 325d48 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r0 │ │ │ │ @@ -303230,20 +303228,20 @@ │ │ │ │ ldrb.w r3, [fp, #81] @ 0x51 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325d1c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 325d04 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (325d60 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 325cac │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -303259,15 +303257,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 325c9c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #120] @ (325d6c ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 325c9c │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -303291,28 +303289,28 @@ │ │ │ │ movs r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 325c76 │ │ │ │ movs r5, #1 │ │ │ │ b.n 325d06 │ │ │ │ ldr r7, [pc, #952] @ (326104 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - vmla.i16 q0, q1, d3[0] │ │ │ │ - add r7, pc, #376 @ (adr r7, 325ed0 ) │ │ │ │ + vhadd.u q8, q1, │ │ │ │ + add r7, pc, #248 @ (adr r7, 325e50 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc 0, cr0, [lr], {67} @ 0x43 │ │ │ │ - stc 0, cr0, [r4], #-268 @ 0xfffffef4 │ │ │ │ + @ instruction: 0xebee0043 │ │ │ │ + stc 0, cr0, [r4], {67} @ 0x43 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 q0, q0, │ │ │ │ + cdp2 0, 14, cr0, cr0, cr3, {2} │ │ │ │ │ │ │ │ 00325d70 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 325c48 │ │ │ │ nop │ │ │ │ │ │ │ │ 00325d78 : │ │ │ │ @@ -303359,20 +303357,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 325dfe │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (325e6c ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 325dba │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -303401,61 +303399,61 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 325dc2 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (325e78 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 325dc2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r6, [pc, #720] @ (326130 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r6, pc, #208 @ (adr r6, 325f34 ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 325eb4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeaee0043 │ │ │ │ - add.w r0, r2, r3, lsl #1 │ │ │ │ + pkhbt r0, lr, r3, lsl #1 │ │ │ │ + @ instruction: 0xeae20043 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0, #268]! @ 0x10c │ │ │ │ + stc2l 0, cr0, [r0, #268] @ 0x10c │ │ │ │ │ │ │ │ 00325e7c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (325f08 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #108] @ (325f0c ) │ │ │ │ ldr r2, [pc, #112] @ (325f10 ) │ │ │ │ ldr r1, [pc, #112] @ (325f14 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 325f00 │ │ │ │ ldr r2, [pc, #96] @ (325f18 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 325ed8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -303480,33 +303478,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 325ebe │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (325f24 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 325ebe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 325ec6 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #752] @ (3261fc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r5, pc, #264 @ (adr r5, 326018 ) │ │ │ │ + add r5, pc, #136 @ (adr r5, 325f98 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrd r0, r0, [sl, #268]! @ 0x10c │ │ │ │ - and.w r0, lr, r3, lsl #1 │ │ │ │ + ldrd r0, r0, [sl, #268] @ 0x10c │ │ │ │ + strd r0, r0, [lr, #268]! @ 0x10c │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r2, #-268] @ 0xfffffef4 │ │ │ │ + ldc2 0, cr0, [r2, #-268]! @ 0xfffffef4 │ │ │ │ │ │ │ │ 00325f28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #132] @ (325fbc ) │ │ │ │ @@ -303523,25 +303521,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #92] @ (325fc0 ) │ │ │ │ ldr r2, [pc, #92] @ (325fc4 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (325fc8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325f48 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -303562,31 +303560,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325f4a │ │ │ │ ldr r0, [pc, #44] @ (325fd8 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 325f4a │ │ │ │ nop │ │ │ │ ldr r5, [pc, #88] @ (326018 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r4, pc, #496 @ (adr r4, 3261b4 ) │ │ │ │ + add r4, pc, #368 @ (adr r4, 326134 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmdb r0!, {r0, r1, r6} │ │ │ │ - strd r0, r0, [r6, #-268] @ 0x10c │ │ │ │ + ldmdb r0, {r0, r1, r6} │ │ │ │ + stmdb r6!, {r0, r1, r6} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [lr], {67} @ 0x43 │ │ │ │ + stc2 0, cr0, [lr], #268 @ 0x10c │ │ │ │ │ │ │ │ 00325fdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ @@ -303598,20 +303596,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 326080 │ │ │ │ ldr r7, [pc, #132] @ (326084 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (326088 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 326030 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -303639,46 +303637,46 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32602c │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (326094 ) │ │ │ │ ldr r0, [pc, #48] @ (326098 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 32602c │ │ │ │ nop │ │ │ │ ldr r4, [pc, #368] @ (3261ec ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r3, pc, #912 @ (adr r3, 326410 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 326390 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia.w lr, {r0, r1, r6} │ │ │ │ - ldmia.w r2!, {r0, r1, r6} │ │ │ │ + ldrd r0, r0, [lr], #-268 @ 0x10c │ │ │ │ + ldmia.w r2, {r0, r1, r6} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 326330 │ │ │ │ + b.n 3262f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfb8e0043 │ │ │ │ + @ instruction: 0xfb6e0043 │ │ │ │ │ │ │ │ 0032609c : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (326100 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 3260b2 │ │ │ │ ldr r1, [pc, #92] @ (326104 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3260c0 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (326108 ) │ │ │ │ @@ -303695,129 +303693,129 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (326110 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #704] @ (3263c4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbbc0043 │ │ │ │ + @ instruction: 0xfb9c0043 │ │ │ │ │ │ │ │ 00326114 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #60] @ (326168 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d4dd0 │ │ │ │ + bl 5d4db0 │ │ │ │ ldr.w ip, [pc, #52] @ 32616c │ │ │ │ ldr r2, [pc, #52] @ (326170 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (326174 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #656 @ (adr r2, 326400 ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 326380 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 326024 │ │ │ │ + b.n 325fe4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 326054 │ │ │ │ + b.n 326014 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00326178 : │ │ │ │ - b.w 5d629c │ │ │ │ + b.w 5d627c │ │ │ │ │ │ │ │ 0032617c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (3261e4 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #76] @ (3261e8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d4dd0 │ │ │ │ + bl 5d4db0 │ │ │ │ ldr r1, [pc, #68] @ (3261ec ) │ │ │ │ ldr r2, [pc, #68] @ (3261f0 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (3261f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #56] @ (3261f8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r2, [pc, #728] @ (3264c0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #224 @ (adr r2, 3262d0 ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 326250 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 325fc8 │ │ │ │ + b.n 325f88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 325ff8 │ │ │ │ + b.n 325fb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (3263ec ) │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303849,28 +303847,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (326268 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (32626c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32621a │ │ │ │ nop │ │ │ │ ldr r2, [pc, #248] @ (326354 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfa8e0043 │ │ │ │ + @ instruction: 0xfa6e0043 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 3262d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #80] @ (3262d8 ) │ │ │ │ @@ -303900,30 +303898,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326296 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (3262e4 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 326296 │ │ │ │ ldr r1, [pc, #800] @ (3265f8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa300043 │ │ │ │ + @ instruction: 0xfa100043 │ │ │ │ ldr r0, [pc, #8] @ (3262f4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ nop │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303932,15 +303930,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (326348 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (32634c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #44] @ (326350 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -303948,21 +303946,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #136 @ (adr r1, 3263d0 ) │ │ │ │ + add r1, pc, #8 @ (adr r1, 326350 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r5, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r3, r7} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfa040043 │ │ │ │ + vld1.8 {d16[2]}, [r4], r3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3263cc ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #104] @ (3263d0 ) │ │ │ │ @@ -303970,26 +303968,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (3263d4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #88] @ (3263d8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3263dc ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #72] @ (3263e0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 325924 │ │ │ │ ldr r1, [pc, #64] @ (3263e4 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -304001,23 +303999,23 @@ │ │ │ │ bl 2eec70 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2eed94 │ │ │ │ - add r0, pc, #800 @ (adr r0, 3266f0 ) │ │ │ │ + add r0, pc, #672 @ (adr r0, 326670 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r2, r3, r5} │ │ │ │ + pop {r1, r2, r3} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh.w r0, [lr, #67] @ 0x43 │ │ │ │ - ldr??.w r0, [r2, #67] @ 0x43 │ │ │ │ - vst1.8 {d16[2]}, [ip], r3 │ │ │ │ + ldrsb.w r0, [lr, #67] @ 0x43 │ │ │ │ + ldrsh.w r0, [r2, #67] @ 0x43 │ │ │ │ + vld1.8 {d0[2]}, [ip], r3 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 003263e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -304250,15 +304248,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 326534 │ │ │ │ ldr r0, [pc, #116] @ (326684 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 326534 │ │ │ │ ldr r2, [pc, #100] @ (326688 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -304269,15 +304267,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 32654c │ │ │ │ ldr r0, [pc, #84] @ (32668c ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 32654c │ │ │ │ ldr r2, [pc, #68] @ (326690 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -304287,34 +304285,34 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3265b4 │ │ │ │ ldr r0, [pc, #52] @ (326694 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 3265b4 │ │ │ │ blx 25ff9c │ │ │ │ ldr r0, [pc, #328] @ (3267c0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7a20043 │ │ │ │ + @ instruction: 0xf7820043 │ │ │ │ subs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7560043 │ │ │ │ + @ instruction: 0xf7360043 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf70a0043 │ │ │ │ + @ instruction: 0xf6ea0043 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3263e8 │ │ │ │ @@ -304328,15 +304326,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ │ │ │ │ 003266dc : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -304394,26 +304392,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (326798 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 326740 │ │ │ │ nop │ │ │ │ cmp r0, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7940043 │ │ │ │ + @ instruction: 0xf7740043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3267fc │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [pc, #76] @ (326800 ) │ │ │ │ @@ -304440,25 +304438,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3267be │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (32680c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3267be │ │ │ │ add ip, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7980043 │ │ │ │ + @ instruction: 0xf7780043 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -304491,15 +304489,15 @@ │ │ │ │ cbz r2, 326870 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 3268cc │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldr r3, [pc, #188] @ (32693c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326916 │ │ │ │ ldr r3, [pc, #180] @ (326940 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304507,15 +304505,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326916 │ │ │ │ ldr r0, [pc, #176] @ (326944 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326922 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 326922 │ │ │ │ @@ -304528,19 +304526,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3268cc │ │ │ │ ldr r0, [pc, #136] @ (32694c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldr r3, [pc, #92] @ (326938 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326870 │ │ │ │ ldr r3, [pc, #84] @ (32693c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304560,43 +304558,43 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 326870 │ │ │ │ ldr r0, [pc, #72] @ (326954 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 326870 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3268f6 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 3268f6 │ │ │ │ b.n 3268b0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3268f6 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ add r0, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #288] @ (326a60 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf71a0043 │ │ │ │ + @ instruction: 0xf6fa0043 │ │ │ │ add r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7260043 │ │ │ │ + @ instruction: 0xf7060043 │ │ │ │ ldr r2, [pc, #672] @ (326bf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7020043 │ │ │ │ + @ instruction: 0xf6e20043 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ ldr r0, [pc, #136] @ (3269f8 ) │ │ │ │ @@ -304648,17 +304646,17 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25da64 │ │ │ │ - @ instruction: 0xf6b80043 │ │ │ │ - @ instruction: 0xf6ba0043 │ │ │ │ - movt r0, #10307 @ 0x2843 │ │ │ │ + @ instruction: 0xf6980043 │ │ │ │ + @ instruction: 0xf69a0043 │ │ │ │ + subw r0, r2, #2115 @ 0x843 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 326be8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r0, [r0, #89] @ 0x59 │ │ │ │ @@ -304788,15 +304786,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (326c0c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 326ab4 │ │ │ │ ldr r3, [pc, #136] @ (326c10 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 326a62 │ │ │ │ ldr r3, [pc, #116] @ (326c08 ) │ │ │ │ @@ -304805,15 +304803,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 326a62 │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (326c14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 326a62 │ │ │ │ ldr r3, [pc, #96] @ (326c18 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326b06 │ │ │ │ @@ -304825,40 +304823,40 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (326c1c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 326b06 │ │ │ │ nop │ │ │ │ tst r2, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf6300043 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ + @ instruction: 0xf6100043 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf61a0043 │ │ │ │ + @ instruction: 0xf5fa0043 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #944] @ (326fb8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r0, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf4e00043 │ │ │ │ muls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ + adcs.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ cmp r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f60043 │ │ │ │ + @ instruction: 0xf4d60043 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ adds r5, #24 │ │ │ │ @@ -304890,20 +304888,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (326c8c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ subs r7, #236 @ 0xec │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf4ea0043 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 326d10 │ │ │ │ mov lr, r2 │ │ │ │ @@ -304941,28 +304939,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (326d24 ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 326cc2 │ │ │ │ subs r7, #164 @ 0xa4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - eors.w r0, ip, #12779520 @ 0xc30000 │ │ │ │ + orns r0, ip, #12779520 @ 0xc30000 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326e00 │ │ │ │ @@ -305108,15 +305106,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326f86 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 326f20 │ │ │ │ - bl 62a6f8 │ │ │ │ + bl 62a6d8 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 326f38 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -305174,25 +305172,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 326eb0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (326fd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 326eb0 │ │ │ │ subs r5, #176 @ 0xb0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2500043 │ │ │ │ + @ instruction: 0xf2300043 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (3271ac ) │ │ │ │ cmp r1, #0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ @@ -305258,17 +305256,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (3271b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 327180 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 42c9ac │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -305282,24 +305280,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 62af40 │ │ │ │ + bl 62af20 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32712c │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 327158 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 62afa8 │ │ │ │ + bl 62af88 │ │ │ │ b.n 327002 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -305343,27 +305341,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3270ac │ │ │ │ ldr r0, [pc, #36] @ (3271bc ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3270ac │ │ │ │ nop │ │ │ │ subs r4, #100 @ 0x64 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r4, #67 @ 0x43 │ │ │ │ + orns r0, r4, #67 @ 0x43 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (32728c ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -305546,29 +305544,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 3272fa │ │ │ │ ldr r0, [pc, #172] @ (327490 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (327494 ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 3273f6 │ │ │ │ ldr r2, [pc, #116] @ (327498 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3272d0 │ │ │ │ ldr r2, [pc, #108] @ (32749c ) │ │ │ │ @@ -305581,15 +305579,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3272d0 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (3274a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3272d0 │ │ │ │ ldr r3, [pc, #64] @ (327498 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3272fa │ │ │ │ ldr r3, [pc, #68] @ (3274a8 ) │ │ │ │ @@ -305602,31 +305600,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3272fa │ │ │ │ ldr r0, [pc, #48] @ (3274ac ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3272fa │ │ │ │ nop │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cdp 0, 7, cr0, cr12, cr3, {2} │ │ │ │ - cdp 0, 14, cr0, cr6, cr3, {2} │ │ │ │ + cdp 0, 5, cr0, cr12, cr3, {2} │ │ │ │ + cdp 0, 12, cr0, cr6, cr3, {2} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 6, cr0, cr2, cr3, {2} │ │ │ │ + cdp 0, 4, cr0, cr2, cr3, {2} │ │ │ │ ldr r7, [pc, #80] @ (3274fc ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 12, cr0, cr10, cr3, {2} │ │ │ │ + cdp 0, 10, cr0, cr10, cr3, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (3277fc ) │ │ │ │ ldr r3, [pc, #824] @ (327800 ) │ │ │ │ @@ -305654,15 +305652,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #768] @ (327814 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -305850,15 +305848,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3275d8 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (327824 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 3275dc │ │ │ │ ldr r3, [pc, #256] @ (327828 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -305870,15 +305868,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 327746 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 327530 │ │ │ │ b.n 327766 │ │ │ │ ldr r0, [pc, #228] @ (32782c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 327530 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -305910,15 +305908,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (327838 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 3275dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32777a │ │ │ │ ldr r3, [pc, #120] @ (32783c ) │ │ │ │ @@ -305933,56 +305931,56 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32777a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (327840 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32777a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (327844 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32777a │ │ │ │ nop │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #128 @ 0x80 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, pc, #304 @ (adr r7, 32793c ) │ │ │ │ + add r7, pc, #176 @ (adr r7, 3278bc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r7, #12] │ │ │ │ + str r0, [r3, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r6, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8, #-268]! @ 0xfffffef4 │ │ │ │ + ldc 0, cr0, [r8, #-268] @ 0xfffffef4 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 4, r0, r4, cr3 │ │ │ │ + ldc 0, cr0, [r4], #-268 @ 0xfffffef4 │ │ │ │ str r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [ip], #268 @ 0x10c │ │ │ │ + stcl 0, cr0, [ip], {67} @ 0x43 │ │ │ │ subs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r2], #-268 @ 0xfffffef4 │ │ │ │ - rsb r0, lr, r3, lsl #1 │ │ │ │ + ldc 0, cr0, [r2], {67} @ 0x43 │ │ │ │ + sub.w r0, lr, r3, lsl #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ ldr r6, [pc, #152] @ (3278f4 ) │ │ │ │ @@ -306024,15 +306022,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327896 │ │ │ │ ldr r0, [pc, #68] @ (327904 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 327896 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327896 │ │ │ │ ldr r3, [pc, #48] @ (327908 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -306042,28 +306040,28 @@ │ │ │ │ ldr r3, [pc, #28] @ (327900 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 327896 │ │ │ │ ldr r0, [pc, #32] @ (32790c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327896 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r4], #-268 @ 0xfffffef4 │ │ │ │ + mrrc 0, 4, r0, r4, cr3 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8], {67} @ 0x43 │ │ │ │ + @ instruction: 0xebe80043 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ ldrb.w r2, [r0, #2148] @ 0x864 │ │ │ │ @@ -306220,15 +306218,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (327bc0 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327a4a │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 326c90 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -306290,44 +306288,44 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 327a4a │ │ │ │ ldr r1, [pc, #92] @ (327bf4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 327aea │ │ │ │ adds r3, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adcs.w r0, r0, r3, lsl #1 │ │ │ │ - movw r0, #59461 @ 0xe845 │ │ │ │ + @ instruction: 0xeb300043 │ │ │ │ + @ instruction: 0xf62e0045 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #32 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf59e0045 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors.w r0, r6, r3, lsl #1 │ │ │ │ - add r7, sp, #688 @ 0x2b0 │ │ │ │ + orns r0, r6, r3, lsl #1 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orn r0, sl, r3, lsl #1 │ │ │ │ - add r7, sp, #624 @ 0x270 │ │ │ │ + orr.w r0, sl, r3, lsl #1 │ │ │ │ + add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orrs.w r0, sl, r3, lsl #1 │ │ │ │ - bic.w r0, r6, r3, lsl #1 │ │ │ │ - bic.w r0, ip, r3, lsl #1 │ │ │ │ - add r7, sp, #400 @ 0x190 │ │ │ │ + bics.w r0, sl, r3, lsl #1 │ │ │ │ + and.w r0, r6, r3, lsl #1 │ │ │ │ + and.w r0, ip, r3, lsl #1 │ │ │ │ + add r7, sp, #272 @ 0x110 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ - ands.w r0, r2, r3, lsl #1 │ │ │ │ - adds.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ - and.w r0, r8, r3, lsl #1 │ │ │ │ - and.w r0, lr, r3, lsl #1 │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + @ instruction: 0xf4fa0045 │ │ │ │ + ldrd r0, r0, [r2, #268]! @ 0x10c │ │ │ │ + @ instruction: 0xf4f00045 │ │ │ │ + strd r0, r0, [r8, #268]! @ 0x10c │ │ │ │ + strd r0, r0, [lr, #268]! @ 0x10c │ │ │ │ + strh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -306413,25 +306411,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327c8a │ │ │ │ ldr r0, [pc, #32] @ (327d10 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327c8a │ │ │ │ adds r0, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8dc0043 │ │ │ │ + ldmia.w ip!, {r0, r1, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (327dd8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #180] @ (327ddc ) │ │ │ │ @@ -306482,38 +306480,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327d30 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (327de8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327d30 │ │ │ │ ldr r2, [pc, #52] @ (327dec ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (327df0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ nop │ │ │ │ cmp r7, #40 @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [lr, #268] @ 0x10c │ │ │ │ - strd r0, r0, [r4], #-268 @ 0x10c │ │ │ │ + @ instruction: 0xe82e0043 │ │ │ │ + strex r0, r0, [r4, #268] @ 0x10c │ │ │ │ lsrs r1, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r1 │ │ │ │ @@ -306688,15 +306686,15 @@ │ │ │ │ bpl.n 327f4e │ │ │ │ ldr.w r1, [pc, #1932] @ 328770 │ │ │ │ ldr.w r0, [pc, #1932] @ 328774 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327f4e │ │ │ │ ldr.w r3, [pc, #1900] @ 328768 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327e92 │ │ │ │ ldr.w r3, [pc, #1900] @ 328778 │ │ │ │ @@ -306709,15 +306707,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 327e92 │ │ │ │ ldr.w r0, [pc, #1872] @ 32877c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327e92 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 326c90 │ │ │ │ ldr.w r3, [pc, #1824] @ 328768 │ │ │ │ @@ -306738,15 +306736,15 @@ │ │ │ │ ldr.w r0, [pc, #1804] @ 328784 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327f4e │ │ │ │ ldr.w r3, [pc, #1756] @ 328768 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327e92 │ │ │ │ ldr.w r3, [pc, #1772] @ 328788 │ │ │ │ @@ -306759,15 +306757,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 327e92 │ │ │ │ ldr.w r0, [pc, #1744] @ 32878c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327e92 │ │ │ │ ldr.w r3, [pc, #1692] @ 328768 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327e92 │ │ │ │ ldr.w r3, [pc, #1716] @ 328790 │ │ │ │ @@ -306780,15 +306778,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 327e92 │ │ │ │ ldr.w r0, [pc, #1688] @ 328794 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327e92 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328304 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 327f4e │ │ │ │ @@ -306814,15 +306812,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 327e92 │ │ │ │ ldr.w r0, [pc, #1592] @ 32879c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327e92 │ │ │ │ ldr.w r3, [pc, #1580] @ 3287a0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3282d6 │ │ │ │ @@ -306842,15 +306840,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 327f4e │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1516] @ 3287a8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327f4e │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 327fb6 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -306910,15 +306908,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 327f4e │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 327f4e │ │ │ │ ldr.w r2, [pc, #1288] @ 3287b4 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307122,15 +307120,15 @@ │ │ │ │ b.n 327f4e │ │ │ │ ldr r0, [pc, #708] @ (3287c0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328428 │ │ │ │ b.n 32843a │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -307141,15 +307139,15 @@ │ │ │ │ ldr r0, [pc, #668] @ (3287c4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3284f2 │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -307175,15 +307173,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #576] @ (3287cc ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3284f2 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -307203,15 +307201,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32846e │ │ │ │ ldr r0, [pc, #504] @ (3287d4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32846e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32846e │ │ │ │ ldr r3, [pc, #480] @ (3287d8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -307236,23 +307234,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3282e8 │ │ │ │ ldr r0, [pc, #424] @ (3287dc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 3282e8 │ │ │ │ ldr r0, [pc, #412] @ (3287e0 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -307327,110 +307325,110 @@ │ │ │ │ b.n 32856c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #192] @ (3287f4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 328464 │ │ │ │ ldr r0, [pc, #180] @ (3287f8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32845a │ │ │ │ ... │ │ │ │ cmp r6, #62 @ 0x3e │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #48 @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrd r0, r0, [r8], #-268 @ 0x10c │ │ │ │ + @ instruction: 0xe8580043 │ │ │ │ subs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328390 │ │ │ │ + b.n 328350 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3284f4 │ │ │ │ + b.n 3284b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32836c │ │ │ │ + b.n 32832c │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32825c │ │ │ │ + b.n 32821c │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3282b0 │ │ │ │ + b.n 328270 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add ip, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2, #268]! @ 0x10c │ │ │ │ + ldrd r0, r0, [r2, #268] @ 0x10c │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3281f4 │ │ │ │ + b.n 3281b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328224 │ │ │ │ + b.n 3281e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp ip, fp │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328ec8 │ │ │ │ + b.n 328e88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3282f8 │ │ │ │ + b.n 3282b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r5, [pc, #448] @ (32898c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328314 │ │ │ │ + b.n 3282d4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328034 │ │ │ │ + b.n 327ff4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328a74 │ │ │ │ + b.n 328a34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 328034 │ │ │ │ + b.n 327ff4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #768] @ (328af0 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328ce0 │ │ │ │ + b.n 328ca0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 328bfc │ │ │ │ + b.n 328bbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #60] @ (32883c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 328444 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32838c │ │ │ │ ldr r2, [pc, #40] @ (328840 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307438,25 +307436,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 32838c │ │ │ │ ldr r0, [pc, #28] @ (328844 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 32838c │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - b.n 328a10 │ │ │ │ + b.n 3289d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328efc │ │ │ │ + b.n 328ebc │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3289f8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -307594,39 +307592,39 @@ │ │ │ │ b.n 32899e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 327df4 │ │ │ │ b.n 328984 │ │ │ │ ldr r0, [pc, #40] @ (328a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 32899e │ │ │ │ ldr r0, [pc, #36] @ (328a14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 32899e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - b.n 328ef8 │ │ │ │ + b.n 328eb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 328e48 │ │ │ │ + b.n 328e08 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 327df4 │ │ │ │ nop │ │ │ │ @@ -307728,15 +307726,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328abe │ │ │ │ ldr r0, [pc, #484] @ (328d34 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 328abe │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 328b1c │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -307778,15 +307776,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 328b38 │ │ │ │ ldr r0, [pc, #384] @ (328d40 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 328b38 │ │ │ │ b.n 328abe │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -307858,38 +307856,38 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 328b38 │ │ │ │ ldr r0, [pc, #188] @ (328d48 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 328bce │ │ │ │ ldr r0, [pc, #172] @ (328d4c ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 328bce │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 328baa │ │ │ │ ldr r0, [pc, #144] @ (328d50 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 328c38 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 328abc │ │ │ │ ldr r3, [pc, #112] @ (328d54 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -307902,15 +307900,15 @@ │ │ │ │ beq.w 328b94 │ │ │ │ ldr r0, [pc, #96] @ (328d58 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 328b1c │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 328b24 │ │ │ │ movs r1, #238 @ 0xee │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -307922,33 +307920,33 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #448] @ (328ef4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3292b4 │ │ │ │ + b.n 329274 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3290e4 │ │ │ │ + b.n 3290a4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328e2c │ │ │ │ + b.n 328dec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 328fb0 │ │ │ │ + b.n 328f70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 328e54 │ │ │ │ + b.n 328e14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + svc 138 @ 0x8a │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308021,15 +308019,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 328db8 │ │ │ │ ldr r3, [pc, #44] @ (328e64 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (328e68 ) │ │ │ │ ldr r1, [pc, #44] @ (328e6c ) │ │ │ │ add r3, pc │ │ │ │ @@ -308043,21 +308041,21 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328ed0 │ │ │ │ + b.n 328e90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 328e84 │ │ │ │ + svc 236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 328e84 │ │ │ │ + bne.n 328e44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -308128,17 +308126,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #88] @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - svc 186 @ 0xba │ │ │ │ + svc 154 @ 0x9a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 160 @ 0xa0 │ │ │ │ + svc 128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00328f34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -308177,15 +308175,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 328f92 │ │ │ │ ldr r0, [pc, #152] @ (329044 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5d7a18 │ │ │ │ + bl 5d79f8 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 329022 │ │ │ │ ldr.w r9, [pc, #140] @ 329048 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -308230,19 +308228,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bgt.n 328faa │ │ │ │ vmls.i q11, , d0[0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r4, #16] │ │ │ │ + strb r0, [r0, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 329080 │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #98 @ 0x62 │ │ │ │ + udf #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329058 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308256,15 +308254,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 32e430 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 32e430 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 329072 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 25df00 │ │ │ │ nop │ │ │ │ @@ -308319,26 +308317,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3290c6 │ │ │ │ ldr r0, [pc, #28] @ (32914c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3290c6 │ │ │ │ nop │ │ │ │ subs r2, r2, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #672] @ (3293e8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 32924c │ │ │ │ + ble.n 32920c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 329600 │ │ │ │ mov r6, r3 │ │ │ │ @@ -308394,15 +308392,15 @@ │ │ │ │ bpl.n 3291ca │ │ │ │ ldr.w r0, [pc, #1056] @ 32960c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r2, [pc, #1040] @ 329610 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308421,15 +308419,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3291ca │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 3291b2 │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -308517,15 +308515,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 329186 │ │ │ │ ldr r0, [pc, #768] @ (32962c ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 329186 │ │ │ │ mov r0, r8 │ │ │ │ bl 3290a8 │ │ │ │ b.n 32930a │ │ │ │ ldr r3, [pc, #744] @ (329630 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -308654,15 +308652,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [pc, #332] @ (329608 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (329638 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308673,22 +308671,22 @@ │ │ │ │ bpl.n 329496 │ │ │ │ ldr r0, [pc, #360] @ (32963c ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 329496 │ │ │ │ ldr r0, [pc, #344] @ (329640 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3291c2 │ │ │ │ ldr r3, [pc, #332] @ (329644 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3291ca │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -308698,29 +308696,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (329648 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3291ca │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 329448 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 326e80 │ │ │ │ b.n 329448 │ │ │ │ ldr r0, [pc, #276] @ (32964c ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 32959a │ │ │ │ add r3, pc, #8 @ (adr r3, 329558 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -308758,15 +308756,15 @@ │ │ │ │ bpl.n 3295ce │ │ │ │ ldr r0, [pc, #148] @ (329654 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3291ca │ │ │ │ ldr r3, [pc, #128] @ (329658 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308777,63 +308775,63 @@ │ │ │ │ bpl.w 3291ca │ │ │ │ ldr r0, [pc, #108] @ (32965c ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32920c │ │ │ │ subs r4, r4, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 329648 │ │ │ │ + bgt.n 329608 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r0, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 32957c │ │ │ │ + ble.n 32953c │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r3, #32] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + lsls r0, r0, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 3295b0 │ │ │ │ + blt.n 329570 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #256] @ (32972c ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 329574 │ │ │ │ + blt.n 329534 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 329668 │ │ │ │ + blt.n 329628 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 329560 │ │ │ │ + blt.n 329720 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 329698 │ │ │ │ + bgt.n 329658 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 329708 │ │ │ │ + bgt.n 3296c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 32961c │ │ │ │ + bge.n 3295dc │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsh r6, [r3, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bls.n 329740 │ │ │ │ + bls.n 329700 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 329598 │ │ │ │ + bls.n 329758 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -308888,15 +308886,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3296fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrsh r2, [r4, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -308907,27 +308905,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (329810 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #224] @ (329814 ) │ │ │ │ ldr r1, [pc, #228] @ (329818 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 328f34 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -308988,27 +308986,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (329820 ) │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #88] @ 0x58 │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 3297fc │ │ │ │ + ble.n 3297bc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #12 │ │ │ │ + ble.n 3297ec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #2] │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 3298a4 │ │ │ │ + ble.n 329864 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, #24 │ │ │ │ + movs r3, #248 @ 0xf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (3298b8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -309017,27 +309015,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (3298c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #116] @ (3298c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (3298c8 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (3298cc ) │ │ │ │ ldr r0, [pc, #92] @ (3298d0 ) │ │ │ │ ldr r3, [pc, #96] @ (3298d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -309048,35 +309046,35 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r5, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r3, #58] @ 0x3a │ │ │ │ + strh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r4, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r2, 32993c │ │ │ │ + cbnz r2, 329934 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ ldrsh r2, [r2, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -309118,25 +309116,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (329964 ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (329968 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3290a8 │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 329910 │ │ │ │ + blt.n 3298d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 329940 │ │ │ │ + blt.n 329900 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 3299ac │ │ │ │ @@ -309144,27 +309142,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (3299b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 381eec │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 329058 │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 3298d4 │ │ │ │ + blt.n 329a94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 329908 │ │ │ │ + blt.n 3298c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (329a28 ) │ │ │ │ @@ -309172,58 +309170,58 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #96] @ (329a30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #84] @ (329a34 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d78d8 │ │ │ │ + bl 5d78b8 │ │ │ │ ldr r2, [pc, #68] @ (329a38 ) │ │ │ │ ldr r1, [pc, #68] @ (329a3c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 328eb0 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 329abc │ │ │ │ + blt.n 329a7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 329af0 │ │ │ │ + blt.n 329ab0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - subs r3, #228 @ 0xe4 │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r4, #44] @ 0x2c │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (329a48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrb r6, [r0, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309231,33 +309229,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (329a9c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (329aa0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 329a84 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 447f04 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r1, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 329a88 │ │ │ │ + bge.n 329a48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 329ab8 │ │ │ │ + bge.n 329a78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 329b28 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -309305,15 +309303,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r2, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 329a64 │ │ │ │ + bge.n 329c24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r2, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -309323,15 +309321,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (329b90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #44] @ (329b94 ) │ │ │ │ ldr r3, [pc, #44] @ (329b98 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -309339,19 +309337,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ + ldr r0, [r0, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #98 @ 0x62 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r0, #6] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 00329b9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309361,29 +309359,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (329be0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bls.n 329b64 │ │ │ │ + bls.n 329b24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329be4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -309394,56 +309392,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 329c4e │ │ │ │ ldr r0, [pc, #84] @ (329c58 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #76] @ (329c5c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e50 │ │ │ │ + bl 5d4e30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6299b4 │ │ │ │ + bl 629994 │ │ │ │ ldr r3, [pc, #64] @ (329c60 ) │ │ │ │ ldr r1, [pc, #64] @ (329c64 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2fb96c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (329c68 ) │ │ │ │ add r0, pc │ │ │ │ b.n 329c06 │ │ │ │ asrs r6, r2, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bls.n 329b5c │ │ │ │ + bls.n 329d1c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, pc, #312 @ (adr r0, 329d98 ) │ │ │ │ + add r0, pc, #184 @ (adr r0, 329d18 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 329ce4 │ │ │ │ + bls.n 329ca4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329c6c : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 329c9c │ │ │ │ @@ -309478,15 +309476,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (329ccc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrh r6, [r6, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 3302d0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309498,25 +309496,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (329d40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #68] @ (329d44 ) │ │ │ │ ldr r1, [pc, #68] @ (329d48 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #52] @ (329d4c ) │ │ │ │ ldr r2, [pc, #56] @ (329d50 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (329d54 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (329d58 ) │ │ │ │ @@ -309524,29 +309522,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + b.w 5d5304 │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #234 @ 0xea │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 329c64 │ │ │ │ + bhi.n 329e24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 329c9c │ │ │ │ + bhi.n 329c5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 329c8c │ │ │ │ + bhi.n 329e4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r4, #13 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -309672,22 +309670,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 730088 │ │ │ │ + bl 730068 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 62a458 │ │ │ │ + b.w 62a438 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -309701,15 +309699,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62a73c │ │ │ │ + bl 62a71c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309748,25 +309746,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 329f9c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 329f9c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 72e524 │ │ │ │ + bl 72e504 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 25df00 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 329f88 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 73a884 │ │ │ │ + bl 73a864 │ │ │ │ b.n 329f3a │ │ │ │ ldr r3, [pc, #36] @ (329fb0 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (329fb4 ) │ │ │ │ ldr r0, [pc, #36] @ (329fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -309777,25 +309775,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (329fc0 ) │ │ │ │ ldr r0, [pc, #32] @ (329fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 32a018 │ │ │ │ + bvc.n 329fd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 32a038 │ │ │ │ + bvc.n 329ff8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r1, #88] @ 0x58 │ │ │ │ + str r0, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 32a078 │ │ │ │ + bvc.n 32a038 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 32a0a4 │ │ │ │ + bvc.n 32a064 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329fc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309843,15 +309841,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a00e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32a08c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32a00e │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 329ff6 │ │ │ │ mov r2, lr │ │ │ │ b.n 329ffc │ │ │ │ @@ -309860,15 +309858,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 32a068 │ │ │ │ + bvs.n 32a028 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 32a0d6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -309879,15 +309877,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 62b11c │ │ │ │ + bl 62b0fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -309920,15 +309918,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73120c │ │ │ │ + bl 7311ec │ │ │ │ ldr r1, [pc, #76] @ (32a184 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 497f28 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -309947,29 +309945,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32a10a │ │ │ │ ldr r0, [pc, #32] @ (32a190 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32a10a │ │ │ │ nop │ │ │ │ lsrs r2, r2, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 32a1f4 │ │ │ │ + bvs.n 32a1b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r1, 32a19c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 32a1aa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309983,22 +309981,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (32a1dc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (32a1e0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ nop │ │ │ │ - bvs.n 32a230 │ │ │ │ + bvs.n 32a1f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -310079,17 +310077,17 @@ │ │ │ │ ldr r7, [pc, #608] @ (32a4fc ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 32a200 │ │ │ │ + bpl.n 32a1c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032a2b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310183,15 +310181,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a2e0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (32a3d0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32a2e0 │ │ │ │ nop │ │ │ │ lsrs r6, r0, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #2 │ │ │ │ @@ -310205,15 +310203,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ subs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 32a2e0 │ │ │ │ + bmi.n 32a4a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310246,15 +310244,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32a474 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -310290,19 +310288,19 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r4, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 32a50c │ │ │ │ + bcs.n 32a4cc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 32a470 │ │ │ │ + bcc.n 32a430 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (32a5d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -310312,15 +310310,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32a5b4 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 32a4f4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 62a6f8 │ │ │ │ + bl 62a6d8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 32a508 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -310392,28 +310390,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a4e0 │ │ │ │ ldr r0, [pc, #32] @ (32a5ec ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32a4e0 │ │ │ │ nop │ │ │ │ lsls r2, r7, #29 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 32a578 │ │ │ │ + bcs.n 32a538 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -310461,17 +310459,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 32a78e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32a758 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 32a766 │ │ │ │ @@ -310492,49 +310490,49 @@ │ │ │ │ beq.n 32a6a0 │ │ │ │ vldr d7, [pc, #260] @ 32a7c8 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 32a796 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 32a796 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (32a7d8 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a794 │ │ │ │ + bl 62a774 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (32a7dc ) │ │ │ │ ldr r3, [pc, #156] @ (32a7d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310544,17 +310542,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32a734 │ │ │ │ ldr r2, [pc, #108] @ (32a7e0 ) │ │ │ │ @@ -310568,17 +310566,17 @@ │ │ │ │ bne.n 32a7c0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 497ee0 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 32a686 │ │ │ │ b.n 32a764 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #5 │ │ │ │ - bl 6245c4 │ │ │ │ + bl 6245a4 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 32a766 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -310610,41 +310608,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 62a434 │ │ │ │ + bl 62a414 │ │ │ │ ldr r0, [pc, #100] @ (32a878 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 62c288 │ │ │ │ + bl 62c268 │ │ │ │ ldr r3, [pc, #88] @ (32a87c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (32a880 ) │ │ │ │ ldr r1, [pc, #92] @ (32a884 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #72] @ (32a888 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (32a88c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 32a644 │ │ │ │ @@ -310654,21 +310652,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [pc, #600] @ (32aad4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r4, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #172 @ 0xac │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r6, #29] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - beq.n 32a954 │ │ │ │ + beq.n 32a914 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bl 16888e │ │ │ │ │ │ │ │ 0032a890 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (32a8cc ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -310699,15 +310697,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -310721,15 +310719,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -310747,15 +310745,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ │ │ │ │ 0032a974 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -310845,15 +310843,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a9ae │ │ │ │ ldr r0, [pc, #60] @ (32aa98 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 32a9ae │ │ │ │ blx 25ff9c │ │ │ │ lsls r4, r7, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -310862,20 +310860,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #608] @ (32ace4 ) │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 6b8a8e │ │ │ │ + bl 6b8a8e │ │ │ │ asrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r3, r4, r6} │ │ │ │ + ldmia r6!, {r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032aa9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310961,35 +310959,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32aacc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32aba8 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32aacc │ │ │ │ lsls r2, r3, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #608] @ (32adf4 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 5aab9e │ │ │ │ + bl 5aab9e │ │ │ │ muls r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (32ac48 ) │ │ │ │ @@ -311002,15 +311000,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -311031,15 +311029,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 32ac08 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r6, r1, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -311139,15 +311137,15 @@ │ │ │ │ bpl.n 32ac84 │ │ │ │ ldr r0, [pc, #96] @ (32ad98 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32ac84 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -311174,15 +311172,15 @@ │ │ │ │ bl 3ead8a │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r4!, {} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032ad9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -311246,15 +311244,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (32af44 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 32adf4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32aebe │ │ │ │ cbz r3, 32ae5e │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -311324,15 +311322,15 @@ │ │ │ │ cbz r3, 32af0a │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 32af0e │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32adec │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32af02 │ │ │ │ mov r3, r1 │ │ │ │ b.n 32af0e │ │ │ │ @@ -311342,15 +311340,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -311431,15 +311429,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311482,15 +311480,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32b0a0 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311653,15 +311651,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32b3bc │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 32b358 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -311675,35 +311673,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #240] @ (32b3fc ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ ldr r2, [pc, #212] @ (32b400 ) │ │ │ │ ldr r3, [pc, #192] @ (32b3f0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -311733,31 +311731,31 @@ │ │ │ │ cbz r3, 32b380 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32b3b0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r2, [pc, #116] @ (32b408 ) │ │ │ │ ldr r3, [pc, #92] @ (32b3f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32b3e8 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6245c4 │ │ │ │ + b.w 6245a4 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 32b388 │ │ │ │ ldr r3, [pc, #76] @ (32b40c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b298 │ │ │ │ ldr r3, [pc, #68] @ (32b410 ) │ │ │ │ @@ -311766,15 +311764,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32b298 │ │ │ │ ldr r0, [pc, #56] @ (32b414 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32b298 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr??.w r0, [r4, #107] @ 0x6b │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vld1.8 {d16[3]}, [ip], fp │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ @@ -311784,15 +311782,15 @@ │ │ │ │ vld4.16 {d0-d3}, [r2 :128], fp │ │ │ │ bl 57406 │ │ │ │ ldrh.w r0, [ip, #107] @ 0x6b │ │ │ │ cmp r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032b418 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311925,15 +311923,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 65159a │ │ │ │ + bl 65159a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -312009,24 +312007,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 5936ae │ │ │ │ + bl 5936ae │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 32b6ca │ │ │ │ @@ -312242,15 +312240,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 32b79c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312481,15 +312479,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 25ea58 │ │ │ │ b.n 32ba64 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 32bab6 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -312572,15 +312570,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 62b114 │ │ │ │ + bl 62b0f4 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -312830,15 +312828,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 32bf40 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -313212,15 +313210,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 32c148 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 32c148 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 32c358 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 32c25c │ │ │ │ @@ -313260,18 +313258,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 32c4ee │ │ │ │ b.n 32c1e2 │ │ │ │ b.n 32c3ca │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vrshr.u32 q10, q12, #1 │ │ │ │ + vrshr.u32 q10, q4, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32c032 │ │ │ │ - vsra.u64 d20, d22, #1 │ │ │ │ + vsra.u64 d20, d6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32bd86 │ │ │ │ Address 0x32c51a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032c51c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -313304,22 +313302,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -313441,15 +313439,15 @@ │ │ │ │ blx 25dbcc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 62c03c │ │ │ │ + bl 62c01c │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (32c778 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -313463,15 +313461,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 32c742 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -313484,15 +313482,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 62a478 │ │ │ │ + b.w 62a458 │ │ │ │ nop │ │ │ │ bhi.n 32c79a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -313531,15 +313529,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32c934 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 32c896 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -313554,23 +313552,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (32c970 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -313610,28 +313608,28 @@ │ │ │ │ cbz r3, 32c8be │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32c928 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r2, [pc, #172] @ (32c97c ) │ │ │ │ ldr r3, [pc, #144] @ (32c964 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32c95c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6245c4 │ │ │ │ + b.w 6245a4 │ │ │ │ ldr r3, [pc, #144] @ (32c980 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -313649,15 +313647,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 32c95c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 32c8c6 │ │ │ │ ldr r2, [pc, #80] @ (32c988 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32c7e2 │ │ │ │ ldr r2, [pc, #72] @ (32c98c ) │ │ │ │ @@ -313666,15 +313664,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32c7e2 │ │ │ │ ldr r0, [pc, #64] @ (32c990 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32c7e2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ b.n 32c2dc │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 32c2d4 │ │ │ │ @@ -313691,15 +313689,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ @ instruction: 0xffffe340 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r1, [pc, #736] @ (32cc6c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 32c9ac │ │ │ │ @@ -313879,15 +313877,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32cba6 │ │ │ │ ldr r3, [pc, #132] @ (32cc14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32cbd8 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 62aca8 │ │ │ │ + bl 62ac88 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 32cbf6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -313904,30 +313902,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32cb70 │ │ │ │ ldr r0, [pc, #84] @ (32cc20 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 32cb70 │ │ │ │ ldr r3, [pc, #72] @ (32cc24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cb94 │ │ │ │ ldr r3, [pc, #56] @ (32cc1c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32cb94 │ │ │ │ ldr r0, [pc, #56] @ (32cc28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32cb94 │ │ │ │ ldr r3, [pc, #52] @ (32cc2c ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (32cc30 ) │ │ │ │ ldr r0, [pc, #52] @ (32cc34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -313939,25 +313937,25 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #32] @ (32cc3c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #504 @ 0x1f8 │ │ │ │ + add r6, sp, #376 @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #712 @ 0x2c8 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #776 @ 0x308 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #864 @ 0x360 │ │ │ │ + add r6, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (32cc84 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -314043,15 +314041,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 32cd1c │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 32cd1c │ │ │ │ blt.n 32cd3a │ │ │ │ Address 0x32cd66 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032cd68 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -314169,15 +314167,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ bge.n 32cf1a │ │ │ │ Address 0x32ceae is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032ceb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -314186,25 +314184,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 62af40 │ │ │ │ + bl 62af20 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32cf06 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 32cf30 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 62afa8 │ │ │ │ + bl 62af88 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314223,17 +314221,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (32cfac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 32cf90 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 32cf98 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -314252,45 +314250,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32cee0 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 32cee0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32ce28 │ │ │ │ b.n 32cee0 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 32fb40 │ │ │ │ b.n 32cee0 │ │ │ │ nop │ │ │ │ - adds r6, #10 │ │ │ │ + adds r5, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #640 @ (adr r7, 32d22c ) │ │ │ │ + add r7, pc, #512 @ (adr r7, 32d1ac ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #840 @ 0x348 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bls.n 32d012 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 32d01a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 32cfe0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 32cff6 │ │ │ │ @@ -314304,15 +314302,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 32ceb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32cfce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -314342,26 +314340,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #40] @ (32d0c4 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 62a7dc │ │ │ │ + bl 62a7bc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314486,29 +314484,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 62b11c │ │ │ │ + bl 62b0fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 32d172 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 32d148 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 32d172 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 62b11c │ │ │ │ + bl 62b0fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 32d038 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -314587,17 +314585,17 @@ │ │ │ │ cbz r1, 32d312 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 32ceb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32d39e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -314635,15 +314633,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32d39e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -314663,21 +314661,21 @@ │ │ │ │ beq.n 32d370 │ │ │ │ blx r3 │ │ │ │ b.n 32d370 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -314815,15 +314813,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 32d736 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 32d6d0 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -314926,38 +314924,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32d7a8 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32ce28 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ b.n 32d638 │ │ │ │ mov r0, r4 │ │ │ │ bl 32ce28 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r2, [pc, #300] @ (32d80c ) │ │ │ │ ldr r3, [pc, #252] @ (32d7e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32d7a8 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6245c4 │ │ │ │ + b.w 6245a4 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 32d630 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 32d506 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (32d810 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -314990,15 +314988,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (32d820 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 32d57c │ │ │ │ ldr r2, [pc, #144] @ (32d814 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32d57c │ │ │ │ @@ -315037,15 +315035,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 32d838 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 32d814 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 32d7f2 │ │ │ │ vqshlu.s32 , q3, #31 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bvs.n 32d82c │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -315055,31 +315053,31 @@ │ │ │ │ bpl.n 32d8ec │ │ │ │ lsls r3, r5, #1 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #728 @ (adr r3, 32daf8 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 32da78 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #1000 @ (adr r3, 32dc0c ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 32db8c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r1, #150 @ 0x96 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r5, #118 @ 0x76 │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #536 @ (adr r3, 32da4c ) │ │ │ │ + add r3, pc, #408 @ (adr r3, 32d9cc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #344 @ (adr r3, 32d998 ) │ │ │ │ + add r3, pc, #216 @ (adr r3, 32d918 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -315089,17 +315087,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 32d86e │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 32ceb0 │ │ │ │ cbnz r0, 32d8c6 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 32b1bc │ │ │ │ @@ -315128,15 +315126,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 0032d8ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -315192,22 +315190,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #100] @ (32da14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32d8ec │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -315276,15 +315274,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (32db54 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 32dadc │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -315350,19 +315348,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ blx 25ff9c │ │ │ │ bne.n 32daec │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #234 @ 0xea │ │ │ │ + cmp r1, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, pc, #360 @ (adr r0, 32dcd0 ) │ │ │ │ + add r0, pc, #232 @ (adr r0, 32dc50 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -315429,22 +315427,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #100] @ (32dcb8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32d8ec │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -315578,30 +315576,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 32dd28 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldr r1, [pc, #92] @ (32de30 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32dcf6 │ │ │ │ ldr r1, [pc, #84] @ (32de34 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 32dcf6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (32de38 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 32dcf6 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 32dd5a │ │ │ │ ldr r3, [pc, #56] @ (32de3c ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (32de40 ) │ │ │ │ @@ -315619,21 +315617,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ @ instruction: 0xffff1a54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #34 @ 0x22 │ │ │ │ + movs r7, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032de48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315682,15 +315680,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32dcc0 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -315755,29 +315753,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (32e004 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 32de84 │ │ │ │ nop │ │ │ │ ldmia r5, {r4, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, sp │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #94 @ 0x5e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032e008 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315787,15 +315785,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 32e038 │ │ │ │ ldr r2, [pc, #124] @ (32e0a4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 32e07a │ │ │ │ - bl 62a6f8 │ │ │ │ + bl 62a6d8 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 32a4c0 │ │ │ │ @@ -315824,28 +315822,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (32e0ac ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32e02c │ │ │ │ ldr r0, [pc, #32] @ (32e0b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 32e02c │ │ │ │ nop │ │ │ │ ldmia r4, {r4, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032e0b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -315864,15 +315862,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldrb.w r3, [r5, #210] @ 0xd2 │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -315889,47 +315887,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #200] @ 0xc8 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 32e204 │ │ │ │ - bl 68e64c │ │ │ │ + bl 68e62c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32e268 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62b09c │ │ │ │ + bl 62b07c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32e28a │ │ │ │ ldr r1, [pc, #344] @ (32e2b4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 629e34 │ │ │ │ + bl 629e14 │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32e21a │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 32e1d4 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cbz r2, 32e1fc │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ mov r0, r4 │ │ │ │ bl 32a4c0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62a130 │ │ │ │ + bl 62a110 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (32e2b8 ) │ │ │ │ ldr r3, [pc, #252] @ (32e2b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -315954,22 +315952,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32e194 │ │ │ │ - bl 71956c │ │ │ │ + bl 71954c │ │ │ │ mov r2, r0 │ │ │ │ b.n 32e194 │ │ │ │ ldr r1, [pc, #184] @ (32e2c0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 629e34 │ │ │ │ + bl 629e14 │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32e174 │ │ │ │ ldr r3, [pc, #168] @ (32e2c4 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -316002,59 +316000,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (32e2d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 32e1ae │ │ │ │ ldr r3, [pc, #80] @ (32e2dc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (32e2e0 ) │ │ │ │ ldr r1, [pc, #80] @ (32e2e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 32e284 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r1, r2, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r5, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #784] @ 0x310 │ │ │ │ + ldr r2, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #624] @ 0x270 │ │ │ │ + ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r2, #156 @ 0x9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ + movs r2, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032e2e8 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32e326 │ │ │ │ @@ -316108,37 +316106,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 72e4c0 │ │ │ │ + bl 72e4a0 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 25fb80 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 62c03c │ │ │ │ + bl 62c01c │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 25fb80 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #84] @ (32e408 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 32a4c0 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -316169,51 +316167,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ nop │ │ │ │ │ │ │ │ 0032e430 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 32e454 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 72e524 │ │ │ │ + bl 72e504 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e524 │ │ │ │ + b.w 72e504 │ │ │ │ nop │ │ │ │ │ │ │ │ 0032e46c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 32e494 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 603b84 │ │ │ │ + bl 603b64 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 32e482 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -316363,17 +316361,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 32e410 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 32e6b8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32cdb0 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -316406,17 +316404,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 32e5b0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ b.n 32e656 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 32e4a0 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -316433,28 +316431,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32e5c0 │ │ │ │ ldr r0, [pc, #40] @ (32e724 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32e5c0 │ │ │ │ stmia r7!, {r1, r3, r4} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #816] @ 0x330 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -316499,15 +316497,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 68e93c │ │ │ │ + bl 68e91c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -316582,26 +316580,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32e864 │ │ │ │ ldr r0, [pc, #32] @ (32e8d4 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32e864 │ │ │ │ stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -316664,15 +316662,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32e410 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32e96a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 68eab8 │ │ │ │ + bl 68ea98 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 32e96a │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -316681,15 +316679,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 32e984 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32e99e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 68e64c │ │ │ │ + bl 68e62c │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -316723,45 +316721,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 32ead0 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32ed12 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32ec52 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 32ebf6 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 32ebae │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6245c4 │ │ │ │ + bl 6245a4 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32e83c │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 32e4a0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316846,21 +316844,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 68eda8 │ │ │ │ + bl 68ed88 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 32eaa4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 32ea94 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 32ea98 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -316869,15 +316867,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 68eda8 │ │ │ │ + bl 68ed88 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 32ebda │ │ │ │ b.n 32eab0 │ │ │ │ ldr r3, [pc, #568] @ (32ee5c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316889,30 +316887,30 @@ │ │ │ │ bpl.w 32ea32 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (32ee64 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32ea32 │ │ │ │ ldr r3, [pc, #532] @ (32ee68 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ea72 │ │ │ │ ldr r3, [pc, #508] @ (32ee60 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32ea72 │ │ │ │ ldr r0, [pc, #508] @ (32ee6c ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32ea72 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32edc8 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -316938,15 +316936,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 32eba8 │ │ │ │ ldr r0, [pc, #416] @ (32ee74 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 32eba8 │ │ │ │ ldr r3, [pc, #400] @ (32ee78 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32eb68 │ │ │ │ @@ -316955,15 +316953,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32eb68 │ │ │ │ ldr r0, [pc, #376] @ (32ee7c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 32eb68 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 32edb4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -316978,21 +316976,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32edf4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (32ee80 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -317012,17 +317010,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6245c4 │ │ │ │ + bl 6245a4 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 32ea98 │ │ │ │ ldr r3, [pc, #184] @ (32ee84 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -317032,29 +317030,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32ec82 │ │ │ │ ldr r0, [pc, #160] @ (32ee88 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32ec82 │ │ │ │ ldr r3, [pc, #148] @ (32ee8c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ed50 │ │ │ │ ldr r3, [pc, #92] @ (32ee60 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32ed50 │ │ │ │ ldr r0, [pc, #128] @ (32ee90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32ed50 │ │ │ │ ldr r3, [pc, #124] @ (32ee94 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (32ee98 ) │ │ │ │ ldr r0, [pc, #124] @ (32ee9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -317081,49 +317079,49 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #272] @ 0x110 │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #864] @ 0x360 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #584] @ 0x248 │ │ │ │ + str r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r4, r4 │ │ │ │ + adds r0, r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #312] @ 0x138 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r1, r4 │ │ │ │ + adds r2, r5, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 32eff8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -317153,21 +317151,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #216] @ (32f000 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -317220,15 +317218,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (32f010 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (32f014 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ef3e │ │ │ │ b.n 32eedc │ │ │ │ ldr r3, [pc, #72] @ (32f018 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (32f01c ) │ │ │ │ @@ -317252,31 +317250,31 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bl 121002 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp lr, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [sp, #320] @ 0x140 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #29 │ │ │ │ + asrs r2, r1, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #560] @ 0x230 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [sp, #448] @ 0x1c0 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r2, #29 │ │ │ │ + asrs r4, r6, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #472] @ 0x1d8 │ │ │ │ + str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -317426,36 +317424,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 32f22c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #40] @ (32f240 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32d8ec │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32e9f4 │ │ │ │ - bl 631242 │ │ │ │ + bl 631242 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -317718,15 +317716,15 @@ │ │ │ │ b.n 32f50a │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 32e83c │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 68e64c │ │ │ │ + bl 68e62c │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 32f56a │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 32f576 │ │ │ │ mov r1, r5 │ │ │ │ @@ -318065,19 +318063,19 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 32f740 │ │ │ │ - adds r2, r4, #6 │ │ │ │ + adds r2, r0, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -318112,17 +318110,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32f9e2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 32f9ac │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 32f9d4 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318130,17 +318128,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32e9f4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -318162,26 +318160,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f96a │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (32fa1c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 32f96a │ │ │ │ uxtb r4, r6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -318199,21 +318197,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 32fa96 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #40] @ (32faac ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318248,21 +318246,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 32fb26 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #40] @ (32fb3c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318323,26 +318321,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32fb62 │ │ │ │ ldr r0, [pc, #32] @ (32fbdc ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32fb62 │ │ │ │ cbz r4, 32fbd2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032fbe0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -318386,15 +318384,15 @@ │ │ │ │ bne.n 32fc30 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 32fc30 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 68e64c │ │ │ │ + bl 68e62c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fc30 │ │ │ │ ldr r2, [pc, #356] @ (32fdd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 32fc86 │ │ │ │ @@ -318422,15 +318420,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32e410 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 68e64c │ │ │ │ + bl 68e62c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fc42 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32fc42 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -318474,27 +318472,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32fc0c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 7393b4 │ │ │ │ + bl 739394 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 32fda0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 25da68 │ │ │ │ b.n 32fc0c │ │ │ │ ldr r0, [pc, #132] @ (32fde0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32fd2a │ │ │ │ b.n 32fc0c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318511,15 +318509,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32fc9e │ │ │ │ ldr r0, [pc, #80] @ (32fde8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32fc9e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fd4e │ │ │ │ ldr r3, [pc, #44] @ (32fdd8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -318527,15 +318525,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32fd4e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (32fdec ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 32fd4e │ │ │ │ add sp, #352 @ 0x160 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -318543,21 +318541,21 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032fdf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -318575,20 +318573,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (32fe48 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ lsrs r4, r7, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -318600,22 +318598,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 32feda │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 32ff12 │ │ │ │ @@ -318627,15 +318625,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (32ff90 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318671,15 +318669,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318691,56 +318689,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (32ffa8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 32fec6 │ │ │ │ ldr r3, [pc, #72] @ (32ffac ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (32ffb0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (32ffb4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 32fec6 │ │ │ │ - strb r0, [r6, #28] │ │ │ │ + strb r0, [r2, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r4, #4 │ │ │ │ + lsrs r4, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r6, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r7, #32 │ │ │ │ + lsrs r6, r3, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r5, #32] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r4, #32 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, #28] │ │ │ │ + strh r2, [r3, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (330010 ) │ │ │ │ @@ -318752,37 +318750,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (33001c ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db410 │ │ │ │ + bl 5db3f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dbcb0 │ │ │ │ + bl 5dbc90 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #30] │ │ │ │ + strh r0, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (330084 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -318791,25 +318789,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (33008c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #68] @ (330090 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (330094 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #52] @ (330098 ) │ │ │ │ ldr r2, [pc, #56] @ (33009c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (3300a0 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (3300a4 ) │ │ │ │ @@ -318817,30 +318815,30 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #17 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + b.w 5d5304 │ │ │ │ + lsls r4, r6, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 32ffc8 │ │ │ │ + bpl.n 330188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r4, #5 │ │ │ │ + subs r2, r0, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r0, #21] │ │ │ │ + strb r2, [r4, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r3, #21] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 32ffbc │ │ │ │ + beq.n 33017c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r0, #26] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -318852,28 +318850,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (3300f4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 70f89c │ │ │ │ + b.w 70f87c │ │ │ │ nop │ │ │ │ - lsls r6, r0, #27 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r4, #19] │ │ │ │ + strb r6, [r0, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r5, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 330150 │ │ │ │ sub sp, #12 │ │ │ │ @@ -318881,15 +318879,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (330158 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #52] @ (33015c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (330160 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 330164 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -318897,25 +318895,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + b.w 5d5304 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 3300e0 │ │ │ │ + bmi.n 3300a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r0, #2 │ │ │ │ + subs r6, r4, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r5, sp, #392 @ 0x188 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - strb r6, [r7, #16] │ │ │ │ + strb r6, [r3, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (3301d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -318924,58 +318922,58 @@ │ │ │ │ ldr r1, [pc, #88] @ (3301d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #72] @ (3301dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (3301e0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (3301e4 ) │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #60] @ (3301e8 ) │ │ │ │ ldr r1, [pc, #60] @ (3301ec ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (3301f0 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ add.w r1, r1, #912 @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ - lsls r4, r1, #24 │ │ │ │ + b.w 5d5304 │ │ │ │ + lsls r4, r5, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 330284 │ │ │ │ + bmi.n 330244 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + adds r2, r7, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r7, #15] │ │ │ │ + strb r2, [r3, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r6, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r7!, {r1, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #856 @ 0x358 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r6, [r0, #16] │ │ │ │ + strh r6, [r4, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 3302b0 │ │ │ │ @@ -318992,23 +318990,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 70f89c │ │ │ │ + bl 70f87c │ │ │ │ cbnz r0, 330276 │ │ │ │ ldr r2, [pc, #112] @ (3302c4 ) │ │ │ │ ldr r3, [pc, #96] @ (3302b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -319024,15 +319022,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 428604 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 33028a │ │ │ │ mov r0, r4 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 330252 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 330282 │ │ │ │ cbz r3, 3302a4 │ │ │ │ @@ -319043,29 +319041,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 330282 │ │ │ │ ldr r2, [pc, #36] @ (3302cc ) │ │ │ │ add r2, pc │ │ │ │ b.n 33029a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r7, #21 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r2, sp, #232 @ 0xe8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #14] │ │ │ │ + strb r4, [r5, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r1, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, #8] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003302d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -319134,33 +319132,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (3304c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 73120c │ │ │ │ + bl 7311ec │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 629360 │ │ │ │ + bl 629340 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 629c8c │ │ │ │ + bl 629c6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3302f6 │ │ │ │ ldr r3, [pc, #252] @ (3304c4 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (3304c8 ) │ │ │ │ ldr r0, [pc, #252] @ (3304cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -319209,15 +319207,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (3304e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319228,15 +319226,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (3304ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319251,45 +319249,45 @@ │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 330406 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r4, #184] @ 0xb8 │ │ │ │ b.n 3303fe │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r0, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r7, #14 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r7, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r2, #31] │ │ │ │ + ldrb r0, [r6, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r7, #30] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r5, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r7, #30] │ │ │ │ + ldrb r4, [r3, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r5, #27] │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r4, #12 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r6, #30] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #29] │ │ │ │ + ldrb r6, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 3302d0 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 3302d0 │ │ │ │ @@ -319505,23 +319503,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (330738 ) │ │ │ │ ldr r0, [pc, #24] @ (33073c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - lsls r2, r1, #7 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r6, #4 │ │ │ │ + lsls r2, r2, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r4, #3 │ │ │ │ + lsls r6, r0, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r1, #21] │ │ │ │ + ldrb r4, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, #21] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -319593,15 +319591,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (330820 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3307b8 │ │ │ │ ldr r0, [pc, #40] @ (330824 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3307b8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #968 @ (adr r4, 330bd4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r4, pc, #936 @ (adr r4, 330bb8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -319610,15 +319608,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #18] │ │ │ │ + ldrb r4, [r7, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00330828 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 330836 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -319635,55 +319633,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 33087e │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 33086e │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 3308b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733ca4 │ │ │ │ + b.w 733c84 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #28] @ (3308d4 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 3308a0 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320067,15 +320065,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 330bf0 │ │ │ │ ldr r0, [pc, #200] @ (330d9c ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 330bf0 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 330d22 │ │ │ │ @@ -320134,27 +320132,27 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 330c42 │ │ │ │ nop │ │ │ │ add r0, pc, #608 @ (adr r0, 330fec ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stc2 0, cr0, [r0], {83} @ 0x53 │ │ │ │ + @ instruction: 0xfbe00053 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #31] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xfa9a0053 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + @ instruction: 0xfa7a0053 │ │ │ │ + strb r0, [r4, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r4, #29] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00330dac : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 330dee │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -320209,15 +320207,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 330e62 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320241,15 +320239,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2a18f0 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 330eb6 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320328,15 +320326,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (330f88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ @ instruction: 0xfbce005d │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #132] @ (331024 ) │ │ │ │ @@ -320344,31 +320342,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (33102c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #124] @ (331030 ) │ │ │ │ ldr r1, [pc, #124] @ (331034 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #108] @ (331038 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #100] @ (33103c ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (331040 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -320394,22 +320392,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - vst1.8 @ instruction: 0xf9c00053 │ │ │ │ - stmia r6!, {r1, r2, r4, r5} │ │ │ │ + vld1.8 @ instruction: 0xf9a00053 │ │ │ │ + stmia r6!, {r1, r2, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r2, r7} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0xfb76005d │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #5 │ │ │ │ @@ -320435,29 +320433,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #304] @ 0x130 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #305] @ 0x131 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5bd5d0 │ │ │ │ + b.w 5bd5b0 │ │ │ │ nop │ │ │ │ - str??.w r0, [lr, #83] @ 0x53 │ │ │ │ - strb r0, [r1, #21] │ │ │ │ + str.w r0, [lr, #83] @ 0x53 │ │ │ │ + strb r0, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r5, #21] │ │ │ │ + strb r2, [r1, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (331130 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -320465,15 +320463,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (331138 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbz r0, 331120 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 331108 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -320495,18 +320493,18 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 25df00 │ │ │ │ nop │ │ │ │ - ldrb.w r0, [r8, #83] @ 0x53 │ │ │ │ - strb r6, [r6, #19] │ │ │ │ + ldr??.w r0, [r8, r3, lsl #1] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r2, #20] │ │ │ │ + strb r6, [r6, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 3311ac │ │ │ │ sub sp, #8 │ │ │ │ @@ -320515,15 +320513,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (3311b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r0, #312] @ 0x138 │ │ │ │ cbz r1, 33119c │ │ │ │ ldrb.w r2, [r0, #304] @ 0x130 │ │ │ │ ldrb.w ip, [r0, #305] @ 0x131 │ │ │ │ b.n 331180 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 33119c │ │ │ │ @@ -320539,44 +320537,44 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25ea54 │ │ │ │ ldr.w r2, [r0, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25fb7c │ │ │ │ - strb.w r0, [lr, r3, lsl #1] │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + @ instruction: 0xf7ee0053 │ │ │ │ + strb r0, [r1, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (33122c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #92] @ (331230 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (331234 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbz r2, 331218 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 331218 │ │ │ │ add sp, #16 │ │ │ │ @@ -320586,46 +320584,46 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf7920053 │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + @ instruction: 0xf7720053 │ │ │ │ + strb r2, [r1, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r1, #16] │ │ │ │ + strb r2, [r5, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (3312a8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #88] @ (3312ac ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (3312b0 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #72] @ (3312b4 ) │ │ │ │ ldr r1, [pc, #76] @ (3312b8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 331294 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -320633,50 +320631,50 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf7120053 │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + @ instruction: 0xf6f20053 │ │ │ │ + strb r2, [r1, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r5, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r6, 3312ea │ │ │ │ + cbnz r6, 3312e2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 3312f6 │ │ │ │ + cbnz r4, 3312ee │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (331330 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #92] @ (331334 ) │ │ │ │ ldr r1, [pc, #92] @ (331338 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 33131c │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbnz r2, 33131c │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r7, #208] @ 0xd0 │ │ │ │ @@ -320686,77 +320684,77 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf68a0053 │ │ │ │ - strb r4, [r4, #11] │ │ │ │ + @ instruction: 0xf66a0053 │ │ │ │ + strb r4, [r0, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r4, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (3313c4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (3313c8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (3313cc ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #92] @ (3313d0 ) │ │ │ │ ldr r1, [pc, #92] @ (3313d4 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r8, #204] @ 0xcc │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3313a8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ - bl 5bd228 │ │ │ │ + bl 5bd208 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 5bd228 │ │ │ │ + bl 5bd208 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5bd98c │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + b.w 5bd96c │ │ │ │ + strb r6, [r1, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r2, #10] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - addw r0, r6, #2131 @ 0x853 │ │ │ │ - @ instruction: 0xb8c4 │ │ │ │ + @ instruction: 0xf5e60053 │ │ │ │ + @ instruction: 0xb8a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb8e2 │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (3314d8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -320771,53 +320769,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 331470 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #212] @ 0xd4 │ │ │ │ cbz r3, 33145e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5bc75c │ │ │ │ + bl 5bc73c │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5bf5b8 │ │ │ │ + bl 5bf598 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 33149e │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 331444 │ │ │ │ @@ -320829,15 +320827,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 331452 │ │ │ │ ldr.w r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 5bd450 │ │ │ │ + bl 5bd430 │ │ │ │ ldr r2, [pc, #64] @ (3314ec ) │ │ │ │ ldr r3, [pc, #48] @ (3314dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -320853,19 +320851,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #7] │ │ │ │ + strb r0, [r5, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r0, [r1, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sbc.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + adc.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ str r7, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 003314f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320902,26 +320900,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 3315fc │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5bf5b8 │ │ │ │ + bl 5bf598 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 331544 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 331584 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 5bc070 │ │ │ │ + bl 5bc050 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 33156c │ │ │ │ ldr r3, [pc, #252] @ (331684 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -320940,17 +320938,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (331690 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ - bl 5bd450 │ │ │ │ + bl 5bd430 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #336] @ 0x150 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320968,19 +320966,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3315a6 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 33162e │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5bc75c │ │ │ │ + bl 5bc73c │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3315a6 │ │ │ │ @@ -321013,29 +321011,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331594 │ │ │ │ ldr r0, [pc, #40] @ (33169c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3b60053 │ │ │ │ - @ instruction: 0xb690 │ │ │ │ + @ instruction: 0xf3960053 │ │ │ │ + cpsid │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb6ac │ │ │ │ + @ instruction: 0xb68c │ │ │ │ lsls r2, r0, #1 │ │ │ │ blxns r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003316a0 : │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbnz r0, 3316ae │ │ │ │ b.n 3316ba │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -321108,16 +321106,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2620053 │ │ │ │ - ldr r6, [r1, #112] @ 0x70 │ │ │ │ + movw r0, #8275 @ 0x2053 │ │ │ │ + ldr r6, [r5, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (3318bc ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321132,38 +321130,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #284] @ (3318d0 ) │ │ │ │ ldr r1, [pc, #288] @ (3318d4 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r9, #200] @ 0xc8 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 3317f2 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -321201,27 +321199,27 @@ │ │ │ │ bne.n 331828 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #308] @ 0x134 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 3318a6 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bd9e4 │ │ │ │ + bl 5bd9c4 │ │ │ │ ldr r2, [pc, #140] @ (3318dc ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 5bd1b0 │ │ │ │ + bl 5bd190 │ │ │ │ ldr r2, [pc, #132] @ (3318e0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ - bl 5bd1b0 │ │ │ │ + bl 5bd190 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #112] @ (3318e4 ) │ │ │ │ ldr r3, [pc, #76] @ (3318c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -321233,15 +321231,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 331870 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (3318e8 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (3318ec ) │ │ │ │ ldr r0, [pc, #64] @ (3318f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321249,33 +321247,33 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ str r4, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rsbs r0, r2, #83 @ 0x53 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + subs.w r0, r2, #83 @ 0x53 │ │ │ │ + push {r1, r2, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + push {r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ bl 24b8de │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ str r3, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf0b40053 │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + eors.w r0, r4, #83 @ 0x53 │ │ │ │ + ldr r6, [r5, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r4, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003318f4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321351,35 +321349,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #72] @ 0x48 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r2, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (3319fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ @ instruction: 0xf1e8005d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #580] @ (331c58 ) │ │ │ │ @@ -321400,24 +321398,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (331c6c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #552] @ (331c70 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 331a94 │ │ │ │ @@ -321496,15 +321494,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (331c88 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [pc, #348] @ (331c8c ) │ │ │ │ ldr r2, [pc, #348] @ (331c90 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321533,15 +321531,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 70e488 │ │ │ │ + bl 70e468 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (331c9c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321616,46 +321614,46 @@ │ │ │ │ b.n 331a94 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vshr.s16 q8, , #14 │ │ │ │ + vshr.s32 q0, , #14 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r1, #56] @ 0x38 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vqadd.s64 q8, q3, │ │ │ │ + vqadd.s16 q8, q3, │ │ │ │ str r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 6, r0, cr0, cr3, {2} │ │ │ │ - ldr r0, [r7, #52] @ 0x34 │ │ │ │ + mcr 0, 5, r0, cr0, cr3, {2} │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mrc 0, 4, r0, cr8, cr3, {2} │ │ │ │ + mrc 0, 3, r0, cr8, cr3, {2} │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mrc 0, 4, r0, cr14, cr3, {2} │ │ │ │ - mcr 0, 1, r0, cr12, cr3, {2} │ │ │ │ - ldcl 0, cr0, [r8, #332] @ 0x14c │ │ │ │ - ldc 0, cr0, [sl, #332]! @ 0x14c │ │ │ │ + mrc 0, 3, r0, cr14, cr3, {2} │ │ │ │ + mcr 0, 0, r0, cr12, cr3, {2} │ │ │ │ + ldc 0, cr0, [r8, #332]! @ 0x14c │ │ │ │ + ldc 0, cr0, [sl, #332] @ 0x14c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (331d2c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (331d30 ) │ │ │ │ @@ -321663,31 +321661,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (331d34 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #88] @ (331d38 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (331d3c ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #76] @ (331d40 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [pc, #64] @ (331d44 ) │ │ │ │ ldr r1, [pc, #68] @ (331d48 ) │ │ │ │ ldr r2, [pc, #68] @ (331d4c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (331d50 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -321698,22 +321696,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stc 0, cr0, [ip, #-332]! @ 0xfffffeb4 │ │ │ │ - cbnz r6, 331d36 │ │ │ │ + stc 0, cr0, [ip, #-332] @ 0xfffffeb4 │ │ │ │ + @ instruction: 0xb8ee │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -321731,27 +321729,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (331d9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #28] @ (331da0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r6], {83} @ 0x53 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + stcl 0, cr0, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + @ instruction: 0xb848 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r5, #8 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r6, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321761,27 +321759,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (331dec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #28] @ (331df0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r6], #-332 @ 0xfffffeb4 │ │ │ │ - @ instruction: 0xb818 │ │ │ │ + ldc 0, cr0, [r6], {83} @ 0x53 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r6, r7, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321798,15 +321796,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (331e80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 3314f0 │ │ │ │ ldr r2, [pc, #60] @ (331e84 ) │ │ │ │ ldr r3, [pc, #48] @ (331e7c ) │ │ │ │ add r2, pc │ │ │ │ @@ -321821,22 +321819,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xebe60053 │ │ │ │ + rsb r0, r6, r3, lsr #1 │ │ │ │ ldrh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + str r2, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #124] @ 0x7c │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321845,24 +321843,24 @@ │ │ │ │ ldr r2, [pc, #36] @ (331ec4 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (331ec8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a18f0 │ │ │ │ nop │ │ │ │ - adcs.w r0, r2, r3, lsr #1 │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + @ instruction: 0xeb320053 │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, #124] @ 0x7c │ │ │ │ + str r6, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -321870,28 +321868,28 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (331f18 ) │ │ │ │ ldr r1, [pc, #52] @ (331f1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r4, #344] @ 0x158 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ cbz r3, 331f0a │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a185c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a18b0 │ │ │ │ - add.w r0, ip, r3, lsr #1 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ + @ instruction: 0xeaec0053 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r5, #120] @ 0x78 │ │ │ │ + str r0, [r1, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (331f88 ) │ │ │ │ @@ -321899,15 +321897,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (331f90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ bl 2a17f0 │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ str.w r0, [r4, #364] @ 0x16c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -321924,18 +321922,18 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #356] @ 0x164 │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2a1934 │ │ │ │ nop │ │ │ │ - @ instruction: 0xeabc0053 │ │ │ │ - str r2, [r1, #104] @ 0x68 │ │ │ │ + eors.w r0, ip, r3, lsr #1 │ │ │ │ + str r2, [r5, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 332090 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321954,23 +321952,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (3320a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #204] @ (3320a8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #192] @ (3320ac ) │ │ │ │ ldr r1, [pc, #192] @ (3320b0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #360] @ 0x168 │ │ │ │ @@ -322029,24 +322027,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 33204a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - orr.w r0, r2, r3, lsr #1 │ │ │ │ + bic.w r0, r2, r3, lsr #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #96] @ 0x60 │ │ │ │ + str r2, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + str r6, [r4, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + str r6, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ rsb r0, r8, sp, lsr #1 │ │ │ │ sub.w r0, sl, #107 @ 0x6b │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322063,15 +322061,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (33216c ) │ │ │ │ ldr r1, [pc, #148] @ (332170 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (332174 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 33213e │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 332110 │ │ │ │ @@ -322113,24 +322111,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmdb sl, {r0, r1, r4, r6} │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + ldrd r0, r0, [sl], #332 @ 0x14c │ │ │ │ + str r0, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r6, [r4, #26] │ │ │ │ lsls r3, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (332280 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -322147,23 +322145,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (332290 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #216] @ (332294 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (332298 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322225,26 +322223,26 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 3321ea │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r7, #20] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xe85a0053 │ │ │ │ + @ instruction: 0xe83a0053 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #64] @ 0x40 │ │ │ │ + str r6, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r4, #76] @ 0x4c │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r4, #64] @ 0x40 │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strd r0, r0, [r4, #372]! @ 0x174 │ │ │ │ vext.8 q0, q6, , #0 │ │ │ │ - b.n 332284 │ │ │ │ + b.n 332244 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r4, [r0, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ vhadd.s32 q0, q7, │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -322264,23 +322262,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (3323bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #216] @ (3323c0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (3323c4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322342,27 +322340,27 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 332316 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 332210 │ │ │ │ + b.n 3321d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia.w r8!, {r0, r2, r3, r4, r6} │ │ │ │ cdp 0, 9, cr0, cr0, cr11, {3} │ │ │ │ - b.n 332158 │ │ │ │ + b.n 332118 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r0, [r3, #6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cdp 0, 0, cr0, cr2, cr11, {3} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -322381,24 +322379,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (332550 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #320] @ (332554 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #304] @ (332558 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -322497,32 +322495,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33214c │ │ │ │ + b.n 33210c │ │ │ │ lsls r3, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #28] │ │ │ │ + str r0, [r5, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r1, #28] │ │ │ │ + str r6, [r5, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stcl 0, cr0, [r6, #-428]! @ 0xfffffe54 │ │ │ │ b.n 33244c │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (33256c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ b.n 33249c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -322531,33 +322529,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (3325f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #92] @ (3325f4 ) │ │ │ │ ldr r1, [pc, #92] @ (3325f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #76] @ (3325fc ) │ │ │ │ ldr r1, [pc, #80] @ (332600 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r1, [pc, #68] @ (332604 ) │ │ │ │ ldr r2, [pc, #68] @ (332608 ) │ │ │ │ ldr r3, [pc, #72] @ (33260c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #200] @ 0xc8 │ │ │ │ add r3, pc │ │ │ │ @@ -322567,23 +322565,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 332004 │ │ │ │ + b.n 331fc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r3, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + add sp, #120 @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfa040044 │ │ │ │ + vld1.8 {d16[2]}, [r4], r4 │ │ │ │ b.n 332494 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @@ -322600,15 +322598,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (332678 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 332658 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -322616,24 +322614,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7316e0 │ │ │ │ + bl 7316c0 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25e998 │ │ │ │ - b.n 331f48 │ │ │ │ + b.n 331f08 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r2, r6] │ │ │ │ + ldrsh r4, [r6, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r3, #20] │ │ │ │ + str r4, [r7, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 332738 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -322649,15 +322647,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -322698,29 +322696,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25f8f0 │ │ │ │ b.n 3326f8 │ │ │ │ ldr r0, [pc, #36] @ (332754 ) │ │ │ │ add r0, pc │ │ │ │ blx 25f8f0 │ │ │ │ b.n 3326f8 │ │ │ │ - b.n 331f3c │ │ │ │ + b.n 332efc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r3, r4] │ │ │ │ + ldrsh r4, [r7, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r2, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, #4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 332794 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322728,26 +322726,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (33279c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #24] @ (3327a0 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3318f4 │ │ │ │ nop │ │ │ │ - b.n 332ddc │ │ │ │ + b.n 332d9c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrsh r4, [r5, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r6, [r5, r1] │ │ │ │ + ldrsh r6, [r1, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ lsls r3, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -322765,15 +322763,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 3327fe │ │ │ │ @@ -322803,23 +322801,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 332df4 │ │ │ │ + b.n 332db4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r4, [r7, r7] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r3, r0] │ │ │ │ + ldrb r4, [r7, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r6, [r7, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -322885,30 +322883,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 3316c4 │ │ │ │ b.n 3328be │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strh r6, [r4, #30] │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #28] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 332c6c │ │ │ │ + b.n 332c2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r1, r3] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r5, r3] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #852] @ (332c98 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -322926,25 +322924,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #824] @ (332cac ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 25fb80 │ │ │ │ ldr.w r0, [r8, #352] @ 0x160 │ │ │ │ @@ -323030,15 +323028,15 @@ │ │ │ │ ldr r1, [pc, #564] @ (332cb8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 3316a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 332bdc │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -323106,15 +323104,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 3316c4 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 332bc8 │ │ │ │ adds r7, #1 │ │ │ │ b.n 332ae6 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ @@ -323125,15 +323123,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ blx 25e99c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #304] @ (332cd0 ) │ │ │ │ ldr r3, [pc, #248] @ (332c9c ) │ │ │ │ add r2, pc │ │ │ │ @@ -323159,28 +323157,28 @@ │ │ │ │ cmp r1, fp │ │ │ │ bgt.w 332abe │ │ │ │ ldr r1, [pc, #244] @ (332cd4 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7316e0 │ │ │ │ + bl 7316c0 │ │ │ │ b.n 332b9e │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr.w r3, [r8, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [pc, #220] @ (332cd8 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723df8 │ │ │ │ + bl 723dd8 │ │ │ │ b.n 332b9e │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 25fb80 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -323198,26 +323196,26 @@ │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #164] @ (332ce0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 332b9e │ │ │ │ ldr r2, [pc, #148] @ (332ce4 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #352] @ 0x160 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #136] @ (332ce8 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 332b8e │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #352] @ 0x160 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (332cec ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -323225,66 +323223,66 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ b.n 332b8e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r1, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r1] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 332f24 │ │ │ │ + b.n 332ee4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r6, r0] │ │ │ │ + ldrsh r6, [r2, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r5, r1] │ │ │ │ + ldrb r6, [r1, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 332cd8 │ │ │ │ + svc 242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r4, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrh r0, [r0, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 220 @ 0xdc │ │ │ │ + svc 188 @ 0xbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r0, r2] │ │ │ │ + ldrh r4, [r4, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r4, r2] │ │ │ │ + ldrh r2, [r0, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #16 │ │ │ │ + cmp r7, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r0, r2] │ │ │ │ + ldrb r4, [r4, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r6, [r5, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ udiv pc, fp, pc │ │ │ │ - ldrh r6, [r7, r7] │ │ │ │ + ldrh r6, [r3, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrh r2, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r4, r6] │ │ │ │ + ldrh r2, [r0, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r0, r7] │ │ │ │ + ldrh r0, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r4, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (332cfc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ b.n 332ddc │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 00332d00 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -323299,15 +323297,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (332d30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ b.n 332e10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -323332,15 +323330,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 332d78 │ │ │ │ movs r3, #0 │ │ │ │ b.n 332d78 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -323414,30 +323412,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (332ea4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (332ea8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #32] @ (332eac ) │ │ │ │ ldr r1, [pc, #36] @ (332eb0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - bgt.n 332fa0 │ │ │ │ + bgt.n 332f60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #384 @ (adr r7, 333028 ) │ │ │ │ + add r7, pc, #256 @ (adr r7, 332fa8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf1220044 │ │ │ │ + add.w r0, r2, #68 @ 0x44 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -323452,15 +323450,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 332f2a │ │ │ │ ldr r2, [pc, #112] @ (332f60 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -323487,32 +323485,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (332f64 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r2, [r5, r6] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 332fa8 │ │ │ │ + bgt.n 332f68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ udf #162 @ 0xa2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r5, r5] │ │ │ │ + ldr r4, [r1, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (332ff0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -323521,65 +323519,65 @@ │ │ │ │ ldr r1, [pc, #120] @ (332ff8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (332ffc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (333000 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (333004 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #88] @ (333008 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 2eec70 │ │ │ │ ldr r2, [pc, #80] @ (33300c ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 2fc834 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc8e4 │ │ │ │ - blt.n 3330e4 │ │ │ │ + blt.n 3330a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, r3] │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #240 @ (adr r6, 3330f0 ) │ │ │ │ + add r6, pc, #112 @ (adr r6, 333070 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - and.w r0, r0, #68 @ 0x44 │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ + vmla.i32 d16, d0, d4[0] │ │ │ │ + add r7, pc, #944 @ (adr r7, 3333b8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - add r7, pc, #912 @ (adr r7, 3333a0 ) │ │ │ │ + add r7, pc, #784 @ (adr r7, 333320 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333010 : │ │ │ │ ldr.w ip, [pc, #68] @ 333058 │ │ │ │ ldr r2, [pc, #68] @ (33305c ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (333060 ) │ │ │ │ @@ -323604,27 +323602,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (333068 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33302c │ │ │ │ ldr r0, [pc, #28] @ (33306c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ nop │ │ │ │ strh r2, [r5, #6] │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldrb r6, [r6, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldr r0, [r1, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333070 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -323659,29 +323657,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (3330e0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333096 │ │ │ │ ldr r0, [pc, #32] @ (3330e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 333096 │ │ │ │ strh r4, [r7, #2] │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldrb r0, [r1, #15] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #2] │ │ │ │ lsls r3, r7, #1 │ │ │ │ subs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003330e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323708,41 +323706,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (333148 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333108 │ │ │ │ ldr r0, [pc, #32] @ (33314c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 333108 │ │ │ │ nop │ │ │ │ ldrb r6, [r2, #13] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #0] │ │ │ │ lsls r3, r7, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (333174 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ bgt.n 333110 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -323750,15 +323748,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (3331d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3331d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #56] @ (3331dc ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3331e0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (3331e4 ) │ │ │ │ @@ -323768,24 +323766,24 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - bls.n 333130 │ │ │ │ + bls.n 3330f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #288 @ (adr r4, 3332f8 ) │ │ │ │ + add r4, pc, #160 @ (adr r4, 333278 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp 0, 0, cr0, cr10, cr4, {2} │ │ │ │ + stcl 0, cr0, [sl, #272]! @ 0x110 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r1, r7] │ │ │ │ + ldrsb r2, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -323801,34 +323799,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r1, [pc, #156] @ (3332c8 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -323836,15 +323834,15 @@ │ │ │ │ ble.n 33328c │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5d791c │ │ │ │ + bl 5d78fc │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (3332cc ) │ │ │ │ @@ -323853,73 +323851,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (3332d4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - itt cc │ │ │ │ + itt ne │ │ │ │ + lslne r2, r0, #1 │ │ │ │ + itet cc @ unpredictable │ │ │ │ lslcc r2, r0, #1 │ │ │ │ - itet pl @ unpredictable │ │ │ │ - lslpl r2, r0, #1 │ │ │ │ - bls.n 33332c @ unpredictable │ │ │ │ - lslpl r3, r2, #1 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + bls.n 3332ec @ unpredictable │ │ │ │ + lslcc r3, r2, #1 │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 333224 │ │ │ │ + bhi.n 3331e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldrsb r0, [r2, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #60] @ 33332c │ │ │ │ ldr r2, [pc, #60] @ (333330 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (333334 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 333318 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bhi.n 3333c0 │ │ │ │ + bhi.n 333380 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x0046 │ │ │ │ + bkpt 0x0026 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x0060 │ │ │ │ + bkpt 0x0040 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333338 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323930,15 +323928,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (3333c4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 3333a4 │ │ │ │ ldr.w r8, [pc, #92] @ 3333c8 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (3333cc ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -323946,15 +323944,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3333a4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 333378 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -323966,22 +323964,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bvc.n 33339c │ │ │ │ + bvc.n 33335c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #528 @ (adr r2, 3335d4 ) │ │ │ │ + add r2, pc, #400 @ (adr r2, 333554 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xe8c40044 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + stmia.w r4!, {r2, r6} │ │ │ │ + pop {r1, r4, r5, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, r5, r6, r7, pc} │ │ │ │ + pop {r2, r3, r6, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003333d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323989,28 +323987,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (333410 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r0, [r2, r6] │ │ │ │ + strb r0, [r6, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ @@ -324047,15 +324045,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 333452 │ │ │ │ b.n 33344e │ │ │ │ - bvc.n 333568 │ │ │ │ + bvc.n 333528 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3334b0 │ │ │ │ @@ -324073,15 +324071,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3334c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ bge.n 3334d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (33355c ) │ │ │ │ @@ -324091,25 +324089,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (333564 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #112] @ (333568 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (33356c ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #96] @ (333570 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -324132,28 +324130,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bvs.n 3334d8 │ │ │ │ + bvs.n 333498 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #968 @ (adr r0, 33392c ) │ │ │ │ + add r0, pc, #840 @ (adr r0, 3338ac ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xeab60044 │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + eors.w r0, r6, r4, lsl #1 │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 33349c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + strb r6, [r5, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3335ca │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -324250,21 +324248,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 333638 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 33362e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -324280,25 +324278,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 333338 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 333754 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #200] @ (3337b0 ) │ │ │ │ ldr r2, [pc, #204] @ (3337b4 ) │ │ │ │ ldr r1, [pc, #204] @ (3337b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 333790 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 333780 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -324359,22 +324357,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 333756 │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 333748 │ │ │ │ - bmi.n 333720 │ │ │ │ + bmi.n 3336e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev16 r6, r2 │ │ │ │ + rev r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rev16 r6, r5 │ │ │ │ + rev16 r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 333998 │ │ │ │ @@ -324384,15 +324382,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (3339a0 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 333970 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (3339a4 ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -324505,15 +324503,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (3339c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (3339c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3333d0 │ │ │ │ @@ -324539,37 +324537,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 333924 │ │ │ │ + bcc.n 3338e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, r0] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + str r6, [r7, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ bvs.n 3338e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r2, r7] │ │ │ │ + str r2, [r6, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r0, r7] │ │ │ │ + str r4, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r6, r6] │ │ │ │ + str r0, [r2, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r0, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r6, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r0, r6] │ │ │ │ + str r4, [r4, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 333694 │ │ │ │ + b.n 333654 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324583,49 +324581,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #344] @ (333b5c ) │ │ │ │ ldr r1, [pc, #344] @ (333b60 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #332] @ (333b64 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (333b68 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #316] @ (333b6c ) │ │ │ │ ldr r1, [pc, #320] @ (333b70 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r6, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #300] @ (333b74 ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 333b40 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -324707,60 +324705,60 @@ │ │ │ │ b.w 38695c │ │ │ │ ldr r0, [pc, #52] @ (333b78 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 333ac8 │ │ │ │ + bne.n 333a88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3336cc │ │ │ │ + b.n 33368c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb73a │ │ │ │ + @ instruction: 0xb71a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #440] @ (333d1c ) │ │ │ │ + ldr r7, [pc, #312] @ (333c9c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 333f6c │ │ │ │ + b.n 333f2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #712] @ (333e34 ) │ │ │ │ + ldr r7, [pc, #584] @ (333db4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r4, #3] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r4, r7 │ │ │ │ + adds r4, r0, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #728] @ (333e50 ) │ │ │ │ + ldr r7, [pc, #600] @ (333dd0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #120] @ (333bf4 ) │ │ │ │ + ldr r6, [pc, #1016] @ (333f74 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 333338 │ │ │ │ cbz r0, 333bd2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #64] @ (333be8 ) │ │ │ │ ldr r2, [pc, #64] @ (333bec ) │ │ │ │ ldr r1, [pc, #68] @ (333bf0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 333bd2 │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324770,43 +324768,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, r4, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r3, r5, r7, lr} │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 333338 │ │ │ │ cbz r0, 333c52 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #72] @ (333c68 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (333c6c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (333c70 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 333c52 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -324820,19 +324818,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r3, r4, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r4, r5, lr} │ │ │ │ + push {r2, r4, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324847,25 +324845,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 333338 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 333ce0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #80] @ (333d08 ) │ │ │ │ ldr r2, [pc, #84] @ (333d0c ) │ │ │ │ ldr r1, [pc, #84] @ (333d10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 333ce0 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324883,19 +324881,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 333c9e │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 333c9e │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -324908,25 +324906,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 333338 │ │ │ │ cbz r0, 333d72 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #76] @ (333d9c ) │ │ │ │ ldr r2, [pc, #76] @ (333da0 ) │ │ │ │ ldr r1, [pc, #80] @ (333da4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 333d72 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 333d74 │ │ │ │ movs r0, #0 │ │ │ │ @@ -324942,19 +324940,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6!, {r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r4, 333e1e │ │ │ │ + cbz r4, 333e16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2} │ │ │ │ + cbz r4, 333e20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324970,26 +324968,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 333338 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 333e26 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #120] @ (333e64 ) │ │ │ │ ldr r2, [pc, #120] @ (333e68 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (333e6c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 333e20 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 333e4c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 333e26 │ │ │ │ uxth r2, r5 │ │ │ │ @@ -325023,19 +325021,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r4, 333ebe │ │ │ │ + cbz r4, 333eb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 333ec8 │ │ │ │ + cbz r4, 333ec0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333e70 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00333e74 : │ │ │ │ @@ -325052,21 +325050,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (333e9c ) │ │ │ │ ldr r1, [pc, #24] @ (333ea0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 723ce0 │ │ │ │ + b.w 723cc0 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #232] @ (333f84 ) │ │ │ │ + ldr r4, [pc, #104] @ (333f04 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #96] @ (333f04 ) │ │ │ │ + ldr r3, [pc, #992] @ (334284 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333ea4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325077,28 +325075,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (333eec ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r5, {r1, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #0] @ (333eec ) │ │ │ │ + ldr r3, [pc, #896] @ (33426c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #896] @ (334270 ) │ │ │ │ + ldr r3, [pc, #768] @ (3341f0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333ef0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325109,66 +325107,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (333f38 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r5, {r1, r2, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #720] @ (334208 ) │ │ │ │ + ldr r3, [pc, #592] @ (334188 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #592] @ (33418c ) │ │ │ │ + ldr r3, [pc, #464] @ (33410c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333f3c : │ │ │ │ ldr r3, [pc, #24] @ (333f58 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 333f5c │ │ │ │ ldr r1, [pc, #24] @ (333f60 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 723ce0 │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + b.w 723cc0 │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #480] @ (334140 ) │ │ │ │ + ldr r3, [pc, #352] @ (3340c0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #352] @ (3340c4 ) │ │ │ │ + ldr r3, [pc, #224] @ (334044 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333f64 : │ │ │ │ ldr r3, [pc, #24] @ (333f80 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 333f84 │ │ │ │ ldr r1, [pc, #24] @ (333f88 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 723ce0 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + b.w 723cc0 │ │ │ │ + ldmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #320] @ (3340c8 ) │ │ │ │ + ldr r3, [pc, #192] @ (334048 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #192] @ (33404c ) │ │ │ │ + ldr r3, [pc, #64] @ (333fcc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333f8c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00333f90 : │ │ │ │ @@ -325185,15 +325183,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (333fb4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d64 │ │ │ │ + b.w 5d9d44 │ │ │ │ nop │ │ │ │ beq.n 3340b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325362,29 +325360,29 @@ │ │ │ │ strd r1, r0, [sp] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #2032] @ 0x7f0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 33401e │ │ │ │ ldr.w r3, [r4, #2028] @ 0x7ec │ │ │ │ movs r4, #0 │ │ │ │ b.n 33401e │ │ │ │ movs r3, #237 @ 0xed │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ movs r4, #0 │ │ │ │ b.n 33401e │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #240] @ (3342d8 ) │ │ │ │ + ldr r1, [pc, #112] @ (334258 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (3342c0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -325394,15 +325392,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ mov r3, r2 │ │ │ │ @@ -325425,27 +325423,27 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 71e6a8 │ │ │ │ + bl 71e688 │ │ │ │ ldr r2, [pc, #92] @ (3342d0 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r7, r4, #1768 @ 0x6e8 │ │ │ │ - bl 71ed20 │ │ │ │ + bl 71ed00 │ │ │ │ vldr d7, [pc, #48] @ 3342b8 │ │ │ │ ldr r2, [pc, #72] @ (3342d4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #72] @ (3342d8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -325462,27 +325460,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38661c │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #992] @ (3346a4 ) │ │ │ │ + ldr r0, [pc, #864] @ (334624 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #904] @ (334654 ) │ │ │ │ + ldr r0, [pc, #776] @ (3345d4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [pc, #392] @ (334464 ) │ │ │ │ + ldr r0, [pc, #264] @ (3343e4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (334358 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325491,26 +325489,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (334360 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, #4 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #92] @ (334364 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (334368 ) │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #16 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #76] @ (33436c ) │ │ │ │ ldr r3, [pc, #80] @ (334370 ) │ │ │ │ movw r1, #4660 @ 0x1234 │ │ │ │ movt r1, #4584 @ 0x11e8 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -325525,23 +325523,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r2!, {} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 3342b4 │ │ │ │ + bgt.n 334274 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -325613,21 +325611,21 @@ │ │ │ │ ldrex r2, [r3] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 334432 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ dmb ish │ │ │ │ - bl 71e7a0 │ │ │ │ + bl 71e780 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ subs.w r1, r2, #128 @ 0x80 │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ bcs.n 334480 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ @@ -325709,25 +325707,25 @@ │ │ │ │ bpl.n 334480 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 334480 │ │ │ │ str.w r6, [r4, #2072] @ 0x818 │ │ │ │ movs r0, #1 │ │ │ │ str.w r5, [r4, #2076] @ 0x81c │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 334480 │ │ │ │ str.w r6, [r4, #2064] @ 0x810 │ │ │ │ str.w r5, [r4, #2068] @ 0x814 │ │ │ │ b.n 334480 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ @@ -325768,15 +325766,15 @@ │ │ │ │ movs r1, #1 │ │ │ │ b.n 3345f8 │ │ │ │ nop │ │ │ │ ldr r0, [r7, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r8 │ │ │ │ + mov lr, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (3346c8 ) │ │ │ │ @@ -325825,21 +325823,21 @@ │ │ │ │ movw r4, #4095 @ 0xfff │ │ │ │ movt r4, #4 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov.w r4, #262144 @ 0x40000 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 334684 │ │ │ │ str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, ip │ │ │ │ + add r4, r8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #64] @ 334728 │ │ │ │ @@ -325847,36 +325845,36 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (334730 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #32] @ 334720 │ │ │ │ add.w r2, r0, #6208 @ 0x1840 │ │ │ │ ldr r1, [pc, #44] @ (334734 ) │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5ddbb8 │ │ │ │ + b.w 5ddb98 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffff0fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mvns r0, r7 │ │ │ │ + mvns r0, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, r0 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, r8 │ │ │ │ + add r4, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (3347c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -325886,49 +325884,49 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #116] @ (3347cc ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #108] @ (3347d0 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r0, #1940 @ 0x794 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #398 @ 0x18e │ │ │ │ strb.w r3, [r4, #2024] @ 0x7e8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 71e7a0 │ │ │ │ + bl 71e780 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ - bl 71f058 │ │ │ │ + bl 71f038 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e738 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 71e228 │ │ │ │ + bl 71e208 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 381eec │ │ │ │ - bics r0, r3 │ │ │ │ + muls r0, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics r0, r4 │ │ │ │ + bics r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r5, #76] @ 0x4c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -325969,15 +325967,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3348d8 │ │ │ │ ldr.w r4, [r5, #2032] @ 0x7f0 │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r1, [pc, #204] @ (33491c ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ cbz r4, 334864 │ │ │ │ mul.w r8, r4, r8 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 33485c │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [pc, #180] @ (334920 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ @@ -325985,15 +325983,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ str.w r8, [r5, #2032] @ 0x7f0 │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r7] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strex r2, r3, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33488e │ │ │ │ dmb ish │ │ │ │ @@ -326015,15 +326013,15 @@ │ │ │ │ bl 38695c │ │ │ │ bl 429798 │ │ │ │ b.n 334804 │ │ │ │ ldr r1, [pc, #72] @ (334924 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #335 @ 0x14f │ │ │ │ add r1, pc │ │ │ │ - bl 71e3e4 │ │ │ │ + bl 71e3c4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -326032,25 +326030,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 382108 │ │ │ │ b.n 3348d2 │ │ │ │ str r2, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r6 │ │ │ │ + cmn r0, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmn r0, r5 │ │ │ │ + cmn r0, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r2 │ │ │ │ + negs r4, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - negs r6, r6 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - tst r6, r0 │ │ │ │ + rors r6, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r3, [r0, #2072] @ 0x818 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -326175,29 +326173,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 38695c │ │ │ │ ldr r0, [pc, #36] @ (334acc ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 334998 │ │ │ │ strd r0, r8, [sp] │ │ │ │ ldr r0, [pc, #20] @ (334ad0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 334a6e │ │ │ │ nop │ │ │ │ str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6 │ │ │ │ + lsls r0, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r4 │ │ │ │ + lsls r2, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ orrs r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ cmpeq r2, #0 │ │ │ │ ite eq │ │ │ │ @@ -326214,15 +326212,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (334b0c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d64 │ │ │ │ + b.w 5d9d44 │ │ │ │ nop │ │ │ │ stmia r5!, {r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326232,25 +326230,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #100] @ (334b8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #88] @ (334b90 ) │ │ │ │ ldr r1, [pc, #88] @ (334b94 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #72] @ (334b98 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (334b9c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (334ba0 ) │ │ │ │ @@ -326267,23 +326265,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r6, #20] │ │ │ │ + ldrh r2, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 334c7c │ │ │ │ + bmi.n 334c3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmia r5!, {r2, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -326297,15 +326295,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #72] @ (334c08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #110] @ 0x6e │ │ │ │ str.w r3, [r0, #114] @ 0x72 │ │ │ │ strh.w r3, [r0, #118] @ 0x76 │ │ │ │ @@ -326314,19 +326312,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #196 @ 0xc4 │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - eors r6, r0 │ │ │ │ + ands r6, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #248] @ (334d18 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -326337,30 +326335,30 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ bl 380f90 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #224] @ (334d24 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334ce2 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #21 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334ce2 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 334c6e │ │ │ │ ldrb.w r3, [r8, #792] @ 0x318 │ │ │ │ cbnz r3, 334ca2 │ │ │ │ ldr r3, [pc, #184] @ (334d28 ) │ │ │ │ @@ -326371,15 +326369,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (334d34 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -326417,56 +326415,56 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (334d50 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb654 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r0!, {r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #144 @ 0x90 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r7, #102 @ 0x66 │ │ │ │ + subs r7, #70 @ 0x46 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r7, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mrc2 15, 0, pc, cr11, cr15, {7} │ │ │ │ - subs r7, #78 @ 0x4e │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r7, #64] @ 0x40 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - stmia r0!, {r4, r6} │ │ │ │ + stmia r0!, {r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #28 │ │ │ │ + subs r6, #252 @ 0xfc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #178 @ 0xb2 │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (334d5c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 334dec │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -326555,15 +326553,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 71c684 │ │ │ │ + bl 71c664 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 334e3c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -326575,15 +326573,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (3350d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (3350d8 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -326658,15 +326656,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 334fba │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 71c598 │ │ │ │ + bl 71c578 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 3350b6 │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 33508a │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -326783,49 +326781,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (33510c ) │ │ │ │ ldr r0, [pc, #80] @ (335110 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bkpt 0x00f6 │ │ │ │ + bkpt 0x00d6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r2!, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r5, #204 @ 0xcc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #196 @ 0xc4 │ │ │ │ + subs r5, #164 @ 0xa4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #164 @ 0xa4 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r5, #64 @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r1!, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #20 │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #38 @ 0x26 │ │ │ │ + subs r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r6, r7} │ │ │ │ + pop {r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r3, #166 @ 0xa6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + lsrs r2, r7, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (3351a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -326834,26 +326832,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (3351a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #108] @ (3351ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (3351b0 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #92] @ (3351b4 ) │ │ │ │ ldr r3, [pc, #92] @ (3351b8 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -326866,36 +326864,36 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (3351c0 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r1, [pc, #52] @ (3351c4 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + b.w 5d5304 │ │ │ │ + pop {r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r6, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r2, #11 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -326913,15 +326911,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 71c684 │ │ │ │ + bl 71c664 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -327023,46 +327021,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (335364 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ bl 334d60 │ │ │ │ b.n 33532a │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 25df04 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 33534e │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33531e │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c4d4 │ │ │ │ + bl 71c4b4 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 25df04 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 33532a │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25df00 │ │ │ │ - rev16 r0, r7 │ │ │ │ + rev16 r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #126 @ 0x7e │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #114 @ 0x72 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -327133,15 +327131,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (3354a4 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (3354a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 33545e │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -327171,23 +327169,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 436600 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 335456 │ │ │ │ nop │ │ │ │ - cbnz r6, 3354b8 │ │ │ │ + cbnz r6, 3354b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #92 @ 0x5c │ │ │ │ + subs r0, #60 @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #110 @ 0x6e │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (3354b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -327196,15 +327194,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (3355a8 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 33555c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335586 │ │ │ │ @@ -327237,28 +327235,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (3355b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc8e4 │ │ │ │ ldr r4, [pc, #92] @ (3355bc ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (3355c0 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327267,38 +327265,38 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (3355c8 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 335572 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8f4 │ │ │ │ + @ instruction: 0xb8d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #106 @ 0x6a │ │ │ │ + subs r0, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #130 @ 0x82 │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ lsls r3, r0, #1 │ │ │ │ pop {r1, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb86e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r0, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #26 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #6 │ │ │ │ + adds r7, #230 @ 0xe6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #24 │ │ │ │ + adds r7, #248 @ 0xf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + adds r7, #188 @ 0xbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 335610 │ │ │ │ sub sp, #12 │ │ │ │ @@ -327306,30 +327304,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (335618 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #32] @ (33561c ) │ │ │ │ ldr r1, [pc, #36] @ (335620 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb7c2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r6, #31] │ │ │ │ + ldrb r0, [r2, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327342,15 +327340,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (3356a4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #88] @ (3356a8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 33566e │ │ │ │ movs r0, #0 │ │ │ │ @@ -327364,34 +327362,34 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (3356ac ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #18 │ │ │ │ + adds r6, #242 @ 0xf2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r0, [r0, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (335730 ) │ │ │ │ @@ -327401,15 +327399,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (33573c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #100] @ (335740 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 3356fa │ │ │ │ add sp, #24 │ │ │ │ @@ -327427,34 +327425,34 @@ │ │ │ │ ldr r0, [pc, #60] @ (335744 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r6, #102 @ 0x66 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r4, [r6, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r6, #210 @ 0xd2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327502,27 +327500,27 @@ │ │ │ │ b.w 4481a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 4486f0 │ │ │ │ ldr r0, [pc, #28] @ (3357e8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33579a │ │ │ │ nop │ │ │ │ strb r6, [r5, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [r3, r6] │ │ │ │ lsls r3, r7, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, r5] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + adds r6, #100 @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003357ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327542,27 +327540,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - beq.n 335764 │ │ │ │ + beq.n 335924 │ │ │ │ lsls r2, r0, #1 │ │ │ │ rev r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (335848 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ cbnz r6, 33588a │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #120] @ (3358c8 ) │ │ │ │ orrs r3, r2 │ │ │ │ push {r4, lr} │ │ │ │ add r0, pc │ │ │ │ ldrd ip, lr, [sp, #8] │ │ │ │ @@ -327601,22 +327599,22 @@ │ │ │ │ b.w 4481f0 │ │ │ │ ldr r1, [pc, #24] @ (3358d0 ) │ │ │ │ ldr r0, [pc, #28] @ (3358d4 ) │ │ │ │ strd ip, lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ strh r6, [r7, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ + push {r2, r4, r5, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #174 @ 0xae │ │ │ │ + adds r5, #142 @ 0x8e │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (335950 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -327626,15 +327624,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #64] @ 335948 │ │ │ │ ldr r2, [pc, #80] @ (33595c ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -327646,102 +327644,102 @@ │ │ │ │ ldr r2, [pc, #56] @ (335960 ) │ │ │ │ ldr r1, [pc, #60] @ (335964 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc8e4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, lr} │ │ │ │ + push {lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r5, #162 @ 0xa2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbnz r6, 33596a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00335968 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (3359e0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (3359e4 ) │ │ │ │ ldr r5, [pc, #100] @ (3359e8 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r2, [pc, #96] @ (3359ec ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (3359f0 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #76] @ (3359f4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2fcc30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc630 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r5, #50 @ 0x32 │ │ │ │ + adds r5, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r7} │ │ │ │ + push {r1, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + ldrb r2, [r6, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r2, [r5, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (335a00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ @ instruction: 0xb8aa │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -327751,15 +327749,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (335aa8 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #104] @ 335a98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #120] @ (335aac ) │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -327771,15 +327769,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (335ab4 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 2fc8e4 │ │ │ │ mov.w r0, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r1, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #32774 @ 0x8006 │ │ │ │ @@ -327794,25 +327792,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #208 @ 0xd0 │ │ │ │ + adds r4, #176 @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r5} │ │ │ │ + push {r1} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #166 @ 0xa6 │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xb868 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldrb r4, [r6, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w ip, [pc, #232] @ 335ba4 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -327890,22 +327888,22 @@ │ │ │ │ ldr.w ip, [pc, #28] @ 335bac │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #28] @ (335bb0 ) │ │ │ │ add ip, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ add.w r1, ip, #32 │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ str r4, [r1, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r4, r5 │ │ │ │ + uxth r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #180] @ (335c78 ) │ │ │ │ cmp r2, #13 │ │ │ │ @@ -327971,89 +327969,89 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (335c80 ) │ │ │ │ ldr r0, [pc, #24] @ (335c84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 335bd8 │ │ │ │ str r6, [r0, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 335cb8 │ │ │ │ + cbz r4, 335cb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r2, #114 @ 0x72 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335c88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (335d00 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (335d04 ) │ │ │ │ ldr r5, [pc, #100] @ (335d08 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r2, [pc, #96] @ (335d0c ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (335d10 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #76] @ (335d14 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2fcc30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc630 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r2, #74 @ 0x4a │ │ │ │ + adds r2, #42 @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r2, #12] │ │ │ │ + ldrb r0, [r6, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r2, 335d30 │ │ │ │ + cbz r2, 335d28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #552] @ (335f3c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (335d20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -328061,31 +328059,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (335d6c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (335d70 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #36] @ (335d74 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r1, [pc, #32] @ (335d78 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ - cbz r2, 335d7e │ │ │ │ + b.w 5d5304 │ │ │ │ + cbz r2, 335d76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r3, #2] │ │ │ │ + ldrb r4, [r7, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ @@ -328094,34 +328092,34 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r1, r2, [r4, #932] @ 0x3a4 │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w ip, r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r3, r0, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ (adr r3, 335e10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r3 │ │ │ │ add r3, pc, #64 @ (adr r3, 335e10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr.w r3, [r4, #952] @ 0x3b8 │ │ │ │ strd r6, r7, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -328162,23 +328160,23 @@ │ │ │ │ strmi.w r5, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r1, #23 │ │ │ │ bmi.n 335eee │ │ │ │ orr.w r1, r1, #268435456 @ 0x10000000 │ │ │ │ str.w r1, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #28, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldrh.w r3, [r4, #948] @ 0x3b4 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 335eda │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ beq.n 335eda │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #948] @ 0x3b4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ mov.w r2, #51712 @ 0xca00 │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ subs r0, r0, r5 │ │ │ │ @@ -328188,31 +328186,31 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r6, [r4, #936] @ 0x3a8 │ │ │ │ mov r3, r5 │ │ │ │ mov.w ip, r0, asr #31 │ │ │ │ umull r7, r0, r0, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r2, r6 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ mov r2, r6 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ bl 411338 │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ b.n 335e54 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328242,41 +328240,41 @@ │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 335f2e │ │ │ │ ldr r1, [pc, #300] @ (336070 ) │ │ │ │ ldr r0, [pc, #300] @ (336074 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 335f2e │ │ │ │ ldr r3, [pc, #292] @ (336078 ) │ │ │ │ ldr r2, [pc, #292] @ (33607c ) │ │ │ │ ldr r1, [pc, #296] @ (336080 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 335f8c │ │ │ │ ldr r3, [pc, #248] @ (33606c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 335f2e │ │ │ │ ldr r1, [pc, #264] @ (336084 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #264] @ (336088 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 335f2e │ │ │ │ cmp r5, #32 │ │ │ │ bhi.n 335f70 │ │ │ │ add r3, pc, #8 @ (adr r3, 335f9c ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -328339,37 +328337,37 @@ │ │ │ │ ldr.w r0, [r0, #944] @ 0x3b0 │ │ │ │ b.n 335f30 │ │ │ │ ldr r1, [pc, #48] @ (33608c ) │ │ │ │ ldr r0, [pc, #52] @ (336090 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 335f2e │ │ │ │ ldr r5, [pc, #264] @ (336174 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #264 @ 0x108 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #8 │ │ │ │ + cmp r7, #232 @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #192 @ 0xc0 │ │ │ │ + add r7, sp, #64 @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #188 @ 0xbc │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #220 @ 0xdc │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r6, sp, #928 @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #176 @ 0xb0 │ │ │ │ + add r6, sp, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #36] @ 3360c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -328377,23 +328375,23 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #32] @ (3360d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 335e18 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #100 @ 0x64 │ │ │ │ + cmp r6, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #134 @ 0x86 │ │ │ │ + cmp r6, #102 @ 0x66 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 33611c │ │ │ │ sub sp, #12 │ │ │ │ @@ -328401,28 +328399,28 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (336124 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ movw r2, #48879 @ 0xbeef │ │ │ │ strh.w r2, [r0, #948] @ 0x3b4 │ │ │ │ bic.w r3, r3, #12544 @ 0x3100 │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 335e18 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #38 @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3361d8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -328431,26 +328429,26 @@ │ │ │ │ ldr r1, [pc, #160] @ (3361e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #144] @ (3361e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #144] @ (3361e8 ) │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #100] @ 3361d0 │ │ │ │ ldr r2, [pc, #124] @ (3361ec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -328469,38 +328467,38 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ mov.w r2, #32768 @ 0x8000 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ strd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc834 │ │ │ │ nop │ │ │ │ lsls r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #160 @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #226 @ 0xe2 │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #186 @ 0xba │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r2, 336214 │ │ │ │ lsls r5, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr1, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328532,27 +328530,27 @@ │ │ │ │ ldr r1, [pc, #460] @ (336410 ) │ │ │ │ ldr r0, [pc, #464] @ (336414 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #448] @ (336418 ) │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #448] @ (33641c ) │ │ │ │ ldr r2, [pc, #448] @ (336420 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ mov r8, r0 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 33628c │ │ │ │ ldr r3, [pc, #400] @ (33640c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -328610,15 +328608,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (336424 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #256] @ (336428 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 336282 │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33622a │ │ │ │ movs r3, #0 │ │ │ │ strh.w r7, [r0, #948] @ 0x3b4 │ │ │ │ strb.w r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -328659,66 +328657,66 @@ │ │ │ │ b.n 336282 │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33622a │ │ │ │ bic.w r3, r7, #2147483648 @ 0x80000000 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ strb.w r3, [r8, #956] @ 0x3bc │ │ │ │ b.n 336282 │ │ │ │ ldr r1, [pc, #84] @ (33642c ) │ │ │ │ ldr r0, [pc, #88] @ (336430 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 336248 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 336386 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 336386 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 3363a8 │ │ │ │ bl 335d7c │ │ │ │ b.n 336386 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #280] @ (336524 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #272 @ 0x110 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #46 @ 0x2e │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #186 @ 0xba │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #178 @ 0xb2 │ │ │ │ + cmp r4, #146 @ 0x92 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #384 @ 0x180 │ │ │ │ + add r3, sp, #256 @ 0x100 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #344] @ 0x158 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #704 @ 0x2c0 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #190 @ 0xbe │ │ │ │ + cmp r3, #158 @ 0x9e │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (336440 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r7, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -328841,15 +328839,15 @@ │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 336474 │ │ │ │ ldr r0, [pc, #264] @ (3366c8 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 336474 │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 336474 │ │ │ │ str.w ip, [r0, #960] @ 0x3c0 │ │ │ │ b.n 336474 │ │ │ │ str.w ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -328876,15 +328874,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3366cc ) │ │ │ │ ldr r0, [pc, #172] @ (3366d0 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r4, [ip, #976] @ 0x3d0 │ │ │ │ ldr.w lr, [r0, #940] @ 0x3ac │ │ │ │ mov r5, r4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 3366a0 │ │ │ │ lsl.w r5, lr, r3 │ │ │ │ orr.w lr, r5, r4 │ │ │ │ @@ -328897,15 +328895,15 @@ │ │ │ │ cbz r0, 336692 │ │ │ │ vldr d7, [pc, #84] @ 3366b8 │ │ │ │ add.w r1, r2, #976 @ 0x3d0 │ │ │ │ add r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 68f29c │ │ │ │ + bl 68f27c │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3366aa │ │ │ │ add.w r1, r1, #4320 @ 0x10e0 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ adds r1, #20 │ │ │ │ ldr.w r2, [r4, r1, lsl #2] │ │ │ │ @@ -328917,32 +328915,32 @@ │ │ │ │ b.n 336474 │ │ │ │ movs r4, #1 │ │ │ │ lsls r4, r3 │ │ │ │ bic.w lr, r5, r4 │ │ │ │ b.n 33664c │ │ │ │ ldr r0, [pc, #40] @ (3366d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ b.n 336682 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47f6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #8 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #952 @ 0x3b8 │ │ │ │ + add r0, sp, #824 @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #220 @ 0xdc │ │ │ │ + cmp r1, #188 @ 0xbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #64 @ 0x40 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #592] @ 336938 │ │ │ │ sub sp, #24 │ │ │ │ @@ -329100,24 +329098,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ lsls r2, r2, #2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 68eda8 │ │ │ │ + bl 68ed88 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r0, [sp, #16] │ │ │ │ asrge r1, r0, #31 │ │ │ │ bge.w 33671a │ │ │ │ ldr r0, [pc, #136] @ (33694c ) │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ b.n 33671a │ │ │ │ ldr.w r0, [r4, #940] @ 0x3ac │ │ │ │ movs r1, #0 │ │ │ │ b.n 33671a │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ @@ -329138,15 +329136,15 @@ │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 33671a │ │ │ │ ldr r1, [pc, #68] @ (336950 ) │ │ │ │ ldr r0, [pc, #72] @ (336954 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 336716 │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r1, r0 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ ldr.w r0, [r4, r2, lsl #2] │ │ │ │ b.n 33671a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @@ -329162,19 +329160,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, fp │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, r6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r7, #96 @ 0x60 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #16 @ (adr r6, 336964 ) │ │ │ │ + add r5, pc, #912 @ (adr r5, 336ce4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #50 @ 0x32 │ │ │ │ + movs r7, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #572] @ (336ba8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -329192,15 +329190,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #508] @ 336b98 │ │ │ │ ldr r2, [pc, #540] @ (336bbc ) │ │ │ │ mov r3, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -329213,64 +329211,64 @@ │ │ │ │ ldr r1, [pc, #520] @ (336bc4 ) │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r7 │ │ │ │ bl 2fc8e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #4 │ │ │ │ - bl 6039e0 │ │ │ │ + bl 6039c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 336b2a │ │ │ │ - bl 6299b4 │ │ │ │ + bl 629994 │ │ │ │ mov r7, r0 │ │ │ │ - bl 68ec34 │ │ │ │ + bl 68ec14 │ │ │ │ cmp.w r0, #16384 @ 0x4000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ blt.n 336aea │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (336bc8 ) │ │ │ │ add.w r5, r4, #32768 @ 0x8000 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ bl 2fb96c │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ cbz r0, 336a5e │ │ │ │ - bl 62b014 │ │ │ │ + bl 62aff4 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 336a22 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r6, #15 │ │ │ │ movs r7, #0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 629bcc │ │ │ │ + bl 629bac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336b00 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 68eda8 │ │ │ │ + bl 68ed88 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336b54 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ blx 25fb80 │ │ │ │ ldr.w r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -329284,26 +329282,26 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add r6, sp, #16 │ │ │ │ mov.w r2, #1008 @ 0x3f0 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [sp] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 68f29c │ │ │ │ + bl 68f27c │ │ │ │ vldr d7, [pc, #260] @ 336ba0 │ │ │ │ cmp r0, r7 │ │ │ │ blt.n 336b34 │ │ │ │ ldrd r3, r0, [r5, #976] @ 0x3d0 │ │ │ │ mov.w r2, #1012 @ 0x3f4 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ mvns r3, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ - bl 68f29c │ │ │ │ + bl 68f27c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336b6e │ │ │ │ ldr r2, [pc, #264] @ (336bcc ) │ │ │ │ add.w r0, r4, #17280 @ 0x4380 │ │ │ │ ldr r3, [pc, #228] @ (336bac ) │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ @@ -329322,15 +329320,15 @@ │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #224] @ (336bd4 ) │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #212] @ (336bd8 ) │ │ │ │ ldr r3, [pc, #168] @ (336bac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -329354,40 +329352,40 @@ │ │ │ │ ldr r1, [pc, #164] @ (336be4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 336b00 │ │ │ │ ldr r3, [pc, #144] @ (336be8 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #144] @ (336bec ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #144] @ (336bf0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 336b00 │ │ │ │ ldr r3, [pc, #132] @ (336bf4 ) │ │ │ │ movs r5, #253 @ 0xfd │ │ │ │ ldr r4, [pc, #132] @ (336bf8 ) │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ ldr r1, [pc, #128] @ (336bfc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 336b00 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -329396,53 +329394,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #608 @ (adr r5, 336e14 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 336d94 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #0 │ │ │ │ + movs r6, #224 @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #170 @ 0xaa │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r1, sp, #792 @ 0x318 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r4, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r7, #92] @ 0x5c │ │ │ │ + ldr r0, [r3, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ sbcs r6, r0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #152 @ 0x98 │ │ │ │ + movs r5, #120 @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r4, r1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r3, pc, #840 @ (adr r3, 336f28 ) │ │ │ │ + add r3, pc, #712 @ (adr r3, 336ea8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #172 @ 0xac │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #712 @ (adr r3, 336eb4 ) │ │ │ │ + add r3, pc, #584 @ (adr r3, 336e34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #600 @ (adr r3, 336e50 ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 336dd0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #16 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 336c54 │ │ │ │ sub sp, #20 │ │ │ │ @@ -329450,44 +329448,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (336c5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #48] @ (336c60 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (336c64 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, pc, #984 @ (adr r2, 337030 ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 336fb0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r7, #24] │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 336cbe │ │ │ │ + cbz r6, 336cb6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r2, [r2, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldc2 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #4] @ (336c70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r7, pc, #408 @ (adr r7, 336e0c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -329497,15 +329495,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (336cf0 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #64] @ 336ce0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #80] @ (336cf4 ) │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -329517,36 +329515,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (336cfc ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc8e4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #968 @ (adr r2, 3370b8 ) │ │ │ │ + add r2, pc, #840 @ (adr r2, 337038 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r4, #86 @ 0x56 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r7, pc, #144 @ (adr r7, 336d88 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #476] @ (336ee0 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ push {r4, lr} │ │ │ │ sbcs.w lr, r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ @@ -329702,22 +329700,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (336ee8 ) │ │ │ │ ldr r0, [pc, #28] @ (336eec ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ subs r7, #70 @ 0x46 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #712 @ (adr r0, 3371b4 ) │ │ │ │ + add r0, pc, #584 @ (adr r0, 337134 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r1, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #416] @ (3370a0 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -329855,23 +329853,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (3370a8 ) │ │ │ │ ldr r0, [pc, #24] @ (3370ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 336f16 │ │ │ │ subs r5, #74 @ 0x4a │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r5, #6 │ │ │ │ + subs r2, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 3370f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329879,28 +329877,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3370f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #28] @ (3370fc ) │ │ │ │ ldr r1, [pc, #32] @ (337100 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d6658 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + b.w 5d6638 │ │ │ │ + ldr r6, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #840 @ 0x348 │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ sdiv pc, r1, pc │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -329910,15 +329908,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (33716c ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #80] @ (337170 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #48] @ 337160 │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #34753 @ 0x87c1 │ │ │ │ movt r3, #33281 @ 0x8201 │ │ │ │ str.w r2, [r0, #944] @ 0x3b0 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -329932,19 +329930,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {} │ │ │ │ strh r1, [r0, #62] @ 0x3e │ │ │ │ strh r1, [r0, #16] │ │ │ │ - ldr r6, [sp, #392] @ 0x188 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + subs r0, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r0, #6 │ │ │ │ + subs r6, r4, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, r2, #4 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 3371a6 │ │ │ │ sub.w r1, r2, #8 │ │ │ │ @@ -329976,20 +329974,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3371e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r2, pc, #416 @ (adr r2, 33738c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329997,31 +329995,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (337238 ) │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (33723c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r5, [sp, #840] @ 0x348 │ │ │ │ + ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r7, #4 │ │ │ │ + subs r0, r3, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r1, #5 │ │ │ │ + subs r2, r5, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ subs r7, r1, #0 │ │ │ │ @@ -330043,15 +330041,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #12 │ │ │ │ b.n 337286 │ │ │ │ add r3, r5 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 71c4d4 │ │ │ │ + bl 71c4b4 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ cmp r6, r8 │ │ │ │ bne.n 337284 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 25df04 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ @@ -330104,19 +330102,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (337344 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r2, #0 │ │ │ │ + adds r0, r6, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r7, #0 │ │ │ │ + subs r0, r3, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ and.w r2, r2, #252 @ 0xfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 337382 │ │ │ │ cmp r2, #12 │ │ │ │ beq.n 33736a │ │ │ │ @@ -330150,15 +330148,15 @@ │ │ │ │ ldr.w r0, [r1, r2, lsl #3] │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ cmp r3, r0 │ │ │ │ bge.n 337374 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ movs r0, #12 │ │ │ │ mla r0, r0, r3, r2 │ │ │ │ - b.w 71c534 │ │ │ │ + b.w 71c514 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #2172] @ 0x87c │ │ │ │ cmp r4, r1 │ │ │ │ @@ -330194,19 +330192,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (337430 ) │ │ │ │ ldr r0, [pc, #20] @ (337434 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r3, #4 │ │ │ │ + adds r6, r7, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r4, #5 │ │ │ │ + adds r6, r0, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ movs r3, #0 │ │ │ │ @@ -330224,25 +330222,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690944 │ │ │ │ + bl 690924 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337498 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 3374c2 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690944 │ │ │ │ + bl 690924 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 337480 │ │ │ │ adds r3, r0, #4 │ │ │ │ beq.n 337472 │ │ │ │ ldr r3, [pc, #100] @ (337504 ) │ │ │ │ negs r5, r0 │ │ │ │ ldr r4, [pc, #100] @ (337508 ) │ │ │ │ @@ -330250,20 +330248,20 @@ │ │ │ │ ldr r1, [pc, #100] @ (33750c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 3374d2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690bb4 │ │ │ │ + bl 690b94 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r2, [pc, #60] @ (337510 ) │ │ │ │ ldr r3, [pc, #40] @ (337500 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -330279,19 +330277,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r7, #234 @ 0xea │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r7, #3 │ │ │ │ + adds r4, r3, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r2, #2 │ │ │ │ + adds r4, r6, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r7, #122 @ 0x7a │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -330302,25 +330300,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (3375b4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (3375b8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3375bc ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #104] @ (3375c0 ) │ │ │ │ ldr r2, [pc, #108] @ (3375c4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #108] @ (3375c8 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #1280 @ 0x500 │ │ │ │ @@ -330331,15 +330329,15 @@ │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r3, #6900 @ 0x1af4 │ │ │ │ movt r3, #4368 @ 0x1110 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ (3375d0 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -330347,33 +330345,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r2, [r1, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r2, sp, #312 @ 0x138 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r5, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #210 @ 0xd2 │ │ │ │ + udf #178 @ 0xb2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #0 │ │ │ │ + adds r2, r1, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2196] @ 0x894 │ │ │ │ cbz r3, 337610 │ │ │ │ @@ -330382,22 +330380,22 @@ │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 3375f8 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #24] @ (337614 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 260bf0 │ │ │ │ - subs r2, r7, r7 │ │ │ │ + subs r2, r3, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r0, [r0, #2192] @ 0x890 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 337630 │ │ │ │ rsb r0, r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -330413,19 +330411,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (337658 ) │ │ │ │ ldr r0, [pc, #20] @ (33765c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #576] @ 0x240 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r6, r3 │ │ │ │ + subs r6, r2, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + subs r2, r5, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (3376d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330434,55 +330432,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (3376d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #80] @ (3376dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (3376e0 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #64] @ (3376e4 ) │ │ │ │ ldr r1, [pc, #68] @ (3376e8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #56] @ (3376ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #384] @ 0x180 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r3, r5] │ │ │ │ + ldrsh r6, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #106 @ 0x6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 3375f0 │ │ │ │ + ble.n 3377b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r7, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #232] @ (3377d4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r5, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -330497,55 +330495,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (337768 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #80] @ (33776c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (337770 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #64] @ (337774 ) │ │ │ │ ldr r3, [pc, #68] @ (337778 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #52] @ (33777c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r1, r3] │ │ │ │ + ldrsh r6, [r5, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #584 @ 0x248 │ │ │ │ + add r0, sp, #456 @ 0x1c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #250 @ 0xfa │ │ │ │ + subs r3, #218 @ 0xda │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 337760 │ │ │ │ + bgt.n 337720 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #696] @ (337a30 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -330571,15 +330569,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mul.w r4, r4, r9 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r6, [pc, #172] @ (337880 ) │ │ │ │ str r2, [r0, #4] │ │ │ │ @@ -330590,15 +330588,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (337884 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d3224 │ │ │ │ + bl 5d3204 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 33783a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbnz r2, 337832 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ add r2, r4 │ │ │ │ str r6, [r2, #4] │ │ │ │ @@ -330618,57 +330616,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5d3248 │ │ │ │ + bl 5d3228 │ │ │ │ b.n 3377f8 │ │ │ │ ldr r4, [pc, #80] @ (33788c ) │ │ │ │ add.w r3, r7, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #76] @ (337890 ) │ │ │ │ mov.w r2, #436 @ 0x1b4 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 337808 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ (337894 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #56] @ (337898 ) │ │ │ │ movw r2, #431 @ 0x1af │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 337960 │ │ │ │ + bgt.n 337920 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + subs r3, #68 @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, #122 @ 0x7a │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, r3, r0 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r6, r3 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r3, r3 │ │ │ │ + adds r4, r7, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r3, r7 │ │ │ │ + adds r6, r7, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #132] @ (337934 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330679,15 +330677,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (33793c ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #2176] @ 0x880 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls.n 33791e │ │ │ │ mov r5, r0 │ │ │ │ @@ -330703,15 +330701,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr.w r9, [r3, #4] │ │ │ │ bl 382908 │ │ │ │ mov r3, r0 │ │ │ │ mla r0, r8, r4, r9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3378e0 │ │ │ │ - bl 71c684 │ │ │ │ + bl 71c664 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3378e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ bl 3828a8 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -330720,19 +330718,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r1, r7 │ │ │ │ + adds r0, r5, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -330743,24 +330741,24 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #124] @ (3379dc ) │ │ │ │ add r2, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r0, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r0, #2168] @ 0x878 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r2, [r0, #2180] @ 0x884 │ │ │ │ add.w r3, r3, r1, lsl #3 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r4 │ │ │ │ - bl 71c684 │ │ │ │ + bl 71c664 │ │ │ │ cbz r0, 33799a │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strpl.w r3, [r5, #1812] @ 0x714 │ │ │ │ bmi.n 3379ae │ │ │ │ @@ -330781,19 +330779,19 @@ │ │ │ │ movt r1, #43690 @ 0xaaaa │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r4, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 382b18 │ │ │ │ nop │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r4, #31 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r4, r4 │ │ │ │ + adds r4, r0, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (337a94 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330804,15 +330802,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r8, r2 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r1, [r0, #2180] @ 0x884 │ │ │ │ ldr r4, [pc, #136] @ (337aa0 ) │ │ │ │ mul.w r3, r5, r3 │ │ │ │ add r4, pc │ │ │ │ adds r5, r1, r3 │ │ │ │ ldr r1, [r1, r3] │ │ │ │ @@ -330824,15 +330822,15 @@ │ │ │ │ add r1, r3 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 337a80 │ │ │ │ ldr r3, [pc, #104] @ (337aa4 ) │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5d3260 │ │ │ │ + bl 5d3240 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337a62 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r5, #8] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -330841,43 +330839,43 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #68] @ (337aa8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 724508 │ │ │ │ + b.w 7244e8 │ │ │ │ ldr r0, [pc, #56] @ (337aac ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 724508 │ │ │ │ + b.w 7244e8 │ │ │ │ ldr r0, [pc, #44] @ (337ab0 ) │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #29 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r1 │ │ │ │ + adds r0, r1, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r4, r0 │ │ │ │ + adds r4, r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r6, r0 │ │ │ │ + adds r4, r2, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (337b64 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330886,15 +330884,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (337b6c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1680] @ 0x690 │ │ │ │ ldr r6, [pc, #140] @ (337b70 ) │ │ │ │ add r6, pc │ │ │ │ cbz r3, 337b4e │ │ │ │ mov r8, r0 │ │ │ │ bl 383738 │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ @@ -330908,15 +330906,15 @@ │ │ │ │ b.n 337b32 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r1, [pc, #104] @ (337b74 ) │ │ │ │ cbz r2, 337b1c │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5d3230 │ │ │ │ + bl 5d3210 │ │ │ │ ldr.w r3, [r4, #2180] @ 0x884 │ │ │ │ str r7, [r3, r5] │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ adds r5, #12 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ @@ -330937,19 +330935,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + subs r0, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 337bfc │ │ │ │ + bls.n 337bbc │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -330968,15 +330966,15 @@ │ │ │ │ mul.w r4, r7, r4 │ │ │ │ add.w r3, r8, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov fp, r2 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #2180] @ 0x884 │ │ │ │ ldr r6, [pc, #160] @ (337c5c ) │ │ │ │ adds r5, r3, r4 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 337c2e │ │ │ │ @@ -330992,24 +330990,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5d3234 │ │ │ │ + bl 5d3214 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337c1a │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5d3248 │ │ │ │ + bl 5d3228 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r1, sl, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5d3258 │ │ │ │ + bl 5d3238 │ │ │ │ cmp r0, #0 │ │ │ │ ittt ge │ │ │ │ movge r0, r7 │ │ │ │ movge r3, #1 │ │ │ │ strbge r3, [r5, #8] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -331018,36 +331016,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #52] @ (337c64 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 337c1a │ │ │ │ ldr r0, [pc, #40] @ (337c68 ) │ │ │ │ add.w r3, r8, #256 @ 0x100 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r0, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #25 │ │ │ │ + asrs r6, r0, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #264] @ (337d84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331056,15 +331054,15 @@ │ │ │ │ ldr r1, [pc, #264] @ (337d8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ addw r0, r0, #2200 @ 0x898 │ │ │ │ bl 4611c8 │ │ │ │ ldr.w r0, [r5, #1992] @ 0x7c8 │ │ │ │ bl 436b60 │ │ │ │ cbz r0, 337cd6 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ @@ -331077,15 +331075,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #212] @ (337d94 ) │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (337d98 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 470cf8 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ cbz r0, 337ce2 │ │ │ │ movs r1, #0 │ │ │ │ bl 44dc58 │ │ │ │ @@ -331137,29 +331135,29 @@ │ │ │ │ b.n 337cb0 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25e2bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (337d9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 337d60 │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r3, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r7, #23 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #880 @ (adr r2, 33810c ) │ │ │ │ + add r2, pc, #752 @ (adr r2, 33808c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #936] @ (33815c ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -331203,15 +331201,15 @@ │ │ │ │ movs r2, #12 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ str.w r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7 │ │ │ │ - bl 71c4c4 │ │ │ │ + bl 71c4a4 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ blx 25e00c │ │ │ │ ldr.w r3, [r5, #1816] @ 0x718 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 337fd4 │ │ │ │ @@ -331267,15 +331265,15 @@ │ │ │ │ ldr r1, [pc, #688] @ (338178 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 337e52 │ │ │ │ ldr r2, [pc, #668] @ (33817c ) │ │ │ │ ldr r3, [pc, #636] @ (338160 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -331322,27 +331320,27 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ strd r2, r4, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ce0 │ │ │ │ + b.w 723cc0 │ │ │ │ ldr r1, [pc, #556] @ (338190 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #556] @ (338194 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #552] @ (338198 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #536] @ (33819c ) │ │ │ │ ldr r3, [pc, #476] @ (338160 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331364,15 +331362,15 @@ │ │ │ │ mov.w r2, #488 @ 0x1e8 │ │ │ │ ldr r1, [pc, #492] @ (3381a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25e99c │ │ │ │ b.n 337e52 │ │ │ │ ldr r3, [pc, #468] @ (3381ac ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r6, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ @@ -331390,15 +331388,15 @@ │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ and.w r6, r3, #2 │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 338090 │ │ │ │ bl 382af4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331407,15 +331405,15 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 337780 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33811c │ │ │ │ mov r0, r8 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 337e4a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25fcac <__fstat64_time64@plt> │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 3380f0 │ │ │ │ movs r2, #2 │ │ │ │ @@ -331443,18 +331441,18 @@ │ │ │ │ ldr r1, [pc, #328] @ (3381c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 71c52c │ │ │ │ + bl 71c50c │ │ │ │ ldr.w r6, [r5, #2180] @ 0x884 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r6, r7] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 338144 │ │ │ │ ldr r3, [pc, #292] @ (3381cc ) │ │ │ │ @@ -331463,50 +331461,50 @@ │ │ │ │ ldr r1, [pc, #296] @ (3381d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r0, [r6, r7] │ │ │ │ ldr r1, [pc, #280] @ (3381d8 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add r3, r7 │ │ │ │ - bl 7316e0 │ │ │ │ + bl 7316c0 │ │ │ │ b.n 337e4a │ │ │ │ ldr r3, [pc, #264] @ (3381dc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #264] @ (3381e0 ) │ │ │ │ ldr r1, [pc, #264] @ (3381e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 337e52 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #240] @ (3381e8 ) │ │ │ │ ldr r3, [pc, #244] @ (3381ec ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #240] @ (3381f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ mov r0, r6 │ │ │ │ blx 25e99c │ │ │ │ b.n 337e52 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ bl 382908 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331515,15 +331513,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ add r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 5d3258 │ │ │ │ + bl 5d3238 │ │ │ │ b.n 337e4a │ │ │ │ ldr r3, [pc, #176] @ (3381f8 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #176] @ (3381fc ) │ │ │ │ ldr r0, [pc, #176] @ (338200 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -331536,86 +331534,86 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #130 @ 0x82 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r5, #250 @ 0xfa │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r5, #190 @ 0xbe │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + asrs r4, r0, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r5, #110 @ 0x6e │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r5, #34 @ 0x22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r4, #19 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #424] @ 0x1a8 │ │ │ │ + str r0, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r7, #14 │ │ │ │ + asrs r6, r3, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + ldrh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 3381fc │ │ │ │ + bmi.n 3381bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #154 @ 0x9a │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 3380f8 │ │ │ │ + bcc.n 3382b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, #56] @ 0x38 │ │ │ │ + ldrh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 3382a8 │ │ │ │ + bcc.n 338268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r5, #9 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r3, #1 │ │ │ │ + asrs r4, r7, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r6, #10 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r3, #54] @ 0x36 │ │ │ │ + ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r7, #32 │ │ │ │ + asrs r0, r3, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r6, #31 │ │ │ │ + lsrs r0, r2, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (3382cc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -331660,25 +331658,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r3, r5, #2192 @ 0x890 │ │ │ │ add.w r0, r5, #1776 @ 0x6f0 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ str.w r6, [r5, #2192] @ 0x890 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 690bb4 │ │ │ │ + bl 690b94 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r1, [sp] │ │ │ │ bl 337da0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338250 │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ b.n 338250 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (3382d8 ) │ │ │ │ movw r2, #598 @ 0x256 │ │ │ │ ldr r1, [pc, #32] @ (3382dc ) │ │ │ │ ldr r0, [pc, #36] @ (3382e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -331689,19 +331687,19 @@ │ │ │ │ nop │ │ │ │ cmp r2, #54 @ 0x36 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r0, #26 │ │ │ │ + lsrs r2, r4, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r6, #5 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 3382fa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -331719,15 +331717,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (33835c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 33833e │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 3834bc │ │ │ │ @@ -331740,19 +331738,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #6 │ │ │ │ + cmp r7, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 338368 │ │ │ │ + beq.n 338328 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r4, #0 │ │ │ │ @@ -331782,15 +331780,15 @@ │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ add.w r3, r9, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #62 @ 0x3e │ │ │ │ it eq │ │ │ │ addeq r5, sp, #44 @ 0x2c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #32] │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 3384ee │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ @@ -331835,15 +331833,15 @@ │ │ │ │ ldr r1, [pc, #732] @ (33871c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #910 @ 0x38e │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r4, #2200 @ 0x898 │ │ │ │ bl 461160 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 338504 │ │ │ │ ldr r5, [pc, #700] @ (338720 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -331852,33 +331850,33 @@ │ │ │ │ add r5, pc │ │ │ │ ldr.w r6, [r4, #1992] @ 0x7c8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ bl 470cac │ │ │ │ ldr r2, [pc, #672] @ (33872c ) │ │ │ │ ldr r1, [pc, #672] @ (338730 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #2 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ movs r2, #12 │ │ │ │ bl 38661c │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #640] @ (338734 ) │ │ │ │ ldr r3, [pc, #584] @ (3386fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331901,21 +331899,21 @@ │ │ │ │ ldr r2, [pc, #584] @ (338738 ) │ │ │ │ add.w r3, r9, #404 @ 0x194 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #850 @ 0x352 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 3384b0 │ │ │ │ add.w r0, r4, #1776 @ 0x6f0 │ │ │ │ add.w sl, r4, #1776 @ 0x6f0 │ │ │ │ - bl 690e00 │ │ │ │ + bl 690de0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33879a │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3373b4 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ strd r6, r6, [sp, #36] @ 0x24 │ │ │ │ @@ -331935,15 +331933,15 @@ │ │ │ │ ldr r2, [pc, #492] @ (33873c ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 338630 │ │ │ │ ldr.w r3, [r4, #2196] @ 0x894 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33857c │ │ │ │ ldr.w r3, [r4, #1816] @ 0x718 │ │ │ │ @@ -331954,15 +331952,15 @@ │ │ │ │ ldr r1, [pc, #448] @ (338744 ) │ │ │ │ mov r0, sl │ │ │ │ strd r3, r4, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ ldr.w r0, [r4, #2176] @ 0x880 │ │ │ │ movs r1, #12 │ │ │ │ blx 25dda0 │ │ │ │ ldr.w r3, [r4, #1768] @ 0x6e8 │ │ │ │ str.w r0, [r4, #2180] @ 0x884 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 33842a │ │ │ │ @@ -331974,28 +331972,28 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r8 │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r6 │ │ │ │ ldrh.w r1, [r4, #2176] @ 0x880 │ │ │ │ mov r3, r5 │ │ │ │ bl 38323c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 338768 │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r4, #2176] @ 0x880 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33842a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3834bc │ │ │ │ @@ -332011,18 +332009,18 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 337438 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 338638 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 338564 │ │ │ │ mov r0, r5 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 338504 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cs │ │ │ │ movcs r3, #1 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -332032,26 +332030,26 @@ │ │ │ │ ldr r2, [pc, #256] @ (338754 ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #678 @ 0x2a6 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 338564 │ │ │ │ ldr r2, [pc, #236] @ (338758 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ add r0, sp, #32 │ │ │ │ movw r2, #650 @ 0x28a │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 338564 │ │ │ │ str.w r0, [r4, #1816] @ 0x718 │ │ │ │ b.n 3386ae │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -332070,94 +332068,94 @@ │ │ │ │ bl 337438 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33868e │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 338564 │ │ │ │ ldr r3, [pc, #144] @ (33875c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #144] @ (338760 ) │ │ │ │ ldr r1, [pc, #144] @ (338764 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #891 @ 0x37b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 338504 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #208 @ 0xd0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #200 @ 0xc8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #22 │ │ │ │ + lsrs r6, r1, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r0, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r3, #28] │ │ │ │ + ldrh r0, [r7, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r7, #4 │ │ │ │ + asrs r6, r3, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r7, #19 │ │ │ │ + lsrs r0, r3, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r5, #26] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r5, r5] │ │ │ │ + str r4, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r6, #140 @ 0x8c │ │ │ │ + cmp r6, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r0, #30 │ │ │ │ + lsrs r0, r4, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r7, #29 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ bl 3c4746 │ │ │ │ - cmp r5, #96 @ 0x60 │ │ │ │ + cmp r5, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r6, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r7, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r3, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r2, #25 │ │ │ │ + lsrs r4, r6, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #64] @ (3387ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 723890 │ │ │ │ + bl 723870 │ │ │ │ b.n 338504 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 338564 │ │ │ │ ldr r3, [pc, #48] @ (3387b0 ) │ │ │ │ movw r2, #705 @ 0x2c1 │ │ │ │ ldr r1, [pc, #44] @ (3387b4 ) │ │ │ │ @@ -332170,23 +332168,23 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #32] @ (3387bc ) │ │ │ │ add.w r3, r9, #428 @ 0x1ac │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - lsrs r0, r6, #23 │ │ │ │ + lsrs r0, r2, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r2, #2] │ │ │ │ + ldrh r0, [r6, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r6, #6 │ │ │ │ + lsrs r6, r2, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r5, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (338830 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -332197,47 +332195,47 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #1776 @ 0x6f0 │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cbz r0, 338804 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 338360 │ │ │ │ ldr r2, [pc, #52] @ (33883c ) │ │ │ │ add.w r3, r4, #492 @ 0x1ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1106 @ 0x452 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + strh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r5, #10 │ │ │ │ + lsrs r0, r1, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r3, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (3388ec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332248,38 +332246,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 3388c0 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 44dc64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbnz r0, 33888c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 338360 │ │ │ │ ldr.w r0, [r3, #1772] @ 0x6ec │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ ldr r2, [pc, #96] @ (3388f8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1046 @ 0x416 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332287,33 +332285,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (3388fc ) │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r7, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r4, #8 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #92 @ 0x5c │ │ │ │ + cmp r1, #60 @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r0, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (33899c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332321,15 +332319,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #140] @ (3389a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ bl 337ab4 │ │ │ │ add.w r3, r5, #1808 @ 0x710 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -332347,15 +332345,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #80] @ (3389ac ) │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 338942 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -332368,23 +332366,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r4, #32 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r5, #5 │ │ │ │ + lsrs r0, r1, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #360] @ (338b2c ) │ │ │ │ @@ -332404,15 +332402,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #336] @ (338b40 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ bl 382af4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ @@ -332460,15 +332458,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #228] @ (338b50 ) │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ mov r9, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 338b08 │ │ │ │ @@ -332484,28 +332482,28 @@ │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ bl 337780 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338a92 │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ subs r4, #1 │ │ │ │ bmi.n 338a3c │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ mul.w r7, r3, r4 │ │ │ │ adds r1, r2, r7 │ │ │ │ ldr r2, [r2, r7] │ │ │ │ cbz r2, 338ae2 │ │ │ │ ldr r2, [pc, #132] @ (338b54 ) │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5d3230 │ │ │ │ + bl 5d3210 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, r7] │ │ │ │ subs r4, #1 │ │ │ │ bcs.n 338abe │ │ │ │ b.n 338a3c │ │ │ │ ldr r2, [pc, #108] @ (338b58 ) │ │ │ │ @@ -332529,52 +332527,52 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 383600 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338a3c │ │ │ │ ldr r0, [pc, #72] @ (338b68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 338aba │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r3, #29 │ │ │ │ + lsls r0, r7, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #16 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stc 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ mcr 15, 6, pc, cr11, cr15, {7} @ │ │ │ │ bl 39ab66 │ │ │ │ - lsrs r0, r5, #11 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (338b7c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d64 │ │ │ │ + b.w 5d9d44 │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -332605,15 +332603,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 690bb4 │ │ │ │ + bl 690b94 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 338cce │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ @@ -332643,15 +332641,15 @@ │ │ │ │ strh r2, [r3, #20] │ │ │ │ movs r2, #0 │ │ │ │ blx 25e00c │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 71c4c4 │ │ │ │ + bl 71c4a4 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 338d52 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ @@ -332678,15 +332676,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 338cbc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 71c52c │ │ │ │ + bl 71c50c │ │ │ │ adds r6, #16 │ │ │ │ blx 25e99c │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 338ca6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -332746,15 +332744,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 338c84 │ │ │ │ ldr r1, [pc, #164] @ (338df8 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7316e0 │ │ │ │ + bl 7316c0 │ │ │ │ b.n 338c56 │ │ │ │ ldr r1, [pc, #148] @ (338dfc ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 338c2e │ │ │ │ ldr r1, [pc, #140] @ (338e00 ) │ │ │ │ @@ -332762,15 +332760,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 338c2e │ │ │ │ ldr r0, [pc, #132] @ (338e04 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 338c2e │ │ │ │ ldr r1, [pc, #120] @ (338e08 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 338ce0 │ │ │ │ @@ -332779,29 +332777,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 338ce0 │ │ │ │ ldr r0, [pc, #104] @ (338e0c ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 338ce0 │ │ │ │ ldr r3, [pc, #92] @ (338e10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 338d1c │ │ │ │ ldr r3, [pc, #68] @ (338e00 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 338d1c │ │ │ │ ldr r0, [pc, #76] @ (338e14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 338d1c │ │ │ │ ldr r3, [pc, #68] @ (338e18 ) │ │ │ │ movs r2, #206 @ 0xce │ │ │ │ ldr r1, [pc, #68] @ (338e1c ) │ │ │ │ ldr r0, [pc, #72] @ (338e20 ) │ │ │ │ add r3, pc │ │ │ │ @@ -332809,41 +332807,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #186 @ 0xba │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 338fd4 │ │ │ │ + b.n 338f94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, lr │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + lsrs r6, r5, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #3 │ │ │ │ + lsrs r4, r2, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r0, #2 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r7, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332860,35 +332858,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690944 │ │ │ │ + bl 690924 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 338e80 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 338e8a │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690944 │ │ │ │ + bl 690924 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 338e68 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 338e5a │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 338e9a │ │ │ │ mov r0, r6 │ │ │ │ - bl 690bb4 │ │ │ │ + bl 690b94 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (338ed0 ) │ │ │ │ ldr r3, [pc, #44] @ (338ecc ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -332919,44 +332917,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (338f48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w ip, [pc, #72] @ 338f4c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (338f50 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r1, #24] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r8, sp │ │ │ │ + mov r8, r9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #680] @ 0x2a8 │ │ │ │ + str r0, [sp, #552] @ 0x228 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #226 @ 0xe2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -332977,31 +332975,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (338f98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r2, #10 │ │ │ │ + lsls r0, r6, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (339028 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 339012 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 71c684 │ │ │ │ + bl 71c664 │ │ │ │ cbnz r0, 338fce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -333010,33 +333008,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 338ff2 │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldr r3, [pc, #60] @ (339030 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 338fda │ │ │ │ ldr r3, [pc, #52] @ (339034 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 338fda │ │ │ │ ldr r0, [pc, #48] @ (339038 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 338fda │ │ │ │ ldr r3, [pc, #40] @ (33903c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (339040 ) │ │ │ │ ldr r0, [pc, #40] @ (339044 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -333048,21 +333046,21 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #29 │ │ │ │ + lsls r2, r2, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r3, #14] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r0, #25 │ │ │ │ + lsls r0, r4, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r5, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 339268 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -333082,34 +333080,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (33927c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #496] @ (339280 ) │ │ │ │ ldr r1, [pc, #496] @ (339284 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 25fb80 │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 690e40 │ │ │ │ + bl 690e20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 339194 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 338e24 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -333155,27 +333153,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #340] @ (339294 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 33916a │ │ │ │ ldr r3, [pc, #324] @ (339298 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (33929c ) │ │ │ │ ldr r1, [pc, #328] @ (3392a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #312] @ (3392a4 ) │ │ │ │ ldr r3, [pc, #260] @ (339274 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -333193,39 +333191,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (3392ac ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 33916a │ │ │ │ ldr r3, [pc, #256] @ (3392b0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #256] @ (3392b4 ) │ │ │ │ ldr r1, [pc, #256] @ (3392b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 33916a │ │ │ │ ldr r2, [pc, #240] @ (3392bc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (3392c0 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6911b4 │ │ │ │ + bl 691194 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (3392c4 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -333247,89 +333245,89 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3390f0 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (3392d0 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3390f0 │ │ │ │ ldr r1, [pc, #152] @ (3392d4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 339126 │ │ │ │ ldr r1, [pc, #132] @ (3392cc ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 339126 │ │ │ │ ldr r0, [pc, #132] @ (3392d8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 339126 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r2, #12] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, r4, r7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r5, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #29 │ │ │ │ + lsls r0, r1, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, r2, r7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bx r1 │ │ │ │ + mov sl, sp │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bx r4 │ │ │ │ + bx r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r6, #31 │ │ │ │ + lsls r6, r2, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r4, #4] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, r4, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r0, #28 │ │ │ │ + lsls r4, r4, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [fp :128] │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - lsls r0, r7, #29 │ │ │ │ + lsls r0, r3, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r4, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #26 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (3394d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333387,15 +333385,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 33938e │ │ │ │ ldr r0, [pc, #356] @ (3394e8 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 3393b2 │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -333407,15 +333405,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 3393a4 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71c534 │ │ │ │ + b.w 71c514 │ │ │ │ ldr r0, [pc, #296] @ (3394ec ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 3393d4 │ │ │ │ ldr r0, [pc, #280] @ (3394e4 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -333436,19 +333434,19 @@ │ │ │ │ bpl.n 339314 │ │ │ │ ldr r0, [pc, #256] @ (3394f4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r0, [pc, #244] @ (3394f8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 339494 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 339314 │ │ │ │ @@ -333466,15 +333464,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 339314 │ │ │ │ ldr r0, [pc, #184] @ (339500 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 3393dc │ │ │ │ add r3, pc, #8 @ (adr r3, 339460 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -333514,27 +333512,27 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #24 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r7, #21 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r2, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (3395a0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -333543,25 +333541,25 @@ │ │ │ │ ldr r1, [pc, #140] @ (3395a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #124] @ (3395ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #124] @ (3395b0 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #80] @ 339598 │ │ │ │ ldr r2, [pc, #104] @ (3395b4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (3395b8 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -333589,27 +333587,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + ldrb r4, [r7, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ + negs r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, r2 │ │ │ │ + negs r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r4, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r4, #10 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r6, [r3, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vhadd.u q0, q6, q1 │ │ │ │ + vhadd.u16 q0, q6, q1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (339754 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #392] @ (339758 ) │ │ │ │ @@ -333681,20 +333679,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3395e8 │ │ │ │ ldr r0, [pc, #232] @ (339768 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3395e8 │ │ │ │ ldr r0, [pc, #224] @ (33976c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 339712 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3395e8 │ │ │ │ @@ -333730,15 +333728,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (339760 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3395e8 │ │ │ │ ldr r0, [pc, #104] @ (339774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3395e8 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 33969e │ │ │ │ add r3, pc, #8 @ (adr r3, 339720 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -333761,25 +333759,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add ip, r9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #15 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #15 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (339780 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -333788,44 +333786,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (3397e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #60] @ (3397e8 ) │ │ │ │ ldr r1, [pc, #60] @ (3397ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3357ec │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38661c │ │ │ │ - ldrb r0, [r3, #12] │ │ │ │ + ldrb r0, [r7, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r7, #13 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #14 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r6, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (339880 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333834,31 +333832,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (339888 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #112] @ (33988c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (339890 ) │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #96] @ (339894 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #88] @ (339898 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -333876,32 +333874,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r5, #10] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r5, #174 @ 0xae │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r7, r3 │ │ │ │ + subs r0, r3, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 339910 │ │ │ │ + cbnz r4, 339908 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #38 @ 0x26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ ldrb r4, [r6, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (3398a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrb r2, [r4, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -333968,25 +333966,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (3399ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #76] @ (3399b0 ) │ │ │ │ ldr r1, [pc, #76] @ (3399b4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #60] @ (3399b8 ) │ │ │ │ ldr r3, [pc, #64] @ (3399bc ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (3399c0 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -333999,23 +333997,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r4, #6] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334033,55 +334031,55 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #68] @ (339a44 ) │ │ │ │ ldr r1, [pc, #72] @ (339a48 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #60] @ (339a4c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (339a50 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r6, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r3, #5 │ │ │ │ + lsls r6, r7, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r5, #5 │ │ │ │ + lsls r4, r1, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r1, #5 │ │ │ │ + lsls r4, r5, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (339af4 ) │ │ │ │ @@ -334092,27 +334090,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #124] @ (339b00 ) │ │ │ │ ldr r1, [pc, #124] @ (339b04 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (339b08 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #108] @ (339b0c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 339ad0 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -334140,36 +334138,36 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 339aa4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (339b18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 339aa4 │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r1, #3 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r3, #3 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ + subs r3, #44 @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #40] @ 0x28 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r7, #6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mvns r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #2 │ │ │ │ + lsls r2, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (339bbc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -334178,15 +334176,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (339bc4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (339bc8 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 339b7e │ │ │ │ @@ -334195,15 +334193,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (339bd0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #104] @ (339bd4 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 339b92 │ │ │ │ @@ -334226,39 +334224,37 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 339b7a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (339be0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 339b7a │ │ │ │ nop │ │ │ │ - strb r0, [r0, #31] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, r1 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - movs r0, r3 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ + vmla.i32 q8, q5, d2[0] │ │ │ │ + vrev64.32 q8, q1 │ │ │ │ asrs r4, r0, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 q8, q1, d2[0] │ │ │ │ + vmla.i q8, q1, d2[0] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 339ddc │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #484] @ (339de0 ) │ │ │ │ @@ -334269,15 +334265,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (339de8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 339d52 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (339de4 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -334287,15 +334283,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (339df4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #432] @ (339df8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 339db2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 339d7c │ │ │ │ @@ -334312,15 +334308,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (339e04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #368] @ (339df8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339c52 │ │ │ │ ldr r3, [pc, #376] @ (339e08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334333,29 +334329,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 339c52 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (339e10 ) │ │ │ │ ldr r0, [pc, #364] @ (339e14 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 339c52 │ │ │ │ ldr.w ip, [pc, #356] @ 339e18 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (339e1c ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (339e20 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #288] @ (339df8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339c52 │ │ │ │ ldr r3, [pc, #296] @ (339e08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334368,29 +334364,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 339c52 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (339e24 ) │ │ │ │ ldr r0, [pc, #304] @ (339e28 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 339c52 │ │ │ │ ldr.w ip, [pc, #296] @ 339e2c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (339e30 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (339e34 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #208] @ (339df8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339c52 │ │ │ │ ldr r3, [pc, #216] @ (339e08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334403,27 +334399,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 339c52 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (339e38 ) │ │ │ │ ldr r0, [pc, #244] @ (339e3c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 339c52 │ │ │ │ ldr.w ip, [pc, #236] @ 339e40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (339e44 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (339e48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #132] @ (339df8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 339d8e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334443,15 +334439,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 339d78 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (339e4c ) │ │ │ │ ldr r0, [pc, #168] @ (339e50 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 339d78 │ │ │ │ ldr r3, [pc, #84] @ (339e08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 339c52 │ │ │ │ ldr r3, [pc, #76] @ (339e0c ) │ │ │ │ @@ -334460,69 +334456,69 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 339c52 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (339e54 ) │ │ │ │ ldr r0, [pc, #136] @ (339e58 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 339c52 │ │ │ │ nop │ │ │ │ - strb r0, [r7, #27] │ │ │ │ + strb r0, [r3, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vhadd.u q0, q4, q1 │ │ │ │ - vhadd.u8 q8, q5, q1 │ │ │ │ + vhadd.u16 q0, q4, q1 │ │ │ │ + vhadd.u32 q0, q5, q1 │ │ │ │ asrs r2, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r0, [r0, #27] │ │ │ │ + strb r0, [r4, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r1, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #70 @ 0x46 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, #24] │ │ │ │ + strh r4, [r1, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u q0, q6, q1 │ │ │ │ - vhadd.u16 q0, q1, q1 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + vhadd.u16 q0, q6, q1 │ │ │ │ + cdp2 0, 15, cr0, cr2, cr2, {2} │ │ │ │ + strb r6, [r2, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + strh r4, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 13, cr0, cr12, cr2, {2} │ │ │ │ - cdp2 0, 12, cr0, cr2, cr2, {2} │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + cdp2 0, 11, cr0, cr12, cr2, {2} │ │ │ │ + cdp2 0, 10, cr0, cr2, cr2, {2} │ │ │ │ + strb r6, [r0, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r5, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 6, cr0, cr4, cr2, {2} │ │ │ │ - cdp2 0, 7, cr0, cr2, cr2, {2} │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + cdp2 0, 4, cr0, cr4, cr2, {2} │ │ │ │ + cdp2 0, 5, cr0, cr2, cr2, {2} │ │ │ │ + strb r6, [r6, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #120 @ 0x78 │ │ │ │ + subs r0, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r7, #16] │ │ │ │ + strh r6, [r3, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 5, cr0, cr4, cr2, {2} │ │ │ │ - cdp2 0, 1, cr0, cr2, cr2, {2} │ │ │ │ - cdp2 0, 2, cr0, cr0, cr2, {2} │ │ │ │ - stc2l 0, cr0, [sl, #264]! @ 0x108 │ │ │ │ + cdp2 0, 3, cr0, cr4, cr2, {2} │ │ │ │ + ldc2l 0, cr0, [r2, #264]! @ 0x108 │ │ │ │ + cdp2 0, 0, cr0, cr0, cr2, {2} │ │ │ │ + stc2l 0, cr0, [sl, #264] @ 0x108 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334619,15 +334615,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 33a0ac │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33a010 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (33a1d4 ) │ │ │ │ @@ -334645,15 +334641,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 339ef4 │ │ │ │ ldr r0, [pc, #532] @ (33a1e0 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 339ef4 │ │ │ │ ldr r1, [pc, #504] @ (33a1e4 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -334664,15 +334660,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 339ef4 │ │ │ │ ldr r0, [pc, #484] @ (33a1e8 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 339ef4 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 33a16a │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -334840,18 +334836,18 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl], #-264 @ 0xfffffef8 │ │ │ │ + ldc2 0, cr0, [sl], {66} @ 0x42 │ │ │ │ adds r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8], #-264 @ 0xfffffef8 │ │ │ │ + ldc2 0, cr0, [r8], {66} @ 0x42 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 33a62c │ │ │ │ cmp r2, #16 │ │ │ │ mov r4, r0 │ │ │ │ @@ -334945,15 +334941,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (33a640 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33a39e │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 33a248 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -334966,15 +334962,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 33a248 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -334994,15 +334990,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 33a248 │ │ │ │ add r1, pc, #8 @ (adr r1, 33a3bc ) │ │ │ │ @@ -335139,15 +335135,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a45c │ │ │ │ b.n 33a44a │ │ │ │ ldr r0, [pc, #312] @ (33a644 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 33a242 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33a2d8 │ │ │ │ @@ -335234,16 +335230,16 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d0[2]}, [r4], r2 │ │ │ │ - @ instruction: 0xf75e0042 │ │ │ │ + vst1.8 {d0[2]}, [r4], r2 │ │ │ │ + @ instruction: 0xf73e0042 │ │ │ │ │ │ │ │ 0033a648 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ add.w lr, r0, r3 │ │ │ │ @@ -335363,15 +335359,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -335432,15 +335428,15 @@ │ │ │ │ bne.n 33a7ba │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 33a7ba │ │ │ │ b.n 33a700 │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0033a874 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335460,32 +335456,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - orr.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + bic.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33a8c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r6, [r3, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 484718 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7ad0 │ │ │ │ + b.w 5d7ab0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (33a984 ) │ │ │ │ @@ -335496,15 +335492,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (33a98c ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33a874 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335514,15 +335510,15 @@ │ │ │ │ bl 38690c │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 484164 │ │ │ │ mov r0, r5 │ │ │ │ bl 33a648 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (33a990 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -335530,19 +335526,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 484694 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 484104 │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ + ldr r4, [r1, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #200 @ 0xc8 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #26] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r0, #7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335553,27 +335549,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (33aa30 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #116] @ (33aa34 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (33aa38 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #92] @ (33aa3c ) │ │ │ │ ldr r2, [pc, #96] @ (33aa40 ) │ │ │ │ ldr r3, [pc, #96] @ (33aa44 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -335585,41 +335581,41 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #42 @ 0x2a │ │ │ │ + cmp r4, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r5, #23] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r2, #5 │ │ │ │ + lsrs r6, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf3300042 │ │ │ │ + @ instruction: 0xf3100042 │ │ │ │ movs r0, #94 @ 0x5e │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 33aaa8 │ │ │ │ @@ -335629,15 +335625,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33aab0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #52] @ (33aab4 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (33aab8 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335647,22 +335643,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r1, #12] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r1, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #536 @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf2b60042 │ │ │ │ - bls.n 33aaec │ │ │ │ + @ instruction: 0xf2960042 │ │ │ │ + bhi.n 33aaac │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -335697,15 +335693,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 33aaf2 │ │ │ │ ldr r2, [pc, #68] @ (33ab78 ) │ │ │ │ ldr r3, [pc, #44] @ (33ab60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -335724,19 +335720,19 @@ │ │ │ │ nop │ │ │ │ lsls r0, r7, #5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r1, sp, #208 @ 0xd0 │ │ │ │ + add r1, sp, #80 @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #5 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r3, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -335748,24 +335744,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (33abe8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #72] @ (33abec ) │ │ │ │ ldr r1, [pc, #72] @ (33abf0 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #60] @ (33abf4 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (33abf8 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335775,26 +335771,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + str r4, [r7, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r0, #30 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #392 @ 0x188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #52 @ 0x34 │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r7, #15] │ │ │ │ + strb r0, [r3, #15] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sbcs.w r0, lr, #66 @ 0x42 │ │ │ │ - bvc.n 33abbc │ │ │ │ + adcs.w r0, lr, #66 @ 0x42 │ │ │ │ + bvc.n 33ab7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (33ac58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -335804,32 +335800,32 @@ │ │ │ │ ldr r1, [pc, #72] @ (33ac60 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 46d004 │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 25df04 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 3813d8 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 484718 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf13e0042 │ │ │ │ - adc.w r0, ip, #66 @ 0x42 │ │ │ │ + adds.w r0, lr, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf12c0042 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r5, #2368] @ 0x940 │ │ │ │ @@ -335891,15 +335887,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 260c50 │ │ │ │ nop │ │ │ │ - str r4, [r7, #100] @ 0x64 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 33ac64 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -336090,19 +336086,19 @@ │ │ │ │ mov r3, r2 │ │ │ │ b.n 33aecc │ │ │ │ bl 260c20 │ │ │ │ nop │ │ │ │ cdp2 0, 6, cr0, cr4, cr10, {3} │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q0, q7, q1 │ │ │ │ - str r0, [r4, #72] @ 0x48 │ │ │ │ + vhadd.s16 q0, q7, q1 │ │ │ │ + str r0, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vhadd.s8 q0, q2, q1 │ │ │ │ - cdp 0, 10, cr0, cr14, cr2, {2} │ │ │ │ + cdp 0, 14, cr0, cr4, cr2, {2} │ │ │ │ + cdp 0, 8, cr0, cr14, cr2, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (33b048 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #212] @ (33b04c ) │ │ │ │ @@ -336110,30 +336106,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (33b050 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #196] @ (33b054 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (33b058 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (33b05c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3fc │ │ │ │ + bl 5da3dc │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 33afc0 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -336146,15 +336142,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (33b060 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (33b064 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (33b068 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -336180,29 +336176,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 260cb0 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #92 @ 0x5c │ │ │ │ + movs r6, #60 @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + strb r2, [r0, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r0, #14 │ │ │ │ + lsls r6, r4, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #520 @ (adr r4, 33b264 ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 33b1e4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r0, [r3, #15] │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r4, r0, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cdp 0, 5, cr0, cr8, cr2, {2} │ │ │ │ + cdp 0, 3, cr0, cr8, cr2, {2} │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -336216,15 +336212,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 33b0b2 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 33b2e8 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -336239,15 +336235,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (33b314 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 33b0f0 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 33b2e8 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -336284,15 +336280,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33b2cc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 33b194 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #432] @ (33b31c ) │ │ │ │ ldr r3, [pc, #416] @ (33b30c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336360,15 +336356,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 484164 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 33ac64 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (33b330 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -336398,15 +336394,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (33b33c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (33b340 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 46cdf0 │ │ │ │ b.n 33b168 │ │ │ │ @@ -336442,24 +336438,24 @@ │ │ │ │ strb r4, [r7, #10] │ │ │ │ lsls r3, r5, #1 │ │ │ │ strb r6, [r7, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xfae4006a │ │ │ │ str r6, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stc 0, cr0, [lr], #264 @ 0x108 │ │ │ │ - ldc 0, cr0, [r4], {66} @ 0x42 │ │ │ │ - ldcl 0, cr0, [r6], #-264 @ 0xfffffef8 │ │ │ │ + stc 0, cr0, [lr], {66} @ 0x42 │ │ │ │ + ldcl 0, cr0, [r4], #-264 @ 0xfffffef8 │ │ │ │ + mrrc 0, 4, r0, r6, cr2 │ │ │ │ strb r6, [r7, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r7, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xeab60042 │ │ │ │ - pkhbt r0, r8, r2, lsl #1 │ │ │ │ + eors.w r0, r6, r2, lsl #1 │ │ │ │ + @ instruction: 0xeaa80042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -337284,20 +337280,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf264006a │ │ │ │ movw r0, #32874 @ 0x806a │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33b6a8 │ │ │ │ + b.n 33b668 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf0c4006a │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33c2d8 │ │ │ │ + b.n 33c298 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vhadd.s16 q8, q2, q13 │ │ │ │ ldr r2, [pc, #44] @ (33bd88 ) │ │ │ │ ldr r3, [pc, #48] @ (33bd8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -337600,19 +337596,19 @@ │ │ │ │ cdp 0, 10, cr0, cr8, cr10, {3} │ │ │ │ cdp 0, 10, cr0, cr0, cr10, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [r0, #424] @ 0x1a8 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33c190 │ │ │ │ + b.n 33c150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #188 @ 0xbc │ │ │ │ + udf #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -337923,19 +337919,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adc.w r0, r6, sl, asr #1 │ │ │ │ adc.w r0, r2, sl, asr #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb ip, {r1, r3, r5, r6} │ │ │ │ - str r0, [r0, r0] │ │ │ │ + ldr r7, [pc, #896] @ (33c81c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 33c598 │ │ │ │ + blt.n 33c558 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (33c6b8 ) │ │ │ │ @@ -338133,21 +338129,21 @@ │ │ │ │ b.n 33c58a │ │ │ │ bl 260c80 │ │ │ │ blx 25ff9c │ │ │ │ bl 260c20 │ │ │ │ nop │ │ │ │ b.n 33c5f0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bge.n 33c6b0 │ │ │ │ + bge.n 33c670 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 33c610 │ │ │ │ + bge.n 33c5d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 33c6b0 │ │ │ │ + bls.n 33c670 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (33c860 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -338301,15 +338297,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ b.n 33c124 │ │ │ │ lsls r2, r5, #1 │ │ │ │ b.n 33c0d4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 33c80c │ │ │ │ + bhi.n 33c7cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 33cad4 │ │ │ │ @@ -338524,33 +338520,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 33caa4 │ │ │ │ blx 25ff9c │ │ │ │ bl 260c50 │ │ │ │ nop │ │ │ │ b.n 33d248 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bhi.n 33cb00 │ │ │ │ + bvc.n 33cac0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #312] @ (33cc1c ) │ │ │ │ + ldr r1, [pc, #184] @ (33cb9c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 33cb58 │ │ │ │ + bcc.n 33cb18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 33cbd0 │ │ │ │ + bcc.n 33cb90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 33cb9c │ │ │ │ + bvc.n 33cb5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 33cb04 │ │ │ │ + bvs.n 33cac4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (33cb00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r4, [pc, #728] @ (33cddc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 33cb7c │ │ │ │ @@ -338588,27 +338584,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 33cb2c │ │ │ │ ldr r0, [pc, #32] @ (33cb8c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33cb2c │ │ │ │ nop │ │ │ │ b.n 33cde4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 33cbc0 │ │ │ │ + bge.n 33cb80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (33cca4 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -338701,15 +338697,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33cbbc │ │ │ │ ldr r0, [pc, #48] @ (33ccb4 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 33cbbc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33f440 │ │ │ │ @@ -338717,15 +338713,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 33cd28 │ │ │ │ + bge.n 33cce8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (33cd58 ) │ │ │ │ @@ -338733,25 +338729,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (33cd60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #132] @ (33cd64 ) │ │ │ │ ldr r1, [pc, #132] @ (33cd68 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #116] @ (33cd6c ) │ │ │ │ ldr r2, [pc, #120] @ (33cd70 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (33cd74 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -338762,50 +338758,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #80] @ (33cd7c ) │ │ │ │ ldr r1, [pc, #84] @ (33cd80 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - blx ip │ │ │ │ + blx r8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r5, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 33c9d4 │ │ │ │ + b.n 33c994 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 33cd5c │ │ │ │ + bls.n 33cd1c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #520] @ (33cf88 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r0, r3, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -338890,15 +338886,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 33cf68 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 33cf7c │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (33cf80 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -338956,50 +338952,50 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #68] @ (33cf98 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 33f5d4 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r8 │ │ │ │ + mov r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 33ceb4 │ │ │ │ + bhi.n 33d074 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 33ced8 │ │ │ │ + bhi.n 33ce98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #128] @ (33d000 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 33d07c │ │ │ │ + bhi.n 33d03c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 33d048 │ │ │ │ + bhi.n 33d008 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - lsls r6, r7, #26 │ │ │ │ + lsls r6, r3, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ strb r2, [r2, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -339010,25 +339006,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (33cfe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33f260 │ │ │ │ nop │ │ │ │ - add sl, pc │ │ │ │ + add sl, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 33d088 │ │ │ │ + bvc.n 33d048 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 33d0b0 │ │ │ │ + bvc.n 33d070 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (33d050 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339037,25 +339033,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (33d058 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #76] @ (33d05c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (33d060 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #60] @ (33d064 ) │ │ │ │ ldr r2, [pc, #64] @ (33d068 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -339066,27 +339062,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add ip, r6 │ │ │ │ + add ip, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 33d074 │ │ │ │ + bvs.n 33d034 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 33d098 │ │ │ │ + bvs.n 33d058 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [pc, #552] @ (33d28c ) │ │ │ │ + ldr r7, [pc, #424] @ (33d20c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r1, r4} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 33d0c8 │ │ │ │ + cbz r4, 33d0c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 33d0c8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -339094,35 +339090,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (33d0d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 5d7ad0 │ │ │ │ + bl 5d7ab0 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 33d0ba │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 484718 │ │ │ │ - add r2, r5 │ │ │ │ + add r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 33cfd8 │ │ │ │ + bvs.n 33d198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 33d000 │ │ │ │ + bvs.n 33d1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (33d3cc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -339231,15 +339227,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33d0fc │ │ │ │ ldr r0, [pc, #484] @ (33d3dc ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 33d0fc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 33f4dc │ │ │ │ movs r1, #0 │ │ │ │ b.n 33d17e │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -339261,15 +339257,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33d220 │ │ │ │ ldr r0, [pc, #424] @ (33d3e4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33d220 │ │ │ │ ldr r3, [pc, #400] @ (33d3e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339326,15 +339322,15 @@ │ │ │ │ b.n 33d2b2 │ │ │ │ ldr r0, [pc, #264] @ (33d3e8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33d146 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -339343,22 +339339,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 33d146 │ │ │ │ ldr r0, [pc, #216] @ (33d3ec ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 33d146 │ │ │ │ ldr r0, [pc, #204] @ (33d3f0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33d1ce │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339368,23 +339364,23 @@ │ │ │ │ beq.w 33d1ce │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 33d1ce │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33d1ce │ │ │ │ ldr r0, [pc, #140] @ (33d3f4 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33d1c2 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339395,15 +339391,15 @@ │ │ │ │ beq.n 33d2b2 │ │ │ │ b.n 33d2aa │ │ │ │ ldr r0, [pc, #96] @ (33d3f8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33d1b6 │ │ │ │ @@ -339419,29 +339415,29 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #272] @ (33d4e8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 33d470 │ │ │ │ + bpl.n 33d430 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 33d454 │ │ │ │ + bpl.n 33d414 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 33d310 │ │ │ │ + bmi.n 33d4d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 33d4b0 │ │ │ │ + bmi.n 33d470 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 33d498 │ │ │ │ + bmi.n 33d458 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 33d410 │ │ │ │ + bcc.n 33d3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 33d3b0 │ │ │ │ + bcc.n 33d370 │ │ │ │ lsls r2, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -339487,15 +339483,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 33d4bc │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339520,15 +339516,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33d48c │ │ │ │ ldr r0, [pc, #100] @ (33d540 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 33d48c │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (33d534 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -339548,31 +339544,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 33d504 │ │ │ │ ldr r0, [pc, #40] @ (33d548 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 33d504 │ │ │ │ nop │ │ │ │ bhi.n 33d570 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 33d50c │ │ │ │ + bcs.n 33d4cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #576] @ (33d788 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 33d464 │ │ │ │ + bcs.n 33d624 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (33d63c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339642,26 +339638,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33d56c │ │ │ │ ldr r0, [pc, #28] @ (33d64c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33d56c │ │ │ │ bvs.n 33d61c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 33d5bc │ │ │ │ + bne.n 33d57c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (33d704 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -339719,22 +339715,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 33d6f6 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 33d6b6 │ │ │ │ ldr r0, [pc, #20] @ (33d70c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33d6f0 │ │ │ │ bpl.n 33d6d4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 33d714 │ │ │ │ + beq.n 33d6d4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 33d750 │ │ │ │ bls.n 33d748 │ │ │ │ @@ -340732,15 +340728,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 33e27a │ │ │ │ mov r0, r5 │ │ │ │ bl 33d40c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -340758,15 +340754,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 33d910 │ │ │ │ b.n 33e24c │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -340777,15 +340773,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 33e2fe │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -340798,15 +340794,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 33e2f4 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -341227,15 +341223,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33e758 │ │ │ │ ldr r0, [pc, #212] @ (33e85c ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 33e666 │ │ │ │ @@ -341248,15 +341244,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 33e5ea │ │ │ │ ldr r0, [pc, #160] @ (33e864 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 33e5ea │ │ │ │ ldr r3, [pc, #148] @ (33e868 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33e6c8 │ │ │ │ @@ -341269,15 +341265,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 33e6c8 │ │ │ │ ldr r1, [pc, #76] @ (33e854 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33e658 │ │ │ │ ldr r1, [pc, #68] @ (33e858 ) │ │ │ │ @@ -341285,15 +341281,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33e658 │ │ │ │ ldr r0, [pc, #76] @ (33e870 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 33e658 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldmia r1!, {r2} │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ @@ -341306,29 +341302,29 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r4, r5, r7} │ │ │ │ + stmia r0!, {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r6} │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ + ite │ │ │ │ + lsl r2, r0, #1 │ │ │ │ │ │ │ │ 0033e874 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + stmdbal sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r3, [pc, #2356] @ 33f1c0 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -342162,21 +342158,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 33ec44 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r3, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r3!, {r1, r2} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r1, #248 @ 0xf8 │ │ │ │ + cmp r1, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #200 @ 0xc8 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0033f1d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -342567,21 +342563,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 484164 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -342765,15 +342761,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #126 @ 0x7e │ │ │ │ + movs r2, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (33f8a0 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -342807,15 +342803,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r2, #8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r2, #38 @ 0x26 │ │ │ │ + movs r2, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -342855,26 +342851,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25fb80 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33f924 │ │ │ │ ldr r2, [pc, #64] @ (33f988 ) │ │ │ │ ldr r3, [pc, #52] @ (33f97c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -342894,15 +342890,15 @@ │ │ │ │ nop │ │ │ │ cbz r0, 33f9cc │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r6, r5, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #848 @ 0x350 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 33f9ce │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342953,19 +342949,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -342994,23 +342990,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ b.n 33fa66 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343020,45 +343016,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (33fbac ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (33fbb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #184] @ (33fbb4 ) │ │ │ │ ldr r1, [pc, #184] @ (33fbb8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #168] @ (33fbbc ) │ │ │ │ ldr r1, [pc, #168] @ (33fbc0 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #152] @ (33fbc4 ) │ │ │ │ ldr r1, [pc, #152] @ (33fbc8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #136] @ (33fbcc ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (33fbd0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (33fbd4 ) │ │ │ │ add r4, pc │ │ │ │ @@ -343089,43 +343085,43 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - subs r2, r0, #0 │ │ │ │ + adds r2, r4, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 33fb88 │ │ │ │ + bge.n 33fb48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #176 @ 0xb0 │ │ │ │ + movs r4, #144 @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 33fba0 │ │ │ │ + bge.n 33fb60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blt.n 33fbd4 │ │ │ │ + bge.n 33fb94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb800 │ │ │ │ + @ instruction: 0xb7e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + ldr r4, [r3, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #744 @ 0x2e8 │ │ │ │ + add r5, sp, #616 @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #560 @ 0x230 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #648 @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 33fc64 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -343285,15 +343281,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 33fd78 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 33fd78 │ │ │ │ - subs r6, r5, r5 │ │ │ │ + subs r6, r1, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -343308,25 +343304,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 33fe6a │ │ │ │ eors r3, r2 │ │ │ │ @@ -343418,26 +343414,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (34013c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (340140 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #500] @ (340144 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (340148 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -343507,33 +343503,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 38661c │ │ │ │ mov r0, r4 │ │ │ │ bl 484164 │ │ │ │ ldr r6, [pc, #312] @ (340158 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #308] @ (34015c ) │ │ │ │ ldr r1, [pc, #312] @ (340160 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 341dc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (340164 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -343550,42 +343546,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #188] @ (34016c ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #156] @ (340170 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ ldr r2, [pc, #132] @ (340174 ) │ │ │ │ ldr r3, [pc, #64] @ (340134 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -343601,43 +343597,43 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r7 │ │ │ │ + adds r0, r1, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bvs.n 3400bc │ │ │ │ + bvs.n 34007c │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #132 @ 0x84 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, sp, #704 @ 0x2c0 │ │ │ │ + add r1, sp, #576 @ 0x240 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #784 @ 0x310 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, r5, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r2, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #288 @ 0x120 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r1, r3 │ │ │ │ + adds r0, r5, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - uxtb r6, r5 │ │ │ │ + uxtb r6, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #42 @ 0x2a │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343850,24 +343846,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (340440 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #72] @ (340444 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (340448 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #60] @ (34044c ) │ │ │ │ ldr r2, [pc, #64] @ (340450 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -343878,27 +343874,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r5, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #24 @ (adr r5, 340458 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 3407d8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #976 @ (adr r4, 340814 ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 340794 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 340400 │ │ │ │ + bne.n 3403c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r4, r6 │ │ │ │ + subs r0, r0, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldrb r4, [r5, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -343910,15 +343906,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 386144 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -343944,19 +343940,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 484694 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 484b60 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r3, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #424 @ (adr r4, 34068c ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 34060c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #480 @ (adr r4, 3406c8 ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 340648 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 34055c │ │ │ │ sub sp, #20 │ │ │ │ @@ -343964,44 +343960,44 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (340564 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 34052a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 34053c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df04 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 34054e │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 484718 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #928 @ (adr r3, 340904 ) │ │ │ │ + add r3, pc, #800 @ (adr r3, 340884 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #864 @ (adr r3, 3408c8 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 340848 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 34067c │ │ │ │ sub sp, #16 │ │ │ │ @@ -344011,15 +344007,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -344064,26 +344060,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 340674 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 3405c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 340618 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 340618 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -344098,19 +344094,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 340618 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r1, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #576 @ 0x240 │ │ │ │ + add r5, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #552] @ (3408b0 ) │ │ │ │ + ldr r6, [pc, #424] @ (340830 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (340700 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -344147,26 +344143,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3406a4 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (340710 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3406a4 │ │ │ │ nop │ │ │ │ add r5, pc, #720 @ (adr r5, 3409d4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #312 @ (adr r2, 34084c ) │ │ │ │ + add r2, pc, #184 @ (adr r2, 3407cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -344349,17 +344345,17 @@ │ │ │ │ b.n 3408ae │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 3408ae │ │ │ │ nop │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + lsrs r2, r7, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r3, #31 │ │ │ │ + lsrs r0, r7, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -344397,33 +344393,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -344495,21 +344491,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (340ed8 ) │ │ │ │ @@ -344532,15 +344528,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (340ee4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (340ee8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -344615,15 +344611,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (340ef8 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -344700,15 +344696,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (340f00 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 340de8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -344828,31 +344824,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #984 @ (adr r0, 3412b4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #21 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #592 @ (adr r7, 341138 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 3410b8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [pc, #584] @ (341134 ) │ │ │ │ + ldr r0, [pc, #456] @ (3410b4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #20 │ │ │ │ + lsrs r4, r1, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r3, #20 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #208 @ (adr r7, 340fc8 ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 340f48 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blx r5 │ │ │ │ + blx r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #696 @ (adr r5, 3411b8 ) │ │ │ │ + add r5, pc, #568 @ (adr r5, 341138 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + mov sl, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -345012,15 +345008,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 341100 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 733f34 │ │ │ │ + bl 733f14 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345056,40 +345052,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 341630 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 25fb80 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 341ab0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3415a8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 733f34 │ │ │ │ + bl 733f14 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34153c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 341226 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -345129,15 +345125,15 @@ │ │ │ │ b.n 3411d0 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 341b58 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3411ce │ │ │ │ @@ -345486,29 +345482,29 @@ │ │ │ │ b.n 34129e │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ b.n 341578 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #30 │ │ │ │ + lsls r0, r7, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #760 @ (adr r1, 341928 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 3418a8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmp r4, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 25ea8c │ │ │ │ @@ -345609,26 +345605,26 @@ │ │ │ │ bpl.n 341716 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (341764 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 341716 │ │ │ │ nop │ │ │ │ str r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #776] @ 0x308 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341768 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345660,25 +345656,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341794 │ │ │ │ ldr r0, [pc, #28] @ (3417d8 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 341794 │ │ │ │ str r4, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003417dc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345724,45 +345720,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341820 │ │ │ │ ldr r0, [pc, #60] @ (341890 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 341820 │ │ │ │ ldr r3, [pc, #52] @ (341894 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341830 │ │ │ │ ldr r3, [pc, #32] @ (34188c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 341830 │ │ │ │ ldr r0, [pc, #36] @ (341898 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 341830 │ │ │ │ nop │ │ │ │ str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034189c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -345896,15 +345892,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3419aa │ │ │ │ ldr r1, [pc, #148] @ (341aa0 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34197e │ │ │ │ ldr r1, [pc, #128] @ (341a98 ) │ │ │ │ @@ -345917,15 +345913,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (341aa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34197e │ │ │ │ ldr r3, [pc, #104] @ (341aa8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341950 │ │ │ │ ldr r3, [pc, #76] @ (341a98 ) │ │ │ │ @@ -345936,45 +345932,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (341aac ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 341950 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 341b24 │ │ │ │ + bls.n 341ae4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r5, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #360] @ 0x168 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #128] @ (341b2c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341ab0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346016,43 +346012,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (341b48 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341ae8 │ │ │ │ ldr r0, [pc, #52] @ (341b4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 341ae8 │ │ │ │ ldr r2, [pc, #48] @ (341b50 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 341ae8 │ │ │ │ ldr r2, [pc, #28] @ (341b48 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 341ae8 │ │ │ │ ldr r0, [pc, #32] @ (341b54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 341ae8 │ │ │ │ str r1, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341b58 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346101,25 +346097,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (341bf0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341bb8 │ │ │ │ ldr r0, [pc, #24] @ (341bf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 341bb8 │ │ │ │ str r0, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341bf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346136,47 +346132,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 341c56 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ ldr r3, [pc, #40] @ (341c80 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341c30 │ │ │ │ ldr r3, [pc, #32] @ (341c84 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341c30 │ │ │ │ ldr r0, [pc, #24] @ (341c88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 341c30 │ │ │ │ str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #512] @ 0x200 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341c8c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -346243,26 +346239,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (341d58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 341d02 │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r4, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341d5c : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 341db4 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -346291,25 +346287,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (341dc0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341d84 │ │ │ │ ldr r0, [pc, #24] @ (341dc4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341dc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346535,15 +346531,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bcc.n 3420ec │ │ │ │ + bcc.n 3420ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00342008 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -346581,36 +346577,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -346626,15 +346622,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -346643,40 +346639,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -346750,15 +346746,15 @@ │ │ │ │ bhi.n 3422d2 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 3422c0 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -346785,15 +346781,15 @@ │ │ │ │ bhi.n 3422dc │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ ldr r2, [pc, #116] @ (342308 ) │ │ │ │ ldr r3, [pc, #108] @ (342300 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -347163,25 +347159,25 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r4, {r3, r4, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r0, #36] @ 0x24 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r7, #36] @ 0x24 │ │ │ │ + ldrh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4!, {r1, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r5, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r7, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034267c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -347274,19 +347270,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34277c ) │ │ │ │ ldr r0, [pc, #20] @ (342780 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r3, {r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r4, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r6, r5] │ │ │ │ + strh r6, [r2, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342784 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -347359,15 +347355,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 3427da │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ b.n 3427da │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 4801f4 │ │ │ │ bl 47e348 │ │ │ │ @@ -347387,19 +347383,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r2!, {r5, r6} │ │ │ │ + ldmia r2!, {r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, #18] │ │ │ │ + ldrh r2, [r5, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, r1] │ │ │ │ + strh r2, [r3, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034288c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347422,15 +347418,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 3428ea │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 728104 │ │ │ │ + bl 7280e4 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 342926 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 342926 │ │ │ │ @@ -347439,15 +347435,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 342900 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 3428c8 │ │ │ │ ldr r2, [pc, #72] @ (34294c ) │ │ │ │ ldr r3, [pc, #68] @ (342948 ) │ │ │ │ add r2, pc │ │ │ │ @@ -347465,15 +347461,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 342900 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -347507,15 +347503,15 @@ │ │ │ │ cbz r1, 342988 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 3429f4 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 3429ce │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -347617,25 +347613,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 73a038 │ │ │ │ + bl 73a018 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 3429d0 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -347681,15 +347677,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 342b4e │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 342aea │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -347705,27 +347701,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 342a8c │ │ │ │ b.n 342aea │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 342a6c │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 342a8c │ │ │ │ b.n 342aea │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (342bd8 ) │ │ │ │ @@ -347739,19 +347735,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strh r4, [r5, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #18] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r7!, {r3} │ │ │ │ + stmia r6!, {r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #136] @ (342c6c ) │ │ │ │ + ldr r7, [pc, #8] @ (342bec ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342be4 : │ │ │ │ cbz r0, 342bf2 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -347767,19 +347763,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (342c20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + strh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #864] @ (342f84 ) │ │ │ │ + ldr r6, [pc, #736] @ (342f04 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342c24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -347868,15 +347864,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 342d6a │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 342d3e │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 342d3e │ │ │ │ @@ -347955,29 +347951,29 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strh r4, [r2, #0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r5!, {r5} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #40] @ (342e38 ) │ │ │ │ + ldr r4, [pc, #936] @ (3431b8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342e10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348005,19 +348001,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (342e6c ) │ │ │ │ ldr r0, [pc, #20] @ (342e70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - stmia r4!, {r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, #34] @ 0x22 │ │ │ │ + strh r6, [r6, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #536] @ (34308c ) │ │ │ │ + ldr r4, [pc, #408] @ (34300c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342e74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348071,19 +348067,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (342f0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r7, #28] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #944] @ (3432c0 ) │ │ │ │ + ldr r3, [pc, #816] @ (343240 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342f10 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348102,19 +348098,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (342f54 ) │ │ │ │ ldr r0, [pc, #20] @ (342f58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - stmia r3!, {r1, r2, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r0, [r2, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #632] @ (3431d4 ) │ │ │ │ + ldr r3, [pc, #504] @ (343154 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342f5c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00342f60 : │ │ │ │ @@ -348194,31 +348190,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (34304c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r0, #22] │ │ │ │ + strh r6, [r4, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r1, #26] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r4, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r6, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + strh r0, [r6, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00343050 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -348413,19 +348409,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (343254 ) │ │ │ │ ldr r0, [pc, #20] @ (343258 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - stmia r0!, {r1, r2, r7} │ │ │ │ + stmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r2, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #632] @ (3434d4 ) │ │ │ │ + ldr r0, [pc, #504] @ (343454 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034325c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -348491,15 +348487,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (343424 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348518,15 +348514,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 73a038 │ │ │ │ + bl 73a018 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -348556,15 +348552,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 3433c6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 73a038 │ │ │ │ + bl 73a018 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 343358 │ │ │ │ blx 25df04 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 2605ac │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -348594,25 +348590,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (343434 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 343398 │ │ │ │ ldrb r0, [r6, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (34368c ) │ │ │ │ @@ -348662,15 +348658,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34350a │ │ │ │ ldr r0, [pc, #476] @ (3436a4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34350a │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 34355e │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -348736,15 +348732,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (3436a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3434f0 │ │ │ │ ldr r0, [pc, #300] @ (3436b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3434f0 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34349e │ │ │ │ ldr r3, [pc, #280] @ (3436b4 ) │ │ │ │ @@ -348755,29 +348751,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (3436a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34349e │ │ │ │ ldr r0, [pc, #256] @ (3436b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34349e │ │ │ │ ldr r2, [pc, #252] @ (3436bc ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 343474 │ │ │ │ ldr r2, [pc, #208] @ (3436a0 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 343474 │ │ │ │ ldr r0, [pc, #228] @ (3436c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 343474 │ │ │ │ ldr r3, [pc, #220] @ (3436c4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 343532 │ │ │ │ @@ -348788,15 +348784,15 @@ │ │ │ │ bpl.n 343532 │ │ │ │ ldr r0, [pc, #200] @ (3436c8 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 343532 │ │ │ │ ldr r3, [pc, #136] @ (34369c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34350a │ │ │ │ ldr r3, [pc, #128] @ (3436a0 ) │ │ │ │ @@ -348804,43 +348800,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34350a │ │ │ │ ldr r0, [pc, #156] @ (3436cc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34350a │ │ │ │ ldr r3, [pc, #148] @ (3436d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34349e │ │ │ │ ldr r3, [pc, #84] @ (3436a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34349e │ │ │ │ ldr r0, [pc, #124] @ (3436d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34349e │ │ │ │ ldr r3, [pc, #116] @ (3436d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3434f0 │ │ │ │ ldr r3, [pc, #48] @ (3436a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3434f0 │ │ │ │ ldr r0, [pc, #92] @ (3436dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3434f0 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r7, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ strb r0, [r7, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -348848,43 +348844,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #30] │ │ │ │ + ldrb r0, [r2, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r2, [r3, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r0, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r0, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r1, #25] │ │ │ │ + ldrb r2, [r5, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #23] │ │ │ │ + ldrb r4, [r2, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #25] │ │ │ │ + ldrb r6, [r3, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003436e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348938,19 +348934,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (343774 ) │ │ │ │ ldr r0, [pc, #20] @ (343778 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bics r0, r0 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034377c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -349024,19 +349020,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strb r2, [r7, #18] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, #17] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - pop {r2} │ │ │ │ + cbnz r4, 3438c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343850 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -349108,19 +349104,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strb r6, [r4, #15] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, #14] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbnz r0, 343962 │ │ │ │ + cbnz r0, 34395a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rors r2, r5 │ │ │ │ + rors r2, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034391c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00343920 : │ │ │ │ @@ -349141,19 +349137,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (343958 ) │ │ │ │ ldr r0, [pc, #20] @ (34395c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - revsh r0, r5 │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r2, #17] │ │ │ │ + ldrb r6, [r6, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sbcs r2, r3 │ │ │ │ + adcs r2, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343960 : │ │ │ │ cbz r0, 343970 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349170,19 +349166,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34399c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - hlt 0x002a │ │ │ │ + hlt 0x000a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r3, #16] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adcs r4, r3 │ │ │ │ + asrs r4, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003439a0 : │ │ │ │ cbz r0, 3439b0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349199,19 +349195,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3439dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - rev16 r2, r5 │ │ │ │ + rev16 r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r3, #15] │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3 │ │ │ │ + lsrs r4, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003439e0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -349249,19 +349245,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (343a58 ) │ │ │ │ ldr r0, [pc, #20] @ (343a5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - cbnz r0, 343a92 │ │ │ │ + cbnz r0, 343a8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r3 │ │ │ │ + eors r2, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343a60 : │ │ │ │ cbz r0, 343a84 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -349284,19 +349280,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (343ab0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r6, 343ad0 │ │ │ │ + cbnz r6, 343ac8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r0, #12] │ │ │ │ + ldrb r4, [r4, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors r0, r1 │ │ │ │ + ands r0, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343ab4 : │ │ │ │ cbz r0, 343ac4 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349313,19 +349309,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (343af0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r6, 343b00 │ │ │ │ + cbnz r6, 343af8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r0, #11] │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ands r0, r1 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343af4 : │ │ │ │ cbz r0, 343b04 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349342,19 +349338,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (343b30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r6, 343b30 │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r0, #10] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + subs r7, #168 @ 0xa8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343b34 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00343b38 : │ │ │ │ @@ -349616,15 +349612,15 @@ │ │ │ │ bpl.w 343f9e │ │ │ │ ldr.w r0, [pc, #2544] @ 344838 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 343fa0 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 344c1a │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -349779,88 +349775,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 343bd4 │ │ │ │ ldr.w r0, [pc, #2040] @ 344848 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c00 │ │ │ │ b.n 343f8e │ │ │ │ ldr.w r0, [pc, #2008] @ 34484c │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343bf8 │ │ │ │ b.n 343f72 │ │ │ │ ldr.w r0, [pc, #1976] @ 344850 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343bf0 │ │ │ │ b.n 343f56 │ │ │ │ ldr.w r0, [pc, #1936] @ 344854 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343cae │ │ │ │ b.n 343f1e │ │ │ │ ldr.w r0, [pc, #1900] @ 344858 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c60 │ │ │ │ b.n 343ea4 │ │ │ │ ldr.w r0, [pc, #1876] @ 34485c │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c00 │ │ │ │ b.n 343e32 │ │ │ │ ldr.w r0, [pc, #1844] @ 344860 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343bf8 │ │ │ │ b.n 343e14 │ │ │ │ ldr.w r3, [pc, #1812] @ 344864 │ │ │ │ @@ -349873,19 +349869,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 343ff4 │ │ │ │ ldr.w r0, [pc, #1788] @ 344868 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 343ff4 │ │ │ │ ldr.w r0, [pc, #1776] @ 34486c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 344196 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -349896,15 +349892,15 @@ │ │ │ │ beq.w 343bd4 │ │ │ │ b.n 343dac │ │ │ │ ldr.w r0, [pc, #1724] @ 344870 │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 3441d4 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -349974,23 +349970,23 @@ │ │ │ │ bpl.w 343d48 │ │ │ │ ldr.w r0, [pc, #1492] @ 344878 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 343fa0 │ │ │ │ ldr.w r0, [pc, #1472] @ 34487c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 344324 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -349998,15 +349994,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343d46 │ │ │ │ b.n 344288 │ │ │ │ ldr.w r0, [pc, #1424] @ 344880 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 344308 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -350043,15 +350039,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 343d48 │ │ │ │ ldr.w r0, [pc, #1300] @ 344888 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350079,15 +350075,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 343c78 │ │ │ │ ldr.w r0, [pc, #1200] @ 344890 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c60 │ │ │ │ b.n 3443b4 │ │ │ │ ldr.w r3, [pc, #1176] @ 344894 │ │ │ │ @@ -350148,20 +350144,20 @@ │ │ │ │ bpl.w 343f9e │ │ │ │ ldr r0, [pc, #1012] @ (344898 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 343fa0 │ │ │ │ ldr r0, [pc, #992] @ (34489c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350169,37 +350165,37 @@ │ │ │ │ beq.w 343cae │ │ │ │ b.n 344420 │ │ │ │ ldr r0, [pc, #960] @ (3448a0 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c00 │ │ │ │ b.n 34448c │ │ │ │ ldr r0, [pc, #928] @ (3448a4 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343bf8 │ │ │ │ b.n 344470 │ │ │ │ ldr r0, [pc, #900] @ (3448a8 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350288,44 +350284,44 @@ │ │ │ │ bpl.w 343f9e │ │ │ │ ldr r0, [pc, #628] @ (3448b4 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 343fa0 │ │ │ │ ldr r0, [pc, #608] @ (3448b8 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343bf8 │ │ │ │ b.n 34460e │ │ │ │ ldr r0, [pc, #576] @ (3448bc ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c00 │ │ │ │ b.n 34462a │ │ │ │ ldr r0, [pc, #544] @ (3448c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 3446b6 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -350336,15 +350332,15 @@ │ │ │ │ beq.w 343bd4 │ │ │ │ b.n 3445ae │ │ │ │ ldr r0, [pc, #496] @ (3448c4 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 3446f2 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -350403,47 +350399,47 @@ │ │ │ │ bpl.w 343c78 │ │ │ │ ldr r0, [pc, #300] @ (3448c8 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 343fa0 │ │ │ │ ldr r0, [pc, #280] @ (3448cc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c66 │ │ │ │ b.n 34474c │ │ │ │ ldr r0, [pc, #248] @ (3448d0 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c78 │ │ │ │ b.n 344784 │ │ │ │ ldr r0, [pc, #216] @ (3448d4 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c6e │ │ │ │ b.n 344768 │ │ │ │ strb r0, [r7, #3] │ │ │ │ @@ -350456,93 +350452,93 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #512] @ (344a38 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #30] │ │ │ │ + strb r6, [r7, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #752] @ (344b30 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r2, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + strb r4, [r7, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r4, #19] │ │ │ │ + strb r0, [r0, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r7, #18] │ │ │ │ + strb r4, [r3, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #28] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r7, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r6, #16] │ │ │ │ + strb r4, [r2, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #13] │ │ │ │ + strb r6, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r5, #12] │ │ │ │ + strb r6, [r1, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r6, #16] │ │ │ │ + strb r0, [r2, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #10] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #5] │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - strb r6, [r7, #7] │ │ │ │ + strb r6, [r4, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r1, #4] │ │ │ │ + strb r6, [r3, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r2, [r5, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r2, [r1, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ + strb r2, [r5, #2] │ │ │ │ + lsls r2, r0, #1 │ │ │ │ subs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #120] @ 0x78 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r2, #120] @ 0x78 │ │ │ │ + ldr r2, [r6, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, #6] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r1, #100] @ 0x64 │ │ │ │ + ldr r6, [r5, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [r2, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #1000] @ (344cc4 ) │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 344924 │ │ │ │ add.w ip, sp, #24 │ │ │ │ @@ -350559,22 +350555,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 343d48 │ │ │ │ ldr r0, [pc, #952] @ (344cc8 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 343fa0 │ │ │ │ ldr r0, [pc, #932] @ (344ccc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350623,47 +350619,47 @@ │ │ │ │ bpl.w 343c78 │ │ │ │ ldr r0, [pc, #776] @ (344cd0 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 343fa0 │ │ │ │ ldr r0, [pc, #752] @ (344cd4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c66 │ │ │ │ b.n 34497a │ │ │ │ ldr r0, [pc, #724] @ (344cd8 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c78 │ │ │ │ b.n 3449b2 │ │ │ │ ldr r0, [pc, #692] @ (344cdc ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c6e │ │ │ │ b.n 344996 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -350709,52 +350705,52 @@ │ │ │ │ bpl.w 344574 │ │ │ │ ldr r0, [pc, #548] @ (344ce0 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 343fa0 │ │ │ │ ldr r0, [pc, #524] @ (344ce4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 344574 │ │ │ │ b.n 344aa6 │ │ │ │ ldr r3, [pc, #460] @ (344cc4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 344558 │ │ │ │ ldr r0, [pc, #484] @ (344ce8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 34455e │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 343c2e │ │ │ │ ldr r0, [pc, #452] @ (344cec ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 343fa0 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #428] @ (344cf0 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #424] @ (344cf4 ) │ │ │ │ ldr r0, [pc, #428] @ (344cf8 ) │ │ │ │ @@ -350897,127 +350893,127 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r0, #76] @ 0x4c │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r0, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r2, #48] @ 0x30 │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r7, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r0, sp, #784 @ 0x310 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #720 @ 0x2d0 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, #32] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #528 @ 0x210 │ │ │ │ + add r0, sp, #400 @ 0x190 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r0, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r0, #28] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #240 @ 0xf0 │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r1, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #144 @ 0x90 │ │ │ │ + add r0, sp, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ + add r7, pc, #944 @ (adr r7, 34510c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r1, #24] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #976 @ (adr r7, 345138 ) │ │ │ │ + add r7, pc, #848 @ (adr r7, 3450b8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ + ldr r2, [r0, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #880 @ (adr r7, 3450e4 ) │ │ │ │ + add r7, pc, #752 @ (adr r7, 345064 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [r6, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #784 @ (adr r7, 345090 ) │ │ │ │ + add r7, pc, #656 @ (adr r7, 345010 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r0, #20] │ │ │ │ + ldr r0, [r4, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #688 @ (adr r7, 34503c ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 344fbc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r1, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #592 @ (adr r7, 344fe8 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 344f68 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #496 @ (adr r7, 344f94 ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 344f14 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00344dac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351043,19 +351039,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (344e00 ) │ │ │ │ ldr r0, [pc, #20] @ (344e04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - add r6, pc, #264 @ (adr r6, 344f08 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 344e88 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r2, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #242 @ 0xf2 │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344e08 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351077,19 +351073,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (344e58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #960 @ (adr r5, 345214 ) │ │ │ │ + add r5, pc, #832 @ (adr r5, 345194 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #116] @ 0x74 │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #128 @ 0x80 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344e5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351110,19 +351106,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (344ea8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #640 @ (adr r5, 345124 ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 3450a4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #80 @ 0x50 │ │ │ │ + cmp r4, #48 @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344eac : │ │ │ │ cbz r0, 344ebc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351139,19 +351135,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (344eec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #368 @ (adr r5, 345058 ) │ │ │ │ + add r5, pc, #240 @ (adr r5, 344fd8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r1, #108] @ 0x6c │ │ │ │ + str r2, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #12 │ │ │ │ + cmp r3, #236 @ 0xec │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344ef0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351174,19 +351170,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (344f3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #48 @ (adr r5, 344f68 ) │ │ │ │ + add r4, pc, #944 @ (adr r4, 3452e8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #188 @ 0xbc │ │ │ │ + cmp r3, #156 @ 0x9c │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344f40 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351198,15 +351194,15 @@ │ │ │ │ cbz r2, 344f60 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 344f82 │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351230,19 +351226,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (344fbc ) │ │ │ │ ldr r0, [pc, #20] @ (344fc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - add r4, pc, #536 @ (adr r4, 3451d4 ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 345154 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r6, #92] @ 0x5c │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #54 @ 0x36 │ │ │ │ + cmp r3, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344fc4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351263,19 +351259,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (34500c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #240 @ (adr r4, 3450f8 ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 345078 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #236 @ 0xec │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345010 : │ │ │ │ cbz r0, 345026 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -351294,19 +351290,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (345050 ) │ │ │ │ ldr r0, [pc, #20] @ (345054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - add r3, pc, #968 @ (adr r3, 345418 ) │ │ │ │ + add r3, pc, #840 @ (adr r3, 345398 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #84] @ 0x54 │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + cmp r2, #130 @ 0x82 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345058 : │ │ │ │ cbz r0, 345068 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351323,19 +351319,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (345098 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #704 @ (adr r3, 345354 ) │ │ │ │ + add r3, pc, #576 @ (adr r3, 3452d4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #96 @ 0x60 │ │ │ │ + cmp r2, #64 @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034509c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351396,15 +351392,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (3451a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34513e │ │ │ │ ldr r0, [pc, #112] @ (3451a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -351421,19 +351417,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (3451b0 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3450f4 │ │ │ │ ldr r0, [pc, #56] @ (3451b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3450c8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 345124 │ │ │ │ b.n 34513e │ │ │ │ @@ -351444,21 +351440,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #120] @ 0x78 │ │ │ │ + str r6, [r2, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003451b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -351538,15 +351534,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3453c2 │ │ │ │ movs r5, #0 │ │ │ │ b.n 3452ac │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34540e │ │ │ │ @@ -351573,26 +351569,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (345488 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 345218 │ │ │ │ ldr r0, [pc, #432] @ (34548c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 345218 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 34543a │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34528c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 34536a │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -351603,20 +351599,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 7280d4 │ │ │ │ + bl 7280b4 │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 728104 │ │ │ │ + bl 7280e4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 345354 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -351628,23 +351624,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ b.n 3452ac │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34528c │ │ │ │ b.n 345314 │ │ │ │ ldr r3, [pc, #268] @ (345490 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -351652,55 +351648,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (345488 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3451f0 │ │ │ │ ldr r0, [pc, #248] @ (345494 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3451f0 │ │ │ │ ldr r3, [pc, #244] @ (345498 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3452b8 │ │ │ │ ldr r3, [pc, #216] @ (345488 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3452b8 │ │ │ │ ldr r0, [pc, #228] @ (34549c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3452b8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3452fe │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34528c │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 7280d4 │ │ │ │ + bl 7280b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 728104 │ │ │ │ + bl 7280e4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 345358 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -351714,15 +351710,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (345488 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 345218 │ │ │ │ ldr r0, [pc, #112] @ (3454a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 345218 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 3452fe │ │ │ │ ldr r3, [pc, #100] @ (3454a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -351732,15 +351728,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (345488 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 345218 │ │ │ │ ldr r0, [pc, #80] @ (3454ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 345218 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 3452ac │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -351752,31 +351748,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #112] @ 0x70 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r6, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #92] @ 0x5c │ │ │ │ + str r6, [r2, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #96] @ 0x60 │ │ │ │ + str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003454b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351823,15 +351819,15 @@ │ │ │ │ bhi.n 345524 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 345596 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 343438 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -351842,15 +351838,15 @@ │ │ │ │ bhi.n 345558 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 345590 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 739df4 │ │ │ │ + bl 739dd4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 345628 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (3456d4 ) │ │ │ │ ldr r3, [pc, #352] @ (3456d0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -351899,24 +351895,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3454fe │ │ │ │ ldr r0, [pc, #264] @ (3456e4 ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3454fe │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 345692 │ │ │ │ movs r0, #0 │ │ │ │ b.n 34556c │ │ │ │ ldr r0, [pc, #244] @ (3456e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 34564e │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3456b0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351929,15 +351925,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (3456dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3455ec │ │ │ │ ldr r0, [pc, #208] @ (3456f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3455ec │ │ │ │ ldr r3, [pc, #200] @ (3456f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34556a │ │ │ │ ldr r3, [pc, #168] @ (3456dc ) │ │ │ │ @@ -351946,30 +351942,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34556a │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (3456f8 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34556a │ │ │ │ cbz r2, 34566c │ │ │ │ ldr r3, [pc, #168] @ (3456fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34566c │ │ │ │ ldr r3, [pc, #128] @ (3456dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 34566c │ │ │ │ ldr r0, [pc, #156] @ (345700 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r7, #16 │ │ │ │ b.n 345500 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3455ec │ │ │ │ ldr r3, [pc, #140] @ (345704 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -351978,29 +351974,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (3456dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3455ec │ │ │ │ ldr r0, [pc, #124] @ (345708 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3455ec │ │ │ │ ldr r3, [pc, #120] @ (34570c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3455ec │ │ │ │ ldr r3, [pc, #60] @ (3456dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3455ec │ │ │ │ ldr r0, [pc, #104] @ (345710 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3455ec │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345670 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3455c6 │ │ │ │ b.n 3454fe │ │ │ │ @@ -352018,47 +352014,47 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r7, #76] @ 0x4c │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #96] @ 0x60 │ │ │ │ + str r2, [r4, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [pc, #368] @ (345870 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #76] @ 0x4c │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #84] @ 0x54 │ │ │ │ + str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb.w r0, [r0, #3433] @ 0xd69 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34572c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (345790 ) │ │ │ │ @@ -352089,27 +352085,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34574e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (3457a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34574e │ │ │ │ nop │ │ │ │ strb r2, [r1, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 34bbc4 │ │ │ │ nop │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352169,35 +352165,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #284] @ (34598c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #272] @ (345990 ) │ │ │ │ ldr r1, [pc, #276] @ (345994 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #256] @ (345998 ) │ │ │ │ ldr r1, [pc, #260] @ (34599c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #244] @ (3459a0 ) │ │ │ │ ldr r1, [pc, #244] @ (3459a4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #244] @ (3459a8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #244] @ 3459ac │ │ │ │ @@ -352260,64 +352256,64 @@ │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ ldr r1, [pc, #120] @ (3459d4 ) │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r7!, {r4, r5} │ │ │ │ + stmia r7!, {r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r1, #22] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r7, r1] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfb780040 │ │ │ │ + @ instruction: 0xfb580040 │ │ │ │ lsrs r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r4, [r4, #60] @ 0x3c │ │ │ │ + str r4, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r5, r0] │ │ │ │ lsls r2, r7, #1 │ │ │ │ stmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r2, #60] @ 0x3c │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #16] @ (3459d4 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352352,15 +352348,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3459f6 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (345a7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3459f6 │ │ │ │ ldr r3, [pc, #56] @ (345a80 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #56] @ (345a84 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -352379,19 +352375,19 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 345b5c │ │ │ │ @@ -352434,15 +352430,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 345ada │ │ │ │ ldr r0, [pc, #100] @ (345b6c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 345ada │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 345ada │ │ │ │ ldr r3, [pc, #88] @ (345b70 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352451,48 +352447,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 345ada │ │ │ │ ldr r0, [pc, #68] @ (345b74 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 345ada │ │ │ │ ldr r3, [pc, #60] @ (345b78 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345ada │ │ │ │ ldr r3, [pc, #32] @ (345b68 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345ada │ │ │ │ ldr r0, [pc, #40] @ (345b7c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 345ada │ │ │ │ str r2, [r5, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #320] @ (345ca8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #48] @ 0x30 │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (345ca4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -352548,15 +352544,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (345cbc ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 345bc2 │ │ │ │ ldr r0, [pc, #176] @ (345cc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 345bc2 │ │ │ │ ldr r3, [pc, #156] @ (345cb4 ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -352573,15 +352569,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 345bc6 │ │ │ │ ldr r0, [pc, #132] @ (345cc8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 345bc6 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #8 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -352608,15 +352604,15 @@ │ │ │ │ bpl.n 345bc6 │ │ │ │ ldr r0, [pc, #68] @ (345cd0 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 345bc6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r7, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -352627,23 +352623,23 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r5, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #32] │ │ │ │ + str r0, [r1, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (345e20 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352709,15 +352705,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 345e1a │ │ │ │ ldr r0, [pc, #196] @ (345e40 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [pc, #168] @ (345e30 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 345dd0 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 345d1c │ │ │ │ @@ -352754,15 +352750,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 345d8e │ │ │ │ ldr r0, [pc, #100] @ (345e4c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 345d8e │ │ │ │ ldr r3, [pc, #92] @ (345e50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345da2 │ │ │ │ ldr r3, [pc, #56] @ (345e38 ) │ │ │ │ @@ -352771,15 +352767,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 345da2 │ │ │ │ ldr r0, [pc, #76] @ (345e54 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 345da2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #400] @ (345fb4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -352792,25 +352788,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #928] @ (3461e0 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #680] @ (3460f0 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #20] │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r5, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (345ec4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352819,25 +352815,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (345ecc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #76] @ (345ed0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (345ed4 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #60] @ (345ed8 ) │ │ │ │ ldr r2, [pc, #64] @ (345edc ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -352848,27 +352844,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #20] │ │ │ │ + str r6, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, #29] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + subs r6, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #0 │ │ │ │ + movs r4, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 345f6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -352878,15 +352874,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ ldr r5, [pc, #116] @ (345f78 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #108] @ (345f7c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 345f4c │ │ │ │ add.w r0, r4, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352913,32 +352909,32 @@ │ │ │ │ ldr r3, [pc, #44] @ (345f84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345f18 │ │ │ │ ldr r0, [pc, #36] @ (345f88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 345f18 │ │ │ │ nop │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #288] @ (34609c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #880] @ (3462f4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #8] │ │ │ │ + str r2, [r4, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -352950,15 +352946,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 386144 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -352985,19 +352981,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r8, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34b568 │ │ │ │ nop │ │ │ │ - str r6, [sp, #696] @ 0x2b8 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r4, #0] │ │ │ │ + str r4, [r0, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (346108 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -353007,15 +353003,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #204] @ (346114 ) │ │ │ │ mov r9, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #200] @ (346118 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3460ea │ │ │ │ @@ -353036,39 +353032,39 @@ │ │ │ │ bl 484718 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 382ae8 │ │ │ │ cbnz r0, 3460a8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 381eec │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 383510 │ │ │ │ cmp r4, #5 │ │ │ │ bne.n 3460aa │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, r5, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ bl 382994 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -353081,36 +353077,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (34612c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34605a │ │ │ │ ldr r0, [pc, #48] @ (346130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34605a │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [pc, #8] @ (346120 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - usat r0, #0, r2, asr #1 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + usat r0, #0, r2, lsl #1 │ │ │ │ + str r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r4] │ │ │ │ + ldrsh r0, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #940] @ (3464f8 ) │ │ │ │ @@ -353130,15 +353126,15 @@ │ │ │ │ ldr r1, [pc, #932] @ (34650c ) │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #916] @ (346510 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3465c6 │ │ │ │ @@ -353234,15 +353230,15 @@ │ │ │ │ bl 484164 │ │ │ │ add.w r8, r8, #72 @ 0x48 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #160 @ 0xa0 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -353257,15 +353253,15 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 3834bc │ │ │ │ cmp r5, #5 │ │ │ │ bne.n 3462cc │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ @@ -353279,15 +353275,15 @@ │ │ │ │ ldr r1, [pc, #576] @ (346540 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ strd r2, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 381d38 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -353345,19 +353341,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #135168 @ 0x21000 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (346550 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 48459c │ │ │ │ @@ -353443,76 +353439,76 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3462e8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ (346564 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3462e8 │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ b.n 34635a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #32] │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [pc, #984] @ (3468d8 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #976] @ (3468d4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r5, r1] │ │ │ │ + ldrsh r4, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xb8a4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r4, [r2, r2] │ │ │ │ + ldrsh r4, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r7, r1] │ │ │ │ + ldrsh r6, [r3, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + ldrsh r2, [r0, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r1, r1] │ │ │ │ + ldrsh r2, [r5, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf19a0040 │ │ │ │ - str r0, [r4, r2] │ │ │ │ + sbcs.w r0, sl, #64 @ 0x40 │ │ │ │ + str r0, [r0, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #360] @ 0x168 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r3, r0] │ │ │ │ + ldr r7, [pc, #1000] @ (346928 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds.w r0, r8, #64 @ 0x40 │ │ │ │ - str r2, [sp, #624] @ 0x270 │ │ │ │ + @ instruction: 0xf0f80040 │ │ │ │ + str r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r3, #8] │ │ │ │ + strb r6, [r7, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r2, 3465c8 │ │ │ │ + cbnz r2, 3465c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r2!, {r2, r3} │ │ │ │ lsls r2, r5, #1 │ │ │ │ @ instruction: 0x47ce │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 346324 │ │ │ │ ldr r3, [pc, #300] @ (3466a0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353524,15 +353520,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 346324 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ (3466a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 346324 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34665c │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 346474 │ │ │ │ @@ -353557,15 +353553,15 @@ │ │ │ │ ldr r3, [pc, #204] @ (3466a4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 346188 │ │ │ │ ldr r0, [pc, #204] @ (3466b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 346188 │ │ │ │ ldr r3, [pc, #200] @ (3466b4 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34640a │ │ │ │ @@ -353581,15 +353577,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ (3466b8 ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34640a │ │ │ │ ldr r3, [pc, #140] @ (3466bc ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 346474 │ │ │ │ @@ -353597,15 +353593,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 346474 │ │ │ │ ldr r0, [pc, #120] @ (3466c0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 346474 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 346474 │ │ │ │ ldr r3, [pc, #92] @ (3466bc ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353619,15 +353615,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 346678 │ │ │ │ ldr.w r3, [r7, #1780] @ 0x6f4 │ │ │ │ b.n 3465a0 │ │ │ │ ldr r0, [pc, #72] @ (3466c4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 346672 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #60] @ (3466c8 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f80 │ │ │ │ ldr r0, [pc, #56] @ (3466cc ) │ │ │ │ add r0, pc │ │ │ │ @@ -353635,35 +353631,35 @@ │ │ │ │ ldr r0, [pc, #52] @ (3466d0 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f80 │ │ │ │ add ip, fp │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, r1] │ │ │ │ + ldrh r2, [r0, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #480] @ (346898 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldrh r2, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldrh r2, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrh r0, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r2, r3] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ @@ -353944,15 +353940,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (346a00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353964,15 +353960,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, r0] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (346a6c ) │ │ │ │ ldr r3, [pc, #104] @ (346a70 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -353997,15 +353993,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (346a7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -354017,15 +354013,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r2, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -354082,26 +354078,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (346b34 ) │ │ │ │ ubfx r1, r4, #8, #2 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r4, #1 │ │ │ │ ubfx r1, r4, #1, #1 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 346ad4 │ │ │ │ nop │ │ │ │ sbcs r2, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r4] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (346ba4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -354135,25 +354131,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (346bb4 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 346b58 │ │ │ │ asrs r4, r0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mvns r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, r3] │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (346cd8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -354242,40 +354238,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 346be2 │ │ │ │ ldr r0, [pc, #104] @ (346cf4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 346be2 │ │ │ │ ldr r0, [pc, #96] @ (346cf8 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 346bda │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 346c48 │ │ │ │ b.n 346bda │ │ │ │ ldr r0, [pc, #68] @ (346cfc ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 346bde │ │ │ │ ldr r0, [pc, #56] @ (346d00 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 346bda │ │ │ │ lsls r0, r0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ @@ -354284,21 +354280,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ + ldr r4, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r3, r1] │ │ │ │ + ldr r0, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 346d80 │ │ │ │ mov r4, r1 │ │ │ │ @@ -354335,26 +354331,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 346d2a │ │ │ │ ldr r0, [pc, #32] @ (346d90 ) │ │ │ │ sub.w r1, r4, #58 @ 0x3a │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 346d2a │ │ │ │ subs r7, #52 @ 0x34 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #640] @ (34700c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (346e08 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -354391,27 +354387,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 346dba │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ ldr r0, [pc, #28] @ (346e18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 346dba │ │ │ │ nop │ │ │ │ subs r6, #166 @ 0xa6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #112] @ (346e84 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #56] @ (346e58 ) │ │ │ │ uxth r2, r2 │ │ │ │ ldr r3, [pc, #56] @ (346e5c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -354432,24 +354428,24 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 346e2c │ │ │ │ ldr r0, [pc, #24] @ (346e68 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ subs r6, #46 @ 0x2e │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 346ed4 │ │ │ │ mov r3, r2 │ │ │ │ @@ -354480,26 +354476,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 346e90 │ │ │ │ ldr r0, [pc, #36] @ (346ee4 ) │ │ │ │ ubfx r2, r3, #15, #1 │ │ │ │ ubfx r1, r3, #12, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 346e90 │ │ │ │ subs r5, #204 @ 0xcc │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r0] │ │ │ │ + ldrsb r6, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 346f64 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354532,29 +354528,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 346f26 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (346f74 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ b.n 346f26 │ │ │ │ subs r5, #80 @ 0x50 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #992] @ (347350 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldrsb r6, [r2, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ @@ -354639,15 +354635,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (3470a8 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 347022 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #106 @ 0x6a │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -354657,15 +354653,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #42 @ 0x2a │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r4] │ │ │ │ + ldrsb r0, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 347150 │ │ │ │ add.w r1, r0, #20480 @ 0x5000 │ │ │ │ @@ -354716,27 +354712,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3470d8 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #32] @ (347160 ) │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ b.n 3470d8 │ │ │ │ nop │ │ │ │ subs r3, #138 @ 0x8a │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r2] │ │ │ │ + ldrsb r2, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 3470ac │ │ │ │ ldr r3, [pc, #80] @ (3471c0 ) │ │ │ │ ldr.w r1, [r0, #256] @ 0x100 │ │ │ │ add r3, pc │ │ │ │ @@ -354757,31 +354753,31 @@ │ │ │ │ ldr r2, [pc, #40] @ (3471c4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 34718c │ │ │ │ ldr r0, [pc, #32] @ (3471c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r2, [pc, #20] @ (3471c4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34718c │ │ │ │ ldr r0, [pc, #20] @ (3471cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ nop │ │ │ │ subs r2, #222 @ 0xde │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r0, [r6, r1] │ │ │ │ + ldrsb r0, [r2, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ bic.w r3, r2, #33280 @ 0x8200 │ │ │ │ and.w r2, r2, #4608 @ 0x1200 │ │ │ │ bic.w r3, r3, #63 @ 0x3f │ │ │ │ cmp.w r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1, #0] │ │ │ │ @@ -354906,23 +354902,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 3472bc │ │ │ │ ldr r0, [pc, #120] @ (3473b4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ and.w r6, r3, r2 │ │ │ │ b.n 3472bc │ │ │ │ ldr r0, [pc, #100] @ (3473b8 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ @@ -354939,34 +354935,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3472f0 │ │ │ │ ldr r0, [pc, #44] @ (3473c0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3472f0 │ │ │ │ nop │ │ │ │ subs r1, #188 @ 0xbc │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #608] @ (347614 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r1, r5] │ │ │ │ + strb r4, [r5, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #208] @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355058,97 +355054,97 @@ │ │ │ │ ldr r3, [pc, #148] @ (347544 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347464 │ │ │ │ ldr r0, [pc, #144] @ (347548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 347464 │ │ │ │ ldr r3, [pc, #136] @ (34754c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34744e │ │ │ │ ldr r3, [pc, #120] @ (347544 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 34744e │ │ │ │ ldr r0, [pc, #120] @ (347550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34744e │ │ │ │ ldr r3, [pc, #116] @ (347554 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347426 │ │ │ │ ldr r3, [pc, #88] @ (347544 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347426 │ │ │ │ ldr r0, [pc, #100] @ (347558 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 347426 │ │ │ │ ldr r3, [pc, #92] @ (34755c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347490 │ │ │ │ ldr r3, [pc, #60] @ (347544 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 347490 │ │ │ │ ldr r0, [pc, #76] @ (347560 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 347490 │ │ │ │ ldr r3, [pc, #72] @ (347564 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34747e │ │ │ │ ldr r3, [pc, #28] @ (347544 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34747e │ │ │ │ ldr r0, [pc, #56] @ (347568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34747e │ │ │ │ subs r0, #114 @ 0x72 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + strb r4, [r0, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r3] │ │ │ │ + strb r2, [r5, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + strb r6, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, r3] │ │ │ │ + strb r4, [r4, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3475c4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355173,27 +355169,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34758e │ │ │ │ ldr r0, [pc, #32] @ (3475d4 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34758e │ │ │ │ nop │ │ │ │ adds r6, #204 @ 0xcc │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r4] │ │ │ │ + strb r4, [r6, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (347694 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (347698 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -355232,15 +355228,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3475fa │ │ │ │ ldr r0, [pc, #104] @ (3476a4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r1, [pc, #84] @ (34769c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 347610 │ │ │ │ ldr r1, [pc, #80] @ (3476a0 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -355252,15 +355248,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (3476a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355274,28 +355270,28 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r0, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #604] @ 0x25c │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldrb.w r3, [r6, #684] @ 0x2ac │ │ │ │ str.w r7, [r6, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3477ec │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 347802 │ │ │ │ @@ -355379,53 +355375,53 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ b.n 34775a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ strb.w r9, [r7, #4] │ │ │ │ b.n 347720 │ │ │ │ ldr.w r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ strb.w r7, [r6, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3476e6 │ │ │ │ ldr.w r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3476f0 │ │ │ │ ldr.w r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3476fa │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347704 │ │ │ │ ldr.w r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r6, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34770e │ │ │ │ ldr.w r0, [r6, #780] @ 0x30c │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 34770e │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -355461,19 +355457,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 3478d0 │ │ │ │ b.n 34776e │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + ldrb r6, [r3, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r3, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (347a10 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -355519,15 +355515,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (347a1c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34796c │ │ │ │ ldr r0, [pc, #188] @ (347a24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3476ac │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 347926 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -355553,28 +355549,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 347910 │ │ │ │ ldr r0, [pc, #124] @ (347a2c ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 347910 │ │ │ │ ldr r0, [pc, #112] @ (347a30 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347922 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347952 │ │ │ │ b.n 34796c │ │ │ │ @@ -355586,37 +355582,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (347a1c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34797e │ │ │ │ ldr r0, [pc, #48] @ (347a38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34797e │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, r3] │ │ │ │ + strh r6, [r4, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r6] │ │ │ │ + str r0, [r1, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r2, r7] │ │ │ │ + str r4, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + strh r0, [r6, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #180] @ 347b00 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355658,15 +355654,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347a82 │ │ │ │ ldr r0, [pc, #96] @ (347b10 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [pc, #84] @ (347b14 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347a82 │ │ │ │ ldr r3, [pc, #64] @ (347b0c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -355685,34 +355681,34 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 347a6c │ │ │ │ ldr r0, [pc, #44] @ (347b20 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 347a6c │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r2] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + str r2, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r6] │ │ │ │ + str r6, [r5, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #292] @ (347c58 ) │ │ │ │ mov r7, r2 │ │ │ │ @@ -355736,15 +355732,15 @@ │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldrb.w r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r7 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355794,15 +355790,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347b6c │ │ │ │ ldr r0, [pc, #112] @ (347c6c ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 347b6c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ @@ -355810,15 +355806,15 @@ │ │ │ │ subs r2, r2, r3 │ │ │ │ b.n 347be6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [pc, #68] @ (347c70 ) │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr.w ip, [r4, r2, lsl #2] │ │ │ │ ldr.w r3, [r4, r3, lsl #2] │ │ │ │ @@ -355834,17 +355830,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #400] @ (347df4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, r6] │ │ │ │ + str r0, [r2, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r0, r5] │ │ │ │ + str r6, [r4, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #116] @ (347cf8 ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -355887,27 +355883,27 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 347cc2 │ │ │ │ ldr r0, [pc, #28] @ (347d08 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 347cc2 │ │ │ │ nop │ │ │ │ cmp r7, #196 @ 0xc4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #272] @ (347e1c ) │ │ │ │ + ldr r5, [pc, #144] @ (347d9c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ @@ -355979,35 +355975,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 347d62 │ │ │ │ ldr r0, [pc, #84] @ (347e20 ) │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 347d62 │ │ │ │ ldr r3, [pc, #72] @ (347e24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347d8a │ │ │ │ ldr r3, [pc, #52] @ (347e18 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 347d8a │ │ │ │ ldr r0, [pc, #56] @ (347e28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 347d8a │ │ │ │ ldr r0, [pc, #52] @ (347e2c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 347db4 │ │ │ │ b.n 347d62 │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ @@ -356016,21 +356012,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #376] @ (347f9c ) │ │ │ │ + ldr r3, [pc, #248] @ (347f1c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, r0] │ │ │ │ + ldr r7, [pc, #1000] @ (348214 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + str r6, [r5, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r5, [pc, #1336] @ 34837c │ │ │ │ sub sp, #28 │ │ │ │ @@ -356183,15 +356179,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 347f02 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #968] @ (348398 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 347f02 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 347fea │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ @@ -356230,15 +356226,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ tst.w r1, #32768 @ 0x8000 │ │ │ │ beq.w 347f02 │ │ │ │ ldr r0, [pc, #856] @ (3483a0 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 347f02 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 345058 │ │ │ │ @@ -356255,15 +356251,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 347eee │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ (3483a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 347eee │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 34825c │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 347f80 │ │ │ │ b.n 347e92 │ │ │ │ @@ -356288,15 +356284,15 @@ │ │ │ │ ldr r3, [pc, #708] @ (348394 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 347e92 │ │ │ │ ldr r0, [pc, #728] @ (3483b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 347e92 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 344e08 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 347f0a │ │ │ │ @@ -356318,15 +356314,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 347f0a │ │ │ │ ldr r0, [pc, #660] @ (3483bc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 347f0a │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #15 │ │ │ │ bl 3451b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3482ea │ │ │ │ @@ -356357,15 +356353,15 @@ │ │ │ │ ldr r3, [pc, #528] @ (348394 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 3480c0 │ │ │ │ ldr r0, [pc, #564] @ (3483c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 347e8c │ │ │ │ ldr r2, [pc, #556] @ (3483c8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356374,15 +356370,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 347f42 │ │ │ │ ldr r0, [pc, #536] @ (3483cc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 347f42 │ │ │ │ ldr r3, [pc, #524] @ (3483d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347ee2 │ │ │ │ @@ -356392,15 +356388,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 347ee2 │ │ │ │ ldr r0, [pc, #504] @ (3483d4 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb.w r2, [sp, #14] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 347ee2 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3482a6 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ @@ -356463,15 +356459,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 348008 │ │ │ │ ldr r0, [pc, #336] @ (3483e0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348008 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 348344 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 348244 │ │ │ │ @@ -356483,15 +356479,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (348394 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3481f2 │ │ │ │ ldr r0, [pc, #300] @ (3483e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3481f2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34823a │ │ │ │ ldr r3, [pc, #220] @ (3483ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -356501,15 +356497,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (348394 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348238 │ │ │ │ ldr r0, [pc, #264] @ (3483ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348238 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34823a │ │ │ │ ldr r2, [pc, #252] @ (3483f0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -356518,19 +356514,19 @@ │ │ │ │ ldr r2, [pc, #152] @ (348394 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 34823a │ │ │ │ ldr r0, [pc, #236] @ (3483f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348238 │ │ │ │ ldr r0, [pc, #232] @ (3483f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 347f90 │ │ │ │ ldr r1, [pc, #188] @ (3483d8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cbz r1, 34832c │ │ │ │ ldr r1, [pc, #112] @ (348394 ) │ │ │ │ @@ -356540,15 +356536,15 @@ │ │ │ │ bmi.n 34835e │ │ │ │ lsls r1, r2, #22 │ │ │ │ bmi.w 34822e │ │ │ │ b.n 3482cc │ │ │ │ ldr r0, [pc, #196] @ (3483fc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 347f7a │ │ │ │ ldr r2, [pc, #184] @ (348400 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 348356 │ │ │ │ @@ -356559,21 +356555,21 @@ │ │ │ │ bmi.n 34836c │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 34832c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ (348404 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348228 │ │ │ │ ldr r0, [pc, #152] @ (348408 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348228 │ │ │ │ nop │ │ │ │ cmp r6, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -356583,71 +356579,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #182 @ 0xb6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #432] @ (34854c ) │ │ │ │ + ldr r7, [pc, #304] @ (3484cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #744] @ (34868c ) │ │ │ │ + ldr r6, [pc, #616] @ (34860c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #304] @ (3484dc ) │ │ │ │ + ldr r6, [pc, #176] @ (34845c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r3] │ │ │ │ + str r4, [r2, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #272] @ (3484d0 ) │ │ │ │ + ldr r6, [pc, #144] @ (348450 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #584] @ (348610 ) │ │ │ │ + ldr r6, [pc, #456] @ (348590 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #216] @ (3484a8 ) │ │ │ │ + ldr r6, [pc, #88] @ (348428 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #704] @ (348698 ) │ │ │ │ + ldr r4, [pc, #576] @ (348618 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #40] @ (34840c ) │ │ │ │ + ldr r4, [pc, #936] @ (34878c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #720] @ (3486bc ) │ │ │ │ + ldr r5, [pc, #592] @ (34863c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #408] @ (348588 ) │ │ │ │ + ldr r6, [pc, #280] @ (348508 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #128] @ (348474 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #504] @ (3485f0 ) │ │ │ │ + ldr r6, [pc, #376] @ (348570 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #224] @ (3484dc ) │ │ │ │ + ldr r6, [pc, #96] @ (34845c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #864] @ (348760 ) │ │ │ │ + ldr r5, [pc, #736] @ (3486e0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #696] @ (3486c0 ) │ │ │ │ + ldr r5, [pc, #568] @ (348640 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #336] @ (34855c ) │ │ │ │ + ldr r5, [pc, #208] @ (3484dc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w sl, [pc, #324] @ 348564 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -356746,15 +356742,15 @@ │ │ │ │ bpl.n 34847e │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (348574 ) │ │ │ │ mov r3, lr │ │ │ │ strd fp, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr.w lr, [r2, #4] │ │ │ │ ldr.w r2, [r1, r3, lsl #3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r2, [r6, r3, lsl #1] │ │ │ │ @@ -356772,21 +356768,21 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #872] @ (3488e0 ) │ │ │ │ + ldr r4, [pc, #744] @ (348860 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, #7] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r0, r7 │ │ │ │ + cmn r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #8] @ (34858c ) │ │ │ │ + ldr r4, [pc, #904] @ (34890c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #628] @ (34880c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -356881,19 +356877,19 @@ │ │ │ │ bne.w 3487a6 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, #1 │ │ │ │ mla r3, r3, r9, r4 │ │ │ │ add.w r7, r3, #131072 @ 0x20000 │ │ │ │ ldr.w r3, [r7, #800] @ 0x320 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, fp │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #804] @ 0x324 │ │ │ │ b.n 348618 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #328] @ (348814 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356949,15 +356945,15 @@ │ │ │ │ it mi │ │ │ │ ldrmi.w r3, [r4, #224] @ 0xe0 │ │ │ │ bmi.w 348644 │ │ │ │ b.n 3485c2 │ │ │ │ ldr r0, [pc, #212] @ (348824 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r4, #220] @ 0xdc │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b.n 3485ca │ │ │ │ ldr r3, [pc, #192] @ (348828 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356966,30 +356962,30 @@ │ │ │ │ ldr r3, [pc, #168] @ (348818 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348710 │ │ │ │ ldr r0, [pc, #176] @ (34882c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348630 │ │ │ │ ldr r3, [pc, #172] @ (348830 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348622 │ │ │ │ ldr r3, [pc, #136] @ (348818 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 348622 │ │ │ │ ldr r0, [pc, #152] @ (348834 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348622 │ │ │ │ ldr r3, [pc, #144] @ (348838 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34869a │ │ │ │ ldr r3, [pc, #100] @ (348818 ) │ │ │ │ @@ -356998,15 +356994,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34869a │ │ │ │ ldr r0, [pc, #124] @ (34883c ) │ │ │ │ lsls r1, r2, #2 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34869a │ │ │ │ ldr r2, [pc, #112] @ (348840 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 348710 │ │ │ │ ldr r2, [pc, #60] @ (348818 ) │ │ │ │ @@ -357014,59 +357010,59 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 348710 │ │ │ │ ldr.w r1, [r3, #808] @ 0x328 │ │ │ │ ldr r0, [pc, #92] @ (348844 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348630 │ │ │ │ ldr r0, [pc, #84] @ (348848 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348630 │ │ │ │ ldr r0, [pc, #76] @ (34884c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ b.n 3486de │ │ │ │ movs r6, #180 @ 0xb4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #344] @ (348980 ) │ │ │ │ + ldr r4, [pc, #216] @ (348900 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r7 │ │ │ │ + cmp lr, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #520] @ (348a40 ) │ │ │ │ + ldr r3, [pc, #392] @ (3489c0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #40] @ (348868 ) │ │ │ │ + ldr r2, [pc, #936] @ (348be8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, ip │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #616] @ (348ab0 ) │ │ │ │ + ldr r2, [pc, #488] @ (348a30 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add ip, pc │ │ │ │ + add ip, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #352] @ (3489b0 ) │ │ │ │ + ldr r3, [pc, #224] @ (348930 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357173,19 +357169,19 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 348b5c │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r8, r1 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 348944 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #12 │ │ │ │ @@ -357217,15 +357213,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34889c │ │ │ │ ldr r0, [pc, #400] @ (348ba8 ) │ │ │ │ lsls r1, r7, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ orr.w r3, r9, r3 │ │ │ │ b.n 34889c │ │ │ │ ldr r2, [pc, #380] @ (348bac ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -357255,15 +357251,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3488f8 │ │ │ │ ldr r0, [pc, #316] @ (348bb8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r7, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ands r7, r3 │ │ │ │ b.n 3488f8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357280,15 +357276,15 @@ │ │ │ │ bpl.w 3488ca │ │ │ │ ldr.w r1, [r6, #788] @ 0x314 │ │ │ │ ldr r0, [pc, #264] @ (348bc0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348b3c │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ itt ne │ │ │ │ @@ -357302,15 +357298,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348a54 │ │ │ │ ldr r0, [pc, #204] @ (348bc4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r7, r3, r2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357325,30 +357321,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34895c │ │ │ │ ldr r0, [pc, #152] @ (348bcc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34895c │ │ │ │ ldr r3, [pc, #144] @ (348bd0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348ac8 │ │ │ │ ldr r3, [pc, #92] @ (348ba4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 348ac8 │ │ │ │ ldr r0, [pc, #128] @ (348bd4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348ac8 │ │ │ │ ldr r3, [pc, #120] @ (348bd8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348996 │ │ │ │ ldr r3, [pc, #56] @ (348ba4 ) │ │ │ │ @@ -357357,61 +357353,61 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 348996 │ │ │ │ ldr r0, [pc, #100] @ (348bdc ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348996 │ │ │ │ ldr r0, [pc, #88] @ (348be0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ b.n 3488b6 │ │ │ │ nop │ │ │ │ movs r3, #222 @ 0xde │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #888] @ (348f24 ) │ │ │ │ + ldr r1, [pc, #760] @ (348ea4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #608] @ (348e18 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #104 @ 0x68 │ │ │ │ + subs r6, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, ip │ │ │ │ movs r0, r0 │ │ │ │ - blxns r9 │ │ │ │ + blxns r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #464] @ (348d98 ) │ │ │ │ + ldr r1, [pc, #336] @ (348d18 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #464] @ (348da0 ) │ │ │ │ + ldr r1, [pc, #336] @ (348d20 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #216 @ 0xd8 │ │ │ │ + subs r5, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bxns sl │ │ │ │ + bxns r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #712] @ (348eac ) │ │ │ │ + ldr r0, [pc, #584] @ (348e2c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ (348d4c ) │ │ │ │ @@ -357457,15 +357453,15 @@ │ │ │ │ cmp r4, r2 │ │ │ │ beq.n 348c20 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 348c58 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ bl 346ee8 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 348c58 │ │ │ │ add.w r2, r0, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r2, #936] @ 0x3a8 │ │ │ │ @@ -357489,15 +357485,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 347a3c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348c14 │ │ │ │ ldr.w r0, [r2, #780] @ 0x30c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #780 @ 0x30c │ │ │ │ bl 347d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 348c4a │ │ │ │ ldr.w r2, [r5, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ @@ -357539,27 +357535,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 348c3e │ │ │ │ ldr r0, [pc, #32] @ (348d5c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348c3e │ │ │ │ nop │ │ │ │ movs r0, #82 @ 0x52 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blx r2 │ │ │ │ + bx lr │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #212] @ (348e44 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -357586,43 +357582,43 @@ │ │ │ │ cbnz r3, 348e12 │ │ │ │ orr.w r2, r7, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 348850 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348d9a │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348da0 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348da6 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348dac │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 348dac │ │ │ │ ldr r3, [pc, #40] @ (348e4c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357631,26 +357627,26 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348d80 │ │ │ │ ldr r0, [pc, #28] @ (348e54 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348d80 │ │ │ │ nop │ │ │ │ subs r2, r3, #3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bx r0 │ │ │ │ + mov lr, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #268] @ (348f74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357681,43 +357677,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 348850 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348e98 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348e9e │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348ea4 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348eaa │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 348eaa │ │ │ │ ldr r3, [pc, #88] @ (348f7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 348f34 │ │ │ │ @@ -357736,22 +357732,22 @@ │ │ │ │ ldr r3, [pc, #60] @ (348f80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348e7c │ │ │ │ ldr r0, [pc, #56] @ (348f88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 348e7c │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (348f8c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r5, [r2, #16] │ │ │ │ strb r1, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348f38 │ │ │ │ @@ -357762,17 +357758,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, ip │ │ │ │ + mov r6, r8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + cmp lr, sp │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (3490f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357833,46 +357829,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348fc8 │ │ │ │ ldr r0, [pc, #204] @ (349100 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 34900e │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 349008 │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 349002 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 348ffa │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 348ff2 │ │ │ │ ldr r1, [pc, #96] @ (349104 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357881,15 +357877,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 348fde │ │ │ │ ldr r0, [pc, #80] @ (349108 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 348fde │ │ │ │ ldr r1, [pc, #64] @ (34910c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357899,35 +357895,35 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 348fde │ │ │ │ ldr r0, [pc, #44] @ (349110 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 348fde │ │ │ │ nop │ │ │ │ adds r4, r4, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r0 │ │ │ │ + cmp sl, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, sl │ │ │ │ + add r8, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (349274 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357988,46 +357984,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34914c │ │ │ │ ldr r0, [pc, #204] @ (349284 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 349192 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 34918c │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 349186 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 34917e │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 349176 │ │ │ │ ldr r1, [pc, #92] @ (349288 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -358036,15 +358032,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 349162 │ │ │ │ ldr r0, [pc, #80] @ (34928c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 349162 │ │ │ │ ldr r1, [pc, #60] @ (349290 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -358054,34 +358050,34 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 349162 │ │ │ │ ldr r0, [pc, #44] @ (349294 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 349162 │ │ │ │ subs r0, r4, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r0 │ │ │ │ + add ip, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, r7 │ │ │ │ + add r4, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r1 │ │ │ │ + orrs r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #564] @ (3494dc ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -358134,15 +358130,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3493a0 │ │ │ │ ldr r0, [pc, #452] @ (3494f0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3493a0 │ │ │ │ add.w r4, r5, #131072 @ 0x20000 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r4, #684] @ 0x2ac │ │ │ │ ldr.w r1, [r4, #676] @ 0x2a4 │ │ │ │ str.w r3, [r4, #676] @ 0x2a4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -358177,35 +358173,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 349494 │ │ │ │ orr.w r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b.n 3492c0 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34936a │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 349364 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 34935e │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 349358 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ b.n 349350 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 349396 │ │ │ │ @@ -358229,15 +358225,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3492c0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (3494fc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3492c0 │ │ │ │ mov r1, r2 │ │ │ │ mov lr, r2 │ │ │ │ lsls r0, r0, #30 │ │ │ │ bpl.w 34930c │ │ │ │ ldr r2, [pc, #148] @ (3494e4 ) │ │ │ │ uxth r7, r4 │ │ │ │ @@ -358276,15 +358272,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3493a0 │ │ │ │ ldr r0, [pc, #92] @ (349508 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3493a0 │ │ │ │ ldr r2, [pc, #84] @ (34950c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 349456 │ │ │ │ ldr r2, [pc, #40] @ (3494ec ) │ │ │ │ @@ -358293,44 +358289,44 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 349456 │ │ │ │ ldr r0, [pc, #68] @ (349510 ) │ │ │ │ uxth r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 349456 │ │ │ │ adds r0, r4, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sl │ │ │ │ + add r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r5, #56] @ 0x38 │ │ │ │ + str r6, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [pc, #928] @ (34989c ) │ │ │ │ movs r0, r0 │ │ │ │ - orrs r6, r1 │ │ │ │ + cmn r6, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ strh r0, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r2 │ │ │ │ + tst r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r2, r6 │ │ │ │ + cmn r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ @@ -358396,19 +358392,19 @@ │ │ │ │ ldr.w r7, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ umull r4, r7, r7, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 349c24 │ │ │ │ ldr.w r6, [r9, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34969a │ │ │ │ add.w r3, fp, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -358420,19 +358416,19 @@ │ │ │ │ ldr.w r4, [r3, r1, lsl #2] │ │ │ │ ldr.w r3, [r9, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r4, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 349c4c │ │ │ │ ldr.w r6, [r9, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 34969a │ │ │ │ add.w r9, fp, #131072 @ 0x20000 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r9, #684] @ 0x2ac │ │ │ │ @@ -358677,15 +358673,15 @@ │ │ │ │ ldr r3, [pc, #952] @ (349c9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 349786 │ │ │ │ ldr r0, [pc, #944] @ (349ca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 349786 │ │ │ │ uxth r3, r6 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r3, #936] @ 0x3a8 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ @@ -358714,15 +358710,15 @@ │ │ │ │ ldr r3, [pc, #860] @ (349c9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 349782 │ │ │ │ ldr r0, [pc, #856] @ (349ca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 349782 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 342008 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bpl.w 349798 │ │ │ │ @@ -358739,15 +358735,15 @@ │ │ │ │ ldr r2, [pc, #800] @ (349c9c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 349798 │ │ │ │ ldr r0, [pc, #804] @ (349cac ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ b.n 349798 │ │ │ │ ldr r3, [pc, #796] @ (349cb0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358758,15 +358754,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 349754 │ │ │ │ ldr r0, [pc, #772] @ (349cb4 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ b.n 349754 │ │ │ │ ldr.w r3, [fp] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bpl.n 3499cc │ │ │ │ lsls r0, r6, #1 │ │ │ │ bmi.w 349bc2 │ │ │ │ @@ -358890,45 +358886,45 @@ │ │ │ │ ldr r3, [pc, #396] @ (349c9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3496b2 │ │ │ │ ldr r0, [pc, #428] @ (349cc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3496b2 │ │ │ │ ldr.w r0, [r9, #740] @ 0x2e4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 34968e │ │ │ │ ldr.w r0, [r9, #700] @ 0x2bc │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34967a │ │ │ │ ldr.w r0, [r9, #720] @ 0x2d0 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349684 │ │ │ │ b.n 349b7c │ │ │ │ ldr.w r0, [r9, #680] @ 0x2a8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldrb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ strb.w r4, [r9, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349670 │ │ │ │ b.n 349b32 │ │ │ │ ldr.w r0, [r9, #760] @ 0x2f8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34968e │ │ │ │ b.n 349b22 │ │ │ │ movs r2, #1 │ │ │ │ @@ -358993,15 +358989,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3495e0 │ │ │ │ ldr r0, [pc, #144] @ (349cd0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3495e0 │ │ │ │ ldr r3, [pc, #124] @ (349ccc ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34962c │ │ │ │ @@ -359011,15 +359007,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34962c │ │ │ │ ldr r0, [pc, #108] @ (349cd4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34962c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (349cd8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (349cdc ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ add r3, pc │ │ │ │ @@ -359030,45 +359026,45 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #128] @ (349d18 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #174 @ 0xae │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #800] @ (349fcc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #176 @ 0xb0 │ │ │ │ + subs r6, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #104 @ 0x68 │ │ │ │ + subs r6, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r3] │ │ │ │ + ldrb r4, [r1, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #140 @ 0x8c │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r5, r2] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r3, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #188] @ (349dac ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -359141,21 +359137,21 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r3, #29 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r2, r6] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r2, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #84 @ 0x54 │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 349e7c │ │ │ │ sub sp, #24 │ │ │ │ @@ -359220,17 +359216,17 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r6, #25 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #25 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r3, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, r3] │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ sub sp, #372 @ 0x174 │ │ │ │ mov r5, r2 │ │ │ │ @@ -359273,26 +359269,26 @@ │ │ │ │ add.w fp, r7, #131072 @ 0x20000 │ │ │ │ ldr.w r0, [fp, #664] @ 0x298 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 34a014 │ │ │ │ bl 344fc4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ subs r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ bhi.w 34a310 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r6, sp, #168 @ 0xa8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add.w r2, r4, #60 @ 0x3c │ │ │ │ add.w r0, r8, r7 │ │ │ │ subs r2, r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ blx 25fb80 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -359645,15 +359641,15 @@ │ │ │ │ bhi.n 34a330 │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ b.n 349f6e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov ip, r8 │ │ │ │ add.w lr, r3, r4 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ ldr.w r1, [lr, #4] │ │ │ │ ldr.w r3, [lr, #12] │ │ │ │ @@ -360050,15 +360046,15 @@ │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34a428 │ │ │ │ ldr r0, [pc, #800] @ (34aac4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34a428 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr.w r3, [sl, #592] @ 0x250 │ │ │ │ subs r6, r2, r1 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ @@ -360203,15 +360199,15 @@ │ │ │ │ bpl.w 34a4a0 │ │ │ │ ldr r0, [pc, #412] @ (34aacc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34a4a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w lr, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr.w r8, [r3] │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ @@ -360275,15 +360271,15 @@ │ │ │ │ ldrb.w r3, [sl, #600] @ 0x258 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [pc, #220] @ (34aad4 ) │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34a3ea │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 34a832 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ add r3, r2 │ │ │ │ @@ -360337,43 +360333,43 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #17 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrsb r4, [r3, r2] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, r7] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r2, r7] │ │ │ │ + strb r4, [r6, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, r5] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + str r4, [r3, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #158 @ 0x9e │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #98 @ 0x62 │ │ │ │ + adds r4, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r3, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #848] @ (34ae2c ) │ │ │ │ + ldr r4, [pc, #720] @ (34adac ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #18 │ │ │ │ bpl.w 34a072 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ lsls r2, r3, #16 │ │ │ │ @@ -360412,19 +360408,19 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34b1d8 │ │ │ │ ldr.w r7, [fp, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ ldrb.w r3, [fp, #684] @ 0x2ac │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [fp, #704] @ 0x2c0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -360443,19 +360439,19 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34b3ac │ │ │ │ ldr.w r7, [fp, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349fe4 │ │ │ │ ldr.w r3, [pc, #2228] @ 34b498 │ │ │ │ @@ -360468,15 +360464,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 349fe4 │ │ │ │ ldr.w r0, [pc, #2204] @ 34b4a0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 349fe4 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.w 349fbc │ │ │ │ ldr.w r3, [pc, #2180] @ 34b4a4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -360487,15 +360483,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 349ef6 │ │ │ │ ldr.w r0, [pc, #2156] @ 34b4a8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 349ef6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360594,45 +360590,45 @@ │ │ │ │ lsr.w sl, sl, r8 │ │ │ │ cmp sl, r7 │ │ │ │ ite ne │ │ │ │ movne.w sl, #128 @ 0x80 │ │ │ │ moveq.w sl, #144 @ 0x90 │ │ │ │ b.w 34a240 │ │ │ │ ldr.w r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #764] @ 0x2fc │ │ │ │ b.w 34a2f8 │ │ │ │ ldr.w r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ b.w 34a2ee │ │ │ │ ldr.w r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #704] @ 0x2c0 │ │ │ │ b.w 34a2e4 │ │ │ │ ldr.w r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ strb.w r5, [fp, #684] @ 0x2ac │ │ │ │ b.w 34a2da │ │ │ │ ldr.w r7, [fp, #664] @ 0x298 │ │ │ │ mov r0, r7 │ │ │ │ bl 344e08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34a1e0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ lsls r0, r3, #18 │ │ │ │ bmi.w 34b2dc │ │ │ │ orr.w r6, r6, #131072 @ 0x20000 │ │ │ │ b.w 34a1e0 │ │ │ │ ldr.w r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #744] @ 0x2e8 │ │ │ │ b.w 34a302 │ │ │ │ mov r0, r4 │ │ │ │ bl 3454b0 │ │ │ │ b.w 34a0d0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -360678,15 +360674,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34ab2a │ │ │ │ ldr.w r0, [pc, #1596] @ 34b4bc │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34ab2a │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ add r2, sp, #192 @ 0xc0 │ │ │ │ add r1, sp, #184 @ 0xb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 343a60 │ │ │ │ ldrb.w r3, [sp, #184] @ 0xb8 │ │ │ │ @@ -360746,15 +360742,15 @@ │ │ │ │ ldr.w r3, [pc, #1396] @ 34b49c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34a088 │ │ │ │ ldr.w r0, [pc, #1420] @ 34b4c4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 34a088 │ │ │ │ lsls r7, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34ac74 │ │ │ │ b.n 34ac62 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -360794,15 +360790,15 @@ │ │ │ │ ldr.w r3, [pc, #1260] @ 34b49c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34a05c │ │ │ │ ldr.w r0, [pc, #1296] @ 34b4d0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 34a05c │ │ │ │ ldr.w r3, [pc, #1288] @ 34b4d4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34afe4 │ │ │ │ ldr.w r3, [pc, #1220] @ 34b49c │ │ │ │ @@ -360832,15 +360828,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34a24e │ │ │ │ ldr.w r0, [pc, #1200] @ 34b4dc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 34a24e │ │ │ │ ldr.w r1, [pc, #1188] @ 34b4e0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34a214 │ │ │ │ @@ -360850,15 +360846,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34a214 │ │ │ │ ldr.w r0, [pc, #1164] @ 34b4e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, r9, lsl #2] │ │ │ │ mov sl, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r3, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ b.w 34a214 │ │ │ │ @@ -360872,15 +360868,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34a2c6 │ │ │ │ ldr.w r0, [pc, #1104] @ 34b4ec │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 34a2c6 │ │ │ │ ldr.w r3, [pc, #1092] @ 34b4f0 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a99e │ │ │ │ @@ -360894,15 +360890,15 @@ │ │ │ │ movs r2, #24 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r3, pc │ │ │ │ ldr.w r0, [pc, #1060] @ 34b4f8 │ │ │ │ add r0, pc │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34a99e │ │ │ │ mov r0, r4 │ │ │ │ bl 343b38 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ b.n 34aeb4 │ │ │ │ ldr.w r3, [fp, #696] @ 0x2b8 │ │ │ │ ldr.w r1, [fp, #688] @ 0x2b0 │ │ │ │ @@ -360911,19 +360907,19 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34b3d8 │ │ │ │ ldr.w r7, [fp, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #684] @ 0x2ac │ │ │ │ b.n 34ab90 │ │ │ │ movs r4, #5 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34ac74 │ │ │ │ @@ -360938,15 +360934,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34ac74 │ │ │ │ ldr r0, [pc, #936] @ (34b4fc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ac74 │ │ │ │ bl 343af4 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ b.n 34aed2 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -360960,15 +360956,15 @@ │ │ │ │ ldr r3, [pc, #792] @ (34b49c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 349fe2 │ │ │ │ ldr r0, [pc, #884] @ (34b504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 349fe2 │ │ │ │ lsls r1, r2, #13 │ │ │ │ bpl.w 34ae46 │ │ │ │ movs r4, #3 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34ac74 │ │ │ │ @@ -360983,15 +360979,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34ac74 │ │ │ │ ldr r0, [pc, #832] @ (34b508 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ac74 │ │ │ │ ldr r3, [pc, #816] @ (34b50c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -361003,15 +360999,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34ab5a │ │ │ │ ldr r0, [pc, #796] @ (34b510 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34ab5a │ │ │ │ ldr r0, [pc, #784] @ (34b514 ) │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 34b218 │ │ │ │ ldr r0, [pc, #652] @ (34b49c ) │ │ │ │ @@ -361027,15 +361023,15 @@ │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34ae5c │ │ │ │ ldr r0, [pc, #748] @ (34b518 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ beq.n 34b25c │ │ │ │ @@ -361060,15 +361056,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34ac74 │ │ │ │ ldr r0, [pc, #664] @ (34b51c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ac74 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34ac72 │ │ │ │ @@ -361084,15 +361080,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 34ac72 │ │ │ │ ldr r0, [pc, #612] @ (34b520 ) │ │ │ │ movs r1, #2 │ │ │ │ movs r4, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ac74 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -361152,29 +361148,29 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34ac74 │ │ │ │ ldr r0, [pc, #452] @ (34b52c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ac74 │ │ │ │ vldr d7, [sp, #296] @ 0x128 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #432] @ (34b530 ) │ │ │ │ mov r3, r4 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ vldr d7, [sp, #288] @ 0x120 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [sp, #280] @ 0x118 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 34a416 │ │ │ │ lsls r0, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34b268 │ │ │ │ b.n 34b24c │ │ │ │ ldr r3, [pc, #348] @ (34b50c ) │ │ │ │ @@ -361189,15 +361185,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34abbc │ │ │ │ ldr r0, [pc, #364] @ (34b534 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 34abbc │ │ │ │ ldr r3, [pc, #304] @ (34b50c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b10e │ │ │ │ @@ -361207,33 +361203,33 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34b10e │ │ │ │ ldr r0, [pc, #324] @ (34b538 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34b10e │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34b29e │ │ │ │ strd r7, r0, [sp, #20] │ │ │ │ lsrs r1, r6, #16 │ │ │ │ ldr r0, [pc, #300] @ (34b53c ) │ │ │ │ strd r2, r9, [sp, #12] │ │ │ │ mov.w r2, r8, lsr #17 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd lr, sl, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34b33a │ │ │ │ ldr r0, [pc, #276] @ (34b540 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb.w ip, [r4, #48] @ 0x30 │ │ │ │ ldrb.w lr, [r4, #66] @ 0x42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w sl, [r4, #49] @ 0x31 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ @@ -361265,107 +361261,107 @@ │ │ │ │ add.w r3, r3, #992 @ 0x3e0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #204 @ 0xcc │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #632] @ (34b728 ) │ │ │ │ + ldr r2, [pc, #504] @ (34b6a8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r0, r7 │ │ │ │ + subs r0, r4, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #198 @ 0xc6 │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #182 @ 0xb6 │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blxns r8 │ │ │ │ + blxns r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #192 @ 0xc0 │ │ │ │ + cmp r1, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #400] @ (34b674 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #4 │ │ │ │ + adds r4, r6, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #140 @ 0x8c │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #720] @ (34b7c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, fp │ │ │ │ + mov r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r3, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #180 @ 0xb4 │ │ │ │ + movs r7, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #214 @ 0xd6 │ │ │ │ + movs r0, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #162 @ 0xa2 │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + cmp r0, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #120 @ 0x78 │ │ │ │ + cmp r0, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #206 @ 0xce │ │ │ │ + movs r7, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r6, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #16 │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r3, #15 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r7, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r0, #15 │ │ │ │ + asrs r4, r4, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #178 @ 0xb2 │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.w 349e90 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -361408,25 +361404,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (34b5e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b584 │ │ │ │ ldr r0, [pc, #24] @ (34b5e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34b584 │ │ │ │ nop │ │ │ │ @ instruction: 0xf6d40069 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + movs r7, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (34b648 ) │ │ │ │ @@ -361454,24 +361450,24 @@ │ │ │ │ subw r1, r1, #2503 @ 0x9c7 │ │ │ │ ands.w r1, r1, r3, asr #32 │ │ │ │ it cc │ │ │ │ movcc r1, r3 │ │ │ │ ldr r0, [pc, #24] @ (34b658 ) │ │ │ │ asrs r1, r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34b60e │ │ │ │ @ instruction: 0xf6500069 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #304] @ (34b784 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + movs r7, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #376] @ (34b7e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -361564,15 +361560,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b686 │ │ │ │ ldr r0, [pc, #136] @ (34b7f8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34b686 │ │ │ │ bl 341e30 │ │ │ │ ldr.w r9, [r4, #588] @ 0x24c │ │ │ │ ldrd r2, ip, [r4, #580] @ 0x244 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ b.n 34b6d0 │ │ │ │ ldr r2, [pc, #108] @ (34b7fc ) │ │ │ │ @@ -361584,15 +361580,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b712 │ │ │ │ ldr r0, [pc, #92] @ (34b800 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34b712 │ │ │ │ ldr.w lr, [pc, #84] @ 34b804 │ │ │ │ ldr.w r3, [r7, lr] │ │ │ │ ldrh.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 34b6d8 │ │ │ │ ldr.w lr, [pc, #52] @ 34b7f4 │ │ │ │ @@ -361601,34 +361597,34 @@ │ │ │ │ tst.w lr, #32768 @ 0x8000 │ │ │ │ beq.n 34b6d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (34b808 ) │ │ │ │ mov r3, ip │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r8] │ │ │ │ b.n 34b6d8 │ │ │ │ nop │ │ │ │ rsbs r0, ip, #15269888 @ 0xe90000 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #192] @ (34b8b4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #130 @ 0x82 │ │ │ │ + movs r6, #98 @ 0x62 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #172 @ 0xac │ │ │ │ + movs r6, #140 @ 0x8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #768] @ (34bb08 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -361670,43 +361666,43 @@ │ │ │ │ orr.w r2, r6, #4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 348850 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b870 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b876 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b87c │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b882 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34b882 │ │ │ │ │ │ │ │ 0034b8fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -361768,45 +361764,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34b948 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #60] @ (34b9d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34b948 │ │ │ │ ldr r3, [pc, #52] @ (34b9d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b946 │ │ │ │ ldr r3, [pc, #32] @ (34b9cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b946 │ │ │ │ ldr r0, [pc, #36] @ (34b9d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34b946 │ │ │ │ @ instruction: 0xf33a0069 │ │ │ │ - subs r6, #8 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #236 @ 0xec │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #236 @ 0xec │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034b9dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -361941,40 +361937,40 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 34ba8c │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #124] @ (34bbc0 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 34ba8c │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34bb14 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 34bb0e │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 34bb08 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 34bb00 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ strb.w r6, [r4, #684] @ 0x2ac │ │ │ │ b.n 34baf8 │ │ │ │ ldr.w r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 341bf8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -361983,15 +361979,15 @@ │ │ │ │ rsbs r0, r8, #105 @ 0x69 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + movs r3, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034bbc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -362049,15 +362045,15 @@ │ │ │ │ bpl.n 34bc72 │ │ │ │ ldr r0, [pc, #208] @ (34bd28 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34bc72 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 34bcca │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -362089,15 +362085,15 @@ │ │ │ │ bpl.n 34bc24 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (34bd34 ) │ │ │ │ str.w r9, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34bc24 │ │ │ │ ldr r2, [pc, #108] @ (34bd38 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34bc72 │ │ │ │ ldr r2, [pc, #76] @ (34bd24 ) │ │ │ │ @@ -362107,49 +362103,49 @@ │ │ │ │ bpl.n 34bc72 │ │ │ │ ldr r0, [pc, #92] @ (34bd3c ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34bc72 │ │ │ │ ldr r0, [pc, #72] @ (34bd40 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34bc1e │ │ │ │ nop │ │ │ │ - @ instruction: 0xf59e0053 │ │ │ │ + sbcs.w r0, lr, #13828096 @ 0xd30000 │ │ │ │ orn r0, lr, #105 @ 0x69 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r6, r2, #11 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #104 @ 0x68 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #196 @ 0xc4 │ │ │ │ + movs r2, #164 @ 0xa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #22 │ │ │ │ + movs r1, #246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034bd44 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -362199,15 +362195,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 34bdd6 │ │ │ │ ldr r3, [pc, #120] @ (34be48 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34be14 │ │ │ │ movs r1, #0 │ │ │ │ @@ -362231,15 +362227,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34bd8e │ │ │ │ ldr r0, [pc, #88] @ (34be5c ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34bd8e │ │ │ │ ldr r3, [pc, #72] @ (34be60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bdd4 │ │ │ │ @@ -362250,36 +362246,36 @@ │ │ │ │ bpl.n 34bdd4 │ │ │ │ ldr r0, [pc, #56] @ (34be64 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34bdd4 │ │ │ │ nop │ │ │ │ - bic.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ + and.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ cdp 0, 15, cr0, cr2, cr9, {3} │ │ │ │ lsls r4, r2, #6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #50 @ 0x32 │ │ │ │ + movs r3, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [pc, #336] @ (34bfac ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #128 @ 0x80 │ │ │ │ + movs r2, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #8 │ │ │ │ + movs r2, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034be68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -362297,15 +362293,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ add.w r3, r4, #808 @ 0x328 │ │ │ │ add.w r0, r4, #908 @ 0x38c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ movw r8, #2571 @ 0xa0b │ │ │ │ str.w r5, [r4, #604] @ 0x25c │ │ │ │ movs r5, #49 @ 0x31 │ │ │ │ @@ -362346,111 +362342,111 @@ │ │ │ │ add.w r2, r4, #680 @ 0x2a8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov sl, r7 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r8, [r4, #680] @ 0x2a8 │ │ │ │ movs r0, #32 │ │ │ │ ldr r7, [pc, #308] @ (34c088 ) │ │ │ │ blx 25dbcc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #700 @ 0x2bc │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r8, [r4, #700] @ 0x2bc │ │ │ │ movs r0, #32 │ │ │ │ add r7, pc │ │ │ │ blx 25dbcc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #720 @ 0x2d0 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r8, [r4, #720] @ 0x2d0 │ │ │ │ movs r0, #32 │ │ │ │ mov r9, r4 │ │ │ │ blx 25dbcc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #740 @ 0x2e4 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r8, [r4, #740] @ 0x2e4 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r8, [r4, #760] @ 0x2f8 │ │ │ │ movs r0, #32 │ │ │ │ add.w r8, r4, #900 @ 0x384 │ │ │ │ blx 25dbcc │ │ │ │ ldr r3, [pc, #172] @ (34c08c ) │ │ │ │ add.w r2, r4, #780 @ 0x30c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r5, [r4, #780] @ 0x30c │ │ │ │ add.w r5, r4, #800 @ 0x320 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dbcc │ │ │ │ movs r3, #1 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r4, [r5], #20 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 34c000 │ │ │ │ add.w r0, r9, #632 @ 0x278 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ bl 34267c │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #660 @ 0x294 │ │ │ │ bl 34267c │ │ │ │ add.w r0, r9, #664 @ 0x298 │ │ │ │ bl 3436e0 │ │ │ │ ldr.w r0, [r9, #936] @ 0x3a8 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #72] @ (34c090 ) │ │ │ │ ldr r2, [pc, #76] @ (34c094 ) │ │ │ │ ldr r1, [pc, #76] @ (34c098 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1020 @ 0x3fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add.w r0, r9, #448 @ 0x1c0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ ldrh.w r3, [r3, #110] @ 0x6e │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -362460,76 +362456,76 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3470ac │ │ │ │ nop │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ ldmia r7!, {r0, r1, r5} │ │ │ │ vcvt.u32.f32 q13, , #1 │ │ │ │ @ instruction: 0xffffbd23 │ │ │ │ - vmlsl.u , d31, d18[0] │ │ │ │ + vmlsl.u , d31, d2[0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movt r0, #49216 @ 0xc040 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + subw r0, ip, #64 @ 0x40 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034c09c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [r7, #604] @ 0x25c │ │ │ │ cbz r4, 34c0c2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r4, [r7, #680] @ 0x2a8 │ │ │ │ cbz r4, 34c0d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r4, [r7, #700] @ 0x2bc │ │ │ │ cbz r4, 34c0e6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r4, [r7, #720] @ 0x2d0 │ │ │ │ cbz r4, 34c0f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r4, [r7, #740] @ 0x2e4 │ │ │ │ cbz r4, 34c10a │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r4, [r7, #760] @ 0x2f8 │ │ │ │ cbz r4, 34c11c │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r4, [r7, #780] @ 0x30c │ │ │ │ cbz r4, 34c12e │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ add.w r6, r6, #131072 @ 0x20000 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #800 @ 0x320 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 34c14a │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 34c138 │ │ │ │ ldr.w r0, [r7, #632] @ 0x278 │ │ │ │ bl 3426e4 │ │ │ │ @@ -362641,150 +362637,150 @@ │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r6, fp, r2, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c44e │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ strb.w r9, [r4, #4] │ │ │ │ b.n 34c24c │ │ │ │ ldrd r4, r3, [r5, #792] @ 0x318 │ │ │ │ ldr.w r1, [r5, #788] @ 0x314 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #688] @ (34c56c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c476 │ │ │ │ ldr.w r8, [r5, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #784] @ 0x310 │ │ │ │ b.n 34c23c │ │ │ │ ldrd r4, r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr.w r1, [r5, #748] @ 0x2ec │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #632] @ (34c56c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c49e │ │ │ │ ldr.w r8, [r5, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #744] @ 0x2e8 │ │ │ │ b.n 34c234 │ │ │ │ ldrd r4, r3, [r5, #772] @ 0x304 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #572] @ (34c56c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c4c6 │ │ │ │ ldr.w r8, [r5, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #764] @ 0x2fc │ │ │ │ b.n 34c22c │ │ │ │ ldrd r4, r3, [r5, #732] @ 0x2dc │ │ │ │ ldr.w r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #516] @ (34c56c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c4ee │ │ │ │ ldr.w r8, [r5, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #724] @ 0x2d4 │ │ │ │ b.n 34c224 │ │ │ │ ldrd r4, r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #456] @ (34c56c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c516 │ │ │ │ ldr.w r8, [r5, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #704] @ 0x2c0 │ │ │ │ b.n 34c21a │ │ │ │ ldrd r4, r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr.w r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #400] @ (34c56c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c53e │ │ │ │ ldr.w r8, [r5, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #684] @ 0x2ac │ │ │ │ b.n 34c210 │ │ │ │ ldr.w r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 484694 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r5, #604] @ 0x25c │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -362799,15 +362795,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c290 │ │ │ │ ldr r0, [pc, #272] @ (34c578 ) │ │ │ │ mov r2, r6 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c290 │ │ │ │ ldr r3, [pc, #248] @ (34c570 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c2c8 │ │ │ │ ldr r3, [pc, #240] @ (34c574 ) │ │ │ │ @@ -362816,15 +362812,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34c2c8 │ │ │ │ ldr r0, [pc, #236] @ (34c57c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c2c8 │ │ │ │ ldr r3, [pc, #208] @ (34c570 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c302 │ │ │ │ ldr r3, [pc, #200] @ (34c574 ) │ │ │ │ @@ -362833,15 +362829,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c302 │ │ │ │ ldr r0, [pc, #200] @ (34c580 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c302 │ │ │ │ ldr r3, [pc, #168] @ (34c570 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c33c │ │ │ │ ldr r3, [pc, #160] @ (34c574 ) │ │ │ │ @@ -362850,15 +362846,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c33c │ │ │ │ ldr r0, [pc, #164] @ (34c584 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c33c │ │ │ │ ldr r3, [pc, #128] @ (34c570 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c376 │ │ │ │ ldr r3, [pc, #120] @ (34c574 ) │ │ │ │ @@ -362867,15 +362863,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34c376 │ │ │ │ ldr r0, [pc, #128] @ (34c588 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c376 │ │ │ │ ldr r3, [pc, #88] @ (34c570 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3b0 │ │ │ │ ldr r3, [pc, #80] @ (34c574 ) │ │ │ │ @@ -362884,15 +362880,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c3b0 │ │ │ │ ldr r0, [pc, #92] @ (34c58c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c3b0 │ │ │ │ ldr r3, [pc, #48] @ (34c570 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3ea │ │ │ │ ldr r3, [pc, #40] @ (34c574 ) │ │ │ │ @@ -362901,37 +362897,37 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c3ea │ │ │ │ ldr r0, [pc, #56] @ (34c590 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c3ea │ │ │ │ nop │ │ │ │ orrs.w r0, ip, r9, asr #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r0, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r3, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r2, #24 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r5, #23 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r0, #23 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r3, #22 │ │ │ │ + lsrs r2, r7, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r6, #21 │ │ │ │ + lsrs r2, r2, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034c594 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 35398c │ │ │ │ nop │ │ │ │ @@ -362939,15 +362935,15 @@ │ │ │ │ 0034c5a0 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 353818 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34c5b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r1, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (34c618 ) │ │ │ │ @@ -362978,27 +362974,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34c5d6 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (34c628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34c5d6 │ │ │ │ nop │ │ │ │ b.n 34c320 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6800041 │ │ │ │ + @ instruction: 0xf6600041 │ │ │ │ ldr r2, [pc, #84] @ (34c684 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #84] @ (34c688 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34c644 │ │ │ │ @@ -363019,30 +363015,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (34c694 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add.w r0, r1, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 353c98 │ │ │ │ b.n 34c2c4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6f40041 │ │ │ │ + @ instruction: 0xf6d40041 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 4846b4 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ @@ -363093,35 +363089,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (34c7ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #148] @ (34c7f0 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #144] @ (34c7f4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #132] @ (34c7f8 ) │ │ │ │ ldr r1, [pc, #136] @ (34c7fc ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (34c800 ) │ │ │ │ ldr r3, [pc, #124] @ (34c804 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #120] @ (34c808 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (34c80c ) │ │ │ │ @@ -363141,49 +363137,49 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bics.w r0, r4, r4, lsr #1 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + ands.w r0, r4, r4, lsr #1 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r2, r1] │ │ │ │ + ldr r6, [r6, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r6, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r5, #26 │ │ │ │ + lsrs r2, r1, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub.w r0, r6, r0, lsl #1 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + @ instruction: 0xeb860040 │ │ │ │ + ldrh r0, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsls r1, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, r7 │ │ │ │ + adds r6, r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 34c8ec │ │ │ │ @@ -363226,15 +363222,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34c86a │ │ │ │ ldr r0, [pc, #100] @ (34c8fc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c86a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34c86a │ │ │ │ ldr r3, [pc, #88] @ (34c900 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -363243,46 +363239,46 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34c86a │ │ │ │ ldr r0, [pc, #68] @ (34c904 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c86a │ │ │ │ ldr r3, [pc, #60] @ (34c908 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34c86a │ │ │ │ ldr r3, [pc, #32] @ (34c8f8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34c86a │ │ │ │ ldr r0, [pc, #40] @ (34c90c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c86a │ │ │ │ b.n 34c124 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #320] @ (34ca38 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, ip, #12648448 @ 0xc10000 │ │ │ │ + adcs.w r0, ip, #12648448 @ 0xc10000 │ │ │ │ str r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf4f80041 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ + adcs.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (34ca34 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #276] @ (34ca38 ) │ │ │ │ @@ -363337,15 +363333,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (34ca4c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34c952 │ │ │ │ ldr r0, [pc, #176] @ (34ca50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34c952 │ │ │ │ ldr r3, [pc, #156] @ (34ca44 ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -363362,15 +363358,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34c956 │ │ │ │ ldr r0, [pc, #132] @ (34ca58 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 34c956 │ │ │ │ movs r3, #8 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -363397,15 +363393,15 @@ │ │ │ │ bpl.n 34c956 │ │ │ │ ldr r0, [pc, #68] @ (34ca60 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34c956 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 34d08c │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -363416,21 +363412,21 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf5320041 │ │ │ │ movs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ba0041 │ │ │ │ + eors.w r0, sl, #12648448 @ 0xc10000 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ + orns r0, r8, #12648448 @ 0xc10000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (34cbb0 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #312] @ (34cbb4 ) │ │ │ │ @@ -363495,15 +363491,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 34cbaa │ │ │ │ ldr r0, [pc, #196] @ (34cbd0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [pc, #168] @ (34cbc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34cb60 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 34caac │ │ │ │ @@ -363540,15 +363536,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34cb1e │ │ │ │ ldr r0, [pc, #100] @ (34cbdc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34cb1e │ │ │ │ ldr r3, [pc, #92] @ (34cbe0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34cb32 │ │ │ │ ldr r3, [pc, #56] @ (34cbc8 ) │ │ │ │ @@ -363557,15 +363553,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34cb32 │ │ │ │ ldr r0, [pc, #76] @ (34cbe4 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34cb32 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 34cf5c │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -363578,23 +363574,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 34ce80 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - eor.w r0, sl, #12648448 @ 0xc10000 │ │ │ │ + orn r0, sl, #12648448 @ 0xc10000 │ │ │ │ b.n 34ce0c │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3b20041 │ │ │ │ + @ instruction: 0xf3920041 │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3ba0041 │ │ │ │ + @ instruction: 0xf39a0041 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #64] @ (34cc38 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #64] @ (34cc3c ) │ │ │ │ @@ -363603,32 +363599,32 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 38358c │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, r4, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 382994 │ │ │ │ - b.n 34c734 │ │ │ │ + b.n 34c6f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 34ca74 │ │ │ │ + b.n 34ca34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r2, #0] │ │ │ │ + strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (34ccb0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -363637,25 +363633,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (34ccb8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #76] @ (34ccbc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (34ccc0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #60] @ (34ccc4 ) │ │ │ │ ldr r2, [pc, #64] @ (34ccc8 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -363666,27 +363662,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 34c6f4 │ │ │ │ + b.n 34c6b4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r2, #21 │ │ │ │ + asrs r6, r6, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r0, r4] │ │ │ │ + ldrsh r2, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r5, r4] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 34cc2c │ │ │ │ + beq.n 34cbec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 34cd38 │ │ │ │ sub sp, #16 │ │ │ │ @@ -363695,15 +363691,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (34cd40 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #80] @ (34cd44 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #76] @ (34cd48 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 34cd14 │ │ │ │ add.w r0, r3, #6560 @ 0x19a0 │ │ │ │ @@ -363720,33 +363716,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34cd04 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (34cd54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34cd04 │ │ │ │ nop │ │ │ │ - b.n 34c668 │ │ │ │ + b.n 34c628 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r7, r1] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ svc 84 @ 0x54 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #880] @ (34d0c0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2b80041 │ │ │ │ + @ instruction: 0xf2980041 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #120] @ 34cde0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #116] @ (34cde4 ) │ │ │ │ @@ -363755,15 +363751,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ ldr r6, [pc, #112] @ (34cdec ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #104] @ (34cdf0 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34cdc2 │ │ │ │ add.w r0, r5, #6560 @ 0x19a0 │ │ │ │ @@ -363789,31 +363785,31 @@ │ │ │ │ ldr r3, [pc, #40] @ (34cdf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34cd92 │ │ │ │ ldr r0, [pc, #36] @ (34cdfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34cd92 │ │ │ │ - b.n 34c5f8 │ │ │ │ + b.n 34d5b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r7, #16 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrb r2, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ udf #200 @ 0xc8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf2200041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #184] @ (34ced0 ) │ │ │ │ @@ -363825,15 +363821,15 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ ldr r7, [pc, #184] @ (34cedc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #172] @ (34cee0 ) │ │ │ │ add r7, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34ceaa │ │ │ │ mov r3, r4 │ │ │ │ @@ -363888,32 +363884,32 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34ce3e │ │ │ │ ldr r0, [pc, #44] @ (34ceec ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34ce3e │ │ │ │ nop │ │ │ │ - b.n 34d590 │ │ │ │ + b.n 34d550 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, r4] │ │ │ │ + ldrb r6, [r3, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r6, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ udf #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1272] @ 34d3fc │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -363933,15 +363929,15 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 34d410 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [pc, #1236] @ 34d414 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [r7, r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34d322 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ @@ -364033,15 +364029,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #112 @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -364053,15 +364049,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 34d2bc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 3834bc │ │ │ │ cmp r5, #10 │ │ │ │ bne.n 34d088 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -364143,19 +364139,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #684] @ (34d44c ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 48459c │ │ │ │ @@ -364215,15 +364211,15 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 353ab0 │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ b.n 34d0f0 │ │ │ │ ldr r2, [pc, #496] @ (34d458 ) │ │ │ │ ldr r3, [pc, #416] @ (34d408 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -364247,15 +364243,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34d0ba │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ (34d464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34d0ba │ │ │ │ mov r0, r6 │ │ │ │ bl 38e50c │ │ │ │ b.n 34d104 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d0a2 │ │ │ │ @@ -364269,15 +364265,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34d0a2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ (34d46c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34d0a2 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34d3ae │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #1268] @ 0x4f4 │ │ │ │ ldr.w r3, [r6, #1780] @ 0x6f4 │ │ │ │ @@ -364304,15 +364300,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (34d460 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34cf52 │ │ │ │ ldr r0, [pc, #308] @ (34d474 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34cf52 │ │ │ │ ldr r3, [pc, #304] @ (34d478 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d1ca │ │ │ │ @@ -364328,15 +364324,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #264] @ (34d47c ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34d1ca │ │ │ │ ldr r3, [pc, #244] @ (34d480 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d222 │ │ │ │ @@ -364344,15 +364340,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34d222 │ │ │ │ ldr r0, [pc, #224] @ (34d484 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34d222 │ │ │ │ ldr r3, [pc, #208] @ (34d480 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34d2f4 │ │ │ │ @@ -364360,15 +364356,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34d2f4 │ │ │ │ ldr r0, [pc, #192] @ (34d488 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34d2f4 │ │ │ │ ldr r0, [pc, #184] @ (34d48c ) │ │ │ │ add r0, pc │ │ │ │ bl 428f80 │ │ │ │ ldr r0, [pc, #180] @ (34d490 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f80 │ │ │ │ @@ -364379,96 +364375,96 @@ │ │ │ │ ldr r0, [pc, #172] @ (34d49c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 34d8e0 │ │ │ │ + b.n 34d8a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ble.n 34d470 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ble.n 34d46c │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r7, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r7, #8 │ │ │ │ + asrs r4, r3, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r3, #8 │ │ │ │ + asrs r0, r7, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 34d9cc │ │ │ │ + b.n 34d98c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r5, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 34d688 │ │ │ │ + b.n 34d648 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #4 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 34d444 │ │ │ │ + svc 224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #17 │ │ │ │ + lsls r6, r7, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #136] @ (34d4d4 ) │ │ │ │ + ldr r6, [pc, #8] @ (34d454 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r6, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ bge.n 34d494 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + svc 14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bls.n 34d42c │ │ │ │ lsls r1, r5, #1 │ │ │ │ add ip, fp │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 6, cr0, cr0, cr1, {2} │ │ │ │ + cdp 0, 4, cr0, cr0, cr1, {2} │ │ │ │ asrs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4, #260] @ 0x104 │ │ │ │ + stc 0, cr0, [r4, #260]! @ 0x104 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r6, #-260] @ 0xfffffefc │ │ │ │ + stcl 0, cr0, [r6], #260 @ 0x104 │ │ │ │ ldr r3, [pc, #480] @ (34d65c ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 1, cr0, cr6, cr1, {2} │ │ │ │ + ldcl 0, cr0, [r6, #260]! @ 0x104 │ │ │ │ adds r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 3, cr0, cr6, cr1, {2} │ │ │ │ - cdp 0, 1, cr0, cr4, cr1, {2} │ │ │ │ - ldc 0, cr0, [sl, #260] @ 0x104 │ │ │ │ - stcl 0, cr0, [lr, #-260]! @ 0xfffffefc │ │ │ │ - ble.n 34d3b4 │ │ │ │ + cdp 0, 1, cr0, cr6, cr1, {2} │ │ │ │ + ldcl 0, cr0, [r4, #260]! @ 0x104 │ │ │ │ + ldcl 0, cr0, [sl, #-260]! @ 0xfffffefc │ │ │ │ + stcl 0, cr0, [lr, #-260] @ 0xfffffefc │ │ │ │ + ble.n 34d574 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r1, #23 │ │ │ │ + lsrs r0, r5, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r7, #24 │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034d4a0 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 353710 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34d4b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrh r2, [r1, #30] │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -364479,15 +364475,15 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #280] @ (34d5f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #16384 @ 0x4000 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #268] @ (34d5f4 ) │ │ │ │ ldr r2, [pc, #268] @ (34d5f8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #264] @ (34d5fc ) │ │ │ │ add r2, pc │ │ │ │ @@ -364548,15 +364544,15 @@ │ │ │ │ bl 38bfa4 │ │ │ │ ldr r3, [pc, #132] @ (34d608 ) │ │ │ │ ldr r1, [pc, #132] @ (34d60c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dbbd8 │ │ │ │ + bl 5dbbb8 │ │ │ │ cbnz r0, 34d5b8 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 38eeb0 │ │ │ │ @@ -364581,36 +364577,36 @@ │ │ │ │ ldr r0, [pc, #56] @ (34d610 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f80 │ │ │ │ ldr r0, [pc, #52] @ (34d614 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f80 │ │ │ │ nop │ │ │ │ - ble.n 34d500 │ │ │ │ + ble.n 34d6c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r2, #24 │ │ │ │ + lsrs r4, r6, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r0, #22 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r0, r0, #24 │ │ │ │ + lsrs r0, r4, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + lsrs r2, r0, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bvs.n 34d5fc │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (34d7fc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + str r6, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add.w r0, ip, r1, lsl #1 │ │ │ │ - @ instruction: 0xeb8c0041 │ │ │ │ + @ instruction: 0xeaec0041 │ │ │ │ + sbc.w r0, ip, r1, lsl #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #3316] @ 34e31c │ │ │ │ movw lr, #10289 @ 0x2831 │ │ │ │ cmp r0, lr │ │ │ │ @@ -365137,15 +365133,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d688 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1600] @ 34e32c │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34d688 │ │ │ │ movw r3, #49712 @ 0xc230 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r3, r2, lsl #6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365675,15 +365671,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #24 │ │ │ │ + lsls r6, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 34e3b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -365694,15 +365690,15 @@ │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ bl 38bfa4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 38bf5c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -365725,19 +365721,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34c594 │ │ │ │ nop │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + strb r2, [r5, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (34e450 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -365759,15 +365755,15 @@ │ │ │ │ bl 38bfa4 │ │ │ │ ldr r3, [pc, #92] @ (34e458 ) │ │ │ │ ldr r1, [pc, #96] @ (34e45c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dbbd8 │ │ │ │ + bl 5dbbb8 │ │ │ │ cbnz r0, 34e420 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365788,29 +365784,29 @@ │ │ │ │ ldr r0, [pc, #36] @ (34e464 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34e3e6 │ │ │ │ ldr r0, [pc, #32] @ (34e468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34e3e6 │ │ │ │ ldmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #496] @ (34e64c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r0 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 q0, q2, │ │ │ │ + cdp2 0, 14, cr0, cr4, cr1, {2} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ (34e518 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #156] @ (34e51c ) │ │ │ │ @@ -365818,35 +365814,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (34e520 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #136] @ (34e524 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #132] @ (34e528 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (34e52c ) │ │ │ │ ldr r1, [pc, #124] @ (34e530 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #108] @ (34e534 ) │ │ │ │ ldr r3, [pc, #112] @ (34e538 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #92] @ 0x5c │ │ │ │ @@ -365871,93 +365867,93 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adcs.w r0, r2, #63 @ 0x3f │ │ │ │ - subs r3, #22 │ │ │ │ + @ instruction: 0xf132003f │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r6, #116] @ 0x74 │ │ │ │ + ldr r4, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adc.w r0, r2, #63 @ 0x3f │ │ │ │ - adcs.w r0, r8, #63 @ 0x3f │ │ │ │ + @ instruction: 0xf122003f │ │ │ │ + @ instruction: 0xf138003f │ │ │ │ @ instruction: 0xefebffff │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 9, cr0, cr2, cr1, {2} │ │ │ │ + cdp2 0, 7, cr0, cr2, cr1, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #56] @ (34e590 ) │ │ │ │ ldr r2, [pc, #60] @ (34e594 ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #60] @ (34e598 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38efdc │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ mov r0, r4 │ │ │ │ bl 38358c │ │ │ │ add.w r2, r5, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 382994 │ │ │ │ - ldmia r5!, {r2} │ │ │ │ + ldmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [lr, #260] @ 0x104 │ │ │ │ - ldc2l 0, cr0, [sl], #260 @ 0x104 │ │ │ │ + stc2l 0, cr0, [lr, #-260]! @ 0xfffffefc │ │ │ │ + ldc2l 0, cr0, [sl], {65} @ 0x41 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 34e5e4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (34e5e8 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (34e5ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ bl 38bfa4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38bf5c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 34d4a0 │ │ │ │ - ldmia r4!, {r1, r3, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r3, #100] @ 0x64 │ │ │ │ + ldr r6, [r7, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -365969,15 +365965,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r7, r8, [sp, #40] @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r9, r0 │ │ │ │ bl 38bfa4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38bf5c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -366000,19 +365996,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 34c5a0 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4, {r2, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r1, #96] @ 0x60 │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r3, [r0, r1, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r1, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -366307,15 +366303,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (34e9e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366327,15 +366323,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 34ea30 │ │ │ │ + bge.n 34e9f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (34ea4c ) │ │ │ │ ldr r3, [pc, #104] @ (34ea50 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -366360,15 +366356,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (34ea5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366380,15 +366376,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 34ea04 │ │ │ │ + bls.n 34e9c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (34eacc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366422,25 +366418,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (34eadc ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34ea80 │ │ │ │ stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mvns r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 34ea30 │ │ │ │ + bls.n 34e9f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (34ec00 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366529,40 +366525,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 34eb0a │ │ │ │ ldr r0, [pc, #104] @ (34ec1c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34eb0a │ │ │ │ ldr r0, [pc, #96] @ (34ec20 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34eb02 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34eb70 │ │ │ │ b.n 34eb02 │ │ │ │ ldr r0, [pc, #68] @ (34ec24 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 34eb06 │ │ │ │ ldr r0, [pc, #56] @ (34ec28 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 34eb02 │ │ │ │ stmia r1!, {r3, r4, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ @@ -366571,21 +366567,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 34ecb8 │ │ │ │ + bge.n 34ec78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 34ec8c │ │ │ │ + bls.n 34ec4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 34eb84 │ │ │ │ + bls.n 34eb44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 34ec8c │ │ │ │ + bls.n 34ec4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #108] @ 34eca8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -366621,26 +366617,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34ec54 │ │ │ │ ldr r0, [pc, #32] @ (34ecb8 ) │ │ │ │ sub.w r1, r4, #1440 @ 0x5a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34ec54 │ │ │ │ stmia r0!, {r1, r3} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf70a0041 │ │ │ │ + @ instruction: 0xf6ea0041 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ movt r3, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r0, #1300] @ 0x514 │ │ │ │ ldr.w r4, [r0, #1328] @ 0x530 │ │ │ │ @@ -366673,24 +366669,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34ecf8 │ │ │ │ ldr r0, [pc, #24] @ (34ed3c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ pop {r4} │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ite vs │ │ │ │ lslvs r1, r5, #1 │ │ │ │ cmpvc r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r6, #2113 @ 0x841 │ │ │ │ + @ instruction: 0xf6860041 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #134144 @ 0x20c00 │ │ │ │ mov.w r1, #11648 @ 0x2d80 │ │ │ │ @@ -366767,15 +366763,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 34ee06 │ │ │ │ ldr r0, [pc, #104] @ (34ee94 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ add.w r4, r4, r4, lsl #1 │ │ │ │ bl 38bfac │ │ │ │ subs r1, r7, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34eddc │ │ │ │ @@ -366795,34 +366791,34 @@ │ │ │ │ ldr r3, [pc, #36] @ (34ee90 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34edf8 │ │ │ │ ldr r0, [pc, #48] @ (34eea8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r5, #1324] @ 0x52c │ │ │ │ ldr.w r1, [r5, #1408] @ 0x580 │ │ │ │ b.n 34edf8 │ │ │ │ nop │ │ │ │ bkpt 0x009c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5e60041 │ │ │ │ - stmia r4!, {r1, r3, r4, r6} │ │ │ │ + rsb r0, r6, #12648448 @ 0xc10000 │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + @ instruction: 0xf5880041 │ │ │ │ + strb r6, [r3, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34e910 │ │ │ │ + b.n 34e8d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 34ef20 │ │ │ │ mov r2, r0 │ │ │ │ @@ -366855,28 +366851,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34eeec │ │ │ │ mov r4, r2 │ │ │ │ ldr r0, [pc, #32] @ (34ef30 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34eeec │ │ │ │ nop │ │ │ │ pop {r2, r3, r7, pc} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #992] @ (34f30c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 34efa0 │ │ │ │ + bhi.n 34ef60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -366982,15 +366978,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (34f098 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34f012 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -367000,15 +366996,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4, r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 34f0fc │ │ │ │ + bvc.n 34f0bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 34f140 │ │ │ │ add.w r1, r0, #20480 @ 0x5000 │ │ │ │ @@ -367059,27 +367055,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34f0c8 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #32] @ (34f150 ) │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ b.n 34f0c8 │ │ │ │ nop │ │ │ │ cbnz r2, 34f1aa │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 34f098 │ │ │ │ + bvs.n 34f058 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add.w r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 34f09c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -367133,26 +367129,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f1ba │ │ │ │ ldr r0, [pc, #28] @ (34f20c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34f1ba │ │ │ │ revsh r4, r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #41025 @ 0xa041 │ │ │ │ + @ instruction: 0xf22a0041 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #120] @ (34f298 ) │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, #120] @ (34f29c ) │ │ │ │ @@ -367193,26 +367189,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f232 │ │ │ │ ldr r0, [pc, #36] @ (34f2a8 ) │ │ │ │ lsrs r3, r6, #14 │ │ │ │ ubfx r2, r2, #15, #1 │ │ │ │ ubfx r1, r5, #12, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34f232 │ │ │ │ nop │ │ │ │ rev r2, r5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r6, #65 @ 0x41 │ │ │ │ + subs.w r0, r6, #65 @ 0x41 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #1072] @ 34f6f0 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #1072] @ 34f6f4 │ │ │ │ @@ -367303,15 +367299,15 @@ │ │ │ │ ldr r3, [pc, #864] @ (34f708 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34f2ec │ │ │ │ ldr r0, [pc, #860] @ (34f70c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34f2ec │ │ │ │ ldr r3, [pc, #852] @ (34f710 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f312 │ │ │ │ ldr r3, [pc, #836] @ (34f708 ) │ │ │ │ @@ -367328,15 +367324,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 34f6be │ │ │ │ ldr r0, [pc, #820] @ (34f718 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f55c │ │ │ │ cmp r1, #1 │ │ │ │ beq.w 34f50c │ │ │ │ @@ -367436,15 +367432,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34f392 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #548] @ (34f728 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ b.n 34f412 │ │ │ │ lsls r5, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r1, [r4, #12] │ │ │ │ bpl.w 34f40a │ │ │ │ movs r1, #1 │ │ │ │ @@ -367572,30 +367568,30 @@ │ │ │ │ beq.w 34f416 │ │ │ │ b.n 34f532 │ │ │ │ ldr r0, [pc, #256] @ (34f738 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 34f572 │ │ │ │ lsls r1, r2, #15 │ │ │ │ bpl.n 34f576 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f516 │ │ │ │ b.n 34f618 │ │ │ │ ldr r0, [pc, #216] @ (34f73c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr.w r3, [r7, #2072] @ 0x818 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r1, [r8, #66] @ 0x42 │ │ │ │ ubfx r0, r3, #19, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -367615,15 +367611,15 @@ │ │ │ │ ldr r0, [pc, #152] @ (34f740 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsrs r2, r2, #17 │ │ │ │ strd lr, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34f5e6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (34f744 ) │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ ldr r1, [pc, #124] @ (34f748 ) │ │ │ │ ldr r0, [pc, #128] @ (34f74c ) │ │ │ │ add r3, pc │ │ │ │ @@ -367651,49 +367647,49 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 34f712 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34f2b0 │ │ │ │ + b.n 34f270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb880 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 34f2b4 │ │ │ │ + b.n 34f274 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x0032 │ │ │ │ + bkpt 0x0012 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.s q8, q7, │ │ │ │ + vhadd.s16 q8, q7, │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34f398 │ │ │ │ + b.n 34f358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34fe6c │ │ │ │ + b.n 34fe2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 34fef0 │ │ │ │ + b.n 34feb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 34febc │ │ │ │ + b.n 34fe7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r0, 34f7c0 │ │ │ │ + cbnz r0, 34f7b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc 0, cr0, [lr, #-260]! @ 0xfffffefc │ │ │ │ - cdp 0, 0, cr0, cr2, cr1, {2} │ │ │ │ - cbnz r2, 34f7c6 │ │ │ │ + stc 0, cr0, [lr, #-260] @ 0xfffffefc │ │ │ │ + stcl 0, cr0, [r2, #260]! @ 0x104 │ │ │ │ + cbnz r2, 34f7be │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [r8, #-260] @ 0xfffffefc │ │ │ │ - stcl 0, cr0, [ip, #260]! @ 0x104 │ │ │ │ + ldcl 0, cr0, [r8], #260 @ 0x104 │ │ │ │ + stcl 0, cr0, [ip, #260] @ 0x104 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #20480 @ 0x5000 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #31 │ │ │ │ @@ -367766,15 +367762,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (34f870 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ bic.w r2, r2, #4261412864 @ 0xfe000000 │ │ │ │ ldr.w r1, [r3, #1324] @ 0x52c │ │ │ │ orrs r1, r2 │ │ │ │ str.w r1, [r3, #1324] @ 0x52c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -367789,15 +367785,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr], {65} @ 0x41 │ │ │ │ + @ instruction: 0xebee0041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #784] @ (34fb98 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #784] @ (34fb9c ) │ │ │ │ @@ -367892,19 +367888,19 @@ │ │ │ │ ldr.w r2, [r8, #12] │ │ │ │ umull r7, r4, r4, r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34fad6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r7, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r4, r1 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r8, #4] │ │ │ │ b.n 34f97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34f954 │ │ │ │ ldr r3, [pc, #476] @ (34fba0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -367915,15 +367911,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34f954 │ │ │ │ ldr r0, [pc, #460] @ (34fba8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34f954 │ │ │ │ bic.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ cbz r1, 34fa42 │ │ │ │ orr.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ @@ -367972,15 +367968,15 @@ │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34f8c2 │ │ │ │ ldr r0, [pc, #312] @ (34fbb4 ) │ │ │ │ mov.w r1, r8, lsl #2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, r8, lsl #2] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ orrs r3, r2 │ │ │ │ b.n 34f8c2 │ │ │ │ ldr r3, [pc, #296] @ (34fbb8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -367990,15 +367986,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f984 │ │ │ │ ldr r0, [pc, #272] @ (34fbbc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34f984 │ │ │ │ ldr.w r0, [r5, #3512] @ 0xdb8 │ │ │ │ bl 381d14 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r0, 34fb02 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34fb56 │ │ │ │ @@ -368018,15 +368014,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 34f99c │ │ │ │ ldr r0, [pc, #208] @ (34fbc4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34f99c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34fb76 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -368046,86 +368042,86 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34fa32 │ │ │ │ ldr r0, [pc, #132] @ (34fbc8 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34fa32 │ │ │ │ ldr r0, [pc, #124] @ (34fbcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34fa5a │ │ │ │ ldr r3, [pc, #120] @ (34fbd0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34fac6 │ │ │ │ ldr r3, [pc, #64] @ (34fba4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34fac6 │ │ │ │ ldr r0, [pc, #104] @ (34fbd4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34fac6 │ │ │ │ ldr r3, [pc, #96] @ (34fbd8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34fb06 │ │ │ │ ldr r3, [pc, #32] @ (34fba4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34fb06 │ │ │ │ ldr r0, [pc, #80] @ (34fbdc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 34fb06 │ │ │ │ nop │ │ │ │ cbz r4, 34fc0c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, ip │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 34faf8 │ │ │ │ + bhi.n 34fab8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 34fcac │ │ │ │ + bls.n 34fc6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 34fca4 │ │ │ │ + bhi.n 34fc64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 34fb74 │ │ │ │ + bvc.n 34fb34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 34fb84 │ │ │ │ + bvc.n 34fb44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 34fc0c │ │ │ │ + bhi.n 34fbcc │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 34fc4c │ │ │ │ + bls.n 34fc0c │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #236] @ 34fcdc │ │ │ │ sub.w r3, r1, #784 @ 0x310 │ │ │ │ @@ -368209,26 +368205,27 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34fc0e │ │ │ │ ldr r0, [pc, #28] @ (34fcec ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34fc0e │ │ │ │ add sp, #344 @ 0x158 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #336] @ (34fe38 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81a0041 │ │ │ │ + b.n 34fce4 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #100] @ 34fd6c │ │ │ │ @@ -368262,26 +368259,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34fd2e │ │ │ │ ldr r0, [pc, #32] @ (34fd7c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 34fd2e │ │ │ │ add r7, sp, #232 @ 0xe8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34fcec │ │ │ │ + b.n 34fcac │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -368316,26 +368313,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34fdbe │ │ │ │ ldr r0, [pc, #32] @ (34fe0c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 34fdbe │ │ │ │ add r6, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34fcbc │ │ │ │ + b.n 34fc7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #64509 @ 0xfbfd │ │ │ │ movt r2, #30676 @ 0x77d4 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ ands r2, r3 │ │ │ │ b.n 34f874 │ │ │ │ @@ -368366,27 +368363,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34fe42 │ │ │ │ ldr r0, [pc, #32] @ (34fe88 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34fe42 │ │ │ │ nop │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 34fe34 │ │ │ │ + bvs.n 34fdf4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (34ff48 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (34ff4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -368425,15 +368422,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34feae │ │ │ │ ldr r0, [pc, #104] @ (34ff58 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r1, [pc, #84] @ (34ff50 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34fec4 │ │ │ │ ldr r1, [pc, #80] @ (34ff54 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -368445,15 +368442,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (34ff5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -368467,40 +368464,40 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r5} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r6, r5, #133120 @ 0x20800 │ │ │ │ add.w r8, r5, #134144 @ 0x20c00 │ │ │ │ mov sl, r1 │ │ │ │ add.w r4, r6, #852 @ 0x354 │ │ │ │ ldr.w r0, [r7, #2116] @ 0x844 │ │ │ │ add.w r9, r8, #328 @ 0x148 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ b.n 34ff98 │ │ │ │ adds r4, #20 │ │ │ │ cmp r4, r9 │ │ │ │ beq.n 34ffb0 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34ff92 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #20 │ │ │ │ bl 34eeac │ │ │ │ cmp r4, r9 │ │ │ │ bne.n 34ff98 │ │ │ │ ldr r3, [pc, #316] @ (3500f0 ) │ │ │ │ mov ip, r7 │ │ │ │ @@ -368610,19 +368607,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 3500e0 │ │ │ │ b.n 350024 │ │ │ │ nop │ │ │ │ - uxtb r4, r6 │ │ │ │ + uxtb r4, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb6dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb64e │ │ │ │ + @ instruction: 0xb62e │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (350220 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -368668,15 +368665,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (35022c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35017c │ │ │ │ ldr r0, [pc, #188] @ (350234 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 34ff60 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 350136 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368702,28 +368699,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 350120 │ │ │ │ ldr r0, [pc, #124] @ (35023c ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350120 │ │ │ │ ldr r0, [pc, #112] @ (350240 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 350132 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 350162 │ │ │ │ b.n 35017c │ │ │ │ @@ -368735,37 +368732,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (35022c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35018e │ │ │ │ ldr r0, [pc, #48] @ (350248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35018e │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1!, {r2, r6, r7} │ │ │ │ + ldmia r1!, {r2, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r6} │ │ │ │ + ldmia r2!, {r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #384] @ 3503dc │ │ │ │ mov r3, r2 │ │ │ │ @@ -368835,15 +368832,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3502b2 │ │ │ │ ldr r0, [pc, #232] @ (3503f4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3502b2 │ │ │ │ add.w r2, r1, #65536 @ 0x10000 │ │ │ │ ldrh.w r2, [r4, r2, lsl #1] │ │ │ │ bfi r3, r2, #0, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 350276 │ │ │ │ @@ -368857,15 +368854,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 350276 │ │ │ │ ldr r0, [pc, #188] @ (3503fc ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 350276 │ │ │ │ cbnz r0, 3503ae │ │ │ │ uxth r2, r3 │ │ │ │ cbz r1, 35035e │ │ │ │ add.w r1, r1, #65536 @ 0x10000 │ │ │ │ strh.w r2, [r4, r1, lsl #1] │ │ │ │ @@ -368892,15 +368889,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3502b2 │ │ │ │ ldr r0, [pc, #96] @ (350404 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3502b2 │ │ │ │ ldr r2, [pc, #88] @ (350408 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 350350 │ │ │ │ @@ -368909,43 +368906,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 350350 │ │ │ │ ldr r0, [pc, #68] @ (35040c ) │ │ │ │ uxth r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 350350 │ │ │ │ nop │ │ │ │ add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #816 @ 0x330 │ │ │ │ + add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3509a0 │ │ │ │ + b.n 350960 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #304] @ (35052c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3508d8 │ │ │ │ + b.n 350898 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #320] @ (350544 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3507a8 │ │ │ │ + b.n 350768 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3508b4 │ │ │ │ + b.n 350874 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #232] @ (35050c ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -368985,15 +368982,15 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3504e4 │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ mov r0, r2 │ │ │ │ ldrb.w r1, [r4, #2112] @ 0x840 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -369014,15 +369011,15 @@ │ │ │ │ bpl.n 350444 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #76] @ (35051c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr.w r2, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr.w r0, [r4, r3, lsl #2] │ │ │ │ b.n 350444 │ │ │ │ ldr r3, [pc, #56] @ (350520 ) │ │ │ │ @@ -369036,31 +369033,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35047e │ │ │ │ ldr r0, [pc, #40] @ (350524 ) │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 35047e │ │ │ │ nop │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #400] @ (3506a8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ and.w lr, r2, #7 │ │ │ │ ldr.w ip, [pc, #136] @ 3505b8 │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ sub.w r1, r1, #16384 @ 0x4000 │ │ │ │ add.w r3, r1, #51 @ 0x33 │ │ │ │ @@ -369102,25 +369099,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350582 │ │ │ │ ldr r0, [pc, #28] @ (3505c8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ nop │ │ │ │ add r7, pc, #32 @ (adr r7, 3505dc ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - udf #28 │ │ │ │ + ble.n 3505c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #308] @ (350714 ) │ │ │ │ @@ -369215,15 +369212,15 @@ │ │ │ │ bpl.n 350634 │ │ │ │ ldr r0, [pc, #80] @ (350724 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, lr │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r5, #42] @ 0x2a │ │ │ │ adds r1, r3, #6 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ ldr.w lr, [r5, r1, lsl #3] │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add.w r3, r5, r1, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -369242,21 +369239,21 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #656 @ 0x290 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 350714 │ │ │ │ + bgt.n 3506d4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + svc 34 @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -369298,26 +369295,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35078c │ │ │ │ ldr r0, [pc, #28] @ (3507d0 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35078c │ │ │ │ nop │ │ │ │ add r4, pc, #976 @ (adr r4, 350b94 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 350890 │ │ │ │ + ble.n 350850 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -369359,26 +369356,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35082c │ │ │ │ ldr r0, [pc, #28] @ (350870 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35082c │ │ │ │ nop │ │ │ │ add r4, pc, #336 @ (adr r4, 3509b4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 350850 │ │ │ │ + bgt.n 350810 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1556] @ 350e9c │ │ │ │ mov r5, r1 │ │ │ │ @@ -369545,15 +369542,15 @@ │ │ │ │ ldr.w r3, [pc, #1112] @ 350eb4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3508ea │ │ │ │ ldr.w r0, [pc, #1100] @ 350eb8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3508ea │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3509ae │ │ │ │ ldr.w r3, [pc, #1084] @ 350ebc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369572,15 +369569,15 @@ │ │ │ │ ldr.w r3, [pc, #1032] @ 350eb4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3509ae │ │ │ │ ldr.w r0, [pc, #1028] @ 350ec0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3509ae │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ orr.w r1, r1, #48 @ 0x30 │ │ │ │ str r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3509ae │ │ │ │ @@ -369615,15 +369612,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35094e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ (350ec8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35094e │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 350d1c │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 35098e │ │ │ │ b.n 3509ae │ │ │ │ @@ -369666,15 +369663,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 350a34 │ │ │ │ ldr r0, [pc, #776] @ (350ed0 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350a34 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3509ae │ │ │ │ ldr r3, [pc, #756] @ (350ed4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369683,15 +369680,15 @@ │ │ │ │ ldr r3, [pc, #712] @ (350eb4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 350a9a │ │ │ │ ldr r0, [pc, #732] @ (350ed8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3509ae │ │ │ │ b.n 350a9c │ │ │ │ mov r0, r7 │ │ │ │ bl 343b34 │ │ │ │ @@ -369712,15 +369709,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 350942 │ │ │ │ ldr r0, [pc, #668] @ (350ee0 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb.w r2, [sp, #25] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350942 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 350e00 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ strb.w r4, [sp, #27] │ │ │ │ @@ -369779,15 +369776,15 @@ │ │ │ │ ldr r3, [pc, #428] @ (350eb4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 350a9a │ │ │ │ ldr r0, [pc, #468] @ (350ee8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350cde │ │ │ │ ldr r3, [pc, #460] @ (350eec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 350d32 │ │ │ │ ldr r3, [pc, #396] @ (350eb4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -369806,15 +369803,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 350b92 │ │ │ │ ldr r0, [pc, #412] @ (350ef4 ) │ │ │ │ uxth r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350b92 │ │ │ │ ldr r3, [pc, #404] @ (350ef8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbnz r3, 350db4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ @@ -369835,26 +369832,26 @@ │ │ │ │ ldr r3, [pc, #280] @ (350eb4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 350a9a │ │ │ │ ldr r0, [pc, #340] @ (350efc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [sl] │ │ │ │ b.n 350ce2 │ │ │ │ ldr r3, [pc, #252] @ (350eb4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 350af6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ (350f00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350d6c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3509ae │ │ │ │ ldr r3, [pc, #224] @ (350ebc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369863,38 +369860,38 @@ │ │ │ │ ldr r3, [pc, #200] @ (350eb4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 350cde │ │ │ │ ldr r0, [pc, #268] @ (350f04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350cde │ │ │ │ ldr r3, [pc, #260] @ (350f08 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350c60 │ │ │ │ ldr r3, [pc, #164] @ (350eb4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 350c60 │ │ │ │ ldr r0, [pc, #236] @ (350f0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350c60 │ │ │ │ ldr r0, [pc, #232] @ (350f10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 35098a │ │ │ │ ldr r0, [pc, #220] @ (350f14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3509ae │ │ │ │ b.n 350a9c │ │ │ │ ldr r2, [pc, #160] @ (350eec ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ @@ -369917,20 +369914,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 350e92 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 350e60 │ │ │ │ ldr r0, [pc, #148] @ (350f1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350c90 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ (350f20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 350c90 │ │ │ │ add r3, pc, #768 @ (adr r3, 3511a0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #744 @ (adr r3, 351190 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -369938,67 +369935,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #376 @ (adr r3, 351028 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r0, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4} │ │ │ │ + stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r5, r7} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #128] @ (350f68 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r4!, {r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 350fec │ │ │ │ + bls.n 350fac │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r4, r6} │ │ │ │ + stmia r3!, {r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4, r6} │ │ │ │ + stmia r2!, {r1, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r4, r5} │ │ │ │ + stmia r2!, {r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #328] @ 35107c │ │ │ │ sub.w r4, r1, #768 @ 0x300 │ │ │ │ @@ -370102,26 +370099,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 350f52 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (35108c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 350f52 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 350fd4 │ │ │ │ + bvs.n 350f94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #284] @ (3511c0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -370192,23 +370189,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 3510ce │ │ │ │ ldr r0, [pc, #116] @ (3511d4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r1, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r1, r3 │ │ │ │ b.n 3510ce │ │ │ │ ldr r0, [pc, #96] @ (3511d8 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r2, r3 │ │ │ │ @@ -370224,33 +370221,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35111a │ │ │ │ ldr r0, [pc, #40] @ (3511e0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35111a │ │ │ │ ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #608] @ (351434 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb782 │ │ │ │ + @ instruction: 0xb762 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb726 │ │ │ │ + @ instruction: 0xb706 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb774 │ │ │ │ + @ instruction: 0xb754 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #252] @ (3512f4 ) │ │ │ │ @@ -370309,15 +370306,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (351300 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 351230 │ │ │ │ ldr r0, [pc, #124] @ (351304 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 351230 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r4, #224] @ 0xe0 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ bl 351090 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -370340,47 +370337,47 @@ │ │ │ │ ldr r2, [pc, #60] @ (351300 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 351230 │ │ │ │ ldr r0, [pc, #60] @ (35130c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 351230 │ │ │ │ ldr r2, [pc, #56] @ (351310 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 351230 │ │ │ │ ldr r2, [pc, #28] @ (351300 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 351230 │ │ │ │ ldr r0, [pc, #40] @ (351314 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 351230 │ │ │ │ ldr r2, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6d6 │ │ │ │ + @ instruction: 0xb6b6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3513ec │ │ │ │ + bmi.n 3513ac │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb694 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -370415,26 +370412,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 351356 │ │ │ │ ldr r0, [pc, #32] @ (3513a4 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 351356 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3513b4 │ │ │ │ + bcc.n 351374 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -370469,26 +370466,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3513e6 │ │ │ │ ldr r0, [pc, #32] @ (351434 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3513e6 │ │ │ │ ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #912] @ (3517c0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 351384 │ │ │ │ + bcc.n 351344 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 351490 │ │ │ │ sub sp, #8 │ │ │ │ @@ -370513,27 +370510,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35145a │ │ │ │ ldr r0, [pc, #32] @ (3514a0 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 35145a │ │ │ │ nop │ │ │ │ ldr r0, [sp, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + @ instruction: 0xb628 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r2, #1300] @ 0x514 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 3514c6 │ │ │ │ ldr.w r2, [r0, #208] @ 0xd0 │ │ │ │ @@ -370604,25 +370601,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35154c │ │ │ │ ldr r0, [pc, #28] @ (35158c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35154c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3515c0 │ │ │ │ + bne.n 351580 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370664,25 +370661,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3515e8 │ │ │ │ ldr r0, [pc, #28] @ (351628 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3515e8 │ │ │ │ str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #912] @ (3519b4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 351584 │ │ │ │ + bne.n 351544 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ sub sp, #396 @ 0x18c │ │ │ │ @@ -370731,28 +370728,28 @@ │ │ │ │ bl 344fc4 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ subs r5, r0, r2 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #59 @ 0x3b │ │ │ │ bhi.w 351a68 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ subs r2, r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r6, #1 │ │ │ │ blx 25fb80 │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ @@ -371089,15 +371086,15 @@ │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 351f3a │ │ │ │ movs r3, #22 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ b.n 351720 │ │ │ │ uxth r3, r3 │ │ │ │ subs r5, r3, r1 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 3517e6 │ │ │ │ add r3, sp, #392 @ 0x188 │ │ │ │ @@ -371419,15 +371416,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 351aba │ │ │ │ ldr r0, [pc, #76] @ (351e64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 351aba │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.n 351768 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @@ -371437,27 +371434,27 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ str r5, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #400] @ (351fe8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 351eb2 │ │ │ │ + cbnz r4, 351eaa │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r3, [pc, #2524] @ 352848 │ │ │ │ ubfx r2, sl, #12, #2 │ │ │ │ tst.w r7, #1 │ │ │ │ mov.w r6, #1 │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ @@ -371522,15 +371519,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35168c │ │ │ │ ldr.w r0, [pc, #2344] @ 352854 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 35168c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -371857,15 +371854,15 @@ │ │ │ │ ldr.w r3, [pc, #1432] @ 352850 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3522d0 │ │ │ │ ldr.w r0, [pc, #1436] @ 352860 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3522d0 │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ add r6, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, r5 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ @@ -372049,15 +372046,15 @@ │ │ │ │ ldr r0, [pc, #912] @ (352868 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 351fd4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r4, [r8, #20] │ │ │ │ ldr.w r0, [r3, #2888] @ 0xb48 │ │ │ │ bl 343960 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ @@ -372098,15 +372095,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 35222c │ │ │ │ ldr r0, [pc, #776] @ (352870 ) │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35222c │ │ │ │ mov r0, r4 │ │ │ │ bl 3454b0 │ │ │ │ b.w 351c24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #3512] @ 0xdb8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -372120,15 +372117,15 @@ │ │ │ │ ldr r3, [pc, #696] @ (352850 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 352006 │ │ │ │ ldr r0, [pc, #724] @ (352878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 352006 │ │ │ │ str r5, [sp, #380] @ 0x17c │ │ │ │ cmp.w r6, #167772160 @ 0xa000000 │ │ │ │ bne.n 352534 │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ b.w 351d68 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -372198,15 +372195,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 352248 │ │ │ │ ldr r0, [pc, #512] @ (352884 ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 352248 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352766 │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r2, #172] @ 0xac │ │ │ │ @@ -372214,22 +372211,22 @@ │ │ │ │ itt ne │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [r2, #172] @ 0xac │ │ │ │ b.w 3519f2 │ │ │ │ ldr r0, [pc, #476] @ (352888 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35222c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #464] @ (35288c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [r9, r4, lsl #2] │ │ │ │ ldr.w r0, [r9, r6, lsl #2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 3525fc │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add.w r2, r3, #14 │ │ │ │ @@ -372242,15 +372239,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 3527f2 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.w 351afe │ │ │ │ ldrb.w r3, [sp, #313] @ 0x139 │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 351afe │ │ │ │ add.w r3, r8, #20480 @ 0x5000 │ │ │ │ @@ -372287,15 +372284,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 352694 │ │ │ │ ldr r0, [pc, #276] @ (352894 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 352694 │ │ │ │ ldr r2, [pc, #268] @ (352898 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 351b48 │ │ │ │ @@ -372318,21 +372315,21 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrb.w r3, [sp, #254] @ 0xfe │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #253] @ 0xfd │ │ │ │ ldrb.w r2, [sp, #252] @ 0xfc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 351b48 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (3528a0 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 351ab0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w lr, r3, r2 │ │ │ │ add.w ip, lr, #32 │ │ │ │ mov r6, r9 │ │ │ │ @@ -372355,68 +372352,68 @@ │ │ │ │ ldr r1, [pc, #112] @ (3528a8 ) │ │ │ │ ldr r0, [pc, #112] @ (3528ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 35288e │ │ │ │ + cbnz r4, 352886 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 352874 │ │ │ │ + cbnz r0, 35286c │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb69c │ │ │ │ + @ instruction: 0xb67c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #720] @ (352b40 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb772 │ │ │ │ + @ instruction: 0xb752 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r6} │ │ │ │ + stmia r2!, {r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #400] @ (352a10 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + @ instruction: 0xb688 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r2, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r6, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #728 @ (adr r6, 352b68 ) │ │ │ │ + add r6, pc, #600 @ (adr r6, 352ae8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #16] │ │ │ │ + ldrh r4, [r7, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 35291c │ │ │ │ + cbnz r0, 352914 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - itee al │ │ │ │ - lslal r1, r0, #1 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ - mov r1, r3 │ │ │ │ + itee gt │ │ │ │ + lslgt r1, r0, #1 │ │ │ │ + ldrle r2, [sp, #0] │ │ │ │ + movle r1, r3 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp] │ │ │ │ b.w 35162c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -372862,35 +372859,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #18] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #128] @ (352e24 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #10] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r4, [r7, #54] @ 0x36 │ │ │ │ + strh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r5, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352d7a │ │ │ │ ldrb.w r3, [fp, #113] @ 0x71 │ │ │ │ ldr.w r0, [fp, #116] @ 0x74 │ │ │ │ cbnz r3, 352dd8 │ │ │ │ @@ -372961,15 +372958,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 352bac │ │ │ │ ldr r0, [pc, #936] @ (353234 ) │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ b.n 352bac │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [fp, #104] @ 0x68 │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 3530c8 │ │ │ │ @@ -373218,15 +373215,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (353230 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 352b06 │ │ │ │ ldr r0, [pc, #200] @ (353244 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 352b06 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r3, [r3, #2072] @ 0x818 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ str r1, [r4, #4] │ │ │ │ @@ -373284,33 +373281,33 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #128] @ (3532ac ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #512 @ (adr r6, 353448 ) │ │ │ │ + add r6, pc, #384 @ (adr r6, 3533c8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ bl 22d24a │ │ │ │ - strh r4, [r5, #4] │ │ │ │ + strh r4, [r1, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 353292 │ │ │ │ + cbz r0, 35328a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 353294 │ │ │ │ + cbz r2, 35328c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #864 @ (adr r6, 3535c0 ) │ │ │ │ + add r6, pc, #736 @ (adr r6, 353540 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353260 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373348,26 +373345,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (3532dc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35327c │ │ │ │ ldr r0, [pc, #24] @ (3532e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35327c │ │ │ │ nop │ │ │ │ ldrb r4, [r3, #7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #824 @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (353340 ) │ │ │ │ @@ -373395,26 +373392,26 @@ │ │ │ │ ldr r0, [pc, #36] @ (353350 ) │ │ │ │ add.w r3, r1, #9 │ │ │ │ subs r1, #6 │ │ │ │ it mi │ │ │ │ movmi r1, r3 │ │ │ │ add r0, pc │ │ │ │ asrs r1, r1, #4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 353306 │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #304] @ (35347c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (35340c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -373449,15 +373446,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 353260 │ │ │ │ ldr r0, [pc, #96] @ (353418 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 353386 │ │ │ │ ldr r1, [pc, #84] @ (35341c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 353376 │ │ │ │ @@ -373467,46 +373464,46 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 353376 │ │ │ │ ldr r0, [pc, #68] @ (353420 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 353376 │ │ │ │ ldr r3, [pc, #52] @ (353424 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3533a8 │ │ │ │ ldr r3, [pc, #24] @ (353414 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3533a8 │ │ │ │ ldr r0, [pc, #36] @ (353428 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3533a8 │ │ │ │ ldrb r6, [r4, #3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r6, r7} │ │ │ │ + push {r1, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #192] @ (3534e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #80 @ 0x50 │ │ │ │ + add r1, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #304 @ 0x130 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -373590,15 +373587,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 353522 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #92] @ (35356c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 353522 │ │ │ │ ldr r3, [pc, #68] @ (353560 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 353538 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373618,32 +373615,32 @@ │ │ │ │ ldr r3, [pc, #36] @ (353568 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353520 │ │ │ │ ldr r0, [pc, #36] @ (353574 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 353520 │ │ │ │ nop │ │ │ │ strb r4, [r5, #30] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r6, [r5, #23] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #456 @ 0x1c8 │ │ │ │ + add r1, sp, #328 @ 0x148 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353578 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373783,15 +373780,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 353658 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #44] @ (35370c ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 353658 │ │ │ │ ldr.w r2, [r5, #2116] @ 0x844 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 341bf8 │ │ │ │ @@ -373801,15 +373798,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r7, pc, #912 @ (adr r7, 353aa0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353710 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -373869,27 +373866,27 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.n 35373a │ │ │ │ ldr r0, [pc, #28] @ (3537e8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35373a │ │ │ │ nop │ │ │ │ strb r0, [r5, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #384 @ 0x180 │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ bmi.n 3537fe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373964,15 +373961,15 @@ │ │ │ │ bpl.n 3538c0 │ │ │ │ ldr r0, [pc, #196] @ (353970 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3538c0 │ │ │ │ cbnz r2, 353916 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -374003,15 +374000,15 @@ │ │ │ │ bpl.n 35387a │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #120] @ (35397c ) │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35387a │ │ │ │ ldr r2, [pc, #104] @ (353980 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3538c0 │ │ │ │ ldr r2, [pc, #72] @ (35396c ) │ │ │ │ @@ -374021,51 +374018,51 @@ │ │ │ │ bpl.n 3538c0 │ │ │ │ ldr r0, [pc, #88] @ (353984 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3538c0 │ │ │ │ ldr r0, [pc, #68] @ (353988 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 353874 │ │ │ │ nop │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ strb r2, [r3, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #130 @ 0x82 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r7, #152 @ 0x98 │ │ │ │ lsls r4, r4, #1 │ │ │ │ rors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #88 @ (adr r7, 3539cc ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 353d4c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #480 @ (adr r6, 353b60 ) │ │ │ │ + add r6, pc, #352 @ (adr r6, 353ae0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #952 @ (adr r6, 353d40 ) │ │ │ │ + add r6, pc, #824 @ (adr r6, 353cc0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #816 @ (adr r5, 353cbc ) │ │ │ │ + add r5, pc, #688 @ (adr r5, 353c3c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0035398c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374116,15 +374113,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 353a20 │ │ │ │ ldr r3, [pc, #120] @ (353a90 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 353a5e │ │ │ │ movs r1, #0 │ │ │ │ @@ -374148,15 +374145,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3539d8 │ │ │ │ ldr r0, [pc, #88] @ (353aa4 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 3539d8 │ │ │ │ ldr r3, [pc, #72] @ (353aa8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353a1e │ │ │ │ @@ -374167,37 +374164,37 @@ │ │ │ │ bpl.n 353a1e │ │ │ │ ldr r0, [pc, #56] @ (353aac ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 353a1e │ │ │ │ - str r4, [r0, #20] │ │ │ │ + str r4, [r4, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ strb r6, [r4, #10] │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r6, #98 @ 0x62 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #928 @ (adr r6, 353e40 ) │ │ │ │ + add r6, pc, #800 @ (adr r6, 353dc0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [pc, #336] @ (353bf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #216 @ (adr r6, 353b80 ) │ │ │ │ + add r6, pc, #88 @ (adr r6, 353b00 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #760 @ (adr r6, 353da8 ) │ │ │ │ + add r6, pc, #632 @ (adr r6, 353d28 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353ab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -374216,15 +374213,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ add.w r3, sl, #860 @ 0x35c │ │ │ │ add.w r0, r6, #336 @ 0x150 │ │ │ │ mov.w r2, #1440 @ 0x5a0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ str.w r4, [r9, #2116] @ 0x844 │ │ │ │ str r2, [r3, #0] │ │ │ │ adds r2, #1 │ │ │ │ @@ -374242,81 +374239,81 @@ │ │ │ │ blx 25dbcc │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r6, [r4], #20 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 353b2a │ │ │ │ add.w r4, sl, #116 @ 0x74 │ │ │ │ add.w r6, sl, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ bl 34267c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 353b52 │ │ │ │ add.w r0, sl, #840 @ 0x348 │ │ │ │ bl 3436e0 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #64] @ (353bb4 ) │ │ │ │ ldr r2, [pc, #68] @ (353bb8 ) │ │ │ │ ldr r1, [pc, #68] @ (353bbc ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ ldrh.w r3, [r3, #110] @ 0x6e │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 341dc8 │ │ │ │ mov r0, fp │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 34f09c │ │ │ │ nop │ │ │ │ @ instruction: 0xf945ffff │ │ │ │ cbz r5, 353c14 │ │ │ │ - vqshl.u32 d23, d22, #31 │ │ │ │ + vqshl.u32 d23, d6, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r0, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, r3, r2 │ │ │ │ + adds r4, r7, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00353bc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r8, r0, #131072 @ 0x20000 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r4, [r8, #2116] @ 0x844 │ │ │ │ cbz r4, 353be8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ add.w r6, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #852 @ 0x354 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 353c04 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne.n 353bf2 │ │ │ │ add.w r7, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ @@ -374405,19 +374402,19 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, fp, r2, r5 │ │ │ │ cbnz r3, 353d44 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ adds r4, #20 │ │ │ │ strb.w r8, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 353ce2 │ │ │ │ ldrh.w r3, [r9] │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 353d30 │ │ │ │ @@ -374442,31 +374439,31 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 353cfe │ │ │ │ ldr r0, [pc, #100] @ (353dc0 ) │ │ │ │ mov r2, r5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 353cfe │ │ │ │ ldr.w r0, [r9, #3508] @ 0xdb4 │ │ │ │ bl 484694 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r9, #2116] @ 0x844 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -374475,15 +374472,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -374727,25 +374724,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (35403c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r7, [pc, #184] @ (3540f8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.w 5d6318 │ │ │ │ + b.w 5d62f8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -375146,15 +375143,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 354118 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 354118 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -375221,49 +375218,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 35455c │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 354554 │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 354582 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733c1c │ │ │ │ + b.w 733bfc │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733f04 │ │ │ │ + b.w 733ee4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -375355,25 +375352,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (354758 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #132] @ (35475c ) │ │ │ │ ldr r1, [pc, #132] @ (354760 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #116] @ (354764 ) │ │ │ │ ldr r2, [pc, #120] @ (354768 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (35476c ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -375384,50 +375381,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #80] @ (354774 ) │ │ │ │ ldr r1, [pc, #84] @ (354778 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r4, r0] │ │ │ │ + strb r0, [r0, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 354708 │ │ │ │ + bhi.n 3546c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #760 @ (adr r1, 354a68 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 3549e8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #248] @ (354870 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xb7f0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -375443,25 +375440,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #316] @ (3548ec ) │ │ │ │ ldr r1, [pc, #320] @ (3548f0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (3548f4 ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -375505,15 +375502,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (3548fc ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -375533,39 +375530,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - add r1, pc, #320 @ (adr r1, 354a24 ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 3549a4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r5, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r1, pc, #200 @ (adr r1, 3549b4 ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 354934 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r5, #48] @ 0x30 │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 3548c8 │ │ │ │ + bvc.n 354888 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0x4796 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, pc, #920 @ (adr r0, 354c94 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 354c14 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ udf #60 @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -375634,25 +375631,25 @@ │ │ │ │ bl 484694 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 484bfc │ │ │ │ b.n 35497c │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ mov r7, r0 │ │ │ │ blx 2605ac │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 484694 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 484c34 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ @@ -375680,25 +375677,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (354a84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #76] @ (354a88 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (354a8c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #60] @ (354a90 ) │ │ │ │ ldr r2, [pc, #64] @ (354a94 ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -375709,27 +375706,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r4, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 354b4c │ │ │ │ + bpl.n 354b0c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r1, #72 @ 0x48 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 354af8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -375737,37 +375734,37 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (354b00 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 354ae8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df04 │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 484718 │ │ │ │ nop │ │ │ │ - str r6, [r6, r0] │ │ │ │ + str r6, [r2, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #184] @ 0xb8 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -375787,31 +375784,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38695c │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 354b28 │ │ │ │ - ldr r7, [pc, #728] @ (354e4c ) │ │ │ │ + ldr r7, [pc, #600] @ (354dcc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r3, #124] @ 0x7c │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 354b90 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -375831,32 +375828,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #44] @ (354bec ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38695c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 354538 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #256] @ (354ce8 ) │ │ │ │ + ldr r7, [pc, #128] @ (354c68 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r4, #116] @ 0x74 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (354d78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -375864,15 +375861,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (354d80 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -375886,15 +375883,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -375964,23 +375961,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldr r6, [pc, #888] @ (3550f4 ) │ │ │ │ + ldr r6, [pc, #760] @ (355074 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [sp, #784] @ 0x310 │ │ │ │ + ldr r4, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -376031,15 +376028,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -376072,15 +376069,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #10 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38695c │ │ │ │ @@ -376090,19 +376087,19 @@ │ │ │ │ nop │ │ │ │ ldrsh r6, [r3, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r4, r1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [pc, #832] @ (355220 ) │ │ │ │ + ldr r4, [pc, #704] @ (3551a0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r3, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (355090 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -376113,15 +376110,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (355098 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 354f3a │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -376238,19 +376235,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 43e5fc │ │ │ │ b.n 354fc2 │ │ │ │ - ldr r3, [pc, #904] @ (35541c ) │ │ │ │ + ldr r3, [pc, #776] @ (35539c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r2, #64] @ 0x40 │ │ │ │ + str r4, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r2, #20 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2680] @ 355b28 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -376424,15 +376421,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [pc, #2304] @ 355b48 │ │ │ │ ldr.w r3, [pc, #2272] @ 355b2c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -376453,15 +376450,15 @@ │ │ │ │ ldr.w r1, [pc, #2252] @ 355b54 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 355452 │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -376516,15 +376513,15 @@ │ │ │ │ ldr.w r1, [pc, #2072] @ 355b60 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 355458 │ │ │ │ @@ -376723,15 +376720,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -377141,15 +377138,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 74c8e8 │ │ │ │ + bl 74c8c8 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -377209,41 +377206,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, r6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [pc, #1000] @ (355f20 ) │ │ │ │ + ldr r0, [pc, #872] @ (355ea0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r2, [r1, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #760] @ (355e38 ) │ │ │ │ + ldr r0, [pc, #632] @ (355db8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ + str r0, [r1, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r0, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r2, [r0, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [pc, #384] @ (355cd0 ) │ │ │ │ + ldr r0, [pc, #256] @ (355c50 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r6, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + bx pc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r0, [r2, #20] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4, {r2, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [r3, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mcr2 0, 1, r0, cr14, cr15, {1} │ │ │ │ + mcr2 0, 0, r0, cr14, cr15, {1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ bmi.n 355bd0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ tst.w r3, #196608 @ 0x30000 │ │ │ │ beq.w 3558b8 │ │ │ │ add r6, sp, #152 @ 0x98 │ │ │ │ @@ -377672,15 +377669,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 35679c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -378115,15 +378112,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38695c │ │ │ │ @@ -378131,15 +378128,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 354538 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #628] @ (3567ac ) │ │ │ │ ldr r3, [pc, #580] @ (356780 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378165,15 +378162,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (3567b8 ) │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #552] @ (3567bc ) │ │ │ │ ldr r3, [pc, #492] @ (356780 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378227,15 +378224,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 354538 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 355d90 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (3567c8 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (356780 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -378332,31 +378329,31 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r6, [pc, #736] @ (356a6c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r5, [pc, #392] @ (356918 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r5, [pc, #176] @ (356844 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r7, r5] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - orns r0, sl, #12517376 @ 0xbf0000 │ │ │ │ - ldr r6, [pc, #168] @ (35684c ) │ │ │ │ + orrs.w r0, sl, #12517376 @ 0xbf0000 │ │ │ │ + ldr r6, [pc, #40] @ (3567cc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vqadd.s32 d0, d4, d31 │ │ │ │ + vqadd.s8 d0, d4, d31 │ │ │ │ bx r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r5, [pc, #616] @ (356a20 ) │ │ │ │ + ldr r5, [pc, #488] @ (3569a0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mrc 0, 4, r0, cr2, cr15, {1} │ │ │ │ + mrc 0, 3, r0, cr2, cr15, {1} │ │ │ │ mov ip, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov lr, r1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov r6, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp lr, pc │ │ │ │ @@ -378383,15 +378380,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1604] @ 356e50 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 356f86 │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 356f86 │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -378752,15 +378749,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #468] @ (356e5c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38695c │ │ │ │ @@ -378840,15 +378837,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #244] @ (356e6c ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 38695c │ │ │ │ @@ -378865,15 +378862,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38695c │ │ │ │ @@ -378914,38 +378911,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r6, ip │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #244 @ 0xf4 │ │ │ │ + adds r2, #212 @ 0xd4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [pc, #48] @ (356e80 ) │ │ │ │ + ldr r2, [pc, #944] @ (357200 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc 0, cr0, [r8], {63} @ 0x3f │ │ │ │ - cmp r6, #116 @ 0x74 │ │ │ │ + @ instruction: 0xebe8003f │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mov sl, r3 │ │ │ │ + mov r2, pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 356d88 │ │ │ │ + b.n 356d48 │ │ │ │ movs r7, r7 │ │ │ │ subs r7, #118 @ 0x76 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r5, #136 @ 0x88 │ │ │ │ + cmp r5, #104 @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 356bac │ │ │ │ + b.n 356b6c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 356b48 │ │ │ │ + b.n 356b08 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, ip │ │ │ │ + cmp r0, r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ @@ -379031,19 +379028,19 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 356a4e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 356cd6 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, lr │ │ │ │ + add r2, sl │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 356a68 │ │ │ │ + b.n 356a28 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 356fb2 │ │ │ │ ldr r0, [pc, #664] @ (357244 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -379268,63 +379265,63 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (357284 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r2, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r4, #13] │ │ │ │ + ldrb r0, [r0, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, #13] │ │ │ │ + ldrb r6, [r5, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r7, #12] │ │ │ │ + ldrb r4, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r1, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r3, #12] │ │ │ │ + ldrb r0, [r7, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r4, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r6, #11] │ │ │ │ + ldrb r4, [r2, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrb r2, [r0, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r2, #11] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r3, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r5, #10] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r3, #10] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + ldrb r4, [r0, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (357290 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ adds r6, r6, #6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 484718 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 5d7ad0 │ │ │ │ + bl 5d7ab0 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3813d8 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -379357,15 +379354,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (3573a0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 35736c │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 35730a │ │ │ │ @@ -379389,35 +379386,35 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35732c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3573b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35732c │ │ │ │ ldr r3, [pc, #32] @ (3573b4 ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 357322 │ │ │ │ subs r1, #110 @ 0x6e │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r4, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #6] │ │ │ │ + ldrb r4, [r0, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r1, #6] │ │ │ │ + ldrb r4, [r5, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (357458 ) │ │ │ │ @@ -379425,25 +379422,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (357460 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #132] @ (357464 ) │ │ │ │ ldr r1, [pc, #132] @ (357468 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #116] @ (35746c ) │ │ │ │ ldr r2, [pc, #120] @ (357470 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (357474 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379457,39 +379454,39 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r1, [pc, #72] @ (35747c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #54 @ 0x36 │ │ │ │ + subs r7, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3574d0 │ │ │ │ + b.n 357490 │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ adds r6, r6, #0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -379507,15 +379504,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (3574e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #52] @ (3574e4 ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (3574e8 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379525,23 +379522,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r6, #206 @ 0xce │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 118 @ 0x76 │ │ │ │ + svc 86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #102 @ 0x66 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r5, #27 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -379657,15 +379654,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 38661c │ │ │ │ mov r0, r4 │ │ │ │ bl 38690c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (3576a0 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -379676,21 +379673,21 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 484104 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 35759a │ │ │ │ nop │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, r1, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r5, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r7, #28] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ sub sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -379805,15 +379802,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (35782c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 357756 │ │ │ │ ldr r0, [pc, #80] @ (357830 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 357756 │ │ │ │ ldr r3, [pc, #72] @ (357834 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357796 │ │ │ │ ldr r3, [pc, #52] @ (35782c ) │ │ │ │ @@ -379822,37 +379819,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357796 │ │ │ │ ldr r0, [pc, #52] @ (357838 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 357796 │ │ │ │ nop │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r7, sp, #864 @ 0x360 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + movs r3, #170 @ 0xaa │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #22] │ │ │ │ + strb r0, [r5, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ muls r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #22] │ │ │ │ + strb r0, [r6, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (357950 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -379922,15 +379919,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (357960 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35787a │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -379949,30 +379946,30 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 3578b0 │ │ │ │ ldr r1, [pc, #36] @ (357964 ) │ │ │ │ ldr r0, [pc, #36] @ (357968 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35789c │ │ │ │ nop │ │ │ │ adds r3, #250 @ 0xfa │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #19] │ │ │ │ + strb r2, [r3, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #38 @ 0x26 │ │ │ │ + movs r2, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r4, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #124] @ (3579ec ) │ │ │ │ ldr r3, [pc, #128] @ (3579f0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 357986 │ │ │ │ @@ -380008,15 +380005,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (3579fc ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (357a00 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -380025,17 +380022,17 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #17] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r0, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (357af0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -380043,24 +380040,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #220] @ (357af8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #204] @ (357afc ) │ │ │ │ ldr r1, [pc, #208] @ (357b00 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (357b04 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #196] @ (357b08 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 357ad2 │ │ │ │ @@ -380111,35 +380108,35 @@ │ │ │ │ ldr r2, [pc, #48] @ (357b10 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 357a4e │ │ │ │ ldr r0, [pc, #44] @ (357b14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 357a4e │ │ │ │ - movs r1, #76 @ 0x4c │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 357aec │ │ │ │ + bls.n 357aac │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r0, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #14 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #15] │ │ │ │ + strb r0, [r5, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (357cb8 ) │ │ │ │ @@ -380257,30 +380254,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (357cd4 ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 357c16 │ │ │ │ ldr r3, [pc, #84] @ (357cd8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 357b66 │ │ │ │ ldr r3, [pc, #64] @ (357cd0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 357b66 │ │ │ │ ldr r0, [pc, #60] @ (357cdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 357b66 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -380295,19 +380292,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #9] │ │ │ │ + strb r0, [r1, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #8] │ │ │ │ + strb r2, [r0, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -381050,15 +381047,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3586b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 358378 │ │ │ │ ldr r0, [pc, #88] @ (3586b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 358378 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 3572c8 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -381075,23 +381072,23 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #252 @ 0xfc │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r7, #160 @ 0xa0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r7, [pc, #688] @ (358964 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ + ldr r6, [r1, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ @@ -381221,15 +381218,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (358ab8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3587c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 357b18 │ │ │ │ b.n 3587c0 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -381388,15 +381385,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (358ac4 ) │ │ │ │ ldr r1, [pc, #192] @ (358ac8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 358782 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 484694 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -381423,15 +381420,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (358ad0 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3587c0 │ │ │ │ ldr r2, [pc, #96] @ (358ad4 ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 358996 │ │ │ │ @@ -381440,15 +381437,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 358996 │ │ │ │ ldr r1, [pc, #80] @ (358ad8 ) │ │ │ │ ldr r0, [pc, #80] @ (358adc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 358996 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #78 @ 0x4e │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -381456,35 +381453,35 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r2, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #64] @ 0x40 │ │ │ │ + str r4, [r1, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r5, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r5, #76] @ 0x4c │ │ │ │ + str r4, [r1, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r0, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 359080 │ │ │ │ sub sp, #24 │ │ │ │ @@ -381690,15 +381687,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 358da2 │ │ │ │ ldr r1, [pc, #760] @ (359090 ) │ │ │ │ ldr r0, [pc, #760] @ (359094 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 3586e0 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -381829,15 +381826,15 @@ │ │ │ │ bl 356fa0 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (35909c ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 358b14 │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 359016 │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -381857,15 +381854,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (3590a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 358b2a │ │ │ │ ldr r3, [pc, #196] @ (35908c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -381877,30 +381874,30 @@ │ │ │ │ bpl.w 358b2a │ │ │ │ ldr r1, [pc, #200] @ (3590a8 ) │ │ │ │ ldr r0, [pc, #200] @ (3590ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [pc, #188] @ (3590b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 358d58 │ │ │ │ ldr r3, [pc, #136] @ (359088 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 358d58 │ │ │ │ ldr r1, [pc, #168] @ (3590b4 ) │ │ │ │ ldr r0, [pc, #172] @ (3590b8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 358d58 │ │ │ │ ldr r2, [pc, #152] @ (3590b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 359028 │ │ │ │ ldr r2, [pc, #104] @ (359088 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -381923,61 +381920,61 @@ │ │ │ │ ldr r3, [pc, #56] @ (359088 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 358dc4 │ │ │ │ ldr r0, [pc, #100] @ (3590c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 358dc4 │ │ │ │ ldr r1, [pc, #92] @ (3590c4 ) │ │ │ │ ldr r0, [pc, #96] @ (3590c8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 358d70 │ │ │ │ nop │ │ │ │ movs r1, #84 @ 0x54 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #24] │ │ │ │ + str r6, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r0, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + lsrs r6, r3, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r0, #4] │ │ │ │ + str r4, [r4, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xebf60042 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + rsbs r0, r6, r2, lsl #1 │ │ │ │ + ldrsh r0, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r7, r6] │ │ │ │ + ldrsh r4, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r1, r7] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ rors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r6, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sbcs.w r0, r0, r2, lsl #1 │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + adcs.w r0, r0, r2, lsl #1 │ │ │ │ + ldrsh r6, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -382003,15 +382000,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (359120 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ vmla.i q8, q3, d0[5] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r4, #1392] @ 0x570 │ │ │ │ @@ -382058,27 +382055,27 @@ │ │ │ │ ldr r2, [pc, #32] @ (3591c4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 359194 │ │ │ │ ldr r0, [pc, #24] @ (3591c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 359194 │ │ │ │ ldr r0, [pc, #20] @ (3591cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 359194 │ │ │ │ subs r0, r5, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r0, [r4, r4] │ │ │ │ + ldrsh r0, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (359284 ) │ │ │ │ @@ -382086,25 +382083,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (35928c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #152] @ (359290 ) │ │ │ │ ldr r1, [pc, #152] @ (359294 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #136] @ (359298 ) │ │ │ │ ldr r3, [pc, #140] @ (35929c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (3592a0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -382121,53 +382118,53 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #88] @ (3592ac ) │ │ │ │ ldr r1, [pc, #88] @ (3592b0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r6, #10 │ │ │ │ + lsrs r0, r2, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mvns r2, r6 │ │ │ │ + mvns r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r6, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r0, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r3] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldrsh r4, [r0, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 8, cr0, cr8, cr4, {3} │ │ │ │ ldrb r6, [r5, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -382219,19 +382216,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (359344 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f80 │ │ │ │ ldr r0, [pc, #16] @ (359348 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f80 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrb r0, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrb r0, [r4, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r7, r7] │ │ │ │ + ldrb r0, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (3593d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382240,26 +382237,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (3593e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (3593e4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (3593e8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #88] @ (3593ec ) │ │ │ │ ldr r2, [pc, #92] @ (3593f0 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -382268,42 +382265,42 @@ │ │ │ │ ldr r2, [pc, #76] @ (3593f4 ) │ │ │ │ ldr r1, [pc, #76] @ (3593f8 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r2, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r6, r7] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - negs r2, r3 │ │ │ │ + tst r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r7, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - and.w r0, r4, #64 @ 0x40 │ │ │ │ - subs r0, r6, #5 │ │ │ │ + vmla.i32 d16, d4, d0[0] │ │ │ │ + subs r0, r2, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (3594b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -382311,23 +382308,23 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #168] @ (3594bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #152] @ (3594c0 ) │ │ │ │ ldr r1, [pc, #156] @ (3594c4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 35949a │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -382362,23 +382359,23 @@ │ │ │ │ bl 3426e4 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 343710 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 359442 │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {} │ │ │ │ + nop {14} │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r3, r4] │ │ │ │ + ldrb r6, [r7, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r6, r4] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 3594e0 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -382397,15 +382394,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (359554 ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 381d14 │ │ │ │ cbz r0, 359528 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -382422,21 +382419,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, r3, #0 │ │ │ │ + adds r0, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ite ne │ │ │ │ - movne r7, r7 │ │ │ │ - pusheq {r4, r5, r6, lr} │ │ │ │ + bkpt 0x00f4 │ │ │ │ + movs r7, r7 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #248] @ (359660 ) │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ ldr r6, [pc, #248] @ (359664 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -382451,15 +382448,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ movs r6, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r5, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r6, [sp, #56] @ 0x38 │ │ │ │ @@ -382521,23 +382518,23 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r0, r3, #27 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r0, r4, #6 │ │ │ │ + adds r0, r0, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x009c │ │ │ │ + bkpt 0x007c │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r1, #25 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -382573,30 +382570,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (359708 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 3834bc │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 3596ea │ │ │ │ b.n 3596ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3596bc │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r4, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, r0, #1 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, r3, r4, pc} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #348] @ (359880 ) │ │ │ │ @@ -382615,15 +382612,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -382711,23 +382708,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r1, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r4, r3, #20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + subs r4, r0, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r1, #16 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -382737,15 +382734,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (359970 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 25df04 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 359924 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -382757,75 +382754,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 35993c │ │ │ │ ldr r4, [pc, #124] @ (359980 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #124] @ (359984 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (359988 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 381eec │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 3426e4 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 343710 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 3598d2 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 383510 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35994a │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 382994 │ │ │ │ b.n 359902 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r1, #15 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ + ldr r2, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #14 │ │ │ │ + lsls r6, r2, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, r7, r0 │ │ │ │ + subs r0, r3, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r4, 3599cc │ │ │ │ + cbnz r4, 3599c4 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + adds r6, r5, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r2, 3599ce │ │ │ │ + revsh r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (359b48 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -382845,15 +382842,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -382965,29 +382962,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (359b64 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 25fe10 <__printf_chk@plt+0x4> │ │ │ │ b.n 359b26 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r6, #11 │ │ │ │ + lsls r4, r2, #11 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r0, r4, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, r5 │ │ │ │ + adds r4, r7, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rev16 r0, r3 │ │ │ │ + rev r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ asrs r6, r2, #5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r0, [r6, r0] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (359e90 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -382997,15 +382994,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (359e9c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #776] @ (359ea0 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #104 @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -383090,15 +383087,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -383110,15 +383107,15 @@ │ │ │ │ blt.n 359da6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 3834bc │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 359cd4 │ │ │ │ @@ -383131,15 +383128,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (359ec0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 484164 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -383147,15 +383144,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (359ec4 ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -383211,23 +383208,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #232] @ (359ee0 ) │ │ │ │ ldr r1, [pc, #236] @ (359ee4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 384f10 │ │ │ │ cbnz r0, 359e6e │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -383264,59 +383261,58 @@ │ │ │ │ ldr r0, [pc, #108] @ (359ef0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r2, #4 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r3, r7] │ │ │ │ + strb r4, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adc.w r0, sl, #14942208 @ 0xe40000 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + strb r0, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, r6] │ │ │ │ + strb r4, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r2, #26 │ │ │ │ + asrs r6, r6, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, r2 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb790 │ │ │ │ + vshr.u32 q8, , #16 │ │ │ │ + @ instruction: 0xb770 │ │ │ │ movs r7, r7 │ │ │ │ - vshr.u32 q0, , #24 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + vshr.u8 q0, , #8 │ │ │ │ + subs r0, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r6, [r7, #18] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r4, [r6, r6] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r6, r0] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mrc2 0, 5, r0, cr12, cr5, {2} │ │ │ │ - adds r7, #254 @ 0xfe │ │ │ │ + mrc2 0, 4, r0, cr12, cr5, {2} │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r0, #14] │ │ │ │ + strh r0, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mrc2 0, 0, r0, cr6, cr5, {2} │ │ │ │ - strh r4, [r2, r5] │ │ │ │ + ldc2l 0, cr0, [r6, #340]! @ 0x154 │ │ │ │ + strh r4, [r6, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r2, #6 │ │ │ │ + adds r0, r6, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -383350,15 +383346,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (35a038 ) │ │ │ │ ldr r1, [pc, #236] @ (35a03c ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 359f74 │ │ │ │ bl 382af4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 35a020 │ │ │ │ @@ -383387,15 +383383,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (35a048 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 359fd0 │ │ │ │ bl 382af4 │ │ │ │ cbnz r0, 35a000 │ │ │ │ mov r0, r8 │ │ │ │ @@ -383433,32 +383429,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (35a058 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (35a05c ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - stc2l 0, cr0, [sl, #-340] @ 0xfffffeac │ │ │ │ - asrs r0, r1, #15 │ │ │ │ + stc2 0, cr0, [sl, #-340]! @ 0xfffffeac │ │ │ │ + asrs r0, r5, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stc2l 0, cr0, [sl], #340 @ 0x154 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + stc2l 0, cr0, [sl], {85} @ 0x55 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r5, r6} │ │ │ │ + push {r1, r2, r6} │ │ │ │ movs r7, r7 │ │ │ │ - stc2 0, cr0, [r4], {85} @ 0x55 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + stc2l 0, cr0, [r4], #-340 @ 0xfffffeac │ │ │ │ + str r2, [r4, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r6, r1] │ │ │ │ + strh r6, [r2, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r5, r6] │ │ │ │ + str r4, [r1, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r7, r0] │ │ │ │ + strh r6, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 35a0fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -383469,15 +383465,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -383510,18 +383506,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 359ef4 │ │ │ │ - ldc2 0, cr0, [ip], {85} @ 0x55 │ │ │ │ - asrs r2, r3, #10 │ │ │ │ + @ instruction: 0xfbfc0055 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r0, 35a16e │ │ │ │ + cbz r0, 35a166 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (35a268 ) │ │ │ │ @@ -383554,15 +383550,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -383633,18 +383629,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #12 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb380055 │ │ │ │ - uxth r0, r7 │ │ │ │ + @ instruction: 0xfb180055 │ │ │ │ + uxth r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r6, #6 │ │ │ │ + asrs r0, r2, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r4, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -383733,15 +383729,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -383781,15 +383777,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [pc, #1420] @ 35a9b0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 342f60 │ │ │ │ @@ -383858,15 +383854,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 35a960 │ │ │ │ ldr.w r0, [pc, #1236] @ 35a9cc │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -383920,15 +383916,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 35a9d0 │ │ │ │ ldr.w r1, [pc, #1048] @ 35a9d4 │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 343090 │ │ │ │ cbnz r0, 35a5e0 │ │ │ │ @@ -384078,15 +384074,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -384164,15 +384160,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #268] @ (35a9b0 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -384262,54 +384258,54 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsrs r4, r2, #5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - vld4.16 {d16-d19}, [sl :64], r5 │ │ │ │ - ldr??.w r0, [lr, r5, lsl #1] │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + vst4.16 {d16-d19}, [sl :64], r5 │ │ │ │ + ldrsh.w r0, [lr, r5, lsl #1] │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ + sub sp, #24 │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #128] @ (35aa34 ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #32 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf7f80055 │ │ │ │ - ldr r4, [pc, #744] @ (35aca8 ) │ │ │ │ + @ instruction: 0xf7d80055 │ │ │ │ + ldr r4, [pc, #616] @ (35ac28 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #88] @ (35aa1c ) │ │ │ │ + ldr r5, [pc, #984] @ (35ad9c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #29 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r5, [pc, #664] @ (35ac68 ) │ │ │ │ + ldr r5, [pc, #536] @ (35abe8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r3, #21 │ │ │ │ + lsrs r4, r7, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #360 @ 0x168 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ - adds.w r0, r6, #13959168 @ 0xd50000 │ │ │ │ - lsrs r4, r2, #14 │ │ │ │ + @ instruction: 0xf4f60055 │ │ │ │ + lsrs r4, r6, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ movs r7, r7 │ │ │ │ - ands.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ - lsrs r6, r1, #10 │ │ │ │ + @ instruction: 0xf3f00055 │ │ │ │ + lsrs r6, r5, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #552 @ 0x228 │ │ │ │ + add r3, sp, #424 @ 0x1a8 │ │ │ │ movs r7, r7 │ │ │ │ - ssat r0, #22, sl, asr #1 │ │ │ │ - ldr r0, [pc, #408] @ (35ab90 ) │ │ │ │ + ssat r0, #22, sl, lsl #1 │ │ │ │ + ldr r0, [pc, #280] @ (35ab10 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf3140055 │ │ │ │ - ldr r0, [pc, #320] @ (35ab40 ) │ │ │ │ + @ instruction: 0xf2f40055 │ │ │ │ + ldr r0, [pc, #192] @ (35aac0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 35aa1e │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 35aa2c │ │ │ │ @@ -384448,18 +384444,18 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 35aa76 │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 35aaa0 │ │ │ │ nop │ │ │ │ - addw r0, ip, #85 @ 0x55 │ │ │ │ - mov lr, sl │ │ │ │ + @ instruction: 0xf1ec0055 │ │ │ │ + mov lr, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [pc, #432] @ (35ad3c ) │ │ │ │ + ldr r0, [pc, #304] @ (35acbc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3316] @ 35b894 │ │ │ │ @@ -384594,15 +384590,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #10 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 344eac │ │ │ │ @@ -384661,15 +384657,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -384791,15 +384787,15 @@ │ │ │ │ b.n 35aff6 │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -384838,15 +384834,15 @@ │ │ │ │ beq.w 35b14a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385173,15 +385169,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385222,15 +385218,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -385259,15 +385255,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 35b076 │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -385365,15 +385361,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 35b2c2 │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -385569,45 +385565,45 @@ │ │ │ │ strd r3, r2, [sp, #80] @ 0x50 │ │ │ │ b.n 35b33c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r5, #2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s8 q0, , #4 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + vqadd.s32 q8, q6, │ │ │ │ + lsls r0, r5, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #16 @ (adr r7, 35b8b8 ) │ │ │ │ + add r6, pc, #912 @ (adr r6, 35bc38 ) │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.s64 q0, q1, │ │ │ │ - vqadd.s32 q0, q2, │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + vqadd.s16 q0, q1, │ │ │ │ + vqadd.s8 q0, q2, │ │ │ │ + lsls r0, r7, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #568 @ (adr r6, 35baf0 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 35ba70 ) │ │ │ │ movs r7, r7 │ │ │ │ stc2 0, cr0, [ip, #416]! @ 0x1a0 │ │ │ │ - lsls r0, r3, #15 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #832 @ (adr r4, 35bc04 ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 35bb84 ) │ │ │ │ movs r7, r7 │ │ │ │ - strd r0, r0, [r8], #340 @ 0x154 │ │ │ │ - vqadd.u32 d16, d2, d31 │ │ │ │ - add r0, pc, #376 @ (adr r0, 35ba48 ) │ │ │ │ + @ instruction: 0xe8c80055 │ │ │ │ + vqadd.u8 d16, d2, d31 │ │ │ │ + add r0, pc, #248 @ (adr r0, 35b9c8 ) │ │ │ │ movs r7, r7 │ │ │ │ - strex r0, r0, [r4, #340] @ 0x154 │ │ │ │ - mcr2 0, 6, r0, cr6, cr15, {1} │ │ │ │ - ldr r7, [sp, #768] @ 0x300 │ │ │ │ + @ instruction: 0xe8240055 │ │ │ │ + mcr2 0, 5, r0, cr6, cr15, {1} │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 35b154 │ │ │ │ + b.n 35b114 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #118 @ 0x76 │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 35b12c │ │ │ │ + b.n 35b0ec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #94 @ 0x5e │ │ │ │ + subs r1, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #44] @ (35b91c ) │ │ │ │ movw r2, #2003 @ 0x7d3 │ │ │ │ ldr r1, [pc, #44] @ (35b920 ) │ │ │ │ ldr r0, [pc, #44] @ (35b924 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -385619,23 +385615,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (35b92c ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 35c064 │ │ │ │ + b.n 35c024 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, #224 @ 0xe0 │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #94 @ 0x5e │ │ │ │ + subs r2, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #170 @ 0xaa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #40 @ 0x28 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 35bd78 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -385741,15 +385737,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -385830,15 +385826,15 @@ │ │ │ │ bne.w 35cd54 │ │ │ │ ldr r1, [pc, #536] @ (35bd9c ) │ │ │ │ ldr r0, [pc, #540] @ (35bda0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 484694 │ │ │ │ ldr r2, [pc, #504] @ (35bda4 ) │ │ │ │ @@ -385952,15 +385948,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (35bdb4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -386004,32 +386000,32 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3040068 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2f40068 │ │ │ │ @ instruction: 0xf2d60068 │ │ │ │ - b.n 35c1c8 │ │ │ │ + b.n 35c188 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh.w r0, [r0, #63] @ 0x3f │ │ │ │ - ldr r1, [sp, #624] @ 0x270 │ │ │ │ + strb.w r0, [r0, #63] @ 0x3f │ │ │ │ + ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0e20068 │ │ │ │ - adds r5, #224 @ 0xe0 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf0a20068 │ │ │ │ vmla.i32 d0, d2, d8[1] │ │ │ │ - svc 196 @ 0xc4 │ │ │ │ + svc 164 @ 0xa4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movw r0, #26687 @ 0x683f │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + @ instruction: 0xf626003f │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ vhadd.s8 q0, q1, q12 │ │ │ │ ldr.w r0, [pc, #1600] @ 35c400 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r2, [pc, #1600] @ 35c404 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1596] @ 35c408 │ │ │ │ @@ -386041,15 +386037,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -386169,15 +386165,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386216,15 +386212,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 35970c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386254,15 +386250,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -386362,15 +386358,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (35c428 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -386451,15 +386447,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (35c434 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35b972 │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35c330 │ │ │ │ @@ -386581,41 +386577,41 @@ │ │ │ │ ldr r1, [pc, #80] @ (35c440 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 25fe0c <__printf_chk@plt> │ │ │ │ - udf #204 @ 0xcc │ │ │ │ + udf #172 @ 0xac │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adc.w r0, lr, #12517376 @ 0xbf0000 │ │ │ │ - str r6, [sp, #296] @ 0x128 │ │ │ │ + @ instruction: 0xf52e003f │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds.w r0, r2, r8, asr #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #58 @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xeaf60068 │ │ │ │ - blt.n 35c454 │ │ │ │ + bge.n 35c414 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf19a003f │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + sbcs.w r0, sl, #63 @ 0x3f │ │ │ │ + str r2, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 35c444 │ │ │ │ + bls.n 35c404 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eor.w r0, r6, #63 @ 0x3f │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + orn r0, r6, #63 @ 0x3f │ │ │ │ + str r1, [sp, #400] @ 0x190 │ │ │ │ movs r7, r7 │ │ │ │ ldrd r0, r0, [ip], #-416 @ 0x1a0 │ │ │ │ - cmp r5, #114 @ 0x72 │ │ │ │ + cmp r5, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #116 @ 0x74 │ │ │ │ + cmp r7, #84 @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -387405,29 +387401,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (35cdbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r4, #86 @ 0x56 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #68 @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r4, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #168 @ 0xa8 │ │ │ │ + movs r6, #136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r3} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #70 @ 0x46 │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #92 @ 0x5c │ │ │ │ + movs r6, #60 @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r1, r1, #31 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #17 │ │ │ │ bhi.n 35cde0 │ │ │ │ tbb [pc, r3] │ │ │ │ lsrs r2, r4, #4 │ │ │ │ @@ -387800,20 +387796,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (35d280 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ stmia r0!, {r2, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -387821,32 +387817,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (35d2cc ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (35d2d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #36] @ (35d2d4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #254 @ 0xfe │ │ │ │ + cmp r6, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r7, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -387856,35 +387852,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (35d330 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #44] @ (35d334 ) │ │ │ │ ldr r1, [pc, #48] @ (35d338 ) │ │ │ │ movs r2, #7 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r1, [pc, #36] @ (35d33c ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d6658 │ │ │ │ + b.w 5d6638 │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r0, #11 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #664] @ (35d5cc ) │ │ │ │ + ldr r4, [pc, #536] @ (35d54c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #888] @ (35d6b4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r7, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -387897,32 +387893,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (35d388 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (35d38c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #36] @ (35d390 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r4} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -387936,15 +387932,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ add.w ip, r6, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 35d414 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 35d40a │ │ │ │ ldr.w ip, [r0, #20] │ │ │ │ movw r1, #9660 @ 0x25bc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -387972,23 +387968,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (35d438 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r4, #138 @ 0x8a │ │ │ │ + movs r4, #106 @ 0x6a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2!, {r6, r7} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #102 @ 0x66 │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #356] @ 35d5b4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -388000,73 +387996,73 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r6, [pc, #340] @ (35d5c0 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #336] @ (35d5c4 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #316] @ (35d5c8 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add.w r0, r4, #956 @ 0x3bc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #300] @ (35d5cc ) │ │ │ │ add r6, pc │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r5, [pc, #296] @ (35d5d0 ) │ │ │ │ mov sl, r0 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, fp, #20 │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add.w r3, sl, #20 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ ldr r3, [pc, #248] @ (35d5d4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5dcb7c │ │ │ │ + bl 5dcb5c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r5, r4, #4096 @ 0x1000 │ │ │ │ - bl 5dcb7c │ │ │ │ + bl 5dcb5c │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ bl 484164 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r9, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #196] @ (35d5d8 ) │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -388110,29 +388106,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - movs r3, #224 @ 0xe0 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #46 @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2!, {r1, r4} │ │ │ │ + ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ bvc.n 35d524 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r4, #64 @ 0x40 │ │ │ │ + movs r4, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r3, #158 @ 0x9e │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [pc, #224] @ (35d6b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r4, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (35d7c8 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr.w pc, [r1, #255]! │ │ │ │ @@ -388146,15 +388142,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #100] @ (35d664 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ add.w r2, r0, #5440 @ 0x1540 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ mov.w ip, #2013265920 @ 0x78000000 │ │ │ │ mov.w r1, #1476395008 @ 0x58000000 │ │ │ │ strd ip, r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ @@ -388170,19 +388166,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #52 @ 0x34 │ │ │ │ + movs r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #158 @ 0x9e │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (35d718 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -388191,44 +388187,44 @@ │ │ │ │ ldr r1, [pc, #160] @ (35d720 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #144] @ (35d724 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #144] @ (35d728 ) │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #128] @ (35d72c ) │ │ │ │ ldr r1, [pc, #132] @ (35d730 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #932 @ 0x3a4 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ ldr r2, [pc, #112] @ (35d734 ) │ │ │ │ ldr r1, [pc, #116] @ (35d738 ) │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r4, #956 @ 0x3bc │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fc834 │ │ │ │ vldr d7, [pc, #44] @ 35d710 │ │ │ │ ldr r2, [pc, #84] @ (35d73c ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [pc, #84] @ (35d740 ) │ │ │ │ @@ -388246,35 +388242,35 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc8e4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r1, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #4 │ │ │ │ + lsls r2, r5, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r3, #4 │ │ │ │ + lsls r6, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #14 │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #136 @ 0x88 │ │ │ │ + movs r1, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ pop {r1, r3, r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #244] @ (35d84c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -388282,15 +388278,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #244] @ (35d854 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r4, #1528] @ 0x5f8 │ │ │ │ cbz r3, 35d7b4 │ │ │ │ ldr r7, [pc, #220] @ (35d858 ) │ │ │ │ add.w r6, r0, #9664 @ 0x25c0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ @@ -388344,32 +388340,32 @@ │ │ │ │ str.w r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldr.w r2, [r8, #1396] @ 0x574 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str.w r2, [r8, #1396] @ 0x574 │ │ │ │ ldrb.w r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35d802 │ │ │ │ strb.w r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 484694 │ │ │ │ bl 484b60 │ │ │ │ b.n 35d7b8 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r4} │ │ │ │ + stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #214 @ 0xd6 │ │ │ │ + movs r0, #182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + movs r1, #34 @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xff81ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -388436,15 +388432,15 @@ │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ and.w r3, r2, #1 │ │ │ │ ldr.w r2, [r6, #1380] @ 0x564 │ │ │ │ and.w r2, r2, #3 │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ addw r3, r3, #1382 @ 0x566 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ @@ -388602,28 +388598,28 @@ │ │ │ │ ubfx r2, r5, #16, #5 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 35dc00 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 35dbe0 │ │ │ │ ldr r0, [pc, #176] @ (35dc28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r5, [r6, #1288] @ 0x508 │ │ │ │ b.n 35d92a │ │ │ │ and.w r3, r5, #127 @ 0x7f │ │ │ │ lsls r1, r5, #25 │ │ │ │ bpl.n 35dba4 │ │ │ │ lsls r2, r5, #26 │ │ │ │ bne.n 35dba4 │ │ │ │ ldr r0, [pc, #144] @ (35dc2c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r3, [r6, #1284] @ 0x504 │ │ │ │ b.n 35d92a │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ @@ -388659,17 +388655,17 @@ │ │ │ │ beq.n 35db82 │ │ │ │ mov r1, r2 │ │ │ │ ldrh.w r2, [r6, #1292] @ 0x50c │ │ │ │ blx r3 │ │ │ │ b.n 35db82 │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ b.n 35dbfa │ │ │ │ - adds r4, r2, #6 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r0, #5 │ │ │ │ + adds r4, r4, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #376] @ (35ddbc ) │ │ │ │ @@ -388683,15 +388679,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (35ddc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r3, #1352] @ 0x548 │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 35dd38 │ │ │ │ add.w r4, r7, #8192 @ 0x2000 │ │ │ │ ldr.w r1, [r3, #1004] @ 0x3ec │ │ │ │ @@ -388754,15 +388750,15 @@ │ │ │ │ str.w r1, [r3, #1396] @ 0x574 │ │ │ │ ands r1, r2 │ │ │ │ str.w r1, [r3, #1400] @ 0x578 │ │ │ │ subs r1, r1, r5 │ │ │ │ ldr.w r0, [r7, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ str.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -388805,29 +388801,29 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb r0, [r2, #1] │ │ │ │ b.n 35dce2 │ │ │ │ ldr r1, [pc, #32] @ (35ddd0 ) │ │ │ │ ldr r0, [pc, #32] @ (35ddd4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35dd5a │ │ │ │ beq.n 35ddd0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r2, r4, r7 │ │ │ │ + subs r2, r0, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, r4, #1 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, r3 │ │ │ │ + subs r6, r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r7, r5 │ │ │ │ + subs r0, r3, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [pc, #1252] @ 35e2d0 │ │ │ │ @@ -388997,15 +388993,15 @@ │ │ │ │ ldr.w r3, [r6, #1404] @ 0x57c │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr.w r0, [r4, #1504] @ 0x5e0 │ │ │ │ b.n 35de38 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 35e164 │ │ │ │ movs r3, #0 │ │ │ │ cmp.w fp, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -389241,58 +389237,58 @@ │ │ │ │ str.w r1, [r6, #1396] @ 0x574 │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 35de38 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r4} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ittt │ │ │ │ - lsl r5, r2, #1 │ │ │ │ - ldr r0, [pc, #4] @ (35e2e8 ) │ │ │ │ - add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + ittt le │ │ │ │ + lslle r5, r2, #1 │ │ │ │ + ldrle r0, [pc, #4] @ (35e2e8 ) │ │ │ │ + addle r0, pc │ │ │ │ + b.w 5d9d28 │ │ │ │ cbz r2, 35e2f4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r6, #1112] @ 0x458 │ │ │ │ ldr.w r0, [r6, #1032] @ 0x408 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 35e33e │ │ │ │ add.w r4, r4, #5120 @ 0x1400 │ │ │ │ movs r5, #1 │ │ │ │ adds r4, #8 │ │ │ │ ldr.w r1, [r4, #1068] @ 0x42c │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r4, #4 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 35e322 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -389386,38 +389382,38 @@ │ │ │ │ ldr r2, [pc, #64] @ (35e490 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (35e494 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #52] @ (35e498 ) │ │ │ │ ldr r1, [pc, #56] @ (35e49c ) │ │ │ │ movs r2, #9 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (35e4a0 ) │ │ │ │ ldr r1, [pc, #44] @ (35e4a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d6658 │ │ │ │ + b.w 5d6638 │ │ │ │ nop │ │ │ │ - revsh r6, r1 │ │ │ │ + hlt 0x002e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf188003e │ │ │ │ - subs r3, #74 @ 0x4a │ │ │ │ + sbc.w r0, r8, #62 @ 0x3e │ │ │ │ + subs r3, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #210 @ 0xd2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r7, sp, #560 @ 0x230 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -389435,15 +389431,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ adds r4, #28 │ │ │ │ ldr r1, [pc, #836] @ (35e810 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r0, #924 @ 0x39c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 35e764 │ │ │ │ ldr r2, [pc, #812] @ (35e814 ) │ │ │ │ add.w r6, r5, #4096 @ 0x1000 │ │ │ │ @@ -389474,15 +389470,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, fp │ │ │ │ bl 2fc834 │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ add.w fp, fp, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 35e536 │ │ │ │ add.w r0, r8, #9216 @ 0x2400 │ │ │ │ @@ -389577,15 +389573,15 @@ │ │ │ │ str.w r2, [r3, #4]! │ │ │ │ cmp r3, r4 │ │ │ │ str r2, [r3, #32] │ │ │ │ bne.n 35e67a │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ bl 484164 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #396] @ (35e824 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r1, r5, #1016 @ 0x3f8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -389609,15 +389605,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1742 @ 0x6ce │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389660,15 +389656,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1746 @ 0x6d2 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389679,15 +389675,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1750 @ 0x6d6 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389699,61 +389695,61 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1767 @ 0x6e7 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - rev16 r0, r4 │ │ │ │ + rev16 r0, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r7, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r6, #18 │ │ │ │ + asrs r6, r2, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + str r4, [r1, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r4, 35e85a │ │ │ │ + cbnz r4, 35e852 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf276003f │ │ │ │ - @ instruction: 0xf28c003f │ │ │ │ + @ instruction: 0xf256003f │ │ │ │ + @ instruction: 0xf26c003f │ │ │ │ rors r6, r4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xb84a │ │ │ │ + @ instruction: 0xb82a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r6, #10 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7ae │ │ │ │ + @ instruction: 0xb78e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r3, #8 │ │ │ │ + asrs r0, r7, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb77c │ │ │ │ + @ instruction: 0xb75c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r2, #9 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r4, #7 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb746 │ │ │ │ + @ instruction: 0xb726 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r4, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r6, #6 │ │ │ │ + asrs r0, r2, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (35e8e8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -389762,26 +389758,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (35e8f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r4, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #108] @ (35e8f4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (35e8f8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #64] @ 35e8e0 │ │ │ │ ldr r2, [pc, #88] @ (35e8fc ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [pc, #88] @ (35e900 ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -389794,39 +389790,39 @@ │ │ │ │ ldr r2, [pc, #68] @ (35e904 ) │ │ │ │ ldr r1, [pc, #68] @ (35e908 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc8e4 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6b0 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r1, #4 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stcl 0, cr0, [lr, #-248] @ 0xffffff08 │ │ │ │ - adds r7, #16 │ │ │ │ + stc 0, cr0, [lr, #-248]! @ 0xffffff08 │ │ │ │ + adds r6, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #368 @ 0x170 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r0, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mcr 0, 7, r0, cr0, cr15, {1} │ │ │ │ - mrc 0, 7, r0, cr4, cr15, {1} │ │ │ │ + mcr 0, 6, r0, cr0, cr15, {1} │ │ │ │ + mrc 0, 6, r0, cr4, cr15, {1} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 4846b4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ @@ -389857,15 +389853,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #424] @ (35eb1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #5152 @ 0x1420 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #20 │ │ │ │ blx 25fb80 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -389968,19 +389964,19 @@ │ │ │ │ strh.w r3, [r4, #3128] @ 0xc38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 35e2ec │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ b.n 35eaf6 │ │ │ │ - push {r2, r3, r5, r7, lr} │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r5, #31 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + lsrs r2, r5, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #24 │ │ │ │ @@ -390607,15 +390603,15 @@ │ │ │ │ add.w fp, fp, #8 │ │ │ │ add.w fp, fp, #20 │ │ │ │ b.n 35f1be │ │ │ │ ldr r0, [pc, #424] @ (35f3e0 ) │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp, #68] @ 0x44 │ │ │ │ b.n 35f190 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r5, #16379 @ 0x3ffb │ │ │ │ add.w r0, r6, #31872 @ 0x7c80 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -390673,23 +390669,23 @@ │ │ │ │ ldrd r8, r5, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 35ed60 │ │ │ │ ldr r0, [pc, #248] @ (35f3e4 ) │ │ │ │ strd r3, r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldrd r3, r2, [sp, #72] @ 0x48 │ │ │ │ b.n 35f22c │ │ │ │ ldr r0, [pc, #232] @ (35f3e8 ) │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 35f14c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bcc.n 35f32a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ @@ -390704,15 +390700,15 @@ │ │ │ │ b.n 35f07a │ │ │ │ str.w sl, [sp, #52] @ 0x34 │ │ │ │ b.n 35eccc │ │ │ │ ldr r0, [pc, #172] @ (35f3ec ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ b.n 35ef3e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r3, #1518 @ 0x5ee │ │ │ │ cmp r2, r3 │ │ │ │ itett ls │ │ │ │ @@ -390735,15 +390731,15 @@ │ │ │ │ mvns r3, r3 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ orrs r3, r1 │ │ │ │ str.w r3, [r2, #2096] @ 0x830 │ │ │ │ b.n 35ef72 │ │ │ │ ldr r0, [pc, #84] @ (35f3f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 35ef56 │ │ │ │ ldr r3, [pc, #80] @ (35f3f4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #80] @ (35f3f8 ) │ │ │ │ movw r2, #998 @ 0x3e6 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ @@ -390756,33 +390752,33 @@ │ │ │ │ bfi r3, r2, #25, #2 │ │ │ │ orr.w r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 35ef8e │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - uxtb r4, r1 │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #984 @ 0x3d8 │ │ │ │ + add r6, sp, #856 @ 0x358 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r5, #30 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r0, #29 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #464 @ 0x1d0 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ ldr.w r5, [pc, #3040] @ 35fff0 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ @@ -391239,15 +391235,15 @@ │ │ │ │ it mi │ │ │ │ movmi r3, #0 │ │ │ │ stmia.w r7, {r0, r1} │ │ │ │ orr.w r8, r2, r3 │ │ │ │ strd r6, r6, [sp, #196] @ 0xc4 │ │ │ │ strd r6, r6, [sp, #204] @ 0xcc │ │ │ │ strd r6, r6, [sp, #212] @ 0xd4 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 35f972 │ │ │ │ ldr.w r3, [pc, #1724] @ 360020 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -391287,15 +391283,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 43e184 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35ffda │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 35fa00 │ │ │ │ dmb ish │ │ │ │ @@ -391447,15 +391443,15 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ subs r3, #4 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ b.n 35f7f0 │ │ │ │ ldr.w r0, [pc, #1152] @ 360024 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 35f8a4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35fc6a │ │ │ │ ands.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ beq.w 35fcc8 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ @@ -391636,15 +391632,15 @@ │ │ │ │ b.n 35faee │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #656] @ (360028 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ b.n 35fa00 │ │ │ │ uxth r6, r3 │ │ │ │ cbnz r4, 35fdd8 │ │ │ │ and.w r8, r6, #4096 @ 0x1000 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bmi.w 35feb4 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -391797,24 +391793,24 @@ │ │ │ │ ldr.w r2, [r5, #1148] @ 0x47c │ │ │ │ cmp r2, r1 │ │ │ │ bls.n 35ff94 │ │ │ │ ldr r0, [pc, #164] @ (36002c ) │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [pc, #152] @ (360030 ) │ │ │ │ subs r2, r2, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ mov r2, r8 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 35fdfc │ │ │ │ ubfx r6, r6, #0, #14 │ │ │ │ strh.w r3, [r5, #3128] @ 0xc38 │ │ │ │ b.n 35ff64 │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ @@ -391856,38 +391852,38 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ @ instruction: 0xb608 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r1, r3, r5, r6, lr} │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r7, pc, #400 @ (adr r7, 3601ac ) │ │ │ │ + add r7, pc, #272 @ (adr r7, 36012c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u32 q0, q5, q0 │ │ │ │ + vhadd.u8 q0, q5, q0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb480040 │ │ │ │ - @ instruction: 0xfb7e0040 │ │ │ │ - ldr r7, [sp, #328] @ 0x148 │ │ │ │ + @ instruction: 0xfb280040 │ │ │ │ + @ instruction: 0xfb5e0040 │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh.w r0, [lr, #64] @ 0x40 │ │ │ │ - ldr r7, [sp, #248] @ 0xf8 │ │ │ │ + ldrsb.w r0, [lr, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #880] @ 0x370 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r0, [sp, #832] @ 0x340 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #8] @ (360054 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d64 │ │ │ │ + b.w 5d9d44 │ │ │ │ nop │ │ │ │ str r4, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -391916,35 +391912,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (3600e8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (3600ec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #44] @ (3600f0 ) │ │ │ │ ldr r1, [pc, #48] @ (3600f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r1, [pc, #36] @ (3600f8 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r6, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bpl.n 36013c │ │ │ │ + bpl.n 3600fc │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #158 @ 0x9e │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -391992,17 +391988,17 @@ │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #184] @ 0xb8 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xfa7e0040 │ │ │ │ + @ instruction: 0xfa5e0040 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orrs.w r2, r2, r3, ror #2 │ │ │ │ bne.n 3601a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #3524] @ 0xdc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392019,17 +392015,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xfa360040 │ │ │ │ + @ instruction: 0xfa160040 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ subs r3, r2, #1 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 36020c │ │ │ │ subs r3, r2, #2 │ │ │ │ @@ -392068,48 +392064,48 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh.w r0, [r6, #64] @ 0x40 │ │ │ │ + ldrsb.w r0, [r6, #64] @ 0x40 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 360298 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #56] @ (36029c ) │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #56] @ (3602a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vst1.8 {d0[2]}, [r4], r0 │ │ │ │ - ldrsb.w r0, [sl, #64] @ 0x40 │ │ │ │ + vld4.16 {d16-d19}, [r4], r0 │ │ │ │ + ldr??.w r0, [sl, r0] │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #296] @ (3603e0 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -392163,18 +392159,18 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r3, [r5, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 36032c │ │ │ │ ldr.w r6, [r6, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 36032c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -392198,15 +392194,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (3603ec ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 360386 │ │ │ │ ldr r0, [pc, #60] @ (3603f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 360386 │ │ │ │ ldr r3, [pc, #56] @ (3603f4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 360386 │ │ │ │ ldr r3, [pc, #36] @ (3603ec ) │ │ │ │ @@ -392214,28 +392210,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 360386 │ │ │ │ ldr r0, [pc, #36] @ (3603f8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 360386 │ │ │ │ add r1, sp, #600 @ 0x258 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [lr, r0] │ │ │ │ + str.w r0, [lr, r0] │ │ │ │ ldr r2, [pc, #176] @ (3604a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r8, r0] │ │ │ │ + str.w r0, [r8, r0] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -392305,18 +392301,18 @@ │ │ │ │ ldr.w r2, [r5, #3516] @ 0xdbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 360454 │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 360454 │ │ │ │ add.w r0, r3, #7264 @ 0x1c60 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ adds r0, #8 │ │ │ │ bl 436194 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -392330,31 +392326,31 @@ │ │ │ │ bpl.n 360454 │ │ │ │ ldr.w r1, [r2, #3516] @ 0xdbc │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 360454 │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 360454 │ │ │ │ ldr r3, [pc, #20] @ (360534 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #20] @ (360538 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ blx 25dbe4 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movt r0, #26688 @ 0x6840 │ │ │ │ + subw r0, r6, #2112 @ 0x840 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #88] @ (3605a4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #88] @ (3605a8 ) │ │ │ │ @@ -392363,45 +392359,45 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (3605b0 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #72] @ (3605b4 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r6, #928 @ 0x3a0 │ │ │ │ bl 2fc834 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc8e4 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf6960040 │ │ │ │ - subw r0, sl, #2112 @ 0x840 │ │ │ │ - bcs.n 360658 │ │ │ │ + @ instruction: 0xf6760040 │ │ │ │ + @ instruction: 0xf68a0040 │ │ │ │ + bcs.n 360618 │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 360624 │ │ │ │ + bcs.n 3605e4 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r8, [pc, #968] @ 360998 │ │ │ │ @@ -392414,15 +392410,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r7, #64 @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w fp, [pc, #940] @ 3609a4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add fp, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 360950 │ │ │ │ mov r4, r0 │ │ │ │ @@ -392441,73 +392437,73 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ ldr r2, [pc, #876] @ (3609b0 ) │ │ │ │ ldr r1, [pc, #880] @ (3609b4 ) │ │ │ │ add.w r3, r7, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov sl, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #856] @ (3609b8 ) │ │ │ │ mov r2, r9 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5d4f0c │ │ │ │ + bl 5d4eec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp, #24] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r9, r0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr.w sl, [pc, #820] @ 3609bc │ │ │ │ bl 432644 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #812] @ (3609c0 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #812] @ 3609c4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r9, pc │ │ │ │ - bl 5d4ed0 │ │ │ │ + bl 5d4eb0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ vldr d8, [pc, #720] @ 360980 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #784] @ (3609c8 ) │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ bl 2fcb94 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc944 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -392519,49 +392515,49 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ - bl 5d4f0c │ │ │ │ + bl 5d4eec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5d4ed0 │ │ │ │ + bl 5d4eb0 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 2fcb94 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc944 │ │ │ │ movw r2, #2020 @ 0x7e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr r7, [pc, #604] @ (3609d0 ) │ │ │ │ @@ -392703,15 +392699,15 @@ │ │ │ │ movw r2, #8188 @ 0x1ffc │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 43676c │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 484164 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #212] @ (3609f8 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ @@ -392726,15 +392722,15 @@ │ │ │ │ ldr r4, [pc, #168] @ (3609fc ) │ │ │ │ add.w r3, r7, #112 @ 0x70 │ │ │ │ mov.w r2, #314 @ 0x13a │ │ │ │ mov r1, r8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -392748,53 +392744,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6180040 │ │ │ │ - @ instruction: 0xf62e0040 │ │ │ │ - ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ + @ instruction: 0xf5f80040 │ │ │ │ + addw r0, lr, #2112 @ 0x840 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r6, pc, #344 @ (adr r6, 360b00 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf68e0040 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + @ instruction: 0xf66e0040 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r7, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r6, #18 │ │ │ │ + asrs r6, r2, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 3609e0 │ │ │ │ + beq.n 3609a0 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 360a04 │ │ │ │ + beq.n 3609c4 │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r4, #12582912 @ 0xc00000 │ │ │ │ + subs.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ ldrh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [pc, #496] @ (360bc8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf53a0040 │ │ │ │ adds.w r0, sl, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf4fa0040 │ │ │ │ - @ instruction: 0xf4dc0040 │ │ │ │ - @ instruction: 0xf4be0040 │ │ │ │ - eors.w r0, sl, #12582912 @ 0xc00000 │ │ │ │ - eor.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ - orn r0, r8, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf4da0040 │ │ │ │ + @ instruction: 0xf4bc0040 │ │ │ │ + eors.w r0, lr, #12582912 @ 0xc00000 │ │ │ │ + orns r0, sl, #12582912 @ 0xc00000 │ │ │ │ + orn r0, r2, #12582912 @ 0xc00000 │ │ │ │ + orr.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ subs r4, r0, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ssat r0, #1, ip, lsl #1 │ │ │ │ + @ instruction: 0xf2ec0040 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -392872,18 +392868,18 @@ │ │ │ │ nop │ │ │ │ add r2, pc, #168 @ (adr r2, 360b70 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #976 @ (adr r1, 360ea0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf2d20040 │ │ │ │ - ldrsb r4, [r4, r0] │ │ │ │ + @ instruction: 0xf2b20040 │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (360ca4 ) │ │ │ │ @@ -392896,33 +392892,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (360ca8 ) │ │ │ │ ldr r1, [pc, #424] @ (360cac ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (360cb0 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #416] @ (360cb4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r1, [pc, #388] @ (360cb8 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ bl 431e18 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 360c92 │ │ │ │ ldr r5, [pc, #364] @ (360cbc ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 360cc0 │ │ │ │ @@ -392956,15 +392952,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3f6430 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 360c70 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -393010,24 +393006,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3f656c │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 360c28 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c082c │ │ │ │ cmp fp, sl │ │ │ │ beq.n 360c5a │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 360bf0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -393038,50 +393034,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (360cd4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r1, [pc, #84] @ (360cd8 ) │ │ │ │ ldr r0, [pc, #88] @ (360cdc ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 434964 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf29c0040 │ │ │ │ - adds r4, r7, r5 │ │ │ │ + @ instruction: 0xf27c0040 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r5, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [sp, #840] @ 0x348 │ │ │ │ + str r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf2660040 │ │ │ │ - movw r0, #41024 @ 0xa040 │ │ │ │ - str r4, [sp, #280] @ 0x118 │ │ │ │ + movw r0, #24640 @ 0x6040 │ │ │ │ + @ instruction: 0xf22a0040 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - rsbs r0, r8, #64 @ 0x40 │ │ │ │ - rsb r0, r2, #64 @ 0x40 │ │ │ │ - sbcs.w r0, ip, #64 @ 0x40 │ │ │ │ - add.w r0, r4, #64 @ 0x40 │ │ │ │ - strb r4, [r2, r1] │ │ │ │ + subs.w r0, r8, #64 @ 0x40 │ │ │ │ + sub.w r0, r2, #64 @ 0x40 │ │ │ │ + adcs.w r0, ip, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0e40040 │ │ │ │ + strb r4, [r6, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00360ce0 : │ │ │ │ ldr.w r1, [r0, #620] @ 0x26c │ │ │ │ b.w 405774 │ │ │ │ │ │ │ │ 00360ce8 : │ │ │ │ @@ -393288,15 +393284,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ movs r4, #0 │ │ │ │ b.n 360e44 │ │ │ │ mov r3, r2 │ │ │ │ b.n 360e32 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ b.n 360ef8 │ │ │ │ ldr r3, [pc, #88] @ (360f70 ) │ │ │ │ ldr r2, [pc, #96] @ (360f78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ strd r0, r1, [sp] │ │ │ │ movs r1, #1 │ │ │ │ @@ -393330,18 +393326,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q8, q5, q0 │ │ │ │ - vhadd.s16 q8, q2, q0 │ │ │ │ - cdp 0, 14, cr0, cr14, cr0, {2} │ │ │ │ - vhadd.s8 q0, q3, q0 │ │ │ │ + vhadd.s16 q8, q5, q0 │ │ │ │ + vhadd.s q0, q2, q0 │ │ │ │ + cdp 0, 12, cr0, cr14, cr0, {2} │ │ │ │ + cdp 0, 14, cr0, cr6, cr0, {2} │ │ │ │ │ │ │ │ 00360f84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r9, [pc, #296] @ 3610c0 │ │ │ │ @@ -393358,52 +393354,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r1, [pc, #264] @ (3610d0 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 3610d4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #248] @ (3610d8 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da168 │ │ │ │ + bl 5da3cc │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #208] @ (3610dc ) │ │ │ │ ldr r1, [pc, #212] @ (3610e0 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 36106e │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 361042 │ │ │ │ @@ -393463,36 +393459,36 @@ │ │ │ │ ldr r0, [pc, #64] @ (3610f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #552] @ 0x228 │ │ │ │ + str r0, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r4, r2, #17 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp 0, 0, cr0, cr10, cr0, {2} │ │ │ │ - stcl 0, cr0, [r0, #256]! @ 0x100 │ │ │ │ - ldc 0, cr0, [r0, #256] @ 0x100 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + stcl 0, cr0, [sl, #256]! @ 0x100 │ │ │ │ + stcl 0, cr0, [r0, #256] @ 0x100 │ │ │ │ + ldcl 0, cr0, [r0, #-256]! @ 0xffffff00 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 0, cr0, cr2, cr0, {2} │ │ │ │ - ldrh r2, [r7, #58] @ 0x3a │ │ │ │ + stcl 0, cr0, [r2, #256]! @ 0x100 │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldcl 0, cr0, [r8], {64} @ 0x40 │ │ │ │ - str r0, [r5, r0] │ │ │ │ + ldc 0, cr0, [r8], #256 @ 0x100 │ │ │ │ + str r0, [r1, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 003610f8 : │ │ │ │ b.w 404730 │ │ │ │ │ │ │ │ 003610fc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -393521,22 +393517,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (36115c ) │ │ │ │ ldr r0, [pc, #32] @ (361160 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + ldrh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stcl 0, cr0, [r0], #-256 @ 0xffffff00 │ │ │ │ - ldc 0, cr0, [r8, #256] @ 0x100 │ │ │ │ - ldrh r4, [r5, #54] @ 0x36 │ │ │ │ + mcrr 0, 4, r0, r0, cr0 │ │ │ │ + ldcl 0, cr0, [r8, #-256]! @ 0xffffff00 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mcrr 0, 4, r0, sl, cr0 │ │ │ │ - ldc 0, cr0, [r6, #256]! @ 0x100 │ │ │ │ + stc 0, cr0, [sl], #-256 @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r6, #256] @ 0x100 │ │ │ │ │ │ │ │ 00361164 : │ │ │ │ b.w 405068 │ │ │ │ │ │ │ │ 00361168 : │ │ │ │ b.w 4050dc │ │ │ │ │ │ │ │ @@ -393623,52 +393619,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr.w r8, [pc, #1304] @ 361764 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 361768 │ │ │ │ ldr.w r7, [pc, #1304] @ 36176c │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da168 │ │ │ │ + bl 5da3cc │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r2, [pc, #1244] @ 361770 │ │ │ │ ldr.w r1, [pc, #1244] @ 361774 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 3612bc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -393714,60 +393710,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 361784 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [pc, #1084] @ 361788 │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr.w r1, [pc, #1056] @ 36178c │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 361386 │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 3613e6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c07ec │ │ │ │ + bl 5c07cc │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 361380 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (361790 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ cbz r6, 3613b0 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c082c │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 3613a4 │ │ │ │ ldr r0, [pc, #992] @ (361794 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r2, [pc, #988] @ (361798 ) │ │ │ │ ldr r3, [pc, #912] @ (361750 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -393818,15 +393814,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 3614b6 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3f6430 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 36143e │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -393836,15 +393832,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ bl 434964 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 404e14 │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -393852,15 +393848,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 360adc │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 3613b0 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c082c │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 3614a8 │ │ │ │ b.n 3613b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 361402 │ │ │ │ @@ -393987,47 +393983,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (3617c0 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #460] @ (3617c4 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r1, [pc, #436] @ (3617c8 ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 431e18 │ │ │ │ bl 434964 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 361654 │ │ │ │ ldr r0, [pc, #396] @ (3617cc ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 360adc │ │ │ │ b.n 3613ba │ │ │ │ movs r4, #0 │ │ │ │ @@ -394057,15 +394053,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 361718 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36168c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 405f8c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 36168c │ │ │ │ @@ -394078,25 +394074,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #616] @ 0x268 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7316e0 │ │ │ │ + bl 7316c0 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #616] @ 0x268 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 361710 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbc8 │ │ │ │ cbz r0, 361702 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 405f8c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 361658 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -394110,15 +394106,15 @@ │ │ │ │ b.n 361518 │ │ │ │ ldr.w r0, [r6, #636] @ 0x27c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 361672 │ │ │ │ ldr r0, [pc, #184] @ (3617dc ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 3613ba │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #636] @ 0x27c │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -394126,71 +394122,71 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r2, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, #48] @ 0x30 │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sbc.w r0, sl, r0, lsl #1 │ │ │ │ - lsrs r4, r0, #7 │ │ │ │ + adc.w r0, sl, r0, lsl #1 │ │ │ │ + lsrs r4, r4, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xeb8a0040 │ │ │ │ - add.w r0, r4, r0, lsl #1 │ │ │ │ - asrs r4, r4, #7 │ │ │ │ + sbc.w r0, sl, r0, lsl #1 │ │ │ │ + @ instruction: 0xeae40040 │ │ │ │ + asrs r4, r0, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orn r0, r8, r0, lsl #1 │ │ │ │ - asrs r2, r1, #5 │ │ │ │ + orr.w r0, r8, r0, lsl #1 │ │ │ │ + asrs r2, r5, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r4, r7} │ │ │ │ + stmia r2!, {r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub.w r0, lr, r0, lsl #1 │ │ │ │ - @ instruction: 0xebf40040 │ │ │ │ + @ instruction: 0xeb8e0040 │ │ │ │ + rsbs r0, r4, r0, lsl #1 │ │ │ │ ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r7, #32] │ │ │ │ + ldrh r2, [r3, #32] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strd r0, r0, [r4, #256] @ 0x100 │ │ │ │ - @ instruction: 0xe9ae0040 │ │ │ │ - add.w r0, r2, r0, lsl #1 │ │ │ │ + @ instruction: 0xe9a40040 │ │ │ │ + @ instruction: 0xe98e0040 │ │ │ │ + @ instruction: 0xeae20040 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8d00040 │ │ │ │ - ldrh r2, [r1, #18] │ │ │ │ + ldmia.w r0!, {r6} │ │ │ │ + ldrh r2, [r5, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36172c │ │ │ │ + b.n 3616ec │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r7, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - itt al │ │ │ │ - moval r6, r7 │ │ │ │ - lsral r6, r4, #6 │ │ │ │ + itt gt │ │ │ │ + movgt r6, r7 │ │ │ │ + lsrgt r6, r0, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r4, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xe98c0040 │ │ │ │ - ldrh r0, [r6, #10] │ │ │ │ + strd r0, r0, [ip, #-256]! @ 0x100 │ │ │ │ + ldrh r0, [r2, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 361574 │ │ │ │ + b.n 361534 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmdb lr!, {r6} │ │ │ │ - b.n 3617cc │ │ │ │ + stmdb lr, {r6} │ │ │ │ + b.n 36178c │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003617e0 : │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 3617ea │ │ │ │ bx r3 │ │ │ │ @@ -394298,25 +394294,25 @@ │ │ │ │ udf #255 @ 0xff │ │ │ │ str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r7, #58] @ 0x3a │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3612a4 │ │ │ │ + b.n 361264 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #160] @ (361998 ) │ │ │ │ + ldr r0, [pc, #32] @ (361918 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r4, #58] @ 0x3a │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36127c │ │ │ │ + b.n 36123c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 361758 │ │ │ │ + b.n 361718 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00361904 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -394395,15 +394391,15 @@ │ │ │ │ bge.n 361984 │ │ │ │ blx 25e574 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #136] @ (361a54 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr.w r2, [r4, #636] @ 0x27c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 3619f2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -394449,31 +394445,31 @@ │ │ │ │ nop │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 3616cc │ │ │ │ + b.n 36168c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 362150 │ │ │ │ + b.n 362110 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 361614 │ │ │ │ + b.n 3615d4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36210c │ │ │ │ + b.n 3620cc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3615e8 │ │ │ │ + b.n 3615a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (361a78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrb r6, [r3, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr.w r1, [r0, #2112] @ 0x840 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 361b00 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -394533,25 +394529,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (361bb8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #132] @ (361bbc ) │ │ │ │ ldr r1, [pc, #132] @ (361bc0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #116] @ (361bc4 ) │ │ │ │ ldr r3, [pc, #120] @ (361bc8 ) │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ @@ -394565,47 +394561,47 @@ │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (361bd0 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r1, [pc, #72] @ (361bd4 ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #64] @ (361bd8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - hlt 0x0032 │ │ │ │ + hlt 0x0012 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r6, #17 │ │ │ │ + lsls r6, r2, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #218 @ 0xda │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ movs r7, r7 │ │ │ │ lsrs r7, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 361538 │ │ │ │ + b.n 3614f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r2, [r7, #7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -394619,15 +394615,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #148] @ (361c88 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2428] @ 0x97c │ │ │ │ cbz r0, 361c0e │ │ │ │ bl 366ce0 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ cbz r3, 361c36 │ │ │ │ addw r6, r4, #2132 @ 0x854 │ │ │ │ @@ -394662,19 +394658,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r5, #40] @ 0x28 │ │ │ │ + strh r0, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 361510 │ │ │ │ + b.n 3614d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf778004b │ │ │ │ + @ instruction: 0xf758004b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #100] @ (361d04 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #100] @ (361d08 ) │ │ │ │ @@ -394684,27 +394680,27 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r2, r8, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ bl 382994 │ │ │ │ ldr.w r5, [r8, #2112] @ 0x840 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #2 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cbz r5, 361cee │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 383510 │ │ │ │ @@ -394714,19 +394710,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #116 @ 0x74 │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r6, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (361dd0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -394734,15 +394730,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #176] @ (361dd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 361d4a │ │ │ │ ldr.w r2, [r0, #2440] @ 0x988 │ │ │ │ str.w r2, [r3, #2440] @ 0x988 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ ldr.w r2, [r5, #2440] @ 0x988 │ │ │ │ @@ -394773,29 +394769,29 @@ │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ blt.n 361d80 │ │ │ │ mov r0, r1 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ bl 361c8c │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ ldr.w r0, [r5, #2428] @ 0x97c │ │ │ │ cbz r0, 361dc2 │ │ │ │ bl 366cb4 │ │ │ │ ldr.w r0, [r5, #2116] @ 0x844 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 25df00 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3623fc │ │ │ │ + b.n 3623bc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movw r0, #26699 @ 0x684b │ │ │ │ + @ instruction: 0xf626004b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr r4, [pc, #752] @ (3620e0 ) │ │ │ │ sub sp, #240 @ 0xf0 │ │ │ │ ldr r6, [pc, #752] @ (3620e4 ) │ │ │ │ @@ -394814,15 +394810,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r4, sp, #108 @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 364268 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ @@ -394887,15 +394883,15 @@ │ │ │ │ bpl.n 361ee4 │ │ │ │ ldr r1, [pc, #556] @ (3620fc ) │ │ │ │ ldr r0, [pc, #560] @ (362100 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 361f8e │ │ │ │ ldr r3, [pc, #532] @ (3620f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 361f7e │ │ │ │ @@ -394961,29 +394957,29 @@ │ │ │ │ b.n 361f8e │ │ │ │ ldr r1, [pc, #392] @ (362108 ) │ │ │ │ ldr r0, [pc, #392] @ (36210c ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r7, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 361eea │ │ │ │ ldr r3, [pc, #352] @ (3620f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 361eea │ │ │ │ ldr r1, [pc, #368] @ (362110 ) │ │ │ │ ldr r0, [pc, #368] @ (362114 ) │ │ │ │ add r1, pc │ │ │ │ ldrh.w r2, [r8, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 361eea │ │ │ │ movs r7, #0 │ │ │ │ b.n 361f0e │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldrd r7, r8, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 361f6e │ │ │ │ @@ -395089,41 +395085,41 @@ │ │ │ │ b.n 36201c │ │ │ │ mvn.w r6, #5 │ │ │ │ b.n 361f36 │ │ │ │ movs r6, #0 │ │ │ │ b.n 361f22 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + strh r0, [r1, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #1000] @ 0x3e8 │ │ │ │ movs r7, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #20 │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ movs r7, r7 │ │ │ │ ldrh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 362400 │ │ │ │ + b.n 3623c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r3, #12] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 362308 │ │ │ │ + b.n 3622c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r7, #10] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 362324 │ │ │ │ + b.n 3622e4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395646,15 +395642,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ movw r3, #21586 @ 0x5452 │ │ │ │ movt r3, #4608 @ 0x1200 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -395717,15 +395713,15 @@ │ │ │ │ bl 38661c │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r4, #2112] @ 0x840 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ adds r1, #2 │ │ │ │ strd r6, fp, [sp, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ @@ -395733,17 +395729,17 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ uxth r1, r1 │ │ │ │ bl 382fe8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 362862 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ ldr.w r0, [r4, #2428] @ 0x97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 362a32 │ │ │ │ ldr r2, [pc, #712] @ (362b0c ) │ │ │ │ ldr r3, [pc, #676] @ (362aec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395760,15 +395756,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r6 │ │ │ │ mov.w r9, r9, lsl #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 362894 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ adds r5, #1 │ │ │ │ bl 3834bc │ │ │ │ @@ -395796,15 +395792,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #588] @ (362b1c ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 361c8c │ │ │ │ b.n 36282c │ │ │ │ mov r0, r9 │ │ │ │ blx 25f348 │ │ │ │ cmp r0, #9 │ │ │ │ bhi.w 362aba │ │ │ │ @@ -395886,15 +395882,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1278 @ 0x4fe │ │ │ │ ldr r1, [pc, #360] @ (362b30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 362838 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 364770 │ │ │ │ b.n 36296e │ │ │ │ addw r7, r4, #2132 @ 0x854 │ │ │ │ movw r9, #4100 @ 0x1004 │ │ │ │ @@ -395986,72 +395982,72 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3628dc │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bls.n 362b10 │ │ │ │ + bhi.n 362ad0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 4, r0, r4, cr11 │ │ │ │ + stc 0, cr0, [r4], #-300 @ 0xfffffed4 │ │ │ │ ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bls.n 362a04 │ │ │ │ + bls.n 362bc4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 362bd4 │ │ │ │ + bls.n 362b94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ + cmp r4, #14 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r5, #4] │ │ │ │ + ldrb r4, [r1, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r2, [r1, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - bhi.n 362a88 │ │ │ │ + bhi.n 362a48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bhi.n 362b48 │ │ │ │ + bvc.n 362b08 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r1, #1] │ │ │ │ + ldrb r0, [r5, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ bl fff9ab26 <__bss_end__@@Base+0xff48b08e> │ │ │ │ - bvc.n 362bb0 │ │ │ │ + bvc.n 362b70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r2, #29] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 362b68 │ │ │ │ + bvs.n 362b28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r7, #1 │ │ │ │ strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r7, #1 │ │ │ │ strh r2, [r3, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ strh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xe8ce004b │ │ │ │ - strb r2, [r3, #25] │ │ │ │ + stmia.w lr!, {r0, r1, r3, r6} │ │ │ │ + strb r2, [r7, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 362a60 │ │ │ │ + bvs.n 362c20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvs.n 362b88 │ │ │ │ + bpl.n 362b48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1452] @ 363114 │ │ │ │ mov r6, r1 │ │ │ │ @@ -396167,43 +396163,43 @@ │ │ │ │ cmp r7, r0 │ │ │ │ bhi.w 36310a │ │ │ │ add r7, sp, #60 @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r7 │ │ │ │ strd r4, r4, [sp, #60] @ 0x3c │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r1, #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [r5, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r7, r2 │ │ │ │ add r0, r5 │ │ │ │ blx 25fb80 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ mov r2, r7 │ │ │ │ adds r7, r5, r7 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r7, #1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r7, [r5, r2] │ │ │ │ @@ -396215,15 +396211,15 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -396232,15 +396228,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r3, #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r5, r1] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ @@ -396251,30 +396247,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fb80 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #46] @ 0x2e │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396286,30 +396282,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fb80 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #47] @ 0x2f │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [r5, r1] │ │ │ │ adds r2, r5, r1 │ │ │ │ @@ -396320,30 +396316,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fb80 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ movs r2, #6 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396355,30 +396351,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fb80 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ strb.w r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #6 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [r5, r2] │ │ │ │ mov r1, r2 │ │ │ │ @@ -396390,30 +396386,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fb80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ strb.w r2, [sp, #56] @ 0x38 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #7 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396425,29 +396421,29 @@ │ │ │ │ add.w r3, r2, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r2, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 25fb80 │ │ │ │ mov r0, fp │ │ │ │ blx 25f348 │ │ │ │ mov r1, r7 │ │ │ │ strd fp, r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w r8, r5, r2 │ │ │ │ add.w r2, r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ bic.w r7, r2, #7 │ │ │ │ @@ -396459,15 +396455,15 @@ │ │ │ │ adds r7, r2, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ add.w r7, r3, #8 │ │ │ │ strh.w r7, [r8, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrh.w r0, [r8, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r3, r7 │ │ │ │ add r0, r8 │ │ │ │ blx 25fb80 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -396777,15 +396773,15 @@ │ │ │ │ ldr r2, [pc, #972] @ (36369c ) │ │ │ │ ldr r1, [pc, #976] @ (3636a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 361bdc │ │ │ │ str.w r6, [r0, #2400] @ 0x960 │ │ │ │ str.w lr, [r0, #2404] @ 0x964 │ │ │ │ b.n 363198 │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -396874,15 +396870,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #1 │ │ │ │ it cc │ │ │ │ movcc r1, r5 │ │ │ │ bcs.w 363198 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ @@ -396936,15 +396932,15 @@ │ │ │ │ ldr r1, [pc, #536] @ (3636c4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r8, #2408] @ 0x968 │ │ │ │ blx 2605ac │ │ │ │ cmp r6, #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ beq.w 363680 │ │ │ │ cmp r6, #4 │ │ │ │ @@ -396993,15 +396989,15 @@ │ │ │ │ ldr r1, [pc, #380] @ (3636d0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 363574 │ │ │ │ movs r1, #2 │ │ │ │ bl 382b18 │ │ │ │ @@ -397028,15 +397024,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3636dc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r6, r3, lsl #1 │ │ │ │ bcs.w 363198 │ │ │ │ mov r1, r6 │ │ │ │ b.n 36341a │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ @@ -397099,48 +397095,48 @@ │ │ │ │ ldr.w r2, [r8, #2408] @ 0x968 │ │ │ │ movs r1, #150 @ 0x96 │ │ │ │ blx 25fb80 │ │ │ │ add.w sl, r8, #2400 @ 0x960 │ │ │ │ ldr.w r3, [r8, #2408] @ 0x968 │ │ │ │ add.w r7, r5, #424 @ 0x1a8 │ │ │ │ b.n 3634ee │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #24 @ (adr r3, 3636b8 ) │ │ │ │ + add r2, pc, #920 @ (adr r2, 363a38 ) │ │ │ │ movs r6, r7 │ │ │ │ - stcl 0, cr0, [ip], {65} @ 0x41 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + stc 0, cr0, [ip], #260 @ 0x104 │ │ │ │ + ldrb r6, [r0, #28] │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + movs r0, #4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r4, #80] @ 0x50 │ │ │ │ + ldr r2, [r0, #80] @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r7, #26] │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r7, #6 │ │ │ │ + subs r2, r3, #6 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r2, #68] @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r4, #22] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r4, #2 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r5, #52] @ 0x34 │ │ │ │ + ldr r4, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #21] │ │ │ │ + ldrb r0, [r1, #21] │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r4, #1 │ │ │ │ + subs r4, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003636e0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -397221,23 +397217,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (3637c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 363786 │ │ │ │ ldrb r6, [r7, #8] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003637c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -397287,32 +397283,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #52] @ (36387c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ + ldr r4, [r6, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r1, {r1, r3, r6} │ │ │ │ + ldmia r1, {r1, r3, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00363880 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -397372,37 +397368,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ movs r7, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r9, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r5, [r4, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh.w r9, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r7, r9 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r4 │ │ │ │ add.w fp, r4, r7 │ │ │ │ blx 25fb80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ strd r9, r9, [sp, #44] @ 0x2c │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r6, r0, #8 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #2 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r2, [r4, r7] │ │ │ │ @@ -397410,15 +397406,15 @@ │ │ │ │ strh.w r6, [fp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ add r7, r6 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r0, r6 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ add r0, fp │ │ │ │ @@ -397427,15 +397423,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ adds r1, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r6, r3, #7 │ │ │ │ str r5, [r4, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r1, #8 │ │ │ │ add.w r7, r0, #8 │ │ │ │ @@ -397443,28 +397439,28 @@ │ │ │ │ strh r7, [r1, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r6, r0 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ adds r0, r7, r0 │ │ │ │ blx 25fb80 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ strb.w r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strd r3, r5, [sp, #44] @ 0x2c │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r8, r3, #15 │ │ │ │ bic.w r8, r8, #7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [r4, r2] │ │ │ │ @@ -397472,15 +397468,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add.w r6, r8, r2 │ │ │ │ add.w r5, r3, #8 │ │ │ │ mov r2, r9 │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r8, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r4 │ │ │ │ blx 25fb80 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ @@ -397501,15 +397497,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #72] @ (363ac0 ) │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 3638da │ │ │ │ movs r1, #1 │ │ │ │ bl 382b18 │ │ │ │ @@ -397522,19 +397518,19 @@ │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #14] │ │ │ │ lsls r0, r5, #1 │ │ │ │ strb r2, [r6, #13] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + str r2, [r1, #104] @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r4, #2] │ │ │ │ + ldrb r4, [r0, #2] │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r4, r6 │ │ │ │ + adds r0, r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00363ac4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -397606,41 +397602,41 @@ │ │ │ │ movs r7, #2 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ add r7, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ movs r7, #4 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #1 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r1, [r6, #0] │ │ │ │ add.w r3, r6, #8 │ │ │ │ add.w r1, r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r1, [r6, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r6 │ │ │ │ blx 25fb80 │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, r6, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [r6, r7] │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add.w r4, r0, #8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -397651,15 +397647,15 @@ │ │ │ │ strh r4, [r1, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ add r7, r4 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r7, #4 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ subs r2, r3, r4 │ │ │ │ add r0, r1 │ │ │ │ @@ -397667,15 +397663,15 @@ │ │ │ │ blx 25fb80 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ movs r7, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r7, [r6, r2] │ │ │ │ @@ -397684,43 +397680,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ strh r3, [r1, #4] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, r4, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 25fb80 │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #6 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [r6, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ add.w r1, r0, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r1, [sp, #32] │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ adds r7, r4, r7 │ │ │ │ subs r2, r4, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -397728,15 +397724,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strh.w sl, [sp, #48] @ 0x30 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ mov r3, r0 │ │ │ │ adds r2, r6, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r3, #15 │ │ │ │ bic.w r4, r2, #7 │ │ │ │ movs r2, #3 │ │ │ │ str r2, [r6, r7] │ │ │ │ @@ -397745,15 +397741,15 @@ │ │ │ │ add.w r6, r3, #8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ adds r7, r4, r7 │ │ │ │ strh r6, [r2, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #8 │ │ │ │ movs r2, #0 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r2, r4, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 25fb80 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -397776,15 +397772,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (363d74 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 363b1a │ │ │ │ movs r1, #1 │ │ │ │ bl 382b18 │ │ │ │ @@ -397797,19 +397793,19 @@ │ │ │ │ nop │ │ │ │ strb r4, [r6, #5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r2, #23] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r4, r1, #27 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00363d78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -397834,15 +397830,15 @@ │ │ │ │ add.w r3, r3, r8, lsl #3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 364490 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 364112 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 364268 │ │ │ │ mov r4, r0 │ │ │ │ @@ -397918,15 +397914,15 @@ │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #680] @ (364130 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r8, r3, lsl #1 │ │ │ │ bcs.n 363e48 │ │ │ │ mov r1, r8 │ │ │ │ bl 382b18 │ │ │ │ b.n 363e48 │ │ │ │ @@ -397940,15 +397936,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r2, #0 │ │ │ │ str.w fp, [sp] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #72] @ 0x48 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ strb.w ip, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -397988,27 +397984,27 @@ │ │ │ │ movne r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ lsls r3, r3, #8 │ │ │ │ strh.w r3, [sp, #80] @ 0x50 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ add.w r3, r0, #15 │ │ │ │ str r7, [r4, #0] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r7, r0, #8 │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh r7, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ subs r2, r0, r7 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov.w r7, #0 │ │ │ │ add r0, r4 │ │ │ │ blx 25fb80 │ │ │ │ @@ -398016,15 +398012,15 @@ │ │ │ │ movs r3, #2 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r0, #15 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r7, [r4, r2] │ │ │ │ bic.w r7, r3, #7 │ │ │ │ add.w r3, r0, #8 │ │ │ │ @@ -398033,15 +398029,15 @@ │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r3 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398049,15 +398045,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #8 │ │ │ │ strd fp, sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398066,15 +398062,15 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r1 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398083,15 +398079,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #4 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398101,15 +398097,15 @@ │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398118,30 +398114,30 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #5 │ │ │ │ adds r2, r4, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r4, r7] │ │ │ │ add.w r4, ip, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strh r4, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r7, ip │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r7, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r2, r4 │ │ │ │ add r0, r3 │ │ │ │ @@ -398170,19 +398166,19 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r2, #18] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r5, #21 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00364134 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398248,15 +398244,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #132] @ (36425c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r7, #1 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r5, [r6, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r2, r4, #5 │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #40] @ 0x28 │ │ │ │ strb.w r7, [sp, #44] @ 0x2c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398285,19 +398281,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + ldrsh r6, [r6, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r0, #5] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r4, #8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00364260 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00364264 : │ │ │ │ @@ -398318,15 +398314,15 @@ │ │ │ │ ldr r2, [pc, #156] @ (364324 ) │ │ │ │ ldr r1, [pc, #156] @ (364328 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r9, r0 │ │ │ │ cbz r5, 364300 │ │ │ │ ldrd r5, r3, [r4, #40] @ 0x28 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ cmp r3, r2 │ │ │ │ bcc.n 36430a │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -398365,19 +398361,19 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx 25f438 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ strd r0, r2, [r4, #40] @ 0x28 │ │ │ │ b.n 3642a8 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r3, r4] │ │ │ │ + ldrsh r6, [r7, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r1, #2] │ │ │ │ + strb r6, [r5, #1] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0036432c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -398390,15 +398386,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (3643cc ) │ │ │ │ ldr r1, [pc, #128] @ (3643d0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 3643c0 │ │ │ │ ldrd r7, r8, [r4, #8] │ │ │ │ movs r2, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ @@ -398428,19 +398424,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r0, #89 @ 0x59 │ │ │ │ b.n 3643b0 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r3, r1] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + ldr r2, [r5, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r5, #2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003643d4 : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003643d8 : │ │ │ │ @@ -398572,15 +398568,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r2, [pc, #176] @ (3645a4 ) │ │ │ │ ldr r1, [pc, #176] @ (3645a8 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ add.w ip, sp, r6 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ lsls r2, r5, #5 │ │ │ │ mov r7, r0 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ @@ -398604,15 +398600,15 @@ │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, r7, #424 @ 0x1a8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 43e5fc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r5 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ adds r3, r0, r5 │ │ │ │ clz r0, r0 │ │ │ │ str r3, [r4, #24] │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ @@ -398628,19 +398624,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, r3] │ │ │ │ + ldrb r2, [r4, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r4, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003645ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -398719,15 +398715,15 @@ │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ ldr r3, [pc, #168] @ (364714 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mov.w lr, #1 │ │ │ │ lsls r2, r5, #5 │ │ │ │ strb.w lr, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398752,15 +398748,15 @@ │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, ip, #424 @ 0x1a8 │ │ │ │ bl 43e5fc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ adds r0, #1 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w sl, sl, #1 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -398771,19 +398767,19 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #76] @ 0x4c │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r5, #23 │ │ │ │ + lsrs r0, r1, #23 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r7, r4] │ │ │ │ + ldrh r6, [r3, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00364718 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0036471c : │ │ │ │ @@ -399253,15 +399249,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (364bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #96] @ (364bb8 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ @@ -399289,21 +399285,21 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0xb6d0 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + ldrsb r6, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 364c78 │ │ │ │ + bmi.n 364c38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ble.n 364ba4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00364bbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400139,17 +400135,17 @@ │ │ │ │ b.n 3652f8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #968] @ (36575c ) │ │ │ │ + ldr r6, [pc, #840] @ (3656dc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [pc, #824] @ (3656d0 ) │ │ │ │ + ldr r6, [pc, #696] @ (365650 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [r6, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r2, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400166,15 +400162,15 @@ │ │ │ │ movs r5, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25fb80 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, sp, #4 │ │ │ │ ldrh r6, [r1, #0] │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ @@ -400224,15 +400220,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #44 @ (adr r3, 365488 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldrd r7, r3, [r5, #288] @ 0x120 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.n 365430 │ │ │ │ strd r0, r1, [r5, #288] @ 0x120 │ │ │ │ @@ -400245,15 +400241,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #672] @ (365740 ) │ │ │ │ + ldr r5, [pc, #544] @ (3656c0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400543,21 +400539,21 @@ │ │ │ │ bl 484038 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b.n 365758 │ │ │ │ mov r0, r7 │ │ │ │ bl 484038 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b.n 365746 │ │ │ │ - ldr r2, [pc, #824] @ (365ac4 ) │ │ │ │ + ldr r2, [pc, #696] @ (365a44 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #752] @ (365a80 ) │ │ │ │ + ldr r2, [pc, #624] @ (365a00 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #504] @ (36598c ) │ │ │ │ + ldr r2, [pc, #376] @ (36590c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #432] @ (365948 ) │ │ │ │ + ldr r2, [pc, #304] @ (3658c8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #84] @ (365800 ) │ │ │ │ @@ -400884,15 +400880,15 @@ │ │ │ │ bne.n 365a8c │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 364d34 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #120] @ (365b34 ) │ │ │ │ ldr r3, [pc, #112] @ (365b30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -401201,23 +401197,23 @@ │ │ │ │ mov.w r1, #1 │ │ │ │ strb.w r1, [r5, #42] @ 0x2a │ │ │ │ beq.w 365c98 │ │ │ │ strb.w r2, [r9, #31] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #30] │ │ │ │ b.n 365c98 │ │ │ │ - cmp lr, r7 │ │ │ │ + cmp lr, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r0, lr │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r0, fp │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, r9 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, pc, #312 @ (adr r4, 365f60 ) │ │ │ │ + add r4, pc, #184 @ (adr r4, 365ee0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [pc, #2128] @ 36668c │ │ │ │ @@ -402017,15 +402013,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #48] @ (3666c0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #96] @ (3666f8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ mov sl, r1 │ │ │ │ @@ -402136,18 +402132,18 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ blx 25fe50 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 366a16 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add r3, pc, #620 @ (adr r3, 366a38 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ blx 25dbcc │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [r0, #16] │ │ │ │ mov r1, r6 │ │ │ │ @@ -402192,69 +402188,69 @@ │ │ │ │ b.n 366812 │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp, #40] @ 0x28 │ │ │ │ blx 25fe50 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 366a1c │ │ │ │ mov r0, sl │ │ │ │ bl 364260 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls.w 366a2e │ │ │ │ add r3, pc, #432 @ (adr r3, 366a38 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r5, sp, #32 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ movs r1, #1 │ │ │ │ str r5, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [fp] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, fp │ │ │ │ strh.w r2, [fp, #4] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r3, fp, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ add r0, fp │ │ │ │ subs r2, r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 25fb80 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r4, #296] @ 0x128 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r1, r7, r2 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ @@ -402266,15 +402262,15 @@ │ │ │ │ add.w r2, r0, #8 │ │ │ │ strh r2, [r1, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, r2, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -402283,28 +402279,28 @@ │ │ │ │ ldrd r2, r3, [r4, #304] @ 0x130 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 739fa4 │ │ │ │ + bl 739f84 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #3 │ │ │ │ adds r5, r7, r2 │ │ │ │ add.w r6, r4, #8 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r6, [r5, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 739e84 │ │ │ │ + bl 739e64 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ add.w r2, r4, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ add r0, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ blx 25fb80 │ │ │ │ @@ -402432,49 +402428,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (366b1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2431 @ 0x97f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 366a9a │ │ │ │ ldr r3, [pc, #60] @ (366b20 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #60] @ (366b24 ) │ │ │ │ ldr r1, [pc, #64] @ (366b28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2437 @ 0x985 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 366adc │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r2, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bl 40ab0e │ │ │ │ sbcs r2, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00366b2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402525,49 +402521,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (366bfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2553 @ 0x9f9 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 366b7a │ │ │ │ ldr r3, [pc, #60] @ (366c00 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (366c04 ) │ │ │ │ ldr r1, [pc, #64] @ (366c08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2559 @ 0x9ff │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 366bbc │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @ instruction: 0xea87ffff │ │ │ │ lsrs r2, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r6, #20 │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00366c0c : │ │ │ │ ldr r3, [pc, #8] @ (366c18 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #20 │ │ │ │ add r3, pc │ │ │ │ @@ -402723,41 +402719,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (366dec ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 363730 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 47a4c8 │ │ │ │ cbnz r0, 366db6 │ │ │ │ ldr r1, [pc, #100] @ (366df0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #92] @ (366df4 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #80] @ (366df8 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ffeb8 │ │ │ │ + bl 6ffe98 │ │ │ │ ldr r2, [pc, #68] @ (366dfc ) │ │ │ │ ldr r3, [pc, #44] @ (366de8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -402773,21 +402769,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #242 @ 0xf2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #592 @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #150 @ 0x96 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00366e00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -402801,15 +402797,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (366f1c ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3637c8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -402831,19 +402827,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (366f24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #172] @ (366f28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 366f06 │ │ │ │ ldr.w r9, [pc, #164] @ 366f2c │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 366f30 │ │ │ │ ldr r7, [pc, #160] @ (366f34 ) │ │ │ │ add r9, pc │ │ │ │ @@ -402857,15 +402853,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (366f3c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (366f40 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 366f06 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 366ef2 │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -402895,49 +402891,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 366ed6 │ │ │ │ ldr.w ip, [pc, #80] @ 366f50 │ │ │ │ add ip, pc │ │ │ │ b.n 366edc │ │ │ │ mov r0, r6 │ │ │ │ - bl 6fff30 │ │ │ │ + bl 6fff10 │ │ │ │ b.n 366e44 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #56 @ 0x38 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #872 @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r6, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #184 @ 0xb8 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 366ed4 │ │ │ │ + bvc.n 366e94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #102 @ 0x66 │ │ │ │ + cmp r6, #70 @ 0x46 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #552] @ 0x228 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #376] @ 0x178 │ │ │ │ + str r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00366f54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -402950,22 +402946,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #956] @ (367344 ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -402992,15 +402988,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (36734c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3672e4 │ │ │ │ ldr r3, [pc, #856] @ (367350 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 367354 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -403009,15 +403005,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 367172 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36719a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3671c0 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -403034,15 +403030,15 @@ │ │ │ │ beq.w 367304 │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 3672f8 │ │ │ │ ldr r1, [pc, #772] @ (36735c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 3670a8 │ │ │ │ ldr.w r9, [pc, #756] @ 367360 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403055,21 +403051,21 @@ │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 367328 │ │ │ │ ldr r1, [pc, #724] @ (367364 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 3670a8 │ │ │ │ ldr r1, [pc, #712] @ (367368 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 3670f0 │ │ │ │ ldr.w r9, [pc, #696] @ 36736c │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403082,131 +403078,131 @@ │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36731c │ │ │ │ ldr r1, [pc, #664] @ (367370 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 3670f0 │ │ │ │ ldr r1, [pc, #652] @ (367374 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 367246 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 367272 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 367112 │ │ │ │ ldr r1, [pc, #620] @ (367378 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 36711e │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 36711e │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 36715c │ │ │ │ ldr r1, [pc, #604] @ (36737c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 36713c │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (367380 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 36714c │ │ │ │ ldr r1, [pc, #576] @ (367384 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 36715c │ │ │ │ ldr r1, [pc, #564] @ (367388 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #556] @ (36738c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 3672e2 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 36700c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367020 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367020 │ │ │ │ ldr r1, [pc, #480] @ (367390 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367028 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (367394 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367028 │ │ │ │ ldr r1, [pc, #444] @ (367398 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367030 │ │ │ │ ldr r1, [pc, #428] @ (36739c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367030 │ │ │ │ ldr r1, [pc, #412] @ (3673a0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367030 │ │ │ │ ldr r1, [pc, #404] @ (3673a4 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3670d6 │ │ │ │ @@ -403216,47 +403212,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3670d6 │ │ │ │ ldr r1, [pc, #372] @ (3673a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3670fa │ │ │ │ ldr r1, [pc, #356] @ (3673ac ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3670fa │ │ │ │ ldr r1, [pc, #336] @ (3673b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367104 │ │ │ │ ldr r1, [pc, #320] @ (3673b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367104 │ │ │ │ ldr r1, [pc, #300] @ (3673b8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367104 │ │ │ │ ldr r1, [pc, #292] @ (3673bc ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36708e │ │ │ │ @@ -403266,145 +403262,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36708e │ │ │ │ ldr r1, [pc, #260] @ (3673c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 3670a8 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 367310 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 3672f8 │ │ │ │ ldr r1, [pc, #236] @ (3673c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367060 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70005c │ │ │ │ + bl 70003c │ │ │ │ b.n 366fb8 │ │ │ │ ldr r1, [pc, #216] @ (3673c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367060 │ │ │ │ ldr r1, [pc, #208] @ (3673cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367060 │ │ │ │ ldr r1, [pc, #200] @ (3673d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367060 │ │ │ │ ldr r1, [pc, #192] @ (3673d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367060 │ │ │ │ ldr r1, [pc, #184] @ (3673d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 3670f0 │ │ │ │ ldr r1, [pc, #176] @ (3673dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 3670a8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #656 @ 0x290 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, #148 @ 0x94 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r2, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #312] @ 0x138 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #920] @ 0x398 │ │ │ │ + str r2, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r2, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 366be0 │ │ │ │ + b.n 366ba0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 367b5c │ │ │ │ + b.n 367b1c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r2, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r2, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #952] @ 0x3b8 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blt.n 367308 │ │ │ │ + blt.n 3672c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #312] @ 0x138 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #312] @ 0x138 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #264] @ 0x108 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #728] @ 0x2d8 │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + str r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r0, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ + str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + str r0, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + str r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r1, #16 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #704] @ 0x2c0 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #368] @ 0x170 │ │ │ │ + str r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003673e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -403417,22 +403413,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ ldr r1, [pc, #628] @ (367688 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -403459,27 +403455,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (367690 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 367562 │ │ │ │ ldr.w r8, [pc, #528] @ 367694 │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (367698 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 367594 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 367674 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -403488,51 +403484,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (36769c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (3676a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36759a │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3675ac │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3675be │ │ │ │ ldr r1, [pc, #464] @ (3676a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 3674ea │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 367640 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36761e │ │ │ │ ldr r1, [pc, #436] @ (3676a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (3676ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 367516 │ │ │ │ ldr r1, [pc, #416] @ (3676b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 367526 │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 367634 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 367534 │ │ │ │ @@ -403549,20 +403545,20 @@ │ │ │ │ bne.n 3675cc │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3675e0 │ │ │ │ ldr r1, [pc, #352] @ (3676b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 36748c │ │ │ │ mov r0, r9 │ │ │ │ - bl 7000d4 │ │ │ │ + bl 7000b4 │ │ │ │ b.n 367444 │ │ │ │ ldr r2, [pc, #332] @ (3676b8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3674b6 │ │ │ │ ldr r2, [pc, #328] @ (3676bc ) │ │ │ │ add r2, pc │ │ │ │ b.n 3674b6 │ │ │ │ @@ -403584,175 +403580,175 @@ │ │ │ │ ldr r2, [pc, #316] @ (3676d4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3674b6 │ │ │ │ ldr r1, [pc, #316] @ (3676d8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3674cc │ │ │ │ ldr r1, [pc, #300] @ (3676dc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3674d2 │ │ │ │ ldr r1, [pc, #288] @ (3676e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 3674d2 │ │ │ │ ldr r1, [pc, #276] @ (3676e4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 367552 │ │ │ │ ldr r1, [pc, #260] @ (3676e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 367612 │ │ │ │ ldr.w sl, [pc, #252] @ 3676ec │ │ │ │ add sl, pc │ │ │ │ b.n 367602 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 367612 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3675f6 │ │ │ │ ldr r1, [pc, #220] @ (3676f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367552 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367516 │ │ │ │ ldr r1, [pc, #204] @ (3676f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 36750c │ │ │ │ ldr r1, [pc, #192] @ (3676f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367526 │ │ │ │ ldr r1, [pc, #184] @ (3676fc ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3674fe │ │ │ │ b.n 367508 │ │ │ │ ldr r1, [pc, #164] @ (367700 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367534 │ │ │ │ ldr r1, [pc, #156] @ (367704 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 367544 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (367708 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3674b6 │ │ │ │ nop │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #96 @ (adr r7, 3676e8 ) │ │ │ │ + add r6, pc, #992 @ (adr r6, 367a68 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [sp, #368] @ 0x170 │ │ │ │ + str r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r3, #11 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #232] @ 0xe8 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #42 @ 0x2a │ │ │ │ + adds r4, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r5, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 367644 │ │ │ │ + bvc.n 367604 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r6, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r2, #56] @ 0x38 │ │ │ │ + ldrh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r6, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r4, #54] @ 0x36 │ │ │ │ + ldrh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r1, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r7, #58] @ 0x3a │ │ │ │ + ldrh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #246 @ 0xf6 │ │ │ │ + adds r2, #214 @ 0xd6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r5, #54] @ 0x36 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r3, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + ldrh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -403804,29 +403800,29 @@ │ │ │ │ blt.n 3677bc │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 3677c4 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 3677a0 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -403925,15 +403921,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 367a84 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 367d14 │ │ │ │ ldr r3, [pc, #1008] @ (367d08 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -404054,15 +404050,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 367908 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r2, #1 │ │ │ │ b.n 367910 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -404070,30 +404066,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 367aec │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 367910 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 367ab8 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 367910 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -404301,15 +404297,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ nop │ │ │ │ │ │ │ │ 00367d50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -404526,15 +404522,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 367fa8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 367da4 │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 36807c │ │ │ │ cbnz r4, 367fd8 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -404673,15 +404669,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 3681da │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 367f42 │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -404727,21 +404723,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 3681e4 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 367ff0 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 367f42 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 367ff0 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -404771,28 +404767,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 367f7a │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ b.n 368036 │ │ │ │ mov r4, r2 │ │ │ │ b.n 3680f0 │ │ │ │ mov r4, r2 │ │ │ │ b.n 368190 │ │ │ │ mov r4, r2 │ │ │ │ b.n 36821c │ │ │ │ @@ -405002,15 +404998,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 368482 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3682ca │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 3682ca │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 3682ca │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -405077,27 +405073,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -405112,15 +405108,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (368590 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ asrs r6, r0, #27 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (3686c0 ) │ │ │ │ @@ -405131,24 +405127,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (3686c8 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (3686cc ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 5d7a48 │ │ │ │ + bl 5d7a28 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 36851c │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 3684cc │ │ │ │ @@ -405207,15 +405203,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (3686e0 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -405224,31 +405220,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r2, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r1, #4] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #25 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strh r0, [r7, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r6, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r7, #30] │ │ │ │ + ldrb r4, [r3, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3686fa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -405293,26 +405289,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (3687e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (3687e8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3687ec ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #100] @ (3687f0 ) │ │ │ │ ldr r2, [pc, #104] @ (3687f4 ) │ │ │ │ ldr r3, [pc, #104] @ (3687f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -405326,42 +405322,42 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, r6, r2 │ │ │ │ + subs r0, r2, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [pc, #488] @ (3689cc ) │ │ │ │ + ldr r6, [pc, #360] @ (36894c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #248] @ 0xf8 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #166 @ 0xa6 │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4!, {r1, r7} │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #18 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r4, [r6, #27] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -405428,52 +405424,52 @@ │ │ │ │ ldr r2, [pc, #36] @ (3688d0 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (3688d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 367d28 │ │ │ │ nop │ │ │ │ - adds r6, r3, r5 │ │ │ │ + adds r6, r7, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r6, #21] │ │ │ │ + ldrb r4, [r2, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r1, #22] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 368918 │ │ │ │ ldr r2, [pc, #44] @ (36891c ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (368920 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 368514 │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7ad0 │ │ │ │ - adds r2, r3, r4 │ │ │ │ + b.w 5d7ab0 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (368980 ) │ │ │ │ @@ -405482,56 +405478,56 @@ │ │ │ │ ldr r1, [pc, #76] @ (368988 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (36898c ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #64] @ (368990 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (368994 ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (368998 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r0, r2, r3 │ │ │ │ + adds r0, r6, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r0, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [pc, #448] @ (368b54 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #21] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r3, #21] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3689a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ asrs r6, r5, #14 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -405542,15 +405538,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (368ac0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38690c │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -405610,45 +405606,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (368ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r1, r2 │ │ │ │ + adds r2, r5, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r6, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r4, #12 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r1, #19] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r1, #31 │ │ │ │ + asrs r2, r5, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r0, #15] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 368af2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -405705,26 +405701,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (368bfc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (368c00 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (368c04 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #104] @ (368c08 ) │ │ │ │ ldr r3, [pc, #104] @ (368c0c ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -405746,32 +405742,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d6658 │ │ │ │ + b.w 5d6638 │ │ │ │ nop │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r0, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #392] @ (368d84 ) │ │ │ │ + ldr r2, [pc, #264] @ (368d04 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #152] @ 0x98 │ │ │ │ + str r4, [sp, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #142 @ 0x8e │ │ │ │ + movs r7, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r3, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -405780,56 +405776,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (368c60 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (368c64 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 367d28 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 367d28 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r1, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (368cac ) │ │ │ │ ldr r2, [pc, #52] @ (368cb0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (368cb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 368514 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 368514 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7ad0 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + b.w 5d7ab0 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r7, #9] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (368d30 ) │ │ │ │ @@ -405838,15 +405834,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (368d38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (368d3c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #92] @ (368d40 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (368d44 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (368d48 ) │ │ │ │ @@ -405854,52 +405850,52 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ ldr r1, [pc, #68] @ (368d4c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, r5, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [pc, #448] @ (368f04 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #7] │ │ │ │ + ldrb r4, [r4, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r4, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (368d58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ asrs r6, r1, #3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -405910,15 +405906,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (368e70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38690c │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -405978,45 +405974,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (368e88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #20 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r1, #8] │ │ │ │ + ldrb r4, [r5, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r0, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r0, [r2, #7] │ │ │ │ + ldrb r0, [r6, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r0, #7] │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r1, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r2, #0] │ │ │ │ + strb r0, [r6, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 368ea4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -406085,26 +406081,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (368fcc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (368fd0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (368fd4 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #104] @ (368fd8 ) │ │ │ │ ldr r3, [pc, #104] @ (368fdc ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -406126,32 +406122,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d6658 │ │ │ │ + b.w 5d6638 │ │ │ │ nop │ │ │ │ - asrs r0, r4, #13 │ │ │ │ + asrs r0, r0, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov sl, r2 │ │ │ │ + mov r2, lr │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r3, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #25 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -406160,56 +406156,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (369030 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (369034 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 367d28 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 367d28 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r7, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + strb r0, [r4, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r7, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (36907c ) │ │ │ │ ldr r2, [pc, #52] @ (369080 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (369084 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 368514 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 368514 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7ad0 │ │ │ │ - asrs r4, r2, #9 │ │ │ │ + b.w 5d7ab0 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r6, #28] │ │ │ │ + strb r6, [r2, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, #29] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (369100 ) │ │ │ │ @@ -406218,15 +406214,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (369108 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (36910c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #92] @ (369110 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (369114 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (369118 ) │ │ │ │ @@ -406234,48 +406230,48 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ ldr r1, [pc, #68] @ (36911c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r0, #8 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r4, #27] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r0, #28] │ │ │ │ + strb r2, [r4, #27] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, r3, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [pc, #448] @ (3692d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r2, #23] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r6, #25] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00369120 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -406296,17 +406292,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 369164 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ │ │ │ │ 0036916c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -406491,15 +406487,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -406521,15 +406517,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ nop │ │ │ │ │ │ │ │ 00369400 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -406941,23 +406937,23 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r4, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r6, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r3 │ │ │ │ + lsrs r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r2, #10 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #116 @ 0x74 │ │ │ │ + subs r5, #84 @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #136 @ 0x88 │ │ │ │ + subs r5, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00369894 : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 369994 │ │ │ │ @@ -407279,15 +407275,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ mov r0, r4 │ │ │ │ bl 3693bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -407295,15 +407291,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (369c74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ lsls r2, r5, #11 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -407314,15 +407310,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (369d98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 38690c │ │ │ │ mov r1, r0 │ │ │ │ @@ -407386,45 +407382,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (369db0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r2, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r7, #92] @ 0x5c │ │ │ │ + ldr r0, [r3, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r3, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r5, #22 │ │ │ │ + lsls r2, r1, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r5, #80] @ 0x50 │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 369dd4 │ │ │ │ @@ -407473,25 +407469,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (369ec4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (369ec8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (369ecc ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #104] @ (369ed0 ) │ │ │ │ ldr r3, [pc, #108] @ (369ed4 ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -407514,32 +407510,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d6658 │ │ │ │ + b.w 5d6638 │ │ │ │ nop │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r0, r6, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r3, #10] │ │ │ │ + strh r6, [r7, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + asrs r6, r4, #18 │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r6, r7, lr} │ │ │ │ + push {r1, r5, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r3, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -407571,61 +407567,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (369f68 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (369f6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 3693bc │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3693bc │ │ │ │ nop │ │ │ │ - lsls r2, r2, #15 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r2, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r4, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (369fbc ) │ │ │ │ ldr r2, [pc, #60] @ (369fc0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (369fc4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 369c20 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 369c20 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7ad0 │ │ │ │ + b.w 5d7ab0 │ │ │ │ nop │ │ │ │ - lsls r4, r0, #14 │ │ │ │ + lsls r4, r4, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r0, #48] @ 0x30 │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (36a044 ) │ │ │ │ @@ -407634,15 +407630,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (36a04c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (36a050 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #96] @ (36a054 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (36a058 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (36a05c ) │ │ │ │ @@ -407651,49 +407647,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ ldr r1, [pc, #72] @ (36a060 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dc924 │ │ │ │ + bl 5dc904 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r5, #12 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r6, r3, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [pc, #448] @ (36a218 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r4, #112] @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r5, #112] @ 0x70 │ │ │ │ + str r4, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 36a0aa │ │ │ │ @@ -407947,44 +407943,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36a2c6 │ │ │ │ ldr r0, [pc, #60] @ (36a348 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36a2c6 │ │ │ │ ldr r3, [pc, #52] @ (36a34c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a2e0 │ │ │ │ ldr r3, [pc, #32] @ (36a344 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a2e0 │ │ │ │ ldr r0, [pc, #32] @ (36a350 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36a2e0 │ │ │ │ nop │ │ │ │ lsrs r4, r1, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + str r4, [r7, #124] @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -408128,15 +408124,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 36a45e │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ b.n 36a45e │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 36a47c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #200] @ 0xc8 │ │ │ │ @@ -408146,18 +408142,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (36a514 ) │ │ │ │ ldr r0, [pc, #20] @ (36a518 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mrc2 0, 2, r0, cr0, cr4, {2} │ │ │ │ - str r6, [r4, #104] @ 0x68 │ │ │ │ + mrc2 0, 1, r0, cr0, cr4, {2} │ │ │ │ + str r6, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -408194,15 +408190,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 36a568 │ │ │ │ ldr r1, [pc, #108] @ (36a604 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -408215,15 +408211,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (36a60c ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 36a54a │ │ │ │ ldr r1, [pc, #80] @ (36a610 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36a55e │ │ │ │ @@ -408233,15 +408229,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36a55e │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (36a614 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36a55e │ │ │ │ ldr r3, [pc, #48] @ (36a618 ) │ │ │ │ movw r2, #1553 @ 0x611 │ │ │ │ ldr r1, [pc, #48] @ (36a61c ) │ │ │ │ ldr r0, [pc, #48] @ (36a620 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -408253,24 +408249,24 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #100] @ 0x64 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #100] @ 0x64 │ │ │ │ + str r0, [r1, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc2l 0, cr0, [r6, #-336]! @ 0xfffffeb0 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + stc2l 0, cr0, [r6, #-336] @ 0xfffffeb0 │ │ │ │ + str r4, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r4, #92] @ 0x5c │ │ │ │ + str r4, [r0, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 36a7ac │ │ │ │ mov r7, r0 │ │ │ │ @@ -408358,15 +408354,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (36a7b8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36a6de │ │ │ │ ldr r0, [pc, #144] @ (36a7bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36a6de │ │ │ │ ldr r3, [pc, #140] @ (36a7c0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a6d6 │ │ │ │ ldr r3, [pc, #120] @ (36a7b8 ) │ │ │ │ @@ -408375,15 +408371,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a6d6 │ │ │ │ ldr r0, [pc, #120] @ (36a7c4 ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36a6d6 │ │ │ │ ldr r3, [pc, #108] @ (36a7c8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a64c │ │ │ │ ldr r3, [pc, #76] @ (36a7b8 ) │ │ │ │ @@ -408391,51 +408387,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36a650 │ │ │ │ ldr r0, [pc, #80] @ (36a7cc ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36a650 │ │ │ │ ldr r3, [pc, #68] @ (36a7d0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a6f2 │ │ │ │ ldr r3, [pc, #32] @ (36a7b8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36a6f2 │ │ │ │ ldr r0, [pc, #48] @ (36a7d4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ lsls r4, r2, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #92] @ 0x5c │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #448] @ (36a984 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ + str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #80] @ 0x50 │ │ │ │ + str r4, [r4, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (36a8cc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -408484,15 +408480,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (36a8d8 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36a894 │ │ │ │ ldr r0, [pc, #120] @ (36a8dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 36a814 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -408520,56 +408516,56 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a882 │ │ │ │ ldr r0, [pc, #36] @ (36a8e4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ nop │ │ │ │ lsls r0, r4, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #976] @ (36aca8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (36a90c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ @ instruction: 0xf7300063 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r0, #4] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3068] @ 0xbfc │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 36a960 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 25df04 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 36a9a0 │ │ │ │ @@ -408592,17 +408588,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 436600 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 731754 │ │ │ │ + bl 731734 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71c4d4 │ │ │ │ + bl 71c4b4 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 25df04 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a94c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -408708,21 +408704,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 71c598 │ │ │ │ + bl 71c578 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36aaf8 │ │ │ │ ldr r1, [pc, #80] @ (36ab18 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 731754 │ │ │ │ + bl 731734 │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 36ab10 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -408752,21 +408748,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 71c598 │ │ │ │ + bl 71c578 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36ab72 │ │ │ │ ldr r1, [pc, #76] @ (36ab90 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 731754 │ │ │ │ + bl 731734 │ │ │ │ vldr d7, [pc, #56] @ 36ab88 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -408928,15 +408924,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36ace0 │ │ │ │ ldr r0, [pc, #252] @ (36ae14 ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36ace0 │ │ │ │ ldr r1, [pc, #216] @ (36ae00 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36ac60 │ │ │ │ ldr r1, [pc, #228] @ (36ae18 ) │ │ │ │ @@ -408949,15 +408945,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 36ac60 │ │ │ │ ldr r0, [pc, #208] @ (36ae1c ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36ac60 │ │ │ │ ldr r3, [pc, #192] @ (36ae20 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36aca2 │ │ │ │ ldr r3, [pc, #164] @ (36ae10 ) │ │ │ │ @@ -408965,15 +408961,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36aca2 │ │ │ │ ldr r0, [pc, #172] @ (36ae24 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36aca2 │ │ │ │ ldr r3, [pc, #164] @ (36ae28 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36acc2 │ │ │ │ ldr r3, [pc, #128] @ (36ae10 ) │ │ │ │ @@ -408981,15 +408977,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36acc2 │ │ │ │ ldr r0, [pc, #144] @ (36ae2c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36acc2 │ │ │ │ ldr r3, [pc, #132] @ (36ae30 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36ac82 │ │ │ │ ldr r3, [pc, #88] @ (36ae10 ) │ │ │ │ @@ -408997,76 +408993,76 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36ac82 │ │ │ │ ldr r0, [pc, #108] @ (36ae34 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36ac82 │ │ │ │ ldr r1, [pc, #100] @ (36ae38 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36ac60 │ │ │ │ ldr r1, [pc, #44] @ (36ae10 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 36ac60 │ │ │ │ ldr r0, [pc, #76] @ (36ae3c ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36ac60 │ │ │ │ lsls r4, r2, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6640054 │ │ │ │ - ldrsh r0, [r7, r2] │ │ │ │ + movw r0, #18516 @ 0x4854 │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r7, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #16] │ │ │ │ + str r4, [r7, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #0] │ │ │ │ + str r6, [r2, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #4] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ tst r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + ldrsh r6, [r5, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #4] │ │ │ │ + str r0, [r4, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mvn.w r3, #124 @ 0x7c │ │ │ │ str r3, [r0, #28] │ │ │ │ cbz r2, 36ae7a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62a73c │ │ │ │ + bl 62a71c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409088,15 +409084,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62a73c │ │ │ │ + bl 62a71c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409118,15 +409114,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62a73c │ │ │ │ + bl 62a71c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409150,15 +409146,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62a73c │ │ │ │ + bl 62a71c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409179,15 +409175,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62a73c │ │ │ │ + bl 62a71c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409235,15 +409231,15 @@ │ │ │ │ cbnz r3, 36b03c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (36b06c ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 62a7dc │ │ │ │ + bl 62a7bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409260,26 +409256,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36b014 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (36b078 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36b014 │ │ │ │ ldc2l 0, cr0, [sl], #-412 @ 0xfffffe64 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ rors r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r2] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -409313,15 +409309,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730088 │ │ │ │ + b.w 730068 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36b0d0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 36afc0 │ │ │ │ @@ -409348,15 +409344,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 62980c │ │ │ │ + bl 6297ec │ │ │ │ ldrb.w r3, [r6, #202] @ 0xca │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -409384,15 +409380,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 68c208 │ │ │ │ + bl 68c1e8 │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 36b1f8 │ │ │ │ ldr r0, [pc, #144] @ (36b238 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409412,15 +409408,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (36b244 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 36b16a │ │ │ │ movs r1, #1 │ │ │ │ b.n 36b1fa │ │ │ │ mov r1, r8 │ │ │ │ @@ -409450,15 +409446,15 @@ │ │ │ │ @ instruction: 0xfb1a0067 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r4] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xfa520067 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -409504,28 +409500,28 @@ │ │ │ │ ldr r1, [pc, #52] @ (36b2f4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1754 @ 0x6da │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ movs r0, #6 │ │ │ │ b.n 36b28c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ vld1.8 {d16[3]}, [lr], r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vst1.8 {d16[3]}, [r0], r7 │ │ │ │ - eors.w r0, r6, #84 @ 0x54 │ │ │ │ - ldrb r0, [r4, r2] │ │ │ │ + orns r0, r6, #84 @ 0x54 │ │ │ │ + ldrb r0, [r0, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r4, r3] │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 36b43c │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -409593,15 +409589,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a4ec │ │ │ │ + bl 62a4cc │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -409626,15 +409622,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (36b450 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #324] @ 0x144 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 36b362 │ │ │ │ ldr r3, [pc, #44] @ (36b454 ) │ │ │ │ movw r2, #6927 @ 0x1b0f │ │ │ │ ldr r1, [pc, #40] @ (36b458 ) │ │ │ │ ldr r0, [pc, #44] @ (36b45c ) │ │ │ │ add r3, pc │ │ │ │ @@ -409646,20 +409642,20 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, r5] │ │ │ │ + ldrh r0, [r1, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vqadd.s32 q0, q2, q2 │ │ │ │ - ldrsb r2, [r7, r5] │ │ │ │ + vqadd.s8 q0, q2, q2 │ │ │ │ + ldrsb r2, [r3, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36b1fc │ │ │ │ + b.n 36b1bc │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -409692,15 +409688,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 36b498 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 730088 │ │ │ │ + b.w 730068 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36b4b6 │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #385] @ 0x181 │ │ │ │ cbnz r1, 36b51e │ │ │ │ ldrb.w ip, [r2, #225] @ 0xe1 │ │ │ │ @@ -409745,25 +409741,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (36b5cc ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (36b5d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (36b5d4 ) │ │ │ │ adds r5, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #104] @ (36b5d8 ) │ │ │ │ ldr r1, [pc, #108] @ (36b5dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (36b5e0 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (36b5e4 ) │ │ │ │ @@ -409781,43 +409777,43 @@ │ │ │ │ ldr r0, [pc, #80] @ (36b5ec ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #64] @ (36b5f0 ) │ │ │ │ ldr r1, [pc, #68] @ (36b5f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d6658 │ │ │ │ - mrc 0, 0, r0, cr0, cr4, {2} │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + b.w 5d6638 │ │ │ │ + ldcl 0, cr0, [r0, #336]! @ 0x150 │ │ │ │ + movs r0, #114 @ 0x72 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2 0, cr0, [lr, #248]! @ 0xf8 │ │ │ │ - ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ + ldc2 0, cr0, [lr, #248] @ 0xf8 │ │ │ │ + ldr r6, [sp, #616] @ 0x268 │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #177 @ 0xb1 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #135 @ 0x87 │ │ │ │ movs r0, r0 │ │ │ │ bl fffa75e2 <__bss_end__@@Base+0xff497b4a> │ │ │ │ adds r4, #91 @ 0x5b │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ orns r0, r6, r3, asr #1 │ │ │ │ adds r1, #143 @ 0x8f │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -409838,23 +409834,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9110 @ 0x2396 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 70f378 │ │ │ │ + bl 70f358 │ │ │ │ ldr r2, [pc, #60] @ (36b694 ) │ │ │ │ ldr r3, [pc, #48] @ (36b688 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -409865,21 +409861,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - stcl 0, cr0, [r4, #-336] @ 0xfffffeb0 │ │ │ │ + stc 0, cr0, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf6360067 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #9] │ │ │ │ + strb r4, [r1, #9] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + strb r4, [r4, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xf5f80067 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #23424 @ 0x5b80 │ │ │ │ @@ -409894,15 +409890,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 36b702 │ │ │ │ ldrb.w r4, [r2, #202] @ 0xca │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36b6fe │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -409957,18 +409953,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (36b784 ) │ │ │ │ ldr r0, [pc, #20] @ (36b788 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xebe00054 │ │ │ │ - strb r6, [r6, r0] │ │ │ │ + rsb r0, r0, r4, lsr #1 │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36b7b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -409976,16 +409972,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ - subs.w r0, r2, r4, lsr #1 │ │ │ │ - subs r4, r3, #4 │ │ │ │ + @ instruction: 0xeb920054 │ │ │ │ + subs r4, r7, #3 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36b7e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -409993,16 +409989,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ - @ instruction: 0xeb820054 │ │ │ │ - subs r4, r5, #3 │ │ │ │ + sbc.w r0, r2, r4, lsr #1 │ │ │ │ + subs r4, r1, #3 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 36b876 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -410124,15 +410120,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730088 │ │ │ │ + b.w 730068 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 36b942 │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 36b8f4 │ │ │ │ b.n 36b916 │ │ │ │ @@ -410152,15 +410148,15 @@ │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ lsls r2, r5 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 62a4ec │ │ │ │ + bl 62a4cc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -410213,15 +410209,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36b952 │ │ │ │ ldr r0, [pc, #100] @ (36ba74 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 36b952 │ │ │ │ ldr r3, [pc, #88] @ (36ba78 ) │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #84] @ (36ba7c ) │ │ │ │ ldr r0, [pc, #88] @ (36ba80 ) │ │ │ │ @@ -410253,30 +410249,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r4] │ │ │ │ + ldrsb r6, [r6, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmdb ip!, {r2, r4, r6} │ │ │ │ - strb r2, [r5, r6] │ │ │ │ + stmdb ip, {r2, r4, r6} │ │ │ │ + strb r2, [r1, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r6, [r1, r3] │ │ │ │ + ldrsb r6, [r5, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmdb r6, {r2, r4, r6} │ │ │ │ - strb r4, [r2, r6] │ │ │ │ + ldrd r0, r0, [r6], #336 @ 0x150 │ │ │ │ + strb r4, [r6, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r0, [r4, r2] │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmdb r0, {r2, r4, r6} │ │ │ │ - strb r6, [r7, r5] │ │ │ │ + strd r0, r0, [r0], #336 @ 0x150 │ │ │ │ + strb r6, [r3, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r2, [r6, r1] │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 36bb2e │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 36bb2e │ │ │ │ push {r4, lr} │ │ │ │ @@ -410310,15 +410306,15 @@ │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ adc.w r3, r4, #0 │ │ │ │ ldr.w lr, [lr, r1] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 62a4ec │ │ │ │ + bl 62a4cc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -410467,29 +410463,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 25fb80 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -410543,25 +410539,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36bd2e │ │ │ │ ldr r0, [pc, #28] @ (36bda8 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 36bd2e │ │ │ │ eors.w r0, r8, #103 @ 0x67 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r4, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (36bee0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -410579,23 +410575,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9119 @ 0x239f │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 70f378 │ │ │ │ + bl 70f358 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36be84 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -410666,37 +410662,37 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (36bf00 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9133 @ 0x23ad │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 36be84 │ │ │ │ movs r2, #0 │ │ │ │ b.n 36be74 │ │ │ │ movs r2, #2 │ │ │ │ b.n 36be74 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 36ba04 │ │ │ │ + b.n 36b9c4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cdp 0, 8, cr0, cr0, cr7, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #832] @ (36c234 ) │ │ │ │ + ldr r5, [pc, #704] @ (36c1b4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stcl 0, cr0, [r8, #412] @ 0x19c │ │ │ │ - b.n 36b830 │ │ │ │ + b.n 36b7f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #920] @ (36c29c ) │ │ │ │ + ldr r4, [pc, #792] @ (36c21c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (36bf90 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -410705,26 +410701,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (36bf98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #372 @ 0x174 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #104] @ (36bf9c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (36bfa0 ) │ │ │ │ add.w r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #88] @ (36bfa4 ) │ │ │ │ ldr r2, [pc, #88] @ (36bfa8 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -410737,42 +410733,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (36bfb4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (36bfb8 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5db410 │ │ │ │ + bl 5db3f0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 36b800 │ │ │ │ + b.n 36b7c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #544] @ (36c1b8 ) │ │ │ │ + ldr r4, [pc, #416] @ (36c138 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldr r4, [r0, #20] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r4, #26 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r4, #4] │ │ │ │ + str r6, [r0, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + strh r0, [r1, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ bl 1f5fb2 │ │ │ │ - add r4, pc, #128 @ (adr r4, 36c038 ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 36bfb8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + strh r6, [r6, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -410939,29 +410935,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36c13e │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (36c18c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36c13e │ │ │ │ nop │ │ │ │ adcs.w r0, r6, r7, asr #1 │ │ │ │ - b.n 36c5d4 │ │ │ │ + b.n 36c594 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #512] @ (36c380 ) │ │ │ │ + ldr r2, [pc, #384] @ (36c300 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #440] @ (36c348 ) │ │ │ │ + ldr r4, [pc, #312] @ (36c2c8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -411021,15 +411017,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ mov r0, r2 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ b.n 36c1cc │ │ │ │ ldr.w r1, [r9] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ adc.w r1, r1, r0 │ │ │ │ @@ -411061,19 +411057,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (36c2bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 36c418 │ │ │ │ + b.n 36c3d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #24] @ (36c2d4 ) │ │ │ │ + ldr r0, [pc, #920] @ (36c654 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -411177,22 +411173,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (36c4a0 ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #188] @ (36c4a4 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (36c4a8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 36c42e │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -411245,29 +411241,29 @@ │ │ │ │ ldr r1, [pc, #40] @ (36c4b0 ) │ │ │ │ ldr r0, [pc, #40] @ (36c4b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r0, #8 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r0, r7] │ │ │ │ + ldrh r6, [r4, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #976] @ (36c878 ) │ │ │ │ + ldr r5, [pc, #848] @ (36c7f8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r2!, {r0, r1, r2, r3, r4, r6} │ │ │ │ movs r0, r0 │ │ │ │ - udf #202 @ 0xca │ │ │ │ + udf #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bx r4 │ │ │ │ + bx r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #392] @ (36c640 ) │ │ │ │ + ldr r5, [pc, #264] @ (36c5c0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #552] @ 36c6f4 │ │ │ │ mov r7, r0 │ │ │ │ @@ -411386,22 +411382,22 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 36c64e │ │ │ │ ldr r0, [pc, #244] @ (36c708 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36c64e │ │ │ │ ldr r0, [pc, #236] @ (36c70c ) │ │ │ │ strd r4, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r5, [sp] │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r5, 36c646 │ │ │ │ add.w lr, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [lr, #2296] @ 0x8f8 │ │ │ │ adds r1, r0, #1 │ │ │ │ cmp r1, r5 │ │ │ │ bhi.w 36c50c │ │ │ │ @@ -411418,15 +411414,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (36c700 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36c5b2 │ │ │ │ ldr r0, [pc, #164] @ (36c714 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36c5b2 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 36c6ce │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 36c57e │ │ │ │ ldr r3, [pc, #148] @ (36c718 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -411437,76 +411433,76 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 36c596 │ │ │ │ ldr r0, [pc, #124] @ (36c71c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36c596 │ │ │ │ ldr r3, [pc, #116] @ (36c720 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36c5c0 │ │ │ │ ldr r3, [pc, #72] @ (36c700 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36c5c0 │ │ │ │ ldr r0, [pc, #96] @ (36c724 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36c5c0 │ │ │ │ ldr r3, [pc, #88] @ (36c728 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36c67c │ │ │ │ ldr r3, [pc, #36] @ (36c700 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36c67c │ │ │ │ ldr r0, [pc, #68] @ (36c72c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36c67c │ │ │ │ nop │ │ │ │ b.n 36c5f4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #304] @ (36c83c ) │ │ │ │ + ldr r4, [pc, #176] @ (36c7bc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #888] @ (36ca88 ) │ │ │ │ + ldr r3, [pc, #760] @ (36ca08 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #1000] @ (36cb00 ) │ │ │ │ + ldr r4, [pc, #872] @ (36ca80 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #96] @ (36c780 ) │ │ │ │ + ldr r3, [pc, #992] @ (36cb00 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ bics r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #296] @ (36c850 ) │ │ │ │ + ldr r4, [pc, #168] @ (36c7d0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #840] @ (36ca78 ) │ │ │ │ + ldr r4, [pc, #712] @ (36c9f8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 36c75c │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 36c74c │ │ │ │ @@ -411554,19 +411550,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (36c7c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bl 260da0 │ │ │ │ - blt.n 36c70c │ │ │ │ + blt.n 36c6cc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #136] @ (36c850 ) │ │ │ │ + ldr r0, [pc, #8] @ (36c7d0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #88] @ (36c824 ) │ │ │ │ + ldr r0, [pc, #984] @ (36cba4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -411731,37 +411727,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bge.n 36c9f0 │ │ │ │ + bge.n 36c9b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r8, r5 │ │ │ │ + mov r8, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov ip, r9 │ │ │ │ + mov ip, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 36c9d0 │ │ │ │ + bls.n 36c990 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov sl, r2 │ │ │ │ + mov r2, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0x4786 │ │ │ │ + bx ip │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 36c9b0 │ │ │ │ + bls.n 36c970 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r4, pc │ │ │ │ + mov r4, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [pc, #712] @ (36cc84 ) │ │ │ │ + ldr r2, [pc, #584] @ (36cc04 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 36c98c │ │ │ │ + bls.n 36c94c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r4, ip │ │ │ │ + mov r4, r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r6, sp │ │ │ │ + mov r6, r9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -411773,15 +411769,15 @@ │ │ │ │ ldr.w r2, [r3, #240] @ 0xf0 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 36ca2a │ │ │ │ ldrh.w r2, [r3, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 36ca16 │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -411861,15 +411857,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #202] @ 0xca │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 62a794 │ │ │ │ + bl 62a774 │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -411885,15 +411881,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 25df04 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730088 │ │ │ │ + b.w 730068 │ │ │ │ ldr r2, [pc, #272] @ (36cc40 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 36cb7e │ │ │ │ ldr r2, [pc, #264] @ (36cc44 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -411901,15 +411897,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 36cb7e │ │ │ │ ldr r0, [pc, #260] @ (36cc48 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 36cbfa │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -411948,15 +411944,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36cbf4 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 36cbf4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 36cbf4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -411964,15 +411960,15 @@ │ │ │ │ bpl.n 36cbf4 │ │ │ │ vldr d7, [r9, #200] @ 0xc8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36cb0a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36cbf4 │ │ │ │ ldr r3, [pc, #76] @ (36cc50 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -411985,39 +411981,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 36cbf4 │ │ │ │ ldr r0, [pc, #56] @ (36cc54 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36cb0a │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 36cb10 │ │ │ │ b.n 36d030 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #176] @ (36ccec ) │ │ │ │ + ldr r2, [pc, #48] @ (36cc6c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #984] @ (36d024 ) │ │ │ │ + ldr r0, [pc, #856] @ (36cfa4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #312] @ (36cd90 ) │ │ │ │ + ldr r0, [pc, #184] @ (36cd10 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412072,15 +412068,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a4ec │ │ │ │ + bl 62a4cc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -412137,15 +412133,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 36cdb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 36cdd6 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 73a884 │ │ │ │ + bl 73a864 │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 36cdfc │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #196] @ (36ce78 ) │ │ │ │ ldr r3, [pc, #184] @ (36ce6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -412160,15 +412156,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 73a850 │ │ │ │ + bl 73a830 │ │ │ │ b.n 36cdaa │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -412188,29 +412184,29 @@ │ │ │ │ ldr r3, [pc, #108] @ (36ce80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cd96 │ │ │ │ ldr r0, [pc, #104] @ (36ce84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36cd96 │ │ │ │ ldr r3, [pc, #84] @ (36ce7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36cd96 │ │ │ │ ldr r3, [pc, #80] @ (36ce80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36cd96 │ │ │ │ ldr r0, [pc, #76] @ (36ce88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36cd96 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (36ce8c ) │ │ │ │ movw r2, #1356 @ 0x54c │ │ │ │ ldr r1, [pc, #64] @ (36ce90 ) │ │ │ │ ldr r0, [pc, #68] @ (36ce94 ) │ │ │ │ add r3, pc │ │ │ │ @@ -412230,23 +412226,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ udf #156 @ 0x9c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, fp │ │ │ │ + mov r8, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov sl, r7 │ │ │ │ + mov sl, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 36ce98 │ │ │ │ + bmi.n 36ce58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #100 @ 0x64 │ │ │ │ + subs r5, #68 @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 36cf10 │ │ │ │ sub sp, #8 │ │ │ │ @@ -412256,15 +412252,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 382af4 │ │ │ │ cbnz r0, 36ceda │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cbz r3, 36ceee │ │ │ │ @@ -412284,19 +412280,19 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38695c │ │ │ │ - bmi.n 36ce58 │ │ │ │ + bmi.n 36ce18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36c7d8 │ │ │ │ + b.n 36c798 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (36cfd0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -412343,15 +412339,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36cf44 │ │ │ │ ldr r0, [pc, #76] @ (36cfe0 ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 36cf44 │ │ │ │ ldr r2, [pc, #60] @ (36cfe4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36cf60 │ │ │ │ @@ -412361,31 +412357,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cf60 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (36cfe8 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36cf60 │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 36cf3c │ │ │ │ ble.n 36d010 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #464] @ (36d1ac ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp r6, pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp r2, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -412475,31 +412471,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (36d108 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 36d058 │ │ │ │ + bcs.n 36d018 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r7, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ands r0, r5 │ │ │ │ + ands r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcs.n 36d018 │ │ │ │ + bcs.n 36d1d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #14 │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ands r2, r3 │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcs.n 36d1f8 │ │ │ │ + bcs.n 36d1b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #248 @ 0xf8 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ands r4, r3 │ │ │ │ + subs r7, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 36cfec │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -412513,22 +412509,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 730838 │ │ │ │ + bl 730818 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 36d184 │ │ │ │ mov r0, r8 │ │ │ │ bl 382af4 │ │ │ │ cbz r0, 36d16a │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 36d1c8 │ │ │ │ @@ -412554,34 +412550,34 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 436600 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 731754 │ │ │ │ + bl 731734 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71c4d4 │ │ │ │ + bl 71c4b4 │ │ │ │ b.n 36d15e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25df00 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 383510 │ │ │ │ b.n 36d16a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bcs.n 36d238 │ │ │ │ + bcs.n 36d1f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36d5c4 │ │ │ │ + b.n 36d584 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r5, #22] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412592,15 +412588,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (36d2c8 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (36d2cc ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412647,34 +412643,34 @@ │ │ │ │ bpl.n 36d280 │ │ │ │ ldr r0, [pc, #52] @ (36d2dc ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 36d35c │ │ │ │ + bne.n 36d31c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36d4dc │ │ │ │ + b.n 36d49c │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r1, #16] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ movs r6, r7 │ │ │ │ bge.n 36d314 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmp r0, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412685,15 +412681,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (36d3c0 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (36d3c4 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412740,35 +412736,35 @@ │ │ │ │ bpl.n 36d374 │ │ │ │ ldr r0, [pc, #56] @ (36d3d4 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 36d46c │ │ │ │ + beq.n 36d42c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36d3ec │ │ │ │ + svc 246 @ 0xf6 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r6, #6] │ │ │ │ movs r6, r7 │ │ │ │ bls.n 36d424 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r2 │ │ │ │ + rors r4, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (36d508 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -412791,15 +412787,15 @@ │ │ │ │ bcs.n 36d480 │ │ │ │ ldr.w r3, [r4, #304] @ 0x130 │ │ │ │ cbnz r3, 36d44e │ │ │ │ add.w ip, r0, #12544 @ 0x3100 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip, #32] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 36d4e6 │ │ │ │ add sp, #28 │ │ │ │ @@ -412845,15 +412841,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36d46e │ │ │ │ ldr r0, [pc, #108] @ (36d518 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36d46e │ │ │ │ ldr r3, [pc, #100] @ (36d51c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d488 │ │ │ │ ldr r3, [pc, #80] @ (36d514 ) │ │ │ │ @@ -412864,15 +412860,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 36d500 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (36d520 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 36d488 │ │ │ │ ldr r3, [pc, #60] @ (36d524 ) │ │ │ │ mov.w r2, #3888 @ 0xf30 │ │ │ │ ldr r1, [pc, #56] @ (36d528 ) │ │ │ │ ldr r0, [pc, #60] @ (36d52c ) │ │ │ │ add r3, pc │ │ │ │ @@ -412886,25 +412882,25 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6 │ │ │ │ + asrs r6, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r6, {r2, r5, r6} │ │ │ │ + ldmia r6, {r2, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #186 @ 0xba │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r3 │ │ │ │ + lsrs r4, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -412922,15 +412918,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 382af4 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412986,22 +412982,22 @@ │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (36d678 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #88] @ (36d67c ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (36d680 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 731604 │ │ │ │ + bl 7315e4 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413013,26 +413009,26 @@ │ │ │ │ bne.n 36d5fa │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 36d5fa │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 3834bc │ │ │ │ b.n 36d58a │ │ │ │ - ldmia r6!, {r2} │ │ │ │ + ldmia r5, {r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r4, #26] │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 36d5f0 │ │ │ │ + ble.n 36d5b0 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5!, {r4, r6} │ │ │ │ + ldmia r5, {r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vshr.u8 d16, d29, #2 │ │ │ │ - ldr r1, [pc, #552] @ (36d8a4 ) │ │ │ │ + vshr.u32 d0, d29, #18 │ │ │ │ + ldr r1, [pc, #424] @ (36d824 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ands r0, r1 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 36d696 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -413053,15 +413049,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 382af4 │ │ │ │ cbnz r0, 36d6f8 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 36d70c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -413086,33 +413082,33 @@ │ │ │ │ ldr r1, [pc, #28] @ (36d72c ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (36d730 ) │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r4!, {r1, r2, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 36d7fc │ │ │ │ + bgt.n 36d7bc │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r4, #21] │ │ │ │ + ldrb r4, [r0, #21] │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #148 @ 0x94 │ │ │ │ + adds r4, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r7, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 71c684 │ │ │ │ + bl 71c664 │ │ │ │ cbnz r0, 36d766 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413124,28 +413120,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 36d788 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 36d79c │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 36d684 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (36d94c ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -413158,15 +413154,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (36d958 ) │ │ │ │ @@ -413184,24 +413180,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36d91a │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 36d8ae │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ ldrb.w r3, [r7, #229] @ 0xe5 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 36d896 │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 25df04 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -413233,15 +413229,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 37c498 │ │ │ │ cbz r0, 36d8ee │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 36d834 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 25e2bc │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413257,15 +413253,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36d834 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (36d968 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36d834 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -413295,15 +413291,15 @@ │ │ │ │ bpl.w 36d81c │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (36d970 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36d81c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 36d854 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -413313,19 +413309,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 36d920 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #110 @ 0x6e │ │ │ │ + subs r4, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #18 │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -413343,15 +413339,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ ldr r3, [pc, #164] @ (36da64 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36da3a │ │ │ │ cbnz r6, 36da2e │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -413362,29 +413358,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 2605ac │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73a804 │ │ │ │ + bl 73a7e4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr r1, [pc, #104] @ (36da68 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413405,26 +413401,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d9ca │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (36da74 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36d9ca │ │ │ │ bcs.n 36d9dc │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r4, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0036da78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -413440,32 +413436,32 @@ │ │ │ │ ldr r6, [pc, #728] @ (36dd7c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ ldr r3, [pc, #704] @ (36dd80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36dcfc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 36dc78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 36db04 │ │ │ │ bls.w 36dc98 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -413491,17 +413487,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2172 @ 0x87c │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36dc46 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -413524,15 +413520,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 36dc7e │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr.w r3, [r7, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 36dd5a │ │ │ │ ldr.w r5, [r7, #244] @ 0xf4 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -413560,15 +413556,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 36dc46 │ │ │ │ ldrh.w r1, [r7, #226] @ 0xe2 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 36dd22 │ │ │ │ @@ -413606,15 +413602,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 36a51c │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ b.n 36db3e │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -413636,15 +413632,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36db1a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #220] @ (36dd9c ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36db1a │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -413672,15 +413668,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 36dacc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ (36dda4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36dacc │ │ │ │ ldr r1, [pc, #132] @ (36dda8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36dc16 │ │ │ │ ldr r1, [pc, #104] @ (36dd98 ) │ │ │ │ @@ -413689,15 +413685,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 36dc16 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (36ddac ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 36dc16 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @@ -413715,41 +413711,41 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 36dcd4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #212 @ 0xd4 │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #96 @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ beq.n 36dda0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #144 @ 0x90 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #194 @ 0xc2 │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r5!, {r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #38 @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r7, #68 @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #896] @ (36e150 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -413790,15 +413786,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 36df48 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 36dff8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -413818,15 +413814,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -413905,15 +413901,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36e0e6 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -413937,24 +413933,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 43e5fc │ │ │ │ mov r0, r5 │ │ │ │ bl 36d1ec │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 36de2c │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ b.n 36df18 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 36ded6 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 36df2a │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 730834 │ │ │ │ + bl 730814 │ │ │ │ b.n 36df2a │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 36e096 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -413971,15 +413967,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (36e180 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 36e088 │ │ │ │ bl 382af4 │ │ │ │ ldr r3, [pc, #312] @ (36e174 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -414060,15 +414056,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 36df66 │ │ │ │ ldr r0, [pc, #148] @ (36e194 ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36df66 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36e226 │ │ │ │ ldr r2, [pc, #128] @ (36e198 ) │ │ │ │ ldr r3, [pc, #64] @ (36e158 ) │ │ │ │ add r2, pc │ │ │ │ @@ -414094,43 +414090,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r6, {r3, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r2, r6} │ │ │ │ + stmia r5!, {r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 36e16c │ │ │ │ + bmi.n 36e12c │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r7, #23] │ │ │ │ + strb r4, [r3, #23] │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 36e100 │ │ │ │ + bmi.n 36e0c0 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r7, #22] │ │ │ │ + strb r6, [r3, #22] │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r3, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 36e16c │ │ │ │ + bcs.n 36e12c │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r2, #15] │ │ │ │ movs r6, r7 │ │ │ │ ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r6, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r3, {r3, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [pc, #236] @ (36e28c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414149,30 +414145,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 36e26e │ │ │ │ ldr r0, [pc, #208] @ (36e29c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [pc, #200] @ (36e2a0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 36e200 │ │ │ │ ldr r3, [pc, #176] @ (36e290 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36e0d0 │ │ │ │ ldr r0, [pc, #180] @ (36e2a4 ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36e0d0 │ │ │ │ ldr r3, [pc, #164] @ (36e2a8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -414182,29 +414178,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 36e0d0 │ │ │ │ ldr r0, [pc, #140] @ (36e2ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36e0d0 │ │ │ │ ldr r3, [pc, #136] @ (36e2b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36e114 │ │ │ │ ldr r3, [pc, #92] @ (36e290 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36e114 │ │ │ │ ldr r0, [pc, #116] @ (36e2b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 36e114 │ │ │ │ ldr r3, [pc, #108] @ (36e2b8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414212,15 +414208,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (36e290 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 36e04a │ │ │ │ ldr r0, [pc, #84] @ (36e2bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36e04a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (36e2c0 ) │ │ │ │ movw r2, #682 @ 0x2aa │ │ │ │ ldr r1, [pc, #72] @ (36e2c4 ) │ │ │ │ ldr r0, [pc, #76] @ (36e2c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -414233,37 +414229,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + adds r5, #98 @ 0x62 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r8, sp │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #136 @ 0x88 │ │ │ │ + adds r5, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #146 @ 0x92 │ │ │ │ + adds r5, #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r1, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #188 @ 0xbc │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #348] @ (36e43c ) │ │ │ │ ldr r3, [pc, #352] @ (36e440 ) │ │ │ │ @@ -414289,15 +414285,15 @@ │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cbz r3, 36e32c │ │ │ │ movs r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36e422 │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 62a6f8 │ │ │ │ + bl 62a6d8 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36e318 │ │ │ │ ldr.w r3, [r7, #2296] @ 0x8f8 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ adds r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -414371,15 +414367,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36e312 │ │ │ │ ldr r0, [pc, #92] @ (36e44c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r8, #3068] @ 0xbfc │ │ │ │ ldr.w r4, [r3, r5, lsl #2] │ │ │ │ b.n 36e312 │ │ │ │ ldr r3, [pc, #76] @ (36e450 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414388,15 +414384,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36e3c8 │ │ │ │ ldr r0, [pc, #60] @ (36e454 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36e3c8 │ │ │ │ ldr r3, [pc, #52] @ (36e458 ) │ │ │ │ movw r2, #4828 @ 0x12dc │ │ │ │ ldr r1, [pc, #48] @ (36e45c ) │ │ │ │ ldr r0, [pc, #52] @ (36e460 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -414408,25 +414404,25 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #90 @ 0x5a │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - it cs │ │ │ │ - lslcs r4, r2, #1 │ │ │ │ - movs r7, #126 @ 0x7e │ │ │ │ + it eq │ │ │ │ + lsleq r4, r2, #1 │ │ │ │ + movs r7, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #136 @ 0x88 │ │ │ │ + adds r4, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (36e718 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -414438,15 +414434,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r4, r6, #22400 @ 0x5780 │ │ │ │ add.w r5, r6, #23424 @ 0x5b80 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 36e4aa │ │ │ │ bl 37e234 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -414526,15 +414522,15 @@ │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #636 @ 0x27c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (36e72c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e690 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3796] @ 0xed4 │ │ │ │ bl 38bf5c │ │ │ │ @@ -414568,30 +414564,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (36e738 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e6e0 │ │ │ │ mov r0, r6 │ │ │ │ bl 38bfa4 │ │ │ │ ldr r3, [pc, #276] @ (36e73c ) │ │ │ │ ldr r2, [pc, #280] @ (36e740 ) │ │ │ │ ldr r1, [pc, #280] @ (36e744 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e6d4 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3796] @ 0xed4 │ │ │ │ bl 38bf5c │ │ │ │ @@ -414659,37 +414655,37 @@ │ │ │ │ strh.w r0, [r3, #3864] @ 0xf18 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3866] @ 0xf1a │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 36e552 │ │ │ │ - bkpt 0x00d4 │ │ │ │ + bkpt 0x00b4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r2, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r3, r5, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #64 @ 0x40 │ │ │ │ + cmp r2, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmn r6, r6 │ │ │ │ + cmn r6, r2 │ │ │ │ movs r7, r7 │ │ │ │ - pop {r4, r6, pc} │ │ │ │ + pop {r4, r5, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r1, r4} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r1, #96] @ 0x60 │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + pop {r1, r3, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #164 @ 0xa4 │ │ │ │ + cmp r1, #132 @ 0x84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - negs r0, r3 │ │ │ │ + tst r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (36e7c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414697,24 +414693,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #104] @ (36e7c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #88] @ (36e7cc ) │ │ │ │ ldr r1, [pc, #92] @ (36e7d0 ) │ │ │ │ add.w r4, r4, #648 @ 0x288 │ │ │ │ mov.w r3, #9152 @ 0x23c0 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (36e7d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #76] @ (36e7d8 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 36e7a0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -414730,36 +414726,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (36e7e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36e794 │ │ │ │ ldr r0, [pc, #44] @ (36e7e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36e794 │ │ │ │ nop │ │ │ │ - cbnz r4, 36e840 │ │ │ │ + cbnz r4, 36e838 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #44 @ 0x2c │ │ │ │ + movs r4, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r1 │ │ │ │ + lsrs r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ stmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #18 │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (36e90c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414770,15 +414766,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (36e914 ) │ │ │ │ movs r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3792] @ 0xed0 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 36e874 │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -414862,34 +414858,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (36e920 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7172 @ 0x1c04 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ b.n 36e84e │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 36e464 │ │ │ │ b.n 36e864 │ │ │ │ nop │ │ │ │ - cbnz r4, 36e964 │ │ │ │ + cbnz r4, 36e95c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r2, #64] @ 0x40 │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - rev16 r6, r5 │ │ │ │ + rev16 r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ + movs r2, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r7, #156 @ 0x9c │ │ │ │ + subs r7, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414918,15 +414914,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (36e9d8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #684 @ 0x2ac │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38c01c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 36e9aa │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -414949,19 +414945,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #1696 @ 0x6a0 │ │ │ │ bl 38fcb0 │ │ │ │ b.n 36e94e │ │ │ │ - cbnz r4, 36ea0c │ │ │ │ + cbnz r4, 36ea04 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r2, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r6, #244 @ 0xf4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ (36eaf4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414970,15 +414966,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (36eafc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #716 @ 0x2cc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 36e464 │ │ │ │ add.w r3, r4, #22400 @ 0x5780 │ │ │ │ add.w r0, r4, #23424 @ 0x5b80 │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ @@ -415049,19 +415045,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36ea88 │ │ │ │ ldr.w r3, [r5, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36ea88 │ │ │ │ b.n 36eac6 │ │ │ │ nop │ │ │ │ - cbnz r6, 36eb0e │ │ │ │ + cbnz r6, 36eb06 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r6, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r3, [pc, #3416] @ 36f86c │ │ │ │ @@ -415083,33 +415079,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #8962 @ 0x2302 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [pc, #3368] @ 36f884 │ │ │ │ ldr.w r1, [pc, #3368] @ 36f888 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 38bfa4 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #8965 @ 0x2305 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36ecb2 │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -415131,15 +415127,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 260364 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ - bl 5da82c │ │ │ │ + bl 5da80c │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36ec9c │ │ │ │ ldr.w r3, [r9, #1664] @ 0x680 │ │ │ │ cbz r3, 36ec0a │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -415185,19 +415181,19 @@ │ │ │ │ ldr.w r1, [pc, #3088] @ 36f894 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8335 @ 0x208f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 36ece8 │ │ │ │ ldr.w r0, [pc, #3064] @ 36f898 │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 36ebfc │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36eb98 │ │ │ │ @@ -415210,15 +415206,15 @@ │ │ │ │ ldr.w r1, [pc, #3024] @ 36f8a4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8293 @ 0x2065 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr.w r2, [pc, #3004] @ 36f8a8 │ │ │ │ ldr.w r3, [pc, #2952] @ 36f878 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -415238,28 +415234,28 @@ │ │ │ │ ldr.w r1, [pc, #2960] @ 36f8b4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8324 @ 0x2084 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 36ece8 │ │ │ │ ldr.w r3, [pc, #2936] @ 36f8b8 │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2932] @ 36f8bc │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2932] @ 36f8c0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8300 @ 0x206c │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 36ece8 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 44dc58 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36f5dc │ │ │ │ @@ -415311,15 +415307,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r7, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr.w r7, [r9, #1564] @ 0x61c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 36f6e2 │ │ │ │ add.w r3, r7, #8192 @ 0x2000 │ │ │ │ add.w r7, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r7, #3613] @ 0xe1d │ │ │ │ @@ -415350,15 +415346,15 @@ │ │ │ │ ldr.w r2, [pc, #2628] @ 36f8cc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2624] @ 36f8d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36f7de │ │ │ │ mov r0, r5 │ │ │ │ bl 38bfa4 │ │ │ │ ldr.w r3, [pc, #2596] @ 36f8d4 │ │ │ │ @@ -415366,15 +415362,15 @@ │ │ │ │ ldr.w r1, [pc, #2596] @ 36f8dc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36f832 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r7, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 38bf5c │ │ │ │ @@ -415404,22 +415400,22 @@ │ │ │ │ blx 25dda0 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r7, #3072] @ 0xc00 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3272] @ 0xcc8 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 25dda0 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -415551,15 +415547,15 @@ │ │ │ │ ldr.w r1, [pc, #2052] @ 36f8ec │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8698 @ 0x21fa │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3836] @ 0xefc │ │ │ │ ldrh.w r8, [r0, #3868] @ 0xf1c │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 36f806 │ │ │ │ @@ -415701,15 +415697,15 @@ │ │ │ │ movs r2, #12 │ │ │ │ bl 38661c │ │ │ │ ldr.w r0, [r9, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 436910 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -415720,15 +415716,15 @@ │ │ │ │ ldr.w r1, [pc, #1572] @ 36f908 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36fba4 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r8, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 38bf5c │ │ │ │ @@ -415761,26 +415757,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1436] @ 36f910 │ │ │ │ strh.w r3, [r7, #3274] @ 0xcca │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 719768 │ │ │ │ + bl 719748 │ │ │ │ ldr.w r2, [pc, #1424] @ 36f914 │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #64 @ 0x40 │ │ │ │ - bl 719768 │ │ │ │ + bl 719748 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r8, #4 │ │ │ │ - bl 719768 │ │ │ │ + bl 719748 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r7, #3350] @ 0xd16 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r7, #3364] @ 0xd24 │ │ │ │ strb.w r3, [r7, #3366] @ 0xd26 │ │ │ │ strb.w r3, [r7, #3367] @ 0xd27 │ │ │ │ movs r3, #1 │ │ │ │ @@ -415853,15 +415849,15 @@ │ │ │ │ strh.w r3, [r7, #3784] @ 0xec8 │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36fb88 │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r8, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1229] @ 0x4cd │ │ │ │ mov.w r0, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1224] @ 0x4c8 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1230] @ 0x4ce │ │ │ │ @@ -415931,51 +415927,51 @@ │ │ │ │ ldr r1, [pc, #892] @ (36f920 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8307 @ 0x2073 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #868] @ (36f924 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (36f928 ) │ │ │ │ ldr r1, [pc, #872] @ (36f92c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8318 @ 0x207e │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #848] @ (36f930 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (36f934 ) │ │ │ │ ldr r1, [pc, #852] @ (36f938 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8343 @ 0x2097 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #828] @ (36f93c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (36f940 ) │ │ │ │ ldr r1, [pc, #832] @ (36f944 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8354 @ 0x20a2 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldrh.w r8, [r4, #2116] @ 0x844 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 36fd58 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36f0d6 │ │ │ │ @@ -416030,49 +416026,49 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #3808] @ 0xee0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r2, #3812] @ 0xee4 │ │ │ │ b.n 36f016 │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ b.n 36f0a0 │ │ │ │ ldr.w fp, [pc, #612] @ 36f948 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #604] @ (36f94c ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4f0c │ │ │ │ + bl 5d4eec │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d61dc │ │ │ │ + bl 5d61bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36ece8 │ │ │ │ ldr r3, [pc, #576] @ (36f950 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #576] @ (36f954 ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #8924 @ 0x22dc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ b.w 36ee5e │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ bl 38e8b0 │ │ │ │ b.n 36f0b8 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.w 36ece8 │ │ │ │ ldr.w r3, [r8, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36efd4 │ │ │ │ ldrh.w r0, [r4, #2144] @ 0x860 │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ strb.w r3, [fp, #3871] @ 0xf1f │ │ │ │ @@ -416084,15 +416080,15 @@ │ │ │ │ strb.w r3, [fp, #3870] @ 0xf1e │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 36f784 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3868] @ 0xf1c │ │ │ │ b.n 36efdc │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ b.n 36f046 │ │ │ │ @@ -416111,15 +416107,15 @@ │ │ │ │ strb.w r3, [fp, #3838] @ 0xefe │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 36f7d6 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3836] @ 0xefc │ │ │ │ b.w 36efca │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36eea8 │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -416167,126 +416163,126 @@ │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 36f3d0 │ │ │ │ nop │ │ │ │ stmia r1!, {r2, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmia r1!, {r2, r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #130 @ 0x82 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #86 @ 0x56 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orns r0, sl, sp, rrx │ │ │ │ - adds r4, #60 @ 0x3c │ │ │ │ + orrs.w r0, sl, sp, rrx │ │ │ │ + adds r4, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb6ce │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #168 @ 0xa8 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r3, #4 │ │ │ │ + subs r4, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r4, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb680 │ │ │ │ + cpsie │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #94 @ 0x5e │ │ │ │ + cmp r4, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r1, #3 │ │ │ │ + subs r6, r5, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ nop {6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb62e │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r4, #192 @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r7, #1 │ │ │ │ + subs r4, r3, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb606 │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #48 @ 0x30 │ │ │ │ + cmp r4, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + subs r2, r6, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + push {r1, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r0, #88] @ 0x58 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r1, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r4, r5 │ │ │ │ + sxtb r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #216 @ 0xd8 │ │ │ │ + cmp r3, #184 @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r6, sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r6, #204 @ 0xcc │ │ │ │ + adds r6, #172 @ 0xac │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r5, #3 │ │ │ │ + adds r0, r1, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #176 @ 0xb0 │ │ │ │ + add sp, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #16 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - movs r4, #4 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - asrs r6, r7, #23 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - add r5, sp, #576 @ 0x240 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #30 │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r6, r3, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r5, sp, #448 @ 0x1c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #122 @ 0x7a │ │ │ │ + movs r3, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r6, r7, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r5, sp, #320 @ 0x140 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #214 @ 0xd6 │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r6, r3, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #94 @ 0x5e │ │ │ │ + asrs r6, r7, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, sp, #256 @ 0x100 │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + movs r6, #62 @ 0x3e │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + add r4, sp, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r2, #18 │ │ │ │ + asrs r2, r6, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36f224 │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36f224 │ │ │ │ @@ -416399,30 +416395,30 @@ │ │ │ │ orr.w r3, r3, #540 @ 0x21c │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #2164] @ 0x874 │ │ │ │ strb.w r2, [r9, #1476] @ 0x5c4 │ │ │ │ b.w 36f28a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 723a70 │ │ │ │ + bl 723a50 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 36f21a │ │ │ │ ldr r3, [pc, #672] @ (36fd7c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #672] @ (36fd80 ) │ │ │ │ ldr r1, [pc, #676] @ (36fd84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8313 @ 0x2079 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36f0cc │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ addw r3, r3, #513 @ 0x201 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -416480,27 +416476,27 @@ │ │ │ │ b.n 36f4c0 │ │ │ │ ldr.w r3, [r5, #1480] @ 0x5c8 │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36f304 │ │ │ │ b.w 36f318 │ │ │ │ mov r0, r2 │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ ldr r3, [pc, #472] @ (36fd94 ) │ │ │ │ ldr r2, [pc, #472] @ (36fd98 ) │ │ │ │ ldr r1, [pc, #476] @ (36fd9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8329 @ 0x2089 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r7, #3800] @ 0xed8 │ │ │ │ strb.w r1, [r7, #3801] @ 0xed9 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36f6ca │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -416514,66 +416510,66 @@ │ │ │ │ ldr r1, [pc, #420] @ (36fda8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8348 @ 0x209c │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #396] @ (36fdac ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #396] @ (36fdb0 ) │ │ │ │ ldr r1, [pc, #400] @ (36fdb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8370 @ 0x20b2 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 36fb1c │ │ │ │ ldr r3, [pc, #368] @ (36fdb8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #368] @ (36fdbc ) │ │ │ │ ldr r1, [pc, #372] @ (36fdc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8375 @ 0x20b7 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #348] @ (36fdc4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #348] @ (36fdc8 ) │ │ │ │ ldr r1, [pc, #352] @ (36fdcc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8365 @ 0x20ad │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #328] @ (36fdd0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #328] @ (36fdd4 ) │ │ │ │ ldr r1, [pc, #332] @ (36fdd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8360 @ 0x20a8 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ adc.w r8, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 36f9ce │ │ │ │ ldr r3, [pc, #300] @ (36fddc ) │ │ │ │ mov r0, sl │ │ │ │ @@ -416581,163 +416577,163 @@ │ │ │ │ ldr r1, [pc, #300] @ (36fde4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8381 @ 0x20bd │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #276] @ (36fde8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #276] @ (36fdec ) │ │ │ │ ldr r1, [pc, #280] @ (36fdf0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8387 @ 0x20c3 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #256] @ (36fdf4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #256] @ (36fdf8 ) │ │ │ │ ldr r1, [pc, #260] @ (36fdfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8399 @ 0x20cf │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #236] @ (36fe00 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #236] @ (36fe04 ) │ │ │ │ ldr r1, [pc, #240] @ (36fe08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8393 @ 0x20c9 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #212] @ (36fe0c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #212] @ (36fe10 ) │ │ │ │ ldr r1, [pc, #212] @ (36fe14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8415 @ 0x20df │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 36ece8 │ │ │ │ ldr r3, [pc, #188] @ (36fe18 ) │ │ │ │ movw r2, #8689 @ 0x21f1 │ │ │ │ ldr r1, [pc, #188] @ (36fe1c ) │ │ │ │ ldr r0, [pc, #188] @ (36fe20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - cmp r6, #168 @ 0xa8 │ │ │ │ + cmp r6, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ add r5, pc, #768 @ (adr r5, 370078 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - movs r3, #18 │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, sp, #464 @ 0x1d0 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r0, #3 │ │ │ │ + asrs r2, r4, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r4, pc, #872 @ (adr r4, 3700f4 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r5, #58 @ 0x3a │ │ │ │ + cmp r5, #26 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #8 │ │ │ │ + movs r1, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #592 @ (adr r7, 36ffe8 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 36ff68 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb636 │ │ │ │ + @ instruction: 0xb616 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r4, #31 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - add r7, pc, #320 @ (adr r7, 36fee4 ) │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - subs r2, r6, #1 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - lsrs r6, r3, #30 │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #192 @ (adr r7, 36fe70 ) │ │ │ │ + add r7, pc, #192 @ (adr r7, 36fe64 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r3, #4 │ │ │ │ + subs r2, r2, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r6, r7, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #32 @ (adr r7, 36fddc ) │ │ │ │ + add r7, pc, #64 @ (adr r7, 36fdf0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r6, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r2, #29 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #928 @ (adr r6, 370168 ) │ │ │ │ + add r6, pc, #928 @ (adr r6, 37015c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r6, r6, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #800 @ (adr r6, 3700f4 ) │ │ │ │ + add r6, pc, #800 @ (adr r6, 3700e8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r2, r2, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r6, r2, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #632 @ (adr r6, 370058 ) │ │ │ │ + add r6, pc, #672 @ (adr r6, 370074 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r0, #4 │ │ │ │ + subs r6, r0, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + lsrs r6, r6, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #496 @ (adr r6, 36ffdc ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 36ffd8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r5, #4 │ │ │ │ + subs r0, r4, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r2, r1, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #368 @ (adr r6, 36ff68 ) │ │ │ │ + add r6, pc, #368 @ (adr r6, 36ff5c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r3, #6 │ │ │ │ + subs r2, r1, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r2, r5, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #240 @ (adr r6, 36fef4 ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 36fee8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + subs r2, r7, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r1, #26 │ │ │ │ + lsrs r2, r1, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #88 @ (adr r6, 36fe68 ) │ │ │ │ + add r6, pc, #112 @ (adr r6, 36fe74 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r3, #6 │ │ │ │ + subs r2, r2, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r0, r5, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #968 @ (adr r5, 3701e4 ) │ │ │ │ + add r5, pc, #984 @ (adr r5, 3701e8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + subs r0, r7, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r5, #7 │ │ │ │ + lsrs r2, r0, #25 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + add r5, pc, #840 @ (adr r5, 370164 ) │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + lsrs r0, r5, #24 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + subs r6, r1, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (370110 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -416769,30 +416765,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (370120 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ff50 │ │ │ │ mov r0, r4 │ │ │ │ bl 38bfa4 │ │ │ │ ldr r3, [pc, #652] @ (370124 ) │ │ │ │ ldr r2, [pc, #652] @ (370128 ) │ │ │ │ ldr r1, [pc, #656] @ (37012c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ff5a │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -416831,15 +416827,15 @@ │ │ │ │ bpl.n 36ff3e │ │ │ │ ldr r0, [pc, #544] @ (370138 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36ff3e │ │ │ │ ldr r3, [pc, #520] @ (370134 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3700b8 │ │ │ │ @@ -416934,37 +416930,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (370140 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (370144 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36fe60 │ │ │ │ ldr r3, [pc, #252] @ (370134 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 36fe60 │ │ │ │ ldr r1, [pc, #260] @ (370148 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (37014c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36fe60 │ │ │ │ bl 36b7bc │ │ │ │ ldr r0, [pc, #244] @ (370150 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 370104 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 36fe60 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -416978,38 +416974,38 @@ │ │ │ │ beq.n 37003a │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37003a │ │ │ │ ldr r0, [pc, #196] @ (370158 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 37003a │ │ │ │ ldr r1, [pc, #184] @ (37015c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (370160 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 36ff3e │ │ │ │ ldr r2, [pc, #168] @ (370164 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36ff38 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36ff38 │ │ │ │ ldr r0, [pc, #156] @ (370168 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 36ff38 │ │ │ │ ldr r3, [pc, #88] @ (370134 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (37016c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -417019,71 +417015,71 @@ │ │ │ │ beq.n 370018 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 370018 │ │ │ │ ldr r0, [pc, #124] @ (370170 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 370018 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3700e0 │ │ │ │ b.n 3700fe │ │ │ │ nop │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #888 @ (adr r4, 370494 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 370414 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r5, r7} │ │ │ │ + push {r7} │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r3, r6] │ │ │ │ + strb r4, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ - add r4, pc, #736 @ (adr r4, 370408 ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 370388 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r6, #4 │ │ │ │ + asrs r2, r2, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r1, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #194 @ 0xc2 │ │ │ │ + movs r0, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #184 @ (adr r3, 3701fc ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 37017c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r0, #0 │ │ │ │ + adds r0, r4, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #48 @ (adr r3, 37017c ) │ │ │ │ + add r2, pc, #944 @ (adr r2, 3704fc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r3, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r6, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #64] @ (370198 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #7 │ │ │ │ + adds r2, r1, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #680 @ (adr r2, 370408 ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 370388 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r2, #3 │ │ │ │ + subs r0, r6, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #1 │ │ │ │ + subs r0, r6, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, #3 │ │ │ │ + adds r4, r0, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 370dfc │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -417111,30 +417107,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 370e14 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3702fa │ │ │ │ mov r0, r4 │ │ │ │ bl 38bfa4 │ │ │ │ ldr.w r3, [pc, #3108] @ 370e18 │ │ │ │ ldr.w r2, [pc, #3108] @ 370e1c │ │ │ │ ldr.w r1, [pc, #3108] @ 370e20 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370410 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -417153,15 +417149,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 370e2c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -417203,15 +417199,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3701ea │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -417222,15 +417218,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 370e48 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -417310,15 +417306,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 370e54 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371010 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -417350,15 +417346,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 371166 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3711a6 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 3710b2 │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 370530 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -417432,30 +417428,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 370e64 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r1, [pc, #2224] @ 370e68 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3701c0 │ │ │ │ ldr.w r1, [pc, #2152] @ 370e30 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3701c0 │ │ │ │ ldr.w r0, [pc, #2200] @ 370e6c │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3701c0 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 3702a2 │ │ │ │ add r3, pc, #8 @ (adr r3, 3705f8 ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -417603,15 +417599,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 371708 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730834 │ │ │ │ + b.w 730814 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 370e30 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -417625,15 +417621,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 370e78 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 370374 │ │ │ │ ldr.w r3, [pc, #1552] @ 370e30 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417643,15 +417639,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 370e7c │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 370e80 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37036c │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 370862 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -417717,15 +417713,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 370e8c │ │ │ │ ldr.w r0, [pc, #1392] @ 370e90 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 370538 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 370538 │ │ │ │ ldr.w r3, [pc, #1260] @ 370e30 │ │ │ │ @@ -417818,15 +417814,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3702b4 │ │ │ │ ldr.w r0, [pc, #1140] @ 370ebc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 3702b4 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 370538 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 370538 │ │ │ │ @@ -417978,15 +417974,15 @@ │ │ │ │ bne.w 371708 │ │ │ │ ldr r0, [pc, #724] @ (370ee0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 370bd0 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 370bd0 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 370bd0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -418050,15 +418046,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (370eec ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370538 │ │ │ │ ldr r3, [pc, #508] @ (370ef0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -418153,149 +418149,149 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 370d94 │ │ │ │ ldr r0, [pc, #280] @ (370f04 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 370d94 │ │ │ │ add r2, sp, #768 @ 0x300 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #728 @ 0x2d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #536 @ (adr r1, 371028 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 370fa8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 370e26 │ │ │ │ + cbz r0, 370e1e │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r0, r1] │ │ │ │ + strh r4, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #352 @ (adr r1, 370f7c ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 370efc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r2, #23 │ │ │ │ + lsrs r2, r6, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #134 @ 0x86 │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #24 @ (adr r1, 370e40 ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 3711c0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #288 @ 0x120 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r0, r7] │ │ │ │ + str r4, [r4, r6] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #568 @ 0x238 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, pc, #464 @ (adr r0, 37100c ) │ │ │ │ + add r0, pc, #336 @ (adr r0, 370f8c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #192 @ (adr r0, 370f04 ) │ │ │ │ + add r0, pc, #64 @ (adr r0, 370e84 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #968 @ 0x3c8 │ │ │ │ + add r7, sp, #840 @ 0x348 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r6, r3] │ │ │ │ + str r0, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #936 @ 0x3a8 │ │ │ │ + add r6, sp, #808 @ 0x328 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #920] @ (3711f0 ) │ │ │ │ + ldr r7, [pc, #792] @ (371170 ) │ │ │ │ movs r6, r7 │ │ │ │ add r7, pc, #64 @ (adr r7, 370e9c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #784 @ (adr r6, 371174 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r6, r0 │ │ │ │ + subs r6, r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ muls r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, r1 │ │ │ │ + subs r2, r4, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r4, pc, #592 @ (adr r4, 3710c4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r7, r4 │ │ │ │ + adds r6, r3, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r7, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r3, pc, #920 @ (adr r3, 371220 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r3, pc, #296 @ (adr r3, 370fb4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r2, pc, #952 @ (adr r2, 371250 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r2, pc, #696 @ (adr r2, 37115c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #214 @ 0xd6 │ │ │ │ + movs r5, #182 @ 0xb6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r2, pc, #256 @ (adr r2, 370fb0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #192 @ 0xc0 │ │ │ │ + movs r4, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r6, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r1, pc, #64 @ (adr r1, 370f04 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r0, pc, #872 @ (adr r0, 371238 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + str r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #2 │ │ │ │ + movs r1, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #360 @ (adr r0, 371048 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + subs r6, r3, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r0, #5 │ │ │ │ + subs r4, r4, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #480] @ (3710d4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #272] @ 0x110 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, r3, #6 │ │ │ │ + subs r2, r7, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 370538 │ │ │ │ @@ -418321,15 +418317,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 371708 │ │ │ │ ldr.w r0, [pc, #2924] @ 371acc │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370538 │ │ │ │ ldr.w r3, [pc, #2900] @ 371ad0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -418405,15 +418401,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 371af0 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370d68 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3718d4 │ │ │ │ ldr.w r2, [pc, #2688] @ 371af4 │ │ │ │ ldr.w r3, [pc, #2640] @ 371ac8 │ │ │ │ @@ -418435,15 +418431,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37188e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 370d54 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 730834 │ │ │ │ + bl 730814 │ │ │ │ b.w 3704ca │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 436910 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -418514,15 +418510,15 @@ │ │ │ │ ldr.w r1, [pc, #2440] @ 371b08 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2440] @ 371b0c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37112c │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 370538 │ │ │ │ ldr.w r3, [pc, #2408] @ 371b10 │ │ │ │ @@ -418535,15 +418531,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3704ba │ │ │ │ ldr.w r0, [pc, #2384] @ 371b14 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 3704ba │ │ │ │ ldr.w r1, [pc, #2368] @ 371b18 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 370752 │ │ │ │ @@ -418553,45 +418549,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 370752 │ │ │ │ ldr.w r0, [pc, #2344] @ 371b1c │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 370752 │ │ │ │ ldr.w r2, [pc, #2324] @ 371b20 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3707fa │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3707fa │ │ │ │ ldr.w r0, [pc, #2308] @ 371b24 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 3707fa │ │ │ │ ldr.w r2, [pc, #2288] @ 371b28 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370832 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370832 │ │ │ │ ldr.w r0, [pc, #2272] @ 371b2c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 370832 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3718b2 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -418638,15 +418634,15 @@ │ │ │ │ ldr.w r1, [pc, #2124] @ 371b38 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371764 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38bf5c │ │ │ │ @@ -418657,15 +418653,15 @@ │ │ │ │ ldr.w r1, [pc, #2076] @ 371b44 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371770 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371cf2 │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -418738,19 +418734,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371a6a │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5630 @ 0x15fe │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 37146c │ │ │ │ ldr.w r6, [r2, #456] @ 0x1c8 │ │ │ │ @@ -418813,27 +418809,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3708f8 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3708f8 │ │ │ │ ldr.w r0, [pc, #1596] @ 371b4c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3708f8 │ │ │ │ ldr.w r2, [pc, #1584] @ 371b50 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370b6c │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 370b6c │ │ │ │ ldr.w r0, [pc, #1568] @ 371b54 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 370b6c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3719f6 │ │ │ │ ldr.w r3, [pc, #1392] @ 371ac0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -418843,15 +418839,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 370dc2 │ │ │ │ ldr.w r1, [pc, #1528] @ 371b58 │ │ │ │ ldr.w r0, [pc, #1528] @ 371b5c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 370dc2 │ │ │ │ ldr.w r3, [pc, #1512] @ 371b60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370c36 │ │ │ │ ldr.w r3, [pc, #1340] @ 371ac0 │ │ │ │ @@ -418859,15 +418855,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 370c36 │ │ │ │ ldr.w r0, [pc, #1488] @ 371b64 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 370c36 │ │ │ │ ldr.w r3, [pc, #1476] @ 371b68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370d94 │ │ │ │ ldr.w r3, [pc, #1292] @ 371ac0 │ │ │ │ @@ -418876,15 +418872,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370d94 │ │ │ │ ldr.w r0, [pc, #1452] @ 371b6c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 370d94 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371a1a │ │ │ │ ldr.w r3, [pc, #1248] @ 371ac0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -418893,38 +418889,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 370d7e │ │ │ │ ldr.w r1, [pc, #1404] @ 371b70 │ │ │ │ ldr.w r0, [pc, #1404] @ 371b74 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 370d7e │ │ │ │ ldr.w r2, [pc, #1388] @ 371b78 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370b36 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 370b36 │ │ │ │ ldr.w r0, [pc, #1372] @ 371b7c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 370b36 │ │ │ │ ldr.w r2, [pc, #1360] @ 371b80 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370a04 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 370a04 │ │ │ │ ldr.w r0, [pc, #1344] @ 371b84 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 370a04 │ │ │ │ ldr.w r3, [pc, #1332] @ 371b88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370d40 │ │ │ │ @@ -418933,38 +418929,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 370d40 │ │ │ │ ldr.w r0, [pc, #1308] @ 371b8c │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 370d40 │ │ │ │ ldr.w r2, [pc, #1296] @ 371b90 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370954 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370954 │ │ │ │ ldr.w r0, [pc, #1280] @ 371b94 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 370954 │ │ │ │ ldr.w r2, [pc, #1268] @ 371b98 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370994 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 370994 │ │ │ │ ldr.w r0, [pc, #1252] @ 371b9c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 370994 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 371c7e │ │ │ │ ldr r3, [pc, #1008] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -419001,15 +418997,15 @@ │ │ │ │ bpl.n 3716dc │ │ │ │ ldr.w r1, [pc, #1152] @ 371ba4 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1152] @ 371ba8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3716dc │ │ │ │ ldr.w r3, [pc, #1136] @ 371bac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371016 │ │ │ │ ldr r3, [pc, #888] @ (371ac0 ) │ │ │ │ @@ -419018,15 +419014,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37101e │ │ │ │ ldr.w r0, [pc, #1112] @ 371bb0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37101e │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 37130a │ │ │ │ b.n 37131c │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419041,15 +419037,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3710e2 │ │ │ │ ldr.w r0, [pc, #1052] @ 371bb8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3710e2 │ │ │ │ ldr.w r3, [pc, #1044] @ 371bbc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37116c │ │ │ │ ldr r3, [pc, #780] @ (371ac0 ) │ │ │ │ @@ -419058,23 +419054,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 371174 │ │ │ │ ldr r0, [pc, #1020] @ (371bc0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371174 │ │ │ │ ldr r1, [pc, #1012] @ (371bc4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (371bc8 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37112c │ │ │ │ ldr r1, [pc, #1000] @ (371bcc ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37111a │ │ │ │ ldr r1, [pc, #720] @ (371ac0 ) │ │ │ │ @@ -419084,15 +419080,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 371122 │ │ │ │ ldr r0, [pc, #976] @ (371bd0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 371122 │ │ │ │ ldr r3, [pc, #964] @ (371bd4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370fd6 │ │ │ │ @@ -419100,15 +419096,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 370fde │ │ │ │ ldr r0, [pc, #940] @ (371bd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 370fde │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371cd0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 370d68 │ │ │ │ @@ -419122,15 +419118,15 @@ │ │ │ │ ldr r3, [pc, #616] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37183e │ │ │ │ ldr r0, [pc, #892] @ (371be0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37183e │ │ │ │ ldr r3, [pc, #880] @ (371be4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419138,71 +419134,71 @@ │ │ │ │ ldr r3, [pc, #580] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37183e │ │ │ │ ldr r0, [pc, #864] @ (371be8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37183e │ │ │ │ ldr r3, [pc, #860] @ (371bec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3710a8 │ │ │ │ ldr r3, [pc, #548] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3710a8 │ │ │ │ ldr r0, [pc, #840] @ (371bf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 3710a8 │ │ │ │ ldr r3, [pc, #832] @ (371bf4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37126a │ │ │ │ ldr r3, [pc, #512] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37126a │ │ │ │ ldr r0, [pc, #812] @ (371bf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37126a │ │ │ │ ldr r3, [pc, #804] @ (371bfc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371070 │ │ │ │ ldr r3, [pc, #476] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 371070 │ │ │ │ ldr r0, [pc, #784] @ (371c00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 371070 │ │ │ │ ldr r3, [pc, #776] @ (371c04 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3714ea │ │ │ │ ldr r3, [pc, #440] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3714ea │ │ │ │ ldr r0, [pc, #756] @ (371c08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3714ea │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37183e │ │ │ │ ldr r3, [pc, #744] @ (371c0c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419212,15 +419208,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 37183e │ │ │ │ ldr r0, [pc, #728] @ (371c10 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371868 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37183e │ │ │ │ ldr r3, [pc, #708] @ (371c14 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419231,15 +419227,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37183e │ │ │ │ ldr r0, [pc, #692] @ (371c18 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371868 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37183e │ │ │ │ ldr r3, [pc, #672] @ (371c1c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419248,15 +419244,15 @@ │ │ │ │ ldr r3, [pc, #312] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37183e │ │ │ │ ldr r0, [pc, #652] @ (371c20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371868 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37183e │ │ │ │ ldr r3, [pc, #636] @ (371c24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419266,15 +419262,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37183e │ │ │ │ ldr r0, [pc, #616] @ (371c28 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371868 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37183e │ │ │ │ ldr r3, [pc, #596] @ (371c2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419283,45 +419279,45 @@ │ │ │ │ ldr r3, [pc, #220] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37183e │ │ │ │ ldr r0, [pc, #576] @ (371c30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371868 │ │ │ │ ldr r3, [pc, #572] @ (371c34 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37154c │ │ │ │ ldr r3, [pc, #188] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 371554 │ │ │ │ ldr r0, [pc, #548] @ (371c38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371554 │ │ │ │ ldr r3, [pc, #536] @ (371c34 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3715de │ │ │ │ ldr r3, [pc, #152] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3715e6 │ │ │ │ ldr r0, [pc, #516] @ (371c3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3715e6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37183e │ │ │ │ ldr r3, [pc, #500] @ (371c40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419330,15 +419326,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37183e │ │ │ │ ldr r0, [pc, #480] @ (371c44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371868 │ │ │ │ ldr r3, [pc, #476] @ (371c48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37142a │ │ │ │ ldr r3, [pc, #72] @ (371ac0 ) │ │ │ │ @@ -419346,15 +419342,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37142a │ │ │ │ ldr r0, [pc, #456] @ (371c4c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37142a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37183e │ │ │ │ ldr r3, [pc, #436] @ (371c50 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419363,220 +419359,220 @@ │ │ │ │ ldr r3, [pc, #24] @ (371ac0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37183e │ │ │ │ ldr r0, [pc, #416] @ (371c54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371868 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r7 │ │ │ │ + subs r0, r4, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #544] @ (371cf4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + subs r4, r6, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r3, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r1, #200 @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [sp, #280] @ 0x118 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r5, r3 │ │ │ │ + adds r0, r1, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #94 @ 0x5e │ │ │ │ + movs r2, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #166 @ 0xa6 │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r4, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #27 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r4, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + str r0, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2l 0, cr0, [r2], #252 @ 0xfc │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + stc2l 0, cr0, [r2], {63} @ 0x3f │ │ │ │ + asrs r6, r6, #21 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r5 │ │ │ │ + lsrs r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, r6 │ │ │ │ + subs r2, r4, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + asrs r6, r2, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r5, #46] @ 0x2e │ │ │ │ + ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r5, #18 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #27 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #21 │ │ │ │ + lsrs r2, r3, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r7, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #31 │ │ │ │ + asrs r0, r7, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r1 │ │ │ │ + adds r0, r7, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #20 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ blxns r9 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r1, r2 │ │ │ │ + adds r2, r5, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r5, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r5, #32] │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r7, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r4, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmn r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, r6 │ │ │ │ + subs r2, r1, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r0, #28] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + adds r2, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #5 │ │ │ │ + adds r4, r2, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #9 │ │ │ │ + asrs r6, r4, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #880] @ (371f58 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + asrs r2, r4, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #13 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #12 │ │ │ │ + lsrs r0, r6, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r0, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #31 │ │ │ │ + lsrs r6, r2, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #18 │ │ │ │ + lsrs r6, r0, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r3, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #80] @ (371c70 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #20 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r7, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #21 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #320] @ (371d78 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #30 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r3, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #21 │ │ │ │ + lsrs r2, r5, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #24 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r1, [pc, #480] @ (371e34 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #21 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #208] @ (371d2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371712 │ │ │ │ ldr r3, [pc, #200] @ (371d30 ) │ │ │ │ @@ -419584,15 +419580,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 371718 │ │ │ │ ldr r0, [pc, #192] @ (371d34 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371718 │ │ │ │ ldr r3, [pc, #184] @ (371d38 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3716cc │ │ │ │ ldr r3, [pc, #164] @ (371d30 ) │ │ │ │ @@ -419600,23 +419596,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3716d2 │ │ │ │ ldr r0, [pc, #160] @ (371d3c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3716d2 │ │ │ │ ldr r1, [pc, #152] @ (371d40 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #152] @ (371d44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3716dc │ │ │ │ ldr r3, [pc, #140] @ (371d48 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #140] @ (371d4c ) │ │ │ │ movw r2, #6766 @ 0x1a6e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -419631,15 +419627,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (371d30 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37183e │ │ │ │ ldr r0, [pc, #104] @ (371d54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371868 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37183e │ │ │ │ ldr r3, [pc, #88] @ (371d58 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419650,43 +419646,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37183e │ │ │ │ ldr r0, [pc, #68] @ (371d5c ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 371868 │ │ │ │ bl 260e98 │ │ │ │ bl 260d70 │ │ │ │ nop │ │ │ │ subs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, r0 │ │ │ │ + adds r2, r1, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #23 │ │ │ │ + asrs r4, r3, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r2, #25 │ │ │ │ + asrs r4, r6, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r2, #52] @ 0x34 │ │ │ │ + strh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcr 0, 7, r0, cr6, cr15, {1} │ │ │ │ + mcr 0, 6, r0, cr6, cr15, {1} │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #32 │ │ │ │ + lsls r6, r6, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -419742,15 +419738,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (371f40 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -419837,19 +419833,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 25ea58 │ │ │ │ b.n 371ef8 │ │ │ │ bl 260d70 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #10 │ │ │ │ + adds r5, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -420027,15 +420023,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (37228c ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -420157,24 +420153,24 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bl 260d70 │ │ │ │ nop │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r6, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #584] @ 0x248 │ │ │ │ + str r3, [sp, #456] @ 0x1c8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r4, #6] │ │ │ │ + strh r4, [r0, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmdb sl!, {r0, r1, r2, r3, r4, r5} │ │ │ │ - strd r0, r0, [r4, #-252] @ 0xfc │ │ │ │ + ldmdb sl, {r0, r1, r2, r3, r4, r5} │ │ │ │ + stmdb r4!, {r0, r1, r2, r3, r4, r5} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (37263c ) │ │ │ │ add r7, pc │ │ │ │ @@ -420310,15 +420306,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3724d2 │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ b.n 3722b6 │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 372498 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -420426,15 +420422,15 @@ │ │ │ │ bl 436194 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ b.n 3722b6 │ │ │ │ ldr r3, [pc, #172] @ (372648 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3723ae │ │ │ │ ldr r3, [pc, #156] @ (372644 ) │ │ │ │ @@ -420447,15 +420443,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3723ae │ │ │ │ ldr r0, [pc, #128] @ (372650 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -420467,63 +420463,63 @@ │ │ │ │ bpl.w 3722de │ │ │ │ ldr r0, [pc, #108] @ (372654 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3722de │ │ │ │ movs r3, #0 │ │ │ │ b.n 372386 │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 3723cc │ │ │ │ ldr r1, [pc, #76] @ (372658 ) │ │ │ │ ldr r0, [pc, #80] @ (37265c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3976 @ 0xf88 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3724fa │ │ │ │ ldr r2, [pc, #68] @ (372660 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3724f4 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3724f4 │ │ │ │ ldr r0, [pc, #52] @ (372664 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 3724f4 │ │ │ │ bl 260d70 │ │ │ │ ldrh r0, [r4, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #4 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #2 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r1, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r5, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -420537,15 +420533,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 372a80 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (372a84 ) │ │ │ │ @@ -420586,15 +420582,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37273c │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3727ca │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 372782 │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -420623,24 +420619,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (372a90 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #756] @ (372a94 ) │ │ │ │ ldr r1, [pc, #756] @ (372a98 ) │ │ │ │ add.w r3, r9, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 42c8f4 │ │ │ │ @@ -420750,15 +420746,15 @@ │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 3728fe │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 37291e │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25fb80 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -420807,15 +420803,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (372aa4 ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3726cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 372a04 │ │ │ │ movs r6, #4 │ │ │ │ b.n 3728de │ │ │ │ @@ -420844,29 +420840,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (372aa0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 3728da │ │ │ │ ldr r0, [pc, #212] @ (372aac ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3728da │ │ │ │ ldr r1, [pc, #200] @ (372aa8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3728da │ │ │ │ ldr r1, [pc, #176] @ (372aa0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3728da │ │ │ │ ldr r0, [pc, #180] @ (372ab0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3728da │ │ │ │ ldr r3, [pc, #172] @ (372ab4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 372990 │ │ │ │ ldr r3, [pc, #140] @ (372aa0 ) │ │ │ │ @@ -420874,15 +420870,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 372990 │ │ │ │ ldr r0, [pc, #152] @ (372ab8 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 372990 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 372990 │ │ │ │ ldr r1, [pc, #124] @ (372ab4 ) │ │ │ │ @@ -420893,66 +420889,66 @@ │ │ │ │ ldr r1, [pc, #92] @ (372aa0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 372990 │ │ │ │ ldr r0, [pc, #108] @ (372abc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 372990 │ │ │ │ ldr r3, [pc, #100] @ (372ac0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3729a6 │ │ │ │ ldr r3, [pc, #56] @ (372aa0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3729a6 │ │ │ │ ldr r0, [pc, #80] @ (372ac4 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3729a6 │ │ │ │ bl 260d70 │ │ │ │ strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r5, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r1, #28] │ │ │ │ + ldrh r6, [r5, #26] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf7fa0040 │ │ │ │ + @ instruction: 0xf7da0040 │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #24 │ │ │ │ + lsrs r2, r7, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r6, #23 │ │ │ │ + lsrs r4, r2, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #22 │ │ │ │ + lsrs r2, r1, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (372bac ) │ │ │ │ @@ -421031,27 +421027,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 372ba4 │ │ │ │ ldr r0, [pc, #32] @ (372bbc ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 372b08 │ │ │ │ nop │ │ │ │ strh r4, [r6, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r0, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -421119,15 +421115,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 372ce8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 372d7c │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -421179,24 +421175,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (373008 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #704] @ (37300c ) │ │ │ │ ldr r1, [pc, #704] @ (373010 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 42c8f4 │ │ │ │ movs r3, #3 │ │ │ │ @@ -421347,15 +421343,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 372d90 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 372e36 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 372e4c │ │ │ │ ldr r3, [pc, #256] @ (373018 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421368,15 +421364,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (373020 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 372c32 │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 372e5a │ │ │ │ ldr r3, [pc, #212] @ (373024 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -421388,15 +421384,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 372e34 │ │ │ │ ldr r0, [pc, #188] @ (373028 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 372e34 │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 372e5a │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 372e34 │ │ │ │ @@ -421411,15 +421407,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 372e34 │ │ │ │ ldr r0, [pc, #136] @ (37302c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 372e34 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -421444,36 +421440,36 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r0, [r2, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #24] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #220 @ 0xdc │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #544 @ 0x220 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ movs r5, r7 │ │ │ │ - movw r0, #57408 @ 0xe040 │ │ │ │ + @ instruction: 0xf22e0040 │ │ │ │ ldrb r4, [r5, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #5 │ │ │ │ + lsrs r6, r3, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r4, #32 │ │ │ │ + lsrs r4, r0, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (373230 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -421520,15 +421516,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37311c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -421585,25 +421581,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (373248 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (37324c ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 42c8f4 │ │ │ │ movs r3, #3 │ │ │ │ @@ -421648,34 +421644,34 @@ │ │ │ │ beq.w 3730f0 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 3730f0 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ b.n 3731da │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bl 260d70 │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r1, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + movs r2, #142 @ 0x8e │ │ │ │ movs r6, r7 │ │ │ │ - add r4, pc, #336 @ (adr r4, 37339c ) │ │ │ │ + add r4, pc, #208 @ (adr r4, 37331c ) │ │ │ │ movs r5, r7 │ │ │ │ - cdp 0, 1, cr0, cr8, cr0, {2} │ │ │ │ + ldcl 0, cr0, [r8, #256]! @ 0x100 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #184] @ (373320 ) │ │ │ │ @@ -421941,15 +421937,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (373534 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373460 │ │ │ │ ldr r0, [pc, #48] @ (373538 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 373462 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -421961,15 +421957,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (373684 ) │ │ │ │ @@ -422219,15 +422215,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3736b6 │ │ │ │ ldr r0, [pc, #132] @ (37384c ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3736b6 │ │ │ │ cbnz r6, 3737f2 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 3737f2 │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -422271,15 +422267,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #5 │ │ │ │ + lsls r2, r5, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -422338,41 +422334,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 373a18 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730088 │ │ │ │ + b.w 730068 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 373ada │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422425,18 +422421,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 3738fc │ │ │ │ ldrb.w r3, [fp, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 373bc6 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ b.n 373946 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422611,40 +422607,40 @@ │ │ │ │ ldr.w r3, [fp, #208] @ 0xd0 │ │ │ │ ldrh.w r1, [fp, #200] @ 0xc8 │ │ │ │ ldrh.w r0, [r6, #274] @ 0x112 │ │ │ │ add r1, r3 │ │ │ │ blx 25e208 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a804 │ │ │ │ + bl 73a7e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldrb.w r2, [fp, #202] @ 0xca │ │ │ │ ldr r1, [pc, #260] @ (373d8c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422684,15 +422680,15 @@ │ │ │ │ bpl.w 373bd4 │ │ │ │ ldr r0, [pc, #140] @ (373d98 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 373bd4 │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 373bc6 │ │ │ │ @@ -422724,31 +422720,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (373da0 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 373d34 │ │ │ │ blx 25ff9c │ │ │ │ strb r4, [r4, #15] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [ip], #-252 @ 0xffffff04 │ │ │ │ + stc2 0, cr0, [ip], {63} @ 0x3f │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 373e10 │ │ │ │ + bvc.n 373dd0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -422858,18 +422854,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73a804 │ │ │ │ + bl 73a7e4 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -422879,15 +422875,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (373f50 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -423084,39 +423080,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a804 │ │ │ │ + bl 73a7e4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldrb.w r3, [r8, #202] @ 0xca │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (3742b4 ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 3740de │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -423180,15 +423176,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374018 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (3742c0 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 374018 │ │ │ │ ldr r0, [pc, #92] @ (3742c4 ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3740cc │ │ │ │ ldr r0, [pc, #72] @ (3742bc ) │ │ │ │ @@ -423198,15 +423194,15 @@ │ │ │ │ bpl.w 3740cc │ │ │ │ ldr r0, [pc, #68] @ (3742c8 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3740cc │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -423218,18 +423214,18 @@ │ │ │ │ ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r1, [pc, #176] @ (37436c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf714003f │ │ │ │ + @ instruction: 0xf6f4003f │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 37430c │ │ │ │ + bcs.n 3742cc │ │ │ │ movs r7, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 37439c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 37439c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -423257,24 +423253,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 73a804 │ │ │ │ + bl 73a7e4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldrb.w r0, [r5, #202] @ 0xca │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -423283,15 +423279,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (3743a4 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -423377,15 +423373,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ ldr r3, [pc, #696] @ (37471c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 374550 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37452c │ │ │ │ @@ -423475,15 +423471,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37446e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (37472c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37446e │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 373030 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -423503,15 +423499,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (374734 ) │ │ │ │ ldr r3, [pc, #332] @ (374714 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -423522,15 +423518,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ b.n 3744d2 │ │ │ │ ldr r1, [pc, #320] @ (374738 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -423563,15 +423559,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (374740 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a4ec │ │ │ │ + bl 62a4cc │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3745c2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 3746ea │ │ │ │ ldr r7, [pc, #220] @ (374744 ) │ │ │ │ ldr r2, [pc, #224] @ (374748 ) │ │ │ │ @@ -423579,24 +423575,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #208] @ (374750 ) │ │ │ │ ldr r1, [pc, #208] @ (374754 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 42c8f4 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -423619,23 +423615,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3745c2 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3746a6 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ b.n 37458a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bl 260e30 │ │ │ │ bl 260e64 │ │ │ │ nop │ │ │ │ ldr r0, [r2, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -423647,30 +423643,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, sl, #12517376 @ 0xbf0000 │ │ │ │ + and.w r0, sl, #12517376 @ 0xbf0000 │ │ │ │ str r4, [sp, #772] @ 0x304 │ │ │ │ vrsubhn.i d22, , q5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r4, [sp, #484] @ 0x1e4 │ │ │ │ vsri.32 , , #1 │ │ │ │ vraddhn.i d25, , │ │ │ │ - vqdmulh.s , , d26[0] │ │ │ │ + vqdmulh.s , , d10[0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r5, #22 │ │ │ │ + lsrs r2, r1, #22 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r2, #58] @ 0x3a │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 37478c │ │ │ │ + bhi.n 37474c │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r3, [sp, #620] @ 0x26c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (374b20 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -423764,23 +423760,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #128] @ (3748e8 ) │ │ │ │ ldr r1, [pc, #132] @ (3748ec ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 42c8f4 │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -423795,39 +423791,39 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3748c0 │ │ │ │ bl 42c9ac │ │ │ │ b.n 3747ec │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 374888 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ b.n 3747ec │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r3, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r4, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r0, #15 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 37495c │ │ │ │ + bvc.n 37491c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -423929,15 +423925,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 374c82 │ │ │ │ add.w r3, r7, #12544 @ 0x3100 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr.w r3, [r9, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 374f38 │ │ │ │ ldr.w r3, [r9, #244] @ 0xf4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -424015,17 +424011,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 37475c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 374d5c │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #2 │ │ │ │ - bl 6245c4 │ │ │ │ + bl 6245a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -424160,15 +424156,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a4ec │ │ │ │ + bl 62a4cc │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424217,32 +424213,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #584] @ (374f88 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3749b0 │ │ │ │ ldr r2, [pc, #576] @ (374f8c ) │ │ │ │ add r2, pc │ │ │ │ b.n 37499e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 37c83c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 374f34 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 374dcc │ │ │ │ ldr r1, [pc, #524] @ (374f90 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -424280,15 +424276,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ b.n 374cb8 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374ee6 │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -424352,15 +424348,15 @@ │ │ │ │ bpl.n 374e68 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #268] @ (374fa8 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 374e68 │ │ │ │ ldr r3, [pc, #260] @ (374fac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374d08 │ │ │ │ ldr r3, [pc, #204] @ (374f84 ) │ │ │ │ @@ -424372,15 +424368,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #228] @ (374fb0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 374d08 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 374f12 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 374b1e │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -424395,83 +424391,83 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 374e68 │ │ │ │ ldr r0, [pc, #176] @ (374fb8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 374e68 │ │ │ │ ldr r3, [pc, #168] @ (374fbc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374ee0 │ │ │ │ ldr r3, [pc, #100] @ (374f84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 374ee0 │ │ │ │ ldr r0, [pc, #148] @ (374fc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 374ee0 │ │ │ │ bl 260e64 │ │ │ │ ldr r3, [pc, #136] @ (374fc4 ) │ │ │ │ movw r2, #3759 @ 0xeaf │ │ │ │ ldr r1, [pc, #136] @ (374fc8 ) │ │ │ │ ldr r0, [pc, #136] @ (374fcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3992 @ 0xf98 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ str r6, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bics.w r0, r0, #63 @ 0x3f │ │ │ │ + ands.w r0, r0, #63 @ 0x3f │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 7, r0, cr2, cr15, {1} │ │ │ │ + mcr 0, 6, r0, cr2, cr15, {1} │ │ │ │ bl 2f6f62 │ │ │ │ - stcl 0, cr0, [sl, #252] @ 0xfc │ │ │ │ - ldcl 0, cr0, [r8, #-252]! @ 0xffffff04 │ │ │ │ - stcl 0, cr0, [sl, #-252] @ 0xffffff04 │ │ │ │ + stc 0, cr0, [sl, #252]! @ 0xfc │ │ │ │ ldcl 0, cr0, [r8, #-252] @ 0xffffff04 │ │ │ │ + stc 0, cr0, [sl, #-252]! @ 0xffffff04 │ │ │ │ + ldc 0, cr0, [r8, #-252]! @ 0xffffff04 │ │ │ │ + ldcl 0, cr0, [r6], {63} @ 0x3f │ │ │ │ + stcl 0, cr0, [r4], #252 @ 0xfc │ │ │ │ ldcl 0, cr0, [r6], #252 @ 0xfc │ │ │ │ - stc 0, cr0, [r4, #-252] @ 0xffffff04 │ │ │ │ - ldc 0, cr0, [r6, #-252] @ 0xffffff04 │ │ │ │ subs r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r0, #252] @ 0xfc │ │ │ │ - ldc 0, cr0, [sl, #-252]! @ 0xffffff04 │ │ │ │ + ldcl 0, cr0, [r0, #-252]! @ 0xffffff04 │ │ │ │ + ldc 0, cr0, [sl, #-252] @ 0xffffff04 │ │ │ │ bl 212f92 │ │ │ │ - ldc 0, cr0, [ip, #-252] @ 0xffffff04 │ │ │ │ - ldc 0, cr0, [r2], {63} @ 0x3f │ │ │ │ + ldcl 0, cr0, [ip], #252 @ 0xfc │ │ │ │ + @ instruction: 0xebf2003f │ │ │ │ bl 1c4f9e │ │ │ │ - @ instruction: 0xeb9a003f │ │ │ │ + sbcs.w r0, sl, pc, rrx │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], {63} @ 0x3f │ │ │ │ + ldcl 0, cr0, [r6], #-252 @ 0xffffff04 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr], {63} @ 0x3f │ │ │ │ + @ instruction: 0xebee003f │ │ │ │ ldr r3, [pc, #640] @ (375240 ) │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 3, r0, r0, cr15 @ │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + ldc 0, cr0, [r0], #-252 @ 0xffffff04 │ │ │ │ + strh r2, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r2, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424675,15 +424671,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #216] @ 0xd8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 375252 │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -424705,15 +424701,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 375030 │ │ │ │ ldr r0, [pc, #124] @ (3752f0 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 375030 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 36a7d8 │ │ │ │ b.n 37515e │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -424752,24 +424748,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r2!, {r0, r1, r2, r3, r4, r5} │ │ │ │ - str r2, [r5, r2] │ │ │ │ + stmdb r2, {r0, r1, r2, r3, r4, r5} │ │ │ │ + str r2, [r1, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb8fe │ │ │ │ + @ instruction: 0xb8de │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r6, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb8e8 │ │ │ │ + @ instruction: 0xb8c8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrd r0, r0, [sl], #252 @ 0xfc │ │ │ │ + @ instruction: 0xe8da003f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3180] @ 375f88 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r1 │ │ │ │ @@ -424887,17 +424883,17 @@ │ │ │ │ bl 37475c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 375ffe │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6245c4 │ │ │ │ + bl 6245a4 │ │ │ │ b.n 3755f4 │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2844] @ 375f8c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -424986,39 +424982,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2605ac │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2544] @ 375f90 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 3755f4 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -425117,39 +425113,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 2605ac │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2188] @ 375f94 │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3755ba │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 3755f2 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 375a3e │ │ │ │ @@ -425247,15 +425243,15 @@ │ │ │ │ ldr.w r2, [pc, #1876] @ 375f9c │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #260 @ 0x104 │ │ │ │ mov r3, r4 │ │ │ │ - bl 62c288 │ │ │ │ + bl 62c268 │ │ │ │ ldr.w r3, [pc, #1836] @ 375f8c │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -425306,15 +425302,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 375c46 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 25df04 │ │ │ │ mov r0, sl │ │ │ │ - bl 730088 │ │ │ │ + bl 730068 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425412,15 +425408,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 375a3e │ │ │ │ ldr.w r0, [pc, #1396] @ 375fa8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -425543,15 +425539,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1052] @ 375fb8 │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ - bl 62c288 │ │ │ │ + bl 62c268 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -425671,15 +425667,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 373850 │ │ │ │ @@ -425716,15 +425712,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #572] @ (375fc0 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 375b2e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36c190 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425746,15 +425742,15 @@ │ │ │ │ bpl.w 375458 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #492] @ (375fc8 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 375458 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36b24c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425777,15 +425773,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #404] @ (375fd0 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 37549e │ │ │ │ ldr r3, [pc, #392] @ (375fd4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375882 │ │ │ │ @@ -425798,15 +425794,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (375fd8 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 375882 │ │ │ │ ldr r2, [pc, #348] @ (375fdc ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 375642 │ │ │ │ ldr r2, [pc, #276] @ (375fa4 ) │ │ │ │ @@ -425820,15 +425816,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (375fe0 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 375642 │ │ │ │ ldr r3, [pc, #292] @ (375fe4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3753d4 │ │ │ │ @@ -425844,15 +425840,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 3753d4 │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 3759f6 │ │ │ │ ldr r3, [pc, #232] @ (375fec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -425863,15 +425859,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3755ec │ │ │ │ ldr r0, [pc, #208] @ (375ff0 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 3755ec │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3759f6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -425896,15 +425892,15 @@ │ │ │ │ bl 372668 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3759be │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12544 @ 0x3100 │ │ │ │ adds r3, #32 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ b.n 375c82 │ │ │ │ nop │ │ │ │ ldr r6, [r5, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r3, [r4, r5] │ │ │ │ @@ -425913,65 +425909,65 @@ │ │ │ │ vqshl.u64 q10, q7, #63 @ 0x3f │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r3, [r1, #27] │ │ │ │ vqshrn.u64 d17, q14, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37616c │ │ │ │ + b.n 37612c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #968] @ (376378 ) │ │ │ │ + ldr r0, [pc, #840] @ (3762f8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 375fc4 │ │ │ │ + cbz r6, 375fbc │ │ │ │ movs r7, r7 │ │ │ │ add r8, r1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r5, [r6, #13] │ │ │ │ @ instruction: 0xffff3ff0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb702 │ │ │ │ movs r7, r7 │ │ │ │ blx r2 │ │ │ │ movs r0, r0 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + udf #22 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - udf #24 │ │ │ │ + ble.n 375fc4 │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + udf #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 375fd4 │ │ │ │ + ble.n 375f94 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 375fdc │ │ │ │ + bgt.n 375f9c │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3760bc │ │ │ │ + ble.n 37607c │ │ │ │ movs r7, r7 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 375b8a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 3761ec │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 3760d8 │ │ │ │ ldr r1, [pc, #452] @ (3761f4 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -425986,15 +425982,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 3755ba │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r8 │ │ │ │ - bl 730088 │ │ │ │ + bl 730068 │ │ │ │ b.w 3755f4 │ │ │ │ movs r6, #2 │ │ │ │ b.n 376056 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -426029,25 +426025,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 375c38 │ │ │ │ ldr r0, [pc, #312] @ (376200 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 375906 │ │ │ │ ldr r1, [pc, #296] @ (376204 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 3755ba │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 375906 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375a3e │ │ │ │ @@ -426060,15 +426056,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 375a3e │ │ │ │ ldr r0, [pc, #232] @ (37620c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 375a3e │ │ │ │ movs r6, #2 │ │ │ │ b.n 375b8a │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -426091,15 +426087,15 @@ │ │ │ │ bpl.w 375b2e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (376214 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 375b2e │ │ │ │ ldr r3, [pc, #128] @ (376210 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375b1e │ │ │ │ ldr r3, [pc, #92] @ (3761fc ) │ │ │ │ @@ -426111,52 +426107,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 375b1e │ │ │ │ ldr r3, [pc, #64] @ (376208 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375b0e │ │ │ │ ldr r3, [pc, #40] @ (3761fc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 375b0e │ │ │ │ ldr r0, [pc, #56] @ (37621c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 375b0e │ │ │ │ bl 260e30 │ │ │ │ blx 25ff9c │ │ │ │ b.n 3769d6 │ │ │ │ vaddw.u , , d8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 376284 │ │ │ │ + bgt.n 376244 │ │ │ │ movs r7, r7 │ │ │ │ b.n 376896 │ │ │ │ vqshrn.u64 d17, q14, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3761f4 │ │ │ │ + bls.n 3761b4 │ │ │ │ movs r7, r7 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 376262 │ │ │ │ + cbz r2, 37625a │ │ │ │ movs r7, r7 │ │ │ │ - uxtb r2, r6 │ │ │ │ + uxtb r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 376288 │ │ │ │ + bls.n 376248 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2960] @ 376dc4 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -426324,15 +426320,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 376c00 │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #226] @ 0xe2 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3765be │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 36c7cc │ │ │ │ @@ -426510,15 +426506,15 @@ │ │ │ │ ldr.w r0, [pc, #2060] @ 376e0c │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #2060] @ 376e10 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ - bl 730038 │ │ │ │ + bl 730018 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -426569,19 +426565,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1912] @ 376e1c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 3765ee │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 730088 │ │ │ │ + bl 730068 │ │ │ │ b.n 37646c │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3766be │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -426630,15 +426626,15 @@ │ │ │ │ ldreq.w r3, [r9, #416] @ 0x1a0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 25dbcc │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -426795,15 +426791,15 @@ │ │ │ │ ldr.w r3, [pc, #1304] @ 376e08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3768d2 │ │ │ │ ldr.w r0, [pc, #1324] @ 376e28 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3768d2 │ │ │ │ ldr.w r3, [pc, #1228] @ 376dd4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3762ca │ │ │ │ ldr.w r2, [pc, #1304] @ 376e2c │ │ │ │ @@ -426959,15 +426955,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #932] @ (376e34 ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #276 @ 0x114 │ │ │ │ - bl 62c288 │ │ │ │ + bl 62c268 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -426988,15 +426984,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 376d12 │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 376d0c │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -427085,29 +427081,29 @@ │ │ │ │ bpl.w 3765be │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #624] @ (376e44 ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3765be │ │ │ │ ldr r3, [pc, #580] @ (376e24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3768d2 │ │ │ │ ldr r3, [pc, #540] @ (376e08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3768d2 │ │ │ │ ldr r0, [pc, #592] @ (376e48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3768d2 │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 37646c │ │ │ │ ldr.w r2, [r4, #416] @ 0x1a0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #308] @ 0x134 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -427151,15 +427147,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 376d12 │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 376d0c │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -427195,15 +427191,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (376e08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3765be │ │ │ │ ldr r0, [pc, #356] @ (376e50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3765be │ │ │ │ mov r6, r8 │ │ │ │ b.w 37646c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 3767ce │ │ │ │ movs r2, #15 │ │ │ │ @@ -427246,30 +427242,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3769b2 │ │ │ │ ldr r0, [pc, #248] @ (376e58 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3769b2 │ │ │ │ ldr r3, [pc, #232] @ (376e5c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37699e │ │ │ │ ldr r3, [pc, #136] @ (376e08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37699e │ │ │ │ ldr r0, [pc, #212] @ (376e60 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37699e │ │ │ │ ldr r3, [pc, #204] @ (376e64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376a88 │ │ │ │ ldr r3, [pc, #100] @ (376e08 ) │ │ │ │ @@ -427280,96 +427276,96 @@ │ │ │ │ ldr r0, [pc, #184] @ (376e68 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 376a88 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #80] @ (376e18 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #32] @ (376df0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 376d2c │ │ │ │ + bvc.n 376cec │ │ │ │ movs r7, r7 │ │ │ │ blxns fp │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 376dc4 │ │ │ │ + bpl.n 376d84 │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 376dc8 │ │ │ │ + bpl.n 376d88 │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 376e0c │ │ │ │ + bmi.n 376dcc │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 376e08 │ │ │ │ + bmi.n 376dc8 │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 376e0c │ │ │ │ + bmi.n 376dcc │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 376e00 │ │ │ │ + bmi.n 376dc0 │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 376df4 │ │ │ │ + bmi.n 376db4 │ │ │ │ movs r7, r7 │ │ │ │ mov lr, sl │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bmi.n 376dac │ │ │ │ + bmi.n 376d6c │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 376e10 │ │ │ │ + bcc.n 376dd0 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #32 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r3, [r1, #16] │ │ │ │ @ instruction: 0xffff45e4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcc.n 376e54 │ │ │ │ + bcs.n 376e14 │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 376d4c │ │ │ │ + bvs.n 376f0c │ │ │ │ movs r7, r7 │ │ │ │ bics r4, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #928 @ 0x3a0 │ │ │ │ + add r4, sp, #800 @ 0x320 │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 376d9c │ │ │ │ + beq.n 376d5c │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #150 @ 0x96 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ vsli.64 q11, , #63 @ 0x3f │ │ │ │ @ instruction: 0xffff5bd9 │ │ │ │ @ instruction: 0xffff4a94 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 376d98 │ │ │ │ + bne.n 376d58 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #816 @ 0x330 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 376ea4 │ │ │ │ + bne.n 376e64 │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 376e34 │ │ │ │ + bne.n 376df4 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 376da0 │ │ │ │ + beq.n 376f60 │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #564] @ (3770a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376a4a │ │ │ │ ldr r3, [pc, #556] @ (3770a8 ) │ │ │ │ @@ -427380,15 +427376,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #548] @ (3770ac ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 376a4a │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 376cfe │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 37646c │ │ │ │ @@ -427404,15 +427400,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 376a32 │ │ │ │ ldr r0, [pc, #488] @ (3770b4 ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 376a32 │ │ │ │ ldr r3, [pc, #476] @ (3770b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376c42 │ │ │ │ ldr r3, [pc, #448] @ (3770a8 ) │ │ │ │ @@ -427423,15 +427419,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #452] @ (3770bc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 376c42 │ │ │ │ ldr r3, [pc, #428] @ (3770b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376acc │ │ │ │ ldr r3, [pc, #400] @ (3770a8 ) │ │ │ │ @@ -427442,15 +427438,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #412] @ (3770c0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 376acc │ │ │ │ ldr r3, [pc, #364] @ (3770a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376e9a │ │ │ │ ldr r3, [pc, #356] @ (3770a8 ) │ │ │ │ @@ -427478,15 +427474,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #328] @ (3770c8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 376b2c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a268 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3769a0 │ │ │ │ @@ -427519,15 +427515,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37646c │ │ │ │ ldr r0, [pc, #220] @ (3770d0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 37646c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #208] @ (3770d4 ) │ │ │ │ movw r2, #4720 @ 0x1270 │ │ │ │ ldr r1, [pc, #204] @ (3770d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -427546,15 +427542,15 @@ │ │ │ │ bpl.w 376b4c │ │ │ │ ldr r0, [pc, #176] @ (3770e0 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 376b4c │ │ │ │ ldr r3, [pc, #156] @ (3770e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376d24 │ │ │ │ @@ -427563,26 +427559,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 376d24 │ │ │ │ ldr r0, [pc, #136] @ (3770e8 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 37646c │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 376d1a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #116] @ (3770ec ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 376f4c │ │ │ │ ldr r3, [pc, #100] @ (3770f0 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #96] @ (3770f4 ) │ │ │ │ ldr r0, [pc, #100] @ (3770f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -427590,53 +427586,53 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bl 260e00 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 376ff8 │ │ │ │ + bne.n 376fb8 │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 377060 │ │ │ │ + beq.n 377020 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3770b4 │ │ │ │ + beq.n 377074 │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 37705c │ │ │ │ + beq.n 37701c │ │ │ │ movs r7, r7 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ str r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r3, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #512] @ 0x200 │ │ │ │ movs r7, r7 │ │ │ │ cmn r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #248] @ 0xf8 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (3771c0 ) │ │ │ │ @@ -427664,15 +427660,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 377182 │ │ │ │ ldr r2, [pc, #120] @ (3771c8 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 719768 │ │ │ │ + bl 719748 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -427705,15 +427701,15 @@ │ │ │ │ bl 36cd10 │ │ │ │ b.n 377182 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ subs r3, #60 @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #632] @ (377444 ) │ │ │ │ + ldr r5, [pc, #504] @ (3773c4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #202 @ 0xca │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -427817,15 +427813,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 377274 │ │ │ │ ldr r0, [pc, #44] @ (377320 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 377274 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ subs r2, #98 @ 0x62 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #44 @ 0x2c │ │ │ │ @@ -427834,15 +427830,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #174 @ 0xae │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r2, [pc, #1008] @ (37770c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -427972,15 +427968,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (3774c8 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 377470 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ subs r1, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #222 @ 0xde │ │ │ │ @@ -427989,15 +427985,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r4, r5} │ │ │ │ + ldmia r4, {r1, r4} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -428083,15 +428079,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (3775f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 377520 │ │ │ │ ldr r0, [pc, #44] @ (3775f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 377520 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r7, #104 @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -428101,15 +428097,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #234 @ 0xea │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r6} │ │ │ │ + ldmia r3!, {r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428235,15 +428231,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 377652 │ │ │ │ ldr r0, [pc, #40] @ (377788 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 377652 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r6, #58 @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #20 │ │ │ │ @@ -428252,15 +428248,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (3778b4 ) │ │ │ │ @@ -428295,15 +428291,15 @@ │ │ │ │ add.w r8, r8, #120 @ 0x78 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 37781c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -428369,15 +428365,15 @@ │ │ │ │ bl 36a354 │ │ │ │ b.n 37783e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1, {r1, r6} │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ movs r7, r7 │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -428450,15 +428446,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 3778ec │ │ │ │ ldr r0, [pc, #76] @ (3779d8 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 3778ec │ │ │ │ cbz r2, 3779ba │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 3779ba │ │ │ │ @@ -428476,15 +428472,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -428627,15 +428623,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (377ba0 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 377b4c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r2, #58 @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -428644,15 +428640,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -428768,15 +428764,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 377c02 │ │ │ │ ldr r0, [pc, #52] @ (377d20 ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 377c02 │ │ │ │ movs r2, #0 │ │ │ │ b.n 377c5c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #142 @ 0x8e │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -428788,15 +428784,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #210 @ 0xd2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r4, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428930,15 +428926,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 377d7e │ │ │ │ ldr r0, [pc, #44] @ (377ec8 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 377d7e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ cmp r7, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ @@ -428947,15 +428943,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r3!, {r2, r4} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 377fd8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -429029,15 +429025,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 377ef4 │ │ │ │ ldr r0, [pc, #76] @ (377fe8 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 377ef4 │ │ │ │ cbnz r2, 377fc8 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 377fc8 │ │ │ │ @@ -429055,15 +429051,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -429128,15 +429124,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 3780e8 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 3780e8 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -429164,32 +429160,32 @@ │ │ │ │ b.n 3780a0 │ │ │ │ add r3, pc, #160 @ (adr r3, 3781a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #136 @ (adr r3, 3781a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #116 @ (adr r3, 3781a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #100 @ (adr r3, 3781a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -429289,15 +429285,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3783d6 │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 7281f8 │ │ │ │ + bl 7281d8 │ │ │ │ cbnz r0, 3782b8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -429396,15 +429392,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37822a │ │ │ │ ldr r0, [pc, #48] @ (3783fc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37822a │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 378304 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ cmp r2, #126 @ 0x7e │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -429415,15 +429411,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0056 │ │ │ │ + bkpt 0x0036 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (378648 ) │ │ │ │ @@ -429460,15 +429456,15 @@ │ │ │ │ bhi.w 37863e │ │ │ │ add.w r4, r4, #5600 @ 0x15e0 │ │ │ │ adds r4, #30 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37863e │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -429493,23 +429489,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -429519,29 +429515,29 @@ │ │ │ │ ldrh.w r1, [r2, #3272] @ 0xcc8 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 3785c0 │ │ │ │ ldrh.w r2, [r2, #3274] @ 0xcca │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 3785c0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 378634 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -429592,15 +429588,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 37862c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -429770,15 +429766,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37877c │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 730834 │ │ │ │ + bl 730814 │ │ │ │ ldr.w r2, [pc, #2528] @ 3791bc │ │ │ │ ldr.w r3, [pc, #2516] @ 3791b4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ eors r2, r3 │ │ │ │ @@ -429795,15 +429791,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 37876a │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ ldr.w r1, [sl, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ ldr.w r2, [sl, #72] @ 0x48 │ │ │ │ str.w r1, [sl, #8] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldrd r3, r2, [r2, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378ae2 │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ @@ -429873,15 +429869,15 @@ │ │ │ │ ldr.w r1, [pc, #2264] @ 3791cc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [sl] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r4, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [sl, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -430085,15 +430081,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r1, lr │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1712] @ 3791e8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r4, r2, #31 │ │ │ │ bmi.w 3789f0 │ │ │ │ @@ -430108,15 +430104,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 378b80 │ │ │ │ ldr.w r0, [pc, #1656] @ 3791f0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ b.n 378aca │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r0, r2, #31 │ │ │ │ @@ -430218,15 +430214,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 378ac6 │ │ │ │ ldr.w r0, [pc, #1420] @ 379234 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 378ac6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh.w r6, [r3, #76] @ 0x4c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 37a3d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ @@ -430308,15 +430304,15 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 382af4 │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -430633,15 +430629,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r1 │ │ │ │ ands r7, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ - bl 730038 │ │ │ │ + bl 730018 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r8, [r0, #24] │ │ │ │ clz r2, r2 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ strd r8, r8, [r0, #32] │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -430695,101 +430691,101 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #206 @ 0xce │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r4, #110 @ 0x6e │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #2 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r3!, {} │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb87e │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r3, r3 │ │ │ │ + adds r0, r7, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb8d2 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb7e6 │ │ │ │ + @ instruction: 0xb7c6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb706 │ │ │ │ + @ instruction: 0xb6e6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb776 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb78a │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb6b2 │ │ │ │ + @ instruction: 0xb692 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb706 │ │ │ │ + @ instruction: 0xb6e6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb6f2 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb726 │ │ │ │ + @ instruction: 0xb706 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb73a │ │ │ │ + @ instruction: 0xb71a │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb62a │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + @ instruction: 0xb63a │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #440 @ 0x1b8 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r2, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #118 @ 0x76 │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #198 @ 0xc6 │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r7, #14 │ │ │ │ + asrs r6, r3, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r2, r7, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r6, #31 │ │ │ │ - vsubl.u , d15, d24 │ │ │ │ + vsubl.u , d15, d8 │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [pc, #3200] @ 379ee0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [pc, #3200] @ 379ee4 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #3196] @ 379ee8 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r5, #2240] @ 0x8c0 │ │ │ │ ldr r6, [r1, #64] @ 0x40 │ │ │ │ @@ -430946,15 +430942,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 379ef4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 378aca │ │ │ │ ldr.w r3, [pc, #2700] @ 379ef8 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [pc, #2700] @ 379efc │ │ │ │ movw r2, #7393 @ 0x1ce1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -430991,15 +430987,15 @@ │ │ │ │ lsls r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 730088 │ │ │ │ + bl 730068 │ │ │ │ b.w 378aca │ │ │ │ uxtb r2, r4 │ │ │ │ cmp r2, #35 @ 0x23 │ │ │ │ bhi.w 37ad92 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3795da │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -431110,15 +431106,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 378ac6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2300] @ 379f04 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 378ac6 │ │ │ │ ldr.w r3, [pc, #2288] @ 379f08 │ │ │ │ add r3, pc │ │ │ │ add r3, r2 │ │ │ │ ldr.w r5, [r3, #1324] @ 0x52c │ │ │ │ b.n 3790c2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -431144,15 +431140,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 379674 │ │ │ │ ldr.w r0, [pc, #2212] @ 379f10 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 378aca │ │ │ │ sub.w r9, r9, #4 │ │ │ │ cmp.w r9, #26 │ │ │ │ bhi.w 379556 │ │ │ │ add r3, pc, #8 @ (adr r3, 379694 ) │ │ │ │ ldr.w r1, [r3, r9, lsl #2] │ │ │ │ @@ -431195,30 +431191,30 @@ │ │ │ │ lsls r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 378aca │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 62a73c │ │ │ │ + bl 62a71c │ │ │ │ b.w 378aca │ │ │ │ ldr.w r3, [pc, #2044] @ 379f14 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 379746 │ │ │ │ ldr.w r3, [pc, #1996] @ 379ef0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3791a2 │ │ │ │ ldr.w r0, [pc, #2020] @ 379f18 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3791a2 │ │ │ │ ldr.w r3, [pc, #2004] @ 379f1c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -431226,15 +431222,15 @@ │ │ │ │ ldr.w r3, [pc, #1944] @ 379ef0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3791a2 │ │ │ │ ldr.w r0, [pc, #1976] @ 379f20 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3791a2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [r3, #3792] @ 0xed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 379a0c │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -431323,15 +431319,15 @@ │ │ │ │ ldr.w r3, [pc, #1660] @ 379ef0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37988a │ │ │ │ ldr.w r0, [pc, #1704] @ 379f2c │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ movw r8, #261 @ 0x105 │ │ │ │ b.w 378aca │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ movs r2, #1 │ │ │ │ bl 36e7e8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -431906,55 +431902,55 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 372668 │ │ │ │ mov r8, r0 │ │ │ │ b.n 379d14 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 379ea8 │ │ │ │ nop │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #172 @ 0xac │ │ │ │ + movs r0, #140 @ 0x8c │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r3, r5, r7} │ │ │ │ + stmia r1!, {r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb702 │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r6, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r2, #28] │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #736 @ 0x2e0 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r2, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #592 @ (adr r0, 37a16c ) │ │ │ │ + add r0, pc, #464 @ (adr r0, 37a0ec ) │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + strh r2, [r2, #0] │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r4, r5 │ │ │ │ + sxtb r4, r1 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r2, r4 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #0 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 379ea8 │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 379e9a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -431997,15 +431993,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3788e4 │ │ │ │ ldr.w r0, [pc, #3168] @ 37ac18 │ │ │ │ ldrh.w r2, [sl, #12] │ │ │ │ ldrh.w r1, [sl, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 3788e4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378ac6 │ │ │ │ ldr.w r3, [pc, #3140] @ 37ac1c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -432016,15 +432012,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 378ac6 │ │ │ │ ldr.w r0, [pc, #3112] @ 37ac20 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 378ac6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37a044 │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 378aca │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -432040,30 +432036,30 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37a00a │ │ │ │ ldr.w r0, [pc, #3056] @ 37ac28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37a00a │ │ │ │ ldr.w r3, [pc, #3036] @ 37ac24 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a00a │ │ │ │ ldr.w r3, [pc, #3008] @ 37ac14 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37a00a │ │ │ │ ldr.w r0, [pc, #3016] @ 37ac2c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37a00a │ │ │ │ ldr.w r3, [pc, #3008] @ 37ac30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378a66 │ │ │ │ ldr.w r3, [pc, #2964] @ 37ac14 │ │ │ │ @@ -432074,15 +432070,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [pc, #2976] @ 37ac34 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 378a66 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a138 │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 378aca │ │ │ │ @@ -432098,15 +432094,15 @@ │ │ │ │ bpl.w 378f68 │ │ │ │ ldr.w r0, [pc, #2912] @ 37ac3c │ │ │ │ mov r3, r7 │ │ │ │ ldrh r1, [r1, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 378f84 │ │ │ │ b.w 378f6e │ │ │ │ ldr.w r3, [pc, #2884] @ 37ac40 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432121,15 +432117,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2852] @ 37ac48 │ │ │ │ ldrh r1, [r2, #32] │ │ │ │ add r0, pc │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 379056 │ │ │ │ ldr.w r3, [pc, #2832] @ 37ac4c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a0b0 │ │ │ │ ldr.w r3, [pc, #2764] @ 37ac14 │ │ │ │ @@ -432137,15 +432133,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37a0b0 │ │ │ │ ldr.w r0, [pc, #2808] @ 37ac50 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37a0b0 │ │ │ │ ldr.w r3, [pc, #2776] @ 37ac40 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3794aa │ │ │ │ ldr.w r3, [pc, #2716] @ 37ac14 │ │ │ │ @@ -432190,15 +432186,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 378cfe │ │ │ │ ldr.w r0, [pc, #2664] @ 37ac5c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 378cfe │ │ │ │ ldr.w r3, [pc, #2652] @ 37ac60 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378c62 │ │ │ │ ldr.w r3, [pc, #2560] @ 37ac14 │ │ │ │ @@ -432210,15 +432206,15 @@ │ │ │ │ uxtb r2, r4 │ │ │ │ ldr.w r0, [pc, #2620] @ 37ac64 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #8, #4 │ │ │ │ strd r6, r8, [sp, #8] │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 378c62 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ tst.w r6, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 3790c2 │ │ │ │ @@ -432333,15 +432329,15 @@ │ │ │ │ ldr.w r3, [pc, #2188] @ 37ac14 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37a360 │ │ │ │ ldr.w r0, [pc, #2268] @ 37ac70 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37a360 │ │ │ │ bic.w r1, r1, r0 │ │ │ │ b.n 37a342 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ @@ -432388,15 +432384,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37a3d6 │ │ │ │ ldr.w r0, [pc, #2116] @ 37ac78 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37a3d6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ uxth r5, r6 │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ bcs.w 378ac6 │ │ │ │ @@ -432423,15 +432419,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3790c2 │ │ │ │ ldr.w r0, [pc, #2024] @ 37ac80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 3790c2 │ │ │ │ ldr.w r3, [pc, #2012] @ 37ac84 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 37a4c0 │ │ │ │ ldr.w r3, [pc, #1888] @ 37ac14 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -432453,26 +432449,26 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 379640 │ │ │ │ ldr.w r0, [pc, #1948] @ 37ac8c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 379640 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #1928] @ 37ac90 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp r4, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 378d4c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -432487,15 +432483,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 379674 │ │ │ │ ldr.w r0, [pc, #1860] @ 37ac98 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 379674 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r5, r2, #128 @ 0x80 │ │ │ │ ldrb.w r3, [r2, #37] @ 0x25 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.w 37ab26 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -432581,19 +432577,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37a6b2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movs r0, #1 │ │ │ │ add.w r5, r3, #6368 @ 0x18e0 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 378aca │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ str.w r6, [r3, #3276] @ 0xccc │ │ │ │ b.w 378aca │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -432625,15 +432621,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 37a64a │ │ │ │ ldr.w r0, [pc, #1488] @ 37aca0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37a64a │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 378aca │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 378aca │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r1, #8 │ │ │ │ @@ -432741,15 +432737,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1204] @ 37aca8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 37a92c │ │ │ │ add r3, pc, #8 @ (adr r3, 37a810 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -432855,15 +432851,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ bl 36cd10 │ │ │ │ mov r8, r0 │ │ │ │ b.w 378aca │ │ │ │ ldr r0, [pc, #940] @ (37acb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37a8ae │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -432887,15 +432883,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 378ac6 │ │ │ │ ldr r0, [pc, #868] @ (37acb8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 378ac6 │ │ │ │ ldr.w r3, [r2, #3824] @ 0xef0 │ │ │ │ cmp r3, r5 │ │ │ │ blt.n 37a988 │ │ │ │ ldrh.w r2, [r2, #3828] @ 0xef4 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -432910,15 +432906,15 @@ │ │ │ │ b.w 378aca │ │ │ │ movw r8, #16673 @ 0x4121 │ │ │ │ b.w 378aca │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #800] @ (37acbc ) │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 37907e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -432951,28 +432947,28 @@ │ │ │ │ add.w r7, r3, #22400 @ 0x5780 │ │ │ │ add.w r9, r3, #23424 @ 0x5b80 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ add.w r9, r9, #120 @ 0x78 │ │ │ │ b.n 37aa1e │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r6 │ │ │ │ - bl 62b11c │ │ │ │ + bl 62b0fc │ │ │ │ cmp r7, r9 │ │ │ │ beq.w 378aca │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 37aa18 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 37aa10 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 62b114 │ │ │ │ + bl 62b0f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37aa10 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 690124 │ │ │ │ + bl 690104 │ │ │ │ b.n 37aa10 │ │ │ │ ldr r0, [pc, #640] @ (37acc0 ) │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37a9ea │ │ │ │ ldr r0, [pc, #456] @ (37ac14 ) │ │ │ │ @@ -432981,15 +432977,15 @@ │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 37a9ea │ │ │ │ ldr r0, [pc, #620] @ (37acc4 ) │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 37a9ea │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 378aca │ │ │ │ adds r5, #1 │ │ │ │ beq.n 37aaec │ │ │ │ @@ -433135,101 +433131,101 @@ │ │ │ │ mov r8, r0 │ │ │ │ b.n 37abbc │ │ │ │ nop │ │ │ │ subs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #832 @ 0x340 │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ movs r7, r7 │ │ │ │ movs r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #840 @ (adr r7, 37af6c ) │ │ │ │ + add r7, pc, #712 @ (adr r7, 37aeec ) │ │ │ │ movs r7, r7 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #240 @ (adr r7, 37ad1c ) │ │ │ │ + add r7, pc, #112 @ (adr r7, 37ac9c ) │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #72 @ (adr r7, 37ac78 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 37aff8 ) │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #928 @ (adr r2, 37afe8 ) │ │ │ │ + add r2, pc, #800 @ (adr r2, 37af68 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r1, sp, #984 @ 0x3d8 │ │ │ │ + add r1, sp, #856 @ 0x358 │ │ │ │ movs r7, r7 │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #800 @ (adr r5, 37af74 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 37aef4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #512 @ (adr r2, 37ae58 ) │ │ │ │ + add r2, pc, #384 @ (adr r2, 37add8 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #696 @ (adr r3, 37af18 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 37ae98 ) │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #344 @ (adr r2, 37adc0 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 37ad40 ) │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r7, #4 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #168 @ (adr r6, 37ad1c ) │ │ │ │ + add r6, pc, #40 @ (adr r6, 37ac9c ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #760 @ (adr r0, 37af74 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 37aef4 ) │ │ │ │ movs r7, r7 │ │ │ │ adds r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #1008 @ (adr r5, 37b074 ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 37aff4 ) │ │ │ │ movs r7, r7 │ │ │ │ movs r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ add r8, sl │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #576 @ (adr r1, 37aed0 ) │ │ │ │ + add r1, pc, #448 @ (adr r1, 37ae50 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #816 @ (adr r0, 37afc4 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 37af44 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #952 @ (adr r0, 37b054 ) │ │ │ │ + add r0, pc, #824 @ (adr r0, 37afd4 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #12] │ │ │ │ + strh r6, [r2, #12] │ │ │ │ movs r7, r7 │ │ │ │ cmn r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #168 @ (adr r0, 37ad54 ) │ │ │ │ + add r0, pc, #40 @ (adr r0, 37acd4 ) │ │ │ │ movs r7, r7 │ │ │ │ str r0, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r7, [sp, #544] @ 0x220 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #520] @ 0x208 │ │ │ │ + ldr r7, [sp, #392] @ 0x188 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #232 @ (adr r1, 37ada8 ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 37ad28 ) │ │ │ │ movs r7, r7 │ │ │ │ adds r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [pc, #1300] @ 37b1e0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37ab8c │ │ │ │ ldr.w r3, [pc, #1288] @ 37b1e4 │ │ │ │ @@ -433238,15 +433234,15 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37ab8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [pc, #1276] @ 37b1e8 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3792] @ 0xed0 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37ab8c │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ movs r2, #1 │ │ │ │ bl 377ba4 │ │ │ │ mov r8, r0 │ │ │ │ b.w 378aca │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ @@ -433311,15 +433307,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 378ac6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #1048] @ 37b1f0 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 378ac6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -433452,15 +433448,15 @@ │ │ │ │ b.n 37af44 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 37af8e │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37af40 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62b114 │ │ │ │ + bl 62b0f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37af40 │ │ │ │ ldr r1, [pc, #668] @ (37b1f4 ) │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433474,15 +433470,15 @@ │ │ │ │ ldr r3, [pc, #620] @ (37b1e4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3790c2 │ │ │ │ ldr r0, [pc, #632] @ (37b1fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 3790c2 │ │ │ │ ldr r1, [pc, #624] @ (37b200 ) │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 37af5c │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs r3, r7, #0 │ │ │ │ @@ -433546,23 +433542,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 36cd10 │ │ │ │ mov r8, r0 │ │ │ │ b.w 378aca │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -433626,15 +433622,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37a1c8 │ │ │ │ ldr r0, [pc, #220] @ (37b208 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.w 37a1c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3272] @ 0xcc8 │ │ │ │ b.w 3790c2 │ │ │ │ movs r5, #0 │ │ │ │ b.w 3790c2 │ │ │ │ @@ -433663,15 +433659,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b0a0 │ │ │ │ ldr r0, [pc, #132] @ (37b210 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37b0a0 │ │ │ │ ldr r3, [pc, #124] @ (37b214 ) │ │ │ │ movw r2, #6232 @ 0x1858 │ │ │ │ ldr r1, [pc, #120] @ (37b218 ) │ │ │ │ ldr r0, [pc, #124] @ (37b21c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -433697,58 +433693,58 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #808] @ 0x328 │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 37b24c │ │ │ │ + bcc.n 37b20c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #112] @ (37b26c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #800] @ 0x320 │ │ │ │ + ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x002a │ │ │ │ + bkpt 0x000a │ │ │ │ movs r5, r7 │ │ │ │ movs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ movs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + ldrsh r2, [r4, r6] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r4, r1, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldr r2, [r5, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r0, [sp, #816] @ 0x330 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r2, #10 │ │ │ │ + lsls r4, r6, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ movs r7, r7 │ │ │ │ - strd r0, r0, [r4, #-280] @ 0x118 │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + stmdb r4!, {r1, r2, r6} │ │ │ │ + lsls r4, r3, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldr r2, [r7, r6] │ │ │ │ movs r7, r7 │ │ │ │ - stmdb ip!, {r1, r2, r6} │ │ │ │ + stmdb ip, {r1, r2, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71c684 │ │ │ │ + bl 71c664 │ │ │ │ cbnz r0, 37b25c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -433817,15 +433813,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (37b498 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r3, [pc, #348] @ (37b49c ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37b3ea │ │ │ │ @@ -433848,19 +433844,19 @@ │ │ │ │ bne.n 37b46c │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37b40e │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ b.n 37b38e │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -433872,15 +433868,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 25df00 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 25e2bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433898,15 +433894,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37b34a │ │ │ │ ldr r0, [pc, #168] @ (37b4a8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 37b34a │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #192] @ 0xc0 │ │ │ │ @@ -433918,28 +433914,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 2605ac │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr r1, [pc, #92] @ (37b4ac ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 37b3ba │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37b38e │ │ │ │ @@ -433954,30 +433950,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b3e6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (37b4b4 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37b3e6 │ │ │ │ vld4.16 {d0-d3}, [r2 :128], r6 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #880] @ (37b814 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r4, #8] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037b4b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -434036,15 +434032,15 @@ │ │ │ │ bl 371f44 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ b.n 37b4f6 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (37b7b8 ) │ │ │ │ @@ -434072,15 +434068,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (37b7c4 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -434109,19 +434105,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37b6b6 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37b62a │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 25df04 │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -434147,43 +434143,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 25e2bc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37b78e │ │ │ │ movs r7, #0 │ │ │ │ b.n 37b62a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ b.n 37b62a │ │ │ │ ldr r3, [pc, #264] @ (37b7cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b5ea │ │ │ │ ldr r3, [pc, #260] @ (37b7d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b5ea │ │ │ │ ldr r0, [pc, #252] @ (37b7d4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37b5ea │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -434264,34 +434260,34 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37b6b2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (37b7dc ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37b6b2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movt r0, #18534 @ 0x4866 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6b60066 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5e40066 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrb r2, [r1, r6] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037b7e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -434323,25 +434319,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (37b8a4 ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ ldr r3, [pc, #88] @ (37b8a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37b882 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 25df04 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df04 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -434356,24 +434352,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b856 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (37b8b4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37b856 │ │ │ │ and.w r0, lr, #15073280 @ 0xe60000 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -434391,15 +434387,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ ldr r3, [pc, #164] @ (37b9a8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37b97e │ │ │ │ cbnz r6, 37b972 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -434410,29 +434406,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 2605ac │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73a804 │ │ │ │ + bl 73a7e4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldr r1, [pc, #104] @ (37b9ac ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -434453,26 +434449,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b90e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (37b9b8 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37b90e │ │ │ │ @ instruction: 0xf3780066 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -434490,15 +434486,15 @@ │ │ │ │ ldrh.w r2, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ ldr r3, [pc, #124] @ (37ba80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37ba54 │ │ │ │ cbnz r6, 37ba48 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -434508,15 +434504,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -434537,26 +434533,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ba0c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (37ba90 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37ba0c │ │ │ │ nop │ │ │ │ @ instruction: 0xf2760066 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ mov ip, lr │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037ba94 : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #229] @ 0xe5 │ │ │ │ @@ -434845,15 +434841,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (37be20 ) │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37bc82 │ │ │ │ ldr r1, [pc, #92] @ (37be24 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37bb6a │ │ │ │ ldr r1, [pc, #72] @ (37be1c ) │ │ │ │ @@ -434865,37 +434861,37 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (37be28 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37bb6a │ │ │ │ blx 25ff9c │ │ │ │ @ instruction: 0xf12e0066 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #8 │ │ │ │ + lsls r0, r6, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r1, #8 │ │ │ │ + lsls r2, r5, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r6, #3 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r6, #3 │ │ │ │ + lsls r0, r2, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ + ldrh r6, [r6, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037be2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -435202,15 +435198,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37c008 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (37c458 ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37c008 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 37bf30 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -435238,15 +435234,15 @@ │ │ │ │ bpl.w 37c008 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (37c460 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37c008 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -435347,15 +435343,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 37bfe6 │ │ │ │ ldr r0, [pc, #364] @ (37c468 ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 37bfe6 │ │ │ │ ldr r3, [pc, #336] @ (37c46c ) │ │ │ │ @@ -435368,15 +435364,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37c0ca │ │ │ │ ldr r0, [pc, #316] @ (37c470 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 37c0ca │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -435394,15 +435390,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37c214 │ │ │ │ ldr r0, [pc, #260] @ (37c478 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37c214 │ │ │ │ ldr r3, [pc, #236] @ (37c474 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -435412,15 +435408,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37c244 │ │ │ │ ldr r0, [pc, #220] @ (37c47c ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37c244 │ │ │ │ ldr r3, [pc, #204] @ (37c480 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -435430,15 +435426,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37c0ea │ │ │ │ ldr r0, [pc, #184] @ (37c484 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 37c0ea │ │ │ │ ldr r3, [pc, #172] @ (37c488 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -435451,15 +435447,15 @@ │ │ │ │ bpl.w 37c260 │ │ │ │ ldr r0, [pc, #148] @ (37c48c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37c260 │ │ │ │ ldr r2, [pc, #132] @ (37c490 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37beb8 │ │ │ │ ldr r2, [pc, #60] @ (37c454 ) │ │ │ │ @@ -435469,59 +435465,59 @@ │ │ │ │ bpl.w 37beb8 │ │ │ │ ldr.w r2, [r6, #208] @ 0xd0 │ │ │ │ ldr r0, [pc, #108] @ (37c494 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37beb8 │ │ │ │ blx 25ff9c │ │ │ │ ldcl 0, cr0, [sl, #408]! @ 0x198 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 6, r0, cr0, cr3, {2} │ │ │ │ - mrc2 0, 1, r0, cr14, cr3, {2} │ │ │ │ - ldc2l 0, cr0, [r0, #332]! @ 0x14c │ │ │ │ - ldc2 0, cr0, [r6, #-332] @ 0xfffffeb4 │ │ │ │ + mcr2 0, 5, r0, cr0, cr3, {2} │ │ │ │ + mrc2 0, 0, r0, cr14, cr3, {2} │ │ │ │ + ldc2l 0, cr0, [r0, #332] @ 0x14c │ │ │ │ + ldc2l 0, cr0, [r6], #332 @ 0x14c │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r4, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r2, #28] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ movs r7, r7 │ │ │ │ ldr r5, [pc, #128] @ (37c504 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #28] │ │ │ │ + ldrh r2, [r1, #28] │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r1, #32] │ │ │ │ movs r7, r7 │ │ │ │ mov ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r1, #18] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037c498 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -435539,22 +435535,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 62980c │ │ │ │ + bl 6297ec │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #200] @ 0xc8 │ │ │ │ ldrb.w r7, [r6, #202] @ 0xca │ │ │ │ mov r1, sl │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldrb.w r3, [r4, #229] @ 0xe5 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -435596,15 +435592,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 68c208 │ │ │ │ + bl 68c1e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37c652 │ │ │ │ ldr r3, [pc, #320] @ (37c6b8 ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -435681,32 +435677,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (37c6c4 ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 37c58a │ │ │ │ ldr r3, [pc, #116] @ (37c6c8 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (37c6cc ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (37c6d0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (37c6d4 ) │ │ │ │ ldr r3, [pc, #52] @ (37c6b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -435732,20 +435728,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #848] @ (37ca18 ) │ │ │ │ + ldr r0, [pc, #720] @ (37c998 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf72e0053 │ │ │ │ - ldr r0, [pc, #992] @ (37cab0 ) │ │ │ │ + @ instruction: 0xf70e0053 │ │ │ │ + ldr r0, [pc, #864] @ (37ca30 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r7, #14] │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ movs r7, r7 │ │ │ │ b.n 37c27c │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -435865,15 +435861,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (37c838 ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 37c742 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ b.n 37c2e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -435883,15 +435879,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 37c240 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r4, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #2] │ │ │ │ + ldrh r4, [r1, #2] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037c83c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -435967,19 +435963,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37ca62 │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 73a7ac │ │ │ │ + bl 73a78c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 25df04 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ ldr r1, [pc, #836] @ (37cc80 ) │ │ │ │ ldr r2, [pc, #820] @ (37cc74 ) │ │ │ │ add r1, pc │ │ │ │ @@ -436021,18 +436017,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 25dbcc │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldrb.w r1, [r9, #229] @ 0xe5 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 37c9d8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -436082,19 +436078,19 @@ │ │ │ │ b.n 37c9f6 │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 2605ac │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 37cc0e │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -436119,19 +436115,19 @@ │ │ │ │ blx 2605ac │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 73a2ec │ │ │ │ + bl 73a2cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 73a354 │ │ │ │ + bl 73a334 │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 37cafa │ │ │ │ ldrb.w r3, [r7, #220] @ 0xdc │ │ │ │ ldrh.w r2, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37cbe8 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -436174,43 +436170,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 37be2c │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37c91c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #264] @ (37cc84 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ b.n 37cbb2 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #228] @ (37cc88 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 62a4ec │ │ │ │ + bl 62a4cc │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 37c93a │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 37cb1a │ │ │ │ ldr r1, [pc, #200] @ (37cc8c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -436222,15 +436218,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37c8e2 │ │ │ │ ldr r0, [pc, #184] @ (37cc94 ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37c8e2 │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 37cafa │ │ │ │ b.n 37cb18 │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 37cb2c │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -436241,31 +436237,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 37bb04 │ │ │ │ b.n 37cb62 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #112] @ (37cc98 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ b.n 37cbb2 │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 37cb2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -436293,15 +436289,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr7, cr15, {7} │ │ │ │ mrc 15, 0, APSR_nzcv, cr1, cr15, {7} │ │ │ │ asrs r0, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ stc 15, cr15, [r9], {255} @ 0xff │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ @@ -436397,15 +436393,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37cd38 │ │ │ │ ldr r0, [pc, #100] @ (37ce04 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37cd38 │ │ │ │ ldr r0, [pc, #88] @ (37ce08 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37cd52 │ │ │ │ ldr r0, [pc, #68] @ (37ce00 ) │ │ │ │ @@ -436413,52 +436409,52 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 37cd52 │ │ │ │ ldr r0, [pc, #68] @ (37ce0c ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 37cd52 │ │ │ │ ldr r3, [pc, #56] @ (37ce10 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #56] @ (37ce14 ) │ │ │ │ ldr r0, [pc, #56] @ (37ce18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ svc 134 @ 0x86 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xfa800053 │ │ │ │ - cmp r6, r5 │ │ │ │ + @ instruction: 0xfa600053 │ │ │ │ + cmp r6, r1 │ │ │ │ movs r7, r7 │ │ │ │ - cmn r0, r6 │ │ │ │ + cmn r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #26] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ movs r7, r7 │ │ │ │ strh r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #26] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ movs r7, r7 │ │ │ │ - vst1.8 @ instruction: 0xf9c60053 │ │ │ │ - rors r4, r6 │ │ │ │ + vld1.8 @ instruction: 0xf9a60053 │ │ │ │ + rors r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ - tst r2, r3 │ │ │ │ + rors r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (37ce24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ bcc.n 37ce94 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 37ce9c │ │ │ │ @@ -436467,15 +436463,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (37cea4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #80] @ (37cea8 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 37ceac │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (37ceb0 ) │ │ │ │ @@ -436484,42 +436480,42 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (37ceb8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - vld4.16 {d16-d19}, [r2 :64], r3 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + vst4.16 {d16-d19}, [r2 :64], r3 │ │ │ │ + lsls r4, r6, #29 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r1, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #856] @ (37d208 ) │ │ │ │ + ldr r6, [pc, #728] @ (37d188 ) │ │ │ │ movs r7, r7 │ │ │ │ asrs r7, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r6, [r1, #24] │ │ │ │ + strh r6, [r5, #22] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (37cf30 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -436528,15 +436524,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (37cf38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #80] @ (37cf3c ) │ │ │ │ add.w r3, r7, #12288 @ 0x3000 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #324] @ 0x144 │ │ │ │ blx 25dc4c │ │ │ │ @@ -436544,39 +436540,39 @@ │ │ │ │ ldr r1, [pc, #68] @ (37cf44 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #52] @ (37cf48 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ bl 428a58 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 25df00 │ │ │ │ nop │ │ │ │ - str.w r0, [lr, #83] @ 0x53 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh.w r0, [lr, #83] @ 0x53 │ │ │ │ + strh r0, [r6, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, r2] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, #22] │ │ │ │ + strh r6, [r4, #20] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsls r2, r7, #26 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r3, r2] │ │ │ │ + str r6, [r7, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r3, r7} │ │ │ │ + push {r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -436747,33 +436743,33 @@ │ │ │ │ ldr r0, [pc, #56] @ (37d158 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movt r0, #34899 @ 0x8853 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subw r0, r8, #2131 @ 0x853 │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ - ands r2, r0 │ │ │ │ + subs r7, #226 @ 0xe2 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf6b20053 │ │ │ │ - strh r4, [r6, #4] │ │ │ │ + @ instruction: 0xf6920053 │ │ │ │ + strh r4, [r2, #4] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r6, #4] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf69c0053 │ │ │ │ - subs r6, #202 @ 0xca │ │ │ │ + @ instruction: 0xf67c0053 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #190 @ 0xbe │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf6860053 │ │ │ │ - subs r6, #180 @ 0xb4 │ │ │ │ + @ instruction: 0xf6660053 │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #216 @ 0xd8 │ │ │ │ + subs r7, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037d15c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -436801,15 +436797,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ str.w r0, [r7, #200] @ 0xc8 │ │ │ │ ubfx r6, r0, #16, #8 │ │ │ │ lsls r2, r6 │ │ │ │ str.w r2, [r7, #208] @ 0xd0 │ │ │ │ uxtah r2, r2, r0 │ │ │ │ ldrd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #204] @ 0xcc │ │ │ │ str.w r1, [r4, #212] @ 0xd4 │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #200] @ 0xc8 │ │ │ │ @@ -436821,17 +436817,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #196] @ 0xc4 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 62980c │ │ │ │ + bl 6297ec │ │ │ │ mov r1, sp │ │ │ │ - bl 68ca1c │ │ │ │ + bl 68c9fc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37d214 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 37d25a │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -436857,15 +436853,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ mov r6, r0 │ │ │ │ b.n 37d214 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 37d22c │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -436937,42 +436933,42 @@ │ │ │ │ beq.n 37d388 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 37deba │ │ │ │ ldr.w r3, [r4, fp] │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #28] │ │ │ │ beq.w 37d9e6 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 37dafc │ │ │ │ cbz r6, 37d388 │ │ │ │ ldr.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.w 37db2c │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ bl 2e15f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37d6c2 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 62b014 │ │ │ │ + bl 62aff4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, sl │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2e1834 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -436982,15 +436978,15 @@ │ │ │ │ bne.n 37d3ca │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 68ec34 │ │ │ │ + bl 68ec14 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ blt.w 37dc7c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #212] @ 0xd4 │ │ │ │ strh.w r3, [r5, #214] @ 0xd6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -437170,21 +437166,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 71990c │ │ │ │ + bl 7198ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37dbf4 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 719b00 │ │ │ │ + bl 719ae0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 37dbda │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -437219,15 +437215,15 @@ │ │ │ │ ldr.w r1, [pc, #2252] @ 37df6c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #476 @ 0x1dc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 25e950 │ │ │ │ mov r0, fp │ │ │ │ blx 25df04 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 37d5a6 │ │ │ │ add.w r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -437248,15 +437244,15 @@ │ │ │ │ bcc.w 37dd74 │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ movw r3, #12576 @ 0x3120 │ │ │ │ mov lr, r1 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [r4, r3] │ │ │ │ add.w r7, r4, #12544 @ 0x3100 │ │ │ │ adds r3, r4, r3 │ │ │ │ @@ -437264,20 +437260,20 @@ │ │ │ │ mov r2, r8 │ │ │ │ strd lr, r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [r3, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r6, ip │ │ │ │ mov r8, lr │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ strd r0, r1, [r7, #-8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ ldrd r0, r1, [r4, #200] @ 0xc8 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ str r0, [sp, #32] │ │ │ │ str.w r0, [r5, #280] @ 0x118 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37dd1c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -437445,30 +437441,30 @@ │ │ │ │ mla ip, lr, r8, ip │ │ │ │ str.w fp, [r4, #208] @ 0xd0 │ │ │ │ add.w r9, r9, #1 │ │ │ │ strd fp, ip, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r9 │ │ │ │ strd ip, fp, [r4, #212] @ 0xd4 │ │ │ │ str.w ip, [r4, #220] @ 0xdc │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 37d9fc │ │ │ │ str.w r6, [r5, #240] @ 0xf0 │ │ │ │ b.n 37d590 │ │ │ │ ldr.w r3, [pc, #1532] @ 37df70 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1532] @ 37df74 │ │ │ │ ldr.w r1, [pc, #1532] @ 37df78 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #570 @ 0x23a │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 37d5a6 │ │ │ │ cmp fp, r6 │ │ │ │ sbcs.w r3, r9, r7 │ │ │ │ bcc.w 37dcf6 │ │ │ │ ldr.w r8, [r5, #208] @ 0xd0 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -437485,15 +437481,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ str.w r6, [r5, #412] @ 0x19c │ │ │ │ b.n 37d314 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r3, [r4, fp] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r9, #4] │ │ │ │ @@ -437503,30 +437499,30 @@ │ │ │ │ movs r2, #8 │ │ │ │ b.n 37d2cc │ │ │ │ ldr.w r0, [pc, #1416] @ 37df88 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ ldrb.w r3, [r4, #224] @ 0xe0 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ b.n 37d96a │ │ │ │ ldr.w r0, [r5, #280] @ 0x118 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 25dbcc │ │ │ │ str.w r0, [r5, #308] @ 0x134 │ │ │ │ ldr.w r0, [r5, #244] @ 0xf4 │ │ │ │ b.n 37d76e │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 719b00 │ │ │ │ + bl 719ae0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 37dd5a │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 37d652 │ │ │ │ ldr.w r3, [pc, #1340] @ 37df8c │ │ │ │ mov r0, sl │ │ │ │ @@ -437570,29 +437566,29 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 37dfa0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #435 @ 0x1b3 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ blx 25df04 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr.w r3, [pc, #1224] @ 37dfa4 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r4, [pc, #1224] @ 37dfa8 │ │ │ │ ldr.w r1, [pc, #1224] @ 37dfac │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #575 @ 0x23f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [pc, #1196] @ 37dfb0 │ │ │ │ ldr.w r1, [pc, #1196] @ 37dfb4 │ │ │ │ add r3, pc │ │ │ │ @@ -437602,29 +437598,29 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ movw r2, #633 @ 0x279 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr.w r3, [pc, #1164] @ 37dfbc │ │ │ │ mov r0, sl │ │ │ │ ldr.w r4, [pc, #1164] @ 37dfc0 │ │ │ │ ldr.w r1, [pc, #1164] @ 37dfc4 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #642 @ 0x282 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ movs r3, #0 │ │ │ │ b.n 37db60 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ beq.w 37dcd2 │ │ │ │ adds r3, #1 │ │ │ │ @@ -437711,15 +437707,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #491 @ 0x1eb │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, fp │ │ │ │ blx 25df04 │ │ │ │ b.n 37d6c2 │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 37dc0e │ │ │ │ ldr r3, [pc, #900] @ (37dfe0 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -437728,64 +437724,64 @@ │ │ │ │ ldr r1, [pc, #896] @ (37dfe8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [pc, #876] @ (37dfec ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #876] @ (37dff0 ) │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ ldr r1, [pc, #876] @ (37dff4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [pc, #860] @ (37dff8 ) │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ ldr r4, [pc, #856] @ (37dffc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #856] @ (37e000 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [pc, #844] @ (37e004 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #844] @ (37e008 ) │ │ │ │ ldr r1, [pc, #844] @ (37e00c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #558 @ 0x22e │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [pc, #828] @ (37e010 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (37e014 ) │ │ │ │ ldr r1, [pc, #828] @ (37e018 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ blx 25df04 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [pc, #804] @ (37e01c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #804] @ (37e020 ) │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ @@ -437795,41 +437791,41 @@ │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp, #20] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [pc, #776] @ (37e028 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #776] @ (37e02c ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ ldr r1, [pc, #776] @ (37e030 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [pc, #756] @ (37e034 ) │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ ldr r4, [pc, #752] @ (37e038 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #752] @ (37e03c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [pc, #740] @ (37e040 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #740] @ (37e044 ) │ │ │ │ ldr r1, [pc, #740] @ (37e048 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -437846,15 +437842,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd fp, r9, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ bne.w 37dc54 │ │ │ │ movs r1, #2 │ │ │ │ blx 25e208 │ │ │ │ ldrh.w r3, [r5, #464] @ 0x1d0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -437918,15 +437914,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (37e060 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, fp │ │ │ │ blx 25df04 │ │ │ │ b.n 37d6c2 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ beq.n 37de3c │ │ │ │ @@ -437936,234 +437932,234 @@ │ │ │ │ ldr r1, [pc, #488] @ (37e06c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #525 @ 0x20d │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, fp │ │ │ │ blx 25df04 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r3, [pc, #464] @ (37e070 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #464] @ (37e074 ) │ │ │ │ ldr r1, [pc, #464] @ (37e078 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #613 @ 0x265 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37d6c2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #444] @ (37e07c ) │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r1, [pc, #444] @ (37e080 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #444] @ (37e084 ) │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 37d6c2 │ │ │ │ ldr r3, [pc, #420] @ (37e088 ) │ │ │ │ mov.w r2, #608 @ 0x260 │ │ │ │ ldr r4, [pc, #420] @ (37e08c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #420] @ (37e090 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 37d6c2 │ │ │ │ ldr r3, [pc, #404] @ (37e094 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #404] @ (37e098 ) │ │ │ │ ldr r1, [pc, #404] @ (37e09c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 37d6c2 │ │ │ │ ldr r3, [pc, #380] @ (37e0a0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #380] @ (37e0a4 ) │ │ │ │ ldr r1, [pc, #384] @ (37e0a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #505 @ 0x1f9 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, fp │ │ │ │ blx 25df04 │ │ │ │ b.w 37d6c2 │ │ │ │ blx 25ff9c │ │ │ │ nop │ │ │ │ bls.n 37dec8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 37defc │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xf2ba0053 │ │ │ │ + @ instruction: 0xf29a0053 │ │ │ │ bvs.n 37dea4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbz r2, 37dfa2 │ │ │ │ + cbz r2, 37df9a │ │ │ │ movs r5, r7 │ │ │ │ - add.w r0, r2, #83 @ 0x53 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ - movs r7, r7 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ - movs r7, r7 │ │ │ │ - mcr 0, 1, r0, cr6, cr3, {2} │ │ │ │ - ldrb r4, [r2, #2] │ │ │ │ + @ instruction: 0xf0e20053 │ │ │ │ + strh r0, [r3, #4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [ip, #332] @ 0x14c │ │ │ │ - ldrb r6, [r4, #14] │ │ │ │ + mcr 0, 0, r0, cr6, cr3, {2} │ │ │ │ + ldrb r4, [r6, #1] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + ldrb r2, [r0, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldc 0, cr0, [ip, #332]! @ 0x14c │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ movs r7, r7 │ │ │ │ - stcl 0, cr0, [r8, #-332] @ 0xfffffeb4 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + strb r2, [r7, #30] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r0, #29] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ movs r7, r7 │ │ │ │ - stcl 0, cr0, [r8], #332 @ 0x14c │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + stc 0, cr0, [r8, #-332]! @ 0xfffffeb4 │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [lr], #332 @ 0x14c │ │ │ │ - strb r4, [r7, #28] │ │ │ │ + stcl 0, cr0, [r8], {83} @ 0x53 │ │ │ │ + ldrb r2, [r7, #14] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + strb r2, [r0, #27] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r1, #3] │ │ │ │ + ldc 0, cr0, [lr], {83} @ 0x53 │ │ │ │ + strb r4, [r3, #28] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r2, #26] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ movs r7, r7 │ │ │ │ - stc 0, cr0, [lr], {83} @ 0x53 │ │ │ │ - stcl 0, cr0, [sl], #-332 @ 0xfffffeb4 │ │ │ │ - ldrb r4, [r4, #4] │ │ │ │ + ldrb r6, [r5, #2] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r6, #25] │ │ │ │ movs r7, r7 │ │ │ │ - rsb r0, r2, r3, lsr #1 │ │ │ │ - ldrb r4, [r3, #12] │ │ │ │ + stcl 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ + mcrr 0, 5, r0, sl, cr3 │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r7, #22] │ │ │ │ + strb r6, [r0, #25] │ │ │ │ movs r7, r7 │ │ │ │ - sbc.w r0, lr, r3, lsr #1 │ │ │ │ - ldrb r0, [r0, #13] │ │ │ │ + sub.w r0, r2, r3, lsr #1 │ │ │ │ + ldrb r4, [r7, #11] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeb3e0053 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + adc.w r0, lr, r3, lsr #1 │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r7, #20] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ movs r7, r7 │ │ │ │ adds.w r0, lr, r3, lsr #1 │ │ │ │ - ldrb r4, [r5, #1] │ │ │ │ + strb r4, [r4, #23] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xeafe0053 │ │ │ │ - strb r0, [r7, #20] │ │ │ │ + ldrb r4, [r1, #1] │ │ │ │ movs r7, r7 │ │ │ │ strb r4, [r7, #19] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeae60053 │ │ │ │ - strb r0, [r0, #21] │ │ │ │ + @ instruction: 0xeade0053 │ │ │ │ + strb r0, [r3, #20] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r4, #19] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeaca0053 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + @ instruction: 0xeac60053 │ │ │ │ + strb r0, [r4, #20] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r0, #19] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + @ instruction: 0xeaaa0053 │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ movs r7, r7 │ │ │ │ strb r4, [r4, #18] │ │ │ │ movs r7, r7 │ │ │ │ - eors.w r0, sl, r3, lsr #1 │ │ │ │ - orns r0, lr, r3, lsr #1 │ │ │ │ - ldrb r0, [r0, #2] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r7, #17] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ movs r7, r7 │ │ │ │ - orrs.w r0, sl, r3, lsr #1 │ │ │ │ - strb r0, [r2, #21] │ │ │ │ + orns r0, sl, r3, lsr #1 │ │ │ │ + orrs.w r0, lr, r3, lsr #1 │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + strb r4, [r3, #17] │ │ │ │ movs r7, r7 │ │ │ │ - orr.w r0, r2, r3, lsr #1 │ │ │ │ - ldrb r4, [r3, #6] │ │ │ │ + bics.w r0, sl, r3, lsr #1 │ │ │ │ + strb r0, [r6, #20] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r7, #16] │ │ │ │ + strb r0, [r7, #16] │ │ │ │ movs r7, r7 │ │ │ │ - bic.w r0, r6, r3, lsr #1 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + bic.w r0, r2, r3, lsr #1 │ │ │ │ + ldrb r4, [r7, #5] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r4, #16] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ movs r7, r7 │ │ │ │ - strd r0, r0, [lr, #-332] @ 0x14c │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + and.w r0, r6, r3, lsr #1 │ │ │ │ + strb r4, [r3, #30] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r1, #13] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ movs r7, r7 │ │ │ │ - stmdb r2!, {r0, r1, r4, r6} │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + stmdb lr!, {r0, r1, r4, r6} │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r3, #12] │ │ │ │ + strb r0, [r5, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldrd r0, r0, [lr], #332 @ 0x14c │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + stmdb r2, {r0, r1, r4, r6} │ │ │ │ + ldrb r4, [r5, #4] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ movs r7, r7 │ │ │ │ - strd r0, r0, [r0], #332 @ 0x14c │ │ │ │ - strb r6, [r3, #11] │ │ │ │ + @ instruction: 0xe8de0053 │ │ │ │ + strb r0, [r6, #17] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r2, #18] │ │ │ │ + strb r2, [r3, #11] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia.w r8!, {r0, r1, r4, r6} │ │ │ │ - strb r6, [r1, #16] │ │ │ │ + @ instruction: 0xe8c00053 │ │ │ │ + strb r6, [r7, #10] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r6, #10] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia.w lr, {r0, r1, r4, r6} │ │ │ │ - strb r0, [r0, #15] │ │ │ │ + ldmia.w r8, {r0, r1, r4, r6} │ │ │ │ + strb r6, [r5, #15] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r3, #10] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ movs r7, r7 │ │ │ │ - ldrd r0, r0, [ip], #-332 @ 0x14c │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + ldrd r0, r0, [lr], #-332 @ 0x14c │ │ │ │ + strb r0, [r4, #14] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ + movs r7, r7 │ │ │ │ + @ instruction: 0xe85c0053 │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ + movs r7, r7 │ │ │ │ + strb r6, [r2, #9] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #336] @ (37e210 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -438174,37 +438170,37 @@ │ │ │ │ add sl, pc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movw r3, #723 @ 0x2d3 │ │ │ │ mov r8, r0 │ │ │ │ add.w r7, sl, #300 @ 0x12c │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w fp, r5, #12288 @ 0x3000 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r1, [pc, #300] @ (37e21c ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #725 @ 0x2d5 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r4, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [fp, #324] @ 0x144 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 37e1fc │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ - bl 5d5d7c │ │ │ │ + bl 5d5d5c │ │ │ │ cbnz r0, 37e136 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -438262,68 +438258,68 @@ │ │ │ │ ldr r1, [pc, #100] @ (37e228 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #754 @ 0x2f2 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37e120 │ │ │ │ str.w r3, [fp, #324] @ 0x144 │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 37e16e │ │ │ │ ldr r2, [pc, #72] @ (37e22c ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37e120 │ │ │ │ ldr r0, [pc, #48] @ (37e230 ) │ │ │ │ add.w r3, sl, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #730 @ 0x2da │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r4, #3] │ │ │ │ + strb r0, [r0, #3] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37dfcc │ │ │ │ + b.n 37df8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #696] @ (37e4d4 ) │ │ │ │ + ldr r0, [pc, #568] @ (37e454 ) │ │ │ │ movs r6, r7 │ │ │ │ - blx r3 │ │ │ │ + bx pc │ │ │ │ movs r6, r7 │ │ │ │ - b.n 37dde8 │ │ │ │ + b.n 37dda8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r7, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strb r2, [r5, #25] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37e28c │ │ │ │ + b.n 37e24c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0037e234 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 62aca8 │ │ │ │ + b.w 62ac88 │ │ │ │ nop │ │ │ │ │ │ │ │ 0037e23c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 690124 │ │ │ │ + bl 690104 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #385] @ 0x181 │ │ │ │ cbnz r3, 37e26a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -438369,43 +438365,43 @@ │ │ │ │ movw r3, #714 @ 0x2ca │ │ │ │ ldr r1, [pc, #80] @ (37e338 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 62aca8 │ │ │ │ + bl 62ac88 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 690124 │ │ │ │ + bl 690104 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #385] @ 0x181 │ │ │ │ cbnz r3, 37e31c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37e274 │ │ │ │ mov r0, r4 │ │ │ │ bl 37cf4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37e274 │ │ │ │ nop │ │ │ │ - b.n 37dcac │ │ │ │ + b.n 37dc6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - mov ip, r1 │ │ │ │ + mov r4, sp │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (37e344 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ bkpt 0x004a │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -438413,38 +438409,38 @@ │ │ │ │ ldr r2, [pc, #64] @ (37e3a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (37e3a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w lr, [pc, #52] @ 37e3a8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 37e3ac │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (37e3b0 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ - b.n 37dee4 │ │ │ │ + b.w 5d5304 │ │ │ │ + b.n 37dea4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf278003c │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + @ instruction: 0xf258003c │ │ │ │ + subs r4, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #24] │ │ │ │ + strb r0, [r6, #23] │ │ │ │ movs r7, r7 │ │ │ │ str r2, [r6, #72] @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -438484,19 +438480,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (37e434 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 37ddfc │ │ │ │ + b.n 37ddbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, #22] │ │ │ │ + strb r4, [r5, #21] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r3, #22] │ │ │ │ + strb r4, [r7, #21] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (37e5f0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -438506,25 +438502,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (37e5f8 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (37e5fc ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37e570 │ │ │ │ ldr r3, [pc, #380] @ (37e600 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -438618,40 +438614,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (37e60c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37e4a0 │ │ │ │ ldr r3, [pc, #128] @ (37e610 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (37e614 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (37e618 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37e4a0 │ │ │ │ ldr r3, [pc, #112] @ (37e61c ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (37e620 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (37e624 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37e4a0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 37e502 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (37e628 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -438661,50 +438657,50 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37e4a0 │ │ │ │ nop │ │ │ │ - b.n 37df60 │ │ │ │ + b.n 37df20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #238 @ 0xee │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #20 │ │ │ │ + subs r0, #244 @ 0xf4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37ed14 │ │ │ │ + b.n 37ecd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, #17] │ │ │ │ + strb r4, [r1, #17] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r5, #16] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37ecec │ │ │ │ + b.n 37ecac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r1, #17] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r1, #16] │ │ │ │ + strb r6, [r5, #15] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37ecc4 │ │ │ │ + b.n 37ec84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r2, #15] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37ec84 │ │ │ │ + b.n 37ec44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r6, #17] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037e634 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -438719,15 +438715,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (37e7c0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cbz r3, 37e6c4 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38bf5c │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ @@ -438819,64 +438815,64 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 37e6ae │ │ │ │ ldr r3, [pc, #72] @ (37e7d0 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (37e7d4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (37e7d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37e77e │ │ │ │ ldr r3, [pc, #60] @ (37e7dc ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (37e7e0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (37e7e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 37e77e │ │ │ │ - b.n 37ed0c │ │ │ │ + b.n 37eccc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r1, #84 @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ - tst r0, r5 │ │ │ │ + tst r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r6, #11] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37eaf8 │ │ │ │ + b.n 37eab8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37eac0 │ │ │ │ + b.n 37ea80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, #12] │ │ │ │ + strb r4, [r0, #12] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r3, #8] │ │ │ │ + strb r0, [r7, #7] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37ea98 │ │ │ │ + b.n 37ea58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r0, #12] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r7, #7] │ │ │ │ + strb r6, [r3, #7] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037e7e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -438923,24 +438919,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ cbz r0, 37e8f2 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #256] @ (37e994 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 25f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -438970,15 +438966,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37e97a │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d4cb8 │ │ │ │ + bl 5d4c98 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [pc, #164] @ (37e998 ) │ │ │ │ ldr r3, [pc, #152] @ (37e990 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -439042,19 +439038,19 @@ │ │ │ │ bmi.n 37e8de │ │ │ │ b.n 37e934 │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r3] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ stmia r3!, {r1, r3, r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (37ea94 ) │ │ │ │ @@ -439064,15 +439060,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4cac │ │ │ │ + bl 5d4c8c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 25fb80 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -439114,15 +439110,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25fae8 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70fb54 │ │ │ │ + bl 70fb34 │ │ │ │ ldr r2, [pc, #52] @ (37eaa0 ) │ │ │ │ ldr r3, [pc, #40] @ (37ea98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -439137,15 +439133,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r3, r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r4, #2] │ │ │ │ movs r7, r7 │ │ │ │ stmia r1!, {r1, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0037eaa4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -439164,15 +439160,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (37eae0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ @ instruction: 0xb70a │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -439310,39 +439306,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (37ec58 ) │ │ │ │ ldr r0, [pc, #28] @ (37ec5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ble.n 37ed08 │ │ │ │ + ble.n 37ecc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r6, #116] @ 0x74 │ │ │ │ + ldr r4, [r2, #116] @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #116] @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 37ecec │ │ │ │ + ble.n 37ecac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r4, #120] @ 0x78 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (37ec8c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ push {r3, r5, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -439382,15 +439378,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (37ed64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -439400,35 +439396,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (37ed70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bgt.n 37ec60 │ │ │ │ + bgt.n 37ee20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r7, #108] @ 0x6c │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 37ee18 │ │ │ │ + bgt.n 37edd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r7, #108] @ 0x6c │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (37ed80 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2fbd30 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -439442,34 +439438,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (37eddc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #44] @ (37ede0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (37ede4 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (37ede8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ - blt.n 37edac │ │ │ │ + b.w 5d5304 │ │ │ │ + blt.n 37ed6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xe838003c │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + @ instruction: 0xe818003c │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r4, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrh r6, [r4, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -439483,27 +439479,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 25e70c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 37ee4e │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 37ee4e │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 37ee4e │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -439547,25 +439543,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #92] @ 0x5c │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r2, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5e32d4 │ │ │ │ + bl 5e32b4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -439609,19 +439605,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37ef68 ) │ │ │ │ ldr r0, [pc, #20] @ (37ef6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bge.n 37efc8 │ │ │ │ + bge.n 37ef88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (37efec ) │ │ │ │ @@ -439662,19 +439658,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb7de │ │ │ │ + @ instruction: 0xb7be │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x006a │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 37f0a8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -439742,19 +439738,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #496] @ (37f2a8 ) │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 37f136 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 37f09c │ │ │ │ + bhi.n 37f05c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #48] @ 0x30 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #64] @ 0x40 │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -439822,25 +439818,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (37f1a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cpsie ai │ │ │ │ + @ instruction: 0xb646 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r4, r5, pc} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb6d2 │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 37f1a8 │ │ │ │ + bvc.n 37f168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r0, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -439887,19 +439883,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37f250 ) │ │ │ │ ldr r0, [pc, #20] @ (37f254 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bvc.n 37f2e0 │ │ │ │ + bvc.n 37f2a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 37f980 │ │ │ │ + b.n 37f940 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (37f338 ) │ │ │ │ @@ -439936,15 +439932,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37f310 │ │ │ │ ldr r0, [pc, #148] @ (37f34c ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37f310 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -439976,37 +439972,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 742b80 │ │ │ │ + bl 742b60 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 37f302 │ │ │ │ ldr r3, [pc, #32] @ (37f354 ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 37f306 │ │ │ │ cbnz r0, 37f374 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bxns ip │ │ │ │ + bxns r8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ movs r7, r7 │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - mov r8, r9 │ │ │ │ + mov r8, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 37f36a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440027,30 +440023,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37f3c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #32] @ (37f3c8 ) │ │ │ │ ldr r3, [pc, #36] @ (37f3cc ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ - bpl.n 37f3ac │ │ │ │ + b.w 5d5304 │ │ │ │ + bpl.n 37f36c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 37f84c │ │ │ │ + b.n 37f80c │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #10 │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r2, [r0, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -440062,30 +440058,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37f41c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #32] @ (37f420 ) │ │ │ │ ldr r3, [pc, #36] @ (37f424 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ - bpl.n 37f354 │ │ │ │ + b.w 5d5304 │ │ │ │ + bpl.n 37f514 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 37f7f4 │ │ │ │ + b.n 37f7b4 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r2, [r5, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -440156,15 +440152,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37f50e │ │ │ │ ldr r0, [pc, #88] @ (37f544 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37f50e │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 37f51e │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (37f538 ) │ │ │ │ @@ -440192,21 +440188,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 37f60c │ │ │ │ + bmi.n 37f5cc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, #100] @ 0x64 │ │ │ │ + str r6, [r2, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r1, #0] │ │ │ │ + str r6, [r5, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 37f58c │ │ │ │ sub sp, #12 │ │ │ │ @@ -440214,25 +440210,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (37f594 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37f258 │ │ │ │ nop │ │ │ │ - bmi.n 37f5c4 │ │ │ │ + bcc.n 37f584 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ + cmp r1, #12 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, #10 │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 37f9bc │ │ │ │ @@ -440583,15 +440579,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37f878 │ │ │ │ ldr r0, [pc, #48] @ (37f9d8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37f878 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 37f6f0 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb69c │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -440602,15 +440598,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 37fa44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #56] @ 0x38 │ │ │ │ + str r4, [r2, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 37fa0a │ │ │ │ orrs r2, r3 │ │ │ │ @@ -440708,39 +440704,39 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37fa86 │ │ │ │ ldr r0, [pc, #64] @ (37fb20 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 37fa86 │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 742b80 │ │ │ │ + bl 742b60 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 37fa74 │ │ │ │ nop │ │ │ │ cbz r2, 37fb48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r7, pc, #696 @ (adr r7, 37fdc8 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fb24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -440792,33 +440788,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37fb64 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (37fbd0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 37fb64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 742b80 │ │ │ │ + bl 742b60 │ │ │ │ b.n 37fb5a │ │ │ │ nop │ │ │ │ cbz r2, 37fbc0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r6, pc, #800 @ (adr r6, 37fee0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #32] │ │ │ │ + str r6, [r4, #28] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fbd4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -440896,35 +440892,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37fc58 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (37fcc0 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37fc58 │ │ │ │ mov r0, r1 │ │ │ │ - bl 742b80 │ │ │ │ + bl 742b60 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37fc4e │ │ │ │ nop │ │ │ │ add sp, #112 @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r5, pc, #848 @ (adr r5, 380000 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #144 @ 0x90 │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bxns pc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r5, #16] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fcc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -440965,19 +440961,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37fd48 ) │ │ │ │ ldr r0, [pc, #20] @ (37fd4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r4, {r4, r6} │ │ │ │ + ldmia r4, {r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r4, r1] │ │ │ │ + ldrsh r6, [r0, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r6, [r6, r1] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fd50 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -441029,35 +441025,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37fd94 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (37fdfc ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37fd94 │ │ │ │ mov r0, r1 │ │ │ │ - bl 742b80 │ │ │ │ + bl 742b60 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37fd8a │ │ │ │ nop │ │ │ │ add r6, sp, #896 @ 0x380 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r4, pc, #608 @ (adr r4, 38004c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r3, #0] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fe00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -441098,19 +441094,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37fe84 ) │ │ │ │ ldr r0, [pc, #20] @ (37fe88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldmia r3!, {r2, r4} │ │ │ │ + ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r5, r4] │ │ │ │ + ldrb r2, [r1, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fe8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -441167,35 +441163,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (37ff48 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37feda │ │ │ │ mov r0, r1 │ │ │ │ - bl 742b80 │ │ │ │ + bl 742b60 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37fed0 │ │ │ │ nop │ │ │ │ add r5, sp, #632 @ 0x278 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r3, pc, #328 @ (adr r3, 380080 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #14 │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r4] │ │ │ │ + ldrsh r0, [r0, r4] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037ff4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -441238,19 +441234,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (37ffdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037ffe0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -441358,15 +441354,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 380156 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 380150 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -441443,21 +441439,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (380244 ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 3801a8 │ │ │ │ ldr r0, [pc, #56] @ (380248 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r3, [pc, #44] @ (38024c ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (380250 ) │ │ │ │ ldr r0, [pc, #44] @ (380254 ) │ │ │ │ add r3, pc │ │ │ │ @@ -441469,23 +441465,23 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r2] │ │ │ │ + ldrb r4, [r0, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r6, r1] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r5, r6} │ │ │ │ + stmia r7!, {r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r6, r5] │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r6, r0] │ │ │ │ + ldrb r6, [r2, r0] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (38054c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -441503,38 +441499,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r2, [pc, #700] @ (380560 ) │ │ │ │ ldr r1, [pc, #700] @ (380564 ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (380568 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (38056c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3804aa │ │ │ │ ldr r2, [pc, #656] @ (380570 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -441709,15 +441705,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (38059c ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r2, [pc, #216] @ (3805a0 ) │ │ │ │ ldr r3, [pc, #136] @ (380550 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -441730,98 +441726,98 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (3805a4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 25df04 │ │ │ │ mov r0, r8 │ │ │ │ blx 25df04 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 3803f2 │ │ │ │ ldr r0, [pc, #156] @ (3805a8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ b.n 380504 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (3805ac ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 25e55c │ │ │ │ b.n 3804fe │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (3805b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r0, [pc, #116] @ (3805b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ nop │ │ │ │ add r1, sp, #896 @ 0x380 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #0 │ │ │ │ + adds r6, r0, #0 │ │ │ │ movs r5, r7 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r4, #226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r3} │ │ │ │ + stmia r6!, {r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 380568 │ │ │ │ + bcs.n 380528 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 380494 │ │ │ │ + bhi.n 380654 │ │ │ │ movs r4, r7 │ │ │ │ - vrev64. q8, q2 │ │ │ │ + vmla.i16 q8, q6, d4[0] │ │ │ │ add r1, sp, #512 @ 0x200 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r4, #8 │ │ │ │ + asrs r4, r0, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r8, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + ldrh r2, [r6, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r3, r7] │ │ │ │ + ldrh r4, [r7, r6] │ │ │ │ movs r7, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r7, pc, #984 @ (adr r7, 38096c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r0, r4] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, #56] @ 0x38 │ │ │ │ + strh r4, [r5, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ movs r7, r7 │ │ │ │ add r7, pc, #544 @ (adr r7, 3807c4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldrh r6, [r1, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + ldrh r0, [r0, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r2, r2] │ │ │ │ + ldrh r4, [r6, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -441852,39 +441848,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #460] @ (3807e8 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (3807ec ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ bl 37ec90 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 380682 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #408] @ (3807f0 ) │ │ │ │ ldr r3, [pc, #376] @ (3807d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -441900,15 +441896,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (3807f4 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #292] @ 3807b8 │ │ │ │ ldr r2, [pc, #352] @ (3807f8 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -441943,15 +441939,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #244] @ (380808 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -441964,34 +441960,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2fc8e4 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 380758 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 380258 │ │ │ │ b.n 38064e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #72] @ 3807c0 │ │ │ │ ldr r2, [pc, #144] @ (38080c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (380810 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -442001,15 +441997,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 431e84 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2fc8e4 │ │ │ │ b.n 38074e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -442024,43 +442020,43 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #456 @ (adr r6, 38099c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r2 │ │ │ │ + adds r2, r3, r2 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #144 @ 0x90 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r7, #6 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 3806ec │ │ │ │ + bne.n 3808ac │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 380718 │ │ │ │ + bne.n 3808d8 │ │ │ │ movs r5, r7 │ │ │ │ add r5, pc, #984 @ (adr r5, 380bcc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r3, r5] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r4, #30 │ │ │ │ + asrs r4, r0, #30 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r3, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + movs r0, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r1, r4] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -442092,27 +442088,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ bl 37ec90 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 3808be │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #232] @ (380980 ) │ │ │ │ ldr r3, [pc, #212] @ (38096c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -442127,15 +442123,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #136] @ 380958 │ │ │ │ ldr r1, [pc, #176] @ (380984 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (380988 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -442146,35 +442142,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 431e84 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 38090e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 380258 │ │ │ │ b.n 38088c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (38098c ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #432 @ 0x1b0 │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -442192,29 +442188,29 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #88 @ (adr r4, 3809c4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #25 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r7, #4 │ │ │ │ + subs r2, r3, #4 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ add r3, pc, #736 @ (adr r3, 380c64 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsb r0, [r4, r5] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00380990 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -442325,25 +442321,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (380acc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bkpt 0x00f8 │ │ │ │ + bkpt 0x00d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r1, r4] │ │ │ │ + str r6, [r5, r3] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + strh r0, [r3, r0] │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x00e0 │ │ │ │ + bkpt 0x00c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, r3] │ │ │ │ + str r6, [r2, r3] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (380b54 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -442393,17 +442389,17 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #424 @ (adr r1, 380d00 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r7, r4] │ │ │ │ movs r7, r7 │ │ │ │ add r1, pc, #152 @ (adr r1, 380c00 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00380b68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -442431,35 +442427,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5dcd8c │ │ │ │ + bl 5dcd6c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 380c56 │ │ │ │ ldr r7, [pc, #240] @ (380cac ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 380c76 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #224] @ (380cb0 ) │ │ │ │ ldr r2, [pc, #228] @ (380cb4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -442467,15 +442463,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 380c34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #172] @ (380cb8 ) │ │ │ │ ldr r3, [pc, #144] @ (380ca0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -442509,58 +442505,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (380cc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 380c00 │ │ │ │ ldr r3, [pc, #80] @ (380cc8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (380ccc ) │ │ │ │ ldr r1, [pc, #80] @ (380cd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 380c00 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #832 @ (adr r0, 380fe0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #728 @ (adr r0, 380f84 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r1, #11 │ │ │ │ + asrs r0, r5, #10 │ │ │ │ movs r5, r7 │ │ │ │ add r0, pc, #264 @ (adr r0, 380dc4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + pop {r1, r3, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, r0] │ │ │ │ + strb r4, [r0, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #216] @ (380da0 ) │ │ │ │ + ldr r7, [pc, #88] @ (380d20 ) │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r3, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r4, r0] │ │ │ │ + strb r0, [r0, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #96] @ (380d34 ) │ │ │ │ + ldr r6, [pc, #992] @ (3810b4 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00380cd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -442577,35 +442573,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (380de4 ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 380da2 │ │ │ │ ldr r6, [pc, #208] @ (380de8 ) │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r4, [pc, #204] @ (380dec ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 5dc900 │ │ │ │ + bl 5dc8e0 │ │ │ │ ldr r2, [pc, #196] @ (380df0 ) │ │ │ │ ldr r1, [pc, #196] @ (380df4 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #180] @ (380df8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (380dfc ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2fcc30 │ │ │ │ ldr r1, [pc, #176] @ (380e00 ) │ │ │ │ @@ -442613,42 +442609,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 43676c │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 380dae │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (380e04 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ b.n 380d16 │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -442660,33 +442656,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - asrs r0, r7, #27 │ │ │ │ + asrs r0, r3, #27 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r5, r6} │ │ │ │ + pop {r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r2, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + asrs r0, r6, #4 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r0, r4] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00380e08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -442703,40 +442699,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #216] @ (380f24 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e50 │ │ │ │ + bl 5d4e30 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 380edc │ │ │ │ ldr r5, [pc, #204] @ (380f28 ) │ │ │ │ - bl 5d66dc │ │ │ │ + bl 5d66bc │ │ │ │ ldr r4, [pc, #200] @ (380f2c ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 5dc900 │ │ │ │ + bl 5dc8e0 │ │ │ │ ldr r2, [pc, #192] @ (380f30 ) │ │ │ │ ldr r1, [pc, #192] @ (380f34 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #176] @ (380f38 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2fcc30 │ │ │ │ movs r1, #0 │ │ │ │ @@ -442749,15 +442745,15 @@ │ │ │ │ bl 2fc630 │ │ │ │ ldr r2, [pc, #140] @ (380f3c ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 380eea │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -442765,15 +442761,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (380f40 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ b.n 380e5a │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -442788,31 +442784,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r2, r3, #22 │ │ │ │ + asrs r2, r7, #21 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r7, r3 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 380f78 │ │ │ │ + cbnz r0, 380f70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5} │ │ │ │ + ldmia r1, {r1, r2, r3} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1, {r1, r6} │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ movs r5, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #31 │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r4, r7] │ │ │ │ + str r6, [r0, r7] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00380f44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -442843,37 +442839,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (380fdc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (380fe0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ ldr.w ip, [pc, #48] @ 380fe4 │ │ │ │ ldr r2, [pc, #48] @ (380fe8 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf3140044 │ │ │ │ - cbnz r0, 38101c │ │ │ │ + @ instruction: 0xf2f40044 │ │ │ │ + cbnz r0, 381014 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00380fec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -442939,24 +442935,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 38103c │ │ │ │ b.n 381024 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (3810b0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r0, [r1, r1] │ │ │ │ + str r0, [r5, r0] │ │ │ │ movs r7, r7 │ │ │ │ movw r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -442983,25 +442979,25 @@ │ │ │ │ blx 25d8fc │ │ │ │ movs r0, #0 │ │ │ │ blx 260174 │ │ │ │ ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r6] │ │ │ │ + str r0, [r1, r6] │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r2, r7] │ │ │ │ + str r6, [r6, r6] │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5e2f54 │ │ │ │ + bl 5e2f34 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -443150,15 +443146,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 3811b2 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 3812fe │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 381304 │ │ │ │ @@ -443238,15 +443234,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (3813c8 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -443264,27 +443260,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (3813d0 ) │ │ │ │ ldr r0, [pc, #36] @ (3813d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7a6 │ │ │ │ + @ instruction: 0xb786 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #576] @ (381604 ) │ │ │ │ + ldr r7, [pc, #448] @ (381584 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r0, #16] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ movs r6, r7 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xb754 │ │ │ │ + @ instruction: 0xb734 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #280] @ (3814ec ) │ │ │ │ + ldr r7, [pc, #152] @ (38146c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #368] @ (381548 ) │ │ │ │ + ldr r7, [pc, #240] @ (3814c8 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003813d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -443295,29 +443291,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (381428 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #32] @ (38142c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 46d004 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df00 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb6f2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #992] @ (381808 ) │ │ │ │ + ldr r6, [pc, #864] @ (381788 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ movs r6, r7 │ │ │ │ str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 00381430 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ @@ -443334,41 +443330,41 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #48] @ (381484 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [ip, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #405] @ 0x195 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb6e6 │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #272] @ (381594 ) │ │ │ │ + ldr r7, [pc, #144] @ (381514 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #392] @ (381610 ) │ │ │ │ + ldr r7, [pc, #264] @ (381590 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3814ac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #116] @ (381534 ) │ │ │ │ @@ -443378,32 +443374,32 @@ │ │ │ │ ldr r1, [pc, #116] @ (38153c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #100] @ (381540 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (381544 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #88] @ (381548 ) │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #88] @ (38154c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r2, [pc, #76] @ (381550 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #76] @ (381554 ) │ │ │ │ ldr r1, [pc, #80] @ (381558 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #76] @ (38155c ) │ │ │ │ @@ -443420,22 +443416,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xb66c │ │ │ │ + @ instruction: 0xb64c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r2, #11 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf2fc003d │ │ │ │ - @ instruction: 0xf30e003d │ │ │ │ + @ instruction: 0xf2dc003d │ │ │ │ + @ instruction: 0xf2ee003d │ │ │ │ str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r2, #148 @ 0x94 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #832] @ (381898 ) │ │ │ │ @@ -443455,28 +443451,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3815ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #28] @ (3815b0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r3, r4, r6} │ │ │ │ + stmia r0!, {r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 003815b4 : │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -443659,25 +443655,25 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 381764 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 381764 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr r2, [pc, #84] @ (3817e0 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 381764 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 381764 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -443690,19 +443686,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cbz r2, 381854 │ │ │ │ + cbz r2, 38184c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #432] @ (381990 ) │ │ │ │ + ldr r4, [pc, #304] @ (381910 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #40] @ (38180c ) │ │ │ │ + ldr r3, [pc, #936] @ (381b8c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003817e4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -443720,15 +443716,15 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 381800 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 381800 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 381800 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -443736,15 +443732,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #800] @ (381b6c ) │ │ │ │ + ldr r3, [pc, #672] @ (381aec ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038184c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -443757,32 +443753,32 @@ │ │ │ │ cbz r0, 381886 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 381886 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ mov r1, r6 │ │ │ │ cbz r3, 381886 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 381886 │ │ │ │ adds r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 381868 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #376] @ (381a14 ) │ │ │ │ + ldr r3, [pc, #248] @ (381994 ) │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3818a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -443822,15 +443818,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (38198c ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #100] @ (381990 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ vldr d7, [pc, #68] @ 381980 │ │ │ │ add.w r1, r0, #1280 @ 0x500 │ │ │ │ ldr r2, [pc, #80] @ (381994 ) │ │ │ │ ldr.w ip, [pc, #84] @ 381998 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ mov.w r0, #268435456 @ 0x10000000 │ │ │ │ @@ -443850,23 +443846,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - sxtb r2, r1 │ │ │ │ + sxth r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #880] @ (381d00 ) │ │ │ │ + ldr r2, [pc, #752] @ (381c80 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #984] @ (381d6c ) │ │ │ │ + ldr r2, [pc, #856] @ (381cec ) │ │ │ │ movs r7, r7 │ │ │ │ ldrh r0, [r2, #32] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r2, [pc, #936] @ (381d44 ) │ │ │ │ + ldr r2, [pc, #808] @ (381cc4 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r0, [r0, #1264] @ 0x4f0 │ │ │ │ @@ -443974,31 +443970,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (381af4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sub sp, #344 @ 0x158 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #688] @ (381d8c ) │ │ │ │ + ldr r1, [pc, #560] @ (381d0c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #752] @ (381dd0 ) │ │ │ │ + ldr r1, [pc, #624] @ (381d50 ) │ │ │ │ movs r7, r7 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #608] @ (381d48 ) │ │ │ │ + ldr r1, [pc, #480] @ (381cc8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #880] @ (381e5c ) │ │ │ │ + ldr r1, [pc, #752] @ (381ddc ) │ │ │ │ movs r7, r7 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #528] @ (381d04 ) │ │ │ │ + ldr r1, [pc, #400] @ (381c84 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #688] @ (381da8 ) │ │ │ │ + ldr r1, [pc, #560] @ (381d28 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381af8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444108,19 +444104,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (381c50 ) │ │ │ │ ldr r0, [pc, #16] @ (381c54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #432] @ (381e04 ) │ │ │ │ + ldr r0, [pc, #304] @ (381d84 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #488] @ (381e40 ) │ │ │ │ + ldr r0, [pc, #360] @ (381dc0 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381c58 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -444326,15 +444322,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (381ec4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 381e04 │ │ │ │ ldr r3, [pc, #80] @ (381ec8 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (381ecc ) │ │ │ │ ldr r0, [pc, #80] @ (381ed0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -444360,37 +444356,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r0, lr │ │ │ │ + mov r0, sl │ │ │ │ movs r7, r7 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #136 @ 0x88 │ │ │ │ + add r5, sp, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - mov ip, r6 │ │ │ │ + mov ip, r2 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r4, r3 │ │ │ │ + cmp ip, pc │ │ │ │ movs r7, r7 │ │ │ │ - mov r8, r2 │ │ │ │ + mov r0, lr │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #872 @ 0x368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r0, r1 │ │ │ │ + cmp r8, sp │ │ │ │ movs r7, r7 │ │ │ │ - mov r0, fp │ │ │ │ + mov r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381eec : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 381f02 │ │ │ │ movs r0, #0 │ │ │ │ @@ -444564,27 +444560,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 742bac │ │ │ │ + bl 742b8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 382096 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 38206c │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 742bac │ │ │ │ + bl 742b8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 382096 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 382092 │ │ │ │ ldr r3, [pc, #28] @ (3820fc ) │ │ │ │ @@ -444597,19 +444593,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r0, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #744 @ 0x2e8 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mvns r0, r1 │ │ │ │ + bics r0, r5 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, lr │ │ │ │ + add r0, sl │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00382108 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -444704,25 +444700,25 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldrh r4, [r6, #24] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r1, sp, #808 @ 0x328 │ │ │ │ + add r1, sp, #680 @ 0x2a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmp r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ - cmn r4, r4 │ │ │ │ + cmn r4, r0 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #592 @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r2, r0 │ │ │ │ + cmp r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ - bics r2, r1 │ │ │ │ + muls r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038221c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444780,15 +444776,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444800,19 +444796,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 382276 │ │ │ │ nop │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + cmn r2, r0 │ │ │ │ movs r7, r7 │ │ │ │ - rors r6, r5 │ │ │ │ + rors r6, r1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00382310 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -445000,15 +444996,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5c9030 │ │ │ │ + bl 5c9010 │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 3824ea │ │ │ │ b.n 382420 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r4, #6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -445110,15 +445106,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 742bac │ │ │ │ + bl 742b8c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3825f6 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445156,19 +445152,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3826b0 ) │ │ │ │ ldr r0, [pc, #20] @ (3826b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #352 @ (adr r5, 382810 ) │ │ │ │ + add r5, pc, #224 @ (adr r5, 382790 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #10 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #56 @ 0x38 │ │ │ │ + subs r7, #24 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (38276c ) │ │ │ │ @@ -445198,58 +445194,58 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #96] @ (382780 ) │ │ │ │ ldr r1, [pc, #100] @ (382784 ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 385290 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (382788 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #992 @ (adr r4, 382b58 ) │ │ │ │ + add r4, pc, #864 @ (adr r4, 382ad8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #856 @ 0x358 │ │ │ │ + add r6, sp, #728 @ 0x2d8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb.w r0, [sl, #63] @ 0x3f │ │ │ │ - cmp r4, #212 @ 0xd4 │ │ │ │ + ldr??.w r0, [sl, pc, lsl #3] │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 382f40 │ │ │ │ + b.n 382f00 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 3827a2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445263,21 +445259,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e27dc │ │ │ │ + bl 5e27bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5e27dc │ │ │ │ + bl 5e27bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445439,15 +445435,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 742bac │ │ │ │ + bl 742b8c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38292a │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -445568,23 +445564,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e27dc │ │ │ │ + bl 5e27bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e27dc │ │ │ │ + b.w 5e27bc │ │ │ │ nop │ │ │ │ │ │ │ │ 00382ae8 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -445684,19 +445680,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strh r2, [r4, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r0, pc, #144 @ (adr r0, 382c80 ) │ │ │ │ + add r0, pc, #16 @ (adr r0, 382c00 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r1, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r2, #106 @ 0x6a │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (382d44 ) │ │ │ │ @@ -445791,15 +445787,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 5c9030 │ │ │ │ + bl 5c9010 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 382c36 │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (382d5c ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (382d48 ) │ │ │ │ add r2, pc │ │ │ │ @@ -445837,19 +445833,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrb r0, [r4, #30] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrb r0, [r1, #29] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 382cd0 │ │ │ │ + bcs.n 382c90 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00382d6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -445885,19 +445881,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (382ddc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #4 │ │ │ │ + adds r7, #228 @ 0xe4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + subs r0, #120 @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00382de0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -445979,15 +445975,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 382e3a │ │ │ │ ldr r0, [pc, #72] @ (382f04 ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 382e56 │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -446004,15 +446000,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #192 @ 0xc0 │ │ │ │ + adds r7, #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -446046,19 +446042,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (382f7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #100 @ 0x64 │ │ │ │ + adds r6, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #112 @ 0x70 │ │ │ │ + adds r6, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ cbz r1, 382fd8 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -446263,70 +446259,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 383190 │ │ │ │ ldr r3, [pc, #92] @ (383224 ) │ │ │ │ ldr r2, [pc, #96] @ (383228 ) │ │ │ │ ldr r1, [pc, #96] @ (38322c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 383190 │ │ │ │ ldr r3, [pc, #72] @ (383230 ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (383234 ) │ │ │ │ ldr r1, [pc, #72] @ (383238 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3831be │ │ │ │ ldrb r0, [r2, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #17] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r6, #10 │ │ │ │ + adds r5, #234 @ 0xea │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r5, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - bl 757216 <_IO_stdin_used@@Base+0x9d56> │ │ │ │ - ldr r2, [sp, #312] @ 0x138 │ │ │ │ + bl 757216 <_IO_stdin_used@@Base+0x9d76> │ │ │ │ + ldr r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r5, #64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #26 │ │ │ │ + adds r3, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r3, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #244 @ 0xf4 │ │ │ │ + adds r4, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038323c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -446398,15 +446394,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r2, r2 │ │ │ │ add.w r4, r2, #32 │ │ │ │ b.n 383284 │ │ │ │ nop │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383320 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 383336 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446442,20 +446438,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 383354 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 5e2d54 │ │ │ │ + bl 5e2d34 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5e2d54 │ │ │ │ + bl 5e2d34 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3833bc │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -446584,19 +446580,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (383508 ) │ │ │ │ ldr r0, [pc, #20] @ (38350c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #70 @ 0x46 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383510 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -446633,19 +446629,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (383588 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #88 @ 0x58 │ │ │ │ + adds r0, #56 @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #236 @ 0xec │ │ │ │ + adds r0, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038358c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 3835a2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446805,19 +446801,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ strb r4, [r6, #24] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #23] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #912] @ 0x390 │ │ │ │ + str r4, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383738 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -446869,19 +446865,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3837d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r5, #236 @ 0xec │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + cmp r7, #172 @ 0xac │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -446914,46 +446910,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (3838e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #164] @ (3838e8 ) │ │ │ │ ldr r1, [pc, #164] @ (3838ec ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #144] @ (3838f0 ) │ │ │ │ ldr r1, [pc, #148] @ (3838f4 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #128] @ (3838f8 ) │ │ │ │ ldr r1, [pc, #132] @ (3838fc ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (383900 ) │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #116] @ (383904 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (383908 ) │ │ │ │ ldr r2, [pc, #120] @ (38390c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -446981,31 +446977,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 3840b4 │ │ │ │ + b.n 384074 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r5, r6 │ │ │ │ + subs r4, r1, r6 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 383858 │ │ │ │ + bcs.n 383818 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 383540 │ │ │ │ + b.n 383500 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 383578 │ │ │ │ + b.n 383538 │ │ │ │ movs r4, r7 │ │ │ │ strb r2, [r0, #15] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ @@ -447029,15 +447025,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 5e3248 │ │ │ │ + bl 5e3228 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 38393c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -447061,15 +447057,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e3350 │ │ │ │ + bl 5e3330 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 383a00 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 38399a │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -447120,15 +447116,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #9] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 38be94 │ │ │ │ movs r0, #0 │ │ │ │ @@ -447227,41 +447223,41 @@ │ │ │ │ nop │ │ │ │ strb r6, [r3, #7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #22 │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r5, #34 @ 0x22 │ │ │ │ + cmp r5, #2 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (383bb4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r4, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 383c18 │ │ │ │ @@ -447271,67 +447267,67 @@ │ │ │ │ ldr r1, [pc, #76] @ (383c20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #60] @ (383c24 ) │ │ │ │ ldr r3, [pc, #60] @ (383c28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (383c2c ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (383c30 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r2, [pc, #48] @ (383c34 ) │ │ │ │ ldr r1, [pc, #48] @ (383c38 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5dddbc │ │ │ │ + b.w 5ddd9c │ │ │ │ nop │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r0, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + ldr r1, [sp, #912] @ 0x390 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 3843b0 │ │ │ │ + b.n 384370 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0x479b │ │ │ │ movs r0, r0 │ │ │ │ adds r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #18 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r7!, {r1, r3} │ │ │ │ + ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #44 @ 0x2c │ │ │ │ + cmp r4, #12 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 383c78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 5e27dc │ │ │ │ + bl 5e27bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -447341,71 +447337,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (383c98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r3, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #68 @ 0x44 │ │ │ │ + cmp r4, #36 @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3f0 │ │ │ │ + bl 5da3d0 │ │ │ │ cbz r0, 383cc4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (383d04 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ ldr r1, [pc, #56] @ (383d08 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ ldr r1, [pc, #48] @ (383d0c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 383cb2 │ │ │ │ ldr r3, [pc, #32] @ (383d10 ) │ │ │ │ movw r2, #2849 @ 0xb21 │ │ │ │ ldr r1, [pc, #28] @ (383d14 ) │ │ │ │ ldr r0, [pc, #32] @ (383d18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #44 @ 0x2c │ │ │ │ + cmp r4, #12 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r4, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (383df8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -447439,15 +447435,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 383d66 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 383d90 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 383db8 │ │ │ │ ldr r3, [pc, #120] @ (383e04 ) │ │ │ │ add r3, pc │ │ │ │ b.n 383dbc │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -447494,21 +447490,21 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #696] @ (3840c8 ) │ │ │ │ + ldr r1, [pc, #568] @ (384048 ) │ │ │ │ movs r5, r7 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r3, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -447517,31 +447513,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (383e5c ) │ │ │ │ ldr r1, [pc, #48] @ (383e60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #36] @ (383e64 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #688] @ 0x2b0 │ │ │ │ + str r7, [sp, #560] @ 0x230 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 383e3c │ │ │ │ + ble.n 383dfc │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447551,32 +447547,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (383ec0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2f7cec │ │ │ │ ldr r1, [pc, #32] @ (383ec4 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 46d004 │ │ │ │ - ldrh r4, [r2, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r5, #21 │ │ │ │ + asrs r6, r1, #21 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4, {r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -447586,15 +447582,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (383f40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (383f44 ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2f7ca8 │ │ │ │ @@ -447611,19 +447607,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r5, #19 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r4, {r2, r4} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #113 @ 0x71 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -447642,15 +447638,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (384018 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cbz r0, 383ffe │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 383ffe │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r2, #68] @ 0x44 │ │ │ │ @@ -447689,23 +447685,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 383fda │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r7, #17 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ movs r5, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -447736,49 +447732,49 @@ │ │ │ │ ldr r6, [pc, #304] @ (3841a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #284] @ (3841a4 ) │ │ │ │ ldr r1, [pc, #284] @ (3841a8 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384146 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 384052 │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #196] @ (384198 ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384062 │ │ │ │ ldr r3, [pc, #204] @ (3841ac ) │ │ │ │ @@ -447793,15 +447789,15 @@ │ │ │ │ bpl.n 384062 │ │ │ │ ldr r0, [pc, #188] @ (3841b4 ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384068 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 384174 │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -447845,51 +447841,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (3841d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + str r5, [sp, #488] @ 0x1e8 │ │ │ │ movs r4, r7 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #250 @ 0xfa │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + svc 14 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r1, #13 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r2, {r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + cmp r0, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r6, #138 @ 0x8a │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #8 │ │ │ │ + movs r7, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r2, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #150 @ 0x96 │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #26 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + ldrh r2, [r7, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #128 @ 0x80 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #20 │ │ │ │ + movs r7, #244 @ 0xf4 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 384264 │ │ │ │ @@ -447941,25 +447937,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38428c ) │ │ │ │ ldr r0, [pc, #32] @ (384290 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #168 @ 0xa8 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + movs r7, #102 @ 0x66 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #144 @ 0x90 │ │ │ │ + movs r5, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (384324 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -447967,24 +447963,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (38432c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #104] @ (384330 ) │ │ │ │ ldr r1, [pc, #108] @ (384334 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 38960c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 3842ea │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 3842fc │ │ │ │ mov r0, r3 │ │ │ │ @@ -448006,23 +448002,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 38d798 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 3842ea │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, #16] │ │ │ │ + ldrh r4, [r1, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 384308 │ │ │ │ + bgt.n 3842c8 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r1, #4 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r0!, {r2, r4, r5} │ │ │ │ + ldmia r0!, {r2, r4} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (38440c ) │ │ │ │ @@ -448040,50 +448036,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #164] @ (384420 ) │ │ │ │ ldr r1, [pc, #168] @ (384424 ) │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #148] @ (384428 ) │ │ │ │ ldr r1, [pc, #152] @ (38442c ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70f378 │ │ │ │ + bl 70f358 │ │ │ │ ldr r2, [pc, #80] @ (384430 ) │ │ │ │ ldr r3, [pc, #48] @ (384410 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -448099,27 +448095,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r4, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r7, #2 │ │ │ │ + asrs r6, r3, #2 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [sp, #368] @ 0x170 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 384468 │ │ │ │ + bgt.n 384428 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r3, r5, r6} │ │ │ │ + stmia r7!, {r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -448130,24 +448126,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (3844f0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #144] @ (3844f4 ) │ │ │ │ ldr r1, [pc, #144] @ (3844f8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (3844fc ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -448176,26 +448172,26 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 43678c │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 4375dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c9034 │ │ │ │ + bl 5c9014 │ │ │ │ b.n 3844ac │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #4] │ │ │ │ + ldrh r4, [r5, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 384594 │ │ │ │ + blt.n 384554 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r5, #29 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -448217,15 +448213,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #212 @ 0xd4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 383ec8 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 384588 │ │ │ │ @@ -448252,43 +448248,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3845dc ) │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 38455e │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 384558 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 3845fc │ │ │ │ + bls.n 3845bc │ │ │ │ movs r7, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -448317,32 +448313,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (384760 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #288] @ (384764 ) │ │ │ │ ldr r1, [pc, #288] @ (384768 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -448373,102 +448369,102 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (384778 ) │ │ │ │ ldr r1, [pc, #160] @ (38477c ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 384680 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5c9038 │ │ │ │ + bl 5c9018 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 384616 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (384780 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ str r4, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #52] @ 0x34 │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r5, #60] @ 0x3c │ │ │ │ + ldrh r6, [r1, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 384844 │ │ │ │ + bls.n 384804 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r5, #22 │ │ │ │ + lsrs r6, r1, #22 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r3, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r3, #56] @ 0x38 │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 384734 │ │ │ │ + bhi.n 3846f4 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r7, #19 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1} │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r2, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384784 : │ │ │ │ cbz r1, 3847c6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5dc9f0 │ │ │ │ + bl 5dc9d0 │ │ │ │ ldr r3, [pc, #44] @ (3847d4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 380b68 │ │ │ │ @@ -448481,15 +448477,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - movs r2, #124 @ 0x7c │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003847d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -448519,19 +448515,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (384834 ) │ │ │ │ ldr r0, [pc, #20] @ (384838 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - strh r6, [r6, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r7, #6 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #18 │ │ │ │ + movs r1, #242 @ 0xf2 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1760] @ 0x6e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -448573,15 +448569,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 384898 │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 384896 │ │ │ │ @@ -448635,25 +448631,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (384974 ) │ │ │ │ ldr r0, [pc, #32] @ (384978 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r0, #3 │ │ │ │ + subs r0, r4, #2 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #82 @ 0x52 │ │ │ │ + movs r0, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r1, #2 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038497c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448703,24 +448699,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (384a98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #140] @ (384a9c ) │ │ │ │ ldr r1, [pc, #140] @ (384aa0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 384a66 │ │ │ │ ldr r4, [pc, #124] @ (384aa4 ) │ │ │ │ ldr r6, [pc, #124] @ (384aa8 ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -448728,24 +448724,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 384a78 │ │ │ │ ldr r1, [pc, #112] @ (384aac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #100] @ (384ab0 ) │ │ │ │ ldr r1, [pc, #100] @ (384ab4 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 384a32 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -448757,39 +448753,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (384abc ) │ │ │ │ ldr r0, [pc, #60] @ (384ac0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r4, #30] │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 3849e4 │ │ │ │ + bpl.n 3849a4 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r6, #28] │ │ │ │ + ldrh r0, [r2, #28] │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 384b78 │ │ │ │ + bpl.n 384b38 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r2, #18] │ │ │ │ + strh r6, [r6, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r7, #5 │ │ │ │ + adds r4, r3, #5 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r4, #6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384ac4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448803,22 +448799,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #380 @ 0x17c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 384b38 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 384b24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -448835,23 +448831,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (384b58 ) │ │ │ │ add.w r3, r4, #424 @ 0x1a8 │ │ │ │ ldr r0, [pc, #28] @ (384b5c ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r3, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + subs r0, r3, #5 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 384ae8 │ │ │ │ + bgt.n 384aa8 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r3, #2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + subs r6, r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (384cb4 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -448883,25 +448879,25 @@ │ │ │ │ add.w r9, r8, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #268] @ (384cc8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r7, r8, #212 @ 0xd4 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #248] @ (384ccc ) │ │ │ │ ldr r1, [pc, #248] @ (384cd0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 384bb8 │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -448931,23 +448927,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (384cdc ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #136] @ (384ce0 ) │ │ │ │ ldr r1, [pc, #140] @ (384ce4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 384c12 │ │ │ │ ldr r2, [pc, #120] @ (384ce8 ) │ │ │ │ ldr r3, [pc, #72] @ (384cbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -448972,37 +448968,37 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 25ea58 │ │ │ │ b.n 384c6e │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r2, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, r4, #4 │ │ │ │ + subs r0, r0, #4 │ │ │ │ movs r7, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r1, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 384c94 │ │ │ │ + bcc.n 384c54 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r3, #32 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ movs r5, r7 │ │ │ │ - itte cs │ │ │ │ - movcs r6, r7 │ │ │ │ - subcs r6, r0, #2 │ │ │ │ - movcc r7, r7 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + itte eq │ │ │ │ + moveq r6, r7 │ │ │ │ + subeq r6, r4, #1 │ │ │ │ + movne r7, r7 │ │ │ │ + ldrh r4, [r7, #10] │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 384da4 │ │ │ │ + bcc.n 384d64 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + bkpt 0x0084 │ │ │ │ movs r6, r7 │ │ │ │ ldrsh r6, [r3, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00384cec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -449019,15 +449015,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #380 @ 0x17c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 384d48 │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -449042,23 +449038,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (384d68 ) │ │ │ │ add.w r3, r5, #444 @ 0x1bc │ │ │ │ ldr r0, [pc, #28] @ (384d6c ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldrb r6, [r1, #31] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r0, #5 │ │ │ │ + adds r6, r4, #4 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 384c94 │ │ │ │ + bge.n 384e54 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, r5, r2 │ │ │ │ + subs r4, r1, r2 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r3, #4 │ │ │ │ + adds r6, r7, #3 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #328] @ (384ecc ) │ │ │ │ @@ -449070,24 +449066,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (384ed4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #220 @ 0xdc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #300] @ (384ed8 ) │ │ │ │ ldr r1, [pc, #304] @ (384edc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 384e82 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [pc, #284] @ 384ee0 │ │ │ │ ldr r6, [pc, #284] @ (384ee4 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -449100,29 +449096,29 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 384e24 │ │ │ │ ldr r1, [pc, #260] @ (384ee8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #248] @ (384eec ) │ │ │ │ ldr r1, [pc, #248] @ (384ef0 ) │ │ │ │ add.w r3, fp, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #232] @ (384ef4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 384e6c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 384e82 │ │ │ │ mov r4, r9 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384dda │ │ │ │ @@ -449187,82 +449183,82 @@ │ │ │ │ ldr r1, [pc, #76] @ (384f08 ) │ │ │ │ ldr r0, [pc, #76] @ (384f0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, #2] │ │ │ │ + ldrh r6, [r5, #0] │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 384eec │ │ │ │ + bne.n 384eac │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r1, #25 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r4, r6, pc} │ │ │ │ + pop {r4, r5, pc} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r5, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, #0] │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ movs r4, r7 │ │ │ │ - bne.n 384e64 │ │ │ │ + bne.n 384e24 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r3, #23 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ + pop {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r6, #1 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r1, #25] │ │ │ │ + ldrb r0, [r5, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r5, r5 │ │ │ │ + adds r6, r1, r5 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r7, #0 │ │ │ │ + adds r0, r3, #0 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r3, #24] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + adds r0, r4, r4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r4, r7 │ │ │ │ + subs r6, r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384f10 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (384f3c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - subs r4, r0, r6 │ │ │ │ + subs r4, r4, r5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384f40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 384fd2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (384fd8 ) │ │ │ │ @@ -449277,15 +449273,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (384fdc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (384fe0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #64] @ (384fe4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 384fb4 │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -449299,19 +449295,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 260f5c │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #21] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 385008 │ │ │ │ + bvc.n 384fc8 │ │ │ │ movs r5, r7 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00384fec : │ │ │ │ @@ -449324,24 +449320,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (3850a0 ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 5d3a6c │ │ │ │ + bl 5d3a4c │ │ │ │ ldr r2, [pc, #140] @ (3850a4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (3850a8 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 38509a │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #380 @ 0x17c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -449353,15 +449349,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #80] @ 0x50 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #76] @ (3850b4 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 38507a │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -449376,23 +449372,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 260f5c │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #19] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ movs r5, r7 │ │ │ │ - revsh r2, r4 │ │ │ │ + revsh r2, r0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r1, r0 │ │ │ │ + adds r4, r5, r7 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 385160 │ │ │ │ + bvc.n 385120 │ │ │ │ movs r5, r7 │ │ │ │ str r4, [r4, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r6, [r1, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 003850bc : │ │ │ │ @@ -449407,24 +449403,24 @@ │ │ │ │ ldr r1, [pc, #136] @ (385160 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #120] @ (385164 ) │ │ │ │ add.w r4, r4, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #116] @ (385168 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 385112 │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -449437,36 +449433,36 @@ │ │ │ │ ldr r1, [pc, #72] @ (385174 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d3ad8 │ │ │ │ + b.w 5d3ab8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r3!, {r1, r5} │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r0, r5 │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 3850d4 │ │ │ │ + bvs.n 385094 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r5, #14] │ │ │ │ + ldrb r4, [r1, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385178 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -449575,74 +449571,74 @@ │ │ │ │ 00385290 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #44] @ 3852d4 │ │ │ │ ldr r2, [pc, #44] @ (3852d8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (3852dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r0, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r0, #5 │ │ │ │ + lsls r0, r4, #4 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb84a │ │ │ │ + @ instruction: 0xb82a │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003852e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #128] @ (385380 ) │ │ │ │ ldr r2, [pc, #132] @ (385384 ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (385388 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (38538c ) │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 385366 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 385366 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -449660,58 +449656,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r5, #3 │ │ │ │ + lsls r4, r1, #3 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb7d6 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 385364 │ │ │ │ + bvc.n 385324 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00385390 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #56] @ 3853e0 │ │ │ │ ldr r2, [pc, #56] @ (3853e4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (3853e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r0, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ + movs r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb74a │ │ │ │ + @ instruction: 0xb72a │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003853ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -449723,15 +449719,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w lr, [r2, #100] @ 0x64 │ │ │ │ add.w r1, ip, #1280 @ 0x500 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [lr, #6] │ │ │ │ bic.w ip, ip, #8 │ │ │ │ strb.w ip, [lr, #6] │ │ │ │ - bl 5e1c88 │ │ │ │ + bl 5e1c68 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r2, #877] @ 0x36d │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 385444 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -449764,15 +449760,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r1 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #1280 @ 0x500 │ │ │ │ ldr.w r3, [r2, #1432] @ 0x598 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5e0c98 │ │ │ │ + bl 5e0c78 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r2, #877] @ 0x36d │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 3854aa │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -449814,33 +449810,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (3855e0 ) │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #220] @ (3855e4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -449856,32 +449852,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (3855f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #128] @ (3855f4 ) │ │ │ │ ldr r1, [pc, #132] @ (3855f8 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -449890,37 +449886,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (3855fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ nop │ │ │ │ - strb r4, [r5, #31] │ │ │ │ + strb r4, [r1, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r1, #6] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - mcr2 0, 7, r0, cr12, cr12, {1} │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + mcr2 0, 6, r0, cr12, cr12, {1} │ │ │ │ + strb r6, [r3, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r0, #4] │ │ │ │ + strh r0, [r4, #2] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ movs r7, r7 │ │ │ │ - mcr2 0, 4, r0, cr0, cr12, {1} │ │ │ │ - push {r3, r7, lr} │ │ │ │ + mcr2 0, 3, r0, cr0, cr12, {1} │ │ │ │ + push {r3, r5, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r7, #16 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385600 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00385604 : │ │ │ │ @@ -449957,24 +449953,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #220 @ 0xdc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #276] @ (385774 ) │ │ │ │ ldr r1, [pc, #280] @ (385778 ) │ │ │ │ add.w r3, r8, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 385718 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 432644 │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -450047,38 +450043,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (385794 ) │ │ │ │ add.w r3, r8, #504 @ 0x1f8 │ │ │ │ ldr r0, [pc, #60] @ (385798 ) │ │ │ │ movw r2, #1549 @ 0x60d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r2, #30] │ │ │ │ + ldrb r2, [r6, #29] │ │ │ │ movs r4, r7 │ │ │ │ - ldc2 0, cr0, [r4, #240] @ 0xf0 │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + ldc2l 0, cr0, [r4, #-240]! @ 0xffffff10 │ │ │ │ + push {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r3, #3 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r5, #2 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r4, #16 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r6, #2 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r6, #14 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r5, #13 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038579c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -450089,24 +450085,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (38582c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #100] @ (385830 ) │ │ │ │ ldr r1, [pc, #100] @ (385834 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 385810 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 43678c │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -450121,22 +450117,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r4, [r4, #20] │ │ │ │ + strb r4, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r4, #24] │ │ │ │ + ldrb r6, [r0, #24] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stc2 0, cr0, [r6], #-240 @ 0xffffff10 │ │ │ │ - cbz r6, 385882 │ │ │ │ + stc2 0, cr0, [r6], {60} @ 0x3c │ │ │ │ + cbz r6, 38587a │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (385934 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -450146,24 +450142,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #296 @ 0x128 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r4, r4, #524 @ 0x20c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3858a2 │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -450224,18 +450220,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2605c4 │ │ │ │ blx 25df4c │ │ │ │ ldr.w r1, [r5, #1752] @ 0x6d8 │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 385912 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbce003c │ │ │ │ - strb r0, [r1, #18] │ │ │ │ + @ instruction: 0xfbae003c │ │ │ │ + strb r0, [r5, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + ldrh r0, [r5, r2] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ udf #191 @ 0xbf │ │ │ │ Address 0x385946 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ @@ -450253,26 +450249,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 5d66dc │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5d66bc │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #332] @ (385acc ) │ │ │ │ ldr r2, [pc, #332] @ (385ad0 ) │ │ │ │ ldr r1, [pc, #336] @ (385ad4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #548 @ 0x224 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 385a0e │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 385a14 │ │ │ │ mov r2, r6 │ │ │ │ @@ -450374,19 +450370,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 385a14 │ │ │ │ b.n 385a44 │ │ │ │ - strb r4, [r2, #13] │ │ │ │ + strb r4, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (385d68 ) │ │ │ │ @@ -450443,32 +450439,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (385d80 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #496] @ (385d84 ) │ │ │ │ ldr r1, [pc, #496] @ (385d88 ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (385d8c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -450483,35 +450479,35 @@ │ │ │ │ beq.n 385c66 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (385d90 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w fp, [pc, #396] @ 385d94 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (385d8c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -450578,15 +450574,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 385c54 │ │ │ │ ldr r3, [pc, #136] @ (385da4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 385bda │ │ │ │ @@ -450604,47 +450600,47 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 385bda │ │ │ │ - ldrb r6, [r4, #11] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r4, #7] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r3, #7] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ str r2, [r7, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {} │ │ │ │ movs r7, r7 │ │ │ │ - ldr.w r0, [lr, ip, lsl #3] │ │ │ │ - add r7, sp, #408 @ 0x198 │ │ │ │ + ldrh.w r0, [lr, ip, lsl #3] │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7ea003c │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + @ instruction: 0xf7ca003c │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #27 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ movs r7, r7 │ │ │ │ movs r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r6, #24 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -450661,15 +450657,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 2605ac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2d54 │ │ │ │ + bl 5e2d34 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -450699,26 +450695,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 25ea58 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 385ad8 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 385e82 │ │ │ │ ldr r3, [pc, #176] @ (385f18 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (385f1c ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 389974 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 436910 │ │ │ │ @@ -450742,15 +450738,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #592 @ 0x250 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 25df04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -450763,29 +450759,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (385f30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #568 @ 0x238 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r4!, {r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r5, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r0, #24 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r4, #21 │ │ │ │ + lsrs r0, r0, #21 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r1, #96] @ 0x60 │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #92] @ 0x5c │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r3, #3 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r0, #20 │ │ │ │ + lsrs r0, r4, #19 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ @@ -450904,29 +450900,29 @@ │ │ │ │ ldr r1, [pc, #20] @ (38607c ) │ │ │ │ ldr r0, [pc, #20] @ (386080 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #628 @ 0x274 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldr r6, [r5, #68] @ 0x44 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + lsls r4, r6, #29 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r4, #16 │ │ │ │ + lsrs r6, r0, #16 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386084 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5d61d0 │ │ │ │ + bl 5d61b0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 385f34 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -450937,15 +450933,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (386134 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 3860e0 │ │ │ │ bl 385f34 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -450974,24 +450970,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (38613c ) │ │ │ │ ldr r0, [pc, #32] @ (386140 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #648 @ 0x288 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldr r2, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf336003c │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + @ instruction: 0xf316003c │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r4, #27 │ │ │ │ + lsls r0, r0, #27 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r0, #14 │ │ │ │ + lsrs r6, r4, #13 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386144 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -451186,34 +451182,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #520] @ (38656c ) │ │ │ │ ldr r1, [pc, #520] @ (386570 ) │ │ │ │ add.w r3, r7, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (386574 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -451236,15 +451232,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (386580 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 38620e │ │ │ │ mov r0, r4 │ │ │ │ bl 385ad8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -451304,34 +451300,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (386590 ) │ │ │ │ ldr r1, [pc, #236] @ (386594 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (386574 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -451355,15 +451351,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (38659c ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 38620a │ │ │ │ ldr r3, [pc, #116] @ (3865a0 ) │ │ │ │ movw r2, #1783 @ 0x6f7 │ │ │ │ ldr r1, [pc, #112] @ (3865a4 ) │ │ │ │ ldr r0, [pc, #116] @ (3865a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -451378,55 +451374,55 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #928] @ (386900 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, #10] │ │ │ │ + strb r4, [r5, #9] │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r4, r6} │ │ │ │ + pop {r1, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - eor.w r0, lr, #60 @ 0x3c │ │ │ │ - add r7, pc, #600 @ (adr r7, 3867cc ) │ │ │ │ + orn r0, lr, #60 @ 0x3c │ │ │ │ + add r7, pc, #472 @ (adr r7, 38674c ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r4, #4] │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #5] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r2, 3865d4 │ │ │ │ + revsh r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.s8 d16, d14, d28 │ │ │ │ - add r6, pc, #344 @ (adr r6, 3866f0 ) │ │ │ │ + vqadd.s32 d0, d14, d28 │ │ │ │ + add r6, pc, #216 @ (adr r6, 386670 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r4, #120] @ 0x78 │ │ │ │ + str r4, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r1, #11 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r1, #120] @ 0x78 │ │ │ │ + str r4, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r6, #10 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -451450,15 +451446,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d61d0 │ │ │ │ + bl 5d61b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 385f34 │ │ │ │ │ │ │ │ 0038661c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -451514,24 +451510,24 @@ │ │ │ │ ldr r1, [pc, #488] @ (386898 ) │ │ │ │ add sl, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, sl, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #468] @ (38689c ) │ │ │ │ ldr r1, [pc, #468] @ (3868a0 ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1136] @ 0x470 │ │ │ │ add.w sl, r4, r9 │ │ │ │ str.w r3, [sl, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3867a6 │ │ │ │ @@ -451566,24 +451562,24 @@ │ │ │ │ ldr r1, [pc, #356] @ (3868ac ) │ │ │ │ add sl, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, sl, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #336] @ (3868b0 ) │ │ │ │ ldr r1, [pc, #340] @ (3868b4 ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1132] @ 0x46c │ │ │ │ b.n 3866e0 │ │ │ │ ldr.w r4, [sl, #224] @ 0xe0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -451684,61 +451680,61 @@ │ │ │ │ ldr r1, [pc, #120] @ (3868f8 ) │ │ │ │ ldr r0, [pc, #120] @ (3868fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #696 @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - str r0, [r5, #96] @ 0x60 │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r1, #112] @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb8ec │ │ │ │ + @ instruction: 0xb8cc │ │ │ │ movs r7, r7 │ │ │ │ - stc 0, cr0, [sl, #-240]! @ 0xffffff10 │ │ │ │ - add r4, pc, #200 @ (adr r4, 38696c ) │ │ │ │ + stc 0, cr0, [sl, #-240] @ 0xffffff10 │ │ │ │ + add r4, pc, #72 @ (adr r4, 3868ec ) │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb856 │ │ │ │ + @ instruction: 0xb836 │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [r4], {60} @ 0x3c │ │ │ │ - add r3, pc, #624 @ (adr r3, 386b28 ) │ │ │ │ + ldcl 0, cr0, [r4], #-240 @ 0xffffff10 │ │ │ │ + add r3, pc, #496 @ (adr r3, 386aa8 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r1, #76] @ 0x4c │ │ │ │ + str r6, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u32 d16, d30, #12 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + vshr.u16 d16, d30, #12 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u16 d16, d30, #4 │ │ │ │ - lsls r6, r1, #23 │ │ │ │ + vshr.u32 d0, d30, #4 │ │ │ │ + lsls r6, r5, #22 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vmvn.i32 d16, #206 @ 0x000000ce │ │ │ │ - lsls r6, r7, #21 │ │ │ │ + vshr.u32 d0, d30, #28 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r0, #72] @ 0x48 │ │ │ │ + str r6, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u32 d0, d30, #20 │ │ │ │ - lsls r2, r2, #21 │ │ │ │ + vshr.u8 d0, d30, #4 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u16 d0, d30, #12 │ │ │ │ - lsls r2, r3, #20 │ │ │ │ + vqadd.u64 d16, d4, d30 │ │ │ │ + lsls r2, r7, #19 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + str r6, [r6, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.u64 d16, d12, d30 │ │ │ │ - lsls r2, r6, #19 │ │ │ │ + vqadd.u16 d16, d12, d30 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386900 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -451754,29 +451750,29 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 386934 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (38694c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 5d7a48 │ │ │ │ + b.w 5d7a28 │ │ │ │ ldr r3, [pc, #24] @ (386950 ) │ │ │ │ movw r2, #1834 @ 0x72a │ │ │ │ ldr r1, [pc, #24] @ (386954 ) │ │ │ │ ldr r0, [pc, #24] @ (386958 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bhi.n 38689e │ │ │ │ - vrsra.u64 d22, d10, #1 │ │ │ │ + vrsra.u32 q11, q13, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mcr2 0, 6, r0, cr0, cr14, {1} │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + mcr2 0, 5, r0, cr0, cr14, {1} │ │ │ │ + lsls r6, r2, #19 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038695c : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -451803,18 +451799,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (3869ac ) │ │ │ │ ldr r0, [pc, #20] @ (3869b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #736 @ 0x2e0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mcr2 0, 3, r0, cr4, cr14, {1} │ │ │ │ - lsls r6, r7, #18 │ │ │ │ + mcr2 0, 2, r0, cr4, cr14, {1} │ │ │ │ + lsls r6, r3, #18 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003869b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -451851,47 +451847,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (386b24 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #256] @ (386b28 ) │ │ │ │ ldr r1, [pc, #256] @ (386b2c ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3869fc │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 386a08 │ │ │ │ ldr r3, [pc, #176] @ (386b30 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -451905,15 +451901,15 @@ │ │ │ │ bpl.n 386a08 │ │ │ │ ldr r0, [pc, #164] @ (386b38 ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 386a10 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 386ae4 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -451934,19 +451930,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (386b40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ ldr r3, [pc, #76] @ (386b44 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #764] @ 0x2fc │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 386aba │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -451954,34 +451950,34 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - vqadd.u8 d16, d14, d30 │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + vqadd.u32 d0, d14, d30 │ │ │ │ + push {r2, r3, r5, r6, lr} │ │ │ │ movs r7, r7 │ │ │ │ - strd r0, r0, [sl, #240] @ 0xf0 │ │ │ │ - add r0, pc, #840 @ (adr r0, 386e78 ) │ │ │ │ + @ instruction: 0xe9aa003c │ │ │ │ + add r0, pc, #712 @ (adr r0, 386df8 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr4, cr14, {1} │ │ │ │ + mrc2 0, 5, r0, cr4, cr14, {1} │ │ │ │ sbcs r2, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r2, r1, #14 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00386b48 : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 386b5a │ │ │ │ @@ -452133,42 +452129,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r2, #8 │ │ │ │ + lsls r2, r6, #7 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r5, #0] │ │ │ │ + strb r4, [r1, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 386bc0 │ │ │ │ + b.n 386b80 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00386cc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 386d7e │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #264] @ (386dec ) │ │ │ │ ldr r2, [pc, #264] @ (386df0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #308 @ 0x134 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (386df4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 386d82 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -452188,21 +452184,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 386d74 │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 386d7e │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #192] @ (386e04 ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 386d82 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -452238,15 +452234,15 @@ │ │ │ │ b.n 386d7e │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 386dda │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 386dda │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 386dda │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -452257,27 +452253,27 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 386db6 │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 386d3c │ │ │ │ b.n 386d7e │ │ │ │ nop │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 386bfc │ │ │ │ + b.n 386bbc │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r3, r5, r6, r7, pc} │ │ │ │ + pop {r2, r3, r6, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - b.n 386bb0 │ │ │ │ + b.n 386b70 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00386e08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -452377,46 +452373,46 @@ │ │ │ │ bne.n 387008 │ │ │ │ mov r0, fp │ │ │ │ bl 386cc4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 387008 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #268] @ (38702c ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e90 │ │ │ │ + bl 5d4e70 │ │ │ │ ldr r1, [pc, #260] @ (387030 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ ldr r3, [pc, #252] @ (387034 ) │ │ │ │ ldr r2, [pc, #256] @ (387038 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #256] @ (38703c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 2fbae8 │ │ │ │ ldr r3, [pc, #232] @ (387040 ) │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #216] @ (387044 ) │ │ │ │ ldr r3, [pc, #180] @ (387024 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -452455,15 +452451,15 @@ │ │ │ │ cbnz r2, 387008 │ │ │ │ mov r1, r5 │ │ │ │ mov r5, r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 386f0a │ │ │ │ ldr r0, [pc, #120] @ (387048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ add.w r9, r1, #1 │ │ │ │ movs r2, #16 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -452481,40 +452477,40 @@ │ │ │ │ movcs r2, #1 │ │ │ │ mov r3, ip │ │ │ │ b.n 386fb4 │ │ │ │ ldr r0, [pc, #64] @ (38704c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 260174 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #160 @ 0xa0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #148 @ 0x94 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vshr.u16 d16, d30, #6 │ │ │ │ - ldrb r4, [r3, r6] │ │ │ │ + vshr.u32 d0, d30, #6 │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mvns r6, r3 │ │ │ │ + bics r6, r7 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3869f0 │ │ │ │ + b.n 3869b0 │ │ │ │ movs r4, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #226 @ 0xe2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vqadd.u16 d0, d4, d30 │ │ │ │ - mcr2 0, 5, r0, cr10, cr14, {1} │ │ │ │ + mrc2 0, 7, r0, cr4, cr14, {1} │ │ │ │ + mcr2 0, 4, r0, cr10, cr14, {1} │ │ │ │ │ │ │ │ 00387050 : │ │ │ │ cbz r0, 3870aa │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -452578,223 +452574,223 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #68] @ (387148 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e90 │ │ │ │ + bl 5d4e70 │ │ │ │ ldr r1, [pc, #60] @ (38714c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ ldr.w ip, [pc, #52] @ 387150 │ │ │ │ ldr r2, [pc, #52] @ (387154 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (387158 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rev16 r6, r2 │ │ │ │ + rev r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r6, #248]! @ 0xf8 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldc2l 0, cr0, [r6, #248] @ 0xf8 │ │ │ │ + ldrh r6, [r2, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rors r4, r6 │ │ │ │ + rors r4, r2 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 387740 │ │ │ │ + b.n 387700 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0038715c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #68] @ (3871bc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e90 │ │ │ │ + bl 5d4e70 │ │ │ │ ldr r1, [pc, #60] @ (3871c0 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ ldr.w ip, [pc, #52] @ 3871c4 │ │ │ │ ldr r2, [pc, #52] @ (3871c8 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (3871cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r2, 3871f8 │ │ │ │ + cbnz r2, 3871f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc2 0, cr0, [r2, #248] @ 0xf8 │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + stc2l 0, cr0, [r2, #-248]! @ 0xffffff08 │ │ │ │ + ldrh r2, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs r0, r0 │ │ │ │ + adcs r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3876cc │ │ │ │ + b.n 38768c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003871d0 : │ │ │ │ - b.w 5d629c │ │ │ │ + b.w 5d627c │ │ │ │ │ │ │ │ 003871d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (387248 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #88] @ (38724c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e90 │ │ │ │ + bl 5d4e70 │ │ │ │ ldr r1, [pc, #80] @ (387250 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ ldr r1, [pc, #72] @ (387254 ) │ │ │ │ ldr r2, [pc, #72] @ (387258 ) │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #296 @ 0x128 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (38725c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #56] @ (387260 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subs r2, #90 @ 0x5a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r4, 387268 │ │ │ │ + cbnz r4, 387260 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc2 0, cr0, [r4, #-248] @ 0xffffff08 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + stc2l 0, cr0, [r4], #248 @ 0xf8 │ │ │ │ + ldrh r0, [r5, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r0 │ │ │ │ + lsrs r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 38765c │ │ │ │ + b.n 38761c │ │ │ │ movs r4, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ ... │ │ │ │ │ │ │ │ 00387264 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (3872d8 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ ldr r1, [pc, #88] @ (3872dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e90 │ │ │ │ + bl 5d4e70 │ │ │ │ ldr r1, [pc, #80] @ (3872e0 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ ldr r1, [pc, #72] @ (3872e4 ) │ │ │ │ ldr r2, [pc, #72] @ (3872e8 ) │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #296 @ 0x128 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (3872ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #56] @ (3872f0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subs r1, #202 @ 0xca │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r4], #-248 @ 0xffffff08 │ │ │ │ - ldrh r0, [r7, r0] │ │ │ │ + mrrc2 0, 3, r0, r4, cr14 │ │ │ │ + ldrh r0, [r3, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eors r0, r6 │ │ │ │ + eors r0, r2 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3875cc │ │ │ │ + b.n 38758c │ │ │ │ movs r4, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ ... │ │ │ │ │ │ │ │ 003872f4 : │ │ │ │ ldr r3, [pc, #112] @ (387368 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -452842,23 +452838,23 @@ │ │ │ │ b.w 387264 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 38738a │ │ │ │ + cbz r2, 387382 │ │ │ │ movs r5, r7 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxth r2, r1 │ │ │ │ movs r5, r7 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxth r2, r1 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r2, 3873cc │ │ │ │ + uxtb r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00387388 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -452994,32 +452990,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #184] @ (3875a8 ) │ │ │ │ ldr r1, [pc, #184] @ (3875ac ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #824 @ 0x338 │ │ │ │ @@ -453032,15 +453028,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (3875b4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movw r2, #2643 @ 0xa53 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -453052,35 +453048,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (3875c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #792 @ 0x318 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bic.w r0, r8, #12451840 @ 0xbe0000 │ │ │ │ - b.n 387310 │ │ │ │ + and.w r0, r8, #12451840 @ 0xbe0000 │ │ │ │ + b.n 3872d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, r0] │ │ │ │ + ldrsb r4, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r0, #16] │ │ │ │ + str r4, [r4, #12] │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #808 @ 0x328 │ │ │ │ + add r2, sp, #680 @ 0x2a8 │ │ │ │ movs r7, r7 │ │ │ │ - svc 2 │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #936] @ 0x3a8 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfa02003e │ │ │ │ - @ instruction: 0xf2b2003e │ │ │ │ - ldrsb r0, [r3, r5] │ │ │ │ + vld1.8 @ instruction: 0xf9e2003e │ │ │ │ + @ instruction: 0xf292003e │ │ │ │ + ldrsb r0, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf27e003e │ │ │ │ - ldrsb.w r0, [r0, #62] @ 0x3e │ │ │ │ + @ instruction: 0xf25e003e │ │ │ │ + ldr??.w r0, [r0, lr, lsl #3] │ │ │ │ │ │ │ │ 003875c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -453201,31 +453197,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (38776c ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 5d640c │ │ │ │ + bl 5d63ec │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 387744 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 387740 │ │ │ │ ldr.w ip, [pc, #96] @ 387770 │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #92] @ (387774 ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -453242,19 +453238,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 38772e │ │ │ │ subs r3, #40 @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ble.n 3877bc │ │ │ │ + ble.n 38777c │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r0, r7] │ │ │ │ + strb r0, [r4, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #252 @ 0xfc │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00387778 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -453264,41 +453260,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3877d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #48] @ (3877dc ) │ │ │ │ ldr r1, [pc, #52] @ (3877e0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r5, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r0, r1] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ movs r4, r7 │ │ │ │ - add r0, sp, #32 │ │ │ │ + add r7, pc, #928 @ (adr r7, 387b7c ) │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 387870 │ │ │ │ + bgt.n 387830 │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003877e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -453308,41 +453304,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (387844 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #48] @ (387848 ) │ │ │ │ ldr r1, [pc, #52] @ (38784c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r3, r7] │ │ │ │ + ldrb r2, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ - add r7, pc, #624 @ (adr r7, 387ab8 ) │ │ │ │ + add r7, pc, #496 @ (adr r7, 387a38 ) │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 387804 │ │ │ │ + blt.n 3877c4 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #784] @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00387850 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -453449,15 +453445,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf682003e │ │ │ │ + @ instruction: 0xf662003e │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ @@ -453588,46 +453584,46 @@ │ │ │ │ ldr r1, [pc, #84] @ (387b08 ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #64] @ (387b0c ) │ │ │ │ ldr r1, [pc, #64] @ (387b10 ) │ │ │ │ add.w r3, r6, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 387a78 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r5, r0] │ │ │ │ + strh r0, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, r4] │ │ │ │ + ldrh r6, [r0, r4] │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #944 @ (adr r4, 387ebc ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 387e3c ) │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 387b5c │ │ │ │ + bls.n 387b1c │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [sp, #184] @ 0xb8 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00387b14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -453673,24 +453669,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (387be8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #84] @ (387bec ) │ │ │ │ ldr r1, [pc, #84] @ (387bf0 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #68] @ (387bf4 ) │ │ │ │ ldr r3, [pc, #40] @ (387bd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -453706,23 +453702,23 @@ │ │ │ │ nop │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r0, [r3, r5] │ │ │ │ + str r0, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldrh r2, [r7, r0] │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #112 @ (adr r4, 387c5c ) │ │ │ │ + add r3, pc, #1008 @ (adr r3, 387fdc ) │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 387ca4 │ │ │ │ + bhi.n 387c64 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r4, #58] @ 0x3a │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00387bf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -454259,25 +454255,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (388128 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #844 @ 0x34c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #944] @ (3884c8 ) │ │ │ │ + ldr r3, [pc, #816] @ (388448 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 387f40 │ │ │ │ + b.n 387f00 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r3, r3 │ │ │ │ + subs r0, r7, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #848] @ (388474 ) │ │ │ │ + ldr r3, [pc, #720] @ (3883f4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 387f1c │ │ │ │ + b.n 387edc │ │ │ │ movs r6, r7 │ │ │ │ - mrc 0, 5, r0, cr4, cr14, {1} │ │ │ │ + mrc 0, 4, r0, cr4, cr14, {1} │ │ │ │ │ │ │ │ 0038812c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w fp, [pc, #432] @ 3882f0 │ │ │ │ @@ -454297,15 +454293,15 @@ │ │ │ │ beq.n 38820a │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 38820a │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cbz r0, 3881a0 │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38961c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -454435,15 +454431,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 3881a0 │ │ │ │ b.n 3882b2 │ │ │ │ nop │ │ │ │ - add r1, sp, #760 @ 0x2f8 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003882f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -454454,24 +454450,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (38837c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #92] @ (388380 ) │ │ │ │ ldr r1, [pc, #92] @ (388384 ) │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 384294 │ │ │ │ cbz r0, 388354 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -454488,23 +454484,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #816] @ (3886a8 ) │ │ │ │ + ldr r1, [pc, #688] @ (388628 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 388324 │ │ │ │ + beq.n 3882e4 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3224] @ 389034 │ │ │ │ @@ -454517,23 +454513,23 @@ │ │ │ │ ldr.w r3, [pc, #3216] @ 389040 │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w r2, [pc, #3196] @ 389044 │ │ │ │ add.w r3, r5, #524 @ 0x20c │ │ │ │ ldr.w r1, [pc, #3192] @ 389048 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r1, [r4, #1752] @ 0x6d8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 388666 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -454546,50 +454542,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 3885c6 │ │ │ │ ldr.w r1, [pc, #3136] @ 38904c │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ cbz r0, 388434 │ │ │ │ ldr.w r1, [pc, #3124] @ 389050 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ cbnz r0, 388434 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #3100] @ 389054 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5d9f9c │ │ │ │ + bl 5d9f7c │ │ │ │ cbz r0, 38844e │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #3076] @ 389058 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w r2, [pc, #3064] @ 38905c │ │ │ │ ldr.w r1, [pc, #3064] @ 389060 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #524 @ 0x20c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #3052] @ 389064 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w fp, [pc, #3048] @ 389068 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #220 @ 0xdc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -454597,36 +454593,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr.w r2, [pc, #2984] @ 38906c │ │ │ │ ldr.w r1, [pc, #2984] @ 389070 │ │ │ │ add.w r3, r6, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [pc, #2968] @ 389074 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 3886a2 │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 3889d8 │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -454661,41 +454657,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2852] @ 389084 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r4, [pc, #2848] @ 389088 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #212 @ 0xd4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 3886ea │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 38868a │ │ │ │ @@ -454707,15 +454703,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2255 @ 0x8cf │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr.w r2, [pc, #2732] @ 389098 │ │ │ │ ldr.w r3, [pc, #2640] @ 389040 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -454749,26 +454745,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2245 @ 0x8c5 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3885ea │ │ │ │ ldr.w r2, [pc, #2632] @ 3890b0 │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2628] @ 3890b4 │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2231 @ 0x8b7 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3885ea │ │ │ │ mov r0, r4 │ │ │ │ bl 38d798 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -454790,15 +454786,15 @@ │ │ │ │ ldr.w r1, [pc, #2552] @ 3890bc │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1313 @ 0x521 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3885ea │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 25f160 │ │ │ │ b.n 3883f4 │ │ │ │ @@ -454809,29 +454805,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ ldr.w r2, [pc, #2480] @ 3890c0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 431e48 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 437518 │ │ │ │ ldr.w r3, [r4, #1756] @ 0x6dc │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5d6c9c │ │ │ │ + bl 5d6c7c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 388ad4 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -455024,27 +455020,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #220 @ 0xdc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr.w r2, [pc, #1908] @ 3890d0 │ │ │ │ ldr.w r1, [pc, #1908] @ 3890d4 │ │ │ │ add.w r3, r7, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [pc, #1888] @ 3890d8 │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 388e26 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 388d1c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -455063,15 +455059,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr.w r2, [pc, #1820] @ 3890e8 │ │ │ │ ldr.w r1, [pc, #1820] @ 3890ec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 388ab6 │ │ │ │ ldrb.w r5, [r7, #80] @ 0x50 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -455098,15 +455094,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1327 @ 0x52f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3885ea │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388d08 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -455132,37 +455128,37 @@ │ │ │ │ ldr.w r1, [pc, #1676] @ 389104 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2547 @ 0x9f3 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df04 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 388c08 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1640] @ 389108 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr.w r2, [pc, #1636] @ 38910c │ │ │ │ ldr.w r1, [pc, #1636] @ 389110 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 385838 │ │ │ │ b.n 3885ea │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ mov r0, r4 │ │ │ │ bl 384434 │ │ │ │ b.n 3885ea │ │ │ │ mov r0, r4 │ │ │ │ bl 387904 │ │ │ │ b.n 388744 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -455199,15 +455195,15 @@ │ │ │ │ ldr.w r1, [pc, #1504] @ 38911c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1141 @ 0x475 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3888ca │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 38e608 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 388928 │ │ │ │ mov r0, r4 │ │ │ │ @@ -455217,15 +455213,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 388928 │ │ │ │ ldr.w r0, [pc, #1444] @ 389120 │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 724574 │ │ │ │ + bl 724554 │ │ │ │ b.n 388928 │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 3887c2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -455238,29 +455234,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1400] @ 38912c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1332 @ 0x534 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3885ea │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1380] @ 389130 │ │ │ │ ldr.w r2, [pc, #1380] @ 389134 │ │ │ │ ldr.w r1, [pc, #1380] @ 389138 │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 388e66 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 388eac │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -455293,15 +455289,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1280] @ 389150 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 385838 │ │ │ │ b.n 3885ea │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 388526 │ │ │ │ mov r0, r4 │ │ │ │ bl 3882f4 │ │ │ │ @@ -455324,15 +455320,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1200] @ 38915c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1351 @ 0x547 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3885ea │ │ │ │ ldr.w r3, [pc, #1180] @ 389160 │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -455344,19 +455340,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1337 @ 0x539 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3885ea │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ mov r0, r4 │ │ │ │ bl 384434 │ │ │ │ b.n 3885ea │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 388e22 │ │ │ │ @@ -455367,21 +455363,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr.w r2, [pc, #1096] @ 389170 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2319 @ 0x90f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 385838 │ │ │ │ b.n 3885ea │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 388c12 │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455407,16 +455403,16 @@ │ │ │ │ ldr r1, [pc, #996] @ (38917c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d5d2c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d5d0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 388f84 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #968] @ (389180 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -455490,15 +455486,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #804] @ (389194 ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2532 @ 0x9e4 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 388a8e │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 388e5e │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #776] @ (389198 ) │ │ │ │ ldr r2, [pc, #780] @ (38919c ) │ │ │ │ @@ -455507,15 +455503,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movw r2, #1155 @ 0x483 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 3888ca │ │ │ │ bl 2f2228 │ │ │ │ b.n 388a8e │ │ │ │ movs r0, #0 │ │ │ │ bl 42ac3c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 388f1a │ │ │ │ @@ -455547,15 +455543,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #672] @ (3891a8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (3891ac ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 388a8e │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 260364 │ │ │ │ mov r7, r0 │ │ │ │ b.n 388ebc │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -455566,15 +455562,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #640] @ (3891b8 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2564 @ 0xa04 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 388a8e │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 389270 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 389268 │ │ │ │ @@ -455585,15 +455581,15 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 388d90 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ b.n 388db4 │ │ │ │ ldr r3, [pc, #556] @ (3891bc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -455656,198 +455652,198 @@ │ │ │ │ strh.w r8, [r6, r3] │ │ │ │ b.n 388e0e │ │ │ │ nop │ │ │ │ cmp r0, #172 @ 0xac │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [pc, #152] @ (3890d8 ) │ │ │ │ + ldr r1, [pc, #24] @ (389058 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r7, #42 @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 3890dc │ │ │ │ + beq.n 38909c │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r6!, {r4} │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #108 @ 0x6c │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3889fc │ │ │ │ + b.n 3889bc │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #440] @ (389214 ) │ │ │ │ + ldr r0, [pc, #312] @ (389194 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #176 @ 0xb0 │ │ │ │ + cmp r6, #144 @ 0x90 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7, {r1, r3, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r6, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7!, {r2, r3, r5} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #152 @ (adr r6, 389110 ) │ │ │ │ + add r6, pc, #24 @ (adr r6, 389090 ) │ │ │ │ movs r5, r7 │ │ │ │ - blxns r4 │ │ │ │ + blxns r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r4, r2] │ │ │ │ + str r4, [r0, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6!, {r1, r3, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - bx r0 │ │ │ │ + mov lr, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orn r0, r0, lr, rrx │ │ │ │ - b.n 3894e0 │ │ │ │ + orr.w r0, r0, lr, rrx │ │ │ │ + b.n 3894a0 │ │ │ │ movs r6, r7 │ │ │ │ movs r6, #94 @ 0x5e │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #238 @ 0xee │ │ │ │ lsls r6, r6, #1 │ │ │ │ cbz r5, 3890cc │ │ │ │ - vrsubhn.i d20, , q6 │ │ │ │ + vmlsl.u q10, d15, d28[0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xe9b6003e │ │ │ │ - b.n 389404 │ │ │ │ + @ instruction: 0xe996003e │ │ │ │ + b.n 3893c4 │ │ │ │ movs r6, r7 │ │ │ │ - strd r0, r0, [r2, #-248]! @ 0xf8 │ │ │ │ - b.n 3893bc │ │ │ │ + strd r0, r0, [r2, #-248] @ 0xf8 │ │ │ │ + b.n 38937c │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xe990003e │ │ │ │ - b.n 389320 │ │ │ │ + ldrd r0, r0, [r0, #-248]! @ 0xf8 │ │ │ │ + b.n 3892e0 │ │ │ │ movs r6, r7 │ │ │ │ - eor.w r0, r4, lr, rrx │ │ │ │ - ldr r4, [pc, #624] @ (389338 ) │ │ │ │ + orn r0, r4, lr, rrx │ │ │ │ + ldr r4, [pc, #496] @ (3892b8 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ - bics r2, r2 │ │ │ │ + muls r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r4, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r3, #12] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389334 │ │ │ │ + b.n 3892f4 │ │ │ │ movs r6, r7 │ │ │ │ - orrs r2, r4 │ │ │ │ + orrs r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrd r0, r0, [r8, #-248]! @ 0xf8 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + ldrd r0, r0, [r8, #-248] @ 0xf8 │ │ │ │ + udf #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #40] @ (389114 ) │ │ │ │ + ldr r3, [pc, #936] @ (389494 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r5, [sp, #704] @ 0x2c0 │ │ │ │ movs r7, r7 │ │ │ │ - cmn r6, r0 │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 388de4 │ │ │ │ + b.n 388da4 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 3890c8 │ │ │ │ + ble.n 389088 │ │ │ │ movs r6, r7 │ │ │ │ - negs r6, r3 │ │ │ │ + tst r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmdb r8!, {r1, r2, r3, r4, r5} │ │ │ │ - ble.n 389200 │ │ │ │ + stmdb r8, {r1, r2, r3, r4, r5} │ │ │ │ + ble.n 3891c0 │ │ │ │ movs r6, r7 │ │ │ │ - tst r2, r5 │ │ │ │ + tst r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #176] @ (3891c0 ) │ │ │ │ + ldr r3, [pc, #48] @ (389140 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [sp, #960] @ 0x3c0 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r2, r3 │ │ │ │ + adcs r2, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 388e6c │ │ │ │ + b.n 388e2c │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 389090 │ │ │ │ + bgt.n 389050 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388f08 │ │ │ │ + b.n 388ec8 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r6 │ │ │ │ + asrs r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 388b5c │ │ │ │ + b.n 388b1c │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 3891bc │ │ │ │ + bgt.n 38917c │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r0 │ │ │ │ + lsrs r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #8] @ (389140 ) │ │ │ │ + ldr r1, [pc, #904] @ (3894c0 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ movs r7, r7 │ │ │ │ cbnz r7, 389170 │ │ │ │ vabal.u , d15, d15 │ │ │ │ vcvt.f32.u32 d26, d9, #1 │ │ │ │ - vaddl.u q10, d31, d6 │ │ │ │ + vmla.i q10, , d22[0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #544] @ (389370 ) │ │ │ │ + ldr r1, [pc, #416] @ (3892f0 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ - ands r0, r7 │ │ │ │ + ands r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 388a90 │ │ │ │ + b.n 388a50 │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 3891f8 │ │ │ │ + blt.n 3891b8 │ │ │ │ movs r6, r7 │ │ │ │ - ands r0, r1 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3889ac │ │ │ │ + b.n 38896c │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 3891a0 │ │ │ │ + bge.n 389160 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 38911c │ │ │ │ + bge.n 3890dc │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388d14 │ │ │ │ + b.n 388cd4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #256] @ (38927c ) │ │ │ │ + ldr r0, [pc, #128] @ (3891fc ) │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 388ee4 │ │ │ │ + b.n 388ea4 │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 388ac0 │ │ │ │ + b.n 388a80 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 389128 │ │ │ │ + bls.n 3890e8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388b84 │ │ │ │ + b.n 388b44 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 3890b0 │ │ │ │ + bls.n 389270 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r6, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3898d0 │ │ │ │ + b.n 389890 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 389268 │ │ │ │ + bls.n 389228 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 3891a0 │ │ │ │ + bhi.n 389160 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388c04 │ │ │ │ + b.n 388bc4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #164 @ 0xa4 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 389140 │ │ │ │ + bhi.n 389100 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388b10 │ │ │ │ + b.n 388ad0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 388bf8 │ │ │ │ + b.n 388bb8 │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388e0e │ │ │ │ ldr r3, [pc, #380] @ (38934c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -455858,15 +455854,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 388e0e │ │ │ │ ldr r0, [pc, #364] @ (389354 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 388e0e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388e0e │ │ │ │ ldr r3, [pc, #348] @ (389358 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455875,45 +455871,45 @@ │ │ │ │ ldr r3, [pc, #328] @ (389350 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 388e0e │ │ │ │ ldr r0, [pc, #328] @ (38935c ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 388e0e │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #316] @ (389360 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #312] @ (389364 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #312] @ (389368 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2567 @ 0xa07 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 388a8e │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #288] @ (38936c ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #288] @ (389370 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #288] @ (389374 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2561 @ 0xa01 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 388a8e │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 388f66 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 388f66 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -455925,15 +455921,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #248] @ (389380 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2596 @ 0xa24 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.w 388a8e │ │ │ │ ldr r3, [pc, #228] @ (389384 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389000 │ │ │ │ @@ -455941,15 +455937,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 389000 │ │ │ │ ldr r0, [pc, #208] @ (389388 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 389000 │ │ │ │ ldr r3, [pc, #200] @ (38938c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388fe2 │ │ │ │ @@ -455960,15 +455956,15 @@ │ │ │ │ bpl.w 388fe2 │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #172] @ (389390 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 388fe2 │ │ │ │ ldr r3, [pc, #144] @ (389384 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389028 │ │ │ │ @@ -455977,15 +455973,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 389028 │ │ │ │ ldr r0, [pc, #132] @ (389394 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 389028 │ │ │ │ ldr r3, [pc, #124] @ (389398 ) │ │ │ │ movw r2, #1394 @ 0x572 │ │ │ │ ldr r1, [pc, #120] @ (38939c ) │ │ │ │ ldr r0, [pc, #124] @ (3893a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -456002,59 +455998,59 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 389934 │ │ │ │ + b.n 3898f4 │ │ │ │ movs r6, r7 │ │ │ │ adds r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 389858 │ │ │ │ + b.n 389818 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, #174 @ 0xae │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 389304 │ │ │ │ + bpl.n 3892c4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389704 │ │ │ │ + b.n 3896c4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, #136 @ 0x88 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 3892c4 │ │ │ │ + bpl.n 389284 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38965c │ │ │ │ + b.n 38961c │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 38946c │ │ │ │ + bpl.n 38942c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389754 │ │ │ │ + b.n 389714 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #512] @ (389588 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3898b8 │ │ │ │ + b.n 389878 │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3897e0 │ │ │ │ + b.n 3897a0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389814 │ │ │ │ + b.n 3897d4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #180 @ 0xb4 │ │ │ │ + subs r1, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 389354 │ │ │ │ + bmi.n 389314 │ │ │ │ movs r6, r7 │ │ │ │ - udf #168 @ 0xa8 │ │ │ │ + udf #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 389330 │ │ │ │ + bmi.n 3892f0 │ │ │ │ movs r6, r7 │ │ │ │ - udf #116 @ 0x74 │ │ │ │ + udf #84 @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003893b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -456102,26 +456098,26 @@ │ │ │ │ bl 381cb0 │ │ │ │ b.n 3893e8 │ │ │ │ ldr r1, [pc, #32] @ (389448 ) │ │ │ │ ldr r0, [pc, #36] @ (38944c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 724508 │ │ │ │ + bl 7244e8 │ │ │ │ blx 25ff9c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ adds r2, r1, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, #176 @ 0xb0 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 38971c │ │ │ │ + b.n 3896dc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00389450 : │ │ │ │ ldr.w r2, [r0, #1760] @ 0x6e0 │ │ │ │ cbz r2, 389464 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -456145,15 +456141,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (389498 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ asrs r6, r6, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -456162,51 +456158,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (389508 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #72] @ (38950c ) │ │ │ │ ldr r1, [pc, #72] @ (389510 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #56] @ (389514 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (389518 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #52] @ (38951c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r4, #4 │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r2, #3 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r6, #2 │ │ │ │ + asrs r6, r2, #2 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r2 │ │ │ │ + lsrs r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ movs r7, r7 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r2, r5, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -456221,60 +456217,60 @@ │ │ │ │ ldr r1, [pc, #120] @ (3895b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #104] @ (3895b4 ) │ │ │ │ ldr r1, [pc, #104] @ (3895b8 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #84] @ (3895bc ) │ │ │ │ ldr r1, [pc, #88] @ (3895c0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 43678c │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 43678c │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 43678c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38579c │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r3, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r3, #7 │ │ │ │ + adds r6, r7, #6 │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x00da │ │ │ │ + bkpt 0x00ba │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r1 │ │ │ │ + eors r2, r5 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r1, #18] │ │ │ │ + ldrh r6, [r5, #16] │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x008c │ │ │ │ + bkpt 0x006c │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r2, #22] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003895c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -456416,15 +456412,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 38961c │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -456452,19 +456448,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 43677c │ │ │ │ mov r1, r4 │ │ │ │ b.n 389756 │ │ │ │ - adds r2, r2, #0 │ │ │ │ + subs r2, r6, r7 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, r3, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r1, #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (389940 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -456476,33 +456472,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #388] @ (38994c ) │ │ │ │ ldr r1, [pc, #392] @ (389950 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #372] @ (389954 ) │ │ │ │ ldr r1, [pc, #372] @ (389958 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -456535,15 +456531,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 3896ec │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 389910 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (389968 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -456610,64 +456606,64 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r2, r5 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r4, r5, r6} │ │ │ │ + pop {r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #8 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r2, #62] @ 0x3e │ │ │ │ + strh r4, [r6, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - pop {r2, r4} │ │ │ │ + cbnz r4, 3899d4 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r3, #12] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389d60 │ │ │ │ + b.n 389d20 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389d4c │ │ │ │ + b.n 389d0c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389d24 │ │ │ │ + b.n 389ce4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389cf8 │ │ │ │ + b.n 389cb8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389cdc │ │ │ │ + b.n 389c9c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389ccc │ │ │ │ + b.n 389c8c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00389974 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 431e18 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 389520 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ mov r0, r4 │ │ │ │ bl 389790 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 434964 │ │ │ │ nop │ │ │ │ │ │ │ │ 003899d4 : │ │ │ │ @@ -456685,15 +456681,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (389af0 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -456770,30 +456766,30 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (389afc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d3a38 │ │ │ │ + b.w 5d3a18 │ │ │ │ nop │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 3899f0 │ │ │ │ + bcs.n 389bb0 │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ + str r0, [sp, #944] @ 0x3b0 │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #12 │ │ │ │ + subs r2, #236 @ 0xec │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r5, #8] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00389b00 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -456838,15 +456834,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #92] @ (389bd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -456865,19 +456861,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r3, #30 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb876 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00389bdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -456892,34 +456888,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (389d94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #384] @ (389d98 ) │ │ │ │ ldr r1, [pc, #388] @ (389d9c ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #372] @ (389da0 ) │ │ │ │ ldr r1, [pc, #372] @ (389da4 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -456943,22 +456939,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (389db0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389d5c │ │ │ │ vldr d7, [pc, #196] @ 389d78 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (389db4 ) │ │ │ │ @@ -457029,43 +457025,43 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #164 @ 0xa4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #220 @ 0xdc │ │ │ │ + subs r1, #188 @ 0xbc │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r4, #28] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ movs r7, r7 │ │ │ │ asrs r2, r1, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xb7dc │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 389e30 │ │ │ │ + beq.n 389df0 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 389d3c │ │ │ │ + ble.n 389cfc │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 389d38 │ │ │ │ + ble.n 389cf8 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 389e48 │ │ │ │ + ble.n 389e08 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 389d14 │ │ │ │ + ble.n 389cd4 │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r3, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00389dc8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -457077,15 +457073,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (389e98 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 389e6e │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 389e0a │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -457099,47 +457095,47 @@ │ │ │ │ bl 4375dc │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 4375dc │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 389520 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d9ea0 │ │ │ │ + b.w 5d9e80 │ │ │ │ ldr r1, [pc, #44] @ (389e9c ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (389ea0 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r2, #216 @ 0xd8 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 389f2c │ │ │ │ + bgt.n 389eec │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 389f54 │ │ │ │ + bgt.n 389f14 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00389ea4 : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457265,66 +457261,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (38a064 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 389f8a │ │ │ │ ldr r3, [pc, #84] @ (38a068 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (38a06c ) │ │ │ │ ldr r1, [pc, #84] @ (38a070 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38a00c │ │ │ │ ldr r3, [pc, #68] @ (38a074 ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (38a078 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (38a07c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38a00c │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r0, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 38a04c │ │ │ │ + bge.n 38a00c │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 389fe0 │ │ │ │ + bge.n 389fa0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #158 @ 0x9e │ │ │ │ + adds r0, #126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 38a090 │ │ │ │ + bge.n 38a050 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 389fb0 │ │ │ │ + bge.n 38a170 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 38a0d4 │ │ │ │ + blt.n 38a094 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 389f80 │ │ │ │ + bge.n 38a140 │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -457339,15 +457335,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (38a0b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ lsrs r6, r2, #15 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -457355,39 +457351,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (38a110 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (38a114 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #52] @ (38a118 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (38a11c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r5, #26] │ │ │ │ movs r7, r7 │ │ │ │ push {r1, r2, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsrs r4, r2, #14 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 0038a120 : │ │ │ │ @@ -457409,24 +457405,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #284] @ (38a280 ) │ │ │ │ ldr r1, [pc, #288] @ (38a284 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 38a184 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -457451,23 +457447,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #204] @ (38a294 ) │ │ │ │ ldr r1, [pc, #204] @ (38a298 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 385290 │ │ │ │ ldr r3, [pc, #188] @ (38a29c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38a224 │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -457508,60 +457504,60 @@ │ │ │ │ ldr r0, [pc, #100] @ (38a2a8 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 38a1e6 │ │ │ │ ldr r3, [pc, #76] @ (38a2ac ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (38a2b0 ) │ │ │ │ ldr r0, [pc, #80] @ (38a2b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - adds r0, #6 │ │ │ │ + cmp r7, #230 @ 0xe6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r6, r1, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r4, #124 @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ movs r7, r7 │ │ │ │ - uxth r0, r2 │ │ │ │ + sxtb r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #12 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r5, #23] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ movs r7, r7 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxth r2, r1 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 38a3a8 │ │ │ │ + bls.n 38a368 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r6, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 38a338 │ │ │ │ + bls.n 38a2f8 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a35c │ │ │ │ + bls.n 38a31c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038a2b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -457575,26 +457571,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r9, [pc, #292] @ 38a410 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #288] @ (38a414 ) │ │ │ │ ldr r1, [pc, #288] @ (38a418 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 38a31a │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -457635,23 +457631,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #156] @ (38a428 ) │ │ │ │ ldr r1, [pc, #160] @ (38a42c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 385290 │ │ │ │ ldr r3, [pc, #144] @ (38a430 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38a33e │ │ │ │ ldr r3, [pc, #136] @ (38a434 ) │ │ │ │ @@ -457669,15 +457665,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (38a43c ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 38a33e │ │ │ │ mov r0, r6 │ │ │ │ bl 3882f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38a32a │ │ │ │ b.n 38a33a │ │ │ │ ldr r3, [pc, #80] @ (38a440 ) │ │ │ │ @@ -457686,49 +457682,49 @@ │ │ │ │ ldr r0, [pc, #80] @ (38a448 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #114 @ 0x72 │ │ │ │ + cmp r6, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #4 │ │ │ │ + adds r2, #228 @ 0xe4 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ movs r7, r7 │ │ │ │ lsrs r6, r1, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbz r0, 38a418 │ │ │ │ + sub sp, #384 @ 0x180 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ + str r0, [r5, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #110 @ 0x6e │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #416 @ 0x1a0 │ │ │ │ + add sp, #288 @ 0x120 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r6, #116] @ 0x74 │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 38a47c │ │ │ │ + bvc.n 38a43c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 38a3a8 │ │ │ │ + bvc.n 38a368 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 38a3cc │ │ │ │ + bvc.n 38a38c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038a44c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -457780,28 +457776,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (38a4fc ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 38a48e │ │ │ │ nop │ │ │ │ lsls r4, r5, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 38a4e0 │ │ │ │ + bvs.n 38a4a0 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {} │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 38a51a │ │ │ │ movs r0, #0 │ │ │ │ @@ -457870,28 +457866,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (38a5d8 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (38a5dc ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 38a57a │ │ │ │ nop │ │ │ │ lsls r2, r1, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r6!, {r5} │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a654 │ │ │ │ + bvs.n 38a614 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -457914,40 +457910,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (38a89c ) │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #612] @ (38a8a0 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [pc, #592] @ (38a8a4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38a874 │ │ │ │ mov r0, r8 │ │ │ │ - bl 69bcdc │ │ │ │ + bl 69bcbc │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (38a8a8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 38a692 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38a884 │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -457957,59 +457953,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38a72a │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (38a8ac ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (38a8b0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (38a8b4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (38a8b8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (38a8bc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (38a8c0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38a7ea │ │ │ │ ldr.w sl, [pc, #400] @ 38a8c4 │ │ │ │ ldr r3, [pc, #400] @ (38a8c8 ) │ │ │ │ ldr.w fp, [pc, #404] @ 38a8cc │ │ │ │ add sl, pc │ │ │ │ @@ -458033,25 +458029,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38a7e8 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 38a746 │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -458073,24 +458069,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 38a780 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (38a8d8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 38a810 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 38a810 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 38a810 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -458106,27 +458102,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (38a8dc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 38a77a │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 38a854 │ │ │ │ ldr r3, [pc, #156] @ (38a8e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 38a77a │ │ │ │ ldr r3, [pc, #148] @ (38a8e4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38a7c4 │ │ │ │ ldr r3, [pc, #144] @ (38a8e8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38a844 │ │ │ │ @@ -458134,75 +458130,75 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (38a8ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 38a69c │ │ │ │ ldr r1, [pc, #120] @ (38a8f0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 38a66a │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (38a8f4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 38a692 │ │ │ │ - bvs.n 38a8e8 │ │ │ │ + bvs.n 38a8a8 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a8ec │ │ │ │ + bvs.n 38a8ac │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 38a8e4 │ │ │ │ + bpl.n 38a8a4 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a938 │ │ │ │ + bvs.n 38a8f8 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a948 │ │ │ │ + bvs.n 38a908 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a960 │ │ │ │ + bvs.n 38a920 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a964 │ │ │ │ + bvs.n 38a924 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a980 │ │ │ │ + bvs.n 38a940 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a9a4 │ │ │ │ + bvs.n 38a964 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a80c │ │ │ │ + bvs.n 38a7cc │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 38a8dc │ │ │ │ + bvs.n 38a89c │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a888 │ │ │ │ + bvs.n 38a848 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38a7d8 │ │ │ │ + bvs.n 38a998 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 38a7e4 │ │ │ │ + bmi.n 38a9a4 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 38a894 │ │ │ │ + bpl.n 38a854 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 38a89c │ │ │ │ + bpl.n 38a85c │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 38a8f0 │ │ │ │ + bcc.n 38a8b0 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r5, r1] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldrh r6, [r0, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 38a9c8 │ │ │ │ + bmi.n 38a988 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 38a90c │ │ │ │ + bcc.n 38a8cc │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 38a938 │ │ │ │ + bmi.n 38a8f8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038a8f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -458229,15 +458225,15 @@ │ │ │ │ bne.n 38a926 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38a920 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6fef14 │ │ │ │ + b.w 6feef4 │ │ │ │ nop │ │ │ │ lsls r2, r0, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #496] @ (38ab40 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 0038a950 : │ │ │ │ @@ -458280,23 +458276,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (38aad4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #272] @ (38aad8 ) │ │ │ │ ldr r1, [pc, #276] @ (38aadc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 385290 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (38aae0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -458318,15 +458314,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 38aaec │ │ │ │ ldr.w r8, [pc, #204] @ 38aaf0 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 38aa78 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -458343,15 +458339,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 38aa34 │ │ │ │ ldr r2, [pc, #116] @ (38aaf8 ) │ │ │ │ ldr r3, [pc, #64] @ (38aac4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -458379,41 +458375,41 @@ │ │ │ │ blx 25fae8 <__snprintf_chk@plt> │ │ │ │ b.n 38a9a8 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r5, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 38abb0 │ │ │ │ + bmi.n 38ab70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #238 @ 0xee │ │ │ │ + movs r7, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r4, #8 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r6, #16] │ │ │ │ + str r4, [r2, #16] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 38abcc │ │ │ │ + bmi.n 38ab8c │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r6, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r2, r2] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 38aa0c │ │ │ │ + bmi.n 38abcc │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 38ab28 │ │ │ │ + bcc.n 38aae8 │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r1, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bcc.n 38aa74 │ │ │ │ + bcc.n 38aa34 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038ab00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -458429,15 +458425,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -458459,15 +458455,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (38add0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 47a4c8 │ │ │ │ ldr r2, [pc, #580] @ (38add4 ) │ │ │ │ ldr r3, [pc, #560] @ (38adc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -458483,114 +458479,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (38add8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714d78 │ │ │ │ + bl 714d58 │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 38f858 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38ad2e │ │ │ │ ldr r1, [pc, #516] @ (38addc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714b48 │ │ │ │ + bl 714b28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38ad9e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 3854c8 │ │ │ │ ldr r1, [pc, #496] @ (38ade0 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 714e68 │ │ │ │ + bl 714e48 │ │ │ │ cbz r0, 38ac14 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (38ade4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714b48 │ │ │ │ + bl 714b28 │ │ │ │ cbz r0, 38ac2c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (38ade8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714b48 │ │ │ │ + bl 714b28 │ │ │ │ cbz r0, 38ac44 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (38adec ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ ldr r1, [pc, #412] @ (38adf0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ ldr r1, [pc, #400] @ (38adf4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ ldr r1, [pc, #388] @ (38adf8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ ldr r1, [pc, #376] @ (38adfc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ ldr r1, [pc, #364] @ (38ae00 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ ldr r1, [pc, #352] @ (38ae04 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ ldr r1, [pc, #340] @ (38ae08 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 714dc4 │ │ │ │ + bl 714da4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 38f03c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38ad64 │ │ │ │ @@ -458603,52 +458599,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #288] @ (38ae18 ) │ │ │ │ ldr r1, [pc, #288] @ (38ae1c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 385290 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (38ae20 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 69bd68 │ │ │ │ + bl 69bd48 │ │ │ │ b.n 38ab84 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 719b00 │ │ │ │ + bl 719ae0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38ad82 │ │ │ │ ldr r1, [pc, #228] @ (38ae24 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 714e68 │ │ │ │ + bl 714e48 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 38abe4 │ │ │ │ ldr r3, [pc, #208] @ (38ae28 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (38ae2c ) │ │ │ │ ldr r1, [pc, #212] @ (38ae30 ) │ │ │ │ add r3, pc │ │ │ │ @@ -458662,118 +458658,118 @@ │ │ │ │ ldr r1, [pc, #204] @ (38ae3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ b.n 38ab84 │ │ │ │ ldr r3, [pc, #188] @ (38ae40 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (38ae44 ) │ │ │ │ ldr r1, [pc, #188] @ (38ae48 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38ab84 │ │ │ │ ldr r3, [pc, #172] @ (38ae4c ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (38ae50 ) │ │ │ │ ldr r1, [pc, #172] @ (38ae54 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38ab84 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #800 @ 0x320 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #46 @ 0x2e │ │ │ │ + movs r6, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 38ad00 │ │ │ │ + bcc.n 38aec0 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 38aea0 │ │ │ │ + bcc.n 38ae60 │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r0, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bne.n 38aecc │ │ │ │ + bne.n 38ae8c │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 38aed0 │ │ │ │ - movs r6, r7 │ │ │ │ - bcc.n 38ad00 │ │ │ │ - movs r6, r7 │ │ │ │ - bcc.n 38acf0 │ │ │ │ - movs r6, r7 │ │ │ │ - bcc.n 38aed4 │ │ │ │ - movs r6, r7 │ │ │ │ bcc.n 38ae90 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 38ae98 │ │ │ │ + bcc.n 38aec0 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 38ae8c │ │ │ │ + bcc.n 38aeb0 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 38ae80 │ │ │ │ + bcc.n 38ae94 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 38ae34 │ │ │ │ + bcc.n 38ae50 │ │ │ │ movs r6, r7 │ │ │ │ bcc.n 38ae58 │ │ │ │ movs r6, r7 │ │ │ │ bcc.n 38ae4c │ │ │ │ movs r6, r7 │ │ │ │ bcc.n 38ae40 │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #184 @ 0xb8 │ │ │ │ + bcs.n 38adf4 │ │ │ │ + movs r6, r7 │ │ │ │ + bcc.n 38ae18 │ │ │ │ + movs r6, r7 │ │ │ │ + bcc.n 38ae0c │ │ │ │ + movs r6, r7 │ │ │ │ + bcs.n 38ae00 │ │ │ │ + movs r6, r7 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #250 @ 0xfa │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r7, #10] │ │ │ │ + strb r6, [r3, #10] │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #1000 @ (adr r6, 38b204 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 38b184 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrb r2, [r4, r7] │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 38adcc │ │ │ │ + bcs.n 38ad8c │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 38ae3c │ │ │ │ + bne.n 38adfc │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #68 @ 0x44 │ │ │ │ + movs r4, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 38ad5c │ │ │ │ + bne.n 38af1c │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 38af2c │ │ │ │ + bne.n 38aeec │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #50 @ 0x32 │ │ │ │ + movs r4, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 38af14 │ │ │ │ + bcs.n 38aed4 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 38af08 │ │ │ │ + bne.n 38aec8 │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #22 │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 38ad90 │ │ │ │ + bne.n 38ad50 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 38aedc │ │ │ │ + bne.n 38ae9c │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 38adbc │ │ │ │ + bne.n 38ad7c │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 38aeb4 │ │ │ │ + bne.n 38ae74 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (38b148 ) │ │ │ │ @@ -459042,22 +459038,22 @@ │ │ │ │ ldrb r1, [r3, #25] │ │ │ │ bl 38ae58 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 38b120 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [ip, #404] @ 0x194 │ │ │ │ - rev r0, r1 │ │ │ │ + cbnz r0, 38b18a │ │ │ │ movs r6, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ ldc2 0, cr0, [r0], {101} @ 0x65 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + strh r0, [r3, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0038b160 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -459160,15 +459156,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (38b34c ) │ │ │ │ ldr r1, [pc, #228] @ (38b350 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -459189,26 +459185,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (38b358 ) │ │ │ │ ldr r1, [pc, #168] @ (38b35c ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38b27c │ │ │ │ ldr.w ip, [pc, #152] @ 38b360 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (38b364 ) │ │ │ │ ldr r1, [pc, #152] @ (38b368 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38b27c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -459236,37 +459232,37 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ movs r0, #1 │ │ │ │ b.n 38b27e │ │ │ │ nop │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r3, #5 │ │ │ │ + subs r4, r7, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r2, #4 │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r3, r5, r6} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r7, #3 │ │ │ │ + subs r0, r3, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 38b3ee │ │ │ │ + cbnz r4, 38b3e6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (38b3fc ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -459313,25 +459309,25 @@ │ │ │ │ bpl.n 38b394 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (38b40c ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 38b394 │ │ │ │ nop │ │ │ │ str.w r0, [ip, #101] @ 0x65 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -459403,15 +459399,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (38b4f8 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38b448 │ │ │ │ b.n 38b45e │ │ │ │ ldr r3, [pc, #40] @ (38b4fc ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (38b500 ) │ │ │ │ ldr r0, [pc, #40] @ (38b504 ) │ │ │ │ @@ -459424,21 +459420,21 @@ │ │ │ │ strh.w r0, [r4, r5, lsl #2] │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r4, r5} │ │ │ │ + ldmia r4, {r1, r4} │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r6, #3 │ │ │ │ + adds r2, r2, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r3, r6} │ │ │ │ + ldmia r3, {r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038b508 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -459447,15 +459443,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ ldr r3, [pc, #280] @ (38b650 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 38b54e │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -459502,32 +459498,32 @@ │ │ │ │ bl 38715c │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 5d61dc │ │ │ │ + bl 5d61bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38b590 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ cbz r7, 38b5f8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 38b5e0 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -459554,22 +459550,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (38b65c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38b606 │ │ │ │ ldc2l 0, cr0, [sl], {117} @ 0x75 │ │ │ │ - subs r6, r1, r6 │ │ │ │ + subs r6, r5, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038b660 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -459611,17 +459607,17 @@ │ │ │ │ ldrh r7, [r3, #14] │ │ │ │ cbz r7, 38b6e4 │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 38b6cc │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 25df04 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -459715,37 +459711,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (38b804 ) │ │ │ │ ldr r0, [pc, #56] @ (38b808 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - subs r0, r7, r0 │ │ │ │ + subs r0, r3, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r4, r0 │ │ │ │ + subs r4, r0, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r2, r0 │ │ │ │ + adds r0, r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r3, r4, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r7, r7 │ │ │ │ + adds r4, r3, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r4} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038b80c : │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cbz r3, 38b820 │ │ │ │ add.w ip, r3, r1 │ │ │ │ mov r3, r2 │ │ │ │ @@ -459761,19 +459757,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38b84c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r2, r6 │ │ │ │ + adds r6, r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038b850 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -459786,16 +459782,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (38bb34 ) │ │ │ │ ldr r2, [pc, #704] @ (38bb38 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r3, [pc, #692] @ (38bb3c ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38b976 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -459833,15 +459829,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 38b9ca │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 38b9e6 │ │ │ │ @@ -459901,15 +459897,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (38bb4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -459925,39 +459921,39 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #303 @ 0x12f │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38b9a6 │ │ │ │ ldr r3, [pc, #372] @ (38bb5c ) │ │ │ │ mov.w r2, #308 @ 0x134 │ │ │ │ ldr r4, [pc, #368] @ (38bb60 ) │ │ │ │ ldr r1, [pc, #372] @ (38bb64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38b9a6 │ │ │ │ ldr r3, [pc, #356] @ (38bb68 ) │ │ │ │ ldr r2, [pc, #356] @ (38bb6c ) │ │ │ │ ldr r1, [pc, #360] @ (38bb70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38b9a6 │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -460030,15 +460026,15 @@ │ │ │ │ ldr r1, [pc, #164] @ (38bb7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38b9a6 │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 38ba24 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -460049,71 +460045,71 @@ │ │ │ │ add.w r3, r8, #128 @ 0x80 │ │ │ │ ldr r1, [pc, #128] @ (38bb84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #285 @ 0x11d │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38b9a6 │ │ │ │ ldr r2, [pc, #112] @ (38bb88 ) │ │ │ │ add.w r3, r8, #128 @ 0x80 │ │ │ │ ldr r1, [pc, #108] @ (38bb8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38b9a6 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r0, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r1, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r0, #5 │ │ │ │ movs r4, r7 │ │ │ │ vst1.8 @ instruction: 0xf98a0075 │ │ │ │ @ instruction: 0xf969ffff │ │ │ │ - adds r6, r6, r0 │ │ │ │ + adds r6, r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r7, #31 │ │ │ │ + asrs r4, r3, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r3, r6} │ │ │ │ + stmia r6!, {r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r3, #31 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r4} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldmia r0!, {r1} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r4} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r6, #27 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r4, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r3, r6} │ │ │ │ + stmia r5!, {r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038bb90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -460136,24 +460132,24 @@ │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38bc2e │ │ │ │ ldr r5, [pc, #348] @ (38bd28 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #340] @ (38bd2c ) │ │ │ │ ldr r1, [pc, #340] @ (38bd30 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #10 │ │ │ │ add.w ip, r5, #200 @ 0xc8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38bc86 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 38bca2 │ │ │ │ ldr.w r0, [r4, #1760] @ 0x6e0 │ │ │ │ @@ -460208,46 +460204,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #208] @ (38bd48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38bc9e │ │ │ │ ldr r2, [pc, #196] @ (38bd4c ) │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #192] @ (38bd50 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #377 @ 0x179 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 38bc30 │ │ │ │ ldr r4, [pc, #176] @ (38bd54 ) │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #172] @ (38bd58 ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38bc9e │ │ │ │ ldr r2, [pc, #156] @ (38bd5c ) │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #156] @ (38bd60 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38bc9e │ │ │ │ blx 25fa0c │ │ │ │ ldr r3, [pc, #136] @ (38bd64 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1760] @ 0x6e0 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -460274,39 +460270,39 @@ │ │ │ │ b.n 38bc18 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0aa0065 │ │ │ │ @ instruction: 0xf0a20065 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #23 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf73a003c │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + @ instruction: 0xf71a003c │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ addw r0, r6, #2165 @ 0x875 │ │ │ │ ands.w r0, ip, #101 @ 0x65 │ │ │ │ subs.w r0, sl, #16056320 @ 0xf50000 │ │ │ │ - asrs r6, r2, #21 │ │ │ │ + asrs r6, r6, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r4, r7} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r2, r3} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf5320075 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #48 @ 0x30 │ │ │ │ @@ -460409,25 +460405,25 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (38be90 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 38be3e │ │ │ │ nop │ │ │ │ cdp 0, 4, cr0, cr10, cr5, {3} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038be94 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 38bea4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -460526,19 +460522,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38bfa0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r4, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r3, r4, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038bfa4 : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -460576,19 +460572,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38c018 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + stmia r0!, {} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038c01c : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 38c030 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -460673,15 +460669,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5e27dc │ │ │ │ + bl 5e27bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -460691,15 +460687,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5e2d54 │ │ │ │ + bl 5e2d34 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 38c17c │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -460759,48 +460755,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 38c236 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 2f9d00 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #64] @ (38c260 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ef174 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 38c1ea │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r1, r7] │ │ │ │ + ldrb r4, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r0, #4 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ orn r0, r8, r5, asr #1 │ │ │ │ ldr r0, [pc, #496] @ (38c454 ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -460972,26 +460968,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (38c5c4 ) │ │ │ │ ldr r7, [pc, #412] @ (38c5c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38c528 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 38c5aa │ │ │ │ cmp r2, #3 │ │ │ │ @@ -461063,15 +461059,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (38c5e8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 38c376 │ │ │ │ ldr r3, [pc, #192] @ (38c5ec ) │ │ │ │ add r3, pc │ │ │ │ b.n 38c45e │ │ │ │ ldr.w lr, [pc, #192] @ 38c5f0 │ │ │ │ add lr, pc │ │ │ │ b.n 38c4e6 │ │ │ │ @@ -461134,69 +461130,69 @@ │ │ │ │ b.n 38c478 │ │ │ │ nop │ │ │ │ strd r0, r0, [r6, #-404] @ 0x194 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #6 │ │ │ │ + asrs r2, r2, #6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r7, r5] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r5, r7] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r2, r7] │ │ │ │ + str r0, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, r6] │ │ │ │ + str r4, [r3, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, r6] │ │ │ │ + str r6, [r0, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, r6] │ │ │ │ + str r6, [r5, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + str r4, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x006c │ │ │ │ + bkpt 0x004c │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0042 │ │ │ │ + bkpt 0x0022 │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x004e │ │ │ │ + bkpt 0x002e │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #392 @ 0x188 │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r6, pc} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bkpt 0x0036 │ │ │ │ + bkpt 0x0016 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #424 @ 0x1a8 │ │ │ │ + add r0, sp, #296 @ 0x128 │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + pop {r1, r3, pc} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vhadd.u32 q0, q0, │ │ │ │ - str r6, [r6, #92] @ 0x5c │ │ │ │ + vhadd.u8 q0, q0, │ │ │ │ + str r6, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - vhadd.u8 q0, q7, │ │ │ │ - str r4, [r4, #92] @ 0x5c │ │ │ │ + cdp2 0, 14, cr0, cr14, cr3, {2} │ │ │ │ + str r4, [r0, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - cdp2 0, 15, cr0, cr12, cr3, {2} │ │ │ │ - str r0, [r2, #92] @ 0x5c │ │ │ │ + cdp2 0, 13, cr0, cr12, cr3, {2} │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + pop {r2, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr3, {2} │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + cdp2 0, 12, cr0, cr4, cr3, {2} │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r2, r3, r6, r7, pc} │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -461409,19 +461405,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38c85c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #10 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 38c8be │ │ │ │ + cbnz r4, 38c8b6 │ │ │ │ movs r6, r7 │ │ │ │ - add r4, pc, #608 @ (adr r4, 38cac0 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 38ca40 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -461551,23 +461547,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #10 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38ca44 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -461617,15 +461613,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (38cab4 ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461638,29 +461634,29 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 38ca2a │ │ │ │ nop │ │ │ │ - lsrs r2, r0, #5 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ movs r4, r7 │ │ │ │ - ldrd r0, r0, [r8, #-240]! @ 0xf0 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + ldrd r0, r0, [r8, #-240] @ 0xf0 │ │ │ │ + lsrs r0, r6, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 38cad8 │ │ │ │ + cbnz r0, 38cad0 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 38cad6 │ │ │ │ + cbnz r2, 38cace │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038cab8 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5d62cc │ │ │ │ + b.w 5d62ac │ │ │ │ nop │ │ │ │ │ │ │ │ 0038cac0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -461674,22 +461670,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 38cb5c │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 38cb5c │ │ │ │ @@ -461726,15 +461722,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (38cbf4 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461743,15 +461739,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (38cbfc ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38cb7e │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 38c1b8 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -461762,28 +461758,28 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 38cb42 │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsls r6, r4, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xe836003c │ │ │ │ - lsls r0, r7, #29 │ │ │ │ + @ instruction: 0xe816003c │ │ │ │ + lsls r0, r3, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb862 │ │ │ │ + @ instruction: 0xb842 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb8a2 │ │ │ │ + @ instruction: 0xb882 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb832 │ │ │ │ + @ instruction: 0xb812 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038cc00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -461905,17 +461901,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (38cda0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d38a0 │ │ │ │ + bl 5d3880 │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -461935,21 +461931,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ b.n 38ce98 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xb774 │ │ │ │ + @ instruction: 0xb754 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r6, #22 │ │ │ │ + lsls r0, r2, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #936] @ (38d14c ) │ │ │ │ + ldr r6, [pc, #808] @ (38d0cc ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038cda4 : │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -461970,15 +461966,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 38ce0e │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 25df04 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -462114,22 +462110,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (38cf64 ) │ │ │ │ ldr r1, [pc, #28] @ (38cf68 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 38cf36 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r4, r5, lr} │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r4, lr} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038cf6c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -462203,25 +462199,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (38d03c ) │ │ │ │ ldr r0, [pc, #32] @ (38d040 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - lsls r2, r0, #13 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, lr} │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r5, #12 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r3, r4, r6, r7} │ │ │ │ + push {r1, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 38d0e8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -462239,15 +462235,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (38d0f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 389614 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -462276,21 +462272,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ blt.n 38d0b4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r0, [r2, r2] │ │ │ │ + ldrh r0, [r6, r1] │ │ │ │ movs r5, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ blt.n 38d028 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -462304,15 +462300,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (38d188 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 389614 │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (38d18c ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -462336,19 +462332,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r6, #8 │ │ │ │ + lsls r0, r2, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r4, r7] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -462362,15 +462358,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 2f9d00 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (38d220 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 38d1ea │ │ │ │ movs r3, #0 │ │ │ │ @@ -462384,31 +462380,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #40] @ (38d224 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ef174 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d9ea0 │ │ │ │ - ldr r5, [pc, #1000] @ (38d600 ) │ │ │ │ + b.w 5d9e80 │ │ │ │ + ldr r5, [pc, #872] @ (38d580 ) │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + lsls r0, r0, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r1, #16 │ │ │ │ movs r4, r7 │ │ │ │ bge.n 38d12c │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [pc, #496] @ (38d418 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -462573,15 +462569,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (38d4d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da144 │ │ │ │ + bl 5da124 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38d478 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -462663,20 +462659,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (38d4e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - mcr2 0, 4, r0, cr2, cr2, {2} │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + mcr2 0, 3, r0, cr2, cr2, {2} │ │ │ │ + add sp, #64 @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - sub sp, #32 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d4e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -462741,15 +462737,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 38d572 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (38d5cc ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (38d5d0 ) │ │ │ │ ldr r0, [pc, #32] @ (38d5d4 ) │ │ │ │ @@ -462760,18 +462756,18 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bvc.n 38d664 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 38d580 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldc2 0, cr0, [r8, #328] @ 0x148 │ │ │ │ - add r7, sp, #280 @ 0x118 │ │ │ │ + ldc2l 0, cr0, [r8, #-328]! @ 0xfffffeb8 │ │ │ │ + add r7, sp, #152 @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d5d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -462797,23 +462793,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r5, pc │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 384f10 │ │ │ │ cbnz r0, 38d682 │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -462839,42 +462835,42 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 38d644 │ │ │ │ movs r2, #9 │ │ │ │ b.n 38d646 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723a24 │ │ │ │ + bl 723a04 │ │ │ │ b.n 38d658 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 38d780 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - vshr.u32 d16, d27, #26 │ │ │ │ - ldr r1, [pc, #680] @ (38d970 ) │ │ │ │ + vmvn.i32 d16, #235 @ 0x000000eb │ │ │ │ + ldr r1, [pc, #552] @ (38d8f0 ) │ │ │ │ movs r7, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6, #-328] @ 0xfffffeb8 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + stc2 0, cr0, [r6, #-328]! @ 0xfffffeb8 │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + adds r4, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ bpl.n 38d6c4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 0038d6dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -462893,57 +462889,57 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add r5, pc │ │ │ │ - bl 5d632c │ │ │ │ + bl 5d630c │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 384f10 │ │ │ │ cbnz r0, 38d746 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 38d4e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 38d734 │ │ │ │ movs r2, #9 │ │ │ │ b.n 38d736 │ │ │ │ nop │ │ │ │ - mcr2 0, 7, r0, cr6, cr11, {1} │ │ │ │ - ldr r0, [pc, #672] @ (38da1c ) │ │ │ │ + mcr2 0, 6, r0, cr6, cr11, {1} │ │ │ │ + ldr r0, [pc, #544] @ (38d99c ) │ │ │ │ movs r7, r7 │ │ │ │ - mcrr2 0, 5, r0, lr, cr2 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + stc2 0, cr0, [lr], #-328 @ 0xfffffeb8 │ │ │ │ + ldrb r6, [r0, #19] │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + adds r3, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d788 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 387608 │ │ │ │ │ │ │ │ @@ -462990,18 +462986,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (38d808 ) │ │ │ │ ldr r0, [pc, #20] @ (38d80c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfb540052 │ │ │ │ - add r5, sp, #8 │ │ │ │ + @ instruction: 0xfb340052 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #952 @ 0x3b8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d810 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -463026,18 +463022,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (38d864 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfafe0052 │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + @ instruction: 0xfade0052 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #240 @ 0xf0 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d868 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -463142,15 +463138,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (38da2c ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 38d974 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -463161,15 +463157,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (38da38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 38d9b0 │ │ │ │ add sp, #12 │ │ │ │ @@ -463185,70 +463181,70 @@ │ │ │ │ ldr r4, [pc, #136] @ (38da40 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (38da44 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (38da48 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (38da4c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (38da50 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xfa000052 │ │ │ │ - ldrb r0, [r1, #11] │ │ │ │ + vld1.8 @ instruction: 0xf9e00052 │ │ │ │ + ldrb r0, [r5, #10] │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 38d9b8 │ │ │ │ + bls.n 38d978 │ │ │ │ movs r4, r7 │ │ │ │ - ldr??.w r0, [r0, #82] @ 0x52 │ │ │ │ - bls.n 38d974 │ │ │ │ + ldrsh.w r0, [r0, #82] @ 0x52 │ │ │ │ + bls.n 38db34 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r7, #9] │ │ │ │ movs r4, r7 │ │ │ │ - add r3, sp, #256 @ 0x100 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #896 @ 0x380 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfbf2003b │ │ │ │ - cmp r8, r7 │ │ │ │ + @ instruction: 0xfbd2003b │ │ │ │ + cmp r8, r3 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #1016 @ 0x3f8 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #272 @ 0x110 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038da54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -463262,24 +463258,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cbz r3, 38dab8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -463334,23 +463330,23 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 38daec │ │ │ │ mov r0, r5 │ │ │ │ bl 38d228 │ │ │ │ b.n 38daec │ │ │ │ - ldr.w r0, [ip, #82] @ 0x52 │ │ │ │ - bhi.n 38daa4 │ │ │ │ + ldrh.w r0, [ip, #82] @ 0x52 │ │ │ │ + bhi.n 38da64 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0038db54 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5d62cc │ │ │ │ + b.w 5d62ac │ │ │ │ nop │ │ │ │ │ │ │ │ 0038db5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -463378,38 +463374,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr r2, [pc, #396] @ (38dd58 ) │ │ │ │ ldr r1, [pc, #396] @ (38dd5c ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 38dcc6 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -463421,19 +463417,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 38dc72 │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 38dd06 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -463450,15 +463446,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 38dc78 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d228 │ │ │ │ b.n 38dc78 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #228] @ (38dd60 ) │ │ │ │ ldr r3, [pc, #204] @ (38dd48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -463478,35 +463474,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 38dc10 │ │ │ │ b.n 38dc72 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (38dd6c ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (38dd70 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38dc78 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38dc4c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -463518,55 +463514,55 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 38dc78 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d104 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d228 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 38dc78 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - bvc.n 38dc84 │ │ │ │ + bvc.n 38dc44 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ + ldrb r6, [r7, #1] │ │ │ │ movs r4, r7 │ │ │ │ beq.n 38dcdc │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7b80052 │ │ │ │ - @ instruction: 0xfa3e003b │ │ │ │ - mvns r4, r7 │ │ │ │ + @ instruction: 0xf7980052 │ │ │ │ + @ instruction: 0xfa1e003b │ │ │ │ + mvns r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r4, #0] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ + cmp r7, #14 │ │ │ │ movs r6, r7 │ │ │ │ ldmia r7, {r2, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #304 @ 0x130 │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ + add r7, pc, #992 @ (adr r7, 38e154 ) │ │ │ │ movs r6, r7 │ │ │ │ - movw r0, #2130 @ 0x852 │ │ │ │ - add r7, pc, #200 @ (adr r7, 38de44 ) │ │ │ │ + @ instruction: 0xf6200052 │ │ │ │ + add r7, pc, #72 @ (adr r7, 38ddc4 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #928 @ (adr r7, 38e120 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 38e0a0 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038dd80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -463652,53 +463648,53 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 389614 │ │ │ │ ldr r2, [pc, #72] @ (38ded0 ) │ │ │ │ ldr r1, [pc, #72] @ (38ded4 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d38a0 │ │ │ │ + b.w 5d3880 │ │ │ │ ldr r3, [pc, #48] @ (38ded8 ) │ │ │ │ ldr r2, [pc, #52] @ (38dedc ) │ │ │ │ ldr r1, [pc, #52] @ (38dee0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38dde0 │ │ │ │ b.n 38ddea │ │ │ │ nop │ │ │ │ - @ instruction: 0xf52a0052 │ │ │ │ - ldr r4, [pc, #704] @ (38e18c ) │ │ │ │ + add.w r0, sl, #13762560 @ 0xd20000 │ │ │ │ + ldr r4, [pc, #576] @ (38e10c ) │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf74e003b │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ - movs r7, r7 │ │ │ │ - @ instruction: 0xf4a20052 │ │ │ │ @ instruction: 0xf72e003b │ │ │ │ - lsrs r2, r6 │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ + movs r7, r7 │ │ │ │ + eor.w r0, r2, #13762560 @ 0xd20000 │ │ │ │ + @ instruction: 0xf70e003b │ │ │ │ + lsrs r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038dee4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -463754,15 +463750,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (38dfc4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (38dfc8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 389614 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 38df9a │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -463777,23 +463773,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (38dfd0 ) │ │ │ │ ldr r0, [pc, #32] @ (38dfd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf3da0052 │ │ │ │ - ldrh r6, [r7, #38] @ 0x26 │ │ │ │ + @ instruction: 0xf3ba0052 │ │ │ │ + ldrh r6, [r3, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #560] @ (38e1fc ) │ │ │ │ + ldr r3, [pc, #432] @ (38e17c ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf39a0052 │ │ │ │ - add r5, pc, #288 @ (adr r5, 38e0f4 ) │ │ │ │ + @ instruction: 0xf37a0052 │ │ │ │ + add r5, pc, #160 @ (adr r5, 38e074 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #280 @ (adr r6, 38e0f0 ) │ │ │ │ + add r6, pc, #152 @ (adr r6, 38e070 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038dfd8 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -463990,25 +463986,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #504] @ (38e3f0 ) │ │ │ │ ldr r1, [pc, #508] @ (38e3f4 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 389614 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 385290 │ │ │ │ ldr r2, [pc, #476] @ (38e3f8 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -464018,15 +464014,15 @@ │ │ │ │ bl 386e50 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38e340 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 38e2c4 │ │ │ │ ldr r3, [pc, #436] @ (38e3fc ) │ │ │ │ add r3, pc │ │ │ │ @@ -464098,15 +464094,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (38e420 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 38e130 │ │ │ │ b.n 38e10e │ │ │ │ ldr.w ip, [pc, #272] @ 38e424 │ │ │ │ add ip, pc │ │ │ │ b.n 38e2ae │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -464188,76 +464184,76 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r0, #82 @ 0x52 │ │ │ │ - @ instruction: 0xf3fa003b │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + adcs.w r0, r0, #82 @ 0x52 │ │ │ │ + @ instruction: 0xf3da003b │ │ │ │ + subs r5, #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [pc, #32] @ (38e418 ) │ │ │ │ + ldr r0, [pc, #928] @ (38e798 ) │ │ │ │ movs r5, r7 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - str r0, [sp, #776] @ 0x308 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #6 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #238 @ 0xee │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #192 @ 0xc0 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #704] @ (38e6d4 ) │ │ │ │ + ldr r0, [pc, #576] @ (38e654 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvs.n 38e384 │ │ │ │ + bvs.n 38e344 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 38e760 │ │ │ │ + b.n 38e720 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #320 @ (adr r3, 38e564 ) │ │ │ │ + add r3, pc, #192 @ (adr r3, 38e4e4 ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38e700 │ │ │ │ + b.n 38e6c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #208] @ (38e4fc ) │ │ │ │ + ldr r0, [pc, #80] @ (38e47c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #136] @ (38e4b8 ) │ │ │ │ + ldr r0, [pc, #8] @ (38e438 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #168 @ (adr r0, 38e4dc ) │ │ │ │ + add r0, pc, #40 @ (adr r0, 38e45c ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38e6a4 │ │ │ │ + b.n 38e664 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #40] @ (38e464 ) │ │ │ │ + @ instruction: 0x47ea │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #120 @ (adr r0, 38e4b8 ) │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38e680 │ │ │ │ + b.n 38e640 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #24 @ (adr r0, 38e464 ) │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38e660 │ │ │ │ + b.n 38e620 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #224 @ 0xe0 │ │ │ │ + adds r2, #192 @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r7, [sp, #832] @ 0x340 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38e638 │ │ │ │ + b.n 38e5f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #198 @ 0xc6 │ │ │ │ + adds r2, #166 @ 0xa6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + bx pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0038e468 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -464583,48 +464579,48 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r3, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r3, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stcl 0, cr0, [r4], #-328 @ 0xfffffeb8 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + mcrr 0, 5, r0, r4, cr2 │ │ │ │ + ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #352 @ (adr r0, 38e900 ) │ │ │ │ + add r0, pc, #224 @ (adr r0, 38e880 ) │ │ │ │ movs r6, r7 │ │ │ │ - mcrr 0, 5, r0, ip, cr2 │ │ │ │ - ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ + stc 0, cr0, [ip], #-328 @ 0xfffffeb8 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #128 @ (adr r0, 38e82c ) │ │ │ │ + add r0, pc, #0 @ (adr r0, 38e7ac ) │ │ │ │ movs r6, r7 │ │ │ │ - ldc 0, cr0, [r4], #-328 @ 0xfffffeb8 │ │ │ │ - ldr r5, [sp, #904] @ 0x388 │ │ │ │ + ldc 0, cr0, [r4], {82} @ 0x52 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #224] @ 0xe0 │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ - ldc 0, cr0, [ip], {82} @ 0x52 │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + @ instruction: 0xebfc0052 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [r4], {82} @ 0x52 │ │ │ │ - ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ + @ instruction: 0xebe40052 │ │ │ │ + ldr r5, [sp, #584] @ 0x248 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #608] @ 0x260 │ │ │ │ + ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xebec0052 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + rsb r0, ip, r2, lsr #1 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #368] @ 0x170 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ - rsbs r0, r4, r2, lsr #1 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + subs.w r0, r4, r2, lsr #1 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038e7e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -464635,15 +464631,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (38e8ac ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 389614 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 38e828 │ │ │ │ @@ -464691,18 +464687,18 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 38e828 │ │ │ │ nop │ │ │ │ - adc.w r0, ip, r2, lsr #1 │ │ │ │ - strh r0, [r6, #34] @ 0x22 │ │ │ │ + @ instruction: 0xeb2c0052 │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - cmn r6, r7 │ │ │ │ + cmn r6, r3 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038e8b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -464866,18 +464862,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 38e610 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 38e9de │ │ │ │ nop │ │ │ │ - ldmdb sl!, {r1, r4, r6} │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldmdb sl, {r1, r4, r6} │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038ea50 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 38ea60 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -464937,18 +464933,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (38eafc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strd r0, r0, [r8], #-328 @ 0x148 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + strex r0, r0, [r8, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038eb00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -465158,31 +465154,31 @@ │ │ │ │ ldr r1, [pc, #40] @ (38ed34 ) │ │ │ │ ldr r0, [pc, #44] @ (38ed38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 38ecc4 │ │ │ │ + b.n 38ec84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38eca8 │ │ │ │ + b.n 38ec68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38ec8c │ │ │ │ + b.n 38ec4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #920] @ 0x398 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -465258,25 +465254,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (38ee3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 38eb94 │ │ │ │ + b.n 38eb54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #824] @ 0x338 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38eb74 │ │ │ │ + b.n 38eb34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 382af4 │ │ │ │ @@ -465415,23 +465411,23 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 38ef88 │ │ │ │ nop │ │ │ │ - b.n 38e9dc │ │ │ │ + b.n 38e99c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038efdc : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 25df00 │ │ │ │ │ │ │ │ 0038efe4 : │ │ │ │ @@ -465460,19 +465456,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38f038 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 38e960 │ │ │ │ + b.n 38e920 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #704] @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038f03c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -465576,24 +465572,24 @@ │ │ │ │ beq.w 38f3be │ │ │ │ ldr.w r1, [pc, #1160] @ 38f5f8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ - bl 5d632c │ │ │ │ + bl 5da168 │ │ │ │ + bl 5d630c │ │ │ │ ldr.w r2, [pc, #1140] @ 38f5fc │ │ │ │ ldr.w r1, [pc, #1140] @ 38f600 │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ bl 38960c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 38f1ce │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 38f1ce │ │ │ │ mov r0, r4 │ │ │ │ @@ -465977,31 +465973,31 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ cbnz r2, 38f66a │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38fd44 │ │ │ │ + b.n 38fd04 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 38ef88 │ │ │ │ + b.n 38ef48 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #44 @ 0x2c │ │ │ │ + cmp r6, #12 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r0, r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ rev16 r0, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - udf #220 @ 0xdc │ │ │ │ + udf #188 @ 0xbc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0038f614 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -466123,19 +466119,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ @ instruction: 0xb626 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ble.n 38f828 │ │ │ │ + ble.n 38f7e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #568] @ 0x238 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #344] @ 0x158 │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038f788 : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ @@ -466452,19 +466448,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (38fad0 ) │ │ │ │ ldr r0, [pc, #20] @ (38fad4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 38f9e0 │ │ │ │ + bge.n 38fba0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r5, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038fad8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -466634,19 +466630,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (38fca8 ) │ │ │ │ ldr r0, [pc, #20] @ (38fcac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bhi.n 38fc08 │ │ │ │ + bhi.n 38fbc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 38fd28 │ │ │ │ + bls.n 38fce8 │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 38fd54 │ │ │ │ + bls.n 38fd14 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0038fcb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -466839,35 +466835,35 @@ │ │ │ │ ldr r0, [pc, #24] @ (38febc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - bvs.n 38fe00 │ │ │ │ + bvs.n 38fdc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 38ff20 │ │ │ │ + bvc.n 38fee0 │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 38ff4c │ │ │ │ + bvc.n 38ff0c │ │ │ │ movs r4, r7 │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (38fef0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add sp, #400 @ 0x190 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -466876,35 +466872,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (38ffc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (38ffcc ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #168] @ (38ffd0 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #156] @ (38ffd4 ) │ │ │ │ ldr r1, [pc, #160] @ (38ffd8 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #144] @ (38ffdc ) │ │ │ │ ldr r3, [pc, #148] @ (38ffe0 ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (38ffe4 ) │ │ │ │ @@ -466917,20 +466913,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r1, [pc, #112] @ (38fff0 ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #104] @ (38fff4 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (38fff8 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -466946,37 +466942,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvs.n 39008c │ │ │ │ + bvs.n 39004c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 38ff64 │ │ │ │ + bvs.n 38ff24 │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r4, 39004c │ │ │ │ + cbz r4, 390044 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r4, #2 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r6, #2 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r3, #22] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r7, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -467040,24 +467036,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #424] @ (390254 ) │ │ │ │ ldr r1, [pc, #428] @ (390258 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (39025c ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 389bdc │ │ │ │ @@ -467093,15 +467089,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3901dc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 39012c │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39022c │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -467165,18 +467161,18 @@ │ │ │ │ b.n 390198 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 390120 │ │ │ │ ldr r1, [pc, #128] @ (390268 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 39018a │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38661c │ │ │ │ b.n 39015e │ │ │ │ @@ -467199,47 +467195,47 @@ │ │ │ │ ldr r1, [pc, #72] @ (39027c ) │ │ │ │ ldr r0, [pc, #76] @ (390280 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bmi.n 39022c │ │ │ │ + bmi.n 3901ec │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r3, sp, #800 @ 0x320 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #118 @ 0x76 │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #86 @ 0x56 │ │ │ │ + movs r3, #54 @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r7, #8 │ │ │ │ + lsrs r2, r3, #8 │ │ │ │ movs r6, r7 │ │ │ │ add r2, sp, #952 @ 0x3b8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r3, #6] │ │ │ │ + ldrh r4, [r7, #4] │ │ │ │ movs r6, r7 │ │ │ │ - rev16 r0, r1 │ │ │ │ + rev r0, r5 │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 390310 │ │ │ │ + bcc.n 3902d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r2, #2] │ │ │ │ + ldrh r6, [r6, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r7, #2] │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 3902f4 │ │ │ │ + bcc.n 3902b4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + ldrh r2, [r4, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r0, #4] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00390284 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -467252,53 +467248,53 @@ │ │ │ │ ldr r2, [pc, #100] @ (390304 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 3902ca │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38c984 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (390308 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (39030c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bcs.n 3902a8 │ │ │ │ + bcs.n 390268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r3, r5] │ │ │ │ movs r4, r7 │ │ │ │ - add sp, #464 @ 0x1d0 │ │ │ │ + add sp, #336 @ 0x150 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r3, #60] @ 0x3c │ │ │ │ + strh r4, [r7, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r2, #0] │ │ │ │ + strh r0, [r6, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (39036c ) │ │ │ │ @@ -467306,49 +467302,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (390374 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #64] @ (390378 ) │ │ │ │ ldr r1, [pc, #64] @ (39037c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #48] @ (390380 ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bcs.n 390400 │ │ │ │ + bcs.n 3903c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 3902d8 │ │ │ │ + bcs.n 390298 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #888 @ 0x378 │ │ │ │ + add r7, sp, #760 @ 0x2f8 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r7, r2] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (390404 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -467357,15 +467353,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (39040c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 387608 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -467389,19 +467385,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 38cdac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389dc8 │ │ │ │ - bne.n 3903b0 │ │ │ │ + bne.n 390370 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r4, [r6, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + movs r0, #66 @ 0x42 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 390448 │ │ │ │ sub sp, #12 │ │ │ │ @@ -467409,24 +467405,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #36] @ (390450 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 38cdc8 │ │ │ │ nop │ │ │ │ - bne.n 3904d8 │ │ │ │ + bne.n 390498 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #936] @ (3907fc ) │ │ │ │ + ldr r7, [pc, #808] @ (39077c ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 3904b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -467435,15 +467431,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3904b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 389b60 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 3904a4 │ │ │ │ add sp, #12 │ │ │ │ @@ -467454,19 +467450,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38c874 │ │ │ │ - bne.n 3904b8 │ │ │ │ + beq.n 390478 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #672 @ 0x2a0 │ │ │ │ + add r6, sp, #544 @ 0x220 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #664] @ (390754 ) │ │ │ │ + ldr r7, [pc, #536] @ (3906d4 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003904bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -467479,15 +467475,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (390520 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 390504 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -467497,23 +467493,23 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (390528 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25dbe4 │ │ │ │ - beq.n 390454 │ │ │ │ + beq.n 390614 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #256] @ (390620 ) │ │ │ │ + ldr r7, [pc, #128] @ (3905a0 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039052c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -467526,57 +467522,57 @@ │ │ │ │ ldr r2, [pc, #100] @ (3905ac ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 390572 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38cac0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3e0 │ │ │ │ + bl 5da3c0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (3905b0 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (3905b4 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - beq.n 390600 │ │ │ │ + beq.n 3905c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #832] @ (3908ec ) │ │ │ │ + ldr r6, [pc, #704] @ (39086c ) │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r5, sp, #688 @ 0x2b0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r6, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r5, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (3905c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -467604,15 +467600,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389dc8 │ │ │ │ - lsls r2, r5, #20 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #124] @ (3906ac ) │ │ │ │ @@ -467620,25 +467616,25 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #128] @ (3906b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #116] @ (3906b8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #116] @ (3906bc ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #9294 @ 0x244e │ │ │ │ str r3, [r6, #108] @ 0x6c │ │ │ │ movs r3, #146 @ 0x92 │ │ │ │ strb.w r3, [r6, #112] @ 0x70 │ │ │ │ ldr r3, [pc, #84] @ (3906c0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -467653,49 +467649,49 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #76] @ (3906d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - beq.n 3906d0 │ │ │ │ + ldmia r7, {r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #792 @ 0x318 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #904] @ (390a40 ) │ │ │ │ + ldr r5, [pc, #776] @ (3909c0 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ add r5, pc, #880 @ (adr r5, 390a38 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3906dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r1, sp, #520 @ 0x208 │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.w 381eec │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -467724,36 +467720,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3907d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #144] @ (3907d4 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #140] @ (3907d8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #128] @ (3907dc ) │ │ │ │ ldr r1, [pc, #132] @ (3907e0 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #116] @ (3907e4 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #116] @ (3907e8 ) │ │ │ │ strb.w r2, [r6, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r2, #32902 @ 0x8086 │ │ │ │ movt r2, #13344 @ 0x3420 │ │ │ │ @@ -467780,29 +467776,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r3, r4, r5} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r5, r1 │ │ │ │ + adds r6, r1, r1 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #832 @ 0x340 │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #808] @ (390b04 ) │ │ │ │ + ldr r4, [pc, #680] @ (390a84 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r0, #3 │ │ │ │ + subs r6, r4, #2 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r7, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ @@ -467834,23 +467830,23 @@ │ │ │ │ ldr r0, [pc, #20] @ (390854 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6!, {r1, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r1, #30] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r3, #30] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (390860 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -467859,35 +467855,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (3908f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #104] @ (3908f8 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #100] @ (3908fc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #88] @ (390900 ) │ │ │ │ ldr r1, [pc, #92] @ (390904 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #76] @ (390908 ) │ │ │ │ ldr r3, [pc, #80] @ (39090c ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #76] @ (390910 ) │ │ │ │ add r3, pc │ │ │ │ @@ -467902,28 +467898,28 @@ │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ - ldmia r6, {r6} │ │ │ │ + b.w 5d5304 │ │ │ │ + ldmia r6!, {r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r0, #28 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #528 @ 0x210 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #504] @ (390af8 ) │ │ │ │ + ldr r3, [pc, #376] @ (390a78 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r5, {r2, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ @@ -467941,15 +467937,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #72] @ (390980 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r0, #396] @ 0x18c │ │ │ │ cbnz r3, 390958 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #396] @ 0x18c │ │ │ │ ldr.w r3, [r0, #400] @ 0x190 │ │ │ │ cbnz r3, 390964 │ │ │ │ @@ -467959,37 +467955,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r5!, {r1, r2, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r3, r1] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r7, r1] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #72] @ 3909e4 │ │ │ │ ldr r2, [pc, #72] @ (3909e8 ) │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #72] @ (3909ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 3909ce │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -468000,19 +467996,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r5, r7] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r0, #2 │ │ │ │ + adds r0, r4, #1 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ (390a70 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -468021,25 +468017,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (390a78 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #96] @ (390a7c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (390a80 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 390984 │ │ │ │ mov r0, r4 │ │ │ │ bl 38e4f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d8c0 │ │ │ │ @@ -468054,23 +468050,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 389b60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 389b00 │ │ │ │ nop │ │ │ │ - ldmia r4, {r2, r4, r5, r7} │ │ │ │ + ldmia r4, {r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + add r0, sp, #952 @ 0x3b8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #40] @ (390aa4 ) │ │ │ │ + ldr r1, [pc, #936] @ (390e24 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r7, #21 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #440] @ (390c50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -468081,45 +468077,45 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #420] @ (390c5c ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #396] @ (390c60 ) │ │ │ │ ldr r1, [pc, #396] @ (390c64 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #372] @ (390c68 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 390bf6 │ │ │ │ @@ -468193,15 +468189,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #152] @ (390c70 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ ldr.w r3, [r5, #152] @ 0x98 │ │ │ │ cbz r3, 390bea │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -468210,15 +468206,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 389bdc │ │ │ │ b.n 390b1a │ │ │ │ ldr r1, [pc, #116] @ (390c78 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 389dc8 │ │ │ │ ldr r3, [pc, #96] @ (390c7c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #96] @ (390c80 ) │ │ │ │ @@ -468226,53 +468222,53 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #96] @ (390c84 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ b.n 390be0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3816f4 │ │ │ │ b.n 390c32 │ │ │ │ uxth r1, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 38e9a4 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #264 @ 0x108 │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #248] @ (390d60 ) │ │ │ │ + ldr r1, [pc, #120] @ (390ce0 ) │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r2, r4 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r4, [r4, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #8] │ │ │ │ + strh r6, [r5, #6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r5, r2] │ │ │ │ + ldrsh r2, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + strh r2, [r4, #4] │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2, {r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r1, #6] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r1, #8] │ │ │ │ + strh r4, [r5, #6] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #164] @ (390d40 ) │ │ │ │ @@ -468350,34 +468346,34 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #96] @ (390dbc ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r2, [pc, #88] @ (390dc0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #88] @ (390dc4 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #72] @ (390dc8 ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38efdc │ │ │ │ mov r0, r5 │ │ │ │ bl 3816f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ @@ -468386,31 +468382,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 389dc8 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r7, r2 │ │ │ │ + adds r2, r3, r2 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r6, r0] │ │ │ │ + ldrsb r4, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #416] @ 0x1a0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (390de4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r2, pc, #936 @ (adr r2, 391190 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.w 382a74 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -468429,44 +468425,44 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #312] @ (390f54 ) │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #300] @ (390f58 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #284] @ (390f5c ) │ │ │ │ ldr r1, [pc, #284] @ (390f60 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #256] @ (390f64 ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ blx r3 │ │ │ │ @@ -468526,15 +468522,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ b.n 390ef2 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ b.n 390ef2 │ │ │ │ ldrb.w r3, [r3, #405] @ 0x195 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -468542,31 +468538,31 @@ │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ b.n 390ea4 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #24 @ (adr r5, 390f68 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 3912e8 ) │ │ │ │ movs r4, r7 │ │ │ │ - mov r4, r0 │ │ │ │ + cmp ip, ip │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, r5] │ │ │ │ + strb r6, [r1, r5] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r5, #28] │ │ │ │ + ldrb r6, [r1, #28] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r4, #25 │ │ │ │ + asrs r6, r0, #25 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r0, #31 │ │ │ │ + asrs r6, r4, #30 │ │ │ │ movs r5, r7 │ │ │ │ ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -468577,54 +468573,54 @@ │ │ │ │ ldr r1, [pc, #176] @ (391034 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #156] @ (391038 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (39103c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #140] @ (391040 ) │ │ │ │ ldr r1, [pc, #144] @ (391044 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #128] @ (391048 ) │ │ │ │ ldr r3, [pc, #132] @ (39104c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #12 │ │ │ │ str r2, [r7, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r1, [pc, #104] @ (391050 ) │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d66bc │ │ │ │ + bl 5d669c │ │ │ │ ldr r1, [pc, #92] @ (391054 ) │ │ │ │ ldr r2, [pc, #96] @ (391058 ) │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ ldr r3, [pc, #92] @ (39105c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ @@ -468637,31 +468633,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + lsrs r6, r6, #31 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #488 @ (adr r3, 391224 ) │ │ │ │ + add r3, pc, #360 @ (adr r3, 3911a4 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r4, lr │ │ │ │ + add r4, sl │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r4, r7] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ movs r5, r7 │ │ │ │ ldr r4, [pc, #712] @ (391314 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [fp, #1020]! @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 39145c │ │ │ │ push {r4, lr} │ │ │ │ @@ -468705,23 +468701,23 @@ │ │ │ │ ldr r0, [pc, #20] @ (3910d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r2, #18] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r7, #13] │ │ │ │ + ldrb r0, [r3, #13] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (3910e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ add r0, pc, #120 @ (adr r0, 391160 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -468730,15 +468726,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #68] @ (391148 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 389b60 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 39112e │ │ │ │ mov r0, r4 │ │ │ │ @@ -468747,19 +468743,19 @@ │ │ │ │ b.w 38c874 │ │ │ │ mov r0, r4 │ │ │ │ bl 381f74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38c874 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #96 @ (adr r2, 3911a8 ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 391528 ) │ │ │ │ movs r4, r7 │ │ │ │ - orrs r2, r2 │ │ │ │ + cmn r2, r6 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -468806,26 +468802,26 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #360] @ (391348 ) │ │ │ │ ldr r1, [pc, #360] @ (39134c ) │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #32 │ │ │ │ mov fp, r2 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #340] @ (391350 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add.w r5, r8, #4480 @ 0x1180 │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ bl 389bdc │ │ │ │ @@ -468917,59 +468913,59 @@ │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38661c │ │ │ │ b.n 391240 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ mov r0, r4 │ │ │ │ bl 38efdc │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 38cdac │ │ │ │ b.n 39123a │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ bne.n 391322 │ │ │ │ ldr.w r3, [r8, #384] @ 0x180 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 3912ec │ │ │ │ - bl 723fdc │ │ │ │ + bl 723fbc │ │ │ │ b.n 3912de │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (39135c ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r3, r6} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + adds r4, r3, r4 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r3, #15] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ movs r6, r7 │ │ │ │ - vst4.8 {d0-d3}, [r2 :256]! │ │ │ │ - ldrb r4, [r7, #1] │ │ │ │ + str??.w r0, [r2, #61] @ 0x3d │ │ │ │ + ldrb r4, [r3, #1] │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r6, #3] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (39142c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -468978,36 +468974,36 @@ │ │ │ │ ldr r1, [pc, #184] @ (391434 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #168] @ (391438 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #168] @ (39143c ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #152] @ (391440 ) │ │ │ │ ldr r1, [pc, #152] @ (391444 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (391448 ) │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #14 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #132] @ (39144c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #132] @ (391450 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -469022,19 +469018,19 @@ │ │ │ │ ldr r3, [pc, #120] @ (391458 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #116] @ (39145c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r1, [pc, #108] @ (391460 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #100] @ (391464 ) │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #96] @ (391468 ) │ │ │ │ ldr r3, [pc, #100] @ (39146c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -469048,26 +469044,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #624] @ 0x270 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r3 │ │ │ │ + eors r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r5} │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r5, #15 │ │ │ │ movs r7, r7 │ │ │ │ - bic.w r0, lr, #12320768 @ 0xbc0000 │ │ │ │ - orr.w r0, r4, #12320768 @ 0xbc0000 │ │ │ │ + and.w r0, lr, #12320768 @ 0xbc0000 │ │ │ │ + bic.w r0, r4, #12320768 @ 0xbc0000 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ ldr r3, [pc, #248] @ (39154c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r3, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -469092,39 +469088,39 @@ │ │ │ │ ldr r1, [pc, #56] @ (3914c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #8 │ │ │ │ bl 38cdac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389dc8 │ │ │ │ - stmia r3!, {r1, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r5, #4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003914c8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3914d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -469133,28 +469129,28 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #44] @ (391520 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 389b60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d8c0 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ movs r4, r7 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #4 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 38efdc │ │ │ │ @@ -469178,15 +469174,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #192] @ (391640 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r6, #0 │ │ │ │ bl 389bdc │ │ │ │ mov r0, r4 │ │ │ │ @@ -469249,25 +469245,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (391644 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r0, [pc, #28] @ (391648 ) │ │ │ │ movs r2, #70 @ 0x46 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #176] @ (3916ec ) │ │ │ │ + ldr r6, [pc, #48] @ (39166c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #328] @ (391788 ) │ │ │ │ + ldr r6, [pc, #200] @ (391708 ) │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r4, r4] │ │ │ │ + strb r0, [r0, r4] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r4, #31] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -469296,25 +469292,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (391724 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #120] @ (391728 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (39172c ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #104] @ (391730 ) │ │ │ │ ldr r2, [pc, #108] @ (391734 ) │ │ │ │ ldr r3, [pc, #108] @ (391738 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -469329,49 +469325,49 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #80] @ (391740 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #68] @ (391744 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r1!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - itte cc │ │ │ │ - movcc r3, r7 │ │ │ │ - lsrcc r6, r7, #3 │ │ │ │ - movcs r7, r7 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + itte ne │ │ │ │ + movne r3, r7 │ │ │ │ + lsrne r6, r3, #3 │ │ │ │ + moveq r7, r7 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + subs r5, #66 @ 0x42 │ │ │ │ movs r4, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mcr2 15, 4, pc, cr1, cr15, {7} @ │ │ │ │ mrc2 15, 2, pc, cr1, cr15, {7} │ │ │ │ - strb r2, [r0, #29] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (391750 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -469380,30 +469376,30 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (3917a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ bl 38d8c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38dee4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38e5c4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389b60 │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #134 @ 0x86 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #300] @ (3918e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -469414,24 +469410,24 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #280] @ (3918f4 ) │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #24 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #264] @ (3918f8 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r7, #0 │ │ │ │ bl 389bdc │ │ │ │ mov r0, r4 │ │ │ │ @@ -469498,15 +469494,15 @@ │ │ │ │ add.w r3, r6, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #84] @ (391900 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ mov r0, r4 │ │ │ │ bl 381eec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -469519,31 +469515,31 @@ │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ bl 3816f4 │ │ │ │ b.n 3918b2 │ │ │ │ - stmia r1!, {r1, r4} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #848] @ (391c40 ) │ │ │ │ + ldr r3, [pc, #720] @ (391bc0 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #1000] @ (391cdc ) │ │ │ │ + ldr r3, [pc, #872] @ (391c5c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #856] @ (391c50 ) │ │ │ │ + ldr r3, [pc, #728] @ (391bd0 ) │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r6, r2] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r6, #17] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r4, #24] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r2, #23] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r4, #13] │ │ │ │ + strb r6, [r0, #13] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #140] @ (3919ac ) │ │ │ │ @@ -469619,26 +469615,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (391a50 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #112] @ (391a54 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #112] @ (391a58 ) │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #96] @ (391a5c ) │ │ │ │ ldr r2, [pc, #96] @ (391a60 ) │ │ │ │ ldr r3, [pc, #100] @ (391a64 ) │ │ │ │ add r1, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -469652,40 +469648,40 @@ │ │ │ │ ldr r0, [pc, #76] @ (391a6c ) │ │ │ │ add r1, pc │ │ │ │ orrs r3, r5 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #60] @ (391a70 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add.w r1, r3, #56 @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ - itt eq │ │ │ │ - lsleq r2, r2, #1 │ │ │ │ - popeq {r1, r2} │ │ │ │ + b.w 5d5304 │ │ │ │ + bkpt 0x00e4 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + cbnz r6, 391ac8 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r1, #23 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r2, #14 │ │ │ │ movs r4, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldc2 15, cr15, [pc, #1020] @ 391e60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ movs r6, r7 │ │ │ │ mov r6, fp │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -469696,34 +469692,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (391ad0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38efdc │ │ │ │ mov r0, r5 │ │ │ │ bl 3816f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ mov r0, r4 │ │ │ │ bl 381eec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389dc8 │ │ │ │ nop │ │ │ │ - bkpt 0x0046 │ │ │ │ + bkpt 0x0026 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #16] @ (391ae0 ) │ │ │ │ + ldr r0, [pc, #912] @ (391e60 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [pc, #136] @ (391b5c ) │ │ │ │ + ldr r1, [pc, #8] @ (391adc ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r1, #3904] @ 0xf40 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r0, #4] │ │ │ │ @@ -469735,27 +469731,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (391afc ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r6, [r3, #17] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (391b24 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -469765,45 +469761,45 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #520] @ (391d50 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #508] @ (391d54 ) │ │ │ │ ldr r1, [pc, #512] @ (391d58 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #30 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #492] @ (391d5c ) │ │ │ │ ldr r1, [pc, #496] @ (391d60 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #476] @ (391d64 ) │ │ │ │ ldr r1, [pc, #480] @ (391d68 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r7, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r0, [r4, #3908] @ 0xf44 │ │ │ │ blx 25dda0 │ │ │ │ mov.w r1, #268435456 @ 0x10000000 │ │ │ │ str.w r0, [r4, #3904] @ 0xf40 │ │ │ │ mov r0, r7 │ │ │ │ @@ -469917,34 +469913,34 @@ │ │ │ │ ldr r1, [pc, #196] @ (391da0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r2 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #180] @ (391da4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [r7, #1264] @ 0x4f0 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [pc, #160] @ (391da8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5d61dc │ │ │ │ + b.w 5d61bc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fc8e4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fc8e4 │ │ │ │ b.n 391c62 │ │ │ │ @@ -469952,86 +469948,86 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x000e │ │ │ │ + pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #64] @ (391d90 ) │ │ │ │ + ldr r6, [pc, #960] @ (392110 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r0, #16] │ │ │ │ + strb r0, [r4, #15] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r3, #23 │ │ │ │ + lsrs r4, r7, #22 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, r3, r5} │ │ │ │ + pop {r1, r2, r3} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #504] @ (391f60 ) │ │ │ │ + ldr r0, [pc, #376] @ (391ee0 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #608] @ (391fcc ) │ │ │ │ + ldr r0, [pc, #480] @ (391f4c ) │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r2, #14] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, #14] │ │ │ │ + strb r4, [r0, #14] │ │ │ │ movs r6, r7 │ │ │ │ str r0, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #14] │ │ │ │ + strb r0, [r4, #13] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r0, #14] │ │ │ │ + strb r0, [r4, #13] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #8] @ (391d90 ) │ │ │ │ + ldr r5, [pc, #904] @ (392110 ) │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #12] │ │ │ │ + strb r4, [r5, #11] │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ - pop {r1, r3, r4, r5, r6} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 391da0 │ │ │ │ + @ instruction: 0xb8e0 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.u32 d0, d8, d30 │ │ │ │ + vqadd.u8 d0, d8, d30 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 3849e0 │ │ │ │ ldr.w r1, [r0, #1152] @ 0x480 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ubfx r0, r3, #3, #5 │ │ │ │ add r0, r4 │ │ │ │ - bl 74cb7c │ │ │ │ + bl 74cb5c │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ mov ip, r1 │ │ │ │ ldr.w r3, [r0, #3904] @ 0xf40 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r0, [r3, ip, lsl #3] │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (391e7c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (391e80 ) │ │ │ │ @@ -470039,26 +470035,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (391e84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #104] @ (391e88 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (391e8c ) │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #88] @ (391e90 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ movw ip, #6966 @ 0x1b36 │ │ │ │ movt ip, #8 │ │ │ │ ldr r1, [pc, #80] @ (391e94 ) │ │ │ │ add r3, pc │ │ │ │ orr.w r2, r2, #1 │ │ │ │ @@ -470076,27 +470072,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r0, 391ed2 │ │ │ │ + cbnz r0, 391eca │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #6 │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb7b6 │ │ │ │ + @ instruction: 0xb796 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r7, #5 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ movs r7, r7 │ │ │ │ str r3, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r3, #5] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ (391f0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -470105,25 +470101,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (391f14 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #84] @ (391f18 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #84] @ (391f1c ) │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #68] @ (391f20 ) │ │ │ │ ldr r3, [pc, #72] @ (391f24 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (391f28 ) │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ @@ -470137,31 +470133,31 @@ │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - hlt 0x0024 │ │ │ │ + hlt 0x0004 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb726 │ │ │ │ + @ instruction: 0xb706 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r5, #3 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #568] @ (392154 ) │ │ │ │ + ldr r3, [pc, #440] @ (3920d4 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r3, #3 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ movs r5, r7 │ │ │ │ ldc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ mcrr2 15, 15, pc, r5, cr15 @ │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -470171,25 +470167,25 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #40] @ (391f78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #3904] @ 0xf40 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df00 │ │ │ │ nop │ │ │ │ - rev r6, r0 │ │ │ │ + cbnz r6, 391fac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r1, #0] │ │ │ │ + ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r4, #7 │ │ │ │ + lsrs r6, r0, #7 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (392000 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -470199,67 +470195,67 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r7, [pc, #104] @ (39200c ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #100] @ (392010 ) │ │ │ │ add.w r5, r0, #1464 @ 0x5b8 │ │ │ │ ldr r1, [pc, #100] @ (392014 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #100] @ (392018 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r3, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5dc738 │ │ │ │ + bl 5dc718 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #64] @ (39201c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e90 │ │ │ │ + bl 5d4e70 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #44] @ (392020 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d4db0 │ │ │ │ - cbnz r0, 392034 │ │ │ │ + b.w 5d4d90 │ │ │ │ + cbnz r0, 39202c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r3, #6 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + @ instruction: 0xb608 │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r7, #0] │ │ │ │ + strb r2, [r3, #0] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + strb r2, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ - vshr.u32 d16, d30, #20 │ │ │ │ - lsrs r0, r0, #14 │ │ │ │ + vshr.u8 d16, d30, #4 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #80] @ (392074 ) │ │ │ │ + ldr r6, [pc, #976] @ (3923f4 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00392024 : │ │ │ │ ldrb.w r3, [r0, #3908] @ 0xf44 │ │ │ │ cmp r3, r1 │ │ │ │ ittet gt │ │ │ │ ldrgt.w r3, [r0, #3904] @ 0xf40 │ │ │ │ @@ -470452,31 +470448,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #0] │ │ │ │ + strb r6, [r1, #0] │ │ │ │ movs r6, r7 │ │ │ │ ldrh r4, [r4, #30] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r2, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r7, #116] @ 0x74 │ │ │ │ + ldr r2, [r3, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r7, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r5, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ ldrh r0, [r4, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -470560,17 +470556,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2cf4e0 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r6, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r2, #30 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r2, #100] @ 0x64 │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ ldrh r6, [r0, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 00392340 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -470709,25 +470705,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r2, [pc, #1240] @ 3929b4 │ │ │ │ ldr.w r1, [pc, #1240] @ 3929b8 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ strd r8, r9, [sp] │ │ │ │ bl 2d481c │ │ │ │ mov r1, r0 │ │ │ │ @@ -470763,15 +470759,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ it ge │ │ │ │ movge fp, r8 │ │ │ │ and.w r7, r7, #4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dc154 │ │ │ │ + bl 5dc134 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [pc, #1104] @ 3929c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ bl 2d15b8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -471153,96 +471149,96 @@ │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r6, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + setpan #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r0, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3925a0 │ │ │ │ + b.n 392560 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + ldr r6, [r2, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r1, #76] @ 0x4c │ │ │ │ + ldr r4, [r5, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r1, #76] @ 0x4c │ │ │ │ + ldr r4, [r5, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r3, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r4, 3929b4 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf756003e │ │ │ │ - cmp r0, lr │ │ │ │ + @ instruction: 0xf736003e │ │ │ │ + cmp r0, sl │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r1, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39229c │ │ │ │ + b.n 39225c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r2, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r7, r0] │ │ │ │ + ldr r2, [r3, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r0, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 392208 │ │ │ │ + b.n 3931c8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r1, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r0, #44] @ 0x2c │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r7, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r1, r3] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r4, #32] │ │ │ │ + ldr r6, [r0, #32] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 00392a24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -471262,15 +471258,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [pc, #136] @ (392adc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 5dd050 │ │ │ │ + bl 5dd030 │ │ │ │ cbz r0, 392a6a │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ cbz r3, 392a94 │ │ │ │ ldr r2, [pc, #116] @ (392ae0 ) │ │ │ │ ldr r3, [pc, #104] @ (392ad8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -471293,45 +471289,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add.w r6, r3, #20 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r1, r4 │ │ │ │ str.w r7, [r0, #3976] @ 0xf88 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ addw r1, r0, #3912 @ 0xf48 │ │ │ │ mov r0, r8 │ │ │ │ bl 392340 │ │ │ │ b.n 392a6a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ strh r4, [r1, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - mrc2 0, 7, r0, cr4, cr12, {1} │ │ │ │ + mrc2 0, 6, r0, cr4, cr12, {1} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 392ba0 │ │ │ │ + bhi.n 392b60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r2, [r4, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, sp, #256 @ 0x100 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (392af8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r1, r3 │ │ │ │ @@ -471419,15 +471415,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 392bb2 │ │ │ │ ldr r0, [pc, #120] @ (392c60 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 392bb2 │ │ │ │ ldr.w r4, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 392baa │ │ │ │ ldr.w r4, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 392baa │ │ │ │ @@ -471437,47 +471433,47 @@ │ │ │ │ ldr r1, [pc, #84] @ (392c64 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r5, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r6, [r4, #932] @ 0x3a4 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ str.w r1, [r4, #964] @ 0x3c4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 392baa │ │ │ │ ldr r1, [pc, #44] @ (392c68 ) │ │ │ │ ldr r0, [pc, #48] @ (392c6c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 392b28 │ │ │ │ nop │ │ │ │ strh r0, [r7, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ add r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 392cd4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -471485,45 +471481,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (392cdc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #68] @ (392ce0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #60] @ (392ce4 ) │ │ │ │ ldr r1, [pc, #60] @ (392ce8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r3, [pc, #52] @ (392cec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + add r5, sp, #328 @ 0x148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #304 @ 0x130 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf310003e │ │ │ │ + @ instruction: 0xf2f0003e │ │ │ │ adds r7, #84 @ 0x54 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #48] @ 0x30 │ │ │ │ @@ -471548,25 +471544,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ mov.w r6, #0 │ │ │ │ ldr r6, [pc, #280] @ (392e44 ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #276] @ (392e48 ) │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (392e4c ) │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ add r5, pc │ │ │ │ blx 25fb80 │ │ │ │ ldrb.w r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -471599,31 +471595,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733b88 │ │ │ │ + bl 733b68 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ bl 447348 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 719960 │ │ │ │ + bl 719940 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ umull r2, r5, r2, r3 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mla r5, r3, r1, r5 │ │ │ │ str.w r5, [r4, #932] @ 0x3a4 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ subs r3, r3, r0 │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ sbc.w r2, r2, r1 │ │ │ │ str.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldr r2, [pc, #96] @ (392e5c ) │ │ │ │ ldr r3, [pc, #60] @ (392e38 ) │ │ │ │ @@ -471646,25 +471642,25 @@ │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #29] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r4, sp, #960 @ 0x3c0 │ │ │ │ + add r4, sp, #832 @ 0x340 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ + add r2, sp, #432 @ 0x1b0 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + str r4, [r6, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -471682,18 +471678,18 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #72] @ (392ec4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ str.w r1, [r4, #960] @ 0x3c0 │ │ │ │ add sp, #8 │ │ │ │ @@ -471701,27 +471697,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #520 @ 0x208 │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r1, #52] @ 0x34 │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r1, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #28] @ 392ee8 │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ and.w r1, r1, #1 │ │ │ │ vstr d7, [r3, #952] @ 0x3b8 │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -471731,36 +471727,36 @@ │ │ │ │ ldr r3, [pc, #116] @ (392f74 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (392f78 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r6, r5, [r0, #928] @ 0x3a0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ adds.w ip, r0, r6 │ │ │ │ ldrd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ cmp ip, r2 │ │ │ │ sbcs r5, r3 │ │ │ │ bcc.n 392f48 │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr.w r1, [r4, #960] @ 0x3c0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d78bc │ │ │ │ + b.w 5d789c │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ subs r2, r2, r1 │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ sbc.w r3, r3, r1 │ │ │ │ - bl 733f04 │ │ │ │ + bl 733ee4 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -471791,19 +471787,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #80] @ (393004 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r0, r5, r0 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ ldr.w r2, [r3, #936] @ 0x3a8 │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ @@ -471896,15 +471892,15 @@ │ │ │ │ @ instruction: 0xffc9ffff │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r3, #956] @ 0x3bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r3, [pc, #268] @ (3931f8 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 393042 │ │ │ │ ldr r3, [pc, #260] @ (3931fc ) │ │ │ │ @@ -471919,31 +471915,31 @@ │ │ │ │ bpl.n 393042 │ │ │ │ ldr r0, [pc, #244] @ (393200 ) │ │ │ │ mov r3, r9 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733c1c │ │ │ │ + bl 733bfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r1, [r3, #952] @ 0x3b8 │ │ │ │ b.n 393038 │ │ │ │ ldr.w r0, [r3, #956] @ 0x3bc │ │ │ │ and.w r1, r7, #1 │ │ │ │ str.w r1, [r3, #960] @ 0x3c0 │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5d78bc │ │ │ │ + bl 5d789c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 393038 │ │ │ │ str.w r7, [r3, #948] @ 0x3b4 │ │ │ │ b.n 393038 │ │ │ │ mov r0, r3 │ │ │ │ str.w r7, [r3, #944] @ 0x3b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -471952,15 +471948,15 @@ │ │ │ │ b.n 393038 │ │ │ │ ldr r1, [pc, #156] @ (393204 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs.w ip, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w r1, r2, r1 │ │ │ │ @@ -471972,15 +471968,15 @@ │ │ │ │ b.n 393038 │ │ │ │ ldr r1, [pc, #92] @ (393204 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 733fd8 │ │ │ │ + bl 733fb8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs r0, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w ip, r2, r1 │ │ │ │ @@ -471991,33 +471987,33 @@ │ │ │ │ b.n 393038 │ │ │ │ ldr r1, [pc, #44] @ (393208 ) │ │ │ │ ldr r0, [pc, #44] @ (39320c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 393038 │ │ │ │ nop │ │ │ │ ldrb r0, [r6, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #304] @ (393330 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #12] │ │ │ │ + str r4, [r1, #12] │ │ │ │ movs r6, r7 │ │ │ │ add r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #120 @ 0x78 │ │ │ │ + add r7, pc, #1016 @ (adr r7, 393604 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r4, [r3, r6] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00393210 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -472138,15 +472134,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #920 @ 0x398 │ │ │ │ + add r0, sp, #792 @ 0x318 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (393398 ) │ │ │ │ @@ -472154,25 +472150,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (3933a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #80] @ (3933a4 ) │ │ │ │ ldr r1, [pc, #84] @ (3933a8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #68] @ (3933ac ) │ │ │ │ ldr r5, [pc, #68] @ (3933b0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (3933b4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (3933b8 ) │ │ │ │ @@ -472188,22 +472184,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #72 @ (adr r7, 3933e4 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 393764 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #608 @ (adr r2, 393600 ) │ │ │ │ + add r2, pc, #480 @ (adr r2, 393580 ) │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xe8d8003e │ │ │ │ - bmi.n 3932b8 │ │ │ │ + ldmia.w r8!, {r1, r2, r3, r4, r5} │ │ │ │ + bmi.n 393478 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 3932e0 │ │ │ │ + bmi.n 3934a0 │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -472212,17 +472208,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 25df00 │ │ │ │ ldr r1, [pc, #8] @ (3933d4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e3e4 │ │ │ │ + b.w 71e3c4 │ │ │ │ nop │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -472231,42 +472227,42 @@ │ │ │ │ blx 2605ac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 5da82c │ │ │ │ + bl 5da80c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 62a434 │ │ │ │ + bl 62a414 │ │ │ │ ldr r3, [pc, #20] @ (393424 ) │ │ │ │ ldr r1, [pc, #20] @ (393428 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7307f4 │ │ │ │ - ldrsh r4, [r7, r1] │ │ │ │ + b.w 7307d4 │ │ │ │ + ldrsh r4, [r3, r1] │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (393450 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ ldrb r4, [r1, #29] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3934b0 │ │ │ │ @@ -472275,15 +472271,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3934b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r1, [pc, #56] @ (3934bc ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3934c0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (3934c4 ) │ │ │ │ @@ -472293,39 +472289,39 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d5324 │ │ │ │ + b.w 5d5304 │ │ │ │ nop │ │ │ │ - add r5, pc, #920 @ (adr r5, 39384c ) │ │ │ │ + add r5, pc, #792 @ (adr r5, 3937cc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #416 @ (adr r1, 393658 ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 3935d8 ) │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xeb2a003e │ │ │ │ + add.w r0, sl, lr, rrx │ │ │ │ lsrs r5, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r0] │ │ │ │ + ldrsh r2, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, #115 @ 0x73 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #74 @ 0x4a │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 622c08 │ │ │ │ + bl 622be8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 393660 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 393674 │ │ │ │ @@ -472741,15 +472737,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3938ee │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 3938b8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 3938b8 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -472789,19 +472785,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 3938f2 │ │ │ │ nop │ │ │ │ - add r1, pc, #704 @ (adr r1, 393c0c ) │ │ │ │ + add r1, pc, #576 @ (adr r1, 393b8c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r2, r1] │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3939a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -472810,15 +472806,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (3939b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r2, [pc, #48] @ (3939b4 ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 428a58 │ │ │ │ @@ -472826,21 +472822,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r0, pc, #920 @ (adr r0, 393d44 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 393cc4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r6, r5] │ │ │ │ + ldr r0, [r2, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r0, r6] │ │ │ │ + ldr r6, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #96] @ (393a18 ) │ │ │ │ + ldr r1, [pc, #992] @ (393d98 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 393a18 │ │ │ │ sub sp, #20 │ │ │ │ @@ -472849,15 +472845,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (393a20 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2f99a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (393a24 ) │ │ │ │ @@ -472870,21 +472866,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r0, pc, #520 @ (adr r0, 393c24 ) │ │ │ │ + add r0, pc, #392 @ (adr r0, 393ba4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r4, r4] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 393ac0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -472893,19 +472889,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (393ac8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 5d6514 │ │ │ │ + bl 5d64f4 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ cbz r0, 393a98 │ │ │ │ ldr r0, [pc, #92] @ (393acc ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -472937,23 +472933,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #72 @ (adr r0, 393b0c ) │ │ │ │ + ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldr r4, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + ldr r0, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (393c88 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -472968,24 +472964,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #392] @ (393c98 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #155 @ 0x9b │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 393be0 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -472996,15 +472992,15 @@ │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 393b9e │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 393bc2 │ │ │ │ mov r8, r0 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 393c2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -473016,15 +473012,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 393b78 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 393c72 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 393b9a │ │ │ │ dmb ish │ │ │ │ @@ -473056,25 +473052,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (393ca4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 393bfa │ │ │ │ ldr r4, [pc, #196] @ (393ca8 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (393cac ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -473083,15 +473079,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (393cb4 ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 393bfa │ │ │ │ ldr r3, [pc, #136] @ (393cb8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 393b58 │ │ │ │ @@ -473102,74 +473098,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 393bfa │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (393cc8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 393b9e │ │ │ │ b.n 393c3c │ │ │ │ ldr r3, [pc, #88] @ (393ccc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (393cd0 ) │ │ │ │ ldr r0, [pc, #88] @ (393cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r6, [r3, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r1, r0] │ │ │ │ + ldrsb r0, [r5, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r2, [r3, r6] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r3, r6] │ │ │ │ + ldrsb r0, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r1, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r1, r3] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r2, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r3, r2] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r7, r4] │ │ │ │ + ldrsb r0, [r3, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r2, [r6, r1] │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (393e14 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -473206,25 +473202,25 @@ │ │ │ │ bne.n 393dd2 │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 393dbc │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 5e2bf8 │ │ │ │ + bl 5e2bd8 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e27dc │ │ │ │ + bl 5e27bc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3248 │ │ │ │ + bl 5e3228 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3248 │ │ │ │ + bl 5e3228 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 393d78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -473236,15 +473232,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 393d1a │ │ │ │ mov r0, r7 │ │ │ │ bl 3933c8 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e2bf8 │ │ │ │ + bl 5e2bd8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -473294,45 +473290,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #824] @ 0x338 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + ldr r4, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r1, r4] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, r3] │ │ │ │ + strb r4, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r4, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + strb r6, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r2, r7] │ │ │ │ + strb r4, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, r2] │ │ │ │ + strb r4, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (393f28 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -473415,24 +473411,24 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ + ldr r5, [sp, #208] @ 0xd0 │ │ │ │ movs r3, r7 │ │ │ │ bl 9bf3e │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r4, r6] │ │ │ │ + strh r0, [r0, r6] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -473463,19 +473459,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r4, r4] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -473534,21 +473530,21 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strh r6, [r5, r6] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (3942e0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -473566,52 +473562,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 3942f4 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #484] @ 0x1e4 │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 3941d6 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 394160 │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 71e1ec │ │ │ │ + bl 71e1cc │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #472 @ 0x1d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r1, [pc, #536] @ (3942f8 ) │ │ │ │ ldr r2, [pc, #540] @ (3942fc ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (394300 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 3940fe │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 394136 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ ldr r2, [pc, #504] @ (394304 ) │ │ │ │ ldr r3, [pc, #476] @ (3942ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -473631,25 +473627,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (394310 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr r1, [pc, #448] @ (394314 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2fcd48 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 39410a │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 394184 │ │ │ │ ldr r3, [pc, #416] @ (394318 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -473664,15 +473660,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 39387c │ │ │ │ cbz r0, 3941a2 │ │ │ │ ldr.w r5, [r0, #484] @ 0x1e4 │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3942ca │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3941c6 │ │ │ │ dmb ish │ │ │ │ @@ -473694,15 +473690,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #484] @ 0x1e4 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 39420a │ │ │ │ ldr r3, [pc, #280] @ (394318 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -473716,15 +473712,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 39387c │ │ │ │ cbz r0, 394256 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3942ca │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 394246 │ │ │ │ dmb ish │ │ │ │ @@ -473745,109 +473741,109 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 3940c4 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (39431c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ b.n 394246 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (39431c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 3941ca │ │ │ │ str.w r7, [r4, #484] @ 0x1e4 │ │ │ │ b.n 3940c4 │ │ │ │ ldr r3, [pc, #148] @ (394320 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (394324 ) │ │ │ │ ldr r1, [pc, #148] @ (394328 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 39410a │ │ │ │ ldr r3, [pc, #128] @ (39432c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (394330 ) │ │ │ │ ldr r1, [pc, #132] @ (394334 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 39410a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (394338 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (39433c ) │ │ │ │ ldr r0, [pc, #108] @ (394340 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #832] @ 0x340 │ │ │ │ + ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + strh r0, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r7, r7] │ │ │ │ + str r0, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r2, r0] │ │ │ │ + str r2, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #624] @ 0x270 │ │ │ │ + str r4, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r7 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #776] @ 0x308 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r3, r6] │ │ │ │ + str r0, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #656] @ 0x290 │ │ │ │ + str r7, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r1, r6] │ │ │ │ + str r2, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r0, r0] │ │ │ │ + ldr r7, [pc, #904] @ (3946c0 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #944] @ (3946f0 ) │ │ │ │ + ldr r5, [pc, #816] @ (394670 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #0] @ (394344 ) │ │ │ │ + ldr r5, [pc, #896] @ (3946c4 ) │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -473881,15 +473877,15 @@ │ │ │ │ cbnz r2, 3943d8 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 622e1c │ │ │ │ + bl 622dfc │ │ │ │ ldr r3, [pc, #88] @ (39440c ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -473914,41 +473910,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (394418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 39439a │ │ │ │ ldr r2, [r6, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #976] @ (3947e4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + str r4, [r5, r0] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039441c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (3944d0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 394468 │ │ │ │ @@ -473958,15 +473954,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 39387c │ │ │ │ mov r5, r0 │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 3944bc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 39449a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -473984,15 +473980,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 394486 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (3944d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ b.n 394486 │ │ │ │ ldr r3, [pc, #28] @ (3944dc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (3944e0 ) │ │ │ │ ldr r0, [pc, #32] @ (3944e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -474001,33 +473997,33 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldr r0, [r4, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #1000] @ (3948cc ) │ │ │ │ + ldr r3, [pc, #872] @ (39484c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #56] @ (394520 ) │ │ │ │ + ldr r3, [pc, #952] @ (3948a0 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003944e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (394590 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 394526 │ │ │ │ ldr r4, [pc, #120] @ (394594 ) │ │ │ │ @@ -474037,16 +474033,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 39387c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 394538 │ │ │ │ - bl 5da82c │ │ │ │ - bl 728838 │ │ │ │ + bl 5da80c │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 39457c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 39455a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -474064,15 +474060,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 394546 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (394598 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ b.n 394546 │ │ │ │ ldr r3, [pc, #28] @ (39459c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (3945a0 ) │ │ │ │ ldr r0, [pc, #32] @ (3945a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -474081,58 +474077,58 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #832] @ 0x340 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #232] @ (39468c ) │ │ │ │ + ldr r3, [pc, #104] @ (39460c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #312] @ (3946e0 ) │ │ │ │ + ldr r3, [pc, #184] @ (394660 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003945a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #60] @ 3945fc │ │ │ │ ldr r2, [pc, #60] @ (394600 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #60] @ (394604 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 3945e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r4, [sp, #560] @ 0x230 │ │ │ │ + str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #88] @ (39465c ) │ │ │ │ + ldr r4, [pc, #984] @ (3949dc ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #192] @ (3946c8 ) │ │ │ │ + ldr r5, [pc, #64] @ (394648 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394608 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -474142,15 +474138,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (394670 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3a44 │ │ │ │ + bl 5d3a24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 394674 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (394678 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (39467c ) │ │ │ │ @@ -474158,28 +474154,28 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d38c8 │ │ │ │ + b.w 5d38a8 │ │ │ │ nop │ │ │ │ ldr r0, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r4, [pc, #560] @ (3948a4 ) │ │ │ │ + ldr r4, [pc, #432] @ (394824 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r6, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ - bpl.n 394624 │ │ │ │ + bpl.n 3945e4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394680 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -474205,43 +474201,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 62b0a8 │ │ │ │ + bl 62b088 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3947b4 │ │ │ │ ldr r0, [pc, #296] @ (3947f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d5f8c │ │ │ │ + bl 5d5f6c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (3947fc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 25dc4c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5dc900 │ │ │ │ + bl 5dc8e0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df04 │ │ │ │ ldr r3, [pc, #264] @ (394800 ) │ │ │ │ ldr r2, [pc, #268] @ (394804 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (394808 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 25ea58 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -474254,46 +474250,46 @@ │ │ │ │ bl 42874c │ │ │ │ ldr r6, [pc, #220] @ (39480c ) │ │ │ │ ldr r1, [pc, #220] @ (394810 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e50 │ │ │ │ + bl 5d4e30 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5db1c0 │ │ │ │ + bl 5db1a0 │ │ │ │ cbz r0, 394752 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4db0 │ │ │ │ + bl 5d4d90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 39476e │ │ │ │ ldr r6, [pc, #188] @ (394814 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5db1c0 │ │ │ │ + bl 5db1a0 │ │ │ │ cbz r0, 39476e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4f0c │ │ │ │ + bl 5d4eec │ │ │ │ ldr r1, [pc, #168] @ (394818 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fb96c │ │ │ │ cbz r0, 3947de │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d629c │ │ │ │ + bl 5d627c │ │ │ │ cbz r0, 3947de │ │ │ │ ldr r2, [pc, #144] @ (39481c ) │ │ │ │ ldr r3, [pc, #100] @ (3947f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -474305,67 +474301,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 6298e8 │ │ │ │ + bl 6298c8 │ │ │ │ cbz r0, 3947e6 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 3947d8 │ │ │ │ ldr r0, [pc, #92] @ (394820 ) │ │ │ │ add r0, pc │ │ │ │ b.n 3946d2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 724084 │ │ │ │ + bl 724064 │ │ │ │ movs r5, #0 │ │ │ │ b.n 39478a │ │ │ │ ldr r0, [pc, #72] @ (394824 ) │ │ │ │ add r0, pc │ │ │ │ b.n 3946d2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9ea0 │ │ │ │ + bl 5d9e80 │ │ │ │ b.n 3947d4 │ │ │ │ ldr r0, [pc, #64] @ (394828 ) │ │ │ │ add r0, pc │ │ │ │ b.n 3946d2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ str r4, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #800] @ (394b1c ) │ │ │ │ + ldr r5, [pc, #672] @ (394a9c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #816] @ (394b30 ) │ │ │ │ + ldr r5, [pc, #688] @ (394ab0 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #912] @ (394b98 ) │ │ │ │ + ldr r3, [pc, #784] @ (394b18 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #1016] @ (394c04 ) │ │ │ │ + ldr r3, [pc, #888] @ (394b84 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #536] @ (394a28 ) │ │ │ │ + ldr r5, [pc, #408] @ (3949a8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #496] @ (394a04 ) │ │ │ │ + ldr r5, [pc, #368] @ (394984 ) │ │ │ │ movs r6, r7 │ │ │ │ - sxtb r6, r0 │ │ │ │ + sxth r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r2, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3940e8 │ │ │ │ + b.n 3940a8 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 39406c │ │ │ │ + b.n 39402c │ │ │ │ movs r4, r7 │ │ │ │ - b.n 394054 │ │ │ │ + b.n 395014 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0039482c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -474390,46 +474386,46 @@ │ │ │ │ blx 25fb80 │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 724364 │ │ │ │ + bl 724344 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 3948c6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 6039e0 │ │ │ │ + bl 6039c0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3948bc │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 726d70 │ │ │ │ + bl 726d50 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (394908 ) │ │ │ │ - bl 6299b4 │ │ │ │ + bl 629994 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 39468c │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 39488a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 72437c │ │ │ │ + bl 72435c │ │ │ │ ldr r2, [pc, #60] @ (39490c ) │ │ │ │ ldr r3, [pc, #48] @ (394900 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -474474,15 +474470,15 @@ │ │ │ │ add r2, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w r8, [r1, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (3949ec ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #168] @ (3949f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add r7, pc │ │ │ │ blx 2605ac │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -474496,19 +474492,19 @@ │ │ │ │ str.w r8, [r4] │ │ │ │ str r3, [r4, #16] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd fp, sl, [r4, #20] │ │ │ │ str r3, [r4, #28] │ │ │ │ str r6, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 5da82c │ │ │ │ + bl 5da80c │ │ │ │ ldr.w r0, [r9, #20] │ │ │ │ - bl 5da82c │ │ │ │ + bl 5da80c │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 725580 │ │ │ │ + bl 725560 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 3949a0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #80] @ (3949f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -474532,31 +474528,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3949a8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #40] @ (394a00 ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3949a8 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - bcs.n 3949a4 │ │ │ │ + bcs.n 394964 │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #952] @ (394dbc ) │ │ │ │ + ldr r2, [pc, #824] @ (394d3c ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394a04 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -474582,15 +474578,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 622ebc │ │ │ │ + bl 622e9c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #187] @ 0xbb │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 394a2a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -474614,34 +474610,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (394aa4 ) │ │ │ │ ldr r0, [pc, #20] @ (394aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldrh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [pc, #160] @ (394b48 ) │ │ │ │ + ldr r0, [pc, #32] @ (394ac8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #344] @ (394c04 ) │ │ │ │ + ldr r2, [pc, #216] @ (394b84 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394aac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 622ebc │ │ │ │ + bl 622e9c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -474659,15 +474655,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 394b26 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 622e1c │ │ │ │ + bl 622dfc │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -474689,41 +474685,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (394b70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 394b04 │ │ │ │ nop │ │ │ │ str r6, [r2, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #976] @ (394f3c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #968] @ (394f3c ) │ │ │ │ + ldr r0, [pc, #840] @ (394ebc ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394b74 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #788] @ 394e98 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 622ca4 │ │ │ │ + bl 622c84 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 394f02 │ │ │ │ @@ -474801,15 +474797,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 622c54 │ │ │ │ + bl 622c34 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -475087,19 +475083,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (394f8c ) │ │ │ │ ldr r0, [pc, #20] @ (394f90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - ldrh r2, [r3, #22] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - muls r0, r0 │ │ │ │ + orrs r0, r4 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, pc │ │ │ │ + cmp r2, fp │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394f94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -475115,26 +475111,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 3953fc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w r3, [pc, #1064] @ 395400 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 395404 │ │ │ │ ldr.w r1, [pc, #1064] @ 395408 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 25fb80 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -475175,15 +475171,15 @@ │ │ │ │ beq.w 395266 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 394910 │ │ │ │ mov sl, r0 │ │ │ │ - bl 730d40 │ │ │ │ + bl 730d20 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -475284,15 +475280,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3950c2 │ │ │ │ ldr r0, [pc, #664] @ (395428 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3950c2 │ │ │ │ ldr r3, [pc, #624] @ (395410 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39512a │ │ │ │ ldr r3, [pc, #636] @ (39542c ) │ │ │ │ @@ -475308,15 +475304,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (395430 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 39512a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3950c2 │ │ │ │ ldr r3, [pc, #592] @ (395434 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -475332,15 +475328,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (395438 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3950c2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3950c2 │ │ │ │ ldr r3, [pc, #532] @ (39543c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -475352,38 +475348,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3950c2 │ │ │ │ ldr r0, [pc, #508] @ (395440 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3950c2 │ │ │ │ ldr r3, [pc, #496] @ (395444 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 39502c │ │ │ │ ldr r0, [pc, #492] @ (395448 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 395068 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #476] @ (39544c ) │ │ │ │ ldr r2, [pc, #480] @ (395450 ) │ │ │ │ ldr r1, [pc, #480] @ (395454 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3953d2 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -475431,15 +475427,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (395464 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 3952ec │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -475458,15 +475454,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3950c2 │ │ │ │ ldr r0, [pc, #284] @ (39546c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3950c2 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 39502c │ │ │ │ ldrb.w r3, [r5, #187] @ 0xbb │ │ │ │ cbnz r3, 3953a4 │ │ │ │ ldr r3, [pc, #260] @ (395470 ) │ │ │ │ add r3, pc │ │ │ │ @@ -475486,15 +475482,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (395474 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 39512a │ │ │ │ ldr.w r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 3952a0 │ │ │ │ ldr r3, [pc, #200] @ (395478 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -475502,18 +475498,18 @@ │ │ │ │ b.n 39502c │ │ │ │ ldr r0, [pc, #192] @ (39547c ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3952ec │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ - bl 730d40 │ │ │ │ + bl 730d20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (395480 ) │ │ │ │ mov.w r2, #900 @ 0x384 │ │ │ │ ldr r1, [pc, #160] @ (395484 ) │ │ │ │ ldr r0, [pc, #160] @ (395488 ) │ │ │ │ @@ -475524,19 +475520,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldrb r4, [r3, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmn r4, r7 │ │ │ │ + cmn r4, r3 │ │ │ │ movs r6, r7 │ │ │ │ - orrs r6, r2 │ │ │ │ + cmn r6, r6 │ │ │ │ movs r6, r7 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r1, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -475544,63 +475540,63 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r6, [r4, #32] │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r6 │ │ │ │ + add lr, r2 │ │ │ │ movs r6, r7 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r4, r7 │ │ │ │ + orrs r4, r3 │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - mvns r6, r1 │ │ │ │ + bics r6, r5 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r4, r2 │ │ │ │ + bics r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ str r6, [r6, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r0, [r5, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r2, [r4, #62] @ 0x3e │ │ │ │ + strh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors r4, r5 │ │ │ │ + eors r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r0 │ │ │ │ + eors r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r3, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r1 │ │ │ │ + tst r6, r5 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r2, r4 │ │ │ │ + orrs r2, r0 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r3, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adcs r0, r6 │ │ │ │ + adcs r0, r2 │ │ │ │ movs r6, r7 │ │ │ │ ldrsh r0, [r3, r7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - rors r2, r3 │ │ │ │ + sbcs r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r6, #180 @ 0xb4 │ │ │ │ movs r6, r7 │ │ │ │ - adcs r6, r2 │ │ │ │ + asrs r6, r6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039548c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -475665,25 +475661,25 @@ │ │ │ │ bpl.n 3954d0 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #484] @ 0x1e4 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (395550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3954d0 │ │ │ │ ldrsb r0, [r6, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bx ip │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r4, r5 │ │ │ │ + adcs r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00395554 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -475719,17 +475715,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 3955ae │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 25df00 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -475741,19 +475737,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3955f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r3, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #222 @ 0xde │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r4, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003955f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -475786,19 +475782,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (395664 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ bl 260fbc │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #112 @ 0x70 │ │ │ │ + subs r4, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r3 │ │ │ │ + eors r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #148] @ (395710 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -475808,15 +475804,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #144] @ (395718 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #444 @ 0x1bc │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 730d40 │ │ │ │ + bl 730d20 │ │ │ │ ldr.w r4, [r7, #472] @ 0x1d8 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 3956b2 │ │ │ │ mov r9, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -475836,17 +475832,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 395578 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3956c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da94c │ │ │ │ + bl 5da92c │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 62a458 │ │ │ │ + bl 62a438 │ │ │ │ cbz r6, 3956ec │ │ │ │ mov r0, r6 │ │ │ │ blx 25e9e8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25df00 │ │ │ │ ldr r3, [r1, #16] │ │ │ │ @@ -475860,15 +475856,15 @@ │ │ │ │ bne.n 3956a2 │ │ │ │ b.n 3956b2 │ │ │ │ bl 260fbc │ │ │ │ strb r2, [r2, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r1, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (3957f4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -475887,21 +475883,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 5e2d54 │ │ │ │ + bl 5e2d34 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 5e3350 │ │ │ │ + bl 5e3330 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e3350 │ │ │ │ + bl 5e3330 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 394f94 │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -475920,15 +475916,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 393fb8 │ │ │ │ mov r0, fp │ │ │ │ bl 395578 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2f54 │ │ │ │ + bl 5e2f34 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 39574e │ │ │ │ ldr r2, [pc, #52] @ (3957fc ) │ │ │ │ ldr r3, [pc, #44] @ (3957f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -476012,33 +476008,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39581e │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (3958c8 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 39581e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #476] @ 0x1dc │ │ │ │ b.n 39585c │ │ │ │ nop │ │ │ │ strb r2, [r7, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r2, #28] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003958cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -476082,15 +476078,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3958fa │ │ │ │ ldr r0, [pc, #64] @ (395980 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3958fa │ │ │ │ ldr r3, [pc, #56] @ (395984 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 395918 │ │ │ │ ldr r3, [pc, #36] @ (39597c ) │ │ │ │ @@ -476098,28 +476094,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 395918 │ │ │ │ ldr r0, [pc, #36] @ (395988 ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 729674 │ │ │ │ + b.w 729654 │ │ │ │ strh r0, [r6, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #22 │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #186 @ 0xba │ │ │ │ + subs r5, #154 @ 0x9a │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ sub sp, #12 │ │ │ │ @@ -476261,15 +476257,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 395a26 │ │ │ │ ldr r0, [pc, #112] @ (395b78 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 395a26 │ │ │ │ ldr r3, [pc, #100] @ (395b7c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 395a92 │ │ │ │ ldr r3, [pc, #84] @ (395b74 ) │ │ │ │ @@ -476278,15 +476274,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 395a92 │ │ │ │ ldr r0, [pc, #84] @ (395b80 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 395a92 │ │ │ │ ldr r3, [pc, #72] @ (395b84 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r1, [pc, #72] @ (395b88 ) │ │ │ │ ldr r0, [pc, #72] @ (395b8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -476306,31 +476302,31 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r4, #144 @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #120 @ 0x78 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #162 @ 0xa2 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r7, #27] │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #96 @ 0x60 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00395b9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -476342,15 +476338,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 6231e8 │ │ │ │ + bl 6231c8 │ │ │ │ ldr r2, [pc, #144] @ (395c5c ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -476404,25 +476400,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25fee4 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ str r2, [r3, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #78 @ 0x4e │ │ │ │ - movs r6, r7 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + subs r4, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #72 @ 0x48 │ │ │ │ + subs r4, #4 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #40 @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r4, #8 │ │ │ │ + movs r6, r7 │ │ │ │ + subs r3, #222 @ 0xde │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00395c74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -476456,15 +476452,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 395578 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 395caa │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ @@ -476498,25 +476494,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ ldrsb r2, [r1, r2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r2, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r5, #152 @ 0x98 │ │ │ │ + adds r5, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r3, #20] │ │ │ │ + ldrb r2, [r7, #19] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r5, #128 @ 0x80 │ │ │ │ + adds r5, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #158 @ 0x9e │ │ │ │ + adds r6, #126 @ 0x7e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (395df0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -476530,15 +476526,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 395dbe │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 622e1c │ │ │ │ + bl 622dfc │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 395c74 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -476563,28 +476559,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (395e04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 395d8a │ │ │ │ nop │ │ │ │ ldr r6, [pc, #856] @ (39614c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #976] @ (3961d0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (395e94 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -476598,15 +476594,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 395e62 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 622e1c │ │ │ │ + bl 622dfc │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 395c74 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -476631,28 +476627,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (395ea8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 395e2e │ │ │ │ nop │ │ │ │ ldr r6, [pc, #200] @ (395f60 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #976] @ (396274 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #190 @ 0xbe │ │ │ │ + adds r5, #158 @ 0x9e │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 395ebc │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 3959f0 │ │ │ │ b.w 395c74 │ │ │ │ @@ -476706,15 +476702,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #188 @ 0xbc │ │ │ │ ldr.w r1, [r1, #440] @ 0x1b8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 622ebc │ │ │ │ + bl 622e9c │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39609c │ │ │ │ bl 3945a8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -476767,15 +476763,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 25ecbc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 25ecbc │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39623a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -476798,15 +476794,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 396176 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 396038 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 396038 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -476902,25 +476898,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 622d70 │ │ │ │ + bl 622d50 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 395f5a │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3961fc │ │ │ │ ldr r3, [pc, #404] @ (396308 ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 3960b6 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 728838 │ │ │ │ + bl 728818 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39629e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 396218 │ │ │ │ @@ -476987,15 +476983,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39618e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (396314 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7208cc │ │ │ │ + bl 7208ac │ │ │ │ b.n 39618e │ │ │ │ ldr r3, [pc, #220] @ (396318 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 39600e │ │ │ │ @@ -477021,19 +477017,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 71956c │ │ │ │ + bl 71954c │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 7197b8 │ │ │ │ + bl 719798 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 395f7c │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 39617a │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (396324 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -477067,19 +477063,19 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #440] @ (3964a8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r4, [pc, #808] @ (39661c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r2, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #188 @ 0xbc │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #210 @ 0xd2 │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -477087,35 +477083,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + adds r6, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r5, #248 @ 0xf8 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, #44 @ 0x2c │ │ │ │ + cmp r6, #12 │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r3, #30] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #254 @ 0xfe │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #224 @ 0xe0 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + strb r0, [r4, #29] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #230 @ 0xe6 │ │ │ │ + cmp r7, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #232 @ 0xe8 │ │ │ │ + adds r5, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 395c74 │ │ │ │ @@ -477169,15 +477165,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 395578 │ │ │ │ ldr r2, [pc, #144] @ (396484 ) │ │ │ │ ldr r3, [pc, #136] @ (39647c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -477191,15 +477187,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 623330 │ │ │ │ + bl 623310 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 396430 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 395c74 │ │ │ │ b.n 3963f0 │ │ │ │ @@ -477234,25 +477230,25 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #840] @ (3967cc ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #368] @ (3965f8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + strb r4, [r4, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #106 @ 0x6a │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #160 @ 0xa0 │ │ │ │ + adds r4, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003964a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -477262,32 +477258,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 3964c0 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 395578 │ │ │ │ ldr r3, [pc, #20] @ (3964ec ) │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ ldr r1, [pc, #20] @ (3964f0 ) │ │ │ │ ldr r0, [pc, #20] @ (3964f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r2, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r5, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #22 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003964f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -477298,30 +477294,30 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 396580 │ │ │ │ cbz r5, 396522 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 72558c │ │ │ │ + bl 72556c │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbnz r3, 39654c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3965be │ │ │ │ adds r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 395800 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 396560 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 62a73c │ │ │ │ + b.w 62a71c │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cbz r3, 3965a6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -477330,15 +477326,15 @@ │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 39656c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 395578 │ │ │ │ ldr r3, [pc, #72] @ (3965cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -477349,15 +477345,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396516 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (3965d4 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 396516 │ │ │ │ ldr r3, [pc, #48] @ (3965d8 ) │ │ │ │ movw r2, #1684 @ 0x694 │ │ │ │ ldr r1, [pc, #44] @ (3965dc ) │ │ │ │ ldr r0, [pc, #48] @ (3965e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -477370,21 +477366,21 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, #18] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r4, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #164 @ 0xa4 │ │ │ │ + adds r3, #132 @ 0x84 │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 3964f8 │ │ │ │ nop │ │ │ │ │ │ │ │ 003965ec : │ │ │ │ push {r4, lr} │ │ │ │ @@ -477411,30 +477407,30 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 395800 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 396648 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 62a6f8 │ │ │ │ + b.w 62a6d8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 396654 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7255c4 │ │ │ │ + bl 7255a4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 395578 │ │ │ │ ldr r3, [pc, #72] @ (3966b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -477445,15 +477441,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396608 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (3966bc ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 396608 │ │ │ │ ldr r3, [pc, #48] @ (3966c0 ) │ │ │ │ mov.w r2, #1704 @ 0x6a8 │ │ │ │ ldr r1, [pc, #44] @ (3966c4 ) │ │ │ │ ldr r0, [pc, #48] @ (3966c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -477466,21 +477462,21 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #170 @ 0xaa │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #34 @ 0x22 │ │ │ │ + cmp r4, #2 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r5, #12 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003966cc : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -477718,25 +477714,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #484] @ 0x1e4 │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (396908 ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 396892 │ │ │ │ mvns r2, r4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bx ip │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (3969a4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -477744,15 +477740,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #136] @ (3969ac ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (3969b0 ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 396940 │ │ │ │ bl 447f04 │ │ │ │ ldr r3, [pc, #112] @ (3969b4 ) │ │ │ │ @@ -477762,71 +477758,71 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 393e5c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62aca8 │ │ │ │ + bl 62ac88 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 39685c │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 71e228 │ │ │ │ + bl 71e208 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w ip, [pc, #68] @ 3969bc │ │ │ │ ldr r2, [pc, #68] @ (3969c0 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #68] @ (3969c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 396998 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6037b8 │ │ │ │ - strb r0, [r6, #4] │ │ │ │ + b.w 603798 │ │ │ │ + strb r0, [r2, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #188 @ 0xbc │ │ │ │ + cmp r1, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #212 @ 0xd4 │ │ │ │ + cmp r1, #180 @ 0xb4 │ │ │ │ movs r6, r7 │ │ │ │ orrs r0, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #120 @ 0x78 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003969c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (3969f8 ) │ │ │ │ add r1, pc │ │ │ │ bl 393e5c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62aca8 │ │ │ │ + bl 62ac88 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39685c │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ │ │ │ │ @@ -477838,17 +477834,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 730d40 │ │ │ │ + bl 730d20 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73120c │ │ │ │ + bl 7311ec │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 396ab4 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 396a9c │ │ │ │ @@ -477891,15 +477887,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396a58 │ │ │ │ ldr r0, [pc, #76] @ (396adc ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 396a58 │ │ │ │ ldr r3, [pc, #64] @ (396ae0 ) │ │ │ │ movw r2, #1813 @ 0x715 │ │ │ │ ldr r1, [pc, #64] @ (396ae4 ) │ │ │ │ ldr r0, [pc, #64] @ (396ae8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -477920,27 +477916,27 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ + cmp r7, #14 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #20 │ │ │ │ + movs r7, #244 @ 0xf4 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #246 @ 0xf6 │ │ │ │ + cmp r6, #214 @ 0xd6 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #252 @ 0xfc │ │ │ │ + movs r7, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #162 @ 0xa2 │ │ │ │ + cmp r6, #130 @ 0x82 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00396af8 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (396bc4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 396b48 │ │ │ │ @@ -477948,17 +477944,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 730d40 │ │ │ │ + bl 730d20 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73120c │ │ │ │ + bl 7311ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 396bac │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 396b94 │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -478001,15 +477997,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396b5e │ │ │ │ ldr r0, [pc, #76] @ (396bd4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 396b5e │ │ │ │ ldr r3, [pc, #64] @ (396bd8 ) │ │ │ │ movw r2, #1835 @ 0x72b │ │ │ │ ldr r1, [pc, #64] @ (396bdc ) │ │ │ │ ldr r0, [pc, #64] @ (396be0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -478030,27 +478026,27 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #118 @ 0x76 │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #28 │ │ │ │ + movs r6, #252 @ 0xfc │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r3, #104] @ 0x68 │ │ │ │ + ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #4 │ │ │ │ + movs r6, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #138 @ 0x8a │ │ │ │ movs r6, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 396c36 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 396c2c │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -478253,22 +478249,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (396e38 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d9d48 │ │ │ │ + bl 5d9d28 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d9d48 │ │ │ │ + b.w 5d9d28 │ │ │ │ mov r8, lr │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -478280,20 +478276,20 @@ │ │ │ │ ldr.w r8, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 397092 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 74c8cc │ │ │ │ + bl 74c8ac │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 39706a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -478310,20 +478306,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #488] @ 0x1e8 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 74d128 │ │ │ │ + bl 74d108 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74c670 │ │ │ │ + bl 74c650 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 396efc │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 396fc0 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -478383,15 +478379,15 @@ │ │ │ │ bne.n 39702e │ │ │ │ ldr r3, [pc, #280] @ (3970b0 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 62a740 │ │ │ │ + bl 62a720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39707e │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -478440,15 +478436,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396f94 │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (3970bc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 396f94 │ │ │ │ ldr r3, [pc, #104] @ (3970c0 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (3970c4 ) │ │ │ │ ldr r0, [pc, #104] @ (3970c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -478484,39 +478480,39 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #186 @ 0xba │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #74 @ 0x4a │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + cmp r2, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #54 @ 0x36 │ │ │ │ + cmp r2, #22 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #2 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #252 @ 0xfc │ │ │ │ + cmp r2, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r4, #64] @ 0x40 │ │ │ │ + ldr r4, [r0, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r2, #0 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -478621,25 +478617,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (39722c ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3971d8 │ │ │ │ subs r2, #130 @ 0x82 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #576] @ (397468 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #132 @ 0x84 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (3973c8 ) │ │ │ │ @@ -478654,15 +478650,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr r3, [pc, #360] @ (3973d4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -478674,29 +478670,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 3973b4 │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 623218 │ │ │ │ + bl 6231f8 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 62af40 │ │ │ │ + bl 62af20 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62afa8 │ │ │ │ + bl 62af88 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 3972ea │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 39738c │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 397312 │ │ │ │ @@ -478738,17 +478734,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 3972f4 │ │ │ │ b.n 397308 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 397292 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 397366 │ │ │ │ @@ -478758,15 +478754,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 3972a2 │ │ │ │ b.n 3972fe │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 623044 │ │ │ │ + bl 623024 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 39739e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -478779,15 +478775,15 @@ │ │ │ │ b.n 397310 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 394ae4 │ │ │ │ b.n 3972fe │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 6230bc │ │ │ │ + bl 62309c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39737a │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 3972a2 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (3973e4 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -478802,36 +478798,36 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #252 @ 0xfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #28] │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #202 @ 0xca │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #58 @ 0x3a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #238 @ 0xee │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #26 │ │ │ │ + movs r7, #250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 397544 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 397492 │ │ │ │ @@ -478895,23 +478891,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 73a320 │ │ │ │ + bl 73a300 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r3, [pc, #112] @ (397560 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -478931,15 +478927,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 395578 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 62c03c │ │ │ │ + bl 62c01c │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 3974ac │ │ │ │ ldr r3, [pc, #28] @ (397564 ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (397568 ) │ │ │ │ ldr r0, [pc, #28] @ (39756c ) │ │ │ │ add r3, pc │ │ │ │ @@ -478948,19 +478944,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #152 @ 0x98 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -478968,65 +478964,65 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 3975ac │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 6245bc │ │ │ │ + bl 62459c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 3973f0 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 6245c0 │ │ │ │ + bl 6245a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 3973f0 │ │ │ │ ldr r3, [pc, #20] @ (3975d8 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (3975dc ) │ │ │ │ ldr r0, [pc, #20] @ (3975e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #222 @ 0xde │ │ │ │ + movs r4, #190 @ 0xbe │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r6, #18 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (397908 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da3ec │ │ │ │ + bl 5da3cc │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 68e7c4 │ │ │ │ + bl 68e7a4 │ │ │ │ ldr r2, [pc, #760] @ (39790c ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 397840 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 622bbc │ │ │ │ + bl 622b9c │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 397694 │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 3978ec │ │ │ │ @@ -479117,15 +479113,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 62b09c │ │ │ │ + bl 62b07c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39783e │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 397868 │ │ │ │ ldr r1, [pc, #512] @ (397910 ) │ │ │ │ add r1, pc │ │ │ │ @@ -479277,15 +479273,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3977e0 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (397930 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 3977e0 │ │ │ │ ldr r3, [pc, #120] @ (397934 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39771e │ │ │ │ ldr r3, [pc, #100] @ (39792c ) │ │ │ │ @@ -479293,15 +479289,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39771e │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (397938 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 39771e │ │ │ │ mov r0, r4 │ │ │ │ bl 395c74 │ │ │ │ b.n 3977aa │ │ │ │ blx 25ff9c │ │ │ │ ldr r3, [pc, #72] @ (39793c ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -479313,41 +479309,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r1, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + movs r3, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ movs r6, r7 │ │ │ │ bx r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #136 @ 0x88 │ │ │ │ + movs r3, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r0, #60] @ 0x3c │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #176 @ 0xb0 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #164 @ 0xa4 │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (3979f8 ) │ │ │ │ @@ -479403,15 +479399,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ blx 25ff9c │ │ │ │ adds r2, #238 @ 0xee │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 72e524 │ │ │ │ + b.w 72e504 │ │ │ │ b.w 396af8 │ │ │ │ b.w 3969fc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (397a68 ) │ │ │ │ @@ -479453,15 +479449,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 397bda │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 397a9e │ │ │ │ - bl 68e64c │ │ │ │ + bl 68e62c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 397bbe │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2e15f0 │ │ │ │ cbnz r0, 397ac2 │ │ │ │ @@ -479470,17 +479466,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62c048 │ │ │ │ + bl 62c028 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73120c │ │ │ │ + bl 7311ec │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 397adc │ │ │ │ ldrb.w r3, [r4, #533] @ 0x215 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 397c06 │ │ │ │ ldr.w r1, [r4, #492] @ 0x1ec │ │ │ │ cbnz r1, 397af6 │ │ │ │ @@ -479488,15 +479484,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2e1914 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 397aae │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62b014 │ │ │ │ + bl 62aff4 │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -479528,29 +479524,29 @@ │ │ │ │ blx 25f348 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 397ca8 │ │ │ │ ldr.w r2, [r4, #588] @ 0x24c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397bf6 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62b0a8 │ │ │ │ + bl 62b088 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 397c8c │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 397cc8 │ │ │ │ ldr r1, [pc, #336] @ (397cd8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 629e34 │ │ │ │ + bl 629e14 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62a130 │ │ │ │ + bl 62a110 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 428acc │ │ │ │ add sp, #20 │ │ │ │ @@ -479567,27 +479563,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (397ce4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 397aae │ │ │ │ ldr r3, [pc, #268] @ (397ce8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (397cec ) │ │ │ │ ldr r1, [pc, #268] @ (397cf0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 397aae │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 397c44 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ b.n 397b6a │ │ │ │ @@ -479597,21 +479593,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (397cfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 397aae │ │ │ │ ldr.w r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 397b6a │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6295e8 │ │ │ │ + bl 6295c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 397b6a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 397b6a │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ @@ -479623,17 +479619,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (397d08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 397aae │ │ │ │ - bl 71956c │ │ │ │ + bl 71954c │ │ │ │ blx 260364 │ │ │ │ str.w r0, [r4, #572] @ 0x23c │ │ │ │ b.n 397b42 │ │ │ │ movs r0, #5 │ │ │ │ blx 2605ac │ │ │ │ ldr r3, [pc, #144] @ (397d0c ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -479650,75 +479646,75 @@ │ │ │ │ ldr r1, [pc, #132] @ (397d18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 397aae │ │ │ │ ldr r3, [pc, #112] @ (397d1c ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (397d20 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (397d24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 397aae │ │ │ │ ldr r1, [pc, #92] @ (397d28 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 629e34 │ │ │ │ + bl 629e14 │ │ │ │ b.n 397b92 │ │ │ │ nop │ │ │ │ subs r1, #122 @ 0x7a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r3, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r3, #3 │ │ │ │ + subs r6, r7, #2 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + str r6, [r7, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r0, #180 @ 0xb4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r4, #2 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r2, [r2, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #192 @ 0xc0 │ │ │ │ + movs r0, #160 @ 0xa0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r2, #2 │ │ │ │ + subs r6, r6, #1 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r2, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #216 @ 0xd8 │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r2, #1 │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r5, #0] │ │ │ │ + str r4, [r1, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #250 @ 0xfa │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r2, #0 │ │ │ │ + adds r0, r6, #7 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + ldrsh r6, [r5, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #60 @ 0x3c │ │ │ │ + movs r0, #28 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r6, #7 │ │ │ │ + adds r0, r2, #7 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #56 @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -479765,15 +479761,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 397a70 │ │ │ │ - vqadd.u64 d16, d14, d28 │ │ │ │ + vqadd.u16 d16, d14, d28 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (3980f0 ) │ │ │ │ ldr.w ip, [r0, #492] @ 0x1ec │ │ │ │ add r5, pc │ │ │ │ @@ -479983,15 +479979,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 397eb2 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 398002 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 62b114 │ │ │ │ + bl 62b0f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39807c │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -480074,17 +480070,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 397eb2 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r4, #4 │ │ │ │ + subs r6, r0, #4 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (398218 ) │ │ │ │ @@ -480190,19 +480186,19 @@ │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #124 @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r2, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + adds r0, r0, r2 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r5, r6 │ │ │ │ + subs r2, r1, r6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -480213,15 +480209,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -480246,24 +480242,24 @@ │ │ │ │ str.w r3, [r4, #488] @ 0x1e8 │ │ │ │ cbz r1, 3982f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 397a70 │ │ │ │ - bl 73120c │ │ │ │ + bl 7311ec │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 629360 │ │ │ │ + bl 629340 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 629c8c │ │ │ │ + bl 629c6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 398288 │ │ │ │ ldr r3, [pc, #64] @ (398320 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (398324 ) │ │ │ │ ldr r0, [pc, #64] @ (398328 ) │ │ │ │ add r3, pc │ │ │ │ @@ -480282,34 +480278,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 397a70 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldr r2, [r7, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (3983dc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5dbd34 │ │ │ │ + bl 5dbd14 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 3983ac │ │ │ │ mov r0, r4 │ │ │ │ blx 25f348 │ │ │ │ adds r0, #1 │ │ │ │ blx 25dbcc │ │ │ │ mov r2, r5 │ │ │ │ @@ -480323,15 +480319,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (3983e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ str.w r7, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -480347,36 +480343,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (3983f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + movs r6, r7 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r1, r5] │ │ │ │ + ldr r0, [r5, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + asrs r6, r1, #28 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + subs r4, r5, r1 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r5, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + subs r2, r1, r0 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 428b5c │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -480389,15 +480385,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 62a660 │ │ │ │ + bl 62a640 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -480425,25 +480421,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 3969c8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 62a610 │ │ │ │ + bl 62a5f0 │ │ │ │ ldr.w r2, [r4, #488] @ 0x1e8 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 74d1c8 │ │ │ │ + bl 74d1a8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 3984c0 │ │ │ │ @@ -480523,21 +480519,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 5e32ac │ │ │ │ + bl 5e328c │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3248 │ │ │ │ + bl 5e3228 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3248 │ │ │ │ + bl 5e3228 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 3985b0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3985cc │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 3985c2 │ │ │ │ @@ -480546,19 +480542,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3248 │ │ │ │ + bl 5e3228 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5e27dc │ │ │ │ + b.w 5e27bc │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ cbnz r3, 3985f0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -480599,26 +480595,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39861c │ │ │ │ ldr r0, [pc, #32] @ (39866c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 39861c │ │ │ │ movs r6, #86 @ 0x56 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #144] @ (3986f8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #31 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (398814 ) │ │ │ │ @@ -480636,15 +480632,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3987d4 │ │ │ │ ldrh.w r3, [r4, #598] @ 0x256 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 398768 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 69029c │ │ │ │ + bl 69027c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 398784 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 3987b6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -480706,19 +480702,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (398820 ) │ │ │ │ ldr r0, [pc, #184] @ (398824 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72477c │ │ │ │ + bl 72475c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 69029c │ │ │ │ + bl 69027c │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 3986b6 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (398828 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (39882c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -480726,94 +480722,94 @@ │ │ │ │ ldr r1, [pc, #156] @ (398830 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 723d5c │ │ │ │ + bl 723d3c │ │ │ │ adds r4, #1 │ │ │ │ beq.n 398740 │ │ │ │ ldr r1, [pc, #136] @ (398834 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7238f8 │ │ │ │ + bl 7238d8 │ │ │ │ b.n 398740 │ │ │ │ ldr r3, [pc, #128] @ (398838 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (39883c ) │ │ │ │ ldr r1, [pc, #128] @ (398840 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 398740 │ │ │ │ ldr r3, [pc, #108] @ (398844 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (398848 ) │ │ │ │ ldr r1, [pc, #112] @ (39884c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 398740 │ │ │ │ ldr r3, [pc, #92] @ (398850 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (398854 ) │ │ │ │ ldr r1, [pc, #92] @ (398858 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 723ce0 │ │ │ │ + bl 723cc0 │ │ │ │ b.n 398740 │ │ │ │ blx 25e19c <__stack_chk_fail@plt> │ │ │ │ movs r5, #202 @ 0xca │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r0, #27 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #174 @ 0xae │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r2, [r6, r4] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r7, #28 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r6, #11 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r0, #29 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r0, r4] │ │ │ │ + strb r2, [r4, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r4, #11 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, r3] │ │ │ │ + strb r4, [r0, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r0, #11 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r0, r3] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r5, #28 │ │ │ │ + asrs r4, r1, #28 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r5, #10 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #492] @ 0x1ec │ │ │ │ ldr r3, [pc, #48] @ (398894 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 398874 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -480904,17 +480900,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3989a4 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #5 │ │ │ │ - bl 6245c4 │ │ │ │ + bl 6245a4 │ │ │ │ ldr r3, [pc, #200] @ (398a44 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -480929,37 +480925,37 @@ │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 398970 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #116] @ (398a48 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 62a794 │ │ │ │ + bl 62a774 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -480984,19 +480980,19 @@ │ │ │ │ nop │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, r2] │ │ │ │ + strh r0, [r6, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -481122,15 +481118,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 398e64 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 62b114 │ │ │ │ + bl 62b0f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398eda │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 398a9c │ │ │ │ ldr.w r3, [pc, #1132] @ 399044 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -481148,24 +481144,24 @@ │ │ │ │ beq.w 398d40 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 398d7a │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 622bbc │ │ │ │ + bl 622b9c │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398d72 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 398d72 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 62b09c │ │ │ │ + bl 62b07c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398e34 │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -481181,31 +481177,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 398e6e │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 398c80 │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 737320 │ │ │ │ + bl 737300 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398f20 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 395554 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -481218,15 +481214,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (399048 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 62a4ec │ │ │ │ + bl 62a4cc │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 398d48 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 398eac │ │ │ │ @@ -481242,17 +481238,17 @@ │ │ │ │ blt.n 398d14 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 398dc6 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #5 │ │ │ │ - bl 6245c4 │ │ │ │ + bl 6245a4 │ │ │ │ ldr r3, [pc, #812] @ (39904c ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -481297,28 +481293,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 398b94 │ │ │ │ ldr r0, [pc, #704] @ (39905c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 398b9c │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 398bac │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 62b11c │ │ │ │ + bl 62b0fc │ │ │ │ b.n 398bac │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 398d14 │ │ │ │ - bl 62b09c │ │ │ │ + bl 62b07c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398f08 │ │ │ │ movs r0, #12 │ │ │ │ blx 25dbcc │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -481348,15 +481344,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 398be4 │ │ │ │ ldr r0, [pc, #568] @ (399064 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 398be4 │ │ │ │ ldr r2, [pc, #560] @ (399068 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -481397,17 +481393,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (399078 ) │ │ │ │ ldr r0, [pc, #476] @ (39907c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 25e16c <__assert_fail@plt> │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #5 │ │ │ │ - bl 6245c4 │ │ │ │ + bl 6245a4 │ │ │ │ ldr r3, [pc, #408] @ (399050 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -481418,33 +481414,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (39906c ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 398e78 │ │ │ │ mov r0, r4 │ │ │ │ bl 395554 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r1, [pc, #392] @ (399080 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 62a7dc │ │ │ │ + bl 62a7bc │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 398d48 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r1, #5 │ │ │ │ - bl 6245c4 │ │ │ │ + bl 6245a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (399068 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 398e3a │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 25dbcc │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -481478,21 +481474,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c03c │ │ │ │ + bl 62c01c │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 73a320 │ │ │ │ + bl 73a300 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 398fce │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ @@ -481509,34 +481505,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 398fac │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 395554 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c284 │ │ │ │ + bl 62c264 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 624434 │ │ │ │ + bl 624414 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (399084 ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a6ac │ │ │ │ + bl 62a68c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 398d48 │ │ │ │ ldr r0, [pc, #116] @ (399088 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398b36 │ │ │ │ @@ -481544,15 +481540,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 398b36 │ │ │ │ ldr r0, [pc, #96] @ (39908c ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 398b38 │ │ │ │ nop │ │ │ │ movs r1, #220 @ 0xdc │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -481564,39 +481560,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ add r0, lr │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #8 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #136] @ (399100 ) │ │ │ │ + ldr r6, [pc, #8] @ (399080 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r1, #16 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #28 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -481636,24 +481632,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (399174 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3990d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 622ca4 │ │ │ │ + bl 622c84 │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 39914e │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 7393b4 │ │ │ │ + bl 739394 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 39912c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 25da68 │ │ │ │ b.n 3990d8 │ │ │ │ @@ -481667,15 +481663,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399122 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (39917c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 729674 │ │ │ │ + bl 729654 │ │ │ │ b.n 399122 │ │ │ │ ldr r3, [pc, #48] @ (399180 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (399184 ) │ │ │ │ ldr r0, [pc, #48] @ (399188 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -481689,21 +481685,21 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r7, #26 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #416] @ (399324 ) │ │ │ │ + ldr r3, [pc, #288] @ (3992a4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3991c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -481711,25 +481707,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (3991d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da188 │ │ │ │ + bl 5da168 │ │ │ │ ldr.w r0, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260360 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #104] @ (399234 ) │ │ │ │ + ldr r2, [pc, #1000] @ (3995b4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r0, #4 │ │ │ │ + lsrs r0, r4, #3 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r7, #16 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (399290 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -481738,25 +481734,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (399298 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #156] @ (39929c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (3992a0 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #140] @ (3992a4 ) │ │ │ │ ldr r3, [pc, #140] @ (3992a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (3992ac ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (3992b0 ) │ │ │ │ @@ -481766,21 +481762,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (3992b8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #120] @ (3992bc ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5c9238 │ │ │ │ + bl 5c9218 │ │ │ │ cbnz r0, 399268 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -481790,48 +481786,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (3992c4 ) │ │ │ │ ldr r2, [pc, #88] @ (3992c8 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #76] @ (3992cc ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dddbc │ │ │ │ + b.w 5ddd9c │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #848] @ (3995e4 ) │ │ │ │ + ldr r2, [pc, #720] @ (399564 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mvns r2, r5 │ │ │ │ + mvns r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r3, #3 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r6, #3 │ │ │ │ + lsls r4, r2, #3 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ bl 5712aa │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 2092b2 │ │ │ │ - lsrs r6, r4, #24 │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ movs r6, r7 │ │ │ │ bvs.n 399394 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r7, #23 │ │ │ │ + lsrs r4, r3, #23 │ │ │ │ movs r6, r7 │ │ │ │ bl 4532c6 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - lsrs r6, r6, #23 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39934c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -481840,33 +481836,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (399354 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #92] @ (399358 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (39935c ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #76] @ (399360 ) │ │ │ │ ldr r1, [pc, #76] @ (399364 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6658 │ │ │ │ + bl 5d6638 │ │ │ │ ldr r1, [pc, #64] @ (399368 ) │ │ │ │ ldr r2, [pc, #68] @ (39936c ) │ │ │ │ ldr r3, [pc, #68] @ (399370 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -481876,25 +481872,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #864] @ (3996b0 ) │ │ │ │ + ldr r1, [pc, #736] @ (399630 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmn r6, r5 │ │ │ │ + cmn r6, r1 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r6, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r0, #12 │ │ │ │ + lsrs r4, r4, #11 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf0b8003c │ │ │ │ + eors.w r0, r8, #60 @ 0x3c │ │ │ │ bl 4b9366 │ │ │ │ bl 46d36a │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 3992ea │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -481906,35 +481902,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (399434 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (399438 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (39943c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #132] @ (399440 ) │ │ │ │ ldr r1, [pc, #132] @ (399444 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r3, [pc, #120] @ (399448 ) │ │ │ │ ldr r2, [pc, #120] @ (39944c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (399450 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (399454 ) │ │ │ │ @@ -481954,49 +481950,49 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (399468 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #92] @ (39946c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r1, [pc, #208] @ (399500 ) │ │ │ │ + ldr r1, [pc, #80] @ (399480 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - negs r2, r1 │ │ │ │ + tst r2, r5 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r5, #30] │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.u64 d0, d10, d29 │ │ │ │ - vqadd.u16 d16, d0, d29 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + vqadd.u16 d0, d10, d29 │ │ │ │ + vqadd.u64 d0, d0, d29 │ │ │ │ + lsls r4, r1, #27 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r0, #9 │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ movs r6, r7 │ │ │ │ - bl 63544a │ │ │ │ + bl 63544a │ │ │ │ ble.n 399502 │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ vmls.i , , d2[0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ble.n 399376 │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - vmull.u q8, d31, d14 │ │ │ │ + vdup.8 q8, d30[7] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #244 @ 0xf4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -482007,25 +482003,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (399530 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #152] @ (399534 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (399538 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da2ac │ │ │ │ + bl 5da28c │ │ │ │ ldr r2, [pc, #136] @ (39953c ) │ │ │ │ ldr r3, [pc, #136] @ (399540 ) │ │ │ │ ldr r1, [pc, #140] @ (399544 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -482035,21 +482031,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (39954c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #28 │ │ │ │ - bl 5d5324 │ │ │ │ + bl 5d5304 │ │ │ │ ldr r3, [pc, #116] @ (399550 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5c9238 │ │ │ │ + bl 5c9218 │ │ │ │ cbnz r0, 399502 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -482059,44 +482055,44 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (399558 ) │ │ │ │ ldr r2, [pc, #80] @ (39955c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5dd660 │ │ │ │ + bl 5dd640 │ │ │ │ ldr r2, [pc, #72] @ (399560 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dddbc │ │ │ │ - ldr r0, [pc, #224] @ (39960c ) │ │ │ │ + b.w 5ddd9c │ │ │ │ + ldr r0, [pc, #96] @ (39958c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adcs r6, r1 │ │ │ │ + asrs r6, r5 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ movs r6, r7 │ │ │ │ - mcr2 0, 2, r0, cr2, cr13, {1} │ │ │ │ - mrc2 0, 2, r0, cr8, cr13, {1} │ │ │ │ + mcr2 0, 1, r0, cr2, cr13, {1} │ │ │ │ + mrc2 0, 1, r0, cr8, cr13, {1} │ │ │ │ ldc 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xfbd3ffff │ │ │ │ bcc.n 399510 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bl 76954a <_IO_stdin_used@@Base+0x1c08a> │ │ │ │ - lsrs r6, r4, #15 │ │ │ │ + bl 76954a <_IO_stdin_used@@Base+0x1c0aa> │ │ │ │ + lsrs r6, r0, #15 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r4, #13 │ │ │ │ + lsrs r2, r0, #13 │ │ │ │ movs r6, r7 │ │ │ │ mrc 15, 0, APSR_nzcv, cr15, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - lsrs r4, r3, #13 │ │ │ │ + lsrs r4, r7, #12 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #3008] @ 39a138 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -482340,15 +482336,15 @@ │ │ │ │ movs r2, #17 │ │ │ │ movt r2, #19 │ │ │ │ uxtb r3, r3 │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.w 3995c8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 68e7c4 │ │ │ │ + bl 68e7a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3995c8 │ │ │ │ ldr.w r2, [pc, #2468] @ 39a144 │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -482380,21 +482376,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ beq.w 3995c8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 68e7c4 │ │ │ │ + bl 68e7a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3995c8 │ │ │ │ b.n 39979e │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c03c │ │ │ │ + bl 62c01c │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ mov r7, r0 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 3995ea │ │ │ │ ldr.w r3, [pc, #2340] @ 39a14c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ @@ -482403,15 +482399,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 3971b8 │ │ │ │ b.n 3997d0 │ │ │ │ ldrb.w r6, [sl] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6231e8 │ │ │ │ + bl 6231c8 │ │ │ │ ldr.w r3, [pc, #2308] @ 39a150 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 39a388 │ │ │ │ ldr.w r3, [pc, #2296] @ 39a154 │ │ │ │ @@ -482500,15 +482496,15 @@ │ │ │ │ add.w r6, r7, #8 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r7, # TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes