--- /srv/rebuilderd/tmp/rebuilderdItC9rl/inputs/geomview_1.9.5-6_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdItC9rl/out/geomview_1.9.5-6_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-09-26 20:50:00.000000 debian-binary │ --rw-r--r-- 0 0 0 20288 2025-09-26 20:50:00.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3471424 2025-09-26 20:50:00.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 20280 2025-09-26 20:50:00.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 3471204 2025-09-26 20:50:00.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -25,15 +25,15 @@ │ │ │ -rwxr-xr-x 0 root (0) root (0) 43 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/.geomview-drawbdy │ │ │ -rwxr-xr-x 0 root (0) root (0) 35 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/.geomview-gvclock │ │ │ -rwxr-xr-x 0 root (0) root (0) 31 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/.geomview-nose │ │ │ -rwxr-xr-x 0 root (0) root (0) 77580 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/animate │ │ │ -rwxr-xr-x 0 root (0) root (0) 70148 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/clipboard │ │ │ -rwxr-xr-x 0 root (0) root (0) 184 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/drawbdy │ │ │ -rwxr-xr-x 0 root (0) root (0) 4749 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/gvclock │ │ │ --rwxr-xr-x 0 root (0) root (0) 430256 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/gvx │ │ │ +-rwxr-xr-x 0 root (0) root (0) 430260 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/gvx │ │ │ -rwxr-xr-x 0 root (0) root (0) 67160 2025-09-26 20:50:00.000000 ./usr/libexec/geomview/nose │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-09-26 20:50:00.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-09-26 20:50:00.000000 ./usr/share/applications/ │ │ │ -rw-r--r-- 0 root (0) root (0) 222 2025-09-26 19:00:00.000000 ./usr/share/applications/geomview.desktop │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-09-26 20:50:00.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/ │ │ │ -rw-r--r-- 0 root (0) root (0) 199 2014-03-12 16:51:13.000000 ./usr/share/doc/geomview/AUTHORS │ │ │ @@ -48,15 +48,15 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/examples/ │ │ │ -rw-r--r-- 0 root (0) root (0) 2014 2014-03-12 16:51:09.000000 ./usr/share/doc/geomview/examples/example1.c │ │ │ -rw-r--r-- 0 root (0) root (0) 3579 2014-03-12 16:51:09.000000 ./usr/share/doc/geomview/examples/example2.c │ │ │ -rw-r--r-- 0 root (0) root (0) 6689 2014-03-12 16:51:09.000000 ./usr/share/doc/geomview/examples/example3.c │ │ │ -rw-r--r-- 0 root (0) root (0) 3614 2014-03-12 16:51:09.000000 ./usr/share/doc/geomview/examples/example4.tcl │ │ │ -rw-r--r-- 0 root (0) root (0) 767396 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/geomview-pt_BR.pdf │ │ │ -rw-r--r-- 0 root (0) root (0) 744740 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/geomview.pdf │ │ │ --rw-r--r-- 0 root (0) root (0) 644215 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/geomview.ps.gz │ │ │ +-rw-r--r-- 0 root (0) root (0) 644214 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/geomview.ps.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 113699 2014-03-12 16:51:10.000000 ./usr/share/doc/geomview/geomview.texi.gz │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/html/ │ │ │ -rw-r--r-- 0 root (0) root (0) 9812 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/html/Appearance-Panel.html │ │ │ -rw-r--r-- 0 root (0) root (0) 3429 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/html/Appearance.html │ │ │ -rw-r--r-- 0 root (0) root (0) 11742 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/html/Appearances.html │ │ │ -rw-r--r-- 0 root (0) root (0) 4620 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/html/Argument-Conventions.html │ │ │ -rw-r--r-- 0 root (0) root (0) 1929 2025-09-26 20:50:00.000000 ./usr/share/doc/geomview/html/Authors.html │ │ ├── ./usr/libexec/geomview/gvx │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: DYN (Position-Independent Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x7b8d │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 429096 (bytes into file) │ │ │ │ + Start of section headers: 429100 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 29 │ │ │ │ Section header string table index: 28 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ ARM_EXIDX 0x04a698 0x0004a698 0x0004a698 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000198 0x00000198 0x00000198 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ LOAD 0x000000 0x00000000 0x00000000 0x4a6c4 0x4a6c4 R E 0x10000 │ │ │ │ - LOAD 0x04f14c 0x0005f14c 0x0005f14c 0x1990c 0x1e59c RW 0x10000 │ │ │ │ + LOAD 0x04f14c 0x0005f14c 0x0005f14c 0x19910 0x1e5a4 RW 0x10000 │ │ │ │ DYNAMIC 0x04f288 0x0005f288 0x0005f288 0x00130 0x00130 RW 0x4 │ │ │ │ NOTE 0x000174 0x00000174 0x00000174 0x00024 0x00024 R 0x4 │ │ │ │ NOTE 0x04a6a4 0x0004a6a4 0x0004a6a4 0x00020 0x00020 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x04f14c 0x0005f14c 0x0005f14c 0x00eb4 0x00eb4 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 29 section headers, starting at offset 0x68c28: │ │ │ │ +There are 29 section headers, starting at offset 0x68c2c: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .note.gnu.build-id NOTE 00000174 000174 000024 00 A 0 0 4 │ │ │ │ [ 2] .interp PROGBITS 00000198 000198 000019 00 A 0 0 1 │ │ │ │ [ 3] .gnu.hash GNU_HASH 000001b4 0001b4 000040 04 A 4 0 4 │ │ │ │ @@ -21,18 +21,18 @@ │ │ │ │ [16] .eh_frame PROGBITS 0004a6a0 04a6a0 000004 00 A 0 0 4 │ │ │ │ [17] .note.ABI-tag NOTE 0004a6a4 04a6a4 000020 00 A 0 0 4 │ │ │ │ [18] .init_array INIT_ARRAY 0005f14c 04f14c 000004 04 WA 0 0 4 │ │ │ │ [19] .fini_array FINI_ARRAY 0005f150 04f150 000004 04 WA 0 0 4 │ │ │ │ [20] .data.rel.ro PROGBITS 0005f154 04f154 000134 00 WA 0 0 4 │ │ │ │ [21] .dynamic DYNAMIC 0005f288 04f288 000130 08 WA 5 0 4 │ │ │ │ [22] .got PROGBITS 0005f3b8 04f3b8 000c48 04 WA 0 0 4 │ │ │ │ - [23] .data PROGBITS 00060000 050000 018a58 00 WA 0 0 8 │ │ │ │ - [24] .bss NOBITS 00078a58 068a58 004c90 00 WA 0 0 8 │ │ │ │ - [25] .ARM.attributes ARM_ATTRIBUTES 00000000 068a58 000033 00 0 0 1 │ │ │ │ - [26] .gnu_debugaltlink PROGBITS 00000000 068a8b 00004b 00 0 0 1 │ │ │ │ - [27] .gnu_debuglink PROGBITS 00000000 068ad8 000034 00 0 0 4 │ │ │ │ - [28] .shstrtab STRTAB 00000000 068b0c 00011a 00 0 0 1 │ │ │ │ + [23] .data PROGBITS 00060000 050000 018a5c 00 WA 0 0 8 │ │ │ │ + [24] .bss NOBITS 00078a60 068a5c 004c90 00 WA 0 0 8 │ │ │ │ + [25] .ARM.attributes ARM_ATTRIBUTES 00000000 068a5c 000033 00 0 0 1 │ │ │ │ + [26] .gnu_debugaltlink PROGBITS 00000000 068a8f 00004b 00 0 0 1 │ │ │ │ + [27] .gnu_debuglink PROGBITS 00000000 068adc 000034 00 0 0 4 │ │ │ │ + [28] .shstrtab STRTAB 00000000 068b10 00011a 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -472,14 +472,14 @@ │ │ │ │ 468: 00000000 0 OBJECT GLOBAL DEFAULT UND Lvararray │ │ │ │ 469: 00000000 0 FUNC GLOBAL DEFAULT UND ooglglob │ │ │ │ 470: 00000000 0 FUNC GLOBAL DEFAULT UND glFinish │ │ │ │ 471: 00000000 0 FUNC GLOBAL DEFAULT UND HandleByName │ │ │ │ 472: 00000000 0 FUNC GLOBAL DEFAULT UND ooglblkfree │ │ │ │ 473: 00000000 0 OBJECT GLOBAL DEFAULT UND _GLINE │ │ │ │ 474: 00000000 0 FUNC GLOBAL DEFAULT UND PoolSleepUntil │ │ │ │ - 475: 00078a58 0 NOTYPE GLOBAL DEFAULT 23 _edata │ │ │ │ - 476: 0007d6e8 0 NOTYPE GLOBAL DEFAULT 24 _bss_end__ │ │ │ │ - 477: 0007d6e8 0 NOTYPE GLOBAL DEFAULT 24 _end │ │ │ │ - 478: 0007d6e8 0 NOTYPE GLOBAL DEFAULT 24 __bss_end__ │ │ │ │ - 479: 00078a58 0 NOTYPE GLOBAL DEFAULT 24 __bss_start │ │ │ │ - 480: 0007d6e8 0 NOTYPE GLOBAL DEFAULT 24 __end__ │ │ │ │ - 481: 00078a58 0 NOTYPE GLOBAL DEFAULT 24 __bss_start__ │ │ │ │ + 475: 00078a5c 0 NOTYPE GLOBAL DEFAULT 23 _edata │ │ │ │ + 476: 0007d6f0 0 NOTYPE GLOBAL DEFAULT 24 _bss_end__ │ │ │ │ + 477: 0007d6f0 0 NOTYPE GLOBAL DEFAULT 24 _end │ │ │ │ + 478: 0007d6f0 0 NOTYPE GLOBAL DEFAULT 24 __bss_end__ │ │ │ │ + 479: 00078a60 0 NOTYPE GLOBAL DEFAULT 24 __bss_start │ │ │ │ + 480: 0007d6f0 0 NOTYPE GLOBAL DEFAULT 24 __end__ │ │ │ │ + 481: 00078a60 0 NOTYPE GLOBAL DEFAULT 24 __bss_start__ │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -645,94 +645,93 @@ │ │ │ │ 0006e7f0 00000017 R_ARM_RELATIVE │ │ │ │ 0006e808 00000017 R_ARM_RELATIVE │ │ │ │ 0006e814 00000017 R_ARM_RELATIVE │ │ │ │ 0006e818 00000017 R_ARM_RELATIVE │ │ │ │ 0006e830 00000017 R_ARM_RELATIVE │ │ │ │ 0006e834 00000017 R_ARM_RELATIVE │ │ │ │ 0006e838 00000017 R_ARM_RELATIVE │ │ │ │ -0006fff0 00000017 R_ARM_RELATIVE │ │ │ │ 0006fff4 00000017 R_ARM_RELATIVE │ │ │ │ -00070004 00000017 R_ARM_RELATIVE │ │ │ │ -00070018 00000017 R_ARM_RELATIVE │ │ │ │ +0006fff8 00000017 R_ARM_RELATIVE │ │ │ │ +00070008 00000017 R_ARM_RELATIVE │ │ │ │ 0007001c 00000017 R_ARM_RELATIVE │ │ │ │ -0007002c 00000017 R_ARM_RELATIVE │ │ │ │ -00070040 00000017 R_ARM_RELATIVE │ │ │ │ +00070020 00000017 R_ARM_RELATIVE │ │ │ │ +00070030 00000017 R_ARM_RELATIVE │ │ │ │ 00070044 00000017 R_ARM_RELATIVE │ │ │ │ -0007428c 00000017 R_ARM_RELATIVE │ │ │ │ -00074294 00000017 R_ARM_RELATIVE │ │ │ │ +00070048 00000017 R_ARM_RELATIVE │ │ │ │ +00074290 00000017 R_ARM_RELATIVE │ │ │ │ 00074298 00000017 R_ARM_RELATIVE │ │ │ │ 0007429c 00000017 R_ARM_RELATIVE │ │ │ │ 000742a0 00000017 R_ARM_RELATIVE │ │ │ │ 000742a4 00000017 R_ARM_RELATIVE │ │ │ │ 000742a8 00000017 R_ARM_RELATIVE │ │ │ │ -000742b4 00000017 R_ARM_RELATIVE │ │ │ │ -000742bc 00000017 R_ARM_RELATIVE │ │ │ │ +000742ac 00000017 R_ARM_RELATIVE │ │ │ │ +000742b8 00000017 R_ARM_RELATIVE │ │ │ │ 000742c0 00000017 R_ARM_RELATIVE │ │ │ │ 000742c4 00000017 R_ARM_RELATIVE │ │ │ │ 000742c8 00000017 R_ARM_RELATIVE │ │ │ │ 000742cc 00000017 R_ARM_RELATIVE │ │ │ │ 000742d0 00000017 R_ARM_RELATIVE │ │ │ │ -000742dc 00000017 R_ARM_RELATIVE │ │ │ │ -000742e4 00000017 R_ARM_RELATIVE │ │ │ │ +000742d4 00000017 R_ARM_RELATIVE │ │ │ │ +000742e0 00000017 R_ARM_RELATIVE │ │ │ │ 000742e8 00000017 R_ARM_RELATIVE │ │ │ │ 000742ec 00000017 R_ARM_RELATIVE │ │ │ │ 000742f0 00000017 R_ARM_RELATIVE │ │ │ │ 000742f4 00000017 R_ARM_RELATIVE │ │ │ │ 000742f8 00000017 R_ARM_RELATIVE │ │ │ │ 000742fc 00000017 R_ARM_RELATIVE │ │ │ │ -00074304 00000017 R_ARM_RELATIVE │ │ │ │ -0007430c 00000017 R_ARM_RELATIVE │ │ │ │ +00074300 00000017 R_ARM_RELATIVE │ │ │ │ +00074308 00000017 R_ARM_RELATIVE │ │ │ │ 00074310 00000017 R_ARM_RELATIVE │ │ │ │ 00074314 00000017 R_ARM_RELATIVE │ │ │ │ 00074318 00000017 R_ARM_RELATIVE │ │ │ │ 0007431c 00000017 R_ARM_RELATIVE │ │ │ │ 00074320 00000017 R_ARM_RELATIVE │ │ │ │ 00074324 00000017 R_ARM_RELATIVE │ │ │ │ -0007432c 00000017 R_ARM_RELATIVE │ │ │ │ -00074334 00000017 R_ARM_RELATIVE │ │ │ │ +00074328 00000017 R_ARM_RELATIVE │ │ │ │ +00074330 00000017 R_ARM_RELATIVE │ │ │ │ 00074338 00000017 R_ARM_RELATIVE │ │ │ │ 0007433c 00000017 R_ARM_RELATIVE │ │ │ │ 00074340 00000017 R_ARM_RELATIVE │ │ │ │ 00074344 00000017 R_ARM_RELATIVE │ │ │ │ 00074348 00000017 R_ARM_RELATIVE │ │ │ │ 0007434c 00000017 R_ARM_RELATIVE │ │ │ │ -00074354 00000017 R_ARM_RELATIVE │ │ │ │ -0007435c 00000017 R_ARM_RELATIVE │ │ │ │ +00074350 00000017 R_ARM_RELATIVE │ │ │ │ +00074358 00000017 R_ARM_RELATIVE │ │ │ │ 00074360 00000017 R_ARM_RELATIVE │ │ │ │ 00074364 00000017 R_ARM_RELATIVE │ │ │ │ 00074368 00000017 R_ARM_RELATIVE │ │ │ │ 0007436c 00000017 R_ARM_RELATIVE │ │ │ │ 00074370 00000017 R_ARM_RELATIVE │ │ │ │ 00074374 00000017 R_ARM_RELATIVE │ │ │ │ -0007437c 00000017 R_ARM_RELATIVE │ │ │ │ -00074384 00000017 R_ARM_RELATIVE │ │ │ │ +00074378 00000017 R_ARM_RELATIVE │ │ │ │ +00074380 00000017 R_ARM_RELATIVE │ │ │ │ 00074388 00000017 R_ARM_RELATIVE │ │ │ │ 0007438c 00000017 R_ARM_RELATIVE │ │ │ │ 00074390 00000017 R_ARM_RELATIVE │ │ │ │ 00074394 00000017 R_ARM_RELATIVE │ │ │ │ 00074398 00000017 R_ARM_RELATIVE │ │ │ │ 0007439c 00000017 R_ARM_RELATIVE │ │ │ │ -000743a4 00000017 R_ARM_RELATIVE │ │ │ │ -000743ac 00000017 R_ARM_RELATIVE │ │ │ │ +000743a0 00000017 R_ARM_RELATIVE │ │ │ │ +000743a8 00000017 R_ARM_RELATIVE │ │ │ │ 000743b0 00000017 R_ARM_RELATIVE │ │ │ │ 000743b4 00000017 R_ARM_RELATIVE │ │ │ │ 000743b8 00000017 R_ARM_RELATIVE │ │ │ │ 000743bc 00000017 R_ARM_RELATIVE │ │ │ │ 000743c0 00000017 R_ARM_RELATIVE │ │ │ │ 000743c4 00000017 R_ARM_RELATIVE │ │ │ │ -000743cc 00000017 R_ARM_RELATIVE │ │ │ │ -000743d4 00000017 R_ARM_RELATIVE │ │ │ │ +000743c8 00000017 R_ARM_RELATIVE │ │ │ │ +000743d0 00000017 R_ARM_RELATIVE │ │ │ │ 000743d8 00000017 R_ARM_RELATIVE │ │ │ │ 000743dc 00000017 R_ARM_RELATIVE │ │ │ │ 000743e0 00000017 R_ARM_RELATIVE │ │ │ │ 000743e4 00000017 R_ARM_RELATIVE │ │ │ │ 000743e8 00000017 R_ARM_RELATIVE │ │ │ │ 000743ec 00000017 R_ARM_RELATIVE │ │ │ │ -00074c34 00000017 R_ARM_RELATIVE │ │ │ │ -000778d4 00000017 R_ARM_RELATIVE │ │ │ │ +000743f0 00000017 R_ARM_RELATIVE │ │ │ │ +00074c38 00000017 R_ARM_RELATIVE │ │ │ │ 000778d8 00000017 R_ARM_RELATIVE │ │ │ │ 000778dc 00000017 R_ARM_RELATIVE │ │ │ │ 000778e0 00000017 R_ARM_RELATIVE │ │ │ │ 000778e4 00000017 R_ARM_RELATIVE │ │ │ │ 000778e8 00000017 R_ARM_RELATIVE │ │ │ │ 000778ec 00000017 R_ARM_RELATIVE │ │ │ │ 000778f0 00000017 R_ARM_RELATIVE │ │ │ │ @@ -744,59 +743,59 @@ │ │ │ │ 00077908 00000017 R_ARM_RELATIVE │ │ │ │ 0007790c 00000017 R_ARM_RELATIVE │ │ │ │ 00077910 00000017 R_ARM_RELATIVE │ │ │ │ 00077914 00000017 R_ARM_RELATIVE │ │ │ │ 00077918 00000017 R_ARM_RELATIVE │ │ │ │ 0007791c 00000017 R_ARM_RELATIVE │ │ │ │ 00077920 00000017 R_ARM_RELATIVE │ │ │ │ -000787e4 00000017 R_ARM_RELATIVE │ │ │ │ +00077924 00000017 R_ARM_RELATIVE │ │ │ │ 000787e8 00000017 R_ARM_RELATIVE │ │ │ │ -000787f0 00000017 R_ARM_RELATIVE │ │ │ │ +000787ec 00000017 R_ARM_RELATIVE │ │ │ │ 000787f4 00000017 R_ARM_RELATIVE │ │ │ │ -000787fc 00000017 R_ARM_RELATIVE │ │ │ │ +000787f8 00000017 R_ARM_RELATIVE │ │ │ │ 00078800 00000017 R_ARM_RELATIVE │ │ │ │ -00078808 00000017 R_ARM_RELATIVE │ │ │ │ +00078804 00000017 R_ARM_RELATIVE │ │ │ │ 0007880c 00000017 R_ARM_RELATIVE │ │ │ │ -00078820 00000017 R_ARM_RELATIVE │ │ │ │ +00078810 00000017 R_ARM_RELATIVE │ │ │ │ 00078824 00000017 R_ARM_RELATIVE │ │ │ │ -0007882c 00000017 R_ARM_RELATIVE │ │ │ │ +00078828 00000017 R_ARM_RELATIVE │ │ │ │ 00078830 00000017 R_ARM_RELATIVE │ │ │ │ -00078838 00000017 R_ARM_RELATIVE │ │ │ │ +00078834 00000017 R_ARM_RELATIVE │ │ │ │ 0007883c 00000017 R_ARM_RELATIVE │ │ │ │ -00078844 00000017 R_ARM_RELATIVE │ │ │ │ +00078840 00000017 R_ARM_RELATIVE │ │ │ │ 00078848 00000017 R_ARM_RELATIVE │ │ │ │ -0007885c 00000017 R_ARM_RELATIVE │ │ │ │ +0007884c 00000017 R_ARM_RELATIVE │ │ │ │ 00078860 00000017 R_ARM_RELATIVE │ │ │ │ -00078868 00000017 R_ARM_RELATIVE │ │ │ │ +00078864 00000017 R_ARM_RELATIVE │ │ │ │ 0007886c 00000017 R_ARM_RELATIVE │ │ │ │ -00078874 00000017 R_ARM_RELATIVE │ │ │ │ +00078870 00000017 R_ARM_RELATIVE │ │ │ │ 00078878 00000017 R_ARM_RELATIVE │ │ │ │ -00078880 00000017 R_ARM_RELATIVE │ │ │ │ +0007887c 00000017 R_ARM_RELATIVE │ │ │ │ 00078884 00000017 R_ARM_RELATIVE │ │ │ │ -00078898 00000017 R_ARM_RELATIVE │ │ │ │ +00078888 00000017 R_ARM_RELATIVE │ │ │ │ 0007889c 00000017 R_ARM_RELATIVE │ │ │ │ -000788a4 00000017 R_ARM_RELATIVE │ │ │ │ +000788a0 00000017 R_ARM_RELATIVE │ │ │ │ 000788a8 00000017 R_ARM_RELATIVE │ │ │ │ -000788b0 00000017 R_ARM_RELATIVE │ │ │ │ +000788ac 00000017 R_ARM_RELATIVE │ │ │ │ 000788b4 00000017 R_ARM_RELATIVE │ │ │ │ -000788bc 00000017 R_ARM_RELATIVE │ │ │ │ +000788b8 00000017 R_ARM_RELATIVE │ │ │ │ 000788c0 00000017 R_ARM_RELATIVE │ │ │ │ -000788d4 00000017 R_ARM_RELATIVE │ │ │ │ +000788c4 00000017 R_ARM_RELATIVE │ │ │ │ 000788d8 00000017 R_ARM_RELATIVE │ │ │ │ -000788e0 00000017 R_ARM_RELATIVE │ │ │ │ +000788dc 00000017 R_ARM_RELATIVE │ │ │ │ 000788e4 00000017 R_ARM_RELATIVE │ │ │ │ -000788ec 00000017 R_ARM_RELATIVE │ │ │ │ +000788e8 00000017 R_ARM_RELATIVE │ │ │ │ 000788f0 00000017 R_ARM_RELATIVE │ │ │ │ -000788f8 00000017 R_ARM_RELATIVE │ │ │ │ +000788f4 00000017 R_ARM_RELATIVE │ │ │ │ 000788fc 00000017 R_ARM_RELATIVE │ │ │ │ -00078910 00000017 R_ARM_RELATIVE │ │ │ │ +00078900 00000017 R_ARM_RELATIVE │ │ │ │ 00078914 00000017 R_ARM_RELATIVE │ │ │ │ -00078928 00000017 R_ARM_RELATIVE │ │ │ │ +00078918 00000017 R_ARM_RELATIVE │ │ │ │ 0007892c 00000017 R_ARM_RELATIVE │ │ │ │ -00078954 00000017 R_ARM_RELATIVE │ │ │ │ +00078930 00000017 R_ARM_RELATIVE │ │ │ │ 00078958 00000017 R_ARM_RELATIVE │ │ │ │ 0007895c 00000017 R_ARM_RELATIVE │ │ │ │ 00078960 00000017 R_ARM_RELATIVE │ │ │ │ 00078964 00000017 R_ARM_RELATIVE │ │ │ │ 00078968 00000017 R_ARM_RELATIVE │ │ │ │ 0007896c 00000017 R_ARM_RELATIVE │ │ │ │ 00078970 00000017 R_ARM_RELATIVE │ │ │ │ @@ -848,14 +847,15 @@ │ │ │ │ 00078a28 00000017 R_ARM_RELATIVE │ │ │ │ 00078a2c 00000017 R_ARM_RELATIVE │ │ │ │ 00078a30 00000017 R_ARM_RELATIVE │ │ │ │ 00078a34 00000017 R_ARM_RELATIVE │ │ │ │ 00078a38 00000017 R_ARM_RELATIVE │ │ │ │ 00078a3c 00000017 R_ARM_RELATIVE │ │ │ │ 00078a40 00000017 R_ARM_RELATIVE │ │ │ │ +00078a44 00000017 R_ARM_RELATIVE │ │ │ │ 0005f19c 00001d02 R_ARM_ABS32 00000000 GeomOps │ │ │ │ 0005f1ac 00001d02 R_ARM_ABS32 00000000 GeomOps │ │ │ │ 0005f1bc 00001d02 R_ARM_ABS32 00000000 GeomOps │ │ │ │ 0005fa70 00001d15 R_ARM_GLOB_DAT 00000000 GeomOps │ │ │ │ 0005f24c 0000a902 R_ARM_ABS32 00000000 CamOps │ │ │ │ 0005fc48 0000a915 R_ARM_GLOB_DAT 00000000 CamOps │ │ │ │ 0005f25c 00008802 R_ARM_ABS32 00000000 TransOps │ │ │ │ @@ -940,16 +940,16 @@ │ │ │ │ 0005ffa4 0001c215 R_ARM_GLOB_DAT 00000000 _ITM_registerTMCloneTable │ │ │ │ 0005ffb4 0001c715 R_ARM_GLOB_DAT 00000000 _mgc │ │ │ │ 0005ffbc 0001c915 R_ARM_GLOB_DAT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ 0005ffe8 0001d415 R_ARM_GLOB_DAT 00000000 Lvararray │ │ │ │ 0005fff4 0001d915 R_ARM_GLOB_DAT 00000000 _GLINE │ │ │ │ 0006a5ec 0000f902 R_ARM_ABS32 00000000 xmSeparatorGadgetClass │ │ │ │ 0006a7ac 0000f902 R_ARM_ABS32 00000000 xmSeparatorGadgetClass │ │ │ │ -000742ac 00018f02 R_ARM_ABS32 00000000 LSexpr │ │ │ │ -000742d4 00018f02 R_ARM_ABS32 00000000 LSexpr │ │ │ │ +000742b0 00018f02 R_ARM_ABS32 00000000 LSexpr │ │ │ │ +000742d8 00018f02 R_ARM_ABS32 00000000 LSexpr │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x5974 contains 411 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 0005f3c4 00000316 R_ARM_JUMP_SLOT 00000000 XtRealizeWidget │ │ │ │ 0005f3c8 00000416 R_ARM_JUMP_SLOT 00000000 signal@GLIBC_2.4 │ │ │ │ 0005f3cc 00000516 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ 0005f3d0 00000616 R_ARM_JUMP_SLOT 00000000 Tm3Copy │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: df63654226b60e10caebe38acdd2abe201009c7e │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b2fc8ead1b1bac289c623f3850b4a5a8e1dc2999 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -~/lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ XCreateFontCursor │ │ │ │ XFreeCursor │ │ │ │ XtVaSetValues │ │ │ │ XClearWindow │ │ │ │ XtRealizeWidget │ │ │ │ topLevelShellWidgetClass │ │ │ │ XtSetValues │ │ │ │ @@ -4322,17 +4322,17 @@ │ │ │ │ target object browser) to ID. The second argument specifies │ │ │ │ whether to make ID the current object regardless of its type. │ │ │ │ If "no", then ID becomes the current object of its type │ │ │ │ (geom or camera). The default is "yes". This command may │ │ │ │ result in a change of motion modes based on target choice. │ │ │ │ (ui-cam-focus [focus-change|mouse-cross]) │ │ │ │ Set the focus policy for the camera windows. The default is "mouse-cross": a camera is made the active camera (for interactive mouse events) when the mouse cursor crosses the window. Because this means it can become complicated to activate a specific camera (in the context of multiple camera windows) there is also the option to only change the camera focus when the window-manager decides to give it the focus for input events. So, after specifying "focus-change" it depends on the focus-change configuration of your window-manager when a camera becomes the active camera for mouse-interaction. │ │ │ │ - On Fri Sep 26 22:20:34 UTC 2025 │ │ │ │ - By sbuild@sbuild[Linux-6.12.48+deb13-arm64] │ │ │ │ -202509262220 │ │ │ │ + On Thu Oct 23 05:28:48 UTC 2025 │ │ │ │ + By sbuild@sbuild[Linux-6.12.48+deb13-cloud-arm64] │ │ │ │ +202510230528 │ │ │ │ (hdefine {geometry|camera|window|image|appearance|transform|ntransform} name value) │ │ │ │ Sets the value of a handle of a given type. (hdefine ) is generally equivalent to (read { define }) except that the assignment is done when hdefine is executed, (possibly not at all if inside a conditional statement), while the ``read ... define'' performs assignment as soon as the text is read. │ │ │ │ (hdelete [geometry|camera|window|image|appearance|transform|ntransform] name) │ │ │ │ Deletes the given handle. Note that the handle will not actually be deleted in case there are still other objects referring to the handle, but once those objects are gone, the handle will also automatically go away. The object the handle refers to (if any) will only be deleted if there are no other references to that object. │ │ │ │ If the optional first argument is omitted, then the first handle matching "name" will be deleted, regardless of the type of the object it is attached to. It is not an error to call this function with a non-existent handle, but it is an error to call this funcion with the name of a non-global handle, i.e. one that was not created by (hdefine ...) or (read ... { define ...}). │ │ │ │ (load filename [command|geometry|camera]) │ │ │ │ Loads the given file into geomview. The optional second argument │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -18,15 +18,15 @@ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ tstcs r1, r0, ror sl │ │ │ │ @ instruction: 0xf7fe2008 │ │ │ │ strtmi lr, [r0], -r0, ror #27 │ │ │ │ @ instruction: 0xf0074631 │ │ │ │ strtmi pc, [r0], -r9, ror #22 │ │ │ │ stccc 6, cr4, [r1], {49} @ 0x31 │ │ │ │ - blx 743b60 <__bss_end__@@Base+0x6c6478> │ │ │ │ + blx 743b60 <__bss_end__@@Base+0x6c6470> │ │ │ │ @ instruction: 0xf9e0f002 │ │ │ │ stccs 13, cr1, [r0], {51} @ 0x33 │ │ │ │ strcc lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf8dfdd16 │ │ │ │ ldrbtmi r8, [r8], #160 @ 0xa0 │ │ │ │ ldmib sp, {r0, r1, r2, sp, lr, pc}^ │ │ │ │ blcc 506f0 │ │ │ │ @@ -38,27 +38,27 @@ │ │ │ │ ldmdavs r0!, {r0, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf0234641 │ │ │ │ strb pc, [ip, r7, lsr #30]! @ │ │ │ │ andcs r4, r0, sp, lsl fp │ │ │ │ stmib sp, {r8, sp}^ │ │ │ │ ldmpl sp!, {r1, r8}^ │ │ │ │ blcs 21bc8 │ │ │ │ - blmi 6bef6c <__bss_end__@@Base+0x641884> │ │ │ │ + blmi 6bef6c <__bss_end__@@Base+0x64187c> │ │ │ │ ldmpl lr!, {sl, sp}^ │ │ │ │ stmdavs fp!, {r0, r1, sp, lr, pc} │ │ │ │ adcmi r3, r3, #16777216 @ 0x1000000 │ │ │ │ ldmdavs r3!, {r0, r1, r3, r8, sl, fp, ip, lr, pc} │ │ │ │ eoreq pc, r4, r3, asr r8 @ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strcc sl, [r1], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0xffa6f01b │ │ │ │ adcmi r6, r3, #2818048 @ 0x2b0000 │ │ │ │ @ instruction: 0xf008dcf3 │ │ │ │ @ instruction: 0xf004fac9 │ │ │ │ - bmi 4060b4 <__bss_end__@@Base+0x3889cc> │ │ │ │ + bmi 4060b4 <__bss_end__@@Base+0x3889c4> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcs sp, r0, r3, lsl #2 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff81f0 │ │ │ │ @@ -89,99 +89,99 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b 7938 <__gmon_start__@plt> │ │ │ │ andeq r7, r5, r8, ror #15 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - blmi 1d9c04 <__bss_end__@@Base+0x15c51c> │ │ │ │ + blmi 1d9c04 <__bss_end__@@Base+0x15c514> │ │ │ │ ldrbtmi r4, [r8], #-2567 @ 0xfffff5f9 │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ andle r4, r3, r3, lsl #5 │ │ │ │ ldmpl r3, {r0, r2, r8, r9, fp, lr}^ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r0, r7, sl, ror #28 │ │ │ │ - andeq r0, r7, r8, ror #28 │ │ │ │ + andeq r0, r7, lr, ror #28 │ │ │ │ + andeq r0, r7, ip, ror #28 │ │ │ │ andeq r7, r5, r6, asr #15 │ │ │ │ andeq r0, r0, r8, ror #22 │ │ │ │ - blmi 259c38 <__bss_end__@@Base+0x1dc550> │ │ │ │ - bmi 258dfc <__bss_end__@@Base+0x1db714> │ │ │ │ - bne 6d8e0c <__bss_end__@@Base+0x65b724> │ │ │ │ + blmi 259c38 <__bss_end__@@Base+0x1dc548> │ │ │ │ + bmi 258dfc <__bss_end__@@Base+0x1db70c> │ │ │ │ + bne 6d8e0c <__bss_end__@@Base+0x65b71c> │ │ │ │ svceq 0x00d9447a │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r3, r9, asr #32 │ │ │ │ ldmpl r3, {r0, r2, r8, r9, fp, lr}^ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ + andeq r0, r7, r4, asr #28 │ │ │ │ andeq r0, r7, r0, asr #28 │ │ │ │ - andeq r0, r7, ip, lsr lr │ │ │ │ muleq r5, r8, r7 │ │ │ │ andeq r0, r0, ip, ror #23 │ │ │ │ - blmi 2b506c <__bss_end__@@Base+0x237984> │ │ │ │ + blmi 2b506c <__bss_end__@@Base+0x23797c> │ │ │ │ ldrbtmi r4, [fp], #-2570 @ 0xfffff5f6 │ │ │ │ ldmdavc fp, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi 276204 <__bss_end__@@Base+0x1f8b1c> │ │ │ │ + blmi 276204 <__bss_end__@@Base+0x1f8b14> │ │ │ │ ldrdlt r5, [r3, -r3]! │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ @ instruction: 0xf7ff6818 │ │ │ │ @ instruction: 0xf7ffeeac │ │ │ │ - blmi 1c7b68 <__bss_end__@@Base+0x14a480> │ │ │ │ + blmi 1c7b68 <__bss_end__@@Base+0x14a478> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ stclt 0, cr7, [r8, #-104] @ 0xffffff98 │ │ │ │ - andeq r0, r7, sl, lsl #28 │ │ │ │ + andeq r0, r7, r2, lsl lr │ │ │ │ andeq r7, r5, r8, ror #14 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andeq r8, r5, r6, lsr #7 │ │ │ │ - andeq r0, r7, sl, ror #27 │ │ │ │ + strdeq r0, [r7], -r2 │ │ │ │ svclt 0x0000e7c4 │ │ │ │ stmdami r6, {r0, r2, r8, r9, fp, lr} │ │ │ │ ldmvs r2, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, ip, lr} │ │ │ │ @ instruction: 0xf0400080 │ │ │ │ @ instruction: 0xf0110001 │ │ │ │ svclt 0x0000bd61 │ │ │ │ andeq r7, r5, r8, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ - bmi 7d951c <__bss_end__@@Base+0x75be34> │ │ │ │ - blmi 7d9534 <__bss_end__@@Base+0x75be4c> │ │ │ │ + bmi 7d951c <__bss_end__@@Base+0x75be2c> │ │ │ │ + blmi 7d9534 <__bss_end__@@Base+0x75be44> │ │ │ │ addlt r4, r2, sl, ror r4 │ │ │ │ strbtmi r4, [r9], -r8, lsl #13 │ │ │ │ ldmpl r3, {r1, r2, r9, sl, lr}^ │ │ │ │ stcls 2, cr2, [r8, #-0] │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stcl 7, cr15, [r4, #1016] @ 0x3f8 │ │ │ │ addsmi r9, lr, #0, 22 │ │ │ │ addmi sp, r4, #24 │ │ │ │ - bmi 5bf130 <__bss_end__@@Base+0x541a48> │ │ │ │ + bmi 5bf130 <__bss_end__@@Base+0x541a40> │ │ │ │ ldrbtmi r4, [sl], #-2836 @ 0xfffff4ec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4622d11c │ │ │ │ ldrtmi r4, [r8], -r1, asr #12 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf01141f0 │ │ │ │ addmi fp, r5, #2752 @ 0xac0 │ │ │ │ svclt 0x00a8462c │ │ │ │ strb r4, [r8, r4, lsl #12]! │ │ │ │ - blmi 25a548 <__bss_end__@@Base+0x1dce60> │ │ │ │ + blmi 25a548 <__bss_end__@@Base+0x1dce58> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 61d8c │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ andlt r4, r2, r8, lsr r6 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ - bllt ff0c3d54 <__bss_end__@@Base+0xff04666c> │ │ │ │ - b ec5d38 <__bss_end__@@Base+0xe48650> │ │ │ │ + bllt ff0c3d54 <__bss_end__@@Base+0xff046664> │ │ │ │ + b ec5d38 <__bss_end__@@Base+0xe48648> │ │ │ │ strdeq r7, [r5], -r4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r7, r5, sl, asr #13 │ │ │ │ muleq r5, ip, r6 │ │ │ │ @ instruction: 0xf0074608 │ │ │ │ svclt 0x0000be05 │ │ │ │ andcs r4, r0, #5120 @ 0x1400 │ │ │ │ @@ -218,69 +218,69 @@ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq ip, [r3], -lr │ │ │ │ andeq ip, r3, r0, lsl #22 │ │ │ │ andeq r8, r5, sl, asr #4 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb5eff0 <__bss_end__@@Base+0xfeae1908> │ │ │ │ + bl feb5eff0 <__bss_end__@@Base+0xfeae1900> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi ecbd58 <__bss_end__@@Base+0xe4e670> │ │ │ │ - blmi ef4010 <__bss_end__@@Base+0xe76928> │ │ │ │ + bmi ecbd58 <__bss_end__@@Base+0xe4e668> │ │ │ │ + blmi ef4010 <__bss_end__@@Base+0xe76920> │ │ │ │ ldrbtmi r4, [sl], #-1543 @ 0xfffff9f9 │ │ │ │ @ instruction: 0x460c4d3a │ │ │ │ ldmpl r3, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stcl 7, cr15, [ip], {254} @ 0xfe │ │ │ │ strmi r2, [r6], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7fe4638 │ │ │ │ ldccs 12, cr14, [r7], {132} @ 0x84 │ │ │ │ ldccs 0, cr13, [lr], {72} @ 0x48 │ │ │ │ stccs 0, cr13, [sl], {40} @ 0x28 │ │ │ │ - blmi c7c2fc <__bss_end__@@Base+0xbfec14> │ │ │ │ + blmi c7c2fc <__bss_end__@@Base+0xbfec0c> │ │ │ │ ldmdbmi r1!, {r1, r9, fp, sp, pc} │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ ldmdavs ip, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04400a4 │ │ │ │ @ instruction: 0xf7ff0401 │ │ │ │ stmdacs r0, {r1, r5, r8, fp, sp, lr, pc} │ │ │ │ ldc 0, cr13, [sp, #272] @ 0x110 │ │ │ │ vldr s1, [pc, #8] @ 7e54 │ │ │ │ @ instruction: 0xeeb47a24 │ │ │ │ vsqrt.f32 s1, s15 │ │ │ │ strle pc, [r6], #-2576 @ 0xfffff5f0 │ │ │ │ - bvc 8835d8 <__bss_end__@@Base+0x805ef0> │ │ │ │ - beq ffa03930 <__bss_end__@@Base+0xff986248> │ │ │ │ - blx 443a28 <__bss_end__@@Base+0x3c6340> │ │ │ │ + bvc 8835d8 <__bss_end__@@Base+0x805ee8> │ │ │ │ + beq ffa03930 <__bss_end__@@Base+0xff986240> │ │ │ │ + blx 443a28 <__bss_end__@@Base+0x3c6338> │ │ │ │ cdp 13, 11, cr13, cr0, cr3, {0} │ │ │ │ vstr s1, [sp, #412] @ 0x19c │ │ │ │ tstcs sl, r2, lsl #20 │ │ │ │ @ instruction: 0xf0114620 │ │ │ │ @ instruction: 0xe00dffbb │ │ │ │ vpadd.i8 d20, d0, d13 │ │ │ │ strtmi r3, [r1], -r7, ror #1 │ │ │ │ movwcs r5, #2282 @ 0x8ea │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ addseq r6, r2, r2, lsl r8 │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ @ instruction: 0xff0cf7ff │ │ │ │ - blmi 51a6f8 <__bss_end__@@Base+0x49d010> │ │ │ │ + blmi 51a6f8 <__bss_end__@@Base+0x49d008> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e1f08 <__bss_end__@@Base+0x64820> │ │ │ │ + blls e1f08 <__bss_end__@@Base+0x64818> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r7, r0, lsl #6 │ │ │ │ andlt r4, r5, r0, lsr r6 │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ ldmlt r4!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf44f4b0e │ │ │ │ strtmi r7, [r1], -r0, lsl #1 │ │ │ │ movwcs r5, #6378 @ 0x18ea │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ - b 10e1f10 <__bss_end__@@Base+0x1064828> │ │ │ │ + b 10e1f10 <__bss_end__@@Base+0x1064820> │ │ │ │ @ instruction: 0xf7ff0282 │ │ │ │ strb pc, [r1, pc, ror #29]! @ │ │ │ │ @ instruction: 0xf0074620 │ │ │ │ @ instruction: 0xe7ddfaf3 │ │ │ │ stmdb sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbtmi ip, [r9], #-0 │ │ │ │ @@ -336,23 +336,23 @@ │ │ │ │ @ instruction: 0xf7ff311a │ │ │ │ ldrcc lr, [r4], #-2370 @ 0xfffff6be │ │ │ │ mvnle r4, ip, lsr #5 │ │ │ │ tstcs r4, pc, lsr #22 │ │ │ │ ldrbtmi r4, [ip], #-3119 @ 0xfffff3d1 │ │ │ │ movwls r5, #14587 @ 0x38fb │ │ │ │ stmdavs r0!, {r1, r3, r4, r9, sl, lr} │ │ │ │ - blx bc3fe8 <__bss_end__@@Base+0xb46900> │ │ │ │ + blx bc3fe8 <__bss_end__@@Base+0xb468f8> │ │ │ │ stmdavs r0!, {r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ ldmpl fp!, {r0, r2, r8, sp}^ │ │ │ │ ldrmi r9, [sl], -r3, lsl #6 │ │ │ │ - blx 9c3ff8 <__bss_end__@@Base+0x946910> │ │ │ │ + blx 9c3ff8 <__bss_end__@@Base+0x946908> │ │ │ │ movwcs r4, #6697 @ 0x1a29 │ │ │ │ - blmi 7a026c <__bss_end__@@Base+0x722b84> │ │ │ │ + blmi 7a026c <__bss_end__@@Base+0x722b7c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 162050 <__bss_end__@@Base+0xe4968> │ │ │ │ + blls 162050 <__bss_end__@@Base+0xe4960> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd12a0300 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ ldmdbmi lr, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldmdb r4, {r0, r1, ip, pc}^ │ │ │ │ @ instruction: 0xf8572302 │ │ │ │ @ instruction: 0xf5088001 │ │ │ │ @@ -377,45 +377,45 @@ │ │ │ │ andeq r7, r5, r4, lsr #9 │ │ │ │ andeq r8, r5, r2, lsl #2 │ │ │ │ andeq r8, r5, sl, ror #1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r7, r5, lr, lsl #9 │ │ │ │ @ instruction: 0x0005a4b2 │ │ │ │ andeq ip, r3, sl, ror r9 │ │ │ │ - andeq r0, r7, r0, lsl #22 │ │ │ │ + andeq r0, r7, r8, lsl #22 │ │ │ │ andeq ip, r3, r8, ror r9 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ muleq r0, r0, fp │ │ │ │ - andeq r0, r7, r2, lsr #21 │ │ │ │ + andeq r0, r7, sl, lsr #21 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ ldrdeq r7, [r5], -r8 │ │ │ │ - bvs 459ab8 <__bss_end__@@Base+0x3dc3d0> │ │ │ │ + bvs 459ab8 <__bss_end__@@Base+0x3dc3c8> │ │ │ │ @ instruction: 0xf8dc420b │ │ │ │ svclt 0x00142000 │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ smlabble r0, sl, r2, r4 │ │ │ │ andcs r4, r0, #112, 14 @ 0x1c00000 │ │ │ │ andne pc, r0, ip, asr #17 │ │ │ │ svclt 0x0058f7fe │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb5f2ac <__bss_end__@@Base+0xfeae1bc4> │ │ │ │ + bl feb5f2ac <__bss_end__@@Base+0xfeae1bbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 1c4c054 <__bss_end__@@Base+0x1bce96c> │ │ │ │ - bmi 1c742c0 <__bss_end__@@Base+0x1bf6bd8> │ │ │ │ + blmi 1c4c054 <__bss_end__@@Base+0x1bce964> │ │ │ │ + bmi 1c742c0 <__bss_end__@@Base+0x1bf6bd0> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ ldmvs sl, {r0, r2, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf000b11a │ │ │ │ bcs 488d4 │ │ │ │ andlt sp, r2, r1 │ │ │ │ @ instruction: 0x4604bd70 │ │ │ │ @ instruction: 0xf00d9301 │ │ │ │ @ instruction: 0x4606fddb │ │ │ │ rscsle r2, r6, r0, lsl #16 │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ - blls 87160 <__bss_end__@@Base+0x9a78> │ │ │ │ + blls 87160 <__bss_end__@@Base+0x9a70> │ │ │ │ strmi r6, [r4], -r2, lsl #20 │ │ │ │ @ instruction: 0xf3c268d8 │ │ │ │ addmi r0, r8, #64, 2 │ │ │ │ adcshi pc, sl, r0, asr #32 │ │ │ │ @ instruction: 0xf3c24b62 │ │ │ │ ldrbtmi r1, [fp], #-256 @ 0xffffff00 │ │ │ │ addmi r6, r8, #88, 18 @ 0x160000 │ │ │ │ @@ -427,51 +427,51 @@ │ │ │ │ vorr.i16 q10, #44032 @ 0xac00 │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ addmi r6, r8, #88, 20 @ 0x58000 │ │ │ │ addhi pc, sp, r0, asr #32 │ │ │ │ vorr.i16 q10, #43264 @ 0xa900 │ │ │ │ ldrbtmi r2, [fp], #-384 @ 0xfffffe80 │ │ │ │ addmi r6, r8, #216, 20 @ 0xd8000 │ │ │ │ - blmi 15fc72c <__bss_end__@@Base+0x157f044> │ │ │ │ + blmi 15fc72c <__bss_end__@@Base+0x157f03c> │ │ │ │ svccc 0x0060f412 │ │ │ │ tstcs r1, r4, lsl pc │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ addmi r6, r8, #88, 22 @ 0x16000 │ │ │ │ - blmi 14fc6fc <__bss_end__@@Base+0x147f014> │ │ │ │ + blmi 14fc6fc <__bss_end__@@Base+0x147f00c> │ │ │ │ orrcc pc, r0, r2, asr #7 │ │ │ │ - blvs ff61933c <__bss_end__@@Base+0xff59bc54> │ │ │ │ + blvs ff61933c <__bss_end__@@Base+0xff59bc4c> │ │ │ │ cmple pc, r8, lsl #5 │ │ │ │ vorr.i16 q10, #40960 @ 0xa000 │ │ │ │ ldrbtmi r1, [fp], #-384 @ 0xfffffe80 │ │ │ │ addmi r6, sl, #23040 @ 0x5a00 │ │ │ │ - blmi 13bc6ac <__bss_end__@@Base+0x133efc4> │ │ │ │ + blmi 13bc6ac <__bss_end__@@Base+0x133efbc> │ │ │ │ ldrbtmi r4, [r8], #-2126 @ 0xfffff7b2 │ │ │ │ @ instruction: 0xf8d358eb │ │ │ │ stclvs 1, cr1, [r3], {56} @ 0x38 │ │ │ │ svclt 0x00183900 │ │ │ │ addmi r2, fp, #1073741824 @ 0x40000000 │ │ │ │ - blmi 12bc67c <__bss_end__@@Base+0x123ef94> │ │ │ │ + blmi 12bc67c <__bss_end__@@Base+0x123ef8c> │ │ │ │ @ instruction: 0x1074f896 │ │ │ │ ldclvs 4, cr4, [sl, #-492] @ 0xfffffe14 │ │ │ │ teqle r3, sl, lsl #5 │ │ │ │ @ instruction: 0xf8964b47 │ │ │ │ ldrbtmi r1, [fp], #-117 @ 0xffffff8b │ │ │ │ ldmdavs sl, {r0, r8, ip, sp} │ │ │ │ smlawble r3, sl, r2, r4 │ │ │ │ - blvs 185aeac <__bss_end__@@Base+0x17dd7c4> │ │ │ │ + blvs 185aeac <__bss_end__@@Base+0x17dd7bc> │ │ │ │ tstcc r1, fp, ror r4 │ │ │ │ addmi r6, sl, #5898240 @ 0x5a0000 │ │ │ │ - blmi 10bc5f8 <__bss_end__@@Base+0x103ef10> │ │ │ │ + blmi 10bc5f8 <__bss_end__@@Base+0x103ef08> │ │ │ │ ldrbtmi r6, [fp], #-3041 @ 0xfffff41f │ │ │ │ ldclvs 3, cr9, [r8, #4] │ │ │ │ @ instruction: 0xf9a2f008 │ │ │ │ vldr d9, [r4, #4] │ │ │ │ vnmlsvs.f32 s0, s16, s22 │ │ │ │ @ instruction: 0xf956f008 │ │ │ │ - blvs 86edc8 <__bss_end__@@Base+0x7f16e0> │ │ │ │ + blvs 86edc8 <__bss_end__@@Base+0x7f16d8> │ │ │ │ andlt r6, r2, r8, asr lr │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ ldmiblt r4, {r3, ip, sp, lr, pc} │ │ │ │ andcs r4, r0, #56, 16 @ 0x380000 │ │ │ │ ldrbtmi r6, [r8], #-89 @ 0xffffffa7 │ │ │ │ @ instruction: 0xf7fe6840 │ │ │ │ @ instruction: 0xe7e2ea9e │ │ │ │ @@ -486,132 +486,132 @@ │ │ │ │ @ instruction: 0xf7fe6d00 │ │ │ │ ldr lr, [r8, sl, lsr #29]! │ │ │ │ andcs r6, r0, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0xf7fe6459 │ │ │ │ str lr, [r6, r4, lsr #29]! │ │ │ │ ldcvs 2, cr2, [r8], {-0} │ │ │ │ @ instruction: 0xf7fe63d9 │ │ │ │ - bvs 8c3c98 <__bss_end__@@Base+0x8465b0> │ │ │ │ + bvs 8c3c98 <__bss_end__@@Base+0x8465a8> │ │ │ │ andcs lr, r0, #152, 14 @ 0x2600000 │ │ │ │ cmpvs r9, #152, 22 @ 0x26000 │ │ │ │ mrc 7, 4, APSR_nzcv, cr6, cr14, {7} │ │ │ │ str r6, [sl, r2, lsr #20] │ │ │ │ - blvs 610a34 <__bss_end__@@Base+0x59334c> │ │ │ │ + blvs 610a34 <__bss_end__@@Base+0x593344> │ │ │ │ @ instruction: 0xf7fe62d9 │ │ │ │ - bvs 8c3c7c <__bss_end__@@Base+0x846594> │ │ │ │ + bvs 8c3c7c <__bss_end__@@Base+0x84658c> │ │ │ │ andcs lr, r0, #31719424 @ 0x1e40000 │ │ │ │ subsvs r6, r9, #152, 20 @ 0x98000 │ │ │ │ mcr 7, 4, pc, cr8, cr14, {7} @ │ │ │ │ strb r6, [fp, -r2, lsr #20]! │ │ │ │ - bvs 610a50 <__bss_end__@@Base+0x593368> │ │ │ │ + bvs 610a50 <__bss_end__@@Base+0x593360> │ │ │ │ @ instruction: 0xf7fe61d9 │ │ │ │ - bvs 8c3c60 <__bss_end__@@Base+0x846578> │ │ │ │ + bvs 8c3c60 <__bss_end__@@Base+0x846570> │ │ │ │ andcs lr, r0, #92, 14 @ 0x1700000 │ │ │ │ @ instruction: 0x61596998 │ │ │ │ mrc 7, 3, APSR_nzcv, cr10, cr14, {7} │ │ │ │ strb r6, [sp, -r2, lsr #20] │ │ │ │ ldmdbvs r8, {r9, sp} │ │ │ │ @ instruction: 0xf7fe60d9 │ │ │ │ - bvs 8c3c44 <__bss_end__@@Base+0x84655c> │ │ │ │ + bvs 8c3c44 <__bss_end__@@Base+0x846554> │ │ │ │ svclt 0x0000e73e │ │ │ │ - andeq r0, r7, r4, lsr #19 │ │ │ │ + andeq r0, r7, ip, lsr #19 │ │ │ │ strdeq r7, [r5], -lr │ │ │ │ - andeq r0, r7, r2, ror #18 │ │ │ │ - andeq r0, r7, r2, asr r9 │ │ │ │ - andeq r0, r7, r2, asr #18 │ │ │ │ - andeq r0, r7, r2, lsr r9 │ │ │ │ - andeq r0, r7, lr, lsl r9 │ │ │ │ - andeq r0, r7, r0, lsl r9 │ │ │ │ - andeq r0, r7, r2, lsl #18 │ │ │ │ + andeq r0, r7, sl, ror #18 │ │ │ │ + andeq r0, r7, sl, asr r9 │ │ │ │ + andeq r0, r7, sl, asr #18 │ │ │ │ + andeq r0, r7, sl, lsr r9 │ │ │ │ + andeq r0, r7, r6, lsr #18 │ │ │ │ + andeq r0, r7, r8, lsl r9 │ │ │ │ + andeq r0, r7, sl, lsl #18 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - strdeq r0, [r7], -r6 │ │ │ │ - ldrdeq r0, [r7], -ip │ │ │ │ + strdeq r0, [r7], -lr │ │ │ │ + andeq r0, r7, r4, ror #17 │ │ │ │ andeq r7, r5, sl, ror lr │ │ │ │ andeq r7, r5, ip, ror #28 │ │ │ │ - @ instruction: 0x000708b2 │ │ │ │ - andeq r0, r7, r6, lsl #17 │ │ │ │ - andeq r0, r7, r6, ror r8 │ │ │ │ + @ instruction: 0x000708ba │ │ │ │ + andeq r0, r7, lr, lsl #17 │ │ │ │ + andeq r0, r7, lr, ror r8 │ │ │ │ ldmvs r2, {r2, r8, r9, fp, lr} │ │ │ │ bcs 194b0 │ │ │ │ tstcs r3, ip, lsl #30 │ │ │ │ ldmdavs r8, {r1, r8, sp} │ │ │ │ ldmdalt ip!, {r2, r3, r4, ip, sp, lr, pc}^ │ │ │ │ - andeq r0, r7, r8, lsl r8 │ │ │ │ + andeq r0, r7, r0, lsr #16 │ │ │ │ @ instruction: 0xf0072028 │ │ │ │ svclt 0x0000bb41 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb5f4e4 <__bss_end__@@Base+0xfeae1dfc> │ │ │ │ + bl feb5f4e4 <__bss_end__@@Base+0xfeae1df4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 34c28c <__bss_end__@@Base+0x2ceba4> │ │ │ │ + blmi 34c28c <__bss_end__@@Base+0x2ceb9c> │ │ │ │ stcmi 0, cr11, [sp], {131} @ 0x83 │ │ │ │ tstls r1, fp, ror r4 │ │ │ │ ldmdavs r8, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf00d6059 │ │ │ │ - blmi 2c761c <__bss_end__@@Base+0x249f34> │ │ │ │ + blmi 2c761c <__bss_end__@@Base+0x249f2c> │ │ │ │ svcvs 0x00804605 │ │ │ │ stmibvs r3!, {r2, r5, r6, r7, fp, ip, lr}^ │ │ │ │ stmdbvs r3!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ andcs r9, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x47982097 │ │ │ │ andlt r6, r3, r8, ror #26 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - blt 1d4438c <__bss_end__@@Base+0x1cc6ca4> │ │ │ │ - andeq r0, r7, r8, ror #15 │ │ │ │ + blt 1d4438c <__bss_end__@@Base+0x1cc6c9c> │ │ │ │ + strdeq r0, [r7], -r0 @ │ │ │ │ andeq r7, r5, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb5f534 <__bss_end__@@Base+0xfeae1e4c> │ │ │ │ + bl feb5f534 <__bss_end__@@Base+0xfeae1e44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 44c2dc <__bss_end__@@Base+0x3cebf4> │ │ │ │ + blmi 44c2dc <__bss_end__@@Base+0x3cebec> │ │ │ │ ldcmi 0, cr11, [r1], {131} @ 0x83 │ │ │ │ ldrbtmi r4, [fp], #-1557 @ 0xfffff9eb │ │ │ │ ldmdavs r8, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stc2 0, cr15, [r0], #52 @ 0x34 │ │ │ │ - bmi 3b4a10 <__bss_end__@@Base+0x337328> │ │ │ │ + bmi 3b4a10 <__bss_end__@@Base+0x337320> │ │ │ │ movwls r4, #5635 @ 0x1603 │ │ │ │ stmiapl r4!, {r7, r8, r9, sl, fp, sp, lr} │ │ │ │ ldrmi r6, [r0, r2, ror #19] │ │ │ │ andcs r6, r0, #11075584 @ 0xa90000 │ │ │ │ addsmi r6, r1, #100, 18 @ 0x190000 │ │ │ │ addcs fp, r3, ip, lsl #30 │ │ │ │ smlabbcs r1, r4, r0, r2 │ │ │ │ blls 5a1f0 │ │ │ │ andlt r6, r3, r8, asr sp │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - blt 11c43e8 <__bss_end__@@Base+0x1146d00> │ │ │ │ + blt 11c43e8 <__bss_end__@@Base+0x1146cf8> │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ - muleq r7, r6, r7 │ │ │ │ + muleq r7, lr, r7 │ │ │ │ andeq r7, r5, r4, ror r0 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb5f594 <__bss_end__@@Base+0xfeae1eac> │ │ │ │ + bl feb5f594 <__bss_end__@@Base+0xfeae1ea4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 40c33c <__bss_end__@@Base+0x38ec54> │ │ │ │ + blmi 40c33c <__bss_end__@@Base+0x38ec4c> │ │ │ │ ldcmi 0, cr11, [r0, #-524] @ 0xfffffdf4 │ │ │ │ ldrbtmi r4, [fp], #-1556 @ 0xfffff9ec │ │ │ │ ldrbtmi r6, [sp], #-2194 @ 0xfffff76e │ │ │ │ addsvs r6, sl, r8, lsl r8 │ │ │ │ stc2l 0, cr15, [lr], #-52 @ 0xffffffcc │ │ │ │ - bmi 3349f4 <__bss_end__@@Base+0x2b730c> │ │ │ │ + bmi 3349f4 <__bss_end__@@Base+0x2b7304> │ │ │ │ movwls r4, #5635 @ 0x1603 │ │ │ │ stmiapl sp!, {r7, r8, r9, sl, fp, sp, lr} │ │ │ │ ldrmi r6, [r0, sl, ror #19] │ │ │ │ stmiavs r1!, {r0, r2, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ addscs r2, r6, r0, lsl #4 │ │ │ │ blls 5a26c │ │ │ │ andlt r6, r3, r8, asr sp │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - blt 644444 <__bss_end__@@Base+0x5c6d5c> │ │ │ │ + blt 644444 <__bss_end__@@Base+0x5c6d54> │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ - andeq r0, r7, r6, lsr r7 │ │ │ │ + andeq r0, r7, lr, lsr r7 │ │ │ │ andeq r7, r5, r2, lsl r0 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb6affc <__bss_end__@@Base+0xfeaed914> │ │ │ │ + bl feb6affc <__bss_end__@@Base+0xfeaed90c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ @ instruction: 0x460ec09c │ │ │ │ addlt r4, r2, r6, lsr #22 │ │ │ │ stmdbmi r6!, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0x466a4615 │ │ │ │ mrc 4, 7, r4, cr0, cr9, {3} │ │ │ │ @@ -622,150 +622,150 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mcr 7, 1, pc, cr14, cr14, {7} @ │ │ │ │ ldmdbmi lr, {r4, r5, r8, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf7ff310c │ │ │ │ stmiblt r0, {r1, r2, r3, r6, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0074628 │ │ │ │ - bmi 6c653c <__bss_end__@@Base+0x648e54> │ │ │ │ + bmi 6c653c <__bss_end__@@Base+0x648e4c> │ │ │ │ ldrbtmi r4, [sl], #-2838 @ 0xfffff4ea │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, pc, lsl r1 │ │ │ │ - blhi c374c <__bss_end__@@Base+0x46064> │ │ │ │ + blhi c374c <__bss_end__@@Base+0x4605c> │ │ │ │ ldcl 13, cr11, [sp, #448] @ 0x1c0 │ │ │ │ vmov.f32 s15, #64 @ 0x3e000000 0.125 │ │ │ │ vsqrt.f32 s15, s16 │ │ │ │ svclt 0x0048fa10 │ │ │ │ bhi 43aa0 │ │ │ │ cdp 4, 15, cr13, cr4, cr10, {0} │ │ │ │ vsqrt.f32 s15, s17 │ │ │ │ svclt 0x00cafa10 │ │ │ │ - bhi 1a43f3c <__bss_end__@@Base+0x19c6854> │ │ │ │ - bhi 1a03f40 <__bss_end__@@Base+0x1986858> │ │ │ │ + bhi 1a43f3c <__bss_end__@@Base+0x19c684c> │ │ │ │ + bhi 1a03f40 <__bss_end__@@Base+0x1986850> │ │ │ │ bhi 43bb8 │ │ │ │ - beq 1243f48 <__bss_end__@@Base+0x11c6860> │ │ │ │ + beq 1243f48 <__bss_end__@@Base+0x11c6858> │ │ │ │ @ instruction: 0x46284631 │ │ │ │ stc2 0, cr15, [lr], #68 @ 0x44 │ │ │ │ @ instruction: 0xf7fee7d5 │ │ │ │ svclt 0x0000ee8e │ │ │ │ @ instruction: 0x00056fb4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r3, r0, asr #9 │ │ │ │ - andeq r0, r7, sl, lsr #13 │ │ │ │ + @ instruction: 0x000706b2 │ │ │ │ andeq r6, r5, r6, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb5f6b4 <__bss_end__@@Base+0xfeae1fcc> │ │ │ │ + bl feb5f6b4 <__bss_end__@@Base+0xfeae1fc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r8, ror #31 │ │ │ │ movwcs r4, #2619 @ 0xa3b │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi e8d0cc <__bss_end__@@Base+0xe0f9e4> │ │ │ │ + blmi e8d0cc <__bss_end__@@Base+0xe0f9dc> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ stmdbls r1, {r2, r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ cdpne 6, 8, cr4, cr11, cr4, {0} │ │ │ │ ldmdale r0, {r1, r3, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ ldmdbcs r4!, {r1, r2, r9, sl} │ │ │ │ svceq 0x000f0f0f │ │ │ │ andseq r0, lr, pc, lsl #30 │ │ │ │ vldr d20, [pc, #192] @ 85b4 │ │ │ │ ldrbtmi r0, [fp], #-2599 @ 0xfffff5d9 │ │ │ │ - beq 9c3b78 <__bss_end__@@Base+0x946490> │ │ │ │ + beq 9c3b78 <__bss_end__@@Base+0x946488> │ │ │ │ @ instruction: 0xf7ff681a │ │ │ │ qsub16mi pc, r0, r3 @ │ │ │ │ stc 7, cr15, [ip, #1016] @ 0x3f8 │ │ │ │ - blmi a5adb8 <__bss_end__@@Base+0x9dd6d0> │ │ │ │ + blmi a5adb8 <__bss_end__@@Base+0x9dd6c8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e257c <__bss_end__@@Base+0x64e94> │ │ │ │ + blls e257c <__bss_end__@@Base+0x64e8c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r6, r0, lsl #6 │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ tstcs ip, r6, lsr #22 │ │ │ │ - beq 743ca4 <__bss_end__@@Base+0x6c65bc> │ │ │ │ + beq 743ca4 <__bss_end__@@Base+0x6c65b4> │ │ │ │ ldc 4, cr4, [pc, #492] @ 8718 │ │ │ │ ldmdavs sl, {r2, r3, r4, r9, fp} │ │ │ │ @ instruction: 0xff5af7ff │ │ │ │ - blmi 8c24cc <__bss_end__@@Base+0x844de4> │ │ │ │ + blmi 8c24cc <__bss_end__@@Base+0x844ddc> │ │ │ │ ldcl 1, cr2, [pc, #20] @ 8550 │ │ │ │ ldrbtmi r0, [fp], #-2581 @ 0xfffff5eb │ │ │ │ - beq 603bc0 <__bss_end__@@Base+0x5864d8> │ │ │ │ + beq 603bc0 <__bss_end__@@Base+0x5864d0> │ │ │ │ @ instruction: 0xf7ff681a │ │ │ │ ldrb pc, [sl, pc, asr #30] @ │ │ │ │ ldrbtmi r4, [fp], #-2845 @ 0xfffff4e3 │ │ │ │ @ instruction: 0xf00d6818 │ │ │ │ msrlt (UNDEF: 56), fp │ │ │ │ - bge a3e5c <__bss_end__@@Base+0x26774> │ │ │ │ + bge a3e5c <__bss_end__@@Base+0x2676c> │ │ │ │ msrcc R9_usr, r0 │ │ │ │ - bl ffd4655c <__bss_end__@@Base+0xffcc8e74> │ │ │ │ + bl ffd4655c <__bss_end__@@Base+0xffcc8e6c> │ │ │ │ tstcs r4, r2, lsl #20 │ │ │ │ @ instruction: 0x46204b17 │ │ │ │ vldr s5, [pc] @ 8570 │ │ │ │ ldrbtmi r7, [fp], #-2573 @ 0xfffff5f3 │ │ │ │ - beq 1c3cf4 <__bss_end__@@Base+0x14660c> │ │ │ │ - beq 303bf8 <__bss_end__@@Base+0x286510> │ │ │ │ + beq 1c3cf4 <__bss_end__@@Base+0x146604> │ │ │ │ + beq 303bf8 <__bss_end__@@Base+0x286508> │ │ │ │ svclt 0x0018681a │ │ │ │ - beq 1a04144 <__bss_end__@@Base+0x1986a5c> │ │ │ │ + beq 1a04144 <__bss_end__@@Base+0x1986a54> │ │ │ │ @ instruction: 0xff30f7ff │ │ │ │ @ instruction: 0xf7fee7bb │ │ │ │ svclt 0x0000ee12 │ │ │ │ adcvs r7, sp, ip, ror #17 │ │ │ │ adc r7, sp, ip, ror #17 │ │ │ │ ldrmi r4, [ip], -r0 │ │ │ │ ldrgt r4, [ip], -r0 │ │ │ │ cdpne 5, 3, cr14, cr12, cr8, {0} │ │ │ │ teqpmi r3, #760 @ p-variant is OBSOLETE @ 0x2f8 │ │ │ │ bicscc fp, r6, #596 @ 0x254 │ │ │ │ strdeq r6, [r5], -r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r0, r7, r2, ror #11 │ │ │ │ + andeq r0, r7, sl, ror #11 │ │ │ │ andeq r6, r5, ip, lsr #29 │ │ │ │ - @ instruction: 0x000705b0 │ │ │ │ - muleq r7, sl, r5 │ │ │ │ - andeq r0, r7, sl, lsl #11 │ │ │ │ - andeq r0, r7, r6, ror #10 │ │ │ │ + @ instruction: 0x000705b8 │ │ │ │ + andeq r0, r7, r2, lsr #11 │ │ │ │ + muleq r7, r2, r5 │ │ │ │ + andeq r0, r7, lr, ror #10 │ │ │ │ @ instruction: 0x21214b03 │ │ │ │ ldrbtmi r6, [fp], #-2194 @ 0xfffff76e │ │ │ │ @ instruction: 0xf0116818 │ │ │ │ svclt 0x0000b8c5 │ │ │ │ - andeq r0, r7, r6, lsl #10 │ │ │ │ + andeq r0, r7, lr, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb5f7e8 <__bss_end__@@Base+0xfeae2100> │ │ │ │ + bl feb5f7e8 <__bss_end__@@Base+0xfeae20f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 24c5d0 <__bss_end__@@Base+0x1ceee8> │ │ │ │ + blmi 24c5d0 <__bss_end__@@Base+0x1ceee0> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blx 12c462e <__bss_end__@@Base+0x1246f46> │ │ │ │ + blx 12c462e <__bss_end__@@Base+0x1246f3e> │ │ │ │ tstlt r8, r1, lsl #4 │ │ │ │ umullscs pc, r0, r0, r8 @ │ │ │ │ andeq pc, r1, #130 @ 0x82 │ │ │ │ tstcs pc, r4, lsl #22 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ stmialt r8!, {r0, r4, ip, sp, lr, pc} │ │ │ │ - andeq r0, r7, r8, ror #9 │ │ │ │ - ldrdeq r0, [r7], -r0 @ │ │ │ │ + strdeq r0, [r7], -r0 @ │ │ │ │ + ldrdeq r0, [r7], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb5f824 <__bss_end__@@Base+0xfeae213c> │ │ │ │ + bl feb5f824 <__bss_end__@@Base+0xfeae2134> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdami fp, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ movwlt r4, #38008 @ 0x9478 │ │ │ │ andsle r2, r2, sp, lsl r9 │ │ │ │ @ instruction: 0x460a4b19 │ │ │ │ vst2.8 {d20,d22}, [pc :64], r9 │ │ │ │ ldrbtmi r7, [r9], #-3771 @ 0xfffff145 │ │ │ │ andsvs r5, r9, r3, asr #17 │ │ │ │ ldmdbmi r8, {r0, r1, r2, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8c32001 │ │ │ │ pop {sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4010 │ │ │ │ - blmi 538400 <__bss_end__@@Base+0x4bad18> │ │ │ │ + blmi 538400 <__bss_end__@@Base+0x4bad10> │ │ │ │ @ instruction: 0xc010f8d2 │ │ │ │ @ instruction: 0xf10c447b │ │ │ │ @ instruction: 0xf8c332ff │ │ │ │ ldmdavs r8, {r4, r8, lr, pc} │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ ldmdalt r8!, {r0, r4, ip, sp, lr, pc}^ │ │ │ │ ldmdbvs r2, {r1, r2, r3, r8, r9, fp, lr} │ │ │ │ @@ -778,16 +778,16 @@ │ │ │ │ @ instruction: 0xf01b4010 │ │ │ │ svclt 0x0000bf7f │ │ │ │ andeq r6, r5, ip, lsl #27 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq ip, r3, r6, asr #7 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq ip, r3, r8, asr #7 │ │ │ │ - andeq r0, r7, r8, ror r4 │ │ │ │ - andeq r0, r7, r0, ror #8 │ │ │ │ + andeq r0, r7, r0, lsl #9 │ │ │ │ + andeq r0, r7, r8, ror #8 │ │ │ │ andeq ip, r3, r2, ror r3 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ stmiami sl, {r1, r2, r7, ip, sp, pc}^ │ │ │ │ @ instruction: 0x4ccaa904 │ │ │ │ @@ -861,15 +861,15 @@ │ │ │ │ strtmi r6, [r8], -r3, asr #17 │ │ │ │ @ instruction: 0xf8c44479 │ │ │ │ @ instruction: 0xf0373140 │ │ │ │ ldmibmi r7, {r0, r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r6, [r8], -r3, asr #17 │ │ │ │ @ instruction: 0xf8c44479 │ │ │ │ @ instruction: 0xf0373144 │ │ │ │ - bmi fe547c00 <__bss_end__@@Base+0xfe4ca518> │ │ │ │ + bmi fe547c00 <__bss_end__@@Base+0xfe4ca510> │ │ │ │ smlalbteq pc, r8, r4, r8 @ │ │ │ │ @ instruction: 0x46334638 │ │ │ │ andls pc, r2, r8, asr r8 @ │ │ │ │ @ instruction: 0xf5094a91 │ │ │ │ @ instruction: 0xf5095792 │ │ │ │ ldrcc r5, [ip, -r5, lsr #12] │ │ │ │ @ instruction: 0x4639361f │ │ │ │ @@ -880,23 +880,23 @@ │ │ │ │ @ instruction: 0x0114f8d4 │ │ │ │ tstcc sl, sp, lsl r3 │ │ │ │ ldcl 7, cr15, [lr], #1016 @ 0x3f8 │ │ │ │ lslpl pc, r9, #10 @ │ │ │ │ @ instruction: 0xf8d44652 │ │ │ │ tstcc sl, r8, lsl r1 │ │ │ │ @ instruction: 0xf7fe2300 │ │ │ │ - bmi fe103c20 <__bss_end__@@Base+0xfe086538> │ │ │ │ + bmi fe103c20 <__bss_end__@@Base+0xfe086530> │ │ │ │ @ instruction: 0xf8d44631 │ │ │ │ ldrbtmi r0, [sl], #-288 @ 0xfffffee0 │ │ │ │ @ instruction: 0xf7fe2300 │ │ │ │ - bmi fe043c10 <__bss_end__@@Base+0xfdfc6528> │ │ │ │ + bmi fe043c10 <__bss_end__@@Base+0xfdfc6520> │ │ │ │ @ instruction: 0xf8d44631 │ │ │ │ ldrbtmi r0, [sl], #-292 @ 0xfffffedc │ │ │ │ @ instruction: 0xf7fe2300 │ │ │ │ - bmi 1f83c00 <__bss_end__@@Base+0x1f06518> │ │ │ │ + bmi 1f83c00 <__bss_end__@@Base+0x1f06510> │ │ │ │ @ instruction: 0xf8d44631 │ │ │ │ ldrbtmi r0, [sl], #-296 @ 0xfffffed8 │ │ │ │ @ instruction: 0xf7fe2300 │ │ │ │ @ instruction: 0x4631ecde │ │ │ │ movwcs r4, #2681 @ 0xa79 │ │ │ │ @ instruction: 0xf5094e79 │ │ │ │ @ instruction: 0xf8d45af3 │ │ │ │ @@ -949,43 +949,43 @@ │ │ │ │ mcrcs 12, 0, lr, cr3, cr10, {3} │ │ │ │ stmdbmi sl, {r0, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ mrrc2 0, 3, pc, r8, cr7 @ │ │ │ │ movwcs r4, #2632 @ 0xa48 │ │ │ │ ldrtmi r6, [r9], -r0, asr #17 │ │ │ │ @ instruction: 0xf7fe447a │ │ │ │ - blmi 11c3b0c <__bss_end__@@Base+0x1146424> │ │ │ │ + blmi 11c3b0c <__bss_end__@@Base+0x114641c> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0x3000f9b3 │ │ │ │ eorsle r2, sp, r3, lsl #22 │ │ │ │ ldrdcc pc, [r8, #-132] @ 0xffffff7c │ │ │ │ @ instruction: 0xf7fe68d8 │ │ │ │ - bmi 108315c <__bss_end__@@Base+0x1005a74> │ │ │ │ + bmi 108315c <__bss_end__@@Base+0x1005a6c> │ │ │ │ msrpl CPSR_sc, r9, lsl #10 │ │ │ │ teqpeq r0, r4 @ @ p-variant is OBSOLETE │ │ │ │ movwcs r4, #1146 @ 0x47a │ │ │ │ @ instruction: 0xf7fe311f │ │ │ │ - blmi f83ae0 <__bss_end__@@Base+0xf063f8> │ │ │ │ + blmi f83ae0 <__bss_end__@@Base+0xf063f0> │ │ │ │ ldcmi 1, cr2, [sp], #-8 │ │ │ │ @ instruction: 0xf858447c │ │ │ │ movwls r3, #12291 @ 0x3003 │ │ │ │ @ instruction: 0xf8d4461a │ │ │ │ @ instruction: 0xf0070114 │ │ │ │ - blmi e87eac <__bss_end__@@Base+0xe0a7c4> │ │ │ │ + blmi e87eac <__bss_end__@@Base+0xe0a7bc> │ │ │ │ @ instruction: 0xf8d42103 │ │ │ │ @ instruction: 0xf8580118 │ │ │ │ movwls r3, #12291 @ 0x3003 │ │ │ │ @ instruction: 0xf007461a │ │ │ │ andcs pc, r0, #3648 @ 0xe40 │ │ │ │ subcs pc, ip, #196, 16 @ 0xc40000 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ tstcs r0, r2, lsr sl │ │ │ │ smlabtcc ip, r4, r8, pc @ │ │ │ │ tstpcc r0, r4, asr #17 @ p-variant is OBSOLETE │ │ │ │ - blmi 359bb4 <__bss_end__@@Base+0x2dc4cc> │ │ │ │ + blmi 359bb4 <__bss_end__@@Base+0x2dc4c4> │ │ │ │ smlalbbne pc, ip, r4, r8 @ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r7, lsl #2 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ ldrdeq pc, [ip, -r4]! │ │ │ │ @@ -995,15 +995,15 @@ │ │ │ │ andeq r6, r5, r8, ror #25 │ │ │ │ andeq r9, r5, r6, ror #29 │ │ │ │ ldrdeq r9, [r5], -sl │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r5, ip, asr #25 │ │ │ │ @ instruction: 0xffffff2b │ │ │ │ ldrdeq ip, [r3], -r2 │ │ │ │ - @ instruction: 0x000703b4 │ │ │ │ + @ instruction: 0x000703bc │ │ │ │ andeq ip, r3, r6, lsl r3 │ │ │ │ andeq ip, r3, r4, lsl r3 │ │ │ │ andeq ip, r3, r4, lsl r3 │ │ │ │ andeq ip, r3, r4, lsl r3 │ │ │ │ andeq ip, r3, r4, lsl r3 │ │ │ │ andeq ip, r3, r8, lsl r3 │ │ │ │ andeq ip, r3, r8, lsl r3 │ │ │ │ @@ -1023,15 +1023,15 @@ │ │ │ │ @ instruction: 0xfffffc21 │ │ │ │ @ instruction: 0xfffff9bb │ │ │ │ andeq ip, r3, r6, lsr #3 │ │ │ │ @ instruction: 0xfffff97d │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ @ instruction: 0xfffff93d │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andeq r0, r7, ip, asr #2 │ │ │ │ + andeq r0, r7, r4, asr r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r6, [r5], -r0 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldrmi fp, [r0], r6, lsl #1 │ │ │ │ @@ -1048,64 +1048,64 @@ │ │ │ │ stmdbge r3, {r0, r1, r5, r7, r8, fp, sp, lr} │ │ │ │ @ instruction: 0x47982098 │ │ │ │ blcs 6f6e0 │ │ │ │ stmibvs r3!, {r0, r2, r3, r4, r5, ip, lr, pc} │ │ │ │ addscs sl, r6, r4, lsl #18 │ │ │ │ stmdbls r4, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ addmi r6, fp, #3866624 @ 0x3b0000 │ │ │ │ - bmi 8bcf9c <__bss_end__@@Base+0x83f8b4> │ │ │ │ + bmi 8bcf9c <__bss_end__@@Base+0x83f8ac> │ │ │ │ ldrbtmi r4, [sl], #-2847 @ 0xfffff4e1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, pc, lsr #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ svcvs 0x00a04b1a │ │ │ │ stmibvs r3!, {r2, r3, r5, r6, r7, fp, ip, lr}^ │ │ │ │ stmibvs r3!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmdbge r2, {r0, r1, r2, r4, r7, sp} │ │ │ │ - blls 9a974 <__bss_end__@@Base+0x1d28c> │ │ │ │ + blls 9a974 <__bss_end__@@Base+0x1d284> │ │ │ │ ldmle r7, {r1, r8, r9, fp, sp}^ │ │ │ │ ldmdavs r2, {r0, r9, fp, ip, pc} │ │ │ │ smullsle r4, r3, r3, r2 │ │ │ │ ldmvs r0!, {r2, r4, r9, fp, lr}^ │ │ │ │ - bvs fec9edcc <__bss_end__@@Base+0xfec216e4> │ │ │ │ + bvs fec9edcc <__bss_end__@@Base+0xfec216dc> │ │ │ │ mvnspl pc, r1, lsl #10 │ │ │ │ ldmvs r2, {r3, r8, ip, sp} │ │ │ │ eorcs pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf7fe2300 │ │ │ │ ldmib sp, {r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ andsvs r2, r3, r1, lsl #6 │ │ │ │ andcs lr, r0, #50855936 @ 0x3080000 │ │ │ │ strbmi fp, [r0], -r9, asr #5 │ │ │ │ - b 1c6b44 <__bss_end__@@Base+0x14945c> │ │ │ │ + b 1c6b44 <__bss_end__@@Base+0x149454> │ │ │ │ eorsvs r9, fp, r4, lsl #22 │ │ │ │ strbmi lr, [r0], -r9, asr #15 │ │ │ │ stmdb r6, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fee7c5 │ │ │ │ svclt 0x0000eb2a │ │ │ │ andeq r6, r5, lr, lsl #18 │ │ │ │ andeq r6, r5, sl, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ andeq r6, r5, lr, asr #17 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb5fd80 <__bss_end__@@Base+0xfeae2698> │ │ │ │ + bl feb5fd80 <__bss_end__@@Base+0xfeae2690> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi fef4caa8 <__bss_end__@@Base+0xfeecf3c0> │ │ │ │ - blmi fef74db0 <__bss_end__@@Base+0xfeef76c8> │ │ │ │ + bmi fef4caa8 <__bss_end__@@Base+0xfeecf3b8> │ │ │ │ + blmi fef74db0 <__bss_end__@@Base+0xfeef76c0> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r4, [sp], #-3516 @ 0xfffff244 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ @ instruction: 0xf02d0300 │ │ │ │ @ instruction: 0xf02df9af │ │ │ │ stmdacs r0, {r0, r2, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi fedfd0b0 <__bss_end__@@Base+0xfed7f9c8> │ │ │ │ + blmi fedfd0b0 <__bss_end__@@Base+0xfed7f9c0> │ │ │ │ subvc pc, lr, #73400320 @ 0x4600000 │ │ │ │ eorcc pc, r0, #196, 4 @ 0x4000000c │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ andsvs r1, ip, ip, asr #2 │ │ │ │ mlale r9, r1, r2, r4 │ │ │ │ vmovmi.u16 r4, d19[2] │ │ │ │ ldrbtmi r4, [lr], #-1147 @ 0xfffffb85 │ │ │ │ @@ -1115,23 +1115,23 @@ │ │ │ │ @ instruction: 0xf7fe8022 │ │ │ │ stmibmi lr!, {r5, r6, sl, fp, sp, lr, pc} │ │ │ │ movwcs r4, #1540 @ 0x604 │ │ │ │ @ instruction: 0xf8d64622 │ │ │ │ stmdapl r9!, {r2, r3, r4, r8}^ │ │ │ │ mvnpl pc, r1, lsl #10 │ │ │ │ @ instruction: 0xf7fe310f │ │ │ │ - bmi fea833a4 <__bss_end__@@Base+0xfea05cbc> │ │ │ │ + bmi fea833a4 <__bss_end__@@Base+0xfea05cb4> │ │ │ │ ldrbtmi r4, [sl], #-2978 @ 0xfffff45e │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ teqphi r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ andlt r4, r9, r0, lsr #12 │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ - bllt bc6c0c <__bss_end__@@Base+0xb49524> │ │ │ │ + bllt bc6c0c <__bss_end__@@Base+0xb4951c> │ │ │ │ ldrsbne pc, [r0, #-131] @ 0xffffff7d @ │ │ │ │ rsbpl pc, r1, #73400320 @ 0x4600000 │ │ │ │ rsbcs pc, r5, #1879048204 @ 0x7000000c │ │ │ │ @ instruction: 0xd1cd4291 │ │ │ │ ldrhcc pc, [r4, #-131] @ 0xffffff7d @ │ │ │ │ bicle r2, r9, r1, ror #22 │ │ │ │ mrcmi 0, 4, lr, cr11, cr7, {5} │ │ │ │ @@ -1140,15 +1140,15 @@ │ │ │ │ mrrc2 0, 0, pc, lr, cr13 @ │ │ │ │ @ instruction: 0x71a6f506 │ │ │ │ tstls r3, r7, lsl #12 │ │ │ │ @ instruction: 0xf7fe6034 │ │ │ │ stmdacs r0, {r2, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ rscshi pc, r1, r0, asr #32 │ │ │ │ @ instruction: 0xf00d4620 │ │ │ │ - bmi fe4c6cc4 <__bss_end__@@Base+0xfe4495dc> │ │ │ │ + bmi fe4c6cc4 <__bss_end__@@Base+0xfe4495d4> │ │ │ │ @ instruction: 0x3094f8d0 │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ cdpne 2, 1, cr9, cr14, cr3, {0} │ │ │ │ @ instruction: 0x2601bf18 │ │ │ │ ldrdeq pc, [r4, -r2]! │ │ │ │ stcl 7, cr15, [r8], #1016 @ 0x3f8 │ │ │ │ @ instruction: 0xf0404286 │ │ │ │ @@ -1160,15 +1160,15 @@ │ │ │ │ addmi r9, r3, #3072 @ 0xc00 │ │ │ │ adcshi pc, sp, r0, asr #32 │ │ │ │ svcvs 0x00a04b85 │ │ │ │ stmiapl sp!, {r0, r2, r7, r9, sl, fp, lr}^ │ │ │ │ stmibvs fp!, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmibvs fp!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ addcs sl, r3, r6, lsl #18 │ │ │ │ - blls 19ab08 <__bss_end__@@Base+0x11d420> │ │ │ │ + blls 19ab08 <__bss_end__@@Base+0x11d418> │ │ │ │ ldrdeq pc, [ip, -r6]! │ │ │ │ @ instruction: 0xf00343db │ │ │ │ @ instruction: 0xf7fe0501 │ │ │ │ addmi lr, r5, #50688 @ 0xc600 │ │ │ │ addshi pc, sp, r0, asr #32 │ │ │ │ @ instruction: 0xf8d44e7c │ │ │ │ ldrbtmi r3, [lr], #-200 @ 0xffffff38 │ │ │ │ @@ -1190,47 +1190,47 @@ │ │ │ │ vadd.f32 q10, q0, │ │ │ │ cdpvs 1, 6, cr3, cr0, cr1, {1} │ │ │ │ ldrbtmi sl, [sp], #-2565 @ 0xfffff5fb │ │ │ │ ldmda lr, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d59905 │ │ │ │ tstcc r1, r0, lsl r1 │ │ │ │ @ instruction: 0xd14c4299 │ │ │ │ - bge 11c6bc <__bss_end__@@Base+0x9efd4> │ │ │ │ + bge 11c6bc <__bss_end__@@Base+0x9efcc> │ │ │ │ msrcc R9_fiq, r0 │ │ │ │ ldrbtmi r6, [lr], #-3680 @ 0xfffff1a0 │ │ │ │ ldmda r0, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - beq 1443a4 <__bss_end__@@Base+0xc6cbc> │ │ │ │ + beq 1443a4 <__bss_end__@@Base+0xc6cb4> │ │ │ │ teqpeq r4, r6 @ @ p-variant is OBSOLETE │ │ │ │ - blx fe6c4d56 <__bss_end__@@Base+0xfe64766e> │ │ │ │ + blx fe6c4d56 <__bss_end__@@Base+0xfe647666> │ │ │ │ vpmax.s8 d26, d0, d4 │ │ │ │ cdpvs 1, 6, cr3, cr0, cr10, {1} │ │ │ │ stmda r4, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - beq 1443bc <__bss_end__@@Base+0xc6cd4> │ │ │ │ + beq 1443bc <__bss_end__@@Base+0xc6ccc> │ │ │ │ teqpeq r8, r6 @ @ p-variant is OBSOLETE │ │ │ │ - blx fe3c4d6e <__bss_end__@@Base+0xfe347686> │ │ │ │ - bge 1246d4 <__bss_end__@@Base+0xa6fec> │ │ │ │ + blx fe3c4d6e <__bss_end__@@Base+0xfe34767e> │ │ │ │ + bge 1246d4 <__bss_end__@@Base+0xa6fe4> │ │ │ │ cmppvc r9, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ svc 0x00f8f7fd │ │ │ │ - beq 1443d4 <__bss_end__@@Base+0xc6cec> │ │ │ │ - bvc fe5044bc <__bss_end__@@Base+0xfe486dd4> │ │ │ │ - beq 1a04838 <__bss_end__@@Base+0x1987150> │ │ │ │ - blx 444930 <__bss_end__@@Base+0x3c7248> │ │ │ │ + beq 1443d4 <__bss_end__@@Base+0xc6ce4> │ │ │ │ + bvc fe5044bc <__bss_end__@@Base+0xfe486dcc> │ │ │ │ + beq 1a04838 <__bss_end__@@Base+0x1987148> │ │ │ │ + blx 444930 <__bss_end__@@Base+0x3c7240> │ │ │ │ ldclmi 1, cr13, [r4, #-500] @ 0xfffffe0c │ │ │ │ cmppvc sl, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ vmulvs.f32 s21, s0, s8 │ │ │ │ @ instruction: 0xf7fd447d │ │ │ │ vldr , [sp, #416] @ 0x1a0 │ │ │ │ @ instruction: 0xf8d50a04 │ │ │ │ @ instruction: 0xf0070140 │ │ │ │ vldr d31, [r4, #452] @ 0x1c4 │ │ │ │ @ instruction: 0xf8d57a20 │ │ │ │ cdp 1, 15, cr0, cr13, cr4, {2} │ │ │ │ vnmla.f32 s14, s15, s15 │ │ │ │ @ instruction: 0xf0071a90 │ │ │ │ - bmi 1287c54 <__bss_end__@@Base+0x120a56c> │ │ │ │ + bmi 1287c54 <__bss_end__@@Base+0x120a564> │ │ │ │ ldrbtmi r4, [sl], #-2871 @ 0xfffff4c9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r9, r2, ror #2 │ │ │ │ @ instruction: 0xf8d5bdf0 │ │ │ │ andcs r0, r0, #20, 2 │ │ │ │ @@ -1241,38 +1241,38 @@ │ │ │ │ andcs r0, r0, #24, 2 │ │ │ │ stc 7, cr15, [r2], #1012 @ 0x3f4 │ │ │ │ @ instruction: 0x3098f8d4 │ │ │ │ @ instruction: 0xf8c53301 │ │ │ │ str r3, [pc, ip, lsl #2] │ │ │ │ ldrdne pc, [r8], #132 @ 0x84 │ │ │ │ @ instruction: 0xf8d62200 │ │ │ │ - bne fe2492ac <__bss_end__@@Base+0xfe1cbbc4> │ │ │ │ + bne fe2492ac <__bss_end__@@Base+0xfe1cbbbc> │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ ldm r2!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbls r6, {r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d62200 │ │ │ │ bicmi r0, r9, #44, 2 │ │ │ │ tstpeq r1, r1 @ p-variant is OBSOLETE │ │ │ │ stmia r8!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf894e758 │ │ │ │ andcs r1, r0, #144 @ 0x90 │ │ │ │ ldrdeq pc, [r0, -r6]! │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bls 102b04 <__bss_end__@@Base+0x8541c> │ │ │ │ + bls 102b04 <__bss_end__@@Base+0x85414> │ │ │ │ @ instruction: 0x1094f8d4 │ │ │ │ ldrdeq pc, [r4, -r2]! │ │ │ │ - bne fe251628 <__bss_end__@@Base+0xfe1d3f40> │ │ │ │ + bne fe251628 <__bss_end__@@Base+0xfe1d3f38> │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ ldm r4, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blmi 982ab8 <__bss_end__@@Base+0x9053d0> │ │ │ │ + blmi 982ab8 <__bss_end__@@Base+0x9053c8> │ │ │ │ strdcs r2, [r1, -pc] │ │ │ │ ldrbtmi r9, [fp], #-2051 @ 0xfffff7fd │ │ │ │ @ instruction: 0xf7fe9700 │ │ │ │ ldrtmi lr, [r8], -ip, lsr #26 │ │ │ │ - bl a46e40 <__bss_end__@@Base+0x9c9758> │ │ │ │ + bl a46e40 <__bss_end__@@Base+0x9c9750> │ │ │ │ @ instruction: 0x46044912 │ │ │ │ strtmi r2, [r2], -r0, lsl #6 │ │ │ │ @ instruction: 0x011cf8d6 │ │ │ │ @ instruction: 0xf5015869 │ │ │ │ smlattcc pc, fp, r1, r5 │ │ │ │ ldm r4!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ @@ -1281,37 +1281,37 @@ │ │ │ │ stc 1, cr0, [r6, #240] @ 0xf0 │ │ │ │ @ instruction: 0xf0070a93 │ │ │ │ @ instruction: 0xe77afafb │ │ │ │ ldmib sl, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq r6, r5, sl, lsr #16 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r5, r6, lsr #16 │ │ │ │ - andeq pc, r6, r4, lsr #30 │ │ │ │ + andeq pc, r6, ip, lsr #30 │ │ │ │ andeq fp, r3, r8, lsr pc │ │ │ │ - andeq pc, r6, r2, lsl pc @ │ │ │ │ + andeq pc, r6, sl, lsl pc @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r6, r5, r2, asr #15 │ │ │ │ - andeq pc, r6, r2, lsr #29 │ │ │ │ - andeq pc, r6, sl, ror lr @ │ │ │ │ - andeq pc, r6, ip, asr lr @ │ │ │ │ + andeq pc, r6, sl, lsr #29 │ │ │ │ + andeq pc, r6, r2, lsl #29 │ │ │ │ + andeq pc, r6, r4, ror #28 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - andeq pc, r6, r0, asr #28 │ │ │ │ - andeq pc, r6, r6, lsl lr @ │ │ │ │ - strdeq pc, [r6], -ip │ │ │ │ - andeq pc, r6, lr, asr #27 │ │ │ │ - @ instruction: 0x0006fdb2 │ │ │ │ - andeq pc, r6, r0, ror #26 │ │ │ │ + andeq pc, r6, r8, asr #28 │ │ │ │ + andeq pc, r6, lr, lsl lr @ │ │ │ │ + andeq pc, r6, r4, lsl #28 │ │ │ │ + ldrdeq pc, [r6], -r6 │ │ │ │ + @ instruction: 0x0006fdba │ │ │ │ + andeq pc, r6, r8, ror #26 │ │ │ │ andeq r6, r5, r6, lsl r6 │ │ │ │ andeq fp, r3, sl, ror lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ - bmi 1eda734 <__bss_end__@@Base+0x1e5d04c> │ │ │ │ - blmi 1eda75c <__bss_end__@@Base+0x1e5d074> │ │ │ │ + bmi 1eda734 <__bss_end__@@Base+0x1e5d044> │ │ │ │ + blmi 1eda75c <__bss_end__@@Base+0x1e5d06c> │ │ │ │ addslt r4, r1, sl, ror r4 │ │ │ │ strmi r4, [ip], -r7, lsl #12 │ │ │ │ vmax.s8 d20, d0, d24 │ │ │ │ ldmpl r3, {r0, r1, r3, r7, r8, ip, sp}^ │ │ │ │ @ instruction: 0xf8ddaa06 │ │ │ │ ldmdavs fp, {r3, r5, r6, sp, pc} │ │ │ │ @ instruction: 0xf04f930f │ │ │ │ @@ -1319,36 +1319,36 @@ │ │ │ │ movwcc lr, #27085 @ 0x69cd │ │ │ │ @ instruction: 0x73aff44f │ │ │ │ movwcc lr, #35277 @ 0x89cd │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ tstlt fp, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf7fd9305 │ │ │ │ @ instruction: 0xf44fee9a │ │ │ │ - bge 1e54b0 <__bss_end__@@Base+0x167dc8> │ │ │ │ + bge 1e54b0 <__bss_end__@@Base+0x167dc0> │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ - bge 24497c <__bss_end__@@Base+0x1c7294> │ │ │ │ + bge 24497c <__bss_end__@@Base+0x1c728c> │ │ │ │ orrcc pc, r5, r0, asr #4 │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ - bge 284970 <__bss_end__@@Base+0x207288> │ │ │ │ + bge 284970 <__bss_end__@@Base+0x207280> │ │ │ │ vmax.s8 d20, d16, d0 │ │ │ │ strtmi r3, [r8], -r6, lsl #3 │ │ │ │ @ instruction: 0x9190f8df │ │ │ │ mcr 7, 4, pc, cr4, cr13, {7} @ │ │ │ │ vmin.s8 q10, q0, q5 │ │ │ │ - b 215578 <__bss_end__@@Base+0x197e90> │ │ │ │ + b 215578 <__bss_end__@@Base+0x197e88> │ │ │ │ strtmi r0, [r8], -r0, lsl #16 │ │ │ │ @ instruction: 0xf7fd44f9 │ │ │ │ - bge 2c494c <__bss_end__@@Base+0x247264> │ │ │ │ + bge 2c494c <__bss_end__@@Base+0x24725c> │ │ │ │ orrcc pc, sp, r0, asr #4 │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ @ instruction: 0xf240ee76 │ │ │ │ strtmi r3, [r8], -r7, lsl #3 │ │ │ │ @ instruction: 0xf7fdaa0b │ │ │ │ ldrbeq lr, [r1, #3696]! @ 0xe70 │ │ │ │ - blmi 163e3a8 <__bss_end__@@Base+0x15c0cc0> │ │ │ │ + blmi 163e3a8 <__bss_end__@@Base+0x15c0cb8> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0x73b2f503 │ │ │ │ eorscc pc, r4, r7, asr #16 │ │ │ │ biceq lr, r4, #7168 @ 0x1c00 │ │ │ │ @ instruction: 0xf8db3401 │ │ │ │ subsvs r2, sl, r0 │ │ │ │ movwne pc, #966 @ 0x3c6 @ │ │ │ │ @@ -1357,288 +1357,288 @@ │ │ │ │ blcs 9ba4 │ │ │ │ vmla.f , q3, d0[1] │ │ │ │ @ instruction: 0xf1b81340 │ │ │ │ svclt 0x00140f01 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ blcs 9bb8 │ │ │ │ @ instruction: 0x0772d171 │ │ │ │ - blmi 123e3f8 <__bss_end__@@Base+0x11c0d10> │ │ │ │ + blmi 123e3f8 <__bss_end__@@Base+0x11c0d08> │ │ │ │ sbceq lr, r4, #7168 @ 0x1c00 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ movwpl pc, #5379 @ 0x1503 @ │ │ │ │ @ instruction: 0xf8473323 │ │ │ │ - blls 2950a0 <__bss_end__@@Base+0x2179b8> │ │ │ │ - blx fecd5fd8 <__bss_end__@@Base+0xfec588f0> │ │ │ │ + blls 2950a0 <__bss_end__@@Base+0x2179b0> │ │ │ │ + blx fecd5fd8 <__bss_end__@@Base+0xfec588e8> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ sbfxeq r6, r3, #0, #20 │ │ │ │ - blmi ffd024 <__bss_end__@@Base+0xf7f93c> │ │ │ │ + blmi ffd024 <__bss_end__@@Base+0xf7f934> │ │ │ │ sbceq lr, r4, #7168 @ 0x1c00 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ movwpl pc, #5379 @ 0x1503 @ │ │ │ │ @ instruction: 0xf8473332 │ │ │ │ ldmib sp, {r2, r4, r5, ip, sp}^ │ │ │ │ strcc r3, [r1], #-262 @ 0xfffffefa │ │ │ │ svclt 0x0014430b │ │ │ │ movwcs r2, #13057 @ 0x3301 │ │ │ │ @ instruction: 0xf1ba6053 │ │ │ │ andle r0, r3, r0, lsl #30 │ │ │ │ movwcs lr, #35293 @ 0x89dd │ │ │ │ movwcs lr, #2506 @ 0x9ca │ │ │ │ - blmi bdb8e0 <__bss_end__@@Base+0xb5e1f8> │ │ │ │ + blmi bdb8e0 <__bss_end__@@Base+0xb5e1f0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 3e3084 <__bss_end__@@Base+0x36599c> │ │ │ │ + blls 3e3084 <__bss_end__@@Base+0x365994> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r0, r0, lsl #6 │ │ │ │ andslt r4, r1, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blls 32f45c <__bss_end__@@Base+0x2b1d74> │ │ │ │ - bne 16ef868 <__bss_end__@@Base+0x1672180> │ │ │ │ + blls 32f45c <__bss_end__@@Base+0x2b1d6c> │ │ │ │ + bne 16ef868 <__bss_end__@@Base+0x1672178> │ │ │ │ movwcc r4, #7467 @ 0x1d2b │ │ │ │ movwls r9, #33536 @ 0x8300 │ │ │ │ - blls 39a234 <__bss_end__@@Base+0x31cb4c> │ │ │ │ + blls 39a234 <__bss_end__@@Base+0x31cb44> │ │ │ │ tstls r2, r8, lsr #12 │ │ │ │ - bne fe6d144c <__bss_end__@@Base+0xfe653d64> │ │ │ │ + bne fe6d144c <__bss_end__@@Base+0xfe653d5c> │ │ │ │ movwcc r9, #4611 @ 0x1203 │ │ │ │ movwls r9, #37633 @ 0x9301 │ │ │ │ - blmi 9518cc <__bss_end__@@Base+0x8d41e4> │ │ │ │ + blmi 9518cc <__bss_end__@@Base+0x8d41dc> │ │ │ │ @ instruction: 0xf7fe447b │ │ │ │ - blmi 8040dc <__bss_end__@@Base+0x7869f4> │ │ │ │ + blmi 8040dc <__bss_end__@@Base+0x7869ec> │ │ │ │ @ instruction: 0xf8599805 │ │ │ │ vhadd.s8 d3, d3, d3 │ │ │ │ @ instruction: 0xf84713d5 │ │ │ │ - bl 1d513c <__bss_end__@@Base+0x157a54> │ │ │ │ + bl 1d513c <__bss_end__@@Base+0x157a4c> │ │ │ │ strcc r0, [r1], #-964 @ 0xfffffc3c │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, sp, lr} │ │ │ │ stcvs 0, cr13, [r3, #596] @ 0x254 │ │ │ │ strhtne pc, [ip], -sp @ │ │ │ │ - blls 3a34e8 <__bss_end__@@Base+0x325e00> │ │ │ │ + blls 3a34e8 <__bss_end__@@Base+0x325df8> │ │ │ │ @ instruction: 0xf8bd1ad2 │ │ │ │ bcc 55118 │ │ │ │ movwcs r9, #768 @ 0x300 │ │ │ │ andslt r9, r2, #67108864 @ 0x4000000 │ │ │ │ strhtcc pc, [r0], -sp @ │ │ │ │ ldc 7, cr15, [r8, #1012]! @ 0x3f4 │ │ │ │ - blmi 542ea8 <__bss_end__@@Base+0x4c57c0> │ │ │ │ + blmi 542ea8 <__bss_end__@@Base+0x4c57b8> │ │ │ │ @ instruction: 0xf10200e2 │ │ │ │ ldrtmi r0, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ @ instruction: 0x0c05eb07 │ │ │ │ @ instruction: 0xf8599808 │ │ │ │ @ instruction: 0xf5033003 │ │ │ │ mvncc r7, #-2147483626 @ 0x80000016 │ │ │ │ eorsne pc, r4, r7, asr #16 │ │ │ │ subsvs r3, r0, r2, lsl #8 │ │ │ │ - blls 25d6ac <__bss_end__@@Base+0x1dffc4> │ │ │ │ + blls 25d6ac <__bss_end__@@Base+0x1dffbc> │ │ │ │ andcc pc, r4, ip, asr #17 │ │ │ │ @ instruction: 0xf7fee777 │ │ │ │ svclt 0x0000e874 │ │ │ │ ldrdeq r6, [r5], -r4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r5, r4, ror #8 │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r6, r5, r4, lsr #7 │ │ │ │ - andeq pc, r6, ip, ror #25 │ │ │ │ + strdeq pc, [r6], -r4 │ │ │ │ @ instruction: 0x0003bab4 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb602f8 <__bss_end__@@Base+0xfeae2c10> │ │ │ │ + bl feb602f8 <__bss_end__@@Base+0xfeae2c08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r0, ror #31 │ │ │ │ rsbcs r4, r4, #7680 @ 0x1e00 │ │ │ │ ldrbtmi r4, [ip], #-3358 @ 0xfffff2e2 │ │ │ │ @ instruction: 0xf8ad4b1e │ │ │ │ ldrbtmi r2, [sp], #-8 │ │ │ │ andcs pc, sl, sp, lsr #17 │ │ │ │ stmiapl r2!, {r2, r3, r4, r9, fp, lr} │ │ │ │ @ instruction: 0xf104460c │ │ │ │ ldmdavs r2, {r3, r9, sl} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ andcs r0, r0, #0, 4 │ │ │ │ - blge 9f4d0 <__bss_end__@@Base+0x21de8> │ │ │ │ + blge 9f4d0 <__bss_end__@@Base+0x21de0> │ │ │ │ @ instruction: 0xf10d9201 │ │ │ │ movwls r0, #522 @ 0x20a │ │ │ │ mvneq pc, #1073741824 @ 0x40000000 │ │ │ │ cmppvc sl, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ ldmda r2, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svcne 0x0004f854 │ │ │ │ adcsmi fp, r4, #1720320 @ 0x1a4000 │ │ │ │ - bmi 43d934 <__bss_end__@@Base+0x3c024c> │ │ │ │ + bmi 43d934 <__bss_end__@@Base+0x3c0244> │ │ │ │ ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, fp, lsl #2 │ │ │ │ - blmi 2f8724 <__bss_end__@@Base+0x27b03c> │ │ │ │ + blmi 2f8724 <__bss_end__@@Base+0x27b034> │ │ │ │ @ instruction: 0x200af8bd │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0x3008f8bd │ │ │ │ ldmib r8, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fee7e7 │ │ │ │ svclt 0x0000e81c │ │ │ │ @ instruction: 0x000562b2 │ │ │ │ andeq r6, r5, sl, lsr #5 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r5, sl, ror #4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb6039c <__bss_end__@@Base+0xfeae2cb4> │ │ │ │ + bl feb6039c <__bss_end__@@Base+0xfeae2cac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r8], -r8, ror #31 │ │ │ │ strmi fp, [ip], -r3, lsl #1 │ │ │ │ ldc2l 0, cr15, [r0, #-48]! @ 0xffffffd0 │ │ │ │ @ instruction: 0xf180fab0 │ │ │ │ @ instruction: 0xf0044d10 │ │ │ │ stmdbeq r9, {r0, r1, r8, r9}^ │ │ │ │ - blcs 9a3b0 <__bss_end__@@Base+0x1ccc8> │ │ │ │ + blcs 9a3b0 <__bss_end__@@Base+0x1ccc0> │ │ │ │ @ instruction: 0xf041bf18 │ │ │ │ tstlt r9, r1, lsl #2 │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ stmdacs r0, {r7, r8, r9, sl, fp, sp, lr} │ │ │ │ - blmi 2bd5b8 <__bss_end__@@Base+0x23fed0> │ │ │ │ + blmi 2bd5b8 <__bss_end__@@Base+0x23fec8> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2756e4 <__bss_end__@@Base+0x1f7ffc> │ │ │ │ + blmi 2756e4 <__bss_end__@@Base+0x1f7ff4> │ │ │ │ smlattls r1, sp, r8, r5 │ │ │ │ ldrmi r6, [r8, fp, ror #19] │ │ │ │ stmdbls r1, {r0, r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ ldrmi r2, [r8, sp, rrx] │ │ │ │ andlt r4, r3, r0, lsr #12 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - bllt 2c525c <__bss_end__@@Base+0x247b74> │ │ │ │ + bllt 2c525c <__bss_end__@@Base+0x247b6c> │ │ │ │ andeq r6, r5, r0, lsl #4 │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r2, r5, asr #24 │ │ │ │ ldrbtmi r2, [ip], #-2048 @ 0xfffff800 │ │ │ │ - bmi 113ff6c <__bss_end__@@Base+0x10c2884> │ │ │ │ + bmi 113ff6c <__bss_end__@@Base+0x10c287c> │ │ │ │ ldrbtmi r1, [sl], #-131 @ 0xffffff7d │ │ │ │ addmi r6, r3, #80, 20 @ 0x50000 │ │ │ │ - bvs fe4bfb60 <__bss_end__@@Base+0xfe442478> │ │ │ │ + bvs fe4bfb60 <__bss_end__@@Base+0xfe442470> │ │ │ │ ldrmi r4, [r7], -lr, lsl #12 │ │ │ │ - ble 459c7c <__bss_end__@@Base+0x3dc594> │ │ │ │ + ble 459c7c <__bss_end__@@Base+0x3dc58c> │ │ │ │ ldrbtmi r4, [sl], #-2623 @ 0xfffff5c1 │ │ │ │ - bvs 4a3d7c <__bss_end__@@Base+0x426694> │ │ │ │ + bvs 4a3d7c <__bss_end__@@Base+0x42668c> │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ ldmpl r1, {r0, r2, r4, r6, r7, fp, ip}^ │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7fd6818 │ │ │ │ @ instruction: 0xb100ebb4 │ │ │ │ andlt r6, r2, r5, lsr r0 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ svccs 0x00001c5a │ │ │ │ - bl 9ac9c <__bss_end__@@Base+0x1d5b4> │ │ │ │ + bl 9ac9c <__bss_end__@@Base+0x1d5ac> │ │ │ │ @ instruction: 0xf10202a2 │ │ │ │ - blle 1289a68 <__bss_end__@@Base+0x120c380> │ │ │ │ + blle 1289a68 <__bss_end__@@Base+0x120c378> │ │ │ │ cmneq r7, r7, lsl #22 │ │ │ │ strmi r3, [r8, #258] @ 0x102 │ │ │ │ selmi fp, r9, r4 │ │ │ │ ldcmi 6, cr4, [r1, #-580]! @ 0xfffffdbc │ │ │ │ ldrbtmi r9, [sp], #-769 @ 0xfffffcff │ │ │ │ @ instruction: 0xf8956ae9 │ │ │ │ - bvs a11344 <__bss_end__@@Base+0x993c5c> │ │ │ │ + bvs a11344 <__bss_end__@@Base+0x993c54> │ │ │ │ @ instruction: 0xf101fb09 │ │ │ │ movwlt r4, #42626 @ 0xa682 │ │ │ │ ldrbtmi r4, [sl], #-2604 @ 0xfffff5d4 │ │ │ │ ldmib r4!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r6, [fp], -sl, ror #20 │ │ │ │ addsmi r6, r7, #40, 4 @ 0x80000002 │ │ │ │ ldrmi fp, [r3], -r8, lsr #31 │ │ │ │ blls 5ab1c │ │ │ │ andcs r4, r1, r7, lsr #18 │ │ │ │ @ instruction: 0xf8914479 │ │ │ │ @ instruction: 0xf8c12030 │ │ │ │ @ instruction: 0xf8819028 │ │ │ │ - bllt 1289378 <__bss_end__@@Base+0x120bc90> │ │ │ │ + bllt 1289378 <__bss_end__@@Base+0x120bc88> │ │ │ │ ldrbtmi r4, [sl], #-2595 @ 0xfffff5dd │ │ │ │ addmi r6, fp, #331776 @ 0x51000 │ │ │ │ @ instruction: 0xf8c2bfa8 │ │ │ │ ldr r8, [r5, r4, lsr #32]! │ │ │ │ andlt r2, r2, r0 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ ldmdbmi lr, {r3, r9, sl, lr} │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - bvs 1a842d8 <__bss_end__@@Base+0x1a06bf0> │ │ │ │ + bvs 1a842d8 <__bss_end__@@Base+0x1a06be8> │ │ │ │ stmdbcs r0, {r0, r8, r9, fp, ip, pc} │ │ │ │ ldclle 2, cr6, [pc, #160] @ 9380 │ │ │ │ sbcsle r2, sp, r0, lsl #30 │ │ │ │ - bvs ffa99dcc <__bss_end__@@Base+0xffa1c6e4> │ │ │ │ + bvs ffa99dcc <__bss_end__@@Base+0xffa1c6dc> │ │ │ │ ldrtmi fp, [r9], -r8, lsr #31 │ │ │ │ vqdmulh.s d15, d2, d1 │ │ │ │ @ instruction: 0xf7fe4651 │ │ │ │ - blls 83710 <__bss_end__@@Base+0x6028> │ │ │ │ + blls 83710 <__bss_end__@@Base+0x6020> │ │ │ │ rsbsmi lr, r9, #55050240 @ 0x3480000 │ │ │ │ addsmi r2, r1, #0, 14 │ │ │ │ @ instruction: 0x4611bfb8 │ │ │ │ ldr r4, [r4, r9, lsl #13]! │ │ │ │ ldrdgt pc, [ip], -r1 @ │ │ │ │ andeq lr, r7, #173056 @ 0x2a400 │ │ │ │ tstcs r0, r8, lsl #20 │ │ │ │ - blx 32df1e <__bss_end__@@Base+0x2b0836> │ │ │ │ - blx 205b26 <__bss_end__@@Base+0x18843e> │ │ │ │ + blx 32df1e <__bss_end__@@Base+0x2b082e> │ │ │ │ + blx 205b26 <__bss_end__@@Base+0x188436> │ │ │ │ @ instruction: 0xf7fd000c │ │ │ │ - blls 846c4 <__bss_end__@@Base+0x6fdc> │ │ │ │ + blls 846c4 <__bss_end__@@Base+0x6fd4> │ │ │ │ svclt 0x0000e7c6 │ │ │ │ andeq r6, r5, r2, lsr #3 │ │ │ │ - andeq pc, r6, sl, lsl #22 │ │ │ │ - strdeq pc, [r6], -r6 │ │ │ │ + andeq pc, r6, r2, lsl fp @ │ │ │ │ + strdeq pc, [r6], -lr │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0006fab2 │ │ │ │ + @ instruction: 0x0006faba │ │ │ │ andeq fp, r3, lr, lsl #17 │ │ │ │ - andeq pc, r6, r4, lsl #21 │ │ │ │ - andeq pc, r6, r2, ror sl @ │ │ │ │ + andeq pc, r6, ip, lsl #21 │ │ │ │ + andeq pc, r6, sl, ror sl @ │ │ │ │ andeq fp, r3, r8, asr r8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb60554 <__bss_end__@@Base+0xfeae2e6c> │ │ │ │ + bl feb60554 <__bss_end__@@Base+0xfeae2e64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi b4d2fc <__bss_end__@@Base+0xacfc14> │ │ │ │ - blmi b75568 <__bss_end__@@Base+0xaf7e80> │ │ │ │ + bmi b4d2fc <__bss_end__@@Base+0xacfc0c> │ │ │ │ + blmi b75568 <__bss_end__@@Base+0xaf7e78> │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ stcmi 6, cr4, [ip], #-32 @ 0xffffffe0 │ │ │ │ ldmpl r3, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf01a0300 │ │ │ │ - blmi a48c18 <__bss_end__@@Base+0x9cb530> │ │ │ │ + blmi a48c18 <__bss_end__@@Base+0x9cb528> │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ andeq pc, r3, #111 @ 0x6f │ │ │ │ subsvs r5, sl, r3, ror #17 │ │ │ │ ldc2 0, cr15, [sl, #176]! @ 0xb0 │ │ │ │ - blx ffd4738e <__bss_end__@@Base+0xffcc9ca6> │ │ │ │ + blx ffd4738e <__bss_end__@@Base+0xffcc9c9e> │ │ │ │ @ instruction: 0x4669b31d │ │ │ │ movwcs r4, #1584 @ 0x630 │ │ │ │ @ instruction: 0xf7ff9300 │ │ │ │ msrlt SPSR_irq, r1 │ │ │ │ cmplt r6, r0, lsl #28 │ │ │ │ stmiapl r3!, {r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ ldmdblt fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - bllt c63574 <__bss_end__@@Base+0xbe5e8c> │ │ │ │ + bllt c63574 <__bss_end__@@Base+0xbe5e84> │ │ │ │ ldmiblt r1!, {r0, r4, r5, r7, fp, sp, lr}^ │ │ │ │ stmib r6, {r8, r9, sp}^ │ │ │ │ - bmi 695fc0 <__bss_end__@@Base+0x6188d8> │ │ │ │ + bmi 695fc0 <__bss_end__@@Base+0x6188d0> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4628d11d │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fd4070 │ │ │ │ - bmi 4f7c90 <__bss_end__@@Base+0x47a5a8> │ │ │ │ + bmi 4f7c90 <__bss_end__@@Base+0x47a5a0> │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, sp, lsl #2 │ │ │ │ - blmi 3b89b4 <__bss_end__@@Base+0x33b2cc> │ │ │ │ + blmi 3b89b4 <__bss_end__@@Base+0x33b2c4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdb r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 303368 <__bss_end__@@Base+0x285c80> │ │ │ │ + blmi 303368 <__bss_end__@@Base+0x285c78> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fde7d2 │ │ │ │ svclt 0x0000eed2 │ │ │ │ andeq r6, r5, r6, asr r0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r5, ip, asr #32 │ │ │ │ @@ -1647,29 +1647,29 @@ │ │ │ │ strdeq r5, [r5], -sl │ │ │ │ ldrdeq r5, [r5], -sl │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ vst3.8 {d27-d29}, [pc], ip │ │ │ │ ldrblt r5, [r0, #-3200]! @ 0xfffff380 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ - blmi af570c <__bss_end__@@Base+0xa78024> │ │ │ │ + blmi af570c <__bss_end__@@Base+0xa7801c> │ │ │ │ strmi r4, [sp], -fp, lsr #20 │ │ │ │ stmdbge r7, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbtmi r9, [sl], #-776 @ 0xfffffcf8 │ │ │ │ strtmi r4, [r8], -r9, lsr #22 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9331 │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ cmpplt r0, pc, asr #29 @ p-variant is OBSOLETE │ │ │ │ movwls sl, #27447 @ 0x6b37 │ │ │ │ blcs 70144 │ │ │ │ - blcs bd4c0 <__bss_end__@@Base+0x3fdd8> │ │ │ │ + blcs bd4c0 <__bss_end__@@Base+0x3fdd0> │ │ │ │ andcs sp, r0, #-1073741824 @ 0xc0000000 │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ - bmi 849220 <__bss_end__@@Base+0x7cbb38> │ │ │ │ + bmi 849220 <__bss_end__@@Base+0x7cbb30> │ │ │ │ ldrbtmi r4, [sl], #-2846 @ 0xfffff4e2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorslt sp, r2, sp, lsr #2 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ ldrbmi fp, [r0, -r2]! │ │ │ │ @@ -1677,15 +1677,15 @@ │ │ │ │ eorsne pc, r7, #64, 4 │ │ │ │ ldcvs 6, cr4, [fp, #96] @ 0x60 │ │ │ │ tstle r7, r3, lsl r2 │ │ │ │ svceq 0x00b0f013 │ │ │ │ stmdbls r7, {r0, r2, r5, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ @ instruction: 0xe7e0fe1d │ │ │ │ - bge 21acd4 <__bss_end__@@Base+0x19d5ec> │ │ │ │ + bge 21acd4 <__bss_end__@@Base+0x19d5e4> │ │ │ │ strmi r9, [r2], -r1, lsl #4 │ │ │ │ tstcs r0, r9, lsl #16 │ │ │ │ tstls r0, r5, lsl #12 │ │ │ │ movwls r9, #21506 @ 0x5402 │ │ │ │ ldc2l 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ strmi r4, [r2], -r9, lsr #12 │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ @@ -1696,37 +1696,37 @@ │ │ │ │ @ instruction: 0xf7fde7de │ │ │ │ svclt 0x0000ee62 │ │ │ │ strdeq fp, [r3], -r0 │ │ │ │ andeq r5, r5, sl, ror #30 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r5, sl, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb60708 <__bss_end__@@Base+0xfeae3020> │ │ │ │ + bl feb60708 <__bss_end__@@Base+0xfeae3018> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt lr, r2, r0, ror r0 │ │ │ │ ldrdgt pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ - blmi 6da914 <__bss_end__@@Base+0x65d22c> │ │ │ │ + blmi 6da914 <__bss_end__@@Base+0x65d224> │ │ │ │ ldrbtmi r4, [fp], #-2587 @ 0xfffff5e5 │ │ │ │ andgt pc, ip, lr, asr r8 @ │ │ │ │ ldrdgt pc, [r0], -ip │ │ │ │ andgt pc, r4, sp, asr #17 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ - bmi 5b5aa4 <__bss_end__@@Base+0x5383bc> │ │ │ │ + bmi 5b5aa4 <__bss_end__@@Base+0x5383b4> │ │ │ │ ldrbtmi r4, [sl], #-2834 @ 0xfffff4ee │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, r8, lsl r1 │ │ │ │ @ instruction: 0x4604bd10 │ │ │ │ strbtmi r4, [r9], -r8, lsl #12 │ │ │ │ mrc2 7, 2, pc, cr4, cr15, {7} │ │ │ │ rscle r2, ip, r0, lsl #16 │ │ │ │ - blmi 25bd94 <__bss_end__@@Base+0x1de6ac> │ │ │ │ + blmi 25bd94 <__bss_end__@@Base+0x1de6a4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 635d0 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ strtmi r9, [r0], -r0, lsl #18 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ ldr r4, [r9, #16]! │ │ │ │ @@ -1734,35 +1734,35 @@ │ │ │ │ andeq r5, r5, r0, lsr #29 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r5, sl, lr │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ andeq r5, r5, lr, ror lr │ │ │ │ andeq r5, r5, r8, asr lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb607a0 <__bss_end__@@Base+0xfeae30b8> │ │ │ │ + bl feb607a0 <__bss_end__@@Base+0xfeae30b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi f4d488 <__bss_end__@@Base+0xecfda0> │ │ │ │ - blmi f757e0 <__bss_end__@@Base+0xef80f8> │ │ │ │ + bmi f4d488 <__bss_end__@@Base+0xecfd98> │ │ │ │ + blmi f757e0 <__bss_end__@@Base+0xef80f0> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ stclvs 15, cr4, [r0, #-240] @ 0xffffff10 │ │ │ │ ldrbtmi sl, [pc], #-2308 @ 95b8 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi dfd6fc <__bss_end__@@Base+0xd80014> │ │ │ │ + blmi dfd6fc <__bss_end__@@Base+0xd8000c> │ │ │ │ ldmpl sp!, {r5, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ ldrmi r6, [r8, fp, ror #19] │ │ │ │ stmdbge r3, {r0, r1, r3, r5, r7, r8, fp, sp, lr} │ │ │ │ ldrmi r2, [r8, r3, lsl #1] │ │ │ │ subspl pc, r2, r0, asr #12 │ │ │ │ @ instruction: 0xf7fda905 │ │ │ │ stmdals r3, {r2, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x0601f010 │ │ │ │ - blmi bfdaac <__bss_end__@@Base+0xb803c4> │ │ │ │ + blmi bfdaac <__bss_end__@@Base+0xb803bc> │ │ │ │ ldmpl sp!, {r2, r9, fp, ip, pc}^ │ │ │ │ stmdavs r8!, {r0, r4, fp, sp, lr} │ │ │ │ mcr 7, 0, pc, cr8, cr13, {7} @ │ │ │ │ stmdavs r8!, {r8, sp} │ │ │ │ ldmib r4!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf01a6d60 │ │ │ │ ldc 8, cr15, [pc, #1020] @ 9a08 │ │ │ │ @@ -1771,29 +1771,29 @@ │ │ │ │ mrsls r2, (UNDEF: 0) │ │ │ │ stmib sp, {r8, sp}^ │ │ │ │ ldrmi r0, [r9], -r6, lsl #2 │ │ │ │ stc 6, cr4, [sp, #96] @ 0x60 │ │ │ │ @ instruction: 0xf7fd7b08 │ │ │ │ @ instruction: 0x6d60e970 │ │ │ │ @ instruction: 0xf876f01a │ │ │ │ - b 44762c <__bss_end__@@Base+0x3c9f44> │ │ │ │ - blmi 69beb0 <__bss_end__@@Base+0x61e7c8> │ │ │ │ + b 44762c <__bss_end__@@Base+0x3c9f3c> │ │ │ │ + blmi 69beb0 <__bss_end__@@Base+0x61e7c0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2e36a8 <__bss_end__@@Base+0x265fc0> │ │ │ │ + blls 2e36a8 <__bss_end__@@Base+0x265fb8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1200300 │ │ │ │ andlt r4, sp, r0, lsr r6 │ │ │ │ - blls 178e10 <__bss_end__@@Base+0xfb728> │ │ │ │ + blls 178e10 <__bss_end__@@Base+0xfb720> │ │ │ │ svclt 0x00c82b07 │ │ │ │ stclle 6, cr2, [sl], {0} │ │ │ │ andcs r6, r0, #1753088 @ 0x1ac000 │ │ │ │ addcs r2, r4, r1, lsl #2 │ │ │ │ bfi r4, r8, (invalid: 15:4) │ │ │ │ @ instruction: 0xf04f4813 │ │ │ │ - blmi 4d7268 <__bss_end__@@Base+0x459b80> │ │ │ │ + blmi 4d7268 <__bss_end__@@Base+0x459b78> │ │ │ │ stmdavs r2!, {r0, r1, r4, r8, fp, lr}^ │ │ │ │ strtcs pc, [lr], #576 @ 0x240 │ │ │ │ ldrbtmi r5, [r9], #-2104 @ 0xfffff7c8 │ │ │ │ andcs r6, r1, r1 │ │ │ │ ldmdbmi r0, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ andsvs r4, ip, r9, ror r4 │ │ │ │ svc 0x0054f7fd │ │ │ │ @@ -1813,15 +1813,15 @@ │ │ │ │ andeq fp, r3, sl, asr #9 │ │ │ │ andeq fp, r3, ip, asr #9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ @ instruction: 0x8198f8df │ │ │ │ - blmi 19b58f8 <__bss_end__@@Base+0x1938210> │ │ │ │ + blmi 19b58f8 <__bss_end__@@Base+0x1938208> │ │ │ │ ldcls 4, cr4, [r0, #-992] @ 0xfffffc20 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ blcs 23754 │ │ │ │ @ instruction: 0x4681d177 │ │ │ │ @ instruction: 0x46144610 │ │ │ │ @ instruction: 0xff52f7ff │ │ │ │ andcc r9, r1, r5 │ │ │ │ @@ -1833,92 +1833,92 @@ │ │ │ │ strmi lr, [r6], -r8, lsl #17 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmib r5, {r1, r2, r4, r7, pc}^ │ │ │ │ tstcs r1, r0, lsl #14 │ │ │ │ ldrtmi r6, [r0], -r3, ror #16 │ │ │ │ @ instruction: 0x37011abf │ │ │ │ ldmib r5, {r8, r9, sl, ip, pc}^ │ │ │ │ - bl 1d2734 <__bss_end__@@Base+0x15504c> │ │ │ │ - bne fe90ac4c <__bss_end__@@Base+0xfe88d564> │ │ │ │ + bl 1d2734 <__bss_end__@@Base+0x155044> │ │ │ │ + bne fe90ac4c <__bss_end__@@Base+0xfe88d55c> │ │ │ │ strcc r4, [r1], #-2642 @ 0xfffff5ae │ │ │ │ ldrbtmi r9, [sl], #-1025 @ 0xfffffbff │ │ │ │ - b fe647730 <__bss_end__@@Base+0xfe5ca048> │ │ │ │ - blx 15bc82 <__bss_end__@@Base+0xde59a> │ │ │ │ + b fe647730 <__bss_end__@@Base+0xfe5ca040> │ │ │ │ + blx 15bc82 <__bss_end__@@Base+0xde592> │ │ │ │ ldrbtmi pc, [r9], #-4 @ │ │ │ │ stmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r2], r1, lsl #2 │ │ │ │ andpl pc, r5, r0, asr #12 │ │ │ │ stmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [sl], -r0, lsl #2 │ │ │ │ movwne pc, #30273 @ 0x7641 @ │ │ │ │ andmi pc, r1, r1, asr #4 │ │ │ │ andge pc, r8, sp, asr #17 │ │ │ │ andcc lr, r0, sp, asr #19 │ │ │ │ strmi r4, [r8], -r3, lsr #12 │ │ │ │ stmib r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ vqrdmulh.s d15, d4, d5 │ │ │ │ ldrbmi r1, [r7], #-2911 @ 0xfffff4a1 │ │ │ │ - blne 2001788 <__bss_end__@@Base+0x1f840a0> │ │ │ │ + blne 2001788 <__bss_end__@@Base+0x1f84098> │ │ │ │ mcr 7, 5, pc, cr0, cr13, {7} @ │ │ │ │ ldrtmi fp, [r3], -r8, lsr #2 │ │ │ │ strtmi r2, [r9], -r1, lsl #4 │ │ │ │ stccc 6, cr4, [r1], {56} @ 0x38 │ │ │ │ - blmi f7ef64 <__bss_end__@@Base+0xf0187c> │ │ │ │ + blmi f7ef64 <__bss_end__@@Base+0xf01874> │ │ │ │ @ instruction: 0xf8584650 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ @ instruction: 0xf8994798 │ │ │ │ - blcs 1f157a0 <__bss_end__@@Base+0x1e980b8> │ │ │ │ + blcs 1f157a0 <__bss_end__@@Base+0x1e980b0> │ │ │ │ @ instruction: 0x4630d031 │ │ │ │ svc 0x0034f7fd │ │ │ │ stccs 6, cr4, [r0], {4} │ │ │ │ - blls 17dc74 <__bss_end__@@Base+0x10058c> │ │ │ │ - blmi d75ca0 <__bss_end__@@Base+0xcf85b8> │ │ │ │ + blls 17dc74 <__bss_end__@@Base+0x100584> │ │ │ │ + blmi d75ca0 <__bss_end__@@Base+0xcf85b0> │ │ │ │ mrscs r2, R9_usr │ │ │ │ @ instruction: 0xf8582083 │ │ │ │ ldmdbvs fp, {r0, r1, ip, sp}^ │ │ │ │ @ instruction: 0x46204798 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ ldmdbmi r0!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ andeq pc, r1, r9, lsl #2 │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ strmi lr, [r6], -r2, asr #31 │ │ │ │ stmdami sp!, {r1, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrtvc pc, [sl], #-1103 @ 0xfffffbb1 @ │ │ │ │ - bmi b5c494 <__bss_end__@@Base+0xadedac> │ │ │ │ + bmi b5c494 <__bss_end__@@Base+0xadeda4> │ │ │ │ @ instruction: 0xf858492d │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ andvs r4, r2, r9, ror r4 │ │ │ │ @ instruction: 0xf8582000 │ │ │ │ andsvs r3, ip, r3 │ │ │ │ @ instruction: 0xf7fd2401 │ │ │ │ @ instruction: 0x4620ee9a │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ shsub8mi r8, r0, r0 │ │ │ │ ldc 7, cr15, [sl, #1012] @ 0x3f4 │ │ │ │ stccs 6, cr4, [r0], {4} │ │ │ │ - blmi 7fdb48 <__bss_end__@@Base+0x780460> │ │ │ │ + blmi 7fdb48 <__bss_end__@@Base+0x780458> │ │ │ │ ldrbtmi r4, [r9], #-2338 @ 0xfffff6de │ │ │ │ andcs pc, r3, r8, asr r8 @ │ │ │ │ andsvs r4, r1, sp, lsl fp │ │ │ │ andscc pc, lr, #64, 4 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7fd601a │ │ │ │ ldmdbmi sp, {r1, r2, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ strbmi r4, [sl], -r3, lsl #12 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mrc 7, 3, APSR_nzcv, cr10, cr13, {7} │ │ │ │ stcls 7, cr14, [r5], {183} @ 0xb7 │ │ │ │ - blmi 503740 <__bss_end__@@Base+0x486058> │ │ │ │ + blmi 503740 <__bss_end__@@Base+0x486050> │ │ │ │ ldmdbmi r8, {r0, sl, sp} │ │ │ │ @ instruction: 0xf8584479 │ │ │ │ - blmi 45185c <__bss_end__@@Base+0x3d4174> │ │ │ │ + blmi 45185c <__bss_end__@@Base+0x3d416c> │ │ │ │ vqadd.s8 d22, d0, d1 │ │ │ │ @ instruction: 0xf85822f5 │ │ │ │ andsvs r3, sl, r3 │ │ │ │ - bl ff347854 <__bss_end__@@Base+0xff2ca16c> │ │ │ │ + bl ff347854 <__bss_end__@@Base+0xff2ca164> │ │ │ │ @ instruction: 0x46034912 │ │ │ │ ldrtmi r4, [r0], -sl, asr #12 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ ldr lr, [lr, r2, ror #28] │ │ │ │ ldrdeq r5, [r5], -ip │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ andeq lr, r3, r8, lsl r3 │ │ │ │ @@ -1980,45 +1980,45 @@ │ │ │ │ mvnsle r4, r4, lsl #5 │ │ │ │ strbmi r9, [r1], -r6, lsl #24 │ │ │ │ @ instruction: 0xf7fc2011 │ │ │ │ teqlt r6, ip, lsl #29 │ │ │ │ andcs r4, r0, #44032 @ 0xac00 │ │ │ │ addcs r2, r3, r1, lsl #2 │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr}^ │ │ │ │ - bmi a5b7d8 <__bss_end__@@Base+0x9de0f0> │ │ │ │ + bmi a5b7d8 <__bss_end__@@Base+0x9de0e8> │ │ │ │ ldrbtmi r4, [sl], #-2852 @ 0xfffff4dc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d13b │ │ │ │ pop {r0, r2, r4, ip, sp, pc} │ │ │ │ - bmi 8ed954 <__bss_end__@@Base+0x87026c> │ │ │ │ - blmi 8d299c <__bss_end__@@Base+0x8552b4> │ │ │ │ + bmi 8ed954 <__bss_end__@@Base+0x870264> │ │ │ │ + blmi 8d299c <__bss_end__@@Base+0x8552ac> │ │ │ │ stmiapl sl!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ vqadd.s8 d22, d0, d3 │ │ │ │ - blmi 85a2f4 <__bss_end__@@Base+0x7dcc0c> │ │ │ │ + blmi 85a2f4 <__bss_end__@@Base+0x7dcc04> │ │ │ │ andsvs r5, sl, fp, ror #17 │ │ │ │ - bl 9c79a0 <__bss_end__@@Base+0x94a2b8> │ │ │ │ + bl 9c79a0 <__bss_end__@@Base+0x94a2b0> │ │ │ │ @ instruction: 0x4602491f │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldc 7, cr15, [ip, #1012]! @ 0x3f4 │ │ │ │ @ instruction: 0x4634e7d1 │ │ │ │ ldmdbmi ip, {r0, r1, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - blls 15b2ec <__bss_end__@@Base+0xddc04> │ │ │ │ + blls 15b2ec <__bss_end__@@Base+0xddbfc> │ │ │ │ movwls r4, #5241 @ 0x1479 │ │ │ │ ldrbmi r9, [r3], -r3 │ │ │ │ strls r4, [r2, -r8, lsl #12] │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ ldcl 7, cr15, [r6], #1012 @ 0x3f4 │ │ │ │ - blmi 4dbe20 <__bss_end__@@Base+0x45e738> │ │ │ │ + blmi 4dbe20 <__bss_end__@@Base+0x45e730> │ │ │ │ stmdapl r9!, {r0, r2, r4, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ addvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ andsvs r5, sl, fp, ror #17 │ │ │ │ - bl 1479e4 <__bss_end__@@Base+0xca2fc> │ │ │ │ + bl 1479e4 <__bss_end__@@Base+0xca2f4> │ │ │ │ @ instruction: 0x46024911 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ ldc 7, cr15, [sl, #1012] @ 0x3f4 │ │ │ │ @ instruction: 0xf7fd2001 │ │ │ │ @ instruction: 0xf7fde864 │ │ │ │ svclt 0x0000ebd6 │ │ │ │ andeq r5, r5, lr, ror #21 │ │ │ │ @@ -2038,43 +2038,43 @@ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0050f8cc │ │ │ │ strdlt r4, [r3], r9 @ │ │ │ │ strdcs r4, [r0, -r9] │ │ │ │ ldclmi 4, cr4, [r9, #504]! @ 0x1f8 │ │ │ │ tstls ip, r9, lsl r1 │ │ │ │ - blmi ffe1ac54 <__bss_end__@@Base+0xffd9d56c> │ │ │ │ + blmi ffe1ac54 <__bss_end__@@Base+0xffd9d564> │ │ │ │ @ instruction: 0xf8dd5934 │ │ │ │ stmdavs r4!, {r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf04f9421 │ │ │ │ stmiapl fp!, {sl}^ │ │ │ │ svcvs 0x0093681c │ │ │ │ stccs 3, cr9, [r0], {18} │ │ │ │ cmpphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmdbge r7, {r1, r7, r9, sl, lr} │ │ │ │ @ instruction: 0x46176d50 │ │ │ │ - blx fef47a86 <__bss_end__@@Base+0xfeeca39e> │ │ │ │ + blx fef47a86 <__bss_end__@@Base+0xfeeca396> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmiami sp!, {r5, r7, r8, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ teqlt r8, r2, asr #30 │ │ │ │ @ instruction: 0xf7fd4621 │ │ │ │ vmov.f64 d14, #94 @ 0x3ef00000 0.4687500 │ │ │ │ vneg.f64 d16, d0 │ │ │ │ tstple r1, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ bleq 45588 │ │ │ │ movwcs lr, #2520 @ 0x9d8 │ │ │ │ - bleq 3c50e8 <__bss_end__@@Base+0x347a00> │ │ │ │ + bleq 3c50e8 <__bss_end__@@Base+0x3479f8> │ │ │ │ addcs sl, r6, r9, lsl r9 │ │ │ │ movwcc r1, #6811 @ 0x1a9b │ │ │ │ - bcc fe4452dc <__bss_end__@@Base+0xfe3c7bf4> │ │ │ │ + bcc fe4452dc <__bss_end__@@Base+0xfe3c7bec> │ │ │ │ movwcs lr, #10712 @ 0x29d8 │ │ │ │ - blvs ffa055a8 <__bss_end__@@Base+0xff987ec0> │ │ │ │ + blvs ffa055a8 <__bss_end__@@Base+0xff987eb8> │ │ │ │ movwcc r1, #6811 @ 0x1a9b │ │ │ │ - bcc fe4452ec <__bss_end__@@Base+0xfe3c7c04> │ │ │ │ + bcc fe4452ec <__bss_end__@@Base+0xfe3c7bfc> │ │ │ │ blvs 4536c │ │ │ │ @ instruction: 0xeeb84bdc │ │ │ │ vcvt.s32.f64 s15, d23 │ │ │ │ stmiapl lr!, {r1, r2, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ blvc 45380 │ │ │ │ @ instruction: 0xeefd69b3 │ │ │ │ vstr d23, [sp, #796] @ 0x31c │ │ │ │ @@ -2096,65 +2096,65 @@ │ │ │ │ vmov.f64 d0, #126 @ 0x3ff00000 1.875 │ │ │ │ movwcs r7, #2816 @ 0xb00 │ │ │ │ vcge.s8 d25, d0, d15 │ │ │ │ cdp 1, 11, cr3, cr4, cr9, {4} │ │ │ │ tstls sp, #72704 @ 0x11c00 │ │ │ │ andsls r9, sl, r0, lsl fp │ │ │ │ tstls lr, #1024 @ 0x400 │ │ │ │ - blx 44570c <__bss_end__@@Base+0x3c8024> │ │ │ │ + blx 44570c <__bss_end__@@Base+0x3c801c> │ │ │ │ @ instruction: 0xf1039b0d │ │ │ │ @ instruction: 0xf8cd3bff │ │ │ │ svclt 0x0016b080 │ │ │ │ ldmdaeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4643ab1d │ │ │ │ movwls r4, #1602 @ 0x642 │ │ │ │ msrvc SPSR_c, #1325400064 @ 0x4f000000 │ │ │ │ vst2.8 {d25-d28}, [pc], r1 │ │ │ │ @ instruction: 0xf7fd7362 │ │ │ │ @ instruction: 0xf8ddec3e │ │ │ │ - blmi feda9ce4 <__bss_end__@@Base+0xfed2c5fc> │ │ │ │ + blmi feda9ce4 <__bss_end__@@Base+0xfed2c5f4> │ │ │ │ @ instruction: 0xf8d89a10 │ │ │ │ stmiapl fp!, {r2, r3, ip}^ │ │ │ │ ldrmi r6, [ip], -r8, asr #17 │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ tstls r1, #0 │ │ │ │ - blls 363c0c <__bss_end__@@Base+0x2e6524> │ │ │ │ + blls 363c0c <__bss_end__@@Base+0x2e651c> │ │ │ │ @ instruction: 0xf7fc900e │ │ │ │ andls lr, lr, r0, ror #28 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldcls 0, cr8, [r1], {220} @ 0xdc │ │ │ │ @ instruction: 0xf8d89a0e │ │ │ │ stmdavs r0!, {r2, r3, ip} │ │ │ │ - bl ff1c7b9c <__bss_end__@@Base+0xff14a4b4> │ │ │ │ + bl ff1c7b9c <__bss_end__@@Base+0xff14a4ac> │ │ │ │ andsls r4, r4, r2, lsl #12 │ │ │ │ bcs 23c30 │ │ │ │ sbcshi pc, lr, r0 │ │ │ │ ldmdbls r4, {r3, r4, r9, fp, ip, pc} │ │ │ │ ldmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf89a80fc │ │ │ │ - blcs 1f15bc8 <__bss_end__@@Base+0x1e984e0> │ │ │ │ + blcs 1f15bc8 <__bss_end__@@Base+0x1e984d8> │ │ │ │ sbcshi pc, fp, r0 │ │ │ │ ldrbmi r4, [r0], -r0, lsr #19 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ strmi lr, [r1], r4, lsr #28 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ mrshi pc, (UNDEF: 12) @ │ │ │ │ rsbshi pc, r0, #14614528 @ 0xdf0000 │ │ │ │ - b ff7c7bdc <__bss_end__@@Base+0xff74a4f4> │ │ │ │ + b ff7c7bdc <__bss_end__@@Base+0xff74a4ec> │ │ │ │ @ instruction: 0xf8d844f8 │ │ │ │ stmdacs r0, {r2, r4, r5} │ │ │ │ sbchi pc, pc, r0 │ │ │ │ @ instruction: 0x479869f3 │ │ │ │ ldrsbteq pc, [r4], -r8 @ │ │ │ │ addcs r9, r6, #19456 @ 0x4c00 │ │ │ │ strhtcs r6, [fp], #-120 @ 0xffffff88 │ │ │ │ - blls 72e80c <__bss_end__@@Base+0x6b1124> │ │ │ │ - blls 6ee830 <__bss_end__@@Base+0x671148> │ │ │ │ - blls 6ae82c <__bss_end__@@Base+0x631144> │ │ │ │ + blls 72e80c <__bss_end__@@Base+0x6b111c> │ │ │ │ + blls 6ee830 <__bss_end__@@Base+0x671140> │ │ │ │ + blls 6ae82c <__bss_end__@@Base+0x63113c> │ │ │ │ movwcs r9, #771 @ 0x303 │ │ │ │ orrcs r9, pc, #671088640 @ 0x28000000 │ │ │ │ orrscs r9, r2, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xf1079306 │ │ │ │ movwls r0, #21380 @ 0x5384 │ │ │ │ movwls r2, #17285 @ 0x4385 │ │ │ │ movwls r2, #9088 @ 0x2380 │ │ │ │ @@ -2172,15 +2172,15 @@ │ │ │ │ @ instruction: 0xf8874a7f │ │ │ │ strls r8, [r1], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0x9600447a │ │ │ │ @ instruction: 0xf7fd687b │ │ │ │ ldrls lr, [r0], -r2, lsl #16 │ │ │ │ strbeq lr, [r6], -r6, lsl #22 │ │ │ │ strls r4, [sp], #-2426 @ 0xfffff686 │ │ │ │ - blx 19ae5e <__bss_end__@@Base+0x11d776> │ │ │ │ + blx 19ae5e <__bss_end__@@Base+0x11d76e> │ │ │ │ strbmi pc, [r0], -r4, lsl #16 @ │ │ │ │ stmdaeq r6, {r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ svc 0x0028f7fc │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ @ instruction: 0xf6409015 │ │ │ │ strtmi r5, [r0], #5 │ │ │ │ svc 0x0026f7fc │ │ │ │ @@ -2192,66 +2192,66 @@ │ │ │ │ @ instruction: 0x465c9a10 │ │ │ │ mcr 7, 7, pc, cr0, cr12, {7} @ │ │ │ │ @ instruction: 0x462f46bb │ │ │ │ and r4, r9, sp, asr #12 │ │ │ │ strtmi r4, [fp], -r0, asr #12 │ │ │ │ ldrtmi r2, [r1], -r1, lsl #4 │ │ │ │ stmdaeq r6, {r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - bl fff47cbc <__bss_end__@@Base+0xffeca5d4> │ │ │ │ + bl fff47cbc <__bss_end__@@Base+0xffeca5cc> │ │ │ │ stccc 1, cr11, [r1], {16} │ │ │ │ - ble ffcd4cd0 <__bss_end__@@Base+0xffc575e8> │ │ │ │ + ble ffcd4cd0 <__bss_end__@@Base+0xffc575e0> │ │ │ │ ldrtmi r4, [sp], -r3, ror #22 │ │ │ │ ldmpl fp!, {r0, r2, r4, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ stmdbls lr, {r0, r4, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd6820 │ │ │ │ ldmdbls r4, {r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fc6820 │ │ │ │ ldmdals r3, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ stmib r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8cb9b12 │ │ │ │ @ instruction: 0xf89a3078 │ │ │ │ - blcs 1f15d00 <__bss_end__@@Base+0x1e98618> │ │ │ │ + blcs 1f15d00 <__bss_end__@@Base+0x1e98610> │ │ │ │ @ instruction: 0x4648d03a │ │ │ │ stc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ tstlt ip, #4, 12 @ 0x400000 │ │ │ │ - blmi 159c664 <__bss_end__@@Base+0x151ef7c> │ │ │ │ + blmi 159c664 <__bss_end__@@Base+0x151ef74> │ │ │ │ stmiapl sl!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ vqadd.s8 d22, d0, d3 │ │ │ │ - blmi 151a600 <__bss_end__@@Base+0x149cf18> │ │ │ │ + blmi 151a600 <__bss_end__@@Base+0x149cf10> │ │ │ │ andsvs r5, sl, fp, ror #17 │ │ │ │ stmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46034952 │ │ │ │ andcs r4, r0, r2, asr r6 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ and lr, pc, r0, lsl #24 │ │ │ │ stmdbmi fp, {r3, r9, sl, lr}^ │ │ │ │ - bmi 139ca6c <__bss_end__@@Base+0x131f384> │ │ │ │ + bmi 139ca6c <__bss_end__@@Base+0x131f37c> │ │ │ │ ldrbtmi r5, [sl], #-2153 @ 0xfffff797 │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ stmdbmi ip, {r0, r2, r3, r4, r5, r7, r9, ip, sp}^ │ │ │ │ ldrbtmi r5, [r9], #-2283 @ 0xfffff715 │ │ │ │ @ instruction: 0xf7fd601a │ │ │ │ strcs lr, [r1], #-3056 @ 0xfffff410 │ │ │ │ - blmi e1c67c <__bss_end__@@Base+0xd9ef94> │ │ │ │ + blmi e1c67c <__bss_end__@@Base+0xd9ef8c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 863dc8 <__bss_end__@@Base+0x7e66e0> │ │ │ │ + blls 863dc8 <__bss_end__@@Base+0x7e66d8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 117) │ │ │ │ eorlt r4, r3, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf7fd990e │ │ │ │ strb lr, [ip, r8, ror #26]! │ │ │ │ @ instruction: 0xf7fd4648 │ │ │ │ strmi lr, [r4], -r2, ror #21 │ │ │ │ ldmdbmi pc!, {r0, r1, r6, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ andeq pc, r1, sl, lsl #2 │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ strmi lr, [r1], r6, ror #25 │ │ │ │ - blls 643a1c <__bss_end__@@Base+0x5c6334> │ │ │ │ + blls 643a1c <__bss_end__@@Base+0x5c632c> │ │ │ │ andls r2, r4, r4, lsl #5 │ │ │ │ cdpeq 0, 0, cr15, cr1, cr15, {2} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ rsbcs r2, fp, #2, 28 │ │ │ │ ldrmi r9, [r9], -r0, lsl #4 │ │ │ │ rsbcs r2, sl, r9, ror #4 │ │ │ │ @@ -2292,15 +2292,15 @@ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r5, ip, asr r9 │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ andeq fp, r3, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq sp, r3, r0, asr lr │ │ │ │ - andeq pc, r6, r0, asr #2 │ │ │ │ + andeq pc, r6, r8, asr #2 │ │ │ │ muleq r3, r8, pc @ │ │ │ │ andeq sl, r3, ip, lsr #31 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq sl, r3, r0, lsr lr │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq sl, r3, r4, lsl #30 │ │ │ │ @@ -2308,15 +2308,15 @@ │ │ │ │ andeq sl, r3, r6, lsr #28 │ │ │ │ andeq r5, r5, r0, ror #12 │ │ │ │ muleq r3, r8, ip │ │ │ │ andeq sl, r3, r4, ror #26 │ │ │ │ andeq sl, r3, r6, ror #26 │ │ │ │ andeq sl, r3, r4, asr #26 │ │ │ │ @ instruction: 0x0003aebc │ │ │ │ - bmi 15caa8 <__bss_end__@@Base+0xdf3c0> │ │ │ │ + bmi 15caa8 <__bss_end__@@Base+0xdf3b8> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ mcrlt 7, 1, pc, cr10, cr12, {7} @ │ │ │ │ ldmdblt ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r5, r5, r0, lsr #10 │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ @@ -2369,38 +2369,38 @@ │ │ │ │ ssatcc pc, #1, pc, asr #17 @ │ │ │ │ strmi r9, [r6], -sp, lsl #18 │ │ │ │ stmiapl r3!, {r1, r4, r8, ip, sp}^ │ │ │ │ movwcs r6, #2074 @ 0x81a │ │ │ │ stmda r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fc4630 │ │ │ │ @ instruction: 0xf8dfeb76 │ │ │ │ - bls 3979bc <__bss_end__@@Base+0x31a2d4> │ │ │ │ + bls 3979bc <__bss_end__@@Base+0x31a2cc> │ │ │ │ addsne r4, r5, fp, ror r4 │ │ │ │ svccs 0x00006a5f │ │ │ │ eorshi pc, pc, #0 │ │ │ │ vqdmull.s q9, d0, d0 │ │ │ │ - bvs fe6aaa94 <__bss_end__@@Base+0xfe62d3ac> │ │ │ │ + bvs fe6aaa94 <__bss_end__@@Base+0xfe62d3a4> │ │ │ │ ldrdgt pc, [r0], -r3 @ │ │ │ │ andsls r4, r4, #-1610612726 @ 0xa000000a │ │ │ │ rschi pc, sp, #64, 6 │ │ │ │ vhsub.u8 d20, d16, d31 │ │ │ │ @ instruction: 0xf8df81a0 │ │ │ │ ldrbtmi r3, [fp], #-1636 @ 0xfffff99c │ │ │ │ - blx 1e4b3a <__bss_end__@@Base+0x167452> │ │ │ │ - blls 37bbd4 <__bss_end__@@Base+0x2fe4ec> │ │ │ │ + blx 1e4b3a <__bss_end__@@Base+0x16744a> │ │ │ │ + blls 37bbd4 <__bss_end__@@Base+0x2fe4e4> │ │ │ │ eorsvs r6, sl, r2, lsr lr │ │ │ │ @ instruction: 0x73b2f503 │ │ │ │ - blls 42ed18 <__bss_end__@@Base+0x3b1630> │ │ │ │ + blls 42ed18 <__bss_end__@@Base+0x3b1628> │ │ │ │ ldrdcs pc, [r4], -r8 │ │ │ │ ldmdavs sp, {r0, r2, r4, r9, ip, pc} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d89354 │ │ │ │ @ instruction: 0xf04f3000 │ │ │ │ tstls r4, #0, 16 │ │ │ │ - blls 4aed48 <__bss_end__@@Base+0x431660> │ │ │ │ + blls 4aed48 <__bss_end__@@Base+0x431658> │ │ │ │ @ instruction: 0xf503925a │ │ │ │ @ instruction: 0xf8cd530f │ │ │ │ @ instruction: 0x33208158 │ │ │ │ @ instruction: 0xf50b9355 │ │ │ │ cmpls r7, #1744830465 @ 0x68000001 │ │ │ │ mvneq pc, #-1073741822 @ 0xc0000002 │ │ │ │ stccs 3, cr9, [r0, #-356] @ 0xfffffe9c │ │ │ │ @@ -2409,49 +2409,49 @@ │ │ │ │ @ instruction: 0xf8da462a │ │ │ │ rsbcs r1, r8, r0 │ │ │ │ @ instruction: 0xb608f8df │ │ │ │ @ instruction: 0xf8df3704 │ │ │ │ strtmi r8, [r9], r8, lsl #12 │ │ │ │ ldrbtmi r5, [fp], #2275 @ 0x8e3 │ │ │ │ ldrbtmi r9, [r8], #781 @ 0x30d │ │ │ │ - bleq e46458 <__bss_end__@@Base+0xdc8d70> │ │ │ │ + bleq e46458 <__bss_end__@@Base+0xdc8d68> │ │ │ │ @ instruction: 0x4798695b │ │ │ │ ldmdbls r3, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmibvs fp, {r0, r2, r3, r5, r6, sp} │ │ │ │ @ instruction: 0xf8df4798 │ │ │ │ @ instruction: 0xf8df25ec │ │ │ │ - blls 3cb7f4 <__bss_end__@@Base+0x34e10c> │ │ │ │ + blls 3cb7f4 <__bss_end__@@Base+0x34e104> │ │ │ │ stmiapl r2!, {r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r1, {r8, sl, ip, pc} │ │ │ │ @ instruction: 0xf7fd4632 │ │ │ │ ldmdbls r1, {r1, r2, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ cdpeq 2, 1, cr15, cr13, cr10, {2} │ │ │ │ cdpeq 2, 0, cr15, cr2, cr0, {6} │ │ │ │ ldr lr, [r7], #-2509 @ 0xfffff633 │ │ │ │ subvs r4, r8, r4, lsl #12 │ │ │ │ msreq CPSR_f, r8, lsl #2 │ │ │ │ tstls r6, r0, lsl r5 │ │ │ │ stmib r8, {r0, r1, r2, r3, r8, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf8da9903 │ │ │ │ ldcvs 0, cr5, [r0] │ │ │ │ - bl ff0c806c <__bss_end__@@Base+0xff04a984> │ │ │ │ + bl ff0c806c <__bss_end__@@Base+0xff04a97c> │ │ │ │ ldrdcs pc, [r8], -r8 │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ ldmib ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ adcsvs r4, r8, r5, lsl #12 │ │ │ │ subsle r2, fp, r0, lsl #16 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ strtmi r8, [r9], -r5, asr #2 │ │ │ │ movwcs r9, #7443 @ 0x1d13 │ │ │ │ @ instruction: 0xf7fd682a │ │ │ │ @ instruction: 0xf8c8e916 │ │ │ │ tstlt r0, ip │ │ │ │ - bls 5e2154 <__bss_end__@@Base+0x564a6c> │ │ │ │ + bls 5e2154 <__bss_end__@@Base+0x564a64> │ │ │ │ eorls sl, sl, #32, 22 @ 0x8000 │ │ │ │ stmdbls r0!, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ adcls pc, r0, sp, asr #17 │ │ │ │ addls pc, ip, sp, asr #17 │ │ │ │ ldmvs sl!, {r0, r2, r3, r5, r9, ip, pc} │ │ │ │ movwls r6, #32289 @ 0x7e21 │ │ │ │ @@ -2460,88 +2460,88 @@ │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ movwcs r9, #4869 @ 0x1305 │ │ │ │ ldmvs r3, {r2, r8, r9, ip, pc}^ │ │ │ │ movwls lr, #10701 @ 0x29cd │ │ │ │ movwls r9, #6933 @ 0x1b15 │ │ │ │ movwls r9, #2836 @ 0xb14 │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ - b 17c80ec <__bss_end__@@Base+0x174aa04> │ │ │ │ + b 17c80ec <__bss_end__@@Base+0x174a9fc> │ │ │ │ @ instruction: 0x46016038 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ stmda r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r9!, {r1, r5, r9, sl, lr} │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ ldmda lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8db6db3 │ │ │ │ - blvs 6d2118 <__bss_end__@@Base+0x654a30> │ │ │ │ + blvs 6d2118 <__bss_end__@@Base+0x654a28> │ │ │ │ mulle r6, sl, r2 │ │ │ │ - blge cf0560 <__bss_end__@@Base+0xc72e78> │ │ │ │ + blge cf0560 <__bss_end__@@Base+0xc72e70> │ │ │ │ @ instruction: 0xf843683a │ │ │ │ mcrrne 0, 2, r2, fp, cr1 │ │ │ │ stcls 3, cr9, [sp, #-64] @ 0xffffffc0 │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ ldrdcs pc, [r4], -r8 │ │ │ │ @ instruction: 0xf8d86839 │ │ │ │ @ instruction: 0xf8cd0000 │ │ │ │ stmdbvs sp!, {ip, pc}^ │ │ │ │ - blls 3dbfe4 <__bss_end__@@Base+0x35e8fc> │ │ │ │ + blls 3dbfe4 <__bss_end__@@Base+0x35e8f4> │ │ │ │ movwls r3, #62209 @ 0xf301 │ │ │ │ @ instruction: 0xf1089b16 │ │ │ │ smladcc r4, r4, r8, r0 │ │ │ │ - bleq 146580 <__bss_end__@@Base+0xc8e98> │ │ │ │ + bleq 146580 <__bss_end__@@Base+0xc8e90> │ │ │ │ @ instruction: 0xd18a4598 │ │ │ │ @ instruction: 0x9c189b0f │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 42a95c <__bss_end__@@Base+0x3ad274> │ │ │ │ + blls 42a95c <__bss_end__@@Base+0x3ad26c> │ │ │ │ stmiaeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df80c7 │ │ │ │ andcs r1, r0, #192, 8 @ 0xc0000000 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ ldrbtmi r4, [r9], #-1698 @ 0xfffff95e │ │ │ │ ldrtls pc, [r4], #2271 @ 0x8df @ │ │ │ │ - b fe6c8174 <__bss_end__@@Base+0xfe64aa8c> │ │ │ │ + b fe6c8174 <__bss_end__@@Base+0xfe64aa84> │ │ │ │ @ instruction: 0xf8df6db3 │ │ │ │ @ instruction: 0x460514b0 │ │ │ │ ldrbtmi r2, [r9], #512 @ 0x200 │ │ │ │ ldrbtmi r6, [r9], #-2136 @ 0xfffff7a8 │ │ │ │ ldcl 7, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ strtcc pc, [r0], #2271 @ 0x8df │ │ │ │ stcls 6, cr4, [lr, #-168] @ 0xffffff58 │ │ │ │ ldrbtmi r4, [fp], #-1537 @ 0xfffff9ff │ │ │ │ strls r4, [r0, #-1584] @ 0xfffff9d0 │ │ │ │ - b b481a0 <__bss_end__@@Base+0xacaab8> │ │ │ │ + b b481a0 <__bss_end__@@Base+0xacaab0> │ │ │ │ ldrcc pc, [r0], #2271 @ 0x8df │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ tstpeq sp, sl, asr #4 @ p-variant is OBSOLETE │ │ │ │ smlabteq r2, r0, r2, pc @ │ │ │ │ strtmi r5, [ip], -r3, ror #17 │ │ │ │ tstls r0, #0, 10 │ │ │ │ - b c481bc <__bss_end__@@Base+0xbcaad4> │ │ │ │ + b c481bc <__bss_end__@@Base+0xbcaacc> │ │ │ │ svcls 0x00119b12 │ │ │ │ - blpl ff4875dc <__bss_end__@@Base+0xff409ef4> │ │ │ │ - bleq 606600 <__bss_end__@@Base+0x588f18> │ │ │ │ + blpl ff4875dc <__bss_end__@@Base+0xff409eec> │ │ │ │ + bleq 606600 <__bss_end__@@Base+0x588f10> │ │ │ │ msrne CPSR_fxc, #11534336 @ 0xb00000 │ │ │ │ @ instruction: 0xf8579311 │ │ │ │ vstrcs d5, [r0, #-16] │ │ │ │ @ instruction: 0x4623d03f │ │ │ │ ldrbmi r4, [r9], -sl, asr #12 │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ @ instruction: 0xf8dfe822 │ │ │ │ ldmdbls r1, {r2, r4, r6, sl, sp} │ │ │ │ ldrbtmi r4, [sl], #-1571 @ 0xfffff9dd │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ @ instruction: 0x464be81a │ │ │ │ vst1.8 {d18-d21}, [pc], r0 │ │ │ │ strtmi r3, [r8], -r0, lsr #2 │ │ │ │ @ instruction: 0xf7fd9400 │ │ │ │ - blls 444a48 <__bss_end__@@Base+0x3c7360> │ │ │ │ + blls 444a48 <__bss_end__@@Base+0x3c7358> │ │ │ │ mrscs r2, SP_fiq │ │ │ │ strls r4, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ - b 1c8210 <__bss_end__@@Base+0x14ab28> │ │ │ │ + b 1c8210 <__bss_end__@@Base+0x14ab20> │ │ │ │ strtcc pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ vst1.8 {d18-d21}, [pc], r0 │ │ │ │ strtmi r5, [r8], -r0, lsl #2 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ movwls r9, #62464 @ 0xf400 │ │ │ │ ldmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrcc pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @@ -2557,45 +2557,45 @@ │ │ │ │ @ instruction: 0xf7fd930f │ │ │ │ strbmi lr, [r7, #-2532] @ 0xfffff61c │ │ │ │ movwcs sp, #441 @ 0x1b9 │ │ │ │ ldmib sp, {r8, r9, ip, pc}^ │ │ │ │ addscs r2, r9, sp, lsl #6 │ │ │ │ ldmdbvs r4, {r3, r4, r5, r6, r7, r8, fp, lr}^ │ │ │ │ addscs r4, sl, #2030043136 @ 0x79000000 │ │ │ │ - bmi ffddc0fc <__bss_end__@@Base+0xffd5ea14> │ │ │ │ + bmi ffddc0fc <__bss_end__@@Base+0xffd5ea0c> │ │ │ │ ldrbtmi r4, [sl], #-3035 @ 0xfffff425 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, ror fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmnphi r9, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ rsbslt r4, sp, r0, lsr r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - bmi ffc1d1fc <__bss_end__@@Base+0xffb9fb14> │ │ │ │ - blge 1f20634 <__bss_end__@@Base+0x1ea2f4c> │ │ │ │ + bmi ffc1d1fc <__bss_end__@@Base+0xffb9fb0c> │ │ │ │ + blge 1f20634 <__bss_end__@@Base+0x1ea2f44> │ │ │ │ biceq lr, r0, r3, lsl #22 │ │ │ │ strbcc r9, [r8, #-1293]! @ 0xfffffaf3 │ │ │ │ @ instruction: 0xf8414bd5 │ │ │ │ stmiapl r2!, {r2, r5, r7, sl, fp, ip, lr} │ │ │ │ @ instruction: 0xf8416812 │ │ │ │ - bge 1f15538 <__bss_end__@@Base+0x1e97e50> │ │ │ │ + bge 1f15538 <__bss_end__@@Base+0x1e97e48> │ │ │ │ andlt pc, r3, r4, asr r8 @ │ │ │ │ - bl 913cc <__bss_end__@@Base+0x13ce4> │ │ │ │ - bmi ff9cb1d0 <__bss_end__@@Base+0xff94dae8> │ │ │ │ + bl 913cc <__bss_end__@@Base+0x13cdc> │ │ │ │ + bmi ff9cb1d0 <__bss_end__@@Base+0xff94dae0> │ │ │ │ @ instruction: 0x01a3f10b │ │ │ │ stcne 8, cr15, [r4], #268 @ 0x10c │ │ │ │ orrseq pc, sl, fp, lsl #2 │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ stccs 8, cr15, [r0], #268 @ 0x10c │ │ │ │ - bge 1f114e8 <__bss_end__@@Base+0x1e93e00> │ │ │ │ - bl 962ec <__bss_end__@@Base+0x18c04> │ │ │ │ - bmi ff80b1f0 <__bss_end__@@Base+0xff78db08> │ │ │ │ + bge 1f114e8 <__bss_end__@@Base+0x1e93df8> │ │ │ │ + bl 962ec <__bss_end__@@Base+0x18bfc> │ │ │ │ + bmi ff80b1f0 <__bss_end__@@Base+0xff78db00> │ │ │ │ stcne 8, cr15, [r4], #268 @ 0x10c │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ stccs 8, cr15, [r0], #268 @ 0x10c │ │ │ │ - blmi ff783b94 <__bss_end__@@Base+0xff7064ac> │ │ │ │ + blmi ff783b94 <__bss_end__@@Base+0xff7064a4> │ │ │ │ ldrbtmi r1, [fp], #-3178 @ 0xfffff396 │ │ │ │ @ instruction: 0xe65a625a │ │ │ │ svcge 0x001ead1f │ │ │ │ @ instruction: 0x462b6e31 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xf10d463a │ │ │ │ @ instruction: 0xf7fc08cc │ │ │ │ @@ -2610,52 +2610,52 @@ │ │ │ │ @ instruction: 0xf8da4602 │ │ │ │ @ instruction: 0xf04f0000 │ │ │ │ stmiavs r9!, {r4, r6, sl, fp} │ │ │ │ ldrdcc pc, [ip], r0 │ │ │ │ movwcc pc, #6924 @ 0x1b0c @ │ │ │ │ bcs 245ac │ │ │ │ adchi pc, r7, r0, asr #32 │ │ │ │ - bge 7f4fc8 <__bss_end__@@Base+0x7778e0> │ │ │ │ + bge 7f4fc8 <__bss_end__@@Base+0x7778d8> │ │ │ │ ldceq 0, cr15, [fp], {79} @ 0x4f │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ tstcs r9, #3358720 @ 0x334000 │ │ │ │ ldc 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ tstcs r9, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdavs r8, {r0, r1, r6, r7, pc} │ │ │ │ vsub.i8 d18, d0, d0 │ │ │ │ @ instruction: 0xf8d280bf │ │ │ │ strtmi lr, [ip], r0 │ │ │ │ andcs r6, r0, #6881280 @ 0x690000 │ │ │ │ and r4, r4, r3, ror r6 │ │ │ │ @ instruction: 0x33283201 │ │ │ │ @ instruction: 0xf0004290 │ │ │ │ - bvs 76a654 <__bss_end__@@Base+0x6ecf6c> │ │ │ │ + bvs 76a654 <__bss_end__@@Base+0x6ecf64> │ │ │ │ mvnsle r4, sp, lsl #5 │ │ │ │ ldmdavs sp, {r4, r5, r6, r9, sl, lr} │ │ │ │ svc 0x00b6f7fc │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ andpl pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xe67c68bd │ │ │ │ ldmmi r2!, {r5, r7, r9, fp, lr} │ │ │ │ ldrbtmi r9, [r8], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs r1, {r1, r5, r7, fp, ip, lr} │ │ │ │ andls r2, r0, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xf7fd4632 │ │ │ │ - blls 485044 <__bss_end__@@Base+0x40795c> │ │ │ │ + blls 485044 <__bss_end__@@Base+0x407954> │ │ │ │ subsvs r4, r8, r5, lsl #12 │ │ │ │ - b cc83b4 <__bss_end__@@Base+0xc4accc> │ │ │ │ + b cc83b4 <__bss_end__@@Base+0xc4acc4> │ │ │ │ smlatbcs r1, r7, fp, r4 │ │ │ │ mlscs r6, r4, sl, r4 │ │ │ │ stmiapl r7!, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ strls r2, [sp, -r9, ror #4] │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf10d8028 │ │ │ │ stmib sp, {r2, r3, r6, r7, fp}^ │ │ │ │ - bmi fe792804 <__bss_end__@@Base+0xfe71511c> │ │ │ │ + bmi fe792804 <__bss_end__@@Base+0xfe715114> │ │ │ │ stmib sp, {r0, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ rsbcs r0, r7, r6, lsl #2 │ │ │ │ tstls r5, r9, lsr #28 │ │ │ │ tstls r4, r5, ror #2 │ │ │ │ stmiapl r2!, {r2, r3, r5, r6, r8, sp} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ @ instruction: 0x91024a98 │ │ │ │ @@ -2665,120 +2665,120 @@ │ │ │ │ rsbcs r9, lr, #0, 4 │ │ │ │ @ instruction: 0x47a8697d │ │ │ │ @ instruction: 0xf06fe6ab │ │ │ │ tstcs r8, r3, lsl #4 │ │ │ │ stmib r3, {r0, r2, r3, r4, r5, r7, r9, lr}^ │ │ │ │ andsvs r2, pc, #-2147483646 @ 0x80000002 │ │ │ │ andeq pc, r1, #79 @ 0x4f │ │ │ │ - blle 1d6bc94 <__bss_end__@@Base+0x1cee5ac> │ │ │ │ - bl d06dc <__bss_end__@@Base+0x52ff4> │ │ │ │ + blle 1d6bc94 <__bss_end__@@Base+0x1cee5a4> │ │ │ │ + bl d06dc <__bss_end__@@Base+0x52fec> │ │ │ │ ldrmi r0, [r3], #-931 @ 0xfffffc5d │ │ │ │ - blcs 11bd20 <__bss_end__@@Base+0x9e638> │ │ │ │ + blcs 11bd20 <__bss_end__@@Base+0x9e630> │ │ │ │ movwcs fp, #20408 @ 0x4fb8 │ │ │ │ @ instruction: 0xf101fb03 │ │ │ │ stmibmi ip, {r3, r9, sl, lr} │ │ │ │ andscc lr, r4, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ - blmi fe2c5160 <__bss_end__@@Base+0xfe247a78> │ │ │ │ + blmi fe2c5160 <__bss_end__@@Base+0xfe247a70> │ │ │ │ ldrbtmi r4, [fp], #-1668 @ 0xfffff97c │ │ │ │ - bvs 166f0b0 <__bss_end__@@Base+0x15f19c8> │ │ │ │ + bvs 166f0b0 <__bss_end__@@Base+0x15f19c0> │ │ │ │ stmdbcs r0, {r3, r4, r9, sp, lr} │ │ │ │ vstrle d9, [pc, #-80] @ a410 │ │ │ │ adcsmi fp, r9, #-1073741795 @ 0xc000001d │ │ │ │ ldrtmi fp, [r9], -r8, lsr #31 │ │ │ │ ldmib sp, {r2, r3, r7, r9, sl, lr}^ │ │ │ │ - bvs ff68f0c4 <__bss_end__@@Base+0xff6119dc> │ │ │ │ + bvs ff68f0c4 <__bss_end__@@Base+0xff6119d4> │ │ │ │ vqdmulh.s d15, d12, d2 │ │ │ │ stmda r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d39b16 │ │ │ │ - blls 53a500 <__bss_end__@@Base+0x4bce18> │ │ │ │ + blls 53a500 <__bss_end__@@Base+0x4bce10> │ │ │ │ tstcs r1, lr, ror r8 │ │ │ │ andsls r4, r4, r8, ror r4 │ │ │ │ mlascs r0, r0, r8, pc @ │ │ │ │ @ instruction: 0xf8806283 │ │ │ │ bcs e558 │ │ │ │ - bvs 11fe9ec <__bss_end__@@Base+0x1181304> │ │ │ │ - blge 7c3abc <__bss_end__@@Base+0x7463d4> │ │ │ │ - bge 7eeca0 <__bss_end__@@Base+0x7715b8> │ │ │ │ + bvs 11fe9ec <__bss_end__@@Base+0x11812fc> │ │ │ │ + blge 7c3abc <__bss_end__@@Base+0x7463cc> │ │ │ │ + bge 7eeca0 <__bss_end__@@Base+0x7715b0> │ │ │ │ stmib sp, {r0, r3, r4, r8, ip, pc}^ │ │ │ │ @ instruction: 0xf7fc231a │ │ │ │ ldmib sp, {r2, r3, sl, fp, sp, lr, pc}^ │ │ │ │ - blls 6ced14 <__bss_end__@@Base+0x65162c> │ │ │ │ + blls 6ced14 <__bss_end__@@Base+0x651624> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8daaf5a │ │ │ │ strb r0, [r9, -r0] │ │ │ │ @ instruction: 0xf10d682a │ │ │ │ ldmdavs pc!, {r2, r3, r6, r7, fp} @ │ │ │ │ svclt 0x00c42a1e │ │ │ │ eorvs r2, fp, lr, lsl r3 │ │ │ │ svclt 0x00d49b10 │ │ │ │ rsbscs r0, r8, #146 @ 0x92 │ │ │ │ - bl 21bdbc <__bss_end__@@Base+0x19e6d4> │ │ │ │ + bl 21bdbc <__bss_end__@@Base+0x19e6cc> │ │ │ │ @ instruction: 0xf7fd0083 │ │ │ │ @ instruction: 0x4638e812 │ │ │ │ svc 0x0010f7fc │ │ │ │ stmdavs fp!, {r4, r9, fp, ip, pc} │ │ │ │ tstls r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x4665e714 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ stmdavs sl!, {r0, r3, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8d02550 │ │ │ │ - blx 156732 <__bss_end__@@Base+0xd904a> │ │ │ │ - bvs fe657108 <__bss_end__@@Base+0xfe5d9a20> │ │ │ │ + blx 156732 <__bss_end__@@Base+0xd9042> │ │ │ │ + bvs fe657108 <__bss_end__@@Base+0xfe5d9a18> │ │ │ │ andsle r4, sl, sl, lsl #5 │ │ │ │ movwcs r6, #2201 @ 0x899 │ │ │ │ - bl fe6c8500 <__bss_end__@@Base+0xfe64ae18> │ │ │ │ + bl fe6c8500 <__bss_end__@@Base+0xfe64ae10> │ │ │ │ @ instruction: 0xf8da4605 │ │ │ │ strb r0, [r1, -r0] │ │ │ │ @ instruction: 0x462a4b59 │ │ │ │ strcs r4, [ip, #2137] @ 0x859 │ │ │ │ stmiapl r1!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ andvs r4, r8, r8, asr fp │ │ │ │ ldmdbmi r8, {r0, sp}^ │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7fc601d │ │ │ │ - blmi 15c6530 <__bss_end__@@Base+0x1548e48> │ │ │ │ - bvs 7db728 <__bss_end__@@Base+0x75e040> │ │ │ │ - blvs 783a3c <__bss_end__@@Base+0x706354> │ │ │ │ - bls 5441f4 <__bss_end__@@Base+0x4c6b0c> │ │ │ │ + blmi 15c6530 <__bss_end__@@Base+0x1548e40> │ │ │ │ + bvs 7db728 <__bss_end__@@Base+0x75e038> │ │ │ │ + blvs 783a3c <__bss_end__@@Base+0x70634c> │ │ │ │ + bls 5441f4 <__bss_end__@@Base+0x4c6b04> │ │ │ │ ldrdcs r1, [r0, -fp] │ │ │ │ - blx a5096 <__bss_end__@@Base+0x279ae> │ │ │ │ - blx fa56e <__bss_end__@@Base+0x7ce86> │ │ │ │ + blx a5096 <__bss_end__@@Base+0x279a6> │ │ │ │ + blx fa56e <__bss_end__@@Base+0x7ce7e> │ │ │ │ @ instruction: 0xf7fcf202 │ │ │ │ - blls 545490 <__bss_end__@@Base+0x4c7da8> │ │ │ │ + blls 545490 <__bss_end__@@Base+0x4c7da0> │ │ │ │ @ instruction: 0xc708e9d3 │ │ │ │ stmdbmi r8, {r1, r2, r5, r8, sl, sp, lr, pc}^ │ │ │ │ - bmi 131d288 <__bss_end__@@Base+0x129fba0> │ │ │ │ + bmi 131d288 <__bss_end__@@Base+0x129fb98> │ │ │ │ stmdapl r1!, {r0, r1, r2, r3, fp, ip, pc}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ rscsne pc, r3, #64, 4 │ │ │ │ stmiapl r3!, {r0, r3, r6, r8, fp, lr}^ │ │ │ │ andsvs r4, sl, r9, ror r4 │ │ │ │ svc 0x00daf7fc │ │ │ │ @ instruction: 0xf7fc2001 │ │ │ │ @ instruction: 0xf7fceaa4 │ │ │ │ stclne 14, cr14, [r8], #-88 @ 0xffffffa8 │ │ │ │ @ instruction: 0xf8936ad9 │ │ │ │ - blls 526654 <__bss_end__@@Base+0x4a8f6c> │ │ │ │ + blls 526654 <__bss_end__@@Base+0x4a8f64> │ │ │ │ adceq lr, r0, #0, 22 │ │ │ │ blcs 16d9c │ │ │ │ - blls 541214 <__bss_end__@@Base+0x4c3b2c> │ │ │ │ + blls 541214 <__bss_end__@@Base+0x4c3b24> │ │ │ │ cmneq r3, #3072 @ 0xc00 │ │ │ │ addsmi r3, r8, #134217728 @ 0x8000000 │ │ │ │ ldrmi fp, [r3], -r8, lsr #31 │ │ │ │ @ instruction: 0xf101fb03 │ │ │ │ - bmi ef6bec <__bss_end__@@Base+0xe79504> │ │ │ │ + bmi ef6bec <__bss_end__@@Base+0xe794fc> │ │ │ │ tstls r5, #96, 12 @ 0x6000000 │ │ │ │ @ instruction: 0xf7fd447a │ │ │ │ - bmi e8463c <__bss_end__@@Base+0xe06f54> │ │ │ │ + bmi e8463c <__bss_end__@@Base+0xe06f4c> │ │ │ │ pkhbtmi r9, r4, r4, lsl #22 │ │ │ │ - bvs 15db7ac <__bss_end__@@Base+0x155e0c4> │ │ │ │ + bvs 15db7ac <__bss_end__@@Base+0x155e0bc> │ │ │ │ adcsmi r6, fp, #16, 4 │ │ │ │ ldrtmi fp, [fp], -r8, lsr #31 │ │ │ │ - blls 55be4c <__bss_end__@@Base+0x4de764> │ │ │ │ + blls 55be4c <__bss_end__@@Base+0x4de75c> │ │ │ │ svcls 0x0014e756 │ │ │ │ ldr r4, [r3, -r2, ror #12]! │ │ │ │ addsmi r4, r3, #-1342177275 @ 0xb0000005 │ │ │ │ @ instruction: 0x4613bfb8 │ │ │ │ andsls r2, r4, #0, 4 │ │ │ │ svclt 0x0000e7e0 │ │ │ │ andeq r5, r5, ip, ror #9 │ │ │ │ @@ -2788,18 +2788,18 @@ │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq sl, r3, lr, lsr #27 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #21 │ │ │ │ - muleq r6, ip, sp │ │ │ │ - andeq lr, r6, r2, ror sp │ │ │ │ + andeq lr, r6, r4, lsr #27 │ │ │ │ + andeq lr, r6, sl, ror sp │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - andeq lr, r6, r6, lsl #26 │ │ │ │ + andeq lr, r6, lr, lsl #26 │ │ │ │ andeq sl, r5, r2, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ andeq sl, r3, r0, lsl #26 │ │ │ │ andeq sl, r3, sl, lsl #24 │ │ │ │ @ instruction: 0xfffff003 │ │ │ │ andeq sl, r3, r6, lsl #24 │ │ │ │ @ instruction: 0xfffff1a7 │ │ │ │ @@ -2809,48 +2809,48 @@ │ │ │ │ andeq r0, r0, ip, lsr #22 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ @ instruction: 0xfffff1b9 │ │ │ │ andeq r5, r5, sl, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #16 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ - andeq lr, r6, r2, lsr sl │ │ │ │ + andeq lr, r6, sl, lsr sl │ │ │ │ andeq sl, r3, r2, lsr #20 │ │ │ │ muleq r3, r2, r9 │ │ │ │ andeq sl, r3, r0, ror #13 │ │ │ │ - ldrdeq lr, [r6], -r6 │ │ │ │ - andeq lr, r6, r4, lsr #17 │ │ │ │ + ldrdeq lr, [r6], -lr @ │ │ │ │ + andeq lr, r6, ip, lsr #17 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq sl, r3, r4, ror #15 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq sl, [r3], -r2 │ │ │ │ - strdeq lr, [r6], -r0 │ │ │ │ + strdeq lr, [r6], -r8 │ │ │ │ ldrdeq sl, [r3], -r8 │ │ │ │ strdeq sl, [r3], -r0 │ │ │ │ andeq sl, r3, r4, ror #10 │ │ │ │ - andeq lr, r6, r8, ror #14 │ │ │ │ + andeq lr, r6, r0, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb618ac <__bss_end__@@Base+0xfeae41c4> │ │ │ │ + bl feb618ac <__bss_end__@@Base+0xfeae41bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 60e674 <__bss_end__@@Base+0x590f8c> │ │ │ │ - blmi 6368c0 <__bss_end__@@Base+0x5b91d8> │ │ │ │ + bmi 60e674 <__bss_end__@@Base+0x590f84> │ │ │ │ + blmi 6368c0 <__bss_end__@@Base+0x5b91d0> │ │ │ │ ldrbtmi r4, [sl], #-1641 @ 0xfffff997 │ │ │ │ ldrbtmi r4, [ip], #-3095 @ 0xfffff3e9 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ @ instruction: 0xb108fd99 │ │ │ │ ldmdblt r9, {r0, r9, sl, fp, sp, lr}^ │ │ │ │ - blmi 41cf20 <__bss_end__@@Base+0x39f838> │ │ │ │ + blmi 41cf20 <__bss_end__@@Base+0x39f830> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 64748 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r3, r0, lsl #6 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ - blmi 29cf24 <__bss_end__@@Base+0x21f83c> │ │ │ │ + blmi 29cf24 <__bss_end__@@Base+0x21f834> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 64760 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_und │ │ │ │ stmiapl r3!, {r0, r3, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r2, r8, lsl r8 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ @@ -2875,37 +2875,37 @@ │ │ │ │ @ instruction: 0x46064a7c │ │ │ │ ldclmi 4, cr4, [ip], #-500 @ 0xfffffe0c │ │ │ │ ldrbtmi r4, [ip], #-2940 @ 0xfffff484 │ │ │ │ strmi r5, [sp], -sl, lsr #17 │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldmdavs sl, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 1e36d98 <__bss_end__@@Base+0x1db96b0> │ │ │ │ + blmi 1e36d98 <__bss_end__@@Base+0x1db96a8> │ │ │ │ @ instruction: 0xf8544296 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf0000000 │ │ │ │ @ instruction: 0xf8d080a6 │ │ │ │ ldrbcs r1, [r0], #-132 @ 0xffffff7c │ │ │ │ ldrdcs pc, [ip], r0 │ │ │ │ andcs pc, r1, #4, 22 @ 0x1000 │ │ │ │ - bvs fe5f57ac <__bss_end__@@Base+0xfe5780c4> │ │ │ │ + bvs fe5f57ac <__bss_end__@@Base+0xfe5780bc> │ │ │ │ addsmi lr, r0, #33 @ 0x21 │ │ │ │ addshi pc, r5, r0 │ │ │ │ cmpcs r0, sp, ror #22 │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrdcs pc, [r4], r3 │ │ │ │ ldrdcc pc, [ip], r3 │ │ │ │ movwcc pc, #11009 @ 0x2b01 @ │ │ │ │ @ instruction: 0xf8df6a9f │ │ │ │ ldrbtmi r8, [r8], #420 @ 0x1a4 │ │ │ │ ldrdcc pc, [ip], #-136 @ 0xffffff78 │ │ │ │ cmnle r7, r0, lsl #22 │ │ │ │ - blcs e4ab0 <__bss_end__@@Base+0x673c8> │ │ │ │ + blcs e4ab0 <__bss_end__@@Base+0x673c0> │ │ │ │ addhi pc, r8, r0 │ │ │ │ - bmi 191d554 <__bss_end__@@Base+0x189fe6c> │ │ │ │ + bmi 191d554 <__bss_end__@@Base+0x189fe64> │ │ │ │ @ instruction: 0xf854447a │ │ │ │ @ instruction: 0xf1028003 │ │ │ │ @ instruction: 0xf8d80440 │ │ │ │ cdp 0, 11, cr0, cr7, cr0, {0} │ │ │ │ vldr s10, [pc, #768] @ aae0 │ │ │ │ @ instruction: 0xeeb74b55 │ │ │ │ vcvt.f64.f32 d6, s1 │ │ │ │ @@ -2917,141 +2917,141 @@ │ │ │ │ vmul.f64 d6, d7, d4 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vmov.f32 s2, #195 @ 0xbe180000 -0.1484375 │ │ │ │ vcvt.u32.f64 s10, d5 │ │ │ │ vcvt.u32.f64 s12, d6 │ │ │ │ vnmla.f64 d7, d21, d7 │ │ │ │ adchi r3, r3, r0, lsl sl │ │ │ │ - bcc 446074 <__bss_end__@@Base+0x3c898c> │ │ │ │ + bcc 446074 <__bss_end__@@Base+0x3c8984> │ │ │ │ cdp 0, 1, cr8, cr7, cr3, {7} │ │ │ │ @ instruction: 0x81233a10 │ │ │ │ - bl 1448818 <__bss_end__@@Base+0x13cb130> │ │ │ │ - bne 105ea0 <__bss_end__@@Base+0x887b8> │ │ │ │ - beq 145fa4 <__bss_end__@@Base+0xc88bc> │ │ │ │ - beq 185ea8 <__bss_end__@@Base+0x1087c0> │ │ │ │ + bl 1448818 <__bss_end__@@Base+0x13cb128> │ │ │ │ + bne 105ea0 <__bss_end__@@Base+0x887b0> │ │ │ │ + beq 145fa4 <__bss_end__@@Base+0xc88b4> │ │ │ │ + beq 185ea8 <__bss_end__@@Base+0x1087b8> │ │ │ │ vmov.32 fp, d0[1] │ │ │ │ @ instruction: 0xf8d80a20 │ │ │ │ cdp 0, 15, cr3, cr6, cr0, {0} │ │ │ │ cmpcs r0, r0, lsl #20 │ │ │ │ ldrdcs pc, [r4], r3 │ │ │ │ - beq 8610c <__bss_end__@@Base+0x8a24> │ │ │ │ + beq 8610c <__bss_end__@@Base+0x8a1c> │ │ │ │ ldrdcc pc, [ip], r3 │ │ │ │ - beq ffa06324 <__bss_end__@@Base+0xff988c3c> │ │ │ │ + beq ffa06324 <__bss_end__@@Base+0xff988c34> │ │ │ │ movwcc pc, #11009 @ 0x2b01 @ │ │ │ │ - blx 446420 <__bss_end__@@Base+0x3c8d38> │ │ │ │ - blvs 163a790 <__bss_end__@@Base+0x15bd0a8> │ │ │ │ - bmi fe56c4 <__bss_end__@@Base+0xf67fdc> │ │ │ │ + blx 446420 <__bss_end__@@Base+0x3c8d30> │ │ │ │ + blvs 163a790 <__bss_end__@@Base+0x15bd0a0> │ │ │ │ + bmi fe56c4 <__bss_end__@@Base+0xf67fd4> │ │ │ │ ldrbtmi r4, [sl], #-2872 @ 0xfffff4c8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sl, r9, asr r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldmvs fp!, {r0, r2, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ strle r0, [r3, #-2011] @ 0xfffff825 │ │ │ │ tstcs r1, r7, lsr fp │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ strb r6, [r8, r0, lsr #16]! │ │ │ │ @ instruction: 0xf1084b30 │ │ │ │ stc 2, cr0, [sp, #256] @ 0x100 │ │ │ │ ldrtmi r1, [r1], -r5, lsl #20 │ │ │ │ - beq 145fd4 <__bss_end__@@Base+0xc88ec> │ │ │ │ - beq 105ed8 <__bss_end__@@Base+0x887f0> │ │ │ │ + beq 145fd4 <__bss_end__@@Base+0xc88e4> │ │ │ │ + beq 105ed8 <__bss_end__@@Base+0x887e8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ @ instruction: 0xf7fc2301 │ │ │ │ movwcs lr, #3388 @ 0xd3c │ │ │ │ - bne 185f2c <__bss_end__@@Base+0x108844> │ │ │ │ - beq 146030 <__bss_end__@@Base+0xc8948> │ │ │ │ - beq 105f34 <__bss_end__@@Base+0x8884c> │ │ │ │ + bne 185f2c <__bss_end__@@Base+0x10883c> │ │ │ │ + beq 146030 <__bss_end__@@Base+0xc8940> │ │ │ │ + beq 105f34 <__bss_end__@@Base+0x88844> │ │ │ │ subcc pc, ip, r8, asr #17 │ │ │ │ - blmi a446b8 <__bss_end__@@Base+0x9c6fd0> │ │ │ │ + blmi a446b8 <__bss_end__@@Base+0x9c6fc8> │ │ │ │ ldmdavs pc, {r0, r1, r5, r6, r7, fp, ip, lr} @ │ │ │ │ - bmi 9c4694 <__bss_end__@@Base+0x946fac> │ │ │ │ + bmi 9c4694 <__bss_end__@@Base+0x946fa4> │ │ │ │ stcge 8, cr5, [r6], {162} @ 0xa2 │ │ │ │ usada8 r0, r7, r8, r6 │ │ │ │ - blmi 6dd16c <__bss_end__@@Base+0x65fa84> │ │ │ │ + blmi 6dd16c <__bss_end__@@Base+0x65fa7c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 26494c <__bss_end__@@Base+0x1e7264> │ │ │ │ + blls 26494c <__bss_end__@@Base+0x1e725c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle lr, r0, lsl #6 │ │ │ │ - bvc ff8463cc <__bss_end__@@Base+0xff7c8ce4> │ │ │ │ - blvs 4c5f70 <__bss_end__@@Base+0x448888> │ │ │ │ - bne ff0863d4 <__bss_end__@@Base+0xff008cec> │ │ │ │ - beq ff0463d8 <__bss_end__@@Base+0xfefc8cf0> │ │ │ │ - blvc 1c619c <__bss_end__@@Base+0x148ab4> │ │ │ │ - bleq 1c6184 <__bss_end__@@Base+0x148a9c> │ │ │ │ - blne 1c618c <__bss_end__@@Base+0x148aa4> │ │ │ │ - blvc ff206500 <__bss_end__@@Base+0xff188e18> │ │ │ │ - blvs ff086504 <__bss_end__@@Base+0xff008e1c> │ │ │ │ - bne fe446170 <__bss_end__@@Base+0xfe3c8a88> │ │ │ │ - blvc ff04650c <__bss_end__@@Base+0xfefc8e24> │ │ │ │ - bcs fe446174 <__bss_end__@@Base+0xfe3c8a8c> │ │ │ │ - beq fe44617c <__bss_end__@@Base+0xfe3c8a94> │ │ │ │ + bvc ff8463cc <__bss_end__@@Base+0xff7c8cdc> │ │ │ │ + blvs 4c5f70 <__bss_end__@@Base+0x448880> │ │ │ │ + bne ff0863d4 <__bss_end__@@Base+0xff008ce4> │ │ │ │ + beq ff0463d8 <__bss_end__@@Base+0xfefc8ce8> │ │ │ │ + blvc 1c619c <__bss_end__@@Base+0x148aac> │ │ │ │ + bleq 1c6184 <__bss_end__@@Base+0x148a94> │ │ │ │ + blne 1c618c <__bss_end__@@Base+0x148a9c> │ │ │ │ + blvc ff206500 <__bss_end__@@Base+0xff188e10> │ │ │ │ + blvs ff086504 <__bss_end__@@Base+0xff008e14> │ │ │ │ + bne fe446170 <__bss_end__@@Base+0xfe3c8a80> │ │ │ │ + blvc ff04650c <__bss_end__@@Base+0xfefc8e1c> │ │ │ │ + bcs fe446174 <__bss_end__@@Base+0xfe3c8a84> │ │ │ │ + beq fe44617c <__bss_end__@@Base+0xfe3c8a8c> │ │ │ │ pop {r1, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fc41f0 │ │ │ │ @ instruction: 0xf7fcb8af │ │ │ │ svclt 0x0000ec42 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscmi pc, pc, r0, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi lr, pc, r0 │ │ │ │ andeq r4, r5, r0, ror #24 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r4, r5, sl, asr ip │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andeq lr, r6, r2, ror r5 │ │ │ │ - andeq lr, r6, ip, asr r5 │ │ │ │ + andeq lr, r6, sl, ror r5 │ │ │ │ + andeq lr, r6, r4, ror #10 │ │ │ │ andeq r4, r5, r2, asr fp │ │ │ │ - andeq lr, r6, r0, lsr #9 │ │ │ │ + andeq lr, r6, r8, lsr #9 │ │ │ │ andeq r0, r0, ip, asr #16 │ │ │ │ ldrdeq r4, [r5], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb61b78 <__bss_end__@@Base+0xfeae4490> │ │ │ │ + bl feb61b78 <__bss_end__@@Base+0xfeae4488> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sp], #-896 @ 0xfffffc80 │ │ │ │ - bmi b76b98 <__bss_end__@@Base+0xaf94b0> │ │ │ │ - blmi b5bb78 <__bss_end__@@Base+0xade490> │ │ │ │ + bmi b76b98 <__bss_end__@@Base+0xaf94a8> │ │ │ │ + blmi b5bb78 <__bss_end__@@Base+0xade488> │ │ │ │ stmiapl r2!, {r0, r5, r7, fp, ip, lr}^ │ │ │ │ ldmdavs r0, {r0, r1, r3, fp, sp, lr} │ │ │ │ @ instruction: 0xf8d0b9b3 │ │ │ │ cmpcs r0, r4, lsl #1 │ │ │ │ ldrdcc pc, [ip], r0 │ │ │ │ blx 5ca42 │ │ │ │ stmdapl r0!, {r1, r8, r9, ip, sp} │ │ │ │ mulvs r5, sp, sl │ │ │ │ ldrsbtgt pc, [r0], -r3 @ │ │ │ │ - blmi 965310 <__bss_end__@@Base+0x8e7c28> │ │ │ │ + blmi 965310 <__bss_end__@@Base+0x8e7c20> │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ - blmi 93a9b8 <__bss_end__@@Base+0x8bd2d0> │ │ │ │ + blmi 93a9b8 <__bss_end__@@Base+0x8bd2c8> │ │ │ │ andsvs r5, r8, r3, ror #17 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ - bmi 81ce48 <__bss_end__@@Base+0x79f760> │ │ │ │ + bmi 81ce48 <__bss_end__@@Base+0x79f758> │ │ │ │ stmdapl r1!, {r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ stmiapl r2!, {r0, r8, ip, pc} │ │ │ │ stmiapl r3!, {r1, r9, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ @ instruction: 0xf7fb9903 │ │ │ │ biclt lr, r8, lr, asr #30 │ │ │ │ mvnle r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf04f481a │ │ │ │ ldmdbmi sl, {r0, sl, fp} │ │ │ │ - bmi 6dd654 <__bss_end__@@Base+0x65ff6c> │ │ │ │ + bmi 6dd654 <__bss_end__@@Base+0x65ff64> │ │ │ │ ldrbtmi r5, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ andgt pc, r0, r0, asr #17 │ │ │ │ stmdapl r1!, {sp}^ │ │ │ │ vst4.8 {d22-d25}, [pc], sl │ │ │ │ ldmdbmi r7, {r1, r5, r7, r9, sp, lr} │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ andlt r6, r5, sl, lsl r0 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ stclt 7, cr15, [lr, #1008] @ 0x3f0 │ │ │ │ - blmi 41ce50 <__bss_end__@@Base+0x39f768> │ │ │ │ + blmi 41ce50 <__bss_end__@@Base+0x39f760> │ │ │ │ stmdapl r1!, {r1, r4, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ andpl pc, r9, #64, 4 │ │ │ │ stmiapl r3!, {r4, r8, fp, lr}^ │ │ │ │ andsvs r4, sl, r9, ror r4 │ │ │ │ stc 7, cr15, [r2, #1008] @ 0x3f0 │ │ │ │ @ instruction: 0xf7fc2001 │ │ │ │ @@ -3106,45 +3106,45 @@ │ │ │ │ stmdbls r9, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmdavc r8, {r0, r3, r8, r9, ip, sp, pc} │ │ │ │ strmi fp, [r5], -r8, asr #22 │ │ │ │ @ instruction: 0x3014f8d8 │ │ │ │ strtmi r2, [r9], -r0, lsl #4 │ │ │ │ ldrmi r2, [r8, lr, rrx] │ │ │ │ @ instruction: 0xf018980a │ │ │ │ - blls 28a504 <__bss_end__@@Base+0x20ce1c> │ │ │ │ - blmi 9b6f80 <__bss_end__@@Base+0x939898> │ │ │ │ + blls 28a504 <__bss_end__@@Base+0x20ce14> │ │ │ │ + blmi 9b6f80 <__bss_end__@@Base+0x939890> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 982b24 <__bss_end__@@Base+0x90543c> │ │ │ │ + blmi 982b24 <__bss_end__@@Base+0x905434> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 69d3b4 <__bss_end__@@Base+0x61fccc> │ │ │ │ + blmi 69d3b4 <__bss_end__@@Base+0x61fcc4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2e4b94 <__bss_end__@@Base+0x2674ac> │ │ │ │ + blls 2e4b94 <__bss_end__@@Base+0x2674a4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1270300 │ │ │ │ pop {r2, r3, ip, sp, pc} │ │ │ │ @ instruction: 0x463181f0 │ │ │ │ @ instruction: 0x3018f8d8 │ │ │ │ ldrmi r2, [r8, lr, rrx] │ │ │ │ @ instruction: 0x46384631 │ │ │ │ stmdb r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi lr, [r8], -r8, ror #15 │ │ │ │ svc 0x0040f7fb │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ - bmi 5ff29c <__bss_end__@@Base+0x581bb4> │ │ │ │ + bmi 5ff29c <__bss_end__@@Base+0x581bac> │ │ │ │ vmovls.32 d9[0], r4 │ │ │ │ stmiapl r2!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ vst4.8 {d22-d25}, [pc :64], r3 │ │ │ │ - blmi 563608 <__bss_end__@@Base+0x4e5f20> │ │ │ │ + blmi 563608 <__bss_end__@@Base+0x4e5f18> │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ - b 10c8b64 <__bss_end__@@Base+0x104b47c> │ │ │ │ + b 10c8b64 <__bss_end__@@Base+0x104b474> │ │ │ │ @ instruction: 0x46034913 │ │ │ │ @ instruction: 0x46284632 │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ sbfx lr, r8, #25, #28 │ │ │ │ - bl 548b78 <__bss_end__@@Base+0x4cb490> │ │ │ │ + bl 548b78 <__bss_end__@@Base+0x4cb488> │ │ │ │ andeq r4, r5, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r4, r5, lr, lsr #18 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ @@ -3169,51 +3169,51 @@ │ │ │ │ movwls r6, #47131 @ 0xb81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf984f02b │ │ │ │ @ instruction: 0xf7fea907 │ │ │ │ stmdacs r0, {r0, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ mcrvs 0, 0, sp, cr1, cr12, {1} │ │ │ │ stmdbcs r0, {r2, r9, sl, lr} │ │ │ │ - blmi ffecec <__bss_end__@@Base+0xf81604> │ │ │ │ + blmi ffecec <__bss_end__@@Base+0xf815fc> │ │ │ │ cdpls 15, 0, cr2, cr7, cr0, {0} │ │ │ │ ldrmi r5, [r8], fp, ror #17 │ │ │ │ - blle fa4c78 <__bss_end__@@Base+0xf27590> │ │ │ │ + blle fa4c78 <__bss_end__@@Base+0xf27588> │ │ │ │ stclle 15, cr2, [r3, #-4] │ │ │ │ ldrbtmi r4, [fp], #-2875 @ 0xfffff4c5 │ │ │ │ stmdbcs r0, {r0, r3, r4, r6, r7, r8, sl, fp, sp, lr} │ │ │ │ - blmi ebf1b8 <__bss_end__@@Base+0xe41ad0> │ │ │ │ + blmi ebf1b8 <__bss_end__@@Base+0xe41ac8> │ │ │ │ @ instruction: 0xf8d84639 │ │ │ │ ldrbtmi r0, [fp], #-0 │ │ │ │ ldrvs r9, [pc, #773] @ af39 │ │ │ │ svc 0x00aef7fb │ │ │ │ strmi r9, [r5], -r5, lsl #22 │ │ │ │ movwcs r6, #5592 @ 0x15d8 │ │ │ │ @ instruction: 0x462a6173 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ @ instruction: 0xf7fc6e21 │ │ │ │ ldmdavs r1!, {r2, r5, r6, r8, sl, fp, sp, lr, pc}^ │ │ │ │ cmple r7, r0, lsl #18 │ │ │ │ @ instruction: 0xb18968b1 │ │ │ │ - blmi a5d514 <__bss_end__@@Base+0x9dfe2c> │ │ │ │ + blmi a5d514 <__bss_end__@@Base+0x9dfe24> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2e4ccc <__bss_end__@@Base+0x2675e4> │ │ │ │ + blls 2e4ccc <__bss_end__@@Base+0x2675dc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SPSR_abt │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ andlt r4, ip, sl, lsr #12 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ stcllt 7, cr15, [sl, #-1008] @ 0xfffffc10 │ │ │ │ - blmi 81d518 <__bss_end__@@Base+0x79fe30> │ │ │ │ + blmi 81d518 <__bss_end__@@Base+0x79fe28> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2e4cf0 <__bss_end__@@Base+0x267608> │ │ │ │ + blls 2e4cf0 <__bss_end__@@Base+0x267600> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r2, r0, lsl #6 │ │ │ │ pop {r2, r3, ip, sp, pc} │ │ │ │ ldmdbvs r3!, {r4, r5, r6, r7, r8, pc}^ │ │ │ │ - bmi 839168 <__bss_end__@@Base+0x7bba80> │ │ │ │ + bmi 839168 <__bss_end__@@Base+0x7bba78> │ │ │ │ ldrbtmi r2, [sl], #-769 @ 0xfffffcff │ │ │ │ @ instruction: 0xe7cd6dd5 │ │ │ │ mvnsle r2, r0, lsl #30 │ │ │ │ movwcs r4, #3869 @ 0xf1d │ │ │ │ ldclvs 4, cr4, [sp, #-508]! @ 0xfffffe04 │ │ │ │ bicle r2, r5, r0, lsl #26 │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @@ -3227,152 +3227,152 @@ │ │ │ │ movwls sl, #2824 @ 0xb08 │ │ │ │ ldmda lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r5], -r0, lsl #6 │ │ │ │ @ instruction: 0xe7ad6578 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ @ instruction: 0xf7fc462a │ │ │ │ @ instruction: 0xe7b1ed14 │ │ │ │ - b 9c8ce4 <__bss_end__@@Base+0x94b5fc> │ │ │ │ + b 9c8ce4 <__bss_end__@@Base+0x94b5f4> │ │ │ │ @ instruction: 0xf7fce797 │ │ │ │ svclt 0x0000ea5c │ │ │ │ ldrdeq r4, [r5], -r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ ldrdeq r4, [r5], -r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andeq lr, r6, sl, lsl #2 │ │ │ │ - strdeq lr, [r6], -sl │ │ │ │ + andeq lr, r6, r2, lsl r1 │ │ │ │ + andeq lr, r6, r2, lsl #2 │ │ │ │ andeq r4, r5, ip, asr r7 │ │ │ │ andeq r4, r5, r8, lsr r7 │ │ │ │ - andeq lr, r6, sl, lsl #1 │ │ │ │ - andeq lr, r6, ip, ror r0 │ │ │ │ + muleq r6, r2, r0 │ │ │ │ + andeq lr, r6, r4, lsl #1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb61f2c <__bss_end__@@Base+0xfeae4844> │ │ │ │ + bl feb61f2c <__bss_end__@@Base+0xfeae483c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 44ecd4 <__bss_end__@@Base+0x3d15ec> │ │ │ │ + blmi 44ecd4 <__bss_end__@@Base+0x3d15e4> │ │ │ │ ldmdami r1, {r8, sp} │ │ │ │ ldrbtmi r4, [fp], #-2577 @ 0xfffff5ef │ │ │ │ ldmdapl sp, {r0, r4, sl, fp, lr} │ │ │ │ ldmpl fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdavs r7!, {r1, r2, r3, r5, fp, sp, lr} │ │ │ │ ldc 8, cr6, [r4, #96] @ 0x60 │ │ │ │ vldr s3, [r4, #12] │ │ │ │ vldr s0, [r4, #8] │ │ │ │ @ instruction: 0xf7ff0a01 │ │ │ │ @ instruction: 0x4639fcf3 │ │ │ │ ldrtmi r4, [r0], -r2, lsl #12 │ │ │ │ - bl feec8d54 <__bss_end__@@Base+0xfee4b66c> │ │ │ │ + bl feec8d54 <__bss_end__@@Base+0xfee4b664> │ │ │ │ stmdavs r8!, {r0, r5, fp, sp, lr} │ │ │ │ mcr 7, 0, pc, cr14, cr12, {7} @ │ │ │ │ stmdavs r8!, {r0, r5, fp, sp, lr} │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ stmdblt r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r4, r5, lr, ror r6 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ - andeq lr, r6, r8, asr #32 │ │ │ │ + andeq lr, r6, r0, asr r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb6d99c <__bss_end__@@Base+0xfeaf02b4> │ │ │ │ + bl feb6d99c <__bss_end__@@Base+0xfeaf02ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 10ceafc <__bss_end__@@Base+0x1051414> │ │ │ │ - blmi 10f702c <__bss_end__@@Base+0x1079944> │ │ │ │ + bmi 10ceafc <__bss_end__@@Base+0x105140c> │ │ │ │ + blmi 10f702c <__bss_end__@@Base+0x107993c> │ │ │ │ ldrbtmi r4, [sl], #-1543 @ 0xfffff9f9 │ │ │ │ ldrbtmi r4, [ip], #-3138 @ 0xfffff3be │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9321 │ │ │ │ stmibvs r3!, {r8, r9}^ │ │ │ │ cmnle r6, r0, lsl #22 │ │ │ │ ldcmi 4, cr3, [lr, #-16]! │ │ │ │ - blmi f93750 <__bss_end__@@Base+0xf16068> │ │ │ │ + blmi f93750 <__bss_end__@@Base+0xf16060> │ │ │ │ ldrbtmi r2, [sp], #-257 @ 0xfffffeff │ │ │ │ ldrbtmi sl, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ ldc 3, cr9, [r5, #28] │ │ │ │ vldr s10, [r5, #12] │ │ │ │ vldr s12, [r5, #8] │ │ │ │ vmov.f32 s14, #113 @ 0x3f880000 1.0625000 │ │ │ │ vcvt.f64.f32 d5, s10 │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ vstr s14, [sp, #796] @ 0x31c │ │ │ │ vstr d5, [sp, #16] │ │ │ │ vstr d6, [sp, #8] │ │ │ │ @ instruction: 0xf7fc7b00 │ │ │ │ - bvs a46344 <__bss_end__@@Base+0x9c8c5c> │ │ │ │ + bvs a46344 <__bss_end__@@Base+0x9c8c54> │ │ │ │ @ instruction: 0xf7fca908 │ │ │ │ ldc 13, cr14, [r5, #448] @ 0x1c0 │ │ │ │ vldr s10, [r5, #24] │ │ │ │ rsbcs r6, r4, #20480 @ 0x5000 │ │ │ │ - bvc 14645c <__bss_end__@@Base+0xc8d74> │ │ │ │ + bvc 14645c <__bss_end__@@Base+0xc8d6c> │ │ │ │ cdp 1, 11, cr2, cr7, cr1, {0} │ │ │ │ - blls 1e1924 <__bss_end__@@Base+0x16423c> │ │ │ │ - bvs ff1c68f0 <__bss_end__@@Base+0xff149208> │ │ │ │ + blls 1e1924 <__bss_end__@@Base+0x164234> │ │ │ │ + bvs ff1c68f0 <__bss_end__@@Base+0xff149200> │ │ │ │ cdp 8, 11, cr10, cr7, cr8, {0} │ │ │ │ vstr s14, [sp, #796] @ 0x31c │ │ │ │ vstr d5, [sp, #16] │ │ │ │ vstr d6, [sp, #8] │ │ │ │ @ instruction: 0xf7fc7b00 │ │ │ │ - bvs 1a4630c <__bss_end__@@Base+0x19c8c24> │ │ │ │ + bvs 1a4630c <__bss_end__@@Base+0x19c8c1c> │ │ │ │ @ instruction: 0xf7fca908 │ │ │ │ - bvs fea46384 <__bss_end__@@Base+0xfe9c8c9c> │ │ │ │ + bvs fea46384 <__bss_end__@@Base+0xfe9c8c94> │ │ │ │ ldm r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ vstmdbmi r0!, {d11-} │ │ │ │ streq pc, [ip], -r4, lsl #2 │ │ │ │ - bhi 6464c0 <__bss_end__@@Base+0x5c8dd8> │ │ │ │ + bhi 6464c0 <__bss_end__@@Base+0x5c8dd0> │ │ │ │ ldcl 4, cr4, [r4], #500 @ 0x1f4 │ │ │ │ ldrcc r7, [r0, #-2561] @ 0xfffff5ff │ │ │ │ stceq 8, cr15, [r8], {85} @ 0x55 │ │ │ │ - bvc fe2467f0 <__bss_end__@@Base+0xfe1c9108> │ │ │ │ - bvc ffa06a4c <__bss_end__@@Base+0xff989364> │ │ │ │ - bne fe4466b8 <__bss_end__@@Base+0xfe3c8fd0> │ │ │ │ + bvc fe2467f0 <__bss_end__@@Base+0xfe1c9100> │ │ │ │ + bvc ffa06a4c <__bss_end__@@Base+0xff98935c> │ │ │ │ + bne fe4466b8 <__bss_end__@@Base+0xfe3c8fc8> │ │ │ │ smlabbeq r8, r1, r3, pc @ │ │ │ │ - bl 248e54 <__bss_end__@@Base+0x1cb76c> │ │ │ │ + bl 248e54 <__bss_end__@@Base+0x1cb764> │ │ │ │ mvnle r4, r6, lsr #5 │ │ │ │ - bmi 5794c8 <__bss_end__@@Base+0x4fbde0> │ │ │ │ + bmi 5794c8 <__bss_end__@@Base+0x4fbdd8> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, r3, r0, lsl r1 │ │ │ │ - blhi c6178 <__bss_end__@@Base+0x48a90> │ │ │ │ + blhi c6178 <__bss_end__@@Base+0x48a88> │ │ │ │ ldrcc fp, [r0], #-3568 @ 0xfffff210 │ │ │ │ @ instruction: 0xf7ffe797 │ │ │ │ ldrb pc, [r4, fp, asr #30] @ │ │ │ │ ldrbtmi r4, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ ldmib r3, {r1, r3, r4, r8, sl, fp, ip}^ │ │ │ │ @ instruction: 0xf00f100b │ │ │ │ strb pc, [r4, r9, lsr #18]! @ │ │ │ │ stmib r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ cmnmi pc, #0 │ │ │ │ andeq r4, r5, r6, lsl r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq sp, r6, r2, ror #31 │ │ │ │ - andeq sp, r6, r6, asr #31 │ │ │ │ + andeq sp, r6, sl, ror #31 │ │ │ │ + andeq sp, r6, lr, asr #31 │ │ │ │ @ instruction: 0x0003a6be │ │ │ │ ldrdeq sl, [r5], -r0 │ │ │ │ andeq r4, r5, sl, asr #10 │ │ │ │ - strdeq sp, [r6], -r6 │ │ │ │ + strdeq sp, [r6], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb620d0 <__bss_end__@@Base+0xfeae49e8> │ │ │ │ + bl feb620d0 <__bss_end__@@Base+0xfeae49e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi a0ee18 <__bss_end__@@Base+0x991730> │ │ │ │ - blmi a37100 <__bss_end__@@Base+0x9b9a18> │ │ │ │ + bmi a0ee18 <__bss_end__@@Base+0x991728> │ │ │ │ + blmi a37100 <__bss_end__@@Base+0x9b9a10> │ │ │ │ ldrbtmi r4, [sl], #-1549 @ 0xfffff9f3 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ @ instruction: 0xf7fb0300 │ │ │ │ stmdbmi r4!, {r5, r6, sl, fp, sp, lr, pc} │ │ │ │ - blge 1b5704 <__bss_end__@@Base+0x13801c> │ │ │ │ + blge 1b5704 <__bss_end__@@Base+0x138014> │ │ │ │ ldrbtmi r9, [r9], #-768 @ 0xfffffd00 │ │ │ │ andls sl, r3, #5120 @ 0x1400 │ │ │ │ @ instruction: 0xf7fc4604 │ │ │ │ stmdacs r3, {r1, r6, r7, fp, sp, lr, pc} │ │ │ │ svclt 0x00189a03 │ │ │ │ andsle r2, r0, r0 │ │ │ │ @ instruction: 0xff3cf7ff │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ - bmi 705130 <__bss_end__@@Base+0x687a48> │ │ │ │ + bmi 705130 <__bss_end__@@Base+0x687a40> │ │ │ │ ldrbtmi r4, [sl], #-2840 @ 0xfffff4e8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r9, r4, lsr #2 │ │ │ │ orrslt fp, r5, r0, lsr sp │ │ │ │ andle r2, r1, r1, lsl #26 │ │ │ │ @@ -3381,58 +3381,58 @@ │ │ │ │ ldrbtmi ip, [ip], #2567 @ 0xa07 │ │ │ │ tstpeq r0, #12, 2 @ p-variant is OBSOLETE │ │ │ │ andeq lr, r7, r3, lsl #17 │ │ │ │ @ instruction: 0xf10c4618 │ │ │ │ @ instruction: 0xf7fb0104 │ │ │ │ andcs lr, r1, r6, lsr #25 │ │ │ │ @ instruction: 0xf8dfe7da │ │ │ │ - bgt 1fb02c <__bss_end__@@Base+0x17d944> │ │ │ │ + bgt 1fb02c <__bss_end__@@Base+0x17d93c> │ │ │ │ @ instruction: 0xf10c44fc │ │ │ │ stm r3, {r2, r8, r9} │ │ │ │ ldrmi r0, [r8], -r7 │ │ │ │ tstpeq r0, ip, lsl #2 @ p-variant is OBSOLETE │ │ │ │ ldmda lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strb r2, [fp, r1] │ │ │ │ ldmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdeq r4, [r5], -sl │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r3, lr, r5 │ │ │ │ muleq r5, lr, r4 │ │ │ │ - andeq sp, r6, sl, asr #28 │ │ │ │ - andeq sp, r6, ip, lsr #28 │ │ │ │ + andeq sp, r6, r2, asr lr │ │ │ │ + andeq sp, r6, r4, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb62198 <__bss_end__@@Base+0xfeae4ab0> │ │ │ │ + bl feb62198 <__bss_end__@@Base+0xfeae4aa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdami r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldcl 0, cr0, [r2, #548] @ 0x224 │ │ │ │ ldrbtmi r7, [r8], #-2562 @ 0xfffff5fe │ │ │ │ - bvs 406728 <__bss_end__@@Base+0x389040> │ │ │ │ - bvc ffa06b90 <__bss_end__@@Base+0xff9894a8> │ │ │ │ + bvs 406728 <__bss_end__@@Base+0x389038> │ │ │ │ + bvc ffa06b90 <__bss_end__@@Base+0xff9894a0> │ │ │ │ @ instruction: 0xee8769c3 │ │ │ │ ldmdblt fp, {r1, r2, r5, r7, r9, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1001843 │ │ │ │ andcc r0, r4, r0, lsl r1 │ │ │ │ - bvc 865d0 <__bss_end__@@Base+0x8ee8> │ │ │ │ + bvc 865d0 <__bss_end__@@Base+0x8ee0> │ │ │ │ svc 0x00f2f7fb │ │ │ │ pop {r0, sp} │ │ │ │ ldrb r4, [fp], r8 │ │ │ │ stcne 8, cr1, [r1, #-268] @ 0xfffffef4 │ │ │ │ stc 0, cr3, [r3, #64] @ 0x40 │ │ │ │ @ instruction: 0xf7fb7a04 │ │ │ │ andcs lr, r1, r0, ror #24 │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ svclt 0x0000e6d0 │ │ │ │ cmnmi pc, #0 │ │ │ │ - andeq sp, r6, r2, ror #27 │ │ │ │ + andeq sp, r6, sl, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb621f8 <__bss_end__@@Base+0xfeae4b10> │ │ │ │ + bl feb621f8 <__bss_end__@@Base+0xfeae4b08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 5cefc0 <__bss_end__@@Base+0x5518d8> │ │ │ │ + blmi 5cefc0 <__bss_end__@@Base+0x5518d0> │ │ │ │ ldrbtmi r4, [fp], #-1541 @ 0xfffff9fb │ │ │ │ - blvs 16a516c <__bss_end__@@Base+0x1627a84> │ │ │ │ + blvs 16a516c <__bss_end__@@Base+0x1627a7c> │ │ │ │ mulsle r8, r1, r2 │ │ │ │ @ instruction: 0xf8df2401 │ │ │ │ ldrbtmi ip, [ip], #80 @ 0x50 │ │ │ │ eorseq pc, r4, #12, 2 │ │ │ │ movweq pc, #16652 @ 0x410c @ │ │ │ │ stm r3, {r0, r1, r2, r9, fp, lr, pc} │ │ │ │ cps #7 │ │ │ │ @@ -3446,35 +3446,35 @@ │ │ │ │ addsmi r6, r1, #157696 @ 0x26800 │ │ │ │ ldmvs sl, {r1, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ addsmi r6, sl, #224256 @ 0x36c00 │ │ │ │ strcs fp, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ @ instruction: 0xe7dcd1dc │ │ │ │ @ instruction: 0xf7ff2001 │ │ │ │ @ instruction: 0xe7e8fe97 │ │ │ │ - andeq sp, r6, r6, lsl #27 │ │ │ │ - andeq sp, r6, r6, ror sp │ │ │ │ + andeq sp, r6, lr, lsl #27 │ │ │ │ + andeq sp, r6, lr, ror sp │ │ │ │ andeq r9, r3, r0, lsl #19 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r2, fp, lsr #18 │ │ │ │ @ instruction: 0xf04f4b2b │ │ │ │ ldrbtmi r0, [r9], #-2304 @ 0xfffff700 │ │ │ │ - bmi ade530 <__bss_end__@@Base+0xa60e48> │ │ │ │ + bmi ade530 <__bss_end__@@Base+0xa60e40> │ │ │ │ stcmi 4, cr4, [fp], #-500 @ 0xfffffe0c │ │ │ │ ldrbtmi r5, [sl], #-2251 @ 0xfffff735 │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ stmibvs fp!, {r8, r9}^ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ mvnvs r0, fp, asr r9 │ │ │ │ eorvc pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf7fc4638 │ │ │ │ - blmi 905888 <__bss_end__@@Base+0x8881a0> │ │ │ │ + blmi 905888 <__bss_end__@@Base+0x888198> │ │ │ │ stcvs 6, cr4, [r8], #-512 @ 0xfffffe00 │ │ │ │ strbmi r4, [r2], -r2, lsr #26 │ │ │ │ movwcs r5, #2278 @ 0x8e6 │ │ │ │ mrcne 4, 3, r4, cr12, cr13, {3} │ │ │ │ strbtpl pc, [fp], r6, lsl #10 @ │ │ │ │ ldrtmi r3, [r1], -pc, lsl #12 │ │ │ │ svc 0x007ef7fb │ │ │ │ @@ -3489,25 +3489,25 @@ │ │ │ │ @ instruction: 0xf8552300 │ │ │ │ ldrtmi r0, [sl], -r4, lsl #24 │ │ │ │ @ instruction: 0xf7fb4631 │ │ │ │ ldrtmi lr, [r8], -r8, ror #30 │ │ │ │ ldm sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mvnle r4, r4, asr #10 │ │ │ │ @ instruction: 0xf7ff2000 │ │ │ │ - bmi 3caa08 <__bss_end__@@Base+0x34d320> │ │ │ │ + bmi 3caa08 <__bss_end__@@Base+0x34d318> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, r2, lsl #2 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ stmda r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r4, r5, r6, lsr r3 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq sp, r6, r0, lsl #26 │ │ │ │ + andeq sp, r6, r8, lsl #26 │ │ │ │ andeq r4, r5, r6, asr #1 │ │ │ │ andeq r4, r5, r8, lsr #6 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq sl, r5, r8, asr r5 │ │ │ │ andeq r4, r5, sl, lsr #5 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -3527,26 +3527,26 @@ │ │ │ │ ldrtmi r0, [r1], -r0, lsl #2 │ │ │ │ stc2 0, cr15, [r4, #-16]! │ │ │ │ andcs r4, r3, #96256 @ 0x17800 │ │ │ │ ldrbtmi r4, [fp], #-1585 @ 0xfffff9cf │ │ │ │ stmdals r4, {r3, r4, r7, r9, sp, lr} │ │ │ │ @ instruction: 0xffa8f035 │ │ │ │ stmdals r4, {r1, r2, r9, sl, lr} │ │ │ │ - bl 10c9190 <__bss_end__@@Base+0x104baa8> │ │ │ │ + bl 10c9190 <__bss_end__@@Base+0x104baa0> │ │ │ │ @ instruction: 0x46304959 │ │ │ │ @ instruction: 0xf0354479 │ │ │ │ ldmdbmi r8, {r0, r1, r2, r5, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r6, [r0], -r7, asr #17 │ │ │ │ @ instruction: 0xf0354479 │ │ │ │ strmi pc, [r2], -r1, lsr #16 │ │ │ │ @ instruction: 0x462b4638 │ │ │ │ - bmi 1525520 <__bss_end__@@Base+0x14a7e38> │ │ │ │ - bmi 152145c <__bss_end__@@Base+0x14a3d74> │ │ │ │ + bmi 1525520 <__bss_end__@@Base+0x14a7e30> │ │ │ │ + bmi 152145c <__bss_end__@@Base+0x14a3d6c> │ │ │ │ orrspl pc, r2, r5, lsl #10 │ │ │ │ - bpl ff0c85e4 <__bss_end__@@Base+0xff04aefc> │ │ │ │ + bpl ff0c85e4 <__bss_end__@@Base+0xff04aef4> │ │ │ │ @ instruction: 0xf10a311c │ │ │ │ vpmax.s8 d0, d10, d13 │ │ │ │ stmiapl r2!, {r0, r5, r6, r7, fp, sp, lr} │ │ │ │ andls r4, r3, #20224 @ 0x4f00 │ │ │ │ stmda r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4638447c │ │ │ │ strcs r4, [r0, -sp, asr #20] │ │ │ │ @@ -3603,75 +3603,75 @@ │ │ │ │ strbtvs r6, [r3], #-2267 @ 0xfffff725 │ │ │ │ mrc2 7, 6, pc, cr6, cr15, {7} │ │ │ │ movwcs r2, #0 │ │ │ │ adcvs r6, r3, r3, rrx │ │ │ │ cmnvs r3, #227 @ 0xe3 │ │ │ │ mvnvs r6, #-1946157054 @ 0x8c000002 │ │ │ │ ldc2l 7, cr15, [ip, #-1020] @ 0xfffffc04 │ │ │ │ - blmi 29db40 <__bss_end__@@Base+0x220458> │ │ │ │ + blmi 29db40 <__bss_end__@@Base+0x220450> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 165344 <__bss_end__@@Base+0xe7c5c> │ │ │ │ + blls 165344 <__bss_end__@@Base+0xe7c54> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fb87f0 │ │ │ │ svclt 0x0000ef62 │ │ │ │ andeq r4, r5, r8, asr r2 │ │ │ │ andeq r9, r5, r6, lsl r3 │ │ │ │ andeq r9, r5, sl, lsl #6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r4, r5, lr, lsr r2 │ │ │ │ @ instruction: 0xfffffe11 │ │ │ │ - strdeq sp, [r6], -r6 │ │ │ │ + strdeq sp, [r6], -lr │ │ │ │ strdeq sl, [r3], -r8 │ │ │ │ strdeq sl, [r3], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq sl, r5, r0, lsr r4 │ │ │ │ @ instruction: 0xfffffdf9 │ │ │ │ andeq sl, r3, r0, ror r2 │ │ │ │ - andeq sp, r6, sl, lsr fp │ │ │ │ + andeq sp, r6, r2, asr #22 │ │ │ │ @ instruction: 0xfffffc71 │ │ │ │ andeq sl, r3, r8, asr r2 │ │ │ │ andeq sl, r3, r2, asr #4 │ │ │ │ @ instruction: 0xfffffdcf │ │ │ │ andeq sl, r3, r2, lsr r2 │ │ │ │ andeq r4, r5, r4, ror #1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb6254c <__bss_end__@@Base+0xfeae4e64> │ │ │ │ + bl feb6254c <__bss_end__@@Base+0xfeae4e5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi fcf154 <__bss_end__@@Base+0xf51a6c> │ │ │ │ + bmi fcf154 <__bss_end__@@Base+0xf51a64> │ │ │ │ ldcmi 0, cr11, [pc, #-620]! @ b0ec │ │ │ │ ldrbtmi r4, [sl], #-2879 @ 0xfffff4c1 │ │ │ │ ldcmi 4, cr4, [pc], #-500 @ b16c │ │ │ │ ldmpl r3, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r3, r5, r7, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f9319 │ │ │ │ @ instruction: 0xf7fb0300 │ │ │ │ strdlt lr, [r0, #218]! @ 0xda │ │ │ │ stmiapl r6!, {r1, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ ldmdavs r5!, {r1, r3, r4, r5, sl, fp, lr} │ │ │ │ - bvs fe81c570 <__bss_end__@@Base+0xfe79ee88> │ │ │ │ + bvs fe81c570 <__bss_end__@@Base+0xfe79ee80> │ │ │ │ mcr 7, 1, pc, cr14, cr11, {7} @ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ svc 0x0040f7fb │ │ │ │ @ instruction: 0xf7fb6aa0 │ │ │ │ stmdacs r0, {r1, r3, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - bmi d3f8c4 <__bss_end__@@Base+0xcc21dc> │ │ │ │ + bmi d3f8c4 <__bss_end__@@Base+0xcc21d4> │ │ │ │ ldrbtmi r4, [sl], #-2863 @ 0xfffff4d1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, fp, pc, asr #2 │ │ │ │ strdls fp, [r9], -r0 │ │ │ │ @ instruction: 0xf7fb6aa8 │ │ │ │ - blmi b85930 <__bss_end__@@Base+0xb08248> │ │ │ │ + blmi b85930 <__bss_end__@@Base+0xb08240> │ │ │ │ vmov.f32 s18, #121 @ 0x3fc80000 1.5625000 │ │ │ │ ldrmi r1, [r1], -r0, lsl #20 │ │ │ │ - beq 1086f84 <__bss_end__@@Base+0x100989c> │ │ │ │ + beq 1086f84 <__bss_end__@@Base+0x1009894> │ │ │ │ cdp 8, 11, cr5, cr0, cr3, {7} │ │ │ │ andsls r0, r0, #266240 @ 0x41000 │ │ │ │ andsls r6, r7, r8, lsl r8 │ │ │ │ @ instruction: 0xf9b6f7ff │ │ │ │ andls r4, sp, r2, lsr #22 │ │ │ │ stclvs 0, cr9, [r8], #-44 @ 0xffffffd4 │ │ │ │ ldmdavs r7!, {r1, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ @@ -3689,30 +3689,30 @@ │ │ │ │ andls r4, r2, #12 │ │ │ │ ldrbcs r6, [sp], #-2082 @ 0xfffff7de │ │ │ │ eorscs r9, sp, #805306368 @ 0x30000000 │ │ │ │ strcs lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf7fc461a │ │ │ │ strmi lr, [r1], -sl, asr #17 │ │ │ │ eorvs r6, r9, r0, lsr r8 │ │ │ │ - b febc941c <__bss_end__@@Base+0xfeb4bd34> │ │ │ │ - bmi 4c52c0 <__bss_end__@@Base+0x447bd8> │ │ │ │ + b febc941c <__bss_end__@@Base+0xfeb4bd2c> │ │ │ │ + bmi 4c52c0 <__bss_end__@@Base+0x447bd0> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, fp, r3, lsl #2 │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ @ instruction: 0xf7fbe46c │ │ │ │ svclt 0x0000eeb2 │ │ │ │ andeq r4, r5, lr, asr r0 │ │ │ │ - andeq sp, r6, ip, lsr #20 │ │ │ │ + andeq sp, r6, r4, lsr sl │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r4, r5, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andeq sp, r6, ip, lsl #20 │ │ │ │ + andeq sp, r6, r4, lsl sl │ │ │ │ andeq r4, r5, lr, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #16 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ andeq r3, r5, r6, lsl #31 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -3734,111 +3734,111 @@ │ │ │ │ @ instruction: 0x63264642 │ │ │ │ stmiapl r9!, {r5, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf5012300 │ │ │ │ @ instruction: 0xf7fb71b2 │ │ │ │ andcs lr, r0, ip, ror sp │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ svclt 0x0000e456 │ │ │ │ - strdeq sp, [r6], -r4 │ │ │ │ + strdeq sp, [r6], -ip │ │ │ │ andeq r3, r5, r6, lsl pc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb626f0 <__bss_end__@@Base+0xfeae5008> │ │ │ │ + bl feb626f0 <__bss_end__@@Base+0xfeae5000> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt ip, r4, r4, ror r0 │ │ │ │ @ instruction: 0x460c4b1c │ │ │ │ - bge 9c8f4 <__bss_end__@@Base+0x1f20c> │ │ │ │ + bge 9c8f4 <__bss_end__@@Base+0x1f204> │ │ │ │ strtmi sl, [r0], -r1, lsl #18 │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - b ffac9504 <__bss_end__@@Base+0xffa4be1c> │ │ │ │ - blmi 5b9b9c <__bss_end__@@Base+0x53c4b4> │ │ │ │ + b ffac9504 <__bss_end__@@Base+0xffa4be14> │ │ │ │ + blmi 5b9b9c <__bss_end__@@Base+0x53c4ac> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - bmi 579a90 <__bss_end__@@Base+0x4fc3a8> │ │ │ │ + bmi 579a90 <__bss_end__@@Base+0x4fc3a0> │ │ │ │ ldrbtmi r4, [sl], #-2834 @ 0xfffff4ee │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r7, lsl r1 │ │ │ │ @ instruction: 0x4601bd10 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ stmia sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ blcs 32150 │ │ │ │ - blmi 33f8f8 <__bss_end__@@Base+0x2c2210> │ │ │ │ + blmi 33f8f8 <__bss_end__@@Base+0x2c2208> │ │ │ │ stmdbls r1, {r0, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ ldmdavs fp, {r0, r3, fp, sp, lr} │ │ │ │ addmi r4, fp, #285212672 @ 0x11000000 │ │ │ │ @ instruction: 0x4611bfb8 │ │ │ │ ldm sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fbe7dd │ │ │ │ svclt 0x0000ee24 │ │ │ │ @ instruction: 0x00053eb8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - @ instruction: 0x0006d8b4 │ │ │ │ + @ instruction: 0x0006d8bc │ │ │ │ muleq r5, r2, lr │ │ │ │ - andeq sp, r6, lr, ror r8 │ │ │ │ + andeq sp, r6, r6, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb62788 <__bss_end__@@Base+0xfeae50a0> │ │ │ │ + bl feb62788 <__bss_end__@@Base+0xfeae5098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt ip, r4, r4, ror r0 │ │ │ │ @ instruction: 0x460c4b1c │ │ │ │ - bge 9c98c <__bss_end__@@Base+0x1f2a4> │ │ │ │ + bge 9c98c <__bss_end__@@Base+0x1f29c> │ │ │ │ strtmi sl, [r0], -r1, lsl #18 │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - b fe7c959c <__bss_end__@@Base+0xfe74beb4> │ │ │ │ - blmi 5b9c34 <__bss_end__@@Base+0x53c54c> │ │ │ │ + b fe7c959c <__bss_end__@@Base+0xfe74beac> │ │ │ │ + blmi 5b9c34 <__bss_end__@@Base+0x53c544> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - bmi 579b28 <__bss_end__@@Base+0x4fc440> │ │ │ │ + bmi 579b28 <__bss_end__@@Base+0x4fc438> │ │ │ │ ldrbtmi r4, [sl], #-2834 @ 0xfffff4ee │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r8, lsl r1 │ │ │ │ @ instruction: 0x4601bd10 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ ldm lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ blcs 321e8 │ │ │ │ - blls 7f990 <__bss_end__@@Base+0x22a8> │ │ │ │ + blls 7f990 <__bss_end__@@Base+0x22a0> │ │ │ │ stmdbcc r1, {r0, r3, r4, fp, sp, lr} │ │ │ │ - blmi 2c0a00 <__bss_end__@@Base+0x243318> │ │ │ │ + blmi 2c0a00 <__bss_end__@@Base+0x243310> │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - b 8599f8 <__bss_end__@@Base+0x7dc310> │ │ │ │ + b 8599f8 <__bss_end__@@Base+0x7dc308> │ │ │ │ andcs r7, r1, #1073741880 @ 0x40000038 │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ ldrb lr, [ip, lr, lsl #17] │ │ │ │ ldcl 7, cr15, [r6, #1004] @ 0x3ec │ │ │ │ andeq r3, r5, r0, lsr #28 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq sp, r6, ip, lsl r8 │ │ │ │ + andeq sp, r6, r4, lsr #16 │ │ │ │ strdeq r3, [r5], -sl │ │ │ │ - andeq sp, r6, r4, ror #15 │ │ │ │ + andeq sp, r6, ip, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb62820 <__bss_end__@@Base+0xfeae5138> │ │ │ │ + bl feb62820 <__bss_end__@@Base+0xfeae5130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ ldrmi lr, [r4], r0, rrx │ │ │ │ addlt r4, r4, r7, lsl sl │ │ │ │ - blmi 5dca2c <__bss_end__@@Base+0x55f344> │ │ │ │ + blmi 5dca2c <__bss_end__@@Base+0x55f33c> │ │ │ │ @ instruction: 0x460c4817 │ │ │ │ @ instruction: 0xf85e447b │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ - bge 8be48 <__bss_end__@@Base+0xe760> │ │ │ │ + bge 8be48 <__bss_end__@@Base+0xe758> │ │ │ │ @ instruction: 0xf8dc581b │ │ │ │ ldrmi r0, [r9], -r8 │ │ │ │ @ instruction: 0xf7fb9301 │ │ │ │ tstlt r0, ip, asr sp │ │ │ │ stmdavc fp, {r1, r8, fp, ip, pc} │ │ │ │ - bmi 3b9bcc <__bss_end__@@Base+0x33c4e4> │ │ │ │ + bmi 3b9bcc <__bss_end__@@Base+0x33c4dc> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r8, lsl #2 │ │ │ │ @ instruction: 0x4620bd10 │ │ │ │ stmdb lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -3847,26 +3847,26 @@ │ │ │ │ ldc 7, cr15, [r4, #1004] @ 0x3ec │ │ │ │ andeq r3, r5, r8, lsl #27 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r3, r5, r0, lsl #27 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r3, r5, r6, asr sp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb628a4 <__bss_end__@@Base+0xfeae51bc> │ │ │ │ + bl feb628a4 <__bss_end__@@Base+0xfeae51b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r0, ror #31 │ │ │ │ @ instruction: 0xf7fb460e │ │ │ │ stmdavc r3, {r1, r2, r3, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sp], #-3348 @ 0xfffff2ec │ │ │ │ - blmi 5382e8 <__bss_end__@@Base+0x4bac00> │ │ │ │ + blmi 5382e8 <__bss_end__@@Base+0x4babf8> │ │ │ │ strmi r2, [r4], -r1, lsl #4 │ │ │ │ movwls r5, #14571 @ 0x38eb │ │ │ │ movwcs r4, #1561 @ 0x619 │ │ │ │ ldrmi r9, [sl], -r0, lsl #4 │ │ │ │ - blx 4476e4 <__bss_end__@@Base+0x3c9ffc> │ │ │ │ + blx 4476e4 <__bss_end__@@Base+0x3c9ff4> │ │ │ │ strtmi r4, [r0], -pc, lsl #22 │ │ │ │ movwls r5, #14571 @ 0x38eb │ │ │ │ @ instruction: 0xf7fc4619 │ │ │ │ strmi lr, [r5], -r6, asr #16 │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ andcs lr, r0, #40448 @ 0x9e00 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ @@ -3876,57 +3876,57 @@ │ │ │ │ andlt r6, r4, r3, lsl r0 │ │ │ │ andlt fp, r4, r0, ror sp │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ stclt 7, cr15, [sl], {251} @ 0xfb │ │ │ │ andeq r3, r5, r2, lsl #26 │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq sp, [r6], -lr │ │ │ │ + andeq sp, r6, r6, ror #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ addslt r4, r3, r9, ror lr │ │ │ │ stmdbge lr, {r0, r3, r4, r5, r6, fp, lr} │ │ │ │ ldclmi 4, cr4, [r9, #-504]! @ 0xfffffe08 │ │ │ │ movwcs r9, #4352 @ 0x1100 │ │ │ │ andcs r4, r0, #2097152000 @ 0x7d000000 │ │ │ │ @ instruction: 0x46295830 │ │ │ │ ldrsbls pc, [r8, #143] @ 0x8f @ │ │ │ │ - beq 447884 <__bss_end__@@Base+0x3ca19c> │ │ │ │ + beq 447884 <__bss_end__@@Base+0x3ca194> │ │ │ │ andsls r6, r1, r0, lsl #16 │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ adcvc pc, ip, r5, lsl #4 │ │ │ │ - blx fc7768 <__bss_end__@@Base+0xf4a080> │ │ │ │ + blx fc7768 <__bss_end__@@Base+0xf4a078> │ │ │ │ strtmi r2, [r9], -r3, lsl #4 │ │ │ │ @ instruction: 0xf035980e │ │ │ │ strmi pc, [r0], r5, asr #25 │ │ │ │ ldrbtmi r9, [r9], #2062 @ 0x80e │ │ │ │ ldmda lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strbmi r4, [r0], -ip, ror #18 │ │ │ │ @ instruction: 0xf0344479 │ │ │ │ - bmi 1b0ac84 <__bss_end__@@Base+0x1a8d59c> │ │ │ │ + bmi 1b0ac84 <__bss_end__@@Base+0x1a8d594> │ │ │ │ @ instruction: 0x73acf205 │ │ │ │ @ instruction: 0xf85968c0 │ │ │ │ - bmi 1a5b78c <__bss_end__@@Base+0x19de0a4> │ │ │ │ + bmi 1a5b78c <__bss_end__@@Base+0x19de09c> │ │ │ │ ldrpl pc, [r2], r4, lsl #10 │ │ │ │ @ instruction: 0x4631361c │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ @ instruction: 0xf7fb9204 │ │ │ │ stmdbmi r5!, {r1, r2, r3, r6, r8, sl, fp, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ stc2 0, cr15, [lr, #-208]! @ 0xffffff30 │ │ │ │ stmiavs r7, {r0, r1, r5, r6, r8, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ stc2 0, cr15, [r8, #-208]! @ 0xffffff30 │ │ │ │ @ instruction: 0xf8d04a61 │ │ │ │ ldrtmi fp, [r1], -ip │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xf7fb465b │ │ │ │ - bmi 17c6ca8 <__bss_end__@@Base+0x17495c0> │ │ │ │ + bmi 17c6ca8 <__bss_end__@@Base+0x17495b8> │ │ │ │ lslpl pc, r4, #10 @ │ │ │ │ ldrbtmi r4, [sl], #-1595 @ 0xfffff9c5 │ │ │ │ @ instruction: 0x4658311a │ │ │ │ @ instruction: 0xf7fb2700 │ │ │ │ ldmdbmi sl, {r4, r5, r8, sl, fp, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ ldc2 0, cr15, [r0, #-208] @ 0xffffff30 │ │ │ │ @@ -3939,15 +3939,15 @@ │ │ │ │ movwls sl, #39437 @ 0x9a0d │ │ │ │ andls r9, r8, #67108864 @ 0x4000000 │ │ │ │ andls r9, r2, #5120 @ 0x1400 │ │ │ │ tstls sl, pc, lsl #20 │ │ │ │ ldrtmi r9, [r9], -r0, lsl #2 │ │ │ │ strcs lr, [r6, -sp, asr #19] │ │ │ │ @ instruction: 0xf7fb9004 │ │ │ │ - blmi 1346abc <__bss_end__@@Base+0x12c93d4> │ │ │ │ + blmi 1346abc <__bss_end__@@Base+0x12c93cc> │ │ │ │ cdpeq 0, 5, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0xf5059f0d │ │ │ │ @ instruction: 0xf85962f7 │ │ │ │ ldrbmi r0, [r3], -r3 │ │ │ │ @ instruction: 0xf504900b │ │ │ │ @ instruction: 0xf10959eb │ │ │ │ stmdavs r0, {r0, r1, r3, r4, sl} │ │ │ │ @@ -3959,15 +3959,15 @@ │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, r9, sl, fp, ip, pc}^ │ │ │ │ strcs sl, [r0, -r0, lsl #14] │ │ │ │ svc 0x00ccf7fa │ │ │ │ svcls 0x00049701 │ │ │ │ movweq pc, #12553 @ 0x3109 @ │ │ │ │ strtmi r2, [r1], -r1, lsl #4 │ │ │ │ ldrtmi r9, [r8], -r0 │ │ │ │ - bl fecc9850 <__bss_end__@@Base+0xfec4c168> │ │ │ │ + bl fecc9850 <__bss_end__@@Base+0xfec4c160> │ │ │ │ @ instruction: 0x465b4a38 │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xf7fb4631 │ │ │ │ ldmdbmi r6!, {r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ strcs r4, [r0, -r0, asr #12] │ │ │ │ @ instruction: 0xf0344479 │ │ │ │ @ instruction: 0xf8d0fcbf │ │ │ │ @@ -3979,33 +3979,33 @@ │ │ │ │ strls r4, [r3, -r0, asr #12] │ │ │ │ stcl 7, cr15, [r4], #-1004 @ 0xfffffc14 │ │ │ │ @ instruction: 0xf04f980b │ │ │ │ @ instruction: 0xf5050e50 │ │ │ │ stcls 2, cr6, [sp, #-1004] @ 0xfffffc14 │ │ │ │ @ instruction: 0xf8d06800 │ │ │ │ @ instruction: 0xf8d01084 │ │ │ │ - blx 397ae6 <__bss_end__@@Base+0x31a3fe> │ │ │ │ + blx 397ae6 <__bss_end__@@Base+0x31a3f6> │ │ │ │ ldmvs r9, {r0, r8, r9, ip, sp} │ │ │ │ movwls r9, #11024 @ 0x2b10 │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ ldrbmi sl, [r3], -r0, lsl #6 │ │ │ │ @ instruction: 0xf7fa9503 │ │ │ │ @ instruction: 0xf109ef90 │ │ │ │ strtmi r0, [r1], -r3, lsl #6 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ strls r4, [r1, -r0, asr #12] │ │ │ │ - bl 1dc98c8 <__bss_end__@@Base+0x1d4c1e0> │ │ │ │ + bl 1dc98c8 <__bss_end__@@Base+0x1d4c1d8> │ │ │ │ @ instruction: 0x465b4a1c │ │ │ │ ldrbtmi r4, [sl], #-1585 @ 0xfffff9cf │ │ │ │ @ instruction: 0xf7fb4640 │ │ │ │ - blmi 6c6b7c <__bss_end__@@Base+0x649494> │ │ │ │ + blmi 6c6b7c <__bss_end__@@Base+0x64948c> │ │ │ │ ldrbtmi r4, [fp], #-2586 @ 0xfffff5e6 │ │ │ │ andsvs r4, pc, sl, ror r4 @ │ │ │ │ ldmpl r3, {r0, r1, r2, r8, r9, fp, lr}^ │ │ │ │ - blls 465964 <__bss_end__@@Base+0x3e827c> │ │ │ │ + blls 465964 <__bss_end__@@Base+0x3e8274> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ pop {r0, r1, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fb8ff0 │ │ │ │ svclt 0x0000ec52 │ │ │ │ andeq r3, r5, r8, lsl #25 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -4020,18 +4020,18 @@ │ │ │ │ @ instruction: 0xfffffe4f │ │ │ │ andeq r9, r3, r2, ror #26 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd13 │ │ │ │ andeq r9, r3, ip, asr #25 │ │ │ │ @ instruction: 0xfffffc03 │ │ │ │ - andeq sp, r6, r2, ror #9 │ │ │ │ + andeq sp, r6, sl, ror #9 │ │ │ │ andeq r3, r5, r8, asr #21 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb62b64 <__bss_end__@@Base+0xfeae547c> │ │ │ │ + bl feb62b64 <__bss_end__@@Base+0xfeae5474> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0f58 │ │ │ │ ldrdlt ip, [r6], r4 @ │ │ │ │ stmdbge r4, {r2, r4, r5, fp, lr} │ │ │ │ ldcmi 4, cr4, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ movwcs r9, #4352 @ 0x1100 │ │ │ │ @ instruction: 0x461a447d │ │ │ │ @@ -4039,47 +4039,47 @@ │ │ │ │ ldrbtpl pc, [ip], -r5, lsl #4 @ │ │ │ │ ldcmi 6, cr4, [r0], #-164 @ 0xffffff5c │ │ │ │ eorls r6, r5, r0, lsl #16 │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ @ instruction: 0xf0044630 │ │ │ │ andcs pc, r3, #475136 @ 0x74000 │ │ │ │ stmdals r4, {r0, r3, r5, r9, sl, lr} │ │ │ │ - blx fe947a7a <__bss_end__@@Base+0xfe8ca392> │ │ │ │ + blx fe947a7a <__bss_end__@@Base+0xfe8ca38a> │ │ │ │ stmdals r4, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf7fa447c │ │ │ │ stmdbmi r8!, {r1, r2, r3, r4, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ stc2 0, cr15, [r2], #-208 @ 0xffffff30 │ │ │ │ stmdbmi r7!, {r1, r2, r5, r9, fp, lr} │ │ │ │ stmiavs r0, {r0, r1, r4, r5, r9, sl, lr}^ │ │ │ │ andls r5, r3, #10616832 @ 0xa20000 │ │ │ │ @ instruction: 0xf5015861 │ │ │ │ @ instruction: 0x311c5192 │ │ │ │ ldc 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ strtmi r4, [r8], -r2, lsr #18 │ │ │ │ @ instruction: 0xf0344479 │ │ │ │ - blmi 88aa20 <__bss_end__@@Base+0x80d338> │ │ │ │ + blmi 88aa20 <__bss_end__@@Base+0x80d330> │ │ │ │ tstcs r1, r1, lsr #20 │ │ │ │ stmiapl r3!, {r1, r2, r6, r7, fp, sp, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi sl, [fp], #-3077 @ 0xfffff3fb │ │ │ │ strtmi r9, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf7fb2280 │ │ │ │ - blmi 74773c <__bss_end__@@Base+0x6ca054> │ │ │ │ + blmi 74773c <__bss_end__@@Base+0x6ca04c> │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ andsvs r4, ip, sp, lsl r6 │ │ │ │ stcl 7, cr15, [r8, #-1004] @ 0xfffffc14 │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ stc 7, cr15, [r2, #-1004]! @ 0xfffffc14 │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ @ instruction: 0xf855ec2e │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ - bmi 5001e4 <__bss_end__@@Base+0x482afc> │ │ │ │ + bmi 5001e4 <__bss_end__@@Base+0x482af4> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, r6, r1, lsl #2 │ │ │ │ @ instruction: 0xf7fbbd70 │ │ │ │ svclt 0x0000ebba │ │ │ │ @@ -4093,192 +4093,192 @@ │ │ │ │ andeq r9, r3, ip, ror fp │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ andeq r9, r3, lr, ror #22 │ │ │ │ andeq sl, r5, r2, asr #19 │ │ │ │ muleq r5, r2, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb62c7c <__bss_end__@@Base+0xfeae5594> │ │ │ │ + bl feb62c7c <__bss_end__@@Base+0xfeae558c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 5cfa04 <__bss_end__@@Base+0x55231c> │ │ │ │ + bmi 5cfa04 <__bss_end__@@Base+0x552314> │ │ │ │ ldcmi 0, cr11, [r7], {133} @ 0x85 │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ ldmdbvs r1, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xdd142900 │ │ │ │ @ instruction: 0x91016893 │ │ │ │ ldmvs r0, {r0, r1, r8, r9, ip, pc}^ │ │ │ │ andls r6, r2, #5373952 @ 0x520000 │ │ │ │ @ instruction: 0xf980f038 │ │ │ │ ldmib sp, {r4, r8, fp, lr}^ │ │ │ │ andls r2, r0, r2, lsl #6 │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ svc 0x00c4f7fb │ │ │ │ stmiapl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7fb6818 │ │ │ │ - blmi 347538 <__bss_end__@@Base+0x2c9e50> │ │ │ │ + blmi 347538 <__bss_end__@@Base+0x2c9e48> │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ vqadd.s8 , , │ │ │ │ vbic.i32 q11, #15 @ 0x0000000f │ │ │ │ ldrbtmi r0, [fp], #-408 @ 0xfffffe68 │ │ │ │ andne lr, r1, r3, asr #19 │ │ │ │ andcs lr, r3, #3194880 @ 0x30c000 │ │ │ │ andlt r6, r5, sp, lsl r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ - andeq sp, r6, lr, asr #6 │ │ │ │ + andeq sp, r6, r6, asr r3 │ │ │ │ andeq r3, r5, ip, lsr #18 │ │ │ │ andeq sl, r3, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ - andeq sp, r6, sl, lsl #6 │ │ │ │ + andeq sp, r6, r2, lsl r3 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ adcslt r4, r0, fp, lsr #21 │ │ │ │ vmlane.f64 d4, d20, d27 │ │ │ │ mcrmi 4, 5, r4, cr11, cr10, {3} │ │ │ │ ldmpl r3, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0x932f681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmpl r5!, {r3, r5, r7, r8, r9, fp, lr}^ │ │ │ │ stmdavs fp!, {r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - blmi fe9e5d98 <__bss_end__@@Base+0xfe9686b0> │ │ │ │ + blmi fe9e5d98 <__bss_end__@@Base+0xfe9686a8> │ │ │ │ @ instruction: 0x461f58f3 │ │ │ │ blcs 25b9c │ │ │ │ adchi pc, fp, r0 │ │ │ │ ldrbtmi r4, [fp], #-2980 @ 0xfffff45c │ │ │ │ blcs 265a8 │ │ │ │ - blmi fe8ffcc0 <__bss_end__@@Base+0xfe8825d8> │ │ │ │ + blmi fe8ffcc0 <__bss_end__@@Base+0xfe8825d0> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ stcmi 2, cr6, [r2], #872 @ 0x368 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ andseq pc, r8, r4, lsl #2 │ │ │ │ mcr 7, 0, pc, cr4, cr11, {7} @ │ │ │ │ blcs 25c44 │ │ │ │ addshi pc, r1, r0 │ │ │ │ - blx 5c7b72 <__bss_end__@@Base+0x54a48a> │ │ │ │ - blmi fe75e5d4 <__bss_end__@@Base+0xfe6e0eec> │ │ │ │ + blx 5c7b72 <__bss_end__@@Base+0x54a482> │ │ │ │ + blmi fe75e5d4 <__bss_end__@@Base+0xfe6e0ee4> │ │ │ │ ldrbtmi r2, [sl], #-256 @ 0xffffff00 │ │ │ │ ldcvs 3, cr6, [r1], {17} │ │ │ │ ldmpl r4!, {r0, r4, r6, r8, r9, sp, lr}^ │ │ │ │ stmdavs r0!, {r1, sp, lr, pc} │ │ │ │ - bl ffc49b64 <__bss_end__@@Base+0xffbcc47c> │ │ │ │ + bl ffc49b64 <__bss_end__@@Base+0xffbcc474> │ │ │ │ @ instruction: 0xf7fa6820 │ │ │ │ strmi lr, [r1], -r4, lsr #28 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldrbtmi r4, [ip], #-3221 @ 0xfffff36b │ │ │ │ - bllt 1ce6618 <__bss_end__@@Base+0x1c68f30> │ │ │ │ + bllt 1ce6618 <__bss_end__@@Base+0x1c68f28> │ │ │ │ ldcmi 3, cr2, [r4], {0} │ │ │ │ stmdavs r8!, {r8, sp} │ │ │ │ cmnvs r3, #124, 8 @ 0x7c000000 │ │ │ │ mcr 7, 7, pc, cr8, cr11, {7} @ │ │ │ │ - bvs 3872f0 <__bss_end__@@Base+0x309c08> │ │ │ │ + bvs 3872f0 <__bss_end__@@Base+0x309c00> │ │ │ │ andeq pc, r1, pc, rrx │ │ │ │ - blvc 1f87224 <__bss_end__@@Base+0x1f09b3c> │ │ │ │ - beq ff9c768c <__bss_end__@@Base+0xff949fa4> │ │ │ │ - beq ff04768c <__bss_end__@@Base+0xfefc9fa4> │ │ │ │ - bleq 207434 <__bss_end__@@Base+0x189d4c> │ │ │ │ - bleq ff047694 <__bss_end__@@Base+0xfefc9fac> │ │ │ │ + blvc 1f87224 <__bss_end__@@Base+0x1f09b34> │ │ │ │ + beq ff9c768c <__bss_end__@@Base+0xff949f9c> │ │ │ │ + beq ff04768c <__bss_end__@@Base+0xfefc9f9c> │ │ │ │ + bleq 207434 <__bss_end__@@Base+0x189d44> │ │ │ │ + bleq ff047694 <__bss_end__@@Base+0xfefc9fa4> │ │ │ │ stc2l 0, cr15, [ip, #-92]! @ 0xffffffa4 │ │ │ │ mrc 7, 3, APSR_nzcv, cr4, cr10, {7} │ │ │ │ blcs 25c50 │ │ │ │ - blmi fe202c6c <__bss_end__@@Base+0xfe185584> │ │ │ │ + blmi fe202c6c <__bss_end__@@Base+0xfe18557c> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ - bmi fe1a5138 <__bss_end__@@Base+0xfe127a50> │ │ │ │ + bmi fe1a5138 <__bss_end__@@Base+0xfe127a48> │ │ │ │ ldrbtmi r4, [sl], #-2937 @ 0xfffff487 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbcshi pc, r8, r0, asr #32 │ │ │ │ pop {r4, r5, ip, sp, pc} │ │ │ │ - blvs 8ec3ac <__bss_end__@@Base+0x86ecc4> │ │ │ │ + blvs 8ec3ac <__bss_end__@@Base+0x86ecbc> │ │ │ │ tstmi r3, #2176 @ 0x880 │ │ │ │ adcshi pc, r1, r0 │ │ │ │ ldrbtmi r4, [sl], #-2685 @ 0xfffff583 │ │ │ │ - blvs 14a6e48 <__bss_end__@@Base+0x1429760> │ │ │ │ + blvs 14a6e48 <__bss_end__@@Base+0x1429758> │ │ │ │ bfi r1, fp, (invalid: 21:6) │ │ │ │ cdp2 0, 15, cr15, cr4, cr10, {0} │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ - bmi 1e80270 <__bss_end__@@Base+0x1e02b88> │ │ │ │ + bmi 1e80270 <__bss_end__@@Base+0x1e02b80> │ │ │ │ ldrbtmi r4, [sl], #-1537 @ 0xfffff9ff │ │ │ │ strmi r9, [r2], -r0, lsl #4 │ │ │ │ mrc 7, 3, APSR_nzcv, cr8, cr10, {7} │ │ │ │ @ instruction: 0x2100e791 │ │ │ │ @ instruction: 0xf7fba80a │ │ │ │ stmibvs r2!, {r1, r2, r3, r4, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf44f9b0a │ │ │ │ ldmib sp, {r1, r3, r4, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ - bne fe6cc060 <__bss_end__@@Base+0xfe64e978> │ │ │ │ + bne fe6cc060 <__bss_end__@@Base+0xfe64e970> │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf505fb03 │ │ │ │ - bne ff0264c8 <__bss_end__@@Base+0xfefa8de0> │ │ │ │ - bl 18665cc <__bss_end__@@Base+0x17e8ee4> │ │ │ │ + bne ff0264c8 <__bss_end__@@Base+0xfefa8dd8> │ │ │ │ + bl 18665cc <__bss_end__@@Base+0x17e8edc> │ │ │ │ movwcs r0, #259 @ 0x103 │ │ │ │ stc2l 0, cr15, [lr], {56} @ 0x38 │ │ │ │ stccs 4, cr4, [r0, #-20] @ 0xffffffec │ │ │ │ stmdavs r2!, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - bmi 1a1c6a8 <__bss_end__@@Base+0x199efc0> │ │ │ │ + bmi 1a1c6a8 <__bss_end__@@Base+0x199efb8> │ │ │ │ strhtvs fp, [r5], #-248 @ 0xffffff08 │ │ │ │ ldmvs r1, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ svclt 0x00c8428d │ │ │ │ - bmi 1963eb8 <__bss_end__@@Base+0x18e67d0> │ │ │ │ + bmi 1963eb8 <__bss_end__@@Base+0x18e67c8> │ │ │ │ ldmib r2, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs r4, {r0, r1, ip} │ │ │ │ strtmi r3, [r9], #-1 │ │ │ │ stmib r2, {r5, r7, r9, lr}^ │ │ │ │ @ instruction: 0xd1a61003 │ │ │ │ mrc2 7, 7, pc, cr12, cr15, {7} │ │ │ │ @ instruction: 0xf104e7a3 │ │ │ │ stmdage pc, {r2, r3, r5, r8} @ │ │ │ │ mcr 7, 2, pc, cr6, cr10, {7} @ │ │ │ │ stmdbge sl, {r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls sl, #43023 @ 0xa80f │ │ │ │ - bl ff0c9c80 <__bss_end__@@Base+0xff04c598> │ │ │ │ - beq ff04776c <__bss_end__@@Base+0xfefca084> │ │ │ │ - bvc 104785c <__bss_end__@@Base+0xfca174> │ │ │ │ - blx 447864 <__bss_end__@@Base+0x3ca17c> │ │ │ │ + bl ff0c9c80 <__bss_end__@@Base+0xff04c590> │ │ │ │ + beq ff04776c <__bss_end__@@Base+0xfefca07c> │ │ │ │ + bvc 104785c <__bss_end__@@Base+0xfca16c> │ │ │ │ + blx 447864 <__bss_end__@@Base+0x3ca174> │ │ │ │ stccs 12, cr13, [r0], {105} @ 0x69 │ │ │ │ @ instruction: 0x4620db12 │ │ │ │ - bvc 1073e0 <__bss_end__@@Base+0x89cf8> │ │ │ │ + bvc 1073e0 <__bss_end__@@Base+0x89cf0> │ │ │ │ stcl 7, cr15, [lr], {251} @ 0xfb │ │ │ │ - bl f6974 <__bss_end__@@Base+0x7928c> │ │ │ │ + bl f6974 <__bss_end__@@Base+0x79284> │ │ │ │ @ instruction: 0xf0040080 │ │ │ │ movwcs r0, #4639 @ 0x121f │ │ │ │ - bvc 107434 <__bss_end__@@Base+0x89d4c> │ │ │ │ + bvc 107434 <__bss_end__@@Base+0x89d44> │ │ │ │ @ instruction: 0xf8504093 │ │ │ │ tstmi r3, #132, 24 @ 0x8400 │ │ │ │ stccc 8, cr15, [r4], {64} @ 0x40 │ │ │ │ - bvs ffa077ac <__bss_end__@@Base+0xff98a0c4> │ │ │ │ - blpl d47350 <__bss_end__@@Base+0xcc9c68> │ │ │ │ + bvs ffa077ac <__bss_end__@@Base+0xff98a0bc> │ │ │ │ + blpl d47350 <__bss_end__@@Base+0xcc9c60> │ │ │ │ adcmi r9, r3, #10240 @ 0x2800 │ │ │ │ - blvs ff1877ac <__bss_end__@@Base+0xff10a0c4> │ │ │ │ + blvs ff1877ac <__bss_end__@@Base+0xff10a0bc> │ │ │ │ stclne 15, cr11, [r3], #-880 @ 0xfffffc90 │ │ │ │ cdp 3, 15, cr9, cr1, cr10, {0} │ │ │ │ @ instruction: 0xdc2efa10 │ │ │ │ - beq 1a077ac <__bss_end__@@Base+0x198a0c4> │ │ │ │ + beq 1a077ac <__bss_end__@@Base+0x198a0bc> │ │ │ │ stcl 3, cr9, [sp, #20] │ │ │ │ @ instruction: 0xf7fb7a04 │ │ │ │ mrc 12, 0, lr, cr0, cr8, {5} │ │ │ │ @ instruction: 0xf0380a10 │ │ │ │ strmi pc, [ip], -r9, asr #25 │ │ │ │ @ instruction: 0xf0389003 │ │ │ │ ldcl 12, cr15, [sp, #196] @ 0xc4 │ │ │ │ vmla.f32 s14, s12, s8 │ │ │ │ vldr s0, [pc, #576] @ bf50 │ │ │ │ vadd.f32 s15, s14, s15 │ │ │ │ vnmul.f32 s15, s15, s13 │ │ │ │ vnmls.f32 s14, s15, s14 │ │ │ │ @ instruction: 0xf0380a90 │ │ │ │ - bls 10b000 <__bss_end__@@Base+0x8d918> │ │ │ │ + bls 10b000 <__bss_end__@@Base+0x8d910> │ │ │ │ stmib sp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ ldrmi r0, [r8], -r8, lsl #2 │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ stmdbge pc, {r1, r2, sl, sp} @ │ │ │ │ andls sl, r0, #24576 @ 0x6000 │ │ │ │ @ instruction: 0xf7fa461a │ │ │ │ - blmi c074d8 <__bss_end__@@Base+0xb89df0> │ │ │ │ + blmi c074d8 <__bss_end__@@Base+0xb89de8> │ │ │ │ sbcsvs r4, r8, #2063597568 @ 0x7b000000 │ │ │ │ strdcs lr, [r0, -pc] │ │ │ │ adcvs pc, r0, r8, asr #4 │ │ │ │ andeq pc, r1, r0, asr #5 │ │ │ │ strmi r4, [ip], -sl, lsl #12 │ │ │ │ stcvs 7, cr14, [r1], #924 @ 0x39c │ │ │ │ tstcs r0, #212, 18 @ 0x350000 │ │ │ │ @@ -4288,96 +4288,96 @@ │ │ │ │ andcs r6, r1, #667648 @ 0xa3000 │ │ │ │ blcs 251f8 │ │ │ │ svcge 0x0040f47f │ │ │ │ stc 7, cr14, [sp, #40] @ 0x28 │ │ │ │ @ instruction: 0xf00a0a03 │ │ │ │ ldc 14, cr15, [pc, #220] @ be5c │ │ │ │ stmdacs r0, {r2, r3, r9, fp, ip, sp, lr} │ │ │ │ - bvc 1074fc <__bss_end__@@Base+0x89e14> │ │ │ │ + bvc 1074fc <__bss_end__@@Base+0x89e0c> │ │ │ │ mrc 15, 7, fp, cr0, cr8, {0} │ │ │ │ @ instruction: 0x2c007a47 │ │ │ │ ldr sp, [fp, r9, lsl #21] │ │ │ │ - b 349d84 <__bss_end__@@Base+0x2cc69c> │ │ │ │ + b 349d84 <__bss_end__@@Base+0x2cc694> │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ svccc 0x0050624d │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ ldmdbmi r4!, {sl, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r5, ip, lsr #17 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r3, r5, r8, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - andeq sp, r6, r2, lsr #5 │ │ │ │ + andeq sp, r6, sl, lsr #5 │ │ │ │ + muleq r6, lr, r2 │ │ │ │ muleq r6, r6, r2 │ │ │ │ - andeq sp, r6, lr, lsl #5 │ │ │ │ - andeq sp, r6, r2, ror r2 │ │ │ │ + andeq sp, r6, sl, ror r2 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - andeq sp, r6, r2, asr r2 │ │ │ │ - andeq sp, r6, r4, asr #4 │ │ │ │ - andeq sp, r6, lr, lsl #4 │ │ │ │ + andeq sp, r6, sl, asr r2 │ │ │ │ + andeq sp, r6, ip, asr #4 │ │ │ │ + andeq sp, r6, r6, lsl r2 │ │ │ │ andeq r3, r5, r6, ror #15 │ │ │ │ - andeq sp, r6, r2, ror #3 │ │ │ │ + andeq sp, r6, sl, ror #3 │ │ │ │ andeq sl, r5, sl, ror #16 │ │ │ │ - andeq sp, r6, r0, lsl #3 │ │ │ │ - andeq sp, r6, r4, ror r1 │ │ │ │ - muleq r6, r8, r0 │ │ │ │ + andeq sp, r6, r8, lsl #3 │ │ │ │ + andeq sp, r6, ip, ror r1 │ │ │ │ + andeq sp, r6, r0, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb63008 <__bss_end__@@Base+0xfeae5920> │ │ │ │ + bl feb63008 <__bss_end__@@Base+0xfeae5918> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r9, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdami r9, {r0, sl, sp} │ │ │ │ ldrbtmi r2, [r9], #-512 @ 0xfffffe00 │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ ldrvs r5, [ip, #-2057] @ 0xfffff7f7 │ │ │ │ addsvs r6, sl, #589824 @ 0x90000 │ │ │ │ andcs lr, ip, #3194880 @ 0x30c000 │ │ │ │ ldrbvs r6, [sl, #-2188] @ 0xfffff774 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ ldrb pc, [fp, r1, ror #28]! @ │ │ │ │ andeq r3, r5, r2, lsr #11 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0006cfbe │ │ │ │ + andeq ip, r6, r6, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb63048 <__bss_end__@@Base+0xfeae5960> │ │ │ │ + bl feb63048 <__bss_end__@@Base+0xfeae5958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ umulllt lr, r6, r4, r0 │ │ │ │ ldrbtmi r4, [lr], #2596 @ 0xa24 │ │ │ │ @ instruction: 0xf8df4c24 │ │ │ │ ldrbtmi ip, [ip], #-148 @ 0xffffff6c │ │ │ │ @ instruction: 0xf85e4b24 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r4, lsl #16 │ │ │ │ - blls ddef8 <__bss_end__@@Base+0x60810> │ │ │ │ + blls ddef8 <__bss_end__@@Base+0x60808> │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ stmdacs r2, {r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d015 │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blls 13ff18 <__bss_end__@@Base+0xc2830> │ │ │ │ + blls 13ff18 <__bss_end__@@Base+0xc2828> │ │ │ │ @ instruction: 0xf7fa6898 │ │ │ │ @ instruction: 0xf04fed24 │ │ │ │ @ instruction: 0xf7ff30ff │ │ │ │ - blls 14b744 <__bss_end__@@Base+0xce05c> │ │ │ │ + blls 14b744 <__bss_end__@@Base+0xce054> │ │ │ │ @ instruction: 0xf7fb6898 │ │ │ │ stmdacs r0, {r5, r9, fp, sp, lr, pc} │ │ │ │ - blls 140688 <__bss_end__@@Base+0xc2fa0> │ │ │ │ + blls 140688 <__bss_end__@@Base+0xc2f98> │ │ │ │ @ instruction: 0xf7fb6898 │ │ │ │ - blmi 446d24 <__bss_end__@@Base+0x3c963c> │ │ │ │ + blmi 446d24 <__bss_end__@@Base+0x3c9634> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 25e700 <__bss_end__@@Base+0x1e1018> │ │ │ │ + blmi 25e700 <__bss_end__@@Base+0x1e1010> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 165f34 <__bss_end__@@Base+0xe884c> │ │ │ │ + blls 165f34 <__bss_end__@@Base+0xe8844> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ stmiapl r3!, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stmdb r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r3, r5, r2, ror #10 │ │ │ │ @@ -4386,78 +4386,78 @@ │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r9, r3, r0, lsr #25 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r3, [r5], -r4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb63110 <__bss_end__@@Base+0xfeae5a28> │ │ │ │ + bl feb63110 <__bss_end__@@Base+0xfeae5a20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi lr!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ movwcs fp, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [r9], #-1025 @ 0xfffffbff │ │ │ │ ldrbtmi r4, [r8], #-2092 @ 0xfffff7d4 │ │ │ │ stclvs 5, cr6, [fp, #-44] @ 0xffffffd4 │ │ │ │ strtmi r6, [r3], #-652 @ 0xfffffd74 │ │ │ │ - blcs a4b60 <__bss_end__@@Base+0x27478> │ │ │ │ + blcs a4b60 <__bss_end__@@Base+0x27470> │ │ │ │ mcrrle 5, 4, r6, r1, cr11 │ │ │ │ ldrmi r4, [r4], r8, lsr #22 │ │ │ │ strvs r6, [sl], #-2706 @ 0xfffff56e │ │ │ │ ldrdmi pc, [ip], -ip @ │ │ │ │ @ instruction: 0xf8dc58c3 │ │ │ │ ldmdavs fp, {r2, r3, r4, lr, pc} │ │ │ │ @ instruction: 0x4c241b1b │ │ │ │ @ instruction: 0x3c11e9c1 │ │ │ │ @ instruction: 0x6d885904 │ │ │ │ @ instruction: 0x511cf8d4 │ │ │ │ andeq lr, r0, ip, lsr #23 │ │ │ │ ldcle 2, cr4, [r9, #-672] @ 0xfffffd60 │ │ │ │ @ instruction: 0xf8d46dc8 │ │ │ │ - bne 41c3e8 <__bss_end__@@Base+0x39ed00> │ │ │ │ + bne 41c3e8 <__bss_end__@@Base+0x39ecf8> │ │ │ │ svclt 0x00b82800 │ │ │ │ adcmi r4, r0, #64, 4 │ │ │ │ vmlavs.f32 s26, s16, s20 │ │ │ │ stmdacs r0, {r3, r4, r9, fp, ip} │ │ │ │ submi fp, r0, #184, 30 @ 0x2e0 │ │ │ │ svclt 0x00c44284 │ │ │ │ tstcs r9, #3424256 @ 0x344000 │ │ │ │ tstcs r0, #3162112 @ 0x304000 │ │ │ │ ldrbtmi r4, [r9], #-2325 @ 0xfffff6eb │ │ │ │ tstcs r7, #3162112 @ 0x304000 │ │ │ │ subsgt pc, r8, r1, asr #17 │ │ │ │ ldrbtmi r4, [ip], #-3091 @ 0xfffff3ed │ │ │ │ - blvs fe827b20 <__bss_end__@@Base+0xfe7aa438> │ │ │ │ + blvs fe827b20 <__bss_end__@@Base+0xfe7aa430> │ │ │ │ stmib r4, {r2, r3, r7, r8, sl, lr}^ │ │ │ │ andle r2, fp, r9, lsl r3 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xff06f018 │ │ │ │ ldrbtmi r4, [fp], #-2829 @ 0xfffff4f3 │ │ │ │ @ instruction: 0x66da6c9a │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ tstpeq r1, ip, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf04f9100 │ │ │ │ @ instruction: 0xf01831ff │ │ │ │ movwcs pc, #7929 @ 0x1ef9 @ │ │ │ │ strb r6, [pc, r3, lsr #10]! │ │ │ │ - @ instruction: 0x0006ceba │ │ │ │ + andeq ip, r6, r2, asr #29 │ │ │ │ muleq r5, r6, r4 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq ip, r6, lr, asr #28 │ │ │ │ - andeq ip, r6, r2, asr #28 │ │ │ │ - andeq ip, r6, r6, lsr #28 │ │ │ │ + andeq ip, r6, r6, asr lr │ │ │ │ + andeq ip, r6, sl, asr #28 │ │ │ │ + andeq ip, r6, lr, lsr #28 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb631f4 <__bss_end__@@Base+0xfeae5b0c> │ │ │ │ + bl feb631f4 <__bss_end__@@Base+0xfeae5b04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r9, r8, asr #31 │ │ │ │ - bmi fe4dd850 <__bss_end__@@Base+0xfe460168> │ │ │ │ + bmi fe4dd850 <__bss_end__@@Base+0xfe460160> │ │ │ │ strmi r4, [r8], -r4, lsl #13 │ │ │ │ ldrbtmi r4, [sl], #-2450 @ 0xfffff66e │ │ │ │ - bmi fe4b0818 <__bss_end__@@Base+0xfe433130> │ │ │ │ + bmi fe4b0818 <__bss_end__@@Base+0xfe433128> │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r0, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ cdpne 2, 8, cr0, cr10, cr0, {0} │ │ │ │ stmdale ip!, {r0, r4, r9, fp, sp}^ │ │ │ │ @ instruction: 0xf012e8df │ │ │ │ mlseq fp, pc, r0, r0 @ │ │ │ │ @@ -4474,110 +4474,110 @@ │ │ │ │ @ instruction: 0xf787fab7 │ │ │ │ vstrmi d6, [r1, #136] @ 0x88 │ │ │ │ stmiapl r6, {r0, r1, r2, r3, r4, r5, r6, r8, fp}^ │ │ │ │ ldmeq r0, {r8, r9, sp} │ │ │ │ vqshl.u32 q10, , q1 │ │ │ │ @ instruction: 0xf8d40307 │ │ │ │ vqadd.u32 d28, d0, d12 │ │ │ │ - beq 414cac <__bss_end__@@Base+0x3975c4> │ │ │ │ + beq 414cac <__bss_end__@@Base+0x3975bc> │ │ │ │ vhsub.u32 d22, d16, d31 │ │ │ │ - beq 141ccd4 <__bss_end__@@Base+0x139f5ec> │ │ │ │ + beq 141ccd4 <__bss_end__@@Base+0x139f5e4> │ │ │ │ addcs pc, r0, #134217731 @ 0x8000003 │ │ │ │ vbit d23, d0, d18 │ │ │ │ - bvs fe8a4d00 <__bss_end__@@Base+0xfe827618> │ │ │ │ + bvs fe8a4d00 <__bss_end__@@Base+0xfe827610> │ │ │ │ movwcc pc, #4099 @ 0x1003 @ │ │ │ │ - blmi 1d64158 <__bss_end__@@Base+0x1ce6a70> │ │ │ │ + blmi 1d64158 <__bss_end__@@Base+0x1ce6a68> │ │ │ │ @ instruction: 0xf8c59803 │ │ │ │ @ instruction: 0xf8c5c070 │ │ │ │ @ instruction: 0x666ac058 │ │ │ │ - bvs ff8223a8 <__bss_end__@@Base+0xff7a4cc0> │ │ │ │ - bne 6e610c <__bss_end__@@Base+0x668a24> │ │ │ │ + bvs ff8223a8 <__bss_end__@@Base+0xff7a4cb8> │ │ │ │ + bne 6e610c <__bss_end__@@Base+0x668a1c> │ │ │ │ strtvs r6, [fp], r8, lsr #26 │ │ │ │ svclt 0x00182800 │ │ │ │ @ instruction: 0xf0402904 │ │ │ │ - blvs 186c384 <__bss_end__@@Base+0x17eec9c> │ │ │ │ + blvs 186c384 <__bss_end__@@Base+0x17eec94> │ │ │ │ @ instruction: 0xf0002902 │ │ │ │ stmdbcs r3, {r1, r3, r5, r7, pc} │ │ │ │ adchi pc, r0, r0 │ │ │ │ @ instruction: 0xf0402901 │ │ │ │ stmdbmi r8!, {r0, r2, r4, r7, pc}^ │ │ │ │ rscsvc pc, sl, pc, asr #8 │ │ │ │ ldrbtmi r7, [r9], #-183 @ 0xffffff49 │ │ │ │ - blvs 864ef0 <__bss_end__@@Base+0x7e7808> │ │ │ │ + blvs 864ef0 <__bss_end__@@Base+0x7e7800> │ │ │ │ @ instruction: 0xf1000709 │ │ │ │ stmdbmi r4!, {r0, r1, r2, r3, r5, r7, pc}^ │ │ │ │ - blvs fe21d2c0 <__bss_end__@@Base+0xfe19fbd8> │ │ │ │ + blvs fe21d2c0 <__bss_end__@@Base+0xfe19fbd0> │ │ │ │ ldrtmi r4, [r9], -r3, ror #24 │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ stmib r4, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8c42310 │ │ │ │ @ instruction: 0xf8c4c048 │ │ │ │ @ instruction: 0xf018c034 │ │ │ │ movwcs pc, #7779 @ 0x1e63 @ │ │ │ │ - bmi 1765588 <__bss_end__@@Base+0x16e7ea0> │ │ │ │ + bmi 1765588 <__bss_end__@@Base+0x16e7e98> │ │ │ │ ldrbtmi r4, [sl], #-2901 @ 0xfffff4ab │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, ip, r0, asr #32 │ │ │ │ ldcllt 0, cr11, [r0, #36]! @ 0x24 │ │ │ │ stmibvs r1!, {r0, r1, r2, r4, r6, r9, fp, lr}^ │ │ │ │ @ instruction: 0x6711447a │ │ │ │ - bmi 135e678 <__bss_end__@@Base+0x12e0f90> │ │ │ │ + bmi 135e678 <__bss_end__@@Base+0x12e0f88> │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - bls 1e616c <__bss_end__@@Base+0x168a84> │ │ │ │ + bls 1e616c <__bss_end__@@Base+0x168a7c> │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ @ instruction: 0xf0400200 │ │ │ │ strmi r8, [r1], -fp, lsl #1 │ │ │ │ strbtmi r4, [r0], -r2, lsr #12 │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff40f0 │ │ │ │ - bmi 13bbcd0 <__bss_end__@@Base+0x133e5e8> │ │ │ │ + bmi 13bbcd0 <__bss_end__@@Base+0x133e5e0> │ │ │ │ ldrbtmi r4, [sl], #-2883 @ 0xfffff4bd │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstcs r1, r8, ror r1 │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf01740f0 │ │ │ │ smlabbcs r0, sp, fp, fp │ │ │ │ andcs sl, r1, #5120 @ 0x1400 │ │ │ │ strtmi r9, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7faa906 │ │ │ │ - blmi 1107d24 <__bss_end__@@Base+0x108a63c> │ │ │ │ + blmi 1107d24 <__bss_end__@@Base+0x108a634> │ │ │ │ ldrbtmi r9, [fp], #-2565 @ 0xfffff5fb │ │ │ │ - bcs 1466900 <__bss_end__@@Base+0x13e9218> │ │ │ │ + bcs 1466900 <__bss_end__@@Base+0x13e9210> │ │ │ │ andle r6, r3, r9, lsl r7 │ │ │ │ tstpvc fp, #82837504 @ p-variant is OBSOLETE @ 0x4f00000 │ │ │ │ @ instruction: 0xd102429a │ │ │ │ @ instruction: 0xf88d231b │ │ │ │ stmdacs r0, {r3, r4, ip, sp} │ │ │ │ @ instruction: 0xf8dfddb3 │ │ │ │ - blmi cbc558 <__bss_end__@@Base+0xc3ee70> │ │ │ │ - bvs fe89d58c <__bss_end__@@Base+0xfe81fea4> │ │ │ │ + blmi cbc558 <__bss_end__@@Base+0xc3ee68> │ │ │ │ + bvs fe89d58c <__bss_end__@@Base+0xfe81fe9c> │ │ │ │ mulseq r8, sp, r8 │ │ │ │ @ instruction: 0xf8cc9d03 │ │ │ │ @ instruction: 0xf8cc0038 │ │ │ │ - bvs ff9142ac <__bss_end__@@Base+0xff896bc4> │ │ │ │ + bvs ff9142ac <__bss_end__@@Base+0xff896bbc> │ │ │ │ smlattls r0, fp, r8, r5 │ │ │ │ subne pc, r8, ip, asr #17 │ │ │ │ ldmdavs fp, {r0, r8, sp} │ │ │ │ @ instruction: 0xf8cc1b1b │ │ │ │ @ instruction: 0xf0183044 │ │ │ │ @ instruction: 0xe79afdfd │ │ │ │ andls r2, r3, r0, lsl #2 │ │ │ │ - blx 164822a <__bss_end__@@Base+0x15cab42> │ │ │ │ - blmi 85ea88 <__bss_end__@@Base+0x7e13a0> │ │ │ │ + blx 164822a <__bss_end__@@Base+0x15cab3a> │ │ │ │ + blmi 85ea88 <__bss_end__@@Base+0x7e1398> │ │ │ │ stmdals r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r9, r2, lsr r1 │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ - bllt 3c8248 <__bss_end__@@Base+0x34ab60> │ │ │ │ + bllt 3c8248 <__bss_end__@@Base+0x34ab58> │ │ │ │ ldrbtmi r4, [r9], #-2343 @ 0xfffff6d9 │ │ │ │ @ instruction: 0xf5b06b88 │ │ │ │ @ instruction: 0xf47f7ffa │ │ │ │ @ instruction: 0xe768af71 │ │ │ │ vst2.8 {d20,d22}, [pc :128], r4 │ │ │ │ ldrshvc r7, [r7, -fp]! │ │ │ │ orrvs r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @@ -4598,112 +4598,112 @@ │ │ │ │ smlabbcs r0, r8, r3, r6 │ │ │ │ @ instruction: 0xe74970b1 │ │ │ │ svc 0x00b2f7fa │ │ │ │ @ instruction: 0x000533b2 │ │ │ │ andeq r3, r5, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - andeq ip, r6, r8, ror sp │ │ │ │ + andeq ip, r6, r0, lsl #27 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - andeq ip, r6, lr, lsl #26 │ │ │ │ - andeq ip, r6, r0, lsl #26 │ │ │ │ - strdeq ip, [r6], -r4 │ │ │ │ + andeq ip, r6, r6, lsl sp │ │ │ │ + andeq ip, r6, r8, lsl #26 │ │ │ │ + strdeq ip, [r6], -ip @ │ │ │ │ @ instruction: 0x000532ba │ │ │ │ - andeq ip, r6, r0, asr #25 │ │ │ │ + andeq ip, r6, r8, asr #25 │ │ │ │ muleq r5, r8, r2 │ │ │ │ andeq r3, r5, r2, ror r2 │ │ │ │ - andeq ip, r6, r2, ror #24 │ │ │ │ - andeq ip, r6, r0, asr #24 │ │ │ │ + andeq ip, r6, sl, ror #24 │ │ │ │ + andeq ip, r6, r8, asr #24 │ │ │ │ andeq r3, r5, r8, ror #3 │ │ │ │ - andeq ip, r6, sl, ror #23 │ │ │ │ - ldrdeq ip, [r6], -r4 │ │ │ │ - andeq ip, r6, r6, asr #23 │ │ │ │ - andeq ip, r6, r0, lsr #23 │ │ │ │ + strdeq ip, [r6], -r2 │ │ │ │ + ldrdeq ip, [r6], -ip @ │ │ │ │ + andeq ip, r6, lr, asr #23 │ │ │ │ + andeq ip, r6, r8, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb634a4 <__bss_end__@@Base+0xfeae5dbc> │ │ │ │ + bl feb634a4 <__bss_end__@@Base+0xfeae5db4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt ip, r3, r4, asr #32 │ │ │ │ ldrbtmi r4, [ip], #2832 @ 0xb10 │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ ldrsbtgt pc, [ip], -pc @ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrbtmi r4, [ip], #2827 @ 0xb0b │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ ldrdgt pc, [r0], -r3 │ │ │ │ - b fe4f2ed8 <__bss_end__@@Base+0xfe4757f0> │ │ │ │ + b fe4f2ed8 <__bss_end__@@Base+0xfe4757e8> │ │ │ │ @ instruction: 0xf04f0c0c │ │ │ │ mrsle r0, SP_und │ │ │ │ @ instruction: 0xf10d6852 │ │ │ │ andlt r0, r3, r3, lsl #6 │ │ │ │ - bl 14a45c <__bss_end__@@Base+0xccd74> │ │ │ │ + bl 14a45c <__bss_end__@@Base+0xccd6c> │ │ │ │ mcrlt 7, 4, pc, cr0, cr15, {7} @ │ │ │ │ svc 0x0060f7fa │ │ │ │ andeq r3, r5, r6, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r3, [r5], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb63504 <__bss_end__@@Base+0xfeae5e1c> │ │ │ │ + bl feb63504 <__bss_end__@@Base+0xfeae5e14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 3d02cc <__bss_end__@@Base+0x352be4> │ │ │ │ - blmi 3f851c <__bss_end__@@Base+0x37ae34> │ │ │ │ + bmi 3d02cc <__bss_end__@@Base+0x352bdc> │ │ │ │ + blmi 3f851c <__bss_end__@@Base+0x37ae2c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r1, r2, r3, r9, fp, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ - blmi 2ccf20 <__bss_end__@@Base+0x24f838> │ │ │ │ + blmi 2ccf20 <__bss_end__@@Base+0x24f830> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 66390 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 56) │ │ │ │ @ instruction: 0xf10d460a │ │ │ │ tstcs r0, r3, lsl #6 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7ffeb04 │ │ │ │ @ instruction: 0xf7fabe55 │ │ │ │ svclt 0x0000ef36 │ │ │ │ andeq r3, r5, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r5, r8, r0 │ │ │ │ - bmi 15ef68 <__bss_end__@@Base+0xe1880> │ │ │ │ + bmi 15ef68 <__bss_end__@@Base+0xe1878> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrdlt r6, [r3, -fp] │ │ │ │ @ instruction: 0x46084770 │ │ │ │ mcrlt 0, 5, pc, cr12, cr7, {0} @ │ │ │ │ andeq r3, r5, r0, rrx │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xf8df4b07 │ │ │ │ ldrbtmi ip, [fp], #-32 @ 0xffffffe0 │ │ │ │ andcc pc, ip, r3, asr r8 @ │ │ │ │ @ instruction: 0xb11369db │ │ │ │ - blcs 2663d0 <__bss_end__@@Base+0x1e8ce8> │ │ │ │ + blcs 2663d0 <__bss_end__@@Base+0x1e8ce0> │ │ │ │ ldrbmi sp, [r0, -r0]! │ │ │ │ @ instruction: 0xf0174608 │ │ │ │ svclt 0x0000be99 │ │ │ │ andeq r3, r5, r2, asr #32 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb635a0 <__bss_end__@@Base+0xfeae5eb8> │ │ │ │ + bl feb635a0 <__bss_end__@@Base+0xfeae5eb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0f10 │ │ │ │ ldrmi ip, [r0], -r4, lsl #1 │ │ │ │ adcslt r4, r9, r0, lsr #20 │ │ │ │ - blmi 81d7a4 <__bss_end__@@Base+0x7a00bc> │ │ │ │ + blmi 81d7a4 <__bss_end__@@Base+0x7a00b4> │ │ │ │ ldrbtmi r4, [fp], #-2336 @ 0xfffff6e0 │ │ │ │ @ instruction: 0xf85c6880 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9237 │ │ │ │ - bge 10cbc8 <__bss_end__@@Base+0x8f4e0> │ │ │ │ + bge 10cbc8 <__bss_end__@@Base+0x8f4d8> │ │ │ │ @ instruction: 0x4621585c │ │ │ │ mrc 7, 4, APSR_nzcv, cr14, cr10, {7} │ │ │ │ stmdbls r4, {r4, r8, ip, sp, pc} │ │ │ │ ldmdblt fp, {r0, r1, r3, fp, ip, sp, lr}^ │ │ │ │ - blmi 55ec3c <__bss_end__@@Base+0x4e1554> │ │ │ │ + blmi 55ec3c <__bss_end__@@Base+0x4e154c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls de644c <__bss_end__@@Base+0xd68d64> │ │ │ │ + blls de644c <__bss_end__@@Base+0xd68d5c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle ip, r0, lsl #6 │ │ │ │ ldclt 0, cr11, [r0, #-228]! @ 0xffffff1c │ │ │ │ sbccs r4, r8, #19456 @ 0x4c00 │ │ │ │ tstls r0, r5, lsl #16 │ │ │ │ tstcs r1, fp, ror r4 │ │ │ │ @ instruction: 0xf7fb4605 │ │ │ │ @@ -4720,32 +4720,32 @@ │ │ │ │ svclt 0x0000eec4 │ │ │ │ andeq r3, r5, r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r3, r5, r2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r2, [r5], -ip │ │ │ │ andeq r9, r3, ip, lsr r7 │ │ │ │ - andeq ip, r6, r6, lsr sl │ │ │ │ + andeq ip, r6, lr, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb63650 <__bss_end__@@Base+0xfeae5f68> │ │ │ │ + bl feb63650 <__bss_end__@@Base+0xfeae5f60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ @ instruction: 0x4610c05c │ │ │ │ addlt r4, r5, r6, lsl sl │ │ │ │ - blmi 59d854 <__bss_end__@@Base+0x52016c> │ │ │ │ + blmi 59d854 <__bss_end__@@Base+0x520164> │ │ │ │ ldrbtmi r4, [fp], #-2326 @ 0xfffff6ea │ │ │ │ @ instruction: 0xf85c6880 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ - bge 8cc78 <__bss_end__@@Base+0xf590> │ │ │ │ + bge 8cc78 <__bss_end__@@Base+0xf588> │ │ │ │ movwls r5, #6235 @ 0x185b │ │ │ │ @ instruction: 0xf7fa4619 │ │ │ │ tstlt r0, r6, asr #28 │ │ │ │ stmdavc r3, {r1, fp, ip, pc} │ │ │ │ - bmi 3ba9f8 <__bss_end__@@Base+0x33d310> │ │ │ │ + bmi 3ba9f8 <__bss_end__@@Base+0x33d308> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, r8, lsl #2 │ │ │ │ tstcs r0, r0, lsl #26 │ │ │ │ @ instruction: 0xf81af017 │ │ │ │ @@ -4763,27 +4763,27 @@ │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r4, r6, lsr lr │ │ │ │ strcs r4, [r0, #-3126] @ 0xfffff3ca │ │ │ │ @ instruction: 0x462b447e │ │ │ │ @ instruction: 0x4631447c │ │ │ │ vhsub.s8 d2, d6, d1 │ │ │ │ strls r4, [r0, #-92] @ 0xffffffa4 │ │ │ │ - blx 1c48502 <__bss_end__@@Base+0x1bcae1a> │ │ │ │ + blx 1c48502 <__bss_end__@@Base+0x1bcae12> │ │ │ │ strtmi r4, [sl], -fp, lsr #12 │ │ │ │ cmppmi ip, r6, lsl #4 @ p-variant is OBSOLETE │ │ │ │ stmia lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fa6020 │ │ │ │ stmdavs r0!, {r1, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df2101 │ │ │ │ @ instruction: 0xf7fa80b0 │ │ │ │ smlatbcs r7, r4, sl, lr │ │ │ │ ldrbtmi r6, [r8], #2080 @ 0x820 │ │ │ │ ldcl 7, cr15, [sl, #-1000]! @ 0xfffffc18 │ │ │ │ stc 7, cr15, [r2], #-1000 @ 0xfffffc18 │ │ │ │ - bmi a1f1c0 <__bss_end__@@Base+0x9a1ad8> │ │ │ │ + bmi a1f1c0 <__bss_end__@@Base+0x9a1ad0> │ │ │ │ ldrbtmi r6, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ andvc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf507462b │ │ │ │ teqcc r0, r5, lsl #2 │ │ │ │ mrc 7, 3, APSR_nzcv, cr12, cr10, {7} │ │ │ │ stmdavs r0!, {r1, r8, sp} │ │ │ │ stcl 7, cr15, [r8, #-1000]! @ 0xfffffc18 │ │ │ │ @@ -4791,46 +4791,46 @@ │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ @ instruction: 0xf507efa8 │ │ │ │ strmi r5, [r2], -fp, ror #3 │ │ │ │ tstcc pc, fp, lsr #12 │ │ │ │ ldrbmi r9, [r0], -r3 │ │ │ │ ldc 7, cr15, [r6, #-1000]! @ 0xfffffc18 │ │ │ │ @ instruction: 0xf7fa9803 │ │ │ │ - bmi 6c7f8c <__bss_end__@@Base+0x64a8a4> │ │ │ │ + bmi 6c7f8c <__bss_end__@@Base+0x64a89c> │ │ │ │ orrspl pc, r2, r7, lsl #10 │ │ │ │ cmppmi ip, #1610612736 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ tstcc ip, r0, asr r6 │ │ │ │ andcs pc, r2, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7fa9203 │ │ │ │ andcs lr, r3, #92, 28 @ 0x5c0 │ │ │ │ stmdavs r0!, {r0, r4, r5, r9, sl, lr} │ │ │ │ ldc2 0, cr15, [r4, #208]! @ 0xd0 │ │ │ │ stmiavs r6, {r1, r4, r8, fp, lr}^ │ │ │ │ @ instruction: 0xf0334479 │ │ │ │ - bmi 48be6c <__bss_end__@@Base+0x40e784> │ │ │ │ + bmi 48be6c <__bss_end__@@Base+0x40e77c> │ │ │ │ lslpl pc, r7, #10 @ │ │ │ │ strtmi r6, [fp], -r0, asr #17 │ │ │ │ ldrbtmi r3, [sl], #-282 @ 0xfffffee6 │ │ │ │ @ instruction: 0xf7fa6060 │ │ │ │ ldrtmi lr, [r0], -r8, asr #28 │ │ │ │ stmdb r0, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andlt r6, r4, r0, ror #16 │ │ │ │ @ instruction: 0x47f0e8bd │ │ │ │ ldmdblt r8!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq sl, r5, r0, lsr #32 │ │ │ │ - andeq ip, r6, r8, ror #18 │ │ │ │ + andeq ip, r6, r0, ror r9 │ │ │ │ andeq r2, r5, r2, lsr #29 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff1f │ │ │ │ strdeq r9, [r3], -r8 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ @ instruction: 0x000395bc │ │ │ │ @ instruction: 0xfffffdfb │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb637e0 <__bss_end__@@Base+0xfeae60f8> │ │ │ │ + bl feb637e0 <__bss_end__@@Base+0xfeae60f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrmi 15, 0, r0, cr14, cr0, {7} │ │ │ │ ldmdavs r0!, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib sl!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svc 0x005ef7fa │ │ │ │ stmdavs r0, {r4, r5, r7, sp, lr} │ │ │ │ strcs fp, [r4], #-384 @ 0xfffffe80 │ │ │ │ @@ -4839,72 +4839,72 @@ │ │ │ │ @ instruction: 0x46296870 │ │ │ │ svc 0x0026f7fa │ │ │ │ @ instruction: 0xf7fa4628 │ │ │ │ ldmvs r3!, {r1, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ strcc r5, [r4], #-2328 @ 0xfffff6e8 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andeq ip, r6, r4, ror #16 │ │ │ │ - bmi 15f238 <__bss_end__@@Base+0xe1b50> │ │ │ │ + andeq ip, r6, ip, ror #16 │ │ │ │ + bmi 15f238 <__bss_end__@@Base+0xe1b48> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x3110f8d3 │ │ │ │ ldrbmi fp, [r0, -r3, lsl #18]! │ │ │ │ stmlt r2, {r0, r2, r3, r4, ip, sp, lr, pc} │ │ │ │ muleq r5, r0, sp │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xf01c6890 │ │ │ │ svclt 0x0000bfd3 │ │ │ │ tstcs fp, sl, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2058 @ 0xfffff7f6 │ │ │ │ - beq c7c9c <__bss_end__@@Base+0x4a5b4> │ │ │ │ - bvc 1c7dd4 <__bss_end__@@Base+0x14a6ec> │ │ │ │ + beq c7c9c <__bss_end__@@Base+0x4a5ac> │ │ │ │ + bvc 1c7dd4 <__bss_end__@@Base+0x14a6e4> │ │ │ │ mrc 8, 5, r5, cr8, cr11, {0} │ │ │ │ ldmdavs r8, {r6, r7, r9, fp} │ │ │ │ - beq a08064 <__bss_end__@@Base+0x98a97c> │ │ │ │ + beq a08064 <__bss_end__@@Base+0x98a974> │ │ │ │ @ instruction: 0xf0400080 │ │ │ │ @ instruction: 0xf00d0001 │ │ │ │ svclt 0x0000bbbf │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r2, r5, sl, ror #26 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb63884 <__bss_end__@@Base+0xfeae619c> │ │ │ │ + bl feb63884 <__bss_end__@@Base+0xfeae6194> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbvs r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdacc r1, {r2, r3, fp, sp, lr} │ │ │ │ stc2l 0, cr15, [r2], #-112 @ 0xffffff90 │ │ │ │ - blx 1bc870a <__bss_end__@@Base+0x1b4b022> │ │ │ │ - beq ff048178 <__bss_end__@@Base+0xfefcaa90> │ │ │ │ - blvc 207d1c <__bss_end__@@Base+0x18a634> │ │ │ │ + blx 1bc870a <__bss_end__@@Base+0x1b4b01a> │ │ │ │ + beq ff048178 <__bss_end__@@Base+0xfefcaa88> │ │ │ │ + blvc 207d1c <__bss_end__@@Base+0x18a62c> │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ mcr 0, 1, r4, cr0, cr0, {0} │ │ │ │ vmov.f64 d16, #215 @ 0xbeb80000 -0.3593750 │ │ │ │ vnmla.f64 d7, d23, d0 │ │ │ │ @ instruction: 0xf7fa1a90 │ │ │ │ svclt 0x0000bedd │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb638cc <__bss_end__@@Base+0xfeae61e4> │ │ │ │ + bl feb638cc <__bss_end__@@Base+0xfeae61dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ - blx ec874a <__bss_end__@@Base+0xe4b062> │ │ │ │ + blx ec874a <__bss_end__@@Base+0xe4b05a> │ │ │ │ stmdami r8, {r0, r9, sl, lr} │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ rscscs r2, pc, #-1543503872 @ 0xa4000000 │ │ │ │ @ instruction: 0xf8cd4478 │ │ │ │ @ instruction: 0xf7fec000 │ │ │ │ smlabtcs r1, r7, lr, pc @ │ │ │ │ andlt r2, r3, ip │ │ │ │ - bl 14a86c <__bss_end__@@Base+0xcd184> │ │ │ │ + bl 14a86c <__bss_end__@@Base+0xcd17c> │ │ │ │ svclt 0x007ef002 │ │ │ │ andeq r9, r3, ip, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb63908 <__bss_end__@@Base+0xfeae6220> │ │ │ │ + bl feb63908 <__bss_end__@@Base+0xfeae6218> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [lr], {248} @ 0xf8 │ │ │ │ stc2 0, cr15, [lr], #-112 @ 0xffffff90 │ │ │ │ ldrbtmi r2, [ip], #-2056 @ 0xfffff7f8 │ │ │ │ pop {r0, r1, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf01c4010 │ │ │ │ stmdbmi sl, {r0, r3, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @@ -4932,15 +4932,15 @@ │ │ │ │ movwcs r9, #4352 @ 0x1100 │ │ │ │ @ instruction: 0x461a447c │ │ │ │ @ instruction: 0xf5045828 │ │ │ │ strtmi r6, [r1], -r6, asr #16 │ │ │ │ stmdavs r0, {r0, r5, r6, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f9021 │ │ │ │ strbmi r0, [r0], -r0 │ │ │ │ - blx 7c87a4 <__bss_end__@@Base+0x74b0bc> │ │ │ │ + blx 7c87a4 <__bss_end__@@Base+0x74b0b4> │ │ │ │ strtmi r2, [r1], -r3, lsl #4 │ │ │ │ @ instruction: 0xf0349807 │ │ │ │ strmi pc, [r4], -r5, lsr #25 │ │ │ │ ldrbtmi r9, [sp], #-2055 @ 0xfffff7f9 │ │ │ │ ldmda lr!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46204959 │ │ │ │ ldrbtmi r4, [r9], #-3929 @ 0xfffff0a7 │ │ │ │ @@ -4975,67 +4975,67 @@ │ │ │ │ @ instruction: 0x4631361c │ │ │ │ stc 7, cr15, [r2, #-1000] @ 0xfffffc18 │ │ │ │ stmdals r3, {r0, r1, r6, r9, fp, lr} │ │ │ │ ldrtmi r4, [r1], -r3, asr #12 │ │ │ │ @ instruction: 0x970358bf │ │ │ │ svcmi 0x0041463a │ │ │ │ ldcl 7, cr15, [r8], #1000 @ 0x3e8 │ │ │ │ - bmi 101e0f0 <__bss_end__@@Base+0xfa0a08> │ │ │ │ + bmi 101e0f0 <__bss_end__@@Base+0xfa0a00> │ │ │ │ lslpl pc, r4, #10 @ │ │ │ │ ldrbtmi r3, [pc], #-282 @ c84c │ │ │ │ - bleq 14a99c <__bss_end__@@Base+0xcd2b4> │ │ │ │ + bleq 14a99c <__bss_end__@@Base+0xcd2ac> │ │ │ │ @ instruction: 0xf7fa447a │ │ │ │ @ instruction: 0xf504ecee │ │ │ │ stmdavs r8!, {r1, r6, r7, r8, ip, lr}^ │ │ │ │ tstcc sp, sl, lsr r6 │ │ │ │ @ instruction: 0xf7fa2300 │ │ │ │ @ instruction: 0xf504ece6 │ │ │ │ stmdavs r8!, {r0, r2, r5, r8, ip, lr}^ │ │ │ │ movwcs r4, #1594 @ 0x63a │ │ │ │ @ instruction: 0xf7fa311f │ │ │ │ - bmi d47bf0 <__bss_end__@@Base+0xcca508> │ │ │ │ + bmi d47bf0 <__bss_end__@@Base+0xcca500> │ │ │ │ msrpl CPSR_sc, r4, lsl #10 │ │ │ │ tstcc pc, r8, lsr #17 │ │ │ │ movwcs r4, #1146 @ 0x47a │ │ │ │ @ instruction: 0xf7fa4f31 │ │ │ │ - bmi c87bdc <__bss_end__@@Base+0xc0a4f4> │ │ │ │ + bmi c87bdc <__bss_end__@@Base+0xc0a4ec> │ │ │ │ movwcs r9, #2052 @ 0x804 │ │ │ │ @ instruction: 0x4631447a │ │ │ │ stcl 7, cr15, [ip], {250} @ 0xfa │ │ │ │ movwcs r4, #2606 @ 0xa2e │ │ │ │ ldrbtmi r9, [sl], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf7fa4631 │ │ │ │ - blmi b47bc0 <__bss_end__@@Base+0xaca4d8> │ │ │ │ + blmi b47bc0 <__bss_end__@@Base+0xaca4d0> │ │ │ │ strcs r4, [r1], #-1151 @ 0xfffffb81 │ │ │ │ @ instruction: 0xf845447b │ │ │ │ ldrtmi r3, [fp], -ip, lsl #30 │ │ │ │ tstcs r1, r4, ror #4 │ │ │ │ stmdage r8, {sl, ip, pc} │ │ │ │ @ instruction: 0xf7fa3401 │ │ │ │ stmdage r8, {r2, r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ stmia r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8452c09 │ │ │ │ mvnsle r0, r4, lsl #30 │ │ │ │ ldrbtmi r4, [ip], #-3106 @ 0xfffff3de │ │ │ │ - blpl 34aa28 <__bss_end__@@Base+0x2cd340> │ │ │ │ - blx 12c894e <__bss_end__@@Base+0x124b266> │ │ │ │ + blpl 34aa28 <__bss_end__@@Base+0x2cd338> │ │ │ │ + blx 12c894e <__bss_end__@@Base+0x124b25e> │ │ │ │ strtmi r4, [r2], -r1, lsl #12 │ │ │ │ @ instruction: 0xf0034628 │ │ │ │ - bmi 7cbf64 <__bss_end__@@Base+0x74e87c> │ │ │ │ + bmi 7cbf64 <__bss_end__@@Base+0x74e874> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, r2, r2, lsl #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ mrrc 7, 15, pc, r6, cr10 @ │ │ │ │ andeq r2, r5, r4, asr #24 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sl, r5, r8, ror #3 │ │ │ │ - @ instruction: 0x0006c6b2 │ │ │ │ + @ instruction: 0x0006c6ba │ │ │ │ andeq r8, r3, lr, lsr r3 │ │ │ │ strdeq r2, [r5], -r8 │ │ │ │ andeq r8, r3, sl, lsr #2 │ │ │ │ @ instruction: 0x000393bc │ │ │ │ @ instruction: 0x000393ba │ │ │ │ @ instruction: 0x000393bc │ │ │ │ @ instruction: 0x000393be │ │ │ │ @@ -5046,251 +5046,251 @@ │ │ │ │ @ instruction: 0xfffffdfb │ │ │ │ @ instruction: 0xfffffe29 │ │ │ │ @ instruction: 0xfffffdbd │ │ │ │ andeq r9, r3, r0, lsr r3 │ │ │ │ @ instruction: 0xfffffe6d │ │ │ │ @ instruction: 0xfffffd83 │ │ │ │ andeq r9, r3, r4, lsr #6 │ │ │ │ - andeq ip, r6, r6, lsl #11 │ │ │ │ + andeq ip, r6, lr, lsl #11 │ │ │ │ andeq r2, r5, lr, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb63b6c <__bss_end__@@Base+0xfeae6484> │ │ │ │ + bl feb63b6c <__bss_end__@@Base+0xfeae647c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf01c0ff8 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrdcs fp, [r0], -r4 │ │ │ │ stcmi 0, cr2, [r8], {1} │ │ │ │ - blx ffac89f4 <__bss_end__@@Base+0xffa4b30c> │ │ │ │ + blx ffac89f4 <__bss_end__@@Base+0xffa4b304> │ │ │ │ andcs r4, r0, #114688 @ 0x1c000 │ │ │ │ - blmi 1ddb7c <__bss_end__@@Base+0x160494> │ │ │ │ + blmi 1ddb7c <__bss_end__@@Base+0x16048c> │ │ │ │ stmdapl r1!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ @ instruction: 0x1110f8d1 │ │ │ │ tstcc r1, r8, lsl r8 │ │ │ │ mrclt 7, 5, APSR_nzcv, cr10, cr9, {7} │ │ │ │ andeq r2, r5, r0, lsr sl │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq ip, r6, ip, asr #9 │ │ │ │ + ldrdeq ip, [r6], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb63bb4 <__bss_end__@@Base+0xfeae64cc> │ │ │ │ + bl feb63bb4 <__bss_end__@@Base+0xfeae64c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 39097c <__bss_end__@@Base+0x313294> │ │ │ │ + blmi 39097c <__bss_end__@@Base+0x31328c> │ │ │ │ ldrbtmi fp, [fp], #-131 @ 0xffffff7d │ │ │ │ andls r6, r1, r8, asr r8 │ │ │ │ @ instruction: 0xf9d6f01c │ │ │ │ - beq ff0484a8 <__bss_end__@@Base+0xfefcadc0> │ │ │ │ - blvc 20804c <__bss_end__@@Base+0x18a964> │ │ │ │ + beq ff0484a8 <__bss_end__@@Base+0xfefcadb8> │ │ │ │ + blvc 20804c <__bss_end__@@Base+0x18a95c> │ │ │ │ cdp 8, 2, cr9, cr0, cr1, {0} │ │ │ │ vmov.f64 d16, #215 @ 0xbeb80000 -0.3593750 │ │ │ │ vnmla.f64 d7, d23, d0 │ │ │ │ mullt r3, r0, sl │ │ │ │ - bl 14ab58 <__bss_end__@@Base+0xcd470> │ │ │ │ + bl 14ab58 <__bss_end__@@Base+0xcd468> │ │ │ │ stcllt 7, cr15, [r4, #-1000] @ 0xfffffc18 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - muleq r6, sl, r4 │ │ │ │ + andeq ip, r6, r2, lsr #9 │ │ │ │ andcs r4, r0, #8, 22 @ 0x2000 │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ ldmdapl ip, {r4, sl, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d44b07 │ │ │ │ ldrbtmi r1, [fp], #-268 @ 0xfffffef4 │ │ │ │ - bne fe27ba50 <__bss_end__@@Base+0xfe1fe368> │ │ │ │ + bne fe27ba50 <__bss_end__@@Base+0xfe1fe360> │ │ │ │ svclt 0x00186898 │ │ │ │ @ instruction: 0xf7fa2101 │ │ │ │ svclt 0x0000ba9d │ │ │ │ @ instruction: 0x000529ba │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq ip, r6, lr, asr #8 │ │ │ │ + andeq ip, r6, r6, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb63c30 <__bss_end__@@Base+0xfeae6548> │ │ │ │ + bl feb63c30 <__bss_end__@@Base+0xfeae6540> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 3109d8 <__bss_end__@@Base+0x2932f0> │ │ │ │ + bmi 3109d8 <__bss_end__@@Base+0x2932e8> │ │ │ │ stcmi 0, cr11, [ip], {131} @ 0x83 │ │ │ │ ldrbtmi r4, [ip], #-1146 @ 0xfffffb86 │ │ │ │ - blcc 34ab8c <__bss_end__@@Base+0x2cd4a4> │ │ │ │ + blcc 34ab8c <__bss_end__@@Base+0x2cd49c> │ │ │ │ ldrmi r9, [sp], -r1, lsl #4 │ │ │ │ - blx fe4c8abc <__bss_end__@@Base+0xfe44b3d4> │ │ │ │ + blx fe4c8abc <__bss_end__@@Base+0xfe44b3cc> │ │ │ │ strmi r9, [r1], -r1, lsl #20 │ │ │ │ @ instruction: 0xf0034628 │ │ │ │ - blmi 1cbdf4 <__bss_end__@@Base+0x14e70c> │ │ │ │ + blmi 1cbdf4 <__bss_end__@@Base+0x14e704> │ │ │ │ @ instruction: 0xf8d358e3 │ │ │ │ andlt r0, r3, r0, lsl r1 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - blt 1e48ad8 <__bss_end__@@Base+0x1dcb3f0> │ │ │ │ - andeq ip, r6, ip, lsl r4 │ │ │ │ + blt 1e48ad8 <__bss_end__@@Base+0x1dcb3e8> │ │ │ │ + andeq ip, r6, r4, lsr #8 │ │ │ │ andeq r2, r5, sl, ror r9 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb63c7c <__bss_end__@@Base+0xfeae6594> │ │ │ │ + bl feb63c7c <__bss_end__@@Base+0xfeae658c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 290a64 <__bss_end__@@Base+0x21337c> │ │ │ │ + blmi 290a64 <__bss_end__@@Base+0x213374> │ │ │ │ ldrbtmi r4, [fp], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xf7fa6818 │ │ │ │ @ instruction: 0xb108ea96 │ │ │ │ ldmdblt fp!, {r0, r1, fp, ip, sp, lr} │ │ │ │ strtmi r4, [r0], -r6, lsl #18 │ │ │ │ pop {r9, sp} │ │ │ │ ldrbtmi r4, [r9], #-16 │ │ │ │ ldmdalt r0, {r0, r1, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0162100 │ │ │ │ @ instruction: 0xe7f3fd19 │ │ │ │ - andeq ip, r6, r2, lsl #8 │ │ │ │ + andeq ip, r6, sl, lsl #8 │ │ │ │ andeq r9, r3, r6, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb63cbc <__bss_end__@@Base+0xfeae65d4> │ │ │ │ + bl feb63cbc <__bss_end__@@Base+0xfeae65cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 290aa4 <__bss_end__@@Base+0x2133bc> │ │ │ │ + blmi 290aa4 <__bss_end__@@Base+0x2133b4> │ │ │ │ ldrbtmi r4, [fp], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xf7fa6818 │ │ │ │ tstlt r8, r6, ror sl │ │ │ │ ldmdblt fp!, {r0, r1, fp, ip, sp, lr} │ │ │ │ strtmi r4, [r0], -r6, lsl #18 │ │ │ │ pop {r9, sp} │ │ │ │ ldrbtmi r4, [r9], #-16 │ │ │ │ svclt 0x00f0f002 │ │ │ │ @ instruction: 0xf0162100 │ │ │ │ udf #16329 @ 0x3fc9 │ │ │ │ - andeq ip, r6, r2, asr #7 │ │ │ │ + andeq ip, r6, sl, asr #7 │ │ │ │ andeq r9, r3, r6, lsl #2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb63cfc <__bss_end__@@Base+0xfeae6614> │ │ │ │ + bl feb63cfc <__bss_end__@@Base+0xfeae660c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8, #-864]! @ 0xfffffca0 │ │ │ │ - blmi e38d1c <__bss_end__@@Base+0xdbb634> │ │ │ │ + blmi e38d1c <__bss_end__@@Base+0xdbb62c> │ │ │ │ ldrbtmi r2, [sp], #-513 @ 0xfffffdff │ │ │ │ ldcmi 14, cr4, [r8], #-220 @ 0xffffff24 │ │ │ │ ldrbtmi r4, [lr], #-2360 @ 0xfffff6c8 │ │ │ │ ldrbtmi r5, [ip], #-2283 @ 0xfffff715 │ │ │ │ ldrvs pc, [r0, r6, lsl #10]! │ │ │ │ ldmdavs r8, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldc 7, cr15, [r0, #-1000]! @ 0xfffffc18 │ │ │ │ stcne 3, cr2, [r1, #-4]! │ │ │ │ mrsls r2, R8_usr │ │ │ │ @ instruction: 0x46314638 │ │ │ │ @ instruction: 0xf850f003 │ │ │ │ ldrtmi r2, [r1], -r3, lsl #4 │ │ │ │ stmdavs r0!, {r5, r7, sp, lr}^ │ │ │ │ - blx ff5c8c10 <__bss_end__@@Base+0xff54b528> │ │ │ │ + blx ff5c8c10 <__bss_end__@@Base+0xff54b520> │ │ │ │ stmdavs r0!, {r1, r2, r9, sl, lr}^ │ │ │ │ mrc 7, 3, APSR_nzcv, cr0, cr9, {7} │ │ │ │ ldrtmi r4, [r0], -fp, lsr #18 │ │ │ │ @ instruction: 0xf0334479 │ │ │ │ stmdbmi sl!, {r0, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r6, [r0], -r3, asr #17 │ │ │ │ rscvs r4, r3, r9, ror r4 │ │ │ │ - blx 13c8c2e <__bss_end__@@Base+0x134b546> │ │ │ │ + blx 13c8c2e <__bss_end__@@Base+0x134b53e> │ │ │ │ stmiavs r3, {r0, r1, r2, r5, r8, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf0336123 │ │ │ │ strmi pc, [r3], -r7, asr #22 │ │ │ │ ldrtmi r4, [r0], -r4, lsr #18 │ │ │ │ ldrbtmi r6, [r9], #-2267 @ 0xfffff725 │ │ │ │ @ instruction: 0xf0336163 │ │ │ │ stmdbmi r2!, {r0, r1, r2, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmiavs r0, {r0, r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ - bmi 864c08 <__bss_end__@@Base+0x7e7520> │ │ │ │ + bmi 864c08 <__bss_end__@@Base+0x7e7518> │ │ │ │ stmdbvs r0!, {r0, r1, r2, r3, r5, r6, fp, ip, lr} │ │ │ │ ldrpl pc, [r2], r7, lsl #10 │ │ │ │ stmiapl sl!, {r2, r3, r4, r9, sl, ip, sp} │ │ │ │ andls r4, r3, #51380224 @ 0x3100000 │ │ │ │ - bl 12cab84 <__bss_end__@@Base+0x124d49c> │ │ │ │ + bl 12cab84 <__bss_end__@@Base+0x124d494> │ │ │ │ stmdbvs r0!, {r2, r3, r4, r9, fp, lr}^ │ │ │ │ movwcs r4, #1585 @ 0x631 │ │ │ │ @ instruction: 0xf7fa447a │ │ │ │ - blmi 6c78bc <__bss_end__@@Base+0x64a1d4> │ │ │ │ + blmi 6c78bc <__bss_end__@@Base+0x64a1cc> │ │ │ │ ldrtmi r6, [r1], -r0, ror #17 │ │ │ │ movwls r5, #14571 @ 0x38eb │ │ │ │ - bls df818 <__bss_end__@@Base+0x62130> │ │ │ │ + bls df818 <__bss_end__@@Base+0x62128> │ │ │ │ @ instruction: 0xf7fa447b │ │ │ │ movwcs lr, #2874 @ 0xb3a │ │ │ │ orrspl pc, sp, r7, lsl #10 │ │ │ │ ldrmi r6, [sl], -r0, lsr #16 │ │ │ │ @ instruction: 0xf7fa3111 │ │ │ │ ldmdami r3, {r1, r2, r3, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ @ instruction: 0x4601ee7a │ │ │ │ andlt r6, r5, r0, lsr #16 │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ svclt 0x00a4f7f9 │ │ │ │ andeq r2, r5, lr, lsr #17 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ @ instruction: 0x0005aaba │ │ │ │ - andeq ip, r6, r2, ror r3 │ │ │ │ + andeq ip, r6, sl, ror r3 │ │ │ │ andeq fp, r5, r8, lsr r0 │ │ │ │ andeq r9, r3, r0, lsr #1 │ │ │ │ andeq r9, r3, r0, lsr #1 │ │ │ │ muleq r3, sl, r0 │ │ │ │ andeq r9, r3, lr, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ @ instruction: 0xfffffecd │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r9, r3, r8, asr r0 │ │ │ │ andeq r9, r3, r8, asr #32 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb63e28 <__bss_end__@@Base+0xfeae6740> │ │ │ │ + bl feb63e28 <__bss_end__@@Base+0xfeae6738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r2!, {r3, r4, r5, r7, r8, r9, sl, fp} │ │ │ │ - blmi cb8e6c <__bss_end__@@Base+0xc3b784> │ │ │ │ + blmi cb8e6c <__bss_end__@@Base+0xc3b77c> │ │ │ │ ldrbtmi r4, [r9], #-2610 @ 0xfffff5ce │ │ │ │ ldcmi 4, cr4, [r2, #-492]! @ 0xfffffe14 │ │ │ │ stmpl sl, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r3, r4, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f920d │ │ │ │ @ instruction: 0xf7f90200 │ │ │ │ - blmi bc8408 <__bss_end__@@Base+0xb4ad20> │ │ │ │ + blmi bc8408 <__bss_end__@@Base+0xb4ad18> │ │ │ │ stmiapl lr!, {r4, r6, r8, sp}^ │ │ │ │ @ instruction: 0xf8d06830 │ │ │ │ @ instruction: 0xf8d02084 │ │ │ │ blx 58e92 │ │ │ │ - bge 19986c <__bss_end__@@Base+0x11c184> │ │ │ │ - blge 326ecc <__bss_end__@@Base+0x2a97e4> │ │ │ │ - blge 2f187c <__bss_end__@@Base+0x274194> │ │ │ │ - blge 2b187c <__bss_end__@@Base+0x234194> │ │ │ │ - blge 27187c <__bss_end__@@Base+0x1f4194> │ │ │ │ - blge 23187c <__bss_end__@@Base+0x1b4194> │ │ │ │ - blge 1f187c <__bss_end__@@Base+0x174194> │ │ │ │ - b fefcac68 <__bss_end__@@Base+0xfef4d580> │ │ │ │ + bge 19986c <__bss_end__@@Base+0x11c17c> │ │ │ │ + blge 326ecc <__bss_end__@@Base+0x2a97dc> │ │ │ │ + blge 2f187c <__bss_end__@@Base+0x27418c> │ │ │ │ + blge 2b187c <__bss_end__@@Base+0x23418c> │ │ │ │ + blge 27187c <__bss_end__@@Base+0x1f418c> │ │ │ │ + blge 23187c <__bss_end__@@Base+0x1b418c> │ │ │ │ + blge 1f187c <__bss_end__@@Base+0x17418c> │ │ │ │ + b fefcac68 <__bss_end__@@Base+0xfef4d578> │ │ │ │ strmi r4, [r1], -r2, lsl #12 │ │ │ │ ldmib sp, {r3, r4, r6, r8, ip, sp, pc}^ │ │ │ │ ldmdbcc r4, {r3, r9, ip} │ │ │ │ stmib sp, {r2, r4, r9, fp, ip, sp}^ │ │ │ │ - b 8514b4 <__bss_end__@@Base+0x7d3dcc> │ │ │ │ - b 8a941c <__bss_end__@@Base+0x82bd34> │ │ │ │ + b 8514b4 <__bss_end__@@Base+0x7d3dc4> │ │ │ │ + b 8a941c <__bss_end__@@Base+0x82bd2c> │ │ │ │ andlt r7, r9, #536870926 @ 0x2000000e │ │ │ │ ldcmi 2, cr11, [fp], {18} │ │ │ │ stmiavs r0!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ mrc 7, 0, APSR_nzcv, cr2, cr9, {7} │ │ │ │ stmdavs r0!, {r0, r8, sp}^ │ │ │ │ mrc 7, 6, APSR_nzcv, cr4, cr9, {7} │ │ │ │ @ instruction: 0xf7f968a0 │ │ │ │ stmiavs r3!, {r1, r2, r3, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ mrcvs 8, 0, r6, cr9, cr0, {1} │ │ │ │ - b fe9caca8 <__bss_end__@@Base+0xfe94d5c0> │ │ │ │ + b fe9caca8 <__bss_end__@@Base+0xfe94d5b8> │ │ │ │ ldrdne lr, [r0], -r4 │ │ │ │ mcr 7, 0, pc, cr14, cr10, {7} @ │ │ │ │ vpadd.i8 d20, d2, d1 │ │ │ │ stmdavs r0!, {r0, r1, r2, r3, r9, ip, sp, lr} │ │ │ │ stmiapl fp!, {r8, sp}^ │ │ │ │ @ instruction: 0xf7fa681b │ │ │ │ - bmi 3c82ac <__bss_end__@@Base+0x34abc4> │ │ │ │ + bmi 3c82ac <__bss_end__@@Base+0x34abbc> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, lr, r1, lsl #2 │ │ │ │ @ instruction: 0xf7fabd70 │ │ │ │ svclt 0x0000ea5e │ │ │ │ andeq r2, r5, r2, lsl #15 │ │ │ │ - andeq ip, r6, r0, asr r2 │ │ │ │ + andeq ip, r6, r8, asr r2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r2, r5, ip, ror r7 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andeq ip, r6, r8, ror #3 │ │ │ │ + strdeq ip, [r6], -r0 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ ldrdeq r2, [r5], -sl │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 5, cr15, cr0, cr12, {6} │ │ │ │ rsclt r4, r6, r8, asr #20 │ │ │ │ @@ -5337,37 +5337,37 @@ │ │ │ │ strcc r2, [r1], #-0 │ │ │ │ mcr 7, 7, pc, cr6, cr9, {7} @ │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ @ instruction: 0x4628d1f5 │ │ │ │ @ instruction: 0xf8452300 │ │ │ │ @ instruction: 0xf0303024 │ │ │ │ @ instruction: 0xf01afca7 │ │ │ │ - bmi 88b620 <__bss_end__@@Base+0x80df38> │ │ │ │ + bmi 88b620 <__bss_end__@@Base+0x80df30> │ │ │ │ ldrbtmi r4, [sl], #-2840 @ 0xfffff4e8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4640d116 │ │ │ │ pop {r1, r2, r5, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f941f0 │ │ │ │ - bmi 6bc2f8 <__bss_end__@@Base+0x63ec10> │ │ │ │ + bmi 6bc2f8 <__bss_end__@@Base+0x63ec08> │ │ │ │ ldrbtmi r4, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsblt sp, r6, r6, lsl #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldrb r4, [r8, r4, lsl #12] │ │ │ │ ldr r4, [r4, r4, lsl #12]! │ │ │ │ stmib r0, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstcs r1, r1, lsl fp │ │ │ │ vtst.8 d20, d0, d1 │ │ │ │ ldrbtmi r3, [r8], #-625 @ 0xfffffd8f │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - bl fcae2c <__bss_end__@@Base+0xf4d744> │ │ │ │ + bl fcae2c <__bss_end__@@Base+0xf4d73c> │ │ │ │ @ instruction: 0xf7f92001 │ │ │ │ svclt 0x0000ee40 │ │ │ │ andeq r2, r5, sl, lsl #13 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r8, r3, r4, lsl pc │ │ │ │ andeq r2, r5, r0, lsl #13 │ │ │ │ andeq r8, r3, r2, lsl pc │ │ │ │ @@ -5379,54 +5379,54 @@ │ │ │ │ andeq r2, r5, sl, lsr #11 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq r8, r3, sl, lsr lr │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb64094 <__bss_end__@@Base+0xfeae69ac> │ │ │ │ + bl feb64094 <__bss_end__@@Base+0xfeae69a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], #-896 @ 0xfffffc80 │ │ │ │ strmi r2, [sp], -r4, lsr #6 │ │ │ │ ldrbtmi r4, [ip], #-2357 @ 0xfffff6cb │ │ │ │ ldrbtmi r4, [r9], #-2613 @ 0xfffff5cb │ │ │ │ - blx 1790c2 <__bss_end__@@Base+0xfb9da> │ │ │ │ + blx 1790c2 <__bss_end__@@Base+0xfb9d2> │ │ │ │ stmpl sl, {r0, r1, sl, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7f969e0 │ │ │ │ stmdbge r2, {r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fa9001 │ │ │ │ stmdals r1, {r1, r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ - bvc 24851c <__bss_end__@@Base+0x1cae34> │ │ │ │ + bvc 24851c <__bss_end__@@Base+0x1cae2c> │ │ │ │ tstlt r3, r3, lsl #16 │ │ │ │ ldmdavc fp, {r1, r8, r9, fp, ip, pc} │ │ │ │ stmdbmi sl!, {r0, r1, r3, r5, r7, r8, ip, sp, pc} │ │ │ │ cdp 3, 11, cr2, cr0, cr4, {1} │ │ │ │ ldrbtmi r0, [r9], #-2631 @ 0xfffff5b9 │ │ │ │ tstpne r3, r5, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf00369c8 │ │ │ │ - bmi 9cb9f0 <__bss_end__@@Base+0x94e308> │ │ │ │ + bmi 9cb9f0 <__bss_end__@@Base+0x94e300> │ │ │ │ ldrbtmi r4, [sl], #-2851 @ 0xfffff4dd │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, r0, lsr r1 │ │ │ │ mrc 13, 5, fp, cr7, cr0, {1} │ │ │ │ vldr d0, [pc, #768] @ d208 │ │ │ │ vmov.32 r6, d7[1] │ │ │ │ vmov.f32 s14, s0 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vcmpe.f32 s14, s14 │ │ │ │ vsqrt.f64 d23, d6 │ │ │ │ @ instruction: 0xdde4fa10 │ │ │ │ bvc 48674 │ │ │ │ - bvc 88578 <__bss_end__@@Base+0xae90> │ │ │ │ - blpl 4485a8 <__bss_end__@@Base+0x3caec0> │ │ │ │ - bvs 1a087f0 <__bss_end__@@Base+0x198b108> │ │ │ │ + bvc 88578 <__bss_end__@@Base+0xae88> │ │ │ │ + blpl 4485a8 <__bss_end__@@Base+0x3caeb8> │ │ │ │ + bvs 1a087f0 <__bss_end__@@Base+0x198b100> │ │ │ │ @ instruction: 0xee3769a0 │ │ │ │ vstr s14, [sp, #412] @ 0x19c │ │ │ │ vmov.f32 s0, #113 @ 0x3f880000 1.0625000 │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ vnmul.f32 s14, s13, s14 │ │ │ │ vdiv.f64 d6, d6, d5 │ │ │ │ vmov.f64 d21, #215 @ 0xbeb80000 -0.3593750 │ │ │ │ @@ -5442,43 +5442,43 @@ │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq ip, r5, lr, ror #8 │ │ │ │ andeq r2, r5, r2, lsl r5 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r5, r2, lsr r4 │ │ │ │ andeq r2, r5, sl, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb64190 <__bss_end__@@Base+0xfeae6aa8> │ │ │ │ + bl feb64190 <__bss_end__@@Base+0xfeae6aa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sp], {240} @ 0xf0 │ │ │ │ ldc 3, cr2, [pc, #144] @ d02c │ │ │ │ addlt r4, r2, sl, lsl fp │ │ │ │ ldc 4, cr4, [r2, #496] @ 0x1f0 │ │ │ │ ldmdami sl, {r1, r9, fp, ip, sp, lr} │ │ │ │ strmi pc, [r3], #-2817 @ 0xfffff4ff │ │ │ │ - bvc ff208a90 <__bss_end__@@Base+0xff18b3a8> │ │ │ │ + bvc ff208a90 <__bss_end__@@Base+0xff18b3a0> │ │ │ │ ldrbtmi r4, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ beq 48608 │ │ │ │ - bvc ff208a98 <__bss_end__@@Base+0xff18b3b0> │ │ │ │ - bvs 88610 <__bss_end__@@Base+0xaf28> │ │ │ │ + bvc ff208a98 <__bss_end__@@Base+0xff18b3a8> │ │ │ │ + bvs 88610 <__bss_end__@@Base+0xaf20> │ │ │ │ stmiavs r1!, {r0, r1, r6, r7, fp, ip, lr} │ │ │ │ - bvs 10488a0 <__bss_end__@@Base+0xfcb1b8> │ │ │ │ - beq ff048aa8 <__bss_end__@@Base+0xfefcb3c0> │ │ │ │ + bvs 10488a0 <__bss_end__@@Base+0xfcb1b0> │ │ │ │ + beq ff048aa8 <__bss_end__@@Base+0xfefcb3b8> │ │ │ │ mrc 8, 5, r6, cr7, cr8, {0} │ │ │ │ addeq r6, r0, r6, asr #21 │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ - blpl 1489f4 <__bss_end__@@Base+0xcb30c> │ │ │ │ - bleq 2087f4 <__bss_end__@@Base+0x18b10c> │ │ │ │ - bleq ff048ac0 <__bss_end__@@Base+0xfefcb3d8> │ │ │ │ - beq 8861c <__bss_end__@@Base+0xaf34> │ │ │ │ + blpl 1489f4 <__bss_end__@@Base+0xcb304> │ │ │ │ + bleq 2087f4 <__bss_end__@@Base+0x18b104> │ │ │ │ + bleq ff048ac0 <__bss_end__@@Base+0xfefcb3d0> │ │ │ │ + beq 8861c <__bss_end__@@Base+0xaf2c> │ │ │ │ @ instruction: 0xff00f00c │ │ │ │ - beq 88664 <__bss_end__@@Base+0xaf7c> │ │ │ │ + beq 88664 <__bss_end__@@Base+0xaf74> │ │ │ │ @ instruction: 0xed8469e0 │ │ │ │ andlt r0, r2, r8, lsl #20 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt dc900c <__bss_end__@@Base+0xd4b924> │ │ │ │ + blt dc900c <__bss_end__@@Base+0xd4b91c> │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq ip, r5, r0, ror r3 │ │ │ │ andeq r2, r5, r6, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ stmdbcs sl!, {r0, r4, r8, r9, fp, lr} │ │ │ │ @@ -5486,23 +5486,23 @@ │ │ │ │ ldmdbvs r2, {r4, r8, fp, lr} │ │ │ │ stmdavs r8, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdblt r0, {r1, r3, sp, lr} │ │ │ │ stmdami lr, {r1, r4, r6, r9, lr} │ │ │ │ ldmdapl fp, {r1, r3, r5, r8, sp} │ │ │ │ addeq r6, r0, r8, lsl r8 │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ - bllt fe4c9070 <__bss_end__@@Base+0xfe44b988> │ │ │ │ + bllt fe4c9070 <__bss_end__@@Base+0xfe44b980> │ │ │ │ @ instruction: 0xf04f480a │ │ │ │ - bmi 29018c <__bss_end__@@Base+0x212aa4> │ │ │ │ + bmi 29018c <__bss_end__@@Base+0x212a9c> │ │ │ │ ldmdapl r8, {r1, r3, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdbmi r9, {r0, sp} │ │ │ │ ldrbtmi r5, [r9], #-2203 @ 0xfffff765 │ │ │ │ andgt pc, r0, r3, asr #17 │ │ │ │ - blt 19cb048 <__bss_end__@@Base+0x194d960> │ │ │ │ + blt 19cb048 <__bss_end__@@Base+0x194d958> │ │ │ │ muleq r5, ip, r3 │ │ │ │ andeq sl, r5, r8, lsr fp │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ @ instruction: 0x00038fb8 │ │ │ │ andeq r7, r3, sl, asr r8 │ │ │ │ @@ -5511,23 +5511,23 @@ │ │ │ │ ldmvs r0, {r4, r8, fp, lr} │ │ │ │ stmdavs sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdblt r0, {r3, r6, sp, lr} │ │ │ │ stmdami lr, {r1, r4, r6, r9, lr} │ │ │ │ ldmdapl fp, {r1, r3, r5, r8, sp} │ │ │ │ addeq r6, r0, r8, lsl r8 │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ - bllt 18490d4 <__bss_end__@@Base+0x17cb9ec> │ │ │ │ + bllt 18490d4 <__bss_end__@@Base+0x17cb9e4> │ │ │ │ @ instruction: 0xf04f480a │ │ │ │ - bmi 290240 <__bss_end__@@Base+0x212b58> │ │ │ │ + bmi 290240 <__bss_end__@@Base+0x212b50> │ │ │ │ ldmdapl r8, {r1, r3, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdbmi r9, {r0, sp} │ │ │ │ ldrbtmi r5, [r9], #-2203 @ 0xfffff765 │ │ │ │ andgt pc, r0, r3, asr #17 │ │ │ │ - blt d4b0ac <__bss_end__@@Base+0xccd9c4> │ │ │ │ + blt d4b0ac <__bss_end__@@Base+0xccd9bc> │ │ │ │ andeq r2, r5, r8, lsr r3 │ │ │ │ ldrdeq sl, [r5], -r4 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r8, r3, r4, asr pc │ │ │ │ strdeq r7, [r3], -r6 │ │ │ │ @@ -5585,15 +5585,15 @@ │ │ │ │ @ instruction: 0xf84468db │ │ │ │ @ instruction: 0xf0333c0c │ │ │ │ stmiavs r0, {r0, r1, r5, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf844462b │ │ │ │ strbmi r0, [sl], -r8, lsl #24 │ │ │ │ stceq 8, cr15, [ip], {84} @ 0x54 │ │ │ │ @ instruction: 0xf7fa4639 │ │ │ │ - blls c729c <__bss_end__@@Base+0x49bb4> │ │ │ │ + blls c729c <__bss_end__@@Base+0x49bac> │ │ │ │ stceq 8, cr15, [ip], {84} @ 0x54 │ │ │ │ @ instruction: 0xf503464a │ │ │ │ strtmi r5, [fp], -r5, lsr #12 │ │ │ │ @ instruction: 0x4631361f │ │ │ │ stmda r8!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r4, [fp], -ip, lsr #20 │ │ │ │ stceq 8, cr15, [r8], {84} @ 0x54 │ │ │ │ @@ -5606,107 +5606,107 @@ │ │ │ │ ldmda r6, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ bicle r2, r9, r5, lsl #26 │ │ │ │ @ instruction: 0x232a4c23 │ │ │ │ ldrtmi r4, [r1], -r3, lsr #20 │ │ │ │ @ instruction: 0xf8dd447c │ │ │ │ ldrbtmi fp, [sl], #-12 │ │ │ │ @ instruction: 0xf7fa6820 │ │ │ │ - blmi 847248 <__bss_end__@@Base+0x7c9b60> │ │ │ │ + blmi 847248 <__bss_end__@@Base+0x7c9b58> │ │ │ │ tstcs r3, r0, ror #16 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldrmi r9, [sl], -r2, lsl #6 │ │ │ │ @ instruction: 0xf8faf003 │ │ │ │ @ instruction: 0x232a4a1c │ │ │ │ ldrbtmi r6, [sl], #-2144 @ 0xfffff7a0 │ │ │ │ teqpmi r3, r7, lsr #5 @ p-variant is OBSOLETE │ │ │ │ svc 0x00f8f7f9 │ │ │ │ - blmi 29faa8 <__bss_end__@@Base+0x2223c0> │ │ │ │ + blmi 29faa8 <__bss_end__@@Base+0x2223b8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1672b4 <__bss_end__@@Base+0xe9bcc> │ │ │ │ + blls 1672b4 <__bss_end__@@Base+0xe9bc4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f98ff0 │ │ │ │ svclt 0x0000efaa │ │ │ │ andeq r2, r5, r0, asr #5 │ │ │ │ andeq sl, r5, lr, asr sl │ │ │ │ andeq sl, r5, lr, ror #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r2, r5, r2, lsr #5 │ │ │ │ @ instruction: 0xfffffe6d │ │ │ │ andeq r7, r3, r8, lsr #15 │ │ │ │ - andeq fp, r6, r2, asr sp │ │ │ │ + andeq fp, r6, sl, asr sp │ │ │ │ andeq r8, r3, r8, asr #29 │ │ │ │ andeq r8, r3, lr, asr #29 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ muleq r5, lr, r1 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ @ instruction: 0xfffffca1 │ │ │ │ - muleq r6, r0, ip │ │ │ │ + muleq r6, r8, ip │ │ │ │ @ instruction: 0xfffffe63 │ │ │ │ andeq r0, r0, r0, ror #22 │ │ │ │ @ instruction: 0xfffffddf │ │ │ │ andeq r2, r5, r4, ror r1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb644b4 <__bss_end__@@Base+0xfeae6dcc> │ │ │ │ + bl feb644b4 <__bss_end__@@Base+0xfeae6dc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 10911fc <__bss_end__@@Base+0x1013b14> │ │ │ │ - blmi 10b94dc <__bss_end__@@Base+0x103bdf4> │ │ │ │ + bmi 10911fc <__bss_end__@@Base+0x1013b0c> │ │ │ │ + blmi 10b94dc <__bss_end__@@Base+0x103bdec> │ │ │ │ ldrbtmi r2, [sl], #-1024 @ 0xfffffc00 │ │ │ │ strls r4, [r1], #-1541 @ 0xfffff9fb │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ @ instruction: 0xf0080300 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ svcmi 0x003cd059 │ │ │ │ ldcmi 6, cr4, [ip, #-160]! @ 0xffffff60 │ │ │ │ - blx 7c930a <__bss_end__@@Base+0x74bc22> │ │ │ │ + blx 7c930a <__bss_end__@@Base+0x74bc1a> │ │ │ │ @ instruction: 0x4606447f │ │ │ │ ldrbtmi sl, [sp], #-2561 @ 0xfffff5ff │ │ │ │ orrsne pc, r3, r0, asr #4 │ │ │ │ stcl 7, cr15, [r8, #-996]! @ 0xfffffc1c │ │ │ │ stcne 3, cr2, [r9, #-128]! @ 0xffffff80 │ │ │ │ @ instruction: 0x46326838 │ │ │ │ mcr2 7, 6, pc, cr2, cr10, {7} @ │ │ │ │ stmdavs fp!, {r0, r4, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ addmi r3, fp, #1073741824 @ 0x40000000 │ │ │ │ stmdals r1, {r0, r2, r3, r6, r8, ip, lr, pc} │ │ │ │ eorsle r2, lr, r0, lsl #16 │ │ │ │ - bge a03d4 <__bss_end__@@Base+0x22cec> │ │ │ │ + bge a03d4 <__bss_end__@@Base+0x22ce4> │ │ │ │ @ instruction: 0xf104447c │ │ │ │ stmiavs r1!, {r2, r4, r5, r7, r8, sl}^ │ │ │ │ - bl 24b308 <__bss_end__@@Base+0x1cdc20> │ │ │ │ + bl 24b308 <__bss_end__@@Base+0x1cdc18> │ │ │ │ stcle 8, cr2, [r7, #-0] │ │ │ │ bvc 48a78 │ │ │ │ - blvs c89a0 <__bss_end__@@Base+0x4b2b8> │ │ │ │ - bvc 88980 <__bss_end__@@Base+0xb298> │ │ │ │ - bpl ffa08e10 <__bss_end__@@Base+0xff98b728> │ │ │ │ + blvs c89a0 <__bss_end__@@Base+0x4b2b0> │ │ │ │ + bvc 88980 <__bss_end__@@Base+0xb290> │ │ │ │ + bpl ffa08e10 <__bss_end__@@Base+0xff98b720> │ │ │ │ @ instruction: 0xee3769a0 │ │ │ │ vsub.f32 s14, s12, s15 │ │ │ │ vldr d6, [pc, #276] @ d454 │ │ │ │ vmov.32 r5, d7[1] │ │ │ │ vnmul.f32 s14, s13, s14 │ │ │ │ vdiv.f64 d6, d6, d5 │ │ │ │ vmov.f64 d21, #215 @ 0xbeb80000 -0.3593750 │ │ │ │ vnmla.f64 d7, d23, d5 │ │ │ │ @ instruction: 0xf7fa1a90 │ │ │ │ ldc 8, cr14, [sp, #568] @ 0x238 │ │ │ │ stmibvs r0!, {r1, r8, r9, fp}^ │ │ │ │ - bleq ff048e40 <__bss_end__@@Base+0xfefcb758> │ │ │ │ + bleq ff048e40 <__bss_end__@@Base+0xfefcb750> │ │ │ │ @ instruction: 0xf882f003 │ │ │ │ - blvc c89e0 <__bss_end__@@Base+0x4b2f8> │ │ │ │ - blvc ff208e4c <__bss_end__@@Base+0xff18b764> │ │ │ │ - bvc 248984 <__bss_end__@@Base+0x1cb29c> │ │ │ │ + blvc c89e0 <__bss_end__@@Base+0x4b2f0> │ │ │ │ + blvc ff208e4c <__bss_end__@@Base+0xff18b75c> │ │ │ │ + bvc 248984 <__bss_end__@@Base+0x1cb294> │ │ │ │ adcmi r3, ip, #36, 8 @ 0x24000000 │ │ │ │ stmdals r1, {r0, r3, ip, lr, pc} │ │ │ │ stmiavs r1!, {r1, r9, fp, sp, pc}^ │ │ │ │ - b ff5cb36c <__bss_end__@@Base+0xff54dc84> │ │ │ │ + b ff5cb36c <__bss_end__@@Base+0xff54dc7c> │ │ │ │ stclle 8, cr2, [sp], {0} │ │ │ │ adcmi r3, ip, #36, 8 @ 0x24000000 │ │ │ │ - bmi 4c1b64 <__bss_end__@@Base+0x44447c> │ │ │ │ + bmi 4c1b64 <__bss_end__@@Base+0x444474> │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r7, sl, lsl #2 │ │ │ │ ldmdavs r8!, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ eorvs r4, r9, r2, lsr #12 │ │ │ │ @@ -5714,33 +5714,33 @@ │ │ │ │ stmdacs r0, {r0, fp, ip, pc} │ │ │ │ strb sp, [sl, ip, lsr #3]! │ │ │ │ mrc 7, 7, APSR_nzcv, cr10, cr9, {7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ strdeq r2, [r5], -r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - @ instruction: 0x0006bbbc │ │ │ │ + andeq fp, r6, r4, asr #23 │ │ │ │ andeq sl, r5, r2, ror r8 │ │ │ │ strdeq fp, [r5], -ip │ │ │ │ andeq r2, r5, r6, lsr #32 │ │ │ │ tstcs r1, r5, lsl #16 │ │ │ │ ldrbtmi r6, [r8], #-2323 @ 0xfffff6ed │ │ │ │ orrmi pc, r0, #-1073741824 @ 0xc0000000 │ │ │ │ stmdavs r2, {r0, r8, r9, fp, ip, sp} │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ ldclt 0, cr15, [r6, #100] @ 0x64 │ │ │ │ - andeq fp, r6, r6, asr #21 │ │ │ │ + andeq fp, r6, lr, asr #21 │ │ │ │ tstcs r1, r8, lsl #12 │ │ │ │ ldmlt ip!, {r1, ip, sp, lr, pc}^ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb64608 <__bss_end__@@Base+0xfeae6f20> │ │ │ │ + bl feb64608 <__bss_end__@@Base+0xfeae6f18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavc fp, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 4f961c <__bss_end__@@Base+0x47bf34> │ │ │ │ - blcs c9ec28 <__bss_end__@@Base+0xc21540> │ │ │ │ + bmi 4f961c <__bss_end__@@Base+0x47bf2c> │ │ │ │ + blcs c9ec28 <__bss_end__@@Base+0xc21538> │ │ │ │ svclt 0x0008447a │ │ │ │ andle r2, r5, sp, lsr #2 │ │ │ │ andsle r2, r5, r4, asr fp │ │ │ │ svclt 0x000c2b31 │ │ │ │ @ instruction: 0x212e212c │ │ │ │ strtmi r4, [r0], -sp, lsl #22 │ │ │ │ ldmpl r3, {r0, r8, ip, pc}^ │ │ │ │ @@ -5749,138 +5749,138 @@ │ │ │ │ stc 7, cr15, [r4], #996 @ 0x3e4 │ │ │ │ strmi r9, [r2], -r1, lsl #18 │ │ │ │ andlt r4, r2, r0, lsr #12 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ stmiblt sl, {r2, r3, ip, sp, lr, pc} │ │ │ │ andcs r2, r2, r1, lsl #2 │ │ │ │ @ instruction: 0xf0029201 │ │ │ │ - bls 8b798 <__bss_end__@@Base+0xe0b0> │ │ │ │ + bls 8b798 <__bss_end__@@Base+0xe0a8> │ │ │ │ strb r2, [r5, r1, lsl #2]! │ │ │ │ andeq r1, r5, r0, lsr #31 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ addmi r6, sl, #5898240 @ 0x5a0000 │ │ │ │ stmdbcs r1, {r1, r3, ip, lr, pc} │ │ │ │ svclt 0x00086059 │ │ │ │ andle r2, r3, fp │ │ │ │ svclt 0x000c2902 │ │ │ │ andcs r2, sl, ip │ │ │ │ stmdalt ip, {r0, r1, r2, r4, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq fp, r6, lr, lsr sl │ │ │ │ + andeq fp, r6, r6, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb64698 <__bss_end__@@Base+0xfeae6fb0> │ │ │ │ + bl feb64698 <__bss_end__@@Base+0xfeae6fa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ - blx feec94c6 <__bss_end__@@Base+0xfee4bdde> │ │ │ │ + blx feec94c6 <__bss_end__@@Base+0xfee4bdd6> │ │ │ │ andsle r2, r3, r1, lsl #16 │ │ │ │ ldrbtmi r4, [fp], #-2833 @ 0xfffff4ef │ │ │ │ stmdbcs r0, {r0, r3, r4, r7, fp, sp, lr} │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, sl, fp, ip, lr, pc} │ │ │ │ - blcc 1154b8 <__bss_end__@@Base+0x97dd0> │ │ │ │ + blcc 1154b8 <__bss_end__@@Base+0x97dc8> │ │ │ │ andcc lr, r1, r2 │ │ │ │ andle r4, r4, r1, lsl #5 │ │ │ │ svccs 0x0004f853 │ │ │ │ mvnsle r4, r2, lsr #5 │ │ │ │ @ instruction: 0xf04fbd10 │ │ │ │ ldclt 0, cr3, [r0, #-1020] @ 0xfffffc04 │ │ │ │ andseq pc, sl, #4, 2 │ │ │ │ stmiale r7!, {r3, r4, r9, fp, sp}^ │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ movwne pc, #704 @ 0x2c0 @ │ │ │ │ @ instruction: 0x07db40d3 │ │ │ │ strtmi sp, [r0], -r0, ror #11 │ │ │ │ stc2 0, cr15, [sl, #-160] @ 0xffffff60 │ │ │ │ ldrb r4, [fp, r4, lsl #12] │ │ │ │ - strdeq fp, [r6], -lr │ │ │ │ + andeq fp, r6, r6, lsl #20 │ │ │ │ stmdbcs r8, {r3, r9, sl, lr} │ │ │ │ stmdavc fp, {r1, r3, ip, lr, pc} │ │ │ │ andle r2, r3, r8, ror #22 │ │ │ │ ldrbtmi r4, [r8], #-2053 @ 0xfffff7fb │ │ │ │ stmdblt r6!, {r0, r2, r4, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2052 @ 0xfffff7fc │ │ │ │ stmdblt r2!, {r0, r2, r4, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0022101 │ │ │ │ svclt 0x0000b871 │ │ │ │ andeq sl, r3, sl, lsl #24 │ │ │ │ andeq r8, r3, r2, asr #23 │ │ │ │ stmdavc sl, {r0, r3, r8, r9, fp, lr} │ │ │ │ - bcs 10de714 <__bss_end__@@Base+0x106102c> │ │ │ │ - bcs 1141548 <__bss_end__@@Base+0x10c3e60> │ │ │ │ + bcs 10de714 <__bss_end__@@Base+0x1061024> │ │ │ │ + bcs 1141548 <__bss_end__@@Base+0x10c3e58> │ │ │ │ ldrbmi sp, [r0, -r0]! │ │ │ │ ldmpl fp, {r1, r2, r9, fp, lr} │ │ │ │ @ instruction: 0xf01668d8 │ │ │ │ - bmi 13ca58 <__bss_end__@@Base+0xbf370> │ │ │ │ + bmi 13ca58 <__bss_end__@@Base+0xbf368> │ │ │ │ ldmpl fp, {r8, sp} │ │ │ │ @ instruction: 0xf01668d8 │ │ │ │ svclt 0x0000bcff │ │ │ │ muleq r5, r4, lr │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb64758 <__bss_end__@@Base+0xfeae7070> │ │ │ │ + bl feb64758 <__bss_end__@@Base+0xfeae7068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi c91500 <__bss_end__@@Base+0xc13e18> │ │ │ │ - blmi cb9778 <__bss_end__@@Base+0xc3c090> │ │ │ │ + bmi c91500 <__bss_end__@@Base+0xc13e10> │ │ │ │ + blmi cb9778 <__bss_end__@@Base+0xc3c088> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blcc 13ab5a0 <__bss_end__@@Base+0x132deb8> │ │ │ │ + blcc 13ab5a0 <__bss_end__@@Base+0x132deb0> │ │ │ │ ldmdale sl, {r1, r3, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ ldmdbne r9, {r1, r2, r9, sl, lr} │ │ │ │ ldmdbne r9, {r0, r3, r4, sl, ip, sp} │ │ │ │ eoreq r1, r5, r9, lsl r9 │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ - blx 1fc95b2 <__bss_end__@@Base+0x1f4beca> │ │ │ │ + blx 1fc95b2 <__bss_end__@@Base+0x1f4bec2> │ │ │ │ strmi r2, [r3], -r0, lsl #2 │ │ │ │ @ instruction: 0xb1289101 │ │ │ │ tstlt fp, r3, asr #28 │ │ │ │ @ instruction: 0xf7fa4618 │ │ │ │ strmi lr, [r3], -r8, ror #16 │ │ │ │ andcs sl, r0, r1, lsl #18 │ │ │ │ @ instruction: 0xf0169302 │ │ │ │ - bmi 84bf6c <__bss_end__@@Base+0x7ce884> │ │ │ │ + bmi 84bf6c <__bss_end__@@Base+0x7ce87c> │ │ │ │ ldrbtmi r4, [sl], #-2846 @ 0xfffff4e2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, pc, lsr #2 │ │ │ │ - bmi 6fc9c8 <__bss_end__@@Base+0x67f2e0> │ │ │ │ + bmi 6fc9c8 <__bss_end__@@Base+0x67f2d8> │ │ │ │ ldrbtmi r4, [sl], #-2840 @ 0xfffff4e8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, r3, lsr #2 │ │ │ │ - bl 14b754 <__bss_end__@@Base+0xce06c> │ │ │ │ - blt 1cc9640 <__bss_end__@@Base+0x1c4bf58> │ │ │ │ - blmi 45fe38 <__bss_end__@@Base+0x3e2750> │ │ │ │ + bl 14b754 <__bss_end__@@Base+0xce064> │ │ │ │ + blt 1cc9640 <__bss_end__@@Base+0x1c4bf50> │ │ │ │ + blmi 45fe38 <__bss_end__@@Base+0x3e2748> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e7658 <__bss_end__@@Base+0x69f70> │ │ │ │ + blls e7658 <__bss_end__@@Base+0x69f68> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ svclt 0x00040300 │ │ │ │ andcs r2, r9, r1, lsl #2 │ │ │ │ andlt sp, r5, r1, lsl r1 │ │ │ │ - bl 14b778 <__bss_end__@@Base+0xce090> │ │ │ │ + bl 14b778 <__bss_end__@@Base+0xce088> │ │ │ │ svclt 0x00f8f001 │ │ │ │ - blmi 21fe3c <__bss_end__@@Base+0x1a2754> │ │ │ │ + blmi 21fe3c <__bss_end__@@Base+0x1a274c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e767c <__bss_end__@@Base+0x69f94> │ │ │ │ + blls e767c <__bss_end__@@Base+0x69f8c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ svclt 0x00040300 │ │ │ │ andcs r2, sl, r1, lsl #2 │ │ │ │ @ instruction: 0xf7f9d0ed │ │ │ │ svclt 0x0000edc6 │ │ │ │ andeq r1, r5, r4, asr lr │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r1, r5, r6, lsl #28 │ │ │ │ andeq r1, r5, lr, ror #27 │ │ │ │ ldrdeq r1, [r5], -r0 │ │ │ │ andeq r1, r5, ip, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb64848 <__bss_end__@@Base+0xfeae7160> │ │ │ │ + bl feb64848 <__bss_end__@@Base+0xfeae7158> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sp], {232} @ 0xe8 │ │ │ │ movwcs fp, #132 @ 0x84 │ │ │ │ ldrbtmi r4, [ip], #-1537 @ 0xfffff9ff │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ mrsls r3, SP_svc │ │ │ │ @ instruction: 0xf7f968e0 │ │ │ │ @@ -5888,30 +5888,30 @@ │ │ │ │ stmiavs r0!, {r0, r1, r8, fp, ip, pc}^ │ │ │ │ svclt 0x00cc2904 │ │ │ │ mvnscc pc, r1, lsl #2 │ │ │ │ andlt r2, r4, r1, lsl #2 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ ldmdalt sl!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ - andeq fp, r6, r2, asr r8 │ │ │ │ + andeq fp, r6, sl, asr r8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb64890 <__bss_end__@@Base+0xfeae71a8> │ │ │ │ + bl feb64890 <__bss_end__@@Base+0xfeae71a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 4, cr0, cr12, cr0, {7} │ │ │ │ ldmdbvs r4, {r0, r1, r7, ip, sp, pc} │ │ │ │ mcrne 4, 3, r4, cr5, cr14, {3} │ │ │ │ - bmi 12c2700 <__bss_end__@@Base+0x1245018> │ │ │ │ + bmi 12c2700 <__bss_end__@@Base+0x1245010> │ │ │ │ @ instruction: 0xf8d358b3 │ │ │ │ @ instruction: 0xf8d360f4 │ │ │ │ adcsmi r2, r5, #236 @ 0xec │ │ │ │ @ instruction: 0xf8d3da28 │ │ │ │ addmi r1, sp, #240 @ 0xf0 │ │ │ │ @ instruction: 0xf8c3bfa8 │ │ │ │ @ instruction: 0xf8d340f0 │ │ │ │ - blx d9aa6 <__bss_end__@@Base+0x5c3be> │ │ │ │ + blx d9aa6 <__bss_end__@@Base+0x5c3b6> │ │ │ │ ldmdavs r0, {r0, r2, r9, sp} │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf01940f0 │ │ │ │ ldmdami pc!, {r0, r1, r3, r6, r7, r8, sl, fp, ip, sp, pc} @ │ │ │ │ ldcmi 6, cr4, [pc], #-168 @ d630 │ │ │ │ ldmdbmi pc!, {r2, r3, r7, r8, sl, sp} @ │ │ │ │ ldrbtmi r5, [r9], #-2096 @ 0xfffff7d0 │ │ │ │ @@ -5922,15 +5922,15 @@ │ │ │ │ ldmpl r3!, {r1, r2, r4, r5, r9, fp, lr} │ │ │ │ ldrdcs pc, [ip], #131 @ 0x83 @ │ │ │ │ andlt r6, r3, r0, lsl r8 │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ ldclt 0, cr15, [r2, #100]! @ 0x64 │ │ │ │ @ instruction: 0x01a4eb04 │ │ │ │ @ instruction: 0xf1012e00 │ │ │ │ - blle 14cdb14 <__bss_end__@@Base+0x145042c> │ │ │ │ + blle 14cdb14 <__bss_end__@@Base+0x1450424> │ │ │ │ rsbeq lr, r6, r6, lsl #22 │ │ │ │ addmi r3, r4, #2 │ │ │ │ @ instruction: 0x4607bfb4 │ │ │ │ @ instruction: 0xf8d3460f │ │ │ │ @ instruction: 0xf89310f8 │ │ │ │ movwls r0, #253 @ 0xfd │ │ │ │ @ instruction: 0xf101fb07 │ │ │ │ @@ -5989,15 +5989,15 @@ │ │ │ │ ldrbtmi r4, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ stmdbvs r3!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andlt fp, r2, r3, lsl r9 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0xf00d2001 │ │ │ │ @ instruction: 0xf02ffd27 │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r5, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - blmi a9e228 <__bss_end__@@Base+0xa20b40> │ │ │ │ + blmi a9e228 <__bss_end__@@Base+0xa20b38> │ │ │ │ stmiapl lr!, {r3, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ rsbvs sp, r0, r4, lsr #32 │ │ │ │ stmiapl lr!, {sl, sp}^ │ │ │ │ @ instruction: 0xf5064b27 │ │ │ │ ldrbtmi r5, [fp], #-278 @ 0xfffffeea │ │ │ │ ldrmi r3, [pc], -fp, lsr #2 │ │ │ │ ldmdaeq r4, {r0, r1, r8, ip, sp, lr, pc} │ │ │ │ @@ -6009,52 +6009,52 @@ │ │ │ │ strcc r9, [r1], #-2305 @ 0xfffff6ff │ │ │ │ mvnsle r2, r3, lsl #24 │ │ │ │ @ instruction: 0xf5064a1d │ │ │ │ movwcs r5, #278 @ 0x116 │ │ │ │ ldrbtmi r3, [sl], #-299 @ 0xfffffed5 │ │ │ │ addeq lr, r0, #2048 @ 0x800 │ │ │ │ andcs r6, r1, #80, 18 @ 0x140000 │ │ │ │ - bl febcb850 <__bss_end__@@Base+0xfeb4e168> │ │ │ │ + bl febcb850 <__bss_end__@@Base+0xfeb4e160> │ │ │ │ @ instruction: 0xf5064a18 │ │ │ │ movwcs r5, #1046 @ 0x416 │ │ │ │ strtmi r3, [r1], -fp, lsr #8 │ │ │ │ ldcmi 8, cr5, [r6, #-696] @ 0xfffffd48 │ │ │ │ ldrdcs pc, [r4, #-134] @ 0xffffff7a │ │ │ │ - bne ff49ea78 <__bss_end__@@Base+0xff421390> │ │ │ │ + bne ff49ea78 <__bss_end__@@Base+0xff421388> │ │ │ │ svclt 0x00186a28 │ │ │ │ @ instruction: 0xf7f92201 │ │ │ │ @ instruction: 0xf8d6eb9e │ │ │ │ movwcs r2, #320 @ 0x140 │ │ │ │ - bne ff4a8238 <__bss_end__@@Base+0xff42ab50> │ │ │ │ + bne ff4a8238 <__bss_end__@@Base+0xff42ab48> │ │ │ │ svclt 0x00184621 │ │ │ │ @ instruction: 0xf7f92201 │ │ │ │ @ instruction: 0xf8d6eb94 │ │ │ │ movwcs r2, #316 @ 0x13c │ │ │ │ - bne ff4a834c <__bss_end__@@Base+0xff42ac64> │ │ │ │ + bne ff4a834c <__bss_end__@@Base+0xff42ac5c> │ │ │ │ svclt 0x00184621 │ │ │ │ andlt r2, r2, r1, lsl #4 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ - bllt fe14b8a0 <__bss_end__@@Base+0xfe0ce1b8> │ │ │ │ - andeq fp, r6, sl, lsr #13 │ │ │ │ + bllt fe14b8a0 <__bss_end__@@Base+0xfe0ce1b0> │ │ │ │ + @ instruction: 0x0006b6b2 │ │ │ │ @ instruction: 0x00051bb8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andeq fp, r6, sl, ror r6 │ │ │ │ - andeq fp, r6, sl, asr #12 │ │ │ │ + andeq fp, r6, r2, lsl #13 │ │ │ │ + andeq fp, r6, r2, asr r6 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq fp, r6, r8, lsr #12 │ │ │ │ + andeq fp, r6, r0, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb64ae0 <__bss_end__@@Base+0xfeae73f8> │ │ │ │ + bl feb64ae0 <__bss_end__@@Base+0xfeae73f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, fp, r8, asr #31 │ │ │ │ ldrsb pc, [r8, #-143] @ 0xffffff71 @ │ │ │ │ mrrcmi 2, 0, r2, r6, cr0 │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ stmib sp, {r3, r4, r6, r8, lr, pc}^ │ │ │ │ ldrbtmi r2, [ip], #-519 @ 0xfffffdf9 │ │ │ │ - blmi 1560250 <__bss_end__@@Base+0x14e2b68> │ │ │ │ + blmi 1560250 <__bss_end__@@Base+0x14e2b60> │ │ │ │ andcs pc, r2, lr, asr r8 @ │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf854460a │ │ │ │ stmiapl r3!, {r2, r3, ip}^ │ │ │ │ strmi r4, [r1], -sp, lsl #12 │ │ │ │ andls sl, r2, r7, lsl #16 │ │ │ │ @@ -6062,21 +6062,21 @@ │ │ │ │ strls r4, [r3, #-2125] @ 0xfffff7b3 │ │ │ │ movwls r4, #5240 @ 0x1478 │ │ │ │ stmda lr, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ subsle r2, r1, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, pc, r1, lsl #16 │ │ │ │ @ instruction: 0xf1a19908 │ │ │ │ - blcs 8e5f8 <__bss_end__@@Base+0x10f10> │ │ │ │ + blcs 8e5f8 <__bss_end__@@Base+0x10f08> │ │ │ │ stmdbcc r2, {r3, r4, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - bls 203aac <__bss_end__@@Base+0x1863c4> │ │ │ │ + bls 203aac <__bss_end__@@Base+0x1863bc> │ │ │ │ mrrcle 10, 0, r2, r2, cr2 @ │ │ │ │ @ instruction: 0xdc272a00 │ │ │ │ stmdbmi r2, {r0, r1, r2, r5, ip, lr, pc}^ │ │ │ │ - blmi 109595c <__bss_end__@@Base+0x1018274> │ │ │ │ + blmi 109595c <__bss_end__@@Base+0x101826c> │ │ │ │ ldcne 2, cr15, [r5], {64} @ 0x40 │ │ │ │ stmdapl r1!, {r0, r6, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf01dc000 │ │ │ │ andls pc, r5, r5, lsr #30 │ │ │ │ @ instruction: 0xf01d2002 │ │ │ │ @@ -6099,26 +6099,26 @@ │ │ │ │ stmdbmi pc!, {r0, r1, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ stmdami pc!, {r0, r2, r8, r9, fp, ip, pc} @ │ │ │ │ ldrbtmi r9, [r8], #-2564 @ 0xfffff5fc │ │ │ │ bl 23b48 │ │ │ │ movwcs r0, #131 @ 0x83 │ │ │ │ tstppl r6, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ bvs 19e7c │ │ │ │ - b ffecb9b8 <__bss_end__@@Base+0xffe4e2d0> │ │ │ │ + b ffecb9b8 <__bss_end__@@Base+0xffe4e2c8> │ │ │ │ stmiapl r3!, {r0, r3, r5, r8, r9, fp, lr}^ │ │ │ │ - bmi a67a3c <__bss_end__@@Base+0x9ea354> │ │ │ │ + bmi a67a3c <__bss_end__@@Base+0x9ea34c> │ │ │ │ ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, fp, r7, lsr #2 │ │ │ │ - bcs fceb4 <__bss_end__@@Base+0x7f7cc> │ │ │ │ + bcs fceb4 <__bss_end__@@Base+0x7f7c4> │ │ │ │ andcs sp, r0, #1073741867 @ 0x4000002b │ │ │ │ ldmdbmi r8, {r0, r1, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - blmi 615ab8 <__bss_end__@@Base+0x5983d0> │ │ │ │ + blmi 615ab8 <__bss_end__@@Base+0x5983c8> │ │ │ │ stcne 2, cr15, [r1], {64} @ 0x40 │ │ │ │ stmdapl r1!, {r0, r1, r2, r3, r4, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf01dc000 │ │ │ │ ldrdls pc, [r5], -r1 │ │ │ │ @ instruction: 0xf01d202f │ │ │ │ @@ -6141,15 +6141,15 @@ │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r8, r3, r0, lsl #15 │ │ │ │ muleq r3, r4, r7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andeq fp, r6, sl, ror #9 │ │ │ │ + strdeq fp, [r6], -r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r1, [r5], -sl │ │ │ │ ldrdeq r8, [r3], -r8 @ │ │ │ │ andeq r8, r3, r0, asr #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -6162,73 +6162,73 @@ │ │ │ │ @ instruction: 0xf50159be │ │ │ │ stclmi 0, cr6, [sp, #268]! @ 0x10c │ │ │ │ ldmdavs r6!, {r0, r3, r4, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f964b │ │ │ │ cdpmi 6, 14, cr0, cr11, cr0, {0} │ │ │ │ @ instruction: 0xf886f002 │ │ │ │ ldrbtmi r4, [lr], #-3050 @ 0xfffff416 │ │ │ │ - bmi ffa9ecc4 <__bss_end__@@Base+0xffa215dc> │ │ │ │ + bmi ffa9ecc4 <__bss_end__@@Base+0xffa215d4> │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x93a4f8df │ │ │ │ lslsvs r3, r4, r6 │ │ │ │ ldrbtmi r4, [r9], #1146 @ 0x47a │ │ │ │ strtmi r5, [r3], -r9, ror #17 │ │ │ │ @ instruction: 0x71b2f501 │ │ │ │ - b 1bcbad0 <__bss_end__@@Base+0x1b4e3e8> │ │ │ │ + b 1bcbad0 <__bss_end__@@Base+0x1b4e3e0> │ │ │ │ ldrls r4, [r5, -r4, ror #23] │ │ │ │ stmiami r4!, {r1, r4, r5, r7, r8, fp, sp, lr}^ │ │ │ │ strls r5, [r0], #-2283 @ 0xfffff715 │ │ │ │ ldmdavs r9, {r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7f9463b │ │ │ │ - blmi ff8898fc <__bss_end__@@Base+0xff80c214> │ │ │ │ + blmi ff8898fc <__bss_end__@@Base+0xff80c20c> │ │ │ │ @ instruction: 0x463a9016 │ │ │ │ @ instruction: 0xf85549e0 │ │ │ │ ldrbtmi fp, [r9], #-3 │ │ │ │ rsbhi pc, r8, sp, asr #17 │ │ │ │ movwpl pc, #62731 @ 0xf50b @ │ │ │ │ tstls r9, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0xf7f94643 │ │ │ │ - bmi ff7083f4 <__bss_end__@@Base+0xff68ad0c> │ │ │ │ + bmi ff7083f4 <__bss_end__@@Base+0xff68ad04> │ │ │ │ tstcs r2, r6, asr #6 │ │ │ │ @ instruction: 0xf8cd447a │ │ │ │ strmi r9, [r7], -r0 │ │ │ │ - blx fe049bfe <__bss_end__@@Base+0xfdfcc516> │ │ │ │ + blx fe049bfe <__bss_end__@@Base+0xfdfcc50e> │ │ │ │ @ instruction: 0xf1094ad7 │ │ │ │ smlabtcs r2, r0, r3, r0 │ │ │ │ ldrbtmi r9, [sl], #-768 @ 0xfffffd00 │ │ │ │ ldrtmi r2, [r8], -r5, asr #6 │ │ │ │ - blx 1dc9c12 <__bss_end__@@Base+0x1d4c52a> │ │ │ │ + blx 1dc9c12 <__bss_end__@@Base+0x1d4c522> │ │ │ │ @ instruction: 0xf5094ad3 │ │ │ │ @ instruction: 0x21027390 │ │ │ │ movwls r4, #1146 @ 0x47a │ │ │ │ movtcs r4, #38456 @ 0x9638 │ │ │ │ - blx 1b49c26 <__bss_end__@@Base+0x1acc53e> │ │ │ │ + blx 1b49c26 <__bss_end__@@Base+0x1acc536> │ │ │ │ ldrbtmi r4, [r8], #-2255 @ 0xfffff731 │ │ │ │ ldc 7, cr15, [sl], {249} @ 0xf9 │ │ │ │ strmi r4, [r1], lr, asr #23 │ │ │ │ stmiapl fp!, {r0, r1, r4, r6, r9, sp}^ │ │ │ │ strls r9, [r3], #-0 │ │ │ │ ldmdavs r9, {r2, r3, r6, r7, fp, lr} │ │ │ │ mvnspl pc, #46137344 @ 0x2c00000 │ │ │ │ movwls r3, #4878 @ 0x130e │ │ │ │ mvnpl pc, #46137344 @ 0x2c00000 │ │ │ │ movwcc r9, #61954 @ 0xf202 │ │ │ │ ldrbtmi r4, [r8], #-1594 @ 0xfffff9c6 │ │ │ │ stmdb sl, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46489017 │ │ │ │ - bl 1c4bb78 <__bss_end__@@Base+0x1bce490> │ │ │ │ + bl 1c4bb78 <__bss_end__@@Base+0x1bce488> │ │ │ │ ldrbtmi r4, [r8], #-2244 @ 0xfffff73c │ │ │ │ ldcl 7, cr15, [lr], #-996 @ 0xfffffc1c │ │ │ │ stmiami r3, {r2, r4, ip, pc}^ │ │ │ │ @ instruction: 0xf7f94478 │ │ │ │ sxtab16mi lr, r2, sl, ror #24 │ │ │ │ ldrbtmi r4, [r8], #-2241 @ 0xfffff73f │ │ │ │ ldcl 7, cr15, [r4], #-996 @ 0xfffffc1c │ │ │ │ movwls r9, #6932 @ 0x1b14 │ │ │ │ - blmi fefd63c4 <__bss_end__@@Base+0xfef58cdc> │ │ │ │ + blmi fefd63c4 <__bss_end__@@Base+0xfef58cd4> │ │ │ │ ldmibmi pc!, {r0, r7, r9, sl, lr} @ │ │ │ │ movwls r4, #42107 @ 0xa47b │ │ │ │ ldrbtmi r9, [r9], #-773 @ 0xfffffcfb │ │ │ │ @ instruction: 0xf50b9300 │ │ │ │ teqcc r9, #738197504 @ 0x2c000000 │ │ │ │ @ instruction: 0xf50b9311 │ │ │ │ andls r5, fp, ip, lsl #6 │ │ │ │ @@ -6238,17 +6238,17 @@ │ │ │ │ strls r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ strmi lr, [r7], #-2509 @ 0xfffff633 │ │ │ │ strmi lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ stmib sp, {r1, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf8cd8412 │ │ │ │ stmib sp, {r6, pc}^ │ │ │ │ strls r4, [ip], #-1037 @ 0xfffffbf3 │ │ │ │ - b 1bcbbe4 <__bss_end__@@Base+0x1b4e4fc> │ │ │ │ + b 1bcbbe4 <__bss_end__@@Base+0x1b4e4f4> │ │ │ │ ldmdals r4, {r7, r9, sl, lr} │ │ │ │ - bl dcbbec <__bss_end__@@Base+0xd4e504> │ │ │ │ + bl dcbbec <__bss_end__@@Base+0xd4e4fc> │ │ │ │ @ instruction: 0xf8df4650 │ │ │ │ @ instruction: 0xf7f9a2b4 │ │ │ │ @ instruction: 0x4648eb32 │ │ │ │ stmibvc r2, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f944fa │ │ │ │ @ instruction: 0xf50beb2c │ │ │ │ ldmdals r7, {r0, r1, r3, r4, r8, ip, lr} │ │ │ │ @@ -6257,52 +6257,52 @@ │ │ │ │ ldrbmi lr, [r3], -lr, asr #19 │ │ │ │ tstcs r1, r8, lsr #4 │ │ │ │ strbmi r9, [r8], -r0, lsl #8 │ │ │ │ @ instruction: 0xf7f93401 │ │ │ │ strbmi lr, [r9], -lr, lsr #28 │ │ │ │ @ instruction: 0xf7f84640 │ │ │ │ stccs 14, cr14, [r3], {92} @ 0x5c │ │ │ │ - bleq 14bd64 <__bss_end__@@Base+0xce67c> │ │ │ │ + bleq 14bd64 <__bss_end__@@Base+0xce674> │ │ │ │ @ instruction: 0xf8dfd1ef │ │ │ │ @ instruction: 0xf50b8274 │ │ │ │ mrcmi 1, 4, r5, cr12, cr6, {0} │ │ │ │ ldrbtmi r3, [r8], #299 @ 0x12b │ │ │ │ andcs r2, r1, #0, 6 │ │ │ │ @ instruction: 0xf506447e │ │ │ │ strcs r7, [r0], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0x0014f8d8 │ │ │ │ stmdaeq r0!, {r3, r8, ip, sp, lr, pc} │ │ │ │ stmib sl!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bmi fe573478 <__bss_end__@@Base+0xfe4f5d90> │ │ │ │ + bmi fe573478 <__bss_end__@@Base+0xfe4f5d88> │ │ │ │ @ instruction: 0xf848234d │ │ │ │ tstcs r2, ip, lsl ip │ │ │ │ @ instruction: 0x4638447a │ │ │ │ - blx ff5c9d50 <__bss_end__@@Base+0xff54c668> │ │ │ │ + blx ff5c9d50 <__bss_end__@@Base+0xff54c660> │ │ │ │ strls r4, [r0], #-1619 @ 0xfffff9ad │ │ │ │ tstcs r1, r8, lsr #4 │ │ │ │ strcc r4, [r1], #-1608 @ 0xfffff9b8 │ │ │ │ mcr 7, 0, pc, cr0, cr9, {7} @ │ │ │ │ stccs 13, cr6, [r3], {243} @ 0xf3 │ │ │ │ strteq pc, [r0], -r6, lsl #2 │ │ │ │ - blcc 14bdc4 <__bss_end__@@Base+0xce6dc> │ │ │ │ - blmi fe2c2468 <__bss_end__@@Base+0xfe244d80> │ │ │ │ + blcc 14bdc4 <__bss_end__@@Base+0xce6d4> │ │ │ │ + blmi fe2c2468 <__bss_end__@@Base+0xfe244d78> │ │ │ │ ldrbtpl pc, [sl], fp, lsl #10 @ │ │ │ │ ldrcc r4, [r9], -r9, lsl #21 │ │ │ │ tstcs r2, fp, ror r4 │ │ │ │ teqpvc r0, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0x4638447a │ │ │ │ movtcs r9, #33536 @ 0x8300 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blx fedc9d90 <__bss_end__@@Base+0xfed4c6a8> │ │ │ │ + blx fedc9d90 <__bss_end__@@Base+0xfed4c6a0> │ │ │ │ strmi r2, [r2], -r0, lsl #6 │ │ │ │ @ instruction: 0x46384631 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmdb r8!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f84638 │ │ │ │ - blmi 1fc9378 <__bss_end__@@Base+0x1f4bc90> │ │ │ │ + blmi 1fc9378 <__bss_end__@@Base+0x1f4bc88> │ │ │ │ rsbshi pc, r0, sp, asr #17 │ │ │ │ orrmi pc, r7, r6, lsl #4 │ │ │ │ rsbshi pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf6069119 │ │ │ │ @ instruction: 0xf8cd1142 │ │ │ │ tstls fp, r8, rrx │ │ │ │ mvnscc pc, r6, lsl #4 │ │ │ │ @@ -6323,87 +6323,87 @@ │ │ │ │ stmdb r8, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f84650 │ │ │ │ @ instruction: 0x4651ed76 │ │ │ │ svcmi 0x00694638 │ │ │ │ mrc 7, 3, APSR_nzcv, cr0, cr8, {7} │ │ │ │ strtmi r4, [r0], -r8, ror #18 │ │ │ │ ldrbtmi r4, [r9], #-1151 @ 0xfffffb81 │ │ │ │ - blx 1549e1c <__bss_end__@@Base+0x14cc734> │ │ │ │ + blx 1549e1c <__bss_end__@@Base+0x14cc72c> │ │ │ │ @ instruction: 0xf8d04966 │ │ │ │ strtmi sl, [r0], -ip │ │ │ │ @ instruction: 0xf0324479 │ │ │ │ stmdbmi r4!, {r0, r2, r3, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r6, [r0], -r3, asr #17 │ │ │ │ rscsvs r4, fp, r9, ror r4 │ │ │ │ - blx 11c9e38 <__bss_end__@@Base+0x114c750> │ │ │ │ + blx 11c9e38 <__bss_end__@@Base+0x114c748> │ │ │ │ stmiavs r3, {r0, r5, r6, r8, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf032633b │ │ │ │ stmiavs r3, {r0, r1, r2, r3, r4, r5, r9, fp, ip, sp, lr, pc}^ │ │ │ │ bicvs pc, r5, r6, lsl #10 │ │ │ │ @ instruction: 0x46426b38 │ │ │ │ @ instruction: 0x4643637b │ │ │ │ @ instruction: 0xf7f99114 │ │ │ │ ldmdbls r4, {r2, r3, r4, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x464368f8 │ │ │ │ @ instruction: 0xf7f94642 │ │ │ │ - bmi 16081f8 <__bss_end__@@Base+0x158ab10> │ │ │ │ + bmi 16081f8 <__bss_end__@@Base+0x158ab08> │ │ │ │ movtvs pc, #13579 @ 0x350b @ │ │ │ │ @ instruction: 0xf6a64650 │ │ │ │ stmiapl sl!, {r0, r2, r3, r4, r5, r6, r7, r8, lr} │ │ │ │ @ instruction: 0xf7f99214 │ │ │ │ - bmi 15086b4 <__bss_end__@@Base+0x148afcc> │ │ │ │ + bmi 15086b4 <__bss_end__@@Base+0x148afc4> │ │ │ │ ldmvs r8!, {r0, r1, r6, r9, sl, lr}^ │ │ │ │ bicvs pc, r6, r6, lsl #4 │ │ │ │ @ instruction: 0xf7f9447a │ │ │ │ - bmi 14486a4 <__bss_end__@@Base+0x13cafbc> │ │ │ │ + bmi 14486a4 <__bss_end__@@Base+0x13cafb4> │ │ │ │ @ instruction: 0x46436b38 │ │ │ │ bicvs pc, r6, r6, lsl #4 │ │ │ │ @ instruction: 0xf7f9447a │ │ │ │ stmib sp, {r4, r5, r9, fp, sp, lr, pc}^ │ │ │ │ strbmi r8, [r2], -r0, lsl #16 │ │ │ │ msrne CPSR_fsx, #174063616 @ 0xa600000 │ │ │ │ @ instruction: 0xf2a66b78 │ │ │ │ @ instruction: 0xf7f95184 │ │ │ │ stmdbmi r8, {r1, r4, r5, r6, r7, fp, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - blx 1c9eb8 <__bss_end__@@Base+0x14c7d0> │ │ │ │ + blx 1c9eb8 <__bss_end__@@Base+0x14c7c8> │ │ │ │ stmdbmi r7, {r1, r2, r6, r8, r9, fp, lr}^ │ │ │ │ ldrdge pc, [ip], -r0 │ │ │ │ stmiapl fp!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7f96818 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r8, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f94479 │ │ │ │ - blmi 1109524 <__bss_end__@@Base+0x108be3c> │ │ │ │ + blmi 1109524 <__bss_end__@@Base+0x108be34> │ │ │ │ strbmi r2, [r9], -r4, ror #4 │ │ │ │ @ instruction: 0xf1074683 │ │ │ │ stmiapl fp!, {r3, r4, r5}^ │ │ │ │ - blmi 1032a1c <__bss_end__@@Base+0xfb5334> │ │ │ │ + blmi 1032a1c <__bss_end__@@Base+0xfb532c> │ │ │ │ @ instruction: 0xf7f9447b │ │ │ │ @ instruction: 0xf107ed3c │ │ │ │ @ instruction: 0xf7f90038 │ │ │ │ @ instruction: 0x465aeb38 │ │ │ │ mvnsvc pc, #696254464 @ 0x29800000 │ │ │ │ stmdaeq r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ teqpmi lr, r6, lsr #5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7f94650 │ │ │ │ - bmi e48158 <__bss_end__@@Base+0xdcaa70> │ │ │ │ + bmi e48158 <__bss_end__@@Base+0xdcaa68> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ andsls pc, r0, r7, asr #17 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sublt sp, sp, r2, lsl #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stmib r8!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq r1, r5, r4, lsl r9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r5, r8, lsl r9 │ │ │ │ andeq r1, r5, ip, ror #17 │ │ │ │ - ldrdeq fp, [r6], -lr │ │ │ │ + andeq fp, r6, r6, ror #7 │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ andeq r8, r3, r8, lsl #13 │ │ │ │ andeq ip, r5, sl, lsr #21 │ │ │ │ muleq r0, r0, r6 │ │ │ │ andeq r8, r3, ip, lsl #13 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r8, r3, r2, lsl #13 │ │ │ │ @@ -6416,24 +6416,24 @@ │ │ │ │ andeq r8, r3, r2, lsr r6 │ │ │ │ andeq r8, r3, ip, lsr r6 │ │ │ │ andeq r8, r3, r6, asr #12 │ │ │ │ andeq r8, r3, r4, asr r6 │ │ │ │ andeq r8, r3, r2, asr #12 │ │ │ │ @ instruction: 0xfffff885 │ │ │ │ andeq r8, r3, r4, lsl #12 │ │ │ │ - andeq fp, r6, lr, asr #4 │ │ │ │ + andeq fp, r6, r6, asr r2 │ │ │ │ andeq ip, r5, r8, lsr #18 │ │ │ │ andeq r8, r3, r8, lsr #11 │ │ │ │ ldrdeq ip, [r5], -r8 │ │ │ │ andeq r8, r3, r8, ror r5 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ @ instruction: 0x0005b6be │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andeq r8, r3, r4, ror r4 │ │ │ │ - andeq fp, r6, ip, asr r1 │ │ │ │ + andeq fp, r6, r4, ror #2 │ │ │ │ muleq r3, sl, fp │ │ │ │ ldrdeq r8, [r3], -ip │ │ │ │ ldrdeq r8, [r3], -ip │ │ │ │ ldrdeq r8, [r3], -sl │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ @ instruction: 0xfffff61d │ │ │ │ @ instruction: 0xfffff8b9 │ │ │ │ @@ -6451,19 +6451,19 @@ │ │ │ │ adclt r4, pc, r5, lsl #21 │ │ │ │ ldrbtmi r4, [sl], #-2949 @ 0xfffff47b │ │ │ │ ldrbtmi r4, [lr], #-3717 @ 0xfffff17b │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f932d │ │ │ │ mcrrne 3, 0, r0, r3, cr0 │ │ │ │ @ instruction: 0xf7ffd01b │ │ │ │ - blmi fe08c9d0 <__bss_end__@@Base+0xfe00f2e8> │ │ │ │ + blmi fe08c9d0 <__bss_end__@@Base+0xfe00f2e0> │ │ │ │ andcs r1, r0, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0x4621447b │ │ │ │ @ instruction: 0xf7f868d8 │ │ │ │ - bmi 1fc8ed4 <__bss_end__@@Base+0x1f4b7ec> │ │ │ │ + bmi 1fc8ed4 <__bss_end__@@Base+0x1f4b7e4> │ │ │ │ ldrbtmi r4, [sl], #-2938 @ 0xfffff486 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi fp, [r0], -r8, lsl #30 │ │ │ │ sbcshi pc, r5, r0, asr #32 │ │ │ │ pop {r0, r1, r2, r3, r5, ip, sp, pc} │ │ │ │ @@ -6482,26 +6482,26 @@ │ │ │ │ andcc fp, r1, r8, asr #31 │ │ │ │ adcvs r4, r0, sp, ror #18 │ │ │ │ addeq r4, r0, r9, ror r4 │ │ │ │ stc 7, cr15, [sl, #992] @ 0x3e0 │ │ │ │ stmiavs r0!, {r1, r7, r9, sl, lr} │ │ │ │ addeq r4, r0, sl, ror #18 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ - blmi 1a895e0 <__bss_end__@@Base+0x1a0bef8> │ │ │ │ + blmi 1a895e0 <__bss_end__@@Base+0x1a0bef0> │ │ │ │ @ instruction: 0xf8566020 │ │ │ │ @ instruction: 0xf8d99003 │ │ │ │ blcs 19fdc │ │ │ │ adcshi pc, r4, r0, asr #6 │ │ │ │ strcs r4, [r0], #-2917 @ 0xfffff49b │ │ │ │ @ instruction: 0xb194f8df │ │ │ │ ldrbtmi r4, [fp], #1575 @ 0x627 │ │ │ │ @ instruction: 0x960458f3 │ │ │ │ strls sl, [r5, #-3591] @ 0xfffff1f9 │ │ │ │ @ instruction: 0xf1a3681b │ │ │ │ - blmi 185000c <__bss_end__@@Base+0x17d2924> │ │ │ │ + blmi 185000c <__bss_end__@@Base+0x17d291c> │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ stmib sp, {r0, r1, r2, r4, sp, lr, pc}^ │ │ │ │ addscs r1, r6, #0, 6 │ │ │ │ tstcs r1, r2, lsl #22 │ │ │ │ @ instruction: 0xf7f94630 │ │ │ │ @ instruction: 0xf8dbec44 │ │ │ │ ldrtmi r3, [r0], -r0 │ │ │ │ @@ -6510,31 +6510,31 @@ │ │ │ │ @ instruction: 0xf84aea3c │ │ │ │ strcc r0, [r1], #-36 @ 0xffffffdc │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ addsmi r3, pc, #262144 @ 0x40000 │ │ │ │ @ instruction: 0xf858da10 │ │ │ │ stccs 15, cr5, [r0, #-16] │ │ │ │ @ instruction: 0xf8d5d0f6 │ │ │ │ - blcs 9a240 <__bss_end__@@Base+0x1cb58> │ │ │ │ + blcs 9a240 <__bss_end__@@Base+0x1cb50> │ │ │ │ ldmib r5, {r1, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ blcs 12c48 │ │ │ │ addscs sp, r6, #-1073741770 @ 0xc0000036 │ │ │ │ @ instruction: 0xf7f94630 │ │ │ │ @ instruction: 0xe7dee930 │ │ │ │ strvs lr, [r4, #-2525] @ 0xfffff623 │ │ │ │ stclle 13, cr2, [r6], #-4 │ │ │ │ @ instruction: 0xf8564b49 │ │ │ │ @ instruction: 0xf8d99003 │ │ │ │ blcs 1a068 │ │ │ │ - blmi 1205534 <__bss_end__@@Base+0x1187e4c> │ │ │ │ + blmi 1205534 <__bss_end__@@Base+0x1187e44> │ │ │ │ @ instruction: 0xf8df2700 │ │ │ │ ldrbtmi fp, [fp], #284 @ 0x11c │ │ │ │ @ instruction: 0x960458f3 │ │ │ │ @ instruction: 0xf1a3681b │ │ │ │ - blmi 1110090 <__bss_end__@@Base+0x10929a8> │ │ │ │ + blmi 1110090 <__bss_end__@@Base+0x10929a0> │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ movwls lr, #4121 @ 0x1019 │ │ │ │ @ instruction: 0x465b2296 │ │ │ │ stmdavs r9!, {r0, r1, r2, fp, sp, pc} │ │ │ │ mrscs r9, (UNDEF: 17) │ │ │ │ stc 7, cr15, [r0], {249} @ 0xf9 │ │ │ │ vstmdbvs sl!, {d20-} │ │ │ │ @@ -6557,91 +6557,91 @@ │ │ │ │ @ instruction: 0xf7f960ac │ │ │ │ stmiavs sp!, {r4, r7, r8, fp, sp, lr, pc} │ │ │ │ svclt 0x00581e6c │ │ │ │ streq lr, [r5, #2826] @ 0xb0a │ │ │ │ @ instruction: 0xf855d405 │ │ │ │ @ instruction: 0xf7f90d04 │ │ │ │ stccc 8, cr14, [r1], {192} @ 0xc0 │ │ │ │ - blls 102ce0 <__bss_end__@@Base+0x855f8> │ │ │ │ + blls 102ce0 <__bss_end__@@Base+0x855f0> │ │ │ │ ldmdavs fp, {r4, r6, r9, sl, lr} │ │ │ │ - blmi 99ff64 <__bss_end__@@Base+0x92287c> │ │ │ │ + blmi 99ff64 <__bss_end__@@Base+0x922874> │ │ │ │ ldmvs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0xf9c2f7ff │ │ │ │ - blmi 4209a0 <__bss_end__@@Base+0x3a32b8> │ │ │ │ + blmi 4209a0 <__bss_end__@@Base+0x3a32b0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls b68180 <__bss_end__@@Base+0xaeaa98> │ │ │ │ + blls b68180 <__bss_end__@@Base+0xaeaa90> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ svclt 0x00080300 │ │ │ │ @ instruction: 0xf43f3001 │ │ │ │ @ instruction: 0xf7f9af2b │ │ │ │ - blmi 7c823c <__bss_end__@@Base+0x74ab54> │ │ │ │ + blmi 7c823c <__bss_end__@@Base+0x74ab4c> │ │ │ │ andeq pc, sp, #111 @ 0x6f │ │ │ │ ldrbtmi r4, [fp], #-2077 @ 0xfffff7e3 │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, sl, lr} │ │ │ │ eorcs pc, r4, r3, asr #16 │ │ │ │ stmib ip!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eoreq pc, r4, sl, asr #16 │ │ │ │ str r3, [r9, r1, lsl #8] │ │ │ │ str r2, [r5, r0, lsl #8] │ │ │ │ andeq r1, r5, lr, ror r4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r1, r5, sl, ror r4 │ │ │ │ - andeq sl, r6, r0, asr pc │ │ │ │ + andeq sl, r6, r8, asr pc │ │ │ │ andeq r1, r5, r2, asr r4 │ │ │ │ - andeq sl, r6, r0, lsr #30 │ │ │ │ + andeq sl, r6, r8, lsr #30 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ - strdeq sl, [r6], -lr │ │ │ │ + andeq sl, r6, r6, lsl #30 │ │ │ │ andeq r8, r3, ip, lsl #6 │ │ │ │ andeq r8, r3, ip, lsl #6 │ │ │ │ @ instruction: 0x00000bb0 │ │ │ │ andeq r0, r0, r0, lsl #23 │ │ │ │ - @ instruction: 0x0006aebe │ │ │ │ + andeq sl, r6, r6, asr #29 │ │ │ │ strdeq r8, [r3], -r8 @ │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r4, lsr #17 │ │ │ │ andeq r8, r3, r2, lsl #5 │ │ │ │ andeq r8, r3, r4, lsr r2 │ │ │ │ - andeq sl, r6, sl, lsl #28 │ │ │ │ - ldrdeq sl, [r6], -r0 │ │ │ │ + andeq sl, r6, r2, lsl lr │ │ │ │ + ldrdeq sl, [r6], -r8 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r1, r5, r8, lsr #5 │ │ │ │ - andeq sl, r6, r6, ror sp │ │ │ │ + andeq sl, r6, lr, ror sp │ │ │ │ ldrdeq r8, [r3], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb653b4 <__bss_end__@@Base+0xfeae7ccc> │ │ │ │ + bl feb653b4 <__bss_end__@@Base+0xfeae7cc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrne 15, 0, r0, cr4, cr8, {7} │ │ │ │ ldccs 13, cr13, [pc], {49} @ 0x31 │ │ │ │ ldclcs 13, cr13, [pc], #-128 @ e144 │ │ │ │ ldrtcs sp, [pc], #-259 @ e1c8 │ │ │ │ @ instruction: 0xf7ff205e │ │ │ │ - bmi 9ce18c <__bss_end__@@Base+0x950aa4> │ │ │ │ + bmi 9ce18c <__bss_end__@@Base+0x950a9c> │ │ │ │ @ instruction: 0xf8d2447a │ │ │ │ - blcs 29a448 <__bss_end__@@Base+0x21cd60> │ │ │ │ + blcs 29a448 <__bss_end__@@Base+0x21cd58> │ │ │ │ mrrcne 12, 3, sp, r8, cr7 │ │ │ │ stmdbmi r3!, {r0, r1, r3, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdane sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ lslcc r4, fp, #8 │ │ │ │ stceq 8, cr15, [r4], {65} @ 0x41 │ │ │ │ adcmi pc, r0, r3, lsl #17 │ │ │ │ adcgt pc, r0, r2, lsl #17 │ │ │ │ stcleq 8, cr15, [ip], #-324 @ 0xfffffebc │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt 1a4c1e8 <__bss_end__@@Base+0x19ceb00> │ │ │ │ + bllt 1a4c1e8 <__bss_end__@@Base+0x19ceaf8> │ │ │ │ andle r2, r4, fp, lsl ip │ │ │ │ strbcc r2, [r0], #-94 @ 0xffffffa2 │ │ │ │ @ instruction: 0xffcef7ff │ │ │ │ ldrdcs lr, [r5], #-125 @ 0xffffff83 │ │ │ │ @ instruction: 0xf7ff2443 │ │ │ │ subscs pc, r3, r9, asr #31 │ │ │ │ @ instruction: 0xffc6f7ff │ │ │ │ ldrsbcs lr, [sp], #-117 @ 0xffffff8b │ │ │ │ @ instruction: 0xffc2f7ff │ │ │ │ - blmi 47c6dc <__bss_end__@@Base+0x3feff4> │ │ │ │ + blmi 47c6dc <__bss_end__@@Base+0x3fefec> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ addscs pc, ip, r3, asr #17 │ │ │ │ eorscs fp, pc, r0, lsl sp @ │ │ │ │ @ instruction: 0xffb8f7ff │ │ │ │ ldrshcs lr, [fp, #-117] @ 0xffffff8b │ │ │ │ movwcs r2, #4098 @ 0x1002 │ │ │ │ adcne pc, r0, r2, lsl #17 │ │ │ │ @@ -6649,25 +6649,25 @@ │ │ │ │ @ instruction: 0xf8d20ca0 │ │ │ │ @ instruction: 0xf8d200a1 │ │ │ │ movwcs r1, #41125 @ 0xa0a5 │ │ │ │ andeq lr, r3, ip, lsr #17 │ │ │ │ @ instruction: 0xf8b2200b │ │ │ │ @ instruction: 0xf8ac20a9 │ │ │ │ ldr r2, [sl, r0]! │ │ │ │ - ldrdeq sl, [r6], -r8 │ │ │ │ - andeq sl, r6, r4, asr #25 │ │ │ │ - andeq sl, r6, sl, ror ip │ │ │ │ + andeq sl, r6, r0, ror #25 │ │ │ │ + andeq sl, r6, ip, asr #25 │ │ │ │ + andeq sl, r6, r2, lsl #25 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi r4, [r1], r7, lsr #22 │ │ │ │ ldrbtmi r4, [fp], #-3623 @ 0xfffff1d9 │ │ │ │ - blvs 61f488 <__bss_end__@@Base+0x5a1da0> │ │ │ │ - bl 164c274 <__bss_end__@@Base+0x15ceb8c> │ │ │ │ + blvs 61f488 <__bss_end__@@Base+0x5a1d98> │ │ │ │ + bl 164c274 <__bss_end__@@Base+0x15ceb84> │ │ │ │ ldmpl r7!, {r0, r2, r5, r8, r9, fp, lr}^ │ │ │ │ ldrsbteq pc, [r0], #135 @ 0x87 @ │ │ │ │ stcle 8, cr2, [r1], {-0} │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ addeq r4, r0, r2, lsr #18 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ @ instruction: 0xf8d7ec14 │ │ │ │ @@ -6679,163 +6679,163 @@ │ │ │ │ ldceq 8, cr15, [ip], {84} @ 0x54 │ │ │ │ @ instruction: 0xf7f93501 │ │ │ │ @ instruction: 0xf848e8e6 │ │ │ │ @ instruction: 0xf8d70f04 │ │ │ │ ldrcc r2, [ip], #-240 @ 0xffffff10 │ │ │ │ ldclle 2, cr4, [r3], #680 @ 0x2a8 │ │ │ │ @ instruction: 0x46514b15 │ │ │ │ - blvs 61f4d0 <__bss_end__@@Base+0x5a1de8> │ │ │ │ + blvs 61f4d0 <__bss_end__@@Base+0x5a1de0> │ │ │ │ @ instruction: 0xf7f92300 │ │ │ │ @ instruction: 0xf8d7e88c │ │ │ │ mcrne 0, 3, r5, cr12, cr0, {7} │ │ │ │ - bl 2c3310 <__bss_end__@@Base+0x245c28> │ │ │ │ + bl 2c3310 <__bss_end__@@Base+0x245c20> │ │ │ │ @ instruction: 0xf8550585 │ │ │ │ @ instruction: 0xf7f80d04 │ │ │ │ stccc 15, cr14, [r1], {188} @ 0xbc │ │ │ │ - blmi 382ee8 <__bss_end__@@Base+0x305800> │ │ │ │ + blmi 382ee8 <__bss_end__@@Base+0x3057f8> │ │ │ │ ldmpl r3!, {r4, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ svceq 0x0001f1b9 │ │ │ │ - blmi 2c5a2c <__bss_end__@@Base+0x248344> │ │ │ │ + blmi 2c5a2c <__bss_end__@@Base+0x24833c> │ │ │ │ tstpeq r2, r9, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x47f0e8bd │ │ │ │ - blvs 61f50c <__bss_end__@@Base+0x5a1e24> │ │ │ │ + blvs 61f50c <__bss_end__@@Base+0x5a1e1c> │ │ │ │ stmiblt r2!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq sl, r6, lr, lsl ip │ │ │ │ + andeq sl, r6, r6, lsr #24 │ │ │ │ andeq r1, r5, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r8, r3, r0, ror r0 │ │ │ │ - andeq sl, r6, r8, asr #23 │ │ │ │ + ldrdeq sl, [r6], -r0 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ - andeq sl, r6, ip, lsl #23 │ │ │ │ + muleq r6, r4, fp │ │ │ │ ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ @ instruction: 0x47706019 │ │ │ │ - andeq ip, r6, r2, lsl ip │ │ │ │ + andeq ip, r6, sl, lsl ip │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ ldrmi r4, [r1], -r6, lsr #17 │ │ │ │ addlt r4, r8, r6, lsr #21 │ │ │ │ stcmi 4, cr4, [r6], #480 @ 0x1e0 │ │ │ │ ldrbtmi r4, [ip], #-2982 @ 0xfffff45a │ │ │ │ stmvs r8, {r1, r7, fp, ip, lr} │ │ │ │ andls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmiapl r3!, {r1, r2, r9, fp, sp, pc}^ │ │ │ │ ldrmi r9, [r9], -r2, lsl #6 │ │ │ │ mcr 7, 6, pc, cr4, cr8, {7} @ │ │ │ │ - blls 1ba7e8 <__bss_end__@@Base+0x13d100> │ │ │ │ + blls 1ba7e8 <__bss_end__@@Base+0x13d0f8> │ │ │ │ ldmdavc fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ - bmi fe7bc93c <__bss_end__@@Base+0xfe73f254> │ │ │ │ + bmi fe7bc93c <__bss_end__@@Base+0xfe73f24c> │ │ │ │ ldrbtmi r4, [sl], #-2970 @ 0xfffff466 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi CPSR_f, r0, asr #32 │ │ │ │ pop {r3, ip, sp, pc} │ │ │ │ - bmi fe62eb6c <__bss_end__@@Base+0xfe5b1484> │ │ │ │ + bmi fe62eb6c <__bss_end__@@Base+0xfe5b147c> │ │ │ │ andls r4, r3, #2046820352 @ 0x7a000000 │ │ │ │ @ instruction: 0xf7f86850 │ │ │ │ - blls 1c8ba8 <__bss_end__@@Base+0x14b4c0> │ │ │ │ + blls 1c8ba8 <__bss_end__@@Base+0x14b4b8> │ │ │ │ blcs 1fdbc │ │ │ │ sbcshi pc, fp, r0 │ │ │ │ subsle r2, r1, r0, lsl #16 │ │ │ │ - bls ec42c <__bss_end__@@Base+0x6ed44> │ │ │ │ + bls ec42c <__bss_end__@@Base+0x6ed3c> │ │ │ │ suble r2, r6, r0, lsl #18 │ │ │ │ stmdbcs r0, {r0, fp, ip, sp, lr} │ │ │ │ ldmdavs r2, {r0, r1, r6, ip, lr, pc} │ │ │ │ - blle 1018bd8 <__bss_end__@@Base+0xf9b4f0> │ │ │ │ + blle 1018bd8 <__bss_end__@@Base+0xf9b4e8> │ │ │ │ @ instruction: 0xf0089203 │ │ │ │ - bls 10d114 <__bss_end__@@Base+0x8fa2c> │ │ │ │ - bcs 3dfbfc <__bss_end__@@Base+0x362514> │ │ │ │ + bls 10d114 <__bss_end__@@Base+0x8fa24> │ │ │ │ + bcs 3dfbfc <__bss_end__@@Base+0x36250c> │ │ │ │ sbcshi pc, r9, r0, lsl #4 │ │ │ │ tsteq r2, r9, lsl #19 │ │ │ │ ldrbtmi r4, [fp], #-2953 @ 0xfffff477 │ │ │ │ ldrmi r5, [r3], #-2144 @ 0xfffff7a0 │ │ │ │ ldmdavs fp, {r3, r7, r8, fp, lr}^ │ │ │ │ addmi r5, fp, #6356992 @ 0x610000 │ │ │ │ addmi fp, r3, #24, 30 @ 0x60 │ │ │ │ stmibmi r6, {r1, r2, ip, lr, pc} │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - bcs 9cc10 <__bss_end__@@Base+0x1f528> │ │ │ │ + bcs 9cc10 <__bss_end__@@Base+0x1f520> │ │ │ │ adcshi pc, r7, r0, lsl #4 │ │ │ │ movweq pc, #12294 @ 0x3006 @ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ @ instruction: 0xf06f80c0 │ │ │ │ @ instruction: 0xf06f000d │ │ │ │ @ instruction: 0xf008060d │ │ │ │ movwcs pc, #2153 @ 0x869 @ │ │ │ │ movwls r4, #13872 @ 0x3630 │ │ │ │ stc2 0, cr15, [lr], #-28 @ 0xffffffe4 │ │ │ │ stmdacs r0, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ blcs f040 │ │ │ │ adcshi pc, r8, r0, asr #32 │ │ │ │ - bmi 1e21220 <__bss_end__@@Base+0x1da3b38> │ │ │ │ + bmi 1e21220 <__bss_end__@@Base+0x1da3b30> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ tsteq fp, fp, lsl r8 │ │ │ │ - bcs e4798 <__bss_end__@@Base+0x670b0> │ │ │ │ + bcs e4798 <__bss_end__@@Base+0x670a8> │ │ │ │ ldm pc, {r1, r2, r4, fp, ip, lr, pc}^ @ │ │ │ │ rsbvs pc, ip, r2 │ │ │ │ @ instruction: 0x46180d51 │ │ │ │ stcl 7, cr15, [r0, #992]! @ 0x3e0 │ │ │ │ @ instruction: 0xf7f84640 │ │ │ │ @ instruction: 0xe792edde │ │ │ │ @ instruction: 0xf7f84618 │ │ │ │ @ instruction: 0xe78eedda │ │ │ │ movwcs r4, #2669 @ 0xa6d │ │ │ │ ldrtmi r9, [r0], -r6, lsl #18 │ │ │ │ movwls r4, #1146 @ 0x47a │ │ │ │ - blx ff74a4e2 <__bss_end__@@Base+0xff6ccdfa> │ │ │ │ + blx ff74a4e2 <__bss_end__@@Base+0xff6ccdf2> │ │ │ │ tstcs r0, sl, ror #26 │ │ │ │ ldrbtmi r2, [sp], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xf7f968a8 │ │ │ │ - bls c8d40 <__bss_end__@@Base+0x4b658> │ │ │ │ + bls c8d40 <__bss_end__@@Base+0x4b650> │ │ │ │ stmiavs r8!, {r8, r9, sp}^ │ │ │ │ orrspl pc, sp, r2, lsl #10 │ │ │ │ tstcc r1, sl, lsl r6 │ │ │ │ ldc 7, cr15, [r4, #992] @ 0x3e0 │ │ │ │ stmiapl r2!, {r0, r1, r5, r6, r8, r9, fp, lr}^ │ │ │ │ mvneq pc, #-2147483648 @ 0x80000000 │ │ │ │ cmppvc sl, r2, lsl #10 @ p-variant is OBSOLETE │ │ │ │ strmi r6, [pc], -sl, lsr #17 │ │ │ │ ldrmi r9, [r0], -r1, lsl #12 │ │ │ │ andseq pc, r6, #1073741827 @ 0x40000003 │ │ │ │ - bge 172cbc <__bss_end__@@Base+0xf55d4> │ │ │ │ + bge 172cbc <__bss_end__@@Base+0xf55cc> │ │ │ │ @ instruction: 0xf7f89302 │ │ │ │ stmdbvs r8!, {r1, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ mcrr 7, 15, pc, lr, cr8 @ │ │ │ │ andcs r4, r9, r1, lsr r6 │ │ │ │ @ instruction: 0xf894f001 │ │ │ │ @ instruction: 0x2016f8bd │ │ │ │ ldrtmi r6, [r9], -r8, lsr #17 │ │ │ │ andls r9, r0, #2048 @ 0x800 │ │ │ │ @ instruction: 0xf8bd9601 │ │ │ │ @ instruction: 0xf7f82014 │ │ │ │ - blmi 1509ab0 <__bss_end__@@Base+0x148c3c8> │ │ │ │ + blmi 1509ab0 <__bss_end__@@Base+0x148c3c0> │ │ │ │ stmiapl r3!, {r1, r2, fp, ip, pc}^ │ │ │ │ stmdacs r0, {r1, r2, r3, r4, r9, sp, lr} │ │ │ │ @ instruction: 0xf7f8d0b6 │ │ │ │ @ instruction: 0xe7b3ed96 │ │ │ │ ldrtmi r4, [r0], -pc, asr #20 │ │ │ │ ldrbtmi r9, [sl], #-2310 @ 0xfffff6fa │ │ │ │ ldmvs sl, {r0, r1, r4, sl, lr} │ │ │ │ ldrbtmi r4, [fp], #-2893 @ 0xfffff4b3 │ │ │ │ eorcs pc, r2, r3, asr r8 @ │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ - blx fe4ca576 <__bss_end__@@Base+0xfe44ce8e> │ │ │ │ - bmi 12c83e8 <__bss_end__@@Base+0x124ad00> │ │ │ │ + blx fe4ca576 <__bss_end__@@Base+0xfe44ce86> │ │ │ │ + bmi 12c83e8 <__bss_end__@@Base+0x124acf8> │ │ │ │ ldrbtmi r9, [sl], #-2310 @ 0xfffff6fa │ │ │ │ ldmvs r8, {r0, r1, r4, sl, lr} │ │ │ │ @ instruction: 0xf80af017 │ │ │ │ ldrtmi r9, [r0], -r6, lsl #18 │ │ │ │ @ instruction: 0xf848f017 │ │ │ │ stmdals r6, {r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - bcs b6c53c <__bss_end__@@Base+0xaeee54> │ │ │ │ + bcs b6c53c <__bss_end__@@Base+0xaeee4c> │ │ │ │ stmdavc r2, {r0, r1, r2, r6, r8, ip, lr, pc}^ │ │ │ │ cmple r4, r0, lsl #20 │ │ │ │ stmiapl r2!, {r0, r6, r9, fp, lr} │ │ │ │ stmdbmi r1, {r1, r4, fp, sp, lr}^ │ │ │ │ stmiane sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ strtmi r2, [pc], -r0, lsl #2 │ │ │ │ stmdavs sp!, {r0, r8, r9, sp}^ │ │ │ │ @@ -6843,22 +6843,22 @@ │ │ │ │ strmi lr, [r1], -r6, lsl #27 │ │ │ │ eorsle r2, r6, r0, lsl #16 │ │ │ │ @ instruction: 0x463368ba │ │ │ │ tstls r3, r8, lsr #12 │ │ │ │ ldc2l 0, cr15, [r0], #-188 @ 0xffffff44 │ │ │ │ @ instruction: 0xf7f89803 │ │ │ │ stmdals r3, {r1, r2, r3, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - bl 94c554 <__bss_end__@@Base+0x8cee6c> │ │ │ │ + bl 94c554 <__bss_end__@@Base+0x8cee64> │ │ │ │ stmdacs r0, {r2, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ svcge 0x0009f43f │ │ │ │ - bmi d08340 <__bss_end__@@Base+0xc8ac58> │ │ │ │ + bmi d08340 <__bss_end__@@Base+0xc8ac50> │ │ │ │ addsmi r5, r3, #10616832 @ 0xa20000 │ │ │ │ @ instruction: 0xf006d109 │ │ │ │ blcs 4f198 │ │ │ │ - blmi a825a4 <__bss_end__@@Base+0xa04ebc> │ │ │ │ + blmi a825a4 <__bss_end__@@Base+0xa04eb4> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf043009b │ │ │ │ ldrtmi r0, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xffacf007 │ │ │ │ svceq 0x0027f116 │ │ │ │ svcge 0x004cf43f │ │ │ │ @ instruction: 0xf386fab6 │ │ │ │ @@ -6866,15 +6866,15 @@ │ │ │ │ stmdbmi r8!, {r0, r1, r2, r5, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7f96858 │ │ │ │ stmdals r6, {r1, r2, r3, r7, r8, fp, sp, lr, pc} │ │ │ │ orrsle r2, r6, r0, lsl #16 │ │ │ │ andcs lr, r0, #76, 14 @ 0x1300000 │ │ │ │ stmdbmi r3!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - bmi 8d69b8 <__bss_end__@@Base+0x8592d0> │ │ │ │ + bmi 8d69b8 <__bss_end__@@Base+0x8592c8> │ │ │ │ ldrbtmi r4, [sl], #-2851 @ 0xfffff4dd │ │ │ │ andvs r5, sl, r1, ror #16 │ │ │ │ andls r9, r2, #24576 @ 0x6000 │ │ │ │ andsvs r5, r8, r3, ror #17 │ │ │ │ stc 7, cr15, [sl, #-992] @ 0xfffffc20 │ │ │ │ @ instruction: 0x4603491f │ │ │ │ andcs r9, r1, r2, lsl #20 │ │ │ │ @@ -6882,32 +6882,32 @@ │ │ │ │ strb lr, [ip], r0, lsr #31 │ │ │ │ ldcl 7, cr15, [ip, #992] @ 0x3e0 │ │ │ │ andeq r1, r5, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r1, r5, lr, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r1, r5, r6, lsr #32 │ │ │ │ - andeq ip, r6, r8, lsr #23 │ │ │ │ + @ instruction: 0x0006cbb0 │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ muleq r5, sl, sp │ │ │ │ muleq r0, r0, r8 │ │ │ │ andeq r0, r5, r4, lsl #27 │ │ │ │ - andeq ip, r6, r0, lsl fp │ │ │ │ + andeq ip, r6, r8, lsl fp │ │ │ │ andeq r0, r5, r2, asr #26 │ │ │ │ andeq r7, r3, r4, ror #8 │ │ │ │ - andeq ip, r6, lr, asr #21 │ │ │ │ + ldrdeq ip, [r6], -r6 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r5, sl, lsl #25 │ │ │ │ andeq r0, r5, r6, asr ip │ │ │ │ andeq r0, r5, lr, ror #24 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ andeq r0, r5, r4, asr #24 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ - andeq ip, r6, r0, lsr #19 │ │ │ │ + andeq ip, r6, r8, lsr #19 │ │ │ │ andeq fp, r3, r2, asr #32 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ ldrdeq r7, [r3], -r2 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r7, r3, r4, asr #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -6916,24 +6916,24 @@ │ │ │ │ addlt r4, r7, sl, ror #26 │ │ │ │ movwcs r4, #7274 @ 0x1c6a │ │ │ │ andcs r4, r0, #2097152000 @ 0x7d000000 │ │ │ │ vqshl.s8 q2, q14, │ │ │ │ @ instruction: 0xf104701c │ │ │ │ tstls r0, r4, lsl r1 │ │ │ │ cdpmi 6, 6, cr4, cr6, cr9, {1} │ │ │ │ - blx fe7ca69c <__bss_end__@@Base+0xfe74cfb4> │ │ │ │ + blx fe7ca69c <__bss_end__@@Base+0xfe74cfac> │ │ │ │ movwcs r4, #2405 @ 0x965 │ │ │ │ ldrmi r6, [sl], -r0, lsr #1 │ │ │ │ stmdbvs r0!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7f9447e │ │ │ │ @ instruction: 0x6120e81a │ │ │ │ ldm ip!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbvs r0!, {r0, r1, r2, r8, sp} │ │ │ │ stc 7, cr15, [ip], #992 @ 0x3e0 │ │ │ │ - bl 154c69c <__bss_end__@@Base+0x14cefb4> │ │ │ │ + bl 154c69c <__bss_end__@@Base+0x14cefac> │ │ │ │ @ instruction: 0x96034b5d │ │ │ │ stmdbvs r0!, {r0, r2, r3, r4, r6, r9, fp, lr} │ │ │ │ ldrbtmi r5, [sl], #-2295 @ 0xfffff709 │ │ │ │ @ instruction: 0xf5072300 │ │ │ │ teqcc r0, r5, lsl #2 │ │ │ │ stc 7, cr15, [lr, #992]! @ 0x3e0 │ │ │ │ stmdbvs r0!, {r1, r8, sp} │ │ │ │ @@ -6942,15 +6942,15 @@ │ │ │ │ @ instruction: 0xf7f84478 │ │ │ │ @ instruction: 0xf507eeda │ │ │ │ strmi r5, [r2], -fp, ror #3 │ │ │ │ mrscc r2, SP_hyp │ │ │ │ ldrtmi r4, [r0], -r3, lsl #13 │ │ │ │ stcl 7, cr15, [r8], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf7f84658 │ │ │ │ - bmi 1449df0 <__bss_end__@@Base+0x13cc708> │ │ │ │ + bmi 1449df0 <__bss_end__@@Base+0x13cc700> │ │ │ │ ldrtmi r9, [r0], -r3, lsl #18 │ │ │ │ ldrpl pc, [r2], r7, lsl #10 │ │ │ │ tstpvc ip, #1342177280 @ p-variant is OBSOLETE @ 0x50000000 │ │ │ │ stmpl sl, {r2, r3, r4, r9, sl, ip, sp} │ │ │ │ andls r4, r4, #51380224 @ 0x3100000 │ │ │ │ stc 7, cr15, [ip, #992] @ 0x3e0 │ │ │ │ andcs r4, r3, #42991616 @ 0x2900000 │ │ │ │ @@ -6986,124 +6986,124 @@ │ │ │ │ ldrcc r0, [r0], #-2817 @ 0xfffff4ff │ │ │ │ ldcle 5, cr4, [r0, #-360]! @ 0xfffffe98 │ │ │ │ ldrtmi r6, [sl], -r8, lsr #17 │ │ │ │ @ instruction: 0x4631465b │ │ │ │ stmeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ eoreq pc, fp, r0, asr r8 @ │ │ │ │ stcl 7, cr15, [r2, #-992] @ 0xfffffc20 │ │ │ │ - bcs a8838 <__bss_end__@@Base+0x2b150> │ │ │ │ + bcs a8838 <__bss_end__@@Base+0x2b148> │ │ │ │ stmiavs r1!, {r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ rscle r2, r9, r0, lsl #18 │ │ │ │ - blls e1054 <__bss_end__@@Base+0x6396c> │ │ │ │ + blls e1054 <__bss_end__@@Base+0x63964> │ │ │ │ ldmdavs r0, {r1, r3, r4, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0xf8dfb180 │ │ │ │ @ instruction: 0x4691c094 │ │ │ │ @ instruction: 0xf85c44fc │ │ │ │ ldrbmi sl, [r1], -r1, lsr #32 │ │ │ │ stmdbeq r8, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ svc 0x007cf7f8 │ │ │ │ sbcsle r2, r7, r0, lsl #16 │ │ │ │ ldrdeq pc, [r4], -r9 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf10b68aa │ │ │ │ ldrcc r0, [r0], #-2817 @ 0xfffff4ff │ │ │ │ andeq pc, r8, r2, asr r8 @ │ │ │ │ - b fee4c7d4 <__bss_end__@@Base+0xfedcf0ec> │ │ │ │ + b fee4c7d4 <__bss_end__@@Base+0xfedcf0e4> │ │ │ │ ldrbmi r6, [sl, #-2090] @ 0xfffff7d6 │ │ │ │ @ instruction: 0xf8dddcce │ │ │ │ ldmdbmi r7, {r2, r4, ip, pc} │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ ldc2l 0, cr15, [sl], #196 @ 0xc4 │ │ │ │ ldmdbmi r6, {r0, r2, r4, r8, r9, fp, lr} │ │ │ │ stmiavs r0, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ subsvs r4, r8, r9, ror r4 │ │ │ │ stmda r0!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andlt r9, r7, r4, lsl #16 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ stmdalt r0, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq ip, r5, r8, ror #4 │ │ │ │ - ldrdeq ip, [r6], -r0 │ │ │ │ + ldrdeq ip, [r6], -r8 │ │ │ │ andeq r0, r5, r4, lsl sp │ │ │ │ andeq r7, r3, ip, lsr #30 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc83 │ │ │ │ andeq r7, r3, ip, asr r4 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r7, r3, ip, lsr #29 │ │ │ │ strdeq r8, [r3], -lr │ │ │ │ andeq r0, r5, r6, lsl #20 │ │ │ │ @ instruction: 0xfffffbb5 │ │ │ │ andeq r0, r0, r4, asr #20 │ │ │ │ muleq r5, r4, r9 │ │ │ │ ldrdeq r7, [r3], -lr │ │ │ │ - andeq ip, r6, r8, asr #14 │ │ │ │ + andeq ip, r6, r0, asr r7 │ │ │ │ ldrdeq r7, [r3], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb65a70 <__bss_end__@@Base+0xfeae8388> │ │ │ │ + bl feb65a70 <__bss_end__@@Base+0xfeae8380> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 252858 <__bss_end__@@Base+0x1d5170> │ │ │ │ + bmi 252858 <__bss_end__@@Base+0x1d5168> │ │ │ │ stmdbmi r9, {r8, r9, sp} │ │ │ │ stcmi 4, cr4, [r9], {122} @ 0x7a │ │ │ │ ldmdapl r1, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ orrspl pc, sp, r1, lsl #10 │ │ │ │ stmibvs r2!, {r5, r6, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7f83111 │ │ │ │ stmdbvs r0!, {r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ svclt 0x00c4f7f7 │ │ │ │ andeq r0, r5, ip, lsr fp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq ip, [r6], -r4 │ │ │ │ + ldrdeq ip, [r6], -ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb65ab0 <__bss_end__@@Base+0xfeae83c8> │ │ │ │ + bl feb65ab0 <__bss_end__@@Base+0xfeae83c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7f80ff8 │ │ │ │ pop {r2, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf02e4008 │ │ │ │ svclt 0x0000b843 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb65acc <__bss_end__@@Base+0xfeae83e4> │ │ │ │ + bl feb65acc <__bss_end__@@Base+0xfeae83dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sl], {240} @ 0xf0 │ │ │ │ svc 0x006af7f7 │ │ │ │ ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0xf8ccf008 │ │ │ │ - blmi 1fce04 <__bss_end__@@Base+0x17f71c> │ │ │ │ + blmi 1fce04 <__bss_end__@@Base+0x17f714> │ │ │ │ ldmdbvs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stc2l 0, cr15, [r8] │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7f84038 │ │ │ │ @ instruction: 0xf02ebb93 │ │ │ │ @ instruction: 0xe7f2f81d │ │ │ │ ldrdeq r0, [r5], -lr │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb65b0c <__bss_end__@@Base+0xfeae8424> │ │ │ │ + bl feb65b0c <__bss_end__@@Base+0xfeae841c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sl], {240} @ 0xf0 │ │ │ │ svc 0x004af7f7 │ │ │ │ ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0xf8acf008 │ │ │ │ - blmi 1fce44 <__bss_end__@@Base+0x17f75c> │ │ │ │ + blmi 1fce44 <__bss_end__@@Base+0x17f754> │ │ │ │ ldmvs r8, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ stc2l 0, cr15, [r8] │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7f84038 │ │ │ │ @ instruction: 0xf02ebb73 │ │ │ │ ldrb pc, [r2, pc, lsr #16]! @ │ │ │ │ muleq r5, lr, sl │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb65b4c <__bss_end__@@Base+0xfeae8464> │ │ │ │ + bl feb65b4c <__bss_end__@@Base+0xfeae845c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 852914 <__bss_end__@@Base+0x7d522c> │ │ │ │ + bmi 852914 <__bss_end__@@Base+0x7d5224> │ │ │ │ addlt r4, r3, fp, lsl #12 │ │ │ │ - blcs 11fb44 <__bss_end__@@Base+0xa245c> │ │ │ │ + blcs 11fb44 <__bss_end__@@Base+0xa2454> │ │ │ │ ldm pc, {r0, r1, r3, fp, ip, lr, pc}^ @ │ │ │ │ - beq c0a970 <__bss_end__@@Base+0xb8d288> │ │ │ │ + beq c0a970 <__bss_end__@@Base+0xb8d280> │ │ │ │ andseq r2, r0, r3, lsl #8 │ │ │ │ movwls r4, #6428 @ 0x191c │ │ │ │ ldmvs r0, {r1, r4, r6, fp, ip, lr}^ │ │ │ │ ldc2l 0, cr15, [r6, #-32]! @ 0xffffffe0 │ │ │ │ ldrmi r9, [r8], -r1, lsl #22 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf000eb04 │ │ │ │ @@ -7115,17 +7115,17 @@ │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ stc2l 0, cr15, [r0, #-92] @ 0xffffffa4 │ │ │ │ ldrmi r9, [r8], -r1, lsl #22 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf000eb04 │ │ │ │ andcs fp, r0, pc, ror #25 │ │ │ │ @ instruction: 0xf0089301 │ │ │ │ - blls 8df10 <__bss_end__@@Base+0x10828> │ │ │ │ + blls 8df10 <__bss_end__@@Base+0x10820> │ │ │ │ andlt r4, r3, r8, lsl r6 │ │ │ │ - bl 14cb30 <__bss_end__@@Base+0xcf448> │ │ │ │ + bl 14cb30 <__bss_end__@@Base+0xcf440> │ │ │ │ stcllt 0, cr15, [r4] │ │ │ │ movwls r2, #4096 @ 0x1000 │ │ │ │ stc2 0, cr15, [r4, #-32]! @ 0xffffffe0 │ │ │ │ ldrmi r9, [r8], -r1, lsl #22 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf000eb04 │ │ │ │ svclt 0x0000bcd9 │ │ │ │ @@ -7145,42 +7145,42 @@ │ │ │ │ @ instruction: 0x461a597d │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ ldrls r6, [r1, #-2093] @ 0xfffff7d3 │ │ │ │ streq pc, [r0, #-79] @ 0xffffffb1 │ │ │ │ @ instruction: 0xf0014ea8 │ │ │ │ @ instruction: 0x4621f8d9 │ │ │ │ stmdals lr, {r0, r1, r9, sp} │ │ │ │ - blx 184aaf6 <__bss_end__@@Base+0x17cd40e> │ │ │ │ + blx 184aaf6 <__bss_end__@@Base+0x17cd406> │ │ │ │ ldrbtmi r4, [lr], #-2469 @ 0xfffff65b │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ stmiavs r0, {r7, r9, sl, lr}^ │ │ │ │ tstls r5, r1, ror r8 │ │ │ │ tstppl sp, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ teqcc lr, r1, lsr #25 │ │ │ │ - b ff04ca28 <__bss_end__@@Base+0xfefcf340> │ │ │ │ + b ff04ca28 <__bss_end__@@Base+0xfefcf338> │ │ │ │ @ instruction: 0xf7f7980e │ │ │ │ ldmibmi pc, {r1, r2, r3, r5, r6, r7, r9, sl, fp, sp, lr, pc} @ │ │ │ │ ldrbtmi r4, [ip], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf0314479 │ │ │ │ ldmibmi sp, {r0, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ strbmi r6, [r0], -r3, asr #17 │ │ │ │ movwls r4, #46201 @ 0xb479 │ │ │ │ - blx ff2cab2e <__bss_end__@@Base+0xff24d446> │ │ │ │ + blx ff2cab2e <__bss_end__@@Base+0xff24d43e> │ │ │ │ stmiavs r3, {r1, r3, r4, r7, r8, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf031930c │ │ │ │ ldmibmi r8, {r0, r1, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ strbmi r6, [r0], -r3, asr #17 │ │ │ │ eorvs r4, r3, r9, ror r4 │ │ │ │ - blx fef4ab4a <__bss_end__@@Base+0xfeecd462> │ │ │ │ + blx fef4ab4a <__bss_end__@@Base+0xfeecd45a> │ │ │ │ stmiavs r3, {r0, r2, r4, r7, r8, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf0316063 │ │ │ │ stmiavs r3, {r0, r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - bge 426d24 <__bss_end__@@Base+0x3a963c> │ │ │ │ + bge 426d24 <__bss_end__@@Base+0x3a9634> │ │ │ │ @ instruction: 0xf8d84b91 │ │ │ │ ldmpl r7!, {r2, r3}^ │ │ │ │ ldmdavs sp!, {r4, r7, r8, r9, fp, lr} │ │ │ │ movwls r5, #39155 @ 0x98f3 │ │ │ │ orrseq pc, sl, r3, lsl #2 │ │ │ │ @ instruction: 0xf8d52300 │ │ │ │ @ instruction: 0xf8d5408c │ │ │ │ @@ -7190,46 +7190,46 @@ │ │ │ │ bne 4a5a0 │ │ │ │ mrc 8, 5, r9, cr0, cr0, {0} │ │ │ │ @ instruction: 0xf7fb0a60 │ │ │ │ ldc 14, cr15, [pc, #228] @ ebb4 │ │ │ │ @ instruction: 0x46831a77 │ │ │ │ cdp 1, 11, cr2, cr7, cr1, {0} │ │ │ │ andls r0, r6, r0, lsl #20 │ │ │ │ - beq 108a6a0 <__bss_end__@@Base+0x100cfb8> │ │ │ │ + beq 108a6a0 <__bss_end__@@Base+0x100cfb0> │ │ │ │ @ instruction: 0xf7fb9810 │ │ │ │ cdp 14, 11, cr15, cr7, cr13, {1} │ │ │ │ strmi r1, [r2], r0, lsl #20 │ │ │ │ cdp 1, 15, cr2, cr0, cr1, {0} │ │ │ │ vmov.f32 s0, s2 │ │ │ │ ldmdals r0, {r0, r6, r9, fp} │ │ │ │ mcr2 7, 1, pc, cr2, cr11, {7} @ │ │ │ │ strmi r4, [r3, #1665] @ 0x681 │ │ │ │ strmi fp, [r2, #3864] @ 0xf18 │ │ │ │ cmpcs r0, #-1073741823 @ 0xc0000001 │ │ │ │ strmi pc, [r5], #-2819 @ 0xfffff4fd │ │ │ │ - blvs 8b5750 <__bss_end__@@Base+0x838068> │ │ │ │ + blvs 8b5750 <__bss_end__@@Base+0x838060> │ │ │ │ @ instruction: 0xf000429a │ │ │ │ - blmi 1d2ee0c <__bss_end__@@Base+0x1cb1724> │ │ │ │ + blmi 1d2ee0c <__bss_end__@@Base+0x1cb171c> │ │ │ │ ldrbtmi r4, [fp], #-3188 @ 0xfffff38c │ │ │ │ ldrbtmi r9, [ip], #-1549 @ 0xfffff9f3 │ │ │ │ - blls 166e94 <__bss_end__@@Base+0xe97ac> │ │ │ │ - blpl ffb0bf34 <__bss_end__@@Base+0xffa8e84c> │ │ │ │ + blls 166e94 <__bss_end__@@Base+0xe97a4> │ │ │ │ + blpl ffb0bf34 <__bss_end__@@Base+0xffa8e844> │ │ │ │ @ instruction: 0xf10bab0f │ │ │ │ movwls r0, #43779 @ 0xab03 │ │ │ │ tstpeq r8, #-1073741822 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ @ instruction: 0xf5049307 │ │ │ │ movwls r7, #33716 @ 0x83b4 │ │ │ │ @ instruction: 0x464f463b │ │ │ │ mul lr, r9, r6 │ │ │ │ ldrbtmi r4, [sl], #-2666 @ 0xfffff596 │ │ │ │ strtcc r9, [r4], #-2821 @ 0xfffff4fb │ │ │ │ ldrpl pc, [r8, #1283] @ 0x503 │ │ │ │ ldccc 8, cr15, [r0], {84} @ 0x54 │ │ │ │ @ instruction: 0x4629351a │ │ │ │ - bl 1accb3c <__bss_end__@@Base+0x1a4f454> │ │ │ │ + bl 1accb3c <__bss_end__@@Base+0x1a4f44c> │ │ │ │ addsmi r9, ip, #8, 22 @ 0x2000 │ │ │ │ stmdbvs r3!, {r1, r2, r4, r6, ip, lr, pc} │ │ │ │ stcls 6, cr4, [r6, #-256] @ 0xffffff00 │ │ │ │ stmdavs r1!, {r4, r6, r9, sl, sp} │ │ │ │ svclt 0x00082b00 │ │ │ │ @ instruction: 0xf0314655 │ │ │ │ ldmib sp, {r0, r1, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -7246,96 +7246,96 @@ │ │ │ │ strvc lr, [r2], -sp, asr #19 │ │ │ │ strls r6, [r0], -r6, ror #17 │ │ │ │ @ instruction: 0xf7f72650 │ │ │ │ mvnvs lr, lr, lsl lr │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d068a3 │ │ │ │ @ instruction: 0xf8d01084 │ │ │ │ - blx 196df2 <__bss_end__@@Base+0x11970a> │ │ │ │ + blx 196df2 <__bss_end__@@Base+0x119702> │ │ │ │ cdpls 2, 0, cr2, cr15, cr1, {0} │ │ │ │ stmdavs r2!, {r0, r4, r7, fp, sp, lr}^ │ │ │ │ strpl lr, [r2], -sp, asr #19 │ │ │ │ stmiavs r5!, {r0, r8, r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf7f79500 │ │ │ │ - bmi 120a400 <__bss_end__@@Base+0x118cd18> │ │ │ │ + bmi 120a400 <__bss_end__@@Base+0x118cd10> │ │ │ │ eorvs r4, r0, #3145728 @ 0x300000 │ │ │ │ stmibvs r0!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmvs r2, {r0, r1, r2, r8, fp, ip, pc}^ │ │ │ │ svclt 0x000c42a2 │ │ │ │ stmibvs r2!, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ andcs r9, r1, #0, 4 │ │ │ │ movwcs r9, #770 @ 0x302 │ │ │ │ @ instruction: 0xf6ab9303 │ │ │ │ movwls r2, #4916 @ 0x1334 │ │ │ │ @ instruction: 0xf7f8465b │ │ │ │ stmdbvs r3!, {r2, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ blcs 29288 │ │ │ │ - bmi f0327c <__bss_end__@@Base+0xe85b94> │ │ │ │ + bmi f0327c <__bss_end__@@Base+0xe85b8c> │ │ │ │ @ instruction: 0xe79b447a │ │ │ │ @ instruction: 0xf1a54b3a │ │ │ │ mcrls 1, 0, r0, cr13, cr14, {5} │ │ │ │ ldcmi 8, cr9, [r9], #-44 @ 0xffffffd4 │ │ │ │ movwls r5, #26867 @ 0x68f3 │ │ │ │ @ instruction: 0x461a447c │ │ │ │ ldrbtmi r4, [fp], #-2871 @ 0xfffff4c9 │ │ │ │ - bl ccc0c <__bss_end__@@Base+0x4f524> │ │ │ │ + bl ccc0c <__bss_end__@@Base+0x4f51c> │ │ │ │ stmdals ip, {r1, r2, r4, r5, r8, r9, fp, lr} │ │ │ │ @ instruction: 0x01bef1a5 │ │ │ │ movwls r5, #26867 @ 0x68f3 │ │ │ │ - bls 1a190c <__bss_end__@@Base+0x124224> │ │ │ │ + bls 1a190c <__bss_end__@@Base+0x12421c> │ │ │ │ @ instruction: 0xf7f8447b │ │ │ │ - bmi d09824 <__bss_end__@@Base+0xc8c13c> │ │ │ │ + bmi d09824 <__bss_end__@@Base+0xc8c134> │ │ │ │ movwcs r6, #2080 @ 0x820 │ │ │ │ @ instruction: 0xf1a5447a │ │ │ │ @ instruction: 0xf7f801be │ │ │ │ - bmi c49814 <__bss_end__@@Base+0xbcc12c> │ │ │ │ + bmi c49814 <__bss_end__@@Base+0xbcc124> │ │ │ │ movwcs r6, #2144 @ 0x860 │ │ │ │ @ instruction: 0xf1a5447a │ │ │ │ @ instruction: 0xf7f801be │ │ │ │ - blls 189804 <__bss_end__@@Base+0x10c11c> │ │ │ │ + blls 189804 <__bss_end__@@Base+0x10c114> │ │ │ │ @ instruction: 0xf5034a2c │ │ │ │ stmiavs r0!, {r0, r2, r5, r8, ip, lr} │ │ │ │ movwcs r4, #1146 @ 0x47a │ │ │ │ @ instruction: 0xf7f8311f │ │ │ │ - bmi a897f0 <__bss_end__@@Base+0xa0c108> │ │ │ │ + bmi a897f0 <__bss_end__@@Base+0xa0c100> │ │ │ │ ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r3, lr, lsl #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrsbtls pc, [r4], -r4 @ │ │ │ │ strbmi r9, [sl, #2822] @ 0xb06 │ │ │ │ @ instruction: 0xf8d4bf08 │ │ │ │ strbmi sl, [fp, #-56] @ 0xffffffc8 │ │ │ │ - blvs fe8fe8b4 <__bss_end__@@Base+0xfe8811cc> │ │ │ │ + blvs fe8fe8b4 <__bss_end__@@Base+0xfe8811c4> │ │ │ │ ldr r9, [r6, -r6, lsl #6]! │ │ │ │ - b fe0ccc8c <__bss_end__@@Base+0xfe04f5a4> │ │ │ │ + b fe0ccc8c <__bss_end__@@Base+0xfe04f59c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x000509b8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r5, sl, lsl #22 │ │ │ │ strdeq ip, [r5], -sl │ │ │ │ andeq r0, r5, sl, lsl #19 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andeq ip, r6, r2, lsr #10 │ │ │ │ + andeq ip, r6, sl, lsr #10 │ │ │ │ muleq r3, r4, lr │ │ │ │ ldrdeq r7, [r3], -r4 │ │ │ │ ldrdeq r7, [r3], -r2 │ │ │ │ ldrdeq r7, [r3], -r0 │ │ │ │ andeq r7, r3, lr, asr #25 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - andeq ip, r6, sl, asr r4 │ │ │ │ + andeq ip, r6, r2, ror #8 │ │ │ │ andeq lr, r5, r2, lsr #21 │ │ │ │ @ instruction: 0xfffffe97 │ │ │ │ - muleq r6, r8, r3 │ │ │ │ + andeq ip, r6, r0, lsr #7 │ │ │ │ @ instruction: 0xfffffd35 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - andeq ip, r6, r4, asr r3 │ │ │ │ + andeq ip, r6, ip, asr r3 │ │ │ │ andeq ip, r5, r6, ror #7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r7, r3, r8, asr #10 │ │ │ │ @ instruction: 0xfffffcb9 │ │ │ │ @ instruction: 0xfffffc69 │ │ │ │ @ instruction: 0xfffffc39 │ │ │ │ andeq r0, r5, lr, lsr r7 │ │ │ │ @@ -7357,35 +7357,35 @@ │ │ │ │ @ instruction: 0xf7f86961 │ │ │ │ @ instruction: 0x4606ecb8 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf8d84b13 │ │ │ │ @ instruction: 0xf859000c │ │ │ │ ldrtmi r1, [r3], -r3 │ │ │ │ andeq lr, r6, #208, 18 @ 0x340000 │ │ │ │ - bpl ffb0c180 <__bss_end__@@Base+0xffa8ea98> │ │ │ │ - beq 10b1a8 <__bss_end__@@Base+0x8dac0> │ │ │ │ + bpl ffb0c180 <__bss_end__@@Base+0xffa8ea90> │ │ │ │ + beq 10b1a8 <__bss_end__@@Base+0x8dab8> │ │ │ │ @ instruction: 0xf7f84651 │ │ │ │ ldrtmi lr, [r3], -r2, lsr #18 │ │ │ │ andeq lr, r6, #212, 18 @ 0x350000 │ │ │ │ @ instruction: 0xf7f84651 │ │ │ │ - bvs 8c9204 <__bss_end__@@Base+0x84bb1c> │ │ │ │ + bvs 8c9204 <__bss_end__@@Base+0x84bb14> │ │ │ │ ldrtmi r6, [r3], -r0, lsr #19 │ │ │ │ @ instruction: 0xf7f84651 │ │ │ │ @ instruction: 0xf8c8e916 │ │ │ │ strtcc r4, [r4], #-12 │ │ │ │ bicsle r4, r2, ip, lsr #5 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ andeq lr, r5, r4, lsl #17 │ │ │ │ - andeq ip, r6, r6, lsr r2 │ │ │ │ + andeq ip, r6, lr, lsr r2 │ │ │ │ andeq r0, r5, r4, ror r6 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrbtmi r4, [sl], #-2580 @ 0xfffff5ec │ │ │ │ tstlt fp, #1245184 @ 0x130000 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb65fcc <__bss_end__@@Base+0xfeae88e4> │ │ │ │ + bl feb65fcc <__bss_end__@@Base+0xfeae88dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r8, ror #31 │ │ │ │ ldrmi r4, [r8], -r4, lsl #12 │ │ │ │ @ instruction: 0xf7f79201 │ │ │ │ strmi lr, [r1], -r8, ror #25 │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ ldcl 7, cr15, [r4], #-992 @ 0xfffffc20 │ │ │ │ @@ -7395,19 +7395,19 @@ │ │ │ │ ldmdblt r2, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46216810 │ │ │ │ stcl 7, cr15, [ip, #-992]! @ 0xfffffc20 │ │ │ │ andlt r4, r3, r8, lsr #12 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ stmdblt r8, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svclt 0x00004770 │ │ │ │ - @ instruction: 0x0006c1b6 │ │ │ │ + @ instruction: 0x0006c1be │ │ │ │ ldrbtmi r4, [sl], #-2580 @ 0xfffff5ec │ │ │ │ tstlt fp, #5439488 @ 0x530000 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb66024 <__bss_end__@@Base+0xfeae893c> │ │ │ │ + bl feb66024 <__bss_end__@@Base+0xfeae8934> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r8, ror #31 │ │ │ │ ldrmi r4, [r8], -r4, lsl #12 │ │ │ │ @ instruction: 0xf7f79201 │ │ │ │ @ instruction: 0x4601ecbc │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ mcrr 7, 15, pc, r8, cr8 @ │ │ │ │ @@ -7417,30 +7417,30 @@ │ │ │ │ stmialt r6!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46216850 │ │ │ │ stcl 7, cr15, [r0, #-992] @ 0xfffffc20 │ │ │ │ andlt r4, r3, r8, lsr #12 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ ldmlt ip, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq ip, r6, lr, asr r1 │ │ │ │ + andeq ip, r6, r6, ror #2 │ │ │ │ ldrbtmi r4, [fp], #-2821 @ 0xfffff4fb │ │ │ │ teqlt r3, fp @ │ │ │ │ - bne fe057678 <__bss_end__@@Base+0xfdfd9f90> │ │ │ │ + bne fe057678 <__bss_end__@@Base+0xfdfd9f88> │ │ │ │ svclt 0x00184618 │ │ │ │ @ instruction: 0xf7f82101 │ │ │ │ ldrbmi fp, [r0, -r9, ror #16]! │ │ │ │ - andeq ip, r6, r6, lsl #2 │ │ │ │ + andeq ip, r6, lr, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb66090 <__bss_end__@@Base+0xfeae89a8> │ │ │ │ + bl feb66090 <__bss_end__@@Base+0xfeae89a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 412e58 <__bss_end__@@Base+0x395770> │ │ │ │ - blmi 43b0a8 <__bss_end__@@Base+0x3bd9c0> │ │ │ │ + bmi 412e58 <__bss_end__@@Base+0x395768> │ │ │ │ + blmi 43b0a8 <__bss_end__@@Base+0x3bd9b8> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ stmdbcs r0, {r0, r4, fp, sp, lr} │ │ │ │ - bmi 3c5ad4 <__bss_end__@@Base+0x3483ec> │ │ │ │ + bmi 3c5ad4 <__bss_end__@@Base+0x3483e4> │ │ │ │ stmdbmi lr, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ ldmdavs sl, {r1, r2, r3, fp, lr} │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f8eb04 │ │ │ │ stmdbmi r8, {r0, r2, r6, r7, r9, fp, ip, sp, pc} │ │ │ │ ldmdapl fp, {r0, r9, ip, pc}^ │ │ │ │ @@ -7451,208 +7451,208 @@ │ │ │ │ @ instruction: 0xe7e86010 │ │ │ │ andeq lr, r5, ip, lsl #17 │ │ │ │ andeq r0, r5, sl, lsl r5 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq r8, r3, r0, ror fp │ │ │ │ andeq r7, r3, r2, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb660f4 <__bss_end__@@Base+0xfeae8a0c> │ │ │ │ + bl feb660f4 <__bss_end__@@Base+0xfeae8a04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 392ebc <__bss_end__@@Base+0x3157d4> │ │ │ │ + blmi 392ebc <__bss_end__@@Base+0x3157cc> │ │ │ │ ldrbtmi r4, [fp], #-2574 @ 0xfffff5f2 │ │ │ │ stmdbmi pc, {r1, r2, r3, sl, fp, lr} @ │ │ │ │ stmdami pc, {r2, r3, r4, r5, r6, sl, lr} @ │ │ │ │ ldrbtmi r5, [r9], #-2205 @ 0xfffff763 │ │ │ │ stmdavs sl!, {r3, r4, r5, r6, sl, lr} │ │ │ │ - b fe74cef4 <__bss_end__@@Base+0xfe6cf80c> │ │ │ │ + b fe74cef4 <__bss_end__@@Base+0xfe6cf804> │ │ │ │ stmdavs r5!, {r3, r5, fp, sp, lr} │ │ │ │ ldmdb ip!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ ldmda lr!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f74628 │ │ │ │ @ instruction: 0xf04fef62 │ │ │ │ strdvs r3, [r3], -pc @ │ │ │ │ svclt 0x0000bd38 │ │ │ │ @ instruction: 0x000504ba │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq lr, r5, r4, lsr #16 │ │ │ │ andeq r8, r3, r6, lsl fp │ │ │ │ andeq r7, r3, r8, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb66150 <__bss_end__@@Base+0xfeae8a68> │ │ │ │ + bl feb66150 <__bss_end__@@Base+0xfeae8a60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5], #-928 @ 0xfffffc60 │ │ │ │ stmdbcs r0, {r0, r1, r7, ip, sp, pc} │ │ │ │ - ble 220150 <__bss_end__@@Base+0x1a2a68> │ │ │ │ + ble 220150 <__bss_end__@@Base+0x1a2a60> │ │ │ │ eorcs r4, r8, #52224 @ 0xcc00 │ │ │ │ - blx a0156 <__bss_end__@@Base+0x22a6e> │ │ │ │ + blx a0156 <__bss_end__@@Base+0x22a66> │ │ │ │ ldmvs r9, {r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf181fab1 │ │ │ │ - blmi c11498 <__bss_end__@@Base+0xb93db0> │ │ │ │ + blmi c11498 <__bss_end__@@Base+0xb93da8> │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ movwcc pc, #2818 @ 0xb02 @ │ │ │ │ ldrbtmi r4, [sl], #-2606 @ 0xfffff5d2 │ │ │ │ ldmdavs r2, {r0, r3, r4, r7, sp, lr} │ │ │ │ strmi fp, [r5], -r2, asr #6 │ │ │ │ teqlt r8, #24, 20 @ 0x18000 │ │ │ │ eorsle r2, ip, r0, lsl #18 │ │ │ │ eorcs r4, r8, #43008 @ 0xa800 │ │ │ │ - blx a0186 <__bss_end__@@Base+0x22a9e> │ │ │ │ + blx a0186 <__bss_end__@@Base+0x22a96> │ │ │ │ ldmdbvs sl, {r0, r2, r8, r9, ip, sp}^ │ │ │ │ teqle r9, r0, lsl #20 │ │ │ │ eorcs r4, r8, #39936 @ 0x9c00 │ │ │ │ - blx a0196 <__bss_end__@@Base+0x22aae> │ │ │ │ + blx a0196 <__bss_end__@@Base+0x22aa6> │ │ │ │ ldmvs fp, {r0, r2, r8, r9, ip, sp}^ │ │ │ │ ldrmi fp, [r8, r3, lsl #2] │ │ │ │ eorcs r4, r8, #36, 22 @ 0x9000 │ │ │ │ - blx a01a6 <__bss_end__@@Base+0x22abe> │ │ │ │ + blx a01a6 <__bss_end__@@Base+0x22ab6> │ │ │ │ movwls r3, #4869 @ 0x1305 │ │ │ │ @ instruction: 0xf7f76a18 │ │ │ │ - blls 89d24 <__bss_end__@@Base+0xc63c> │ │ │ │ - blmi 82982c <__bss_end__@@Base+0x7ac144> │ │ │ │ + blls 89d24 <__bss_end__@@Base+0xc634> │ │ │ │ + blmi 82982c <__bss_end__@@Base+0x7ac13c> │ │ │ │ stmiapl r3!, {r0, r3, r9, sl, fp, sp, lr}^ │ │ │ │ andlt r6, r3, r8, lsl r8 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ ldmdblt r8, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ addmi r6, r2, #425984 @ 0x68000 │ │ │ │ addmi fp, r1, #24, 30 @ 0x60 │ │ │ │ ldmdbmi r9, {r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ stmdavs r9, {r0, r5, r6, fp, ip, lr} │ │ │ │ movwls fp, #6433 @ 0x1921 │ │ │ │ @ instruction: 0xff4af7ff │ │ │ │ ldmdbvs sl, {r0, r8, r9, fp, ip, pc} │ │ │ │ - blmi 560e3c <__bss_end__@@Base+0x4e3754> │ │ │ │ + blmi 560e3c <__bss_end__@@Base+0x4e374c> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blle ff159c04 <__bss_end__@@Base+0xff0dc51c> │ │ │ │ + blle ff159c04 <__bss_end__@@Base+0xff0dc514> │ │ │ │ @ instruction: 0xff72f7ff │ │ │ │ andlt lr, r3, r2, asr #15 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - bllt fe6ccff0 <__bss_end__@@Base+0xfe64f908> │ │ │ │ + bllt fe6ccff0 <__bss_end__@@Base+0xfe64f900> │ │ │ │ @ instruction: 0x201cf9b3 │ │ │ │ @ instruction: 0x1018f9b3 │ │ │ │ movwls r6, #6680 @ 0x1a18 │ │ │ │ mrrc 7, 15, pc, r4, cr7 @ │ │ │ │ andcs r9, r0, #1024 @ 0x400 │ │ │ │ sbfx r6, sl, #2, #26 │ │ │ │ andeq r0, r5, ip, asr r4 │ │ │ │ andeq pc, r5, r4, asr #13 │ │ │ │ @ instruction: 0x0005f6b2 │ │ │ │ - andeq ip, r6, r6 │ │ │ │ + andeq ip, r6, lr │ │ │ │ muleq r5, r4, r6 │ │ │ │ andeq pc, r5, r4, lsl #13 │ │ │ │ andeq pc, r5, r4, ror r6 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ andeq lr, r5, ip, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6625c <__bss_end__@@Base+0xfeae8b74> │ │ │ │ + bl feb6625c <__bss_end__@@Base+0xfeae8b6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi b92ee4 <__bss_end__@@Base+0xb157fc> │ │ │ │ - blmi bbb2c0 <__bss_end__@@Base+0xb3dbd8> │ │ │ │ + bmi b92ee4 <__bss_end__@@Base+0xb157f4> │ │ │ │ + blmi bbb2c0 <__bss_end__@@Base+0xb3dbd0> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9315 │ │ │ │ stmdavc fp, {r8, r9} │ │ │ │ tstle lr, fp, asr fp │ │ │ │ @ instruction: 0xf10d4608 │ │ │ │ movwcs r0, #3075 @ 0xc03 │ │ │ │ andcc pc, r4, sp, lsl #17 │ │ │ │ svccs 0x0001f810 │ │ │ │ andsle r2, r5, sp, asr sl │ │ │ │ @ instruction: 0xf80c3301 │ │ │ │ - blcs 13dac9c <__bss_end__@@Base+0x135d5b4> │ │ │ │ - bmi 8c3874 <__bss_end__@@Base+0x84618c> │ │ │ │ + blcs 13dac9c <__bss_end__@@Base+0x135d5ac> │ │ │ │ + bmi 8c3874 <__bss_end__@@Base+0x846184> │ │ │ │ ldrbtmi r4, [sl], #-2848 @ 0xfffff4e0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ subscs sp, r0, #-1073741812 @ 0xc000000c │ │ │ │ andslt r4, r6, r0, lsr #12 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt fe24d09c <__bss_end__@@Base+0xfe1cf9b4> │ │ │ │ - blcs 1396328 <__bss_end__@@Base+0x1318c40> │ │ │ │ + bllt fe24d09c <__bss_end__@@Base+0xfe1cf9ac> │ │ │ │ + blcs 1396328 <__bss_end__@@Base+0x1318c38> │ │ │ │ strbtmi sp, [fp], #-235 @ 0xffffff15 │ │ │ │ @ instruction: 0x46204411 │ │ │ │ tstvc sl, r0, lsl #4 │ │ │ │ @ instruction: 0xf7f82250 │ │ │ │ strtmi lr, [r0], -r0, lsl #23 │ │ │ │ - b fcd0b8 <__bss_end__@@Base+0xf4f9d0> │ │ │ │ + b fcd0b8 <__bss_end__@@Base+0xf4f9c8> │ │ │ │ eorscs r1, r0, #2293760 @ 0x230000 │ │ │ │ @ instruction: 0xf8034620 │ │ │ │ @ instruction: 0xf7f82c01 │ │ │ │ @ instruction: 0x4603ea38 │ │ │ │ subscs r3, fp, #1 │ │ │ │ strtmi sl, [r0], #-2305 @ 0xfffff6ff │ │ │ │ @ instruction: 0xf7f754e2 │ │ │ │ - blmi 34a588 <__bss_end__@@Base+0x2ccea0> │ │ │ │ + blmi 34a588 <__bss_end__@@Base+0x2cce98> │ │ │ │ ldrbtmi r4, [fp], #-2572 @ 0xfffff5f4 │ │ │ │ ldmdahi fp, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi 1ef110 <__bss_end__@@Base+0x171a28> │ │ │ │ + blmi 1ef110 <__bss_end__@@Base+0x171a20> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r6, r1, lsl #2 │ │ │ │ @ instruction: 0xf7f8bd10 │ │ │ │ svclt 0x0000e84c │ │ │ │ andeq r0, r5, lr, asr #6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r5, sl, lsl r3 │ │ │ │ andeq r7, r3, lr, asr #8 │ │ │ │ @ instruction: 0x000502bc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb66338 <__bss_end__@@Base+0xfeae8c50> │ │ │ │ + bl feb66338 <__bss_end__@@Base+0xfeae8c48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [sp], -r0, asr #30 │ │ │ │ - bmi 4e158c <__bss_end__@@Base+0x463ea4> │ │ │ │ + bmi 4e158c <__bss_end__@@Base+0x463e9c> │ │ │ │ ldrbtmi r4, [r9], #-1539 @ 0xfffff9fd │ │ │ │ stmdage r3, {r0, r2, r3, r5, r7, ip, sp, pc} │ │ │ │ ldmdavs r9, {r1, r3, r7, fp, ip, lr} │ │ │ │ eorls r6, fp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xff7cf7ff │ │ │ │ stmdavs r9!, {r0, r1, r2, r4, fp, sp, pc} │ │ │ │ @ instruction: 0xf7ff9001 │ │ │ │ stmdbls r1, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f8a803 │ │ │ │ - bmi 289c38 <__bss_end__@@Base+0x20c550> │ │ │ │ + bmi 289c38 <__bss_end__@@Base+0x20c548> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, sp, r1, lsl #2 │ │ │ │ @ instruction: 0xf7f8bd30 │ │ │ │ svclt 0x0000e814 │ │ │ │ andeq r0, r5, r2, ror r2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r5, r6, asr #4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb663a0 <__bss_end__@@Base+0xfeae8cb8> │ │ │ │ + bl feb663a0 <__bss_end__@@Base+0xfeae8cb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 1092f88 <__bss_end__@@Base+0x10158a0> │ │ │ │ + blmi 1092f88 <__bss_end__@@Base+0x1015898> │ │ │ │ @ instruction: 0xf8dfb09e │ │ │ │ strmi ip, [lr], -r8, lsl #2 │ │ │ │ stcge 4, cr4, [r8], {123} @ 0x7b │ │ │ │ - blmi 101661c <__bss_end__@@Base+0xf98f34> │ │ │ │ + blmi 101661c <__bss_end__@@Base+0xf98f2c> │ │ │ │ strdls r4, [r7], -ip │ │ │ │ @ instruction: 0x46202254 │ │ │ │ @ instruction: 0xf85c4d3e │ │ │ │ ldrbtmi r3, [sp], #-3 │ │ │ │ tstls sp, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmib r6, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r4, r0, #59392 @ 0xe800 │ │ │ │ ldrbtmi r4, [fp], #-2106 @ 0xfffff7c6 │ │ │ │ subsvs r4, sl, r8, ror r4 │ │ │ │ - bl fe6cd1c4 <__bss_end__@@Base+0xfe64fadc> │ │ │ │ + bl fe6cd1c4 <__bss_end__@@Base+0xfe64fad4> │ │ │ │ stmdavc r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ blcs 209f0 │ │ │ │ - blmi dc3754 <__bss_end__@@Base+0xd4606c> │ │ │ │ + blmi dc3754 <__bss_end__@@Base+0xd46064> │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - bge 1f4200 <__bss_end__@@Base+0x176b18> │ │ │ │ + bge 1f4200 <__bss_end__@@Base+0x176b10> │ │ │ │ movwcs r4, #3124 @ 0xc34 │ │ │ │ ldrbtmi r9, [ip], #-1537 @ 0xfffff9ff │ │ │ │ ldrmi r9, [sl], -r0, lsl #4 │ │ │ │ andls r6, r4, r0, ror #16 │ │ │ │ andeq pc, ip, r4, lsl #2 │ │ │ │ @ instruction: 0xf1049003 │ │ │ │ @ instruction: 0xf7f70008 │ │ │ │ @@ -7660,81 +7660,81 @@ │ │ │ │ @ instruction: 0xf8c42201 │ │ │ │ ldrbtmi r0, [r9], #-172 @ 0xffffff54 │ │ │ │ @ instruction: 0xf50168a0 │ │ │ │ @ instruction: 0xf7f87102 │ │ │ │ stmdami sl!, {r1, r2, r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f74478 │ │ │ │ @ instruction: 0xf8d4efac │ │ │ │ - bmi a1b4e8 <__bss_end__@@Base+0x99de00> │ │ │ │ + bmi a1b4e8 <__bss_end__@@Base+0x99ddf8> │ │ │ │ adcseq pc, r0, r4, asr #17 │ │ │ │ stmiapl sp!, {r0, r1, r3, r4, r7, r8, sl, fp, sp, lr} │ │ │ │ ldmib r3, {r0, r3, r4, r6, fp, sp, lr}^ │ │ │ │ eorvs r3, r9, r3, lsl #4 │ │ │ │ @ instruction: 0x232de9c4 │ │ │ │ - blx fe44d23e <__bss_end__@@Base+0xfe3cfb56> │ │ │ │ + blx fe44d23e <__bss_end__@@Base+0xfe3cfb4e> │ │ │ │ ldrbcs r6, [r0, #-2088] @ 0xfffff7d8 │ │ │ │ @ instruction: 0xf8d04a21 │ │ │ │ ldrbtmi r1, [sl], #-132 @ 0xffffff7c │ │ │ │ ldrdcc pc, [ip], r0 │ │ │ │ - blx 15bbc6 <__bss_end__@@Base+0xde4de> │ │ │ │ + blx 15bbc6 <__bss_end__@@Base+0xde4d6> │ │ │ │ teqcs r0, #256 @ 0x100 │ │ │ │ @ instruction: 0xf8dc252f │ │ │ │ @ instruction: 0xf8dc6024 │ │ │ │ strls r1, [r3], -r8 │ │ │ │ ldrsbtvs pc, [r8], -ip @ │ │ │ │ @ instruction: 0xf8dc9602 │ │ │ │ stmib sp, {r2, r4, r5, sp, lr}^ │ │ │ │ @ instruction: 0xf7f75600 │ │ │ │ - bmi 5c9d50 <__bss_end__@@Base+0x54c668> │ │ │ │ + bmi 5c9d50 <__bss_end__@@Base+0x54c660> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ adcseq pc, ip, r4, asr #17 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, lr, r5, lsl #2 │ │ │ │ - blmi 43e864 <__bss_end__@@Base+0x3c117c> │ │ │ │ + blmi 43e864 <__bss_end__@@Base+0x3c1174> │ │ │ │ andsvs r4, r8, fp, ror r4 │ │ │ │ @ instruction: 0xf7f7e7a4 │ │ │ │ svclt 0x0000ef82 │ │ │ │ andeq lr, r5, r8, ror r5 │ │ │ │ andeq r0, r5, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r0, [r5], -r2 │ │ │ │ - andeq fp, r6, sl, lsr #27 │ │ │ │ + @ instruction: 0x0006bdb2 │ │ │ │ andeq r7, r3, r4, lsr #12 │ │ │ │ andeq pc, r5, r8, asr #12 │ │ │ │ - andeq fp, r6, r6, lsl #27 │ │ │ │ + andeq fp, r6, lr, lsl #27 │ │ │ │ andeq pc, r5, sl, lsl #8 │ │ │ │ andeq r7, r3, r8, lsr #21 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq lr, r5, lr, asr #9 │ │ │ │ andeq r0, r5, lr, lsr #2 │ │ │ │ muleq r5, r4, r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb71f04 <__bss_end__@@Base+0xfeaf481c> │ │ │ │ + bl feb71f04 <__bss_end__@@Base+0xfeaf4814> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0000fe0 │ │ │ │ addlt r0, r3, r3, lsl #6 │ │ │ │ andle r2, r5, r1, lsl #22 │ │ │ │ eorle r2, lr, r2, lsl #22 │ │ │ │ ldc 0, cr11, [sp], #12 │ │ │ │ vstrlt d8, [r0, #-16] │ │ │ │ @ instruction: 0xf0069001 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ svcvs 0x00c3d0f6 │ │ │ │ rscsle r2, r3, r0, lsl #22 │ │ │ │ vldr d4, [pc, #96] @ f384 │ │ │ │ ldrbtmi r1, [fp], #-2583 @ 0xfffff5e9 │ │ │ │ - beq 108aeec <__bss_end__@@Base+0x100d804> │ │ │ │ - beq 108adf0 <__bss_end__@@Base+0x100d708> │ │ │ │ + beq 108aeec <__bss_end__@@Base+0x100d7fc> │ │ │ │ + beq 108adf0 <__bss_end__@@Base+0x100d700> │ │ │ │ ldrdeq pc, [r0], #131 @ 0x83 │ │ │ │ - bhi 1eca984 <__bss_end__@@Base+0x1e4d29c> │ │ │ │ - bhi 1f0aa88 <__bss_end__@@Base+0x1e8d3a0> │ │ │ │ - bls 1f4a98c <__bss_end__@@Base+0x1ecd2a4> │ │ │ │ + bhi 1eca984 <__bss_end__@@Base+0x1e4d294> │ │ │ │ + bhi 1f0aa88 <__bss_end__@@Base+0x1e8d398> │ │ │ │ + bls 1f4a98c <__bss_end__@@Base+0x1ecd29c> │ │ │ │ @ instruction: 0xf0400080 │ │ │ │ @ instruction: 0xf0150001 │ │ │ │ mrc 10, 7, APSR_nzcv, cr0, cr7, {7} │ │ │ │ vmov.f32 s0, s17 │ │ │ │ vmov.f32 s2, s18 │ │ │ │ stmdals r1, {r3, r6, r9, fp} │ │ │ │ ldc 0, cr11, [sp], #12 │ │ │ │ @@ -7744,63 +7744,63 @@ │ │ │ │ stmdacs r0, {r0, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ svcvs 0x0080d0cc │ │ │ │ ldc 0, cr11, [sp], #12 │ │ │ │ @ instruction: 0xf85d8b04 │ │ │ │ @ instruction: 0xf7f8eb04 │ │ │ │ svclt 0x0000b8cf │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r6, lr, asr ip │ │ │ │ + andeq fp, r6, r6, ror #24 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb66594 <__bss_end__@@Base+0xfeae8eac> │ │ │ │ + bl feb66594 <__bss_end__@@Base+0xfeae8ea4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r7], r8 │ │ │ │ ldrsbt pc, [ip], pc @ │ │ │ │ stcmi 2, cr2, [pc], #-0 @ f3a4 │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ andls ip, r4, #188 @ 0xbc │ │ │ │ - bmi ba05a0 <__bss_end__@@Base+0xb22eb8> │ │ │ │ + bmi ba05a0 <__bss_end__@@Base+0xb22eb0> │ │ │ │ @ instruction: 0xf85e4b2e │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ strmi r9, [r1], -r3, lsl #2 │ │ │ │ ldrmi r5, [r8], -r3, ror #17 │ │ │ │ stmdage r4, {r0, ip, pc} │ │ │ │ stmdami r7!, {ip, pc} │ │ │ │ ldrbtmi r9, [r8], #-2819 @ 0xfffff4fd │ │ │ │ - b ffdcd3bc <__bss_end__@@Base+0xffd4fcd4> │ │ │ │ + b ffdcd3bc <__bss_end__@@Base+0xffd4fccc> │ │ │ │ andle r2, pc, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorsle r2, r3, r1, lsl #16 │ │ │ │ @ instruction: 0xf1a09804 │ │ │ │ blcs 500a0 │ │ │ │ @ instruction: 0xf1a0d815 │ │ │ │ - blx fec0f4a8 <__bss_end__@@Base+0xfeb91dc0> │ │ │ │ + blx fec0f4a8 <__bss_end__@@Base+0xfeb91db8> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - blx fefcb4b4 <__bss_end__@@Base+0xfef4ddcc> │ │ │ │ + blx fefcb4b4 <__bss_end__@@Base+0xfef4ddc4> │ │ │ │ stmiapl r3!, {r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 729468 <__bss_end__@@Base+0x6abd80> │ │ │ │ + bmi 729468 <__bss_end__@@Base+0x6abd78> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r7, lr, lsl r1 │ │ │ │ ldmdbmi r7, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ - blmi 5d74d4 <__bss_end__@@Base+0x559dec> │ │ │ │ + blmi 5d74d4 <__bss_end__@@Base+0x559de4> │ │ │ │ stclne 2, cr15, [r7], #-256 @ 0xffffff00 │ │ │ │ stmdapl r1!, {r1, r2, r4, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf01cc000 │ │ │ │ @ instruction: 0x9003f9bf │ │ │ │ @ instruction: 0xf01c202d │ │ │ │ ldmdbmi r1, {r0, r1, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - bls e0c54 <__bss_end__@@Base+0x6356c> │ │ │ │ + bls e0c54 <__bss_end__@@Base+0x63564> │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ ldmda r0!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmiapl r3!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ bfi r6, r8, #16, #7 │ │ │ │ mcr 7, 5, pc, cr10, cr7, {7} @ │ │ │ │ andeq r0, r5, r4, lsl r0 │ │ │ │ andeq r0, r5, ip │ │ │ │ @@ -7812,31 +7812,31 @@ │ │ │ │ andeq pc, r4, lr, lsr #31 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq r7, [r3], -r4 │ │ │ │ andeq r7, r3, r0, ror #7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb66698 <__bss_end__@@Base+0xfeae8fb0> │ │ │ │ + bl feb66698 <__bss_end__@@Base+0xfeae8fa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf04f0ff8 │ │ │ │ @ instruction: 0xf7fe30ff │ │ │ │ - blmi 14e9a4 <__bss_end__@@Base+0xd12bc> │ │ │ │ + blmi 14e9a4 <__bss_end__@@Base+0xd12b4> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ pop {r2, r3, r6, r7} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x0000bd37 │ │ │ │ - ldrdeq fp, [r6], -ip │ │ │ │ + andeq fp, r6, r4, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb666c4 <__bss_end__@@Base+0xfeae8fdc> │ │ │ │ + bl feb666c4 <__bss_end__@@Base+0xfeae8fd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r9], {240} @ 0xf0 │ │ │ │ ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ ldrdeq pc, [ip], #132 @ 0x84 │ │ │ │ - blx ff6cb4f2 <__bss_end__@@Base+0xff64de0a> │ │ │ │ + blx ff6cb4f2 <__bss_end__@@Base+0xff64de02> │ │ │ │ stclvs 1, cr11, [r0, #-672] @ 0xfffffd60 │ │ │ │ @ instruction: 0xf80cf007 │ │ │ │ stc2l 7, cr15, [ip], #-1020 @ 0xfffffc04 │ │ │ │ ldrsbeq pc, [r0], #132 @ 0x84 @ │ │ │ │ @ instruction: 0xf806f007 │ │ │ │ ldc2 7, cr15, [r2], {255} @ 0xff │ │ │ │ movweq pc, #12293 @ 0x3005 @ │ │ │ │ @@ -7851,36 +7851,36 @@ │ │ │ │ stmdblt r8!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f84628 │ │ │ │ strtmi pc, [r8], -r3, asr #27 │ │ │ │ mcr2 7, 6, pc, cr4, cr13, {7} @ │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7fe4038 │ │ │ │ svclt 0x0000b95d │ │ │ │ - @ instruction: 0x0006bab6 │ │ │ │ + @ instruction: 0x0006babe │ │ │ │ ldrbtmi r4, [fp], #-2822 @ 0xfffff4fa │ │ │ │ ldrdcs pc, [r4], #131 @ 0x83 │ │ │ │ sbcseq pc, r8, r3, asr #17 │ │ │ │ andle r3, r0, r4, lsl #4 │ │ │ │ addeq r4, r0, r0, ror r7 │ │ │ │ andeq pc, r2, r0, asr #32 │ │ │ │ svclt 0x00b6f7ff │ │ │ │ - andeq fp, r6, lr, asr #20 │ │ │ │ + andeq fp, r6, r6, asr sl │ │ │ │ strmi r4, [r3], -r0, lsr #20 │ │ │ │ ldrbtmi r2, [sl], #-2817 @ 0xfffff4ff │ │ │ │ ldrdeq pc, [r0], #130 @ 0x82 │ │ │ │ addeq lr, r0, pc, asr #20 │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ addmi sp, r3, #21 │ │ │ │ @ instruction: 0xf103d013 │ │ │ │ @ instruction: 0xf1bc0c1a │ │ │ │ ldmdale r0, {r3, r4, r8, r9, sl, fp} │ │ │ │ blx 57980 │ │ │ │ vrhadd.s8 d31, d1, d12 │ │ │ │ vmull.s8 q8, d0, d1 │ │ │ │ - b 456588 <__bss_end__@@Base+0x3d8ea0> │ │ │ │ + b 456588 <__bss_end__@@Base+0x3d8e98> │ │ │ │ tstle sl, ip, lsl #30 │ │ │ │ vsubl.s8 q9, d0, d8 │ │ │ │ andmi r0, sl, r0, lsl #5 │ │ │ │ @ instruction: 0xf7ffb10a │ │ │ │ ldmdbmi r0, {r0, r4, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d14479 │ │ │ │ addseq r2, r2, r4, asr #1 │ │ │ │ @@ -7893,32 +7893,32 @@ │ │ │ │ @ instruction: 0xf7ff4618 │ │ │ │ @ instruction: 0xf8d2bf7d │ │ │ │ addseq r3, fp, r4, asr #1 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf7ff4618 │ │ │ │ andcs fp, r0, r5, ror pc │ │ │ │ svclt 0x0000e7df │ │ │ │ - andeq fp, r6, sl, lsr #20 │ │ │ │ - andeq fp, r6, r8, ror #19 │ │ │ │ + andeq fp, r6, r2, lsr sl │ │ │ │ + strdeq fp, [r6], -r0 │ │ │ │ strmi r4, [r1], -r3, lsl #22 │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf7fa0210 │ │ │ │ svclt 0x0000bc61 │ │ │ │ - andeq fp, r6, r0, lsr #19 │ │ │ │ + andeq fp, r6, r8, lsr #19 │ │ │ │ svclt 0x00004770 │ │ │ │ stmdale r0, {r2, r3, fp, sp} │ │ │ │ ldrbmi lr, [r0, -r4, lsr #9]! │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb66808 <__bss_end__@@Base+0xfeae9120> │ │ │ │ + bl feb66808 <__bss_end__@@Base+0xfeae9118> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, ip, r0, asr #31 │ │ │ │ andcs r4, r1, #4736 @ 0x1280 │ │ │ │ ldrbtmi r4, [sp], #-3146 @ 0xfffff3b6 │ │ │ │ andls r4, sl, #75776 @ 0x12800 │ │ │ │ - bmi 12a0810 <__bss_end__@@Base+0x1223128> │ │ │ │ + bmi 12a0810 <__bss_end__@@Base+0x1223120> │ │ │ │ stceq 1, cr15, [r8], #-52 @ 0xffffffcc │ │ │ │ stclmi 8, cr5, [r9, #-680] @ 0xfffffd58 │ │ │ │ andls r6, fp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ ldrbtmi r4, [sp], #-2118 @ 0xfffff7ba │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @@ -7930,55 +7930,55 @@ │ │ │ │ andls sl, r0, r9, lsl #16 │ │ │ │ @ instruction: 0xf7f84628 │ │ │ │ stmdacs r2, {r3, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d01f │ │ │ │ stmdacs r1, {r1} │ │ │ │ strtmi sp, [r8], -sl, lsr #32 │ │ │ │ @ instruction: 0xf019990a │ │ │ │ - blmi f0df8c <__bss_end__@@Base+0xe908a4> │ │ │ │ + blmi f0df8c <__bss_end__@@Base+0xe9089c> │ │ │ │ strmi r9, [r6], -r9, lsl #26 │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ addsmi r3, sp, #204 @ 0xcc │ │ │ │ strtmi sp, [r8], -pc │ │ │ │ - blx 14b69e <__bss_end__@@Base+0xcdfb6> │ │ │ │ + blx 14b69e <__bss_end__@@Base+0xcdfae> │ │ │ │ stmdals r9, {r3, r4, r6, r8, ip, sp, pc} │ │ │ │ eoreq pc, fp, #0, 2 │ │ │ │ ldmdale r9, {r3, r4, r9, fp, sp} │ │ │ │ tstpne r1, #268435460 @ p-variant is OBSOLETE @ 0x10000004 │ │ │ │ movwne pc, #704 @ 0x2c0 @ │ │ │ │ @ instruction: 0x07db40d3 │ │ │ │ - blmi c44ae8 <__bss_end__@@Base+0xbc7400> │ │ │ │ + blmi c44ae8 <__bss_end__@@Base+0xbc73f8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi a21f64 <__bss_end__@@Base+0x9a487c> │ │ │ │ + blmi a21f64 <__bss_end__@@Base+0x9a4874> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2e9718 <__bss_end__@@Base+0x26c030> │ │ │ │ + blls 2e9718 <__bss_end__@@Base+0x26c028> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle lr, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #-48]! @ 0xffffffd0 │ │ │ │ stmiapl r3!, {r1, r3, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ @ instruction: 0xf005b95e │ │ │ │ stccs 5, cr0, [r1, #-12] │ │ │ │ stccs 0, cr13, [r2, #-100] @ 0xffffff9c │ │ │ │ - blmi 9c3e68 <__bss_end__@@Base+0x946780> │ │ │ │ + blmi 9c3e68 <__bss_end__@@Base+0x946778> │ │ │ │ ldrbtmi r1, [fp], #-128 @ 0xffffff80 │ │ │ │ sbceq pc, r4, r3, asr #17 │ │ │ │ @ instruction: 0xf7ffe7df │ │ │ │ stmdals r9, {r0, r1, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf958f02d │ │ │ │ @ instruction: 0xf7fe9809 │ │ │ │ stmdals r9, {r0, r1, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ andle r2, sl, r1, lsl #22 │ │ │ │ andsle r2, r6, r2, lsl #22 │ │ │ │ mrc2 7, 6, pc, cr14, cr15, {7} │ │ │ │ - blmi 709638 <__bss_end__@@Base+0x68bf50> │ │ │ │ + blmi 709638 <__bss_end__@@Base+0x68bf48> │ │ │ │ ldrbtmi r1, [fp], #-128 @ 0xffffff80 │ │ │ │ sbceq pc, r0, r3, asr #17 │ │ │ │ - blmi 68962c <__bss_end__@@Base+0x60bf44> │ │ │ │ + blmi 68962c <__bss_end__@@Base+0x60bf3c> │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ andeq pc, r3, #111 @ 0x6f │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ @ instruction: 0xf02620c4 │ │ │ │ @ instruction: 0xf7fffbef │ │ │ │ stmdals r9, {r0, r1, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf026e7e8 │ │ │ │ @@ -7990,82 +7990,82 @@ │ │ │ │ muleq r4, ip, sp │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r7, r3, r2, lsr #4 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ - andeq fp, r6, r0, lsl r9 │ │ │ │ + andeq fp, r6, r8, lsl r9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq pc, r4, r0, lsl sp @ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - andeq fp, r6, lr, lsr #17 │ │ │ │ - andeq fp, r6, lr, ror r8 │ │ │ │ - andeq fp, r6, ip, ror #16 │ │ │ │ + @ instruction: 0x0006b8b6 │ │ │ │ + andeq fp, r6, r6, lsl #17 │ │ │ │ + andeq fp, r6, r4, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb66980 <__bss_end__@@Base+0xfeae9298> │ │ │ │ + bl feb66980 <__bss_end__@@Base+0xfeae9290> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ umulllt lr, r6, r8, r0 │ │ │ │ ldrbtmi r4, [lr], #2597 @ 0xa25 │ │ │ │ @ instruction: 0xf8df4c25 │ │ │ │ ldrbtmi ip, [ip], #-152 @ 0xffffff68 │ │ │ │ @ instruction: 0xf85e4b25 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r4, lsl #16 │ │ │ │ - blls e1834 <__bss_end__@@Base+0x6414c> │ │ │ │ + blls e1834 <__bss_end__@@Base+0x64144> │ │ │ │ @ instruction: 0xf7f84478 │ │ │ │ stmdacs r2, {r2, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d012 │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals r4, {r0, r2, r3, r4, ip, lr, pc} │ │ │ │ svceq 0x001ff110 │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - blmi 603c48 <__bss_end__@@Base+0x586560> │ │ │ │ + blmi 603c48 <__bss_end__@@Base+0x586558> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ ldrdls r0, [r4], -r0 @ │ │ │ │ cdp2 0, 8, cr15, cr8, cr6, {0} │ │ │ │ - blx 54d7ea <__bss_end__@@Base+0x4d0102> │ │ │ │ + blx 54d7ea <__bss_end__@@Base+0x4d00fa> │ │ │ │ stmiapl r3!, {r0, r1, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4e9854 <__bss_end__@@Base+0x46c16c> │ │ │ │ + bmi 4e9854 <__bss_end__@@Base+0x46c164> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r9, lsl #2 │ │ │ │ - blmi 3bec4c <__bss_end__@@Base+0x341564> │ │ │ │ + blmi 3bec4c <__bss_end__@@Base+0x34155c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf02de7ef │ │ │ │ stmdals r4, {r0, r1, r2, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f7e7e4 │ │ │ │ svclt 0x0000ecca │ │ │ │ andeq pc, r4, sl, lsr #24 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq pc, r4, r2, lsr #24 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r7, r3, r8, lsr #1 │ │ │ │ - andeq fp, r6, r8, lsr #15 │ │ │ │ + @ instruction: 0x0006b7b0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq pc, r4, r2, asr #23 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb66a50 <__bss_end__@@Base+0xfeae9368> │ │ │ │ + bl feb66a50 <__bss_end__@@Base+0xfeae9360> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r7], r8 │ │ │ │ ldrd pc, [ip], #143 @ 0x8f │ │ │ │ ldcmi 2, cr2, [r3], #-0 │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ andls ip, r4, #204 @ 0xcc │ │ │ │ - bmi ca0a5c <__bss_end__@@Base+0xc23374> │ │ │ │ + bmi ca0a5c <__bss_end__@@Base+0xc2336c> │ │ │ │ @ instruction: 0xf85e4b32 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ strmi r9, [r1], -r3, lsl #2 │ │ │ │ ldrmi r5, [r8], -r3, ror #17 │ │ │ │ @@ -8075,39 +8075,39 @@ │ │ │ │ ldm r8, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andsle r2, r7, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorsle r2, fp, r1, lsl #16 │ │ │ │ @ instruction: 0xf1a09804 │ │ │ │ blcs 50554 │ │ │ │ @ instruction: 0xf1a0d81d │ │ │ │ - blx fec0f95c <__bss_end__@@Base+0xfeb92274> │ │ │ │ + blx fec0f95c <__bss_end__@@Base+0xfeb9226c> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf846f02d │ │ │ │ @ instruction: 0xf1a09804 │ │ │ │ - blx fec0f96c <__bss_end__@@Base+0xfeb92284> │ │ │ │ + blx fec0f96c <__bss_end__@@Base+0xfeb9227c> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - blx ff44d8c8 <__bss_end__@@Base+0xff3d01e0> │ │ │ │ + blx ff44d8c8 <__bss_end__@@Base+0xff3d01d8> │ │ │ │ stmiapl r3!, {r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 729934 <__bss_end__@@Base+0x6ac24c> │ │ │ │ + bmi 729934 <__bss_end__@@Base+0x6ac244> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r7, lr, lsl r1 │ │ │ │ ldmdbmi r7, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ - blmi 5d7998 <__bss_end__@@Base+0x55a2b0> │ │ │ │ + blmi 5d7998 <__bss_end__@@Base+0x55a2a8> │ │ │ │ ldccs 2, cr15, [r6], #-256 @ 0xffffff00 │ │ │ │ stmdapl r1!, {r1, r2, r4, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf01bc000 │ │ │ │ andls pc, r3, r9, asr pc @ │ │ │ │ @ instruction: 0xf01b202b │ │ │ │ ldmdbmi r1, {r0, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bls e1120 <__bss_end__@@Base+0x63a38> │ │ │ │ + bls e1120 <__bss_end__@@Base+0x63a30> │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ mcr 7, 0, pc, cr10, cr7, {7} @ │ │ │ │ stmiapl r3!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ bfi r6, r8, #16, #7 │ │ │ │ mcrr 7, 15, pc, r4, cr7 @ │ │ │ │ andeq pc, r4, r8, asr fp @ │ │ │ │ andeq pc, r4, r0, asr fp @ │ │ │ │ @@ -8119,83 +8119,83 @@ │ │ │ │ andeq pc, r4, r2, ror #21 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r6, r3, r8, lsr #30 │ │ │ │ andeq r6, r3, r4, lsl pc │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb66b64 <__bss_end__@@Base+0xfeae947c> │ │ │ │ + bl feb66b64 <__bss_end__@@Base+0xfeae9474> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi dd390c <__bss_end__@@Base+0xd56224> │ │ │ │ + bmi dd390c <__bss_end__@@Base+0xd5621c> │ │ │ │ addlt r4, r4, r4, lsl #12 │ │ │ │ @ instruction: 0xf8d2447a │ │ │ │ addeq r0, r0, r0, asr #1 │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ @ instruction: 0xffd0f006 │ │ │ │ eoreq pc, r4, #164, 2 @ 0x29 │ │ │ │ ldmdale fp, {r2, r9, fp, sp}^ │ │ │ │ @ instruction: 0xf002e8df │ │ │ │ teqmi fp, sl, lsr #4 │ │ │ │ - blmi b8f9a0 <__bss_end__@@Base+0xb122b8> │ │ │ │ + blmi b8f9a0 <__bss_end__@@Base+0xb122b0> │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ ldrdeq pc, [r4], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0400080 │ │ │ │ @ instruction: 0xf0260002 │ │ │ │ @ instruction: 0xf006faad │ │ │ │ @ instruction: 0x4604f971 │ │ │ │ suble r2, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf8d39b03 │ │ │ │ addeq r0, r0, r4, asr #1 │ │ │ │ andeq pc, r2, r0, asr #32 │ │ │ │ - blx fe84ba58 <__bss_end__@@Base+0xfe7ce370> │ │ │ │ + blx fe84ba58 <__bss_end__@@Base+0xfe7ce368> │ │ │ │ stmdami r3!, {ip, pc} │ │ │ │ rscscs r2, lr, #40, 6 @ 0xa0000000 │ │ │ │ orreq pc, r4, r4, lsl #2 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ tstpcs r1, r5, asr sp @ p-variant is OBSOLETE │ │ │ │ andlt r2, r4, ip │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt fed4d9dc <__bss_end__@@Base+0xfecd02f4> │ │ │ │ + blt fed4d9dc <__bss_end__@@Base+0xfecd02ec> │ │ │ │ rscscs r6, sl, #16384 @ 0x4000 │ │ │ │ teqcc r0, fp, lsl r8 │ │ │ │ @ instruction: 0xf8df4478 │ │ │ │ strtmi ip, [r3], -ip, rrx │ │ │ │ @ instruction: 0xf8dc44fc │ │ │ │ - b 13dfcf8 <__bss_end__@@Base+0x1362610> │ │ │ │ + b 13dfcf8 <__bss_end__@@Base+0x1362608> │ │ │ │ @ instruction: 0xf04c0c84 │ │ │ │ strls r0, [r0], #-1025 @ 0xfffffbff │ │ │ │ stmdbvs r1, {r0, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdami r5, {r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r3, [r8], #-360 @ 0xfffffe98 │ │ │ │ - blmi 5499c4 <__bss_end__@@Base+0x4cc2dc> │ │ │ │ + blmi 5499c4 <__bss_end__@@Base+0x4cc2d4> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ addeq r0, r0, r0, asr #1 │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ @ instruction: 0xf936f006 │ │ │ │ ldmdami r0, {r0, r1, r9, sl, lr} │ │ │ │ svcvs 0x00db22fd │ │ │ │ ldmdbvs r9, {r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xe7dc315c │ │ │ │ rscscs r6, fp, #16384 @ 0x4000 │ │ │ │ cmpcc ip, ip, lsl #16 │ │ │ │ @ instruction: 0xe7d64478 │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ ldrmi r2, [r0], -r0, lsl #4 │ │ │ │ bfi r4, r1, #12, #5 │ │ │ │ - andeq fp, r6, r4, lsl r6 │ │ │ │ - strdeq fp, [r6], -r0 │ │ │ │ + andeq fp, r6, ip, lsl r6 │ │ │ │ + strdeq fp, [r6], -r8 │ │ │ │ ldrdeq r6, [r3], -r8 │ │ │ │ muleq r3, ip, lr │ │ │ │ - muleq r6, r4, r5 │ │ │ │ + muleq r6, ip, r5 │ │ │ │ andeq r6, r3, sl, lsl #29 │ │ │ │ - andeq fp, r6, r4, ror r5 │ │ │ │ + andeq fp, r6, ip, ror r5 │ │ │ │ andeq r6, r3, r4, ror lr │ │ │ │ andeq r6, r3, r4, asr lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb66c74 <__bss_end__@@Base+0xfeae958c> │ │ │ │ + bl feb66c74 <__bss_end__@@Base+0xfeae9584> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ strcs r4, [r1], #-1543 @ 0xfffff9f9 │ │ │ │ @ instruction: 0xf7f64479 │ │ │ │ @ instruction: 0xb1b8eeca │ │ │ │ strcs r4, [ip], #-3597 @ 0xfffff1f3 │ │ │ │ @ instruction: 0x4635447e │ │ │ │ @@ -8209,96 +8209,96 @@ │ │ │ │ ldc 7, cr15, [r0], #-988 @ 0xfffffc24 │ │ │ │ mcrcc 1, 1, fp, cr8, cr0, {0} │ │ │ │ mvnsle r3, r1, lsl #24 │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ andeq r6, r3, r0, lsr lr │ │ │ │ muleq r5, ip, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb66ccc <__bss_end__@@Base+0xfeae95e4> │ │ │ │ + bl feb66ccc <__bss_end__@@Base+0xfeae95dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46080ff8 │ │ │ │ @ instruction: 0xffcaf7ff │ │ │ │ pop {r8, sp} │ │ │ │ @ instruction: 0xf7ff4008 │ │ │ │ svclt 0x0000ba33 │ │ │ │ mcrrlt 0, 2, pc, lr, cr12 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb66cf0 <__bss_end__@@Base+0xfeae9608> │ │ │ │ + bl feb66cf0 <__bss_end__@@Base+0xfeae9600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ ldc2 0, cr15, [r6, #-176] @ 0xffffff50 │ │ │ │ strtmi r4, [r8], -r4, lsl #12 │ │ │ │ ldc2l 0, cr15, [r6, #-176] @ 0xffffff50 │ │ │ │ ldrbtmi r4, [fp], #-2822 @ 0xfffff4fa │ │ │ │ ldrdcs pc, [r8, r3]! │ │ │ │ andle r4, r0, r2, lsr #5 │ │ │ │ @ instruction: 0xf8d3bd38 │ │ │ │ pop {r2, r5, r8} │ │ │ │ @ instruction: 0xf0154038 │ │ │ │ svclt 0x0000b8db │ │ │ │ - andeq fp, r6, lr, ror r4 │ │ │ │ - bmi 162738 <__bss_end__@@Base+0xe5050> │ │ │ │ + andeq fp, r6, r6, lsl #9 │ │ │ │ + bmi 162738 <__bss_end__@@Base+0xe5048> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdblt fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ stmiblt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svclt 0x00004770 │ │ │ │ muleq r4, r0, r8 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ blcs 29bb4 │ │ │ │ ldrbmi sp, [r0, -r0, lsl #20]! │ │ │ │ stmiblt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq sp, r5, r6, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb66d5c <__bss_end__@@Base+0xfeae9674> │ │ │ │ + bl feb66d5c <__bss_end__@@Base+0xfeae966c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {240} @ 0xf0 │ │ │ │ - blmi 5fbd70 <__bss_end__@@Base+0x57e688> │ │ │ │ + blmi 5fbd70 <__bss_end__@@Base+0x57e680> │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdblt fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf98af7ff │ │ │ │ @ instruction: 0xff8af7fd │ │ │ │ @ instruction: 0xf9c0f7f8 │ │ │ │ ldc2 7, cr15, [ip, #992] @ 0x3e0 │ │ │ │ stc2l 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ - blx feb4db7c <__bss_end__@@Base+0xfead0494> │ │ │ │ + blx feb4db7c <__bss_end__@@Base+0xfead048c> │ │ │ │ @ instruction: 0xffb4f7fc │ │ │ │ ldrbtmi r4, [fp], #-2830 @ 0xfffff4f2 │ │ │ │ blcs 29c00 │ │ │ │ @ instruction: 0xf7ffdb01 │ │ │ │ @ instruction: 0xf7faf9a9 │ │ │ │ @ instruction: 0xf02cfdc7 │ │ │ │ @ instruction: 0xf019fc37 │ │ │ │ - blmi 28ec4c <__bss_end__@@Base+0x211564> │ │ │ │ + blmi 28ec4c <__bss_end__@@Base+0x21155c> │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ @ instruction: 0xf0154618 │ │ │ │ - blmi 20ddf8 <__bss_end__@@Base+0x190710> │ │ │ │ + blmi 20ddf8 <__bss_end__@@Base+0x190708> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ bicscs pc, r4, r3, asr #17 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ andeq pc, r4, r0, asr r8 @ │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ muleq r5, sl, fp │ │ │ │ andeq r0, r0, r4, ror #22 │ │ │ │ - andeq fp, r6, lr, asr #7 │ │ │ │ + ldrdeq fp, [r6], -r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ @ instruction: 0x461eb0b1 │ │ │ │ strmi r4, [r7], -r8, lsl #27 │ │ │ │ ldrbtmi r9, [sp], #-515 @ 0xfffffdfd │ │ │ │ movwls r4, #19079 @ 0x4a87 │ │ │ │ ldrbtmi r4, [sl], #-2951 @ 0xfffff479 │ │ │ │ ldrdlt pc, [r8], #141 @ 0x8d @ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f932f │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ - blmi fe10f8d0 <__bss_end__@@Base+0xfe0921e8> │ │ │ │ - bmi fe0e1610 <__bss_end__@@Base+0xfe063f28> │ │ │ │ + blmi fe10f8d0 <__bss_end__@@Base+0xfe0921e0> │ │ │ │ + bmi fe0e1610 <__bss_end__@@Base+0xfe063f20> │ │ │ │ stmiapl r8!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf5004b82 │ │ │ │ @ instruction: 0x970871b2 │ │ │ │ @ instruction: 0xf8d29107 │ │ │ │ stmiapl ip!, {r2, r4, r9, ip}^ │ │ │ │ movwls r2, #41730 @ 0xa302 │ │ │ │ @ instruction: 0x53bcf504 │ │ │ │ @@ -8317,19 +8317,19 @@ │ │ │ │ andsne pc, r8, #13762560 @ 0xd20000 │ │ │ │ cdpeq 0, 0, cr15, cr8, cr15, {2} │ │ │ │ @ instruction: 0xf8d258eb │ │ │ │ andsls r2, r4, #28, 4 @ 0xc0000001 │ │ │ │ adceq pc, r3, #-1073741824 @ 0xc0000000 │ │ │ │ tstls r3, #1744830466 @ 0x68000002 │ │ │ │ tstls r2, r7, lsl #6 │ │ │ │ - bmi 1af44c0 <__bss_end__@@Base+0x1a76dd8> │ │ │ │ + bmi 1af44c0 <__bss_end__@@Base+0x1a76dd0> │ │ │ │ ldrbtmi r2, [sl], #-296 @ 0xfffffed8 │ │ │ │ andcs pc, r8, #1024 @ 0x400 │ │ │ │ bicslt r6, r9, r1, asr r9 │ │ │ │ - bl 37a14c <__bss_end__@@Base+0x2fca64> │ │ │ │ + bl 37a14c <__bss_end__@@Base+0x2fca5c> │ │ │ │ bl 5239c │ │ │ │ stmdbmi r4!, {r1, r2, r3, r6, r7, r9, fp}^ │ │ │ │ ldclne 6, cr4, [lr, #-728] @ 0xfffffd28 │ │ │ │ tstls r5, r9, ror #16 │ │ │ │ @ instruction: 0x46631d19 │ │ │ │ ldmibvs r1, {r2, r3, r7, r9, sl, lr} │ │ │ │ eorne pc, r0, r9, asr #17 │ │ │ │ @@ -8355,54 +8355,54 @@ │ │ │ │ @ instruction: 0xf84e2301 │ │ │ │ @ instruction: 0xf84c3ca0 │ │ │ │ @ instruction: 0xf7f73ca0 │ │ │ │ strmi lr, [r1], -ip, lsl #28 │ │ │ │ stmdavc r3, {r4, r8, ip, sp, pc} │ │ │ │ cmnle r8, r0, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2889 @ 0xfffff4b7 │ │ │ │ - blmi 1269d78 <__bss_end__@@Base+0x11ec690> │ │ │ │ - beq 74c14c <__bss_end__@@Base+0x6cea64> │ │ │ │ + blmi 1269d78 <__bss_end__@@Base+0x11ec688> │ │ │ │ + beq 74c14c <__bss_end__@@Base+0x6cea5c> │ │ │ │ @ instruction: 0xf8554638 │ │ │ │ - blmi 11f3d2c <__bss_end__@@Base+0x1176644> │ │ │ │ + blmi 11f3d2c <__bss_end__@@Base+0x117663c> │ │ │ │ strls r5, [r1], -fp, ror #17 │ │ │ │ @ instruction: 0xf8d9681a │ │ │ │ @ instruction: 0xf8cd3000 │ │ │ │ @ instruction: 0xf7f6a000 │ │ │ │ stmdbmi r3, {r1, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d94606 │ │ │ │ @ instruction: 0xf8df0000 │ │ │ │ ldrbtmi r9, [r9], #-264 @ 0xfffffef8 │ │ │ │ @ instruction: 0xf7f62200 │ │ │ │ ldrbtmi lr, [r9], #3258 @ 0xcba │ │ │ │ andcs r6, r0, #11456 @ 0x2cc0 │ │ │ │ @ instruction: 0xf8c9493e │ │ │ │ ldrbtmi r0, [r9], #-544 @ 0xfffffde0 │ │ │ │ @ instruction: 0xf7f76858 │ │ │ │ - blmi f49dd4 <__bss_end__@@Base+0xecc6ec> │ │ │ │ + blmi f49dd4 <__bss_end__@@Base+0xecc6e4> │ │ │ │ strmi r9, [r1], -r0, lsl #14 │ │ │ │ @ instruction: 0x4630447b │ │ │ │ eorcs pc, r0, #14221312 @ 0xd90000 │ │ │ │ mcrr 7, 15, pc, ip, cr7 @ │ │ │ │ svceq 0x0000f1bb │ │ │ │ - blls 143dc8 <__bss_end__@@Base+0xc66e0> │ │ │ │ + blls 143dc8 <__bss_end__@@Base+0xc66d8> │ │ │ │ strpl pc, [pc], #-1284 @ fd78 │ │ │ │ movwcs r9, #4874 @ 0x130a │ │ │ │ strtcc r9, [r0], #-776 @ 0xfffffcf8 │ │ │ │ strls r9, [r7], #-2819 @ 0xfffff4fd │ │ │ │ strls r3, [r9], #-3208 @ 0xfffff378 │ │ │ │ ldrbmi fp, [r2], -r3, lsr #22 │ │ │ │ movwcs r4, #9785 @ 0x2639 │ │ │ │ @ instruction: 0xf7f74630 │ │ │ │ @ instruction: 0xf8cbe972 │ │ │ │ @ instruction: 0xf7f60000 │ │ │ │ - blmi b4b2b8 <__bss_end__@@Base+0xacdbd0> │ │ │ │ + blmi b4b2b8 <__bss_end__@@Base+0xacdbc8> │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ movwcc pc, #35586 @ 0x8b02 @ │ │ │ │ ldrbtmi r4, [sl], #-2602 @ 0xfffff5d6 │ │ │ │ - blmi 668628 <__bss_end__@@Base+0x5eaf40> │ │ │ │ + blmi 668628 <__bss_end__@@Base+0x5eaf38> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrtmi sp, [r0], -r3, lsr #2 │ │ │ │ pop {r0, r4, r5, ip, sp, pc} │ │ │ │ @ instruction: 0x26078ff0 │ │ │ │ stceq 0, cr15, [r6], {79} @ 0x4f │ │ │ │ @@ -8412,51 +8412,51 @@ │ │ │ │ ldrsbteq pc, [r0], r9 @ │ │ │ │ stmiapl fp!, {r0, r3, r4, r5, r9, sl, lr}^ │ │ │ │ andcc lr, fp, sp, asr #19 │ │ │ │ ldrtmi r2, [r0], -r3, lsl #6 │ │ │ │ stmdb r6, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorcs r4, r8, #26624 @ 0x6800 │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ - blx a0fe6 <__bss_end__@@Base+0x238fe> │ │ │ │ + blx a0fe6 <__bss_end__@@Base+0x238f6> │ │ │ │ subsvs r3, r8, #8, 6 @ 0x20000000 │ │ │ │ - blmi 609d34 <__bss_end__@@Base+0x58c64c> │ │ │ │ + blmi 609d34 <__bss_end__@@Base+0x58c644> │ │ │ │ andsvs r4, r8, fp, ror r4 │ │ │ │ @ instruction: 0xf7f7e785 │ │ │ │ svclt 0x0000e9d4 │ │ │ │ andeq pc, r4, sl, asr #15 │ │ │ │ andeq pc, r4, r2, asr #15 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - andeq fp, r6, r4, ror r3 │ │ │ │ + andeq fp, r6, ip, ror r3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq lr, r5, sl, lsr #19 │ │ │ │ - @ instruction: 0x0006b2b2 │ │ │ │ + @ instruction: 0x0006b2ba │ │ │ │ andeq r6, r3, r2, lsr #22 │ │ │ │ andeq lr, r5, sl, lsr #22 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r5, r3, r6, asr #32 │ │ │ │ - andeq fp, r6, lr, lsr r2 │ │ │ │ + andeq fp, r6, r6, asr #4 │ │ │ │ andeq r5, r3, r6, asr #32 │ │ │ │ @ instruction: 0xfffffd61 │ │ │ │ andeq lr, r5, r6, lsl #17 │ │ │ │ andeq pc, r4, lr, lsl #12 │ │ │ │ andeq lr, r5, r4, lsr r8 │ │ │ │ andeq lr, r5, r8, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb67068 <__bss_end__@@Base+0xfeae9980> │ │ │ │ + bl feb67068 <__bss_end__@@Base+0xfeae9978> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46080ff8 │ │ │ │ ldc2l 7, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ pop {r0, r8, sp} │ │ │ │ @ instruction: 0xf7ff4008 │ │ │ │ svclt 0x0000b865 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb67088 <__bss_end__@@Base+0xfeae99a0> │ │ │ │ + bl feb67088 <__bss_end__@@Base+0xfeae9998> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addslt r0, r3, r8, lsr #31 │ │ │ │ teqp r8, pc @ @ p-variant is OBSOLETE │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ ldrbtmi r4, [lr], #3149 @ 0xc4d │ │ │ │ stmib sp, {r0, r2, r3, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi ip, [ip], #-3083 @ 0xfffff3f5 │ │ │ │ @@ -8465,76 +8465,76 @@ │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ @ instruction: 0xf04fc044 │ │ │ │ @ instruction: 0xf8df0c00 │ │ │ │ stmiapl r2!, {r2, r5, r8, lr, pc} │ │ │ │ strmi r9, [sl], -r9, lsl #4 │ │ │ │ stmiapl r3!, {r0, r9, sl, lr}^ │ │ │ │ - blge 334ae4 <__bss_end__@@Base+0x2b73fc> │ │ │ │ - blls 274ae4 <__bss_end__@@Base+0x1f73fc> │ │ │ │ + blge 334ae4 <__bss_end__@@Base+0x2b73f4> │ │ │ │ + blls 274ae4 <__bss_end__@@Base+0x1f73f4> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmdami r3, {r2, ip, pc}^ │ │ │ │ andls r5, r3, r0, lsr #16 │ │ │ │ andls sl, r2, fp, lsl #16 │ │ │ │ stmdapl r0!, {r0, r6, fp, lr} │ │ │ │ stmdage sl, {r0, ip, pc} │ │ │ │ stmdami r0, {ip, pc}^ │ │ │ │ @ instruction: 0xf7f74478 │ │ │ │ stmdacs r2, {r2, r3, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d063 │ │ │ │ stmdacs r1, {r1} │ │ │ │ stcls 0, cr13, [sl, #-252] @ 0xffffff04 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ @ instruction: 0x4603fdb3 │ │ │ │ - bls 33cc4c <__bss_end__@@Base+0x2bf564> │ │ │ │ + bls 33cc4c <__bss_end__@@Base+0x2bf55c> │ │ │ │ suble r2, ip, r0, lsl #20 │ │ │ │ vhadd.s8 d25, d0, d9 │ │ │ │ ldmdavs r0, {r0, r1, r2, r7, r8, ip, sp}^ │ │ │ │ @ instruction: 0xf7f6aa0d │ │ │ │ - blls 28b988 <__bss_end__@@Base+0x20e2a0> │ │ │ │ + blls 28b988 <__bss_end__@@Base+0x20e298> │ │ │ │ stcle 8, cr2, [r8, #-0] │ │ │ │ eorcs r4, r8, r2, lsr sl │ │ │ │ ldrbtmi r9, [sl], #-2317 @ 0xfffff6f3 │ │ │ │ andcs pc, r3, #0, 22 │ │ │ │ stmdbls pc, {r0, r4, r7, r8, sp, lr} @ │ │ │ │ - bmi be867c <__bss_end__@@Base+0xb6af94> │ │ │ │ + bmi be867c <__bss_end__@@Base+0xb6af8c> │ │ │ │ ldrbtmi r2, [sl], #-296 @ 0xfffffed8 │ │ │ │ tstpcs r3, r1, lsl #22 @ p-variant is OBSOLETE │ │ │ │ cmplt sl, #9043968 @ 0x8a0000 │ │ │ │ strmi r6, [sp], -r8, lsl #20 │ │ │ │ @ instruction: 0xf9b1b340 │ │ │ │ @ instruction: 0xf9b1201c │ │ │ │ movwls r1, #36888 @ 0x9018 │ │ │ │ ldc 7, cr15, [sl], #984 @ 0x3d8 │ │ │ │ - blls 25875c <__bss_end__@@Base+0x1db074> │ │ │ │ + blls 25875c <__bss_end__@@Base+0x1db06c> │ │ │ │ eor r6, r4, sl, ror #2 │ │ │ │ strtmi r4, [r8], -r5, lsr #18 │ │ │ │ @ instruction: 0xf7f74479 │ │ │ │ strhlt lr, [r0, #-180] @ 0xffffff4c │ │ │ │ strtmi r4, [fp], -r3, lsr #16 │ │ │ │ tstcs r1, r3, lsr #20 │ │ │ │ stmdapl r0!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7f66800 │ │ │ │ - blmi 88b960 <__bss_end__@@Base+0x80e278> │ │ │ │ + blmi 88b960 <__bss_end__@@Base+0x80e270> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 522808 <__bss_end__@@Base+0x4a5120> │ │ │ │ + blmi 522808 <__bss_end__@@Base+0x4a5118> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 469ff8 <__bss_end__@@Base+0x3ec910> │ │ │ │ + blls 469ff8 <__bss_end__@@Base+0x3ec908> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r6, r0, lsl #6 │ │ │ │ ldclt 0, cr11, [r0, #-76]! @ 0xffffffb4 │ │ │ │ eorcs r4, r8, fp, lsl sl │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ andcs pc, r3, #0, 22 │ │ │ │ ldmdami r9, {r0, r4, r6, r8, sp, lr} │ │ │ │ ldrbtmi r9, [r8], #-2315 @ 0xfffff6f5 │ │ │ │ @ instruction: 0xf0189309 │ │ │ │ strmi pc, [r1], -r3, lsr #27 │ │ │ │ @ instruction: 0xf7fe9809 │ │ │ │ - blmi 58fed4 <__bss_end__@@Base+0x5127ec> │ │ │ │ + blmi 58fed4 <__bss_end__@@Base+0x5127e4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f7e7de │ │ │ │ svclt 0x0000e8f4 │ │ │ │ andeq pc, r4, lr, lsl r5 @ │ │ │ │ andeq pc, r4, r6, lsl r5 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -8550,41 +8550,41 @@ │ │ │ │ andeq r6, r3, r8, asr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq pc, r4, r0, lsr r4 @ │ │ │ │ andeq lr, r5, r6, lsl #13 │ │ │ │ andeq r6, r3, sl, lsl #18 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb67220 <__bss_end__@@Base+0xfeae9b38> │ │ │ │ + bl feb67220 <__bss_end__@@Base+0xfeae9b30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r8], r8 │ │ │ │ ldrsbt pc, [r4], #-143 @ 0xffffff71 @ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrbtmi r4, [lr], #3100 @ 0xc1c │ │ │ │ ldrsbtgt pc, [r0], #-143 @ 0xffffff71 @ │ │ │ │ ldrbtmi r9, [ip], #-518 @ 0xfffffdfa │ │ │ │ - blmi 7228ac <__bss_end__@@Base+0x6a51c4> │ │ │ │ + blmi 7228ac <__bss_end__@@Base+0x6a51bc> │ │ │ │ andcs pc, r2, lr, asr r8 @ │ │ │ │ andls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf854460a │ │ │ │ @ instruction: 0xf8df100c │ │ │ │ stmiapl r3!, {r5, r6, lr, pc}^ │ │ │ │ - blge 1b4c70 <__bss_end__@@Base+0x137588> │ │ │ │ + blge 1b4c70 <__bss_end__@@Base+0x137580> │ │ │ │ strmi r9, [r1], -r2, lsl #2 │ │ │ │ - blls 174c68 <__bss_end__@@Base+0xf7580> │ │ │ │ + blls 174c68 <__bss_end__@@Base+0xf7578> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ ldmdami r3, {ip, pc} │ │ │ │ @ instruction: 0xf7f74478 │ │ │ │ stmdacs r2, {r2, r3, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ - blmi 4840b0 <__bss_end__@@Base+0x4069c8> │ │ │ │ + blmi 4840b0 <__bss_end__@@Base+0x4069c0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2e28c0 <__bss_end__@@Base+0x2651d8> │ │ │ │ + blmi 2e28c0 <__bss_end__@@Base+0x2651d0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1ea0f0 <__bss_end__@@Base+0x16ca08> │ │ │ │ + blls 1ea0f0 <__bss_end__@@Base+0x16ca00> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-32] @ 0xffffffe0 │ │ │ │ stmiapl r3!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stm r8, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq pc, r4, r6, lsl #7 │ │ │ │ @@ -8594,28 +8594,28 @@ │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ muleq r0, r4, sl │ │ │ │ muleq r3, r0, r8 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq pc, r4, r8, lsr r3 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorcs r4, r8, #3072 @ 0xc00 │ │ │ │ - blx a12be <__bss_end__@@Base+0x23bd6> │ │ │ │ + blx a12be <__bss_end__@@Base+0x23bce> │ │ │ │ ldmvs r8, {r8, r9, ip, sp} │ │ │ │ svclt 0x00004770 │ │ │ │ andeq lr, r5, ip, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb672e4 <__bss_end__@@Base+0xfeae9bfc> │ │ │ │ + bl feb672e4 <__bss_end__@@Base+0xfeae9bf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 8940ac <__bss_end__@@Base+0x8169c4> │ │ │ │ + blmi 8940ac <__bss_end__@@Base+0x8169bc> │ │ │ │ ldrbtmi r4, [fp], #-2594 @ 0xfffff5de │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7feb90b │ │ │ │ @ instruction: 0xf7fbfec7 │ │ │ │ @ instruction: 0xf7fef825 │ │ │ │ - blmi 7cf2d0 <__bss_end__@@Base+0x751be8> │ │ │ │ + blmi 7cf2d0 <__bss_end__@@Base+0x751be0> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ blle 5ad0c │ │ │ │ mcr2 7, 7, pc, cr14, cr14, {7} @ │ │ │ │ strcs r4, [r1], #-3355 @ 0xfffff2e5 │ │ │ │ @ instruction: 0xf8d5447d │ │ │ │ eorvs r0, ip, r4, asr #1 │ │ │ │ @ instruction: 0xf0400080 │ │ │ │ @@ -8631,27 +8631,27 @@ │ │ │ │ blcs 2adf4 │ │ │ │ @ instruction: 0x4620d0f8 │ │ │ │ strcc r2, [r1], #-257 @ 0xfffffeff │ │ │ │ mrc2 7, 7, pc, cr10, cr14, {7} │ │ │ │ stccs 5, cr3, [sp], {40} @ 0x28 │ │ │ │ @ instruction: 0xf04fd1f4 │ │ │ │ @ instruction: 0xf7fd30ff │ │ │ │ - blmi 28fce8 <__bss_end__@@Base+0x212600> │ │ │ │ + blmi 28fce8 <__bss_end__@@Base+0x2125f8> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ pop {r2, r3, r6, r7} │ │ │ │ @ instruction: 0xf7fd4038 │ │ │ │ svclt 0x0000bed9 │ │ │ │ andeq pc, r4, sl, asr #5 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ andeq sp, r5, r4, lsr #12 │ │ │ │ - andeq sl, r6, r0, ror lr │ │ │ │ + andeq sl, r6, r8, ror lr │ │ │ │ strdeq lr, [r5], -r8 │ │ │ │ - andeq sl, r6, r0, lsr #28 │ │ │ │ + andeq sl, r6, r8, lsr #28 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb67394 <__bss_end__@@Base+0xfeae9cac> │ │ │ │ + bl feb67394 <__bss_end__@@Base+0xfeae9ca4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sp, #-928] @ 0xfffffc60 │ │ │ │ @ instruction: 0xf8d5447d │ │ │ │ movtlt r3, #12740 @ 0x31c4 │ │ │ │ asrscc pc, r5 @ @ │ │ │ │ vldrle d2, [pc, #-0] @ 101ac │ │ │ │ ldrdvs pc, [ip, r5]! │ │ │ │ @@ -8675,19 +8675,19 @@ │ │ │ │ stcmi 1, cr2, [r8], {196} @ 0xc4 │ │ │ │ @ instruction: 0xf8d4447c │ │ │ │ stmdblt r0, {r6, r7, r8} │ │ │ │ @ instruction: 0xf7febdf8 │ │ │ │ movwcs pc, #2103 @ 0x837 @ │ │ │ │ biccc pc, r0, r4, asr #17 │ │ │ │ svclt 0x0000bdf8 │ │ │ │ - andeq sl, r6, r8, ror #27 │ │ │ │ + strdeq sl, [r6], -r0 │ │ │ │ + muleq r6, ip, sp │ │ │ │ muleq r6, r4, sp │ │ │ │ - andeq sl, r6, ip, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb67424 <__bss_end__@@Base+0xfeae9d3c> │ │ │ │ + bl feb67424 <__bss_end__@@Base+0xfeae9d34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fc8 │ │ │ │ umulllt lr, fp, ip, r0 │ │ │ │ ldrbtmi r4, [lr], #2598 @ 0xa26 │ │ │ │ @ instruction: 0xf8df4c26 │ │ │ │ ldrbtmi ip, [ip], #-156 @ 0xffffff64 │ │ │ │ @ instruction: 0xf85e4b26 │ │ │ │ @@ -8696,114 +8696,114 @@ │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ stmdage r8, {r0, r1, ip, pc} │ │ │ │ stmdage r7, {r1, ip, pc} │ │ │ │ ldmdami pc, {ip, pc} @ │ │ │ │ ldrbtmi r9, [r8], #-769 @ 0xfffffcff │ │ │ │ - bl fec4e244 <__bss_end__@@Base+0xfebd0b5c> │ │ │ │ + bl fec4e244 <__bss_end__@@Base+0xfebd0b54> │ │ │ │ andsle r2, r7, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, r2, r1, lsl #16 │ │ │ │ @ instruction: 0xf7f79807 │ │ │ │ - blmi 68b1b4 <__bss_end__@@Base+0x60dacc> │ │ │ │ + blmi 68b1b4 <__bss_end__@@Base+0x60dac4> │ │ │ │ andcs r4, r0, r1, lsl #12 │ │ │ │ movwls r5, #22755 @ 0x58e3 │ │ │ │ @ instruction: 0xf02c461a │ │ │ │ @ instruction: 0x4605f9db │ │ │ │ @ instruction: 0xf7f79808 │ │ │ │ strmi lr, [r3], -r2, asr #23 │ │ │ │ adcvs r2, fp, r1 │ │ │ │ @ instruction: 0xffecf7fd │ │ │ │ stmiapl r3!, {r0, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 46a304 <__bss_end__@@Base+0x3ecc1c> │ │ │ │ + bmi 46a304 <__bss_end__@@Base+0x3ecc14> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, fp, r5, lsl #2 │ │ │ │ - blmi 33f77c <__bss_end__@@Base+0x2c2094> │ │ │ │ + blmi 33f77c <__bss_end__@@Base+0x2c208c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f6e7ef │ │ │ │ svclt 0x0000ef76 │ │ │ │ andeq pc, r4, r6, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq pc, r4, lr, ror r1 @ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r6, r3, r6, lsr #13 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq pc, r4, r2, lsl r1 @ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb674f8 <__bss_end__@@Base+0xfeae9e10> │ │ │ │ + bl feb674f8 <__bss_end__@@Base+0xfeae9e08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {240} @ 0xf0 │ │ │ │ - blmi 53c50c <__bss_end__@@Base+0x4bee24> │ │ │ │ + blmi 53c50c <__bss_end__@@Base+0x4bee1c> │ │ │ │ ldrbtmi r4, [ip], #-1546 @ 0xfffff9f6 │ │ │ │ ldmdami r3, {r0, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7f79301 │ │ │ │ stmdacs r2, {r1, r3, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00f │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdami lr, {r4, ip, lr, pc} │ │ │ │ - blmi 398b98 <__bss_end__@@Base+0x31b4b0> │ │ │ │ + blmi 398b98 <__bss_end__@@Base+0x31b4a8> │ │ │ │ ldrbtmi r4, [fp], #-1144 @ 0xfffffb88 │ │ │ │ ldrdeq lr, [fp, #-144]! @ 0xffffff70 │ │ │ │ - bl ce30c <__bss_end__@@Base+0x50c24> │ │ │ │ + bl ce30c <__bss_end__@@Base+0x50c1c> │ │ │ │ @ instruction: 0xf7fd2001 │ │ │ │ - blmi 2d01b0 <__bss_end__@@Base+0x252ac8> │ │ │ │ + blmi 2d01b0 <__bss_end__@@Base+0x252ac0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ stmiapl r3!, {r3, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r2, r8, lsl r8 │ │ │ │ svclt 0x0000bd10 │ │ │ │ strheq pc, [r4], -r2 @ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r6, r3, sl, lsl #12 │ │ │ │ - andeq sl, r6, ip, asr ip │ │ │ │ + andeq sl, r6, r4, ror #24 │ │ │ │ @ instruction: 0xffffee03 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb67574 <__bss_end__@@Base+0xfeae9e8c> │ │ │ │ + bl feb67574 <__bss_end__@@Base+0xfeae9e84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt lr, r8, r4, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2592 @ 0xa20 │ │ │ │ @ instruction: 0xf8df4c20 │ │ │ │ ldrbtmi ip, [ip], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xf85e4b20 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r6, lsl #16 │ │ │ │ - blls e2414 <__bss_end__@@Base+0x64d2c> │ │ │ │ + blls e2414 <__bss_end__@@Base+0x64d24> │ │ │ │ @ instruction: 0xf7f74478 │ │ │ │ stmdacs r2, {r1, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00c │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals r6, {r0, r1, r2, r4, ip, lr, pc} │ │ │ │ @ instruction: 0xf02ca905 │ │ │ │ stmdacs r0, {r0, r2, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdals r5, {r0, r4, r8, r9, fp, ip, lr, pc} │ │ │ │ ldrmi r6, [r8, r3, asr #16] │ │ │ │ stmiapl r3!, {r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 42a43c <__bss_end__@@Base+0x3acd54> │ │ │ │ + bmi 42a43c <__bss_end__@@Base+0x3acd4c> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r8, r5, lsl #2 │ │ │ │ - blmi 2ff834 <__bss_end__@@Base+0x28214c> │ │ │ │ + blmi 2ff834 <__bss_end__@@Base+0x282144> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f6e7ef │ │ │ │ svclt 0x0000eeda │ │ │ │ andeq pc, r4, r6, lsr r0 @ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq pc, r4, lr, lsr #32 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @@ -8827,15 +8827,15 @@ │ │ │ │ strbmi r4, [r0], -r5, lsl #12 │ │ │ │ svc 0x00fef7f6 │ │ │ │ @ instruction: 0xf7f64628 │ │ │ │ adcmi lr, r7, #10, 30 @ 0x28 │ │ │ │ pop {r0, r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ svclt 0x000081f0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb67674 <__bss_end__@@Base+0xfeae9f8c> │ │ │ │ + bl feb67674 <__bss_end__@@Base+0xfeae9f84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0f90 │ │ │ │ strmi ip, [r5], -ip, rrx │ │ │ │ ldmdami sl, {r1, r2, r9, sl, lr} │ │ │ │ mrc 4, 5, r4, cr7, cr12, {7} │ │ │ │ addslt r0, r8, r0, asr #21 │ │ │ │ tstcs r1, r8, lsl fp │ │ │ │ @@ -8847,98 +8847,98 @@ │ │ │ │ @ instruction: 0xf7f7a803 │ │ │ │ @ instruction: 0x4628e9f8 │ │ │ │ ldmdb lr!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi sl, [r5], -r3, lsl #18 │ │ │ │ stmdb ip, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4628b970 │ │ │ │ ldc 7, cr15, [r0, #984]! @ 0x3d8 │ │ │ │ - blmi 2a2cf4 <__bss_end__@@Base+0x22560c> │ │ │ │ + blmi 2a2cf4 <__bss_end__@@Base+0x225604> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 5ea534 <__bss_end__@@Base+0x56ce4c> │ │ │ │ + blls 5ea534 <__bss_end__@@Base+0x56ce44> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ ldcllt 0, cr11, [r0, #-96]! @ 0xffffffa0 │ │ │ │ ldrtmi sl, [r0], -r3, lsl #18 │ │ │ │ ldmib ip!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f6e7eb │ │ │ │ svclt 0x0000ee66 │ │ │ │ andeq lr, r4, r4, lsr pc │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r3, r2, lsr #9 │ │ │ │ strdeq lr, [r4], -r4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb67700 <__bss_end__@@Base+0xfeaea018> │ │ │ │ + bl feb67700 <__bss_end__@@Base+0xfeaea010> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ umullslt r0, r8, r0, pc @ │ │ │ │ strmi r4, [r6], -r5, lsl #12 │ │ │ │ - blmi 5e2568 <__bss_end__@@Base+0x564e80> │ │ │ │ + blmi 5e2568 <__bss_end__@@Base+0x564e78> │ │ │ │ tstls r0, r0, asr r2 │ │ │ │ ldmdbmi r6, {r3, r4, r5, r6, sl, lr} │ │ │ │ stmdapl r1, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs r9, {r0, r1, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f9117 │ │ │ │ mrscs r0, (UNDEF: 17) │ │ │ │ ldmib r6!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f64628 │ │ │ │ stmdbge r3, {r1, r2, r3, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f74605 │ │ │ │ ldmdblt r0!, {r2, r3, r6, r7, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f64628 │ │ │ │ - bmi 34bb04 <__bss_end__@@Base+0x2ce41c> │ │ │ │ + bmi 34bb04 <__bss_end__@@Base+0x2ce414> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r8, r6, lsl #2 │ │ │ │ stmdbge r3, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f74630 │ │ │ │ @ instruction: 0xe7ebe9bc │ │ │ │ mcr 7, 1, pc, cr4, cr6, {7} @ │ │ │ │ andeq lr, r4, r4, lsr #29 │ │ │ │ @ instruction: 0x000391b8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq lr, r4, r2, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb67780 <__bss_end__@@Base+0xfeaea098> │ │ │ │ + bl feb67780 <__bss_end__@@Base+0xfeaea090> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 6d4328 <__bss_end__@@Base+0x656c40> │ │ │ │ - blmi 6fc81c <__bss_end__@@Base+0x67f134> │ │ │ │ + bmi 6d4328 <__bss_end__@@Base+0x656c38> │ │ │ │ + blmi 6fc81c <__bss_end__@@Base+0x67f12c> │ │ │ │ ldrbtmi r2, [sl], #-256 @ 0xffffff00 │ │ │ │ ldrbtmi r4, [r8], #-2074 @ 0xfffff7e6 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9323 │ │ │ │ @ instruction: 0xf7f60300 │ │ │ │ tstlt r8, r2, ror fp │ │ │ │ bleq 4c068 │ │ │ │ - b 9ce584 <__bss_end__@@Base+0x950e9c> │ │ │ │ + b 9ce584 <__bss_end__@@Base+0x950e94> │ │ │ │ andscs r4, r5, r4, lsl r9 │ │ │ │ @ instruction: 0xf7f64479 │ │ │ │ strbtmi lr, [sl], -r4, ror #16 │ │ │ │ andscs r2, r5, r0, lsl #2 │ │ │ │ svc 0x0008f7f6 │ │ │ │ - blle 21a5c4 <__bss_end__@@Base+0x19cedc> │ │ │ │ + blle 21a5c4 <__bss_end__@@Base+0x19ced4> │ │ │ │ andcs r9, r0, #33792 @ 0x8400 │ │ │ │ andscs r4, r5, r9, ror #12 │ │ │ │ orrpl pc, r0, #35 @ 0x23 │ │ │ │ @ instruction: 0xf7f69321 │ │ │ │ - bmi 30c1d0 <__bss_end__@@Base+0x28eae8> │ │ │ │ + bmi 30c1d0 <__bss_end__@@Base+0x28eae0> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xf7f6bd10 │ │ │ │ svclt 0x0000ede0 │ │ │ │ andeq lr, r4, sl, lsr #28 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r3, r6, ror r8 │ │ │ │ @ instruction: 0xffffffc5 │ │ │ │ ldrdeq lr, [r4], -lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb67810 <__bss_end__@@Base+0xfeaea128> │ │ │ │ + bl feb67810 <__bss_end__@@Base+0xfeaea120> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ umulllt ip, r3, r0, r0 │ │ │ │ andcs r4, r1, #35840 @ 0x8c00 │ │ │ │ @ instruction: 0x466944fc │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf85c4c21 │ │ │ │ @@ -8946,30 +8946,30 @@ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldcl 7, cr15, [ip, #-984] @ 0xfffffc28 │ │ │ │ @ instruction: 0xf0139b00 │ │ │ │ andle r0, r4, pc, ror r3 │ │ │ │ vcgt.u8 d19, d3, d1 │ │ │ │ blcs 11364 │ │ │ │ - blmi 687ab0 <__bss_end__@@Base+0x60a3c8> │ │ │ │ + blmi 687ab0 <__bss_end__@@Base+0x60a3c0> │ │ │ │ andgt pc, r3, r4, asr r8 @ │ │ │ │ ldrsbtcc pc, [r0], #140 @ 0x8c @ │ │ │ │ vldrle d2, [r1, #-0] │ │ │ │ ldrdcc pc, [ip], #140 @ 0x8c @ │ │ │ │ submi r2, r4, #0, 4 │ │ │ │ ldmvs sp, {r0, r8, sp}^ │ │ │ │ tstcc ip, #268435456 @ 0x10000000 │ │ │ │ svclt 0x00044285 │ │ │ │ ldcmi 8, cr15, [r0], {67} @ 0x43 │ │ │ │ smlabtne r4, ip, r8, pc @ │ │ │ │ ldrsbtpl pc, [r0], #140 @ 0x8c @ │ │ │ │ ldclle 2, cr4, [r2], #596 @ 0x254 │ │ │ │ andscs r4, r1, sp, lsl #18 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ - bmi 34c674 <__bss_end__@@Base+0x2cef8c> │ │ │ │ + bmi 34c674 <__bss_end__@@Base+0x2cef84> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r3, r1, lsl #2 │ │ │ │ @ instruction: 0xf7f6bd30 │ │ │ │ svclt 0x0000ed86 │ │ │ │ @@ -8988,60 +8988,60 @@ │ │ │ │ movwls r4, #1561 @ 0x619 │ │ │ │ mrc 7, 0, APSR_nzcv, cr8, cr6, {7} │ │ │ │ ldmib sp, {r7, r8, fp, ip, sp, pc}^ │ │ │ │ andcs r3, r1, r0, lsl #4 │ │ │ │ @ instruction: 0xb1635c9b │ │ │ │ @ instruction: 0xf7f69300 │ │ │ │ blls 4c03c │ │ │ │ - bl aa700 <__bss_end__@@Base+0x2d018> │ │ │ │ + bl aa700 <__bss_end__@@Base+0x2d010> │ │ │ │ ldmdavc sl, {r0, r1, r6, r8, r9}^ │ │ │ │ subne pc, r0, r2, asr #7 │ │ │ │ stclt 0, cr11, [r0, #-12] │ │ │ │ andlt r2, r3, r0 │ │ │ │ ldrmi fp, [r0], -r0, lsl #26 │ │ │ │ svclt 0x00004770 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ - bmi 9e1f80 <__bss_end__@@Base+0x964898> │ │ │ │ - blmi 9e2188 <__bss_end__@@Base+0x964aa0> │ │ │ │ + bmi 9e1f80 <__bss_end__@@Base+0x964890> │ │ │ │ + blmi 9e2188 <__bss_end__@@Base+0x964a98> │ │ │ │ stcmi 4, cr4, [r7, #-488]! @ 0xfffffe18 │ │ │ │ strmi fp, [lr], -r4, lsl #1 │ │ │ │ strmi r2, [r4], -pc, lsr #2 │ │ │ │ ldrbtmi r5, [sp], #-2259 @ 0xfffff72d │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldm r0!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mcrrne 1, 0, fp, r4, cr0 │ │ │ │ stmiapl fp!, {r5, r8, r9, fp, lr}^ │ │ │ │ mulsle pc, lr, r2 @ │ │ │ │ stmiapl fp!, {r0, r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ mulle ip, lr, r2 │ │ │ │ - blmi 6a2fd4 <__bss_end__@@Base+0x6258ec> │ │ │ │ + blmi 6a2fd4 <__bss_end__@@Base+0x6258e4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls ea7cc <__bss_end__@@Base+0x6d0e4> │ │ │ │ + blls ea7cc <__bss_end__@@Base+0x6d0dc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1260300 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ - blls 2b0f34 <__bss_end__@@Base+0x23384c> │ │ │ │ + blls 2b0f34 <__bss_end__@@Base+0x233844> │ │ │ │ strtmi r4, [r0], -r9, ror #12 │ │ │ │ stmdavc r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf013b9d3 │ │ │ │ strbmi pc, [r0], -r9, ror #19 @ │ │ │ │ - bl fe9ce760 <__bss_end__@@Base+0xfe951078> │ │ │ │ + bl fe9ce760 <__bss_end__@@Base+0xfe951070> │ │ │ │ @ instruction: 0xf7f64638 │ │ │ │ @ instruction: 0xe7e3ea76 │ │ │ │ strbtmi r9, [r9], -sl, lsl #22 │ │ │ │ stmib sp, {r5, r9, sl, lr}^ │ │ │ │ stmdblt r3, {fp, ip, sp, lr}^ │ │ │ │ - blx 104c7ee <__bss_end__@@Base+0xfcf106> │ │ │ │ + blx 104c7ee <__bss_end__@@Base+0xfcf0fe> │ │ │ │ @ instruction: 0xf7f64640 │ │ │ │ ldrtmi lr, [r8], -r6, ror #25 │ │ │ │ - b 19ce784 <__bss_end__@@Base+0x195109c> │ │ │ │ + b 19ce784 <__bss_end__@@Base+0x1951094> │ │ │ │ @ instruction: 0xf013e7d4 │ │ │ │ ubfx pc, r3, #21, #22 │ │ │ │ @ instruction: 0xf96af013 │ │ │ │ @ instruction: 0xf7f6e7e3 │ │ │ │ svclt 0x0000ecfa │ │ │ │ muleq r4, r0, ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -9054,40 +9054,40 @@ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ strbeq pc, [r0, -ip, asr #17]! @ │ │ │ │ @ instruction: 0xf5ad4943 │ │ │ │ - blmi 10e7c88 <__bss_end__@@Base+0x106a5a0> │ │ │ │ + blmi 10e7c88 <__bss_end__@@Base+0x106a598> │ │ │ │ ldrbtmi r4, [r9], #-1664 @ 0xfffff980 │ │ │ │ strpl pc, [r1, #-1293]! @ 0xfffffaf3 │ │ │ │ rsbcs r3, lr, #60, 10 @ 0xf000000 │ │ │ │ stmiapl fp, {r6, sl, fp, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f602b │ │ │ │ andls r0, r2, #0, 6 │ │ │ │ stcl 7, cr15, [r8], #984 @ 0x3d8 │ │ │ │ @ instruction: 0xf8d84607 │ │ │ │ @ instruction: 0xf7f60028 │ │ │ │ - bge cbed4 <__bss_end__@@Base+0x4e7ec> │ │ │ │ + bge cbed4 <__bss_end__@@Base+0x4e7e4> │ │ │ │ @ instruction: 0xf7f6a903 │ │ │ │ @ instruction: 0xf1b0eebc │ │ │ │ - blle 1353038 <__bss_end__@@Base+0x12d5950> │ │ │ │ + blle 1353038 <__bss_end__@@Base+0x12d5948> │ │ │ │ ldrsbls pc, [r8], #143 @ 0x8f @ │ │ │ │ ldcge 4, cr2, [pc, #-4] @ 1083c │ │ │ │ strd r4, [r0], -r9 │ │ │ │ @ instruction: 0xf8d83401 │ │ │ │ strbmi r6, [fp], -ip │ │ │ │ eorpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmib sp, {r0, r8, sp}^ │ │ │ │ strtmi r4, [r8], -r0, lsl #12 │ │ │ │ ldmda lr, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46284639 │ │ │ │ - b 44e83c <__bss_end__@@Base+0x3d1154> │ │ │ │ + b 44e83c <__bss_end__@@Base+0x3d114c> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ stmdbmi fp!, {r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ svc 0x00e8f7f5 │ │ │ │ @ instruction: 0x4601463b │ │ │ │ @ instruction: 0x46284632 │ │ │ │ svc 0x00aef7f5 │ │ │ │ @@ -9099,30 +9099,30 @@ │ │ │ │ @ instruction: 0xf8d8efa4 │ │ │ │ ldrtmi r4, [r9], -ip │ │ │ │ @ instruction: 0xf7f64628 │ │ │ │ @ instruction: 0x4633ecf6 │ │ │ │ ldrtmi r4, [r9], -r2, lsl #12 │ │ │ │ strls r4, [r0], -r0, lsr #12 │ │ │ │ @ instruction: 0xff30f7ff │ │ │ │ - bmi 6d88b8 <__bss_end__@@Base+0x65b1d0> │ │ │ │ + bmi 6d88b8 <__bss_end__@@Base+0x65b1c8> │ │ │ │ msrpl CPSR_c, sp, lsl #10 │ │ │ │ teqcc ip, r4, lsl fp │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle sl, r0, lsl #6 │ │ │ │ stcpl 5, cr15, [r2, #-52]! @ 0xffffffcc │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ - blmi 522924 <__bss_end__@@Base+0x4a523c> │ │ │ │ + blmi 522924 <__bss_end__@@Base+0x4a5234> │ │ │ │ @ instruction: 0xf8d84914 │ │ │ │ stmdapl r2!, {r2, r3, ip, lr} │ │ │ │ andsvs r4, r1, r9, ror r4 │ │ │ │ rscspl pc, r6, #64, 4 │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ - bl fe14e8c8 <__bss_end__@@Base+0xfe0d11e0> │ │ │ │ + bl fe14e8c8 <__bss_end__@@Base+0xfe0d11d8> │ │ │ │ strmi r4, [r3], -pc, lsl #18 │ │ │ │ andcs r4, r0, sl, lsr #12 │ │ │ │ @ instruction: 0xf7f64479 │ │ │ │ andcs lr, r0, sl, lsl lr │ │ │ │ @ instruction: 0xf7f6e7d7 │ │ │ │ svclt 0x0000ec56 │ │ │ │ @ instruction: 0x0004ebb6 │ │ │ │ @@ -9133,130 +9133,130 @@ │ │ │ │ muleq r3, ip, r1 │ │ │ │ strdeq lr, [r4], -ip │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r6, r3, ip, lsr #10 │ │ │ │ andeq r6, r3, ip, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb67b3c <__bss_end__@@Base+0xfeaea454> │ │ │ │ + bl feb67b3c <__bss_end__@@Base+0xfeaea44c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 454904 <__bss_end__@@Base+0x3d721c> │ │ │ │ + blmi 454904 <__bss_end__@@Base+0x3d7214> │ │ │ │ stmiavs r0, {r2, r9, sl, lr}^ │ │ │ │ ldrbtmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ ldrmi r4, [sp], -r0, asr #4 │ │ │ │ - bl 54e92c <__bss_end__@@Base+0x4d1244> │ │ │ │ + bl 54e92c <__bss_end__@@Base+0x4d123c> │ │ │ │ smlattcs r1, r0, r8, r6 │ │ │ │ - bl 44e934 <__bss_end__@@Base+0x3d124c> │ │ │ │ + bl 44e934 <__bss_end__@@Base+0x3d1244> │ │ │ │ blle 5a960 │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ mrc 7, 6, APSR_nzcv, cr12, cr6, {7} │ │ │ │ - blcs ea978 <__bss_end__@@Base+0x6d290> │ │ │ │ + blcs ea978 <__bss_end__@@Base+0x6d288> │ │ │ │ stmiavs r2!, {r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - blmi 198d78 <__bss_end__@@Base+0x11b690> │ │ │ │ + blmi 198d78 <__bss_end__@@Base+0x11b688> │ │ │ │ bcs 1897c │ │ │ │ subsmi fp, r2, #200, 30 @ 0x320 │ │ │ │ stmiapl fp!, {r1, r5, r6, r7, sp, lr}^ │ │ │ │ smlabtne r4, r3, r8, pc @ │ │ │ │ svclt 0x0000bd38 │ │ │ │ andeq lr, r4, lr, ror #20 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldcmi 0, cr11, [r9], #-528 @ 0xfffffdf0 │ │ │ │ - blmi e58f8c <__bss_end__@@Base+0xddb8a4> │ │ │ │ - bmi e61b9c <__bss_end__@@Base+0xde44b4> │ │ │ │ + blmi e58f8c <__bss_end__@@Base+0xddb89c> │ │ │ │ + bmi e61b9c <__bss_end__@@Base+0xde44ac> │ │ │ │ andne pc, fp, sp, lsl #17 │ │ │ │ ldmdbmi r8!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdapl r1!, {r0, r2, r9, sl, lr}^ │ │ │ │ tstls r3, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdavs r7!, {r2, r3, r4, r7, fp, ip, lr} │ │ │ │ mrc 7, 6, APSR_nzcv, cr4, cr5, {7} │ │ │ │ strmi r2, [r0], r7, lsl #26 │ │ │ │ stccs 0, cr13, [fp, #-332] @ 0xfffffeb4 │ │ │ │ stccs 0, cr13, [r4, #-300] @ 0xfffffed4 │ │ │ │ ldmdami r0!, {r1, r4, r6, ip, lr, pc} │ │ │ │ - blmi c191e0 <__bss_end__@@Base+0xb9baf8> │ │ │ │ + blmi c191e0 <__bss_end__@@Base+0xb9baf0> │ │ │ │ strls r4, [r1, #-1144] @ 0xfffffb88 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r4, [r9], -r6, lsl #12 │ │ │ │ stcl 7, cr15, [r4, #984] @ 0x3d8 │ │ │ │ andls r4, r0, #52428800 @ 0x3200000 │ │ │ │ - bmi aa2304 <__bss_end__@@Base+0xa24c1c> │ │ │ │ + bmi aa2304 <__bss_end__@@Base+0xa24c14> │ │ │ │ ldrtmi r2, [r8], -r1, lsl #2 │ │ │ │ @ instruction: 0xf7f6447a │ │ │ │ stmdavs r0!, {r1, r2, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ mrc 7, 7, APSR_nzcv, cr8, cr6, {7} │ │ │ │ @ instruction: 0xf10d2201 │ │ │ │ andcs r0, r2, fp, lsl #2 │ │ │ │ - b 64e9ec <__bss_end__@@Base+0x5d1304> │ │ │ │ + b 64e9ec <__bss_end__@@Base+0x5d12fc> │ │ │ │ mulcc fp, sp, r8 │ │ │ │ orreq pc, r1, r8, asr #4 │ │ │ │ orreq pc, r0, r8, asr #5 │ │ │ │ - blx fe8632a6 <__bss_end__@@Base+0xfe7e5bbe> │ │ │ │ + blx fe8632a6 <__bss_end__@@Base+0xfe7e5bb6> │ │ │ │ ldrbtmi r0, [sl], #-259 @ 0xfffffefd │ │ │ │ - bl eaaac <__bss_end__@@Base+0x6d3c4> │ │ │ │ + bl eaaac <__bss_end__@@Base+0x6d3bc> │ │ │ │ ldrdcs r1, [r1, -r1] │ │ │ │ @ instruction: 0xf7f6b2db │ │ │ │ stmdavs r0!, {r2, r3, r4, r8, fp, sp, lr, pc} │ │ │ │ mrc 7, 6, APSR_nzcv, cr14, cr6, {7} │ │ │ │ mulcc fp, sp, r8 │ │ │ │ bicseq pc, pc, #3 │ │ │ │ tstle r3, r9, asr fp │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ mrc 7, 0, APSR_nzcv, cr6, cr5, {7} │ │ │ │ - blmi 4232a8 <__bss_end__@@Base+0x3a5bc0> │ │ │ │ + blmi 4232a8 <__bss_end__@@Base+0x3a5bb8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls eaac4 <__bss_end__@@Base+0x6d3dc> │ │ │ │ + blls eaac4 <__bss_end__@@Base+0x6d3d4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, ELR_hyp │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ - bmi 43122c <__bss_end__@@Base+0x3b3b44> │ │ │ │ + bmi 43122c <__bss_end__@@Base+0x3b3b3c> │ │ │ │ @ instruction: 0xe7c0447a │ │ │ │ @ instruction: 0xf82af014 │ │ │ │ - bmi 3caa18 <__bss_end__@@Base+0x34d330> │ │ │ │ + bmi 3caa18 <__bss_end__@@Base+0x34d328> │ │ │ │ @ instruction: 0xe7ba447a │ │ │ │ ldrbtmi r4, [sl], #-2573 @ 0xfffff5f3 │ │ │ │ @ instruction: 0xf7f6e7b7 │ │ │ │ svclt 0x0000eb96 │ │ │ │ andeq lr, r4, r0, lsl sl │ │ │ │ andeq lr, r4, r8, lsl #20 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - ldrdeq sl, [r6], -r8 │ │ │ │ + andeq sl, r6, r0, ror #15 │ │ │ │ andeq r6, r3, ip, lsr #9 │ │ │ │ andeq r6, r3, r4, lsr #9 │ │ │ │ @ instruction: 0x000364ba │ │ │ │ andeq lr, r4, r4, ror #18 │ │ │ │ andeq r6, r3, r8, ror #7 │ │ │ │ strdeq r6, [r3], -r4 │ │ │ │ strdeq r6, [r3], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb67cc0 <__bss_end__@@Base+0xfeaea5d8> │ │ │ │ + bl feb67cc0 <__bss_end__@@Base+0xfeaea5d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ @ instruction: 0xf7f64604 │ │ │ │ @ instruction: 0x4620e83e │ │ │ │ - bl fe3ceaac <__bss_end__@@Base+0xfe3513c4> │ │ │ │ + bl fe3ceaac <__bss_end__@@Base+0xfe3513bc> │ │ │ │ andls fp, r1, r8, lsr #2 │ │ │ │ - b 4ceab4 <__bss_end__@@Base+0x4513cc> │ │ │ │ + b 4ceab4 <__bss_end__@@Base+0x4513c4> │ │ │ │ @ instruction: 0xf7f59801 │ │ │ │ strtmi lr, [r0], -r2, ror #31 │ │ │ │ stmda sl!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andlt r2, r2, r0 │ │ │ │ svclt 0x0000bd10 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ - bmi fec22360 <__bss_end__@@Base+0xfeba4c78> │ │ │ │ - blmi fec22568 <__bss_end__@@Base+0xfeba4e80> │ │ │ │ + bmi fec22360 <__bss_end__@@Base+0xfeba4c70> │ │ │ │ + blmi fec22568 <__bss_end__@@Base+0xfeba4e78> │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ addlt r9, r4, r0, asr #5 │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r2, r4, r5, r7, pc} │ │ │ │ @@ -9282,35 +9282,35 @@ │ │ │ │ sbcshi pc, r0, r0 │ │ │ │ @ instruction: 0xb1239b0c │ │ │ │ mlacc r6, r5, r8, pc @ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ strcs r8, [r1], #-179 @ 0xffffff4d │ │ │ │ @ instruction: 0xf7f64628 │ │ │ │ @ instruction: 0xf7f6e9f4 │ │ │ │ - blmi fe44b978 <__bss_end__@@Base+0xfe3ce290> │ │ │ │ + blmi fe44b978 <__bss_end__@@Base+0xfe3ce288> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ addsmi r6, r8, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0x4628d179 │ │ │ │ mrc 7, 7, APSR_nzcv, cr12, cr5, {7} │ │ │ │ cmnle r4, r0, lsl #16 │ │ │ │ @ instruction: 0xf7f54628 │ │ │ │ - bmi fe2ccb04 <__bss_end__@@Base+0xfe24f41c> │ │ │ │ + bmi fe2ccb04 <__bss_end__@@Base+0xfe24f414> │ │ │ │ @ instruction: 0xf8594633 │ │ │ │ andcs r1, r1, #2 │ │ │ │ @ instruction: 0xf7f56809 │ │ │ │ rsb lr, r8, r2, lsl lr │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ - bl 144eb9c <__bss_end__@@Base+0x13d14b4> │ │ │ │ + bl 144eb9c <__bss_end__@@Base+0x13d14ac> │ │ │ │ adcsle r2, r4, r0, lsl #16 │ │ │ │ strtmi r4, [r8], -r3, lsl #19 │ │ │ │ @ instruction: 0xf7f64479 │ │ │ │ stmdacs r0, {r1, r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ strtmi sp, [r8], -ip, asr #32 │ │ │ │ @ instruction: 0xf7f64c80 │ │ │ │ - bmi fe04bed0 <__bss_end__@@Base+0xfdfce7e8> │ │ │ │ + bmi fe04bed0 <__bss_end__@@Base+0xfdfce7e0> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ ldrbtmi r4, [ip], #-1146 @ 0xfffffb86 │ │ │ │ mrc 7, 7, APSR_nzcv, cr12, cr6, {7} │ │ │ │ ldc 7, cr15, [r8], #984 @ 0x3d8 │ │ │ │ @ instruction: 0x46824b78 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf894681a │ │ │ │ @@ -9346,15 +9346,15 @@ │ │ │ │ @ instruction: 0xf8594b5d │ │ │ │ ldmdavs lr, {r0, r1, ip, sp} │ │ │ │ ldmib lr!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x462b4a5b │ │ │ │ mrscs r9, (UNDEF: 1) │ │ │ │ @ instruction: 0x4630447a │ │ │ │ svc 0x00f0f7f5 │ │ │ │ - bmi 1619c90 <__bss_end__@@Base+0x159c5a8> │ │ │ │ + bmi 1619c90 <__bss_end__@@Base+0x159c5a0> │ │ │ │ ldrbtmi r4, [sl], #-2893 @ 0xfffff4b3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, sp, r0, asr #32 │ │ │ │ andlt r4, r4, r0, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @@ -9430,90 +9430,90 @@ │ │ │ │ svclt 0x0000e9f8 │ │ │ │ @ instruction: 0x0004e8b0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq lr, r4, r8, lsr #17 │ │ │ │ andeq r0, r0, r8, ror r6 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ andeq r6, r3, r4, lsr #6 │ │ │ │ - andeq sl, r6, lr, asr #11 │ │ │ │ + ldrdeq sl, [r6], -r6 │ │ │ │ andeq r6, r3, ip, ror #4 │ │ │ │ - andeq sl, r6, r2, ror r5 │ │ │ │ + andeq sl, r6, sl, ror r5 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq r6, r3, ip, ror #7 │ │ │ │ andeq lr, r4, r6, lsr #14 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb67ffc <__bss_end__@@Base+0xfeaea914> │ │ │ │ + bl feb67ffc <__bss_end__@@Base+0xfeaea90c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldclmi 15, cr0, [sp, #-864] @ 0xfffffca0 │ │ │ │ strmi fp, [r6], -r5, lsl #1 │ │ │ │ @ instruction: 0xf7f6447d │ │ │ │ stmdacs r0, {r1, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ tstcs r0, r0, lsr r0 │ │ │ │ @ instruction: 0xf7f54604 │ │ │ │ stcne 15, cr14, [r3], {246} @ 0xf6 │ │ │ │ andls sp, r2, r1, ror r0 │ │ │ │ @ instruction: 0xf7f64630 │ │ │ │ - blls cb5c0 <__bss_end__@@Base+0x4ded8> │ │ │ │ + blls cb5c0 <__bss_end__@@Base+0x4ded0> │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ stmdavs r2, {r0, r1, r3, r5, r6, ip, lr, pc} │ │ │ │ andle r4, r8, r2, lsr #5 │ │ │ │ andls r6, r2, r4 │ │ │ │ movwls r4, #13872 @ 0x3630 │ │ │ │ stc 7, cr15, [ip, #980]! @ 0x3d4 │ │ │ │ - blls f724c <__bss_end__@@Base+0x79b64> │ │ │ │ - blcs a28f68 <__bss_end__@@Base+0x9ab880> │ │ │ │ - blcs f44f64 <__bss_end__@@Base+0xec787c> │ │ │ │ + blls f724c <__bss_end__@@Base+0x79b5c> │ │ │ │ + blcs a28f68 <__bss_end__@@Base+0x9ab878> │ │ │ │ + blcs f44f64 <__bss_end__@@Base+0xec7874> │ │ │ │ @ instruction: 0x4608d014 │ │ │ │ mcr 7, 7, pc, cr6, cr5, {7} @ │ │ │ │ - bmi 127d418 <__bss_end__@@Base+0x11ffd30> │ │ │ │ + bmi 127d418 <__bss_end__@@Base+0x11ffd28> │ │ │ │ ldmdavs r2, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ mulle r9, r0, r2 │ │ │ │ stmiapl sl!, {r0, r1, r2, r6, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r2, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ rsbsle r2, r3, r0, lsl #20 │ │ │ │ eor r2, sp, r0 │ │ │ │ @ instruction: 0xf7f64620 │ │ │ │ stmdami r1, {r4, r7, sl, fp, sp, lr, pc}^ │ │ │ │ strtmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf7f54478 │ │ │ │ strmi lr, [r7], -sl, ror #25 │ │ │ │ rscsle r2, r1, r0, lsl #16 │ │ │ │ - blcs b6eea0 <__bss_end__@@Base+0xaf17b8> │ │ │ │ + blcs b6eea0 <__bss_end__@@Base+0xaf17b0> │ │ │ │ stmdavc r3, {r0, r2, r6, r8, ip, lr, pc}^ │ │ │ │ cmple r2, r0, lsl #22 │ │ │ │ andcs r4, r0, #59392 @ 0xe800 │ │ │ │ @ instruction: 0x46384611 │ │ │ │ @ instruction: 0x461e447b │ │ │ │ ldc 7, cr15, [r8], {245} @ 0xf5 │ │ │ │ @ instruction: 0xf7f64604 │ │ │ │ @ instruction: 0xf7f6e860 │ │ │ │ - blmi d8b650 <__bss_end__@@Base+0xd0df68> │ │ │ │ + blmi d8b650 <__bss_end__@@Base+0xd0df60> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ mlasle r9, r8, r2, r4 │ │ │ │ sbcsle r2, r7, r0, lsl #24 │ │ │ │ movwcs r4, #2354 @ 0x932 │ │ │ │ @ instruction: 0x4638461a │ │ │ │ movwls r4, #1145 @ 0x479 │ │ │ │ mcr2 7, 0, pc, cr14, cr15, {7} @ │ │ │ │ ldcllt 0, cr11, [r0, #20]! │ │ │ │ @ instruction: 0xf7f54608 │ │ │ │ - bmi a0c968 <__bss_end__@@Base+0x98f280> │ │ │ │ + bmi a0c968 <__bss_end__@@Base+0x98f278> │ │ │ │ ldmdavs r2, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ svclt 0x00084282 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ strdlt sp, [r0, #-2] │ │ │ │ stmiapl sl!, {r0, r1, r5, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andcs fp, r1, sl, asr #6 │ │ │ │ - blvs c8aea0 <__bss_end__@@Base+0xc0d7b8> │ │ │ │ - bvs fec227d4 <__bss_end__@@Base+0xfeba50ec> │ │ │ │ + blvs c8aea0 <__bss_end__@@Base+0xc0d7b0> │ │ │ │ + bvs fec227d4 <__bss_end__@@Base+0xfeba50e4> │ │ │ │ @ instruction: 0xf7f59303 │ │ │ │ @ instruction: 0x4601eefc │ │ │ │ tstls r2, r0, lsr r6 │ │ │ │ mcrr 7, 15, pc, r2, cr5 @ │ │ │ │ movwne lr, #10717 @ 0x29dd │ │ │ │ @ instruction: 0x4630e791 │ │ │ │ mrc 7, 0, APSR_nzcv, cr6, cr5, {7} │ │ │ │ @@ -9526,72 +9526,72 @@ │ │ │ │ mcr 7, 0, pc, cr8, cr5, {7} @ │ │ │ │ @ instruction: 0x46334a13 │ │ │ │ andcs r5, r1, #11075584 @ 0xa90000 │ │ │ │ @ instruction: 0xf7f56809 │ │ │ │ strmi lr, [r4], -r6, asr #24 │ │ │ │ @ instruction: 0xf7f6e7b4 │ │ │ │ ldrb lr, [r2, lr, asr #21] │ │ │ │ - b ff2cef38 <__bss_end__@@Base+0xff251850> │ │ │ │ + b ff2cef38 <__bss_end__@@Base+0xff251848> │ │ │ │ ldrtmi lr, [r0], -r8, lsl #15 │ │ │ │ ldcl 7, cr15, [r6, #980]! @ 0x3d4 │ │ │ │ strmi r4, [r2], -fp, lsl #18 │ │ │ │ ldrbtmi r4, [r9], #-1595 @ 0xfffff9c5 │ │ │ │ @ instruction: 0xf7f54620 │ │ │ │ @ instruction: 0xe77ded54 │ │ │ │ @ instruction: 0x0004e5b0 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r4, r3, ip, lsr #27 │ │ │ │ - andeq pc, r5, ip, asr #2 │ │ │ │ + andeq pc, r5, r0, asr r1 @ │ │ │ │ andeq r0, r0, r8, ror r6 │ │ │ │ - andeq pc, r5, r4, lsr #2 │ │ │ │ + andeq pc, r5, r8, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ andeq r5, r3, sl, lsl #31 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb681a4 <__bss_end__@@Base+0xfeaeaabc> │ │ │ │ + bl feb681a4 <__bss_end__@@Base+0xfeaeaab4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ - bmi b52edc <__bss_end__@@Base+0xad57f4> │ │ │ │ + bmi b52edc <__bss_end__@@Base+0xad57ec> │ │ │ │ stcpl 5, cr15, [r0, #-692]! @ 0xfffffd4c │ │ │ │ addlt r4, r9, ip, lsr #22 │ │ │ │ svcge 0x0006447a │ │ │ │ strpl pc, [r0, #-1293]! @ 0xfffffaf3 │ │ │ │ ldrcc r4, [ip, #-3114] @ 0xfffff3d6 │ │ │ │ @ instruction: 0x460a58d3 │ │ │ │ stmdami r9!, {r0, r9, sl, lr} │ │ │ │ eorvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blmi 9e21d4 <__bss_end__@@Base+0x964aec> │ │ │ │ + blmi 9e21d4 <__bss_end__@@Base+0x964ae4> │ │ │ │ eorsvs r2, sp, r0, lsl #10 │ │ │ │ stmiapl r3!, {r5, fp, ip, lr}^ │ │ │ │ stmdage r5, {r0, r1, ip, pc} │ │ │ │ stmdami r4!, {ip, pc} │ │ │ │ strcc lr, [r1, -sp, asr #19] │ │ │ │ @ instruction: 0xf7f64478 │ │ │ │ stmdacs r2, {r1, r2, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d01c │ │ │ │ stmdacs r1, {r1} │ │ │ │ ldmdavs sl!, {r2, r3, r5, ip, lr, pc} │ │ │ │ - blmi 7bc42c <__bss_end__@@Base+0x73ed44> │ │ │ │ + blmi 7bc42c <__bss_end__@@Base+0x73ed3c> │ │ │ │ andls r2, r1, #1073741824 @ 0x40000000 │ │ │ │ - bls 1628b8 <__bss_end__@@Base+0xe51d0> │ │ │ │ + bls 1628b8 <__bss_end__@@Base+0xe51c8> │ │ │ │ andls r4, r0, #2063597568 @ 0x7b000000 │ │ │ │ eorpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldc 7, cr15, [sl], #-984 @ 0xfffffc28 │ │ │ │ @ instruction: 0xf7f69805 │ │ │ │ mulcc r1, r6, sl │ │ │ │ @ instruction: 0xf7f54428 │ │ │ │ @ instruction: 0x4628ee36 │ │ │ │ stcl 7, cr15, [lr], #984 @ 0x3d8 │ │ │ │ - bl fe74f014 <__bss_end__@@Base+0xfe6d192c> │ │ │ │ + bl fe74f014 <__bss_end__@@Base+0xfe6d1924> │ │ │ │ stmiapl r3!, {r0, r1, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4eb0a4 <__bss_end__@@Base+0x46d9bc> │ │ │ │ + bmi 4eb0a4 <__bss_end__@@Base+0x46d9b4> │ │ │ │ msrpl CPSR_, sp, lsl #10 │ │ │ │ tstcc ip, sl, lsl #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_und │ │ │ │ stcpl 5, cr15, [r0, #-52]! @ 0xffffffcc │ │ │ │ @@ -9606,15 +9606,15 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r5, r3, r8, lsr pc │ │ │ │ andeq r5, r3, r0, lsr #30 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq lr, r4, ip, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb682a0 <__bss_end__@@Base+0xfeaeabb8> │ │ │ │ + bl feb682a0 <__bss_end__@@Base+0xfeaeabb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt lr, r8, ip, ror r0 │ │ │ │ ldrbtmi r4, [lr], #2590 @ 0xa1e │ │ │ │ @ instruction: 0xf8df4c1e │ │ │ │ ldrbtmi ip, [ip], #-124 @ 0xffffff84 │ │ │ │ @ instruction: 0xf85e4b1e │ │ │ │ @@ -9630,142 +9630,142 @@ │ │ │ │ ldcl 7, cr15, [r2], #-984 @ 0xfffffc28 │ │ │ │ andle r2, r7, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r2, r1, lsl #16 │ │ │ │ ldrdeq lr, [r5, -sp] │ │ │ │ ldmdb ip!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmiapl r3!, {r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 42b160 <__bss_end__@@Base+0x3ada78> │ │ │ │ + bmi 42b160 <__bss_end__@@Base+0x3ada70> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r8, r5, lsl #2 │ │ │ │ - blmi 300558 <__bss_end__@@Base+0x282e70> │ │ │ │ + blmi 300558 <__bss_end__@@Base+0x282e68> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f6e7ef │ │ │ │ svclt 0x0000e848 │ │ │ │ andeq lr, r4, sl, lsl #6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq lr, r4, r2, lsl #6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r5, r3, r2, ror #28 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0004e2b6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb68350 <__bss_end__@@Base+0xfeaeac68> │ │ │ │ + bl feb68350 <__bss_end__@@Base+0xfeaeac60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r4!, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldcmi 0, cr2, [r4], #-68 @ 0xffffffbc │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ ldmdbmi r3!, {r1, r2, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ ldrbtmi r2, [ip], #-21 @ 0xffffffeb │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ smlabbcs r1, r8, sl, lr │ │ │ │ @ instruction: 0xf7f5200d │ │ │ │ - blmi c0bb88 <__bss_end__@@Base+0xb8e4a0> │ │ │ │ + blmi c0bb88 <__bss_end__@@Base+0xb8e498> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ orrslt r3, r3, r8, lsl #2 │ │ │ │ stmiapl r4!, {r0, r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ andcs r4, r1, r1, lsr #12 │ │ │ │ - b 1e4f160 <__bss_end__@@Base+0x1dd1a78> │ │ │ │ + b 1e4f160 <__bss_end__@@Base+0x1dd1a70> │ │ │ │ stmdacs r1, {r0, r9, sl, lr} │ │ │ │ strtmi sp, [r1], -fp, lsr #32 │ │ │ │ @ instruction: 0xf7f5200f │ │ │ │ stmdacs r1, {r1, r4, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ pop {r0, r2, r3, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf0174010 │ │ │ │ - blmi 93f9fc <__bss_end__@@Base+0x8c2314> │ │ │ │ + blmi 93f9fc <__bss_end__@@Base+0x8c230c> │ │ │ │ stmiapl r4!, {r1, sp}^ │ │ │ │ @ instruction: 0xf7f54621 │ │ │ │ stmdacs r1, {r1, r2, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ stmdbmi r1!, {r0, r1, r4, r5, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-11 │ │ │ │ - b 17cf194 <__bss_end__@@Base+0x1751aac> │ │ │ │ + b 17cf194 <__bss_end__@@Base+0x1751aa4> │ │ │ │ eorle r2, r7, r1, lsl #16 │ │ │ │ andcs r4, r7, lr, lsl r9 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ stmdacs r1, {r3, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ ldmdbmi ip, {r0, r1, r3, r4, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - b 144f1b0 <__bss_end__@@Base+0x13d1ac8> │ │ │ │ + b 144f1b0 <__bss_end__@@Base+0x13d1ac0> │ │ │ │ bicsle r2, r1, r1, lsl #16 │ │ │ │ andcs r4, r4, r1, lsl #12 │ │ │ │ - b 12cf1bc <__bss_end__@@Base+0x1251ad4> │ │ │ │ + b 12cf1bc <__bss_end__@@Base+0x1251acc> │ │ │ │ @ instruction: 0xf7f5e7cc │ │ │ │ strtmi lr, [r1], -r8, asr #20 │ │ │ │ @ instruction: 0xf7f5200f │ │ │ │ stmdacs r1, {r2, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4601d1d1 │ │ │ │ @ instruction: 0xf7f5200f │ │ │ │ pop {r1, r2, r3, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0174010 │ │ │ │ strmi fp, [r1], -r3, ror #19 │ │ │ │ @ instruction: 0xf7f52007 │ │ │ │ @ instruction: 0xe7deea36 │ │ │ │ andcs r4, fp, r1, lsl #12 │ │ │ │ - b c4f1f0 <__bss_end__@@Base+0xbd1b08> │ │ │ │ + b c4f1f0 <__bss_end__@@Base+0xbd1b00> │ │ │ │ @ instruction: 0x4601e7d2 │ │ │ │ @ instruction: 0xf7f52002 │ │ │ │ strb lr, [r6, ip, lsr #20] │ │ │ │ @ instruction: 0xfffff4a9 │ │ │ │ andeq lr, r4, r2, asr r2 │ │ │ │ @ instruction: 0xfffff40d │ │ │ │ - andeq sl, r6, ip, lsr r0 │ │ │ │ + andeq sl, r6, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ @ instruction: 0xfffff7d3 │ │ │ │ @ instruction: 0xfffff7c5 │ │ │ │ @ instruction: 0xfffff7b7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb68450 <__bss_end__@@Base+0xfeaead68> │ │ │ │ + bl feb68450 <__bss_end__@@Base+0xfeaead60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ movwcs r4, #2308 @ 0x904 │ │ │ │ @ instruction: 0x461a4479 │ │ │ │ @ instruction: 0xf7ff9300 │ │ │ │ andcs pc, r0, r5, asr #24 │ │ │ │ stclt 0, cr11, [r0, #-12] │ │ │ │ - muleq r5, r4, sp │ │ │ │ + muleq r5, r8, sp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb68478 <__bss_end__@@Base+0xfeaead90> │ │ │ │ + bl feb68478 <__bss_end__@@Base+0xfeaead88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbvs r5, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ cdpmi 0, 1, cr11, cr6, cr2, {4} │ │ │ │ ldrbtmi r4, [lr], #-1540 @ 0xfffff9fc │ │ │ │ movwcs fp, #445 @ 0x1bd │ │ │ │ @ instruction: 0x61234628 │ │ │ │ svc 0x00aef7f5 │ │ │ │ @ instruction: 0xf7f5b108 │ │ │ │ @ instruction: 0x4628ee34 │ │ │ │ mrrc 7, 15, pc, r4, cr5 @ │ │ │ │ @ instruction: 0xf7f54628 │ │ │ │ @ instruction: 0xb128efa6 │ │ │ │ @ instruction: 0xf7f59001 │ │ │ │ stmdals r1, {r1, r3, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ - bl ffe4f288 <__bss_end__@@Base+0xffdd1ba0> │ │ │ │ + bl ffe4f288 <__bss_end__@@Base+0xffdd1b98> │ │ │ │ @ instruction: 0xf7f54628 │ │ │ │ - blmi 28c4c4 <__bss_end__@@Base+0x20eddc> │ │ │ │ + blmi 28c4c4 <__bss_end__@@Base+0x20edd4> │ │ │ │ adcspl pc, r7, r6, asr #12 │ │ │ │ sbcsvs pc, fp, fp, asr #5 │ │ │ │ @ instruction: 0xf8d358f3 │ │ │ │ - bne ff91d67c <__bss_end__@@Base+0xff89ff94> │ │ │ │ - blx 115562 <__bss_end__@@Base+0x97e7a> │ │ │ │ + bne ff91d67c <__bss_end__@@Base+0xff89ff8c> │ │ │ │ + blx 115562 <__bss_end__@@Base+0x97e72> │ │ │ │ andlt pc, r2, r0 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ stmiblt r2!, {r0, r1, r3, r5, ip, sp, lr, pc} │ │ │ │ andeq lr, r4, r2, lsr r1 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - bmi 4e3f30 <__bss_end__@@Base+0x466848> │ │ │ │ + bmi 4e3f30 <__bss_end__@@Base+0x466840> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrsbtne pc, [r0], #131 @ 0x83 @ │ │ │ │ @ instruction: 0xdd1b2900 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb684fc <__bss_end__@@Base+0xfeaeae14> │ │ │ │ + bl feb684fc <__bss_end__@@Base+0xfeaeae0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ andcs r0, r0, #248, 30 @ 0x3e0 │ │ │ │ ldrdcc pc, [ip], #131 @ 0x83 @ │ │ │ │ tstcc ip, #2 │ │ │ │ andle r4, fp, sl, lsl #5 │ │ │ │ andcc r6, r1, #28, 18 @ 0x70000 │ │ │ │ mvnsle r4, r4, lsl #5 │ │ │ │ @@ -9778,15 +9778,15 @@ │ │ │ │ ldrdeq lr, [r4], -r0 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrbtmi r4, [fp], #-2847 @ 0xfffff4e1 │ │ │ │ - bmi 7fe210 <__bss_end__@@Base+0x780b28> │ │ │ │ + bmi 7fe210 <__bss_end__@@Base+0x780b20> │ │ │ │ @ instruction: 0xf8d4589c │ │ │ │ @ instruction: 0xf1b880f0 │ │ │ │ stcle 15, cr0, [pc, #-0] @ 1135c │ │ │ │ @ instruction: 0xf7f64606 │ │ │ │ @ instruction: 0xf8d4e8fa │ │ │ │ strmi r4, [r7], -ip, ror #1 │ │ │ │ ldrcc r2, [ip], #-1280 @ 0xfffffb00 │ │ │ │ @@ -9812,45 +9812,45 @@ │ │ │ │ ldrb r4, [r8, sl, asr #12] │ │ │ │ ldrbcc pc, [pc, #79]! @ 1140f @ │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ svclt 0x000083f8 │ │ │ │ andeq lr, r4, lr, rrx │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb685d8 <__bss_end__@@Base+0xfeaeaef0> │ │ │ │ + bl feb685d8 <__bss_end__@@Base+0xfeaeaee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ addlt lr, r6, ip, ror r0 │ │ │ │ ldrbtmi r4, [lr], #2590 @ 0xa1e │ │ │ │ @ instruction: 0xf8df4c1e │ │ │ │ ldrbtmi ip, [ip], #-124 @ 0xffffff84 │ │ │ │ @ instruction: 0xf85e4b1e │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r4, lsl #16 │ │ │ │ - blls e3470 <__bss_end__@@Base+0x65d88> │ │ │ │ + blls e3470 <__bss_end__@@Base+0x65d80> │ │ │ │ @ instruction: 0xf7f64478 │ │ │ │ stmdacs r2, {r3, r4, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d008 │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals r4, {r0, r1, r4, ip, lr, pc} │ │ │ │ @ instruction: 0xff86f7ff │ │ │ │ andle r3, lr, r1 │ │ │ │ stmiapl r3!, {r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 42b498 <__bss_end__@@Base+0x3addb0> │ │ │ │ + bmi 42b498 <__bss_end__@@Base+0x3adda8> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r5, lsl #2 │ │ │ │ - blmi 300890 <__bss_end__@@Base+0x2831a8> │ │ │ │ + blmi 300890 <__bss_end__@@Base+0x2831a0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f5e7ef │ │ │ │ svclt 0x0000eeac │ │ │ │ ldrdeq sp, [r4], -r2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sp, r4, sl, asr #31 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @@ -9864,32 +9864,32 @@ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ ldreq pc, [r0, ip, asr #17]! │ │ │ │ @ instruction: 0xf5ad4ad1 │ │ │ │ - blmi ff468928 <__bss_end__@@Base+0xff3eb240> │ │ │ │ + blmi ff468928 <__bss_end__@@Base+0xff3eb238> │ │ │ │ ldrbtmi fp, [sl], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf50d6885 │ │ │ │ stcge 1, cr5, [ip], {32} │ │ │ │ @ instruction: 0xf8df312c │ │ │ │ ldmpl r3, {r3, r4, r5, r8, r9, pc}^ │ │ │ │ @ instruction: 0xf1a44606 │ │ │ │ ldrbtmi r0, [r8], #24 │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf04f782b │ │ │ │ - blcs 85e0d0 <__bss_end__@@Base+0x7e09e8> │ │ │ │ + blcs 85e0d0 <__bss_end__@@Base+0x7e09e0> │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ strcc fp, [r1, #-3846] @ 0xfffff0fa │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ movwcs lr, #26948 @ 0x6944 │ │ │ │ - b fe6cf4c4 <__bss_end__@@Base+0xfe651ddc> │ │ │ │ + b fe6cf4c4 <__bss_end__@@Base+0xfe651dd4> │ │ │ │ vmlal.s8 q9, d0, d0 │ │ │ │ @ instruction: 0xf1a480a2 │ │ │ │ @ instruction: 0xf7f6000c │ │ │ │ stmdacs r0, {r2, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ addshi pc, fp, r0, asr #5 │ │ │ │ andscs r2, r1, r0, lsl #2 │ │ │ │ ldm sl!, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -9908,83 +9908,83 @@ │ │ │ │ @ instruction: 0x464b6830 │ │ │ │ smlabbcs r1, r0, r2, r2 │ │ │ │ andpl lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf7f64620 │ │ │ │ smlatbcs r0, r8, r9, lr │ │ │ │ @ instruction: 0xf02b4620 │ │ │ │ stmdacs r0, {r0, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - blmi fea48114 <__bss_end__@@Base+0xfe9caa2c> │ │ │ │ + blmi fea48114 <__bss_end__@@Base+0xfe9caa24> │ │ │ │ andcs pc, r3, r8, asr r8 @ │ │ │ │ ldrdcc pc, [ip], #130 @ 0x82 @ │ │ │ │ svclt 0x00481af6 │ │ │ │ strle r2, [fp], #-0 │ │ │ │ @ instruction: 0xf64610b6 │ │ │ │ vrsra.s64 d21, d23, #53 │ │ │ │ @ instruction: 0xf8d263db │ │ │ │ - blx d993a <__bss_end__@@Base+0x5c252> │ │ │ │ + blx d993a <__bss_end__@@Base+0x5c24a> │ │ │ │ addmi pc, r2, #6 │ │ │ │ @ instruction: 0x2000bfb8 │ │ │ │ @ instruction: 0x46214a9e │ │ │ │ ldrbtmi r4, [sl], #-3742 @ 0xfffff162 │ │ │ │ @ instruction: 0xf85af02b │ │ │ │ ldmibmi sp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf6a34605 │ │ │ │ ldrbtmi r0, [lr], #-792 @ 0xfffffce8 │ │ │ │ ldmdavs r8, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdb r2, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ msreq CPSR_f, #-2147483647 @ 0x80000001 │ │ │ │ @ instruction: 0xf7f54620 │ │ │ │ @ instruction: 0x6128e918 │ │ │ │ - blls 17dbf4 <__bss_end__@@Base+0x10050c> │ │ │ │ + blls 17dbf4 <__bss_end__@@Base+0x100504> │ │ │ │ @ instruction: 0xf6a34994 │ │ │ │ ldrbtmi r0, [r9], #-524 @ 0xfffffdf4 │ │ │ │ @ instruction: 0xf7f56850 │ │ │ │ @ instruction: 0xf106e942 │ │ │ │ strmi r0, [r1], -r8, lsr #6 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ stmdb r6, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r6, r0, #704512 @ 0xac000 │ │ │ │ eorcs pc, r7, r3, lsl #17 │ │ │ │ andscs r4, r1, ip, lsl #19 │ │ │ │ ldrbtmi r6, [r9], #-239 @ 0xffffff11 │ │ │ │ stmda ip, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmibmi sl, {r2, r4, sp, lr, pc} │ │ │ │ eorvc pc, r9, pc, asr #8 │ │ │ │ - bmi fe2a4414 <__bss_end__@@Base+0xfe226d2c> │ │ │ │ + bmi fe2a4414 <__bss_end__@@Base+0xfe226d24> │ │ │ │ andne pc, r1, r8, asr r8 @ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7f56018 │ │ │ │ stmibmi r6, {r2, r3, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ andcs r4, r1, r2, lsl #12 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ strcs lr, [r0, #-3986] @ 0xfffff06e │ │ │ │ @ instruction: 0xf50d4a83 │ │ │ │ - blmi 1d65a98 <__bss_end__@@Base+0x1ce83b0> │ │ │ │ + blmi 1d65a98 <__bss_end__@@Base+0x1ce83a8> │ │ │ │ ldrbtmi r3, [sl], #-300 @ 0xfffffed4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r8], -r2, lsr #2 │ │ │ │ stcpl 5, cr15, [r0, #-52]! @ 0xffffffcc │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ ldmdbmi r6!, {r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ addscs pc, r9, r0, asr #4 │ │ │ │ - bmi 1e64414 <__bss_end__@@Base+0x1de6d2c> │ │ │ │ + bmi 1e64414 <__bss_end__@@Base+0x1de6d24> │ │ │ │ andne pc, r1, r8, asr r8 @ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7f56018 │ │ │ │ ldmdbmi r5!, {r2, r4, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r1, r2, lsl #12 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ stmdals r6, {r1, r3, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - blle ff51b664 <__bss_end__@@Base+0xff49df7c> │ │ │ │ - bl ff0cf63c <__bss_end__@@Base+0xff051f54> │ │ │ │ + blle ff51b664 <__bss_end__@@Base+0xff49df74> │ │ │ │ + bl ff0cf63c <__bss_end__@@Base+0xff051f4c> │ │ │ │ @ instruction: 0xf7f59807 │ │ │ │ strb lr, [lr, r0, asr #23] │ │ │ │ ldc 7, cr15, [lr, #980] @ 0x3d4 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d6d15a │ │ │ │ @ instruction: 0xf1b99018 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @@ -10000,43 +10000,43 @@ │ │ │ │ ldrbtmi r5, [fp], #-544 @ 0xfffffde0 │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ ldm r2!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f54620 │ │ │ │ svcge 0x0006eaf2 │ │ │ │ @ instruction: 0xf7f64620 │ │ │ │ ldmdavs r8!, {r1, r3, r4, r6, fp, sp, lr, pc} │ │ │ │ - bl fe4cf69c <__bss_end__@@Base+0xfe451fb4> │ │ │ │ + bl fe4cf69c <__bss_end__@@Base+0xfe451fac> │ │ │ │ @ instruction: 0xf7f5980a │ │ │ │ @ instruction: 0x2100eb90 │ │ │ │ @ instruction: 0xf7f59809 │ │ │ │ stmdals r9, {r1, r2, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ - bl fe24f6b0 <__bss_end__@@Base+0xfe1d1fc8> │ │ │ │ + bl fe24f6b0 <__bss_end__@@Base+0xfe1d1fc0> │ │ │ │ ldmdavs r8!, {r0, r8, sp}^ │ │ │ │ mrrc 7, 15, pc, lr, cr5 @ │ │ │ │ @ instruction: 0xf7f56878 │ │ │ │ smlabbcs r0, r2, fp, lr │ │ │ │ @ instruction: 0xf7f4200d │ │ │ │ smlabtcs r0, r6, pc, lr @ │ │ │ │ @ instruction: 0xf7f42011 │ │ │ │ smlabtcs r0, r2, pc, lr @ │ │ │ │ strtmi r4, [fp], -lr, asr #20 │ │ │ │ stmdami lr, {r8, ip, pc}^ │ │ │ │ stmdbmi lr, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ - b ff34f6e4 <__bss_end__@@Base+0xff2d1ffc> │ │ │ │ + b ff34f6e4 <__bss_end__@@Base+0xff2d1ff4> │ │ │ │ stmdami sp, {r2, r3, r6, r8, r9, fp, lr}^ │ │ │ │ tstcs r1, ip, lsl r2 │ │ │ │ @ instruction: 0xf8584478 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ mcr 7, 6, pc, cr14, cr5, {7} @ │ │ │ │ @ instruction: 0xf7f568b0 │ │ │ │ andcs lr, r1, r2, asr #20 │ │ │ │ stmib ip, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmib r4, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 118b5bc <__bss_end__@@Base+0x110ded4> │ │ │ │ + blmi 118b5bc <__bss_end__@@Base+0x110decc> │ │ │ │ tstcs r1, r4, lsl #24 │ │ │ │ eorpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ srsia sp, #1 │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ stmia r4!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f54620 │ │ │ │ @@ -10058,36 +10058,36 @@ │ │ │ │ stccc 8, cr4, [r4], {49} @ 0x31 │ │ │ │ ldrbtmi r4, [r8], #-1697 @ 0xfffff95f │ │ │ │ ldm lr!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andls r4, r0, pc, lsr #22 │ │ │ │ eorpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ tstcs r1, fp, ror r4 │ │ │ │ @ instruction: 0xf7f64620 │ │ │ │ - blmi b4b988 <__bss_end__@@Base+0xace2a0> │ │ │ │ + blmi b4b988 <__bss_end__@@Base+0xace298> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0x4648e013 │ │ │ │ @ instruction: 0xf7f59305 │ │ │ │ strmi lr, [r1], #3788 @ 0xecc │ │ │ │ teqpeq sl, #79 @ p-variant is OBSOLETE @ 0x4f │ │ │ │ - blcc 8f7ec <__bss_end__@@Base+0x12104> │ │ │ │ + blcc 8f7ec <__bss_end__@@Base+0x120fc> │ │ │ │ strbmi r9, [r8], -r5, lsl #22 │ │ │ │ @ instruction: 0xf852681a │ │ │ │ vhadd.s8 d17, d2, d23 │ │ │ │ @ instruction: 0xf7f572ff │ │ │ │ - blls 18cd8c <__bss_end__@@Base+0x10f6a4> │ │ │ │ + blls 18cd8c <__bss_end__@@Base+0x10f69c> │ │ │ │ ldmdavs sl, {r0, r8, r9, sl, ip, sp}^ │ │ │ │ stclle 2, cr4, [r8], #744 @ 0x2e8 │ │ │ │ svclt 0x0000e769 │ │ │ │ andeq sp, r4, lr, lsl #30 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq sp, [r4], -r6 │ │ │ │ andeq r5, r3, r4, ror #21 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xfffff3ab │ │ │ │ - andeq lr, r5, sl, asr sl │ │ │ │ + andeq lr, r5, lr, asr sl │ │ │ │ @ instruction: 0x000358b8 │ │ │ │ andeq r6, r3, r6, ror #8 │ │ │ │ @ instruction: 0xfffff027 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r5, r3, r8, lsl r8 │ │ │ │ andeq r5, r3, ip, lsl #19 │ │ │ │ @@ -10099,67 +10099,67 @@ │ │ │ │ andeq r5, r3, r2, lsr #18 │ │ │ │ ldrdeq r5, [r3], -ip │ │ │ │ andeq r5, r3, r0, ror #17 │ │ │ │ ldrdeq r5, [r3], -sl │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ ldrdeq r5, [r3], -r8 │ │ │ │ andeq r5, r3, ip, ror r8 │ │ │ │ - andeq r9, r6, r2, asr sl │ │ │ │ - andeq r9, r6, r0, lsr sl │ │ │ │ + andeq r9, r6, sl, asr sl │ │ │ │ + andeq r9, r6, r8, lsr sl │ │ │ │ andeq r5, r3, lr, lsr #16 │ │ │ │ andeq r5, r3, r4, lsr r8 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb68a6c <__bss_end__@@Base+0xfeaeb384> │ │ │ │ + bl feb68a6c <__bss_end__@@Base+0xfeaeb37c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fc0 │ │ │ │ addlt lr, lr, r4, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2592 @ 0xa20 │ │ │ │ @ instruction: 0xf8df4c20 │ │ │ │ ldrbtmi ip, [ip], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xf85e4b20 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f920d │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r5, lsl #16 │ │ │ │ - blls e390c <__bss_end__@@Base+0x66224> │ │ │ │ + blls e390c <__bss_end__@@Base+0x6621c> │ │ │ │ @ instruction: 0xf7f64478 │ │ │ │ stmdacs r2, {r1, r2, r3, r7, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00c │ │ │ │ stmdacs r1, {r1} │ │ │ │ - bls 185918 <__bss_end__@@Base+0x108230> │ │ │ │ + bls 185918 <__bss_end__@@Base+0x108228> │ │ │ │ movwcs sl, #2054 @ 0x806 │ │ │ │ andls r9, r8, #1610612736 @ 0x60000000 │ │ │ │ movwcc lr, #47565 @ 0xb9cd │ │ │ │ ldc2l 7, cr15, [sl, #1020] @ 0x3fc │ │ │ │ stmiapl r3!, {r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 42b934 <__bss_end__@@Base+0x3ae24c> │ │ │ │ + bmi 42b934 <__bss_end__@@Base+0x3ae244> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, lr, r5, lsl #2 │ │ │ │ - blmi 300d2c <__bss_end__@@Base+0x283644> │ │ │ │ + blmi 300d2c <__bss_end__@@Base+0x28363c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f5e7ef │ │ │ │ svclt 0x0000ec5e │ │ │ │ andeq sp, r4, lr, lsr fp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sp, r4, r6, lsr fp │ │ │ │ @ instruction: 0x000009bc │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r5, r3, r4, ror r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq sp, r4, r2, ror #21 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb68b24 <__bss_end__@@Base+0xfeaeb43c> │ │ │ │ + bl feb68b24 <__bss_end__@@Base+0xfeaeb434> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fc0 │ │ │ │ addlt lr, sp, r8, lsl r1 │ │ │ │ strcs r4, [r0, #-2629] @ 0xfffff5bb │ │ │ │ mcrrmi 4, 15, r4, r5, cr14 │ │ │ │ @ instruction: 0xf8df950a │ │ │ │ ldrbtmi ip, [ip], #-276 @ 0xfffffeec │ │ │ │ @@ -10175,140 +10175,140 @@ │ │ │ │ stmdapl r0!, {r2, r3, lr, pc} │ │ │ │ stmdage r9, {r0, ip, pc} │ │ │ │ ldmdami fp!, {ip, pc} │ │ │ │ @ instruction: 0xf7f64478 │ │ │ │ stmdacs r2, {r1, r3, r5, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d020 │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blmi e05a84 <__bss_end__@@Base+0xd8839c> │ │ │ │ + blmi e05a84 <__bss_end__@@Base+0xd88394> │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ ldrbtmi r9, [fp], #-2057 @ 0xfffff7f7 │ │ │ │ svc 0x0026f7f4 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ stmdals sl, {r6, ip, lr, pc} │ │ │ │ stmdavc r3, {r7, r8, ip, sp, pc} │ │ │ │ teqle r5, sp, lsr #22 │ │ │ │ blcs 2fab0 │ │ │ │ - blmi c05e70 <__bss_end__@@Base+0xb88788> │ │ │ │ + blmi c05e70 <__bss_end__@@Base+0xb88780> │ │ │ │ ldmdavs sp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi bbe064 <__bss_end__@@Base+0xb4097c> │ │ │ │ + blmi bbe064 <__bss_end__@@Base+0xb40974> │ │ │ │ stmdals r9, {r0, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-1577 @ 0xfffff9d7 │ │ │ │ svc 0x0010f7f4 │ │ │ │ stmiapl r3!, {r0, r1, r3, r5, r8, r9, fp, lr}^ │ │ │ │ - bmi aeba24 <__bss_end__@@Base+0xa6e33c> │ │ │ │ + bmi aeba24 <__bss_end__@@Base+0xa6e334> │ │ │ │ ldrbtmi r4, [sl], #-2848 @ 0xfffff4e0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sp, r3, lsr r1 │ │ │ │ stmdbmi r6!, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ - blmi 9e4278 <__bss_end__@@Base+0x966b90> │ │ │ │ + blmi 9e4278 <__bss_end__@@Base+0x966b88> │ │ │ │ stmdapl r1!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ - bls 29de38 <__bss_end__@@Base+0x220750> │ │ │ │ + bls 29de38 <__bss_end__@@Base+0x220748> │ │ │ │ stmiapl r3!, {r0, r1, r2, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf7f56019 │ │ │ │ stmdbmi r2!, {r1, r8, r9, fp, sp, lr, pc} │ │ │ │ - bls 1e3208 <__bss_end__@@Base+0x165b20> │ │ │ │ + bls 1e3208 <__bss_end__@@Base+0x165b18> │ │ │ │ @ instruction: 0x46284479 │ │ │ │ ldc 7, cr15, [r6, #980] @ 0x3d4 │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ bfi r6, r8, #16, #11 │ │ │ │ ldrbtmi r4, [r9], #-2334 @ 0xfffff6e2 │ │ │ │ svc 0x0004f7f5 │ │ │ │ strb r4, [r9, r5, lsl #12] │ │ │ │ - bmi 723e74 <__bss_end__@@Base+0x6a678c> │ │ │ │ + bmi 723e74 <__bss_end__@@Base+0x6a6784> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ andvs r5, sl, r1, ror #16 │ │ │ │ tstpcc sp, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ andls r9, r7, #36864 @ 0x9000 │ │ │ │ andsvs r5, r9, r3, ror #17 │ │ │ │ - b ff8cfa08 <__bss_end__@@Base+0xff852320> │ │ │ │ + b ff8cfa08 <__bss_end__@@Base+0xff852318> │ │ │ │ @ instruction: 0x46034916 │ │ │ │ ldrbtmi r9, [r9], #-2567 @ 0xfffff5f9 │ │ │ │ @ instruction: 0xf7f5e7df │ │ │ │ svclt 0x0000ebb8 │ │ │ │ andeq sp, r4, r4, lsl #21 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sp, r4, sl, ror sl │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ @ instruction: 0x000356b8 │ │ │ │ - andeq lr, r5, r6, ror #12 │ │ │ │ + andeq lr, r5, sl, ror #12 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ - andeq lr, r5, sl, lsr r6 │ │ │ │ + andeq lr, r5, lr, lsr r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq sp, [r4], -r2 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r5, r3, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r5, r3, r8, asr r6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r6, r3, r2, lsl r0 │ │ │ │ andeq r5, r3, lr, ror #7 │ │ │ │ strdeq r5, [r3], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb68c9c <__bss_end__@@Base+0xfeaeb5b4> │ │ │ │ + bl feb68c9c <__bss_end__@@Base+0xfeaeb5ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd0 │ │ │ │ addlt lr, sl, ip, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2594 @ 0xa22 │ │ │ │ @ instruction: 0xf8df4c22 │ │ │ │ ldrbtmi ip, [ip], #-140 @ 0xffffff74 │ │ │ │ @ instruction: 0xf85e4b22 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami sp, {r0, r1, ip, pc} │ │ │ │ - blge 2366e8 <__bss_end__@@Base+0x1b9000> │ │ │ │ - blls 1766e0 <__bss_end__@@Base+0xf8ff8> │ │ │ │ + blge 2366e8 <__bss_end__@@Base+0x1b8ff8> │ │ │ │ + blls 1766e0 <__bss_end__@@Base+0xf8ff0> │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, r7, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ svc 0x0070f7f5 │ │ │ │ andle r2, fp, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r6, r1, lsl #16 │ │ │ │ vldr d9, [sp, #28] │ │ │ │ ldmvs r8, {r3, r9, fp} │ │ │ │ - beq ff04d5dc <__bss_end__@@Base+0xfefcfef4> │ │ │ │ + beq ff04d5dc <__bss_end__@@Base+0xfefcfeec> │ │ │ │ svc 0x007af7f4 │ │ │ │ stmiapl r3!, {r0, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 46bb6c <__bss_end__@@Base+0x3ee484> │ │ │ │ + bmi 46bb6c <__bss_end__@@Base+0x3ee47c> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sl, r5, lsl #2 │ │ │ │ - blmi 340f64 <__bss_end__@@Base+0x2c387c> │ │ │ │ + blmi 340f64 <__bss_end__@@Base+0x2c3874> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f5e7ef │ │ │ │ svclt 0x0000eb42 │ │ │ │ andeq sp, r4, lr, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sp, r4, r6, lsl #18 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r3, r6, r5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq sp, r4, sl, lsr #17 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb68d60 <__bss_end__@@Base+0xfeaeb678> │ │ │ │ + bl feb68d60 <__bss_end__@@Base+0xfeaeb670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [ip, #-800]! @ 0xfffffce0 │ │ │ │ - bmi b3dd94 <__bss_end__@@Base+0xac06ac> │ │ │ │ + bmi b3dd94 <__bss_end__@@Base+0xac06a4> │ │ │ │ stcmi 4, cr4, [ip], #-500 @ 0xfffffe0c │ │ │ │ ldrsbtgt pc, [r0], pc @ │ │ │ │ - blmi b22d68 <__bss_end__@@Base+0xaa5680> │ │ │ │ + blmi b22d68 <__bss_end__@@Base+0xaa5678> │ │ │ │ stcge 8, cr5, [r8, #-680] @ 0xfffffd58 │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ andls r5, r3, r3, ror #17 │ │ │ │ movwls r4, #22566 @ 0x5826 │ │ │ │ @@ -10318,134 +10318,134 @@ │ │ │ │ ldrbtmi r4, [r8], #-2083 @ 0xfffff7dd │ │ │ │ svc 0x0010f7f5 │ │ │ │ eorle r2, lr, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, r6, r1, lsl #16 │ │ │ │ vldr d9, [sp, #28] │ │ │ │ ldmvs r8, {r3, r9, fp} │ │ │ │ - beq ff04d69c <__bss_end__@@Base+0xfefcffb4> │ │ │ │ + beq ff04d69c <__bss_end__@@Base+0xfefcffac> │ │ │ │ svc 0x005af7f5 │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ @ instruction: 0xf7f56898 │ │ │ │ vldr d14, [sp, #256] @ 0x100 │ │ │ │ strtmi r7, [r9], -r8, lsl #20 │ │ │ │ mrc 6, 5, r4, cr7, cr0, {1} │ │ │ │ vsub.f32 s14, s15, s14 │ │ │ │ vrintx.f64 d7, d0 │ │ │ │ vstr d7, [sp, #796] @ 0x31c │ │ │ │ @ instruction: 0xf7f57a08 │ │ │ │ - bmi 4cbfc4 <__bss_end__@@Base+0x44e8dc> │ │ │ │ + bmi 4cbfc4 <__bss_end__@@Base+0x44e8d4> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sl, r9, lsl #2 │ │ │ │ - blmi 3811c4 <__bss_end__@@Base+0x303adc> │ │ │ │ + blmi 3811c4 <__bss_end__@@Base+0x303ad4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 34bbc8 <__bss_end__@@Base+0x2ce4e0> │ │ │ │ + blmi 34bbc8 <__bss_end__@@Base+0x2ce4d8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f5e7eb │ │ │ │ svclt 0x0000eace │ │ │ │ andeq sp, r4, ip, asr #16 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sp, r4, r4, asr #16 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r5, r3, r2, ror #9 │ │ │ │ andeq sp, r4, sl, asr #15 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb68e48 <__bss_end__@@Base+0xfeaeb760> │ │ │ │ + bl feb68e48 <__bss_end__@@Base+0xfeaeb758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd0 │ │ │ │ addlt lr, sl, ip, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2594 @ 0xa22 │ │ │ │ @ instruction: 0xf8df4c22 │ │ │ │ ldrbtmi ip, [ip], #-140 @ 0xffffff74 │ │ │ │ @ instruction: 0xf85e4b22 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami sp, {r0, r1, ip, pc} │ │ │ │ - blge 236894 <__bss_end__@@Base+0x1b91ac> │ │ │ │ - blls 17688c <__bss_end__@@Base+0xf91a4> │ │ │ │ + blge 236894 <__bss_end__@@Base+0x1b91a4> │ │ │ │ + blls 17688c <__bss_end__@@Base+0xf919c> │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, r7, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ mrc 7, 4, APSR_nzcv, cr10, cr5, {7} │ │ │ │ andle r2, ip, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r7, r1, lsl #16 │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ - beq 24d31c <__bss_end__@@Base+0x1cfc34> │ │ │ │ + beq 24d31c <__bss_end__@@Base+0x1cfc2c> │ │ │ │ mrc 8, 5, r6, cr7, cr8, {4} │ │ │ │ @ instruction: 0xf7f50ac0 │ │ │ │ - blmi 48c604 <__bss_end__@@Base+0x40ef1c> │ │ │ │ + blmi 48c604 <__bss_end__@@Base+0x40ef14> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2644fc <__bss_end__@@Base+0x1e6e14> │ │ │ │ + blmi 2644fc <__bss_end__@@Base+0x1e6e0c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 26bd2c <__bss_end__@@Base+0x1ee644> │ │ │ │ + blls 26bd2c <__bss_end__@@Base+0x1ee63c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-40] @ 0xffffffd8 │ │ │ │ stmiapl r3!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ - b 1acfcb0 <__bss_end__@@Base+0x1a525c8> │ │ │ │ + b 1acfcb0 <__bss_end__@@Base+0x1a525c0> │ │ │ │ andeq sp, r4, r2, ror #14 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sp, r4, sl, asr r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r5, r3, r2, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq sp, [r4], -ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb68f0c <__bss_end__@@Base+0xfeaeb824> │ │ │ │ + bl feb68f0c <__bss_end__@@Base+0xfeaeb81c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ umulllt lr, r8, r4, r0 │ │ │ │ ldrbtmi r4, [lr], #2596 @ 0xa24 │ │ │ │ @ instruction: 0xf8df4c24 │ │ │ │ ldrbtmi ip, [ip], #-148 @ 0xffffff6c │ │ │ │ @ instruction: 0xf85e4b24 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r5, lsl #16 │ │ │ │ - blls e3dbc <__bss_end__@@Base+0x666d4> │ │ │ │ + blls e3dbc <__bss_end__@@Base+0x666cc> │ │ │ │ @ instruction: 0xf7f54478 │ │ │ │ stmdacs r2, {r1, r2, r3, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d023 │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blls 185dc8 <__bss_end__@@Base+0x1086e0> │ │ │ │ + blls 185dc8 <__bss_end__@@Base+0x1086d8> │ │ │ │ ldmvs r8, {r8, sp} │ │ │ │ - b 1d4fd38 <__bss_end__@@Base+0x1cd2650> │ │ │ │ + b 1d4fd38 <__bss_end__@@Base+0x1cd2648> │ │ │ │ vmov.32 r4, d7[1] │ │ │ │ stmdbge r6, {r6, r7, r8, r9, fp} │ │ │ │ - beq 1cd3a4 <__bss_end__@@Base+0x14fcbc> │ │ │ │ + beq 1cd3a4 <__bss_end__@@Base+0x14fcb4> │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ @ instruction: 0xf7f54618 │ │ │ │ - bmi 4cbe34 <__bss_end__@@Base+0x44e74c> │ │ │ │ + bmi 4cbe34 <__bss_end__@@Base+0x44e744> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r8, r9, lsl #2 │ │ │ │ - blmi 3811d4 <__bss_end__@@Base+0x303aec> │ │ │ │ + blmi 3811d4 <__bss_end__@@Base+0x303ae4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 34bd58 <__bss_end__@@Base+0x2ce670> │ │ │ │ + blmi 34bd58 <__bss_end__@@Base+0x2ce668> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f5e7eb │ │ │ │ svclt 0x0000ea06 │ │ │ │ muleq r4, lr, r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r4, r6, r6 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ @@ -10457,31 +10457,31 @@ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [lr], -r1, lsr #30 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi 845ec4 <__bss_end__@@Base+0x7c87dc> │ │ │ │ + blmi 845ec4 <__bss_end__@@Base+0x7c87d4> │ │ │ │ @ instruction: 0xf8574604 │ │ │ │ ands r8, fp, r3 │ │ │ │ - b 1d4fdcc <__bss_end__@@Base+0x1cd26e4> │ │ │ │ + b 1d4fdcc <__bss_end__@@Base+0x1cd26dc> │ │ │ │ strmi r4, [r5], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7f54630 │ │ │ │ - blmi 70cf8c <__bss_end__@@Base+0x68f8a4> │ │ │ │ + blmi 70cf8c <__bss_end__@@Base+0x68f89c> │ │ │ │ cmplt sp, fp, lsl sl │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r7, sp, r2 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ blcc 6bfc8 │ │ │ │ @ instruction: 0xb1bb606b │ │ │ │ ldrtmi r6, [r1], -r4, ror #16 │ │ │ │ cmnlt r4, r0, lsr #32 │ │ │ │ - bl c4fe00 <__bss_end__@@Base+0xbd2718> │ │ │ │ + bl c4fe00 <__bss_end__@@Base+0xbd2710> │ │ │ │ stmdavs r3, {r5, fp, sp, lr} │ │ │ │ bicsle r4, pc, r3, asr #10 │ │ │ │ stmvs r0, {r0, r4, r5, r9, sl, lr} │ │ │ │ stcl 7, cr15, [r8, #-980]! @ 0xfffffc2c │ │ │ │ ldrtmi r6, [r1], -r4, ror #16 │ │ │ │ stccs 0, cr2, [r0], {32} │ │ │ │ @ instruction: 0x4630d1f0 │ │ │ │ @@ -10494,22 +10494,22 @@ │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ stcllt 7, cr15, [r6], {245} @ 0xf5 │ │ │ │ ldrdeq sp, [r4], -r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb69080 <__bss_end__@@Base+0xfeaeb998> │ │ │ │ + bl feb69080 <__bss_end__@@Base+0xfeaeb990> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, ip, r8, asr #31 │ │ │ │ ldrd pc, [r0], pc @ │ │ │ │ stcmi 2, cr2, [r8], #-0 │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ andls ip, sl, #160 @ 0xa0 │ │ │ │ - bmi 9e308c <__bss_end__@@Base+0x9659a4> │ │ │ │ + bmi 9e308c <__bss_end__@@Base+0x96599c> │ │ │ │ @ instruction: 0xf85e4b27 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ ldrdgt pc, [ip], pc @ │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @@ -10520,29 +10520,29 @@ │ │ │ │ stmdapl r0!, {r1, r2, r3, r4, fp, lr} │ │ │ │ stmdage r9, {r0, ip, pc} │ │ │ │ ldmdami sp, {ip, pc} │ │ │ │ @ instruction: 0xf7f54478 │ │ │ │ stmdacs r2, {r3, r4, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00c │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blls 285f44 <__bss_end__@@Base+0x20885c> │ │ │ │ + blls 285f44 <__bss_end__@@Base+0x208854> │ │ │ │ @ instruction: 0xf7f46898 │ │ │ │ @ instruction: 0x4601ed56 │ │ │ │ stmdals sl, {r3, r5, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xff6cf7ff │ │ │ │ stmiapl r3!, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 52bf60 <__bss_end__@@Base+0x4ae878> │ │ │ │ + bmi 52bf60 <__bss_end__@@Base+0x4ae870> │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, ip, r9, lsl #2 │ │ │ │ - blmi 401358 <__bss_end__@@Base+0x383c70> │ │ │ │ + blmi 401358 <__bss_end__@@Base+0x383c68> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 3cbedc <__bss_end__@@Base+0x34e7f4> │ │ │ │ + blmi 3cbedc <__bss_end__@@Base+0x34e7ec> │ │ │ │ ldmdavs r9, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f5e7e5 │ │ │ │ svclt 0x0000e944 │ │ │ │ andeq sp, r4, r8, lsr #10 │ │ │ │ andeq sp, r4, r0, lsr #10 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -10555,20 +10555,20 @@ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ @ instruction: 0xe19cf8df │ │ │ │ - bmi 19fe1a8 <__bss_end__@@Base+0x1980ac0> │ │ │ │ + bmi 19fe1a8 <__bss_end__@@Base+0x1980ab8> │ │ │ │ ldrbtmi r2, [lr], #1280 @ 0x500 │ │ │ │ strls r4, [sl, #-3174] @ 0xfffff39a │ │ │ │ @ instruction: 0xc198f8df │ │ │ │ @ instruction: 0xf85e447c │ │ │ │ - blmi 1959f90 <__bss_end__@@Base+0x18dc8a8> │ │ │ │ + blmi 1959f90 <__bss_end__@@Base+0x18dc8a0> │ │ │ │ andls r6, fp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf854460a │ │ │ │ @ instruction: 0xf10d100c │ │ │ │ tstls r6, r8, lsr #24 │ │ │ │ movwls r5, #18659 @ 0x48e3 │ │ │ │ strmi r4, [r1], -fp, lsl #12 │ │ │ │ @@ -10585,62 +10585,62 @@ │ │ │ │ @ instruction: 0xf7ff9809 │ │ │ │ @ instruction: 0x4603f9b3 │ │ │ │ andsle r1, pc, r2, asr #24 │ │ │ │ stmiapl r2!, {r2, r4, r6, r9, fp, lr} │ │ │ │ @ instruction: 0xf8d24617 │ │ │ │ @ instruction: 0xf8d210f4 │ │ │ │ strmi r2, [r8], ip, ror #1 │ │ │ │ - ble 962a0c <__bss_end__@@Base+0x8e5324> │ │ │ │ + ble 962a0c <__bss_end__@@Base+0x8e531c> │ │ │ │ ldrsbtne pc, [r0], #135 @ 0x87 @ │ │ │ │ svclt 0x00a4428b │ │ │ │ @ instruction: 0xf8c71c59 │ │ │ │ @ instruction: 0xf8d710f0 │ │ │ │ blx 563e2 │ │ │ │ ldmdbvs r3, {r0, r1, r9, sp} │ │ │ │ - blvs 67e514 <__bss_end__@@Base+0x600e2c> │ │ │ │ + blvs 67e514 <__bss_end__@@Base+0x600e24> │ │ │ │ stmdals sl, {r0, r4, r5, r8, ip, sp, pc} │ │ │ │ mcr2 7, 7, pc, cr0, cr15, {7} @ │ │ │ │ stmiapl r3!, {r0, r1, r2, r6, r8, r9, fp, lr}^ │ │ │ │ and r6, r2, r8, lsl r8 │ │ │ │ stmiapl r3!, {r1, r2, r6, r8, r9, fp, lr}^ │ │ │ │ - bmi 11ac080 <__bss_end__@@Base+0x112e998> │ │ │ │ + bmi 11ac080 <__bss_end__@@Base+0x112e990> │ │ │ │ ldrbtmi r4, [sl], #-2875 @ 0xfffff4c5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sp, sl, ror #2 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0xf1b83001 │ │ │ │ bl 15c40 │ │ │ │ setend le │ │ │ │ - blle dd244c <__bss_end__@@Base+0xd54d64> │ │ │ │ + blle dd244c <__bss_end__@@Base+0xd54d5c> │ │ │ │ strbeq lr, [r8, #-2824]! @ 0xfffff4f8 │ │ │ │ adcmi r3, r8, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0x46a9bfb4 │ │ │ │ @ instruction: 0xf8d74689 │ │ │ │ @ instruction: 0xf89710f8 │ │ │ │ movwls r0, #24829 @ 0x60fd │ │ │ │ @ instruction: 0xf101fb09 │ │ │ │ ldrmi fp, [r0], -r0, lsl #7 │ │ │ │ ldrbtmi r4, [sl], #-2612 @ 0xfffff5cc │ │ │ │ - b ff150044 <__bss_end__@@Base+0xff0d295c> │ │ │ │ + b ff150044 <__bss_end__@@Base+0xff0d2954> │ │ │ │ ldrsbtne pc, [r0], #135 @ 0x87 @ │ │ │ │ strmi r4, [r2], -r3, asr #12 │ │ │ │ @ instruction: 0xf8c74588 │ │ │ │ svclt 0x00a800ec │ │ │ │ ldrmi r4, [r8], fp, lsl #12 │ │ │ │ @ instruction: 0xf8979b06 │ │ │ │ strdcs r1, [r1], -ip │ │ │ │ rscsls pc, r4, r7, asr #17 │ │ │ │ rscseq pc, sp, r7, lsl #17 │ │ │ │ adcle r2, r9, r0, lsl #18 │ │ │ │ ldrsbtpl pc, [r8], #135 @ 0x87 @ │ │ │ │ smlatbeq r8, r9, fp, lr │ │ │ │ - blx 176cbe <__bss_end__@@Base+0xf95d6> │ │ │ │ - blx 15a0ca <__bss_end__@@Base+0xdc9e2> │ │ │ │ + blx 176cbe <__bss_end__@@Base+0xf95ce> │ │ │ │ + blx 15a0ca <__bss_end__@@Base+0xdc9da> │ │ │ │ tstpcs r0, r1, lsl #4 @ p-variant is OBSOLETE │ │ │ │ mcr 7, 1, pc, cr0, cr4, {7} @ │ │ │ │ ldrdcs pc, [ip], #135 @ 0x87 @ │ │ │ │ ldr r9, [r9, r6, lsl #22] │ │ │ │ andeq pc, r0, r8, asr #3 │ │ │ │ addmi r4, r8, #168, 12 @ 0xa800000 │ │ │ │ @ instruction: 0x4608bfb8 │ │ │ │ @@ -10673,27 +10673,27 @@ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ muleq r4, r6, r3 │ │ │ │ andeq r2, r3, lr, lsr #21 │ │ │ │ andeq r2, r3, sl, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6934c <__bss_end__@@Base+0xfeaebc64> │ │ │ │ + bl feb6934c <__bss_end__@@Base+0xfeaebc5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [sl], r0 @ │ │ │ │ ldrdgt pc, [r4], pc @ │ │ │ │ stcmi 2, cr2, [r9], #-0 │ │ │ │ - blmi a63550 <__bss_end__@@Base+0x9e5e68> │ │ │ │ + blmi a63550 <__bss_end__@@Base+0x9e5e60> │ │ │ │ ldrbtmi r9, [ip], #-519 @ 0xfffffdf9 │ │ │ │ @ instruction: 0xf85c4a28 │ │ │ │ strmi r2, [ip], r2 │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ addsmi r5, r8, #14876672 @ 0xe30000 │ │ │ │ - blmi 94624c <__bss_end__@@Base+0x8c8b64> │ │ │ │ + blmi 94624c <__bss_end__@@Base+0x8c8b5c> │ │ │ │ ldrbtmi r4, [sl], #-2596 @ 0xfffff5dc │ │ │ │ and pc, r3, r4, asr r8 @ │ │ │ │ stmdbmi r4!, {r0, r1, r5, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r2, r5, fp, lr}^ │ │ │ │ stmdapl r1!, {r0, r2, r8, r9, ip, pc}^ │ │ │ │ stmdapl r0!, {r0, r2, r8, ip, pc} │ │ │ │ stmdami r2!, {r0, r1, ip, pc} │ │ │ │ @@ -10701,26 +10701,26 @@ │ │ │ │ ldceq 1, cr15, [ip], {13} │ │ │ │ @ instruction: 0xf8cd4478 │ │ │ │ @ instruction: 0xf8cde004 │ │ │ │ @ instruction: 0xf7f4c008 │ │ │ │ cmnlt r8, r2, ror #27 │ │ │ │ stmiapl r2!, {r2, r3, r4, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 7061dc <__bss_end__@@Base+0x688af4> │ │ │ │ + bmi 7061dc <__bss_end__@@Base+0x688aec> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ bcc 6c2d0 │ │ │ │ orrlt r6, sl, r2, asr #32 │ │ │ │ - blmi 3a4a2c <__bss_end__@@Base+0x327344> │ │ │ │ + blmi 3a4a2c <__bss_end__@@Base+0x32733c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 26c240 <__bss_end__@@Base+0x1eeb58> │ │ │ │ + blls 26c240 <__bss_end__@@Base+0x1eeb50> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 58) │ │ │ │ ldclt 0, cr11, [r0, #-40] @ 0xffffffd8 │ │ │ │ - bmi 4e4e30 <__bss_end__@@Base+0x467748> │ │ │ │ + bmi 4e4e30 <__bss_end__@@Base+0x467740> │ │ │ │ @ instruction: 0xf854447a │ │ │ │ strb lr, [r9, r3] │ │ │ │ stmib r0, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f4e7ea │ │ │ │ svclt 0x0000efdc │ │ │ │ andeq sp, r4, ip, asr r2 │ │ │ │ andeq sp, r4, r6, asr r2 │ │ │ │ @@ -10736,102 +10736,102 @@ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq sp, r4, r8, ror #3 │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ andeq r7, r3, r8, asr #11 │ │ │ │ ldrbtmi r4, [fp], #-2864 @ 0xfffff4d0 │ │ │ │ suble r2, lr, r0, lsl #16 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb69448 <__bss_end__@@Base+0xfeaebd60> │ │ │ │ + bl feb69448 <__bss_end__@@Base+0xfeaebd58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavc r5, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stclcs 6, cr4, [r3, #-120]! @ 0xffffff88 │ │ │ │ stmdavc r3, {r3, r8, ip, lr, pc}^ │ │ │ │ tstle r5, r1, ror #22 │ │ │ │ - blcs 1b7046c <__bss_end__@@Base+0x1af2d84> │ │ │ │ - blmi a0666c <__bss_end__@@Base+0x988f84> │ │ │ │ + blcs 1b7046c <__bss_end__@@Base+0x1af2d7c> │ │ │ │ + blmi a0666c <__bss_end__@@Base+0x988f7c> │ │ │ │ ldcllt 8, cr5, [r0, #-960]! @ 0xfffffc40 │ │ │ │ andcs r4, r4, #622592 @ 0x98000 │ │ │ │ ldrbtmi r4, [r9], #-1540 @ 0xfffff9fc │ │ │ │ - bl 1d50244 <__bss_end__@@Base+0x1cd2b5c> │ │ │ │ + bl 1d50244 <__bss_end__@@Base+0x1cd2b54> │ │ │ │ stmdbmi r4!, {r4, r6, r8, r9, ip, sp, pc} │ │ │ │ strtmi r2, [r0], -r4, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ movtlt lr, #35694 @ 0x8b6e │ │ │ │ andcs r4, r5, #540672 @ 0x84000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 19d0260 <__bss_end__@@Base+0x1952b78> │ │ │ │ + bl 19d0260 <__bss_end__@@Base+0x1952b70> │ │ │ │ ldmdbmi pc, {r3, r4, r5, r6, r7, r8, ip, sp, pc} @ │ │ │ │ strtmi r2, [r0], -r6, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ mvnslt lr, r0, ror #22 │ │ │ │ tstle r2, r7, ror sp │ │ │ │ - blcs 1a70434 <__bss_end__@@Base+0x19f2d4c> │ │ │ │ + blcs 1a70434 <__bss_end__@@Base+0x19f2d44> │ │ │ │ ldmdbmi sl, {r0, r2, r3, r4, ip, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ mvnslt lr, r4, asr fp │ │ │ │ andcs r4, sl, #376832 @ 0x5c000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 1350294 <__bss_end__@@Base+0x12d2bac> │ │ │ │ - blmi 580968 <__bss_end__@@Base+0x503280> │ │ │ │ + bl 1350294 <__bss_end__@@Base+0x12d2ba4> │ │ │ │ + blmi 580968 <__bss_end__@@Base+0x503278> │ │ │ │ ldcllt 8, cr5, [r0, #-960]! @ 0xfffffc40 │ │ │ │ ldmpl r0!, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ - blmi 541894 <__bss_end__@@Base+0x4c41ac> │ │ │ │ + blmi 541894 <__bss_end__@@Base+0x4c41a4> │ │ │ │ ldcllt 8, cr5, [r0, #-960]! @ 0xfffffc40 │ │ │ │ ldrbtmi r4, [r8], #-2067 @ 0xfffff7ed │ │ │ │ @ instruction: 0x4770bd70 │ │ │ │ ldmpl r0!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ stmiavc r3!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ bicsle r2, lr, lr, ror #22 │ │ │ │ ldmpl r0!, {r4, r8, r9, fp, lr}^ │ │ │ │ andcs fp, r0, r0, ror sp │ │ │ │ - blmi 4018b8 <__bss_end__@@Base+0x3841d0> │ │ │ │ + blmi 4018b8 <__bss_end__@@Base+0x3841c8> │ │ │ │ ldcllt 8, cr5, [r0, #-960]! @ 0xfffffc40 │ │ │ │ andeq sp, r4, lr, ror r1 │ │ │ │ muleq r0, r0, r8 │ │ │ │ andeq r7, r3, r2, ror r6 │ │ │ │ andeq r4, r3, ip, asr #28 │ │ │ │ andeq r4, r3, r6, asr #28 │ │ │ │ andeq r4, r3, r0, asr #28 │ │ │ │ andeq r4, r3, r0, lsr lr │ │ │ │ andeq r4, r3, sl, lsr #28 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andeq sp, r5, r6, lsl sp │ │ │ │ + andeq sp, r5, sl, lsl sp │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ andeq r0, r0, ip, lsr #23 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r4, r5, asr sp │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ strmi sp, [r4], -pc, asr #32 │ │ │ │ stmdavs r0, {r8, sp} │ │ │ │ - bl fe7d032c <__bss_end__@@Base+0xfe752c44> │ │ │ │ + bl fe7d032c <__bss_end__@@Base+0xfe752c3c> │ │ │ │ svclt 0x00182829 │ │ │ │ svccc 0x00fff1b0 │ │ │ │ @ instruction: 0x2601bf14 │ │ │ │ strtmi r2, [r0], -r0, lsl #12 │ │ │ │ stmdavs r4!, {r0, r1, r2, r3, r8, ip, lr, pc} │ │ │ │ - b 150344 <__bss_end__@@Base+0xd2c5c> │ │ │ │ + b 150344 <__bss_end__@@Base+0xd2c54> │ │ │ │ strmi r4, [r2], -fp, asr #18 │ │ │ │ @ instruction: 0x46204633 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ - blmi 128d0bc <__bss_end__@@Base+0x120f9d4> │ │ │ │ + blmi 128d0bc <__bss_end__@@Base+0x120f9cc> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f581f0 │ │ │ │ - blmi 118cacc <__bss_end__@@Base+0x110f3e4> │ │ │ │ + blmi 118cacc <__bss_end__@@Base+0x110f3dc> │ │ │ │ stmiapl fp!, {r1, r2, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r4, r9, sl, lr} │ │ │ │ addmi r4, r3, #152, 12 @ 0x9800000 │ │ │ │ - bmi 10c6458 <__bss_end__@@Base+0x1048d70> │ │ │ │ + bmi 10c6458 <__bss_end__@@Base+0x1048d68> │ │ │ │ stmiapl r9!, {r0, r1, fp, sp, lr} │ │ │ │ stmiapl sl!, {r0, r6, r9, fp, lr} │ │ │ │ svclt 0x00184293 │ │ │ │ svclt 0x0016428b │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ mlasle r2, r8, r6, r4 │ │ │ │ stmdavs r4!, {r5, r9, sl, lr} │ │ │ │ @@ -10843,42 +10843,42 @@ │ │ │ │ andle r4, r9, r6, lsl #5 │ │ │ │ stmiapl fp!, {r0, r1, r2, r4, r5, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, lr, #1769472 @ 0x1b0000 │ │ │ │ ldmdavs r3!, {r2, ip, lr, pc}^ │ │ │ │ rsbsvs r3, r3, r1, lsl #22 │ │ │ │ subsle r2, r3, r0, lsl #22 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ - blmi c72bb4 <__bss_end__@@Base+0xbf54cc> │ │ │ │ + blmi c72bb4 <__bss_end__@@Base+0xbf54c4> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ @ instruction: 0x462081f0 │ │ │ │ @ instruction: 0xf7f46824 │ │ │ │ pushmi {r2, r3, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ movwcs r4, #1538 @ 0x602 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 1503e4 <__bss_end__@@Base+0xd2cfc> │ │ │ │ + bl 1503e4 <__bss_end__@@Base+0xd2cf4> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldmdavs r8!, {r0, r1, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ stmvs r3, {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x46984618 │ │ │ │ @ instruction: 0xff06f7ff │ │ │ │ sbcle r2, r5, r0, lsl #16 │ │ │ │ tstcs r0, r3 │ │ │ │ @ instruction: 0xf7f46820 │ │ │ │ - blls 10d0fc <__bss_end__@@Base+0x8fa14> │ │ │ │ + blls 10d0fc <__bss_end__@@Base+0x8fa0c> │ │ │ │ svclt 0x00182829 │ │ │ │ svccc 0x00fff1b0 │ │ │ │ stmiavs r0!, {r0, r2, r3, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7f46824 │ │ │ │ ldmdbmi ip, {r2, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ strbmi r4, [r2], -r3, lsl #12 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ - b ff7d0430 <__bss_end__@@Base+0xff752d48> │ │ │ │ + b ff7d0430 <__bss_end__@@Base+0xff752d40> │ │ │ │ andcs lr, r0, #47972352 @ 0x2dc0000 │ │ │ │ stmiavs r0!, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ @ instruction: 0x47984611 │ │ │ │ rscle r2, sl, r0, lsl #16 │ │ │ │ ldmdavs sl!, {r0, r4, r8, r9, fp, lr} │ │ │ │ stmiapl ip!, {r1, r2, r4, r7, r9, lr}^ │ │ │ │ adcsle r6, r7, r0, lsr #16 │ │ │ │ @@ -10918,21 +10918,21 @@ │ │ │ │ svclt 0x00143fff │ │ │ │ strcs r2, [r0], -r1, lsl #12 │ │ │ │ tstle ip, r8, lsr #12 │ │ │ │ @ instruction: 0xf7f4682d │ │ │ │ ldmibmi r3!, {r1, r2, r4, r5, r8, fp, sp, lr, pc}^ │ │ │ │ ldrtmi r4, [r3], -r2, lsl #12 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - b 1fd04f0 <__bss_end__@@Base+0x1f52e08> │ │ │ │ + b 1fd04f0 <__bss_end__@@Base+0x1f52e00> │ │ │ │ stmiapl r7!, {r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7f5e02e │ │ │ │ - blmi ffbcc934 <__bss_end__@@Base+0xffb4f24c> │ │ │ │ + blmi ffbcc934 <__bss_end__@@Base+0xffb4f244> │ │ │ │ stmiapl r7!, {r1, r2, r9, sl, lr}^ │ │ │ │ addmi r6, r3, #3866624 @ 0x3b0000 │ │ │ │ - bmi ffb46704 <__bss_end__@@Base+0xffac901c> │ │ │ │ + bmi ffb46704 <__bss_end__@@Base+0xffac9014> │ │ │ │ stmiapl r1!, {r0, r1, fp, sp, lr} │ │ │ │ stmiapl r2!, {r0, r1, r3, r5, r6, r7, r9, fp, lr} │ │ │ │ svclt 0x00184293 │ │ │ │ svclt 0x0016428b │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ @ instruction: 0xd0754699 │ │ │ │ stmdavs sp!, {r3, r5, r9, sl, lr} │ │ │ │ @@ -10944,72 +10944,72 @@ │ │ │ │ andle r4, ip, r6, lsl #5 │ │ │ │ stmiapl r3!, {r0, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, lr, #1769472 @ 0x1b0000 │ │ │ │ ldmdavs r3!, {r0, r1, r2, ip, lr, pc}^ │ │ │ │ rsbsvs r3, r3, r1, lsl #22 │ │ │ │ @ instruction: 0x4630b91b │ │ │ │ svc 0x00b8f7f4 │ │ │ │ - bmi ff72c668 <__bss_end__@@Base+0xff6aef80> │ │ │ │ + bmi ff72c668 <__bss_end__@@Base+0xff6aef78> │ │ │ │ ldrbtmi r4, [sl], #-3027 @ 0xfffff42d │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmnphi lr, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ ldmmi r6, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ - blmi ff5a3dd0 <__bss_end__@@Base+0xff5266e8> │ │ │ │ + blmi ff5a3dd0 <__bss_end__@@Base+0xff5266e0> │ │ │ │ stmdapl r0!, {r0, r3, r5, r9, sl, lr} │ │ │ │ stmiapl r3!, {r1, ip, pc}^ │ │ │ │ strmi r9, [r3], -r1, lsl #6 │ │ │ │ andls sl, r0, r3, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2258 @ 0xfffff72e │ │ │ │ - b 150594 <__bss_end__@@Base+0xd2eac> │ │ │ │ + b 150594 <__bss_end__@@Base+0xd2ea4> │ │ │ │ stmdals r3, {r0, r8, sp} │ │ │ │ - b 950598 <__bss_end__@@Base+0x8d2eb0> │ │ │ │ + b 950598 <__bss_end__@@Base+0x8d2ea8> │ │ │ │ strmi r2, [r5], -r2, lsl #2 │ │ │ │ @ instruction: 0xf7f49803 │ │ │ │ tstcs r3, r0, lsr #20 │ │ │ │ stmdals r3, {r1, r2, r9, sl, lr} │ │ │ │ - b 6d05ac <__bss_end__@@Base+0x652ec4> │ │ │ │ + b 6d05ac <__bss_end__@@Base+0x652ebc> │ │ │ │ stmdavs fp!, {r0, r1, r6, r7, r9, fp, lr} │ │ │ │ stmiapl r1!, {r0, r1, r2, r9, sl, lr} │ │ │ │ stmiapl r2!, {r6, r7, r9, fp, lr} │ │ │ │ svclt 0x00184293 │ │ │ │ rsble r4, r3, fp, lsl #5 │ │ │ │ ldrtmi r4, [r0], -r5, asr #19 │ │ │ │ - bmi ff1a550c <__bss_end__@@Base+0xff127e24> │ │ │ │ + bmi ff1a550c <__bss_end__@@Base+0xff127e1c> │ │ │ │ ldrbtmi r5, [sl], #-2145 @ 0xfffff79f │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ stmiapl r3!, {r1, r2, r6, r9, lr}^ │ │ │ │ @ instruction: 0xf7f4601a │ │ │ │ stmibmi r2, {r3, r5, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1538 @ 0xfffff9fe │ │ │ │ @ instruction: 0xf7f42000 │ │ │ │ - blmi fed0e450 <__bss_end__@@Base+0xfec90d68> │ │ │ │ + blmi fed0e450 <__bss_end__@@Base+0xfec90d60> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0x4628e7b3 │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ stmia sl!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x460249bb │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ @ instruction: 0x2e00e9f4 │ │ │ │ @ instruction: 0xe7a3d195 │ │ │ │ ldrdls pc, [r8], -r0 │ │ │ │ @ instruction: 0xf7ff4648 │ │ │ │ - bmi fed91e2c <__bss_end__@@Base+0xfed14744> │ │ │ │ + bmi fed91e2c <__bss_end__@@Base+0xfed1473c> │ │ │ │ stmiapl r3!, {r7, r9, sl, lr} │ │ │ │ @ instruction: 0x469b4ab4 │ │ │ │ addsmi r5, r8, #10616832 @ 0xa20000 │ │ │ │ addsmi fp, r0, #24, 30 @ 0x60 │ │ │ │ movwcs fp, #7956 @ 0x1f14 │ │ │ │ ldrmi r2, [sl], r0, lsl #6 │ │ │ │ svcge 0x0076f47f │ │ │ │ ldrmi r6, [r9], -r8, lsr #16 │ │ │ │ - b 5d063c <__bss_end__@@Base+0x552f54> │ │ │ │ + b 5d063c <__bss_end__@@Base+0x552f4c> │ │ │ │ svccc 0x00fff1b0 │ │ │ │ stmdacs r9!, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ strtmi sp, [r8], -pc, asr #2 │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ ldmda lr!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r4, [r2], -r8, lsr #19 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @@ -11022,56 +11022,56 @@ │ │ │ │ blcc 6c870 │ │ │ │ blcs 2a874 │ │ │ │ svcge 0x006df47f │ │ │ │ @ instruction: 0x46984699 │ │ │ │ @ instruction: 0xf7f44630 │ │ │ │ rsbs lr, ip, r0, lsr #30 │ │ │ │ @ instruction: 0xf7ff68a8 │ │ │ │ - blmi fe611db4 <__bss_end__@@Base+0xfe5946cc> │ │ │ │ + blmi fe611db4 <__bss_end__@@Base+0xfe5946c4> │ │ │ │ @ instruction: 0xf8544605 │ │ │ │ - blmi fe5b26d4 <__bss_end__@@Base+0xfe534fec> │ │ │ │ + blmi fe5b26d4 <__bss_end__@@Base+0xfe534fe4> │ │ │ │ strbmi r5, [r0, #-2275] @ 0xfffff71d │ │ │ │ addsmi fp, r8, #24, 30 @ 0x60 │ │ │ │ - blmi fe586d0c <__bss_end__@@Base+0xfe509624> │ │ │ │ + blmi fe586d0c <__bss_end__@@Base+0xfe50961c> │ │ │ │ ldrtmi sl, [r0], -r5, lsl #18 │ │ │ │ ldmvs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - blls 1867d8 <__bss_end__@@Base+0x1090f0> │ │ │ │ + blls 1867d8 <__bss_end__@@Base+0x1090e8> │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ teqle r8, r2, lsl #22 │ │ │ │ @ instruction: 0xf0004545 │ │ │ │ - blmi fe3b2998 <__bss_end__@@Base+0xfe3352b0> │ │ │ │ + blmi fe3b2998 <__bss_end__@@Base+0xfe3352a8> │ │ │ │ ldrtmi sl, [r8], -r6, lsl #18 │ │ │ │ ldmvs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ adchi pc, sp, r0 │ │ │ │ movweq lr, #23005 @ 0x59dd │ │ │ │ @ instruction: 0xf0076859 │ │ │ │ - blmi 1e92524 <__bss_end__@@Base+0x1e14e3c> │ │ │ │ + blmi 1e92524 <__bss_end__@@Base+0x1e14e34> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0x4628e737 │ │ │ │ - b fe0d06ec <__bss_end__@@Base+0xfe053004> │ │ │ │ + b fe0d06ec <__bss_end__@@Base+0xfe052ffc> │ │ │ │ @ instruction: 0x4681683a │ │ │ │ @ instruction: 0xf0004282 │ │ │ │ ldrbmi r8, [r8, #187] @ 0xbb │ │ │ │ addhi pc, r9, r0 │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0x46286a1b │ │ │ │ ldmdavs fp!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ addmi r4, r3, #128, 12 @ 0x8000000 │ │ │ │ ldrtmi sp, [r1], -r0, lsr #32 │ │ │ │ @ instruction: 0xf7f49803 │ │ │ │ @ instruction: 0x4649ebf6 │ │ │ │ @ instruction: 0xf7f49803 │ │ │ │ stmdals r3, {r1, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f44641 │ │ │ │ - blmi 1a0d710 <__bss_end__@@Base+0x1990028> │ │ │ │ + blmi 1a0d710 <__bss_end__@@Base+0x1990020> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdbmi sl!, {r0, r1, r4, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - blmi 1aa4024 <__bss_end__@@Base+0x1a2693c> │ │ │ │ + blmi 1aa4024 <__bss_end__@@Base+0x1a26934> │ │ │ │ stmdapl r1!, {r1, r4, r5, r6, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ submi pc, fp, #64, 4 │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ ldcl 7, cr15, [r0, #-976]! @ 0xfffffc30 │ │ │ │ strmi r4, [r2], -lr, ror #18 │ │ │ │ smlsldx r4, r7, r9, r4 │ │ │ │ @@ -11086,15 +11086,15 @@ │ │ │ │ addsmi r6, lr, #1769472 @ 0x1b0000 │ │ │ │ ldmdavs r3!, {r1, r2, ip, lr, pc}^ │ │ │ │ rsbsvs r3, r3, r1, lsl #22 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ strmi sp, [r1, #13] │ │ │ │ - blmi 13867ec <__bss_end__@@Base+0x1309104> │ │ │ │ + blmi 13867ec <__bss_end__@@Base+0x13090fc> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ andle r4, r5, fp, asr #10 │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ @ instruction: 0xf8c93b01 │ │ │ │ orrlt r3, r3, #4 │ │ │ │ @ instruction: 0xf1b86838 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @@ -11118,45 +11118,45 @@ │ │ │ │ mrcge 4, 5, APSR_nzcv, cr1, cr15, {1} │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ @ instruction: 0xf8c93b01 │ │ │ │ blcs 1e840 │ │ │ │ mcrge 4, 5, pc, cr8, cr15, {3} @ │ │ │ │ @ instruction: 0x46484698 │ │ │ │ mrc 7, 2, APSR_nzcv, cr12, cr4, {7} │ │ │ │ - blmi 100c768 <__bss_end__@@Base+0xf8f080> │ │ │ │ + blmi 100c768 <__bss_end__@@Base+0xf8f078> │ │ │ │ ldrb r5, [r5, -r3, ror #17]! │ │ │ │ stmdbge r6, {r0, r2, r3, r4, r5, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ ldmib sp, {r3, r4, r5, r7, r8, ip, sp, pc}^ │ │ │ │ ldmdavs r9, {r0, r2, r8, r9}^ │ │ │ │ cdp2 0, 10, cr15, cr2, cr7, {0} │ │ │ │ stmdbmi sl!, {r0, r1, r2, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - blmi aa5140 <__bss_end__@@Base+0xa27a58> │ │ │ │ + blmi aa5140 <__bss_end__@@Base+0xa27a50> │ │ │ │ stmdapl r1!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ ldmdbmi r5!, {r1, r3, r4, r6, r9, lr} │ │ │ │ stmiapl r3!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7f4601a │ │ │ │ - blmi 6ce1ec <__bss_end__@@Base+0x650b04> │ │ │ │ + blmi 6ce1ec <__bss_end__@@Base+0x650afc> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdbmi r1!, {r0, r7, r9, sl, sp, lr, pc} │ │ │ │ - blmi 865148 <__bss_end__@@Base+0x7e7a60> │ │ │ │ + blmi 865148 <__bss_end__@@Base+0x7e7a58> │ │ │ │ stmdapl r1!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ stmdbmi lr!, {r1, r4, r6, r9, lr} │ │ │ │ @ instruction: 0xe7ec4479 │ │ │ │ stc 7, cr15, [sl], {244} @ 0xf4 │ │ │ │ stmdavs sp!, {r3, r5, r9, sl, lr} │ │ │ │ svc 0x006cf7f3 │ │ │ │ strmi r4, [r2], -sl, lsr #18 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ ldm r6!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ addmi r6, r6, #56, 16 @ 0x380000 │ │ │ │ - blmi 406b5c <__bss_end__@@Base+0x389474> │ │ │ │ + blmi 406b5c <__bss_end__@@Base+0x38946c> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r1, lr, r2 │ │ │ │ @ instruction: 0xe77046d0 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ mrcge 4, 2, APSR_nzcv, cr13, cr15, {1} │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ svclt 0x0000e773 │ │ │ │ @@ -11188,15 +11188,15 @@ │ │ │ │ andeq r4, r3, r0, ror #20 │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ andeq r4, r3, r8, lsr #11 │ │ │ │ andeq r4, r3, r4, lsr sl │ │ │ │ andeq r4, r3, r4, lsl #11 │ │ │ │ andeq r4, r3, r4, ror #19 │ │ │ │ andeq r4, r3, r2, lsr #18 │ │ │ │ - bmi 7a55cc <__bss_end__@@Base+0x727ee4> │ │ │ │ + bmi 7a55cc <__bss_end__@@Base+0x727edc> │ │ │ │ ldmpl sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ mlale r3, r0, r2, r4 │ │ │ │ ldmpl sl, {r2, r3, r4, r9, fp, lr} │ │ │ │ mlale r2, r0, r2, r4 │ │ │ │ ldmpl sl, {r0, r1, r3, r4, r9, fp, lr} │ │ │ │ mlale r1, r0, r2, r4 │ │ │ │ ldmpl sl, {r1, r3, r4, r9, fp, lr} │ │ │ │ @@ -11207,32 +11207,32 @@ │ │ │ │ mulsle fp, r0, r2 │ │ │ │ ldmpl sl, {r0, r1, r2, r4, r9, fp, lr} │ │ │ │ mulsle sl, r0, r2 │ │ │ │ ldmpl sl, {r1, r2, r4, r9, fp, lr} │ │ │ │ @ instruction: 0xd1024290 │ │ │ │ ldmpl r8, {r0, r2, r4, r9, fp, lr} │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ - bmi 524764 <__bss_end__@@Base+0x4a707c> │ │ │ │ + bmi 524764 <__bss_end__@@Base+0x4a7074> │ │ │ │ @ instruction: 0x47705898 │ │ │ │ ldmpl r8, {r0, r1, r4, r9, fp, lr} │ │ │ │ - bmi 4e4770 <__bss_end__@@Base+0x467088> │ │ │ │ + bmi 4e4770 <__bss_end__@@Base+0x467080> │ │ │ │ @ instruction: 0x47705898 │ │ │ │ ldmpl r8, {r1, r4, r9, fp, lr} │ │ │ │ - bmi 4a477c <__bss_end__@@Base+0x427094> │ │ │ │ + bmi 4a477c <__bss_end__@@Base+0x42708c> │ │ │ │ @ instruction: 0x47705898 │ │ │ │ ldmpl r8, {r0, r4, r9, fp, lr} │ │ │ │ - bmi 464788 <__bss_end__@@Base+0x3e70a0> │ │ │ │ + bmi 464788 <__bss_end__@@Base+0x3e7098> │ │ │ │ @ instruction: 0x47705898 │ │ │ │ andeq ip, r4, r0, ror #20 │ │ │ │ muleq r0, r0, r8 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ - andeq sp, r5, lr, ror #12 │ │ │ │ + andeq sp, r5, r2, ror r6 │ │ │ │ andeq r0, r0, ip, lsr #23 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror fp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ @@ -11252,74 +11252,74 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ stmdavc r3, {r2, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xd1292b2d │ │ │ │ ldrmi r7, [r7], -r2, asr #16 │ │ │ │ stmdbge r6, {r1, r4, r5, r8, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f39203 │ │ │ │ - bls 10e308 <__bss_end__@@Base+0x90c20> │ │ │ │ - blle 165ca5c <__bss_end__@@Base+0x15df374> │ │ │ │ - blge 177260 <__bss_end__@@Base+0xf9b78> │ │ │ │ + bls 10e308 <__bss_end__@@Base+0x90c18> │ │ │ │ + blle 165ca5c <__bss_end__@@Base+0x15df36c> │ │ │ │ + blge 177260 <__bss_end__@@Base+0xf9b70> │ │ │ │ strtmi sl, [r9], -r4, lsl #20 │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ stmdacs r0, {r0, r1, r6, fp, ip, sp, lr, pc} │ │ │ │ adcshi pc, r7, r0 │ │ │ │ strtmi r2, [r9], -r1, lsl #12 │ │ │ │ movwcs lr, #18909 @ 0x49dd │ │ │ │ strls r4, [r0], -r0, lsr #12 │ │ │ │ mcr2 7, 2, pc, cr8, cr13, {7} @ │ │ │ │ - blmi 18a5414 <__bss_end__@@Base+0x1827d2c> │ │ │ │ + blmi 18a5414 <__bss_end__@@Base+0x1827d24> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 8ecaf4 <__bss_end__@@Base+0x86f40c> │ │ │ │ + blls 8ecaf4 <__bss_end__@@Base+0x86f404> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strhtlt r8, [r4], -r6 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ andcs r4, r0, r1, lsr #12 │ │ │ │ svc 0x0098f7f3 │ │ │ │ @ instruction: 0xf7f4b330 │ │ │ │ @ instruction: 0x4604efb6 │ │ │ │ strtmi sl, [r0], -r6, lsl #18 │ │ │ │ ldcl 7, cr15, [ip, #972]! @ 0x3cc │ │ │ │ stmdacs r0, {r0, r8, r9, sl, sp} │ │ │ │ - bls 2c9764 <__bss_end__@@Base+0x24c07c> │ │ │ │ + bls 2c9764 <__bss_end__@@Base+0x24c074> │ │ │ │ rsbsmi pc, r0, #33554432 @ 0x2000000 │ │ │ │ andmi pc, r0, #746586112 @ 0x2c800000 │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf042bf08 │ │ │ │ stmiblt sl!, {r0, r9}^ │ │ │ │ @ instruction: 0xad044950 │ │ │ │ strtmi sl, [r0], -r5, lsl #22 │ │ │ │ andls r5, r0, #7405568 @ 0x710000 │ │ │ │ movwls r4, #13866 @ 0x362a │ │ │ │ @ instruction: 0xf7fe4688 │ │ │ │ - blls 110af8 <__bss_end__@@Base+0x93410> │ │ │ │ + blls 110af8 <__bss_end__@@Base+0x93408> │ │ │ │ eorsle r2, r3, r0, lsl #16 │ │ │ │ ands r4, r7, r5, asr #12 │ │ │ │ @ instruction: 0x21209003 │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r1, r3, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ stmdbge r6, {r0, r4, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf7f34620 │ │ │ │ @ instruction: 0x2700edd2 │ │ │ │ - ble ff51cb10 <__bss_end__@@Base+0xff49f428> │ │ │ │ - bge 11b714 <__bss_end__@@Base+0x9e02c> │ │ │ │ + ble ff51cb10 <__bss_end__@@Base+0xff49f420> │ │ │ │ + bge 11b714 <__bss_end__@@Base+0x9e024> │ │ │ │ strtmi r9, [r9], -r0, lsl #6 │ │ │ │ strtmi sl, [r0], -r5, lsl #22 │ │ │ │ @ instruction: 0xffe8f7fd │ │ │ │ subsle r2, ip, r0, lsl #16 │ │ │ │ - blls 15b32c <__bss_end__@@Base+0xddc44> │ │ │ │ + blls 15b32c <__bss_end__@@Base+0xddc3c> │ │ │ │ strtmi r9, [r9], -r0, lsl #4 │ │ │ │ strtmi r9, [r0], -r4, lsl #20 │ │ │ │ stc2l 7, cr15, [lr, #1012]! @ 0x3f4 │ │ │ │ adcle r2, r3, r0, lsl #30 │ │ │ │ - blmi d2541c <__bss_end__@@Base+0xca7d34> │ │ │ │ + blmi d2541c <__bss_end__@@Base+0xca7d2c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 8ecbac <__bss_end__@@Base+0x86f4c4> │ │ │ │ + blls 8ecbac <__bss_end__@@Base+0x86f4bc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple sl, r0, lsl #6 │ │ │ │ eorlt r4, r4, r0, lsr #12 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ mrclt 7, 4, APSR_nzcv, cr4, cr3, {7} │ │ │ │ ldmpl r2!, {r0, r4, r5, r9, fp, lr} │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ @@ -11329,37 +11329,37 @@ │ │ │ │ @ instruction: 0xd1bf2800 │ │ │ │ strtmi r4, [sl], -ip, lsr #18 │ │ │ │ andls r9, r3, r0 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ @ instruction: 0xffb8f7fd │ │ │ │ stmdacs r0, {r0, r1, r8, sl, fp, ip, pc} │ │ │ │ stmdbmi r8!, {r1, r2, r3, r6, r7, r8, ip, lr, pc} │ │ │ │ - blmi a24414 <__bss_end__@@Base+0x9a6d2c> │ │ │ │ + blmi a24414 <__bss_end__@@Base+0x9a6d24> │ │ │ │ ldrbmi pc, [r7], #576 @ 0x240 @ │ │ │ │ ldmdapl r1!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi 9aabc4 <__bss_end__@@Base+0x92d4dc> │ │ │ │ + blmi 9aabc4 <__bss_end__@@Base+0x92d4d4> │ │ │ │ ldrbtmi r4, [r9], #-2342 @ 0xfffff6da │ │ │ │ @ instruction: 0x601c58f3 │ │ │ │ stcl 7, cr15, [r6], {244} @ 0xf4 │ │ │ │ @ instruction: 0x2128e76c │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r1, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ teqcs ip, r7, lsr #3 │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ ldmdbmi sl, {r0, r5, r7, r8, ip, lr, pc} │ │ │ │ - blmi 76444c <__bss_end__@@Base+0x6e6d64> │ │ │ │ + blmi 76444c <__bss_end__@@Base+0x6e6d5c> │ │ │ │ strbmi pc, [r4], #576 @ 0x240 @ │ │ │ │ ldmdapl r1!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi 62abfc <__bss_end__@@Base+0x5ad514> │ │ │ │ + blmi 62abfc <__bss_end__@@Base+0x5ad50c> │ │ │ │ ldrbtmi r4, [r9], #-2330 @ 0xfffff6e6 │ │ │ │ @ instruction: 0x601c58f3 │ │ │ │ stc 7, cr15, [sl], #976 @ 0x3d0 │ │ │ │ ldmdbmi r2, {r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - bmi 5e4470 <__bss_end__@@Base+0x566d88> │ │ │ │ + bmi 5e4470 <__bss_end__@@Base+0x566d80> │ │ │ │ ldrbtmi r2, [sl], #-0 │ │ │ │ andvs r5, sl, r1, ror r8 │ │ │ │ bicmi pc, pc, r0, asr #4 │ │ │ │ ldmpl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ ldmdbmi r3, {r0, r4, sp, lr} │ │ │ │ ldrbtmi r6, [r9], #-2090 @ 0xfffff7d6 │ │ │ │ ldc 7, cr15, [r8], {244} @ 0xf4 │ │ │ │ @@ -11368,25 +11368,25 @@ │ │ │ │ muleq r4, r0, r9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r4, sl, lsl #19 │ │ │ │ andeq ip, r4, r4, lsr r9 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ andeq ip, r4, ip, ror r8 │ │ │ │ muleq r0, r0, r8 │ │ │ │ - andeq sp, r5, r8, ror r4 │ │ │ │ + andeq sp, r5, ip, ror r4 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r4, r3, ip, ror r2 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r4, r3, r2, ror #14 │ │ │ │ andeq r4, r3, r4, asr #4 │ │ │ │ strdeq r4, [r3], -lr │ │ │ │ andeq r4, r3, r6, lsr #4 │ │ │ │ andeq r4, r3, sl, ror #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb69e50 <__bss_end__@@Base+0xfeaec768> │ │ │ │ + bl feb69e50 <__bss_end__@@Base+0xfeaec760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fc8 │ │ │ │ addlt lr, sl, r4, ror #1 │ │ │ │ strcs r4, [r0, #-2616] @ 0xfffff5c8 │ │ │ │ ldcmi 4, cr4, [r8], #-1016 @ 0xfffffc08 │ │ │ │ @ instruction: 0xf8df9508 │ │ │ │ ldrbtmi ip, [ip], #-224 @ 0xffffff20 │ │ │ │ @@ -11402,70 +11402,70 @@ │ │ │ │ stmdapl r0!, {r2, r3, lr, pc} │ │ │ │ stmdage r7, {r0, ip, pc} │ │ │ │ stmdami lr!, {ip, pc} │ │ │ │ @ instruction: 0xf7f44478 │ │ │ │ stmdacs r2, {r2, r4, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d020 │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blls 246d9c <__bss_end__@@Base+0x1c96b4> │ │ │ │ + blls 246d9c <__bss_end__@@Base+0x1c96ac> │ │ │ │ blcs 2452c │ │ │ │ @ instruction: 0x4618d03b │ │ │ │ - blx fefd0cb8 <__bss_end__@@Base+0xfef535d0> │ │ │ │ - blmi 9e5558 <__bss_end__@@Base+0x967e70> │ │ │ │ + blx fefd0cb8 <__bss_end__@@Base+0xfef535c8> │ │ │ │ + blmi 9e5558 <__bss_end__@@Base+0x967e68> │ │ │ │ stmiapl r0!, {r0, r9, sl, lr} │ │ │ │ stmiapl r3!, {r1, r2, r5, r9, fp, lr}^ │ │ │ │ addsmi r4, r9, #2046820352 @ 0x7a000000 │ │ │ │ addsmi fp, r1, #24, 30 @ 0x60 │ │ │ │ andcs fp, r1, #20, 30 @ 0x50 │ │ │ │ addmi r2, r1, #0, 4 │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ andeq pc, r1, #2 │ │ │ │ stmdals r7, {r1, r3, r7, r8, fp, ip, sp, pc} │ │ │ │ mrc2 7, 4, pc, cr4, cr15, {7} │ │ │ │ stmiapl r3!, {r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 7acd50 <__bss_end__@@Base+0x72f668> │ │ │ │ + bmi 7acd50 <__bss_end__@@Base+0x72f660> │ │ │ │ ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sl, r9, lsl r1 │ │ │ │ ldmdbmi r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ - blmi 6645d4 <__bss_end__@@Base+0x5e6eec> │ │ │ │ + blmi 6645d4 <__bss_end__@@Base+0x5e6ee4> │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ andvs r5, fp, r1, ror #16 │ │ │ │ @ instruction: 0x41acf240 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ ldmdbmi r6, {r0, r3, r4, sp, lr} │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ - blmi 58dd40 <__bss_end__@@Base+0x510658> │ │ │ │ + blmi 58dd40 <__bss_end__@@Base+0x510650> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdbmi r4, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf7f4e7d5 │ │ │ │ svclt 0x0000ea3c │ │ │ │ andeq ip, r4, r8, asr r7 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r4, lr, asr #14 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r4, r3, r0, ror r6 │ │ │ │ muleq r0, r0, r8 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ - andeq sp, r5, r8, lsr #6 │ │ │ │ + andeq sp, r5, ip, lsr #6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq ip, r4, r6, asr #13 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ strdeq r4, [r3], -lr │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq r4, [r3], -r4 @ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - @ instruction: 0x0005d2be │ │ │ │ + andeq sp, r5, r2, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb69f8c <__bss_end__@@Base+0xfeaec8a4> │ │ │ │ + bl feb69f8c <__bss_end__@@Base+0xfeaec89c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fc0 │ │ │ │ addlt lr, sp, r8, lsl #3 │ │ │ │ strcs r4, [r0, #-2657] @ 0xfffff59f │ │ │ │ stclmi 4, cr4, [r1], #-1016 @ 0xfffffc08 │ │ │ │ @ instruction: 0xf8df9509 │ │ │ │ ldrbtmi ip, [ip], #-388 @ 0xfffffe7c │ │ │ │ @@ -11486,15 +11486,15 @@ │ │ │ │ @ instruction: 0xf020d04a │ │ │ │ stmdacs r1, {r1} │ │ │ │ ldmib sp, {r0, r2, r3, r4, r5, ip, lr, pc}^ │ │ │ │ blcs 1f614 │ │ │ │ bcs 46fd4 │ │ │ │ ldrmi sp, [r0], -pc, asr #32 │ │ │ │ movwls r9, #29190 @ 0x7206 │ │ │ │ - blx 750dfc <__bss_end__@@Base+0x6d3714> │ │ │ │ + blx 750dfc <__bss_end__@@Base+0x6d370c> │ │ │ │ strmi r9, [r1], -r6, lsl #20 │ │ │ │ stmdami ip, {r8, r9, ip, sp, pc}^ │ │ │ │ stmdapl r0!, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ suble r4, r3, r1, lsl #5 │ │ │ │ stmdapl r0!, {r1, r3, r6, fp, lr} │ │ │ │ eorsle r4, pc, r1, lsl #5 │ │ │ │ stmdapl r0!, {r0, r3, r6, fp, lr} │ │ │ │ @@ -11506,55 +11506,55 @@ │ │ │ │ ldrbtmi r4, [r8], #-2118 @ 0xfffff7ba │ │ │ │ eorle r4, pc, r1, lsl #5 │ │ │ │ stmdapl r0!, {r0, r2, r6, fp, lr} │ │ │ │ eorle r4, fp, r1, lsl #5 │ │ │ │ stmdapl r0!, {r2, r6, fp, lr} │ │ │ │ eorle r4, r7, r1, lsl #5 │ │ │ │ vadd.i8 q10, q0, │ │ │ │ - blmi 10e8254 <__bss_end__@@Base+0x106ab6c> │ │ │ │ + blmi 10e8254 <__bss_end__@@Base+0x106ab64> │ │ │ │ stmdapl r0!, {r0, r1, r6, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdbmi r2, {sp}^ │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7f4601d │ │ │ │ - blmi 104dc00 <__bss_end__@@Base+0xfd0518> │ │ │ │ + blmi 104dc00 <__bss_end__@@Base+0xfd0510> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ movwcs lr, #7 │ │ │ │ subcc pc, r0, r0, lsl #17 │ │ │ │ svc 0x0000f7f3 │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ - bmi f2cee0 <__bss_end__@@Base+0xeaf7f8> │ │ │ │ + bmi f2cee0 <__bss_end__@@Base+0xeaf7f0> │ │ │ │ ldrbtmi r4, [sl], #-2855 @ 0xfffff4d9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sp, r0, lsr r1 │ │ │ │ @ instruction: 0x4611bd30 │ │ │ │ andls r4, r6, #24, 12 @ 0x1800000 │ │ │ │ stcl 7, cr15, [r0, #976]! @ 0x3d0 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ stmdavs r3, {r3, r5, r6, r7, ip, lr, pc}^ │ │ │ │ - blcc 796c4 <__bss_start@@Base+0xc6c> │ │ │ │ + blcc 796c4 <__bss_start@@Base+0xc64> │ │ │ │ blcs 2afbc │ │ │ │ @ instruction: 0xf890db22 │ │ │ │ blcs 1efb8 │ │ │ │ stmdami r7!, {r0, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ pushmi {r0, r1, r2, r5, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ vhadd.s8 d22, d0, d1 │ │ │ │ stmiapl r3!, {r2, r3, r8, ip, lr}^ │ │ │ │ cmnlt r2, r9, lsl r0 │ │ │ │ andcs r4, r0, r9, lsr #18 │ │ │ │ ldrbtmi r9, [r9], #-2825 @ 0xfffff4f7 │ │ │ │ - bl ad0eac <__bss_end__@@Base+0xa537c4> │ │ │ │ + bl ad0eac <__bss_end__@@Base+0xa537bc> │ │ │ │ stmiapl r3!, {r1, r5, r8, r9, fp, lr}^ │ │ │ │ bfi r6, r8, (invalid: 16:12) │ │ │ │ andls r4, r9, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0x462a4613 │ │ │ │ - bmi 90ce40 <__bss_end__@@Base+0x88f758> │ │ │ │ + bmi 90ce40 <__bss_end__@@Base+0x88f750> │ │ │ │ @ instruction: 0xe7ed447a │ │ │ │ ldmdb ip, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x460a4d17 │ │ │ │ ldrbtmi r4, [r8], #-2080 @ 0xfffff7e0 │ │ │ │ ldrbcs r5, [r1, #-2401] @ 0xfffff69f │ │ │ │ ldmdami r5, {r3, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2334 @ 0xfffff6e2 │ │ │ │ @@ -11570,15 +11570,15 @@ │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r4, r3, ip, ror r5 │ │ │ │ muleq r0, r0, r8 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ - @ instruction: 0x0005d1be │ │ │ │ + andeq sp, r5, r2, asr #3 │ │ │ │ andeq r0, r0, ip, lsr #23 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ @ instruction: 0x00033fb8 │ │ │ │ strdeq r4, [r3], -lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ @@ -11605,15 +11605,15 @@ │ │ │ │ tstcs r0, r0, lsl #16 │ │ │ │ stcl 7, cr15, [sl, #-972]! @ 0xfffffc34 │ │ │ │ svclt 0x00182829 │ │ │ │ svccc 0x00fff1b0 │ │ │ │ strcs fp, [r1, #-3860] @ 0xfffff0ec │ │ │ │ ldrtmi r2, [r0], -r0, lsl #10 │ │ │ │ ldmdavs r6!, {r0, r1, r2, r3, r8, ip, lr, pc} │ │ │ │ - bl ff450fa8 <__bss_end__@@Base+0xff3d38c0> │ │ │ │ + bl ff450fa8 <__bss_end__@@Base+0xff3d38b8> │ │ │ │ strbne pc, [ip, #-2271] @ 0xfffff721 @ │ │ │ │ strtmi r4, [fp], -r2, lsl #12 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ ldc 7, cr15, [r8, #-972] @ 0xfffffc34 │ │ │ │ strbcc pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ andhi pc, r3, r4, asr r8 @ │ │ │ │ @ instruction: 0xf7f4e038 │ │ │ │ @@ -11640,20 +11640,20 @@ │ │ │ │ adcmi r5, pc, #0 │ │ │ │ @ instruction: 0xf8dfd00e │ │ │ │ stmiapl r3!, {r4, r5, r6, r7, sl, ip, sp}^ │ │ │ │ addsmi r6, pc, #1769472 @ 0x1b0000 │ │ │ │ ldmdavs fp!, {r3, ip, lr, pc}^ │ │ │ │ rsbsvs r3, fp, r1, lsl #22 │ │ │ │ ldrtmi fp, [r8], -r3, lsr #18 │ │ │ │ - b 11d1038 <__bss_end__@@Base+0x1153950> │ │ │ │ + b 11d1038 <__bss_end__@@Base+0x1153948> │ │ │ │ ldrdpl pc, [r0], -r8 │ │ │ │ ldrbcs pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldrtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 16d0e4 <__bss_end__@@Base+0xef9fc> │ │ │ │ + blls 16d0e4 <__bss_end__@@Base+0xef9f4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x4628821e │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df87f0 │ │ │ │ @ instruction: 0x460a04b8 │ │ │ │ ldrtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ @@ -11684,15 +11684,15 @@ │ │ │ │ ldrbtmi r5, [sl], #-2145 @ 0xfffff79f │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ stmiapl r3!, {r0, r1, r5, r6, r9, ip, lr}^ │ │ │ │ @ instruction: 0xf7f4601a │ │ │ │ @ instruction: 0xf8dfe8a8 │ │ │ │ @ instruction: 0x46021454 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - b 3510e8 <__bss_end__@@Base+0x2d3a00> │ │ │ │ + b 3510e8 <__bss_end__@@Base+0x2d39f8> │ │ │ │ ldrcc pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ ldmdavs sp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrtmi lr, [r0], -r4, lsr #15 │ │ │ │ @ instruction: 0xf7f36835 │ │ │ │ @ instruction: 0xf8dfeb2a │ │ │ │ @ instruction: 0x46021438 │ │ │ │ strtmi r2, [r8], -r0, lsl #6 │ │ │ │ @@ -11710,79 +11710,79 @@ │ │ │ │ addsmi r5, r8, #14876672 @ 0xe30000 │ │ │ │ rschi pc, fp, r0 │ │ │ │ strcc pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ addsmi r5, r8, #14876672 @ 0xe30000 │ │ │ │ rschi pc, ip, r0 │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ - blmi fffb33a4 <__bss_end__@@Base+0xfff35cbc> │ │ │ │ + blmi fffb33a4 <__bss_end__@@Base+0xfff35cb4> │ │ │ │ addsmi r5, r8, #14876672 @ 0xe30000 │ │ │ │ mrshi pc, (UNDEF: 69) @ │ │ │ │ ldrbtmi r4, [fp], #-3068 @ 0xfffff404 │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ - blmi ffef3714 <__bss_end__@@Base+0xffe7602c> │ │ │ │ + blmi ffef3714 <__bss_end__@@Base+0xffe76024> │ │ │ │ addsmi r5, r8, #14876672 @ 0xe30000 │ │ │ │ msrhi SPSR_x, r0 │ │ │ │ stmiapl r3!, {r0, r3, r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf47f4298 │ │ │ │ - blmi ffe3eeb8 <__bss_end__@@Base+0xffdc17d0> │ │ │ │ + blmi ffe3eeb8 <__bss_end__@@Base+0xffdc17c8> │ │ │ │ ldrmi r5, [sl], r3, ror #17 │ │ │ │ tstcs r0, r0, lsr r8 │ │ │ │ ldcl 7, cr15, [r2], #-972 @ 0xfffffc34 │ │ │ │ svclt 0x00182829 │ │ │ │ svccc 0x00fff1b0 │ │ │ │ cmnle lr, r0, lsr r6 │ │ │ │ @ instruction: 0xf7f36835 │ │ │ │ ldmibmi r1!, {r2, r3, r4, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ strbmi r4, [fp], -r2, lsl #12 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ stc 7, cr15, [r4], #-972 @ 0xfffffc34 │ │ │ │ ldrdpl pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f42af │ │ │ │ - blmi ff63eefc <__bss_end__@@Base+0xff5c1814> │ │ │ │ + blmi ff63eefc <__bss_end__@@Base+0xff5c180c> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf43f429f │ │ │ │ ldmdavs fp!, {r0, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ rsbsvs r3, fp, r1, lsl #22 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ sasxmi sl, sp, fp │ │ │ │ @ instruction: 0x46384699 │ │ │ │ ldmdb sl!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmiavs r8!, {r0, r2, r6, r7, sp, lr, pc} │ │ │ │ @ instruction: 0xf818f7ff │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ svcge 0x006df43f │ │ │ │ stmiapl r3!, {r0, r2, r4, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ - blmi ff533474 <__bss_end__@@Base+0xff4b5d8c> │ │ │ │ + blmi ff533474 <__bss_end__@@Base+0xff4b5d84> │ │ │ │ addsmi r5, r8, #14876672 @ 0xe30000 │ │ │ │ addshi pc, r8, r0 │ │ │ │ stmiapl r3!, {r1, r4, r6, r7, r8, r9, fp, lr}^ │ │ │ │ mlasle r5, r8, r2, r4 │ │ │ │ stmiapl r3!, {r0, r4, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ - blmi ff433600 <__bss_end__@@Base+0xff3b5f18> │ │ │ │ + blmi ff433600 <__bss_end__@@Base+0xff3b5f10> │ │ │ │ addsmi r5, r8, #14876672 @ 0xe30000 │ │ │ │ mrshi pc, (UNDEF: 13) @ │ │ │ │ ldrbtmi r4, [fp], #-3027 @ 0xfffff42d │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ - blmi ff373688 <__bss_end__@@Base+0xff2f5fa0> │ │ │ │ + blmi ff373688 <__bss_end__@@Base+0xff2f5f98> │ │ │ │ addsmi r5, r8, #14876672 @ 0xe30000 │ │ │ │ mrshi pc, (UNDEF: 13) @ │ │ │ │ stmiapl r3!, {r0, r1, r3, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf47f4298 │ │ │ │ - blmi ff2bef78 <__bss_end__@@Base+0xff241890> │ │ │ │ + blmi ff2bef78 <__bss_end__@@Base+0xff241888> │ │ │ │ @ instruction: 0xf8d858e3 │ │ │ │ adcsmi r0, r0, #0 │ │ │ │ ldrbmi fp, [r0, #-3864] @ 0xfffff0e8 │ │ │ │ - bmi fee87350 <__bss_end__@@Base+0xfee09c68> │ │ │ │ - blmi ff224b74 <__bss_end__@@Base+0xff1a748c> │ │ │ │ + bmi fee87350 <__bss_end__@@Base+0xfee09c60> │ │ │ │ + blmi ff224b74 <__bss_end__@@Base+0xff1a7484> │ │ │ │ stmiapl r2!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ vst4.8 {d22-d25}, [pc :64], r3 │ │ │ │ - blmi fedabd34 <__bss_end__@@Base+0xfed2e64c> │ │ │ │ + blmi fedabd34 <__bss_end__@@Base+0xfed2e644> │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ svc 0x00e8f7f3 │ │ │ │ strmi r4, [r2], -r3, asr #19 │ │ │ │ smlsldx r4, r0, r9, r4 │ │ │ │ stmiapl r3!, {r1, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe789469a │ │ │ │ stmiapl r3!, {r0, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @@ -11802,47 +11802,47 @@ │ │ │ │ strbmi r9, [r9], -r3, lsl #16 │ │ │ │ mcr 7, 1, pc, cr12, cr3, {7} @ │ │ │ │ stmiapl r3!, {r0, r3, r4, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe6c5681d │ │ │ │ stmdbge r4, {r1, r3, r4, r7, fp, sp, lr} │ │ │ │ movwls r4, #9784 @ 0x2638 │ │ │ │ ldrdvs pc, [r8], -r8 │ │ │ │ - blls a5130 <__bss_end__@@Base+0x27a48> │ │ │ │ + blls a5130 <__bss_end__@@Base+0x27a40> │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ addshi pc, r4, r0 │ │ │ │ ldrtmi r4, [r0], -r9, asr #12 │ │ │ │ - bl ed12cc <__bss_end__@@Base+0xe53be4> │ │ │ │ + bl ed12cc <__bss_end__@@Base+0xe53bdc> │ │ │ │ @ instruction: 0xb1284605 │ │ │ │ blcc 6d414 │ │ │ │ blcs 2b418 │ │ │ │ rscshi pc, fp, r0, asr #5 │ │ │ │ ldrbtmi r4, [fp], #-2980 @ 0xfffff45c │ │ │ │ @ instruction: 0xf0004599 │ │ │ │ - blmi fe5b35d0 <__bss_end__@@Base+0xfe535ee8> │ │ │ │ + blmi fe5b35d0 <__bss_end__@@Base+0xfe535ee0> │ │ │ │ stmiapl r3!, {r2, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0004599 │ │ │ │ stmdavs r1, {r2, r3, r5, r7, pc}^ │ │ │ │ @ instruction: 0xf7f44628 │ │ │ │ - blmi fe14db78 <__bss_end__@@Base+0xfe0d0490> │ │ │ │ + blmi fe14db78 <__bss_end__@@Base+0xfe0d0488> │ │ │ │ ldmdavs sp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi fe74cda0 <__bss_end__@@Base+0xfe6cf6b8> │ │ │ │ + blmi fe74cda0 <__bss_end__@@Base+0xfe6cf6b0> │ │ │ │ ldrmi r5, [sl], r3, ror #17 │ │ │ │ - blmi fe70d018 <__bss_end__@@Base+0xfe68f930> │ │ │ │ + blmi fe70d018 <__bss_end__@@Base+0xfe68f928> │ │ │ │ ldrmi r5, [sl], r3, ror #17 │ │ │ │ - blmi fe64d010 <__bss_end__@@Base+0xfe5cf928> │ │ │ │ + blmi fe64d010 <__bss_end__@@Base+0xfe5cf920> │ │ │ │ str r5, [sl, r3, ror #17] │ │ │ │ stmiapl r3!, {r2, r4, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe72b469a │ │ │ │ stmiapl r3!, {r0, r2, r4, r7, r8, r9, fp, lr}^ │ │ │ │ ldrtmi lr, [r0], -r3, lsl #15 │ │ │ │ @ instruction: 0xf7f36836 │ │ │ │ ldmibmi r3, {r1, r2, r3, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x460268bb │ │ │ │ @ instruction: 0x46304479 │ │ │ │ - bl 15d133c <__bss_end__@@Base+0x1553c54> │ │ │ │ + bl 15d133c <__bss_end__@@Base+0x1553c4c> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ mulle ip, pc, r2 @ │ │ │ │ stmiapl r2!, {r0, r4, r5, r6, r9, fp, lr} │ │ │ │ addsmi r6, r7, #1179648 @ 0x120000 │ │ │ │ ldmdavs fp!, {r0, r1, r2, ip, lr, pc}^ │ │ │ │ rsbsvs r3, fp, r1, lsl #22 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @@ -11875,38 +11875,38 @@ │ │ │ │ stmiapl r3!, {r1, r4, r6, r8, r9, fp, lr}^ │ │ │ │ adcmi r6, fp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r1, r3, r4, r5, r6, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ cmnle r5, r0, lsl #22 │ │ │ │ @ instruction: 0x46284699 │ │ │ │ ldmda r2!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 1a4d348 <__bss_end__@@Base+0x19cfc60> │ │ │ │ + blmi 1a4d348 <__bss_end__@@Base+0x19cfc58> │ │ │ │ ldrmi r5, [sl], r3, ror #17 │ │ │ │ - blmi 184cf3c <__bss_end__@@Base+0x17cf854> │ │ │ │ + blmi 184cf3c <__bss_end__@@Base+0x17cf84c> │ │ │ │ str r5, [r0, -r3, ror #17]! │ │ │ │ @ instruction: 0x4638681e │ │ │ │ stmdbmi r4!, {r0, r1, r3, r6, r8, r9, fp, lr}^ │ │ │ │ stmiapl r2!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andsvs r4, r1, sl, asr #22 │ │ │ │ rsbpl pc, ip, #64, 4 │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ svc 0x000ef7f3 │ │ │ │ @ instruction: 0x4603495f │ │ │ │ @ instruction: 0x46284632 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ - blmi e8d61c <__bss_end__@@Base+0xe0ff34> │ │ │ │ + blmi e8d61c <__bss_end__@@Base+0xe0ff2c> │ │ │ │ ldmdavs sp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 170cc84 <__bss_end__@@Base+0x168f59c> │ │ │ │ + blmi 170cc84 <__bss_end__@@Base+0x168f594> │ │ │ │ ldrmi r5, [sl], r3, ror #17 │ │ │ │ - blmi 15ccefc <__bss_end__@@Base+0x154f814> │ │ │ │ + blmi 15ccefc <__bss_end__@@Base+0x154f80c> │ │ │ │ str r5, [r0, -r3, ror #17] │ │ │ │ stmiapl r3!, {r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ ssat r4, #2, sl, lsl #13 │ │ │ │ stmiapl r3!, {r0, r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ - blmi 158d054 <__bss_end__@@Base+0x150f96c> │ │ │ │ + blmi 158d054 <__bss_end__@@Base+0x150f964> │ │ │ │ ldrbt r5, [r6], r3, ror #17 │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ stmdb sl!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcc lr, r4, r7, asr r7 │ │ │ │ mcrr 7, 15, pc, lr, cr3 @ │ │ │ │ strmi r4, [r1], -r6, lsl #12 │ │ │ │ @ instruction: 0xf7f44628 │ │ │ │ @@ -11925,15 +11925,15 @@ │ │ │ │ @ instruction: 0xf7f3e83a │ │ │ │ @ instruction: 0xf7f3ecec │ │ │ │ @ instruction: 0x4630ee76 │ │ │ │ @ instruction: 0xf7f36836 │ │ │ │ stmdbmi r0, {r3, r4, r6, r8, fp, sp, lr, pc}^ │ │ │ │ strbmi r4, [fp], -r2, lsl #12 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - b fe8514a8 <__bss_end__@@Base+0xfe7d3dc0> │ │ │ │ + b fe8514a8 <__bss_end__@@Base+0xfe7d3db8> │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ umullle r4, r1, r7, r2 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ adcsmi r6, fp, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0xf04fd004 │ │ │ │ strb r0, [r6, -r0, lsl #18] │ │ │ │ ldr r4, [r9, #1597]! @ 0x63d │ │ │ │ @@ -11966,25 +11966,25 @@ │ │ │ │ andeq r4, r3, r0, lsr #8 │ │ │ │ andeq r4, r3, r0, lsr #6 │ │ │ │ muleq r0, r0, r8 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ - andeq ip, r5, r6, ror #28 │ │ │ │ + andeq ip, r5, sl, ror #28 │ │ │ │ andeq r0, r0, ip, lsr #23 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror fp │ │ │ │ andeq r4, r3, sl, lsl #6 │ │ │ │ - andeq ip, r5, lr, lsr #27 │ │ │ │ + @ instruction: 0x0005cdb2 │ │ │ │ muleq r3, r8, fp │ │ │ │ andeq r4, r3, ip, asr #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ - ldrdeq ip, [r5], -lr │ │ │ │ + andeq ip, r5, r2, ror #25 │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ muleq r3, ip, r1 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ andeq r3, r3, r4, ror #19 │ │ │ │ andeq r4, r3, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ @@ -12074,44 +12074,44 @@ │ │ │ │ vmlal.s8 q9, d0, d0 │ │ │ │ tstcs r4, r9, lsr r1 │ │ │ │ @ instruction: 0xf7f34638 │ │ │ │ stmdacs r0, {r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ teqphi r2, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r4, [r8], -r0, ror #19 │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ - blmi ff80d960 <__bss_end__@@Base+0xff790278> │ │ │ │ + blmi ff80d960 <__bss_end__@@Base+0xff790270> │ │ │ │ andcs r4, r0, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0x4620447b │ │ │ │ @ instruction: 0xf7f33350 │ │ │ │ @ instruction: 0x4604e850 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ add r8, ip, fp, lsl #1 │ │ │ │ - blcs 1d71898 <__bss_end__@@Base+0x1cf41b0> │ │ │ │ + blcs 1d71898 <__bss_end__@@Base+0x1cf41a8> │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r8, ip, lr, pc}^ │ │ │ │ tstle ip, lr, ror #18 │ │ │ │ @ instruction: 0xf04f3203 │ │ │ │ ldr r0, [r7, r2, lsl #20] │ │ │ │ ldrdls pc, [ip], -sp │ │ │ │ ldr r4, [r3, r2, lsr #12] │ │ │ │ movtls pc, #35039 @ 0x88df @ │ │ │ │ ldrbtmi r4, [r9], #1570 @ 0x622 │ │ │ │ stmdavc r1!, {r1, r2, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andle r2, lr, r9, ror #18 │ │ │ │ @ instruction: 0xf0402b69 │ │ │ │ stmdavc r3!, {r3, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0402b6e │ │ │ │ andcc r8, r3, #196 @ 0xc4 │ │ │ │ - beq 10f8c4 <__bss_end__@@Base+0x921dc> │ │ │ │ + beq 10f8c4 <__bss_end__@@Base+0x921d4> │ │ │ │ strtmi lr, [r2], -r0, lsl #15 │ │ │ │ - beq 8f8cc <__bss_end__@@Base+0x121e4> │ │ │ │ + beq 8f8cc <__bss_end__@@Base+0x121dc> │ │ │ │ stmdavc r1!, {r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ mvnle r2, lr, ror #18 │ │ │ │ ldmdbcs r6!, {r0, r5, r7, fp, ip, sp, lr} │ │ │ │ andcc sp, r4, #-2147483590 @ 0x8000003a │ │ │ │ - beq 14f8e0 <__bss_end__@@Base+0xd21f8> │ │ │ │ + beq 14f8e0 <__bss_end__@@Base+0xd21f0> │ │ │ │ stmdbge r4, {r1, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f24620 │ │ │ │ stmdblt r0, {r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf4039b08 │ │ │ │ @ instruction: 0xf5b34370 │ │ │ │ andle r5, r2, r0, lsl #31 │ │ │ │ @ instruction: 0xf7f34620 │ │ │ │ @@ -12125,43 +12125,43 @@ │ │ │ │ andcs r4, sl, #64, 12 @ 0x4000000 │ │ │ │ stmda r2, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r0], r3, lsl #30 │ │ │ │ @ instruction: 0x4622d052 │ │ │ │ andcs r2, sl, r1, lsl #2 │ │ │ │ strtmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ strtmi lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ - bleq fe14fc30 <__bss_end__@@Base+0xfe0d2548> │ │ │ │ + bleq fe14fc30 <__bss_end__@@Base+0xfe0d2540> │ │ │ │ ldc 7, cr15, [r2, #-972] @ 0xfffffc34 │ │ │ │ beq 4fec4 │ │ │ │ tstphi pc, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ movwcs sl, #44839 @ 0xaf27 │ │ │ │ addscc pc, r4, sp, lsr #17 │ │ │ │ @ instruction: 0xf398fa98 │ │ │ │ addscc pc, r6, sp, lsr #17 │ │ │ │ muleq pc, fp, r8 @ │ │ │ │ andeq lr, pc, r7, lsl #17 │ │ │ │ stmdbge r5!, {r2, r3, r4, r9, sp} │ │ │ │ @ instruction: 0xf7f34650 │ │ │ │ stmdacs r0, {r5, r6, sl, fp, sp, lr, pc} │ │ │ │ sbchi pc, r0, r0, asr #5 │ │ │ │ ldrbmi r2, [r0], -r4, lsl #2 │ │ │ │ - b feed1804 <__bss_end__@@Base+0xfee5411c> │ │ │ │ + b feed1804 <__bss_end__@@Base+0xfee54114> │ │ │ │ vmlal.s8 q9, d0, d0 │ │ │ │ ldmibmi sp, {r0, r3, r4, r5, r7, pc} │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ svc 0x00fef7f2 │ │ │ │ @ instruction: 0x46014b9b │ │ │ │ @ instruction: 0x4622447b │ │ │ │ cmpcc r0, #4259840 @ 0x410000 │ │ │ │ svc 0x00c2f7f2 │ │ │ │ tstlt r0, r4, lsl #12 │ │ │ │ @ instruction: 0xf7f24649 │ │ │ │ cdphi 15, 10, cr14, cr3, cr0, {5} │ │ │ │ orreq pc, r0, #67 @ 0x43 │ │ │ │ - bmi fe5352f8 <__bss_end__@@Base+0xfe4b7c10> │ │ │ │ + bmi fe5352f8 <__bss_end__@@Base+0xfe4b7c08> │ │ │ │ tstppl r4, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlabbcc r4, r5, fp, r4 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d80fd │ │ │ │ @@ -12173,146 +12173,146 @@ │ │ │ │ adchi pc, pc, r0, asr #5 │ │ │ │ stmdbge r5!, {r4, r9, sp} │ │ │ │ strtls r2, [r6], #-770 @ 0xfffffcfe │ │ │ │ addscc pc, r4, sp, lsr #17 │ │ │ │ @ instruction: 0xf398fa98 │ │ │ │ addscc pc, r6, sp, lsr #17 │ │ │ │ ldc 7, cr15, [r8], {243} @ 0xf3 │ │ │ │ - blle 145d8bc <__bss_end__@@Base+0x13e01d4> │ │ │ │ + blle 145d8bc <__bss_end__@@Base+0x13e01cc> │ │ │ │ ldrtmi r2, [r0], -r4, lsl #2 │ │ │ │ - b 1d51890 <__bss_end__@@Base+0x1cd41a8> │ │ │ │ - blle 12dd8c8 <__bss_end__@@Base+0x12601e0> │ │ │ │ + b 1d51890 <__bss_end__@@Base+0x1cd41a0> │ │ │ │ + blle 12dd8c8 <__bss_end__@@Base+0x12601d8> │ │ │ │ @ instruction: 0x4630497d │ │ │ │ @ instruction: 0xf7f24479 │ │ │ │ - blmi 1f4f7bc <__bss_end__@@Base+0x1ed20d4> │ │ │ │ + blmi 1f4f7bc <__bss_end__@@Base+0x1ed20cc> │ │ │ │ ldrbtmi r4, [fp], #-1537 @ 0xfffff9ff │ │ │ │ @ instruction: 0xf898e7b9 │ │ │ │ strcs r4, [r1, -r0] │ │ │ │ @ instruction: 0xf47f2c2f │ │ │ │ @ instruction: 0xf50daee7 │ │ │ │ strbmi r5, [r1], -r8, lsl #13 │ │ │ │ vst1.8 {d19-d21}, [pc], r4 │ │ │ │ ldrtmi r5, [r0], -r0, lsl #5 │ │ │ │ ldcl 7, cr15, [ip], {243} @ 0xf3 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ svc 0x00d2f7f3 │ │ │ │ movwcs r4, #1664 @ 0x680 │ │ │ │ - blcc 91928 <__bss_end__@@Base+0x14240> │ │ │ │ + blcc 91928 <__bss_end__@@Base+0x14238> │ │ │ │ @ instruction: 0x4622e6d4 │ │ │ │ - beq cfa4c <__bss_end__@@Base+0x52364> │ │ │ │ + beq cfa4c <__bss_end__@@Base+0x5235c> │ │ │ │ andcs lr, r0, #188, 12 @ 0xbc00000 │ │ │ │ vst2.8 {d18-d21}, [pc], r0 │ │ │ │ strtmi r5, [r0], -r0, lsl #3 │ │ │ │ svc 0x0076f7f2 │ │ │ │ - blle 25d924 <__bss_end__@@Base+0x1e023c> │ │ │ │ + blle 25d924 <__bss_end__@@Base+0x1e0234> │ │ │ │ bicsvc pc, fp, pc, asr #8 │ │ │ │ @ instruction: 0xf7f34620 │ │ │ │ @ instruction: 0xe74febf6 │ │ │ │ andls pc, r3, r5, asr r8 @ │ │ │ │ ldrt r2, [r8], r1, lsl #14 │ │ │ │ stmdbmi r3!, {r0, r1, r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ stmiapl sl!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andsvs r4, r1, r6, asr fp │ │ │ │ rsbvs pc, r1, #64, 4 │ │ │ │ andsvs r5, sl, fp, ror #17 │ │ │ │ - bl 155191c <__bss_end__@@Base+0x14d4234> │ │ │ │ + bl 155191c <__bss_end__@@Base+0x14d422c> │ │ │ │ @ instruction: 0x4603495e │ │ │ │ andcs r4, r1, r2, asr #12 │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ strb lr, [r1, sl, ror #27]! │ │ │ │ - blmi 13a5e98 <__bss_end__@@Base+0x13287b0> │ │ │ │ + blmi 13a5e98 <__bss_end__@@Base+0x13287a8> │ │ │ │ stmdapl r9!, {r1, r3, r4, r6, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ sbcpl pc, r2, #64, 4 │ │ │ │ andsvs r5, sl, fp, ror #17 │ │ │ │ - bl 1051944 <__bss_end__@@Base+0xfd425c> │ │ │ │ + bl 1051944 <__bss_end__@@Base+0xfd4254> │ │ │ │ @ instruction: 0x46034956 │ │ │ │ andcs r4, r0, r2, asr #12 │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ @ instruction: 0xe770edd6 │ │ │ │ - blmi 1125e98 <__bss_end__@@Base+0x10a87b0> │ │ │ │ + blmi 1125e98 <__bss_end__@@Base+0x10a87a8> │ │ │ │ stmdapl r9!, {r1, r4, r6, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ adcpl pc, r9, #64, 4 │ │ │ │ andsvs r5, sl, fp, ror #17 │ │ │ │ - bl b5196c <__bss_end__@@Base+0xad4284> │ │ │ │ + bl b5196c <__bss_end__@@Base+0xad427c> │ │ │ │ strmi r4, [r3], -lr, asr #18 │ │ │ │ andcs r4, r0, r2, lsr #12 │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ ldrb lr, [ip, -r2, asr #27] │ │ │ │ - blmi ea5e98 <__bss_end__@@Base+0xe287b0> │ │ │ │ + blmi ea5e98 <__bss_end__@@Base+0xe287a8> │ │ │ │ stmdapl r9!, {r1, r3, r6, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ sbcspl pc, ip, #64, 4 │ │ │ │ andsvs r5, sl, fp, ror #17 │ │ │ │ - bl 651994 <__bss_end__@@Base+0x5d42ac> │ │ │ │ + bl 651994 <__bss_end__@@Base+0x5d42a4> │ │ │ │ strmi r4, [r3], -r6, asr #18 │ │ │ │ andcs r4, r0, r2, asr #12 │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ strb lr, [r8, -lr, lsr #27] │ │ │ │ vmla.i8 d20, d0, d31 │ │ │ │ - blmi be7c74 <__bss_end__@@Base+0xb6a58c> │ │ │ │ + blmi be7c74 <__bss_end__@@Base+0xb6a584> │ │ │ │ stmdapl r9!, {r0, r6, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ andsvs r5, r8, fp, ror #17 │ │ │ │ - bl 1519bc <__bss_end__@@Base+0xd42d4> │ │ │ │ + bl 1519bc <__bss_end__@@Base+0xd42cc> │ │ │ │ @ instruction: 0x4602493e │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldc 7, cr15, [sl, #972] @ 0x3cc │ │ │ │ stmdbmi r6!, {r0, r2, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ - bmi ee669c <__bss_end__@@Base+0xe68fb4> │ │ │ │ + bmi ee669c <__bss_end__@@Base+0xe68fac> │ │ │ │ ldrbtmi r5, [sl], #-2153 @ 0xfffff797 │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ stmiapl fp!, {r0, r1, r3, r4, r5, r7, r9, ip, lr}^ │ │ │ │ @ instruction: 0xf7f3601a │ │ │ │ ldmdbmi r7!, {r1, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - blmi 6e5224 <__bss_end__@@Base+0x667b3c> │ │ │ │ + blmi 6e5224 <__bss_end__@@Base+0x667b34> │ │ │ │ andpl pc, r4, sp, lsl #10 │ │ │ │ andcc r4, r4, r9, ror r4 │ │ │ │ ldmdavs r9, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, r9, r3, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmdbmi r1!, {r1, r2, r5, r8, ip, lr, pc} │ │ │ │ @ instruction: 0x46204479 │ │ │ │ stcpl 5, cr15, [r4, #-52] @ 0xffffffcc │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f34ff0 │ │ │ │ ldmdbmi r4, {r0, r1, r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ - bmi b2669c <__bss_end__@@Base+0xaa8fb4> │ │ │ │ + bmi b2669c <__bss_end__@@Base+0xaa8fac> │ │ │ │ ldrbtmi r5, [sl], #-2153 @ 0xfffff797 │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ stmiapl fp!, {r0, r2, r4, r6, r7, r9, ip, lr}^ │ │ │ │ @ instruction: 0xf7f3601a │ │ │ │ stmdbmi r8!, {r1, r2, r3, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - blmi 26526c <__bss_end__@@Base+0x1e7b84> │ │ │ │ + blmi 26526c <__bss_end__@@Base+0x1e7b7c> │ │ │ │ andpl pc, r4, sp, lsl #10 │ │ │ │ andcc r4, r4, r9, ror r4 │ │ │ │ ldmdavs r9, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, r9, r3, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdbmi r2!, {r1, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xe7da4479 │ │ │ │ - bl fe5d1a50 <__bss_end__@@Base+0xfe554368> │ │ │ │ + bl fe5d1a50 <__bss_end__@@Base+0xfe554360> │ │ │ │ andeq fp, r4, lr, lsr #27 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r4, ip, sp │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ andeq r3, r3, sl, asr #15 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r3, r3, r0, lsr #30 │ │ │ │ andeq r3, r3, r6, lsr #30 │ │ │ │ andeq r3, r3, r8, lsr #14 │ │ │ │ - @ instruction: 0x0005c8bc │ │ │ │ - andeq ip, r5, r6, lsl #17 │ │ │ │ + andeq ip, r5, r0, asr #17 │ │ │ │ + andeq ip, r5, sl, lsl #17 │ │ │ │ andeq r3, r3, lr, lsl #12 │ │ │ │ - andeq ip, r5, r4, lsr #15 │ │ │ │ + andeq ip, r5, r8, lsr #15 │ │ │ │ andeq fp, r4, r4, asr #22 │ │ │ │ andeq r3, r3, r4, lsl #11 │ │ │ │ - andeq ip, r5, sl, lsl r7 │ │ │ │ + andeq ip, r5, lr, lsl r7 │ │ │ │ ldrdeq r3, [r3], -r0 │ │ │ │ muleq r3, r4, ip │ │ │ │ andeq r3, r3, r4, lsr #9 │ │ │ │ andeq r3, r3, r0, lsl #26 │ │ │ │ andeq r3, r3, ip, ror r4 │ │ │ │ andeq r3, r3, r8, lsl #25 │ │ │ │ andeq r3, r3, r4, asr r4 │ │ │ │ @@ -12323,57 +12323,57 @@ │ │ │ │ muleq r4, r8, r9 │ │ │ │ andeq r3, r3, r4, lsr #24 │ │ │ │ @ instruction: 0x000333be │ │ │ │ andeq fp, r4, r0, asr r9 │ │ │ │ andeq r3, r3, r0, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb6ad14 <__bss_end__@@Base+0xfeaed62c> │ │ │ │ + bl feb6ad14 <__bss_end__@@Base+0xfeaed624> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 117afc <__bss_end__@@Base+0x9a414> │ │ │ │ + blmi 117afc <__bss_end__@@Base+0x9a40c> │ │ │ │ ldcvs 6, cr4, [r2, #68] @ 0x44 │ │ │ │ @ instruction: 0xf7f3447b │ │ │ │ andcs lr, r0, r2, lsl sp │ │ │ │ svclt 0x0000bd08 │ │ │ │ andeq r0, r0, sp │ │ │ │ addsmi r6, sl, #8896 @ 0x22c0 │ │ │ │ movwcs sp, #4354 @ 0x1102 │ │ │ │ ldrbmi r6, [r0, -fp, lsl #12]! │ │ │ │ ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ svclt 0x002ef7f3 │ │ │ │ @ instruction: 0xffffffef │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6ad50 <__bss_end__@@Base+0xfeaed668> │ │ │ │ + bl feb6ad50 <__bss_end__@@Base+0xfeaed660> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 5d7b18 <__bss_end__@@Base+0x55a430> │ │ │ │ + bmi 5d7b18 <__bss_end__@@Base+0x55a428> │ │ │ │ strmi fp, [r4], -r2, lsl #1 │ │ │ │ mvnlt r4, sl, ror r4 │ │ │ │ vdupvs.32 q0, r4 │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ blcs 2018c │ │ │ │ smlabtcs r0, r8, pc, fp @ │ │ │ │ - blmi 4cab78 <__bss_end__@@Base+0x44d490> │ │ │ │ + blmi 4cab78 <__bss_end__@@Base+0x44d488> │ │ │ │ andcs r5, r0, #13697024 @ 0xd10000 │ │ │ │ stmda ip!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ cmplt r8, r1, lsl #12 │ │ │ │ smlattls r1, r0, lr, r6 │ │ │ │ - b 19d1b54 <__bss_end__@@Base+0x195446c> │ │ │ │ + b 19d1b54 <__bss_end__@@Base+0x1954464> │ │ │ │ @ instruction: 0xf7f39801 │ │ │ │ svcvs 0x0020eaf2 │ │ │ │ @ instruction: 0xf8842301 │ │ │ │ ldmdblt r8!, {r1, r2, r4, r5, r6, ip, sp} │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ andls r6, r1, #192, 28 @ 0xc00 │ │ │ │ - b 1651b70 <__bss_end__@@Base+0x15d4488> │ │ │ │ + b 1651b70 <__bss_end__@@Base+0x15d4480> │ │ │ │ ldrb r9, [fp, r1, lsl #20] │ │ │ │ - blx 3cfbec <__bss_end__@@Base+0x352504> │ │ │ │ + blx 3cfbec <__bss_end__@@Base+0x3524fc> │ │ │ │ strvs r2, [r3, -r0, lsl #6]! │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ andeq fp, r4, ip, asr r8 │ │ │ │ - andeq r7, r6, r0, ror #14 │ │ │ │ + andeq r7, r6, r8, ror #14 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ ldrmi fp, [r7], -r6, lsl #1 │ │ │ │ ldrmi r4, [ip], -r0, asr #20 │ │ │ │ @@ -12382,42 +12382,42 @@ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ movtlt r0, #4864 @ 0x1300 │ │ │ │ strmi r4, [r8], -r6, lsl #12 │ │ │ │ ldc 7, cr15, [r2, #-972]! @ 0xfffffc34 │ │ │ │ @ instruction: 0x4680493a │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ - bllt 164f1a8 <__bss_end__@@Base+0x15d1ac0> │ │ │ │ + bllt 164f1a8 <__bss_end__@@Base+0x15d1ab8> │ │ │ │ addmi r1, r2, #100352 @ 0x18800 │ │ │ │ @ instruction: 0x4623dd1b │ │ │ │ @ instruction: 0xf85318ba │ │ │ │ @ instruction: 0xf8520d04 │ │ │ │ addmi r1, r8, #4, 26 @ 0x100 │ │ │ │ adcmi sp, fp, #-1073741820 @ 0xc0000004 │ │ │ │ @ instruction: 0x4630d1f7 │ │ │ │ mrc 7, 5, APSR_nzcv, cr12, cr2, {7} │ │ │ │ rsbscs r4, fp, r1, lsl #12 │ │ │ │ ldc 7, cr15, [r2], #-972 @ 0xfffffc34 │ │ │ │ stmdals r3, {r0, r4, r5, r9, sl, lr} │ │ │ │ - bl 1dd1bfc <__bss_end__@@Base+0x1d54514> │ │ │ │ + bl 1dd1bfc <__bss_end__@@Base+0x1d5450c> │ │ │ │ @ instruction: 0xf7f24630 │ │ │ │ @ instruction: 0x4601eeb2 │ │ │ │ @ instruction: 0xf7f3207d │ │ │ │ - bmi a8ece0 <__bss_end__@@Base+0xa115f8> │ │ │ │ + bmi a8ece0 <__bss_end__@@Base+0xa115f0> │ │ │ │ ldrbtmi r4, [sl], #-2854 @ 0xfffff4da │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, pc, lsr r1 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ strbmi r4, [r0], -r3, lsr #18 │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ stmiblt r0!, {r3, r4, r5, r8, sl, fp, sp, lr, pc}^ │ │ │ │ lslslt r9, r3, #16 │ │ │ │ - bge 11c0c0 <__bss_end__@@Base+0x9e9d8> │ │ │ │ + bge 11c0c0 <__bss_end__@@Base+0x9e9d0> │ │ │ │ stmdb lr, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ cmplt r1, r4, lsl #18 │ │ │ │ ldrtmi r9, [sl], -r0, lsl #10 │ │ │ │ stmdavs r3!, {r4, r5, r9, sl, lr}^ │ │ │ │ rsbvs r3, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf7ff1d23 │ │ │ │ stmdals r3, {r0, r2, r3, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -12447,27 +12447,27 @@ │ │ │ │ andeq fp, r4, r6, ror r7 │ │ │ │ muleq r3, ip, r4 │ │ │ │ andeq r3, r3, sl, lsl #21 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 12, cr15, cr8, cr12, {6} │ │ │ │ - bmi 116555c <__bss_end__@@Base+0x10e7e74> │ │ │ │ + bmi 116555c <__bss_end__@@Base+0x10e7e6c> │ │ │ │ strmi r4, [sl], r5, asr #22 │ │ │ │ @ instruction: 0xf850447a │ │ │ │ @ instruction: 0xf8df1021 │ │ │ │ sbclt fp, r5, r0, lsl r1 │ │ │ │ ldmpl r3, {r0, r7, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0xf04f9343 │ │ │ │ orrlt r0, r1, r0, lsl #6 │ │ │ │ andcs r4, r0, #64512 @ 0xfc00 │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf7f3019c │ │ │ │ - blmi f8ee5c <__bss_end__@@Base+0xf11774> │ │ │ │ + blmi f8ee5c <__bss_end__@@Base+0xf1176c> │ │ │ │ eoreq pc, sl, r9, asr r8 @ │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ @ instruction: 0xf8492300 │ │ │ │ @ instruction: 0x212f302a │ │ │ │ @ instruction: 0xf7f34630 │ │ │ │ smlatblt r0, ip, sp, lr │ │ │ │ @@ -12490,26 +12490,26 @@ │ │ │ │ stmdage r3, {r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ mrc 7, 1, APSR_nzcv, cr14, cr3, {7} │ │ │ │ @ instruction: 0xf8494604 │ │ │ │ @ instruction: 0xf1ba402a │ │ │ │ tstle r4, r0, lsl #30 │ │ │ │ @ instruction: 0x46204631 │ │ │ │ ldc 7, cr15, [r2], {243} @ 0xf3 │ │ │ │ - bmi 882450 <__bss_end__@@Base+0x804d68> │ │ │ │ + bmi 882450 <__bss_end__@@Base+0x804d60> │ │ │ │ ldrbtmi r4, [sl], #-2842 @ 0xfffff4e6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blmi 788260 <__bss_end__@@Base+0x70ab78> │ │ │ │ + blmi 788260 <__bss_end__@@Base+0x70ab70> │ │ │ │ @ instruction: 0xf8d94621 │ │ │ │ ldrbtmi r2, [fp], #-84 @ 0xffffffac │ │ │ │ @ instruction: 0x019cf8d3 │ │ │ │ pop {r0, r2, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f34ff0 │ │ │ │ - blmi 642da8 <__bss_end__@@Base+0x5c56c0> │ │ │ │ + blmi 642da8 <__bss_end__@@Base+0x5c56b8> │ │ │ │ ldcmi 6, cr4, [r8], {50} @ 0x32 │ │ │ │ ldrbtmi r4, [ip], #-1616 @ 0xfffff9b0 │ │ │ │ andne pc, r3, fp, asr r8 @ │ │ │ │ andvs r4, ip, r6, lsl fp │ │ │ │ cmppcs r3, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldmdbmi r4, {r0, r3, r4, sp, lr} │ │ │ │ @@ -12520,26 +12520,26 @@ │ │ │ │ @ instruction: 0xf7f34630 │ │ │ │ strmi lr, [r4], -r4, lsl #28 │ │ │ │ @ instruction: 0xf7f3e7c3 │ │ │ │ svclt 0x0000e9ce │ │ │ │ @ instruction: 0x0004b6b0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r4, r0, lsr #13 │ │ │ │ - muleq r6, ip, r5 │ │ │ │ + andeq r7, r6, r4, lsr #11 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ - andeq r7, r6, sl, ror #10 │ │ │ │ + andeq r7, r6, r2, ror r5 │ │ │ │ andeq r3, r3, r6, asr #19 │ │ │ │ andeq fp, r4, r6, lsl #12 │ │ │ │ - strdeq r7, [r6], -sl │ │ │ │ + andeq r7, r6, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r3, r3, lr, asr r9 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r3, r3, r0, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb6b054 <__bss_end__@@Base+0xfeaed96c> │ │ │ │ + bl feb6b054 <__bss_end__@@Base+0xfeaed964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0f78 │ │ │ │ addslt lr, pc, r8, lsr r1 @ │ │ │ │ teqpgt r4, pc @ @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r2, [lr], #768 @ 0x300 │ │ │ │ @ instruction: 0xf85e4604 │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ @@ -12553,63 +12553,63 @@ │ │ │ │ blcs 5b7bc │ │ │ │ @ instruction: 0xf890d863 │ │ │ │ blcs 20070 │ │ │ │ mcrvs 0, 7, sp, cr0, cr2, {3} │ │ │ │ tstcs r5, r4, lsl #20 │ │ │ │ ldmda r4!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r2, fp, ip, pc} │ │ │ │ - bge 288008 <__bss_end__@@Base+0x20a920> │ │ │ │ + bge 288008 <__bss_end__@@Base+0x20a918> │ │ │ │ @ instruction: 0xf7f2a905 │ │ │ │ ldcl 14, cr14, [sp, #608] @ 0x260 │ │ │ │ vldr s9, [sp, #24] │ │ │ │ vmov.f32 s13, #106 @ 0x3f500000 0.8125000 │ │ │ │ vldr s10, [sp] │ │ │ │ stmdage sp, {r0, r2, r9, fp, ip, lr} │ │ │ │ - bvc 28f53c <__bss_end__@@Base+0x211e54> │ │ │ │ - bvc ff94f8a4 <__bss_end__@@Base+0xff8d21bc> │ │ │ │ - bvs fe94f8a8 <__bss_end__@@Base+0xfe8d21c0> │ │ │ │ - bmi 20f548 <__bss_end__@@Base+0x191e60> │ │ │ │ - bmi 118f8b4 <__bss_end__@@Base+0x11121cc> │ │ │ │ - bvs 30f550 <__bss_end__@@Base+0x291e68> │ │ │ │ - bvc 18f7bc <__bss_end__@@Base+0x1120d4> │ │ │ │ - bvc fea0f880 <__bss_end__@@Base+0xfe992198> │ │ │ │ - bvs fe98f880 <__bss_end__@@Base+0xfe912198> │ │ │ │ - bpl 114f7c4 <__bss_end__@@Base+0x10d20dc> │ │ │ │ - bvs 14f7c8 <__bss_end__@@Base+0xd20e0> │ │ │ │ - bvc fe94f804 <__bss_end__@@Base+0xfe8d211c> │ │ │ │ - bvc 98f794 <__bss_end__@@Base+0x9120ac> │ │ │ │ - bvs cf630 <__bss_end__@@Base+0x51f48> │ │ │ │ - bvs 98f798 <__bss_end__@@Base+0x9120b0> │ │ │ │ - bvc 18f818 <__bss_end__@@Base+0x112130> │ │ │ │ - bvc 8f53c <__bss_end__@@Base+0x11e54> │ │ │ │ - bvs 10f540 <__bss_end__@@Base+0x91e58> │ │ │ │ - bpl ffa0fad4 <__bss_end__@@Base+0xff9923ec> │ │ │ │ - bpl 104fae8 <__bss_end__@@Base+0xfd2400> │ │ │ │ - blx 44fadc <__bss_end__@@Base+0x3d23f4> │ │ │ │ + bvc 28f53c <__bss_end__@@Base+0x211e4c> │ │ │ │ + bvc ff94f8a4 <__bss_end__@@Base+0xff8d21b4> │ │ │ │ + bvs fe94f8a8 <__bss_end__@@Base+0xfe8d21b8> │ │ │ │ + bmi 20f548 <__bss_end__@@Base+0x191e58> │ │ │ │ + bmi 118f8b4 <__bss_end__@@Base+0x11121c4> │ │ │ │ + bvs 30f550 <__bss_end__@@Base+0x291e60> │ │ │ │ + bvc 18f7bc <__bss_end__@@Base+0x1120cc> │ │ │ │ + bvc fea0f880 <__bss_end__@@Base+0xfe992190> │ │ │ │ + bvs fe98f880 <__bss_end__@@Base+0xfe912190> │ │ │ │ + bpl 114f7c4 <__bss_end__@@Base+0x10d20d4> │ │ │ │ + bvs 14f7c8 <__bss_end__@@Base+0xd20d8> │ │ │ │ + bvc fe94f804 <__bss_end__@@Base+0xfe8d2114> │ │ │ │ + bvc 98f794 <__bss_end__@@Base+0x9120a4> │ │ │ │ + bvs cf630 <__bss_end__@@Base+0x51f40> │ │ │ │ + bvs 98f798 <__bss_end__@@Base+0x9120a8> │ │ │ │ + bvc 18f818 <__bss_end__@@Base+0x112128> │ │ │ │ + bvc 8f53c <__bss_end__@@Base+0x11e4c> │ │ │ │ + bvs 10f540 <__bss_end__@@Base+0x91e50> │ │ │ │ + bpl ffa0fad4 <__bss_end__@@Base+0xff9923e4> │ │ │ │ + bpl 104fae8 <__bss_end__@@Base+0xfd23f8> │ │ │ │ + blx 44fadc <__bss_end__@@Base+0x3d23ec> │ │ │ │ mrc 15, 7, fp, cr0, cr6, {0} │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s2, s14, s0 │ │ │ │ @ instruction: 0xeef01aa5 │ │ │ │ vmov.f32 s0, s2 │ │ │ │ @ instruction: 0xf7f30a41 │ │ │ │ ldc 12, cr14, [sp, #192] @ 0xc0 │ │ │ │ vldr s13, [sp, #12] │ │ │ │ stmdage sp, {r1, r9, fp, sp, lr} │ │ │ │ - bvc 8f5b4 <__bss_end__@@Base+0x11ecc> │ │ │ │ - bne 11cfa08 <__bss_end__@@Base+0x1152320> │ │ │ │ - beq 19cfb0c <__bss_end__@@Base+0x1952424> │ │ │ │ - beq 120fa10 <__bss_end__@@Base+0x1192328> │ │ │ │ + bvc 8f5b4 <__bss_end__@@Base+0x11ec4> │ │ │ │ + bne 11cfa08 <__bss_end__@@Base+0x1152318> │ │ │ │ + beq 19cfb0c <__bss_end__@@Base+0x195241c> │ │ │ │ + beq 120fa10 <__bss_end__@@Base+0x1192320> │ │ │ │ ldmib lr!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r6, r0, #96, 28 @ 0x600 │ │ │ │ @ instruction: 0xf7f3a90d │ │ │ │ movwcs lr, #7322 @ 0x1c9a │ │ │ │ subscc pc, ip, r4, lsl #17 │ │ │ │ - blmi 36679c <__bss_end__@@Base+0x2e90b4> │ │ │ │ + blmi 36679c <__bss_end__@@Base+0x2e90ac> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 76dfd4 <__bss_end__@@Base+0x6f08ec> │ │ │ │ + blls 76dfd4 <__bss_end__@@Base+0x6f08e4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_mon │ │ │ │ ldclt 0, cr11, [r0, #-124]! @ 0xffffff84 │ │ │ │ @ instruction: 0xf7f36e40 │ │ │ │ strb lr, [ip, r8, lsl #25]! │ │ │ │ smlatbeq r2, r1, r1, pc @ │ │ │ │ @ instruction: 0xf181fab1 │ │ │ │ @@ -12629,15 +12629,15 @@ │ │ │ │ ldrbtmi r4, [r8], #1147 @ 0x47b │ │ │ │ ldrsbvs pc, [r4, #-135]! @ 0xffffff79 @ │ │ │ │ mcrcc 8, 0, r6, cr0, cr11, {0} │ │ │ │ @ instruction: 0x2601bf18 │ │ │ │ vstmdble pc!, {d18-d17} │ │ │ │ and r2, r8, r0, lsl #10 │ │ │ │ @ instruction: 0x305df894 │ │ │ │ - blmi 1a24c54 <__bss_end__@@Base+0x19a756c> │ │ │ │ + blmi 1a24c54 <__bss_end__@@Base+0x19a7564> │ │ │ │ ldrbtmi r3, [fp], #-1281 @ 0xfffffaff │ │ │ │ adcmi r6, fp, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0xf8d7dd64 │ │ │ │ @ instruction: 0xf85331a0 │ │ │ │ stccs 0, cr4, [r0], {37} @ 0x25 │ │ │ │ mcrvs 0, 1, sp, cr3, cr3, {7} │ │ │ │ teqle fp, r0, lsl #22 │ │ │ │ @@ -12645,15 +12645,15 @@ │ │ │ │ rscle r2, r9, r0, lsl #22 │ │ │ │ blcs 6f590 │ │ │ │ @ instruction: 0xf894d02e │ │ │ │ @ instruction: 0xf8943074 │ │ │ │ stmdblt r3, {r0, r2, r4, r5, r6, ip} │ │ │ │ @ instruction: 0xf894b161 │ │ │ │ @ instruction: 0xf1a12076 │ │ │ │ - blx fec54424 <__bss_end__@@Base+0xfebd6d3c> │ │ │ │ + blx fec54424 <__bss_end__@@Base+0xfebd6d34> │ │ │ │ stmdbeq r9, {r0, r7, r8, ip, sp, lr, pc}^ │ │ │ │ strtmi fp, [r0], -r2, lsr #18 │ │ │ │ ldc2 7, cr15, [r0, #1020] @ 0x3fc │ │ │ │ @ instruction: 0x3074f894 │ │ │ │ @ instruction: 0xf44f4e54 │ │ │ │ svcvs 0x00e072c8 │ │ │ │ bicvc pc, r9, r3, asr #11 │ │ │ │ @@ -12668,15 +12668,15 @@ │ │ │ │ @ instruction: 0xf894e82a │ │ │ │ @ instruction: 0x46201075 │ │ │ │ mrc2 7, 7, pc, cr4, cr15, {7} │ │ │ │ strcs r2, [r1], -r0, lsl #6 │ │ │ │ @ instruction: 0xf8846623 │ │ │ │ sbfx r3, ip, #0, #21 │ │ │ │ blcs 6f600 │ │ │ │ - bmi 1108450 <__bss_end__@@Base+0x108ad68> │ │ │ │ + bmi 1108450 <__bss_end__@@Base+0x108ad60> │ │ │ │ stcvs 3, cr2, [r1] │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ rsbscc pc, r6, r4, lsl #17 │ │ │ │ mcr 7, 4, pc, cr12, cr2, {7} @ │ │ │ │ ldmdbmi pc!, {r0, r1, r5, r7, r8, sl, fp, sp, lr} @ │ │ │ │ movwcc r4, #5666 @ 0x1622 │ │ │ │ ldrbtmi r6, [r9], #-2208 @ 0xfffff760 │ │ │ │ @@ -12695,31 +12695,31 @@ │ │ │ │ svcmi 0x00344629 │ │ │ │ ldrbtmi r4, [r8], #1273 @ 0x4f9 │ │ │ │ @ instruction: 0xf8d9447f │ │ │ │ @ instruction: 0xf85331a4 │ │ │ │ orrslt r4, ip, r5, lsr #32 │ │ │ │ @ instruction: 0x305df894 │ │ │ │ @ instruction: 0xf894bb93 │ │ │ │ - bllt 1ee02b4 <__bss_end__@@Base+0x1e62bcc> │ │ │ │ + bllt 1ee02b4 <__bss_end__@@Base+0x1e62bc4> │ │ │ │ stmiavs r2!, {r1, r2, r5, r8, ip, sp, pc} │ │ │ │ ldrdcc pc, [r4, r9] │ │ │ │ mlale r9, sl, r2, r4 │ │ │ │ - bllt 12ef980 <__bss_end__@@Base+0x1272298> │ │ │ │ + bllt 12ef980 <__bss_end__@@Base+0x1272290> │ │ │ │ ldmdblt fp, {r0, r1, r5, r8, r9, sl, fp, sp, lr} │ │ │ │ teqle r7, r0, lsl #18 │ │ │ │ @ instruction: 0x105cf894 │ │ │ │ strcc r4, [r1, #-2854] @ 0xfffff4da │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stclle 2, cr4, [r0], #684 @ 0x2ac │ │ │ │ blcs 40754 │ │ │ │ - bmi 90b554 <__bss_end__@@Base+0x88de6c> │ │ │ │ + bmi 90b554 <__bss_end__@@Base+0x88de64> │ │ │ │ ldrbtmi r2, [sl], #-1025 @ 0xfffffbff │ │ │ │ ldrdcs pc, [r4, r2]! │ │ │ │ orreq lr, r3, #2048 @ 0x800 │ │ │ │ - blne 15226c <__bss_end__@@Base+0xd4b84> │ │ │ │ + blne 15226c <__bss_end__@@Base+0xd4b7c> │ │ │ │ @ instruction: 0xf891b121 │ │ │ │ swplt r0, r0, [r8] │ │ │ │ subsmi pc, ip, r1, lsl #17 │ │ │ │ @ instruction: 0xd1f5429a │ │ │ │ andcs r4, r0, #27648 @ 0x6c00 │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ andlt r2, r2, r4, ror r1 │ │ │ │ @@ -12729,36 +12729,36 @@ │ │ │ │ strvs r3, [r3, #769]! @ 0x301 │ │ │ │ ldrdcc pc, [r4, r8] │ │ │ │ mulle r4, r8, r2 │ │ │ │ @ instruction: 0x46224913 │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ vmulvs.f64 d30, d16, d24 │ │ │ │ ldrtmi r4, [r9], -r2, lsr #12 │ │ │ │ - bl 3d2134 <__bss_end__@@Base+0x354a4c> │ │ │ │ + bl 3d2134 <__bss_end__@@Base+0x354a44> │ │ │ │ strb r2, [r7, r1, lsl #2] │ │ │ │ - andeq r7, r6, lr, lsl #6 │ │ │ │ - andeq ip, r5, ip, lsr #1 │ │ │ │ + andeq r7, r6, r6, lsl r3 │ │ │ │ + strheq ip, [r5], -r0 │ │ │ │ strdeq fp, [r4], -sl │ │ │ │ - andeq ip, r5, sl, lsl #1 │ │ │ │ + andeq ip, r5, lr, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xfffffaaf │ │ │ │ @ instruction: 0xfffffa77 │ │ │ │ - @ instruction: 0x0005bfb6 │ │ │ │ - strdeq r7, [r6], -ip │ │ │ │ - strdeq r7, [r6], -sl │ │ │ │ + @ instruction: 0x0005bfba │ │ │ │ + andeq r7, r6, r4, lsl #4 │ │ │ │ + andeq r7, r6, r2, lsl #4 │ │ │ │ @ instruction: 0xfffffa3d │ │ │ │ - andeq fp, r5, r4, ror #30 │ │ │ │ - andeq r7, r6, lr, lsr #3 │ │ │ │ - andeq r7, r6, ip, lsl #3 │ │ │ │ + andeq fp, r5, r8, ror #30 │ │ │ │ + @ instruction: 0x000671b6 │ │ │ │ + muleq r6, r4, r1 │ │ │ │ @ instruction: 0xfffff9ad │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - blmi ff465a30 <__bss_end__@@Base+0xff3e8348> │ │ │ │ + blmi ff465a30 <__bss_end__@@Base+0xff3e8340> │ │ │ │ strmi fp, [r9], r5, lsl #1 │ │ │ │ @ instruction: 0x4615447b │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r9, sl, lr} │ │ │ │ addshi pc, r5, r0 │ │ │ │ svclt 0x00c82900 │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ ldmib r0, {r0, r2, r3, r7, pc}^ │ │ │ │ @@ -12774,64 +12774,64 @@ │ │ │ │ addeq r4, r9, sl, ror r4 │ │ │ │ ldmib r8!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strls lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ ldrmi r6, [r1, #480]! @ 0x1e0 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ ldrbmi r2, [r5, #-769] @ 0xfffffcff │ │ │ │ andcs fp, r0, #212, 30 @ 0x350 │ │ │ │ - b 4dca24 <__bss_end__@@Base+0x45f33c> │ │ │ │ + b 4dca24 <__bss_end__@@Base+0x45f334> │ │ │ │ @ instruction: 0xf0000002 │ │ │ │ cdpcs 0, 0, cr8, cr0, cr5, {5} │ │ │ │ @ instruction: 0x2600bfd8 │ │ │ │ - bl fe98b748 <__bss_end__@@Base+0xfe90e060> │ │ │ │ + bl fe98b748 <__bss_end__@@Base+0xfe90e058> │ │ │ │ @ instruction: 0xf04f030a │ │ │ │ ldcl 14, cr0, [pc] @ 14238 │ │ │ │ - b aaed04 <__bss_end__@@Base+0xa3161c> │ │ │ │ - b 13f35e8 <__bss_end__@@Base+0x1375f00> │ │ │ │ + b aaed04 <__bss_end__@@Base+0xa31614> │ │ │ │ + b 13f35e8 <__bss_end__@@Base+0x1375ef8> │ │ │ │ ldrbtmi r0, [r0], r3, lsl #23 │ │ │ │ @ instruction: 0x46704672 │ │ │ │ bvc 4fd28 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - b 140b6ac <__bss_end__@@Base+0x138dfc4> │ │ │ │ + b 140b6ac <__bss_end__@@Base+0x138dfbc> │ │ │ │ @ instruction: 0xf04f0188 │ │ │ │ ldmibvs fp!, {r8, fp}^ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strmi r4, [fp], #-1505 @ 0xfffffa1f │ │ │ │ bvc 4f9b8 │ │ │ │ strmi r6, [fp], #-2531 @ 0xfffff61d │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stcl 4, cr4, [r3, #460] @ 0x1cc │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ vrshl.u8 q10, , q0 │ │ │ │ - bl b4578 <__bss_end__@@Base+0x36e90> │ │ │ │ + bl b4578 <__bss_end__@@Base+0x36e88> │ │ │ │ strbtmi r0, [r1], -ip, lsl #18 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ stmibvs r3!, {r3, r7, r9, lr}^ │ │ │ │ tstpeq r1, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf109444b │ │ │ │ svclt 0x00140904 │ │ │ │ - bvc 19cfe60 <__bss_end__@@Base+0x1952778> │ │ │ │ - bvc 120fe64 <__bss_end__@@Base+0x119277c> │ │ │ │ + bvc 19cfe60 <__bss_end__@@Base+0x1952770> │ │ │ │ + bvc 120fe64 <__bss_end__@@Base+0x1192774> │ │ │ │ stcl 2, cr4, [r3, #564] @ 0x234 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ strtmi r3, [sl], #-1 │ │ │ │ ldrbmi r4, [lr], #1232 @ 0x4d0 │ │ │ │ bicle r4, fp, r6, lsl #5 │ │ │ │ ldrdls pc, [r4], -sp │ │ │ │ @ instruction: 0xf006fb05 │ │ │ │ - bvs fe40fa40 <__bss_end__@@Base+0xfe392358> │ │ │ │ + bvs fe40fa40 <__bss_end__@@Base+0xfe392350> │ │ │ │ bvc 4fda4 │ │ │ │ movwcs r0, #129 @ 0x81 │ │ │ │ stmibvs r2!, {r0, r1, r4, r5, r7, r9, lr}^ │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf101440a │ │ │ │ svclt 0x00140104 │ │ │ │ - bvc 19cfea0 <__bss_end__@@Base+0x19527b8> │ │ │ │ - bvc 120fea4 <__bss_end__@@Base+0x11927bc> │ │ │ │ + bvc 19cfea0 <__bss_end__@@Base+0x19527b0> │ │ │ │ + bvc 120fea4 <__bss_end__@@Base+0x11927b4> │ │ │ │ stcl 2, cr4, [r2, #628] @ 0x274 │ │ │ │ vstmiale pc!, {s15-s14} │ │ │ │ strtmi r3, [r8], #-1537 @ 0xfffff9ff │ │ │ │ strhle r4, [r9, #81]! @ 0x51 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ stccs 15, cr8, [r0], {240} @ 0xf0 │ │ │ │ addhi pc, r6, r0 │ │ │ │ @@ -12879,15 +12879,15 @@ │ │ │ │ stmibvs r3!, {r9, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ strmi r0, [r3], #-516 @ 0xfffffdfc │ │ │ │ bvc 4fac0 │ │ │ │ @ instruction: 0xf10cdcf1 │ │ │ │ ldrbmi r0, [r6], #3073 @ 0xc01 │ │ │ │ strbmi r4, [r6, #-1088]! @ 0xfffffbc0 │ │ │ │ - blx 188b66 <__bss_end__@@Base+0x10b47e> │ │ │ │ + blx 188b66 <__bss_end__@@Base+0x10b476> │ │ │ │ ldcl 0, cr15, [pc, #24] @ 143e0 │ │ │ │ vrintx.f32 s12, s28 │ │ │ │ addeq r7, r1, r0, lsl #20 │ │ │ │ adcsmi r2, r3, #0, 6 │ │ │ │ @ instruction: 0xf10369e2 │ │ │ │ strmi r0, [sl], #-769 @ 0xfffffcff │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @@ -12909,58 +12909,58 @@ │ │ │ │ @ instruction: 0x4649601a │ │ │ │ stmdbcs r1, {r1, r5, r9, sl, lr} │ │ │ │ movweq pc, #4175 @ 0x104f @ │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ svclt 0x00b82d01 │ │ │ │ rsbvs r2, r3, r1, lsl #10 │ │ │ │ bicsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcc 252544 <__bss_end__@@Base+0x1d4e5c> │ │ │ │ + blcc 252544 <__bss_end__@@Base+0x1d4e54> │ │ │ │ strne lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ vqrdmulh.s d15, d1, d5 │ │ │ │ adcvs r4, r2, r3, lsr r9 │ │ │ │ rscvs r4, r2, r9, ror r4 │ │ │ │ @ instruction: 0x4628009d │ │ │ │ - bl 105241c <__bss_end__@@Base+0xfd4d34> │ │ │ │ + bl 105241c <__bss_end__@@Base+0xfd4d2c> │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ @ instruction: 0xf7f261e0 │ │ │ │ stmibvs r0!, {r1, r3, r6, sl, fp, sp, lr, pc}^ │ │ │ │ strls lr, [r4, #-2516] @ 0xfffff62c │ │ │ │ @ instruction: 0xf609fb05 │ │ │ │ @ instruction: 0xe75600b6 │ │ │ │ svclt 0x00cc45b1 │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ @ instruction: 0xf0004032 │ │ │ │ - bl fe974918 <__bss_end__@@Base+0xfe8f7230> │ │ │ │ + bl fe974918 <__bss_end__@@Base+0xfe8f7228> │ │ │ │ ldcl 3, cr0, [pc, #40] @ 144a8 │ │ │ │ - b aaed04 <__bss_end__@@Base+0xa3161c> │ │ │ │ + b aaed04 <__bss_end__@@Base+0xa31614> │ │ │ │ strmi r7, [lr], sl, ror #13 │ │ │ │ - bleq fe10edc8 <__bss_end__@@Base+0xfe0916e0> │ │ │ │ + bleq fe10edc8 <__bss_end__@@Base+0xfe0916d8> │ │ │ │ strmi r4, [r8], -ip, lsl #13 │ │ │ │ bvc 4ff70 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - b 140b8f0 <__bss_end__@@Base+0x138e208> │ │ │ │ + b 140b8f0 <__bss_end__@@Base+0x138e200> │ │ │ │ @ instruction: 0xf04f028e │ │ │ │ ldmibvs fp!, {fp}^ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r3], #-1456 @ 0xfffffa50 │ │ │ │ bvc 4fbfc │ │ │ │ ldrmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ stcl 4, cr4, [r3, #44] @ 0x2c │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ vqsub.u8 d20, d16, d21 │ │ │ │ - bl 334ae0 <__bss_end__@@Base+0x2b73f8> │ │ │ │ + bl 334ae0 <__bss_end__@@Base+0x2b73f0> │ │ │ │ ldrtmi r0, [r2], -r6, lsl #16 │ │ │ │ stmeq r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ stmibvs r3!, {r4, r7, r9, lr}^ │ │ │ │ andeq pc, r1, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xf1084443 │ │ │ │ svclt 0x00140804 │ │ │ │ - bvc 19d00a4 <__bss_end__@@Base+0x19529bc> │ │ │ │ - bvc 12100a8 <__bss_end__@@Base+0x11929c0> │ │ │ │ + bvc 19d00a4 <__bss_end__@@Base+0x19529b4> │ │ │ │ + bvc 12100a8 <__bss_end__@@Base+0x11929b8> │ │ │ │ stcl 2, cr4, [r3, #596] @ 0x254 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ strtmi r3, [ip], #1 │ │ │ │ ldrbmi r4, [r9], #-1238 @ 0xfffffb2a │ │ │ │ stclle 5, cr4, [fp], {129} @ 0x81 │ │ │ │ svclt 0x0000e6fa │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -12972,56 +12972,56 @@ │ │ │ │ @ instruction: 0xf85b4bf9 │ │ │ │ movwls r3, #4099 @ 0x1003 │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0x81a8f000 │ │ │ │ @ instruction: 0xf8d89a01 │ │ │ │ andsvs r3, r3, r0 │ │ │ │ - blx 165e46 <__bss_end__@@Base+0xe875e> │ │ │ │ + blx 165e46 <__bss_end__@@Base+0xe8756> │ │ │ │ tstpcs r1, r9, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andne pc, r4, r8, asr #17 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 252654 <__bss_end__@@Base+0x1d4f6c> │ │ │ │ + blne 252654 <__bss_end__@@Base+0x1d4f64> │ │ │ │ stmibmi lr!, {r1, r4, r7}^ │ │ │ │ stmib r8, {r4, r9, sl, lr}^ │ │ │ │ ldrbtmi r3, [r9], #-770 @ 0xfffffcfe │ │ │ │ strls lr, [r4, #-2504] @ 0xfffff638 │ │ │ │ @ instruction: 0xf7f29202 │ │ │ │ @ instruction: 0x2100eabc │ │ │ │ @ instruction: 0xf8c89a02 │ │ │ │ @ instruction: 0xf7f2001c │ │ │ │ ldrmi lr, [r1, #3012]! @ 0xbc4 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ ldrbmi r2, [r5, #-769] @ 0xfffffcff │ │ │ │ ldrdcs fp, [r0], -r4 │ │ │ │ - b 4dc580 <__bss_end__@@Base+0x45ee98> │ │ │ │ + b 4dc580 <__bss_end__@@Base+0x45ee90> │ │ │ │ @ instruction: 0xf0400100 │ │ │ │ ldrbmi r8, [r5, #-197] @ 0xffffff3b │ │ │ │ andcs fp, r0, #204, 30 @ 0x330 │ │ │ │ andsmi r2, r3, r1, lsl #4 │ │ │ │ teqphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ stcle 14, cr2, [r2, #-0] │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ strmi r4, [lr], r8, lsl #12 │ │ │ │ - b 13e5fd4 <__bss_end__@@Base+0x13688ec> │ │ │ │ - b 13d6bb4 <__bss_end__@@Base+0x13594cc> │ │ │ │ + b 13e5fd4 <__bss_end__@@Base+0x13688e4> │ │ │ │ + b 13d6bb4 <__bss_end__@@Base+0x13594c4> │ │ │ │ smlabbcs r0, lr, r2, r0 │ │ │ │ strdcc r6, [r1, -fp] │ │ │ │ ldrmi r4, [r3], #-653 @ 0xfffffd73 │ │ │ │ bvc 4fd04 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1027 @ 0xfffffbfd │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 4fcd4 │ │ │ │ @ instruction: 0xf10cdcf0 │ │ │ │ ldrbmi r0, [r6], #3073 @ 0xc01 │ │ │ │ strbmi r4, [r6, #-1096]! @ 0xfffffbb8 │ │ │ │ @ instruction: 0xf8ddd1e7 │ │ │ │ - blx 1785fe <__bss_end__@@Base+0xfaf16> │ │ │ │ + blx 1785fe <__bss_end__@@Base+0xfaf0e> │ │ │ │ @ instruction: 0xf04ff006 │ │ │ │ addeq r5, r2, lr, ror r7 │ │ │ │ adcsmi r2, r3, #0, 6 │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf8d8bf04 │ │ │ │ stmne r9, {r2, r3, r4, ip} │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ @@ -13031,62 +13031,62 @@ │ │ │ │ stclle 5, cr4, [ip], #708 @ 0x2c4 │ │ │ │ eorle r4, r1, r4, asr #10 │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ @ instruction: 0xf8d86921 │ │ │ │ stmibvs r0!, {r2, r4, sp}^ │ │ │ │ @ instruction: 0xd1024299 │ │ │ │ addsmi r6, r1, #1589248 @ 0x184000 │ │ │ │ - blx c8662 <__bss_end__@@Base+0x4af7a> │ │ │ │ - bmi fee51234 <__bss_end__@@Base+0xfedd3b4c> │ │ │ │ + blx c8662 <__bss_end__@@Base+0x4af72> │ │ │ │ + bmi fee51234 <__bss_end__@@Base+0xfedd3b44> │ │ │ │ addseq r4, r9, sl, ror r4 │ │ │ │ svc 0x00e4f7f2 │ │ │ │ @ instruction: 0xf8d861e0 │ │ │ │ @ instruction: 0x61233010 │ │ │ │ @ instruction: 0x2014f8d8 │ │ │ │ @ instruction: 0xf8d86162 │ │ │ │ - blx e0686 <__bss_end__@@Base+0x62f9e> │ │ │ │ + blx e0686 <__bss_end__@@Base+0x62f96> │ │ │ │ @ instruction: 0xf8d8f202 │ │ │ │ addseq r1, r2, ip, lsl r0 │ │ │ │ svc 0x0058f7f2 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @ instruction: 0xf8c83b01 │ │ │ │ blcs 2066c │ │ │ │ teqphi ip, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ mcrge 4, 2, pc, cr8, cr15, {3} @ │ │ │ │ @ instruction: 0x001cf8d8 │ │ │ │ - blmi fea40aec <__bss_end__@@Base+0xfe9c3404> │ │ │ │ + blmi fea40aec <__bss_end__@@Base+0xfe9c33fc> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r0, r9, fp, ip, pc} │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ - blmi fe80df64 <__bss_end__@@Base+0xfe79087c> │ │ │ │ + blmi fe80df64 <__bss_end__@@Base+0xfe790874> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ addshi pc, r6, r0 │ │ │ │ andsvs r6, sl, r2, lsr #16 │ │ │ │ - blx 165f26 <__bss_end__@@Base+0xe883e> │ │ │ │ + blx 165f26 <__bss_end__@@Base+0xe8836> │ │ │ │ andcs pc, r1, #589824 @ 0x90000 │ │ │ │ mlsvs r2, ip, r9, r4 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 2527b4 <__bss_end__@@Base+0x1d50cc> │ │ │ │ - b 13e5890 <__bss_end__@@Base+0x13681a8> │ │ │ │ + blcs 2527b4 <__bss_end__@@Base+0x1d50c4> │ │ │ │ + b 13e5890 <__bss_end__@@Base+0x13681a0> │ │ │ │ stmib r4, {r3, r7}^ │ │ │ │ stmib r4, {r2, r8, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf7f23302 │ │ │ │ - b 140eef4 <__bss_end__@@Base+0x139180c> │ │ │ │ + b 140eef4 <__bss_end__@@Base+0x1391804> │ │ │ │ smlabbcs r0, r8, r2, r0 │ │ │ │ @ instruction: 0xf7f261e0 │ │ │ │ str lr, [r2, #2838]! @ 0xb16 │ │ │ │ svceq 0x0006ea1c │ │ │ │ mrcge 4, 0, APSR_nzcv, cr2, cr15, {1} │ │ │ │ vmlaeq.f64 d14, d26, d21 │ │ │ │ @ instruction: 0x46944610 │ │ │ │ - b 13e5f34 <__bss_end__@@Base+0x136884c> │ │ │ │ - b 13d8118 <__bss_end__@@Base+0x135aa30> │ │ │ │ + b 13e5f34 <__bss_end__@@Base+0x1368844> │ │ │ │ + b 13d8118 <__bss_end__@@Base+0x135aa28> │ │ │ │ smlabbcs r0, ip, r2, r0 │ │ │ │ strdcc r6, [r1, -fp] │ │ │ │ ldrmi r4, [r3], #-653 @ 0xfffffd73 │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ @ instruction: 0xf8c30204 │ │ │ │ @@ -13094,29 +13094,29 @@ │ │ │ │ ldrbmi r3, [r4], #1537 @ 0x601 │ │ │ │ ldrmi r4, [r1, #1136]! @ 0x470 │ │ │ │ ldrb sp, [r3, #3305]! @ 0xce9 │ │ │ │ ldcle 14, cr2, [sp, #-0] │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ stmib sp, {sp}^ │ │ │ │ strmi r9, [r4], r2, lsl #8 │ │ │ │ - b 13e5f24 <__bss_end__@@Base+0x136883c> │ │ │ │ + b 13e5f24 <__bss_end__@@Base+0x1368834> │ │ │ │ strmi r0, [r4], -r3, lsl #29 │ │ │ │ bvc 50204 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adceq fp, r2, r4, asr #31 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmibvs fp!, {r0, r1, r2, r3, r8, sl, fp, ip, lr, pc}^ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r3], #-1482 @ 0xfffffa36 │ │ │ │ bvc 4fe90 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1027 @ 0xfffffbfd │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 4fe60 │ │ │ │ - bl 2c8f14 <__bss_end__@@Base+0x24b82c> │ │ │ │ + bl 2c8f14 <__bss_end__@@Base+0x24b824> │ │ │ │ ldrbmi r0, [r2], -ip, lsl #18 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1024291 │ │ │ │ svclt 0x00040201 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf109444b │ │ │ │ svclt 0x00080904 │ │ │ │ @@ -13138,29 +13138,29 @@ │ │ │ │ @ instruction: 0x3601dcf2 │ │ │ │ ldrmi r4, [r1, #1064]! @ 0x428 │ │ │ │ str sp, [r5, -ip, ror #25]! │ │ │ │ eorcs r4, r0, r5, asr r9 │ │ │ │ @ instruction: 0xf7f24479 │ │ │ │ strtmi lr, [r1], -r8, lsl #19 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - b fe452798 <__bss_end__@@Base+0xfe3d50b0> │ │ │ │ + b fe452798 <__bss_end__@@Base+0xfe3d50a8> │ │ │ │ andcc lr, r1, r0, ror #14 │ │ │ │ ldrbmi r4, [r6], #1196 @ 0x4ac │ │ │ │ strmi r4, [r1, #1113] @ 0x459 │ │ │ │ mrcge 7, 2, APSR_nzcv, cr13, cr15, {1} │ │ │ │ stmdbmi sp, {r3, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ ldmdb r4!, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7f24604 │ │ │ │ @ instruction: 0xe612ea7e │ │ │ │ svclt 0x00cc45b1 │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ suble r4, r8, r0, lsr r0 │ │ │ │ - bl fe96606c <__bss_end__@@Base+0xfe8e8984> │ │ │ │ + bl fe96606c <__bss_end__@@Base+0xfe8e897c> │ │ │ │ strls r0, [r2], #-778 @ 0xfffffcf6 │ │ │ │ strmi r4, [lr], lr, lsl #12 │ │ │ │ addseq r4, ip, r8, lsl #12 │ │ │ │ bvc 502f4 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adcseq fp, r2, r4, asr #31 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -13168,15 +13168,15 @@ │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ ldrmi r4, [r3], #-1506 @ 0xfffffa1e │ │ │ │ bvc 4ff80 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1035 @ 0xfffffbf5 │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 4ff50 │ │ │ │ - bl 2c9004 <__bss_end__@@Base+0x24b91c> │ │ │ │ + bl 2c9004 <__bss_end__@@Base+0x24b914> │ │ │ │ ldrbmi r0, [r2], -lr, lsl #24 │ │ │ │ vstmiaeq ip, {s28-s106} │ │ │ │ @ instruction: 0xf1024282 │ │ │ │ svclt 0x00040201 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf10c4463 │ │ │ │ svclt 0x00080c04 │ │ │ │ @@ -13186,15 +13186,15 @@ │ │ │ │ strtmi r4, [r1], #-1110 @ 0xfffffbaa │ │ │ │ stclle 5, cr4, [pc], {129} @ 0x81 │ │ │ │ strb r9, [r5], r2, lsl #24 │ │ │ │ eorcs r4, r0, r7, lsr #18 │ │ │ │ @ instruction: 0xf7f24479 │ │ │ │ strbmi lr, [r1], -r8, lsr #18 │ │ │ │ strmi r2, [r0], r0, lsr #4 │ │ │ │ - b c52858 <__bss_end__@@Base+0xbd5170> │ │ │ │ + b c52858 <__bss_end__@@Base+0xbd5168> │ │ │ │ @ instruction: 0x4606e650 │ │ │ │ eorsmi lr, r2, #624951296 @ 0x25400000 │ │ │ │ mrcge 4, 5, APSR_nzcv, cr6, cr15, {1} │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ strmi r4, [r6], -r4, lsl #13 │ │ │ │ @ instruction: 0x0e83ea4f │ │ │ │ addeq lr, ip, #323584 @ 0x4f000 │ │ │ │ @@ -13265,16 +13265,16 @@ │ │ │ │ mrscs r2, (UNDEF: 17) │ │ │ │ smladeq r1, r2, sl, lr │ │ │ │ @ instruction: 0xf1b8d03a │ │ │ │ ldcle 15, cr0, [sp, #-0] │ │ │ │ ldcle 13, cr2, [fp, #-0] │ │ │ │ @ instruction: 0xf04f1b76 │ │ │ │ strbtmi r0, [r7], -r0, lsl #24 │ │ │ │ - b 13e6564 <__bss_end__@@Base+0x1368e7c> │ │ │ │ - b 13d6fe8 <__bss_end__@@Base+0x1359900> │ │ │ │ + b 13e6564 <__bss_end__@@Base+0x1368e74> │ │ │ │ + b 13d6fe8 <__bss_end__@@Base+0x13598f8> │ │ │ │ strcs r0, [r0], -ip, lsl #3 │ │ │ │ @ instruction: 0x360169d8 │ │ │ │ adcsmi r6, r5, #3702784 @ 0x388000 │ │ │ │ ldrtmi r4, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ @ instruction: 0xf101440a │ │ │ │ stmdavs r0, {r2, r8} │ │ │ │ mvnsle r6, r0, lsl r0 │ │ │ │ @@ -13294,15 +13294,15 @@ │ │ │ │ stmib r4, {r5, r9, sl, lr}^ │ │ │ │ andlt r3, r3, r4, lsl #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ svclt 0x00cc42ae │ │ │ │ andcs r2, r1, r0 │ │ │ │ suble r4, r2, r2 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - blne 1ccc1b0 <__bss_end__@@Base+0x1c4eac8> │ │ │ │ + blne 1ccc1b0 <__bss_end__@@Base+0x1c4eac0> │ │ │ │ @ instruction: 0x46bc46be │ │ │ │ stmibeq r2, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ orreq lr, lr, pc, asr #20 │ │ │ │ ldmibvs sl, {sp}^ │ │ │ │ addmi r3, r6, #1 │ │ │ │ ldcl 4, cr4, [r2, #40] @ 0x28 │ │ │ │ stmibvs r2!, {r9, fp, ip, sp, lr}^ │ │ │ │ @@ -13318,15 +13318,15 @@ │ │ │ │ mrshi pc, (UNDEF: 74) @ │ │ │ │ andsvs r6, sl, r2, lsr #16 │ │ │ │ tstcs r1, r3, lsr #12 │ │ │ │ strmi r2, [sl], -r1, lsl #28 │ │ │ │ @ instruction: 0x2601bfb8 │ │ │ │ @ instruction: 0xf6c96061 │ │ │ │ ldmibmi pc, {r2, r4, r6, r7, r9, lr}^ @ │ │ │ │ - blcs 252bac <__bss_end__@@Base+0x1d54c4> │ │ │ │ + blcs 252bac <__bss_end__@@Base+0x1d54bc> │ │ │ │ andcs r0, r4, #48, 2 │ │ │ │ @ instruction: 0x61224479 │ │ │ │ stmib r4, {r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf7f23302 │ │ │ │ teqeq r2, r2, lsl r8 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ ldmdb sl, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -13347,15 +13347,15 @@ │ │ │ │ stmibvs r2!, {pc}^ │ │ │ │ strmi r4, [sl], #-1074 @ 0xfffffbce │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ strtmi sp, [pc], #-497 @ 14b08 │ │ │ │ @ instruction: 0xf1bc4476 │ │ │ │ mvnle r0, r1, lsl #24 │ │ │ │ - bmi ff04e8dc <__bss_end__@@Base+0xfefd11f4> │ │ │ │ + bmi ff04e8dc <__bss_end__@@Base+0xfefd11ec> │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ ldmdavs r7, {r0, r1, r4, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs sl!, {r4, r5, r8, pc} │ │ │ │ andcs pc, r0, fp, asr #17 │ │ │ │ tstcs r1, sl, lsr r6 │ │ │ │ @ instruction: 0xf6c96079 │ │ │ │ @@ -13369,24 +13369,24 @@ │ │ │ │ tstcs r0, sl, asr #12 │ │ │ │ @ instruction: 0xf7f261f8 │ │ │ │ @ instruction: 0xf1b8e8ce │ │ │ │ svclt 0x00cc0f03 │ │ │ │ mrscs r2, (UNDEF: 17) │ │ │ │ blls 6561c │ │ │ │ andcs fp, r0, #212, 30 @ 0x350 │ │ │ │ - b 45d370 <__bss_end__@@Base+0x3dfc88> │ │ │ │ + b 45d370 <__bss_end__@@Base+0x3dfc80> │ │ │ │ rsble r0, sp, r2, lsl #24 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addshi pc, r1, r0, asr #6 │ │ │ │ vpadd.f32 d18, d0, d0 │ │ │ │ - blne 1db4db8 <__bss_end__@@Base+0x1d376d0> │ │ │ │ + blne 1db4db8 <__bss_end__@@Base+0x1d376c8> │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ strbtmi r4, [r6], r1, lsr #13 │ │ │ │ @ instruction: 0x466600b2 │ │ │ │ - b 13e63e0 <__bss_end__@@Base+0x1368cf8> │ │ │ │ + b 13e63e0 <__bss_end__@@Base+0x1368cf0> │ │ │ │ andcs r0, r0, ip, lsl #3 │ │ │ │ ldrdcc r6, [r1], -sl │ │ │ │ strmi r4, [sl], #-645 @ 0xfffffd7b │ │ │ │ bvc 502e8 │ │ │ │ ldrtmi r6, [r2], #-2554 @ 0xfffff606 │ │ │ │ @ instruction: 0xf101440a │ │ │ │ stcl 1, cr0, [r2, #16] │ │ │ │ @@ -13399,30 +13399,30 @@ │ │ │ │ ldmdavs r4, {r1, sp} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r1!, {r3, r4, r7, pc} │ │ │ │ @ instruction: 0x46226011 │ │ │ │ rsbvs r2, r1, r1, lsl #2 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ movwls r4, #5704 @ 0x1648 │ │ │ │ - blne 252cec <__bss_end__@@Base+0x1d5604> │ │ │ │ + blne 252cec <__bss_end__@@Base+0x1d55fc> │ │ │ │ stmib r4, {r1, r2, r3, r7, r8, fp, lr}^ │ │ │ │ andcs r2, r4, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0x61224479 │ │ │ │ @ instruction: 0xf7f16166 │ │ │ │ @ instruction: 0x464aef70 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ ldmda r8!, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ blls 6f384 │ │ │ │ - b 44e71c <__bss_end__@@Base+0x3d1034> │ │ │ │ + b 44e71c <__bss_end__@@Base+0x3d102c> │ │ │ │ @ instruction: 0xf43f0f08 │ │ │ │ - bl fe9c07e4 <__bss_end__@@Base+0xfe9430fc> │ │ │ │ + bl fe9c07e4 <__bss_end__@@Base+0xfe9430f4> │ │ │ │ strmi r0, [pc], -r5, lsl #16 │ │ │ │ @ instruction: 0xf04f468e │ │ │ │ - b 13d7c2c <__bss_end__@@Base+0x135a544> │ │ │ │ - b 13d6e40 <__bss_end__@@Base+0x1359758> │ │ │ │ + b 13d7c2c <__bss_end__@@Base+0x135a53c> │ │ │ │ + b 13d6e40 <__bss_end__@@Base+0x1359750> │ │ │ │ andcs r0, r0, lr, lsl #3 │ │ │ │ ldrdcc r6, [r1], -sl │ │ │ │ strmi r4, [sl], #-646 @ 0xfffffd7a │ │ │ │ bvc 50378 │ │ │ │ ldrtmi r6, [sl], #-2530 @ 0xfffff61e │ │ │ │ @ instruction: 0xf101440a │ │ │ │ stcl 1, cr0, [r2, #16] │ │ │ │ @@ -13430,17 +13430,17 @@ │ │ │ │ strbmi r4, [r7], #-1198 @ 0xfffffb52 │ │ │ │ stceq 1, cr15, [r1], {188} @ 0xbc │ │ │ │ ldrb sp, [r5], r9, ror #3 │ │ │ │ svclt 0x00cc42ae │ │ │ │ andcs r2, r1, r0 │ │ │ │ rsble r4, sl, r1 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - blne 1ccc0d4 <__bss_end__@@Base+0x1c4e9ec> │ │ │ │ + blne 1ccc0d4 <__bss_end__@@Base+0x1c4e9e4> │ │ │ │ strbtmi r9, [r6], r1, lsl #8 │ │ │ │ - b 13e65f8 <__bss_end__@@Base+0x1368f10> │ │ │ │ + b 13e65f8 <__bss_end__@@Base+0x1368f08> │ │ │ │ ldrmi r0, [sl], -r2, lsl #19 │ │ │ │ movwcs r0, #160 @ 0xa0 │ │ │ │ movwcc r6, #6609 @ 0x19d1 │ │ │ │ strmi r4, [r1], #-670 @ 0xfffffd62 │ │ │ │ bvc 503c0 │ │ │ │ strbtmi r6, [r1], #-2553 @ 0xfffff607 │ │ │ │ @ instruction: 0xf1004401 │ │ │ │ @@ -13457,20 +13457,20 @@ │ │ │ │ mulle ip, r1, r2 │ │ │ │ vqrdmulh.s d15, d3, d2 │ │ │ │ ldrbtmi r4, [sl], #-2651 @ 0xfffff5a5 │ │ │ │ @ instruction: 0xf7f20099 │ │ │ │ @ instruction: 0x61e0ec9e │ │ │ │ @ instruction: 0x6123693b │ │ │ │ smcvs 9882 @ 0x269a │ │ │ │ - blx ef1ba <__bss_end__@@Base+0x71ad2> │ │ │ │ + blx ef1ba <__bss_end__@@Base+0x71aca> │ │ │ │ ldmibvs r9!, {r1, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f20092 │ │ │ │ ldmdavs fp!, {r1, r2, r4, sl, fp, sp, lr, pc}^ │ │ │ │ rsbsvs r3, fp, r1, lsl #22 │ │ │ │ - blle 1fdf8e0 <__bss_end__@@Base+0x1f621f8> │ │ │ │ + blle 1fdf8e0 <__bss_end__@@Base+0x1f621f0> │ │ │ │ mcrge 4, 4, pc, cr10, cr15, {3} @ │ │ │ │ strdlt r6, [r0, -r8]! │ │ │ │ @ instruction: 0xf85a4b4f │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ @ instruction: 0xf8db4798 │ │ │ │ eorsvs r3, fp, r0 │ │ │ │ andvc pc, r0, fp, asr #17 │ │ │ │ @@ -13488,17 +13488,17 @@ │ │ │ │ svc 0x00e2f7f1 │ │ │ │ @ instruction: 0xf1b8e6ac │ │ │ │ svclt 0x00d40f03 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andeq lr, r8, #73728 @ 0x12000 │ │ │ │ stccs 0, cr13, [r0, #-176] @ 0xffffff50 │ │ │ │ - blne 1dcc3ec <__bss_end__@@Base+0x1d4ed04> │ │ │ │ + blne 1dcc3ec <__bss_end__@@Base+0x1d4ecfc> │ │ │ │ @ instruction: 0xf04f468c │ │ │ │ - b 13d8560 <__bss_end__@@Base+0x135ae78> │ │ │ │ + b 13d8560 <__bss_end__@@Base+0x135ae70> │ │ │ │ strmi r0, [lr], -r6, lsl #17 │ │ │ │ orreq lr, ip, pc, asr #20 │ │ │ │ ldmibvs sl, {sp}^ │ │ │ │ addmi r3, r5, #1 │ │ │ │ ldcl 4, cr4, [r2, #40] @ 0x28 │ │ │ │ ldmibvs sl!, {r9, fp, ip, sp, lr}^ │ │ │ │ strmi r4, [sl], #-1074 @ 0xfffffbce │ │ │ │ @@ -13512,18 +13512,18 @@ │ │ │ │ @ instruction: 0xf7f14479 │ │ │ │ ldrtmi lr, [r9], -r4, lsr #29 │ │ │ │ strmi r2, [r7], -r0, lsr #4 │ │ │ │ svc 0x00acf7f1 │ │ │ │ strb r9, [r5], r1, lsl #22 │ │ │ │ svceq 0x0008ea10 │ │ │ │ svcge 0x007bf43f │ │ │ │ - blne 1ca67f8 <__bss_end__@@Base+0x1c29110> │ │ │ │ + blne 1ca67f8 <__bss_end__@@Base+0x1c29108> │ │ │ │ cdpeq 0, 0, cr15, cr4, cr15, {2} │ │ │ │ - b 13e6930 <__bss_end__@@Base+0x1369248> │ │ │ │ - b 13d73bc <__bss_end__@@Base+0x1359cd4> │ │ │ │ + b 13e6930 <__bss_end__@@Base+0x1369240> │ │ │ │ + b 13d73bc <__bss_end__@@Base+0x1359ccc> │ │ │ │ andcs r0, r0, r8, lsl #3 │ │ │ │ ldrdcc r6, [r1], -sl │ │ │ │ strmi r4, [sl], #-646 @ 0xfffffd7a │ │ │ │ bvc 5050c │ │ │ │ strmi r6, [sl], #-2554 @ 0xfffff606 │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stcl 4, cr4, [r2, #392] @ 0x188 │ │ │ │ @@ -13568,15 +13568,15 @@ │ │ │ │ ldrbtmi r4, [ip], #-1145 @ 0xfffffb87 │ │ │ │ @ instruction: 0xf8df940a │ │ │ │ stmpl sl, {r5, r7, fp, ip, sp} │ │ │ │ eorsls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmiapl r4!, {r0, r1, r3, ip, pc}^ │ │ │ │ cdpvs 4, 2, cr9, cr3, cr12, {0} │ │ │ │ - bvs 18e6ce8 <__bss_end__@@Base+0x1869600> │ │ │ │ + bvs 18e6ce8 <__bss_end__@@Base+0x18695f8> │ │ │ │ @ instruction: 0xf8d54798 │ │ │ │ movwls r3, #53584 @ 0xd150 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df83d6 │ │ │ │ stmdbls sl, {r2, r3, r4, r5, r6, fp, ip, sp} │ │ │ │ stmiapl fp, {r0, r2, r3, r9, fp, ip, pc}^ │ │ │ │ ldrdhi pc, [r4], -r2 │ │ │ │ @@ -13584,37 +13584,37 @@ │ │ │ │ @ instruction: 0x5010f8d8 │ │ │ │ @ instruction: 0x901cf8d8 │ │ │ │ stccs 3, cr9, [r0], {8} │ │ │ │ strhi pc, [fp, #-0] │ │ │ │ stmdavs r3!, {r3, r9, fp, ip, pc} │ │ │ │ stccs 0, cr6, [r1, #-76] @ 0xffffffb4 │ │ │ │ svclt 0x00b846aa │ │ │ │ - beq 91004 <__bss_end__@@Base+0x1391c> │ │ │ │ + beq 91004 <__bss_end__@@Base+0x13914> │ │ │ │ andcs r4, r1, #36700160 @ 0x2300000 │ │ │ │ stmdane r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6c96062 │ │ │ │ - blx 2a5a2a <__bss_end__@@Base+0x228342> │ │ │ │ + blx 2a5a2a <__bss_end__@@Base+0x22833a> │ │ │ │ @ instruction: 0xf843f70a │ │ │ │ ldrbtmi r2, [r9], #-2824 @ 0xfffff4f8 │ │ │ │ - bge 14f5f4 <__bss_end__@@Base+0xd1f0c> │ │ │ │ + bge 14f5f4 <__bss_end__@@Base+0xd1f04> │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ @ instruction: 0x463800bf │ │ │ │ ldcl 7, cr15, [r2, #964]! @ 0x3c4 │ │ │ │ ldrtmi r4, [sl], -r9, asr #12 │ │ │ │ @ instruction: 0xf1b961e0 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf7f28460 │ │ │ │ @ instruction: 0xf8d8eb00 │ │ │ │ adcmi r3, fp, #20 │ │ │ │ strbthi pc, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - blx 1762f2 <__bss_end__@@Base+0xf8c0a> │ │ │ │ + blx 1762f2 <__bss_end__@@Base+0xf8c02> │ │ │ │ @ instruction: 0xf8d6f905 │ │ │ │ ldmibvs r0!, {r4, pc}^ │ │ │ │ - b 13e65c0 <__bss_end__@@Base+0x1368ed8> │ │ │ │ + b 13e65c0 <__bss_end__@@Base+0x1368ed0> │ │ │ │ smlabble r2, r9, r9, r0 │ │ │ │ adcmi r6, pc, #1949696 @ 0x1dc000 │ │ │ │ @ instruction: 0xf8dfd00a │ │ │ │ @ instruction: 0x464927f0 │ │ │ │ strtmi r4, [pc], -r8, lsr #13 │ │ │ │ @ instruction: 0xf7f2447a │ │ │ │ teqvs r5, r0, ror #22 │ │ │ │ @@ -13635,115 +13635,115 @@ │ │ │ │ @ instruction: 0x46dc46d9 │ │ │ │ @ instruction: 0x46da009b │ │ │ │ movwls r1, #40730 @ 0x9f1a │ │ │ │ adceq r9, fp, r4, lsl #10 │ │ │ │ @ instruction: 0xf10c9303 │ │ │ │ stmibvs r3!, {r0, r8}^ │ │ │ │ svclt 0x00a842a9 │ │ │ │ - ble 7268f0 <__bss_end__@@Base+0x6a9208> │ │ │ │ + ble 7268f0 <__bss_end__@@Base+0x6a9200> │ │ │ │ andeq lr, fp, r3, lsl #22 │ │ │ │ ldrbmi r1, [pc], #-2207 @ 14f9c │ │ │ │ bvc 505e0 │ │ │ │ cdp 6, 2, cr4, cr7, cr8, {0} │ │ │ │ vldr s15, [r7, #28] │ │ │ │ ldrmi r7, [r7], #-2560 @ 0xfffff600 │ │ │ │ - bvc fea1094c <__bss_end__@@Base+0xfe993264> │ │ │ │ - bvc ffa10a84 <__bss_end__@@Base+0xff99339c> │ │ │ │ - blx 450b7c <__bss_end__@@Base+0x3d3494> │ │ │ │ + bvc fea1094c <__bss_end__@@Base+0xfe99325c> │ │ │ │ + bvc ffa10a84 <__bss_end__@@Base+0xff993394> │ │ │ │ + blx 450b7c <__bss_end__@@Base+0x3d348c> │ │ │ │ strmi fp, [r4], r8, asr #30 │ │ │ │ andeq pc, r1, r0, lsl #2 │ │ │ │ cdp 15, 11, cr11, cr0, cr8, {2} │ │ │ │ addmi r7, r5, #421888 @ 0x67000 │ │ │ │ - blx 349782 <__bss_end__@@Base+0x2cc09a> │ │ │ │ - bl fea12be4 <__bss_end__@@Base+0xfe9954fc> │ │ │ │ - b 13d6bfc <__bss_end__@@Base+0x1359514> │ │ │ │ + blx 349782 <__bss_end__@@Base+0x2cc092> │ │ │ │ + bl fea12be4 <__bss_end__@@Base+0xfe9954f4> │ │ │ │ + b 13d6bfc <__bss_end__@@Base+0x135950c> │ │ │ │ strbmi r0, [r0], -sl, lsl #17 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ strhls r0, [r5, -pc] │ │ │ │ stmibvs r3!, {r0, sp, lr, pc}^ │ │ │ │ ldmdane r9!, {r2, ip, sp} │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ vmlaeq.f64 d14, d1, d3 │ │ │ │ strmi r4, [ip, #1027]! @ 0x403 │ │ │ │ bvc 50770 │ │ │ │ ldrd pc, [r0], -r3 │ │ │ │ bvc 5070c │ │ │ │ strmi r6, [fp], #-2531 @ 0xfffff61d │ │ │ │ and pc, r0, r3, asr #17 │ │ │ │ - bl ef7d8 <__bss_end__@@Base+0x720f0> │ │ │ │ + bl ef7d8 <__bss_end__@@Base+0x720e8> │ │ │ │ strmi r0, [r3], #-3585 @ 0xfffff1ff │ │ │ │ bvc 5078c │ │ │ │ ldrd pc, [r0], -r3 │ │ │ │ bvc 50728 │ │ │ │ strmi r6, [fp], #-2547 @ 0xfffff60d │ │ │ │ and pc, r0, r3, asr #17 │ │ │ │ stmdbls r5, {r0, r2, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ - ble 1865ad0 <__bss_end__@@Base+0x17e83e8> │ │ │ │ + ble 1865ad0 <__bss_end__@@Base+0x17e83e0> │ │ │ │ strmi r9, [pc], -r4, lsl #22 │ │ │ │ - bne 18f768 <__bss_end__@@Base+0x112080> │ │ │ │ + bne 18f768 <__bss_end__@@Base+0x112078> │ │ │ │ @ instruction: 0x0c03ebaa │ │ │ │ andls r4, r7, #165675008 @ 0x9e00000 │ │ │ │ vstmiaeq ip, {s28-s106} │ │ │ │ - b 13ef7c8 <__bss_end__@@Base+0x13720e0> │ │ │ │ + b 13ef7c8 <__bss_end__@@Base+0x13720d8> │ │ │ │ ldcne 3, cr0, [sl, #-568] @ 0xfffffdc8 │ │ │ │ bl 5d050 │ │ │ │ ldrmi r0, [sl], #2569 @ 0xa09 │ │ │ │ bvs 507bc │ │ │ │ - beq 30fc5c <__bss_end__@@Base+0x292574> │ │ │ │ + beq 30fc5c <__bss_end__@@Base+0x29256c> │ │ │ │ bvc 507c4 │ │ │ │ - beq 24fc64 <__bss_end__@@Base+0x1d257c> │ │ │ │ + beq 24fc64 <__bss_end__@@Base+0x1d2574> │ │ │ │ mcr 4, 4, r4, cr6, cr9, {0} │ │ │ │ vldr s15, [sl, #668] @ 0x29c │ │ │ │ vldr s13, [r1] │ │ │ │ vmla.f32 s15, s14, s0 │ │ │ │ vstr s15, [r1, #408] @ 0x198 │ │ │ │ ldmibvs r1!, {r9, fp, ip, sp, lr}^ │ │ │ │ strbmi r4, [r1], #-1035 @ 0xfffffbf5 │ │ │ │ bvs 507c4 │ │ │ │ bvc 507d0 │ │ │ │ - bvc 19d09a4 <__bss_end__@@Base+0x19532bc> │ │ │ │ + bvc 19d09a4 <__bss_end__@@Base+0x19532b4> │ │ │ │ bvc 50798 │ │ │ │ - bl 32f81c <__bss_end__@@Base+0x2b2134> │ │ │ │ + bl 32f81c <__bss_end__@@Base+0x2b212c> │ │ │ │ andcc r0, r1, r2, lsl #2 │ │ │ │ - beq 8fca4 <__bss_end__@@Base+0x125bc> │ │ │ │ + beq 8fca4 <__bss_end__@@Base+0x125b4> │ │ │ │ adcmi r4, r8, #318767104 @ 0x13000000 │ │ │ │ bvs 50808 │ │ │ │ bvc 507f0 │ │ │ │ - bvc 19d09c4 <__bss_end__@@Base+0x19532dc> │ │ │ │ + bvc 19d09c4 <__bss_end__@@Base+0x19532d4> │ │ │ │ bvc 507b8 │ │ │ │ ldrmi r6, [r9], #-2547 @ 0xfffff60d │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ ldcl 2, cr0, [r1, #16] │ │ │ │ vldr s13, [r3] │ │ │ │ vmla.f32 s15, s14, s0 │ │ │ │ vstr s15, [r3, #408] @ 0x198 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ strcc r9, [r1, -r3, lsl #22] │ │ │ │ adcmi r4, pc, #-1375731712 @ 0xae000000 │ │ │ │ @ instruction: 0x0c03ebac │ │ │ │ ldmib sp, {r2, r4, r5, r7, r8, ip, lr, pc}^ │ │ │ │ - bls 1db8f0 <__bss_end__@@Base+0x15e208> │ │ │ │ + bls 1db8f0 <__bss_end__@@Base+0x15e200> │ │ │ │ strtmi r9, [sl], #2820 @ 0xb04 │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strtmi r4, [fp], #-1676 @ 0xfffff974 │ │ │ │ - blls 279cfc <__bss_end__@@Base+0x1fc614> │ │ │ │ + blls 279cfc <__bss_end__@@Base+0x1fc60c> │ │ │ │ @ instruction: 0xe74a449b │ │ │ │ strdcs sp, [r0], -r4 │ │ │ │ ldrd pc, [r4], -sp @ │ │ │ │ strmi r4, [r7], -r4, lsl #13 │ │ │ │ addeq r6, r1, r3, ror #19 │ │ │ │ - bl e0508 <__bss_end__@@Base+0x62e20> │ │ │ │ + bl e0508 <__bss_end__@@Base+0x62e18> │ │ │ │ strbtmi r0, [r3], #-2049 @ 0xfffff7ff │ │ │ │ bvs 5086c │ │ │ │ bvc 5085c │ │ │ │ - bvc fea10b2c <__bss_end__@@Base+0xfe993444> │ │ │ │ + bvc fea10b2c <__bss_end__@@Base+0xfe99343c> │ │ │ │ bvc 50738 │ │ │ │ strmi r6, [fp], #-2547 @ 0xfffff60d │ │ │ │ bvs 5086c │ │ │ │ - bvc fea10b3c <__bss_end__@@Base+0xfe993454> │ │ │ │ + bvc fea10b3c <__bss_end__@@Base+0xfe99344c> │ │ │ │ bvc 50734 │ │ │ │ tstcc r4, r8, lsl r0 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10869e3 │ │ │ │ strmi r0, [r8, #2049]! @ 0x801 │ │ │ │ ldcl 4, cr4, [r3, #44] @ 0x2c │ │ │ │ vdiv.f32 s12, s12, s0 │ │ │ │ @@ -13760,32 +13760,32 @@ │ │ │ │ suble r2, lr, r1, lsl #26 │ │ │ │ mvnmi r1, #104, 28 @ 0x680 │ │ │ │ stmeq r1, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ blx 53d8c │ │ │ │ @ instruction: 0x46514450 │ │ │ │ stmibeq r0, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ strbmi r9, [r3], r3, lsl #16 │ │ │ │ - bl fe8669a4 <__bss_end__@@Base+0xfe7e92bc> │ │ │ │ + bl fe8669a4 <__bss_end__@@Base+0xfe7e92b4> │ │ │ │ ldrmi r0, [ip], r5, lsl #28 │ │ │ │ stmdaeq r5, {r0, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmibvs r1!, {r0, r2, r8, r9, ip, pc}^ │ │ │ │ movweq lr, #31657 @ 0x7ba9 │ │ │ │ beq 512d8 │ │ │ │ andgt lr, r3, #3358720 @ 0x334000 │ │ │ │ ldc 4, cr4, [r3, #44] @ 0x2c │ │ │ │ - b 13f39a8 <__bss_end__@@Base+0x13762c0> │ │ │ │ + b 13f39a8 <__bss_end__@@Base+0x13762b8> │ │ │ │ and r0, r1, lr, lsl #7 │ │ │ │ movwcc r6, #18913 @ 0x49e1 │ │ │ │ @ instruction: 0x0c03eb07 │ │ │ │ - beq 915e0 <__bss_end__@@Base+0x13ef8> │ │ │ │ + beq 915e0 <__bss_end__@@Base+0x13ef0> │ │ │ │ andeq lr, ip, #1024 @ 0x400 │ │ │ │ strmi r4, [sl, #1049]! @ 0x419 │ │ │ │ bvs 5090c │ │ │ │ bvc 5090c │ │ │ │ - bvc 19d0ae8 <__bss_end__@@Base+0x1953400> │ │ │ │ + bvc 19d0ae8 <__bss_end__@@Base+0x19533f8> │ │ │ │ bvc 508d4 │ │ │ │ strmi r6, [ip], #2545 @ 0x9f1 │ │ │ │ ldcl 4, cr4, [ip, #100] @ 0x64 │ │ │ │ vldr s13, [r1] │ │ │ │ vmla.f32 s15, s14, s0 │ │ │ │ vstr s15, [r1, #408] @ 0x198 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ @@ -13797,61 +13797,61 @@ │ │ │ │ strbmi r9, [r1], -r5, lsl #22 │ │ │ │ @ instruction: 0x46d844d9 │ │ │ │ mrrcne 11, 0, r3, pc, cr1 @ │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r5, r7, r8, ip, lr, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf0008453 │ │ │ │ - blls 375ec8 <__bss_end__@@Base+0x2f87e0> │ │ │ │ - blls 22d498 <__bss_end__@@Base+0x1afdb0> │ │ │ │ + blls 375ec8 <__bss_end__@@Base+0x2f87d8> │ │ │ │ + blls 22d498 <__bss_end__@@Base+0x1afda8> │ │ │ │ strvc lr, [r4], #-2518 @ 0xfffff62a │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ @ instruction: 0x801cf8d6 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0x83a2f000 │ │ │ │ strbmi r9, [lr], -r8, lsl #20 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ svccs 0x00016013 │ │ │ │ svclt 0x00b84633 │ │ │ │ stccs 7, cr2, [r1], {1} │ │ │ │ strcs fp, [r1], #-4024 @ 0xfffff048 │ │ │ │ rsbsvs r2, r2, r1, lsl #4 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 253364 <__bss_end__@@Base+0x1d5c7c> │ │ │ │ - blx 12d73a <__bss_end__@@Base+0xb0052> │ │ │ │ + blcs 253364 <__bss_end__@@Base+0x1d5c74> │ │ │ │ + blx 12d73a <__bss_end__@@Base+0xb004a> │ │ │ │ @ instruction: 0xf8dff707 │ │ │ │ cmnvs r4, r0, asr #9 │ │ │ │ ldrbtmi r0, [r9], #-191 @ 0xffffff41 │ │ │ │ stmib r6, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7f13302 │ │ │ │ @ instruction: 0x463aec32 │ │ │ │ mvnsvs r4, r1, asr #12 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ msrhi CPSR_s, #0 │ │ │ │ ldmdb lr!, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdavs ip, {r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bls 235d68 <__bss_end__@@Base+0x1b8680> │ │ │ │ + bls 235d68 <__bss_end__@@Base+0x1b8678> │ │ │ │ andsvs r6, r3, r3, lsr #16 │ │ │ │ strtmi r2, [r3], -r1, lsl #26 │ │ │ │ strcs fp, [r1, #-4024] @ 0xfffff048 │ │ │ │ rsbvs r2, r2, r1, lsl #4 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 2533b4 <__bss_end__@@Base+0x1d5ccc> │ │ │ │ + blcs 2533b4 <__bss_end__@@Base+0x1d5cc4> │ │ │ │ strpl lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ @ instruction: 0xf505fb05 │ │ │ │ ldrbtne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ adceq r4, r8, r9, ror r4 │ │ │ │ stc 7, cr15, [sl], {241} @ 0xf1 │ │ │ │ smlatbcs r0, sl, r0, r0 │ │ │ │ @ instruction: 0xf7f161e0 │ │ │ │ stmibvs r0!, {r2, r4, r8, sl, fp, sp, lr, pc}^ │ │ │ │ strvc lr, [r4, #-2516] @ 0xfffff62c │ │ │ │ - blx 15d6d6 <__bss_end__@@Base+0xdffee> │ │ │ │ + blx 15d6d6 <__bss_end__@@Base+0xdffe6> │ │ │ │ addseq pc, r2, r7, lsl #4 │ │ │ │ stc 7, cr15, [sl, #-964] @ 0xfffffc3c │ │ │ │ vhsub.u8 d20, d16, d31 │ │ │ │ stccs 1, cr8, [r0, #-636] @ 0xfffffd84 │ │ │ │ stclne 13, cr13, [r8], #-48 @ 0xffffffd0 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldrbpl pc, [lr, -pc, asr #32]! @ │ │ │ │ @@ -13860,19 +13860,19 @@ │ │ │ │ strmi r4, [r2], #-1043 @ 0xfffffbed │ │ │ │ mvnsle r6, pc, lsl r0 │ │ │ │ strtmi r9, [r2], -fp, lsl #30 │ │ │ │ @ instruction: 0x46384631 │ │ │ │ @ instruction: 0xf856f019 │ │ │ │ strmi r2, [r5], -r0, lsl #2 │ │ │ │ @ instruction: 0xf0199004 │ │ │ │ - blls 3547a4 <__bss_end__@@Base+0x2d70bc> │ │ │ │ + blls 3547a4 <__bss_end__@@Base+0x2d70b4> │ │ │ │ andcs r4, r0, #42991616 @ 0x2900000 │ │ │ │ ldmdbvs fp, {r2, r3, r7, sp}^ │ │ │ │ ldmvs r8!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - bl 5532ec <__bss_end__@@Base+0x4d5c04> │ │ │ │ + bl 5532ec <__bss_end__@@Base+0x4d5bfc> │ │ │ │ ldrbtmi r4, [fp], #-3071 @ 0xfffff401 │ │ │ │ @ instruction: 0xf8d34619 │ │ │ │ blcs 21984 │ │ │ │ msrhi CPSR_fsc, r0 │ │ │ │ @ instruction: 0xf8929a0b │ │ │ │ blcs 21580 │ │ │ │ msrhi CPSR_sxc, r0 │ │ │ │ @@ -13895,15 +13895,15 @@ │ │ │ │ svclt 0x00182f00 │ │ │ │ strhtle r4, [pc], #91 │ │ │ │ @ instruction: 0xf8db68ba │ │ │ │ addsmi r3, sl, #8 │ │ │ │ @ instruction: 0xf8d8d1ea │ │ │ │ mrcvs 1, 3, r3, cr8, cr8, {4} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blge 4b5c80 <__bss_end__@@Base+0x438598> │ │ │ │ + blge 4b5c80 <__bss_end__@@Base+0x438590> │ │ │ │ msrcc R10_usr, r0 │ │ │ │ movwls r4, #26138 @ 0x661a │ │ │ │ stcl 7, cr15, [lr], {241} @ 0xf1 │ │ │ │ movwls sl, #23330 @ 0x5b22 │ │ │ │ ldrsbcc pc, [r0, #-135] @ 0xffffff79 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs sp, {r0, r3, r4, r5, r9, pc}^ │ │ │ │ @@ -13911,16 +13911,16 @@ │ │ │ │ adcmi r8, r5, #1342177283 @ 0x50000003 │ │ │ │ stccs 0, cr13, [r0], {30} │ │ │ │ orrhi pc, ip, #0 │ │ │ │ stmdbvs r2!, {r0, r1, r3, r5, r8, fp, sp, lr} │ │ │ │ stmibvs r0!, {r0, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xd102429a │ │ │ │ addmi r6, sl, #1605632 @ 0x188000 │ │ │ │ - blx 109416 <__bss_end__@@Base+0x8bd2e> │ │ │ │ - bmi ff5917ec <__bss_end__@@Base+0xff514104> │ │ │ │ + blx 109416 <__bss_end__@@Base+0x8bd26> │ │ │ │ + bmi ff5917ec <__bss_end__@@Base+0xff5140fc> │ │ │ │ addeq r4, r9, sl, ror r4 │ │ │ │ stmdb r4, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbvs fp!, {r5, r6, r7, r8, sp, lr} │ │ │ │ stmdbvs r9!, {r0, r1, r5, r8, sp, lr}^ │ │ │ │ stmdbvs fp!, {r0, r5, r6, r8, sp, lr} │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ addseq r6, sl, r9, ror #19 │ │ │ │ @@ -13933,38 +13933,38 @@ │ │ │ │ @ instruction: 0xf8d74619 │ │ │ │ addsmi r3, r9, #216 @ 0xd8 │ │ │ │ @ instruction: 0x4619bfb8 │ │ │ │ strcc lr, [r4, #-2516] @ 0xfffff62c │ │ │ │ addsmi r3, r9, #1073741824 @ 0x40000000 │ │ │ │ rsbhi pc, r0, #0, 6 │ │ │ │ @ instruction: 0x01289907 │ │ │ │ - bl 1353400 <__bss_end__@@Base+0x12d5d18> │ │ │ │ + bl 1353400 <__bss_end__@@Base+0x12d5d10> │ │ │ │ @ instruction: 0xf10700ae │ │ │ │ @ instruction: 0xf10703dc │ │ │ │ stccs 12, cr0, [r0, #-816] @ 0xfffffcd0 │ │ │ │ stclle 3, cr9, [r6, #-12] │ │ │ │ @ instruction: 0xf04f46e6 │ │ │ │ strls r0, [pc, -r0, lsl #18] │ │ │ │ orreq lr, r9, r0, lsl #22 │ │ │ │ @ instruction: 0xf8de2300 │ │ │ │ - blx 9d462 <__bss_end__@@Base+0x1fd7a> │ │ │ │ + blx 9d462 <__bss_end__@@Base+0x1fd72> │ │ │ │ stmibvs r2!, {r0, r2, r8, r9, sl, ip, sp}^ │ │ │ │ addsmi r3, sp, #67108864 @ 0x4000000 │ │ │ │ addeq lr, r7, #2048 @ 0x800 │ │ │ │ @ instruction: 0xf8416812 │ │ │ │ mvnsle r2, r4, lsl #22 │ │ │ │ @ instruction: 0xf10e9b03 │ │ │ │ strtmi r0, [r9], #3588 @ 0xe04 │ │ │ │ @ instruction: 0xd1e9459e │ │ │ │ svcls 0x000f2d00 │ │ │ │ - blge 5c5390 <__bss_end__@@Base+0x547ca8> │ │ │ │ + blge 5c5390 <__bss_end__@@Base+0x547ca0> │ │ │ │ @ instruction: 0x9018f8dd │ │ │ │ stcle 7, cr9, [r4, #-24]! @ 0xffffffe8 │ │ │ │ andcs r4, r0, #7340032 @ 0x700000 │ │ │ │ - bvc fe6d0c14 <__bss_end__@@Base+0xfe65352c> │ │ │ │ + bvc fe6d0c14 <__bss_end__@@Base+0xfe653524> │ │ │ │ @ instruction: 0x464946be │ │ │ │ bvc 50b18 │ │ │ │ ldcl 4, cr4, [r1], #728 @ 0x2d8 │ │ │ │ vmla.f32 s13, s12, s2 │ │ │ │ addmi r7, fp, #552960 @ 0x87000 │ │ │ │ @ instruction: 0xf8dcd1f6 │ │ │ │ strcc r1, [r4, -r0] │ │ │ │ @@ -13973,15 +13973,15 @@ │ │ │ │ bl 65f14 │ │ │ │ stcl 1, cr0, [r1, #568] @ 0x238 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ @ instruction: 0xf10c9a03 │ │ │ │ @ instruction: 0xf1090c04 │ │ │ │ tstcc r0, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xd1db4594 │ │ │ │ - blmi fe67d0f4 <__bss_end__@@Base+0xfe5ffa0c> │ │ │ │ + blmi fe67d0f4 <__bss_end__@@Base+0xfe5ffa04> │ │ │ │ ldmpl r3, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ teqcs r3, #3522560 @ 0x35c000 │ │ │ │ teqeq r5, r7 @ │ │ │ │ stmib sp, {r1, r3, r4, r7, r9, lr}^ │ │ │ │ svclt 0x00b81222 │ │ │ │ addmi r4, r2, #27262976 @ 0x1a00000 │ │ │ │ @@ -13994,67 +13994,67 @@ │ │ │ │ svcge 0x00269e05 │ │ │ │ @ instruction: 0xdd222900 │ │ │ │ ldmdavs r3!, {r8, sl, sp} │ │ │ │ andcs r0, r0, sl, lsr #1 │ │ │ │ stc2 11, cr15, [r1], {3} @ │ │ │ │ @ instruction: 0x0c05ebac │ │ │ │ vstmiaeq ip, {s28-s106} │ │ │ │ - bl 32fcbc <__bss_end__@@Base+0x2b25d4> │ │ │ │ + bl 32fcbc <__bss_end__@@Base+0x2b25cc> │ │ │ │ andcc r0, r1, r2, lsl #28 │ │ │ │ stmdbeq lr, {r0, r1, r8, r9, fp, sp, lr, pc} │ │ │ │ addmi r4, r8, #318767104 @ 0x13000000 │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 50ca8 │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ bvc 50c58 │ │ │ │ ldrbtmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ andls pc, r0, r3, asr #17 │ │ │ │ strcc sp, [r4], -sl, ror #3 │ │ │ │ adcsmi r4, r7, #218103808 @ 0xd000000 │ │ │ │ - bls 289cd4 <__bss_end__@@Base+0x20c5ec> │ │ │ │ + bls 289cd4 <__bss_end__@@Base+0x20c5e4> │ │ │ │ stmibvs r0!, {r0, r3, r8}^ │ │ │ │ stmda r8, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ mvnvs r2, r4, lsl #6 │ │ │ │ stmdals r4, {r0, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0196123 │ │ │ │ - blmi 1d14544 <__bss_end__@@Base+0x1c96e5c> │ │ │ │ + blmi 1d14544 <__bss_end__@@Base+0x1c96e54> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf7f10194 │ │ │ │ ldrbt lr, [r3], r8, ror #19 │ │ │ │ ldmib sp, {r0, r1, r5, r7, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf1bb640d │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ stmdavs r3!, {r1, r7, r8, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ tstle sl, r0, ror r2 │ │ │ │ @ instruction: 0xb12069e0 │ │ │ │ - bls 2a8340 <__bss_end__@@Base+0x22ac58> │ │ │ │ + bls 2a8340 <__bss_end__@@Base+0x22ac50> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - bls 227410 <__bss_end__@@Base+0x1a9d28> │ │ │ │ + bls 227410 <__bss_end__@@Base+0x1a9d20> │ │ │ │ eorvs r6, r3, r3, lsl r8 │ │ │ │ orrlt r6, lr, r4, lsl r0 │ │ │ │ blcc 6f788 │ │ │ │ blcs 2d78c │ │ │ │ rsbhi pc, pc, #192, 4 │ │ │ │ ldmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi 1781a4c <__bss_end__@@Base+0x1704364> │ │ │ │ + blmi 1781a4c <__bss_end__@@Base+0x170435c> │ │ │ │ ldmpl r3, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r3, r9, fp, ip, pc} │ │ │ │ andsvs r6, r6, r3, lsr r0 │ │ │ │ @ instruction: 0xf0199804 │ │ │ │ - blls 3541c0 <__bss_end__@@Base+0x2d6ad8> │ │ │ │ + blls 3541c0 <__bss_end__@@Base+0x2d6ad0> │ │ │ │ addcs r2, ip, r0, lsl #4 │ │ │ │ ldmdbvs fp, {r0, r4, r9, sl, lr}^ │ │ │ │ stmdals fp, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x309cf8d0 │ │ │ │ ldrmi fp, [r8, r3, lsl #2] │ │ │ │ - bvs fe6fc22c <__bss_end__@@Base+0xfe67eb44> │ │ │ │ - bmi 14a7460 <__bss_end__@@Base+0x1429d78> │ │ │ │ + bvs fe6fc22c <__bss_end__@@Base+0xfe67eb3c> │ │ │ │ + bmi 14a7460 <__bss_end__@@Base+0x1429d70> │ │ │ │ ldrbtmi r4, [sl], #-2882 @ 0xfffff4be │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ subshi pc, r2, #64 @ 0x40 │ │ │ │ vnmlsvs.f64 d25, d11, d12 │ │ │ │ pop {r0, r2, r4, r5, ip, sp, pc} │ │ │ │ @@ -14063,19 +14063,19 @@ │ │ │ │ stclne 14, cr10, [r8], #-436 @ 0xfffffe4c │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldrbpl pc, [lr, #-79]! @ 0xffffffb1 @ │ │ │ │ stmibvs r3!, {r7}^ │ │ │ │ addmi r3, pc, #1073741824 @ 0x40000000 │ │ │ │ strmi r4, [r2], #-1043 @ 0xfffffbed │ │ │ │ mvnsle r6, sp, lsl r0 │ │ │ │ - blmi 10cefbc <__bss_end__@@Base+0x10518d4> │ │ │ │ + blmi 10cefbc <__bss_end__@@Base+0x10518cc> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ bcs 1dc6c │ │ │ │ @ instruction: 0xf8d3dd17 │ │ │ │ - bls 2e1c84 <__bss_end__@@Base+0x26459c> │ │ │ │ + bls 2e1c84 <__bss_end__@@Base+0x264594> │ │ │ │ blcs 2f698 │ │ │ │ mvnshi pc, r0 │ │ │ │ movwcs r6, #14361 @ 0x3819 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ movwcs r3, #11264 @ 0x2c00 │ │ │ │ @ instruction: 0xffe8f00f │ │ │ │ @@ -14085,28 +14085,28 @@ │ │ │ │ stcls 12, cr10, [fp], {12} │ │ │ │ @ instruction: 0xf7f168a0 │ │ │ │ @ instruction: 0xf8d4e966 │ │ │ │ @ instruction: 0xb1d33094 │ │ │ │ ldmdbge r1, {r2, r3, r8, sl, fp, ip, pc} │ │ │ │ stmibvs fp!, {r1, r4, r7, sp} │ │ │ │ @ instruction: 0xf8d44798 │ │ │ │ - blcs a18fc <__bss_end__@@Base+0x24214> │ │ │ │ + blcs a18fc <__bss_end__@@Base+0x2420c> │ │ │ │ cmnphi r7, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ umaalne pc, r4, sp, r8 @ │ │ │ │ stmdbvs fp!, {r9, sp}^ │ │ │ │ vst4.32 {d18-d21}, [r1 :64], r2 │ │ │ │ ldrmi r7, [r8, r0, lsl #2] │ │ │ │ @ instruction: 0x0094f8d4 │ │ │ │ stmdb ip, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbls r1, {r0, r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ addscs r2, r2, r0, lsl #4 │ │ │ │ stcmi 7, cr4, [r3, #-608]! @ 0xfffffda0 │ │ │ │ @ instruction: 0xf8d5447d │ │ │ │ blcs 21d1c │ │ │ │ - bls 30990c <__bss_end__@@Base+0x28c224> │ │ │ │ + bls 30990c <__bss_end__@@Base+0x28c21c> │ │ │ │ umullscc pc, r0, r2, r8 @ │ │ │ │ addle r2, sl, r0, lsl #22 │ │ │ │ @ instruction: 0xf8d56892 │ │ │ │ addsmi r3, sl, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0xf8dfd185 │ │ │ │ ldrbtmi r8, [r8], #112 @ 0x70 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @@ -14121,27 +14121,27 @@ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r2, r3, r2, asr #17 │ │ │ │ andeq r2, r3, r0, lsl #17 │ │ │ │ andeq r2, r3, sl, lsr r5 │ │ │ │ andeq r2, r3, r8, ror #9 │ │ │ │ - muleq r6, sl, pc @ │ │ │ │ - andeq sl, r5, r2, lsr #26 │ │ │ │ + andeq r5, r6, r2, lsr #31 │ │ │ │ + andeq sl, r5, r6, lsr #26 │ │ │ │ @ instruction: 0x000324bc │ │ │ │ andeq r2, r3, lr, asr #8 │ │ │ │ - strdeq sl, [r5], -r6 │ │ │ │ + strdeq sl, [r5], -sl @ │ │ │ │ andeq r2, r3, ip, asr #7 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ - andeq r5, r6, ip, asr #26 │ │ │ │ + andeq r5, r6, r4, asr sp │ │ │ │ @ instruction: 0x00049db6 │ │ │ │ - andeq r5, r6, r0, lsl #25 │ │ │ │ - andeq r5, r6, r0, lsl #24 │ │ │ │ - andeq sl, r5, r2, lsl #19 │ │ │ │ - andeq r5, r6, sl, asr #23 │ │ │ │ + andeq r5, r6, r8, lsl #25 │ │ │ │ + andeq r5, r6, r8, lsl #24 │ │ │ │ + andeq sl, r5, r6, lsl #19 │ │ │ │ + ldrdeq r5, [r6], -r2 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ adcsmi r3, r3, #1048576 @ 0x100000 │ │ │ │ svcge 0x0043f77f │ │ │ │ ldrdcc pc, [r4, r5]! │ │ │ │ eormi pc, r6, r3, asr r8 @ │ │ │ │ @ instruction: 0x2c009b0b │ │ │ │ adcmi fp, r3, #24, 30 @ 0x60 │ │ │ │ @@ -14161,15 +14161,15 @@ │ │ │ │ @ instruction: 0xf8d74798 │ │ │ │ @ instruction: 0xf7f10194 │ │ │ │ @ instruction: 0xf8d9e8ce │ │ │ │ ldrmi r3, [r8, r4, asr #32] │ │ │ │ @ instruction: 0xf7f1e7ce │ │ │ │ @ instruction: 0xf8d8ea98 │ │ │ │ adcmi r3, fp, #20 │ │ │ │ - blge fe8528c8 <__bss_end__@@Base+0xfe7d51e0> │ │ │ │ + blge fe8528c8 <__bss_end__@@Base+0xfe7d51d8> │ │ │ │ strcs r4, [r0], -fp, ror #23 │ │ │ │ stmibmi fp!, {r1, r3, fp, ip, pc}^ │ │ │ │ ldrbtmi r5, [r9], #-2242 @ 0xfffff73e │ │ │ │ andsvs r4, r1, sl, ror #23 │ │ │ │ stmibmi sl!, {r0, r1, r3, r5, r7, r9, sp}^ │ │ │ │ andcs r5, r1, r3, asr #17 │ │ │ │ andsvs r4, sl, r9, ror r4 │ │ │ │ @@ -14181,59 +14181,59 @@ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ stmdb r8!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7f14604 │ │ │ │ strb lr, [r1, #-2674] @ 0xfffff58e │ │ │ │ strls sl, [r5, #-3362] @ 0xfffff2de │ │ │ │ @ instruction: 0xf7f14629 │ │ │ │ - blge 4d04d4 <__bss_end__@@Base+0x452dec> │ │ │ │ + blge 4d04d4 <__bss_end__@@Base+0x452de4> │ │ │ │ @ instruction: 0x46284619 │ │ │ │ @ instruction: 0xf7f19306 │ │ │ │ @ instruction: 0xf8d7ea78 │ │ │ │ blcs 21d6c │ │ │ │ stclge 4, cr15, [r7, #508] @ 0x1fc │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldmib r4, {r0, r1, r6, r7, pc}^ │ │ │ │ tstcs r0, r4, lsl #10 │ │ │ │ - blx 16ffc2 <__bss_end__@@Base+0xf28da> │ │ │ │ + blx 16ffc2 <__bss_end__@@Base+0xf28d2> │ │ │ │ addseq pc, r2, r6, lsl #4 │ │ │ │ - b 155380c <__bss_end__@@Base+0x14d6124> │ │ │ │ + b 155380c <__bss_end__@@Base+0x14d611c> │ │ │ │ vhsub.u8 d20, d16, d30 │ │ │ │ stccs 0, cr8, [r0, #-664] @ 0xfffffd68 │ │ │ │ ldclge 7, cr15, [sl, #508] @ 0x1fc │ │ │ │ movwcs r1, #3176 @ 0xc68 │ │ │ │ @ instruction: 0xf04f461a │ │ │ │ addeq r5, r0, lr, ror r6 │ │ │ │ andcc r6, r1, #3686400 @ 0x384000 │ │ │ │ ldrmi r4, [r9], #-661 @ 0xfffffd6b │ │ │ │ andvs r4, lr, r3, lsl #8 │ │ │ │ strb sp, [fp, #504] @ 0x1f8 │ │ │ │ @ instruction: 0xb12069e0 │ │ │ │ - bls 2a8790 <__bss_end__@@Base+0x22b0a8> │ │ │ │ + bls 2a8790 <__bss_end__@@Base+0x22b0a0> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - bls 2276e0 <__bss_end__@@Base+0x1a9ff8> │ │ │ │ + bls 2276e0 <__bss_end__@@Base+0x1a9ff0> │ │ │ │ ldmdavs r3, {r0, r5, r7, r9, sl, lr} │ │ │ │ - blls 36d914 <__bss_end__@@Base+0x2f022c> │ │ │ │ + blls 36d914 <__bss_end__@@Base+0x2f0224> │ │ │ │ addsvs r6, lr, r4, lsl r0 │ │ │ │ strvc lr, [r4], #-2518 @ 0xfffff62a │ │ │ │ @ instruction: 0x801cf8d6 │ │ │ │ @ instruction: 0xf8dbe4ce │ │ │ │ blcc 618ac │ │ │ │ andcc pc, r4, fp, asr #17 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf47f8116 │ │ │ │ @ instruction: 0xf8dbae74 │ │ │ │ @ instruction: 0xb120001c │ │ │ │ - bls 2a8790 <__bss_end__@@Base+0x22b0a8> │ │ │ │ + bls 2a8790 <__bss_end__@@Base+0x22b0a0> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - bls 22771c <__bss_end__@@Base+0x1aa034> │ │ │ │ + bls 22771c <__bss_end__@@Base+0x1aa02c> │ │ │ │ @ instruction: 0xf8cb6813 │ │ │ │ @ instruction: 0xf8c23000 │ │ │ │ strbt fp, [r4], -r0 │ │ │ │ - b 4d3890 <__bss_end__@@Base+0x4561a8> │ │ │ │ + b 4d3890 <__bss_end__@@Base+0x4561a0> │ │ │ │ ldmibmi r1!, {r1, r3, r4, r6, r7, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ ldm lr!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7f14604 │ │ │ │ @ instruction: 0xf7ffea08 │ │ │ │ stmdbvs r1!, {r2, r3, r5, r6, r7, r9, fp, ip, sp, pc} │ │ │ │ @@ -14241,48 +14241,48 @@ │ │ │ │ mrrc2 7, 15, pc, lr, cr14 @ │ │ │ │ str r6, [sp], -r1, ror #18 │ │ │ │ strtmi r4, [sl], -r3, lsr #12 │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ ldr pc, [r9, #3159] @ 0xc57 │ │ │ │ ldmdavs lr, {r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - bls 235bc8 <__bss_end__@@Base+0x1b84e0> │ │ │ │ + bls 235bc8 <__bss_end__@@Base+0x1b84d8> │ │ │ │ andsvs r6, r3, r3, lsr r8 │ │ │ │ andcs r4, r1, #53477376 @ 0x3300000 │ │ │ │ ldrtmi r4, [r8], -r0, lsr #19 │ │ │ │ @ instruction: 0xf6c96072 │ │ │ │ @ instruction: 0xf84342d4 │ │ │ │ ldrbtmi r2, [r9], #-2824 @ 0xfffff4f8 │ │ │ │ - bge 150040 <__bss_end__@@Base+0xd2958> │ │ │ │ + bge 150040 <__bss_end__@@Base+0xd2950> │ │ │ │ movwcc lr, #10694 @ 0x29c6 │ │ │ │ ldm r2, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstcs r0, sl, lsr r6 │ │ │ │ @ instruction: 0xf7f161f0 │ │ │ │ ldmibvs r0!, {r2, r3, r4, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0x8704e9d6 │ │ │ │ - blx 1ddd46 <__bss_end__@@Base+0x16065e> │ │ │ │ + blx 1ddd46 <__bss_end__@@Base+0x160656> │ │ │ │ addseq pc, r2, r8, lsl #4 │ │ │ │ ldmib r2, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf77f45b8 │ │ │ │ svccs 0x0000aafb │ │ │ │ - blge 253754 <__bss_end__@@Base+0x1d606c> │ │ │ │ + blge 253754 <__bss_end__@@Base+0x1d6064> │ │ │ │ andcs r1, r0, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ addeq r5, r0, lr, ror ip │ │ │ │ strdcc r6, [r1, -r3] │ │ │ │ ldrmi r4, [r3], #-655 @ 0xfffffd71 │ │ │ │ @ instruction: 0xf8c34402 │ │ │ │ mvnsle ip, r0 │ │ │ │ - blt ffe53974 <__bss_end__@@Base+0xffdd628c> │ │ │ │ + blt ffe53974 <__bss_end__@@Base+0xffdd6284> │ │ │ │ eorcs r4, r0, r8, lsl #19 │ │ │ │ @ instruction: 0xf7f14479 │ │ │ │ strbmi lr, [r9], -sl, lsr #17 │ │ │ │ strmi r2, [r6], -r0, lsr #4 │ │ │ │ ldmib r2!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blls 30eaec <__bss_end__@@Base+0x291404> │ │ │ │ + blls 30eaec <__bss_end__@@Base+0x2913fc> │ │ │ │ @ instruction: 0x0094f8d3 │ │ │ │ svc 0x00dcf7f0 │ │ │ │ mcrcs 6, 0, lr, cr0, cr3, {4} │ │ │ │ ldcge 7, cr15, [r4, #-508]! @ 0xfffffe04 │ │ │ │ movwcs r1, #3176 @ 0xc68 │ │ │ │ @ instruction: 0xf04f461a │ │ │ │ addeq r5, r0, lr, ror r5 │ │ │ │ @@ -14290,21 +14290,21 @@ │ │ │ │ ldrmi r4, [r9], #-662 @ 0xfffffd6a │ │ │ │ andvs r4, sp, r3, lsl #8 │ │ │ │ str sp, [r5, #-504]! @ 0xfffffe08 │ │ │ │ ldrbtmi r4, [fp], #-2936 @ 0xfffff488 │ │ │ │ ldrdpl pc, [r8, r3] │ │ │ │ ldmdavs ip, {r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bls 235cb8 <__bss_end__@@Base+0x1b85d0> │ │ │ │ + bls 235cb8 <__bss_end__@@Base+0x1b85c8> │ │ │ │ andsvs r6, r3, r3, lsr #16 │ │ │ │ strtmi r2, [r3], -r1, lsl #26 │ │ │ │ strcs fp, [r1, #-4024] @ 0xfffff048 │ │ │ │ rsbvs r2, r2, r1, lsl #4 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 253af4 <__bss_end__@@Base+0x1d640c> │ │ │ │ + blcs 253af4 <__bss_end__@@Base+0x1d6404> │ │ │ │ strpl lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ @ instruction: 0xf505fb05 │ │ │ │ stmib r4, {r2, r3, r5, r6, r8, fp, lr}^ │ │ │ │ ldrbtmi r3, [r9], #-770 @ 0xfffffcfe │ │ │ │ @ instruction: 0xf7f100a8 │ │ │ │ adceq lr, sl, ip, ror #16 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ @@ -14349,39 +14349,39 @@ │ │ │ │ @ instruction: 0xf7f1ed4a │ │ │ │ ldmdami r6!, {r2, r3, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ stcls 6, cr4, [sl, #-200] @ 0xffffff38 │ │ │ │ stmdapl r8!, {r0, r1, r6, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldmdami r4!, {r1, r6, r8, fp, lr} │ │ │ │ @ instruction: 0xe7ec4479 │ │ │ │ - bl 1ed3a80 <__bss_end__@@Base+0x1e56398> │ │ │ │ + bl 1ed3a80 <__bss_end__@@Base+0x1e56390> │ │ │ │ strtmi r4, [r2], -pc, lsr #16 │ │ │ │ ldmdbmi pc!, {r1, r3, r8, sl, fp, ip, pc} @ │ │ │ │ ldrbtmi r5, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ ldmdbmi lr!, {r0, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2093 @ 0xfffff7d3 │ │ │ │ stmdami sl!, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stcls 6, cr4, [sl, #-360] @ 0xfffffe98 │ │ │ │ stmdapl r8!, {r0, r1, r3, r4, r5, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdami r8!, {r1, r3, r4, r5, r8, fp, lr} │ │ │ │ @ instruction: 0xe7d44479 │ │ │ │ ldmib r5, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ ldmdavs ip, {r2, r8, fp, sp, lr} │ │ │ │ @ instruction: 0x2c0069ed │ │ │ │ - bls 249bd4 <__bss_end__@@Base+0x1cc4ec> │ │ │ │ + bls 249bd4 <__bss_end__@@Base+0x1cc4e4> │ │ │ │ andsvs r6, r3, r3, lsr #16 │ │ │ │ cdpcs 6, 0, cr4, cr1, cr10, {2} │ │ │ │ @ instruction: 0x2601bfb8 │ │ │ │ svclt 0x00b82a01 │ │ │ │ strtmi r2, [r3], -r1, lsl #4 │ │ │ │ rsbvs r2, r1, r1, lsl #2 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 253c24 <__bss_end__@@Base+0x1d653c> │ │ │ │ - blx adfb6 <__bss_end__@@Base+0x308ce> │ │ │ │ + blne 253c24 <__bss_end__@@Base+0x1d6534> │ │ │ │ + blx adfb6 <__bss_end__@@Base+0x308c6> │ │ │ │ stmdbmi ip!, {r1, r2, r9, sl, ip, sp, lr, pc} │ │ │ │ adcseq r6, r6, r2, ror #2 │ │ │ │ @ instruction: 0x46304479 │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ svc 0x00d2f7f0 │ │ │ │ @ instruction: 0x46294632 │ │ │ │ stccs 1, cr6, [r0, #-896] @ 0xfffffc80 │ │ │ │ @@ -14407,15 +14407,15 @@ │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r3, r0, lsl r0 │ │ │ │ muleq r3, r6, pc @ │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ andeq r1, r3, r2, asr #29 │ │ │ │ andeq r1, r3, lr, ror lr │ │ │ │ andeq r1, r3, r8, lsl lr │ │ │ │ - andeq r5, r6, r6, lsl #18 │ │ │ │ + andeq r5, r6, lr, lsl #18 │ │ │ │ andeq r1, r3, sl, lsr #27 │ │ │ │ andeq r1, r3, r6, lsl #27 │ │ │ │ andeq r1, r3, r8, lsr #26 │ │ │ │ andeq r1, r3, r0, asr r9 │ │ │ │ andeq r1, r3, r8, ror #18 │ │ │ │ andeq r1, r3, ip, lsr #18 │ │ │ │ andeq r1, r3, r4, asr #18 │ │ │ │ @@ -14424,74 +14424,74 @@ │ │ │ │ strdeq r1, [r3], -ip │ │ │ │ andeq r1, r3, r4, lsl r9 │ │ │ │ andeq r1, r3, ip, ror ip │ │ │ │ andeq r1, r3, lr, asr #24 │ │ │ │ andeq r1, r3, sl, lsr #24 │ │ │ │ ldrbtmi r4, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ bcs 6fc4c │ │ │ │ - blmi 30d02c <__bss_end__@@Base+0x28f944> │ │ │ │ + blmi 30d02c <__bss_end__@@Base+0x28f93c> │ │ │ │ ldrbtmi r2, [fp], #-1 │ │ │ │ ldrdne pc, [r0, r3]! │ │ │ │ bl 5d020 │ │ │ │ @ instruction: 0xf8530182 │ │ │ │ tstlt sl, r4, lsl #22 │ │ │ │ ldrdcs pc, [r0], r2 │ │ │ │ andcc fp, r1, r2, lsl #18 │ │ │ │ @ instruction: 0xd1f64299 │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq sl, r5, sl, lsl #9 │ │ │ │ - ldrdeq r5, [r6], -sl │ │ │ │ + andeq sl, r5, lr, lsl #9 │ │ │ │ + andeq r5, r6, r2, ror #13 │ │ │ │ ldrbtmi r4, [fp], #-2826 @ 0xfffff4f6 │ │ │ │ stmdbcs r0, {r0, r3, r4, r6, fp, sp, lr} │ │ │ │ - blmi 28d058 <__bss_end__@@Base+0x20f970> │ │ │ │ + blmi 28d058 <__bss_end__@@Base+0x20f968> │ │ │ │ ldrbtmi r2, [fp], #-0 │ │ │ │ ldrdcc pc, [r4, r3]! │ │ │ │ orreq lr, r1, r3, lsl #22 │ │ │ │ - blcs 153d80 <__bss_end__@@Base+0xd6698> │ │ │ │ + blcs 153d80 <__bss_end__@@Base+0xd6690> │ │ │ │ andcc fp, r1, r2, lsl #2 │ │ │ │ @ instruction: 0xd1f94299 │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq sl, r5, lr, asr #8 │ │ │ │ - muleq r6, lr, r6 │ │ │ │ + andeq sl, r5, r2, asr r4 │ │ │ │ + andeq r5, r6, r6, lsr #13 │ │ │ │ ldrbtmi r4, [fp], #-2829 @ 0xfffff4f3 │ │ │ │ ldrdgt pc, [r4], -r3 │ │ │ │ svceq 0x0000f1bc │ │ │ │ - bmi 30d094 <__bss_end__@@Base+0x28f9ac> │ │ │ │ + bmi 30d094 <__bss_end__@@Base+0x28f9a4> │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ ldrdne pc, [r4, r2]! │ │ │ │ @ instruction: 0xf8513904 │ │ │ │ tstlt r2, r4, lsl #30 │ │ │ │ addmi r6, r2, #584 @ 0x248 │ │ │ │ movwcc sp, #4100 @ 0x1004 │ │ │ │ mvnsle r4, r3, ror #10 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ @ instruction: 0xf043009b │ │ │ │ ldrbmi r0, [r0, -r2]! │ │ │ │ - andeq sl, r5, sl, lsl r4 │ │ │ │ - andeq r5, r6, r6, ror #12 │ │ │ │ + andeq sl, r5, lr, lsl r4 │ │ │ │ + andeq r5, r6, lr, ror #12 │ │ │ │ ldrbtmi r4, [sl], #-2642 @ 0xfffff5ae │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ andsle r2, sl, r1, lsl #22 │ │ │ │ cmnle pc, r2, lsl #22 │ │ │ │ tstpeq sl, #0, 2 @ p-variant is OBSOLETE │ │ │ │ ldmdale pc, {r3, r4, r8, r9, fp, sp}^ @ │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ mrcpl 14, 2, r5, cr14, cr3, {3} │ │ │ │ mrcpl 14, 2, r5, cr14, cr14, {2} │ │ │ │ cdppl 14, 5, cr5, cr14, cr10, {4} │ │ │ │ cdppl 14, 5, cr5, cr14, cr12, {3} │ │ │ │ mrcpl 14, 2, r5, cr14, cr14, {2} │ │ │ │ mrcpl 14, 2, r5, cr14, cr14, {2} │ │ │ │ - blmi 1195e74 <__bss_end__@@Base+0x111878c> │ │ │ │ + blmi 1195e74 <__bss_end__@@Base+0x1118784> │ │ │ │ ldmdavs r8, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0400080 │ │ │ │ cps #1 │ │ │ │ - blcs 816960 <__bss_end__@@Base+0x799278> │ │ │ │ + blcs 816960 <__bss_end__@@Base+0x799270> │ │ │ │ tstge r2, r4, ror #16 │ │ │ │ eorcc pc, r3, r1, asr r8 @ │ │ │ │ smladmi r8, r9, r4, r4 │ │ │ │ @ instruction: 0xffffffe3 │ │ │ │ andeq r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r1, asr #1 │ │ │ │ @@ -14523,82 +14523,82 @@ │ │ │ │ andeq r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r1, asr #1 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ ldrle r1, [r9], #-128 @ 0xffffff80 │ │ │ │ ldrbtmi r4, [fp], #-2845 @ 0xfffff4e3 │ │ │ │ addsmi r6, r8, #5963776 @ 0x5b0000 │ │ │ │ - blmi 74c5c4 <__bss_end__@@Base+0x6ceedc> │ │ │ │ + blmi 74c5c4 <__bss_end__@@Base+0x6ceed4> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf85331a4 │ │ │ │ ldrbmi r0, [r0, -r0, lsr #32]! │ │ │ │ ldmpl r3, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ umulleq r6, r0, r8, r9 │ │ │ │ andeq pc, r2, r0, asr #32 │ │ │ │ - blmi 50fba8 <__bss_end__@@Base+0x4924c0> │ │ │ │ + blmi 50fba8 <__bss_end__@@Base+0x4924b8> │ │ │ │ ldmdavs r8, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0xf0400080 │ │ │ │ ldrb r0, [pc, -r2]! │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ ldrbtle r1, [fp], #128 @ 0x80 │ │ │ │ ldrbtmi r4, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ addmi r6, r3, #1769472 @ 0x1b0000 │ │ │ │ - blmi 40d588 <__bss_end__@@Base+0x38fea0> │ │ │ │ + blmi 40d588 <__bss_end__@@Base+0x38fe98> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf85331a0 │ │ │ │ ldrbmi r0, [r0, -r0, lsr #32]! │ │ │ │ ldrbtmi r4, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ ldrbmi r3, [r0, -r8]! │ │ │ │ ldmpl r3, {r0, r2, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe76168d8 │ │ │ │ ldmpl r3, {r0, r1, r8, r9, fp, lr}^ │ │ │ │ smmla sp, r8, r9, r6 │ │ │ │ strb r2, [r5, r0]! │ │ │ │ andeq r9, r4, sl, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - strdeq sl, [r5], -lr │ │ │ │ - andeq r5, r6, r0, asr r5 │ │ │ │ - andeq sl, r5, r2, asr #5 │ │ │ │ - andeq r5, r6, r4, lsl r5 │ │ │ │ - andeq r5, r6, r6, lsl #10 │ │ │ │ + andeq sl, r5, r2, lsl #6 │ │ │ │ + andeq r5, r6, r8, asr r5 │ │ │ │ + andeq sl, r5, r6, asr #5 │ │ │ │ + andeq r5, r6, ip, lsl r5 │ │ │ │ + andeq r5, r6, lr, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6cffc <__bss_end__@@Base+0xfeaef914> │ │ │ │ + bl feb6cffc <__bss_end__@@Base+0xfeaef90c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 5d9dc4 <__bss_end__@@Base+0x55c6dc> │ │ │ │ - blmi 602010 <__bss_end__@@Base+0x584928> │ │ │ │ + bmi 5d9dc4 <__bss_end__@@Base+0x55c6d4> │ │ │ │ + blmi 602010 <__bss_end__@@Base+0x584920> │ │ │ │ ldcmi 4, cr4, [r7], {122} @ 0x7a │ │ │ │ ldmpl r3, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xff38f7ff │ │ │ │ svcvs 0x0080b190 │ │ │ │ - blmi 4c2424 <__bss_end__@@Base+0x444d3c> │ │ │ │ + blmi 4c2424 <__bss_end__@@Base+0x444d34> │ │ │ │ stmibvs r3!, {r2, r5, r6, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0x46694798 │ │ │ │ addcs r6, r0, r3, lsr #19 │ │ │ │ - bmi 3e7c94 <__bss_end__@@Base+0x36a5ac> │ │ │ │ + bmi 3e7c94 <__bss_end__@@Base+0x36a5a4> │ │ │ │ vadd.i8 d25, d0, d0 │ │ │ │ ldrbtmi r3, [sl], #-393 @ 0xfffffe77 │ │ │ │ adcvc pc, lr, #8388608 @ 0x800000 │ │ │ │ svc 0x0006f7f0 │ │ │ │ - blmi 1e8674 <__bss_end__@@Base+0x16af8c> │ │ │ │ + blmi 1e8674 <__bss_end__@@Base+0x16af84> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 6feb8 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ stmib r8!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x000495b0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r9, r4, ip, lsr #11 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - andeq r5, r6, sl, lsl #9 │ │ │ │ + muleq r6, r2, r4 │ │ │ │ andeq r9, r4, r0, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb6d080 <__bss_end__@@Base+0xfeaef998> │ │ │ │ + bl feb6d080 <__bss_end__@@Base+0xfeaef990> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff8 │ │ │ │ @ instruction: 0xf1002668 │ │ │ │ ldrbtmi r0, [sl], #-811 @ 0xfffffcd5 │ │ │ │ stmdale sp!, {r0, r1, r3, r5, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ eoreq r0, ip, sl, asr r0 │ │ │ │ @@ -14623,15 +14623,15 @@ │ │ │ │ eoreq r0, ip, ip, lsr #32 │ │ │ │ cmneq pc, r7, asr r1 @ │ │ │ │ @ instruction: 0x01a6002c │ │ │ │ svceq 0x0022f111 │ │ │ │ bicshi pc, r2, r0, asr #5 │ │ │ │ tstpeq pc, #1073741824 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ vpadd.i8 d2, d0, d15 │ │ │ │ - blcs 7f6660 <__bss_end__@@Base+0x778f78> │ │ │ │ + blcs 7f6660 <__bss_end__@@Base+0x778f70> │ │ │ │ bicshi pc, r4, r0, lsl #4 │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ ldrsbeq r0, [r2, #35] @ 0x23 │ │ │ │ ldrsbeq r0, [r2, #18] │ │ │ │ sbceq r0, pc, #-2147483596 @ 0x80000034 │ │ │ │ ldrsbeq r0, [r2, #18] │ │ │ │ bicseq r0, r2, fp, asr #5 │ │ │ │ @@ -14651,15 +14651,15 @@ │ │ │ │ @ instruction: 0x3123bd08 │ │ │ │ andcs fp, r0, r4, lsl pc │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ svceq 0x0022f111 │ │ │ │ @ instruction: 0x81a9f2c0 │ │ │ │ tstpeq pc, #1073741824 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ vpadd.i8 d2, d0, d15 │ │ │ │ - blcs 7f662c <__bss_end__@@Base+0x778f44> │ │ │ │ + blcs 7f662c <__bss_end__@@Base+0x778f3c> │ │ │ │ @ instruction: 0x81abf200 │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ @ instruction: 0x01a90149 │ │ │ │ @ instruction: 0x01a901a9 │ │ │ │ subseq r0, r1, #1073741866 @ 0x4000002a │ │ │ │ @ instruction: 0x01a901a9 │ │ │ │ @ instruction: 0x01a9025d │ │ │ │ @@ -14673,15 +14673,15 @@ │ │ │ │ @ instruction: 0x01a901a9 │ │ │ │ @ instruction: 0x01a901a9 │ │ │ │ subeq r0, r6, #536870915 @ 0x20000003 │ │ │ │ teqeq ip, r9, lsr #3 │ │ │ │ svclt 0x00143127 │ │ │ │ andcs r2, r1, r0 │ │ │ │ @ instruction: 0xf101bd08 │ │ │ │ - blcs ad6c78 <__bss_end__@@Base+0xa59590> │ │ │ │ + blcs ad6c78 <__bss_end__@@Base+0xa59588> │ │ │ │ msrhi R9_usr, r0 │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ tsteq pc, pc, lsl r1 @ │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ tsteq pc, pc, lsl r1 @ │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ @@ -14717,15 +14717,15 @@ │ │ │ │ movweq lr, #14860 @ 0x3a0c │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdacs r7, {r2, r4, r6, r7, pc} │ │ │ │ addhi pc, sl, r0 │ │ │ │ strcc pc, [r4], #2271 @ 0x8df │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf043009b │ │ │ │ - bne 1616c80 <__bss_end__@@Base+0x1599598> │ │ │ │ + bne 1616c80 <__bss_end__@@Base+0x1599590> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xbd080940 │ │ │ │ msreq CPSR_fxc, #1073741824 @ 0x40000000 │ │ │ │ vqdmulh.s d2, d0, d27 │ │ │ │ ldm pc, {r0, r2, r3, r6, r7, pc}^ @ │ │ │ │ adcseq pc, r1, r3, lsl r0 @ │ │ │ │ sbceq r0, fp, fp, asr #1 │ │ │ │ @@ -14766,75 +14766,75 @@ │ │ │ │ movwvc pc, #1103 @ 0x44f @ │ │ │ │ msreq CPSR_, #192, 4 │ │ │ │ svceq 0x0003ea1c │ │ │ │ stmdacs r4, {r0, r1, r2, r3, r5, r6, r8, ip, lr, pc} │ │ │ │ cmpphi lr, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ ldmvs r8, {r0, r3, r4, r7, r8, fp, sp, lr}^ │ │ │ │ - blx fec1c960 <__bss_end__@@Base+0xfeb9f278> │ │ │ │ + blx fec1c960 <__bss_end__@@Base+0xfeb9f270> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf111bd08 │ │ │ │ vmov.f32 d16, #3.75 @ 0x40700000 │ │ │ │ @ instruction: 0xf1018119 │ │ │ │ ldmdacs sl, {r1, r3, r4} │ │ │ │ @ instruction: 0xf04fd84a │ │ │ │ vceq.f32 d16, d1, d1 │ │ │ │ vsubw.s8 , q0, d1 │ │ │ │ - blx 3aad64 <__bss_end__@@Base+0x32d67c> │ │ │ │ - b 355168 <__bss_end__@@Base+0x2d7a80> │ │ │ │ + blx 3aad64 <__bss_end__@@Base+0x32d674> │ │ │ │ + b 355168 <__bss_end__@@Base+0x2d7a78> │ │ │ │ blcs 16d78 │ │ │ │ movwcs sp, #33090 @ 0x8142 │ │ │ │ orreq pc, r0, #192, 4 │ │ │ │ movweq lr, #14860 @ 0x3a0c │ │ │ │ cmple r8, r0, lsl #22 │ │ │ │ teqle r5, r7, lsl #16 │ │ │ │ ldmpl r3, {r2, r3, r4, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf00168d9 │ │ │ │ @ instruction: 0xf1a10103 │ │ │ │ - blx fec16194 <__bss_end__@@Base+0xfeb98aac> │ │ │ │ + blx fec16194 <__bss_end__@@Base+0xfeb98aa4> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf111bd08 │ │ │ │ vmov.f32 d16, #3.75 @ 0x40700000 │ │ │ │ @ instruction: 0xf10180a0 │ │ │ │ ldmdacs sl, {r1, r3, r4} │ │ │ │ @ instruction: 0xf04fd813 │ │ │ │ vceq.f32 d16, d1, d1 │ │ │ │ vsubw.s8 , q0, d1 │ │ │ │ - blx 39adb4 <__bss_end__@@Base+0x31d6cc> │ │ │ │ - b 3551b8 <__bss_end__@@Base+0x2d7ad0> │ │ │ │ - bllt 10d6dc8 <__bss_end__@@Base+0x10596e0> │ │ │ │ + blx 39adb4 <__bss_end__@@Base+0x31d6c4> │ │ │ │ + b 3551b8 <__bss_end__@@Base+0x2d7ac8> │ │ │ │ + bllt 10d6dc8 <__bss_end__@@Base+0x10596d8> │ │ │ │ cdpeq 0, 0, cr15, cr8, cr15, {2} │ │ │ │ cdpmi 2, 8, cr15, cr0, cr0, {6} │ │ │ │ svceq 0x000eea1c │ │ │ │ stmdacs r7, {r2, r4, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf001d014 │ │ │ │ - blcs 96de0 <__bss_end__@@Base+0x196f8> │ │ │ │ + blcs 96de0 <__bss_end__@@Base+0x196f0> │ │ │ │ strmi sp, [r8], -lr, lsl #2 │ │ │ │ ldc2l 7, cr15, [r8, #-1020] @ 0xfffffc04 │ │ │ │ svclt 0x00183800 │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ @ instruction: 0xf081fab1 │ │ │ │ @ instruction: 0xbd080940 │ │ │ │ movweq pc, #12289 @ 0x3001 @ │ │ │ │ rscsle r2, r0, r1, lsl #22 │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ ldmpl r3, {r1, r2, r3, r4, r5, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf00168d9 │ │ │ │ @ instruction: 0xf1a10103 │ │ │ │ - blx fec16210 <__bss_end__@@Base+0xfeb98b28> │ │ │ │ + blx fec16210 <__bss_end__@@Base+0xfeb98b20> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ andcs fp, r1, r8, lsl #26 │ │ │ │ - blmi fee45634 <__bss_end__@@Base+0xfedc7f4c> │ │ │ │ + blmi fee45634 <__bss_end__@@Base+0xfedc7f44> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0xf043009b │ │ │ │ - bne 1616e28 <__bss_end__@@Base+0x1599740> │ │ │ │ + bne 1616e28 <__bss_end__@@Base+0x1599738> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xbd080940 │ │ │ │ ldmpl r3, {r1, r4, r5, r7, r8, r9, fp, lr}^ │ │ │ │ - bne 1030590 <__bss_end__@@Base+0xfb2ea8> │ │ │ │ + bne 1030590 <__bss_end__@@Base+0xfb2ea0> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xbd080940 │ │ │ │ svceq 0x002bf111 │ │ │ │ sbchi pc, r8, r0, asr #5 │ │ │ │ msreq CPSR_fxc, #1073741824 @ 0x40000000 │ │ │ │ vpadd.i8 d2, d0, d1 │ │ │ │ andge r8, r2, r3, asr #1 │ │ │ │ @@ -14859,29 +14859,29 @@ │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ andeq r0, r0, pc, ror #4 │ │ │ │ svceq 0x002bf111 │ │ │ │ @ instruction: 0xf101db06 │ │ │ │ vhsub.s8 d16, d0, d27 │ │ │ │ sbcsmi r1, r3, r1, lsl r3 │ │ │ │ strtle r0, [r1], #2011 @ 0x7db │ │ │ │ - blx fec1cbb4 <__bss_end__@@Base+0xfeb9f4cc> │ │ │ │ + blx fec1cbb4 <__bss_end__@@Base+0xfeb9f4c4> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf111bd08 │ │ │ │ - blle 199f6c <__bss_end__@@Base+0x11c884> │ │ │ │ + blle 199f6c <__bss_end__@@Base+0x11c87c> │ │ │ │ eoreq pc, fp, r1, lsl #2 │ │ │ │ tstpne r1, #64, 4 @ p-variant is OBSOLETE │ │ │ │ ldrbeq r4, [r8, r3, asr #1] │ │ │ │ - blmi fe28b518 <__bss_end__@@Base+0xfe20de30> │ │ │ │ + blmi fe28b518 <__bss_end__@@Base+0xfe20de28> │ │ │ │ ldmdbvs r8, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - blx fec1cbd8 <__bss_end__@@Base+0xfeb9f4f0> │ │ │ │ + blx fec1cbd8 <__bss_end__@@Base+0xfeb9f4e8> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf111bd08 │ │ │ │ @ instruction: 0xf6ff0f2b │ │ │ │ @ instruction: 0xf101af74 │ │ │ │ - blcs 316f98 <__bss_end__@@Base+0x2998b0> │ │ │ │ + blcs 316f98 <__bss_end__@@Base+0x2998a8> │ │ │ │ svcge 0x006ff63f │ │ │ │ @ instruction: 0xf850a002 │ │ │ │ ldrmi r3, [r8], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004700 │ │ │ │ @ instruction: 0xfffffef9 │ │ │ │ @ instruction: 0xfffffed3 │ │ │ │ @ instruction: 0xfffffed3 │ │ │ │ @@ -14932,111 +14932,111 @@ │ │ │ │ @ instruction: 0xfffffe51 │ │ │ │ @ instruction: 0xfffffe59 │ │ │ │ @ instruction: 0xfffffe51 │ │ │ │ @ instruction: 0xfffffe51 │ │ │ │ @ instruction: 0xfffffe51 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ ldmpl r3, {r3, r6, r8, r9, fp, lr}^ │ │ │ │ - bne 1030a38 <__bss_end__@@Base+0xfb3350> │ │ │ │ + bne 1030a38 <__bss_end__@@Base+0xfb3348> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xbd080940 │ │ │ │ ldmpl r3, {r2, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf0016919 │ │ │ │ @ instruction: 0xf1a10103 │ │ │ │ - blx fec163f4 <__bss_end__@@Base+0xfeb98d0c> │ │ │ │ + blx fec163f4 <__bss_end__@@Base+0xfeb98d04> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - blmi 1005818 <__bss_end__@@Base+0xf88130> │ │ │ │ + blmi 1005818 <__bss_end__@@Base+0xf88128> │ │ │ │ ldmib r3, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ - bne 21680c <__bss_end__@@Base+0x199124> │ │ │ │ + bne 21680c <__bss_end__@@Base+0x19911c> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xbd080940 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf0016919 │ │ │ │ @ instruction: 0xf1a10103 │ │ │ │ - blx fec16420 <__bss_end__@@Base+0xfeb98d38> │ │ │ │ + blx fec16420 <__bss_end__@@Base+0xfeb98d30> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - blmi d85840 <__bss_end__@@Base+0xd08158> │ │ │ │ + blmi d85840 <__bss_end__@@Base+0xd08150> │ │ │ │ ldmdavs r9, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ addeq r6, r9, r8, lsl r9 │ │ │ │ tstpeq r2, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ - blx fec1cc50 <__bss_end__@@Base+0xfeb9f568> │ │ │ │ + blx fec1cc50 <__bss_end__@@Base+0xfeb9f560> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - blmi c05858 <__bss_end__@@Base+0xb88170> │ │ │ │ + blmi c05858 <__bss_end__@@Base+0xb88168> │ │ │ │ ldmdavs r9, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ addeq r6, r9, r8, lsl r9 │ │ │ │ tstpeq r1, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ - blx fec1cc68 <__bss_end__@@Base+0xfeb9f580> │ │ │ │ + blx fec1cc68 <__bss_end__@@Base+0xfeb9f578> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf000bd08 │ │ │ │ - blcs 97060 <__bss_end__@@Base+0x19978> │ │ │ │ + blcs 97060 <__bss_end__@@Base+0x19970> │ │ │ │ mcrge 4, 6, pc, cr14, cr15, {3} @ │ │ │ │ ldc2 7, cr15, [r8], {255} @ 0xff │ │ │ │ svclt 0x00183800 │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ @ instruction: 0xf47f2b01 │ │ │ │ ldrb sl, [r3, r3, asr #29]! │ │ │ │ ldmpl r3, {r5, r8, r9, fp, lr}^ │ │ │ │ - bne 230adc <__bss_end__@@Base+0x1b33f4> │ │ │ │ + bne 230adc <__bss_end__@@Base+0x1b33ec> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xbd080940 │ │ │ │ ldmpl r3, {r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ ldmibvs r8, {r0, r3, r4, r8, fp, sp, lr} │ │ │ │ - blx fec1ccac <__bss_end__@@Base+0xfeb9f5c4> │ │ │ │ + blx fec1ccac <__bss_end__@@Base+0xfeb9f5bc> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - blmi 6458b4 <__bss_end__@@Base+0x5c81cc> │ │ │ │ + blmi 6458b4 <__bss_end__@@Base+0x5c81c4> │ │ │ │ ldmvs r9, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ - blx fec1ccbc <__bss_end__@@Base+0xfeb9f5d4> │ │ │ │ + blx fec1ccbc <__bss_end__@@Base+0xfeb9f5cc> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - blmi 5458c4 <__bss_end__@@Base+0x4c81dc> │ │ │ │ + blmi 5458c4 <__bss_end__@@Base+0x4c81d4> │ │ │ │ ldmdavs r9, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - blmi 4d03d0 <__bss_end__@@Base+0x452ce8> │ │ │ │ + blmi 4d03d0 <__bss_end__@@Base+0x452ce0> │ │ │ │ ldmdavs r9, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ - blmi 450398 <__bss_end__@@Base+0x3d2cb0> │ │ │ │ + blmi 450398 <__bss_end__@@Base+0x3d2ca8> │ │ │ │ ldmdbvs r9, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - blx fec1ccdc <__bss_end__@@Base+0xfeb9f5f4> │ │ │ │ + blx fec1ccdc <__bss_end__@@Base+0xfeb9f5ec> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - blmi 3458e4 <__bss_end__@@Base+0x2c81fc> │ │ │ │ + blmi 3458e4 <__bss_end__@@Base+0x2c81f4> │ │ │ │ ldmdavs r9, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0xe7ac6998 │ │ │ │ ldmpl r3, {r0, r3, r8, r9, fp, lr}^ │ │ │ │ ldmdbvs r8, {r0, r3, r4, r7, r8, fp, sp, lr} │ │ │ │ - blx fec1ccf8 <__bss_end__@@Base+0xfeb9f610> │ │ │ │ + blx fec1ccf8 <__bss_end__@@Base+0xfeb9f608> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - blmi 185900 <__bss_end__@@Base+0x108218> │ │ │ │ + blmi 185900 <__bss_end__@@Base+0x108210> │ │ │ │ ldmib r3, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ - bne 21a4f4 <__bss_end__@@Base+0x19ce0c> │ │ │ │ + bne 21a4f4 <__bss_end__@@Base+0x19ce04> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xbd080940 │ │ │ │ andeq r9, r4, sl, lsr #10 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6d700 <__bss_end__@@Base+0xfeaf0018> │ │ │ │ + bl feb6d700 <__bss_end__@@Base+0xfeaf0010> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi cda4c8 <__bss_end__@@Base+0xc5cde0> │ │ │ │ + bmi cda4c8 <__bss_end__@@Base+0xc5cdd8> │ │ │ │ msreq CPSR_fsxc, #0, 2 │ │ │ │ ldrbtmi fp, [sl], #-130 @ 0xffffff7e │ │ │ │ - blcs be7d64 <__bss_end__@@Base+0xb6a67c> │ │ │ │ + blcs be7d64 <__bss_end__@@Base+0xb6a674> │ │ │ │ ldm pc, {r0, r3, r4, fp, ip, lr, pc}^ @ │ │ │ │ stmdane r2!, {r0, r1, ip, sp, lr, pc} │ │ │ │ stmdane r6!, {r3, r4, fp, ip} │ │ │ │ stmdane r9!, {r3, r4, fp, ip} │ │ │ │ stmdane ip!, {r3, r4, fp, ip} │ │ │ │ stmdane pc!, {r3, r4, fp, ip} @ │ │ │ │ andscc r1, r8, #24, 16 @ 0x180000 │ │ │ │ ldmdane r5!, {r3, r4, fp, ip} │ │ │ │ - blcc e1c598 <__bss_end__@@Base+0xd9eeb0> │ │ │ │ + blcc e1c598 <__bss_end__@@Base+0xd9eea8> │ │ │ │ mrccc 8, 0, r1, cr8, cr8, {0} │ │ │ │ ldmdane r8, {r3, r4, fp, ip} │ │ │ │ ldmdane r8, {r3, r4, fp, ip} │ │ │ │ strbmi r1, [r7], #-2072 @ 0xfffff7e8 │ │ │ │ @ instruction: 0x46024118 │ │ │ │ stcle 8, cr2, [lr, #-0] │ │ │ │ @ instruction: 0xf7ff9001 │ │ │ │ - bls 953c4 <__bss_end__@@Base+0x17cdc> │ │ │ │ + bls 953c4 <__bss_end__@@Base+0x17cd4> │ │ │ │ stmdavs r0, {r3, r6, r8, r9, ip, sp, pc}^ │ │ │ │ ldmdami lr, {r0, sp, lr, pc} │ │ │ │ andlt r4, r2, r8, ror r4 │ │ │ │ ldmdami sp, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xe7fa4478 │ │ │ │ ldrbtmi r4, [r8], #-2076 @ 0xfffff7e4 │ │ │ │ ldmdami ip, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @@ -15080,26 +15080,26 @@ │ │ │ │ andeq r1, r3, lr, ror r2 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r1, r3, r6, lsl #3 │ │ │ │ andeq r1, r3, r4, asr #5 │ │ │ │ andeq r3, r3, r8, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6d828 <__bss_end__@@Base+0xfeaf0140> │ │ │ │ + bl feb6d828 <__bss_end__@@Base+0xfeaf0138> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf1b20ff0 │ │ │ │ stmdavs ip, {r0, sl, fp} │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ @ instruction: 0xf1100c01 │ │ │ │ svclt 0x00180f12 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0xf1bcb082 │ │ │ │ @ instruction: 0xd1280f00 │ │ │ │ @ instruction: 0xf1104603 │ │ │ │ - blle 109a264 <__bss_end__@@Base+0x101cb7c> │ │ │ │ + blle 109a264 <__bss_end__@@Base+0x101cb74> │ │ │ │ andeq pc, r3, r3 │ │ │ │ addmi fp, r2, #-2147483646 @ 0x80000002 │ │ │ │ stmdacs r1, {r0, r5, r8, ip, lr, pc} │ │ │ │ stmdacs r2, {r1, r5, ip, lr, pc} │ │ │ │ stmdami r6!, {r0, r2, r3, r4, r8, ip, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2598 @ 0xfffff5da │ │ │ │ @ instruction: 0xf8d0447a │ │ │ │ @@ -15113,44 +15113,44 @@ │ │ │ │ strmi r3, [r4, #1] │ │ │ │ ldmdavs sl, {r0, r1, ip, lr, pc} │ │ │ │ bcs 232a8 │ │ │ │ strdvs sp, [r8], -r8 │ │ │ │ stccs 0, cr14, [r0], {17} │ │ │ │ andcs sp, r0, r9, lsr #26 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ - bmi 628708 <__bss_end__@@Base+0x5ab020> │ │ │ │ + bmi 628708 <__bss_end__@@Base+0x5ab018> │ │ │ │ ldrbtmi r4, [sl], #-1144 @ 0xfffffb88 │ │ │ │ ldrdgt pc, [r0], -r0 │ │ │ │ @ instruction: 0xf8d21098 │ │ │ │ mcrrne 1, 10, lr, r3, cr0 │ │ │ │ stccs 0, cr13, [r0], {222} @ 0xde │ │ │ │ bicmi sp, r3, #-1073741765 @ 0xc000003b │ │ │ │ - b 13e7c48 <__bss_end__@@Base+0x136a560> │ │ │ │ + b 13e7c48 <__bss_end__@@Base+0x136a558> │ │ │ │ svclt 0x00a873d3 │ │ │ │ blcs 1f2d0 │ │ │ │ @ instruction: 0xf85ed0e7 │ │ │ │ andlt r0, r2, r0, lsr #32 │ │ │ │ stmib sp, {r4, r8, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf01f1200 │ │ │ │ @ instruction: 0xf01ffc0f │ │ │ │ strmi pc, [r3], -sp, lsl #24 │ │ │ │ andne lr, r0, #3620864 @ 0x374000 │ │ │ │ andeq pc, r3, r3 │ │ │ │ adcsle r2, r4, r0, lsl #20 │ │ │ │ stmdami r6, {r0, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcc r4, r8, r8, ror r4 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ - strdeq r9, [r5], -lr │ │ │ │ - andeq r4, r6, r8, asr ip │ │ │ │ - @ instruction: 0x000599bc │ │ │ │ - andeq r4, r6, r6, lsl ip │ │ │ │ - andeq r4, r6, ip, asr #23 │ │ │ │ + andeq r9, r5, r2, lsl #20 │ │ │ │ + andeq r4, r6, r0, ror #24 │ │ │ │ + andeq r9, r5, r0, asr #19 │ │ │ │ + andeq r4, r6, lr, lsl ip │ │ │ │ + ldrdeq r4, [r6], -r4 @ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi d1bd4 <__bss_end__@@Base+0x544ec> │ │ │ │ + blhi d1bd4 <__bss_end__@@Base+0x544e4> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ stmdbmi fp!, {r0, r2, r3, r9, sl, lr} │ │ │ │ addlt r4, r3, fp, lsr #20 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ cdpmi 0, 2, cr9, cr11, cr12, {5} │ │ │ │ ldrbtmi r4, [r9], #1664 @ 0x680 │ │ │ │ @@ -15179,36 +15179,36 @@ │ │ │ │ @ instruction: 0x462a231a │ │ │ │ cdp 6, 11, cr4, cr0, cr9, {1} │ │ │ │ @ instruction: 0xf00f0a60 │ │ │ │ fstmdbxvs r0!, {d31-d133} @ Deprecated │ │ │ │ sbcsle r2, r8, r0, lsl #16 │ │ │ │ @ instruction: 0xf00d4649 │ │ │ │ strb pc, [r2, sp, lsr #18]! @ │ │ │ │ - blmi 2a8fe8 <__bss_end__@@Base+0x22b900> │ │ │ │ + blmi 2a8fe8 <__bss_end__@@Base+0x22b8f8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 70824 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_abt │ │ │ │ ldc 0, cr11, [sp], #12 │ │ │ │ pop {r1, r8, r9, fp, pc} │ │ │ │ @ instruction: 0xf7f083f0 │ │ │ │ svclt 0x0000ecf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r4, r8, lsl #25 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r4, r6, sl, lsl #23 │ │ │ │ - andeq r4, r6, r4, lsl #23 │ │ │ │ + muleq r6, r2, fp │ │ │ │ + andeq r4, r6, ip, lsl #23 │ │ │ │ andeq r8, r4, r4, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb6d9f4 <__bss_end__@@Base+0xfeaf030c> │ │ │ │ + bl feb6d9f4 <__bss_end__@@Base+0xfeaf0304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcne 15, cr0, [r3, #-960] @ 0xfffffc40 │ │ │ │ ldrmi r4, [r5], -ip, lsl #12 │ │ │ │ strmi fp, [r3], -r8, lsr #31 │ │ │ │ - blcs 8d46c <__bss_end__@@Base+0xfd84> │ │ │ │ + blcs 8d46c <__bss_end__@@Base+0xfd7c> │ │ │ │ and sp, pc, r7 │ │ │ │ ldrdcc pc, [r0], r0 │ │ │ │ tstle sl, r2, lsl #22 │ │ │ │ movwcc r6, #6179 @ 0x1823 │ │ │ │ strtmi r6, [sl], -r3, lsr #32 │ │ │ │ @ instruction: 0xf06f4621 │ │ │ │ @ instruction: 0xf7ff0002 │ │ │ │ @@ -15223,15 +15223,15 @@ │ │ │ │ svclt 0x0000e7df │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r5, r9, lsr #24 │ │ │ │ strmi r4, [r6], -r9, lsr #20 │ │ │ │ - blmi a67a54 <__bss_end__@@Base+0x9ea36c> │ │ │ │ + blmi a67a54 <__bss_end__@@Base+0x9ea364> │ │ │ │ stmdacs r1, {r0, r2, r3, r9, sl, lr} │ │ │ │ stmiapl r2!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ movwcs sp, #51 @ 0x33 │ │ │ │ @ instruction: 0xf04faf02 │ │ │ │ ldrmi r0, [r8], r1, lsl #18 │ │ │ │ @@ -15247,24 +15247,24 @@ │ │ │ │ ldrtmi r2, [r9], -r1, lsl #4 │ │ │ │ movwls r4, #9776 @ 0x2630 │ │ │ │ @ instruction: 0xff9ef7ff │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ stmdavs r8!, {r0, r2, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ mrrc 7, 15, pc, sl, cr0 @ │ │ │ │ @ instruction: 0xf7f06828 │ │ │ │ - bmi 4d1034 <__bss_end__@@Base+0x45394c> │ │ │ │ + bmi 4d1034 <__bss_end__@@Base+0x453944> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4630d112 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ - bmi 3378a0 <__bss_end__@@Base+0x2ba1b8> │ │ │ │ + bmi 3378a0 <__bss_end__@@Base+0x2ba1b0> │ │ │ │ ldrbtmi r4, [ip], #-3084 @ 0xfffff3f4 │ │ │ │ - bmi 32cb4c <__bss_end__@@Base+0x2af464> │ │ │ │ + bmi 32cb4c <__bss_end__@@Base+0x2af45c> │ │ │ │ stmdbmi ip, {r2, r3, sp, lr} │ │ │ │ vst2.32 {d21-d22}, [pc :64], fp │ │ │ │ ldrbtmi r6, [r9], #-650 @ 0xfffffd76 │ │ │ │ @ instruction: 0xf7f0601a │ │ │ │ bfi lr, ip, #28, #1 │ │ │ │ mrrc 7, 15, pc, r8, cr0 @ │ │ │ │ andeq r8, r4, r8, asr fp │ │ │ │ @@ -15272,27 +15272,27 @@ │ │ │ │ andeq r8, r4, r0, asr fp │ │ │ │ strdeq r8, [r4], -r2 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r3, lr, asr lr │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ @ instruction: 0x00030fb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6db28 <__bss_end__@@Base+0xfeaf0440> │ │ │ │ + bl feb6db28 <__bss_end__@@Base+0xfeaf0438> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi b1a8f0 <__bss_end__@@Base+0xa9d208> │ │ │ │ + blmi b1a8f0 <__bss_end__@@Base+0xa9d200> │ │ │ │ addlt r4, r2, r4, lsl #12 │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf8d301ec │ │ │ │ tstlt r8, r8, ror r1 │ │ │ │ @ instruction: 0xf7f02200 │ │ │ │ @ instruction: 0x4601ebf0 │ │ │ │ movweq pc, #12292 @ 0x3004 @ │ │ │ │ @ instruction: 0xf1a31ce2 │ │ │ │ - blx fecd7558 <__bss_end__@@Base+0xfec59e70> │ │ │ │ - b 1413764 <__bss_end__@@Base+0x139607c> │ │ │ │ + blx fecd7558 <__bss_end__@@Base+0xfec59e68> │ │ │ │ + b 1413764 <__bss_end__@@Base+0x1396074> │ │ │ │ svclt 0x00081353 │ │ │ │ ldmiblt fp, {r8, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ ldrsbcs pc, [r8, #-131]! @ 0xffffff7d @ │ │ │ │ svclt 0x00181e0b │ │ │ │ addsmi r2, r1, #67108864 @ 0x4000000 │ │ │ │ movwcs fp, #3864 @ 0xf18 │ │ │ │ @@ -15308,192 +15308,192 @@ │ │ │ │ @ instruction: 0xf8d4447c │ │ │ │ ldmdavs fp, {r5, r7, r8, ip, sp} │ │ │ │ andsle r4, r9, r3, lsl #5 │ │ │ │ smlabbls r1, r0, r8, r6 │ │ │ │ stmib r4, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ orrslt r9, r8, r1, lsl #18 │ │ │ │ mrsls r2, R9_usr │ │ │ │ - bl fedd4978 <__bss_end__@@Base+0xfed57290> │ │ │ │ + bl fedd4978 <__bss_end__@@Base+0xfed57288> │ │ │ │ @ instruction: 0xf8d49901 │ │ │ │ addmi r2, sl, #120, 2 │ │ │ │ strmi fp, [sl], -r4, lsl #30 │ │ │ │ sbcle r4, pc, r1, lsl #12 │ │ │ │ strmi r9, [r8], -r1 │ │ │ │ - bl 1ed4990 <__bss_end__@@Base+0x1e572a8> │ │ │ │ + bl 1ed4990 <__bss_end__@@Base+0x1e572a0> │ │ │ │ ldrsbcs pc, [r8, #-132]! @ 0xffffff7c @ │ │ │ │ strb r9, [r7, r1, lsl #18] │ │ │ │ ldrsbcs pc, [r8, #-132]! @ 0xffffff7c @ │ │ │ │ svclt 0x0000e7c4 │ │ │ │ - muleq r6, r0, r9 │ │ │ │ - andeq r4, r6, r2, ror #18 │ │ │ │ - andeq r4, r6, ip, lsr #18 │ │ │ │ + muleq r6, r8, r9 │ │ │ │ + andeq r4, r6, sl, ror #18 │ │ │ │ + andeq r4, r6, r4, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb6dbf4 <__bss_end__@@Base+0xfeaf050c> │ │ │ │ + bl feb6dbf4 <__bss_end__@@Base+0xfeaf0504> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf01f0ff8 │ │ │ │ - bllt 1e551e4 <__bss_end__@@Base+0x1dd7afc> │ │ │ │ + bllt 1e551e4 <__bss_end__@@Base+0x1dd7af4> │ │ │ │ pkhbtmi r4, r4, r9, lsl #22 │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ strmi lr, [r6] │ │ │ │ - blmi 60de50 <__bss_end__@@Base+0x590768> │ │ │ │ + blmi 60de50 <__bss_end__@@Base+0x590760> │ │ │ │ ldrbtmi r4, [fp], #-1538 @ 0xfffff9fe │ │ │ │ ldrdne pc, [r0, r3]! │ │ │ │ @ instruction: 0xf8513904 │ │ │ │ andcc r3, r1, #4, 30 │ │ │ │ @ instruction: 0xf893b123 │ │ │ │ ldmiblt r0, {r0, r2, r3, r4, r6}^ │ │ │ │ stmiblt fp, {r0, r1, r3, r4, r9, sl, fp, sp, lr}^ │ │ │ │ mvnsle r4, r2, ror r5 │ │ │ │ ldrbtmi r4, [fp], #-2831 @ 0xfffff4f1 │ │ │ │ stmdbcs r0, {r0, r3, r4, r6, fp, sp, lr} │ │ │ │ - blmi 3cde8c <__bss_end__@@Base+0x3507a4> │ │ │ │ + blmi 3cde8c <__bss_end__@@Base+0x35079c> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ - bcc 11f0d4 <__bss_end__@@Base+0xa19ec> │ │ │ │ + bcc 11f0d4 <__bss_end__@@Base+0xa19e4> │ │ │ │ svccc 0x0004f852 │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ @ instruction: 0xf893b123 │ │ │ │ stmdblt r0!, {r0, r2, r3, r4, r6} │ │ │ │ ldmdblt fp, {r0, r1, r3, r4, r9, sl, fp, sp, lr} │ │ │ │ mvnsle r4, ip, lsl #11 │ │ │ │ stclt 6, cr4, [r8, #-96] @ 0xffffffa0 │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ - andeq r9, r5, r4, ror #12 │ │ │ │ - @ instruction: 0x000648b2 │ │ │ │ - andeq r9, r5, r6, lsr r6 │ │ │ │ - andeq r4, r6, r8, lsl #17 │ │ │ │ + andeq r9, r5, r8, ror #12 │ │ │ │ + @ instruction: 0x000648ba │ │ │ │ + andeq r9, r5, sl, lsr r6 │ │ │ │ + muleq r6, r0, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6dc80 <__bss_end__@@Base+0xfeaf0598> │ │ │ │ + bl feb6dc80 <__bss_end__@@Base+0xfeaf0590> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 49aa68 <__bss_end__@@Base+0x41d380> │ │ │ │ + blmi 49aa68 <__bss_end__@@Base+0x41d378> │ │ │ │ ldcmi 6, cr4, [r2], {1} │ │ │ │ ldrbtmi r4, [ip], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x019cf8d3 │ │ │ │ stmdb ip, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svceq 0x0017f110 │ │ │ │ @ instruction: 0xf110d010 │ │ │ │ andle r0, r9, r3, lsl pc │ │ │ │ svceq 0x001af110 │ │ │ │ - blmi 30aec0 <__bss_end__@@Base+0x28d7d8> │ │ │ │ + blmi 30aec0 <__bss_end__@@Base+0x28d7d0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0xf0400080 │ │ │ │ ldclt 0, cr0, [r0, #-8] │ │ │ │ stmiapl r3!, {r0, r1, r2, r8, r9, fp, lr}^ │ │ │ │ ldclt 8, cr6, [r0, #-864] @ 0xfffffca0 │ │ │ │ stmiapl r3!, {r0, r2, r8, r9, fp, lr}^ │ │ │ │ addeq r6, r0, r8, lsl r8 │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andeq r4, r6, r8, lsr r8 │ │ │ │ + andeq r4, r6, r0, asr #16 │ │ │ │ andeq r8, r4, sl, lsr #18 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ strmi r4, [r1], -r3, lsl #22 │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf7f0019c │ │ │ │ svclt 0x0000b921 │ │ │ │ - andeq r4, r6, r4, ror #15 │ │ │ │ + andeq r4, r6, ip, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6dcf8 <__bss_end__@@Base+0xfeaf0610> │ │ │ │ + bl feb6dcf8 <__bss_end__@@Base+0xfeaf0608> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd0 │ │ │ │ umulllt lr, sl, r0, r0 │ │ │ │ ldrbtmi r4, [lr], #2595 @ 0xa23 │ │ │ │ @ instruction: 0xf8df4c23 │ │ │ │ ldrbtmi ip, [ip], #-144 @ 0xffffff70 │ │ │ │ @ instruction: 0xf85e4b23 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami lr, {r0, r1, ip, pc} │ │ │ │ - blge 23b744 <__bss_end__@@Base+0x1be05c> │ │ │ │ - blls 17b73c <__bss_end__@@Base+0xfe054> │ │ │ │ + blge 23b744 <__bss_end__@@Base+0x1be054> │ │ │ │ + blls 17b73c <__bss_end__@@Base+0xfe04c> │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, r7, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2074 @ 0xfffff7e6 │ │ │ │ svc 0x0042f7f0 │ │ │ │ andle r2, sp, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r8, r1, lsl #16 │ │ │ │ @ instruction: 0xf7ff9807 │ │ │ │ @ instruction: 0xb118f89b │ │ │ │ tstcs r1, r8, lsl #20 │ │ │ │ @ instruction: 0xf8c8f7fd │ │ │ │ ldc2 7, cr15, [r6], {248} @ 0xf8 │ │ │ │ stmiapl r3!, {r0, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 470bcc <__bss_end__@@Base+0x3f34e4> │ │ │ │ + bmi 470bcc <__bss_end__@@Base+0x3f34dc> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sl, r5, lsl #2 │ │ │ │ - blmi 345fc4 <__bss_end__@@Base+0x2c88dc> │ │ │ │ + blmi 345fc4 <__bss_end__@@Base+0x2c88d4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f0e7ef │ │ │ │ svclt 0x0000eb12 │ │ │ │ @ instruction: 0x000488b2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r8, r4, sl, lsr #17 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r3, r6, lsr #27 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r8, r4, sl, asr #16 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb6ddc0 <__bss_end__@@Base+0xfeaf06d8> │ │ │ │ + bl feb6ddc0 <__bss_end__@@Base+0xfeaf06d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ @ instruction: 0xf7ff4614 │ │ │ │ tstplt r8, pc, asr r8 @ p-variant is OBSOLETE │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf88cf7fd │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ mrrclt 7, 15, pc, r8, cr8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb6dde8 <__bss_end__@@Base+0xfeaf0700> │ │ │ │ + bl feb6dde8 <__bss_end__@@Base+0xfeaf06f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r6, #-768]! @ 0xfffffd00 │ │ │ │ @ instruction: 0xf8dfb08d │ │ │ │ andcs lr, r0, #152 @ 0x98 │ │ │ │ stcmi 4, cr4, [r5], #-500 @ 0xfffffe0c │ │ │ │ @ instruction: 0xc094f8df │ │ │ │ - blmi 967df4 <__bss_end__@@Base+0x8ea70c> │ │ │ │ + blmi 967df4 <__bss_end__@@Base+0x8ea704> │ │ │ │ and pc, lr, r5, asr r8 @ │ │ │ │ ldrd pc, [r0], -lr │ │ │ │ eor pc, ip, sp, asr #17 │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strmi r9, [sl], -sl, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami lr, {r2, ip, pc} │ │ │ │ - blge 2bb844 <__bss_end__@@Base+0x23e15c> │ │ │ │ - blls 1fb838 <__bss_end__@@Base+0x17e150> │ │ │ │ + blge 2bb844 <__bss_end__@@Base+0x23e154> │ │ │ │ + blls 1fb838 <__bss_end__@@Base+0x17e148> │ │ │ │ andls r5, r2, r0, lsr #16 │ │ │ │ stmdapl r0!, {r0, r1, r3, r4, fp, lr} │ │ │ │ stmdage r9, {r0, ip, pc} │ │ │ │ ldmdami sl, {ip, pc} │ │ │ │ @ instruction: 0xf7f04478 │ │ │ │ stmdacs r2, {r2, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00a │ │ │ │ stmdacs r1, {r1} │ │ │ │ ldc 0, cr13, [sp, #84] @ 0x54 │ │ │ │ @ instruction: 0xf00c0a0a │ │ │ │ stmdals r9, {r0, r2, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ stc2l 0, cr15, [r0, #-48]! @ 0xffffffd0 │ │ │ │ stmiapl r3!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4b0cc4 <__bss_end__@@Base+0x4335dc> │ │ │ │ + bmi 4b0cc4 <__bss_end__@@Base+0x4335d4> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sp, r5, lsl #2 │ │ │ │ - blmi 38613c <__bss_end__@@Base+0x308a54> │ │ │ │ + blmi 38613c <__bss_end__@@Base+0x308a4c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f0e7ef │ │ │ │ svclt 0x0000ea96 │ │ │ │ andeq r8, r4, r0, asr #15 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0x000487b8 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -15507,15 +15507,15 @@ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ addslt r4, r9, r9, asr #27 │ │ │ │ ldrbtmi r4, [sp], #-2761 @ 0xfffff537 │ │ │ │ stclmi 14, cr4, [sl], {201} @ 0xc9 │ │ │ │ - blmi ff2a7ecc <__bss_end__@@Base+0xff22a7e4> │ │ │ │ + blmi ff2a7ecc <__bss_end__@@Base+0xff22a7dc> │ │ │ │ ldmdavs r2, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9217 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ ldmdbpl r0!, {r0, r9, sl, lr} │ │ │ │ ldmpl r0!, {r3, ip, pc}^ │ │ │ │ stmdage ip, {r0, ip, pc} │ │ │ │ stmiami r4, {ip, pc}^ │ │ │ │ @@ -15533,15 +15533,15 @@ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ teqphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ blcs 329b4 │ │ │ │ addhi pc, fp, r0, asr #32 │ │ │ │ @ instruction: 0x305cf894 │ │ │ │ @ instruction: 0x6e23b91b │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi fecf6f58 <__bss_end__@@Base+0xfec79870> │ │ │ │ + blmi fecf6f58 <__bss_end__@@Base+0xfec79868> │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf85a6fa0 │ │ │ │ stmibvs fp!, {r0, r1, ip, lr}^ │ │ │ │ ldc 7, cr4, [r4, #608] @ 0x260 │ │ │ │ vldr s0, [pc, #128] @ 16dd0 │ │ │ │ orrcs r7, r4, #168960 @ 0x29400 │ │ │ │ @ instruction: 0xf44f6e61 │ │ │ │ @@ -15577,15 +15577,15 @@ │ │ │ │ orrcs r3, sl, #49152 @ 0xc000 │ │ │ │ smlabbmi r8, sp, r8, lr │ │ │ │ adcseq pc, r8, #4, 2 │ │ │ │ msrvc SPSR_c, #1325400064 @ 0x4f000000 │ │ │ │ vst2.16 {d22,d24}, [pc :128], lr │ │ │ │ addcs r7, r9, r2, ror #2 │ │ │ │ @ instruction: 0xf8d447b0 │ │ │ │ - blcs 9e306c <__bss_end__@@Base+0x965984> │ │ │ │ + blcs 9e306c <__bss_end__@@Base+0x96597c> │ │ │ │ @ instruction: 0x4620d03c │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf828f7fe │ │ │ │ vst2.32 {d18-d21}, [pc], r4 │ │ │ │ ldrdcs r7, [sl], r0 │ │ │ │ andcc lr, r4, #3358720 @ 0x334000 │ │ │ │ movtvc pc, #33871 @ 0x844f @ │ │ │ │ @@ -15599,15 +15599,15 @@ │ │ │ │ addcs r7, r9, r1, ror #6 │ │ │ │ ldrmi r6, [r0, lr, ror #18]! │ │ │ │ ldrdcc pc, [r0], r4 @ │ │ │ │ andle r2, lr, r7, lsr #22 │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ movwcs pc, #2055 @ 0x807 @ │ │ │ │ @ instruction: 0xf8846623 │ │ │ │ - blls 2e2fb4 <__bss_end__@@Base+0x2658cc> │ │ │ │ + blls 2e2fb4 <__bss_end__@@Base+0x2658c4> │ │ │ │ strb r3, [r3, -r1, lsl #6]! │ │ │ │ @ instruction: 0x3074f894 │ │ │ │ rscsle r2, r8, r0, lsl #22 │ │ │ │ @ instruction: 0xf9b5e773 │ │ │ │ strbmi r3, [sl], -r0 │ │ │ │ blcs 5f068 │ │ │ │ svclt 0x0014696b │ │ │ │ @@ -15617,23 +15617,23 @@ │ │ │ │ vst1.16 {d20-d22}, [pc], r8 │ │ │ │ ldrmi r7, [r8, r0, asr #3] │ │ │ │ @ instruction: 0xf04fe7bb │ │ │ │ stmibvs fp!, {r8, fp} │ │ │ │ @ instruction: 0xf8cda90d │ │ │ │ addcs r9, r0, r4, lsr r0 │ │ │ │ strteq pc, [r8], r4, lsl #2 │ │ │ │ - bge 4e8cec <__bss_end__@@Base+0x46b604> │ │ │ │ + bge 4e8cec <__bss_end__@@Base+0x46b5fc> │ │ │ │ orrcc pc, r9, r0, asr #4 │ │ │ │ @ instruction: 0xf7ef980d │ │ │ │ @ instruction: 0xf8c4eede │ │ │ │ ldmib sp, {r4, r5, r7, ip, pc}^ │ │ │ │ @ instruction: 0xf8c43213 │ │ │ │ @ instruction: 0xf10490a8 │ │ │ │ @ instruction: 0xf10d0cb8 │ │ │ │ - bne ff4da78c <__bss_end__@@Base+0xff45d0a4> │ │ │ │ + bne ff4da78c <__bss_end__@@Base+0xff45d09c> │ │ │ │ adccc pc, ip, r4, asr #17 │ │ │ │ ldrtmi r9, [r3], r8, lsl #6 │ │ │ │ andscc lr, r5, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf8c41ad3 │ │ │ │ movwls r3, #37044 @ 0x90b4 │ │ │ │ muleq pc, r6, r8 @ │ │ │ │ andeq lr, pc, ip, lsl #17 │ │ │ │ @@ -15673,37 +15673,37 @@ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ umullseq r6, fp, fp, r9 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf47f4298 │ │ │ │ @ instruction: 0xf7feaf26 │ │ │ │ str pc, [r2, -r9, asr #30]! │ │ │ │ ldmpl r3!, {r1, r3, r5, r8, r9, fp, lr}^ │ │ │ │ - bmi ab0fcc <__bss_end__@@Base+0xa338e4> │ │ │ │ + bmi ab0fcc <__bss_end__@@Base+0xa338dc> │ │ │ │ ldrbtmi r4, [sl], #-2848 @ 0xfffff4e0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r9, pc, lsr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf85a4b22 │ │ │ │ ldmdavs r8, {r0, r1, ip, sp} │ │ │ │ - blmi 8d0f44 <__bss_end__@@Base+0x85385c> │ │ │ │ + blmi 8d0f44 <__bss_end__@@Base+0x853854> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blls 290f3c <__bss_end__@@Base+0x213854> │ │ │ │ - bl fe8e3ba0 <__bss_end__@@Base+0xfe8664b8> │ │ │ │ - bl d7bd0 <__bss_end__@@Base+0x5a4e8> │ │ │ │ + blls 290f3c <__bss_end__@@Base+0x21384c> │ │ │ │ + bl fe8e3ba0 <__bss_end__@@Base+0xfe8664b0> │ │ │ │ + bl d7bd0 <__bss_end__@@Base+0x5a4e0> │ │ │ │ ldrsbne r7, [fp], #-51 @ 0xffffffcd │ │ │ │ adcscc pc, r4, r4, asr #17 │ │ │ │ andeq lr, r3, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0xf8c43301 │ │ │ │ bcc 5f2b4 │ │ │ │ andsls r9, r1, #16, 6 @ 0x40000000 │ │ │ │ - blls 250e10 <__bss_end__@@Base+0x1d3728> │ │ │ │ - bl fe8e3bc4 <__bss_end__@@Base+0xfe8664dc> │ │ │ │ - bl d7bf4 <__bss_end__@@Base+0x5a50c> │ │ │ │ + blls 250e10 <__bss_end__@@Base+0x1d3720> │ │ │ │ + bl fe8e3bc4 <__bss_end__@@Base+0xfe8664d4> │ │ │ │ + bl d7bf4 <__bss_end__@@Base+0x5a504> │ │ │ │ ldrsbne r7, [fp], #-51 @ 0xffffffcd │ │ │ │ adccc pc, ip, r4, asr #17 │ │ │ │ andeq lr, r3, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0xf8c43301 │ │ │ │ bcc 5f2b8 │ │ │ │ andls r9, pc, #939524096 @ 0x38000000 │ │ │ │ @ instruction: 0xf7f0e783 │ │ │ │ @@ -15712,15 +15712,15 @@ │ │ │ │ mcrcc 8, 7, pc, cr4, cr5, {5} @ │ │ │ │ andeq r8, r4, lr, ror #13 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r8, r4, r8, ror #13 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r3, r6, asr lr │ │ │ │ - @ instruction: 0x000645b6 │ │ │ │ + @ instruction: 0x000645be │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r8, r4, sl, asr #8 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -15754,77 +15754,77 @@ │ │ │ │ cdp 15, 11, cr4, cr0, cr1, {2} │ │ │ │ @ instruction: 0xf0230a67 │ │ │ │ ldrbtmi pc, [pc], #-2721 @ 1709c @ │ │ │ │ blcs 3118c │ │ │ │ @ instruction: 0xf8dfdd22 │ │ │ │ strcs r8, [r0, #-248] @ 0xffffff08 │ │ │ │ strd r4, [fp], -r8 │ │ │ │ - bge 232b30 <__bss_end__@@Base+0x1b5448> │ │ │ │ + bge 232b30 <__bss_end__@@Base+0x1b5440> │ │ │ │ @ instruction: 0xf7ef2115 │ │ │ │ stmiavs r3!, {r2, r3, r5, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldrmi r9, [r8, r8, lsl #16] │ │ │ │ strcc r6, [r1, #-2107] @ 0xfffff7c5 │ │ │ │ - ble 467b38 <__bss_end__@@Base+0x3ea450> │ │ │ │ + ble 467b38 <__bss_end__@@Base+0x3ea448> │ │ │ │ ldrdcc pc, [r0, r8]! │ │ │ │ eormi pc, r5, r3, asr r8 @ │ │ │ │ rscsle r2, r5, r0, lsl #24 │ │ │ │ bcs 3145c │ │ │ │ stmiavs r0!, {r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ tstpeq r4, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - bl ffbd50a0 <__bss_end__@@Base+0xffb579b8> │ │ │ │ + bl ffbd50a0 <__bss_end__@@Base+0xffb579b0> │ │ │ │ strcc r6, [r1, #-2107] @ 0xfffff7c5 │ │ │ │ - blle ffb67b5c <__bss_end__@@Base+0xffaea474> │ │ │ │ + blle ffb67b5c <__bss_end__@@Base+0xffaea46c> │ │ │ │ ldrbtmi r4, [sp], #-3373 @ 0xfffff2d3 │ │ │ │ blcs 3129c │ │ │ │ svcmi 0x002cdd19 │ │ │ │ ldrbtmi r2, [pc], #-1024 @ 170f8 │ │ │ │ ldrmi lr, [r8, r4] │ │ │ │ strcc r6, [r1], #-2155 @ 0xfffff795 │ │ │ │ - ble 427b74 <__bss_end__@@Base+0x3aa48c> │ │ │ │ + ble 427b74 <__bss_end__@@Base+0x3aa484> │ │ │ │ ldrdcc pc, [r4, r7]! │ │ │ │ eorne pc, r4, r3, asr r8 @ │ │ │ │ rscsle r2, r5, r0, lsl #18 │ │ │ │ cdpvs 8, 4, cr6, cr8, cr11, {6} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ strcc r3, [r1], #-276 @ 0xfffffeec │ │ │ │ - b febd50e0 <__bss_end__@@Base+0xfeb579f8> │ │ │ │ + b febd50e0 <__bss_end__@@Base+0xfeb579f0> │ │ │ │ addsmi r6, ip, #7012352 @ 0x6b0000 │ │ │ │ @ instruction: 0xf7fcdbee │ │ │ │ - blmi 816e18 <__bss_end__@@Base+0x799730> │ │ │ │ + blmi 816e18 <__bss_end__@@Base+0x799728> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 4a99ac <__bss_end__@@Base+0x42c2c4> │ │ │ │ + blmi 4a99ac <__bss_end__@@Base+0x42c2bc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2711a4 <__bss_end__@@Base+0x1f3abc> │ │ │ │ + blls 2711a4 <__bss_end__@@Base+0x1f3ab4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r7, r0, lsl #6 │ │ │ │ pop {r1, r3, ip, sp, pc} │ │ │ │ - blmi 67790c <__bss_end__@@Base+0x5fa224> │ │ │ │ + blmi 67790c <__bss_end__@@Base+0x5fa21c> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 65110c <__bss_end__@@Base+0x5d3a24> │ │ │ │ + blmi 65110c <__bss_end__@@Base+0x5d3a1c> │ │ │ │ ldcl 8, cr5, [r3, #972] @ 0x3cc │ │ │ │ vcmp.f32 s15, s18 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ svclt 0x0058fa10 │ │ │ │ - bvc 1052d28 <__bss_end__@@Base+0xfd5640> │ │ │ │ - bvc 1052d40 <__bss_end__@@Base+0xfd5658> │ │ │ │ - blx 452d34 <__bss_end__@@Base+0x3d564c> │ │ │ │ + bvc 1052d28 <__bss_end__@@Base+0xfd5638> │ │ │ │ + bvc 1052d40 <__bss_end__@@Base+0xfd5650> │ │ │ │ + blx 452d34 <__bss_end__@@Base+0x3d5644> │ │ │ │ @ instruction: 0xe78dd0d9 │ │ │ │ ldmda ip, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq r8, r4, r4, lsl #7 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r8, r4, lr, ror r3 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r3, r8, r8 │ │ │ │ - andeq r4, r6, ip, asr #4 │ │ │ │ - andeq r8, r5, lr, asr #31 │ │ │ │ - andeq r4, r6, ip, lsl r2 │ │ │ │ - andeq r8, r5, lr, ror pc │ │ │ │ - andeq r4, r6, lr, asr #3 │ │ │ │ + andeq r4, r6, r4, asr r2 │ │ │ │ + ldrdeq r8, [r5], -r2 │ │ │ │ + andeq r4, r6, r4, lsr #4 │ │ │ │ + andeq r8, r5, r2, lsl #31 │ │ │ │ + ldrdeq r4, [r6], -r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r8, r4, r4, lsl #5 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -15837,74 +15837,74 @@ │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ and r0, r3, r0, lsl #4 │ │ │ │ @ instruction: 0xf8849b02 │ │ │ │ movwcc r0, #4189 @ 0x105d │ │ │ │ stmdbge r2, {r9, sp} │ │ │ │ movwls r4, #9784 @ 0x2638 │ │ │ │ - blx 4d51f8 <__bss_end__@@Base+0x457b10> │ │ │ │ + blx 4d51f8 <__bss_end__@@Base+0x457b08> │ │ │ │ orrlt r4, r8, r4, lsl #12 │ │ │ │ rscvs r2, r5, r1 │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ subcs r4, r0, #17408 @ 0x4400 │ │ │ │ andseq pc, r4, r4, lsl #2 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl 1d51dc <__bss_end__@@Base+0x157af4> │ │ │ │ + bl 1d51dc <__bss_end__@@Base+0x157aec> │ │ │ │ svclt 0x00181b40 │ │ │ │ strb r2, [r1, r1]! │ │ │ │ - blmi 229a54 <__bss_end__@@Base+0x1ac36c> │ │ │ │ + blmi 229a54 <__bss_end__@@Base+0x1ac364> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls f1298 <__bss_end__@@Base+0x73bb0> │ │ │ │ + blls f1298 <__bss_end__@@Base+0x73ba8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ef81f0 │ │ │ │ svclt 0x0000efb8 │ │ │ │ andeq r8, r4, r8, ror #3 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ ldrdeq r8, [r4], -lr │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ muleq r4, r0, r1 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb6e460 <__bss_end__@@Base+0xfeaf0d78> │ │ │ │ + bl feb6e460 <__bss_end__@@Base+0xfeaf0d70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r6, #-832]! @ 0xfffffcc0 │ │ │ │ - bmi 9c348c <__bss_end__@@Base+0x945da4> │ │ │ │ + bmi 9c348c <__bss_end__@@Base+0x945d9c> │ │ │ │ stcmi 4, cr4, [r6], #-500 @ 0xfffffe0c │ │ │ │ @ instruction: 0xc098f8df │ │ │ │ - blmi 9a8468 <__bss_end__@@Base+0x92ad80> │ │ │ │ + blmi 9a8468 <__bss_end__@@Base+0x92ad78> │ │ │ │ ldmdavs r2, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r6, lsl #16 │ │ │ │ - blls e9314 <__bss_end__@@Base+0x6bc2c> │ │ │ │ + blls e9314 <__bss_end__@@Base+0x6bc24> │ │ │ │ @ instruction: 0xf7f04478 │ │ │ │ stmdacs r2, {r1, r2, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d019 │ │ │ │ stmdacs r1, {r1} │ │ │ │ movwcs fp, #3868 @ 0xf1c │ │ │ │ tstle r8, r1, lsl #12 │ │ │ │ - blls 18f334 <__bss_end__@@Base+0x111c4c> │ │ │ │ + blls 18f334 <__bss_end__@@Base+0x111c44> │ │ │ │ movwcc r6, #7938 @ 0x1f02 │ │ │ │ rsbsvs pc, r4, r0, lsl #17 │ │ │ │ andeq pc, r1, #34 @ 0x22 │ │ │ │ stmdals r6, {r1, r8, r9, sl, sp, lr} │ │ │ │ stmdbge r5, {r1, r9, sp} │ │ │ │ @ instruction: 0xf7ff9305 │ │ │ │ stmdacs r0, {r0, r3, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fcd1ef │ │ │ │ - blmi 456c6c <__bss_end__@@Base+0x3d9584> │ │ │ │ + blmi 456c6c <__bss_end__@@Base+0x3d957c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 269b1c <__bss_end__@@Base+0x1ec434> │ │ │ │ + blmi 269b1c <__bss_end__@@Base+0x1ec42c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1f1350 <__bss_end__@@Base+0x173c68> │ │ │ │ + blls 1f1350 <__bss_end__@@Base+0x173c60> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldcllt 0, cr11, [r0, #-32]! @ 0xffffffe0 │ │ │ │ stmiapl r3!, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ svc 0x0058f7ef │ │ │ │ andeq r8, r4, ip, asr #2 │ │ │ │ @@ -15913,18 +15913,18 @@ │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r3, ip, ror #12 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r8, [r4], -r8 @ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb6e52c <__bss_end__@@Base+0xfeaf0e44> │ │ │ │ + bl feb6e52c <__bss_end__@@Base+0xfeaf0e3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 2, cr0, cr8, cr0, {6} │ │ │ │ - bmi a43568 <__bss_end__@@Base+0x9c5e80> │ │ │ │ + bmi a43568 <__bss_end__@@Base+0x9c5e78> │ │ │ │ ldrbtmi r2, [lr], #-1024 @ 0xfffffc00 │ │ │ │ strls r4, [sl], #-3367 @ 0xfffff2d9 │ │ │ │ ldrbtmi r4, [sp], #-2855 @ 0xfffff4d9 │ │ │ │ mcrge 8, 0, r5, cr10, cr2, {5} │ │ │ │ andls r6, fp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ @@ -15945,19 +15945,19 @@ │ │ │ │ @ instruction: 0x4623fbb7 │ │ │ │ and r1, r2, r6, asr #24 │ │ │ │ strvs r9, [r6, -r8, lsl #22] │ │ │ │ stmdals r9, {r0, r8, r9, ip, sp} │ │ │ │ stmdbge r8, {r1, r9, sp} │ │ │ │ @ instruction: 0xf7ff9308 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ - blmi 4cbb7c <__bss_end__@@Base+0x44e494> │ │ │ │ + blmi 4cbb7c <__bss_end__@@Base+0x44e48c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 269bf8 <__bss_end__@@Base+0x1ec510> │ │ │ │ + blmi 269bf8 <__bss_end__@@Base+0x1ec508> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2f1424 <__bss_end__@@Base+0x273d3c> │ │ │ │ + blls 2f1424 <__bss_end__@@Base+0x273d34> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldcllt 0, cr11, [r0, #-48]! @ 0xffffffd0 │ │ │ │ stmiapl fp!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ cdp 7, 14, cr15, cr14, cr15, {7} │ │ │ │ andeq r8, r4, lr, ror r0 │ │ │ │ @@ -15970,86 +15970,86 @@ │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r8, r4, r4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ andcs r6, r1, r8, lsl r0 │ │ │ │ svclt 0x00bef7f7 │ │ │ │ - andeq r3, r6, r2, asr #29 │ │ │ │ + andeq r3, r6, sl, asr #29 │ │ │ │ strlt fp, [r0, #-2528] @ 0xfffff620 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ addlt r4, r3, sp, lsl #18 │ │ │ │ andeq pc, r1, pc, rrx │ │ │ │ @ instruction: 0xf5014479 │ │ │ │ ldrdls r7, [r1, -r4] │ │ │ │ - blx ffad3464 <__bss_end__@@Base+0xffa55d7c> │ │ │ │ + blx ffad3464 <__bss_end__@@Base+0xffa55d74> │ │ │ │ @ instruction: 0xf06f9901 │ │ │ │ @ instruction: 0xf00c0002 │ │ │ │ stmdbls r1, {r0, r2, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andlt r2, r3, r1 │ │ │ │ - bl 1555bc <__bss_end__@@Base+0xd7ed4> │ │ │ │ - blt ff7d347c <__bss_end__@@Base+0xff755d94> │ │ │ │ + bl 1555bc <__bss_end__@@Base+0xd7ecc> │ │ │ │ + blt ff7d347c <__bss_end__@@Base+0xff755d8c> │ │ │ │ ldrbtmi r4, [r9], #-2307 @ 0xfffff6fd │ │ │ │ bicsvc pc, r4, r1, lsl #10 │ │ │ │ - blt ff653488 <__bss_end__@@Base+0xff5d5da0> │ │ │ │ - muleq r6, ip, lr │ │ │ │ - andeq r3, r6, r6, ror lr │ │ │ │ + blt ff653488 <__bss_end__@@Base+0xff5d5d98> │ │ │ │ + andeq r3, r6, r4, lsr #29 │ │ │ │ + andeq r3, r6, lr, ror lr │ │ │ │ tstpeq r3, r0, lsl r0 @ p-variant is OBSOLETE │ │ │ │ stmdbcs r2, {r2, ip, lr, pc} │ │ │ │ stmdbcs r1, {r1, r2, r4, r5, ip, lr, pc} │ │ │ │ ldrbmi sp, [r0, -lr, lsr #32]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb6e678 <__bss_end__@@Base+0xfeaf0f90> │ │ │ │ + bl feb6e678 <__bss_end__@@Base+0xfeaf0f88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r7, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xf06fb083 │ │ │ │ ldrbtmi r0, [r9], #-1 │ │ │ │ bicsvc pc, r4, r1, lsl #10 │ │ │ │ @ instruction: 0xf00c9101 │ │ │ │ stmdbls r1, {r0, r1, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r2, pc, rrx │ │ │ │ - blx fedd34cc <__bss_end__@@Base+0xfed55de4> │ │ │ │ + blx fedd34cc <__bss_end__@@Base+0xfed55ddc> │ │ │ │ andcs r9, r1, r1, lsl #18 │ │ │ │ - blx fecd34d4 <__bss_end__@@Base+0xfec55dec> │ │ │ │ + blx fecd34d4 <__bss_end__@@Base+0xfec55de4> │ │ │ │ @ instruction: 0xf06f2101 │ │ │ │ @ instruction: 0xf7ff0002 │ │ │ │ @ instruction: 0xf06ff933 │ │ │ │ andcs r0, r1, r6, lsr #2 │ │ │ │ @ instruction: 0xf92ef7ff │ │ │ │ andeq pc, r1, pc, rrx │ │ │ │ - blx febd34f2 <__bss_end__@@Base+0xfeb55e0a> │ │ │ │ + blx febd34f2 <__bss_end__@@Base+0xfeb55e02> │ │ │ │ andlt r2, r3, fp, lsr #32 │ │ │ │ - bl 15563c <__bss_end__@@Base+0xd7f54> │ │ │ │ + bl 15563c <__bss_end__@@Base+0xd7f4c> │ │ │ │ stclt 0, cr15, [r6, #60]! @ 0x3c │ │ │ │ svclt 0x00082801 │ │ │ │ msreq CPSR_sx, pc, rrx │ │ │ │ ldmdblt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bllt fe85350c <__bss_end__@@Base+0xfe7d5e24> │ │ │ │ - andeq r3, r6, lr, lsr lr │ │ │ │ + bllt fe85350c <__bss_end__@@Base+0xfe7d5e1c> │ │ │ │ + andeq r3, r6, r6, asr #28 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb6e6e8 <__bss_end__@@Base+0xfeaf1000> │ │ │ │ + bl feb6e6e8 <__bss_end__@@Base+0xfeaf0ff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 4, cr0, cr0, cr0, {6} │ │ │ │ - bmi 1043720 <__bss_end__@@Base+0xfc6038> │ │ │ │ + bmi 1043720 <__bss_end__@@Base+0xfc6030> │ │ │ │ stclmi 4, cr4, [r0, #-504] @ 0xfffffe08 │ │ │ │ ldrbtmi r4, [sp], #-3136 @ 0xfffff3c0 │ │ │ │ ldmpl r2!, {r6, r8, r9, fp, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmiapl fp!, {r3, r5, r8, fp, ip, lr}^ │ │ │ │ ldmdami ip!, {r0, r1, ip, pc} │ │ │ │ - blge 1fc12c <__bss_end__@@Base+0x17ea44> │ │ │ │ - blls 17c124 <__bss_end__@@Base+0xfea3c> │ │ │ │ + blge 1fc12c <__bss_end__@@Base+0x17ea3c> │ │ │ │ + blls 17c124 <__bss_end__@@Base+0xfea34> │ │ │ │ andls r5, r1, r8, lsr #16 │ │ │ │ andls sl, r0, r8, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2104 @ 0xfffff7c8 │ │ │ │ - b 13d54ec <__bss_end__@@Base+0x1357e04> │ │ │ │ + b 13d54ec <__bss_end__@@Base+0x1357dfc> │ │ │ │ suble r2, sl, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ subsle r2, r5, r1, lsl #16 │ │ │ │ movwcs r9, #2056 @ 0x808 │ │ │ │ eor r2, r8, r1, lsl #14 │ │ │ │ @ instruction: 0xf0009907 │ │ │ │ stmdacs r1, {r0, r1} │ │ │ │ @@ -16058,41 +16058,41 @@ │ │ │ │ movtvc pc, #33871 @ 0x844f @ │ │ │ │ vcgt.s8 d25, d0, d1 │ │ │ │ stmdavs r9, {r0, r1, r2, r3, r5, r8, r9, ip, sp} │ │ │ │ vrhadd.s8 d25, d0, d0 │ │ │ │ @ instruction: 0xf7f03122 │ │ │ │ @ instruction: 0xf104e98e │ │ │ │ @ instruction: 0xf7ef0014 │ │ │ │ - blls 212880 <__bss_end__@@Base+0x195198> │ │ │ │ + blls 212880 <__bss_end__@@Base+0x195190> │ │ │ │ subsvc pc, ip, r4, lsl #17 │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ @ instruction: 0xf0436e23 │ │ │ │ strtvs r0, [r3], -r2, lsl #6 │ │ │ │ stmdals r8, {r0, r1, r5, r6, r7, fp, sp, lr} │ │ │ │ svclt 0x00183b00 │ │ │ │ @ instruction: 0xf8842301 │ │ │ │ - blls 1a3704 <__bss_end__@@Base+0x12601c> │ │ │ │ + blls 1a3704 <__bss_end__@@Base+0x126014> │ │ │ │ andcs r3, r0, #67108864 @ 0x4000000 │ │ │ │ movwls sl, #26886 @ 0x6906 │ │ │ │ @ instruction: 0xf842f7ff │ │ │ │ orrslt r4, r0, r4, lsl #12 │ │ │ │ stclne 8, cr9, [r3], {8} │ │ │ │ @ instruction: 0xf8d4d1cc │ │ │ │ - blcs a37ac <__bss_end__@@Base+0x260c4> │ │ │ │ + blcs a37ac <__bss_end__@@Base+0x260bc> │ │ │ │ stmdbls r7, {r0, r1, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ stmiavs r0!, {r1, r3, r8, sl, fp, ip} │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ tstcs r4, fp, lsl #16 │ │ │ │ tstcs ip, #0, 6 │ │ │ │ ldm r0, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 491504 <__bss_end__@@Base+0x413e1c> │ │ │ │ + blmi 491504 <__bss_end__@@Base+0x413e14> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 269e10 <__bss_end__@@Base+0x1ec728> │ │ │ │ + blmi 269e10 <__bss_end__@@Base+0x1ec720> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 271640 <__bss_end__@@Base+0x1f3f58> │ │ │ │ + blls 271640 <__bss_end__@@Base+0x1f3f50> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldcllt 0, cr11, [r0, #44]! @ 0x2c │ │ │ │ stmiapl fp!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stcl 7, cr15, [r0, #956]! @ 0x3bc │ │ │ │ andeq r7, r4, r4, asr #29 │ │ │ │ @@ -16102,28 +16102,28 @@ │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r3, lr, ror #7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r7, r4, r8, ror #27 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb6e820 <__bss_end__@@Base+0xfeaf1138> │ │ │ │ + bl feb6e820 <__bss_end__@@Base+0xfeaf1130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 3, cr0, cr5, cr0, {6} │ │ │ │ - bmi d83858 <__bss_end__@@Base+0xd06170> │ │ │ │ + bmi d83858 <__bss_end__@@Base+0xd06168> │ │ │ │ ldcmi 4, cr4, [r5, #-504]! @ 0xfffffe08 │ │ │ │ ldrbtmi r4, [sp], #-3125 @ 0xfffff3cb │ │ │ │ ldmpl r2!, {r0, r2, r4, r5, r8, r9, fp, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmiapl fp!, {r3, r5, r8, fp, ip, lr}^ │ │ │ │ ldmdami r1!, {r0, r1, ip, pc} │ │ │ │ - blge 1fc264 <__bss_end__@@Base+0x17eb7c> │ │ │ │ - blls 17c25c <__bss_end__@@Base+0xfeb74> │ │ │ │ + blge 1fc264 <__bss_end__@@Base+0x17eb74> │ │ │ │ + blls 17c25c <__bss_end__@@Base+0xfeb6c> │ │ │ │ andls r5, r1, r8, lsr #16 │ │ │ │ andls sl, r0, r6, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2093 @ 0xfffff7d3 │ │ │ │ ldmib r2!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorsle r2, r4, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorsle r2, pc, r1, lsl #16 │ │ │ │ @@ -16147,19 +16147,19 @@ │ │ │ │ stmdals r6, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ bicsle r1, sp, r3, asr #25 │ │ │ │ ldrdcc pc, [r0], r4 │ │ │ │ rscle r2, pc, r2, lsl #22 │ │ │ │ andcs r9, r0, #114688 @ 0x1c000 │ │ │ │ smlatbcc r4, r0, r8, r6 │ │ │ │ ldm r6!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 491640 <__bss_end__@@Base+0x413f58> │ │ │ │ + blmi 491640 <__bss_end__@@Base+0x413f50> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 269f1c <__bss_end__@@Base+0x1ec834> │ │ │ │ + blmi 269f1c <__bss_end__@@Base+0x1ec82c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 27174c <__bss_end__@@Base+0x1f4064> │ │ │ │ + blls 27174c <__bss_end__@@Base+0x1f405c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldcllt 0, cr11, [r0, #44]! @ 0x2c │ │ │ │ stmiapl fp!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ ldcl 7, cr15, [sl, #-956] @ 0xfffffc44 │ │ │ │ andeq r7, r4, ip, lsl #27 │ │ │ │ @@ -16175,15 +16175,15 @@ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, fp, r4, asr #28 │ │ │ │ ldrbtmi r4, [lr], #-2628 @ 0xfffff5bc │ │ │ │ mcrrmi 13, 4, r4, r5, cr4 │ │ │ │ - blmi 1168938 <__bss_end__@@Base+0x10eb250> │ │ │ │ + blmi 1168938 <__bss_end__@@Base+0x10eb248> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdbpl r8!, {r0, r9, sl, lr} │ │ │ │ andls r5, r3, fp, ror #17 │ │ │ │ movwls r4, #22592 @ 0x5840 │ │ │ │ movwls sl, #11015 @ 0x2b07 │ │ │ │ @@ -16198,24 +16198,24 @@ │ │ │ │ stmdals r8, {r8, r9, sp} │ │ │ │ eor r4, pc, pc, ror r4 @ │ │ │ │ tstlt fp, r3, lsr #18 │ │ │ │ andseq pc, r0, r4, lsl #2 │ │ │ │ svc 0x0092f7ef │ │ │ │ stmdavs r3, {r0, r1, r2, fp, ip, pc} │ │ │ │ blcs 2fc28 │ │ │ │ - blmi ccb878 <__bss_end__@@Base+0xc4e190> │ │ │ │ + blmi ccb878 <__bss_end__@@Base+0xc4e188> │ │ │ │ ldmdbeq r4, {r2, r8, ip, sp, lr, pc} │ │ │ │ strbmi r2, [sl], -r0, lsl #2 │ │ │ │ andseq pc, r0, r4, lsl #2 │ │ │ │ movwls r5, #22763 @ 0x58eb │ │ │ │ cdp 7, 12, cr15, cr10, cr15, {7} │ │ │ │ ldrtmi r6, [fp], -r2, lsr #27 │ │ │ │ @ instruction: 0xf1044621 │ │ │ │ @ instruction: 0xf7ef0010 │ │ │ │ - blmi ad32d4 <__bss_end__@@Base+0xa55bec> │ │ │ │ + blmi ad32d4 <__bss_end__@@Base+0xa55be4> │ │ │ │ strbmi r2, [r8], -r0, asr #4 │ │ │ │ movwls r5, #22763 @ 0x58eb │ │ │ │ @ instruction: 0xf7f04619 │ │ │ │ movwcs lr, #6188 @ 0x182c │ │ │ │ stmiavs r3!, {r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ svclt 0x00181a1b │ │ │ │ stmdals r8, {r0, r8, r9, sp} │ │ │ │ @@ -16224,28 +16224,28 @@ │ │ │ │ stmdbge r6, {r9, sp} │ │ │ │ @ instruction: 0xf7fe9306 │ │ │ │ @ instruction: 0x4604ff17 │ │ │ │ stclvs 1, cr11, [r0, #-544]! @ 0xfffffde0 │ │ │ │ @ instruction: 0xf99ef01e │ │ │ │ stclne 8, cr9, [r3], {8} │ │ │ │ @ instruction: 0xf8d4d1c2 │ │ │ │ - blcs a3a08 <__bss_end__@@Base+0x26320> │ │ │ │ + blcs a3a08 <__bss_end__@@Base+0x26318> │ │ │ │ @ instruction: 0xe7ebd1be │ │ │ │ ldmdbeq r4, {r2, r8, ip, sp, lr, pc} │ │ │ │ strbmi r3, [r9], -r4 │ │ │ │ svc 0x003ef7ee │ │ │ │ - blmi 591768 <__bss_end__@@Base+0x514080> │ │ │ │ + blmi 591768 <__bss_end__@@Base+0x514078> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2aa074 <__bss_end__@@Base+0x22c98c> │ │ │ │ + blmi 2aa074 <__bss_end__@@Base+0x22c984> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 271894 <__bss_end__@@Base+0x1f41ac> │ │ │ │ + blls 271894 <__bss_end__@@Base+0x1f41a4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ - blmi 3f87fc <__bss_end__@@Base+0x37b114> │ │ │ │ + blmi 3f87fc <__bss_end__@@Base+0x37b10c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7efe7ee │ │ │ │ svclt 0x0000ecb6 │ │ │ │ andeq r7, r4, lr, ror ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r7, r4, r8, ror ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -16280,15 +16280,15 @@ │ │ │ │ andls sl, r0, ip, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2245 @ 0xfffff73b │ │ │ │ ldmda sl!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002802 │ │ │ │ @ instruction: 0xf0208132 │ │ │ │ stmdacs r1, {r1} │ │ │ │ tstphi sp, r0 @ p-variant is OBSOLETE │ │ │ │ - blmi ff06a3e8 <__bss_end__@@Base+0xfefecd00> │ │ │ │ + blmi ff06a3e8 <__bss_end__@@Base+0xfefeccf8> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf8d36856 │ │ │ │ adcmi sl, r6, #164, 2 @ 0x29 │ │ │ │ ssatmi fp, #1, lr, asr #31 │ │ │ │ stmdbeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stcle 6, cr4, [pc, #-276] @ 177ec │ │ │ │ movweq pc, #16810 @ 0x41aa @ │ │ │ │ @@ -16305,15 +16305,15 @@ │ │ │ │ sbclt pc, r4, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r2, [r9], #-1536 @ 0xfffffa00 │ │ │ │ stmia lr, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf84a4baf │ │ │ │ strmi r0, [r4], -r8 │ │ │ │ @ instruction: 0xf8c0447b │ │ │ │ ldrbtmi r9, [fp], #84 @ 0x54 │ │ │ │ - beq 1913a88 <__bss_end__@@Base+0x18963a0> │ │ │ │ + beq 1913a88 <__bss_end__@@Base+0x1896398> │ │ │ │ ldmibvc r8!, {r0, r1, r8, sl, ip, sp, lr, pc}^ │ │ │ │ and r9, r0, r9, lsl #6 │ │ │ │ ldrbmi r3, [fp], -r1, lsl #12 │ │ │ │ tstcs r1, r0, lsl r2 │ │ │ │ stmib sp, {r3, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7efa600 │ │ │ │ @ instruction: 0x4648ef9a │ │ │ │ @@ -16332,40 +16332,40 @@ │ │ │ │ orreq pc, ip, #-2147483647 @ 0x80000001 │ │ │ │ ldm r3, {r5, r6, r7, r9, sl, sp, lr} │ │ │ │ stm sl, {r0, r1, r2} │ │ │ │ @ instruction: 0xf8c40007 │ │ │ │ @ instruction: 0xf8d68068 │ │ │ │ smlawblt fp, r4, r1, r3 │ │ │ │ andcc r6, r1, #5898240 @ 0x5a0000 │ │ │ │ - blls 26fb20 <__bss_end__@@Base+0x1f2438> │ │ │ │ + blls 26fb20 <__bss_end__@@Base+0x1f2430> │ │ │ │ ldrdcc pc, [r4, r3] │ │ │ │ eorsls pc, ip, #14614528 @ 0xdf0000 │ │ │ │ adcvs r2, r3, r0, lsl #12 │ │ │ │ andseq pc, r4, r4, lsl #2 │ │ │ │ @ instruction: 0xf8c444f9 │ │ │ │ @ instruction: 0xf509609c │ │ │ │ @ instruction: 0xf04f7bf8 │ │ │ │ @ instruction: 0xf8d90801 │ │ │ │ @ instruction: 0x67e3317c │ │ │ │ - b fe2d599c <__bss_end__@@Base+0xfe2582b4> │ │ │ │ + b fe2d599c <__bss_end__@@Base+0xfe2582ac> │ │ │ │ strvs lr, [r3], -r4, asr #19 │ │ │ │ subsvs pc, sp, r4, lsl #17 │ │ │ │ @ instruction: 0x66264631 │ │ │ │ @ instruction: 0x6726465a │ │ │ │ strvs r4, [r6, #1568]! @ 0x620 │ │ │ │ ldrdcc pc, [r8], r9 │ │ │ │ addcc pc, r0, r4, asr #17 │ │ │ │ rsbshi pc, r4, r4, lsl #17 │ │ │ │ strvs lr, [r0], -r4, asr #19 │ │ │ │ @ instruction: 0xf974f7fc │ │ │ │ @ instruction: 0x46414b7d │ │ │ │ ldrbtmi r2, [fp], #-576 @ 0xfffffdc0 │ │ │ │ @ instruction: 0xf8cda811 │ │ │ │ @ instruction: 0xf7efb000 │ │ │ │ - bmi 1ed371c <__bss_end__@@Base+0x1e56034> │ │ │ │ + bmi 1ed371c <__bss_end__@@Base+0x1e5602c> │ │ │ │ strtvs lr, [r5], -r4, asr #19 │ │ │ │ stmib r4, {r0, r1, r4, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8846628 │ │ │ │ @ instruction: 0xf8c46090 │ │ │ │ @ instruction: 0xf85760c8 │ │ │ │ addcs r8, r2, #2 │ │ │ │ stmib sp, {r0, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ @@ -16377,15 +16377,15 @@ │ │ │ │ andvs lr, r0, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf8d82285 │ │ │ │ ldrmi r6, [r0, ip]! │ │ │ │ strvs sl, [r0, sp, lsl #20]! │ │ │ │ orrcc pc, r7, r0, asr #4 │ │ │ │ @ instruction: 0xf7ef6ee0 │ │ │ │ stmdacs r0, {r1, r2, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ - blmi 1a0ec20 <__bss_end__@@Base+0x1991538> │ │ │ │ + blmi 1a0ec20 <__bss_end__@@Base+0x1991530> │ │ │ │ @ instruction: 0xf06f2018 │ │ │ │ ldrbtmi r0, [fp], #-260 @ 0xfffffefc │ │ │ │ addsmi r6, r5, #10092544 @ 0x9a0000 │ │ │ │ andeq pc, r1, #79 @ 0x4f │ │ │ │ strcc fp, [r1, #-4004] @ 0xfffff05c │ │ │ │ movwcs r6, #8349 @ 0x209d │ │ │ │ ldrbeq pc, [r0, #-260]! @ 0xfffffefc @ │ │ │ │ @@ -16418,40 +16418,40 @@ │ │ │ │ addcs r2, r2, r1, lsl #2 │ │ │ │ @ instruction: 0x46204798 │ │ │ │ ldc2l 7, cr15, [ip, #-988]! @ 0xfffffc24 │ │ │ │ stc2l 7, cr15, [r8], {247} @ 0xf7 │ │ │ │ stmdavs r0!, {r0, r1, r3, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf826f00c │ │ │ │ @ instruction: 0xf019900d │ │ │ │ - blmi 10174ec <__bss_end__@@Base+0xf99e04> │ │ │ │ + blmi 10174ec <__bss_end__@@Base+0xf99dfc> │ │ │ │ ldmpl fp!, {r0, r2, r3, r8, fp, sp, pc}^ │ │ │ │ ldrmi r9, [r8], -r9, lsl #6 │ │ │ │ ldmdb ip, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi f4fb28 <__bss_end__@@Base+0xed2440> │ │ │ │ + blmi f4fb28 <__bss_end__@@Base+0xed2438> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi a6a414 <__bss_end__@@Base+0x9ecd2c> │ │ │ │ + blmi a6a414 <__bss_end__@@Base+0x9ecd24> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 871b98 <__bss_end__@@Base+0x7f44b0> │ │ │ │ + blls 871b98 <__bss_end__@@Base+0x7f44a8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SPSR_abt │ │ │ │ pop {r0, r1, r5, ip, sp, pc} │ │ │ │ - blmi dbbb00 <__bss_end__@@Base+0xd3e418> │ │ │ │ + blmi dbbb00 <__bss_end__@@Base+0xd3e410> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blls 391b00 <__bss_end__@@Base+0x314418> │ │ │ │ + blls 391b00 <__bss_end__@@Base+0x314410> │ │ │ │ @ instruction: 0xf8d9aa0d │ │ │ │ vqadd.s8 q8, q0, q10 │ │ │ │ @ instruction: 0x33283187 │ │ │ │ - blls 3fc78c <__bss_end__@@Base+0x37f0a4> │ │ │ │ + blls 3fc78c <__bss_end__@@Base+0x37f09c> │ │ │ │ movwls r3, #64296 @ 0xfb28 │ │ │ │ @ instruction: 0x33289b0e │ │ │ │ - blls 43c79c <__bss_end__@@Base+0x3bf0b4> │ │ │ │ + blls 43c79c <__bss_end__@@Base+0x3bf0ac> │ │ │ │ tstls r0, #40, 22 @ 0xa000 │ │ │ │ msrvc SPSR_c, #1325400064 @ 0x4f000000 │ │ │ │ ldc 7, cr15, [ip], #-956 @ 0xfffffc44 │ │ │ │ - b 1411960 <__bss_end__@@Base+0x1394278> │ │ │ │ + b 1411960 <__bss_end__@@Base+0x1394270> │ │ │ │ @ instruction: 0xf1080985 │ │ │ │ @ instruction: 0xf0490804 │ │ │ │ @ instruction: 0x4c270902 │ │ │ │ ldrtmi r1, [r1], #-3697 @ 0xfffff18f │ │ │ │ ldrbtmi r4, [ip], #-2598 @ 0xfffff5da │ │ │ │ ldrbtmi r4, [sl], #-1616 @ 0xfffff9b0 │ │ │ │ addeq r6, r9, r1, rrx │ │ │ │ @@ -16460,43 +16460,43 @@ │ │ │ │ ldrbtmi r4, [sl], #-1666 @ 0xfffff97e │ │ │ │ @ instruction: 0xf8c242b3 │ │ │ │ @ instruction: 0xf77f01a4 │ │ │ │ smlabtcs r0, r0, lr, sl │ │ │ │ eorne pc, r6, sl, asr #16 │ │ │ │ stmdavs r3!, {r0, r9, sl, ip, sp}^ │ │ │ │ ldrdge pc, [r4, r2]! │ │ │ │ - blle ffde8630 <__bss_end__@@Base+0xffd6af48> │ │ │ │ - bmi 711690 <__bss_end__@@Base+0x693fa8> │ │ │ │ + blle ffde8630 <__bss_end__@@Base+0xffd6af40> │ │ │ │ + bmi 711690 <__bss_end__@@Base+0x693fa0> │ │ │ │ andls r4, ip, #2046820352 @ 0x7a000000 │ │ │ │ @ instruction: 0xf7efe77f │ │ │ │ svclt 0x0000eaf6 │ │ │ │ andeq r7, r4, r4, lsr #22 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r7, r4, ip, lsl fp │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r3, r6, rrx │ │ │ │ - andeq r8, r5, r0, lsl #15 │ │ │ │ - ldrdeq r3, [r6], -sl │ │ │ │ + andeq r8, r5, r4, lsl #15 │ │ │ │ + andeq r3, r6, r2, ror #19 │ │ │ │ andeq r0, r3, r2, lsr #32 │ │ │ │ andeq r0, r3, sl, lsl r0 │ │ │ │ - andeq r3, r6, r4, lsl #19 │ │ │ │ - strdeq r3, [r6], -ip │ │ │ │ + andeq r3, r6, ip, lsl #19 │ │ │ │ + andeq r3, r6, r4, lsl #18 │ │ │ │ andeq pc, r2, sl, asr pc @ │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - strdeq r8, [r5], -r6 │ │ │ │ + strdeq r8, [r5], -sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ muleq r4, r0, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - andeq r8, r5, r2, ror #9 │ │ │ │ + andeq r8, r5, r6, ror #9 │ │ │ │ @ instruction: 0x0002fdb6 │ │ │ │ - andeq r3, r6, sl, lsr #14 │ │ │ │ + andeq r3, r6, r2, lsr r7 │ │ │ │ andeq lr, r2, r0, lsl #14 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addlt r4, pc, r6, asr lr @ │ │ │ │ strcs r4, [r0], #-2646 @ 0xfffff5aa │ │ │ │ @@ -16549,30 +16549,30 @@ │ │ │ │ strbmi r6, [r3], -r2, lsr #27 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ @ instruction: 0xf7ef4621 │ │ │ │ cdpvs 12, 6, cr14, cr1, cr0, {1} │ │ │ │ eorsle r2, r3, r0, lsl #18 │ │ │ │ andseq pc, r4, r4, lsl #2 │ │ │ │ stmia lr!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blls 2720a4 <__bss_end__@@Base+0x1f49bc> │ │ │ │ + blls 2720a4 <__bss_end__@@Base+0x1f49b4> │ │ │ │ bcc 20124 │ │ │ │ rsbsne pc, r4, r4, lsl #17 │ │ │ │ svclt 0x0018440b │ │ │ │ stmdals ip, {r0, r9, sp} │ │ │ │ @ instruction: 0xf8844639 │ │ │ │ andcs r2, r2, #93 @ 0x5d │ │ │ │ @ instruction: 0xf7fe9309 │ │ │ │ @ instruction: 0x4604fd59 │ │ │ │ @ instruction: 0xd1bb2800 │ │ │ │ stmdbge ip, {r0, r1, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ movwls r5, #30955 @ 0x78eb │ │ │ │ @ instruction: 0xf7ef4618 │ │ │ │ and lr, r2, r4, asr #16 │ │ │ │ stmiapl fp!, {r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 731db8 <__bss_end__@@Base+0x6b46d0> │ │ │ │ + bmi 731db8 <__bss_end__@@Base+0x6b46c8> │ │ │ │ ldrbtmi r4, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, pc, r3, lsl r1 @ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ stmiapl fp!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ @@ -16595,23 +16595,23 @@ │ │ │ │ andeq r1, r3, lr, lsr #22 │ │ │ │ @ instruction: 0xffffbe81 │ │ │ │ andeq r0, r0, ip, asr #17 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r7, r4, lr, asr r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - andeq r3, r6, sl, asr #10 │ │ │ │ + andeq r3, r6, r2, asr r5 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r9, r9, asr #28 │ │ │ │ ldrbtmi r4, [lr], #-2633 @ 0xfffff5b7 │ │ │ │ mcrrmi 13, 4, r4, sl, cr9 │ │ │ │ - blmi 12a8fe8 <__bss_end__@@Base+0x122b900> │ │ │ │ + blmi 12a8fe8 <__bss_end__@@Base+0x122b8f8> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdbpl r8!, {r0, r9, sl, lr} │ │ │ │ stmiapl r8!, {r0, r1, ip, pc}^ │ │ │ │ stmdage r6, {r0, ip, pc} │ │ │ │ stmdami r4, {ip, pc}^ │ │ │ │ @@ -16628,18 +16628,18 @@ │ │ │ │ @ instruction: 0xf06f77d4 │ │ │ │ ldrtmi r0, [r9], -r1 │ │ │ │ stc2l 0, cr15, [r2, #44]! @ 0x2c │ │ │ │ @ instruction: 0xf06f4639 │ │ │ │ @ instruction: 0xf00b0002 │ │ │ │ @ instruction: 0x4639fddd │ │ │ │ @ instruction: 0xf00b2001 │ │ │ │ - blmi d975bc <__bss_end__@@Base+0xd19ed4> │ │ │ │ + blmi d975bc <__bss_end__@@Base+0xd19ecc> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ - blcs 124420 <__bss_end__@@Base+0xa6d38> │ │ │ │ - blmi d0bf0c <__bss_end__@@Base+0xc8e824> │ │ │ │ + blcs 124420 <__bss_end__@@Base+0xa6d30> │ │ │ │ + blmi d0bf0c <__bss_end__@@Base+0xc8e81c> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ blcs 2448c │ │ │ │ stclvs 13, cr13, [r0, #-12]! │ │ │ │ @ instruction: 0xf01f2100 │ │ │ │ @ instruction: 0xf104fdaf │ │ │ │ @ instruction: 0xf7ef0014 │ │ │ │ stmiavs r2!, {r2, r3, r4, r5, fp, sp, lr, pc}^ │ │ │ │ @@ -16655,54 +16655,54 @@ │ │ │ │ @ instruction: 0xf7ef6e60 │ │ │ │ vstmdbvs r0!, {s29-s152} │ │ │ │ sbcle r2, r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf00b4641 │ │ │ │ strb pc, [lr, r9, lsr #27] @ │ │ │ │ @ instruction: 0x3098f8d4 │ │ │ │ bicsle r2, r0, r2, lsl #22 │ │ │ │ - beq 493640 <__bss_end__@@Base+0x415f58> │ │ │ │ - bne 153990 <__bss_end__@@Base+0xd62a8> │ │ │ │ + beq 493640 <__bss_end__@@Base+0x415f50> │ │ │ │ + bne 153990 <__bss_end__@@Base+0xd62a0> │ │ │ │ cdp 14, 11, cr6, cr0, cr0, {3} │ │ │ │ @ instruction: 0xf7ef0a60 │ │ │ │ strb lr, [r6, r4, lsr #19] │ │ │ │ @ instruction: 0xf7f79806 │ │ │ │ - blmi 5d6bd0 <__bss_end__@@Base+0x5594e8> │ │ │ │ + blmi 5d6bd0 <__bss_end__@@Base+0x5594e0> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2ea738 <__bss_end__@@Base+0x26d050> │ │ │ │ + blmi 2ea738 <__bss_end__@@Base+0x26d048> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1f1f54 <__bss_end__@@Base+0x17486c> │ │ │ │ + blls 1f1f54 <__bss_end__@@Base+0x174864> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ - blmi 438ebc <__bss_end__@@Base+0x3bb7d4> │ │ │ │ + blmi 438ebc <__bss_end__@@Base+0x3bb7cc> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7efe7ee │ │ │ │ svclt 0x0000e956 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r7, r4, lr, asr #11 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r7, r4, r8, asr #11 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq pc, r2, r2, ror #22 │ │ │ │ - muleq r6, r8, r4 │ │ │ │ - muleq r6, r6, r4 │ │ │ │ - andeq r3, r6, ip, ror #8 │ │ │ │ - andeq r3, r6, r0, ror #8 │ │ │ │ + andeq r3, r6, r0, lsr #9 │ │ │ │ + muleq r6, lr, r4 │ │ │ │ + andeq r3, r6, r4, ror r4 │ │ │ │ + andeq r3, r6, r8, ror #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r7, [r4], -r4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6f148 <__bss_end__@@Base+0xfeaf1a60> │ │ │ │ + bl feb6f148 <__bss_end__@@Base+0xfeaf1a58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi b5be70 <__bss_end__@@Base+0xade788> │ │ │ │ - bmi b84184 <__bss_end__@@Base+0xb06a9c> │ │ │ │ + blmi b5be70 <__bss_end__@@Base+0xade780> │ │ │ │ + bmi b84184 <__bss_end__@@Base+0xb06a94> │ │ │ │ stcmi 4, cr4, [sp], #-492 @ 0xfffffe14 │ │ │ │ movwvc pc, #1283 @ 0x503 @ │ │ │ │ - blmi b3cb88 <__bss_end__@@Base+0xabf4a0> │ │ │ │ + blmi b3cb88 <__bss_end__@@Base+0xabf498> │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ ldrbtmi ip, [ip], #-176 @ 0xffffff50 │ │ │ │ ldrd pc, [ip], pc @ │ │ │ │ @ instruction: 0x460a58d3 │ │ │ │ ldmdavs fp, {r0, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ @ instruction: 0xf8540300 │ │ │ │ @@ -16723,28 +16723,28 @@ │ │ │ │ stmdbls sl, {r0, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs fp, {r4, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, sl, r1, lsl #4 │ │ │ │ tstlt r3, fp, lsl #16 │ │ │ │ andcc r6, r1, #5898240 @ 0x5a0000 │ │ │ │ @ instruction: 0xf7fe605a │ │ │ │ - blmi 5970c0 <__bss_end__@@Base+0x5199d8> │ │ │ │ + blmi 5970c0 <__bss_end__@@Base+0x5199d0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 36a82c <__bss_end__@@Base+0x2ed144> │ │ │ │ + blmi 36a82c <__bss_end__@@Base+0x2ed13c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2f204c <__bss_end__@@Base+0x274964> │ │ │ │ + blls 2f204c <__bss_end__@@Base+0x27495c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ ldclt 0, cr11, [r0, #-48] @ 0xffffffd0 │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ @ instruction: 0xf00b9809 │ │ │ │ strb pc, [r8, sp, lsr #29]! @ │ │ │ │ ldm r6, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r3, r6, r0, ror r3 │ │ │ │ + andeq r3, r6, r8, ror r3 │ │ │ │ andeq r7, r4, r8, asr r4 │ │ │ │ andeq r7, r4, r2, asr r4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ @@ -16756,15 +16756,15 @@ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 15, cr15, cr0, cr12, {6} │ │ │ │ mcrmi 0, 2, fp, cr13, cr11, {5} │ │ │ │ mcrrmi 2, 2, r2, sp, cr8 │ │ │ │ stclmi 4, cr4, [sp, #-504] @ 0xfffffe08 │ │ │ │ ldrbtmi r9, [ip], #-525 @ 0xfffffdf3 │ │ │ │ - blmi 136a988 <__bss_end__@@Base+0x12ed2a0> │ │ │ │ + blmi 136a988 <__bss_end__@@Base+0x12ed298> │ │ │ │ @ instruction: 0x260058b2 │ │ │ │ eorsls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r9, [sl], -lr, lsl #12 │ │ │ │ stmdbpl r0!, {r0, r9, sl, lr}^ │ │ │ │ stmiapl r3!, {r1, r2, r3, r8, sl, fp, sp, pc}^ │ │ │ │ stmdami r7, {r3, ip, pc}^ │ │ │ │ @@ -16780,33 +16780,33 @@ │ │ │ │ stmdami r1, {ip, pc}^ │ │ │ │ @ instruction: 0xf7ef4478 │ │ │ │ stmdacs r2, {r2, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d007 │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals ip, {r0, r1, r4, ip, lr, pc} │ │ │ │ stc2l 7, cr15, [r2], #1016 @ 0x3f8 │ │ │ │ - blmi f06718 <__bss_end__@@Base+0xe89030> │ │ │ │ + blmi f06718 <__bss_end__@@Base+0xe89028> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi caa9a8 <__bss_end__@@Base+0xc2d2c0> │ │ │ │ + blmi caa9a8 <__bss_end__@@Base+0xc2d2b8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e72130 <__bss_end__@@Base+0xdf4a48> │ │ │ │ + blls e72130 <__bss_end__@@Base+0xdf4a40> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r3, r0, lsl #6 │ │ │ │ pop {r0, r1, r3, r4, r5, ip, sp, pc} │ │ │ │ - blmi d7c098 <__bss_end__@@Base+0xcfe9b0> │ │ │ │ + blmi d7c098 <__bss_end__@@Base+0xcfe9a8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmib sp, {r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strls r7, [fp], #-2061 @ 0xfffff7f3 │ │ │ │ strbmi r4, [r4], -r3, lsl #13 │ │ │ │ stmdbge pc, {r0, r9, sp} @ │ │ │ │ @ instruction: 0x960f4658 │ │ │ │ - blx 1f560ee <__bss_end__@@Base+0x1ed8a06> │ │ │ │ + blx 1f560ee <__bss_end__@@Base+0x1ed89fe> │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d8d03c │ │ │ │ - bge 4182a0 <__bss_end__@@Base+0x39abb8> │ │ │ │ + bge 4182a0 <__bss_end__@@Base+0x39abb0> │ │ │ │ @ instruction: 0x46c12115 │ │ │ │ svc 0x0002f7ee │ │ │ │ @ instruction: 0xf10d9b10 │ │ │ │ ldrmi r0, [r8], -r0, asr #16 │ │ │ │ svccs 0x0000b1d3 │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ svclt 0x00c82b00 │ │ │ │ @@ -16849,15 +16849,15 @@ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0048f8cc │ │ │ │ adclt r4, r5, r7, ror fp │ │ │ │ ldrbtmi sl, [fp], #-3846 @ 0xfffff0fa │ │ │ │ - bmi 1da11cc <__bss_end__@@Base+0x1d23ae4> │ │ │ │ + bmi 1da11cc <__bss_end__@@Base+0x1d23adc> │ │ │ │ ldreq pc, [r6, #-111] @ 0xffffff91 │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, r8, sp, lr} │ │ │ │ rscsvs r4, sp, r4, ror ip │ │ │ │ subseq r4, fp, ip, ror r4 │ │ │ │ cdpmi 3, 7, cr3, cr3, cr7, {0} │ │ │ │ vld2.32 {d5-d6}, [r3 :128], r2 │ │ │ │ @ instruction: 0xf024647f │ │ │ │ @@ -16867,15 +16867,15 @@ │ │ │ │ streq lr, [r4], #-2989 @ 0xfffff453 │ │ │ │ adcmi r4, r2, #111149056 @ 0x6a00000 │ │ │ │ @ instruction: 0xf5add006 │ │ │ │ strbtmi r5, [sl], -r0, lsl #27 │ │ │ │ @ instruction: 0xf8cd42a2 │ │ │ │ ldrshle r0, [r8, #252]! @ 0xfc │ │ │ │ ldrbtvc pc, [r8], #1600 @ 0x640 @ │ │ │ │ - bl feb68284 <__bss_end__@@Base+0xfeaeab9c> │ │ │ │ + bl feb68284 <__bss_end__@@Base+0xfeaeab94> │ │ │ │ stccs 13, cr0, [r0], {4} │ │ │ │ adchi pc, lr, r0, asr #32 │ │ │ │ strmi r4, [sl], -r4, ror #26 │ │ │ │ strmi r4, [r1], -r4, ror #22 │ │ │ │ @ instruction: 0xf10d4c64 │ │ │ │ ldmdbpl r0!, {r3, r4, r9, fp}^ │ │ │ │ ldrshtvs r5, [fp], #-131 @ 0xffffff7d │ │ │ │ @@ -16904,40 +16904,40 @@ │ │ │ │ teqvs ip, r4, lsr r3 │ │ │ │ ands r6, fp, fp, ror r0 │ │ │ │ tstle r0, r2, lsl #22 │ │ │ │ @ instruction: 0xf8d96978 │ │ │ │ rsbsvs r3, fp, #100 @ 0x64 │ │ │ │ rsble r2, r8, r0, lsl #16 │ │ │ │ msreq CPSR_, r7, lsl #2 │ │ │ │ - blx ffcd42d6 <__bss_end__@@Base+0xffc56bee> │ │ │ │ + blx ffcd42d6 <__bss_end__@@Base+0xffc56be6> │ │ │ │ @ instruction: 0x46056879 │ │ │ │ @ instruction: 0xf8d92201 │ │ │ │ @ instruction: 0xf01e0054 │ │ │ │ @ instruction: 0xf107fc09 │ │ │ │ @ instruction: 0x46280130 │ │ │ │ - blx 8542ee <__bss_end__@@Base+0x7d6c06> │ │ │ │ + blx 8542ee <__bss_end__@@Base+0x7d6bfe> │ │ │ │ ldrdls pc, [ip], -r7 │ │ │ │ teqvs ip, r1, lsl #8 │ │ │ │ andcs r4, r0, #72, 12 @ 0x4800000 │ │ │ │ tstpeq r0, r7, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - blx fe3562cc <__bss_end__@@Base+0xfe2d8be4> │ │ │ │ + blx fe3562cc <__bss_end__@@Base+0xfe2d8bdc> │ │ │ │ @ instruction: 0xb3b84681 │ │ │ │ ldrsbcc pc, [r4], #-137 @ 0xffffff77 @ │ │ │ │ @ instruction: 0xf003693c │ │ │ │ blcs 58ef0 │ │ │ │ @ instruction: 0xf8d9d1d4 │ │ │ │ blcs 644ec │ │ │ │ @ instruction: 0xf81ad0e3 │ │ │ │ blcs 24304 │ │ │ │ @ instruction: 0xf8d9d1df │ │ │ │ @ instruction: 0xf1070068 │ │ │ │ tstcs r5, ip, lsl r2 │ │ │ │ cdp 7, 0, cr15, cr4, cr14, {7} │ │ │ │ ldrdcc pc, [r0], r9 │ │ │ │ - blcs b28ec <__bss_end__@@Base+0x35204> │ │ │ │ + blcs b28ec <__bss_end__@@Base+0x351fc> │ │ │ │ stmdacs r0, {r0, r3, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf107d041 │ │ │ │ @ instruction: 0xf00b0118 │ │ │ │ @ instruction: 0x4605fd1f │ │ │ │ ldrdeq pc, [r8], -r9 │ │ │ │ stcl 7, cr15, [r8], {238} @ 0xee │ │ │ │ msreq CPSR_f, r7, lsl #2 │ │ │ │ @@ -16946,137 +16946,137 @@ │ │ │ │ eorseq pc, r4, #-1073741823 @ 0xc0000001 │ │ │ │ ldrdeq pc, [r8], -r9 │ │ │ │ @ instruction: 0xf7ee2114 │ │ │ │ adcne lr, fp, r8, ror #27 │ │ │ │ @ instruction: 0xf80a2201 │ │ │ │ ldr r2, [r6, r3]! │ │ │ │ ldmpl r3!, {r0, r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 7f23b0 <__bss_end__@@Base+0x774cc8> │ │ │ │ + bmi 7f23b0 <__bss_end__@@Base+0x774cc0> │ │ │ │ ldrbtmi r4, [sl], #-2836 @ 0xfffff4ec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, ror pc │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x377cd11c │ │ │ │ pop {r0, r2, r3, r4, r5, r7, r9, sl, lr} │ │ │ │ - blmi 67c32c <__bss_end__@@Base+0x5fec44> │ │ │ │ + blmi 67c32c <__bss_end__@@Base+0x5fec3c> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8d9e7ed │ │ │ │ ldr r0, [r3, r4] │ │ │ │ - bl 36738c <__bss_end__@@Base+0x2e9ca4> │ │ │ │ + bl 36738c <__bss_end__@@Base+0x2e9c9c> │ │ │ │ andsvs r0, r8, r4, lsl #6 │ │ │ │ @ instruction: 0xb128e74c │ │ │ │ tstpeq r8, r7, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stc2 0, cr15, [r2], {11} │ │ │ │ strb r4, [r5, r5, lsl #12] │ │ │ │ ldrdeq pc, [r4], -r9 │ │ │ │ @ instruction: 0xf8d9e7f6 │ │ │ │ ldr r0, [sl, r4]! │ │ │ │ svc 0x0008f7ee │ │ │ │ - andeq r7, r5, r2, lsr #29 │ │ │ │ + andeq r7, r5, r6, lsr #29 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r7, r4, r0, ror #3 │ │ │ │ andeq r7, r4, lr, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq pc, r2, ip, asr #14 │ │ │ │ - strdeq r7, [r5], -sl │ │ │ │ + strdeq r7, [r5], -lr │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r7, r4, r6, rrx │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ @ instruction: 0xb08d4dbc │ │ │ │ ldrbtmi r4, [sp], #-2748 @ 0xfffff544 │ │ │ │ ldcmi 14, cr4, [sp], #752 @ 0x2f0 │ │ │ │ - blmi fef695ec <__bss_end__@@Base+0xfeeebf04> │ │ │ │ + blmi fef695ec <__bss_end__@@Base+0xfeeebefc> │ │ │ │ ldmdavs r2, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ ldmdbpl r0!, {r0, r9, sl, lr} │ │ │ │ ldmpl r0!, {r0, r1, ip, pc}^ │ │ │ │ stmdage sl, {r0, ip, pc} │ │ │ │ ldmmi r7!, {ip, pc} │ │ │ │ ldrbtmi r9, [r8], #-2819 @ 0xfffff4fd │ │ │ │ - b ff6563d4 <__bss_end__@@Base+0xff5d8cec> │ │ │ │ + b ff6563d4 <__bss_end__@@Base+0xff5d8ce4> │ │ │ │ @ instruction: 0xf0002802 │ │ │ │ @ instruction: 0xf02080e2 │ │ │ │ stmdacs r1, {r1} │ │ │ │ sbchi pc, sp, r0 │ │ │ │ ldrtmi r9, [r1], sl, lsl #16 │ │ │ │ stc2l 0, cr15, [r8, #-116]! @ 0xffffff8c │ │ │ │ andls r4, sl, pc, lsr #23 │ │ │ │ @ instruction: 0xf8df2001 │ │ │ │ @ instruction: 0xf8dfa2bc │ │ │ │ ldmpl r7!, {r2, r3, r4, r5, r7, r9, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [fp], #1274 @ 0x4fa │ │ │ │ @ instruction: 0xf8d7463e │ │ │ │ @ instruction: 0xf00e4148 │ │ │ │ - bmi feb17de4 <__bss_end__@@Base+0xfea9a6fc> │ │ │ │ + bmi feb17de4 <__bss_end__@@Base+0xfea9a6f4> │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ strcs lr, [r4], #-2509 @ 0xfffff633 │ │ │ │ - blcs d053c <__bss_end__@@Base+0x52e54> │ │ │ │ - blmi fea4c924 <__bss_end__@@Base+0xfe9cf23c> │ │ │ │ + blcs d053c <__bss_end__@@Base+0x52e4c> │ │ │ │ + blmi fea4c924 <__bss_end__@@Base+0xfe9cf234> │ │ │ │ ldrbtmi r6, [fp], #-3434 @ 0xfffff296 │ │ │ │ stmiaeq r2!, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ ldrdne pc, [r4, r3]! │ │ │ │ eorcs pc, r8, r1, asr r8 @ │ │ │ │ - bmi fe94515c <__bss_end__@@Base+0xfe8c7a74> │ │ │ │ + bmi fe94515c <__bss_end__@@Base+0xfe8c7a6c> │ │ │ │ @ instruction: 0xf8412000 │ │ │ │ svcvs 0x00a80028 │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ ldmdbvs r2, {r0, r1, r8, r9, ip, pc} │ │ │ │ mcrvs 7, 3, r4, cr8, cr0, {4} │ │ │ │ stc 7, cr15, [r4, #-952]! @ 0xfffffc48 │ │ │ │ rsbeq pc, r8, r5, lsl #2 │ │ │ │ ldmdb r2, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ee68a8 │ │ │ │ - bmi fe713e4c <__bss_end__@@Base+0xfe696764> │ │ │ │ + bmi fe713e4c <__bss_end__@@Base+0xfe69675c> │ │ │ │ @ instruction: 0xf8594628 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf7f64790 │ │ │ │ ldmibvs r2!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrmi r9, [r0, #2819] @ 0xb03 │ │ │ │ adchi pc, r3, r0 │ │ │ │ andseq pc, r9, pc, rrx │ │ │ │ - blx ffa564b2 <__bss_end__@@Base+0xff9d8dca> │ │ │ │ + blx ffa564b2 <__bss_end__@@Base+0xff9d8dc2> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdbvs r3!, {r0, r4, r5, r6, r7, pc} │ │ │ │ ldrhtle r4, [r7], #-43 @ 0xffffffd5 │ │ │ │ movwcc r9, #6921 @ 0x1b09 │ │ │ │ andcs r9, r0, #655360 @ 0xa0000 │ │ │ │ movwls sl, #39177 @ 0x9909 │ │ │ │ @ instruction: 0xf98af7fe │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ addhi pc, r5, r0 │ │ │ │ @ instruction: 0xf1176d6f │ │ │ │ svclt 0x00180f12 │ │ │ │ svclt 0x000c2f01 │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ stmdavs r9!, {r1, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ - blmi fe18499c <__bss_end__@@Base+0xfe1072b4> │ │ │ │ + blmi fe18499c <__bss_end__@@Base+0xfe1072ac> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf7ef019c │ │ │ │ stmdavs r9!, {r1, r5, r6, fp, sp, lr, pc}^ │ │ │ │ - blmi fe0c49cc <__bss_end__@@Base+0xfe0472e4> │ │ │ │ + blmi fe0c49cc <__bss_end__@@Base+0xfe0472dc> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0x019cf8d3 │ │ │ │ ldmda r8, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbmi r6, [r2], -r9, lsr #27 │ │ │ │ @ instruction: 0xf7ee4628 │ │ │ │ ldrtmi lr, [r8], -r2, asr #24 │ │ │ │ - blx 2d459a <__bss_end__@@Base+0x256eb2> │ │ │ │ + blx 2d459a <__bss_end__@@Base+0x256eaa> │ │ │ │ movweq pc, #12295 @ 0x3007 @ │ │ │ │ orrsle r2, r6, r1, lsl #22 │ │ │ │ @ instruction: 0xf8db6d68 │ │ │ │ @ instruction: 0xf02021a0 │ │ │ │ - b 13d9144 <__bss_end__@@Base+0x135ba5c> │ │ │ │ + b 13d9144 <__bss_end__@@Base+0x135ba54> │ │ │ │ ldmne r1, {r5, r7, fp}^ │ │ │ │ eorcs pc, r8, r2, asr r8 @ │ │ │ │ adcsle r2, lr, r0, lsl #20 │ │ │ │ stmdacs r0, {r3, r5, r8, r9, sl, fp, sp, lr} │ │ │ │ adchi pc, r2, r0, asr #32 │ │ │ │ andvs r2, sl, r0, lsl #4 │ │ │ │ ldrdne pc, [r0], r5 │ │ │ │ @@ -17094,61 +17094,61 @@ │ │ │ │ andsvs r4, r1, r7, ror #22 │ │ │ │ rsceq pc, r6, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf8594966 │ │ │ │ ldrbtmi r3, [r9], #-3 │ │ │ │ @ instruction: 0xf7ee601a │ │ │ │ @ instruction: 0xf105efce │ │ │ │ @ instruction: 0xf7ef0010 │ │ │ │ - blmi 16d27d8 <__bss_end__@@Base+0x16550f0> │ │ │ │ + blmi 16d27d8 <__bss_end__@@Base+0x16550e8> │ │ │ │ @ instruction: 0xf8594628 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - bls 12a40c <__bss_end__@@Base+0xacd24> │ │ │ │ + bls 12a40c <__bss_end__@@Base+0xacd1c> │ │ │ │ @ instruction: 0xf8c22301 │ │ │ │ ldmdbvs r3!, {r2, r4, r5, r6, r8, ip, sp} │ │ │ │ @ instruction: 0xd18742bb │ │ │ │ andseq pc, r2, pc, rrx │ │ │ │ ldc2l 0, cr15, [r2], #56 @ 0x38 │ │ │ │ - blmi 16923cc <__bss_end__@@Base+0x1614ce4> │ │ │ │ + blmi 16923cc <__bss_end__@@Base+0x1614cdc> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 112af2c <__bss_end__@@Base+0x10ad844> │ │ │ │ + blmi 112af2c <__bss_end__@@Base+0x10ad83c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2f263c <__bss_end__@@Base+0x274f54> │ │ │ │ + blls 2f263c <__bss_end__@@Base+0x274f4c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle sl, r0, lsl #6 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ - blmi 14fc5a4 <__bss_end__@@Base+0x147eebc> │ │ │ │ + blmi 14fc5a4 <__bss_end__@@Base+0x147eeb4> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdals r5, {r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldc2 0, cr15, [r4, #56] @ 0x38 │ │ │ │ @ instruction: 0xf8594b4f │ │ │ │ ldmdavs r8, {r0, r1, ip, sp} │ │ │ │ - bmi 13d2594 <__bss_end__@@Base+0x1354eac> │ │ │ │ + bmi 13d2594 <__bss_end__@@Base+0x1354ea4> │ │ │ │ ldmdavs r1, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdacs r0, {r3, r6, r9, sl, fp, ip} │ │ │ │ @ instruction: 0xf8d3dd0a │ │ │ │ - bl a0c9c <__bss_end__@@Base+0x235b4> │ │ │ │ + bl a0c9c <__bss_end__@@Base+0x235ac> │ │ │ │ @ instruction: 0xf8520281 │ │ │ │ tstlt fp, r4, lsl #26 │ │ │ │ tstlt fp, fp, lsl pc │ │ │ │ mvnsle r3, r1, lsl #16 │ │ │ │ @ instruction: 0xff8af7f6 │ │ │ │ - bmi 1192344 <__bss_end__@@Base+0x1114c5c> │ │ │ │ + bmi 1192344 <__bss_end__@@Base+0x1114c54> │ │ │ │ ldrbtmi r9, [sl], #-775 @ 0xfffffcf9 │ │ │ │ andls r6, r6, #11075584 @ 0xa90000 │ │ │ │ ldrdeq pc, [r0, r2]! │ │ │ │ movwls r6, #14339 @ 0x3803 │ │ │ │ @ instruction: 0xf7ee6e98 │ │ │ │ - bls 1d293c <__bss_end__@@Base+0x155254> │ │ │ │ + bls 1d293c <__bss_end__@@Base+0x15524c> │ │ │ │ andls r9, r3, #3072 @ 0xc00 │ │ │ │ ldrdne pc, [r0, r2]! │ │ │ │ stmdavs r8, {r3, r4, r7, r9, sl, sp, lr} │ │ │ │ @ instruction: 0x0119e9d0 │ │ │ │ stc 7, cr15, [r2, #-952] @ 0xfffffc48 │ │ │ │ @ instruction: 0xff1ef7f6 │ │ │ │ - bls f271c <__bss_end__@@Base+0x75034> │ │ │ │ + bls f271c <__bss_end__@@Base+0x7502c> │ │ │ │ strmi r9, [r8, #2823] @ 0xb07 │ │ │ │ @ instruction: 0xf8d2d19b │ │ │ │ ldrmi r2, [r3], #-416 @ 0xfffffe60 │ │ │ │ @ instruction: 0xf853e002 │ │ │ │ ldmdblt r2, {r2, r8, sl, fp, sp} │ │ │ │ stmdaeq r1, {r3, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ ldmvs r1!, {r0, r3, r4, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ @@ -17161,15 +17161,15 @@ │ │ │ │ str pc, [r2, r9, asr #24] │ │ │ │ @ instruction: 0xf00b9303 │ │ │ │ @ instruction: 0xf8dbfc99 │ │ │ │ andcs r1, r0, #160, 2 @ 0x28 │ │ │ │ strvs r9, [sl, -r3, lsl #22]! │ │ │ │ smmla r3, r9, r4, r4 │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ - blx ffc566a0 <__bss_end__@@Base+0xffbd8fb8> │ │ │ │ + blx ffc566a0 <__bss_end__@@Base+0xffbd8fb0> │ │ │ │ ldmvs r1!, {r5, r6, r8, ip, sp, pc}^ │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ tstpeq r3, r1 @ p-variant is OBSOLETE │ │ │ │ smlatbeq r2, r1, r1, pc @ │ │ │ │ @ instruction: 0xf181fab1 │ │ │ │ @ instruction: 0xf00e0949 │ │ │ │ ldrbt pc, [ip], sp, lsr #24 @ │ │ │ │ @@ -17181,45 +17181,45 @@ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r4, r8, asr #31 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq pc, r2, lr, lsl #11 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffb6ed │ │ │ │ - andeq r2, r6, r2, lsl #29 │ │ │ │ - andeq r2, r6, r2, ror lr │ │ │ │ - andeq r2, r6, r2, ror #28 │ │ │ │ + andeq r2, r6, sl, lsl #29 │ │ │ │ + andeq r2, r6, sl, ror lr │ │ │ │ + andeq r2, r6, sl, ror #28 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ - andeq r2, r6, ip, asr #27 │ │ │ │ - @ instruction: 0x00062dba │ │ │ │ - andeq r2, r6, r2, ror #26 │ │ │ │ + ldrdeq r2, [r6], -r4 │ │ │ │ + andeq r2, r6, r2, asr #27 │ │ │ │ + andeq r2, r6, sl, ror #26 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq pc, r2, r6, asr #3 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq pc, r2, sl, lsl r4 @ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r6, r4, ip, ror #27 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - andeq r7, r5, ip, ror #20 │ │ │ │ - muleq r6, lr, ip │ │ │ │ + andeq r7, r5, r0, ror sl │ │ │ │ + andeq r2, r6, r6, lsr #25 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, ip, lr, asr #20 │ │ │ │ vmlsge.f64 d4, d9, d14 │ │ │ │ mcrrmi 4, 7, r4, lr, cr10 │ │ │ │ ldrbtmi r4, [ip], #-3406 @ 0xfffff2b2 │ │ │ │ ldrbtmi r5, [sp], #-2259 @ 0xfffff72d │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ movwls r6, #47131 @ 0xb81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ movwvc pc, #1284 @ 0x504 @ │ │ │ │ - blmi 127d398 <__bss_end__@@Base+0x11ffcb0> │ │ │ │ + blmi 127d398 <__bss_end__@@Base+0x11ffca8> │ │ │ │ stmiapl fp!, {r0, r3, r6, fp, lr}^ │ │ │ │ stmdapl r8!, {r0, r1, r2, r8, r9, ip, pc} │ │ │ │ stmdami r8, {r2, ip, pc}^ │ │ │ │ stmdapl r8!, {r0, r1, r9, sl, ip, pc} │ │ │ │ stmdami r7, {r1, ip, pc}^ │ │ │ │ andls r5, r1, r8, lsr #16 │ │ │ │ andls sl, r0, sl, lsl #16 │ │ │ │ @@ -17250,90 +17250,90 @@ │ │ │ │ ldmdavs r2, {r3, r8, r9, ip, pc}^ │ │ │ │ strtvs r6, [r7], -r2, lsr #1 │ │ │ │ stmdbge r8, {r1, r9, sp} │ │ │ │ @ instruction: 0xf7fd4640 │ │ │ │ @ instruction: 0x4604fff5 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ stmiapl fp!, {r3, r5, r8, r9, fp, lr}^ │ │ │ │ - bmi a32870 <__bss_end__@@Base+0x9b5188> │ │ │ │ + bmi a32870 <__bss_end__@@Base+0x9b5180> │ │ │ │ ldrbtmi r4, [sl], #-2846 @ 0xfffff4e2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, ip, r0, lsr r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ stmiapl fp!, {r1, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ee6818 │ │ │ │ @ instruction: 0xf7fd4640 │ │ │ │ @ instruction: 0xf8d0fa2b │ │ │ │ svccs 0x00007150 │ │ │ │ movwcs sp, #198 @ 0xc6 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blls 25084c <__bss_end__@@Base+0x1d3164> │ │ │ │ + blls 25084c <__bss_end__@@Base+0x1d315c> │ │ │ │ andcs r3, r2, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf06fa908 │ │ │ │ movwls r0, #32769 @ 0x8001 │ │ │ │ mcr2 7, 7, pc, cr4, cr13, {7} @ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d4d0d4 │ │ │ │ adcsmi r3, fp, #80, 2 │ │ │ │ - blls 28d024 <__bss_end__@@Base+0x20f93c> │ │ │ │ + blls 28d024 <__bss_end__@@Base+0x20f934> │ │ │ │ tstlt r3, fp, asr r8 │ │ │ │ andcc r6, r1, #5898240 @ 0x5a0000 │ │ │ │ stmiavs r0!, {r1, r3, r4, r6, sp, lr} │ │ │ │ ldcl 7, cr15, [ip], #-952 @ 0xfffffc48 │ │ │ │ ldmdavs fp, {r0, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8c460a3 │ │ │ │ strb r8, [r0, r0, rrx]! │ │ │ │ ldc 7, cr15, [r4], {238} @ 0xee │ │ │ │ andeq r6, r4, r4, ror #24 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r2, r6, sl, ror #22 │ │ │ │ + andeq r2, r6, r2, ror fp │ │ │ │ andeq r6, r4, sl, asr ip │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq pc, r2, r6, ror #4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r6, r4, r6, lsr #23 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb6fac0 <__bss_end__@@Base+0xfeaf23d8> │ │ │ │ + bl feb6fac0 <__bss_end__@@Base+0xfeaf23d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ addlt lr, r6, r0, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2591 @ 0xa1f │ │ │ │ @ instruction: 0xf8df4c1f │ │ │ │ ldrbtmi ip, [ip], #-128 @ 0xffffff80 │ │ │ │ @ instruction: 0xf85e4b1f │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r4, lsl #16 │ │ │ │ - blls ea95c <__bss_end__@@Base+0x6d274> │ │ │ │ + blls ea95c <__bss_end__@@Base+0x6d26c> │ │ │ │ @ instruction: 0xf7ef4478 │ │ │ │ stmdacs r2, {r2, r5, r6, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00a │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals r4, {r0, r2, r4, ip, lr, pc} │ │ │ │ - blx 1c56908 <__bss_end__@@Base+0x1bd9220> │ │ │ │ + blx 1c56908 <__bss_end__@@Base+0x1bd9218> │ │ │ │ addne r9, r0, r4, lsl #16 │ │ │ │ mcr2 7, 0, pc, cr12, cr6, {7} @ │ │ │ │ stmiapl r3!, {r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 432984 <__bss_end__@@Base+0x3b529c> │ │ │ │ + bmi 432984 <__bss_end__@@Base+0x3b5294> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r5, lsl #2 │ │ │ │ - blmi 307d7c <__bss_end__@@Base+0x28a694> │ │ │ │ + blmi 307d7c <__bss_end__@@Base+0x28a68c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7eee7ef │ │ │ │ svclt 0x0000ec36 │ │ │ │ andeq r6, r4, sl, ror #21 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r4, r2, ror #21 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ @@ -17345,15 +17345,15 @@ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, sl, r9, lsr lr │ │ │ │ ldrbtmi r4, [lr], #-2617 @ 0xfffff5c7 │ │ │ │ ldcmi 13, cr4, [sl], #-228 @ 0xffffff1c │ │ │ │ - blmi ea9b80 <__bss_end__@@Base+0xe2c498> │ │ │ │ + blmi ea9b80 <__bss_end__@@Base+0xe2c490> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdbpl r8!, {r0, r9, sl, lr} │ │ │ │ andls r5, r3, fp, ror #17 │ │ │ │ movwls r4, #22581 @ 0x5835 │ │ │ │ movwls sl, #11015 @ 0x2b07 │ │ │ │ @@ -17365,15 +17365,15 @@ │ │ │ │ @ instruction: 0xf020d02d │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals r8, {r0, r3, r4, r5, ip, lr, pc} │ │ │ │ eorsle r2, sl, r1, lsl #16 │ │ │ │ svcge 0x00062600 │ │ │ │ ands r9, r8, r6, lsl #12 │ │ │ │ @ instruction: 0xf7ee68a0 │ │ │ │ - blls 212f94 <__bss_end__@@Base+0x1958ac> │ │ │ │ + blls 212f94 <__bss_end__@@Base+0x1958a4> │ │ │ │ ldrdhi pc, [r8], -r4 │ │ │ │ andcs r4, r3, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf7ee6858 │ │ │ │ andcs lr, r8, #161792 @ 0x27800 │ │ │ │ tstcs r2, r3, lsl #12 │ │ │ │ strls r4, [r0], -r0, asr #12 │ │ │ │ cdp 7, 11, cr15, cr6, cr13, {7} │ │ │ │ @@ -17381,44 +17381,44 @@ │ │ │ │ ldrmi r2, [r3], #-513 @ 0xfffffdff │ │ │ │ subscs pc, ip, r4, lsl #17 │ │ │ │ andcs r9, r0, #402653184 @ 0x18000000 │ │ │ │ @ instruction: 0xf7fd4639 │ │ │ │ strmi pc, [r4], -pc, ror #29 │ │ │ │ bicsle r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0xf7f69808 │ │ │ │ - blmi 698090 <__bss_end__@@Base+0x61a9a8> │ │ │ │ + blmi 698090 <__bss_end__@@Base+0x61a9a0> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 46b284 <__bss_end__@@Base+0x3edb9c> │ │ │ │ + blmi 46b284 <__bss_end__@@Base+0x3edb94> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 272a94 <__bss_end__@@Base+0x1f53ac> │ │ │ │ + blls 272a94 <__bss_end__@@Base+0x1f53a4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r4, r0, lsl #6 │ │ │ │ pop {r1, r3, ip, sp, pc} │ │ │ │ - blmi 4f91fc <__bss_end__@@Base+0x47bb14> │ │ │ │ + blmi 4f91fc <__bss_end__@@Base+0x47bb0c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ ldcmi 7, cr14, [r2], {238} @ 0xee │ │ │ │ - blls 1e1254 <__bss_end__@@Base+0x163b6c> │ │ │ │ + blls 1e1254 <__bss_end__@@Base+0x163b64> │ │ │ │ ldmdavs r8, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrdne pc, [ip, #132]! @ 0x84 │ │ │ │ - bl 1a56a0c <__bss_end__@@Base+0x19d9324> │ │ │ │ + bl 1a56a0c <__bss_end__@@Base+0x19d931c> │ │ │ │ stmdals r8, {r0, r1, r9, sl, lr} │ │ │ │ mvncc pc, r4, asr #17 │ │ │ │ @ instruction: 0xf7eee7b6 │ │ │ │ svclt 0x0000eba8 │ │ │ │ andeq r6, r4, r6, lsr sl │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r4, r0, lsr sl │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, ror fp │ │ │ │ andeq pc, r2, r8, asr r0 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r4, r4, r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - andeq r2, r6, ip, ror r8 │ │ │ │ + andeq r2, r6, r4, lsl #17 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r5, r5, lsr #18 │ │ │ │ strmi r4, [r6], -r5, lsr #22 │ │ │ │ @ instruction: 0x46154479 │ │ │ │ @@ -17432,47 +17432,47 @@ │ │ │ │ strtmi r9, [fp], -r8 │ │ │ │ tstcs r0, r5, lsr #2 │ │ │ │ @ instruction: 0xf7ee4628 │ │ │ │ strmi lr, [r3], -r8, asr #25 │ │ │ │ tstcs r2, r8, lsl #4 │ │ │ │ @ instruction: 0xf8cd4648 │ │ │ │ @ instruction: 0xf7ed8000 │ │ │ │ - blls d43e8 <__bss_end__@@Base+0x56d00> │ │ │ │ + blls d43e8 <__bss_end__@@Base+0x56cf8> │ │ │ │ @ instruction: 0xf8842201 │ │ │ │ ldrmi r2, [r3], #-92 @ 0xffffffa4 │ │ │ │ ldrtmi r2, [r9], -r0, lsl #4 │ │ │ │ movwls r4, #9776 @ 0x2630 │ │ │ │ mrc2 7, 3, pc, cr8, cr13, {7} │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ - bmi 40d288 <__bss_end__@@Base+0x38fba0> │ │ │ │ + bmi 40d288 <__bss_end__@@Base+0x38fb98> │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrtmi sp, [r0], -lr, lsl #2 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f643f0 │ │ │ │ stcmi 13, cr11, [r8], {25} │ │ │ │ @ instruction: 0xf8d4447c │ │ │ │ @ instruction: 0xf7ee01ec │ │ │ │ @ instruction: 0xf8c4eacc │ │ │ │ strb r5, [r4, ip, ror #3] │ │ │ │ - bl f56af0 <__bss_end__@@Base+0xed9408> │ │ │ │ + bl f56af0 <__bss_end__@@Base+0xed9400> │ │ │ │ andeq r6, r4, r0, lsl r9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0x000468b2 │ │ │ │ - andeq r2, r6, r0, lsr #15 │ │ │ │ + andeq r2, r6, r8, lsr #15 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, ip, ip, lsr #28 │ │ │ │ strcs r4, [r1, #-2604] @ 0xfffff5d4 │ │ │ │ stcmi 4, cr4, [ip], #-504 @ 0xfffffe08 │ │ │ │ - blmi b3df8c <__bss_end__@@Base+0xac08a4> │ │ │ │ + blmi b3df8c <__bss_end__@@Base+0xac089c> │ │ │ │ ldmpl r2!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r0, r3, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdami r8!, {r0, r9, sl, lr} │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ andls r5, r4, r0, lsr #16 │ │ │ │ @@ -17486,34 +17486,34 @@ │ │ │ │ andsle r2, sp, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r4, r9, r8, lsr #5 │ │ │ │ stmdbls r9, {r4, r5, r9, sl, lr} │ │ │ │ svcge 0x000a9e08 │ │ │ │ @ instruction: 0xffa2f00f │ │ │ │ strmi r2, [r0], r0, lsl #6 │ │ │ │ - blls 2d0bd4 <__bss_end__@@Base+0x2534ec> │ │ │ │ + blls 2d0bd4 <__bss_end__@@Base+0x2534e4> │ │ │ │ rsbshi pc, r4, r0, lsl #17 │ │ │ │ @ instruction: 0xf8803301 │ │ │ │ andcs r5, r1, #92 @ 0x5c │ │ │ │ @ instruction: 0x46304639 │ │ │ │ @ instruction: 0xf7fd930a │ │ │ │ stmdacs r0, {r0, r1, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4630d1f1 │ │ │ │ ldc2 7, cr15, [sl], #984 @ 0x3d8 │ │ │ │ stmiapl r3!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4b2c48 <__bss_end__@@Base+0x435560> │ │ │ │ + bmi 4b2c48 <__bss_end__@@Base+0x435558> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, ip, r6, lsl #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ stmiapl r3!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ee6818 │ │ │ │ - b ff4d6bc4 <__bss_end__@@Base+0xff4594dc> │ │ │ │ + b ff4d6bc4 <__bss_end__@@Base+0xff4594d4> │ │ │ │ andeq r6, r4, r8, asr r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r4, r0, asr r8 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq lr, r2, ip, lsl #29 │ │ │ │ @@ -17524,15 +17524,15 @@ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, ip, ip, lsr #28 │ │ │ │ strcs r4, [r1, #-2604] @ 0xfffff5d4 │ │ │ │ stcmi 4, cr4, [ip], #-504 @ 0xfffffe08 │ │ │ │ - blmi b3e07c <__bss_end__@@Base+0xac0994> │ │ │ │ + blmi b3e07c <__bss_end__@@Base+0xac098c> │ │ │ │ ldmpl r2!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r0, r3, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdami r8!, {r0, r9, sl, lr} │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ andls r5, r4, r0, lsr #16 │ │ │ │ @@ -17546,54 +17546,54 @@ │ │ │ │ andsle r2, sp, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r4, r9, r8, lsr #5 │ │ │ │ stmdbls r9, {r4, r5, r9, sl, lr} │ │ │ │ svcge 0x000a9e08 │ │ │ │ @ instruction: 0xff2af00f │ │ │ │ strmi r2, [r0], r0, lsl #6 │ │ │ │ - blls 2d0cc4 <__bss_end__@@Base+0x2535dc> │ │ │ │ + blls 2d0cc4 <__bss_end__@@Base+0x2535d4> │ │ │ │ addshi pc, r0, r0, lsl #17 │ │ │ │ @ instruction: 0xf8803301 │ │ │ │ andcs r5, r2, #92 @ 0x5c │ │ │ │ @ instruction: 0x46304639 │ │ │ │ @ instruction: 0xf7fd930a │ │ │ │ stmdacs r0, {r0, r1, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4630d1f1 │ │ │ │ mcrr2 7, 15, pc, r2, cr6 @ │ │ │ │ stmiapl r3!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4b2d38 <__bss_end__@@Base+0x435650> │ │ │ │ + bmi 4b2d38 <__bss_end__@@Base+0x435648> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, ip, r6, lsl #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ stmiapl r3!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ee6818 │ │ │ │ - b 16d6cb4 <__bss_end__@@Base+0x16595cc> │ │ │ │ + b 16d6cb4 <__bss_end__@@Base+0x16595c4> │ │ │ │ andeq r6, r4, r8, ror #14 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r4, r0, ror #14 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq lr, r2, r8, lsr #27 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r6, [r4], -lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb6ff30 <__bss_end__@@Base+0xfeaf2848> │ │ │ │ + bl feb6ff30 <__bss_end__@@Base+0xfeaf2840> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xb08d0fb8 │ │ │ │ @ instruction: 0xf04f4e39 │ │ │ │ ldcmi 2, cr3, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ ldcmi 4, cr4, [r9], #-504 @ 0xfffffe08 │ │ │ │ ldrbtmi r9, [sp], #-522 @ 0xfffffdf6 │ │ │ │ - blmi e6b62c <__bss_end__@@Base+0xdedf44> │ │ │ │ + blmi e6b62c <__bss_end__@@Base+0xdedf3c> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdbpl ip!, {r0, r9, sl, lr} │ │ │ │ strls r5, [r4], #-2283 @ 0xfffff715 │ │ │ │ movwls r4, #31796 @ 0x7c34 │ │ │ │ movwls sl, #15114 @ 0x3b0a │ │ │ │ @@ -17603,47 +17603,47 @@ │ │ │ │ andls sl, r0, r8, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ cdp 7, 2, cr15, cr4, cr14, {7} │ │ │ │ eorsle r2, r0, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ svclt 0x00182801 │ │ │ │ tstle r9, r0, lsl #6 │ │ │ │ - blcs d0e90 <__bss_end__@@Base+0x537a8> │ │ │ │ + blcs d0e90 <__bss_end__@@Base+0x537a0> │ │ │ │ movwcs sp, #56 @ 0x38 │ │ │ │ @ instruction: 0xf8c46fa0 │ │ │ │ cmnlt r0, r8, asr #1 │ │ │ │ stmiapl pc!, {r0, r1, r2, r5, r8, r9, fp, lr}^ @ │ │ │ │ @ instruction: 0x479869fb │ │ │ │ @ instruction: 0xf8d4697b │ │ │ │ andcs r1, r0, #200 @ 0xc8 │ │ │ │ ldrmi r2, [r8, pc, lsl #1] │ │ │ │ @ instruction: 0xf00a6d60 │ │ │ │ stclvs 13, cr15, [r0, #-156]! @ 0xffffff64 │ │ │ │ - blx ff2d6d9a <__bss_end__@@Base+0xff2596b2> │ │ │ │ + blx ff2d6d9a <__bss_end__@@Base+0xff2596aa> │ │ │ │ movwcc r9, #6921 @ 0x1b09 │ │ │ │ andcs r9, r2, #8, 16 @ 0x80000 │ │ │ │ movwls sl, #39177 @ 0x9909 │ │ │ │ stc2 7, cr15, [lr, #-1012] @ 0xfffffc0c │ │ │ │ cmplt r0, r4, lsl #12 │ │ │ │ - blcs a3fa00 <__bss_end__@@Base+0x9c2318> │ │ │ │ + blcs a3fa00 <__bss_end__@@Base+0x9c2310> │ │ │ │ @ instruction: 0xf8d4d1db │ │ │ │ orrlt r3, fp, r8, asr #1 │ │ │ │ movwls r2, #41731 @ 0xa303 │ │ │ │ - blmi 612d44 <__bss_end__@@Base+0x59565c> │ │ │ │ + blmi 612d44 <__bss_end__@@Base+0x595654> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 3eb648 <__bss_end__@@Base+0x36df60> │ │ │ │ + blmi 3eb648 <__bss_end__@@Base+0x36df58> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2f2e60 <__bss_end__@@Base+0x275778> │ │ │ │ + blls 2f2e60 <__bss_end__@@Base+0x275770> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_mon │ │ │ │ ldcllt 0, cr11, [r0, #52]! @ 0x34 │ │ │ │ movwls r2, #41730 @ 0xa302 │ │ │ │ @ instruction: 0xf0186d60 │ │ │ │ strmi pc, [r3], -r9, asr #16 │ │ │ │ - blmi 3d2d1c <__bss_end__@@Base+0x355634> │ │ │ │ + blmi 3d2d1c <__bss_end__@@Base+0x35562c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7eee7e8 │ │ │ │ svclt 0x0000e9ca │ │ │ │ andeq r6, r4, r8, ror r6 │ │ │ │ andeq r6, r4, r2, ror r6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -17659,76 +17659,76 @@ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ mrcmi 0, 2, fp, cr12, cr2, {4} │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrbtmi r2, [lr], #-1280 @ 0xfffffb00 │ │ │ │ stmib sp, {r1, r3, r4, r6, sl, fp, lr}^ │ │ │ │ - bmi 16a22ac <__bss_end__@@Base+0x1624bc4> │ │ │ │ - blmi 16aa068 <__bss_end__@@Base+0x162c980> │ │ │ │ + bmi 16a22ac <__bss_end__@@Base+0x1624bbc> │ │ │ │ + blmi 16aa068 <__bss_end__@@Base+0x162c978> │ │ │ │ mcrge 8, 0, r5, cr13, cr2, {5} │ │ │ │ andsls r6, r1, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, fp, sp, pc}^ │ │ │ │ - blmi 157dab0 <__bss_end__@@Base+0x15003c8> │ │ │ │ + blmi 157dab0 <__bss_end__@@Base+0x15003c0> │ │ │ │ movwls r5, #26851 @ 0x68e3 │ │ │ │ andls r4, r5, r4, asr fp │ │ │ │ stmiapl r3!, {r1, r2, r3, fp, sp, pc}^ │ │ │ │ movwls r9, #17161 @ 0x4309 │ │ │ │ andls r4, r3, r2, asr fp │ │ │ │ stmiapl r3!, {r1, r4, r6, fp, lr}^ │ │ │ │ movwls r4, #42104 @ 0xa478 │ │ │ │ movwls r4, #9735 @ 0x2607 │ │ │ │ stmiapl r3!, {r4, r6, r8, r9, fp, lr}^ │ │ │ │ strls r9, [r0], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7ee9b08 │ │ │ │ stmdacs r2, {r1, r2, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d01e │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blls 38cf90 <__bss_end__@@Base+0x30f8a8> │ │ │ │ + blls 38cf90 <__bss_end__@@Base+0x30f8a0> │ │ │ │ andeq pc, r3, #3 │ │ │ │ tstle r9, r2, lsl #20 │ │ │ │ movwls r4, #46616 @ 0xb618 │ │ │ │ mrc2 7, 6, pc, cr8, cr12, {7} │ │ │ │ strmi r9, [r0], fp, lsl #22 │ │ │ │ - bls 3c5524 <__bss_end__@@Base+0x347e3c> │ │ │ │ + bls 3c5524 <__bss_end__@@Base+0x347e34> │ │ │ │ eorsle r1, r2, r1, asr ip │ │ │ │ msreq CPSR_sc, r2, lsr #3 │ │ │ │ svclt 0x00182a00 │ │ │ │ ldmdale ip, {r1, r8, fp, sp}^ │ │ │ │ ldrmi r9, [r8], -pc, lsl #18 │ │ │ │ smlawtcs r8, r8, r9, lr │ │ │ │ stc2 0, cr15, [r4], {10} │ │ │ │ stmiapl r3!, {r0, r2, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ ands r6, r5, r8, lsl r8 │ │ │ │ - blmi f2a76c <__bss_end__@@Base+0xead084> │ │ │ │ + blmi f2a76c <__bss_end__@@Base+0xead07c> │ │ │ │ ldrbtmi r4, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ - blmi f2f2a8 <__bss_end__@@Base+0xeb1bc0> │ │ │ │ + blmi f2f2a8 <__bss_end__@@Base+0xeb1bb8> │ │ │ │ vhadd.s8 d22, d0, d25 │ │ │ │ stmiapl r3!, {r0, r2, r3, r4, r5, r6, r7, r8, ip, lr}^ │ │ │ │ @ instruction: 0xf7fd6019 │ │ │ │ ldmdbmi r9!, {r0, r1, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1538 @ 0xfffff9fe │ │ │ │ @ instruction: 0xf7ee2000 │ │ │ │ - blmi e13b38 <__bss_end__@@Base+0xd96450> │ │ │ │ + blmi e13b38 <__bss_end__@@Base+0xd96448> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi a6b810 <__bss_end__@@Base+0x9ee128> │ │ │ │ + blmi a6b810 <__bss_end__@@Base+0x9ee120> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 472fa8 <__bss_end__@@Base+0x3f58c0> │ │ │ │ + blls 472fa8 <__bss_end__@@Base+0x3f58b8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 115) │ │ │ │ pop {r1, r4, ip, sp, pc} │ │ │ │ - blmi c79710 <__bss_end__@@Base+0xbfc028> │ │ │ │ + blmi c79710 <__bss_end__@@Base+0xbfc020> │ │ │ │ @ instruction: 0x9710aa10 │ │ │ │ stmiapl r3!, {r4, r9, sl, lr}^ │ │ │ │ ldmvs fp, {r0, r1, r3, r9, ip, pc}^ │ │ │ │ @ instruction: 0x46014798 │ │ │ │ @ instruction: 0xf7ed4628 │ │ │ │ - blls 254f00 <__bss_end__@@Base+0x1d7818> │ │ │ │ + blls 254f00 <__bss_end__@@Base+0x1d7810> │ │ │ │ ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ @ instruction: 0x479868db │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ svc 0x00dcf7ed │ │ │ │ strmi r9, [r5], -sl, lsl #22 │ │ │ │ adceq pc, r0, r8, lsl #2 │ │ │ │ @ instruction: 0x479868db │ │ │ │ @@ -17739,20 +17739,20 @@ │ │ │ │ @ instruction: 0x479868db │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ svc 0x00c8f7ed │ │ │ │ andsls r4, r0, sp, lsl fp │ │ │ │ stmiapl r3!, {r0, r1, r3, fp, ip, pc}^ │ │ │ │ @ instruction: 0x479868db │ │ │ │ ldrmi lr, [r0], -r2, asr #15 │ │ │ │ - blmi 6ab7fc <__bss_end__@@Base+0x62e114> │ │ │ │ + blmi 6ab7fc <__bss_end__@@Base+0x62e10c> │ │ │ │ stmiapl r2!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ vqadd.s8 d22, d0, d3 │ │ │ │ - blmi 4717f0 <__bss_end__@@Base+0x3f4108> │ │ │ │ + blmi 4717f0 <__bss_end__@@Base+0x3f4100> │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ - blx ffe55012 <__bss_end__@@Base+0xffdd792a> │ │ │ │ + blx ffe55012 <__bss_end__@@Base+0xffdd7922> │ │ │ │ @ instruction: 0x46024915 │ │ │ │ @ instruction: 0xe7ab4479 │ │ │ │ stmia lr!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r6, r4, lr, asr #10 │ │ │ │ andeq r6, r4, r4, asr #10 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ @@ -17774,29 +17774,29 @@ │ │ │ │ andeq lr, r2, r0, lsr #21 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r8, r0, ror ip │ │ │ │ ldrbtmi r4, [ip], #-2672 @ 0xfffff590 │ │ │ │ - blmi 1c6c600 <__bss_end__@@Base+0x1beef18> │ │ │ │ + blmi 1c6c600 <__bss_end__@@Base+0x1beef10> │ │ │ │ stmiapl r2!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r4, r5, r6, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdami lr!, {r0, r9, sl, lr}^ │ │ │ │ stmiapl fp!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdapl r8!, {r0, r1, r8, r9, ip, pc} │ │ │ │ stmdage r5, {r0, ip, pc} │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ ldc 7, cr15, [r0], #952 @ 0x3b8 │ │ │ │ rsble r2, r2, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ rsble r2, lr, r1, lsl #16 │ │ │ │ - blcc 2bfc8c <__bss_end__@@Base+0x2425a4> │ │ │ │ + blcc 2bfc8c <__bss_end__@@Base+0x24259c> │ │ │ │ stmdale lr!, {r1, r8, r9, fp, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-2404 @ 0xfffff69c │ │ │ │ eorvc pc, r3, r1, asr r8 @ │ │ │ │ svccs 0x00014b63 │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ rsbsle r7, r5, r0, ror r1 │ │ │ │ svclt 0x00182f04 │ │ │ │ @@ -17814,64 +17814,64 @@ │ │ │ │ @ instruction: 0xf8d4fa69 │ │ │ │ cmplt r3, r8, asr #1 │ │ │ │ @ instruction: 0xf8d86d60 │ │ │ │ @ instruction: 0xf0178014 │ │ │ │ andcs pc, r0, #3696 @ 0xe70 │ │ │ │ @ instruction: 0xf8c44601 │ │ │ │ addcs r0, pc, r8, asr #1 │ │ │ │ - blls 1aafe0 <__bss_end__@@Base+0x12d8f8> │ │ │ │ + blls 1aafe0 <__bss_end__@@Base+0x12d8f0> │ │ │ │ andcs r3, r2, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf06f4631 │ │ │ │ movwls r0, #24577 @ 0x6001 │ │ │ │ - blx fe6570e4 <__bss_end__@@Base+0xfe5d99fc> │ │ │ │ + blx fe6570e4 <__bss_end__@@Base+0xfe5d99f4> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ mcrrmi 1, 13, sp, r9, cr4 │ │ │ │ andeq pc, r2, pc, rrx │ │ │ │ @ instruction: 0xf504447c │ │ │ │ @ instruction: 0xf00a71d4 │ │ │ │ @ instruction: 0xf504fbfd │ │ │ │ ldrdcs r7, [r1], -r4 │ │ │ │ - blx ffe5513a <__bss_end__@@Base+0xffdd7a52> │ │ │ │ + blx ffe5513a <__bss_end__@@Base+0xffdd7a4a> │ │ │ │ bicsvc pc, r4, r4, lsl #10 │ │ │ │ andeq pc, r1, pc, rrx │ │ │ │ ldc2l 0, cr15, [r6], #-40 @ 0xffffffd8 │ │ │ │ bicsvc pc, r4, r4, lsl #10 │ │ │ │ andeq pc, r2, pc, rrx │ │ │ │ ldc2l 0, cr15, [r0], #-40 @ 0xffffffd8 │ │ │ │ bicsvc pc, r4, r4, lsl #10 │ │ │ │ @ instruction: 0xf00a2001 │ │ │ │ - blmi f182e0 <__bss_end__@@Base+0xe9abf8> │ │ │ │ + blmi f182e0 <__bss_end__@@Base+0xe9abf0> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi c2ba24 <__bss_end__@@Base+0xbae33c> │ │ │ │ + blmi c2ba24 <__bss_end__@@Base+0xbae334> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1f31ac <__bss_end__@@Base+0x175ac4> │ │ │ │ + blls 1f31ac <__bss_end__@@Base+0x175abc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r3, r0, lsl #6 │ │ │ │ pop {r3, ip, sp, pc} │ │ │ │ - blmi d79914 <__bss_end__@@Base+0xcfc22c> │ │ │ │ + blmi d79914 <__bss_end__@@Base+0xcfc224> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdami r4!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - bmi d2a9ec <__bss_end__@@Base+0xcad304> │ │ │ │ + bmi d2a9ec <__bss_end__@@Base+0xcad2fc> │ │ │ │ cdpge 1, 0, cr2, cr6, cr1, {0} │ │ │ │ stmdapl r8!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7ed6800 │ │ │ │ - blmi c94770 <__bss_end__@@Base+0xc17088> │ │ │ │ + blmi c94770 <__bss_end__@@Base+0xc17080> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xf8c34617 │ │ │ │ @ instruction: 0xe78d2170 │ │ │ │ cdpge 3, 0, cr2, cr6, cr0, {0} │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fe007 │ │ │ │ @ instruction: 0xf8840301 │ │ │ │ - blls 1a5300 <__bss_end__@@Base+0x127c18> │ │ │ │ + blls 1a5300 <__bss_end__@@Base+0x127c10> │ │ │ │ rsbshi pc, r4, r4, lsl #17 │ │ │ │ andcs r3, r1, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf06f4631 │ │ │ │ movwls r0, #24578 @ 0x6002 │ │ │ │ - blx fd7198 <__bss_end__@@Base+0xf59ab0> │ │ │ │ + blx fd7198 <__bss_end__@@Base+0xf59aa8> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf06fd1ed │ │ │ │ strtmi r0, [r0], r2 │ │ │ │ @ instruction: 0xf9d0f7f6 │ │ │ │ stclvs 0, cr14, [r3, #-60]! @ 0xffffffc4 │ │ │ │ rsbshi pc, r5, r4, lsl #17 │ │ │ │ andle r2, r8, r1, lsl #22 │ │ │ │ @@ -17879,44 +17879,44 @@ │ │ │ │ @ instruction: 0xf7ee4611 │ │ │ │ @ instruction: 0xf04feb62 │ │ │ │ @ instruction: 0xf8840301 │ │ │ │ stcls 0, cr3, [r6], {92} @ 0x5c │ │ │ │ andcs r3, r1, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0xf06f4631 │ │ │ │ strls r0, [r6], #-2 │ │ │ │ - blx 7d71d8 <__bss_end__@@Base+0x759af0> │ │ │ │ + blx 7d71d8 <__bss_end__@@Base+0x759ae8> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf06fd1e5 │ │ │ │ @ instruction: 0xf7f60002 │ │ │ │ @ instruction: 0xe751f9b1 │ │ │ │ svc 0x00dcf7ed │ │ │ │ andeq r6, r4, lr, ror r3 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r4, r8, ror r3 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq lr, r2, r8, ror #20 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r1, r3, r2, lsr #10 │ │ │ │ - andeq r2, r6, ip, lsr r2 │ │ │ │ + andeq r2, r6, r4, asr #4 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - andeq r2, r6, r8, asr #3 │ │ │ │ + ldrdeq r2, [r6], -r0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r6, r4, ip, ror r2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq lr, r2, r0, ror #18 │ │ │ │ - andeq r2, r6, r2, asr r1 │ │ │ │ + andeq r2, r6, sl, asr r1 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, ip, r2, asr lr │ │ │ │ ldrbtmi r4, [lr], #-2642 @ 0xfffff5ae │ │ │ │ mrrcmi 13, 5, r4, r3, cr2 │ │ │ │ - blmi 14ea44c <__bss_end__@@Base+0x146cd64> │ │ │ │ + blmi 14ea44c <__bss_end__@@Base+0x146cd5c> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdbpl r8!, {r0, r9, sl, lr} │ │ │ │ andls r5, r3, fp, ror #17 │ │ │ │ movwls r4, #22606 @ 0x584e │ │ │ │ movwls sl, #11017 @ 0x2b09 │ │ │ │ @@ -17945,54 +17945,54 @@ │ │ │ │ blcs 67ed4 │ │ │ │ smlabbcs r0, ip, pc, fp @ │ │ │ │ @ instruction: 0xf00b2101 │ │ │ │ @ instruction: 0xf8d4f9d9 │ │ │ │ stmdbls sl, {r3, r4, r7, ip, sp} │ │ │ │ svclt 0x00082b01 │ │ │ │ tstpvc r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ - blcs cd304 <__bss_end__@@Base+0x4fc1c> │ │ │ │ + blcs cd304 <__bss_end__@@Base+0x4fc14> │ │ │ │ @ instruction: 0xf441bf18 │ │ │ │ smlabble r1, r0, r1, r7 │ │ │ │ orrvs pc, r0, r1, asr #8 │ │ │ │ andcs r6, r0, #2015232 @ 0x1ec000 │ │ │ │ addscs r9, r2, sl, lsl #2 │ │ │ │ stmdals r7, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stc2 0, cr15, [sl], {10} │ │ │ │ @ instruction: 0xf0189807 │ │ │ │ - blls 257cec <__bss_end__@@Base+0x1da604> │ │ │ │ + blls 257cec <__bss_end__@@Base+0x1da5fc> │ │ │ │ stmdals r7, {r0, r8, r9, ip, sp} │ │ │ │ stmdbge r8, {r1, r9, sp} │ │ │ │ @ instruction: 0xf7fd9308 │ │ │ │ strmi pc, [r4], -r7, ror #20 │ │ │ │ - blmi 9c5f44 <__bss_end__@@Base+0x94885c> │ │ │ │ + blmi 9c5f44 <__bss_end__@@Base+0x948854> │ │ │ │ stmiapl pc!, {r5, r7, r8, r9, sl, fp, sp, lr}^ @ │ │ │ │ @ instruction: 0x479869fb │ │ │ │ @ instruction: 0x209269bb │ │ │ │ ldrmi sl, [r8, sl, lsl #18] │ │ │ │ @ instruction: 0xf89d9b09 │ │ │ │ - blcs 3a13dc <__bss_end__@@Base+0x323cf4> │ │ │ │ + blcs 3a13dc <__bss_end__@@Base+0x323cec> │ │ │ │ andle r9, ip, sl, lsl #4 │ │ │ │ @ instruction: 0xd1a92b0f │ │ │ │ cdpvs 3, 6, cr2, cr0, cr2, {0} │ │ │ │ @ instruction: 0xf8c4461a │ │ │ │ @ instruction: 0xe7b43098 │ │ │ │ cdpvs 3, 6, cr2, cr0, cr0, {0} │ │ │ │ addscc pc, r8, r4, asr #17 │ │ │ │ movwcs lr, #6063 @ 0x17af │ │ │ │ andcs r6, r2, #96, 28 @ 0x600 │ │ │ │ addscc pc, r8, r4, asr #17 │ │ │ │ - blmi 5d320c <__bss_end__@@Base+0x555b24> │ │ │ │ + blmi 5d320c <__bss_end__@@Base+0x555b1c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2abbc4 <__bss_end__@@Base+0x22e4dc> │ │ │ │ + blmi 2abbc4 <__bss_end__@@Base+0x22e4d4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2f33e0 <__bss_end__@@Base+0x275cf8> │ │ │ │ + blls 2f33e0 <__bss_end__@@Base+0x275cf0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ pop {r2, r3, ip, sp, pc} │ │ │ │ - blmi 439b48 <__bss_end__@@Base+0x3bc460> │ │ │ │ + blmi 439b48 <__bss_end__@@Base+0x3bc458> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ede7ee │ │ │ │ svclt 0x0000ef10 │ │ │ │ andeq r6, r4, sl, ror #2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r4, r4, ror #2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -18003,43 +18003,43 @@ │ │ │ │ andeq lr, r2, lr, asr r8 │ │ │ │ andeq lr, r2, lr, asr #16 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r6, r4, r8, asr #32 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb705d4 <__bss_end__@@Base+0xfeaf2eec> │ │ │ │ + bl feb705d4 <__bss_end__@@Base+0xfeaf2ee4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r7], r8 │ │ │ │ ldrsbt pc, [r0], #-143 @ 0xffffff71 @ │ │ │ │ ldcmi 2, cr2, [ip], {-0} │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ andls ip, r4, #112 @ 0x70 │ │ │ │ - bmi 6ea5e0 <__bss_end__@@Base+0x66cef8> │ │ │ │ + bmi 6ea5e0 <__bss_end__@@Base+0x66cef0> │ │ │ │ @ instruction: 0xf85e4b1b │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ strmi r9, [r1], -r3, lsl #2 │ │ │ │ ldrmi r5, [r8], -r3, ror #17 │ │ │ │ stmdage r4, {r0, ip, pc} │ │ │ │ ldmdami r4, {ip, pc} │ │ │ │ ldrbtmi r9, [r8], #-2819 @ 0xfffff4fd │ │ │ │ - b ff5d73d4 <__bss_end__@@Base+0xff559cec> │ │ │ │ + b ff5d73d4 <__bss_end__@@Base+0xff559ce4> │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andle r2, lr, r1, lsl #16 │ │ │ │ stmiapl r3!, {r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 43348c <__bss_end__@@Base+0x3b5da4> │ │ │ │ + bmi 43348c <__bss_end__@@Base+0x3b5d9c> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r7, r5, lsl #2 │ │ │ │ - blmi 308904 <__bss_end__@@Base+0x28b21c> │ │ │ │ + blmi 308904 <__bss_end__@@Base+0x28b214> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ede7ef │ │ │ │ svclt 0x0000eeb2 │ │ │ │ ldrdeq r5, [r4], -r4 │ │ │ │ andeq r5, r4, ip, asr #31 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -18051,29 +18051,29 @@ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, sp, sp, lsr #24 │ │ │ │ strcs r4, [r1, -sp, lsr #20] │ │ │ │ stcmi 4, cr4, [sp, #-496]! @ 0xfffffe10 │ │ │ │ - blmi b7f0b8 <__bss_end__@@Base+0xb019d0> │ │ │ │ + blmi b7f0b8 <__bss_end__@@Base+0xb019c8> │ │ │ │ stmiapl r2!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r0, r3, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdami r9!, {r0, r9, sl, lr} │ │ │ │ movwls r5, #30955 @ 0x78eb │ │ │ │ andls r5, r4, r8, lsr #16 │ │ │ │ strls r4, [r3], #-2087 @ 0xfffff7d9 │ │ │ │ stmdapl r8!, {r0, r1, r2, r5, sl, fp, lr} │ │ │ │ andls r4, r2, ip, ror r4 │ │ │ │ stmdapl r8!, {r1, r2, r5, fp, lr} │ │ │ │ stmdage r8, {r0, ip, pc} │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ - b 1fd7484 <__bss_end__@@Base+0x1f59d9c> │ │ │ │ + b 1fd7484 <__bss_end__@@Base+0x1f59d94> │ │ │ │ andsle r2, pc, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ strhtle r4, [fp], -r8 │ │ │ │ strtmi r9, [r0], -r9, lsl #18 │ │ │ │ @ instruction: 0xf00f9e08 │ │ │ │ movwcs pc, #2829 @ 0xb0d @ │ │ │ │ and r4, r7, r1, lsl #13 │ │ │ │ @@ -18084,15 +18084,15 @@ │ │ │ │ stmdbge sl, {r1, r9, sp} │ │ │ │ movwls r4, #42544 @ 0xa630 │ │ │ │ @ instruction: 0xf974f7fd │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldrtmi sp, [r0], -lr, ror #3 │ │ │ │ @ instruction: 0xf822f7f6 │ │ │ │ stmiapl fp!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4b3578 <__bss_end__@@Base+0x435e90> │ │ │ │ + bmi 4b3578 <__bss_end__@@Base+0x435e88> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sp, r6, lsl #2 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ stmiapl fp!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @@ -18106,21 +18106,21 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq lr, r2, r8, lsl #13 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r4, lr, lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb70770 <__bss_end__@@Base+0xfeaf3088> │ │ │ │ + bl feb70770 <__bss_end__@@Base+0xfeaf3080> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xb08d0fb8 │ │ │ │ andcs r4, r1, #2688 @ 0xa80 │ │ │ │ ldrbtmi r4, [sp], #-3114 @ 0xfffff3d6 │ │ │ │ andls r4, r9, #43008 @ 0xa800 │ │ │ │ - bmi aaa778 <__bss_end__@@Base+0xa2d090> │ │ │ │ + bmi aaa778 <__bss_end__@@Base+0xa2d088> │ │ │ │ stmiapl sl!, {r0, r3, r9, sl, fp, sp, pc} │ │ │ │ ldmdavs r2, {r0, r3, r5, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdami r7!, {r0, r9, sl, lr} │ │ │ │ stmiapl r3!, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdapl r0!, {r0, r1, r2, r8, r9, ip, pc} │ │ │ │ @@ -18131,32 +18131,32 @@ │ │ │ │ andls sl, r0, r8, lsl #16 │ │ │ │ @ instruction: 0xf7ee4628 │ │ │ │ stmdacs r2, {r1, r2, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d01a │ │ │ │ stmdacs r1, {r1} │ │ │ │ strtmi sp, [r8], -r5, lsr #32 │ │ │ │ @ instruction: 0x9d089909 │ │ │ │ - blx fe555610 <__bss_end__@@Base+0xfe4d7f28> │ │ │ │ + blx fe555610 <__bss_end__@@Base+0xfe4d7f20> │ │ │ │ strmi r2, [r7], -r0, lsl #6 │ │ │ │ - blls 2d15e8 <__bss_end__@@Base+0x253f00> │ │ │ │ + blls 2d15e8 <__bss_end__@@Base+0x253ef8> │ │ │ │ rsbsvc pc, r7, r0, lsl #17 │ │ │ │ andcs r3, r1, #67108864 @ 0x4000000 │ │ │ │ strtmi sl, [r8], -sl, lsl #18 │ │ │ │ @ instruction: 0xf7fd930a │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4628d1f3 │ │ │ │ @ instruction: 0xffaef7f5 │ │ │ │ stmiapl r3!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4b3660 <__bss_end__@@Base+0x435f78> │ │ │ │ + bmi 4b3660 <__bss_end__@@Base+0x435f70> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sp, r5, lsl #2 │ │ │ │ - blmi 388dd8 <__bss_end__@@Base+0x30b6f0> │ │ │ │ + blmi 388dd8 <__bss_end__@@Base+0x30b6e8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ede7ef │ │ │ │ svclt 0x0000edc8 │ │ │ │ andeq r5, r4, sl, lsr lr │ │ │ │ andeq r5, r4, r4, lsr lr │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -18164,66 +18164,66 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x00045db6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb70858 <__bss_end__@@Base+0xfeaf3170> │ │ │ │ + bl feb70858 <__bss_end__@@Base+0xfeaf3168> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4, #-768]! @ 0xfffffd00 │ │ │ │ - bmi d45890 <__bss_end__@@Base+0xcc81a8> │ │ │ │ + bmi d45890 <__bss_end__@@Base+0xcc81a0> │ │ │ │ ldcmi 4, cr4, [r4], #-500 @ 0xfffffe0c │ │ │ │ ldrsbgt pc, [r0], #143 @ 0x8f @ │ │ │ │ - blmi d2a860 <__bss_end__@@Base+0xcad178> │ │ │ │ + blmi d2a860 <__bss_end__@@Base+0xcad170> │ │ │ │ ldmdavs r2, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ stmdami pc!, {r0, r1, ip, pc} @ │ │ │ │ - blge 1fe2a0 <__bss_end__@@Base+0x180bb8> │ │ │ │ - blls 17e298 <__bss_end__@@Base+0x100bb0> │ │ │ │ + blge 1fe2a0 <__bss_end__@@Base+0x180bb0> │ │ │ │ + blls 17e298 <__bss_end__@@Base+0x100ba8> │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, r6, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2091 @ 0xfffff7d5 │ │ │ │ ldmib r4, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorle r2, r0, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, fp, r1, lsl #16 │ │ │ │ - blcc 1c02cc <__bss_end__@@Base+0x142be4> │ │ │ │ + blcc 1c02cc <__bss_end__@@Base+0x142bdc> │ │ │ │ stmdale sp!, {r0, r1, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ stmdacc r2, {r1, r2, r4, r5, r9, fp, sp} │ │ │ │ stcls 7, cr2, [r6, #-12] │ │ │ │ strls r2, [r7, -r0, lsl #6] │ │ │ │ ldrtmi lr, [r9], -r4 │ │ │ │ - blx ff0576b6 <__bss_end__@@Base+0xfefd9fce> │ │ │ │ + blx ff0576b6 <__bss_end__@@Base+0xfefd9fc6> │ │ │ │ movwcc r9, #6920 @ 0x1b08 │ │ │ │ stmdbge r8, {r0, r9, sp} │ │ │ │ movwls r4, #34344 @ 0x8628 │ │ │ │ @ instruction: 0xf888f7fd │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf7f54628 │ │ │ │ - blmi 6993c4 <__bss_end__@@Base+0x61bcdc> │ │ │ │ + blmi 6993c4 <__bss_end__@@Base+0x61bcd4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 46bf50 <__bss_end__@@Base+0x3ee868> │ │ │ │ + blmi 46bf50 <__bss_end__@@Base+0x3ee860> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 273760 <__bss_end__@@Base+0x1f6078> │ │ │ │ + blls 273760 <__bss_end__@@Base+0x1f6070> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r5, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #44]! @ 0x2c │ │ │ │ stmiapl r3!, {r0, r1, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ ldrb r2, [r6, r1, lsl #14] │ │ │ │ tstcs r1, r1, lsl r8 │ │ │ │ - bmi 4ac35c <__bss_end__@@Base+0x42ec74> │ │ │ │ + bmi 4ac35c <__bss_end__@@Base+0x42ec6c> │ │ │ │ stmdapl r0!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdavs r0, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - b fe9576d8 <__bss_end__@@Base+0xfe8d9ff0> │ │ │ │ + b fe9576d8 <__bss_end__@@Base+0xfe8d9fe8> │ │ │ │ strb r2, [sl, r0, lsl #14] │ │ │ │ strb r2, [r8, r2, lsl #14] │ │ │ │ stcl 7, cr15, [r0, #-948] @ 0xfffffc4c │ │ │ │ andeq r5, r4, r4, asr sp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r4, ip, asr #26 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -18277,42 +18277,42 @@ │ │ │ │ sbcsvc pc, r0, pc, asr #8 │ │ │ │ stmda r6!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andls sl, sl, r9, lsl #18 │ │ │ │ @ instruction: 0xf00a4628 │ │ │ │ stmdals sl, {r0, r1, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ mrrc 7, 14, pc, r8, cr13 @ │ │ │ │ @ instruction: 0xf7f54628 │ │ │ │ - bmi ff499290 <__bss_end__@@Base+0xff41bba8> │ │ │ │ + bmi ff499290 <__bss_end__@@Base+0xff41bba0> │ │ │ │ ldrbtmi r4, [sl], #-3022 @ 0xfffff432 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ orrhi pc, sp, r0, asr #32 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ - blmi ff27a7f8 <__bss_end__@@Base+0xff1fd110> │ │ │ │ + blmi ff27a7f8 <__bss_end__@@Base+0xff1fd108> │ │ │ │ ldmpl pc!, {sl, fp, sp}^ @ │ │ │ │ @ instruction: 0xf8d7bfbe │ │ │ │ - blx fed29d34 <__bss_end__@@Base+0xfecac64c> │ │ │ │ + blx fed29d34 <__bss_end__@@Base+0xfecac644> │ │ │ │ stmdbeq r4!, {r2, r7, sl, ip, sp, lr, pc}^ │ │ │ │ teqpmi ip, r7, asr #17 @ p-variant is OBSOLETE │ │ │ │ - blmi ff1137d8 <__bss_end__@@Base+0xff0960f0> │ │ │ │ + blmi ff1137d8 <__bss_end__@@Base+0xff0960e8> │ │ │ │ ldmpl pc!, {sl, fp, sp}^ @ │ │ │ │ @ instruction: 0xf8d7bfbe │ │ │ │ - blx fed29d5c <__bss_end__@@Base+0xfecac674> │ │ │ │ + blx fed29d5c <__bss_end__@@Base+0xfecac66c> │ │ │ │ stmdbeq r4!, {r2, r7, sl, ip, sp, lr, pc}^ │ │ │ │ smlalbtmi pc, r0, r7, r8 @ │ │ │ │ - blmi fef937c0 <__bss_end__@@Base+0xfef160d8> │ │ │ │ + blmi fef937c0 <__bss_end__@@Base+0xfef160d0> │ │ │ │ ldmpl pc!, {sl, fp, sp}^ @ │ │ │ │ @ instruction: 0xf8d7bfbe │ │ │ │ - blx fed29d84 <__bss_end__@@Base+0xfecac69c> │ │ │ │ + blx fed29d84 <__bss_end__@@Base+0xfecac694> │ │ │ │ stmdbeq r4!, {r2, r7, sl, ip, sp, lr, pc}^ │ │ │ │ smlalbtmi pc, r4, r7, r8 @ │ │ │ │ - bmi fee137a8 <__bss_end__@@Base+0xfed960c0> │ │ │ │ + bmi fee137a8 <__bss_end__@@Base+0xfed960b8> │ │ │ │ bicvc pc, r8, pc, asr #8 │ │ │ │ - b fe13dc90 <__bss_end__@@Base+0xfe0c05a8> │ │ │ │ + b fe13dc90 <__bss_end__@@Base+0xfe0c05a0> │ │ │ │ stccs 3, cr7, [r0], {228} @ 0xe4 │ │ │ │ mvnvc lr, #166912 @ 0x28c00 │ │ │ │ mvnscc pc, #-1073741824 @ 0xc0000000 │ │ │ │ addsne pc, r1, r0, asr #4 │ │ │ │ vtst.8 d21, d16, d25 │ │ │ │ andls r1, r0, #-1342177271 @ 0xb0000009 │ │ │ │ @ instruction: 0xf44fbfb8 │ │ │ │ @@ -18321,16 +18321,16 @@ │ │ │ │ @ instruction: 0xf0011138 │ │ │ │ tstls r1, r0, lsr #2 │ │ │ │ @ instruction: 0xf7ed2120 │ │ │ │ strmi lr, [r3], -ip, asr #31 │ │ │ │ stmdbge r9, {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf00a930a │ │ │ │ stmdals sl, {r0, r1, r2, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ - bl fff57880 <__bss_end__@@Base+0xffeda198> │ │ │ │ - bmi fe913764 <__bss_end__@@Base+0xfe89607c> │ │ │ │ + bl fff57880 <__bss_end__@@Base+0xffeda190> │ │ │ │ + bmi fe913764 <__bss_end__@@Base+0xfe896074> │ │ │ │ @ instruction: 0xf8df3c00 │ │ │ │ svclt 0x00188290 │ │ │ │ rsbmi r2, r4, #16777216 @ 0x1000000 │ │ │ │ ldrbtmi r2, [r8], #768 @ 0x300 │ │ │ │ @ instruction: 0xf8c758bf │ │ │ │ and r4, r5, r8, lsr r1 │ │ │ │ movweq pc, #4175 @ 0x104f @ │ │ │ │ @@ -18349,67 +18349,67 @@ │ │ │ │ teqpcc r8, r7 @ @ p-variant is OBSOLETE │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ stmiavs r0!, {r4, r7, r8, r9, fp, lr} │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ movwls r3, #20972 @ 0x51ec │ │ │ │ stmib r0, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdals r5, {r0, r9, sl, lr} │ │ │ │ - bl 1e578f0 <__bss_end__@@Base+0x1dda208> │ │ │ │ + bl 1e578f0 <__bss_end__@@Base+0x1dda200> │ │ │ │ stccc 7, cr14, [r0], {212} @ 0xd4 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strcs fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ - blls 211958 <__bss_end__@@Base+0x194270> │ │ │ │ + blls 211958 <__bss_end__@@Base+0x194268> │ │ │ │ rsbsmi pc, r7, r0, lsl #17 │ │ │ │ andcs r3, r1, #67108864 @ 0x4000000 │ │ │ │ strtmi sl, [r8], -r7, lsl #18 │ │ │ │ @ instruction: 0xf7fc9307 │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ smmlsr r7, r3, r1, sp │ │ │ │ @ instruction: 0xf04f3c00 │ │ │ │ svclt 0x00180300 │ │ │ │ strcs r2, [r1, -r1, lsl #8] │ │ │ │ - blls 211988 <__bss_end__@@Base+0x1942a0> │ │ │ │ + blls 211988 <__bss_end__@@Base+0x194298> │ │ │ │ addsmi pc, r0, r0, lsl #17 │ │ │ │ @ instruction: 0xf8803301 │ │ │ │ andcs r7, r2, #92 @ 0x5c │ │ │ │ strtmi sl, [r8], -r7, lsl #18 │ │ │ │ @ instruction: 0xf7fc9307 │ │ │ │ stmdacs r0, {r0, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe741d1f1 │ │ │ │ @ instruction: 0xf04f3c00 │ │ │ │ svclt 0x00180300 │ │ │ │ strcs r2, [r1, -r1, lsl #8] │ │ │ │ - blls 2119b4 <__bss_end__@@Base+0x1942cc> │ │ │ │ + blls 2119b4 <__bss_end__@@Base+0x1942c4> │ │ │ │ rsbsmi pc, r4, r0, lsl #17 │ │ │ │ @ instruction: 0xf8803301 │ │ │ │ andcs r7, r1, #92 @ 0x5c │ │ │ │ strtmi sl, [r8], -r7, lsl #18 │ │ │ │ @ instruction: 0xf7fc9307 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe72bd1f1 │ │ │ │ - blmi 19e1ec0 <__bss_end__@@Base+0x19647d8> │ │ │ │ + blmi 19e1ec0 <__bss_end__@@Base+0x19647d0> │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf2402c00 │ │ │ │ svclt 0x00081091 │ │ │ │ sbcvc pc, r9, pc, asr #8 │ │ │ │ andls r5, r0, #16449536 @ 0xfb0000 │ │ │ │ addsne pc, fp, #64, 4 │ │ │ │ teqpcc r8, r3 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7ed400b │ │ │ │ @ instruction: 0x4603ef38 │ │ │ │ - blmi 1793790 <__bss_end__@@Base+0x17160a8> │ │ │ │ + blmi 1793790 <__bss_end__@@Base+0x17160a0> │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ vst1.8 {d20-d22}, [pc :128], r1 │ │ │ │ ldmpl fp!, {r2, r3, r6, r7, ip, sp, lr}^ │ │ │ │ vhsub.s8 d25, d0, d0 │ │ │ │ @ instruction: 0xf8d3129b │ │ │ │ @ instruction: 0xf0033138 │ │ │ │ @ instruction: 0xf7ed0308 │ │ │ │ strmi lr, [r3], -r6, lsr #30 │ │ │ │ - blmi 155376c <__bss_end__@@Base+0x14d6084> │ │ │ │ + blmi 155376c <__bss_end__@@Base+0x14d607c> │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ vmax.s8 d20, d0, d17 │ │ │ │ ldmpl fp!, {r0, r2, r3, r4, r7, ip}^ │ │ │ │ vhsub.s8 d25, d0, d0 │ │ │ │ @ instruction: 0xf8d3129b │ │ │ │ @ instruction: 0xf0033138 │ │ │ │ @ instruction: 0xf7ed0301 │ │ │ │ @@ -18433,15 +18433,15 @@ │ │ │ │ mrc2 7, 5, pc, cr14, cr12, {7} │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ movwcs lr, #1742 @ 0x6ce │ │ │ │ @ instruction: 0xf8d8e020 │ │ │ │ bicslt r0, r8, r8, ror r0 │ │ │ │ ldmpl fp!, {r1, r3, r4, r5, r9, fp, lr} │ │ │ │ ldmibvs sl, {r0, r2, r8, r9, ip, pc}^ │ │ │ │ - blls 16b8cc <__bss_end__@@Base+0xee1e4> │ │ │ │ + blls 16b8cc <__bss_end__@@Base+0xee1dc> │ │ │ │ stmdbge r8, {r0, r1, r7, sp} │ │ │ │ @ instruction: 0x4790699a │ │ │ │ @ instruction: 0x2c009b05 │ │ │ │ addcs fp, r4, r8, lsl #30 │ │ │ │ andle r6, r5, fp, asr r9 │ │ │ │ stmdals r8, {r0, r1, r2, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002083 │ │ │ │ @@ -18488,105 +18488,105 @@ │ │ │ │ @ instruction: 0xf7ede6e8 │ │ │ │ svclt 0x0000eb32 │ │ │ │ andeq r5, r4, r6, lsr ip │ │ │ │ andeq r5, r4, r2, lsr ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ muleq r4, sl, fp │ │ │ │ - andeq r1, r6, r6, ror #19 │ │ │ │ - muleq r6, ip, r9 │ │ │ │ + andeq r1, r6, lr, ror #19 │ │ │ │ + andeq r1, r6, r4, lsr #19 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb70d78 <__bss_end__@@Base+0xfeaf3690> │ │ │ │ + bl feb70d78 <__bss_end__@@Base+0xfeaf3688> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd0 │ │ │ │ addlt lr, sl, r4, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2592 @ 0xa20 │ │ │ │ @ instruction: 0xf8df4c20 │ │ │ │ ldrbtmi ip, [ip], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xf85e4b20 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami fp, {r0, r1, ip, pc} │ │ │ │ - blge 23e7c4 <__bss_end__@@Base+0x1c10dc> │ │ │ │ - blls 17e7bc <__bss_end__@@Base+0x1010d4> │ │ │ │ + blge 23e7c4 <__bss_end__@@Base+0x1c10d4> │ │ │ │ + blls 17e7bc <__bss_end__@@Base+0x1010cc> │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, r7, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2071 @ 0xfffff7e9 │ │ │ │ svc 0x0002f7ed │ │ │ │ andle r2, r8, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r3, r1, lsl #16 │ │ │ │ andeq lr, r7, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf7ff211e │ │ │ │ - blmi 4992f0 <__bss_end__@@Base+0x41bc08> │ │ │ │ + blmi 4992f0 <__bss_end__@@Base+0x41bc00> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 26c424 <__bss_end__@@Base+0x1eed3c> │ │ │ │ + blmi 26c424 <__bss_end__@@Base+0x1eed34> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 273c54 <__bss_end__@@Base+0x1f656c> │ │ │ │ + blls 273c54 <__bss_end__@@Base+0x1f6564> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-40] @ 0xffffffd8 │ │ │ │ stmiapl r3!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ - b ff5d7bb8 <__bss_end__@@Base+0xff55a4d0> │ │ │ │ + b ff5d7bb8 <__bss_end__@@Base+0xff55a4c8> │ │ │ │ andeq r5, r4, r2, lsr r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r4, sl, lsr #16 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq sp, r2, r2, ror #31 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r5, [r4], -r4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb70e34 <__bss_end__@@Base+0xfeaf374c> │ │ │ │ + bl feb70e34 <__bss_end__@@Base+0xfeaf3744> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, ip, r8, asr #31 │ │ │ │ @ instruction: 0xe090f8df │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrbtmi r4, [lr], #3107 @ 0xc23 │ │ │ │ ldrdgt pc, [ip], pc @ │ │ │ │ ldrbtmi r9, [ip], #-522 @ 0xfffffdf6 │ │ │ │ - blmi 8ec4dc <__bss_end__@@Base+0x86edf4> │ │ │ │ + blmi 8ec4dc <__bss_end__@@Base+0x86edec> │ │ │ │ andcs pc, r2, lr, asr r8 @ │ │ │ │ andls r6, fp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf854460a │ │ │ │ @ instruction: 0xf8df100c │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, lr, pc}^ │ │ │ │ - blge 2be88c <__bss_end__@@Base+0x2411a4> │ │ │ │ + blge 2be88c <__bss_end__@@Base+0x24119c> │ │ │ │ strmi r9, [r1], -r4, lsl #2 │ │ │ │ - blls 1fe884 <__bss_end__@@Base+0x18119c> │ │ │ │ + blls 1fe884 <__bss_end__@@Base+0x181194> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ ldmdami sl, {r1, ip, pc} │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, r9, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2072 @ 0xfffff7e8 │ │ │ │ cdp 7, 9, cr15, cr12, cr13, {7} │ │ │ │ andle r2, r8, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r3, r1, lsl #16 │ │ │ │ andeq lr, r9, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf7ff2119 │ │ │ │ - blmi 4d9224 <__bss_end__@@Base+0x45bb3c> │ │ │ │ + blmi 4d9224 <__bss_end__@@Base+0x45bb34> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2ec4f4 <__bss_end__@@Base+0x26ee0c> │ │ │ │ + blmi 2ec4f4 <__bss_end__@@Base+0x26ee04> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2f3d20 <__bss_end__@@Base+0x276638> │ │ │ │ + blls 2f3d20 <__bss_end__@@Base+0x276630> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-48] @ 0xffffffd0 │ │ │ │ stmiapl r3!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ - b 1c57c84 <__bss_end__@@Base+0x1bda59c> │ │ │ │ + b 1c57c84 <__bss_end__@@Base+0x1bda594> │ │ │ │ andeq r5, r4, r2, ror r7 │ │ │ │ andeq r5, r4, sl, ror #14 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ @@ -18627,172 +18627,172 @@ │ │ │ │ ldrtmi r2, [r9], -r2, lsl #4 │ │ │ │ movwls r4, #34344 @ 0x8628 │ │ │ │ ldc2 7, cr15, [r6, #-1008]! @ 0xfffffc10 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x46284b15 │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ @ instruction: 0xf7f56088 │ │ │ │ - blmi 518d18 <__bss_end__@@Base+0x49b630> │ │ │ │ + blmi 518d18 <__bss_end__@@Base+0x49b628> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2ac5e4 <__bss_end__@@Base+0x22eefc> │ │ │ │ + blmi 2ac5e4 <__bss_end__@@Base+0x22eef4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 273e0c <__bss_end__@@Base+0x1f6724> │ │ │ │ + blls 273e0c <__bss_end__@@Base+0x1f671c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ pop {r1, r3, ip, sp, pc} │ │ │ │ - blmi 37a574 <__bss_end__@@Base+0x2fce8c> │ │ │ │ + blmi 37a574 <__bss_end__@@Base+0x2fce84> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ede7ee │ │ │ │ svclt 0x0000e9fa │ │ │ │ andeq r5, r4, r6, lsr #13 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r4, lr, r6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq sp, r2, r8, ror #28 │ │ │ │ - andeq r1, r6, ip, lsr r5 │ │ │ │ + andeq r1, r6, r4, asr #10 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r5, r4, ip, lsl r6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi d52ac <__bss_end__@@Base+0x57bc4> │ │ │ │ + blhi d52ac <__bss_end__@@Base+0x57bbc> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ - bmi 1c46030 <__bss_end__@@Base+0x1bc8948> │ │ │ │ + bmi 1c46030 <__bss_end__@@Base+0x1bc8940> │ │ │ │ svcmi 0x00702300 │ │ │ │ stmdbcc r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbtmi r9, [pc], #-775 @ 19e10 │ │ │ │ vmov.f64 d4, d30 │ │ │ │ strmi r8, [r5], -r0, asr #20 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ stmdbcs r9!, {r8, r9} │ │ │ │ ldm pc, {r1, r2, r6, fp, ip, lr, pc}^ @ │ │ │ │ - bge ff115e30 <__bss_end__@@Base+0xff098748> │ │ │ │ + bge ff115e30 <__bss_end__@@Base+0xff098740> │ │ │ │ vdupvc.8 d6, r7 │ │ │ │ cdpls 2, 8, cr8, cr7, cr6, {5} │ │ │ │ strbmi r4, [r5, #-1453] @ 0xfffffa53 │ │ │ │ strbmi r4, [r5, #-1349] @ 0xfffffabb │ │ │ │ strbmi r4, [r5, #-1349] @ 0xfffffabb │ │ │ │ strbmi r4, [r5, #-1349] @ 0xfffffabb │ │ │ │ strbmi r4, [r5, #-1349] @ 0xfffffabb │ │ │ │ strbmi r4, [r5, #-1349] @ 0xfffffabb │ │ │ │ strbmi r4, [r5, #-1349] @ 0xfffffabb │ │ │ │ strbpl r4, [r5, -r5, asr #10] │ │ │ │ - blvc 1296f94 <__bss_end__@@Base+0x12198ac> │ │ │ │ + blvc 1296f94 <__bss_end__@@Base+0x12198a4> │ │ │ │ vst2.16 {d20-d21}, [pc :64]! │ │ │ │ @ instruction: 0xf04f7948 │ │ │ │ ldrbtmi r0, [r8], #-2049 @ 0xfffff7ff │ │ │ │ stc 7, cr15, [sl, #944]! @ 0x3b0 │ │ │ │ strmi r2, [r2], r0, lsl #6 │ │ │ │ mrc 0, 5, lr, cr7, cr9, {0} │ │ │ │ vnmulvs.f32 s15, s1, s16 │ │ │ │ @ instruction: 0xf8cd4659 │ │ │ │ mrrc 0, 0, r9, r3, cr0 │ │ │ │ @ instruction: 0xf7ed2b17 │ │ │ │ @ instruction: 0xf884ed00 │ │ │ │ @ instruction: 0x6660805c │ │ │ │ svceq 0x0000f1ba │ │ │ │ - blmi 148deac <__bss_end__@@Base+0x14107c4> │ │ │ │ + blmi 148deac <__bss_end__@@Base+0x14107bc> │ │ │ │ stclvs 6, cr4, [r1, #-8]! │ │ │ │ movwls r5, #22779 @ 0x58fb │ │ │ │ @ instruction: 0xf7f84618 │ │ │ │ - blls 1d83ec <__bss_end__@@Base+0x15ad04> │ │ │ │ + blls 1d83ec <__bss_end__@@Base+0x15acfc> │ │ │ │ andcs r3, r2, #67108864 @ 0x4000000 │ │ │ │ strtmi sl, [r8], -r6, lsl #18 │ │ │ │ @ instruction: 0xf7fc9306 │ │ │ │ @ instruction: 0x4604fc9f │ │ │ │ bicsle r2, ip, r0, lsl #16 │ │ │ │ @ instruction: 0xf7f54628 │ │ │ │ - bmi 1218bf0 <__bss_end__@@Base+0x119b508> │ │ │ │ + bmi 1218bf0 <__bss_end__@@Base+0x119b500> │ │ │ │ ldrbtmi r4, [sl], #-2883 @ 0xfffff4bd │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, fp, r7, ror r1 │ │ │ │ - blhi d51c8 <__bss_end__@@Base+0x57ae0> │ │ │ │ + blhi d51c8 <__bss_end__@@Base+0x57ad8> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ vst4.32 {d18-d21}, [pc], r0 │ │ │ │ vst4. {d23,d25,d27,d29}, [pc :256], lr │ │ │ │ vst2. {d23-d26}, [pc :256], sl │ │ │ │ stmib sp, {r3, r6, r7, r9, ip, sp, lr}^ │ │ │ │ cdp 2, 11, cr3, cr7, cr2, {0} │ │ │ │ - blmi ef8a10 <__bss_end__@@Base+0xe7b328> │ │ │ │ + blmi ef8a10 <__bss_end__@@Base+0xe7b320> │ │ │ │ andcs pc, r2, #64, 4 │ │ │ │ andls r5, r0, #16449536 @ 0xfb0000 │ │ │ │ teqpcc r8, r3 @ @ p-variant is OBSOLETE │ │ │ │ mrrc 0, 1, r4, r3, cr8 │ │ │ │ andls r2, r1, r7, lsl fp │ │ │ │ sbcvc pc, sl, pc, asr #8 │ │ │ │ stc 7, cr15, [r2], #948 @ 0x3b4 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ movwls sl, #35079 @ 0x8907 │ │ │ │ @ instruction: 0xf90ef00a │ │ │ │ @ instruction: 0xf7ed9808 │ │ │ │ @ instruction: 0xe7cce8d4 │ │ │ │ - blvc 12d7060 <__bss_end__@@Base+0x1259978> │ │ │ │ + blvc 12d7060 <__bss_end__@@Base+0x1259970> │ │ │ │ umaalcs lr, r0, r8, r7 │ │ │ │ mvnsne pc, r0, asr #4 │ │ │ │ vst1.64 {d30}, [pc :64], r7 │ │ │ │ vhadd.s8 d23, d16, d0 │ │ │ │ @ instruction: 0xe7d211fd │ │ │ │ @ instruction: 0xf44f4b28 │ │ │ │ andls r7, r2, #200, 4 @ 0x8000000c │ │ │ │ - bvc ff055a20 <__bss_end__@@Base+0xfefd8338> │ │ │ │ + bvc ff055a20 <__bss_end__@@Base+0xfefd8330> │ │ │ │ addsne pc, fp, #64, 4 │ │ │ │ addsne pc, r7, r0, asr #4 │ │ │ │ andls r5, r0, #16318464 @ 0xf90000 │ │ │ │ - blcs 6150a0 <__bss_end__@@Base+0x5979b8> │ │ │ │ + blcs 6150a0 <__bss_end__@@Base+0x5979b0> │ │ │ │ teqpne r8, r1 @ @ p-variant is OBSOLETE │ │ │ │ tstpeq r4, r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7ed9101 │ │ │ │ @ instruction: 0x4603ec78 │ │ │ │ @ instruction: 0xf00ee7d3 │ │ │ │ - blmi 799d68 <__bss_end__@@Base+0x71c680> │ │ │ │ + blmi 799d68 <__bss_end__@@Base+0x71c678> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ cmnpcs r4, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ mlacs r0, lr, r7, lr │ │ │ │ mvnsvc pc, pc, asr #8 │ │ │ │ vabd.s8 d30, d16, d31 │ │ │ │ strb r3, [r9, -sl, lsr #22]! │ │ │ │ strcs r2, [r1], #-768 @ 0xfffffd00 │ │ │ │ - blls 1d1fa0 <__bss_end__@@Base+0x1548b8> │ │ │ │ + blls 1d1fa0 <__bss_end__@@Base+0x1548b0> │ │ │ │ subsmi pc, ip, r0, lsl #17 │ │ │ │ stc 3, cr3, [r0, #4] │ │ │ │ andcs r8, r2, #32, 20 @ 0x20000 │ │ │ │ strtmi sl, [r8], -r6, lsl #18 │ │ │ │ @ instruction: 0xf7fc9306 │ │ │ │ stmdacs r0, {r0, r2, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi 40e76c <__bss_end__@@Base+0x391084> │ │ │ │ + blmi 40e76c <__bss_end__@@Base+0x39107c> │ │ │ │ stc 4, cr4, [r3, #492] @ 0x1ec │ │ │ │ str r8, [r1, r2, lsr #20] │ │ │ │ - blcc a968b4 <__bss_end__@@Base+0xa191cc> │ │ │ │ + blcc a968b4 <__bss_end__@@Base+0xa191c4> │ │ │ │ andscs lr, r0, r0, asr r7 │ │ │ │ mvnsne pc, r0, asr #4 │ │ │ │ @ instruction: 0xf7ede78f │ │ │ │ svclt 0x0000e8f8 │ │ │ │ @ instruction: 0x000455b0 │ │ │ │ andeq r5, r4, sl, lsr #11 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sp, r2, lr, asr r2 │ │ │ │ muleq r0, r0, r8 │ │ │ │ strdeq r5, [r4], -sl │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r1, r6, r6, asr r3 │ │ │ │ - andeq r1, r6, ip, lsl r3 │ │ │ │ + andeq r1, r6, lr, asr r3 │ │ │ │ + andeq r1, r6, r4, lsr #6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addslt r4, r0, r2, lsr lr │ │ │ │ ldrbtmi r4, [lr], #-2610 @ 0xfffff5ce │ │ │ │ ldcmi 13, cr4, [r3], #-200 @ 0xffffff38 │ │ │ │ - blmi ceb1fc <__bss_end__@@Base+0xc6db14> │ │ │ │ + blmi ceb1fc <__bss_end__@@Base+0xc6db0c> │ │ │ │ mcrge 8, 0, r5, cr14, cr2, {5} │ │ │ │ andls r6, pc, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ @ instruction: 0xac0c5928 │ │ │ │ andls r5, r7, fp, ror #17 │ │ │ │ movwls r4, #38957 @ 0x982d │ │ │ │ @@ -18809,64 +18809,64 @@ │ │ │ │ @ instruction: 0xc090f8df │ │ │ │ ldm r4, {r8, r9, sp} │ │ │ │ ldrbtmi r0, [ip], #7 │ │ │ │ stceq 1, cr15, [ip], {12} │ │ │ │ svcge 0x000b9e0a │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andeq lr, r7, ip, lsl #17 │ │ │ │ - blls 312090 <__bss_end__@@Base+0x2949a8> │ │ │ │ + blls 312090 <__bss_end__@@Base+0x2949a0> │ │ │ │ cdpeq 1, 8, cr15, cr4, cr12, {0} │ │ │ │ muleq r7, r4, r8 │ │ │ │ stm lr, {r0, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf88c0007 │ │ │ │ andcs r8, r2, #92 @ 0x5c │ │ │ │ @ instruction: 0x46304639 │ │ │ │ @ instruction: 0xf7fc930b │ │ │ │ @ instruction: 0x4684fbb1 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf7f54630 │ │ │ │ - blmi 518a14 <__bss_end__@@Base+0x49b32c> │ │ │ │ + blmi 518a14 <__bss_end__@@Base+0x49b324> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2ac8e8 <__bss_end__@@Base+0x22f200> │ │ │ │ + blmi 2ac8e8 <__bss_end__@@Base+0x22f1f8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 3f4110 <__bss_end__@@Base+0x376a28> │ │ │ │ + blls 3f4110 <__bss_end__@@Base+0x376a20> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ pop {r4, ip, sp, pc} │ │ │ │ - blmi 37a878 <__bss_end__@@Base+0x2fd190> │ │ │ │ + blmi 37a878 <__bss_end__@@Base+0x2fd188> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ede7ee │ │ │ │ svclt 0x0000e878 │ │ │ │ @ instruction: 0x000453ba │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0x000453b4 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq sp, r2, r6, lsl #23 │ │ │ │ - andeq r1, r6, lr, ror #4 │ │ │ │ + andeq r1, r6, r6, ror r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r5, r4, r8, lsl r3 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ ldrmi fp, [r4], -sp, lsl #1 │ │ │ │ movwcs r4, #2678 @ 0xa76 │ │ │ │ ldrsbhi pc, [r8, #143] @ 0x8f @ │ │ │ │ movwls r3, #39204 @ 0x9924 │ │ │ │ - blmi 1d6b2fc <__bss_end__@@Base+0x1cedc14> │ │ │ │ + blmi 1d6b2fc <__bss_end__@@Base+0x1cedc0c> │ │ │ │ @ instruction: 0x460544f8 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ stmdbcs r5, {r8, r9} │ │ │ │ ldm pc, {r3, r5, fp, ip, lr, pc}^ @ │ │ │ │ svcls 0x0003f001 │ │ │ │ - blls 1ee8410 <__bss_end__@@Base+0x1e6ad28> │ │ │ │ + blls 1ee8410 <__bss_end__@@Base+0x1e6ad20> │ │ │ │ @ instruction: 0xf44f4b6e │ │ │ │ vst1.64 {d23-d26}, [pc :256], sl │ │ │ │ stmib sp, {r3, r6, r7, ip, sp, lr}^ │ │ │ │ vhadd.s8 d18, d0, d3 │ │ │ │ vst1.8 {d18-d21}, [pc], r2 │ │ │ │ @ instruction: 0xf85870ca │ │ │ │ vst4.8 {d17-d20}, [pc], r3 │ │ │ │ @@ -18878,22 +18878,22 @@ │ │ │ │ @ instruction: 0xf7ed11f7 │ │ │ │ @ instruction: 0x4603eb76 │ │ │ │ stmdbge r9, {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf009930a │ │ │ │ stmdals sl, {r0, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svc 0x00a6f7ec │ │ │ │ @ instruction: 0xf7f54628 │ │ │ │ - bmi 175892c <__bss_end__@@Base+0x16db244> │ │ │ │ + bmi 175892c <__bss_end__@@Base+0x16db23c> │ │ │ │ ldrbtmi r4, [sl], #-2905 @ 0xfffff4a7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, r3, r0, asr #32 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ - bmi 153e15c <__bss_end__@@Base+0x14c0a74> │ │ │ │ + bmi 153e15c <__bss_end__@@Base+0x14c0a6c> │ │ │ │ @ instruction: 0xf8dfaf08 │ │ │ │ ssatmi fp, #3, r4, asr #2 │ │ │ │ movwcs r4, #2388 @ 0x954 │ │ │ │ @ instruction: 0x46b944fb │ │ │ │ andcs pc, r2, r8, asr r8 @ │ │ │ │ tstls r7, r9, ror r4 │ │ │ │ ands r4, r5, r4, lsl r6 │ │ │ │ @@ -18906,24 +18906,24 @@ │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ stmdb lr, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movweq pc, #4175 @ 0x104f @ │ │ │ │ subscc pc, ip, r6, lsl #17 │ │ │ │ movwcc r9, #6920 @ 0x1b08 │ │ │ │ strbmi r2, [r9], -r1, lsl #4 │ │ │ │ movwls r4, #34344 @ 0x8628 │ │ │ │ - blx fffd81e0 <__bss_end__@@Base+0xfff5aaf8> │ │ │ │ + blx fffd81e0 <__bss_end__@@Base+0xfff5aaf0> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ svcvs 0x00f3d06a │ │ │ │ ldmdbvs r8, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ bicsle r2, fp, r0, lsl #16 │ │ │ │ andcs r4, r0, lr, lsr fp │ │ │ │ @ instruction: 0xf6409907 │ │ │ │ @ instruction: 0xf8580223 │ │ │ │ @ instruction: 0xf8c33003 │ │ │ │ - blmi f06214 <__bss_end__@@Base+0xe88b2c> │ │ │ │ + blmi f06214 <__bss_end__@@Base+0xe88b24> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7ed601a │ │ │ │ ldrb lr, [pc, sl, lsl #19] │ │ │ │ svcge 0x00084b38 │ │ │ │ muleq r7, r4, r8 │ │ │ │ orrcc r4, ip, #2063597568 @ 0x7b000000 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @@ -18932,15 +18932,15 @@ │ │ │ │ @ instruction: 0xf1069b08 │ │ │ │ ldm r4, {r2, r7, sl, fp} │ │ │ │ movwcc r0, #4103 @ 0x1007 │ │ │ │ andeq lr, r7, ip, lsl #17 │ │ │ │ subshi pc, ip, r6, lsl #17 │ │ │ │ ldrtmi r2, [r9], -r2, lsl #4 │ │ │ │ movwls r4, #34344 @ 0x8628 │ │ │ │ - blx ff2d8248 <__bss_end__@@Base+0xff25ab60> │ │ │ │ + blx ff2d8248 <__bss_end__@@Base+0xff25ab58> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ str sp, [fp, ip, ror #3] │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ @ instruction: 0xe787fe3b │ │ │ │ vst2.8 {d20-d21}, [pc :128], r0 │ │ │ │ vst2. {d23-d26}, [pc :256], sl │ │ │ │ stmib sp, {r3, r6, r7, r8, ip, sp, lr}^ │ │ │ │ @@ -18960,15 +18960,15 @@ │ │ │ │ sbcvc pc, sl, pc, asr #8 │ │ │ │ movwcs pc, #8768 @ 0x2240 @ │ │ │ │ @ instruction: 0xf8584622 │ │ │ │ @ instruction: 0xf8d11001 │ │ │ │ vst4.8 {d1,d3,d5,d7}, [r1 :256], r8 │ │ │ │ smlabbls r0, r0, r1, r6 │ │ │ │ mvnsne pc, r0, asr #4 │ │ │ │ - b ff15827c <__bss_end__@@Base+0xff0dab94> │ │ │ │ + b ff15827c <__bss_end__@@Base+0xff0dab8c> │ │ │ │ strb r4, [sp, -r3, lsl #12] │ │ │ │ orrsvc pc, r4, #4, 10 @ 0x1000000 │ │ │ │ muleq r7, sl, r8 │ │ │ │ andeq lr, r7, r3, lsl #17 │ │ │ │ @ instruction: 0xf7ece74e │ │ │ │ svclt 0x0000ef6a │ │ │ │ andeq r5, r4, r8, lsr #5 │ │ │ │ @@ -18976,23 +18976,23 @@ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r5, r4, r6, lsr r2 │ │ │ │ muleq r2, r8, r5 │ │ │ │ andeq sp, r2, ip, lsl sl │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ - muleq r6, ip, r0 │ │ │ │ + andeq r1, r6, r4, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb71510 <__bss_end__@@Base+0xfeaf3e28> │ │ │ │ + bl feb71510 <__bss_end__@@Base+0xfeaf3e20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r4, #-704]! @ 0xfffffd40 │ │ │ │ - bmi 946560 <__bss_end__@@Base+0x8c8e78> │ │ │ │ + bmi 946560 <__bss_end__@@Base+0x8c8e70> │ │ │ │ stcmi 4, cr4, [r4], #-500 @ 0xfffffe0c │ │ │ │ @ instruction: 0xc090f8df │ │ │ │ - blmi 92b518 <__bss_end__@@Base+0x8ade30> │ │ │ │ + blmi 92b518 <__bss_end__@@Base+0x8ade28> │ │ │ │ stcge 8, cr5, [ip, #-680] @ 0xfffffd58 │ │ │ │ andls r6, pc, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ ldceq 1, cr15, [r8], #-52 @ 0xffffffcc │ │ │ │ andls r5, r7, r3, ror #17 │ │ │ │ @@ -19007,81 +19007,81 @@ │ │ │ │ stmdacs r2, {r1, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d008 │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals fp, {r0, r1, r4, ip, lr, pc} │ │ │ │ @ instruction: 0x2127462a │ │ │ │ mrc2 7, 5, pc, cr10, cr15, {7} │ │ │ │ stmiapl r3!, {r0, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4743e4 <__bss_end__@@Base+0x3f6cfc> │ │ │ │ + bmi 4743e4 <__bss_end__@@Base+0x3f6cf4> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r1, r5, lsl #2 │ │ │ │ - blmi 34985c <__bss_end__@@Base+0x2cc174> │ │ │ │ + blmi 34985c <__bss_end__@@Base+0x2cc16c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ece7ef │ │ │ │ svclt 0x0000ef06 │ │ │ │ muleq r4, ip, r0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r4, r4, r0 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq sp, r2, ip, lsl #17 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r5, r4, r2, lsr r0 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb715d8 <__bss_end__@@Base+0xfeaf3ef0> │ │ │ │ + bl feb715d8 <__bss_end__@@Base+0xfeaf3ee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 2, cr0, cr14, cr0, {6} │ │ │ │ - bmi bc6610 <__bss_end__@@Base+0xb48f28> │ │ │ │ + bmi bc6610 <__bss_end__@@Base+0xb48f20> │ │ │ │ stcmi 4, cr4, [lr, #-504]! @ 0xfffffe08 │ │ │ │ ldrbtmi r4, [sp], #-3118 @ 0xfffff3d2 │ │ │ │ ldmpl r2!, {r1, r2, r3, r5, r8, r9, fp, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmiapl fp!, {r3, r5, r8, fp, ip, lr}^ │ │ │ │ stmdami sl!, {r0, r1, ip, pc} │ │ │ │ - blge 23f01c <__bss_end__@@Base+0x1c1934> │ │ │ │ - blls 17f014 <__bss_end__@@Base+0x10192c> │ │ │ │ + blge 23f01c <__bss_end__@@Base+0x1c192c> │ │ │ │ + blls 17f014 <__bss_end__@@Base+0x101924> │ │ │ │ andls r5, r1, r8, lsr #16 │ │ │ │ andls sl, r0, r7, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2086 @ 0xfffff7da │ │ │ │ - b ff5d83d0 <__bss_end__@@Base+0xff55ace8> │ │ │ │ + b ff5d83d0 <__bss_end__@@Base+0xff55ace0> │ │ │ │ eorle r2, r5, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ svclt 0x00182801 │ │ │ │ tstle r6, r0, lsl #6 │ │ │ │ cdpvs 0, 14, cr14, cr0, cr13, {1} │ │ │ │ ldm r4!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdavs r8, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ - bl ff6583ec <__bss_end__@@Base+0xff5dad04> │ │ │ │ + bl ff6583ec <__bss_end__@@Base+0xff5dacfc> │ │ │ │ strbtvs r6, [r0], r2, lsr #31 │ │ │ │ - blmi 74696c <__bss_end__@@Base+0x6c9284> │ │ │ │ + blmi 74696c <__bss_end__@@Base+0x6c927c> │ │ │ │ stmiapl pc!, {r4, r9, sl, lr}^ @ │ │ │ │ @ instruction: 0x479869fb │ │ │ │ @ instruction: 0x6ee1697b │ │ │ │ addcs r2, r0, r0, lsl #4 │ │ │ │ - blls 1ac2b8 <__bss_end__@@Base+0x12ebd0> │ │ │ │ + blls 1ac2b8 <__bss_end__@@Base+0x12ebc8> │ │ │ │ stmdals r7, {r0, r8, r9, ip, sp} │ │ │ │ stmdbge r6, {r1, r9, sp} │ │ │ │ @ instruction: 0xf7fc9306 │ │ │ │ strmi pc, [r4], -r3, asr #19 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ stmiapl fp!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4b44d4 <__bss_end__@@Base+0x436dec> │ │ │ │ + bmi 4b44d4 <__bss_end__@@Base+0x436de4> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, fp, r5, lsl #2 │ │ │ │ - blmi 389c4c <__bss_end__@@Base+0x30c564> │ │ │ │ + blmi 389c4c <__bss_end__@@Base+0x30c55c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ece7ef │ │ │ │ svclt 0x0000ee8e │ │ │ │ ldrdeq r4, [r4], -r4 @ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r4, r4, lr, asr #31 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -19089,65 +19089,65 @@ │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ andeq ip, r2, r2, lsr #25 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r4, r4, r2, asr #30 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb716cc <__bss_end__@@Base+0xfeaf3fe4> │ │ │ │ + bl feb716cc <__bss_end__@@Base+0xfeaf3fdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ addlt lr, r6, r0, lsr #1 │ │ │ │ ldrbtmi r4, [lr], #2599 @ 0xa27 │ │ │ │ @ instruction: 0xf8df4c27 │ │ │ │ ldrbtmi ip, [ip], #-160 @ 0xffffff60 │ │ │ │ @ instruction: 0xf85e4b27 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r4, lsl #16 │ │ │ │ - blls ec588 <__bss_end__@@Base+0x6eea0> │ │ │ │ + blls ec588 <__bss_end__@@Base+0x6ee98> │ │ │ │ @ instruction: 0xf7ed4478 │ │ │ │ stmdacs r2, {r1, r2, r3, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d018 │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blmi 74e5a8 <__bss_end__@@Base+0x6d0ec0> │ │ │ │ + blmi 74e5a8 <__bss_end__@@Base+0x6d0eb8> │ │ │ │ ldrbtmi r9, [fp], #-2564 @ 0xfffff5fc │ │ │ │ @ instruction: 0xf8d36850 │ │ │ │ movwlt r1, #4472 @ 0x1178 │ │ │ │ @ instruction: 0xf7ec2202 │ │ │ │ - blmi 655d20 <__bss_end__@@Base+0x5d8638> │ │ │ │ + blmi 655d20 <__bss_end__@@Base+0x5d8630> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf8c3217c │ │ │ │ andcc r0, r1, #120, 2 │ │ │ │ cmnpcs ip, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf966f00f │ │ │ │ stmiapl r3!, {r0, r1, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 4f45ac <__bss_end__@@Base+0x476ec4> │ │ │ │ + bmi 4f45ac <__bss_end__@@Base+0x476ebc> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r8, lsl #2 │ │ │ │ - blmi 3c99a4 <__bss_end__@@Base+0x34c2bc> │ │ │ │ + blmi 3c99a4 <__bss_end__@@Base+0x34c2b4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8d3e7ef │ │ │ │ ldrb r1, [fp, r8, lsl #4] │ │ │ │ cdp 7, 1, cr15, cr14, cr12, {7} │ │ │ │ ldrdeq r4, [r4], -lr │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ ldrdeq r4, [r4], -r6 │ │ │ │ andeq r0, r0, r0, ror fp │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq sp, [r2], -r0 │ │ │ │ - andeq r0, r6, r6, lsr #27 │ │ │ │ - muleq r6, r4, sp │ │ │ │ + andeq r0, r6, lr, lsr #27 │ │ │ │ + muleq r6, ip, sp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r4, r4, sl, ror #28 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ @@ -19155,22 +19155,22 @@ │ │ │ │ addlt r4, r2, r6, lsl sl │ │ │ │ @ instruction: 0x46064479 │ │ │ │ strcs r2, [r1, -r0, lsl #6] │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9201 │ │ │ │ and r0, r7, r0, lsl #4 │ │ │ │ strbmi r6, [r0], -r1, ror #28 │ │ │ │ - b dd8584 <__bss_end__@@Base+0xd5ae9c> │ │ │ │ + b dd8584 <__bss_end__@@Base+0xd5ae94> │ │ │ │ @ instruction: 0xf8849b00 │ │ │ │ movwcc r7, #4212 @ 0x1074 │ │ │ │ strbtmi r2, [r9], -r2, lsl #4 │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ @ instruction: 0xf902f7fc │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ - bmi 28eda8 <__bss_end__@@Base+0x2116c0> │ │ │ │ + bmi 28eda8 <__bss_end__@@Base+0x2116b8> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, r2, lsl #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldcl 7, cr15, [r2, #944] @ 0x3b0 │ │ │ │ @@ -19201,15 +19201,15 @@ │ │ │ │ @ instruction: 0xf8842301 │ │ │ │ blls 26844 │ │ │ │ andcs r3, r2, #67108864 @ 0x4000000 │ │ │ │ ldrtmi r4, [r0], -r9, ror #12 │ │ │ │ @ instruction: 0xf7fc9300 │ │ │ │ @ instruction: 0x4604f8b5 │ │ │ │ bicsle r2, pc, r0, lsl #16 │ │ │ │ - blmi 22ceb8 <__bss_end__@@Base+0x1af7d0> │ │ │ │ + blmi 22ceb8 <__bss_end__@@Base+0x1af7c8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 746fc │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ec83f0 │ │ │ │ svclt 0x0000ed86 │ │ │ │ @@ -19243,42 +19243,42 @@ │ │ │ │ @ instruction: 0xf7ed7400 │ │ │ │ @ instruction: 0xf509e8c0 │ │ │ │ @ instruction: 0xf7fc70f8 │ │ │ │ strmi pc, [r1], -fp, lsr #19 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ rscsvc pc, r8, #37748736 @ 0x2400000 │ │ │ │ ldrtmi r9, [r0], -r3 │ │ │ │ - blx ff7d8718 <__bss_end__@@Base+0xff75b030> │ │ │ │ + blx ff7d8718 <__bss_end__@@Base+0xff75b028> │ │ │ │ ldrdcc pc, [r0, r9]! │ │ │ │ ldmdavs sl, {r0, r1, r8, fp, ip, pc} │ │ │ │ @ instruction: 0x2074f892 │ │ │ │ rsbscs pc, r4, r6, lsl #17 │ │ │ │ @ instruction: 0xf893681b │ │ │ │ @ instruction: 0xf8863075 │ │ │ │ @ instruction: 0xf8863075 │ │ │ │ @ instruction: 0x66311076 │ │ │ │ subsne pc, ip, r6, lsl #17 │ │ │ │ stmib r6, {r0, r4, r5, r7, r8, sl, sp, lr}^ │ │ │ │ ldrvs r1, [r1, -r1, lsr #2]! │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ svclt 0x000083f0 │ │ │ │ - andeq r0, r6, lr, ror #23 │ │ │ │ + strdeq r0, [r6], -r6 │ │ │ │ andeq sp, r2, ip, ror r2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ strbtmi pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ strmi fp, [r0], ip, lsl #1 │ │ │ │ ldrbtmi r2, [ip], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf504460f │ │ │ │ @ instruction: 0x461570d6 │ │ │ │ ldrbvs pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0x31a8f8c4 │ │ │ │ - bl fead8750 <__bss_end__@@Base+0xfea5b068> │ │ │ │ + bl fead8750 <__bss_end__@@Base+0xfea5b060> │ │ │ │ ldrbtmi r4, [lr], #-1600 @ 0xfffff9c0 │ │ │ │ cdp 7, 13, cr15, cr6, cr12, {7} │ │ │ │ strbcs pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ strbmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7ed447a │ │ │ │ @ instruction: 0xf7ece918 │ │ │ │ pkhtbmi lr, r0, r4, asr #29 │ │ │ │ @@ -19299,18 +19299,18 @@ │ │ │ │ cmnpcs ip, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ bcs 36564 │ │ │ │ bichi pc, r9, r0 │ │ │ │ strmi pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ strcs pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ ldmpl r2!, {r2, r3, r7, r8, r9} │ │ │ │ - bgt 1f63a8 <__bss_end__@@Base+0x178cc0> │ │ │ │ + bgt 1f63a8 <__bss_end__@@Base+0x178cb8> │ │ │ │ andeq lr, r7, r3, lsl #17 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ - blmi ffefaf30 <__bss_end__@@Base+0xffe7d848> │ │ │ │ + blmi ffefaf30 <__bss_end__@@Base+0xffe7d840> │ │ │ │ ldclmi 6, cr4, [fp], #164 @ 0xa4 │ │ │ │ addcs r2, r5, #0, 10 │ │ │ │ ldrbtmi r2, [ip], #-134 @ 0xffffff7a │ │ │ │ @ instruction: 0xf8d358f3 │ │ │ │ svcvs 0x0063800c │ │ │ │ @ instruction: 0xf8d49303 │ │ │ │ movwls r3, #4472 @ 0x1178 │ │ │ │ @@ -19498,15 +19498,15 @@ │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ strbmi r6, [r0], -r3, ror #15 │ │ │ │ @ instruction: 0xf7ec2300 │ │ │ │ @ instruction: 0xf8c5e822 │ │ │ │ adcvs r0, r0, r0, lsl #3 │ │ │ │ andseq pc, r4, r4, lsl #2 │ │ │ │ @ instruction: 0xf7ec66a6 │ │ │ │ - bmi 17552c0 <__bss_end__@@Base+0x16d7bd8> │ │ │ │ + bmi 17552c0 <__bss_end__@@Base+0x16d7bd0> │ │ │ │ tstcs r1, r0, lsr #12 │ │ │ │ @ instruction: 0xf7f9447a │ │ │ │ @ instruction: 0xf884f8db │ │ │ │ ldmdami r9, {r1, r2, r4, r5, r6, sp, lr}^ │ │ │ │ @ instruction: 0xf8d54633 │ │ │ │ tstcs r5, r0, lsl #3 │ │ │ │ @ instruction: 0xf7ec4478 │ │ │ │ @@ -19546,28 +19546,28 @@ │ │ │ │ movwls r2, #512 @ 0x200 │ │ │ │ vsubw.s8 q9, q2, d0 │ │ │ │ @ instruction: 0xf7ec0344 │ │ │ │ @ instruction: 0x4605e878 │ │ │ │ ldr r6, [ip], -r0, ror #13 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ - andeq r0, r6, sl, lsr fp │ │ │ │ + andeq r0, r6, r2, asr #22 │ │ │ │ andeq r4, r4, r6, lsl ip │ │ │ │ andeq ip, r2, r0, lsr #13 │ │ │ │ andeq sp, r2, r6, asr #8 │ │ │ │ - andeq r0, r6, sl, ror #21 │ │ │ │ - ldrdeq r0, [r6], -r8 │ │ │ │ - @ instruction: 0x00060abc │ │ │ │ + strdeq r0, [r6], -r2 │ │ │ │ + andeq r0, r6, r0, ror #21 │ │ │ │ + andeq r0, r6, r4, asr #21 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - muleq r6, sl, sl │ │ │ │ + andeq r0, r6, r2, lsr #21 │ │ │ │ andeq ip, r2, r0, lsr #31 │ │ │ │ andeq ip, r2, sl, lsr #30 │ │ │ │ andeq ip, r2, r8, lsr #31 │ │ │ │ - andeq r5, r5, r6, lsr #15 │ │ │ │ + andeq r5, r5, sl, lsr #15 │ │ │ │ andeq ip, r2, r0, lsr #31 │ │ │ │ andeq sp, r2, sl, asr #6 │ │ │ │ andeq ip, r2, r6, asr pc │ │ │ │ andeq sp, r2, r6, lsr r3 │ │ │ │ andeq sp, r2, r2, lsr r3 │ │ │ │ andeq ip, r2, sl, lsr #30 │ │ │ │ strdeq sp, [r2], -lr │ │ │ │ @@ -19585,17 +19585,17 @@ │ │ │ │ muleq r2, r6, lr │ │ │ │ andeq sp, r2, sl, lsl #5 │ │ │ │ andeq sp, r2, r4, lsl #5 │ │ │ │ andeq sp, r2, ip, ror r2 │ │ │ │ andeq sp, r2, r8, ror r2 │ │ │ │ andeq sp, r2, lr, ror #4 │ │ │ │ andeq sp, r2, r8, ror #4 │ │ │ │ - andeq r5, r5, r0, lsl #12 │ │ │ │ - andeq r0, r6, lr, asr #16 │ │ │ │ - andeq r0, r6, r6, lsr r8 │ │ │ │ + andeq r5, r5, r4, lsl #12 │ │ │ │ + andeq r0, r6, r6, asr r8 │ │ │ │ + andeq r0, r6, lr, lsr r8 │ │ │ │ andeq sp, r2, ip, lsl r2 │ │ │ │ andeq ip, r2, r2, lsl #25 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0x0002bab4 │ │ │ │ @ instruction: 0x0002e5b0 │ │ │ │ andeq ip, r2, r6, ror #5 │ │ │ │ andeq sp, r2, r4, asr #2 │ │ │ │ @@ -19603,15 +19603,15 @@ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ umulllt r4, r5, r8, ip │ │ │ │ pkhbtmi r4, r2, r8, lsl #29 │ │ │ │ ldrbtmi r4, [ip], #-3480 @ 0xfffff268 │ │ │ │ - blmi fe62becc <__bss_end__@@Base+0xfe5ae7e4> │ │ │ │ + blmi fe62becc <__bss_end__@@Base+0xfe5ae7dc> │ │ │ │ stmdavs r4!, {r0, r1, r3, r7, r9, sl, lr} │ │ │ │ ldmdbpl r5!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stccs 6, cr4, [r0], {22} │ │ │ │ strls r6, [r3, #-2093] @ 0xfffff7d3 │ │ │ │ streq pc, [r0, #-79] @ 0xffffffb1 │ │ │ │ strcs fp, [r0, #-4056] @ 0xfffff028 │ │ │ │ ldrdvc pc, [r0, r3]! │ │ │ │ @@ -19642,15 +19642,15 @@ │ │ │ │ rsbsmi pc, r4, r8, lsl #17 │ │ │ │ @ instruction: 0xf7eb9500 │ │ │ │ @ instruction: 0xf8d7ef04 │ │ │ │ @ instruction: 0xf8c831a0 │ │ │ │ strtmi r0, [r9], -r8, rrx │ │ │ │ ldmdavs fp, {r0, r1, r2, r4, r5, r6, sl, fp, lr} │ │ │ │ svcvs 0x00d8447c │ │ │ │ - bl 1ed8d20 <__bss_end__@@Base+0x1e5b638> │ │ │ │ + bl 1ed8d20 <__bss_end__@@Base+0x1e5b630> │ │ │ │ strmi r2, [r3], -r8, lsl #4 │ │ │ │ rsbseq pc, ip, r8, asr #17 │ │ │ │ strbmi r2, [r8], -r2, lsl #2 │ │ │ │ @ instruction: 0xf7eb9500 │ │ │ │ @ instruction: 0x4601eef0 │ │ │ │ rsbeq pc, ip, r8, asr #17 │ │ │ │ ldrdeq pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ @@ -19671,15 +19671,15 @@ │ │ │ │ addhi pc, r4, r0 │ │ │ │ ldrdeq pc, [r4, r7] │ │ │ │ cdp 7, 7, cr15, cr0, cr11, {7} │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldrbmi sp, [r2], -r4 │ │ │ │ strbmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xff88f7f8 │ │ │ │ - blx 15d8db6 <__bss_end__@@Base+0x155b6ce> │ │ │ │ + blx 15d8db6 <__bss_end__@@Base+0x155b6c6> │ │ │ │ ldrsbeq pc, [r4], #-136 @ 0xffffff78 @ │ │ │ │ mcrge 6, 0, r4, cr2, cr9, {2} │ │ │ │ stc2 7, cr15, [ip, #-1004]! @ 0xfffffc14 │ │ │ │ strmi r2, [r5], -r0, lsl #6 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ and r4, sp, pc, lsl r6 │ │ │ │ @ instruction: 0xf8846d63 │ │ │ │ @@ -19705,83 +19705,83 @@ │ │ │ │ stc2l 7, cr15, [lr], {251} @ 0xfb │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf7f44628 │ │ │ │ @ instruction: 0xf8d8fb7d │ │ │ │ @ instruction: 0xf8d82078 │ │ │ │ ldrmi r0, [r1], -r8 │ │ │ │ stmdb r2!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blmi c6d748 <__bss_end__@@Base+0xbf0060> │ │ │ │ + blmi c6d748 <__bss_end__@@Base+0xbf0058> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls f4edc <__bss_end__@@Base+0x777f4> │ │ │ │ + blls f4edc <__bss_end__@@Base+0x777ec> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r3, r0, lsl #6 │ │ │ │ andlt r4, r5, r8, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strcc r0, [r4, #-163] @ 0xffffff5d │ │ │ │ stmdbeq r1, {r0, r1, r6, ip, sp, lr, pc} │ │ │ │ ldrsbthi pc, [ip], pc @ │ │ │ │ strtmi r1, [r1], #-3681 @ 0xfffff19f │ │ │ │ ldrbtmi r4, [r8], #2606 @ 0xa2e │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ andne pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf7ec0089 │ │ │ │ - bmi b15d50 <__bss_end__@@Base+0xa98668> │ │ │ │ + bmi b15d50 <__bss_end__@@Base+0xa98660> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldrbtmi r4, [sl], #-1543 @ 0xfffff9f9 │ │ │ │ @ instruction: 0xf8c2429c │ │ │ │ @ instruction: 0xf6bf01a0 │ │ │ │ tstcs r0, r1, lsr pc │ │ │ │ eorne pc, r4, r7, asr #16 │ │ │ │ @ instruction: 0xf8d83401 │ │ │ │ @ instruction: 0xf8d23000 │ │ │ │ addsmi r7, ip, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xe725dbf6 │ │ │ │ ldrdcc pc, [r0, r7]! │ │ │ │ mcrvs 8, 5, r6, cr0, cr12, {0} │ │ │ │ @ instruction: 0xf7ebb1d8 │ │ │ │ - blmi 7d6688 <__bss_end__@@Base+0x758fa0> │ │ │ │ + blmi 7d6688 <__bss_end__@@Base+0x758f98> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ ldmdavs fp, {r5, r7, r8, ip, sp} │ │ │ │ @ instruction: 0x0119e9d3 │ │ │ │ ldm r2!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldrbmi sp, [r2], -r4 │ │ │ │ strbmi r2, [r0], -r1, lsl #2 │ │ │ │ mrc2 7, 7, pc, cr8, cr8, {7} │ │ │ │ - blx ff1d8ed4 <__bss_end__@@Base+0xff15b7ec> │ │ │ │ + blx ff1d8ed4 <__bss_end__@@Base+0xff15b7e4> │ │ │ │ ldrsbeq pc, [r4], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0xf7fb4659 │ │ │ │ @ instruction: 0x4605fc9d │ │ │ │ strmi lr, [fp], -r3, lsr #15 │ │ │ │ andscs r4, r5, #72, 12 @ 0x4800000 │ │ │ │ strls r2, [r0], -r2, lsl #2 │ │ │ │ cdp 7, 2, cr15, cr0, cr11, {7} │ │ │ │ ldrb r6, [ip, r0, lsr #13] │ │ │ │ stmdb r4, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - muleq r5, sl, r3 │ │ │ │ + muleq r5, lr, r3 │ │ │ │ andeq r4, r4, r8, ror #13 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r0, r6, ip, ror #11 │ │ │ │ + strdeq r0, [r6], -r4 │ │ │ │ andeq ip, r2, ip, asr #31 │ │ │ │ - muleq r6, r4, r5 │ │ │ │ + muleq r6, ip, r5 │ │ │ │ @ instruction: 0x0002e3b4 │ │ │ │ andeq ip, r2, r4, asr #19 │ │ │ │ andeq r4, r4, ip, asr #10 │ │ │ │ - ldrdeq r5, [r5], -r2 │ │ │ │ + ldrdeq r5, [r5], -r6 │ │ │ │ andeq ip, r2, lr, lsr lr │ │ │ │ - andeq r0, r6, r6, lsl r4 │ │ │ │ - andeq r0, r6, r4, ror #7 │ │ │ │ + andeq r0, r6, lr, lsl r4 │ │ │ │ + andeq r0, r6, ip, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb72164 <__bss_end__@@Base+0xfeaf4a7c> │ │ │ │ + bl feb72164 <__bss_end__@@Base+0xfeaf4a74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi bdee8c <__bss_end__@@Base+0xb617a4> │ │ │ │ - bmi c071a0 <__bss_end__@@Base+0xb89ab8> │ │ │ │ + blmi bdee8c <__bss_end__@@Base+0xb6179c> │ │ │ │ + bmi c071a0 <__bss_end__@@Base+0xb89ab0> │ │ │ │ stcmi 4, cr4, [pc], #-492 @ 1ad88 │ │ │ │ movwvc pc, #1283 @ 0x503 @ │ │ │ │ - blmi bbfb9c <__bss_end__@@Base+0xb424b4> │ │ │ │ + blmi bbfb9c <__bss_end__@@Base+0xb424ac> │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ ldrbtmi ip, [ip], #-184 @ 0xffffff48 │ │ │ │ ldrsbt pc, [r4], pc @ │ │ │ │ @ instruction: 0x460a58d3 │ │ │ │ ldmdavs fp, {r0, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ @ instruction: 0xf8540300 │ │ │ │ @@ -19801,51 +19801,51 @@ │ │ │ │ stmdavs fp, {r3, r8, fp, ip, pc}^ │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, sl, r1, lsl #4 │ │ │ │ tstlt r3, fp, lsl #16 │ │ │ │ andcc r6, r1, #5898240 @ 0x5a0000 │ │ │ │ stmdals r9, {r1, r3, r4, r6, sp, lr} │ │ │ │ @ instruction: 0xf7ff2202 │ │ │ │ - blmi 65a980 <__bss_end__@@Base+0x5dd298> │ │ │ │ + blmi 65a980 <__bss_end__@@Base+0x5dd290> │ │ │ │ stmdbge sl, {r1, r3, ip, pc} │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0xf7eb4618 │ │ │ │ - bmi 596bb4 <__bss_end__@@Base+0x5194cc> │ │ │ │ + bmi 596bb4 <__bss_end__@@Base+0x5194c4> │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, ip, r9, lsl #2 │ │ │ │ - blmi 44a454 <__bss_end__@@Base+0x3ccd6c> │ │ │ │ + blmi 44a454 <__bss_end__@@Base+0x3ccd64> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 414fd8 <__bss_end__@@Base+0x3978f0> │ │ │ │ + blmi 414fd8 <__bss_end__@@Base+0x3978e8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ece7eb │ │ │ │ svclt 0x0000e8c6 │ │ │ │ - andeq r0, r6, r4, asr r3 │ │ │ │ + andeq r0, r6, ip, asr r3 │ │ │ │ andeq r4, r4, ip, lsr r4 │ │ │ │ andeq r4, r4, r6, lsr r4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq ip, r2, r2, asr #26 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ @ instruction: 0x000443ba │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb72264 <__bss_end__@@Base+0xfeaf4b7c> │ │ │ │ + bl feb72264 <__bss_end__@@Base+0xfeaf4b74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi bdef8c <__bss_end__@@Base+0xb618a4> │ │ │ │ - bmi c072a0 <__bss_end__@@Base+0xb89bb8> │ │ │ │ + blmi bdef8c <__bss_end__@@Base+0xb6189c> │ │ │ │ + bmi c072a0 <__bss_end__@@Base+0xb89bb0> │ │ │ │ stcmi 4, cr4, [pc], #-492 @ 1ae88 │ │ │ │ movwvc pc, #1283 @ 0x503 @ │ │ │ │ - blmi bbfca0 <__bss_end__@@Base+0xb425b8> │ │ │ │ + blmi bbfca0 <__bss_end__@@Base+0xb425b0> │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ ldrbtmi ip, [ip], #-184 @ 0xffffff48 │ │ │ │ ldrsbt pc, [r4], pc @ │ │ │ │ @ instruction: 0x460a58d3 │ │ │ │ ldmdavs fp, {r0, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ @ instruction: 0xf8540300 │ │ │ │ @@ -19865,31 +19865,31 @@ │ │ │ │ stmdavs fp, {r0, r3, r8, fp, ip, pc}^ │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, sl, r1, lsl #4 │ │ │ │ tstlt r3, fp, lsl #16 │ │ │ │ andcc r6, r1, #5898240 @ 0x5a0000 │ │ │ │ stmdals sl, {r1, r3, r4, r6, sp, lr} │ │ │ │ @ instruction: 0xf7ff2200 │ │ │ │ - blmi 65a880 <__bss_end__@@Base+0x5dd198> │ │ │ │ + blmi 65a880 <__bss_end__@@Base+0x5dd190> │ │ │ │ stmdbge r8, {r3, ip, pc} │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0xf7eb4618 │ │ │ │ - bmi 596ab4 <__bss_end__@@Base+0x5193cc> │ │ │ │ + bmi 596ab4 <__bss_end__@@Base+0x5193c4> │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, ip, r9, lsl #2 │ │ │ │ - blmi 44a554 <__bss_end__@@Base+0x3cce6c> │ │ │ │ + blmi 44a554 <__bss_end__@@Base+0x3cce64> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 4150d8 <__bss_end__@@Base+0x3979f0> │ │ │ │ + blmi 4150d8 <__bss_end__@@Base+0x3979e8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ece7eb │ │ │ │ svclt 0x0000e846 │ │ │ │ - andeq r0, r6, r4, asr r2 │ │ │ │ + andeq r0, r6, ip, asr r2 │ │ │ │ andeq r4, r4, ip, lsr r3 │ │ │ │ andeq r4, r4, r6, lsr r3 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ @@ -19902,98 +19902,98 @@ │ │ │ │ @ instruction: 0xf890d004 │ │ │ │ stmdblt fp, {r1, r2, r4, r5, r6, ip, sp} │ │ │ │ stcllt 7, cr15, [lr], #992 @ 0x3e0 │ │ │ │ svclt 0x00004770 │ │ │ │ andeq pc, r2, pc, rrx │ │ │ │ svclt 0x0028f008 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb72380 <__bss_end__@@Base+0xfeaf4c98> │ │ │ │ + bl feb72380 <__bss_end__@@Base+0xfeaf4c90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r9, #-960] @ 0xfffffc40 │ │ │ │ svclt 0x00181e04 │ │ │ │ ldrbtmi r2, [sp], #-1025 @ 0xfffffbff │ │ │ │ addsmi r6, ip, #7012352 @ 0x6b0000 │ │ │ │ adceq sp, r0, r8, lsl #20 │ │ │ │ @ instruction: 0xf0403401 │ │ │ │ @ instruction: 0xf0080002 │ │ │ │ stmdavs fp!, {r0, r1, r4, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldclle 2, cr4, [r6], #652 @ 0x28c │ │ │ │ svclt 0x0000bd38 │ │ │ │ - ldrdeq r4, [r5], -sl │ │ │ │ + ldrdeq r4, [r5], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb723b8 <__bss_end__@@Base+0xfeaf4cd0> │ │ │ │ + bl feb723b8 <__bss_end__@@Base+0xfeaf4cc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ - blmi 4473cc <__bss_end__@@Base+0x3c9ce4> │ │ │ │ + blmi 4473cc <__bss_end__@@Base+0x3c9cdc> │ │ │ │ ldrbtmi r4, [ip], #-1546 @ 0xfffff9f6 │ │ │ │ stmdami pc, {r0, r9, sl, lr} @ │ │ │ │ ldrbtmi r5, [r8], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7ec9301 │ │ │ │ stmdacs r2, {r1, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00d │ │ │ │ stmdacs r1, {r1} │ │ │ │ @ instruction: 0xf021d004 │ │ │ │ strdcs pc, [r0], -sp │ │ │ │ stcl 7, cr15, [lr], #-940 @ 0xfffffc54 │ │ │ │ stmiapl r3!, {r0, r1, r2, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r2, r8, lsl r8 │ │ │ │ - blmi 1ca638 <__bss_end__@@Base+0x14cf50> │ │ │ │ + blmi 1ca638 <__bss_end__@@Base+0x14cf48> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ strdeq r4, [r4], -r2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq ip, r2, sl, asr #22 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb7241c <__bss_end__@@Base+0xfeaf4d34> │ │ │ │ + bl feb7241c <__bss_end__@@Base+0xfeaf4d2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff8 │ │ │ │ stmdbcs r1, {r4, r5, lr, pc} │ │ │ │ andcs fp, lr, r8, lsl #30 │ │ │ │ strdle r4, [pc], -ip │ │ │ │ svclt 0x00082902 │ │ │ │ andle r2, fp, pc │ │ │ │ strmi fp, [r3], -r9, asr #2 │ │ │ │ - bmi 1ed258 <__bss_end__@@Base+0x16fb70> │ │ │ │ + bmi 1ed258 <__bss_end__@@Base+0x16fb68> │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ andeq pc, r0, ip, asr r8 @ │ │ │ │ @ instruction: 0xf7eb6800 │ │ │ │ andcs lr, sp, r0, lsl sp │ │ │ │ svclt 0x0000bd08 │ │ │ │ andeq r4, r4, ip, lsl #3 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ ldrdeq ip, [r2], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb72468 <__bss_end__@@Base+0xfeaf4d80> │ │ │ │ + bl feb72468 <__bss_end__@@Base+0xfeaf4d78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ umulllt lr, r7, r8, r0 │ │ │ │ @ instruction: 0xc094f8df │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ stmdbmi r4!, {r1, r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-2818 @ 0xfffff4fe │ │ │ │ andgt pc, ip, lr, asr r8 @ │ │ │ │ ldrdgt pc, [r0], -ip │ │ │ │ andsgt pc, r4, sp, asr #17 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ - blmi 80f2d8 <__bss_end__@@Base+0x791bf0> │ │ │ │ + blmi 80f2d8 <__bss_end__@@Base+0x791be8> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ ldmdbmi lr, {r4, r5, r6, r8, ip, sp} │ │ │ │ ldrbtmi r4, [r9], #-2586 @ 0xfffff5e6 │ │ │ │ ldmdavs r1, {r1, r3, r7, fp, ip, lr} │ │ │ │ subsmi r9, r1, r5, lsl #20 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldrmi sp, [r8], -r8, lsr #2 │ │ │ │ stclt 0, cr11, [r0, #-28] @ 0xffffffe4 │ │ │ │ andne lr, r2, sp, asr #19 │ │ │ │ @ instruction: 0xf7fa9301 │ │ │ │ ldmib sp, {r0, r2, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ teqlt r8, r2, lsl #4 │ │ │ │ - bge 136bcc <__bss_end__@@Base+0xb94e4> │ │ │ │ + bge 136bcc <__bss_end__@@Base+0xb94dc> │ │ │ │ teqpcc r3, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ ldc 7, cr15, [ip, #-940]! @ 0xfffffc54 │ │ │ │ strb r9, [r2, r4, lsl #22]! │ │ │ │ ldrdgt pc, [r0], #-143 @ 0xffffff71 │ │ │ │ ldrd pc, [r0], #-143 @ 0xffffff71 │ │ │ │ @ instruction: 0xf85144fe │ │ │ │ @ instruction: 0xf8df300c │ │ │ │ @@ -20004,43 +20004,43 @@ │ │ │ │ ldrbtmi r4, [r9], #-2315 @ 0xfffff6f5 │ │ │ │ ldmdb r8, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strb r9, [ip, r1, lsl #22] │ │ │ │ svc 0x0054f7eb │ │ │ │ andeq r4, r4, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r4, r4, r6, lsr r1 │ │ │ │ - andeq r0, r6, ip, lsr #32 │ │ │ │ + andeq r0, r6, r4, lsr r0 │ │ │ │ andeq r4, r4, r6, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq ip, r2, r0, ror #8 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq ip, r2, lr, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb7df40 <__bss_end__@@Base+0xfeb00858> │ │ │ │ + bl feb7df40 <__bss_end__@@Base+0xfeb00850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fb8 │ │ │ │ addlt ip, lr, ip, lsr #2 │ │ │ │ @ instruction: 0xeeb7494a │ │ │ │ ldrbtmi r8, [ip], #2560 @ 0xa00 │ │ │ │ stc 12, cr4, [sp, #292] @ 0x124 │ │ │ │ @ instruction: 0xf0008a03 │ │ │ │ ldrbtmi r0, [ip], #-771 @ 0xfffffcfd │ │ │ │ @ instruction: 0xf85c2b02 │ │ │ │ stmdavs r9, {r0, ip} │ │ │ │ @ instruction: 0xf04f910d │ │ │ │ andls r0, r1, r0, lsl #2 │ │ │ │ @ instruction: 0xf7fad049 │ │ │ │ - bls 9a5ac <__bss_end__@@Base+0x1cec4> │ │ │ │ + bls 9a5ac <__bss_end__@@Base+0x1cebc> │ │ │ │ subsle r2, r1, r0, lsl #16 │ │ │ │ - bge 136e78 <__bss_end__@@Base+0xb9790> │ │ │ │ + bge 136e78 <__bss_end__@@Base+0xb9788> │ │ │ │ @ instruction: 0xf7eb2115 │ │ │ │ stmdals r4, {r3, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - beq 1169f8 <__bss_end__@@Base+0x99310> │ │ │ │ - bge 288128 <__bss_end__@@Base+0x20aa40> │ │ │ │ + beq 1169f8 <__bss_end__@@Base+0x99308> │ │ │ │ + bge 288128 <__bss_end__@@Base+0x20aa38> │ │ │ │ @ instruction: 0xf7eba905 │ │ │ │ ldc 12, cr14, [sp, #168] @ 0xa8 │ │ │ │ vldr s1, [sp, #36] @ 0x24 │ │ │ │ vldr s10, [sp, #20] │ │ │ │ vldr s14, [sp, #40] @ 0x28 │ │ │ │ vadd.f32 s12, s0, s12 │ │ │ │ vldr s1, [sp, #404] @ 0x194 │ │ │ │ @@ -20055,108 +20055,108 @@ │ │ │ │ vmul.f32 s0, s0, s14 │ │ │ │ @ instruction: 0xeeb00a27 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ @ instruction: 0xf7ec0ac0 │ │ │ │ @ instruction: 0xeeb7e9f0 │ │ │ │ vadd.f64 d7, d0, d0 │ │ │ │ vrintx.f64 d0, d7 │ │ │ │ - bmi 95e2e4 <__bss_end__@@Base+0x8e0bfc> │ │ │ │ + bmi 95e2e4 <__bss_end__@@Base+0x8e0bf4> │ │ │ │ ldrbtmi r4, [sl], #-2850 @ 0xfffff4de │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, lr, r4, lsr r1 │ │ │ │ - blhi d66f0 <__bss_end__@@Base+0x59008> │ │ │ │ + blhi d66f0 <__bss_end__@@Base+0x59000> │ │ │ │ @ instruction: 0xf7fabd10 │ │ │ │ - bls 9a518 <__bss_end__@@Base+0x1ce30> │ │ │ │ + bls 9a518 <__bss_end__@@Base+0x1ce28> │ │ │ │ mcrvs 1, 2, fp, cr0, cr0, {6} │ │ │ │ vst1.8 {d26-d27}, [pc], r3 │ │ │ │ @ instruction: 0xf7eb714a │ │ │ │ ldc 12, cr14, [sp, #632] @ 0x278 │ │ │ │ strb r0, [r4, r3, lsl #20]! │ │ │ │ @ instruction: 0xf6404918 │ │ │ │ - blmi 6325c4 <__bss_end__@@Base+0x5b4edc> │ │ │ │ + blmi 6325c4 <__bss_end__@@Base+0x5b4ed4> │ │ │ │ stmdapl r1!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi 5f3454 <__bss_end__@@Base+0x575d6c> │ │ │ │ + blmi 5f3454 <__bss_end__@@Base+0x575d64> │ │ │ │ ldrbtmi r4, [r9], #-2327 @ 0xfffff6e9 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf7ecc000 │ │ │ │ ldc 8, cr14, [sp, #504] @ 0x1f8 │ │ │ │ ldrb r0, [r2, r3, lsl #20] │ │ │ │ @ instruction: 0xf640490f │ │ │ │ - blmi 4b25b4 <__bss_end__@@Base+0x434ecc> │ │ │ │ + blmi 4b25b4 <__bss_end__@@Base+0x434ec4> │ │ │ │ stmdapl r1!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi 3b3478 <__bss_end__@@Base+0x335d90> │ │ │ │ + blmi 3b3478 <__bss_end__@@Base+0x335d88> │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf7ecc000 │ │ │ │ ldc 8, cr14, [sp, #432] @ 0x1b0 │ │ │ │ strb r0, [r0, r3, lsl #20] │ │ │ │ cdp 7, 10, cr15, cr6, cr11, {7} │ │ │ │ - blcc 1931cdc <__bss_end__@@Base+0x18b45f4> │ │ │ │ + blcc 1931cdc <__bss_end__@@Base+0x18b45ec> │ │ │ │ svccc 0x00d54fdf │ │ │ │ andeq r4, r4, lr, rrx │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r4, r4, r2, rrx │ │ │ │ ldrdeq r3, [r4], -r2 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq ip, r2, r0, lsr #6 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq ip, r2, lr, lsl #19 │ │ │ │ strdeq ip, [r2], -ip @ │ │ │ │ andeq ip, r2, r2, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7269c <__bss_end__@@Base+0xfeaf4fb4> │ │ │ │ + bl feb7269c <__bss_end__@@Base+0xfeaf4fac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ addlt lr, r6, r4, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2592 @ 0xa20 │ │ │ │ @ instruction: 0xf8df4c20 │ │ │ │ ldrbtmi ip, [ip], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xf85e4b20 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r4, lsl #16 │ │ │ │ - blls ed53c <__bss_end__@@Base+0x6fe54> │ │ │ │ + blls ed53c <__bss_end__@@Base+0x6fe4c> │ │ │ │ @ instruction: 0xf7ec4478 │ │ │ │ stmdacs r2, {r1, r2, r4, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d01b │ │ │ │ stmdacs r1, {r1} │ │ │ │ - bmi 58f538 <__bss_end__@@Base+0x511e50> │ │ │ │ + bmi 58f538 <__bss_end__@@Base+0x511e48> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ @ instruction: 0xf8c29904 │ │ │ │ stmiapl r3!, {r4, r7, r8, ip}^ │ │ │ │ - bmi 4f555c <__bss_end__@@Base+0x477e74> │ │ │ │ + bmi 4f555c <__bss_end__@@Base+0x477e6c> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r9, lsl #2 │ │ │ │ - blmi 3ca954 <__bss_end__@@Base+0x34d26c> │ │ │ │ + blmi 3ca954 <__bss_end__@@Base+0x34d264> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2d54d8 <__bss_end__@@Base+0x257df0> │ │ │ │ + blmi 2d54d8 <__bss_end__@@Base+0x257de8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ebe7eb │ │ │ │ svclt 0x0000ee46 │ │ │ │ andeq r3, r4, lr, lsl #30 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r3, r4, r6, lsl #30 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq ip, r2, r4, lsl r9 │ │ │ │ - ldrdeq pc, [r5], -r6 │ │ │ │ + ldrdeq pc, [r5], -lr │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x00043eba │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb72758 <__bss_end__@@Base+0xfeaf5070> │ │ │ │ + bl feb72758 <__bss_end__@@Base+0xfeaf5068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, lr, r0, asr #31 │ │ │ │ ldrd pc, [r4], pc @ │ │ │ │ ldclcc 0, cr15, [pc], #316 @ 1b6a4 │ │ │ │ ldrbtmi r4, [lr], #3112 @ 0xc28 │ │ │ │ stmib sp, {r3, r5, r9, fp, lr}^ │ │ │ │ ldrbtmi ip, [ip], #-3083 @ 0xfffff3f5 │ │ │ │ @@ -20165,16 +20165,16 @@ │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ @ instruction: 0xf04fc034 │ │ │ │ @ instruction: 0xf8df0c00 │ │ │ │ stmiapl r2!, {r4, r7, lr, pc} │ │ │ │ strmi r9, [sl], -r9, lsl #4 │ │ │ │ stmiapl r3!, {r0, r9, sl, lr}^ │ │ │ │ - blge 3401b4 <__bss_end__@@Base+0x2c2acc> │ │ │ │ - blls 2801b4 <__bss_end__@@Base+0x202acc> │ │ │ │ + blge 3401b4 <__bss_end__@@Base+0x2c2ac4> │ │ │ │ + blls 2801b4 <__bss_end__@@Base+0x202ac4> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmdage fp, {r2, ip, pc} │ │ │ │ ldmdami sp, {r0, r1, ip, pc} │ │ │ │ andls r5, r2, r0, lsr #16 │ │ │ │ stmdapl r0!, {r2, r3, r4, fp, lr} │ │ │ │ stmdage sl, {r0, ip, pc} │ │ │ │ ldmdami fp, {ip, pc} │ │ │ │ @@ -20182,19 +20182,19 @@ │ │ │ │ stmdacs r2, {r2, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00b │ │ │ │ stmdacs r1, {r1} │ │ │ │ ldc 0, cr13, [sp, #88] @ 0x58 │ │ │ │ ldmib sp, {r1, r3, r9, fp}^ │ │ │ │ cdp 1, 11, cr0, cr7, cr11, {0} │ │ │ │ @ instruction: 0xf7eb0ac0 │ │ │ │ - blmi 516598 <__bss_end__@@Base+0x498eb0> │ │ │ │ + blmi 516598 <__bss_end__@@Base+0x498ea8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2ede30 <__bss_end__@@Base+0x270748> │ │ │ │ + blmi 2ede30 <__bss_end__@@Base+0x270740> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 375658 <__bss_end__@@Base+0x2f7f70> │ │ │ │ + blls 375658 <__bss_end__@@Base+0x2f7f68> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-56] @ 0xffffffc8 │ │ │ │ stmiapl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ ldcl 7, cr15, [r4, #940] @ 0x3ac │ │ │ │ andeq r3, r4, lr, asr #28 │ │ │ │ @@ -20253,61 +20253,61 @@ │ │ │ │ suble r0, r5, r0, lsl #30 │ │ │ │ @ instruction: 0xf7eb4640 │ │ │ │ stmdacs r0, {r1, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ svcge 0x003bd040 │ │ │ │ mvnscs r2, r0, lsr #5 │ │ │ │ @ instruction: 0xf7eb4638 │ │ │ │ ldmdavs r0!, {r1, r2, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - blx ff2596e4 <__bss_end__@@Base+0xff1dbffc> │ │ │ │ + blx ff2596e4 <__bss_end__@@Base+0xff1dbff4> │ │ │ │ tstcs r5, r1, lsl sl │ │ │ │ @ instruction: 0xf7eb6e80 │ │ │ │ strbmi lr, [r0], -r4, lsl #24 │ │ │ │ stmdb r6, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdami lr!, {r0, r1, r9, sl, lr} │ │ │ │ tstcs r1, r2, lsl #4 │ │ │ │ @ instruction: 0xf7eb4478 │ │ │ │ ldmdbls r1, {r2, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - blge eacfc8 <__bss_end__@@Base+0xe2f8e0> │ │ │ │ + blge eacfc8 <__bss_end__@@Base+0xe2f8d8> │ │ │ │ strls r4, [r0, -r0, asr #12] │ │ │ │ - blx 1359708 <__bss_end__@@Base+0x12dc020> │ │ │ │ + blx 1359708 <__bss_end__@@Base+0x12dc018> │ │ │ │ @ instruction: 0xf7eb4640 │ │ │ │ @ instruction: 0x4603e936 │ │ │ │ andcs r4, r2, #3538944 @ 0x360000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ cdp 7, 12, cr15, cr2, cr11, {7} │ │ │ │ @ instruction: 0xf7eb4640 │ │ │ │ @ instruction: 0xf7ece92c │ │ │ │ @ instruction: 0xf1b9e85a │ │ │ │ teqle fp, r0, lsl #30 │ │ │ │ stmiapl r3!, {r4, r5, r8, r9, fp, lr}^ │ │ │ │ - bmi c357b4 <__bss_end__@@Base+0xbb80cc> │ │ │ │ + bmi c357b4 <__bss_end__@@Base+0xbb80c4> │ │ │ │ ldrbtmi r4, [sl], #-2849 @ 0xfffff4df │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsblt sp, r5, r5, lsr r1 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ ldmdavs lr!, {r1, r3, r5, r9, fp, lr} │ │ │ │ ldmdavs sp, {r0, r1, r5, r7, fp, ip, lr} │ │ │ │ mcrr 7, 14, pc, r0, cr11 @ │ │ │ │ ldrtmi r4, [r3], -r8, lsr #20 │ │ │ │ mrscs r9, (UNDEF: 1) │ │ │ │ @ instruction: 0x4628447a │ │ │ │ - b 1cd9734 <__bss_end__@@Base+0x1c5c04c> │ │ │ │ + b 1cd9734 <__bss_end__@@Base+0x1c5c044> │ │ │ │ stmiapl r3!, {r0, r2, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7e06818 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrdhi pc, [r8], -r3 │ │ │ │ @ instruction: 0xf7eb4640 │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ - blmi 80fe0c <__bss_end__@@Base+0x792724> │ │ │ │ + blmi 80fe0c <__bss_end__@@Base+0x79271c> │ │ │ │ @ instruction: 0xf04f4601 │ │ │ │ stmiapl r3!, {r0, r8, fp}^ │ │ │ │ - blmi 53581c <__bss_end__@@Base+0x4b8134> │ │ │ │ + blmi 53581c <__bss_end__@@Base+0x4b812c> │ │ │ │ movwls r5, #2275 @ 0x8e3 │ │ │ │ ldmdavs r8!, {r0, r8, r9, sp} │ │ │ │ mrrc 7, 14, pc, r0, cr11 @ │ │ │ │ str r4, [sl, r0, lsl #13] │ │ │ │ @ instruction: 0xf7eb4640 │ │ │ │ strbmi lr, [r0], -r0, asr #19 │ │ │ │ ldmib r6!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -20331,80 +20331,80 @@ │ │ │ │ andeq r3, r4, r2, ror #24 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq ip, r2, r4, lsr #13 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb72a34 <__bss_end__@@Base+0xfeaf534c> │ │ │ │ + bl feb72a34 <__bss_end__@@Base+0xfeaf5344> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi c9f77c <__bss_end__@@Base+0xc22094> │ │ │ │ - blmi cc7a5c <__bss_end__@@Base+0xc4a374> │ │ │ │ + bmi c9f77c <__bss_end__@@Base+0xc2208c> │ │ │ │ + blmi cc7a5c <__bss_end__@@Base+0xc4a36c> │ │ │ │ ldcmi 4, cr4, [r2], #-488 @ 0xfffffe18 │ │ │ │ ldmpl r3, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blcs b58e0 <__bss_end__@@Base+0x381f8> │ │ │ │ - bmi bcfcbc <__bss_end__@@Base+0xb525d4> │ │ │ │ + blcs b58e0 <__bss_end__@@Base+0x381f0> │ │ │ │ + bmi bcfcbc <__bss_end__@@Base+0xb525cc> │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r1, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ suble r2, r8, r0, lsl #18 │ │ │ │ ldrbtmi r4, [fp], #-2859 @ 0xfffff4d5 │ │ │ │ blcs 35bd8 │ │ │ │ strmi fp, [r3], -r8, lsl #30 │ │ │ │ - bmi 96dd18 <__bss_end__@@Base+0x8f0630> │ │ │ │ + bmi 96dd18 <__bss_end__@@Base+0x8f0628> │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - bls 1758c0 <__bss_end__@@Base+0xf81d8> │ │ │ │ + bls 1758c0 <__bss_end__@@Base+0xf81d0> │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ teqle ip, r0, lsl #4 │ │ │ │ andlt r4, r7, r8, lsl r6 │ │ │ │ - bmi 94b04c <__bss_end__@@Base+0x8cd964> │ │ │ │ + bmi 94b04c <__bss_end__@@Base+0x8cd95c> │ │ │ │ stcmi 8, cr10, [r4, #-8]! │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ ldrbtmi r4, [sp], #-1542 @ 0xfffff9fa │ │ │ │ ldclpl 6, cr4, [r3], {23} │ │ │ │ - blmi 8804a0 <__bss_end__@@Base+0x802db8> │ │ │ │ + blmi 8804a0 <__bss_end__@@Base+0x802db0> │ │ │ │ ldrbtmi r6, [fp], #-2154 @ 0xfffff796 │ │ │ │ andcs r9, ip, #268435456 @ 0x10000000 │ │ │ │ svc 0x00f6f7eb │ │ │ │ blcs 3595c │ │ │ │ stmdavs r3!, {r0, r2, sl, fp, ip, lr, pc} │ │ │ │ - bl 20f91c <__bss_end__@@Base+0x192234> │ │ │ │ + bl 20f91c <__bss_end__@@Base+0x19222c> │ │ │ │ ldmdavs fp, {r0, r1, r7, r8, r9}^ │ │ │ │ ldrtmi lr, [r0], -r3 │ │ │ │ @ instruction: 0xf8daf7fb │ │ │ │ @ instruction: 0xf8df4603 │ │ │ │ ldrbtmi ip, [ip], #96 @ 0x60 │ │ │ │ andseq pc, r0, #12, 2 │ │ │ │ stm ip, {r0, r1, r2, r9, fp, lr, pc} │ │ │ │ - bmi 55b8f4 <__bss_end__@@Base+0x4de20c> │ │ │ │ + bmi 55b8f4 <__bss_end__@@Base+0x4de204> │ │ │ │ andcs r2, r2, r0, lsl #2 │ │ │ │ @ instruction: 0xf8cc447a │ │ │ │ @ instruction: 0xf8cc1018 │ │ │ │ andsvs r1, r0, r0, lsl r0 │ │ │ │ blcs 557f4 │ │ │ │ @ instruction: 0xf06fbf14 │ │ │ │ movwcs r0, #4877 @ 0x130d │ │ │ │ @ instruction: 0xf06fe7e7 │ │ │ │ addsvs r0, r1, r2, lsl r3 │ │ │ │ @ instruction: 0xf7ebe7b8 │ │ │ │ svclt 0x0000ec58 │ │ │ │ andeq r3, r4, r8, ror fp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r7, r5, r0, lsl #4 │ │ │ │ - andeq pc, r5, r8, ror ip @ │ │ │ │ - andeq pc, r5, sl, ror #24 │ │ │ │ + andeq r7, r5, r4, lsl #4 │ │ │ │ + andeq pc, r5, r0, lsl #25 │ │ │ │ + andeq pc, r5, r2, ror ip @ │ │ │ │ andeq r3, r4, r4, asr #22 │ │ │ │ andeq lr, r2, sl, lsl sp │ │ │ │ - andeq pc, r5, sl, lsr ip @ │ │ │ │ + andeq pc, r5, r2, asr #24 │ │ │ │ strheq ip, [r2], -lr │ │ │ │ - andeq pc, r5, r6, lsl #24 │ │ │ │ - andeq r7, r5, r8, ror #2 │ │ │ │ + andeq pc, r5, lr, lsl #24 │ │ │ │ + andeq r7, r5, ip, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb72b38 <__bss_end__@@Base+0xfeaf5450> │ │ │ │ + bl feb72b38 <__bss_end__@@Base+0xfeaf5448> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r9], r0 @ │ │ │ │ @ instruction: 0xe094f8df │ │ │ │ @ instruction: 0xf8df2200 │ │ │ │ ldrbtmi ip, [lr], #148 @ 0x94 │ │ │ │ stmib sp, {r2, r5, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r2, [ip], #517 @ 0x205 │ │ │ │ @@ -20412,41 +20412,41 @@ │ │ │ │ @ instruction: 0xf85e4605 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ @ instruction: 0xf8dc0200 │ │ │ │ @ instruction: 0xb3222000 │ │ │ │ ldrdcs pc, [r4], -ip │ │ │ │ vcgt.s8 , q0, q13 │ │ │ │ - bmi 71fbbc <__bss_end__@@Base+0x6a24d4> │ │ │ │ + bmi 71fbbc <__bss_end__@@Base+0x6a24cc> │ │ │ │ vst2.32 {d21-d22}, [pc :64], fp │ │ │ │ @ instruction: 0xf8d372c8 │ │ │ │ andls r3, r0, #56, 2 │ │ │ │ addsne pc, fp, #64, 4 │ │ │ │ @ instruction: 0xf7eb400b │ │ │ │ stmdbge r5, {r1, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ strtmi r9, [r8], -r6 │ │ │ │ - blx ff3d79ba <__bss_end__@@Base+0xff35a2d2> │ │ │ │ + blx ff3d79ba <__bss_end__@@Base+0xff35a2ca> │ │ │ │ @ instruction: 0xf7eb9806 │ │ │ │ - bmi 5167f0 <__bss_end__@@Base+0x499108> │ │ │ │ + bmi 5167f0 <__bss_end__@@Base+0x499100> │ │ │ │ ldrbtmi r4, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r9, r0, lsl r1 │ │ │ │ stmib sp, {r4, r5, r8, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf7fa3102 │ │ │ │ ldmib sp, {r0, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andls r3, r6, r2, lsl #2 │ │ │ │ sbcsle r2, r4, r0, lsl #16 │ │ │ │ andsmi r6, r1, #8192 @ 0x2000 │ │ │ │ vst4. {d29-d32}, [pc :64], r1 │ │ │ │ ldrb r7, [r0, r9, asr #1] │ │ │ │ - bl ffb59984 <__bss_end__@@Base+0xffadc29c> │ │ │ │ + bl ffb59984 <__bss_end__@@Base+0xffadc294> │ │ │ │ andeq r3, r4, lr, ror #20 │ │ │ │ - andeq pc, r5, lr, ror fp @ │ │ │ │ + andeq pc, r5, r6, lsl #23 │ │ │ │ andeq r3, r4, r2, ror #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r3, r4, r6, lsl sl │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -20473,42 +20473,42 @@ │ │ │ │ stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stc 4, cr4, [r3, #76] @ 0x4c │ │ │ │ vldrle s12, [r6, #-0] │ │ │ │ ldrbmi r6, [r3], #-2539 @ 0xfffff615 │ │ │ │ ldc 4, cr4, [r3, #904] @ 0x388 │ │ │ │ @ instruction: 0xf0097a00 │ │ │ │ @ instruction: 0xf1090303 │ │ │ │ - bl 19de70 <__bss_end__@@Base+0x120788> │ │ │ │ + bl 19de70 <__bss_end__@@Base+0x120780> │ │ │ │ strbmi r0, [r8, #-899] @ 0xfffffc7d │ │ │ │ bvs 571c0 │ │ │ │ ldrmi r6, [r3], #-2275 @ 0xfffff71d │ │ │ │ bvc 571c8 │ │ │ │ - bvc fe217398 <__bss_end__@@Base+0xfe199cb0> │ │ │ │ + bvc fe217398 <__bss_end__@@Base+0xfe199ca8> │ │ │ │ bvc 57190 │ │ │ │ strmi sp, [r8, #488] @ 0x1e8 │ │ │ │ stmdbcs r3, {r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ stmiavs r3!, {r0, r3, sl, fp, ip, lr, pc}^ │ │ │ │ bvc 5710c │ │ │ │ ldcl 4, cr4, [r3, #76] @ 0x4c │ │ │ │ vadd.f32 s15, s14, s0 │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ tstcc r1, r0, lsl #20 │ │ │ │ @ instruction: 0xf10e3204 │ │ │ │ addmi r0, pc, #4, 28 @ 0x40 │ │ │ │ strtmi sp, [r0], -r9, asr #3 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ - bmi fe1bda78 <__bss_end__@@Base+0xfe140390> │ │ │ │ + bmi fe1bda78 <__bss_end__@@Base+0xfe140388> │ │ │ │ @ instruction: 0xf8d900b9 │ │ │ │ ldrbtmi r0, [sl], #-12 │ │ │ │ ldc 7, cr15, [sl, #940] @ 0x3ac │ │ │ │ andvc pc, r0, r9, asr #17 │ │ │ │ andeq pc, ip, r9, asr #17 │ │ │ │ svccs 0x0000e7a9 │ │ │ │ @ instruction: 0xf04fdded │ │ │ │ - b 13df2d8 <__bss_end__@@Base+0x1361bf0> │ │ │ │ + b 13df2d8 <__bss_end__@@Base+0x1361be8> │ │ │ │ ldrbtmi r0, [r1], r7, lsl #17 │ │ │ │ beq 57c1c │ │ │ │ ldrbtmi r6, [r4], r3, ror #17 │ │ │ │ ldrbtmi r2, [r3], #-515 @ 0xfffffdfd │ │ │ │ andge pc, r0, r3, asr #17 │ │ │ │ @ instruction: 0xf00269e9 │ │ │ │ stmiavs r3!, {r0, r1}^ │ │ │ │ @@ -20532,28 +20532,28 @@ │ │ │ │ @ instruction: 0xf04f46f1 │ │ │ │ stmiavs r3!, {r9, fp}^ │ │ │ │ andcs r4, r3, #244, 12 @ 0xf400000 │ │ │ │ @ instruction: 0xf8c34473 │ │ │ │ stmibvs r9!, {sp, pc}^ │ │ │ │ andeq pc, r3, r2 │ │ │ │ andcc r6, r1, #14876672 @ 0xe30000 │ │ │ │ - bl 1accdc <__bss_end__@@Base+0x12f5f4> │ │ │ │ + bl 1accdc <__bss_end__@@Base+0x12f5ec> │ │ │ │ ldrbtmi r0, [r3], #-128 @ 0xffffff80 │ │ │ │ - bcs 1ece70 <__bss_end__@@Base+0x16f788> │ │ │ │ + bcs 1ece70 <__bss_end__@@Base+0x16f780> │ │ │ │ bvs 572a4 │ │ │ │ bvc 571ac │ │ │ │ bvc 572b8 │ │ │ │ - bvc fe217488 <__bss_end__@@Base+0xfe199da0> │ │ │ │ + bvc fe217488 <__bss_end__@@Base+0xfe199d98> │ │ │ │ bvc 57280 │ │ │ │ @ instruction: 0xf109d1e9 │ │ │ │ @ instruction: 0xf10e0901 │ │ │ │ strbmi r0, [pc, #-3588] @ 1ad7c │ │ │ │ @ instruction: 0x4620d1dd │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ - bmi 14bdb4c <__bss_end__@@Base+0x1440464> │ │ │ │ + bmi 14bdb4c <__bss_end__@@Base+0x144045c> │ │ │ │ ldmdavs r3, {r1, r3, r4, r7, fp, ip, lr} │ │ │ │ suble r2, r1, r0, lsl #22 │ │ │ │ ldmdavs fp, {r2, r3, r4, r9, sl, lr} │ │ │ │ andsvs r2, r3, r1, lsl #30 │ │ │ │ @ instruction: 0xf8c468a3 │ │ │ │ ldrtmi r9, [r9], r4 │ │ │ │ @ instruction: 0xf04fbfb8 │ │ │ │ @@ -20579,56 +20579,56 @@ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ vstrle d2, [fp, #-16] │ │ │ │ tstcs r0, r4, lsl #6 │ │ │ │ ldrdcs pc, [ip], -r9 │ │ │ │ addeq lr, r3, #2048 @ 0x800 │ │ │ │ andsvs r3, r1, r1, lsl #6 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - blle ffd6c660 <__bss_end__@@Base+0xffceef78> │ │ │ │ + blle ffd6c660 <__bss_end__@@Base+0xffceef70> │ │ │ │ strb r4, [sl, -ip, asr #12] │ │ │ │ andscs r4, r0, pc, lsr #18 │ │ │ │ ldrtmi r9, [r9], r1, lsl #6 │ │ │ │ @ instruction: 0xf7ea4479 │ │ │ │ - blls 97988 <__bss_end__@@Base+0x1a2a0> │ │ │ │ + blls 97988 <__bss_end__@@Base+0x1a298> │ │ │ │ addvs r4, r3, r4, lsl #12 │ │ │ │ svccs 0x000160c3 │ │ │ │ ldrmi r6, [r8], -r3, asr #32 │ │ │ │ @ instruction: 0xf04fbfb8 │ │ │ │ @ instruction: 0xf8c40901 │ │ │ │ - bmi 9ffc40 <__bss_end__@@Base+0x982558> │ │ │ │ + bmi 9ffc40 <__bss_end__@@Base+0x982550> │ │ │ │ orreq lr, r9, pc, asr #20 │ │ │ │ @ instruction: 0xf7eb447a │ │ │ │ stmib r4, {r3, r4, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ ldr r9, [r1, r2]! │ │ │ │ tstcs r0, r3, lsr #20 │ │ │ │ @ instruction: 0xf7eb447a │ │ │ │ movwcs lr, #19664 @ 0x4cd0 │ │ │ │ andeq pc, ip, r9, asr #17 │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - bmi 715b48 <__bss_end__@@Base+0x698460> │ │ │ │ + bmi 715b48 <__bss_end__@@Base+0x698458> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ stmdavs r2!, {r2, r3, r5, r7, r8, ip, sp, pc} │ │ │ │ andsvs r4, sl, r1, lsr #13 │ │ │ │ stmiavs r3!, {r2, r9, sp} │ │ │ │ - blcs f3dfc <__bss_end__@@Base+0x76714> │ │ │ │ + blcs f3dfc <__bss_end__@@Base+0x7670c> │ │ │ │ eorvs r6, r2, r0, ror #17 │ │ │ │ movwcs sp, #3353 @ 0xd19 │ │ │ │ addvs r6, r3, r3, asr #32 │ │ │ │ rsbspl pc, lr, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8d960c3 │ │ │ │ andsvs r3, sl, ip │ │ │ │ ldrdeq pc, [ip], -r9 │ │ │ │ ldmdbmi r2, {r1, r2, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-16 │ │ │ │ svc 0x0018f7ea │ │ │ │ strtmi r4, [r0], -r1, lsl #13 │ │ │ │ @ instruction: 0xf8c92304 │ │ │ │ @ instruction: 0xf8c94008 │ │ │ │ stmib r9, {r2, r3, lr}^ │ │ │ │ - bmi 328cb8 <__bss_end__@@Base+0x2ab5d0> │ │ │ │ + bmi 328cb8 <__bss_end__@@Base+0x2ab5c8> │ │ │ │ ldrbtmi r2, [sl], #-272 @ 0xfffffef0 │ │ │ │ ldc 7, cr15, [ip], {235} @ 0xeb │ │ │ │ stmib r9, {r2, r8, r9, sp}^ │ │ │ │ ldrb r3, [ip, r2] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r4, lr, lsr #19 │ │ │ │ andeq ip, r2, r6, lsr #7 │ │ │ │ @@ -20672,16 +20672,16 @@ │ │ │ │ mrscs r2, (UNDEF: 17) │ │ │ │ smladeq r1, r2, sl, lr │ │ │ │ @ instruction: 0xf1b8d03a │ │ │ │ ldcle 15, cr0, [sp, #-0] │ │ │ │ ldcle 13, cr2, [fp, #-0] │ │ │ │ @ instruction: 0xf04f1b76 │ │ │ │ strbtmi r0, [r7], -r0, lsl #24 │ │ │ │ - b 13ed920 <__bss_end__@@Base+0x1370238> │ │ │ │ - b 13de3a4 <__bss_end__@@Base+0x1360cbc> │ │ │ │ + b 13ed920 <__bss_end__@@Base+0x1370230> │ │ │ │ + b 13de3a4 <__bss_end__@@Base+0x1360cb4> │ │ │ │ strcs r0, [r0], -ip, lsl #3 │ │ │ │ @ instruction: 0x360169d8 │ │ │ │ adcsmi r6, r5, #3702784 @ 0x388000 │ │ │ │ ldrtmi r4, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ @ instruction: 0xf101440a │ │ │ │ stmdavs r0, {r2, r8} │ │ │ │ mvnsle r6, r0, lsl r0 │ │ │ │ @@ -20701,15 +20701,15 @@ │ │ │ │ stmib r4, {r5, r9, sl, lr}^ │ │ │ │ andlt r3, r3, r4, lsl #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ svclt 0x00cc42ae │ │ │ │ andcs r2, r1, r0 │ │ │ │ suble r4, r2, r2 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - blne 1cd356c <__bss_end__@@Base+0x1c55e84> │ │ │ │ + blne 1cd356c <__bss_end__@@Base+0x1c55e7c> │ │ │ │ @ instruction: 0x46bc46be │ │ │ │ stmibeq r2, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ orreq lr, lr, pc, asr #20 │ │ │ │ ldmibvs sl, {sp}^ │ │ │ │ addmi r3, r6, #1 │ │ │ │ ldcl 4, cr4, [r2, #40] @ 0x28 │ │ │ │ stmibvs r2!, {r9, fp, ip, sp, lr}^ │ │ │ │ @@ -20725,15 +20725,15 @@ │ │ │ │ mrshi pc, (UNDEF: 74) @ │ │ │ │ andsvs r6, sl, r2, lsr #16 │ │ │ │ tstcs r1, r3, lsr #12 │ │ │ │ strmi r2, [sl], -r1, lsl #28 │ │ │ │ @ instruction: 0x2601bfb8 │ │ │ │ @ instruction: 0xf6c96061 │ │ │ │ ldmibmi pc, {r2, r4, r6, r7, r9, lr}^ @ │ │ │ │ - blcs 259f68 <__bss_end__@@Base+0x1dc880> │ │ │ │ + blcs 259f68 <__bss_end__@@Base+0x1dc878> │ │ │ │ andcs r0, r4, #48, 2 │ │ │ │ @ instruction: 0x61224479 │ │ │ │ stmib r4, {r1, r2, r5, r6, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf7ea3302 │ │ │ │ teqeq r2, r4, lsr lr │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ svc 0x003cf7ea │ │ │ │ @@ -20754,15 +20754,15 @@ │ │ │ │ stmibvs r2!, {pc}^ │ │ │ │ strmi r4, [sl], #-1074 @ 0xfffffbce │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ strtmi sp, [pc], #-497 @ 1bec4 │ │ │ │ @ instruction: 0xf1bc4476 │ │ │ │ mvnle r0, r1, lsl #24 │ │ │ │ - bmi ff055c98 <__bss_end__@@Base+0xfefd85b0> │ │ │ │ + bmi ff055c98 <__bss_end__@@Base+0xfefd85a8> │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ ldmdavs r7, {r0, r1, r4, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs sl!, {r4, r5, r8, pc} │ │ │ │ andcs pc, r0, fp, asr #17 │ │ │ │ tstcs r1, sl, lsr r6 │ │ │ │ @ instruction: 0xf6c96079 │ │ │ │ @@ -20776,24 +20776,24 @@ │ │ │ │ tstcs r0, sl, asr #12 │ │ │ │ @ instruction: 0xf7ea61f8 │ │ │ │ @ instruction: 0xf1b8eef0 │ │ │ │ svclt 0x00cc0f03 │ │ │ │ mrscs r2, (UNDEF: 17) │ │ │ │ blls 6c9d8 │ │ │ │ andcs fp, r0, #212, 30 @ 0x350 │ │ │ │ - b 46472c <__bss_end__@@Base+0x3e7044> │ │ │ │ + b 46472c <__bss_end__@@Base+0x3e703c> │ │ │ │ rsble r0, sp, r2, lsl #24 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addshi pc, r1, r0, asr #6 │ │ │ │ vpadd.f32 d18, d0, d0 │ │ │ │ - blne 1dbc174 <__bss_end__@@Base+0x1d3ea8c> │ │ │ │ + blne 1dbc174 <__bss_end__@@Base+0x1d3ea84> │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ strbtmi r4, [r6], r1, lsr #13 │ │ │ │ @ instruction: 0x466600b2 │ │ │ │ - b 13ed79c <__bss_end__@@Base+0x13700b4> │ │ │ │ + b 13ed79c <__bss_end__@@Base+0x13700ac> │ │ │ │ andcs r0, r0, ip, lsl #3 │ │ │ │ ldrdcc r6, [r1], -sl │ │ │ │ strmi r4, [sl], #-645 @ 0xfffffd7b │ │ │ │ bvc 576a4 │ │ │ │ ldrtmi r6, [r2], #-2554 @ 0xfffff606 │ │ │ │ @ instruction: 0xf101440a │ │ │ │ stcl 1, cr0, [r2, #16] │ │ │ │ @@ -20806,30 +20806,30 @@ │ │ │ │ ldmdavs r4, {r1, sp} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r1!, {r3, r4, r7, pc} │ │ │ │ @ instruction: 0x46226011 │ │ │ │ rsbvs r2, r1, r1, lsl #2 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ movwls r4, #5704 @ 0x1648 │ │ │ │ - blne 25a0a8 <__bss_end__@@Base+0x1dc9c0> │ │ │ │ + blne 25a0a8 <__bss_end__@@Base+0x1dc9b8> │ │ │ │ stmib r4, {r1, r2, r3, r7, r8, fp, lr}^ │ │ │ │ andcs r2, r4, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0x61224479 │ │ │ │ @ instruction: 0xf7ea6166 │ │ │ │ @ instruction: 0x464aed92 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ cdp 7, 9, cr15, cr10, cr10, {7} │ │ │ │ blls 76740 │ │ │ │ - b 455ad8 <__bss_end__@@Base+0x3d83f0> │ │ │ │ + b 455ad8 <__bss_end__@@Base+0x3d83e8> │ │ │ │ @ instruction: 0xf43f0f08 │ │ │ │ - bl fe9c7ba0 <__bss_end__@@Base+0xfe94a4b8> │ │ │ │ + bl fe9c7ba0 <__bss_end__@@Base+0xfe94a4b0> │ │ │ │ strmi r0, [pc], -r5, lsl #16 │ │ │ │ @ instruction: 0xf04f468e │ │ │ │ - b 13defe8 <__bss_end__@@Base+0x1361900> │ │ │ │ - b 13de1fc <__bss_end__@@Base+0x1360b14> │ │ │ │ + b 13defe8 <__bss_end__@@Base+0x13618f8> │ │ │ │ + b 13de1fc <__bss_end__@@Base+0x1360b0c> │ │ │ │ andcs r0, r0, lr, lsl #3 │ │ │ │ ldrdcc r6, [r1], -sl │ │ │ │ strmi r4, [sl], #-646 @ 0xfffffd7a │ │ │ │ bvc 57734 │ │ │ │ ldrtmi r6, [sl], #-2530 @ 0xfffff61e │ │ │ │ @ instruction: 0xf101440a │ │ │ │ stcl 1, cr0, [r2, #16] │ │ │ │ @@ -20837,17 +20837,17 @@ │ │ │ │ strbmi r4, [r7], #-1198 @ 0xfffffb52 │ │ │ │ stceq 1, cr15, [r1], {188} @ 0xbc │ │ │ │ ldrb sp, [r5], r9, ror #3 │ │ │ │ svclt 0x00cc42ae │ │ │ │ andcs r2, r1, r0 │ │ │ │ rsble r4, sl, r1 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - blne 1cd3490 <__bss_end__@@Base+0x1c55da8> │ │ │ │ + blne 1cd3490 <__bss_end__@@Base+0x1c55da0> │ │ │ │ strbtmi r9, [r6], r1, lsl #8 │ │ │ │ - b 13ed9b4 <__bss_end__@@Base+0x13702cc> │ │ │ │ + b 13ed9b4 <__bss_end__@@Base+0x13702c4> │ │ │ │ ldrmi r0, [sl], -r2, lsl #19 │ │ │ │ movwcs r0, #160 @ 0xa0 │ │ │ │ movwcc r6, #6609 @ 0x19d1 │ │ │ │ strmi r4, [r1], #-670 @ 0xfffffd62 │ │ │ │ bvc 5777c │ │ │ │ strbtmi r6, [r1], #-2553 @ 0xfffff607 │ │ │ │ @ instruction: 0xf1004401 │ │ │ │ @@ -20864,20 +20864,20 @@ │ │ │ │ mulle ip, r1, r2 │ │ │ │ vqrdmulh.s d15, d3, d2 │ │ │ │ ldrbtmi r4, [sl], #-2651 @ 0xfffff5a5 │ │ │ │ @ instruction: 0xf7eb0099 │ │ │ │ mvnvs lr, r0, asr #21 │ │ │ │ @ instruction: 0x6123693b │ │ │ │ smcvs 9882 @ 0x269a │ │ │ │ - blx f6576 <__bss_end__@@Base+0x78e8e> │ │ │ │ + blx f6576 <__bss_end__@@Base+0x78e86> │ │ │ │ ldmibvs r9!, {r1, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7eb0092 │ │ │ │ ldmdavs fp!, {r3, r4, r5, r9, fp, sp, lr, pc}^ │ │ │ │ rsbsvs r3, fp, r1, lsl #22 │ │ │ │ - blle 1fe6c9c <__bss_end__@@Base+0x1f695b4> │ │ │ │ + blle 1fe6c9c <__bss_end__@@Base+0x1f695ac> │ │ │ │ mcrge 4, 4, pc, cr10, cr15, {3} @ │ │ │ │ strdlt r6, [r0, -r8]! │ │ │ │ @ instruction: 0xf85a4b4f │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ @ instruction: 0xf8db4798 │ │ │ │ eorsvs r3, fp, r0 │ │ │ │ andvc pc, r0, fp, asr #17 │ │ │ │ @@ -20895,17 +20895,17 @@ │ │ │ │ cdp 7, 0, cr15, cr4, cr10, {7} │ │ │ │ @ instruction: 0xf1b8e6ac │ │ │ │ svclt 0x00d40f03 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andeq lr, r8, #73728 @ 0x12000 │ │ │ │ stccs 0, cr13, [r0, #-176] @ 0xffffff50 │ │ │ │ - blne 1dd37a8 <__bss_end__@@Base+0x1d560c0> │ │ │ │ + blne 1dd37a8 <__bss_end__@@Base+0x1d560b8> │ │ │ │ @ instruction: 0xf04f468c │ │ │ │ - b 13df91c <__bss_end__@@Base+0x1362234> │ │ │ │ + b 13df91c <__bss_end__@@Base+0x136222c> │ │ │ │ strmi r0, [lr], -r6, lsl #17 │ │ │ │ orreq lr, ip, pc, asr #20 │ │ │ │ ldmibvs sl, {sp}^ │ │ │ │ addmi r3, r5, #1 │ │ │ │ ldcl 4, cr4, [r2, #40] @ 0x28 │ │ │ │ ldmibvs sl!, {r9, fp, ip, sp, lr}^ │ │ │ │ strmi r4, [sl], #-1074 @ 0xfffffbce │ │ │ │ @@ -20919,18 +20919,18 @@ │ │ │ │ @ instruction: 0xf7ea4479 │ │ │ │ ldrtmi lr, [r9], -r6, asr #25 │ │ │ │ strmi r2, [r7], -r0, lsr #4 │ │ │ │ stcl 7, cr15, [lr, #936] @ 0x3a8 │ │ │ │ strb r9, [r5], r1, lsl #22 │ │ │ │ svceq 0x0008ea10 │ │ │ │ svcge 0x007bf43f │ │ │ │ - blne 1cadbb4 <__bss_end__@@Base+0x1c304cc> │ │ │ │ + blne 1cadbb4 <__bss_end__@@Base+0x1c304c4> │ │ │ │ cdpeq 0, 0, cr15, cr4, cr15, {2} │ │ │ │ - b 13edcec <__bss_end__@@Base+0x1370604> │ │ │ │ - b 13de778 <__bss_end__@@Base+0x1361090> │ │ │ │ + b 13edcec <__bss_end__@@Base+0x13705fc> │ │ │ │ + b 13de778 <__bss_end__@@Base+0x1361088> │ │ │ │ andcs r0, r0, r8, lsl #3 │ │ │ │ ldrdcc r6, [r1], -sl │ │ │ │ strmi r4, [sl], #-646 @ 0xfffffd7a │ │ │ │ bvc 578c8 │ │ │ │ strmi r6, [sl], #-2554 @ 0xfffff606 │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stcl 4, cr4, [r2, #392] @ 0x188 │ │ │ │ @@ -20964,15 +20964,15 @@ │ │ │ │ andeq fp, r2, r4, lsr r2 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq fp, r2, r8, asr #4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - blmi ff46da88 <__bss_end__@@Base+0xff3f03a0> │ │ │ │ + blmi ff46da88 <__bss_end__@@Base+0xff3f0398> │ │ │ │ strmi fp, [r9], r5, lsl #1 │ │ │ │ @ instruction: 0x4615447b │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r9, sl, lr} │ │ │ │ addshi pc, r5, r0 │ │ │ │ svclt 0x00c82900 │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ ldmib r0, {r0, r2, r3, r7, pc}^ │ │ │ │ @@ -20988,64 +20988,64 @@ │ │ │ │ addeq r4, r9, sl, ror r4 │ │ │ │ stmib ip, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strls lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ ldrmi r6, [r1, #480]! @ 0x1e0 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ ldrbmi r2, [r5, #-769] @ 0xfffffcff │ │ │ │ andcs fp, r0, #212, 30 @ 0x350 │ │ │ │ - b 4e4a7c <__bss_end__@@Base+0x467394> │ │ │ │ + b 4e4a7c <__bss_end__@@Base+0x46738c> │ │ │ │ @ instruction: 0xf0000002 │ │ │ │ cdpcs 0, 0, cr8, cr0, cr5, {5} │ │ │ │ @ instruction: 0x2600bfd8 │ │ │ │ - bl fe9937a0 <__bss_end__@@Base+0xfe9160b8> │ │ │ │ + bl fe9937a0 <__bss_end__@@Base+0xfe9160b0> │ │ │ │ @ instruction: 0xf04f030a │ │ │ │ ldcl 14, cr0, [pc] @ 1c290 │ │ │ │ - b ab6d5c <__bss_end__@@Base+0xa39674> │ │ │ │ - b 13fb640 <__bss_end__@@Base+0x137df58> │ │ │ │ + b ab6d5c <__bss_end__@@Base+0xa3966c> │ │ │ │ + b 13fb640 <__bss_end__@@Base+0x137df50> │ │ │ │ ldrbtmi r0, [r0], r3, lsl #23 │ │ │ │ @ instruction: 0x46704672 │ │ │ │ bvc 57d80 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - b 1413704 <__bss_end__@@Base+0x139601c> │ │ │ │ + b 1413704 <__bss_end__@@Base+0x1396014> │ │ │ │ @ instruction: 0xf04f0188 │ │ │ │ ldmibvs fp!, {r8, fp}^ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strmi r4, [fp], #-1505 @ 0xfffffa1f │ │ │ │ bvc 57a10 │ │ │ │ strmi r6, [fp], #-2531 @ 0xfffff61d │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stcl 4, cr4, [r3, #460] @ 0x1cc │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ vrshl.u8 q10, , q0 │ │ │ │ - bl bc5d0 <__bss_end__@@Base+0x3eee8> │ │ │ │ + bl bc5d0 <__bss_end__@@Base+0x3eee0> │ │ │ │ strbtmi r0, [r1], -ip, lsl #18 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ stmibvs r3!, {r3, r7, r9, lr}^ │ │ │ │ tstpeq r1, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf109444b │ │ │ │ svclt 0x00140904 │ │ │ │ - bvc 19d7eb8 <__bss_end__@@Base+0x195a7d0> │ │ │ │ - bvc 1217ebc <__bss_end__@@Base+0x119a7d4> │ │ │ │ + bvc 19d7eb8 <__bss_end__@@Base+0x195a7c8> │ │ │ │ + bvc 1217ebc <__bss_end__@@Base+0x119a7cc> │ │ │ │ stcl 2, cr4, [r3, #564] @ 0x234 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ strtmi r3, [sl], #-1 │ │ │ │ ldrbmi r4, [lr], #1232 @ 0x4d0 │ │ │ │ bicle r4, fp, r6, lsl #5 │ │ │ │ ldrdls pc, [r4], -sp │ │ │ │ @ instruction: 0xf006fb05 │ │ │ │ - bvs fe417a98 <__bss_end__@@Base+0xfe39a3b0> │ │ │ │ + bvs fe417a98 <__bss_end__@@Base+0xfe39a3a8> │ │ │ │ bvc 57dfc │ │ │ │ movwcs r0, #129 @ 0x81 │ │ │ │ stmibvs r2!, {r0, r1, r4, r5, r7, r9, lr}^ │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf101440a │ │ │ │ svclt 0x00140104 │ │ │ │ - bvc 19d7ef8 <__bss_end__@@Base+0x195a810> │ │ │ │ - bvc 1217efc <__bss_end__@@Base+0x119a814> │ │ │ │ + bvc 19d7ef8 <__bss_end__@@Base+0x195a808> │ │ │ │ + bvc 1217efc <__bss_end__@@Base+0x119a80c> │ │ │ │ stcl 2, cr4, [r2, #628] @ 0x274 │ │ │ │ vstmiale pc!, {s15-s14} │ │ │ │ strtmi r3, [r8], #-1537 @ 0xfffff9ff │ │ │ │ strhle r4, [r9, #81]! @ 0x51 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ stccs 15, cr8, [r0], {240} @ 0xf0 │ │ │ │ addhi pc, r6, r0 │ │ │ │ @@ -21093,15 +21093,15 @@ │ │ │ │ stmibvs r3!, {r9, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ strmi r0, [r3], #-516 @ 0xfffffdfc │ │ │ │ bvc 57b18 │ │ │ │ @ instruction: 0xf10cdcf1 │ │ │ │ ldrbmi r0, [r6], #3073 @ 0xc01 │ │ │ │ strbmi r4, [r6, #-1088]! @ 0xfffffbc0 │ │ │ │ - blx 190bbe <__bss_end__@@Base+0x1134d6> │ │ │ │ + blx 190bbe <__bss_end__@@Base+0x1134ce> │ │ │ │ ldcl 0, cr15, [pc, #24] @ 1c438 │ │ │ │ vrintx.f32 s12, s28 │ │ │ │ addeq r7, r1, r0, lsl #20 │ │ │ │ adcsmi r2, r3, #0, 6 │ │ │ │ @ instruction: 0xf10369e2 │ │ │ │ strmi r0, [sl], #-769 @ 0xfffffcff │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @@ -21123,58 +21123,58 @@ │ │ │ │ @ instruction: 0x4649601a │ │ │ │ stmdbcs r1, {r1, r5, r9, sl, lr} │ │ │ │ movweq pc, #4175 @ 0x104f @ │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ svclt 0x00b82d01 │ │ │ │ rsbvs r2, r3, r1, lsl #10 │ │ │ │ bicsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcc 25a59c <__bss_end__@@Base+0x1dceb4> │ │ │ │ + blcc 25a59c <__bss_end__@@Base+0x1dceac> │ │ │ │ strne lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ vqrdmulh.s d15, d1, d5 │ │ │ │ adcvs r4, r2, r3, lsr r9 │ │ │ │ rscvs r4, r2, r9, ror r4 │ │ │ │ @ instruction: 0x4628009d │ │ │ │ - bl 55a454 <__bss_end__@@Base+0x4dcd6c> │ │ │ │ + bl 55a454 <__bss_end__@@Base+0x4dcd64> │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ @ instruction: 0xf7ea61e0 │ │ │ │ stmibvs r0!, {r1, r2, r3, r4, sl, fp, sp, lr, pc}^ │ │ │ │ strls lr, [r4, #-2516] @ 0xfffff62c │ │ │ │ @ instruction: 0xf609fb05 │ │ │ │ @ instruction: 0xe75600b6 │ │ │ │ svclt 0x00cc45b1 │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ @ instruction: 0xf0004032 │ │ │ │ - bl fe97c970 <__bss_end__@@Base+0xfe8ff288> │ │ │ │ + bl fe97c970 <__bss_end__@@Base+0xfe8ff280> │ │ │ │ ldcl 3, cr0, [pc, #40] @ 1c500 │ │ │ │ - b ab6d5c <__bss_end__@@Base+0xa39674> │ │ │ │ + b ab6d5c <__bss_end__@@Base+0xa3966c> │ │ │ │ strmi r7, [lr], sl, ror #13 │ │ │ │ - bleq fe116e20 <__bss_end__@@Base+0xfe099738> │ │ │ │ + bleq fe116e20 <__bss_end__@@Base+0xfe099730> │ │ │ │ strmi r4, [r8], -ip, lsl #13 │ │ │ │ bvc 57fc8 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - b 1413948 <__bss_end__@@Base+0x1396260> │ │ │ │ + b 1413948 <__bss_end__@@Base+0x1396258> │ │ │ │ @ instruction: 0xf04f028e │ │ │ │ ldmibvs fp!, {fp}^ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r3], #-1456 @ 0xfffffa50 │ │ │ │ bvc 57c54 │ │ │ │ ldrmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ stcl 4, cr4, [r3, #44] @ 0x2c │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ vqsub.u8 d20, d16, d21 │ │ │ │ - bl 33cb38 <__bss_end__@@Base+0x2bf450> │ │ │ │ + bl 33cb38 <__bss_end__@@Base+0x2bf448> │ │ │ │ ldrtmi r0, [r2], -r6, lsl #16 │ │ │ │ stmeq r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ stmibvs r3!, {r4, r7, r9, lr}^ │ │ │ │ andeq pc, r1, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xf1084443 │ │ │ │ svclt 0x00140804 │ │ │ │ - bvc 19d80fc <__bss_end__@@Base+0x195aa14> │ │ │ │ - bvc 1218100 <__bss_end__@@Base+0x119aa18> │ │ │ │ + bvc 19d80fc <__bss_end__@@Base+0x195aa0c> │ │ │ │ + bvc 1218100 <__bss_end__@@Base+0x119aa10> │ │ │ │ stcl 2, cr4, [r3, #596] @ 0x254 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ strtmi r3, [ip], #1 │ │ │ │ ldrbmi r4, [r9], #-1238 @ 0xfffffb2a │ │ │ │ stclle 5, cr4, [fp], {129} @ 0x81 │ │ │ │ svclt 0x0000e6fa │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -21186,56 +21186,56 @@ │ │ │ │ @ instruction: 0xf85b4bf9 │ │ │ │ movwls r3, #4099 @ 0x1003 │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0x81a8f000 │ │ │ │ @ instruction: 0xf8d89a01 │ │ │ │ andsvs r3, r3, r0 │ │ │ │ - blx 16de9e <__bss_end__@@Base+0xf07b6> │ │ │ │ + blx 16de9e <__bss_end__@@Base+0xf07ae> │ │ │ │ tstpcs r1, r9, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andne pc, r4, r8, asr #17 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 25a6ac <__bss_end__@@Base+0x1dcfc4> │ │ │ │ + blne 25a6ac <__bss_end__@@Base+0x1dcfbc> │ │ │ │ stmibmi lr!, {r1, r4, r7}^ │ │ │ │ stmib r8, {r4, r9, sl, lr}^ │ │ │ │ ldrbtmi r3, [r9], #-770 @ 0xfffffcfe │ │ │ │ strls lr, [r4, #-2504] @ 0xfffff638 │ │ │ │ @ instruction: 0xf7ea9202 │ │ │ │ @ instruction: 0x2100ea90 │ │ │ │ @ instruction: 0xf8c89a02 │ │ │ │ @ instruction: 0xf7ea001c │ │ │ │ ldrmi lr, [r1, #2968]! @ 0xb98 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ ldrbmi r2, [r5, #-769] @ 0xfffffcff │ │ │ │ ldrdcs fp, [r0], -r4 │ │ │ │ - b 4e45d8 <__bss_end__@@Base+0x466ef0> │ │ │ │ + b 4e45d8 <__bss_end__@@Base+0x466ee8> │ │ │ │ @ instruction: 0xf0400100 │ │ │ │ ldrbmi r8, [r5, #-197] @ 0xffffff3b │ │ │ │ andcs fp, r0, #204, 30 @ 0x330 │ │ │ │ andsmi r2, r3, r1, lsl #4 │ │ │ │ teqphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ stcle 14, cr2, [r2, #-0] │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ strmi r4, [lr], r8, lsl #12 │ │ │ │ - b 13ee02c <__bss_end__@@Base+0x1370944> │ │ │ │ - b 13dec0c <__bss_end__@@Base+0x1361524> │ │ │ │ + b 13ee02c <__bss_end__@@Base+0x137093c> │ │ │ │ + b 13dec0c <__bss_end__@@Base+0x136151c> │ │ │ │ smlabbcs r0, lr, r2, r0 │ │ │ │ strdcc r6, [r1, -fp] │ │ │ │ ldrmi r4, [r3], #-653 @ 0xfffffd73 │ │ │ │ bvc 57d5c │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1027 @ 0xfffffbfd │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 57d2c │ │ │ │ @ instruction: 0xf10cdcf0 │ │ │ │ ldrbmi r0, [r6], #3073 @ 0xc01 │ │ │ │ strbmi r4, [r6, #-1096]! @ 0xfffffbb8 │ │ │ │ @ instruction: 0xf8ddd1e7 │ │ │ │ - blx 180656 <__bss_end__@@Base+0x102f6e> │ │ │ │ + blx 180656 <__bss_end__@@Base+0x102f66> │ │ │ │ @ instruction: 0xf04ff006 │ │ │ │ addeq r5, r2, lr, ror r7 │ │ │ │ addsmi r2, lr, #0, 6 │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf8d8bf04 │ │ │ │ stmne r9, {r2, r3, r4, ip} │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ @@ -21245,62 +21245,62 @@ │ │ │ │ stclle 5, cr4, [ip], #708 @ 0x2c4 │ │ │ │ eorle r4, r1, r4, asr #10 │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ @ instruction: 0xf8d86921 │ │ │ │ stmibvs r0!, {r2, r4, sp}^ │ │ │ │ @ instruction: 0xd1024299 │ │ │ │ addsmi r6, r1, #1589248 @ 0x184000 │ │ │ │ - blx d06ba <__bss_end__@@Base+0x52fd2> │ │ │ │ - bmi fee5928c <__bss_end__@@Base+0xfeddbba4> │ │ │ │ + blx d06ba <__bss_end__@@Base+0x52fca> │ │ │ │ + bmi fee5928c <__bss_end__@@Base+0xfeddbb9c> │ │ │ │ addseq r4, r9, sl, ror r4 │ │ │ │ svc 0x00b8f7ea │ │ │ │ @ instruction: 0xf8d861e0 │ │ │ │ @ instruction: 0x61233010 │ │ │ │ @ instruction: 0x2014f8d8 │ │ │ │ @ instruction: 0xf8d86162 │ │ │ │ - blx e86de <__bss_end__@@Base+0x6aff6> │ │ │ │ + blx e86de <__bss_end__@@Base+0x6afee> │ │ │ │ @ instruction: 0xf8d8f202 │ │ │ │ addseq r1, r2, ip, lsl r0 │ │ │ │ svc 0x002cf7ea │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @ instruction: 0xf8c83b01 │ │ │ │ blcs 286c4 │ │ │ │ teqphi ip, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ mcrge 4, 2, pc, cr8, cr15, {3} @ │ │ │ │ @ instruction: 0x001cf8d8 │ │ │ │ - blmi fea48b44 <__bss_end__@@Base+0xfe9cb45c> │ │ │ │ + blmi fea48b44 <__bss_end__@@Base+0xfe9cb454> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r0, r9, fp, ip, pc} │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ - blmi fe815fbc <__bss_end__@@Base+0xfe7988d4> │ │ │ │ + blmi fe815fbc <__bss_end__@@Base+0xfe7988cc> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ addshi pc, r6, r0 │ │ │ │ andsvs r6, sl, r2, lsr #16 │ │ │ │ - blx 16df7e <__bss_end__@@Base+0xf0896> │ │ │ │ + blx 16df7e <__bss_end__@@Base+0xf088e> │ │ │ │ andcs pc, r1, #589824 @ 0x90000 │ │ │ │ mlsvs r2, ip, r9, r4 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 25a80c <__bss_end__@@Base+0x1dd124> │ │ │ │ - b 13ed8e8 <__bss_end__@@Base+0x1370200> │ │ │ │ + blcs 25a80c <__bss_end__@@Base+0x1dd11c> │ │ │ │ + b 13ed8e8 <__bss_end__@@Base+0x13701f8> │ │ │ │ stmib r4, {r3, r7}^ │ │ │ │ stmib r4, {r2, r8, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf7ea3302 │ │ │ │ - b 1416e9c <__bss_end__@@Base+0x13997b4> │ │ │ │ + b 1416e9c <__bss_end__@@Base+0x13997ac> │ │ │ │ smlabbcs r0, r8, r2, r0 │ │ │ │ @ instruction: 0xf7ea61e0 │ │ │ │ str lr, [r2, #2794]! @ 0xaea │ │ │ │ svceq 0x0006ea1c │ │ │ │ mrcge 4, 0, APSR_nzcv, cr2, cr15, {1} │ │ │ │ vmlaeq.f64 d14, d26, d21 │ │ │ │ @ instruction: 0x46944610 │ │ │ │ - b 13edf8c <__bss_end__@@Base+0x13708a4> │ │ │ │ - b 13e0170 <__bss_end__@@Base+0x1362a88> │ │ │ │ + b 13edf8c <__bss_end__@@Base+0x137089c> │ │ │ │ + b 13e0170 <__bss_end__@@Base+0x1362a80> │ │ │ │ smlabbcs r0, ip, r2, r0 │ │ │ │ strdcc r6, [r1, -fp] │ │ │ │ ldrmi r4, [r3], #-653 @ 0xfffffd73 │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ @ instruction: 0xf8c30204 │ │ │ │ @@ -21308,29 +21308,29 @@ │ │ │ │ ldrbmi r3, [r4], #1537 @ 0x601 │ │ │ │ ldrmi r4, [r1, #1136]! @ 0x470 │ │ │ │ ldrb sp, [r3, #3305]! @ 0xce9 │ │ │ │ ldcle 14, cr2, [sp, #-0] │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ stmib sp, {sp}^ │ │ │ │ strmi r9, [r4], r2, lsl #8 │ │ │ │ - b 13edf7c <__bss_end__@@Base+0x1370894> │ │ │ │ + b 13edf7c <__bss_end__@@Base+0x137088c> │ │ │ │ strmi r0, [r4], -r3, lsl #29 │ │ │ │ bvc 5825c │ │ │ │ svceq 0x0000f1ba │ │ │ │ adceq fp, r2, r4, asr #31 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmibvs fp!, {r0, r1, r2, r3, r8, sl, fp, ip, lr, pc}^ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r3], #-1482 @ 0xfffffa36 │ │ │ │ bvc 57ee8 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1027 @ 0xfffffbfd │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 57eb8 │ │ │ │ - bl 2d0f6c <__bss_end__@@Base+0x253884> │ │ │ │ + bl 2d0f6c <__bss_end__@@Base+0x25387c> │ │ │ │ ldrbmi r0, [r2], -ip, lsl #18 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf102428a │ │ │ │ svclt 0x00040201 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf109444b │ │ │ │ svclt 0x00080904 │ │ │ │ @@ -21352,29 +21352,29 @@ │ │ │ │ @ instruction: 0x3601dcf2 │ │ │ │ ldrmi r4, [r1, #1064]! @ 0x428 │ │ │ │ str sp, [r5, -ip, ror #25]! │ │ │ │ eorcs r4, r0, r5, asr r9 │ │ │ │ @ instruction: 0xf7ea4479 │ │ │ │ @ instruction: 0x4621e95c │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - b 195a7d0 <__bss_end__@@Base+0x18dd0e8> │ │ │ │ + b 195a7d0 <__bss_end__@@Base+0x18dd0e0> │ │ │ │ andcc lr, r1, r0, ror #14 │ │ │ │ ldrbmi r4, [r6], #1196 @ 0x4ac │ │ │ │ strmi r4, [r1, #1113] @ 0x459 │ │ │ │ mrcge 7, 2, APSR_nzcv, cr13, cr15, {1} │ │ │ │ stmdbmi sp, {r3, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ stmdb r8, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7ea4604 │ │ │ │ @ instruction: 0xe612ea52 │ │ │ │ svclt 0x00cc45b1 │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ suble r4, r8, r0, lsr r0 │ │ │ │ - bl fe96e0c4 <__bss_end__@@Base+0xfe8f09dc> │ │ │ │ + bl fe96e0c4 <__bss_end__@@Base+0xfe8f09d4> │ │ │ │ strls r0, [r2], #-778 @ 0xfffffcf6 │ │ │ │ strmi r4, [lr], lr, lsl #12 │ │ │ │ addseq r4, ip, r8, lsl #12 │ │ │ │ bvc 5834c │ │ │ │ svceq 0x0000f1ba │ │ │ │ adcseq fp, r2, r4, asr #31 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -21382,15 +21382,15 @@ │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ ldrmi r4, [r3], #-1506 @ 0xfffffa1e │ │ │ │ bvc 57fd8 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1035 @ 0xfffffbf5 │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 57fa8 │ │ │ │ - bl 2d105c <__bss_end__@@Base+0x253974> │ │ │ │ + bl 2d105c <__bss_end__@@Base+0x25396c> │ │ │ │ ldrbmi r0, [r2], -lr, lsl #24 │ │ │ │ vstmiaeq ip, {s28-s106} │ │ │ │ @ instruction: 0xf1024290 │ │ │ │ svclt 0x00040201 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf10c4463 │ │ │ │ svclt 0x00080c04 │ │ │ │ @@ -21400,15 +21400,15 @@ │ │ │ │ strtmi r4, [r1], #-1110 @ 0xfffffbaa │ │ │ │ stclle 5, cr4, [pc], {129} @ 0x81 │ │ │ │ strb r9, [r5], r2, lsl #24 │ │ │ │ eorcs r4, r0, r7, lsr #18 │ │ │ │ @ instruction: 0xf7ea4479 │ │ │ │ @ instruction: 0x4641e8fc │ │ │ │ strmi r2, [r0], r0, lsr #4 │ │ │ │ - b 15a890 <__bss_end__@@Base+0xdd1a8> │ │ │ │ + b 15a890 <__bss_end__@@Base+0xdd1a0> │ │ │ │ @ instruction: 0x4606e650 │ │ │ │ eorsmi lr, r2, #624951296 @ 0x25400000 │ │ │ │ mrcge 4, 5, APSR_nzcv, cr6, cr15, {1} │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ strmi r4, [r6], -r4, lsl #13 │ │ │ │ @ instruction: 0x0e83ea4f │ │ │ │ addeq lr, ip, #323584 @ 0x4f000 │ │ │ │ @@ -21462,105 +21462,105 @@ │ │ │ │ tstls r2, r5, lsl #12 │ │ │ │ svclt 0x00b842b4 │ │ │ │ addmi r4, ip, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0x460cbfb8 │ │ │ │ stmdacs r0, {r1, r2, r5, r6, sl, fp, ip} │ │ │ │ addsmi sp, r0, #120 @ 0x78 │ │ │ │ ldmdbvs r4, {r0, r1, r6, r8, ip, lr, pc}^ │ │ │ │ - blle 1aed4b0 <__bss_end__@@Base+0x1a6fdc8> │ │ │ │ + blle 1aed4b0 <__bss_end__@@Base+0x1a6fdc0> │ │ │ │ svcge 0x0006ad02 │ │ │ │ stcle 12, cr2, [r2, #-0] │ │ │ │ stmdavs r9!, {r9, sl, sp} │ │ │ │ @ instruction: 0xf04f00b0 │ │ │ │ - blx 11f9f6 <__bss_end__@@Base+0xa230e> │ │ │ │ - blne fe298dfc <__bss_end__@@Base+0xfe21b714> │ │ │ │ + blx 11f9f6 <__bss_end__@@Base+0xa2306> │ │ │ │ + blne fe298dfc <__bss_end__@@Base+0xfe21b70c> │ │ │ │ ldmibvs sl, {r0, r3, r7}^ │ │ │ │ vmlaeq.f64 d14, d1, d0 │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ stmdaeq lr, {r1, r8, r9, fp, sp, lr, pc} │ │ │ │ strmi r4, [r4, #1026]! @ 0x402 │ │ │ │ andeq pc, r4, r0, lsl #2 │ │ │ │ bvc 58074 │ │ │ │ bvc 58160 │ │ │ │ bvc 58024 │ │ │ │ ldrbtmi r6, [r2], #-2522 @ 0xfffff626 │ │ │ │ bvc 5812c │ │ │ │ strcc sp, [r4, #-489] @ 0xfffffe17 │ │ │ │ adcsmi r4, sp, #637534208 @ 0x26000000 │ │ │ │ - bmi d111a4 <__bss_end__@@Base+0xc93abc> │ │ │ │ + bmi d111a4 <__bss_end__@@Base+0xc93ab4> │ │ │ │ ldmibvs r8, {r0, r5, r8}^ │ │ │ │ movwls r4, #5242 @ 0x147a │ │ │ │ ldcl 7, cr15, [lr, #936] @ 0x3a8 │ │ │ │ strmi r9, [r1], -r1, lsl #22 │ │ │ │ ldrmi r2, [r8], -r4, lsl #4 │ │ │ │ @ instruction: 0x611a61d9 │ │ │ │ - blmi aef300 <__bss_end__@@Base+0xa71c18> │ │ │ │ + blmi aef300 <__bss_end__@@Base+0xa71c10> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1f6abc <__bss_end__@@Base+0x1793d4> │ │ │ │ + blls 1f6abc <__bss_end__@@Base+0x1793cc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 120) │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ stmdbvs r6, {r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ @ instruction: 0xf10d4610 │ │ │ │ @ instruction: 0xf10d0908 │ │ │ │ @ instruction: 0x46310818 │ │ │ │ @ instruction: 0xf93cf7ff │ │ │ │ stclle 14, cr2, [r7] │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - blx 1a5a86 <__bss_end__@@Base+0x12839e> │ │ │ │ - bl febd9290 <__bss_end__@@Base+0xfeb5bba8> │ │ │ │ + blx 1a5a86 <__bss_end__@@Base+0x128396> │ │ │ │ + bl febd9290 <__bss_end__@@Base+0xfeb5bba0> │ │ │ │ addseq r0, r2, r2, lsl #2 │ │ │ │ stmibvs r3, {r0, r3, r7}^ │ │ │ │ stmibvs pc!, {r0, sl, ip, sp}^ @ │ │ │ │ strmi r4, [fp], #-678 @ 0xfffffd5a │ │ │ │ @ instruction: 0x0c02eb07 │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ @ instruction: 0xf8dc0204 │ │ │ │ @ instruction: 0xf8c3c000 │ │ │ │ mvnsle ip, r0 │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r8, #1206] @ 0x4b6 │ │ │ │ strb sp, [r7, r2, ror #3] │ │ │ │ andls r6, r1, #278528 @ 0x44000 │ │ │ │ @ instruction: 0xf7ff4632 │ │ │ │ - blls 9b948 <__bss_end__@@Base+0x1e260> │ │ │ │ + blls 9b948 <__bss_end__@@Base+0x1e258> │ │ │ │ @ instruction: 0xe78b695c │ │ │ │ @ instruction: 0x46104631 │ │ │ │ @ instruction: 0xf90ef7ff │ │ │ │ stmdbge r2, {r1, r2, r8, r9, sl, fp, sp, pc} │ │ │ │ ldrbtpl pc, [lr], #-79 @ 0xffffffb1 @ │ │ │ │ - blcs 15ac20 <__bss_end__@@Base+0xdd538> │ │ │ │ + blcs 15ac20 <__bss_end__@@Base+0xdd530> │ │ │ │ strtmi r6, [sl], #-2499 @ 0xfffff63d │ │ │ │ ldrtmi r4, [r5], #-697 @ 0xfffffd47 │ │ │ │ orreq lr, r2, #3072 @ 0xc00 │ │ │ │ mvnsle r6, ip, lsl r0 │ │ │ │ @ instruction: 0xf7eae7ac │ │ │ │ svclt 0x0000eb60 │ │ │ │ andeq r2, r4, r8, lsl sl │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sl, r2, r0, lsl #27 │ │ │ │ andeq r2, r4, ip, ror #18 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ - blmi ff508d34 <__bss_end__@@Base+0xff48b64c> │ │ │ │ + blmi ff508d34 <__bss_end__@@Base+0xff48b644> │ │ │ │ strmi r6, [r7], -r5, asr #18 │ │ │ │ @ instruction: 0x460e447b │ │ │ │ ldrmi r9, [r3], r1, lsl #6 │ │ │ │ movwls r6, #2307 @ 0x903 │ │ │ │ - bcc 157270 <__bss_end__@@Base+0xd9b88> │ │ │ │ + bcc 157270 <__bss_end__@@Base+0xd9b80> │ │ │ │ @ instruction: 0xf000429d │ │ │ │ - blmi ff37d000 <__bss_end__@@Base+0xff2ff918> │ │ │ │ + blmi ff37d000 <__bss_end__@@Base+0xff2ff910> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ ldmdavs ip, {r1, r8, r9, ip, pc} │ │ │ │ addshi pc, r4, r0, lsl #5 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bls bd684 <__bss_end__@@Base+0x3ff9c> │ │ │ │ + bls bd684 <__bss_end__@@Base+0x3ff94> │ │ │ │ stmdavs r3!, {r5, r7, r9, sl, lr} │ │ │ │ stcls 0, cr6, [r0], {19} │ │ │ │ svclt 0x00b82d01 │ │ │ │ andcs r2, r1, #4194304 @ 0x400000 │ │ │ │ strtmi r2, [r3], -r1, lsl #24 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ andcs pc, r4, r8, asr #17 │ │ │ │ @@ -21574,39 +21574,39 @@ │ │ │ │ @ instruction: 0xf7e900a8 │ │ │ │ adceq lr, sl, r8, lsr #31 │ │ │ │ @ instruction: 0xf8c82100 │ │ │ │ @ instruction: 0xf7ea001c │ │ │ │ ldmdbvs r5!, {r4, r5, r7, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x46434638 │ │ │ │ strtmi r4, [sl], -r1, lsr #12 │ │ │ │ - blx cdab9e <__bss_end__@@Base+0xc5d4b6> │ │ │ │ + blx cdab9e <__bss_end__@@Base+0xc5d4ae> │ │ │ │ @ instruction: 0xf000455e │ │ │ │ @ instruction: 0xf1bb82aa │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8db84be │ │ │ │ bls 28bf4 │ │ │ │ @ instruction: 0xd103429a │ │ │ │ @ instruction: 0x3014f8db │ │ │ │ mulle sp, sl, r5 │ │ │ │ - bmi feb03bc4 <__bss_end__@@Base+0xfea864dc> │ │ │ │ + bmi feb03bc4 <__bss_end__@@Base+0xfea864d4> │ │ │ │ @ instruction: 0x001cf8db │ │ │ │ - blx 2addb6 <__bss_end__@@Base+0x2306ce> │ │ │ │ + blx 2addb6 <__bss_end__@@Base+0x2306c6> │ │ │ │ addeq pc, r9, r4, lsl #2 │ │ │ │ ldc 7, cr15, [r2, #-936] @ 0xfffffc58 │ │ │ │ - bmi 157304 <__bss_end__@@Base+0xd9c1c> │ │ │ │ + bmi 157304 <__bss_end__@@Base+0xd9c14> │ │ │ │ andseq pc, ip, fp, asr #17 │ │ │ │ blls 2e550 │ │ │ │ - bcc 1572f4 <__bss_end__@@Base+0xd9c0c> │ │ │ │ + bcc 1572f4 <__bss_end__@@Base+0xd9c04> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf1ba837e │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ tstcs r0, sl, ror r3 │ │ │ │ streq lr, [sl, pc, asr #20] │ │ │ │ strmi r4, [r9], fp, lsl #13 │ │ │ │ - bvs fe65827c <__bss_end__@@Base+0xfe5dab94> │ │ │ │ + bvs fe65827c <__bss_end__@@Base+0xfe5dab8c> │ │ │ │ addeq r6, r8, r3, ror #19 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 58218 │ │ │ │ strthi pc, [r0], #-832 @ 0xfffffcc0 │ │ │ │ smlabtls r3, sp, r9, lr │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @@ -21617,36 +21617,36 @@ │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ ldrtmi r4, [lr], #1139 @ 0x473 │ │ │ │ bvc 5828c │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 58394 │ │ │ │ - bvc fe218564 <__bss_end__@@Base+0xfe19ae7c> │ │ │ │ + bvc fe218564 <__bss_end__@@Base+0xfe19ae74> │ │ │ │ bvc 5835c │ │ │ │ @ instruction: 0xf10cd1e8 │ │ │ │ strbmi r0, [r2, #3073]! @ 0xc01 │ │ │ │ teqphi fp, #0 @ p-variant is OBSOLETE │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [r9, r0, lsl #20] │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bls bd530 <__bss_end__@@Base+0x3fe48> │ │ │ │ + bls bd530 <__bss_end__@@Base+0x3fe40> │ │ │ │ stmdavs r3!, {r5, r7, r9, sl, lr} │ │ │ │ stccs 0, cr6, [r1, #-76] @ 0xffffffb4 │ │ │ │ svclt 0x00b8462b │ │ │ │ @ instruction: 0xf1ba2301 │ │ │ │ strbmi r0, [r2], -r1, lsl #30 │ │ │ │ svclt 0x00b846d1 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c82101 │ │ │ │ @ instruction: 0xf6c91004 │ │ │ │ @ instruction: 0xf84241d4 │ │ │ │ @ instruction: 0xf8c81b08 │ │ │ │ - blx 268ce2 <__bss_end__@@Base+0x1eb5fa> │ │ │ │ + blx 268ce2 <__bss_end__@@Base+0x1eb5f2> │ │ │ │ ldmdbmi r4!, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ andcs lr, r2, #200, 18 @ 0x320000 │ │ │ │ ldrbtmi r0, [r9], #-156 @ 0xffffff64 │ │ │ │ @ instruction: 0xf8c84620 │ │ │ │ @ instruction: 0xf7e99014 │ │ │ │ qadd16mi lr, r2, r0 │ │ │ │ @ instruction: 0xf8c82100 │ │ │ │ @@ -21671,15 +21671,15 @@ │ │ │ │ @ instruction: 0xf8cb4a04 │ │ │ │ @ instruction: 0x465c001c │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 2b524 │ │ │ │ sbchi pc, r0, #64, 6 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adcshi pc, ip, #64, 6 │ │ │ │ - b 13e5124 <__bss_end__@@Base+0x1367a3c> │ │ │ │ + b 13e5124 <__bss_end__@@Base+0x1367a34> │ │ │ │ strmi r0, [r9], sl, lsl #13 │ │ │ │ ldc 6, cr4, [pc, #556] @ 1cf58 │ │ │ │ stmibvs r3!, {r0, r2, r3, r6, r9, fp, sp, lr}^ │ │ │ │ addeq lr, r9, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 58348 │ │ │ │ movhi pc, #64, 6 │ │ │ │ @@ -21693,15 +21693,15 @@ │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ bvs 584b0 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrtmi r4, [r6], #1139 @ 0x473 │ │ │ │ bvc 583bc │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 584c4 │ │ │ │ - bvc fe218694 <__bss_end__@@Base+0xfe19afac> │ │ │ │ + bvc fe218694 <__bss_end__@@Base+0xfe19afa4> │ │ │ │ bvc 5848c │ │ │ │ @ instruction: 0xf10cd1e8 │ │ │ │ strbmi r0, [r2, #3073]! @ 0xc01 │ │ │ │ rsbshi pc, sp, #0 │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [r9, r0, lsl #20] │ │ │ │ @@ -21721,37 +21721,37 @@ │ │ │ │ @ instruction: 0xf8cb4a04 │ │ │ │ @ instruction: 0x465c001c │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 2b5ec │ │ │ │ tstphi r5, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0000f1ba │ │ │ │ tstphi r1, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ - b 13e51ec <__bss_end__@@Base+0x1367b04> │ │ │ │ + b 13e51ec <__bss_end__@@Base+0x1367afc> │ │ │ │ strmi r0, [fp], sl, lsl #25 │ │ │ │ - bvs 718470 <__bss_end__@@Base+0x69ad88> │ │ │ │ + bvs 718470 <__bss_end__@@Base+0x69ad80> │ │ │ │ stmibvs r3!, {r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, r8, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 58410 │ │ │ │ cmnphi r9, #64, 6 @ p-variant is OBSOLETE │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - blhi 97544 <__bss_end__@@Base+0x19e5c> │ │ │ │ + blhi 97544 <__bss_end__@@Base+0x19e54> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ - b 13ee844 <__bss_end__@@Base+0x137115c> │ │ │ │ + b 13ee844 <__bss_end__@@Base+0x1371154> │ │ │ │ strbmi r0, [r9], -lr, lsl #17 │ │ │ │ ldmibvs fp!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ strbtmi r4, [r0], #1091 @ 0x443 │ │ │ │ bvc 58484 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 5858c │ │ │ │ - bvc fe21875c <__bss_end__@@Base+0xfe19b074> │ │ │ │ + bvc fe21875c <__bss_end__@@Base+0xfe19b06c> │ │ │ │ bvc 58554 │ │ │ │ @ instruction: 0xf10ed1e9 │ │ │ │ ldrbmi r0, [r2, #3585]! @ 0xe01 │ │ │ │ rsbhi pc, r2, #0 │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [sl, r0, lsl #20] │ │ │ │ @@ -21771,52 +21771,52 @@ │ │ │ │ blls 34ee4 │ │ │ │ @ instruction: 0x46224651 │ │ │ │ blcs 64ea4 │ │ │ │ svclt 0x00b86060 │ │ │ │ stmdbcs r1, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 25afbc <__bss_end__@@Base+0x1dd8d4> │ │ │ │ + bleq 25afbc <__bss_end__@@Base+0x1dd8cc> │ │ │ │ blx 75346 │ │ │ │ msrvs (UNDEF: 113), r3 │ │ │ │ stmib r4, {r3, r6, r7, r8, fp, lr}^ │ │ │ │ - b 13e56cc <__bss_end__@@Base+0x1367fe4> │ │ │ │ + b 13e56cc <__bss_end__@@Base+0x1367fdc> │ │ │ │ ldrbtmi r0, [r9], #-2179 @ 0xfffff77d │ │ │ │ @ instruction: 0xf7e94640 │ │ │ │ strbmi lr, [r2], -r4, lsl #28 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ svc 0x000cf7e9 │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 2b6f0 │ │ │ │ @ instruction: 0xf1badd4c │ │ │ │ stclle 15, cr0, [r9, #-0] │ │ │ │ @ instruction: 0xf8cd2100 │ │ │ │ - b 1408f40 <__bss_end__@@Base+0x138b858> │ │ │ │ + b 1408f40 <__bss_end__@@Base+0x138b850> │ │ │ │ strmi r0, [r9], sl, lsl #25 │ │ │ │ - bvs fee58574 <__bss_end__@@Base+0xfeddae8c> │ │ │ │ + bvs fee58574 <__bss_end__@@Base+0xfeddae84> │ │ │ │ stmibvs r3!, {r0, r1, r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, r9, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 58514 │ │ │ │ msrhi SPSR_xc, #64, 6 │ │ │ │ stmdblt r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - b 13ee948 <__bss_end__@@Base+0x1371260> │ │ │ │ + b 13ee948 <__bss_end__@@Base+0x1371258> │ │ │ │ strbmi r0, [r9], -lr, lsl #17 │ │ │ │ ldmibvs fp!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ strbtmi r4, [r0], #1091 @ 0x443 │ │ │ │ bvc 58588 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 58690 │ │ │ │ - bvc fe218860 <__bss_end__@@Base+0xfe19b178> │ │ │ │ + bvc fe218860 <__bss_end__@@Base+0xfe19b170> │ │ │ │ bvc 58658 │ │ │ │ @ instruction: 0xf10ed1e9 │ │ │ │ ldrbmi r0, [r2, #3585]! @ 0xe01 │ │ │ │ stmibvs r3!, {r0, r2, ip, lr, pc}^ │ │ │ │ strmi r3, [r3], #-4 │ │ │ │ bvs 5856c │ │ │ │ @ instruction: 0x4659e7db │ │ │ │ @@ -21839,36 +21839,36 @@ │ │ │ │ @ instruction: 0xf8cbeb2a │ │ │ │ stmdbvs r3!, {r2, r3, r4} │ │ │ │ andscc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8cb6962 │ │ │ │ stmdbvs r3!, {r2, r4, sp} │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ - b fe7daf6c <__bss_end__@@Base+0xfe75d884> │ │ │ │ + b fe7daf6c <__bss_end__@@Base+0xfe75d87c> │ │ │ │ blcc 77154 │ │ │ │ blcs 35158 │ │ │ │ cmpphi r2, #192, 4 @ p-variant is OBSOLETE │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi fe149458 <__bss_end__@@Base+0xfe0cbd70> │ │ │ │ + blmi fe149458 <__bss_end__@@Base+0xfe0cbd68> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r1, r9, fp, ip, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ @ instruction: 0x4620465c │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - blls c0fb4 <__bss_end__@@Base+0x438cc> │ │ │ │ + blls c0fb4 <__bss_end__@@Base+0x438c4> │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ msrhi CPSR_fsc, r0 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ blls 35050 │ │ │ │ tstcs r1, r2, lsr #12 │ │ │ │ blcs 75190 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ - blne 25b120 <__bss_end__@@Base+0x1dda38> │ │ │ │ + blne 25b120 <__bss_end__@@Base+0x1dda30> │ │ │ │ ldmdbmi r4!, {r0, r1, r5, r8, sp, lr}^ │ │ │ │ vqrdmulh.s d15, d9, d3 │ │ │ │ andcs lr, r2, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xf8c44479 │ │ │ │ addseq r9, lr, r4, lsl r0 │ │ │ │ @ instruction: 0xf7e94630 │ │ │ │ @ instruction: 0x4632ed52 │ │ │ │ @@ -21876,26 +21876,26 @@ │ │ │ │ cdp 7, 5, cr15, cr10, cr9, {7} │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 2b854 │ │ │ │ orrhi pc, r6, r0, asr #6 │ │ │ │ svceq 0x0000f1ba │ │ │ │ orrhi pc, r2, r0, asr #6 │ │ │ │ @ instruction: 0xf8cd2100 │ │ │ │ - b 14090a8 <__bss_end__@@Base+0x138b9c0> │ │ │ │ + b 14090a8 <__bss_end__@@Base+0x138b9b8> │ │ │ │ strmi r0, [r9], sl, lsl #13 │ │ │ │ - bvs 17d86dc <__bss_end__@@Base+0x175aff4> │ │ │ │ + bvs 17d86dc <__bss_end__@@Base+0x175afec> │ │ │ │ stmibvs r3!, {r0, r1, r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, r9, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 5867c │ │ │ │ addshi pc, r7, #64, 6 │ │ │ │ stmdblt r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - b 13eeab0 <__bss_end__@@Base+0x13713c8> │ │ │ │ + b 13eeab0 <__bss_end__@@Base+0x13713c0> │ │ │ │ strbmi r0, [r9], -ip, lsl #29 │ │ │ │ ldmibvs fp!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ @ instruction: 0xf8d86a00 │ │ │ │ ldrbtmi r3, [r3], #-28 @ 0xffffffe4 │ │ │ │ @@ -21917,15 +21917,15 @@ │ │ │ │ @ instruction: 0xf7e94680 │ │ │ │ strb lr, [r8, #3592] @ 0xe08 │ │ │ │ eorcs r4, r0, r3, asr #18 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ @ instruction: 0x4621ecf4 │ │ │ │ strmi r2, [r0], r0, lsr #4 │ │ │ │ ldcl 7, cr15, [ip, #932]! @ 0x3a4 │ │ │ │ - blls d65a0 <__bss_end__@@Base+0x58eb8> │ │ │ │ + blls d65a0 <__bss_end__@@Base+0x58eb0> │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ adcshi pc, r5, r0 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x46526013 │ │ │ │ bcs 6e99c │ │ │ │ tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ @@ -21937,24 +21937,24 @@ │ │ │ │ smcvs 9289 @ 0x2449 │ │ │ │ andsls pc, r0, r4, asr #17 │ │ │ │ @ instruction: 0x463800bf │ │ │ │ stcl 7, cr15, [ip], {233} @ 0xe9 │ │ │ │ tstcs r0, sl, lsr r6 │ │ │ │ @ instruction: 0xf7e961e0 │ │ │ │ blls 588a0 │ │ │ │ - bcc 15785c <__bss_end__@@Base+0xda174> │ │ │ │ + bcc 15785c <__bss_end__@@Base+0xda16c> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf1ba8147 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ tstcs r0, r3, asr #2 │ │ │ │ andslt pc, r4, sp, asr #17 │ │ │ │ streq lr, [sl, pc, asr #20] │ │ │ │ ldc 6, cr4, [pc, #548] @ 1d38c │ │ │ │ pkhbtmi r6, fp, ip, lsl #20 │ │ │ │ - b 13f78fc <__bss_end__@@Base+0x137a214> │ │ │ │ + b 13f78fc <__bss_end__@@Base+0x137a20c> │ │ │ │ stccs 0, cr0, [r0, #-556] @ 0xfffffdd4 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ vpmax.u8 d22, d0, d0 │ │ │ │ stmib sp, {r0, r2, r3, r6, r9, pc}^ │ │ │ │ @ instruction: 0xf04fb903 │ │ │ │ strmi r0, [fp], r0, lsl #24 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @@ -21965,15 +21965,15 @@ │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ ldrtmi r4, [lr], #1139 @ 0x473 │ │ │ │ bvc 587fc │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 58904 │ │ │ │ - bvc fe218ad4 <__bss_end__@@Base+0xfe19b3ec> │ │ │ │ + bvc fe218ad4 <__bss_end__@@Base+0xfe19b3e4> │ │ │ │ bvc 588cc │ │ │ │ @ instruction: 0xf10cd1e8 │ │ │ │ strbmi r0, [r2, #3073]! @ 0xc01 │ │ │ │ rscshi pc, ip, r0 │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [r9, r0, lsl #20] │ │ │ │ @@ -21998,15 +21998,15 @@ │ │ │ │ svclt 0x00b82901 │ │ │ │ @ instruction: 0xf6c92101 │ │ │ │ @ instruction: 0xf84240d4 │ │ │ │ @ instruction: 0x61230b08 │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ @ instruction: 0xf8df6161 │ │ │ │ stmib r4, {r2, r7, sl, ip}^ │ │ │ │ - b 13e5a48 <__bss_end__@@Base+0x1368360> │ │ │ │ + b 13e5a48 <__bss_end__@@Base+0x1368358> │ │ │ │ ldrbtmi r0, [r9], #-2179 @ 0xfffff77d │ │ │ │ @ instruction: 0xf7e94640 │ │ │ │ strbmi lr, [r2], -r6, asr #24 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ stcl 7, cr15, [lr, #-932] @ 0xfffffc5c │ │ │ │ @ instruction: 0xf8dfe5be │ │ │ │ eorcs r1, r0, r8, ror #8 │ │ │ │ @@ -22030,28 +22030,28 @@ │ │ │ │ blcs 292b4 │ │ │ │ bicshi pc, fp, r0, asr #5 │ │ │ │ mrcge 4, 4, APSR_nzcv, cr15, cr15, {3} │ │ │ │ @ instruction: 0x001cf8d8 │ │ │ │ @ instruction: 0xf8dfb128 │ │ │ │ bls 6a308 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - bls af120 <__bss_end__@@Base+0x31a38> │ │ │ │ + bls af120 <__bss_end__@@Base+0x31a30> │ │ │ │ ldmdavs r3, {r5, r9, sl, lr} │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ ldmib sp, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ @ instruction: 0xf1099103 │ │ │ │ blls 1f6e0 │ │ │ │ strtmi r4, [fp], #1105 @ 0x451 │ │ │ │ @ instruction: 0xf47f454b │ │ │ │ @ instruction: 0xf8d8ac8d │ │ │ │ blcc 692fc │ │ │ │ andcc pc, r4, r8, asr #17 │ │ │ │ - ble ff667ef4 <__bss_end__@@Base+0xff5ea80c> │ │ │ │ + ble ff667ef4 <__bss_end__@@Base+0xff5ea804> │ │ │ │ @ instruction: 0x464248f5 │ │ │ │ ldmibmi r5!, {r0, r8, sl, fp, ip, pc}^ │ │ │ │ ldrbtmi r5, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ ldmibmi r4!, {r0, sp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-2292 @ 0xfffff70c │ │ │ │ ldrbcs r5, [r1], #-2088 @ 0xfffff7d8 │ │ │ │ andcs r6, r1, r4 │ │ │ │ @@ -22090,15 +22090,15 @@ │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ ldm r2!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ blcc 7752c │ │ │ │ blcs 35530 │ │ │ │ cmnphi r1, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi ff1c9830 <__bss_end__@@Base+0xff14c148> │ │ │ │ + blmi ff1c9830 <__bss_end__@@Base+0xff14c140> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r1, r9, fp, ip, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ @ instruction: 0xe769465c │ │ │ │ @ instruction: 0xf8dd4659 │ │ │ │ @ instruction: 0xf8dd9010 │ │ │ │ @@ -22125,15 +22125,15 @@ │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ stmda ip!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ blcc 775b8 │ │ │ │ blcs 355bc │ │ │ │ smlabthi sl, r0, r2, pc @ │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi fe9098bc <__bss_end__@@Base+0xfe88c1d4> │ │ │ │ + blmi fe9098bc <__bss_end__@@Base+0xfe88c1cc> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r1, r9, fp, ip, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ smlsld r4, sl, ip, r6 │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ mrrcne 12, 0, r0, r3, cr0 │ │ │ │ @@ -22163,66 +22163,66 @@ │ │ │ │ subsle r2, lr, r0, lsl #24 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ blls 3550c │ │ │ │ tstcs r1, r2, lsr #12 │ │ │ │ blcs 7564c │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ - blne 25b5dc <__bss_end__@@Base+0x1ddef4> │ │ │ │ + blne 25b5dc <__bss_end__@@Base+0x1ddeec> │ │ │ │ stmibmi r3, {r0, r1, r5, r8, sp, lr} │ │ │ │ vqrdmulh.s d15, d9, d3 │ │ │ │ andcs lr, r2, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xf8c44479 │ │ │ │ addseq r9, lr, r4, lsl r0 │ │ │ │ @ instruction: 0xf7e94630 │ │ │ │ @ instruction: 0x4632eaf4 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ - bl fff5b49c <__bss_end__@@Base+0xffedddb4> │ │ │ │ + bl fff5b49c <__bss_end__@@Base+0xffedddac> │ │ │ │ andcs lr, r0, #8, 8 @ 0x8000000 │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ ldrmi r1, [sl, #3155] @ 0xc53 │ │ │ │ svcge 0x000df43f │ │ │ │ andcc r6, r2, #3719168 @ 0x38c000 │ │ │ │ strmi r4, [r3], #-1426 @ 0xfffffa6e │ │ │ │ and pc, r4, r3, asr #17 │ │ │ │ svcge 0x0005f43f │ │ │ │ andcc r6, r8, r3, ror #19 │ │ │ │ @ instruction: 0xf8c34403 │ │ │ │ mrrcne 0, 0, lr, r3, cr0 │ │ │ │ @ instruction: 0xd1ef459a │ │ │ │ - blls d7118 <__bss_end__@@Base+0x59a30> │ │ │ │ + blls d7118 <__bss_end__@@Base+0x59a28> │ │ │ │ cmnlt ip, #28, 16 @ 0x1c0000 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x46526013 │ │ │ │ bcs 6edc8 │ │ │ │ tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xf6c96061 │ │ │ │ @ instruction: 0xf84341d4 │ │ │ │ stmdbmi r6!, {r3, r8, r9, fp, ip}^ │ │ │ │ @ instruction: 0xf709fb02 │ │ │ │ ldrbtmi r6, [r9], #-354 @ 0xfffffe9e │ │ │ │ andsls pc, r0, r4, asr #17 │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ @ instruction: 0x463800bf │ │ │ │ - b feddb50c <__bss_end__@@Base+0xfed5de24> │ │ │ │ + b feddb50c <__bss_end__@@Base+0xfed5de1c> │ │ │ │ tstcs r0, sl, lsr r6 │ │ │ │ @ instruction: 0xf7e961e0 │ │ │ │ @ instruction: 0xf7ffebc0 │ │ │ │ ldmdbmi sp, {r2, r4, r5, r8, r9, fp, ip, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ - b feadb524 <__bss_end__@@Base+0xfea5de3c> │ │ │ │ + b feadb524 <__bss_end__@@Base+0xfea5de34> │ │ │ │ eorcs r4, r0, #93323264 @ 0x5900000 │ │ │ │ @ instruction: 0xf7e94604 │ │ │ │ @ instruction: 0xe798ebb4 │ │ │ │ eorcs r4, r0, r8, asr r9 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ ldrbmi lr, [r9], -r0, lsr #21 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - bl fea5b544 <__bss_end__@@Base+0xfe9dde5c> │ │ │ │ + bl fea5b544 <__bss_end__@@Base+0xfe9dde54> │ │ │ │ andcs lr, r0, #52690944 @ 0x3240000 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ ldrmi r1, [sl, #3155] @ 0xc53 │ │ │ │ mcrge 4, 6, pc, cr9, cr15, {1} @ │ │ │ │ andcc r6, r2, #3719168 @ 0x38c000 │ │ │ │ strmi r4, [r3], #-1426 @ 0xfffffa6e │ │ │ │ andgt pc, r4, r3, asr #17 │ │ │ │ @@ -22241,15 +22241,15 @@ │ │ │ │ ldcge 4, cr15, [lr], #252 @ 0xfc │ │ │ │ andcc r6, r8, r3, ror #19 │ │ │ │ @ instruction: 0xf8c34403 │ │ │ │ mrrcne 0, 0, lr, r3, cr0 │ │ │ │ @ instruction: 0xd1ef459a │ │ │ │ ldmdbmi ip!, {r2, r4, r5, r7, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ - b 195b5b0 <__bss_end__@@Base+0x18ddec8> │ │ │ │ + b 195b5b0 <__bss_end__@@Base+0x18ddec0> │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7e94604 │ │ │ │ ldrt lr, [lr], #-2926 @ 0xfffff492 │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ mrrcne 12, 0, r0, r3, cr0 │ │ │ │ @ instruction: 0xf43f459a │ │ │ │ stmibvs r3!, {r2, r4, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ @@ -22283,15 +22283,15 @@ │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdami pc, {r1, r2, r3, r4, r8, fp, lr} @ │ │ │ │ @ instruction: 0xe6334479 │ │ │ │ eorcs r4, r0, sp, lsl r9 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ @ instruction: 0x4621ea16 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - bl 7db658 <__bss_end__@@Base+0x75df70> │ │ │ │ + bl 7db658 <__bss_end__@@Base+0x75df68> │ │ │ │ svclt 0x0000e5ac │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq sl, r2, lr, asr r5 │ │ │ │ andeq sl, r2, r8, lsr r5 │ │ │ │ andeq sl, r2, r0, lsr #10 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ @@ -22350,19 +22350,19 @@ │ │ │ │ smlalsle r4, fp, r0, r2 │ │ │ │ strmi r6, [pc], -r1, lsl #18 │ │ │ │ strmi r6, [r8], r1, asr #18 │ │ │ │ suble r2, ip, r0, lsl #20 │ │ │ │ ldmdbvs r2, {r4, r6, r7, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xd10242ba │ │ │ │ addmi r6, sl, #1736704 @ 0x1a8000 │ │ │ │ - blx 251802 <__bss_end__@@Base+0x1d411a> │ │ │ │ - bmi 1119be0 <__bss_end__@@Base+0x109c4f8> │ │ │ │ + blx 251802 <__bss_end__@@Base+0x1d4112> │ │ │ │ + bmi 1119be0 <__bss_end__@@Base+0x109c4f0> │ │ │ │ ldrbtmi r9, [sl], #-769 @ 0xfffffcff │ │ │ │ @ instruction: 0xf7e90089 │ │ │ │ - blls 99428 <__bss_end__@@Base+0x1bd40> │ │ │ │ + blls 99428 <__bss_end__@@Base+0x1bd38> │ │ │ │ ldmdbvs sl, {r3, r5, r6, r7, r8, sp, lr} │ │ │ │ ldmdbvs sl, {r1, r3, r5, r8, sp, lr}^ │ │ │ │ ldrmi r6, [r0], sl, ror #2 │ │ │ │ @ instruction: 0x4617691a │ │ │ │ vqdmulh.s d15, d7, d8 │ │ │ │ @ instruction: 0x462c69d9 │ │ │ │ @ instruction: 0xf7e90092 │ │ │ │ @@ -22386,90 +22386,90 @@ │ │ │ │ ldrbtmi r0, [r9], #-154 @ 0xffffff66 │ │ │ │ andls r4, r1, #16, 12 @ 0x1000000 │ │ │ │ stmdb ip, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ bls 75fc0 │ │ │ │ @ instruction: 0xb32d4629 │ │ │ │ cdp 7, 5, cr15, cr12, cr9, {7} │ │ │ │ stmibvs r3, {r1, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - blmi 86f0c4 <__bss_end__@@Base+0x7f19dc> │ │ │ │ + blmi 86f0c4 <__bss_end__@@Base+0x7f19d4> │ │ │ │ ldmdavs ip, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdavs r2!, {r2, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0x4641601a │ │ │ │ ldrtmi r2, [sl], -r1, lsl #30 │ │ │ │ movweq pc, #4175 @ 0x104f @ │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ svclt 0x00b82901 │ │ │ │ ldrmi r2, [r8], -r1, lsl #2 │ │ │ │ strtmi r6, [r3], -r3, rrx │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 25b988 <__bss_end__@@Base+0x1de2a0> │ │ │ │ + bleq 25b988 <__bss_end__@@Base+0x1de298> │ │ │ │ blx 75d0a │ │ │ │ msrvs (UNDEF: 97), r2 │ │ │ │ addseq r4, r2, r5, lsl r9 │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ @ instruction: 0xe7d14479 │ │ │ │ - b bdb838 <__bss_end__@@Base+0xb5e150> │ │ │ │ + b bdb838 <__bss_end__@@Base+0xb5e148> │ │ │ │ ldmdbmi r2, {r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r2, #4128 @ 0x1020 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ @ instruction: 0x4621e91a │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - b 8db850 <__bss_end__@@Base+0x85e168> │ │ │ │ + b 8db850 <__bss_end__@@Base+0x85e160> │ │ │ │ str r9, [r8, r1, lsl #22]! │ │ │ │ eorcs r4, r0, ip, lsl #18 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ strtmi lr, [r1], -lr, lsl #18 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - b 5db868 <__bss_end__@@Base+0x55e180> │ │ │ │ + b 5db868 <__bss_end__@@Base+0x55e178> │ │ │ │ svclt 0x0000e7c9 │ │ │ │ andeq r1, r4, r4, lsl #25 │ │ │ │ andeq sl, r2, sl, lsr r0 │ │ │ │ andeq r9, r2, lr, ror #31 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r9, r2, lr, ror #30 │ │ │ │ andeq r9, r2, r4, lsl pc │ │ │ │ strdeq r9, [r2], -r8 │ │ │ │ andeq r9, r2, r0, ror #29 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi 358da8 <__bss_end__@@Base+0x2db6c0> │ │ │ │ + blhi 358da8 <__bss_end__@@Base+0x2db6b8> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldcleq 8, cr15, [r0, #-816] @ 0xfffffcd0 │ │ │ │ ldcvc 5, cr15, [r7, #-692] @ 0xfffffd4c │ │ │ │ - bmi fe1ef350 <__bss_end__@@Base+0xfe171c68> │ │ │ │ + bmi fe1ef350 <__bss_end__@@Base+0xfe171c60> │ │ │ │ stcmi 6, cr4, [r7, #616] @ 0x268 │ │ │ │ ldrbtmi r4, [sl], #-2951 @ 0xfffff479 │ │ │ │ strls r4, [r6, #-1149] @ 0xfffffb83 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9395 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ sbcshi pc, sl, r0 │ │ │ │ ldrdcc pc, [r0], r0 @ │ │ │ │ strmi r4, [r9], r4, lsl #12 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi 1ffdcb4 <__bss_end__@@Base+0x1f805cc> │ │ │ │ - bls 1af150 <__bss_end__@@Base+0x131a68> │ │ │ │ + blmi 1ffdcb4 <__bss_end__@@Base+0x1f805c4> │ │ │ │ + bls 1af150 <__bss_end__@@Base+0x131a60> │ │ │ │ stmdaeq r0!, {r8, ip, sp, lr, pc} │ │ │ │ mrc 13, 5, sl, cr7, cr1, {0} │ │ │ │ ldmpl r6, {r9, fp, pc}^ │ │ │ │ movwls sl, #23311 @ 0x5b0f │ │ │ │ stmib sp, {r1, r2, r3, r8, r9, fp, sp, pc}^ │ │ │ │ movwls r3, #16391 @ 0x4007 │ │ │ │ ldrdeq pc, [r8], r7 @ │ │ │ │ ldrsbcs pc, [ip, #-134] @ 0xffffff7a @ │ │ │ │ ldrsbtne pc, [r0], r7 @ │ │ │ │ ldrdcc pc, [r4, #-134]! @ 0xffffff7a │ │ │ │ eorvs r4, sl, r2, lsl #8 │ │ │ │ strmi r9, [fp], #-1280 @ 0xfffffb00 │ │ │ │ ldrdmi pc, [ip], r7 @ │ │ │ │ strtmi r6, [r2], #-171 @ 0xffffff55 │ │ │ │ - bne 4c4984 <__bss_end__@@Base+0x44729c> │ │ │ │ + bne 4c4984 <__bss_end__@@Base+0x447294> │ │ │ │ @ instruction: 0xf8d7606a │ │ │ │ @ instruction: 0x464820b4 │ │ │ │ - bls 12e9c8 <__bss_end__@@Base+0xb12e0> │ │ │ │ + bls 12e9c8 <__bss_end__@@Base+0xb12d8> │ │ │ │ @ instruction: 0x46591a5b │ │ │ │ strtmi r6, [r3], -fp, ror #1 │ │ │ │ ldc2l 0, cr15, [r8], #56 @ 0x38 │ │ │ │ vldr d25, [r3, #16] │ │ │ │ vmov.f32 s15, #0 @ 0x40000000 2.0 │ │ │ │ vcmpe.f32 s15, s15 │ │ │ │ vsqrt.f32 s15, s16 │ │ │ │ @@ -22478,111 +22478,111 @@ │ │ │ │ ldrhle r4, [r3, #88] @ 0x58 │ │ │ │ svcge 0x00659c08 │ │ │ │ ldrtmi r6, [r9], -r0, ror #28 │ │ │ │ stmiavc sl!, {r0, r2, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ cdp 7, 8, cr15, cr8, cr8, {7} │ │ │ │ cdpvs 6, 6, cr4, cr0, cr1, {2} │ │ │ │ stmdbvc r5, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ - b 16db964 <__bss_end__@@Base+0x165e27c> │ │ │ │ + b 16db964 <__bss_end__@@Base+0x165e274> │ │ │ │ beq 595c0 │ │ │ │ - bne 1599044 <__bss_end__@@Base+0x151b95c> │ │ │ │ + bne 1599044 <__bss_end__@@Base+0x151b954> │ │ │ │ cdp 6, 11, cr4, cr0, cr8, {2} │ │ │ │ @ instruction: 0xf7e90a60 │ │ │ │ cdp 12, 11, cr14, cr0, cr4, {0} │ │ │ │ ldmib r5, {r8, r9, fp, sp, lr}^ │ │ │ │ strbmi r2, [r8], -r2, lsl #6 │ │ │ │ bne 594bc │ │ │ │ movwcc r1, #6811 @ 0x1a9b │ │ │ │ - bcc fe459204 <__bss_end__@@Base+0xfe3dbb1c> │ │ │ │ + bcc fe459204 <__bss_end__@@Base+0xfe3dbb14> │ │ │ │ movwcs lr, #2517 @ 0x9d5 │ │ │ │ - blvc ffa194d0 <__bss_end__@@Base+0xff99bde8> │ │ │ │ + blvc ffa194d0 <__bss_end__@@Base+0xff99bde0> │ │ │ │ movwcc r1, #6811 @ 0x1a9b │ │ │ │ - blmi 219410 <__bss_end__@@Base+0x19bd28> │ │ │ │ - bcc fe459218 <__bss_end__@@Base+0xfe3dbb30> │ │ │ │ - blvc ffa194e0 <__bss_end__@@Base+0xff99bdf8> │ │ │ │ - blpl 21941c <__bss_end__@@Base+0x19bd34> │ │ │ │ - bleq ff1595e4 <__bss_end__@@Base+0xff0dbefc> │ │ │ │ - bleq ff1994e8 <__bss_end__@@Base+0xff11be00> │ │ │ │ + blmi 219410 <__bss_end__@@Base+0x19bd20> │ │ │ │ + bcc fe459218 <__bss_end__@@Base+0xfe3dbb28> │ │ │ │ + blvc ffa194e0 <__bss_end__@@Base+0xff99bdf0> │ │ │ │ + blpl 21941c <__bss_end__@@Base+0x19bd2c> │ │ │ │ + bleq ff1595e4 <__bss_end__@@Base+0xff0dbef4> │ │ │ │ + bleq ff1994e8 <__bss_end__@@Base+0xff11bdf8> │ │ │ │ svc 0x0070f7e8 │ │ │ │ ldrtmi r2, [sl], -r4, ror #6 │ │ │ │ cmncs r0, r3, lsl #6 │ │ │ │ @ instruction: 0x46502372 │ │ │ │ @ instruction: 0xf8cd9301 │ │ │ │ cmncs r1, #8 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ svc 0x0056f7e8 │ │ │ │ ldrdcc pc, [r8, r6] │ │ │ │ vldmdble r3!, {d2-d1} │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ - blx fe859aaa <__bss_end__@@Base+0xfe7dc3c2> │ │ │ │ + blx fe859aaa <__bss_end__@@Base+0xfe7dc3ba> │ │ │ │ ldrdcc pc, [r4, r6] │ │ │ │ stmiavs r0!, {r0, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ - blls 17ebac <__bss_end__@@Base+0x1014c4> │ │ │ │ + blls 17ebac <__bss_end__@@Base+0x1014bc> │ │ │ │ ldc 6, cr4, [r3, #324] @ 0x144 │ │ │ │ - blls 1e4254 <__bss_end__@@Base+0x166b6c> │ │ │ │ - bne ff099534 <__bss_end__@@Base+0xff01be4c> │ │ │ │ + blls 1e4254 <__bss_end__@@Base+0x166b64> │ │ │ │ + bne ff099534 <__bss_end__@@Base+0xff01be44> │ │ │ │ beq 590a8 │ │ │ │ biceq pc, ip, #4, 2 │ │ │ │ movwcs r9, #769 @ 0x301 │ │ │ │ @ instruction: 0xf8cd461a │ │ │ │ cdp 0, 11, cr9, cr7, cr0, {0} │ │ │ │ @ instruction: 0xf7e90ac0 │ │ │ │ cmnlt r8, #1696 @ 0x6a0 │ │ │ │ movwls r6, #19811 @ 0x4d63 │ │ │ │ - blmi af0330 <__bss_end__@@Base+0xa72c48> │ │ │ │ + blmi af0330 <__bss_end__@@Base+0xa72c40> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fe577aec <__bss_end__@@Base+0xfe4fa404> │ │ │ │ + blls fe577aec <__bss_end__@@Base+0xfe4fa3fc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0410300 │ │ │ │ stmdals r4, {r0, r2, r3, r5, r6, r7, pc} │ │ │ │ ldcvc 5, cr15, [r7, #-52] @ 0xffffffcc │ │ │ │ - blhi 358d8c <__bss_end__@@Base+0x2db6a4> │ │ │ │ + blhi 358d8c <__bss_end__@@Base+0x2db69c> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldmdbge r5, {r5, r6, r9, sl, fp, sp, lr} │ │ │ │ stmib r8!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d668a0 │ │ │ │ addsmi r3, r8, #132, 2 @ 0x21 │ │ │ │ - blls 191bb8 <__bss_end__@@Base+0x1144d0> │ │ │ │ + blls 191bb8 <__bss_end__@@Base+0x1144c8> │ │ │ │ ldrbmi r2, [r1], -r0, lsl #4 │ │ │ │ bne 59104 │ │ │ │ vmov.f64 d9, #119 @ 0x3fb80000 1.4375000 │ │ │ │ vldr s2, [r3, #772] @ 0x304 │ │ │ │ - blge 5602c4 <__bss_end__@@Base+0x4e2bdc> │ │ │ │ + blge 5602c4 <__bss_end__@@Base+0x4e2bd4> │ │ │ │ andcs lr, r0, #3358720 @ 0x334000 │ │ │ │ - beq ff0595a8 <__bss_end__@@Base+0xfefdbec0> │ │ │ │ + beq ff0595a8 <__bss_end__@@Base+0xfefdbeb8> │ │ │ │ cdp 7, 3, cr15, cr10, cr9, {7} │ │ │ │ bicle r2, pc, r0, lsl #16 │ │ │ │ movwls r2, #17152 @ 0x4300 │ │ │ │ ldcl 7, cr14, [r4, #824] @ 0x338 │ │ │ │ vmov.f32 s15, #0 @ 0x40000000 2.0 │ │ │ │ vcmpe.f32 s15, s15 │ │ │ │ vsqrt.f32 s15, s16 │ │ │ │ @ instruction: 0xf63ffa10 │ │ │ │ @ instruction: 0xe759af58 │ │ │ │ vldrge d4, [r1, #-56] @ 0xffffffc8 │ │ │ │ svcge 0x000f9a06 │ │ │ │ - bge 3b3e54 <__bss_end__@@Base+0x33676c> │ │ │ │ + bge 3b3e54 <__bss_end__@@Base+0x336764> │ │ │ │ @ instruction: 0xf5069500 │ │ │ │ andls r7, r7, #-1207959550 @ 0xb8000002 │ │ │ │ - blgt 40371c <__bss_end__@@Base+0x386034> │ │ │ │ + blgt 40371c <__bss_end__@@Base+0x38602c> │ │ │ │ andeq lr, pc, r5, lsl #17 │ │ │ │ ldrbmi r9, [r9], -r7, lsl #20 │ │ │ │ ldrtmi r4, [fp], -r8, asr #12 │ │ │ │ ldc2 0, cr15, [r0], #-56 @ 0xffffffc8 │ │ │ │ svclt 0x0000e745 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r4, lr, lsr #21 │ │ │ │ andeq r1, r4, ip, lsr #21 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq r1, r4, ip, lsr r9 │ │ │ │ ldrdeq pc, [r0, r6] │ │ │ │ @ instruction: 0xf7e94649 │ │ │ │ - blge 997de8 <__bss_end__@@Base+0x91a700> │ │ │ │ + blge 997de8 <__bss_end__@@Base+0x91a6f8> │ │ │ │ ldmdbge r5, {r1, r3, r4, r9, sl, lr} │ │ │ │ movwls r4, #38472 @ 0x9648 │ │ │ │ ldmdb r6!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldclcc 8, cr15, [ip, #-892]! @ 0xfffffc84 │ │ │ │ ldmpl r6, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ blcs 77c24 │ │ │ │ @ instruction: 0xf8dfddbc │ │ │ │ @@ -22595,38 +22595,38 @@ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ andls pc, r4, r3, asr r8 @ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d9d060 │ │ │ │ svccs 0x00007080 │ │ │ │ @ instruction: 0xf899d15c │ │ │ │ blcs 29d6c │ │ │ │ - blls 1d1cf4 <__bss_end__@@Base+0x15460c> │ │ │ │ + blls 1d1cf4 <__bss_end__@@Base+0x154604> │ │ │ │ @ instruction: 0xf8d9601f │ │ │ │ blcs 29d3c │ │ │ │ @ instruction: 0xf8d9d052 │ │ │ │ ldmdbge r5, {r3}^ │ │ │ │ ldmda r4!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d99908 │ │ │ │ @ instruction: 0xf7e90064 │ │ │ │ stmdals r8, {r4, r5, r6, fp, sp, lr, pc} │ │ │ │ - bge 118810c <__bss_end__@@Base+0x110aa24> │ │ │ │ + bge 118810c <__bss_end__@@Base+0x110aa1c> │ │ │ │ ldmdb lr!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x461aab35 │ │ │ │ stmdage r5, {r0, r3, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7e9930a │ │ │ │ - bls 1d80ac <__bss_end__@@Base+0x15a9c4> │ │ │ │ + bls 1d80ac <__bss_end__@@Base+0x15a9bc> │ │ │ │ @ instruction: 0xf8d92115 │ │ │ │ @ instruction: 0xf7e90068 │ │ │ │ @ instruction: 0xf8d9e99c │ │ │ │ @ instruction: 0xf7f80054 │ │ │ │ stmdbls r5, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strmi r9, [r1], r6, lsl #20 │ │ │ │ vldr d9, [r1, #40] @ 0x28 │ │ │ │ stmdbls r7, {r9, fp, ip} │ │ │ │ - bne ff0996cc <__bss_end__@@Base+0xff01bfe4> │ │ │ │ + bne ff0996cc <__bss_end__@@Base+0xff01bfdc> │ │ │ │ beq 59238 │ │ │ │ stmib sp, {r0, r4, r6, r9, sl, lr}^ │ │ │ │ cdp 7, 11, cr7, cr7, cr0, {0} │ │ │ │ ldmdavs r0, {r6, r7, r9, fp} │ │ │ │ @ instruction: 0xf7e9464a │ │ │ │ bicslt lr, r0, r0, lsr #27 │ │ │ │ strvc pc, [r0, sl, lsl #10] │ │ │ │ @@ -22639,18 +22639,18 @@ │ │ │ │ andeq pc, r1, #68 @ 0x44 │ │ │ │ lslvc pc, sl, #10 @ │ │ │ │ @ instruction: 0xf0182001 │ │ │ │ @ instruction: 0xf50aff4b │ │ │ │ ldrmi r7, [r1], -r0, lsr #5 │ │ │ │ @ instruction: 0xf7e94638 │ │ │ │ @ instruction: 0x4648e8fe │ │ │ │ - b 105bbe8 <__bss_end__@@Base+0xfde500> │ │ │ │ + b 105bbe8 <__bss_end__@@Base+0xfde4f8> │ │ │ │ strcc r6, [r1, #-2099] @ 0xfffff7cd │ │ │ │ adcmi r3, fp, #4, 8 @ 0x4000000 │ │ │ │ - blls 154e98 <__bss_end__@@Base+0xd77b0> │ │ │ │ + blls 154e98 <__bss_end__@@Base+0xd77a8> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf1baaf3f │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf8dfaf0d │ │ │ │ ldrbtmi r0, [r8], #-3188 @ 0xfffff38c │ │ │ │ cdp 7, 5, cr15, cr8, cr9, {7} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @@ -22691,58 +22691,58 @@ │ │ │ │ vsub.f32 s12, s10, s9 │ │ │ │ vmov.f32 s11, #19 @ 0x40980000 4.750 │ │ │ │ mrc 10, 1, APSR_nzcv, cr5, cr0, {0} │ │ │ │ vadd.f32 s8, s17, s8 │ │ │ │ @ instruction: 0xeeb08a23 │ │ │ │ vmov.f32 s19, s10 │ │ │ │ andle r8, fp, r4, asr #20 │ │ │ │ - bpl fe1d9824 <__bss_end__@@Base+0xfe15c13c> │ │ │ │ - bvs 9995ac <__bss_end__@@Base+0x91bec4> │ │ │ │ - bhi 9995bc <__bss_end__@@Base+0x91bed4> │ │ │ │ - bls 11d97e0 <__bss_end__@@Base+0x115c0f8> │ │ │ │ - bvs 9995b4 <__bss_end__@@Base+0x91becc> │ │ │ │ - bhi 11d98e8 <__bss_end__@@Base+0x115c200> │ │ │ │ - bvs 1219394 <__bss_end__@@Base+0x119bcac> │ │ │ │ - bmi 1119398 <__bss_end__@@Base+0x109bcb0> │ │ │ │ - bcc 131949c <__bss_end__@@Base+0x129bdb4> │ │ │ │ - bvs fe1d95d4 <__bss_end__@@Base+0xfe15beec> │ │ │ │ - bmi 11594a4 <__bss_end__@@Base+0x10dbdbc> │ │ │ │ - bvs fe159558 <__bss_end__@@Base+0xfe0dbe70> │ │ │ │ - bpl 10994ac <__bss_end__@@Base+0x101bdc4> │ │ │ │ - bpl 11d93b0 <__bss_end__@@Base+0x115bcc8> │ │ │ │ - bcs 10594b4 <__bss_end__@@Base+0xfdbdcc> │ │ │ │ - bmi fe9596ec <__bss_end__@@Base+0xfe8dc004> │ │ │ │ - bcc 11993bc <__bss_end__@@Base+0x111bcd4> │ │ │ │ - bpl fe9996f0 <__bss_end__@@Base+0xfe91c008> │ │ │ │ - bvs 919578 <__bss_end__@@Base+0x89be90> │ │ │ │ - bmi 10d93c8 <__bss_end__@@Base+0x105bce0> │ │ │ │ - bpl fe199600 <__bss_end__@@Base+0xfe11bf18> │ │ │ │ - bmi fe8d9680 <__bss_end__@@Base+0xfe85bf98> │ │ │ │ - bpl fe119688 <__bss_end__@@Base+0xfe09bfa0> │ │ │ │ - bcs 14193d8 <__bss_end__@@Base+0x139bcf0> │ │ │ │ - bpl fe15958c <__bss_end__@@Base+0xfe0dbea4> │ │ │ │ - bcc 12593e0 <__bss_end__@@Base+0x11dbcf8> │ │ │ │ - bmi 12993e4 <__bss_end__@@Base+0x121bcfc> │ │ │ │ - bne 12d94e8 <__bss_end__@@Base+0x125be00> │ │ │ │ - bmi 1196a0 <__bss_end__@@Base+0x9bfb8> │ │ │ │ - bcs 13594f0 <__bss_end__@@Base+0x12dbe08> │ │ │ │ - bpl 1596a8 <__bss_end__@@Base+0xdbfc0> │ │ │ │ + bpl fe1d9824 <__bss_end__@@Base+0xfe15c134> │ │ │ │ + bvs 9995ac <__bss_end__@@Base+0x91bebc> │ │ │ │ + bhi 9995bc <__bss_end__@@Base+0x91becc> │ │ │ │ + bls 11d97e0 <__bss_end__@@Base+0x115c0f0> │ │ │ │ + bvs 9995b4 <__bss_end__@@Base+0x91bec4> │ │ │ │ + bhi 11d98e8 <__bss_end__@@Base+0x115c1f8> │ │ │ │ + bvs 1219394 <__bss_end__@@Base+0x119bca4> │ │ │ │ + bmi 1119398 <__bss_end__@@Base+0x109bca8> │ │ │ │ + bcc 131949c <__bss_end__@@Base+0x129bdac> │ │ │ │ + bvs fe1d95d4 <__bss_end__@@Base+0xfe15bee4> │ │ │ │ + bmi 11594a4 <__bss_end__@@Base+0x10dbdb4> │ │ │ │ + bvs fe159558 <__bss_end__@@Base+0xfe0dbe68> │ │ │ │ + bpl 10994ac <__bss_end__@@Base+0x101bdbc> │ │ │ │ + bpl 11d93b0 <__bss_end__@@Base+0x115bcc0> │ │ │ │ + bcs 10594b4 <__bss_end__@@Base+0xfdbdc4> │ │ │ │ + bmi fe9596ec <__bss_end__@@Base+0xfe8dbffc> │ │ │ │ + bcc 11993bc <__bss_end__@@Base+0x111bccc> │ │ │ │ + bpl fe9996f0 <__bss_end__@@Base+0xfe91c000> │ │ │ │ + bvs 919578 <__bss_end__@@Base+0x89be88> │ │ │ │ + bmi 10d93c8 <__bss_end__@@Base+0x105bcd8> │ │ │ │ + bpl fe199600 <__bss_end__@@Base+0xfe11bf10> │ │ │ │ + bmi fe8d9680 <__bss_end__@@Base+0xfe85bf90> │ │ │ │ + bpl fe119688 <__bss_end__@@Base+0xfe09bf98> │ │ │ │ + bcs 14193d8 <__bss_end__@@Base+0x139bce8> │ │ │ │ + bpl fe15958c <__bss_end__@@Base+0xfe0dbe9c> │ │ │ │ + bcc 12593e0 <__bss_end__@@Base+0x11dbcf0> │ │ │ │ + bmi 12993e4 <__bss_end__@@Base+0x121bcf4> │ │ │ │ + bne 12d94e8 <__bss_end__@@Base+0x125bdf8> │ │ │ │ + bmi 1196a0 <__bss_end__@@Base+0x9bfb0> │ │ │ │ + bcs 13594f0 <__bss_end__@@Base+0x12dbe00> │ │ │ │ + bpl 1596a8 <__bss_end__@@Base+0xdbfb8> │ │ │ │ bmi 5986c │ │ │ │ - bvs d966c <__bss_end__@@Base+0x5bf84> │ │ │ │ - bpl 8995b4 <__bss_end__@@Base+0x81becc> │ │ │ │ - bcc 1399504 <__bss_end__@@Base+0x131be1c> │ │ │ │ - bcc 13d9408 <__bss_end__@@Base+0x135bd20> │ │ │ │ - bvs 1159874 <__bss_end__@@Base+0x10dc18c> │ │ │ │ - bmi fe8d9778 <__bss_end__@@Base+0xfe85c090> │ │ │ │ - bcc fe919780 <__bss_end__@@Base+0xfe89c098> │ │ │ │ - blx 459974 <__bss_end__@@Base+0x3dc28c> │ │ │ │ - bpl 119688 <__bss_end__@@Base+0x9bfa0> │ │ │ │ - bgt 1959878 <__bss_end__@@Base+0x18dc190> │ │ │ │ - blt 191987c <__bss_end__@@Base+0x189c194> │ │ │ │ - blt 1199980 <__bss_end__@@Base+0x111c298> │ │ │ │ + bvs d966c <__bss_end__@@Base+0x5bf7c> │ │ │ │ + bpl 8995b4 <__bss_end__@@Base+0x81bec4> │ │ │ │ + bcc 1399504 <__bss_end__@@Base+0x131be14> │ │ │ │ + bcc 13d9408 <__bss_end__@@Base+0x135bd18> │ │ │ │ + bvs 1159874 <__bss_end__@@Base+0x10dc184> │ │ │ │ + bmi fe8d9778 <__bss_end__@@Base+0xfe85c088> │ │ │ │ + bcc fe919780 <__bss_end__@@Base+0xfe89c090> │ │ │ │ + blx 459974 <__bss_end__@@Base+0x3dc284> │ │ │ │ + bpl 119688 <__bss_end__@@Base+0x9bf98> │ │ │ │ + bgt 1959878 <__bss_end__@@Base+0x18dc188> │ │ │ │ + blt 191987c <__bss_end__@@Base+0x189c18c> │ │ │ │ + blt 1199980 <__bss_end__@@Base+0x111c290> │ │ │ │ cdp 0, 12, cr13, cr4, cr13, {0} │ │ │ │ vmul.f32 s10, s8, s12 │ │ │ │ @ instruction: 0xeeb06aa5 │ │ │ │ vnmul.f32 s24, s6, s12 │ │ │ │ @ instruction: 0xeeb06aa5 │ │ │ │ vnmul.f32 s22, s10, s12 │ │ │ │ @ instruction: 0xeef06a25 │ │ │ │ @@ -22781,49 +22781,49 @@ │ │ │ │ vmov.f32 s12, #0 @ 0x40000000 2.0 │ │ │ │ vcmp.f32 s20, s7 │ │ │ │ vmls.f32 s13, s14, s13 │ │ │ │ vmov.f32 s15, #20 @ 0x40a00000 5.0 │ │ │ │ mrc 10, 1, APSR_nzcv, cr7, cr0, {0} │ │ │ │ @ instruction: 0xeef07aa4 │ │ │ │ andle sl, sp, r7, asr #20 │ │ │ │ - bvc fe1d9994 <__bss_end__@@Base+0xfe15c2ac> │ │ │ │ - bvs a19814 <__bss_end__@@Base+0x99c12c> │ │ │ │ - bls 19d9a44 <__bss_end__@@Base+0x195c35c> │ │ │ │ - bvs fea19814 <__bss_end__@@Base+0xfe99c12c> │ │ │ │ - bvc a19828 <__bss_end__@@Base+0x99c140> │ │ │ │ - bge 19d9950 <__bss_end__@@Base+0x195c268> │ │ │ │ - bge 1a19a54 <__bss_end__@@Base+0x199c36c> │ │ │ │ - beq 105c214 <__bss_end__@@Base+0xfdeb2c> │ │ │ │ + bvc fe1d9994 <__bss_end__@@Base+0xfe15c2a4> │ │ │ │ + bvs a19814 <__bss_end__@@Base+0x99c124> │ │ │ │ + bls 19d9a44 <__bss_end__@@Base+0x195c354> │ │ │ │ + bvs fea19814 <__bss_end__@@Base+0xfe99c124> │ │ │ │ + bvc a19828 <__bss_end__@@Base+0x99c138> │ │ │ │ + bge 19d9950 <__bss_end__@@Base+0x195c260> │ │ │ │ + bge 1a19a54 <__bss_end__@@Base+0x199c364> │ │ │ │ + beq 105c214 <__bss_end__@@Base+0xfdeb24> │ │ │ │ @ instruction: 0xf7e84478 │ │ │ │ ldc 14, cr14, [sl, #440] @ 0x1b8 │ │ │ │ vldr s14, [sl, #4] │ │ │ │ andcs r6, r1, r2, lsl #20 │ │ │ │ bpl 59614 │ │ │ │ - bvc ff21998c <__bss_end__@@Base+0xff19c2a4> │ │ │ │ - bne a5c230 <__bss_end__@@Base+0x9deb48> │ │ │ │ - bvs ff1d9994 <__bss_end__@@Base+0xff15c2ac> │ │ │ │ + bvc ff21998c <__bss_end__@@Base+0xff19c29c> │ │ │ │ + bne a5c230 <__bss_end__@@Base+0x9deb40> │ │ │ │ + bvs ff1d9994 <__bss_end__@@Base+0xff15c2a4> │ │ │ │ stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ vstr s14, [sp, #916] @ 0x394 │ │ │ │ mrrc 11, 0, r6, r3, cr2 │ │ │ │ @ instruction: 0xf7e92b17 │ │ │ │ @ instruction: 0xf8daedb8 │ │ │ │ bfieq r3, r4, #0, #27 │ │ │ │ ldrbhi pc, [pc], #256 @ 1ded8 @ │ │ │ │ @ instruction: 0xf100079f │ │ │ │ @ instruction: 0xf8df84ac │ │ │ │ ldrbtmi r0, [r8], #-2560 @ 0xfffff600 │ │ │ │ cdp 7, 4, cr15, cr8, cr8, {7} │ │ │ │ - bvs ffa599c8 <__bss_end__@@Base+0xff9dc2e0> │ │ │ │ - bvc ff2599cc <__bss_end__@@Base+0xff1dc2e4> │ │ │ │ - bpl ff2999d0 <__bss_end__@@Base+0xff21c2e8> │ │ │ │ + bvs ffa599c8 <__bss_end__@@Base+0xff9dc2d8> │ │ │ │ + bvc ff2599cc <__bss_end__@@Base+0xff1dc2dc> │ │ │ │ + bpl ff2999d0 <__bss_end__@@Base+0xff21c2e0> │ │ │ │ stmibne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blvs d9534 <__bss_end__@@Base+0x5be4c> │ │ │ │ - blcs 599050 <__bss_end__@@Base+0x51b968> │ │ │ │ + blvs d9534 <__bss_end__@@Base+0x5be44> │ │ │ │ + blcs 599050 <__bss_end__@@Base+0x51b960> │ │ │ │ blvc 5953c │ │ │ │ ldc 7, cr15, [r8, #932] @ 0x3a4 │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ @ instruction: 0xf10007de │ │ │ │ ldreq r8, [sp, fp, lsl #10] │ │ │ │ @ instruction: 0x83b7f100 │ │ │ │ stmibeq r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -22882,18 +22882,18 @@ │ │ │ │ vmrs pc, mvfr2 │ │ │ │ vmls.f32 s10, s6, s0 │ │ │ │ vmla.f32 s9, s6, s1 │ │ │ │ vldr s8, [sp, #4] │ │ │ │ vmla.f32 s7, s13, s6 │ │ │ │ svclt 0x00143a21 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 459bd4 <__bss_end__@@Base+0x3dc4ec> │ │ │ │ + blx 459bd4 <__bss_end__@@Base+0x3dc4e4> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ - bmi 8d9830 <__bss_end__@@Base+0x85c148> │ │ │ │ - bmi 119934 <__bss_end__@@Base+0x9c24c> │ │ │ │ + bmi 8d9830 <__bss_end__@@Base+0x85c140> │ │ │ │ + bmi 119934 <__bss_end__@@Base+0x9c244> │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldc 5, cr8, [sl, #612] @ 0x264 │ │ │ │ @ instruction: 0xee676a1b │ │ │ │ vmul.f32 s10, s10, s12 │ │ │ │ vmul.f32 s10, s14, s12 │ │ │ │ vmul.f32 s14, s13, s12 │ │ │ │ @@ -22917,109 +22917,109 @@ │ │ │ │ vmla.f32 s10, s7, s13 │ │ │ │ @ instruction: 0xeef46a26 │ │ │ │ vmov.f32 s14, s10 │ │ │ │ vneg.f32 s17, s14 │ │ │ │ vmrs pc, mvfr2 │ │ │ │ svclt 0x00147a40 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 459c60 <__bss_end__@@Base+0x3dc578> │ │ │ │ + blx 459c60 <__bss_end__@@Base+0x3dc570> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ cdp 5, 11, cr8, cr7, cr15, {2} │ │ │ │ vstr s14, [sp, #912] @ 0x390 │ │ │ │ vmov.f32 s12, #117 @ 0x3fa80000 1.3125000 │ │ │ │ vcvt.f64.f32 d4, s8 │ │ │ │ @ instruction: 0xf8df6ae3 │ │ │ │ andcs r1, r1, r4, lsr r8 │ │ │ │ - bpl 1d97f8 <__bss_end__@@Base+0x15c110> │ │ │ │ + bpl 1d97f8 <__bss_end__@@Base+0x15c108> │ │ │ │ stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ mrrc 11, 0, r7, r3, cr2 │ │ │ │ vstr d2, [sp, #88] @ 0x58 │ │ │ │ @ instruction: 0xf7e94b00 │ │ │ │ ldc 12, cr14, [sp, #720] @ 0x2d0 │ │ │ │ vldr s13, [sp, #20] │ │ │ │ vmov.f32 s10, #118 @ 0x3fb00000 1.375 │ │ │ │ @ instruction: 0xf8df7ac8 │ │ │ │ andcs r1, r1, r0, lsl r8 │ │ │ │ - bvs ff1d9bc8 <__bss_end__@@Base+0xff15c4e0> │ │ │ │ - bpl ff999bcc <__bss_end__@@Base+0xff91c4e4> │ │ │ │ + bvs ff1d9bc8 <__bss_end__@@Base+0xff15c4d8> │ │ │ │ + bpl ff999bcc <__bss_end__@@Base+0xff91c4dc> │ │ │ │ stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ vstr d7, [sp] │ │ │ │ mrrc 11, 0, r6, r3, cr2 │ │ │ │ @ instruction: 0xf7e92b15 │ │ │ │ @ instruction: 0xf8dfec9e │ │ │ │ ldrbtmi r0, [r8], #-2036 @ 0xfffff80c │ │ │ │ ldc 7, cr15, [r6, #-928]! @ 0xfffffc60 │ │ │ │ - bvs ffb19bec <__bss_end__@@Base+0xffa9c504> │ │ │ │ - bvc ff319bf0 <__bss_end__@@Base+0xff29c508> │ │ │ │ - bpl ff359bf4 <__bss_end__@@Base+0xff2dc50c> │ │ │ │ + bvs ffb19bec <__bss_end__@@Base+0xffa9c4fc> │ │ │ │ + bvc ff319bf0 <__bss_end__@@Base+0xff29c500> │ │ │ │ + bpl ff359bf4 <__bss_end__@@Base+0xff2dc504> │ │ │ │ ubfxne pc, pc, #17, #1 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blvs d9758 <__bss_end__@@Base+0x5c070> │ │ │ │ - blcs 599274 <__bss_end__@@Base+0x51bb8c> │ │ │ │ + blvs d9758 <__bss_end__@@Base+0x5c068> │ │ │ │ + blcs 599274 <__bss_end__@@Base+0x51bb84> │ │ │ │ blvc 59760 │ │ │ │ stc 7, cr15, [r6], {233} @ 0xe9 │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ @ instruction: 0xf10007d9 │ │ │ │ @ instruction: 0x079a8494 │ │ │ │ ldcge 5, cr15, [ip], {127} @ 0x7f │ │ │ │ - bpl 6197ac <__bss_end__@@Base+0x59c0c4> │ │ │ │ - bvs 11597b0 <__bss_end__@@Base+0x10dc0c8> │ │ │ │ - bcc 5d97b4 <__bss_end__@@Base+0x55c0cc> │ │ │ │ - bpl 10598b8 <__bss_end__@@Base+0xfdc1d0> │ │ │ │ - bmi 1d9ae8 <__bss_end__@@Base+0x15c400> │ │ │ │ - bcc 6598c0 <__bss_end__@@Base+0x5dc1d8> │ │ │ │ - beq 12597c4 <__bss_end__@@Base+0x11dc0dc> │ │ │ │ - bmi 999a6c <__bss_end__@@Base+0x91c384> │ │ │ │ - bls 1999c24 <__bss_end__@@Base+0x191c53c> │ │ │ │ - bvc 12197d0 <__bss_end__@@Base+0x119c0e8> │ │ │ │ - bpl 6998d4 <__bss_end__@@Base+0x61c1ec> │ │ │ │ - bcs 13597d8 <__bss_end__@@Base+0x12dc0f0> │ │ │ │ - bmi fe059a80 <__bss_end__@@Base+0xfdfdc398> │ │ │ │ - bmi 11197e0 <__bss_end__@@Base+0x109c0f8> │ │ │ │ - bhi 13197e4 <__bss_end__@@Base+0x129c0fc> │ │ │ │ - bne 14198e8 <__bss_end__@@Base+0x139c200> │ │ │ │ - bge 1159d44 <__bss_end__@@Base+0x10dc65c> │ │ │ │ - bvc 11998f0 <__bss_end__@@Base+0x111c208> │ │ │ │ - bmi fe0d9aa0 <__bss_end__@@Base+0xfe05c3b8> │ │ │ │ - bpl 219b24 <__bss_end__@@Base+0x19c43c> │ │ │ │ - bpl 159aa0 <__bss_end__@@Base+0xdc3b8> │ │ │ │ - bmi 699800 <__bss_end__@@Base+0x61c118> │ │ │ │ - bcs 1099904 <__bss_end__@@Base+0x101c21c> │ │ │ │ - bvs 11d9908 <__bss_end__@@Base+0x115c220> │ │ │ │ - bne 10d980c <__bss_end__@@Base+0x105c124> │ │ │ │ - bpl fe259ab4 <__bss_end__@@Base+0xfe1dc3cc> │ │ │ │ - beq 1299914 <__bss_end__@@Base+0x121c22c> │ │ │ │ - bls 18d9d70 <__bss_end__@@Base+0x185c688> │ │ │ │ - bge 1099c74 <__bss_end__@@Base+0x101c58c> │ │ │ │ - bpl 899ac8 <__bss_end__@@Base+0x81c3e0> │ │ │ │ + bpl 6197ac <__bss_end__@@Base+0x59c0bc> │ │ │ │ + bvs 11597b0 <__bss_end__@@Base+0x10dc0c0> │ │ │ │ + bcc 5d97b4 <__bss_end__@@Base+0x55c0c4> │ │ │ │ + bpl 10598b8 <__bss_end__@@Base+0xfdc1c8> │ │ │ │ + bmi 1d9ae8 <__bss_end__@@Base+0x15c3f8> │ │ │ │ + bcc 6598c0 <__bss_end__@@Base+0x5dc1d0> │ │ │ │ + beq 12597c4 <__bss_end__@@Base+0x11dc0d4> │ │ │ │ + bmi 999a6c <__bss_end__@@Base+0x91c37c> │ │ │ │ + bls 1999c24 <__bss_end__@@Base+0x191c534> │ │ │ │ + bvc 12197d0 <__bss_end__@@Base+0x119c0e0> │ │ │ │ + bpl 6998d4 <__bss_end__@@Base+0x61c1e4> │ │ │ │ + bcs 13597d8 <__bss_end__@@Base+0x12dc0e8> │ │ │ │ + bmi fe059a80 <__bss_end__@@Base+0xfdfdc390> │ │ │ │ + bmi 11197e0 <__bss_end__@@Base+0x109c0f0> │ │ │ │ + bhi 13197e4 <__bss_end__@@Base+0x129c0f4> │ │ │ │ + bne 14198e8 <__bss_end__@@Base+0x139c1f8> │ │ │ │ + bge 1159d44 <__bss_end__@@Base+0x10dc654> │ │ │ │ + bvc 11998f0 <__bss_end__@@Base+0x111c200> │ │ │ │ + bmi fe0d9aa0 <__bss_end__@@Base+0xfe05c3b0> │ │ │ │ + bpl 219b24 <__bss_end__@@Base+0x19c434> │ │ │ │ + bpl 159aa0 <__bss_end__@@Base+0xdc3b0> │ │ │ │ + bmi 699800 <__bss_end__@@Base+0x61c110> │ │ │ │ + bcs 1099904 <__bss_end__@@Base+0x101c214> │ │ │ │ + bvs 11d9908 <__bss_end__@@Base+0x115c218> │ │ │ │ + bne 10d980c <__bss_end__@@Base+0x105c11c> │ │ │ │ + bpl fe259ab4 <__bss_end__@@Base+0xfe1dc3c4> │ │ │ │ + beq 1299914 <__bss_end__@@Base+0x121c224> │ │ │ │ + bls 18d9d70 <__bss_end__@@Base+0x185c680> │ │ │ │ + bge 1099c74 <__bss_end__@@Base+0x101c584> │ │ │ │ + bpl 899ac8 <__bss_end__@@Base+0x81c3d8> │ │ │ │ bmi 59c98 │ │ │ │ - bpl 1059d94 <__bss_end__@@Base+0xfdc6ac> │ │ │ │ - blx 459d88 <__bss_end__@@Base+0x3dc6a0> │ │ │ │ - bpl 1159d98 <__bss_end__@@Base+0x10dc6b0> │ │ │ │ - bmi a19a60 <__bss_end__@@Base+0x99c378> │ │ │ │ - bpl 9d9a64 <__bss_end__@@Base+0x95c37c> │ │ │ │ - bmi 8d99e0 <__bss_end__@@Base+0x85c2f8> │ │ │ │ - bpl 999e4 <__bss_end__@@Base+0x1c2fc> │ │ │ │ - bne 12d9844 <__bss_end__@@Base+0x125c15c> │ │ │ │ - bcs 1399948 <__bss_end__@@Base+0x131c260> │ │ │ │ - bcc 69984c <__bss_end__@@Base+0x61c164> │ │ │ │ + bpl 1059d94 <__bss_end__@@Base+0xfdc6a4> │ │ │ │ + blx 459d88 <__bss_end__@@Base+0x3dc698> │ │ │ │ + bpl 1159d98 <__bss_end__@@Base+0x10dc6a8> │ │ │ │ + bmi a19a60 <__bss_end__@@Base+0x99c370> │ │ │ │ + bpl 9d9a64 <__bss_end__@@Base+0x95c374> │ │ │ │ + bmi 8d99e0 <__bss_end__@@Base+0x85c2f0> │ │ │ │ + bpl 999e4 <__bss_end__@@Base+0x1c2f4> │ │ │ │ + bne 12d9844 <__bss_end__@@Base+0x125c154> │ │ │ │ + bcs 1399948 <__bss_end__@@Base+0x131c258> │ │ │ │ + bcc 69984c <__bss_end__@@Base+0x61c15c> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ - bmi fe8599f8 <__bss_end__@@Base+0xfe7dc310> │ │ │ │ - bpl fe0999fc <__bss_end__@@Base+0xfe01c314> │ │ │ │ - bcc 69995c <__bss_end__@@Base+0x61c274> │ │ │ │ + bmi fe8599f8 <__bss_end__@@Base+0xfe7dc308> │ │ │ │ + bpl fe0999fc <__bss_end__@@Base+0xfe01c30c> │ │ │ │ + bcc 69995c <__bss_end__@@Base+0x61c26c> │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ - blx 459dc0 <__bss_end__@@Base+0x3dc6d8> │ │ │ │ + blx 459dc0 <__bss_end__@@Base+0x3dc6d0> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ - bmi fe8d9a10 <__bss_end__@@Base+0xfe85c328> │ │ │ │ - bcc 13d9970 <__bss_end__@@Base+0x135c288> │ │ │ │ - bpl 919a18 <__bss_end__@@Base+0x89c330> │ │ │ │ + bmi fe8d9a10 <__bss_end__@@Base+0xfe85c320> │ │ │ │ + bcc 13d9970 <__bss_end__@@Base+0x135c280> │ │ │ │ + bpl 919a18 <__bss_end__@@Base+0x89c328> │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ - bcc 1199cd4 <__bss_end__@@Base+0x111c5ec> │ │ │ │ + bcc 1199cd4 <__bss_end__@@Base+0x111c5e4> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldcl 5, cr8, [sl, #124] @ 0x7c │ │ │ │ @ instruction: 0xee675a1b │ │ │ │ vmul.f32 s16, s12, s11 │ │ │ │ vmul.f32 s10, s12, s11 │ │ │ │ vldr s13, [sl, #660] @ 0x294 │ │ │ │ @ instruction: 0xee276a1a │ │ │ │ @@ -23042,36 +23042,36 @@ │ │ │ │ vmla.f32 s10, s6, s13 │ │ │ │ @ instruction: 0xeef56aa6 │ │ │ │ vmov.f32 s14, s0 │ │ │ │ vneg.f32 s17, s14 │ │ │ │ vmrs pc, │ │ │ │ svclt 0x00147a45 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 459e54 <__bss_end__@@Base+0x3dc76c> │ │ │ │ + blx 459e54 <__bss_end__@@Base+0x3dc764> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ mrc 4, 5, r8, cr7, cr5, {6} │ │ │ │ vcvt.f64.f32 d7, s8 │ │ │ │ vstr s6, [sp, #780] @ 0x30c │ │ │ │ vmov.f32 s12, #118 @ 0x3fb00000 1.375 │ │ │ │ @ instruction: 0xf8df6ae4 │ │ │ │ andcs r1, r1, r0, asr r6 │ │ │ │ - bpl 1999ec <__bss_end__@@Base+0x11c304> │ │ │ │ + bpl 1999ec <__bss_end__@@Base+0x11c2fc> │ │ │ │ blvc 598f0 │ │ │ │ mrrc 4, 7, r4, r3, cr9 │ │ │ │ vstr d2, [sp, #88] @ 0x58 │ │ │ │ @ instruction: 0xf7e93b02 │ │ │ │ vldr d14, [sp, #744] @ 0x2e8 │ │ │ │ vldr s13, [sp, #24] │ │ │ │ vmov.f32 s10, #117 @ 0x3fa80000 1.3125000 │ │ │ │ @ instruction: 0xf8df7ac8 │ │ │ │ andcs r1, r1, ip, lsr #12 │ │ │ │ - bvs ff1d9dbc <__bss_end__@@Base+0xff15c6d4> │ │ │ │ - bpl ff999dc0 <__bss_end__@@Base+0xff91c6d8> │ │ │ │ + bvs ff1d9dbc <__bss_end__@@Base+0xff15c6cc> │ │ │ │ + bpl ff999dc0 <__bss_end__@@Base+0xff91c6d0> │ │ │ │ stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ vstr d7, [sp] │ │ │ │ mrrc 11, 0, r6, r3, cr2 │ │ │ │ @ instruction: 0xf7e92b15 │ │ │ │ @ instruction: 0xf7ffeba4 │ │ │ │ @ instruction: 0xf06fbbbf │ │ │ │ andcs r0, r1, r6, lsr #2 │ │ │ │ @@ -23084,22 +23084,22 @@ │ │ │ │ strbmi r8, [sl], -r5, asr #8 │ │ │ │ @ instruction: 0xf7fe4649 │ │ │ │ stmdavs fp!, {r0, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf00084d6 │ │ │ │ @ instruction: 0xf8df80ef │ │ │ │ - bls 1ab998 <__bss_end__@@Base+0x12e2b0> │ │ │ │ + bls 1ab998 <__bss_end__@@Base+0x12e2a8> │ │ │ │ ldmdavs r3!, {r1, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ vqrdmulh.s d18, d0, d1 │ │ │ │ @ instruction: 0xf8df80f5 │ │ │ │ strcs r3, [r1, #-1420] @ 0xfffffa74 │ │ │ │ andlt pc, r3, r2, asr r8 @ │ │ │ │ strls r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ - blge 442f64 <__bss_end__@@Base+0x3c587c> │ │ │ │ + blge 442f64 <__bss_end__@@Base+0x3c5874> │ │ │ │ @ instruction: 0xf8db9308 │ │ │ │ @ instruction: 0xf8533000 │ │ │ │ adceq r8, fp, r5, lsr #32 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ adchi pc, sp, r0 │ │ │ │ ldrdmi pc, [r0], r8 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ @@ -23122,24 +23122,24 @@ │ │ │ │ strtmi r8, [r2], -lr, lsr #6 │ │ │ │ @ instruction: 0xf7fe4649 │ │ │ │ strmi pc, [r4], -r5, lsr #23 │ │ │ │ tstcs r5, r8, lsl #20 │ │ │ │ ldrdeq pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ stc 7, cr15, [r2, #928]! @ 0x3a0 │ │ │ │ ldrsbeq pc, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - blx fea5c3b0 <__bss_end__@@Base+0xfe9decc8> │ │ │ │ + blx fea5c3b0 <__bss_end__@@Base+0xfe9decc0> │ │ │ │ strmi r9, [r0], r5, lsl #22 │ │ │ │ @ instruction: 0x46424651 │ │ │ │ bne 59a28 │ │ │ │ vmov.f64 d9, #119 @ 0x3fb80000 1.4375000 │ │ │ │ vldr s2, [r3, #772] @ 0x304 │ │ │ │ - blls 2a0be8 <__bss_end__@@Base+0x223500> │ │ │ │ + blls 2a0be8 <__bss_end__@@Base+0x2234f8> │ │ │ │ biccc r9, ip, #0, 8 │ │ │ │ - blls 242ff4 <__bss_end__@@Base+0x1c590c> │ │ │ │ - beq ff059ed0 <__bss_end__@@Base+0xfefdc7e8> │ │ │ │ + blls 242ff4 <__bss_end__@@Base+0x1c5904> │ │ │ │ + beq ff059ed0 <__bss_end__@@Base+0xfefdc7e0> │ │ │ │ movwcs r6, #2072 @ 0x818 │ │ │ │ stmib r4!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorle r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0x2198f8da │ │ │ │ @ instruction: 0x46104639 │ │ │ │ @ instruction: 0xf988f7ff │ │ │ │ @ instruction: 0xf8ca9909 │ │ │ │ @@ -23151,19 +23151,19 @@ │ │ │ │ @ instruction: 0xf8ca9904 │ │ │ │ @ instruction: 0xb1b9019c │ │ │ │ blcc 7855c │ │ │ │ blcs 36560 │ │ │ │ ldrthi pc, [fp], #-704 @ 0xfffffd40 @ │ │ │ │ stmibvs r8, {r4, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfb138 │ │ │ │ - bls 1ab764 <__bss_end__@@Base+0x12e07c> │ │ │ │ + bls 1ab764 <__bss_end__@@Base+0x12e074> │ │ │ │ ldmpl r3, {r2, r8, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ @ instruction: 0xf8df9904 │ │ │ │ - bls 1ab744 <__bss_end__@@Base+0x12e05c> │ │ │ │ + bls 1ab744 <__bss_end__@@Base+0x12e054> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ andsvs r6, r9, sl │ │ │ │ movwls r9, #19209 @ 0x4b09 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r5, r7, r8, ip, sp, pc}^ │ │ │ │ rsbsvs r3, fp, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ tstle lr, lr, lsl #8 │ │ │ │ @@ -23176,67 +23176,67 @@ │ │ │ │ eorsvs r6, sl, sl, lsl r8 │ │ │ │ @ instruction: 0xb1ac601f │ │ │ │ blcc 78620 │ │ │ │ blcs 36624 │ │ │ │ ldrhi pc, [r4], #-704 @ 0xfffffd40 │ │ │ │ stmibvs r0!, {r1, r2, r3, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfb128 │ │ │ │ - bls 1ab638 <__bss_end__@@Base+0x12df50> │ │ │ │ + bls 1ab638 <__bss_end__@@Base+0x12df48> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8df4798 │ │ │ │ - bls 1ab624 <__bss_end__@@Base+0x12df3c> │ │ │ │ + bls 1ab624 <__bss_end__@@Base+0x12df34> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ andsvs r6, ip, r2, lsr #32 │ │ │ │ @ instruction: 0xf7e84640 │ │ │ │ ldmdavs r3!, {r1, r9, sl, fp, sp, lr, pc} │ │ │ │ adcmi r3, fp, #4194304 @ 0x400000 │ │ │ │ svcge 0x0045f73f │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - bge ff4db5d0 <__bss_end__@@Base+0xff45dee8> │ │ │ │ + bge ff4db5d0 <__bss_end__@@Base+0xff45dee0> │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ @ instruction: 0xf8c93b01 │ │ │ │ blcs 2a4f0 │ │ │ │ strhi pc, [r6], #-704 @ 0xfffffd40 │ │ │ │ - bge ff25b6e4 <__bss_end__@@Base+0xff1ddffc> │ │ │ │ + bge ff25b6e4 <__bss_end__@@Base+0xff1ddff4> │ │ │ │ @ instruction: 0x001cf8d9 │ │ │ │ @ instruction: 0xf8dfb128 │ │ │ │ - bls 1ab554 <__bss_end__@@Base+0x12de6c> │ │ │ │ + bls 1ab554 <__bss_end__@@Base+0x12de64> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8df4798 │ │ │ │ - bls 1ab540 <__bss_end__@@Base+0x12de58> │ │ │ │ + bls 1ab540 <__bss_end__@@Base+0x12de50> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ andcs pc, r0, r9, asr #17 │ │ │ │ andls pc, r0, r3, asr #17 │ │ │ │ - blt fed5c50c <__bss_end__@@Base+0xfecdee24> │ │ │ │ + blt fed5c50c <__bss_end__@@Base+0xfecdee1c> │ │ │ │ @ instruction: 0xb12069e8 │ │ │ │ - bls 1b1508 <__bss_end__@@Base+0x133e20> │ │ │ │ + bls 1b1508 <__bss_end__@@Base+0x133e18> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - blmi ffef0380 <__bss_end__@@Base+0xffe72c98> │ │ │ │ + blmi ffef0380 <__bss_end__@@Base+0xffe72c90> │ │ │ │ ldmpl r3, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ eorvs r6, sl, sl, lsl r8 │ │ │ │ smlad r2, sp, r0, r6 │ │ │ │ movwls r2, #17152 @ 0x4300 │ │ │ │ strbmi lr, [ip], -ip, asr #15 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ svcge 0x0040f43f │ │ │ │ - bls 1b150c <__bss_end__@@Base+0x133e24> │ │ │ │ + bls 1b150c <__bss_end__@@Base+0x133e1c> │ │ │ │ ldmib r9, {r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ tstls ip, r4, lsl #2 │ │ │ │ @ instruction: 0xf8d96814 │ │ │ │ tstls fp, ip, lsl r0 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r1!, {r3, r4, r6, r8, r9, pc} │ │ │ │ stmdbls ip, {r0, r4, sp, lr} │ │ │ │ svclt 0x00b82b01 │ │ │ │ strtmi r2, [r2], -r1, lsl #6 │ │ │ │ @ instruction: 0xf04f2901 │ │ │ │ svclt 0x00b80001 │ │ │ │ rsbvs r2, r0, r1, lsl #2 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 25c680 <__bss_end__@@Base+0x1def98> │ │ │ │ + bleq 25c680 <__bss_end__@@Base+0x1def90> │ │ │ │ blx 76a0a │ │ │ │ msrvs (UNDEF: 113), r3 │ │ │ │ stmib r4, {r0, r1, r5, r6, r7, r8, fp, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-514 @ 0xfffffdfe │ │ │ │ @ instruction: 0x4610009a │ │ │ │ @ instruction: 0xf7e8920c │ │ │ │ mvnvs lr, r2, lsr #21 │ │ │ │ @@ -23283,25 +23283,25 @@ │ │ │ │ vmla.f32 s10, s10, s7 │ │ │ │ vmla.f32 s12, s10, s8 │ │ │ │ @ instruction: 0xeef47a26 │ │ │ │ vneg.f32 s15, s6 │ │ │ │ vmrs pc, mvfr2 │ │ │ │ svclt 0x00147a40 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 45a218 <__bss_end__@@Base+0x3dcb30> │ │ │ │ + blx 45a218 <__bss_end__@@Base+0x3dcb28> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ cdp 2, 11, cr8, cr7, cr3, {4} │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ stmibmi r9!, {r0, r2, r5, r6, r7, r9, fp, ip, lr} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blvc d9cac <__bss_end__@@Base+0x5c5c4> │ │ │ │ - blcs 5997c8 <__bss_end__@@Base+0x51c0e0> │ │ │ │ + blvc d9cac <__bss_end__@@Base+0x5c5bc> │ │ │ │ + blcs 5997c8 <__bss_end__@@Base+0x51c0d8> │ │ │ │ blvs 59cb4 │ │ │ │ ldmib ip, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ ldcl 4, cr14, [sl, #400] @ 0x190 │ │ │ │ @ instruction: 0xeeb76a17 │ │ │ │ vldr s11, [sl] │ │ │ │ vldr s10, [sl, #208] @ 0xd0 │ │ │ │ @@ -23342,20 +23342,20 @@ │ │ │ │ @ instruction: 0xeef15a85 │ │ │ │ mrc 10, 5, APSR_nzcv, cr5, cr0, {0} │ │ │ │ vmls.f32 s12, s6, s0 │ │ │ │ vldr s11, [sl, #32] │ │ │ │ vldr s12, [sl, #100] @ 0x64 │ │ │ │ svclt 0x00143a3d │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 45a304 <__bss_end__@@Base+0x3dcc1c> │ │ │ │ - bpl fe899f50 <__bss_end__@@Base+0xfe81c868> │ │ │ │ - bcc fd9eb0 <__bss_end__@@Base+0xf5c7c8> │ │ │ │ + blx 45a304 <__bss_end__@@Base+0x3dcc14> │ │ │ │ + bpl fe899f50 <__bss_end__@@Base+0xfe81c860> │ │ │ │ + bcc fd9eb0 <__bss_end__@@Base+0xf5c7c0> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ - bmi fe11a068 <__bss_end__@@Base+0xfe09c980> │ │ │ │ - bpl fe919f6c <__bss_end__@@Base+0xfe89c884> │ │ │ │ + bmi fe11a068 <__bss_end__@@Base+0xfe09c978> │ │ │ │ + bpl fe919f6c <__bss_end__@@Base+0xfe89c87c> │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldcl 2, cr8, [sl, #76] @ 0x4c │ │ │ │ @ instruction: 0xee676a1b │ │ │ │ vmul.f32 s17, s10, s13 │ │ │ │ vmul.f32 s10, s15, s13 │ │ │ │ vmul.f32 s14, s27, s13 │ │ │ │ @@ -23378,78 +23378,78 @@ │ │ │ │ @ instruction: 0xeeb06aa6 │ │ │ │ vrintx.f32 s16, s14 │ │ │ │ vmov.f32 s15, #64 @ 0x3e000000 0.125 │ │ │ │ vneg.f32 s15, s14 │ │ │ │ vmrs pc, mvfr2 │ │ │ │ svclt 0x00147a40 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 45a394 <__bss_end__@@Base+0x3dccac> │ │ │ │ + blx 45a394 <__bss_end__@@Base+0x3dcca4> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ cdp 1, 11, cr8, cr7, cr12, {6} │ │ │ │ vcvt.f64.f32 d3, s10 │ │ │ │ vstr s14, [sp, #912] @ 0x390 │ │ │ │ vmov.f32 s12, #118 @ 0x3fb00000 1.375 │ │ │ │ stmdbmi sl, {r0, r3, r6, r7, r9, fp, sp, lr}^ │ │ │ │ stcl 0, cr2, [sp, #4] │ │ │ │ vstr s10, [sp, #20] │ │ │ │ ldrbtmi r7, [r9], #-2816 @ 0xfffff500 │ │ │ │ - blcs 5d994c <__bss_end__@@Base+0x55c264> │ │ │ │ - blcc d9e38 <__bss_end__@@Base+0x5c750> │ │ │ │ + blcs 5d994c <__bss_end__@@Base+0x55c25c> │ │ │ │ + blcc d9e38 <__bss_end__@@Base+0x5c748> │ │ │ │ ldmdb sl, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bvs 1d9e80 <__bss_end__@@Base+0x15c798> │ │ │ │ - bpl 199f84 <__bss_end__@@Base+0x11c89c> │ │ │ │ - bvc ff25a2f0 <__bss_end__@@Base+0xff1dcc08> │ │ │ │ + bvs 1d9e80 <__bss_end__@@Base+0x15c790> │ │ │ │ + bpl 199f84 <__bss_end__@@Base+0x11c894> │ │ │ │ + bvc ff25a2f0 <__bss_end__@@Base+0xff1dcc00> │ │ │ │ andcs r4, r1, r1, asr #18 │ │ │ │ - bvs ff1da2f8 <__bss_end__@@Base+0xff15cc10> │ │ │ │ - bpl ff99a2fc <__bss_end__@@Base+0xff91cc14> │ │ │ │ + bvs ff1da2f8 <__bss_end__@@Base+0xff15cc08> │ │ │ │ + bpl ff99a2fc <__bss_end__@@Base+0xff91cc0c> │ │ │ │ stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ vstr d7, [sp] │ │ │ │ mrrc 11, 0, r6, r3, cr2 │ │ │ │ @ instruction: 0xf7e92b15 │ │ │ │ @ instruction: 0xf7ffe906 │ │ │ │ vldr d11, [sl, #460] @ 0x1cc │ │ │ │ andcs r7, r1, r7, lsl sl │ │ │ │ - bpl 5d9fa8 <__bss_end__@@Base+0x55c8c0> │ │ │ │ - bvs 659eac <__bss_end__@@Base+0x5dc7c4> │ │ │ │ - bvc ff21a324 <__bss_end__@@Base+0xff19cc3c> │ │ │ │ + bpl 5d9fa8 <__bss_end__@@Base+0x55c8b8> │ │ │ │ + bvs 659eac <__bss_end__@@Base+0x5dc7bc> │ │ │ │ + bvc ff21a324 <__bss_end__@@Base+0xff19cc34> │ │ │ │ @ instruction: 0xeeb74935 │ │ │ │ ldrbtmi r6, [r9], #-2758 @ 0xfffff53a │ │ │ │ blvc 59e88 │ │ │ │ - bvc ff99a334 <__bss_end__@@Base+0xff91cc4c> │ │ │ │ - blvs d9e90 <__bss_end__@@Base+0x5c7a8> │ │ │ │ - blcs 6199ac <__bss_end__@@Base+0x59c2c4> │ │ │ │ + bvc ff99a334 <__bss_end__@@Base+0xff91cc44> │ │ │ │ + blvs d9e90 <__bss_end__@@Base+0x5c7a0> │ │ │ │ + blcs 6199ac <__bss_end__@@Base+0x59c2bc> │ │ │ │ stmia ip!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bvc 719ed0 <__bss_end__@@Base+0x69c7e8> │ │ │ │ - bvs 759ed4 <__bss_end__@@Base+0x6dc7ec> │ │ │ │ + bvc 719ed0 <__bss_end__@@Base+0x69c7e0> │ │ │ │ + bvs 759ed4 <__bss_end__@@Base+0x6dc7e4> │ │ │ │ ldcl 0, cr2, [sl, #4] │ │ │ │ @ instruction: 0xeeb75a1a │ │ │ │ stmdbmi fp!, {r0, r1, r2, r6, r7, r9, fp, ip, sp, lr} │ │ │ │ - bvs ff1da358 <__bss_end__@@Base+0xff15cc70> │ │ │ │ + bvs ff1da358 <__bss_end__@@Base+0xff15cc68> │ │ │ │ stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ vstr s14, [sp, #916] @ 0x394 │ │ │ │ mrrc 11, 0, r6, r3, cr2 │ │ │ │ @ instruction: 0xf7e92b17 │ │ │ │ @ instruction: 0xf7ffe8d6 │ │ │ │ vldr d11, [sl, #144] @ 0x90 │ │ │ │ andcs r7, r1, r2, lsl sl │ │ │ │ - bvs 519f08 <__bss_end__@@Base+0x49c820> │ │ │ │ - bpl 49a00c <__bss_end__@@Base+0x41c924> │ │ │ │ - bvc ff21a384 <__bss_end__@@Base+0xff19cc9c> │ │ │ │ + bvs 519f08 <__bss_end__@@Base+0x49c818> │ │ │ │ + bpl 49a00c <__bss_end__@@Base+0x41c91c> │ │ │ │ + bvc ff21a384 <__bss_end__@@Base+0xff19cc94> │ │ │ │ @ instruction: 0xeeb7491f │ │ │ │ ldrbtmi r6, [r9], #-2758 @ 0xfffff53a │ │ │ │ blvc 59ee8 │ │ │ │ - bvc ff99a394 <__bss_end__@@Base+0xff91ccac> │ │ │ │ - blvs d9ef0 <__bss_end__@@Base+0x5c808> │ │ │ │ - blcs 619a0c <__bss_end__@@Base+0x59c324> │ │ │ │ + bvc ff99a394 <__bss_end__@@Base+0xff91cca4> │ │ │ │ + blvs d9ef0 <__bss_end__@@Base+0x5c800> │ │ │ │ + blcs 619a0c <__bss_end__@@Base+0x59c31c> │ │ │ │ ldm ip!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ - bllt 1dc8c8 <__bss_end__@@Base+0x15f1e0> │ │ │ │ + bllt 1dc8c8 <__bss_end__@@Base+0x15f1d8> │ │ │ │ @ instruction: 0x00000bb0 │ │ │ │ andeq r0, r0, r0, lsl #23 │ │ │ │ andeq sl, r2, r2, lsl r2 │ │ │ │ andeq r9, r2, ip, ror #31 │ │ │ │ ldrdeq r9, [r2], -r4 │ │ │ │ strdeq r9, [r2], -sl │ │ │ │ muleq r2, r2, pc @ │ │ │ │ @@ -23466,85 +23466,85 @@ │ │ │ │ andeq r9, r2, sl, lsl r2 │ │ │ │ andeq r9, r2, lr, lsr #16 │ │ │ │ @ instruction: 0x000296ba │ │ │ │ andeq r9, r2, r8, lsr #13 │ │ │ │ andeq r9, r2, r6, ror #12 │ │ │ │ andeq r9, r2, ip, asr #12 │ │ │ │ strdeq r9, [r2], -r2 │ │ │ │ - bvc 4da098 <__bss_end__@@Base+0x45c9b0> │ │ │ │ - bvs e1a09c <__bss_end__@@Base+0xd9c9b4> │ │ │ │ - bmi 499fa0 <__bss_end__@@Base+0x41c8b8> │ │ │ │ - bvc d19fa4 <__bss_end__@@Base+0xc9c8bc> │ │ │ │ - bvs fe9da2dc <__bss_end__@@Base+0xfe95cbf4> │ │ │ │ - bmi 51a0ac <__bss_end__@@Base+0x49c9c4> │ │ │ │ - bcc f1a0b0 <__bss_end__@@Base+0xe9c9c8> │ │ │ │ - bvs 21a25c <__bss_end__@@Base+0x19cb74> │ │ │ │ - bpl 559fb8 <__bss_end__@@Base+0x4dc8d0> │ │ │ │ - bcc 1019fbc <__bss_end__@@Base+0xf9c8d4> │ │ │ │ + bvc 4da098 <__bss_end__@@Base+0x45c9a8> │ │ │ │ + bvs e1a09c <__bss_end__@@Base+0xd9c9ac> │ │ │ │ + bmi 499fa0 <__bss_end__@@Base+0x41c8b0> │ │ │ │ + bvc d19fa4 <__bss_end__@@Base+0xc9c8b4> │ │ │ │ + bvs fe9da2dc <__bss_end__@@Base+0xfe95cbec> │ │ │ │ + bmi 51a0ac <__bss_end__@@Base+0x49c9bc> │ │ │ │ + bcc f1a0b0 <__bss_end__@@Base+0xe9c9c0> │ │ │ │ + bvs 21a25c <__bss_end__@@Base+0x19cb6c> │ │ │ │ + bpl 559fb8 <__bss_end__@@Base+0x4dc8c8> │ │ │ │ + bcc 1019fbc <__bss_end__@@Base+0xf9c8cc> │ │ │ │ bvc 5a434 │ │ │ │ - bpl d5a0c4 <__bss_end__@@Base+0xcdc9dc> │ │ │ │ - bvs d99fc8 <__bss_end__@@Base+0xd1c8e0> │ │ │ │ - bvs fe91a274 <__bss_end__@@Base+0xfe89cb8c> │ │ │ │ - bcc c5a0d0 <__bss_end__@@Base+0xbdc9e8> │ │ │ │ - bpl fe99a308 <__bss_end__@@Base+0xfe91cc20> │ │ │ │ - bcs e9a0d8 <__bss_end__@@Base+0xe1c9f0> │ │ │ │ - bvs fe1da210 <__bss_end__@@Base+0xfe15cb28> │ │ │ │ - bpl 91a288 <__bss_end__@@Base+0x89cba0> │ │ │ │ - bcc e5a0e4 <__bss_end__@@Base+0xddc9fc> │ │ │ │ - bvs 11a294 <__bss_end__@@Base+0x9cbac> │ │ │ │ - bcc f59fec <__bss_end__@@Base+0xedc904> │ │ │ │ - bpl fe91a298 <__bss_end__@@Base+0xfe89cbb0> │ │ │ │ - bcc c9a0f4 <__bss_end__@@Base+0xc1ca0c> │ │ │ │ - bvs 91a1a0 <__bss_end__@@Base+0x89cab8> │ │ │ │ - bcc cda0fc <__bss_end__@@Base+0xc5ca14> │ │ │ │ - bpl 11a2ac <__bss_end__@@Base+0x9cbc4> │ │ │ │ - bvs 121a56c <__bss_end__@@Base+0x119ce84> │ │ │ │ - bvc dda008 <__bss_end__@@Base+0xd5c920> │ │ │ │ - bvs fe8da1b4 <__bss_end__@@Base+0xfe85cacc> │ │ │ │ - bvc fe21a244 <__bss_end__@@Base+0xfe19cb5c> │ │ │ │ - bvc fda114 <__bss_end__@@Base+0xf5ca2c> │ │ │ │ - blx 45a574 <__bss_end__@@Base+0x3dce8c> │ │ │ │ - bvs 105a588 <__bss_end__@@Base+0xfdcea0> │ │ │ │ - bvc 91a1c8 <__bss_end__@@Base+0x89cae0> │ │ │ │ - bcc eda124 <__bss_end__@@Base+0xe5ca3c> │ │ │ │ - bmi f9a028 <__bss_end__@@Base+0xf1c940> │ │ │ │ + bpl d5a0c4 <__bss_end__@@Base+0xcdc9d4> │ │ │ │ + bvs d99fc8 <__bss_end__@@Base+0xd1c8d8> │ │ │ │ + bvs fe91a274 <__bss_end__@@Base+0xfe89cb84> │ │ │ │ + bcc c5a0d0 <__bss_end__@@Base+0xbdc9e0> │ │ │ │ + bpl fe99a308 <__bss_end__@@Base+0xfe91cc18> │ │ │ │ + bcs e9a0d8 <__bss_end__@@Base+0xe1c9e8> │ │ │ │ + bvs fe1da210 <__bss_end__@@Base+0xfe15cb20> │ │ │ │ + bpl 91a288 <__bss_end__@@Base+0x89cb98> │ │ │ │ + bcc e5a0e4 <__bss_end__@@Base+0xddc9f4> │ │ │ │ + bvs 11a294 <__bss_end__@@Base+0x9cba4> │ │ │ │ + bcc f59fec <__bss_end__@@Base+0xedc8fc> │ │ │ │ + bpl fe91a298 <__bss_end__@@Base+0xfe89cba8> │ │ │ │ + bcc c9a0f4 <__bss_end__@@Base+0xc1ca04> │ │ │ │ + bvs 91a1a0 <__bss_end__@@Base+0x89cab0> │ │ │ │ + bcc cda0fc <__bss_end__@@Base+0xc5ca0c> │ │ │ │ + bpl 11a2ac <__bss_end__@@Base+0x9cbbc> │ │ │ │ + bvs 121a56c <__bss_end__@@Base+0x119ce7c> │ │ │ │ + bvc dda008 <__bss_end__@@Base+0xd5c918> │ │ │ │ + bvs fe8da1b4 <__bss_end__@@Base+0xfe85cac4> │ │ │ │ + bvc fe21a244 <__bss_end__@@Base+0xfe19cb54> │ │ │ │ + bvc fda114 <__bss_end__@@Base+0xf5ca24> │ │ │ │ + blx 45a574 <__bss_end__@@Base+0x3dce84> │ │ │ │ + bvs 105a588 <__bss_end__@@Base+0xfdce98> │ │ │ │ + bvc 91a1c8 <__bss_end__@@Base+0x89cad8> │ │ │ │ + bcc eda124 <__bss_end__@@Base+0xe5ca34> │ │ │ │ + bmi f9a028 <__bss_end__@@Base+0xf1c938> │ │ │ │ movwcs fp, #7956 @ 0x1f14 │ │ │ │ cdp 3, 15, cr2, cr1, cr0, {0} │ │ │ │ vmov s8, pc │ │ │ │ @ instruction: 0xf0037aa3 │ │ │ │ cdp 3, 0, cr0, cr5, cr1, {0} │ │ │ │ vmla.f32 s12, s10, s8 │ │ │ │ svclt 0x00087a27 │ │ │ │ blcs 275e0 │ │ │ │ sbcshi pc, r9, r0, asr #32 │ │ │ │ - bvc ff21a4c4 <__bss_end__@@Base+0xff19cddc> │ │ │ │ - bvs ff1da4c8 <__bss_end__@@Base+0xff15cde0> │ │ │ │ - bpl ff99a4cc <__bss_end__@@Base+0xff91cde4> │ │ │ │ + bvc ff21a4c4 <__bss_end__@@Base+0xff19cdd4> │ │ │ │ + bvs ff1da4c8 <__bss_end__@@Base+0xff15cdd8> │ │ │ │ + bpl ff99a4cc <__bss_end__@@Base+0xff91cddc> │ │ │ │ andcs r4, r1, r5, asr #19 │ │ │ │ stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ mrrc 11, 0, r7, r3, cr2 │ │ │ │ vstr d2, [sp, #84] @ 0x54 │ │ │ │ @ instruction: 0xf7e96b00 │ │ │ │ @ instruction: 0xf8dae81c │ │ │ │ @ instruction: 0xf7ff3014 │ │ │ │ - blmi ff00d420 <__bss_end__@@Base+0xfef8fd38> │ │ │ │ + blmi ff00d420 <__bss_end__@@Base+0xfef8fd30> │ │ │ │ stmibvs r1, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ stmdbvs r3, {r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs r4, {r2, r3, r8, r9, ip, pc} │ │ │ │ tstls fp, r3, asr #18 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r1!, {r0, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ - bls 336a70 <__bss_end__@@Base+0x2b9388> │ │ │ │ + bls 336a70 <__bss_end__@@Base+0x2b9380> │ │ │ │ bcs 702b4 │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ svclt 0x00b82b01 │ │ │ │ ldrmi r2, [r8], -r1, lsl #6 │ │ │ │ rsbvs r2, r3, r1, lsl #6 │ │ │ │ bicsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcc 25cb4c <__bss_end__@@Base+0x1df464> │ │ │ │ + blcc 25cb4c <__bss_end__@@Base+0x1df45c> │ │ │ │ blx 36ed6 │ │ │ │ stmib r4, {r1, r9, ip, sp, lr, pc}^ │ │ │ │ stmibmi pc!, {r1, r8, ip} @ │ │ │ │ @ instruction: 0x61600092 │ │ │ │ ldr r4, [r6, #1145] @ 0x479 │ │ │ │ stmdb r8, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldcl 4, cr14, [sl, #688] @ 0x2b0 │ │ │ │ @@ -23586,69 +23586,69 @@ │ │ │ │ vmla.f32 s12, s10, s8 │ │ │ │ vmla.f32 s15, s10, s13 │ │ │ │ vmov.f32 s11, #67 @ 0x3e180000 0.1484375 │ │ │ │ vneg.f32 s15, s7 │ │ │ │ vmrs pc, mvfr2 │ │ │ │ svclt 0x00147a40 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 45a6d4 <__bss_end__@@Base+0x3dcfec> │ │ │ │ + blx 45a6d4 <__bss_end__@@Base+0x3dcfe4> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ cdp 0, 11, cr8, cr7, cr14, {4} │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ ldmdbmi sl!, {r0, r2, r5, r6, r7, r9, fp, ip, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blvc da168 <__bss_end__@@Base+0x5ca80> │ │ │ │ - blcs 599c84 <__bss_end__@@Base+0x51c59c> │ │ │ │ + blvc da168 <__bss_end__@@Base+0x5ca78> │ │ │ │ + blcs 599c84 <__bss_end__@@Base+0x51c594> │ │ │ │ blvs 5a170 │ │ │ │ svc 0x007ef7e8 │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ - blt ffe9cb44 <__bss_end__@@Base+0xffe1f45c> │ │ │ │ - bpl fea1a660 <__bss_end__@@Base+0xfe99cf78> │ │ │ │ - bhi a1a56c <__bss_end__@@Base+0x99ce84> │ │ │ │ - bvs a1a56c <__bss_end__@@Base+0x99ce84> │ │ │ │ - blt fea9cb54 <__bss_end__@@Base+0xfea1f46c> │ │ │ │ - bcc fe99a668 <__bss_end__@@Base+0xfe91cf80> │ │ │ │ - bmi 99a570 <__bss_end__@@Base+0x91ce88> │ │ │ │ - bmi fe99a674 <__bss_end__@@Base+0xfe91cf8c> │ │ │ │ - blt 181cb64 <__bss_end__@@Base+0x179f47c> │ │ │ │ - bpl fea1a680 <__bss_end__@@Base+0xfe99cf98> │ │ │ │ - bvs a1a588 <__bss_end__@@Base+0x99cea0> │ │ │ │ - bvc a1a590 <__bss_end__@@Base+0x99cea8> │ │ │ │ + blt ffe9cb44 <__bss_end__@@Base+0xffe1f454> │ │ │ │ + bpl fea1a660 <__bss_end__@@Base+0xfe99cf70> │ │ │ │ + bhi a1a56c <__bss_end__@@Base+0x99ce7c> │ │ │ │ + bvs a1a56c <__bss_end__@@Base+0x99ce7c> │ │ │ │ + blt fea9cb54 <__bss_end__@@Base+0xfea1f464> │ │ │ │ + bcc fe99a668 <__bss_end__@@Base+0xfe91cf78> │ │ │ │ + bmi 99a570 <__bss_end__@@Base+0x91ce80> │ │ │ │ + bmi fe99a674 <__bss_end__@@Base+0xfe91cf84> │ │ │ │ + blt 181cb64 <__bss_end__@@Base+0x179f474> │ │ │ │ + bpl fea1a680 <__bss_end__@@Base+0xfe99cf90> │ │ │ │ + bvs a1a588 <__bss_end__@@Base+0x99ce98> │ │ │ │ + bvc a1a590 <__bss_end__@@Base+0x99cea0> │ │ │ │ mcr 5, 6, lr, cr5, cr5, {3} │ │ │ │ vdiv.f32 s10, s17, s15 │ │ │ │ vdiv.f32 s16, s12, s15 │ │ │ │ strt r6, [ip], -r7, lsr #20 │ │ │ │ - bvs 1da6ac <__bss_end__@@Base+0x15cfc4> │ │ │ │ - bmi fe1da69c <__bss_end__@@Base+0xfe15cfb4> │ │ │ │ - bpl 1da5a4 <__bss_end__@@Base+0x15cebc> │ │ │ │ - bls 19da654 <__bss_end__@@Base+0x195cf6c> │ │ │ │ + bvs 1da6ac <__bss_end__@@Base+0x15cfbc> │ │ │ │ + bmi fe1da69c <__bss_end__@@Base+0xfe15cfac> │ │ │ │ + bpl 1da5a4 <__bss_end__@@Base+0x15ceb4> │ │ │ │ + bls 19da654 <__bss_end__@@Base+0x195cf64> │ │ │ │ cdp 5, 12, cr14, cr5, cr3, {7} │ │ │ │ vdiv.f32 s10, s13, s13 │ │ │ │ vdiv.f32 s12, s14, s13 │ │ │ │ ldr r7, [pc, -r6, lsr #20] │ │ │ │ - bls 1b190c <__bss_end__@@Base+0x134224> │ │ │ │ - blhi 1592ec <__bss_end__@@Base+0xdbc04> │ │ │ │ + bls 1b190c <__bss_end__@@Base+0x13421c> │ │ │ │ + blhi 1592ec <__bss_end__@@Base+0xdbbfc> │ │ │ │ stmibvs r6, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ svccs 0x0000681f │ │ │ │ ldmdavs sl!, {r1, r2, r3, r4, r6, ip, lr, pc} │ │ │ │ @ instruction: 0x4659601a │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @ instruction: 0xf04fbfb8 │ │ │ │ stmdbcs r1, {r0, fp} │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ andcs r4, r1, sl, lsr r6 │ │ │ │ @ instruction: 0xf6c96078 │ │ │ │ @ instruction: 0xf84240d4 │ │ │ │ @ instruction: 0xf8c70b08 │ │ │ │ - blx 7ec22 <__bss_end__@@Base+0x153a> │ │ │ │ + blx 7ec22 <__bss_end__@@Base+0x1532> │ │ │ │ cmnpvs r9, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - b 13f1118 <__bss_end__@@Base+0x1373a30> │ │ │ │ + b 13f1118 <__bss_end__@@Base+0x1373a28> │ │ │ │ stmib r7, {r3, r7, fp}^ │ │ │ │ ldrbtmi r2, [r9], #-514 @ 0xfffffdfe │ │ │ │ @ instruction: 0xf7e74640 │ │ │ │ @ instruction: 0x4642ef70 │ │ │ │ mvnsvs r4, r1, lsr r6 │ │ │ │ @ instruction: 0xf7e8b3b6 │ │ │ │ @ instruction: 0xf7ffec80 │ │ │ │ @@ -23660,30 +23660,30 @@ │ │ │ │ stmda sl!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldr r9, [ip], #2829 @ 0xb0d │ │ │ │ eorcs r4, r0, pc, lsr r9 │ │ │ │ ldrbtmi r9, [r9], #-781 @ 0xfffffcf3 │ │ │ │ svc 0x0054f7e7 │ │ │ │ strbmi r2, [r9], -r0, lsr #4 │ │ │ │ @ instruction: 0xf7e84604 │ │ │ │ - blls 398db0 <__bss_end__@@Base+0x31b6c8> │ │ │ │ + blls 398db0 <__bss_end__@@Base+0x31b6c0> │ │ │ │ mcr 6, 6, lr, cr5, cr7, {7} │ │ │ │ vdiv.f32 s10, s13, s15 │ │ │ │ vdiv.f32 s12, s14, s15 │ │ │ │ strb r7, [sl, -r7, lsr #20]! │ │ │ │ - bpl fea1a760 <__bss_end__@@Base+0xfe99d078> │ │ │ │ - bhi a1a66c <__bss_end__@@Base+0x99cf84> │ │ │ │ - bvs a1a66c <__bss_end__@@Base+0x99cf84> │ │ │ │ - bllt 91cc54 <__bss_end__@@Base+0x89f56c> │ │ │ │ - bmi fe99a76c <__bss_end__@@Base+0xfe91d084> │ │ │ │ - bmi 99a670 <__bss_end__@@Base+0x91cf88> │ │ │ │ - bcc 99a678 <__bss_end__@@Base+0x91cf90> │ │ │ │ - blt ff69cc64 <__bss_end__@@Base+0xff61f57c> │ │ │ │ - b fe8dcc0c <__bss_end__@@Base+0xfe85f524> │ │ │ │ + bpl fea1a760 <__bss_end__@@Base+0xfe99d070> │ │ │ │ + bhi a1a66c <__bss_end__@@Base+0x99cf7c> │ │ │ │ + bvs a1a66c <__bss_end__@@Base+0x99cf7c> │ │ │ │ + bllt 91cc54 <__bss_end__@@Base+0x89f564> │ │ │ │ + bmi fe99a76c <__bss_end__@@Base+0xfe91d07c> │ │ │ │ + bmi 99a670 <__bss_end__@@Base+0x91cf80> │ │ │ │ + bcc 99a678 <__bss_end__@@Base+0x91cf88> │ │ │ │ + blt ff69cc64 <__bss_end__@@Base+0xff61f574> │ │ │ │ + b fe8dcc0c <__bss_end__@@Base+0xfe85f51c> │ │ │ │ stmda r0, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bllt 161cc70 <__bss_end__@@Base+0x159f588> │ │ │ │ + bllt 161cc70 <__bss_end__@@Base+0x159f580> │ │ │ │ eorcs r4, r0, fp, lsr #18 │ │ │ │ @ instruction: 0xf7e74479 │ │ │ │ eorcs lr, r0, #44, 30 @ 0xb0 │ │ │ │ strmi r4, [r7], -r9, asr #12 │ │ │ │ ldmda r4!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdami r7!, {r0, r1, r2, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stcls 6, cr4, [r6, #-232] @ 0xffffff18 │ │ │ │ @@ -23734,102 +23734,102 @@ │ │ │ │ andeq r8, r2, sl, lsl #14 │ │ │ │ andeq r8, r2, r2, lsr #14 │ │ │ │ strdeq r8, [r2], -r4 │ │ │ │ andeq r8, r2, ip, lsl #14 │ │ │ │ ldrdeq r8, [r2], -lr │ │ │ │ strdeq r8, [r2], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb75f60 <__bss_end__@@Base+0xfeaf8878> │ │ │ │ + bl feb75f60 <__bss_end__@@Base+0xfeaf8870> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 2e2d48 <__bss_end__@@Base+0x265660> │ │ │ │ + bmi 2e2d48 <__bss_end__@@Base+0x265658> │ │ │ │ stmdbmi fp, {r0, sp} │ │ │ │ stcmi 4, cr4, [fp], {122} @ 0x7a │ │ │ │ andcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ cdp 7, 6, cr15, cr2, cr8, {7} │ │ │ │ eorscs r2, pc, r0, lsl #4 │ │ │ │ @ instruction: 0xf0104611 │ │ │ │ - blmi 21d368 <__bss_end__@@Base+0x19fc80> │ │ │ │ + blmi 21d368 <__bss_end__@@Base+0x19fc78> │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ @ instruction: 0xf7e86818 │ │ │ │ svclt 0x0000bd31 │ │ │ │ - ldrdeq r3, [r5], -r8 │ │ │ │ + ldrdeq r3, [r5], -ip │ │ │ │ andeq r9, r2, r4, asr #3 │ │ │ │ andeq r0, r4, r4, lsr r6 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ andcs r4, r0, #2048 @ 0x800 │ │ │ │ bicsvs r4, sl, fp, ror r4 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq ip, r5, r8, lsr #14 │ │ │ │ + andeq ip, r5, r0, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb75fbc <__bss_end__@@Base+0xfeaf88d4> │ │ │ │ + bl feb75fbc <__bss_end__@@Base+0xfeaf88cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ strhlt lr, [r6], r4 │ │ │ │ ldrbtmi r4, [lr], #2604 @ 0xa2c │ │ │ │ @ instruction: 0xf8df4c2c │ │ │ │ ldrbtmi ip, [ip], #-180 @ 0xffffff4c │ │ │ │ @ instruction: 0xf85e4b2c │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r4, lsl #16 │ │ │ │ - blls f0e8c <__bss_end__@@Base+0x737a4> │ │ │ │ + blls f0e8c <__bss_end__@@Base+0x7379c> │ │ │ │ @ instruction: 0xf7e84478 │ │ │ │ stmdacs r2, {r1, r2, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d025 │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blmi 892ecc <__bss_end__@@Base+0x8157e4> │ │ │ │ + blmi 892ecc <__bss_end__@@Base+0x8157dc> │ │ │ │ ldmibvs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdami r0!, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf6004478 │ │ │ │ @ instruction: 0x47980018 │ │ │ │ @ instruction: 0xf01d9804 │ │ │ │ - blmi 79dc30 <__bss_end__@@Base+0x720548> │ │ │ │ + blmi 79dc30 <__bss_end__@@Base+0x720540> │ │ │ │ ldrbtmi r4, [sl], #-2589 @ 0xfffff5e3 │ │ │ │ andls r5, r3, #14876672 @ 0xe30000 │ │ │ │ orreq lr, r0, r3, lsl #22 │ │ │ │ rsceq pc, r8, r3, asr #17 │ │ │ │ - bvs 1304e48 <__bss_end__@@Base+0x1287760> │ │ │ │ + bvs 1304e48 <__bss_end__@@Base+0x1287758> │ │ │ │ @ instruction: 0xf7ef61d3 │ │ │ │ - bls 11ec04 <__bss_end__@@Base+0xa151c> │ │ │ │ + bls 11ec04 <__bss_end__@@Base+0xa1514> │ │ │ │ ldrdlt r6, [r3, -r3]! │ │ │ │ ldrbtmi r4, [r8], #-2070 @ 0xfffff7ea │ │ │ │ andvs pc, r3, r0, lsl #10 │ │ │ │ - blmi 570cb0 <__bss_end__@@Base+0x4f35c8> │ │ │ │ + blmi 570cb0 <__bss_end__@@Base+0x4f35c0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2716a8 <__bss_end__@@Base+0x1f3fc0> │ │ │ │ + blmi 2716a8 <__bss_end__@@Base+0x1f3fb8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 178ec8 <__bss_end__@@Base+0xfb7e0> │ │ │ │ + blls 178ec8 <__bss_end__@@Base+0xfb7d8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ ldmib ip, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq r0, r4, lr, ror #11 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r4, r6, ror #11 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r9, r2, r0, asr #2 │ │ │ │ - andeq ip, r5, r4, asr #13 │ │ │ │ - andeq r3, r5, r0, lsr ip │ │ │ │ + andeq ip, r5, ip, asr #13 │ │ │ │ + andeq r3, r5, r4, lsr ip │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq ip, r5, sl, lsr #13 │ │ │ │ - strdeq r3, [r5], -lr │ │ │ │ + @ instruction: 0x0005c6b2 │ │ │ │ + andeq r3, r5, r2, lsl #24 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r4, r0, ror #10 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi da370 <__bss_end__@@Base+0x5cc88> │ │ │ │ + blhi da370 <__bss_end__@@Base+0x5cc80> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r7, r5, lsr sl │ │ │ │ @ instruction: 0x46044b35 │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ @ instruction: 0x460d80d4 │ │ │ │ ldrbtmi r4, [r8], #1640 @ 0x668 │ │ │ │ @@ -23844,92 +23844,92 @@ │ │ │ │ cps #15 │ │ │ │ @ instruction: 0xf11c0630 │ │ │ │ @ instruction: 0xf14e0c01 │ │ │ │ stm r6, {r9, sl, fp} │ │ │ │ @ instruction: 0xf8d8000f │ │ │ │ @ instruction: 0x46067034 │ │ │ │ ldrbtmi r4, [fp], #-2853 @ 0xfffff4db │ │ │ │ - blvs ff679d80 <__bss_end__@@Base+0xff5fc698> │ │ │ │ + blvs ff679d80 <__bss_end__@@Base+0xff5fc690> │ │ │ │ @ instruction: 0x0002ebbc │ │ │ │ tsteq r1, lr, ror #22 │ │ │ │ - blx 95afb8 <__bss_end__@@Base+0x8dd8d0> │ │ │ │ - blvc 71a5a4 <__bss_end__@@Base+0x69cebc> │ │ │ │ - bleq 65a030 <__bss_end__@@Base+0x5dc948> │ │ │ │ + blx 95afb8 <__bss_end__@@Base+0x8dd8c8> │ │ │ │ + blvc 71a5a4 <__bss_end__@@Base+0x69ceb4> │ │ │ │ + bleq 65a030 <__bss_end__@@Base+0x5dc940> │ │ │ │ stmdbls r1, {fp, ip, pc} │ │ │ │ - blhi 21a7d4 <__bss_end__@@Base+0x19d0ec> │ │ │ │ - bl 1865d38 <__bss_end__@@Base+0x17e8650> │ │ │ │ + blhi 21a7d4 <__bss_end__@@Base+0x19d0e4> │ │ │ │ + bl 1865d38 <__bss_end__@@Base+0x17e8648> │ │ │ │ @ instruction: 0xf0250107 │ │ │ │ vmov s14, s15, pc, r1 │ │ │ │ vmov.32 r0, d8[1] │ │ │ │ vmov.f64 d8, #119 @ 0x3fb80000 1.4375000 │ │ │ │ vabs.f64 d8, d8 │ │ │ │ cmnlt r4, r8, asr #20 │ │ │ │ beq 5a5a4 │ │ │ │ - beq 105aa2c <__bss_end__@@Base+0xfdd344> │ │ │ │ - blx 45ab20 <__bss_end__@@Base+0x3dd438> │ │ │ │ + beq 105aa2c <__bss_end__@@Base+0xfdd33c> │ │ │ │ + blx 45ab20 <__bss_end__@@Base+0x3dd430> │ │ │ │ mrc 15, 1, fp, cr8, cr2, {0} │ │ │ │ vsub.f32 s0, s16, s0 │ │ │ │ vstr s0, [r4, #288] @ 0x120 │ │ │ │ tstlt sp, r0, lsl #20 │ │ │ │ bhi 5a584 │ │ │ │ - blmi 2f17ac <__bss_end__@@Base+0x2740c4> │ │ │ │ + blmi 2f17ac <__bss_end__@@Base+0x2740bc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 178fe4 <__bss_end__@@Base+0xfb8fc> │ │ │ │ + blls 178fe4 <__bss_end__@@Base+0xfb8f4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_abt │ │ │ │ ldc 0, cr11, [sp], #28 │ │ │ │ pop {r1, r8, r9, fp, pc} │ │ │ │ @ instruction: 0xf7e883f0 │ │ │ │ svclt 0x0000e910 │ │ │ │ adcsge lr, r5, sp, lsl #27 │ │ │ │ mrccc 6, 5, ip, cr0, cr7, {7} │ │ │ │ andeq r0, r4, ip, ror #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - strdeq ip, [r5], -sl │ │ │ │ - @ instruction: 0x0005c5be │ │ │ │ + andeq ip, r5, r2, lsl #12 │ │ │ │ + andeq ip, r5, r6, asr #11 │ │ │ │ andeq r0, r4, r4, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb761b8 <__bss_end__@@Base+0xfeaf8ad0> │ │ │ │ + bl feb761b8 <__bss_end__@@Base+0xfeaf8ac8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r8], r8 │ │ │ │ ldrd pc, [r4], pc @ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrbtmi r4, [lr], #3112 @ 0xc28 │ │ │ │ ldrdgt pc, [r0], pc @ │ │ │ │ ldrbtmi r9, [ip], #-518 @ 0xfffffdfa │ │ │ │ - blmi a31874 <__bss_end__@@Base+0x9b418c> │ │ │ │ + blmi a31874 <__bss_end__@@Base+0x9b4184> │ │ │ │ andcs pc, r2, lr, asr r8 @ │ │ │ │ andls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf854460a │ │ │ │ @ instruction: 0xf8df100c │ │ │ │ stmiapl r3!, {r4, r7, lr, pc}^ │ │ │ │ - blge 1c3c08 <__bss_end__@@Base+0x146520> │ │ │ │ + blge 1c3c08 <__bss_end__@@Base+0x146518> │ │ │ │ strmi r9, [r1], -r2, lsl #2 │ │ │ │ - blls 183c00 <__bss_end__@@Base+0x106518> │ │ │ │ + blls 183c00 <__bss_end__@@Base+0x106510> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ ldmdami pc, {ip, pc} @ │ │ │ │ @ instruction: 0xf7e84478 │ │ │ │ stmdacs r2, {r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d026 │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdbls r6, {r1, r2, r3, r4, ip, lr, pc} │ │ │ │ andsle r1, r6, fp, asr #24 │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ stc2l 0, cr15, [ip, #-36]! @ 0xffffffdc │ │ │ │ - blmi 671888 <__bss_end__@@Base+0x5f41a0> │ │ │ │ + blmi 671888 <__bss_end__@@Base+0x5f4198> │ │ │ │ @ instruction: 0xf8c258a2 │ │ │ │ stmiapl r3!, {r2, r3, r6, r8}^ │ │ │ │ - bmi 5f9094 <__bss_end__@@Base+0x57b9ac> │ │ │ │ + bmi 5f9094 <__bss_end__@@Base+0x57b9a4> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r8, lr, lsl #2 │ │ │ │ - blmi 40e48c <__bss_end__@@Base+0x390da4> │ │ │ │ + blmi 40e48c <__bss_end__@@Base+0x390d9c> │ │ │ │ @ instruction: 0xf8d358e3 │ │ │ │ ldmdblt fp, {r2, r3, r6, r8, ip, sp} │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ea6818 │ │ │ │ stmiapl r3!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7e66818 │ │ │ │ stmia r4!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -23943,24 +23943,24 @@ │ │ │ │ andeq r8, r2, r6, lsr pc │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r4, r2, lsl #7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi 25a558 <__bss_end__@@Base+0x1dce70> │ │ │ │ + blhi 25a558 <__bss_end__@@Base+0x1dce68> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stceq 8, cr15, [r8], {204} @ 0xcc │ │ │ │ stclvc 5, cr15, [sp, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8dfaf0c │ │ │ │ @ instruction: 0xf8df3a5c │ │ │ │ @ instruction: 0x46042a5c │ │ │ │ sxtab16mi r4, r9, fp, ror #8 │ │ │ │ ldrbtmi r6, [sl], #-1595 @ 0xfffff9c5 │ │ │ │ - bcc 145d444 <__bss_end__@@Base+0x13dfd5c> │ │ │ │ + bcc 145d444 <__bss_end__@@Base+0x13dfd54> │ │ │ │ @ instruction: 0xf8df6438 │ │ │ │ ldmpl r3, {r4, r6, r9, fp}^ │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, sl, lr} │ │ │ │ rscscc pc, ip, #13041664 @ 0xc70000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stcl 7, cr15, [lr], #-924 @ 0xfffffc64 │ │ │ │ stmdacs r0, {r3, r4, r5, r6, r7, r9, sl, sp, lr} │ │ │ │ @@ -23997,35 +23997,35 @@ │ │ │ │ andeq lr, r2, #177152 @ 0x2b400 │ │ │ │ suble pc, ip, r7, asr #17 │ │ │ │ mulle r6, r0, r2 │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ addsmi r4, r0, #104, 12 @ 0x6800000 │ │ │ │ svceq 0x00fcf8cd │ │ │ │ vsra.u64 , q12, #63 │ │ │ │ - bl feb5f5a8 <__bss_end__@@Base+0xfeae1ec0> │ │ │ │ + bl feb5f5a8 <__bss_end__@@Base+0xfeae1eb8> │ │ │ │ tstlt r9, r1, lsl #26 │ │ │ │ - bl 36d594 <__bss_end__@@Base+0x2efeac> │ │ │ │ + bl 36d594 <__bss_end__@@Base+0x2efea4> │ │ │ │ andsvs r0, r0, r1, lsl #4 │ │ │ │ @ instruction: 0x2014f8da │ │ │ │ cmnvs r9, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xf0124668 │ │ │ │ ldcvs 2, cr0, [r9, #-16]! │ │ │ │ @ instruction: 0xf8dabf1e │ │ │ │ cmpmi sl, #164, 2 @ 0x29 │ │ │ │ andcc r0, r7, #146 @ 0x92 │ │ │ │ - bl feb6f1ec <__bss_end__@@Base+0xfeaf1b04> │ │ │ │ + bl feb6f1ec <__bss_end__@@Base+0xfeaf1afc> │ │ │ │ addmi r0, r8, #1073741824 @ 0x40000000 │ │ │ │ @ instruction: 0xf5add006 │ │ │ │ strbtmi r5, [r8], -r0, lsl #27 │ │ │ │ @ instruction: 0xf8cd4288 │ │ │ │ ldrshle r0, [r8, #252]! @ 0xfc │ │ │ │ mvnsvc pc, r0, asr #12 │ │ │ │ - bl feb6f208 <__bss_end__@@Base+0xfeaf1b20> │ │ │ │ + bl feb6f208 <__bss_end__@@Base+0xfeaf1b18> │ │ │ │ tstlt r9, r1, lsl #26 │ │ │ │ - bl 36d5dc <__bss_end__@@Base+0x2efef4> │ │ │ │ + bl 36d5dc <__bss_end__@@Base+0x2efeec> │ │ │ │ andsvs r0, r0, r1, lsl #4 │ │ │ │ @ instruction: 0x2c00aa0c │ │ │ │ vrshr.s64 d22, d26, #64 │ │ │ │ mrcvs 1, 5, r8, cr10, cr8, {6} │ │ │ │ vhsub.u8 d20, d16, d18 │ │ │ │ ldclvs 1, cr8, [sl, #448]! @ 0x1c0 │ │ │ │ stcle 2, cr4, [r2], {162} @ 0xa2 │ │ │ │ @@ -24045,15 +24045,15 @@ │ │ │ │ ldrbtmi r3, [sl], #-2300 @ 0xfffff704 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ rscscc pc, ip, #14090240 @ 0xd70000 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0410300 │ │ │ │ @ instruction: 0xf50782d1 │ │ │ │ ldrtmi r7, [sp], r1, asr #14 │ │ │ │ - blhi 25a530 <__bss_end__@@Base+0x1dce48> │ │ │ │ + blhi 25a530 <__bss_end__@@Base+0x1dce40> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldmdavs r5, {r1, r3, r4, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ strbeq pc, [lr], #-277 @ 0xfffffeeb @ │ │ │ │ ldrbhi pc, [r9], #256 @ 0x100 @ │ │ │ │ addsmi r6, r4, #2976 @ 0xba0 │ │ │ │ mvnhi pc, r0, lsl #5 │ │ │ │ addsmi r6, r4, #16000 @ 0x3e80 │ │ │ │ @@ -24086,41 +24086,41 @@ │ │ │ │ strbmi fp, [r1], r4, lsl #30 │ │ │ │ ldreq pc, [ip, #263]! @ 0x107 │ │ │ │ rschi pc, r6, #64 @ 0x40 │ │ │ │ tstpeq r4, r2, lsl r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf04fbf08 │ │ │ │ @ instruction: 0xf04033ff │ │ │ │ cdpvs 3, 7, cr8, cr10, cr4, {3} │ │ │ │ - blvs feeb9320 <__bss_end__@@Base+0xfee3bc38> │ │ │ │ + blvs feeb9320 <__bss_end__@@Base+0xfee3bc30> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmvs r2, {r1, r3, r4, r5, r8, r9, pc}^ │ │ │ │ @ instruction: 0x6c0be9da │ │ │ │ svceq 0x0000f1bb │ │ │ │ strbthi pc, [r8], #-0 @ │ │ │ │ movwls lr, #43469 @ 0xa9cd │ │ │ │ - bvs f04720 <__bss_end__@@Base+0xe87038> │ │ │ │ + bvs f04720 <__bss_end__@@Base+0xe87030> │ │ │ │ movwgt lr, #31181 @ 0x79cd │ │ │ │ strne lr, [r5], -sp, asr #19 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r7, r9, fp, sp, lr}^ │ │ │ │ - blvs 1efff18 <__bss_end__@@Base+0x1e82830> │ │ │ │ - blvs fff03f18 <__bss_end__@@Base+0xffe86830> │ │ │ │ - bvs 1f03f18 <__bss_end__@@Base+0x1e86830> │ │ │ │ + blvs 1efff18 <__bss_end__@@Base+0x1e82828> │ │ │ │ + blvs fff03f18 <__bss_end__@@Base+0xffe86828> │ │ │ │ + bvs 1f03f18 <__bss_end__@@Base+0x1e86828> │ │ │ │ ldrdne pc, [ip], -fp │ │ │ │ ldcvs 1, cr9, [r9], #-0 │ │ │ │ ldc2l 0, cr15, [r8, #20]! │ │ │ │ stmdacc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blvs fee7ac10 <__bss_end__@@Base+0xfedfd528> │ │ │ │ + blvs fee7ac10 <__bss_end__@@Base+0xfedfd520> │ │ │ │ andls pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf8d9460b │ │ │ │ andvs r2, sl, r0 │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ andlt pc, r0, r9, asr #17 │ │ │ │ bcs 3a628 │ │ │ │ svcge 0x0059f43f │ │ │ │ - blcc 79494 <__bss_start@@Base+0xa3c> │ │ │ │ + blcc 79494 <__bss_start@@Base+0xa34> │ │ │ │ blcs 37498 │ │ │ │ eorhi pc, r5, #268435468 @ 0x1000000c │ │ │ │ svcge 0x0051f47f │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r7, sl, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8dfb128 │ │ │ │ cdpvs 7, 3, cr3, cr10, cr8, {6} │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -24195,31 +24195,31 @@ │ │ │ │ vmla.f32 s13, s10, s7 │ │ │ │ vmla.f32 s14, s11, s10 │ │ │ │ @ instruction: 0xeef77a83 │ │ │ │ vldr s10, [r5] │ │ │ │ vldr s11, [r5, #56] @ 0x38 │ │ │ │ vmov.f32 s8, #77 @ 0x3e680000 0.2265625 │ │ │ │ sbcsvs r6, r3, r5, ror #20 │ │ │ │ - bvs fe15ae6c <__bss_end__@@Base+0xfe0dd784> │ │ │ │ - blx 45b05c <__bss_end__@@Base+0x3dd974> │ │ │ │ - bvc fe19ae78 <__bss_end__@@Base+0xfe11d790> │ │ │ │ - bvc 95ad7c <__bss_end__@@Base+0x8dd694> │ │ │ │ + bvs fe15ae6c <__bss_end__@@Base+0xfe0dd77c> │ │ │ │ + blx 45b05c <__bss_end__@@Base+0x3dd96c> │ │ │ │ + bvc fe19ae78 <__bss_end__@@Base+0xfe11d788> │ │ │ │ + bvc 95ad7c <__bss_end__@@Base+0x8dd68c> │ │ │ │ mcr 15, 4, fp, cr5, cr15, {0} │ │ │ │ vmul.f32 s11, s13, s12 │ │ │ │ vmul.f32 s12, s15, s10 │ │ │ │ vmul.f32 s15, s14, s10 │ │ │ │ vstr s15, [r2, #532] @ 0x214 │ │ │ │ vstr s12, [r2] │ │ │ │ vstr s15, [r2, #4] │ │ │ │ @ instruction: 0xf0007a02 │ │ │ │ @ instruction: 0xf105bcdd │ │ │ │ addsmi r0, r6, #82837504 @ 0x4f00000 │ │ │ │ mcrge 7, 4, pc, cr11, cr15, {3} @ │ │ │ │ - bl ba0b4 <__bss_end__@@Base+0x3c9cc> │ │ │ │ - bl 1a165c <__bss_end__@@Base+0x123f74> │ │ │ │ + bl ba0b4 <__bss_end__@@Base+0x3c9c4> │ │ │ │ + bl 1a165c <__bss_end__@@Base+0x123f6c> │ │ │ │ @ instruction: 0xf10802a6 │ │ │ │ andcc r0, r1, #131072 @ 0x20000 │ │ │ │ strbmi r6, [r6, #-1211] @ 0xfffffb45 │ │ │ │ ldrmi fp, [r0], r8, lsr #31 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf8df81c1 │ │ │ │ strbmi r2, [r1], -r8, asr #12 │ │ │ │ @@ -24280,60 +24280,60 @@ │ │ │ │ stmdaeq r2, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r3, [r8, #513] @ 0x201 │ │ │ │ @ instruction: 0x4690bfd8 │ │ │ │ blcs 3a1c4 │ │ │ │ strhi pc, [pc], #64 @ 1f5dc │ │ │ │ ldrbne pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - b 1ddd584 <__bss_end__@@Base+0x1d5fe9c> │ │ │ │ + b 1ddd584 <__bss_end__@@Base+0x1d5fe94> │ │ │ │ @ instruction: 0x46816dfb │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ cdpvs 7, 11, cr8, cr11, cr13, {5} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ @ instruction: 0xf8c78013 │ │ │ │ mrcvs 0, 5, r9, cr11, cr8, {2} │ │ │ │ - bl fea3ace8 <__bss_end__@@Base+0xfe9bd600> │ │ │ │ + bl fea3ace8 <__bss_end__@@Base+0xfe9bd5f8> │ │ │ │ stmiane r8, {r0, r1, r9}^ │ │ │ │ @ instruction: 0xf7e72100 │ │ │ │ movwcs lr, #7026 @ 0x1b72 │ │ │ │ rsbhi pc, r8, r7, asr #17 │ │ │ │ @ instruction: 0xe6b662fb │ │ │ │ strbeq pc, [pc], -r5, lsl #2 @ │ │ │ │ @ instruction: 0xf77f4296 │ │ │ │ - bvs ffe8ae88 <__bss_end__@@Base+0xffe0d7a0> │ │ │ │ + bvs ffe8ae88 <__bss_end__@@Base+0xffe0d798> │ │ │ │ stmdaeq r2!, {r1, r8, r9, fp, sp, lr, pc}^ │ │ │ │ adceq lr, r6, #6144 @ 0x1800 │ │ │ │ stmdaeq r2, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrtvs r3, [fp], #513 @ 0x201 │ │ │ │ svclt 0x00a84546 │ │ │ │ stmdbcs r0, {r4, r7, r9, sl, lr} │ │ │ │ strbthi pc, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ ldrne pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - b 115d5e8 <__bss_end__@@Base+0x10dff00> │ │ │ │ + b 115d5e8 <__bss_end__@@Base+0x10dfef8> │ │ │ │ @ instruction: 0x46816dfb │ │ │ │ vldmiavs fp!, {d2-d1} │ │ │ │ strhi pc, [r9, r0, asr #6] │ │ │ │ bcs 3b144 │ │ │ │ andshi pc, sp, r1, asr #32 │ │ │ │ subsls pc, r8, r7, asr #17 │ │ │ │ stcllt 0, cr15, [r6], #-0 │ │ │ │ @ instruction: 0xf01764bb │ │ │ │ strmi pc, [r5], -r5, lsr #22 │ │ │ │ @ instruction: 0x0198f8da │ │ │ │ - b 143a964 <__bss_end__@@Base+0x13bd27c> │ │ │ │ + b 143a964 <__bss_end__@@Base+0x13bd274> │ │ │ │ @ instruction: 0xf0000405 │ │ │ │ stmdacs r0, {r2, r5, r6, r8, r9, sl, pc} │ │ │ │ ldrhi pc, [r2, r0] │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ andcs r8, r0, #212, 14 @ 0x3500000 │ │ │ │ ldrbtvs r4, [fp], #-1577 @ 0xfffff9d7 │ │ │ │ - blx e5d688 <__bss_end__@@Base+0xddffa0> │ │ │ │ + blx e5d688 <__bss_end__@@Base+0xddff98> │ │ │ │ ldrtvs r6, [r8], #3195 @ 0xc7b │ │ │ │ - bcc 79844 <__bss_start@@Base+0xdec> │ │ │ │ + bcc 79844 <__bss_start@@Base+0xde4> │ │ │ │ bcs 37848 │ │ │ │ addhi pc, ip, r1, asr #5 │ │ │ │ ldrbhi pc, [r6], #-0 @ │ │ │ │ @ instruction: 0xf50a6cba │ │ │ │ ldrbtvs r7, [fp], #-452 @ 0xfffffe3c │ │ │ │ @ instruction: 0xf7fd4610 │ │ │ │ @ instruction: 0x6c3af969 │ │ │ │ @@ -24373,25 +24373,25 @@ │ │ │ │ addmi r2, lr, #0 │ │ │ │ andsvs r6, r6, r0, asr r0 │ │ │ │ vceq.i8 q3, q8, q0 │ │ │ │ cdpne 3, 7, cr8, cr2, cr8, {1} │ │ │ │ andcc r2, r4, r0, lsl #2 │ │ │ │ addseq r6, r2, fp, ror r4 │ │ │ │ strbvc pc, [sl], sl, lsl #10 @ │ │ │ │ - b ff2dd6f8 <__bss_end__@@Base+0xff260010> │ │ │ │ + b ff2dd6f8 <__bss_end__@@Base+0xff260008> │ │ │ │ @ instruction: 0xf04f68ea │ │ │ │ andsvs r5, r1, lr, ror r1 │ │ │ │ stmdavs sl!, {r8, sp} │ │ │ │ addseq r6, r2, r8, ror #17 │ │ │ │ - b ff05d70c <__bss_end__@@Base+0xfefe0024> │ │ │ │ + b ff05d70c <__bss_end__@@Base+0xfefe001c> │ │ │ │ @ instruction: 0xf1076c7b │ │ │ │ @ instruction: 0xf50a0084 │ │ │ │ @ instruction: 0xf85171c2 │ │ │ │ stmiavs sl!, {r2, r8, r9, sl, fp, lr}^ │ │ │ │ - bl b01bc <__bss_end__@@Base+0x32ad4> │ │ │ │ + bl b01bc <__bss_end__@@Base+0x32acc> │ │ │ │ @ instruction: 0xf8500284 │ │ │ │ andsvs r4, r4, r4, lsl #22 │ │ │ │ stmdavs sl!, {r0, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf8da4668 │ │ │ │ @ instruction: 0x46936198 │ │ │ │ eorsle pc, r0, r7, asr #17 │ │ │ │ ldcvs 0, cr0, [sl, #-592]! @ 0xfffffdb0 │ │ │ │ @@ -24400,15 +24400,15 @@ │ │ │ │ mulle r6, r0, r2 │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ addsmi r4, r0, #104, 12 @ 0x6800000 │ │ │ │ svceq 0x00fcf8cd │ │ │ │ @ instruction: 0xf640d1f8 │ │ │ │ strdmi r7, [sl], -r8 │ │ │ │ vstreq d14, [r2, #-692] @ 0xfffffd4c │ │ │ │ - bcc 14bc10 <__bss_end__@@Base+0xce528> │ │ │ │ + bcc 14bc10 <__bss_end__@@Base+0xce520> │ │ │ │ andsvs r4, r0, sl, ror #8 │ │ │ │ ldrbtvs sl, [sl], #-2572 @ 0xfffff5f4 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmib r6, {r1, r3, r4, r6, sl, pc}^ │ │ │ │ @ instruction: 0xf1bb8204 │ │ │ │ mvnsvs r0, #0, 30 │ │ │ │ mvnshi pc, #64, 6 │ │ │ │ @@ -24420,29 +24420,29 @@ │ │ │ │ strbmi r8, [r3, #1005] @ 0x3ed │ │ │ │ strthi pc, [r4], -r0 │ │ │ │ mvnshi pc, #128, 4 │ │ │ │ @ instruction: 0xf1bb68ea │ │ │ │ ldc 15, cr0, [pc] @ 1f80c │ │ │ │ vstr s12, [r2, #768] @ 0x300 │ │ │ │ vpmax.u8 d22, d0, d0 │ │ │ │ - blvs ffe815d4 <__bss_end__@@Base+0xffe03eec> │ │ │ │ + blvs ffe815d4 <__bss_end__@@Base+0xffe03ee4> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ uxtab16mi r6, fp, sl, ROR #24 │ │ │ │ ldrsbthi pc, [ip], -r7 @ │ │ │ │ @ instruction: 0x0c04eb02 │ │ │ │ ldrmi r0, [r4], -r8, lsl #1 │ │ │ │ ldrbtvs r4, [fp], #-1649 @ 0xfffff98f │ │ │ │ strtmi r4, [r2], -r9, lsl #13 │ │ │ │ @ instruction: 0xecf269f3 │ │ │ │ strbmi r6, [fp], #-2561 @ 0xfffff5ff │ │ │ │ ldrmi r4, [r4, #1153] @ 0x481 │ │ │ │ bvc 5ae90 │ │ │ │ strmi r6, [fp], #-2283 @ 0xfffff715 │ │ │ │ bvc 5af98 │ │ │ │ - bvc fe21b168 <__bss_end__@@Base+0xfe19da80> │ │ │ │ + bvc fe21b168 <__bss_end__@@Base+0xfe19da78> │ │ │ │ bvc 5af60 │ │ │ │ @ instruction: 0xf10ed1ee │ │ │ │ ldrbmi r0, [r0, #3585]! @ 0xe01 │ │ │ │ strbhi pc, [ip], -r0 @ │ │ │ │ smlattcc r4, fp, r8, r6 │ │ │ │ stc 4, cr4, [r3, #44] @ 0x2c │ │ │ │ strb r6, [r1, r0, lsl #20]! │ │ │ │ @@ -24461,24 +24461,24 @@ │ │ │ │ @ instruction: 0xf10a9504 │ │ │ │ @ instruction: 0xf1b90158 │ │ │ │ @ instruction: 0xf0000f04 │ │ │ │ veor q4, q8, q0 │ │ │ │ stccs 2, cr8, [r0, #-512] @ 0xfffffe00 │ │ │ │ subshi pc, r4, #64, 6 │ │ │ │ eorslt pc, r0, r7, asr #17 │ │ │ │ - blvs 1fb10e4 <__bss_end__@@Base+0x1f339fc> │ │ │ │ + blvs 1fb10e4 <__bss_end__@@Base+0x1f339f4> │ │ │ │ stmeq r5, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ ldrdlt pc, [r8], #-135 @ 0xffffff79 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ - bvs fe45af48 <__bss_end__@@Base+0xfe3dd860> │ │ │ │ + bvs fe45af48 <__bss_end__@@Base+0xfe3dd858> │ │ │ │ cdpeq 1, 0, cr15, cr3, cr9, {0} │ │ │ │ @ instruction: 0xf1b9647b │ │ │ │ stc 15, cr0, [r6] │ │ │ │ vldrle s12, [r7, #-4] │ │ │ │ - bvc fe31b05c <__bss_end__@@Base+0xfe29d974> │ │ │ │ + bvc fe31b05c <__bss_end__@@Base+0xfe29d96c> │ │ │ │ streq lr, [ip], #2639 @ 0xa4f │ │ │ │ @ instruction: 0xf8db2303 │ │ │ │ strtmi r0, [r0], #-28 @ 0xffffffe4 │ │ │ │ ldc 4, cr4, [r0, #272] @ 0x110 │ │ │ │ @ instruction: 0xf0037a00 │ │ │ │ movwcc r0, #4099 @ 0x1003 │ │ │ │ addeq lr, r0, r1, lsl #22 │ │ │ │ @@ -24508,60 +24508,60 @@ │ │ │ │ ldmib sl, {r4, r5, r7, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1bb260b │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ stmib sp, {r1, r2, r4, r6, r8, sl, pc}^ │ │ │ │ strls r9, [r9, #-778] @ 0xfffffcf6 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r9, fp, sp, lr}^ │ │ │ │ stmib sp, {r0, r1, r2, r8, r9, sp, lr}^ │ │ │ │ - bvs feee418c <__bss_end__@@Base+0xfee66aa4> │ │ │ │ + bvs feee418c <__bss_end__@@Base+0xfee66a9c> │ │ │ │ movwhi lr, #14797 @ 0x39cd │ │ │ │ movwls r6, #11131 @ 0x2b7b │ │ │ │ movwls r6, #7163 @ 0x1bfb │ │ │ │ @ instruction: 0xf8db6a7b │ │ │ │ - blvs feea39bc <__bss_end__@@Base+0xfee262d4> │ │ │ │ + blvs feea39bc <__bss_end__@@Base+0xfee262cc> │ │ │ │ ldcvs 1, cr9, [r9], #-0 │ │ │ │ - blx fefdb9a8 <__bss_end__@@Base+0xfef5e2c0> │ │ │ │ + blx fefdb9a8 <__bss_end__@@Base+0xfef5e2b8> │ │ │ │ vsubvs.f64 d4, d10, d21 │ │ │ │ andls pc, r3, r2, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8dae4c8 │ │ │ │ stmdbcs r0, {r2, r5, r7, r8, ip} │ │ │ │ adchi pc, r9, r0, asr #6 │ │ │ │ stmdami ip!, {r1, r3, r4, r5, r7, sl, fp, sp, lr}^ │ │ │ │ - blls 9a0d0 <__bss_end__@@Base+0x1c9e8> │ │ │ │ + blls 9a0d0 <__bss_end__@@Base+0x1c9e0> │ │ │ │ bleq 5baf4 │ │ │ │ ldrbtmi r6, [r8], #-2385 @ 0xfffff6af │ │ │ │ @ instruction: 0x4615603d │ │ │ │ @ instruction: 0x460e61f8 │ │ │ │ ldc 0, cr0, [pc, #608] @ 1fc28 │ │ │ │ teqvs r8, #331776 @ 0x51000 │ │ │ │ ldrbvs r6, [r8, #-2744]! @ 0xfffff548 │ │ │ │ stmdacc r3, {r0, r1, r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ subge pc, r4, r7, asr #17 │ │ │ │ adcsmi r6, r1, #31488 @ 0x7b00 │ │ │ │ @ instruction: 0x8010f8d5 │ │ │ │ ldrdmi pc, [r0, r3]! │ │ │ │ - bl 13afd4 <__bss_end__@@Base+0xbd8ec> │ │ │ │ + bl 13afd4 <__bss_end__@@Base+0xbd8e4> │ │ │ │ andle r1, r5, fp, lsl #8 │ │ │ │ ldrshteq r6, [r1], sl │ │ │ │ @ instruction: 0xf7e76d78 │ │ │ │ strmi lr, [r3], -r2, lsl #28 │ │ │ │ svceq 0x0004f1b8 │ │ │ │ vhadd.u8 , q0, │ │ │ │ mcrcs 0, 0, r8, cr0, cr3, {5} │ │ │ │ - b 1416ef4 <__bss_end__@@Base+0x139980c> │ │ │ │ + b 1416ef4 <__bss_end__@@Base+0x1399804> │ │ │ │ @ instruction: 0xf8c70986 │ │ │ │ ssatmi fp, #7, r8 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ - beq 11be38 <__bss_end__@@Base+0x9e750> │ │ │ │ - bleq 29a62c <__bss_end__@@Base+0x21cf44> │ │ │ │ + beq 11be38 <__bss_end__@@Base+0x9e748> │ │ │ │ + bleq 29a62c <__bss_end__@@Base+0x21cf3c> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - bhi 9acb0 <__bss_end__@@Base+0x1d5c8> │ │ │ │ + bhi 9acb0 <__bss_end__@@Base+0x1d5c0> │ │ │ │ ldcl 13, cr13, [pc, #88] @ 1fa80 │ │ │ │ - b 13fe310 <__bss_end__@@Base+0x1380c28> │ │ │ │ + b 13fe310 <__bss_end__@@Base+0x1380c20> │ │ │ │ andcs r0, r3, #140 @ 0x8c │ │ │ │ strmi r6, [r1], #-2537 @ 0xfffff617 │ │ │ │ ldc 4, cr4, [r1, #288] @ 0x120 │ │ │ │ @ instruction: 0xf0027a00 │ │ │ │ andcc r0, r1, #-1073741824 @ 0xc0000000 │ │ │ │ orreq lr, r1, r4, lsl #22 │ │ │ │ ldcl 5, cr4, [r1, #584] @ 0x248 │ │ │ │ @@ -24575,46 +24575,46 @@ │ │ │ │ vadd.f32 s15, s14, s0 │ │ │ │ vstr s15, [r3, #-540] @ 0xfffffde4 │ │ │ │ @ instruction: 0xf10e7a01 │ │ │ │ @ instruction: 0xf10c0e04 │ │ │ │ ldrbmi r0, [r3, #3073]! @ 0xc01 │ │ │ │ @ instruction: 0xf8d7d1d0 │ │ │ │ ldclvs 0, cr11, [fp], #-96 @ 0xffffffa0 │ │ │ │ - bleq 9beb0 <__bss_end__@@Base+0x1e7c8> │ │ │ │ + bleq 9beb0 <__bss_end__@@Base+0x1e7c0> │ │ │ │ ldrdne pc, [r4, r3]! │ │ │ │ ldcle 5, cr4, [r1, #-356]! @ 0xfffffe9c │ │ │ │ @ instruction: 0x46316d7b │ │ │ │ stmdbvs lr!, {r1, r3, r4, r5, r8, r9, fp, sp, lr}^ │ │ │ │ ldrbvs r4, [fp, #-1043]! @ 0xfffffbed │ │ │ │ mcrcs 7, 0, lr, cr0, cr14, {4} │ │ │ │ - b 140f9b0 <__bss_end__@@Base+0x13922c8> │ │ │ │ + b 140f9b0 <__bss_end__@@Base+0x13922c0> │ │ │ │ @ instruction: 0xf04f0e86 │ │ │ │ stclle 12, cr0, [sl] │ │ │ │ - bvc 65b228 <__bss_end__@@Base+0x5ddb40> │ │ │ │ + bvc 65b228 <__bss_end__@@Base+0x5ddb38> │ │ │ │ addeq lr, ip, pc, asr #20 │ │ │ │ stc 2, cr2, [r3], #12 │ │ │ │ stmibvs r9!, {r0, r9, fp, pc}^ │ │ │ │ ldrbtmi r4, [r0], #-1025 @ 0xfffffbff │ │ │ │ bvc 5b104 │ │ │ │ tstpeq r3, r2 @ p-variant is OBSOLETE │ │ │ │ - bl 12c2cc <__bss_end__@@Base+0xaebe4> │ │ │ │ - bcs 1e00d0 <__bss_end__@@Base+0x1629e8> │ │ │ │ + bl 12c2cc <__bss_end__@@Base+0xaebdc> │ │ │ │ + bcs 1e00d0 <__bss_end__@@Base+0x1629e0> │ │ │ │ bvs 5b214 │ │ │ │ - bvc fe21b3ec <__bss_end__@@Base+0xfe19dd04> │ │ │ │ - bvc 9afe4 <__bss_end__@@Base+0x1d8fc> │ │ │ │ + bvc fe21b3ec <__bss_end__@@Base+0xfe19dcfc> │ │ │ │ + bvc 9afe4 <__bss_end__@@Base+0x1d8f4> │ │ │ │ @ instruction: 0xf10cd1ed │ │ │ │ strbmi r0, [r6, #-3073]! @ 0xfffff3ff │ │ │ │ ldclvs 1, cr13, [fp], #-904 @ 0xfffffc78 │ │ │ │ - bleq 9bf14 <__bss_end__@@Base+0x1e82c> │ │ │ │ + bleq 9bf14 <__bss_end__@@Base+0x1e824> │ │ │ │ ldrdne pc, [r4, r3]! │ │ │ │ stclle 5, cr4, [sp], {89} @ 0x59 │ │ │ │ stmdacc r3, {r0, r1, r2, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - blls 9a254 <__bss_end__@@Base+0x1cb6c> │ │ │ │ + blls 9a254 <__bss_end__@@Base+0x1cb64> │ │ │ │ @ instruction: 0xf8d7683d │ │ │ │ - blx 107c12 <__bss_end__@@Base+0x8a52a> │ │ │ │ + blx 107c12 <__bss_end__@@Base+0x8a522> │ │ │ │ @ instruction: 0xf8daf101 │ │ │ │ @ instruction: 0xf7ff31a8 │ │ │ │ svclt 0x0000bbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r0, [r4], -ip │ │ │ │ strdeq r0, [r4], -r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -24636,41 +24636,41 @@ │ │ │ │ andeq r5, r2, r2, ror #9 │ │ │ │ @ instruction: 0x000252b8 │ │ │ │ andeq r8, r2, sl, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcle 14, cr2, [r8] │ │ │ │ vstmiaeq r6, {s28-s106} │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ - bvc 19b0f4 <__bss_end__@@Base+0x11da0c> │ │ │ │ + bvc 19b0f4 <__bss_end__@@Base+0x11da04> │ │ │ │ addeq lr, lr, pc, asr #20 │ │ │ │ stc 2, cr2, [r3], #12 │ │ │ │ stmibvs r9!, {r0, r9, fp, pc}^ │ │ │ │ strbtmi r4, [r0], #-1025 @ 0xfffffbff │ │ │ │ bvc 5b1d0 │ │ │ │ tstpeq r3, r2 @ p-variant is OBSOLETE │ │ │ │ - bl 12c398 <__bss_end__@@Base+0xaecb0> │ │ │ │ - bcs 1e019c <__bss_end__@@Base+0x162ab4> │ │ │ │ + bl 12c398 <__bss_end__@@Base+0xaeca8> │ │ │ │ + bcs 1e019c <__bss_end__@@Base+0x162aac> │ │ │ │ bvs 5b2e0 │ │ │ │ - bvc fe21b4b8 <__bss_end__@@Base+0xfe19ddd0> │ │ │ │ - bvc 9b0b0 <__bss_end__@@Base+0x1d9c8> │ │ │ │ + bvc fe21b4b8 <__bss_end__@@Base+0xfe19ddc8> │ │ │ │ + bvc 9b0b0 <__bss_end__@@Base+0x1d9c0> │ │ │ │ @ instruction: 0xf10ed1ed │ │ │ │ ldrbmi r0, [r6, #-3585]! @ 0xfffff1ff │ │ │ │ strb sp, [r6, -r2, ror #3]! │ │ │ │ @ instruction: 0x0198f8da │ │ │ │ @ instruction: 0xf7ff647b │ │ │ │ @ instruction: 0xf8dabb67 │ │ │ │ ldrbtvs r0, [fp], #-412 @ 0xfffffe64 │ │ │ │ - bllt 18ddbc0 <__bss_end__@@Base+0x18604d8> │ │ │ │ + bllt 18ddbc0 <__bss_end__@@Base+0x18604d0> │ │ │ │ movwls lr, #43469 @ 0xa9cd │ │ │ │ - bvs f04ff0 <__bss_end__@@Base+0xe87908> │ │ │ │ + bvs f04ff0 <__bss_end__@@Base+0xe87900> │ │ │ │ movwgt lr, #31181 @ 0x79cd │ │ │ │ strne lr, [r5], -sp, asr #19 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r7, r9, fp, sp, lr}^ │ │ │ │ - blvs 1f007e8 <__bss_end__@@Base+0x1e83100> │ │ │ │ - blvs fff047e8 <__bss_end__@@Base+0xffe87100> │ │ │ │ + blvs 1f007e8 <__bss_end__@@Base+0x1e830f8> │ │ │ │ + blvs fff047e8 <__bss_end__@@Base+0xffe870f8> │ │ │ │ movwlt lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0x6c396a7b │ │ │ │ @ instruction: 0xf992f005 │ │ │ │ vsubvs.f64 d4, d26, d19 │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r7, r8, r9, fp, sp, lr}^ │ │ │ │ andvs r6, sl, sl, lsl r8 │ │ │ │ @ instruction: 0xf7ff6019 │ │ │ │ @@ -24680,69 +24680,69 @@ │ │ │ │ ldmdapl r8, {r1, r2, r3, r4, r6, r7, sl, fp, lr}^ │ │ │ │ ldmibmi lr, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r6, r1, r4 │ │ │ │ ldmibmi sp, {r2, r3, r4, r6, fp, ip, lr}^ │ │ │ │ eorvs r4, r5, r9, ror r4 │ │ │ │ stc 7, cr15, [r8], {231} @ 0xe7 │ │ │ │ ldcvs 13, cr6, [fp], #752 @ 0x2f0 │ │ │ │ - bllt 7ddc24 <__bss_end__@@Base+0x76053c> │ │ │ │ + bllt 7ddc24 <__bss_end__@@Base+0x760534> │ │ │ │ @ instruction: 0x6e3c4bd5 │ │ │ │ stmiapl r2!, {r3, r4, r6, r7, r8, fp, lr}^ │ │ │ │ - blmi ff570e18 <__bss_end__@@Base+0xff4f3730> │ │ │ │ + blmi ff570e18 <__bss_end__@@Base+0xff4f3728> │ │ │ │ vqadd.s8 d22, d0, d1 │ │ │ │ ldmibmi r6, {r1, r2, r6, r9, lr}^ │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7e7601a │ │ │ │ @ instruction: 0xf7ffec76 │ │ │ │ vstrcs s22, [r0, #-864] @ 0xfffffca0 │ │ │ │ addhi pc, r6, r0, asr #6 │ │ │ │ ldrsbtgt pc, [r4], -r7 @ │ │ │ │ @ instruction: 0x0e85ea4f │ │ │ │ @ instruction: 0xf04f6cbe │ │ │ │ @ instruction: 0xf04f0800 │ │ │ │ @ instruction: 0xeddf0900 │ │ │ │ - b 13fe77c <__bss_end__@@Base+0x1381094> │ │ │ │ + b 13fe77c <__bss_end__@@Base+0x138108c> │ │ │ │ andcs r0, r3, #136, 8 @ 0x88000000 │ │ │ │ - blls 15dda0 <__bss_end__@@Base+0xe06b8> │ │ │ │ + blls 15dda0 <__bss_end__@@Base+0xe06b0> │ │ │ │ strtmi r6, [r0], #-2544 @ 0xfffff610 │ │ │ │ ldc 4, cr4, [r0, #464] @ 0x1d0 │ │ │ │ @ instruction: 0xf0027a00 │ │ │ │ andcc r0, r1, #3 │ │ │ │ addeq lr, r0, r1, lsl #22 │ │ │ │ vldr s5, [r0, #28] │ │ │ │ vmla.f32 s13, s12, s0 │ │ │ │ vstr s15, [ip, #-540] @ 0xfffffde4 │ │ │ │ mvnle r7, r1, lsl #20 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ mvnle r4, r5, asr #10 │ │ │ │ @ instruction: 0xf10a6cba │ │ │ │ ldmib r2, {r3, r5, r6, r9, sl}^ │ │ │ │ - blvs 1ec20b8 <__bss_end__@@Base+0x1e449d0> │ │ │ │ - bl b11e0 <__bss_end__@@Base+0x33af8> │ │ │ │ + blvs 1ec20b8 <__bss_end__@@Base+0x1e449c8> │ │ │ │ + bl b11e0 <__bss_end__@@Base+0x33af0> │ │ │ │ @ instruction: 0xf0000083 │ │ │ │ - bmi fee80530 <__bss_end__@@Base+0xfee02e48> │ │ │ │ + bmi fee80530 <__bss_end__@@Base+0xfee02e40> │ │ │ │ streq lr, [r9, #2639] @ 0xa4f │ │ │ │ ldrbtvs r4, [fp], #-1577 @ 0xfffff9d7 │ │ │ │ @ instruction: 0xf7e7447a │ │ │ │ ldclvs 12, cr14, [fp], #-624 @ 0xfffffd90 │ │ │ │ svceq 0x0004f1b8 │ │ │ │ mvnhi pc, r0 │ │ │ │ ldrthi pc, [r6], #-768 @ 0xfffffd00 @ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ andhi pc, r9, #64, 6 │ │ │ │ eorslt pc, r0, r7, asr #17 │ │ │ │ @ instruction: 0xf8d746b6 │ │ │ │ ldmdbne r4!, {r3, r6, ip, sp, pc}^ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ - bvs fe91b368 <__bss_end__@@Base+0xfe89dc80> │ │ │ │ + bvs fe91b368 <__bss_end__@@Base+0xfe89dc78> │ │ │ │ stmdbeq r3, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1b8647b │ │ │ │ stc 15, cr0, [r0] │ │ │ │ vldrle s12, [r7, #-4] │ │ │ │ - bvc fe7db47c <__bss_end__@@Base+0xfe75dd94> │ │ │ │ + bvc fe7db47c <__bss_end__@@Base+0xfe75dd8c> │ │ │ │ orreq lr, ip, pc, asr #20 │ │ │ │ @ instruction: 0xf8db2303 │ │ │ │ strmi r2, [sl], #-28 @ 0xffffffe4 │ │ │ │ ldc 4, cr4, [r2, #164] @ 0xa4 │ │ │ │ @ instruction: 0xf0037a00 │ │ │ │ movwcc r0, #4611 @ 0x1203 │ │ │ │ addeq lr, r2, #6144 @ 0x1800 │ │ │ │ @@ -24764,52 +24764,52 @@ │ │ │ │ @ instruction: 0x2014f8da │ │ │ │ ldreq pc, [ip, #263]! @ 0x107 │ │ │ │ ldrsbtne pc, [ip], #-138 @ 0xffffff76 @ │ │ │ │ ldrsbhi pc, [r4], #-135 @ 0xffffff79 @ │ │ │ │ stmdbeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8da6069 │ │ │ │ eorvs r1, r9, r8, ror r0 │ │ │ │ - blt feaddd74 <__bss_end__@@Base+0xfea6068c> │ │ │ │ + blt feaddd74 <__bss_end__@@Base+0xfea60684> │ │ │ │ andscs r4, r0, r8, lsl #19 │ │ │ │ ldrbtmi r6, [r9], #-1018 @ 0xfffffc06 │ │ │ │ cdp 7, 10, cr15, cr8, cr6, {7} │ │ │ │ vmovcs.16 d17[1], r6 │ │ │ │ @ instruction: 0x46056c7b │ │ │ │ @ instruction: 0x2601bfb8 │ │ │ │ sbcvs r6, r2, r2, lsl #1 │ │ │ │ andvs lr, r0, #192, 18 @ 0x300000 │ │ │ │ - bmi fe0715dc <__bss_end__@@Base+0xfdff3ef4> │ │ │ │ + bmi fe0715dc <__bss_end__@@Base+0xfdff3eec> │ │ │ │ ldrbtvs r0, [fp], #-177 @ 0xffffff4f │ │ │ │ @ instruction: 0xf7e7447a │ │ │ │ ldclvs 12, cr14, [fp], #-168 @ 0xffffff58 │ │ │ │ andvs lr, r2, r5, asr #19 │ │ │ │ stccs 4, cr14, [r0, #-820] @ 0xfffffccc │ │ │ │ @ instruction: 0xf8d7ddd4 │ │ │ │ - b 140fe88 <__bss_end__@@Base+0x13927a0> │ │ │ │ + b 140fe88 <__bss_end__@@Base+0x1392798> │ │ │ │ ldcvs 14, cr0, [lr], #532 @ 0x214 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - bvc 1b5b544 <__bss_end__@@Base+0x1adde5c> │ │ │ │ + bvc 1b5b544 <__bss_end__@@Base+0x1adde54> │ │ │ │ streq lr, [r8], #2639 @ 0xa4f │ │ │ │ @ instruction: 0xf84c2203 │ │ │ │ ldmibvs r0!, {r2, r8, r9, fp, ip, pc}^ │ │ │ │ ldrbtmi r4, [r4], #-1056 @ 0xfffffbe0 │ │ │ │ bvc 5b41c │ │ │ │ andeq pc, r3, r2 │ │ │ │ bl 6c5e8 │ │ │ │ - bcs 1dffe8 <__bss_end__@@Base+0x162900> │ │ │ │ + bcs 1dffe8 <__bss_end__@@Base+0x1628f8> │ │ │ │ bvs 5b52c │ │ │ │ - bvc fe21b708 <__bss_end__@@Base+0xfe19e020> │ │ │ │ - bvc 9b324 <__bss_end__@@Base+0x1dc3c> │ │ │ │ + bvc fe21b708 <__bss_end__@@Base+0xfe19e018> │ │ │ │ + bvc 9b324 <__bss_end__@@Base+0x1dc34> │ │ │ │ @ instruction: 0xf108d1ed │ │ │ │ strbmi r0, [r5, #-2049] @ 0xfffff7ff │ │ │ │ strb sp, [sp, -r2, ror #3] │ │ │ │ strbeq pc, [pc], -r5, lsl #2 @ │ │ │ │ @ instruction: 0xf6bf42b3 │ │ │ │ - bvs ffeca95c <__bss_end__@@Base+0xffe4d274> │ │ │ │ + bvs ffeca95c <__bss_end__@@Base+0xffe4d26c> │ │ │ │ stmdbeq r3!, {r0, r1, r8, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0x03a6eb06 │ │ │ │ stmdbeq r2, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strbmi r3, [lr, #-769] @ 0xfffffcff │ │ │ │ ldrmi fp, [r9], r8, lsr #31 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldmdbmi pc, {r0, r1, r4, r5, r7, r8, r9, pc}^ @ │ │ │ │ @@ -24817,27 +24817,27 @@ │ │ │ │ cdp 7, 5, cr15, cr2, cr6, {7} │ │ │ │ @ instruction: 0x46806dfb │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ cdpvs 4, 11, cr8, cr11, cr14, {2} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8c78471 │ │ │ │ mrcvs 0, 5, r8, cr11, cr8, {2} │ │ │ │ - bl fea7b530 <__bss_end__@@Base+0xfe9fde48> │ │ │ │ + bl fea7b530 <__bss_end__@@Base+0xfe9fde40> │ │ │ │ stmiane r8, {r0, r1, r9}^ │ │ │ │ @ instruction: 0xf7e62100 │ │ │ │ movwcs lr, #8014 @ 0x1f4e │ │ │ │ rsbls pc, r8, r7, asr #17 │ │ │ │ @ instruction: 0xf7ff62fb │ │ │ │ @ instruction: 0xf107baa8 │ │ │ │ @ instruction: 0xf50a05bc │ │ │ │ strtmi r7, [r9], -r0, lsr #1 │ │ │ │ ldc 7, cr15, [r2], {230} @ 0xe6 │ │ │ │ @ instruction: 0xf1076c3b │ │ │ │ blcs 20848 │ │ │ │ - bge ff09d078 <__bss_end__@@Base+0xff01f990> │ │ │ │ + bge ff09d078 <__bss_end__@@Base+0xff01f988> │ │ │ │ @ instruction: 0x6014f8da │ │ │ │ movweq pc, #4118 @ 0x1016 @ │ │ │ │ svclt 0x0004657b │ │ │ │ blcc 1bfc8 │ │ │ │ stmeq r4, {r0, r1, r2, r8, ip, sp, lr, pc} │ │ │ │ rsbhi pc, r8, #64 @ 0x40 │ │ │ │ streq pc, [r2], #-22 @ 0xffffffea │ │ │ │ @@ -24860,26 +24860,26 @@ │ │ │ │ stmib sp, {r2, r3, r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ stmib sp, {sl, pc}^ │ │ │ │ @ instruction: 0xf0056604 │ │ │ │ @ instruction: 0xf7fff815 │ │ │ │ @ instruction: 0xf107b988 │ │ │ │ @ instruction: 0xf10a05bc │ │ │ │ strtmi r0, [r9], -r0, asr #1 │ │ │ │ - bl ff3dde90 <__bss_end__@@Base+0xff3607a8> │ │ │ │ - bmi b19de4 <__bss_end__@@Base+0xa9c6fc> │ │ │ │ + bl ff3dde90 <__bss_end__@@Base+0xff3607a0> │ │ │ │ + bmi b19de4 <__bss_end__@@Base+0xa9c6f4> │ │ │ │ ldcvs 6, cr4, [r8, #260]! @ 0x104 │ │ │ │ @ instruction: 0xf7e7447a │ │ │ │ vmovvs.u16 lr, d10[3] │ │ │ │ ldrvs r6, [r8, #3579]! @ 0xdfb │ │ │ │ svclt 0x00a8429a │ │ │ │ ssatvs r4, #27, sl, lsl #12 │ │ │ │ - bllt 1d1df14 <__bss_end__@@Base+0x1ca082c> │ │ │ │ + bllt 1d1df14 <__bss_end__@@Base+0x1ca0824> │ │ │ │ strbmi r4, [r1], -r4, lsr #20 │ │ │ │ ldrbtmi r6, [sl], #-3512 @ 0xfffff248 │ │ │ │ - bl 1addec0 <__bss_end__@@Base+0x1a607d8> │ │ │ │ + bl 1addec0 <__bss_end__@@Base+0x1a607d0> │ │ │ │ ldclvs 14, cr6, [fp, #744]! @ 0x2e8 │ │ │ │ addsmi r6, sl, #184, 10 @ 0x2e000000 │ │ │ │ ldrmi fp, [sl], -r8, lsr #31 │ │ │ │ @ instruction: 0x66ba6cbb │ │ │ │ ldrtvs r6, [fp], #3513 @ 0xdb9 │ │ │ │ stmiane r8, {r0, r1, r3, r4, r5, r7, r9, sl, fp, sp, lr}^ │ │ │ │ andeq lr, r3, #168, 22 @ 0x2a000 │ │ │ │ @@ -24888,15 +24888,15 @@ │ │ │ │ rsbhi pc, r8, r7, asr #17 │ │ │ │ ldcvs 2, cr6, [fp], #1004 @ 0x3ec │ │ │ │ stmiblt r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ teqlt r0, r8, ror #19 │ │ │ │ ldrbtvs r4, [fp], #-2581 @ 0xfffff5eb │ │ │ │ ldmpl sl, {r0, r1, r3, r4, r5, r9, sl, fp, sp, lr} │ │ │ │ @ instruction: 0x47906812 │ │ │ │ - bmi 4fb154 <__bss_end__@@Base+0x47da6c> │ │ │ │ + bmi 4fb154 <__bss_end__@@Base+0x47da64> │ │ │ │ stmpl sl, {r0, r3, r4, r5, r9, sl, fp, sp, lr} │ │ │ │ eorvs r6, r9, r1, lsl r8 │ │ │ │ @ instruction: 0xf7ff6015 │ │ │ │ svclt 0x0000bb99 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ @@ -24914,46 +24914,46 @@ │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andsne lr, r6, #3522560 @ 0x35c000 │ │ │ │ mrcvs 4, 5, r6, cr11, cr11, {5} │ │ │ │ svclt 0x00a8429a │ │ │ │ @ instruction: 0xf7e7461a │ │ │ │ vldmiavs fp!, {s28-s183} │ │ │ │ - blvs ffe99144 <__bss_end__@@Base+0xffe1ba5c> │ │ │ │ + blvs ffe99144 <__bss_end__@@Base+0xffe1ba54> │ │ │ │ andle r4, fp, fp, lsl #11 │ │ │ │ - blvs ffef88c4 <__bss_end__@@Base+0xffe7b1dc> │ │ │ │ + blvs ffef88c4 <__bss_end__@@Base+0xffe7b1d4> │ │ │ │ stmiavs r8!, {r0, r1, r2, r3, r4, r6, r7, r9, fp, lr}^ │ │ │ │ ldrbtmi r0, [sl], #-153 @ 0xffffff67 │ │ │ │ - bl 2ddf80 <__bss_end__@@Base+0x260898> │ │ │ │ + bl 2ddf80 <__bss_end__@@Base+0x260890> │ │ │ │ strdvs r6, [fp], -fp @ │ │ │ │ rscvs r6, r8, fp, lsr sl │ │ │ │ strbmi r6, [r3, #3066] @ 0xbfa │ │ │ │ eorhi pc, r7, #0 │ │ │ │ addhi pc, fp, #192, 4 │ │ │ │ vstrle s5, [r6, #-0] │ │ │ │ andcs r6, r0, #252, 22 @ 0x3f000 │ │ │ │ @ instruction: 0x46946c79 │ │ │ │ ldrd pc, [r4], #-135 @ 0xffffff79 │ │ │ │ ldc 0, cr0, [pc, #640] @ 2028c │ │ │ │ - bl 7ab58 <__bss_start@@Base+0x2100> │ │ │ │ + bl 7ab58 <__bss_start@@Base+0x20f8> │ │ │ │ mvnsvs r0, #136, 2 @ 0x22 │ │ │ │ stmdbge r7, {r0, r1, r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1b868eb │ │ │ │ svclt 0x00c80f00 │ │ │ │ ldrmi r4, [r3], #-1682 @ 0xfffff96e │ │ │ │ @ instruction: 0xf8d7bfc8 │ │ │ │ stc 0, cr9, [r3, #272] @ 0x110 │ │ │ │ vldrle s12, [r0, #-0] │ │ │ │ @ instruction: 0xecf969f3 │ │ │ │ ldrbmi r6, [r3], #-2561 @ 0xfffff5ff │ │ │ │ strbmi r4, [r9, #-1154] @ 0xfffffb7e │ │ │ │ bvc 5b68c │ │ │ │ ldrmi r6, [r3], #-2283 @ 0xfffff715 │ │ │ │ bvc 5b794 │ │ │ │ - bvc fe21b964 <__bss_end__@@Base+0xfe19e27c> │ │ │ │ + bvc fe21b964 <__bss_end__@@Base+0xfe19e274> │ │ │ │ bvc 5b75c │ │ │ │ strbmi sp, [r0, #494]! @ 0x1ee │ │ │ │ movwcs fp, #8148 @ 0x1fd4 │ │ │ │ strbmi r2, [r3, #768]! @ 0x300 │ │ │ │ movwcs fp, #4056 @ 0xfd8 │ │ │ │ stmiavs fp!, {r0, r1, r3, r6, r8, ip, sp, pc}^ │ │ │ │ bvc 5b6e0 │ │ │ │ @@ -24971,40 +24971,40 @@ │ │ │ │ andpl pc, r0, r9, asr #17 │ │ │ │ stmdblt r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d7dd23 │ │ │ │ @ instruction: 0xf04fc048 │ │ │ │ @ instruction: 0xf04f0e00 │ │ │ │ ldcl 8, cr0, [pc] @ 200b0 │ │ │ │ - b 13feb58 <__bss_end__@@Base+0x1381470> │ │ │ │ + b 13feb58 <__bss_end__@@Base+0x1381468> │ │ │ │ andcs r0, r3, #-1912602624 @ 0x8e000000 │ │ │ │ - blhi 15e1bc <__bss_end__@@Base+0xe0ad4> │ │ │ │ + blhi 15e1bc <__bss_end__@@Base+0xe0acc> │ │ │ │ @ instruction: 0x101cf8dc │ │ │ │ strtmi r4, [ip], #-1057 @ 0xfffffbdf │ │ │ │ bvc 5b70c │ │ │ │ tstpeq r3, r2 @ p-variant is OBSOLETE │ │ │ │ - bl 1ac8d4 <__bss_end__@@Base+0x12f1ec> │ │ │ │ - bcs 1e06d8 <__bss_end__@@Base+0x162ff0> │ │ │ │ + bl 1ac8d4 <__bss_end__@@Base+0x12f1e4> │ │ │ │ + bcs 1e06d8 <__bss_end__@@Base+0x162fe8> │ │ │ │ bvs 5b81c │ │ │ │ - bvc fe21b9f4 <__bss_end__@@Base+0xfe19e30c> │ │ │ │ - bvc 9b5e0 <__bss_end__@@Base+0x1def8> │ │ │ │ + bvc fe21b9f4 <__bss_end__@@Base+0xfe19e304> │ │ │ │ + bvc 9b5e0 <__bss_end__@@Base+0x1def0> │ │ │ │ @ instruction: 0xf10ed1ec │ │ │ │ ldrbmi r0, [r1, #3585]! @ 0xe01 │ │ │ │ @ instruction: 0xf8dad1e1 │ │ │ │ @ instruction: 0xe6352014 │ │ │ │ svceq 0x0004f1b8 │ │ │ │ - b 140fd18 <__bss_end__@@Base+0x1392630> │ │ │ │ + b 140fd18 <__bss_end__@@Base+0x1392628> │ │ │ │ sbcsle r0, r2, r9, lsl #11 │ │ │ │ ldrdeq fp, [sp], r4 @ │ │ │ │ streq lr, [r9, #2639] @ 0xa4f │ │ │ │ stclge 7, cr15, [r8, #508]! @ 0x1fc │ │ │ │ ldrdgt pc, [r8], #-135 @ 0xffffff79 │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - bvc fe41b894 <__bss_end__@@Base+0xfe39e1ac> │ │ │ │ + bvc fe41b894 <__bss_end__@@Base+0xfe39e1a4> │ │ │ │ streq lr, [lr], #2639 @ 0xa4f │ │ │ │ @ instruction: 0xf8402203 │ │ │ │ @ instruction: 0xf8dc8b04 │ │ │ │ strtmi r1, [r1], #-28 @ 0xffffffe4 │ │ │ │ ldc 4, cr4, [r1, #176] @ 0xb0 │ │ │ │ @ instruction: 0xf0027a00 │ │ │ │ andcc r0, r1, #-1073741824 @ 0xc0000000 │ │ │ │ @@ -25022,19 +25022,19 @@ │ │ │ │ @ instruction: 0xf7e64479 │ │ │ │ @ instruction: 0xf8daecb8 │ │ │ │ strmi r3, [r6], -r4, lsr #3 │ │ │ │ mrcne 12, 2, r6, cr8, cr10, {5} │ │ │ │ @ instruction: 0xf8dad45c │ │ │ │ @ instruction: 0xf10611a0 │ │ │ │ pkhbtmi r0, ip, r0, lsl #6 │ │ │ │ - bvc 15b7d4 <__bss_end__@@Base+0xde0ec> │ │ │ │ + bvc 15b7d4 <__bss_end__@@Base+0xde0e4> │ │ │ │ bmi 5b7d8 │ │ │ │ ldcl 8, cr3, [r5, #4] │ │ │ │ tstcc r0, r8, lsl #20 │ │ │ │ - bvc 11b6d4 <__bss_end__@@Base+0x9dfec> │ │ │ │ + bvc 11b6d4 <__bss_end__@@Base+0x9dfe4> │ │ │ │ ldcl 3, cr3, [ip, #64] @ 0x40 │ │ │ │ @ instruction: 0xf1b05a00 │ │ │ │ ldc 15, cr3, [r1, #-1020] @ 0xfffffc04 │ │ │ │ vmul.f32 s12, s14, s4 │ │ │ │ vldr s15, [r1, #-540] @ 0xfffffde4 │ │ │ │ vmla.f32 s12, s10, s2 │ │ │ │ vldr s14, [r5, #528] @ 0x210 │ │ │ │ @@ -25066,15 +25066,15 @@ │ │ │ │ vldr s14, [r5, #528] @ 0x210 │ │ │ │ vmla.f32 s15, s10, s30 │ │ │ │ vmla.f32 s15, s13, s9 │ │ │ │ vmla.f32 s15, s12, s10 │ │ │ │ vstr s15, [r3, #-540] @ 0xfffffde4 │ │ │ │ @ instruction: 0xd1a87a05 │ │ │ │ ldrdcc pc, [r4, sl]! │ │ │ │ - b 13fbc14 <__bss_end__@@Base+0x137e52c> │ │ │ │ + b 13fbc14 <__bss_end__@@Base+0x137e524> │ │ │ │ @ instruction: 0xf8da0c83 │ │ │ │ stmdavs r8, {r3, r5, r7, r8, ip, sp} │ │ │ │ ldclvs 3, cr9, [fp], #44 @ 0x2c │ │ │ │ movwls lr, #39373 @ 0x99cd │ │ │ │ eorlt pc, r0, sp, asr #17 │ │ │ │ ldrsbtcc pc, [r0], -sl @ │ │ │ │ ldmdbvs fp!, {r0, r1, r2, r8, r9, ip, pc}^ │ │ │ │ @@ -25089,72 +25089,72 @@ │ │ │ │ svcge 0x00c5f43e │ │ │ │ @ instruction: 0x46304b3b │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ svclt 0x00bdf7fe │ │ │ │ bge 5b8d8 │ │ │ │ cmppeq r8, sl, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - bls 15b9e0 <__bss_end__@@Base+0xde2f8> │ │ │ │ + bls 15b9e0 <__bss_end__@@Base+0xde2f0> │ │ │ │ @ instruction: 0x03acf107 │ │ │ │ - bls 25b8e8 <__bss_end__@@Base+0x1de200> │ │ │ │ + bls 25b8e8 <__bss_end__@@Base+0x1de1f8> │ │ │ │ ldrbteq pc, [r8], #-266 @ 0xfffffef6 @ │ │ │ │ - bhi 35b9f0 <__bss_end__@@Base+0x2de308> │ │ │ │ - bhi 9b8f4 <__bss_end__@@Base+0x1e20c> │ │ │ │ - beq 19b8f8 <__bss_end__@@Base+0x11e210> │ │ │ │ - beq 29b9fc <__bss_end__@@Base+0x21e314> │ │ │ │ - bne 39b900 <__bss_end__@@Base+0x31e218> │ │ │ │ - bne dba04 <__bss_end__@@Base+0x5e31c> │ │ │ │ - bcs 1db908 <__bss_end__@@Base+0x15e220> │ │ │ │ - bcs 2dba0c <__bss_end__@@Base+0x25e324> │ │ │ │ - bcc 3db910 <__bss_end__@@Base+0x35e228> │ │ │ │ - bcc 11ba14 <__bss_end__@@Base+0x9e32c> │ │ │ │ - bmi 21b918 <__bss_end__@@Base+0x19e230> │ │ │ │ - bmi 31ba1c <__bss_end__@@Base+0x29e334> │ │ │ │ - bpl 41b920 <__bss_end__@@Base+0x39e238> │ │ │ │ + bhi 35b9f0 <__bss_end__@@Base+0x2de300> │ │ │ │ + bhi 9b8f4 <__bss_end__@@Base+0x1e204> │ │ │ │ + beq 19b8f8 <__bss_end__@@Base+0x11e208> │ │ │ │ + beq 29b9fc <__bss_end__@@Base+0x21e30c> │ │ │ │ + bne 39b900 <__bss_end__@@Base+0x31e210> │ │ │ │ + bne dba04 <__bss_end__@@Base+0x5e314> │ │ │ │ + bcs 1db908 <__bss_end__@@Base+0x15e218> │ │ │ │ + bcs 2dba0c <__bss_end__@@Base+0x25e31c> │ │ │ │ + bcc 3db910 <__bss_end__@@Base+0x35e220> │ │ │ │ + bcc 11ba14 <__bss_end__@@Base+0x9e324> │ │ │ │ + bmi 21b918 <__bss_end__@@Base+0x19e228> │ │ │ │ + bmi 31ba1c <__bss_end__@@Base+0x29e32c> │ │ │ │ + bpl 41b920 <__bss_end__@@Base+0x39e230> │ │ │ │ tstcc r0, r8, lsl #12 │ │ │ │ addmi r3, ip, #16, 6 @ 0x40000000 │ │ │ │ - bvc 11b81c <__bss_end__@@Base+0x9e134> │ │ │ │ + bvc 11b81c <__bss_end__@@Base+0x9e12c> │ │ │ │ blt 5b91c │ │ │ │ - bge db824 <__bss_end__@@Base+0x5e13c> │ │ │ │ - bvs fea9bb80 <__bss_end__@@Base+0xfea1e498> │ │ │ │ - bvs fe05bc84 <__bss_end__@@Base+0xfdfde59c> │ │ │ │ - bvc fe0dbb88 <__bss_end__@@Base+0xfe05e4a0> │ │ │ │ - bvc fe15bc8c <__bss_end__@@Base+0xfe0de5a4> │ │ │ │ - bvs 2dbb20 <__bss_end__@@Base+0x25e438> │ │ │ │ - bvs 25bc24 <__bss_end__@@Base+0x1de53c> │ │ │ │ - bvc 89bb28 <__bss_end__@@Base+0x81e440> │ │ │ │ - bvc 91bc2c <__bss_end__@@Base+0x89e544> │ │ │ │ - bpl 9b848 <__bss_end__@@Base+0x1e160> │ │ │ │ - bvs fe29bb30 <__bss_end__@@Base+0xfe21e448> │ │ │ │ - bvs fe85bc34 <__bss_end__@@Base+0xfe7de54c> │ │ │ │ - bvc fe8dbb38 <__bss_end__@@Base+0xfe85e450> │ │ │ │ - bvc fe95bc3c <__bss_end__@@Base+0xfe8de554> │ │ │ │ - bvs fea5bb2c <__bss_end__@@Base+0xfe9de444> │ │ │ │ - bvs fe09bc30 <__bss_end__@@Base+0xfe01e548> │ │ │ │ - bvc fe11bb34 <__bss_end__@@Base+0xfe09e44c> │ │ │ │ - bvc fe19bc38 <__bss_end__@@Base+0xfe11e550> │ │ │ │ - bvs 25b734 <__bss_end__@@Base+0x1de04c> │ │ │ │ - bvs 21b838 <__bss_end__@@Base+0x19e150> │ │ │ │ - bvc 1db73c <__bss_end__@@Base+0x15e054> │ │ │ │ - bvc 19b840 <__bss_end__@@Base+0x11e158> │ │ │ │ + bge db824 <__bss_end__@@Base+0x5e134> │ │ │ │ + bvs fea9bb80 <__bss_end__@@Base+0xfea1e490> │ │ │ │ + bvs fe05bc84 <__bss_end__@@Base+0xfdfde594> │ │ │ │ + bvc fe0dbb88 <__bss_end__@@Base+0xfe05e498> │ │ │ │ + bvc fe15bc8c <__bss_end__@@Base+0xfe0de59c> │ │ │ │ + bvs 2dbb20 <__bss_end__@@Base+0x25e430> │ │ │ │ + bvs 25bc24 <__bss_end__@@Base+0x1de534> │ │ │ │ + bvc 89bb28 <__bss_end__@@Base+0x81e438> │ │ │ │ + bvc 91bc2c <__bss_end__@@Base+0x89e53c> │ │ │ │ + bpl 9b848 <__bss_end__@@Base+0x1e158> │ │ │ │ + bvs fe29bb30 <__bss_end__@@Base+0xfe21e440> │ │ │ │ + bvs fe85bc34 <__bss_end__@@Base+0xfe7de544> │ │ │ │ + bvc fe8dbb38 <__bss_end__@@Base+0xfe85e448> │ │ │ │ + bvc fe95bc3c <__bss_end__@@Base+0xfe8de54c> │ │ │ │ + bvs fea5bb2c <__bss_end__@@Base+0xfe9de43c> │ │ │ │ + bvs fe09bc30 <__bss_end__@@Base+0xfe01e540> │ │ │ │ + bvc fe11bb34 <__bss_end__@@Base+0xfe09e444> │ │ │ │ + bvc fe19bc38 <__bss_end__@@Base+0xfe11e548> │ │ │ │ + bvs 25b734 <__bss_end__@@Base+0x1de044> │ │ │ │ + bvs 21b838 <__bss_end__@@Base+0x19e148> │ │ │ │ + bvc 1db73c <__bss_end__@@Base+0x15e04c> │ │ │ │ + bvc 19b840 <__bss_end__@@Base+0x11e150> │ │ │ │ @ instruction: 0xf107d1ca │ │ │ │ @ instruction: 0xf8da0994 │ │ │ │ strcs r3, [r8], #-124 @ 0xffffff84 │ │ │ │ andcc pc, r4, r9, asr #17 │ │ │ │ ldrsbtcc pc, [r8], #-138 @ 0xffffff76 @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ ldrbtvs r2, [fp], #770 @ 0x302 │ │ │ │ svclt 0x0000e5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r7, r2, r6, lsl #29 │ │ │ │ andeq r7, r2, ip, lsr lr │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ - bvc 4dbad0 <__bss_end__@@Base+0x45e3e8> │ │ │ │ + bvc 4dbad0 <__bss_end__@@Base+0x45e3e0> │ │ │ │ stmeq r4, {r0, r1, r2, r8, ip, sp, lr, pc} │ │ │ │ - bcc 21b9c4 <__bss_end__@@Base+0x19e2dc> │ │ │ │ + bcc 21b9c4 <__bss_end__@@Base+0x19e2d4> │ │ │ │ ldc 3, cr2, [r5, #16] │ │ │ │ vldr s13, [r5, #16] │ │ │ │ vldr s12, [r5, #20] │ │ │ │ vldr s15, [sl, #24] │ │ │ │ @ instruction: 0xee275a11 │ │ │ │ vldr s13, [r5, #536] @ 0x218 │ │ │ │ vmul.f32 s7, s14, s0 │ │ │ │ @@ -25182,60 +25182,60 @@ │ │ │ │ vldr s9, [r5, #52] @ 0x34 │ │ │ │ vldr s8, [r5, #56] @ 0x38 │ │ │ │ vmla.f32 s10, s10, s30 │ │ │ │ vmla.f32 s13, s11, s7 │ │ │ │ @ instruction: 0xf8da6a84 │ │ │ │ mcr 0, 0, fp, cr5, cr4, {2} │ │ │ │ ldrbvs r7, [fp, #-2724]! @ 0xfffff55c │ │ │ │ - bvc fe19bd14 <__bss_end__@@Base+0xfe11e62c> │ │ │ │ + bvc fe19bd14 <__bss_end__@@Base+0xfe11e624> │ │ │ │ bvs 5ba24 │ │ │ │ - bvs 9bb28 <__bss_end__@@Base+0x1e440> │ │ │ │ - bvc dba2c <__bss_end__@@Base+0x5e344> │ │ │ │ - bvc 11bb30 <__bss_end__@@Base+0x9e448> │ │ │ │ + bvs 9bb28 <__bss_end__@@Base+0x1e438> │ │ │ │ + bvc dba2c <__bss_end__@@Base+0x5e33c> │ │ │ │ + bvc 11bb30 <__bss_end__@@Base+0x9e440> │ │ │ │ stmib sp, {r6, r8, sl, sp, lr, pc}^ │ │ │ │ strls r9, [r9, #-778] @ 0xfffffcf6 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r9, fp, sp, lr}^ │ │ │ │ stmib sp, {r0, r1, r2, r8, r9, sp, lr}^ │ │ │ │ ldrbmi r1, [sl], -r5, lsl #4 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r7, r9, fp, sp, lr}^ │ │ │ │ - blvs 1f01038 <__bss_end__@@Base+0x1e83950> │ │ │ │ - blvs fff05038 <__bss_end__@@Base+0xffe87950> │ │ │ │ - bvs 1f05038 <__bss_end__@@Base+0x1e87950> │ │ │ │ + blvs 1f01038 <__bss_end__@@Base+0x1e83948> │ │ │ │ + blvs fff05038 <__bss_end__@@Base+0xffe87948> │ │ │ │ + bvs 1f05038 <__bss_end__@@Base+0x1e87948> │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf0046c39 │ │ │ │ @ instruction: 0xf7fefd69 │ │ │ │ bcs 50238 │ │ │ │ mcrge 7, 1, pc, cr1, cr15, {3} @ │ │ │ │ strcs r6, [r0], #-2282 @ 0xfffff716 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ vqadd.u8 d22, d0, d4 │ │ │ │ ldclvs 1, cr8, [sl], #-180 @ 0xffffff4c │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x46d36bf9 │ │ │ │ eorls pc, r0, r7, asr #17 │ │ │ │ @ instruction: 0xf8d74696 │ │ │ │ - bl c455c <__bss_end__@@Base+0x46e74> │ │ │ │ + bl c455c <__bss_end__@@Base+0x46e6c> │ │ │ │ addeq r0, r8, r8, lsl #17 │ │ │ │ ldrbtvs r4, [fp], #-1633 @ 0xfffff99f │ │ │ │ ldrbtmi r4, [r2], -sl, lsl #13 │ │ │ │ @ instruction: 0xecf269f3 │ │ │ │ ldrbmi r6, [r3], #-2561 @ 0xfffff5ff │ │ │ │ ldrmi r4, [r0, #1154] @ 0x482 │ │ │ │ bvc 5bad4 │ │ │ │ strmi r6, [fp], #-2283 @ 0xfffff715 │ │ │ │ bvc 5bbdc │ │ │ │ - bvc fe21bdac <__bss_end__@@Base+0xfe19e6c4> │ │ │ │ + bvc fe21bdac <__bss_end__@@Base+0xfe19e6bc> │ │ │ │ bvc 5bba4 │ │ │ │ @ instruction: 0xf10cd1ee │ │ │ │ strbmi r0, [r1, #3073]! @ 0xc01 │ │ │ │ stmiavs fp!, {r0, r2, r3, r4, ip, lr, pc}^ │ │ │ │ strmi r3, [fp], #-260 @ 0xfffffefc │ │ │ │ @ instruction: 0xe7e3601c │ │ │ │ mrcvs 5, 5, r6, cr11, cr11, {7} │ │ │ │ - bl fea3b098 <__bss_end__@@Base+0xfe9bd9b0> │ │ │ │ + bl fea3b098 <__bss_end__@@Base+0xfe9bd9a8> │ │ │ │ ldrmi r0, [r8], #-515 @ 0xfffffdfd │ │ │ │ ldc 7, cr15, [sl], {230} @ 0xe6 │ │ │ │ @ instruction: 0xf8c72301 │ │ │ │ rscsvs r8, fp, #104 @ 0x68 │ │ │ │ subsls pc, r8, r7, asr #17 │ │ │ │ @ instruction: 0xf7fe6dfb │ │ │ │ @ instruction: 0xf107be8f │ │ │ │ @@ -25252,37 +25252,37 @@ │ │ │ │ ldclvs 6, cr4, [fp], #-868 @ 0xfffffc9c │ │ │ │ ldrsbtle pc, [r0], -r7 @ │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8c9602a │ │ │ │ @ instruction: 0xf7fe5000 │ │ │ │ bcs 5003c │ │ │ │ ldmdbge r8!, {r0, r1, r2, r3, r4, r5, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi fec59bfc <__bss_end__@@Base+0xfebdc514> │ │ │ │ + blmi fec59bfc <__bss_end__@@Base+0xfebdc50c> │ │ │ │ cdpvs 6, 3, cr4, cr12, cr2, {1} │ │ │ │ stmiapl r1!, {r0, r1, r2, r3, r5, r7, fp, lr}^ │ │ │ │ - blmi febf1704 <__bss_end__@@Base+0xfeb7401c> │ │ │ │ + blmi febf1704 <__bss_end__@@Base+0xfeb74014> │ │ │ │ andcs r6, r1, r8 │ │ │ │ stmiapl r3!, {r1, r2, r3, r5, r7, r8, fp, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-1164 @ 0xfffffb74 │ │ │ │ @ instruction: 0xf7e6601c │ │ │ │ ldcvs 15, cr14, [ip, #1016]! @ 0x3f8 │ │ │ │ svclt 0x0041f7fe │ │ │ │ svceq 0x0000f1b9 │ │ │ │ stclge 7, cr15, [r2, #252]! @ 0xfc │ │ │ │ ldrtvs lr, [ip], #1489 @ 0x5d1 │ │ │ │ stmialt lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bvs ffe7c03c <__bss_end__@@Base+0xffdfe954> │ │ │ │ + bvs ffe7c03c <__bss_end__@@Base+0xffdfe94c> │ │ │ │ andeq lr, r3, #168, 22 @ 0x2a000 │ │ │ │ @ instruction: 0xf7e64418 │ │ │ │ movwcs lr, #7116 @ 0x1bcc │ │ │ │ rsbhi pc, r8, r7, asr #17 │ │ │ │ subsls pc, r8, r7, asr #17 │ │ │ │ @ instruction: 0xf7fe62fb │ │ │ │ ldrbvs fp, [fp, #3857]! @ 0xf11 │ │ │ │ - bvs ffe7c05c <__bss_end__@@Base+0xffdfe974> │ │ │ │ + bvs ffe7c05c <__bss_end__@@Base+0xffdfe96c> │ │ │ │ andeq lr, r3, #168, 22 @ 0x2a000 │ │ │ │ @ instruction: 0xf7e64418 │ │ │ │ movwcs lr, #7100 @ 0x1bbc │ │ │ │ rsbhi pc, r8, r7, asr #17 │ │ │ │ @ instruction: 0xf8c762fb │ │ │ │ ldclvs 0, cr9, [fp, #352]! @ 0x160 │ │ │ │ mcrlt 7, 3, pc, cr9, cr14, {7} @ │ │ │ │ @@ -25290,15 +25290,15 @@ │ │ │ │ ldrbtmi r6, [sl], #-3512 @ 0xfffff248 │ │ │ │ ldmda r0!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldclvs 14, cr6, [sl, #748]! @ 0x2ec │ │ │ │ addsmi r6, r3, #184, 10 @ 0x2e000000 │ │ │ │ ldrmi fp, [r3], -r8, lsr #31 │ │ │ │ strb r6, [lr], #-1723 @ 0xfffff945 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ - bmi fe400890 <__bss_end__@@Base+0xfe3831a8> │ │ │ │ + bmi fe400890 <__bss_end__@@Base+0xfe3831a0> │ │ │ │ ldmib r5, {r0, r3, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ stmpl sl, {r2, r8, fp, pc} │ │ │ │ ldmdavs r4, {r1, r2, r3, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r1!, {r0, r2, r6, r7, pc} │ │ │ │ ldrtvs r6, [ip], #17 │ │ │ │ @ instruction: 0x46486cbc │ │ │ │ @@ -25323,15 +25323,15 @@ │ │ │ │ @ instruction: 0xf7e68091 │ │ │ │ ldclvs 15, cr14, [fp], #-464 @ 0xfffffe30 │ │ │ │ ldmdalt ip!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andsne lr, r6, #3522560 @ 0x35c000 │ │ │ │ svclt 0x00a8429a │ │ │ │ @ instruction: 0xf7e6461a │ │ │ │ @ instruction: 0xf7feef6a │ │ │ │ - bmi 1bd05c4 <__bss_end__@@Base+0x1b52edc> │ │ │ │ + bmi 1bd05c4 <__bss_end__@@Base+0x1b52ed4> │ │ │ │ ldmib r0, {r0, r3, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ stmpl sl, {r2, fp, sp, lr} │ │ │ │ ldmdavs r4, {r0, r2, r6, r7, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r1!, {r4, r7, pc} │ │ │ │ ldrtvs r6, [ip], #17 │ │ │ │ @ instruction: 0x46416cbc │ │ │ │ @@ -25355,32 +25355,32 @@ │ │ │ │ @ instruction: 0xf7ff6c7b │ │ │ │ ldrtvs fp, [fp], #2055 @ 0x807 │ │ │ │ tstne r6, #3522560 @ 0x35c000 │ │ │ │ svclt 0x00a8429a │ │ │ │ @ instruction: 0xf7e6461a │ │ │ │ ldcvs 15, cr14, [fp], #176 @ 0xb0 │ │ │ │ svclt 0x00d8f7fe │ │ │ │ - blvs fffa8eb4 <__bss_end__@@Base+0xfff2b7cc> │ │ │ │ + blvs fffa8eb4 <__bss_end__@@Base+0xfff2b7c4> │ │ │ │ mrrcne 6, 1, r4, r1, cr0 │ │ │ │ @ instruction: 0xf43f428e │ │ │ │ stmiavs r9!, {r1, r2, r5, r6, r7, sl, fp, sp, pc}^ │ │ │ │ addsmi r3, r6, #536870912 @ 0x20000000 │ │ │ │ subvs r4, ip, r1, lsl #8 │ │ │ │ ldclge 4, cr15, [pc], {63} @ 0x3f │ │ │ │ andcc r6, r8, r9, ror #17 │ │ │ │ andvs r4, ip, r1, lsl #8 │ │ │ │ cdpvs 7, 11, cr14, cr11, cr15, {7} │ │ │ │ - bl fea7b2c0 <__bss_end__@@Base+0xfe9fdbd8> │ │ │ │ + bl fea7b2c0 <__bss_end__@@Base+0xfe9fdbd0> │ │ │ │ ldrmi r0, [r8], #-515 @ 0xfffffdfd │ │ │ │ - bl 1de67c <__bss_end__@@Base+0x160f94> │ │ │ │ + bl 1de67c <__bss_end__@@Base+0x160f8c> │ │ │ │ @ instruction: 0xf8c72301 │ │ │ │ @ instruction: 0xf8c78058 │ │ │ │ rscsvs r9, fp, #104 @ 0x68 │ │ │ │ ldmlt r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blvs fff28ef8 <__bss_end__@@Base+0xffeab810> │ │ │ │ + blvs fff28ef8 <__bss_end__@@Base+0xffeab808> │ │ │ │ mrrcne 6, 1, r4, r1, cr0 │ │ │ │ @ instruction: 0xf43f428c │ │ │ │ stmiavs r9!, {r2, r6, r7, sl, fp, sp, pc}^ │ │ │ │ addsmi r3, r4, #536870912 @ 0x20000000 │ │ │ │ stc 4, cr4, [r1, #4] │ │ │ │ @ instruction: 0xf43f6a01 │ │ │ │ stmiavs r9!, {r2, r3, r4, r5, r7, sl, fp, sp, pc}^ │ │ │ │ @@ -25388,16 +25388,16 @@ │ │ │ │ bvs 5bd20 │ │ │ │ ldrtvs lr, [sp], #2029 @ 0x7ed │ │ │ │ svclt 0x00c2f7fe │ │ │ │ ldclvs 6, cr4, [fp, #104]! @ 0x68 │ │ │ │ addsmi r6, sl, #11840 @ 0x2e40 │ │ │ │ ldrmi fp, [sl], -r8, lsr #31 │ │ │ │ cdp 7, 14, cr15, cr6, cr6, {7} │ │ │ │ - bllt fe19e734 <__bss_end__@@Base+0xfe12104c> │ │ │ │ - b ff6de6d4 <__bss_end__@@Base+0xff660fec> │ │ │ │ + bllt fe19e734 <__bss_end__@@Base+0xfe121044> │ │ │ │ + b ff6de6d4 <__bss_end__@@Base+0xff660fe4> │ │ │ │ @ instruction: 0xf7fe6c7b │ │ │ │ @ instruction: 0xf7e6bfab │ │ │ │ @ instruction: 0x6c7bead6 │ │ │ │ svclt 0x00aef7fe │ │ │ │ eorcs r4, r0, sl, lsr #18 │ │ │ │ ldrbtmi r6, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldmib lr!, {r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -25405,15 +25405,15 @@ │ │ │ │ @ instruction: 0xf7e664b8 │ │ │ │ @ instruction: 0x6c7beac8 │ │ │ │ stmdbmi r5!, {r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtvs r2, [fp], #-32 @ 0xffffffe0 │ │ │ │ @ instruction: 0xf7e64479 │ │ │ │ @ instruction: 0x4621e9b2 │ │ │ │ ldrtvs r2, [r8], #544 @ 0x220 │ │ │ │ - b feede714 <__bss_end__@@Base+0xfee6102c> │ │ │ │ + b feede714 <__bss_end__@@Base+0xfee61024> │ │ │ │ @ instruction: 0xe7656c7b │ │ │ │ @ instruction: 0x46266ebb │ │ │ │ @ instruction: 0xf6fe429c │ │ │ │ mrcvs 13, 5, sl, cr10, cr14, {7} │ │ │ │ movteq pc, #61701 @ 0xf105 @ │ │ │ │ @ instruction: 0xf6be429a │ │ │ │ @ instruction: 0xf7feadf8 │ │ │ │ @@ -25421,15 +25421,15 @@ │ │ │ │ ldmdbmi r8, {r1, r2, r3, r4, r5, r9, sl, fp, sp, lr} │ │ │ │ ldmdapl r0!, {r0, r1, r2, r3, sl, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldrbtmi r4, [r9], #-2326 @ 0xfffff6ea │ │ │ │ andcs r5, r1, r4, lsr r9 │ │ │ │ eorvs r2, r5, r1, asr r5 │ │ │ │ cdp 7, 11, cr15, cr12, cr6, {7} │ │ │ │ - bl 1bde754 <__bss_end__@@Base+0x1b6106c> │ │ │ │ + bl 1bde754 <__bss_end__@@Base+0x1b61064> │ │ │ │ ldrmi r4, [r3], -r6, lsl #16 │ │ │ │ @ instruction: 0x462a6e3e │ │ │ │ @ instruction: 0x4c064910 │ │ │ │ ldrbtmi r5, [r9], #-2096 @ 0xfffff7d0 │ │ │ │ stmdbmi pc, {r0, sp, lr} @ │ │ │ │ @ instruction: 0xe7eb4479 │ │ │ │ stcl 7, cr15, [ip], #920 @ 0x398 │ │ │ │ @@ -25490,35 +25490,35 @@ │ │ │ │ addhi pc, pc, r0, lsl #4 │ │ │ │ ldmdbcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ blcs 2e9f0 │ │ │ │ addhi pc, r7, r0 │ │ │ │ ldc2l 7, cr15, [r2], #-948 @ 0xfffffc4c │ │ │ │ @ instruction: 0xf1a0980f │ │ │ │ - blcs 261590 <__bss_end__@@Base+0x1e3ea8> │ │ │ │ + blcs 261590 <__bss_end__@@Base+0x1e3ea0> │ │ │ │ @ instruction: 0xf8dfd966 │ │ │ │ @ instruction: 0xf8df2900 │ │ │ │ ldrbtmi r3, [fp], #-2304 @ 0xfffff700 │ │ │ │ vadd.i8 d21, d22, d21 │ │ │ │ ldclvs 2, cr1, [r9], {120} @ 0x78 │ │ │ │ addseq r6, fp, fp, lsr #16 │ │ │ │ stmdaeq r1, {r0, r1, r6, ip, sp, lr, pc} │ │ │ │ movwcs lr, #6720 @ 0x1a40 │ │ │ │ vqsub.u8 d4, d16, d3 │ │ │ │ @ instruction: 0xf04f81b9 │ │ │ │ strbtmi r0, [r7], -r0, lsl #24 │ │ │ │ subne pc, r2, #1610612740 @ 0x60000004 │ │ │ │ vqsub.u8 d4, d16, d3 │ │ │ │ - blcs 1ec1d78 <__bss_end__@@Base+0x1e44690> │ │ │ │ + blcs 1ec1d78 <__bss_end__@@Base+0x1e44688> │ │ │ │ orrhi pc, r4, #0, 6 │ │ │ │ vqrdmulh.s q1, q0, │ │ │ │ - blcs 13c2538 <__bss_end__@@Base+0x1344e50> │ │ │ │ + blcs 13c2538 <__bss_end__@@Base+0x1344e48> │ │ │ │ addshi pc, r9, r1, lsl #6 │ │ │ │ vqrdmlah.s d18, d0, d3 │ │ │ │ - blcc 540c00 <__bss_end__@@Base+0x4c3518> │ │ │ │ + blcc 540c00 <__bss_end__@@Base+0x4c3510> │ │ │ │ vpadd.i8 d2, d0, d26 │ │ │ │ ldm pc, {r2, r4, r5, r7, pc}^ @ │ │ │ │ cmnpeq r6, r3, lsl r0 @ p-variant is OBSOLETE │ │ │ │ ldrhteq r0, [r2], r2 │ │ │ │ ldrhteq r0, [r2], r2 │ │ │ │ ldrhteq r0, [r2], r2 │ │ │ │ adcseq r0, r2, pc, asr #1 │ │ │ │ @@ -25597,15 +25597,15 @@ │ │ │ │ ldrbhi pc, [r9] @ │ │ │ │ @ instruction: 0x0798f8df │ │ │ │ andeq pc, sp, #111 @ 0x6f │ │ │ │ ldrbtmi r4, [r8], #-1577 @ 0xfffff9d7 │ │ │ │ @ instruction: 0xf902f01b │ │ │ │ @ instruction: 0xf7e64628 │ │ │ │ @ instruction: 0xf8dfe938 │ │ │ │ - bls 4ee89c <__bss_end__@@Base+0x4711b4> │ │ │ │ + bls 4ee89c <__bss_end__@@Base+0x4711ac> │ │ │ │ stmdals pc, {r0, r1, r3, r4, r5, r6, sl, lr} @ │ │ │ │ @ instruction: 0xe714649a │ │ │ │ subcc pc, r2, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ ldmdbcs r2, {r0, r2, r7, r8, r9, sl, pc}^ │ │ │ │ addhi pc, ip, #1 │ │ │ │ @ instruction: 0xf0012900 │ │ │ │ @@ -25691,15 +25691,15 @@ │ │ │ │ subsvs r4, sl, fp, ror r4 │ │ │ │ @ instruction: 0x0650f8df │ │ │ │ @ instruction: 0xf7ee4478 │ │ │ │ @ instruction: 0xf8dfff45 │ │ │ │ ldrbtmi r2, [sl], #-1612 @ 0xfffff9b4 │ │ │ │ stmdbcs r0, {r0, r4, fp, sp, lr} │ │ │ │ strbhi pc, [lr], -r0 @ │ │ │ │ - blx bad3e <__bss_end__@@Base+0x3d656> │ │ │ │ + blx bad3e <__bss_end__@@Base+0x3d64e> │ │ │ │ @ instruction: 0xf7eef101 │ │ │ │ @ instruction: 0xe79dfcff │ │ │ │ svceq 0x0000f1bc │ │ │ │ subhi pc, lr, r1, asr #32 │ │ │ │ @ instruction: 0x362cf8df │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ ldrbtmi r0, [fp], #-1580 @ 0xfffff9d4 │ │ │ │ @@ -25729,15 +25729,15 @@ │ │ │ │ vqsub.u8 d4, d16, d3 │ │ │ │ vabd.s8 q12, , │ │ │ │ addsmi r6, r3, #-1610612734 @ 0xa0000002 │ │ │ │ @ instruction: 0xf04fbfc4 │ │ │ │ strbtmi r0, [r7], -r0, lsl #24 │ │ │ │ strbhi pc, [sp], #832 @ 0x340 @ │ │ │ │ mvnmi pc, #683671552 @ 0x28c00000 │ │ │ │ - blcs 14ef938 <__bss_end__@@Base+0x1472250> │ │ │ │ + blcs 14ef938 <__bss_end__@@Base+0x1472248> │ │ │ │ mrcge 6, 7, APSR_nzcv, cr15, cr15, {1} │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ @ instruction: 0xfffffdf3 │ │ │ │ @ instruction: 0xfffffdf3 │ │ │ │ @@ -25828,59 +25828,59 @@ │ │ │ │ ldc2 7, cr15, [r8, #-1000] @ 0xfffffc18 │ │ │ │ strbcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs fp, {r0, r4, r5, r6, r7, r9, sl, pc}^ │ │ │ │ svclt 0x000c2b00 │ │ │ │ tstcs r2, r3, lsl #2 │ │ │ │ - blx ff65ce24 <__bss_end__@@Base+0xff5df73c> │ │ │ │ + blx ff65ce24 <__bss_end__@@Base+0xff5df734> │ │ │ │ @ instruction: 0xf1bce68e │ │ │ │ @ instruction: 0xf0410f00 │ │ │ │ @ instruction: 0xf8df8039 │ │ │ │ ldrbtmi r3, [fp], #-1060 @ 0xfffffbdc │ │ │ │ bcs 3ae94 │ │ │ │ ldrbhi pc, [r6], r0 @ │ │ │ │ @ instruction: 0xf7e96858 │ │ │ │ ldrbt pc, [pc], -r9, asr #29 @ │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrhi pc, [r8, r0, asr #32] │ │ │ │ - beq ff65c4c0 <__bss_end__@@Base+0xff5dedd8> │ │ │ │ + beq ff65c4c0 <__bss_end__@@Base+0xff5dedd0> │ │ │ │ @ instruction: 0xf06f2504 │ │ │ │ stc 0, cr0, [sp, #52] @ 0x34 │ │ │ │ @ instruction: 0xf7fa0a0b │ │ │ │ - bmi fffe0208 <__bss_end__@@Base+0xfff62b20> │ │ │ │ - beq 31c4cc <__bss_end__@@Base+0x29ede4> │ │ │ │ + bmi fffe0208 <__bss_end__@@Base+0xfff62b18> │ │ │ │ + beq 31c4cc <__bss_end__@@Base+0x29eddc> │ │ │ │ ldmdavs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r1, {r0, r1, r3, r4, r5, r7, r8, ip, sp, pc}^ │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ - bcc fe45c684 <__bss_end__@@Base+0xfe3def9c> │ │ │ │ - blcc 7b0b8 <__bss_start@@Base+0x2660> │ │ │ │ - beq ffa1c950 <__bss_end__@@Base+0xff99f268> │ │ │ │ + bcc fe45c684 <__bss_end__@@Base+0xfe3def94> │ │ │ │ + blcc 7b0b8 <__bss_start@@Base+0x2658> │ │ │ │ + beq ffa1c950 <__bss_end__@@Base+0xff99f260> │ │ │ │ vstrle d2, [fp, #-0] │ │ │ │ - blvs ff29c4f4 <__bss_end__@@Base+0xff21ee0c> │ │ │ │ - bvc ff05c958 <__bss_end__@@Base+0xfefdf270> │ │ │ │ + blvs ff29c4f4 <__bss_end__@@Base+0xff21ee04> │ │ │ │ + bvc ff05c958 <__bss_end__@@Base+0xfefdf268> │ │ │ │ vmul.f64 d3, d7, d1 │ │ │ │ vmov.f64 d7, #118 @ 0x3fb00000 1.375 │ │ │ │ mvnsle r0, r7, asr #23 │ │ │ │ ldrbtmi r4, [sl], #-2801 @ 0xfffff50f │ │ │ │ @ instruction: 0x46296093 │ │ │ │ @ instruction: 0xffacf7f8 │ │ │ │ @ instruction: 0xf1bce650 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ ldc 7, cr8, [pc, #440] @ 21058 │ │ │ │ strcs r0, [r2, #-2754] @ 0xfffff53e │ │ │ │ @ instruction: 0xf1bce7cf │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ strcs r8, [r5, #-1870] @ 0xfffff8b2 │ │ │ │ - beq 25c974 <__bss_end__@@Base+0x1df28c> │ │ │ │ + beq 25c974 <__bss_end__@@Base+0x1df284> │ │ │ │ @ instruction: 0xf1bce7c7 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf06f873c │ │ │ │ @ instruction: 0xf7fa000d │ │ │ │ - bmi ff920194 <__bss_end__@@Base+0xff8a2aac> │ │ │ │ + bmi ff920194 <__bss_end__@@Base+0xff8a2aa4> │ │ │ │ ldmdavs r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ subsvs r0, r3, fp, asr r9 │ │ │ │ bcs 3af20 │ │ │ │ strhi pc, [r4], r0 │ │ │ │ svclt 0x00082b00 │ │ │ │ @ instruction: 0x21222200 │ │ │ │ @@ -25893,44 +25893,44 @@ │ │ │ │ strmi pc, [r6], -r7, asr #29 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ svcvs 0x0080ae19 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldclmi 14, cr10, [r2, #84] @ 0x54 │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi ff4428cc <__bss_end__@@Base+0xff3c51e4> │ │ │ │ + blmi ff4428cc <__bss_end__@@Base+0xff3c51dc> │ │ │ │ ldmdbvs sp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ - blmi ff3e9724 <__bss_end__@@Base+0xff36c03c> │ │ │ │ + blmi ff3e9724 <__bss_end__@@Base+0xff36c034> │ │ │ │ ldrbtmi r2, [fp], #-151 @ 0xffffff69 │ │ │ │ stmdbcs r2, {r0, r3, r4, r6, fp, sp, lr} │ │ │ │ tstcs r2, r8, lsr #30 │ │ │ │ ldclvs 7, cr4, [r0, #-672]! @ 0xfffffd60 │ │ │ │ stc2l 0, cr15, [r8], #-8 │ │ │ │ @ instruction: 0xf7ee6d70 │ │ │ │ ldrb pc, [fp, #2827]! @ 0xb0b @ │ │ │ │ svceq 0x0000f1bc │ │ │ │ strhi pc, [r6, -r0, asr #32] │ │ │ │ - beq fe65c5c8 <__bss_end__@@Base+0xfe5deee0> │ │ │ │ + beq fe65c5c8 <__bss_end__@@Base+0xfe5deed8> │ │ │ │ ldrb r2, [sl, -r3, lsl #10]! │ │ │ │ svceq 0x0000f1bc │ │ │ │ strhi pc, [r7, r0, asr #32]! │ │ │ │ @ instruction: 0xf06f4dc2 │ │ │ │ @ instruction: 0xf7fa000d │ │ │ │ strmi pc, [r6], -r5, ror #24 │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi fefc27b8 <__bss_end__@@Base+0xfef450d0> │ │ │ │ + blmi fefc27b8 <__bss_end__@@Base+0xfef450c8> │ │ │ │ @ instruction: 0x4630211d │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blx ffd5ef5e <__bss_end__@@Base+0xffce1876> │ │ │ │ + blx ffd5ef5e <__bss_end__@@Base+0xffce186e> │ │ │ │ @ instruction: 0xf1bce5dc │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf06f8782 │ │ │ │ @ instruction: 0xf7fa000d │ │ │ │ - blmi fee200cc <__bss_end__@@Base+0xfeda29e4> │ │ │ │ + blmi fee200cc <__bss_end__@@Base+0xfeda29dc> │ │ │ │ ldrbtmi r4, [fp], #-1541 @ 0xfffff9fb │ │ │ │ blcs 3b004 │ │ │ │ strhi pc, [lr], -r0 │ │ │ │ @ instruction: 0x211f4bb4 │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf7f8685a │ │ │ │ strb pc, [r5, #3037] @ 0xbdd @ │ │ │ │ @@ -25962,15 +25962,15 @@ │ │ │ │ ldr pc, [r1, #2153] @ 0x869 │ │ │ │ rsbseq pc, r4, #1342177284 @ 0x50000004 │ │ │ │ @ instruction: 0xf73f4293 │ │ │ │ vmla.f32 d26, d5, d24 │ │ │ │ addsmi r0, r3, #44, 4 @ 0xc0000002 │ │ │ │ ldrbthi pc, [r8], #-832 @ 0xfffffcc0 @ │ │ │ │ movmi pc, #683671552 @ 0x28c00000 │ │ │ │ - blcs 11efce4 <__bss_end__@@Base+0x11725fc> │ │ │ │ + blcs 11efce4 <__bss_end__@@Base+0x11725f4> │ │ │ │ stcge 6, cr15, [sp, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ muleq r0, r9, r2 │ │ │ │ @ instruction: 0xfffffa4f │ │ │ │ @ instruction: 0xfffffa4f │ │ │ │ @@ -26066,56 +26066,56 @@ │ │ │ │ andeq lr, r3, lr, lsl #23 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq lr, r3, r4, lsl #23 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r7, r2, r8, lsr r7 │ │ │ │ - andeq sl, r5, ip, lsr ip │ │ │ │ - andeq r2, r5, ip, lsl #3 │ │ │ │ + andeq sl, r5, r4, asr #24 │ │ │ │ + muleq r5, r0, r1 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - strdeq sl, [r5], -r6 │ │ │ │ - andeq sl, r5, ip, lsr #22 │ │ │ │ - andeq sl, r5, r4, lsl fp │ │ │ │ - andeq sl, r5, r2, lsl #22 │ │ │ │ + strdeq sl, [r5], -lr │ │ │ │ + andeq sl, r5, r4, lsr fp │ │ │ │ + andeq sl, r5, ip, lsl fp │ │ │ │ + andeq sl, r5, sl, lsl #22 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq lr, [r3], -r6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - andeq r2, r5, r6, lsr r0 │ │ │ │ - andeq sl, r5, r2, lsl #21 │ │ │ │ + andeq r2, r5, sl, lsr r0 │ │ │ │ + andeq sl, r5, sl, lsl #21 │ │ │ │ andeq r7, r2, lr, asr #10 │ │ │ │ - andeq sl, r5, r4, asr sl │ │ │ │ - andeq sl, r5, r4, lsl sl │ │ │ │ - andeq r1, r5, r0, ror pc │ │ │ │ - andeq sl, r5, r6, ror #19 │ │ │ │ - ldrdeq sl, [r5], -r6 │ │ │ │ - andeq r1, r5, r0, asr #30 │ │ │ │ - @ instruction: 0x0005a9b2 │ │ │ │ - andeq sl, r5, r0, lsr #19 │ │ │ │ - muleq r5, r0, r9 │ │ │ │ - andeq sl, r5, r4, lsr r9 │ │ │ │ - strdeq sl, [r5], -ip │ │ │ │ + andeq sl, r5, ip, asr sl │ │ │ │ + andeq sl, r5, ip, lsl sl │ │ │ │ + andeq r1, r5, r4, ror pc │ │ │ │ + andeq sl, r5, lr, ror #19 │ │ │ │ + ldrdeq sl, [r5], -lr │ │ │ │ + andeq r1, r5, r4, asr #30 │ │ │ │ + @ instruction: 0x0005a9ba │ │ │ │ + andeq sl, r5, r8, lsr #19 │ │ │ │ + muleq r5, r8, r9 │ │ │ │ + andeq sl, r5, ip, lsr r9 │ │ │ │ + andeq sl, r5, r4, lsl #18 │ │ │ │ strdeq r5, [r2], -r0 │ │ │ │ - andeq sl, r5, sl, ror #17 │ │ │ │ - andeq sl, r5, r2, asr #17 │ │ │ │ + strdeq sl, [r5], -r2 │ │ │ │ + andeq sl, r5, sl, asr #17 │ │ │ │ ldrdeq r4, [r2], -r4 @ │ │ │ │ - andeq sl, r5, lr, lsr #17 │ │ │ │ - andeq sl, r5, r2, ror r8 │ │ │ │ - ldrdeq sl, [r5], -r0 │ │ │ │ - andeq sl, r5, sl, lsr #13 │ │ │ │ - andeq sl, r5, r8, ror r6 │ │ │ │ - andeq sl, r5, r6, asr #12 │ │ │ │ - andeq sl, r5, r8, lsl #12 │ │ │ │ - andeq sl, r5, r0, asr #11 │ │ │ │ + @ instruction: 0x0005a8b6 │ │ │ │ + andeq sl, r5, sl, ror r8 │ │ │ │ + ldrdeq sl, [r5], -r8 │ │ │ │ + @ instruction: 0x0005a6b2 │ │ │ │ + andeq sl, r5, r0, lsl #13 │ │ │ │ + andeq sl, r5, lr, asr #12 │ │ │ │ + andeq sl, r5, r0, lsl r6 │ │ │ │ + andeq sl, r5, r8, asr #11 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - andeq sl, r5, sl, lsr #11 │ │ │ │ - andeq sl, r5, ip, ror #10 │ │ │ │ - andeq sl, r5, ip, asr r5 │ │ │ │ - andeq sl, r5, lr, lsr r5 │ │ │ │ - andeq sl, r5, lr, lsr #10 │ │ │ │ + @ instruction: 0x0005a5b2 │ │ │ │ + andeq sl, r5, r4, ror r5 │ │ │ │ + andeq sl, r5, r4, ror #10 │ │ │ │ + andeq sl, r5, r6, asr #10 │ │ │ │ + andeq sl, r5, r6, lsr r5 │ │ │ │ andeq r5, r2, r6, asr #14 │ │ │ │ muleq r2, r8, sl │ │ │ │ andeq r5, r2, r6, lsr r1 │ │ │ │ andeq r6, r2, r8, ror pc │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrbhi pc, [r5, #64] @ 0x40 @ │ │ │ │ @ instruction: 0x060cf8df │ │ │ │ @@ -26159,15 +26159,15 @@ │ │ │ │ ldrcc pc, [r8, #2271] @ 0x8df │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ @ instruction: 0xf1bce454 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df84c0 │ │ │ │ ldrbtmi r0, [r8], #-1420 @ 0xfffffa74 │ │ │ │ @ instruction: 0xf5a3e44f │ │ │ │ - bcc 10f1e4c <__bss_end__@@Base+0x1074764> │ │ │ │ + bcc 10f1e4c <__bss_end__@@Base+0x107475c> │ │ │ │ @ instruction: 0xf63f2a35 │ │ │ │ vqdmulh.s d10, d31, d18 │ │ │ │ @ instruction: 0xf85e0e0c │ │ │ │ ldrmi r3, [lr], #34 @ 0x22 │ │ │ │ svclt 0x00004770 │ │ │ │ andeq r0, r0, sp, lsr #5 │ │ │ │ @ instruction: 0xfffff737 │ │ │ │ @@ -26234,20 +26234,20 @@ │ │ │ │ ldrbtmi r5, [sp], #-1144 @ 0xfffffb88 │ │ │ │ blcs 3b504 │ │ │ │ cmpphi fp, #0 @ p-variant is OBSOLETE │ │ │ │ strbtcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0x46402117 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf97cf7f8 │ │ │ │ - bllt 195f46c <__bss_end__@@Base+0x18e1d84> │ │ │ │ + bllt 195f46c <__bss_end__@@Base+0x18e1d7c> │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrthi pc, [r0], #64 @ 0x40 @ │ │ │ │ strbmi r2, [r0], -r0, asr #2 │ │ │ │ - blx 165f468 <__bss_end__@@Base+0x15e1d80> │ │ │ │ - bllt 16df480 <__bss_end__@@Base+0x1661d98> │ │ │ │ + blx 165f468 <__bss_end__@@Base+0x15e1d78> │ │ │ │ + bllt 16df480 <__bss_end__@@Base+0x1661d90> │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrbthi pc, [r5], #64 @ 0x40 @ │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf1bce7f3 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df8550 │ │ │ │ ldrbtmi r5, [sp], #-1076 @ 0xfffffbcc │ │ │ │ @@ -26255,79 +26255,79 @@ │ │ │ │ movthi pc, #32768 @ 0x8000 @ │ │ │ │ strtcc pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r2, [fp], #-261 @ 0xfffffefb │ │ │ │ @ instruction: 0xf0226858 │ │ │ │ strbmi pc, [r0], -r1, asr #27 @ │ │ │ │ tstcs r6, sl, lsl #12 │ │ │ │ @ instruction: 0xf952f7f8 │ │ │ │ - bllt edf4c0 <__bss_end__@@Base+0xe61dd8> │ │ │ │ + bllt edf4c0 <__bss_end__@@Base+0xe61dd0> │ │ │ │ svceq 0x0000f1bc │ │ │ │ strbhi pc, [fp, #-64] @ 0xffffffc0 @ │ │ │ │ msrcc SPSR_, pc, asr #8 │ │ │ │ @ instruction: 0xf1bce7d3 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ blmi 29b0 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8d58339 │ │ │ │ - blx fec219cc <__bss_end__@@Base+0xfeba42e4> │ │ │ │ + blx fec219cc <__bss_end__@@Base+0xfeba42dc> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8b2f005 │ │ │ │ - bllt 85f4f4 <__bss_end__@@Base+0x7e1e0c> │ │ │ │ + bllt 85f4f4 <__bss_end__@@Base+0x7e1e04> │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrbthi pc, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ ldrbtmi r4, [sl], #-2806 @ 0xfffff50a │ │ │ │ blcs 3b554 │ │ │ │ movwhi pc, #0 @ │ │ │ │ - blx 7b656 <__bss_start@@Base+0x2bfe> │ │ │ │ + blx 7b656 <__bss_start@@Base+0x2bf6> │ │ │ │ cdp 3, 0, cr15, cr7, cr3, {0} │ │ │ │ ldmvs r3, {r4, r9, fp, ip, sp} │ │ │ │ vmov.f64 d3, #129 @ 0xc0080000 -2.125 │ │ │ │ blcs 4003c │ │ │ │ ldc 13, cr13, [pc, #44] @ 21550 │ │ │ │ @ instruction: 0xeeb76bdc │ │ │ │ - blcc 80048 <__bss_end__@@Base+0x2960> │ │ │ │ - blvc 1dcdcc <__bss_end__@@Base+0x15f6e4> │ │ │ │ - blvc ff21d010 <__bss_end__@@Base+0xff19f928> │ │ │ │ - bmi ffad5d14 <__bss_end__@@Base+0xffa5862c> │ │ │ │ + blcc 80048 <__bss_end__@@Base+0x2958> │ │ │ │ + blvc 1dcdcc <__bss_end__@@Base+0x15f6dc> │ │ │ │ + blvc ff21d010 <__bss_end__@@Base+0xff19f920> │ │ │ │ + bmi ffad5d14 <__bss_end__@@Base+0xffa58624> │ │ │ │ addsvs r4, r3, sl, ror r4 │ │ │ │ - beq 121d000 <__bss_end__@@Base+0x119f918> │ │ │ │ + beq 121d000 <__bss_end__@@Base+0x119f910> │ │ │ │ strbmi r2, [r0], -sl, lsl #2 │ │ │ │ mrrc2 7, 15, pc, r2, cr8 @ │ │ │ │ - blt ffddf548 <__bss_end__@@Base+0xffd61e60> │ │ │ │ + blt ffddf548 <__bss_end__@@Base+0xffd61e58> │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrhi pc, [r1, #-64] @ 0xffffffc0 │ │ │ │ ldr r2, [r0, r2, lsl #2] │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrbthi pc, [r7], #64 @ 0x40 @ │ │ │ │ tstppl r0, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1bce789 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0x211084ff │ │ │ │ @ instruction: 0xf1bce783 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ orrcs r8, r0, pc, ror #9 │ │ │ │ @ instruction: 0xf1bce77d │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ - blmi ff60297c <__bss_end__@@Base+0xff585294> │ │ │ │ + blmi ff60297c <__bss_end__@@Base+0xff58528c> │ │ │ │ @ instruction: 0x4640211e │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8e8f7f8 │ │ │ │ - blt ff45f594 <__bss_end__@@Base+0xff3e1eac> │ │ │ │ + blt ff45f594 <__bss_end__@@Base+0xff3e1ea4> │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrbhi pc, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ @ instruction: 0xf942f7fa │ │ │ │ ldrbtmi r4, [fp], #-3023 @ 0xfffff431 │ │ │ │ bcs 3b618 │ │ │ │ tstphi r1, #0 @ p-variant is OBSOLETE │ │ │ │ - blx fb726 <__bss_end__@@Base+0x7e03e> │ │ │ │ + blx fb726 <__bss_end__@@Base+0x7e036> │ │ │ │ msrcs R9_usr, r2 │ │ │ │ @ instruction: 0xf8d2f7f8 │ │ │ │ - blt feedf5c0 <__bss_end__@@Base+0xfee61ed8> │ │ │ │ + blt feedf5c0 <__bss_end__@@Base+0xfee61ed0> │ │ │ │ svceq 0x0000f1bc │ │ │ │ strbthi pc, [r3], #64 @ 0x40 @ │ │ │ │ ldrbtmi r4, [sp], #-3527 @ 0xfffff239 │ │ │ │ blcs 3b680 │ │ │ │ addhi pc, lr, #0 │ │ │ │ tstcs sl, r5, asr #23 │ │ │ │ ldrbtmi r4, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ @@ -26350,15 +26350,15 @@ │ │ │ │ addsmi r5, r3, #1610612743 @ 0x60000007 │ │ │ │ @ instruction: 0xf04fbfdc │ │ │ │ strbtmi r0, [r7], -r0, lsl #24 │ │ │ │ mvnhi pc, r0, lsl #6 │ │ │ │ rsbpl pc, r2, #73400320 @ 0x4600000 │ │ │ │ vqsub.u8 d20, d16, d3 │ │ │ │ @ instruction: 0xf5a381d0 │ │ │ │ - blcc 18f25a8 <__bss_end__@@Base+0x1874ec0> │ │ │ │ + blcc 18f25a8 <__bss_end__@@Base+0x1874eb8> │ │ │ │ @ instruction: 0xf63f2b13 │ │ │ │ andge sl, r2, #36, 20 @ 0x24000 │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0x4710441a │ │ │ │ strheq r0, [r0], -fp │ │ │ │ @ instruction: 0xfffff43f │ │ │ │ muleq r0, r7, r0 │ │ │ │ @@ -26385,38 +26385,38 @@ │ │ │ │ @ instruction: 0xf8bef7fa │ │ │ │ @ instruction: 0xf002210d │ │ │ │ @ instruction: 0xf7ffff6f │ │ │ │ @ instruction: 0xf1bcba3f │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ andcs r8, ip, r8, lsl r4 │ │ │ │ @ instruction: 0xff2cf002 │ │ │ │ - blt ddf6c8 <__bss_end__@@Base+0xd61fe0> │ │ │ │ + blt ddf6c8 <__bss_end__@@Base+0xd61fd8> │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrhi pc, [r9], #-64 @ 0xffffffc0 │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ @ instruction: 0xf8a8f7fa │ │ │ │ @ instruction: 0xf002210e │ │ │ │ @ instruction: 0xf7ffff59 │ │ │ │ @ instruction: 0xf1bcba29 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ andcs r8, sl, r7, lsl #8 │ │ │ │ @ instruction: 0xff16f002 │ │ │ │ - blt 85f6f4 <__bss_end__@@Base+0x7e200c> │ │ │ │ + blt 85f6f4 <__bss_end__@@Base+0x7e2004> │ │ │ │ svceq 0x0000f1bc │ │ │ │ strhi pc, [r8], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0xf002200b │ │ │ │ @ instruction: 0xf7ffff0d │ │ │ │ @ instruction: 0xf1bcba17 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf06f832b │ │ │ │ @ instruction: 0xf7fa000d │ │ │ │ smlabbcs pc, r9, r8, pc @ │ │ │ │ @ instruction: 0xff3af002 │ │ │ │ - blt 2df720 <__bss_end__@@Base+0x262038> │ │ │ │ - blcs 5304c0 <__bss_end__@@Base+0x4b2dd8> │ │ │ │ + blt 2df720 <__bss_end__@@Base+0x262030> │ │ │ │ + blcs 5304c0 <__bss_end__@@Base+0x4b2dd0> │ │ │ │ ldmibge r1!, {r0, r1, r2, r3, r4, r5, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ andeq r0, r0, sp, ror #1 │ │ │ │ andeq r0, r0, r7, lsl r1 │ │ │ │ andeq r0, r0, r9, lsr #1 │ │ │ │ @@ -26453,39 +26453,39 @@ │ │ │ │ mrc2 7, 2, pc, cr0, cr5, {7} │ │ │ │ ldmiblt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1bc │ │ │ │ orrhi pc, r3, #64 @ 0x40 │ │ │ │ stmiapl r5!, {r1, r3, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf1bce7e2 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ - blmi 12425ac <__bss_end__@@Base+0x11c4ec4> │ │ │ │ + blmi 12425ac <__bss_end__@@Base+0x11c4ebc> │ │ │ │ ldrb r5, [fp, r5, ror #17] │ │ │ │ svceq 0x0000f1bc │ │ │ │ cmnphi sp, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ @ instruction: 0xf7fa68e8 │ │ │ │ @ instruction: 0xf7f5f81f │ │ │ │ @ instruction: 0xf7fffe0f │ │ │ │ @ instruction: 0xf1bcb9a1 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ - blmi 1042578 <__bss_end__@@Base+0xfc4e90> │ │ │ │ + blmi 1042578 <__bss_end__@@Base+0xfc4e88> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ bcs 2b928 │ │ │ │ ldmibge r0, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs bb87c <__bss_end__@@Base+0x3e194> │ │ │ │ + blcs bb87c <__bss_end__@@Base+0x3e18c> │ │ │ │ andhi pc, r2, #0 │ │ │ │ @ instruction: 0xf7fa2000 │ │ │ │ tstpcs r1, r9, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - blx fe05d836 <__bss_end__@@Base+0xfdfe014e> │ │ │ │ + blx fe05d836 <__bss_end__@@Base+0xfdfe0146> │ │ │ │ stmiblt r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svceq 0x0000f1bc │ │ │ │ cmpphi r7, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ stmiapl r5!, {r0, r2, r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf1bce7b2 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ - blmi d0259c <__bss_end__@@Base+0xc84eb4> │ │ │ │ + blmi d0259c <__bss_end__@@Base+0xc84eac> │ │ │ │ str r5, [fp, r5, ror #17]! │ │ │ │ svceq 0x0000f1bc │ │ │ │ movthi pc, #4160 @ 0x1040 @ │ │ │ │ stmiapl r5!, {r4, r5, r8, r9, fp, lr}^ │ │ │ │ andcs lr, r0, #164, 14 @ 0x2900000 │ │ │ │ ldmdbmi r0!, {r0, r1, r2, r3, r5, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @@ -26493,16 +26493,16 @@ │ │ │ │ ldm r3, {r1, r3, sp, lr} │ │ │ │ stm r5, {r0, r1, r2} │ │ │ │ andcs r0, r0, #7 │ │ │ │ ldrbvs r6, [sl], #26 │ │ │ │ ldmlt r1!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwls r4, #46633 @ 0xb629 │ │ │ │ ldc2 7, cr15, [r0], {253} @ 0xfd │ │ │ │ - bls 5084a8 <__bss_end__@@Base+0x48adc0> │ │ │ │ - bne ff4bcaec <__bss_end__@@Base+0xff43f404> │ │ │ │ + bls 5084a8 <__bss_end__@@Base+0x48adb8> │ │ │ │ + bne ff4bcaec <__bss_end__@@Base+0xff43f3fc> │ │ │ │ svcvc 0x00a6f5b2 │ │ │ │ ldmge r4!, {r0, r1, r2, r3, r4, r5, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmiblt r4!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ ldmiblt r1!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ @@ -26511,43 +26511,43 @@ │ │ │ │ andeq r4, r2, ip, lsl lr │ │ │ │ andeq r5, r2, r4, asr #1 │ │ │ │ ldrdeq r6, [r2], -r0 │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ ldrdeq r6, [r2], -r6 @ │ │ │ │ andeq r5, r2, r8, lsl #1 │ │ │ │ andeq r5, r2, ip, lsr #11 │ │ │ │ - andeq sl, r5, r8, lsr #3 │ │ │ │ + @ instruction: 0x0005a1b0 │ │ │ │ @ instruction: 0x00025ab6 │ │ │ │ - andeq sl, r5, lr, ror r0 │ │ │ │ - andeq sl, r5, ip, rrx │ │ │ │ - andeq sl, r5, r2, lsr r0 │ │ │ │ - andeq sl, r5, r2, lsr #32 │ │ │ │ - strdeq r9, [r5], -r4 │ │ │ │ - andeq r9, r5, lr, asr #31 │ │ │ │ - muleq r5, r8, pc @ │ │ │ │ - andeq r9, r5, r4, asr #30 │ │ │ │ - andeq r9, r5, r6, lsr #30 │ │ │ │ - andeq r9, r5, r2, lsl #30 │ │ │ │ - strdeq r9, [r5], -r2 │ │ │ │ + andeq sl, r5, r6, lsl #1 │ │ │ │ + andeq sl, r5, r4, ror r0 │ │ │ │ + andeq sl, r5, sl, lsr r0 │ │ │ │ + andeq sl, r5, sl, lsr #32 │ │ │ │ + strdeq r9, [r5], -ip │ │ │ │ + ldrdeq r9, [r5], -r6 │ │ │ │ + andeq r9, r5, r0, lsr #31 │ │ │ │ + andeq r9, r5, ip, asr #30 │ │ │ │ + andeq r9, r5, lr, lsr #30 │ │ │ │ + andeq r9, r5, sl, lsl #30 │ │ │ │ + strdeq r9, [r5], -sl │ │ │ │ andeq r0, r0, r8, lsr #19 │ │ │ │ @ instruction: 0x000008b0 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ - andeq r1, r5, r4, asr #4 │ │ │ │ + andeq r1, r5, r8, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ andeq r0, r0, r4, ror #22 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ - andeq r9, r5, ip, ror ip │ │ │ │ - andeq r1, r5, lr, ror #3 │ │ │ │ + andeq r9, r5, r4, lsl #25 │ │ │ │ + strdeq r1, [r5], -r2 │ │ │ │ rsbscc pc, r6, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0xf73f4293 │ │ │ │ vtst.8 d26, d20, d22 │ │ │ │ addsmi r3, r3, #268435462 @ 0x10000006 │ │ │ │ adchi pc, fp, r0, asr #6 │ │ │ │ orrmi pc, r6, #683671552 @ 0x28c00000 │ │ │ │ - blcs 5306bc <__bss_end__@@Base+0x4b2fd4> │ │ │ │ + blcs 5306bc <__bss_end__@@Base+0x4b2fcc> │ │ │ │ stmiage fp!, {r0, r1, r2, r3, r4, r5, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ @ instruction: 0xfffff14b │ │ │ │ @ instruction: 0xfffff14b │ │ │ │ @@ -26609,28 +26609,28 @@ │ │ │ │ @ instruction: 0x212d827e │ │ │ │ strcc pc, [r4, #2271]! @ 0x8df │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs fp, {r1, r3, r4, r5, r6, r8, r9, ip, sp, pc}^ │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ @ instruction: 0xf7f72001 │ │ │ │ @ instruction: 0xf7fffe8f │ │ │ │ - blcc 144fc28 <__bss_end__@@Base+0x13d2540> │ │ │ │ + blcc 144fc28 <__bss_end__@@Base+0x13d2538> │ │ │ │ @ instruction: 0xf63f2b14 │ │ │ │ andcs sl, r1, #1966080 @ 0x1e0000 │ │ │ │ cdpeq 0, 0, cr15, cr5, cr15, {2} │ │ │ │ cdpeq 2, 1, cr15, cr2, cr0, {6} │ │ │ │ @ instruction: 0xf603fa02 │ │ │ │ vmlaeq.f32 s28, s28, s12 │ │ │ │ svceq 0x0000f1be │ │ │ │ stmdage lr!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ eorle r2, sp, r7, lsl #22 │ │ │ │ @ instruction: 0xf43f2b13 │ │ │ │ @ instruction: 0xf7ffaeed │ │ │ │ tstcs r1, sl, lsl #16 │ │ │ │ - blx 145da94 <__bss_end__@@Base+0x13e03ac> │ │ │ │ + blx 145da94 <__bss_end__@@Base+0x13e03a4> │ │ │ │ @ instruction: 0xf641e690 │ │ │ │ addsmi r3, r3, #-1342177279 @ 0xb0000001 │ │ │ │ svcge 0x00fcf47e │ │ │ │ svceq 0x0000f1bc │ │ │ │ rsbshi pc, fp, #64 @ 0x40 │ │ │ │ @ instruction: 0xf818f003 │ │ │ │ @ instruction: 0xf04fe791 │ │ │ │ @@ -26651,15 +26651,15 @@ │ │ │ │ @ instruction: 0xf7f52000 │ │ │ │ @ instruction: 0xf7fffcc3 │ │ │ │ @ instruction: 0xf1bcb82d │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0x212e8195 │ │ │ │ strcs lr, [r0, -r2, lsr #15] │ │ │ │ ldr r2, [pc, ip, lsr #2] │ │ │ │ - bl 17dfa88 <__bss_end__@@Base+0x17623a0> │ │ │ │ + bl 17dfa88 <__bss_end__@@Base+0x1762398> │ │ │ │ @ instruction: 0xf7f44640 │ │ │ │ stmdacs r0, {r0, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stclge 4, cr15, [ip, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0x3074f890 │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ strb r6, [r5, #-107]! @ 0xffffff95 │ │ │ │ bvc 5d5ec │ │ │ │ @@ -26674,23 +26674,23 @@ │ │ │ │ movwcs r2, #4866 @ 0x1302 │ │ │ │ ldr r6, [r1], #107 @ 0x6b │ │ │ │ @ instruction: 0xf7f44640 │ │ │ │ stcne 14, cr15, [sl, #-964]! @ 0xfffffc3c │ │ │ │ vmax.s8 d20, d0, d6 │ │ │ │ @ instruction: 0xf7e5119d │ │ │ │ @ instruction: 0x4630e93e │ │ │ │ - b feedfae4 <__bss_end__@@Base+0xfee623fc> │ │ │ │ + b feedfae4 <__bss_end__@@Base+0xfee623f4> │ │ │ │ movwcc r6, #6251 @ 0x186b │ │ │ │ strt r6, [r7], #107 @ 0x6b │ │ │ │ - blx fbcca <__bss_end__@@Base+0x7e5e2> │ │ │ │ + blx fbcca <__bss_end__@@Base+0x7e5da> │ │ │ │ strb pc, [r7], #0 @ │ │ │ │ @ instruction: 0xf894f7f4 │ │ │ │ @ instruction: 0xf43e2800 │ │ │ │ @ instruction: 0xf890afdf │ │ │ │ - blx fecedd44 <__bss_end__@@Base+0xfec7065c> │ │ │ │ + blx fecedd44 <__bss_end__@@Base+0xfec70654> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fe606b │ │ │ │ ldrdcs fp, [r0], -r7 │ │ │ │ ldmdalt r9, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ movwls r5, #47331 @ 0xb8e3 │ │ │ │ @ instruction: 0xf0034618 │ │ │ │ @@ -26715,22 +26715,22 @@ │ │ │ │ @ instruction: 0xf04fb9e3 │ │ │ │ strbt r3, [lr], #767 @ 0x2ff │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdblt r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldmdblt fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff2128 │ │ │ │ - blmi fff90038 <__bss_end__@@Base+0xfff12950> │ │ │ │ + blmi fff90038 <__bss_end__@@Base+0xfff12948> │ │ │ │ movwls r5, #47331 @ 0xb8e3 │ │ │ │ @ instruction: 0x478869d9 │ │ │ │ fstmdbxne r9!, {d9-d13} @ Deprecated │ │ │ │ ldmibvs sl, {r0, r1, r2, r4, r7, sp} │ │ │ │ stmdavs r8!, {r4, r7, r8, r9, sl, lr}^ │ │ │ │ andcc r2, r1, r3, lsl #2 │ │ │ │ - blx 55dc98 <__bss_end__@@Base+0x4e05b0> │ │ │ │ + blx 55dc98 <__bss_end__@@Base+0x4e05a8> │ │ │ │ rsbvs r9, r9, fp, lsl #22 │ │ │ │ stmiblt r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andsne lr, r1, #3620864 @ 0x374000 │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ @ instruction: 0xf914f003 │ │ │ │ svclt 0x00082800 │ │ │ │ ldrb r2, [r6, #1]! │ │ │ │ @@ -26739,15 +26739,15 @@ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0x6e40a9d0 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf7e5a9cc │ │ │ │ @ instruction: 0x4603ed16 │ │ │ │ stmiblt r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf47e2952 │ │ │ │ - blmi ff9cd8d8 <__bss_end__@@Base+0xff9501f0> │ │ │ │ + blmi ff9cd8d8 <__bss_end__@@Base+0xff9501e8> │ │ │ │ ldmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf00d1200 │ │ │ │ @ instruction: 0xf04ffa0b │ │ │ │ @ instruction: 0xf7fe37ff │ │ │ │ vmax.f32 , , │ │ │ │ addsmi r6, r8, #-134217727 @ 0xf8000001 │ │ │ │ addhi pc, sl, r0, lsl #6 │ │ │ │ @@ -26756,364 +26756,364 @@ │ │ │ │ @ instruction: 0xf7ff4603 │ │ │ │ vadd.i8 d27, d9, d3 │ │ │ │ vmvn.i32 q11, #15 @ 0x0000000f │ │ │ │ @ instruction: 0xf7fe0098 │ │ │ │ @ instruction: 0xf646bfd4 │ │ │ │ addsmi r5, r8, #-671088639 @ 0xd8000001 │ │ │ │ strmi sp, [r3], -fp, lsl #24 │ │ │ │ - blmi ff5dafc8 <__bss_end__@@Base+0xff55d8e0> │ │ │ │ + blmi ff5dafc8 <__bss_end__@@Base+0xff55d8d8> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ svclt 0x0072f7fe │ │ │ │ ldrbtmi r4, [fp], #-3028 @ 0xfffff42c │ │ │ │ @ instruction: 0xf7fe64d9 │ │ │ │ vmax.f32 d27, d23, d29 │ │ │ │ addsmi r5, r8, #-1543503871 @ 0xa4000001 │ │ │ │ @ instruction: 0x4603d015 │ │ │ │ - blmi ff45b770 <__bss_end__@@Base+0xff3de088> │ │ │ │ + blmi ff45b770 <__bss_end__@@Base+0xff3de080> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - bllt f1fcbc <__bss_end__@@Base+0xea25d4> │ │ │ │ + bllt f1fcbc <__bss_end__@@Base+0xea25cc> │ │ │ │ ldrbtmi r4, [fp], #-3022 @ 0xfffff432 │ │ │ │ @ instruction: 0xf7fe64d9 │ │ │ │ - blmi ff391a90 <__bss_end__@@Base+0xff3143a8> │ │ │ │ + blmi ff391a90 <__bss_end__@@Base+0xff3143a0> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ svclt 0x0076f7fe │ │ │ │ ldrbtmi r4, [fp], #-3019 @ 0xfffff435 │ │ │ │ @ instruction: 0xf7fe64d9 │ │ │ │ - blmi ff2d1ac0 <__bss_end__@@Base+0xff2543d8> │ │ │ │ + blmi ff2d1ac0 <__bss_end__@@Base+0xff2543d0> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi ff29b8f0 <__bss_end__@@Base+0xff21e208> │ │ │ │ + blmi ff29b8f0 <__bss_end__@@Base+0xff21e200> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blt ff5dfcec <__bss_end__@@Base+0xff562604> │ │ │ │ + blt ff5dfcec <__bss_end__@@Base+0xff5625fc> │ │ │ │ ldrbtmi r4, [fp], #-3015 @ 0xfffff439 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi ff1d0888 <__bss_end__@@Base+0xff1531a0> │ │ │ │ + blmi ff1d0888 <__bss_end__@@Base+0xff153198> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blt ff55fd00 <__bss_end__@@Base+0xff4e2618> │ │ │ │ + blt ff55fd00 <__bss_end__@@Base+0xff4e2610> │ │ │ │ ldrbtmi r4, [fp], #-3012 @ 0xfffff43c │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi ff110894 <__bss_end__@@Base+0xff0931ac> │ │ │ │ + blmi ff110894 <__bss_end__@@Base+0xff0931a4> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blt a5fd14 <__bss_end__@@Base+0x9e262c> │ │ │ │ + blt a5fd14 <__bss_end__@@Base+0x9e2624> │ │ │ │ ldrbtmi r4, [fp], #-3009 @ 0xfffff43f │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi ff0508e8 <__bss_end__@@Base+0xfefd3200> │ │ │ │ + blmi ff0508e8 <__bss_end__@@Base+0xfefd31f8> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blt ff6dfd28 <__bss_end__@@Base+0xff662640> │ │ │ │ + blt ff6dfd28 <__bss_end__@@Base+0xff662638> │ │ │ │ ldrbtmi r4, [fp], #-3006 @ 0xfffff442 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fef908f4 <__bss_end__@@Base+0xfef1320c> │ │ │ │ + blmi fef908f4 <__bss_end__@@Base+0xfef13204> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ ldmlt pc!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} @ │ │ │ │ ldrbtmi r4, [fp], #-3003 @ 0xfffff445 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi feecfea0 <__bss_end__@@Base+0xfee527b8> │ │ │ │ + blmi feecfea0 <__bss_end__@@Base+0xfee527b0> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ stmialt sp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-3000 @ 0xfffff448 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fee10134 <__bss_end__@@Base+0xfed92a4c> │ │ │ │ + blmi fee10134 <__bss_end__@@Base+0xfed92a44> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ stmdblt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2997 @ 0xfffff44b │ │ │ │ ldrb r6, [r0], #1241 @ 0x4d9 │ │ │ │ ldrbtmi r4, [fp], #-2996 @ 0xfffff44c │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fed0ff08 <__bss_end__@@Base+0xfec92820> │ │ │ │ + blmi fed0ff08 <__bss_end__@@Base+0xfec92818> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ stmlt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r4, r2, #181248 @ 0x2c400 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ - blmi fec5bb2c <__bss_end__@@Base+0xfebde444> │ │ │ │ + blmi fec5bb2c <__bss_end__@@Base+0xfebde43c> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi fec1b190 <__bss_end__@@Base+0xfeb9daa8> │ │ │ │ + blmi fec1b190 <__bss_end__@@Base+0xfeb9daa0> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ mrclt 7, 5, APSR_nzcv, cr9, cr14, {7} │ │ │ │ ldrbtmi r4, [fp], #-2989 @ 0xfffff453 │ │ │ │ @ instruction: 0xf7fe64d9 │ │ │ │ - blmi feb51a94 <__bss_end__@@Base+0xfead43ac> │ │ │ │ + blmi feb51a94 <__bss_end__@@Base+0xfead43a4> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ mrclt 7, 6, APSR_nzcv, cr4, cr14, {7} │ │ │ │ ldrbtmi r4, [fp], #-2986 @ 0xfffff456 │ │ │ │ @ instruction: 0xf7fe64d9 │ │ │ │ - blmi fea9192c <__bss_end__@@Base+0xfea14244> │ │ │ │ + blmi fea9192c <__bss_end__@@Base+0xfea1423c> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi fea5b1a4 <__bss_end__@@Base+0xfe9ddabc> │ │ │ │ + blmi fea5b1a4 <__bss_end__@@Base+0xfe9ddab4> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi fea1af80 <__bss_end__@@Base+0xfe99d898> │ │ │ │ + blmi fea1af80 <__bss_end__@@Base+0xfe99d890> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - bllt c5fdd4 <__bss_end__@@Base+0xbe26ec> │ │ │ │ + bllt c5fdd4 <__bss_end__@@Base+0xbe26e4> │ │ │ │ ldrbtmi r4, [fp], #-2981 @ 0xfffff45b │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fe950b10 <__bss_end__@@Base+0xfe8d3428> │ │ │ │ + blmi fe950b10 <__bss_end__@@Base+0xfe8d3420> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - bllt fe2dfde8 <__bss_end__@@Base+0xfe262700> │ │ │ │ + bllt fe2dfde8 <__bss_end__@@Base+0xfe2626f8> │ │ │ │ ldrbtmi r4, [fp], #-2978 @ 0xfffff45e │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fe890aa8 <__bss_end__@@Base+0xfe8133c0> │ │ │ │ + blmi fe890aa8 <__bss_end__@@Base+0xfe8133b8> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ mcrlt 7, 3, pc, cr8, cr14, {7} @ │ │ │ │ @ instruction: 0xf88ef005 │ │ │ │ mrclt 7, 3, APSR_nzcv, cr6, cr14, {7} │ │ │ │ ldrbtmi r4, [fp], #-2973 @ 0xfffff463 │ │ │ │ @ instruction: 0xe66164d9 │ │ │ │ ldrbtmi r4, [fp], #-2972 @ 0xfffff464 │ │ │ │ @ instruction: 0xe66664d9 │ │ │ │ ldrbtmi r4, [fp], #-2971 @ 0xfffff465 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fe6d04cc <__bss_end__@@Base+0xfe652de4> │ │ │ │ + blmi fe6d04cc <__bss_end__@@Base+0xfe652ddc> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ ldmiblt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-2968 @ 0xfffff468 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fe6104d4 <__bss_end__@@Base+0xfe592dec> │ │ │ │ + blmi fe6104d4 <__bss_end__@@Base+0xfe592de4> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blt 9dfe3c <__bss_end__@@Base+0x962754> │ │ │ │ + blt 9dfe3c <__bss_end__@@Base+0x96274c> │ │ │ │ ldrbtmi r4, [fp], #-2965 @ 0xfffff46b │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fe550d9c <__bss_end__@@Base+0xfe4d36b4> │ │ │ │ + blmi fe550d9c <__bss_end__@@Base+0xfe4d36ac> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - bllt ff5dfe50 <__bss_end__@@Base+0xff562768> │ │ │ │ + bllt ff5dfe50 <__bss_end__@@Base+0xff562760> │ │ │ │ ldrbtmi r4, [fp], #-2962 @ 0xfffff46e │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ movwcs fp, #7073 @ 0x1ba1 │ │ │ │ - blmi fe45b930 <__bss_end__@@Base+0xfe3de248> │ │ │ │ + blmi fe45b930 <__bss_end__@@Base+0xfe3de240> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ stmialt ip!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-2958 @ 0xfffff472 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fe390da4 <__bss_end__@@Base+0xfe3136bc> │ │ │ │ + blmi fe390da4 <__bss_end__@@Base+0xfe3136b4> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - bllt 1dfe7c <__bss_end__@@Base+0x162794> │ │ │ │ + bllt 1dfe7c <__bss_end__@@Base+0x16278c> │ │ │ │ ldrbtmi r4, [fp], #-2955 @ 0xfffff475 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fe2d00e0 <__bss_end__@@Base+0xfe2529f8> │ │ │ │ + blmi fe2d00e0 <__bss_end__@@Base+0xfe2529f0> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ ldmdalt r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2952 @ 0xfffff478 │ │ │ │ @ instruction: 0xf7fe64d9 │ │ │ │ - blmi fe211da8 <__bss_end__@@Base+0xfe1946c0> │ │ │ │ + blmi fe211da8 <__bss_end__@@Base+0xfe1946b8> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi fe1db6cc <__bss_end__@@Base+0xfe15dfe4> │ │ │ │ + blmi fe1db6cc <__bss_end__@@Base+0xfe15dfdc> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ ldmdalt r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2948 @ 0xfffff47c │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi fe10ff2c <__bss_end__@@Base+0xfe092844> │ │ │ │ + blmi fe10ff2c <__bss_end__@@Base+0xfe09283c> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi fe0db138 <__bss_end__@@Base+0xfe05da50> │ │ │ │ + blmi fe0db138 <__bss_end__@@Base+0xfe05da48> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi fe09b0e8 <__bss_end__@@Base+0xfe01da00> │ │ │ │ + blmi fe09b0e8 <__bss_end__@@Base+0xfe01d9f8> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi fe05b1bc <__bss_end__@@Base+0xfdfddad4> │ │ │ │ + blmi fe05b1bc <__bss_end__@@Base+0xfdfddacc> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 201b0bc <__bss_end__@@Base+0x1f9d9d4> │ │ │ │ + blmi 201b0bc <__bss_end__@@Base+0x1f9d9cc> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 1fdb174 <__bss_end__@@Base+0x1f5da8c> │ │ │ │ + blmi 1fdb174 <__bss_end__@@Base+0x1f5da84> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 1f9b0e4 <__bss_end__@@Base+0x1f1d9fc> │ │ │ │ + blmi 1f9b0e4 <__bss_end__@@Base+0x1f1d9f4> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 1f5b180 <__bss_end__@@Base+0x1edda98> │ │ │ │ + blmi 1f5b180 <__bss_end__@@Base+0x1edda90> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - bllt ff91fef8 <__bss_end__@@Base+0xff8a2810> │ │ │ │ + bllt ff91fef8 <__bss_end__@@Base+0xff8a2808> │ │ │ │ ldrbtmi r4, [fp], #-2938 @ 0xfffff486 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi 1e90ed8 <__bss_end__@@Base+0x1e137f0> │ │ │ │ + blmi 1e90ed8 <__bss_end__@@Base+0x1e137e8> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - bllt ff8dff0c <__bss_end__@@Base+0xff862824> │ │ │ │ + bllt ff8dff0c <__bss_end__@@Base+0xff86281c> │ │ │ │ ldrbtmi r4, [fp], #-2935 @ 0xfffff489 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi 1dd0ee8 <__bss_end__@@Base+0x1d53800> │ │ │ │ + blmi 1dd0ee8 <__bss_end__@@Base+0x1d537f8> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 1d9b488 <__bss_end__@@Base+0x1d1dda0> │ │ │ │ + blmi 1d9b488 <__bss_end__@@Base+0x1d1dd98> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 1d5b4cc <__bss_end__@@Base+0x1cddde4> │ │ │ │ + blmi 1d5b4cc <__bss_end__@@Base+0x1cddddc> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 1d1b528 <__bss_end__@@Base+0x1c9de40> │ │ │ │ + blmi 1d1b528 <__bss_end__@@Base+0x1c9de38> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 1cdb614 <__bss_end__@@Base+0x1c5df2c> │ │ │ │ + blmi 1cdb614 <__bss_end__@@Base+0x1c5df24> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blt feb1ff40 <__bss_end__@@Base+0xfeaa2858> │ │ │ │ + blt feb1ff40 <__bss_end__@@Base+0xfeaa2850> │ │ │ │ ldrbtmi r4, [fp], #-2928 @ 0xfffff490 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi 1c10a68 <__bss_end__@@Base+0x1b93380> │ │ │ │ + blmi 1c10a68 <__bss_end__@@Base+0x1b93378> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - bllt 15ff54 <__bss_end__@@Base+0xe286c> │ │ │ │ + bllt 15ff54 <__bss_end__@@Base+0xe2864> │ │ │ │ ldrbtmi r4, [fp], #-2925 @ 0xfffff493 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi 1b50b94 <__bss_end__@@Base+0x1ad34ac> │ │ │ │ + blmi 1b50b94 <__bss_end__@@Base+0x1ad34a4> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blt fec5ff68 <__bss_end__@@Base+0xfebe2880> │ │ │ │ + blt fec5ff68 <__bss_end__@@Base+0xfebe2878> │ │ │ │ ldrbtmi r4, [fp], #-2922 @ 0xfffff496 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi 1a90b68 <__bss_end__@@Base+0x1a13480> │ │ │ │ + blmi 1a90b68 <__bss_end__@@Base+0x1a13478> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blt ffadff7c <__bss_end__@@Base+0xffa62894> │ │ │ │ + blt ffadff7c <__bss_end__@@Base+0xffa6288c> │ │ │ │ ldrbtmi r4, [fp], #-2919 @ 0xfffff499 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi 19d0b84 <__bss_end__@@Base+0x195349c> │ │ │ │ + blmi 19d0b84 <__bss_end__@@Base+0x1953494> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 199b594 <__bss_end__@@Base+0x191deac> │ │ │ │ + blmi 199b594 <__bss_end__@@Base+0x191dea4> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - bllt 65ff98 <__bss_end__@@Base+0x5e28b0> │ │ │ │ + bllt 65ff98 <__bss_end__@@Base+0x5e28a8> │ │ │ │ ldrbtmi r4, [fp], #-2915 @ 0xfffff49d │ │ │ │ ldrbt r6, [sp], #1241 @ 0x4d9 │ │ │ │ ldrbtmi r4, [fp], #-2914 @ 0xfffff49e │ │ │ │ str r6, [r2, #-1241] @ 0xfffffb27 │ │ │ │ svceq 0x0000f1bc │ │ │ │ mcrge 4, 2, pc, cr15, cr15, {1} @ │ │ │ │ ldrbtmi r4, [fp], #-2911 @ 0xfffff4a1 │ │ │ │ @ instruction: 0xe64a64d9 │ │ │ │ ldrbtmi r4, [fp], #-2910 @ 0xfffff4a2 │ │ │ │ @ instruction: 0xf7ff64d9 │ │ │ │ - blmi 179001c <__bss_end__@@Base+0x1712934> │ │ │ │ + blmi 179001c <__bss_end__@@Base+0x171292c> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ - blmi 175b3ac <__bss_end__@@Base+0x16ddcc4> │ │ │ │ + blmi 175b3ac <__bss_end__@@Base+0x16ddcbc> │ │ │ │ ldrbvs r4, [r9], #1147 @ 0x47b │ │ │ │ svclt 0x0000e4f9 │ │ │ │ - muleq r5, ip, sl │ │ │ │ + andeq r9, r5, r4, lsr #21 │ │ │ │ andeq r0, r0, r0, ror #21 │ │ │ │ - andeq r9, r5, r8, lsr #18 │ │ │ │ - andeq r9, r5, r2, lsl #18 │ │ │ │ + andeq r9, r5, r0, lsr r9 │ │ │ │ + andeq r9, r5, sl, lsl #18 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - andeq r9, r5, ip, ror r8 │ │ │ │ - andeq r9, r5, r8, lsr r8 │ │ │ │ - andeq r9, r5, lr, lsr #16 │ │ │ │ - andeq r9, r5, r8, lsl r8 │ │ │ │ - andeq r9, r5, lr, lsl #16 │ │ │ │ - andeq r9, r5, r4, lsl #16 │ │ │ │ - strdeq r9, [r5], -sl │ │ │ │ + andeq r9, r5, r4, lsl #17 │ │ │ │ + andeq r9, r5, r0, asr #16 │ │ │ │ + andeq r9, r5, r6, lsr r8 │ │ │ │ + andeq r9, r5, r0, lsr #16 │ │ │ │ + andeq r9, r5, r6, lsl r8 │ │ │ │ + andeq r9, r5, ip, lsl #16 │ │ │ │ + andeq r9, r5, r2, lsl #16 │ │ │ │ + strdeq r9, [r5], -r8 │ │ │ │ strdeq r9, [r5], -r0 │ │ │ │ - andeq r9, r5, r8, ror #15 │ │ │ │ - ldrdeq r9, [r5], -lr │ │ │ │ - ldrdeq r9, [r5], -r4 │ │ │ │ - andeq r9, r5, sl, asr #15 │ │ │ │ - andeq r9, r5, r0, asr #15 │ │ │ │ - @ instruction: 0x000597b6 │ │ │ │ - andeq r9, r5, ip, lsr #15 │ │ │ │ - andeq r9, r5, r2, lsr #15 │ │ │ │ - muleq r5, r8, r7 │ │ │ │ - andeq r9, r5, lr, lsl #15 │ │ │ │ - andeq r9, r5, r4, lsl #15 │ │ │ │ - andeq r9, r5, sl, ror r7 │ │ │ │ - andeq r9, r5, r0, ror r7 │ │ │ │ + andeq r9, r5, r6, ror #15 │ │ │ │ + ldrdeq r9, [r5], -ip │ │ │ │ + ldrdeq r9, [r5], -r2 │ │ │ │ + andeq r9, r5, r8, asr #15 │ │ │ │ + @ instruction: 0x000597be │ │ │ │ + @ instruction: 0x000597b4 │ │ │ │ + andeq r9, r5, sl, lsr #15 │ │ │ │ + andeq r9, r5, r0, lsr #15 │ │ │ │ + muleq r5, r6, r7 │ │ │ │ + andeq r9, r5, ip, lsl #15 │ │ │ │ + andeq r9, r5, r2, lsl #15 │ │ │ │ + andeq r9, r5, r8, ror r7 │ │ │ │ + andeq r9, r5, lr, ror #14 │ │ │ │ andeq r9, r5, r6, ror #14 │ │ │ │ - andeq r9, r5, lr, asr r7 │ │ │ │ - andeq r9, r5, r4, asr r7 │ │ │ │ - @ instruction: 0x00050cbc │ │ │ │ + andeq r9, r5, ip, asr r7 │ │ │ │ + andeq r0, r5, r0, asr #25 │ │ │ │ + andeq r9, r5, r8, asr #14 │ │ │ │ andeq r9, r5, r0, asr #14 │ │ │ │ - andeq r9, r5, r8, lsr r7 │ │ │ │ - andeq r9, r5, lr, lsr #14 │ │ │ │ - andeq r9, r5, r4, lsr #14 │ │ │ │ - andeq r9, r5, sl, lsl r7 │ │ │ │ + andeq r9, r5, r6, lsr r7 │ │ │ │ + andeq r9, r5, ip, lsr #14 │ │ │ │ + andeq r9, r5, r2, lsr #14 │ │ │ │ + andeq r9, r5, r8, lsl r7 │ │ │ │ andeq r9, r5, r0, lsl r7 │ │ │ │ andeq r9, r5, r8, lsl #14 │ │ │ │ - andeq r9, r5, r0, lsl #14 │ │ │ │ - strdeq r9, [r5], -r6 │ │ │ │ - andeq r9, r5, ip, ror #13 │ │ │ │ - andeq r9, r5, r2, ror #13 │ │ │ │ - ldrdeq r9, [r5], -r8 │ │ │ │ + strdeq r9, [r5], -lr │ │ │ │ + strdeq r9, [r5], -r4 │ │ │ │ + andeq r9, r5, sl, ror #13 │ │ │ │ + andeq r9, r5, r0, ror #13 │ │ │ │ + andeq r9, r5, lr, asr #13 │ │ │ │ andeq r9, r5, r6, asr #13 │ │ │ │ @ instruction: 0x000596be │ │ │ │ - @ instruction: 0x000596b6 │ │ │ │ - andeq r9, r5, ip, lsr #13 │ │ │ │ - andeq r9, r5, r2, lsr #13 │ │ │ │ - muleq r5, r8, r6 │ │ │ │ - andeq r9, r5, lr, lsl #13 │ │ │ │ - andeq r9, r5, r4, lsl #13 │ │ │ │ - andeq r9, r5, sl, ror r6 │ │ │ │ - andeq r9, r5, ip, ror #12 │ │ │ │ - andeq r9, r5, r2, ror #12 │ │ │ │ - andeq r9, r5, r8, asr r6 │ │ │ │ - andeq r9, r5, lr, asr #12 │ │ │ │ - andeq r9, r5, r4, asr #12 │ │ │ │ - andeq r9, r5, sl, lsr r6 │ │ │ │ + @ instruction: 0x000596b4 │ │ │ │ + andeq r9, r5, sl, lsr #13 │ │ │ │ + andeq r9, r5, r0, lsr #13 │ │ │ │ + muleq r5, r6, r6 │ │ │ │ + andeq r9, r5, ip, lsl #13 │ │ │ │ + andeq r9, r5, r2, lsl #13 │ │ │ │ + andeq r9, r5, r4, ror r6 │ │ │ │ + andeq r9, r5, sl, ror #12 │ │ │ │ + andeq r9, r5, r0, ror #12 │ │ │ │ + andeq r9, r5, r6, asr r6 │ │ │ │ + andeq r9, r5, ip, asr #12 │ │ │ │ + andeq r9, r5, r2, asr #12 │ │ │ │ + andeq r9, r5, r8, lsr r6 │ │ │ │ andeq r9, r5, r0, lsr r6 │ │ │ │ - andeq r9, r5, r8, lsr #12 │ │ │ │ - andeq r9, r5, lr, lsl r6 │ │ │ │ + andeq r9, r5, r6, lsr #12 │ │ │ │ + andeq r9, r5, ip, lsl r6 │ │ │ │ andeq r9, r5, r4, lsl r6 │ │ │ │ andeq r9, r5, ip, lsl #12 │ │ │ │ andeq r9, r5, r4, lsl #12 │ │ │ │ strdeq r9, [r5], -ip │ │ │ │ strdeq r9, [r5], -r4 │ │ │ │ andeq r9, r5, ip, ror #11 │ │ │ │ andeq r9, r5, r4, ror #11 │ │ │ │ - ldrdeq r9, [r5], -ip │ │ │ │ - ldrdeq r9, [r5], -r2 │ │ │ │ - andeq r9, r5, r8, asr #11 │ │ │ │ - @ instruction: 0x000595be │ │ │ │ + ldrdeq r9, [r5], -sl │ │ │ │ + ldrdeq r9, [r5], -r0 │ │ │ │ + andeq r9, r5, r6, asr #11 │ │ │ │ + @ instruction: 0x000595bc │ │ │ │ @ instruction: 0x000595b4 │ │ │ │ andeq r9, r5, ip, lsr #11 │ │ │ │ andeq r9, r5, r4, lsr #11 │ │ │ │ muleq r5, ip, r5 │ │ │ │ - muleq r5, r4, r5 │ │ │ │ - andeq r9, r5, sl, lsl #11 │ │ │ │ - andeq r9, r5, r0, lsl #11 │ │ │ │ - andeq r9, r5, r6, ror r5 │ │ │ │ - andeq r9, r5, ip, ror #10 │ │ │ │ - andeq r9, r5, r2, ror #10 │ │ │ │ - andeq r9, r5, r8, asr r5 │ │ │ │ - andeq r9, r5, lr, asr #10 │ │ │ │ + muleq r5, r2, r5 │ │ │ │ + andeq r9, r5, r8, lsl #11 │ │ │ │ + andeq r9, r5, lr, ror r5 │ │ │ │ + andeq r9, r5, r4, ror r5 │ │ │ │ + andeq r9, r5, sl, ror #10 │ │ │ │ + andeq r9, r5, r0, ror #10 │ │ │ │ + andeq r9, r5, r6, asr r5 │ │ │ │ + andeq r9, r5, ip, asr #10 │ │ │ │ andeq r9, r5, r4, asr #10 │ │ │ │ - andeq r9, r5, ip, lsr r5 │ │ │ │ + andeq r9, r5, sl, lsr r5 │ │ │ │ andeq r9, r5, r2, lsr r5 │ │ │ │ - andeq r9, r5, sl, lsr #10 │ │ │ │ + andeq r9, r5, r2, lsr #10 │ │ │ │ andeq r9, r5, sl, lsl r5 │ │ │ │ - andeq r9, r5, r2, lsl r5 │ │ │ │ + andeq r9, r5, r0, lsl r5 │ │ │ │ andeq r9, r5, r8, lsl #10 │ │ │ │ - andeq r9, r5, r0, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7934c <__bss_end__@@Base+0xfeafbc64> │ │ │ │ + bl feb7934c <__bss_end__@@Base+0xfeafbc5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fb8 │ │ │ │ ldrdlt lr, [pc], r8 │ │ │ │ ldrbtmi r4, [lr], #2613 @ 0xa35 │ │ │ │ @ instruction: 0xf8df4c35 │ │ │ │ ldrbtmi ip, [ip], #-216 @ 0xffffff28 │ │ │ │ @ instruction: 0xf85e4b35 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f920d │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami r0!, {r0, r2, ip, pc} │ │ │ │ - blge 346da0 <__bss_end__@@Base+0x2c96b8> │ │ │ │ - blls 206d98 <__bss_end__@@Base+0x1896b0> │ │ │ │ + blge 346da0 <__bss_end__@@Base+0x2c96b0> │ │ │ │ + blls 206d98 <__bss_end__@@Base+0x1896a8> │ │ │ │ andls r5, r3, r0, lsr #16 │ │ │ │ strmi r9, [r5], -r1 │ │ │ │ andls sl, r2, fp, lsl #16 │ │ │ │ andls sl, r0, sl, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2090 @ 0xfffff7d6 │ │ │ │ ldc 7, cr15, [r4], {229} @ 0xe5 │ │ │ │ eorsle r2, r9, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, r6, r1, lsl #16 │ │ │ │ @ instruction: 0xf0039b0a │ │ │ │ - blcs a2dc0 <__bss_end__@@Base+0x256d8> │ │ │ │ + blcs a2dc0 <__bss_end__@@Base+0x256d0> │ │ │ │ cmncs r4, #24, 2 │ │ │ │ cmncs sl, r7, lsl #4 │ │ │ │ @ instruction: 0xf7e42000 │ │ │ │ strmi lr, [r4], -ip, lsl #23 │ │ │ │ @ instruction: 0xf7f3980a │ │ │ │ strtmi pc, [r3], -r1, ror #26 │ │ │ │ andne lr, fp, #3620864 @ 0x374000 │ │ │ │ - blx fe2e01c2 <__bss_end__@@Base+0xfe262ada> │ │ │ │ - bllt 6461fc <__bss_end__@@Base+0x5c8b14> │ │ │ │ + blx fe2e01c2 <__bss_end__@@Base+0xfe262ad2> │ │ │ │ + bllt 6461fc <__bss_end__@@Base+0x5c8b0c> │ │ │ │ @ instruction: 0xf7e44620 │ │ │ │ stmdbge r9, {r2, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e44628 │ │ │ │ strd lr, [fp], -r8 │ │ │ │ eorcs r4, r7, #23552 @ 0x5c00 │ │ │ │ tstcs r1, r7, lsl r8 │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7e5681b │ │ │ │ - blmi 59c78c <__bss_end__@@Base+0x51f0a4> │ │ │ │ + blmi 59c78c <__bss_end__@@Base+0x51f09c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2f4a54 <__bss_end__@@Base+0x27736c> │ │ │ │ + blmi 2f4a54 <__bss_end__@@Base+0x277364> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 37c274 <__bss_end__@@Base+0x2feb8c> │ │ │ │ + blls 37c274 <__bss_end__@@Base+0x2feb84> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ ldclt 0, cr11, [r0, #-60]! @ 0xffffffc4 │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ @ instruction: 0xf7fc4621 │ │ │ │ @ instruction: 0xe7d7ff39 │ │ │ │ @@ -27127,21 +27127,21 @@ │ │ │ │ andeq r5, r2, r2, lsl #28 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq r5, r2, r4, ror #27 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ @ instruction: 0x0003d1b4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb79464 <__bss_end__@@Base+0xfeafbd7c> │ │ │ │ + bl feb79464 <__bss_end__@@Base+0xfeafbd74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ adcslt r0, r9, r0, lsl pc │ │ │ │ ldrd pc, [ip, #-143] @ 0xffffff71 │ │ │ │ movwcs r2, #514 @ 0x202 │ │ │ │ mrrcmi 4, 15, r4, r2, cr14 │ │ │ │ - bmi 14c6b44 <__bss_end__@@Base+0x144945c> │ │ │ │ + bmi 14c6b44 <__bss_end__@@Base+0x1449454> │ │ │ │ stmib sp, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib sp, {r1, r2, r5, r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0x932c3328 │ │ │ │ teqpgt ip, pc @ @ p-variant is OBSOLETE │ │ │ │ andcs pc, r2, lr, asr r8 @ │ │ │ │ ldmdavs r2, {r1, r2, r3, r6, r8, r9, fp, lr} │ │ │ │ @ instruction: 0xf04f9237 │ │ │ │ @@ -27157,21 +27157,21 @@ │ │ │ │ addgt pc, r8, sp, asr #17 │ │ │ │ ldcleq 1, cr15, [r4], {13} │ │ │ │ addgt pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xc110f8df │ │ │ │ andsls r5, pc, r0, lsr #16 │ │ │ │ stmdapl r0!, {r0, r1, r6, fp, lr} │ │ │ │ tstls ip, #30 │ │ │ │ - blge ac6f40 <__bss_end__@@Base+0xa49858> │ │ │ │ - blge c86f54 <__bss_end__@@Base+0xc0986c> │ │ │ │ - blge b46f50 <__bss_end__@@Base+0xac9868> │ │ │ │ - blge c46f50 <__bss_end__@@Base+0xbc9868> │ │ │ │ + blge ac6f40 <__bss_end__@@Base+0xa49850> │ │ │ │ + blge c86f54 <__bss_end__@@Base+0xc09864> │ │ │ │ + blge b46f50 <__bss_end__@@Base+0xac9860> │ │ │ │ + blge c46f50 <__bss_end__@@Base+0xbc9860> │ │ │ │ andgt pc, ip, r4, asr r8 @ │ │ │ │ @ instruction: 0x0c17e9cd │ │ │ │ - blge a86f4c <__bss_end__@@Base+0xa09864> │ │ │ │ + blge a86f4c <__bss_end__@@Base+0xa0985c> │ │ │ │ @ instruction: 0xf8549315 │ │ │ │ stmib sp, {r1, r2, r3, ip, sp}^ │ │ │ │ andls r0, r8, r3, lsl #24 │ │ │ │ andls r9, sp, r2, lsl r0 │ │ │ │ andls sl, ip, lr, lsr #16 │ │ │ │ andls sl, fp, r7, lsr #16 │ │ │ │ andls sl, r7, sp, lsr #16 │ │ │ │ @@ -27189,33 +27189,33 @@ │ │ │ │ @ instruction: 0xf10dc044 │ │ │ │ @ instruction: 0xf8cd0ca0 │ │ │ │ @ instruction: 0xf7e5c040 │ │ │ │ stmdacs r2, {r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d021 │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals r6!, {r2, r3, r5, ip, lr, pc} │ │ │ │ - blmi 90e7bc <__bss_end__@@Base+0x8910d4> │ │ │ │ + blmi 90e7bc <__bss_end__@@Base+0x8910cc> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdals r7!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - blmi 84e7c8 <__bss_end__@@Base+0x7d10e0> │ │ │ │ + blmi 84e7c8 <__bss_end__@@Base+0x7d10d8> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdals r8!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - blmi 78e7d4 <__bss_end__@@Base+0x7110ec> │ │ │ │ + blmi 78e7d4 <__bss_end__@@Base+0x7110e4> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdals r9!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - blmi 6ce7e0 <__bss_end__@@Base+0x6510f8> │ │ │ │ + blmi 6ce7e0 <__bss_end__@@Base+0x6510f0> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdals ip!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - blmi 60e7ec <__bss_end__@@Base+0x591104> │ │ │ │ + blmi 60e7ec <__bss_end__@@Base+0x5910fc> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 5b41f4 <__bss_end__@@Base+0x536b0c> │ │ │ │ + blmi 5b41f4 <__bss_end__@@Base+0x536b04> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2b4bf0 <__bss_end__@@Base+0x237508> │ │ │ │ + blmi 2b4bf0 <__bss_end__@@Base+0x237500> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls dfc40c <__bss_end__@@Base+0xd7ed24> │ │ │ │ + blls dfc40c <__bss_end__@@Base+0xd7ed1c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-228]! @ 0xffffff1c │ │ │ │ stmiapl r3!, {r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ cdp 7, 15, cr15, cr10, cr4, {7} │ │ │ │ andeq sp, r3, r4, asr #2 │ │ │ │ @@ -27230,132 +27230,132 @@ │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r5, r2, r0, asr #24 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq sp, r3, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb79600 <__bss_end__@@Base+0xfeafbf18> │ │ │ │ + bl feb79600 <__bss_end__@@Base+0xfeafbf10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ strhlt lr, [r6], r4 │ │ │ │ ldrbtmi r4, [lr], #2604 @ 0xa2c │ │ │ │ @ instruction: 0xf8df4c2c │ │ │ │ ldrbtmi ip, [ip], #-180 @ 0xffffff4c │ │ │ │ @ instruction: 0xf85e4b2c │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r4, lsl #16 │ │ │ │ - blls f44d0 <__bss_end__@@Base+0x76de8> │ │ │ │ + blls f44d0 <__bss_end__@@Base+0x76de0> │ │ │ │ @ instruction: 0xf7e54478 │ │ │ │ stmdacs r2, {r2, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d031 │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blls 1564c8 <__bss_end__@@Base+0xd8de0> │ │ │ │ + blls 1564c8 <__bss_end__@@Base+0xd8dd8> │ │ │ │ eorle r2, lr, r2, lsl #22 │ │ │ │ svclt 0x00082b03 │ │ │ │ mrsle r2, (UNDEF: 23) │ │ │ │ - blmi 7b4cd4 <__bss_end__@@Base+0x7375ec> │ │ │ │ + blmi 7b4cd4 <__bss_end__@@Base+0x7375e4> │ │ │ │ @ instruction: 0xf8c2447a │ │ │ │ stmiapl r3!, {r2, r3, r6, fp, ip}^ │ │ │ │ ands r6, r2, r8, lsl r8 │ │ │ │ vtst.8 d20, d0, d11 │ │ │ │ - blmi 6f9648 <__bss_end__@@Base+0x67bf60> │ │ │ │ + blmi 6f9648 <__bss_end__@@Base+0x67bf58> │ │ │ │ ldmdbmi ip, {r0, r1, r3, r4, r9, fp, lr} │ │ │ │ ldrbtmi r5, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ andvs r4, r2, r9, ror r4 │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ andgt pc, r0, r3, asr #17 │ │ │ │ ldmda r2, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 5fc4f4 <__bss_end__@@Base+0x57ee0c> │ │ │ │ + bmi 5fc4f4 <__bss_end__@@Base+0x57ee04> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r7, lsl #2 │ │ │ │ - blmi 3118ec <__bss_end__@@Base+0x294204> │ │ │ │ + blmi 3118ec <__bss_end__@@Base+0x2941fc> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ smlattcs r1, pc, r7, lr │ │ │ │ @ instruction: 0xf7e4e7d2 │ │ │ │ svclt 0x0000ee7c │ │ │ │ andeq ip, r3, sl, lsr #31 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r3, r2, lsr #31 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r5, r2, r0, asr #23 │ │ │ │ - andeq r0, r5, r4, ror #11 │ │ │ │ + andeq r0, r5, r8, ror #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq r5, [r2], -r2 │ │ │ │ andeq r5, r2, ip, lsl #23 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq ip, r3, r2, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb796fc <__bss_end__@@Base+0xfeafc014> │ │ │ │ + bl feb796fc <__bss_end__@@Base+0xfeafc00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ strhlt lr, [r6], r4 │ │ │ │ ldrbtmi r4, [lr], #2604 @ 0xa2c │ │ │ │ @ instruction: 0xf8df4c2c │ │ │ │ ldrbtmi ip, [ip], #-180 @ 0xffffff4c │ │ │ │ @ instruction: 0xf85e4b2c │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r4, lsl #16 │ │ │ │ - blls f45cc <__bss_end__@@Base+0x76ee4> │ │ │ │ + blls f45cc <__bss_end__@@Base+0x76edc> │ │ │ │ @ instruction: 0xf7e54478 │ │ │ │ stmdacs r2, {r1, r2, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d031 │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blls 1565c4 <__bss_end__@@Base+0xd8edc> │ │ │ │ + blls 1565c4 <__bss_end__@@Base+0xd8ed4> │ │ │ │ eorle r2, lr, r2, lsl #22 │ │ │ │ svclt 0x00082b03 │ │ │ │ mrsle r2, (UNDEF: 23) │ │ │ │ - blmi 7b4dd0 <__bss_end__@@Base+0x7376e8> │ │ │ │ + blmi 7b4dd0 <__bss_end__@@Base+0x7376e0> │ │ │ │ @ instruction: 0xf8c2447a │ │ │ │ stmiapl r3!, {r3, r6, fp, ip}^ │ │ │ │ ands r6, r2, r8, lsl r8 │ │ │ │ vtst.8 d20, d0, d11 │ │ │ │ - blmi 6f97ac <__bss_end__@@Base+0x67c0c4> │ │ │ │ + blmi 6f97ac <__bss_end__@@Base+0x67c0bc> │ │ │ │ ldmdbmi ip, {r0, r1, r3, r4, r9, fp, lr} │ │ │ │ ldrbtmi r5, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ andvs r4, r2, r9, ror r4 │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ andgt pc, r0, r3, asr #17 │ │ │ │ svc 0x00d4f7e4 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 5fc5f0 <__bss_end__@@Base+0x57ef08> │ │ │ │ + bmi 5fc5f0 <__bss_end__@@Base+0x57ef00> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r7, lsl #2 │ │ │ │ - blmi 3119e8 <__bss_end__@@Base+0x294300> │ │ │ │ + blmi 3119e8 <__bss_end__@@Base+0x2942f8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ smlattcs r1, pc, r7, lr │ │ │ │ @ instruction: 0xf7e4e7d2 │ │ │ │ svclt 0x0000edfe │ │ │ │ andeq ip, r3, lr, lsr #29 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r3, r6, lsr #29 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r5, [r2], -ip │ │ │ │ - andeq r0, r5, r8, ror #9 │ │ │ │ + andeq r0, r5, ip, ror #9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq r5, [r2], -r6 │ │ │ │ andeq r5, r2, r8, asr #21 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq ip, r3, r6, lsr #28 │ │ │ │ @@ -27363,76 +27363,76 @@ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ cdpmi 0, 4, cr11, cr4, cr14, {4} │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrbtmi r4, [lr], #-3395 @ 0xfffff2bd │ │ │ │ andls r4, ip, #17152 @ 0x4300 │ │ │ │ - bmi 10f3808 <__bss_end__@@Base+0x1076120> │ │ │ │ + bmi 10f3808 <__bss_end__@@Base+0x1076118> │ │ │ │ ldmpl r2!, {r0, r1, r6, r8, r9, fp, lr} │ │ │ │ andls r6, sp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmiapl fp!, {r2, r3, r5, r8, fp, ip, lr}^ │ │ │ │ ldcmi 4, cr9, [pc], #-16 @ 2261c │ │ │ │ - blge 34724c <__bss_end__@@Base+0x2c9b64> │ │ │ │ - blls 207240 <__bss_end__@@Base+0x189b58> │ │ │ │ + blge 34724c <__bss_end__@@Base+0x2c9b5c> │ │ │ │ + blls 207240 <__bss_end__@@Base+0x189b50> │ │ │ │ andls r5, r2, r8, lsr #18 │ │ │ │ stmdapl r8!, {r2, r3, r4, r5, fp, lr} │ │ │ │ stmdage r9, {r0, ip, pc} │ │ │ │ ldmdami fp!, {ip, pc} │ │ │ │ @ instruction: 0xf7e54478 │ │ │ │ stmdacs r2, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d03c │ │ │ │ stmdacs r1, {r1} │ │ │ │ movwcs fp, #3868 @ 0xf1c │ │ │ │ tstle r6, sl, lsl #30 │ │ │ │ - blcs da7ac <__bss_end__@@Base+0x5d0c4> │ │ │ │ - blcs 116724 <__bss_end__@@Base+0x9903c> │ │ │ │ + blcs da7ac <__bss_end__@@Base+0x5d0bc> │ │ │ │ + blcs 116724 <__bss_end__@@Base+0x99034> │ │ │ │ tstcs r0, r0, asr #2 │ │ │ │ smlatbls sl, r3, pc, r6 @ │ │ │ │ - blmi c8eb7c <__bss_end__@@Base+0xc11494> │ │ │ │ + blmi c8eb7c <__bss_end__@@Base+0xc1148c> │ │ │ │ addscs r2, r6, r0, lsl #4 │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr}^ │ │ │ │ stclvs 7, cr4, [r0, #-608]! @ 0xfffffda0 │ │ │ │ @ instruction: 0xf8c4f001 │ │ │ │ @ instruction: 0xf7ec6d60 │ │ │ │ - blls 322424 <__bss_end__@@Base+0x2a4d3c> │ │ │ │ + blls 322424 <__bss_end__@@Base+0x2a4d34> │ │ │ │ stmdals r9, {r0, r8, r9, ip, sp} │ │ │ │ stmdbge fp, {r1, r9, sp} │ │ │ │ @ instruction: 0xf7f4930b │ │ │ │ strmi pc, [r4], -fp, lsr #17 │ │ │ │ svcvs 0x00a0b1b0 │ │ │ │ - blmi 98ebe0 <__bss_end__@@Base+0x9114f8> │ │ │ │ + blmi 98ebe0 <__bss_end__@@Base+0x9114f0> │ │ │ │ andhi pc, r3, r5, asr r8 @ │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf8d84798 │ │ │ │ addscs r3, r6, r8, lsl r0 │ │ │ │ @ instruction: 0x47984639 │ │ │ │ - blcs a492e8 <__bss_end__@@Base+0x9cbc00> │ │ │ │ + blcs a492e8 <__bss_end__@@Base+0x9cbbf8> │ │ │ │ stmdbls sl, {r0, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf181fab1 │ │ │ │ ldrb r0, [r1, r9, asr #18] │ │ │ │ strb r2, [pc, r1, lsl #2] │ │ │ │ stmiapl fp!, {r0, r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 6fc730 <__bss_end__@@Base+0x67f048> │ │ │ │ + bmi 6fc730 <__bss_end__@@Base+0x67f040> │ │ │ │ ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, lr, r5, lsl r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ vtst.8 d20, d0, d5 │ │ │ │ - blmi 5779bc <__bss_end__@@Base+0x4fa2d4> │ │ │ │ + blmi 5779bc <__bss_end__@@Base+0x4fa2cc> │ │ │ │ ldmdbmi r6, {r0, r2, r4, r9, fp, lr} │ │ │ │ ldrbtmi r5, [sl], #-2088 @ 0xfffff7d8 │ │ │ │ andvs r4, r2, r9, ror r4 │ │ │ │ stmiapl fp!, {sp}^ │ │ │ │ @ instruction: 0xf7e4601c │ │ │ │ - blmi 4de360 <__bss_end__@@Base+0x460c78> │ │ │ │ + blmi 4de360 <__bss_end__@@Base+0x460c70> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7e4e7df │ │ │ │ svclt 0x0000ed50 │ │ │ │ andeq ip, r3, lr, lsr #27 │ │ │ │ andeq ip, r3, r8, lsr #27 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -27450,15 +27450,15 @@ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ @ instruction: 0xf5ad4a5a │ │ │ │ - blmi 16b9d70 <__bss_end__@@Base+0x163c688> │ │ │ │ + blmi 16b9d70 <__bss_end__@@Base+0x163c680> │ │ │ │ ldrbtmi fp, [sl], #-134 @ 0xffffff7a │ │ │ │ @ instruction: 0x46044959 │ │ │ │ @ instruction: 0xf50d4859 │ │ │ │ ldrbtmi r5, [r9], #-1408 @ 0xfffffa80 │ │ │ │ ldrbtmi r5, [r8], #-2259 @ 0xfffff72d │ │ │ │ pkhbtmi r3, r8, r4, lsl #10 │ │ │ │ eorvs r6, fp, fp, lsl r8 │ │ │ │ @@ -27492,17 +27492,17 @@ │ │ │ │ stmdami r2, {r3, r8, r9, ip, sp, pc}^ │ │ │ │ orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andmi lr, r1, #3358720 @ 0x334000 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7e44630 │ │ │ │ @ instruction: 0x4630eeb4 │ │ │ │ - bl ff7e07a8 <__bss_end__@@Base+0xff7630c0> │ │ │ │ + bl ff7e07a8 <__bss_end__@@Base+0xff7630b8> │ │ │ │ @ instruction: 0xf50d4a3b │ │ │ │ - blmi bb6e20 <__bss_end__@@Base+0xb39738> │ │ │ │ + blmi bb6e20 <__bss_end__@@Base+0xb39730> │ │ │ │ ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd14d │ │ │ │ andlt r5, r6, r0, lsl #27 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @@ -27511,18 +27511,18 @@ │ │ │ │ @ instruction: 0x46304619 │ │ │ │ strls r9, [r0, -r1, lsl #10] │ │ │ │ cdp 7, 9, cr15, cr4, cr4, {7} │ │ │ │ andcs r4, r0, r1, lsr r6 │ │ │ │ ldm lr!, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r1, r9, sl, lr} │ │ │ │ stmdbmi fp!, {r0, r2, r3, r6, r7, r8, ip, lr, pc} │ │ │ │ - blmi af412c <__bss_end__@@Base+0xa76a44> │ │ │ │ + blmi af412c <__bss_end__@@Base+0xa76a3c> │ │ │ │ ldrbtmi r2, [fp], #-1104 @ 0xfffffbb0 │ │ │ │ andne pc, r1, r8, asr r8 @ │ │ │ │ - blmi a7a89c <__bss_end__@@Base+0x9fd1b4> │ │ │ │ + blmi a7a89c <__bss_end__@@Base+0x9fd1ac> │ │ │ │ ldrbtmi r4, [r9], #-2345 @ 0xfffff6d7 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7e4601c │ │ │ │ @ instruction: 0xe7cbee5a │ │ │ │ ldrbtmi r4, [sp], #-3366 @ 0xfffff2da │ │ │ │ stmdami r6!, {r0, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e54478 │ │ │ │ @@ -27545,18 +27545,18 @@ │ │ │ │ @ instruction: 0xf7e4e77f │ │ │ │ svclt 0x0000ec70 │ │ │ │ andeq ip, r3, r6, asr #24 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r3, sl, lsr ip │ │ │ │ andeq r5, r2, sl, lsr #19 │ │ │ │ andeq r3, r2, ip, lsr #18 │ │ │ │ - andeq r9, r5, r6, ror sp │ │ │ │ + andeq r9, r5, lr, ror sp │ │ │ │ andeq r5, r2, sl, lsl #18 │ │ │ │ andeq r5, r2, r0, lsr #18 │ │ │ │ - andeq r8, r5, r2, ror #26 │ │ │ │ + andeq r8, r5, sl, ror #26 │ │ │ │ andeq r5, r2, r2, lsr #18 │ │ │ │ andeq r5, r2, r4, lsr r9 │ │ │ │ andeq r5, r2, r8, lsl #19 │ │ │ │ muleq r2, r2, r9 │ │ │ │ muleq r3, r6, fp │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ strdeq r5, [r2], -sl │ │ │ │ @@ -27572,22 +27572,22 @@ │ │ │ │ andeq r5, r2, r4, lsr r8 │ │ │ │ andeq r5, r2, r6, asr #16 │ │ │ │ andeq r5, r2, r4, asr r8 │ │ │ │ strdeq r5, [r2], -sl │ │ │ │ andeq r5, r2, r0, lsl r8 │ │ │ │ andeq r5, r2, lr, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb79b58 <__bss_end__@@Base+0xfeafc470> │ │ │ │ + bl feb79b58 <__bss_end__@@Base+0xfeafc468> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r7], r8 │ │ │ │ ldrd pc, [r4], pc @ │ │ │ │ stcmi 2, cr2, [r1], #-0 │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ andls ip, r4, #132 @ 0x84 │ │ │ │ - bmi 833b64 <__bss_end__@@Base+0x7b647c> │ │ │ │ + bmi 833b64 <__bss_end__@@Base+0x7b6474> │ │ │ │ @ instruction: 0xf85e4b20 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ strmi r9, [r1], -r3, lsl #2 │ │ │ │ ldrmi r5, [r8], -r3, ror #17 │ │ │ │ @@ -27599,43 +27599,43 @@ │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r6, r1, lsl #16 │ │ │ │ @ instruction: 0xb1299904 │ │ │ │ vst2.8 {d20-d21}, [pc :64], r3 │ │ │ │ ldrbtmi r5, [r8], #-640 @ 0xfffffd80 │ │ │ │ svc 0x000af7e4 │ │ │ │ stmiapl r3!, {r0, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 47ca24 <__bss_end__@@Base+0x3ff33c> │ │ │ │ + bmi 47ca24 <__bss_end__@@Base+0x3ff334> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r7, r5, lsl #2 │ │ │ │ - blmi 351e9c <__bss_end__@@Base+0x2d47b4> │ │ │ │ + blmi 351e9c <__bss_end__@@Base+0x2d47ac> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7e4e7ef │ │ │ │ svclt 0x0000ebe6 │ │ │ │ andeq ip, r3, r0, asr sl │ │ │ │ andeq ip, r3, r8, asr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r5, r2, r6, lsl #16 │ │ │ │ - andeq r9, r5, sl, ror #22 │ │ │ │ + andeq r9, r5, r2, ror fp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq ip, [r3], -r2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb79c18 <__bss_end__@@Base+0xfeafc530> │ │ │ │ + bl feb79c18 <__bss_end__@@Base+0xfeafc528> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r7], r8 │ │ │ │ ldrd pc, [r4], pc @ │ │ │ │ stcmi 2, cr2, [r1], #-0 │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ andls ip, r4, #132 @ 0x84 │ │ │ │ - bmi 833c24 <__bss_end__@@Base+0x7b653c> │ │ │ │ + bmi 833c24 <__bss_end__@@Base+0x7b6534> │ │ │ │ @ instruction: 0xf85e4b20 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ strmi r9, [r1], -r3, lsl #2 │ │ │ │ ldrmi r5, [r8], -r3, ror #17 │ │ │ │ @@ -27647,218 +27647,218 @@ │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r6, r1, lsl #16 │ │ │ │ @ instruction: 0xb1299904 │ │ │ │ vst2.8 {d20-d21}, [pc :64], r3 │ │ │ │ ldrbtmi r5, [r8], #-640 @ 0xfffffd80 │ │ │ │ cdp 7, 10, cr15, cr10, cr4, {7} │ │ │ │ stmiapl r3!, {r0, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 47cae4 <__bss_end__@@Base+0x3ff3fc> │ │ │ │ + bmi 47cae4 <__bss_end__@@Base+0x3ff3f4> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r7, r5, lsl #2 │ │ │ │ - blmi 351f5c <__bss_end__@@Base+0x2d4874> │ │ │ │ + blmi 351f5c <__bss_end__@@Base+0x2d486c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7e4e7ef │ │ │ │ svclt 0x0000eb86 │ │ │ │ muleq r3, r0, r9 │ │ │ │ andeq ip, r3, r8, lsl #19 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r5, r2, r6, asr r7 │ │ │ │ - andeq r8, r5, sl, lsr #21 │ │ │ │ + @ instruction: 0x00058ab2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq ip, r3, r2, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb79cd8 <__bss_end__@@Base+0xfeafc5f0> │ │ │ │ + bl feb79cd8 <__bss_end__@@Base+0xfeafc5e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ umulllt lr, r8, ip, r0 │ │ │ │ ldrbtmi r4, [lr], #2598 @ 0xa26 │ │ │ │ @ instruction: 0xf8df4c26 │ │ │ │ ldrbtmi ip, [ip], #-156 @ 0xffffff64 │ │ │ │ @ instruction: 0xf85e4b26 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ andls r0, r3, ip │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ andls sl, r0, r5, lsl #16 │ │ │ │ - blls f4b90 <__bss_end__@@Base+0x774a8> │ │ │ │ + blls f4b90 <__bss_end__@@Base+0x774a0> │ │ │ │ @ instruction: 0xf7e44478 │ │ │ │ stmdacs r2, {r3, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d027 │ │ │ │ stmdacs r1, {r1} │ │ │ │ tstcs r0, pc, lsl r0 │ │ │ │ @ instruction: 0xf7e32011 │ │ │ │ andls lr, r3, r8, lsr #27 │ │ │ │ @ instruction: 0xf7e49805 │ │ │ │ stmdbls r3, {r4, r6, r9, fp, sp, lr, pc} │ │ │ │ andscs r9, r1, r6 │ │ │ │ ldc 7, cr15, [lr, #908] @ 0x38c │ │ │ │ stmdbge r6, {r2, r4, r8, r9, fp, lr} │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ @ instruction: 0xf7e44618 │ │ │ │ - bmi 4dd060 <__bss_end__@@Base+0x45f978> │ │ │ │ + bmi 4dd060 <__bss_end__@@Base+0x45f970> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r8, r9, lsl #2 │ │ │ │ - blmi 391fa8 <__bss_end__@@Base+0x3148c0> │ │ │ │ + blmi 391fa8 <__bss_end__@@Base+0x3148b8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 35cb2c <__bss_end__@@Base+0x2df444> │ │ │ │ + blmi 35cb2c <__bss_end__@@Base+0x2df43c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7e4e7eb │ │ │ │ svclt 0x0000eb1c │ │ │ │ ldrdeq ip, [r3], -r2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r3, sl, asr #17 │ │ │ │ @ instruction: 0x000009bc │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r5, r2, ip, lsr #13 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq ip, r3, r6, ror #16 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb79dac <__bss_end__@@Base+0xfeafc6c4> │ │ │ │ + bl feb79dac <__bss_end__@@Base+0xfeafc6bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fc8 │ │ │ │ addlt lr, ip, r8, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2593 @ 0xa21 │ │ │ │ @ instruction: 0xf8df4c21 │ │ │ │ ldrbtmi ip, [ip], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0xf85e4b21 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami ip, {r2, ip, pc} │ │ │ │ - blge 287800 <__bss_end__@@Base+0x20a118> │ │ │ │ - blls 2077f4 <__bss_end__@@Base+0x18a10c> │ │ │ │ + blge 287800 <__bss_end__@@Base+0x20a110> │ │ │ │ + blls 2077f4 <__bss_end__@@Base+0x18a104> │ │ │ │ andls r5, r2, r0, lsr #16 │ │ │ │ stmdapl r0!, {r0, r3, r4, fp, lr} │ │ │ │ stmdage sl, {r0, ip, pc} │ │ │ │ ldmdami r8, {ip, pc} │ │ │ │ @ instruction: 0xf7e44478 │ │ │ │ stmdacs r2, {r1, r2, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d007 │ │ │ │ stmdacs r1, {r1} │ │ │ │ ldmib sp, {r1, r4, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf7e41009 │ │ │ │ - blmi 4ddc3c <__bss_end__@@Base+0x460554> │ │ │ │ + blmi 4ddc3c <__bss_end__@@Base+0x46054c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 275460 <__bss_end__@@Base+0x1f7d78> │ │ │ │ + blmi 275460 <__bss_end__@@Base+0x1f7d70> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2fcc8c <__bss_end__@@Base+0x27f5a4> │ │ │ │ + blls 2fcc8c <__bss_end__@@Base+0x27f59c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-48] @ 0xffffffd0 │ │ │ │ stmiapl r3!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ - b feee0bcc <__bss_end__@@Base+0xfee634e4> │ │ │ │ + b feee0bcc <__bss_end__@@Base+0xfee634dc> │ │ │ │ strdeq ip, [r3], -lr │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq ip, [r3], -r6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ ldrdeq r5, [r2], -r0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r3, ip, r7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb79e70 <__bss_end__@@Base+0xfeafc788> │ │ │ │ + bl feb79e70 <__bss_end__@@Base+0xfeafc780> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], {240} @ 0xf0 │ │ │ │ - blmi 40ee84 <__bss_end__@@Base+0x39179c> │ │ │ │ + blmi 40ee84 <__bss_end__@@Base+0x391794> │ │ │ │ ldrbtmi r4, [ip], #-1546 @ 0xfffff9f6 │ │ │ │ stmdami lr, {r0, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7e49301 │ │ │ │ stmdacs r2, {r1, r2, r3, r4, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d005 │ │ │ │ stmdacs r1, {r1} │ │ │ │ @ instruction: 0xf7e4d006 │ │ │ │ - blmi 25d340 <__bss_end__@@Base+0x1dfc58> │ │ │ │ + blmi 25d340 <__bss_end__@@Base+0x1dfc50> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ stmiapl r3!, {r1, r2, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r2, r8, lsl r8 │ │ │ │ svclt 0x0000bd10 │ │ │ │ andeq ip, r3, sl, lsr r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r5, r2, lr, asr #10 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb79ed0 <__bss_end__@@Base+0xfeafc7e8> │ │ │ │ + bl feb79ed0 <__bss_end__@@Base+0xfeafc7e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], {240} @ 0xf0 │ │ │ │ - blmi 40eee4 <__bss_end__@@Base+0x3917fc> │ │ │ │ + blmi 40eee4 <__bss_end__@@Base+0x3917f4> │ │ │ │ ldrbtmi r4, [ip], #-1546 @ 0xfffff9f6 │ │ │ │ stmdami lr, {r0, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7e49301 │ │ │ │ stmdacs r2, {r1, r2, r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d005 │ │ │ │ stmdacs r1, {r1} │ │ │ │ @ instruction: 0xf7e4d006 │ │ │ │ - blmi 25cd00 <__bss_end__@@Base+0x1df618> │ │ │ │ + blmi 25cd00 <__bss_end__@@Base+0x1df610> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ stmiapl r3!, {r1, r2, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r2, r8, lsl r8 │ │ │ │ svclt 0x0000bd10 │ │ │ │ ldrdeq ip, [r3], -sl │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r5, [r2], -lr │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb79f30 <__bss_end__@@Base+0xfeafc848> │ │ │ │ + bl feb79f30 <__bss_end__@@Base+0xfeafc840> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0f58 │ │ │ │ adclt ip, r7, r0, lsr #1 │ │ │ │ ldrbtmi r4, [ip], #2599 @ 0xa27 │ │ │ │ - blmi a35de0 <__bss_end__@@Base+0x9b86f8> │ │ │ │ + blmi a35de0 <__bss_end__@@Base+0x9b86f0> │ │ │ │ @ instruction: 0xf85c447c │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9225 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdami r4!, {r0, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7e49303 │ │ │ │ stmdacs r2, {r2, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d02e │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blmi 816e08 <__bss_end__@@Base+0x799720> │ │ │ │ + blmi 816e08 <__bss_end__@@Base+0x799718> │ │ │ │ ldmdavs sl, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 7cfac0 <__bss_end__@@Base+0x7523d8> │ │ │ │ + blmi 7cfac0 <__bss_end__@@Base+0x7523d0> │ │ │ │ ldmdbmi lr, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ strmi sl, [r5], -r5, lsl #16 │ │ │ │ ldrbtmi r9, [r9], #-513 @ 0xfffffdff │ │ │ │ smlabbls r0, r0, r2, r2 │ │ │ │ @ instruction: 0xf7e42101 │ │ │ │ strtmi lr, [r8], -r6, lsl #27 │ │ │ │ cdp 7, 4, cr15, cr0, cr4, {7} │ │ │ │ andls r4, r4, r8, lsl fp │ │ │ │ stmiapl r3!, {r2, r8, fp, sp, pc}^ │ │ │ │ ldrmi r9, [r8], -r3, lsl #6 │ │ │ │ ldmda r8, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blmi 3755fc <__bss_end__@@Base+0x2f7f14> │ │ │ │ + blmi 3755fc <__bss_end__@@Base+0x2f7f0c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 97ce18 <__bss_end__@@Base+0x8ff730> │ │ │ │ + blls 97ce18 <__bss_end__@@Base+0x8ff728> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_mon │ │ │ │ ldclt 0, cr11, [r0, #-156]! @ 0xffffff64 │ │ │ │ stmiapl r3!, {r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7eb6818 │ │ │ │ @@ -27868,22 +27868,22 @@ │ │ │ │ andeq ip, r3, sl, ror r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r3, r4, ror r6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r2, lr, r4 │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ andeq r5, r2, r8, ror r4 │ │ │ │ - andeq r1, r5, r2, rrx │ │ │ │ + andeq r1, r5, r6, rrx │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq ip, r3, r0, lsl r6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r1, r2, r6, ror #29 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7a014 <__bss_end__@@Base+0xfeafc92c> │ │ │ │ + bl feb7a014 <__bss_end__@@Base+0xfeafc924> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fb8 │ │ │ │ addlt lr, sp, r0, lsr r1 │ │ │ │ ldrbtmi r4, [lr], #2635 @ 0xa4b │ │ │ │ @ instruction: 0xf8df4c4b │ │ │ │ ldrbtmi ip, [ip], #-304 @ 0xfffffed0 │ │ │ │ @ instruction: 0xf85e4b4b │ │ │ │ @@ -27904,52 +27904,52 @@ │ │ │ │ stmdals r8, {r1, r2, r3, r6, ip, lr, pc} │ │ │ │ svc 0x0066f7e3 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ stmdals sl, {r2, r3, r6, ip, lr, pc} │ │ │ │ ldcl 7, cr15, [r2, #912]! @ 0x390 │ │ │ │ strmi r4, [r6], -r2, lsl #12 │ │ │ │ suble r2, r5, r0, lsl #16 │ │ │ │ - blcc 7cf94 <__bss_start@@Base+0x453c> │ │ │ │ + blcc 7cf94 <__bss_start@@Base+0x4534> │ │ │ │ blcs 3af98 │ │ │ │ stmdbvs r3, {r0, r1, r3, r6, r8, r9, fp, ip, lr, pc} │ │ │ │ cmplt r3, #10158080 @ 0x9b0000 │ │ │ │ @ instruction: 0xf8929809 │ │ │ │ ldrmi r3, [pc], -r1, asr #32 │ │ │ │ - blcs b80eac <__bss_end__@@Base+0xb037c4> │ │ │ │ + blcs b80eac <__bss_end__@@Base+0xb037bc> │ │ │ │ stmdavc r3, {r0, r2, r3, r4, r5, r8, ip, lr, pc}^ │ │ │ │ teqle sl, r0, lsl #22 │ │ │ │ stmiapl r3!, {r1, r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ - blmi bbcf18 <__bss_end__@@Base+0xb3f830> │ │ │ │ + blmi bbcf18 <__bss_end__@@Base+0xb3f828> │ │ │ │ stmiapl r3!, {r8, sp}^ │ │ │ │ movwcs r9, #4864 @ 0x1300 │ │ │ │ ldm r2, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ strmi r3, [r5], -r1, asr #32 │ │ │ │ @ instruction: 0x46306933 │ │ │ │ movwls r6, #30875 @ 0x789b │ │ │ │ stc 7, cr15, [r8, #-908]! @ 0xfffffc74 │ │ │ │ strmi r9, [r2], -r7, lsl #22 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ @ instruction: 0x46284798 │ │ │ │ subvc pc, r1, r6, lsl #17 │ │ │ │ cdp 7, 3, cr15, cr2, cr3, {7} │ │ │ │ @ instruction: 0xf7e34628 │ │ │ │ - blmi 85e894 <__bss_end__@@Base+0x7e11ac> │ │ │ │ + blmi 85e894 <__bss_end__@@Base+0x7e11a4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 5f5770 <__bss_end__@@Base+0x578088> │ │ │ │ + blmi 5f5770 <__bss_end__@@Base+0x578080> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2fcf64 <__bss_end__@@Base+0x27f87c> │ │ │ │ + blls 2fcf64 <__bss_end__@@Base+0x27f874> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, ELR_hyp │ │ │ │ ldcllt 0, cr11, [r0, #52]! @ 0x34 │ │ │ │ stmiapl r3!, {r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ - bls 234f78 <__bss_end__@@Base+0x1b7890> │ │ │ │ + bls 234f78 <__bss_end__@@Base+0x1b7888> │ │ │ │ ldrbtmi r9, [r8], #-2314 @ 0xfffff6f6 │ │ │ │ - bl ff9e0ea8 <__bss_end__@@Base+0xff9637c0> │ │ │ │ + bl ff9e0ea8 <__bss_end__@@Base+0xff9637b8> │ │ │ │ andcs lr, r0, #60030976 @ 0x3940000 │ │ │ │ @ instruction: 0xf7e4e7c5 │ │ │ │ ldmdami r5, {r1, r2, r6, r8, fp, sp, lr, pc} │ │ │ │ mrrceq 0, 4, pc, r1, cr15 @ │ │ │ │ ldrbtmi r4, [r9], #-2324 @ 0xfffff6ec │ │ │ │ andvs r5, r1, r0, lsr #16 │ │ │ │ ldmdbmi r4, {r0, r1, r4, fp, lr} │ │ │ │ @@ -27971,145 +27971,145 @@ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r5, r2, r6, lsl #6 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r4, r2, sl, lsr #9 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r4, r2, r0, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a194 <__bss_end__@@Base+0xfeafcaac> │ │ │ │ + bl feb7a194 <__bss_end__@@Base+0xfeafcaa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f4198 <__bss_end__@@Base+0x476ab0> │ │ │ │ + blmi 4f4198 <__bss_end__@@Base+0x476aa8> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 106fb8 <__bss_end__@@Base+0x898d0> │ │ │ │ + blls 106fb8 <__bss_end__@@Base+0x898c8> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ cdp 7, 13, cr15, cr8, cr3, {7} │ │ │ │ - bmi 3cf564 <__bss_end__@@Base+0x351e7c> │ │ │ │ + bmi 3cf564 <__bss_end__@@Base+0x351e74> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ andlt fp, r4, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt fe0e0f7c <__bss_end__@@Base+0xfe063894> │ │ │ │ + blt fe0e0f7c <__bss_end__@@Base+0xfe06388c> │ │ │ │ andeq ip, r3, r4, lsl r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r6, ror pc │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a20c <__bss_end__@@Base+0xfeafcb24> │ │ │ │ + bl feb7a20c <__bss_end__@@Base+0xfeafcb1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f4210 <__bss_end__@@Base+0x476b28> │ │ │ │ + blmi 4f4210 <__bss_end__@@Base+0x476b20> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 107030 <__bss_end__@@Base+0x89948> │ │ │ │ + blls 107030 <__bss_end__@@Base+0x89940> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ cdp 7, 9, cr15, cr12, cr3, {7} │ │ │ │ - bmi 3cf5dc <__bss_end__@@Base+0x351ef4> │ │ │ │ + bmi 3cf5dc <__bss_end__@@Base+0x351eec> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ andlt fp, r4, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt 11e0ff4 <__bss_end__@@Base+0x116390c> │ │ │ │ + blt 11e0ff4 <__bss_end__@@Base+0x1163904> │ │ │ │ muleq r3, ip, r3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, lr, lsl #30 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a284 <__bss_end__@@Base+0xfeafcb9c> │ │ │ │ + bl feb7a284 <__bss_end__@@Base+0xfeafcb94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e39901 │ │ │ │ cmnlt r8, r4, ror #28 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3970d8 <__bss_end__@@Base+0x3199f0> │ │ │ │ + bmi 3970d8 <__bss_end__@@Base+0x3199e8> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7d1cc <__bss_start@@Base+0x4774> │ │ │ │ + bcc 7d1cc <__bss_start@@Base+0x476c> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e44010 │ │ │ │ svclt 0x0000ba0d │ │ │ │ andeq ip, r3, r6, lsr #6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @ instruction: 0x000009bc │ │ │ │ andeq r3, r2, r2, lsl #31 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a2f8 <__bss_end__@@Base+0xfeafcc10> │ │ │ │ + bl feb7a2f8 <__bss_end__@@Base+0xfeafcc08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e39901 │ │ │ │ cmnlt r8, sl, lsr #28 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39714c <__bss_end__@@Base+0x319a64> │ │ │ │ + bmi 39714c <__bss_end__@@Base+0x319a5c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7d240 <__bss_start@@Base+0x47e8> │ │ │ │ + bcc 7d240 <__bss_start@@Base+0x47e0> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e44010 │ │ │ │ svclt 0x0000b9d3 │ │ │ │ @ instruction: 0x0003c2b2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r3, r2, r6, asr #28 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a36c <__bss_end__@@Base+0xfeafcc84> │ │ │ │ + bl feb7a36c <__bss_end__@@Base+0xfeafcc7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f4370 <__bss_end__@@Base+0x476c88> │ │ │ │ + blmi 4f4370 <__bss_end__@@Base+0x476c80> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 107190 <__bss_end__@@Base+0x89aa8> │ │ │ │ + blls 107190 <__bss_end__@@Base+0x89aa0> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ stcl 7, cr15, [ip, #908]! @ 0x38c │ │ │ │ - bmi 3cf73c <__bss_end__@@Base+0x352054> │ │ │ │ + bmi 3cf73c <__bss_end__@@Base+0x35204c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -28119,73 +28119,73 @@ │ │ │ │ andeq ip, r3, ip, lsr r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r2, r6, lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7a3e4 <__bss_end__@@Base+0xfeafccfc> │ │ │ │ + bl feb7a3e4 <__bss_end__@@Base+0xfeafccf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {224} @ 0xe0 │ │ │ │ - bmi 54f404 <__bss_end__@@Base+0x4d1d1c> │ │ │ │ - bvc ff05ecd0 <__bss_end__@@Base+0xfefe15e8> │ │ │ │ - blmi 4f43e8 <__bss_end__@@Base+0x476d00> │ │ │ │ + bmi 54f404 <__bss_end__@@Base+0x4d1d14> │ │ │ │ + bvc ff05ecd0 <__bss_end__@@Base+0xfefe15e0> │ │ │ │ + blmi 4f43e8 <__bss_end__@@Base+0x476cf8> │ │ │ │ stmiapl r2!, {r0, r1, r4, fp, lr} │ │ │ │ andls r4, r3, #120, 8 @ 0x78000000 │ │ │ │ stmiapl r5!, {r0, r1, r8, fp, ip, pc}^ │ │ │ │ - blcs 61e354 <__bss_end__@@Base+0x5a0c6c> │ │ │ │ + blcs 61e354 <__bss_end__@@Base+0x5a0c64> │ │ │ │ @ instruction: 0xf7e39500 │ │ │ │ strhlt lr, [r8, #-210]! @ 0xffffff2e │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39723c <__bss_end__@@Base+0x319b54> │ │ │ │ + bmi 39723c <__bss_end__@@Base+0x319b4c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7d330 <__bss_start@@Base+0x48d8> │ │ │ │ + bcc 7d330 <__bss_start@@Base+0x48d0> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e44030 │ │ │ │ svclt 0x0000b95b │ │ │ │ andeq ip, r3, r4, asr #3 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, ip, ror lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7a45c <__bss_end__@@Base+0xfeafcd74> │ │ │ │ + bl feb7a45c <__bss_end__@@Base+0xfeafcd6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r0!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdbmi r0!, {r2, r7, ip, sp, pc} │ │ │ │ - bvc ff05ed48 <__bss_end__@@Base+0xfefe1660> │ │ │ │ + bvc ff05ed48 <__bss_end__@@Base+0xfefe1658> │ │ │ │ ldcmi 4, cr4, [pc], {120} @ 0x78 │ │ │ │ ldrbtmi r4, [ip], #-2591 @ 0xfffff5e1 │ │ │ │ stmdapl r1, {r0, r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ tstls r3, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmiapl r1!, {r5, r7, fp, ip, lr}^ │ │ │ │ - blcs 61e3d4 <__bss_end__@@Base+0x5a0cec> │ │ │ │ + blcs 61e3d4 <__bss_end__@@Base+0x5a0ce4> │ │ │ │ tstls r0, r6, lsl #12 │ │ │ │ ldmdami sl, {r0, r9, sl, lr} │ │ │ │ @ instruction: 0xf7e34478 │ │ │ │ ldmvs r3!, {r1, r2, r3, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ strmi sl, [r5], -r2, lsl #18 │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 5972cc <__bss_end__@@Base+0x519be4> │ │ │ │ + blmi 5972cc <__bss_end__@@Base+0x519bdc> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 7d464 <__bss_start@@Base+0x4a0c> │ │ │ │ + blcc 7d464 <__bss_start@@Base+0x4a04> │ │ │ │ cmnlt fp, fp, rrx │ │ │ │ - blmi 2b5b04 <__bss_end__@@Base+0x23841c> │ │ │ │ + blmi 2b5b04 <__bss_end__@@Base+0x238414> │ │ │ │ ldc 4, cr4, [sp, #488] @ 0x1e8 │ │ │ │ ldmpl r3, {r1, r9, fp}^ │ │ │ │ - blls fd334 <__bss_end__@@Base+0x7fc4c> │ │ │ │ + blls fd334 <__bss_end__@@Base+0x7fc44> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ @ instruction: 0xf7e44628 │ │ │ │ strb lr, [sp, ip, lsl #18]! │ │ │ │ svc 0x0066f7e3 │ │ │ │ andeq ip, r3, ip, asr #2 │ │ │ │ @@ -28194,53 +28194,53 @@ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r3, [r2], -r4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq ip, [r3], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7a510 <__bss_end__@@Base+0xfeafce28> │ │ │ │ + bl feb7a510 <__bss_end__@@Base+0xfeafce20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {224} @ 0xe0 │ │ │ │ - bmi 54f530 <__bss_end__@@Base+0x4d1e48> │ │ │ │ - bvc ff05edfc <__bss_end__@@Base+0xfefe1714> │ │ │ │ - blmi 4f4514 <__bss_end__@@Base+0x476e2c> │ │ │ │ + bmi 54f530 <__bss_end__@@Base+0x4d1e40> │ │ │ │ + bvc ff05edfc <__bss_end__@@Base+0xfefe170c> │ │ │ │ + blmi 4f4514 <__bss_end__@@Base+0x476e24> │ │ │ │ stmiapl r2!, {r0, r1, r4, fp, lr} │ │ │ │ andls r4, r3, #120, 8 @ 0x78000000 │ │ │ │ stmiapl r5!, {r0, r1, r8, fp, ip, pc}^ │ │ │ │ - blcs 61e480 <__bss_end__@@Base+0x5a0d98> │ │ │ │ + blcs 61e480 <__bss_end__@@Base+0x5a0d90> │ │ │ │ @ instruction: 0xf7e39500 │ │ │ │ cmnlt r8, ip, lsl sp │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 397368 <__bss_end__@@Base+0x319c80> │ │ │ │ + bmi 397368 <__bss_end__@@Base+0x319c78> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7d45c <__bss_start@@Base+0x4a04> │ │ │ │ + bcc 7d45c <__bss_start@@Base+0x49fc> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e44030 │ │ │ │ svclt 0x0000b8c5 │ │ │ │ muleq r3, r8, r0 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r8, ror #26 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a588 <__bss_end__@@Base+0xfeafcea0> │ │ │ │ + bl feb7a588 <__bss_end__@@Base+0xfeafce98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ - blmi 44f59c <__bss_end__@@Base+0x3d1eb4> │ │ │ │ + blmi 44f59c <__bss_end__@@Base+0x3d1eac> │ │ │ │ ldmdami r0, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stcl 7, cr15, [r6], #908 @ 0x38c │ │ │ │ - bmi 38f948 <__bss_end__@@Base+0x312260> │ │ │ │ + bmi 38f948 <__bss_end__@@Base+0x312258> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r1, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r2, sl, lsl #2 │ │ │ │ @@ -28249,58 +28249,58 @@ │ │ │ │ ldmlt r0, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq ip, r3, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r3, [r2], -ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a5ec <__bss_end__@@Base+0xfeafcf04> │ │ │ │ + bl feb7a5ec <__bss_end__@@Base+0xfeafcefc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e39901 │ │ │ │ strhlt lr, [r8, #-192]! @ 0xffffff40 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 397440 <__bss_end__@@Base+0x319d58> │ │ │ │ + bmi 397440 <__bss_end__@@Base+0x319d50> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7d534 <__bss_start@@Base+0x4adc> │ │ │ │ + bcc 7d534 <__bss_start@@Base+0x4ad4> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e44010 │ │ │ │ svclt 0x0000b859 │ │ │ │ @ instruction: 0x0003bfbe │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ muleq r2, sl, ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a660 <__bss_end__@@Base+0xfeafcf78> │ │ │ │ + bl feb7a660 <__bss_end__@@Base+0xfeafcf70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 574664 <__bss_end__@@Base+0x4f6f7c> │ │ │ │ + blmi 574664 <__bss_end__@@Base+0x4f6f74> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ stcl 7, cr15, [lr], #-908 @ 0xfffffc74 │ │ │ │ - bmi 40fa38 <__bss_end__@@Base+0x392350> │ │ │ │ + bmi 40fa38 <__bss_end__@@Base+0x392348> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -28311,44 +28311,44 @@ │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r6, lsl ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7a6e4 <__bss_end__@@Base+0xfeafcffc> │ │ │ │ + bl feb7a6e4 <__bss_end__@@Base+0xfeafcff4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r7, r4, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2592 @ 0xa20 │ │ │ │ stcmi 12, cr4, [r1, #-128]! @ 0xffffff80 │ │ │ │ - blmi 8746ec <__bss_end__@@Base+0x7f7004> │ │ │ │ + blmi 8746ec <__bss_end__@@Base+0x7f6ffc> │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmdbpl r0!, {r1, r9, sl, lr}^ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 107518 <__bss_end__@@Base+0x89e30> │ │ │ │ + blls 107518 <__bss_end__@@Base+0x89e28> │ │ │ │ tstls r0, fp, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ stc 7, cr15, [r8], #-908 @ 0xfffffc74 │ │ │ │ stmdbge r4, {r0, r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 60fae4 <__bss_end__@@Base+0x5923fc> │ │ │ │ + blmi 60fae4 <__bss_end__@@Base+0x5923f4> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r0, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 4cfad8 <__bss_end__@@Base+0x4523f0> │ │ │ │ + bmi 4cfad8 <__bss_end__@@Base+0x4523e8> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r2, fp, ip, pc}^ │ │ │ │ - blls 17d5c0 <__bss_end__@@Base+0xffed8> │ │ │ │ + blls 17d5c0 <__bss_end__@@Base+0xffed0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0xf7e34628 │ │ │ │ strb lr, [lr, r6, asr #31]! │ │ │ │ cdp 7, 2, cr15, cr0, cr3, {7} │ │ │ │ andeq fp, r3, r6, asr #29 │ │ │ │ @@ -28358,27 +28358,27 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r3, [r2], -r2 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq fp, r3, sl, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a7a0 <__bss_end__@@Base+0xfeafd0b8> │ │ │ │ + bl feb7a7a0 <__bss_end__@@Base+0xfeafd0b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f47a4 <__bss_end__@@Base+0x4770bc> │ │ │ │ + blmi 4f47a4 <__bss_end__@@Base+0x4770b4> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 1075c4 <__bss_end__@@Base+0x89edc> │ │ │ │ + blls 1075c4 <__bss_end__@@Base+0x89ed4> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ - bl ff4e1558 <__bss_end__@@Base+0xff463e70> │ │ │ │ - bmi 3cfb70 <__bss_end__@@Base+0x352488> │ │ │ │ + bl ff4e1558 <__bss_end__@@Base+0xff463e68> │ │ │ │ + bmi 3cfb70 <__bss_end__@@Base+0x352480> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -28388,29 +28388,29 @@ │ │ │ │ andeq fp, r3, r8, lsl #28 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, lr, lsl #27 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a818 <__bss_end__@@Base+0xfeafd130> │ │ │ │ + bl feb7a818 <__bss_end__@@Base+0xfeafd128> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 57481c <__bss_end__@@Base+0x4f7134> │ │ │ │ + blmi 57481c <__bss_end__@@Base+0x4f712c> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - bl fe4e15d8 <__bss_end__@@Base+0xfe463ef0> │ │ │ │ - bmi 40fbf0 <__bss_end__@@Base+0x392508> │ │ │ │ + bl fe4e15d8 <__bss_end__@@Base+0xfe463ee8> │ │ │ │ + bmi 40fbf0 <__bss_end__@@Base+0x392500> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -28421,151 +28421,151 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r2, lr, r2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a89c <__bss_end__@@Base+0xfeafd1b4> │ │ │ │ + bl feb7a89c <__bss_end__@@Base+0xfeafd1ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {224} @ 0xe0 │ │ │ │ @ instruction: 0xf8dfb086 │ │ │ │ @ instruction: 0x4602c05c │ │ │ │ ldmdbmi r6, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ vmov.32 r4, d7[1] │ │ │ │ @ instruction: 0xf8540ac0 │ │ │ │ andls r0, r4, ip │ │ │ │ tstls r5, r1, ror #16 │ │ │ │ andls r5, r2, r0, ror #17 │ │ │ │ - blls 135710 <__bss_end__@@Base+0xb8028> │ │ │ │ + blls 135710 <__bss_end__@@Base+0xb8020> │ │ │ │ stc 4, cr4, [sp, #480] @ 0x1e0 │ │ │ │ @ instruction: 0xf7e30b00 │ │ │ │ cmnlt r8, r0, asr fp │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3d7700 <__bss_end__@@Base+0x35a018> │ │ │ │ + bmi 3d7700 <__bss_end__@@Base+0x35a010> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7d7f4 <__bss_end__@@Base+0x10c> │ │ │ │ + bcc 7d7f4 <__bss_end__@@Base+0x104> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e34010 │ │ │ │ svclt 0x0000bef9 │ │ │ │ andeq fp, r3, ip, lsl #26 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, r2, r8, lsr #4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7a924 <__bss_end__@@Base+0xfeafd23c> │ │ │ │ + bl feb7a924 <__bss_end__@@Base+0xfeafd234> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e39901 │ │ │ │ cmnlt r8, r4, lsl fp │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 397778 <__bss_end__@@Base+0x31a090> │ │ │ │ + bmi 397778 <__bss_end__@@Base+0x31a088> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7d86c <__bss_end__@@Base+0x184> │ │ │ │ + bcc 7d86c <__bss_end__@@Base+0x17c> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e34010 │ │ │ │ svclt 0x0000bebd │ │ │ │ andeq fp, r3, r6, lsl #25 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r4, r2, lr, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7a998 <__bss_end__@@Base+0xfeafd2b0> │ │ │ │ + bl feb7a998 <__bss_end__@@Base+0xfeafd2a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {224} @ 0xe0 │ │ │ │ - bmi 54f9b8 <__bss_end__@@Base+0x4d22d0> │ │ │ │ - bvc ff05f284 <__bss_end__@@Base+0xfefe1b9c> │ │ │ │ - blmi 4f499c <__bss_end__@@Base+0x4772b4> │ │ │ │ + bmi 54f9b8 <__bss_end__@@Base+0x4d22c8> │ │ │ │ + bvc ff05f284 <__bss_end__@@Base+0xfefe1b94> │ │ │ │ + blmi 4f499c <__bss_end__@@Base+0x4772ac> │ │ │ │ stmiapl r2!, {r0, r1, r4, fp, lr} │ │ │ │ andls r4, r3, #120, 8 @ 0x78000000 │ │ │ │ stmiapl r5!, {r0, r1, r8, fp, ip, pc}^ │ │ │ │ - blcs 61e908 <__bss_end__@@Base+0x5a1220> │ │ │ │ + blcs 61e908 <__bss_end__@@Base+0x5a1218> │ │ │ │ @ instruction: 0xf7e39500 │ │ │ │ ldrdlt lr, [r8, #-168]! @ 0xffffff58 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3977f0 <__bss_end__@@Base+0x31a108> │ │ │ │ + bmi 3977f0 <__bss_end__@@Base+0x31a100> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7d8e4 <__bss_end__@@Base+0x1fc> │ │ │ │ + bcc 7d8e4 <__bss_end__@@Base+0x1f4> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e34030 │ │ │ │ svclt 0x0000be81 │ │ │ │ andeq fp, r3, r0, lsl ip │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, r2, ip, asr #2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7aa10 <__bss_end__@@Base+0xfeafd328> │ │ │ │ + bl feb7aa10 <__bss_end__@@Base+0xfeafd320> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e39901 │ │ │ │ @ instruction: 0xb168ea9e │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 397864 <__bss_end__@@Base+0x31a17c> │ │ │ │ + bmi 397864 <__bss_end__@@Base+0x31a174> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7d958 <__bss_end__@@Base+0x270> │ │ │ │ + bcc 7d958 <__bss_end__@@Base+0x268> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e34010 │ │ │ │ svclt 0x0000be47 │ │ │ │ muleq r3, sl, fp │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ ldrdeq r4, [r2], -lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7aa84 <__bss_end__@@Base+0xfeafd39c> │ │ │ │ + bl feb7aa84 <__bss_end__@@Base+0xfeafd394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 574a88 <__bss_end__@@Base+0x4f73a0> │ │ │ │ + blmi 574a88 <__bss_end__@@Base+0x4f7398> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - b 1761844 <__bss_end__@@Base+0x16e415c> │ │ │ │ - bmi 40fe5c <__bss_end__@@Base+0x392774> │ │ │ │ + b 1761844 <__bss_end__@@Base+0x16e4154> │ │ │ │ + bmi 40fe5c <__bss_end__@@Base+0x39276c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -28576,29 +28576,29 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, r2, sl, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7ab08 <__bss_end__@@Base+0xfeafd420> │ │ │ │ + bl feb7ab08 <__bss_end__@@Base+0xfeafd418> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 574b0c <__bss_end__@@Base+0x4f7424> │ │ │ │ + blmi 574b0c <__bss_end__@@Base+0x4f741c> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - b 6e18c8 <__bss_end__@@Base+0x6641e0> │ │ │ │ - bmi 40fee0 <__bss_end__@@Base+0x3927f8> │ │ │ │ + b 6e18c8 <__bss_end__@@Base+0x6641d8> │ │ │ │ + bmi 40fee0 <__bss_end__@@Base+0x3927f0> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -28609,29 +28609,29 @@ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ ldrdeq r3, [r2], -lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7ab8c <__bss_end__@@Base+0xfeafd4a4> │ │ │ │ + bl feb7ab8c <__bss_end__@@Base+0xfeafd49c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 574b90 <__bss_end__@@Base+0x4f74a8> │ │ │ │ + blmi 574b90 <__bss_end__@@Base+0x4f74a0> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ ldmib r8, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bmi 40ff64 <__bss_end__@@Base+0x39287c> │ │ │ │ + bmi 40ff64 <__bss_end__@@Base+0x392874> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -28642,29 +28642,29 @@ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r6, ror #30 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7ac10 <__bss_end__@@Base+0xfeafd528> │ │ │ │ + bl feb7ac10 <__bss_end__@@Base+0xfeafd520> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 574c14 <__bss_end__@@Base+0x4f752c> │ │ │ │ + blmi 574c14 <__bss_end__@@Base+0x4f7524> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ ldmib r6, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bmi 40ffe8 <__bss_end__@@Base+0x392900> │ │ │ │ + bmi 40ffe8 <__bss_end__@@Base+0x3928f8> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -28675,225 +28675,225 @@ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, sl, ror #29 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7ac94 <__bss_end__@@Base+0xfeafd5ac> │ │ │ │ + bl feb7ac94 <__bss_end__@@Base+0xfeafd5a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r7, ip, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2594 @ 0xa22 │ │ │ │ stcmi 12, cr4, [r3, #-136]! @ 0xffffff78 │ │ │ │ - blmi 8f4c9c <__bss_end__@@Base+0x8775b4> │ │ │ │ + blmi 8f4c9c <__bss_end__@@Base+0x8775ac> │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ ldmdavs r2, {r2, r3, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [r2], -r0, lsl #4 │ │ │ │ stmdbpl r1!, {r0, r1, r2, r3, r4, fp, lr}^ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ andgt lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2075 @ 0xfffff7e5 │ │ │ │ stmdb ip, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbge r4, {r1, r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 65009c <__bss_end__@@Base+0x5d29b4> │ │ │ │ + blmi 65009c <__bss_end__@@Base+0x5d29ac> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 510090 <__bss_end__@@Base+0x4929a8> │ │ │ │ + bmi 510090 <__bss_end__@@Base+0x4929a0> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r2, fp, ip, pc}^ │ │ │ │ - blls 17db78 <__bss_end__@@Base+0x100490> │ │ │ │ + blls 17db78 <__bss_end__@@Base+0x100488> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0xf7e34628 │ │ │ │ strb lr, [lr, sl, ror #25]! │ │ │ │ - bl 1161ab4 <__bss_end__@@Base+0x10e43cc> │ │ │ │ + bl 1161ab4 <__bss_end__@@Base+0x10e43c4> │ │ │ │ andeq fp, r3, r6, lsl r9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r3, r0, lsl r9 │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r2, ror #28 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0003b8b2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7ad5c <__bss_end__@@Base+0xfeafd674> │ │ │ │ + bl feb7ad5c <__bss_end__@@Base+0xfeafd66c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r7, ip, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2594 @ 0xa22 │ │ │ │ stcmi 12, cr4, [r3, #-136]! @ 0xffffff78 │ │ │ │ - blmi 8f4d64 <__bss_end__@@Base+0x87767c> │ │ │ │ + blmi 8f4d64 <__bss_end__@@Base+0x877674> │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ ldmdavs r2, {r2, r3, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [r2], -r0, lsl #4 │ │ │ │ stmdbpl r1!, {r0, r1, r2, r3, r4, fp, lr}^ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ andgt lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2075 @ 0xfffff7e5 │ │ │ │ stmia r8!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbge r4, {r1, r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 650164 <__bss_end__@@Base+0x5d2a7c> │ │ │ │ + blmi 650164 <__bss_end__@@Base+0x5d2a74> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 510158 <__bss_end__@@Base+0x492a70> │ │ │ │ + bmi 510158 <__bss_end__@@Base+0x492a68> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r2, fp, ip, pc}^ │ │ │ │ - blls 17dc40 <__bss_end__@@Base+0x100558> │ │ │ │ + blls 17dc40 <__bss_end__@@Base+0x100550> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0xf7e34628 │ │ │ │ strb lr, [lr, r6, lsl #25]! │ │ │ │ - b ff861b7c <__bss_end__@@Base+0xff7e4494> │ │ │ │ + b ff861b7c <__bss_end__@@Base+0xff7e448c> │ │ │ │ andeq fp, r3, lr, asr #16 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r3, r8, asr #16 │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r5, r2, r6, lsl ip │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq fp, r3, sl, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7ae24 <__bss_end__@@Base+0xfeafd73c> │ │ │ │ + bl feb7ae24 <__bss_end__@@Base+0xfeafd734> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e39901 │ │ │ │ @ instruction: 0xb168e894 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 397c78 <__bss_end__@@Base+0x31a590> │ │ │ │ + bmi 397c78 <__bss_end__@@Base+0x31a588> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7dd6c <__bss_end__@@Base+0x684> │ │ │ │ + bcc 7dd6c <__bss_end__@@Base+0x67c> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e34010 │ │ │ │ svclt 0x0000bc3d │ │ │ │ andeq fp, r3, r6, lsl #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r3, r2, sl, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7ae98 <__bss_end__@@Base+0xfeafd7b0> │ │ │ │ + bl feb7ae98 <__bss_end__@@Base+0xfeafd7a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r7, ip, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2594 @ 0xa22 │ │ │ │ stcmi 12, cr4, [r3, #-136]! @ 0xffffff78 │ │ │ │ - blmi 8f4ea0 <__bss_end__@@Base+0x8777b8> │ │ │ │ + blmi 8f4ea0 <__bss_end__@@Base+0x8777b0> │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ ldmdavs r2, {r2, r3, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [r2], -r0, lsl #4 │ │ │ │ stmdbpl r1!, {r0, r1, r2, r3, r4, fp, lr}^ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ andgt lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2075 @ 0xfffff7e5 │ │ │ │ stmda sl, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbge r4, {r1, r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 6502a0 <__bss_end__@@Base+0x5d2bb8> │ │ │ │ + blmi 6502a0 <__bss_end__@@Base+0x5d2bb0> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 510294 <__bss_end__@@Base+0x492bac> │ │ │ │ + bmi 510294 <__bss_end__@@Base+0x492ba4> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r2, fp, ip, pc}^ │ │ │ │ - blls 17dd7c <__bss_end__@@Base+0x100694> │ │ │ │ + blls 17dd7c <__bss_end__@@Base+0x10068c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0xf7e34628 │ │ │ │ strb lr, [lr, r8, ror #23]! │ │ │ │ - b 10e1cb8 <__bss_end__@@Base+0x10645d0> │ │ │ │ + b 10e1cb8 <__bss_end__@@Base+0x10645c8> │ │ │ │ andeq fp, r3, r2, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r3, ip, lsl #14 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, r2, r6, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq fp, r3, lr, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7af60 <__bss_end__@@Base+0xfeafd878> │ │ │ │ + bl feb7af60 <__bss_end__@@Base+0xfeafd870> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r7, ip, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2594 @ 0xa22 │ │ │ │ stcmi 12, cr4, [r3, #-136]! @ 0xffffff78 │ │ │ │ - blmi 8f4f68 <__bss_end__@@Base+0x877880> │ │ │ │ + blmi 8f4f68 <__bss_end__@@Base+0x877878> │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ ldmdavs r2, {r2, r3, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ strmi r0, [r2], -r0, lsl #4 │ │ │ │ stmdbpl r1!, {r0, r1, r2, r3, r4, fp, lr}^ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ andgt lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2075 @ 0xfffff7e5 │ │ │ │ svc 0x00e6f7e2 │ │ │ │ stmdbge r4, {r1, r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 650368 <__bss_end__@@Base+0x5d2c80> │ │ │ │ + blmi 650368 <__bss_end__@@Base+0x5d2c78> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 51035c <__bss_end__@@Base+0x492c74> │ │ │ │ + bmi 51035c <__bss_end__@@Base+0x492c6c> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r2, fp, ip, pc}^ │ │ │ │ - blls 17de44 <__bss_end__@@Base+0x10075c> │ │ │ │ + blls 17de44 <__bss_end__@@Base+0x100754> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0xf7e34628 │ │ │ │ strb lr, [lr, r4, lsl #23]! │ │ │ │ ldmib lr, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq fp, r3, sl, asr #12 │ │ │ │ @@ -28904,51 +28904,51 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, sl, ror #30 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq fp, r3, r6, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b028 <__bss_end__@@Base+0xfeafd940> │ │ │ │ + bl feb7b028 <__bss_end__@@Base+0xfeafd938> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 57502c <__bss_end__@@Base+0x4f7944> │ │ │ │ + blmi 57502c <__bss_end__@@Base+0x4f793c> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ svc 0x008af7e2 │ │ │ │ - bmi 410400 <__bss_end__@@Base+0x392d18> │ │ │ │ + bmi 410400 <__bss_end__@@Base+0x392d10> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ andlt fp, r4, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt d61e14 <__bss_end__@@Base+0xce472c> │ │ │ │ + bllt d61e14 <__bss_end__@@Base+0xce4724> │ │ │ │ andeq fp, r3, r0, lsl #11 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r6, ror lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7b0ac <__bss_end__@@Base+0xfeafd9c4> │ │ │ │ + bl feb7b0ac <__bss_end__@@Base+0xfeafd9bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], {208} @ 0xd0 │ │ │ │ - blmi 6f572c <__bss_end__@@Base+0x678044> │ │ │ │ + blmi 6f572c <__bss_end__@@Base+0x67803c> │ │ │ │ ldrbtmi r4, [ip], #-1676 @ 0xfffff974 │ │ │ │ ldrmi fp, [r6], r9, lsl #1 │ │ │ │ stmiapl r1!, {r1, r9, sl, lr}^ │ │ │ │ stmiapl r0!, {r3, r4, r8, r9, fp, lr}^ │ │ │ │ strmi r9, [r3], -r7 │ │ │ │ stmdapl r0!, {r0, r1, r2, r4, fp, lr} │ │ │ │ stmib sp, {r0, r1, r2, ip, pc}^ │ │ │ │ @@ -28958,18 +28958,18 @@ │ │ │ │ @ instruction: 0xf8cd4814 │ │ │ │ stmdapl r0!, {r2, lr, pc} │ │ │ │ ldmdami r3, {ip, pc} │ │ │ │ @ instruction: 0xf7e24478 │ │ │ │ cmnlt r8, r0, asr #30 │ │ │ │ stmiapl r2!, {r0, r4, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 457f20 <__bss_end__@@Base+0x3da838> │ │ │ │ + bmi 457f20 <__bss_end__@@Base+0x3da830> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7e014 <__bss_end__@@Base+0x92c> │ │ │ │ + bcc 7e014 <__bss_end__@@Base+0x924> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-36]! @ 0xffffffdc │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e34030 │ │ │ │ svclt 0x0000bae9 │ │ │ │ strdeq fp, [r3], -lr │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -28977,153 +28977,153 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ muleq r2, r8, sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b14c <__bss_end__@@Base+0xfeafda64> │ │ │ │ + bl feb7b14c <__bss_end__@@Base+0xfeafda5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 575150 <__bss_end__@@Base+0x4f7a68> │ │ │ │ + blmi 575150 <__bss_end__@@Base+0x4f7a60> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ cdp 7, 15, cr15, cr8, cr2, {7} │ │ │ │ - bmi 410524 <__bss_end__@@Base+0x392e3c> │ │ │ │ + bmi 410524 <__bss_end__@@Base+0x392e34> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ andlt fp, r4, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt fe8e1f38 <__bss_end__@@Base+0xfe864850> │ │ │ │ + blt fe8e1f38 <__bss_end__@@Base+0xfe864848> │ │ │ │ andeq fp, r3, ip, asr r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, lr, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b1d0 <__bss_end__@@Base+0xfeafdae8> │ │ │ │ + bl feb7b1d0 <__bss_end__@@Base+0xfeafdae0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e29901 │ │ │ │ strhlt lr, [r8, #-238]! @ 0xffffff12 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 398024 <__bss_end__@@Base+0x31a93c> │ │ │ │ + bmi 398024 <__bss_end__@@Base+0x31a934> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7e118 <__bss_end__@@Base+0xa30> │ │ │ │ + bcc 7e118 <__bss_end__@@Base+0xa28> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e34010 │ │ │ │ svclt 0x0000ba67 │ │ │ │ ldrdeq fp, [r3], -sl │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ @ instruction: 0x000239ba │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b244 <__bss_end__@@Base+0xfeafdb5c> │ │ │ │ + bl feb7b244 <__bss_end__@@Base+0xfeafdb54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 575248 <__bss_end__@@Base+0x4f7b60> │ │ │ │ + blmi 575248 <__bss_end__@@Base+0x4f7b58> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ cdp 7, 7, cr15, cr12, cr2, {7} │ │ │ │ - bmi 41061c <__bss_end__@@Base+0x392f34> │ │ │ │ + bmi 41061c <__bss_end__@@Base+0x392f2c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ andlt fp, r4, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt 9e2030 <__bss_end__@@Base+0x964948> │ │ │ │ + blt 9e2030 <__bss_end__@@Base+0x964940> │ │ │ │ andeq fp, r3, r4, ror #6 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r6, lsl #19 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b2c8 <__bss_end__@@Base+0xfeafdbe0> │ │ │ │ + bl feb7b2c8 <__bss_end__@@Base+0xfeafdbd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e29901 │ │ │ │ cmnlt r8, r2, asr #28 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39811c <__bss_end__@@Base+0x31aa34> │ │ │ │ + bmi 39811c <__bss_end__@@Base+0x31aa2c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7e210 <__bss_end__@@Base+0xb28> │ │ │ │ + bcc 7e210 <__bss_end__@@Base+0xb20> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e34010 │ │ │ │ svclt 0x0000b9eb │ │ │ │ andeq fp, r3, r2, ror #5 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r3, r2, r2, lsr #18 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b33c <__bss_end__@@Base+0xfeafdc54> │ │ │ │ + bl feb7b33c <__bss_end__@@Base+0xfeafdc4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 575340 <__bss_end__@@Base+0x4f7c58> │ │ │ │ + blmi 575340 <__bss_end__@@Base+0x4f7c50> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ cdp 7, 0, cr15, cr0, cr2, {7} │ │ │ │ - bmi 410714 <__bss_end__@@Base+0x39302c> │ │ │ │ + bmi 410714 <__bss_end__@@Base+0x393024> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29134,29 +29134,29 @@ │ │ │ │ andeq r0, r0, r0, ror fp │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r2, lsr #17 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b3c0 <__bss_end__@@Base+0xfeafdcd8> │ │ │ │ + bl feb7b3c0 <__bss_end__@@Base+0xfeafdcd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 5753c4 <__bss_end__@@Base+0x4f7cdc> │ │ │ │ + blmi 5753c4 <__bss_end__@@Base+0x4f7cd4> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ ldc 7, cr15, [lr, #904]! @ 0x388 │ │ │ │ - bmi 410798 <__bss_end__@@Base+0x3930b0> │ │ │ │ + bmi 410798 <__bss_end__@@Base+0x3930a8> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29167,29 +29167,29 @@ │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @ instruction: 0x000239b2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b444 <__bss_end__@@Base+0xfeafdd5c> │ │ │ │ + bl feb7b444 <__bss_end__@@Base+0xfeafdd54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 575448 <__bss_end__@@Base+0x4f7d60> │ │ │ │ + blmi 575448 <__bss_end__@@Base+0x4f7d58> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ ldcl 7, cr15, [ip, #-904]! @ 0xfffffc78 │ │ │ │ - bmi 41081c <__bss_end__@@Base+0x393134> │ │ │ │ + bmi 41081c <__bss_end__@@Base+0x39312c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29200,29 +29200,29 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r6, lsr #15 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b4c8 <__bss_end__@@Base+0xfeafdde0> │ │ │ │ + bl feb7b4c8 <__bss_end__@@Base+0xfeafddd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 5754cc <__bss_end__@@Base+0x4f7de4> │ │ │ │ + blmi 5754cc <__bss_end__@@Base+0x4f7ddc> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ ldc 7, cr15, [sl, #-904]! @ 0xfffffc78 │ │ │ │ - bmi 4108a0 <__bss_end__@@Base+0x3931b8> │ │ │ │ + bmi 4108a0 <__bss_end__@@Base+0x3931b0> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29233,29 +29233,29 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, lr, lsr #14 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b54c <__bss_end__@@Base+0xfeafde64> │ │ │ │ + bl feb7b54c <__bss_end__@@Base+0xfeafde5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 575550 <__bss_end__@@Base+0x4f7e68> │ │ │ │ + blmi 575550 <__bss_end__@@Base+0x4f7e60> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ ldcl 7, cr15, [r8], #904 @ 0x388 │ │ │ │ - bmi 410924 <__bss_end__@@Base+0x39323c> │ │ │ │ + bmi 410924 <__bss_end__@@Base+0x393234> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29266,29 +29266,29 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, lr, lsr #16 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b5d0 <__bss_end__@@Base+0xfeafdee8> │ │ │ │ + bl feb7b5d0 <__bss_end__@@Base+0xfeafdee0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 5755d4 <__bss_end__@@Base+0x4f7eec> │ │ │ │ + blmi 5755d4 <__bss_end__@@Base+0x4f7ee4> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ ldc 7, cr15, [r6], #904 @ 0x388 │ │ │ │ - bmi 4109a8 <__bss_end__@@Base+0x3932c0> │ │ │ │ + bmi 4109a8 <__bss_end__@@Base+0x3932b8> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29299,20 +29299,20 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r2, lsr r6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7b654 <__bss_end__@@Base+0xfeafdf6c> │ │ │ │ + bl feb7b654 <__bss_end__@@Base+0xfeafdf64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd0 │ │ │ │ umulllt ip, r9, r4, r0 │ │ │ │ ldrbtmi r4, [ip], #3364 @ 0xd24 │ │ │ │ - blmi 9774f8 <__bss_end__@@Base+0x8f9e10> │ │ │ │ + blmi 9774f8 <__bss_end__@@Base+0x8f9e08> │ │ │ │ @ instruction: 0xf85c447c │ │ │ │ ldrmi r5, [r4], r5 │ │ │ │ stmdami r3!, {r1, r9, sl, lr} │ │ │ │ strls r6, [r7, #-2093] @ 0xfffff7d3 │ │ │ │ streq pc, [r0, #-79] @ 0xffffffb1 │ │ │ │ stmdbmi r1!, {r0, r2, r3, r9, sl, lr} │ │ │ │ movwls r5, #22755 @ 0x58e3 │ │ │ │ @@ -29322,25 +29322,25 @@ │ │ │ │ stmdapl r0!, {r0, r2, r3, r4, fp, lr} │ │ │ │ andpl lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2076 @ 0xfffff7e4 │ │ │ │ stcl 7, cr15, [r8], #-904 @ 0xfffffc78 │ │ │ │ stmdbge r6, {r0, r1, r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 690a64 <__bss_end__@@Base+0x61337c> │ │ │ │ + blmi 690a64 <__bss_end__@@Base+0x613374> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 550a58 <__bss_end__@@Base+0x4d3370> │ │ │ │ + bmi 550a58 <__bss_end__@@Base+0x4d3368> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r1, r2, fp, ip, pc}^ │ │ │ │ - blls 1fe540 <__bss_end__@@Base+0x180e58> │ │ │ │ + blls 1fe540 <__bss_end__@@Base+0x180e50> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-36]! @ 0xffffffdc │ │ │ │ @ instruction: 0xf7e34628 │ │ │ │ strb lr, [lr, r6, lsl #16]! │ │ │ │ cdp 7, 6, cr15, cr0, cr2, {7} │ │ │ │ andeq sl, r3, r6, asr pc │ │ │ │ @@ -29352,58 +29352,58 @@ │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r3, r2, r2, lsr #11 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq sl, r3, sl, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b728 <__bss_end__@@Base+0xfeafe040> │ │ │ │ + bl feb7b728 <__bss_end__@@Base+0xfeafe038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e29901 │ │ │ │ cmnlt r8, r2, lsl ip │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39857c <__bss_end__@@Base+0x31ae94> │ │ │ │ + bmi 39857c <__bss_end__@@Base+0x31ae8c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7e670 <__bss_end__@@Base+0xf88> │ │ │ │ + bcc 7e670 <__bss_end__@@Base+0xf80> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000bfbb │ │ │ │ andeq sl, r3, r2, lsl #29 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r3, r2, lr, ror r5 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b79c <__bss_end__@@Base+0xfeafe0b4> │ │ │ │ + bl feb7b79c <__bss_end__@@Base+0xfeafe0ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 5757a0 <__bss_end__@@Base+0x4f80b8> │ │ │ │ + blmi 5757a0 <__bss_end__@@Base+0x4f80b0> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - bl ff462558 <__bss_end__@@Base+0xff3e4e70> │ │ │ │ - bmi 410b74 <__bss_end__@@Base+0x39348c> │ │ │ │ + bl ff462558 <__bss_end__@@Base+0xff3e4e68> │ │ │ │ + bmi 410b74 <__bss_end__@@Base+0x393484> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29414,58 +29414,58 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, lr, lsr #10 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b820 <__bss_end__@@Base+0xfeafe138> │ │ │ │ + bl feb7b820 <__bss_end__@@Base+0xfeafe130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e29901 │ │ │ │ @ instruction: 0xb168eb96 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 398674 <__bss_end__@@Base+0x31af8c> │ │ │ │ + bmi 398674 <__bss_end__@@Base+0x31af84> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7e768 <__bss_end__@@Base+0x1080> │ │ │ │ + bcc 7e768 <__bss_end__@@Base+0x1078> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000bf3f │ │ │ │ andeq sl, r3, sl, lsl #27 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ strdeq r3, [r2], -sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b894 <__bss_end__@@Base+0xfeafe1ac> │ │ │ │ + bl feb7b894 <__bss_end__@@Base+0xfeafe1a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 575898 <__bss_end__@@Base+0x4f81b0> │ │ │ │ + blmi 575898 <__bss_end__@@Base+0x4f81a8> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - bl 1562650 <__bss_end__@@Base+0x14e4f68> │ │ │ │ - bmi 410c6c <__bss_end__@@Base+0x393584> │ │ │ │ + bl 1562650 <__bss_end__@@Base+0x14e4f60> │ │ │ │ + bmi 410c6c <__bss_end__@@Base+0x39357c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29476,29 +29476,29 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, lr, ror r4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b918 <__bss_end__@@Base+0xfeafe230> │ │ │ │ + bl feb7b918 <__bss_end__@@Base+0xfeafe228> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 57591c <__bss_end__@@Base+0x4f8234> │ │ │ │ + blmi 57591c <__bss_end__@@Base+0x4f822c> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - bl 4e26d4 <__bss_end__@@Base+0x464fec> │ │ │ │ - bmi 410cf0 <__bss_end__@@Base+0x393608> │ │ │ │ + bl 4e26d4 <__bss_end__@@Base+0x464fe4> │ │ │ │ + bmi 410cf0 <__bss_end__@@Base+0x393600> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29509,29 +29509,29 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, sl, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7b99c <__bss_end__@@Base+0xfeafe2b4> │ │ │ │ + bl feb7b99c <__bss_end__@@Base+0xfeafe2ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 5759a0 <__bss_end__@@Base+0x4f82b8> │ │ │ │ + blmi 5759a0 <__bss_end__@@Base+0x4f82b0> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - b ff462758 <__bss_end__@@Base+0xff3e5070> │ │ │ │ - bmi 410d74 <__bss_end__@@Base+0x39368c> │ │ │ │ + b ff462758 <__bss_end__@@Base+0xff3e5068> │ │ │ │ + bmi 410d74 <__bss_end__@@Base+0x393684> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29542,68 +29542,68 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r2, r2, r3 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7ba20 <__bss_end__@@Base+0xfeafe338> │ │ │ │ + bl feb7ba20 <__bss_end__@@Base+0xfeafe330> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {224} @ 0xe0 │ │ │ │ @ instruction: 0xf8dfb086 │ │ │ │ @ instruction: 0x4602c05c │ │ │ │ ldmdbmi r6, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ vmov.32 r4, d7[1] │ │ │ │ @ instruction: 0xf8540ac0 │ │ │ │ andls r0, r4, ip │ │ │ │ tstls r5, r1, ror #16 │ │ │ │ andls r5, r2, r0, ror #17 │ │ │ │ - blls 136894 <__bss_end__@@Base+0xb91ac> │ │ │ │ + blls 136894 <__bss_end__@@Base+0xb91a4> │ │ │ │ stc 4, cr4, [sp, #480] @ 0x1e0 │ │ │ │ @ instruction: 0xf7e20b00 │ │ │ │ cmnlt r8, lr, lsl #21 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3d8884 <__bss_end__@@Base+0x35b19c> │ │ │ │ + bmi 3d8884 <__bss_end__@@Base+0x35b194> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7e978 <__bss_end__@@Base+0x1290> │ │ │ │ + bcc 7e978 <__bss_end__@@Base+0x1288> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000be37 │ │ │ │ andeq sl, r3, r8, lsl #23 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r4, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7baa8 <__bss_end__@@Base+0xfeafe3c0> │ │ │ │ + bl feb7baa8 <__bss_end__@@Base+0xfeafe3b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], {192} @ 0xc0 │ │ │ │ @ instruction: 0xf8dfb08e │ │ │ │ strmi ip, [r2], -ip, rrx │ │ │ │ - blmi 6b5aac <__bss_end__@@Base+0x6383c4> │ │ │ │ + blmi 6b5aac <__bss_end__@@Base+0x6383bc> │ │ │ │ @ instruction: 0xeeb7491a │ │ │ │ vcvt.f64.f32 d7, s1 │ │ │ │ vcvt.f64.f32 d1, s2 │ │ │ │ @ instruction: 0xf8540ac0 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ stmdapl r0!, {r0, r2, r3, ip, pc}^ │ │ │ │ ldmdami r5, {r1, r3, ip, pc} │ │ │ │ ldrbtmi r9, [r8], #-2317 @ 0xfffff6f3 │ │ │ │ movwls r9, #8966 @ 0x2306 │ │ │ │ - blne 25ff18 <__bss_end__@@Base+0x1e2830> │ │ │ │ - blvc 15ff1c <__bss_end__@@Base+0xe2834> │ │ │ │ + blne 25ff18 <__bss_end__@@Base+0x1e2828> │ │ │ │ + blvc 15ff1c <__bss_end__@@Base+0xe282c> │ │ │ │ bleq 5ff20 │ │ │ │ - b 1062878 <__bss_end__@@Base+0xfe5190> │ │ │ │ - bmi 410e94 <__bss_end__@@Base+0x3937ac> │ │ │ │ + b 1062878 <__bss_end__@@Base+0xfe5188> │ │ │ │ + bmi 410e94 <__bss_end__@@Base+0x3937a4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, lr, sl, lsl #2 │ │ │ │ @@ -29614,34 +29614,34 @@ │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r6, ror #5 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7bb40 <__bss_end__@@Base+0xfeafe458> │ │ │ │ + bl feb7bb40 <__bss_end__@@Base+0xfeafe450> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], {192} @ 0xc0 │ │ │ │ @ instruction: 0xf8dfb08e │ │ │ │ strmi ip, [r2], -ip, rrx │ │ │ │ - blmi 6b5b44 <__bss_end__@@Base+0x63845c> │ │ │ │ + blmi 6b5b44 <__bss_end__@@Base+0x638454> │ │ │ │ @ instruction: 0xeeb7491a │ │ │ │ vcvt.f64.f32 d7, s1 │ │ │ │ vcvt.f64.f32 d1, s2 │ │ │ │ @ instruction: 0xf8540ac0 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ stmdapl r0!, {r0, r2, r3, ip, pc}^ │ │ │ │ ldmdami r5, {r1, r3, ip, pc} │ │ │ │ ldrbtmi r9, [r8], #-2317 @ 0xfffff6f3 │ │ │ │ movwls r9, #8966 @ 0x2306 │ │ │ │ - blne 25ffb0 <__bss_end__@@Base+0x1e28c8> │ │ │ │ - blvc 15ffb4 <__bss_end__@@Base+0xe28cc> │ │ │ │ + blne 25ffb0 <__bss_end__@@Base+0x1e28c0> │ │ │ │ + blvc 15ffb4 <__bss_end__@@Base+0xe28c4> │ │ │ │ bleq 5ffb8 │ │ │ │ ldmib r4!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bmi 410f2c <__bss_end__@@Base+0x393844> │ │ │ │ + bmi 410f2c <__bss_end__@@Base+0x39383c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, lr, sl, lsl #2 │ │ │ │ @@ -29652,29 +29652,29 @@ │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, sl, ror r2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7bbd8 <__bss_end__@@Base+0xfeafe4f0> │ │ │ │ + bl feb7bbd8 <__bss_end__@@Base+0xfeafe4e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 575bdc <__bss_end__@@Base+0x4f84f4> │ │ │ │ + blmi 575bdc <__bss_end__@@Base+0x4f84ec> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ ldmib r2!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bmi 410fb0 <__bss_end__@@Base+0x3938c8> │ │ │ │ + bmi 410fb0 <__bss_end__@@Base+0x3938c0> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -29685,52 +29685,52 @@ │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @ instruction: 0x000226b2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7bc5c <__bss_end__@@Base+0xfeafe574> │ │ │ │ + bl feb7bc5c <__bss_end__@@Base+0xfeafe56c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e29901 │ │ │ │ smclt 36504 @ 0x8e98 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 398ab0 <__bss_end__@@Base+0x31b3c8> │ │ │ │ + bmi 398ab0 <__bss_end__@@Base+0x31b3c0> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7eba4 <__bss_end__@@Base+0x14bc> │ │ │ │ + bcc 7eba4 <__bss_end__@@Base+0x14b4> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000bd21 │ │ │ │ andeq sl, r3, lr, asr #18 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, ror fp │ │ │ │ andeq r3, r2, r6, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7bcd0 <__bss_end__@@Base+0xfeafe5e8> │ │ │ │ + bl feb7bcd0 <__bss_end__@@Base+0xfeafe5e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ - blmi 450ce4 <__bss_end__@@Base+0x3d35fc> │ │ │ │ + blmi 450ce4 <__bss_end__@@Base+0x3d35f4> │ │ │ │ ldmdami r0, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmdb r2, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bmi 391090 <__bss_end__@@Base+0x3139a8> │ │ │ │ + bmi 391090 <__bss_end__@@Base+0x3139a0> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r1, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r2, sl, lsl #2 │ │ │ │ @@ -29739,84 +29739,84 @@ │ │ │ │ stcllt 7, cr15, [ip], #904 @ 0x388 │ │ │ │ ldrdeq sl, [r3], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r8, lsr r2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7bd34 <__bss_end__@@Base+0xfeafe64c> │ │ │ │ + bl feb7bd34 <__bss_end__@@Base+0xfeafe644> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {224} @ 0xe0 │ │ │ │ - bmi 550d54 <__bss_end__@@Base+0x4d366c> │ │ │ │ - bvc ff060620 <__bss_end__@@Base+0xfefe2f38> │ │ │ │ - blmi 4f5d38 <__bss_end__@@Base+0x478650> │ │ │ │ + bmi 550d54 <__bss_end__@@Base+0x4d3664> │ │ │ │ + bvc ff060620 <__bss_end__@@Base+0xfefe2f30> │ │ │ │ + blmi 4f5d38 <__bss_end__@@Base+0x478648> │ │ │ │ stmiapl r2!, {r0, r1, r4, fp, lr} │ │ │ │ andls r4, r3, #120, 8 @ 0x78000000 │ │ │ │ stmiapl r5!, {r0, r1, r8, fp, ip, pc}^ │ │ │ │ - blcs 61fca4 <__bss_end__@@Base+0x5a25bc> │ │ │ │ + blcs 61fca4 <__bss_end__@@Base+0x5a25b4> │ │ │ │ @ instruction: 0xf7e29500 │ │ │ │ cmnlt r8, sl, lsl #18 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 398b8c <__bss_end__@@Base+0x31b4a4> │ │ │ │ + bmi 398b8c <__bss_end__@@Base+0x31b49c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7ec80 <__bss_end__@@Base+0x1598> │ │ │ │ + bcc 7ec80 <__bss_end__@@Base+0x1590> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24030 │ │ │ │ svclt 0x0000bcb3 │ │ │ │ andeq sl, r3, r4, ror r8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r3, r2, r0, lsr #5 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7bdac <__bss_end__@@Base+0xfeafe6c4> │ │ │ │ + bl feb7bdac <__bss_end__@@Base+0xfeafe6bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 650dd8 <__bss_end__@@Base+0x5d36f0> │ │ │ │ - bvc ff060698 <__bss_end__@@Base+0xfefe2fb0> │ │ │ │ - bmi 5f5db0 <__bss_end__@@Base+0x5786c8> │ │ │ │ + blmi 650dd8 <__bss_end__@@Base+0x5d36e8> │ │ │ │ + bvc ff060698 <__bss_end__@@Base+0xfefe2fa8> │ │ │ │ + bmi 5f5db0 <__bss_end__@@Base+0x5786c0> │ │ │ │ stmiapl r2!, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 5c97e4 <__bss_end__@@Base+0x54c0fc> │ │ │ │ + blmi 5c97e4 <__bss_end__@@Base+0x54c0f4> │ │ │ │ andls r9, r4, #-1073741824 @ 0xc0000000 │ │ │ │ stmiapl r2!, {r0, r1, r2, r8, fp, ip, pc}^ │ │ │ │ andls r4, r1, r4, lsl fp │ │ │ │ ldmdami r4, {r1, r9, ip, pc} │ │ │ │ movwls r5, #2275 @ 0x8e3 │ │ │ │ mrrc 4, 7, r4, r3, cr8 │ │ │ │ @ instruction: 0xf7e22b17 │ │ │ │ cmnlt r8, r6, asr #17 │ │ │ │ stmiapl r2!, {r4, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 418c14 <__bss_end__@@Base+0x39b52c> │ │ │ │ + bmi 418c14 <__bss_end__@@Base+0x39b524> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7ed08 <__bss_end__@@Base+0x1620> │ │ │ │ + bcc 7ed08 <__bss_end__@@Base+0x1618> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-32] @ 0xffffffe0 │ │ │ │ pop {r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000bc6f │ │ │ │ strdeq sl, [r3], -ip │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r3, r2, r0, lsr #4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7be3c <__bss_end__@@Base+0xfeafe754> │ │ │ │ + bl feb7be3c <__bss_end__@@Base+0xfeafe74c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], {208} @ 0xd0 │ │ │ │ - blmi 6f64bc <__bss_end__@@Base+0x678dd4> │ │ │ │ + blmi 6f64bc <__bss_end__@@Base+0x678dcc> │ │ │ │ ldrbtmi r4, [ip], #-1676 @ 0xfffff974 │ │ │ │ ldrmi fp, [r6], r9, lsl #1 │ │ │ │ stmiapl r1!, {r1, r9, sl, lr}^ │ │ │ │ stmiapl r0!, {r3, r4, r8, r9, fp, lr}^ │ │ │ │ strmi r9, [r3], -r7 │ │ │ │ stmdapl r0!, {r0, r1, r2, r4, fp, lr} │ │ │ │ stmib sp, {r0, r1, r2, ip, pc}^ │ │ │ │ @@ -29826,18 +29826,18 @@ │ │ │ │ ldmdami r4, {r1, ip, pc} │ │ │ │ stmib sp, {r5, fp, ip, lr}^ │ │ │ │ ldmdami r3, {lr, pc} │ │ │ │ @ instruction: 0xf7e24478 │ │ │ │ smclt 36488 @ 0x8e88 │ │ │ │ stmiapl r2!, {r0, r4, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 458cb0 <__bss_end__@@Base+0x3db5c8> │ │ │ │ + bmi 458cb0 <__bss_end__@@Base+0x3db5c0> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7eda4 <__bss_end__@@Base+0x16bc> │ │ │ │ + bcc 7eda4 <__bss_end__@@Base+0x16b4> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-36]! @ 0xffffffdc │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24030 │ │ │ │ svclt 0x0000bc21 │ │ │ │ andeq sl, r3, lr, ror #14 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -29845,76 +29845,76 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, lsr #21 │ │ │ │ muleq r2, r8, r1 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7bedc <__bss_end__@@Base+0xfeafe7f4> │ │ │ │ + bl feb7bedc <__bss_end__@@Base+0xfeafe7ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e29901 │ │ │ │ cmnlt r8, r8, lsr r8 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 398d30 <__bss_end__@@Base+0x31b648> │ │ │ │ + bmi 398d30 <__bss_end__@@Base+0x31b640> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7ee24 <__bss_end__@@Base+0x173c> │ │ │ │ + bcc 7ee24 <__bss_end__@@Base+0x1734> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000bbe1 │ │ │ │ andeq sl, r3, lr, asr #13 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r3, r2, r6, asr #4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7bf50 <__bss_end__@@Base+0xfeafe868> │ │ │ │ + bl feb7bf50 <__bss_end__@@Base+0xfeafe860> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e19901 │ │ │ │ strdlt lr, [r8, #-254]! @ 0xffffff02 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 398da4 <__bss_end__@@Base+0x31b6bc> │ │ │ │ + bmi 398da4 <__bss_end__@@Base+0x31b6b4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7ee98 <__bss_end__@@Base+0x17b0> │ │ │ │ + bcc 7ee98 <__bss_end__@@Base+0x17a8> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000bba7 │ │ │ │ andeq sl, r3, sl, asr r6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ ldrdeq r3, [r2], -lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7bfc4 <__bss_end__@@Base+0xfeafe8dc> │ │ │ │ + bl feb7bfc4 <__bss_end__@@Base+0xfeafe8d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r9], {216} @ 0xd8 │ │ │ │ - blmi 676848 <__bss_end__@@Base+0x5f9160> │ │ │ │ + blmi 676848 <__bss_end__@@Base+0x5f9158> │ │ │ │ ldrbtmi r4, [ip], #-1676 @ 0xfffff974 │ │ │ │ @ instruction: 0x46024611 │ │ │ │ stmiapl r0!, {r3, r7, ip, sp, pc}^ │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ stmdals sl, {r0, r1, r2, ip, pc} │ │ │ │ ldmdami r5, {r1, r2, ip, pc} │ │ │ │ stmib sp, {r5, fp, ip, lr}^ │ │ │ │ @@ -29922,63 +29922,63 @@ │ │ │ │ movwne lr, #10701 @ 0x29cd │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ @ instruction: 0xf8cd9301 │ │ │ │ @ instruction: 0xf7e1c000 │ │ │ │ strhlt lr, [r8, #-248]! @ 0xffffff08 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3d8e30 <__bss_end__@@Base+0x35b748> │ │ │ │ + bmi 3d8e30 <__bss_end__@@Base+0x35b740> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7ef24 <__bss_end__@@Base+0x183c> │ │ │ │ + bcc 7ef24 <__bss_end__@@Base+0x1834> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-32] @ 0xffffffe0 │ │ │ │ pop {r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000bb61 │ │ │ │ andeq sl, r3, r6, ror #11 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ muleq r0, ip, r7 │ │ │ │ @ instruction: 0x000231b6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7c054 <__bss_end__@@Base+0xfeafe96c> │ │ │ │ + bl feb7c054 <__bss_end__@@Base+0xfeafe964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd0 │ │ │ │ addlt ip, r9, ip, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #3362 @ 0xd22 │ │ │ │ - blmi 8f7ef0 <__bss_end__@@Base+0x87a808> │ │ │ │ + blmi 8f7ef0 <__bss_end__@@Base+0x87a800> │ │ │ │ @ instruction: 0xf85c447c │ │ │ │ ldrmi r5, [r4], r5 │ │ │ │ stmdami r1!, {r1, r9, sl, lr} │ │ │ │ strls r6, [r7, #-2093] @ 0xfffff7d3 │ │ │ │ streq pc, [r0, #-79] @ 0xffffffb1 │ │ │ │ ldmdbmi pc, {r0, r2, r3, r9, sl, lr} @ │ │ │ │ stmdapl r1!, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ stmdapl r0!, {r0, r2, r8, ip, pc} │ │ │ │ andgt lr, r2, sp, asr #19 │ │ │ │ stmib sp, {r2, r3, r4, fp, lr}^ │ │ │ │ ldrbtmi r5, [r8], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf7e19305 │ │ │ │ - blls 1a0c4c <__bss_end__@@Base+0x123564> │ │ │ │ + blls 1a0c4c <__bss_end__@@Base+0x12355c> │ │ │ │ strmi sl, [r5], -r6, lsl #18 │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 61145c <__bss_end__@@Base+0x593d74> │ │ │ │ + blmi 61145c <__bss_end__@@Base+0x593d6c> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r0, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 4d1450 <__bss_end__@@Base+0x453d68> │ │ │ │ + bmi 4d1450 <__bss_end__@@Base+0x453d60> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r1, r2, fp, ip, pc}^ │ │ │ │ - blls 1fef38 <__bss_end__@@Base+0x181850> │ │ │ │ + blls 1fef38 <__bss_end__@@Base+0x181848> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-36]! @ 0xffffffdc │ │ │ │ @ instruction: 0xf7e24628 │ │ │ │ strb lr, [lr, sl, lsl #22]! │ │ │ │ stmdb r4!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq sl, r3, r6, asr r5 │ │ │ │ @@ -29988,146 +29988,146 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r3, r2, sl, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq sl, [r3], -r2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7c118 <__bss_end__@@Base+0xfeafea30> │ │ │ │ + bl feb7c118 <__bss_end__@@Base+0xfeafea28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sp], #-448 @ 0xfffffe40 │ │ │ │ - blmi b7679c <__bss_end__@@Base+0xaf90b4> │ │ │ │ + blmi b7679c <__bss_end__@@Base+0xaf90ac> │ │ │ │ ldrbtmi r4, [ip], #-1686 @ 0xfffff96a │ │ │ │ stmdami ip!, {r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dfb0a0 │ │ │ │ stmiapl r3!, {r4, r5, r7, lr, pc}^ │ │ │ │ stmdapl r0!, {r0, r2, r3, r5, r8, sl, fp, ip, pc} │ │ │ │ - blmi ac9bb0 <__bss_end__@@Base+0xa4c4c8> │ │ │ │ + blmi ac9bb0 <__bss_end__@@Base+0xa4c4c0> │ │ │ │ stmdals pc!, {r0, r1, r2, r3, r4, ip, pc} @ │ │ │ │ stmiapl r0!, {r2, r3, r4, ip, pc}^ │ │ │ │ ldrls r4, [r9, #-2856] @ 0xfffff4d8 │ │ │ │ andsls r9, fp, lr, lsr #26 │ │ │ │ ldrls r9, [sl, #-24] @ 0xffffffe8 │ │ │ │ stmiapl r3!, {r0, r1, r2, r5, r8, sl, fp, ip, pc}^ │ │ │ │ andsls r9, r2, r5, lsl r0 │ │ │ │ tstls r7, #2752512 @ 0x2a0000 │ │ │ │ - blmi 908fac <__bss_end__@@Base+0x88b8c4> │ │ │ │ + blmi 908fac <__bss_end__@@Base+0x88b8bc> │ │ │ │ andsls r9, r4, fp, lsr #16 │ │ │ │ andsls r9, r6, ip, lsr #16 │ │ │ │ - blls a3b2ec <__bss_end__@@Base+0x9bdc04> │ │ │ │ - blls a89bac <__bss_end__@@Base+0xa0c4c4> │ │ │ │ + blls a3b2ec <__bss_end__@@Base+0x9bdbfc> │ │ │ │ + blls a89bac <__bss_end__@@Base+0xa0c4bc> │ │ │ │ tstls r0, #17 │ │ │ │ andcc pc, ip, r4, asr r8 @ │ │ │ │ stcls 5, cr9, [r6, #-48]! @ 0xffffffd0 │ │ │ │ movweq lr, #55757 @ 0xd9cd │ │ │ │ movweq lr, #39373 @ 0x99cd │ │ │ │ movwls r9, #25867 @ 0x650b │ │ │ │ movwls r9, #11557 @ 0x2d25 │ │ │ │ - blls 808fa4 <__bss_end__@@Base+0x78b8bc> │ │ │ │ + blls 808fa4 <__bss_end__@@Base+0x78b8b4> │ │ │ │ ldmdami r7, {r0, ip, pc} │ │ │ │ stcls 5, cr9, [r4, #-32]! @ 0xffffffe0 │ │ │ │ tstls r0, r8, ror r4 │ │ │ │ strls r4, [r7, #-1561] @ 0xfffff9e7 │ │ │ │ str lr, [r3], -sp, asr #19 │ │ │ │ cdp 7, 14, cr15, cr4, cr1, {7} │ │ │ │ - bmi 4d154c <__bss_end__@@Base+0x453e64> │ │ │ │ + bmi 4d154c <__bss_end__@@Base+0x453e5c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r4, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ eorlt fp, r0, sl, lsl #2 │ │ │ │ eorlt fp, r0, r0, ror sp │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ - blt fe3e2f5c <__bss_end__@@Base+0xfe365874> │ │ │ │ + blt fe3e2f5c <__bss_end__@@Base+0xfe36586c> │ │ │ │ muleq r3, r2, r4 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, lsr #21 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r2, r2, ip, asr #31 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c204 <__bss_end__@@Base+0xfeafeb1c> │ │ │ │ + bl feb7c204 <__bss_end__@@Base+0xfeafeb14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e19901 │ │ │ │ cmnlt r8, r4, lsr #29 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 399058 <__bss_end__@@Base+0x31b970> │ │ │ │ + bmi 399058 <__bss_end__@@Base+0x31b968> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7f14c <__bss_end__@@Base+0x1a64> │ │ │ │ + bcc 7f14c <__bss_end__@@Base+0x1a5c> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000ba4d │ │ │ │ andeq sl, r3, r6, lsr #7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r2, r2, r2, ror #31 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c278 <__bss_end__@@Base+0xfeafeb90> │ │ │ │ + bl feb7c278 <__bss_end__@@Base+0xfeafeb88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e19901 │ │ │ │ cmnlt r8, sl, ror #28 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3990cc <__bss_end__@@Base+0x31b9e4> │ │ │ │ + bmi 3990cc <__bss_end__@@Base+0x31b9dc> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7f1c0 <__bss_end__@@Base+0x1ad8> │ │ │ │ + bcc 7f1c0 <__bss_end__@@Base+0x1ad0> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000ba13 │ │ │ │ andeq sl, r3, r2, lsr r3 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r2, r2, r6, lsr #31 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c2ec <__bss_end__@@Base+0xfeafec04> │ │ │ │ + bl feb7c2ec <__bss_end__@@Base+0xfeafebfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 5762f0 <__bss_end__@@Base+0x4f8c08> │ │ │ │ + blmi 5762f0 <__bss_end__@@Base+0x4f8c00> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ cdp 7, 2, cr15, cr8, cr1, {7} │ │ │ │ - bmi 4116c4 <__bss_end__@@Base+0x393fdc> │ │ │ │ + bmi 4116c4 <__bss_end__@@Base+0x393fd4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -30138,116 +30138,116 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, r2, asr pc │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c370 <__bss_end__@@Base+0xfeafec88> │ │ │ │ + bl feb7c370 <__bss_end__@@Base+0xfeafec80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e19901 │ │ │ │ cmnlt r8, lr, ror #27 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3991c4 <__bss_end__@@Base+0x31badc> │ │ │ │ + bmi 3991c4 <__bss_end__@@Base+0x31bad4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7f2b8 <__bss_end__@@Base+0x1bd0> │ │ │ │ + bcc 7f2b8 <__bss_end__@@Base+0x1bc8> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000b997 │ │ │ │ andeq sl, r3, sl, lsr r2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r3, r2, sl, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c3e4 <__bss_end__@@Base+0xfeafecfc> │ │ │ │ + bl feb7c3e4 <__bss_end__@@Base+0xfeafecf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e19901 │ │ │ │ strhlt lr, [r8, #-212]! @ 0xffffff2c │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 399238 <__bss_end__@@Base+0x31bb50> │ │ │ │ + bmi 399238 <__bss_end__@@Base+0x31bb48> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7f32c <__bss_end__@@Base+0x1c44> │ │ │ │ + bcc 7f32c <__bss_end__@@Base+0x1c3c> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000b95d │ │ │ │ andeq sl, r3, r6, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x00022fb6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c458 <__bss_end__@@Base+0xfeafed70> │ │ │ │ + bl feb7c458 <__bss_end__@@Base+0xfeafed68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e19901 │ │ │ │ smclt 36570 @ 0x8eda │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3992ac <__bss_end__@@Base+0x31bbc4> │ │ │ │ + bmi 3992ac <__bss_end__@@Base+0x31bbbc> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7f3a0 <__bss_end__@@Base+0x1cb8> │ │ │ │ + bcc 7f3a0 <__bss_end__@@Base+0x1cb0> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000b923 │ │ │ │ andeq sl, r3, r2, asr r1 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @ instruction: 0x000009bc │ │ │ │ andeq r2, r2, r2, asr pc │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c4cc <__bss_end__@@Base+0xfeafede4> │ │ │ │ + bl feb7c4cc <__bss_end__@@Base+0xfeafeddc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 5764d0 <__bss_end__@@Base+0x4f8de8> │ │ │ │ + blmi 5764d0 <__bss_end__@@Base+0x4f8de0> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ ldc 7, cr15, [r8, #-900]! @ 0xfffffc7c │ │ │ │ - bmi 4118a4 <__bss_end__@@Base+0x3941bc> │ │ │ │ + bmi 4118a4 <__bss_end__@@Base+0x3941b4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -30258,55 +30258,55 @@ │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, lr, asr #29 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c550 <__bss_end__@@Base+0xfeafee68> │ │ │ │ + bl feb7c550 <__bss_end__@@Base+0xfeafee60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {224} @ 0xe0 │ │ │ │ - blmi 5d1574 <__bss_end__@@Base+0x553e8c> │ │ │ │ + blmi 5d1574 <__bss_end__@@Base+0x553e84> │ │ │ │ ldrbtmi r4, [ip], #-1676 @ 0xfffff974 │ │ │ │ @ instruction: 0x46024611 │ │ │ │ stmiapl r3!, {r2, r4, fp, lr}^ │ │ │ │ movwls r4, #21624 @ 0x5478 │ │ │ │ stmiapl r3!, {r0, r1, r4, r8, r9, fp, lr}^ │ │ │ │ movwne lr, #10701 @ 0x29cd │ │ │ │ movwls r9, #6917 @ 0x1b05 │ │ │ │ @ instruction: 0xf8cd4619 │ │ │ │ @ instruction: 0xf7e1c000 │ │ │ │ strdlt lr, [r8, #-200]! @ 0xffffff38 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3993b0 <__bss_end__@@Base+0x31bcc8> │ │ │ │ + bmi 3993b0 <__bss_end__@@Base+0x31bcc0> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7f4a4 <__bss_end__@@Base+0x1dbc> │ │ │ │ + bcc 7f4a4 <__bss_end__@@Base+0x1db4> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e24010 │ │ │ │ svclt 0x0000b8a1 │ │ │ │ andeq sl, r3, sl, asr r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r2, r2, r4, lsr #29 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c5d0 <__bss_end__@@Base+0xfeafeee8> │ │ │ │ + bl feb7c5d0 <__bss_end__@@Base+0xfeafeee0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ - blmi 4515e4 <__bss_end__@@Base+0x3d3efc> │ │ │ │ + blmi 4515e4 <__bss_end__@@Base+0x3d3ef4> │ │ │ │ ldmdami r0, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stcl 7, cr15, [r2], {225} @ 0xe1 │ │ │ │ - bmi 391990 <__bss_end__@@Base+0x3142a8> │ │ │ │ + bmi 391990 <__bss_end__@@Base+0x3142a0> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r1, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r2, sl, lsl #2 │ │ │ │ @@ -30315,23 +30315,23 @@ │ │ │ │ stmdalt ip!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdeq r9, [r3], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r2, [r2], -r4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c634 <__bss_end__@@Base+0xfeafef4c> │ │ │ │ + bl feb7c634 <__bss_end__@@Base+0xfeafef44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ - blmi 451648 <__bss_end__@@Base+0x3d3f60> │ │ │ │ + blmi 451648 <__bss_end__@@Base+0x3d3f58> │ │ │ │ ldmdami r0, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldc 7, cr15, [r0], {225} @ 0xe1 │ │ │ │ - bmi 3919f4 <__bss_end__@@Base+0x31430c> │ │ │ │ + bmi 3919f4 <__bss_end__@@Base+0x314304> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r1, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r2, sl, lsl #2 │ │ │ │ @@ -30340,40 +30340,40 @@ │ │ │ │ ldmdalt sl!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq r9, r3, r8, ror pc │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, r0, lsr #27 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7c698 <__bss_end__@@Base+0xfeafefb0> │ │ │ │ + bl feb7c698 <__bss_end__@@Base+0xfeafefa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi sp, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 7916b8 <__bss_end__@@Base+0x713fd0> │ │ │ │ + bmi 7916b8 <__bss_end__@@Base+0x713fc8> │ │ │ │ ldcmi 4, cr4, [sp], {121} @ 0x79 │ │ │ │ ldrbtmi r4, [ip], #-2845 @ 0xfffff4e3 │ │ │ │ stmpl sl, {r0, r2, r3, r4, fp, lr} │ │ │ │ ldmdavs r2, {r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ stmiapl r3!, {r9}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ mrrc 7, 14, pc, r6, cr1 @ │ │ │ │ stmdbge r2, {r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 5d1a88 <__bss_end__@@Base+0x5543a0> │ │ │ │ + blmi 5d1a88 <__bss_end__@@Base+0x554398> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 491a7c <__bss_end__@@Base+0x414394> │ │ │ │ + bmi 491a7c <__bss_end__@@Base+0x41438c> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r1, fp, ip, pc}^ │ │ │ │ - blls ff564 <__bss_end__@@Base+0x81e7c> │ │ │ │ + blls ff564 <__bss_end__@@Base+0x81e74> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ @ instruction: 0xf7e14628 │ │ │ │ @ instruction: 0xe7eeeff4 │ │ │ │ cdp 7, 4, cr15, cr14, cr1, {7} │ │ │ │ andeq r9, r3, r4, lsl pc │ │ │ │ @@ -30382,29 +30382,29 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, r8, asr #26 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r9, r3, r6, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c740 <__bss_end__@@Base+0xfeaff058> │ │ │ │ + bl feb7c740 <__bss_end__@@Base+0xfeaff050> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 576744 <__bss_end__@@Base+0x4f905c> │ │ │ │ + blmi 576744 <__bss_end__@@Base+0x4f9054> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - bl fffe34f8 <__bss_end__@@Base+0xfff65e10> │ │ │ │ - bmi 411b18 <__bss_end__@@Base+0x394430> │ │ │ │ + bl fffe34f8 <__bss_end__@@Base+0xfff65e08> │ │ │ │ + bmi 411b18 <__bss_end__@@Base+0x394428> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -30415,29 +30415,29 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, sl, asr #25 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7c7c4 <__bss_end__@@Base+0xfeaff0dc> │ │ │ │ + bl feb7c7c4 <__bss_end__@@Base+0xfeaff0d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 5767c8 <__bss_end__@@Base+0x4f90e0> │ │ │ │ + blmi 5767c8 <__bss_end__@@Base+0x4f90d8> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - bl fef6357c <__bss_end__@@Base+0xfeee5e94> │ │ │ │ - bmi 411b9c <__bss_end__@@Base+0x3944b4> │ │ │ │ + bl fef6357c <__bss_end__@@Base+0xfeee5e8c> │ │ │ │ + bmi 411b9c <__bss_end__@@Base+0x3944ac> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -30448,15 +30448,15 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, r2, asr ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7c848 <__bss_end__@@Base+0xfeaff160> │ │ │ │ + bl feb7c848 <__bss_end__@@Base+0xfeaff158> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r8, #-736]! @ 0xfffffd20 │ │ │ │ stcmi 0, cr11, [r8], #-572 @ 0xfffffdc4 │ │ │ │ ldrbtmi r4, [sp], #-1686 @ 0xfffff96a │ │ │ │ stmdami r7!, {r1, r9, sl, lr} │ │ │ │ strmi r5, [sp], -ip, lsr #18 │ │ │ │ stmdavs r4!, {r1, r2, r5, r8, fp, lr} │ │ │ │ @@ -30464,32 +30464,32 @@ │ │ │ │ stcmi 4, cr0, [r5], #-0 │ │ │ │ stmdapl r1!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstls r9, r0, lsr #16 │ │ │ │ andls r4, fp, r3, lsr #18 │ │ │ │ andls r9, r8, r3, lsl r8 │ │ │ │ stmdapl r1!, {r1, r4, fp, ip, pc}^ │ │ │ │ movwls r9, #16390 @ 0x4006 │ │ │ │ - blls 2f7708 <__bss_end__@@Base+0x27a020> │ │ │ │ + blls 2f7708 <__bss_end__@@Base+0x27a018> │ │ │ │ ldrbtmi r9, [r8], #-263 @ 0xfffffef9 │ │ │ │ tstls r3, r5, lsl #2 │ │ │ │ ldrmi r9, [r9], -r1, lsl #2 │ │ │ │ @ instruction: 0xf8cd9500 │ │ │ │ @ instruction: 0xf7e1e008 │ │ │ │ - blmi 720448 <__bss_end__@@Base+0x6a2d60> │ │ │ │ + blmi 720448 <__bss_end__@@Base+0x6a2d58> │ │ │ │ strmi sl, [r5], -ip, lsl #18 │ │ │ │ ldmvs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r3, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 6196d8 <__bss_end__@@Base+0x59bff0> │ │ │ │ + blmi 6196d8 <__bss_end__@@Base+0x59bfe8> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 7f870 <__bss_end__@@Base+0x2188> │ │ │ │ + blcc 7f870 <__bss_end__@@Base+0x2180> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b7f18 <__bss_end__@@Base+0x23a830> │ │ │ │ + blmi 2b7f18 <__bss_end__@@Base+0x23a828> │ │ │ │ stmdals ip, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, pc, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd30 │ │ │ │ svc 0x0006f7e1 │ │ │ │ @@ -30503,40 +30503,40 @@ │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r2, r2, sl, asr #23 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r9, r3, ip, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7c924 <__bss_end__@@Base+0xfeaff23c> │ │ │ │ + bl feb7c924 <__bss_end__@@Base+0xfeaff234> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r0, #-896]! @ 0xfffffc80 │ │ │ │ - bmi 851944 <__bss_end__@@Base+0x7d425c> │ │ │ │ + bmi 851944 <__bss_end__@@Base+0x7d4254> │ │ │ │ stcmi 4, cr4, [r0], #-500 @ 0xfffffe0c │ │ │ │ ldrbtmi r4, [ip], #-2336 @ 0xfffff6e0 │ │ │ │ stmiapl sl!, {r5, r8, r9, fp, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldmdami lr, {r1, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e19901 │ │ │ │ - blmi 6e038c <__bss_end__@@Base+0x662ca4> │ │ │ │ + blmi 6e038c <__bss_end__@@Base+0x662c9c> │ │ │ │ strmi sl, [r5], -r2, lsl #18 │ │ │ │ ldmvs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 5d9794 <__bss_end__@@Base+0x55c0ac> │ │ │ │ + blmi 5d9794 <__bss_end__@@Base+0x55c0a4> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 7f92c <__bss_end__@@Base+0x2244> │ │ │ │ + blcc 7f92c <__bss_end__@@Base+0x223c> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b7fd0 <__bss_end__@@Base+0x23a8e8> │ │ │ │ + blmi 2b7fd0 <__bss_end__@@Base+0x23a8e0> │ │ │ │ stmdals r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd30 │ │ │ │ cdp 7, 10, cr15, cr8, cr1, {7} │ │ │ │ @@ -30549,20 +30549,20 @@ │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r2, r2, r2, lsl fp │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r9, r3, r0, lsr ip │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7c9dc <__bss_end__@@Base+0xfeaff2f4> │ │ │ │ + bl feb7c9dc <__bss_end__@@Base+0xfeaff2ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r6, r8, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2593 @ 0xa21 │ │ │ │ - blmi 8b8874 <__bss_end__@@Base+0x83b18c> │ │ │ │ + blmi 8b8874 <__bss_end__@@Base+0x83b184> │ │ │ │ stcmi 4, cr4, [r2, #-496]! @ 0xfffffe10 │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r8], -r2, lsl #12 │ │ │ │ stmdbpl r5!, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ movwls r4, #13849 @ 0x3619 │ │ │ │ @@ -30571,20 +30571,20 @@ │ │ │ │ ldmdami fp, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7e14478 │ │ │ │ stmiavs fp!, {r1, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ strmi sl, [r5], -r4, lsl #18 │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 5d9854 <__bss_end__@@Base+0x55c16c> │ │ │ │ + blmi 5d9854 <__bss_end__@@Base+0x55c164> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 7f9ec <__bss_end__@@Base+0x2304> │ │ │ │ + blcc 7f9ec <__bss_end__@@Base+0x22fc> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b8090 <__bss_end__@@Base+0x23a9a8> │ │ │ │ + blmi 2b8090 <__bss_end__@@Base+0x23a9a0> │ │ │ │ stmdals r4, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ cdp 7, 4, cr15, cr8, cr1, {7} │ │ │ │ @@ -30597,20 +30597,20 @@ │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, r0, asr sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r9, r3, r0, ror fp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7ca9c <__bss_end__@@Base+0xfeaff3b4> │ │ │ │ + bl feb7ca9c <__bss_end__@@Base+0xfeaff3ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r6, r8, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2593 @ 0xa21 │ │ │ │ - blmi 8b8934 <__bss_end__@@Base+0x83b24c> │ │ │ │ + blmi 8b8934 <__bss_end__@@Base+0x83b244> │ │ │ │ stcmi 4, cr4, [r2, #-496]! @ 0xfffffe10 │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r8], -r2, lsl #12 │ │ │ │ stmdbpl r5!, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ movwls r4, #13849 @ 0x3619 │ │ │ │ @@ -30619,20 +30619,20 @@ │ │ │ │ ldmdami fp, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7e14478 │ │ │ │ stmiavs fp!, {r1, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ strmi sl, [r5], -r4, lsl #18 │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 5d9914 <__bss_end__@@Base+0x55c22c> │ │ │ │ + blmi 5d9914 <__bss_end__@@Base+0x55c224> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 7faac <__bss_end__@@Base+0x23c4> │ │ │ │ + blcc 7faac <__bss_end__@@Base+0x23bc> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b8150 <__bss_end__@@Base+0x23aa68> │ │ │ │ + blmi 2b8150 <__bss_end__@@Base+0x23aa60> │ │ │ │ stmdals r4, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ stcl 7, cr15, [r8, #900]! @ 0x384 │ │ │ │ @@ -30645,67 +30645,67 @@ │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r2, ip, r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x00039ab0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7cb5c <__bss_end__@@Base+0xfeaff474> │ │ │ │ + bl feb7cb5c <__bss_end__@@Base+0xfeaff46c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r7, r4, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2592 @ 0xa20 │ │ │ │ stcmi 12, cr4, [r1, #-128]! @ 0xffffff80 │ │ │ │ - blmi 876b64 <__bss_end__@@Base+0x7f947c> │ │ │ │ + blmi 876b64 <__bss_end__@@Base+0x7f9474> │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmdbpl r0!, {r1, r9, sl, lr}^ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 109990 <__bss_end__@@Base+0x8c2a8> │ │ │ │ + blls 109990 <__bss_end__@@Base+0x8c2a0> │ │ │ │ tstls r0, fp, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ stmib ip!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbge r4, {r0, r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 611f5c <__bss_end__@@Base+0x594874> │ │ │ │ + blmi 611f5c <__bss_end__@@Base+0x59486c> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r0, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 4d1f50 <__bss_end__@@Base+0x454868> │ │ │ │ + bmi 4d1f50 <__bss_end__@@Base+0x454860> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r2, fp, ip, pc}^ │ │ │ │ - blls 17fa38 <__bss_end__@@Base+0x102350> │ │ │ │ + blls 17fa38 <__bss_end__@@Base+0x102348> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0xf7e14628 │ │ │ │ strb lr, [lr, sl, lsl #27]! │ │ │ │ - bl ff96396c <__bss_end__@@Base+0xff8e6284> │ │ │ │ + bl ff96396c <__bss_end__@@Base+0xff8e627c> │ │ │ │ andeq r9, r3, lr, asr #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r9, r3, r8, asr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r2, [r2], -r2 @ │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r9, [r3], -r2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7cc18 <__bss_end__@@Base+0xfeaff530> │ │ │ │ + bl feb7cc18 <__bss_end__@@Base+0xfeaff528> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r6, r8, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2593 @ 0xa21 │ │ │ │ - blmi 8b8ab0 <__bss_end__@@Base+0x83b3c8> │ │ │ │ + blmi 8b8ab0 <__bss_end__@@Base+0x83b3c0> │ │ │ │ stcmi 4, cr4, [r2, #-496]! @ 0xfffffe10 │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r8], -r2, lsl #12 │ │ │ │ stmdbpl r5!, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ movwls r4, #13849 @ 0x3619 │ │ │ │ @@ -30714,20 +30714,20 @@ │ │ │ │ ldmdami fp, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7e14478 │ │ │ │ stmiavs fp!, {r2, r3, r7, r8, fp, sp, lr, pc} │ │ │ │ strmi sl, [r5], -r4, lsl #18 │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 5d9a90 <__bss_end__@@Base+0x55c3a8> │ │ │ │ + blmi 5d9a90 <__bss_end__@@Base+0x55c3a0> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 7fc28 <__bss_end__@@Base+0x2540> │ │ │ │ + blcc 7fc28 <__bss_end__@@Base+0x2538> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b82cc <__bss_end__@@Base+0x23abe4> │ │ │ │ + blmi 2b82cc <__bss_end__@@Base+0x23abdc> │ │ │ │ stmdals r4, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ stc 7, cr15, [sl, #-900]! @ 0xfffffc7c │ │ │ │ @@ -30740,102 +30740,102 @@ │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, r0, asr #16 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r9, r3, r4, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7ccd8 <__bss_end__@@Base+0xfeaff5f0> │ │ │ │ + bl feb7ccd8 <__bss_end__@@Base+0xfeaff5e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {224} @ 0xe0 │ │ │ │ @ instruction: 0xf8dfb086 │ │ │ │ @ instruction: 0x4602c05c │ │ │ │ ldmdbmi r6, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ vmov.32 r4, d7[1] │ │ │ │ @ instruction: 0xf8540ac0 │ │ │ │ andls r0, r4, ip │ │ │ │ tstls r5, r1, ror #16 │ │ │ │ andls r5, r2, r0, ror #17 │ │ │ │ - blls 137b4c <__bss_end__@@Base+0xba464> │ │ │ │ + blls 137b4c <__bss_end__@@Base+0xba45c> │ │ │ │ stc 4, cr4, [sp, #480] @ 0x1e0 │ │ │ │ @ instruction: 0xf7e10b00 │ │ │ │ cmnlt r8, r2, lsr r9 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3d9b3c <__bss_end__@@Base+0x35c454> │ │ │ │ + bmi 3d9b3c <__bss_end__@@Base+0x35c44c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7fc30 <__bss_end__@@Base+0x2548> │ │ │ │ + bcc 7fc30 <__bss_end__@@Base+0x2540> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e14010 │ │ │ │ svclt 0x0000bcdb │ │ │ │ ldrdeq r9, [r3], -r0 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r2, ip, r7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7cd60 <__bss_end__@@Base+0xfeaff678> │ │ │ │ + bl feb7cd60 <__bss_end__@@Base+0xfeaff670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {224} @ 0xe0 │ │ │ │ @ instruction: 0xf8dfb086 │ │ │ │ @ instruction: 0x4602c05c │ │ │ │ ldmdbmi r6, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ vmov.32 r4, d7[1] │ │ │ │ @ instruction: 0xf8540ac0 │ │ │ │ andls r0, r4, ip │ │ │ │ tstls r5, r1, ror #16 │ │ │ │ andls r5, r2, r0, ror #17 │ │ │ │ - blls 137bd4 <__bss_end__@@Base+0xba4ec> │ │ │ │ + blls 137bd4 <__bss_end__@@Base+0xba4e4> │ │ │ │ stc 4, cr4, [sp, #480] @ 0x1e0 │ │ │ │ @ instruction: 0xf7e10b00 │ │ │ │ cmnlt r8, lr, ror #17 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3d9bc4 <__bss_end__@@Base+0x35c4dc> │ │ │ │ + bmi 3d9bc4 <__bss_end__@@Base+0x35c4d4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7fcb8 <__bss_end__@@Base+0x25d0> │ │ │ │ + bcc 7fcb8 <__bss_end__@@Base+0x25c8> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e14010 │ │ │ │ svclt 0x0000bc97 │ │ │ │ andeq r9, r3, r8, asr #16 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, ip, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7cde8 <__bss_end__@@Base+0xfeaff700> │ │ │ │ + bl feb7cde8 <__bss_end__@@Base+0xfeaff6f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], {192} @ 0xc0 │ │ │ │ @ instruction: 0xf8dfb08e │ │ │ │ strmi ip, [r2], -ip, rrx │ │ │ │ - blmi 6b6dec <__bss_end__@@Base+0x639704> │ │ │ │ + blmi 6b6dec <__bss_end__@@Base+0x6396fc> │ │ │ │ @ instruction: 0xeeb7491a │ │ │ │ vcvt.f64.f32 d7, s1 │ │ │ │ vcvt.f64.f32 d1, s2 │ │ │ │ @ instruction: 0xf8540ac0 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ stmdapl r0!, {r0, r2, r3, ip, pc}^ │ │ │ │ ldmdami r5, {r1, r3, ip, pc} │ │ │ │ ldrbtmi r9, [r8], #-2317 @ 0xfffff6f3 │ │ │ │ movwls r9, #8966 @ 0x2306 │ │ │ │ - blne 261258 <__bss_end__@@Base+0x1e3b70> │ │ │ │ - blvc 16125c <__bss_end__@@Base+0xe3b74> │ │ │ │ + blne 261258 <__bss_end__@@Base+0x1e3b68> │ │ │ │ + blvc 16125c <__bss_end__@@Base+0xe3b6c> │ │ │ │ bleq 61260 │ │ │ │ stmia r0!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bmi 4121d4 <__bss_end__@@Base+0x394aec> │ │ │ │ + bmi 4121d4 <__bss_end__@@Base+0x394ae4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, lr, sl, lsl #2 │ │ │ │ @@ -30846,52 +30846,52 @@ │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r2, r6, r6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7ce80 <__bss_end__@@Base+0xfeaff798> │ │ │ │ + bl feb7ce80 <__bss_end__@@Base+0xfeaff790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {224} @ 0xe0 │ │ │ │ @ instruction: 0xf8dfb086 │ │ │ │ @ instruction: 0x4602c05c │ │ │ │ ldmdbmi r6, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ vmov.32 r4, d7[1] │ │ │ │ @ instruction: 0xf8540ac0 │ │ │ │ andls r0, r4, ip │ │ │ │ tstls r5, r1, ror #16 │ │ │ │ andls r5, r2, r0, ror #17 │ │ │ │ - blls 137cf4 <__bss_end__@@Base+0xba60c> │ │ │ │ + blls 137cf4 <__bss_end__@@Base+0xba604> │ │ │ │ stc 4, cr4, [sp, #480] @ 0x1e0 │ │ │ │ @ instruction: 0xf7e10b00 │ │ │ │ cmnlt r8, lr, asr r8 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3d9ce4 <__bss_end__@@Base+0x35c5fc> │ │ │ │ + bmi 3d9ce4 <__bss_end__@@Base+0x35c5f4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7fdd8 <__bss_end__@@Base+0x26f0> │ │ │ │ + bcc 7fdd8 <__bss_end__@@Base+0x26e8> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e14010 │ │ │ │ svclt 0x0000bc07 │ │ │ │ andeq r9, r3, r8, lsr #14 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, ip, lsl #12 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7cf08 <__bss_end__@@Base+0xfeaff820> │ │ │ │ + bl feb7cf08 <__bss_end__@@Base+0xfeaff818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [pc, #-896] @ 25990 │ │ │ │ - bmi 811f24 <__bss_end__@@Base+0x79483c> │ │ │ │ + bmi 811f24 <__bss_end__@@Base+0x794834> │ │ │ │ ldcmi 4, cr4, [pc], {125} @ 0x7d │ │ │ │ ldrbtmi r4, [ip], #-2335 @ 0xfffff6e1 │ │ │ │ stmiapl sl!, {r0, r1, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldmdami sp, {r1, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ @@ -30899,52 +30899,52 @@ │ │ │ │ @ instruction: 0x460b461e │ │ │ │ @ instruction: 0xf7e14631 │ │ │ │ stmdbge r2, {r1, r3, r4, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x460568b3 │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 599d74 <__bss_end__@@Base+0x51c68c> │ │ │ │ + blmi 599d74 <__bss_end__@@Base+0x51c684> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 7ff0c <__bss_end__@@Base+0x2824> │ │ │ │ + blcc 7ff0c <__bss_end__@@Base+0x281c> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b85ac <__bss_end__@@Base+0x23aec4> │ │ │ │ + blmi 2b85ac <__bss_end__@@Base+0x23aebc> │ │ │ │ stmdals r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ - bl fee63d08 <__bss_end__@@Base+0xfede6620> │ │ │ │ + bl fee63d08 <__bss_end__@@Base+0xfede6618> │ │ │ │ @ instruction: 0xf7e1e7ee │ │ │ │ svclt 0x0000ea14 │ │ │ │ andeq r9, r3, r4, lsr #13 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r3, lr, r6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r2, r2, r5 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r9, r3, r0, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7cfb8 <__bss_end__@@Base+0xfeaff8d0> │ │ │ │ + bl feb7cfb8 <__bss_end__@@Base+0xfeaff8c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r6], #-576 @ 0xfffffdc0 │ │ │ │ stmdbmi r6!, {r2, r3, r7, r9, sl, lr} │ │ │ │ ldrbtmi r4, [ip], #-1686 @ 0xfffff96a │ │ │ │ stmdami r5!, {r1, r9, sl, lr} │ │ │ │ mrc 0, 5, fp, cr0, cr10, {4} │ │ │ │ vrintx.f32 s14, s1 │ │ │ │ stmdapl r1!, {r0, r5, r6, r7, r9, fp, sp, lr}^ │ │ │ │ - beq ff0618b8 <__bss_end__@@Base+0xfefe41d0> │ │ │ │ - bne ff0a18bc <__bss_end__@@Base+0xff0241d4> │ │ │ │ + beq ff0618b8 <__bss_end__@@Base+0xfefe41c8> │ │ │ │ + bne ff0a18bc <__bss_end__@@Base+0xff0241cc> │ │ │ │ tstls r6, r0, lsr #16 │ │ │ │ - bvc ff2218c4 <__bss_end__@@Base+0xff1a41dc> │ │ │ │ + bvc ff2218c4 <__bss_end__@@Base+0xff1a41d4> │ │ │ │ tstls r5, ip, lsl r9 │ │ │ │ andsls r4, r9, sp, lsl r9 │ │ │ │ ldmdbmi sp, {r5, r6, fp, ip, lr} │ │ │ │ stc 0, cr9, [sp, #80] @ 0x50 │ │ │ │ stmdapl r1!, {r1, r4, r8, r9, fp, sp, lr}^ │ │ │ │ movweq lr, #14797 @ 0x39cd │ │ │ │ ldmdami sl, {r0, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @@ -30956,45 +30956,45 @@ │ │ │ │ stc 0, cr12, [sp] │ │ │ │ vstr d0, [sp, #24] │ │ │ │ vstr d1, [sp, #56] @ 0x38 │ │ │ │ @ instruction: 0xf7e07b0a │ │ │ │ cmnlt r8, r4, lsr #31 │ │ │ │ stmiapl r2!, {r4, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 419e58 <__bss_end__@@Base+0x39c770> │ │ │ │ + bmi 419e58 <__bss_end__@@Base+0x39c768> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 7ff4c <__bss_end__@@Base+0x2864> │ │ │ │ + bcc 7ff4c <__bss_end__@@Base+0x285c> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-104] @ 0xffffff98 │ │ │ │ pop {r1, r3, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e14010 │ │ │ │ svclt 0x0000bb4d │ │ │ │ strdeq r9, [r3], -r2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r2, r2, r0, asr #9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d080 <__bss_end__@@Base+0xfeaff998> │ │ │ │ + bl feb7d080 <__bss_end__@@Base+0xfeaff990> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r6], #-576 @ 0xfffffdc0 │ │ │ │ stmdbmi r6!, {r2, r3, r7, r9, sl, lr} │ │ │ │ ldrbtmi r4, [ip], #-1686 @ 0xfffff96a │ │ │ │ stmdami r5!, {r1, r9, sl, lr} │ │ │ │ mrc 0, 5, fp, cr0, cr10, {4} │ │ │ │ vrintx.f32 s14, s1 │ │ │ │ stmdapl r1!, {r0, r5, r6, r7, r9, fp, sp, lr}^ │ │ │ │ - beq ff061980 <__bss_end__@@Base+0xfefe4298> │ │ │ │ - bne ff0a1984 <__bss_end__@@Base+0xff02429c> │ │ │ │ + beq ff061980 <__bss_end__@@Base+0xfefe4290> │ │ │ │ + bne ff0a1984 <__bss_end__@@Base+0xff024294> │ │ │ │ tstls r6, r0, lsr #16 │ │ │ │ - bvc ff22198c <__bss_end__@@Base+0xff1a42a4> │ │ │ │ + bvc ff22198c <__bss_end__@@Base+0xff1a429c> │ │ │ │ tstls r5, ip, lsl r9 │ │ │ │ andsls r4, r9, sp, lsl r9 │ │ │ │ ldmdbmi sp, {r5, r6, fp, ip, lr} │ │ │ │ stc 0, cr9, [sp, #80] @ 0x50 │ │ │ │ stmdapl r1!, {r1, r4, r8, r9, fp, sp, lr}^ │ │ │ │ movweq lr, #14797 @ 0x39cd │ │ │ │ ldmdami sl, {r0, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @@ -31006,210 +31006,210 @@ │ │ │ │ stc 0, cr12, [sp] │ │ │ │ vstr d0, [sp, #24] │ │ │ │ vstr d1, [sp, #56] @ 0x38 │ │ │ │ @ instruction: 0xf7e07b0a │ │ │ │ cmnlt r8, r0, asr #30 │ │ │ │ stmiapl r2!, {r4, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 419f20 <__bss_end__@@Base+0x39c838> │ │ │ │ + bmi 419f20 <__bss_end__@@Base+0x39c830> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 80014 <__bss_end__@@Base+0x292c> │ │ │ │ + bcc 80014 <__bss_end__@@Base+0x2924> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-104] @ 0xffffff98 │ │ │ │ pop {r1, r3, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e14010 │ │ │ │ svclt 0x0000bae9 │ │ │ │ andeq r9, r3, sl, lsr #10 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r2, r2, r4, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d148 <__bss_end__@@Base+0xfeaffa60> │ │ │ │ + bl feb7d148 <__bss_end__@@Base+0xfeaffa58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r0], #-672 @ 0xfffffd60 │ │ │ │ stmdbmi r0!, {r2, r3, r7, r9, sl, lr} │ │ │ │ ldrbtmi r4, [ip], #-1686 @ 0xfffff96a │ │ │ │ ldmdami pc, {r1, r9, sl, lr} @ │ │ │ │ mrc 0, 5, fp, cr7, cr4, {4} │ │ │ │ vcvt.f64.f32 d1, s2 │ │ │ │ stmdapl r1!, {r5, r6, r7, r9, fp, ip, sp, lr}^ │ │ │ │ - beq ff061a48 <__bss_end__@@Base+0xfefe4360> │ │ │ │ + beq ff061a48 <__bss_end__@@Base+0xfefe4358> │ │ │ │ tstls r0, r0, lsr #16 │ │ │ │ andsls r4, r3, sl, lsl r9 │ │ │ │ - blne 3e15ac <__bss_end__@@Base+0x363ec4> │ │ │ │ + blne 3e15ac <__bss_end__@@Base+0x363ebc> │ │ │ │ movwls r5, #18529 @ 0x4861 │ │ │ │ tstls ip, r8, lsl fp │ │ │ │ tstls r5, r8, lsl #2 │ │ │ │ stc 6, cr4, [sp, #4] │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ stmiapl r3!, {r1, r2, r8, r9, fp}^ │ │ │ │ movw lr, #10701 @ 0x29cd │ │ │ │ andls r4, r1, r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd4812 │ │ │ │ ldrbtmi ip, [r8], #-0 │ │ │ │ cdp 7, 14, cr15, cr6, cr0, {7} │ │ │ │ - bmi 452548 <__bss_end__@@Base+0x3d4e60> │ │ │ │ + bmi 452548 <__bss_end__@@Base+0x3d4e58> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andslt fp, r4, sl, lsl #2 │ │ │ │ andslt fp, r4, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt fe463f54 <__bss_end__@@Base+0xfe3e686c> │ │ │ │ + blt fe463f54 <__bss_end__@@Base+0xfe3e6864> │ │ │ │ andeq r9, r3, r2, ror #8 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r2, r2, r6, asr #6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d1f8 <__bss_end__@@Base+0xfeaffb10> │ │ │ │ + bl feb7d1f8 <__bss_end__@@Base+0xfeaffb08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f71fc <__bss_end__@@Base+0x479b14> │ │ │ │ + blmi 4f71fc <__bss_end__@@Base+0x479b0c> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 10a01c <__bss_end__@@Base+0x8c934> │ │ │ │ + blls 10a01c <__bss_end__@@Base+0x8c92c> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ cdp 7, 10, cr15, cr6, cr0, {7} │ │ │ │ - bmi 3d25c8 <__bss_end__@@Base+0x354ee0> │ │ │ │ + bmi 3d25c8 <__bss_end__@@Base+0x354ed8> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ andlt fp, r4, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt 1463fd4 <__bss_end__@@Base+0x13e68ec> │ │ │ │ + blt 1463fd4 <__bss_end__@@Base+0x13e68e4> │ │ │ │ @ instruction: 0x000393b0 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ ldrdeq r2, [r2], -r6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d270 <__bss_end__@@Base+0xfeaffb88> │ │ │ │ + bl feb7d270 <__bss_end__@@Base+0xfeaffb80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {224} @ 0xe0 │ │ │ │ - blmi 5d2294 <__bss_end__@@Base+0x554bac> │ │ │ │ + blmi 5d2294 <__bss_end__@@Base+0x554ba4> │ │ │ │ ldrbtmi r4, [ip], #-1684 @ 0xfffff96c │ │ │ │ stmiapl r3!, {r1, r9, sl, lr}^ │ │ │ │ - blmi 54ac9c <__bss_end__@@Base+0x4cd5b4> │ │ │ │ + blmi 54ac9c <__bss_end__@@Base+0x4cd5ac> │ │ │ │ stmib sp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ - blmi 516c98 <__bss_end__@@Base+0x4995b0> │ │ │ │ + blmi 516c98 <__bss_end__@@Base+0x4995a8> │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ ldmdami r2, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldrmi r9, [r9], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7e04478 │ │ │ │ cmnlt r8, r8, ror #28 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3da0d0 <__bss_end__@@Base+0x35c9e8> │ │ │ │ + bmi 3da0d0 <__bss_end__@@Base+0x35c9e0> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 801c4 <__bss_end__@@Base+0x2adc> │ │ │ │ + bcc 801c4 <__bss_end__@@Base+0x2ad4> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e14010 │ │ │ │ svclt 0x0000ba11 │ │ │ │ andeq r9, r3, sl, lsr r3 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r2, r2, r4, ror #4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d2f4 <__bss_end__@@Base+0xfeaffc0c> │ │ │ │ + bl feb7d2f4 <__bss_end__@@Base+0xfeaffc04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {224} @ 0xe0 │ │ │ │ - blmi 5d2318 <__bss_end__@@Base+0x554c30> │ │ │ │ + blmi 5d2318 <__bss_end__@@Base+0x554c28> │ │ │ │ ldrbtmi r4, [ip], #-1684 @ 0xfffff96c │ │ │ │ stmiapl r3!, {r1, r9, sl, lr}^ │ │ │ │ - blmi 54ad20 <__bss_end__@@Base+0x4cd638> │ │ │ │ + blmi 54ad20 <__bss_end__@@Base+0x4cd630> │ │ │ │ stmib sp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ - blmi 516d1c <__bss_end__@@Base+0x499634> │ │ │ │ + blmi 516d1c <__bss_end__@@Base+0x49962c> │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ ldmdami r2, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldrmi r9, [r9], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7e04478 │ │ │ │ cmnlt r8, r6, lsr #28 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3da154 <__bss_end__@@Base+0x35ca6c> │ │ │ │ + bmi 3da154 <__bss_end__@@Base+0x35ca64> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 80248 <__bss_end__@@Base+0x2b60> │ │ │ │ + bcc 80248 <__bss_end__@@Base+0x2b58> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e14010 │ │ │ │ svclt 0x0000b9cf │ │ │ │ @ instruction: 0x000392b6 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r2, r2, ip, ror #3 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d378 <__bss_end__@@Base+0xfeaffc90> │ │ │ │ + bl feb7d378 <__bss_end__@@Base+0xfeaffc88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e09901 │ │ │ │ cmnlt r8, sl, ror #27 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39a1cc <__bss_end__@@Base+0x31cae4> │ │ │ │ + bmi 39a1cc <__bss_end__@@Base+0x31cadc> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 802c0 <__bss_end__@@Base+0x2bd8> │ │ │ │ + bcc 802c0 <__bss_end__@@Base+0x2bd0> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e14010 │ │ │ │ svclt 0x0000b993 │ │ │ │ andeq r9, r3, r2, lsr r2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r2, r2, lr, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d3ec <__bss_end__@@Base+0xfeaffd04> │ │ │ │ + bl feb7d3ec <__bss_end__@@Base+0xfeaffcfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ - blmi 452400 <__bss_end__@@Base+0x3d4d18> │ │ │ │ + blmi 452400 <__bss_end__@@Base+0x3d4d10> │ │ │ │ ldmdami r0, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldc 7, cr15, [r4, #896]! @ 0x380 │ │ │ │ - bmi 3927ac <__bss_end__@@Base+0x3150c4> │ │ │ │ + bmi 3927ac <__bss_end__@@Base+0x3150bc> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r1, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r2, sl, lsl #2 │ │ │ │ @@ -31218,51 +31218,51 @@ │ │ │ │ ldmdblt lr, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r9, r3, r0, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r2, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7d450 <__bss_end__@@Base+0xfeaffd68> │ │ │ │ + bl feb7d450 <__bss_end__@@Base+0xfeaffd60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8!, {r4, r5, r7, r8, r9, sl, fp} │ │ │ │ - bvs 18a1d1c <__bss_end__@@Base+0x1824634> │ │ │ │ + bvs 18a1d1c <__bss_end__@@Base+0x182462c> │ │ │ │ addslt r4, r1, r7, lsr #18 │ │ │ │ stcmi 4, cr4, [r7], #-480 @ 0xfffffe20 │ │ │ │ @ instruction: 0xeeb74b27 │ │ │ │ ldrbtmi r1, [ip], #-2753 @ 0xfffff53f │ │ │ │ stmdapl r1, {r1, r2, r5, r9, fp, lr}^ │ │ │ │ - bvc ff861d50 <__bss_end__@@Base+0xff7e4668> │ │ │ │ - bvs ff1e1d54 <__bss_end__@@Base+0xff16466c> │ │ │ │ - bpl ff061d58 <__bss_end__@@Base+0xfefe4670> │ │ │ │ + bvc ff861d50 <__bss_end__@@Base+0xff7e4660> │ │ │ │ + bvs ff1e1d54 <__bss_end__@@Base+0xff164664> │ │ │ │ + bpl ff061d58 <__bss_end__@@Base+0xfefe4668> │ │ │ │ tstls pc, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmiapl r1!, {r5, r6, r7, fp, ip, lr} │ │ │ │ - blcs 5a13d8 <__bss_end__@@Base+0x523cf0> │ │ │ │ + blcs 5a13d8 <__bss_end__@@Base+0x523ce8> │ │ │ │ ldmdami pc, {r2, r3, ip, pc} @ │ │ │ │ tstls r4, r8, lsl #2 │ │ │ │ tstls r0, r8, ror r4 │ │ │ │ - blvs 2e18d0 <__bss_end__@@Base+0x2641e8> │ │ │ │ - blne 1e18d4 <__bss_end__@@Base+0x1641ec> │ │ │ │ - blvc e18d8 <__bss_end__@@Base+0x641f0> │ │ │ │ + blvs 2e18d0 <__bss_end__@@Base+0x2641e0> │ │ │ │ + blne 1e18d4 <__bss_end__@@Base+0x1641e4> │ │ │ │ + blvc e18d8 <__bss_end__@@Base+0x641e8> │ │ │ │ stcl 7, cr15, [r4, #-896]! @ 0xfffffc80 │ │ │ │ stmdbge lr, {r0, r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 61286c <__bss_end__@@Base+0x595184> │ │ │ │ + blmi 61286c <__bss_end__@@Base+0x59517c> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r0, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 4d2860 <__bss_end__@@Base+0x455178> │ │ │ │ + bmi 4d2860 <__bss_end__@@Base+0x455170> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r1, r2, r3, fp, ip, pc}^ │ │ │ │ - blls 400348 <__bss_end__@@Base+0x382c60> │ │ │ │ + blls 400348 <__bss_end__@@Base+0x382c58> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-68]! @ 0xffffffbc │ │ │ │ @ instruction: 0xf7e14628 │ │ │ │ strb lr, [lr, r2, lsl #18]! │ │ │ │ svc 0x005cf7e0 │ │ │ │ andeq r9, r3, r8, asr r1 │ │ │ │ @@ -31272,27 +31272,27 @@ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r2, r2, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r9, r3, r2, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d528 <__bss_end__@@Base+0xfeaffe40> │ │ │ │ + bl feb7d528 <__bss_end__@@Base+0xfeaffe38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f752c <__bss_end__@@Base+0x479e44> │ │ │ │ + blmi 4f752c <__bss_end__@@Base+0x479e3c> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 10a34c <__bss_end__@@Base+0x8cc64> │ │ │ │ + blls 10a34c <__bss_end__@@Base+0x8cc5c> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ stc 7, cr15, [lr, #-896] @ 0xfffffc80 │ │ │ │ - bmi 3d28f8 <__bss_end__@@Base+0x355210> │ │ │ │ + bmi 3d28f8 <__bss_end__@@Base+0x355208> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -31302,60 +31302,60 @@ │ │ │ │ andeq r9, r3, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r1, [r2], -sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d5a0 <__bss_end__@@Base+0xfeaffeb8> │ │ │ │ + bl feb7d5a0 <__bss_end__@@Base+0xfeaffeb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {224} @ 0xe0 │ │ │ │ - blmi 5d25c4 <__bss_end__@@Base+0x554edc> │ │ │ │ + blmi 5d25c4 <__bss_end__@@Base+0x554ed4> │ │ │ │ ldrbtmi r4, [ip], #-1684 @ 0xfffff96c │ │ │ │ stmiapl r3!, {r1, r9, sl, lr}^ │ │ │ │ - blmi 54afcc <__bss_end__@@Base+0x4cd8e4> │ │ │ │ + blmi 54afcc <__bss_end__@@Base+0x4cd8dc> │ │ │ │ stmib sp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ - blmi 516fc8 <__bss_end__@@Base+0x4998e0> │ │ │ │ + blmi 516fc8 <__bss_end__@@Base+0x4998d8> │ │ │ │ andls r5, r1, r0, ror #17 │ │ │ │ ldmdami r2, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldrmi r9, [r9], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7e04478 │ │ │ │ ldrdlt lr, [r8, #-192]! @ 0xffffff40 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 3da400 <__bss_end__@@Base+0x35cd18> │ │ │ │ + bmi 3da400 <__bss_end__@@Base+0x35cd10> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 804f4 <__bss_end__@@Base+0x2e0c> │ │ │ │ + bcc 804f4 <__bss_end__@@Base+0x2e04> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e14010 │ │ │ │ svclt 0x0000b879 │ │ │ │ andeq r9, r3, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r1, r2, ip, lsl #31 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d624 <__bss_end__@@Base+0xfeafff3c> │ │ │ │ + bl feb7d624 <__bss_end__@@Base+0xfeafff34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f7628 <__bss_end__@@Base+0x479f40> │ │ │ │ + blmi 4f7628 <__bss_end__@@Base+0x479f38> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 10a448 <__bss_end__@@Base+0x8cd60> │ │ │ │ + blls 10a448 <__bss_end__@@Base+0x8cd58> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ ldc 7, cr15, [r0], {224} @ 0xe0 │ │ │ │ - bmi 3d29f4 <__bss_end__@@Base+0x35530c> │ │ │ │ + bmi 3d29f4 <__bss_end__@@Base+0x355304> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -31365,27 +31365,27 @@ │ │ │ │ andeq r8, r3, r4, lsl #31 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r1, r2, sl, lsl pc │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d69c <__bss_end__@@Base+0xfeafffb4> │ │ │ │ + bl feb7d69c <__bss_end__@@Base+0xfeafffac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f76a0 <__bss_end__@@Base+0x479fb8> │ │ │ │ + blmi 4f76a0 <__bss_end__@@Base+0x479fb0> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 10a4c0 <__bss_end__@@Base+0x8cdd8> │ │ │ │ + blls 10a4c0 <__bss_end__@@Base+0x8cdd0> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ mrrc 7, 14, pc, r4, cr0 @ │ │ │ │ - bmi 3d2a6c <__bss_end__@@Base+0x355384> │ │ │ │ + bmi 3d2a6c <__bss_end__@@Base+0x35537c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -31395,23 +31395,23 @@ │ │ │ │ andeq r8, r3, ip, lsl #30 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r1, r2, sl, lsr #29 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d714 <__bss_end__@@Base+0xfeb0002c> │ │ │ │ + bl feb7d714 <__bss_end__@@Base+0xfeb00024> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ - blmi 452728 <__bss_end__@@Base+0x3d5040> │ │ │ │ + blmi 452728 <__bss_end__@@Base+0x3d5038> │ │ │ │ ldmdami r0, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stc 7, cr15, [r0], #-896 @ 0xfffffc80 │ │ │ │ - bmi 392ad4 <__bss_end__@@Base+0x3153ec> │ │ │ │ + bmi 392ad4 <__bss_end__@@Base+0x3153e4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r1, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r2, sl, lsl #2 │ │ │ │ @@ -31420,134 +31420,134 @@ │ │ │ │ svclt 0x00caf7e0 │ │ │ │ muleq r3, r8, lr │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r1, r2, r8, asr lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d778 <__bss_end__@@Base+0xfeb00090> │ │ │ │ + bl feb7d778 <__bss_end__@@Base+0xfeb00088> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e09901 │ │ │ │ cmnlt r8, sl, ror #23 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39a5cc <__bss_end__@@Base+0x31cee4> │ │ │ │ + bmi 39a5cc <__bss_end__@@Base+0x31cedc> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 806c0 <__bss_end__@@Base+0x2fd8> │ │ │ │ + bcc 806c0 <__bss_end__@@Base+0x2fd0> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000bf93 │ │ │ │ andeq r8, r3, r2, lsr lr │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r1, [r2], -lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d7ec <__bss_end__@@Base+0xfeb00104> │ │ │ │ + bl feb7d7ec <__bss_end__@@Base+0xfeb000fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e09901 │ │ │ │ strhlt lr, [r8, #-176]! @ 0xffffff50 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39a640 <__bss_end__@@Base+0x31cf58> │ │ │ │ + bmi 39a640 <__bss_end__@@Base+0x31cf50> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 80734 <__bss_end__@@Base+0x304c> │ │ │ │ + bcc 80734 <__bss_end__@@Base+0x3044> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000bf59 │ │ │ │ @ instruction: 0x00038dbe │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ muleq r2, sl, sp │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d860 <__bss_end__@@Base+0xfeb00178> │ │ │ │ + bl feb7d860 <__bss_end__@@Base+0xfeb00170> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e09901 │ │ │ │ smclt 36534 @ 0x8eb6 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39a6b4 <__bss_end__@@Base+0x31cfcc> │ │ │ │ + bmi 39a6b4 <__bss_end__@@Base+0x31cfc4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 807a8 <__bss_end__@@Base+0x30c0> │ │ │ │ + bcc 807a8 <__bss_end__@@Base+0x30b8> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000bf1f │ │ │ │ andeq r8, r3, sl, asr #26 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d8d4 <__bss_end__@@Base+0xfeb001ec> │ │ │ │ + bl feb7d8d4 <__bss_end__@@Base+0xfeb001e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e09901 │ │ │ │ cmnlt r8, ip, lsr fp │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39a728 <__bss_end__@@Base+0x31d040> │ │ │ │ + bmi 39a728 <__bss_end__@@Base+0x31d038> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 8081c <__bss_end__@@Base+0x3134> │ │ │ │ + bcc 8081c <__bss_end__@@Base+0x312c> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000bee5 │ │ │ │ ldrdeq r8, [r3], -r6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r1, r2, lr, asr #25 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7d948 <__bss_end__@@Base+0xfeb00260> │ │ │ │ + bl feb7d948 <__bss_end__@@Base+0xfeb00258> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [pc, #-896] @ 263d0 │ │ │ │ - bmi 812964 <__bss_end__@@Base+0x79527c> │ │ │ │ + bmi 812964 <__bss_end__@@Base+0x795274> │ │ │ │ ldcmi 4, cr4, [pc], {125} @ 0x7d │ │ │ │ ldrbtmi r4, [ip], #-2335 @ 0xfffff6e1 │ │ │ │ stmiapl sl!, {r0, r1, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldmdami sp, {r1, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ @@ -31555,20 +31555,20 @@ │ │ │ │ @ instruction: 0x460b461e │ │ │ │ @ instruction: 0xf7e04631 │ │ │ │ stmdbge r2, {r1, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x460568b3 │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 59a7b4 <__bss_end__@@Base+0x51d0cc> │ │ │ │ + blmi 59a7b4 <__bss_end__@@Base+0x51d0c4> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 8094c <__bss_end__@@Base+0x3264> │ │ │ │ + blcc 8094c <__bss_end__@@Base+0x325c> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b8fec <__bss_end__@@Base+0x23b904> │ │ │ │ + blmi 2b8fec <__bss_end__@@Base+0x23b8fc> │ │ │ │ stmdals r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ cdp 7, 9, cr15, cr8, cr0, {7} │ │ │ │ @@ -31580,69 +31580,69 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r1, r2, lr, asr #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r8, r3, r0, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7d9f8 <__bss_end__@@Base+0xfeb00310> │ │ │ │ + bl feb7d9f8 <__bss_end__@@Base+0xfeb00308> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7e09901 │ │ │ │ cmnlt r8, sl, lsr #21 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39a84c <__bss_end__@@Base+0x31d164> │ │ │ │ + bmi 39a84c <__bss_end__@@Base+0x31d15c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 80940 <__bss_end__@@Base+0x3258> │ │ │ │ + bcc 80940 <__bss_end__@@Base+0x3250> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000be53 │ │ │ │ @ instruction: 0x00038bb2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ @ instruction: 0x00021bba │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7da6c <__bss_end__@@Base+0xfeb00384> │ │ │ │ + bl feb7da6c <__bss_end__@@Base+0xfeb0037c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi sp, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 792a8c <__bss_end__@@Base+0x7153a4> │ │ │ │ + bmi 792a8c <__bss_end__@@Base+0x71539c> │ │ │ │ ldcmi 4, cr4, [sp], {121} @ 0x79 │ │ │ │ ldrbtmi r4, [ip], #-2845 @ 0xfffff4e3 │ │ │ │ stmpl sl, {r0, r2, r3, r4, fp, lr} │ │ │ │ ldmdavs r2, {r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ stmiapl r3!, {r9}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - b 1b64818 <__bss_end__@@Base+0x1ae7130> │ │ │ │ + b 1b64818 <__bss_end__@@Base+0x1ae7128> │ │ │ │ stmdbge r2, {r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 5d2e5c <__bss_end__@@Base+0x555774> │ │ │ │ + blmi 5d2e5c <__bss_end__@@Base+0x55576c> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 492e50 <__bss_end__@@Base+0x415768> │ │ │ │ + bmi 492e50 <__bss_end__@@Base+0x415760> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r1, fp, ip, pc}^ │ │ │ │ - blls 100938 <__bss_end__@@Base+0x83250> │ │ │ │ + blls 100938 <__bss_end__@@Base+0x83248> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ @ instruction: 0xf7e04628 │ │ │ │ strb lr, [lr, sl, lsl #28]! │ │ │ │ stcl 7, cr15, [r4], #-896 @ 0xfffffc80 │ │ │ │ andeq r8, r3, r0, asr #22 │ │ │ │ @@ -31651,40 +31651,40 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r1, r2, r8, asr fp │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r8, [r3], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7db14 <__bss_end__@@Base+0xfeb0042c> │ │ │ │ + bl feb7db14 <__bss_end__@@Base+0xfeb00424> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi sp, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 792b34 <__bss_end__@@Base+0x71544c> │ │ │ │ + bmi 792b34 <__bss_end__@@Base+0x715444> │ │ │ │ ldcmi 4, cr4, [sp], {121} @ 0x79 │ │ │ │ ldrbtmi r4, [ip], #-2845 @ 0xfffff4e3 │ │ │ │ stmpl sl, {r0, r2, r3, r4, fp, lr} │ │ │ │ ldmdavs r2, {r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ stmiapl r3!, {r9}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - b 6648c0 <__bss_end__@@Base+0x5e71d8> │ │ │ │ + b 6648c0 <__bss_end__@@Base+0x5e71d0> │ │ │ │ stmdbge r2, {r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 5d2f04 <__bss_end__@@Base+0x55581c> │ │ │ │ + blmi 5d2f04 <__bss_end__@@Base+0x555814> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 492ef8 <__bss_end__@@Base+0x415810> │ │ │ │ + bmi 492ef8 <__bss_end__@@Base+0x415808> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r1, fp, ip, pc}^ │ │ │ │ - blls 1009e0 <__bss_end__@@Base+0x832f8> │ │ │ │ + blls 1009e0 <__bss_end__@@Base+0x832f0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ @ instruction: 0xf7e04628 │ │ │ │ @ instruction: 0xe7eeedb6 │ │ │ │ ldc 7, cr15, [r0], {224} @ 0xe0 │ │ │ │ muleq r3, r8, sl │ │ │ │ @@ -31693,18 +31693,18 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r1, r2, r0, lsr #21 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r8, r3, sl, asr #20 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7dbbc <__bss_end__@@Base+0xfeb004d4> │ │ │ │ + bl feb7dbbc <__bss_end__@@Base+0xfeb004cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [pc, #-896] @ 26644 │ │ │ │ - bmi 812bd8 <__bss_end__@@Base+0x7954f0> │ │ │ │ + bmi 812bd8 <__bss_end__@@Base+0x7954e8> │ │ │ │ ldcmi 4, cr4, [pc], {125} @ 0x7d │ │ │ │ ldrbtmi r4, [ip], #-2335 @ 0xfffff6e1 │ │ │ │ stmiapl sl!, {r0, r1, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldmdami sp, {r1, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ @@ -31712,20 +31712,20 @@ │ │ │ │ @ instruction: 0x460b461e │ │ │ │ @ instruction: 0xf7e04631 │ │ │ │ stmdbge r2, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x460568b3 │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 59aa28 <__bss_end__@@Base+0x51d340> │ │ │ │ + blmi 59aa28 <__bss_end__@@Base+0x51d338> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 80bc0 <__bss_end__@@Base+0x34d8> │ │ │ │ + blcc 80bc0 <__bss_end__@@Base+0x34d0> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b9260 <__bss_end__@@Base+0x23bb78> │ │ │ │ + blmi 2b9260 <__bss_end__@@Base+0x23bb70> │ │ │ │ stmdals r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ ldcl 7, cr15, [lr, #-896] @ 0xfffffc80 │ │ │ │ @@ -31737,76 +31737,76 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r1, r2, lr, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r3, ip, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7dc6c <__bss_end__@@Base+0xfeb00584> │ │ │ │ + bl feb7dc6c <__bss_end__@@Base+0xfeb0057c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r7, r4, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2592 @ 0xa20 │ │ │ │ stcmi 12, cr4, [r1, #-128]! @ 0xffffff80 │ │ │ │ - blmi 877c74 <__bss_end__@@Base+0x7fa58c> │ │ │ │ + blmi 877c74 <__bss_end__@@Base+0x7fa584> │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmdbpl r0!, {r1, r9, sl, lr}^ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 10aaa0 <__bss_end__@@Base+0x8d3b8> │ │ │ │ + blls 10aaa0 <__bss_end__@@Base+0x8d3b0> │ │ │ │ tstls r0, fp, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ stmdb r4!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbge r4, {r0, r3, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ - blmi 61306c <__bss_end__@@Base+0x595984> │ │ │ │ + blmi 61306c <__bss_end__@@Base+0x59597c> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r8, sp, r2 │ │ │ │ stmiapl r3!, {r0, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ stmdavs fp!, {r0, r1, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - bmi 4d3060 <__bss_end__@@Base+0x455978> │ │ │ │ + bmi 4d3060 <__bss_end__@@Base+0x455970> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmpl r3, {r2, fp, ip, pc}^ │ │ │ │ - blls 180b48 <__bss_end__@@Base+0x103460> │ │ │ │ + blls 180b48 <__bss_end__@@Base+0x103458> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0xf7e04628 │ │ │ │ strb lr, [lr, r2, lsl #26]! │ │ │ │ - bl 1764a78 <__bss_end__@@Base+0x16e7390> │ │ │ │ + bl 1764a78 <__bss_end__@@Base+0x16e7388> │ │ │ │ andeq r8, r3, lr, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r8, r3, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r1, r2, lr, asr r9 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r8, r3, r2, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7dd28 <__bss_end__@@Base+0xfeb00640> │ │ │ │ + bl feb7dd28 <__bss_end__@@Base+0xfeb00638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 577d2c <__bss_end__@@Base+0x4fa644> │ │ │ │ + blmi 577d2c <__bss_end__@@Base+0x4fa63c> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ stmdb sl, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bmi 413100 <__bss_end__@@Base+0x395a18> │ │ │ │ + bmi 413100 <__bss_end__@@Base+0x395a10> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -31817,52 +31817,52 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r1, r2, lr, lsr #17 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7ddac <__bss_end__@@Base+0xfeb006c4> │ │ │ │ + bl feb7ddac <__bss_end__@@Base+0xfeb006bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r9], {208} @ 0xd0 │ │ │ │ @ instruction: 0x46024694 │ │ │ │ ldrbtmi r4, [ip], #-2072 @ 0xfffff7e8 │ │ │ │ ldrd pc, [r0], #-143 @ 0xffffff71 @ │ │ │ │ stmdapl r0!, {r0, r3, r7, ip, sp, pc} │ │ │ │ andpl pc, lr, r4, asr r8 @ │ │ │ │ andcc lr, r4, sp, asr #19 │ │ │ │ strls r4, [r7, #-2837] @ 0xfffff4eb │ │ │ │ stmib sp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ - blmi 5577e0 <__bss_end__@@Base+0x4da0f8> │ │ │ │ + blmi 5577e0 <__bss_end__@@Base+0x4da0f0> │ │ │ │ strtmi r5, [fp], -r0, ror #17 │ │ │ │ ldmdami r3, {r0, ip, pc} │ │ │ │ strtmi r9, [r9], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7e04478 │ │ │ │ cmnlt r8, r4, asr #17 │ │ │ │ stmiapl r2!, {r4, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 41ac18 <__bss_end__@@Base+0x39d530> │ │ │ │ + bmi 41ac18 <__bss_end__@@Base+0x39d528> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 80d0c <__bss_end__@@Base+0x3624> │ │ │ │ + bcc 80d0c <__bss_end__@@Base+0x361c> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-36]! @ 0xffffffdc │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04030 │ │ │ │ svclt 0x0000bc6d │ │ │ │ strdeq r8, [r3], -lr │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r1, r2, ip, lsr #16 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7de40 <__bss_end__@@Base+0xfeb00758> │ │ │ │ + bl feb7de40 <__bss_end__@@Base+0xfeb00750> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r7, #-768]! @ 0xfffffd00 │ │ │ │ stcmi 0, cr11, [r7], #-560 @ 0xfffffdd0 │ │ │ │ ldrbtmi r4, [sp], #-1694 @ 0xfffff962 │ │ │ │ ldrmi r4, [r4], r6, lsr #22 │ │ │ │ stmdami r6!, {r1, r9, sl, lr} │ │ │ │ strmi r5, [sp], -ip, lsr #18 │ │ │ │ @@ -31881,20 +31881,20 @@ │ │ │ │ strls ip, [r5], -r8 │ │ │ │ @ instruction: 0xf7e09603 │ │ │ │ ldmvs r3!, {r1, r2, r3, r5, r6, fp, sp, lr, pc} │ │ │ │ strmi sl, [r5], -sl, lsl #18 │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r3, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 61accc <__bss_end__@@Base+0x59d5e4> │ │ │ │ + blmi 61accc <__bss_end__@@Base+0x59d5dc> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 80e64 <__bss_end__@@Base+0x377c> │ │ │ │ + blcc 80e64 <__bss_end__@@Base+0x3774> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b950c <__bss_end__@@Base+0x23be24> │ │ │ │ + blmi 2b950c <__bss_end__@@Base+0x23be1c> │ │ │ │ stmdals sl, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, ip, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ stc 7, cr15, [ip], {224} @ 0xe0 │ │ │ │ @@ -31908,20 +31908,20 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq pc, r1, r8, lsl sl @ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r8, [r3], -r8 @ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7df18 <__bss_end__@@Base+0xfeb00830> │ │ │ │ + bl feb7df18 <__bss_end__@@Base+0xfeb00828> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r6, r8, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #2593 @ 0xa21 │ │ │ │ - blmi 8b9db0 <__bss_end__@@Base+0x83c6c8> │ │ │ │ + blmi 8b9db0 <__bss_end__@@Base+0x83c6c0> │ │ │ │ stcmi 4, cr4, [r2, #-496]! @ 0xfffffe10 │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r8], -r2, lsl #12 │ │ │ │ stmdbpl r5!, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ movwls r4, #13849 @ 0x3619 │ │ │ │ @@ -31930,231 +31930,231 @@ │ │ │ │ ldmdami fp, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7e04478 │ │ │ │ stmiavs fp!, {r2, r3, fp, sp, lr, pc} │ │ │ │ strmi sl, [r5], -r4, lsl #18 │ │ │ │ @ instruction: 0xb16d4798 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blmi 5dad90 <__bss_end__@@Base+0x55d6a8> │ │ │ │ + blmi 5dad90 <__bss_end__@@Base+0x55d6a0> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ mulle r3, sp, r2 │ │ │ │ - blcc 80f28 <__bss_end__@@Base+0x3840> │ │ │ │ + blcc 80f28 <__bss_end__@@Base+0x3838> │ │ │ │ cmnlt r3, fp, rrx │ │ │ │ - blmi 2b95cc <__bss_end__@@Base+0x23bee4> │ │ │ │ + blmi 2b95cc <__bss_end__@@Base+0x23bedc> │ │ │ │ stmdals r4, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r5, lsl #2 │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ - bl feae4d20 <__bss_end__@@Base+0xfea67638> │ │ │ │ + bl feae4d20 <__bss_end__@@Base+0xfea67630> │ │ │ │ @ instruction: 0xf7e0e7ee │ │ │ │ svclt 0x0000ea06 │ │ │ │ muleq r3, r2, r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r8, r3, ip, lsl #13 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @ instruction: 0x0001e6bc │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r8, r3, r4, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7dfd8 <__bss_end__@@Base+0xfeb008f0> │ │ │ │ + bl feb7dfd8 <__bss_end__@@Base+0xfeb008e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ - blmi 452fec <__bss_end__@@Base+0x3d5904> │ │ │ │ + blmi 452fec <__bss_end__@@Base+0x3d58fc> │ │ │ │ ldmdami r0, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x00bef7df │ │ │ │ - bmi 393398 <__bss_end__@@Base+0x315cb0> │ │ │ │ + bmi 393398 <__bss_end__@@Base+0x315ca8> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r1, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r2, sl, lsl #2 │ │ │ │ andlt fp, r2, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt 1a64da0 <__bss_end__@@Base+0x19e76b8> │ │ │ │ + bllt 1a64da0 <__bss_end__@@Base+0x19e76b0> │ │ │ │ ldrdeq r8, [r3], -r4 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq lr, r1, ip, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e03c <__bss_end__@@Base+0xfeb00954> │ │ │ │ + bl feb7e03c <__bss_end__@@Base+0xfeb0094c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f8040 <__bss_end__@@Base+0x47a958> │ │ │ │ + blmi 4f8040 <__bss_end__@@Base+0x47a950> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 10ae60 <__bss_end__@@Base+0x8d778> │ │ │ │ + blls 10ae60 <__bss_end__@@Base+0x8d770> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ svc 0x0084f7df │ │ │ │ - bmi 3d340c <__bss_end__@@Base+0x355d24> │ │ │ │ + bmi 3d340c <__bss_end__@@Base+0x355d1c> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ andlt fp, r4, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt be4e14 <__bss_end__@@Base+0xb6772c> │ │ │ │ + bllt be4e14 <__bss_end__@@Base+0xb67724> │ │ │ │ andeq r8, r3, ip, ror #10 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq pc, r1, r2, ror r2 @ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e0b4 <__bss_end__@@Base+0xfeb009cc> │ │ │ │ + bl feb7e0b4 <__bss_end__@@Base+0xfeb009c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7df9901 │ │ │ │ cmnlt r8, ip, asr #30 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39af08 <__bss_end__@@Base+0x31d820> │ │ │ │ + bmi 39af08 <__bss_end__@@Base+0x31d818> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 80ffc <__bss_end__@@Base+0x3914> │ │ │ │ + bcc 80ffc <__bss_end__@@Base+0x390c> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000baf5 │ │ │ │ strdeq r8, [r3], -r6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq pc, r1, r6, asr #18 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e128 <__bss_end__@@Base+0xfeb00a40> │ │ │ │ + bl feb7e128 <__bss_end__@@Base+0xfeb00a38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ pkhtbmi ip, lr, r8, asr #32 │ │ │ │ - blmi 57812c <__bss_end__@@Base+0x4faa44> │ │ │ │ + blmi 57812c <__bss_end__@@Base+0x4faa3c> │ │ │ │ ldmdami r5, {r1, r9, sl, lr} │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r3!, {r1, r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r3, lsl #6 │ │ │ │ stmdapl r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ and lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ svc 0x000af7df │ │ │ │ - bmi 413500 <__bss_end__@@Base+0x395e18> │ │ │ │ + bmi 413500 <__bss_end__@@Base+0x395e10> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ andlt fp, r4, r0, lsl sp │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt fed64f08 <__bss_end__@@Base+0xfece7820> │ │ │ │ + blt fed64f08 <__bss_end__@@Base+0xfece7818> │ │ │ │ andeq r8, r3, r0, lsl #9 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq pc, r1, r2, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e1ac <__bss_end__@@Base+0xfeb00ac4> │ │ │ │ + bl feb7e1ac <__bss_end__@@Base+0xfeb00abc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7df9901 │ │ │ │ ldrdlt lr, [r8, #-224]! @ 0xffffff20 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39b000 <__bss_end__@@Base+0x31d918> │ │ │ │ + bmi 39b000 <__bss_end__@@Base+0x31d910> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 810f4 <__bss_end__@@Base+0x3a0c> │ │ │ │ + bcc 810f4 <__bss_end__@@Base+0x3a04> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000ba79 │ │ │ │ strdeq r8, [r3], -lr │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq pc, r1, r2, lsr #17 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e220 <__bss_end__@@Base+0xfeb00b38> │ │ │ │ + bl feb7e220 <__bss_end__@@Base+0xfeb00b30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7df9901 │ │ │ │ @ instruction: 0xb168ee96 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39b074 <__bss_end__@@Base+0x31d98c> │ │ │ │ + bmi 39b074 <__bss_end__@@Base+0x31d984> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 81168 <__bss_end__@@Base+0x3a80> │ │ │ │ + bcc 81168 <__bss_end__@@Base+0x3a78> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000ba3f │ │ │ │ andeq r8, r3, sl, lsl #7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq pc, r1, sl, lsr r8 @ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e294 <__bss_end__@@Base+0xfeb00bac> │ │ │ │ + bl feb7e294 <__bss_end__@@Base+0xfeb00ba4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {224} @ 0xe0 │ │ │ │ - blmi 6132b8 <__bss_end__@@Base+0x595bd0> │ │ │ │ + blmi 6132b8 <__bss_end__@@Base+0x595bc8> │ │ │ │ ldrbtmi r4, [ip], #-1686 @ 0xfffff96a │ │ │ │ ldmdami r6, {r1, r9, sl, lr} │ │ │ │ ldmdbmi r6, {r2, r3, r7, r9, sl, lr} │ │ │ │ movwls r5, #22755 @ 0x58e3 │ │ │ │ stmdapl r1!, {r5, fp, ip, lr}^ │ │ │ │ smlabt r2, sp, r9, lr │ │ │ │ andls r4, r5, r1, lsl #12 │ │ │ │ stmdapl r0!, {r1, r4, fp, lr} │ │ │ │ andgt lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2065 @ 0xfffff7ef │ │ │ │ mrc 7, 2, APSR_nzcv, cr2, cr15, {6} │ │ │ │ - bmi 453670 <__bss_end__@@Base+0x3d5f88> │ │ │ │ + bmi 453670 <__bss_end__@@Base+0x3d5f80> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r6, sl, lsl #2 │ │ │ │ @@ -32166,56 +32166,56 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ strdeq pc, [r1], -r2 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e320 <__bss_end__@@Base+0xfeb00c38> │ │ │ │ + bl feb7e320 <__bss_end__@@Base+0xfeb00c30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7df9901 │ │ │ │ cmnlt r8, r6, lsl lr │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39b174 <__bss_end__@@Base+0x31da8c> │ │ │ │ + bmi 39b174 <__bss_end__@@Base+0x31da84> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 81268 <__bss_end__@@Base+0x3b80> │ │ │ │ + bcc 81268 <__bss_end__@@Base+0x3b78> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000b9bf │ │ │ │ andeq r8, r3, sl, lsl #5 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq pc, r1, r6, asr #15 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e394 <__bss_end__@@Base+0xfeb00cac> │ │ │ │ + bl feb7e394 <__bss_end__@@Base+0xfeb00ca4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ @ instruction: 0x4602c050 │ │ │ │ - blmi 4f8398 <__bss_end__@@Base+0x47acb0> │ │ │ │ + blmi 4f8398 <__bss_end__@@Base+0x47aca8> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ stmiapl r0!, {r0, r1, ip, pc}^ │ │ │ │ - blls 10b1b8 <__bss_end__@@Base+0x8dad0> │ │ │ │ + blls 10b1b8 <__bss_end__@@Base+0x8dac8> │ │ │ │ tstls r0, r0, lsl r8 │ │ │ │ ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ ldcl 7, cr15, [r8, #892] @ 0x37c │ │ │ │ - bmi 3d3764 <__bss_end__@@Base+0x35607c> │ │ │ │ + bmi 3d3764 <__bss_end__@@Base+0x356074> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r4, sl, lsl #2 │ │ │ │ @@ -32225,23 +32225,23 @@ │ │ │ │ andeq r8, r3, r4, lsl r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq pc, r1, lr, asr #14 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e40c <__bss_end__@@Base+0xfeb00d24> │ │ │ │ + bl feb7e40c <__bss_end__@@Base+0xfeb00d1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ - blmi 453420 <__bss_end__@@Base+0x3d5d38> │ │ │ │ + blmi 453420 <__bss_end__@@Base+0x3d5d30> │ │ │ │ ldmdami r0, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stc 7, cr15, [r4, #892]! @ 0x37c │ │ │ │ - bmi 3937cc <__bss_end__@@Base+0x3160e4> │ │ │ │ + bmi 3937cc <__bss_end__@@Base+0x3160dc> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r8, r0, r2 │ │ │ │ stmiapl r2!, {r0, r1, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ stmdavs r2, {r0, r1, ip, lr, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ andlt fp, r2, sl, lsl #2 │ │ │ │ @@ -32250,44 +32250,44 @@ │ │ │ │ stmdblt lr, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r8, r3, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq pc, [r1], -ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7e470 <__bss_end__@@Base+0xfeb00d88> │ │ │ │ + bl feb7e470 <__bss_end__@@Base+0xfeb00d80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ ldmdbmi r3, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ ldmdami r3, {r1, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2145 @ 0xfffff79f │ │ │ │ stmiapl r3!, {r8, ip, pc}^ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7df9901 │ │ │ │ cmnlt r8, lr, ror #26 │ │ │ │ stmiapl r2!, {r1, r2, r3, r9, fp, lr} │ │ │ │ addsmi r6, r0, #1179648 @ 0x120000 │ │ │ │ - bmi 39b2c4 <__bss_end__@@Base+0x31dbdc> │ │ │ │ + bmi 39b2c4 <__bss_end__@@Base+0x31dbd4> │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ mulle r3, r0, r2 │ │ │ │ - bcc 813b8 <__bss_end__@@Base+0x3cd0> │ │ │ │ + bcc 813b8 <__bss_end__@@Base+0x3cc8> │ │ │ │ tstlt sl, r2, asr #32 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ svclt 0x0000b917 │ │ │ │ andeq r8, r3, sl, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq pc, r1, r2, lsr #13 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7e4e4 <__bss_end__@@Base+0xfeb00dfc> │ │ │ │ + bl feb7e4e4 <__bss_end__@@Base+0xfeb00df4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt r4, r3, ip, lsl #25 │ │ │ │ stccs 8, cr15, [r8], {223} @ 0xdf │ │ │ │ @ instruction: 0xf8df447c │ │ │ │ @ instruction: 0xf8df3c88 │ │ │ │ @ instruction: 0xf8df0c88 │ │ │ │ @@ -32348,234 +32348,234 @@ │ │ │ │ stccs 8, cr15, [r4], {223} @ 0xdf │ │ │ │ stccc 8, cr15, [r4], {223} @ 0xdf │ │ │ │ stceq 8, cr15, [r4], {223} @ 0xdf │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldm r6!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs ffd65774 <__bss_end__@@Base+0xffce808c> │ │ │ │ - blcc ffd65778 <__bss_end__@@Base+0xffce8090> │ │ │ │ - bleq ffd6577c <__bss_end__@@Base+0xffce8094> │ │ │ │ + blcs ffd65774 <__bss_end__@@Base+0xffce8084> │ │ │ │ + blcc ffd65778 <__bss_end__@@Base+0xffce8088> │ │ │ │ + bleq ffd6577c <__bss_end__@@Base+0xffce808c> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmia r8!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs ff965790 <__bss_end__@@Base+0xff8e80a8> │ │ │ │ - blcc ff965794 <__bss_end__@@Base+0xff8e80ac> │ │ │ │ - bleq ff965798 <__bss_end__@@Base+0xff8e80b0> │ │ │ │ + blcs ff965790 <__bss_end__@@Base+0xff8e80a0> │ │ │ │ + blcc ff965794 <__bss_end__@@Base+0xff8e80a4> │ │ │ │ + bleq ff965798 <__bss_end__@@Base+0xff8e80a8> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldm sl, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs ff5657ac <__bss_end__@@Base+0xff4e80c4> │ │ │ │ - blcc ff5657b0 <__bss_end__@@Base+0xff4e80c8> │ │ │ │ - bleq ff5657b4 <__bss_end__@@Base+0xff4e80cc> │ │ │ │ + blcs ff5657ac <__bss_end__@@Base+0xff4e80bc> │ │ │ │ + blcc ff5657b0 <__bss_end__@@Base+0xff4e80c0> │ │ │ │ + bleq ff5657b4 <__bss_end__@@Base+0xff4e80c4> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmia ip, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs ff1657c8 <__bss_end__@@Base+0xff0e80e0> │ │ │ │ - blcc ff1657cc <__bss_end__@@Base+0xff0e80e4> │ │ │ │ - bleq ff1657d0 <__bss_end__@@Base+0xff0e80e8> │ │ │ │ + blcs ff1657c8 <__bss_end__@@Base+0xff0e80d8> │ │ │ │ + blcc ff1657cc <__bss_end__@@Base+0xff0e80dc> │ │ │ │ + bleq ff1657d0 <__bss_end__@@Base+0xff0e80e0> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldm lr!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcs fed657e4 <__bss_end__@@Base+0xfece80fc> │ │ │ │ - blcc fed657e8 <__bss_end__@@Base+0xfece8100> │ │ │ │ - bleq fed657ec <__bss_end__@@Base+0xfece8104> │ │ │ │ + blcs fed657e4 <__bss_end__@@Base+0xfece80f4> │ │ │ │ + blcc fed657e8 <__bss_end__@@Base+0xfece80f8> │ │ │ │ + bleq fed657ec <__bss_end__@@Base+0xfece80fc> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldm r0!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcs fe965800 <__bss_end__@@Base+0xfe8e8118> │ │ │ │ - blcc fe965804 <__bss_end__@@Base+0xfe8e811c> │ │ │ │ - bleq fe965808 <__bss_end__@@Base+0xfe8e8120> │ │ │ │ + blcs fe965800 <__bss_end__@@Base+0xfe8e8110> │ │ │ │ + blcc fe965804 <__bss_end__@@Base+0xfe8e8114> │ │ │ │ + bleq fe965808 <__bss_end__@@Base+0xfe8e8118> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmia r2!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcs fe56581c <__bss_end__@@Base+0xfe4e8134> │ │ │ │ - blcc fe565820 <__bss_end__@@Base+0xfe4e8138> │ │ │ │ - bleq fe565824 <__bss_end__@@Base+0xfe4e813c> │ │ │ │ + blcs fe56581c <__bss_end__@@Base+0xfe4e812c> │ │ │ │ + blcc fe565820 <__bss_end__@@Base+0xfe4e8130> │ │ │ │ + bleq fe565824 <__bss_end__@@Base+0xfe4e8134> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldm r4, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcs fe165838 <__bss_end__@@Base+0xfe0e8150> │ │ │ │ - blcc fe16583c <__bss_end__@@Base+0xfe0e8154> │ │ │ │ - bleq fe165840 <__bss_end__@@Base+0xfe0e8158> │ │ │ │ + blcs fe165838 <__bss_end__@@Base+0xfe0e8148> │ │ │ │ + blcc fe16583c <__bss_end__@@Base+0xfe0e814c> │ │ │ │ + bleq fe165840 <__bss_end__@@Base+0xfe0e8150> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stm r6, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcs 1d65854 <__bss_end__@@Base+0x1ce816c> │ │ │ │ - blcc 1d65858 <__bss_end__@@Base+0x1ce8170> │ │ │ │ - bleq 1d6585c <__bss_end__@@Base+0x1ce8174> │ │ │ │ + blcs 1d65854 <__bss_end__@@Base+0x1ce8164> │ │ │ │ + blcc 1d65858 <__bss_end__@@Base+0x1ce8168> │ │ │ │ + bleq 1d6585c <__bss_end__@@Base+0x1ce816c> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldmda r8!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs 1965870 <__bss_end__@@Base+0x18e8188> │ │ │ │ - blcc 1965874 <__bss_end__@@Base+0x18e818c> │ │ │ │ - bleq 1965878 <__bss_end__@@Base+0x18e8190> │ │ │ │ + blcs 1965870 <__bss_end__@@Base+0x18e8180> │ │ │ │ + blcc 1965874 <__bss_end__@@Base+0x18e8184> │ │ │ │ + bleq 1965878 <__bss_end__@@Base+0x18e8188> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmda sl!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs 156588c <__bss_end__@@Base+0x14e81a4> │ │ │ │ - blcc 1565890 <__bss_end__@@Base+0x14e81a8> │ │ │ │ - bleq 1565894 <__bss_end__@@Base+0x14e81ac> │ │ │ │ + blcs 156588c <__bss_end__@@Base+0x14e819c> │ │ │ │ + blcc 1565890 <__bss_end__@@Base+0x14e81a0> │ │ │ │ + bleq 1565894 <__bss_end__@@Base+0x14e81a4> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldmda ip, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs 11658a8 <__bss_end__@@Base+0x10e81c0> │ │ │ │ - blcc 11658ac <__bss_end__@@Base+0x10e81c4> │ │ │ │ - bleq 11658b0 <__bss_end__@@Base+0x10e81c8> │ │ │ │ + blcs 11658a8 <__bss_end__@@Base+0x10e81b8> │ │ │ │ + blcc 11658ac <__bss_end__@@Base+0x10e81bc> │ │ │ │ + bleq 11658b0 <__bss_end__@@Base+0x10e81c0> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmda lr, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs d658c4 <__bss_end__@@Base+0xce81dc> │ │ │ │ - blcc d658c8 <__bss_end__@@Base+0xce81e0> │ │ │ │ - bleq d658cc <__bss_end__@@Base+0xce81e4> │ │ │ │ + blcs d658c4 <__bss_end__@@Base+0xce81d4> │ │ │ │ + blcc d658c8 <__bss_end__@@Base+0xce81d8> │ │ │ │ + bleq d658cc <__bss_end__@@Base+0xce81dc> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmda r0, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs 9658e0 <__bss_end__@@Base+0x8e81f8> │ │ │ │ - blcc 9658e4 <__bss_end__@@Base+0x8e81fc> │ │ │ │ - bleq 9658e8 <__bss_end__@@Base+0x8e8200> │ │ │ │ + blcs 9658e0 <__bss_end__@@Base+0x8e81f0> │ │ │ │ + blcc 9658e4 <__bss_end__@@Base+0x8e81f4> │ │ │ │ + bleq 9658e8 <__bss_end__@@Base+0x8e81f8> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldmda r2!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcs 5658fc <__bss_end__@@Base+0x4e8214> │ │ │ │ - blcc 565900 <__bss_end__@@Base+0x4e8218> │ │ │ │ - bleq 565904 <__bss_end__@@Base+0x4e821c> │ │ │ │ + blcs 5658fc <__bss_end__@@Base+0x4e820c> │ │ │ │ + blcc 565900 <__bss_end__@@Base+0x4e8210> │ │ │ │ + bleq 565904 <__bss_end__@@Base+0x4e8214> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmda r4!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcs 165918 <__bss_end__@@Base+0xe8230> │ │ │ │ - blcc 16591c <__bss_end__@@Base+0xe8234> │ │ │ │ - bleq 165920 <__bss_end__@@Base+0xe8238> │ │ │ │ + blcs 165918 <__bss_end__@@Base+0xe8228> │ │ │ │ + blcc 16591c <__bss_end__@@Base+0xe822c> │ │ │ │ + bleq 165920 <__bss_end__@@Base+0xe8230> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldmda r6, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bcs ffd65934 <__bss_end__@@Base+0xffce824c> │ │ │ │ - bcc ffd65938 <__bss_end__@@Base+0xffce8250> │ │ │ │ - beq ffd6593c <__bss_end__@@Base+0xffce8254> │ │ │ │ + bcs ffd65934 <__bss_end__@@Base+0xffce8244> │ │ │ │ + bcc ffd65938 <__bss_end__@@Base+0xffce8248> │ │ │ │ + beq ffd6593c <__bss_end__@@Base+0xffce824c> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmda r8, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bcs ff965950 <__bss_end__@@Base+0xff8e8268> │ │ │ │ - bcc ff965954 <__bss_end__@@Base+0xff8e826c> │ │ │ │ - beq ff965958 <__bss_end__@@Base+0xff8e8270> │ │ │ │ + bcs ff965950 <__bss_end__@@Base+0xff8e8260> │ │ │ │ + bcc ff965954 <__bss_end__@@Base+0xff8e8264> │ │ │ │ + beq ff965958 <__bss_end__@@Base+0xff8e8268> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x00faf7df │ │ │ │ - bcs ff56596c <__bss_end__@@Base+0xff4e8284> │ │ │ │ - bcc ff565970 <__bss_end__@@Base+0xff4e8288> │ │ │ │ - beq ff565974 <__bss_end__@@Base+0xff4e828c> │ │ │ │ + bcs ff56596c <__bss_end__@@Base+0xff4e827c> │ │ │ │ + bcc ff565970 <__bss_end__@@Base+0xff4e8280> │ │ │ │ + beq ff565974 <__bss_end__@@Base+0xff4e8284> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x00ecf7df │ │ │ │ - bcs ff165988 <__bss_end__@@Base+0xff0e82a0> │ │ │ │ - bcc ff16598c <__bss_end__@@Base+0xff0e82a4> │ │ │ │ - beq ff165990 <__bss_end__@@Base+0xff0e82a8> │ │ │ │ + bcs ff165988 <__bss_end__@@Base+0xff0e8298> │ │ │ │ + bcc ff16598c <__bss_end__@@Base+0xff0e829c> │ │ │ │ + beq ff165990 <__bss_end__@@Base+0xff0e82a0> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x00def7df │ │ │ │ - bcs fed659a4 <__bss_end__@@Base+0xfece82bc> │ │ │ │ - bcc fed659a8 <__bss_end__@@Base+0xfece82c0> │ │ │ │ - beq fed659ac <__bss_end__@@Base+0xfece82c4> │ │ │ │ + bcs fed659a4 <__bss_end__@@Base+0xfece82b4> │ │ │ │ + bcc fed659a8 <__bss_end__@@Base+0xfece82b8> │ │ │ │ + beq fed659ac <__bss_end__@@Base+0xfece82bc> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x00d0f7df │ │ │ │ - bcs fe9659c0 <__bss_end__@@Base+0xfe8e82d8> │ │ │ │ - bcc fe9659c4 <__bss_end__@@Base+0xfe8e82dc> │ │ │ │ - beq fe9659c8 <__bss_end__@@Base+0xfe8e82e0> │ │ │ │ + bcs fe9659c0 <__bss_end__@@Base+0xfe8e82d0> │ │ │ │ + bcc fe9659c4 <__bss_end__@@Base+0xfe8e82d4> │ │ │ │ + beq fe9659c8 <__bss_end__@@Base+0xfe8e82d8> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x00c2f7df │ │ │ │ - bcs fe5659dc <__bss_end__@@Base+0xfe4e82f4> │ │ │ │ - bcc fe5659e0 <__bss_end__@@Base+0xfe4e82f8> │ │ │ │ - beq fe5659e4 <__bss_end__@@Base+0xfe4e82fc> │ │ │ │ + bcs fe5659dc <__bss_end__@@Base+0xfe4e82ec> │ │ │ │ + bcc fe5659e0 <__bss_end__@@Base+0xfe4e82f0> │ │ │ │ + beq fe5659e4 <__bss_end__@@Base+0xfe4e82f4> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x00b4f7df │ │ │ │ - bcs fe1659f8 <__bss_end__@@Base+0xfe0e8310> │ │ │ │ - bcc fe1659fc <__bss_end__@@Base+0xfe0e8314> │ │ │ │ - beq fe165a00 <__bss_end__@@Base+0xfe0e8318> │ │ │ │ + bcs fe1659f8 <__bss_end__@@Base+0xfe0e8308> │ │ │ │ + bcc fe1659fc <__bss_end__@@Base+0xfe0e830c> │ │ │ │ + beq fe165a00 <__bss_end__@@Base+0xfe0e8310> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x00a6f7df │ │ │ │ - bcs 1d65a14 <__bss_end__@@Base+0x1ce832c> │ │ │ │ - bcc 1d65a18 <__bss_end__@@Base+0x1ce8330> │ │ │ │ - beq 1d65a1c <__bss_end__@@Base+0x1ce8334> │ │ │ │ + bcs 1d65a14 <__bss_end__@@Base+0x1ce8324> │ │ │ │ + bcc 1d65a18 <__bss_end__@@Base+0x1ce8328> │ │ │ │ + beq 1d65a1c <__bss_end__@@Base+0x1ce832c> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x0098f7df │ │ │ │ - bcs 1965a30 <__bss_end__@@Base+0x18e8348> │ │ │ │ - bcc 1965a34 <__bss_end__@@Base+0x18e834c> │ │ │ │ - beq 1965a38 <__bss_end__@@Base+0x18e8350> │ │ │ │ + bcs 1965a30 <__bss_end__@@Base+0x18e8340> │ │ │ │ + bcc 1965a34 <__bss_end__@@Base+0x18e8344> │ │ │ │ + beq 1965a38 <__bss_end__@@Base+0x18e8348> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x008af7df │ │ │ │ - bcs 1565a4c <__bss_end__@@Base+0x14e8364> │ │ │ │ - bcc 1565a50 <__bss_end__@@Base+0x14e8368> │ │ │ │ - beq 1565a54 <__bss_end__@@Base+0x14e836c> │ │ │ │ + bcs 1565a4c <__bss_end__@@Base+0x14e835c> │ │ │ │ + bcc 1565a50 <__bss_end__@@Base+0x14e8360> │ │ │ │ + beq 1565a54 <__bss_end__@@Base+0x14e8364> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x007cf7df │ │ │ │ - bcs 1165a68 <__bss_end__@@Base+0x10e8380> │ │ │ │ - bcc 1165a6c <__bss_end__@@Base+0x10e8384> │ │ │ │ - beq 1165a70 <__bss_end__@@Base+0x10e8388> │ │ │ │ + bcs 1165a68 <__bss_end__@@Base+0x10e8378> │ │ │ │ + bcc 1165a6c <__bss_end__@@Base+0x10e837c> │ │ │ │ + beq 1165a70 <__bss_end__@@Base+0x10e8380> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x006ef7df │ │ │ │ - bcs d65a84 <__bss_end__@@Base+0xce839c> │ │ │ │ - bcc d65a88 <__bss_end__@@Base+0xce83a0> │ │ │ │ - beq d65a8c <__bss_end__@@Base+0xce83a4> │ │ │ │ + bcs d65a84 <__bss_end__@@Base+0xce8394> │ │ │ │ + bcc d65a88 <__bss_end__@@Base+0xce8398> │ │ │ │ + beq d65a8c <__bss_end__@@Base+0xce839c> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x0060f7df │ │ │ │ - bcs 965aa0 <__bss_end__@@Base+0x8e83b8> │ │ │ │ - bcc 965aa4 <__bss_end__@@Base+0x8e83bc> │ │ │ │ - beq 965aa8 <__bss_end__@@Base+0x8e83c0> │ │ │ │ + bcs 965aa0 <__bss_end__@@Base+0x8e83b0> │ │ │ │ + bcc 965aa4 <__bss_end__@@Base+0x8e83b4> │ │ │ │ + beq 965aa8 <__bss_end__@@Base+0x8e83b8> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x0052f7df │ │ │ │ - bcs 565abc <__bss_end__@@Base+0x4e83d4> │ │ │ │ - bcc 565ac0 <__bss_end__@@Base+0x4e83d8> │ │ │ │ - beq 565ac4 <__bss_end__@@Base+0x4e83dc> │ │ │ │ + bcs 565abc <__bss_end__@@Base+0x4e83cc> │ │ │ │ + bcc 565ac0 <__bss_end__@@Base+0x4e83d0> │ │ │ │ + beq 565ac4 <__bss_end__@@Base+0x4e83d4> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x0044f7df │ │ │ │ - bcs 165ad8 <__bss_end__@@Base+0xe83f0> │ │ │ │ - bcc 165adc <__bss_end__@@Base+0xe83f4> │ │ │ │ - beq 165ae0 <__bss_end__@@Base+0xe83f8> │ │ │ │ + bcs 165ad8 <__bss_end__@@Base+0xe83e8> │ │ │ │ + bcc 165adc <__bss_end__@@Base+0xe83ec> │ │ │ │ + beq 165ae0 <__bss_end__@@Base+0xe83f0> │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x0036f7df │ │ │ │ ldmibcs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmibeq r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -32986,118 +32986,118 @@ │ │ │ │ stc 7, cr15, [r6], {223} @ 0xdf │ │ │ │ @ instruction: 0x264cf8df │ │ │ │ @ instruction: 0x364cf8df │ │ │ │ @ instruction: 0x064cf8df │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl ffe65d6c <__bss_end__@@Base+0xffde8684> │ │ │ │ + bl ffe65d6c <__bss_end__@@Base+0xffde867c> │ │ │ │ @ instruction: 0x263cf8df │ │ │ │ @ instruction: 0x363cf8df │ │ │ │ @ instruction: 0x063cf8df │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl ffae5d88 <__bss_end__@@Base+0xffa686a0> │ │ │ │ + bl ffae5d88 <__bss_end__@@Base+0xffa68698> │ │ │ │ @ instruction: 0x262cf8df │ │ │ │ @ instruction: 0x362cf8df │ │ │ │ @ instruction: 0x062cf8df │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl ff765da4 <__bss_end__@@Base+0xff6e86bc> │ │ │ │ + bl ff765da4 <__bss_end__@@Base+0xff6e86b4> │ │ │ │ @ instruction: 0x261cf8df │ │ │ │ @ instruction: 0x361cf8df │ │ │ │ @ instruction: 0x061cf8df │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl ff3e5dc0 <__bss_end__@@Base+0xff3686d8> │ │ │ │ + bl ff3e5dc0 <__bss_end__@@Base+0xff3686d0> │ │ │ │ @ instruction: 0x260cf8df │ │ │ │ @ instruction: 0x360cf8df │ │ │ │ @ instruction: 0x060cf8df │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl ff065ddc <__bss_end__@@Base+0xfefe86f4> │ │ │ │ + bl ff065ddc <__bss_end__@@Base+0xfefe86ec> │ │ │ │ ldrbcs pc, [ip, #2271]! @ 0x8df @ │ │ │ │ ldrbcc pc, [ip, #2271]! @ 0x8df @ │ │ │ │ ldrbeq pc, [ip, #2271]! @ 0x8df @ │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl fece5df8 <__bss_end__@@Base+0xfec68710> │ │ │ │ + bl fece5df8 <__bss_end__@@Base+0xfec68708> │ │ │ │ strbcs pc, [ip, #2271]! @ 0x8df @ │ │ │ │ strbcc pc, [ip, #2271]! @ 0x8df @ │ │ │ │ strbeq pc, [ip, #2271]! @ 0x8df @ │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl fe965e14 <__bss_end__@@Base+0xfe8e872c> │ │ │ │ + bl fe965e14 <__bss_end__@@Base+0xfe8e8724> │ │ │ │ ldrbcs pc, [ip, #2271] @ 0x8df @ │ │ │ │ ldrbcc pc, [ip, #2271] @ 0x8df @ │ │ │ │ ldrbeq pc, [ip, #2271] @ 0x8df @ │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl fe5e5e30 <__bss_end__@@Base+0xfe568748> │ │ │ │ + bl fe5e5e30 <__bss_end__@@Base+0xfe568740> │ │ │ │ strbcs pc, [ip, #2271] @ 0x8df @ │ │ │ │ strbcc pc, [ip, #2271] @ 0x8df @ │ │ │ │ strbeq pc, [ip, #2271] @ 0x8df @ │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl fe265e4c <__bss_end__@@Base+0xfe1e8764> │ │ │ │ + bl fe265e4c <__bss_end__@@Base+0xfe1e875c> │ │ │ │ ldrcs pc, [ip, #2271]! @ 0x8df │ │ │ │ ldrcc pc, [ip, #2271]! @ 0x8df │ │ │ │ ldreq pc, [ip, #2271]! @ 0x8df │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl 1ee5e68 <__bss_end__@@Base+0x1e68780> │ │ │ │ + bl 1ee5e68 <__bss_end__@@Base+0x1e68778> │ │ │ │ strcs pc, [ip, #2271]! @ 0x8df │ │ │ │ strcc pc, [ip, #2271]! @ 0x8df │ │ │ │ streq pc, [ip, #2271]! @ 0x8df │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl 1b65e84 <__bss_end__@@Base+0x1ae879c> │ │ │ │ + bl 1b65e84 <__bss_end__@@Base+0x1ae8794> │ │ │ │ ldrcs pc, [ip, #2271] @ 0x8df │ │ │ │ ldrcc pc, [ip, #2271] @ 0x8df │ │ │ │ ldreq pc, [ip, #2271] @ 0x8df │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl 17e5ea0 <__bss_end__@@Base+0x17687b8> │ │ │ │ + bl 17e5ea0 <__bss_end__@@Base+0x17687b0> │ │ │ │ strcs pc, [ip, #2271] @ 0x8df │ │ │ │ strcc pc, [ip, #2271] @ 0x8df │ │ │ │ streq pc, [ip, #2271] @ 0x8df │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl 1465ebc <__bss_end__@@Base+0x13e87d4> │ │ │ │ + bl 1465ebc <__bss_end__@@Base+0x13e87cc> │ │ │ │ ldrbcs pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbcc pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbeq pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - bl 10e5ed8 <__bss_end__@@Base+0x10687f0> │ │ │ │ + bl 10e5ed8 <__bss_end__@@Base+0x10687e8> │ │ │ │ strbcs pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ strbcc pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ strbeq pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svclt 0x0000e2b0 │ │ │ │ andeq r8, r3, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq pc, r1, ip, lsr #24 │ │ │ │ - ldrdeq ip, [r4], -ip @ │ │ │ │ + andeq ip, r4, r0, ror #21 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq pc, r1, lr, lsl ip @ │ │ │ │ andeq r0, r0, r8, ror sl │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ ldrdeq pc, [r1], -lr │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ @@ -33430,48 +33430,48 @@ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq lr, r1, r2, asr #17 │ │ │ │ andeq r0, r0, r8, lsr #16 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq lr, r1, lr, ror #17 │ │ │ │ stm r2, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blmi a3ad7c <__bss_end__@@Base+0x9bd694> │ │ │ │ + blmi a3ad7c <__bss_end__@@Base+0x9bd68c> │ │ │ │ stmiapl r2!, {r3, r5, fp, lr} │ │ │ │ andls r4, r0, #120, 8 @ 0x78000000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ @ instruction: 0xf7df4619 │ │ │ │ - bmi 9a26d4 <__bss_end__@@Base+0x924fec> │ │ │ │ + bmi 9a26d4 <__bss_end__@@Base+0x924fe4> │ │ │ │ stmdami r6!, {r0, r2, r5, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmda ip!, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 8fad94 <__bss_end__@@Base+0x87d6ac> │ │ │ │ + blmi 8fad94 <__bss_end__@@Base+0x87d6a4> │ │ │ │ stmiapl r2!, {r0, r1, r5, fp, lr} │ │ │ │ andls r4, r0, #120, 8 @ 0x78000000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ @ instruction: 0xf7df4619 │ │ │ │ - bmi 8626a8 <__bss_end__@@Base+0x7e4fc0> │ │ │ │ + bmi 8626a8 <__bss_end__@@Base+0x7e4fb8> │ │ │ │ stmdami r1!, {r5, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ ldmda r6, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 7badac <__bss_end__@@Base+0x73d6c4> │ │ │ │ + blmi 7badac <__bss_end__@@Base+0x73d6bc> │ │ │ │ stmiapl r2!, {r1, r2, r3, r4, fp, lr} │ │ │ │ andls r4, r0, #120, 8 @ 0x78000000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ @ instruction: 0xf7df4619 │ │ │ │ - bmi 72267c <__bss_end__@@Base+0x6a4f94> │ │ │ │ + bmi 72267c <__bss_end__@@Base+0x6a4f8c> │ │ │ │ ldmdami ip, {r0, r1, r3, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stmda r0, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 67adc4 <__bss_end__@@Base+0x5fd6dc> │ │ │ │ + blmi 67adc4 <__bss_end__@@Base+0x5fd6d4> │ │ │ │ stmiapl r2!, {r0, r3, r4, fp, lr} │ │ │ │ andls r4, r0, #120, 8 @ 0x78000000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ andlt r4, r3, r9, lsl r6 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ ldmdalt r0!, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq r0, r0, ip, asr fp │ │ │ │ @@ -33492,33 +33492,33 @@ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r7 │ │ │ │ andeq lr, r1, r6, asr #7 │ │ │ │ andeq r0, r0, ip, asr #20 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ andeq lr, r1, r0, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7f7d8 <__bss_end__@@Base+0xfeb020f0> │ │ │ │ + bl feb7f7d8 <__bss_end__@@Base+0xfeb020e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclmi 15, cr0, [fp], {240} @ 0xf0 │ │ │ │ @ instruction: 0xf7deb082 │ │ │ │ @ instruction: 0xf003eff6 │ │ │ │ ldrbtmi pc, [ip], #-2089 @ 0xfffff7d7 @ │ │ │ │ mrc2 7, 3, pc, cr6, cr14, {7} │ │ │ │ - blmi ff23b110 <__bss_end__@@Base+0xff1bda28> │ │ │ │ + blmi ff23b110 <__bss_end__@@Base+0xff1bda20> │ │ │ │ stmiapl r2!, {r3, r6, r7, fp, lr} │ │ │ │ andls r4, r0, #120, 8 @ 0x78000000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ @ instruction: 0xf7de4619 │ │ │ │ - bmi ff1a45c0 <__bss_end__@@Base+0xff126ed8> │ │ │ │ + bmi ff1a45c0 <__bss_end__@@Base+0xff126ed0> │ │ │ │ stmiami r6, {r0, r2, r6, r7, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r5, [r8], #-2210 @ 0xfffff75e │ │ │ │ stmiapl r3!, {r9, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ svc 0x00e2f7de │ │ │ │ - blmi ff0fb128 <__bss_end__@@Base+0xff07da40> │ │ │ │ + blmi ff0fb128 <__bss_end__@@Base+0xff07da38> │ │ │ │ stmiapl r2!, {r0, r1, r6, r7, fp, lr} │ │ │ │ andls r4, r0, #120, 8 @ 0x78000000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ @ instruction: 0xf7de4619 │ │ │ │ stmiami r0, {r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ @ instruction: 0xf868f003 │ │ │ │ @@ -33640,39 +33640,39 @@ │ │ │ │ @ instruction: 0x212e4879 │ │ │ │ @ instruction: 0xf0024478 │ │ │ │ ldmdami r8!, {r0, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r8], #-303 @ 0xfffffed1 │ │ │ │ @ instruction: 0xff78f002 │ │ │ │ teqcs r0, r6, ror r8 │ │ │ │ @ instruction: 0xf0024478 │ │ │ │ - bmi 1da85f4 <__bss_end__@@Base+0x1d2af0c> │ │ │ │ + bmi 1da85f4 <__bss_end__@@Base+0x1d2af04> │ │ │ │ ldmdami r6!, {r0, r2, r4, r5, r6, r8, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf7de4478 │ │ │ │ - blmi 1d64390 <__bss_end__@@Base+0x1ce6ca8> │ │ │ │ + blmi 1d64390 <__bss_end__@@Base+0x1ce6ca0> │ │ │ │ ldmdami r5!, {r2, r4, r5, r6, r9, fp, lr}^ │ │ │ │ stmiapl r3!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r4, #1144 @ 0x478 │ │ │ │ @ instruction: 0xf7de4619 │ │ │ │ - blmi 1ce437c <__bss_end__@@Base+0x1c66c94> │ │ │ │ + blmi 1ce437c <__bss_end__@@Base+0x1c66c8c> │ │ │ │ ldmdami r3!, {r1, r4, r5, r6, r9, fp, lr}^ │ │ │ │ stmiapl r3!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r4, #1144 @ 0x478 │ │ │ │ @ instruction: 0xf7de4619 │ │ │ │ - blmi 1c64368 <__bss_end__@@Base+0x1be6c80> │ │ │ │ + blmi 1c64368 <__bss_end__@@Base+0x1be6c78> │ │ │ │ ldmdami r1!, {r4, r5, r6, r9, fp, lr}^ │ │ │ │ stmiapl r3!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r4, #1144 @ 0x478 │ │ │ │ @ instruction: 0xf7de4619 │ │ │ │ - blmi 1be4354 <__bss_end__@@Base+0x1b66c6c> │ │ │ │ + blmi 1be4354 <__bss_end__@@Base+0x1b66c64> │ │ │ │ stmdami pc!, {r1, r2, r3, r5, r6, r9, fp, lr}^ @ │ │ │ │ stmiapl r3!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r4, #1144 @ 0x478 │ │ │ │ @ instruction: 0xf7de4619 │ │ │ │ - blmi 1b64340 <__bss_end__@@Base+0x1ae6c58> │ │ │ │ + blmi 1b64340 <__bss_end__@@Base+0x1ae6c50> │ │ │ │ stmdami sp!, {r2, r3, r5, r6, r9, fp, lr}^ │ │ │ │ stmiapl r3!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r4, #1144 @ 0x478 │ │ │ │ @ instruction: 0xf7de4619 │ │ │ │ stmdbmi sl!, {r2, r5, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-2154 @ 0xfffff796 │ │ │ │ @ instruction: 0xf7de4478 │ │ │ │ @@ -33799,24 +33799,24 @@ │ │ │ │ andeq r0, r2, lr, ror r6 │ │ │ │ @ instruction: 0x000206b0 │ │ │ │ ldmdacc r2, {r1, r4, r8, r9, fp, lr} │ │ │ │ stmdacs r7, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldm pc, {r0, r2, r3, r4, fp, ip, lr, pc}^ @ │ │ │ │ streq pc, [r7], #-0 │ │ │ │ ldceq 6, cr1, [r9, #-76] @ 0xffffffb4 │ │ │ │ - bmi 3ab2e4 <__bss_end__@@Base+0x32dbfc> │ │ │ │ + bmi 3ab2e4 <__bss_end__@@Base+0x32dbf4> │ │ │ │ @ instruction: 0x47705898 │ │ │ │ ldmpl r8, {r0, r2, r3, r9, fp, lr} │ │ │ │ - bmi 37a870 <__bss_end__@@Base+0x2fd188> │ │ │ │ + bmi 37a870 <__bss_end__@@Base+0x2fd180> │ │ │ │ @ instruction: 0x47705898 │ │ │ │ ldmpl r8, {r2, r3, r9, fp, lr} │ │ │ │ - bmi 33a87c <__bss_end__@@Base+0x2bd194> │ │ │ │ + bmi 33a87c <__bss_end__@@Base+0x2bd18c> │ │ │ │ @ instruction: 0x47705898 │ │ │ │ ldmpl r8, {r0, r1, r3, r9, fp, lr} │ │ │ │ - bmi 2fa888 <__bss_end__@@Base+0x27d1a0> │ │ │ │ + bmi 2fa888 <__bss_end__@@Base+0x27d198> │ │ │ │ @ instruction: 0x47705898 │ │ │ │ ldmpl r8, {r1, r3, r9, fp, lr} │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ svclt 0x00004770 │ │ │ │ andeq r6, r3, r8, lsr #18 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ muleq r0, r0, r8 │ │ │ │ @@ -33847,73 +33847,73 @@ │ │ │ │ andlt r2, r4, r0 │ │ │ │ svclt 0x0000bd10 │ │ │ │ @ instruction: 0x000368ba │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq r0, r2, lr, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb7fd64 <__bss_end__@@Base+0xfeb0267c> │ │ │ │ + bl feb7fd64 <__bss_end__@@Base+0xfeb02674> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt ip, r8, ip, lsl #1 │ │ │ │ - blge 13b3fc <__bss_end__@@Base+0xbdd14> │ │ │ │ + blge 13b3fc <__bss_end__@@Base+0xbdd0c> │ │ │ │ @ instruction: 0x461944fc │ │ │ │ stc 3, cr9, [sp, #12] │ │ │ │ @ instruction: 0xf85c0a02 │ │ │ │ ldcmi 0, cr2, [pc], {2} │ │ │ │ andls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldcl 7, cr15, [ip, #-888]! @ 0xfffffc88 │ │ │ │ - beq e4208 <__bss_end__@@Base+0x66b20> │ │ │ │ + beq e4208 <__bss_end__@@Base+0x66b18> │ │ │ │ ldcl 4, cr4, [sp, #496] @ 0x1f0 │ │ │ │ vst1.8 {d22-d23}, [pc], r4 │ │ │ │ ldc 14, cr7, [sp, #800] @ 0x320 │ │ │ │ vst1.8 {d23-d24}, [pc], r5 │ │ │ │ ldcl 0, cr7, [sp, #88] @ 0x58 │ │ │ │ vst1.8 {d23-d24}, [pc], r6 │ │ │ │ - bmi 5852dc <__bss_end__@@Base+0x507bf4> │ │ │ │ - bvs fe06454c <__bss_end__@@Base+0xfdfe6e64> │ │ │ │ + bmi 5852dc <__bss_end__@@Base+0x507bec> │ │ │ │ + bvs fe06454c <__bss_end__@@Base+0xfdfe6e5c> │ │ │ │ bvc 64454 │ │ │ │ vmul.f64 d25, d7, d3 │ │ │ │ vstr s15, [sp, #512] @ 0x200 │ │ │ │ vstr s12, [sp, #16] │ │ │ │ vstr s15, [sp, #20] │ │ │ │ stmiapl r4!, {r1, r2, r9, fp, ip, sp, lr} │ │ │ │ subscs pc, r9, #64, 4 │ │ │ │ @ instruction: 0x0e00e9cd │ │ │ │ ldrsbeq pc, [r8, #-132]! @ 0xffffff7c @ │ │ │ │ svc 0x0028f7de │ │ │ │ - blmi 1fb408 <__bss_end__@@Base+0x17dd20> │ │ │ │ + blmi 1fb408 <__bss_end__@@Base+0x17dd18> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 202c50 <__bss_end__@@Base+0x185568> │ │ │ │ + blls 202c50 <__bss_end__@@Base+0x185560> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldclt 0, cr11, [r0, #-32] @ 0xffffffe0 │ │ │ │ - b ff766b70 <__bss_end__@@Base+0xff6e9488> │ │ │ │ + b ff766b70 <__bss_end__@@Base+0xff6e9480> │ │ │ │ andeq r6, r3, r4, asr #16 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r3, r4, lsr #16 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r6, [r3], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7fe14 <__bss_end__@@Base+0xfeb0272c> │ │ │ │ + bl feb7fe14 <__bss_end__@@Base+0xfeb02724> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], #-928 @ 0xfffffc60 │ │ │ │ - blmi f54e2c <__bss_end__@@Base+0xed7744> │ │ │ │ + blmi f54e2c <__bss_end__@@Base+0xed773c> │ │ │ │ stmiapl r5!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0x3110f8d5 │ │ │ │ rsble r2, fp, r0, lsl #22 │ │ │ │ ldrbtmi r4, [r9], #-2361 @ 0xfffff6c7 │ │ │ │ mcrrvs 1, 0, r9, sl, cr1 │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf7de2200 │ │ │ │ stmdbls r1, {r1, r2, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x2110f8d5 │ │ │ │ stcvs 8, cr4, [fp], {52} @ 0x34 │ │ │ │ - bvs 164290 <__bss_end__@@Base+0xe6ba8> │ │ │ │ + bvs 164290 <__bss_end__@@Base+0xe6ba0> │ │ │ │ ldcl 4, cr4, [r1, #480] @ 0x1e0 │ │ │ │ @ instruction: 0xf8530a00 │ │ │ │ ldc 0, cr3, [r1, #136] @ 0x88 │ │ │ │ vldr s6, [r1, #32] │ │ │ │ vldr s9, [r1, #48] @ 0x30 │ │ │ │ vldr s13, [r3, #20] │ │ │ │ vldr s15, [r3, #44] @ 0x2c │ │ │ │ @@ -33928,158 +33928,158 @@ │ │ │ │ vmla.f32 s15, s8, s12 │ │ │ │ vldr s13, [r1, #516] @ 0x204 │ │ │ │ vmla.f32 s2, s10, s14 │ │ │ │ vldr s12, [r1, #12] │ │ │ │ vldr s5, [r1, #8] │ │ │ │ vmul.f32 s4, s14, s6 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ - bmi 78772c <__bss_end__@@Base+0x70a044> │ │ │ │ - bvs 9245c0 <__bss_end__@@Base+0x8a6ed8> │ │ │ │ - bvc fe0e44c0 <__bss_end__@@Base+0xfe066dd8> │ │ │ │ - bvs fe1644c8 <__bss_end__@@Base+0xfe0e6de0> │ │ │ │ - bvc fe8e45c8 <__bss_end__@@Base+0xfe866ee0> │ │ │ │ - bvs 2e42c8 <__bss_end__@@Base+0x266be0> │ │ │ │ - bmi 3a4404 <__bss_end__@@Base+0x326d1c> │ │ │ │ - bvs 2e4308 <__bss_end__@@Base+0x266c20> │ │ │ │ - bvs fe9645dc <__bss_end__@@Base+0xfe8e6ef4> │ │ │ │ - bvc 1e44e0 <__bss_end__@@Base+0x166df8> │ │ │ │ - bvs 3243dc <__bss_end__@@Base+0x2a6cf4> │ │ │ │ - bvs 3e4318 <__bss_end__@@Base+0x366c30> │ │ │ │ - bvs 32441c <__bss_end__@@Base+0x2a6d34> │ │ │ │ - bvc fe1e44f0 <__bss_end__@@Base+0xfe166e08> │ │ │ │ - bvc 9e45f4 <__bss_end__@@Base+0x966f0c> │ │ │ │ - bvc 3642f0 <__bss_end__@@Base+0x2e6c08> │ │ │ │ - bvc 42432c <__bss_end__@@Base+0x3a6c44> │ │ │ │ + bmi 78772c <__bss_end__@@Base+0x70a03c> │ │ │ │ + bvs 9245c0 <__bss_end__@@Base+0x8a6ed0> │ │ │ │ + bvc fe0e44c0 <__bss_end__@@Base+0xfe066dd0> │ │ │ │ + bvs fe1644c8 <__bss_end__@@Base+0xfe0e6dd8> │ │ │ │ + bvc fe8e45c8 <__bss_end__@@Base+0xfe866ed8> │ │ │ │ + bvs 2e42c8 <__bss_end__@@Base+0x266bd8> │ │ │ │ + bmi 3a4404 <__bss_end__@@Base+0x326d14> │ │ │ │ + bvs 2e4308 <__bss_end__@@Base+0x266c18> │ │ │ │ + bvs fe9645dc <__bss_end__@@Base+0xfe8e6eec> │ │ │ │ + bvc 1e44e0 <__bss_end__@@Base+0x166df0> │ │ │ │ + bvs 3243dc <__bss_end__@@Base+0x2a6cec> │ │ │ │ + bvs 3e4318 <__bss_end__@@Base+0x366c28> │ │ │ │ + bvs 32441c <__bss_end__@@Base+0x2a6d2c> │ │ │ │ + bvc fe1e44f0 <__bss_end__@@Base+0xfe166e00> │ │ │ │ + bvc 9e45f4 <__bss_end__@@Base+0x966f04> │ │ │ │ + bvc 3642f0 <__bss_end__@@Base+0x2e6c00> │ │ │ │ + bvc 42432c <__bss_end__@@Base+0x3a6c3c> │ │ │ │ cdp 1, 4, cr2, cr5, cr1, {0} │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ stmiapl r2!, {r0, r2, r3, r9, fp, ip, sp, lr} │ │ │ │ ldrsbcc pc, [ip, #-130]! @ 0xffffff7e @ │ │ │ │ cmnpne r4, r2, asr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8c2440b │ │ │ │ andvs r3, r3, ip, ror r1 │ │ │ │ andlt r2, r3, sl, lsr #32 │ │ │ │ svclt 0x0000bd30 │ │ │ │ muleq r3, r8, r7 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - strdeq r4, [r5], -r2 │ │ │ │ - andeq fp, r4, r0, asr #9 │ │ │ │ + strdeq r4, [r5], -sl │ │ │ │ + andeq fp, r4, r4, asr #9 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - bleq ff064800 <__bss_end__@@Base+0xfefe7118> │ │ │ │ + bleq ff064800 <__bss_end__@@Base+0xfefe7110> │ │ │ │ bvs 64468 │ │ │ │ - bvc a436c <__bss_end__@@Base+0x26c84> │ │ │ │ - bvc e4470 <__bss_end__@@Base+0x66d88> │ │ │ │ - bvs fe0646cc <__bss_end__@@Base+0xfdfe6fe4> │ │ │ │ + bvc a436c <__bss_end__@@Base+0x26c7c> │ │ │ │ + bvc e4470 <__bss_end__@@Base+0x66d80> │ │ │ │ + bvs fe0646cc <__bss_end__@@Base+0xfdfe6fdc> │ │ │ │ bvc 645d4 │ │ │ │ - bvc fe0646d8 <__bss_end__@@Base+0xfdfe6ff0> │ │ │ │ + bvc fe0646d8 <__bss_end__@@Base+0xfdfe6fe8> │ │ │ │ bvs 64440 │ │ │ │ - bvc a4344 <__bss_end__@@Base+0x26c5c> │ │ │ │ - bvc e4448 <__bss_end__@@Base+0x66d60> │ │ │ │ + bvc a4344 <__bss_end__@@Base+0x26c54> │ │ │ │ + bvc e4448 <__bss_end__@@Base+0x66d58> │ │ │ │ svclt 0x00004770 │ │ │ │ stmdbmi r7, {r1, r2, r8, r9, fp, lr} │ │ │ │ ldmdapl r9, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [fp], #-2822 @ 0xfffff4fa │ │ │ │ @ instruction: 0x2110f8d1 │ │ │ │ @ instruction: 0xf8536c9b │ │ │ │ andscc r0, ip, r2, lsr #32 │ │ │ │ svclt 0x00004770 │ │ │ │ andeq r6, r3, r8, ror #12 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r4, r5, sl, asr #15 │ │ │ │ + ldrdeq r4, [r5], -r2 │ │ │ │ stmdbmi r7, {r1, r2, r8, r9, fp, lr} │ │ │ │ ldmdapl r9, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [fp], #-2822 @ 0xfffff4fa │ │ │ │ @ instruction: 0x2110f8d1 │ │ │ │ @ instruction: 0xf8536c9b │ │ │ │ ldc 0, cr3, [r3, #136] @ 0x88 │ │ │ │ @ instruction: 0x47700a12 │ │ │ │ andeq r6, r3, r0, asr #12 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r4, r5, r2, lsr #15 │ │ │ │ + andeq r4, r5, sl, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb7ffa4 <__bss_end__@@Base+0xfeb028bc> │ │ │ │ + bl feb7ffa4 <__bss_end__@@Base+0xfeb028b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r9!, {r4, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdbmi r9!, {r0, r3, r7, ip, sp, pc} │ │ │ │ - blmi a79f94 <__bss_end__@@Base+0x9fc8ac> │ │ │ │ + blmi a79f94 <__bss_end__@@Base+0x9fc8a4> │ │ │ │ ldrbtmi r4, [fp], #-2601 @ 0xfffff5d7 │ │ │ │ stmdapl r1, {r0, r3, r5, sl, fp, lr}^ │ │ │ │ stmdavs r9, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9107 │ │ │ │ ldmpl sp, {r8} │ │ │ │ vstmiavs r2!, {d10-d11} │ │ │ │ movwls r4, #13849 @ 0x3619 │ │ │ │ @ instruction: 0x0110f8d5 │ │ │ │ eoreq pc, r0, r2, asr r8 @ │ │ │ │ @ instruction: 0xf7de301c │ │ │ │ @ instruction: 0xf8d5ec56 │ │ │ │ stcvs 1, cr2, [r1], #64 @ 0x40 │ │ │ │ - bvs 16455c <__bss_end__@@Base+0xe6e74> │ │ │ │ - bvc 1a4460 <__bss_end__@@Base+0x126d78> │ │ │ │ + bvs 16455c <__bss_end__@@Base+0xe6e6c> │ │ │ │ + bvc 1a4460 <__bss_end__@@Base+0x126d70> │ │ │ │ eorne pc, r2, r1, asr r8 @ │ │ │ │ - bvc 1e4568 <__bss_end__@@Base+0x166e80> │ │ │ │ + bvc 1e4568 <__bss_end__@@Base+0x166e78> │ │ │ │ @ instruction: 0xf44f6c60 │ │ │ │ - blls 10611c <__bss_end__@@Base+0x88a34> │ │ │ │ - bvs 4e4444 <__bss_end__@@Base+0x466d5c> │ │ │ │ + blls 10611c <__bss_end__@@Base+0x88a2c> │ │ │ │ + bvs 4e4444 <__bss_end__@@Base+0x466d54> │ │ │ │ mvnsvc pc, pc, asr #8 │ │ │ │ - bvs fe1e47a0 <__bss_end__@@Base+0xfe1670b8> │ │ │ │ - bvc 1e46a8 <__bss_end__@@Base+0x166fc0> │ │ │ │ - bvc fe1e47ac <__bss_end__@@Base+0xfe1670c4> │ │ │ │ - bvs 164548 <__bss_end__@@Base+0xe6e60> │ │ │ │ - bvc 1a444c <__bss_end__@@Base+0x126d64> │ │ │ │ - bvc 1e4550 <__bss_end__@@Base+0x166e68> │ │ │ │ + bvs fe1e47a0 <__bss_end__@@Base+0xfe1670b0> │ │ │ │ + bvc 1e46a8 <__bss_end__@@Base+0x166fb8> │ │ │ │ + bvc fe1e47ac <__bss_end__@@Base+0xfe1670bc> │ │ │ │ + bvs 164548 <__bss_end__@@Base+0xe6e58> │ │ │ │ + bvc 1a444c <__bss_end__@@Base+0x126d5c> │ │ │ │ + bvc 1e4550 <__bss_end__@@Base+0x166e60> │ │ │ │ eoreq pc, r2, r0, asr r8 @ │ │ │ │ rscsvc pc, pc, #1325400064 @ 0x4f000000 │ │ │ │ stmib sp, {r6, r8, fp, sp, lr}^ │ │ │ │ vst3.8 {d17-d19}, [pc], r0 │ │ │ │ @ instruction: 0xf7de71ca │ │ │ │ - bmi 36462c <__bss_end__@@Base+0x2e6f44> │ │ │ │ + bmi 36462c <__bss_end__@@Base+0x2e6f3c> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r9, r1, lsl #2 │ │ │ │ @ instruction: 0xf7debd30 │ │ │ │ svclt 0x0000e9b2 │ │ │ │ andeq r6, r3, r8, lsl #12 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r3, r2, lsl #12 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r4, r5, r4, ror #14 │ │ │ │ + andeq r4, r5, ip, ror #14 │ │ │ │ andeq r6, r3, r2, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb80070 <__bss_end__@@Base+0xfeb02988> │ │ │ │ + bl feb80070 <__bss_end__@@Base+0xfeb02980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {248} @ 0xf8 │ │ │ │ ldrbtmi r4, [ip], #-2580 @ 0xfffff5ec │ │ │ │ ldrbtmi r4, [fp], #-2836 @ 0xfffff4ec │ │ │ │ ldcvs 8, cr5, [fp], {162} @ 0xa2 │ │ │ │ @ instruction: 0x1110f8d2 │ │ │ │ eorne pc, r1, r3, asr r8 @ │ │ │ │ - beq 4e4494 <__bss_end__@@Base+0x466dac> │ │ │ │ + beq 4e4494 <__bss_end__@@Base+0x466da4> │ │ │ │ @ instruction: 0x2110f8d2 │ │ │ │ ldmdavs fp, {r1, r5, r7, r8, fp, ip, sp, pc} │ │ │ │ andseq pc, ip, r3, lsl #2 │ │ │ │ - beq 4e44ec <__bss_end__@@Base+0x466e04> │ │ │ │ + beq 4e44ec <__bss_end__@@Base+0x466dfc> │ │ │ │ mrc2 7, 2, pc, cr12, cr15, {7} │ │ │ │ andcs r4, r1, fp, lsl #22 │ │ │ │ ldrbtmi r4, [r9], #-2315 @ 0xfffff6f5 │ │ │ │ @ instruction: 0xf8d258e2 │ │ │ │ @ instruction: 0xf8c2317c │ │ │ │ strmi r0, [r3], #-372 @ 0xfffffe8c │ │ │ │ cmnpcc ip, r2, asr #17 @ p-variant is OBSOLETE │ │ │ │ ldclt 0, cr6, [r0, #-44] @ 0xffffffd4 │ │ │ │ @ instruction: 0xff6cf7ff │ │ │ │ svclt 0x0000e7ee │ │ │ │ andeq r6, r3, lr, lsr r5 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r4, r5, r2, lsr #13 │ │ │ │ + andeq r4, r5, sl, lsr #13 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - andeq fp, r4, r2, ror #4 │ │ │ │ + andeq fp, r4, r6, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb800e4 <__bss_end__@@Base+0xfeb029fc> │ │ │ │ + bl feb800e4 <__bss_end__@@Base+0xfeb029f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {248} @ 0xf8 │ │ │ │ ldrbtmi r4, [ip], #-2582 @ 0xfffff5ea │ │ │ │ ldrbtmi r4, [fp], #-2838 @ 0xfffff4ea │ │ │ │ andgt pc, r2, r4, asr r8 @ │ │ │ │ @ instruction: 0xf8d3c807 │ │ │ │ @ instruction: 0xf8dce048 │ │ │ │ @@ -34087,73 +34087,73 @@ │ │ │ │ tstcc ip, #35 @ 0x23 │ │ │ │ andeq lr, r7, r3, lsl #17 │ │ │ │ @ instruction: 0x3110f8dc │ │ │ │ @ instruction: 0xf8deb9ab │ │ │ │ @ instruction: 0xf1033000 │ │ │ │ ldc 0, cr0, [r3, #112] @ 0x70 │ │ │ │ @ instruction: 0xf7ff0a12 │ │ │ │ - blmi 328798 <__bss_end__@@Base+0x2ab0b0> │ │ │ │ + blmi 328798 <__bss_end__@@Base+0x2ab0a8> │ │ │ │ stmdbmi fp, {r0, sp} │ │ │ │ stmiapl r2!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrsbcc pc, [ip, #-130]! @ 0xffffff7e @ │ │ │ │ cmnpeq r4, r2, asr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8c24403 │ │ │ │ andvs r3, fp, ip, ror r1 │ │ │ │ @ instruction: 0xf7ffbd10 │ │ │ │ strb pc, [lr, sp, lsr #30]! @ │ │ │ │ andeq r6, r3, sl, asr #9 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r4, r5, lr, lsr #12 │ │ │ │ + andeq r4, r5, r6, lsr r6 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - andeq fp, r4, r4, ror #3 │ │ │ │ - bmi 13bb68 <__bss_end__@@Base+0xbe480> │ │ │ │ + andeq fp, r4, r8, ror #3 │ │ │ │ + bmi 13bb68 <__bss_end__@@Base+0xbe478> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ tstpeq r0, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ stclt 7, cr15, [r2, #-908]! @ 0xfffffc74 │ │ │ │ andeq r6, r3, ip, asr r4 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ @ instruction: 0x47706cd8 │ │ │ │ - andeq r4, r5, lr, lsr #11 │ │ │ │ + @ instruction: 0x000545b6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb80184 <__bss_end__@@Base+0xfeb02a9c> │ │ │ │ + bl feb80184 <__bss_end__@@Base+0xfeb02a94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 36cf4c <__bss_end__@@Base+0x2ef864> │ │ │ │ + blmi 36cf4c <__bss_end__@@Base+0x2ef85c> │ │ │ │ stcmi 0, cr11, [sp], {130} @ 0x82 │ │ │ │ ldrbtmi r4, [ip], #-1147 @ 0xfffffb85 │ │ │ │ stmdblt r0!, {r3, r4, r6, r8, sl, fp, sp, lr}^ │ │ │ │ stmiapl r3!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ stc2 7, cr15, [r2, #920]! @ 0x398 │ │ │ │ andcs r4, r0, #9216 @ 0x2400 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ andlt r2, r2, ip, lsl #2 │ │ │ │ movwls fp, #7440 @ 0x1d10 │ │ │ │ @ instruction: 0xf808f7fb │ │ │ │ andcs r9, r0, #1024 @ 0x400 │ │ │ │ ubfx r6, sl, #10, #12 │ │ │ │ - muleq r5, r0, r5 │ │ │ │ + muleq r5, r8, r5 │ │ │ │ andeq r6, r3, r6, lsr #8 │ │ │ │ andeq r0, r0, r0, ror #21 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb801d8 <__bss_end__@@Base+0xfeb02af0> │ │ │ │ + bl feb801d8 <__bss_end__@@Base+0xfeb02ae8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addslt r0, sl, r8, lsl #31 │ │ │ │ strbvc pc, [r8], #1103 @ 0x44f @ │ │ │ │ @ instruction: 0xf44f4d83 │ │ │ │ @ instruction: 0x460273fa │ │ │ │ mvnsvc pc, pc, asr #8 │ │ │ │ ldrbtmi r9, [sp], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf44f4c80 │ │ │ │ stc 0, cr7, [sp, #808] @ 0x328 │ │ │ │ ldrbtmi r0, [ip], #-2565 @ 0xfffff5fb │ │ │ │ - beq 1e4738 <__bss_end__@@Base+0x167050> │ │ │ │ + beq 1e4738 <__bss_end__@@Base+0x167048> │ │ │ │ ldclmi 6, cr4, [sp], #-152 @ 0xffffff68 │ │ │ │ - bne 224640 <__bss_end__@@Base+0x1a6f58> │ │ │ │ + bne 224640 <__bss_end__@@Base+0x1a6f50> │ │ │ │ stmdavs r4!, {r2, r3, r5, r8, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9419 │ │ │ │ @ instruction: 0xf7de0400 │ │ │ │ ldc 12, cr14, [sp, #112] @ 0x70 │ │ │ │ vmov.f32 s15, #118 @ 0x3fb00000 1.375 │ │ │ │ vldr s11, [sp] │ │ │ │ vldr s13, [sp, #20] │ │ │ │ @@ -34162,60 +34162,60 @@ │ │ │ │ vmla.f32 s12, s15, s13 │ │ │ │ @ instruction: 0xeeb16aa7 │ │ │ │ vcmpe.f32 s10, #0.0 │ │ │ │ vneg.f32 s11, s0 │ │ │ │ mrc 10, 5, APSR_nzcv, cr4, cr0, {0} │ │ │ │ svclt 0x00145a65 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 464c14 <__bss_end__@@Base+0x3e752c> │ │ │ │ + blx 464c14 <__bss_end__@@Base+0x3e7524> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blmi 1a49290 <__bss_end__@@Base+0x19cbba8> │ │ │ │ + blmi 1a49290 <__bss_end__@@Base+0x19cbba0> │ │ │ │ bpl 64b3c │ │ │ │ bcs 64c44 │ │ │ │ ldcl 4, cr4, [r3, #492] @ 0x1ec │ │ │ │ vldr s9, [r3, #8] │ │ │ │ vldr s11, [r3, #4] │ │ │ │ vmul.f32 s6, s8, s6 │ │ │ │ vmla.f32 s12, s11, s14 │ │ │ │ vmla.f32 s12, s7, s13 │ │ │ │ @ instruction: 0xeeb46aa7 │ │ │ │ vsqrt.f32 s13, s10 │ │ │ │ svclt 0x005efa10 │ │ │ │ - bpl 1647dc <__bss_end__@@Base+0xe70f4> │ │ │ │ - bcc 1e47e0 <__bss_end__@@Base+0x1670f8> │ │ │ │ - bmi 1a47e4 <__bss_end__@@Base+0x1270fc> │ │ │ │ - bmi fe9a4938 <__bss_end__@@Base+0xfe927250> │ │ │ │ - bcc 92493c <__bss_end__@@Base+0x8a7254> │ │ │ │ - bpl fe96493c <__bss_end__@@Base+0xfe8e7254> │ │ │ │ - bmi fe924900 <__bss_end__@@Base+0xfe8a7218> │ │ │ │ - bcc fe964908 <__bss_end__@@Base+0xfe8e7220> │ │ │ │ - bpl 9a490c <__bss_end__@@Base+0x927224> │ │ │ │ - bvs 164944 <__bss_end__@@Base+0xe725c> │ │ │ │ - bvs 1248c4 <__bss_end__@@Base+0xa71dc> │ │ │ │ - bvs 1a48d0 <__bss_end__@@Base+0x1271e8> │ │ │ │ - bcs ff1e4b84 <__bss_end__@@Base+0xff16749c> │ │ │ │ - bcs 18e4b94 <__bss_end__@@Base+0x18674ac> │ │ │ │ - blx 464c8c <__bss_end__@@Base+0x3e75a4> │ │ │ │ - bcs 1064ba0 <__bss_end__@@Base+0xfe74b8> │ │ │ │ + bpl 1647dc <__bss_end__@@Base+0xe70ec> │ │ │ │ + bcc 1e47e0 <__bss_end__@@Base+0x1670f0> │ │ │ │ + bmi 1a47e4 <__bss_end__@@Base+0x1270f4> │ │ │ │ + bmi fe9a4938 <__bss_end__@@Base+0xfe927248> │ │ │ │ + bcc 92493c <__bss_end__@@Base+0x8a724c> │ │ │ │ + bpl fe96493c <__bss_end__@@Base+0xfe8e724c> │ │ │ │ + bmi fe924900 <__bss_end__@@Base+0xfe8a7210> │ │ │ │ + bcc fe964908 <__bss_end__@@Base+0xfe8e7218> │ │ │ │ + bpl 9a490c <__bss_end__@@Base+0x92721c> │ │ │ │ + bvs 164944 <__bss_end__@@Base+0xe7254> │ │ │ │ + bvs 1248c4 <__bss_end__@@Base+0xa71d4> │ │ │ │ + bvs 1a48d0 <__bss_end__@@Base+0x1271e0> │ │ │ │ + bcs ff1e4b84 <__bss_end__@@Base+0xff167494> │ │ │ │ + bcs 18e4b94 <__bss_end__@@Base+0x18674a4> │ │ │ │ + blx 464c8c <__bss_end__@@Base+0x3e759c> │ │ │ │ + bcs 1064ba0 <__bss_end__@@Base+0xfe74b0> │ │ │ │ movwcs fp, #7956 @ 0x1f14 │ │ │ │ cdp 3, 15, cr2, cr1, cr0, {0} │ │ │ │ @ instruction: 0xf003fa10 │ │ │ │ svclt 0x00080301 │ │ │ │ blcs 31ce0 │ │ │ │ cdp 1, 6, cr13, cr7, cr2, {3} │ │ │ │ vmul.f32 s9, s11, s8 │ │ │ │ vmul.f32 s10, s14, s13 │ │ │ │ - blmi 11838fc <__bss_end__@@Base+0x1106214> │ │ │ │ + blmi 11838fc <__bss_end__@@Base+0x110620c> │ │ │ │ andcs r9, r8, r1 │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ - bmi 224a50 <__bss_end__@@Base+0x1a7368> │ │ │ │ - bpl fe124a5c <__bss_end__@@Base+0xfe0a7374> │ │ │ │ - bvs fe16495c <__bss_end__@@Base+0xfe0e7274> │ │ │ │ + bmi 224a50 <__bss_end__@@Base+0x1a7360> │ │ │ │ + bpl fe124a5c <__bss_end__@@Base+0xfe0a736c> │ │ │ │ + bvs fe16495c <__bss_end__@@Base+0xfe0e726c> │ │ │ │ ldcvs 1, cr9, [sl, #48] @ 0x30 │ │ │ │ andls r2, r0, r0, lsl #10 │ │ │ │ ldmdami lr!, {r1, r8, r9, sp} │ │ │ │ ldrbtpl pc, [lr], #-79 @ 0xffffffb1 @ │ │ │ │ tstls r4, r0, lsl r1 │ │ │ │ tstls r5, r8, ror r4 │ │ │ │ tstls r7, r6, lsl r1 │ │ │ │ @@ -34230,17 +34230,17 @@ │ │ │ │ vstr s9, [sp, #52] @ 0x34 │ │ │ │ vstr s10, [sp, #56] @ 0x38 │ │ │ │ @ instruction: 0xf7dd6a0f │ │ │ │ strmi lr, [r4], -sl, lsl #26 │ │ │ │ suble r2, r2, r0, lsl #16 │ │ │ │ stmdbge r9, {r1, r3, r5, r9, sl, lr} │ │ │ │ stmdb r4, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blmi 9fba0c <__bss_end__@@Base+0x97e324> │ │ │ │ + blmi 9fba0c <__bss_end__@@Base+0x97e31c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 6831d0 <__bss_end__@@Base+0x605ae8> │ │ │ │ + blls 6831d0 <__bss_end__@@Base+0x605ae0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle lr, r0, lsl #6 │ │ │ │ andslt r4, sl, r0, lsr #12 │ │ │ │ mrc 13, 5, fp, cr7, cr0, {3} │ │ │ │ vcvt.f64.f32 d5, s10 │ │ │ │ vmov.f64 d1, #112 @ 0x3f800000 1.0 │ │ │ │ vcvt.f64.f32 d3, s13 │ │ │ │ @@ -34249,49 +34249,49 @@ │ │ │ │ vmul.f64 d2, d4, d5 │ │ │ │ vmul.f64 d7, d3, d2 │ │ │ │ vmul.f64 d3, d6, d2 │ │ │ │ vmov.f64 d2, #114 @ 0x3f900000 1.125 │ │ │ │ vcvt.f32.f64 s15, d7 │ │ │ │ vcvt.f32.f64 s13, d3 │ │ │ │ ldrb r7, [sl, -r2, asr #23] │ │ │ │ - bcs ff0e4c88 <__bss_end__@@Base+0xff0675a0> │ │ │ │ + bcs ff0e4c88 <__bss_end__@@Base+0xff067598> │ │ │ │ bleq 64c8c │ │ │ │ - bcc ff124c90 <__bss_end__@@Base+0xff0a75a8> │ │ │ │ - bmi ff164c94 <__bss_end__@@Base+0xff0e75ac> │ │ │ │ - bpl ff1a4c98 <__bss_end__@@Base+0xff1275b0> │ │ │ │ - blne e4bc0 <__bss_end__@@Base+0x674d8> │ │ │ │ - blcc a4a50 <__bss_end__@@Base+0x27368> │ │ │ │ - blmi a4a58 <__bss_end__@@Base+0x27370> │ │ │ │ - blpl a4a60 <__bss_end__@@Base+0x27378> │ │ │ │ - blcc ff124cac <__bss_end__@@Base+0xff0a75c4> │ │ │ │ - blmi ff164cb0 <__bss_end__@@Base+0xff0e75c8> │ │ │ │ - blpl ff1a4cb4 <__bss_end__@@Base+0xff1275cc> │ │ │ │ - blmi 3a2fe8 <__bss_end__@@Base+0x325900> │ │ │ │ + bcc ff124c90 <__bss_end__@@Base+0xff0a75a0> │ │ │ │ + bmi ff164c94 <__bss_end__@@Base+0xff0e75a4> │ │ │ │ + bpl ff1a4c98 <__bss_end__@@Base+0xff1275a8> │ │ │ │ + blne e4bc0 <__bss_end__@@Base+0x674d0> │ │ │ │ + blcc a4a50 <__bss_end__@@Base+0x27360> │ │ │ │ + blmi a4a58 <__bss_end__@@Base+0x27368> │ │ │ │ + blpl a4a60 <__bss_end__@@Base+0x27370> │ │ │ │ + blcc ff124cac <__bss_end__@@Base+0xff0a75bc> │ │ │ │ + blmi ff164cb0 <__bss_end__@@Base+0xff0e75c0> │ │ │ │ + blpl ff1a4cb4 <__bss_end__@@Base+0xff1275c4> │ │ │ │ + blmi 3a2fe8 <__bss_end__@@Base+0x3258f8> │ │ │ │ stmdami sp, {r0, r2, r4, r9, sp} │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdb sl!, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7dde7b6 │ │ │ │ svclt 0x0000efe0 │ │ │ │ andeq r6, r3, r6, asr #7 │ │ │ │ @ instruction: 0x000363ba │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq fp, r4, r4, lsr #1 │ │ │ │ - andeq r4, r5, ip, lsr #8 │ │ │ │ + andeq fp, r4, r8, lsr #1 │ │ │ │ + andeq r4, r5, r4, lsr r4 │ │ │ │ andeq lr, r1, r4, lsl r6 │ │ │ │ andeq r6, r3, r8, asr r2 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq pc, r1, sl, lsl #28 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ strmi r4, [r6], -r4, ror #22 │ │ │ │ addlt r4, r7, r4, ror #18 │ │ │ │ - bmi 193a420 <__bss_end__@@Base+0x18bcd38> │ │ │ │ + bmi 193a420 <__bss_end__@@Base+0x18bcd30> │ │ │ │ stclmi 4, cr4, [r4], #-484 @ 0xfffffe1c │ │ │ │ ldrbtmi r6, [ip], #-3160 @ 0xfffff3a8 │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ tstlt r8, r0, lsl #4 │ │ │ │ stmiapl r3!, {r5, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ @@ -34301,15 +34301,15 @@ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldrbtmi r4, [fp], #-2908 @ 0xfffff4a4 │ │ │ │ tstlt r8, r8, lsl ip │ │ │ │ svc 0x0082f7dd │ │ │ │ tstcs r0, sl, asr r8 │ │ │ │ ldmdaeq r0!, {r1, r2, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7dd4478 │ │ │ │ - blmi 166444c <__bss_end__@@Base+0x15e6d64> │ │ │ │ + blmi 166444c <__bss_end__@@Base+0x15e6d5c> │ │ │ │ ldrbtmi r4, [fp], #-1602 @ 0xfffff9be │ │ │ │ movwcs r6, #1048 @ 0x418 │ │ │ │ svcne 0x0004f852 │ │ │ │ stmdbcs r0, {r0, r8, r9, ip, sp} │ │ │ │ addshi pc, r1, r0 │ │ │ │ mvnsle r2, r8, lsl #22 │ │ │ │ movwcs r2, #36900 @ 0x9024 │ │ │ │ @@ -34323,94 +34323,94 @@ │ │ │ │ andcs r6, r0, #25344 @ 0x6300 │ │ │ │ vshl.s8 d22, d16, d16 │ │ │ │ andsvs r2, sl, r9, asr r1 │ │ │ │ cmppeq ip, #4, 2 @ p-variant is OBSOLETE │ │ │ │ rsbseq pc, r8, #4, 2 │ │ │ │ ldrtmi r6, [r0], -r3 │ │ │ │ ldcl 7, cr15, [r0, #884]! @ 0x374 │ │ │ │ - bvs 7e4924 <__bss_end__@@Base+0x76723c> │ │ │ │ - bvs 824a28 <__bss_end__@@Base+0x7a7340> │ │ │ │ - bvc 86492c <__bss_end__@@Base+0x7e7244> │ │ │ │ - bvs ff9e4db0 <__bss_end__@@Base+0xff9676c8> │ │ │ │ - blx 464ea8 <__bss_end__@@Base+0x3e77c0> │ │ │ │ + bvs 7e4924 <__bss_end__@@Base+0x767234> │ │ │ │ + bvs 824a28 <__bss_end__@@Base+0x7a7338> │ │ │ │ + bvc 86492c <__bss_end__@@Base+0x7e723c> │ │ │ │ + bvs ff9e4db0 <__bss_end__@@Base+0xff9676c0> │ │ │ │ + blx 464ea8 <__bss_end__@@Base+0x3e77b8> │ │ │ │ mrc 15, 7, fp, cr0, cr4, {6} │ │ │ │ vmov.f32 s15, s13 │ │ │ │ vcmp.f32 s15, s12 │ │ │ │ vsqrt.f32 s15, s14 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - bvc 1224ebc <__bss_end__@@Base+0x11a77d4> │ │ │ │ - bvc 1064ed4 <__bss_end__@@Base+0xfe77ec> │ │ │ │ - bvc aa4a14 <__bss_end__@@Base+0xa2732c> │ │ │ │ - blx 464ecc <__bss_end__@@Base+0x3e77e4> │ │ │ │ + bvc 1224ebc <__bss_end__@@Base+0x11a77cc> │ │ │ │ + bvc 1064ed4 <__bss_end__@@Base+0xfe77e4> │ │ │ │ + bvc aa4a14 <__bss_end__@@Base+0xa27324> │ │ │ │ + blx 464ecc <__bss_end__@@Base+0x3e77dc> │ │ │ │ cdp 0, 12, cr13, cr6, cr11, {0} │ │ │ │ vdiv.f32 s10, s12, s15 │ │ │ │ vdiv.f32 s13, s15, s15 │ │ │ │ vstr s13, [r4, #156] @ 0x9c │ │ │ │ vstr s10, [r4, #120] @ 0x78 │ │ │ │ vstr s13, [r4, #124] @ 0x7c │ │ │ │ vldmdbmi r2!, {s12-s43} │ │ │ │ ldrbeq pc, [r0, -r6, lsl #2] @ │ │ │ │ @ instruction: 0x4644447d │ │ │ │ svccc 0x0004f858 │ │ │ │ stccc 1, cr11, [ip], #-1004 @ 0xfffffc14 │ │ │ │ - blne fe9445e0 <__bss_end__@@Base+0xfe8c6ef8> │ │ │ │ - beq 2e4988 <__bss_end__@@Base+0x2672a0> │ │ │ │ - beq 324a8c <__bss_end__@@Base+0x2a73a4> │ │ │ │ + blne fe9445e0 <__bss_end__@@Base+0xfe8c6ef0> │ │ │ │ + beq 2e4988 <__bss_end__@@Base+0x267298> │ │ │ │ + beq 324a8c <__bss_end__@@Base+0x2a739c> │ │ │ │ andseq pc, ip, r3, lsl #2 │ │ │ │ - bne 364994 <__bss_end__@@Base+0x2e72ac> │ │ │ │ + bne 364994 <__bss_end__@@Base+0x2e72a4> │ │ │ │ ldrdls pc, [r4], #-133 @ 0xffffff7b │ │ │ │ stc 1, cr5, [sp, #76] @ 0x4c │ │ │ │ vstr s1, [sp, #8] │ │ │ │ vstr s0, [sp, #12] │ │ │ │ @ instruction: 0xf7ff1a04 │ │ │ │ stclvs 14, cr15, [fp], #-228 @ 0xffffff1c │ │ │ │ andeq pc, r4, r9, asr #16 │ │ │ │ ldmdbpl r9, {r3, r5, sl, fp, sp, lr} │ │ │ │ - bl fe8e72e0 <__bss_end__@@Base+0xfe869bf8> │ │ │ │ + bl fe8e72e0 <__bss_end__@@Base+0xfe869bf0> │ │ │ │ strtvs r4, [r8], #-1464 @ 0xfffffa48 │ │ │ │ - blmi 81dae0 <__bss_end__@@Base+0x7a03f8> │ │ │ │ + blmi 81dae0 <__bss_end__@@Base+0x7a03f0> │ │ │ │ ldclvs 4, cr4, [r8, #-492] @ 0xfffffe14 │ │ │ │ ldcvs 1, cr11, [fp], {96} @ 0x60 │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, sl, r1, lsl #4 │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ @ instruction: 0xf7ed2300 │ │ │ │ @ instruction: 0x4669f8b5 │ │ │ │ stc2l 7, cr15, [r6, #-1000] @ 0xfffffc18 │ │ │ │ - blmi 2fbbf4 <__bss_end__@@Base+0x27e50c> │ │ │ │ + blmi 2fbbf4 <__bss_end__@@Base+0x27e504> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 183408 <__bss_end__@@Base+0x105d20> │ │ │ │ + blls 183408 <__bss_end__@@Base+0x105d18> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e343f0 │ │ │ │ addseq fp, r8, fp, lsr fp │ │ │ │ @ instruction: 0xf7dde770 │ │ │ │ svclt 0x0000eefc │ │ │ │ - strdeq r4, [r5], -r0 │ │ │ │ + strdeq r4, [r5], -r8 │ │ │ │ andeq r6, r3, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r6, r3, lr, ror r1 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ - andeq r4, r5, lr, asr #5 │ │ │ │ - @ instruction: 0x000542be │ │ │ │ + ldrdeq r4, [r5], -r6 │ │ │ │ + andeq r4, r5, r6, asr #5 │ │ │ │ andeq pc, r1, r4, lsl #29 │ │ │ │ - andeq r4, r5, r2, lsr #5 │ │ │ │ - andeq r4, r5, r4, lsl #5 │ │ │ │ + andeq r4, r5, sl, lsr #5 │ │ │ │ + andeq r4, r5, ip, lsl #5 │ │ │ │ andeq pc, r1, r6, ror #26 │ │ │ │ andeq pc, r1, ip, ror #26 │ │ │ │ - strdeq r4, [r5], -r8 │ │ │ │ - andeq r4, r5, ip, lsr #3 │ │ │ │ + andeq r4, r5, r0, lsl #4 │ │ │ │ + @ instruction: 0x000541b4 │ │ │ │ andeq r6, r3, r0, lsr #32 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb80600 <__bss_end__@@Base+0xfeb02f18> │ │ │ │ + bl feb80600 <__bss_end__@@Base+0xfeb02f10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami pc!, {r3, r5, r6, r7, r8, r9, sl, fp} @ │ │ │ │ stmdbmi pc!, {r1, r7, ip, sp, pc} @ │ │ │ │ - blmi bfa5f0 <__bss_end__@@Base+0xb7cf08> │ │ │ │ + blmi bfa5f0 <__bss_end__@@Base+0xb7cf00> │ │ │ │ @ instruction: 0x4c304a2f │ │ │ │ stmdapl r1, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs r9, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9101 │ │ │ │ cps #0 │ │ │ │ ldmpl sp, {r2, r3, r4} │ │ │ │ ldm r4, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -34418,63 +34418,63 @@ │ │ │ │ andseq pc, ip, r4, lsl #2 │ │ │ │ @ instruction: 0xf8d5447a │ │ │ │ @ instruction: 0xf7de6178 │ │ │ │ @ instruction: 0xf7deead4 │ │ │ │ @ instruction: 0x4604e890 │ │ │ │ stmdbmi r5!, {r5, r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf7dd4479 │ │ │ │ - blmi 9640b0 <__bss_end__@@Base+0x8e69c8> │ │ │ │ + blmi 9640b0 <__bss_end__@@Base+0x8e69c0> │ │ │ │ ldrvs r4, [r8, #1147] @ 0x47b │ │ │ │ @ instruction: 0x4620b378 │ │ │ │ @ instruction: 0xf7dd2400 │ │ │ │ - blmi 8a38e8 <__bss_end__@@Base+0x826200> │ │ │ │ + blmi 8a38e8 <__bss_end__@@Base+0x8261f8> │ │ │ │ ldrtmi r4, [r0], -sl, ror #12 │ │ │ │ vqshl.s8 q10, , q0 │ │ │ │ stmib r3, {r0, r2, r4, r7, r8, ip}^ │ │ │ │ stmib r3, {r1, r4, sl, lr}^ │ │ │ │ @ instruction: 0xf7dd4410 │ │ │ │ stmdals r0, {r3, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ - blmi 715b5c <__bss_end__@@Base+0x698474> │ │ │ │ + blmi 715b5c <__bss_end__@@Base+0x69846c> │ │ │ │ ldrsbcs pc, [ip, #-133]! @ 0xffffff7b @ │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ mcr2 7, 6, pc, cr8, cr15, {7} @ │ │ │ │ - blmi 3fbcec <__bss_end__@@Base+0x37e604> │ │ │ │ + blmi 3fbcec <__bss_end__@@Base+0x37e5fc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 834fc <__bss_end__@@Base+0x5e14> │ │ │ │ + blls 834fc <__bss_end__@@Base+0x5e0c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r1, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ ldrbtmi r4, [r8], #-2067 @ 0xfffff7ed │ │ │ │ - bl 1a6741c <__bss_end__@@Base+0x19e9d34> │ │ │ │ + bl 1a6741c <__bss_end__@@Base+0x19e9d2c> │ │ │ │ ldmdami r2, {r0, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7dd4478 │ │ │ │ stmdals r0, {r2, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ ldmdami r0, {r0, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7dd4478 │ │ │ │ @ instruction: 0xe7caeb5e │ │ │ │ mrc 7, 3, APSR_nzcv, cr6, cr13, {6} │ │ │ │ andeq r5, r3, ip, lsr #31 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r3, r4, lsr #31 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - strdeq sl, [r4], -r4 │ │ │ │ + strdeq sl, [r4], -r8 │ │ │ │ andeq sp, r1, ip, lsl sl │ │ │ │ strdeq pc, [r1], -r0 │ │ │ │ - ldrdeq r4, [r5], -r0 │ │ │ │ - strheq r4, [r5], -ip │ │ │ │ - andeq sl, r4, ip, lsl #25 │ │ │ │ + ldrdeq r4, [r5], -r8 │ │ │ │ + andeq r4, r5, r4, asr #1 │ │ │ │ + muleq r4, r0, ip │ │ │ │ andeq r5, r3, ip, lsr #30 │ │ │ │ andeq pc, r1, sl, lsr #23 │ │ │ │ @ instruction: 0x0001fbb0 │ │ │ │ andeq pc, r1, r0, ror fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb80704 <__bss_end__@@Base+0xfeb0301c> │ │ │ │ + bl feb80704 <__bss_end__@@Base+0xfeb03014> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi ip!, {r3, r4, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi b5572c <__bss_end__@@Base+0xad8044> │ │ │ │ + bmi b5572c <__bss_end__@@Base+0xad803c> │ │ │ │ stcmi 4, cr4, [ip], #-484 @ 0xfffffe1c │ │ │ │ ldrbtmi r4, [ip], #-2860 @ 0xfffff4d4 │ │ │ │ stmpl sl, {r2, r3, r5, r8, sl, fp, lr} │ │ │ │ ldmdavs r2, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ stmdavs sl!, {r9} │ │ │ │ @ instruction: 0xf8d358e3 │ │ │ │ @@ -34485,90 +34485,90 @@ │ │ │ │ movwls r9, #513 @ 0x201 │ │ │ │ mcrr 7, 13, pc, r0, cr13 @ │ │ │ │ @ instruction: 0xf7ff9803 │ │ │ │ blls 68ee8 │ │ │ │ @ instruction: 0xf8d39a01 │ │ │ │ eorvs r1, r9, ip, ror r1 │ │ │ │ @ instruction: 0xf8c32101 │ │ │ │ - blmi 76db2c <__bss_end__@@Base+0x6f0444> │ │ │ │ + blmi 76db2c <__bss_end__@@Base+0x6f043c> │ │ │ │ ldcvs 4, cr4, [fp], {123} @ 0x7b │ │ │ │ ldmdavs r9, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, r9, r1, lsl #2 │ │ │ │ @ instruction: 0x4611481a │ │ │ │ stmib sp, {r8, sl, sp}^ │ │ │ │ ldrbtmi r5, [r8], #-771 @ 0xfffffcfd │ │ │ │ - blx fe367562 <__bss_end__@@Base+0xfe2e9e7a> │ │ │ │ - blmi 63b9d8 <__bss_end__@@Base+0x5be2f0> │ │ │ │ + blx fe367562 <__bss_end__@@Base+0xfe2e9e72> │ │ │ │ + blmi 63b9d8 <__bss_end__@@Base+0x5be2e8> │ │ │ │ ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ ldmdbmi r7, {r3, r6, r8, sl, sp, lr} │ │ │ │ ldrbtmi r5, [r9], #-2277 @ 0xfffff71b │ │ │ │ @ instruction: 0xf7e64628 │ │ │ │ - blmi 5a803c <__bss_end__@@Base+0x52a954> │ │ │ │ + blmi 5a803c <__bss_end__@@Base+0x52a94c> │ │ │ │ andcs r4, r1, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf7fb210c │ │ │ │ - bmi 4e840c <__bss_end__@@Base+0x46ad24> │ │ │ │ + bmi 4e840c <__bss_end__@@Base+0x46ad1c> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r7, r1, lsl #2 │ │ │ │ @ instruction: 0xf7ddbd30 │ │ │ │ svclt 0x0000edfc │ │ │ │ andeq r5, r3, r8, lsr #29 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r3, r2, lsr #29 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - strdeq sl, [r4], -r0 │ │ │ │ - andeq r3, r5, r4, asr #31 │ │ │ │ + strdeq sl, [r4], -r4 │ │ │ │ + andeq r3, r5, ip, asr #31 │ │ │ │ andeq pc, r1, r2, lsl fp @ │ │ │ │ - andeq r3, r5, r2, lsr #31 │ │ │ │ + andeq r3, r5, sl, lsr #31 │ │ │ │ andeq r0, r0, r0, ror #21 │ │ │ │ andeq r0, r0, pc, lsr #11 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r5, r3, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb807f4 <__bss_end__@@Base+0xfeb0310c> │ │ │ │ + bl feb807f4 <__bss_end__@@Base+0xfeb03104> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 6ad59c <__bss_end__@@Base+0x62feb4> │ │ │ │ + blmi 6ad59c <__bss_end__@@Base+0x62feac> │ │ │ │ stmdacs r2, {r0, r2, r7, ip, sp, pc} │ │ │ │ andsle r4, r6, fp, ror r4 │ │ │ │ - bmi 657d68 <__bss_end__@@Base+0x5da680> │ │ │ │ + bmi 657d68 <__bss_end__@@Base+0x5da678> │ │ │ │ ldmdbmi r8, {r1, r3, r4, r7, fp, ip, lr} │ │ │ │ stclvs 4, cr4, [r8, #-484] @ 0xfffffe1c │ │ │ │ ldmdbmi r7, {r5, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ ldmdapl fp, {r1, r9, ip, pc}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ - blx 19675b8 <__bss_end__@@Base+0x18e9ed0> │ │ │ │ + blx 19675b8 <__bss_end__@@Base+0x18e9ec8> │ │ │ │ movwcs r9, #2562 @ 0xa02 │ │ │ │ smlabtcc ip, r2, r8, pc @ │ │ │ │ @ instruction: 0xf85db005 │ │ │ │ @ instruction: 0xf7e3eb04 │ │ │ │ - bmi 397dc0 <__bss_end__@@Base+0x31a6d8> │ │ │ │ + bmi 397dc0 <__bss_end__@@Base+0x31a6d0> │ │ │ │ @ instruction: 0xf8d2589a │ │ │ │ stmdbcs r0, {r2, r3, r8, ip} │ │ │ │ @ instruction: 0xf7ffd1e5 │ │ │ │ andlt pc, r5, sp, asr pc @ │ │ │ │ - bl 1677bc <__bss_end__@@Base+0xea0d4> │ │ │ │ + bl 1677bc <__bss_end__@@Base+0xea0cc> │ │ │ │ ldmiblt r6, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andne lr, r2, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf7fa9301 │ │ │ │ stmdbls r2, {r0, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - bls f165c <__bss_end__@@Base+0x73f74> │ │ │ │ + bls f165c <__bss_end__@@Base+0x73f6c> │ │ │ │ strbvs r9, [r8, #-2817] @ 0xfffff4ff │ │ │ │ svclt 0x0000e7d7 │ │ │ │ @ instruction: 0x00035db8 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r3, r5, r4, lsl pc │ │ │ │ + andeq r3, r5, ip, lsl pc │ │ │ │ andeq r0, r0, r0, ror #21 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8087c <__bss_end__@@Base+0xfeb03194> │ │ │ │ + bl feb8087c <__bss_end__@@Base+0xfeb0318c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r6!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 9d5898 <__bss_end__@@Base+0x9581b0> │ │ │ │ + bmi 9d5898 <__bss_end__@@Base+0x9581a8> │ │ │ │ stcmi 4, cr4, [r6], #-484 @ 0xfffffe1c │ │ │ │ ldrbtmi r4, [ip], #-2854 @ 0xfffff4da │ │ │ │ vadd.i8 d21, d16, d10 │ │ │ │ ldmdavs r2, {r0, r2, r4, r7, r8, ip} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ bge 69ea0 │ │ │ │ @ instruction: 0xf8d558e5 │ │ │ │ @@ -34576,180 +34576,180 @@ │ │ │ │ vmlals.f64 d14, d17, d14 │ │ │ │ eorvc pc, pc, pc, asr #8 │ │ │ │ stc 7, cr15, [r4, #884] @ 0x374 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7dd4e1c │ │ │ │ @ instruction: 0xf8d5ee7e │ │ │ │ ldmdbmi fp, {r2, r3, r4, r5, r6, r8, ip, sp} │ │ │ │ - bmi 6fa8c0 <__bss_end__@@Base+0x67d1d8> │ │ │ │ + bmi 6fa8c0 <__bss_end__@@Base+0x67d1d0> │ │ │ │ @ instruction: 0xf8c53301 │ │ │ │ ldrbtmi r3, [sl], #-380 @ 0xfffffe84 │ │ │ │ ldclvs 8, cr5, [r2], {97} @ 0x61 │ │ │ │ tstpcs r0, r1, asr #17 @ p-variant is OBSOLETE │ │ │ │ addsmi r6, r3, #3276800 @ 0x320000 │ │ │ │ - bge dd71c <__bss_end__@@Base+0x60034> │ │ │ │ + bge dd71c <__bss_end__@@Base+0x6002c> │ │ │ │ orrsne pc, r5, r0, asr #4 │ │ │ │ ldrsbeq pc, [r8, #-133]! @ 0xffffff7b @ │ │ │ │ - bl 1b67660 <__bss_end__@@Base+0x1ae9f78> │ │ │ │ + bl 1b67660 <__bss_end__@@Base+0x1ae9f70> │ │ │ │ @ instruction: 0xf7ff9802 │ │ │ │ @ instruction: 0xf8d5fd93 │ │ │ │ movwcs r2, #4476 @ 0x117c │ │ │ │ @ instruction: 0xf8c56032 │ │ │ │ - bmi 3b5cd0 <__bss_end__@@Base+0x3385e8> │ │ │ │ + bmi 3b5cd0 <__bss_end__@@Base+0x3385e0> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xf7ddbd70 │ │ │ │ svclt 0x0000ed4c │ │ │ │ andeq r5, r3, r0, lsr sp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r3, sl, lsr #26 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - andeq sl, r4, r8, asr #20 │ │ │ │ + andeq sl, r4, ip, asr #20 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r3, r5, r2, asr lr │ │ │ │ + andeq r3, r5, sl, asr lr │ │ │ │ @ instruction: 0x00035cb6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb80944 <__bss_end__@@Base+0xfeb0325c> │ │ │ │ + bl feb80944 <__bss_end__@@Base+0xfeb03254> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r9!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi a95960 <__bss_end__@@Base+0xa18278> │ │ │ │ + bmi a95960 <__bss_end__@@Base+0xa18270> │ │ │ │ stcmi 4, cr4, [r9], #-484 @ 0xfffffe1c │ │ │ │ ldrbtmi r4, [ip], #-2857 @ 0xfffff4d7 │ │ │ │ stmpl sl, {r0, r3, r5, r9, sl, fp, lr} │ │ │ │ orrsne pc, r5, r0, asr #4 │ │ │ │ ldmdavs r2, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ bge 69f6c │ │ │ │ @ instruction: 0xf8d558e5 │ │ │ │ @ instruction: 0xf7dd0178 │ │ │ │ - blmi 924418 <__bss_end__@@Base+0x8a6d30> │ │ │ │ + blmi 924418 <__bss_end__@@Base+0x8a6d28> │ │ │ │ stmiapl r4!, {r0, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8d46cb3 │ │ │ │ @ instruction: 0xf8532110 │ │ │ │ @ instruction: 0xf7dd1022 │ │ │ │ ldclvs 14, cr14, [r2], #264 @ 0x108 │ │ │ │ @ instruction: 0x1110f8d4 │ │ │ │ @ instruction: 0xf8d53a01 │ │ │ │ addmi r3, sl, #124, 2 │ │ │ │ @ instruction: 0xf101bfdc │ │ │ │ @ instruction: 0xf8c431ff │ │ │ │ ldcmi 1, cr1, [r9], {16} │ │ │ │ @ instruction: 0xf8c53301 │ │ │ │ ldrbtmi r3, [ip], #-380 @ 0xfffffe84 │ │ │ │ addsmi r6, r3, #2228224 @ 0x220000 │ │ │ │ - bge dd7f0 <__bss_end__@@Base+0x60108> │ │ │ │ + bge dd7f0 <__bss_end__@@Base+0x60100> │ │ │ │ orrsne pc, r5, r0, asr #4 │ │ │ │ ldrsbeq pc, [r8, #-133]! @ 0xffffff7b @ │ │ │ │ - bl e7734 <__bss_end__@@Base+0x6a04c> │ │ │ │ + bl e7734 <__bss_end__@@Base+0x6a044> │ │ │ │ @ instruction: 0xf7ff9802 │ │ │ │ @ instruction: 0xf8d5fd29 │ │ │ │ movwcs r2, #4476 @ 0x117c │ │ │ │ @ instruction: 0xf8c56022 │ │ │ │ - bmi 3b5da4 <__bss_end__@@Base+0x3386bc> │ │ │ │ + bmi 3b5da4 <__bss_end__@@Base+0x3386b4> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xf7ddbd70 │ │ │ │ svclt 0x0000ece2 │ │ │ │ andeq r5, r3, r8, ror #24 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r3, r2, ror #24 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - andeq r3, r5, r0, asr #27 │ │ │ │ + andeq r3, r5, r8, asr #27 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - andeq sl, r4, r2, ror #18 │ │ │ │ + andeq sl, r4, r6, ror #18 │ │ │ │ andeq r5, r3, r2, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb80a18 <__bss_end__@@Base+0xfeb03330> │ │ │ │ + bl feb80a18 <__bss_end__@@Base+0xfeb03328> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdami sl, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldmdbmi sl, {r2, r7, ip, sp, pc} │ │ │ │ - blmi 6baa08 <__bss_end__@@Base+0x63d320> │ │ │ │ + blmi 6baa08 <__bss_end__@@Base+0x63d318> │ │ │ │ ldrbtmi r4, [fp], #-2586 @ 0xfffff5e6 │ │ │ │ stmdapl r1, {r1, r3, r4, sl, fp, lr}^ │ │ │ │ stmdavs r9, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9103 │ │ │ │ ldmpl fp, {r8} │ │ │ │ @ instruction: 0xf8d36822 │ │ │ │ addsmi r1, r1, #124, 2 │ │ │ │ @ instruction: 0xf8d3d011 │ │ │ │ - bge a9e2c <__bss_end__@@Base+0x2c744> │ │ │ │ + bge a9e2c <__bss_end__@@Base+0x2c73c> │ │ │ │ orrsne pc, r5, r0, asr #4 │ │ │ │ @ instruction: 0xf7dd9301 │ │ │ │ stmdals r2, {r3, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ ldc2l 7, cr15, [lr], {255} @ 0xff │ │ │ │ andcs r9, r1, #1024 @ 0x400 │ │ │ │ ldrsbne pc, [ip, #-131]! @ 0xffffff7d @ │ │ │ │ @ instruction: 0xf8c36021 │ │ │ │ - bmi 331e3c <__bss_end__@@Base+0x2b4754> │ │ │ │ + bmi 331e3c <__bss_end__@@Base+0x2b474c> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xf7ddbd10 │ │ │ │ svclt 0x0000ec96 │ │ │ │ muleq r3, r4, fp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r3, lr, lsl #23 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - ldrdeq sl, [r4], -ip │ │ │ │ + andeq sl, r4, r0, ror #17 │ │ │ │ andeq r5, r3, sl, asr #22 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb8c4b4 <__bss_end__@@Base+0xfeb0edcc> │ │ │ │ + bl feb8c4b4 <__bss_end__@@Base+0xfeb0edc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdp 15, 11, cr0, cr5, cr0, {0} │ │ │ │ - bmi fe62c5b8 <__bss_end__@@Base+0xfe5aeed0> │ │ │ │ + bmi fe62c5b8 <__bss_end__@@Base+0xfe5aeec8> │ │ │ │ umlalslt r4, r9, r8, fp │ │ │ │ ldcmi 4, cr4, [r8], {122} @ 0x7a │ │ │ │ - blx 465488 <__bss_end__@@Base+0x3e7da0> │ │ │ │ - blne 106539c <__bss_end__@@Base+0xfe7cb4> │ │ │ │ + blx 465488 <__bss_end__@@Base+0x3e7d98> │ │ │ │ + blne 106539c <__bss_end__@@Base+0xfe7cac> │ │ │ │ ldrbtmi r5, [ip], #-2259 @ 0xfffff72d │ │ │ │ teqls r7, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ cdp 3, 15, cr2, cr1, cr0, {0} │ │ │ │ @ instruction: 0xf003fa10 │ │ │ │ svclt 0x00180301 │ │ │ │ blcs 324e8 │ │ │ │ addshi pc, ip, r0, asr #32 │ │ │ │ - blvs a5174 <__bss_end__@@Base+0x27a8c> │ │ │ │ - blne ff0a53d0 <__bss_end__@@Base+0xff027ce8> │ │ │ │ + blvs a5174 <__bss_end__@@Base+0x27a84> │ │ │ │ + blne ff0a53d0 <__bss_end__@@Base+0xff027ce0> │ │ │ │ blvs 650f8 │ │ │ │ - blvc ff0654d8 <__bss_end__@@Base+0xfefe7df0> │ │ │ │ + blvc ff0654d8 <__bss_end__@@Base+0xfefe7de8> │ │ │ │ strmi r2, [r5], -r0, lsl #6 │ │ │ │ cdp 1, 11, cr9, cr1, cr1, {0} │ │ │ │ movwls r1, #23105 @ 0x5a41 │ │ │ │ stcl 3, cr9, [sp, #24] │ │ │ │ vstr s14, [sp, #16] │ │ │ │ vmov.f32 s2, #19 @ 0x40980000 4.750 │ │ │ │ @ instruction: 0xf7dc0bc6 │ │ │ │ stmdbls r1, {r3, r4, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - blhi 10653e0 <__bss_end__@@Base+0xfe7cf8> │ │ │ │ + blhi 10653e0 <__bss_end__@@Base+0xfe7cf0> │ │ │ │ ldrmi r6, [r8], -fp, lsl #16 │ │ │ │ @ instruction: 0xf7ec461e │ │ │ │ @ instruction: 0x4607f9b1 │ │ │ │ rsble r2, r5, r0, lsl #16 │ │ │ │ vpadd.i8 q10, q0, q14 │ │ │ │ stmiapl r3!, {r1, r5, r8, ip, sp}^ │ │ │ │ - blmi 1f03fa4 <__bss_end__@@Base+0x1e868bc> │ │ │ │ + blmi 1f03fa4 <__bss_end__@@Base+0x1e868b4> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ eorcc pc, r2, r3, asr r8 @ │ │ │ │ vnmlsvs.f32 s21, s16, s14 │ │ │ │ b 678c0 │ │ │ │ - bvc 1650c4 <__bss_end__@@Base+0xe79dc> │ │ │ │ - bpl 3e4fc8 <__bss_end__@@Base+0x3678e0> │ │ │ │ + bvc 1650c4 <__bss_end__@@Base+0xe79d4> │ │ │ │ + bpl 3e4fc8 <__bss_end__@@Base+0x3678d8> │ │ │ │ movweq pc, #12294 @ 0x3006 @ │ │ │ │ - bvs 324fd0 <__bss_end__@@Base+0x2a78e8> │ │ │ │ + bvs 324fd0 <__bss_end__@@Base+0x2a78e0> │ │ │ │ vldr d18, [sp, #8] │ │ │ │ vldr s12, [sp, #48] @ 0x30 │ │ │ │ vldr s15, [sp, #52] @ 0x34 │ │ │ │ vmul.f32 s10, s14, s6 │ │ │ │ vldr s12, [sp, #536] @ 0x218 │ │ │ │ vmul.f32 s7, s14, s14 │ │ │ │ vldr s13, [sp, #664] @ 0x298 │ │ │ │ @@ -34782,33 +34782,33 @@ │ │ │ │ vstr s14, [sp, #532] @ 0x214 │ │ │ │ vstr s13, [sp, #12] │ │ │ │ vstr s12, [sp, #16] │ │ │ │ vstr s15, [sp, #20] │ │ │ │ @ instruction: 0xf0007a06 │ │ │ │ @ instruction: 0xf8d78087 │ │ │ │ @ instruction: 0xb3233080 │ │ │ │ - bleq ff2654dc <__bss_end__@@Base+0xff1e7df4> │ │ │ │ + bleq ff2654dc <__bss_end__@@Base+0xff1e7dec> │ │ │ │ strtmi sl, [r8], -r3, lsl #18 │ │ │ │ - b 1e797c <__bss_end__@@Base+0x16a294> │ │ │ │ - blmi 113c32c <__bss_end__@@Base+0x10bec44> │ │ │ │ + b 1e797c <__bss_end__@@Base+0x16a28c> │ │ │ │ + blmi 113c32c <__bss_end__@@Base+0x10bec3c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e03a7c <__bss_end__@@Base+0xd86394> │ │ │ │ + blls e03a7c <__bss_end__@@Base+0xd8638c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle sl, r0, lsl #6 │ │ │ │ ldc 0, cr11, [sp], #228 @ 0xe4 │ │ │ │ @ instruction: 0xbdf08b02 │ │ │ │ - blmi f7c330 <__bss_end__@@Base+0xefec48> │ │ │ │ + blmi f7c330 <__bss_end__@@Base+0xefec40> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e03a98 <__bss_end__@@Base+0xd863b0> │ │ │ │ + blls e03a98 <__bss_end__@@Base+0xd863a8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle ip, r0, lsl #6 │ │ │ │ ldc 0, cr11, [sp], #228 @ 0xe4 │ │ │ │ pop {r1, r8, r9, fp, pc} │ │ │ │ @ instruction: 0xf7dd40f0 │ │ │ │ - blmi f1839c <__bss_end__@@Base+0xe9acb4> │ │ │ │ + blmi f1839c <__bss_end__@@Base+0xe9acac> │ │ │ │ andls sl, r1, #94208 @ 0x17000 │ │ │ │ stmiapl r3!, {r2, r4, r8, sp}^ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf7dd6898 │ │ │ │ stmdals r1, {r1, r3, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7dda927 │ │ │ │ @ instruction: 0xeddde95a │ │ │ │ @@ -34848,15 +34848,15 @@ │ │ │ │ vmla.f32 s12, s11, s8 │ │ │ │ vmla.f32 s15, s11, s9 │ │ │ │ vstr s14, [sp, #532] @ 0x214 │ │ │ │ vstr s13, [sp, #12] │ │ │ │ vstr s12, [sp, #16] │ │ │ │ vstr s15, [sp, #20] │ │ │ │ ldrb r7, [fp, -r6, lsl #20]! │ │ │ │ - bge a054e8 <__bss_end__@@Base+0x987e00> │ │ │ │ + bge a054e8 <__bss_end__@@Base+0x987df8> │ │ │ │ msrcc R11_usr, r0 │ │ │ │ ldmdb lr, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7dde7a7 │ │ │ │ svclt 0x0000eb4e │ │ │ │ strdeq r5, [r3], -ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r3, lr, ror #21 │ │ │ │ @@ -34878,15 +34878,15 @@ │ │ │ │ ldrbtmi r4, [pc], #-1541 @ 29b64 │ │ │ │ rsbls r6, sp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ andhi pc, r0, r6, asr #17 │ │ │ │ andge pc, r3, r4, asr r8 @ │ │ │ │ @ instruction: 0xf8da683b │ │ │ │ addsmi r2, sl, #124, 2 │ │ │ │ - bge 35dbb8 <__bss_end__@@Base+0x2e04d0> │ │ │ │ + bge 35dbb8 <__bss_end__@@Base+0x2e04c8> │ │ │ │ orrsne pc, r5, r0, asr #4 │ │ │ │ ldrsbeq pc, [r8, #-138]! @ 0xffffff76 @ │ │ │ │ ldmdb ip, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff980c │ │ │ │ @ instruction: 0xf8dafb43 │ │ │ │ @ instruction: 0xf8ca317c │ │ │ │ eorsvs r8, fp, r4, ror r1 │ │ │ │ @@ -34896,17 +34896,17 @@ │ │ │ │ tstphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d29a05 │ │ │ │ stmdacs r0, {r4, r8} │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r5, r6, ip, lr, pc} │ │ │ │ svcvc 0x00faf5b3 │ │ │ │ addhi pc, r5, r0 │ │ │ │ mvnsvc pc, pc, ror #8 │ │ │ │ - blcs 7abf4 <__bss_start@@Base+0x219c> │ │ │ │ + blcs 7abf4 <__bss_start@@Base+0x2194> │ │ │ │ andcs fp, r0, r8, lsl #31 │ │ │ │ - blmi feb9fd8c <__bss_end__@@Base+0xfeb226a4> │ │ │ │ + blmi feb9fd8c <__bss_end__@@Base+0xfeb2269c> │ │ │ │ ldmibvs r2, {r0, r2, r3, r8, fp, sp, pc} │ │ │ │ stmiapl r3!, {r2, r3, r5, r7, r8, r9, sl, fp, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ eorvs pc, r2, r3, asr r8 @ │ │ │ │ vaddvs.f64 d20, d16, d26 │ │ │ │ ldmdavs sl, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ addsne r6, fp, fp, ror sp │ │ │ │ @@ -34930,55 +34930,55 @@ │ │ │ │ movwls sl, #15181 @ 0x3b4d │ │ │ │ @ instruction: 0xf7dda81d │ │ │ │ ldmdbge sp!, {r1, r2, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ ldrdeq pc, [r8], -r8 │ │ │ │ stmda r6!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d89902 │ │ │ │ @ instruction: 0xf7dd0064 │ │ │ │ - bls 163cd8 <__bss_end__@@Base+0xe65f0> │ │ │ │ + bls 163cd8 <__bss_end__@@Base+0xe65e8> │ │ │ │ ldmdbge sp!, {r1, fp, ip, pc} │ │ │ │ ldm r0!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdals r4, {r0, r1, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7dda91d │ │ │ │ stmdbls r7, {r2, r3, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ - blge 34e068 <__bss_end__@@Base+0x2d0980> │ │ │ │ + blge 34e068 <__bss_end__@@Base+0x2d0978> │ │ │ │ ldmib r5, {r0, r1, r3, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf0020102 │ │ │ │ @ instruction: 0x6c7bfb83 │ │ │ │ ldc 2, cr2, [sp] │ │ │ │ vldr s2, [sp, #48] @ 0x30 │ │ │ │ @ instruction: 0xf8530a0b │ │ │ │ cdp 0, 11, cr0, cr7, cr4, {1} │ │ │ │ - blls f078c <__bss_end__@@Base+0x730a4> │ │ │ │ - beq ff065768 <__bss_end__@@Base+0xfefe8080> │ │ │ │ + blls f078c <__bss_end__@@Base+0x7309c> │ │ │ │ + beq ff065768 <__bss_end__@@Base+0xfefe8078> │ │ │ │ stmib sp, {r1, r2, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7dd2200 │ │ │ │ @ instruction: 0xb128ed58 │ │ │ │ strtmi r9, [r0], -r5, lsl #22 │ │ │ │ tstpmi r0, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ cdp2 7, 8, cr15, cr4, cr2, {7} │ │ │ │ strcc r6, [r1], #-3323 @ 0xfffff305 │ │ │ │ - blle ff0fa71c <__bss_end__@@Base+0xff07d034> │ │ │ │ - bmi 1e31cb4 <__bss_end__@@Base+0x1db45cc> │ │ │ │ + blle ff0fa71c <__bss_end__@@Base+0xff07d02c> │ │ │ │ + bmi 1e31cb4 <__bss_end__@@Base+0x1db45c4> │ │ │ │ ldrbtmi r4, [sl], #-2927 @ 0xfffff491 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, fp, r0, asr #32 │ │ │ │ pop {r0, r1, r2, r3, r5, r6, ip, sp, pc} │ │ │ │ stmdavs ip!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ @ instruction: 0xf3002c00 │ │ │ │ @ instruction: 0xf0008087 │ │ │ │ - bge 309f24 <__bss_end__@@Base+0x28c83c> │ │ │ │ + bge 309f24 <__bss_end__@@Base+0x28c834> │ │ │ │ @ instruction: 0xf50a4628 │ │ │ │ stmdbge r9, {r1, r2, r3, r5, r7, r8, r9, ip, sp, lr} │ │ │ │ - blge 34e8e4 <__bss_end__@@Base+0x2d11fc> │ │ │ │ - blx fe1e5cf0 <__bss_end__@@Base+0xfe168608> │ │ │ │ - bne 325360 <__bss_end__@@Base+0x2a7c78> │ │ │ │ - beq 2a5364 <__bss_end__@@Base+0x227c7c> │ │ │ │ + blge 34e8e4 <__bss_end__@@Base+0x2d11f4> │ │ │ │ + blx fe1e5cf0 <__bss_end__@@Base+0xfe168600> │ │ │ │ + bne 325360 <__bss_end__@@Base+0x2a7c70> │ │ │ │ + beq 2a5364 <__bss_end__@@Base+0x227c74> │ │ │ │ stclmi 6, cr4, [r8], #-196 @ 0xffffff3c │ │ │ │ mrc 8, 5, sl, cr7, cr13, {2} │ │ │ │ vcvt.f64.f32 d1, s2 │ │ │ │ ldrbtmi r0, [ip], #-2752 @ 0xfffff540 │ │ │ │ stc2l 7, cr15, [lr, #1020] @ 0x3fc │ │ │ │ ldmdbge sp, {r0, r2, r9, sl, fp, ip, pc}^ │ │ │ │ stclvs 2, cr2, [r3], #-0 │ │ │ │ @@ -34986,53 +34986,53 @@ │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ mrc 7, 0, APSR_nzcv, cr8, cr13, {6} │ │ │ │ @ instruction: 0x1110f8d6 │ │ │ │ ldc 12, cr6, [sp, #652] @ 0x28c │ │ │ │ vldr s14, [sp, #388] @ 0x184 │ │ │ │ @ instruction: 0xf8534a5d │ │ │ │ tstcs r1, r1, lsr #32 │ │ │ │ - bmi 19a54a4 <__bss_end__@@Base+0x1927dbc> │ │ │ │ - bpl 1aa53a8 <__bss_end__@@Base+0x1a27cc0> │ │ │ │ + bmi 19a54a4 <__bss_end__@@Base+0x1927db4> │ │ │ │ + bpl 1aa53a8 <__bss_end__@@Base+0x1a27cb8> │ │ │ │ vldr s9, [r3, #352] @ 0x160 │ │ │ │ vldr s15, [r3, #44] @ 0x2c │ │ │ │ ldrbtmi r5, [sl], #-2570 @ 0xfffff5f6 │ │ │ │ - bvs 365390 <__bss_end__@@Base+0x2e7ca8> │ │ │ │ - bvc fe2255e4 <__bss_end__@@Base+0xfe1a7efc> │ │ │ │ - bvs 3a5498 <__bss_end__@@Base+0x327db0> │ │ │ │ - bvc fe165564 <__bss_end__@@Base+0xfe0e7e7c> │ │ │ │ - bvc 96556c <__bss_end__@@Base+0x8e7e84> │ │ │ │ - bvc fe1a5570 <__bss_end__@@Base+0xfe127e88> │ │ │ │ - bvc 2e5368 <__bss_end__@@Base+0x267c80> │ │ │ │ - bvc 18e53d4 <__bss_end__@@Base+0x1867cec> │ │ │ │ - bmi 17e53d8 <__bss_end__@@Base+0x1767cf0> │ │ │ │ - bmi 19e54dc <__bss_end__@@Base+0x1967df4> │ │ │ │ - bvc fe225608 <__bss_end__@@Base+0xfe1a7f20> │ │ │ │ - bpl 1ae53e4 <__bss_end__@@Base+0x1a67cfc> │ │ │ │ - bvc fe165588 <__bss_end__@@Base+0xfe0e7ea0> │ │ │ │ - bvc 965590 <__bss_end__@@Base+0x8e7ea8> │ │ │ │ - bvc fe1a5594 <__bss_end__@@Base+0xfe127eac> │ │ │ │ - bvc 32538c <__bss_end__@@Base+0x2a7ca4> │ │ │ │ - bvc 19253f8 <__bss_end__@@Base+0x18a7d10> │ │ │ │ - bmi 18253fc <__bss_end__@@Base+0x17a7d14> │ │ │ │ - bmi 1a25500 <__bss_end__@@Base+0x19a7e18> │ │ │ │ - bvc fe22562c <__bss_end__@@Base+0xfe1a7f44> │ │ │ │ - bpl 1b25408 <__bss_end__@@Base+0x1aa7d20> │ │ │ │ - bvc fe1655ac <__bss_end__@@Base+0xfe0e7ec4> │ │ │ │ - bvc 9655b4 <__bss_end__@@Base+0x8e7ecc> │ │ │ │ - bvc fe1a55b8 <__bss_end__@@Base+0xfe127ed0> │ │ │ │ - bvc 3653b0 <__bss_end__@@Base+0x2e7cc8> │ │ │ │ - bmi 196541c <__bss_end__@@Base+0x18e7d34> │ │ │ │ - bmi 1865520 <__bss_end__@@Base+0x17e7e38> │ │ │ │ - bpl 1a65424 <__bss_end__@@Base+0x19e7d3c> │ │ │ │ - bvc fe165750 <__bss_end__@@Base+0xfe0e8068> │ │ │ │ - bvc 1b6542c <__bss_end__@@Base+0x1ae7d44> │ │ │ │ - bvc fe9656d0 <__bss_end__@@Base+0xfe8e7fe8> │ │ │ │ - bvc 1a56d8 <__bss_end__@@Base+0x127ff0> │ │ │ │ - bvc fe2256dc <__bss_end__@@Base+0xfe1a7ff4> │ │ │ │ - bvc 3a54d4 <__bss_end__@@Base+0x327dec> │ │ │ │ + bvs 365390 <__bss_end__@@Base+0x2e7ca0> │ │ │ │ + bvc fe2255e4 <__bss_end__@@Base+0xfe1a7ef4> │ │ │ │ + bvs 3a5498 <__bss_end__@@Base+0x327da8> │ │ │ │ + bvc fe165564 <__bss_end__@@Base+0xfe0e7e74> │ │ │ │ + bvc 96556c <__bss_end__@@Base+0x8e7e7c> │ │ │ │ + bvc fe1a5570 <__bss_end__@@Base+0xfe127e80> │ │ │ │ + bvc 2e5368 <__bss_end__@@Base+0x267c78> │ │ │ │ + bvc 18e53d4 <__bss_end__@@Base+0x1867ce4> │ │ │ │ + bmi 17e53d8 <__bss_end__@@Base+0x1767ce8> │ │ │ │ + bmi 19e54dc <__bss_end__@@Base+0x1967dec> │ │ │ │ + bvc fe225608 <__bss_end__@@Base+0xfe1a7f18> │ │ │ │ + bpl 1ae53e4 <__bss_end__@@Base+0x1a67cf4> │ │ │ │ + bvc fe165588 <__bss_end__@@Base+0xfe0e7e98> │ │ │ │ + bvc 965590 <__bss_end__@@Base+0x8e7ea0> │ │ │ │ + bvc fe1a5594 <__bss_end__@@Base+0xfe127ea4> │ │ │ │ + bvc 32538c <__bss_end__@@Base+0x2a7c9c> │ │ │ │ + bvc 19253f8 <__bss_end__@@Base+0x18a7d08> │ │ │ │ + bmi 18253fc <__bss_end__@@Base+0x17a7d0c> │ │ │ │ + bmi 1a25500 <__bss_end__@@Base+0x19a7e10> │ │ │ │ + bvc fe22562c <__bss_end__@@Base+0xfe1a7f3c> │ │ │ │ + bpl 1b25408 <__bss_end__@@Base+0x1aa7d18> │ │ │ │ + bvc fe1655ac <__bss_end__@@Base+0xfe0e7ebc> │ │ │ │ + bvc 9655b4 <__bss_end__@@Base+0x8e7ec4> │ │ │ │ + bvc fe1a55b8 <__bss_end__@@Base+0xfe127ec8> │ │ │ │ + bvc 3653b0 <__bss_end__@@Base+0x2e7cc0> │ │ │ │ + bmi 196541c <__bss_end__@@Base+0x18e7d2c> │ │ │ │ + bmi 1865520 <__bss_end__@@Base+0x17e7e30> │ │ │ │ + bpl 1a65424 <__bss_end__@@Base+0x19e7d34> │ │ │ │ + bvc fe165750 <__bss_end__@@Base+0xfe0e8060> │ │ │ │ + bvc 1b6542c <__bss_end__@@Base+0x1ae7d3c> │ │ │ │ + bvc fe9656d0 <__bss_end__@@Base+0xfe8e7fe0> │ │ │ │ + bvc 1a56d8 <__bss_end__@@Base+0x127fe8> │ │ │ │ + bvc fe2256dc <__bss_end__@@Base+0xfe1a7fec> │ │ │ │ + bvc 3a54d4 <__bss_end__@@Base+0x327de4> │ │ │ │ ldrsbcc pc, [ip, #-138]! @ 0xffffff76 @ │ │ │ │ cmnpne r4, sl, asr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8ca440b │ │ │ │ andsvs r3, r3, ip, ror r1 │ │ │ │ @ instruction: 0xf7ffe768 │ │ │ │ strbt pc, [r5], pc, lsl #23 @ │ │ │ │ tstcs r0, lr, lsr #24 │ │ │ │ @@ -35040,21 +35040,21 @@ │ │ │ │ @ instruction: 0xf9f4f002 │ │ │ │ @ instruction: 0xf7dd4620 │ │ │ │ smlabbcs r0, r2, r8, lr │ │ │ │ @ instruction: 0xf7ed6d60 │ │ │ │ smmls r7, pc, r9, pc @ │ │ │ │ @ instruction: 0xf50aaf09 │ │ │ │ strtmi r7, [r8], -lr, lsr #7 │ │ │ │ - bge 30ea08 <__bss_end__@@Base+0x291320> │ │ │ │ + bge 30ea08 <__bss_end__@@Base+0x291318> │ │ │ │ ldrtmi sl, [r9], -ip, lsl #22 │ │ │ │ @ instruction: 0xf9f2f002 │ │ │ │ - beq 2a5488 <__bss_end__@@Base+0x227da0> │ │ │ │ - bne 32548c <__bss_end__@@Base+0x2a7da4> │ │ │ │ - beq 10658f0 <__bss_end__@@Base+0xfe8208> │ │ │ │ - blx 4659e4 <__bss_end__@@Base+0x3e82fc> │ │ │ │ + beq 2a5488 <__bss_end__@@Base+0x227d98> │ │ │ │ + bne 32548c <__bss_end__@@Base+0x2a7d9c> │ │ │ │ + beq 10658f0 <__bss_end__@@Base+0xfe8200> │ │ │ │ + blx 4659e4 <__bss_end__@@Base+0x3e82f4> │ │ │ │ cdp 1, 11, cr13, cr5, cr11, {0} │ │ │ │ vneg.f32 s3, s0 │ │ │ │ tstple r6, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x46214b1c │ │ │ │ ldclvs 4, cr4, [r8, #-492] @ 0xfffffe14 │ │ │ │ @ instruction: 0xf9c0f7ed │ │ │ │ ldcmi 7, cr14, [sl], {56} @ 0x38 │ │ │ │ @@ -35070,155 +35070,155 @@ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00947ae1 │ │ │ │ andeq r5, r3, r8, ror #16 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r3, lr, asr r8 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - andeq sl, r4, sl, lsr #11 │ │ │ │ + andeq sl, r4, lr, lsr #11 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r4, lsr #17 │ │ │ │ - andeq r3, r5, r8, asr #18 │ │ │ │ + andeq r3, r5, r0, asr r9 │ │ │ │ andeq r0, r0, r0, lsl #23 │ │ │ │ andeq r5, r3, r6, lsl #14 │ │ │ │ - andeq r3, r5, r2, lsr #16 │ │ │ │ - andeq sl, r4, lr, asr #7 │ │ │ │ - andeq r3, r5, sl, lsr r7 │ │ │ │ - strdeq r3, [r5], -r0 │ │ │ │ - ldrdeq r3, [r5], -sl │ │ │ │ + andeq r3, r5, sl, lsr #16 │ │ │ │ + ldrdeq sl, [r4], -r2 │ │ │ │ + andeq r3, r5, r2, asr #14 │ │ │ │ + strdeq r3, [r5], -r8 │ │ │ │ + andeq r3, r5, r2, ror #13 │ │ │ │ @ instruction: 0xffffedb7 │ │ │ │ stmdavs r2, {r2, r8, r9, fp, lr} │ │ │ │ addsmi r4, sl, #2063597568 @ 0x7b000000 │ │ │ │ stmvs r3, {r0, r1, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ andvs r2, fp, r1 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ - andeq sl, r4, ip, lsr #8 │ │ │ │ + andeq sl, r4, r0, lsr r4 │ │ │ │ ldmdavs sl, {r0, r1, fp, sp, lr} │ │ │ │ stmdavs r8, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ addmi r6, r2, #0, 16 │ │ │ │ ldmdavs r8, {r3, ip, lr, pc}^ │ │ │ │ stmdavs fp, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - bne 644048 <__bss_end__@@Base+0x5c6960> │ │ │ │ + bne 644048 <__bss_end__@@Base+0x5c6958> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ ldcne 8, cr6, [sl, #-12] │ │ │ │ ldmdavs fp, {r1, sp, lr} │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ stmdavs r2, {r0, r2, r8, r9, fp, lr} │ │ │ │ @ instruction: 0x3328447b │ │ │ │ svclt 0x0003429a │ │ │ │ andcs r6, r1, r3, lsl #17 │ │ │ │ andcs r6, r0, fp │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq sl, r4, r4, ror #7 │ │ │ │ + andeq sl, r4, r8, ror #7 │ │ │ │ ldmdavs sl, {r0, r1, fp, sp, lr} │ │ │ │ stmdavs r8, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ addmi r6, r2, #0, 16 │ │ │ │ ldmdavs r8, {r3, ip, lr, pc}^ │ │ │ │ stmdavs fp, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - bne 644094 <__bss_end__@@Base+0x5c69ac> │ │ │ │ + bne 644094 <__bss_end__@@Base+0x5c69a4> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ ldcne 8, cr6, [sl, #-12] │ │ │ │ ldmdavs fp, {r1, sp, lr} │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ stmdavs r2, {r0, r2, r8, r9, fp, lr} │ │ │ │ cmpcc r0, #2063597568 @ 0x7b000000 │ │ │ │ svclt 0x0003429a │ │ │ │ andcs r6, r1, r3, lsl #17 │ │ │ │ andcs r6, r0, fp │ │ │ │ svclt 0x00004770 │ │ │ │ - muleq r4, r8, r3 │ │ │ │ + muleq r4, ip, r3 │ │ │ │ ldmdavs sl, {r0, r1, fp, sp, lr} │ │ │ │ stmdavs r8, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ addmi r6, r2, #0, 16 │ │ │ │ ldmdavs r8, {r3, ip, lr, pc}^ │ │ │ │ stmdavs fp, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - bne 6440e0 <__bss_end__@@Base+0x5c69f8> │ │ │ │ + bne 6440e0 <__bss_end__@@Base+0x5c69f0> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ ldcne 8, cr6, [sl, #-12] │ │ │ │ ldmdavs fp, {r1, sp, lr} │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ stmdavs r2, {r0, r2, r8, r9, fp, lr} │ │ │ │ cmncc r8, #2063597568 @ 0x7b000000 │ │ │ │ svclt 0x0003429a │ │ │ │ andcs r6, r1, r3, lsl #17 │ │ │ │ andcs r6, r0, fp │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq sl, r4, ip, asr #6 │ │ │ │ + andeq sl, r4, r0, asr r3 │ │ │ │ ldmdavs sl, {r0, r1, fp, sp, lr} │ │ │ │ stmdavs r8, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ addmi r6, r2, #0, 16 │ │ │ │ ldmdavs r8, {r3, ip, lr, pc}^ │ │ │ │ stmdavs fp, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - bne 64412c <__bss_end__@@Base+0x5c6a44> │ │ │ │ + bne 64412c <__bss_end__@@Base+0x5c6a3c> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ ldcne 8, cr6, [sl, #-12] │ │ │ │ ldmdavs fp, {r1, sp, lr} │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ stmdavs r2, {r0, r2, r8, r9, fp, lr} │ │ │ │ movcc r4, #2063597568 @ 0x7b000000 │ │ │ │ svclt 0x0003429a │ │ │ │ andcs r6, r1, r3, lsl #17 │ │ │ │ andcs r6, r0, fp │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq sl, r4, r0, lsl #6 │ │ │ │ + andeq sl, r4, r4, lsl #6 │ │ │ │ ldcne 8, cr6, [sl, #-12] │ │ │ │ ldmdavs fp, {r1, sp, lr} │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ stmdavs r2, {r0, r2, r8, r9, fp, lr} │ │ │ │ biccc r4, r8, #2063597568 @ 0x7b000000 │ │ │ │ svclt 0x0003429a │ │ │ │ andcs r6, r1, r3, lsl #17 │ │ │ │ andcs r6, r0, fp │ │ │ │ svclt 0x00004770 │ │ │ │ - ldrdeq sl, [r4], -r8 │ │ │ │ + ldrdeq sl, [r4], -ip │ │ │ │ ldmdavs sl, {r0, r1, fp, sp, lr} │ │ │ │ stmdavs r8, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ addmi r6, r2, #0, 16 │ │ │ │ ldmdavs r8, {r3, ip, lr, pc}^ │ │ │ │ stmdavs fp, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - bne 6441a0 <__bss_end__@@Base+0x5c6ab8> │ │ │ │ + bne 6441a0 <__bss_end__@@Base+0x5c6ab0> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ ldcne 8, cr6, [sl, #-12] │ │ │ │ ldmdavs fp, {r1, sp, lr} │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ stmdavs r2, {r0, r2, r8, r9, fp, lr} │ │ │ │ mvnscc r4, #2063597568 @ 0x7b000000 │ │ │ │ svclt 0x0003429a │ │ │ │ andcs r6, r1, r3, lsl #17 │ │ │ │ andcs r6, r0, fp │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq sl, r4, ip, lsl #5 │ │ │ │ + muleq r4, r0, r2 │ │ │ │ ldmdavs sl, {r0, r1, fp, sp, lr} │ │ │ │ stmdavs r8, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ addmi r6, r2, #0, 16 │ │ │ │ ldmdavs r8, {r3, ip, lr, pc}^ │ │ │ │ stmdavs fp, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - bne 6441ec <__bss_end__@@Base+0x5c6b04> │ │ │ │ + bne 6441ec <__bss_end__@@Base+0x5c6afc> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ ldcne 8, cr6, [sl, #-12] │ │ │ │ ldmdavs fp, {r1, sp, lr} │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ svclt 0x00004770 │ │ │ │ ldcne 8, cr6, [sl, #-12] │ │ │ │ ldmdavs fp, {r1, sp, lr} │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ stmdavs fp, {fp, sp, lr} │ │ │ │ - blx fec30bb0 <__bss_end__@@Base+0xfebb34c8> │ │ │ │ + blx fec30bb0 <__bss_end__@@Base+0xfebb34c0> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00004770 │ │ │ │ ldrlt r4, [r0, #-2830] @ 0xfffff4f2 │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ @ instruction: 0xf8dfe038 │ │ │ │ ldrbtmi ip, [fp], #-56 @ 0xffffffc8 │ │ │ │ @ instruction: 0xf8536802 │ │ │ │ @@ -35231,96 +35231,96 @@ │ │ │ │ mulle r0, sl, r2 │ │ │ │ stmiavs r3!, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ andvs r2, fp, r1 │ │ │ │ svclt 0x0000bd10 │ │ │ │ strdeq r5, [r3], -r2 │ │ │ │ muleq r0, ip, r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andeq r3, r5, lr, ror #9 │ │ │ │ + strdeq r3, [r5], -r6 │ │ │ │ @ instruction: 0xb1b36803 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb81310 <__bss_end__@@Base+0xfeb03c28> │ │ │ │ + bl feb81310 <__bss_end__@@Base+0xfeb03c20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdavs sl, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ smlawblt sl, r3, r0, fp │ │ │ │ ldrmi r9, [r0], -r1 │ │ │ │ stc 7, cr15, [sl, #880]! @ 0x370 │ │ │ │ ldmdavs fp, {r0, r8, r9, fp, ip, pc} │ │ │ │ ldrbtmi r4, [sl], #-2563 @ 0xfffff5fd │ │ │ │ mulsvs r9, r1, sl │ │ │ │ mullt r3, r3, r2 │ │ │ │ ldrbmi fp, [r0, -r0, lsl #26]! │ │ │ │ - andeq r3, r5, r6, lsr #9 │ │ │ │ + andeq r3, r5, lr, lsr #9 │ │ │ │ stmdami r2, {r0, r9, sl, lr} │ │ │ │ @ instruction: 0xf7dc4478 │ │ │ │ svclt 0x0000be45 │ │ │ │ - andeq sl, r4, ip, asr #2 │ │ │ │ + andeq sl, r4, r0, asr r1 │ │ │ │ strmi r4, [r1], -r3, lsl #22 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf7dc0028 │ │ │ │ svclt 0x0000be3b │ │ │ │ - andeq sl, r4, ip, lsr r1 │ │ │ │ + andeq sl, r4, r0, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb81368 <__bss_end__@@Base+0xfeb03c80> │ │ │ │ + bl feb81368 <__bss_end__@@Base+0xfeb03c78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r6!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - blmi 9d6388 <__bss_end__@@Base+0x958ca0> │ │ │ │ + blmi 9d6388 <__bss_end__@@Base+0x958c98> │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0x4c264a25 │ │ │ │ stmiapl fp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ - bvs ff4ead8c <__bss_end__@@Base+0xff46d6a4> │ │ │ │ + bvs ff4ead8c <__bss_end__@@Base+0xff46d69c> │ │ │ │ eorle r2, pc, r0, lsl #22 │ │ │ │ @ instruction: 0x46186819 │ │ │ │ ldrdls r6, [r2], -r1 │ │ │ │ andvs r2, r3, r0, lsl #6 │ │ │ │ ldrmi r9, [r1], -r2, lsl #20 │ │ │ │ svccc 0x0004f842 │ │ │ │ stmiavs r8!, {r2, r3, r4, r8, r9, fp, lr} │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ lslslt r4, r8 @ │ │ │ │ ldmdavs r8, {r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf890b110 │ │ │ │ @ instruction: 0xb1a44040 │ │ │ │ stmdbge r2, {r0, r1, r2, r4, fp, lr} │ │ │ │ @ instruction: 0xf7dc4478 │ │ │ │ - bmi 5e59e8 <__bss_end__@@Base+0x568300> │ │ │ │ + bmi 5e59e8 <__bss_end__@@Base+0x5682f8> │ │ │ │ ldrbtmi r4, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, r4, lsl r1 │ │ │ │ - blmi 4996a0 <__bss_end__@@Base+0x41bfb8> │ │ │ │ + blmi 4996a0 <__bss_end__@@Base+0x41bfb0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7dce7ef │ │ │ │ - blls e570c <__bss_end__@@Base+0x68024> │ │ │ │ + blls e570c <__bss_end__@@Base+0x6801c> │ │ │ │ @ instruction: 0xe7e5601c │ │ │ │ andcs r4, r8, sp, lsl #18 │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ stcl 7, cr15, [ip], #-880 @ 0xfffffc90 │ │ │ │ andvs r9, r3, r1, lsl #22 │ │ │ │ strb r6, [r8, r3, asr #32] │ │ │ │ svc 0x00d4f7dc │ │ │ │ andeq r5, r3, r2, asr #4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r3, r5, r4, asr r4 │ │ │ │ + andeq r3, r5, ip, asr r4 │ │ │ │ andeq r5, r3, r8, lsr r2 │ │ │ │ muleq r0, r0, r8 │ │ │ │ - andeq sl, r4, ip, lsl r1 │ │ │ │ + andeq sl, r4, r0, lsr #2 │ │ │ │ andeq r5, r3, lr, ror #3 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ muleq r1, sl, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb81434 <__bss_end__@@Base+0xfeb03d4c> │ │ │ │ + bl feb81434 <__bss_end__@@Base+0xfeb03d44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r0!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 856450 <__bss_end__@@Base+0x7d8d68> │ │ │ │ - blmi 83b428 <__bss_end__@@Base+0x7bdd40> │ │ │ │ - bvs ff33b430 <__bss_end__@@Base+0xff2bdd48> │ │ │ │ + bmi 856450 <__bss_end__@@Base+0x7d8d60> │ │ │ │ + blmi 83b428 <__bss_end__@@Base+0x7bdd38> │ │ │ │ + bvs ff33b430 <__bss_end__@@Base+0xff2bdd40> │ │ │ │ stmdavs r2, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdavs r0!, {r2, r3, r5, r8, r9, ip, sp, pc} │ │ │ │ sbcvs r4, r8, #36700160 @ 0x2300000 │ │ │ │ ldm r2, {r1, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stm r3, {r0, r1} │ │ │ │ @@ -35328,45 +35328,45 @@ │ │ │ │ andcc r6, r1, #4849664 @ 0x4a0000 │ │ │ │ ldmdavs r8, {r1, r3, r6, sp, lr} │ │ │ │ stmdavs r1, {r4, r8, ip, sp, pc}^ │ │ │ │ subvs r3, r1, r1, lsl #2 │ │ │ │ stmdbge r2, {r0, r1, r4, fp, lr} │ │ │ │ ldrbtmi r9, [r8], #-770 @ 0xfffffcfe │ │ │ │ stc 7, cr15, [r8, #880]! @ 0x370 │ │ │ │ - blmi 3fcacc <__bss_end__@@Base+0x37f3e4> │ │ │ │ + blmi 3fcacc <__bss_end__@@Base+0x37f3dc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1042f8 <__bss_end__@@Base+0x86c10> │ │ │ │ + blls 1042f8 <__bss_end__@@Base+0x86c08> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_hyp │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ andcs lr, r0, #3194880 @ 0x30c000 │ │ │ │ stmdbmi fp, {r1, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andls r2, r1, #8 │ │ │ │ @ instruction: 0xf7dc4479 │ │ │ │ - bls a5300 <__bss_end__@@Base+0x27c18> │ │ │ │ + bls a5300 <__bss_end__@@Base+0x27c10> │ │ │ │ andvs r4, r4, r3, lsl #12 │ │ │ │ ldrb r6, [r1, r4, asr #32] │ │ │ │ svc 0x007af7dc │ │ │ │ - muleq r5, r0, r3 │ │ │ │ + muleq r5, r8, r3 │ │ │ │ andeq r5, r3, r4, ror r1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq sl, r4, lr, asr r0 │ │ │ │ + andeq sl, r4, r2, rrx │ │ │ │ andeq r5, r3, r0, lsr r1 │ │ │ │ andeq lr, r1, r8, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb814dc <__bss_end__@@Base+0xfeb03df4> │ │ │ │ + bl feb814dc <__bss_end__@@Base+0xfeb03dec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r7!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - blmi a164fc <__bss_end__@@Base+0x998e14> │ │ │ │ + blmi a164fc <__bss_end__@@Base+0x998e0c> │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0x4c274a26 │ │ │ │ stmiapl fp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ - bvs ff4eaf00 <__bss_end__@@Base+0xff46d818> │ │ │ │ + bvs ff4eaf00 <__bss_end__@@Base+0xff46d810> │ │ │ │ eorsle r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0x46186819 │ │ │ │ ldrdls r6, [r2], -r1 │ │ │ │ andvs r2, r3, r0, lsl #6 │ │ │ │ ldrmi r9, [r1], -r2, lsl #20 │ │ │ │ svccc 0x0004f842 │ │ │ │ stmiavs r8!, {r0, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ @@ -35374,47 +35374,47 @@ │ │ │ │ @ instruction: 0xb1b84798 │ │ │ │ ldmdavs r8, {r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf890b110 │ │ │ │ @ instruction: 0xb1ac4040 │ │ │ │ stmdbge r2, {r3, r4, fp, lr} │ │ │ │ eorcc r4, r8, r8, ror r4 │ │ │ │ stcl 7, cr15, [ip, #-880] @ 0xfffffc90 │ │ │ │ - blmi 47cb98 <__bss_end__@@Base+0x3ff4b0> │ │ │ │ + blmi 47cb98 <__bss_end__@@Base+0x3ff4a8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1043b0 <__bss_end__@@Base+0x86cc8> │ │ │ │ + blls 1043b0 <__bss_end__@@Base+0x86cc0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r4, r0, lsl #6 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ stmiapl r3!, {r0, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stc 7, cr15, [ip], {220} @ 0xdc │ │ │ │ andsvs r9, ip, r2, lsl #22 │ │ │ │ stmdbmi lr, {r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r2, #4104 @ 0x1008 │ │ │ │ @ instruction: 0xf7dc4479 │ │ │ │ - blls a523c <__bss_end__@@Base+0x27b54> │ │ │ │ + blls a523c <__bss_end__@@Base+0x27b4c> │ │ │ │ subvs r6, r3, r3 │ │ │ │ @ instruction: 0xf7dce7c7 │ │ │ │ svclt 0x0000ef1a │ │ │ │ andeq r5, r3, lr, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r3, r5, r0, ror #5 │ │ │ │ + andeq r3, r5, r8, ror #5 │ │ │ │ andeq r5, r3, r4, asr #1 │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ - andeq r9, r4, r8, lsr #31 │ │ │ │ + andeq r9, r4, ip, lsr #31 │ │ │ │ andeq r5, r3, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq lr, r1, r4, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb815ac <__bss_end__@@Base+0xfeb03ec4> │ │ │ │ + bl feb815ac <__bss_end__@@Base+0xfeb03ebc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r1!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 8965c8 <__bss_end__@@Base+0x818ee0> │ │ │ │ - blmi 87b5a0 <__bss_end__@@Base+0x7fdeb8> │ │ │ │ - bvs ff33b5a8 <__bss_end__@@Base+0xff2bdec0> │ │ │ │ + bmi 8965c8 <__bss_end__@@Base+0x818ed8> │ │ │ │ + blmi 87b5a0 <__bss_end__@@Base+0x7fdeb0> │ │ │ │ + bvs ff33b5a8 <__bss_end__@@Base+0xff2bdeb8> │ │ │ │ stmdavs r2, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdavs r0!, {r2, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ sbcvs r4, r8, #36700160 @ 0x2300000 │ │ │ │ ldm r2, {r1, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stm r3, {r0, r1} │ │ │ │ @@ -35422,94 +35422,94 @@ │ │ │ │ andcc r6, r1, #4849664 @ 0x4a0000 │ │ │ │ ldmdavs r8, {r1, r3, r6, sp, lr} │ │ │ │ stmdavs r1, {r4, r8, ip, sp, pc}^ │ │ │ │ subvs r3, r1, r1, lsl #2 │ │ │ │ stmdbge r2, {r2, r4, fp, lr} │ │ │ │ ldrbtmi r9, [r8], #-770 @ 0xfffffcfe │ │ │ │ @ instruction: 0xf7dc3028 │ │ │ │ - bmi 4e57b0 <__bss_end__@@Base+0x4680c8> │ │ │ │ + bmi 4e57b0 <__bss_end__@@Base+0x4680c0> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, pc, lsl #2 │ │ │ │ stmib r3, {r4, r8, sl, fp, ip, sp, pc}^ │ │ │ │ strb r2, [r9, r0, lsl #4]! │ │ │ │ andcs r4, r8, fp, lsl #18 │ │ │ │ ldrbtmi r9, [r9], #-513 @ 0xfffffdff │ │ │ │ - bl 15e8398 <__bss_end__@@Base+0x156acb0> │ │ │ │ + bl 15e8398 <__bss_end__@@Base+0x156aca8> │ │ │ │ strmi r9, [r3], -r1, lsl #20 │ │ │ │ subvs r6, r4, r4 │ │ │ │ @ instruction: 0xf7dce7d0 │ │ │ │ svclt 0x0000eebe │ │ │ │ - andeq r3, r5, r8, lsl r2 │ │ │ │ + andeq r3, r5, r0, lsr #4 │ │ │ │ strdeq r4, [r3], -ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r9, r4, r6, ror #29 │ │ │ │ + andeq r9, r4, sl, ror #29 │ │ │ │ @ instruction: 0x00034fb6 │ │ │ │ andeq lr, r1, lr, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb81658 <__bss_end__@@Base+0xfeb03f70> │ │ │ │ + bl feb81658 <__bss_end__@@Base+0xfeb03f68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r7!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - blmi a16678 <__bss_end__@@Base+0x998f90> │ │ │ │ + blmi a16678 <__bss_end__@@Base+0x998f88> │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0x4c274a26 │ │ │ │ stmiapl fp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ - bvs ff4eb07c <__bss_end__@@Base+0xff46d994> │ │ │ │ + bvs ff4eb07c <__bss_end__@@Base+0xff46d98c> │ │ │ │ eorsle r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0x46186819 │ │ │ │ ldrdls r6, [r2], -r1 │ │ │ │ andvs r2, r3, r0, lsl #6 │ │ │ │ ldrmi r9, [r1], -r2, lsl #20 │ │ │ │ svccc 0x0004f842 │ │ │ │ stmiavs r8!, {r0, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ ldmdblt r0!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ stmiapl r3!, {r0, r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 704508 <__bss_end__@@Base+0x686e20> │ │ │ │ + bmi 704508 <__bss_end__@@Base+0x686e18> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, sp, lsl r1 │ │ │ │ - blls d9980 <__bss_end__@@Base+0x5c298> │ │ │ │ + blls d9980 <__bss_end__@@Base+0x5c290> │ │ │ │ tstlt r0, r8, lsl r8 │ │ │ │ umaalmi pc, r0, r0, r8 @ │ │ │ │ ldmdami r3, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ ldrbtmi sl, [r8], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0xf7dc3050 │ │ │ │ strb lr, [r6, r0, lsl #25]! │ │ │ │ - bl ff3e844c <__bss_end__@@Base+0xff36ad64> │ │ │ │ + bl ff3e844c <__bss_end__@@Base+0xff36ad5c> │ │ │ │ andsvs r9, ip, r2, lsl #22 │ │ │ │ stmdbmi lr, {r0, r1, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r2, #4104 @ 0x1008 │ │ │ │ @ instruction: 0xf7dc4479 │ │ │ │ - blls a50c0 <__bss_end__@@Base+0x279d8> │ │ │ │ + blls a50c0 <__bss_end__@@Base+0x279d0> │ │ │ │ subvs r6, r3, r3 │ │ │ │ @ instruction: 0xf7dce7c7 │ │ │ │ svclt 0x0000ee5c │ │ │ │ andeq r4, r3, r2, asr pc │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r3, r5, r4, ror #2 │ │ │ │ + andeq r3, r5, ip, ror #2 │ │ │ │ andeq r4, r3, r8, asr #30 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r4, r3, lr, lsl #30 │ │ │ │ - andeq r9, r4, lr, lsl #28 │ │ │ │ + andeq r9, r4, r2, lsl lr │ │ │ │ andeq lr, r1, r8, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb81728 <__bss_end__@@Base+0xfeb04040> │ │ │ │ + bl feb81728 <__bss_end__@@Base+0xfeb04038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r1!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 896744 <__bss_end__@@Base+0x81905c> │ │ │ │ - blmi 87b71c <__bss_end__@@Base+0x7fe034> │ │ │ │ - bvs ff33b724 <__bss_end__@@Base+0xff2be03c> │ │ │ │ + bmi 896744 <__bss_end__@@Base+0x819054> │ │ │ │ + blmi 87b71c <__bss_end__@@Base+0x7fe02c> │ │ │ │ + bvs ff33b724 <__bss_end__@@Base+0xff2be034> │ │ │ │ stmdavs r2, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdavs r0!, {r2, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ sbcvs r4, r8, #36700160 @ 0x2300000 │ │ │ │ ldm r2, {r1, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stm r3, {r0, r1} │ │ │ │ @@ -35517,42 +35517,42 @@ │ │ │ │ andcc r6, r1, #4849664 @ 0x4a0000 │ │ │ │ ldmdavs r8, {r1, r3, r6, sp, lr} │ │ │ │ stmdavs r1, {r4, r8, ip, sp, pc}^ │ │ │ │ subvs r3, r1, r1, lsl #2 │ │ │ │ stmdbge r2, {r2, r4, fp, lr} │ │ │ │ ldrbtmi r9, [r8], #-770 @ 0xfffffcfe │ │ │ │ @ instruction: 0xf7dc3050 │ │ │ │ - bmi 4e5634 <__bss_end__@@Base+0x467f4c> │ │ │ │ + bmi 4e5634 <__bss_end__@@Base+0x467f44> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, pc, lsl #2 │ │ │ │ stmib r3, {r4, r8, sl, fp, ip, sp, pc}^ │ │ │ │ strb r2, [r9, r0, lsl #4]! │ │ │ │ andcs r4, r8, fp, lsl #18 │ │ │ │ ldrbtmi r9, [r9], #-513 @ 0xfffffdff │ │ │ │ - b fe668514 <__bss_end__@@Base+0xfe5eae2c> │ │ │ │ + b fe668514 <__bss_end__@@Base+0xfe5eae24> │ │ │ │ strmi r9, [r3], -r1, lsl #20 │ │ │ │ subvs r6, r4, r4 │ │ │ │ @ instruction: 0xf7dce7d0 │ │ │ │ svclt 0x0000ee00 │ │ │ │ - muleq r5, ip, r0 │ │ │ │ + andeq r3, r5, r4, lsr #1 │ │ │ │ andeq r4, r3, r0, lsl #29 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r9, r4, sl, ror #26 │ │ │ │ + andeq r9, r4, lr, ror #26 │ │ │ │ andeq r4, r3, sl, lsr lr │ │ │ │ strdeq lr, [r1], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb817d4 <__bss_end__@@Base+0xfeb040ec> │ │ │ │ + bl feb817d4 <__bss_end__@@Base+0xfeb040e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r1!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 8967f0 <__bss_end__@@Base+0x819108> │ │ │ │ - blmi 87b7c8 <__bss_end__@@Base+0x7fe0e0> │ │ │ │ - bvs ff33b7d0 <__bss_end__@@Base+0xff2be0e8> │ │ │ │ + bmi 8967f0 <__bss_end__@@Base+0x819100> │ │ │ │ + blmi 87b7c8 <__bss_end__@@Base+0x7fe0d8> │ │ │ │ + bvs ff33b7d0 <__bss_end__@@Base+0xff2be0e0> │ │ │ │ stmdavs r2, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdavs r0!, {r2, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ sbcvs r4, r8, #36700160 @ 0x2300000 │ │ │ │ ldm r2, {r1, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stm r3, {r0, r1} │ │ │ │ @@ -35560,136 +35560,136 @@ │ │ │ │ andcc r6, r1, #4849664 @ 0x4a0000 │ │ │ │ ldmdavs r8, {r1, r3, r6, sp, lr} │ │ │ │ stmdavs r1, {r4, r8, ip, sp, pc}^ │ │ │ │ subvs r3, r1, r1, lsl #2 │ │ │ │ stmdbge r2, {r2, r4, fp, lr} │ │ │ │ ldrbtmi r9, [r8], #-770 @ 0xfffffcfe │ │ │ │ @ instruction: 0xf7dc3078 │ │ │ │ - bmi 4e5588 <__bss_end__@@Base+0x467ea0> │ │ │ │ + bmi 4e5588 <__bss_end__@@Base+0x467e98> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, pc, lsl #2 │ │ │ │ stmib r3, {r4, r8, sl, fp, ip, sp, pc}^ │ │ │ │ strb r2, [r9, r0, lsl #4]! │ │ │ │ andcs r4, r8, fp, lsl #18 │ │ │ │ ldrbtmi r9, [r9], #-513 @ 0xfffffdff │ │ │ │ - b 10e85c0 <__bss_end__@@Base+0x106aed8> │ │ │ │ + b 10e85c0 <__bss_end__@@Base+0x106aed0> │ │ │ │ strmi r9, [r3], -r1, lsl #20 │ │ │ │ subvs r6, r4, r4 │ │ │ │ @ instruction: 0xf7dce7d0 │ │ │ │ svclt 0x0000edaa │ │ │ │ - strdeq r2, [r5], -r0 │ │ │ │ + strdeq r2, [r5], -r8 │ │ │ │ ldrdeq r4, [r3], -r4 @ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - @ instruction: 0x00049cbe │ │ │ │ + andeq r9, r4, r2, asr #25 │ │ │ │ andeq r4, r3, lr, lsl #27 │ │ │ │ andeq lr, r1, r6, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb81880 <__bss_end__@@Base+0xfeb04198> │ │ │ │ + bl feb81880 <__bss_end__@@Base+0xfeb04190> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r0!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - blmi 85689c <__bss_end__@@Base+0x7d91b4> │ │ │ │ - bmi 83b874 <__bss_end__@@Base+0x7be18c> │ │ │ │ + blmi 85689c <__bss_end__@@Base+0x7d91ac> │ │ │ │ + bmi 83b874 <__bss_end__@@Base+0x7be184> │ │ │ │ ldrbtmi r6, [sl], #-2052 @ 0xfffff7fc │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ - bvs fe4eb2a0 <__bss_end__@@Base+0xfe46dbb8> │ │ │ │ + bvs fe4eb2a0 <__bss_end__@@Base+0xfe46dbb0> │ │ │ │ ldmdavs r9, {r0, r1, r4, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xb1ec6291 │ │ │ │ ldrmi r2, [r8], -r4, asr #4 │ │ │ │ @ instruction: 0xf7dc4621 │ │ │ │ stmdavs r2, {r3, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ tstlt r2, r3, lsl #12 │ │ │ │ tstcc r1, r1, asr r8 │ │ │ │ ldmdami r5, {r0, r4, r6, sp, lr} │ │ │ │ movwls sl, #10498 @ 0x2902 │ │ │ │ adccc r4, r0, r8, ror r4 │ │ │ │ - bl fe16863c <__bss_end__@@Base+0xfe0eaf54> │ │ │ │ - blmi 3fcf18 <__bss_end__@@Base+0x37f830> │ │ │ │ + bl fe16863c <__bss_end__@@Base+0xfe0eaf4c> │ │ │ │ + blmi 3fcf18 <__bss_end__@@Base+0x37f828> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 104740 <__bss_end__@@Base+0x87058> │ │ │ │ + blls 104740 <__bss_end__@@Base+0x87050> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r0, r0, lsl #6 │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ @ instruction: 0xe7ea601c │ │ │ │ subcs r4, r4, ip, lsl #18 │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ ldmib r0!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ subcs r9, r4, #16384 @ 0x4000 │ │ │ │ @ instruction: 0xf7dc9001 │ │ │ │ - blls a52e8 <__bss_end__@@Base+0x27c00> │ │ │ │ + blls a52e8 <__bss_end__@@Base+0x27bf8> │ │ │ │ @ instruction: 0xf7dce7d1 │ │ │ │ svclt 0x0000ed56 │ │ │ │ andeq r4, r3, ip, lsr #26 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r2, r5, lr, lsr pc │ │ │ │ - andeq r9, r4, r8, lsl ip │ │ │ │ + andeq r2, r5, r6, asr #30 │ │ │ │ + andeq r9, r4, ip, lsl ip │ │ │ │ andeq r4, r3, r8, ror #25 │ │ │ │ @ instruction: 0x0001e9b2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb81928 <__bss_end__@@Base+0xfeb04240> │ │ │ │ + bl feb81928 <__bss_end__@@Base+0xfeb04238> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r7!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - blmi a16948 <__bss_end__@@Base+0x999260> │ │ │ │ + blmi a16948 <__bss_end__@@Base+0x999258> │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0x4c274a26 │ │ │ │ stmiapl fp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ - bvs ff4eb34c <__bss_end__@@Base+0xff46dc64> │ │ │ │ + bvs ff4eb34c <__bss_end__@@Base+0xff46dc5c> │ │ │ │ eorsle r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0x46186819 │ │ │ │ ldrdls r6, [r2], -r1 │ │ │ │ andvs r2, r3, r0, lsl #6 │ │ │ │ ldrmi r9, [r1], -r2, lsl #20 │ │ │ │ svccc 0x0004f842 │ │ │ │ stmiavs r8!, {r0, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ ldmdblt r0!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ stmiapl r3!, {r0, r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 7047d8 <__bss_end__@@Base+0x6870f0> │ │ │ │ + bmi 7047d8 <__bss_end__@@Base+0x6870e8> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, sp, lsl r1 │ │ │ │ - blls d9c50 <__bss_end__@@Base+0x5c568> │ │ │ │ + blls d9c50 <__bss_end__@@Base+0x5c560> │ │ │ │ tstlt r0, r8, lsl r8 │ │ │ │ umaalmi pc, r0, r0, r8 @ │ │ │ │ ldmdami r3, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ ldrbtmi sl, [r8], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0xf7dc30c8 │ │ │ │ @ instruction: 0xe7e6eb18 │ │ │ │ - b 19e871c <__bss_end__@@Base+0x196b034> │ │ │ │ + b 19e871c <__bss_end__@@Base+0x196b02c> │ │ │ │ andsvs r9, ip, r2, lsl #22 │ │ │ │ stmdbmi lr, {r0, r1, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r2, #4104 @ 0x1008 │ │ │ │ @ instruction: 0xf7dc4479 │ │ │ │ - blls a4df0 <__bss_end__@@Base+0x27708> │ │ │ │ + blls a4df0 <__bss_end__@@Base+0x27700> │ │ │ │ subvs r6, r3, r3 │ │ │ │ @ instruction: 0xf7dce7c7 │ │ │ │ svclt 0x0000ecf4 │ │ │ │ andeq r4, r3, r2, lsl #25 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - muleq r5, r4, lr │ │ │ │ + muleq r5, ip, lr │ │ │ │ andeq r4, r3, r8, ror ip │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r4, r3, lr, lsr ip │ │ │ │ - andeq r9, r4, lr, lsr fp │ │ │ │ + andeq r9, r4, r2, asr #22 │ │ │ │ ldrdeq lr, [r1], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb819f8 <__bss_end__@@Base+0xfeb04310> │ │ │ │ + bl feb819f8 <__bss_end__@@Base+0xfeb04308> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r1!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 896a14 <__bss_end__@@Base+0x81932c> │ │ │ │ - blmi 87b9ec <__bss_end__@@Base+0x7fe304> │ │ │ │ - bvs ff33b9f4 <__bss_end__@@Base+0xff2be30c> │ │ │ │ + bmi 896a14 <__bss_end__@@Base+0x819324> │ │ │ │ + blmi 87b9ec <__bss_end__@@Base+0x7fe2fc> │ │ │ │ + bvs ff33b9f4 <__bss_end__@@Base+0xff2be304> │ │ │ │ stmdavs r2, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdavs r0!, {r2, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ sbcvs r4, r8, #36700160 @ 0x2300000 │ │ │ │ ldm r2, {r1, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stm r3, {r0, r1} │ │ │ │ @@ -35697,94 +35697,94 @@ │ │ │ │ andcc r6, r1, #4849664 @ 0x4a0000 │ │ │ │ ldmdavs r8, {r1, r3, r6, sp, lr} │ │ │ │ stmdavs r1, {r4, r8, ip, sp, pc}^ │ │ │ │ subvs r3, r1, r1, lsl #2 │ │ │ │ stmdbge r2, {r2, r4, fp, lr} │ │ │ │ ldrbtmi r9, [r8], #-770 @ 0xfffffcfe │ │ │ │ @ instruction: 0xf7dc30c8 │ │ │ │ - bmi 4e5364 <__bss_end__@@Base+0x467c7c> │ │ │ │ + bmi 4e5364 <__bss_end__@@Base+0x467c74> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, pc, lsl #2 │ │ │ │ stmib r3, {r4, r8, sl, fp, ip, sp, pc}^ │ │ │ │ strb r2, [r9, r0, lsl #4]! │ │ │ │ andcs r4, r8, fp, lsl #18 │ │ │ │ ldrbtmi r9, [r9], #-513 @ 0xfffffdff │ │ │ │ ldmdb r0!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r9, [r3], -r1, lsl #20 │ │ │ │ subvs r6, r4, r4 │ │ │ │ @ instruction: 0xf7dce7d0 │ │ │ │ svclt 0x0000ec98 │ │ │ │ - andeq r2, r5, ip, asr #27 │ │ │ │ + ldrdeq r2, [r5], -r4 │ │ │ │ @ instruction: 0x00034bb0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - muleq r4, sl, sl │ │ │ │ + muleq r4, lr, sl │ │ │ │ andeq r4, r3, sl, ror #22 │ │ │ │ andeq lr, r1, r2, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb81aa4 <__bss_end__@@Base+0xfeb043bc> │ │ │ │ + bl feb81aa4 <__bss_end__@@Base+0xfeb043b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r7!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - blmi a16ac4 <__bss_end__@@Base+0x9993dc> │ │ │ │ + blmi a16ac4 <__bss_end__@@Base+0x9993d4> │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0x4c274a26 │ │ │ │ stmiapl fp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ - bvs ff4eb4c8 <__bss_end__@@Base+0xff46dde0> │ │ │ │ + bvs ff4eb4c8 <__bss_end__@@Base+0xff46ddd8> │ │ │ │ eorsle r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0x46186819 │ │ │ │ ldrdls r6, [r2], -r1 │ │ │ │ andvs r2, r3, r0, lsl #6 │ │ │ │ ldrmi r9, [r1], -r2, lsl #20 │ │ │ │ svccc 0x0004f842 │ │ │ │ stmiavs r8!, {r0, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ ldmdblt r0!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ stmiapl r3!, {r0, r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 704954 <__bss_end__@@Base+0x68726c> │ │ │ │ + bmi 704954 <__bss_end__@@Base+0x687264> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, sp, lsl r1 │ │ │ │ - blls d9dcc <__bss_end__@@Base+0x5c6e4> │ │ │ │ + blls d9dcc <__bss_end__@@Base+0x5c6dc> │ │ │ │ tstlt r0, r8, lsl r8 │ │ │ │ umaalmi pc, r0, r0, r8 @ │ │ │ │ ldmdami r3, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ ldrbtmi sl, [r8], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0xf7dc30f0 │ │ │ │ ubfx lr, sl, #20, #7 │ │ │ │ stmib r8!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andsvs r9, ip, r2, lsl #22 │ │ │ │ stmdbmi lr, {r0, r1, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r2, #4104 @ 0x1008 │ │ │ │ @ instruction: 0xf7dc4479 │ │ │ │ - blls a4c74 <__bss_end__@@Base+0x2758c> │ │ │ │ + blls a4c74 <__bss_end__@@Base+0x27584> │ │ │ │ subvs r6, r3, r3 │ │ │ │ @ instruction: 0xf7dce7c7 │ │ │ │ svclt 0x0000ec36 │ │ │ │ andeq r4, r3, r6, lsl #22 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r2, r5, r8, lsl sp │ │ │ │ + andeq r2, r5, r0, lsr #26 │ │ │ │ strdeq r4, [r3], -ip │ │ │ │ andeq r0, r0, ip, lsr #23 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r4, r3, r2, asr #21 │ │ │ │ - andeq r9, r4, r2, asr #19 │ │ │ │ + andeq r9, r4, r6, asr #19 │ │ │ │ andeq lr, r1, ip, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb81b74 <__bss_end__@@Base+0xfeb0448c> │ │ │ │ + bl feb81b74 <__bss_end__@@Base+0xfeb04484> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r1!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 896b90 <__bss_end__@@Base+0x8194a8> │ │ │ │ - blmi 87bb68 <__bss_end__@@Base+0x7fe480> │ │ │ │ - bvs ff33bb70 <__bss_end__@@Base+0xff2be488> │ │ │ │ + bmi 896b90 <__bss_end__@@Base+0x8194a0> │ │ │ │ + blmi 87bb68 <__bss_end__@@Base+0x7fe478> │ │ │ │ + bvs ff33bb70 <__bss_end__@@Base+0xff2be480> │ │ │ │ stmdavs r2, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdavs r0!, {r2, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ sbcvs r4, r8, #36700160 @ 0x2300000 │ │ │ │ ldm r2, {r1, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stm r3, {r0, r1} │ │ │ │ @@ -35792,57 +35792,57 @@ │ │ │ │ andcc r6, r1, #4849664 @ 0x4a0000 │ │ │ │ ldmdavs r8, {r1, r3, r6, sp, lr} │ │ │ │ stmdavs r1, {r4, r8, ip, sp, pc}^ │ │ │ │ subvs r3, r1, r1, lsl #2 │ │ │ │ stmdbge r2, {r2, r4, fp, lr} │ │ │ │ ldrbtmi r9, [r8], #-770 @ 0xfffffcfe │ │ │ │ @ instruction: 0xf7dc30f0 │ │ │ │ - bmi 4e51e8 <__bss_end__@@Base+0x467b00> │ │ │ │ + bmi 4e51e8 <__bss_end__@@Base+0x467af8> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, pc, lsl #2 │ │ │ │ stmib r3, {r4, r8, sl, fp, ip, sp, pc}^ │ │ │ │ strb r2, [r9, r0, lsl #4]! │ │ │ │ andcs r4, r8, fp, lsl #18 │ │ │ │ ldrbtmi r9, [r9], #-513 @ 0xfffffdff │ │ │ │ ldmda r2!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r9, [r3], -r1, lsl #20 │ │ │ │ subvs r6, r4, r4 │ │ │ │ @ instruction: 0xf7dce7d0 │ │ │ │ svclt 0x0000ebda │ │ │ │ - andeq r2, r5, r0, asr ip │ │ │ │ + andeq r2, r5, r8, asr ip │ │ │ │ andeq r4, r3, r4, lsr sl │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r9, r4, lr, lsl r9 │ │ │ │ + andeq r9, r4, r2, lsr #18 │ │ │ │ andeq r4, r3, lr, ror #19 │ │ │ │ andeq lr, r1, r6, lsr #13 │ │ │ │ - bmi fc248 <__bss_end__@@Base+0x7eb60> │ │ │ │ + bmi fc248 <__bss_end__@@Base+0x7eb58> │ │ │ │ ldrbtmi r4, [sl], #-1537 @ 0xfffff9ff │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ svclt 0x00d6f7dc │ │ │ │ muleq r1, r2, r6 │ │ │ │ @ instruction: 0xb1bb6803 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb81c38 <__bss_end__@@Base+0xfeb04550> │ │ │ │ + bl feb81c38 <__bss_end__@@Base+0xfeb04548> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ tstlt r0, r8, asr r8 │ │ │ │ - b 11e89b8 <__bss_end__@@Base+0x116b2d0> │ │ │ │ + b 11e89b8 <__bss_end__@@Base+0x116b2c8> │ │ │ │ ldmdavs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf7dcb110 │ │ │ │ stmdavs r3!, {r2, r4, r8, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2563 @ 0xfffff5fd │ │ │ │ @ instruction: 0x60196ad1 │ │ │ │ ldclt 2, cr6, [r0, #-844] @ 0xfffffcb4 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r2, r5, sl, ror fp │ │ │ │ + andeq r2, r5, r2, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb81c70 <__bss_end__@@Base+0xfeb04588> │ │ │ │ + bl feb81c70 <__bss_end__@@Base+0xfeb04580> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r8, ror #31 │ │ │ │ @ instruction: 0xf8df490e │ │ │ │ addlt lr, r4, ip, lsr r0 │ │ │ │ @ instruction: 0x46024479 │ │ │ │ movwcs r4, #6157 @ 0x180d │ │ │ │ andne pc, lr, r1, asr r8 @ │ │ │ │ @@ -35857,122 +35857,122 @@ │ │ │ │ stmlt r4, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ andeq r4, r3, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ andeq fp, r1, r8, asr #27 │ │ │ │ @ instruction: 0xb1bb6803 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb81ccc <__bss_end__@@Base+0xfeb045e4> │ │ │ │ + bl feb81ccc <__bss_end__@@Base+0xfeb045dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ tstlt r0, r8, asr r8 │ │ │ │ stcl 7, cr15, [r0, #-880]! @ 0xfffffc90 │ │ │ │ ldmdavs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf7dcb110 │ │ │ │ stmdavs r3!, {r1, r3, r6, r7, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2563 @ 0xfffff5fd │ │ │ │ @ instruction: 0x60196ad1 │ │ │ │ ldclt 2, cr6, [r0, #-844] @ 0xfffffcb4 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r2, r5, r6, ror #21 │ │ │ │ - bmi fc32c <__bss_end__@@Base+0x7ec44> │ │ │ │ + andeq r2, r5, lr, ror #21 │ │ │ │ + bmi fc32c <__bss_end__@@Base+0x7ec3c> │ │ │ │ ldrbtmi r4, [sl], #-1537 @ 0xfffff9ff │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ ldcllt 7, cr15, [ip, #876]! @ 0x36c │ │ │ │ andeq lr, r1, lr, lsr #11 │ │ │ │ @ instruction: 0xb1bb6803 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb81d1c <__bss_end__@@Base+0xfeb04634> │ │ │ │ + bl feb81d1c <__bss_end__@@Base+0xfeb0462c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ tstlt r0, r8, asr r8 │ │ │ │ - bl 8e8a9c <__bss_end__@@Base+0x86b3b4> │ │ │ │ + bl 8e8a9c <__bss_end__@@Base+0x86b3ac> │ │ │ │ ldmdavs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf7dcb110 │ │ │ │ stmdavs r3!, {r1, r5, r7, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2563 @ 0xfffff5fd │ │ │ │ @ instruction: 0x60196ad1 │ │ │ │ ldclt 2, cr6, [r0, #-844] @ 0xfffffcb4 │ │ │ │ svclt 0x00004770 │ │ │ │ - muleq r5, r6, sl │ │ │ │ + muleq r5, lr, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb81d54 <__bss_end__@@Base+0xfeb0466c> │ │ │ │ + bl feb81d54 <__bss_end__@@Base+0xfeb04664> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 9eeadc <__bss_end__@@Base+0x9713f4> │ │ │ │ + blmi 9eeadc <__bss_end__@@Base+0x9713ec> │ │ │ │ stmdbmi r7!, {r0, r2, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [fp], #-1540 @ 0xfffff9fc │ │ │ │ ldrmi r4, [sp], -r6, lsr #20 │ │ │ │ ldrbtmi r4, [r9], #-2854 @ 0xfffff4da │ │ │ │ stmiapl fp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ blcs 456c8 │ │ │ │ ldmdavs r9, {r4, r5, ip, lr, pc} │ │ │ │ sbcsvs r4, r1, #24, 12 @ 0x1800000 │ │ │ │ movwcs r9, #2 │ │ │ │ - bls c2b98 <__bss_end__@@Base+0x454b0> │ │ │ │ + bls c2b98 <__bss_end__@@Base+0x454a8> │ │ │ │ @ instruction: 0xf8424611 │ │ │ │ stmiavs r0!, {r2, r8, r9, sl, fp, ip, sp} │ │ │ │ ldmda r0, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blls d727c <__bss_end__@@Base+0x59b94> │ │ │ │ + blls d727c <__bss_end__@@Base+0x59b8c> │ │ │ │ tstlt r0, r8, lsl r8 │ │ │ │ umaalcc pc, r0, r0, r8 @ │ │ │ │ ldmdami r8, {r0, r1, r3, r5, r7, r8, ip, sp, pc} │ │ │ │ ldrbtmi sl, [r8], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0xf7dc3078 │ │ │ │ - bmi 5e4ffc <__bss_end__@@Base+0x567914> │ │ │ │ + bmi 5e4ffc <__bss_end__@@Base+0x56790c> │ │ │ │ ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, r6, lsl r1 │ │ │ │ - blmi 49a08c <__bss_end__@@Base+0x41c9a4> │ │ │ │ + blmi 49a08c <__bss_end__@@Base+0x41c99c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movwls lr, #6127 @ 0x17ef │ │ │ │ ldmda r0, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcc lr, r1, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xe7e26013 │ │ │ │ andcs r4, r8, ip, lsl #18 │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ svc 0x0074f7db │ │ │ │ andvs r9, r3, r1, lsl #22 │ │ │ │ strb r6, [r7, r3, asr #32] │ │ │ │ - b ff768b68 <__bss_end__@@Base+0xff6eb480> │ │ │ │ + b ff768b68 <__bss_end__@@Base+0xff6eb478> │ │ │ │ andeq r4, r3, r6, asr r8 │ │ │ │ andeq r4, r3, lr, asr #16 │ │ │ │ - andeq r2, r5, r4, ror #20 │ │ │ │ + andeq r2, r5, ip, ror #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r9, r4, r2, lsr r7 │ │ │ │ + andeq r9, r4, r6, lsr r7 │ │ │ │ andeq r4, r3, r2, lsl #16 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq lr, r1, sl, lsr #9 │ │ │ │ - bmi fc448 <__bss_end__@@Base+0x7ed60> │ │ │ │ + bmi fc448 <__bss_end__@@Base+0x7ed58> │ │ │ │ ldrbtmi r4, [sl], #-1537 @ 0xfffff9ff │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ mcrlt 7, 0, pc, cr6, cr12, {6} @ │ │ │ │ muleq r1, r2, r4 │ │ │ │ @ instruction: 0xb1bb6803 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb81e38 <__bss_end__@@Base+0xfeb04750> │ │ │ │ + bl feb81e38 <__bss_end__@@Base+0xfeb04748> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ tstlt r0, r8, asr r8 │ │ │ │ - b fe8bb8 <__bss_end__@@Base+0xf6b4d0> │ │ │ │ + b fe8bb8 <__bss_end__@@Base+0xf6b4c8> │ │ │ │ ldmdavs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf7dcb110 │ │ │ │ stmdavs r3!, {r2, r4, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2563 @ 0xfffff5fd │ │ │ │ @ instruction: 0x60196ad1 │ │ │ │ ldclt 2, cr6, [r0, #-844] @ 0xfffffcb4 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r2, r5, sl, ror r9 │ │ │ │ + andeq r2, r5, r2, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb81e70 <__bss_end__@@Base+0xfeb04788> │ │ │ │ + bl feb81e70 <__bss_end__@@Base+0xfeb04780> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 9eebf8 <__bss_end__@@Base+0x971510> │ │ │ │ + blmi 9eebf8 <__bss_end__@@Base+0x971508> │ │ │ │ stmdbmi r7!, {r0, r2, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [fp], #-1540 @ 0xfffff9fc │ │ │ │ ldrmi r4, [sp], -r6, lsr #20 │ │ │ │ ldrbtmi r4, [r9], #-2854 @ 0xfffff4da │ │ │ │ stmiapl fp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -35985,17 +35985,17 @@ │ │ │ │ @ instruction: 0xb1b8ed6a │ │ │ │ ldmdavs r8, {r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf890b110 │ │ │ │ @ instruction: 0xb1ab3040 │ │ │ │ stmdbge r2, {r0, r3, r4, fp, lr} │ │ │ │ adccc r4, r0, r8, ror r4 │ │ │ │ stm r6, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blmi 57d528 <__bss_end__@@Base+0x4ffe40> │ │ │ │ + blmi 57d528 <__bss_end__@@Base+0x4ffe38> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 104d3c <__bss_end__@@Base+0x87654> │ │ │ │ + blls 104d3c <__bss_end__@@Base+0x8764c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r9, r0, lsl #6 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ stmiapl fp!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ @ instruction: 0xf7db9301 │ │ │ │ ldmib sp, {r1, r2, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ @@ -36003,42 +36003,42 @@ │ │ │ │ stmdbmi lr, {r1, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r2, #4164 @ 0x1044 │ │ │ │ @ instruction: 0xf7db4479 │ │ │ │ stmdbls r1, {r1, r3, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ andls r2, r2, r4, asr #4 │ │ │ │ svc 0x00f2f7db │ │ │ │ strb r9, [r7, r2, lsl #22] │ │ │ │ - b 13e8c84 <__bss_end__@@Base+0x136b59c> │ │ │ │ + b 13e8c84 <__bss_end__@@Base+0x136b594> │ │ │ │ andeq r4, r3, sl, lsr r7 │ │ │ │ andeq r4, r3, r2, lsr r7 │ │ │ │ - andeq r2, r5, r8, asr #18 │ │ │ │ + andeq r2, r5, r0, asr r9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq r9, r4, ip, lsl r6 │ │ │ │ + andeq r9, r4, r0, lsr #12 │ │ │ │ andeq r4, r3, ip, ror #13 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq lr, r1, r4, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb81f3c <__bss_end__@@Base+0xfeb04854> │ │ │ │ + bl feb81f3c <__bss_end__@@Base+0xfeb0484c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdavs r3, {r0, r3, fp, sp, lr} │ │ │ │ stmdavs sl, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ mulle fp, r3, r2 │ │ │ │ andle r4, r9, r8, lsl #5 │ │ │ │ - beq 1a63d4 <__bss_end__@@Base+0x128cec> │ │ │ │ + beq 1a63d4 <__bss_end__@@Base+0x128ce4> │ │ │ │ andcc r3, r4, r4, lsl #2 │ │ │ │ mrc 7, 1, APSR_nzcv, cr4, cr11, {6} │ │ │ │ svclt 0x00183800 │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bmi fc5a0 <__bss_end__@@Base+0x7eeb8> │ │ │ │ + bmi fc5a0 <__bss_end__@@Base+0x7eeb0> │ │ │ │ ldrbtmi r4, [sl], #-1537 @ 0xfffff9ff │ │ │ │ andcc r6, r4, r8, lsl r8 │ │ │ │ - blt 17e8cf0 <__bss_end__@@Base+0x176b608> │ │ │ │ + blt 17e8cf0 <__bss_end__@@Base+0x176b600> │ │ │ │ andeq lr, r1, sl, lsr r3 │ │ │ │ suble r2, r8, r0, lsl #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r6, r5, fp, lsl #16 │ │ │ │ @@ -36049,149 +36049,149 @@ │ │ │ │ movwls r9, #13824 @ 0x3600 │ │ │ │ svc 0x005cf7db │ │ │ │ stcle 12, cr2, [r6, #-0] │ │ │ │ stcle 14, cr2, [pc, #-0] @ 2adbc │ │ │ │ ldrdhi pc, [r4], pc @ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #1738 @ 0x6ca │ │ │ │ - bleq fe2e5708 <__bss_end__@@Base+0xfe268020> │ │ │ │ + bleq fe2e5708 <__bss_end__@@Base+0xfe268018> │ │ │ │ ldmibvs fp!, {sl, sp}^ │ │ │ │ tstcs r1, r2, asr #12 │ │ │ │ ldrbmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf10b3401 │ │ │ │ vldr d0, [r3, #16] │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vstr s14, [sp, #796] @ 0x31c │ │ │ │ @ instruction: 0xf7db7b00 │ │ │ │ adcmi lr, r6, #64, 30 @ 0x100 │ │ │ │ strtmi sp, [r9], -sp, ror #3 │ │ │ │ @ instruction: 0xf7dc200a │ │ │ │ - blls 125b24 <__bss_end__@@Base+0xa843c> │ │ │ │ + blls 125b24 <__bss_end__@@Base+0xa8434> │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [fp, #-1202] @ 0xfffffb4e │ │ │ │ ldmdami r0, {r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andcs r4, r2, #45088768 @ 0x2b00000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7dc4ff0 │ │ │ │ @ instruction: 0x4770bb51 │ │ │ │ strtmi r2, [r9], -r0, lsl #8 │ │ │ │ @ instruction: 0xf7dc200a │ │ │ │ vmovls.16 d3[0], lr │ │ │ │ andcs r1, sl, r3, ror #24 │ │ │ │ adcsmi r4, r3, #42991616 @ 0x2900000 │ │ │ │ strcc sp, [r2], #-233 @ 0xffffff17 │ │ │ │ - bl ae8da8 <__bss_end__@@Base+0xa6b6c0> │ │ │ │ + bl ae8da8 <__bss_end__@@Base+0xa6b6b8> │ │ │ │ mvnsle r4, r6, lsr #5 │ │ │ │ svclt 0x0000e7e3 │ │ │ │ andeq lr, r1, r0, lsr #6 │ │ │ │ andeq lr, r1, r2, lsl r3 │ │ │ │ andeq fp, r1, r2, lsl r3 │ │ │ │ stmdavs fp, {r2, r3, r9, fp, lr} │ │ │ │ - blvs 47c03c <__bss_end__@@Base+0x3fe954> │ │ │ │ - ble 1fb884 <__bss_end__@@Base+0x17e19c> │ │ │ │ + blvs 47c03c <__bss_end__@@Base+0x3fe94c> │ │ │ │ + ble 1fb884 <__bss_end__@@Base+0x17e194> │ │ │ │ @ instruction: 0xf8526b52 │ │ │ │ cmplt fp, r3, lsr #32 │ │ │ │ ldrmi r4, [r8], -r1, lsl #12 │ │ │ │ ldcllt 7, cr15, [r0, #-880] @ 0xfffffc90 │ │ │ │ strmi r4, [r1], -r6, lsl #22 │ │ │ │ @ instruction: 0x4618447b │ │ │ │ stcllt 7, cr15, [sl, #-880] @ 0xfffffc90 │ │ │ │ strmi r4, [r1], -r4, lsl #22 │ │ │ │ @ instruction: 0x4618447b │ │ │ │ stcllt 7, cr15, [r4, #-880] @ 0xfffffc90 │ │ │ │ - andeq r2, r5, r0, lsl #15 │ │ │ │ + andeq r2, r5, r8, lsl #15 │ │ │ │ andeq lr, r1, r4, ror r2 │ │ │ │ andeq lr, r1, r8, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb82094 <__bss_end__@@Base+0xfeb049ac> │ │ │ │ + bl feb82094 <__bss_end__@@Base+0xfeb049a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 7eee5c <__bss_end__@@Base+0x771774> │ │ │ │ + blmi 7eee5c <__bss_end__@@Base+0x77176c> │ │ │ │ ldrbtmi fp, [fp], #-130 @ 0xffffff7e │ │ │ │ stmdavs r3, {r2, r3, r4, r9, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r5, r8, r9, ip, sp, pc}^ │ │ │ │ @ instruction: 0xb1aa4601 │ │ │ │ - blcc 84ffc <__bss_end__@@Base+0x7914> │ │ │ │ + blcc 84ffc <__bss_end__@@Base+0x790c> │ │ │ │ blcs 43000 │ │ │ │ tstle lr, lr, lsl fp │ │ │ │ teqlt r8, r0 @ │ │ │ │ stmib sp, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ stmiapl r3!, {r8, sp}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldrdcs lr, [r0, -sp] │ │ │ │ stmiapl r3!, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ andsvs r6, r0, r8, lsl r8 │ │ │ │ stmdavs fp, {r1, r3, r4, sp, lr} │ │ │ │ @ instruction: 0xb1206818 │ │ │ │ @ instruction: 0xf7db9100 │ │ │ │ stmdbls r0, {r2, r3, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - bmi 404f14 <__bss_end__@@Base+0x38782c> │ │ │ │ - bvs ff47c0d4 <__bss_end__@@Base+0xff3fe9ec> │ │ │ │ + bmi 404f14 <__bss_end__@@Base+0x387824> │ │ │ │ + bvs ff47c0d4 <__bss_end__@@Base+0xff3fe9e4> │ │ │ │ sbcsvs r6, r3, #25 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ @ instruction: 0xf04f480c │ │ │ │ stmdbmi ip, {r0, r4, r6, sl, fp} │ │ │ │ stmdapl r0!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdami fp, {r0, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2315 @ 0xfffff6f5 │ │ │ │ @ instruction: 0xf8c05820 │ │ │ │ andcs ip, r1, r0 │ │ │ │ - bl 3e8e84 <__bss_end__@@Base+0x36b79c> │ │ │ │ + bl 3e8e84 <__bss_end__@@Base+0x36b794> │ │ │ │ svc 0x00c0f7db │ │ │ │ andeq r4, r3, sl, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r2, r5, r8, ror #13 │ │ │ │ + strdeq r2, [r5], -r0 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ ldrdeq ip, [r1], -ip @ │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq ip, [r1], -r2 │ │ │ │ - bmi fc768 <__bss_end__@@Base+0x7f080> │ │ │ │ + bmi fc768 <__bss_end__@@Base+0x7f078> │ │ │ │ ldrbtmi r4, [sl], #-1537 @ 0xfffff9ff │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ mrclt 7, 0, APSR_nzcv, cr14, cr11, {6} │ │ │ │ andeq lr, r1, r2, ror r1 │ │ │ │ @ instruction: 0xb1bb6803 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb82158 <__bss_end__@@Base+0xfeb04a70> │ │ │ │ + bl feb82158 <__bss_end__@@Base+0xfeb04a68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ tstlt r0, r8, asr r8 │ │ │ │ mrrc 7, 13, pc, r4, cr12 @ │ │ │ │ ldmdavs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf7dbb110 │ │ │ │ stmdavs r3!, {r2, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2563 @ 0xfffff5fd │ │ │ │ @ instruction: 0x60196ad1 │ │ │ │ ldclt 2, cr6, [r0, #-844] @ 0xfffffcb4 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r2, r5, sl, asr r6 │ │ │ │ + andeq r2, r5, r2, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb82190 <__bss_end__@@Base+0xfeb04aa8> │ │ │ │ + bl feb82190 <__bss_end__@@Base+0xfeb04aa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r9, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xf7ea6800 │ │ │ │ stmdacc r0, {r0, r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ svclt 0x0000bd08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb821b0 <__bss_end__@@Base+0xfeb04ac8> │ │ │ │ + bl feb821b0 <__bss_end__@@Base+0xfeb04ac0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf7eb6808 │ │ │ │ - bmi 169a34 <__bss_end__@@Base+0xec34c> │ │ │ │ + bmi 169a34 <__bss_end__@@Base+0xec344> │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ mcrlt 7, 2, pc, cr12, cr11, {6} @ │ │ │ │ muleq r1, sl, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb821dc <__bss_end__@@Base+0xfeb04af4> │ │ │ │ + bl feb821dc <__bss_end__@@Base+0xfeb04aec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 5aefa4 <__bss_end__@@Base+0x5318bc> │ │ │ │ + blmi 5aefa4 <__bss_end__@@Base+0x5318b4> │ │ │ │ @ instruction: 0xf8dfb082 │ │ │ │ @ instruction: 0xf8dfe058 │ │ │ │ ldrbtmi ip, [fp], #-88 @ 0xffffffa8 │ │ │ │ @ instruction: 0xf8536802 │ │ │ │ @ instruction: 0xf853400e │ │ │ │ addsmi r3, sl, #12 │ │ │ │ adcmi fp, r2, #24, 30 @ 0x60 │ │ │ │ @@ -36209,19 +36209,19 @@ │ │ │ │ @ instruction: 0x1e039901 │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ ldrmi r6, [r8], -r8 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ andeq r4, r3, sl, asr #7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, ip, r6 │ │ │ │ - andeq r9, r4, r0, lsl #5 │ │ │ │ + andeq r9, r4, r4, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb82254 <__bss_end__@@Base+0xfeb04b6c> │ │ │ │ + bl feb82254 <__bss_end__@@Base+0xfeb04b64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 66f01c <__bss_end__@@Base+0x5f1934> │ │ │ │ + blmi 66f01c <__bss_end__@@Base+0x5f192c> │ │ │ │ @ instruction: 0xf8dfb082 │ │ │ │ @ instruction: 0xf8dfe064 │ │ │ │ ldrbtmi ip, [fp], #-100 @ 0xffffff9c │ │ │ │ @ instruction: 0xf8536802 │ │ │ │ @ instruction: 0xf853400e │ │ │ │ addsmi r3, sl, #12 │ │ │ │ adcmi fp, r2, #24, 30 @ 0x60 │ │ │ │ @@ -36234,24 +36234,24 @@ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ movwcs r6, #6274 @ 0x1882 │ │ │ │ andvs r4, sl, r8, lsl r6 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ tstls r1, fp, lsl #22 │ │ │ │ stmvs r1, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7db6b98 │ │ │ │ - bls a69b8 <__bss_end__@@Base+0x292d0> │ │ │ │ + bls a69b8 <__bss_end__@@Base+0x292c8> │ │ │ │ svclt 0x00181c43 │ │ │ │ andsvs r2, r0, r1, lsl #6 │ │ │ │ andlt r4, r2, r8, lsl r6 │ │ │ │ svclt 0x0000bd10 │ │ │ │ andeq r4, r3, r2, asr r3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, ip, r6 │ │ │ │ - andeq r9, r4, r8, lsl #4 │ │ │ │ - andeq r2, r5, ip, lsr #10 │ │ │ │ + andeq r9, r4, ip, lsl #4 │ │ │ │ + andeq r2, r5, r4, lsr r5 │ │ │ │ svclt 0x00004770 │ │ │ │ ldcne 8, cr6, [sl, #-12] │ │ │ │ ldmdavs fp, {r1, sp, lr} │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -36307,35 +36307,35 @@ │ │ │ │ mrscs r0, (UNDEF: 0) │ │ │ │ stcl 7, cr15, [lr], #-876 @ 0xfffffc94 │ │ │ │ svccc 0x00fff1b0 │ │ │ │ stmdacs r9!, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ smladcs r1, r4, pc, fp @ │ │ │ │ @ instruction: 0xf0872700 │ │ │ │ tstcs r0, r1, lsl #14 │ │ │ │ - beq 22607c <__bss_end__@@Base+0x1a8994> │ │ │ │ + beq 22607c <__bss_end__@@Base+0x1a898c> │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ mrrc 7, 13, pc, lr, cr11 @ │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ andcs sl, r0, #12, 22 @ 0x3000 │ │ │ │ svclt 0x00082828 │ │ │ │ - beq a7614 <__bss_end__@@Base+0x29f2c> │ │ │ │ + beq a7614 <__bss_end__@@Base+0x29f24> │ │ │ │ @ instruction: 0xf7db9802 │ │ │ │ andls lr, fp, r0, asr fp │ │ │ │ stmib lr!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ cmnlt r6, #7340032 @ 0x700000 │ │ │ │ movwcs r4, #1582 @ 0x62e │ │ │ │ ldmibne sp!, {r2, r3, r8, r9, ip, pc} │ │ │ │ ldcle 2, cr4, [sp, #-660] @ 0xfffffd6c │ │ │ │ @ instruction: 0x03a5eb05 │ │ │ │ @ instruction: 0xf1032c00 │ │ │ │ - blle 1aebe18 <__bss_end__@@Base+0x1a6e730> │ │ │ │ + blle 1aebe18 <__bss_end__@@Base+0x1a6e728> │ │ │ │ stmdaeq r4!, {r2, r8, r9, fp, sp, lr, pc}^ │ │ │ │ stmdaeq r2, {r3, r8, ip, sp, lr, pc} │ │ │ │ svclt 0x00d845a8 │ │ │ │ - blls 7cc84 <__bss_start@@Base+0x422c> │ │ │ │ + blls 7cc84 <__bss_start@@Base+0x4224> │ │ │ │ cmple r9, r0, lsl #22 │ │ │ │ strbmi r9, [r0], -r4, lsl #18 │ │ │ │ mrrc 7, 13, pc, r2, cr11 @ │ │ │ │ svclt 0x00182c00 │ │ │ │ strmi r2, [r3], -r0, lsl #28 │ │ │ │ adchi pc, sl, r0, lsl #6 │ │ │ │ ldrmi r4, [r9], r4, asr #12 │ │ │ │ @@ -36346,18 +36346,18 @@ │ │ │ │ cdpcs 14, 0, cr9, cr0, cr12, {0} │ │ │ │ @ instruction: 0x2600d138 │ │ │ │ @ instruction: 0xf105e770 │ │ │ │ adcsmi r0, r5, #65536 @ 0x10000 │ │ │ │ adcmi sp, r5, #84, 22 @ 0x15000 │ │ │ │ adcshi pc, lr, r0, lsl #5 │ │ │ │ @ instruction: 0xf8092320 │ │ │ │ - blls 337284 <__bss_end__@@Base+0x2b9b9c> │ │ │ │ + blls 337284 <__bss_end__@@Base+0x2b9b94> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stcne 1, cr8, [lr], #516 @ 0x204 │ │ │ │ - ble fc8fc <__bss_end__@@Base+0x7f214> │ │ │ │ + ble fc8fc <__bss_end__@@Base+0x7f20c> │ │ │ │ @ instruction: 0xf88844c8 │ │ │ │ ldr r3, [lr, r0]! │ │ │ │ adceq lr, r6, #6144 @ 0x1800 │ │ │ │ andls r3, r6, #268435456 @ 0x10000000 │ │ │ │ rsbeq lr, r4, #4, 22 @ 0x1000 │ │ │ │ svclt 0x00c442aa │ │ │ │ andls r3, r6, #536870912 @ 0x20000000 │ │ │ │ @@ -36371,49 +36371,49 @@ │ │ │ │ strbmi r4, [r9], -r2, lsr #12 │ │ │ │ ldrtmi fp, [r2], -r8, lsr #31 │ │ │ │ stmdb r0!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x9c069b01 │ │ │ │ rsc r4, r2, r9, lsr #13 │ │ │ │ stccs 12, cr1, [r0, #-444] @ 0xfffffe44 │ │ │ │ adcmi sp, ip, #79872 @ 0x13800 │ │ │ │ - bl 2a2874 <__bss_end__@@Base+0x22518c> │ │ │ │ + bl 2a2874 <__bss_end__@@Base+0x225184> │ │ │ │ ldrtmi r0, [sp], -r5, lsl #6 │ │ │ │ @ instruction: 0xe7bc701e │ │ │ │ - bls fcc00 <__bss_end__@@Base+0x7f518> │ │ │ │ + bls fcc00 <__bss_end__@@Base+0x7f510> │ │ │ │ strbmi r4, [r4], -r1, asr #12 │ │ │ │ stmib r8, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ str r4, [r9, r1, lsl #13]! │ │ │ │ stmdaeq r0, {r2, r6, r7, r8, ip, sp, lr, pc} │ │ │ │ svclt 0x00b84598 │ │ │ │ - blls 7cd58 <__bss_start@@Base+0x4300> │ │ │ │ + blls 7cd58 <__bss_start@@Base+0x42f8> │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ @ instruction: 0x464049b9 │ │ │ │ ldrbtmi r4, [r9], #-1604 @ 0xfffff9bc │ │ │ │ - bl ff9e9274 <__bss_end__@@Base+0xff96bb8c> │ │ │ │ + bl ff9e9274 <__bss_end__@@Base+0xff96bb84> │ │ │ │ ldr r4, [r9, r1, lsl #13] │ │ │ │ @ instruction: 0x268c4bb6 │ │ │ │ ldmmi r6!, {r0, r2, r9, fp, ip, pc} │ │ │ │ ldrbtmi r5, [r8], #-2257 @ 0xfffff72f │ │ │ │ @ instruction: 0x91064bb5 │ │ │ │ andls r6, r7, r8 │ │ │ │ ldmibmi r4!, {r0, sp} │ │ │ │ @ instruction: 0x462a58d3 │ │ │ │ movwls r4, #33913 @ 0x8479 │ │ │ │ andsvs r9, lr, r9, lsl #2 │ │ │ │ ldm lr!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8892320 │ │ │ │ - blls 33733c <__bss_end__@@Base+0x2b9c54> │ │ │ │ + blls 33733c <__bss_end__@@Base+0x2b9c4c> │ │ │ │ stmdbls r9, {r1, r2, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stcne 15, cr10, [lr], #376 @ 0x178 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ tstphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ andcs r9, r1, r9, lsl #6 │ │ │ │ andcc lr, r6, #3620864 @ 0x374000 │ │ │ │ - blls 2433c4 <__bss_end__@@Base+0x1c5cdc> │ │ │ │ + blls 2433c4 <__bss_end__@@Base+0x1c5cd4> │ │ │ │ andsvs r2, sl, ip, lsl #5 │ │ │ │ @ instruction: 0xf7dc4642 │ │ │ │ strbmi lr, [r8], r6, ror #17 │ │ │ │ str r9, [r8, r9, lsl #22] │ │ │ │ @ instruction: 0x462a4b9e │ │ │ │ stmiami r1!, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ ldrbtmi r5, [r8], #-2281 @ 0xfffff717 │ │ │ │ @@ -36426,70 +36426,70 @@ │ │ │ │ @ instruction: 0x462242b4 │ │ │ │ svclt 0x00a84649 │ │ │ │ andls r4, r1, r2, lsr r6 │ │ │ │ ldm r0!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strb r9, [fp, -r1, lsl #22] │ │ │ │ @ instruction: 0x03a7eb07 │ │ │ │ @ instruction: 0xf1032c00 │ │ │ │ - blle febfb4 <__bss_end__@@Base+0xf6e8cc> │ │ │ │ + blle febfb4 <__bss_end__@@Base+0xf6e8c4> │ │ │ │ stmdaeq r4!, {r2, r8, r9, fp, sp, lr, pc}^ │ │ │ │ stmdaeq r2, {r3, r8, ip, sp, lr, pc} │ │ │ │ svclt 0x00a84547 │ │ │ │ - blls 7ce20 <__bss_start@@Base+0x43c8> │ │ │ │ + blls 7ce20 <__bss_start@@Base+0x43c0> │ │ │ │ teqle sp, r0, lsl #22 │ │ │ │ strbmi r4, [r0], -lr, lsl #19 │ │ │ │ @ instruction: 0xf7db4479 │ │ │ │ strmi lr, [r3], -r4, lsl #23 │ │ │ │ strtmi fp, [r2], -ip, lsr #2 │ │ │ │ andls r4, r1, r9, asr #12 │ │ │ │ ldm r2, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbmi r9, [r4], -r1, lsl #22 │ │ │ │ mlas r5, r9, r6, r4 │ │ │ │ @ instruction: 0x03a8eb08 │ │ │ │ @ instruction: 0xf1032c00 │ │ │ │ - blle cabff4 <__bss_end__@@Base+0xc2e90c> │ │ │ │ + blle cabff4 <__bss_end__@@Base+0xc2e904> │ │ │ │ strbteq lr, [r4], -r4, lsl #22 │ │ │ │ ldrmi r3, [r0, #1538]! @ 0x602 │ │ │ │ ldrmi fp, [lr], -r8, lsr #31 │ │ │ │ - bllt fe112004 <__bss_end__@@Base+0xfe09491c> │ │ │ │ + bllt fe112004 <__bss_end__@@Base+0xfe094914> │ │ │ │ ldrtmi r4, [r0], -r0, lsl #19 │ │ │ │ @ instruction: 0xf7db4479 │ │ │ │ strmi lr, [r3], -r6, ror #22 │ │ │ │ strtmi fp, [r2], -ip, lsr #2 │ │ │ │ andls r4, r1, r9, asr #12 │ │ │ │ ldmda r4!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r9, [r4], -r1, lsl #22 │ │ │ │ mla r8, r9, r6, r4 │ │ │ │ @ instruction: 0x46484a79 │ │ │ │ ldrbtmi r4, [sl], #-1577 @ 0xfffff9d7 │ │ │ │ stmia r6!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strt r4, [r8], r1, lsl #13 │ │ │ │ stmdaeq r0, {r2, r6, r7, r8, ip, sp, lr, pc} │ │ │ │ svclt 0x00b84598 │ │ │ │ - blls 7ce9c <__bss_start@@Base+0x4444> │ │ │ │ + blls 7ce9c <__bss_start@@Base+0x443c> │ │ │ │ suble r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0x46484a72 │ │ │ │ strbmi r4, [r4], -r1, asr #12 │ │ │ │ @ instruction: 0xf7dc447a │ │ │ │ pkhtbmi lr, r1, r6, asr #17 │ │ │ │ movwls r2, #4865 @ 0x1301 │ │ │ │ rsbmi lr, r6, #15990784 @ 0xf40000 │ │ │ │ svclt 0x00b8429e │ │ │ │ - blls 7ccd8 <__bss_start@@Base+0x4280> │ │ │ │ - bmi 1b18150 <__bss_end__@@Base+0x1a9aa68> │ │ │ │ + blls 7ccd8 <__bss_start@@Base+0x4278> │ │ │ │ + bmi 1b18150 <__bss_end__@@Base+0x1a9aa60> │ │ │ │ ldrtmi r4, [r1], -r8, asr #12 │ │ │ │ ldrbtmi r4, [sl], #-1588 @ 0xfffff9cc │ │ │ │ stmia r4, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r4, #5761 @ 0x1681 │ │ │ │ ldrbt r9, [r7], r1, lsl #6 │ │ │ │ stcls 6, cr2, [r6], {1} │ │ │ │ - bmi 197cda0 <__bss_end__@@Base+0x18ff6b8> │ │ │ │ + bmi 197cda0 <__bss_end__@@Base+0x18ff6b0> │ │ │ │ movwls r4, #5665 @ 0x1621 │ │ │ │ @ instruction: 0xf7dc447a │ │ │ │ - blls a576c <__bss_end__@@Base+0x28084> │ │ │ │ + blls a576c <__bss_end__@@Base+0x2807c> │ │ │ │ andcs r4, r1, #135266304 @ 0x8100000 │ │ │ │ ldrbt r9, [r3], r1, lsl #4 │ │ │ │ strtmi r4, [r8], -r0, ror #18 │ │ │ │ @ instruction: 0xf7db4479 │ │ │ │ @ instruction: 0x462aeb1c │ │ │ │ strbmi r4, [r9], -r4, lsl #12 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @@ -36499,97 +36499,97 @@ │ │ │ │ @ instruction: 0x46344630 │ │ │ │ @ instruction: 0xf7db4479 │ │ │ │ strmi lr, [r1], ip, lsl #22 │ │ │ │ ldmdbmi r7, {r0, r1, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strbmi r4, [r4], -r0, asr #12 │ │ │ │ @ instruction: 0xf7db4479 │ │ │ │ strmi lr, [r1], r4, lsl #22 │ │ │ │ - blmi 11a53cc <__bss_end__@@Base+0x1127ce4> │ │ │ │ + blmi 11a53cc <__bss_end__@@Base+0x1127cdc> │ │ │ │ stcls 6, cr4, [r5, #-168] @ 0xffffff58 │ │ │ │ stmiapl r9!, {r1, r4, r6, fp, lr}^ │ │ │ │ - blmi 113c6c0 <__bss_end__@@Base+0x10befd8> │ │ │ │ + blmi 113c6c0 <__bss_end__@@Base+0x10befd0> │ │ │ │ andcs r6, r1, r8 │ │ │ │ stmiapl fp!, {r4, r6, r8, fp, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-1420 @ 0xfffffa74 │ │ │ │ @ instruction: 0x464d601d │ │ │ │ ldmda lr, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bl 1e4dd8 <__bss_end__@@Base+0x1676f0> │ │ │ │ + bl 1e4dd8 <__bss_end__@@Base+0x1676e8> │ │ │ │ stccs 3, cr0, [r0], {166} @ 0xa6 │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ - bl 162158 <__bss_end__@@Base+0xe4a70> │ │ │ │ + bl 162158 <__bss_end__@@Base+0xe4a68> │ │ │ │ strcc r0, [r2, -r4, ror #14] │ │ │ │ svclt 0x00a842be │ │ │ │ - blls 7cd8c <__bss_start@@Base+0x4334> │ │ │ │ + blls 7cd8c <__bss_start@@Base+0x432c> │ │ │ │ stmdbmi r6, {r0, r1, r3, r4, r7, r8, fp, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - b ff769488 <__bss_end__@@Base+0xff6ebda0> │ │ │ │ + b ff769488 <__bss_end__@@Base+0xff6ebd98> │ │ │ │ tstlt ip, r0, lsl #13 │ │ │ │ strbmi r4, [r9], -r2, lsr #12 │ │ │ │ svc 0x00ecf7db │ │ │ │ @ instruction: 0x46c1463c │ │ │ │ rsbmi lr, r7, #13 │ │ │ │ svclt 0x00b8429f │ │ │ │ - blls 7cdb4 <__bss_start@@Base+0x435c> │ │ │ │ - bmi f97b48 <__bss_end__@@Base+0xf1a460> │ │ │ │ + blls 7cdb4 <__bss_start@@Base+0x4354> │ │ │ │ + bmi f97b48 <__bss_end__@@Base+0xf1a458> │ │ │ │ ldrtmi r4, [r9], -r8, asr #12 │ │ │ │ ldrbtmi r4, [sl], #-1596 @ 0xfffff9c4 │ │ │ │ ldmda r8, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r4, #1665 @ 0x681 │ │ │ │ andcc pc, r5, r9, lsl #16 │ │ │ │ @ instruction: 0xe6134635 │ │ │ │ @ instruction: 0xf7db46a1 │ │ │ │ ldr lr, [r2], -ip, asr #23 │ │ │ │ @ instruction: 0x46384935 │ │ │ │ ldrbtmi r4, [r9], #-1596 @ 0xfffff9c4 │ │ │ │ - b fede94d4 <__bss_end__@@Base+0xfed6bdec> │ │ │ │ + b fede94d4 <__bss_end__@@Base+0xfed6bde4> │ │ │ │ strb r4, [lr, r1, lsl #13]! │ │ │ │ mcr 7, 1, pc, cr0, cr11, {6} @ │ │ │ │ stcle 5, cr4, [fp, #-272] @ 0xfffffef0 │ │ │ │ str r2, [r1], r1, lsl #12 │ │ │ │ streq lr, [r7, #-2824] @ 0xfffff4f8 │ │ │ │ adcmi r4, r5, #73400320 @ 0x4600000 │ │ │ │ mcrge 7, 3, pc, cr0, cr15, {3} @ │ │ │ │ @ instruction: 0x03a5eb05 │ │ │ │ strb r3, [r3], -r1, lsl #6 │ │ │ │ andcs sp, r2, #-1073741824 @ 0xc0000000 │ │ │ │ andls r2, r6, #1048576 @ 0x100000 │ │ │ │ stmdbls r1, {r1, r3, r4, r5, r6, r9, sl, sp, lr, pc} │ │ │ │ - bcs bbf24 <__bss_end__@@Base+0x3e83c> │ │ │ │ + bcs bbf24 <__bss_end__@@Base+0x3e834> │ │ │ │ andcs fp, r2, #184, 30 @ 0x2e0 │ │ │ │ ldrmi r9, [r4], -r6, lsl #4 │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ stmdbmi r3!, {r0, r1, r2, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ movwls r4, #5648 @ 0x1610 │ │ │ │ ldrbtmi r2, [r9], #-1537 @ 0xfffff9ff │ │ │ │ - b fe3e9524 <__bss_end__@@Base+0xfe36be3c> │ │ │ │ + b fe3e9524 <__bss_end__@@Base+0xfe36be34> │ │ │ │ strmi r9, [r1], r1, lsl #22 │ │ │ │ svclt 0x0000e767 │ │ │ │ @ instruction: 0x000342ba │ │ │ │ andeq r4, r3, r2, lsr #5 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sl, r1, r8, lsl #22 │ │ │ │ andeq r9, r1, r8, ror #19 │ │ │ │ strdeq r9, [r1], -r0 │ │ │ │ - andeq r2, r5, r4, asr #8 │ │ │ │ + andeq r2, r5, ip, asr #8 │ │ │ │ andeq r4, r3, lr, lsl r2 │ │ │ │ andeq r9, r1, r4, lsl #17 │ │ │ │ andeq r9, r1, r6, lsr #16 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r9, r1, lr, ror #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq r9, [r1], -r8 │ │ │ │ andeq r9, r1, lr, lsl #19 │ │ │ │ muleq r1, ip, r9 │ │ │ │ andeq r9, r1, r0, ror #14 │ │ │ │ andeq r9, r1, r4, lsr #14 │ │ │ │ - andeq r8, r4, r6, asr lr │ │ │ │ + andeq r8, r4, sl, asr lr │ │ │ │ ldrdeq r9, [r1], -r0 │ │ │ │ andeq r9, r1, lr, lsr #13 │ │ │ │ muleq r1, r4, r6 │ │ │ │ - andeq r8, r4, r4, ror #27 │ │ │ │ + andeq r8, r4, r8, ror #27 │ │ │ │ andeq r9, r1, r0, ror r6 │ │ │ │ andeq r9, r1, r0, ror #12 │ │ │ │ andeq r9, r1, r8, lsr #16 │ │ │ │ andeq r9, r1, r6, lsr r8 │ │ │ │ andeq r9, r1, r2, lsl r6 │ │ │ │ ldrdeq r9, [r1], -r6 │ │ │ │ andeq r9, r1, r6, asr #11 │ │ │ │ @@ -36597,111 +36597,111 @@ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r4, r5, lsr #18 │ │ │ │ @ instruction: 0xf04f4a25 │ │ │ │ ldrbtmi r0, [r9], #-2048 @ 0xfffff800 │ │ │ │ - blmi 97eaec <__bss_end__@@Base+0x901404> │ │ │ │ + blmi 97eaec <__bss_end__@@Base+0x9013fc> │ │ │ │ stcmi 4, cr4, [r5], #-500 @ 0xfffffe0c │ │ │ │ ldrbtmi r5, [ip], #-2186 @ 0xfffff776 │ │ │ │ ldmdavs r2, {r2, r5, r9, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ strtmi r0, [r6], r0, lsl #4 │ │ │ │ stmiapl fp!, {r1, r5, r8, r9, sl, fp, lr}^ │ │ │ │ @ instruction: 0x469c447f │ │ │ │ stmib sp, {r0, r8, r9, sp}^ │ │ │ │ ldm ip!, {r0, r8, r9, pc} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ - blmi 7ab6c4 <__bss_end__@@Base+0x72dfdc> │ │ │ │ + blmi 7ab6c4 <__bss_end__@@Base+0x72dfd4> │ │ │ │ eorvs r4, r3, fp, ror r4 │ │ │ │ ldrbtmi r4, [fp], #-2845 @ 0xfffff4e3 │ │ │ │ ldm ip!, {r0, r1, r5, r7, sp, lr} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1} │ │ │ │ eorvs r0, r7, #3 │ │ │ │ stmibpl sp!, {r0, r8, fp, sp, pc} │ │ │ │ @ instruction: 0xf7db4628 │ │ │ │ stmdbge r2, {r2, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ strtmi r6, [r8], -r0, ror #7 │ │ │ │ - bl fe3e9624 <__bss_end__@@Base+0xfe36bf3c> │ │ │ │ + bl fe3e9624 <__bss_end__@@Base+0xfe36bf34> │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ strbmi r6, [r0], -r0, lsr #8 │ │ │ │ mrc 7, 3, APSR_nzcv, cr4, cr11, {6} │ │ │ │ - blmi 23df08 <__bss_end__@@Base+0x1c0820> │ │ │ │ + blmi 23df08 <__bss_end__@@Base+0x1c0818> │ │ │ │ movvs r4, #2046820352 @ 0x7a000000 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r2, lsl #2 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ stcl 7, cr15, [r6, #-876]! @ 0xfffffc94 │ │ │ │ andeq r3, r3, r2, ror #26 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r3, r3, ip, asr sp │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andeq r1, r5, lr, ror #30 │ │ │ │ + andeq r1, r5, r6, ror pc │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ @ instruction: 0xfffffa6d │ │ │ │ andeq sp, r1, ip, asr sl │ │ │ │ @ instruction: 0xffffea27 │ │ │ │ strdeq r3, [r3], -r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb82914 <__bss_end__@@Base+0xfeb0522c> │ │ │ │ + bl feb82914 <__bss_end__@@Base+0xfeb05224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [lr], {224} @ 0xe0 │ │ │ │ ldmdbmi lr, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi fp, [ip], #-131 @ 0xffffff7d │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ - blvs 87cf68 <__bss_end__@@Base+0x7ff880> │ │ │ │ + blvs 87cf68 <__bss_end__@@Base+0x7ff878> │ │ │ │ ldcle 2, cr4, [r0, #-612] @ 0xfffffd9c │ │ │ │ @ instruction: 0xf8526b62 │ │ │ │ cmplt r9, r3, lsr #32 │ │ │ │ - blmi 63cfa4 <__bss_end__@@Base+0x5bf8bc> │ │ │ │ + blmi 63cfa4 <__bss_end__@@Base+0x5bf8b4> │ │ │ │ ldrbtmi r4, [fp], #-1577 @ 0xfffff9d7 │ │ │ │ mullt r3, r8, fp │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ svclt 0x003af7db │ │ │ │ eoreq pc, r3, r2, asr #16 │ │ │ │ @ instruction: 0x009ae7f2 │ │ │ │ andcc r4, r4, #294912 @ 0x48000 │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ andls r4, r0, #16, 12 @ 0x1000000 │ │ │ │ ldmib r8!, {r0, r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ tstcs r0, r0, lsl #20 │ │ │ │ @ instruction: 0xf7db4606 │ │ │ │ - blvs 8e6278 <__bss_end__@@Base+0x868b90> │ │ │ │ - blvs 187d034 <__bss_end__@@Base+0x17ff94c> │ │ │ │ + blvs 8e6278 <__bss_end__@@Base+0x868b88> │ │ │ │ + blvs 187d034 <__bss_end__@@Base+0x17ff944> │ │ │ │ addseq r9, r2, r0, lsl #2 │ │ │ │ mcr 7, 6, pc, cr2, cr11, {6} @ │ │ │ │ stmdals r0, {r0, r3, r9, fp, lr} │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ - blls 7d5c8 <__bss_start@@Base+0x4b70> │ │ │ │ + blls 7d5c8 <__bss_start@@Base+0x4b68> │ │ │ │ mrrcne 3, 6, r6, sl, cr6 │ │ │ │ @ instruction: 0xf8466322 │ │ │ │ ldrb r5, [r1, r3, lsr #32] │ │ │ │ - andeq r1, r5, lr, lsr #29 │ │ │ │ + @ instruction: 0x00051eb6 │ │ │ │ muleq r3, r2, ip │ │ │ │ - muleq r5, r2, lr │ │ │ │ + muleq r5, sl, lr │ │ │ │ muleq r1, r2, r9 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ strmi r4, [r1], -r2, lsl #22 │ │ │ │ - blvs fe63c99c <__bss_end__@@Base+0xfe5bf2b4> │ │ │ │ - blt fef69720 <__bss_end__@@Base+0xfeeec038> │ │ │ │ - andeq r1, r5, r4, lsr #28 │ │ │ │ + blvs fe63c99c <__bss_end__@@Base+0xfe5bf2ac> │ │ │ │ + blt fef69720 <__bss_end__@@Base+0xfeeec030> │ │ │ │ + andeq r1, r5, ip, lsr #28 │ │ │ │ ldrbtmi r4, [fp], #-2823 @ 0xfffff4f9 │ │ │ │ addmi r6, r2, #26624 @ 0x6800 │ │ │ │ - blvs 1722bd4 <__bss_end__@@Base+0x16a54ec> │ │ │ │ + blvs 1722bd4 <__bss_end__@@Base+0x16a54e4> │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ @ instruction: 0x4770b118 │ │ │ │ ldrbtmi r4, [r8], #-2051 @ 0xfffff7fd │ │ │ │ stmdami r3, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ - andeq r1, r5, r6, lsl lr │ │ │ │ + andeq r1, r5, lr, lsl lr │ │ │ │ andeq sp, r1, r2, lsl r9 │ │ │ │ andeq sp, r1, ip, lsl #18 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ @ instruction: 0x460e4c50 │ │ │ │ @@ -36719,18 +36719,18 @@ │ │ │ │ strcc lr, [r2], #-7 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ mrc 7, 4, APSR_nzcv, cr2, cr11, {6} │ │ │ │ strmi r4, [r4], #-1448 @ 0xfffffa58 │ │ │ │ @ instruction: 0xf859dc0a │ │ │ │ stmdavc r3, {r2, r8, r9, sl, fp} │ │ │ │ mvnsle r2, sp, lsr #22 │ │ │ │ - blcs b89950 <__bss_end__@@Base+0xb0c268> │ │ │ │ + blcs b89950 <__bss_end__@@Base+0xb0c260> │ │ │ │ stmvc r3, {r0, r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ - bmi f59de0 <__bss_end__@@Base+0xedc6f8> │ │ │ │ + bmi f59de0 <__bss_end__@@Base+0xedc6f0> │ │ │ │ ldrbtmi r4, [sl], #-2874 @ 0xfffff4c6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sp, r8, ror #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x46204936 │ │ │ │ @@ -36753,17 +36753,17 @@ │ │ │ │ @ instruction: 0x3000f8b9 │ │ │ │ ldmdavs r3!, {r0, r1, pc} │ │ │ │ eorsvs r3, r3, r1, lsl #22 │ │ │ │ vldrle d2, [r0, #-0] │ │ │ │ ldcne 8, cr6, [sl, #-236] @ 0xffffff14 │ │ │ │ @ instruction: 0xf8d3603a │ │ │ │ @ instruction: 0xf89aa004 │ │ │ │ - blcs b778cc <__bss_end__@@Base+0xafa1e4> │ │ │ │ + blcs b778cc <__bss_end__@@Base+0xafa1dc> │ │ │ │ @ instruction: 0xf89ad1e7 │ │ │ │ - blcs b778d8 <__bss_end__@@Base+0xafa1f0> │ │ │ │ + blcs b778d8 <__bss_end__@@Base+0xafa1e8> │ │ │ │ @ instruction: 0xf89ad1e3 │ │ │ │ blcs 378e4 │ │ │ │ @ instruction: 0x4628d1df │ │ │ │ ldm r8, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1bb9006 │ │ │ │ andsle r0, lr, r0, lsl #30 │ │ │ │ strcc r4, [r1], #-1624 @ 0xfffff9a8 │ │ │ │ @@ -36790,20 +36790,20 @@ │ │ │ │ andeq r3, r3, r6, ror #22 │ │ │ │ andeq sp, r1, r4, lsr #17 │ │ │ │ andeq lr, r1, r2, asr #11 │ │ │ │ andeq lr, r1, sl, lsr #11 │ │ │ │ andeq sp, r1, r2, lsr #16 │ │ │ │ andeq sp, r1, r0, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb82b60 <__bss_end__@@Base+0xfeb05478> │ │ │ │ + bl feb82b60 <__bss_end__@@Base+0xfeb05470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46030ff0 │ │ │ │ @ instruction: 0xf8df4808 │ │ │ │ addlt lr, r3, r4, lsr #32 │ │ │ │ - bmi 23cb54 <__bss_end__@@Base+0x1bf46c> │ │ │ │ + bmi 23cb54 <__bss_end__@@Base+0x1bf464> │ │ │ │ @ instruction: 0xf850447a │ │ │ │ tstls r0, lr │ │ │ │ stmdavs r0, {r0, r8, sp} │ │ │ │ ldmdb r4!, {r0, r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7db2001 │ │ │ │ svclt 0x0000e8a0 │ │ │ │ andeq r3, r3, r8, asr #20 │ │ │ │ @@ -36838,29 +36838,29 @@ │ │ │ │ mulne r2, fp, r8 │ │ │ │ cmple r1, r0, lsl #18 │ │ │ │ @ instruction: 0xf8453c03 │ │ │ │ addmi r4, ip, #56, 24 @ 0x3800 │ │ │ │ ldmdavs r0!, {r2, r3, r4, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8df360c │ │ │ │ smlabbls r4, r4, r4, r5 │ │ │ │ - bl 136998c <__bss_end__@@Base+0x12ec2a4> │ │ │ │ - bleq ff067500 <__bss_end__@@Base+0xfefe9e18> │ │ │ │ + bl 136998c <__bss_end__@@Base+0x12ec29c> │ │ │ │ + bleq ff067500 <__bss_end__@@Base+0xfefe9e10> │ │ │ │ @ instruction: 0xf856447d │ │ │ │ stmdbls r4, {r2, sl, fp} │ │ │ │ beq 67044 │ │ │ │ - bl 10e99a0 <__bss_end__@@Base+0x106c2b8> │ │ │ │ - bleq ff067514 <__bss_end__@@Base+0xfefe9e2c> │ │ │ │ + bl 10e99a0 <__bss_end__@@Base+0x106c2b0> │ │ │ │ + bleq ff067514 <__bss_end__@@Base+0xfefe9e24> │ │ │ │ stmdbls r4, {r4, r5, fp, sp, lr} │ │ │ │ - beq a7054 <__bss_end__@@Base+0x2996c> │ │ │ │ - bl ee99b0 <__bss_end__@@Base+0xe6c2c8> │ │ │ │ - bleq ff067524 <__bss_end__@@Base+0xfefe9e3c> │ │ │ │ + beq a7054 <__bss_end__@@Base+0x29964> │ │ │ │ + bl ee99b0 <__bss_end__@@Base+0xe6c2c0> │ │ │ │ + bleq ff067524 <__bss_end__@@Base+0xfefe9e34> │ │ │ │ andseq pc, r1, pc, rrx │ │ │ │ @ instruction: 0x2128462a │ │ │ │ - beq e7068 <__bss_end__@@Base+0x69980> │ │ │ │ - blx 1369a12 <__bss_end__@@Base+0x12ec32a> │ │ │ │ + beq e7068 <__bss_end__@@Base+0x69978> │ │ │ │ + blx 1369a12 <__bss_end__@@Base+0x12ec322> │ │ │ │ @ instruction: 0xf8df2001 │ │ │ │ @ instruction: 0xf50d2444 │ │ │ │ @ instruction: 0xf8df5182 │ │ │ │ tstcc r4, r4, lsr r4 │ │ │ │ @ instruction: 0xf8c9447a │ │ │ │ @ instruction: 0xf8c84000 │ │ │ │ ldmpl r3, {sp, lr}^ │ │ │ │ @@ -36897,44 +36897,44 @@ │ │ │ │ mulcc r1, fp, r8 │ │ │ │ mvnle r2, r7, ror fp │ │ │ │ mulcc r2, fp, r8 │ │ │ │ sbcsle r2, fp, r0, lsl #22 │ │ │ │ strmi lr, [r1], -r3, ror #15 │ │ │ │ ldmdavs r0!, {r1, r3, r9, sp}^ │ │ │ │ @ instruction: 0xf7da3604 │ │ │ │ - blmi ffae75cc <__bss_end__@@Base+0xffa69ee4> │ │ │ │ + blmi ffae75cc <__bss_end__@@Base+0xffa69edc> │ │ │ │ sbcsvs r4, r8, fp, ror r4 │ │ │ │ str r2, [r2, r1]! │ │ │ │ svceq 0x002df1ba │ │ │ │ @ instruction: 0xf89bd115 │ │ │ │ - blcs 18f7b24 <__bss_end__@@Base+0x187a43c> │ │ │ │ + blcs 18f7b24 <__bss_end__@@Base+0x187a434> │ │ │ │ @ instruction: 0xf89bd111 │ │ │ │ ldmdblt r3!, {r1, ip, sp}^ │ │ │ │ ldcmi 8, cr15, [r8], #-340 @ 0xfffffeac │ │ │ │ @ instruction: 0xf8453c01 │ │ │ │ addsmi r4, ip, #56, 24 @ 0x3800 │ │ │ │ stmibmi r0!, {r0, r1, r2, r8, sl, fp, ip, lr, pc}^ │ │ │ │ ldmdavs r0!, {r2, r9, sl, ip, sp} │ │ │ │ @ instruction: 0xf7f74479 │ │ │ │ andcs pc, r1, sp, asr #25 │ │ │ │ @ instruction: 0xf89be789 │ │ │ │ - blcs b77b4c <__bss_end__@@Base+0xafa464> │ │ │ │ + blcs b77b4c <__bss_end__@@Base+0xafa45c> │ │ │ │ @ instruction: 0xf89bd128 │ │ │ │ - blcs 1377b58 <__bss_end__@@Base+0x12fa470> │ │ │ │ + blcs 1377b58 <__bss_end__@@Base+0x12fa468> │ │ │ │ @ instruction: 0xf855d124 │ │ │ │ stccc 12, cr4, [r1], {56} @ 0x38 │ │ │ │ ldcmi 8, cr15, [r8], #-276 @ 0xfffffeec │ │ │ │ ldcle 12, cr2, [sp, #-0] │ │ │ │ ldrbtmi r4, [r8], #-2261 @ 0xfffff72b │ │ │ │ mrc 7, 6, APSR_nzcv, cr6, cr11, {6} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blmi ff50c0c4 <__bss_end__@@Base+0xff48e9dc> │ │ │ │ + blmi ff50c0c4 <__bss_end__@@Base+0xff48e9d4> │ │ │ │ andls r2, r1, r1, lsl #4 │ │ │ │ ldrbtmi r1, [fp], #-3880 @ 0xfffff0d8 │ │ │ │ - blmi ff490788 <__bss_end__@@Base+0xff4130a0> │ │ │ │ + blmi ff490788 <__bss_end__@@Base+0xff413098> │ │ │ │ ldrbtmi r3, [fp], #-1540 @ 0xfffff9fc │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ ldcl 7, cr15, [r4], #876 @ 0x36c │ │ │ │ ldmdavs r1!, {r3, r5, r8, r9, sl, fp, ip} │ │ │ │ andeq pc, r2, #-1073741822 @ 0xc0000002 │ │ │ │ stc2 7, cr15, [r0, #-924]! @ 0xfffffc64 │ │ │ │ @@ -36971,35 +36971,35 @@ │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ ldcl 7, cr15, [sl, #-876] @ 0xfffffc94 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibmi sp!, {r1, r4, r5, r6, r7, pc} │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ ldcl 7, cr15, [r2, #-876] @ 0xfffffc94 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blmi feacbf20 <__bss_end__@@Base+0xfea4e838> │ │ │ │ + blmi feacbf20 <__bss_end__@@Base+0xfea4e830> │ │ │ │ ldcmi 8, cr15, [r8], #-340 @ 0xfffffeac │ │ │ │ ldrbvs r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ str r2, [ip, -r1] │ │ │ │ tstcs r0, r0, lsr #12 │ │ │ │ @ instruction: 0xf7e33401 │ │ │ │ ldccs 12, cr15, [lr], {215} @ 0xd7 │ │ │ │ @ instruction: 0xe746d1f8 │ │ │ │ vst2.8 {d18-d21}, [pc], r1 │ │ │ │ ldrmi r7, [r9], -r1, ror #4 │ │ │ │ vhsub.s8 d25, d0, d0 │ │ │ │ vst4.32 {d19-d22}, [pc], fp │ │ │ │ @ instruction: 0xf7da7263 │ │ │ │ ldmibmi lr, {r1, r2, r3, r4, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ ldceq 8, cr15, [ip], {69} @ 0x45 │ │ │ │ - blge 3564a4 <__bss_end__@@Base+0x2d8dbc> │ │ │ │ + blge 3564a4 <__bss_end__@@Base+0x2d8db4> │ │ │ │ ldmdavs r0!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib sp, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0xf10d3201 │ │ │ │ - bge 2ac8fc <__bss_end__@@Base+0x22f214> │ │ │ │ - blge 310884 <__bss_end__@@Base+0x29319c> │ │ │ │ + bge 2ac8fc <__bss_end__@@Base+0x22f20c> │ │ │ │ + blge 310884 <__bss_end__@@Base+0x293194> │ │ │ │ stcvc 8, cr15, [r0], #-276 @ 0xfffffeec │ │ │ │ ldmib ip!, {r0, r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ rsble r2, pc, r2, lsl #16 │ │ │ │ suble r2, r6, r5, lsl #16 │ │ │ │ @ instruction: 0xd12d2801 │ │ │ │ ldccs 8, cr15, [r0], #-340 @ 0xfffffeac │ │ │ │ ldccs 8, cr15, [r8], {69} @ 0x45 │ │ │ │ @@ -37023,15 +37023,15 @@ │ │ │ │ @ instruction: 0xf06f7c0c │ │ │ │ stmdbge lr, {r0, r4} │ │ │ │ mrc2 7, 3, pc, cr0, cr8, {7} │ │ │ │ ldrt r2, [r2], r1 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ suble r2, sl, sp, lsr #22 │ │ │ │ strbtcs r4, [r6], #2169 @ 0x879 │ │ │ │ - blmi 1e93114 <__bss_end__@@Base+0x1e15a2c> │ │ │ │ + blmi 1e93114 <__bss_end__@@Base+0x1e15a24> │ │ │ │ stmdapl r8!, {r0, r3, r4, r5, r6, r9, fp, lr} │ │ │ │ ldmdbmi r9!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r6, [r9], #-2 │ │ │ │ andcs r3, r0, r0, lsl r1 │ │ │ │ andsvs r5, ip, fp, ror #17 │ │ │ │ stc 7, cr15, [sl], {219} @ 0xdb │ │ │ │ @ instruction: 0xf7da2001 │ │ │ │ @@ -37049,29 +37049,29 @@ │ │ │ │ stmdb r5, {r3, r4, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf1a5e205 │ │ │ │ @ instruction: 0xf8450218 │ │ │ │ @ instruction: 0xf44f3c0c │ │ │ │ @ instruction: 0xf8557361 │ │ │ │ svclt 0x00080c1c │ │ │ │ @ instruction: 0x7e06e945 │ │ │ │ - bl fe9cd8 <__bss_end__@@Base+0xf6c5f0> │ │ │ │ + bl fe9cd8 <__bss_end__@@Base+0xf6c5e8> │ │ │ │ ldr r3, [sl, r4, lsl #12]! │ │ │ │ msrvc SPSR_c, #1325400064 @ 0x4f000000 │ │ │ │ vcgt.s8 d25, d0, d1 │ │ │ │ @ instruction: 0xf8553185 │ │ │ │ movwls r3, #3116 @ 0xc2c │ │ │ │ orrcc pc, r6, #64, 4 │ │ │ │ ldccs 8, cr15, [r0], #-340 @ 0xfffffeac │ │ │ │ ldceq 8, cr15, [ip], {85} @ 0x55 │ │ │ │ - bl b69cfc <__bss_end__@@Base+0xaec614> │ │ │ │ + bl b69cfc <__bss_end__@@Base+0xaec60c> │ │ │ │ @ instruction: 0xf89be7ec │ │ │ │ blcs 37d9c │ │ │ │ str sp, [pc, r8, ror #1]! │ │ │ │ @ instruction: 0x36046870 │ │ │ │ - blx 18e9d90 <__bss_end__@@Base+0x186c6a8> │ │ │ │ + blx 18e9d90 <__bss_end__@@Base+0x186c6a0> │ │ │ │ ldrb r2, [r8], -r1 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ cmple r1, sp, lsr #22 │ │ │ │ mulcc r1, fp, r8 │ │ │ │ eorsle r2, sp, r0, lsl #22 │ │ │ │ ldcmi 8, cr15, [r8], #-340 @ 0xfffffeac │ │ │ │ strb r2, [ip], -r0 │ │ │ │ @@ -37085,15 +37085,15 @@ │ │ │ │ @ instruction: 0xf7db4620 │ │ │ │ stmdbls r4, {r1, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ andeq pc, r2, #-2147483606 @ 0x8000002a │ │ │ │ ldccs 8, cr15, [r8], #-276 @ 0xfffffeec │ │ │ │ andcc r4, r2, r3, lsr #12 │ │ │ │ andls r6, r1, #2260992 @ 0x228000 │ │ │ │ stmdbge r8, {r1, r3, fp, sp, lr} │ │ │ │ - bge 2905fc <__bss_end__@@Base+0x212f14> │ │ │ │ + bge 2905fc <__bss_end__@@Base+0x212f0c> │ │ │ │ ldc2l 7, cr15, [r2], #1020 @ 0x3fc │ │ │ │ @ instruction: 0x460ee955 │ │ │ │ vmax.s8 q15, q2, │ │ │ │ vmvn.i32 d18, #15 @ 0x0000000f │ │ │ │ @ instruction: 0xf7df000f │ │ │ │ @ instruction: 0xf855fe31 │ │ │ │ andcs r4, r1, r8, lsr ip │ │ │ │ @@ -37101,70 +37101,70 @@ │ │ │ │ sxtab r4, r8, r8, ror #8 │ │ │ │ andeq lr, r0, sp, asr #19 │ │ │ │ stmdbge r8, {r0, r3, r9, fp, sp, pc} │ │ │ │ ldc2l 7, cr15, [ip], {255} @ 0xff │ │ │ │ ldmdb r5, {r0, sp}^ │ │ │ │ ldr r4, [r2], -lr, lsl #12 │ │ │ │ tstcs r0, r8, asr r6 │ │ │ │ - blx 1469e1a <__bss_end__@@Base+0x13ec732> │ │ │ │ - blmi aa577c <__bss_end__@@Base+0xa28094> │ │ │ │ + blx 1469e1a <__bss_end__@@Base+0x13ec72a> │ │ │ │ + blmi aa577c <__bss_end__@@Base+0xa2808c> │ │ │ │ svcls 0x0004463a │ │ │ │ stcmi 6, cr4, [ip, #-32]! @ 0xffffffe0 │ │ │ │ ldrbtmi r5, [sp], #-2297 @ 0xfffff707 │ │ │ │ andvs r4, sp, r6, lsr #22 │ │ │ │ strvc pc, [sl, #1103] @ 0x44f │ │ │ │ ldmpl fp!, {r0, r3, r5, r8, fp, lr}^ │ │ │ │ andsvs r4, sp, r9, ror r4 │ │ │ │ - bl 1a69dcc <__bss_end__@@Base+0x19ec6e4> │ │ │ │ + bl 1a69dcc <__bss_end__@@Base+0x19ec6dc> │ │ │ │ @ instruction: 0xf7dbe63f │ │ │ │ ldmdbmi pc, {r1, r2, r5, r7, r8, fp, sp, lr, pc} @ │ │ │ │ - blls 1351bc <__bss_end__@@Base+0xb7ad4> │ │ │ │ + blls 1351bc <__bss_end__@@Base+0xb7acc> │ │ │ │ andcs r9, r0, r5 │ │ │ │ ldmdapl r9, {r0, r1, r5, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ stmdbmi r2!, {r0, r1, r3, r4, r9, fp, lr} │ │ │ │ ldmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ andsvs r3, r4, r0, lsl r1 │ │ │ │ - bl 1569df4 <__bss_end__@@Base+0x14ec70c> │ │ │ │ + bl 1569df4 <__bss_end__@@Base+0x14ec704> │ │ │ │ @ instruction: 0xf7da9805 │ │ │ │ svclt 0x0000ee1e │ │ │ │ strdeq r3, [r3], -r6 │ │ │ │ strdeq r3, [r3], -r0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - ldrdeq r8, [r4], -r0 │ │ │ │ + ldrdeq r8, [r4], -r4 │ │ │ │ andeq r3, r3, r0, asr r9 │ │ │ │ andeq sp, r1, r2, asr #15 │ │ │ │ @ instruction: 0x0001d7b0 │ │ │ │ @ instruction: 0x0001d7b6 │ │ │ │ @ instruction: 0x0001d7b2 │ │ │ │ - andeq r8, r4, r8, ror #17 │ │ │ │ + andeq r8, r4, ip, ror #17 │ │ │ │ andeq fp, r1, ip, ror #9 │ │ │ │ andeq sp, r1, lr, lsr #14 │ │ │ │ andeq fp, r1, r2, ror #4 │ │ │ │ andeq fp, r1, r2, ror #20 │ │ │ │ strdeq sp, [r1], -r6 │ │ │ │ andeq sp, r1, sl, asr #13 │ │ │ │ ldrdeq sp, [r1], -r4 │ │ │ │ @ instruction: 0x0001d6be │ │ │ │ @ instruction: 0x0001d6b6 │ │ │ │ - @ instruction: 0x000487bc │ │ │ │ + andeq r8, r4, r0, asr #15 │ │ │ │ strdeq sp, [r1], -r4 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq sp, r1, r0, ror r5 │ │ │ │ - andeq r8, r4, r6, ror #13 │ │ │ │ + andeq r8, r4, sl, ror #13 │ │ │ │ andeq sp, r1, r0, lsr r4 │ │ │ │ andeq sp, r1, lr, lsr #8 │ │ │ │ andeq sp, r1, r4, asr r4 │ │ │ │ andeq sp, r1, r4, lsl #8 │ │ │ │ - andeq r8, r4, r8, ror r5 │ │ │ │ + andeq r8, r4, ip, ror r5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - beq ff86a248 <__bss_end__@@Base+0xff7ecb60> │ │ │ │ + beq ff86a248 <__bss_end__@@Base+0xff7ecb58> │ │ │ │ @ instruction: 0x460e4a91 │ │ │ │ @ instruction: 0xf2ad4b91 │ │ │ │ ldrbtmi r4, [sl], #-3580 @ 0xfffff204 │ │ │ │ @ instruction: 0x46054990 │ │ │ │ ldrbtmi r2, [r9], #-6 │ │ │ │ eorshi pc, ip, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r5, [r8], #2259 @ 0x8d3 │ │ │ │ @@ -37179,42 +37179,42 @@ │ │ │ │ stmmi r8, {r1, r3, r4, sp, lr} │ │ │ │ @ instruction: 0xf7db4478 │ │ │ │ @ instruction: 0xb118ecde │ │ │ │ andcs r4, r1, #137216 @ 0x21800 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ stcle 13, cr2, [ip, #-4]! │ │ │ │ vldmdbne r4!, {d4-d5} │ │ │ │ - bl 1bfd84 <__bss_end__@@Base+0x14269c> │ │ │ │ + bl 1bfd84 <__bss_end__@@Base+0x142694> │ │ │ │ ldrbtmi r0, [fp], #-1669 @ 0xfffff97b │ │ │ │ andge pc, ip, #14614528 @ 0xdf0000 │ │ │ │ andls pc, ip, #14614528 @ 0xdf0000 │ │ │ │ movwls r4, #9343 @ 0x247f │ │ │ │ - blmi fe0bd370 <__bss_end__@@Base+0xfe03fc88> │ │ │ │ + blmi fe0bd370 <__bss_end__@@Base+0xfe03fc80> │ │ │ │ @ instruction: 0xf04f44f9 │ │ │ │ ldrbtmi r0, [fp], #-2817 @ 0xfffff4ff │ │ │ │ and r9, r3, r3, lsl #6 │ │ │ │ subeq pc, r4, r9, asr #17 │ │ │ │ @ instruction: 0xd01442b4 │ │ │ │ - blpl 16a0f0 <__bss_end__@@Base+0xeca08> │ │ │ │ + blpl 16a0f0 <__bss_end__@@Base+0xeca00> │ │ │ │ @ instruction: 0x46284639 │ │ │ │ - bl fe569f14 <__bss_end__@@Base+0xfe4ec82c> │ │ │ │ + bl fe569f14 <__bss_end__@@Base+0xfe4ec824> │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0x46284651 │ │ │ │ - bl fe3e9f20 <__bss_end__@@Base+0xfe36c838> │ │ │ │ + bl fe3e9f20 <__bss_end__@@Base+0xfe36c830> │ │ │ │ cmnle sp, r0, lsl #16 │ │ │ │ adcsmi r4, r4, #112640 @ 0x1b800 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andlt pc, r0, r3, asr #17 │ │ │ │ ldclmi 1, cr13, [r3, #-936]! @ 0xfffffc58 │ │ │ │ ldclmi 6, cr2, [r3], #-16 │ │ │ │ ldrbtmi r4, [ip], #-1149 @ 0xfffffb83 │ │ │ │ subeq pc, r8, #1073741825 @ 0x40000001 │ │ │ │ msreq SPSR_s, r5, lsl #2 │ │ │ │ adcsvc pc, lr, r5, lsl #10 │ │ │ │ - blx ff269f9a <__bss_end__@@Base+0xff1ec8b2> │ │ │ │ + blx ff269f9a <__bss_end__@@Base+0xff1ec8aa> │ │ │ │ @ instruction: 0xf8b2f7e5 │ │ │ │ mrc2 7, 6, pc, cr14, cr2, {7} │ │ │ │ ldc2 7, cr15, [r4, #908]! @ 0x38c │ │ │ │ @ instruction: 0x61262300 │ │ │ │ adchi r6, r3, #163 @ 0xa3 │ │ │ │ mvnvs r6, r3, rrx │ │ │ │ @ instruction: 0x61a38523 │ │ │ │ @@ -37226,44 +37226,44 @@ │ │ │ │ @ instruction: 0xb1286ae0 │ │ │ │ @ instruction: 0xf7db4631 │ │ │ │ stmdacs r0, {r1, r2, r5, r8, fp, sp, lr, pc} │ │ │ │ addhi pc, r1, r0 │ │ │ │ ldcge 8, cr4, [sp, #376]! @ 0x178 │ │ │ │ svcge 0x00204c5e │ │ │ │ @ instruction: 0xf7db4478 │ │ │ │ - blmi 17a7208 <__bss_end__@@Base+0x1729b20> │ │ │ │ + blmi 17a7208 <__bss_end__@@Base+0x1729b18> │ │ │ │ vst3.16 {d20-d22}, [pc :256], ip │ │ │ │ ldrbtmi r7, [fp], #-512 @ 0xfffffe00 │ │ │ │ stmib sp, {r0, r8, sp}^ │ │ │ │ ldmdage sp!, {sl} │ │ │ │ stc 7, cr15, [sl], #-876 @ 0xfffffc94 │ │ │ │ @ instruction: 0xf44f4b58 │ │ │ │ mrscs r7, R9_usr │ │ │ │ @ instruction: 0x4628447b │ │ │ │ @ instruction: 0xf7db9400 │ │ │ │ stmdbge r4, {r1, r5, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7daa83d │ │ │ │ ldrtmi lr, [r9], -r8, lsr #22 │ │ │ │ strtmi r4, [r8], -r1, lsl #13 │ │ │ │ - bl 8e9fd0 <__bss_end__@@Base+0x86c8e8> │ │ │ │ + bl 8e9fd0 <__bss_end__@@Base+0x86c8e0> │ │ │ │ @ instruction: 0xf1b94682 │ │ │ │ eorsle r0, r7, r0, lsl #30 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - bmi 13a00dc <__bss_end__@@Base+0x13229f4> │ │ │ │ + bmi 13a00dc <__bss_end__@@Base+0x13229ec> │ │ │ │ ldrbtmi r4, [sl], #-2874 @ 0xfffff4c6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrbtcc pc, [r4], #2269 @ 0x8dd @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r6, r0, lsl #6 │ │ │ │ ldclmi 2, cr15, [ip, #52]! @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strtmi r9, [r8], -r2, lsl #18 │ │ │ │ - bl 6ea008 <__bss_end__@@Base+0x66c920> │ │ │ │ + bl 6ea008 <__bss_end__@@Base+0x66c918> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 117e90 <__bss_end__@@Base+0x9a7a8> │ │ │ │ + blls 117e90 <__bss_end__@@Base+0x9a7a0> │ │ │ │ andlt pc, r0, r3, asr #17 │ │ │ │ ldmib r7, {r1, r2, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldmib sp, {r9}^ │ │ │ │ addsmi r1, sl, #4, 6 @ 0x10000000 │ │ │ │ addmi fp, r8, #8, 30 │ │ │ │ ldmib r7, {r0, r1, r2, r8, ip, lr, pc}^ │ │ │ │ ldmib sp, {r1, r9}^ │ │ │ │ @@ -37286,19 +37286,19 @@ │ │ │ │ @ instruction: 0xf44f4b2e │ │ │ │ stmdbmi lr!, {r2, r3, r4, r5, r7, sl, ip, sp, lr} │ │ │ │ andeq pc, r0, r8, asr r8 @ │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdbmi ip!, {sp} │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andsvs r4, ip, r9, ror r4 │ │ │ │ - b 26a08c <__bss_end__@@Base+0x1ec9a4> │ │ │ │ + b 26a08c <__bss_end__@@Base+0x1ec99c> │ │ │ │ stmdbmi r9!, {r0, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r6, [r9], #-2784 @ 0xfffff520 │ │ │ │ @ instruction: 0xf9d8f7f7 │ │ │ │ - blmi 8e5f10 <__bss_end__@@Base+0x868828> │ │ │ │ + blmi 8e5f10 <__bss_end__@@Base+0x868820> │ │ │ │ @ instruction: 0x4e26aa3d │ │ │ │ ldrbtmi r4, [lr], #-1608 @ 0xfffff9b8 │ │ │ │ andne pc, r3, r8, asr r8 @ │ │ │ │ andvs r4, lr, pc, lsl fp │ │ │ │ strbtne pc, [pc], -r0, asr #4 @ │ │ │ │ @ instruction: 0xf8584922 │ │ │ │ ldrbtmi r3, [r9], #-3 │ │ │ │ @@ -37310,22 +37310,22 @@ │ │ │ │ muleq r3, r6, r4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0x0001d3ba │ │ │ │ andeq r3, r3, r6, lsl #9 │ │ │ │ andeq sp, r1, r8, lsr #7 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ andeq sp, r1, r4, lsr #7 │ │ │ │ - @ instruction: 0x000516b0 │ │ │ │ + @ instruction: 0x000516b8 │ │ │ │ andeq sp, r1, r2, lsl r3 │ │ │ │ andeq sp, r1, ip, asr r3 │ │ │ │ strdeq sp, [r1], -ip │ │ │ │ - andeq r8, r4, ip, ror #8 │ │ │ │ - andeq r1, r5, r6, lsl #13 │ │ │ │ - andeq r8, r4, r8, lsr #8 │ │ │ │ - andeq r1, r5, r6, asr #12 │ │ │ │ + andeq r8, r4, r0, ror r4 │ │ │ │ + andeq r1, r5, lr, lsl #13 │ │ │ │ + andeq r8, r4, ip, lsr #8 │ │ │ │ + andeq r1, r5, lr, asr #12 │ │ │ │ andeq sp, r1, r8, ror #5 │ │ │ │ andeq sp, r1, r8, ror #5 │ │ │ │ andeq fp, r1, lr, lsr #11 │ │ │ │ ldrdeq sp, [r1], -r8 │ │ │ │ andeq r3, r3, lr, lsr r3 │ │ │ │ andeq sl, r1, r0, asr pc │ │ │ │ andeq sl, r1, sl, lsr pc │ │ │ │ @@ -37339,160 +37339,160 @@ │ │ │ │ strlt r4, [r0, #-1668] @ 0xfffff97c │ │ │ │ @ instruction: 0xe014f8df │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ stmia lr!, {r1, r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1} │ │ │ │ stclt 0, cr0, [r0, #-12] │ │ │ │ - andeq r1, r5, r4, ror #8 │ │ │ │ + andeq r1, r5, ip, ror #8 │ │ │ │ @ instruction: 0x461fb5f0 │ │ │ │ - blmi 853210 <__bss_end__@@Base+0x7d5b28> │ │ │ │ + blmi 853210 <__bss_end__@@Base+0x7d5b20> │ │ │ │ ldmib r4, {r1, r2, r7, r9, sl, lr}^ │ │ │ │ ldrbtmi r6, [fp], #-1280 @ 0xfffffb00 │ │ │ │ @ instruction: 0x0c06eba5 │ │ │ │ ldmvs lr, {r0, r2, r7, fp, sp, lr} │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ - bgt fe467a30 <__bss_end__@@Base+0xfe3ea348> │ │ │ │ - blne feb7dc88 <__bss_end__@@Base+0xfeb005a0> │ │ │ │ - bpl 467a38 <__bss_end__@@Base+0x3ea350> │ │ │ │ - blvs ffa27d00 <__bss_end__@@Base+0xff9aa618> │ │ │ │ - blvc ff227d04 <__bss_end__@@Base+0xff1aa61c> │ │ │ │ - blvc 227b04 <__bss_end__@@Base+0x1aa41c> │ │ │ │ - blpl 1e7c48 <__bss_end__@@Base+0x16a560> │ │ │ │ - blpl ff1a7d0c <__bss_end__@@Base+0xff12a624> │ │ │ │ + bgt fe467a30 <__bss_end__@@Base+0xfe3ea340> │ │ │ │ + blne feb7dc88 <__bss_end__@@Base+0xfeb00598> │ │ │ │ + bpl 467a38 <__bss_end__@@Base+0x3ea348> │ │ │ │ + blvs ffa27d00 <__bss_end__@@Base+0xff9aa610> │ │ │ │ + blvc ff227d04 <__bss_end__@@Base+0xff1aa614> │ │ │ │ + blvc 227b04 <__bss_end__@@Base+0x1aa414> │ │ │ │ + blpl 1e7c48 <__bss_end__@@Base+0x16a558> │ │ │ │ + blpl ff1a7d0c <__bss_end__@@Base+0xff12a61c> │ │ │ │ bpl 67838 │ │ │ │ ldmvs sp, {r0, r6, r7, fp, sp, lr}^ │ │ │ │ vmls.f64 d1, d7, d9 │ │ │ │ ldmib r4, {r4, r7, r9, fp, ip}^ │ │ │ │ cdp 1, 11, cr4, cr8, cr2, {0} │ │ │ │ - blne 28b1e4 <__bss_end__@@Base+0x20dafc> │ │ │ │ + blne 28b1e4 <__bss_end__@@Base+0x20daf4> │ │ │ │ cdp 1, 0, cr3, cr6, cr1, {0} │ │ │ │ @ instruction: 0xee371a90 │ │ │ │ vmov.f64 d7, #135 @ 0xc0380000 -2.875 │ │ │ │ @ instruction: 0xee876be6 │ │ │ │ vmov.f64 d5, #118 @ 0x3fb00000 1.375 │ │ │ │ vstr d5, [r2, #788] @ 0x314 │ │ │ │ stmdbvs r2, {r9, fp, ip, lr} │ │ │ │ - bne ff5066d4 <__bss_end__@@Base+0xff488fec> │ │ │ │ + bne ff5066d4 <__bss_end__@@Base+0xff488fe4> │ │ │ │ ldm lr!, {r0, r1, r3, r4, r5, sp, lr} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldcllt 0, cr0, [r0, #12]! │ │ │ │ - andeq r1, r5, r2, asr #8 │ │ │ │ + andeq r1, r5, sl, asr #8 │ │ │ │ ldrdgt pc, [r8], -r1 │ │ │ │ bpl 67d60 │ │ │ │ ldrlt r6, [r0, #-2250] @ 0xfffff736 │ │ │ │ @ instruction: 0xf8d14604 │ │ │ │ stmdavs fp, {sp, lr, pc}^ │ │ │ │ andeq lr, ip, #165888 @ 0x28800 │ │ │ │ cdp 2, 0, cr3, cr7, cr1, {0} │ │ │ │ - bl fe8f6ce0 <__bss_end__@@Base+0xfe8795f8> │ │ │ │ + bl fe8f6ce0 <__bss_end__@@Base+0xfe8795f0> │ │ │ │ ldmdami r4, {r1, r2, r3, r8, r9} │ │ │ │ - bvs ffa27e88 <__bss_end__@@Base+0xff9aa7a0> │ │ │ │ + bvs ffa27e88 <__bss_end__@@Base+0xff9aa798> │ │ │ │ cdp 3, 0, cr3, cr7, cr1, {0} │ │ │ │ ldrbtmi r3, [r8], #-2704 @ 0xfffff570 │ │ │ │ andcc lr, r2, #212, 18 @ 0x350000 │ │ │ │ - bvc ffa27d98 <__bss_end__@@Base+0xff9aa6b0> │ │ │ │ + bvc ffa27d98 <__bss_end__@@Base+0xff9aa6a8> │ │ │ │ andeq lr, ip, #165888 @ 0x28800 │ │ │ │ - bcs fe467adc <__bss_end__@@Base+0xfe3ea3f4> │ │ │ │ + bcs fe467adc <__bss_end__@@Base+0xfe3ea3ec> │ │ │ │ movweq lr, #60323 @ 0xeba3 │ │ │ │ - bpl ffa27ea8 <__bss_end__@@Base+0xff9aa7c0> │ │ │ │ - bcc fe467ae8 <__bss_end__@@Base+0xfe3ea400> │ │ │ │ - bvs ffa27db0 <__bss_end__@@Base+0xff9aa6c8> │ │ │ │ - bvc fe9e7de8 <__bss_end__@@Base+0xfe96a700> │ │ │ │ - bvs 227df0 <__bss_end__@@Base+0x1aa708> │ │ │ │ - bvc ff1a7cb8 <__bss_end__@@Base+0xff12a5d0> │ │ │ │ - bvc ff1a7bb8 <__bss_end__@@Base+0xff12a4d0> │ │ │ │ - bvc fea27c80 <__bss_end__@@Base+0xfe9aa598> │ │ │ │ - bvc 227c04 <__bss_end__@@Base+0x1aa51c> │ │ │ │ - bvc ffa27db0 <__bss_end__@@Base+0xff9aa6c8> │ │ │ │ - bvc 1e78f0 <__bss_end__@@Base+0x16a208> │ │ │ │ + bpl ffa27ea8 <__bss_end__@@Base+0xff9aa7b8> │ │ │ │ + bcc fe467ae8 <__bss_end__@@Base+0xfe3ea3f8> │ │ │ │ + bvs ffa27db0 <__bss_end__@@Base+0xff9aa6c0> │ │ │ │ + bvc fe9e7de8 <__bss_end__@@Base+0xfe96a6f8> │ │ │ │ + bvs 227df0 <__bss_end__@@Base+0x1aa700> │ │ │ │ + bvc ff1a7cb8 <__bss_end__@@Base+0xff12a5c8> │ │ │ │ + bvc ff1a7bb8 <__bss_end__@@Base+0xff12a4c8> │ │ │ │ + bvc fea27c80 <__bss_end__@@Base+0xfe9aa590> │ │ │ │ + bvc 227c04 <__bss_end__@@Base+0x1aa514> │ │ │ │ + bvc ffa27db0 <__bss_end__@@Base+0xff9aa6c0> │ │ │ │ + bvc 1e78f0 <__bss_end__@@Base+0x16a200> │ │ │ │ svclt 0x0000bd10 │ │ │ │ - muleq r5, r6, r3 │ │ │ │ + muleq r5, lr, r3 │ │ │ │ @ instruction: 0x4604b510 │ │ │ │ ldrd pc, [r8], -r1 │ │ │ │ cdp 8, 11, cr6, cr6, cr10, {6} │ │ │ │ stmdavs r8, {r9, fp, ip, lr} │ │ │ │ - bl fe8c6438 <__bss_end__@@Base+0xfe848d50> │ │ │ │ + bl fe8c6438 <__bss_end__@@Base+0xfe848d48> │ │ │ │ andcc r0, r1, #-536870912 @ 0xe0000000 │ │ │ │ - bcs fe467b30 <__bss_end__@@Base+0xfe3ea448> │ │ │ │ + bcs fe467b30 <__bss_end__@@Base+0xfe3ea440> │ │ │ │ @ instruction: 0xf8df1a1b │ │ │ │ mrc 0, 7, ip, cr8, cr12, {2} │ │ │ │ movwcc r6, #6887 @ 0x1ae7 │ │ │ │ - bcc fe467b40 <__bss_end__@@Base+0xfe3ea458> │ │ │ │ + bcc fe467b40 <__bss_end__@@Base+0xfe3ea450> │ │ │ │ ldmib r4, {r2, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ cdp 2, 11, cr3, cr8, cr2, {0} │ │ │ │ vldr s14, [ip, #924] @ 0x39c │ │ │ │ - bl fe8aeb4c <__bss_end__@@Base+0xfe831464> │ │ │ │ + bl fe8aeb4c <__bss_end__@@Base+0xfe83145c> │ │ │ │ cdp 2, 0, cr0, cr7, cr14, {0} │ │ │ │ - bne 6f6d7c <__bss_end__@@Base+0x679694> │ │ │ │ - bpl ffa27f20 <__bss_end__@@Base+0xff9aa838> │ │ │ │ - bcc fe467b60 <__bss_end__@@Base+0xfe3ea478> │ │ │ │ - bvs ffa27e28 <__bss_end__@@Base+0xff9aa740> │ │ │ │ - bvc fe9e7e60 <__bss_end__@@Base+0xfe96a778> │ │ │ │ - bvs 227e68 <__bss_end__@@Base+0x1aa780> │ │ │ │ - bvc ff1a7d30 <__bss_end__@@Base+0xff12a648> │ │ │ │ - bvc ff1a7c30 <__bss_end__@@Base+0xff12a548> │ │ │ │ - bvc fea27cf8 <__bss_end__@@Base+0xfe9aa610> │ │ │ │ - bvc 227c7c <__bss_end__@@Base+0x1aa594> │ │ │ │ - bvc ffa27e28 <__bss_end__@@Base+0xff9aa740> │ │ │ │ - beq 1067c44 <__bss_end__@@Base+0xfea55c> │ │ │ │ - bvc 1e799c <__bss_end__@@Base+0x16a2b4> │ │ │ │ + bne 6f6d7c <__bss_end__@@Base+0x67968c> │ │ │ │ + bpl ffa27f20 <__bss_end__@@Base+0xff9aa830> │ │ │ │ + bcc fe467b60 <__bss_end__@@Base+0xfe3ea470> │ │ │ │ + bvs ffa27e28 <__bss_end__@@Base+0xff9aa738> │ │ │ │ + bvc fe9e7e60 <__bss_end__@@Base+0xfe96a770> │ │ │ │ + bvs 227e68 <__bss_end__@@Base+0x1aa778> │ │ │ │ + bvc ff1a7d30 <__bss_end__@@Base+0xff12a640> │ │ │ │ + bvc ff1a7c30 <__bss_end__@@Base+0xff12a540> │ │ │ │ + bvc fea27cf8 <__bss_end__@@Base+0xfe9aa608> │ │ │ │ + bvc 227c7c <__bss_end__@@Base+0x1aa58c> │ │ │ │ + bvc ffa27e28 <__bss_end__@@Base+0xff9aa738> │ │ │ │ + beq 1067c44 <__bss_end__@@Base+0xfea554> │ │ │ │ + bvc 1e799c <__bss_end__@@Base+0x16a2ac> │ │ │ │ beq 67c30 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andeq r1, r5, r0, lsr #6 │ │ │ │ + andeq r1, r5, r8, lsr #6 │ │ │ │ cdp 5, 11, cr11, cr7, cr0, {0} │ │ │ │ @ instruction: 0xf8dd4b00 │ │ │ │ @ instruction: 0xf8dcc004 │ │ │ │ - bl fe864388 <__bss_end__@@Base+0xfe7e6ca0> │ │ │ │ + bl fe864388 <__bss_end__@@Base+0xfe7e6c98> │ │ │ │ cdp 0, 0, cr0, cr7, cr14, {0} │ │ │ │ @ instruction: 0xf8dc0a90 │ │ │ │ cdp 0, 11, cr0, cr8, cr4, {0} │ │ │ │ - bl fe84b334 <__bss_end__@@Base+0xfe7cdc4c> │ │ │ │ + bl fe84b334 <__bss_end__@@Base+0xfe7cdc44> │ │ │ │ andcc r0, r1, lr │ │ │ │ - beq fe467bb8 <__bss_end__@@Base+0xfe3ea4d0> │ │ │ │ - blvc 227c80 <__bss_end__@@Base+0x1aa598> │ │ │ │ - blvs ff9e7e88 <__bss_end__@@Base+0xff96a7a0> │ │ │ │ - blpl 1e7dc8 <__bss_end__@@Base+0x16a6e0> │ │ │ │ - blvc 1167c84 <__bss_end__@@Base+0x10ea59c> │ │ │ │ - blvc ff227e90 <__bss_end__@@Base+0xff1aa7a8> │ │ │ │ + beq fe467bb8 <__bss_end__@@Base+0xfe3ea4c8> │ │ │ │ + blvc 227c80 <__bss_end__@@Base+0x1aa590> │ │ │ │ + blvs ff9e7e88 <__bss_end__@@Base+0xff96a798> │ │ │ │ + blpl 1e7dc8 <__bss_end__@@Base+0x16a6d8> │ │ │ │ + blvc 1167c84 <__bss_end__@@Base+0x10ea594> │ │ │ │ + blvc ff227e90 <__bss_end__@@Base+0xff1aa7a0> │ │ │ │ bvc 679c0 │ │ │ │ andeq lr, r2, #220, 18 @ 0x370000 │ │ │ │ vmla.f32 s2, s14, s18 │ │ │ │ - bne 4b2e04 <__bss_end__@@Base+0x43571c> │ │ │ │ - blvc ffa27ea8 <__bss_end__@@Base+0xff9aa7c0> │ │ │ │ + bne 4b2e04 <__bss_end__@@Base+0x435714> │ │ │ │ + blvc ffa27ea8 <__bss_end__@@Base+0xff9aa7b8> │ │ │ │ cdp 2, 0, cr3, cr6, cr1, {0} │ │ │ │ @ instruction: 0xeeb82a90 │ │ │ │ vsub.f64 d6, d23, d22 │ │ │ │ vdiv.f64 d7, d7, d7 │ │ │ │ vadd.f64 d5, d5, d6 │ │ │ │ vrintx.f64 d7, d4 │ │ │ │ vstr d7, [r3, #796] @ 0x31c │ │ │ │ vstrlt s14, [r0, #-0] │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb835f0 <__bss_end__@@Base+0xfeb05f08> │ │ │ │ + bl feb835f0 <__bss_end__@@Base+0xfeb05f00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmibvs r4, {r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stcmi 0, cr11, [pc, #-532]! @ 2c1e8 │ │ │ │ ldrbtmi r4, [sp], #-1538 @ 0xfffff9fe │ │ │ │ stmdavs r3!, {r2, r3, r5, r8, ip, sp, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ - blle df700c <__bss_end__@@Base+0xd79924> │ │ │ │ - bvs 15604a8 <__bss_end__@@Base+0x14e2dc0> │ │ │ │ + blle df700c <__bss_end__@@Base+0xd7991c> │ │ │ │ + bvs 15604a8 <__bss_end__@@Base+0x14e2db8> │ │ │ │ bicsvs r6, r3, fp, lsl #16 │ │ │ │ stmdavs r3!, {r2, r6, r7, r8, ip, sp, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ - blle fb7020 <__bss_end__@@Base+0xf39938> │ │ │ │ + blle fb7020 <__bss_end__@@Base+0xf39930> │ │ │ │ stmibvs r0!, {r1, r4, r8, ip, lr, pc}^ │ │ │ │ suble r2, r4, r0, lsl #16 │ │ │ │ stmib sp, {r2, r5, r8, r9, fp, lr}^ │ │ │ │ stmiapl fp!, {r1, r8, sp}^ │ │ │ │ ldmdavs sl, {r0, r8, r9, ip, pc} │ │ │ │ - blls 7e278 <__bss_end__@@Base+0xb90> │ │ │ │ + blls 7e278 <__bss_end__@@Base+0xb88> │ │ │ │ ldrdcs lr, [r2, -sp] │ │ │ │ stmdapl r8!, {r5, fp, lr} │ │ │ │ eorvs r6, r5, r5, lsl #16 │ │ │ │ and r6, r1, r4 │ │ │ │ stmiapl fp!, {r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ strmi r6, [r8], -ip, asr #16 │ │ │ │ subsvs r6, r4, #1769472 @ 0x1b0000 │ │ │ │ @@ -37515,15 +37515,15 @@ │ │ │ │ @ instruction: 0xf7db2001 │ │ │ │ @ instruction: 0xf7dae84c │ │ │ │ stmdami r9, {r1, r2, r3, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ stmdbmi ip, {r1, r5, r9, sl, lr} │ │ │ │ stmdapl r8!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdbmi fp, {r0, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2056 @ 0xfffff7f8 │ │ │ │ - blmi e6468 <__bss_end__@@Base+0x68d80> │ │ │ │ + blmi e6468 <__bss_end__@@Base+0x68d78> │ │ │ │ strb r5, [r1, fp, ror #17] │ │ │ │ @ instruction: 0x00032fba │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq sl, r1, r6, asr pc │ │ │ │ andeq sl, r1, ip, ror #30 │ │ │ │ @@ -37550,55 +37550,55 @@ │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ mcr 4, 1, r4, cr7, cr9, {3} │ │ │ │ adcmi r7, r0, #159744 @ 0x27000 │ │ │ │ strtmi fp, [r0], -r8, lsr #31 │ │ │ │ stc 8, cr2, [r2, #4] │ │ │ │ ldmibvs r4!, {r9, fp, ip, sp, lr}^ │ │ │ │ bvc 67c88 │ │ │ │ - bvs a7c90 <__bss_end__@@Base+0x2a5a8> │ │ │ │ - bvs fea27edc <__bss_end__@@Base+0xfe9aa7f4> │ │ │ │ - bvs a7c50 <__bss_end__@@Base+0x2a568> │ │ │ │ + bvs a7c90 <__bss_end__@@Base+0x2a5a0> │ │ │ │ + bvs fea27edc <__bss_end__@@Base+0xfe9aa7ec> │ │ │ │ + bvs a7c50 <__bss_end__@@Base+0x2a560> │ │ │ │ @ instruction: 0xedd369f4 │ │ │ │ vldr s14, [r4] │ │ │ │ vmul.f32 s12, s12, s4 │ │ │ │ vstr s12, [r2, #156] @ 0x9c │ │ │ │ ldmibvs r4!, {r1, r9, fp, sp, lr}^ │ │ │ │ bpl 67cac │ │ │ │ - bvc 127cb4 <__bss_end__@@Base+0xaa5cc> │ │ │ │ - bvc fe9a7f04 <__bss_end__@@Base+0xfe92a81c> │ │ │ │ - bvc 127c74 <__bss_end__@@Base+0xaa58c> │ │ │ │ - bl 123a30 <__bss_end__@@Base+0xa6348> │ │ │ │ + bvc 127cb4 <__bss_end__@@Base+0xaa5c4> │ │ │ │ + bvc fe9a7f04 <__bss_end__@@Base+0xfe92a814> │ │ │ │ + bvc 127c74 <__bss_end__@@Base+0xaa584> │ │ │ │ + bl 123a30 <__bss_end__@@Base+0xa6340> │ │ │ │ @ instruction: 0xf04f0080 │ │ │ │ movwcc r0, #19472 @ 0x4c10 │ │ │ │ @ instruction: 0xed9369f4 │ │ │ │ strbtmi r5, [r4], #-2560 @ 0xfffff600 │ │ │ │ bpl 67cd4 │ │ │ │ - bvc 9a7d9c <__bss_end__@@Base+0x92a6b4> │ │ │ │ + bvc 9a7d9c <__bss_end__@@Base+0x92a6ac> │ │ │ │ bvc 67b94 │ │ │ │ @ instruction: 0xecf369f4 │ │ │ │ strbtmi r5, [r4], #-2561 @ 0xfffff5ff │ │ │ │ ldc 2, cr4, [r4, #608] @ 0x260 │ │ │ │ vmla.f32 s11, s10, s2 │ │ │ │ vstr s13, [r2, #148] @ 0x94 │ │ │ │ ldmibvs r4!, {r0, r9, fp, sp, lr}^ │ │ │ │ - bpl a7af4 <__bss_end__@@Base+0x2a40c> │ │ │ │ + bpl a7af4 <__bss_end__@@Base+0x2a404> │ │ │ │ ldc 4, cr4, [r4, #400] @ 0x190 │ │ │ │ vmla.f32 s10, s10, s4 │ │ │ │ vstr s12, [r2, #148] @ 0x94 │ │ │ │ ldmibvs r4!, {r1, r9, fp, sp, lr}^ │ │ │ │ - bpl a7b08 <__bss_end__@@Base+0x2a420> │ │ │ │ + bpl a7b08 <__bss_end__@@Base+0x2a418> │ │ │ │ @ instruction: 0xf10c4464 │ │ │ │ ldc 12, cr0, [r4, #64] @ 0x40 │ │ │ │ vmla.f32 s11, s10, s6 │ │ │ │ vstr s15, [r2, #148] @ 0x94 │ │ │ │ bicsle r7, r3, r3, lsl #20 │ │ │ │ bvc 680b0 │ │ │ │ - bvc 12281a8 <__bss_end__@@Base+0x11aaac0> │ │ │ │ - blx 4681a0 <__bss_end__@@Base+0x3eaab8> │ │ │ │ - bvc 10681b4 <__bss_end__@@Base+0xfeaacc> │ │ │ │ + bvc 12281a8 <__bss_end__@@Base+0x11aaab8> │ │ │ │ + blx 4681a0 <__bss_end__@@Base+0x3eaab0> │ │ │ │ + bvc 10681b4 <__bss_end__@@Base+0xfeaac4> │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ cdp 3, 15, cr2, cr1, cr0, {0} │ │ │ │ svclt 0x0008fa10 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @ instruction: 0xeec7b9ab │ │ │ │ vldr s10, [r2, #156] @ 0x9c │ │ │ │ vldr s13, [r2] │ │ │ │ @@ -37606,26 +37606,26 @@ │ │ │ │ vstr s14, [r2, #8] │ │ │ │ vmul.f32 s14, s12, s6 │ │ │ │ vmul.f32 s12, s12, s11 │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vstr s14, [r2, #660] @ 0x294 │ │ │ │ vstr s12, [r2] │ │ │ │ vstr s15, [r2, #4] │ │ │ │ - bvs feb0ae28 <__bss_end__@@Base+0xfea8d740> │ │ │ │ + bvs feb0ae28 <__bss_end__@@Base+0xfea8d738> │ │ │ │ svclt 0x00d82b00 │ │ │ │ ldcle 0, cr2, [r0, #-0] │ │ │ │ stmiapl fp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ - blvs 70669c <__bss_end__@@Base+0x688fb4> │ │ │ │ + blvs 70669c <__bss_end__@@Base+0x688fac> │ │ │ │ umaaleq pc, r5, r3, r8 @ │ │ │ │ subeq pc, r0, r0, asr #7 │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ svceq 0x0000f1bb │ │ │ │ andcs fp, r0, ip, lsl #30 │ │ │ │ andeq pc, r1, r0 │ │ │ │ - bmi ffe5ac0c <__bss_end__@@Base+0xffddd524> │ │ │ │ + bmi ffe5ac0c <__bss_end__@@Base+0xffddd51c> │ │ │ │ ldrbtmi r4, [sl], #-3060 @ 0xfffff40c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrshmi r6, [sl], #-155 @ 0xffffff65 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, r4, #64 @ 0x40 │ │ │ │ ldrtmi r3, [sp], r4, lsr #14 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @@ -37639,30 +37639,30 @@ │ │ │ │ andeq pc, pc, r0, lsr #32 │ │ │ │ andeq lr, r0, sp, lsr #23 │ │ │ │ andle r4, r6, r6, lsl #11 │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ strmi r4, [r6, #1774] @ 0x6ee │ │ │ │ svceq 0x00fcf8cd │ │ │ │ @ instruction: 0xf640d1f8 │ │ │ │ - b 348a84 <__bss_end__@@Base+0x2cb39c> │ │ │ │ - bl feb6c6a8 <__bss_end__@@Base+0xfeaeefc0> │ │ │ │ + b 348a84 <__bss_end__@@Base+0x2cb394> │ │ │ │ + bl feb6c6a8 <__bss_end__@@Base+0xfeaeefb8> │ │ │ │ tstlt r0, r0, lsl #26 │ │ │ │ strbtmi r3, [r8], #-2052 @ 0xfffff7fc │ │ │ │ @ instruction: 0xf8c76000 │ │ │ │ stccs 0, cr13, [r0], {12} │ │ │ │ mvnhi pc, r0 │ │ │ │ ldrmi r6, [r8, #2338] @ 0x922 │ │ │ │ stmdbvs r2!, {r1, r3, r4, r5, r7, sp, lr}^ │ │ │ │ @ instruction: 0xf000613a │ │ │ │ @ instruction: 0xf8d8819b │ │ │ │ rscsvs r2, sl, ip │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs sl, {r0, r1, r2, r3, r5, r7, r8, pc} │ │ │ │ addsmi r6, r1, #933888 @ 0xe4000 │ │ │ │ - bmi ff560708 <__bss_end__@@Base+0xff4e3020> │ │ │ │ + bmi ff560708 <__bss_end__@@Base+0xff4e3018> │ │ │ │ ldmvs r8, {r0, r3, r7}^ │ │ │ │ eorsvs r4, fp, sl, ror r4 │ │ │ │ svc 0x0086f7da │ │ │ │ ldmdbvs r9!, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ ldrsbvs r6, [r9], -r8 │ │ │ │ ldmvs r9!, {r1, r3, r4, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf000428a │ │ │ │ @@ -37670,29 +37670,29 @@ │ │ │ │ ldmdbvs sl!, {r0, r1, r3, r6, r8, pc} │ │ │ │ vstrle s5, [r6, #-0] │ │ │ │ tstcs r0, lr, lsr r9 │ │ │ │ andeq lr, r2, #3522560 @ 0x35c000 │ │ │ │ popvs {r0, r2, r3, r4, r5, sp, lr} │ │ │ │ vstmiaeq r6, {s28-s106} │ │ │ │ pkhbtmi r4, lr, r0, lsl #13 │ │ │ │ - bvs fefe7d9c <__bss_end__@@Base+0xfef6a6b4> │ │ │ │ + bvs fefe7d9c <__bss_end__@@Base+0xfef6a6ac> │ │ │ │ addeq lr, r0, r2, lsl #22 │ │ │ │ ldmvs sl, {r3, r4, r5, r8, sp, lr}^ │ │ │ │ svclt 0x00c82d00 │ │ │ │ strmi r4, [sl], #-1674 @ 0xfffff976 │ │ │ │ ldmib r7, {r3, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ stc 0, cr9, [r2, #12] │ │ │ │ vldrle s12, [r1, #-0] │ │ │ │ @ instruction: 0xecf969e2 │ │ │ │ ldrbmi r6, [r2], #-2561 @ 0xfffff5ff │ │ │ │ strbmi r4, [r8, #-1250] @ 0xfffffb1e │ │ │ │ bvc 67d94 │ │ │ │ strmi r6, [sl], #-2266 @ 0xfffff726 │ │ │ │ bvc 67e9c │ │ │ │ - bvc fe228070 <__bss_end__@@Base+0xfe1aa988> │ │ │ │ + bvc fe228070 <__bss_end__@@Base+0xfe1aa980> │ │ │ │ bvc 67e64 │ │ │ │ teqvs r8, lr, ror #3 │ │ │ │ ldrbmi r6, [r5, #-2424]! @ 0xfffff688 │ │ │ │ andcs fp, r1, #212, 30 @ 0x350 │ │ │ │ ldrbmi r2, [r0, #-512]! @ 0xfffffe00 │ │ │ │ andcs fp, r0, #216, 30 @ 0x360 │ │ │ │ ldmvs sl, {r1, r3, r6, r8, ip, sp, pc}^ │ │ │ │ @@ -37700,25 +37700,25 @@ │ │ │ │ ldcl 4, cr4, [r2, #40] @ 0x28 │ │ │ │ vadd.f32 s15, s14, s0 │ │ │ │ vstr s15, [r2, #540] @ 0x21c │ │ │ │ @ instruction: 0xf10e7a00 │ │ │ │ tstcc r4, r1, lsl #28 │ │ │ │ stmdaeq r4, {r3, r8, ip, sp, lr, pc} │ │ │ │ bicle r4, r8, r6, ror r5 │ │ │ │ - bvs feb4688c <__bss_end__@@Base+0xfeac91a4> │ │ │ │ + bvs feb4688c <__bss_end__@@Base+0xfeac919c> │ │ │ │ ldrdle pc, [r4], -r7 │ │ │ │ @ instruction: 0xf3402c00 │ │ │ │ - blvs b0ca7c <__bss_end__@@Base+0xa8f394> │ │ │ │ + blvs b0ca7c <__bss_end__@@Base+0xa8f38c> │ │ │ │ beq 68384 │ │ │ │ - bvs fe727f28 <__bss_end__@@Base+0xfe6aa840> │ │ │ │ + bvs fe727f28 <__bss_end__@@Base+0xfe6aa838> │ │ │ │ ldmvs r9, {r3, r5, r6, r7, r9, fp, sp, lr}^ │ │ │ │ - bpl 19e8374 <__bss_end__@@Base+0x196ac8c> │ │ │ │ - bvs 19e8278 <__bss_end__@@Base+0x196ab90> │ │ │ │ - bpl 19e827c <__bss_end__@@Base+0x196ab94> │ │ │ │ - bne 19e8280 <__bss_end__@@Base+0x196ab98> │ │ │ │ + bpl 19e8374 <__bss_end__@@Base+0x196ac84> │ │ │ │ + bvs 19e8278 <__bss_end__@@Base+0x196ab88> │ │ │ │ + bpl 19e827c <__bss_end__@@Base+0x196ab8c> │ │ │ │ + bne 19e8280 <__bss_end__@@Base+0x196ab90> │ │ │ │ streq lr, [r4], #2817 @ 0xb01 │ │ │ │ ldc 0, cr14, [r3, #72] @ 0x48 │ │ │ │ vldr s9, [r3, #4] │ │ │ │ vldr s8, [r3, #8] │ │ │ │ vldr s15, [r3, #12] │ │ │ │ vadd.f32 s14, s10, s8 │ │ │ │ vadd.f32 s10, s12, s8 │ │ │ │ @@ -37729,16 +37729,16 @@ │ │ │ │ ldc 8, cr6, [r1], #268 @ 0x10c │ │ │ │ vldr s15, [r3, #4] │ │ │ │ vmov.f32 s14, #64 @ 0x3e000000 0.125 │ │ │ │ vsqrt.f32 s15, s15 │ │ │ │ @ instruction: 0xdde2fa10 │ │ │ │ tstcc r8, #27262976 @ 0x1a00000 │ │ │ │ bvc 67f54 │ │ │ │ - bvc ffa282dc <__bss_end__@@Base+0xff9aabf4> │ │ │ │ - blx 4683d4 <__bss_end__@@Base+0x3eacec> │ │ │ │ + bvc ffa282dc <__bss_end__@@Base+0xff9aabec> │ │ │ │ + blx 4683d4 <__bss_end__@@Base+0x3eace4> │ │ │ │ ldmdbvs r5, {r1, r2, r4, r5, r6, r7, sl, fp, ip, lr, pc}^ │ │ │ │ ldcl 3, cr11, [r2, #596] @ 0x254 │ │ │ │ vadd.f32 s9, s14, s0 │ │ │ │ vsub.f32 s14, s15, s9 │ │ │ │ @ instruction: 0xeec77a64 │ │ │ │ vadd.f32 s7, s0, s15 │ │ │ │ vldr s14, [r2, #908] @ 0x38c │ │ │ │ @@ -37758,78 +37758,78 @@ │ │ │ │ vmla.f32 s8, s7, s4 │ │ │ │ vmla.f32 s15, s7, s5 │ │ │ │ vadd.f32 s14, s11, s6 │ │ │ │ vadd.f32 s10, s12, s8 │ │ │ │ vadd.f32 s13, s10, s9 │ │ │ │ vadd.f32 s11, s13, s14 │ │ │ │ ldr r6, [r4, r7, lsr #21]! │ │ │ │ - bvc 10a8440 <__bss_end__@@Base+0x102ad58> │ │ │ │ + bvc 10a8440 <__bss_end__@@Base+0x102ad50> │ │ │ │ bcc 68460 │ │ │ │ mrc 7, 5, lr, cr5, cr1, {6} │ │ │ │ vsqrt.f32 s11, s0 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - bpl 18a7f10 <__bss_end__@@Base+0x182a828> │ │ │ │ + bpl 18a7f10 <__bss_end__@@Base+0x182a820> │ │ │ │ cdp 4, 15, cr13, cr7, cr8, {0} │ │ │ │ vmov.f32 s14, #64 @ 0x3e000000 0.125 │ │ │ │ vsqrt.f32 s11, s15 │ │ │ │ svclt 0x00c8fa10 │ │ │ │ - bpl 1a28368 <__bss_end__@@Base+0x19aac80> │ │ │ │ - bvs ff068380 <__bss_end__@@Base+0xfefeac98> │ │ │ │ - blx 468474 <__bss_end__@@Base+0x3ead8c> │ │ │ │ + bpl 1a28368 <__bss_end__@@Base+0x19aac78> │ │ │ │ + bvs ff068380 <__bss_end__@@Base+0xfefeac90> │ │ │ │ + blx 468474 <__bss_end__@@Base+0x3ead84> │ │ │ │ ldc 15, cr11, [pc, #288] @ 2c9d4 │ │ │ │ strle r7, [r8], #-2649 @ 0xfffff5a7 │ │ │ │ bvc 68398 │ │ │ │ - bvs ff228390 <__bss_end__@@Base+0xff1aaca8> │ │ │ │ - blx 468488 <__bss_end__@@Base+0x3eada0> │ │ │ │ + bvs ff228390 <__bss_end__@@Base+0xff1aaca0> │ │ │ │ + blx 468488 <__bss_end__@@Base+0x3ead98> │ │ │ │ mrc 15, 5, fp, cr0, cr8, {6} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vsqrt.f32 s11, s0 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - bvs 1467f54 <__bss_end__@@Base+0x13ea86c> │ │ │ │ + bvs 1467f54 <__bss_end__@@Base+0x13ea864> │ │ │ │ cdp 4, 11, cr13, cr7, cr8, {0} │ │ │ │ vmov.f32 s13, #64 @ 0x3e000000 0.125 │ │ │ │ vsqrt.f32 s11, s12 │ │ │ │ svclt 0x00d8fa10 │ │ │ │ - bvs 19a83ac <__bss_end__@@Base+0x192acc4> │ │ │ │ - bvs ff0684c4 <__bss_end__@@Base+0xfefeaddc> │ │ │ │ - blx 4684b8 <__bss_end__@@Base+0x3eadd0> │ │ │ │ + bvs 19a83ac <__bss_end__@@Base+0x192acbc> │ │ │ │ + bvs ff0684c4 <__bss_end__@@Base+0xfefeadd4> │ │ │ │ + blx 4684b8 <__bss_end__@@Base+0x3eadc8> │ │ │ │ ldcl 5, cr13, [pc, #76] @ 2c944 │ │ │ │ andcs r7, r1, r8, asr #20 │ │ │ │ bpl 67f2c │ │ │ │ - bvc a7f30 <__bss_end__@@Base+0x2a848> │ │ │ │ - bvs e7f34 <__bss_end__@@Base+0x6a84c> │ │ │ │ - bvc 128038 <__bss_end__@@Base+0xaa950> │ │ │ │ + bvc a7f30 <__bss_end__@@Base+0x2a840> │ │ │ │ + bvs e7f34 <__bss_end__@@Base+0x6a844> │ │ │ │ + bvc 128038 <__bss_end__@@Base+0xaa948> │ │ │ │ ldcl 6, cr14, [pc, #628] @ 2cb84 │ │ │ │ vmov.f32 s12, s4 │ │ │ │ vmov.f32 s14, s13 │ │ │ │ vmov.f32 s12, s13 │ │ │ │ vrintx.f32 s11, s13 │ │ │ │ vmov.f32 s15, #64 @ 0x3e000000 0.125 │ │ │ │ vsqrt.f32 s13, s15 │ │ │ │ svclt 0x00d8fa10 │ │ │ │ - bvc 19e84f0 <__bss_end__@@Base+0x196ae08> │ │ │ │ + bvc 19e84f0 <__bss_end__@@Base+0x196ae00> │ │ │ │ ldmdbvs r9!, {r0, r1, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf77f2900 │ │ │ │ ldmvs sl, {r1, r2, r3, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ - bvs de7fbc <__bss_end__@@Base+0xd6a8d4> │ │ │ │ + bvs de7fbc <__bss_end__@@Base+0xd6a8cc> │ │ │ │ bvs 67f4c │ │ │ │ bcs 46f30 │ │ │ │ tstphi r0, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ strdcs r6, [r0], -sl │ │ │ │ vstmiaeq r1, {s28-s106} │ │ │ │ ldrmi r4, [r6], #-1670 @ 0xfffff97a │ │ │ │ ldrmi r4, [r0], r9, lsl #13 │ │ │ │ strbmi r4, [r1], -r2, lsl #13 │ │ │ │ @ instruction: 0xecf169e2 │ │ │ │ ldrbmi r6, [r2], #-2561 @ 0xfffff5ff │ │ │ │ addmi r4, lr, #-503316480 @ 0xe2000000 │ │ │ │ bvc 67fb8 │ │ │ │ strmi r6, [r2], #-2266 @ 0xfffff726 │ │ │ │ bvc 680c0 │ │ │ │ - bvc fe228294 <__bss_end__@@Base+0xfe1aabac> │ │ │ │ + bvc fe228294 <__bss_end__@@Base+0xfe1aaba4> │ │ │ │ bvc 68088 │ │ │ │ @ instruction: 0xf10ed1ee │ │ │ │ ldrbmi r0, [r1, #3585]! @ 0xe01 │ │ │ │ svcge 0x0005f43f │ │ │ │ ldrdcc r6, [r4], -sl │ │ │ │ stc 4, cr4, [r2, #8] │ │ │ │ strb r6, [r1, r0, lsl #20]! │ │ │ │ @@ -37837,25 +37837,25 @@ │ │ │ │ mrcge 7, 7, APSR_nzcv, cr11, cr15, {3} │ │ │ │ ldc 8, cr6, [pc, #872] @ 2cd0c │ │ │ │ vstr s12, [r2, #116] @ 0x74 │ │ │ │ ldmdbvs sl!, {r9, fp, sp, lr}^ │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ ldmvs sl!, {r2, r3, r4, r7, pc}^ │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ - b 14109ec <__bss_end__@@Base+0x1393304> │ │ │ │ + b 14109ec <__bss_end__@@Base+0x13932fc> │ │ │ │ ldrmi r0, [r6], #-3201 @ 0xfffff37f │ │ │ │ strmi r4, [r8], r6, lsl #13 │ │ │ │ strbmi r4, [r9], -r2, lsl #13 │ │ │ │ @ instruction: 0xecf169e2 │ │ │ │ ldrbmi r6, [r2], #-2561 @ 0xfffff5ff │ │ │ │ addmi r4, lr, #-503316480 @ 0xe2000000 │ │ │ │ bvc 68020 │ │ │ │ strmi r6, [r2], #-2266 @ 0xfffff726 │ │ │ │ bvc 68128 │ │ │ │ - bvc fe2282fc <__bss_end__@@Base+0xfe1aac14> │ │ │ │ + bvc fe2282fc <__bss_end__@@Base+0xfe1aac0c> │ │ │ │ bvc 680f0 │ │ │ │ @ instruction: 0xf10ed1ee │ │ │ │ strbmi r0, [r6, #3585] @ 0xe01 │ │ │ │ mrcge 4, 6, APSR_nzcv, cr1, cr15, {1} │ │ │ │ ldrdcc r6, [r4], -sl │ │ │ │ stc 4, cr4, [r2, #8] │ │ │ │ strb r6, [r1, r0, lsl #20]! │ │ │ │ @@ -37908,26 +37908,26 @@ │ │ │ │ @ instruction: 0x4603693a │ │ │ │ andhi pc, r8, r0, asr #17 │ │ │ │ @ instruction: 0xf8c02a01 │ │ │ │ svclt 0x00b8800c │ │ │ │ @ instruction: 0xf8c02201 │ │ │ │ strbmi r8, [r0], -r4 │ │ │ │ mulsvs sl, r0, r6 │ │ │ │ - b 13ff3d4 <__bss_end__@@Base+0x1381cec> │ │ │ │ + b 13ff3d4 <__bss_end__@@Base+0x1381ce4> │ │ │ │ eorsvs r0, fp, r8, lsl #3 │ │ │ │ @ instruction: 0xf7da447a │ │ │ │ ldmdavs fp!, {r2, r3, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ andhi lr, r2, r3, asr #19 │ │ │ │ @ instruction: 0x2000e7bb │ │ │ │ @ instruction: 0x4601693c │ │ │ │ addsmi r1, r4, #18944 @ 0x4a00 │ │ │ │ mcrge 4, 2, pc, cr15, cr15, {1} @ │ │ │ │ ldrdcc r6, [r2, -sl] │ │ │ │ strmi r4, [r2], #-652 @ 0xfffffd74 │ │ │ │ - bvs a810c <__bss_end__@@Base+0x2aa24> │ │ │ │ + bvs a810c <__bss_end__@@Base+0x2aa1c> │ │ │ │ mcrge 4, 2, pc, cr7, cr15, {1} @ │ │ │ │ ldrdcc r6, [r8], -sl │ │ │ │ stc 4, cr4, [r2, #8] │ │ │ │ strb r6, [sp, r0, lsl #20]! │ │ │ │ @ instruction: 0xf8d84a2c │ │ │ │ stmpl sl, {r2, r3, lr} │ │ │ │ mcrcs 8, 0, r6, cr0, cr6, {0} │ │ │ │ @@ -37956,20 +37956,20 @@ │ │ │ │ str sp, [ip], -pc, ror #3 │ │ │ │ rscscc pc, pc, #8, 2 │ │ │ │ andcc r4, r4, r1, lsr #12 │ │ │ │ @ instruction: 0xf7da0092 │ │ │ │ ldmvs r3!, {r2, r4, r5, r7, fp, sp, lr, pc}^ │ │ │ │ rsbspl pc, lr, #79 @ 0x4f │ │ │ │ @ instruction: 0xe600601a │ │ │ │ - b 13ff3d8 <__bss_end__@@Base+0x1381cf0> │ │ │ │ + b 13ff3d8 <__bss_end__@@Base+0x1381ce8> │ │ │ │ ldmvs r0!, {r3, r7, r8}^ │ │ │ │ @ instruction: 0xf7da447a │ │ │ │ stmib r6, {r2, r3, r5, r8, sl, fp, sp, lr, pc}^ │ │ │ │ strb r8, [r9, r2] │ │ │ │ - bl eab14 <__bss_end__@@Base+0x6d42c> │ │ │ │ + bl eab14 <__bss_end__@@Base+0x6d424> │ │ │ │ andscs r4, r0, fp, lsl #18 │ │ │ │ ldrbtmi r6, [r9], #-315 @ 0xfffffec5 │ │ │ │ svc 0x008ef7d9 │ │ │ │ @ instruction: 0x4606693b │ │ │ │ subvs r6, r3, r3 │ │ │ │ sbcvs r6, r3, r3, lsl #1 │ │ │ │ svclt 0x0000e7af │ │ │ │ @@ -37987,60 +37987,60 @@ │ │ │ │ addlt r4, r3, r9, asr #18 │ │ │ │ ldmdbvs r8, {r0, r3, r6, r8, r9, sl, fp, lr} │ │ │ │ ldrbtmi r4, [pc], #-1145 @ 2cc00 │ │ │ │ addeq r3, r0, r3, lsl r0 │ │ │ │ svc 0x0066f7d9 │ │ │ │ strmi r6, [r6], -ip, ror #19 │ │ │ │ stccs 0, cr6, [r0], {4} │ │ │ │ - bmi 1160cd0 <__bss_end__@@Base+0x10e35e8> │ │ │ │ + bmi 1160cd0 <__bss_end__@@Base+0x10e35e0> │ │ │ │ stmdbvs r3!, {r0, r5, r6, r8, fp, sp, lr} │ │ │ │ stmibvs r1!, {r0, r3, r7, r9, sl, lr}^ │ │ │ │ @ instruction: 0x468858ba │ │ │ │ stccs 8, cr6, [r0], {20} │ │ │ │ stmdavs r1!, {r0, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0x46496011 │ │ │ │ svclt 0x00b82b01 │ │ │ │ stmdbcs r1, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ @ instruction: 0x4623461a │ │ │ │ rsbvs r2, r0, r1 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 26ad54 <__bss_end__@@Base+0x1ed66c> │ │ │ │ - blx 850d6 <__bss_end__@@Base+0x79ee> │ │ │ │ + bleq 26ad54 <__bss_end__@@Base+0x1ed664> │ │ │ │ + blx 850d6 <__bss_end__@@Base+0x79e6> │ │ │ │ msrvs (UNDEF: 97), r2 │ │ │ │ addseq r4, r2, r5, lsr r9 │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ @ instruction: 0x46104479 │ │ │ │ @ instruction: 0xf7d99201 │ │ │ │ - bls a894c <__bss_end__@@Base+0x2b264> │ │ │ │ + bls a894c <__bss_end__@@Base+0x2b25c> │ │ │ │ mvnvs r4, r1, asr #12 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf7dad036 │ │ │ │ - bvs 1ae7d94 <__bss_end__@@Base+0x1a6a6ac> │ │ │ │ + bvs 1ae7d94 <__bss_end__@@Base+0x1a6a6a4> │ │ │ │ rsbsvs r6, r2, ip, ror #3 │ │ │ │ stmdbmi sl!, {r1, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ ldmdbvs r3, {r4, r6, r8, fp, sp, lr} │ │ │ │ ldmdapl r9!, {r7, r9, sl, lr}^ │ │ │ │ stmdavs ip, {r0, r1, r2, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ stmdavs r2!, {r2, r3, r4, r6, r8, r9, ip, sp, pc} │ │ │ │ strbmi r6, [r1], -sl │ │ │ │ svclt 0x00b82b01 │ │ │ │ stmdbcs r1, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ @ instruction: 0x4623461a │ │ │ │ rsbvs r2, r0, r1 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 26adb8 <__bss_end__@@Base+0x1ed6d0> │ │ │ │ - blx 8513a <__bss_end__@@Base+0x7a52> │ │ │ │ + bleq 26adb8 <__bss_end__@@Base+0x1ed6c8> │ │ │ │ + blx 8513a <__bss_end__@@Base+0x7a4a> │ │ │ │ msrvs (UNDEF: 97), r2 │ │ │ │ addseq r4, r2, sp, lsl r9 │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ @ instruction: 0x46104479 │ │ │ │ @ instruction: 0xf7d99201 │ │ │ │ - bls a88e8 <__bss_end__@@Base+0x2b200> │ │ │ │ + bls a88e8 <__bss_end__@@Base+0x2b1f8> │ │ │ │ mvnvs r4, r9, lsr r6 │ │ │ │ @ instruction: 0xf7dab1b7 │ │ │ │ rsbvs lr, ip, #24, 24 @ 0x1800 │ │ │ │ andlt r4, r3, r0, lsr r6 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ stmda r8, {r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdbmi r3, {r0, r1, r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @@ -38065,15 +38065,15 @@ │ │ │ │ andeq sl, r1, r4, ror #21 │ │ │ │ andeq sl, r1, ip, lsr #21 │ │ │ │ andeq sl, r1, ip, lsl #21 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - blmi ff47e5bc <__bss_end__@@Base+0xff400ed4> │ │ │ │ + blmi ff47e5bc <__bss_end__@@Base+0xff400ecc> │ │ │ │ strmi fp, [r9], r5, lsl #1 │ │ │ │ @ instruction: 0x4615447b │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r9, sl, lr} │ │ │ │ addshi pc, r5, r0 │ │ │ │ svclt 0x00c82900 │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ ldmib r0, {r0, r2, r3, r7, pc}^ │ │ │ │ @@ -38089,64 +38089,64 @@ │ │ │ │ addeq r4, r9, sl, ror r4 │ │ │ │ ldc 7, cr15, [r2], #-872 @ 0xfffffc98 │ │ │ │ strls lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ ldrmi r6, [r1, #480]! @ 0x1e0 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ ldrbmi r2, [r5, #-769] @ 0xfffffcff │ │ │ │ andcs fp, r0, #212, 30 @ 0x350 │ │ │ │ - b 4f55b0 <__bss_end__@@Base+0x477ec8> │ │ │ │ + b 4f55b0 <__bss_end__@@Base+0x477ec0> │ │ │ │ @ instruction: 0xf0000002 │ │ │ │ cdpcs 0, 0, cr8, cr0, cr5, {5} │ │ │ │ @ instruction: 0x2600bfd8 │ │ │ │ - bl fe9a42d4 <__bss_end__@@Base+0xfe926bec> │ │ │ │ + bl fe9a42d4 <__bss_end__@@Base+0xfe926be4> │ │ │ │ @ instruction: 0xf04f030a │ │ │ │ ldcl 14, cr0, [pc] @ 2cdc4 │ │ │ │ - b ac7890 <__bss_end__@@Base+0xa4a1a8> │ │ │ │ - b 140c174 <__bss_end__@@Base+0x138ea8c> │ │ │ │ + b ac7890 <__bss_end__@@Base+0xa4a1a0> │ │ │ │ + b 140c174 <__bss_end__@@Base+0x138ea84> │ │ │ │ ldrbtmi r0, [r0], r3, lsl #23 │ │ │ │ @ instruction: 0x46704672 │ │ │ │ bvc 688b4 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - b 1424238 <__bss_end__@@Base+0x13a6b50> │ │ │ │ + b 1424238 <__bss_end__@@Base+0x13a6b48> │ │ │ │ @ instruction: 0xf04f0188 │ │ │ │ ldmibvs fp!, {r8, fp}^ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strmi r4, [fp], #-1505 @ 0xfffffa1f │ │ │ │ bvc 68544 │ │ │ │ strmi r6, [fp], #-2531 @ 0xfffff61d │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stcl 4, cr4, [r3, #460] @ 0x1cc │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ vrshl.u8 q10, , q0 │ │ │ │ - bl cd104 <__bss_end__@@Base+0x4fa1c> │ │ │ │ + bl cd104 <__bss_end__@@Base+0x4fa14> │ │ │ │ strbtmi r0, [r1], -ip, lsl #18 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ stmibvs r3!, {r3, r7, r9, lr}^ │ │ │ │ tstpeq r1, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf109444b │ │ │ │ svclt 0x00140904 │ │ │ │ - bvc 19e89ec <__bss_end__@@Base+0x196b304> │ │ │ │ - bvc 12289f0 <__bss_end__@@Base+0x11ab308> │ │ │ │ + bvc 19e89ec <__bss_end__@@Base+0x196b2fc> │ │ │ │ + bvc 12289f0 <__bss_end__@@Base+0x11ab300> │ │ │ │ stcl 2, cr4, [r3, #564] @ 0x234 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ strtmi r3, [sl], #-1 │ │ │ │ ldrbmi r4, [lr], #1232 @ 0x4d0 │ │ │ │ bicle r4, fp, r6, lsl #5 │ │ │ │ ldrdls pc, [r4], -sp │ │ │ │ @ instruction: 0xf006fb05 │ │ │ │ - bvs fe4285cc <__bss_end__@@Base+0xfe3aaee4> │ │ │ │ + bvs fe4285cc <__bss_end__@@Base+0xfe3aaedc> │ │ │ │ bvc 68930 │ │ │ │ movwcs r0, #129 @ 0x81 │ │ │ │ stmibvs r2!, {r0, r1, r4, r5, r7, r9, lr}^ │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf101440a │ │ │ │ svclt 0x00140104 │ │ │ │ - bvc 19e8a2c <__bss_end__@@Base+0x196b344> │ │ │ │ - bvc 1228a30 <__bss_end__@@Base+0x11ab348> │ │ │ │ + bvc 19e8a2c <__bss_end__@@Base+0x196b33c> │ │ │ │ + bvc 1228a30 <__bss_end__@@Base+0x11ab340> │ │ │ │ stcl 2, cr4, [r2, #628] @ 0x274 │ │ │ │ vstmiale pc!, {s15-s14} │ │ │ │ strtmi r3, [r8], #-1537 @ 0xfffff9ff │ │ │ │ strhle r4, [r9, #81]! @ 0x51 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ stccs 15, cr8, [r0], {240} @ 0xf0 │ │ │ │ addhi pc, r6, r0 │ │ │ │ @@ -38194,15 +38194,15 @@ │ │ │ │ stmibvs r3!, {r9, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ strmi r0, [r3], #-516 @ 0xfffffdfc │ │ │ │ bvc 6864c │ │ │ │ @ instruction: 0xf10cdcf1 │ │ │ │ ldrbmi r0, [r6], #3073 @ 0xc01 │ │ │ │ strbmi r4, [r6, #-1088]! @ 0xfffffbc0 │ │ │ │ - blx 1a16f2 <__bss_end__@@Base+0x12400a> │ │ │ │ + blx 1a16f2 <__bss_end__@@Base+0x124002> │ │ │ │ ldcl 0, cr15, [pc, #24] @ 2cf6c │ │ │ │ vrintx.f32 s12, s28 │ │ │ │ addeq r7, r1, r0, lsl #20 │ │ │ │ adcsmi r2, r3, #0, 6 │ │ │ │ @ instruction: 0xf10369e2 │ │ │ │ strmi r0, [sl], #-769 @ 0xfffffcff │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @@ -38224,15 +38224,15 @@ │ │ │ │ @ instruction: 0x4649601a │ │ │ │ stmdbcs r1, {r1, r5, r9, sl, lr} │ │ │ │ movweq pc, #4175 @ 0x104f @ │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ svclt 0x00b82d01 │ │ │ │ rsbvs r2, r3, r1, lsl #10 │ │ │ │ bicsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcc 26b0d0 <__bss_end__@@Base+0x1ed9e8> │ │ │ │ + blcc 26b0d0 <__bss_end__@@Base+0x1ed9e0> │ │ │ │ strne lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ vqrdmulh.s d15, d1, d5 │ │ │ │ adcvs r4, r2, r3, lsr r9 │ │ │ │ rscvs r4, r2, r9, ror r4 │ │ │ │ @ instruction: 0x4628009d │ │ │ │ ldcl 7, cr15, [sl, #-868]! @ 0xfffffc9c │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ @@ -38240,42 +38240,42 @@ │ │ │ │ stmibvs r0!, {r2, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ strls lr, [r4, #-2516] @ 0xfffff62c │ │ │ │ @ instruction: 0xf609fb05 │ │ │ │ @ instruction: 0xe75600b6 │ │ │ │ svclt 0x00cc45b1 │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ @ instruction: 0xf0004032 │ │ │ │ - bl fe98d4a4 <__bss_end__@@Base+0xfe90fdbc> │ │ │ │ + bl fe98d4a4 <__bss_end__@@Base+0xfe90fdb4> │ │ │ │ ldcl 3, cr0, [pc, #40] @ 2d034 │ │ │ │ - b ac7890 <__bss_end__@@Base+0xa4a1a8> │ │ │ │ + b ac7890 <__bss_end__@@Base+0xa4a1a0> │ │ │ │ strmi r7, [lr], sl, ror #13 │ │ │ │ - bleq fe127954 <__bss_end__@@Base+0xfe0aa26c> │ │ │ │ + bleq fe127954 <__bss_end__@@Base+0xfe0aa264> │ │ │ │ strmi r4, [r8], -ip, lsl #13 │ │ │ │ bvc 68afc │ │ │ │ svceq 0x0000f1ba │ │ │ │ - b 142447c <__bss_end__@@Base+0x13a6d94> │ │ │ │ + b 142447c <__bss_end__@@Base+0x13a6d8c> │ │ │ │ @ instruction: 0xf04f028e │ │ │ │ ldmibvs fp!, {fp}^ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r3], #-1456 @ 0xfffffa50 │ │ │ │ bvc 68788 │ │ │ │ ldrmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ stcl 4, cr4, [r3, #44] @ 0x2c │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ vqsub.u8 d20, d16, d21 │ │ │ │ - bl 34d66c <__bss_end__@@Base+0x2cff84> │ │ │ │ + bl 34d66c <__bss_end__@@Base+0x2cff7c> │ │ │ │ ldrtmi r0, [r2], -r6, lsl #16 │ │ │ │ stmeq r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ stmibvs r3!, {r4, r7, r9, lr}^ │ │ │ │ andeq pc, r1, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xf1084443 │ │ │ │ svclt 0x00140804 │ │ │ │ - bvc 19e8c30 <__bss_end__@@Base+0x196b548> │ │ │ │ - bvc 1228c34 <__bss_end__@@Base+0x11ab54c> │ │ │ │ + bvc 19e8c30 <__bss_end__@@Base+0x196b540> │ │ │ │ + bvc 1228c34 <__bss_end__@@Base+0x11ab544> │ │ │ │ stcl 2, cr4, [r3, #596] @ 0x254 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ strtmi r3, [ip], #1 │ │ │ │ ldrbmi r4, [r9], #-1238 @ 0xfffffb2a │ │ │ │ stclle 5, cr4, [fp], {129} @ 0x81 │ │ │ │ svclt 0x0000e6fa │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -38287,56 +38287,56 @@ │ │ │ │ @ instruction: 0xf85b4bf9 │ │ │ │ movwls r3, #4099 @ 0x1003 │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0x81a8f000 │ │ │ │ @ instruction: 0xf8d89a01 │ │ │ │ andsvs r3, r3, r0 │ │ │ │ - blx 17e9d2 <__bss_end__@@Base+0x1012ea> │ │ │ │ + blx 17e9d2 <__bss_end__@@Base+0x1012e2> │ │ │ │ tstpcs r1, r9, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andne pc, r4, r8, asr #17 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 26b1e0 <__bss_end__@@Base+0x1edaf8> │ │ │ │ + blne 26b1e0 <__bss_end__@@Base+0x1edaf0> │ │ │ │ stmibmi lr!, {r1, r4, r7}^ │ │ │ │ stmib r8, {r4, r9, sl, lr}^ │ │ │ │ ldrbtmi r3, [r9], #-770 @ 0xfffffcfe │ │ │ │ strls lr, [r4, #-2504] @ 0xfffff638 │ │ │ │ @ instruction: 0xf7d99202 │ │ │ │ strdcs lr, [r0, -r6] │ │ │ │ @ instruction: 0xf8c89a02 │ │ │ │ @ instruction: 0xf7d9001c │ │ │ │ ldrmi lr, [r1, #3582]! @ 0xdfe │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ ldrbmi r2, [r5, #-769] @ 0xfffffcff │ │ │ │ ldrdcs fp, [r0], -r4 │ │ │ │ - b 4f510c <__bss_end__@@Base+0x477a24> │ │ │ │ + b 4f510c <__bss_end__@@Base+0x477a1c> │ │ │ │ @ instruction: 0xf0400100 │ │ │ │ ldrbmi r8, [r5, #-197] @ 0xffffff3b │ │ │ │ andcs fp, r0, #204, 30 @ 0x330 │ │ │ │ andsmi r2, r3, r1, lsl #4 │ │ │ │ teqphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ stcle 14, cr2, [r2, #-0] │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ strmi r4, [lr], r8, lsl #12 │ │ │ │ - b 13feb60 <__bss_end__@@Base+0x1381478> │ │ │ │ - b 13ef740 <__bss_end__@@Base+0x1372058> │ │ │ │ + b 13feb60 <__bss_end__@@Base+0x1381470> │ │ │ │ + b 13ef740 <__bss_end__@@Base+0x1372050> │ │ │ │ smlabbcs r0, lr, r2, r0 │ │ │ │ strdcc r6, [r1, -fp] │ │ │ │ ldrmi r4, [r3], #-653 @ 0xfffffd73 │ │ │ │ bvc 68890 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1027 @ 0xfffffbfd │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 68860 │ │ │ │ @ instruction: 0xf10cdcf0 │ │ │ │ ldrbmi r0, [r6], #3073 @ 0xc01 │ │ │ │ strbmi r4, [r6, #-1096]! @ 0xfffffbb8 │ │ │ │ @ instruction: 0xf8ddd1e7 │ │ │ │ - blx 19118a <__bss_end__@@Base+0x113aa2> │ │ │ │ + blx 19118a <__bss_end__@@Base+0x113a9a> │ │ │ │ @ instruction: 0xf04ff006 │ │ │ │ addeq r5, r2, lr, ror r7 │ │ │ │ addsmi r2, lr, #0, 6 │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf8d8bf04 │ │ │ │ stmne r9, {r2, r3, r4, ip} │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ @@ -38346,62 +38346,62 @@ │ │ │ │ stclle 5, cr4, [ip], #708 @ 0x2c4 │ │ │ │ eorle r4, r1, r4, asr #10 │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ @ instruction: 0xf8d86921 │ │ │ │ stmibvs r0!, {r2, r4, sp}^ │ │ │ │ @ instruction: 0xd1024299 │ │ │ │ addsmi r6, r1, #1589248 @ 0x184000 │ │ │ │ - blx e11ee <__bss_end__@@Base+0x63b06> │ │ │ │ - bmi fee69dc0 <__bss_end__@@Base+0xfedec6d8> │ │ │ │ + blx e11ee <__bss_end__@@Base+0x63afe> │ │ │ │ + bmi fee69dc0 <__bss_end__@@Base+0xfedec6d0> │ │ │ │ addseq r4, r9, sl, ror r4 │ │ │ │ - b 7eb124 <__bss_end__@@Base+0x76da3c> │ │ │ │ + b 7eb124 <__bss_end__@@Base+0x76da34> │ │ │ │ @ instruction: 0xf8d861e0 │ │ │ │ @ instruction: 0x61233010 │ │ │ │ @ instruction: 0x2014f8d8 │ │ │ │ @ instruction: 0xf8d86162 │ │ │ │ - blx f9212 <__bss_end__@@Base+0x7bb2a> │ │ │ │ + blx f9212 <__bss_end__@@Base+0x7bb22> │ │ │ │ @ instruction: 0xf8d8f202 │ │ │ │ addseq r1, r2, ip, lsl r0 │ │ │ │ ldmib r2, {r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @ instruction: 0xf8c83b01 │ │ │ │ blcs 391f8 │ │ │ │ teqphi ip, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ mcrge 4, 2, pc, cr8, cr15, {3} @ │ │ │ │ @ instruction: 0x001cf8d8 │ │ │ │ - blmi fea59678 <__bss_end__@@Base+0xfe9dbf90> │ │ │ │ + blmi fea59678 <__bss_end__@@Base+0xfe9dbf88> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r0, r9, fp, ip, pc} │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ - blmi fe826af0 <__bss_end__@@Base+0xfe7a9408> │ │ │ │ + blmi fe826af0 <__bss_end__@@Base+0xfe7a9400> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ addshi pc, r6, r0 │ │ │ │ andsvs r6, sl, r2, lsr #16 │ │ │ │ - blx 17eab2 <__bss_end__@@Base+0x1013ca> │ │ │ │ + blx 17eab2 <__bss_end__@@Base+0x1013c2> │ │ │ │ andcs pc, r1, #589824 @ 0x90000 │ │ │ │ mlsvs r2, ip, r9, r4 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 26b340 <__bss_end__@@Base+0x1edc58> │ │ │ │ - b 13fe41c <__bss_end__@@Base+0x1380d34> │ │ │ │ + blcs 26b340 <__bss_end__@@Base+0x1edc50> │ │ │ │ + b 13fe41c <__bss_end__@@Base+0x1380d2c> │ │ │ │ stmib r4, {r3, r7}^ │ │ │ │ stmib r4, {r2, r8, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf7d93302 │ │ │ │ - b 1428368 <__bss_end__@@Base+0x13aac80> │ │ │ │ + b 1428368 <__bss_end__@@Base+0x13aac78> │ │ │ │ smlabbcs r0, r8, r2, r0 │ │ │ │ @ instruction: 0xf7d961e0 │ │ │ │ str lr, [r2, #3408]! @ 0xd50 │ │ │ │ svceq 0x0006ea1c │ │ │ │ mrcge 4, 0, APSR_nzcv, cr2, cr15, {1} │ │ │ │ vmlaeq.f64 d14, d26, d21 │ │ │ │ @ instruction: 0x46944610 │ │ │ │ - b 13feac0 <__bss_end__@@Base+0x13813d8> │ │ │ │ - b 13f0ca4 <__bss_end__@@Base+0x13735bc> │ │ │ │ + b 13feac0 <__bss_end__@@Base+0x13813d0> │ │ │ │ + b 13f0ca4 <__bss_end__@@Base+0x13735b4> │ │ │ │ smlabbcs r0, ip, r2, r0 │ │ │ │ strdcc r6, [r1, -fp] │ │ │ │ ldrmi r4, [r3], #-653 @ 0xfffffd73 │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ @ instruction: 0xf8c30204 │ │ │ │ @@ -38409,29 +38409,29 @@ │ │ │ │ ldrbmi r3, [r4], #1537 @ 0x601 │ │ │ │ ldrmi r4, [r1, #1136]! @ 0x470 │ │ │ │ ldrb sp, [r3, #3305]! @ 0xce9 │ │ │ │ ldcle 14, cr2, [sp, #-0] │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ stmib sp, {sp}^ │ │ │ │ strmi r9, [r4], r2, lsl #8 │ │ │ │ - b 13feab0 <__bss_end__@@Base+0x13813c8> │ │ │ │ + b 13feab0 <__bss_end__@@Base+0x13813c0> │ │ │ │ strmi r0, [r4], -r3, lsl #29 │ │ │ │ bvc 68d90 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adceq fp, r2, r4, asr #31 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmibvs fp!, {r0, r1, r2, r3, r8, sl, fp, ip, lr, pc}^ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r3], #-1482 @ 0xfffffa36 │ │ │ │ bvc 68a1c │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1027 @ 0xfffffbfd │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 689ec │ │ │ │ - bl 2e1aa0 <__bss_end__@@Base+0x2643b8> │ │ │ │ + bl 2e1aa0 <__bss_end__@@Base+0x2643b0> │ │ │ │ ldrbmi r0, [r2], -ip, lsl #18 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1024291 │ │ │ │ svclt 0x00040201 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf109444b │ │ │ │ svclt 0x00080904 │ │ │ │ @@ -38460,22 +38460,22 @@ │ │ │ │ stcl 7, cr15, [sl], {217} @ 0xd9 │ │ │ │ andcc lr, r1, r0, ror #14 │ │ │ │ ldrbmi r4, [r6], #1196 @ 0x4ac │ │ │ │ strmi r4, [r1, #1113] @ 0x459 │ │ │ │ mrcge 7, 2, APSR_nzcv, cr13, cr15, {1} │ │ │ │ stmdbmi sp, {r3, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ - bl febeb2dc <__bss_end__@@Base+0xfeb6dbf4> │ │ │ │ + bl febeb2dc <__bss_end__@@Base+0xfeb6dbec> │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7d94604 │ │ │ │ @ instruction: 0xe612ecb8 │ │ │ │ svclt 0x00cc45b1 │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ suble r4, r8, r0, lsr r0 │ │ │ │ - bl fe97ebf8 <__bss_end__@@Base+0xfe901510> │ │ │ │ + bl fe97ebf8 <__bss_end__@@Base+0xfe901508> │ │ │ │ strls r0, [r2], #-778 @ 0xfffffcf6 │ │ │ │ strmi r4, [lr], lr, lsl #12 │ │ │ │ addseq r4, ip, r8, lsl #12 │ │ │ │ bvc 68e80 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adcseq fp, r2, r4, asr #31 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -38483,15 +38483,15 @@ │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ ldrmi r4, [r3], #-1506 @ 0xfffffa1e │ │ │ │ bvc 68b0c │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1035 @ 0xfffffbf5 │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 68adc │ │ │ │ - bl 2e1b90 <__bss_end__@@Base+0x2644a8> │ │ │ │ + bl 2e1b90 <__bss_end__@@Base+0x2644a0> │ │ │ │ ldrbmi r0, [r2], -lr, lsl #24 │ │ │ │ vstmiaeq ip, {s28-s106} │ │ │ │ @ instruction: 0xf1024290 │ │ │ │ svclt 0x00040201 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf10c4463 │ │ │ │ svclt 0x00080c04 │ │ │ │ @@ -38546,86 +38546,86 @@ │ │ │ │ andeq r9, r1, ip, ror #30 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r9, r1, r0, lsl #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ - blmi 18196dc <__bss_end__@@Base+0x179bff4> │ │ │ │ + blmi 18196dc <__bss_end__@@Base+0x179bfec> │ │ │ │ ldrbtmi r4, [fp], #-1665 @ 0xfffff97f │ │ │ │ stmdbcs r0, {r0, r8, r9, ip, pc} │ │ │ │ ldmib r1, {r0, r5, r6, ip, lr, pc}^ │ │ │ │ strmi r3, [pc], -r4, lsl #8 │ │ │ │ vldrle d18, [r5, #-12] │ │ │ │ @ instruction: 0x0120495a │ │ │ │ ldrbtmi r0, [r9], #-165 @ 0xffffff5b │ │ │ │ - b ffceb454 <__bss_end__@@Base+0xffc6dd6c> │ │ │ │ + b ffceb454 <__bss_end__@@Base+0xffc6dd64> │ │ │ │ ldmdami r8, {r7, r9, sl, lr}^ │ │ │ │ ldrbtmi r2, [r8], #-3072 @ 0xfffff400 │ │ │ │ - beq 4698fc <__bss_end__@@Base+0x3ec214> │ │ │ │ + beq 4698fc <__bss_end__@@Base+0x3ec20c> │ │ │ │ pkhbtmi sp, r4, r7, lsl #26 │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ orreq lr, lr, r8, lsl #22 │ │ │ │ @ instruction: 0xf8dc2200 │ │ │ │ - blx f9512 <__bss_end__@@Base+0x7be2a> │ │ │ │ + blx f9512 <__bss_end__@@Base+0x7be22> │ │ │ │ ldmibvs fp!, {r2, r8, r9, fp, sp}^ │ │ │ │ addsmi r3, r4, #268435456 @ 0x10000000 │ │ │ │ orreq lr, fp, #3072 @ 0xc00 │ │ │ │ @ instruction: 0xf841681b │ │ │ │ mvnsle r3, r4, lsl #22 │ │ │ │ stceq 1, cr15, [r4], {12} │ │ │ │ strbmi r4, [r2, #1190]! @ 0x4a6 │ │ │ │ strbmi sp, [r9], -sl, ror #3 │ │ │ │ cdpeq 1, 1, cr15, cr0, cr9, {0} │ │ │ │ @ instruction: 0xf1092c00 │ │ │ │ @ instruction: 0xdd200950 │ │ │ │ andcs r4, r0, #70254592 @ 0x4300000 │ │ │ │ pkhbtmi r4, ip, sl, lsl #13 │ │ │ │ - bvc 1068cc4 <__bss_end__@@Base+0xfeb5dc> │ │ │ │ + bvc 1068cc4 <__bss_end__@@Base+0xfeb5d4> │ │ │ │ bvc 68bb4 │ │ │ │ ldcl 4, cr4, [ip], #680 @ 0x2a8 │ │ │ │ vmla.f32 s13, s12, s2 │ │ │ │ ldrbmi r7, [r4, #2695]! @ 0xa87 │ │ │ │ stmdavs r6, {r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - blx 1ba172 <__bss_end__@@Base+0x13ca8a> │ │ │ │ + blx 1ba172 <__bss_end__@@Base+0x13ca82> │ │ │ │ ldmibvs lr!, {r2, sl, fp, sp}^ │ │ │ │ addsmi r3, r4, #268435456 @ 0x10000000 │ │ │ │ vstmiaeq ip, {d14-d16} │ │ │ │ bvc 68ca0 │ │ │ │ @ instruction: 0xf10ed1e6 │ │ │ │ andcc r0, r4, r0, lsl lr │ │ │ │ ldrbmi r3, [r1, #272]! @ 0x110 │ │ │ │ - blmi de1cf8 <__bss_end__@@Base+0xd64610> │ │ │ │ - bls 7ee84 <__bss_end__@@Base+0x179c> │ │ │ │ + blmi de1cf8 <__bss_end__@@Base+0xd64608> │ │ │ │ + bls 7ee84 <__bss_end__@@Base+0x1794> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0x47184ff0 │ │ │ │ strtmi r4, [r2], -fp, lsl #12 │ │ │ │ ldrtmi r2, [r8], -r4, lsl #2 │ │ │ │ - blx ff3eb59a <__bss_end__@@Base+0xff36deb2> │ │ │ │ - blmi c27428 <__bss_end__@@Base+0xba9d40> │ │ │ │ + blx ff3eb59a <__bss_end__@@Base+0xff36deaa> │ │ │ │ + blmi c27428 <__bss_end__@@Base+0xba9d38> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ svccs 0x0000681f │ │ │ │ ldmdavs sl!, {r0, r1, r6, ip, lr, pc} │ │ │ │ @ instruction: 0x463b601a │ │ │ │ stmdbmi fp!, {r0, r9, sp} │ │ │ │ rsbsvs r2, sl, r0, asr #32 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 26b6cc <__bss_end__@@Base+0x1edfe4> │ │ │ │ + blcs 26b6cc <__bss_end__@@Base+0x1edfdc> │ │ │ │ andcs r4, r4, #2030043136 @ 0x79000000 │ │ │ │ andcs lr, r4, #3260416 @ 0x31c000 │ │ │ │ movwcc lr, #10695 @ 0x29c7 │ │ │ │ - b fe0eb534 <__bss_end__@@Base+0xfe06de4c> │ │ │ │ + b fe0eb534 <__bss_end__@@Base+0xfe06de44> │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ @ instruction: 0xf7d961f8 │ │ │ │ ldmibvs r8!, {r2, r3, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ strpl lr, [r4], #-2519 @ 0xfffff629 │ │ │ │ - blx 1359e6 <__bss_end__@@Base+0xb82fe> │ │ │ │ + blx 1359e6 <__bss_end__@@Base+0xb82f6> │ │ │ │ addseq pc, r2, r5, lsl #4 │ │ │ │ - bl fe0eb550 <__bss_end__@@Base+0xfe06de68> │ │ │ │ + bl fe0eb550 <__bss_end__@@Base+0xfe06de60> │ │ │ │ ldcle 2, cr4, [r0, #-660] @ 0xfffffd6c │ │ │ │ stcle 12, cr2, [ip, #-0] │ │ │ │ andcs r1, r0, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ addeq r5, r0, lr, ror r5 │ │ │ │ strdcc r6, [r1, -fp] │ │ │ │ ldrmi r4, [r3], #-652 @ 0xfffffd74 │ │ │ │ @@ -38637,55 +38637,55 @@ │ │ │ │ ldrbtpl pc, [lr], #-79 @ 0xffffffb1 @ │ │ │ │ ldmibvs fp!, {r7}^ │ │ │ │ addmi r3, sp, #1073741824 @ 0x40000000 │ │ │ │ strmi r4, [r2], #-1043 @ 0xfffffbed │ │ │ │ mvnsle r6, ip, lsl r0 │ │ │ │ stmdbmi ip, {r0, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ - b 136b5a0 <__bss_end__@@Base+0x12edeb8> │ │ │ │ + b 136b5a0 <__bss_end__@@Base+0x12edeb0> │ │ │ │ eorcs r4, r0, #59768832 @ 0x3900000 │ │ │ │ @ instruction: 0xf7d94607 │ │ │ │ sbfx lr, r6, #22, #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r3, r6, ror #29 │ │ │ │ andeq sl, r1, lr, lsr #6 │ │ │ │ andeq sp, r1, r2, asr #1 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq sl, r1, r0, ror #3 │ │ │ │ andeq sl, r1, lr, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb84870 <__bss_end__@@Base+0xfeb07188> │ │ │ │ + bl feb84870 <__bss_end__@@Base+0xfeb07180> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ strmi fp, [r8], -r2, lsl #1 │ │ │ │ stmibvs r1!, {r0, r8, ip, pc}^ │ │ │ │ @ instruction: 0xff1cf7ff │ │ │ │ @ instruction: 0xb1216a61 │ │ │ │ andlt r9, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ andlt lr, r2, r4, lsl r7 │ │ │ │ svclt 0x0000bd10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ - blmi ff5198c8 <__bss_end__@@Base+0xff49c1e0> │ │ │ │ + blmi ff5198c8 <__bss_end__@@Base+0xff49c1d8> │ │ │ │ strmi r6, [r7], -r5, asr #18 │ │ │ │ @ instruction: 0x460e447b │ │ │ │ ldrmi r9, [r3], r1, lsl #6 │ │ │ │ movwls r6, #2307 @ 0x903 │ │ │ │ - bcc 167e04 <__bss_end__@@Base+0xea71c> │ │ │ │ + bcc 167e04 <__bss_end__@@Base+0xea714> │ │ │ │ @ instruction: 0xf000429d │ │ │ │ - blmi ff38db94 <__bss_end__@@Base+0xff3104ac> │ │ │ │ + blmi ff38db94 <__bss_end__@@Base+0xff3104a4> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ ldmdavs ip, {r1, r8, r9, ip, pc} │ │ │ │ addshi pc, r4, r0, lsl #5 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bls ce218 <__bss_end__@@Base+0x50b30> │ │ │ │ + bls ce218 <__bss_end__@@Base+0x50b28> │ │ │ │ stmdavs r3!, {r5, r7, r9, sl, lr} │ │ │ │ stcls 0, cr6, [r0], {19} │ │ │ │ svclt 0x00b82d01 │ │ │ │ andcs r2, r1, #4194304 @ 0x400000 │ │ │ │ strtmi r2, [r3], -r1, lsl #24 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ andcs pc, r4, r8, asr #17 │ │ │ │ @@ -38699,39 +38699,39 @@ │ │ │ │ @ instruction: 0xf7d900a8 │ │ │ │ ldrdeq lr, [sl], lr @ │ │ │ │ @ instruction: 0xf8c82100 │ │ │ │ @ instruction: 0xf7d9001c │ │ │ │ ldmdbvs r5!, {r1, r2, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x46434638 │ │ │ │ strtmi r4, [sl], -r1, lsr #12 │ │ │ │ - blx eb732 <__bss_end__@@Base+0x6e04a> │ │ │ │ + blx eb732 <__bss_end__@@Base+0x6e042> │ │ │ │ @ instruction: 0xf000455e │ │ │ │ @ instruction: 0xf1bb82aa │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8db84be │ │ │ │ bls 39788 │ │ │ │ @ instruction: 0xd103429a │ │ │ │ @ instruction: 0x3014f8db │ │ │ │ mulle sp, sl, r5 │ │ │ │ - bmi feb14758 <__bss_end__@@Base+0xfea97070> │ │ │ │ + bmi feb14758 <__bss_end__@@Base+0xfea97068> │ │ │ │ @ instruction: 0x001cf8db │ │ │ │ - blx 2be94a <__bss_end__@@Base+0x241262> │ │ │ │ + blx 2be94a <__bss_end__@@Base+0x24125a> │ │ │ │ addeq pc, r9, r4, lsl #2 │ │ │ │ svc 0x0048f7d9 │ │ │ │ - bmi 167e98 <__bss_end__@@Base+0xea7b0> │ │ │ │ + bmi 167e98 <__bss_end__@@Base+0xea7a8> │ │ │ │ andseq pc, ip, fp, asr #17 │ │ │ │ blls 3f0e4 │ │ │ │ - bcc 167e88 <__bss_end__@@Base+0xea7a0> │ │ │ │ + bcc 167e88 <__bss_end__@@Base+0xea798> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf1ba837e │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ tstcs r0, sl, ror r3 │ │ │ │ streq lr, [sl, pc, asr #20] │ │ │ │ strmi r4, [r9], fp, lsl #13 │ │ │ │ - bvs fe668e10 <__bss_end__@@Base+0xfe5eb728> │ │ │ │ + bvs fe668e10 <__bss_end__@@Base+0xfe5eb720> │ │ │ │ addeq r6, r8, r3, ror #19 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 68dac │ │ │ │ strthi pc, [r0], #-832 @ 0xfffffcc0 │ │ │ │ smlabtls r3, sp, r9, lr │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @@ -38742,36 +38742,36 @@ │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ ldrtmi r4, [lr], #1139 @ 0x473 │ │ │ │ bvc 68e20 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 68f28 │ │ │ │ - bvc fe2290f8 <__bss_end__@@Base+0xfe1aba10> │ │ │ │ + bvc fe2290f8 <__bss_end__@@Base+0xfe1aba08> │ │ │ │ bvc 68ef0 │ │ │ │ @ instruction: 0xf10cd1e8 │ │ │ │ strbmi r0, [r2, #3073]! @ 0xc01 │ │ │ │ teqphi fp, #0 @ p-variant is OBSOLETE │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [r9, r0, lsl #20] │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bls ce0c4 <__bss_end__@@Base+0x509dc> │ │ │ │ + bls ce0c4 <__bss_end__@@Base+0x509d4> │ │ │ │ stmdavs r3!, {r5, r7, r9, sl, lr} │ │ │ │ stccs 0, cr6, [r1, #-76] @ 0xffffffb4 │ │ │ │ svclt 0x00b8462b │ │ │ │ @ instruction: 0xf1ba2301 │ │ │ │ strbmi r0, [r2], -r1, lsl #30 │ │ │ │ svclt 0x00b846d1 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c82101 │ │ │ │ @ instruction: 0xf6c91004 │ │ │ │ @ instruction: 0xf84241d4 │ │ │ │ @ instruction: 0xf8c81b08 │ │ │ │ - blx 279876 <__bss_end__@@Base+0x1fc18e> │ │ │ │ + blx 279876 <__bss_end__@@Base+0x1fc186> │ │ │ │ ldmdbmi r4!, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ andcs lr, r2, #200, 18 @ 0x320000 │ │ │ │ ldrbtmi r0, [r9], #-156 @ 0xffffff64 │ │ │ │ @ instruction: 0xf8c84620 │ │ │ │ @ instruction: 0xf7d99014 │ │ │ │ strtmi lr, [r2], -r6, asr #18 │ │ │ │ @ instruction: 0xf8c82100 │ │ │ │ @@ -38796,15 +38796,15 @@ │ │ │ │ @ instruction: 0xf8cb4a04 │ │ │ │ @ instruction: 0x465c001c │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 3c0b8 │ │ │ │ sbchi pc, r0, #64, 6 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adcshi pc, ip, #64, 6 │ │ │ │ - b 13f5cb8 <__bss_end__@@Base+0x13785d0> │ │ │ │ + b 13f5cb8 <__bss_end__@@Base+0x13785c8> │ │ │ │ strmi r0, [r9], sl, lsl #13 │ │ │ │ ldc 6, cr4, [pc, #556] @ 2daec │ │ │ │ stmibvs r3!, {r0, r2, r3, r6, r9, fp, sp, lr}^ │ │ │ │ addeq lr, r9, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 68edc │ │ │ │ movhi pc, #64, 6 │ │ │ │ @@ -38818,15 +38818,15 @@ │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ bvs 69044 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrtmi r4, [r6], #1139 @ 0x473 │ │ │ │ bvc 68f50 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 69058 │ │ │ │ - bvc fe229228 <__bss_end__@@Base+0xfe1abb40> │ │ │ │ + bvc fe229228 <__bss_end__@@Base+0xfe1abb38> │ │ │ │ bvc 69020 │ │ │ │ @ instruction: 0xf10cd1e8 │ │ │ │ strbmi r0, [r2, #3073]! @ 0xc01 │ │ │ │ rsbshi pc, sp, #0 │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [r9, r0, lsl #20] │ │ │ │ @@ -38846,37 +38846,37 @@ │ │ │ │ @ instruction: 0xf8cb4a04 │ │ │ │ @ instruction: 0x465c001c │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 3c180 │ │ │ │ tstphi r5, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0000f1ba │ │ │ │ tstphi r1, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ - b 13f5d80 <__bss_end__@@Base+0x1378698> │ │ │ │ + b 13f5d80 <__bss_end__@@Base+0x1378690> │ │ │ │ strmi r0, [fp], sl, lsl #25 │ │ │ │ - bvs 729004 <__bss_end__@@Base+0x6ab91c> │ │ │ │ + bvs 729004 <__bss_end__@@Base+0x6ab914> │ │ │ │ stmibvs r3!, {r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, r8, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 68fa4 │ │ │ │ cmnphi r9, #64, 6 @ p-variant is OBSOLETE │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - blhi a80d8 <__bss_end__@@Base+0x2a9f0> │ │ │ │ + blhi a80d8 <__bss_end__@@Base+0x2a9e8> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ - b 13ff3d8 <__bss_end__@@Base+0x1381cf0> │ │ │ │ + b 13ff3d8 <__bss_end__@@Base+0x1381ce8> │ │ │ │ strbmi r0, [r9], -lr, lsl #17 │ │ │ │ ldmibvs fp!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ strbtmi r4, [r0], #1091 @ 0x443 │ │ │ │ bvc 69018 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 69120 │ │ │ │ - bvc fe2292f0 <__bss_end__@@Base+0xfe1abc08> │ │ │ │ + bvc fe2292f0 <__bss_end__@@Base+0xfe1abc00> │ │ │ │ bvc 690e8 │ │ │ │ @ instruction: 0xf10ed1e9 │ │ │ │ ldrbmi r0, [r2, #3585]! @ 0xe01 │ │ │ │ rsbhi pc, r2, #0 │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [sl, r0, lsl #20] │ │ │ │ @@ -38884,64 +38884,64 @@ │ │ │ │ andeq r1, r3, r8, lsl #26 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r1, sl, r0 │ │ │ │ andeq sl, r1, r8, asr r0 │ │ │ │ andeq r9, r1, r2, ror #30 │ │ │ │ andeq r9, r1, sl, lsr #30 │ │ │ │ andeq r9, r1, r2, ror #28 │ │ │ │ - bls 80970 <__bss_end__@@Base+0x3288> │ │ │ │ + bls 80970 <__bss_end__@@Base+0x3280> │ │ │ │ movwls r5, #10451 @ 0x28d3 │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ @ instruction: 0x83b9f000 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ blls 45a78 │ │ │ │ @ instruction: 0x46224651 │ │ │ │ blcs 75a38 │ │ │ │ svclt 0x00b86060 │ │ │ │ stmdbcs r1, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 26bb50 <__bss_end__@@Base+0x1ee468> │ │ │ │ - blx 85eda <__bss_end__@@Base+0x87f2> │ │ │ │ + bleq 26bb50 <__bss_end__@@Base+0x1ee460> │ │ │ │ + blx 85eda <__bss_end__@@Base+0x87ea> │ │ │ │ msrvs (UNDEF: 113), r3 │ │ │ │ stmib r4, {r3, r6, r7, r8, fp, lr}^ │ │ │ │ - b 13f6260 <__bss_end__@@Base+0x1378b78> │ │ │ │ + b 13f6260 <__bss_end__@@Base+0x1378b70> │ │ │ │ ldrbtmi r0, [r9], #-2179 @ 0xfffff77d │ │ │ │ @ instruction: 0xf7d94640 │ │ │ │ @ instruction: 0x4642e83a │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ stmdb r2, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 3c284 │ │ │ │ @ instruction: 0xf1badd4c │ │ │ │ stclle 15, cr0, [r9, #-0] │ │ │ │ @ instruction: 0xf8cd2100 │ │ │ │ - b 1419ad4 <__bss_end__@@Base+0x139c3ec> │ │ │ │ + b 1419ad4 <__bss_end__@@Base+0x139c3e4> │ │ │ │ strmi r0, [r9], sl, lsl #25 │ │ │ │ - bvs fee69108 <__bss_end__@@Base+0xfedeba20> │ │ │ │ + bvs fee69108 <__bss_end__@@Base+0xfedeba18> │ │ │ │ stmibvs r3!, {r0, r1, r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, r9, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 690a8 │ │ │ │ msrhi SPSR_xc, #64, 6 │ │ │ │ stmdblt r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - b 13ff4dc <__bss_end__@@Base+0x1381df4> │ │ │ │ + b 13ff4dc <__bss_end__@@Base+0x1381dec> │ │ │ │ strbmi r0, [r9], -lr, lsl #17 │ │ │ │ ldmibvs fp!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ strbtmi r4, [r0], #1091 @ 0x443 │ │ │ │ bvc 6911c │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 69224 │ │ │ │ - bvc fe2293f4 <__bss_end__@@Base+0xfe1abd0c> │ │ │ │ + bvc fe2293f4 <__bss_end__@@Base+0xfe1abd04> │ │ │ │ bvc 691ec │ │ │ │ @ instruction: 0xf10ed1e9 │ │ │ │ ldrbmi r0, [r2, #3585]! @ 0xe01 │ │ │ │ stmibvs r3!, {r0, r2, ip, lr, pc}^ │ │ │ │ strmi r3, [r3], #-4 │ │ │ │ bvs 69100 │ │ │ │ @ instruction: 0x4659e7db │ │ │ │ @@ -38965,35 +38965,35 @@ │ │ │ │ stmdbvs r3!, {r2, r3, r4} │ │ │ │ andscc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8cb6962 │ │ │ │ stmdbvs r3!, {r2, r4, sp} │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ ldcl 7, cr15, [r4], {217} @ 0xd9 │ │ │ │ - blcc 87ce8 <__bss_end__@@Base+0xa600> │ │ │ │ + blcc 87ce8 <__bss_end__@@Base+0xa5f8> │ │ │ │ blcs 45cec │ │ │ │ cmpphi r2, #192, 4 @ p-variant is OBSOLETE │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi fe159fec <__bss_end__@@Base+0xfe0dc904> │ │ │ │ + blmi fe159fec <__bss_end__@@Base+0xfe0dc8fc> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r1, r9, fp, ip, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ @ instruction: 0x4620465c │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - blls d1b48 <__bss_end__@@Base+0x54460> │ │ │ │ + blls d1b48 <__bss_end__@@Base+0x54458> │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ msrhi CPSR_fsc, r0 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ blls 45be4 │ │ │ │ tstcs r1, r2, lsr #12 │ │ │ │ - blcs 85d24 <__bss_end__@@Base+0x863c> │ │ │ │ + blcs 85d24 <__bss_end__@@Base+0x8634> │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ - blne 26bcb4 <__bss_end__@@Base+0x1ee5cc> │ │ │ │ + blne 26bcb4 <__bss_end__@@Base+0x1ee5c4> │ │ │ │ ldmdbmi r4!, {r0, r1, r5, r8, sp, lr}^ │ │ │ │ vqrdmulh.s d15, d9, d3 │ │ │ │ andcs lr, r2, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xf8c44479 │ │ │ │ addseq r9, lr, r4, lsl r0 │ │ │ │ @ instruction: 0xf7d84630 │ │ │ │ ldrtmi lr, [r2], -r8, lsl #31 │ │ │ │ @@ -39001,26 +39001,26 @@ │ │ │ │ ldm r0, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 3c3e8 │ │ │ │ orrhi pc, r6, r0, asr #6 │ │ │ │ svceq 0x0000f1ba │ │ │ │ orrhi pc, r2, r0, asr #6 │ │ │ │ @ instruction: 0xf8cd2100 │ │ │ │ - b 1419c3c <__bss_end__@@Base+0x139c554> │ │ │ │ + b 1419c3c <__bss_end__@@Base+0x139c54c> │ │ │ │ strmi r0, [r9], sl, lsl #13 │ │ │ │ - bvs 17e9270 <__bss_end__@@Base+0x176bb88> │ │ │ │ + bvs 17e9270 <__bss_end__@@Base+0x176bb80> │ │ │ │ stmibvs r3!, {r0, r1, r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, r9, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 69210 │ │ │ │ addshi pc, r7, #64, 6 │ │ │ │ stmdblt r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - b 13ff644 <__bss_end__@@Base+0x1381f5c> │ │ │ │ + b 13ff644 <__bss_end__@@Base+0x1381f54> │ │ │ │ strbmi r0, [r9], -ip, lsl #29 │ │ │ │ ldmibvs fp!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ @ instruction: 0xf8d86a00 │ │ │ │ ldrbtmi r3, [r3], #-28 @ 0xffffffe4 │ │ │ │ @@ -39042,44 +39042,44 @@ │ │ │ │ @ instruction: 0xf7d94680 │ │ │ │ strb lr, [r8, #2110] @ 0x83e │ │ │ │ eorcs r4, r0, r3, asr #18 │ │ │ │ @ instruction: 0xf7d84479 │ │ │ │ strtmi lr, [r1], -sl, lsr #30 │ │ │ │ strmi r2, [r0], r0, lsr #4 │ │ │ │ ldmda r2!, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blls e7134 <__bss_end__@@Base+0x69a4c> │ │ │ │ + blls e7134 <__bss_end__@@Base+0x69a44> │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ adcshi pc, r5, r0 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x46526013 │ │ │ │ - bcs 7f530 <__bss_end__@@Base+0x1e48> │ │ │ │ + bcs 7f530 <__bss_end__@@Base+0x1e40> │ │ │ │ tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xf6c96061 │ │ │ │ @ instruction: 0xf84341d4 │ │ │ │ ldmdbmi r5!, {r3, r8, r9, fp, ip} │ │ │ │ @ instruction: 0xf709fb02 │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ smcvs 9289 @ 0x2449 │ │ │ │ andsls pc, r0, r4, asr #17 │ │ │ │ @ instruction: 0x463800bf │ │ │ │ svc 0x0002f7d8 │ │ │ │ tstcs r0, sl, lsr r6 │ │ │ │ @ instruction: 0xf7d961e0 │ │ │ │ blls 67d0c │ │ │ │ - bcc 1683f0 <__bss_end__@@Base+0xead08> │ │ │ │ + bcc 1683f0 <__bss_end__@@Base+0xead00> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf1ba8147 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ tstcs r0, r3, asr #2 │ │ │ │ andslt pc, r4, sp, asr #17 │ │ │ │ streq lr, [sl, pc, asr #20] │ │ │ │ ldc 6, cr4, [pc, #548] @ 2df20 │ │ │ │ pkhbtmi r6, fp, ip, lsl #20 │ │ │ │ - b 1408490 <__bss_end__@@Base+0x138ada8> │ │ │ │ + b 1408490 <__bss_end__@@Base+0x138ada0> │ │ │ │ stccs 0, cr0, [r0, #-556] @ 0xfffffdd4 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ vpmax.u8 d22, d0, d0 │ │ │ │ stmib sp, {r0, r2, r3, r6, r9, pc}^ │ │ │ │ @ instruction: 0xf04fb903 │ │ │ │ strmi r0, [fp], r0, lsl #24 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @@ -39090,15 +39090,15 @@ │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ ldrtmi r4, [lr], #1139 @ 0x473 │ │ │ │ bvc 69390 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 69498 │ │ │ │ - bvc fe229668 <__bss_end__@@Base+0xfe1abf80> │ │ │ │ + bvc fe229668 <__bss_end__@@Base+0xfe1abf78> │ │ │ │ bvc 69460 │ │ │ │ @ instruction: 0xf10cd1e8 │ │ │ │ strbmi r0, [r2, #3073]! @ 0xc01 │ │ │ │ rscshi pc, ip, r0 │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [r9, r0, lsl #20] │ │ │ │ @@ -39123,15 +39123,15 @@ │ │ │ │ svclt 0x00b82901 │ │ │ │ @ instruction: 0xf6c92101 │ │ │ │ @ instruction: 0xf84240d4 │ │ │ │ @ instruction: 0x61230b08 │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ @ instruction: 0xf8df6161 │ │ │ │ stmib r4, {r2, r7, sl, ip}^ │ │ │ │ - b 13f65dc <__bss_end__@@Base+0x1378ef4> │ │ │ │ + b 13f65dc <__bss_end__@@Base+0x1378eec> │ │ │ │ ldrbtmi r0, [r9], #-2179 @ 0xfffff77d │ │ │ │ @ instruction: 0xf7d84640 │ │ │ │ @ instruction: 0x4642ee7c │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ svc 0x0084f7d8 │ │ │ │ @ instruction: 0xf8dfe5be │ │ │ │ eorcs r1, r0, r8, ror #8 │ │ │ │ @@ -39153,38 +39153,38 @@ │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @ instruction: 0xf8c83b01 │ │ │ │ blcs 39e48 │ │ │ │ bicshi pc, fp, r0, asr #5 │ │ │ │ mrcge 4, 4, APSR_nzcv, cr15, cr15, {3} │ │ │ │ @ instruction: 0x001cf8d8 │ │ │ │ @ instruction: 0xf8dfb128 │ │ │ │ - bls 7ae9c <__bss_start@@Base+0x2444> │ │ │ │ + bls 7ae9c <__bss_start@@Base+0x243c> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - bls bfcb4 <__bss_end__@@Base+0x425cc> │ │ │ │ + bls bfcb4 <__bss_end__@@Base+0x425c4> │ │ │ │ ldmdavs r3, {r5, r9, sl, lr} │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ ldmib sp, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ @ instruction: 0xf1099103 │ │ │ │ blls 30274 │ │ │ │ strtmi r4, [fp], #1105 @ 0x451 │ │ │ │ @ instruction: 0xf47f454b │ │ │ │ @ instruction: 0xf8d8ac8d │ │ │ │ - blcc 79e90 <__bss_start@@Base+0x1438> │ │ │ │ + blcc 79e90 <__bss_start@@Base+0x1430> │ │ │ │ andcc pc, r4, r8, asr #17 │ │ │ │ - ble ff678a88 <__bss_end__@@Base+0xff5fb3a0> │ │ │ │ + ble ff678a88 <__bss_end__@@Base+0xff5fb398> │ │ │ │ @ instruction: 0x464248f5 │ │ │ │ ldmibmi r5!, {r0, r8, sl, fp, ip, pc}^ │ │ │ │ ldrbtmi r5, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ ldmibmi r4!, {r0, sp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-2292 @ 0xfffff70c │ │ │ │ ldrbcs r5, [r1], #-2088 @ 0xfffff7d8 │ │ │ │ andcs r6, r1, r4 │ │ │ │ - bl 116be0c <__bss_end__@@Base+0x10ee724> │ │ │ │ + bl 116be0c <__bss_end__@@Base+0x10ee71c> │ │ │ │ svc 0x00f6f7d8 │ │ │ │ @ instruction: 0xf8dd4659 │ │ │ │ @ instruction: 0xf8dd8004 │ │ │ │ blls 59ed8 │ │ │ │ ldrbmi r3, [r0], #257 @ 0x101 │ │ │ │ addmi r4, fp, #-1426063360 @ 0xab000000 │ │ │ │ stclge 4, cr15, [r3, #-508]! @ 0xfffffe04 │ │ │ │ @@ -39210,20 +39210,20 @@ │ │ │ │ @ instruction: 0xf8cbeb74 │ │ │ │ stmdbvs r3!, {r2, r3, r4} │ │ │ │ andscc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8cb6962 │ │ │ │ stmdbvs r3!, {r2, r4, sp} │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ - b ffa6be94 <__bss_end__@@Base+0xff9ee7ac> │ │ │ │ - blcc 880c0 <__bss_end__@@Base+0xa9d8> │ │ │ │ + b ffa6be94 <__bss_end__@@Base+0xff9ee7a4> │ │ │ │ + blcc 880c0 <__bss_end__@@Base+0xa9d0> │ │ │ │ blcs 460c4 │ │ │ │ cmnphi r1, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi ff1da3c4 <__bss_end__@@Base+0xff15ccdc> │ │ │ │ + blmi ff1da3c4 <__bss_end__@@Base+0xff15ccd4> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r1, r9, fp, ip, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ @ instruction: 0xe769465c │ │ │ │ @ instruction: 0xf8dd4659 │ │ │ │ @ instruction: 0xf8dd9010 │ │ │ │ @@ -39245,20 +39245,20 @@ │ │ │ │ @ instruction: 0xf8cbeb2e │ │ │ │ stmdbvs r3!, {r2, r3, r4} │ │ │ │ andscc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8cb6962 │ │ │ │ stmdbvs r3!, {r2, r4, sp} │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ - b fe8ebf20 <__bss_end__@@Base+0xfe86e838> │ │ │ │ - blcc 8814c <__bss_end__@@Base+0xaa64> │ │ │ │ + b fe8ebf20 <__bss_end__@@Base+0xfe86e830> │ │ │ │ + blcc 8814c <__bss_end__@@Base+0xaa5c> │ │ │ │ blcs 46150 │ │ │ │ smlabthi sl, r0, r2, pc @ │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi fe91a450 <__bss_end__@@Base+0xfe89cd68> │ │ │ │ + blmi fe91a450 <__bss_end__@@Base+0xfe89cd60> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r1, r9, fp, ip, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ smlsld r4, sl, ip, r6 │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ mrrcne 12, 0, r0, r3, cr0 │ │ │ │ @@ -39285,18 +39285,18 @@ │ │ │ │ ldrmi r1, [sl, #3155] @ 0xc53 │ │ │ │ strbt sp, [ip], pc, ror #3 │ │ │ │ ldmdavs ip, {r1, r8, r9, fp, ip, pc} │ │ │ │ subsle r2, lr, r0, lsl #24 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ blls 460a0 │ │ │ │ tstcs r1, r2, lsr #12 │ │ │ │ - blcs 861e0 <__bss_end__@@Base+0x8af8> │ │ │ │ + blcs 861e0 <__bss_end__@@Base+0x8af0> │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ - blne 26c170 <__bss_end__@@Base+0x1eea88> │ │ │ │ + blne 26c170 <__bss_end__@@Base+0x1eea80> │ │ │ │ stmibmi r3, {r0, r1, r5, r8, sp, lr} │ │ │ │ vqrdmulh.s d15, d9, d3 │ │ │ │ andcs lr, r2, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xf8c44479 │ │ │ │ addseq r9, lr, r4, lsl r0 │ │ │ │ @ instruction: 0xf7d84630 │ │ │ │ ldrtmi lr, [r2], -sl, lsr #26 │ │ │ │ @@ -39310,19 +39310,19 @@ │ │ │ │ strmi r4, [r3], #-1426 @ 0xfffffa6e │ │ │ │ and pc, r4, r3, asr #17 │ │ │ │ svcge 0x0005f43f │ │ │ │ andcc r6, r8, r3, ror #19 │ │ │ │ @ instruction: 0xf8c34403 │ │ │ │ mrrcne 0, 0, lr, r3, cr0 │ │ │ │ @ instruction: 0xd1ef459a │ │ │ │ - blls e7cac <__bss_end__@@Base+0x6a5c4> │ │ │ │ + blls e7cac <__bss_end__@@Base+0x6a5bc> │ │ │ │ cmnlt ip, #28, 16 @ 0x1c0000 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x46526013 │ │ │ │ - bcs 7f95c <__bss_end__@@Base+0x2274> │ │ │ │ + bcs 7f95c <__bss_end__@@Base+0x226c> │ │ │ │ tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xf6c96061 │ │ │ │ @ instruction: 0xf84341d4 │ │ │ │ stmdbmi r6!, {r3, r8, r9, fp, ip}^ │ │ │ │ @ instruction: 0xf709fb02 │ │ │ │ ldrbtmi r6, [r9], #-354 @ 0xfffffe9e │ │ │ │ @@ -39448,15 +39448,15 @@ │ │ │ │ movweq lr, #6722 @ 0x1a42 │ │ │ │ blcs 3f6c0 │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ strmi sp, [fp], -pc, asr #32 │ │ │ │ cmnlt sl, r5, lsl #12 │ │ │ │ @ instruction: 0x46184611 │ │ │ │ @ instruction: 0xf7ff9300 │ │ │ │ - bvs 1aeca4c <__bss_end__@@Base+0x1a6f364> │ │ │ │ + bvs 1aeca4c <__bss_end__@@Base+0x1a6f35c> │ │ │ │ bcs 54eec │ │ │ │ ldrmi sp, [r1], -r3, asr #32 │ │ │ │ andlt r4, r2, r8, lsl r6 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ stmiblt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrmi r6, [r4], -sl, lsl #18 │ │ │ │ ldrmi r6, [r7], -sl, asr #18 │ │ │ │ @@ -39469,41 +39469,41 @@ │ │ │ │ svclt 0x00b84622 │ │ │ │ svccs 0x00012201 │ │ │ │ @ instruction: 0x46414638 │ │ │ │ @ instruction: 0x2001bfb8 │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ andgt pc, r4, r8, asr #17 │ │ │ │ ldclmi 6, cr15, [r4], {201} @ 0xc9 │ │ │ │ - blgt 26c440 <__bss_end__@@Base+0x1eed58> │ │ │ │ + blgt 26c440 <__bss_end__@@Base+0x1eed50> │ │ │ │ andscs pc, r0, r8, asr #17 │ │ │ │ vqdmulh.s d15, d2, d0 │ │ │ │ smlabtne r2, r8, r9, lr │ │ │ │ addseq r4, r2, r9, lsl r9 │ │ │ │ andseq pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0x46104479 │ │ │ │ andls r9, r0, #67108864 @ 0x4000000 │ │ │ │ - bl fef6c2bc <__bss_end__@@Base+0xfeeeebd4> │ │ │ │ + bl fef6c2bc <__bss_end__@@Base+0xfeeeebcc> │ │ │ │ movwcs lr, #2525 @ 0x9dd │ │ │ │ @ instruction: 0xf8c84631 │ │ │ │ movwls r0, #28 │ │ │ │ @ instruction: 0xf7d9b146 │ │ │ │ - bvs 1ae8698 <__bss_end__@@Base+0x1a6afb0> │ │ │ │ + bvs 1ae8698 <__bss_end__@@Base+0x1a6afa8> │ │ │ │ bcs 54f74 │ │ │ │ @ instruction: 0xb002d1bb │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldc 7, cr15, [r8], #864 @ 0x360 │ │ │ │ blls 48d2c │ │ │ │ @ instruction: 0xd1b22a00 │ │ │ │ stmdbmi sl, {r0, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stmib sp, {r5, sp}^ │ │ │ │ ldrbtmi r2, [r9], #-768 @ 0xfffffd00 │ │ │ │ - bl fe7ec2f8 <__bss_end__@@Base+0xfe76ec10> │ │ │ │ + bl fe7ec2f8 <__bss_end__@@Base+0xfe76ec08> │ │ │ │ eorcs r9, r0, #0, 18 │ │ │ │ @ instruction: 0xf7d84680 │ │ │ │ - blls a9644 <__bss_end__@@Base+0x2bf5c> │ │ │ │ + blls a9644 <__bss_end__@@Base+0x2bf54> │ │ │ │ svclt 0x0000e7b9 │ │ │ │ andeq r1, r3, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r9, r1, r0, asr r4 │ │ │ │ andeq r9, r1, r2, lsl #8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -39519,15 +39519,15 @@ │ │ │ │ ldrbtmi r2, [sp], #-1520 @ 0xfffffa10 │ │ │ │ strbcc pc, [ip, #2271]! @ 0x8df @ │ │ │ │ ldrbtmi r4, [sl], #-1665 @ 0xfffff97f │ │ │ │ eorscs r4, r4, r9, ror r4 │ │ │ │ ldmpl r3, {r9, sl, sp}^ │ │ │ │ ldrbtvs r6, [fp], #-2075 @ 0xfffff7e5 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - bl 1a6c364 <__bss_end__@@Base+0x19eec7c> │ │ │ │ + bl 1a6c364 <__bss_end__@@Base+0x19eec74> │ │ │ │ @ instruction: 0x1010f8d8 │ │ │ │ strmi r4, [r4], -r2, lsl #13 │ │ │ │ stcgt 3, cr6, [pc, #-484] @ 2e22c │ │ │ │ stcleq 1, cr15, [r0], #36 @ 0x24 │ │ │ │ @ instruction: 0xf8c7c40f │ │ │ │ ldm r5, {r2, r3, r4, r5, ip, pc} │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -39536,15 +39536,15 @@ │ │ │ │ stmib sl, {r1, r3, sl, fp, ip, sp}^ │ │ │ │ @ instruction: 0xf8ca6608 │ │ │ │ @ instruction: 0xf8df6030 │ │ │ │ @ instruction: 0xf8d935a8 │ │ │ │ adcsmi r5, r5, #220 @ 0xdc │ │ │ │ addshi pc, fp, r0, lsl #6 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blvs ffe47334 <__bss_end__@@Base+0xffdc9c4c> │ │ │ │ + blvs ffe47334 <__bss_end__@@Base+0xffdc9c44> │ │ │ │ @ instruction: 0xf8ca2300 │ │ │ │ ldmib r0, {r2, r3, r4, ip, sp}^ │ │ │ │ @ instruction: 0xf8d01334 │ │ │ │ addmi r2, fp, #204 @ 0xcc │ │ │ │ @ instruction: 0xb010f8d8 │ │ │ │ @ instruction: 0x460bbfb8 │ │ │ │ @ instruction: 0x5014f8d8 │ │ │ │ @@ -39562,30 +39562,30 @@ │ │ │ │ @ instruction: 0x46236013 │ │ │ │ @ instruction: 0xf04f45b1 │ │ │ │ svclt 0x00b80201 │ │ │ │ strhtvs r4, [r2], #-97 @ 0xffffff9f │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ ldrne pc, [r8, #-2271]! @ 0xfffff721 │ │ │ │ andne lr, r9, pc, asr #20 │ │ │ │ - blcs 26c5bc <__bss_end__@@Base+0x1eeed4> │ │ │ │ + blcs 26c5bc <__bss_end__@@Base+0x1eeecc> │ │ │ │ ldrbtpl pc, [lr], -pc, asr #32 @ │ │ │ │ @ instruction: 0xf8c44479 │ │ │ │ stmib r4, {r4, ip, pc}^ │ │ │ │ movwcs r3, #17154 @ 0x4302 │ │ │ │ @ instruction: 0xf7d86163 │ │ │ │ - b 14290e8 <__bss_end__@@Base+0x13aba00> │ │ │ │ + b 14290e8 <__bss_end__@@Base+0x13ab9f8> │ │ │ │ tstcs r0, r9, lsl #4 │ │ │ │ @ instruction: 0xf7d861e0 │ │ │ │ - blvs fff29514 <__bss_end__@@Base+0xffeabe2c> │ │ │ │ + blvs fff29514 <__bss_end__@@Base+0xffeabe24> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ stcleq 1, cr15, [r8], {3} │ │ │ │ svccs 0x0004f85c │ │ │ │ ldcle 2, cr4, [lr], {149} @ 0x95 │ │ │ │ - bl 3c8c74 <__bss_end__@@Base+0x34b58c> │ │ │ │ - bl eeef4 <__bss_end__@@Base+0x7180c> │ │ │ │ + bl 3c8c74 <__bss_end__@@Base+0x34b584> │ │ │ │ + bl eeef4 <__bss_end__@@Base+0x71804> │ │ │ │ andsvs r0, lr, r2, lsl #7 │ │ │ │ cdpeq 1, 0, cr15, cr1, cr14, {0} │ │ │ │ svceq 0x0004f1be │ │ │ │ @ instruction: 0xf8dfd1f0 │ │ │ │ @ instruction: 0xf8df24e8 │ │ │ │ ldrbtmi r3, [sl], #-1240 @ 0xfffffb28 │ │ │ │ andsmi pc, r8, sl, asr #17 │ │ │ │ @@ -39600,60 +39600,60 @@ │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ svceq 0x0001f1bb │ │ │ │ orreq lr, r2, #3072 @ 0xc00 │ │ │ │ stmibvs r3!, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ orreq lr, lr, #3072 @ 0xc00 │ │ │ │ sbcsle r6, r7, sl, lsl r0 │ │ │ │ @ instruction: 0x46286bfb │ │ │ │ - bl feb3694c <__bss_end__@@Base+0xfeab9264> │ │ │ │ - bcc fef2ed58 <__bss_end__@@Base+0xfeeb1670> │ │ │ │ + bl feb3694c <__bss_end__@@Base+0xfeab925c> │ │ │ │ + bcc fef2ed58 <__bss_end__@@Base+0xfeeb1668> │ │ │ │ ldrdcc pc, [r0], -ip │ │ │ │ strmi r3, [fp, #257] @ 0x101 │ │ │ │ stmdbeq r3, {r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ - bl ff600 <__bss_end__@@Base+0x81f18> │ │ │ │ + bl ff600 <__bss_end__@@Base+0x81f10> │ │ │ │ @ instruction: 0xf8d30389 │ │ │ │ stmibvs r3!, {ip, pc}^ │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ @ instruction: 0xf8c30210 │ │ │ │ mvnle r9, r0 │ │ │ │ - bvs feee8468 <__bss_end__@@Base+0xfee6ad80> │ │ │ │ + bvs feee8468 <__bss_end__@@Base+0xfee6ad78> │ │ │ │ @ instruction: 0x63bb58d3 │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ rsbhi pc, r5, #0 │ │ │ │ stmdavs r3!, {r1, r3, r4, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ - blvs 1fc65d8 <__bss_end__@@Base+0x1f48ef0> │ │ │ │ + blvs 1fc65d8 <__bss_end__@@Base+0x1f48ee8> │ │ │ │ andcs r4, r1, #36700160 @ 0x2300000 │ │ │ │ cdpcs 0, 0, cr6, cr1, cr2, {3} │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ @ instruction: 0x2601bfb8 │ │ │ │ - blcs 26c6ac <__bss_end__@@Base+0x1eefc4> │ │ │ │ + blcs 26c6ac <__bss_end__@@Base+0x1eefbc> │ │ │ │ strvs lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ strbne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf505fb06 │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ adceq r4, r8, r9, ror r4 │ │ │ │ - b fe3ec518 <__bss_end__@@Base+0xfe36ee30> │ │ │ │ + b fe3ec518 <__bss_end__@@Base+0xfe36ee28> │ │ │ │ smlatbcs r0, sl, r0, r0 │ │ │ │ @ instruction: 0xf7d861e0 │ │ │ │ @ instruction: 0xf8dfeb98 │ │ │ │ - bvs feebb668 <__bss_end__@@Base+0xfee3df80> │ │ │ │ + bvs feebb668 <__bss_end__@@Base+0xfee3df78> │ │ │ │ eormi pc, r0, sl, asr #17 │ │ │ │ ldrsbvs r5, [fp, #131]! @ 0x83 │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ @ instruction: 0x81a9f000 │ │ │ │ @ instruction: 0x462c69fa │ │ │ │ stmiavs r8!, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ andcs r6, r0, #19 │ │ │ │ eorvs r6, lr, fp, lsr #17 │ │ │ │ mlsvs sl, lr, r2, r4 │ │ │ │ @ instruction: 0x81a8f300 │ │ │ │ tstcs r0, r2, ror lr │ │ │ │ addseq r3, r2, r4 │ │ │ │ - bl 1eec55c <__bss_end__@@Base+0x1e6ee74> │ │ │ │ + bl 1eec55c <__bss_end__@@Base+0x1e6ee6c> │ │ │ │ @ instruction: 0xf04f68e3 │ │ │ │ andsvs r5, sl, lr, ror r2 │ │ │ │ @ instruction: 0xf8ca6bfb │ │ │ │ @ instruction: 0xf8d34030 │ │ │ │ stmdbcs r0, {r2, r3, r4, r6, r7, ip} │ │ │ │ bichi pc, r5, r0, asr #6 │ │ │ │ @ instruction: 0xf8c72500 │ │ │ │ @@ -39661,15 +39661,15 @@ │ │ │ │ @ instruction: 0x46984699 │ │ │ │ ldrdvs pc, [r0], #137 @ 0x89 @ │ │ │ │ ldrsbteq pc, [r8], #137 @ 0x89 @ │ │ │ │ @ instruction: 0xf1106833 │ │ │ │ @ instruction: 0xf0000f27 │ │ │ │ @ instruction: 0xf06f80bb │ │ │ │ teqvs fp, #-2147483639 @ 0x80000009 │ │ │ │ - blx fea65e <__bss_end__@@Base+0xf6cf76> │ │ │ │ + blx fea65e <__bss_end__@@Base+0xf6cf6e> │ │ │ │ @ instruction: 0x46046b3b │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d980ed │ │ │ │ strbtmi r1, [ip], r0, ror #1 │ │ │ │ andsle pc, r8, r7, asr #17 │ │ │ │ eorsvs r6, sl, #655360 @ 0xa0000 │ │ │ │ ldclne 0, cr0, [r0, #600]! @ 0x258 │ │ │ │ @@ -39679,44 +39679,44 @@ │ │ │ │ mulle r6, r4, r5 │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ ldrmi r4, [r4, #1772] @ 0x6ec │ │ │ │ svceq 0x00fcf8cd │ │ │ │ @ instruction: 0xf640d1f8 │ │ │ │ strdmi r7, [r2], -r8 │ │ │ │ vstreq d14, [r2, #-692] @ 0xfffffd4c │ │ │ │ - bcc 15aacc <__bss_end__@@Base+0xdd3e4> │ │ │ │ + bcc 15aacc <__bss_end__@@Base+0xdd3dc> │ │ │ │ andsvs r4, r0, sl, ror #8 │ │ │ │ ldrbmi r6, [r9, #-2338] @ 0xfffff6de │ │ │ │ stmdbvs r2!, {r1, r3, r4, r5, r6, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf8c762fa │ │ │ │ @ instruction: 0xf000d030 │ │ │ │ stmiavs sl, {r0, r1, r3, r4, r6, r8, pc}^ │ │ │ │ @ instruction: 0xf1bb633a │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8db81af │ │ │ │ - bvs ffe766ac <__bss_end__@@Base+0xffdf8fc4> │ │ │ │ + bvs ffe766ac <__bss_end__@@Base+0xffdf8fbc> │ │ │ │ mulle sp, r1, r2 │ │ │ │ addeq r4, r9, pc, asr #21 │ │ │ │ ldrdeq pc, [ip], -fp │ │ │ │ rscsvs r4, fp, sl, ror r4 │ │ │ │ svc 0x009cf7d8 │ │ │ │ - bvs ffe88ab0 <__bss_end__@@Base+0xffe0b3c8> │ │ │ │ + bvs ffe88ab0 <__bss_end__@@Base+0xffe0b3c0> │ │ │ │ andeq pc, ip, fp, asr #17 │ │ │ │ andne pc, r0, fp, asr #17 │ │ │ │ ldmdbvs r9!, {r1, r3, r4, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf000428a │ │ │ │ vshr.s64 d24, d19, #64 │ │ │ │ - bvs ffecea8c <__bss_end__@@Base+0xffe513a4> │ │ │ │ + bvs ffecea8c <__bss_end__@@Base+0xffe5139c> │ │ │ │ vldrle s5, [r6, #-0] │ │ │ │ andcs r6, r0, #1019904 @ 0xf9000 │ │ │ │ @ instruction: 0xf8c76b3e │ │ │ │ addeq sl, r8, r4 │ │ │ │ @ instruction: 0xf8d76979 │ │ │ │ ldrtmi sl, [r4], r0, lsr #32 │ │ │ │ - bvs fed29d74 <__bss_end__@@Base+0xfecac68c> │ │ │ │ + bvs fed29d74 <__bss_end__@@Base+0xfecac684> │ │ │ │ orreq lr, r1, r6, lsl #22 │ │ │ │ @ instruction: 0xf8d74616 │ │ │ │ stmib r7, {r2, r3, r5, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8c75302 │ │ │ │ ldmdbvs sp!, {r2, r3, r5, ip, pc}^ │ │ │ │ andshi pc, r4, r7, asr #17 │ │ │ │ ldrdcc pc, [ip], -fp │ │ │ │ @@ -39757,33 +39757,33 @@ │ │ │ │ @ instruction: 0xf00081f4 │ │ │ │ @ instruction: 0xf8d880e4 │ │ │ │ @ instruction: 0x465e10dc │ │ │ │ addsmi r6, r8, #120, 22 @ 0x1e000 │ │ │ │ ldrmi fp, [r8], -r8, lsr #31 │ │ │ │ svclt 0x00c82800 │ │ │ │ ldcle 3, cr2, [r0, #-0] │ │ │ │ - blx 88b86 <__bss_end__@@Base+0xb49e> │ │ │ │ - bl c2bcc <__bss_end__@@Base+0x454e4> │ │ │ │ + blx 88b86 <__bss_end__@@Base+0xb496> │ │ │ │ + bl c2bcc <__bss_end__@@Base+0x454dc> │ │ │ │ movwcc r0, #4739 @ 0x1283 │ │ │ │ ldmdavs r4, {r3, r4, r7, r9, lr} │ │ │ │ ldrdcs pc, [r0], -sl @ │ │ │ │ - bl c8f18 <__bss_end__@@Base+0x4b830> │ │ │ │ + bl c8f18 <__bss_end__@@Base+0x4b828> │ │ │ │ andsvs r0, r4, r1, lsl #5 │ │ │ │ ldrsbne pc, [ip], #136 @ 0x88 @ │ │ │ │ strcc sp, [r1, #-494] @ 0xfffffe12 │ │ │ │ ldmdbeq ip, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf73f42a9 │ │ │ │ - bvs 1e9a45c <__bss_end__@@Base+0x1e1cd74> │ │ │ │ + bvs 1e9a45c <__bss_end__@@Base+0x1e1cd6c> │ │ │ │ ldrdcs pc, [r0], -sl @ │ │ │ │ @ instruction: 0x8010f8d7 │ │ │ │ movweq lr, #6722 @ 0x1a42 │ │ │ │ svclt 0x00182b00 │ │ │ │ andle r2, r6, r0, lsl #18 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bvs 1e4eda8 <__bss_end__@@Base+0x1dd16c0> │ │ │ │ + bvs 1e4eda8 <__bss_end__@@Base+0x1dd16b8> │ │ │ │ @ instruction: 0xf7fe4611 │ │ │ │ @ instruction: 0xf1bbff47 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ ldmibvs sl!, {r1, r3, r4, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf8cb6813 │ │ │ │ @ instruction: 0xf8c23000 │ │ │ │ ldr fp, [r2], -r0 │ │ │ │ @@ -39794,17 +39794,17 @@ │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7d84604 │ │ │ │ @ instruction: 0xe62aea5c │ │ │ │ bcs 49428 │ │ │ │ @ instruction: 0xf8dbdda5 │ │ │ │ ldc 0, cr2, [pc, #48] @ 2e878 │ │ │ │ vstr s12, [r2, #380] @ 0x17c │ │ │ │ - bvs ec9050 <__bss_end__@@Base+0xe4b968> │ │ │ │ + bvs ec9050 <__bss_end__@@Base+0xe4b960> │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ - bvs ffe8ee10 <__bss_end__@@Base+0xffe11728> │ │ │ │ + bvs ffe8ee10 <__bss_end__@@Base+0xffe11720> │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0xf8d76b3a │ │ │ │ addeq lr, r8, ip, lsr #32 │ │ │ │ @ instruction: 0xf8c7623d │ │ │ │ ldrmi r9, [r6], #-44 @ 0xffffffd4 │ │ │ │ ldrmi r4, [r5], -r1, ror #12 │ │ │ │ teqvs fp, #202375168 @ 0xc100000 │ │ │ │ @@ -39819,22 +39819,22 @@ │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ rsbsle r4, r6, r6, ror #11 │ │ │ │ ldrdcc pc, [ip], -fp │ │ │ │ strmi r3, [fp], #-260 @ 0xfffffefc │ │ │ │ bvs 69ebc │ │ │ │ - bvs ffea8834 <__bss_end__@@Base+0xffe2b14c> │ │ │ │ + bvs ffea8834 <__bss_end__@@Base+0xffe2b144> │ │ │ │ @ instruction: 0xf77f2900 │ │ │ │ @ instruction: 0xf8dbaf6a │ │ │ │ ldc 0, cr2, [pc, #48] @ 2e8f0 │ │ │ │ vstr s12, [r2, #260] @ 0x104 │ │ │ │ - bvs ec90c8 <__bss_end__@@Base+0xe4b9e0> │ │ │ │ + bvs ec90c8 <__bss_end__@@Base+0xe4b9d8> │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ - blvs ecec80 <__bss_end__@@Base+0xe51598> │ │ │ │ + blvs ecec80 <__bss_end__@@Base+0xe51590> │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ ldrsbt pc, [r0], -r7 @ │ │ │ │ ldrmi r0, [r6], #-136 @ 0xffffff78 │ │ │ │ eorsvs r4, sp, #10485760 @ 0xa00000 │ │ │ │ @ instruction: 0xf8c74661 │ │ │ │ @ instruction: 0x46159030 │ │ │ │ rscsvs r4, fp, #202375168 @ 0xc100000 │ │ │ │ @@ -39866,27 +39866,27 @@ │ │ │ │ bcs 4923c │ │ │ │ mcrge 7, 5, pc, cr7, cr15, {3} @ │ │ │ │ ldrdne pc, [ip], -fp │ │ │ │ @ instruction: 0x46684632 │ │ │ │ @ instruction: 0xf7d860fb │ │ │ │ ldmvs fp!, {r1, r2, r3, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ stmibvs r0!, {r0, r2, r3, r4, r7, r9, sl, sp, lr, pc}^ │ │ │ │ - bmi 95ae30 <__bss_end__@@Base+0x8dd748> │ │ │ │ - bvs fef07660 <__bss_end__@@Base+0xfee89f78> │ │ │ │ + bmi 95ae30 <__bss_end__@@Base+0x8dd740> │ │ │ │ + bvs fef07660 <__bss_end__@@Base+0xfee89f70> │ │ │ │ ldmdavs r2, {r1, r3, r4, r7, fp, ip, lr} │ │ │ │ - blvs f007bc <__bss_end__@@Base+0xe830d4> │ │ │ │ + blvs f007bc <__bss_end__@@Base+0xe830cc> │ │ │ │ stmdavs sl, {r0, r3, r4, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ andvs r6, ip, r2, lsr #32 │ │ │ │ strbmi lr, [r8], sp, lsl #14 │ │ │ │ - bvs f89578 <__bss_end__@@Base+0xf0be90> │ │ │ │ + bvs f89578 <__bss_end__@@Base+0xf0be88> │ │ │ │ ldrsbtls pc, [r0], -r7 @ │ │ │ │ @ instruction: 0x46c8e6fd │ │ │ │ - bvs f89684 <__bss_end__@@Base+0xf0bf9c> │ │ │ │ + bvs f89684 <__bss_end__@@Base+0xf0bf94> │ │ │ │ ldrdls pc, [ip], -r7 @ │ │ │ │ - bvs 1e6857c <__bss_end__@@Base+0x1deae94> │ │ │ │ + bvs 1e6857c <__bss_end__@@Base+0x1deae8c> │ │ │ │ ldrdlt pc, [r0], -sl @ │ │ │ │ movweq lr, #2635 @ 0xa4b │ │ │ │ svclt 0x00182b00 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf1bbad4a │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldrbmi r8, [sl], -sp, lsl #1 │ │ │ │ @@ -39908,15 +39908,15 @@ │ │ │ │ andeq r9, r1, sl, lsl r5 │ │ │ │ andeq r9, r1, ip, lsl #10 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ ldmibvs r9!, {r1, r5, r6, r8, r9, ip, sp, pc}^ │ │ │ │ ldmdavs r0, {r0, r1, r4, r7, r9, sl, lr} │ │ │ │ ldrdgt pc, [r8], -r2 │ │ │ │ - bvs ffe46a38 <__bss_end__@@Base+0xffdc9350> │ │ │ │ + bvs ffe46a38 <__bss_end__@@Base+0xffdc9348> │ │ │ │ svclt 0x00b82801 │ │ │ │ rscsvs r2, r8, r1 │ │ │ │ andsvs r4, r0, r1, lsl #12 │ │ │ │ @ instruction: 0xf04f4561 │ │ │ │ subsvs r0, r0, r0 │ │ │ │ stcle 8, cr6, [lr], #-832 @ 0xfffffcc0 │ │ │ │ strhcs r6, [r0, -fp] │ │ │ │ @@ -39931,23 +39931,23 @@ │ │ │ │ ldmda lr!, {r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7d84604 │ │ │ │ ldr lr, [r2, #2376] @ 0x948 │ │ │ │ andscs r4, r0, r2, asr r9 │ │ │ │ andcc lr, r2, #3260416 @ 0x31c000 │ │ │ │ @ instruction: 0xf7d84479 │ │ │ │ - bvs fff28b3c <__bss_end__@@Base+0xffeab454> │ │ │ │ + bvs fff28b3c <__bss_end__@@Base+0xffeab44c> │ │ │ │ ldmvs sl!, {r0, r1, r7, r9, sl, lr}^ │ │ │ │ addvs r2, r2, r1, lsl #22 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ subvs r6, r2, r2, asr #1 │ │ │ │ rscsvs r4, fp, r0, lsl r6 │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ ldrhtvs r6, [fp], fp │ │ │ │ - bmi 1248e80 <__bss_end__@@Base+0x11cb798> │ │ │ │ + bmi 1248e80 <__bss_end__@@Base+0x11cb790> │ │ │ │ ldrbtmi r0, [sl], #-153 @ 0xffffff67 │ │ │ │ stc 7, cr15, [lr, #864]! @ 0x360 │ │ │ │ stmib fp, {r0, r1, r3, r4, r5, r6, r7, fp, sp, lr}^ │ │ │ │ ldmvs fp!, {r1, ip, sp} │ │ │ │ andcs lr, r0, #196, 14 @ 0x3100000 │ │ │ │ @ instruction: 0x46106afe │ │ │ │ addmi r1, lr, #20736 @ 0x5100 │ │ │ │ @@ -39960,24 +39960,24 @@ │ │ │ │ andcc r1, r8, ip │ │ │ │ stc 4, cr4, [r1, #4] │ │ │ │ strb r6, [fp, r0, lsl #20]! │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ ldmib r3, {r0, r1, r3, r4, r5, r6, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8d35604 │ │ │ │ stccs 0, cr9, [r0], {28} │ │ │ │ - blvs feee2bf0 <__bss_end__@@Base+0xfee65508> │ │ │ │ + blvs feee2bf0 <__bss_end__@@Base+0xfee65500> │ │ │ │ andsvs r6, r3, r3, lsr #16 │ │ │ │ ldrtmi r2, [r2], -r1, lsl #26 │ │ │ │ strcs fp, [r1, #-4024] @ 0xfffff048 │ │ │ │ svclt 0x00b82e01 │ │ │ │ strtmi r2, [r3], -r1, lsl #4 │ │ │ │ rsbvs r2, r1, r1, lsl #2 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 26cc14 <__bss_end__@@Base+0x1ef52c> │ │ │ │ - blx c6fa2 <__bss_end__@@Base+0x498ba> │ │ │ │ + blne 26cc14 <__bss_end__@@Base+0x1ef524> │ │ │ │ + blx c6fa2 <__bss_end__@@Base+0x498b2> │ │ │ │ stmdbmi sl!, {r0, r2, r8, sl, ip, sp, lr, pc} │ │ │ │ adceq r6, sp, r2, ror #2 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ svc 0x00daf7d7 │ │ │ │ strbmi r4, [r9], -sl, lsr #12 │ │ │ │ @ instruction: 0xf1b961e0 │ │ │ │ @@ -40001,15 +40001,15 @@ │ │ │ │ eorcs r4, r0, r3, lsl r9 │ │ │ │ @ instruction: 0xf7d74479 │ │ │ │ @ instruction: 0x4621efb0 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ ldm r8!, {r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7d8e7b4 │ │ │ │ stmdami lr, {r1, r2, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ - bvs fefc03d8 <__bss_end__@@Base+0xfef42cf0> │ │ │ │ + bvs fefc03d8 <__bss_end__@@Base+0xfef42ce8> │ │ │ │ stmdbmi sp, {r1, r5, r9, sl, lr} │ │ │ │ stcmi 5, cr2, [sp], {81} @ 0x51 │ │ │ │ ldrbtmi r5, [r9], #-2096 @ 0xfffff7d0 │ │ │ │ andcs r6, r1, r1 │ │ │ │ ldmdbpl r4!, {r0, r1, r3, r8, fp, lr} │ │ │ │ eorvs r4, r5, r9, ror r4 │ │ │ │ stcl 7, cr15, [r4], {216} @ 0xd8 │ │ │ │ @@ -40020,33 +40020,33 @@ │ │ │ │ andeq r8, r1, ip, lsl #25 │ │ │ │ andeq r8, r1, r4, lsr #24 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r8, r1, r2, asr #16 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r8, r1, r8, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb85dd8 <__bss_end__@@Base+0xfeb086f0> │ │ │ │ + bl feb85dd8 <__bss_end__@@Base+0xfeb086e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bvs 10b2b80 <__bss_end__@@Base+0x1035498> │ │ │ │ + bvs 10b2b80 <__bss_end__@@Base+0x1035490> │ │ │ │ mrrcmi 0, 8, fp, r0, cr3 │ │ │ │ ldrbtmi r4, [ip], #-1537 @ 0xfffff9ff │ │ │ │ ldmdavs r3, {r1, r4, r5, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, r3, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ subsle r8, r7, r5, lsl #1 │ │ │ │ @ instruction: 0xb12a6a0a │ │ │ │ - blcc 88d4c <__bss_end__@@Base+0xb664> │ │ │ │ + blcc 88d4c <__bss_end__@@Base+0xb65c> │ │ │ │ blcs 46d50 │ │ │ │ eorsle sp, pc, r3, ror fp @ │ │ │ │ smlawtlt sl, sl, r9, r6 │ │ │ │ - blcc 88d5c <__bss_end__@@Base+0xb674> │ │ │ │ + blcc 88d5c <__bss_end__@@Base+0xb66c> │ │ │ │ blcs 46d60 │ │ │ │ eorle sp, r7, fp, asr fp │ │ │ │ smlawblt sl, sl, r9, r6 │ │ │ │ - blcc 88d6c <__bss_end__@@Base+0xb684> │ │ │ │ + blcc 88d6c <__bss_end__@@Base+0xb67c> │ │ │ │ blcs 46d70 │ │ │ │ andle sp, lr, r5, ror fp │ │ │ │ stmiapl r5!, {r0, r1, r2, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xb1236b0b │ │ │ │ stmiapl r2!, {r1, r2, r3, r4, r5, r9, fp, lr} │ │ │ │ andsvs r6, r8, r0, lsl r8 │ │ │ │ stmdavs fp!, {r0, r1, r4, sp, lr} │ │ │ │ @@ -40132,17 +40132,17 @@ │ │ │ │ andeq lr, r1, #348160 @ 0x55000 │ │ │ │ stmibvs r6, {r3, r4, ip, lr, pc}^ │ │ │ │ stmdbcs r0, {r0, r1, r3, r9, sl, lr} │ │ │ │ stccs 0, cr13, [r0, #-260] @ 0xfffffefc │ │ │ │ strtmi sp, [r9], -r7, rrx │ │ │ │ @ instruction: 0x46184632 │ │ │ │ @ instruction: 0xf7fe9301 │ │ │ │ - bvs 8adf9c <__bss_end__@@Base+0x8308b4> │ │ │ │ + bvs 8adf9c <__bss_end__@@Base+0x8308ac> │ │ │ │ teqlt r1, r0, ror #3 │ │ │ │ - blls 89728 <__bss_end__@@Base+0xc040> │ │ │ │ + blls 89728 <__bss_end__@@Base+0xc038> │ │ │ │ @ instruction: 0xf7fe4618 │ │ │ │ @ instruction: 0x4605fc79 │ │ │ │ andlt r6, r3, r5, ror #4 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ bicvs r6, r2, r5, lsl #20 │ │ │ │ rscsle r2, r8, r0, lsl #26 │ │ │ │ adcmi r6, fp, #405504 @ 0x63000 │ │ │ │ @@ -40178,58 +40178,58 @@ │ │ │ │ @ instruction: 0xf7d80099 │ │ │ │ mvnsvs lr, r2, ror #23 │ │ │ │ teqvs r3, fp, lsr #18 │ │ │ │ cmnvs r3, fp, ror #18 │ │ │ │ stmdbvs fp!, {r3, r4, r7, r9, sl, lr} │ │ │ │ vqdmulh.s d15, d8, d3 │ │ │ │ addseq r6, r2, r9, ror #19 │ │ │ │ - bl 166cdb0 <__bss_end__@@Base+0x15ef6c8> │ │ │ │ + bl 166cdb0 <__bss_end__@@Base+0x15ef6c0> │ │ │ │ mvnvs r6, r5, lsr #20 │ │ │ │ @ instruction: 0xd1af2d00 │ │ │ │ addmi lr, lr, #43778048 @ 0x29c0000 │ │ │ │ adcshi pc, lr, r0 │ │ │ │ andpl lr, r4, #3424256 @ 0x344000 │ │ │ │ mcrcs 6, 0, r4, cr0, cr0, {4} │ │ │ │ ldmdbvs r2!, {r2, r4, r6, ip, lr, pc} │ │ │ │ adcmi r6, sl, #240, 18 @ 0x3c0000 │ │ │ │ ldmdbvs r2!, {r1, r8, ip, lr, pc}^ │ │ │ │ andle r4, pc, r2, asr #10 │ │ │ │ @ instruction: 0xf108fb05 │ │ │ │ movwls r4, #6773 @ 0x1a75 │ │ │ │ addeq r4, r9, sl, ror r4 │ │ │ │ - bl fee6cde8 <__bss_end__@@Base+0xfedef700> │ │ │ │ + bl fee6cde8 <__bss_end__@@Base+0xfedef6f8> │ │ │ │ mvnsvs r9, r1, lsl #22 │ │ │ │ teqvs r2, sl, lsl r9 │ │ │ │ cmnvs r2, sl, asr r9 │ │ │ │ ldmdbvs sp, {r4, r7, r9, sl, lr} │ │ │ │ vqdmulh.s d15, d8, d5 │ │ │ │ movwls r6, #6617 @ 0x19d9 │ │ │ │ @ instruction: 0xf7d80092 │ │ │ │ - bvs 8a9b60 <__bss_end__@@Base+0x82c478> │ │ │ │ + bvs 8a9b60 <__bss_end__@@Base+0x82c470> │ │ │ │ stmdbcs r0, {r1, r2, r5, r6, r7, r8, sp, lr} │ │ │ │ svcge 0x0076f47f │ │ │ │ - bmi 1aa8ca0 <__bss_end__@@Base+0x1a2b5b8> │ │ │ │ + bmi 1aa8ca0 <__bss_end__@@Base+0x1a2b5b0> │ │ │ │ ldmpl sl!, {r0, r2, r3, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ mcrcs 8, 0, r6, cr0, cr6, {0} │ │ │ │ addshi pc, sl, r0 │ │ │ │ andsvs r6, r1, r1, lsr r8 │ │ │ │ - blcs 807cc <__bss_end__@@Base+0x30e4> │ │ │ │ + blcs 807cc <__bss_end__@@Base+0x30dc> │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ svclt 0x00b82901 │ │ │ │ ldrtmi r2, [r2], -r1, lsl #2 │ │ │ │ rsbsvs r2, r0, r1 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 26cfe8 <__bss_end__@@Base+0x1ef900> │ │ │ │ - blx 873b2 <__bss_end__@@Base+0x9cca> │ │ │ │ + bleq 26cfe8 <__bss_end__@@Base+0x1ef8f8> │ │ │ │ + blx 873b2 <__bss_end__@@Base+0x9cc2> │ │ │ │ cmnpvs r1, r3, lsl #6 @ p-variant is OBSOLETE │ │ │ │ stmib r6, {r2, r3, r4, r6, r8, fp, lr}^ │ │ │ │ addseq r2, sl, r2, lsl #4 │ │ │ │ @ instruction: 0x46104479 │ │ │ │ @ instruction: 0xf7d79201 │ │ │ │ - bls aa6b4 <__bss_end__@@Base+0x2cfcc> │ │ │ │ + bls aa6b4 <__bss_end__@@Base+0x2cfc4> │ │ │ │ mvnsvs r4, r9, lsr #12 │ │ │ │ @ instruction: 0xd1a32d00 │ │ │ │ mrc 7, 7, APSR_nzcv, cr4, cr7, {6} │ │ │ │ mvnvs r6, r5, lsr #20 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ smlsld sl, sl, r3, pc @ │ │ │ │ stmibvs r9, {r4, r6, r9, fp, lr}^ │ │ │ │ @@ -40239,65 +40239,65 @@ │ │ │ │ @ instruction: 0x46416011 │ │ │ │ svclt 0x00b82d01 │ │ │ │ stmdbcs r1, {r0, r8, sl, sp} │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ andcs r4, r1, r2, lsr r6 │ │ │ │ @ instruction: 0xf6c96070 │ │ │ │ movwls r4, #4308 @ 0x10d4 │ │ │ │ - bleq 26d04c <__bss_end__@@Base+0x1ef964> │ │ │ │ - blx 8741e <__bss_end__@@Base+0x9d36> │ │ │ │ + bleq 26d04c <__bss_end__@@Base+0x1ef95c> │ │ │ │ + blx 8741e <__bss_end__@@Base+0x9d2e> │ │ │ │ cmnpvs r1, r5, lsl #10 @ p-variant is OBSOLETE │ │ │ │ adceq r4, sp, r4, asr #18 │ │ │ │ andcs lr, r2, #3244032 @ 0x318000 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ ldc 7, cr15, [ip, #860]! @ 0x35c │ │ │ │ ldrtmi r4, [r9], -sl, lsr #12 │ │ │ │ svccs 0x000061f0 │ │ │ │ @ instruction: 0xf7d8d03e │ │ │ │ - bvs 8a9a9c <__bss_end__@@Base+0x82c3b4> │ │ │ │ + bvs 8a9a9c <__bss_end__@@Base+0x82c3ac> │ │ │ │ mvnvs r9, r1, lsl #22 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ - bvs 18dabe0 <__bss_end__@@Base+0x185d4f8> │ │ │ │ + bvs 18dabe0 <__bss_end__@@Base+0x185d4f0> │ │ │ │ stmibvs sl!, {r1, r4, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - bmi dc09c4 <__bss_end__@@Base+0xd432dc> │ │ │ │ + bmi dc09c4 <__bss_end__@@Base+0xd432d4> │ │ │ │ ldmdavs r5, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ subsle r2, r2, r0, lsl #26 │ │ │ │ andsvs r6, r3, fp, lsr #16 │ │ │ │ cdpcs 6, 0, cr4, cr1, cr2, {2} │ │ │ │ @ instruction: 0x2601bfb8 │ │ │ │ svclt 0x00b82a01 │ │ │ │ strtmi r2, [fp], -r1, lsl #4 │ │ │ │ rsbvs r2, r9, r1, lsl #2 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 26d0b4 <__bss_end__@@Base+0x1ef9cc> │ │ │ │ - blx c7466 <__bss_end__@@Base+0x49d7e> │ │ │ │ + blne 26d0b4 <__bss_end__@@Base+0x1ef9c4> │ │ │ │ + blx c7466 <__bss_end__@@Base+0x49d76> │ │ │ │ pushmi {r1, r2, r9, sl, ip, sp, lr, pc} │ │ │ │ adcseq r6, r6, sl, ror #2 │ │ │ │ @ instruction: 0x46304479 │ │ │ │ movwcc lr, #10693 @ 0x29c5 │ │ │ │ stc 7, cr15, [sl, #860] @ 0x35c │ │ │ │ @ instruction: 0x46494632 │ │ │ │ @ instruction: 0xf1b961e8 │ │ │ │ eorle r0, sp, r0, lsl #30 │ │ │ │ - b fe66cf30 <__bss_end__@@Base+0xfe5ef848> │ │ │ │ - bvs 1a8b7c <__bss_end__@@Base+0x12b494> │ │ │ │ + b fe66cf30 <__bss_end__@@Base+0xfe5ef840> │ │ │ │ + bvs 1a8b7c <__bss_end__@@Base+0x12b48c> │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ strbt sl, [r6], pc, ror #29 │ │ │ │ stmdbcs r0, {r0, r9, fp, sp, lr} │ │ │ │ strbt sp, [r2], r9, asr #3 │ │ │ │ mcr 7, 4, pc, cr4, cr7, {6} @ │ │ │ │ mvnvs r6, r1, lsr #20 │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ @ instruction: 0xe6daaed5 │ │ │ │ eorcs r4, r0, ip, lsl r9 │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ stcl 7, cr15, [sl, #-860]! @ 0xfffffca4 │ │ │ │ eorcs r4, r0, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf7d74606 │ │ │ │ - blls aa9dc <__bss_end__@@Base+0x2d2f4> │ │ │ │ + blls aa9dc <__bss_end__@@Base+0x2d2ec> │ │ │ │ ldmdbmi r7, {r1, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r2, #4128 @ 0x1020 │ │ │ │ @ instruction: 0xf7d74479 │ │ │ │ @ instruction: 0x4631ed5e │ │ │ │ strmi r2, [r6], -r0, lsr #4 │ │ │ │ mcr 7, 3, pc, cr6, cr7, {6} @ │ │ │ │ ldrb r9, [lr, -r1, lsl #22]! │ │ │ │ @@ -40339,25 +40339,25 @@ │ │ │ │ stcne 2, cr2, [r2, #-136]! @ 0xffffff78 │ │ │ │ vpadd.i8 d20, d0, d15 │ │ │ │ ldrbtmi r1, [fp], #-573 @ 0xfffffdc3 │ │ │ │ @ instruction: 0x4770611a │ │ │ │ andcs r4, r1, sp, lsl sl │ │ │ │ ldrbtmi r4, [sl], #-2333 @ 0xfffff6e3 │ │ │ │ @ instruction: 0xf7d84479 │ │ │ │ - blmi 75e3a0 <__bss_end__@@Base+0x6e0cb8> │ │ │ │ + blmi 75e3a0 <__bss_end__@@Base+0x6e0cb0> │ │ │ │ eorsne pc, r1, #64, 4 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ - blmi 6c0ea0 <__bss_end__@@Base+0x6437b8> │ │ │ │ + blmi 6c0ea0 <__bss_end__@@Base+0x6437b0> │ │ │ │ addsvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ tstlt r1, r0, ror r7 │ │ │ │ ldrbtmi r4, [fp], #-2839 @ 0xfffff4e9 │ │ │ │ swpcs r6, sl, [r0] │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ - blt 186d0d4 <__bss_end__@@Base+0x17ef9ec> │ │ │ │ + blt 186d0d4 <__bss_end__@@Base+0x17ef9e4> │ │ │ │ @ instruction: 0xf44f4b14 │ │ │ │ ldrbtmi r7, [fp], #-666 @ 0xfffffd66 │ │ │ │ @ instruction: 0x4770605a │ │ │ │ vpadd.i8 d20, d0, d2 │ │ │ │ ldrbtmi r1, [fp], #-565 @ 0xfffffdcb │ │ │ │ @ instruction: 0x4770605a │ │ │ │ vpadd.i8 d20, d0, d0 │ │ │ │ @@ -40365,32 +40365,32 @@ │ │ │ │ @ instruction: 0x477060da │ │ │ │ @ instruction: 0xf44f4b0e │ │ │ │ ldrbtmi r7, [fp], #-670 @ 0xfffffd62 │ │ │ │ @ instruction: 0x4770611a │ │ │ │ @ instruction: 0xf44f4b0c │ │ │ │ ldrbtmi r7, [fp], #-668 @ 0xfffffd64 │ │ │ │ @ instruction: 0x477060da │ │ │ │ - andeq r5, r4, r2, ror #22 │ │ │ │ - andeq r5, r4, r6, ror r6 │ │ │ │ + andeq r5, r4, r6, ror #22 │ │ │ │ + andeq r5, r4, sl, ror r6 │ │ │ │ andeq r5, r1, r8, ror #23 │ │ │ │ - andeq r5, r4, r8, asr #22 │ │ │ │ - andeq r5, r4, ip, lsr fp │ │ │ │ - andeq r5, r4, r2, lsr fp │ │ │ │ - andeq r5, r4, lr, lsl fp │ │ │ │ - andeq r5, r4, r2, lsl fp │ │ │ │ - andeq r5, r4, r6, lsl #22 │ │ │ │ - strdeq r5, [r4], -sl │ │ │ │ - andeq r5, r4, lr, ror #21 │ │ │ │ + andeq r5, r4, ip, asr #22 │ │ │ │ + andeq r5, r4, r0, asr #22 │ │ │ │ + andeq r5, r4, r6, lsr fp │ │ │ │ + andeq r5, r4, r2, lsr #22 │ │ │ │ + andeq r5, r4, r6, lsl fp │ │ │ │ + andeq r5, r4, sl, lsl #22 │ │ │ │ + strdeq r5, [r4], -lr │ │ │ │ + strdeq r5, [r4], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8636c <__bss_end__@@Base+0xfeb08c84> │ │ │ │ + bl feb8636c <__bss_end__@@Base+0xfeb08c7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fc8 │ │ │ │ addlt ip, fp, r8, ror #1 │ │ │ │ ldrbtmi r4, [ip], #2617 @ 0xa39 │ │ │ │ - blmi ec2264 <__bss_end__@@Base+0xe44b7c> │ │ │ │ + blmi ec2264 <__bss_end__@@Base+0xe44b74> │ │ │ │ ldcmi 4, cr4, [sl, #-496]! @ 0xfffffe10 │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ ldceq 1, cr15, [ip], {13} │ │ │ │ ldmdavs r2, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ ldmdami r5!, {r0, r9, sl, lr} │ │ │ │ @@ -40400,64 +40400,64 @@ │ │ │ │ stmdapl r0!, {r3, lr, pc} │ │ │ │ stmdage r8, {r0, ip, pc} │ │ │ │ strtmi r9, [r8], -r0 │ │ │ │ stc 7, cr15, [r8], {216} @ 0xd8 │ │ │ │ suble r2, r2, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, pc, r1, lsl #16 │ │ │ │ - blcs 455de8 <__bss_end__@@Base+0x3d8700> │ │ │ │ - blcs 4a3200 <__bss_end__@@Base+0x425b18> │ │ │ │ + blcs 455de8 <__bss_end__@@Base+0x3d86f8> │ │ │ │ + blcs 4a3200 <__bss_end__@@Base+0x425b10> │ │ │ │ vmax.f32 d27, d0, d8 │ │ │ │ andle r1, sl, r9, lsr r1 │ │ │ │ strtmi r4, [fp], -r8, lsr #16 │ │ │ │ tstcs r1, r8, lsr #20 │ │ │ │ stmdapl r0!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7d76800 │ │ │ │ @ instruction: 0xf44fed44 │ │ │ │ - bmi 98b85c <__bss_end__@@Base+0x90e174> │ │ │ │ + bmi 98b85c <__bss_end__@@Base+0x90e16c> │ │ │ │ ldrbtmi r4, [sl], #-2853 @ 0xfffff4db │ │ │ │ ldrbtmi r9, [fp], #-264 @ 0xfffffef8 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ addsmi r6, r8, #80, 18 @ 0x140000 │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ stmdals r7, {r0, r1, r5, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7d89105 │ │ │ │ - blmi 82a224 <__bss_end__@@Base+0x7acb3c> │ │ │ │ + blmi 82a224 <__bss_end__@@Base+0x7acb34> │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ ldrbtmi r4, [fp], #-2590 @ 0xfffff5e2 │ │ │ │ cmpvs r8, r5, lsl #18 │ │ │ │ andgt pc, r8, r3, asr #17 │ │ │ │ stmiapl r3!, {r0, r3, r4, r6, r7, sp, lr} │ │ │ │ and r6, r2, r8, lsl r8 │ │ │ │ stmiapl r3!, {r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 6c928c <__bss_end__@@Base+0x64bba4> │ │ │ │ + bmi 6c928c <__bss_end__@@Base+0x64bb9c> │ │ │ │ ldrbtmi r4, [sl], #-2828 @ 0xfffff4f4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, fp, fp, lsl #2 │ │ │ │ - blmi 4de704 <__bss_end__@@Base+0x46101c> │ │ │ │ + blmi 4de704 <__bss_end__@@Base+0x461014> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 529208 <__bss_end__@@Base+0x4abb20> │ │ │ │ + blmi 529208 <__bss_end__@@Base+0x4abb18> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdbls r8, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xf7d7e7d5 │ │ │ │ svclt 0x0000efac │ │ │ │ andeq r0, r3, lr, lsr r2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r3, r8, lsr r2 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r9, r1, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq sl, r1, r0, lsr #3 │ │ │ │ - andeq r5, r4, r2, lsr sl │ │ │ │ - andeq r5, r4, lr, asr #10 │ │ │ │ - andeq r5, r4, lr, lsl #20 │ │ │ │ + andeq r5, r4, r6, lsr sl │ │ │ │ + andeq r5, r4, r2, asr r5 │ │ │ │ + andeq r5, r4, r2, lsl sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r3, sl, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -40482,60 +40482,60 @@ │ │ │ │ stmib sp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ stmiami r5!, {r0, r1, ip, pc}^ │ │ │ │ stmdapl r0!, {r1, r3, r4, r8, r9, ip, pc} │ │ │ │ stmiami r4!, {r1, ip, pc}^ │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ @ instruction: 0xf8cd48e3 │ │ │ │ ldrbtmi fp, [r8], #-0 │ │ │ │ - bl 176d270 <__bss_end__@@Base+0x16efb88> │ │ │ │ + bl 176d270 <__bss_end__@@Base+0x16efb80> │ │ │ │ @ instruction: 0xf0002802 │ │ │ │ @ instruction: 0xf0208105 │ │ │ │ stmdacs r1, {r1} │ │ │ │ tstphi r2, r0 @ p-variant is OBSOLETE │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc sl, {r3, r4, r6, r8, pc} │ │ │ │ @ instruction: 0xf0002a2d │ │ │ │ movwls r8, #289 @ 0x121 │ │ │ │ - blmi ff6593c4 <__bss_end__@@Base+0xff5dbcdc> │ │ │ │ + blmi ff6593c4 <__bss_end__@@Base+0xff5dbcd4> │ │ │ │ vst4.8 {d18,d20,d22,d24}, [pc], r1 │ │ │ │ andsls r6, sl, r0, lsl #5 │ │ │ │ @ instruction: 0xf7d8447b │ │ │ │ @ instruction: 0xf8d9eaaa │ │ │ │ ldmibmi r4, {ip, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ svc 0x00baf7d7 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bl fe84f908 <__bss_end__@@Base+0xfe7d2220> │ │ │ │ + bl fe84f908 <__bss_end__@@Base+0xfe7d2218> │ │ │ │ strbmi r0, [r9], -r9, lsl #14 │ │ │ │ stmibmi ip, {r0, r2, r3, r9, ip, sp, lr, pc} │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x4648463a │ │ │ │ ldcl 7, cr15, [r4, #860] @ 0x35c │ │ │ │ andhi pc, r7, r9, lsl #16 │ │ │ │ vst2. {d20,d22}, [pc], sl │ │ │ │ strbmi r6, [r8], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7d84479 │ │ │ │ stmibmi r8, {r1, r2, r3, r5, r9, fp, sp, lr, pc}^ │ │ │ │ ldrbtmi r9, [r9], #-2074 @ 0xfffff7e6 │ │ │ │ - b 126d2ec <__bss_end__@@Base+0x11efc04> │ │ │ │ - blls 7133fc <__bss_end__@@Base+0x695d14> │ │ │ │ + b 126d2ec <__bss_end__@@Base+0x11efbfc> │ │ │ │ + blls 7133fc <__bss_end__@@Base+0x695d0c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi ff14f8f0 <__bss_end__@@Base+0xff0d2208> │ │ │ │ + blmi ff14f8f0 <__bss_end__@@Base+0xff0d2200> │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ teqpne r9, #64, 4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf000429a │ │ │ │ - bmi ff08f7a4 <__bss_end__@@Base+0xff0120bc> │ │ │ │ - blls 6b77b0 <__bss_end__@@Base+0x63a0c8> │ │ │ │ + bmi ff08f7a4 <__bss_end__@@Base+0xff0120b4> │ │ │ │ + blls 6b77b0 <__bss_end__@@Base+0x63a0c0> │ │ │ │ andsls r5, sl, #10616832 @ 0xa20000 │ │ │ │ - bmi ff0093f4 <__bss_end__@@Base+0xfef8bd0c> │ │ │ │ + bmi ff0093f4 <__bss_end__@@Base+0xfef8bd04> │ │ │ │ @ instruction: 0xf7d7447a │ │ │ │ @ instruction: 0xf8dbec5a │ │ │ │ @ instruction: 0xf0000000 │ │ │ │ - blcs affd0 <__bss_end__@@Base+0x328e8> │ │ │ │ + blcs affd0 <__bss_end__@@Base+0x328e0> │ │ │ │ adcshi pc, r0, r0, asr #32 │ │ │ │ stc2l 7, cr15, [r0], #-920 @ 0xfffffc68 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ adchi pc, sl, r0 │ │ │ │ svcge 0x001f4bb7 │ │ │ │ @ instruction: 0xf8546f80 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @@ -40558,15 +40558,15 @@ │ │ │ │ stmdbcs r0, {r3, r6, r7, pc} │ │ │ │ sbchi pc, r5, r0 │ │ │ │ @ instruction: 0xf7d7931d │ │ │ │ ldmdbls lr, {r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ ldmdavs pc!, {r0, sp} @ │ │ │ │ ldrdpl pc, [ip], -r8 │ │ │ │ @ instruction: 0xf7eb911c │ │ │ │ - blls 7af084 <__bss_end__@@Base+0x73199c> │ │ │ │ + blls 7af084 <__bss_end__@@Base+0x731994> │ │ │ │ eorsls pc, ip, sp, asr #17 │ │ │ │ strls r9, [r1, -r5] │ │ │ │ ldmib sp, {r3, r4, r8, r9, ip, pc}^ │ │ │ │ ldmmi sl, {r0, r1, r3, r4, r8, sp} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ ldrbtmi r9, [r8], #-523 @ 0xfffffdf5 │ │ │ │ mulsls r5, r8, sl │ │ │ │ @@ -40606,68 +40606,68 @@ │ │ │ │ @ instruction: 0xf886f91d │ │ │ │ @ instruction: 0x6635905c │ │ │ │ @ instruction: 0xf7d767b7 │ │ │ │ ldmdals ip, {r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ @ instruction: 0xf8d84798 │ │ │ │ svcvs 0x00b0301c │ │ │ │ - blmi 1c81360 <__bss_end__@@Base+0x1c03c78> │ │ │ │ + blmi 1c81360 <__bss_end__@@Base+0x1c03c70> │ │ │ │ stmiapl r3!, {r0, r1, r3, r4, r9, fp, ip, pc}^ │ │ │ │ addsmi r6, r3, #1769472 @ 0x1b0000 │ │ │ │ ldrmi sp, [r0], -r2 │ │ │ │ stm r0, {r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r9, r7, #26624 @ 0x6800 │ │ │ │ tstcs r1, ip, ror #16 │ │ │ │ ldrbtmi r6, [r8], #-2075 @ 0xfffff7e5 │ │ │ │ svc 0x00d0f7d7 │ │ │ │ stmiapl r3!, {r1, r3, r5, r6, r8, r9, fp, lr}^ │ │ │ │ ands r6, r0, r8, lsl r8 │ │ │ │ strbcs r4, [r5, #2153] @ 0x869 │ │ │ │ - bmi 1ac22d4 <__bss_end__@@Base+0x1a44bec> │ │ │ │ + bmi 1ac22d4 <__bss_end__@@Base+0x1a44be4> │ │ │ │ stmdapl r0!, {r1, r3, r5, r6, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ andcs r6, r1, r2 │ │ │ │ andsvs r5, sp, r3, ror #17 │ │ │ │ svc 0x00f6f7d7 │ │ │ │ stmiapl r3!, {r1, r2, r5, r6, r8, r9, fp, lr}^ │ │ │ │ - bmi 19c95ac <__bss_end__@@Base+0x194bec4> │ │ │ │ + bmi 19c95ac <__bss_end__@@Base+0x194bebc> │ │ │ │ ldrbtmi r4, [sl], #-2891 @ 0xfffff4b5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ stmcc ip, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf60d8086 │ │ │ │ pop {r2, r4, r7, r8, sl, fp} │ │ │ │ svcmi 0x005f8ff0 │ │ │ │ @ instruction: 0xf507447f │ │ │ │ ldrt r7, [r1], sl, ror #15 │ │ │ │ vmul.i8 q2, , │ │ │ │ - bmi 1781bac <__bss_end__@@Base+0x17044c4> │ │ │ │ + bmi 1781bac <__bss_end__@@Base+0x17044bc> │ │ │ │ ldrbtmi r4, [r9], #-1614 @ 0xfffff9b2 │ │ │ │ ldrbtmi r4, [sl], #-3920 @ 0xfffff0b0 │ │ │ │ tstls sl, #35840 @ 0x8c00 │ │ │ │ eorls ip, r3, r3, lsl #18 │ │ │ │ addsne pc, r0, sp, lsr #17 │ │ │ │ @ instruction: 0xf88d0c09 │ │ │ │ - bgt 1f37e0 <__bss_end__@@Base+0x1760f8> │ │ │ │ + bgt 1f37e0 <__bss_end__@@Base+0x1760f0> │ │ │ │ eorshi ip, r2, r3, lsl #12 │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, r8, fp, ip, lr} │ │ │ │ usat r9, #20, fp, lsl #6 │ │ │ │ vst2.8 {d25,d27}, [pc :64], sl │ │ │ │ strbmi r6, [r8], -r0, lsl #5 │ │ │ │ mcr 7, 4, pc, cr0, cr7, {6} @ │ │ │ │ stmdami r7, {r0, r3, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ mcrmi 6, 2, r4, cr15, cr3, {2} │ │ │ │ stmdapl r5!, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ eorvs r4, lr, r5, asr #16 │ │ │ │ stmdapl r5!, {r0, r1, r4, r6, r7, r9, sl, sp} │ │ │ │ tstls r0, r1 │ │ │ │ eorvs r4, lr, fp, asr #18 │ │ │ │ @ instruction: 0xf7d74479 │ │ │ │ - blmi 112b494 <__bss_end__@@Base+0x10addac> │ │ │ │ + blmi 112b494 <__bss_end__@@Base+0x10adda4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8dfe7b7 │ │ │ │ stmdage r3!, {r5, r8, pc} │ │ │ │ vst1.8 {d25}, [pc], r0 │ │ │ │ ldrbtmi r6, [r8], #640 @ 0x280 │ │ │ │ tstcs r1, r5, asr #22 │ │ │ │ ldrbtmi r4, [fp], #-1666 @ 0xfffff97e │ │ │ │ @@ -40688,192 +40688,192 @@ │ │ │ │ @ instruction: 0xf8c83301 │ │ │ │ strt r3, [lr], r8 │ │ │ │ vmax.s8 q2, , │ │ │ │ vst2.32 {d20,d22}, [pc], ip │ │ │ │ strbmi r6, [r8], -r0, lsl #5 │ │ │ │ mrc 7, 1, APSR_nzcv, cr8, cr7, {6} │ │ │ │ stmdbmi r3!, {r3, r4, r7, r9, sl, sp, lr, pc} │ │ │ │ - bmi c822d4 <__bss_end__@@Base+0xc04bec> │ │ │ │ + bmi c822d4 <__bss_end__@@Base+0xc04be4> │ │ │ │ ldrbtmi r5, [sl], #-2145 @ 0xfffff79f │ │ │ │ adcscs r6, sl, #10 │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ ldcl 7, cr15, [r0], {215} @ 0xd7 │ │ │ │ strmi r4, [r3], -sp, lsr #18 │ │ │ │ andcs r9, r1, sl, lsl sl │ │ │ │ @ instruction: 0xf7d74479 │ │ │ │ - blmi 7eb400 <__bss_end__@@Base+0x76dd18> │ │ │ │ + blmi 7eb400 <__bss_end__@@Base+0x76dd10> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7d7e76d │ │ │ │ svclt 0x0000eda0 │ │ │ │ - andeq r5, r4, sl, ror #18 │ │ │ │ + andeq r5, r4, lr, ror #18 │ │ │ │ strdeq r0, [r3], -lr │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r0, [r3], -r8 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r8, r1, sl, lsr pc │ │ │ │ andeq r5, r1, r4, ror r9 │ │ │ │ andeq sl, r1, sl, rrx │ │ │ │ andeq sl, r1, r4, lsr r0 │ │ │ │ muleq r1, sl, r6 │ │ │ │ - andeq r5, r4, r8, lsl #17 │ │ │ │ + andeq r5, r4, ip, lsl #17 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq sl, r1, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ andeq r9, r1, r6, ror #31 │ │ │ │ - andeq r5, r4, r2, asr #15 │ │ │ │ + andeq r5, r4, r6, asr #15 │ │ │ │ strdeq r9, [r1], -r0 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ andeq r9, r1, r2, asr pc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r9, r1, r4, lsr #29 │ │ │ │ andeq r9, r1, lr, asr #29 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq pc, r2, sl, ror #28 │ │ │ │ - ldrdeq r5, [r4], -r4 │ │ │ │ + ldrdeq r5, [r4], -r8 │ │ │ │ andeq r9, r1, r6, lsr #28 │ │ │ │ andeq r9, r1, sl, lsr #28 │ │ │ │ andeq r9, r1, r0, lsr #28 │ │ │ │ andeq r9, r1, r0, asr lr │ │ │ │ - andeq r5, r4, sl, lsr r6 │ │ │ │ + andeq r5, r4, lr, lsr r6 │ │ │ │ ldrdeq r9, [r1], -r2 │ │ │ │ @ instruction: 0x00019dba │ │ │ │ andeq r8, r1, r4, lsl #8 │ │ │ │ andeq r9, r1, lr, lsl #27 │ │ │ │ andeq r9, r1, r0, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb8691c <__bss_end__@@Base+0xfeb09234> │ │ │ │ + bl feb8691c <__bss_end__@@Base+0xfeb0922c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vldr , [r0, #384] @ 0x180 │ │ │ │ addlt r6, r7, r1, lsl #20 │ │ │ │ - bvc aae70 <__bss_end__@@Base+0x2d788> │ │ │ │ + bvc aae70 <__bss_end__@@Base+0x2d780> │ │ │ │ bpl 6ae70 │ │ │ │ bcs 6ad78 │ │ │ │ - bne ff1eb114 <__bss_end__@@Base+0xff16da2c> │ │ │ │ - bvs eae7c <__bss_end__@@Base+0x6d794> │ │ │ │ - bcc ead84 <__bss_end__@@Base+0x6d69c> │ │ │ │ - bcs 19ab10c <__bss_end__@@Base+0x192da24> │ │ │ │ - bpl 12ad88 <__bss_end__@@Base+0xad6a0> │ │ │ │ - bmi 12ad90 <__bss_end__@@Base+0xad6a8> │ │ │ │ + bne ff1eb114 <__bss_end__@@Base+0xff16da24> │ │ │ │ + bvs eae7c <__bss_end__@@Base+0x6d78c> │ │ │ │ + bcc ead84 <__bss_end__@@Base+0x6d694> │ │ │ │ + bcs 19ab10c <__bss_end__@@Base+0x192da1c> │ │ │ │ + bpl 12ad88 <__bss_end__@@Base+0xad698> │ │ │ │ + bmi 12ad90 <__bss_end__@@Base+0xad6a0> │ │ │ │ cdp 8, 2, cr10, cr6, cr1, {0} │ │ │ │ vadd.f32 s15, s6, s3 │ │ │ │ vnmul.f32 s7, s14, s13 │ │ │ │ @ instruction: 0xf8df7aa1 │ │ │ │ cdp 0, 0, cr12, cr5, cr12, {6} │ │ │ │ vadd.f32 s15, s9, s5 │ │ │ │ vmls.f32 s9, s4, s10 │ │ │ │ - blmi c4dff4 <__bss_end__@@Base+0xbd090c> │ │ │ │ + blmi c4dff4 <__bss_end__@@Base+0xbd0904> │ │ │ │ mcr 4, 0, r4, cr6, cr12, {7} │ │ │ │ vmla.f32 s15, s7, s7 │ │ │ │ @ instruction: 0xf85c7a23 │ │ │ │ @ instruction: 0xf1013003 │ │ │ │ ldmdavs fp, {r4, sl, fp} │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ ldrmi r0, [r3], -r0, lsl #6 │ │ │ │ - bvc 196afa0 <__bss_end__@@Base+0x18ed8b8> │ │ │ │ - bvc 196b0a0 <__bss_end__@@Base+0x18ed9b8> │ │ │ │ - bvc 106b268 <__bss_end__@@Base+0xfedb80> │ │ │ │ - blx 46b35c <__bss_end__@@Base+0x3edc74> │ │ │ │ + bvc 196afa0 <__bss_end__@@Base+0x18ed8b0> │ │ │ │ + bvc 196b0a0 <__bss_end__@@Base+0x18ed9b0> │ │ │ │ + bvc 106b268 <__bss_end__@@Base+0xfedb78> │ │ │ │ + blx 46b35c <__bss_end__@@Base+0x3edc6c> │ │ │ │ mcr 15, 6, fp, cr7, cr8, {0} │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vnmul.f32 s10, s15, s11 │ │ │ │ vnmul.f32 s13, s15, s12 │ │ │ │ vnmul.f32 s13, s15, s13 │ │ │ │ vstr s15, [sp, #788] @ 0x314 │ │ │ │ vstr s10, [sp, #4] │ │ │ │ vstr s13, [sp, #8] │ │ │ │ vstr s13, [sp, #12] │ │ │ │ vldmia r1!, {s15-s18} │ │ │ │ vldmia r0!, {s14} │ │ │ │ strmi r7, [ip, #2561] @ 0xa01 │ │ │ │ - bvc fe22b1a8 <__bss_end__@@Base+0xfe1adac0> │ │ │ │ - bvc aab5c <__bss_end__@@Base+0x2d474> │ │ │ │ + bvc fe22b1a8 <__bss_end__@@Base+0xfe1adab8> │ │ │ │ + bvc aab5c <__bss_end__@@Base+0x2d46c> │ │ │ │ ldcl 1, cr13, [r2, #980] @ 0x3d4 │ │ │ │ vmov.f32 s15, #83 @ 0x3e980000 0.2968750 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ ldrle pc, [r5, #-2576] @ 0xfffff5f0 │ │ │ │ bvs 6ae2c │ │ │ │ - bvc 1a2b3ac <__bss_end__@@Base+0x19adcc4> │ │ │ │ - bvs aaf34 <__bss_end__@@Base+0x2d84c> │ │ │ │ - bvc eae38 <__bss_end__@@Base+0x6d750> │ │ │ │ - bvs 11eb2b8 <__bss_end__@@Base+0x116dbd0> │ │ │ │ - bvs 19eb3bc <__bss_end__@@Base+0x196dcd4> │ │ │ │ - bvc 12af04 <__bss_end__@@Base+0xad81c> │ │ │ │ - bvc 122b2c4 <__bss_end__@@Base+0x11adbdc> │ │ │ │ + bvc 1a2b3ac <__bss_end__@@Base+0x19adcbc> │ │ │ │ + bvs aaf34 <__bss_end__@@Base+0x2d844> │ │ │ │ + bvc eae38 <__bss_end__@@Base+0x6d748> │ │ │ │ + bvs 11eb2b8 <__bss_end__@@Base+0x116dbc8> │ │ │ │ + bvs 19eb3bc <__bss_end__@@Base+0x196dccc> │ │ │ │ + bvc 12af04 <__bss_end__@@Base+0xad814> │ │ │ │ + bvc 122b2c4 <__bss_end__@@Base+0x11adbd4> │ │ │ │ bvs 6ae0c │ │ │ │ - bvs aaf10 <__bss_end__@@Base+0x2d828> │ │ │ │ - bvc eae14 <__bss_end__@@Base+0x6d72c> │ │ │ │ - blmi 202030 <__bss_end__@@Base+0x184948> │ │ │ │ + bvs aaf10 <__bss_end__@@Base+0x2d820> │ │ │ │ + bvc eae14 <__bss_end__@@Base+0x6d724> │ │ │ │ + blmi 202030 <__bss_end__@@Base+0x184940> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 189880 <__bss_end__@@Base+0x10c198> │ │ │ │ + blls 189880 <__bss_end__@@Base+0x10c190> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ stclt 0, cr11, [r0, #-28] @ 0xffffffe4 │ │ │ │ stcl 7, cr15, [r4], {215} @ 0xd7 │ │ │ │ andeq pc, r2, ip, asr #24 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq pc, r2, r8, lsr #23 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi 46acf4 <__bss_end__@@Base+0x3ed60c> │ │ │ │ + blhi 46acf4 <__bss_end__@@Base+0x3ed604> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0008f8cc │ │ │ │ adclt r4, r5, r5, lsl #27 │ │ │ │ ldrmi r4, [r9], r5, lsl #25 │ │ │ │ - blmi fe180a48 <__bss_end__@@Base+0xfe103360> │ │ │ │ + blmi fe180a48 <__bss_end__@@Base+0xfe103358> │ │ │ │ cdp 6, 11, cr4, cr7, cr14, {0} │ │ │ │ @ instruction: 0xf8df7a00 │ │ │ │ stmdbpl ip!, {r4, r9, pc} │ │ │ │ svcls 0x003e44f8 │ │ │ │ strtls r6, [r3], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ - bmi fe054074 <__bss_end__@@Base+0xfdfd698c> │ │ │ │ + bmi fe054074 <__bss_end__@@Base+0xfdfd6984> │ │ │ │ ldrbtmi r9, [sl], #-3 │ │ │ │ ldmpl r3, {r1, r2, r9, ip, pc}^ │ │ │ │ movwls r4, #47742 @ 0xba7e │ │ │ │ ldrbtmi r6, [sl], #-2073 @ 0xfffff7e7 │ │ │ │ @ instruction: 0xf8d14b7d │ │ │ │ ldrbtmi sl, [fp], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0xf8da6a8c │ │ │ │ ldcl 1, cr1, [sl, #64] @ 0x40 │ │ │ │ andsvs r7, r1, r3, asr #20 │ │ │ │ @ instruction: 0x2114f8da │ │ │ │ - bvc ff22b46c <__bss_end__@@Base+0xff1add84> │ │ │ │ - blmi 1e07908 <__bss_end__@@Base+0x1d8a220> │ │ │ │ + bvc ff22b46c <__bss_end__@@Base+0xff1add7c> │ │ │ │ + blmi 1e07908 <__bss_end__@@Base+0x1d8a218> │ │ │ │ strhtne pc, [r0], -sl @ │ │ │ │ ldc 4, cr4, [sl, #492] @ 0x1ec │ │ │ │ @ instruction: 0xeef19a2e │ │ │ │ vldr s30, [sl, #64] @ 0x40 │ │ │ │ vldr s21, [sl, #140] @ 0x8c │ │ │ │ @ instruction: 0xf9b3ba3f │ │ │ │ ldcl 0, cr2, [sl, #16] │ │ │ │ vldr s18, [sl, #144] @ 0x90 │ │ │ │ svclt 0x00ccba40 │ │ │ │ - bvc ff22b2a4 <__bss_end__@@Base+0xff1adbbc> │ │ │ │ - bvc 196b048 <__bss_end__@@Base+0x18ed960> │ │ │ │ - bgt 9aaf38 <__bss_end__@@Base+0x92d850> │ │ │ │ + bvc ff22b2a4 <__bss_end__@@Base+0xff1adbb4> │ │ │ │ + bvc 196b048 <__bss_end__@@Base+0x18ed958> │ │ │ │ + bgt 9aaf38 <__bss_end__@@Base+0x92d848> │ │ │ │ ldcl 2, cr4, [sl, #580] @ 0x244 │ │ │ │ vstr s21, [r8, #260] @ 0x104 │ │ │ │ @ instruction: 0xf0007a01 │ │ │ │ @ instruction: 0xf8d88086 │ │ │ │ bcs 37904 │ │ │ │ @ instruction: 0xf108bfc4 │ │ │ │ strcs r0, [r0, #-2828] @ 0xfffff4f4 │ │ │ │ @ instruction: 0xf85bdd08 │ │ │ │ strcc r0, [r1, #-2820] @ 0xfffff4fc │ │ │ │ svc 0x004ef7d6 │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ ldclle 2, cr4, [r6], #684 @ 0x2ac │ │ │ │ andcs r4, r0, #97280 @ 0x17c00 │ │ │ │ ldrsblt pc, [ip, #-143]! @ 0xffffff71 @ │ │ │ │ - ble 12ab4cc <__bss_end__@@Base+0x122dde4> │ │ │ │ + ble 12ab4cc <__bss_end__@@Base+0x122dddc> │ │ │ │ ldc 4, cr4, [pc, #492] @ 2fafc │ │ │ │ ldrbtmi r8, [fp], #2897 @ 0xb51 │ │ │ │ stmvc sl, {r1, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ ldrvc pc, [sl, #1290] @ 0x50a │ │ │ │ mul r1, sl, r0 │ │ │ │ subsle r4, fp, r5, asr #10 │ │ │ │ svceq 0x0004f858 │ │ │ │ @@ -40884,32 +40884,32 @@ │ │ │ │ vldr d30, [r0, #688] @ 0x2b0 │ │ │ │ @ instruction: 0xeeb77a11 │ │ │ │ @ instruction: 0xf8db7a00 │ │ │ │ ldc 0, cr3, [r0, #32] │ │ │ │ vmul.f32 s19, s14, s30 │ │ │ │ mrrcne 10, 10, r7, sl, cr7 │ │ │ │ orreq lr, r3, #11264 @ 0x2c00 │ │ │ │ - bgt 3eb098 <__bss_end__@@Base+0x36d9b0> │ │ │ │ - beq 2ab200 <__bss_end__@@Base+0x22db18> │ │ │ │ - ble 46afa0 <__bss_end__@@Base+0x3ed8b8> │ │ │ │ + bgt 3eb098 <__bss_end__@@Base+0x36d9a8> │ │ │ │ + beq 2ab200 <__bss_end__@@Base+0x22db10> │ │ │ │ + ble 46afa0 <__bss_end__@@Base+0x3ed8b0> │ │ │ │ andcs pc, r8, fp, asr #17 │ │ │ │ - bvc 122b538 <__bss_end__@@Base+0x11ade50> │ │ │ │ + bvc 122b538 <__bss_end__@@Base+0x11ade48> │ │ │ │ mcr 0, 0, r6, cr12, cr8, {6} │ │ │ │ @ instruction: 0xeef10aac │ │ │ │ vmrs pc, mvfr2 │ │ │ │ vmls.f32 s14, s26, s0 │ │ │ │ svclt 0x000c0a0d │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 46b548 <__bss_end__@@Base+0x3ede60> │ │ │ │ + blx 46b548 <__bss_end__@@Base+0x3ede58> │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ stmdblt fp, {r0, r8, r9} │ │ │ │ - beq a2b390 <__bss_end__@@Base+0x9adca8> │ │ │ │ + beq a2b390 <__bss_end__@@Base+0x9adca0> │ │ │ │ bvc 6b570 │ │ │ │ - beq ffa2b468 <__bss_end__@@Base+0xff9add80> │ │ │ │ - blx 46b560 <__bss_end__@@Base+0x3ede78> │ │ │ │ + beq ffa2b468 <__bss_end__@@Base+0xff9add78> │ │ │ │ + blx 46b560 <__bss_end__@@Base+0x3ede70> │ │ │ │ vcvt.f32.f64 s26, d0 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vneg.f64 d16, d0 │ │ │ │ @ instruction: 0xf100fa10 │ │ │ │ mrc 4, 5, r8, cr1, cr11, {3} │ │ │ │ @ instruction: 0xee886bc0 │ │ │ │ @ instruction: 0xf04f7b06 │ │ │ │ @@ -40921,193 +40921,193 @@ │ │ │ │ vstr s15, [r0, #52] @ 0x34 │ │ │ │ vstr s24, [r0, #56] @ 0x38 │ │ │ │ vstr s18, [r0, #60] @ 0x3c │ │ │ │ @ instruction: 0xd1a37a10 │ │ │ │ @ instruction: 0xeeb04b2a │ │ │ │ @ instruction: 0xf8ba9a6d │ │ │ │ ldrbtmi r2, [fp], #-32 @ 0xffffffe0 │ │ │ │ - blls 10fc54 <__bss_end__@@Base+0x9256c> │ │ │ │ + blls 10fc54 <__bss_end__@@Base+0x92564> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ ldcl 3, cr8, [pc, #624] @ 2fc64 │ │ │ │ @ instruction: 0xee29ea1a │ │ │ │ vmul.f32 s21, s18, s20 │ │ │ │ - blls 962a4 <__bss_end__@@Base+0x18bbc> │ │ │ │ - bls 36b2a8 <__bss_end__@@Base+0x2edbc0> │ │ │ │ + blls 962a4 <__bss_end__@@Base+0x18bb4> │ │ │ │ + bls 36b2a8 <__bss_end__@@Base+0x2edbb8> │ │ │ │ @ instruction: 0xeef04a21 │ │ │ │ vmov.f32 s10, s29 │ │ │ │ vmls.f32 s29, s20, s29 │ │ │ │ movwcc r5, #51755 @ 0xca2b │ │ │ │ - b fe32b23c <__bss_end__@@Base+0xfe2adb54> │ │ │ │ - blmi 794620 <__bss_end__@@Base+0x716f38> │ │ │ │ + b fe32b23c <__bss_end__@@Base+0xfe2adb4c> │ │ │ │ + blmi 794620 <__bss_end__@@Base+0x716f30> │ │ │ │ mcr 4, 2, r4, cr9, cr10, {3} │ │ │ │ ldrcc lr, [r0], -sl, lsr #20 │ │ │ │ tstls r1, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf1094b1a │ │ │ │ strcs r0, [r0, #-2320] @ 0xfffff6f0 │ │ │ │ ldrbtmi r3, [fp], #-1808 @ 0xfffff8f0 │ │ │ │ - blmi 65468c <__bss_end__@@Base+0x5d6fa4> │ │ │ │ - bvs 13eb4fc <__bss_end__@@Base+0x136de14> │ │ │ │ + blmi 65468c <__bss_end__@@Base+0x5d6f9c> │ │ │ │ + bvs 13eb4fc <__bss_end__@@Base+0x136de0c> │ │ │ │ ldrbtmi r9, [fp], #-530 @ 0xfffffdee │ │ │ │ - b 19ab504 <__bss_end__@@Base+0x192de1c> │ │ │ │ + b 19ab504 <__bss_end__@@Base+0x192de14> │ │ │ │ @ instruction: 0xf1029313 │ │ │ │ tstls r4, #12, 6 @ 0x30000000 │ │ │ │ svclt 0x0000e032 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00e99999 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r2, r8, ror #22 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andeq sp, r4, r0, lsl #28 │ │ │ │ + andeq sp, r4, r8, lsl #28 │ │ │ │ andeq pc, r2, r6, asr #22 │ │ │ │ - @ instruction: 0x000453ba │ │ │ │ - ldrdeq sp, [r4], -sl │ │ │ │ - muleq r4, r4, r3 │ │ │ │ - andeq sp, r4, r4, asr sp │ │ │ │ - andeq sp, r4, lr, asr #26 │ │ │ │ - andeq r5, r4, r2, asr r2 │ │ │ │ + @ instruction: 0x000453be │ │ │ │ + andeq sp, r4, r2, ror #27 │ │ │ │ + muleq r4, r8, r3 │ │ │ │ + andeq sp, r4, ip, asr sp │ │ │ │ + andeq sp, r4, r6, asr sp │ │ │ │ + andeq r5, r4, r6, asr r2 │ │ │ │ + andeq sp, r4, ip, asr #24 │ │ │ │ andeq sp, r4, r4, asr #24 │ │ │ │ - andeq sp, r4, ip, lsr ip │ │ │ │ - andeq r5, r4, r6, lsl #4 │ │ │ │ + andeq r5, r4, sl, lsl #4 │ │ │ │ andeq r9, r1, r6, lsr sl │ │ │ │ strcc r9, [r1, #-2817] @ 0xfffff4ff │ │ │ │ @ instruction: 0xf1093610 │ │ │ │ movwcc r0, #51472 @ 0xc910 │ │ │ │ - blls 1146b0 <__bss_end__@@Base+0x96fc8> │ │ │ │ + blls 1146b0 <__bss_end__@@Base+0x96fc0> │ │ │ │ adcmi r3, fp, #16, 14 @ 0x400000 │ │ │ │ teqphi fp, #0 @ p-variant is OBSOLETE │ │ │ │ - bvc 12af10 <__bss_end__@@Base+0xad828> │ │ │ │ - bhi 1eb10c <__bss_end__@@Base+0x16da24> │ │ │ │ - bvc 16b018 <__bss_end__@@Base+0xed930> │ │ │ │ - bpl eb114 <__bss_end__@@Base+0x6da2c> │ │ │ │ - bls 1ab218 <__bss_end__@@Base+0x12db30> │ │ │ │ - bhi 26b368 <__bss_end__@@Base+0x1edc80> │ │ │ │ - bvs ab220 <__bss_end__@@Base+0x2db38> │ │ │ │ - bhi fe1ab2f0 <__bss_end__@@Base+0xfe12dc08> │ │ │ │ - bmi eb030 <__bss_end__@@Base+0x6d948> │ │ │ │ - bls aab478 <__bss_end__@@Base+0xa2dd90> │ │ │ │ - bcc 2eb130 <__bss_end__@@Base+0x26da48> │ │ │ │ - bls fe9eb400 <__bss_end__@@Base+0xfe96dd18> │ │ │ │ - bls 22b138 <__bss_end__@@Base+0x1ada50> │ │ │ │ - bpl 2ab13c <__bss_end__@@Base+0x22da54> │ │ │ │ - bvs 12b240 <__bss_end__@@Base+0xadb58> │ │ │ │ - bhi fe12b304 <__bss_end__@@Base+0xfe0adc1c> │ │ │ │ - bls 2ab394 <__bss_end__@@Base+0x22dcac> │ │ │ │ - bmi aaf54 <__bss_end__@@Base+0x2d86c> │ │ │ │ - bls fe1ab410 <__bss_end__@@Base+0xfe12dd28> │ │ │ │ - bcc 3eb254 <__bss_end__@@Base+0x36db6c> │ │ │ │ - bls fe9eb324 <__bss_end__@@Base+0xfe96dc3c> │ │ │ │ - bhi 26b25c <__bss_end__@@Base+0x1edb74> │ │ │ │ - bpl 32b160 <__bss_end__@@Base+0x2ada78> │ │ │ │ - bvs 16b264 <__bss_end__@@Base+0xedb7c> │ │ │ │ - bhi 92b328 <__bss_end__@@Base+0x8adc40> │ │ │ │ - bcc 3ab16c <__bss_end__@@Base+0x32da84> │ │ │ │ - bhi a6b4bc <__bss_end__@@Base+0x9eddd4> │ │ │ │ - bls fe1ab334 <__bss_end__@@Base+0xfe12dc4c> │ │ │ │ - bcc 42b278 <__bss_end__@@Base+0x3adb90> │ │ │ │ - bhi fe9eb448 <__bss_end__@@Base+0xfe96dd60> │ │ │ │ - bpl 36b180 <__bss_end__@@Base+0x2eda98> │ │ │ │ - bls 12b444 <__bss_end__@@Base+0xadd5c> │ │ │ │ - bvs 46b288 <__bss_end__@@Base+0x3edba0> │ │ │ │ - bls 92b34c <__bss_end__@@Base+0x8adc64> │ │ │ │ - bhi fe1ab450 <__bss_end__@@Base+0xfe12dd68> │ │ │ │ - blt 26b4e4 <__bss_end__@@Base+0x1eddfc> │ │ │ │ - bhi 9eb458 <__bss_end__@@Base+0x96dd70> │ │ │ │ - blt feaab470 <__bss_end__@@Base+0xfea2dd88> │ │ │ │ - blt 2ab474 <__bss_end__@@Base+0x22dd8c> │ │ │ │ - blt ffa6b474 <__bss_end__@@Base+0xff9edd8c> │ │ │ │ - blt ff06b72c <__bss_end__@@Base+0xfefee044> │ │ │ │ - blx 46b720 <__bss_end__@@Base+0x3ee038> │ │ │ │ + bvc 12af10 <__bss_end__@@Base+0xad820> │ │ │ │ + bhi 1eb10c <__bss_end__@@Base+0x16da1c> │ │ │ │ + bvc 16b018 <__bss_end__@@Base+0xed928> │ │ │ │ + bpl eb114 <__bss_end__@@Base+0x6da24> │ │ │ │ + bls 1ab218 <__bss_end__@@Base+0x12db28> │ │ │ │ + bhi 26b368 <__bss_end__@@Base+0x1edc78> │ │ │ │ + bvs ab220 <__bss_end__@@Base+0x2db30> │ │ │ │ + bhi fe1ab2f0 <__bss_end__@@Base+0xfe12dc00> │ │ │ │ + bmi eb030 <__bss_end__@@Base+0x6d940> │ │ │ │ + bls aab478 <__bss_end__@@Base+0xa2dd88> │ │ │ │ + bcc 2eb130 <__bss_end__@@Base+0x26da40> │ │ │ │ + bls fe9eb400 <__bss_end__@@Base+0xfe96dd10> │ │ │ │ + bls 22b138 <__bss_end__@@Base+0x1ada48> │ │ │ │ + bpl 2ab13c <__bss_end__@@Base+0x22da4c> │ │ │ │ + bvs 12b240 <__bss_end__@@Base+0xadb50> │ │ │ │ + bhi fe12b304 <__bss_end__@@Base+0xfe0adc14> │ │ │ │ + bls 2ab394 <__bss_end__@@Base+0x22dca4> │ │ │ │ + bmi aaf54 <__bss_end__@@Base+0x2d864> │ │ │ │ + bls fe1ab410 <__bss_end__@@Base+0xfe12dd20> │ │ │ │ + bcc 3eb254 <__bss_end__@@Base+0x36db64> │ │ │ │ + bls fe9eb324 <__bss_end__@@Base+0xfe96dc34> │ │ │ │ + bhi 26b25c <__bss_end__@@Base+0x1edb6c> │ │ │ │ + bpl 32b160 <__bss_end__@@Base+0x2ada70> │ │ │ │ + bvs 16b264 <__bss_end__@@Base+0xedb74> │ │ │ │ + bhi 92b328 <__bss_end__@@Base+0x8adc38> │ │ │ │ + bcc 3ab16c <__bss_end__@@Base+0x32da7c> │ │ │ │ + bhi a6b4bc <__bss_end__@@Base+0x9eddcc> │ │ │ │ + bls fe1ab334 <__bss_end__@@Base+0xfe12dc44> │ │ │ │ + bcc 42b278 <__bss_end__@@Base+0x3adb88> │ │ │ │ + bhi fe9eb448 <__bss_end__@@Base+0xfe96dd58> │ │ │ │ + bpl 36b180 <__bss_end__@@Base+0x2eda90> │ │ │ │ + bls 12b444 <__bss_end__@@Base+0xadd54> │ │ │ │ + bvs 46b288 <__bss_end__@@Base+0x3edb98> │ │ │ │ + bls 92b34c <__bss_end__@@Base+0x8adc5c> │ │ │ │ + bhi fe1ab450 <__bss_end__@@Base+0xfe12dd60> │ │ │ │ + blt 26b4e4 <__bss_end__@@Base+0x1eddf4> │ │ │ │ + bhi 9eb458 <__bss_end__@@Base+0x96dd68> │ │ │ │ + blt feaab470 <__bss_end__@@Base+0xfea2dd80> │ │ │ │ + blt 2ab474 <__bss_end__@@Base+0x22dd84> │ │ │ │ + blt ffa6b474 <__bss_end__@@Base+0xff9edd84> │ │ │ │ + blt ff06b72c <__bss_end__@@Base+0xfefee03c> │ │ │ │ + blx 46b720 <__bss_end__@@Base+0x3ee030> │ │ │ │ @ instruction: 0xeef0da9e │ │ │ │ vsqrt.f32 s12, s23 │ │ │ │ @ instruction: 0xeeb55ae6 │ │ │ │ vsqrt.f32 s11, s0 │ │ │ │ vldrle s30, [r3, #-64] @ 0xffffffc0 │ │ │ │ bcc 6b750 │ │ │ │ - bvs fe1ab684 <__bss_end__@@Base+0xfe12df9c> │ │ │ │ - bhi 9eb41c <__bss_end__@@Base+0x96dd34> │ │ │ │ - bls fe9eb524 <__bss_end__@@Base+0xfe96de3c> │ │ │ │ - bls 9eb428 <__bss_end__@@Base+0x96dd40> │ │ │ │ - bhi fe9eb528 <__bss_end__@@Base+0xfe96de40> │ │ │ │ - blt 26b52c <__bss_end__@@Base+0x1ede44> │ │ │ │ - blt feaab4b4 <__bss_end__@@Base+0xfea2ddcc> │ │ │ │ - blt 2ab4b8 <__bss_end__@@Base+0x22ddd0> │ │ │ │ - blt ffa6b4b8 <__bss_end__@@Base+0xff9eddd0> │ │ │ │ + bvs fe1ab684 <__bss_end__@@Base+0xfe12df94> │ │ │ │ + bhi 9eb41c <__bss_end__@@Base+0x96dd2c> │ │ │ │ + bls fe9eb524 <__bss_end__@@Base+0xfe96de34> │ │ │ │ + bls 9eb428 <__bss_end__@@Base+0x96dd38> │ │ │ │ + bhi fe9eb528 <__bss_end__@@Base+0xfe96de38> │ │ │ │ + blt 26b52c <__bss_end__@@Base+0x1ede3c> │ │ │ │ + blt feaab4b4 <__bss_end__@@Base+0xfea2ddc4> │ │ │ │ + blt 2ab4b8 <__bss_end__@@Base+0x22ddc8> │ │ │ │ + blt ffa6b4b8 <__bss_end__@@Base+0xff9eddc8> │ │ │ │ vmov.f64 d25, #91 @ 0x3ed80000 0.4218750 │ │ │ │ ldmdavs fp, {r6, r9, fp, ip, sp, pc} │ │ │ │ - blx 46b768 <__bss_end__@@Base+0x3ee080> │ │ │ │ - blx dab2f4 <__bss_end__@@Base+0xd2dc0c> │ │ │ │ - bvs d6b2f8 <__bss_end__@@Base+0xcedc10> │ │ │ │ - blx deb1fc <__bss_end__@@Base+0xd6db14> │ │ │ │ - blx ff26b5b0 <__bss_end__@@Base+0xff1edec8> │ │ │ │ - bpl e2b204 <__bss_end__@@Base+0xdadb1c> │ │ │ │ - blt ffaab494 <__bss_end__@@Base+0xffa2ddac> │ │ │ │ - blx 12ab4bc <__bss_end__@@Base+0x122ddd4> │ │ │ │ - bge 1a6b598 <__bss_end__@@Base+0x19edeb0> │ │ │ │ - bge fe26b484 <__bss_end__@@Base+0xfe1edd9c> │ │ │ │ - bge aab3f8 <__bss_end__@@Base+0xa2dd10> │ │ │ │ - bge 42b3f4 <__bss_end__@@Base+0x3add0c> │ │ │ │ - bge ffaeb3f4 <__bss_end__@@Base+0xffa6dd0c> │ │ │ │ + blx 46b768 <__bss_end__@@Base+0x3ee078> │ │ │ │ + blx dab2f4 <__bss_end__@@Base+0xd2dc04> │ │ │ │ + bvs d6b2f8 <__bss_end__@@Base+0xcedc08> │ │ │ │ + blx deb1fc <__bss_end__@@Base+0xd6db0c> │ │ │ │ + blx ff26b5b0 <__bss_end__@@Base+0xff1edec0> │ │ │ │ + bpl e2b204 <__bss_end__@@Base+0xdadb14> │ │ │ │ + blt ffaab494 <__bss_end__@@Base+0xffa2dda4> │ │ │ │ + blx 12ab4bc <__bss_end__@@Base+0x122ddcc> │ │ │ │ + bge 1a6b598 <__bss_end__@@Base+0x19edea8> │ │ │ │ + bge fe26b484 <__bss_end__@@Base+0xfe1edd94> │ │ │ │ + bge aab3f8 <__bss_end__@@Base+0xa2dd08> │ │ │ │ + bge 42b3f4 <__bss_end__@@Base+0x3add04> │ │ │ │ + bge ffaeb3f4 <__bss_end__@@Base+0xffa6dd04> │ │ │ │ teqphi lr, #0 @ p-variant is OBSOLETE │ │ │ │ - bge b2b604 <__bss_end__@@Base+0xaadf1c> │ │ │ │ - blt 1ab314 <__bss_end__@@Base+0x12dc2c> │ │ │ │ - blx 12eb504 <__bss_end__@@Base+0x126de1c> │ │ │ │ - bvs 132b7a8 <__bss_end__@@Base+0x12ae0c0> │ │ │ │ - bvs ff2eb510 <__bss_end__@@Base+0xff26de28> │ │ │ │ - blx 12eb414 <__bss_end__@@Base+0x126dd2c> │ │ │ │ - bpl 1aeb6b4 <__bss_end__@@Base+0x1a6dfcc> │ │ │ │ - bpl ff2eb418 <__bss_end__@@Base+0xff26dd30> │ │ │ │ - bcc fec2b5b8 <__bss_end__@@Base+0xfebaded0> │ │ │ │ - bcc fe9eb518 <__bss_end__@@Base+0xfe96de30> │ │ │ │ - bcc 42b540 <__bss_end__@@Base+0x3ade58> │ │ │ │ - bcc 11ab51c <__bss_end__@@Base+0x112de34> │ │ │ │ - bcc ff92b7cc <__bss_end__@@Base+0xff8ae0e4> │ │ │ │ - bcc ff92b6d4 <__bss_end__@@Base+0xff8adfec> │ │ │ │ - bcc ff06b6e8 <__bss_end__@@Base+0xfefee000> │ │ │ │ - blx 46b7dc <__bss_end__@@Base+0x3ee0f4> │ │ │ │ + bge b2b604 <__bss_end__@@Base+0xaadf14> │ │ │ │ + blt 1ab314 <__bss_end__@@Base+0x12dc24> │ │ │ │ + blx 12eb504 <__bss_end__@@Base+0x126de14> │ │ │ │ + bvs 132b7a8 <__bss_end__@@Base+0x12ae0b8> │ │ │ │ + bvs ff2eb510 <__bss_end__@@Base+0xff26de20> │ │ │ │ + blx 12eb414 <__bss_end__@@Base+0x126dd24> │ │ │ │ + bpl 1aeb6b4 <__bss_end__@@Base+0x1a6dfc4> │ │ │ │ + bpl ff2eb418 <__bss_end__@@Base+0xff26dd28> │ │ │ │ + bcc fec2b5b8 <__bss_end__@@Base+0xfebadec8> │ │ │ │ + bcc fe9eb518 <__bss_end__@@Base+0xfe96de28> │ │ │ │ + bcc 42b540 <__bss_end__@@Base+0x3ade50> │ │ │ │ + bcc 11ab51c <__bss_end__@@Base+0x112de2c> │ │ │ │ + bcc ff92b7cc <__bss_end__@@Base+0xff8ae0dc> │ │ │ │ + bcc ff92b6d4 <__bss_end__@@Base+0xff8adfe4> │ │ │ │ + bcc ff06b6e8 <__bss_end__@@Base+0xfefedff8> │ │ │ │ + blx 46b7dc <__bss_end__@@Base+0x3ee0ec> │ │ │ │ cdp 13, 15, cr13, cr7, cr11, {0} │ │ │ │ vdiv.f32 s5, s4, s0 │ │ │ │ vmul.f32 s7, s13, s6 │ │ │ │ vmul.f32 s13, s31, s7 │ │ │ │ vmul.f32 s30, s31, s7 │ │ │ │ vmul.f32 s30, s10, s7 │ │ │ │ vmul.f32 s10, s14, s7 │ │ │ │ - blls 7e454 <__bss_end__@@Base+0xd6c> │ │ │ │ - bcc fea2b458 <__bss_end__@@Base+0xfe9add70> │ │ │ │ - bgt eb08c <__bss_end__@@Base+0x6d9a4> │ │ │ │ - bcc fe96b454 <__bss_end__@@Base+0xfe8edd6c> │ │ │ │ - blt 12b094 <__bss_end__@@Base+0xad9ac> │ │ │ │ - bge ab198 <__bss_end__@@Base+0x2dab0> │ │ │ │ - bge 22b500 <__bss_end__@@Base+0x1ade18> │ │ │ │ - bge a2b480 <__bss_end__@@Base+0x9add98> │ │ │ │ - bcc 116b468 <__bss_end__@@Base+0x10edd80> │ │ │ │ - bge fe96b484 <__bss_end__@@Base+0xfe8edd9c> │ │ │ │ - bcc 106b734 <__bss_end__@@Base+0xfee04c> │ │ │ │ - bge 116b54c <__bss_end__@@Base+0x10ede64> │ │ │ │ - blx 46b82c <__bss_end__@@Base+0x3ee144> │ │ │ │ + blls 7e454 <__bss_end__@@Base+0xd64> │ │ │ │ + bcc fea2b458 <__bss_end__@@Base+0xfe9add68> │ │ │ │ + bgt eb08c <__bss_end__@@Base+0x6d99c> │ │ │ │ + bcc fe96b454 <__bss_end__@@Base+0xfe8edd64> │ │ │ │ + blt 12b094 <__bss_end__@@Base+0xad9a4> │ │ │ │ + bge ab198 <__bss_end__@@Base+0x2daa8> │ │ │ │ + bge 22b500 <__bss_end__@@Base+0x1ade10> │ │ │ │ + bge a2b480 <__bss_end__@@Base+0x9add90> │ │ │ │ + bcc 116b468 <__bss_end__@@Base+0x10edd78> │ │ │ │ + bge fe96b484 <__bss_end__@@Base+0xfe8edd94> │ │ │ │ + bcc 106b734 <__bss_end__@@Base+0xfee044> │ │ │ │ + bge 116b54c <__bss_end__@@Base+0x10ede5c> │ │ │ │ + blx 46b82c <__bss_end__@@Base+0x3ee13c> │ │ │ │ sbcshi pc, r5, #0 │ │ │ │ - bge 12b698 <__bss_end__@@Base+0xadfb0> │ │ │ │ - bcc 136b834 <__bss_end__@@Base+0x12ee14c> │ │ │ │ + bge 12b698 <__bss_end__@@Base+0xadfa8> │ │ │ │ + bcc 136b834 <__bss_end__@@Base+0x12ee144> │ │ │ │ bcs 6b854 │ │ │ │ - bcc 122b5a4 <__bss_end__@@Base+0x11adebc> │ │ │ │ - bvc 132b740 <__bss_end__@@Base+0x12ae058> │ │ │ │ - bvc 1a2b4ac <__bss_end__@@Base+0x19addc4> │ │ │ │ - bvc 1aeb848 <__bss_end__@@Base+0x1a6e160> │ │ │ │ - bvc 196b5b4 <__bss_end__@@Base+0x18edecc> │ │ │ │ - bcc 18eb750 <__bss_end__@@Base+0x186e068> │ │ │ │ - bcc 12eb4a4 <__bss_end__@@Base+0x126ddbc> │ │ │ │ - bmi fe92b624 <__bss_end__@@Base+0xfe8adf3c> │ │ │ │ - bmi 22b5b8 <__bss_end__@@Base+0x1aded0> │ │ │ │ - bmi fea2b5bc <__bss_end__@@Base+0xfe9aded4> │ │ │ │ - bmi 112b5b0 <__bss_end__@@Base+0x10adec8> │ │ │ │ - bmi ff96b868 <__bss_end__@@Base+0xff8ee180> │ │ │ │ - bmi ff96b770 <__bss_end__@@Base+0xff8ee088> │ │ │ │ - bmi ff06b784 <__bss_end__@@Base+0xfefee09c> │ │ │ │ - blx 46b878 <__bss_end__@@Base+0x3ee190> │ │ │ │ + bcc 122b5a4 <__bss_end__@@Base+0x11adeb4> │ │ │ │ + bvc 132b740 <__bss_end__@@Base+0x12ae050> │ │ │ │ + bvc 1a2b4ac <__bss_end__@@Base+0x19addbc> │ │ │ │ + bvc 1aeb848 <__bss_end__@@Base+0x1a6e158> │ │ │ │ + bvc 196b5b4 <__bss_end__@@Base+0x18edec4> │ │ │ │ + bcc 18eb750 <__bss_end__@@Base+0x186e060> │ │ │ │ + bcc 12eb4a4 <__bss_end__@@Base+0x126ddb4> │ │ │ │ + bmi fe92b624 <__bss_end__@@Base+0xfe8adf34> │ │ │ │ + bmi 22b5b8 <__bss_end__@@Base+0x1adec8> │ │ │ │ + bmi fea2b5bc <__bss_end__@@Base+0xfe9adecc> │ │ │ │ + bmi 112b5b0 <__bss_end__@@Base+0x10adec0> │ │ │ │ + bmi ff96b868 <__bss_end__@@Base+0xff8ee178> │ │ │ │ + bmi ff96b770 <__bss_end__@@Base+0xff8ee080> │ │ │ │ + bmi ff06b784 <__bss_end__@@Base+0xfefee094> │ │ │ │ + blx 46b878 <__bss_end__@@Base+0x3ee188> │ │ │ │ cdp 13, 12, cr13, cr2, cr9, {0} │ │ │ │ vmul.f32 s8, s15, s8 │ │ │ │ vmul.f32 s15, s6, s9 │ │ │ │ vmul.f32 s7, s15, s9 │ │ │ │ vmul.f32 s14, s7, s9 │ │ │ │ vldr s7, [r4, #144] @ 0x90 │ │ │ │ vldr s24, [r4, #24] │ │ │ │ @@ -41129,70 +41129,70 @@ │ │ │ │ vmla.f32 s27, s15, s5 │ │ │ │ vldr s27, [r4, #144] @ 0x90 │ │ │ │ vldr s5, [r4, #44] @ 0x2c │ │ │ │ vmla.f32 s9, s6, s26 │ │ │ │ vldr s24, [r4, #16] │ │ │ │ vmul.f32 s8, s6, s30 │ │ │ │ vmla.f32 s25, s15, s4 │ │ │ │ - blls 4e67b4 <__bss_end__@@Base+0x4690cc> │ │ │ │ - ble 96b53c <__bss_end__@@Base+0x8ede54> │ │ │ │ - bmi 16b484 <__bss_end__@@Base+0xedd9c> │ │ │ │ + blls 4e67b4 <__bss_end__@@Base+0x4690c4> │ │ │ │ + ble 96b53c <__bss_end__@@Base+0x8ede4c> │ │ │ │ + bmi 16b484 <__bss_end__@@Base+0xedd94> │ │ │ │ mcr 8, 0, r6, cr7, cr11, {4} │ │ │ │ vmla.f32 s25, s6, s9 │ │ │ │ vldr s26, [r4, #16] │ │ │ │ vmul.f32 s8, s30, s24 │ │ │ │ vldr s15, [r4, #688] @ 0x2b0 │ │ │ │ vmov s14, r4 │ │ │ │ @ instruction: 0xeef0ca84 │ │ │ │ vmls.f32 s15, s12, s14 │ │ │ │ vmla.f32 s14, s7, s26 │ │ │ │ vmla.f32 s25, s30, s9 │ │ │ │ vmla.f32 s15, s24, s27 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ svclt 0x0041fa10 │ │ │ │ - ble 13ab834 <__bss_end__@@Base+0x132e14c> │ │ │ │ - bgt 1b6b938 <__bss_end__@@Base+0x1aee250> │ │ │ │ - ble 1bab93c <__bss_end__@@Base+0x1b2e254> │ │ │ │ - bgt 136b840 <__bss_end__@@Base+0x12ee158> │ │ │ │ + ble 13ab834 <__bss_end__@@Base+0x132e144> │ │ │ │ + bgt 1b6b938 <__bss_end__@@Base+0x1aee248> │ │ │ │ + ble 1bab93c <__bss_end__@@Base+0x1b2e24c> │ │ │ │ + bgt 136b840 <__bss_end__@@Base+0x12ee150> │ │ │ │ stmdaeq r1, {r0, r1, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ cmnphi r7, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ ldrls r9, [r0, #-2580] @ 0xfffff5ec │ │ │ │ - blx 26b3c0 <__bss_end__@@Base+0x1edcd8> │ │ │ │ - blx 11eb850 <__bss_end__@@Base+0x116e168> │ │ │ │ - bleq fe12a99c <__bss_end__@@Base+0xfe0ad2b4> │ │ │ │ - blx 2ab4cc <__bss_end__@@Base+0x22dde4> │ │ │ │ + blx 26b3c0 <__bss_end__@@Base+0x1edcd0> │ │ │ │ + blx 11eb850 <__bss_end__@@Base+0x116e160> │ │ │ │ + bleq fe12a99c <__bss_end__@@Base+0xfe0ad2ac> │ │ │ │ + blx 2ab4cc <__bss_end__@@Base+0x22dddc> │ │ │ │ vmov.u8 sl, d0[4] │ │ │ │ vldrls s30, [r5, #-416] @ 0xfffffe60 │ │ │ │ - bhi 126b964 <__bss_end__@@Base+0x11ee27c> │ │ │ │ + bhi 126b964 <__bss_end__@@Base+0x11ee274> │ │ │ │ cdp 3, 11, cr9, cr0, cr7, {0} │ │ │ │ strls r8, [pc], #-2633 @ 2fdac │ │ │ │ - bls 1aab870 <__bss_end__@@Base+0x1a2e188> │ │ │ │ - bvs 2eb4e8 <__bss_end__@@Base+0x26de00> │ │ │ │ - bls 11ab978 <__bss_end__@@Base+0x112e290> │ │ │ │ + bls 1aab870 <__bss_end__@@Base+0x1a2e180> │ │ │ │ + bvs 2eb4e8 <__bss_end__@@Base+0x26ddf8> │ │ │ │ + bls 11ab978 <__bss_end__@@Base+0x112e288> │ │ │ │ @ instruction: 0xf1b8e003 │ │ │ │ @ instruction: 0xf0c00801 │ │ │ │ @ instruction: 0xf85b814c │ │ │ │ ldc 13, cr4, [r4, #16] │ │ │ │ vldr s23, [r4, #60] @ 0x3c │ │ │ │ vldr s9, [r4, #56] @ 0x38 │ │ │ │ @ instruction: 0xee2baa10 │ │ │ │ vldr s0, [r4, #44] @ 0x2c │ │ │ │ @ instruction: 0xee04aa11 │ │ │ │ vmla.f32 s0, s21, s9 │ │ │ │ vmla.f32 s0, s21, s21 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vsqrt.f32 s1, s0 │ │ │ │ - ble ff96e630 <__bss_end__@@Base+0xff8f0f48> │ │ │ │ - bvc fe32b7a4 <__bss_end__@@Base+0xfe2ae0bc> │ │ │ │ - bvc 96b72c <__bss_end__@@Base+0x8ee044> │ │ │ │ - bvc feaeb730 <__bss_end__@@Base+0xfea6e048> │ │ │ │ - bvc 12eb730 <__bss_end__@@Base+0x126e048> │ │ │ │ - bvc ff06b9d8 <__bss_end__@@Base+0xfefee2f0> │ │ │ │ - blx 46b9cc <__bss_end__@@Base+0x3ee2e4> │ │ │ │ + ble ff96e630 <__bss_end__@@Base+0xff8f0f40> │ │ │ │ + bvc fe32b7a4 <__bss_end__@@Base+0xfe2ae0b4> │ │ │ │ + bvc 96b72c <__bss_end__@@Base+0x8ee03c> │ │ │ │ + bvc feaeb730 <__bss_end__@@Base+0xfea6e040> │ │ │ │ + bvc 12eb730 <__bss_end__@@Base+0x126e040> │ │ │ │ + bvc ff06b9d8 <__bss_end__@@Base+0xfefee2e8> │ │ │ │ + blx 46b9cc <__bss_end__@@Base+0x3ee2dc> │ │ │ │ @ instruction: 0xee68d9d7 │ │ │ │ vmul.f32 s14, s23, s22 │ │ │ │ vmla.f32 s1, s19, s0 │ │ │ │ vldr s14, [r4, #144] @ 0x90 │ │ │ │ @ instruction: 0xeeb77a12 │ │ │ │ vstr s0, [sp, #768] @ 0x300 │ │ │ │ vmla.f32 s15, s16, s4 │ │ │ │ @@ -41238,74 +41238,74 @@ │ │ │ │ vmla.f32 s15, s9, s7 │ │ │ │ vmov.f32 s15, s8 │ │ │ │ vsqrt.f32 s15, s15 │ │ │ │ @ instruction: 0xeef52ae7 │ │ │ │ vsqrt.f32 s5, s0 │ │ │ │ vstrle s30, [fp, #-64] @ 0xffffffc0 │ │ │ │ bcs 6b9b8 │ │ │ │ - bvc 8eb9e8 <__bss_end__@@Base+0x86e300> │ │ │ │ - bmi fea2b874 <__bss_end__@@Base+0xfe9ae18c> │ │ │ │ - bcc a2b774 <__bss_end__@@Base+0x9ae08c> │ │ │ │ - bcc fea2b878 <__bss_end__@@Base+0xfe9ae190> │ │ │ │ - bmi a2b780 <__bss_end__@@Base+0x9ae098> │ │ │ │ - bvc fe12b8a4 <__bss_end__@@Base+0xfe0ae1bc> │ │ │ │ - bvc eb56c <__bss_end__@@Base+0x6de84> │ │ │ │ - bvc 96b830 <__bss_end__@@Base+0x8ee148> │ │ │ │ - bcs c2b568 <__bss_end__@@Base+0xbade80> │ │ │ │ - blt 22b554 <__bss_end__@@Base+0x1ade6c> │ │ │ │ - bcs 16b46c <__bss_end__@@Base+0xedd84> │ │ │ │ - bcs eb7a8 <__bss_end__@@Base+0x6e0c0> │ │ │ │ - bge 26b660 <__bss_end__@@Base+0x1edf78> │ │ │ │ - bvc febab820 <__bss_end__@@Base+0xfeb2e138> │ │ │ │ - bge 2ab568 <__bss_end__@@Base+0x22de80> │ │ │ │ - bvc 116b84c <__bss_end__@@Base+0x10ee164> │ │ │ │ - bvc fe0eb8bc <__bss_end__@@Base+0xfe06e1d4> │ │ │ │ - bcs 12b388 <__bss_end__@@Base+0xadca0> │ │ │ │ - bvc fe06b8c4 <__bss_end__@@Base+0xfdfee1dc> │ │ │ │ - bvc a2b7d8 <__bss_end__@@Base+0x9ae0f0> │ │ │ │ - b 8eb74c <__bss_end__@@Base+0x86e064> │ │ │ │ - bvc fea2b7dc <__bss_end__@@Base+0xfe9ae0f4> │ │ │ │ - bvc a2b8e0 <__bss_end__@@Base+0x9ae1f8> │ │ │ │ - bcs eb4a0 <__bss_end__@@Base+0x6ddb8> │ │ │ │ - blx eb75c <__bss_end__@@Base+0x6e074> │ │ │ │ - bvc c6b5ac <__bss_end__@@Base+0xbedec4> │ │ │ │ - b fe8eb864 <__bss_end__@@Base+0xfe86e17c> │ │ │ │ - bvc ff06ba20 <__bss_end__@@Base+0xfefee338> │ │ │ │ - blx 46bb14 <__bss_end__@@Base+0x3ee42c> │ │ │ │ + bvc 8eb9e8 <__bss_end__@@Base+0x86e2f8> │ │ │ │ + bmi fea2b874 <__bss_end__@@Base+0xfe9ae184> │ │ │ │ + bcc a2b774 <__bss_end__@@Base+0x9ae084> │ │ │ │ + bcc fea2b878 <__bss_end__@@Base+0xfe9ae188> │ │ │ │ + bmi a2b780 <__bss_end__@@Base+0x9ae090> │ │ │ │ + bvc fe12b8a4 <__bss_end__@@Base+0xfe0ae1b4> │ │ │ │ + bvc eb56c <__bss_end__@@Base+0x6de7c> │ │ │ │ + bvc 96b830 <__bss_end__@@Base+0x8ee140> │ │ │ │ + bcs c2b568 <__bss_end__@@Base+0xbade78> │ │ │ │ + blt 22b554 <__bss_end__@@Base+0x1ade64> │ │ │ │ + bcs 16b46c <__bss_end__@@Base+0xedd7c> │ │ │ │ + bcs eb7a8 <__bss_end__@@Base+0x6e0b8> │ │ │ │ + bge 26b660 <__bss_end__@@Base+0x1edf70> │ │ │ │ + bvc febab820 <__bss_end__@@Base+0xfeb2e130> │ │ │ │ + bge 2ab568 <__bss_end__@@Base+0x22de78> │ │ │ │ + bvc 116b84c <__bss_end__@@Base+0x10ee15c> │ │ │ │ + bvc fe0eb8bc <__bss_end__@@Base+0xfe06e1cc> │ │ │ │ + bcs 12b388 <__bss_end__@@Base+0xadc98> │ │ │ │ + bvc fe06b8c4 <__bss_end__@@Base+0xfdfee1d4> │ │ │ │ + bvc a2b7d8 <__bss_end__@@Base+0x9ae0e8> │ │ │ │ + b 8eb74c <__bss_end__@@Base+0x86e05c> │ │ │ │ + bvc fea2b7dc <__bss_end__@@Base+0xfe9ae0ec> │ │ │ │ + bvc a2b8e0 <__bss_end__@@Base+0x9ae1f0> │ │ │ │ + bcs eb4a0 <__bss_end__@@Base+0x6ddb0> │ │ │ │ + blx eb75c <__bss_end__@@Base+0x6e06c> │ │ │ │ + bvc c6b5ac <__bss_end__@@Base+0xbedebc> │ │ │ │ + b fe8eb864 <__bss_end__@@Base+0xfe86e174> │ │ │ │ + bvc ff06ba20 <__bss_end__@@Base+0xfefee330> │ │ │ │ + blx 46bb14 <__bss_end__@@Base+0x3ee424> │ │ │ │ svcge 0x0033f77f │ │ │ │ - bvc 2eb6cc <__bss_end__@@Base+0x26dfe4> │ │ │ │ - bls 21a3b8 <__bss_end__@@Base+0x19ccd0> │ │ │ │ + bvc 2eb6cc <__bss_end__@@Base+0x26dfdc> │ │ │ │ + bls 21a3b8 <__bss_end__@@Base+0x19ccc8> │ │ │ │ movwcs sl, #2075 @ 0x81b │ │ │ │ - bmi 72b698 <__bss_end__@@Base+0x6adfb0> │ │ │ │ - bvc 62b69c <__bss_end__@@Base+0x5adfb4> │ │ │ │ - bvc 2ab6e0 <__bss_end__@@Base+0x22dff8> │ │ │ │ - bcc 76b5a4 <__bss_end__@@Base+0x6edebc> │ │ │ │ - bcc 7ab6a8 <__bss_end__@@Base+0x72dfc0> │ │ │ │ - bvc 66b6ac <__bss_end__@@Base+0x5edfc4> │ │ │ │ - bvc 26b6f0 <__bss_end__@@Base+0x1ee008> │ │ │ │ - bmi 7eb5b4 <__bss_end__@@Base+0x76decc> │ │ │ │ - bvc 16b5b8 <__bss_end__@@Base+0xeded0> │ │ │ │ - bvc 6ab6bc <__bss_end__@@Base+0x62dfd4> │ │ │ │ + bmi 72b698 <__bss_end__@@Base+0x6adfa8> │ │ │ │ + bvc 62b69c <__bss_end__@@Base+0x5adfac> │ │ │ │ + bvc 2ab6e0 <__bss_end__@@Base+0x22dff0> │ │ │ │ + bcc 76b5a4 <__bss_end__@@Base+0x6edeb4> │ │ │ │ + bcc 7ab6a8 <__bss_end__@@Base+0x72dfb8> │ │ │ │ + bvc 66b6ac <__bss_end__@@Base+0x5edfbc> │ │ │ │ + bvc 26b6f0 <__bss_end__@@Base+0x1ee000> │ │ │ │ + bmi 7eb5b4 <__bss_end__@@Base+0x76dec4> │ │ │ │ + bvc 16b5b8 <__bss_end__@@Base+0xedec8> │ │ │ │ + bvc 6ab6bc <__bss_end__@@Base+0x62dfcc> │ │ │ │ @ instruction: 0x9320931f │ │ │ │ @ instruction: 0x93229321 │ │ │ │ - bls 6eb6c8 <__bss_end__@@Base+0x66dfe0> │ │ │ │ - blx fefedf96 <__bss_end__@@Base+0xfef708ae> │ │ │ │ - bvc 86b710 <__bss_end__@@Base+0x7ee028> │ │ │ │ - bcc 82b614 <__bss_end__@@Base+0x7adf2c> │ │ │ │ - bcc 8ab718 <__bss_end__@@Base+0x82e030> │ │ │ │ - bmi fea2b944 <__bss_end__@@Base+0xfe9ae25c> │ │ │ │ - bmi 8eb620 <__bss_end__@@Base+0x86df38> │ │ │ │ - bmi 12b8bc <__bss_end__@@Base+0xae1d4> │ │ │ │ - bvc 16b628 <__bss_end__@@Base+0xedf40> │ │ │ │ - bmi fe92b8c4 <__bss_end__@@Base+0xfe8ae1dc> │ │ │ │ - bmi 116b8cc <__bss_end__@@Base+0x10ee1e4> │ │ │ │ - bmi ff96bb80 <__bss_end__@@Base+0xff8ee498> │ │ │ │ - bcs ff96bb88 <__bss_end__@@Base+0xff8ee4a0> │ │ │ │ - bcs ff06bb9c <__bss_end__@@Base+0xfefee4b4> │ │ │ │ - blx 46bb90 <__bss_end__@@Base+0x3ee4a8> │ │ │ │ + bls 6eb6c8 <__bss_end__@@Base+0x66dfd8> │ │ │ │ + blx fefedf96 <__bss_end__@@Base+0xfef708a6> │ │ │ │ + bvc 86b710 <__bss_end__@@Base+0x7ee020> │ │ │ │ + bcc 82b614 <__bss_end__@@Base+0x7adf24> │ │ │ │ + bcc 8ab718 <__bss_end__@@Base+0x82e028> │ │ │ │ + bmi fea2b944 <__bss_end__@@Base+0xfe9ae254> │ │ │ │ + bmi 8eb620 <__bss_end__@@Base+0x86df30> │ │ │ │ + bmi 12b8bc <__bss_end__@@Base+0xae1cc> │ │ │ │ + bvc 16b628 <__bss_end__@@Base+0xedf38> │ │ │ │ + bmi fe92b8c4 <__bss_end__@@Base+0xfe8ae1d4> │ │ │ │ + bmi 116b8cc <__bss_end__@@Base+0x10ee1dc> │ │ │ │ + bmi ff96bb80 <__bss_end__@@Base+0xff8ee490> │ │ │ │ + bcs ff96bb88 <__bss_end__@@Base+0xff8ee498> │ │ │ │ + bcs ff06bb9c <__bss_end__@@Base+0xfefee4ac> │ │ │ │ + blx 46bb90 <__bss_end__@@Base+0x3ee4a0> │ │ │ │ cdp 13, 11, cr13, cr7, cr11, {0} │ │ │ │ vdiv.f32 s5, s4, s0 │ │ │ │ vmul.f32 s8, s6, s5 │ │ │ │ vmul.f32 s7, s14, s9 │ │ │ │ vmul.f32 s15, s7, s9 │ │ │ │ vmul.f32 s6, s9, s9 │ │ │ │ vmul.f32 s8, s24, s9 │ │ │ │ @@ -41339,68 +41339,68 @@ │ │ │ │ @ instruction: 0xf4bfea24 │ │ │ │ mrc 14, 7, sl, cr0, cr4, {5} │ │ │ │ vmov.f32 s18, s18 │ │ │ │ vmov.f32 s12, s30 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ ldmib sp, {r3, r5, r6, r9, fp, pc}^ │ │ │ │ cdp 5, 15, cr4, cr0, cr15, {0} │ │ │ │ - blls 492a30 <__bss_end__@@Base+0x415348> │ │ │ │ - bge ab6c4 <__bss_end__@@Base+0x2dfdc> │ │ │ │ - bge 106bb50 <__bss_end__@@Base+0xfee468> │ │ │ │ - blx 46bc44 <__bss_end__@@Base+0x3ee55c> │ │ │ │ + blls 492a30 <__bss_end__@@Base+0x415340> │ │ │ │ + bge ab6c4 <__bss_end__@@Base+0x2dfd4> │ │ │ │ + bge 106bb50 <__bss_end__@@Base+0xfee460> │ │ │ │ + blx 46bc44 <__bss_end__@@Base+0x3ee554> │ │ │ │ cdp 1, 11, cr13, cr5, cr4, {3} │ │ │ │ vsqrt.f32 s29, s0 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - b fe42b70c <__bss_end__@@Base+0xfe3ae024> │ │ │ │ + b fe42b70c <__bss_end__@@Base+0xfe3ae01c> │ │ │ │ cdp 4, 15, cr13, cr7, cr8, {0} │ │ │ │ vmov.f32 s14, #64 @ 0x3e000000 0.125 │ │ │ │ vsqrt.f32 s29, s15 │ │ │ │ svclt 0x00c8fa10 │ │ │ │ - b 1a2bb64 <__bss_end__@@Base+0x19ae47c> │ │ │ │ - bvs ff06bb7c <__bss_end__@@Base+0xfefee494> │ │ │ │ - blx 46bc70 <__bss_end__@@Base+0x3ee588> │ │ │ │ + b 1a2bb64 <__bss_end__@@Base+0x19ae474> │ │ │ │ + bvs ff06bb7c <__bss_end__@@Base+0xfefee48c> │ │ │ │ + blx 46bc70 <__bss_end__@@Base+0x3ee580> │ │ │ │ ldc 15, cr11, [pc, #288] @ 301d0 │ │ │ │ strle r6, [r8], #-2695 @ 0xfffff579 │ │ │ │ bvc 6bc94 │ │ │ │ - bvs ffa2bb8c <__bss_end__@@Base+0xff9ae4a4> │ │ │ │ - blx 46bc84 <__bss_end__@@Base+0x3ee59c> │ │ │ │ + bvs ffa2bb8c <__bss_end__@@Base+0xff9ae49c> │ │ │ │ + blx 46bc84 <__bss_end__@@Base+0x3ee594> │ │ │ │ cdp 15, 11, cr11, cr0, cr8, {6} │ │ │ │ @ instruction: 0xeef56a67 │ │ │ │ vsqrt.f32 s29, s0 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - b 1feb850 <__bss_end__@@Base+0x1f6e168> │ │ │ │ + b 1feb850 <__bss_end__@@Base+0x1f6e160> │ │ │ │ cdp 4, 15, cr13, cr7, cr8, {0} │ │ │ │ vmov.f32 s15, #64 @ 0x3e000000 0.125 │ │ │ │ vsqrt.f32 s29, s15 │ │ │ │ svclt 0x00c8fa10 │ │ │ │ - b 1a2bca8 <__bss_end__@@Base+0x19ae5c0> │ │ │ │ - b 16b508 <__bss_end__@@Base+0xede20> │ │ │ │ - bvs 12b50c <__bss_end__@@Base+0xade24> │ │ │ │ - b eb610 <__bss_end__@@Base+0x6df28> │ │ │ │ + b 1a2bca8 <__bss_end__@@Base+0x19ae5b8> │ │ │ │ + b 16b508 <__bss_end__@@Base+0xede18> │ │ │ │ + bvs 12b50c <__bss_end__@@Base+0xade1c> │ │ │ │ + b eb610 <__bss_end__@@Base+0x6df20> │ │ │ │ stccc 8, cr15, [r4], {89} @ 0x59 │ │ │ │ stccc 8, cr15, [r4], {71} @ 0x47 │ │ │ │ - blmi 1d69438 <__bss_end__@@Base+0x1cebd50> │ │ │ │ - bls 1b8508 <__bss_end__@@Base+0x13ae20> │ │ │ │ - bcc 3eb73c <__bss_end__@@Base+0x36e054> │ │ │ │ - bmi 36b840 <__bss_end__@@Base+0x2ee158> │ │ │ │ - beq 16b744 <__bss_end__@@Base+0xee05c> │ │ │ │ + blmi 1d69438 <__bss_end__@@Base+0x1cebd48> │ │ │ │ + bls 1b8508 <__bss_end__@@Base+0x13ae18> │ │ │ │ + bcc 3eb73c <__bss_end__@@Base+0x36e04c> │ │ │ │ + bmi 36b840 <__bss_end__@@Base+0x2ee150> │ │ │ │ + beq 16b744 <__bss_end__@@Base+0xee054> │ │ │ │ eorcs r5, r1, #13828096 @ 0xd30000 │ │ │ │ ldmdavs fp, {r0, r1, r4, fp, ip, pc} │ │ │ │ ldmib r2, {r0, r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bcc 3eb794 <__bss_end__@@Base+0x36e0ac> │ │ │ │ - bmi 36b898 <__bss_end__@@Base+0x2ee1b0> │ │ │ │ - beq 16b79c <__bss_end__@@Base+0xee0b4> │ │ │ │ - bmi 1ae9c00 <__bss_end__@@Base+0x1a6c518> │ │ │ │ + bcc 3eb794 <__bss_end__@@Base+0x36e0a4> │ │ │ │ + bmi 36b898 <__bss_end__@@Base+0x2ee1a8> │ │ │ │ + beq 16b79c <__bss_end__@@Base+0xee0ac> │ │ │ │ + bmi 1ae9c00 <__bss_end__@@Base+0x1a6c510> │ │ │ │ ldrbtmi r4, [sl], #-2922 @ 0xfffff496 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, r3, r0, asr #32 │ │ │ │ eorlt r2, r5, r0 │ │ │ │ - blhi 46b43c <__bss_end__@@Base+0x3edd54> │ │ │ │ + blhi 46b43c <__bss_end__@@Base+0x3edd4c> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf8d39b0b │ │ │ │ ldc 0, cr8, [r8] │ │ │ │ vldr s11, [r8, #212] @ 0xd4 │ │ │ │ vldr s12, [r8, #208] @ 0xd0 │ │ │ │ @ instruction: 0xee257a36 │ │ │ │ vldr s1, [r8, #20] │ │ │ │ @@ -41418,45 +41418,45 @@ │ │ │ │ vneg.f64 d16, d0 │ │ │ │ @ instruction: 0xf100fa10 │ │ │ │ cdp 0, 11, cr8, cr1, cr13, {4} │ │ │ │ @ instruction: 0xee887bc0 │ │ │ │ vstr d0, [sp, #28] │ │ │ │ vmov.f32 s12, #2 @ 0x40100000 2.250 │ │ │ │ @ instruction: 0xf7d70bc0 │ │ │ │ - blmi 132ac48 <__bss_end__@@Base+0x12ad560> │ │ │ │ - bleq ff06bc90 <__bss_end__@@Base+0xfefee5a8> │ │ │ │ - bvc 11ab934 <__bss_end__@@Base+0x112e24c> │ │ │ │ + blmi 132ac48 <__bss_end__@@Base+0x12ad558> │ │ │ │ + bleq ff06bc90 <__bss_end__@@Base+0xfefee5a0> │ │ │ │ + bvc 11ab934 <__bss_end__@@Base+0x112e244> │ │ │ │ ldc 4, cr4, [r3, #492] @ 0x1ec │ │ │ │ vadd.f32 s14, s0, s0 │ │ │ │ vcmp.f32 s0, s14 │ │ │ │ vsqrt.f32 s1, s15 │ │ │ │ svclt 0x0058fa10 │ │ │ │ - bvc 106bd90 <__bss_end__@@Base+0xfee6a8> │ │ │ │ - beq 1a2ba7c <__bss_end__@@Base+0x19ae394> │ │ │ │ - beq ff06bcb4 <__bss_end__@@Base+0xfefee5cc> │ │ │ │ - bl 11ee138 <__bss_end__@@Base+0x1170a50> │ │ │ │ - bleq ff06bcbc <__bss_end__@@Base+0xfefee5d4> │ │ │ │ + bvc 106bd90 <__bss_end__@@Base+0xfee6a0> │ │ │ │ + beq 1a2ba7c <__bss_end__@@Base+0x19ae38c> │ │ │ │ + beq ff06bcb4 <__bss_end__@@Base+0xfefee5c4> │ │ │ │ + bl 11ee138 <__bss_end__@@Base+0x1170a48> │ │ │ │ + bleq ff06bcbc <__bss_end__@@Base+0xfefee5cc> │ │ │ │ bvc 6bdc0 │ │ │ │ - bpl 4eb848 <__bss_end__@@Base+0x46e160> │ │ │ │ - bvs eb860 <__bss_end__@@Base+0x6e178> │ │ │ │ - bvs 52b950 <__bss_end__@@Base+0x4ae268> │ │ │ │ - bvc ff06bbd0 <__bss_end__@@Base+0xfefee4e8> │ │ │ │ - bpl 3ebb78 <__bss_end__@@Base+0x36e490> │ │ │ │ - bvc 56b85c <__bss_end__@@Base+0x4ee174> │ │ │ │ - bvs 1eba80 <__bss_end__@@Base+0x16e398> │ │ │ │ - b bebb84 <__bss_end__@@Base+0xb6e49c> │ │ │ │ - bpl fe1abb24 <__bss_end__@@Base+0xfe12e43c> │ │ │ │ - bvs fe9eba28 <__bss_end__@@Base+0xfe96e340> │ │ │ │ - b fe22bb2c <__bss_end__@@Base+0xfe1ae444> │ │ │ │ - b 19abcd4 <__bss_end__@@Base+0x192e5ec> │ │ │ │ - blmi be9eec <__bss_end__@@Base+0xb6c804> │ │ │ │ - bls 1b8620 <__bss_end__@@Base+0x13af38> │ │ │ │ - bvs 22b854 <__bss_end__@@Base+0x1ae16c> │ │ │ │ - bpl 16b858 <__bss_end__@@Base+0xee170> │ │ │ │ - bvs eb95c <__bss_end__@@Base+0x6e274> │ │ │ │ + bpl 4eb848 <__bss_end__@@Base+0x46e158> │ │ │ │ + bvs eb860 <__bss_end__@@Base+0x6e170> │ │ │ │ + bvs 52b950 <__bss_end__@@Base+0x4ae260> │ │ │ │ + bvc ff06bbd0 <__bss_end__@@Base+0xfefee4e0> │ │ │ │ + bpl 3ebb78 <__bss_end__@@Base+0x36e488> │ │ │ │ + bvc 56b85c <__bss_end__@@Base+0x4ee16c> │ │ │ │ + bvs 1eba80 <__bss_end__@@Base+0x16e390> │ │ │ │ + b bebb84 <__bss_end__@@Base+0xb6e494> │ │ │ │ + bpl fe1abb24 <__bss_end__@@Base+0xfe12e434> │ │ │ │ + bvs fe9eba28 <__bss_end__@@Base+0xfe96e338> │ │ │ │ + b fe22bb2c <__bss_end__@@Base+0xfe1ae43c> │ │ │ │ + b 19abcd4 <__bss_end__@@Base+0x192e5e4> │ │ │ │ + blmi be9eec <__bss_end__@@Base+0xb6c7fc> │ │ │ │ + bls 1b8620 <__bss_end__@@Base+0x13af30> │ │ │ │ + bvs 22b854 <__bss_end__@@Base+0x1ae164> │ │ │ │ + bpl 16b858 <__bss_end__@@Base+0xee168> │ │ │ │ + bvs eb95c <__bss_end__@@Base+0x6e26c> │ │ │ │ eorcs r5, r1, #13828096 @ 0xd30000 │ │ │ │ ldmdavs fp, {r2, r3, r5, fp, lr} │ │ │ │ @ instruction: 0xf7d74478 │ │ │ │ @ instruction: 0xed56e946 │ │ │ │ vldr s14, [r6, #-16] │ │ │ │ vldr s15, [r6, #-12] │ │ │ │ vldr s8, [r6, #-8] │ │ │ │ @@ -41467,172 +41467,172 @@ │ │ │ │ tstcs r1, lr, lsl fp │ │ │ │ vstr s18, [sp, #24] │ │ │ │ stmdami r1!, {r1, r9, fp, sp, lr} │ │ │ │ eorcs r5, r1, #13828096 @ 0xd30000 │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, sl, lr} │ │ │ │ stmdb sl!, {r0, r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ bvs 6be4c │ │ │ │ - bvc 16b7cc <__bss_end__@@Base+0xee0e4> │ │ │ │ - bvc 12b6d0 <__bss_end__@@Base+0xadfe8> │ │ │ │ - bmi eb7d4 <__bss_end__@@Base+0x6e0ec> │ │ │ │ - bmi ab6d8 <__bss_end__@@Base+0x2dff0> │ │ │ │ - bvs eb8f8 <__bss_end__@@Base+0x6e210> │ │ │ │ - bvs 1ab9bc <__bss_end__@@Base+0x12e2d4> │ │ │ │ + bvc 16b7cc <__bss_end__@@Base+0xee0dc> │ │ │ │ + bvc 12b6d0 <__bss_end__@@Base+0xadfe0> │ │ │ │ + bmi eb7d4 <__bss_end__@@Base+0x6e0e4> │ │ │ │ + bmi ab6d8 <__bss_end__@@Base+0x2dfe8> │ │ │ │ + bvs eb8f8 <__bss_end__@@Base+0x6e208> │ │ │ │ + bvs 1ab9bc <__bss_end__@@Base+0x12e2cc> │ │ │ │ stc 4, cr14, [sp, #680] @ 0x2a8 │ │ │ │ vstr d19, [sp, #48] @ 0x30 │ │ │ │ @ instruction: 0xf7d64a04 │ │ │ │ vldr s28, [sp, #336] @ 0x150 │ │ │ │ vmov.f64 d3, #12 @ 0x40600000 3.5 │ │ │ │ vldr d23, [sp, #256] @ 0x100 │ │ │ │ strb r4, [ip, #2564] @ 0xa04 │ │ │ │ @ instruction: 0xf7d69002 │ │ │ │ stmdals r2, {r1, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - blvs 106bd70 <__bss_end__@@Base+0xfee688> │ │ │ │ - bllt 202e2b0 <__bss_end__@@Base+0x1fb0bc8> │ │ │ │ - bvs eb8ec <__bss_end__@@Base+0x6e204> │ │ │ │ - b 106e214 <__bss_end__@@Base+0xff0b2c> │ │ │ │ - bvs eb934 <__bss_end__@@Base+0x6e24c> │ │ │ │ - blvc 106bd84 <__bss_end__@@Base+0xfee69c> │ │ │ │ + blvs 106bd70 <__bss_end__@@Base+0xfee680> │ │ │ │ + bllt 202e2b0 <__bss_end__@@Base+0x1fb0bc0> │ │ │ │ + bvs eb8ec <__bss_end__@@Base+0x6e1fc> │ │ │ │ + b 106e214 <__bss_end__@@Base+0xff0b24> │ │ │ │ + bvs eb934 <__bss_end__@@Base+0x6e244> │ │ │ │ + blvc 106bd84 <__bss_end__@@Base+0xfee694> │ │ │ │ @ instruction: 0xf7d6e76b │ │ │ │ svclt 0x0000ef74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq pc, r2, sl, lsl #5 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andeq sp, r4, r8, lsr #9 │ │ │ │ + @ instruction: 0x0004d4b0 │ │ │ │ andeq r9, r1, r4, asr #4 │ │ │ │ andeq r9, r1, r0, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb874f0 <__bss_end__@@Base+0xfeb09e08> │ │ │ │ + bl feb874f0 <__bss_end__@@Base+0xfeb09e00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vldr , [r0, #384] @ 0x180 │ │ │ │ addlt r6, r7, r1, lsl #20 │ │ │ │ - bvc aba44 <__bss_end__@@Base+0x2e35c> │ │ │ │ + bvc aba44 <__bss_end__@@Base+0x2e354> │ │ │ │ bpl 6ba44 │ │ │ │ bcs 6b94c │ │ │ │ - bne ff1ebce8 <__bss_end__@@Base+0xff16e600> │ │ │ │ - bvs eba50 <__bss_end__@@Base+0x6e368> │ │ │ │ - bcc eb958 <__bss_end__@@Base+0x6e270> │ │ │ │ - bcs 19abce0 <__bss_end__@@Base+0x192e5f8> │ │ │ │ - bpl 12b95c <__bss_end__@@Base+0xae274> │ │ │ │ - bmi 12b964 <__bss_end__@@Base+0xae27c> │ │ │ │ + bne ff1ebce8 <__bss_end__@@Base+0xff16e5f8> │ │ │ │ + bvs eba50 <__bss_end__@@Base+0x6e360> │ │ │ │ + bcc eb958 <__bss_end__@@Base+0x6e268> │ │ │ │ + bcs 19abce0 <__bss_end__@@Base+0x192e5f0> │ │ │ │ + bpl 12b95c <__bss_end__@@Base+0xae26c> │ │ │ │ + bmi 12b964 <__bss_end__@@Base+0xae274> │ │ │ │ andseq pc, r0, r1, lsl #2 │ │ │ │ - bvc 8abbc0 <__bss_end__@@Base+0x82e4d8> │ │ │ │ - bcc 19ebcf8 <__bss_end__@@Base+0x196e610> │ │ │ │ - bvc fe8abccc <__bss_end__@@Base+0xfe82e5e4> │ │ │ │ + bvc 8abbc0 <__bss_end__@@Base+0x82e4d0> │ │ │ │ + bcc 19ebcf8 <__bss_end__@@Base+0x196e608> │ │ │ │ + bvc fe8abccc <__bss_end__@@Base+0xfe82e5dc> │ │ │ │ ldrdgt pc, [ip], pc @ │ │ │ │ - bvc fe8ebb4c <__bss_end__@@Base+0xfe86e464> │ │ │ │ - bmi 11abd0c <__bss_end__@@Base+0x112e624> │ │ │ │ - bvc 8ebc48 <__bss_end__@@Base+0x86e560> │ │ │ │ + bvc fe8ebb4c <__bss_end__@@Base+0xfe86e45c> │ │ │ │ + bmi 11abd0c <__bss_end__@@Base+0x112e61c> │ │ │ │ + bvc 8ebc48 <__bss_end__@@Base+0x86e558> │ │ │ │ ldrbtmi r4, [ip], #2848 @ 0xb20 │ │ │ │ - bvc fe92bb60 <__bss_end__@@Base+0xfe8ae478> │ │ │ │ - bvc 92bc58 <__bss_end__@@Base+0x8ae570> │ │ │ │ + bvc fe92bb60 <__bss_end__@@Base+0xfe8ae470> │ │ │ │ + bvc 92bc58 <__bss_end__@@Base+0x8ae568> │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ vmla.f64 d10, d5, d1 │ │ │ │ vmla.f32 s15, s8, s9 │ │ │ │ @ instruction: 0xeeb57a24 │ │ │ │ vneg.f32 s15, s0 │ │ │ │ svclt 0x0018fa10 │ │ │ │ - bvc fe22be8c <__bss_end__@@Base+0xfe1ae7a4> │ │ │ │ - bpl ff9abd10 <__bss_end__@@Base+0xff92e628> │ │ │ │ - bvs ff1ebc14 <__bss_end__@@Base+0xff16e52c> │ │ │ │ - bvs ff9ebd18 <__bss_end__@@Base+0xff96e630> │ │ │ │ - bvc ff1abd1c <__bss_end__@@Base+0xff12e634> │ │ │ │ - bpl abab8 <__bss_end__@@Base+0x2e3d0> │ │ │ │ - bvs eb9bc <__bss_end__@@Base+0x6e2d4> │ │ │ │ - bvs 12bac0 <__bss_end__@@Base+0xae3d8> │ │ │ │ - bvc 16bac4 <__bss_end__@@Base+0xee3dc> │ │ │ │ - bvc ab758 <__bss_end__@@Base+0x2e070> │ │ │ │ - bvc ab664 <__bss_end__@@Base+0x2df7c> │ │ │ │ + bvc fe22be8c <__bss_end__@@Base+0xfe1ae79c> │ │ │ │ + bpl ff9abd10 <__bss_end__@@Base+0xff92e620> │ │ │ │ + bvs ff1ebc14 <__bss_end__@@Base+0xff16e524> │ │ │ │ + bvs ff9ebd18 <__bss_end__@@Base+0xff96e628> │ │ │ │ + bvc ff1abd1c <__bss_end__@@Base+0xff12e62c> │ │ │ │ + bpl abab8 <__bss_end__@@Base+0x2e3c8> │ │ │ │ + bvs eb9bc <__bss_end__@@Base+0x6e2cc> │ │ │ │ + bvs 12bac0 <__bss_end__@@Base+0xae3d0> │ │ │ │ + bvc 16bac4 <__bss_end__@@Base+0xee3d4> │ │ │ │ + bvc ab758 <__bss_end__@@Base+0x2e068> │ │ │ │ + bvc ab664 <__bss_end__@@Base+0x2df74> │ │ │ │ cdp 2, 7, cr4, cr7, cr8, {4} │ │ │ │ vstmia r2!, {s15-s149} │ │ │ │ mvnsle r7, r1, lsl #20 │ │ │ │ - blmi 202bc8 <__bss_end__@@Base+0x1854e0> │ │ │ │ + blmi 202bc8 <__bss_end__@@Base+0x1854d8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 18a418 <__bss_end__@@Base+0x10cd30> │ │ │ │ + blls 18a418 <__bss_end__@@Base+0x10cd28> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ stclt 0, cr11, [r0, #-28] @ 0xffffffe4 │ │ │ │ mrc 7, 7, APSR_nzcv, cr8, cr6, {6} │ │ │ │ andeq pc, r2, r6, ror r0 @ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq pc, r2, r0, lsl r0 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi 46b88c <__bss_end__@@Base+0x3ee1a4> │ │ │ │ + blhi 46b88c <__bss_end__@@Base+0x3ee19c> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0000f8cc │ │ │ │ adclt r4, r7, r7, lsr sp │ │ │ │ @ instruction: 0x461f4c37 │ │ │ │ - blmi e015e0 <__bss_end__@@Base+0xd83ef8> │ │ │ │ + blmi e015e0 <__bss_end__@@Base+0xd83ef0> │ │ │ │ bvc 6becc │ │ │ │ ldrsblt pc, [r8], #143 @ 0x8f @ │ │ │ │ stmdbpl ip!, {r6, r9, sl, fp, ip, pc} │ │ │ │ stmdavs r4!, {r0, r1, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0xf04f9425 │ │ │ │ andls r0, r3, #0, 8 │ │ │ │ tstls r0, r2, lsr sl │ │ │ │ andsls r4, r1, sl, ror r4 │ │ │ │ @ instruction: 0xf852920d │ │ │ │ - bmi c54420 <__bss_end__@@Base+0xbd6d38> │ │ │ │ + bmi c54420 <__bss_end__@@Base+0xbd6d30> │ │ │ │ @ instruction: 0xf8d94b30 │ │ │ │ ldrbtmi r1, [sl], #-0 │ │ │ │ @ instruction: 0xf8d1447b │ │ │ │ - bvs fe3904e4 <__bss_end__@@Base+0xfe312dfc> │ │ │ │ + bvs fe3904e4 <__bss_end__@@Base+0xfe312df4> │ │ │ │ @ instruction: 0x1110f8d8 │ │ │ │ - bvc 112bb8c <__bss_end__@@Base+0x10ae4a4> │ │ │ │ + bvc 112bb8c <__bss_end__@@Base+0x10ae49c> │ │ │ │ @ instruction: 0xf8d86091 │ │ │ │ mrc 1, 7, r2, cr4, cr4, {0} │ │ │ │ sbcsvs r7, sl, #815104 @ 0xc7000 │ │ │ │ @ instruction: 0xf9b84b28 │ │ │ │ ldrbtmi r1, [fp], #-32 @ 0xffffffe0 │ │ │ │ - bhi bebaa4 <__bss_end__@@Base+0xb6e3bc> │ │ │ │ - blx 46c00c <__bss_end__@@Base+0x3ee924> │ │ │ │ - bge 92baac <__bss_end__@@Base+0x8ae3c4> │ │ │ │ - blt 102bbb0 <__bss_end__@@Base+0xfae4c8> │ │ │ │ + bhi bebaa4 <__bss_end__@@Base+0xb6e3b4> │ │ │ │ + blx 46c00c <__bss_end__@@Base+0x3ee91c> │ │ │ │ + bge 92baac <__bss_end__@@Base+0x8ae3bc> │ │ │ │ + blt 102bbb0 <__bss_end__@@Base+0xfae4c0> │ │ │ │ @ instruction: 0x300cf9b3 │ │ │ │ - bls 96bbb8 <__bss_end__@@Base+0x8ee4d0> │ │ │ │ - blt 106babc <__bss_end__@@Base+0xfee3d4> │ │ │ │ + bls 96bbb8 <__bss_end__@@Base+0x8ee4c8> │ │ │ │ + blt 106babc <__bss_end__@@Base+0xfee3cc> │ │ │ │ cdp 15, 7, cr11, cr7, cr12, {6} │ │ │ │ vldr s15, [pc, #796] @ 30780 │ │ │ │ vldr s14, [r8, #88] @ 0x58 │ │ │ │ addsmi ip, r9, #151552 @ 0x25000 │ │ │ │ - bge 10abbd0 <__bss_end__@@Base+0x102e4e8> │ │ │ │ - bvc abba0 <__bss_end__@@Base+0x2e4b8> │ │ │ │ + bge 10abbd0 <__bss_end__@@Base+0x102e4e0> │ │ │ │ + bvc abba0 <__bss_end__@@Base+0x2e4b0> │ │ │ │ addhi pc, fp, r0 │ │ │ │ ldrsbtcc pc, [r0], -fp @ │ │ │ │ svclt 0x00c42b00 │ │ │ │ - beq d6c8b0 <__bss_end__@@Base+0xcef1c8> │ │ │ │ + beq d6c8b0 <__bss_end__@@Base+0xcef1c0> │ │ │ │ stcle 4, cr2, [r8, #-0] │ │ │ │ - bleq 16e5f4 <__bss_end__@@Base+0xf0f0c> │ │ │ │ + bleq 16e5f4 <__bss_end__@@Base+0xf0f04> │ │ │ │ @ instruction: 0xf7d63401 │ │ │ │ @ instruction: 0xf8dbe982 │ │ │ │ adcmi r3, r3, #48 @ 0x30 │ │ │ │ - blmi 4a7874 <__bss_end__@@Base+0x42a18c> │ │ │ │ + blmi 4a7874 <__bss_end__@@Base+0x42a184> │ │ │ │ @ instruction: 0xf8df2200 │ │ │ │ cdp 0, 15, cr11, cr0, cr4, {2} │ │ │ │ ldrbtmi sp, [fp], #-2632 @ 0xfffff5b8 │ │ │ │ - bvc fe2ed8cc <__bss_end__@@Base+0xfe2701e4> │ │ │ │ + bvc fe2ed8cc <__bss_end__@@Base+0xfe2701dc> │ │ │ │ @ instruction: 0xf50844fb │ │ │ │ mrc 4, 5, r7, cr7, cr10, {4} │ │ │ │ tstvs sl, #0, 20 │ │ │ │ svclt 0x0000e018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq lr, [r2], -r0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andeq sp, r4, r8, ror #4 │ │ │ │ + andeq sp, r4, r0, ror r2 │ │ │ │ @ instruction: 0x0002efb0 │ │ │ │ - andeq r4, r4, lr, lsl r8 │ │ │ │ - andeq sp, r4, r4, asr #4 │ │ │ │ - strdeq r4, [r4], -sl │ │ │ │ - @ instruction: 0x0004d1ba │ │ │ │ - @ instruction: 0x0004d1b4 │ │ │ │ + andeq r4, r4, r2, lsr #16 │ │ │ │ + andeq sp, r4, ip, asr #4 │ │ │ │ + strdeq r4, [r4], -lr │ │ │ │ + andeq sp, r4, r2, asr #3 │ │ │ │ + @ instruction: 0x0004d1bc │ │ │ │ suble r4, r9, r4, asr r5 │ │ │ │ svceq 0x0004f85a │ │ │ │ suble r2, r5, r0, lsl #16 │ │ │ │ ldrsbtcc pc, [r0], -fp @ │ │ │ │ mcrrle 11, 0, r2, r1, cr7 │ │ │ │ @ instruction: 0xf7d62100 │ │ │ │ ldcl 13, cr14, [r0, #800] @ 0x320 │ │ │ │ @@ -41641,24 +41641,24 @@ │ │ │ │ @ instruction: 0xee288a10 │ │ │ │ vldr s0, [r0, #672] @ 0x2a0 │ │ │ │ @ instruction: 0xee0cda11 │ │ │ │ @ instruction: 0xf8db0aac │ │ │ │ mrrcne 0, 3, r3, sl, cr0 │ │ │ │ eorscs pc, r0, fp, asr #17 │ │ │ │ orreq lr, r3, #11264 @ 0x2c00 │ │ │ │ - beq 26bd4c <__bss_end__@@Base+0x1ee664> │ │ │ │ + beq 26bd4c <__bss_end__@@Base+0x1ee65c> │ │ │ │ mcr 3, 0, r6, cr13, cr8, {2} │ │ │ │ vmov.f32 s0, #77 @ 0x3e680000 0.2265625 │ │ │ │ vsqrt.f32 s1, s18 │ │ │ │ - blle ff5aed7c <__bss_end__@@Base+0xff531694> │ │ │ │ - beq ff06c01c <__bss_end__@@Base+0xfefee934> │ │ │ │ - bleq 106c018 <__bss_end__@@Base+0xfee930> │ │ │ │ - blx 46c10c <__bss_end__@@Base+0x3eea24> │ │ │ │ + blle ff5aed7c <__bss_end__@@Base+0xff53168c> │ │ │ │ + beq ff06c01c <__bss_end__@@Base+0xfefee92c> │ │ │ │ + bleq 106c018 <__bss_end__@@Base+0xfee928> │ │ │ │ + blx 46c10c <__bss_end__@@Base+0x3eea1c> │ │ │ │ strhi pc, [lr], #256 @ 0x100 │ │ │ │ - blvs ff06c014 <__bss_end__@@Base+0xfefee92c> │ │ │ │ + blvs ff06c014 <__bss_end__@@Base+0xfefee924> │ │ │ │ blpl 6c030 │ │ │ │ mcr 5, 4, r4, cr5, cr4, {2} │ │ │ │ vmov.f64 d7, #118 @ 0x3fb00000 1.375 │ │ │ │ vnmul.f64 d23, d23, d7 │ │ │ │ vmul.f32 s25, s14, s25 │ │ │ │ vmul.f32 s16, s14, s17 │ │ │ │ vmul.f32 s16, s14, s16 │ │ │ │ @@ -41666,80 +41666,80 @@ │ │ │ │ vstr s25, [r0, #56] @ 0x38 │ │ │ │ vstr s16, [r0, #60] @ 0x3c │ │ │ │ vstr s16, [r0, #64] @ 0x40 │ │ │ │ @ instruction: 0xd1b57a11 │ │ │ │ @ instruction: 0xeeb04bd4 │ │ │ │ @ instruction: 0xf8b88a6d │ │ │ │ ldrbtmi r2, [fp], #-32 @ 0xffffffe0 │ │ │ │ - blls 490bf8 <__bss_end__@@Base+0x413510> │ │ │ │ + blls 490bf8 <__bss_end__@@Base+0x413508> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ ldc 3, cr8, [pc, #560] @ 307c8 │ │ │ │ vnmul.f32 s28, s17, s28 │ │ │ │ vmul.f32 s21, s16, s20 │ │ │ │ vmul.f32 s18, s16, s19 │ │ │ │ - blls 112dd8 <__bss_end__@@Base+0x956f0> │ │ │ │ + blls 112dd8 <__bss_end__@@Base+0x956e8> │ │ │ │ mrc 7, 5, r3, cr0, cr0, {0} │ │ │ │ vmov.f32 s31, s28 │ │ │ │ vmls.f32 s28, s20, s28 │ │ │ │ movwcc pc, #51755 @ 0xca2b @ │ │ │ │ - b fe32bee0 <__bss_end__@@Base+0xfe2ae7f8> │ │ │ │ - b aebde0 <__bss_end__@@Base+0xa6e6f8> │ │ │ │ + b fe32bee0 <__bss_end__@@Base+0xfe2ae7f0> │ │ │ │ + b aebde0 <__bss_end__@@Base+0xa6e6f0> │ │ │ │ ldrcc r9, [r0], -r7, lsl #6 │ │ │ │ - bmi ff1834d8 <__bss_end__@@Base+0xff105df0> │ │ │ │ + bmi ff1834d8 <__bss_end__@@Base+0xff105de8> │ │ │ │ stcls 4, cr4, [r0], {123} @ 0x7b │ │ │ │ ldrbtmi r9, [sl], #-789 @ 0xfffffceb │ │ │ │ ldrcc r4, [r0], #-3011 @ 0xfffff43d │ │ │ │ ldrbtmi r9, [fp], #-530 @ 0xfffffdee │ │ │ │ tstls r4, #100663296 @ 0x6000000 │ │ │ │ movwls r2, #58112 @ 0xe300 │ │ │ │ teqpeq r4, #-2147483648 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ - blls 1d5234 <__bss_end__@@Base+0x157b4c> │ │ │ │ - bge 1ebc40 <__bss_end__@@Base+0x16e558> │ │ │ │ - bvc ebc44 <__bss_end__@@Base+0x6e55c> │ │ │ │ - blt 1abd48 <__bss_end__@@Base+0x12e660> │ │ │ │ - bcs 12ba44 <__bss_end__@@Base+0xae35c> │ │ │ │ - bcs 16bb48 <__bss_end__@@Base+0xee460> │ │ │ │ - bvc abd54 <__bss_end__@@Base+0x2e66c> │ │ │ │ - bge 2ebe8c <__bss_end__@@Base+0x26e7a4> │ │ │ │ - blt b2bf90 <__bss_end__@@Base+0xaae8a8> │ │ │ │ - bge fe22be14 <__bss_end__@@Base+0xfe1ae72c> │ │ │ │ - bcc eba5c <__bss_end__@@Base+0x6e374> │ │ │ │ - blt fea2bf1c <__bss_end__@@Base+0xfe9ae834> │ │ │ │ - bvs 2ebc6c <__bss_end__@@Base+0x26e584> │ │ │ │ - blt 22bc70 <__bss_end__@@Base+0x1ae588> │ │ │ │ - bvc 2abc74 <__bss_end__@@Base+0x22e58c> │ │ │ │ - bvc 12bd78 <__bss_end__@@Base+0xae690> │ │ │ │ - bge 1ebe34 <__bss_end__@@Base+0x16e74c> │ │ │ │ - blt 32beb4 <__bss_end__@@Base+0x2ae7cc> │ │ │ │ - bcc abb7c <__bss_end__@@Base+0x2e494> │ │ │ │ - blt 22bf40 <__bss_end__@@Base+0x1ae858> │ │ │ │ - bvs 3ebd8c <__bss_end__@@Base+0x36e6a4> │ │ │ │ - blt fea2be44 <__bss_end__@@Base+0xfe9ae75c> │ │ │ │ - bge 26bd94 <__bss_end__@@Base+0x1ee6ac> │ │ │ │ - bvc 32bc98 <__bss_end__@@Base+0x2ae5b0> │ │ │ │ - bvc 16bd9c <__bss_end__@@Base+0xee6b4> │ │ │ │ - bge fe9ebe58 <__bss_end__@@Base+0xfe96e770> │ │ │ │ - bvs 3abca4 <__bss_end__@@Base+0x32e5bc> │ │ │ │ - bge aebfdc <__bss_end__@@Base+0xa6e8f4> │ │ │ │ - blt 22be64 <__bss_end__@@Base+0x1ae77c> │ │ │ │ - bvs 42bdb0 <__bss_end__@@Base+0x3ae6c8> │ │ │ │ - bge fea2bf68 <__bss_end__@@Base+0xfe9ae880> │ │ │ │ - bvc 36bcb8 <__bss_end__@@Base+0x2ee5d0> │ │ │ │ - blt fe1ebf74 <__bss_end__@@Base+0xfe16e88c> │ │ │ │ - bvc 46bdc0 <__bss_end__@@Base+0x3ee6d8> │ │ │ │ - blt fe9ebe7c <__bss_end__@@Base+0xfe96e794> │ │ │ │ - bge 22bf80 <__bss_end__@@Base+0x1ae898> │ │ │ │ - bgt 2ec020 <__bss_end__@@Base+0x26e938> │ │ │ │ - bge fea2bf88 <__bss_end__@@Base+0xfe9ae8a0> │ │ │ │ - bgt feb2bfac <__bss_end__@@Base+0xfeaae8c4> │ │ │ │ - bgt 32bfb0 <__bss_end__@@Base+0x2ae8c8> │ │ │ │ - bgt feaebfb0 <__bss_end__@@Base+0xfea6e8c8> │ │ │ │ - bvc ffb6c150 <__bss_end__@@Base+0xffaeea68> │ │ │ │ - bvc ff06c164 <__bss_end__@@Base+0xfefeea7c> │ │ │ │ - blx 46c258 <__bss_end__@@Base+0x3eeb70> │ │ │ │ + blls 1d5234 <__bss_end__@@Base+0x157b44> │ │ │ │ + bge 1ebc40 <__bss_end__@@Base+0x16e550> │ │ │ │ + bvc ebc44 <__bss_end__@@Base+0x6e554> │ │ │ │ + blt 1abd48 <__bss_end__@@Base+0x12e658> │ │ │ │ + bcs 12ba44 <__bss_end__@@Base+0xae354> │ │ │ │ + bcs 16bb48 <__bss_end__@@Base+0xee458> │ │ │ │ + bvc abd54 <__bss_end__@@Base+0x2e664> │ │ │ │ + bge 2ebe8c <__bss_end__@@Base+0x26e79c> │ │ │ │ + blt b2bf90 <__bss_end__@@Base+0xaae8a0> │ │ │ │ + bge fe22be14 <__bss_end__@@Base+0xfe1ae724> │ │ │ │ + bcc eba5c <__bss_end__@@Base+0x6e36c> │ │ │ │ + blt fea2bf1c <__bss_end__@@Base+0xfe9ae82c> │ │ │ │ + bvs 2ebc6c <__bss_end__@@Base+0x26e57c> │ │ │ │ + blt 22bc70 <__bss_end__@@Base+0x1ae580> │ │ │ │ + bvc 2abc74 <__bss_end__@@Base+0x22e584> │ │ │ │ + bvc 12bd78 <__bss_end__@@Base+0xae688> │ │ │ │ + bge 1ebe34 <__bss_end__@@Base+0x16e744> │ │ │ │ + blt 32beb4 <__bss_end__@@Base+0x2ae7c4> │ │ │ │ + bcc abb7c <__bss_end__@@Base+0x2e48c> │ │ │ │ + blt 22bf40 <__bss_end__@@Base+0x1ae850> │ │ │ │ + bvs 3ebd8c <__bss_end__@@Base+0x36e69c> │ │ │ │ + blt fea2be44 <__bss_end__@@Base+0xfe9ae754> │ │ │ │ + bge 26bd94 <__bss_end__@@Base+0x1ee6a4> │ │ │ │ + bvc 32bc98 <__bss_end__@@Base+0x2ae5a8> │ │ │ │ + bvc 16bd9c <__bss_end__@@Base+0xee6ac> │ │ │ │ + bge fe9ebe58 <__bss_end__@@Base+0xfe96e768> │ │ │ │ + bvs 3abca4 <__bss_end__@@Base+0x32e5b4> │ │ │ │ + bge aebfdc <__bss_end__@@Base+0xa6e8ec> │ │ │ │ + blt 22be64 <__bss_end__@@Base+0x1ae774> │ │ │ │ + bvs 42bdb0 <__bss_end__@@Base+0x3ae6c0> │ │ │ │ + bge fea2bf68 <__bss_end__@@Base+0xfe9ae878> │ │ │ │ + bvc 36bcb8 <__bss_end__@@Base+0x2ee5c8> │ │ │ │ + blt fe1ebf74 <__bss_end__@@Base+0xfe16e884> │ │ │ │ + bvc 46bdc0 <__bss_end__@@Base+0x3ee6d0> │ │ │ │ + blt fe9ebe7c <__bss_end__@@Base+0xfe96e78c> │ │ │ │ + bge 22bf80 <__bss_end__@@Base+0x1ae890> │ │ │ │ + bgt 2ec020 <__bss_end__@@Base+0x26e930> │ │ │ │ + bge fea2bf88 <__bss_end__@@Base+0xfe9ae898> │ │ │ │ + bgt feb2bfac <__bss_end__@@Base+0xfeaae8bc> │ │ │ │ + bgt 32bfb0 <__bss_end__@@Base+0x2ae8c0> │ │ │ │ + bgt feaebfb0 <__bss_end__@@Base+0xfea6e8c0> │ │ │ │ + bvc ffb6c150 <__bss_end__@@Base+0xffaeea60> │ │ │ │ + bvc ff06c164 <__bss_end__@@Base+0xfefeea74> │ │ │ │ + blx 46c258 <__bss_end__@@Base+0x3eeb68> │ │ │ │ mrc 13, 7, sp, cr7, cr3, {0} │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vmul.f32 s14, s21, s14 │ │ │ │ vmul.f32 s21, s22, s15 │ │ │ │ vmul.f32 s22, s23, s15 │ │ │ │ vmul.f32 s23, s20, s15 │ │ │ │ vmul.f32 s21, s21, s15 │ │ │ │ @@ -41777,20 +41777,20 @@ │ │ │ │ vmla.f32 s15, s9, s11 │ │ │ │ vmla.f32 s15, s9, s9 │ │ │ │ vmov.f32 s14, #20 @ 0x40a00000 5.0 │ │ │ │ @ instruction: 0xeeb57ae7 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ vstrle s30, [fp, #-64] @ 0xffffffc0 │ │ │ │ bvc 6c324 │ │ │ │ - bvc fe22c268 <__bss_end__@@Base+0xfe1aeb80> │ │ │ │ - bpl fea2c0e4 <__bss_end__@@Base+0xfe9ae9fc> │ │ │ │ - bpl a2bfe8 <__bss_end__@@Base+0x9ae900> │ │ │ │ - bmi fea2c0e8 <__bss_end__@@Base+0xfe9aea00> │ │ │ │ - bmi a2bfec <__bss_end__@@Base+0x9ae904> │ │ │ │ - bvs ebfe8 <__bss_end__@@Base+0x6e900> │ │ │ │ + bvc fe22c268 <__bss_end__@@Base+0xfe1aeb78> │ │ │ │ + bpl fea2c0e4 <__bss_end__@@Base+0xfe9ae9f4> │ │ │ │ + bpl a2bfe8 <__bss_end__@@Base+0x9ae8f8> │ │ │ │ + bmi fea2c0e8 <__bss_end__@@Base+0xfe9ae9f8> │ │ │ │ + bmi a2bfec <__bss_end__@@Base+0x9ae8fc> │ │ │ │ + bvs ebfe8 <__bss_end__@@Base+0x6e8f8> │ │ │ │ vmla.f64 d9, d2, d7 │ │ │ │ vldr s13, [r3, #-648] @ 0xfffffd78 │ │ │ │ vmla.f32 s18, s6, s4 │ │ │ │ vldr s12, [r3, #-12] │ │ │ │ vldr s19, [r3, #-12] │ │ │ │ vmul.f32 s16, s18, s2 │ │ │ │ vmla.f32 s16, s19, s4 │ │ │ │ @@ -41814,123 +41814,123 @@ │ │ │ │ vmla.f32 s7, s15, s13 │ │ │ │ vmla.f32 s7, s12, s14 │ │ │ │ vmov.f32 s6, #22 @ 0x40b00000 5.5 │ │ │ │ @ instruction: 0xeeb53ae3 │ │ │ │ vsqrt.f32 s7, s0 │ │ │ │ vstrle s30, [fp, #-64] @ 0xffffffc0 │ │ │ │ bcc 6c3b8 │ │ │ │ - bcc fe12c2ec <__bss_end__@@Base+0xfe0aec04> │ │ │ │ - bvs fe92c17c <__bss_end__@@Base+0xfe8aea94> │ │ │ │ - bvc fe92c184 <__bss_end__@@Base+0xfe8aea9c> │ │ │ │ - bvc 92c088 <__bss_end__@@Base+0x8ae9a0> │ │ │ │ - bvs 92c088 <__bss_end__@@Base+0x8ae9a0> │ │ │ │ - ble 1ebe48 <__bss_end__@@Base+0x16e760> │ │ │ │ - bcc ebe4c <__bss_end__@@Base+0x6e764> │ │ │ │ - ble 1abf50 <__bss_end__@@Base+0x12e868> │ │ │ │ - bcc abf54 <__bss_end__@@Base+0x2e86c> │ │ │ │ - ble fe3ac0a0 <__bss_end__@@Base+0xfe32e9b8> │ │ │ │ - ble fe12c020 <__bss_end__@@Base+0xfe0ae938> │ │ │ │ - bcs 2ebf60 <__bss_end__@@Base+0x26e878> │ │ │ │ - ble febac1ac <__bss_end__@@Base+0xfeb2eac4> │ │ │ │ - blx 22bf68 <__bss_end__@@Base+0x1ae880> │ │ │ │ - ble fe92c130 <__bss_end__@@Base+0xfe8aea48> │ │ │ │ - bcc 12be70 <__bss_end__@@Base+0xae788> │ │ │ │ - bne 2abe74 <__bss_end__@@Base+0x22e78c> │ │ │ │ - ble 8ec040 <__bss_end__@@Base+0x86e958> │ │ │ │ - blx fec2c1c4 <__bss_end__@@Base+0xfebaeadc> │ │ │ │ - blx fe12c144 <__bss_end__@@Base+0xfe0aea5c> │ │ │ │ - bcc 26bf84 <__bss_end__@@Base+0x1ee89c> │ │ │ │ - ble ac150 <__bss_end__@@Base+0x2ea68> │ │ │ │ - bne 3ebf8c <__bss_end__@@Base+0x36e8a4> │ │ │ │ - bcs 3abe90 <__bss_end__@@Base+0x32e7a8> │ │ │ │ - bcs 32bf94 <__bss_end__@@Base+0x2ae8ac> │ │ │ │ - bgt fe92c0e0 <__bss_end__@@Base+0xfe8ae9f8> │ │ │ │ - bcc 16be9c <__bss_end__@@Base+0xee7b4> │ │ │ │ - ble 8ac064 <__bss_end__@@Base+0x82e97c> │ │ │ │ - ble ec168 <__bss_end__@@Base+0x6ea80> │ │ │ │ - bvc 36bfa8 <__bss_end__@@Base+0x2ee8c0> │ │ │ │ - blx 8ec174 <__bss_end__@@Base+0x86ea8c> │ │ │ │ - bcc 42bfb0 <__bss_end__@@Base+0x3ae8c8> │ │ │ │ - bgt fe12c078 <__bss_end__@@Base+0xfe0ae990> │ │ │ │ - bvs 46bfb8 <__bss_end__@@Base+0x3ee8d0> │ │ │ │ + bcc fe12c2ec <__bss_end__@@Base+0xfe0aebfc> │ │ │ │ + bvs fe92c17c <__bss_end__@@Base+0xfe8aea8c> │ │ │ │ + bvc fe92c184 <__bss_end__@@Base+0xfe8aea94> │ │ │ │ + bvc 92c088 <__bss_end__@@Base+0x8ae998> │ │ │ │ + bvs 92c088 <__bss_end__@@Base+0x8ae998> │ │ │ │ + ble 1ebe48 <__bss_end__@@Base+0x16e758> │ │ │ │ + bcc ebe4c <__bss_end__@@Base+0x6e75c> │ │ │ │ + ble 1abf50 <__bss_end__@@Base+0x12e860> │ │ │ │ + bcc abf54 <__bss_end__@@Base+0x2e864> │ │ │ │ + ble fe3ac0a0 <__bss_end__@@Base+0xfe32e9b0> │ │ │ │ + ble fe12c020 <__bss_end__@@Base+0xfe0ae930> │ │ │ │ + bcs 2ebf60 <__bss_end__@@Base+0x26e870> │ │ │ │ + ble febac1ac <__bss_end__@@Base+0xfeb2eabc> │ │ │ │ + blx 22bf68 <__bss_end__@@Base+0x1ae878> │ │ │ │ + ble fe92c130 <__bss_end__@@Base+0xfe8aea40> │ │ │ │ + bcc 12be70 <__bss_end__@@Base+0xae780> │ │ │ │ + bne 2abe74 <__bss_end__@@Base+0x22e784> │ │ │ │ + ble 8ec040 <__bss_end__@@Base+0x86e950> │ │ │ │ + blx fec2c1c4 <__bss_end__@@Base+0xfebaead4> │ │ │ │ + blx fe12c144 <__bss_end__@@Base+0xfe0aea54> │ │ │ │ + bcc 26bf84 <__bss_end__@@Base+0x1ee894> │ │ │ │ + ble ac150 <__bss_end__@@Base+0x2ea60> │ │ │ │ + bne 3ebf8c <__bss_end__@@Base+0x36e89c> │ │ │ │ + bcs 3abe90 <__bss_end__@@Base+0x32e7a0> │ │ │ │ + bcs 32bf94 <__bss_end__@@Base+0x2ae8a4> │ │ │ │ + bgt fe92c0e0 <__bss_end__@@Base+0xfe8ae9f0> │ │ │ │ + bcc 16be9c <__bss_end__@@Base+0xee7ac> │ │ │ │ + ble 8ac064 <__bss_end__@@Base+0x82e974> │ │ │ │ + ble ec168 <__bss_end__@@Base+0x6ea78> │ │ │ │ + bvc 36bfa8 <__bss_end__@@Base+0x2ee8b8> │ │ │ │ + blx 8ec174 <__bss_end__@@Base+0x86ea84> │ │ │ │ + bcc 42bfb0 <__bss_end__@@Base+0x3ae8c0> │ │ │ │ + bgt fe12c078 <__bss_end__@@Base+0xfe0ae988> │ │ │ │ + bvs 46bfb8 <__bss_end__@@Base+0x3ee8c8> │ │ │ │ vmov.8 d6[0], r9 │ │ │ │ vmla.f32 s30, s14, s7 │ │ │ │ - blvs 6e310c <__bss_end__@@Base+0x665a24> │ │ │ │ - bvc 3ac208 <__bss_end__@@Base+0x32eb20> │ │ │ │ - bvc febac18c <__bss_end__@@Base+0xfeb2eaa4> │ │ │ │ - bgt 9ec094 <__bss_end__@@Base+0x96e9ac> │ │ │ │ - bvc fec2c190 <__bss_end__@@Base+0xfebaeaa8> │ │ │ │ - bvc 36c194 <__bss_end__@@Base+0x2eeaac> │ │ │ │ - bvc ff06c45c <__bss_end__@@Base+0xfefeed74> │ │ │ │ - blx 46c450 <__bss_end__@@Base+0x3eed68> │ │ │ │ + blvs 6e310c <__bss_end__@@Base+0x665a1c> │ │ │ │ + bvc 3ac208 <__bss_end__@@Base+0x32eb18> │ │ │ │ + bvc febac18c <__bss_end__@@Base+0xfeb2ea9c> │ │ │ │ + bgt 9ec094 <__bss_end__@@Base+0x96e9a4> │ │ │ │ + bvc fec2c190 <__bss_end__@@Base+0xfebaeaa0> │ │ │ │ + bvc 36c194 <__bss_end__@@Base+0x2eeaa4> │ │ │ │ + bvc ff06c45c <__bss_end__@@Base+0xfefeed6c> │ │ │ │ + blx 46c450 <__bss_end__@@Base+0x3eed60> │ │ │ │ cdp 15, 15, cr11, cr1, cr1, {2} │ │ │ │ vneg.f32 s26, s27 │ │ │ │ vneg.f32 s27, s26 │ │ │ │ vneg.f32 s30, s31 │ │ │ │ vnmlane.f32 s25, s8, s24 │ │ │ │ lslshi pc, r0, #2 @ │ │ │ │ @ instruction: 0xf8df9b13 │ │ │ │ @ instruction: 0x9610b03c │ │ │ │ - beq fe0eb4bc <__bss_end__@@Base+0xfe06ddd4> │ │ │ │ + beq fe0eb4bc <__bss_end__@@Base+0xfe06ddcc> │ │ │ │ vnmlsls.f64 d4, d4, d13 │ │ │ │ ldrbtmi r4, [fp], #-1275 @ 0xfffffb05 │ │ │ │ movwls r9, #50447 @ 0xc50f │ │ │ │ - bmi 26bef4 <__bss_end__@@Base+0x1ee80c> │ │ │ │ - bmi 2abff8 <__bss_end__@@Base+0x22e910> │ │ │ │ - bpl 2ebefc <__bss_end__@@Base+0x26e814> │ │ │ │ - bpl 32c000 <__bss_end__@@Base+0x2ae918> │ │ │ │ + bmi 26bef4 <__bss_end__@@Base+0x1ee804> │ │ │ │ + bmi 2abff8 <__bss_end__@@Base+0x22e908> │ │ │ │ + bpl 2ebefc <__bss_end__@@Base+0x26e80c> │ │ │ │ + bpl 32c000 <__bss_end__@@Base+0x2ae910> │ │ │ │ svclt 0x0000e011 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r4, r4, lr, lsr #13 │ │ │ │ + @ instruction: 0x000446b2 │ │ │ │ andeq r8, r1, ip, lsr #29 │ │ │ │ + muleq r4, sl, r0 │ │ │ │ muleq r4, r2, r0 │ │ │ │ - andeq sp, r4, sl, lsl #1 │ │ │ │ - andeq r4, r4, r4, lsl #7 │ │ │ │ + andeq r4, r4, r8, lsl #7 │ │ │ │ @ instruction: 0x00018bbe │ │ │ │ @ instruction: 0xf0c03c01 │ │ │ │ @ instruction: 0xf85a8187 │ │ │ │ ldc 13, cr5, [r5, #16] │ │ │ │ vldr s19, [r5, #60] @ 0x3c │ │ │ │ vldr s19, [r5, #56] @ 0x38 │ │ │ │ @ instruction: 0xee6d8a10 │ │ │ │ vldr s14, [r5, #36] @ 0x24 │ │ │ │ @ instruction: 0xee4d8a11 │ │ │ │ vmla.f32 s15, s31, s19 │ │ │ │ vmla.f32 s15, s25, s17 │ │ │ │ vmov.f32 s15, #88 @ 0x3ec00000 0.375 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ stmible r5!, {r4, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - bvc 2ac1c8 <__bss_end__@@Base+0x22eae0> │ │ │ │ - bvc 2ac2d0 <__bss_end__@@Base+0x22ebe8> │ │ │ │ - bvc feaac150 <__bss_end__@@Base+0xfea2ea68> │ │ │ │ - bvc feaac25c <__bss_end__@@Base+0xfea2eb74> │ │ │ │ - bvs 4ec088 <__bss_end__@@Base+0x46e9a0> │ │ │ │ - bvc fea6c158 <__bss_end__@@Base+0xfe9eea70> │ │ │ │ - bvc a6c268 <__bss_end__@@Base+0x9eeb80> │ │ │ │ - bvs 12c074 <__bss_end__@@Base+0xae98c> │ │ │ │ - bvc 26c164 <__bss_end__@@Base+0x1eea7c> │ │ │ │ - bvc fe26c270 <__bss_end__@@Base+0xfe1eeb88> │ │ │ │ - bvc b6c1e8 <__bss_end__@@Base+0xaeeb00> │ │ │ │ - bvs ffa2c42c <__bss_end__@@Base+0xff9aed44> │ │ │ │ - bvc ff22c430 <__bss_end__@@Base+0xff1aed48> │ │ │ │ - blvc 106c42c <__bss_end__@@Base+0xfeed44> │ │ │ │ - blx 46c520 <__bss_end__@@Base+0x3eee38> │ │ │ │ + bvc 2ac1c8 <__bss_end__@@Base+0x22ead8> │ │ │ │ + bvc 2ac2d0 <__bss_end__@@Base+0x22ebe0> │ │ │ │ + bvc feaac150 <__bss_end__@@Base+0xfea2ea60> │ │ │ │ + bvc feaac25c <__bss_end__@@Base+0xfea2eb6c> │ │ │ │ + bvs 4ec088 <__bss_end__@@Base+0x46e998> │ │ │ │ + bvc fea6c158 <__bss_end__@@Base+0xfe9eea68> │ │ │ │ + bvc a6c268 <__bss_end__@@Base+0x9eeb78> │ │ │ │ + bvs 12c074 <__bss_end__@@Base+0xae984> │ │ │ │ + bvc 26c164 <__bss_end__@@Base+0x1eea74> │ │ │ │ + bvc fe26c270 <__bss_end__@@Base+0xfe1eeb80> │ │ │ │ + bvc b6c1e8 <__bss_end__@@Base+0xaeeaf8> │ │ │ │ + bvs ffa2c42c <__bss_end__@@Base+0xff9aed3c> │ │ │ │ + bvc ff22c430 <__bss_end__@@Base+0xff1aed40> │ │ │ │ + blvc 106c42c <__bss_end__@@Base+0xfeed3c> │ │ │ │ + blx 46c520 <__bss_end__@@Base+0x3eee30> │ │ │ │ rsbshi pc, r0, #0, 2 │ │ │ │ - bleq ff22c428 <__bss_end__@@Base+0xff1aed40> │ │ │ │ + bleq ff22c428 <__bss_end__@@Base+0xff1aed38> │ │ │ │ bleq 6c380 │ │ │ │ svc 0x00faf7d6 │ │ │ │ - bleq ff06c44c <__bss_end__@@Base+0xfefeed64> │ │ │ │ - beq ff06c450 <__bss_end__@@Base+0xfefeed68> │ │ │ │ + bleq ff06c44c <__bss_end__@@Base+0xfefeed5c> │ │ │ │ + beq ff06c450 <__bss_end__@@Base+0xfefeed60> │ │ │ │ svc 0x00c2f7d6 │ │ │ │ - bleq ff06c458 <__bss_end__@@Base+0xfefeed70> │ │ │ │ - bvc 32c0d8 <__bss_end__@@Base+0x2ae9f0> │ │ │ │ - bvc ebff0 <__bss_end__@@Base+0x6e908> │ │ │ │ - bvc ff06c558 <__bss_end__@@Base+0xfefeee70> │ │ │ │ - bvc 122c450 <__bss_end__@@Base+0x11aed68> │ │ │ │ - blx 46c554 <__bss_end__@@Base+0x3eee6c> │ │ │ │ + bleq ff06c458 <__bss_end__@@Base+0xfefeed68> │ │ │ │ + bvc 32c0d8 <__bss_end__@@Base+0x2ae9e8> │ │ │ │ + bvc ebff0 <__bss_end__@@Base+0x6e900> │ │ │ │ + bvc ff06c558 <__bss_end__@@Base+0xfefeee68> │ │ │ │ + bvc 122c450 <__bss_end__@@Base+0x11aed60> │ │ │ │ + blx 46c554 <__bss_end__@@Base+0x3eee64> │ │ │ │ bvc 6bfc8 │ │ │ │ mrc 15, 7, fp, cr7, cr12, {2} │ │ │ │ vstr s15, [sp] │ │ │ │ @ instruction: 0xf1007a04 │ │ │ │ @ instruction: 0xf8d981a9 │ │ │ │ ldcl 0, cr3, [r3] │ │ │ │ vldr s15, [r3, #212] @ 0xd4 │ │ │ │ @@ -41988,72 +41988,72 @@ │ │ │ │ vmla.f32 s15, s12, s6 │ │ │ │ vmla.f32 s15, s12, s12 │ │ │ │ @ instruction: 0xeef17aa6 │ │ │ │ @ instruction: 0xeef52ae7 │ │ │ │ vsqrt.f32 s5, s0 │ │ │ │ vstrle s30, [fp, #-64] @ 0xffffffc0 │ │ │ │ bvc 6c670 │ │ │ │ - bvc fe8ec5b4 <__bss_end__@@Base+0xfe86eecc> │ │ │ │ - bcc a2c328 <__bss_end__@@Base+0x9aec40> │ │ │ │ - bcc fea2c42c <__bss_end__@@Base+0xfe9aed44> │ │ │ │ - bvs a2c33c <__bss_end__@@Base+0x9aec54> │ │ │ │ - bvs fea2c440 <__bss_end__@@Base+0xfe9aed58> │ │ │ │ - bvc 92c460 <__bss_end__@@Base+0x8aed78> │ │ │ │ - bne c2c110 <__bss_end__@@Base+0xbaea28> │ │ │ │ - bvc fe12c3e8 <__bss_end__@@Base+0xfe0aed00> │ │ │ │ - bpl 12c22c <__bss_end__@@Base+0xaeb44> │ │ │ │ - bls c6c21c <__bss_end__@@Base+0xbeeb34> │ │ │ │ - bls 22c114 <__bss_end__@@Base+0x1aea2c> │ │ │ │ - bne fe0ac358 <__bss_end__@@Base+0xfe02ec70> │ │ │ │ - bhi 26c21c <__bss_end__@@Base+0x1eeb34> │ │ │ │ - bvc c2c3e4 <__bss_end__@@Base+0xbaecfc> │ │ │ │ - bls ff06c6a4 <__bss_end__@@Base+0xfefeefbc> │ │ │ │ - bhi 2ac128 <__bss_end__@@Base+0x22ea40> │ │ │ │ - bne 16c034 <__bss_end__@@Base+0xee94c> │ │ │ │ - bcs 12bf38 <__bss_end__@@Base+0xae850> │ │ │ │ - bvc 9ec410 <__bss_end__@@Base+0x96ed28> │ │ │ │ - blx 46c6a8 <__bss_end__@@Base+0x3eefc0> │ │ │ │ - bcs ec044 <__bss_end__@@Base+0x6e95c> │ │ │ │ - bvc fe0ac488 <__bss_end__@@Base+0xfe02eda0> │ │ │ │ - bvc fe22c48c <__bss_end__@@Base+0xfe1aeda4> │ │ │ │ - bne a2c398 <__bss_end__@@Base+0x9aecb0> │ │ │ │ - bvc fea2c398 <__bss_end__@@Base+0xfe9aecb0> │ │ │ │ - bvc a2c49c <__bss_end__@@Base+0x9aedb4> │ │ │ │ - blx 8ac304 <__bss_end__@@Base+0x82ec1c> │ │ │ │ - b ec420 <__bss_end__@@Base+0x6ed38> │ │ │ │ - b fe8ec324 <__bss_end__@@Base+0xfe86ec3c> │ │ │ │ + bvc fe8ec5b4 <__bss_end__@@Base+0xfe86eec4> │ │ │ │ + bcc a2c328 <__bss_end__@@Base+0x9aec38> │ │ │ │ + bcc fea2c42c <__bss_end__@@Base+0xfe9aed3c> │ │ │ │ + bvs a2c33c <__bss_end__@@Base+0x9aec4c> │ │ │ │ + bvs fea2c440 <__bss_end__@@Base+0xfe9aed50> │ │ │ │ + bvc 92c460 <__bss_end__@@Base+0x8aed70> │ │ │ │ + bne c2c110 <__bss_end__@@Base+0xbaea20> │ │ │ │ + bvc fe12c3e8 <__bss_end__@@Base+0xfe0aecf8> │ │ │ │ + bpl 12c22c <__bss_end__@@Base+0xaeb3c> │ │ │ │ + bls c6c21c <__bss_end__@@Base+0xbeeb2c> │ │ │ │ + bls 22c114 <__bss_end__@@Base+0x1aea24> │ │ │ │ + bne fe0ac358 <__bss_end__@@Base+0xfe02ec68> │ │ │ │ + bhi 26c21c <__bss_end__@@Base+0x1eeb2c> │ │ │ │ + bvc c2c3e4 <__bss_end__@@Base+0xbaecf4> │ │ │ │ + bls ff06c6a4 <__bss_end__@@Base+0xfefeefb4> │ │ │ │ + bhi 2ac128 <__bss_end__@@Base+0x22ea38> │ │ │ │ + bne 16c034 <__bss_end__@@Base+0xee944> │ │ │ │ + bcs 12bf38 <__bss_end__@@Base+0xae848> │ │ │ │ + bvc 9ec410 <__bss_end__@@Base+0x96ed20> │ │ │ │ + blx 46c6a8 <__bss_end__@@Base+0x3eefb8> │ │ │ │ + bcs ec044 <__bss_end__@@Base+0x6e954> │ │ │ │ + bvc fe0ac488 <__bss_end__@@Base+0xfe02ed98> │ │ │ │ + bvc fe22c48c <__bss_end__@@Base+0xfe1aed9c> │ │ │ │ + bne a2c398 <__bss_end__@@Base+0x9aeca8> │ │ │ │ + bvc fea2c398 <__bss_end__@@Base+0xfe9aeca8> │ │ │ │ + bvc a2c49c <__bss_end__@@Base+0x9aedac> │ │ │ │ + blx 8ac304 <__bss_end__@@Base+0x82ec14> │ │ │ │ + b ec420 <__bss_end__@@Base+0x6ed30> │ │ │ │ + b fe8ec324 <__bss_end__@@Base+0xfe86ec34> │ │ │ │ mrcge 7, 7, APSR_nzcv, cr0, cr15, {3} │ │ │ │ - bvc 32c284 <__bss_end__@@Base+0x2aeb9c> │ │ │ │ + bvc 32c284 <__bss_end__@@Base+0x2aeb94> │ │ │ │ ldmdbge r9, {r0, r5, r9, fp, sp, pc} │ │ │ │ movwcs sl, #2077 @ 0x81d │ │ │ │ - bcc 7ac150 <__bss_end__@@Base+0x72ea68> │ │ │ │ - bvc 6ac254 <__bss_end__@@Base+0x62eb6c> │ │ │ │ - bvc 2ec298 <__bss_end__@@Base+0x26ebb0> │ │ │ │ - bcc 7ec25c <__bss_end__@@Base+0x76eb74> │ │ │ │ - bvs 82c160 <__bss_end__@@Base+0x7aea78> │ │ │ │ - bvc 6ec264 <__bss_end__@@Base+0x66eb7c> │ │ │ │ - bvc 2ac2a8 <__bss_end__@@Base+0x22ebc0> │ │ │ │ - bvs 86c26c <__bss_end__@@Base+0x7eeb84> │ │ │ │ + bcc 7ac150 <__bss_end__@@Base+0x72ea60> │ │ │ │ + bvc 6ac254 <__bss_end__@@Base+0x62eb64> │ │ │ │ + bvc 2ec298 <__bss_end__@@Base+0x26eba8> │ │ │ │ + bcc 7ec25c <__bss_end__@@Base+0x76eb6c> │ │ │ │ + bvs 82c160 <__bss_end__@@Base+0x7aea70> │ │ │ │ + bvc 6ec264 <__bss_end__@@Base+0x66eb74> │ │ │ │ + bvc 2ac2a8 <__bss_end__@@Base+0x22ebb8> │ │ │ │ + bvs 86c26c <__bss_end__@@Base+0x7eeb7c> │ │ │ │ stcl 3, cr9, [sp, #132] @ 0x84 │ │ │ │ vldr s15, [sp, #108] @ 0x6c │ │ │ │ @ instruction: 0x93227a08 │ │ │ │ stcl 3, cr9, [sp, #140] @ 0x8c │ │ │ │ @ instruction: 0x93247a1c │ │ │ │ - blx ff36eb4e <__bss_end__@@Base+0xff2f1466> │ │ │ │ - bvc 8ec2c8 <__bss_end__@@Base+0x86ebe0> │ │ │ │ - bcc 8ac2cc <__bss_end__@@Base+0x82ebe4> │ │ │ │ - bvs 92c1d0 <__bss_end__@@Base+0x8aeae8> │ │ │ │ - bvc fea2c3fc <__bss_end__@@Base+0xfe9aed14> │ │ │ │ - bvs 96c2d8 <__bss_end__@@Base+0x8eebf0> │ │ │ │ - bvc fe92c374 <__bss_end__@@Base+0xfe8aec8c> │ │ │ │ - bvc 1ec384 <__bss_end__@@Base+0x16ec9c> │ │ │ │ - bvc fe9ec388 <__bss_end__@@Base+0xfe96eca0> │ │ │ │ - bcc ff22c638 <__bss_end__@@Base+0xff1aef50> │ │ │ │ - bcc ff06c64c <__bss_end__@@Base+0xfefeef64> │ │ │ │ - blx 46c740 <__bss_end__@@Base+0x3ef058> │ │ │ │ + blx ff36eb4e <__bss_end__@@Base+0xff2f145e> │ │ │ │ + bvc 8ec2c8 <__bss_end__@@Base+0x86ebd8> │ │ │ │ + bcc 8ac2cc <__bss_end__@@Base+0x82ebdc> │ │ │ │ + bvs 92c1d0 <__bss_end__@@Base+0x8aeae0> │ │ │ │ + bvc fea2c3fc <__bss_end__@@Base+0xfe9aed0c> │ │ │ │ + bvs 96c2d8 <__bss_end__@@Base+0x8eebe8> │ │ │ │ + bvc fe92c374 <__bss_end__@@Base+0xfe8aec84> │ │ │ │ + bvc 1ec384 <__bss_end__@@Base+0x16ec94> │ │ │ │ + bvc fe9ec388 <__bss_end__@@Base+0xfe96ec98> │ │ │ │ + bcc ff22c638 <__bss_end__@@Base+0xff1aef48> │ │ │ │ + bcc ff06c64c <__bss_end__@@Base+0xfefeef5c> │ │ │ │ + blx 46c740 <__bss_end__@@Base+0x3ef050> │ │ │ │ cdp 13, 11, cr13, cr7, cr11, {0} │ │ │ │ vdiv.f32 s14, s14, s0 │ │ │ │ vmul.f32 s15, s6, s6 │ │ │ │ vmul.f32 s7, s15, s14 │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s13, s12, s14 │ │ │ │ vmul.f32 s12, s27, s14 │ │ │ │ @@ -42066,95 +42066,95 @@ │ │ │ │ ldc 14, cr10, [r8, #628] @ 0x274 │ │ │ │ @ instruction: 0xeeb71a2d │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ @ instruction: 0xf7d61ac1 │ │ │ │ ldcl 13, cr14, [sp, #1000] @ 0x3e8 │ │ │ │ vldr s15, [r8, #12] │ │ │ │ @ instruction: 0x3c013a2a │ │ │ │ - bvs b2c230 <__bss_end__@@Base+0xaaeb48> │ │ │ │ - bvc fea2c478 <__bss_end__@@Base+0xfe9aed90> │ │ │ │ - bvs b6c338 <__bss_end__@@Base+0xaeec50> │ │ │ │ - bvc ff22c6b8 <__bss_end__@@Base+0xff1aefd0> │ │ │ │ + bvs b2c230 <__bss_end__@@Base+0xaaeb40> │ │ │ │ + bvc fea2c478 <__bss_end__@@Base+0xfe9aed88> │ │ │ │ + bvs b6c338 <__bss_end__@@Base+0xaeec48> │ │ │ │ + bvc ff22c6b8 <__bss_end__@@Base+0xff1aefc8> │ │ │ │ blvc 6c47c │ │ │ │ - blvc ff22c6c0 <__bss_end__@@Base+0xff1aefd8> │ │ │ │ - bls 22c48c <__bss_end__@@Base+0x1aeda4> │ │ │ │ - bhi fe22c58c <__bss_end__@@Base+0xfe1aeea4> │ │ │ │ - bhi 22c490 <__bss_end__@@Base+0x1aeda8> │ │ │ │ - blx 92c418 <__bss_end__@@Base+0x8aed30> │ │ │ │ - b fe1ec518 <__bss_end__@@Base+0xfe16ee30> │ │ │ │ - b 9ec41c <__bss_end__@@Base+0x96ed34> │ │ │ │ + blvc ff22c6c0 <__bss_end__@@Base+0xff1aefd0> │ │ │ │ + bls 22c48c <__bss_end__@@Base+0x1aed9c> │ │ │ │ + bhi fe22c58c <__bss_end__@@Base+0xfe1aee9c> │ │ │ │ + bhi 22c490 <__bss_end__@@Base+0x1aeda0> │ │ │ │ + blx 92c418 <__bss_end__@@Base+0x8aed28> │ │ │ │ + b fe1ec518 <__bss_end__@@Base+0xfe16ee28> │ │ │ │ + b 9ec41c <__bss_end__@@Base+0x96ed2c> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr9, cr15, {5} │ │ │ │ @ instruction: 0x560fe9dd │ │ │ │ ldrbtmi r4, [fp], #-2976 @ 0xfffff460 │ │ │ │ - bls ac258 <__bss_end__@@Base+0x2eb70> │ │ │ │ - bls 106c6e4 <__bss_end__@@Base+0xfeeffc> │ │ │ │ - blx 46c7d8 <__bss_end__@@Base+0x3ef0f0> │ │ │ │ + bls ac258 <__bss_end__@@Base+0x2eb68> │ │ │ │ + bls 106c6e4 <__bss_end__@@Base+0xfeeff4> │ │ │ │ + blx 46c7d8 <__bss_end__@@Base+0x3ef0e8> │ │ │ │ mrc 1, 5, sp, cr5, cr13, {3} │ │ │ │ vsqrt.f32 s31, s0 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - blx fe66c2a0 <__bss_end__@@Base+0xfe5eebb8> │ │ │ │ + blx fe66c2a0 <__bss_end__@@Base+0xfe5eebb0> │ │ │ │ cdp 4, 15, cr13, cr7, cr8, {0} │ │ │ │ vmov.f32 s14, #64 @ 0x3e000000 0.125 │ │ │ │ vsqrt.f32 s31, s15 │ │ │ │ svclt 0x00c8fa10 │ │ │ │ - blx 1a2c6f8 <__bss_end__@@Base+0x19af010> │ │ │ │ - b ff06c810 <__bss_end__@@Base+0xfefef128> │ │ │ │ - blx 46c804 <__bss_end__@@Base+0x3ef11c> │ │ │ │ + blx 1a2c6f8 <__bss_end__@@Base+0x19af008> │ │ │ │ + b ff06c810 <__bss_end__@@Base+0xfefef120> │ │ │ │ + blx 46c804 <__bss_end__@@Base+0x3ef114> │ │ │ │ ldcl 15, cr11, [pc, #288] @ 30d64 │ │ │ │ strle lr, [r8], #-2704 @ 0xfffff570 │ │ │ │ bvc 6c828 │ │ │ │ - b ffa2c820 <__bss_end__@@Base+0xff9af138> │ │ │ │ - blx 46c818 <__bss_end__@@Base+0x3ef130> │ │ │ │ + b ffa2c820 <__bss_end__@@Base+0xff9af130> │ │ │ │ + blx 46c818 <__bss_end__@@Base+0x3ef128> │ │ │ │ cdp 15, 15, cr11, cr0, cr8, {6} │ │ │ │ @ instruction: 0xeeb5ea67 │ │ │ │ vsqrt.f32 s29, s0 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - b fe22c2e4 <__bss_end__@@Base+0xfe1aebfc> │ │ │ │ + b fe22c2e4 <__bss_end__@@Base+0xfe1aebf4> │ │ │ │ cdp 4, 15, cr13, cr7, cr8, {0} │ │ │ │ vmov.f32 s14, #64 @ 0x3e000000 0.125 │ │ │ │ vsqrt.f32 s29, s15 │ │ │ │ svclt 0x00c8fa10 │ │ │ │ - b 1a2c73c <__bss_end__@@Base+0x19af054> │ │ │ │ + b 1a2c73c <__bss_end__@@Base+0x19af04c> │ │ │ │ ldrcc r9, [r0, -r6, lsl #22] │ │ │ │ - blx 16c09c <__bss_end__@@Base+0xee9b4> │ │ │ │ + blx 16c09c <__bss_end__@@Base+0xee9ac> │ │ │ │ tstcc r0, #16, 12 @ 0x1000000 │ │ │ │ - blls 2158a4 <__bss_end__@@Base+0x1981bc> │ │ │ │ - b 22c1a8 <__bss_end__@@Base+0x1aeac0> │ │ │ │ - b 1ec0ac <__bss_end__@@Base+0x16e9c4> │ │ │ │ - bls 3bd8c8 <__bss_end__@@Base+0x3401e0> │ │ │ │ + blls 2158a4 <__bss_end__@@Base+0x1981b4> │ │ │ │ + b 22c1a8 <__bss_end__@@Base+0x1aeab8> │ │ │ │ + b 1ec0ac <__bss_end__@@Base+0x16e9bc> │ │ │ │ + bls 3bd8c8 <__bss_end__@@Base+0x3401d8> │ │ │ │ @ instruction: 0xf8579307 │ │ │ │ andcc r3, r1, #20, 24 @ 0x1400 │ │ │ │ ldccc 8, cr15, [r4], {70} @ 0x46 │ │ │ │ andls r9, lr, #17408 @ 0x4400 │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ - bmi 1e1bf20 <__bss_end__@@Base+0x1d9e838> │ │ │ │ + bmi 1e1bf20 <__bss_end__@@Base+0x1d9e830> │ │ │ │ ldrbtmi r4, [sl], #-2935 @ 0xfffff489 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbcshi pc, r0, r0, asr #32 │ │ │ │ eorlt r2, r7, r0 │ │ │ │ - blhi 46bfc0 <__bss_end__@@Base+0x3ee8d8> │ │ │ │ + blhi 46bfc0 <__bss_end__@@Base+0x3ee8d0> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ tstcs r1, r0, ror fp │ │ │ │ vstr s19, [sp, #52] @ 0x34 │ │ │ │ vstr s12, [sp, #16] │ │ │ │ ldmpl r3, {r9, fp, ip, sp, lr}^ │ │ │ │ stmdals ip, {r0, r5, r9, sp} │ │ │ │ @ instruction: 0xf7d6681b │ │ │ │ vldr d30, [sp, #944] @ 0x3b0 │ │ │ │ vldr s12, [sp, #16] │ │ │ │ strt r7, [sl], r0, lsl #20 │ │ │ │ - bvc fe06c714 <__bss_end__@@Base+0xfdfef02c> │ │ │ │ + bvc fe06c714 <__bss_end__@@Base+0xfdfef024> │ │ │ │ bvc 6c470 │ │ │ │ - bne ffa2c7dc <__bss_end__@@Base+0xff9af0f4> │ │ │ │ - beq ff22c7e0 <__bss_end__@@Base+0xff1af0f8> │ │ │ │ + bne ffa2c7dc <__bss_end__@@Base+0xff9af0ec> │ │ │ │ + beq ff22c7e0 <__bss_end__@@Base+0xff1af0f0> │ │ │ │ ldcl 7, cr15, [r6, #-856] @ 0xfffffca8 │ │ │ │ - blvc ff06c8e8 <__bss_end__@@Base+0xfefef200> │ │ │ │ - bvc 16c444 <__bss_end__@@Base+0xeed5c> │ │ │ │ + blvc ff06c8e8 <__bss_end__@@Base+0xfefef1f8> │ │ │ │ + bvc 16c444 <__bss_end__@@Base+0xeed54> │ │ │ │ @ instruction: 0xf8d9e647 │ │ │ │ ldcl 0, cr10, [sl] │ │ │ │ vldr s10, [sl, #212] @ 0xd4 │ │ │ │ vldr s13, [sl, #208] @ 0xd0 │ │ │ │ @ instruction: 0xee256a36 │ │ │ │ vldr s15, [sl, #660] @ 0x294 │ │ │ │ @ instruction: 0xee067a37 │ │ │ │ @@ -42169,114 +42169,114 @@ │ │ │ │ vcvt.f64.f32 d8, s16 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vneg.f64 d23, d0 │ │ │ │ @ instruction: 0xf100fa10 │ │ │ │ cdp 0, 11, cr8, cr1, cr13, {4} │ │ │ │ @ instruction: 0xee880bc7 │ │ │ │ @ instruction: 0xf7d60b00 │ │ │ │ - blmi 132c55c <__bss_end__@@Base+0x12aee74> │ │ │ │ - bleq ff06c84c <__bss_end__@@Base+0xfefef164> │ │ │ │ - bvc 116c4f0 <__bss_end__@@Base+0x10eee08> │ │ │ │ + blmi 132c55c <__bss_end__@@Base+0x12aee6c> │ │ │ │ + bleq ff06c84c <__bss_end__@@Base+0xfefef15c> │ │ │ │ + bvc 116c4f0 <__bss_end__@@Base+0x10eee00> │ │ │ │ ldc 4, cr4, [r3, #492] @ 0x1ec │ │ │ │ vadd.f32 s14, s0, s22 │ │ │ │ vcmp.f32 s0, s14 │ │ │ │ vsqrt.f32 s1, s15 │ │ │ │ svclt 0x0058fa10 │ │ │ │ - bvc 106c94c <__bss_end__@@Base+0xfef264> │ │ │ │ - beq 1a2c634 <__bss_end__@@Base+0x19aef4c> │ │ │ │ - beq ff06c870 <__bss_end__@@Base+0xfefef188> │ │ │ │ + bvc 106c94c <__bss_end__@@Base+0xfef25c> │ │ │ │ + beq 1a2c634 <__bss_end__@@Base+0x19aef44> │ │ │ │ + beq ff06c870 <__bss_end__@@Base+0xfefef180> │ │ │ │ stcl 7, cr15, [r8, #-856]! @ 0xfffffca8 │ │ │ │ - bleq ff06c878 <__bss_end__@@Base+0xfefef190> │ │ │ │ + bleq ff06c878 <__bss_end__@@Base+0xfefef188> │ │ │ │ bvc 6c97c │ │ │ │ - bvs 4ec40c <__bss_end__@@Base+0x46ed24> │ │ │ │ - bvs 52c510 <__bss_end__@@Base+0x4aee28> │ │ │ │ - bvc 56c414 <__bss_end__@@Base+0x4eed2c> │ │ │ │ - bvc ff06c78c <__bss_end__@@Base+0xfefef0a4> │ │ │ │ - blx 42c634 <__bss_end__@@Base+0x3aef4c> │ │ │ │ - b bec738 <__bss_end__@@Base+0xb6f050> │ │ │ │ - b 3ec63c <__bss_end__@@Base+0x36ef54> │ │ │ │ - blx fe1ec5dc <__bss_end__@@Base+0xfe16eef4> │ │ │ │ - b fe9ec6e0 <__bss_end__@@Base+0xfe96eff8> │ │ │ │ - b fe22c5e4 <__bss_end__@@Base+0xfe1aeefc> │ │ │ │ - blmi ceaa60 <__bss_end__@@Base+0xc6d378> │ │ │ │ - bls 3791d4 <__bss_end__@@Base+0x2fbaec> │ │ │ │ - bpl 26c508 <__bss_end__@@Base+0x1eee20> │ │ │ │ - bpl 16c40c <__bss_end__@@Base+0xeed24> │ │ │ │ - bmi 12c510 <__bss_end__@@Base+0xaee28> │ │ │ │ + bvs 4ec40c <__bss_end__@@Base+0x46ed1c> │ │ │ │ + bvs 52c510 <__bss_end__@@Base+0x4aee20> │ │ │ │ + bvc 56c414 <__bss_end__@@Base+0x4eed24> │ │ │ │ + bvc ff06c78c <__bss_end__@@Base+0xfefef09c> │ │ │ │ + blx 42c634 <__bss_end__@@Base+0x3aef44> │ │ │ │ + b bec738 <__bss_end__@@Base+0xb6f048> │ │ │ │ + b 3ec63c <__bss_end__@@Base+0x36ef4c> │ │ │ │ + blx fe1ec5dc <__bss_end__@@Base+0xfe16eeec> │ │ │ │ + b fe9ec6e0 <__bss_end__@@Base+0xfe96eff0> │ │ │ │ + b fe22c5e4 <__bss_end__@@Base+0xfe1aeef4> │ │ │ │ + blmi ceaa60 <__bss_end__@@Base+0xc6d370> │ │ │ │ + bls 3791d4 <__bss_end__@@Base+0x2fbae4> │ │ │ │ + bpl 26c508 <__bss_end__@@Base+0x1eee18> │ │ │ │ + bpl 16c40c <__bss_end__@@Base+0xeed1c> │ │ │ │ + bmi 12c510 <__bss_end__@@Base+0xaee20> │ │ │ │ bmi 6c414 │ │ │ │ eorcs r5, r1, #13828096 @ 0xd30000 │ │ │ │ ldmdavs fp, {r0, r2, r3, r5, fp, lr} │ │ │ │ @ instruction: 0xf7d64478 │ │ │ │ - blls 1ebb98 <__bss_end__@@Base+0x16e4b0> │ │ │ │ - bpl 26c568 <__bss_end__@@Base+0x1eee80> │ │ │ │ - bpl 16c46c <__bss_end__@@Base+0xeed84> │ │ │ │ - bmi 12c570 <__bss_end__@@Base+0xaee88> │ │ │ │ - bcs 16c34c <__bss_end__@@Base+0xeec64> │ │ │ │ - bcs 12c250 <__bss_end__@@Base+0xaeb68> │ │ │ │ - bcc ec254 <__bss_end__@@Base+0x6eb6c> │ │ │ │ - bcc ac358 <__bss_end__@@Base+0x2ec70> │ │ │ │ + blls 1ebb98 <__bss_end__@@Base+0x16e4a8> │ │ │ │ + bpl 26c568 <__bss_end__@@Base+0x1eee78> │ │ │ │ + bpl 16c46c <__bss_end__@@Base+0xeed7c> │ │ │ │ + bmi 12c570 <__bss_end__@@Base+0xaee80> │ │ │ │ + bcs 16c34c <__bss_end__@@Base+0xeec5c> │ │ │ │ + bcs 12c250 <__bss_end__@@Base+0xaeb60> │ │ │ │ + bcc ec254 <__bss_end__@@Base+0x6eb64> │ │ │ │ + bcc ac358 <__bss_end__@@Base+0x2ec68> │ │ │ │ bmi 6c484 │ │ │ │ - blmi 86a120 <__bss_end__@@Base+0x7eca38> │ │ │ │ - bls 37921c <__bss_end__@@Base+0x2fbb34> │ │ │ │ + blmi 86a120 <__bss_end__@@Base+0x7eca30> │ │ │ │ + bls 37921c <__bss_end__@@Base+0x2fbb2c> │ │ │ │ ldmpl r3, {r0, r2, r4, fp, ip, pc}^ │ │ │ │ ldmdavs fp, {r0, r5, r9, sp} │ │ │ │ - bl 13eed7c <__bss_end__@@Base+0x1371694> │ │ │ │ + bl 13eed7c <__bss_end__@@Base+0x137168c> │ │ │ │ vmov.f64 d25, #118 @ 0x3fb00000 1.375 │ │ │ │ vstr s15, [sp] │ │ │ │ vldr s15, [r3, #-20] @ 0xffffffec │ │ │ │ vldr s4, [r3, #-16] │ │ │ │ vldr s4, [r3, #-12] │ │ │ │ vldr s7, [r3, #-8] │ │ │ │ strbt r3, [r2], #-2561 @ 0xfffff5ff │ │ │ │ - bleq 122c904 <__bss_end__@@Base+0x11af21c> │ │ │ │ + bleq 122c904 <__bss_end__@@Base+0x11af214> │ │ │ │ blvs 6c47c │ │ │ │ ldcl 7, cr15, [r8], #-852 @ 0xfffffcac │ │ │ │ blvs 6c4c4 │ │ │ │ cdp 5, 11, cr14, cr0, cr8, {4} │ │ │ │ vstr d0, [sp, #284] @ 0x11c │ │ │ │ @ instruction: 0xf7d56b16 │ │ │ │ ldc 12, cr14, [sp, #448] @ 0x1c0 │ │ │ │ strb r6, [r6, #2838] @ 0xb16 │ │ │ │ stmib r4!, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7d59004 │ │ │ │ stmdals r4, {r3, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ - blvs 106c934 <__bss_end__@@Base+0xfef24c> │ │ │ │ - bllt 1b6ee74 <__bss_end__@@Base+0x1af178c> │ │ │ │ - bleq 122c93c <__bss_end__@@Base+0x11af254> │ │ │ │ + blvs 106c934 <__bss_end__@@Base+0xfef244> │ │ │ │ + bllt 1b6ee74 <__bss_end__@@Base+0x1af1784> │ │ │ │ + bleq 122c93c <__bss_end__@@Base+0x11af24c> │ │ │ │ mrrc 7, 13, pc, lr, cr5 @ │ │ │ │ svclt 0x0000e76f │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq ip, r4, sl, asr sl │ │ │ │ + andeq ip, r4, r2, ror #20 │ │ │ │ andeq lr, r2, r6, lsl #14 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - andeq ip, r4, ip, ror #17 │ │ │ │ + strdeq ip, [r4], -r4 │ │ │ │ andeq r8, r1, ip, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb880a8 <__bss_end__@@Base+0xfeb0a9c0> │ │ │ │ + bl feb880a8 <__bss_end__@@Base+0xfeb0a9b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r8], {248} @ 0xf8 │ │ │ │ @ instruction: 0xf9d6f7ea │ │ │ │ ldrbtmi r2, [ip], #-2049 @ 0xfffff7ff │ │ │ │ stmdacs r4, {r0, r1, r2, ip, lr, pc} │ │ │ │ - blmi 1a4ec8 <__bss_end__@@Base+0x1277e0> │ │ │ │ + blmi 1a4ec8 <__bss_end__@@Base+0x1277d8> │ │ │ │ ldclt 8, cr5, [r0, #-896] @ 0xfffffc80 │ │ │ │ ldrbtmi r4, [r8], #-2052 @ 0xfffff7fc │ │ │ │ stmdami r4, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ ldclt 4, cr4, [r0, #-480] @ 0xfffffe20 │ │ │ │ andeq lr, r2, r2, lsl #10 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ @ instruction: 0xfffff503 │ │ │ │ @ instruction: 0xffffe965 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - blmi ff842774 <__bss_end__@@Base+0xff7c508c> │ │ │ │ + blmi ff842774 <__bss_end__@@Base+0xff7c5084> │ │ │ │ strmi fp, [r9], r5, lsl #1 │ │ │ │ @ instruction: 0x4614447b │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r9, sl, lr} │ │ │ │ addshi pc, r7, r0 │ │ │ │ svclt 0x00c82900 │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ ldmib r0, {r0, r1, r2, r4, r5, r7, pc}^ │ │ │ │ @@ -42286,30 +42286,30 @@ │ │ │ │ @ instruction: 0x81baf000 │ │ │ │ addmi r6, fp, #966656 @ 0xec000 │ │ │ │ ldmdbvs fp!, {r1, r8, ip, lr, pc}^ │ │ │ │ mulle sl, r3, r2 │ │ │ │ @ instruction: 0xf104fb09 │ │ │ │ ldmibvs r8!, {r0, r4, r6, r7, r9, fp, lr}^ │ │ │ │ addeq r4, r9, sl, ror r4 │ │ │ │ - bl 176ee98 <__bss_end__@@Base+0x16f17b0> │ │ │ │ + bl 176ee98 <__bss_end__@@Base+0x16f17a8> │ │ │ │ strls lr, [r4], #-2503 @ 0xfffff639 │ │ │ │ @ instruction: 0x463b61f8 │ │ │ │ svclt 0x00d445a9 │ │ │ │ andcs r2, r1, #0, 4 │ │ │ │ svclt 0x00d44554 │ │ │ │ mrscs r2, (UNDEF: 17) │ │ │ │ smladeq r1, r2, sl, lr │ │ │ │ eorhi pc, r5, #0 │ │ │ │ svclt 0x00d82d00 │ │ │ │ stclle 5, cr2, [r6, #-0] │ │ │ │ andeq lr, sl, #164, 22 @ 0x29000 │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ - bvs ff06c6f0 <__bss_end__@@Base+0xfefef008> │ │ │ │ + bvs ff06c6f0 <__bss_end__@@Base+0xfefef000> │ │ │ │ vstmiavc sl!, {s29-s70} │ │ │ │ - bleq fe0eb8b8 <__bss_end__@@Base+0xfe06e1d0> │ │ │ │ + bleq fe0eb8b8 <__bss_end__@@Base+0xfe06e1c8> │ │ │ │ @ instruction: 0x467746f0 │ │ │ │ mrc 6, 5, r4, cr7, cr0, {3} │ │ │ │ @ instruction: 0xf8cd7a00 │ │ │ │ @ instruction: 0xf1ba9004 │ │ │ │ ldcle 15, cr0, [r5, #-0] │ │ │ │ orreq lr, r8, pc, asr #20 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @@ -42319,28 +42319,28 @@ │ │ │ │ ldmibvs sl, {r9, fp, ip, sp, lr}^ │ │ │ │ strmi r4, [sl], #-1138 @ 0xfffffb8e │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ bvc 6c6bc │ │ │ │ strmi sp, [r4, #496]! @ 0x1f0 │ │ │ │ eorshi pc, sp, #128, 4 │ │ │ │ stmdbeq ip, {r0, r1, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ - b 1402948 <__bss_end__@@Base+0x1385260> │ │ │ │ + b 1402948 <__bss_end__@@Base+0x1385258> │ │ │ │ addmi r0, r8, #2244608 @ 0x224000 │ │ │ │ @ instruction: 0xf10169da │ │ │ │ strbmi r0, [sl], #-257 @ 0xfffffeff │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ mrc 15, 7, fp, cr0, cr4, {0} │ │ │ │ vmov.f32 s15, s13 │ │ │ │ addmi r7, ip, #290816 @ 0x47000 │ │ │ │ bvc 6c6ec │ │ │ │ andcc sp, r1, pc, ror #3 │ │ │ │ ldrbmi r4, [r0], #1063 @ 0x427 │ │ │ │ addmi r4, r5, #-570425344 @ 0xde000000 │ │ │ │ @ instruction: 0xf8ddd1cb │ │ │ │ - blx 15500a <__bss_end__@@Base+0xd7922> │ │ │ │ + blx 15500a <__bss_end__@@Base+0xd791a> │ │ │ │ ldcl 6, cr15, [pc, #20] @ 31010 │ │ │ │ @ instruction: 0xeeb76a9e │ │ │ │ adcseq r7, r0, r0, lsl #20 │ │ │ │ adcmi r2, sl, #0, 4 │ │ │ │ @ instruction: 0xf10269d9 │ │ │ │ strmi r0, [r1], #-513 @ 0xfffffdff │ │ │ │ andeq pc, r4, r0, lsl #2 │ │ │ │ @@ -42349,19 +42349,19 @@ │ │ │ │ addsmi r7, r4, #290816 @ 0x47000 │ │ │ │ bvc 6c728 │ │ │ │ strcc sp, [r1, #-3311] @ 0xfffff311 │ │ │ │ strmi r4, [r9, #1062]! @ 0x426 │ │ │ │ ldrmi sp, [r8], -r9, ror #3 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ svccs 0x00008ff0 │ │ │ │ - blx a511a <__bss_end__@@Base+0x27a32> │ │ │ │ - bmi fe46e448 <__bss_end__@@Base+0xfe3f0d60> │ │ │ │ + blx a511a <__bss_end__@@Base+0x27a2a> │ │ │ │ + bmi fe46e448 <__bss_end__@@Base+0xfe3f0d58> │ │ │ │ ldrbtmi r6, [sl], #-2552 @ 0xfffff608 │ │ │ │ strtmi r0, [r9], -sp, lsr #1 │ │ │ │ - b ff5eefa4 <__bss_end__@@Base+0xff5718bc> │ │ │ │ + b ff5eefa4 <__bss_end__@@Base+0xff5718b4> │ │ │ │ andsls pc, r0, r7, asr #17 │ │ │ │ ldrshvs r6, [ip, #-24]! @ 0xffffffe8 │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ mcr 7, 2, pc, cr10, cr5, {6} @ │ │ │ │ ldcle 5, cr4, [r4], {161} @ 0xa1 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ stclne 13, cr13, [r0], #-48 @ 0xffffffd0 │ │ │ │ @@ -42377,70 +42377,70 @@ │ │ │ │ stclne 13, cr13, [r0], #-992 @ 0xfffffc20 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldrbpl pc, [lr, #-79]! @ 0xffffffb1 @ │ │ │ │ ldmibvs fp!, {r7}^ │ │ │ │ adcmi r3, r1, #1073741824 @ 0x40000000 │ │ │ │ strmi r4, [r2], #-1043 @ 0xfffffbed │ │ │ │ mvnsle r6, sp, lsl r0 │ │ │ │ - blmi 1deb054 <__bss_end__@@Base+0x1d6d96c> │ │ │ │ + blmi 1deb054 <__bss_end__@@Base+0x1d6d964> │ │ │ │ andcs pc, r3, fp, asr r8 @ │ │ │ │ svccs 0x00006817 │ │ │ │ eorshi pc, r7, #0 │ │ │ │ andsvs r6, r1, r9, lsr r8 │ │ │ │ ldrtmi r4, [sl], -r9, asr #12 │ │ │ │ @ instruction: 0xf04f2901 │ │ │ │ svclt 0x00b80301 │ │ │ │ stccs 1, cr2, [r1], {1} │ │ │ │ strcs fp, [r1], #-4024 @ 0xfffff048 │ │ │ │ @ instruction: 0xf6c9607b │ │ │ │ @ instruction: 0xf84243d4 │ │ │ │ stmib r7, {r3, r8, r9, fp, ip, sp}^ │ │ │ │ - blx 1360f2 <__bss_end__@@Base+0xb8a0a> │ │ │ │ + blx 1360f2 <__bss_end__@@Base+0xb8a02> │ │ │ │ stmdbmi r9!, {r0, r8, r9, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r6, [r9], #-186 @ 0xffffff46 │ │ │ │ ldrsheq r6, [ip], sl │ │ │ │ @ instruction: 0xf7d54620 │ │ │ │ @ instruction: 0x4622ecf2 │ │ │ │ mvnsvs r2, r0, lsl #2 │ │ │ │ ldcl 7, cr15, [sl, #852]! @ 0x354 │ │ │ │ ldmib r7, {r3, r4, r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ - blx 156116 <__bss_end__@@Base+0xd8a2e> │ │ │ │ + blx 156116 <__bss_end__@@Base+0xd8a26> │ │ │ │ adceq pc, sp, r9, lsl #10 │ │ │ │ - blmi 17eaf9c <__bss_end__@@Base+0x176d8b4> │ │ │ │ + blmi 17eaf9c <__bss_end__@@Base+0x176d8ac> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf8d39301 │ │ │ │ @ instruction: 0xf1b88000 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - bls 91a64 <__bss_end__@@Base+0x1437c> │ │ │ │ + bls 91a64 <__bss_end__@@Base+0x14374> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0x46436013 │ │ │ │ vqdmulh.s d15, d4, d9 │ │ │ │ @ instruction: 0xf8c82101 │ │ │ │ @ instruction: 0xf6c91004 │ │ │ │ @ instruction: 0xf84341d4 │ │ │ │ addseq r1, r2, r8, lsl #22 │ │ │ │ @ instruction: 0x46104953 │ │ │ │ movwcc lr, #10696 @ 0x29c8 │ │ │ │ stmib r8, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andls r9, r2, #4, 8 @ 0x4000000 │ │ │ │ stcl 7, cr15, [r2], {213} @ 0xd5 │ │ │ │ - bls b9554 <__bss_end__@@Base+0x3be6c> │ │ │ │ + bls b9554 <__bss_end__@@Base+0x3be64> │ │ │ │ andseq pc, ip, r8, asr #17 │ │ │ │ stcl 7, cr15, [sl, #852] @ 0x354 │ │ │ │ svclt 0x00d445a9 │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ svclt 0x00d44554 │ │ │ │ andcs r2, r1, r0 │ │ │ │ tsteq r0, r3, lsl sl │ │ │ │ adcshi pc, r7, r0, asr #32 │ │ │ │ svclt 0x00cc4554 │ │ │ │ andcs r2, r1, #0, 4 │ │ │ │ @ instruction: 0xf0004013 │ │ │ │ stccs 1, cr8, [r0, #-884] @ 0xfffffc8c │ │ │ │ - bl fe968610 <__bss_end__@@Base+0xfe8eaf28> │ │ │ │ + bl fe968610 <__bss_end__@@Base+0xfe8eaf20> │ │ │ │ @ instruction: 0xf8cd030a │ │ │ │ strmi r9, [r8], -r8 │ │ │ │ strmi r4, [ip], lr, lsl #13 │ │ │ │ stmibeq r3, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ addeq lr, lr, #323584 @ 0x4f000 │ │ │ │ ldmibvs r3!, {r8, sp}^ │ │ │ │ addmi r3, ip, #1073741824 @ 0x40000000 │ │ │ │ @@ -42480,23 +42480,23 @@ │ │ │ │ @ instruction: 0xf8d8613b │ │ │ │ cmnvs sl, r4, lsl r0 │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ @ instruction: 0x101cf8d8 │ │ │ │ @ instruction: 0xf7d60092 │ │ │ │ @ instruction: 0xf8d8e960 │ │ │ │ - blcc 7d258 <__bss_start@@Base+0x4800> │ │ │ │ + blcc 7d258 <__bss_start@@Base+0x47f8> │ │ │ │ andcc pc, r4, r8, asr #17 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf47f81e5 │ │ │ │ @ instruction: 0xf8d8af15 │ │ │ │ @ instruction: 0xb120001c │ │ │ │ @ instruction: 0xf85b4b0d │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - bls 830c8 <__bss_end__@@Base+0x59e0> │ │ │ │ + bls 830c8 <__bss_end__@@Base+0x59d8> │ │ │ │ @ instruction: 0xf8c86813 │ │ │ │ @ instruction: 0xf8c23000 │ │ │ │ str r8, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0002e4bc │ │ │ │ andeq r6, r1, ip, ror r8 │ │ │ │ andeq r6, r1, r2, ror r7 │ │ │ │ @@ -42506,32 +42506,32 @@ │ │ │ │ muleq r1, sl, r5 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ @ instruction: 0xf85b4beb │ │ │ │ ldmdavs pc, {r0, r1, ip, sp} @ │ │ │ │ rsbsle r2, r6, r0, lsl #30 │ │ │ │ andsvs r6, sl, sl, lsr r8 │ │ │ │ @ instruction: 0x4619463b │ │ │ │ - blx 279ab6 <__bss_end__@@Base+0x1fc3ce> │ │ │ │ + blx 279ab6 <__bss_end__@@Base+0x1fc3c6> │ │ │ │ subsvs pc, sl, r4, lsl #14 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ @ instruction: 0xf8419301 │ │ │ │ adcseq r2, pc, r8, lsl #22 │ │ │ │ strls lr, [r4], #-2499 @ 0xfffff63d │ │ │ │ smlabtne r2, r3, r9, lr │ │ │ │ stmibmi r0!, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - blls ac2dc <__bss_end__@@Base+0x2ebf4> │ │ │ │ + blls ac2dc <__bss_end__@@Base+0x2ebec> │ │ │ │ tstcs r0, sl, lsr r6 │ │ │ │ @ instruction: 0xf7d561d8 │ │ │ │ - blls ac708 <__bss_end__@@Base+0x2f020> │ │ │ │ + blls ac708 <__bss_end__@@Base+0x2f018> │ │ │ │ stccs 6, cr14, [r0, #-200] @ 0xffffff38 │ │ │ │ - bl fe9687dc <__bss_end__@@Base+0xfe8eb0f4> │ │ │ │ + bl fe9687dc <__bss_end__@@Base+0xfe8eb0ec> │ │ │ │ andcs r0, r0, sl, lsl #6 │ │ │ │ strmi r4, [r4], r2, lsl #12 │ │ │ │ - b 1402af8 <__bss_end__@@Base+0x1385410> │ │ │ │ + b 1402af8 <__bss_end__@@Base+0x1385408> │ │ │ │ cdp 14, 11, cr0, cr7, cr3, {4} │ │ │ │ stmib sp, {r9, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1ba9702 │ │ │ │ svclt 0x00c40f00 │ │ │ │ @ instruction: 0xf04f0097 │ │ │ │ @ instruction: 0xdd0f0900 │ │ │ │ @ instruction: 0xf10969f3 │ │ │ │ @@ -42539,107 +42539,107 @@ │ │ │ │ ldcl 4, cr4, [r3, #236] @ 0xec │ │ │ │ @ instruction: 0xf8d87a00 │ │ │ │ strmi r3, [r3], #-28 @ 0xffffffe4 │ │ │ │ @ instruction: 0xf107443b │ │ │ │ stcl 7, cr0, [r3, #16] │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ stmdbeq ip, {r1, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ - b 1402c90 <__bss_end__@@Base+0x13855a8> │ │ │ │ + b 1402c90 <__bss_end__@@Base+0x13855a0> │ │ │ │ adcsmi r0, r9, #2244608 @ 0x224000 │ │ │ │ streq pc, [r1, -r7, lsl #2] │ │ │ │ @ instruction: 0xf8d8bf04 │ │ │ │ strbmi r3, [fp], #-28 @ 0xffffffe4 │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ stc 15, cr11, [r3, #32] │ │ │ │ adcsmi r7, ip, #0, 20 │ │ │ │ strdcc sp, [r1, -r1] │ │ │ │ ldrbmi r4, [r2], #-1188 @ 0xfffffb5c │ │ │ │ addmi r4, sp, #112, 8 @ 0x70000000 │ │ │ │ ldmib sp, {r0, r1, r2, r3, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - blx 156f6e <__bss_end__@@Base+0xd9886> │ │ │ │ + blx 156f6e <__bss_end__@@Base+0xd987e> │ │ │ │ @ instruction: 0xf04ff005 │ │ │ │ addeq r5, r2, lr, ror r6 │ │ │ │ addsmi r2, sp, #0, 6 │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf8d8bf04 │ │ │ │ stmne r9, {r2, r3, r4, ip} │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ andvs fp, lr, r8, lsl #30 │ │ │ │ ldclle 2, cr4, [r2], #624 @ 0x270 │ │ │ │ strtmi r3, [r0], #-1281 @ 0xfffffaff │ │ │ │ stclle 5, cr4, [ip], #676 @ 0x2a4 │ │ │ │ stmibmi pc!, {r0, r1, r4, r5, r8, r9, sl, sp, lr, pc} @ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ - bl fe76f2f0 <__bss_end__@@Base+0xfe6f1c08> │ │ │ │ + bl fe76f2f0 <__bss_end__@@Base+0xfe6f1c00> │ │ │ │ eorcs r4, r0, #59768832 @ 0x3900000 │ │ │ │ @ instruction: 0xf7d59001 │ │ │ │ - blls ac640 <__bss_end__@@Base+0x2ef58> │ │ │ │ + blls ac640 <__bss_end__@@Base+0x2ef50> │ │ │ │ ldrbmi lr, [r4, #-1919] @ 0xfffff881 │ │ │ │ @ instruction: 0xf04fbfcc │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ - b 4b43bc <__bss_end__@@Base+0x436cd4> │ │ │ │ + b 4b43bc <__bss_end__@@Base+0x436ccc> │ │ │ │ suble r0, r4, ip │ │ │ │ vpadd.f32 d18, d0, d0 │ │ │ │ - bl fe9517ec <__bss_end__@@Base+0xfe8d4104> │ │ │ │ + bl fe9517ec <__bss_end__@@Base+0xfe8d40fc> │ │ │ │ ldrtmi r0, [lr], sl, lsl #16 │ │ │ │ - b 1402ebc <__bss_end__@@Base+0x13857d4> │ │ │ │ - b 13f35f0 <__bss_end__@@Base+0x1375f08> │ │ │ │ + b 1402ebc <__bss_end__@@Base+0x13857cc> │ │ │ │ + b 13f35f0 <__bss_end__@@Base+0x1375f00> │ │ │ │ andcs r0, r0, lr, lsl #3 │ │ │ │ strdcc r6, [r1], -r2 │ │ │ │ strmi r4, [sl], #-644 @ 0xfffffd7c │ │ │ │ bvc 6cb28 │ │ │ │ strmi r6, [sl], #-2522 @ 0xfffff626 │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stcl 4, cr4, [r2, #232] @ 0xe8 │ │ │ │ vldmiale r1!, {s15-s14} │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ strbmi r4, [r7], #-1238 @ 0xfffffb2a │ │ │ │ mvnle r4, r5, ror #10 │ │ │ │ @ instruction: 0xf605fb04 │ │ │ │ - bvs fe46cb80 <__bss_end__@@Base+0xfe3ef498> │ │ │ │ + bvs fe46cb80 <__bss_end__@@Base+0xfe3ef490> │ │ │ │ bvc 6cee4 │ │ │ │ andcs r0, r0, #176 @ 0xb0 │ │ │ │ ldmibvs r9, {r1, r3, r5, r7, r9, lr}^ │ │ │ │ andeq pc, r1, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xf1004401 │ │ │ │ svclt 0x00140004 │ │ │ │ - bvc 19ecfe0 <__bss_end__@@Base+0x196f8f8> │ │ │ │ - bvc 122cfe4 <__bss_end__@@Base+0x11af8fc> │ │ │ │ + bvc 19ecfe0 <__bss_end__@@Base+0x196f8f0> │ │ │ │ + bvc 122cfe4 <__bss_end__@@Base+0x11af8f4> │ │ │ │ stcl 2, cr4, [r1, #592] @ 0x250 │ │ │ │ vstmiale pc!, {s15-s14} │ │ │ │ strtmi r3, [r6], #-1281 @ 0xfffffaff │ │ │ │ mvnle r4, r9, lsr #11 │ │ │ │ andcc lr, r1, r5, lsr #12 │ │ │ │ ldrbmi r4, [r0], #1063 @ 0x427 │ │ │ │ addmi r4, r5, #-570425344 @ 0xde000000 │ │ │ │ stcge 4, cr15, [r6, #508]! @ 0x1fc │ │ │ │ strmi lr, [r9, #1493]! @ 0x5d5 │ │ │ │ strcs fp, [r0, #-4044] @ 0xfffff034 │ │ │ │ eormi r2, r9, r1, lsl #10 │ │ │ │ - bl fe965554 <__bss_end__@@Base+0xfe8e7e6c> │ │ │ │ + bl fe965554 <__bss_end__@@Base+0xfe8e7e64> │ │ │ │ ldcl 2, cr0, [pc, #40] @ 31480 │ │ │ │ - b acbe48 <__bss_end__@@Base+0xa4e760> │ │ │ │ + b acbe48 <__bss_end__@@Base+0xa4e758> │ │ │ │ strmi r7, [r6], sl, ror #15 │ │ │ │ - bleq fe0ebda0 <__bss_end__@@Base+0xfe06e6b8> │ │ │ │ + bleq fe0ebda0 <__bss_end__@@Base+0xfe06e6b0> │ │ │ │ strmi r4, [r5], -r4, lsl #13 │ │ │ │ bvc 6cf48 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - b 14288c4 <__bss_end__@@Base+0x13ab1dc> │ │ │ │ + b 14288c4 <__bss_end__@@Base+0x13ab1d4> │ │ │ │ @ instruction: 0xf04f018e │ │ │ │ ldmibvs r2!, {fp}^ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ strmi r4, [sl], #-1464 @ 0xfffffa48 │ │ │ │ bvc 6cbd0 │ │ │ │ strmi r6, [sl], #-2522 @ 0xfffff626 │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stcl 4, cr4, [r2, #8] │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ ldcle 2, cr4, [sp, #-752]! @ 0xfffffd10 │ │ │ │ stmdaeq r7, {r2, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ - b 1402d88 <__bss_end__@@Base+0x13856a0> │ │ │ │ + b 1402d88 <__bss_end__@@Base+0x1385698> │ │ │ │ addmi r0, sp, #136, 16 @ 0x880000 │ │ │ │ @ instruction: 0xf10169da │ │ │ │ strbmi r0, [r2], #-257 @ 0xfffffeff │ │ │ │ stmdaeq r4, {r3, r8, ip, sp, lr, pc} │ │ │ │ mrc 15, 7, fp, cr0, cr4, {0} │ │ │ │ vmov.f32 s15, s13 │ │ │ │ addmi r7, ip, #290816 @ 0x47000 │ │ │ │ @@ -42648,40 +42648,40 @@ │ │ │ │ ldrbmi r4, [r6], #1188 @ 0x4a4 │ │ │ │ strmi r4, [r9, #1112]! @ 0x458 │ │ │ │ ldrb sp, [r6, #3276] @ 0xccc │ │ │ │ svceq 0x0005ea1c │ │ │ │ ldclge 4, cr15, [r3, #252] @ 0xfc │ │ │ │ vmlaeq.f64 d14, d26, d20 │ │ │ │ strmi r4, [ip], sp, lsl #12 │ │ │ │ - b 1402d24 <__bss_end__@@Base+0x138563c> │ │ │ │ - b 13f4f24 <__bss_end__@@Base+0x137783c> │ │ │ │ + b 1402d24 <__bss_end__@@Base+0x1385634> │ │ │ │ + b 13f4f24 <__bss_end__@@Base+0x1377834> │ │ │ │ andcs r0, r0, ip, lsl #3 │ │ │ │ strdcc r6, [r1], -r2 │ │ │ │ strmi r4, [sl], #-644 @ 0xfffffd7c │ │ │ │ ldrdhi pc, [r0], -r2 │ │ │ │ strtmi r6, [sl], #-2522 @ 0xfffff626 │ │ │ │ @ instruction: 0xf101440a │ │ │ │ @ instruction: 0xf8c20104 │ │ │ │ ldclle 0, cr8, [r1] │ │ │ │ ldrbmi r3, [r4], #1793 @ 0x701 │ │ │ │ ldrmi r4, [r9, #1141]! @ 0x475 │ │ │ │ ldr sp, [r4, #3305]! @ 0xce9 │ │ │ │ strtmi r3, [r4], #1281 @ 0x501 │ │ │ │ ldrbmi r4, [r8], #-1238 @ 0xfffffb2a │ │ │ │ - blle fe9c2a58 <__bss_end__@@Base+0xfe945370> │ │ │ │ + blle fe9c2a58 <__bss_end__@@Base+0xfe945368> │ │ │ │ stmdbmi fp, {r0, r2, r3, r5, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ - b ff4ef484 <__bss_end__@@Base+0xff471d9c> │ │ │ │ + b ff4ef484 <__bss_end__@@Base+0xff471d94> │ │ │ │ eorcs r4, r0, #59768832 @ 0x3900000 │ │ │ │ @ instruction: 0xf7d54607 │ │ │ │ ldr lr, [pc, #3036]! @ 32118 │ │ │ │ svclt 0x00cc45a9 │ │ │ │ strcs r2, [r1, #-1280] @ 0xfffffb00 │ │ │ │ suble r4, r8, r8, lsr #32 │ │ │ │ - bl fe942db0 <__bss_end__@@Base+0xfe8c56c8> │ │ │ │ + bl fe942db0 <__bss_end__@@Base+0xfe8c56c0> │ │ │ │ strls r0, [r2, -sl, lsl #6] │ │ │ │ strmi r4, [lr], sp, lsl #12 │ │ │ │ addseq r4, pc, r8, lsl #12 │ │ │ │ bvc 6d038 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adceq fp, sl, r4, asr #31 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -42689,15 +42689,15 @@ │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ ldrmi r4, [r3], #-1506 @ 0xfffffa1e │ │ │ │ bvc 6ccc4 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1035 @ 0xfffffbf5 │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 6cc94 │ │ │ │ - bl 2e5d48 <__bss_end__@@Base+0x268660> │ │ │ │ + bl 2e5d48 <__bss_end__@@Base+0x268658> │ │ │ │ ldrbmi r0, [r2], -lr, lsl #24 │ │ │ │ vstmiaeq ip, {s28-s106} │ │ │ │ @ instruction: 0xf1024290 │ │ │ │ svclt 0x00040201 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf10c4463 │ │ │ │ svclt 0x00080c04 │ │ │ │ @@ -42707,15 +42707,15 @@ │ │ │ │ ldrtmi r4, [r9], #-1109 @ 0xfffffbab │ │ │ │ stclle 5, cr4, [pc], {129} @ 0x81 │ │ │ │ ldr r9, [ip], -r2, lsl #30 │ │ │ │ eorcs r4, r0, r5, lsr #18 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ strbmi lr, [r1], -r6, lsl #21 │ │ │ │ strmi r2, [r0], r0, lsr #4 │ │ │ │ - bl fe3ef528 <__bss_end__@@Base+0xfe371e40> │ │ │ │ + bl fe3ef528 <__bss_end__@@Base+0xfe371e38> │ │ │ │ ldrtmi lr, [sp], -r7, lsr #11 │ │ │ │ eormi lr, sl, #16, 14 @ 0x400000 │ │ │ │ mcrge 4, 0, pc, cr13, cr15, {1} @ │ │ │ │ movweq lr, #43940 @ 0xaba4 │ │ │ │ strmi r4, [r5], -r4, lsl #13 │ │ │ │ @ instruction: 0x0e83ea4f │ │ │ │ addeq lr, ip, #323584 @ 0x4f000 │ │ │ │ @@ -42747,28 +42747,28 @@ │ │ │ │ andeq r6, r1, sl, ror #4 │ │ │ │ ldrdeq r6, [r1], -r0 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ @ instruction: 0x00015db4 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r5, r1, r8, asr #27 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb88874 <__bss_end__@@Base+0xfeb0b18c> │ │ │ │ + bl feb88874 <__bss_end__@@Base+0xfeb0b184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r3], -r0, ror #31 │ │ │ │ stclmi 6, cr4, [r8, #-48] @ 0xffffffd0 │ │ │ │ strmi fp, [r2], -r4, lsl #1 │ │ │ │ ldrbtmi r6, [sp], #-2073 @ 0xfffff7e7 │ │ │ │ stmdavs r8, {r0, r3, r5, r8, ip, sp, pc}^ │ │ │ │ subvs r3, r8, r1, lsl #16 │ │ │ │ - blle 177b694 <__bss_end__@@Base+0x16fdfac> │ │ │ │ + blle 177b694 <__bss_end__@@Base+0x16fdfa4> │ │ │ │ tstcs r0, r0, lsl r0 │ │ │ │ stmdavs r1!, {r0, r3, r4, sp, lr} │ │ │ │ stmdbcs r0, {r1, r5, r8, r9, ip, sp, pc} │ │ │ │ stmdbvs fp, {r0, r1, r4, r6, ip, lr, pc} │ │ │ │ - blle e02110 <__bss_end__@@Base+0xd84a28> │ │ │ │ + blle e02110 <__bss_end__@@Base+0xd84a20> │ │ │ │ ldrmi r4, [r1], -fp, lsl #12 │ │ │ │ @ instruction: 0xf7ff4618 │ │ │ │ eorvs pc, r0, r9, lsl ip @ │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ cmplt r8, r8, asr #19 │ │ │ │ ldrdgt pc, [r4], #143 @ 0x8f @ │ │ │ │ movwcs lr, #10701 @ 0x29cd │ │ │ │ @@ -42779,25 +42779,25 @@ │ │ │ │ stmdapl r8!, {r2, r4, r5, fp, lr} │ │ │ │ andvs r6, lr, r6, lsl #16 │ │ │ │ tstcs r0, r1 │ │ │ │ stmdavs r1!, {r0, r3, r4, sp, lr} │ │ │ │ bicsle r2, sl, r0, lsl #20 │ │ │ │ stmdavs fp, {r0, r4, r7, r8, ip, sp, pc}^ │ │ │ │ subvs r3, fp, r1, lsl #22 │ │ │ │ - blle 1082140 <__bss_end__@@Base+0x1004a58> │ │ │ │ + blle 1082140 <__bss_end__@@Base+0x1004a50> │ │ │ │ stmibvs r8, {r2, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi addb9c <__bss_end__@@Base+0xa604b4> │ │ │ │ + blmi addb9c <__bss_end__@@Base+0xa604ac> │ │ │ │ stmiapl fp!, {r0, r8, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ - blmi a57b0c <__bss_end__@@Base+0x9da424> │ │ │ │ + blmi a57b0c <__bss_end__@@Base+0x9da41c> │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ andsvs r6, r9, sl │ │ │ │ eorvs r2, r0, r0 │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ - blcc 8b848 <__bss_end__@@Base+0xe160> │ │ │ │ + blcc 8b848 <__bss_end__@@Base+0xe158> │ │ │ │ blcs 4984c │ │ │ │ tstle lr, r4, lsr fp │ │ │ │ teqlt r8, r8, asr #19 │ │ │ │ stmib sp, {r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ stmiapl fp!, {r0, r9, ip}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ andne lr, r1, #3620864 @ 0x374000 │ │ │ │ @@ -42812,15 +42812,15 @@ │ │ │ │ ldmdami r6, {r0, r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf855447c │ │ │ │ andvs r1, ip, ip │ │ │ │ ldrbtmi r4, [r9], #-2324 @ 0xfffff6ec │ │ │ │ ldrbcs r5, [r1], #-2088 @ 0xfffff7d8 │ │ │ │ andcs r6, r1, r4 │ │ │ │ mrc 7, 6, APSR_nzcv, cr14, cr5, {6} │ │ │ │ - bl fe46f6cc <__bss_end__@@Base+0xfe3f1fe4> │ │ │ │ + bl fe46f6cc <__bss_end__@@Base+0xfe3f1fdc> │ │ │ │ strmi r4, [sl], -ip, lsl #24 │ │ │ │ ldrbtmi r4, [r8], #-2063 @ 0xfffff7f1 │ │ │ │ andvs r5, r8, r9, lsr #18 │ │ │ │ stmdami fp, {r1, r2, r3, r8, fp, lr} │ │ │ │ @ instruction: 0xe7ed4479 │ │ │ │ strmi r4, [sl], -r7, lsl #24 │ │ │ │ ldrbtmi r4, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ @@ -42847,37 +42847,37 @@ │ │ │ │ @ instruction: 0x47704478 │ │ │ │ ldrbtmi r4, [r8], #-2051 @ 0xfffff7fd │ │ │ │ svclt 0x00004770 │ │ │ │ andeq r6, r1, r6, ror ip │ │ │ │ andeq r6, r1, r8, asr ip │ │ │ │ andeq r6, r1, lr, asr ip │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb88a04 <__bss_end__@@Base+0xfeb0b31c> │ │ │ │ + bl feb88a04 <__bss_end__@@Base+0xfeb0b314> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi df536c <__bss_end__@@Base+0xd77c84> │ │ │ │ - blmi e1db24 <__bss_end__@@Base+0xda043c> │ │ │ │ + bmi df536c <__bss_end__@@Base+0xd77c7c> │ │ │ │ + blmi e1db24 <__bss_end__@@Base+0xda0434> │ │ │ │ ldrbtmi r4, [sl], #-1542 @ 0xfffff9fa │ │ │ │ ldrbtmi r4, [sp], #-3382 @ 0xfffff2ca │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9343 │ │ │ │ @ instruction: 0xf7e40300 │ │ │ │ - blx fec700f4 <__bss_end__@@Base+0xfebf2a0c> │ │ │ │ + blx fec700f4 <__bss_end__@@Base+0xfebf2a04> │ │ │ │ @ instruction: 0xf006f380 │ │ │ │ ldmdbeq fp, {r0, r1, r9}^ │ │ │ │ svclt 0x00182a02 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ - bmi bddda8 <__bss_end__@@Base+0xb606c0> │ │ │ │ + bmi bddda8 <__bss_end__@@Base+0xb606b8> │ │ │ │ ldrbtmi r4, [sl], #-2859 @ 0xfffff4d5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sublt sp, r5, r9, asr #2 │ │ │ │ @ instruction: 0x4604bdf0 │ │ │ │ stmdacs r0, {r7, r8, r9, sl, fp, sp, lr} │ │ │ │ - blmi a25c18 <__bss_end__@@Base+0x9a8530> │ │ │ │ + blmi a25c18 <__bss_end__@@Base+0x9a8528> │ │ │ │ ldrmi r5, [lr], -fp, ror #17 │ │ │ │ @ instruction: 0x479869db │ │ │ │ @ instruction: 0xf8d44b25 │ │ │ │ ldrbtmi r1, [fp], #-152 @ 0xffffff68 │ │ │ │ @ instruction: 0x461f4618 │ │ │ │ ldc2l 7, cr15, [r0], {233} @ 0xe9 │ │ │ │ @ instruction: 0xffa0f7f9 │ │ │ │ @@ -42895,17 +42895,17 @@ │ │ │ │ vst4.8 {d18,d20,d22,d24}, [pc], r0 │ │ │ │ tstls r0, r1, ror #6 │ │ │ │ vpmax.s8 d26, d0, d3 │ │ │ │ addcs r3, r9, sl, lsl #3 │ │ │ │ strb r4, [r0, r0, lsr #15] │ │ │ │ ldrbtmi r4, [fp], #-2834 @ 0xfffff4ee │ │ │ │ @ instruction: 0xf8d4e7e8 │ │ │ │ - blcs 7db24 <__bss_end__@@Base+0x43c> │ │ │ │ - blcs e7ce0 <__bss_end__@@Base+0x6a5f8> │ │ │ │ - blmi 425cec <__bss_end__@@Base+0x3a8604> │ │ │ │ + blcs 7db24 <__bss_end__@@Base+0x434> │ │ │ │ + blcs e7ce0 <__bss_end__@@Base+0x6a5f0> │ │ │ │ + blmi 425cec <__bss_end__@@Base+0x3a85fc> │ │ │ │ ldrbtmi r4, [fp], #-3343 @ 0xfffff2f1 │ │ │ │ @ instruction: 0xe7dd447d │ │ │ │ ldrtmi r4, [sp], -lr, lsl #22 │ │ │ │ @ instruction: 0xe7d9447b │ │ │ │ ldrbtmi r4, [fp], #-2829 @ 0xfffff4f3 │ │ │ │ @ instruction: 0xf7d5e7d6 │ │ │ │ svclt 0x0000ec66 │ │ │ │ @@ -42918,18 +42918,18 @@ │ │ │ │ andeq r7, r1, r2, lsr #24 │ │ │ │ ldrdeq r7, [r1], -lr │ │ │ │ strdeq r7, [r1], -sl │ │ │ │ andeq r7, r1, r0, lsl ip │ │ │ │ strdeq r7, [r1], -r0 │ │ │ │ andeq r7, r1, sl, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb88b20 <__bss_end__@@Base+0xfeb0b438> │ │ │ │ + bl feb88b20 <__bss_end__@@Base+0xfeb0b430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 6f58a8 <__bss_end__@@Base+0x6781c0> │ │ │ │ - blmi 71db40 <__bss_end__@@Base+0x6a0458> │ │ │ │ + bmi 6f58a8 <__bss_end__@@Base+0x6781b8> │ │ │ │ + blmi 71db40 <__bss_end__@@Base+0x6a0450> │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ ldmpl r3, {r0, sp}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldc2 7, cr15, [r0], {233} @ 0xe9 │ │ │ │ eorle r2, r2, r2, lsl #16 │ │ │ │ andsle r2, sp, r4, lsl #16 │ │ │ │ @@ -42938,17 +42938,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-2322 @ 0xfffff6ee │ │ │ │ andcs r4, r4, #18432 @ 0x4800 │ │ │ │ stmdage r2, {r8, ip, pc} │ │ │ │ ldrbtmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ svc 0x009af7d5 │ │ │ │ strtmi sl, [r8], -r2, lsl #18 │ │ │ │ stc 7, cr15, [lr], #852 @ 0x354 │ │ │ │ - blmi 2c41a4 <__bss_end__@@Base+0x246abc> │ │ │ │ + blmi 2c41a4 <__bss_end__@@Base+0x246ab4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 10b9e0 <__bss_end__@@Base+0x8e2f8> │ │ │ │ + blls 10b9e0 <__bss_end__@@Base+0x8e2f0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_und │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ ldrbtmi r4, [r9], #-2312 @ 0xfffff6f8 │ │ │ │ stmdbmi r8, {r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7e14479 │ │ │ │ stc 7, cr15, [lr], {213} @ 0xd5 │ │ │ │ @@ -42958,15 +42958,15 @@ │ │ │ │ andeq r7, r1, lr, lsl #23 │ │ │ │ andeq sp, r2, r8, asr #20 │ │ │ │ andeq r6, r1, lr, asr #21 │ │ │ │ @ instruction: 0x00016ab0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 6, cr15, cr0, cr15, {2} │ │ │ │ - blhi 1ece74 <__bss_end__@@Base+0x16f78c> │ │ │ │ + blhi 1ece74 <__bss_end__@@Base+0x16f784> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ cdppl 5, 8, cr15, cr0, cr14, {5} │ │ │ │ ldreq pc, [r0, #-2254]! @ 0xfffff732 │ │ │ │ @@ -42977,205 +42977,205 @@ │ │ │ │ andsls r3, r0, ip, lsl #9 │ │ │ │ ldmpl r3, {r3, r4, r8, ip, pc}^ │ │ │ │ eorvs r6, r3, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ svclt 0x00181e0b │ │ │ │ tstls r1, #67108864 @ 0x4000000 │ │ │ │ bicsvc lr, r0, #0, 22 │ │ │ │ - b 13fba0c <__bss_end__@@Base+0x137e324> │ │ │ │ + b 13fba0c <__bss_end__@@Base+0x137e31c> │ │ │ │ movwls r0, #62307 @ 0xf363 │ │ │ │ cmpphi r1, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ - beq fe46d234 <__bss_end__@@Base+0xfe3efb4c> │ │ │ │ - blge feeed098 <__bss_end__@@Base+0xfee6f9b0> │ │ │ │ + beq fe46d234 <__bss_end__@@Base+0xfe3efb44> │ │ │ │ + blge feeed098 <__bss_end__@@Base+0xfee6f9a8> │ │ │ │ @ instruction: 0xf50dacd1 │ │ │ │ cdp 5, 11, cr6, cr8, cr2, {4} │ │ │ │ svcge 0x00209be7 │ │ │ │ ldrtmi r4, [r8], r1, lsr #13 │ │ │ │ strcs r4, [r0], -sl, lsr #13 │ │ │ │ mcr 15, 4, sl, cr10, cr14, {0} │ │ │ │ @ instruction: 0xf7d50b09 │ │ │ │ @ instruction: 0xeeb7e912 │ │ │ │ - blge fe7cc640 <__bss_end__@@Base+0xfe74ef58> │ │ │ │ + blge fe7cc640 <__bss_end__@@Base+0xfe74ef50> │ │ │ │ @ instruction: 0xee869910 │ │ │ │ - bge 1b10648 <__bss_end__@@Base+0x1a92f60> │ │ │ │ + bge 1b10648 <__bss_end__@@Base+0x1a92f58> │ │ │ │ @ instruction: 0x461c9412 │ │ │ │ ldrmi r3, [r3], r1, lsl #2 │ │ │ │ - bge 956284 <__bss_end__@@Base+0x8d8b9c> │ │ │ │ + bge 956284 <__bss_end__@@Base+0x8d8b94> │ │ │ │ tstls lr, sp, lsl #6 │ │ │ │ ldrls r9, [r4, #-531] @ 0xfffffded │ │ │ │ - blvc ff22d53c <__bss_end__@@Base+0xff1afe54> │ │ │ │ - bhi ff22d540 <__bss_end__@@Base+0xff1afe58> │ │ │ │ + blvc ff22d53c <__bss_end__@@Base+0xff1afe4c> │ │ │ │ + bhi ff22d540 <__bss_end__@@Base+0xff1afe50> │ │ │ │ mcr 0, 0, r0, cr7, cr3, {3} │ │ │ │ ldmdbge ip, {r4, r9, fp, ip, sp} │ │ │ │ mrc 6, 5, r4, cr8, cr8, {1} │ │ │ │ vnmul.f64 d7, d23, d7 │ │ │ │ vdiv.f64 d7, d7, d10 │ │ │ │ vmov.f64 d0, #121 @ 0x3fc80000 1.5625000 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @ instruction: 0xf7d50ac0 │ │ │ │ mcr 13, 0, lr, cr7, cr0, {1} │ │ │ │ vldr s12, [r8, #-576] @ 0xfffffdc0 │ │ │ │ ldmdbge ip, {r1, r8, r9, fp, sp, lr} │ │ │ │ - blpl ffa2d574 <__bss_end__@@Base+0xff9afe8c> │ │ │ │ - blvc 76d10c <__bss_end__@@Base+0x6efa24> │ │ │ │ + blpl ffa2d574 <__bss_end__@@Base+0xff9afe84> │ │ │ │ + blvc 76d10c <__bss_end__@@Base+0x6efa1c> │ │ │ │ @ instruction: 0x36014638 │ │ │ │ - blvs 26d338 <__bss_end__@@Base+0x1efc50> │ │ │ │ - blvc 26d340 <__bss_end__@@Base+0x1efc58> │ │ │ │ - blpl 2ed33c <__bss_end__@@Base+0x26fc54> │ │ │ │ - blvs ff1ed588 <__bss_end__@@Base+0xff16fea0> │ │ │ │ - blvc ff22d58c <__bss_end__@@Base+0xff1afea4> │ │ │ │ - bleq 2ad4c8 <__bss_end__@@Base+0x22fde0> │ │ │ │ - bvs acd5c <__bss_end__@@Base+0x2f674> │ │ │ │ - bvc acd64 <__bss_end__@@Base+0x2f67c> │ │ │ │ - bleq ff06d59c <__bss_end__@@Base+0xfefefeb4> │ │ │ │ - beq ff06d5a0 <__bss_end__@@Base+0xfefefeb8> │ │ │ │ + blvs 26d338 <__bss_end__@@Base+0x1efc48> │ │ │ │ + blvc 26d340 <__bss_end__@@Base+0x1efc50> │ │ │ │ + blpl 2ed33c <__bss_end__@@Base+0x26fc4c> │ │ │ │ + blvs ff1ed588 <__bss_end__@@Base+0xff16fe98> │ │ │ │ + blvc ff22d58c <__bss_end__@@Base+0xff1afe9c> │ │ │ │ + bleq 2ad4c8 <__bss_end__@@Base+0x22fdd8> │ │ │ │ + bvs acd5c <__bss_end__@@Base+0x2f66c> │ │ │ │ + bvc acd64 <__bss_end__@@Base+0x2f674> │ │ │ │ + bleq ff06d59c <__bss_end__@@Base+0xfefefeac> │ │ │ │ + beq ff06d5a0 <__bss_end__@@Base+0xfefefeb0> │ │ │ │ stc 7, cr15, [lr, #-852] @ 0xfffffcac │ │ │ │ - blvs 76d140 <__bss_end__@@Base+0x6efa58> │ │ │ │ - blvc ecf30 <__bss_end__@@Base+0x6f848> │ │ │ │ + blvs 76d140 <__bss_end__@@Base+0x6efa50> │ │ │ │ + blvc ecf30 <__bss_end__@@Base+0x6f840> │ │ │ │ vmov.f64 d9, #126 @ 0x3ff00000 1.875 │ │ │ │ vcvt.f32.f64 s12, d6 │ │ │ │ addsmi r7, lr, #203776 @ 0x31c00 │ │ │ │ - bvs acd70 <__bss_end__@@Base+0x2f688> │ │ │ │ - bvc acd90 <__bss_end__@@Base+0x2f6a8> │ │ │ │ + bvs acd70 <__bss_end__@@Base+0x2f680> │ │ │ │ + bvc acd90 <__bss_end__@@Base+0x2f6a0> │ │ │ │ addscs sp, r0, #-2147483601 @ 0x8000002f │ │ │ │ @ instruction: 0xf50d2100 │ │ │ │ - blge 194dd24 <__bss_end__@@Base+0x18d063c> │ │ │ │ + blge 194dd24 <__bss_end__@@Base+0x18d0634> │ │ │ │ ldcls 12, cr9, [r4, #-72] @ 0xffffffb8 │ │ │ │ @ instruction: 0xf7d59317 │ │ │ │ mrcls 8, 0, lr, cr0, cr12, {7} │ │ │ │ @ instruction: 0x2e029a11 │ │ │ │ tstpcs r8, sp, lsr #17 @ p-variant is OBSOLETE │ │ │ │ rschi pc, fp, r0, asr #6 │ │ │ │ @ instruction: 0xf04f9b13 │ │ │ │ cdpne 14, 11, cr0, cr2, cr12, {0} │ │ │ │ @ instruction: 0xf1a3990c │ │ │ │ - blls 373748 <__bss_end__@@Base+0x2f6060> │ │ │ │ - blx 3b8f3e <__bss_end__@@Base+0x33b856> │ │ │ │ + blls 373748 <__bss_end__@@Base+0x2f6058> │ │ │ │ + blx 3b8f3e <__bss_end__@@Base+0x33b84e> │ │ │ │ movwcc pc, #19974 @ 0x4e06 @ │ │ │ │ bicsmi pc, ip, sp, lsl #4 │ │ │ │ ssatmi r9, #29, r4, lsl #6 │ │ │ │ @ instruction: 0xf50d9112 │ │ │ │ andsls r6, r6, #1073741863 @ 0x40000027 │ │ │ │ - bl 1f1c7c <__bss_end__@@Base+0x174594> │ │ │ │ + bl 1f1c7c <__bss_end__@@Base+0x17458c> │ │ │ │ ldrls r0, [r5, -r2, lsl #20] │ │ │ │ ldrsbls pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ svcls 0x00121e73 │ │ │ │ bleq 6e25c │ │ │ │ - bl 83548 <__bss_end__@@Base+0x5e60> │ │ │ │ + bl 83548 <__bss_end__@@Base+0x5e58> │ │ │ │ stmib sp, {r1, r2, r3, r9, sl}^ │ │ │ │ andsls r3, fp, #1073741830 @ 0x40000006 │ │ │ │ - bvs acf34 <__bss_end__@@Base+0x2f84c> │ │ │ │ + bvs acf34 <__bss_end__@@Base+0x2f844> │ │ │ │ movweq pc, #49415 @ 0xc107 @ │ │ │ │ - bvs ace40 <__bss_end__@@Base+0x2f758> │ │ │ │ + bvs ace40 <__bss_end__@@Base+0x2f750> │ │ │ │ strtmi r4, [sl], -r1, lsr #12 │ │ │ │ - bllt efc14 <__bss_end__@@Base+0x7252c> │ │ │ │ - bvc ace30 <__bss_end__@@Base+0x2f748> │ │ │ │ + bllt efc14 <__bss_end__@@Base+0x72524> │ │ │ │ + bvc ace30 <__bss_end__@@Base+0x2f740> │ │ │ │ ldcl 3, cr3, [r1], #48 @ 0x30 │ │ │ │ vstr s14, [r3, #-4] │ │ │ │ vmul.f32 s12, s14, s10 │ │ │ │ vmul.f32 s15, s14, s13 │ │ │ │ vstr s14, [r3, #-664] @ 0xfffffd68 │ │ │ │ vstr s15, [r3, #-24] @ 0xffffffe8 │ │ │ │ adcsmi r7, r3, #4, 20 @ 0x4000 │ │ │ │ ldrbtmi sp, [r7], #-494 @ 0xfffffe12 │ │ │ │ streq lr, [lr], -r3, lsl #22 │ │ │ │ ldrsble r4, [pc, #84] @ 31be4 │ │ │ │ - bls 7193e0 <__bss_end__@@Base+0x69bcf8> │ │ │ │ + bls 7193e0 <__bss_end__@@Base+0x69bcf0> │ │ │ │ @ instruction: 0x3119e9dd │ │ │ │ @ instruction: 0xf1a218b2 │ │ │ │ - bls 4333d0 <__bss_end__@@Base+0x3b5ce8> │ │ │ │ + bls 4333d0 <__bss_end__@@Base+0x3b5ce0> │ │ │ │ stceq 1, cr15, [r3], {162} @ 0xa2 │ │ │ │ @ instruction: 0x3c0cfb02 │ │ │ │ - blx fa7de <__bss_end__@@Base+0x7d0f6> │ │ │ │ - bls 3b8be0 <__bss_end__@@Base+0x33b4f8> │ │ │ │ - blls 439fe4 <__bss_end__@@Base+0x3bc8fc> │ │ │ │ + blx fa7de <__bss_end__@@Base+0x7d0ee> │ │ │ │ + bls 3b8be0 <__bss_end__@@Base+0x33b4f0> │ │ │ │ + blls 439fe4 <__bss_end__@@Base+0x3bc8f4> │ │ │ │ @ instruction: 0xf04f2718 │ │ │ │ blx 753be │ │ │ │ - bls 561fc8 <__bss_end__@@Base+0x4e48e0> │ │ │ │ + bls 561fc8 <__bss_end__@@Base+0x4e48d8> │ │ │ │ stmibeq r3, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ stmdaeq r3, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf707fb03 │ │ │ │ - beq 2ac7d8 <__bss_end__@@Base+0x22f0f0> │ │ │ │ + beq 2ac7d8 <__bss_end__@@Base+0x22f0e8> │ │ │ │ stmdaeq r0, {r3, r6, r7, r8, ip, sp, lr, pc} │ │ │ │ ldmib sp, {r0, r7, sl, lr}^ │ │ │ │ @ instruction: 0xf10c2b0c │ │ │ │ ldc 3, cr0, [r4], #48 @ 0x30 │ │ │ │ vldmia r5!, {s15} │ │ │ │ @ instruction: 0xf8266a01 │ │ │ │ vldmia r2!, {d24} │ │ │ │ movwcc r7, #51713 @ 0xca01 │ │ │ │ - bvs fe9ed490 <__bss_end__@@Base+0xfe96fda8> │ │ │ │ - bvc fe22d594 <__bss_end__@@Base+0xfe1afeac> │ │ │ │ - bvc 16d108 <__bss_end__@@Base+0xefa20> │ │ │ │ - bvc acfec <__bss_end__@@Base+0x2f904> │ │ │ │ - bvs 1ed010 <__bss_end__@@Base+0x16f928> │ │ │ │ - bvc 1ad114 <__bss_end__@@Base+0x12fa2c> │ │ │ │ + bvs fe9ed490 <__bss_end__@@Base+0xfe96fda0> │ │ │ │ + bvc fe22d594 <__bss_end__@@Base+0xfe1afea4> │ │ │ │ + bvc 16d108 <__bss_end__@@Base+0xefa18> │ │ │ │ + bvc acfec <__bss_end__@@Base+0x2f8fc> │ │ │ │ + bvs 1ed010 <__bss_end__@@Base+0x16f920> │ │ │ │ + bvc 1ad114 <__bss_end__@@Base+0x12fa24> │ │ │ │ mvnle r4, fp, lsl #5 │ │ │ │ movweq pc, #49569 @ 0xc1a1 @ │ │ │ │ @ instruction: 0x464a46d3 │ │ │ │ - bvc ad1e0 <__bss_end__@@Base+0x2faf8> │ │ │ │ + bvc ad1e0 <__bss_end__@@Base+0x2faf0> │ │ │ │ cdp 3, 2, cr3, cr6, cr12, {0} │ │ │ │ vnmul.f32 s13, s15, s15 │ │ │ │ addmi r7, r2, #421888 @ 0x67000 │ │ │ │ - bvc ad134 <__bss_end__@@Base+0x2fa4c> │ │ │ │ - bvc ad218 <__bss_end__@@Base+0x2fb30> │ │ │ │ - bvs 12d03c <__bss_end__@@Base+0xaf954> │ │ │ │ - bvc ed140 <__bss_end__@@Base+0x6fa58> │ │ │ │ - blls 4263f0 <__bss_end__@@Base+0x3a8d08> │ │ │ │ + bvc ad134 <__bss_end__@@Base+0x2fa44> │ │ │ │ + bvc ad218 <__bss_end__@@Base+0x2fb28> │ │ │ │ + bvs 12d03c <__bss_end__@@Base+0xaf94c> │ │ │ │ + bvc ed140 <__bss_end__@@Base+0x6fa50> │ │ │ │ + blls 4263f0 <__bss_end__@@Base+0x3a8d00> │ │ │ │ cdpeq 1, 0, cr15, cr1, cr14, {0} │ │ │ │ ldrtmi r4, [r9], #-1212 @ 0xfffffb44 │ │ │ │ - blle ff2432bc <__bss_end__@@Base+0xff1c5bd4> │ │ │ │ + blle ff2432bc <__bss_end__@@Base+0xff1c5bcc> │ │ │ │ ldrtcs r9, [r4], #-2064 @ 0xfffff7f0 │ │ │ │ - bls 4180a4 <__bss_end__@@Base+0x39a9bc> │ │ │ │ + bls 4180a4 <__bss_end__@@Base+0x39a9b4> │ │ │ │ strmi r9, [sl], #-2840 @ 0xfffff4e8 │ │ │ │ movwls r4, #41985 @ 0xa401 │ │ │ │ movwls r9, #35601 @ 0x8b11 │ │ │ │ @ instruction: 0xf101fb00 │ │ │ │ eorscs r9, r1, r2, lsl fp │ │ │ │ - blls 59687c <__bss_end__@@Base+0x519194> │ │ │ │ + blls 59687c <__bss_end__@@Base+0x51918c> │ │ │ │ smlabteq r3, sp, r9, lr │ │ │ │ movwls r2, #304 @ 0x130 │ │ │ │ - blls 603d14 <__bss_end__@@Base+0x58662c> │ │ │ │ + blls 603d14 <__bss_end__@@Base+0x586624> │ │ │ │ ldrbtmi r9, [r8], #-1025 @ 0xfffffbff │ │ │ │ strcs r3, [r0], #-2936 @ 0xfffff488 │ │ │ │ teqcs r3, #134217728 @ 0x8000000 │ │ │ │ strcs r9, [fp], #-1035 @ 0xfffffbf5 │ │ │ │ ldrtcs r9, [r2], #-1033 @ 0xfffffbf7 │ │ │ │ strcs r9, [r9], #-1031 @ 0xfffffbf9 │ │ │ │ @ instruction: 0xf7d49405 │ │ │ │ - bmi 8eda38 <__bss_end__@@Base+0x870350> │ │ │ │ + bmi 8eda38 <__bss_end__@@Base+0x870348> │ │ │ │ @ instruction: 0xf50d4b1f │ │ │ │ ldrbtmi r4, [sl], #-362 @ 0xfffffe96 │ │ │ │ ldmpl r3, {r2, r3, r7, r8, ip, sp}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd12b0300 │ │ │ │ stclmi 5, cr15, [sl, #-52]! @ 0xffffffcc │ │ │ │ ldc 0, cr11, [sp], #148 @ 0x94 │ │ │ │ pop {r1, r2, r8, r9, fp, pc} │ │ │ │ addscs r8, r0, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0xf50d2100 │ │ │ │ - blge 194def4 <__bss_end__@@Base+0x18d080c> │ │ │ │ + blge 194def4 <__bss_end__@@Base+0x18d0804> │ │ │ │ @ instruction: 0xf7d59317 │ │ │ │ - bls 4abd20 <__bss_end__@@Base+0x42e638> │ │ │ │ + bls 4abd20 <__bss_end__@@Base+0x42e630> │ │ │ │ tstpcs r8, sp, lsr #17 @ p-variant is OBSOLETE │ │ │ │ bicsmi pc, ip, #-805306368 @ 0xd0000000 │ │ │ │ - blls 45691c <__bss_end__@@Base+0x3d9234> │ │ │ │ + blls 45691c <__bss_end__@@Base+0x3d922c> │ │ │ │ tstls r6, #2048 @ 0x800 │ │ │ │ tstls r5, #33792 @ 0x8400 │ │ │ │ ldrhle lr, [r5, #114]! @ 0x72 │ │ │ │ @ instruction: 0xf1a39b13 │ │ │ │ vmax.s8 d0, d13, d12 │ │ │ │ @ instruction: 0x469c43dc │ │ │ │ - blls 396938 <__bss_end__@@Base+0x319250> │ │ │ │ + blls 396938 <__bss_end__@@Base+0x319248> │ │ │ │ movwcc r9, #17941 @ 0x4615 │ │ │ │ - blls 356948 <__bss_end__@@Base+0x2d9260> │ │ │ │ + blls 356948 <__bss_end__@@Base+0x2d9258> │ │ │ │ movwcs r1, #3352 @ 0xd18 │ │ │ │ smmla r6, r6, r3, r9 │ │ │ │ - b 15efc58 <__bss_end__@@Base+0x1572570> │ │ │ │ + b 15efc58 <__bss_end__@@Base+0x1572568> │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ ldrdeq sp, [r2], -r2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r7, r1, r2, lsl #17 │ │ │ │ andeq sp, r2, r2, lsr #14 │ │ │ │ andeq pc, r3, #0 │ │ │ │ @@ -43190,30 +43190,30 @@ │ │ │ │ stmdbcs r0, {r0, r1, r9, sl, lr} │ │ │ │ andle sp, r3, ip, lsl #22 │ │ │ │ ldrbtmi r4, [sl], #-2574 @ 0xfffff5f2 │ │ │ │ cmnlt r9, r1, lsl r8 │ │ │ │ @ instruction: 0xf8c34620 │ │ │ │ mullt r2, r4, r0 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt ffeefcd4 <__bss_end__@@Base+0xffe725ec> │ │ │ │ + bllt ffeefcd4 <__bss_end__@@Base+0xffe725e4> │ │ │ │ @ instruction: 0x2094f8d0 │ │ │ │ bcs 3a168 │ │ │ │ @ instruction: 0xe7edd1f2 │ │ │ │ andscs r4, r0, r6, lsl #18 │ │ │ │ movwcs lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ bls 715e8 │ │ │ │ strmi r9, [r1], -r1, lsl #22 │ │ │ │ @ instruction: 0xe7e56010 │ │ │ │ - andeq fp, r4, sl, ror #18 │ │ │ │ - ldrdeq r2, [r4], -r4 │ │ │ │ + andeq fp, r4, r2, ror r9 │ │ │ │ + ldrdeq r2, [r4], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb88f94 <__bss_end__@@Base+0xfeb0b8ac> │ │ │ │ + bl feb88f94 <__bss_end__@@Base+0xfeb0b8a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 275d5c <__bss_end__@@Base+0x1f8674> │ │ │ │ + blmi 275d5c <__bss_end__@@Base+0x1f866c> │ │ │ │ ldrbtmi r4, [fp], #-2569 @ 0xfffff5f7 │ │ │ │ @ instruction: 0xf8d3589b │ │ │ │ smlalbblt r4, ip, ip, r1 │ │ │ │ and r4, r1, r5, lsl #12 │ │ │ │ @ instruction: 0xb12c68e4 │ │ │ │ strtmi r6, [r9], -r0, lsr #16 │ │ │ │ stc 7, cr15, [ip], {213} @ 0xd5 │ │ │ │ @@ -43247,26 +43247,26 @@ │ │ │ │ subsle r2, r5, r0, lsl #26 │ │ │ │ andsvs r6, r1, r9, lsr #16 │ │ │ │ @ instruction: 0xf04f2b01 │ │ │ │ svclt 0x00b80201 │ │ │ │ rsbvs r2, sl, r1, lsl #6 │ │ │ │ @ instruction: 0x462a4611 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 26ff4c <__bss_end__@@Base+0x1f2864> │ │ │ │ + blne 26ff4c <__bss_end__@@Base+0x1f285c> │ │ │ │ movwcc lr, #18885 @ 0x49c5 │ │ │ │ vqrdmulh.s d15, d3, d3 │ │ │ │ stmib r5, {r2, r3, r5, r8, fp, lr}^ │ │ │ │ addseq r2, lr, r2, lsl #4 │ │ │ │ @ instruction: 0x46304479 │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr4, {6} │ │ │ │ tstcs r0, r2, lsr r6 │ │ │ │ @ instruction: 0xf7d461e8 │ │ │ │ stmibvs r8!, {r1, r2, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0x7604e9d5 │ │ │ │ - blx 1ba272 <__bss_end__@@Base+0x13cb8a> │ │ │ │ + blx 1ba272 <__bss_end__@@Base+0x13cb82> │ │ │ │ addseq pc, r2, r7, lsl #4 │ │ │ │ svc 0x003cf7d4 │ │ │ │ ldcle 2, cr4, [fp, #-732] @ 0xfffffd24 │ │ │ │ stcle 14, cr2, [sp, #-0] │ │ │ │ andcs r1, r0, #112, 24 @ 0x7000 │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ addeq r5, r0, lr, ror ip │ │ │ │ @@ -43289,15 +43289,15 @@ │ │ │ │ andsvs r4, lr, r2, lsl #8 │ │ │ │ @ instruction: 0xe7e3d1f8 │ │ │ │ eorcs r4, r0, fp, lsl #18 │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ ldcl 7, cr15, [sl, #848]! @ 0x350 │ │ │ │ eorcs r4, r0, #42991616 @ 0x2900000 │ │ │ │ @ instruction: 0xf7d44605 │ │ │ │ - blls adafc <__bss_end__@@Base+0x30414> │ │ │ │ + blls adafc <__bss_end__@@Base+0x3040c> │ │ │ │ svclt 0x0000e79e │ │ │ │ ldrdeq sp, [r2], -r8 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ strdeq r7, [r1], -r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r5, r1, ip, asr #18 │ │ │ │ @ instruction: 0x000158ba │ │ │ │ @@ -43307,119 +43307,119 @@ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ ldclmi 0, cr11, [r0, #-616]! @ 0xfffffd98 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrbtmi r2, [sp], #-1536 @ 0xfffffa00 │ │ │ │ stmib sp, {r1, r2, r3, r5, r6, sl, fp, lr}^ │ │ │ │ andsls r2, r4, #1342177281 @ 0x50000001 │ │ │ │ - bmi 1b83124 <__bss_end__@@Base+0x1b05a3c> │ │ │ │ + bmi 1b83124 <__bss_end__@@Base+0x1b05a34> │ │ │ │ @ instruction: 0x96179612 │ │ │ │ stmiapl sl!, {r2, r3, r5, r6, r8, r9, fp, lr} │ │ │ │ andsls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmiapl r7!, {r0, r1, r2, r4, fp, sp, pc}^ │ │ │ │ stmiapl r3!, {r3, r5, r6, r8, r9, fp, lr}^ │ │ │ │ - blmi 1a56b84 <__bss_end__@@Base+0x19d949c> │ │ │ │ + blmi 1a56b84 <__bss_end__@@Base+0x19d9494> │ │ │ │ ldmdage r6, {r0, r1, r3, ip, pc} │ │ │ │ - blmi 1a082f0 <__bss_end__@@Base+0x198ac08> │ │ │ │ + blmi 1a082f0 <__bss_end__@@Base+0x198ac00> │ │ │ │ strls r9, [r2, -lr, lsl #14] │ │ │ │ andls sl, r9, r4, lsl pc │ │ │ │ strls sl, [sl, #-2069] @ 0xfffff7eb │ │ │ │ ldmdage r2, {r0, r1, r2, ip, pc} │ │ │ │ andls r9, r3, r8, lsl #10 │ │ │ │ strls r9, [r4, #-1286] @ 0xfffffafa │ │ │ │ stmdami r1!, {r0, r2, r8, r9, sl, ip, pc}^ │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ - blge 483160 <__bss_end__@@Base+0x405a78> │ │ │ │ - blls 3d6b84 <__bss_end__@@Base+0x35949c> │ │ │ │ + blge 483160 <__bss_end__@@Base+0x405a70> │ │ │ │ + blls 3d6b84 <__bss_end__@@Base+0x359494> │ │ │ │ stc 7, cr15, [r0, #-852]! @ 0xfffffcac │ │ │ │ eorsle r2, r8, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ suble r2, r8, r1, lsl #16 │ │ │ │ @ instruction: 0xf7e49811 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e3d033 │ │ │ │ @ instruction: 0x4603fe75 │ │ │ │ eorle r2, lr, r0, lsl #16 │ │ │ │ @ instruction: 0xf0026d42 │ │ │ │ - bcs b27bc <__bss_end__@@Base+0x350d4> │ │ │ │ - bls 566458 <__bss_end__@@Base+0x4e8d70> │ │ │ │ - blle 11bc7b8 <__bss_end__@@Base+0x113f0d0> │ │ │ │ + bcs b27bc <__bss_end__@@Base+0x350cc> │ │ │ │ + bls 566458 <__bss_end__@@Base+0x4e8d68> │ │ │ │ + blle 11bc7b8 <__bss_end__@@Base+0x113f0c8> │ │ │ │ ldmdals r2, {r1, r2, r3, ip, pc} │ │ │ │ @ instruction: 0xff04f7ff │ │ │ │ ldmdavs sl!, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - blle 19bc7c8 <__bss_end__@@Base+0x193f0e0> │ │ │ │ + blle 19bc7c8 <__bss_end__@@Base+0x193f0d8> │ │ │ │ strcc r3, [r4, -r1, lsl #12] │ │ │ │ mvnsle r2, r4, lsl #28 │ │ │ │ @ instruction: 0xf8c39a15 │ │ │ │ - bls 5ba318 <__bss_end__@@Base+0x53cc30> │ │ │ │ + bls 5ba318 <__bss_end__@@Base+0x53cc28> │ │ │ │ @ instruction: 0xf8c39914 │ │ │ │ - bls 5fa330 <__bss_end__@@Base+0x57cc48> │ │ │ │ + bls 5fa330 <__bss_end__@@Base+0x57cc40> │ │ │ │ cmppeq r0, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ sbcne pc, ip, r3, asr #17 │ │ │ │ @ instruction: 0xf8c36e58 │ │ │ │ movwls r2, #57560 @ 0xe0d8 │ │ │ │ ldmib r6, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ vnmlsvs.f64 d9, d9, d14 │ │ │ │ tstpeq r1, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ - blmi 104b864 <__bss_end__@@Base+0xfce17c> │ │ │ │ + blmi 104b864 <__bss_end__@@Base+0xfce174> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdami pc!, {r1, r4, sp, lr, pc} @ │ │ │ │ ldrne pc, [fp, #-576] @ 0xfffffdc0 │ │ │ │ ldmdbmi pc!, {r1, r2, r3, r4, r5, r8, r9, fp, lr} @ │ │ │ │ stmdapl r0!, {r0, r4, r9, fp, ip, pc} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldmdbmi sp!, {sp} │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7d5601d │ │ │ │ - blmi f2ca40 <__bss_end__@@Base+0xeaf358> │ │ │ │ + blmi f2ca40 <__bss_end__@@Base+0xeaf350> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi bc4918 <__bss_end__@@Base+0xb47230> │ │ │ │ + blmi bc4918 <__bss_end__@@Base+0xb47228> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 68c0a0 <__bss_end__@@Base+0x60e9b8> │ │ │ │ + blls 68c0a0 <__bss_end__@@Base+0x60e9b0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SPSR_mon │ │ │ │ pop {r1, r3, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d081f0 │ │ │ │ @ instruction: 0x96130150 │ │ │ │ movwls fp, #61912 @ 0xf1d8 │ │ │ │ ldmvs sl, {r1, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x46014790 │ │ │ │ @ instruction: 0xf7d44630 │ │ │ │ - blls 42de08 <__bss_end__@@Base+0x3b0720> │ │ │ │ + blls 42de08 <__bss_end__@@Base+0x3b0718> │ │ │ │ andsls r4, r3, r6, lsl #12 │ │ │ │ strbeq pc, [ip, r3, lsl #2] @ │ │ │ │ ldmeq ip, {r0, r1, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46284639 │ │ │ │ mrc 7, 5, APSR_nzcv, cr0, cr4, {6} │ │ │ │ strmi r3, [r1], -r4, lsl #14 │ │ │ │ @ instruction: 0xf7d44630 │ │ │ │ strbmi lr, [r7, #-3930] @ 0xfffff0a6 │ │ │ │ andsls r4, r3, r6, lsl #12 │ │ │ │ - blmi 9a6850 <__bss_end__@@Base+0x929168> │ │ │ │ + blmi 9a6850 <__bss_end__@@Base+0x929160> │ │ │ │ stmiapl r3!, {r0, r1, r4, r8, fp, sp, pc}^ │ │ │ │ ldrmi r9, [r8], -lr, lsl #6 │ │ │ │ mcr 7, 5, pc, cr0, cr4, {6} @ │ │ │ │ ldmdbmi fp, {r1, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ cmppne r8, #72351744 @ p-variant is OBSOLETE @ 0x4500000 │ │ │ │ cmppvc sl, #1342177292 @ p-variant is OBSOLETE @ 0x5000000c │ │ │ │ - bmi 816d04 <__bss_end__@@Base+0x79961c> │ │ │ │ - blmi 643260 <__bss_end__@@Base+0x5c5b78> │ │ │ │ + bmi 816d04 <__bss_end__@@Base+0x799614> │ │ │ │ + blmi 643260 <__bss_end__@@Base+0x5c5b70> │ │ │ │ ldrbtmi r5, [sl], #-2145 @ 0xfffff79f │ │ │ │ mlspl r0, r6, r8, pc @ │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ ldmib sp, {r0, r1, r2, r3, r5, r9, ip}^ │ │ │ │ stmiapl r3!, {r1, r2, r4, ip}^ │ │ │ │ andsvs r9, sl, r2, lsl #10 │ │ │ │ andne lr, r0, sp, asr #19 │ │ │ │ ldmdbmi r7, {r0, sp} │ │ │ │ tstcs r4, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - blmi 46c994 <__bss_end__@@Base+0x3ef2ac> │ │ │ │ + blmi 46c994 <__bss_end__@@Base+0x3ef2a4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7d5e7a8 │ │ │ │ svclt 0x0000e86a │ │ │ │ muleq r2, r2, r4 │ │ │ │ andeq sp, r2, r8, lsl #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @@ -43434,22 +43434,22 @@ │ │ │ │ strdeq r7, [r1], -r6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq sp, r2, r8, lsl #7 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ andeq r7, r1, r2, ror #8 │ │ │ │ andeq r7, r1, r4, ror #8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb89330 <__bss_end__@@Base+0xfeb0bc48> │ │ │ │ + bl feb89330 <__bss_end__@@Base+0xfeb0bc40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r9, r8, asr #31 │ │ │ │ @ instruction: 0xf04f4e58 │ │ │ │ mrrcmi 2, 15, r3, r8, cr15 │ │ │ │ ldclmi 4, cr4, [r8, #-504] @ 0xfffffe08 │ │ │ │ ldrbtmi r9, [ip], #-518 @ 0xfffffdfa │ │ │ │ - blmi 1644aa8 <__bss_end__@@Base+0x15c73c0> │ │ │ │ + blmi 1644aa8 <__bss_end__@@Base+0x15c73b8> │ │ │ │ mcrge 8, 0, r5, cr6, cr2, {5} │ │ │ │ andls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmdbpl r5!, {r2, r4, r6, fp, lr}^ │ │ │ │ movwls r5, #22755 @ 0x58e3 │ │ │ │ strls r9, [r1], -r2, lsl #10 │ │ │ │ @@ -43462,41 +43462,41 @@ │ │ │ │ stmdacs r0, {r1, r2, fp, ip, pc} │ │ │ │ stmdacs r3, {r1, r3, r4, r5, r6, r8, r9, fp, ip, lr, pc} │ │ │ │ andcc fp, r1, r4, asr #31 │ │ │ │ ldcle 0, cr9, [r6], {6} │ │ │ │ strcs r4, [r0, #-2889] @ 0xfffff4b7 │ │ │ │ stmiapl r3!, {r1, r2, r8, sl, ip, pc}^ │ │ │ │ adcmi r6, r9, #1638400 @ 0x190000 │ │ │ │ - blmi 12295d8 <__bss_end__@@Base+0x11abef0> │ │ │ │ + blmi 12295d8 <__bss_end__@@Base+0x11abee8> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ orreq lr, r1, r3, lsl #22 │ │ │ │ - blcs 1702f8 <__bss_end__@@Base+0xf2c10> │ │ │ │ + blcs 1702f8 <__bss_end__@@Base+0xf2c08> │ │ │ │ @ instruction: 0xf8d2b122 │ │ │ │ tstlt r8, r0, asr r1 │ │ │ │ cmpppl r0, r2, asr #17 @ p-variant is OBSOLETE │ │ │ │ mvnsle r4, fp, lsl #5 │ │ │ │ - blmi 103a1c0 <__bss_end__@@Base+0xfbcad8> │ │ │ │ + blmi 103a1c0 <__bss_end__@@Base+0xfbcad0> │ │ │ │ ldrmi r5, [r7], -r2, ror #17 │ │ │ │ ldrdcc pc, [r8, r2] │ │ │ │ suble r4, r4, r3, lsl #5 │ │ │ │ ldrdpl pc, [ip, r2] │ │ │ │ @ instruction: 0xf105b145 │ │ │ │ stcne 2, cr0, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - blx 12701d8 <__bss_end__@@Base+0x11f2af0> │ │ │ │ + blx 12701d8 <__bss_end__@@Base+0x11f2ae8> │ │ │ │ stmdals r6, {r0, r2, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ mvnsle r2, r0, lsl #26 │ │ │ │ stmiapl r3!, {r2, r4, r5, r8, r9, fp, lr}^ │ │ │ │ adcmi r6, r9, #1638400 @ 0x190000 │ │ │ │ - blmi d2961c <__bss_end__@@Base+0xcabf34> │ │ │ │ + blmi d2961c <__bss_end__@@Base+0xcabf2c> │ │ │ │ stmiapl r3!, {r0, r8, sl, sp}^ │ │ │ │ - bl 10c264 <__bss_end__@@Base+0x8eb7c> │ │ │ │ + bl 10c264 <__bss_end__@@Base+0x8eb74> │ │ │ │ @ instruction: 0xf8530181 │ │ │ │ tstlt r2, r4, lsl #22 │ │ │ │ addmi r6, fp, #22020096 @ 0x1500000 │ │ │ │ - blmi c269ec <__bss_end__@@Base+0xba9304> │ │ │ │ + blmi c269ec <__bss_end__@@Base+0xba92fc> │ │ │ │ ldmdavs r3!, {r1, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ vldrle d2, [sp, #-0] │ │ │ │ movwcs r4, #2605 @ 0xa2d │ │ │ │ stmdavs sl!, {r0, r2, r5, r7, fp, ip, lr} │ │ │ │ eorne pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf101b191 │ │ │ │ orrcc r0, r4, r8, lsl #5 │ │ │ │ @@ -43508,28 +43508,28 @@ │ │ │ │ rsbsgt pc, r6, r1, lsl #17 │ │ │ │ @ instruction: 0xf8522101 │ │ │ │ ldrvs r2, [r1], -r3, lsr #32 │ │ │ │ movwcc r6, #6194 @ 0x1832 │ │ │ │ stclle 2, cr4, [r4], #616 @ 0x268 │ │ │ │ @ instruction: 0xf8c72301 │ │ │ │ @ instruction: 0xf8c70188 │ │ │ │ - blmi 77e828 <__bss_end__@@Base+0x701140> │ │ │ │ + blmi 77e828 <__bss_end__@@Base+0x701138> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 4c4ad0 <__bss_end__@@Base+0x4473e8> │ │ │ │ + blmi 4c4ad0 <__bss_end__@@Base+0x4473e0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 20c2d0 <__bss_end__@@Base+0x18ebe8> │ │ │ │ + blls 20c2d0 <__bss_end__@@Base+0x18ebe0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r2, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #36]! @ 0x24 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ @ instruction: 0x46314b10 │ │ │ │ stmiapl r3!, {r3, r5, r9, sl, lr}^ │ │ │ │ ldrdcc pc, [r8, r3] │ │ │ │ - b 900e90 <__bss_end__@@Base+0x8837a8> │ │ │ │ + b 900e90 <__bss_end__@@Base+0x8837a0> │ │ │ │ movwls r7, #25571 @ 0x63e3 │ │ │ │ stc 7, cr15, [r0, #848]! @ 0x350 │ │ │ │ @ instruction: 0xf7d4e7e2 │ │ │ │ svclt 0x0000ef8c │ │ │ │ andeq sp, r2, r8, ror r2 │ │ │ │ andeq sp, r2, r2, ror r2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -43565,28 +43565,28 @@ │ │ │ │ strls r0, [r5], #-1196 @ 0xfffffb54 │ │ │ │ ldmpl fp!, {r1, r2, r3, sl, fp, sp, pc}^ │ │ │ │ strls r9, [r2], #-771 @ 0xfffffcfd │ │ │ │ andls r5, r1, r8, lsr r8 │ │ │ │ andls sl, r0, sp, lsl #16 │ │ │ │ ldreq pc, [r8], #2271 @ 0x8df │ │ │ │ ldrbtmi r9, [r8], #-2821 @ 0xfffff4fb │ │ │ │ - bl 11f0290 <__bss_end__@@Base+0x1172ba8> │ │ │ │ + bl 11f0290 <__bss_end__@@Base+0x1172ba0> │ │ │ │ subsle r2, r6, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorsle r2, lr, r1, lsl #16 │ │ │ │ @ instruction: 0xf7e3980d │ │ │ │ pkhbtmi pc, r3, pc, lsl #25 @ │ │ │ │ eorsle r2, r8, r0, lsl #16 │ │ │ │ ldrbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldmpl r3, {r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8d39305 │ │ │ │ orrlt r3, r3, #136, 2 @ 0x22 │ │ │ │ @ instruction: 0xf0036d43 │ │ │ │ blcs 72f78 │ │ │ │ - blcs e6480 <__bss_end__@@Base+0x68d98> │ │ │ │ + blcs e6480 <__bss_end__@@Base+0x68d90> │ │ │ │ cmpphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ strtmi r9, [ip], -lr, lsl #18 │ │ │ │ orrlt r6, r2, sl, asr #16 │ │ │ │ movwcc r6, #6227 @ 0x1853 │ │ │ │ @ instruction: 0xf8db6053 │ │ │ │ stmdavs sl, {r2, r4, r6, ip, sp}^ │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ @@ -43598,100 +43598,100 @@ │ │ │ │ @ instruction: 0xf7d40014 │ │ │ │ @ instruction: 0xf8dbeda8 │ │ │ │ @ instruction: 0xf8df200c │ │ │ │ tstcs r1, r8, lsr #8 │ │ │ │ @ instruction: 0xf88b3a00 │ │ │ │ svclt 0x0018105c │ │ │ │ @ instruction: 0xf88b2201 │ │ │ │ - bls 13a534 <__bss_end__@@Base+0xbce4c> │ │ │ │ + bls 13a534 <__bss_end__@@Base+0xbce44> │ │ │ │ ldmdavs r8, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8dfe004 │ │ │ │ - bls 13f40c <__bss_end__@@Base+0xc1d24> │ │ │ │ + bls 13f40c <__bss_end__@@Base+0xc1d1c> │ │ │ │ ldmdavs r8, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ strcs pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r4, [sl], #-3065 @ 0xfffff407 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrhi pc, [r5], #-64 @ 0xffffffc0 │ │ │ │ pop {r0, r4, ip, sp, pc} │ │ │ │ - blmi ffe963b0 <__bss_end__@@Base+0xffe18cc8> │ │ │ │ + blmi ffe963b0 <__bss_end__@@Base+0xffe18cc0> │ │ │ │ ldmpl r3, {r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xe7eb6818 │ │ │ │ ldrdmi pc, [r4], r0 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - blls 3d26c0 <__bss_end__@@Base+0x354fd8> │ │ │ │ + blls 3d26c0 <__bss_end__@@Base+0x354fd0> │ │ │ │ mcrcs 8, 0, r6, cr0, cr14, {2} │ │ │ │ adcshi pc, r7, #0 │ │ │ │ - blmi ffd57838 <__bss_end__@@Base+0xffcda150> │ │ │ │ + blmi ffd57838 <__bss_end__@@Base+0xffcda148> │ │ │ │ ldmdbvs r5!, {r2, r9, fp, ip, pc}^ │ │ │ │ ldmpl r2, {r0, r4, r5, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8d46923 │ │ │ │ ldmdavs r7, {r2, r4, sp, pc} │ │ │ │ andls r4, r9, #-805306359 @ 0xd0000009 │ │ │ │ @ instruction: 0xf0009106 │ │ │ │ vorr.i32 d8, #4 @ 0x00000004 │ │ │ │ svccs 0x000081ef │ │ │ │ @ instruction: 0x83a4f000 │ │ │ │ ldmdavs fp!, {r0, r3, r9, fp, ip, pc} │ │ │ │ - blls 1ca488 <__bss_end__@@Base+0x14cda0> │ │ │ │ + blls 1ca488 <__bss_end__@@Base+0x14cd98> │ │ │ │ svclt 0x00b82d01 │ │ │ │ andcs r2, r1, #4194304 @ 0x400000 │ │ │ │ rsbsvs r2, sl, r1, lsl #22 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ @ instruction: 0x46984618 │ │ │ │ stmibmi r3!, {r0, r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8434479 │ │ │ │ stmib r7, {r3, r8, r9, fp, sp}^ │ │ │ │ blx 33876 │ │ │ │ stmib r7, {r0, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ adceq r3, r8, r2, lsl #6 │ │ │ │ - bl cf03c0 <__bss_end__@@Base+0xc72cd8> │ │ │ │ + bl cf03c0 <__bss_end__@@Base+0xc72cd0> │ │ │ │ smlatbcs r0, sl, r0, r0 │ │ │ │ @ instruction: 0xf7d461f8 │ │ │ │ @ instruction: 0x4630ec3c │ │ │ │ ldrtmi r6, [fp], -r6, lsr #18 │ │ │ │ ldrtmi r9, [r2], -r6, lsl #18 │ │ │ │ stc2 7, cr15, [lr, #-1016]! @ 0xfffffc08 │ │ │ │ ldmdavs sp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ - bls 292f2c <__bss_end__@@Base+0x215844> │ │ │ │ + bls 292f2c <__bss_end__@@Base+0x21583c> │ │ │ │ andsvs r6, r3, fp, lsr #16 │ │ │ │ @ instruction: 0x462b4651 │ │ │ │ @ instruction: 0xf04f2901 │ │ │ │ svclt 0x00b80201 │ │ │ │ rsbvs r2, sl, r1, lsl #2 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 2705bc <__bss_end__@@Base+0x1f2ed4> │ │ │ │ - blx 8aa5a <__bss_end__@@Base+0xd372> │ │ │ │ + blcs 2705bc <__bss_end__@@Base+0x1f2ecc> │ │ │ │ + blx 8aa5a <__bss_end__@@Base+0xd36a> │ │ │ │ stmibmi ip, {r3, r9, ip, sp, lr, pc}^ │ │ │ │ movwcc lr, #10693 @ 0x29c5 │ │ │ │ @ instruction: 0xf8c54479 │ │ │ │ addseq r8, r2, r0, lsl r0 │ │ │ │ ldrmi r9, [r0], -r7, lsl #4 │ │ │ │ - bl 17041c <__bss_end__@@Base+0xf2d34> │ │ │ │ + bl 17041c <__bss_end__@@Base+0xf2d2c> │ │ │ │ tstcs r0, r7, lsl #20 │ │ │ │ @ instruction: 0xf7d461e8 │ │ │ │ - blls 1ed510 <__bss_end__@@Base+0x16fe28> │ │ │ │ - bcc 16cbf0 <__bss_end__@@Base+0xef508> │ │ │ │ + blls 1ed510 <__bss_end__@@Base+0x16fe20> │ │ │ │ + bcc 16cbf0 <__bss_end__@@Base+0xef500> │ │ │ │ vstmdble r0!, {d18-d17} │ │ │ │ svceq 0x0000f1ba │ │ │ │ tstcs r0, sp, asr sp │ │ │ │ eorlt pc, ip, sp, asr #17 │ │ │ │ vstmiaeq sl, {s28-s106} │ │ │ │ ldc 6, cr4, [pc, #548] @ 32718 │ │ │ │ strmi r6, [fp], pc, lsr #21 │ │ │ │ - b 140cca8 <__bss_end__@@Base+0x138f5c0> │ │ │ │ + b 140cca8 <__bss_end__@@Base+0x138f5b8> │ │ │ │ cdpcs 0, 0, cr0, cr0, cr9, {4} │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ vpmax.u8 d22, d0, d0 │ │ │ │ stmib sp, {r1, r4, r6, r9, pc}^ │ │ │ │ @ instruction: 0xf04f9b07 │ │ │ │ - b 13f5d14 <__bss_end__@@Base+0x137862c> │ │ │ │ + b 13f5d14 <__bss_end__@@Base+0x1378624> │ │ │ │ strmi r0, [fp], fp, lsl #19 │ │ │ │ stmeq lr, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ andcs r4, r0, #76546048 @ 0x4900000 │ │ │ │ andcc r6, r1, #4112384 @ 0x3ec000 │ │ │ │ strmi r4, [fp], #-662 @ 0xfffffd6a │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ bvs 6dc7c │ │ │ │ @@ -43715,15 +43715,15 @@ │ │ │ │ @ instruction: 0xf7d42084 │ │ │ │ @ instruction: 0xf8dbe8f6 │ │ │ │ @ instruction: 0xf0433060 │ │ │ │ @ instruction: 0xf8cb0301 │ │ │ │ str r3, [sl, -r0, rrx] │ │ │ │ @ instruction: 0xf8dd4659 │ │ │ │ @ instruction: 0xf8dd901c │ │ │ │ - blls 1de614 <__bss_end__@@Base+0x160f2c> │ │ │ │ + blls 1de614 <__bss_end__@@Base+0x160f24> │ │ │ │ ldrbmi r3, [r1], #257 @ 0x101 │ │ │ │ addmi r4, fp, #-1291845632 @ 0xb3000000 │ │ │ │ @ instruction: 0xf8ddd1ac │ │ │ │ adcmi fp, ip, #44 @ 0x2c │ │ │ │ stmdbvs sl!, {r0, r1, r3, r4, ip, lr, pc} │ │ │ │ stmdbvs r9!, {r0, r1, r5, r8, fp, sp, lr}^ │ │ │ │ addsmi r6, r3, #224, 18 @ 0x380000 │ │ │ │ @@ -43731,94 +43731,94 @@ │ │ │ │ mulle ip, r9, r2 │ │ │ │ @ instruction: 0xf101fb02 │ │ │ │ ldrbtmi r4, [sl], #-2699 @ 0xfffff575 │ │ │ │ @ instruction: 0xf7d50089 │ │ │ │ mvnvs lr, sl, lsl r8 │ │ │ │ @ instruction: 0x6123692b │ │ │ │ cmnvs r3, fp, ror #18 │ │ │ │ - blx 10ca7e <__bss_end__@@Base+0x8f396> │ │ │ │ + blx 10ca7e <__bss_end__@@Base+0x8f38e> │ │ │ │ stmibvs r9!, {r1, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7d40092 │ │ │ │ stmdavs fp!, {r1, r4, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ tstle sl, r5, asr #6 │ │ │ │ @ instruction: 0xb12069e8 │ │ │ │ - bls 1453f0 <__bss_end__@@Base+0xc7d08> │ │ │ │ + bls 1453f0 <__bss_end__@@Base+0xc7d00> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - bls 28445c <__bss_end__@@Base+0x206d74> │ │ │ │ + bls 28445c <__bss_end__@@Base+0x206d6c> │ │ │ │ eorvs r6, fp, r3, lsl r8 │ │ │ │ ldmdavs fp!, {r0, r2, r4, sp, lr}^ │ │ │ │ rsbsvs r3, fp, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf0008328 │ │ │ │ @ instruction: 0xf8db81a2 │ │ │ │ @ instruction: 0x46223054 │ │ │ │ @ instruction: 0xf0039c0a │ │ │ │ ldrt r0, [r5], r3, lsl #6 │ │ │ │ ldrsbmi pc, [r0, #-128] @ 0xffffff80 @ │ │ │ │ stmdavs r2!, {r2, r3, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ - blls 3deb14 <__bss_end__@@Base+0x36142c> │ │ │ │ + blls 3deb14 <__bss_end__@@Base+0x361424> │ │ │ │ mcrcs 8, 0, r6, cr0, cr14, {2} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr0, cr15, {1} │ │ │ │ ldrmi r9, [r4], -sl, lsl #8 │ │ │ │ stmdbls lr, {r0, r3, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ bcs 4c768 │ │ │ │ mrcge 4, 4, APSR_nzcv, cr12, cr15, {3} │ │ │ │ stmdbls lr, {r1, r2, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ bcs 4c774 │ │ │ │ mrcge 4, 4, APSR_nzcv, cr6, cr15, {3} │ │ │ │ svccs 0x0000e6a5 │ │ │ │ addhi pc, r7, #0 │ │ │ │ ldmdavs fp!, {r0, r3, r9, fp, ip, pc} │ │ │ │ - blls 1ca6ac <__bss_end__@@Base+0x14cfc4> │ │ │ │ + blls 1ca6ac <__bss_end__@@Base+0x14cfbc> │ │ │ │ @ instruction: 0x463a4651 │ │ │ │ - blcs 7a66c <__bss_start@@Base+0x1c14> │ │ │ │ + blcs 7a66c <__bss_start@@Base+0x1c0c> │ │ │ │ svclt 0x00b86078 │ │ │ │ stmdbcs r1, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 270784 <__bss_end__@@Base+0x1f309c> │ │ │ │ - blx 8ab6e <__bss_end__@@Base+0xd486> │ │ │ │ + bleq 270784 <__bss_end__@@Base+0x1f3094> │ │ │ │ + blx 8ab6e <__bss_end__@@Base+0xd47e> │ │ │ │ cmnpvs r9, r3, lsl #6 @ p-variant is OBSOLETE │ │ │ │ stmib r7, {r0, r1, r3, r4, r6, r8, fp, lr}^ │ │ │ │ addseq r2, sl, r2, lsl #4 │ │ │ │ @ instruction: 0x46104479 │ │ │ │ @ instruction: 0xf7d49207 │ │ │ │ - bls 22cf18 <__bss_end__@@Base+0x1af830> │ │ │ │ + bls 22cf18 <__bss_end__@@Base+0x1af828> │ │ │ │ mvnsvs r2, r0, lsl #2 │ │ │ │ - bl a705f0 <__bss_end__@@Base+0x9f2f08> │ │ │ │ + bl a705f0 <__bss_end__@@Base+0x9f2f00> │ │ │ │ stmib r7, {r1, r2, r8, r9, fp, ip, pc}^ │ │ │ │ blcs 40eb8 │ │ │ │ @ instruction: 0xf1badd4c │ │ │ │ stclle 15, cr0, [r9, #-0] │ │ │ │ @ instruction: 0xf8cd2100 │ │ │ │ - b 141e768 <__bss_end__@@Base+0x13a1080> │ │ │ │ + b 141e768 <__bss_end__@@Base+0x13a1078> │ │ │ │ ldc 12, cr0, [pc, #552] @ 328e4 │ │ │ │ @ instruction: 0x46896a3d │ │ │ │ ldmibvs fp!, {r0, r1, r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, fp, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 6dcdc │ │ │ │ cmpphi r5, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ stmdblt r7, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ - b 140410c <__bss_end__@@Base+0x1386a24> │ │ │ │ - b 13f4d08 <__bss_end__@@Base+0x1377620> │ │ │ │ + b 140410c <__bss_end__@@Base+0x1386a1c> │ │ │ │ + b 13f4d08 <__bss_end__@@Base+0x1377618> │ │ │ │ strbmi r0, [r9], -lr, lsl #17 │ │ │ │ ldmibvs r3!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ stmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ strbtmi r4, [r0], #1091 @ 0x443 │ │ │ │ bvc 6dd50 │ │ │ │ strmi r6, [r3], #-2555 @ 0xfffff605 │ │ │ │ bvc 6de58 │ │ │ │ - bvc fe22e028 <__bss_end__@@Base+0xfe1b0940> │ │ │ │ + bvc fe22e028 <__bss_end__@@Base+0xfe1b0938> │ │ │ │ bvc 6de20 │ │ │ │ @ instruction: 0xf10ed1e9 │ │ │ │ ldrbmi r0, [r2, #3585]! @ 0xe01 │ │ │ │ ldmibvs fp!, {r0, r2, ip, lr, pc}^ │ │ │ │ strmi r3, [r3], #-4 │ │ │ │ bvs 6dd34 │ │ │ │ @ instruction: 0x4659e7db │ │ │ │ @@ -43829,36 +43829,36 @@ │ │ │ │ bicle r4, r0, fp, lsl #5 │ │ │ │ ldrdlt pc, [ip], -sp @ │ │ │ │ @ instruction: 0xd01b42bc │ │ │ │ stmdbvs r1!, {r1, r3, r4, r5, r8, fp, sp, lr} │ │ │ │ stmibvs r0!, {r0, r1, r3, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xd1024291 │ │ │ │ addsmi r6, r9, #1589248 @ 0x184000 │ │ │ │ - blx 12678e <__bss_end__@@Base+0xa90a6> │ │ │ │ + blx 12678e <__bss_end__@@Base+0xa909e> │ │ │ │ addseq pc, r1, r2, lsl #4 │ │ │ │ ldrbtmi r4, [sl], #-2597 @ 0xfffff5db │ │ │ │ svc 0x0048f7d4 │ │ │ │ ldmdbvs fp!, {r5, r6, r7, r8, sp, lr} │ │ │ │ ldmdbvs fp!, {r0, r1, r5, r8, sp, lr}^ │ │ │ │ ldmdbvs sl!, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ @ instruction: 0x009269f9 │ │ │ │ mcr 7, 6, pc, cr0, cr4, {6} @ │ │ │ │ - blcc 8c970 <__bss_end__@@Base+0xf288> │ │ │ │ + blcc 8c970 <__bss_end__@@Base+0xf280> │ │ │ │ blcs 4a974 │ │ │ │ svcge 0x0041f6bf │ │ │ │ @ instruction: 0x463a481b │ │ │ │ ldmdbmi fp, {r2, r8, sl, fp, ip, pc} │ │ │ │ ldrbtmi r5, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ ldmdbmi sl, {r0, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2074 @ 0xfffff7e6 │ │ │ │ ldrbcs r5, [r1], #-2088 @ 0xfffff7d8 │ │ │ │ andcs r6, r1, r4 │ │ │ │ mcr 7, 6, pc, cr2, cr4, {6} @ │ │ │ │ - bl 1d70700 <__bss_end__@@Base+0x1cf3018> │ │ │ │ + bl 1d70700 <__bss_end__@@Base+0x1cf3010> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r2, r0, asr #1 │ │ │ │ strheq sp, [r2], -ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ @@ -43875,15 +43875,15 @@ │ │ │ │ andeq r5, r1, r4, lsl r1 │ │ │ │ andeq r5, r1, r2, asr r0 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r4, r1, r2, asr #24 │ │ │ │ andeq r4, r1, sl, asr ip │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ - bls 292e90 <__bss_end__@@Base+0x2157a8> │ │ │ │ + bls 292e90 <__bss_end__@@Base+0x2157a0> │ │ │ │ andsvs r6, r3, fp, lsr r8 │ │ │ │ stccs 6, cr4, [r1, #-324] @ 0xfffffebc │ │ │ │ svclt 0x00b8462b │ │ │ │ stmdbcs r1, {r0, r8, r9, sp} │ │ │ │ svclt 0x00b8463a │ │ │ │ strmi r2, [r8], -r1, lsl #2 │ │ │ │ smlabbcs r1, r8, r6, r4 │ │ │ │ @@ -43899,73 +43899,73 @@ │ │ │ │ tstcs r0, r7, lsl #20 │ │ │ │ @ instruction: 0xf7d461f8 │ │ │ │ ldrtmi lr, [fp], -sl, asr #20 │ │ │ │ @ instruction: 0x46294652 │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ adcmi pc, r6, #62464 @ 0xf400 │ │ │ │ sbchi pc, r2, r0 │ │ │ │ - bls 1ccd00 <__bss_end__@@Base+0x14f618> │ │ │ │ + bls 1ccd00 <__bss_end__@@Base+0x14f610> │ │ │ │ @ instruction: 0xd102429a │ │ │ │ ldrmi r6, [sl, #2403] @ 0x963 │ │ │ │ - blls 1e68a4 <__bss_end__@@Base+0x1691bc> │ │ │ │ + blls 1e68a4 <__bss_end__@@Base+0x1691b4> │ │ │ │ stmibvs r0!, {r1, r2, r6, r7, r9, fp, lr}^ │ │ │ │ - blx 2c3a72 <__bss_end__@@Base+0x24638a> │ │ │ │ + blx 2c3a72 <__bss_end__@@Base+0x246382> │ │ │ │ addeq pc, r9, r3, lsl #2 │ │ │ │ mrc 7, 5, APSR_nzcv, cr4, cr4, {6} │ │ │ │ - blls 1cb014 <__bss_end__@@Base+0x14d92c> │ │ │ │ - bcc 16cfa8 <__bss_end__@@Base+0xef8c0> │ │ │ │ + blls 1cb014 <__bss_end__@@Base+0x14d924> │ │ │ │ + bcc 16cfa8 <__bss_end__@@Base+0xef8b8> │ │ │ │ vstrle d18, [fp, #-0] │ │ │ │ svceq 0x0000f1ba │ │ │ │ tstcs r0, r8, asr #26 │ │ │ │ eorlt pc, ip, sp, asr #17 │ │ │ │ vstmiaeq sl, {s28-s106} │ │ │ │ ldc 6, cr4, [pc, #548] @ 32ad4 │ │ │ │ @ instruction: 0x468b6ab9 │ │ │ │ addeq r6, r8, r3, ror #19 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 6decc │ │ │ │ orrhi pc, r4, r0, asr #6 │ │ │ │ smlabtlt r7, sp, r9, lr │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ - b 14043fc <__bss_end__@@Base+0x1386d14> │ │ │ │ - b 13f4ef8 <__bss_end__@@Base+0x1377810> │ │ │ │ + b 14043fc <__bss_end__@@Base+0x1386d0c> │ │ │ │ + b 13f4ef8 <__bss_end__@@Base+0x1377808> │ │ │ │ strbmi r0, [r9], -lr, lsl #17 │ │ │ │ ldmibvs r3!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs fp!, {r9, fp, sp, lr}^ │ │ │ │ strbtmi r4, [r0], #1091 @ 0x443 │ │ │ │ bvc 6df40 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 6e048 │ │ │ │ - bvc fe22e218 <__bss_end__@@Base+0xfe1b0b30> │ │ │ │ + bvc fe22e218 <__bss_end__@@Base+0xfe1b0b28> │ │ │ │ bvc 6e010 │ │ │ │ @ instruction: 0xf10ed1e9 │ │ │ │ ldrbmi r0, [r2, #3585]! @ 0xe01 │ │ │ │ stmibvs r3!, {r0, r2, ip, lr, pc}^ │ │ │ │ strmi r3, [r3], #-4 │ │ │ │ bvs 6df24 │ │ │ │ @ instruction: 0x46d9e7db │ │ │ │ @ instruction: 0xf8dd9908 │ │ │ │ - blls 1de994 <__bss_end__@@Base+0x1612ac> │ │ │ │ - bleq aed54 <__bss_end__@@Base+0x3166c> │ │ │ │ + blls 1de994 <__bss_end__@@Base+0x1612a4> │ │ │ │ + bleq aed54 <__bss_end__@@Base+0x31664> │ │ │ │ strtmi r4, [r9], #1105 @ 0x451 │ │ │ │ bicle r4, r1, fp, asr r5 │ │ │ │ ldrdlt pc, [ip], -sp @ │ │ │ │ - blcc 8cb24 <__bss_end__@@Base+0xf43c> │ │ │ │ + blcc 8cb24 <__bss_end__@@Base+0xf434> │ │ │ │ blcs 4ab28 │ │ │ │ mcrge 6, 3, pc, cr7, cr15, {5} @ │ │ │ │ @ instruction: 0x463a4897 │ │ │ │ ldmibmi r7, {r2, r8, sl, fp, ip, pc} │ │ │ │ ldrbtmi r5, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ ldmibmi r6, {r0, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2198 @ 0xfffff76a │ │ │ │ ldmibvs r8!, {r2, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - blmi fe59eddc <__bss_end__@@Base+0xfe5216f4> │ │ │ │ + blmi fe59eddc <__bss_end__@@Base+0xfe5216ec> │ │ │ │ ldmpl r3, {r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmib sp, {r1, r5, r9, sl, lr}^ │ │ │ │ stmdavs fp, {r0, r3, sl, ip} │ │ │ │ andvs r6, pc, fp, lsr r0 @ │ │ │ │ ldrsbcc pc, [r4], #-139 @ 0xffffff75 @ │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ @@ -43998,41 +43998,41 @@ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ ldmda r6!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorcs r4, r0, #42991616 @ 0x2900000 │ │ │ │ @ instruction: 0xf7d44605 │ │ │ │ ldrb lr, [r1, #-2432] @ 0xfffff680 │ │ │ │ ldmdavs lr, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - bls 292dfc <__bss_end__@@Base+0x215714> │ │ │ │ + bls 292dfc <__bss_end__@@Base+0x21570c> │ │ │ │ andsvs r6, r3, r3, lsr r8 │ │ │ │ ldrtmi r9, [r2], -r6, lsl #22 │ │ │ │ rsbsvs r2, r1, r1, lsl #2 │ │ │ │ @ instruction: 0xf6c92b01 │ │ │ │ svclt 0x00b841d4 │ │ │ │ @ instruction: 0xf8422301 │ │ │ │ teqvs r3, r8, lsl #22 │ │ │ │ - blx 244fba <__bss_end__@@Base+0x1c78d2> │ │ │ │ + blx 244fba <__bss_end__@@Base+0x1c78ca> │ │ │ │ stmib r6, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-514 @ 0xfffffdfe │ │ │ │ andshi pc, r4, r6, asr #17 │ │ │ │ andls r0, r7, #154 @ 0x9a │ │ │ │ @ instruction: 0xf7d44610 │ │ │ │ - bls 22cb78 <__bss_end__@@Base+0x1af490> │ │ │ │ + bls 22cb78 <__bss_end__@@Base+0x1af488> │ │ │ │ mvnsvs r2, r0, lsl #2 │ │ │ │ ldmdb r8, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmib r6, {r1, r2, r8, r9, fp, ip, pc}^ │ │ │ │ blcs 41258 │ │ │ │ @ instruction: 0xf1badd4f │ │ │ │ stclle 15, cr0, [ip, #-0] │ │ │ │ @ instruction: 0xf8cd2000 │ │ │ │ - b 141eb08 <__bss_end__@@Base+0x13a1420> │ │ │ │ + b 141eb08 <__bss_end__@@Base+0x13a1418> │ │ │ │ ldc 3, cr0, [pc, #552] @ 32c84 │ │ │ │ strmi r6, [r1], lr, asr #20 │ │ │ │ bleq 6eba0 │ │ │ │ - b 140d230 <__bss_end__@@Base+0x138fb48> │ │ │ │ + b 140d230 <__bss_end__@@Base+0x138fb40> │ │ │ │ stccs 12, cr0, [r0, #-548] @ 0xfffffddc │ │ │ │ stc 4, cr4, [r2, #392] @ 0x188 │ │ │ │ vpmax.u8 d22, d0, d0 │ │ │ │ stmib sp, {r4, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf04fb907 │ │ │ │ strmi r0, [r3], r0, lsl #28 │ │ │ │ stmibeq r0, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @@ -44064,31 +44064,31 @@ │ │ │ │ adcsmi fp, r4, #44 @ 0x2c │ │ │ │ ldmdbvs r3!, {r2, r3, r4, ip, lr, pc} │ │ │ │ ldmdbvs r2!, {r0, r5, r8, fp, sp, lr}^ │ │ │ │ addsmi r6, r9, #224, 18 @ 0x380000 │ │ │ │ stmdbvs r1!, {r1, r8, ip, lr, pc}^ │ │ │ │ andle r4, sp, sl, lsl #5 │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ - bmi b72d4c <__bss_end__@@Base+0xaf5664> │ │ │ │ + bmi b72d4c <__bss_end__@@Base+0xaf565c> │ │ │ │ @ instruction: 0xf7d4447a │ │ │ │ mvnvs lr, r6, ror sp │ │ │ │ @ instruction: 0x61236933 │ │ │ │ smcvs 13971 @ 0x3693 │ │ │ │ andcc lr, r4, #3506176 @ 0x358000 │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ @ instruction: 0x009269f1 │ │ │ │ stcl 7, cr15, [ip], #848 @ 0x350 │ │ │ │ - blcc 8ccf8 <__bss_end__@@Base+0xf610> │ │ │ │ + blcc 8ccf8 <__bss_end__@@Base+0xf608> │ │ │ │ blcs 4acfc │ │ │ │ addhi pc, sl, r0, asr #5 │ │ │ │ mrcge 4, 7, APSR_nzcv, cr14, cr15, {3} │ │ │ │ strdlt r6, [r0, -r0]! │ │ │ │ - bls 1457b0 <__bss_end__@@Base+0xc80c8> │ │ │ │ + bls 1457b0 <__bss_end__@@Base+0xc80c0> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - bls 2849a8 <__bss_end__@@Base+0x2072c0> │ │ │ │ + bls 2849a8 <__bss_end__@@Base+0x2072b8> │ │ │ │ eorsvs r6, r3, r3, lsl r8 │ │ │ │ usat r6, #17, r6 │ │ │ │ eorcs r4, r0, fp, lsl r9 │ │ │ │ @ instruction: 0xf7d34479 │ │ │ │ @ instruction: 0x4639efbe │ │ │ │ strmi r2, [r7], -r0, lsr #4 │ │ │ │ stmia r6, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -44172,15 +44172,15 @@ │ │ │ │ muleq r1, lr, r7 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r4, r1, r0, ror r7 │ │ │ │ andeq r4, r1, r8, lsl #15 │ │ │ │ andeq r4, r1, sl, asr r7 │ │ │ │ andeq r4, r1, r2, ror r7 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb89eb8 <__bss_end__@@Base+0xfeb0c7d0> │ │ │ │ + bl feb89eb8 <__bss_end__@@Base+0xfeb0c7c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fc0 │ │ │ │ addlt lr, ip, r8, asr r1 │ │ │ │ strcs r4, [r0, #-2645] @ 0xfffff5ab │ │ │ │ mrrcmi 4, 15, r4, r5, cr14 │ │ │ │ @ instruction: 0xf8df950a │ │ │ │ ldrbtmi ip, [ip], #-340 @ 0xfffffeac │ │ │ │ @@ -44208,25 +44208,25 @@ │ │ │ │ stmiapl r1!, {r0, r1, r6, r8, r9, fp, lr}^ │ │ │ │ ldrdcc pc, [r8, r1] │ │ │ │ stclvs 1, cr11, [r3, #-684] @ 0xfffffd54 │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ andsle r2, r4, r1, lsl #22 │ │ │ │ subsle r2, r1, r2, lsl #22 │ │ │ │ stmiapl r3!, {r1, r2, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ - bmi fccda8 <__bss_end__@@Base+0xf4f6c0> │ │ │ │ + bmi fccda8 <__bss_end__@@Base+0xf4f6b8> │ │ │ │ ldrbtmi r4, [sl], #-2868 @ 0xfffff4cc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, ip, ip, asr #2 │ │ │ │ - blmi ea2320 <__bss_end__@@Base+0xe24c38> │ │ │ │ + blmi ea2320 <__bss_end__@@Base+0xe24c30> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8d0e7ef │ │ │ │ biclt r2, r2, r4, lsl #1 │ │ │ │ - blcc 8cebc <__bss_end__@@Base+0xf7d4> │ │ │ │ + blcc 8cebc <__bss_end__@@Base+0xf7cc> │ │ │ │ blcs 4aec0 │ │ │ │ eorle sp, r5, r0, asr #22 │ │ │ │ @ instruction: 0xf0036d73 │ │ │ │ blcs 7398c │ │ │ │ stccs 0, cr13, [r0, #-52] @ 0xffffffcc │ │ │ │ stmdals sl, {r2, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ tstlt fp, r3, asr #16 │ │ │ │ @@ -44259,15 +44259,15 @@ │ │ │ │ ldmib ip, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbcs r4, [r1, #-2069] @ 0xfffff7eb │ │ │ │ ldrbtmi r4, [r9], #-2325 @ 0xfffff6eb │ │ │ │ andvs r5, r1, r0, lsr #16 │ │ │ │ ldmdbmi r5, {r2, r4, fp, lr} │ │ │ │ stmdapl r0!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r6, r1, r5 │ │ │ │ - bl fe3f0d64 <__bss_end__@@Base+0xfe37367c> │ │ │ │ + bl fe3f0d64 <__bss_end__@@Base+0xfe373674> │ │ │ │ stmda r0, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strdeq ip, [r2], -r0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r2, r6, ror #13 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ @@ -44280,23 +44280,23 @@ │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ ldrdeq r4, [r1], -sl │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq r4, [r1], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb8a068 <__bss_end__@@Base+0xfeb0c980> │ │ │ │ + bl feb8a068 <__bss_end__@@Base+0xfeb0c978> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, ip, r8, asr #31 │ │ │ │ ldrsbt pc, [r0], pc @ │ │ │ │ eoreq pc, r6, #111 @ 0x6f │ │ │ │ ldrbtmi r4, [lr], #3115 @ 0xc2b │ │ │ │ ldrdgt pc, [ip], pc @ │ │ │ │ ldrbtmi r9, [ip], #-521 @ 0xfffffdf7 │ │ │ │ - blmi b05730 <__bss_end__@@Base+0xa88048> │ │ │ │ + blmi b05730 <__bss_end__@@Base+0xa88040> │ │ │ │ andcs pc, r2, lr, asr r8 @ │ │ │ │ andls r6, fp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf854460a │ │ │ │ @ instruction: 0xf8df100c │ │ │ │ stmiapl r3!, {r2, r3, r4, r7, lr, pc}^ │ │ │ │ tstls r4, r2, lsl #6 │ │ │ │ @@ -44312,22 +44312,22 @@ │ │ │ │ ldrdeq lr, [r8, -sp] │ │ │ │ cdp2 0, 15, cr15, cr4, cr3, {0} │ │ │ │ ldmdbmi fp, {r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ andcs r9, r8, r7 │ │ │ │ @ instruction: 0xf7d34479 │ │ │ │ strdcs lr, [r0, -ip] │ │ │ │ andvs r9, r1, sl │ │ │ │ - blmi 619310 <__bss_end__@@Base+0x59bc28> │ │ │ │ + blmi 619310 <__bss_end__@@Base+0x59bc20> │ │ │ │ subvs r9, sl, r7, lsl #20 │ │ │ │ stmiapl r3!, {r1, r3, r8, fp, sp, pc}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ svc 0x006ef7d3 │ │ │ │ - blmi 385748 <__bss_end__@@Base+0x308060> │ │ │ │ + blmi 385748 <__bss_end__@@Base+0x308058> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 30cf6c <__bss_end__@@Base+0x28f884> │ │ │ │ + blls 30cf6c <__bss_end__@@Base+0x28f87c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ ldclt 0, cr11, [r0, #-48] @ 0xffffffd0 │ │ │ │ stmiapl r3!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stmiapl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7eb6818 │ │ │ │ @@ -44377,15 +44377,15 @@ │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ @ instruction: 0xf0002801 │ │ │ │ stmdals lr, {r0, r2, r5, r7, pc} │ │ │ │ cdp2 7, 5, cr15, cr8, cr2, {7} │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ addhi pc, fp, r0 │ │ │ │ @ instruction: 0xf0036d43 │ │ │ │ - blcs b3bf8 <__bss_end__@@Base+0x36510> │ │ │ │ + blcs b3bf8 <__bss_end__@@Base+0x36508> │ │ │ │ addhi pc, r5, r0, asr #32 │ │ │ │ adcmi r9, r8, #983040 @ 0xf0000 │ │ │ │ cmnphi r2, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7d49010 │ │ │ │ pkhtbmi lr, r4, r4, asr #18 │ │ │ │ vsub.i8 d2, d0, d4 │ │ │ │ stmdacs r0, {r2, r9, pc} │ │ │ │ @@ -44430,59 +44430,59 @@ │ │ │ │ @ instruction: 0xf85946a0 │ │ │ │ and r6, r2, r3 │ │ │ │ strmi r3, [r8, #1281]! @ 0x501 │ │ │ │ @ instruction: 0x4629db51 │ │ │ │ ldmvs r4!, {r1, r4, fp, ip, pc} │ │ │ │ stc 7, cr15, [ip], #844 @ 0x34c │ │ │ │ ldccc 8, cr15, [ip], {87} @ 0x57 │ │ │ │ - bl 8d424 <__bss_end__@@Base+0xfd3c> │ │ │ │ + bl 8d424 <__bss_end__@@Base+0xfd34> │ │ │ │ strmi r0, [r0, r5, lsl #3]! │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ strne pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ ldrbtmi r4, [r9], #-1612 @ 0xfffff9b4 │ │ │ │ streq pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ strcc pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ strcs pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ ldrbtmi r5, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ andcs r6, r0, r2 │ │ │ │ adccs pc, r1, #64, 4 │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ - b 871040 <__bss_end__@@Base+0x7f3958> │ │ │ │ + b 871040 <__bss_end__@@Base+0x7f3950> │ │ │ │ strcc pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8dfe016 │ │ │ │ vqshl.s8 q8, q12, q8 │ │ │ │ @ instruction: 0xf8df252f │ │ │ │ @ instruction: 0xf8df34f4 │ │ │ │ @ instruction: 0xf8df24fc │ │ │ │ stmdapl r0!, {r2, r3, r4, r5, r6, r7, sl, ip} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ andcs r6, r0, r2 │ │ │ │ andsvs r5, sp, r3, ror #17 │ │ │ │ - b 271070 <__bss_end__@@Base+0x1f3988> │ │ │ │ + b 271070 <__bss_end__@@Base+0x1f3980> │ │ │ │ ldrbcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ strbtcs pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldrcc pc, [r8], #2271 @ 0x8df │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 58d1a0 <__bss_end__@@Base+0x50fab8> │ │ │ │ + blls 58d1a0 <__bss_end__@@Base+0x50fab0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andslt r8, r7, lr, lsr r2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strbcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blls 4ad0fc <__bss_end__@@Base+0x42fa14> │ │ │ │ + blls 4ad0fc <__bss_end__@@Base+0x42fa0c> │ │ │ │ andsls r6, r1, r8, asr r8 │ │ │ │ stmia r4!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ bicmi pc, sp, ip, asr #12 │ │ │ │ bicmi pc, ip, ip, asr #13 │ │ │ │ addsne pc, r9, #76546048 @ 0x4900000 │ │ │ │ addsne pc, r9, #202375168 @ 0xc100000 │ │ │ │ - blx 84b72 <__bss_end__@@Base+0x748a> │ │ │ │ + blx 84b72 <__bss_end__@@Base+0x7482> │ │ │ │ stmdacs r0, {r9, sp} │ │ │ │ @ instruction: 0xf1b2bf18 │ │ │ │ svclt 0x002c3f33 │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ andshi pc, r9, #128 @ 0x80 │ │ │ │ msrvs (UNDEF: 103), r6 │ │ │ │ msrvs (UNDEF: 102), r6 │ │ │ │ @@ -44492,15 +44492,15 @@ │ │ │ │ rscvc lr, r8, pc, asr #20 │ │ │ │ cmneq r1, #192, 22 @ 0x30000 │ │ │ │ movwcc r9, #4875 @ 0x130b │ │ │ │ mrrcle 2, 10, r4, fp, cr3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0x81b5f340 │ │ │ │ ldrtcs pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ - bleq af2f4 <__bss_end__@@Base+0x31c0c> │ │ │ │ + bleq af2f4 <__bss_end__@@Base+0x31c04> │ │ │ │ @ instruction: 0xf859465c │ │ │ │ stmib sp, {r1, sp, lr}^ │ │ │ │ eor r3, ip, ip, lsl #14 │ │ │ │ tstpeq r1, fp, lsl #2 @ p-variant is OBSOLETE │ │ │ │ ldmvs r7!, {r0, r4, fp, ip, pc} │ │ │ │ stc 7, cr15, [r0], #-844 @ 0xfffffcb4 │ │ │ │ ldrmi r1, [r8, r9, lsr #26]! │ │ │ │ @@ -44525,49 +44525,49 @@ │ │ │ │ smcvs 51226 @ 0xc81a │ │ │ │ ldmdals r1, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf7d368b7 │ │ │ │ @ instruction: 0x4629ebf4 │ │ │ │ stmdacs r0, {r3, r4, r5, r7, r8, r9, sl, lr} │ │ │ │ ldmibmi r8!, {r3, r6, r7, r8, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1612 @ 0xfffff9b4 │ │ │ │ - bmi ffe2cf64 <__bss_end__@@Base+0xffdaf87c> │ │ │ │ + bmi ffe2cf64 <__bss_end__@@Base+0xffdaf874> │ │ │ │ stmiavs r8!, {r0, r4, r5, r7}^ │ │ │ │ @ instruction: 0xf7d4447a │ │ │ │ stmdavs fp!, {r1, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ adcsmi r6, r3, #232 @ 0xe8 │ │ │ │ svcge 0x001ef6bf │ │ │ │ bl 39e1c │ │ │ │ smlabbcs r0, r3, r0, r0 │ │ │ │ @ instruction: 0xf7d30092 │ │ │ │ ldr lr, [r5, -sl, asr #26] │ │ │ │ @ instruction: 0x01a3eb03 │ │ │ │ @ instruction: 0xf1012c00 │ │ │ │ vaddw.s8 q8, q0, d1 │ │ │ │ - bl 153728 <__bss_end__@@Base+0xd6040> │ │ │ │ + bl 153728 <__bss_end__@@Base+0xd6038> │ │ │ │ strcc r0, [r2], -r4, ror #12 │ │ │ │ svclt 0x00a842b3 │ │ │ │ @ instruction: 0xf857460e │ │ │ │ movwls r2, #52236 @ 0xcc0c │ │ │ │ @ instruction: 0xf106fb02 │ │ │ │ stccs 8, cr15, [r7], {23} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bmi ff913694 <__bss_end__@@Base+0xff895fac> │ │ │ │ + bmi ff913694 <__bss_end__@@Base+0xff895fa4> │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ ldmib r0!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldccs 8, cr15, [r4], {87} @ 0x57 │ │ │ │ strmi r9, [r5], -ip, lsl #22 │ │ │ │ @ instruction: 0xf8474294 │ │ │ │ svclt 0x00a80c18 │ │ │ │ @ instruction: 0xf8174614 │ │ │ │ tstcs r1, r8, lsl #24 │ │ │ │ ldcvs 8, cr15, [r0], {71} @ 0x47 │ │ │ │ stcne 8, cr15, [r7], {7} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf857af75 │ │ │ │ - blne dbe2f4 <__bss_end__@@Base+0xd40c0c> │ │ │ │ + blne dbe2f4 <__bss_end__@@Base+0xd40c04> │ │ │ │ movwls r2, #49408 @ 0xc100 │ │ │ │ andpl pc, r2, r4, lsl #22 │ │ │ │ vqdmulh.s d15, d2, d6 │ │ │ │ stc 7, cr15, [lr, #-844] @ 0xfffffcb4 │ │ │ │ ldcpl 8, cr15, [r8], {87} @ 0x57 │ │ │ │ strb r9, [r5, -ip, lsl #22]! │ │ │ │ ldrsbcs pc, [ip], #136 @ 0x88 @ │ │ │ │ @@ -44580,18 +44580,18 @@ │ │ │ │ stmiapl r5!, {r0, r3, r6, r7, r9, fp, lr}^ │ │ │ │ andls r4, sl, #2046820352 @ 0x7a000000 │ │ │ │ strls r4, [r8], -r8, asr #21 │ │ │ │ andls r4, r9, #2046820352 @ 0x7a000000 │ │ │ │ stceq 8, cr15, [r4], {87} @ 0x57 │ │ │ │ ldc2 7, cr15, [lr], #904 @ 0x388 │ │ │ │ rsbsle r2, sl, r0, lsl #16 │ │ │ │ - blls 28d418 <__bss_end__@@Base+0x20fd30> │ │ │ │ + blls 28d418 <__bss_end__@@Base+0x20fd28> │ │ │ │ svclt 0x00082800 │ │ │ │ andsls r4, r2, r8, lsl r6 │ │ │ │ - bl 1e71274 <__bss_end__@@Base+0x1df3b8c> │ │ │ │ + bl 1e71274 <__bss_end__@@Base+0x1df3b84> │ │ │ │ andsls sl, r2, r2, lsl r9 │ │ │ │ @ instruction: 0xf7d39807 │ │ │ │ @ instruction: 0x4601ed54 │ │ │ │ @ instruction: 0xf7d32000 │ │ │ │ strdls lr, [pc], -lr @ │ │ │ │ ldccc 8, cr15, [ip], {87} @ 0x57 │ │ │ │ strtmi r4, [r8], -r4, lsl #12 │ │ │ │ @@ -44628,33 +44628,33 @@ │ │ │ │ ldc 7, cr15, [sl, #844]! @ 0x34c │ │ │ │ tstpeq r0, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ andls r4, pc, r6, lsl #12 │ │ │ │ ldrcc r4, [r8], #-1576 @ 0xfffff9d8 │ │ │ │ stc 7, cr15, [r4, #-844] @ 0xfffffcb4 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ stc 7, cr15, [lr, #844]! @ 0x34c │ │ │ │ - beq afac0 <__bss_end__@@Base+0x323d8> │ │ │ │ + beq afac0 <__bss_end__@@Base+0x323d0> │ │ │ │ andls r4, pc, r6, lsl #12 │ │ │ │ ldcls 1, cr13, [r0], {198} @ 0xc6 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrcc r9, [ip, -r8, lsl #18] │ │ │ │ @ instruction: 0xf7d39806 │ │ │ │ @ instruction: 0x4601ecf4 │ │ │ │ @ instruction: 0xf7d34620 │ │ │ │ @ instruction: 0xf8d8ed9e │ │ │ │ ldrsbls r3, [r0], -ip │ │ │ │ stcle 5, cr4, [r3], {75} @ 0x4b │ │ │ │ ldmdbge r0, {r1, r2, fp, ip, pc} │ │ │ │ stcl 7, cr15, [r6], #844 @ 0x34c │ │ │ │ stmdals sl, {r1, r2, r3, r7, r9, sl, sp, lr, pc} │ │ │ │ - blmi 1ead22c <__bss_end__@@Base+0x1e2fb44> │ │ │ │ + blmi 1ead22c <__bss_end__@@Base+0x1e2fb3c> │ │ │ │ strbcs pc, [lr], -r0, asr #4 @ │ │ │ │ @ instruction: 0xf1084984 │ │ │ │ ldrbtmi r0, [r9], #-2016 @ 0xfffff820 │ │ │ │ - blmi 1dc97a8 <__bss_end__@@Base+0x1d4c0c0> │ │ │ │ + blmi 1dc97a8 <__bss_end__@@Base+0x1d4c0b8> │ │ │ │ stmibmi r2, {r0, r4, sp, lr} │ │ │ │ movwcs r5, #18661 @ 0x48e5 │ │ │ │ ldrbtmi r9, [r9], #-0 │ │ │ │ andcs r4, r0, sl, lsl r6 │ │ │ │ @ instruction: 0xf7d4602e │ │ │ │ @ instruction: 0xf04fe87e │ │ │ │ strb r0, [r9, #3076]! @ 0xc04 │ │ │ │ @@ -44672,38 +44672,38 @@ │ │ │ │ @ instruction: 0xf7d300b2 │ │ │ │ stmiavs fp!, {r1, r6, sl, fp, sp, lr, pc}^ │ │ │ │ rsbspl pc, lr, #79 @ 0x4f │ │ │ │ @ instruction: 0xe609601a │ │ │ │ @ instruction: 0xf7e36880 │ │ │ │ @ instruction: 0xf847fafd │ │ │ │ stmdacs r0, {r2, sl, fp} │ │ │ │ - blls 4a7664 <__bss_end__@@Base+0x429f7c> │ │ │ │ + blls 4a7664 <__bss_end__@@Base+0x429f74> │ │ │ │ tstls r1, #5963776 @ 0x5b0000 │ │ │ │ strb r6, [r5, #2072]! @ 0x818 │ │ │ │ stmdbmi r8!, {r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7d34479 │ │ │ │ @ instruction: 0xf857eb1e │ │ │ │ - blls 33e4f0 <__bss_end__@@Base+0x2c0e08> │ │ │ │ + blls 33e4f0 <__bss_end__@@Base+0x2c0e00> │ │ │ │ @ instruction: 0xf8472a00 │ │ │ │ stcle 12, cr0, [r0, #-96] @ 0xffffffa0 │ │ │ │ strmi fp, [r5], -ip, lsl #18 │ │ │ │ adcmi lr, r2, #265289728 @ 0xfd00000 │ │ │ │ @ instruction: 0xf8574629 │ │ │ │ svclt 0x00a85c0c │ │ │ │ - blx 184d46 <__bss_end__@@Base+0x10765e> │ │ │ │ + blx 184d46 <__bss_end__@@Base+0x107656> │ │ │ │ pld [r4, r2, lsl #4] │ │ │ │ @ instruction: 0xf857e820 │ │ │ │ - blls 34a528 <__bss_end__@@Base+0x2cce40> │ │ │ │ + blls 34a528 <__bss_end__@@Base+0x2cce38> │ │ │ │ rsbmi lr, r4, #250609664 @ 0xef00000 │ │ │ │ svclt 0x00b8428c │ │ │ │ strtmi r4, [r6], -ip, lsl #12 │ │ │ │ @ instruction: 0xe6d04614 │ │ │ │ andscs r4, r0, r7, asr r9 │ │ │ │ ldrbtmi r9, [r9], #-779 @ 0xfffffcf5 │ │ │ │ - b ffe71430 <__bss_end__@@Base+0xffdf3d48> │ │ │ │ + b ffe71430 <__bss_end__@@Base+0xffdf3d40> │ │ │ │ vmlacs.f64 d9, d1, d11 │ │ │ │ svclt 0x00b84605 │ │ │ │ addvs r2, r3, r1, lsl #12 │ │ │ │ stmib r0, {r0, r1, r6, r7, sp, lr}^ │ │ │ │ ldrmi r6, [r8], -r0, lsl #6 │ │ │ │ adcseq r4, r1, r0, asr sl │ │ │ │ @ instruction: 0xf7d4447a │ │ │ │ @@ -44712,35 +44712,35 @@ │ │ │ │ @ instruction: 0xf8472300 │ │ │ │ ldmvs fp, {r2, r3, r4, sl, fp, ip, sp}^ │ │ │ │ ldmib sp, {r0, r1, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf857370c │ │ │ │ @ instruction: 0xf8475c18 │ │ │ │ @ instruction: 0xf6473c14 │ │ │ │ vqdmulh.s d16, d22, d0[7] │ │ │ │ - blls 1f67dc <__bss_end__@@Base+0x1790f4> │ │ │ │ + blls 1f67dc <__bss_end__@@Base+0x1790ec> │ │ │ │ ldrcc r9, [ip, -fp, lsl #20] │ │ │ │ movwls r3, #29441 @ 0x7301 │ │ │ │ - blx fc196 <__bss_end__@@Base+0x7eaae> │ │ │ │ + blx fc196 <__bss_end__@@Base+0x7eaa6> │ │ │ │ @ instruction: 0xf1a55502 │ │ │ │ @ instruction: 0x462c0618 │ │ │ │ strgt ip, [pc], #-3599 @ 33540 │ │ │ │ - bls 2da160 <__bss_end__@@Base+0x25ca78> │ │ │ │ + bls 2da160 <__bss_end__@@Base+0x25ca70> │ │ │ │ ldm r6, {r0, r1, r4, r7, r9, lr} │ │ │ │ stm r4, {r0, r1} │ │ │ │ @ instruction: 0xf8c50003 │ │ │ │ @ instruction: 0xf77fc000 │ │ │ │ @ instruction: 0xf8ddad6a │ │ │ │ @ instruction: 0x46948018 │ │ │ │ @ instruction: 0xf8d8464c │ │ │ │ - blmi afb6e4 <__bss_end__@@Base+0xa7dffc> │ │ │ │ + blmi afb6e4 <__bss_end__@@Base+0xa7dff4> │ │ │ │ sbcsgt pc, ip, r8, asr #17 │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ rsbcs pc, r0, r8, asr #17 │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 82ccd8 <__bss_end__@@Base+0x7af5f0> │ │ │ │ + blmi 82ccd8 <__bss_end__@@Base+0x7af5e8> │ │ │ │ ldrbtmi r4, [r9], #-2353 @ 0xfffff6cf │ │ │ │ andcs pc, r3, r9, asr r8 @ │ │ │ │ andsvs r4, r1, sp, lsl fp │ │ │ │ msrcs (UNDEF: 103), r0 │ │ │ │ andcs pc, r3, r9, asr r8 @ │ │ │ │ andsvs r9, r1, r1, lsl fp │ │ │ │ ldmdavs fp, {r2, r3, r5, r8, fp, lr} │ │ │ │ @@ -44790,92 +44790,92 @@ │ │ │ │ muleq r1, r2, pc @ │ │ │ │ andeq r6, r1, r0, asr #2 │ │ │ │ ldrdeq r5, [r1], -lr │ │ │ │ strdeq r5, [r1], -sl │ │ │ │ andeq r6, r1, r2, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb96270 <__bss_end__@@Base+0xfeb18b88> │ │ │ │ + bl feb96270 <__bss_end__@@Base+0xfeb18b80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vldr , [r0, #384] @ 0x180 │ │ │ │ addlt r0, r2, r0, lsl #20 │ │ │ │ cdp 6, 11, cr4, cr7, cr4, {0} │ │ │ │ andls r0, r1, #192, 20 @ 0xc0000 │ │ │ │ ldm r8!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blls 106f13c <__bss_end__@@Base+0xff1a54> │ │ │ │ - beq aecd0 <__bss_end__@@Base+0x315e8> │ │ │ │ - beq ff06f160 <__bss_end__@@Base+0xfeff1a78> │ │ │ │ + blls 106f13c <__bss_end__@@Base+0xff1a4c> │ │ │ │ + beq aecd0 <__bss_end__@@Base+0x315e0> │ │ │ │ + beq ff06f160 <__bss_end__@@Base+0xfeff1a70> │ │ │ │ ldm r0!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blhi 106f14c <__bss_end__@@Base+0xff1a64> │ │ │ │ - beq eece0 <__bss_end__@@Base+0x715f8> │ │ │ │ - beq ff06f170 <__bss_end__@@Base+0xfeff1a88> │ │ │ │ + blhi 106f14c <__bss_end__@@Base+0xff1a5c> │ │ │ │ + beq eece0 <__bss_end__@@Base+0x715f0> │ │ │ │ + beq ff06f170 <__bss_end__@@Base+0xfeff1a80> │ │ │ │ stmia r8!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blne 106f15c <__bss_end__@@Base+0xff1a74> │ │ │ │ + blne 106f15c <__bss_end__@@Base+0xff1a6c> │ │ │ │ cdp 8, 15, cr9, cr7, cr1, {0} │ │ │ │ vcvt.f32.f64 s0, d8 │ │ │ │ vcvt.f32.f64 s0, d9 │ │ │ │ andlt r1, r2, r1, asr #23 │ │ │ │ - blhi 16e9a4 <__bss_end__@@Base+0xf12bc> │ │ │ │ + blhi 16e9a4 <__bss_end__@@Base+0xf12b4> │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ stmdalt sl!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrmi r4, [r0], -r3, lsl #12 │ │ │ │ - bne eed0c <__bss_end__@@Base+0x71624> │ │ │ │ - beq aee10 <__bss_end__@@Base+0x31728> │ │ │ │ + bne eed0c <__bss_end__@@Base+0x7161c> │ │ │ │ + beq aee10 <__bss_end__@@Base+0x31720> │ │ │ │ beq 6ed14 │ │ │ │ stcllt 7, cr15, [r8], #844 @ 0x34c │ │ │ │ ldrmi r4, [r0], -r3, lsl #12 │ │ │ │ - bne eed20 <__bss_end__@@Base+0x71638> │ │ │ │ - beq aee24 <__bss_end__@@Base+0x3173c> │ │ │ │ + bne eed20 <__bss_end__@@Base+0x71630> │ │ │ │ + beq aee24 <__bss_end__@@Base+0x31734> │ │ │ │ beq 6ed28 │ │ │ │ stmdblt ip, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrmi r4, [r0], -r3, lsl #12 │ │ │ │ - bne eed34 <__bss_end__@@Base+0x7164c> │ │ │ │ - beq aee38 <__bss_end__@@Base+0x31750> │ │ │ │ + bne eed34 <__bss_end__@@Base+0x71644> │ │ │ │ + beq aee38 <__bss_end__@@Base+0x31748> │ │ │ │ beq 6ed3c │ │ │ │ ldcllt 7, cr15, [r0, #-844]! @ 0xfffffcb4 │ │ │ │ ldrmi r4, [r9], -r4, lsl #13 │ │ │ │ ldc 6, cr4, [ip, #64] @ 0x40 │ │ │ │ vldr s3, [ip, #8] │ │ │ │ vldr s0, [ip, #4] │ │ │ │ @ instruction: 0xf7d30a00 │ │ │ │ svclt 0x0000bd13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8a914 <__bss_end__@@Base+0xfeb0d22c> │ │ │ │ + bl feb8a914 <__bss_end__@@Base+0xfeb0d224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r5, r0, ror #31 │ │ │ │ ldrmi r4, [ip], -pc, lsr #26 │ │ │ │ ldrbtmi r4, [sp], #-1539 @ 0xfffff9fd │ │ │ │ stmdals r8, {r0, sl, fp, sp} │ │ │ │ stccs 0, cr13, [r4], {1} │ │ │ │ cdp 1, 11, cr13, cr7, cr0, {1} │ │ │ │ vldr d0, [r3] │ │ │ │ strtmi r1, [r1], -r2, lsl #20 │ │ │ │ - bvs aed88 <__bss_end__@@Base+0x316a0> │ │ │ │ + bvs aed88 <__bss_end__@@Base+0x31698> │ │ │ │ ldc 6, cr4, [r3, #64] @ 0x40 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vcvt.f64.f32 d1, s2 │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ vnmul.f32 s14, s3, s14 │ │ │ │ vmul.f64 d1, d6, d0 │ │ │ │ vmul.f64 d6, d7, d0 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ vcvt.f32.f64 s3, d1 │ │ │ │ vcvt.f32.f64 s0, d6 │ │ │ │ andlt r0, r5, r7, asr #23 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ stcllt 7, cr15, [r0], #844 @ 0x34c │ │ │ │ - beq aedb8 <__bss_end__@@Base+0x316d0> │ │ │ │ + beq aedb8 <__bss_end__@@Base+0x316c8> │ │ │ │ bvc 6edbc │ │ │ │ - bvc eeec0 <__bss_end__@@Base+0x717d8> │ │ │ │ + bvc eeec0 <__bss_end__@@Base+0x717d0> │ │ │ │ beq 6f000 │ │ │ │ - beq 22efa0 <__bss_end__@@Base+0x1b18b8> │ │ │ │ - beq fea2efa4 <__bss_end__@@Base+0xfe9b18bc> │ │ │ │ - beq ff06f268 <__bss_end__@@Base+0xfeff1b80> │ │ │ │ - bleq 106f264 <__bss_end__@@Base+0xff1b7c> │ │ │ │ - blx 46f358 <__bss_end__@@Base+0x3f1c70> │ │ │ │ + beq 22efa0 <__bss_end__@@Base+0x1b18b0> │ │ │ │ + beq fea2efa4 <__bss_end__@@Base+0xfe9b18b4> │ │ │ │ + beq ff06f268 <__bss_end__@@Base+0xfeff1b78> │ │ │ │ + bleq 106f264 <__bss_end__@@Base+0xff1b74> │ │ │ │ + blx 46f358 <__bss_end__@@Base+0x3f1c68> │ │ │ │ mrc 4, 5, sp, cr1, cr6, {0} │ │ │ │ stmib sp, {r6, r7, r8, r9, fp, ip, sp, lr}^ │ │ │ │ stc 2, cr3, [sp, #8] │ │ │ │ @ instruction: 0xf7e77b00 │ │ │ │ stmdbmi lr, {r0, r1, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ blvc 6ee20 │ │ │ │ andcc lr, r2, #3620864 @ 0x374000 │ │ │ │ @@ -44889,85 +44889,85 @@ │ │ │ │ ldmib sp, {r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ cdp 2, 11, cr3, cr0, cr2, {0} │ │ │ │ stmdals r0, {r6, r8, r9, fp, ip, sp, lr} │ │ │ │ svclt 0x0000e7df │ │ │ │ muleq r2, r6, ip │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrmi r4, [r0], -r1, lsl #12 │ │ │ │ - beq aee30 <__bss_end__@@Base+0x31748> │ │ │ │ + beq aee30 <__bss_end__@@Base+0x31740> │ │ │ │ bvc 6ee34 │ │ │ │ - bvc eef38 <__bss_end__@@Base+0x71850> │ │ │ │ + bvc eef38 <__bss_end__@@Base+0x71848> │ │ │ │ beq 6f078 │ │ │ │ - beq 22f018 <__bss_end__@@Base+0x1b1930> │ │ │ │ - beq fea2f01c <__bss_end__@@Base+0xfe9b1934> │ │ │ │ - beq ff06f2c8 <__bss_end__@@Base+0xfeff1be0> │ │ │ │ - bllt 171754 <__bss_end__@@Base+0xf406c> │ │ │ │ + beq 22f018 <__bss_end__@@Base+0x1b1928> │ │ │ │ + beq fea2f01c <__bss_end__@@Base+0xfe9b192c> │ │ │ │ + beq ff06f2c8 <__bss_end__@@Base+0xfeff1bd8> │ │ │ │ + bllt 171754 <__bss_end__@@Base+0xf4064> │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8aa10 <__bss_end__@@Base+0xfeb0d328> │ │ │ │ + bl feb8aa10 <__bss_end__@@Base+0xfeb0d320> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r0, ror #30 │ │ │ │ - blmi 68587c <__bss_end__@@Base+0x608194> │ │ │ │ + blmi 68587c <__bss_end__@@Base+0x60818c> │ │ │ │ ldrbtmi fp, [r8], #-164 @ 0xffffff5c │ │ │ │ - bge 10505c <__bss_end__@@Base+0x87974> │ │ │ │ + bge 10505c <__bss_end__@@Base+0x8796c> │ │ │ │ stmiapl r3, {r2, r4, r8, sp}^ │ │ │ │ ldmdavs fp, {r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f9323 │ │ │ │ @ instruction: 0xf7d30300 │ │ │ │ stmdacs r0, {r2, r3, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ - blge 52ac5c <__bss_end__@@Base+0x4ad574> │ │ │ │ + blge 52ac5c <__bss_end__@@Base+0x4ad56c> │ │ │ │ ldrmi r6, [sl], -r0, ror #28 │ │ │ │ movwls r2, #4372 @ 0x1114 │ │ │ │ - bl 18f1794 <__bss_end__@@Base+0x18740ac> │ │ │ │ + bl 18f1794 <__bss_end__@@Base+0x18740a4> │ │ │ │ stcle 8, cr2, [lr], {-0} │ │ │ │ @ instruction: 0xf7d34630 │ │ │ │ - bmi 36e59c <__bss_end__@@Base+0x2f0eb4> │ │ │ │ + bmi 36e59c <__bss_end__@@Base+0x2f0eac> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, r4, r7, lsl #2 │ │ │ │ stmdals r1, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ stmdbge r3, {r1, r4, r5, r9, sl, lr} │ │ │ │ - b ff8f17c0 <__bss_end__@@Base+0xff8740d8> │ │ │ │ + b ff8f17c0 <__bss_end__@@Base+0xff8740d0> │ │ │ │ @ instruction: 0xf7d3e7ed │ │ │ │ svclt 0x0000ec9c │ │ │ │ muleq r2, sl, fp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r2, r2, ror #22 │ │ │ │ ldrmi r4, [r0], -r3, lsl #12 │ │ │ │ - bne eeedc <__bss_end__@@Base+0x717f4> │ │ │ │ - beq aefe0 <__bss_end__@@Base+0x318f8> │ │ │ │ + bne eeedc <__bss_end__@@Base+0x717ec> │ │ │ │ + beq aefe0 <__bss_end__@@Base+0x318f0> │ │ │ │ beq 6eee4 │ │ │ │ stmdalt lr!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrmi r4, [r0], -r3, lsl #12 │ │ │ │ - bne eeef0 <__bss_end__@@Base+0x71808> │ │ │ │ - beq aeff4 <__bss_end__@@Base+0x3190c> │ │ │ │ + bne eeef0 <__bss_end__@@Base+0x71800> │ │ │ │ + beq aeff4 <__bss_end__@@Base+0x31904> │ │ │ │ beq 6eef8 │ │ │ │ - bllt ffdf17fc <__bss_end__@@Base+0xffd74114> │ │ │ │ + bllt ffdf17fc <__bss_end__@@Base+0xffd7410c> │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb964c4 <__bss_end__@@Base+0xfeb18ddc> │ │ │ │ + bl feb964c4 <__bss_end__@@Base+0xfeb18dd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vldr , [r1, #384] @ 0x180 │ │ │ │ addlt r0, r2, r1, lsl #20 │ │ │ │ bvc 6ef10 │ │ │ │ ldcl 6, cr4, [r1, #16] │ │ │ │ ldrmi r7, [r6], -r2, lsl #20 │ │ │ │ beq 6f158 │ │ │ │ cdp 13, 0, cr4, cr7, cr2, {1} │ │ │ │ - blls 2360fc <__bss_end__@@Base+0x1b8a14> │ │ │ │ + blls 2360fc <__bss_end__@@Base+0x1b8a0c> │ │ │ │ mcr 4, 0, r4, cr7, cr13, {3} │ │ │ │ @ instruction: 0xeeb70aa7 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vneg.f64 d16, d0 │ │ │ │ strtle pc, [pc], #-2576 @ 338f4 │ │ │ │ - blhi ff06f3bc <__bss_end__@@Base+0xfeff1cd4> │ │ │ │ + blhi ff06f3bc <__bss_end__@@Base+0xfeff1ccc> │ │ │ │ @ instruction: 0xf7e74618 │ │ │ │ - blmi 6f2d5c <__bss_end__@@Base+0x675674> │ │ │ │ - bne eef54 <__bss_end__@@Base+0x7186c> │ │ │ │ + blmi 6f2d5c <__bss_end__@@Base+0x67566c> │ │ │ │ + bne eef54 <__bss_end__@@Base+0x71864> │ │ │ │ ldc 1, cr2, [r4, #8] │ │ │ │ ldrtmi r6, [r0], -r1, lsl #20 │ │ │ │ bvc 6ef60 │ │ │ │ cdp 8, 11, cr5, cr7, cr11, {7} │ │ │ │ vcvt.f64.f32 d1, s2 │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ vldr s15, [r3, #796] @ 0x31c │ │ │ │ @@ -44977,30 +44977,30 @@ │ │ │ │ vmul.f64 d0, d1, d8 │ │ │ │ vmul.f64 d1, d6, d0 │ │ │ │ vmul.f64 d6, d7, d0 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ vcvt.f32.f64 s3, d1 │ │ │ │ vcvt.f32.f64 s0, d6 │ │ │ │ andlt r0, r2, r7, asr #23 │ │ │ │ - blhi eec40 <__bss_end__@@Base+0x71558> │ │ │ │ + blhi eec40 <__bss_end__@@Base+0x71550> │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ - bllt ffbf18a0 <__bss_end__@@Base+0xffb741b8> │ │ │ │ + bllt ffbf18a0 <__bss_end__@@Base+0xffb741b0> │ │ │ │ @ instruction: 0xf7d29301 │ │ │ │ - blls af524 <__bss_end__@@Base+0x31e3c> │ │ │ │ - blhi 106f420 <__bss_end__@@Base+0xff1d38> │ │ │ │ + blls af524 <__bss_end__@@Base+0x31e34> │ │ │ │ + blhi 106f420 <__bss_end__@@Base+0xff1d30> │ │ │ │ svclt 0x0000e7ca │ │ │ │ ldrdeq fp, [r2], -r8 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi eee2c <__bss_end__@@Base+0x71744> │ │ │ │ + blhi eee2c <__bss_end__@@Base+0x7173c> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ - bmi fe1053c4 <__bss_end__@@Base+0xfe087cdc> │ │ │ │ - blmi fe1051f8 <__bss_end__@@Base+0xfe087b10> │ │ │ │ + bmi fe1053c4 <__bss_end__@@Base+0xfe087cd4> │ │ │ │ + blmi fe1051f8 <__bss_end__@@Base+0xfe087b08> │ │ │ │ addlt r4, r8, sl, ror r4 │ │ │ │ ldrdge pc, [r0], -r1 │ │ │ │ @ instruction: 0xf8d8460e │ │ │ │ strmi r9, [sp], -r0 │ │ │ │ @ instruction: 0xf10158d3 │ │ │ │ @ instruction: 0xf10d070c │ │ │ │ ldmdavs fp, {r2, r3, r9, sl, fp} │ │ │ │ @@ -45012,19 +45012,19 @@ │ │ │ │ @ instruction: 0x4653bfb8 │ │ │ │ svclt 0x00b84293 │ │ │ │ svcne 0x000a4613 │ │ │ │ stceq 1, cr15, [r1], {3} │ │ │ │ svcne 0x0004f852 │ │ │ │ svclt 0x00d14589 │ │ │ │ @ instruction: 0xf8d82100 │ │ │ │ - bl ffa08 <__bss_end__@@Base+0x82320> │ │ │ │ + bl ffa08 <__bss_end__@@Base+0x82318> │ │ │ │ stmdavs r9, {r0, r7, r8} │ │ │ │ @ instruction: 0xf84e42ba │ │ │ │ mvnsle r1, r4, lsl #22 │ │ │ │ - bvc 16f15c <__bss_end__@@Base+0xf1a74> │ │ │ │ + bvc 16f15c <__bss_end__@@Base+0xf1a6c> │ │ │ │ ldcl 5, cr4, [r0, #816] @ 0x330 │ │ │ │ vldr s10, [r0, #28] │ │ │ │ vldr s17, [r0, #16] │ │ │ │ vldr s12, [r0, #20] │ │ │ │ vldr s14, [sp, #24] │ │ │ │ vmul.f32 s12, s14, s6 │ │ │ │ vldr s17, [r0, #544] @ 0x220 │ │ │ │ @@ -45078,93 +45078,93 @@ │ │ │ │ @ instruction: 0xf7d30092 │ │ │ │ stmiavs r0!, {r1, r2, r4, r8, fp, sp, lr, pc}^ │ │ │ │ ldrdge pc, [r0], -r6 │ │ │ │ addeq lr, sl, r0, lsl #22 │ │ │ │ vstr d10, [r0, #16] │ │ │ │ @ instruction: 0xf8558a00 │ │ │ │ stmiavs r2!, {r2, r8, r9, sl, fp}^ │ │ │ │ - blne 171c2c <__bss_end__@@Base+0xf4544> │ │ │ │ - bl c45d8 <__bss_end__@@Base+0x46ef0> │ │ │ │ + blne 171c2c <__bss_end__@@Base+0xf453c> │ │ │ │ + bl c45d8 <__bss_end__@@Base+0x46ee8> │ │ │ │ andsvs r0, r1, r0, lsl #5 │ │ │ │ - bmi b282c0 <__bss_end__@@Base+0xaaabd8> │ │ │ │ + bmi b282c0 <__bss_end__@@Base+0xaaabd0> │ │ │ │ ldrbtmi r4, [sl], #-2857 @ 0xfffff4d7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r8, r6, asr #2 │ │ │ │ - blhi eedf8 <__bss_end__@@Base+0x71710> │ │ │ │ + blhi eedf8 <__bss_end__@@Base+0x71708> │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ stmiavs r0!, {r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xd1084591 │ │ │ │ ldrdne pc, [ip], -r8 │ │ │ │ @ instruction: 0xf7d30092 │ │ │ │ stmiavs r0!, {r2, r4, r5, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ ldrdge pc, [r0], -r6 │ │ │ │ - bmi 7eda74 <__bss_end__@@Base+0x77038c> │ │ │ │ + bmi 7eda74 <__bss_end__@@Base+0x770384> │ │ │ │ orreq lr, r9, pc, asr #20 │ │ │ │ @ instruction: 0xf7d3447a │ │ │ │ rscvs lr, r0, r6, ror #26 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ strb r6, [fp, r2, lsr #32]! │ │ │ │ - b 14063a0 <__bss_end__@@Base+0x1388cb8> │ │ │ │ + b 14063a0 <__bss_end__@@Base+0x1388cb0> │ │ │ │ @ instruction: 0xf8cd018c │ │ │ │ ldrbtmi ip, [sl], #-4 │ │ │ │ ldcl 7, cr15, [r8, #-844] @ 0xfffffcb4 │ │ │ │ ldrdgt pc, [r4], -sp │ │ │ │ andgt pc, r0, r4, asr #17 │ │ │ │ str r6, [r5, r0, ror #1]! │ │ │ │ umlalsle r4, r9, r4, r5 │ │ │ │ - b 14063a4 <__bss_end__@@Base+0x1388cbc> │ │ │ │ + b 14063a4 <__bss_end__@@Base+0x1388cb4> │ │ │ │ @ instruction: 0xf8cd018c │ │ │ │ ldrbtmi ip, [sl], #-4 │ │ │ │ stcl 7, cr15, [r8, #-844] @ 0xfffffcb4 │ │ │ │ @ instruction: 0xf8dd6822 │ │ │ │ rscvs ip, r0, r4 │ │ │ │ ldclle 5, cr4, [r3, #592] @ 0x250 │ │ │ │ movweq lr, #11180 @ 0x2bac │ │ │ │ addeq lr, r2, r0, lsl #22 │ │ │ │ addseq r2, sl, r0, lsl #2 │ │ │ │ ldm r6!, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d668e0 │ │ │ │ ldr sl, [pc, r0] │ │ │ │ - bl 471adc <__bss_end__@@Base+0x3f43f4> │ │ │ │ + bl 471adc <__bss_end__@@Base+0x3f43ec> │ │ │ │ andeq fp, r2, r0, lsr sl │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r2, sl, asr #17 │ │ │ │ andeq r4, r1, ip, lsr r3 │ │ │ │ andeq r4, r1, r2, lsr #6 │ │ │ │ andeq r4, r1, r2, lsl #6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8adb0 <__bss_end__@@Base+0xfeb0d6c8> │ │ │ │ + bl feb8adb0 <__bss_end__@@Base+0xfeb0d6c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldclmi 15, cr0, [r4, #-896] @ 0xfffffc80 │ │ │ │ - blmi 155fdc8 <__bss_end__@@Base+0x14e26e0> │ │ │ │ + blmi 155fdc8 <__bss_end__@@Base+0x14e26d8> │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ ldrdcs pc, [r4], r0 │ │ │ │ @ instruction: 0xf8d358eb │ │ │ │ teqlt sl, r8, lsl #3 │ │ │ │ ldmdavs r3, {r0, r1, r4, r6, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, r3, r1, lsl #6 │ │ │ │ ldrdeq pc, [r4], r4 │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ ldcle 2, cr4, [sl], {147} @ 0x93 │ │ │ │ ands sp, r2, r6, lsl r1 │ │ │ │ - blcc 8dd34 <__bss_end__@@Base+0x1064c> │ │ │ │ + blcc 8dd34 <__bss_end__@@Base+0x10644> │ │ │ │ blcs 4bd38 │ │ │ │ tstle ip, ip, ror fp │ │ │ │ ldrdlt r6, [r8, -r0]! │ │ │ │ andls r4, r1, #71680 @ 0x11800 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - bls 85a60 <__bss_end__@@Base+0x8378> │ │ │ │ + bls 85a60 <__bss_end__@@Base+0x8370> │ │ │ │ stmiapl fp!, {r2, r6, r8, r9, fp, lr}^ │ │ │ │ andsvs r6, r1, r9, lsl r8 │ │ │ │ movwcs r6, #26 │ │ │ │ addcc pc, r4, r4, asr #17 │ │ │ │ andlt r2, r3, r0 │ │ │ │ - bmi 10233d8 <__bss_end__@@Base+0xfa5cf0> │ │ │ │ + bmi 10233d8 <__bss_end__@@Base+0xfa5ce8> │ │ │ │ ldmdavs r5, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ subsle r2, r6, r0, lsl #26 │ │ │ │ andsvs r6, r1, r9, lsr #16 │ │ │ │ andcs r4, r1, r9, lsr #12 │ │ │ │ vqdmulh.s d15, d3, d3 │ │ │ │ @ instruction: 0xf6c96068 │ │ │ │ @ instruction: 0xf84140d4 │ │ │ │ @@ -45174,15 +45174,15 @@ │ │ │ │ ldmdbmi r5!, {r4, r9, sl, lr} │ │ │ │ ldrbtmi r9, [r9], #-513 @ 0xfffffdff │ │ │ │ svc 0x0044f7d2 │ │ │ │ tstcs r0, r1, lsl #20 │ │ │ │ @ instruction: 0xf7d361e8 │ │ │ │ stmibvs r8!, {r1, r2, r3, r6, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0x7604e9d5 │ │ │ │ - blx 1bc062 <__bss_end__@@Base+0x13e97a> │ │ │ │ + blx 1bc062 <__bss_end__@@Base+0x13e972> │ │ │ │ addseq pc, r2, r7, lsl #4 │ │ │ │ stmda r4, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldcle 2, cr4, [pc, #-732] @ 33990 │ │ │ │ stcle 14, cr2, [sp, #-0] │ │ │ │ andcs r1, r0, #112, 24 @ 0x7000 │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ addeq r5, r0, lr, ror ip │ │ │ │ @@ -45247,33 +45247,33 @@ │ │ │ │ stmdavs fp!, {r1, r2, r9, fp, ip, pc} │ │ │ │ stccs 0, cr6, [r1], {19} │ │ │ │ svclt 0x00b846a1 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andcs r4, r1, #45088768 @ 0x2b00000 │ │ │ │ ldrbtne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf6c9606a │ │ │ │ - blx 2848d6 <__bss_end__@@Base+0x2071ee> │ │ │ │ + blx 2848d6 <__bss_end__@@Base+0x2071e6> │ │ │ │ @ instruction: 0xf843f709 │ │ │ │ ldrbtmi r2, [r9], #-2824 @ 0xfffff4f8 │ │ │ │ stmdbls r4, {r0, r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ movwcc lr, #10693 @ 0x29c5 │ │ │ │ @ instruction: 0x463800bf │ │ │ │ mrc 7, 4, APSR_nzcv, cr12, cr2, {6} │ │ │ │ @ instruction: 0x463a4659 │ │ │ │ @ instruction: 0xf1bb61e8 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf7d381a4 │ │ │ │ @ instruction: 0xf8daebaa │ │ │ │ adcmi r3, r3, #20 │ │ │ │ @ instruction: 0x81a4f040 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - blx 1544c6 <__bss_end__@@Base+0xd6dde> │ │ │ │ + blx 1544c6 <__bss_end__@@Base+0xd6dd6> │ │ │ │ @ instruction: 0xf8d6fa04 │ │ │ │ ldmibvs r0!, {r4, ip, pc}^ │ │ │ │ - b 1405450 <__bss_end__@@Base+0x1387d68> │ │ │ │ + b 1405450 <__bss_end__@@Base+0x1387d60> │ │ │ │ smlabble r2, sl, sl, r0 │ │ │ │ adcmi r6, r7, #1949696 @ 0x1dc000 │ │ │ │ @ instruction: 0xf8dfd00a │ │ │ │ ldrbmi r2, [r1], -r4, lsr #8 │ │ │ │ strtmi r4, [r1], r7, lsr #12 │ │ │ │ @ instruction: 0xf7d3447a │ │ │ │ teqvs r4, sl, lsl #24 │ │ │ │ @@ -45302,92 +45302,92 @@ │ │ │ │ ldcle 6, cr4, [ip, #-348] @ 0xfffffea4 │ │ │ │ andeq lr, fp, r3, lsl #22 │ │ │ │ ldrbmi r1, [pc], #-2207 @ 33e4c │ │ │ │ bvc 6f490 │ │ │ │ cdp 6, 2, cr4, cr7, cr8, {0} │ │ │ │ vldr s15, [r7, #28] │ │ │ │ ldrmi r7, [r7], #-2560 @ 0xfffff600 │ │ │ │ - bvc fea2f7fc <__bss_end__@@Base+0xfe9b2114> │ │ │ │ - bvc ffa2f934 <__bss_end__@@Base+0xff9b224c> │ │ │ │ - blx 46fa2c <__bss_end__@@Base+0x3f2344> │ │ │ │ + bvc fea2f7fc <__bss_end__@@Base+0xfe9b210c> │ │ │ │ + bvc ffa2f934 <__bss_end__@@Base+0xff9b2244> │ │ │ │ + blx 46fa2c <__bss_end__@@Base+0x3f233c> │ │ │ │ strmi fp, [r4], r8, asr #30 │ │ │ │ andeq pc, r1, r0, lsl #2 │ │ │ │ cdp 15, 11, cr11, cr0, cr8, {2} │ │ │ │ addmi r7, r4, #421888 @ 0x67000 │ │ │ │ - blx 368632 <__bss_end__@@Base+0x2eaf4a> │ │ │ │ - bl fea31a90 <__bss_end__@@Base+0xfe9b43a8> │ │ │ │ - b 13f5aac <__bss_end__@@Base+0x13783c4> │ │ │ │ + blx 368632 <__bss_end__@@Base+0x2eaf42> │ │ │ │ + bl fea31a90 <__bss_end__@@Base+0xfe9b43a0> │ │ │ │ + b 13f5aac <__bss_end__@@Base+0x13783bc> │ │ │ │ strbmi r0, [r0], -sl, lsl #17 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0xf8cd00bf │ │ │ │ and fp, r1, r8 │ │ │ │ andcc r6, r4, fp, ror #19 │ │ │ │ vmlaeq.f64 d14, d0, d7 │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ - bleq 3eeab0 <__bss_end__@@Base+0x3713c8> │ │ │ │ + bleq 3eeab0 <__bss_end__@@Base+0x3713c0> │ │ │ │ strbmi r4, [r4, #-1027]! @ 0xfffffbfd │ │ │ │ bvc 6f618 │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ bvc 6f5c0 │ │ │ │ ldrbtmi r6, [r3], #-2539 @ 0xfffff615 │ │ │ │ andlt pc, r0, r3, asr #17 │ │ │ │ - bl 10e68c <__bss_end__@@Base+0x90fa4> │ │ │ │ + bl 10e68c <__bss_end__@@Base+0x90f9c> │ │ │ │ strmi r0, [r3], #-2830 @ 0xfffff4f2 │ │ │ │ bvc 6f634 │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ bvc 6f5dc │ │ │ │ ldrbtmi r6, [r3], #-2547 @ 0xfffff60d │ │ │ │ andlt pc, r0, r3, asr #17 │ │ │ │ @ instruction: 0xf8ddd1dc │ │ │ │ addmi fp, ip, #8 │ │ │ │ - blls ab468 <__bss_end__@@Base+0x2dd80> │ │ │ │ + blls ab468 <__bss_end__@@Base+0x2dd78> │ │ │ │ stmib sp, {r0, r1, r2, r3, r9, sl, lr}^ │ │ │ │ - bl feadc6f4 <__bss_end__@@Base+0xfea5f00c> │ │ │ │ + bl feadc6f4 <__bss_end__@@Base+0xfea5f004> │ │ │ │ ldrmi r0, [lr], r3, lsl #24 │ │ │ │ - b 1418304 <__bss_end__@@Base+0x139ac1c> │ │ │ │ + b 1418304 <__bss_end__@@Base+0x139ac14> │ │ │ │ stmibvs r9!, {r2, r3, r7, sl, fp}^ │ │ │ │ orreq lr, lr, #323584 @ 0x4f000 │ │ │ │ andcs r1, r1, sl, lsl sp │ │ │ │ - beq 2aeb08 <__bss_end__@@Base+0x231420> │ │ │ │ + beq 2aeb08 <__bss_end__@@Base+0x231418> │ │ │ │ ldcl 4, cr4, [sl, #616] @ 0x268 │ │ │ │ - bl 8e70c <__bss_end__@@Base+0x11024> │ │ │ │ + bl 8e70c <__bss_end__@@Base+0x1101c> │ │ │ │ vldr s1, [sl, #44] @ 0x2c │ │ │ │ - bl 92714 <__bss_end__@@Base+0x1502c> │ │ │ │ + bl 92714 <__bss_end__@@Base+0x15024> │ │ │ │ ldrmi r0, [r9], #-2568 @ 0xfffff5f8 │ │ │ │ - bvc fea2f934 <__bss_end__@@Base+0xfe9b224c> │ │ │ │ + bvc fea2f934 <__bss_end__@@Base+0xfe9b2244> │ │ │ │ bvs 6f688 │ │ │ │ bvc 6f668 │ │ │ │ - bvc 19ef844 <__bss_end__@@Base+0x197215c> │ │ │ │ + bvc 19ef844 <__bss_end__@@Base+0x1972154> │ │ │ │ bvc 6f630 │ │ │ │ strmi r6, [fp], #-2545 @ 0xfffff60f │ │ │ │ ldcl 4, cr4, [r1, #260] @ 0x104 │ │ │ │ vldr s13, [r3] │ │ │ │ vmla.f32 s15, s14, s0 │ │ │ │ vstr s15, [r3, #408] @ 0x198 │ │ │ │ stmibvs fp!, {r9, fp, ip, sp, lr}^ │ │ │ │ tsteq r2, ip, lsl #22 │ │ │ │ - bl fff50 <__bss_end__@@Base+0x82868> │ │ │ │ + bl fff50 <__bss_end__@@Base+0x82860> │ │ │ │ ldrmi r0, [r3], #-2561 @ 0xfffff5ff │ │ │ │ ldcl 2, cr4, [sl, #528] @ 0x210 │ │ │ │ vldr s13, [r3] │ │ │ │ vmla.f32 s15, s14, s0 │ │ │ │ vstr s15, [r3, #408] @ 0x198 │ │ │ │ ldmibvs r3!, {r9, fp, ip, sp, lr}^ │ │ │ │ ldrmi r4, [r3], #-1049 @ 0xfffffbe7 │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvs 6f6b4 │ │ │ │ bvc 6f6c0 │ │ │ │ - bvc 19ef894 <__bss_end__@@Base+0x19721ac> │ │ │ │ + bvc 19ef894 <__bss_end__@@Base+0x19721a4> │ │ │ │ bvc 6f688 │ │ │ │ blls 68704 │ │ │ │ strtmi r3, [r6], #1793 @ 0x701 │ │ │ │ - bl feb44a78 <__bss_end__@@Base+0xfeac7390> │ │ │ │ + bl feb44a78 <__bss_end__@@Base+0xfeac7388> │ │ │ │ @ instruction: 0xd1b40c03 │ │ │ │ andge lr, r2, #3620864 @ 0x374000 │ │ │ │ - blls 9a3a4 <__bss_end__@@Base+0x1ccbc> │ │ │ │ + blls 9a3a4 <__bss_end__@@Base+0x1ccb4> │ │ │ │ @ instruction: 0xf10944a2 │ │ │ │ strmi r0, [ip], r4, lsl #18 │ │ │ │ movwls r4, #5155 @ 0x1423 │ │ │ │ ldrmi r9, [fp], #2821 @ 0xb05 │ │ │ │ mvnsle lr, r7, asr #14 │ │ │ │ @ instruction: 0xf8dd2000 │ │ │ │ @ instruction: 0xf8dd801c │ │ │ │ @@ -45405,73 +45405,73 @@ │ │ │ │ vstr s14, [r3, #668] @ 0x29c │ │ │ │ andsle r7, r8, r0, lsl #20 │ │ │ │ @ instruction: 0xf04f3104 │ │ │ │ stmibvs fp!, {r0, r8, fp}^ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strmi r4, [fp], #-1356 @ 0xfffffab4 │ │ │ │ bvs 6f744 │ │ │ │ - bvc fea2fa14 <__bss_end__@@Base+0xfe9b232c> │ │ │ │ + bvc fea2fa14 <__bss_end__@@Base+0xfe9b2324> │ │ │ │ bvc 6f60c │ │ │ │ strmi r6, [fp], #-2547 @ 0xfffff60d │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ bvs 6f758 │ │ │ │ - bvc fea2fa28 <__bss_end__@@Base+0xfe9b2340> │ │ │ │ + bvc fea2fa28 <__bss_end__@@Base+0xfe9b2338> │ │ │ │ bvc 6f620 │ │ │ │ strcc sp, [r1, -r9, ror #3] │ │ │ │ strtmi r4, [r0], #-1268 @ 0xfffffb0c │ │ │ │ strhle r4, [sl, #44] @ 0x2c │ │ │ │ stccs 14, cr1, [r1], {160} @ 0xa0 │ │ │ │ mcrne 0, 3, sp, cr1, cr0, {2} │ │ │ │ strbmi r4, [r3], r3, ror #7 │ │ │ │ - blx 158836 <__bss_end__@@Base+0xdb14e> │ │ │ │ + blx 158836 <__bss_end__@@Base+0xdb146> │ │ │ │ ldrbmi pc, [r1], #-2561 @ 0xfffff5ff @ │ │ │ │ - b 1405994 <__bss_end__@@Base+0x13882ac> │ │ │ │ + b 1405994 <__bss_end__@@Base+0x13882a4> │ │ │ │ addseq r0, r9, r1, lsl #19 │ │ │ │ - blne 101ac40 <__bss_end__@@Base+0xf9d558> │ │ │ │ + blne 101ac40 <__bss_end__@@Base+0xf9d550> │ │ │ │ stmib sp, {r1, r2, r7, r9, sl, lr}^ │ │ │ │ ldrmi r0, [r8], r2, lsl #14 │ │ │ │ @ instruction: 0x460846ba │ │ │ │ - bl fea8e7f4 <__bss_end__@@Base+0xfea1110c> │ │ │ │ + bl fea8e7f4 <__bss_end__@@Base+0xfea11104> │ │ │ │ @ instruction: 0xf04f0708 │ │ │ │ @ instruction: 0xf8cd0c00 │ │ │ │ strmi lr, [pc], #-0 @ 3405c │ │ │ │ bvc 6f6bc │ │ │ │ streq lr, [sl, pc, asr #20] │ │ │ │ stmibvs r9!, {r0, sp, lr, pc}^ │ │ │ │ - bl 201c7c <__bss_end__@@Base+0x184594> │ │ │ │ + bl 201c7c <__bss_end__@@Base+0x18458c> │ │ │ │ @ instruction: 0xf10c0208 │ │ │ │ bl 77078 │ │ │ │ ldrtmi r0, [r9], #-3586 @ 0xfffff1fe │ │ │ │ ldcl 5, cr4, [lr, #400] @ 0x190 │ │ │ │ vldr s13, [r1] │ │ │ │ vmla.f32 s15, s14, s0 │ │ │ │ vstr s15, [r1, #408] @ 0x198 │ │ │ │ ldmibvs r1!, {r9, fp, ip, sp, lr}^ │ │ │ │ ldrtmi r4, [r9], #-1034 @ 0xfffffbf6 │ │ │ │ bvs 6f7dc │ │ │ │ bvc 6f7dc │ │ │ │ - bvc 19ef9b8 <__bss_end__@@Base+0x19722d0> │ │ │ │ + bvc 19ef9b8 <__bss_end__@@Base+0x19722c8> │ │ │ │ bvc 6f7a4 │ │ │ │ @ instruction: 0xf8ddd1e1 │ │ │ │ - bl feaec0a8 <__bss_end__@@Base+0xfea6e9c0> │ │ │ │ + bl feaec0a8 <__bss_end__@@Base+0xfea6e9b8> │ │ │ │ bls 768bc │ │ │ │ cdpcc 1, 15, cr15, cr15, cr14, {0} │ │ │ │ @ instruction: 0xf1be4490 │ │ │ │ strdle r3, [r9, #255] @ 0xff │ │ │ │ stmdals r2, {r0, r9, sl, lr} │ │ │ │ strmi r9, [r9], #3843 @ 0xf03 │ │ │ │ mcrrne 8, 0, r3, r2, cr1 │ │ │ │ @ instruction: 0x46d8d1bb │ │ │ │ - blcc 8e278 <__bss_end__@@Base+0x10b90> │ │ │ │ + blcc 8e278 <__bss_end__@@Base+0x10b88> │ │ │ │ blcs 4c27c │ │ │ │ tstle sl, fp, ror fp │ │ │ │ @ instruction: 0xb12069e8 │ │ │ │ @ instruction: 0xf8584b49 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - bls 1c5f44 <__bss_end__@@Base+0x14885c> │ │ │ │ + bls 1c5f44 <__bss_end__@@Base+0x148854> │ │ │ │ eorvs r6, fp, r3, lsl r8 │ │ │ │ @ instruction: 0x46306015 │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf7d28ff0 │ │ │ │ @ instruction: 0xf8daedfe │ │ │ │ adcmi r3, r3, #20 │ │ │ │ mrcge 4, 2, APSR_nzcv, cr12, cr15, {1} │ │ │ │ @@ -45494,15 +45494,15 @@ │ │ │ │ ldmdavs fp, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ stmdbls r6, {r0, r1, r4, r5, r7, r8, r9, ip, sp, pc} │ │ │ │ ldmdavs sl, {r1, r2, r3, r4, r9, sl, lr} │ │ │ │ ldrtmi r6, [r3], -sl │ │ │ │ ldmdbmi r1!, {r0, r9, sp} │ │ │ │ rsbsvs r4, r2, r8, lsr r6 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 27226c <__bss_end__@@Base+0x1f4b84> │ │ │ │ + blcs 27226c <__bss_end__@@Base+0x1f4b7c> │ │ │ │ stmib r6, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib r6, {r2, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7d23302 │ │ │ │ @ instruction: 0x463aecb4 │ │ │ │ mvnsvs r2, r0, lsl #2 │ │ │ │ ldc 7, cr15, [ip, #840]! @ 0x348 │ │ │ │ ldmib r6, {r4, r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -45549,15 +45549,15 @@ │ │ │ │ ldrdeq r3, [r1], -ip │ │ │ │ andeq r3, r1, r6, lsl #4 │ │ │ │ andeq r3, r1, sl, lsl r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - blmi ff485aac <__bss_end__@@Base+0xff4083c4> │ │ │ │ + blmi ff485aac <__bss_end__@@Base+0xff4083bc> │ │ │ │ strmi fp, [r9], r5, lsl #1 │ │ │ │ @ instruction: 0x4615447b │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r9, sl, lr} │ │ │ │ addshi pc, r5, r0 │ │ │ │ svclt 0x00c82900 │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ ldmib r0, {r0, r2, r3, r7, pc}^ │ │ │ │ @@ -45573,64 +45573,64 @@ │ │ │ │ addeq r4, r9, sl, ror r4 │ │ │ │ ldmib sl!, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strls lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ ldrmi r6, [r1, #480]! @ 0x1e0 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ ldrbmi r2, [r5, #-769] @ 0xfffffcff │ │ │ │ andcs fp, r0, #212, 30 @ 0x350 │ │ │ │ - b 4fcaa0 <__bss_end__@@Base+0x47f3b8> │ │ │ │ + b 4fcaa0 <__bss_end__@@Base+0x47f3b0> │ │ │ │ @ instruction: 0xf0000002 │ │ │ │ cdpcs 0, 0, cr8, cr0, cr5, {5} │ │ │ │ @ instruction: 0x2600bfd8 │ │ │ │ - bl fe9ab7c4 <__bss_end__@@Base+0xfe92e0dc> │ │ │ │ + bl fe9ab7c4 <__bss_end__@@Base+0xfe92e0d4> │ │ │ │ @ instruction: 0xf04f030a │ │ │ │ ldcl 14, cr0, [pc] @ 342b4 │ │ │ │ - b aced80 <__bss_end__@@Base+0xa51698> │ │ │ │ - b 1413664 <__bss_end__@@Base+0x1395f7c> │ │ │ │ + b aced80 <__bss_end__@@Base+0xa51690> │ │ │ │ + b 1413664 <__bss_end__@@Base+0x1395f74> │ │ │ │ ldrbtmi r0, [r0], r3, lsl #23 │ │ │ │ @ instruction: 0x46704672 │ │ │ │ bvc 6fda4 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - b 142b728 <__bss_end__@@Base+0x13ae040> │ │ │ │ + b 142b728 <__bss_end__@@Base+0x13ae038> │ │ │ │ @ instruction: 0xf04f0188 │ │ │ │ ldmibvs fp!, {r8, fp}^ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strmi r4, [fp], #-1505 @ 0xfffffa1f │ │ │ │ bvc 6fa34 │ │ │ │ strmi r6, [fp], #-2531 @ 0xfffff61d │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stcl 4, cr4, [r3, #460] @ 0x1cc │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ vrshl.u8 q10, , q0 │ │ │ │ - bl d45f4 <__bss_end__@@Base+0x56f0c> │ │ │ │ + bl d45f4 <__bss_end__@@Base+0x56f04> │ │ │ │ strbtmi r0, [r1], -ip, lsl #18 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ stmibvs r3!, {r3, r7, r9, lr}^ │ │ │ │ tstpeq r1, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf109444b │ │ │ │ svclt 0x00140904 │ │ │ │ - bvc 19efedc <__bss_end__@@Base+0x19727f4> │ │ │ │ - bvc 122fee0 <__bss_end__@@Base+0x11b27f8> │ │ │ │ + bvc 19efedc <__bss_end__@@Base+0x19727ec> │ │ │ │ + bvc 122fee0 <__bss_end__@@Base+0x11b27f0> │ │ │ │ stcl 2, cr4, [r3, #564] @ 0x234 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ strtmi r3, [sl], #-1 │ │ │ │ ldrbmi r4, [lr], #1232 @ 0x4d0 │ │ │ │ bicle r4, fp, r6, lsl #5 │ │ │ │ ldrdls pc, [r4], -sp │ │ │ │ @ instruction: 0xf006fb05 │ │ │ │ - bvs fe42fabc <__bss_end__@@Base+0xfe3b23d4> │ │ │ │ + bvs fe42fabc <__bss_end__@@Base+0xfe3b23cc> │ │ │ │ bvc 6fe20 │ │ │ │ movwcs r0, #129 @ 0x81 │ │ │ │ stmibvs r2!, {r0, r1, r4, r5, r7, r9, lr}^ │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf101440a │ │ │ │ svclt 0x00140104 │ │ │ │ - bvc 19eff1c <__bss_end__@@Base+0x1972834> │ │ │ │ - bvc 122ff20 <__bss_end__@@Base+0x11b2838> │ │ │ │ + bvc 19eff1c <__bss_end__@@Base+0x197282c> │ │ │ │ + bvc 122ff20 <__bss_end__@@Base+0x11b2830> │ │ │ │ stcl 2, cr4, [r2, #628] @ 0x274 │ │ │ │ vstmiale pc!, {s15-s14} │ │ │ │ strtmi r3, [r8], #-1537 @ 0xfffff9ff │ │ │ │ strhle r4, [r9, #81]! @ 0x51 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ stccs 15, cr8, [r0], {240} @ 0xf0 │ │ │ │ addhi pc, r6, r0 │ │ │ │ @@ -45678,15 +45678,15 @@ │ │ │ │ stmibvs r3!, {r9, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ strmi r0, [r3], #-516 @ 0xfffffdfc │ │ │ │ bvc 6fb3c │ │ │ │ @ instruction: 0xf10cdcf1 │ │ │ │ ldrbmi r0, [r6], #3073 @ 0xc01 │ │ │ │ strbmi r4, [r6, #-1088]! @ 0xfffffbc0 │ │ │ │ - blx 1a8be2 <__bss_end__@@Base+0x12b4fa> │ │ │ │ + blx 1a8be2 <__bss_end__@@Base+0x12b4f2> │ │ │ │ ldcl 0, cr15, [pc, #24] @ 3445c │ │ │ │ vrintx.f32 s12, s28 │ │ │ │ addeq r7, r1, r0, lsl #20 │ │ │ │ adcsmi r2, r3, #0, 6 │ │ │ │ @ instruction: 0xf10369e2 │ │ │ │ strmi r0, [sl], #-769 @ 0xfffffcff │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @@ -45708,58 +45708,58 @@ │ │ │ │ @ instruction: 0x4649601a │ │ │ │ stmdbcs r1, {r1, r5, r9, sl, lr} │ │ │ │ movweq pc, #4175 @ 0x104f @ │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ svclt 0x00b82d01 │ │ │ │ rsbvs r2, r3, r1, lsl #10 │ │ │ │ bicsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcc 2725c0 <__bss_end__@@Base+0x1f4ed8> │ │ │ │ + blcc 2725c0 <__bss_end__@@Base+0x1f4ed0> │ │ │ │ strne lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ vqrdmulh.s d15, d1, d5 │ │ │ │ adcvs r4, r2, r3, lsr r9 │ │ │ │ rscvs r4, r2, r9, ror r4 │ │ │ │ @ instruction: 0x4628009d │ │ │ │ - bl f2418 <__bss_end__@@Base+0x74d30> │ │ │ │ + bl f2418 <__bss_end__@@Base+0x74d28> │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ @ instruction: 0xf7d261e0 │ │ │ │ stmibvs r0!, {r2, r3, sl, fp, sp, lr, pc}^ │ │ │ │ strls lr, [r4, #-2516] @ 0xfffff62c │ │ │ │ @ instruction: 0xf609fb05 │ │ │ │ @ instruction: 0xe75600b6 │ │ │ │ svclt 0x00cc45b1 │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ @ instruction: 0xf0004032 │ │ │ │ - bl fe994994 <__bss_end__@@Base+0xfe9172ac> │ │ │ │ + bl fe994994 <__bss_end__@@Base+0xfe9172a4> │ │ │ │ ldcl 3, cr0, [pc, #40] @ 34524 │ │ │ │ - b aced80 <__bss_end__@@Base+0xa51698> │ │ │ │ + b aced80 <__bss_end__@@Base+0xa51690> │ │ │ │ strmi r7, [lr], sl, ror #13 │ │ │ │ - bleq fe12ee44 <__bss_end__@@Base+0xfe0b175c> │ │ │ │ + bleq fe12ee44 <__bss_end__@@Base+0xfe0b1754> │ │ │ │ strmi r4, [r8], -ip, lsl #13 │ │ │ │ bvc 6ffec │ │ │ │ svceq 0x0000f1ba │ │ │ │ - b 142b96c <__bss_end__@@Base+0x13ae284> │ │ │ │ + b 142b96c <__bss_end__@@Base+0x13ae27c> │ │ │ │ @ instruction: 0xf04f028e │ │ │ │ ldmibvs fp!, {fp}^ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r3], #-1456 @ 0xfffffa50 │ │ │ │ bvc 6fc78 │ │ │ │ ldrmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ stcl 4, cr4, [r3, #44] @ 0x2c │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ vqsub.u8 d20, d16, d21 │ │ │ │ - bl 354b5c <__bss_end__@@Base+0x2d7474> │ │ │ │ + bl 354b5c <__bss_end__@@Base+0x2d746c> │ │ │ │ ldrtmi r0, [r2], -r6, lsl #16 │ │ │ │ stmeq r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ stmibvs r3!, {r4, r7, r9, lr}^ │ │ │ │ andeq pc, r1, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xf1084443 │ │ │ │ svclt 0x00140804 │ │ │ │ - bvc 19f0120 <__bss_end__@@Base+0x1972a38> │ │ │ │ - bvc 1230124 <__bss_end__@@Base+0x11b2a3c> │ │ │ │ + bvc 19f0120 <__bss_end__@@Base+0x1972a30> │ │ │ │ + bvc 1230124 <__bss_end__@@Base+0x11b2a34> │ │ │ │ stcl 2, cr4, [r3, #596] @ 0x254 │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ strtmi r3, [ip], #1 │ │ │ │ ldrbmi r4, [r9], #-1238 @ 0xfffffb2a │ │ │ │ stclle 5, cr4, [fp], {129} @ 0x81 │ │ │ │ svclt 0x0000e6fa │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -45771,56 +45771,56 @@ │ │ │ │ @ instruction: 0xf85b4bf9 │ │ │ │ movwls r3, #4099 @ 0x1003 │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0x81a8f000 │ │ │ │ @ instruction: 0xf8d89a01 │ │ │ │ andsvs r3, r3, r0 │ │ │ │ - blx 185ec2 <__bss_end__@@Base+0x1087da> │ │ │ │ + blx 185ec2 <__bss_end__@@Base+0x1087d2> │ │ │ │ tstpcs r1, r9, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andne pc, r4, r8, asr #17 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 2726d0 <__bss_end__@@Base+0x1f4fe8> │ │ │ │ + blne 2726d0 <__bss_end__@@Base+0x1f4fe0> │ │ │ │ stmibmi lr!, {r1, r4, r7}^ │ │ │ │ stmib r8, {r4, r9, sl, lr}^ │ │ │ │ ldrbtmi r3, [r9], #-770 @ 0xfffffcfe │ │ │ │ strls lr, [r4, #-2504] @ 0xfffff638 │ │ │ │ @ instruction: 0xf7d29202 │ │ │ │ tstcs r0, lr, ror sl │ │ │ │ @ instruction: 0xf8c89a02 │ │ │ │ @ instruction: 0xf7d2001c │ │ │ │ ldrmi lr, [r1, #2950]! @ 0xb86 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ ldrbmi r2, [r5, #-769] @ 0xfffffcff │ │ │ │ ldrdcs fp, [r0], -r4 │ │ │ │ - b 4fc5fc <__bss_end__@@Base+0x47ef14> │ │ │ │ + b 4fc5fc <__bss_end__@@Base+0x47ef0c> │ │ │ │ @ instruction: 0xf0400100 │ │ │ │ ldrbmi r8, [r5, #-197] @ 0xffffff3b │ │ │ │ andcs fp, r0, #204, 30 @ 0x330 │ │ │ │ andsmi r2, r3, r1, lsl #4 │ │ │ │ teqphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ stcle 14, cr2, [r2, #-0] │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ strmi r4, [lr], r8, lsl #12 │ │ │ │ - b 1406050 <__bss_end__@@Base+0x1388968> │ │ │ │ - b 13f6c30 <__bss_end__@@Base+0x1379548> │ │ │ │ + b 1406050 <__bss_end__@@Base+0x1388960> │ │ │ │ + b 13f6c30 <__bss_end__@@Base+0x1379540> │ │ │ │ smlabbcs r0, lr, r2, r0 │ │ │ │ strdcc r6, [r1, -fp] │ │ │ │ ldrmi r4, [r3], #-653 @ 0xfffffd73 │ │ │ │ bvc 6fd80 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1027 @ 0xfffffbfd │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 6fd50 │ │ │ │ @ instruction: 0xf10cdcf0 │ │ │ │ ldrbmi r0, [r6], #3073 @ 0xc01 │ │ │ │ strbmi r4, [r6, #-1096]! @ 0xfffffbb8 │ │ │ │ @ instruction: 0xf8ddd1e7 │ │ │ │ - blx 19867a <__bss_end__@@Base+0x11af92> │ │ │ │ + blx 19867a <__bss_end__@@Base+0x11af8a> │ │ │ │ @ instruction: 0xf04ff006 │ │ │ │ addeq r5, r2, lr, ror r7 │ │ │ │ adcsmi r2, r3, #0, 6 │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf8d8bf04 │ │ │ │ stmne r9, {r2, r3, r4, ip} │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ @@ -45830,62 +45830,62 @@ │ │ │ │ stclle 5, cr4, [ip], #708 @ 0x2c4 │ │ │ │ eorle r4, r1, r4, asr #10 │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ @ instruction: 0xf8d86921 │ │ │ │ stmibvs r0!, {r2, r4, sp}^ │ │ │ │ @ instruction: 0xd1024299 │ │ │ │ addsmi r6, r1, #1589248 @ 0x184000 │ │ │ │ - blx e86de <__bss_end__@@Base+0x6aff6> │ │ │ │ - bmi fee712b0 <__bss_end__@@Base+0xfedf3bc8> │ │ │ │ + blx e86de <__bss_end__@@Base+0x6afee> │ │ │ │ + bmi fee712b0 <__bss_end__@@Base+0xfedf3bc0> │ │ │ │ addseq r4, r9, sl, ror r4 │ │ │ │ svc 0x00a6f7d2 │ │ │ │ @ instruction: 0xf8d861e0 │ │ │ │ @ instruction: 0x61233010 │ │ │ │ @ instruction: 0x2014f8d8 │ │ │ │ @ instruction: 0xf8d86162 │ │ │ │ - blx 100702 <__bss_end__@@Base+0x8301a> │ │ │ │ + blx 100702 <__bss_end__@@Base+0x83012> │ │ │ │ @ instruction: 0xf8d8f202 │ │ │ │ addseq r1, r2, ip, lsl r0 │ │ │ │ svc 0x001af7d2 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @ instruction: 0xf8c83b01 │ │ │ │ blcs 406e8 │ │ │ │ teqphi ip, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ mcrge 4, 2, pc, cr8, cr15, {3} @ │ │ │ │ @ instruction: 0x001cf8d8 │ │ │ │ - blmi fea60b68 <__bss_end__@@Base+0xfe9e3480> │ │ │ │ + blmi fea60b68 <__bss_end__@@Base+0xfe9e3478> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r0, r9, fp, ip, pc} │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ - blmi fe82dfe0 <__bss_end__@@Base+0xfe7b08f8> │ │ │ │ + blmi fe82dfe0 <__bss_end__@@Base+0xfe7b08f0> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ addshi pc, r6, r0 │ │ │ │ andsvs r6, sl, r2, lsr #16 │ │ │ │ - blx 185fa2 <__bss_end__@@Base+0x1088ba> │ │ │ │ + blx 185fa2 <__bss_end__@@Base+0x1088b2> │ │ │ │ andcs pc, r1, #589824 @ 0x90000 │ │ │ │ mlsvs r2, ip, r9, r4 │ │ │ │ sbcsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blcs 272830 <__bss_end__@@Base+0x1f5148> │ │ │ │ - b 140590c <__bss_end__@@Base+0x1388224> │ │ │ │ + blcs 272830 <__bss_end__@@Base+0x1f5140> │ │ │ │ + b 140590c <__bss_end__@@Base+0x138821c> │ │ │ │ stmib r4, {r3, r7}^ │ │ │ │ stmib r4, {r2, r8, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf7d23302 │ │ │ │ - b 142ee78 <__bss_end__@@Base+0x13b1790> │ │ │ │ + b 142ee78 <__bss_end__@@Base+0x13b1788> │ │ │ │ smlabbcs r0, r8, r2, r0 │ │ │ │ @ instruction: 0xf7d261e0 │ │ │ │ str lr, [r2, #2776]! @ 0xad8 │ │ │ │ svceq 0x0006ea1c │ │ │ │ mrcge 4, 0, APSR_nzcv, cr2, cr15, {1} │ │ │ │ vmlaeq.f64 d14, d26, d21 │ │ │ │ @ instruction: 0x46944610 │ │ │ │ - b 1405fb0 <__bss_end__@@Base+0x13888c8> │ │ │ │ - b 13f8194 <__bss_end__@@Base+0x137aaac> │ │ │ │ + b 1405fb0 <__bss_end__@@Base+0x13888c0> │ │ │ │ + b 13f8194 <__bss_end__@@Base+0x137aaa4> │ │ │ │ smlabbcs r0, ip, r2, r0 │ │ │ │ strdcc r6, [r1, -fp] │ │ │ │ ldrmi r4, [r3], #-653 @ 0xfffffd73 │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ @ instruction: 0xf1024413 │ │ │ │ @ instruction: 0xf8c30204 │ │ │ │ @@ -45893,29 +45893,29 @@ │ │ │ │ ldrbmi r3, [r4], #1537 @ 0x601 │ │ │ │ ldrmi r4, [r1, #1136]! @ 0x470 │ │ │ │ ldrb sp, [r3, #3305]! @ 0xce9 │ │ │ │ ldcle 14, cr2, [sp, #-0] │ │ │ │ movweq lr, #43941 @ 0xaba5 │ │ │ │ stmib sp, {sp}^ │ │ │ │ strmi r9, [r4], r2, lsl #8 │ │ │ │ - b 1405fa0 <__bss_end__@@Base+0x13888b8> │ │ │ │ + b 1405fa0 <__bss_end__@@Base+0x13888b0> │ │ │ │ strmi r0, [r4], -r3, lsl #29 │ │ │ │ bvc 70280 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adceq fp, r2, r4, asr #31 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmibvs fp!, {r0, r1, r2, r3, r8, sl, fp, ip, lr, pc}^ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r3], #-1482 @ 0xfffffa36 │ │ │ │ bvc 6ff0c │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1027 @ 0xfffffbfd │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 6fedc │ │ │ │ - bl 2e8f90 <__bss_end__@@Base+0x26b8a8> │ │ │ │ + bl 2e8f90 <__bss_end__@@Base+0x26b8a0> │ │ │ │ ldrbmi r0, [r2], -ip, lsl #18 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1024291 │ │ │ │ svclt 0x00040201 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf109444b │ │ │ │ svclt 0x00080904 │ │ │ │ @@ -45937,29 +45937,29 @@ │ │ │ │ @ instruction: 0x3601dcf2 │ │ │ │ ldrmi r4, [r1, #1064]! @ 0x428 │ │ │ │ str sp, [r5, -ip, ror #25]! │ │ │ │ eorcs r4, r0, r5, asr r9 │ │ │ │ @ instruction: 0xf7d24479 │ │ │ │ strtmi lr, [r1], -sl, asr #18 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - b 14f2794 <__bss_end__@@Base+0x14750ac> │ │ │ │ + b 14f2794 <__bss_end__@@Base+0x14750a4> │ │ │ │ andcc lr, r1, r0, ror #14 │ │ │ │ ldrbmi r4, [r6], #1196 @ 0x4ac │ │ │ │ strmi r4, [r1, #1113] @ 0x459 │ │ │ │ mrcge 7, 2, APSR_nzcv, cr13, cr15, {1} │ │ │ │ stmdbmi sp, {r3, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ ldmdb r6!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7d24604 │ │ │ │ ldr lr, [r2], -r0, asr #20 │ │ │ │ svclt 0x00cc45b1 │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ suble r4, r8, r0, lsr r0 │ │ │ │ - bl fe9860e8 <__bss_end__@@Base+0xfe908a00> │ │ │ │ + bl fe9860e8 <__bss_end__@@Base+0xfe9089f8> │ │ │ │ strls r0, [r2], #-778 @ 0xfffffcf6 │ │ │ │ strmi r4, [lr], lr, lsl #12 │ │ │ │ addseq r4, ip, r8, lsl #12 │ │ │ │ bvc 70370 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adcseq fp, r2, r4, asr #31 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -45967,15 +45967,15 @@ │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ ldrmi r4, [r3], #-1506 @ 0xfffffa1e │ │ │ │ bvc 6fffc │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrmi r4, [r3], #-1035 @ 0xfffffbf5 │ │ │ │ andeq pc, r4, #-2147483648 @ 0x80000000 │ │ │ │ bvc 6ffcc │ │ │ │ - bl 2e9080 <__bss_end__@@Base+0x26b998> │ │ │ │ + bl 2e9080 <__bss_end__@@Base+0x26b990> │ │ │ │ ldrbmi r0, [r2], -lr, lsl #24 │ │ │ │ vstmiaeq ip, {s28-s106} │ │ │ │ @ instruction: 0xf1024282 │ │ │ │ svclt 0x00040201 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf10c4463 │ │ │ │ svclt 0x00080c04 │ │ │ │ @@ -46047,135 +46047,135 @@ │ │ │ │ svclt 0x00b84598 │ │ │ │ @ instruction: 0xf1084698 │ │ │ │ strbmi r0, [r7, #-2049] @ 0xfffff7ff │ │ │ │ ldmdbmi sl!, {r3, r5, r6, r8, r9, fp, ip, lr, pc} │ │ │ │ movwne lr, #43599 @ 0xaa4f │ │ │ │ movwls r4, #5656 @ 0x1618 │ │ │ │ @ instruction: 0xf7d24479 │ │ │ │ - blls aebac <__bss_end__@@Base+0x314c4> │ │ │ │ + blls aebac <__bss_end__@@Base+0x314bc> │ │ │ │ @ instruction: 0xf1ba4602 │ │ │ │ ldclle 15, cr0, [r1, #-0] │ │ │ │ strmi r2, [r0], r0, lsl #2 │ │ │ │ stmdbeq r4, {r1, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ - b 1418a24 <__bss_end__@@Base+0x139b33c> │ │ │ │ + b 1418a24 <__bss_end__@@Base+0x139b334> │ │ │ │ strmi r0, [lr], sl, lsl #21 │ │ │ │ ldrbmi r3, [r8], -ip, lsl #12 │ │ │ │ movwvc lr, #6605 @ 0x19cd │ │ │ │ strbmi r4, [ip], r3, asr #13 │ │ │ │ svcvc 0x0004f85c │ │ │ │ ldrbtmi r6, [r7], #-2531 @ 0xfffff61d │ │ │ │ - bl 105fcc <__bss_end__@@Base+0x888e4> │ │ │ │ + bl 105fcc <__bss_end__@@Base+0x888dc> │ │ │ │ ldmdavs fp, {r0, r1, r2, r7, r8, r9} │ │ │ │ - blcc 172b68 <__bss_end__@@Base+0xf5480> │ │ │ │ - blls a9210 <__bss_end__@@Base+0x2bb28> │ │ │ │ + blcc 172b68 <__bss_end__@@Base+0xf5478> │ │ │ │ + blls a9210 <__bss_end__@@Base+0x2bb20> │ │ │ │ @ instruction: 0xf1083104 │ │ │ │ ldrbmi r0, [r1, #-2064] @ 0xfffff7f0 │ │ │ │ @ instruction: 0xd1eb449e │ │ │ │ - blls c62cc <__bss_end__@@Base+0x48be4> │ │ │ │ + blls c62cc <__bss_end__@@Base+0x48bdc> │ │ │ │ ldrdgt pc, [ip], -sp │ │ │ │ - bl c6464 <__bss_end__@@Base+0x48d7c> │ │ │ │ + bl c6464 <__bss_end__@@Base+0x48d74> │ │ │ │ @ instruction: 0xf1020a03 │ │ │ │ @ instruction: 0xf04f0110 │ │ │ │ @ instruction: 0xf1050e00 │ │ │ │ smladls r2, r0, r8, r0 │ │ │ │ strbmi r4, [lr], -r8, lsr #12 │ │ │ │ - bvc 6b01ec <__bss_end__@@Base+0x632b04> │ │ │ │ + bvc 6b01ec <__bss_end__@@Base+0x632afc> │ │ │ │ strbtmi r4, [r3], -r7, lsl #12 │ │ │ │ ldrtmi r9, [sl], -r1, lsl #4 │ │ │ │ - bvs afe48 <__bss_end__@@Base+0x32760> │ │ │ │ + bvs afe48 <__bss_end__@@Base+0x32758> │ │ │ │ ldc 7, cr3, [r2, #64] @ 0x40 │ │ │ │ addsmi r7, r9, #0, 20 │ │ │ │ - bvc fe2303a0 <__bss_end__@@Base+0xfe1b2cb8> │ │ │ │ + bvc fe2303a0 <__bss_end__@@Base+0xfe1b2cb0> │ │ │ │ @ instruction: 0xf856d1f5 │ │ │ │ andcc r7, r4, r4, lsl #30 │ │ │ │ strbmi r6, [r0, #-2531] @ 0xfffff61d │ │ │ │ - bls 85c74 <__bss_end__@@Base+0x858c> │ │ │ │ + bls 85c74 <__bss_end__@@Base+0x8584> │ │ │ │ orreq lr, r7, #3072 @ 0xc00 │ │ │ │ bvc 701ac │ │ │ │ - blls e9234 <__bss_end__@@Base+0x6bb4c> │ │ │ │ + blls e9234 <__bss_end__@@Base+0x6bb44> │ │ │ │ ldceq 1, cr15, [r0], {12} │ │ │ │ strbmi r3, [r2, #272]! @ 0x110 │ │ │ │ @ instruction: 0xd1db449e │ │ │ │ ldrmi r4, [r0], -fp, lsl #22 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ andlt r4, r5, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strbmi r4, [r2], -r3, lsl #12 │ │ │ │ @ instruction: 0x46474651 │ │ │ │ - blx feb72ace <__bss_end__@@Base+0xfeaf53e6> │ │ │ │ + blx feb72ace <__bss_end__@@Base+0xfeaf53de> │ │ │ │ svclt 0x0000e78f │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq sl, [r2], -r2 │ │ │ │ andeq r2, r1, ip, lsl lr │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - bmi ffac653c <__bss_end__@@Base+0xffa48e54> │ │ │ │ + bmi ffac653c <__bss_end__@@Base+0xffa48e4c> │ │ │ │ addlt r4, r5, sl, ror #23 │ │ │ │ svcge 0x0000447a │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ ldmpl r3, {r3, r5, r6, r7, fp, lr}^ │ │ │ │ ldrbtmi r4, [r8], #-1646 @ 0xfffff992 │ │ │ │ rscsvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbsvs r6, fp, fp, lsl #16 │ │ │ │ - beq fe12f458 <__bss_end__@@Base+0xfe0b1d70> │ │ │ │ + beq fe12f458 <__bss_end__@@Base+0xfe0b1d68> │ │ │ │ tstpeq r7, sl, lsl #2 @ p-variant is OBSOLETE │ │ │ │ vld1.16 {d4-d6}, [r1 :64], r2 │ │ │ │ @ instruction: 0xf023637f │ │ │ │ - bl feb75768 <__bss_end__@@Base+0xfeaf8080> │ │ │ │ + bl feb75768 <__bss_end__@@Base+0xfeaf8078> │ │ │ │ addsmi r0, lr, #201326592 @ 0xc000000 │ │ │ │ @ instruction: 0xf5add006 │ │ │ │ strbtmi r5, [lr], -r0, lsl #27 │ │ │ │ @ instruction: 0xf8cd429e │ │ │ │ ldrshle r0, [r8, #252]! @ 0xfc │ │ │ │ mvnsvc pc, #64, 12 @ 0x4000000 │ │ │ │ - bl feb84b74 <__bss_end__@@Base+0xfeb0748c> │ │ │ │ + bl feb84b74 <__bss_end__@@Base+0xfeb07484> │ │ │ │ blcs 37f58 │ │ │ │ rschi pc, r1, r0, asr #32 │ │ │ │ stccs 6, cr4, [r0, #-928] @ 0xfffffc60 │ │ │ │ mrshi pc, (UNDEF: 1) @ │ │ │ │ @ instruction: 0xb604e9d5 │ │ │ │ @ instruction: 0xf000454c │ │ │ │ @ instruction: 0xf8d480cd │ │ │ │ @ instruction: 0xf1b9800c │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8d980d6 │ │ │ │ adcsmi r3, r3, #0 │ │ │ │ - bmi ff3a8ba0 <__bss_end__@@Base+0xff32b4b8> │ │ │ │ + bmi ff3a8ba0 <__bss_end__@@Base+0xff32b4b0> │ │ │ │ @ instruction: 0xf8d900b1 │ │ │ │ ldrbtmi r0, [sl], #-12 │ │ │ │ ldc 7, cr15, [sl, #-840]! @ 0xfffffcb8 │ │ │ │ andvs pc, r0, r9, asr #17 │ │ │ │ andeq pc, ip, r9, asr #17 │ │ │ │ ldmdavs fp!, {r2, r3, r6, r9, sl, lr}^ │ │ │ │ subsle r4, r5, fp, asr r5 │ │ │ │ addhi pc, r4, r0, asr #5 │ │ │ │ stclle 14, cr2, [r1, #-0] │ │ │ │ adcseq r2, r0, r0, lsl #4 │ │ │ │ ldrmi r4, [r4], r6, asr #13 │ │ │ │ - bvs fefb0224 <__bss_end__@@Base+0xfef32b3c> │ │ │ │ - bl 2466b4 <__bss_end__@@Base+0x1c8fcc> │ │ │ │ + bvs fefb0224 <__bss_end__@@Base+0xfef32b34> │ │ │ │ + bl 2466b4 <__bss_end__@@Base+0x1c8fc4> │ │ │ │ eorsvs r0, r9, fp, lsl #3 │ │ │ │ @ instruction: 0xf1bb68e3 │ │ │ │ svclt 0x00c40f00 │ │ │ │ @ instruction: 0x46d04691 │ │ │ │ svclt 0x00c84413 │ │ │ │ stc 8, cr6, [r3, #228] @ 0xe4 │ │ │ │ vldrle s12, [r1, #-0] │ │ │ │ @ instruction: 0xecf869eb │ │ │ │ strbmi r6, [fp], #-2561 @ 0xfffff5ff │ │ │ │ strbmi r4, [r1, #-1153] @ 0xfffffb7f │ │ │ │ bvc 70224 │ │ │ │ ldrmi r6, [r3], #-2275 @ 0xfffff71d │ │ │ │ bvc 7032c │ │ │ │ - bvc fe2304fc <__bss_end__@@Base+0xfe1b2e14> │ │ │ │ + bvc fe2304fc <__bss_end__@@Base+0xfe1b2e0c> │ │ │ │ bvc 702f4 │ │ │ │ eorsvs sp, r9, lr, ror #3 │ │ │ │ strbmi r6, [r3, #2169]! @ 0x879 │ │ │ │ movwcs fp, #8148 @ 0x1fd4 │ │ │ │ strbmi r2, [r1, #-768]! @ 0xfffffd00 │ │ │ │ movwcs fp, #4056 @ 0xfd8 │ │ │ │ stmiavs r3!, {r0, r1, r3, r6, r8, ip, sp, pc}^ │ │ │ │ @@ -46183,39 +46183,39 @@ │ │ │ │ ldcl 4, cr4, [r3, #76] @ 0x4c │ │ │ │ vadd.f32 s15, s14, s0 │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ @ instruction: 0xf10c7a00 │ │ │ │ andcc r0, r4, #256 @ 0x100 │ │ │ │ cdpeq 1, 0, cr15, cr4, cr14, {0} │ │ │ │ bicle r4, r7, r6, ror #10 │ │ │ │ - blmi fe8476b0 <__bss_end__@@Base+0xfe7c9fc8> │ │ │ │ + blmi fe8476b0 <__bss_end__@@Base+0xfe7c9fc0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmvs fp!, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x46208131 │ │ │ │ ssatmi r3, #30, r4, lsl #14 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stclle 14, cr2, [sp] │ │ │ │ @ instruction: 0xf04f68e3 │ │ │ │ @ instruction: 0xf8c30b00 │ │ │ │ ldmdavs fp!, {ip, sp, pc}^ │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf04f80ff │ │ │ │ - bl 237c5c <__bss_end__@@Base+0x1ba574> │ │ │ │ - b 13f4c88 <__bss_end__@@Base+0x13775a0> │ │ │ │ + bl 237c5c <__bss_end__@@Base+0x1ba56c> │ │ │ │ + b 13f4c88 <__bss_end__@@Base+0x1377598> │ │ │ │ strbtmi r0, [r1], r6, lsl #29 │ │ │ │ strbmi r4, [r1], -r2, ror #13 │ │ │ │ stmiavs r3!, {r1, r3, r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ ldcl 4, cr4, [r1], #328 @ 0x148 │ │ │ │ strbtmi r6, [r3], #-2561 @ 0xfffff5ff │ │ │ │ ldc 4, cr4, [r2, #968] @ 0x3c8 │ │ │ │ addmi r7, r1, #0, 20 │ │ │ │ bvc 703cc │ │ │ │ - bvc fe23059c <__bss_end__@@Base+0xfe1b2eb4> │ │ │ │ + bvc fe23059c <__bss_end__@@Base+0xfe1b2eac> │ │ │ │ bvc 70394 │ │ │ │ @ instruction: 0xf109d1ee │ │ │ │ strbmi r0, [lr, #-2305] @ 0xfffff6ff │ │ │ │ stmiavs r3!, {r1, r2, r6, r7, ip, lr, pc}^ │ │ │ │ stceq 1, cr15, [r4], {12} │ │ │ │ @ instruction: 0xf8c34463 │ │ │ │ strb fp, [r1, r0]! │ │ │ │ @@ -46226,15 +46226,15 @@ │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ andcs r8, r0, sl, lsl #1 │ │ │ │ @ instruction: 0x0c0aeb08 │ │ │ │ @ instruction: 0x0e86ea4f │ │ │ │ strmi r4, [r2], r1, lsl #13 │ │ │ │ stmibvs sl!, {r0, r6, r9, sl, lr}^ │ │ │ │ ldrbmi r6, [r2], #-2275 @ 0xfffff71d │ │ │ │ - bvs b0094 <__bss_end__@@Base+0x329ac> │ │ │ │ + bvs b0094 <__bss_end__@@Base+0x329a4> │ │ │ │ ldrbtmi r4, [r2], #1027 @ 0x403 │ │ │ │ bvc 70320 │ │ │ │ ldcl 5, cr4, [r3, #560] @ 0x230 │ │ │ │ vmla.f32 s15, s12, s0 │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @@ -46242,18 +46242,18 @@ │ │ │ │ andcc r6, r4, r3, ror #17 │ │ │ │ @ instruction: 0xf8c34403 │ │ │ │ strb fp, [r2, r0]! │ │ │ │ blcs 4eeec │ │ │ │ svcge 0x0035f77f │ │ │ │ ldrdne pc, [ip], -r9 │ │ │ │ @ instruction: 0x46684652 │ │ │ │ - bl ffe72c58 <__bss_end__@@Base+0xffdf5570> │ │ │ │ - blcc 16e9c8 <__bss_end__@@Base+0xf12e0> │ │ │ │ + bl ffe72c58 <__bss_end__@@Base+0xffdf5568> │ │ │ │ + blcc 16e9c8 <__bss_end__@@Base+0xf12d8> │ │ │ │ andsvs r4, r8, fp, ror #8 │ │ │ │ - blmi 19ee984 <__bss_end__@@Base+0x197129c> │ │ │ │ + blmi 19ee984 <__bss_end__@@Base+0x1971294> │ │ │ │ ldmdavs r3, {r1, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0x461cb353 │ │ │ │ mcrcs 8, 0, r6, cr1, cr11, {0} │ │ │ │ stmiavs r3!, {r0, r1, r4, sp, lr} │ │ │ │ andls pc, r4, r4, asr #17 │ │ │ │ svclt 0x00b846b1 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @@ -46279,19 +46279,19 @@ │ │ │ │ @ instruction: 0xf8c02e01 │ │ │ │ @ instruction: 0xf8c09008 │ │ │ │ @ instruction: 0xf8c0900c │ │ │ │ strbmi r9, [r8], -r4 │ │ │ │ svclt 0x00b846b1 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andls pc, r0, r4, asr #17 │ │ │ │ - b 14076bc <__bss_end__@@Base+0x1389fd4> │ │ │ │ + b 14076bc <__bss_end__@@Base+0x1389fcc> │ │ │ │ ldrbtmi r0, [sl], #-393 @ 0xfffffe77 │ │ │ │ stc 7, cr15, [r6], #-840 @ 0xfffffcb8 │ │ │ │ andls lr, r2, r4, asr #19 │ │ │ │ - bmi 112ecd0 <__bss_end__@@Base+0x10b15e8> │ │ │ │ + bmi 112ecd0 <__bss_end__@@Base+0x10b15e0> │ │ │ │ ldrbtmi r4, [sl], #-1617 @ 0xfffff9af │ │ │ │ ldc 7, cr15, [lr], {210} @ 0xd2 │ │ │ │ andeq pc, ip, r9, asr #17 │ │ │ │ @ instruction: 0xf8c96822 │ │ │ │ addseq r2, r2, r0 │ │ │ │ ldrdcs lr, [r0, -r1] │ │ │ │ mrrcne 6, 0, r4, sl, cr11 │ │ │ │ @@ -46299,26 +46299,26 @@ │ │ │ │ stmiavs r2!, {r0, r2, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ addsmi r3, lr, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xf8c2440a │ │ │ │ @ instruction: 0xf43fb004 │ │ │ │ stmiavs r2!, {r0, r2, r3, r4, r8, r9, sl, fp, sp, pc}^ │ │ │ │ strmi r3, [sl], #-264 @ 0xfffffef8 │ │ │ │ andlt pc, r0, r2, asr #17 │ │ │ │ - blmi c6eda8 <__bss_end__@@Base+0xbf16c0> │ │ │ │ + blmi c6eda8 <__bss_end__@@Base+0xbf16b8> │ │ │ │ stmiapl r3, {r1, r2, r5, r6, r7, fp, sp, lr}^ │ │ │ │ orrslt r6, r4, ip, lsl r8 │ │ │ │ stmdavs r2!, {r0, r2, r3, r4, r5, r6, fp, sp, lr} │ │ │ │ andsvs r2, sl, r1, lsl #26 │ │ │ │ svclt 0x00b868a3 │ │ │ │ stmiavs r0!, {r0, r8, sl, sp}^ │ │ │ │ @ instruction: 0xf8c4429d │ │ │ │ eorvs r9, r5, r4 │ │ │ │ @ instruction: 0xb3a6dc16 │ │ │ │ ldrtmi r0, [r1], -sl, lsr #1 │ │ │ │ - bl 1c72d68 <__bss_end__@@Base+0x1bf5680> │ │ │ │ + bl 1c72d68 <__bss_end__@@Base+0x1bf5678> │ │ │ │ stmdbmi r8!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-16 │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr1, {6} │ │ │ │ @ instruction: 0x4604687d │ │ │ │ stccs 6, cr4, [r1, #-288] @ 0xfffffee0 │ │ │ │ strcs fp, [r1, #-4024] @ 0xfffff048 │ │ │ │ andls pc, r8, r4, asr #17 │ │ │ │ @@ -46358,27 +46358,27 @@ │ │ │ │ andeq r3, r1, lr, lsr #1 │ │ │ │ andeq r3, r1, r2, lsr #32 │ │ │ │ andeq r3, r1, r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ - blmi ff5210fc <__bss_end__@@Base+0xff4a3a14> │ │ │ │ + blmi ff5210fc <__bss_end__@@Base+0xff4a3a0c> │ │ │ │ strmi r6, [r7], -r5, asr #18 │ │ │ │ @ instruction: 0x460e447b │ │ │ │ ldrmi r9, [r3], r1, lsl #6 │ │ │ │ movwls r6, #2307 @ 0x903 │ │ │ │ - bcc 16f638 <__bss_end__@@Base+0xf1f50> │ │ │ │ + bcc 16f638 <__bss_end__@@Base+0xf1f48> │ │ │ │ @ instruction: 0xf000429d │ │ │ │ - blmi ff3953c8 <__bss_end__@@Base+0xff317ce0> │ │ │ │ + blmi ff3953c8 <__bss_end__@@Base+0xff317cd8> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ ldmdavs ip, {r1, r8, r9, ip, pc} │ │ │ │ addshi pc, r4, r0, lsl #5 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bls d5a4c <__bss_end__@@Base+0x58364> │ │ │ │ + bls d5a4c <__bss_end__@@Base+0x5835c> │ │ │ │ stmdavs r3!, {r5, r7, r9, sl, lr} │ │ │ │ stcls 0, cr6, [r0], {19} │ │ │ │ svclt 0x00b82d01 │ │ │ │ andcs r2, r1, #4194304 @ 0x400000 │ │ │ │ strtmi r2, [r3], -r1, lsl #24 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ andcs pc, r4, r8, asr #17 │ │ │ │ @@ -46401,30 +46401,30 @@ │ │ │ │ @ instruction: 0xf1bb82aa │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8db84be │ │ │ │ bls 40fbc │ │ │ │ @ instruction: 0xd103429a │ │ │ │ @ instruction: 0x3014f8db │ │ │ │ mulle sp, sl, r5 │ │ │ │ - bmi feb1bf8c <__bss_end__@@Base+0xfea9e8a4> │ │ │ │ + bmi feb1bf8c <__bss_end__@@Base+0xfea9e89c> │ │ │ │ @ instruction: 0x001cf8db │ │ │ │ - blx 2c617e <__bss_end__@@Base+0x248a96> │ │ │ │ + blx 2c617e <__bss_end__@@Base+0x248a8e> │ │ │ │ addeq pc, r9, r4, lsl #2 │ │ │ │ - bl bf2ee4 <__bss_end__@@Base+0xb757fc> │ │ │ │ - bmi 16f6cc <__bss_end__@@Base+0xf1fe4> │ │ │ │ + bl bf2ee4 <__bss_end__@@Base+0xb757f4> │ │ │ │ + bmi 16f6cc <__bss_end__@@Base+0xf1fdc> │ │ │ │ andseq pc, ip, fp, asr #17 │ │ │ │ blls 46918 │ │ │ │ - bcc 16f6bc <__bss_end__@@Base+0xf1fd4> │ │ │ │ + bcc 16f6bc <__bss_end__@@Base+0xf1fcc> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf1ba837e │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ tstcs r0, sl, ror r3 │ │ │ │ streq lr, [sl, pc, asr #20] │ │ │ │ strmi r4, [r9], fp, lsl #13 │ │ │ │ - bvs fe670644 <__bss_end__@@Base+0xfe5f2f5c> │ │ │ │ + bvs fe670644 <__bss_end__@@Base+0xfe5f2f54> │ │ │ │ addeq r6, r8, r3, ror #19 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 705e0 │ │ │ │ strthi pc, [r0], #-832 @ 0xfffffcc0 │ │ │ │ smlabtls r3, sp, r9, lr │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @@ -46435,36 +46435,36 @@ │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ ldrtmi r4, [lr], #1139 @ 0x473 │ │ │ │ bvc 70654 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 7075c │ │ │ │ - bvc fe23092c <__bss_end__@@Base+0xfe1b3244> │ │ │ │ + bvc fe23092c <__bss_end__@@Base+0xfe1b323c> │ │ │ │ bvc 70724 │ │ │ │ @ instruction: 0xf10cd1e8 │ │ │ │ strbmi r0, [r2, #3073]! @ 0xc01 │ │ │ │ teqphi fp, #0 @ p-variant is OBSOLETE │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [r9, r0, lsl #20] │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bls d58f8 <__bss_end__@@Base+0x58210> │ │ │ │ + bls d58f8 <__bss_end__@@Base+0x58208> │ │ │ │ stmdavs r3!, {r5, r7, r9, sl, lr} │ │ │ │ stccs 0, cr6, [r1, #-76] @ 0xffffffb4 │ │ │ │ svclt 0x00b8462b │ │ │ │ @ instruction: 0xf1ba2301 │ │ │ │ strbmi r0, [r2], -r1, lsl #30 │ │ │ │ svclt 0x00b846d1 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c82101 │ │ │ │ @ instruction: 0xf6c91004 │ │ │ │ @ instruction: 0xf84241d4 │ │ │ │ @ instruction: 0xf8c81b08 │ │ │ │ - blx 2810aa <__bss_end__@@Base+0x2039c2> │ │ │ │ + blx 2810aa <__bss_end__@@Base+0x2039ba> │ │ │ │ ldmdbmi r4!, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ andcs lr, r2, #200, 18 @ 0x320000 │ │ │ │ ldrbtmi r0, [r9], #-156 @ 0xffffff64 │ │ │ │ @ instruction: 0xf8c84620 │ │ │ │ @ instruction: 0xf7d19014 │ │ │ │ strtmi lr, [r2], -ip, lsr #26 │ │ │ │ @ instruction: 0xf8c82100 │ │ │ │ @@ -46489,15 +46489,15 @@ │ │ │ │ @ instruction: 0xf8cb4a04 │ │ │ │ @ instruction: 0x465c001c │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 438ec │ │ │ │ sbchi pc, r0, #64, 6 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adcshi pc, ip, #64, 6 │ │ │ │ - b 13fd4ec <__bss_end__@@Base+0x137fe04> │ │ │ │ + b 13fd4ec <__bss_end__@@Base+0x137fdfc> │ │ │ │ strmi r0, [r9], sl, lsl #13 │ │ │ │ ldc 6, cr4, [pc, #556] @ 35320 │ │ │ │ stmibvs r3!, {r0, r2, r3, r6, r9, fp, sp, lr}^ │ │ │ │ addeq lr, r9, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 70710 │ │ │ │ movhi pc, #64, 6 │ │ │ │ @@ -46511,15 +46511,15 @@ │ │ │ │ tstpeq r4, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ bvs 70878 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ ldrtmi r4, [r6], #1139 @ 0x473 │ │ │ │ bvc 70784 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 7088c │ │ │ │ - bvc fe230a5c <__bss_end__@@Base+0xfe1b3374> │ │ │ │ + bvc fe230a5c <__bss_end__@@Base+0xfe1b336c> │ │ │ │ bvc 70854 │ │ │ │ @ instruction: 0xf10cd1e8 │ │ │ │ strbmi r0, [r2, #3073]! @ 0xc01 │ │ │ │ rsbshi pc, sp, #0 │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [r9, r0, lsl #20] │ │ │ │ @@ -46539,37 +46539,37 @@ │ │ │ │ @ instruction: 0xf8cb4a04 │ │ │ │ @ instruction: 0x465c001c │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 439b4 │ │ │ │ tstphi r5, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0000f1ba │ │ │ │ tstphi r1, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ - b 13fd5b4 <__bss_end__@@Base+0x137fecc> │ │ │ │ + b 13fd5b4 <__bss_end__@@Base+0x137fec4> │ │ │ │ strmi r0, [fp], sl, lsl #25 │ │ │ │ - bvs 730838 <__bss_end__@@Base+0x6b3150> │ │ │ │ + bvs 730838 <__bss_end__@@Base+0x6b3148> │ │ │ │ stmibvs r3!, {r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, r8, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 707d8 │ │ │ │ cmnphi r9, #64, 6 @ p-variant is OBSOLETE │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - blhi af90c <__bss_end__@@Base+0x32224> │ │ │ │ + blhi af90c <__bss_end__@@Base+0x3221c> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ - b 1406c0c <__bss_end__@@Base+0x1389524> │ │ │ │ + b 1406c0c <__bss_end__@@Base+0x138951c> │ │ │ │ strbmi r0, [r9], -lr, lsl #17 │ │ │ │ ldmibvs fp!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ strbtmi r4, [r0], #1091 @ 0x443 │ │ │ │ bvc 7084c │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 70954 │ │ │ │ - bvc fe230b24 <__bss_end__@@Base+0xfe1b343c> │ │ │ │ + bvc fe230b24 <__bss_end__@@Base+0xfe1b3434> │ │ │ │ bvc 7091c │ │ │ │ @ instruction: 0xf10ed1e9 │ │ │ │ ldrbmi r0, [r2, #3585]! @ 0xe01 │ │ │ │ rsbhi pc, r2, #0 │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [sl, r0, lsl #20] │ │ │ │ @@ -46577,64 +46577,64 @@ │ │ │ │ ldrdeq sl, [r2], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r2, r1, r6, ror #16 │ │ │ │ andeq r2, r1, r4, lsr #16 │ │ │ │ andeq r2, r1, lr, lsr #14 │ │ │ │ strdeq r2, [r1], -r6 │ │ │ │ andeq r2, r1, lr, lsr #12 │ │ │ │ - bls 881a4 <__bss_end__@@Base+0xaabc> │ │ │ │ + bls 881a4 <__bss_end__@@Base+0xaab4> │ │ │ │ movwls r5, #10451 @ 0x28d3 │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ @ instruction: 0x83b9f000 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ blls 4d2ac │ │ │ │ @ instruction: 0x46224651 │ │ │ │ - blcs 7d26c <__bss_start@@Base+0x4814> │ │ │ │ + blcs 7d26c <__bss_start@@Base+0x480c> │ │ │ │ svclt 0x00b86060 │ │ │ │ stmdbcs r1, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 273384 <__bss_end__@@Base+0x1f5c9c> │ │ │ │ - blx 8d70e <__bss_end__@@Base+0x10026> │ │ │ │ + bleq 273384 <__bss_end__@@Base+0x1f5c94> │ │ │ │ + blx 8d70e <__bss_end__@@Base+0x1001e> │ │ │ │ msrvs (UNDEF: 113), r3 │ │ │ │ stmib r4, {r3, r6, r7, r8, fp, lr}^ │ │ │ │ - b 13fda94 <__bss_end__@@Base+0x13803ac> │ │ │ │ + b 13fda94 <__bss_end__@@Base+0x13803a4> │ │ │ │ ldrbtmi r0, [r9], #-2179 @ 0xfffff77d │ │ │ │ @ instruction: 0xf7d14640 │ │ │ │ strbmi lr, [r2], -r0, lsr #24 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ stc 7, cr15, [r8, #-836]! @ 0xfffffcbc │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 43ab8 │ │ │ │ @ instruction: 0xf1badd4c │ │ │ │ stclle 15, cr0, [r9, #-0] │ │ │ │ @ instruction: 0xf8cd2100 │ │ │ │ - b 1421308 <__bss_end__@@Base+0x13a3c20> │ │ │ │ + b 1421308 <__bss_end__@@Base+0x13a3c18> │ │ │ │ strmi r0, [r9], sl, lsl #25 │ │ │ │ - bvs fee7093c <__bss_end__@@Base+0xfedf3254> │ │ │ │ + bvs fee7093c <__bss_end__@@Base+0xfedf324c> │ │ │ │ stmibvs r3!, {r0, r1, r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, r9, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 708dc │ │ │ │ msrhi SPSR_xc, #64, 6 │ │ │ │ stmdblt r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - b 1406d10 <__bss_end__@@Base+0x1389628> │ │ │ │ + b 1406d10 <__bss_end__@@Base+0x1389620> │ │ │ │ strbmi r0, [r9], -lr, lsl #17 │ │ │ │ ldmibvs fp!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ strbtmi r4, [r0], #1091 @ 0x443 │ │ │ │ bvc 70950 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 70a58 │ │ │ │ - bvc fe230c28 <__bss_end__@@Base+0xfe1b3540> │ │ │ │ + bvc fe230c28 <__bss_end__@@Base+0xfe1b3538> │ │ │ │ bvc 70a20 │ │ │ │ @ instruction: 0xf10ed1e9 │ │ │ │ ldrbmi r0, [r2, #3585]! @ 0xe01 │ │ │ │ stmibvs r3!, {r0, r2, ip, lr, pc}^ │ │ │ │ strmi r3, [r3], #-4 │ │ │ │ bvs 70934 │ │ │ │ @ instruction: 0x4659e7db │ │ │ │ @@ -46658,35 +46658,35 @@ │ │ │ │ stmdbvs r3!, {r2, r3, r4} │ │ │ │ andscc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8cb6962 │ │ │ │ stmdbvs r3!, {r2, r4, sp} │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ ldm sl!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcc 8f51c <__bss_end__@@Base+0x11e34> │ │ │ │ + blcc 8f51c <__bss_end__@@Base+0x11e2c> │ │ │ │ blcs 4d520 │ │ │ │ cmpphi r2, #192, 4 @ p-variant is OBSOLETE │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi fe161820 <__bss_end__@@Base+0xfe0e4138> │ │ │ │ + blmi fe161820 <__bss_end__@@Base+0xfe0e4130> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r1, r9, fp, ip, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ @ instruction: 0x4620465c │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - blls d937c <__bss_end__@@Base+0x5bc94> │ │ │ │ + blls d937c <__bss_end__@@Base+0x5bc8c> │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ msrhi CPSR_fsc, r0 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ blls 4d418 │ │ │ │ tstcs r1, r2, lsr #12 │ │ │ │ - blcs 8d558 <__bss_end__@@Base+0xfe70> │ │ │ │ + blcs 8d558 <__bss_end__@@Base+0xfe68> │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ - blne 2734e8 <__bss_end__@@Base+0x1f5e00> │ │ │ │ + blne 2734e8 <__bss_end__@@Base+0x1f5df8> │ │ │ │ ldmdbmi r4!, {r0, r1, r5, r8, sp, lr}^ │ │ │ │ vqrdmulh.s d15, d9, d3 │ │ │ │ andcs lr, r2, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xf8c44479 │ │ │ │ addseq r9, lr, r4, lsl r0 │ │ │ │ @ instruction: 0xf7d14630 │ │ │ │ ldrtmi lr, [r2], -lr, ror #22 │ │ │ │ @@ -46694,26 +46694,26 @@ │ │ │ │ ldcl 7, cr15, [r6], #-836 @ 0xfffffcbc │ │ │ │ stmib r4, {r8, r9, fp, ip, pc}^ │ │ │ │ blcs 43c1c │ │ │ │ orrhi pc, r6, r0, asr #6 │ │ │ │ svceq 0x0000f1ba │ │ │ │ orrhi pc, r2, r0, asr #6 │ │ │ │ @ instruction: 0xf8cd2100 │ │ │ │ - b 1421470 <__bss_end__@@Base+0x13a3d88> │ │ │ │ + b 1421470 <__bss_end__@@Base+0x13a3d80> │ │ │ │ strmi r0, [r9], sl, lsl #13 │ │ │ │ - bvs 17f0aa4 <__bss_end__@@Base+0x17733bc> │ │ │ │ + bvs 17f0aa4 <__bss_end__@@Base+0x17733b4> │ │ │ │ stmibvs r3!, {r0, r1, r3, r7, r9, sl, lr}^ │ │ │ │ addeq lr, r9, pc, asr #20 │ │ │ │ strmi r2, [r3], #-3328 @ 0xfffff300 │ │ │ │ bvs 70a44 │ │ │ │ addshi pc, r7, #64, 6 │ │ │ │ stmdblt r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - b 1406e78 <__bss_end__@@Base+0x1389790> │ │ │ │ + b 1406e78 <__bss_end__@@Base+0x1389788> │ │ │ │ strbmi r0, [r9], -ip, lsl #29 │ │ │ │ ldmibvs fp!, {r9, sp}^ │ │ │ │ addsmi r3, r5, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ @ instruction: 0xf8d86a00 │ │ │ │ ldrbtmi r3, [r3], #-28 @ 0xffffffe4 │ │ │ │ @@ -46726,53 +46726,53 @@ │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ @ instruction: 0xf00045e2 │ │ │ │ stmibvs r3!, {r0, r1, r3, r4, r5, r8, pc}^ │ │ │ │ strmi r3, [r3], #-4 │ │ │ │ bvs 70aa0 │ │ │ │ stmdbmi r8, {r0, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ - bl 6f33e4 <__bss_end__@@Base+0x675cfc> │ │ │ │ + bl 6f33e4 <__bss_end__@@Base+0x675cf4> │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7d14680 │ │ │ │ strb lr, [r8, #3108] @ 0xc24 │ │ │ │ eorcs r4, r0, r3, asr #18 │ │ │ │ @ instruction: 0xf7d14479 │ │ │ │ @ instruction: 0x4621eb10 │ │ │ │ strmi r2, [r0], r0, lsr #4 │ │ │ │ ldc 7, cr15, [r8], {209} @ 0xd1 │ │ │ │ - blls ee968 <__bss_end__@@Base+0x71280> │ │ │ │ + blls ee968 <__bss_end__@@Base+0x71278> │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ adcshi pc, r5, r0 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x46526013 │ │ │ │ - bcs 86d64 <__bss_end__@@Base+0x967c> │ │ │ │ + bcs 86d64 <__bss_end__@@Base+0x9674> │ │ │ │ tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xf6c96061 │ │ │ │ @ instruction: 0xf84341d4 │ │ │ │ ldmdbmi r5!, {r3, r8, r9, fp, ip} │ │ │ │ @ instruction: 0xf709fb02 │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ smcvs 9289 @ 0x2449 │ │ │ │ andsls pc, r0, r4, asr #17 │ │ │ │ @ instruction: 0x463800bf │ │ │ │ - b ffa73448 <__bss_end__@@Base+0xff9f5d60> │ │ │ │ + b ffa73448 <__bss_end__@@Base+0xff9f5d58> │ │ │ │ tstcs r0, sl, lsr r6 │ │ │ │ @ instruction: 0xf7d161e0 │ │ │ │ blls 704d8 │ │ │ │ - bcc 16fc24 <__bss_end__@@Base+0xf253c> │ │ │ │ + bcc 16fc24 <__bss_end__@@Base+0xf2534> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf1ba8147 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ tstcs r0, r3, asr #2 │ │ │ │ andslt pc, r4, sp, asr #17 │ │ │ │ streq lr, [sl, pc, asr #20] │ │ │ │ ldc 6, cr4, [pc, #548] @ 35754 │ │ │ │ pkhbtmi r6, fp, ip, lsl #20 │ │ │ │ - b 140fcc4 <__bss_end__@@Base+0x13925dc> │ │ │ │ + b 140fcc4 <__bss_end__@@Base+0x13925d4> │ │ │ │ stccs 0, cr0, [r0, #-556] @ 0xfffffdd4 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ vpmax.u8 d22, d0, d0 │ │ │ │ stmib sp, {r0, r2, r3, r6, r9, pc}^ │ │ │ │ @ instruction: 0xf04fb903 │ │ │ │ strmi r0, [fp], r0, lsl #24 │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @@ -46783,15 +46783,15 @@ │ │ │ │ @ instruction: 0xf101440b │ │ │ │ ldcl 1, cr0, [r3, #16] │ │ │ │ ldmibvs r3!, {r9, fp, sp, lr}^ │ │ │ │ ldrtmi r4, [lr], #1139 @ 0x473 │ │ │ │ bvc 70bc4 │ │ │ │ strmi r6, [r3], #-2531 @ 0xfffff61d │ │ │ │ bvc 70ccc │ │ │ │ - bvc fe230e9c <__bss_end__@@Base+0xfe1b37b4> │ │ │ │ + bvc fe230e9c <__bss_end__@@Base+0xfe1b37ac> │ │ │ │ bvc 70c94 │ │ │ │ @ instruction: 0xf10cd1e8 │ │ │ │ strbmi r0, [r2, #3073]! @ 0xc01 │ │ │ │ rscshi pc, ip, r0 │ │ │ │ andcc r6, r4, r3, ror #19 │ │ │ │ stc 4, cr4, [r3, #12] │ │ │ │ ldrb r6, [r9, r0, lsl #20] │ │ │ │ @@ -46816,69 +46816,69 @@ │ │ │ │ svclt 0x00b82901 │ │ │ │ @ instruction: 0xf6c92101 │ │ │ │ @ instruction: 0xf84240d4 │ │ │ │ @ instruction: 0x61230b08 │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ @ instruction: 0xf8df6161 │ │ │ │ stmib r4, {r2, r7, sl, ip}^ │ │ │ │ - b 13fde10 <__bss_end__@@Base+0x1380728> │ │ │ │ + b 13fde10 <__bss_end__@@Base+0x1380720> │ │ │ │ ldrbtmi r0, [r9], #-2179 @ 0xfffff77d │ │ │ │ @ instruction: 0xf7d14640 │ │ │ │ strbmi lr, [r2], -r2, ror #20 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ - bl 1af3560 <__bss_end__@@Base+0x1a75e78> │ │ │ │ + bl 1af3560 <__bss_end__@@Base+0x1a75e70> │ │ │ │ @ instruction: 0xf8dfe5be │ │ │ │ eorcs r1, r0, r8, ror #8 │ │ │ │ @ instruction: 0xf7d14479 │ │ │ │ @ instruction: 0x4621ea56 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - bl 17f3578 <__bss_end__@@Base+0x1775e90> │ │ │ │ + bl 17f3578 <__bss_end__@@Base+0x1775e88> │ │ │ │ @ instruction: 0xf8dfe6c9 │ │ │ │ eorcs r1, r0, r4, asr r4 │ │ │ │ @ instruction: 0xf7d14479 │ │ │ │ strtmi lr, [r1], -sl, asr #20 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - bl 14f3590 <__bss_end__@@Base+0x1475ea8> │ │ │ │ + bl 14f3590 <__bss_end__@@Base+0x1475ea0> │ │ │ │ ldmib sp, {r0, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ tstcc r1, r3, lsl #18 │ │ │ │ ldrbmi r9, [r1], #2816 @ 0xb00 │ │ │ │ addmi r4, fp, #-1426063360 @ 0xab000000 │ │ │ │ stclge 4, cr15, [fp, #-508] @ 0xfffffe04 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @ instruction: 0xf8c83b01 │ │ │ │ blcs 4167c │ │ │ │ bicshi pc, fp, r0, asr #5 │ │ │ │ mrcge 4, 4, APSR_nzcv, cr15, cr15, {3} │ │ │ │ @ instruction: 0x001cf8d8 │ │ │ │ @ instruction: 0xf8dfb128 │ │ │ │ - bls 826d0 <__bss_end__@@Base+0x4fe8> │ │ │ │ + bls 826d0 <__bss_end__@@Base+0x4fe0> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - bls c74e8 <__bss_end__@@Base+0x49e00> │ │ │ │ + bls c74e8 <__bss_end__@@Base+0x49df8> │ │ │ │ ldmdavs r3, {r5, r9, sl, lr} │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ ldmib sp, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ @ instruction: 0xf1099103 │ │ │ │ blls 37aa8 │ │ │ │ strtmi r4, [fp], #1105 @ 0x451 │ │ │ │ @ instruction: 0xf47f454b │ │ │ │ @ instruction: 0xf8d8ac8d │ │ │ │ - blcc 816c4 <__bss_end__@@Base+0x3fdc> │ │ │ │ + blcc 816c4 <__bss_end__@@Base+0x3fd4> │ │ │ │ andcc pc, r4, r8, asr #17 │ │ │ │ - ble ff6802bc <__bss_end__@@Base+0xff602bd4> │ │ │ │ + ble ff6802bc <__bss_end__@@Base+0xff602bcc> │ │ │ │ @ instruction: 0x464248f5 │ │ │ │ ldmibmi r5!, {r0, r8, sl, fp, ip, pc}^ │ │ │ │ ldrbtmi r5, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ ldmibmi r4!, {r0, sp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-2292 @ 0xfffff70c │ │ │ │ ldrbcs r5, [r1], #-2088 @ 0xfffff7d8 │ │ │ │ andcs r6, r1, r4 │ │ │ │ svc 0x002af7d1 │ │ │ │ - bl ff773624 <__bss_end__@@Base+0xff6f5f3c> │ │ │ │ + bl ff773624 <__bss_end__@@Base+0xff6f5f34> │ │ │ │ @ instruction: 0xf8dd4659 │ │ │ │ @ instruction: 0xf8dd8004 │ │ │ │ blls 6170c │ │ │ │ ldrbmi r3, [r0], #257 @ 0x101 │ │ │ │ addmi r4, fp, #-1426063360 @ 0xab000000 │ │ │ │ stclge 4, cr15, [r3, #-508]! @ 0xfffffe04 │ │ │ │ andlt r4, r7, r0, lsr #12 │ │ │ │ @@ -46904,19 +46904,19 @@ │ │ │ │ stmdbvs r3!, {r2, r3, r4} │ │ │ │ andscc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8cb6962 │ │ │ │ stmdbvs r3!, {r2, r4, sp} │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ mcr 7, 6, pc, cr14, cr1, {6} @ │ │ │ │ - blcc 8f8f4 <__bss_end__@@Base+0x1220c> │ │ │ │ + blcc 8f8f4 <__bss_end__@@Base+0x12204> │ │ │ │ blcs 4d8f8 │ │ │ │ cmnphi r1, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi ff1e1bf8 <__bss_end__@@Base+0xff164510> │ │ │ │ + blmi ff1e1bf8 <__bss_end__@@Base+0xff164508> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r1, r9, fp, ip, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ @ instruction: 0xe769465c │ │ │ │ @ instruction: 0xf8dd4659 │ │ │ │ @ instruction: 0xf8dd9010 │ │ │ │ @@ -46939,19 +46939,19 @@ │ │ │ │ stmdbvs r3!, {r2, r3, r4} │ │ │ │ andscc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8cb6962 │ │ │ │ stmdbvs r3!, {r2, r4, sp} │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ mcr 7, 4, pc, cr8, cr1, {6} @ │ │ │ │ - blcc 8f980 <__bss_end__@@Base+0x12298> │ │ │ │ + blcc 8f980 <__bss_end__@@Base+0x12290> │ │ │ │ blcs 4d984 │ │ │ │ smlabthi sl, r0, r2, pc @ │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi fe921c84 <__bss_end__@@Base+0xfe8a459c> │ │ │ │ + blmi fe921c84 <__bss_end__@@Base+0xfe8a4594> │ │ │ │ ldmpl r3, {r0, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldmdavs r3, {r1, r9, fp, ip, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ smlsld r4, sl, ip, r6 │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ mrrcne 12, 0, r0, r3, cr0 │ │ │ │ @@ -46978,44 +46978,44 @@ │ │ │ │ ldrmi r1, [sl, #3155] @ 0xc53 │ │ │ │ strbt sp, [ip], pc, ror #3 │ │ │ │ ldmdavs ip, {r1, r8, r9, fp, ip, pc} │ │ │ │ subsle r2, lr, r0, lsl #24 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ blls 4d8d4 │ │ │ │ tstcs r1, r2, lsr #12 │ │ │ │ - blcs 8da14 <__bss_end__@@Base+0x1032c> │ │ │ │ + blcs 8da14 <__bss_end__@@Base+0x10324> │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ - blne 2739a4 <__bss_end__@@Base+0x1f62bc> │ │ │ │ + blne 2739a4 <__bss_end__@@Base+0x1f62b4> │ │ │ │ stmibmi r3, {r0, r1, r5, r8, sp, lr} │ │ │ │ vqrdmulh.s d15, d9, d3 │ │ │ │ andcs lr, r2, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xf8c44479 │ │ │ │ addseq r9, lr, r4, lsl r0 │ │ │ │ @ instruction: 0xf7d14630 │ │ │ │ @ instruction: 0x4632e910 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ - b 673804 <__bss_end__@@Base+0x5f611c> │ │ │ │ + b 673804 <__bss_end__@@Base+0x5f6114> │ │ │ │ andcs lr, r0, #8, 8 @ 0x8000000 │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ ldrmi r1, [sl, #3155] @ 0xc53 │ │ │ │ svcge 0x000df43f │ │ │ │ andcc r6, r2, #3719168 @ 0x38c000 │ │ │ │ strmi r4, [r3], #-1426 @ 0xfffffa6e │ │ │ │ and pc, r4, r3, asr #17 │ │ │ │ svcge 0x0005f43f │ │ │ │ andcc r6, r8, r3, ror #19 │ │ │ │ @ instruction: 0xf8c34403 │ │ │ │ mrrcne 0, 0, lr, r3, cr0 │ │ │ │ @ instruction: 0xd1ef459a │ │ │ │ - blls ef4e0 <__bss_end__@@Base+0x71df8> │ │ │ │ + blls ef4e0 <__bss_end__@@Base+0x71df0> │ │ │ │ cmnlt ip, #28, 16 @ 0x1c0000 │ │ │ │ stmdavs r3!, {r1, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x46526013 │ │ │ │ - bcs 87190 <__bss_end__@@Base+0x9aa8> │ │ │ │ + bcs 87190 <__bss_end__@@Base+0x9aa0> │ │ │ │ tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xf6c96061 │ │ │ │ @ instruction: 0xf84341d4 │ │ │ │ stmdbmi r6!, {r3, r8, r9, fp, ip}^ │ │ │ │ @ instruction: 0xf709fb02 │ │ │ │ ldrbtmi r6, [r9], #-354 @ 0xfffffe9e │ │ │ │ @@ -47129,18 +47129,18 @@ │ │ │ │ andeq r1, r1, r0, asr #19 │ │ │ │ muleq r1, r2, r9 │ │ │ │ andeq r1, r1, sl, lsr #19 │ │ │ │ andeq r1, r1, ip, ror r9 │ │ │ │ muleq r1, r4, r9 │ │ │ │ andeq r1, r1, r8, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb8ccec <__bss_end__@@Base+0xfeb0f604> │ │ │ │ + bl feb8ccec <__bss_end__@@Base+0xfeb0f5fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3b9ab4 <__bss_end__@@Base+0x33c3cc> │ │ │ │ - bmi 3c7308 <__bss_end__@@Base+0x349c20> │ │ │ │ + blmi 3b9ab4 <__bss_end__@@Base+0x33c3c4> │ │ │ │ + bmi 3c7308 <__bss_end__@@Base+0x349c18> │ │ │ │ ldrbtmi r2, [fp], #-44 @ 0xffffffd4 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ ssatmi r4, #5, r8, lsl #15 │ │ │ │ strmi r4, [r5], -r6, lsl #13 │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ @@ -47148,144 +47148,144 @@ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ muleq r7, ip, r8 │ │ │ │ andeq lr, r7, lr, lsl #17 │ │ │ │ ldclt 2, cr6, [r8, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0x000298be │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r7, r4, r6, lsr #23 │ │ │ │ + andeq r7, r4, lr, lsr #23 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb8cd40 <__bss_end__@@Base+0xfeb0f658> │ │ │ │ + bl feb8cd40 <__bss_end__@@Base+0xfeb0f650> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sp, #-928] @ 0xfffffc60 │ │ │ │ ldrbtmi r4, [sp], #-3853 @ 0xfffff0f3 │ │ │ │ stmdavs ip!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x4606b154 │ │ │ │ strtmi r6, [r0], -r3, lsr #16 │ │ │ │ adcsmi r6, r3, #164, 20 @ 0xa4000 │ │ │ │ @ instruction: 0xf100bf18 │ │ │ │ andle r0, r2, r8, lsr #10 │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ - blmi 1e534c <__bss_end__@@Base+0x167c64> │ │ │ │ + blmi 1e534c <__bss_end__@@Base+0x167c5c> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ mlavs ip, r8, r7, r4 │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ svclt 0x0000e7f6 │ │ │ │ - andeq r7, r4, lr, ror #22 │ │ │ │ + andeq r7, r4, r6, ror fp │ │ │ │ andeq r9, r2, ip, ror #16 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb8cd90 <__bss_end__@@Base+0xfeb0f6a8> │ │ │ │ + bl feb8cd90 <__bss_end__@@Base+0xfeb0f6a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd0 │ │ │ │ umulllt lr, sl, r4, r0 │ │ │ │ ldrbtmi r4, [lr], #2596 @ 0xa24 │ │ │ │ @ instruction: 0xf8df4c24 │ │ │ │ ldrbtmi ip, [ip], #-148 @ 0xffffff6c │ │ │ │ @ instruction: 0xf85e4b24 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami pc, {r0, r1, ip, pc} @ │ │ │ │ - blge 25a7dc <__bss_end__@@Base+0x1dd0f4> │ │ │ │ - blls 19a7d4 <__bss_end__@@Base+0x11d0ec> │ │ │ │ + blge 25a7dc <__bss_end__@@Base+0x1dd0ec> │ │ │ │ + blls 19a7d4 <__bss_end__@@Base+0x11d0e4> │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, r7, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2075 @ 0xfffff7e5 │ │ │ │ mrc 7, 7, APSR_nzcv, cr6, cr1, {6} │ │ │ │ andsle r2, r0, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, fp, r1, lsl #16 │ │ │ │ - beq 271260 <__bss_end__@@Base+0x1f3b78> │ │ │ │ + beq 271260 <__bss_end__@@Base+0x1f3b70> │ │ │ │ andls r9, r5, r7, lsl #16 │ │ │ │ - beq ff0716d0 <__bss_end__@@Base+0xfeff3fe8> │ │ │ │ + beq ff0716d0 <__bss_end__@@Base+0xfeff3fe0> │ │ │ │ mrc 7, 1, APSR_nzcv, cr8, cr1, {6} │ │ │ │ cdp 8, 11, cr9, cr7, cr5, {0} │ │ │ │ @ instruction: 0xf7ef0bc0 │ │ │ │ - blmi 4b59a0 <__bss_end__@@Base+0x4382b8> │ │ │ │ + blmi 4b59a0 <__bss_end__@@Base+0x4382b0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 28844c <__bss_end__@@Base+0x20ad64> │ │ │ │ + blmi 28844c <__bss_end__@@Base+0x20ad5c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 28fc7c <__bss_end__@@Base+0x212594> │ │ │ │ + blls 28fc7c <__bss_end__@@Base+0x21258c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-40] @ 0xffffffd8 │ │ │ │ stmiapl r3!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ - b ff0f3b70 <__bss_end__@@Base+0xff076488> │ │ │ │ + b ff0f3b70 <__bss_end__@@Base+0xff076480> │ │ │ │ andeq r9, r2, sl, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r9, r2, r2, lsl r8 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ ldrdeq r2, [r1], -r2 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r9, r2, ip, lsr #15 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb8ce5c <__bss_end__@@Base+0xfeb0f774> │ │ │ │ + bl feb8ce5c <__bss_end__@@Base+0xfeb0f76c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd0 │ │ │ │ umulllt lr, sl, ip, r0 │ │ │ │ ldrbtmi r4, [lr], #2598 @ 0xa26 │ │ │ │ @ instruction: 0xf8df4c26 │ │ │ │ ldrbtmi ip, [ip], #-156 @ 0xffffff64 │ │ │ │ @ instruction: 0xf85e4b26 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ stmdami r1!, {r0, r1, ip, pc} │ │ │ │ - blge 25a8a8 <__bss_end__@@Base+0x1dd1c0> │ │ │ │ - blls 19a8a0 <__bss_end__@@Base+0x11d1b8> │ │ │ │ + blge 25a8a8 <__bss_end__@@Base+0x1dd1b8> │ │ │ │ + blls 19a8a0 <__bss_end__@@Base+0x11d1b0> │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, r7, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2077 @ 0xfffff7e3 │ │ │ │ mrc 7, 4, APSR_nzcv, cr0, cr1, {6} │ │ │ │ andsle r2, r4, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, pc, r1, lsl #16 │ │ │ │ - beq 27132c <__bss_end__@@Base+0x1f3c44> │ │ │ │ - beq ff071798 <__bss_end__@@Base+0xfeff40b0> │ │ │ │ + beq 27132c <__bss_end__@@Base+0x1f3c3c> │ │ │ │ + beq ff071798 <__bss_end__@@Base+0xfeff40a8> │ │ │ │ ldcl 7, cr15, [r4, #836] @ 0x344 │ │ │ │ - blne ff0717a0 <__bss_end__@@Base+0xfeff40b8> │ │ │ │ + blne ff0717a0 <__bss_end__@@Base+0xfeff40b0> │ │ │ │ cdp 8, 15, cr9, cr0, cr7, {0} │ │ │ │ vmov.f32 s0, s2 │ │ │ │ vstr s0, [sp, #260] @ 0x104 │ │ │ │ @ instruction: 0xf7ef1a08 │ │ │ │ - blmi 4b5aec <__bss_end__@@Base+0x438404> │ │ │ │ + blmi 4b5aec <__bss_end__@@Base+0x4383fc> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 288520 <__bss_end__@@Base+0x20ae38> │ │ │ │ + blmi 288520 <__bss_end__@@Base+0x20ae30> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 28fd50 <__bss_end__@@Base+0x212668> │ │ │ │ + blls 28fd50 <__bss_end__@@Base+0x212660> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-40] @ 0xffffffd8 │ │ │ │ stmiapl r3!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ - b 1673c44 <__bss_end__@@Base+0x15f655c> │ │ │ │ + b 1673c44 <__bss_end__@@Base+0x15f6554> │ │ │ │ andeq r9, r2, lr, asr #14 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r9, r2, r6, asr #14 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r2, r1, r6, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r9, [r2], -r8 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8cf30 <__bss_end__@@Base+0xfeb0f848> │ │ │ │ + bl feb8cf30 <__bss_end__@@Base+0xfeb0f840> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi af9998 <__bss_end__@@Base+0xa7c2b0> │ │ │ │ - blmi b22010 <__bss_end__@@Base+0xaa4928> │ │ │ │ + bmi af9998 <__bss_end__@@Base+0xa7c2a8> │ │ │ │ + blmi b22010 <__bss_end__@@Base+0xaa4920> │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ ldmpl r3, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ teqls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xff9ef7df │ │ │ │ @ instruction: 0xf005b1c0 │ │ │ │ andcs r0, r0, #201326592 @ 0xc000000 │ │ │ │ @@ -47296,70 +47296,70 @@ │ │ │ │ movwls r3, #4386 @ 0x1122 │ │ │ │ svc 0x00eef7d0 │ │ │ │ ldrmi r9, [r9], -r1, lsl #22 │ │ │ │ @ instruction: 0x461a4630 │ │ │ │ ldmda lr, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi sl, [r8], -r2, lsr #18 │ │ │ │ ldc2 7, cr15, [lr, #948]! @ 0x3b4 │ │ │ │ - blmi 6485ec <__bss_end__@@Base+0x5caf04> │ │ │ │ + blmi 6485ec <__bss_end__@@Base+0x5caefc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls d0fdf8 <__bss_end__@@Base+0xc92710> │ │ │ │ + blls d0fdf8 <__bss_end__@@Base+0xc92708> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1220300 │ │ │ │ ldcllt 0, cr11, [r0, #212]! @ 0xd4 │ │ │ │ stmvs r0, {r1, r3, r4, r9, sl, lr} │ │ │ │ movwls r2, #4372 @ 0x1114 │ │ │ │ ldm r2!, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcs pc, [r0], r4 │ │ │ │ bcs 5c9b4 │ │ │ │ - bge ea530 <__bss_end__@@Base+0x6ce48> │ │ │ │ + bge ea530 <__bss_end__@@Base+0x6ce40> │ │ │ │ svcge 0x00122114 │ │ │ │ @ instruction: 0xf7d16e60 │ │ │ │ ldrtmi lr, [r9], -r8, lsr #17 │ │ │ │ @ instruction: 0xf7d0a802 │ │ │ │ ldrtmi lr, [r2], -r8, lsr #31 │ │ │ │ @ instruction: 0x46384631 │ │ │ │ ldmda r4!, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbge r2, {r1, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7d14630 │ │ │ │ - blls afe9c <__bss_end__@@Base+0x327b4> │ │ │ │ + blls afe9c <__bss_end__@@Base+0x327ac> │ │ │ │ @ instruction: 0xf7d1e7c9 │ │ │ │ svclt 0x0000e9e8 │ │ │ │ andeq r9, r2, sl, ror r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r9, r2, r0, lsr r6 │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ stmdacc r0, {r3, r4, fp, sp, lr} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r7, r4, r6, asr #17 │ │ │ │ + andeq r7, r4, lr, asr #17 │ │ │ │ andsle r4, sl, r8, lsl #5 │ │ │ │ andle r2, r1, r1, lsl #18 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb8d018 <__bss_end__@@Base+0xfeb0f930> │ │ │ │ + bl feb8d018 <__bss_end__@@Base+0xfeb0f928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7df0ff8 │ │ │ │ cmpplt r0, r5, lsr pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0036d43 │ │ │ │ blcs 76a38 │ │ │ │ @ instruction: 0xf8d0d105 │ │ │ │ - blx fec36034 <__bss_end__@@Base+0xfebb894c> │ │ │ │ + blx fec36034 <__bss_end__@@Base+0xfebb8944> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ andcs fp, r1, r8, lsl #26 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8d04c <__bss_end__@@Base+0xfeb0f964> │ │ │ │ + bl feb8d04c <__bss_end__@@Base+0xfeb0f95c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r2, #-896]! @ 0xfffffc80 │ │ │ │ - bmi 8e2068 <__bss_end__@@Base+0x864980> │ │ │ │ + bmi 8e2068 <__bss_end__@@Base+0x864978> │ │ │ │ stcmi 4, cr4, [r2], #-500 @ 0xfffffe0c │ │ │ │ ldrdgt pc, [r8], pc @ │ │ │ │ - blmi 8c7054 <__bss_end__@@Base+0x84996c> │ │ │ │ + blmi 8c7054 <__bss_end__@@Base+0x849964> │ │ │ │ stcge 8, cr5, [r2, #-680] @ 0xfffffd58 │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ @ instruction: 0xf854481e │ │ │ │ ldrbtmi r6, [r8], #-12 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ @@ -47370,17 +47370,17 @@ │ │ │ │ andsle r2, r7, r1, lsl #16 │ │ │ │ @ instruction: 0xf7e09802 │ │ │ │ pld [pc, pc, ror #27] │ │ │ │ strdlt pc, [r8, r7] │ │ │ │ @ instruction: 0xb1bb6843 │ │ │ │ @ instruction: 0x462868f2 │ │ │ │ ldrmi r9, [r0, r2, lsl #6] │ │ │ │ - blmi 3486f4 <__bss_end__@@Base+0x2cb00c> │ │ │ │ + blmi 3486f4 <__bss_end__@@Base+0x2cb004> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 10ff20 <__bss_end__@@Base+0x92838> │ │ │ │ + blls 10ff20 <__bss_end__@@Base+0x92830> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 59) │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ stmiapl r3!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stmiapl r3!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7eb6818 │ │ │ │ @@ -47392,15 +47392,15 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r2, r1, r6, asr #8 │ │ │ │ andeq r9, r2, r8, lsl #10 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb8d108 <__bss_end__@@Base+0xfeb0fa20> │ │ │ │ + bl feb8d108 <__bss_end__@@Base+0xfeb0fa18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff8 │ │ │ │ stmdacs r0, {r3, r4, r5, r7, lr, pc} │ │ │ │ ldcle 4, cr4, [r1], #-1008 @ 0xfffffc10 │ │ │ │ msreq CPSR_fsxc, #0, 2 │ │ │ │ ldmdale r8, {r0, r2, r3, r5, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ @@ -47422,19 +47422,19 @@ │ │ │ │ vqshl.s8 q10, , q0 │ │ │ │ andvs r4, r1, r5, lsl lr │ │ │ │ ldmdbmi fp, {r0, sp} │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ @ instruction: 0xf8c34479 │ │ │ │ @ instruction: 0xf7d1e000 │ │ │ │ ldrdcs lr, [r1], -ip │ │ │ │ - blmi 6253a0 <__bss_end__@@Base+0x5a7cb8> │ │ │ │ + blmi 6253a0 <__bss_end__@@Base+0x5a7cb0> │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ umulleq r6, r0, r8, r9 │ │ │ │ andeq pc, r2, r0, asr #32 │ │ │ │ - blmi 5253b0 <__bss_end__@@Base+0x4a7cc8> │ │ │ │ + blmi 5253b0 <__bss_end__@@Base+0x4a7cc0> │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ stmdacs r0, {r3, r4, r8, fp, sp, lr} │ │ │ │ stclt 13, cr13, [r8, #-760] @ 0xfffffd08 │ │ │ │ @ instruction: 0xf85c4b0f │ │ │ │ ldmdavs r8, {r0, r1, ip, sp}^ │ │ │ │ @ instruction: 0xf0400080 │ │ │ │ stclt 0, cr0, [r8, #-8] │ │ │ │ @@ -47448,73 +47448,73 @@ │ │ │ │ andeq r9, r2, r4, lsr #9 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ @ instruction: 0x000137b0 │ │ │ │ andeq r3, r1, ip, lsr #15 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8d1e8 <__bss_end__@@Base+0xfeb0fb00> │ │ │ │ + bl feb8d1e8 <__bss_end__@@Base+0xfeb0faf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fc8 │ │ │ │ strdlt lr, [sl], ip │ │ │ │ ldrbtmi r4, [lr], #2622 @ 0xa3e │ │ │ │ @ instruction: 0xf8df4c3e │ │ │ │ ldrbtmi ip, [ip], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xf85e4b3e │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami r9!, {r0, r1, ip, pc} │ │ │ │ - blge 25ac34 <__bss_end__@@Base+0x1dd54c> │ │ │ │ - blls 19ac2c <__bss_end__@@Base+0x11d544> │ │ │ │ + blge 25ac34 <__bss_end__@@Base+0x1dd544> │ │ │ │ + blls 19ac2c <__bss_end__@@Base+0x11d53c> │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, r7, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2101 @ 0xfffff7cb │ │ │ │ stcl 7, cr15, [sl], {209} @ 0xd1 │ │ │ │ eorsle r2, r3, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ suble r2, r3, r1, lsl #16 │ │ │ │ @ instruction: 0xf7ff9807 │ │ │ │ @ instruction: 0xf000ff5d │ │ │ │ - blcs b6c58 <__bss_end__@@Base+0x39570> │ │ │ │ + blcs b6c58 <__bss_end__@@Base+0x39568> │ │ │ │ @ instruction: 0xd12b9007 │ │ │ │ mrc2 7, 0, pc, cr12, cr15, {6} │ │ │ │ teqlt r8, #5242880 @ 0x500000 │ │ │ │ vpmax.s8 d26, d0, d6 │ │ │ │ cdpvs 1, 4, cr3, cr0, cr5, {1} │ │ │ │ mrc 7, 3, APSR_nzcv, cr4, cr0, {6} │ │ │ │ - bvs 1f17dc <__bss_end__@@Base+0x1740f4> │ │ │ │ - bvc 2716e0 <__bss_end__@@Base+0x1f3ff8> │ │ │ │ + bvs 1f17dc <__bss_end__@@Base+0x1740ec> │ │ │ │ + bvc 2716e0 <__bss_end__@@Base+0x1f3ff0> │ │ │ │ movtvc pc, #33871 @ 0x844f @ │ │ │ │ vceq.f32 q11, q0, q12 │ │ │ │ movwls r3, #293 @ 0x125 │ │ │ │ - bvc fe231b94 <__bss_end__@@Base+0xfe1b44ac> │ │ │ │ - bvc ffa31b5c <__bss_end__@@Base+0xff9b4474> │ │ │ │ - blcs 6311d0 <__bss_end__@@Base+0x5b3ae8> │ │ │ │ - bl fff73fcc <__bss_end__@@Base+0xffef68e4> │ │ │ │ + bvc fe231b94 <__bss_end__@@Base+0xfe1b44a4> │ │ │ │ + bvc ffa31b5c <__bss_end__@@Base+0xff9b446c> │ │ │ │ + blcs 6311d0 <__bss_end__@@Base+0x5b3ae0> │ │ │ │ + bl fff73fcc <__bss_end__@@Base+0xffef68dc> │ │ │ │ cmppvc r9, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ - bge 1d1a30 <__bss_end__@@Base+0x154348> │ │ │ │ + bge 1d1a30 <__bss_end__@@Base+0x154340> │ │ │ │ mrc 7, 2, APSR_nzcv, cr12, cr0, {6} │ │ │ │ tstcs r4, r7, lsl #16 │ │ │ │ - beq 1f1710 <__bss_end__@@Base+0x174028> │ │ │ │ + beq 1f1710 <__bss_end__@@Base+0x174020> │ │ │ │ cdp2 7, 10, cr15, cr6, cr3, {7} │ │ │ │ stmiapl r3!, {r0, r3, r4, r8, r9, fp, lr}^ │ │ │ │ ands r6, r2, r8, lsl r8 │ │ │ │ vtst.8 d20, d0, d8 │ │ │ │ - blmi 645208 <__bss_end__@@Base+0x5c7b20> │ │ │ │ + blmi 645208 <__bss_end__@@Base+0x5c7b18> │ │ │ │ ldmdbmi r9, {r3, r4, r9, fp, lr} │ │ │ │ ldrbtmi r5, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ andvs r4, r2, r9, ror r4 │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ andgt pc, r0, r3, asr #17 │ │ │ │ - b d7400c <__bss_end__@@Base+0xcf6924> │ │ │ │ + b d7400c <__bss_end__@@Base+0xcf691c> │ │ │ │ stmiapl r3!, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 550130 <__bss_end__@@Base+0x4d2a48> │ │ │ │ + bmi 550130 <__bss_end__@@Base+0x4d2a40> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sl, r1, lsl #2 │ │ │ │ @ instruction: 0xf7d1bd70 │ │ │ │ svclt 0x0000e864 │ │ │ │ @@ -47535,15 +47535,15 @@ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0050f8cc │ │ │ │ adclt r4, r4, r9, asr #27 │ │ │ │ @ instruction: 0xf04f4ac9 │ │ │ │ ldrbtmi r0, [sp], #-3072 @ 0xfffff400 │ │ │ │ - blmi ff289464 <__bss_end__@@Base+0xff20bd7c> │ │ │ │ + blmi ff289464 <__bss_end__@@Base+0xff20bd74> │ │ │ │ stmiapl sl!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r1, r2, r3, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f9223 │ │ │ │ @ instruction: 0xf8cd0200 │ │ │ │ @ instruction: 0xf8cdc038 │ │ │ │ @ instruction: 0x460ac03c │ │ │ │ stmiami r3, {r0, r9, sl, lr}^ │ │ │ │ @@ -47562,44 +47562,44 @@ │ │ │ │ stmdacs r2, {r2, r3, r4, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d030 │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals ip, {r2, r3, r6, ip, lr, pc} │ │ │ │ mcr2 7, 5, pc, cr14, cr15, {7} @ │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ andls r2, ip, r1, lsl #22 │ │ │ │ - bmi fed2a684 <__bss_end__@@Base+0xfecacf9c> │ │ │ │ + bmi fed2a684 <__bss_end__@@Base+0xfecacf94> │ │ │ │ ldrmi r5, [r7], -r2, lsr #17 │ │ │ │ ldrdcs pc, [r8, r2] │ │ │ │ bcs 47a14 │ │ │ │ ldcl 12, cr13, [sp, #256] @ 0x100 │ │ │ │ movwcs r0, #2574 @ 0xa0e │ │ │ │ - beq 3b183c <__bss_end__@@Base+0x334154> │ │ │ │ + beq 3b183c <__bss_end__@@Base+0x33414c> │ │ │ │ tstls r2, #1245184 @ 0x130000 │ │ │ │ - beq 1071da4 <__bss_end__@@Base+0xff46bc> │ │ │ │ - blx 471d98 <__bss_end__@@Base+0x3f46b0> │ │ │ │ + beq 1071da4 <__bss_end__@@Base+0xff46b4> │ │ │ │ + blx 471d98 <__bss_end__@@Base+0x3f46a8> │ │ │ │ ldc 0, cr13, [sp, #24] │ │ │ │ vmov.f32 s2, #95 @ 0x3ef80000 0.4843750 │ │ │ │ vneg.f32 s3, s0 │ │ │ │ tstple r3, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ - bne 1071ca8 <__bss_end__@@Base+0xff45c0> │ │ │ │ - beq 1071dac <__bss_end__@@Base+0xff46c4> │ │ │ │ - b ff474134 <__bss_end__@@Base+0xff3f6a4c> │ │ │ │ + bne 1071ca8 <__bss_end__@@Base+0xff45b8> │ │ │ │ + beq 1071dac <__bss_end__@@Base+0xff46bc> │ │ │ │ + b ff474134 <__bss_end__@@Base+0xff3f6a44> │ │ │ │ ldmdbge r2, {r2, r3, fp, ip, pc} │ │ │ │ - blx ff1f41ae <__bss_end__@@Base+0xff176ac6> │ │ │ │ + blx ff1f41ae <__bss_end__@@Base+0xff176abe> │ │ │ │ stmiapl r3!, {r0, r5, r7, r8, r9, fp, lr}^ │ │ │ │ - bmi fe890260 <__bss_end__@@Base+0xfe812b78> │ │ │ │ + bmi fe890260 <__bss_end__@@Base+0xfe812b70> │ │ │ │ ldrbtmi r4, [sl], #-2967 @ 0xfffff469 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ pop {r2, r5, ip, sp, pc} │ │ │ │ ldmmi fp, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ strcc pc, [fp, #576] @ 0x240 │ │ │ │ - bmi fe70908c <__bss_end__@@Base+0xfe68b9a4> │ │ │ │ + bmi fe70908c <__bss_end__@@Base+0xfe68b99c> │ │ │ │ stmdapl r0!, {r0, r1, r3, r4, r7, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ andcs r6, r0, r2 │ │ │ │ andsvs r5, sp, r3, ror #17 │ │ │ │ ldmdb ip!, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r7, r8, r9, fp, lr}^ │ │ │ │ bfi r6, r8, #16, #15 │ │ │ │ @@ -47613,51 +47613,51 @@ │ │ │ │ mlavs lr, r6, r2, r4 │ │ │ │ vhadd.u8 q3, q0, │ │ │ │ mrcne 0, 3, r8, cr2, cr0, {6} │ │ │ │ andcc r2, r4, r0, lsl #2 │ │ │ │ addseq r9, r2, sl, lsl #6 │ │ │ │ ldc 7, cr15, [lr, #-832]! @ 0xfffffcc0 │ │ │ │ @ instruction: 0xf04f68ea │ │ │ │ - blls 2ca874 <__bss_end__@@Base+0x24d18c> │ │ │ │ + blls 2ca874 <__bss_end__@@Base+0x24d184> │ │ │ │ tstcs r0, r1, lsl r0 │ │ │ │ ldrdcs pc, [r8, r7] │ │ │ │ - bcs 9a6c8 <__bss_end__@@Base+0x1cfe0> │ │ │ │ + bcs 9a6c8 <__bss_end__@@Base+0x1cfd8> │ │ │ │ stmiavs sl!, {r0, r3, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - bl dc6c4 <__bss_end__@@Base+0x5efdc> │ │ │ │ + bl dc6c4 <__bss_end__@@Base+0x5efd4> │ │ │ │ movwcc r0, #4739 @ 0x1283 │ │ │ │ @ instruction: 0xf8d76011 │ │ │ │ addsmi r2, sl, #136, 2 @ 0x22 │ │ │ │ - blmi fe06d674 <__bss_end__@@Base+0xfdfeff8c> │ │ │ │ + blmi fe06d674 <__bss_end__@@Base+0xfdfeff84> │ │ │ │ ldrmi r6, [r0], sl, lsr #16 │ │ │ │ ldrmi r5, [sl], r3, ror #17 │ │ │ │ blcs 50318 │ │ │ │ adcshi pc, r5, r0 │ │ │ │ @ instruction: 0xf8ca681a │ │ │ │ strbmi r2, [r2], -r0 │ │ │ │ - bcs 87b20 <__bss_end__@@Base+0xa438> │ │ │ │ + bcs 87b20 <__bss_end__@@Base+0xa430> │ │ │ │ andeq pc, r1, pc, asr #32 │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xf6c96058 │ │ │ │ @ instruction: 0xf84140d4 │ │ │ │ stmib r3, {r3, r8, r9, fp}^ │ │ │ │ - blx beae6 <__bss_end__@@Base+0x413fe> │ │ │ │ + blx beae6 <__bss_end__@@Base+0x413f6> │ │ │ │ stmib r3, {r1, r9, ip, sp, lr, pc}^ │ │ │ │ ldmdbmi r2!, {r1, r8, ip}^ │ │ │ │ addseq r9, r2, sl, lsl #6 │ │ │ │ @ instruction: 0x46104479 │ │ │ │ @ instruction: 0xf7d0920b │ │ │ │ - blls 2f12c4 <__bss_end__@@Base+0x273bdc> │ │ │ │ + blls 2f12c4 <__bss_end__@@Base+0x273bd4> │ │ │ │ tstcs r0, fp, lsl #20 │ │ │ │ @ instruction: 0xf7d061d8 │ │ │ │ - blls 2f16f0 <__bss_end__@@Base+0x274008> │ │ │ │ + blls 2f16f0 <__bss_end__@@Base+0x274000> │ │ │ │ ldmib r3, {r8, sp}^ │ │ │ │ ldmibvs r8, {r2, r9, sl, ip, sp, lr}^ │ │ │ │ vqdmulh.s d15, d7, d6 │ │ │ │ @ instruction: 0xf7d00092 │ │ │ │ - blls 2f16dc <__bss_end__@@Base+0x273ff4> │ │ │ │ + blls 2f16dc <__bss_end__@@Base+0x273fec> │ │ │ │ mrrcle 2, 11, r4, r8, cr7 │ │ │ │ stcle 15, cr2, [pc, #-0] @ 36314 │ │ │ │ stceq 1, cr15, [r1], {6} │ │ │ │ strmi r2, [r8], -r0, lsl #2 │ │ │ │ cdppl 0, 7, cr15, cr14, cr15, {2} │ │ │ │ vstmiaeq ip, {s28-s106} │ │ │ │ ldrdcc r6, [r1], -sl │ │ │ │ @@ -47671,59 +47671,59 @@ │ │ │ │ @ instruction: 0x4642bfb8 │ │ │ │ svclt 0x00b84541 │ │ │ │ movwls r4, #42561 @ 0xa641 │ │ │ │ @ instruction: 0xff6af7fd │ │ │ │ @ instruction: 0xf1b89b0a │ │ │ │ svclt 0x00c80f00 │ │ │ │ stcle 2, cr2, [pc, #-0] @ 36360 │ │ │ │ - blx 908ca <__bss_end__@@Base+0x131e2> │ │ │ │ + blx 908ca <__bss_end__@@Base+0x131da> │ │ │ │ stmiavs r9!, {r1, sp}^ │ │ │ │ orreq lr, r2, r1, lsl #22 │ │ │ │ ldrmi r3, [r0, #513] @ 0x201 │ │ │ │ ldrdgt pc, [r0], -r1 │ │ │ │ - bl 90adc <__bss_end__@@Base+0x133f4> │ │ │ │ + bl 90adc <__bss_end__@@Base+0x133ec> │ │ │ │ @ instruction: 0xf8c10180 │ │ │ │ mvnle ip, r0 │ │ │ │ ldmdbge r0, {r0, r4, r8, r9, ip, pc} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ stmdals ip, {r0, r1, r3, r5, sp, lr} │ │ │ │ andpl pc, r0, r9, asr #17 │ │ │ │ - blx 874350 <__bss_end__@@Base+0x7f6c68> │ │ │ │ + blx 874350 <__bss_end__@@Base+0x7f6c60> │ │ │ │ stccs 13, cr9, [r0, #-68] @ 0xffffffbc │ │ │ │ svcge 0x002ef43f │ │ │ │ - blcc 9054c <__bss_end__@@Base+0x12e64> │ │ │ │ + blcc 9054c <__bss_end__@@Base+0x12e5c> │ │ │ │ blcs 4e550 │ │ │ │ @ instruction: 0xf47fdb48 │ │ │ │ stmibvs r8!, {r0, r1, r2, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ - blmi fe2810 <__bss_end__@@Base+0xf65128> │ │ │ │ + blmi fe2810 <__bss_end__@@Base+0xf65120> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8da4798 │ │ │ │ eorvs r3, fp, r0 │ │ │ │ andpl pc, r0, sl, asr #17 │ │ │ │ mcrcs 7, 0, lr, cr0, cr10, {0} │ │ │ │ @ instruction: 0xf106ddb6 │ │ │ │ tstcs r0, r1, lsl #24 │ │ │ │ @ instruction: 0xf04f4608 │ │ │ │ - b 140ddcc <__bss_end__@@Base+0x13906e4> │ │ │ │ + b 140ddcc <__bss_end__@@Base+0x13906dc> │ │ │ │ ldmibvs sl, {r2, r3, r7, sl, fp}^ │ │ │ │ addmi r3, r6, #1 │ │ │ │ strbtmi r4, [r1], #-1034 @ 0xfffffbf6 │ │ │ │ and pc, r0, r2, asr #17 │ │ │ │ @ instruction: 0xe7a5d1f7 │ │ │ │ andscs r4, r0, r0, lsr r9 │ │ │ │ andcc lr, sl, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf7d04479 │ │ │ │ - bls 3311b8 <__bss_end__@@Base+0x2b3ad0> │ │ │ │ + bls 3311b8 <__bss_end__@@Base+0x2b3ac8> │ │ │ │ strmi r9, [r5], -sl, lsl #22 │ │ │ │ sbcvs r6, r2, r2, lsl #1 │ │ │ │ andvs lr, r0, #192, 18 @ 0x300000 │ │ │ │ - bmi ac7c48 <__bss_end__@@Base+0xa4a560> │ │ │ │ + bmi ac7c48 <__bss_end__@@Base+0xa4a558> │ │ │ │ movwls r0, #41137 @ 0xa0b1 │ │ │ │ @ instruction: 0xf7d1447a │ │ │ │ - blls 2f07e4 <__bss_end__@@Base+0x2730fc> │ │ │ │ + blls 2f07e4 <__bss_end__@@Base+0x2730f4> │ │ │ │ andvs lr, r2, r5, asr #19 │ │ │ │ stmdbmi r6!, {r0, r2, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r2, #40992 @ 0xa020 │ │ │ │ @ instruction: 0xf7d04479 │ │ │ │ stmdbls sl, {r3, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ andls r2, sl, r0, lsr #4 │ │ │ │ stcl 7, cr15, [r0], #-832 @ 0xfffffcc0 │ │ │ │ @@ -47765,37 +47765,37 @@ │ │ │ │ andeq r0, r1, lr, lsr #31 │ │ │ │ svceq 0x0027f110 │ │ │ │ andcs sp, r1, r1, lsl #2 │ │ │ │ strlt r4, [r8, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ - blx ff67445a <__bss_end__@@Base+0xff5f6d72> │ │ │ │ + blx ff67445a <__bss_end__@@Base+0xff5f6d6a> │ │ │ │ svclt 0x00183800 │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8d6ec <__bss_end__@@Base+0xfeb10004> │ │ │ │ + bl feb8d6ec <__bss_end__@@Base+0xfeb0fffc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 18ba414 <__bss_end__@@Base+0x183cd2c> │ │ │ │ - blmi 18e2720 <__bss_end__@@Base+0x1865038> │ │ │ │ + bmi 18ba414 <__bss_end__@@Base+0x183cd24> │ │ │ │ + blmi 18e2720 <__bss_end__@@Base+0x1865030> │ │ │ │ stclmi 4, cr4, [r2, #-488]! @ 0xfffffe18 │ │ │ │ ldrbtmi r4, [sp], #-3682 @ 0xfffff19e │ │ │ │ ldmpl r3, {r1, r5, r6, sl, fp, lr}^ │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ movwls r6, #38939 @ 0x981b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmibpl r8!, {r0, r1, r2, r3, r4, r6, r8, r9, fp, lr} │ │ │ │ andls r6, r8, r0, asr #17 │ │ │ │ stmiapl fp!, {r3, r5, r8, fp, ip, lr}^ │ │ │ │ ldmdami sp, {r1, ip, pc}^ │ │ │ │ - blge 25b138 <__bss_end__@@Base+0x1dda50> │ │ │ │ - blls 19b12c <__bss_end__@@Base+0x11da44> │ │ │ │ + blge 25b138 <__bss_end__@@Base+0x1dda48> │ │ │ │ + blls 19b12c <__bss_end__@@Base+0x11da3c> │ │ │ │ andls r5, r0, r8, lsr #16 │ │ │ │ ldrbtmi r4, [r8], #-2138 @ 0xfffff7a6 │ │ │ │ - b 12f4478 <__bss_end__@@Base+0x1276d90> │ │ │ │ + b 12f4478 <__bss_end__@@Base+0x1276d88> │ │ │ │ rsble r2, sp, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ svclt 0x001c2801 │ │ │ │ cdpge 3, 0, cr2, cr7, cr0, {0} │ │ │ │ rsbs sp, r4, r2, lsl #2 │ │ │ │ movwcc r9, #6919 @ 0x1b07 │ │ │ │ andcs r9, r0, #8, 16 @ 0x80000 │ │ │ │ @@ -47808,58 +47808,58 @@ │ │ │ │ movwls r5, #22763 @ 0x58eb │ │ │ │ @ instruction: 0xf7ed4619 │ │ │ │ @ instruction: 0x6d60f9c7 │ │ │ │ andeq pc, r3, r0 │ │ │ │ mvnle r2, r1, lsl #16 │ │ │ │ ldrdcs pc, [r4], r4 │ │ │ │ rscle r2, r1, r0, lsl #20 │ │ │ │ - blcc 906d4 <__bss_end__@@Base+0x12fec> │ │ │ │ + blcc 906d4 <__bss_end__@@Base+0x12fe4> │ │ │ │ blcs 4e6d8 │ │ │ │ tstle ip, r7, asr fp │ │ │ │ ldrdlt r6, [r8, -r0]! │ │ │ │ andls r4, r5, #67584 @ 0x10800 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - bls 188400 <__bss_end__@@Base+0x10ad18> │ │ │ │ + bls 188400 <__bss_end__@@Base+0x10ad10> │ │ │ │ stmiapl fp!, {r6, r8, r9, fp, lr}^ │ │ │ │ andsvs r6, r1, r9, lsl r8 │ │ │ │ @ instruction: 0xf8d4601a │ │ │ │ movwcs r2, #136 @ 0x88 │ │ │ │ addcc pc, r4, r4, asr #17 │ │ │ │ ldmdavs r3, {r1, r5, r7, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, r3, r1, lsl #22 │ │ │ │ - blle 13811c0 <__bss_end__@@Base+0x1303ad8> │ │ │ │ + blle 13811c0 <__bss_end__@@Base+0x1303ad0> │ │ │ │ ldmibvs r0, {r2, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi de2a68 <__bss_end__@@Base+0xd65380> │ │ │ │ + blmi de2a68 <__bss_end__@@Base+0xd65378> │ │ │ │ stmiapl fp!, {r0, r2, r9, ip, pc}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ - blmi d5cde8 <__bss_end__@@Base+0xcdf700> │ │ │ │ + blmi d5cde8 <__bss_end__@@Base+0xcdf6f8> │ │ │ │ ldmdavs r9, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ andsvs r6, sl, r1, lsl r0 │ │ │ │ ldrdcs pc, [r4], r4 │ │ │ │ stmiavs r0!, {r8, r9, sp} │ │ │ │ @ instruction: 0xf8c421ca │ │ │ │ @ instruction: 0xf7d03088 │ │ │ │ @ instruction: 0xe7abe8bc │ │ │ │ @ instruction: 0xf7ef2001 │ │ │ │ stcls 15, cr15, [r7], {79} @ 0x4f │ │ │ │ stmdals r8, {r0, sl, ip, sp} │ │ │ │ ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf7e09407 │ │ │ │ strdlt pc, [r8, -r3]! │ │ │ │ @ instruction: 0xf0016d41 │ │ │ │ - blcs b721c <__bss_end__@@Base+0x39b34> │ │ │ │ + blcs b721c <__bss_end__@@Base+0x39b2c> │ │ │ │ @ instruction: 0xe7edd1f1 │ │ │ │ stmiapl fp!, {r2, r5, r8, r9, fp, lr}^ │ │ │ │ - bmi 95067c <__bss_end__@@Base+0x8d2f94> │ │ │ │ + bmi 95067c <__bss_end__@@Base+0x8d2f8c> │ │ │ │ ldrbtmi r4, [sl], #-2840 @ 0xfffff4e8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sl, r5, lsl #2 │ │ │ │ - blmi 825bf4 <__bss_end__@@Base+0x7a850c> │ │ │ │ + blmi 825bf4 <__bss_end__@@Base+0x7a8504> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7d0e7ef │ │ │ │ ldmdbmi sp, {r1, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [lr], #-3613 @ 0xfffff1e3 │ │ │ │ ldmdbmi sp, {r2, r3, r5, r6, fp, ip, lr} │ │ │ │ ldrbcs r6, [r1], #-38 @ 0xffffffda │ │ │ │ andvs r5, ip, r9, ror #16 │ │ │ │ @@ -47891,42 +47891,42 @@ │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ muleq r1, r6, sp │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r0, r1, r6, lsr #27 │ │ │ │ andeq r0, r1, r6, ror sp │ │ │ │ andeq r0, r1, ip, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb8d8d4 <__bss_end__@@Base+0xfeb101ec> │ │ │ │ + bl feb8d8d4 <__bss_end__@@Base+0xfeb101e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r2], {240} @ 0xf0 │ │ │ │ - blmi 4e28e8 <__bss_end__@@Base+0x465200> │ │ │ │ + blmi 4e28e8 <__bss_end__@@Base+0x4651f8> │ │ │ │ ldrbtmi r4, [ip], #-1546 @ 0xfffff9f6 │ │ │ │ ldmdami r1, {r0, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7d19301 │ │ │ │ stmdacs r2, {r2, r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00b │ │ │ │ stmdacs r1, {r1} │ │ │ │ @ instruction: 0xf06fd00c │ │ │ │ @ instruction: 0xf7ef0002 │ │ │ │ @ instruction: 0xf06ffd35 │ │ │ │ @ instruction: 0xf7ef0001 │ │ │ │ - blmi 275bd4 <__bss_end__@@Base+0x1f84ec> │ │ │ │ + blmi 275bd4 <__bss_end__@@Base+0x1f84e4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ stmiapl r3!, {r1, r2, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r2, r8, lsl r8 │ │ │ │ svclt 0x0000bd10 │ │ │ │ ldrdeq r8, [r2], -r6 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r1, r1, lr, lsr ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8d940 <__bss_end__@@Base+0xfeb10258> │ │ │ │ + bl feb8d940 <__bss_end__@@Base+0xfeb10250> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5], #-768 @ 0xfffffd00 │ │ │ │ ldcmi 0, cr11, [r5, #-560]! @ 0xfffffdd0 │ │ │ │ ldrbtmi r4, [ip], #-1546 @ 0xfffff9f6 │ │ │ │ @ instruction: 0x46014b34 │ │ │ │ @ instruction: 0x4d345960 │ │ │ │ andls r5, r8, r3, ror #17 │ │ │ │ @@ -47943,65 +47943,65 @@ │ │ │ │ stmdacs r2, {r1, r5, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d043 │ │ │ │ stmdacs r1, {r1} │ │ │ │ ldcl 0, cr13, [r5, #232] @ 0xe8 │ │ │ │ ldrtmi r7, [r0], -r0, lsl #20 │ │ │ │ @ instruction: 0xeef54926 │ │ │ │ ldrbtmi r7, [r9], #-2752 @ 0xfffff540 │ │ │ │ - blx 472368 <__bss_end__@@Base+0x3f4c80> │ │ │ │ + blx 472368 <__bss_end__@@Base+0x3f4c78> │ │ │ │ @ instruction: 0xf04fbf9c │ │ │ │ eorvs r5, fp, lr, ror r3 │ │ │ │ ldrbtmi r4, [fp], #-2850 @ 0xfffff4de │ │ │ │ - bvc b1f00 <__bss_end__@@Base+0x34818> │ │ │ │ - bvc ff07238c <__bss_end__@@Base+0xfeff4ca4> │ │ │ │ - blx 472380 <__bss_end__@@Base+0x3f4c98> │ │ │ │ + bvc b1f00 <__bss_end__@@Base+0x34810> │ │ │ │ + bvc ff07238c <__bss_end__@@Base+0xfeff4c9c> │ │ │ │ + blx 472380 <__bss_end__@@Base+0x3f4c90> │ │ │ │ andcs fp, r0, #632 @ 0x278 │ │ │ │ rsbsmi pc, sl, #196, 4 @ 0x4000000c │ │ │ │ - blmi 78e930 <__bss_end__@@Base+0x711248> │ │ │ │ + blmi 78e930 <__bss_end__@@Base+0x711240> │ │ │ │ ldcl 4, cr4, [r3, #492] @ 0x1ec │ │ │ │ vmov.f32 s15, #82 @ 0x3e900000 0.2812500 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ svclt 0x009efa10 │ │ │ │ sbcmi pc, sp, #76, 12 @ 0x4c00000 │ │ │ │ sbcpl pc, ip, #204472320 @ 0xc300000 │ │ │ │ - blmi 60ea4c <__bss_end__@@Base+0x591364> │ │ │ │ + blmi 60ea4c <__bss_end__@@Base+0x59135c> │ │ │ │ ldcl 4, cr4, [r3, #492] @ 0x1ec │ │ │ │ vmov.f32 s15, #83 @ 0x3e980000 0.2968750 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ svclt 0x009efa10 │ │ │ │ vsubl.s8 q9, d4, d0 │ │ │ │ sbcsvs r0, sl, r0, asr #4 │ │ │ │ andlt r2, ip, r4, lsl #4 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ ldmiblt r8!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmiapl r3!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ andlt r6, ip, r8, lsl r8 │ │ │ │ - blmi 3a5dd4 <__bss_end__@@Base+0x3286ec> │ │ │ │ + blmi 3a5dd4 <__bss_end__@@Base+0x3286e4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldcllt 0, cr11, [r0, #-48]! @ 0xffffffd0 │ │ │ │ andeq r8, r2, sl, ror #24 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ - andeq pc, r3, r0, asr #6 │ │ │ │ + andeq pc, r3, r4, asr #6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x00011bbc │ │ │ │ - strdeq pc, [r3], -lr │ │ │ │ - andeq pc, r3, lr, ror #5 │ │ │ │ - ldrdeq pc, [r3], -r4 │ │ │ │ - @ instruction: 0x0003f2b8 │ │ │ │ + andeq pc, r3, r2, lsl #6 │ │ │ │ + strdeq pc, [r3], -r2 │ │ │ │ + ldrdeq pc, [r3], -r8 │ │ │ │ + @ instruction: 0x0003f2bc │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8da54 <__bss_end__@@Base+0xfeb1036c> │ │ │ │ + bl feb8da54 <__bss_end__@@Base+0xfeb10364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fb8 │ │ │ │ addlt ip, pc, ip, ror #1 │ │ │ │ strcs r4, [r1, #-2618] @ 0xfffff5c6 │ │ │ │ ldcmi 4, cr4, [sl], #-1008 @ 0xfffffc10 │ │ │ │ - blmi edbc94 <__bss_end__@@Base+0xe5e5ac> │ │ │ │ + blmi edbc94 <__bss_end__@@Base+0xe5e5a4> │ │ │ │ @ instruction: 0xf85c447c │ │ │ │ @ instruction: 0xf10d2002 │ │ │ │ ldmdavs r2, {r4, r5, sl, fp} │ │ │ │ @ instruction: 0xf04f920d │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ ldmdami r5!, {r0, r9, sl, lr} │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ @@ -48020,39 +48020,39 @@ │ │ │ │ andls sl, r1, sl, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2090 @ 0xfffff7d6 │ │ │ │ stm r2, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andsle r2, fp, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r4, sl, r8, lsr #5 │ │ │ │ @ instruction: 0xf7ff980a │ │ │ │ - blls 33552c <__bss_end__@@Base+0x2b7e44> │ │ │ │ + blls 33552c <__bss_end__@@Base+0x2b7e3c> │ │ │ │ @ instruction: 0xf003900a │ │ │ │ - bcs b70ec <__bss_end__@@Base+0x39a04> │ │ │ │ + bcs b70ec <__bss_end__@@Base+0x399fc> │ │ │ │ stmib sp, {r1, r4, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf7e43008 │ │ │ │ stmdacs r2, {r0, r1, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdcc lr, [r8, -sp] │ │ │ │ - bls 366514 <__bss_end__@@Base+0x2e8e2c> │ │ │ │ - bmi 7aa8fc <__bss_end__@@Base+0x72d214> │ │ │ │ + bls 366514 <__bss_end__@@Base+0x2e8e24> │ │ │ │ + bmi 7aa8fc <__bss_end__@@Base+0x72d20c> │ │ │ │ @ instruction: 0x4618447a │ │ │ │ - blx ffdf48be <__bss_end__@@Base+0xffd771d6> │ │ │ │ + blx ffdf48be <__bss_end__@@Base+0xffd771ce> │ │ │ │ stmiapl r3!, {r0, r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ ands r6, r1, r8, lsl r8 │ │ │ │ @ instruction: 0x4628491a │ │ │ │ - bmi 709578 <__bss_end__@@Base+0x68be90> │ │ │ │ + bmi 709578 <__bss_end__@@Base+0x68be88> │ │ │ │ ldrbtmi r5, [sl], #-2145 @ 0xfffff79f │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ ldmdbmi r9, {r1, r4, r6, r9, sp, lr} │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7d0601a │ │ │ │ - blmi 632140 <__bss_end__@@Base+0x5b4a58> │ │ │ │ + blmi 632140 <__bss_end__@@Base+0x5b4a50> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 209188 <__bss_end__@@Base+0x18baa0> │ │ │ │ + blmi 209188 <__bss_end__@@Base+0x18ba98> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 3909a0 <__bss_end__@@Base+0x3132b8> │ │ │ │ + blls 3909a0 <__bss_end__@@Base+0x3132b0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldclt 0, cr11, [r0, #-60]! @ 0xffffffc4 │ │ │ │ ldc 7, cr15, [r4], #-832 @ 0xfffffcc0 │ │ │ │ andeq r8, r2, r4, asr fp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r8, r2, ip, asr #22 │ │ │ │ @@ -48067,20 +48067,20 @@ │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq r2, [r1], -lr │ │ │ │ andeq r2, r1, lr, asr #28 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r8, r2, r8, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb8db94 <__bss_end__@@Base+0xfeb104ac> │ │ │ │ + bl feb8db94 <__bss_end__@@Base+0xfeb104a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, ip, r8, asr #31 │ │ │ │ ldrdgt pc, [r8], #143 @ 0x8f @ │ │ │ │ ldcmi 2, cr2, [sl], #-4 │ │ │ │ - blmi ec7d98 <__bss_end__@@Base+0xe4a6b0> │ │ │ │ + blmi ec7d98 <__bss_end__@@Base+0xe4a6a8> │ │ │ │ ldrbtmi r9, [ip], #-521 @ 0xfffffdf7 │ │ │ │ @ instruction: 0xf8df4a39 │ │ │ │ @ instruction: 0xf85ce0e8 │ │ │ │ @ instruction: 0xf8df2002 │ │ │ │ ldmdavs r2, {r2, r5, r6, r7, lr, pc} │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @@ -48100,43 +48100,43 @@ │ │ │ │ svc 0x00e6f7d0 │ │ │ │ andsle r2, sl, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, sl, r1, lsl #16 │ │ │ │ @ instruction: 0xf7ff9809 │ │ │ │ stmdbls sl, {r0, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0019009 │ │ │ │ - blcs b7624 <__bss_end__@@Base+0x39f3c> │ │ │ │ - bmi 92ae60 <__bss_end__@@Base+0x8ad778> │ │ │ │ + blcs b7624 <__bss_end__@@Base+0x39f34> │ │ │ │ + bmi 92ae60 <__bss_end__@@Base+0x8ad770> │ │ │ │ @ instruction: 0xf7ef447a │ │ │ │ stmdals r9, {r0, r1, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldc2 7, cr15, [ip], {228} @ 0xe4 │ │ │ │ tstle r4, r2, lsl #16 │ │ │ │ @ instruction: 0xf0009809 │ │ │ │ blcs 77640 │ │ │ │ - blmi 7aaac0 <__bss_end__@@Base+0x72d3d8> │ │ │ │ + blmi 7aaac0 <__bss_end__@@Base+0x72d3d0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdami ip, {r1, r4, sp, lr, pc} │ │ │ │ ldclvs 2, cr15, [sp], #-256 @ 0xffffff00 │ │ │ │ - bmi 7496b4 <__bss_end__@@Base+0x6cbfcc> │ │ │ │ + bmi 7496b4 <__bss_end__@@Base+0x6cbfc4> │ │ │ │ stmdapl r0!, {r2, r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ andcs r6, r0, r2 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf7d0c000 │ │ │ │ - blmi 672008 <__bss_end__@@Base+0x5f4920> │ │ │ │ + blmi 672008 <__bss_end__@@Base+0x5f4918> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 3092c4 <__bss_end__@@Base+0x28bbdc> │ │ │ │ + blmi 3092c4 <__bss_end__@@Base+0x28bbd4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 310ad8 <__bss_end__@@Base+0x2933f0> │ │ │ │ + blls 310ad8 <__bss_end__@@Base+0x2933e8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-48] @ 0xffffffd0 │ │ │ │ @ instruction: 0xf7ef990a │ │ │ │ ldrb pc, [r8, pc, asr #24] @ │ │ │ │ - bl fe5749c8 <__bss_end__@@Base+0xfe4f72e0> │ │ │ │ + bl fe5749c8 <__bss_end__@@Base+0xfe4f72d8> │ │ │ │ andeq r8, r2, r4, lsl sl │ │ │ │ andeq r8, r2, lr, lsl #20 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ @@ -48146,94 +48146,94 @@ │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r1, r4, asr #25 │ │ │ │ andeq r2, r1, r2, asr #26 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r8, r2, r0, asr r9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8dcd0 <__bss_end__@@Base+0xfeb105e8> │ │ │ │ + bl feb8dcd0 <__bss_end__@@Base+0xfeb105e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0f20 │ │ │ │ ldrmi ip, [r3], -r8, lsr #3 │ │ │ │ adcslt r4, r4, r9, ror #20 │ │ │ │ stclmi 4, cr4, [r9, #-1008]! @ 0xfffffc10 │ │ │ │ @ instruction: 0xf113460e │ │ │ │ svclt 0x00180f23 │ │ │ │ ldrbtmi r4, [sp], #-664 @ 0xfffffd68 │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ eorsls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ movwls sp, #4154 @ 0x103a │ │ │ │ @ instruction: 0xf7df4604 │ │ │ │ - blls b4e14 <__bss_end__@@Base+0x3772c> │ │ │ │ + blls b4e14 <__bss_end__@@Base+0x37724> │ │ │ │ suble r2, r3, r0, lsl #16 │ │ │ │ svclt 0x00b82c00 │ │ │ │ @ instruction: 0xf0046d44 │ │ │ │ bcs 77324 │ │ │ │ - bcs eac88 <__bss_end__@@Base+0x6d5a0> │ │ │ │ + bcs eac88 <__bss_end__@@Base+0x6d598> │ │ │ │ @ instruction: 0xf003d072 │ │ │ │ - bcs b7330 <__bss_end__@@Base+0x39c48> │ │ │ │ + bcs b7330 <__bss_end__@@Base+0x39c40> │ │ │ │ @ instruction: 0xf114bf08 │ │ │ │ @ instruction: 0xf0000f27 │ │ │ │ @ instruction: 0x46188098 │ │ │ │ @ instruction: 0x4619ab13 │ │ │ │ eoreq pc, r6, #111 @ 0x6f │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ stmdals r1, {r0, r2, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7d0a923 │ │ │ │ @ instruction: 0xf06fe8e8 │ │ │ │ strtmi r0, [r0], -r6, lsr #4 │ │ │ │ @ instruction: 0xf7ffa903 │ │ │ │ @ instruction: 0x4632ffbb │ │ │ │ stmdage r3, {r0, r1, r5, r8, fp, sp, pc} │ │ │ │ stmdb lr!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 128948c <__bss_end__@@Base+0x120bda4> │ │ │ │ + blmi 128948c <__bss_end__@@Base+0x120bd9c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls d10bd0 <__bss_end__@@Base+0xc934e8> │ │ │ │ + blls d10bd0 <__bss_end__@@Base+0xc934e0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd12e0300 │ │ │ │ ldcllt 0, cr11, [r0, #-208]! @ 0xffffff30 │ │ │ │ - blmi 1109490 <__bss_end__@@Base+0x108bda8> │ │ │ │ + blmi 1109490 <__bss_end__@@Base+0x108bda0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls d10be8 <__bss_end__@@Base+0xc93500> │ │ │ │ + blls d10be8 <__bss_end__@@Base+0xc934f8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1220300 │ │ │ │ eorslt r4, r4, r0, lsr r6 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ stmiblt lr!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svceq 0x0027f113 │ │ │ │ ldmdbmi lr!, {r0, r3, r6, r7, r8, ip, lr, pc} │ │ │ │ - blmi fc8428 <__bss_end__@@Base+0xf4ad40> │ │ │ │ + blmi fc8428 <__bss_end__@@Base+0xf4ad38> │ │ │ │ rscsvs pc, r1, r0, asr #4 │ │ │ │ stmdapl r9!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi f4ebd8 <__bss_end__@@Base+0xed14f0> │ │ │ │ + blmi f4ebd8 <__bss_end__@@Base+0xed14e8> │ │ │ │ ldrbtmi r4, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ andsvs r5, r8, fp, ror #17 │ │ │ │ @ instruction: 0xf7d02001 │ │ │ │ - bmi ef1eac <__bss_end__@@Base+0xe747c4> │ │ │ │ + bmi ef1eac <__bss_end__@@Base+0xe747bc> │ │ │ │ ldrbtmi r4, [sl], #-2865 @ 0xfffff4cf │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7d0d0dc │ │ │ │ @ instruction: 0xf113eaf0 │ │ │ │ eorle r0, ip, r7, lsr #30 │ │ │ │ @ instruction: 0xd1a82b01 │ │ │ │ ldrdcs pc, [r0], r0 │ │ │ │ @ instruction: 0xd1a42a00 │ │ │ │ - blmi a094a8 <__bss_end__@@Base+0x98bdc0> │ │ │ │ + blmi a094a8 <__bss_end__@@Base+0x98bdb8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls d10c58 <__bss_end__@@Base+0xc93570> │ │ │ │ + blls d10c58 <__bss_end__@@Base+0xc93568> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mvnle r0, r0, lsl #6 │ │ │ │ eorslt r4, r4, r1, lsr r6 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ mcrlt 7, 0, pc, cr2, cr12, {7} @ │ │ │ │ svceq 0x0027f113 │ │ │ │ - bmi a6b250 <__bss_end__@@Base+0x9edb68> │ │ │ │ + bmi a6b250 <__bss_end__@@Base+0x9edb60> │ │ │ │ ldrbtmi r4, [sl], #-2845 @ 0xfffff4e3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrtmi fp, [r2], -r2, lsl #30 │ │ │ │ msrcc R10_usr, r0 │ │ │ │ bicsle r6, r2, r0, asr #28 │ │ │ │ @@ -48246,15 +48246,15 @@ │ │ │ │ orrle r2, fp, r0, lsl #22 │ │ │ │ stmdbge r3, {r1, r3, r4, r8, r9, fp, lr} │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7fc6818 │ │ │ │ @ instruction: 0x4632fddb │ │ │ │ ldrtmi sl, [r0], -r3, lsl #18 │ │ │ │ stmia lr!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bmi 5b0a58 <__bss_end__@@Base+0x533370> │ │ │ │ + bmi 5b0a58 <__bss_end__@@Base+0x533368> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrtmi fp, [r2], -r2, lsl #30 │ │ │ │ msrcc R11_usr, r0 │ │ │ │ sbcsle r6, r5, r0, asr #28 │ │ │ │ @@ -48279,15 +48279,15 @@ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0x5620f8df │ │ │ │ @ instruction: 0xf111b082 │ │ │ │ svclt 0x00180f23 │ │ │ │ ldrbtmi r4, [sp], #-648 @ 0xfffffd78 │ │ │ │ @ instruction: 0x4604d07f │ │ │ │ @ instruction: 0xf7de9101 │ │ │ │ - blls b6c38 <__bss_end__@@Base+0x39550> │ │ │ │ + blls b6c38 <__bss_end__@@Base+0x39548> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ stccs 0, cr13, [r0], {96} @ 0x60 │ │ │ │ stclvs 15, cr11, [r4, #-736] @ 0xfffffd20 │ │ │ │ andeq pc, r3, r4 │ │ │ │ rsbsle r2, sl, r1, lsl #16 │ │ │ │ svclt 0x00082802 │ │ │ │ svceq 0x0027f113 │ │ │ │ @@ -48313,15 +48313,15 @@ │ │ │ │ eorsvs r6, r2, sl, lsl r8 │ │ │ │ stccs 0, cr6, [r0], {30} │ │ │ │ svccs 0x0000d046 │ │ │ │ teqphi lr, r0 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r2, [r9], -r0, lsl #4 │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ stmdavs r3!, {r0, r1, r4, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - blcc 88584 <__bss_end__@@Base+0xae9c> │ │ │ │ + blcc 88584 <__bss_end__@@Base+0xae94> │ │ │ │ blcs 4eefc │ │ │ │ addhi pc, r2, #192, 4 │ │ │ │ stmibvs r0!, {r2, r3, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfb120 │ │ │ │ stmiapl fp!, {r2, r4, r5, r6, r8, sl, ip, sp}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ strbcc pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ @@ -48370,20 +48370,20 @@ │ │ │ │ ldmdavs r3!, {r0, r9, ip, pc} │ │ │ │ @ instruction: 0xf7fc6818 │ │ │ │ @ instruction: 0x4601feb7 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldmdavs r3!, {r0, r2, r4, r5, r9, pc} │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ blcs 4305c │ │ │ │ - bls ab0f8 <__bss_end__@@Base+0x2da10> │ │ │ │ + bls ab0f8 <__bss_end__@@Base+0x2da08> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andls r8, r1, fp, lsr #3 │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ stmdavs r3!, {r0, r1, r2, r4, r5, fp, ip, sp, lr, pc}^ │ │ │ │ - blcc 8867c <__bss_end__@@Base+0xaf94> │ │ │ │ + blcc 8867c <__bss_end__@@Base+0xaf8c> │ │ │ │ blcs 4eff4 │ │ │ │ eorshi pc, r5, #192, 4 │ │ │ │ tstle r0, r1, lsl #18 │ │ │ │ stmdacs r0, {r5, r6, r7, r8, fp, sp, lr} │ │ │ │ orrshi pc, r4, r0 │ │ │ │ ldrbtcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ stmiapl fp!, {r0, r8, ip, pc}^ │ │ │ │ @@ -48423,56 +48423,56 @@ │ │ │ │ @ instruction: 0xf8d6be51 │ │ │ │ cmplt r3, r0, asr r1 │ │ │ │ cmplt r3, fp, asr r8 │ │ │ │ andcc r6, r1, #5898240 @ 0x5a0000 │ │ │ │ @ instruction: 0xf8d6605a │ │ │ │ ldmdavs ip, {r4, r6, r8, ip, sp}^ │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ - bmi ffd62c28 <__bss_end__@@Base+0xffce5540> │ │ │ │ + bmi ffd62c28 <__bss_end__@@Base+0xffce5538> │ │ │ │ stmiapl sl!, {r3, r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ ldmdavs r4, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrdpl pc, [r8, r3] │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r3!, {r4, r8, pc} │ │ │ │ stccs 0, cr6, [r1, #-76] @ 0xffffffb4 │ │ │ │ svclt 0x00b8462b │ │ │ │ strtmi r2, [r2], -r1, lsl #6 │ │ │ │ rsbvs r2, r0, r1 │ │ │ │ - blx 108752 <__bss_end__@@Base+0x8b06a> │ │ │ │ + blx 108752 <__bss_end__@@Base+0x8b062> │ │ │ │ @ instruction: 0xf6c9f503 │ │ │ │ @ instruction: 0xf84241d4 │ │ │ │ stmibmi lr!, {r3, r8, r9, fp, ip}^ │ │ │ │ adceq r6, r8, r3, lsr #2 │ │ │ │ ldrbtmi r6, [r9], #-355 @ 0xfffffe9d │ │ │ │ andcs lr, r2, #196, 18 @ 0x310000 │ │ │ │ ldc 7, cr15, [r6, #828]! @ 0x33c │ │ │ │ smlatbcs r0, sl, r0, r0 │ │ │ │ @ instruction: 0xf7cf61e0 │ │ │ │ stmibvs r0!, {r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ strvs lr, [r4, #-2516] @ 0xfffff62c │ │ │ │ - blx 17f37e <__bss_end__@@Base+0x101c96> │ │ │ │ + blx 17f37e <__bss_end__@@Base+0x101c8e> │ │ │ │ addseq pc, r2, r6, lsl #4 │ │ │ │ cdp 7, 11, cr15, cr6, cr15, {6} │ │ │ │ vhsub.u8 d20, d16, d30 │ │ │ │ stccs 0, cr8, [r0, #-764] @ 0xfffffd04 │ │ │ │ svcge 0x000af77f │ │ │ │ andcs r1, r0, #104, 24 @ 0x6800 │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ addeq r5, r0, lr, ror r6 │ │ │ │ smlattcc r1, r3, r9, r6 │ │ │ │ ldrmi r4, [r3], #-653 @ 0xfffffd73 │ │ │ │ andsvs r4, lr, r2, lsl #8 │ │ │ │ @ instruction: 0xe6fbd1f8 │ │ │ │ - blcc 9113c <__bss_end__@@Base+0x13a54> │ │ │ │ + blcc 9113c <__bss_end__@@Base+0x13a4c> │ │ │ │ blcs 4f140 │ │ │ │ msrhi (UNDEF: 106), r0 │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi ff363420 <__bss_end__@@Base+0xff2e5d38> │ │ │ │ + blmi ff363420 <__bss_end__@@Base+0xff2e5d30> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi ff308e28 <__bss_end__@@Base+0xff28b740> │ │ │ │ + blmi ff308e28 <__bss_end__@@Base+0xff28b738> │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ andsvs r6, ip, r2, lsr #32 │ │ │ │ @ instruction: 0xf8c62300 │ │ │ │ str r3, [r7, r4, lsl #1] │ │ │ │ andcc lr, r4, #212, 18 @ 0x350000 │ │ │ │ ldrmi r6, [r2], r1, ror #19 │ │ │ │ strmi r4, [r8], r4, asr #21 │ │ │ │ @@ -48499,40 +48499,40 @@ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf7d0808b │ │ │ │ stmdavs r3!, {r1, r5, r6, r9, fp, sp, lr, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf47f8117 │ │ │ │ stmibvs r0!, {r1, r3, r5, r7, r9, sl, fp, sp, pc}^ │ │ │ │ - blmi fea234b4 <__bss_end__@@Base+0xfe9a5dcc> │ │ │ │ + blmi fea234b4 <__bss_end__@@Base+0xfe9a5dc4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8d94798 │ │ │ │ eorvs r3, r3, r0 │ │ │ │ andmi pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xe69d4634 │ │ │ │ stmiapl sl!, {r1, r5, r7, r9, fp, lr} │ │ │ │ stccs 8, cr6, [r0], {20} │ │ │ │ addhi pc, r9, r0 │ │ │ │ andsvs r6, r1, r1, lsr #16 │ │ │ │ rsbvs r2, r2, r1, lsl #4 │ │ │ │ @ instruction: 0x46224611 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 275190 <__bss_end__@@Base+0x1f7aa8> │ │ │ │ + blne 275190 <__bss_end__@@Base+0x1f7aa0> │ │ │ │ movwcc lr, #18884 @ 0x49c4 │ │ │ │ vqrdmulh.s d15, d3, d3 │ │ │ │ stmib r4, {r0, r5, r7, r8, fp, lr}^ │ │ │ │ addseq r2, sl, r2, lsl #4 │ │ │ │ @ instruction: 0x46104479 │ │ │ │ @ instruction: 0xf7cf9201 │ │ │ │ - bls b250c <__bss_end__@@Base+0x34e24> │ │ │ │ + bls b250c <__bss_end__@@Base+0x34e1c> │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ cdp 7, 2, cr15, cr2, cr15, {6} │ │ │ │ ldmib r4, {r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ tstcs r0, r4, lsl #14 │ │ │ │ - blx 21bcbe <__bss_end__@@Base+0x19e5d6> │ │ │ │ + blx 21bcbe <__bss_end__@@Base+0x19e5ce> │ │ │ │ addseq pc, r2, r3, lsl #4 │ │ │ │ cdp 7, 1, cr15, cr8, cr15, {6} │ │ │ │ adcsmi r9, fp, #1024 @ 0x400 │ │ │ │ svccs 0x0000dd31 │ │ │ │ ldclne 13, cr13, [r8], #-52 @ 0xffffffcc │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldclpl 0, cr15, [lr], #-316 @ 0xfffffec4 │ │ │ │ @@ -48553,15 +48553,15 @@ │ │ │ │ stclne 14, cr10, [r8], #-300 @ 0xfffffed4 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldrbpl pc, [lr, #-79]! @ 0xffffffb1 @ │ │ │ │ stmibvs r3!, {r7}^ │ │ │ │ addmi r3, lr, #1073741824 @ 0x40000000 │ │ │ │ strmi r4, [r2], #-1043 @ 0xfffffbed │ │ │ │ mvnsle r6, sp, lsl r0 │ │ │ │ - blls b0a1c <__bss_end__@@Base+0x33334> │ │ │ │ + blls b0a1c <__bss_end__@@Base+0x3332c> │ │ │ │ vldrle d18, [sl] │ │ │ │ andcs r1, r0, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ addeq r5, r0, lr, ror ip │ │ │ │ smlattcc r1, r3, r9, r6 │ │ │ │ strmi r4, [r2], #-1043 @ 0xfffffbed │ │ │ │ andgt pc, r0, r3, asr #17 │ │ │ │ @@ -48575,51 +48575,51 @@ │ │ │ │ @ instruction: 0xf7cf4604 │ │ │ │ strbt lr, [r6], r4, asr #27 │ │ │ │ eorcs r4, r0, ip, ror #18 │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ stc 7, cr15, [lr], #828 @ 0x33c │ │ │ │ eorcs r4, r0, #59768832 @ 0x3900000 │ │ │ │ @ instruction: 0xf7cf4606 │ │ │ │ - blls b2864 <__bss_end__@@Base+0x3517c> │ │ │ │ + blls b2864 <__bss_end__@@Base+0x35174> │ │ │ │ stmdbmi r7!, {r0, r1, r2, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ movwls r2, #4128 @ 0x1020 │ │ │ │ @ instruction: 0xf7cf4479 │ │ │ │ strtmi lr, [r1], -r2, lsr #25 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ stc 7, cr15, [sl, #828]! @ 0x33c │ │ │ │ strb r9, [fp, -r1, lsl #22]! │ │ │ │ stmiapl fp!, {r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ eorvs r6, r2, sl, lsl r8 │ │ │ │ @ instruction: 0xe672601c │ │ │ │ andcc lr, r4, #212, 18 @ 0x350000 │ │ │ │ stmibvs r2!, {r4, r7, r9, sl, lr}^ │ │ │ │ - bmi 1408a14 <__bss_end__@@Base+0x138b32c> │ │ │ │ + bmi 1408a14 <__bss_end__@@Base+0x138b324> │ │ │ │ ldrmi r5, [r1], sl, lsr #17 │ │ │ │ mcrcs 8, 0, r6, cr0, cr6, {0} │ │ │ │ ldmdavs r2!, {r2, r3, r4, r5, ip, lr, pc} │ │ │ │ andcs pc, r0, r9, asr #17 │ │ │ │ - blcs 88ad0 <__bss_end__@@Base+0xb3e8> │ │ │ │ + blcs 88ad0 <__bss_end__@@Base+0xb3e0> │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ svclt 0x00b82901 │ │ │ │ ldrtmi r2, [r2], -r1, lsl #2 │ │ │ │ rsbsvs r2, r0, r1 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 2752ec <__bss_end__@@Base+0x1f7c04> │ │ │ │ - blx 8f6b6 <__bss_end__@@Base+0x11fce> │ │ │ │ + bleq 2752ec <__bss_end__@@Base+0x1f7bfc> │ │ │ │ + blx 8f6b6 <__bss_end__@@Base+0x11fc6> │ │ │ │ cmnpvs r1, r3, lsl #6 @ p-variant is OBSOLETE │ │ │ │ stmib r6, {r1, r2, r3, r6, r8, fp, lr}^ │ │ │ │ addseq r2, sl, r2, lsl #4 │ │ │ │ @ instruction: 0x46104479 │ │ │ │ @ instruction: 0xf7cf9201 │ │ │ │ - bls b23b0 <__bss_end__@@Base+0x34cc8> │ │ │ │ + bls b23b0 <__bss_end__@@Base+0x34cc0> │ │ │ │ mvnsvs r4, r9, lsr r6 │ │ │ │ @ instruction: 0xf7d0b1bf │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, r6, r8, fp, sp, lr, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ - blle 1841e14 <__bss_end__@@Base+0x17c472c> │ │ │ │ + blle 1841e14 <__bss_end__@@Base+0x17c4724> │ │ │ │ stclge 4, cr15, [r5, #508] @ 0x1fc │ │ │ │ stmdacs r0, {r5, r6, r7, r8, fp, sp, lr} │ │ │ │ svcge 0x001df43f │ │ │ │ stmiapl fp!, {r0, r1, r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8c96023 │ │ │ │ @@ -48627,15 +48627,15 @@ │ │ │ │ @ instruction: 0xf7cfe5b6 │ │ │ │ ubfx lr, ip, #26, #7 │ │ │ │ eorcs r4, r0, fp, lsr r9 │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ mcrr 7, 12, pc, r6, cr15 @ │ │ │ │ eorcs r4, r0, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf7cf4606 │ │ │ │ - blls b2794 <__bss_end__@@Base+0x350ac> │ │ │ │ + blls b2794 <__bss_end__@@Base+0x350a4> │ │ │ │ stmdami r8!, {r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdbmi r5!, {r1, r4, r5, r9, sl, lr} │ │ │ │ stmdapl r8!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdbmi r4!, {r0, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2085 @ 0xfffff7db │ │ │ │ ldrbcs r5, [r1], #-2088 @ 0xfffff7d8 │ │ │ │ andcs r6, r1, r4 │ │ │ │ @@ -48701,44 +48701,44 @@ │ │ │ │ andeq r0, r1, r2, lsl r1 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ ldmdami r5, {r1, r2, r9, sl, lr}^ │ │ │ │ - bmi 15a35c4 <__bss_end__@@Base+0x1525edc> │ │ │ │ + bmi 15a35c4 <__bss_end__@@Base+0x1525ed4> │ │ │ │ ldrbtmi r2, [r8], #-2817 @ 0xfffff4ff │ │ │ │ ldrsbls pc, [r0, #-143] @ 0xffffff71 @ │ │ │ │ stmpl r2, {r0, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ andsls r6, r1, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ - blmi 14ab92c <__bss_end__@@Base+0x142e244> │ │ │ │ + blmi 14ab92c <__bss_end__@@Base+0x142e23c> │ │ │ │ @ instruction: 0xf8594688 │ │ │ │ @ instruction: 0xf8d33003 │ │ │ │ blcs 439c0 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x466fbfdc │ │ │ │ stclle 6, cr4, [r2, #-112] @ 0xffffff90 │ │ │ │ @ instruction: 0x466f461c │ │ │ │ ldrtmi r2, [r9], -r1, lsl #4 │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ - blx 675338 <__bss_end__@@Base+0x5f7c50> │ │ │ │ + blx 675338 <__bss_end__@@Base+0x5f7c48> │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dad05f │ │ │ │ @ instruction: 0x46410054 │ │ │ │ ldc2l 7, cr15, [r6], #-1020 @ 0xfffffc04 │ │ │ │ strmi r2, [r2], -r0, lsl #2 │ │ │ │ @ instruction: 0xf8da4605 │ │ │ │ @ instruction: 0xf7cf0068 │ │ │ │ @ instruction: 0x4682ebfe │ │ │ │ stmdavs fp!, {r0, r2, r4, r7, r8, ip, sp, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ - blle 1741fe8 <__bss_end__@@Base+0x16c4900> │ │ │ │ + blle 1741fe8 <__bss_end__@@Base+0x16c48f8> │ │ │ │ stmibvs r8!, {r2, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi f23870 <__bss_end__@@Base+0xea6188> │ │ │ │ + blmi f23870 <__bss_end__@@Base+0xea6180> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ @ instruction: 0xf8594b39 │ │ │ │ ldmdavs sl, {r0, r1, ip, sp} │ │ │ │ andsvs r6, sp, sl, lsr #32 │ │ │ │ suble r2, sl, r0, lsl #24 │ │ │ │ ldrbmi r4, [r1], -r2, lsr #12 │ │ │ │ @@ -48753,29 +48753,29 @@ │ │ │ │ blls 72eb8 │ │ │ │ andcs r3, r1, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0x46304639 │ │ │ │ @ instruction: 0xf7df9300 │ │ │ │ @ instruction: 0x4605f9d7 │ │ │ │ stclvs 1, cr11, [r8, #-992]! @ 0xfffffc20 │ │ │ │ stmdbge r1, {r1, r6, r9, sl, lr} │ │ │ │ - blx ff544a <__bss_end__@@Base+0xf77d62> │ │ │ │ + blx ff544a <__bss_end__@@Base+0xf77d5a> │ │ │ │ andcs r6, r0, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0xf7cfa901 │ │ │ │ strmi lr, [r5], -r0, asr #23 │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ strb r4, [r6, r4, lsl #12]! │ │ │ │ strbtcs r4, [r8], #-2080 @ 0xfffff7e0 │ │ │ │ - bmi 88a0e8 <__bss_end__@@Base+0x80ca00> │ │ │ │ + bmi 88a0e8 <__bss_end__@@Base+0x80c9f8> │ │ │ │ @ instruction: 0xf8594921 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ andvs r4, r2, r9, ror r4 │ │ │ │ @ instruction: 0xf8592001 │ │ │ │ andsvs r3, ip, r3 │ │ │ │ @ instruction: 0xf7d02400 │ │ │ │ - bmi 7715e4 <__bss_end__@@Base+0x6f3efc> │ │ │ │ + bmi 7715e4 <__bss_end__@@Base+0x6f3ef4> │ │ │ │ ldrbtmi r4, [sl], #-2834 @ 0xfffff4ee │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d118 │ │ │ │ pop {r1, r4, ip, sp, pc} │ │ │ │ @ instruction: 0x465487f0 │ │ │ │ @@ -48805,61 +48805,61 @@ │ │ │ │ andeq pc, r0, r2, asr #30 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ stmdami pc!, {r0, r1, r7, r9, sl, lr}^ @ │ │ │ │ - bmi 1c23780 <__bss_end__@@Base+0x1ba6098> │ │ │ │ + bmi 1c23780 <__bss_end__@@Base+0x1ba6090> │ │ │ │ ldrbtmi r2, [r8], #-2817 @ 0xfffff4ff │ │ │ │ @ instruction: 0x81b8f8df │ │ │ │ stmpl r2, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ andsls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ addshi pc, r9, r0, asr #32 │ │ │ │ strmi r4, [sl], sl, ror #22 │ │ │ │ andvc pc, r3, r8, asr r8 @ │ │ │ │ ldrdcc pc, [r8, r7] │ │ │ │ vldrle d18, [r0, #-0] │ │ │ │ movweq pc, #12289 @ 0x3001 @ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ - blmi 19977dc <__bss_end__@@Base+0x191a0f4> │ │ │ │ + blmi 19977dc <__bss_end__@@Base+0x191a0ec> │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ - bge 1c0158 <__bss_end__@@Base+0x142a70> │ │ │ │ + bge 1c0158 <__bss_end__@@Base+0x142a68> │ │ │ │ andls r4, r2, #28, 12 @ 0x1c00000 │ │ │ │ stmdbge r5, {r0, r9, sp} │ │ │ │ movwls r4, #22104 @ 0x5658 │ │ │ │ @ instruction: 0xf942f7df │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d9d06a │ │ │ │ bcs 3f714 │ │ │ │ @ instruction: 0xf8d9d034 │ │ │ │ @ instruction: 0x46510054 │ │ │ │ - blx fe77557e <__bss_end__@@Base+0xfe6f7e96> │ │ │ │ + blx fe77557e <__bss_end__@@Base+0xfe6f7e8e> │ │ │ │ strmi r9, [r5], -r2, lsl #20 │ │ │ │ @ instruction: 0xf8d92115 │ │ │ │ @ instruction: 0xf7cf0068 │ │ │ │ @ instruction: 0xf8d7ecc0 │ │ │ │ andls r2, r0, #112, 2 │ │ │ │ - blls ff998 <__bss_end__@@Base+0x822b0> │ │ │ │ + blls ff998 <__bss_end__@@Base+0x822a8> │ │ │ │ stmdals r6, {r1, r3, r5, r9, sl, lr} │ │ │ │ stmia ip, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ smlalbblt r4, r4, r1, r6 @ │ │ │ │ strtmi r4, [r2], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7cf4620 │ │ │ │ @ instruction: 0x4648ef90 │ │ │ │ @ instruction: 0xf7cf46a1 │ │ │ │ @ instruction: 0xb195edde │ │ │ │ - blcc 91768 <__bss_end__@@Base+0x14080> │ │ │ │ + blcc 91768 <__bss_end__@@Base+0x14078> │ │ │ │ blcs 4f76c │ │ │ │ tstle ip, r4, ror fp │ │ │ │ @ instruction: 0xb12069e8 │ │ │ │ @ instruction: 0xf8584b47 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - blmi 11c9434 <__bss_end__@@Base+0x114bd4c> │ │ │ │ + blmi 11c9434 <__bss_end__@@Base+0x114bd44> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ eorvs r6, sl, sl, lsl r8 │ │ │ │ @ instruction: 0x464c601d │ │ │ │ movwcc r9, #6917 @ 0x1b05 │ │ │ │ movwcs lr, #1978 @ 0x7ba │ │ │ │ and r4, r9, sp, lsl r6 │ │ │ │ strtmi r4, [sl], -r1, lsl #12 │ │ │ │ @@ -48889,17 +48889,17 @@ │ │ │ │ ldmdavs r9, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, r9, r7, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strbmi sp, [r8], -r6, lsr #2 │ │ │ │ pop {r0, r3, r4, ip, sp, pc} │ │ │ │ @ instruction: 0x46a98ff0 │ │ │ │ stmdami r3!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - bmi 9008a8 <__bss_end__@@Base+0x8831c0> │ │ │ │ + bmi 9008a8 <__bss_end__@@Base+0x8831b8> │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blmi 909afc <__bss_end__@@Base+0x88c414> │ │ │ │ + blmi 909afc <__bss_end__@@Base+0x88c40c> │ │ │ │ andeq pc, r0, r8, asr r8 @ │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ stmdbmi r1!, {r0, sp, lr} │ │ │ │ andeq pc, r2, r8, asr r8 @ │ │ │ │ ldrbtmi r4, [r9], #-2592 @ 0xfffff5e0 │ │ │ │ ldrbtmi r6, [sl], #-4 │ │ │ │ @ instruction: 0xf7cf2000 │ │ │ │ @@ -48933,20 +48933,20 @@ │ │ │ │ muleq r1, r8, r0 │ │ │ │ andeq r2, r1, r6, ror #3 │ │ │ │ andeq r2, r1, lr, lsl r2 │ │ │ │ andeq r2, r1, r2, ror #3 │ │ │ │ andeq pc, r0, r4, lsr #26 │ │ │ │ andeq pc, r0, r8, lsr sp @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb8e91c <__bss_end__@@Base+0xfeb11234> │ │ │ │ + bl feb8e91c <__bss_end__@@Base+0xfeb1122c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ adcslt r0, r1, r8, lsr #30 │ │ │ │ subgt pc, r4, #14614528 @ 0xdf0000 │ │ │ │ ldcmi 2, cr2, [r1], {1} │ │ │ │ - blmi fe488b20 <__bss_end__@@Base+0xfe40b438> │ │ │ │ + blmi fe488b20 <__bss_end__@@Base+0xfe40b430> │ │ │ │ ldrbtmi r9, [ip], #-522 @ 0xfffffdf6 │ │ │ │ @ instruction: 0xf8df4a90 │ │ │ │ @ instruction: 0xf85ce244 │ │ │ │ @ instruction: 0xf8df2002 │ │ │ │ ldmdavs r2, {r6, r9, lr, pc} │ │ │ │ @ instruction: 0xf04f922f │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @@ -48964,90 +48964,90 @@ │ │ │ │ @ instruction: 0xf8cd4883 │ │ │ │ ldrbtmi ip, [r8], #-4 │ │ │ │ stmdb r2!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002802 │ │ │ │ @ instruction: 0xf02080a7 │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals sl, {r0, r3, r4, r5, r6, ip, lr, pc} │ │ │ │ - blx fed75792 <__bss_end__@@Base+0xfecf80aa> │ │ │ │ + blx fed75792 <__bss_end__@@Base+0xfecf80a2> │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ - blcs 89018 <__bss_end__@@Base+0xb930> │ │ │ │ + blcs 89018 <__bss_end__@@Base+0xb928> │ │ │ │ @ instruction: 0xf040900a │ │ │ │ - blls 317a1c <__bss_end__@@Base+0x29a334> │ │ │ │ + blls 317a1c <__bss_end__@@Base+0x29a32c> │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ cmple sl, r2, lsl #22 │ │ │ │ @ instruction: 0xf06fab0e │ │ │ │ ldrmi r0, [r9], -r6, lsr #4 │ │ │ │ movwls r2, #25856 @ 0x6500 │ │ │ │ @ instruction: 0xf7ff951e │ │ │ │ stmdals r6, {r0, r1, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7cfa91f │ │ │ │ stmdals sl, {r1, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ msreq CPSR_sx, pc, rrx │ │ │ │ @ instruction: 0xf7ff950c │ │ │ │ stmdacs r0, {r0, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, fp, r0 │ │ │ │ andls r4, r6, r9, lsr #12 │ │ │ │ - bl 2f5720 <__bss_end__@@Base+0x278038> │ │ │ │ + bl 2f5720 <__bss_end__@@Base+0x278030> │ │ │ │ andls r9, sp, r6, lsl #20 │ │ │ │ - blcc 91938 <__bss_end__@@Base+0x14250> │ │ │ │ + blcc 91938 <__bss_end__@@Base+0x14248> │ │ │ │ adcmi r6, fp, #83 @ 0x53 │ │ │ │ addshi pc, r6, r0, asr #5 │ │ │ │ addhi pc, r4, r0 │ │ │ │ movwcs r4, #3684 @ 0xe64 │ │ │ │ ldrbtmi r4, [lr], #-3940 @ 0xfffff09c │ │ │ │ ands r4, r8, pc, ror r4 │ │ │ │ teqlt r1, sp, lsl #18 │ │ │ │ stmdbge ip, {r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf7ee9306 │ │ │ │ - blls 1f5918 <__bss_end__@@Base+0x178230> │ │ │ │ + blls 1f5918 <__bss_end__@@Base+0x178228> │ │ │ │ stmdbls sl, {r1, r3, r4, r6, r8, sl, fp, sp, lr} │ │ │ │ strmi r9, [r8], -r7, lsl #4 │ │ │ │ @ instruction: 0xf7e39106 │ │ │ │ stmdacs r2, {r0, r1, r2, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ shadd16mi fp, r2, r4 │ │ │ │ ldmib sp, {r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7ee1006 │ │ │ │ - blls 2b68a0 <__bss_end__@@Base+0x2391b8> │ │ │ │ + blls 2b68a0 <__bss_end__@@Base+0x2391b0> │ │ │ │ stmdals fp, {r0, r8, r9, ip, sp} │ │ │ │ stmdbge r9, {r1, r9, sp} │ │ │ │ @ instruction: 0xf7de9309 │ │ │ │ @ instruction: 0x4603ffd5 │ │ │ │ eorle r2, sp, r0, lsl #16 │ │ │ │ stmiapl r2!, {r1, r4, r6, r9, fp, lr} │ │ │ │ ldrdne pc, [r8, r2] │ │ │ │ stmdbcs r0, {r1, r3, r4, r6, r8, sl, fp, sp, lr} │ │ │ │ @ instruction: 0x4610d1d6 │ │ │ │ movwls sl, #26910 @ 0x691e │ │ │ │ @ instruction: 0xf850f7ec │ │ │ │ vldrvs d25, [sl, #-24] @ 0xffffffe8 │ │ │ │ - bmi 13717c4 <__bss_end__@@Base+0x12f40dc> │ │ │ │ + bmi 13717c4 <__bss_end__@@Base+0x12f40d4> │ │ │ │ stcvs 2, cr15, [ip], #256 @ 0x100 │ │ │ │ stmdami ip, {r0, r1, r3, r6, r8, fp, lr}^ │ │ │ │ - blmi 1348a5c <__bss_end__@@Base+0x12cb374> │ │ │ │ + blmi 1348a5c <__bss_end__@@Base+0x12cb36c> │ │ │ │ stmdapl r0!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r6, r0, r2 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf7cfc000 │ │ │ │ - blmi 12731e0 <__bss_end__@@Base+0x11f5af8> │ │ │ │ + blmi 12731e0 <__bss_end__@@Base+0x11f5af0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi eca1ac <__bss_end__@@Base+0xe4cac4> │ │ │ │ + blmi eca1ac <__bss_end__@@Base+0xe4cabc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls c11900 <__bss_end__@@Base+0xb94218> │ │ │ │ + blls c11900 <__bss_end__@@Base+0xb94210> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle sp, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #196]! @ 0xc4 │ │ │ │ orrslt r9, r2, sp, lsl #20 │ │ │ │ - blcc 919f8 <__bss_end__@@Base+0x14310> │ │ │ │ + blcc 919f8 <__bss_end__@@Base+0x14308> │ │ │ │ blcs 4f9fc │ │ │ │ tstle ip, r9, asr #22 │ │ │ │ ldrdlt r6, [r8, -r0]! │ │ │ │ andls r4, r6, #62464 @ 0xf400 │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - bls 1c9724 <__bss_end__@@Base+0x14c03c> │ │ │ │ + bls 1c9724 <__bss_end__@@Base+0x14c034> │ │ │ │ stmiapl r3!, {r0, r1, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ andsvs r6, r1, r9, lsl r8 │ │ │ │ stmdals sl, {r1, r3, r4, sp, lr} │ │ │ │ stc2l 7, cr15, [r6], {227} @ 0xe3 │ │ │ │ andle r2, lr, r2, lsl #16 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r5, r8, r9, fp, lr}^ │ │ │ │ bfi r6, r8, #16, #6 │ │ │ │ @@ -49058,15 +49058,15 @@ │ │ │ │ andls lr, sp, r1, asr #15 │ │ │ │ ldmib sp, {r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ee010a │ │ │ │ @ instruction: 0xe7ebfd11 │ │ │ │ ldrdlt r6, [r8, -r0]! │ │ │ │ andls r4, r6, #43008 @ 0xa800 │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - bls 1c9770 <__bss_end__@@Base+0x14c088> │ │ │ │ + bls 1c9770 <__bss_end__@@Base+0x14c080> │ │ │ │ stmiapl r3!, {r3, r5, r8, r9, fp, lr}^ │ │ │ │ andsvs r6, r1, r9, lsl r8 │ │ │ │ @ instruction: 0xe76d601a │ │ │ │ mcrr 7, 12, pc, r8, cr15 @ │ │ │ │ @ instruction: 0x4630491f │ │ │ │ @ instruction: 0xc09cf8df │ │ │ │ stmdapl r1!, {r2, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ @@ -49120,45 +49120,45 @@ │ │ │ │ ldrbtmi r4, [pc], #-1548 @ 379ec │ │ │ │ @ instruction: 0xf94ef7de │ │ │ │ suble r2, r9, r0, lsl #16 │ │ │ │ stccs 6, cr4, [r0], {5} │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r5, r6, ip, lr, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf0036d6b │ │ │ │ - blcs b8614 <__bss_end__@@Base+0x3af2c> │ │ │ │ + blcs b8614 <__bss_end__@@Base+0x3af24> │ │ │ │ @ instruction: 0xf8d5d141 │ │ │ │ mcrcs 1, 0, r6, cr0, cr0, {2} │ │ │ │ ldmdavs r5!, {r1, r3, r4, r5, ip, lr, pc}^ │ │ │ │ andsle r4, pc, r5, lsr #5 │ │ │ │ andcc lr, r4, #212, 18 @ 0x350000 │ │ │ │ stccs 6, cr4, [r0, #-576] @ 0xfffffdc0 │ │ │ │ rscshi pc, r0, r0 │ │ │ │ stmibvs r8!, {r1, r3, r5, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xd1024293 │ │ │ │ ldrmi r6, [r0, #2410] @ 0x96a │ │ │ │ - blx 12ba66 <__bss_end__@@Base+0xae37e> │ │ │ │ - bmi fe9f3e58 <__bss_end__@@Base+0xfe976770> │ │ │ │ + blx 12ba66 <__bss_end__@@Base+0xae376> │ │ │ │ + bmi fe9f3e58 <__bss_end__@@Base+0xfe976768> │ │ │ │ addeq r4, r9, sl, ror r4 │ │ │ │ ldcl 7, cr15, [ip, #828] @ 0x33c │ │ │ │ stmdbvs r3!, {r3, r5, r6, r7, r8, sp, lr} │ │ │ │ stmdbvs r2!, {r0, r1, r3, r5, r8, sp, lr}^ │ │ │ │ stmdbvs r3!, {r1, r3, r5, r6, r8, sp, lr} │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ addseq r6, r2, r1, ror #19 │ │ │ │ ldcl 7, cr15, [r4, #-828] @ 0xfffffcc4 │ │ │ │ andcs r4, r1, #161792 @ 0x27800 │ │ │ │ ldmpl fp!, {r0, r2, r4, r5, r6, sp, lr}^ │ │ │ │ cmnpcs r4, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ - blcc 91bf4 <__bss_end__@@Base+0x1450c> │ │ │ │ + blcc 91bf4 <__bss_end__@@Base+0x14504> │ │ │ │ blcs 4fbf8 │ │ │ │ tstphi sp, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ stmibvs r0!, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi fe663ed8 <__bss_end__@@Base+0xfe5e67f0> │ │ │ │ + blmi fe663ed8 <__bss_end__@@Base+0xfe5e67e8> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi fe6098e0 <__bss_end__@@Base+0xfe58c1f8> │ │ │ │ + blmi fe6098e0 <__bss_end__@@Base+0xfe58c1f0> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ andsvs r6, ip, r2, lsr #32 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d583f0 │ │ │ │ adcmi r6, r6, #132 @ 0x84 │ │ │ │ ldmib r4, {r5, ip, lr, pc}^ │ │ │ │ ldrmi r3, [r0], r4, lsl #4 │ │ │ │ @@ -49179,51 +49179,51 @@ │ │ │ │ ldc 7, cr15, [r4, #-828] @ 0xfffffcc4 │ │ │ │ stmiavs r8!, {r8, r9, sp} │ │ │ │ biccs r4, sl, r2, lsr r6 │ │ │ │ addvs pc, r4, r5, asr #17 │ │ │ │ cdp 7, 3, cr15, cr14, cr14, {6} │ │ │ │ @ instruction: 0xf0436e2b │ │ │ │ strtvs r0, [fp], -r1, lsl #6 │ │ │ │ - bmi 1ef19d4 <__bss_end__@@Base+0x1e742ec> │ │ │ │ + bmi 1ef19d4 <__bss_end__@@Base+0x1e742e4> │ │ │ │ ldmpl sl!, {r0, r1, r2, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ ldmdavs r4, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrdvs pc, [r8, r3] │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r3!, {r0, r2, r3, r5, r7, pc} │ │ │ │ mcrcs 0, 0, r6, cr1, cr3, {0} │ │ │ │ movweq pc, #4175 @ 0x104f @ │ │ │ │ @ instruction: 0x2601bfb8 │ │ │ │ ldrmi r6, [r9], -r3, rrx │ │ │ │ @ instruction: 0xf6c94623 │ │ │ │ - blx 1c8272 <__bss_end__@@Base+0x14ab8a> │ │ │ │ + blx 1c8272 <__bss_end__@@Base+0x14ab82> │ │ │ │ @ instruction: 0xf843f206 │ │ │ │ stmdbmi pc!, {r3, r8, r9, fp, ip}^ @ │ │ │ │ strvs lr, [r4], -r4, asr #19 │ │ │ │ stmib r4, {r1, r2, r4, r7}^ │ │ │ │ ldrbtmi r3, [r9], #-770 @ 0xfffffcfe │ │ │ │ @ instruction: 0xf7ce4630 │ │ │ │ ldrtmi lr, [r2], -lr, asr #31 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ ldm r6, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmib r4, {r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ tstcs r0, r4, lsl #12 │ │ │ │ - blx 1dc756 <__bss_end__@@Base+0x15f06e> │ │ │ │ + blx 1dc756 <__bss_end__@@Base+0x15f066> │ │ │ │ addseq pc, r2, r3, lsl #4 │ │ │ │ stmia ip, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ adcsmi r9, r3, #1024 @ 0x400 │ │ │ │ mcrcs 13, 0, sp, cr0, cr1, {0} │ │ │ │ svcge 0x004ef77f │ │ │ │ andcs r1, r0, #112, 24 @ 0x7000 │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ addeq r5, r0, lr, ror ip │ │ │ │ smlattcc r1, r3, r9, r6 │ │ │ │ ldrmi r4, [r3], #-654 @ 0xfffffd72 │ │ │ │ @ instruction: 0xf8c34402 │ │ │ │ mvnsle ip, r0 │ │ │ │ - blls b187c <__bss_end__@@Base+0x34194> │ │ │ │ + blls b187c <__bss_end__@@Base+0x3418c> │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ @ instruction: 0x3601af3b │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ rsbspl pc, lr, pc, asr #32 │ │ │ │ stmibvs r3!, {r1, r2, r4, r5, r7}^ │ │ │ │ ldrmi r3, [r3], #-257 @ 0xfffffeff │ │ │ │ andsvs r4, r8, r2, lsr r4 │ │ │ │ @@ -49259,15 +49259,15 @@ │ │ │ │ @ instruction: 0x46416011 │ │ │ │ svclt 0x00b82b01 │ │ │ │ stmdbcs r1, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ andcs r4, r1, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xf6c9606a │ │ │ │ @ instruction: 0xf84042d4 │ │ │ │ - blx 82856 <__bss_end__@@Base+0x516e> │ │ │ │ + blx 82856 <__bss_end__@@Base+0x5166> │ │ │ │ msrvs (UNDEF: 105), r3 │ │ │ │ addseq r4, r2, ip, lsr #18 │ │ │ │ andeq lr, r2, r5, asr #19 │ │ │ │ @ instruction: 0x46104479 │ │ │ │ andls r6, r1, #-1073741814 @ 0xc000000a │ │ │ │ svc 0x0044f7ce │ │ │ │ strbmi r9, [r9], -r1, lsl #20 │ │ │ │ @@ -49288,15 +49288,15 @@ │ │ │ │ ldmda r2!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldr r9, [r4, r1, lsl #22] │ │ │ │ eorcs r4, r0, r9, lsl r9 │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ svc 0x001cf7ce │ │ │ │ eorcs r4, r0, #42991616 @ 0x2900000 │ │ │ │ @ instruction: 0xf7cf4605 │ │ │ │ - blls b1d40 <__bss_end__@@Base+0x34658> │ │ │ │ + blls b1d40 <__bss_end__@@Base+0x34650> │ │ │ │ ldmdami r4, {r0, r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdbmi r4, {r1, r5, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-1105 @ 0xfffffbaf │ │ │ │ andvs r5, r1, r8, lsr r8 │ │ │ │ ldmdbmi r3, {r1, r4, fp, lr} │ │ │ │ ldmdapl r8!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r6, r1, r4 │ │ │ │ @@ -49316,15 +49316,15 @@ │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq pc, r0, r6, lsr #14 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq pc, r0, ip, lsr r7 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi f31cc <__bss_end__@@Base+0x75ae4> │ │ │ │ + blhi f31cc <__bss_end__@@Base+0x75adc> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 10, cr15, cr8, cr12, {6} │ │ │ │ ldrmi fp, [r1], fp, asr #1 │ │ │ │ svcge 0x00004abd │ │ │ │ @ instruction: 0x461c4dbd │ │ │ │ ldrbtmi r4, [sl], #-3005 @ 0xfffff443 │ │ │ │ rscsvs r4, r8, #2097152000 @ 0x7d000000 │ │ │ │ @@ -49335,64 +49335,64 @@ │ │ │ │ smlawtcc r4, r7, r8, pc @ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldmibmi r5!, {r0, r2, r3, r4, r8, r9, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ ldc 7, cr15, [sl], #828 @ 0x33c │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blvs fef18148 <__bss_end__@@Base+0xfee9aa60> │ │ │ │ + blvs fef18148 <__bss_end__@@Base+0xfee9aa58> │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ - blmi fec19898 <__bss_end__@@Base+0xfeb9c1b0> │ │ │ │ + blmi fec19898 <__bss_end__@@Base+0xfeb9c1a8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ ldrdcc pc, [r8, r3] │ │ │ │ blcs 50468 │ │ │ │ mrshi pc, SP_irq @ │ │ │ │ andcs r6, r1, #184, 22 @ 0x2e000 │ │ │ │ msreq SPSR_s, r7, lsl #2 │ │ │ │ mrc2 7, 4, pc, cr14, cr14, {7} │ │ │ │ - bvc fe8f350c <__bss_end__@@Base+0xfe875e24> │ │ │ │ - bpl 7b34f0 <__bss_end__@@Base+0x735e08> │ │ │ │ - bvs 7f33f4 <__bss_end__@@Base+0x775d0c> │ │ │ │ - bvs 8334f8 <__bss_end__@@Base+0x7b5e10> │ │ │ │ - bvc 8733fc <__bss_end__@@Base+0x7f5d14> │ │ │ │ - bpl fea33738 <__bss_end__@@Base+0xfe9b6050> │ │ │ │ - bcc 6b3504 <__bss_end__@@Base+0x635e1c> │ │ │ │ - bvs a33644 <__bss_end__@@Base+0x9b5f5c> │ │ │ │ - bmi 6f340c <__bss_end__@@Base+0x675d24> │ │ │ │ - bvs fea3374c <__bss_end__@@Base+0xfe9b6064> │ │ │ │ - bmi 733514 <__bss_end__@@Base+0x6b5e2c> │ │ │ │ - bvc a33658 <__bss_end__@@Base+0x9b5f70> │ │ │ │ - bpl 77341c <__bss_end__@@Base+0x6f5d34> │ │ │ │ - bpl fea336d0 <__bss_end__@@Base+0xfe9b5fe8> │ │ │ │ - bvs a335d8 <__bss_end__@@Base+0x9b5ef0> │ │ │ │ - bne 8b3528 <__bss_end__@@Base+0x835e40> │ │ │ │ - bvs fea336e0 <__bss_end__@@Base+0xfe9b5ff8> │ │ │ │ - bcs 8f3430 <__bss_end__@@Base+0x875d48> │ │ │ │ - bvc a335ec <__bss_end__@@Base+0x9b5f04> │ │ │ │ - bcs 933538 <__bss_end__@@Base+0x8b5e50> │ │ │ │ - bcc 97343c <__bss_end__@@Base+0x8f5d54> │ │ │ │ - bpl fea336e8 <__bss_end__@@Base+0xfe9b6000> │ │ │ │ - bvs a335f0 <__bss_end__@@Base+0x9b5f08> │ │ │ │ - bcc 9b3548 <__bss_end__@@Base+0x935e60> │ │ │ │ - bvs fea336f8 <__bss_end__@@Base+0xfe9b6010> │ │ │ │ - bmi 9f3450 <__bss_end__@@Base+0x975d68> │ │ │ │ - bvc a33604 <__bss_end__@@Base+0x9b5f1c> │ │ │ │ - bmi a33558 <__bss_end__@@Base+0x9b5e70> │ │ │ │ - bpl a7345c <__bss_end__@@Base+0x9f5d74> │ │ │ │ - bpl fe9337d8 <__bss_end__@@Base+0xfe8b60f0> │ │ │ │ - bvs 1736e0 <__bss_end__@@Base+0xf5ff8> │ │ │ │ - bvs fe9737e4 <__bss_end__@@Base+0xfe8f60fc> │ │ │ │ - bvc 1b37ec <__bss_end__@@Base+0x136104> │ │ │ │ - bpl 4b3530 <__bss_end__@@Base+0x435e48> │ │ │ │ - bvs 4f3434 <__bss_end__@@Base+0x475d4c> │ │ │ │ - bvs 533538 <__bss_end__@@Base+0x4b5e50> │ │ │ │ - bvc 57353c <__bss_end__@@Base+0x4f5e54> │ │ │ │ + bvc fe8f350c <__bss_end__@@Base+0xfe875e1c> │ │ │ │ + bpl 7b34f0 <__bss_end__@@Base+0x735e00> │ │ │ │ + bvs 7f33f4 <__bss_end__@@Base+0x775d04> │ │ │ │ + bvs 8334f8 <__bss_end__@@Base+0x7b5e08> │ │ │ │ + bvc 8733fc <__bss_end__@@Base+0x7f5d0c> │ │ │ │ + bpl fea33738 <__bss_end__@@Base+0xfe9b6048> │ │ │ │ + bcc 6b3504 <__bss_end__@@Base+0x635e14> │ │ │ │ + bvs a33644 <__bss_end__@@Base+0x9b5f54> │ │ │ │ + bmi 6f340c <__bss_end__@@Base+0x675d1c> │ │ │ │ + bvs fea3374c <__bss_end__@@Base+0xfe9b605c> │ │ │ │ + bmi 733514 <__bss_end__@@Base+0x6b5e24> │ │ │ │ + bvc a33658 <__bss_end__@@Base+0x9b5f68> │ │ │ │ + bpl 77341c <__bss_end__@@Base+0x6f5d2c> │ │ │ │ + bpl fea336d0 <__bss_end__@@Base+0xfe9b5fe0> │ │ │ │ + bvs a335d8 <__bss_end__@@Base+0x9b5ee8> │ │ │ │ + bne 8b3528 <__bss_end__@@Base+0x835e38> │ │ │ │ + bvs fea336e0 <__bss_end__@@Base+0xfe9b5ff0> │ │ │ │ + bcs 8f3430 <__bss_end__@@Base+0x875d40> │ │ │ │ + bvc a335ec <__bss_end__@@Base+0x9b5efc> │ │ │ │ + bcs 933538 <__bss_end__@@Base+0x8b5e48> │ │ │ │ + bcc 97343c <__bss_end__@@Base+0x8f5d4c> │ │ │ │ + bpl fea336e8 <__bss_end__@@Base+0xfe9b5ff8> │ │ │ │ + bvs a335f0 <__bss_end__@@Base+0x9b5f00> │ │ │ │ + bcc 9b3548 <__bss_end__@@Base+0x935e58> │ │ │ │ + bvs fea336f8 <__bss_end__@@Base+0xfe9b6008> │ │ │ │ + bmi 9f3450 <__bss_end__@@Base+0x975d60> │ │ │ │ + bvc a33604 <__bss_end__@@Base+0x9b5f14> │ │ │ │ + bmi a33558 <__bss_end__@@Base+0x9b5e68> │ │ │ │ + bpl a7345c <__bss_end__@@Base+0x9f5d6c> │ │ │ │ + bpl fe9337d8 <__bss_end__@@Base+0xfe8b60e8> │ │ │ │ + bvs 1736e0 <__bss_end__@@Base+0xf5ff0> │ │ │ │ + bvs fe9737e4 <__bss_end__@@Base+0xfe8f60f4> │ │ │ │ + bvc 1b37ec <__bss_end__@@Base+0x1360fc> │ │ │ │ + bpl 4b3530 <__bss_end__@@Base+0x435e40> │ │ │ │ + bvs 4f3434 <__bss_end__@@Base+0x475d44> │ │ │ │ + bvs 533538 <__bss_end__@@Base+0x4b5e48> │ │ │ │ + bvc 57353c <__bss_end__@@Base+0x4f5e4c> │ │ │ │ movwcs r4, #3459 @ 0xd83 │ │ │ │ - bmi fe14b834 <__bss_end__@@Base+0xfe0ce14c> │ │ │ │ + bmi fe14b834 <__bss_end__@@Base+0xfe0ce144> │ │ │ │ @ instruction: 0xf8d7447d │ │ │ │ ldrbtmi r8, [lr], #-44 @ 0xffffffd4 │ │ │ │ mvnsvs r4, #2046820352 @ 0x7a000000 │ │ │ │ @ instruction: 0x4631e01a │ │ │ │ @ instruction: 0xf7cf4648 │ │ │ │ stmdacs r0, {r1, r3, r6, sl, fp, sp, lr, pc} │ │ │ │ rsbshi pc, r8, #0 │ │ │ │ @@ -49413,15 +49413,15 @@ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf1078272 │ │ │ │ andcs r0, r1, r4, lsr #3 │ │ │ │ @ instruction: 0xf7fe6d62 │ │ │ │ ldcl 14, cr15, [r7, #116] @ 0x74 │ │ │ │ vldr s14, [r7, #72] @ 0x48 │ │ │ │ @ instruction: 0x46295a30 │ │ │ │ - bvs bb34f8 <__bss_end__@@Base+0xb35e10> │ │ │ │ + bvs bb34f8 <__bss_end__@@Base+0xb35e08> │ │ │ │ ldcl 6, cr4, [r7, #288] @ 0x120 │ │ │ │ vldr s12, [r7, #184] @ 0xb8 │ │ │ │ vldr s15, [r7, #188] @ 0xbc │ │ │ │ @ instruction: 0xee275a11 │ │ │ │ vldr s12, [r7, #536] @ 0x218 │ │ │ │ vmul.f32 s7, s14, s19 │ │ │ │ vldr s13, [r7, #664] @ 0x298 │ │ │ │ @@ -49465,23 +49465,23 @@ │ │ │ │ @ instruction: 0xf7ce4658 │ │ │ │ str lr, [r5, lr, ror #25] │ │ │ │ @ instruction: 0x46204939 │ │ │ │ @ instruction: 0xf7cf4479 │ │ │ │ stmdacs r0, {r1, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ strbhi pc, [ip], -r0, asr #32 @ │ │ │ │ @ instruction: 0xf0036bbb │ │ │ │ - blcs 78b78 <__bss_start@@Base+0x120> │ │ │ │ + blcs 78b78 <__bss_start@@Base+0x118> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr15, cr15, {3} │ │ │ │ - blvs 1ecac2c <__bss_end__@@Base+0x1e4d544> │ │ │ │ + blvs 1ecac2c <__bss_end__@@Base+0x1e4d53c> │ │ │ │ @ instruction: 0xf8d358d3 │ │ │ │ @ instruction: 0x61bb3188 │ │ │ │ @ instruction: 0xf77f4283 │ │ │ │ - blvs fee63b80 <__bss_end__@@Base+0xfede6498> │ │ │ │ + blvs fee63b80 <__bss_end__@@Base+0xfede6490> │ │ │ │ @ instruction: 0xf7fe2101 │ │ │ │ - blmi bb79e8 <__bss_end__@@Base+0xb3a300> │ │ │ │ + blmi bb79e8 <__bss_end__@@Base+0xb3a2f8> │ │ │ │ @ instruction: 0x46066b7a │ │ │ │ ldmdavs sp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmdavs sl!, {r3, r4, r7, r9, sl, pc} │ │ │ │ andsvs r4, sl, ip, lsr #12 │ │ │ │ ldmibvs r9!, {r9, sp} │ │ │ │ stmiavs r8!, {r0, r1, r3, r5, r7, fp, sp, lr}^ │ │ │ │ @@ -49498,23 +49498,23 @@ │ │ │ │ stc2 7, cr15, [r8, #1008] @ 0x3f0 │ │ │ │ ldmdavs r3!, {r1, r2, r3, r4, r5, r8, ip, sp, pc}^ │ │ │ │ rsbsvs r3, r3, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf000873d │ │ │ │ ldmibvs fp!, {r1, r3, r6, r9, sl, pc} │ │ │ │ subeq pc, r0, #-1073741823 @ 0xc0000001 │ │ │ │ - bhi 2f366c <__bss_end__@@Base+0x275f84> │ │ │ │ + bhi 2f366c <__bss_end__@@Base+0x275f7c> │ │ │ │ @ instruction: 0xf8c7627a │ │ │ │ - blx 11c0ba <__bss_end__@@Base+0x9e9d2> │ │ │ │ + blx 11c0ba <__bss_end__@@Base+0x9e9ca> │ │ │ │ addseq pc, fp, r3, lsl #6 │ │ │ │ - blmi 4903ec <__bss_end__@@Base+0x412d04> │ │ │ │ + blmi 4903ec <__bss_end__@@Base+0x412cfc> │ │ │ │ tstcc r0, #2063597568 @ 0x7b000000 │ │ │ │ movwcs r6, #4283 @ 0x10bb │ │ │ │ bicsmi pc, r4, #210763776 @ 0xc900000 │ │ │ │ - blmi 3d04fc <__bss_end__@@Base+0x352e14> │ │ │ │ + blmi 3d04fc <__bss_end__@@Base+0x352e0c> │ │ │ │ eorsvs r4, fp, #2063597568 @ 0x7b000000 │ │ │ │ subs r2, r3, r0, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r7, r2, sl, lsl #13 │ │ │ │ andeq r7, r2, r8, lsl #13 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r1, sl, asr #11 │ │ │ │ @@ -49524,23 +49524,23 @@ │ │ │ │ andeq r0, r1, r4, asr #9 │ │ │ │ andeq r0, r1, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ andeq r2, r1, r8, asr #11 │ │ │ │ strdeq r0, [r1], -r0 @ │ │ │ │ ssatne pc, #9, pc, asr #17 @ │ │ │ │ ldrbtmi r6, [r9], #-2872 @ 0xfffff4c8 │ │ │ │ - bl f75f94 <__bss_end__@@Base+0xef88ac> │ │ │ │ + bl f75f94 <__bss_end__@@Base+0xef88a4> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ bichi pc, sl, r0 │ │ │ │ @ instruction: 0x1698f8df │ │ │ │ ldrbtmi r6, [r9], #-2872 @ 0xfffff4c8 │ │ │ │ - bl cf5fa8 <__bss_end__@@Base+0xc788c0> │ │ │ │ + bl cf5fa8 <__bss_end__@@Base+0xc788b8> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8da84a8 │ │ │ │ - blvs fee3c1c8 <__bss_end__@@Base+0xfedbeae0> │ │ │ │ + blvs fee3c1c8 <__bss_end__@@Base+0xfedbead8> │ │ │ │ mrc2 7, 0, pc, cr14, cr14, {7} │ │ │ │ strmi r4, [r1], -r4, lsl #12 │ │ │ │ ldrsbeq pc, [r4], #-138 @ 0xffffff76 @ │ │ │ │ stc2 7, cr15, [r6], #1020 @ 0x3fc │ │ │ │ stmdavs r3!, {r2, r6, r7, r8, ip, sp, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @@ -49553,19 +49553,19 @@ │ │ │ │ @ instruction: 0xf8526b7a │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ eorvs r3, r3, r0 │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ movwcc r6, #7227 @ 0x1c3b │ │ │ │ andcs r6, r0, #495616 @ 0x79000 │ │ │ │ ldrtvs r6, [fp], #-2808 @ 0xfffff508 │ │ │ │ - blx fe476046 <__bss_end__@@Base+0xfe3f895e> │ │ │ │ + blx fe476046 <__bss_end__@@Base+0xfe3f8956> │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ ldrbthi pc, [r7], #-0 @ │ │ │ │ - blvs e529bc <__bss_end__@@Base+0xdd52d4> │ │ │ │ - b ffef6018 <__bss_end__@@Base+0xffe78930> │ │ │ │ + blvs e529bc <__bss_end__@@Base+0xdd52cc> │ │ │ │ + b ffef6018 <__bss_end__@@Base+0xffe78928> │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dad1b4 │ │ │ │ andcs r1, r1, r4, asr r0 │ │ │ │ stc2l 7, cr15, [r6, #1016]! @ 0x3f8 │ │ │ │ @ instruction: 0x3618f8df │ │ │ │ @ instruction: 0x46066b7a │ │ │ │ ldclvs 8, cr5, [fp], #-840 @ 0xfffffcb8 │ │ │ │ @@ -49573,65 +49573,65 @@ │ │ │ │ @ instruction: 0xf8c76819 │ │ │ │ mvnsvs sp, r4, lsl r0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d38559 │ │ │ │ ldmib r0, {r2, r3, ip, sp, pc}^ │ │ │ │ mvnsvs r8, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bvs fee99150 <__bss_end__@@Base+0xfee1ba68> │ │ │ │ + bvs fee99150 <__bss_end__@@Base+0xfee1ba60> │ │ │ │ stmiavs r3!, {r1, r5, fp, sp, lr} │ │ │ │ - blvs ffed014c <__bss_end__@@Base+0xffe52a64> │ │ │ │ - bcs 924a8 <__bss_end__@@Base+0x14dc0> │ │ │ │ + blvs ffed014c <__bss_end__@@Base+0xffe52a5c> │ │ │ │ + bcs 924a8 <__bss_end__@@Base+0x14db8> │ │ │ │ svclt 0x00b86065 │ │ │ │ eorvs r2, r2, r1, lsl #4 │ │ │ │ addsmi r4, sl, #152043520 @ 0x9100000 │ │ │ │ strhi pc, [pc], #-768 @ 38138 │ │ │ │ rscscc pc, pc, #1073741826 @ 0x40000002 │ │ │ │ tstcs r0, r4 │ │ │ │ @ instruction: 0xf7ce0092 │ │ │ │ stmiavs r3!, {r1, r2, r4, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ rsbspl pc, lr, #79 @ 0x4f │ │ │ │ ldmibvs fp!, {r1, r3, r4, sp, lr}^ │ │ │ │ @ instruction: 0xf0004543 │ │ │ │ vsubw.s8 q12, q8, d13 │ │ │ │ - blvs fff19048 <__bss_end__@@Base+0xffe9b960> │ │ │ │ + blvs fff19048 <__bss_end__@@Base+0xffe9b958> │ │ │ │ vldmdble lr!, {d2-d1} │ │ │ │ @ instruction: 0xf04f6bfb │ │ │ │ stmib r7, {sl, fp}^ │ │ │ │ - bl 32156c <__bss_end__@@Base+0x2a3e84> │ │ │ │ + bl 32156c <__bss_end__@@Base+0x2a3e7c> │ │ │ │ @ instruction: 0xf8d70188 │ │ │ │ @ instruction: 0x46dea01c │ │ │ │ @ instruction: 0x46620098 │ │ │ │ @ instruction: 0xf1b868e3 │ │ │ │ svclt 0x00c40f00 │ │ │ │ @ instruction: 0x465d4691 │ │ │ │ stc 4, cr4, [r3, #76] @ 0x4c │ │ │ │ vldrle s16, [r0, #-0] │ │ │ │ @ instruction: 0xecf569f3 │ │ │ │ strbmi r6, [fp], #-2561 @ 0xfffff5ff │ │ │ │ adcmi r4, r9, #-2130706432 @ 0x81000000 │ │ │ │ bvc 737e8 │ │ │ │ ldrmi r6, [r3], #-2275 @ 0xfffff71d │ │ │ │ bvc 738f0 │ │ │ │ - bvc fe233ac0 <__bss_end__@@Base+0xfe1b63d8> │ │ │ │ + bvc fe233ac0 <__bss_end__@@Base+0xfe1b63d0> │ │ │ │ bvc 738b8 │ │ │ │ strbmi sp, [r4, #494] @ 0x1ee │ │ │ │ strbmi fp, [r2, #4008]! @ 0xfa8 │ │ │ │ stmiavs r3!, {r0, r3, r8, sl, fp, ip, lr, pc}^ │ │ │ │ bvc 73834 │ │ │ │ ldcl 4, cr4, [r3, #76] @ 0x4c │ │ │ │ vadd.f32 s15, s14, s0 │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ - blvs fff169cc <__bss_end__@@Base+0xffe992e4> │ │ │ │ + blvs fff169cc <__bss_end__@@Base+0xffe992dc> │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ @ instruction: 0xf10e3204 │ │ │ │ ldrmi r0, [ip, #3588] @ 0xe04 │ │ │ │ ldmib r7, {r1, r2, r3, r6, r7, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfa500 │ │ │ │ - blvs 1ec5674 <__bss_end__@@Base+0x1e47f8c> │ │ │ │ + blvs 1ec5674 <__bss_end__@@Base+0x1e47f84> │ │ │ │ @ instruction: 0xd014f8d7 │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ ldcl 8, cr6, [r3, #908] @ 0x38c │ │ │ │ @ instruction: 0xf8d88a00 │ │ │ │ ldrmi r3, [r9], r0 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @@ -49639,15 +49639,15 @@ │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ eorsls pc, ip, r7, asr #17 │ │ │ │ @ instruction: 0x465b6bf8 │ │ │ │ @ instruction: 0xf04f2b01 │ │ │ │ svclt 0x00b80101 │ │ │ │ strmi r2, [r2], -r1, lsl #6 │ │ │ │ ldmdbvs r9!, {r0, r6, sp, lr} │ │ │ │ - blne 27632c <__bss_end__@@Base+0x1f8c44> │ │ │ │ + blne 27632c <__bss_end__@@Base+0x1f8c3c> │ │ │ │ movwcc lr, #18880 @ 0x49c0 │ │ │ │ vqrdmulh.s d15, d3, d3 │ │ │ │ ldrbne pc, [ip], #2271 @ 0x8df @ │ │ │ │ andcs lr, r2, #192, 18 @ 0x300000 │ │ │ │ stmibeq r3, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x46484479 │ │ │ │ mcrr 7, 12, pc, sl, cr14 @ │ │ │ │ @@ -49675,82 +49675,82 @@ │ │ │ │ svceq 0x0001f1bb │ │ │ │ movwcs fp, #8132 @ 0x1fc4 │ │ │ │ vstrle d6, [lr, #-992] @ 0xfffffc20 │ │ │ │ addseq r6, r9, r2, ror #17 │ │ │ │ strmi r3, [sl], #-769 @ 0xfffffcff │ │ │ │ ldc 5, cr4, [r2, #620] @ 0x26c │ │ │ │ stmibvs r2, {r9, fp, ip, sp, lr}^ │ │ │ │ - bvc a73dd0 <__bss_end__@@Base+0x9f66e8> │ │ │ │ + bvc a73dd0 <__bss_end__@@Base+0x9f66e0> │ │ │ │ stcl 4, cr4, [r2, #40] @ 0x28 │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ - bvs feed12a0 <__bss_end__@@Base+0xfee53bb8> │ │ │ │ + bvs feed12a0 <__bss_end__@@Base+0xfee53bb0> │ │ │ │ eorvs r6, r3, r3, lsl r8 │ │ │ │ orrslt r6, lr, r4, lsl r0 │ │ │ │ - blcc 92498 <__bss_end__@@Base+0x14db0> │ │ │ │ + blcc 92498 <__bss_end__@@Base+0x14da8> │ │ │ │ blcs 5049c │ │ │ │ ldrbhi pc, [r1, #704] @ 0x2c0 @ │ │ │ │ ldmibvs r0!, {r2, r3, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfb128 │ │ │ │ - blvs 1ec5370 <__bss_end__@@Base+0x1e47c88> │ │ │ │ + blvs 1ec5370 <__bss_end__@@Base+0x1e47c80> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8d84798 │ │ │ │ eorsvs r3, r3, r0 │ │ │ │ andvs pc, r0, r8, asr #17 │ │ │ │ ldrsbeq pc, [r4], #-138 @ 0xffffff76 @ │ │ │ │ mrseq pc, (UNDEF: 3) @ │ │ │ │ @ instruction: 0xf0002901 │ │ │ │ stmdbcs r2, {r0, r1, r2, r3, r4, r5, r7, r8, pc} │ │ │ │ cmpphi ip, #0 @ p-variant is OBSOLETE │ │ │ │ ldmdavs r3, {r1, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ subsvs r3, r3, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf47f859b │ │ │ │ - blvs fff23e64 <__bss_end__@@Base+0xffea677c> │ │ │ │ + blvs fff23e64 <__bss_end__@@Base+0xffea6774> │ │ │ │ ldrdlt r6, [r0, -r8]! │ │ │ │ - blvs 1ecb300 <__bss_end__@@Base+0x1e4dc18> │ │ │ │ + blvs 1ecb300 <__bss_end__@@Base+0x1e4dc10> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - blvs ffeca188 <__bss_end__@@Base+0xffe4caa0> │ │ │ │ + blvs ffeca188 <__bss_end__@@Base+0xffe4ca98> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8c86013 │ │ │ │ strb r2, [r3], r0 │ │ │ │ - bleq ff974754 <__bss_end__@@Base+0xff8f706c> │ │ │ │ + bleq ff974754 <__bss_end__@@Base+0xff8f7064> │ │ │ │ cmppeq r4, r7, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7ce4658 │ │ │ │ str lr, [sp, #3050] @ 0xbea │ │ │ │ @ instruction: 0x464a48f2 │ │ │ │ vpadd.i8 q11, q0, │ │ │ │ - blmi ffc7d74c <__bss_end__@@Base+0xffc00064> │ │ │ │ + blmi ffc7d74c <__bss_end__@@Base+0xffc0005c> │ │ │ │ stmdapl r8!, {r0, r4, r5, r6, r7, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldmibmi r0!, {r0, sp}^ │ │ │ │ ldrbtmi r5, [r9], #-2283 @ 0xfffff715 │ │ │ │ @ instruction: 0xf7cf601c │ │ │ │ - bmi ffbf2700 <__bss_end__@@Base+0xffb75018> │ │ │ │ + bmi ffbf2700 <__bss_end__@@Base+0xffb75010> │ │ │ │ ldrbtmi r4, [sl], #-3054 @ 0xfffff412 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrdcc pc, [r4, -r7]! │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf507857a │ │ │ │ ssatmi r7, #30, r6, lsl #15 │ │ │ │ - blhi f367c <__bss_end__@@Base+0x75f94> │ │ │ │ + blhi f367c <__bss_end__@@Base+0x75f8c> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf0036bbb │ │ │ │ - blcs 78fa0 <__bss_start@@Base+0x548> │ │ │ │ + blcs 78fa0 <__bss_start@@Base+0x540> │ │ │ │ stclge 4, cr15, [fp], #508 @ 0x1fc │ │ │ │ - blvs 1ecb328 <__bss_end__@@Base+0x1e4dc40> │ │ │ │ + blvs 1ecb328 <__bss_end__@@Base+0x1e4dc38> │ │ │ │ @ instruction: 0xf8d358d3 │ │ │ │ @ instruction: 0x61bb3188 │ │ │ │ vhsub.u8 d4, d16, d19 │ │ │ │ - blvs fee59280 <__bss_end__@@Base+0xfeddbb98> │ │ │ │ + blvs fee59280 <__bss_end__@@Base+0xfeddbb90> │ │ │ │ @ instruction: 0xff58f7e2 │ │ │ │ andle r2, pc, r2, lsl #16 │ │ │ │ - blvs 1e4b310 <__bss_end__@@Base+0x1dcdc28> │ │ │ │ + blvs 1e4b310 <__bss_end__@@Base+0x1dcdc20> │ │ │ │ stmiapl r2, {r2, r3, r4, r6, r7, r8, fp, lr}^ │ │ │ │ - blmi ff5895a4 <__bss_end__@@Base+0xff50bebc> │ │ │ │ + blmi ff5895a4 <__bss_end__@@Base+0xff50beb4> │ │ │ │ vst4.8 {d22-d25}, [pc :64], r1 │ │ │ │ ldmibmi sl, {r0, r2, r4, r5, r6, r7, r9, ip, sp, lr}^ │ │ │ │ andcs r5, r1, r3, asr #17 │ │ │ │ andsvs r4, sl, r9, ror r4 │ │ │ │ stmia lr!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x21016bb8 │ │ │ │ @ instruction: 0xffc2f7fe │ │ │ │ @@ -49758,15 +49758,15 @@ │ │ │ │ @ instruction: 0xf107d0c1 │ │ │ │ teqcs ip, r4, asr #4 │ │ │ │ ldc 7, cr15, [r0, #824] @ 0x338 │ │ │ │ @ instruction: 0xf7ce4620 │ │ │ │ ldr lr, [r5, #-3776] @ 0xfffff140 │ │ │ │ ldrsbne pc, [r4], #-138 @ 0xffffff76 @ │ │ │ │ @ instruction: 0xf7fe2001 │ │ │ │ - blmi ff0f7574 <__bss_end__@@Base+0xff079e8c> │ │ │ │ + blmi ff0f7574 <__bss_end__@@Base+0xff079e84> │ │ │ │ @ instruction: 0x46056b7a │ │ │ │ ldclvs 8, cr5, [fp], #-840 @ 0xfffffcb8 │ │ │ │ ldmdavs r4, {r1, r3, r4, r5, r7, r9, sp, lr} │ │ │ │ @ instruction: 0xf8c76819 │ │ │ │ mvnsvs sp, r4, lsl r0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d38414 │ │ │ │ @@ -49791,26 +49791,26 @@ │ │ │ │ ldmibvs sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ vqsub.u8 d8, d16, d25 │ │ │ │ @ instruction: 0xf1b882ed │ │ │ │ stclle 15, cr0, [r5, #-0] │ │ │ │ @ instruction: 0xf04f6bfb │ │ │ │ stmib r7, {sl, fp}^ │ │ │ │ - b 1421c84 <__bss_end__@@Base+0x13a459c> │ │ │ │ + b 1421c84 <__bss_end__@@Base+0x13a4594> │ │ │ │ @ instruction: 0xf8d70088 │ │ │ │ @ instruction: 0x46dea01c │ │ │ │ orreq lr, r3, fp, lsl #22 │ │ │ │ ldc 6, cr4, [pc, #392] @ 3861c │ │ │ │ stmiavs r3!, {r3, r4, r7, r9, fp, sp, lr}^ │ │ │ │ stc 4, cr4, [r3, #76] @ 0x4c │ │ │ │ - blvs fff12ca0 <__bss_end__@@Base+0xffe955b8> │ │ │ │ + blvs fff12ca0 <__bss_end__@@Base+0xffe955b0> │ │ │ │ svclt 0x00c42b00 │ │ │ │ @ instruction: 0x465e4691 │ │ │ │ stmibvs fp!, {r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - bvs b3888 <__bss_end__@@Base+0x361a0> │ │ │ │ + bvs b3888 <__bss_end__@@Base+0x36198> │ │ │ │ strmi r4, [r1], #1099 @ 0x44b │ │ │ │ ldc 2, cr4, [r3, #708] @ 0x2c4 │ │ │ │ stmiavs r3!, {r9, fp, ip, sp, lr}^ │ │ │ │ ldcl 4, cr4, [r3, #76] @ 0x4c │ │ │ │ vmla.f32 s15, s12, s0 │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ mvnle r7, r0, lsl #20 │ │ │ │ @@ -49832,58 +49832,58 @@ │ │ │ │ @ instruction: 0xf8d768e2 │ │ │ │ ldcl 0, cr13, [r2, #80] @ 0x50 │ │ │ │ vmov.f32 s15, #64 @ 0x3e000000 0.125 │ │ │ │ vneg.f32 s15, s13 │ │ │ │ vmrs pc, mvfr2 │ │ │ │ svclt 0x000c7a40 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ - blx 4740ec <__bss_end__@@Base+0x3f6a04> │ │ │ │ + blx 4740ec <__bss_end__@@Base+0x3f69fc> │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ blcs 39134 │ │ │ │ andshi pc, ip, #0 │ │ │ │ ldrsbeq pc, [r4], #-138 @ 0xffffff76 @ │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ @ instruction: 0xf8d48231 │ │ │ │ @ instruction: 0xf04fc000 │ │ │ │ ldmvs fp!, {r8, fp} │ │ │ │ - blvs ffed153c <__bss_end__@@Base+0xffe53e54> │ │ │ │ + blvs ffed153c <__bss_end__@@Base+0xffe53e4c> │ │ │ │ subseq pc, r4, r7, lsl #2 │ │ │ │ @ instruction: 0xf1021f13 │ │ │ │ ldrmi r0, [r0], ip, lsl #28 │ │ │ │ svccs 0x0004f853 │ │ │ │ svclt 0x00c94594 │ │ │ │ cdp 8, 1, cr6, cr8, cr1, {7} │ │ │ │ - bl 82dac <__bss_end__@@Base+0x56c4> │ │ │ │ + bl 82dac <__bss_end__@@Base+0x56bc> │ │ │ │ stmdavs sl, {r1, r7, r8} │ │ │ │ @ instruction: 0xf840459e │ │ │ │ mvnsle r2, r4, lsl #22 │ │ │ │ @ instruction: 0xf8c76aba │ │ │ │ ldmdavs r3, {r2, r3, r4, r5, pc} │ │ │ │ andsvs r6, r4, r3, lsr #32 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmdavs fp!, {r0, r1, r2, r4, r6, r7, pc}^ │ │ │ │ rsbvs r3, fp, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf040844e │ │ │ │ stmibvs r8!, {r0, r1, r2, r3, r6, r7, pc}^ │ │ │ │ - blmi 1664a20 <__bss_end__@@Base+0x15e7338> │ │ │ │ + blmi 1664a20 <__bss_end__@@Base+0x15e7330> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ - blvs 1ecb304 <__bss_end__@@Base+0x1e4dc1c> │ │ │ │ + blvs 1ecb304 <__bss_end__@@Base+0x1e4dc14> │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8c8602b │ │ │ │ @ instruction: 0xf8da5000 │ │ │ │ @ instruction: 0xf0033054 │ │ │ │ - blcs b91d0 <__bss_end__@@Base+0x3bae8> │ │ │ │ + blcs b91d0 <__bss_end__@@Base+0x3bae0> │ │ │ │ sbchi pc, r4, r0 │ │ │ │ cmppeq r4, r7, lsl #2 @ p-variant is OBSOLETE │ │ │ │ rsbeq pc, r4, r7, lsl #2 │ │ │ │ - b fe87650c <__bss_end__@@Base+0xfe7f8e24> │ │ │ │ + b fe87650c <__bss_end__@@Base+0xfe7f8e1c> │ │ │ │ ldrsbcc pc, [r4], #-138 @ 0xffffff76 @ │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ @ instruction: 0xf8d882c1 │ │ │ │ stccs 0, cr4, [r0], {-0} │ │ │ │ sbcshi pc, sp, #0 │ │ │ │ @ instruction: 0xf8c86823 │ │ │ │ @@ -49894,15 +49894,15 @@ │ │ │ │ stmdbmi ip, {r2, r3, ip, pc}^ │ │ │ │ @ instruction: 0x464869ba │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ stmib r4, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7ce2204 │ │ │ │ strbmi lr, [sl], -r0, ror #20 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ - bl 1a76558 <__bss_end__@@Base+0x19f8e70> │ │ │ │ + bl 1a76558 <__bss_end__@@Base+0x19f8e68> │ │ │ │ ldmib r4, {r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ tstcs r0, r4, lsl #18 │ │ │ │ vqdmulh.s d15, d11, d9 │ │ │ │ @ instruction: 0xf7ce0092 │ │ │ │ strbmi lr, [fp, #2912] @ 0xb60 │ │ │ │ tstphi r8, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @@ -49918,28 +49918,28 @@ │ │ │ │ @ instruction: 0xf1076bf9 │ │ │ │ strtmi r0, [r0], -r4, ror #4 │ │ │ │ @ instruction: 0xf9a0f7fc │ │ │ │ @ instruction: 0xf8da63f8 │ │ │ │ @ instruction: 0xf0000054 │ │ │ │ stmdbcs r1, {r0, r1, r8} │ │ │ │ mcrge 4, 2, pc, cr1, cr15, {3} @ │ │ │ │ - blx 77667a <__bss_end__@@Base+0x6f8f92> │ │ │ │ + blx 77667a <__bss_end__@@Base+0x6f8f8a> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ mrcge 4, 1, APSR_nzcv, cr14, cr15, {1} │ │ │ │ @ instruction: 0x46016bfd │ │ │ │ strtmi r4, [r8], -sl, lsr #12 │ │ │ │ ldc2 7, cr15, [ip], {252} @ 0xfc │ │ │ │ ldrsbeq pc, [r4], #-138 @ 0xffffff76 @ │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf47f83b2 │ │ │ │ stmibvs r0!, {r0, r1, r3, r5, r9, sl, fp, sp, pc}^ │ │ │ │ - blmi 524b34 <__bss_end__@@Base+0x4a744c> │ │ │ │ + blmi 524b34 <__bss_end__@@Base+0x4a7444> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8c86023 │ │ │ │ ldr r4, [sp], -r0 │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ @ instruction: 0xf109ade3 │ │ │ │ @@ -49969,61 +49969,61 @@ │ │ │ │ andeq r1, r1, r4, asr r3 │ │ │ │ andeq r1, r1, r0, ror #10 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0x3768f8df │ │ │ │ @ instruction: 0xf8526b7a │ │ │ │ @ instruction: 0xf8da8003 │ │ │ │ @ instruction: 0xf0033054 │ │ │ │ - blcs b9358 <__bss_end__@@Base+0x3bc70> │ │ │ │ + blcs b9358 <__bss_end__@@Base+0x3bc68> │ │ │ │ svcge 0x003cf47f │ │ │ │ ldrdeq pc, [r4], #-137 @ 0xffffff77 @ │ │ │ │ rsceq pc, r4, #-1073741823 @ 0xc0000001 │ │ │ │ msrcc R11_usr, r0 │ │ │ │ - b ffdf6698 <__bss_end__@@Base+0xffd78fb0> │ │ │ │ - bvc 5f3ec0 <__bss_end__@@Base+0x5767d8> │ │ │ │ - bvc 1073dc4 <__bss_end__@@Base+0xff66dc> │ │ │ │ - bmi 5b3ec8 <__bss_end__@@Base+0x5367e0> │ │ │ │ - bmi f73dcc <__bss_end__@@Base+0xef66e4> │ │ │ │ - bvc fe234010 <__bss_end__@@Base+0xfe1b6928> │ │ │ │ - bpl 633dd4 <__bss_end__@@Base+0x5b66ec> │ │ │ │ - bne 1173dd8 <__bss_end__@@Base+0x10f66f0> │ │ │ │ - bvc fe173f90 <__bss_end__@@Base+0xfe0f68a8> │ │ │ │ - bpl 673ee0 <__bss_end__@@Base+0x5f67f8> │ │ │ │ - bcc 1273de4 <__bss_end__@@Base+0x11f66fc> │ │ │ │ - bvs fb3de8 <__bss_end__@@Base+0xf36700> │ │ │ │ - bvs ff3eec <__bss_end__@@Base+0xf76804> │ │ │ │ - bvc b3fa8 <__bss_end__@@Base+0x368c0> │ │ │ │ - bne 1033ef4 <__bss_end__@@Base+0xfb680c> │ │ │ │ - bcs ef3ef8 <__bss_end__@@Base+0xe76810> │ │ │ │ - bvs fe1f403c <__bss_end__@@Base+0xfe176954> │ │ │ │ - bmi f33e00 <__bss_end__@@Base+0xeb6718> │ │ │ │ - bvs fe9f4144 <__bss_end__@@Base+0xfe976a5c> │ │ │ │ - bcs eb3e08 <__bss_end__@@Base+0xe36720> │ │ │ │ - bvc fe8b414c <__bss_end__@@Base+0xfe836a64> │ │ │ │ - bvc fe133fc8 <__bss_end__@@Base+0xfe0b68e0> │ │ │ │ - bvs fe8f40c8 <__bss_end__@@Base+0xfe8769e0> │ │ │ │ - bvc fe1740cc <__bss_end__@@Base+0xfe0f69e4> │ │ │ │ - bcc 10b3f1c <__bss_end__@@Base+0x1036834> │ │ │ │ - bvs fe0f3fd4 <__bss_end__@@Base+0xfe0768ec> │ │ │ │ + b ffdf6698 <__bss_end__@@Base+0xffd78fa8> │ │ │ │ + bvc 5f3ec0 <__bss_end__@@Base+0x5767d0> │ │ │ │ + bvc 1073dc4 <__bss_end__@@Base+0xff66d4> │ │ │ │ + bmi 5b3ec8 <__bss_end__@@Base+0x5367d8> │ │ │ │ + bmi f73dcc <__bss_end__@@Base+0xef66dc> │ │ │ │ + bvc fe234010 <__bss_end__@@Base+0xfe1b6920> │ │ │ │ + bpl 633dd4 <__bss_end__@@Base+0x5b66e4> │ │ │ │ + bne 1173dd8 <__bss_end__@@Base+0x10f66e8> │ │ │ │ + bvc fe173f90 <__bss_end__@@Base+0xfe0f68a0> │ │ │ │ + bpl 673ee0 <__bss_end__@@Base+0x5f67f0> │ │ │ │ + bcc 1273de4 <__bss_end__@@Base+0x11f66f4> │ │ │ │ + bvs fb3de8 <__bss_end__@@Base+0xf366f8> │ │ │ │ + bvs ff3eec <__bss_end__@@Base+0xf767fc> │ │ │ │ + bvc b3fa8 <__bss_end__@@Base+0x368b8> │ │ │ │ + bne 1033ef4 <__bss_end__@@Base+0xfb6804> │ │ │ │ + bcs ef3ef8 <__bss_end__@@Base+0xe76808> │ │ │ │ + bvs fe1f403c <__bss_end__@@Base+0xfe17694c> │ │ │ │ + bmi f33e00 <__bss_end__@@Base+0xeb6710> │ │ │ │ + bvs fe9f4144 <__bss_end__@@Base+0xfe976a54> │ │ │ │ + bcs eb3e08 <__bss_end__@@Base+0xe36718> │ │ │ │ + bvc fe8b414c <__bss_end__@@Base+0xfe836a5c> │ │ │ │ + bvc fe133fc8 <__bss_end__@@Base+0xfe0b68d8> │ │ │ │ + bvs fe8f40c8 <__bss_end__@@Base+0xfe8769d8> │ │ │ │ + bvc fe1740cc <__bss_end__@@Base+0xfe0f69dc> │ │ │ │ + bcc 10b3f1c <__bss_end__@@Base+0x103682c> │ │ │ │ + bvs fe0f3fd4 <__bss_end__@@Base+0xfe0768e4> │ │ │ │ bmi 743a4 │ │ │ │ - bmi 10f3e28 <__bss_end__@@Base+0x1076740> │ │ │ │ - bcs 1133f2c <__bss_end__@@Base+0x10b6844> │ │ │ │ - bcc 11b3e30 <__bss_end__@@Base+0x1136748> │ │ │ │ - bvs 933fec <__bss_end__@@Base+0x8b6904> │ │ │ │ - bvs 1740f0 <__bss_end__@@Base+0xf6a08> │ │ │ │ - bvc 8f40f4 <__bss_end__@@Base+0x876a0c> │ │ │ │ - bcc 11f3f40 <__bss_end__@@Base+0x1176858> │ │ │ │ - bvc 19742b8 <__bss_end__@@Base+0x18f6bd0> │ │ │ │ - bmi 1233e48 <__bss_end__@@Base+0x11b6760> │ │ │ │ - bvc 673e0c <__bss_end__@@Base+0x5f6724> │ │ │ │ - bvs fe134008 <__bss_end__@@Base+0xfe0b6920> │ │ │ │ - bvs fe93410c <__bss_end__@@Base+0xfe8b6a24> │ │ │ │ - bvc fe174110 <__bss_end__@@Base+0xfe0f6a28> │ │ │ │ - blx 4743c4 <__bss_end__@@Base+0x3f6cdc> │ │ │ │ - bvc 10742d8 <__bss_end__@@Base+0xff6bf0> │ │ │ │ + bmi 10f3e28 <__bss_end__@@Base+0x1076738> │ │ │ │ + bcs 1133f2c <__bss_end__@@Base+0x10b683c> │ │ │ │ + bcc 11b3e30 <__bss_end__@@Base+0x1136740> │ │ │ │ + bvs 933fec <__bss_end__@@Base+0x8b68fc> │ │ │ │ + bvs 1740f0 <__bss_end__@@Base+0xf6a00> │ │ │ │ + bvc 8f40f4 <__bss_end__@@Base+0x876a04> │ │ │ │ + bcc 11f3f40 <__bss_end__@@Base+0x1176850> │ │ │ │ + bvc 19742b8 <__bss_end__@@Base+0x18f6bc8> │ │ │ │ + bmi 1233e48 <__bss_end__@@Base+0x11b6758> │ │ │ │ + bvc 673e0c <__bss_end__@@Base+0x5f671c> │ │ │ │ + bvs fe134008 <__bss_end__@@Base+0xfe0b6918> │ │ │ │ + bvs fe93410c <__bss_end__@@Base+0xfe8b6a1c> │ │ │ │ + bvc fe174110 <__bss_end__@@Base+0xfe0f6a20> │ │ │ │ + blx 4743c4 <__bss_end__@@Base+0x3f6cd4> │ │ │ │ + bvc 10742d8 <__bss_end__@@Base+0xff6be8> │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ cdp 3, 15, cr2, cr1, cr0, {0} │ │ │ │ vstr s30, [r7, #64] @ 0x40 │ │ │ │ vstr s13, [r7, #84] @ 0x54 │ │ │ │ vstr s13, [r7, #88] @ 0x58 │ │ │ │ svclt 0x00087a17 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @@ -50049,147 +50049,147 @@ │ │ │ │ @ instruction: 0xe6f5d1f8 │ │ │ │ bcs 5385c │ │ │ │ ldcge 7, cr15, [r3], #508 @ 0x1fc │ │ │ │ stc 8, cr6, [r3, #908] @ 0x38c │ │ │ │ ldmibvs fp!, {r9, fp, pc}^ │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf04f8276 │ │ │ │ - bl 2fc08c <__bss_end__@@Base+0x27e9a4> │ │ │ │ + bl 2fc08c <__bss_end__@@Base+0x27e99c> │ │ │ │ addseq r0, r0, r3, lsl #25 │ │ │ │ @ instruction: 0x46914671 │ │ │ │ ldrbmi r4, [sl], -r8, lsl #13 │ │ │ │ @ instruction: 0xecf269f3 │ │ │ │ strbmi r6, [r3], #-2561 @ 0xfffff5ff │ │ │ │ ldrmi r4, [r4, #1152] @ 0x480 │ │ │ │ bvc 73ef4 │ │ │ │ strmi r6, [fp], #-2275 @ 0xfffff71d │ │ │ │ bvc 73ffc │ │ │ │ - bvc fe2341cc <__bss_end__@@Base+0xfe1b6ae4> │ │ │ │ + bvc fe2341cc <__bss_end__@@Base+0xfe1b6adc> │ │ │ │ bvc 73fc4 │ │ │ │ @ instruction: 0xf10ed1ee │ │ │ │ strbmi r0, [lr, #3585] @ 0xe01 │ │ │ │ stcge 4, cr15, [sp], {63} @ 0x3f │ │ │ │ smlattcc r4, r3, r8, r6 │ │ │ │ stc 4, cr4, [r3, #44] @ 0x2c │ │ │ │ strb r8, [r1, r0, lsl #20]! │ │ │ │ bcs 538bc │ │ │ │ stcge 7, cr15, [r3], {127} @ 0x7f │ │ │ │ stc 8, cr6, [r3, #908] @ 0x38c │ │ │ │ ldmibvs fp!, {r9, fp, pc}^ │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf04f8233 │ │ │ │ - bl 2fc0ec <__bss_end__@@Base+0x27ea04> │ │ │ │ + bl 2fc0ec <__bss_end__@@Base+0x27e9fc> │ │ │ │ addseq r0, r0, r3, lsl #25 │ │ │ │ @ instruction: 0xf04f4671 │ │ │ │ strtmi r0, [r8], r0, lsl #18 │ │ │ │ ldrbmi r4, [sl], -sp, lsl #12 │ │ │ │ @ instruction: 0xecf269f3 │ │ │ │ strtmi r6, [fp], #-2561 @ 0xfffff5ff │ │ │ │ ldrmi r4, [r4, #1029] @ 0x405 │ │ │ │ bvc 73f58 │ │ │ │ strmi r6, [fp], #-2275 @ 0xfffff71d │ │ │ │ bvc 74060 │ │ │ │ - bvc fe234230 <__bss_end__@@Base+0xfe1b6b48> │ │ │ │ + bvc fe234230 <__bss_end__@@Base+0xfe1b6b40> │ │ │ │ bvc 74028 │ │ │ │ - blvs fff2d0d8 <__bss_end__@@Base+0xffeaf9f0> │ │ │ │ + blvs fff2d0d8 <__bss_end__@@Base+0xffeaf9e8> │ │ │ │ cdpeq 1, 0, cr15, cr1, cr14, {0} │ │ │ │ @ instruction: 0xd058459e │ │ │ │ smlattcc r4, r3, r8, r6 │ │ │ │ @ instruction: 0xf8c3440b │ │ │ │ strb r9, [r1, r0]! │ │ │ │ ldrbne pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-16 │ │ │ │ stmia sl, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46046bfb │ │ │ │ - blcs 90b5c <__bss_end__@@Base+0x13474> │ │ │ │ + blcs 90b5c <__bss_end__@@Base+0x1346c> │ │ │ │ svclt 0x00b860c5 │ │ │ │ subvs r2, r5, r1, lsl #6 │ │ │ │ ldrmi r6, [r9], r3 │ │ │ │ @ instruction: 0xf8df4628 │ │ │ │ - b 1401eac <__bss_end__@@Base+0x13847c4> │ │ │ │ + b 1401eac <__bss_end__@@Base+0x13847bc> │ │ │ │ ldrbtmi r0, [sl], #-393 @ 0xfffffe77 │ │ │ │ cdp 7, 4, cr15, cr10, cr14, {6} │ │ │ │ andls lr, r2, r4, asr #19 │ │ │ │ - bllt ff9f6968 <__bss_end__@@Base+0xff979280> │ │ │ │ + bllt ff9f6968 <__bss_end__@@Base+0xff979278> │ │ │ │ stmdbcs r1, {r0, r5, fp, sp, lr} │ │ │ │ cdp 13, 8, cr13, cr6, cr14, {0} │ │ │ │ movwcs r7, #6823 @ 0x1aa7 │ │ │ │ addeq lr, r3, #2048 @ 0x800 │ │ │ │ addsmi r3, r9, #67108864 @ 0x4000000 │ │ │ │ bvc 740cc │ │ │ │ - bvc fe234324 <__bss_end__@@Base+0xfe1b6c3c> │ │ │ │ + bvc fe234324 <__bss_end__@@Base+0xfe1b6c34> │ │ │ │ bvc 74094 │ │ │ │ mvnsle r6, r2, ror #17 │ │ │ │ cmnppl lr, #79 @ p-variant is OBSOLETE @ 0x4f │ │ │ │ @ instruction: 0xf8da6013 │ │ │ │ @ instruction: 0xf0000054 │ │ │ │ - blcs b95ac <__bss_end__@@Base+0x3bec4> │ │ │ │ + blcs b95ac <__bss_end__@@Base+0x3bebc> │ │ │ │ stclge 4, cr15, [pc, #508] @ 38ba0 │ │ │ │ @ instruction: 0xf972f7dd │ │ │ │ ldrdgt pc, [r0], -r4 │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ @ instruction: 0x81a1f000 │ │ │ │ biceq pc, ip, #0, 2 │ │ │ │ strb r6, [r8, #1019] @ 0x3fb │ │ │ │ msreq CPSR_sx, pc, rrx │ │ │ │ ldclvs 6, cr14, [fp], #-368 @ 0xfffffe90 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8dfacce │ │ │ │ - blvs 1e81d60 <__bss_end__@@Base+0x1e04678> │ │ │ │ + blvs 1e81d60 <__bss_end__@@Base+0x1e04670> │ │ │ │ ldmdavs r1, {r1, r3, r7, fp, ip, lr} │ │ │ │ andsvs r6, r3, r9, lsl r0 │ │ │ │ strbmi lr, [r5], -r5, asr #9 │ │ │ │ bllt 369dc │ │ │ │ svceq 0x0000f1b8 │ │ │ │ stcge 7, cr15, [lr, #508] @ 0x1fc │ │ │ │ @ instruction: 0xf04f68e3 │ │ │ │ @ instruction: 0xf8c30900 │ │ │ │ - blvs fff1c9f4 <__bss_end__@@Base+0xffe9f30c> │ │ │ │ + blvs fff1c9f4 <__bss_end__@@Base+0xffe9f304> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf04f81d5 │ │ │ │ - b 13fba00 <__bss_end__@@Base+0x137e318> │ │ │ │ + b 13fba00 <__bss_end__@@Base+0x137e310> │ │ │ │ strbtmi r0, [r1], -r8, lsl #1 │ │ │ │ - bl 30a4e0 <__bss_end__@@Base+0x28cdf8> │ │ │ │ + bl 30a4e0 <__bss_end__@@Base+0x28cdf0> │ │ │ │ mvnsvs r0, #201326594 @ 0xc000002 │ │ │ │ ldrbmi r4, [sl], -lr, lsl #12 │ │ │ │ @ instruction: 0xecf269eb │ │ │ │ ldrtmi r6, [r3], #-2561 @ 0xfffff5ff │ │ │ │ ldc 4, cr4, [r3, #24] │ │ │ │ stmiavs r3!, {r9, fp, ip, sp, lr}^ │ │ │ │ ldcl 4, cr4, [r3, #44] @ 0x2c │ │ │ │ vmla.f32 s15, s12, s0 │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ - blvs fff17230 <__bss_end__@@Base+0xffe99b48> │ │ │ │ + blvs fff17230 <__bss_end__@@Base+0xffe99b40> │ │ │ │ @ instruction: 0xd1ed4293 │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ andle r4, r5, r4, asr #11 │ │ │ │ smlattcc r4, r3, r8, r6 │ │ │ │ @ instruction: 0xf8c3440b │ │ │ │ strb r9, [r1, r0]! │ │ │ │ ldrb r4, [fp, #-1654] @ 0xfffff98a │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldclge 7, cr15, [r8, #-508] @ 0xfffffe04 │ │ │ │ @ instruction: 0xf04f68e3 │ │ │ │ @ instruction: 0xf8c30900 │ │ │ │ ldmibvs fp!, {ip, pc}^ │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf04f81b3 │ │ │ │ - b 13fba6c <__bss_end__@@Base+0x137e384> │ │ │ │ + b 13fba6c <__bss_end__@@Base+0x137e37c> │ │ │ │ strbtmi r0, [r1], -r8, lsl #1 │ │ │ │ - bl 30a54c <__bss_end__@@Base+0x28ce64> │ │ │ │ + bl 30a54c <__bss_end__@@Base+0x28ce5c> │ │ │ │ mvnsvs r0, #201326594 @ 0xc000002 │ │ │ │ ldrbmi r4, [sl], -lr, lsl #12 │ │ │ │ @ instruction: 0xecf269eb │ │ │ │ ldrtmi r6, [r3], #-2561 @ 0xfffff5ff │ │ │ │ ldc 4, cr4, [r3, #24] │ │ │ │ stmiavs r3!, {r9, fp, ip, sp, lr}^ │ │ │ │ ldcl 4, cr4, [r3, #44] @ 0x2c │ │ │ │ vmla.f32 s15, s12, s0 │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ - blvs fff1729c <__bss_end__@@Base+0xffe99bb4> │ │ │ │ + blvs fff1729c <__bss_end__@@Base+0xffe99bac> │ │ │ │ @ instruction: 0xd1ed4293 │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ sbcle r4, pc, r4, asr #11 │ │ │ │ smlattcc r4, r3, r8, r6 │ │ │ │ @ instruction: 0xf8c3440b │ │ │ │ strb r9, [r1, r0]! │ │ │ │ @ instruction: 0x201049ff │ │ │ │ @@ -50197,49 +50197,49 @@ │ │ │ │ stmda sl, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svceq 0x0001f1b8 │ │ │ │ svclt 0x00b84604 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ sbcvs r6, r6, r6, lsl #1 │ │ │ │ @ instruction: 0xf8c06046 │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ - b 140b6b8 <__bss_end__@@Base+0x138dfd0> │ │ │ │ + b 140b6b8 <__bss_end__@@Base+0x138dfc8> │ │ │ │ ldrbtmi r0, [sl], #-393 @ 0xfffffe77 │ │ │ │ stc 7, cr15, [sl, #824] @ 0x338 │ │ │ │ andls lr, r2, r4, asr #19 │ │ │ │ ldmibmi r4!, {r0, r4, r5, r7, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ svc 0x00f0f7cd │ │ │ │ eorcs r4, r0, #76546048 @ 0x4900000 │ │ │ │ @ instruction: 0xf7ce63f8 │ │ │ │ @ instruction: 0xf7ffe8fa │ │ │ │ - blmi ffc27918 <__bss_end__@@Base+0xffbaa230> │ │ │ │ + blmi ffc27918 <__bss_end__@@Base+0xffbaa228> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ ldrdcc pc, [r8, r3] │ │ │ │ addmi r6, r3, #-1073741778 @ 0xc000002e │ │ │ │ mcrrge 7, 7, pc, fp, cr15 @ │ │ │ │ @ instruction: 0xf7e26bb8 │ │ │ │ stmdacs r2, {r0, r1, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blmi ffaacb5c <__bss_end__@@Base+0xffa2f474> │ │ │ │ + blmi ffaacb5c <__bss_end__@@Base+0xffa2f46c> │ │ │ │ stmibmi r9!, {r3, r4, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ ldrbtmi r5, [r9], #-2242 @ 0xfffff73e │ │ │ │ andsvs r4, r1, r8, ror #23 │ │ │ │ subne pc, r9, #64, 4 │ │ │ │ stmiapl r3, {r0, r1, r2, r5, r6, r7, r8, fp, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ @ instruction: 0xf7ce601a │ │ │ │ - blvs fee73f28 <__bss_end__@@Base+0xfedf6840> │ │ │ │ + blvs fee73f28 <__bss_end__@@Base+0xfedf6838> │ │ │ │ @ instruction: 0xf7fe2101 │ │ │ │ strmi pc, [r4], -sp, lsl #24 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf107ac0c │ │ │ │ @ instruction: 0xf6400244 │ │ │ │ @ instruction: 0xf7ce0102 │ │ │ │ @ instruction: 0x4620e9da │ │ │ │ - bl 276a98 <__bss_end__@@Base+0x1f93b0> │ │ │ │ - blt 10b6b60 <__bss_end__@@Base+0x1039478> │ │ │ │ + bl 276a98 <__bss_end__@@Base+0x1f93a8> │ │ │ │ + blt 10b6b60 <__bss_end__@@Base+0x1039470> │ │ │ │ rsceq pc, r4, #-1073741823 @ 0xc0000001 │ │ │ │ ldrdeq pc, [r4], #-137 @ 0xffffff77 @ │ │ │ │ msrcc R10_usr, r0 │ │ │ │ stmia ip!, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ adceq pc, r4, #-1073741823 @ 0xc0000001 │ │ │ │ ldrdeq pc, [r4], #-137 @ 0xffffff77 @ │ │ │ │ msrcc R11_usr, r0 │ │ │ │ @@ -50257,187 +50257,187 @@ │ │ │ │ svc 0x0092f7cd │ │ │ │ eorcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7ce4604 │ │ │ │ ldr lr, [sl, #-2204] @ 0xfffff764 │ │ │ │ ldrdhi pc, [ip], -r3 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldmibvs sl!, {r0, r2, r3, r4, r7, pc}^ │ │ │ │ - bcs 90d4c <__bss_end__@@Base+0x13664> │ │ │ │ + bcs 90d4c <__bss_end__@@Base+0x1365c> │ │ │ │ svclt 0x00b86ab8 │ │ │ │ stmiavs r3!, {r0, r9, sp} │ │ │ │ mvnsvs r4, #17825792 @ 0x1100000 │ │ │ │ addmi r6, fp, #2228224 @ 0x220000 │ │ │ │ stmiavs r0!, {r1, sp, lr}^ │ │ │ │ vaddl.s8 q11, d0, d17 │ │ │ │ - blvs fff18e5c <__bss_end__@@Base+0xffe9b774> │ │ │ │ + blvs fff18e5c <__bss_end__@@Base+0xffe9b76c> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ adchi pc, r2, r0 │ │ │ │ @ instruction: 0x4641009a │ │ │ │ stc 7, cr15, [r4], {206} @ 0xce │ │ │ │ - blt ffcb6bf8 <__bss_end__@@Base+0xffc39510> │ │ │ │ - blmi fed0b2c4 <__bss_end__@@Base+0xfec8dbdc> │ │ │ │ + blt ffcb6bf8 <__bss_end__@@Base+0xffc39508> │ │ │ │ + blmi fed0b2c4 <__bss_end__@@Base+0xfec8dbd4> │ │ │ │ stmdapl r9!, {r0, r2, r4, r5, r7, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ sbcsne pc, r5, #64, 4 │ │ │ │ andsvs r5, sl, fp, ror #17 │ │ │ │ - blmi fed0b6dc <__bss_end__@@Base+0xfec8dff4> │ │ │ │ + blmi fed0b6dc <__bss_end__@@Base+0xfec8dfec> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8d7681a │ │ │ │ subsmi r3, sl, r4, lsr #2 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi CPSR_sc, r0, asr #32 │ │ │ │ strtmi r4, [r2], -lr, lsr #19 │ │ │ │ @ instruction: 0xf5072001 │ │ │ │ ldrbtmi r7, [r9], #-1942 @ 0xfffff86a │ │ │ │ ldc 6, cr4, [sp], #756 @ 0x2f4 │ │ │ │ pop {r1, r8, r9, fp, pc} │ │ │ │ @ instruction: 0xf7ce4ff0 │ │ │ │ ldmvs fp, {r0, r2, r4, r5, r6, sl, fp, ip, sp, pc}^ │ │ │ │ teqlt ip, #160432128 @ 0x9900000 │ │ │ │ - bvs fee93438 <__bss_end__@@Base+0xfee15d50> │ │ │ │ + bvs fee93438 <__bss_end__@@Base+0xfee15d48> │ │ │ │ stmdavs r2!, {r0, r8, r9, fp, sp} │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ ldrmi r6, [r8], r0, rrx │ │ │ │ andvs r6, sl, r3, lsr #17 │ │ │ │ strbmi r6, [r3, #-2272] @ 0xfffff720 │ │ │ │ andhi pc, r0, r4, asr #17 │ │ │ │ @ instruction: 0xf1b9db28 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - b 1418f7c <__bss_end__@@Base+0x139b894> │ │ │ │ + b 1418f7c <__bss_end__@@Base+0x139b88c> │ │ │ │ strbmi r0, [r9], -r8, lsl #5 │ │ │ │ mcrr 7, 12, pc, r4, cr14 @ │ │ │ │ ldmibvs r0!, {r2, r6, sl, sp, lr, pc}^ │ │ │ │ - blmi fe6e5100 <__bss_end__@@Base+0xfe667a18> │ │ │ │ + blmi fe6e5100 <__bss_end__@@Base+0xfe667a10> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ - blvs 1ecbaa4 <__bss_end__@@Base+0x1e4e3bc> │ │ │ │ + blvs 1ecbaa4 <__bss_end__@@Base+0x1e4e3b4> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ andsvs r6, lr, r2, lsr r0 │ │ │ │ stmiblt r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mulscs r0, r4, r9 │ │ │ │ @ instruction: 0xf7cd4479 │ │ │ │ ldmibvs fp!, {r1, r3, r4, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ addvs r4, r5, r4, lsl #12 │ │ │ │ sbcvs r2, r5, r1, lsl #22 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ strcc lr, [r0, #-2496] @ 0xfffff640 │ │ │ │ @ instruction: 0x46284698 │ │ │ │ - b 140b6f0 <__bss_end__@@Base+0x138e008> │ │ │ │ + b 140b6f0 <__bss_end__@@Base+0x138e000> │ │ │ │ ldrbtmi r0, [sl], #-392 @ 0xfffffe78 │ │ │ │ ldc 7, cr15, [sl], {206} @ 0xce │ │ │ │ andhi lr, r2, r4, asr #19 │ │ │ │ stmibmi sl, {r0, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-16 │ │ │ │ svc 0x0000f7cd │ │ │ │ @ instruction: 0x460469bb │ │ │ │ sbcvs r6, r5, r5, lsl #1 │ │ │ │ strcc lr, [r0, #-2496] @ 0xfffff640 │ │ │ │ ldmibvs sp!, {r3, r5, r9, sl, lr} │ │ │ │ adceq r4, r9, r4, lsl #21 │ │ │ │ @ instruction: 0xf7ce447a │ │ │ │ stmib r4, {r1, r2, r7, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff5002 │ │ │ │ - blmi fe0a7270 <__bss_end__@@Base+0xfe029b88> │ │ │ │ + blmi fe0a7270 <__bss_end__@@Base+0xfe029b80> │ │ │ │ tstcc r0, #2063597568 @ 0x7b000000 │ │ │ │ strt r6, [r6], #-1019 @ 0xfffffc05 │ │ │ │ andscs r4, r0, pc, ror r9 │ │ │ │ @ instruction: 0xf7cd4479 │ │ │ │ ldmibvs fp!, {r1, r2, r5, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ addvs r4, r6, r4, lsl #12 │ │ │ │ sbcvs r2, r6, r1, lsl #22 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ strcc lr, [r0], -r0, asr #19 │ │ │ │ mvnsvs r4, #48, 12 @ 0x3000000 │ │ │ │ - bmi 1e53d10 <__bss_end__@@Base+0x1dd6628> │ │ │ │ + bmi 1e53d10 <__bss_end__@@Base+0x1dd6620> │ │ │ │ ldrbtmi r0, [sl], #-153 @ 0xffffff67 │ │ │ │ stcl 7, cr15, [r6], #-824 @ 0xfffffcc8 │ │ │ │ stmib r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ ldrb r3, [r8, -r2] │ │ │ │ @ instruction: 0x46411e5a │ │ │ │ addseq r3, r2, r4 │ │ │ │ svc 0x00d8f7cd │ │ │ │ @ instruction: 0xf04f68e3 │ │ │ │ andsvs r5, sl, lr, ror r2 │ │ │ │ - blt 12b6d48 <__bss_end__@@Base+0x1239660> │ │ │ │ + blt 12b6d48 <__bss_end__@@Base+0x1239658> │ │ │ │ andcs r2, r0, r0, lsl #6 │ │ │ │ ssatmi r4, #13, r9, lsl #12 │ │ │ │ mrrcne 11, 15, r6, sl, cr13 │ │ │ │ mlale r0, r5, r2, r4 │ │ │ │ movwcc r6, #10466 @ 0x28e2 │ │ │ │ strmi r4, [sl], #-683 @ 0xfffffd55 │ │ │ │ andsle r6, sl, r0, asr r0 │ │ │ │ smlattcc r8, r2, r8, r6 │ │ │ │ andsvs r4, r0, sl, lsl #8 │ │ │ │ movwcs lr, #2032 @ 0x7f0 │ │ │ │ - blvs fff8a828 <__bss_end__@@Base+0xfff0d140> │ │ │ │ + blvs fff8a828 <__bss_end__@@Base+0xfff0d138> │ │ │ │ andcs r1, r0, sl, asr ip │ │ │ │ addsmi r4, r5, #26214400 @ 0x1900000 │ │ │ │ stmiavs r2!, {r0, r2, r3, ip, lr, pc}^ │ │ │ │ addsmi r3, sp, #134217728 @ 0x8000000 │ │ │ │ subsvs r4, r0, sl, lsl #8 │ │ │ │ stmiavs r2!, {r0, r1, r2, ip, lr, pc}^ │ │ │ │ - blvs fff851b4 <__bss_end__@@Base+0xfff07acc> │ │ │ │ + blvs fff851b4 <__bss_end__@@Base+0xfff07ac4> │ │ │ │ andsvs r4, r0, sl, lsl #8 │ │ │ │ addsmi r1, r5, #23040 @ 0x5a00 │ │ │ │ @ instruction: 0x4665d1f1 │ │ │ │ - blt 7b6da0 <__bss_end__@@Base+0x7396b8> │ │ │ │ + blt 7b6da0 <__bss_end__@@Base+0x7396b0> │ │ │ │ ldrmi r2, [r9], -r0, lsl #6 │ │ │ │ ldrmi r1, [r0, #3162] @ 0xc5a │ │ │ │ - blge feaf5eac <__bss_end__@@Base+0xfea787c4> │ │ │ │ + blge feaf5eac <__bss_end__@@Base+0xfea787bc> │ │ │ │ movwcc r6, #10466 @ 0x28e2 │ │ │ │ strmi r4, [sl], #-1347 @ 0xfffffabd │ │ │ │ andls pc, r4, r2, asr #17 │ │ │ │ - blge fe8f5ebc <__bss_end__@@Base+0xfe8787d4> │ │ │ │ + blge fe8f5ebc <__bss_end__@@Base+0xfe8787cc> │ │ │ │ smlattcc r8, r2, r8, r6 │ │ │ │ @ instruction: 0xf8c2440a │ │ │ │ strb r9, [sp, r0]! │ │ │ │ ldrmi r2, [r9], -r0, lsl #6 │ │ │ │ strbmi r1, [r2, #-3162] @ 0xfffff3a6 │ │ │ │ - blge fe5f5ed4 <__bss_end__@@Base+0xfe5787ec> │ │ │ │ + blge fe5f5ed4 <__bss_end__@@Base+0xfe5787e4> │ │ │ │ movwcc r6, #10466 @ 0x28e2 │ │ │ │ strmi r4, [sl], #-1347 @ 0xfffffabd │ │ │ │ andls pc, r4, r2, asr #17 │ │ │ │ - blge fe3f5ee4 <__bss_end__@@Base+0xfe3787fc> │ │ │ │ + blge fe3f5ee4 <__bss_end__@@Base+0xfe3787f4> │ │ │ │ smlattcc r8, r2, r8, r6 │ │ │ │ @ instruction: 0xf8c2440a │ │ │ │ strb r9, [sp, r0]! │ │ │ │ rscscc pc, pc, #8, 2 │ │ │ │ andcc r4, r4, r9, asr #12 │ │ │ │ @ instruction: 0xf7cd0092 │ │ │ │ stmiavs r3!, {r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ rsbspl pc, lr, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7ff601a │ │ │ │ stmdami sp!, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ - blvs 1f8a69c <__bss_end__@@Base+0x1f0cfb4> │ │ │ │ + blvs 1f8a69c <__bss_end__@@Base+0x1f0cfac> │ │ │ │ stmdapl r8!, {r2, r3, r4, r5, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdami fp!, {r0, r1, r3, r4, r5, r8, fp, lr} │ │ │ │ stmdapl r8!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ andvs r2, r4, r1, asr r4 │ │ │ │ @ instruction: 0xf7ce2001 │ │ │ │ @ instruction: 0xf7ceeb82 │ │ │ │ stmdami r4!, {r2, r4, r5, fp, sp, lr, pc} │ │ │ │ - blvs 1f8a6e0 <__bss_end__@@Base+0x1f0cff8> │ │ │ │ + blvs 1f8a6e0 <__bss_end__@@Base+0x1f0cff0> │ │ │ │ stmdapl r8!, {r0, r2, r4, r5, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdami r2!, {r2, r4, r5, r8, fp, lr} │ │ │ │ @ instruction: 0xe7ec4479 │ │ │ │ - blvs 1f8aec4 <__bss_end__@@Base+0x1f0d7dc> │ │ │ │ + blvs 1f8aec4 <__bss_end__@@Base+0x1f0d7d4> │ │ │ │ stmdapl r8!, {r1, r4, r5, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldmdami sp, {r0, r4, r5, r8, fp, lr} │ │ │ │ @ instruction: 0xe7e24479 │ │ │ │ @ instruction: 0x46324819 │ │ │ │ stmdbmi pc!, {r0, r2, r3, r4, r5, r6, r8, r9, fp, sp, lr} @ │ │ │ │ ldrbtmi r5, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ stmdbmi lr!, {r0, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2071 @ 0xfffff7e9 │ │ │ │ @ instruction: 0xf7cee7d7 │ │ │ │ ldmdami r3, {r1, r2, r3, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ - blvs 1f8a744 <__bss_end__@@Base+0x1f0d05c> │ │ │ │ + blvs 1f8a744 <__bss_end__@@Base+0x1f0d054> │ │ │ │ stmdapl r8!, {r1, r3, r5, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldmdami r1, {r0, r3, r5, r8, fp, lr} │ │ │ │ @ instruction: 0xe7ca4479 │ │ │ │ strtmi r4, [r2], -sp, lsl #16 │ │ │ │ stmdbmi r7!, {r0, r2, r3, r4, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ ldrbtmi r5, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ @@ -50478,18 +50478,18 @@ │ │ │ │ andeq lr, r0, r2, ror r5 │ │ │ │ andeq lr, r0, sl, lsl #11 │ │ │ │ andeq lr, r0, r8, asr r5 │ │ │ │ andeq lr, r0, r0, ror r5 │ │ │ │ andeq lr, r0, r2, asr #10 │ │ │ │ andeq lr, r0, sl, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb90140 <__bss_end__@@Base+0xfeb12a58> │ │ │ │ + bl feb90140 <__bss_end__@@Base+0xfeb12a50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [lr, #-832] @ 0xfffffcc0 │ │ │ │ - bmi 7e5170 <__bss_end__@@Base+0x767a88> │ │ │ │ + bmi 7e5170 <__bss_end__@@Base+0x767a80> │ │ │ │ ldcmi 4, cr4, [lr], {125} @ 0x7d │ │ │ │ ldrbtmi r4, [ip], #-2846 @ 0xfffff4e2 │ │ │ │ ldcmi 8, cr5, [lr, #-680] @ 0xfffffd58 │ │ │ │ andls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ ldrbtmi r4, [sp], #-2075 @ 0xfffff7e5 │ │ │ │ @@ -50500,19 +50500,19 @@ │ │ │ │ @ instruction: 0xf7ce4628 │ │ │ │ stmdacs r2, {r1, r2, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d009 │ │ │ │ stmdacs r1, {r1} │ │ │ │ ldmib sp, {r2, r4, ip, lr, pc}^ │ │ │ │ movwcs r0, #261 @ 0x105 │ │ │ │ @ instruction: 0xf7fe462a │ │ │ │ - blmi 478a84 <__bss_end__@@Base+0x3fb39c> │ │ │ │ + blmi 478a84 <__bss_end__@@Base+0x3fb394> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 28b7dc <__bss_end__@@Base+0x20e0f4> │ │ │ │ + blmi 28b7dc <__bss_end__@@Base+0x20e0ec> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 213010 <__bss_end__@@Base+0x195928> │ │ │ │ + blls 213010 <__bss_end__@@Base+0x195920> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-36]! @ 0xffffffdc │ │ │ │ stmiapl r3!, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ ldm r8!, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r6, r2, ip, ror #8 │ │ │ │ @@ -50521,21 +50521,21 @@ │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq pc, r0, lr, lsl #7 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r6, r2, r8, lsl r4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb901ec <__bss_end__@@Base+0xfeb12b04> │ │ │ │ + bl feb901ec <__bss_end__@@Base+0xfeb12afc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, sp, r0, asr #31 │ │ │ │ andcs r4, r0, #2240 @ 0x8c0 │ │ │ │ ldrbtmi r4, [sp], #-3107 @ 0xfffff3dd │ │ │ │ andls r4, sl, #35840 @ 0x8c00 │ │ │ │ - bmi 90a1f4 <__bss_end__@@Base+0x88cb0c> │ │ │ │ + bmi 90a1f4 <__bss_end__@@Base+0x88cb04> │ │ │ │ stceq 1, cr15, [r8], #-52 @ 0xffffffcc │ │ │ │ stcmi 8, cr5, [r2, #-680]! @ 0xfffffd58 │ │ │ │ andls r6, fp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ ldrbtmi r4, [sp], #-2079 @ 0xfffff7e1 │ │ │ │ stmdapl r0!, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @@ -50549,19 +50549,19 @@ │ │ │ │ @ instruction: 0xf7ce4628 │ │ │ │ stmdacs r2, {r2, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d009 │ │ │ │ stmdacs r1, {r1} │ │ │ │ ldmib sp, {r2, r4, ip, lr, pc}^ │ │ │ │ strtmi r1, [sl], -r9, lsl #6 │ │ │ │ @ instruction: 0xf7fe9808 │ │ │ │ - blmi 4f89c0 <__bss_end__@@Base+0x47b2d8> │ │ │ │ + blmi 4f89c0 <__bss_end__@@Base+0x47b2d0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 30b8a8 <__bss_end__@@Base+0x28e1c0> │ │ │ │ + blmi 30b8a8 <__bss_end__@@Base+0x28e1b8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 3130d4 <__bss_end__@@Base+0x2959ec> │ │ │ │ + blls 3130d4 <__bss_end__@@Base+0x2959e4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-52]! @ 0xffffffcc │ │ │ │ stmiapl r3!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ ldm r6, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x000263be │ │ │ │ @@ -50572,21 +50572,21 @@ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r6, r2, r4, asr r3 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb902b8 <__bss_end__@@Base+0xfeb12bd0> │ │ │ │ + bl feb902b8 <__bss_end__@@Base+0xfeb12bc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, sp, r0, asr #31 │ │ │ │ andcs r4, r0, #2240 @ 0x8c0 │ │ │ │ ldrbtmi r4, [sp], #-3107 @ 0xfffff3dd │ │ │ │ andls r4, sl, #35840 @ 0x8c00 │ │ │ │ - bmi 90a2c0 <__bss_end__@@Base+0x88cbd8> │ │ │ │ + bmi 90a2c0 <__bss_end__@@Base+0x88cbd0> │ │ │ │ stceq 1, cr15, [r8], #-52 @ 0xffffffcc │ │ │ │ stcmi 8, cr5, [r2, #-680]! @ 0xfffffd58 │ │ │ │ andls r6, fp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ ldrbtmi r4, [sp], #-2079 @ 0xfffff7e1 │ │ │ │ stmdapl r0!, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @@ -50600,19 +50600,19 @@ │ │ │ │ @ instruction: 0xf7ce4628 │ │ │ │ stmdacs r2, {r1, r2, r3, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d009 │ │ │ │ stmdacs r1, {r1} │ │ │ │ ldmib sp, {r2, r4, ip, lr, pc}^ │ │ │ │ strtmi r1, [sl], -r9, lsl #6 │ │ │ │ @ instruction: 0xf7fe9808 │ │ │ │ - blmi 4f88f4 <__bss_end__@@Base+0x47b20c> │ │ │ │ + blmi 4f88f4 <__bss_end__@@Base+0x47b204> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 30b974 <__bss_end__@@Base+0x28e28c> │ │ │ │ + blmi 30b974 <__bss_end__@@Base+0x28e284> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 3131a0 <__bss_end__@@Base+0x295ab8> │ │ │ │ + blls 3131a0 <__bss_end__@@Base+0x295ab0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-52]! @ 0xffffffcc │ │ │ │ stmiapl r3!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ ldmda r0!, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strdeq r6, [r2], -r2 │ │ │ │ @@ -50629,15 +50629,15 @@ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ addslt r4, r7, r5, asr fp │ │ │ │ @ instruction: 0x46044a55 │ │ │ │ @ instruction: 0x460d447b │ │ │ │ - blmi 154ac00 <__bss_end__@@Base+0x14cd518> │ │ │ │ + blmi 154ac00 <__bss_end__@@Base+0x14cd510> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstls r5, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrsbcc pc, [r0, #-128] @ 0xffffff80 @ │ │ │ │ suble r2, r4, r0, lsl #22 │ │ │ │ cdpvs 15, 6, cr10, cr0, cr5, {0} │ │ │ │ @ instruction: 0xf7cd4639 │ │ │ │ @@ -50656,68 +50656,68 @@ │ │ │ │ vqrdmulh.s d15, d3, d8 │ │ │ │ ldrbtmi r4, [sl], #-2624 @ 0xfffff5c0 │ │ │ │ @ instruction: 0xf7ce0099 │ │ │ │ mvnvs lr, r2, lsl #20 │ │ │ │ @ instruction: 0x612b6933 │ │ │ │ @ instruction: 0x8014f8d6 │ │ │ │ andshi pc, r4, r5, asr #17 │ │ │ │ - blx 2536d6 <__bss_end__@@Base+0x1d5fee> │ │ │ │ + blx 2536d6 <__bss_end__@@Base+0x1d5fe6> │ │ │ │ ldmibvs r1!, {r0, r1, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ce0092 │ │ │ │ @ instruction: 0x463ae978 │ │ │ │ biceq pc, ip, r4, lsl #2 │ │ │ │ @ instruction: 0xf7fb4628 │ │ │ │ - bmi db813c <__bss_end__@@Base+0xd3aa54> │ │ │ │ + bmi db813c <__bss_end__@@Base+0xd3aa4c> │ │ │ │ ldrbtmi r4, [sl], #-2866 @ 0xfffff4ce │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4628d155 │ │ │ │ pop {r0, r1, r2, r4, ip, sp, pc} │ │ │ │ - blmi c1a1fc <__bss_end__@@Base+0xb9cb14> │ │ │ │ + blmi c1a1fc <__bss_end__@@Base+0xb9cb0c> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrdcs pc, [r8, r3] │ │ │ │ @ instruction: 0xddb32a00 │ │ │ │ ldrdcc pc, [ip, r3] │ │ │ │ blcs 53250 │ │ │ │ ldmdavs r9, {r0, r2, r4, r5, ip, lr, pc} │ │ │ │ andcs r2, r0, #201326592 @ 0xc000000 │ │ │ │ andcc lr, r0, #3358720 @ 0x334000 │ │ │ │ andcs r2, r1, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xf9eef7ec │ │ │ │ - bmi 9b30f8 <__bss_end__@@Base+0x935a10> │ │ │ │ + bmi 9b30f8 <__bss_end__@@Base+0x935a08> │ │ │ │ @ instruction: 0xf85969f6 │ │ │ │ stmdavs sl, {r1, ip} │ │ │ │ ldmdavs r0, {r1, r6, r8, r9, ip, sp, pc} │ │ │ │ andvs r4, r8, r5, lsl r6 │ │ │ │ - blcs 8ab80 <__bss_end__@@Base+0xd498> │ │ │ │ + blcs 8ab80 <__bss_end__@@Base+0xd490> │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ svclt 0x00b82901 │ │ │ │ strtmi r2, [sl], -r1, lsl #2 │ │ │ │ rsbvs r2, r8, r1 │ │ │ │ sbcsmi pc, r4, r9, asr #13 │ │ │ │ - bleq 27739c <__bss_end__@@Base+0x1f9cb4> │ │ │ │ - blx 91746 <__bss_end__@@Base+0x1405e> │ │ │ │ + bleq 27739c <__bss_end__@@Base+0x1f9cac> │ │ │ │ + blx 91746 <__bss_end__@@Base+0x14056> │ │ │ │ msrvs (UNDEF: 121), r3 │ │ │ │ - b 140b700 <__bss_end__@@Base+0x138e018> │ │ │ │ + b 140b700 <__bss_end__@@Base+0x138e010> │ │ │ │ stmib r5, {r0, r1, r7, fp}^ │ │ │ │ ldrbtmi r2, [r9], #-514 @ 0xfffffdfe │ │ │ │ @ instruction: 0xf7cd4640 │ │ │ │ @ instruction: 0x4642ec14 │ │ │ │ mvnvs r4, r1, lsr r6 │ │ │ │ @ instruction: 0xd1aa2e00 │ │ │ │ ldc 7, cr15, [sl, #-820] @ 0xfffffccc │ │ │ │ ldmdbmi r1, {r0, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7c74479 │ │ │ │ eorcs r4, r0, r0, lsl r9 │ │ │ │ ldrbtmi r9, [r9], #-771 @ 0xfffffcfd │ │ │ │ stc 7, cr15, [r2], {205} @ 0xcd │ │ │ │ eorcs r4, r0, #42991616 @ 0x2900000 │ │ │ │ @ instruction: 0xf7cd4605 │ │ │ │ - blls 13470c <__bss_end__@@Base+0xb7024> │ │ │ │ + blls 13470c <__bss_end__@@Base+0xb701c> │ │ │ │ @ instruction: 0xf7cde7cc │ │ │ │ svclt 0x0000ef68 │ │ │ │ andeq r6, r2, r4, lsr #4 │ │ │ │ andeq r6, r2, ip, lsl r2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq lr, r0, r6, asr #11 │ │ │ │ muleq r2, r6, r1 │ │ │ │ @@ -50725,51 +50725,51 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq lr, [r0], -sl │ │ │ │ andeq lr, r0, r8, lsl #10 │ │ │ │ andeq lr, r0, sl, asr #9 │ │ │ │ movweq pc, #12288 @ 0x3000 @ │ │ │ │ tstle r7, r1, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb9051c <__bss_end__@@Base+0xfeb12e34> │ │ │ │ + bl feb9051c <__bss_end__@@Base+0xfeb12e2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ @ instruction: 0xf7dc9301 │ │ │ │ - blls b85f0 <__bss_end__@@Base+0x3af08> │ │ │ │ + blls b85f0 <__bss_end__@@Base+0x3af00> │ │ │ │ @ instruction: 0xf8d0b128 │ │ │ │ ldmdblt r2, {r7, sp} │ │ │ │ andlt r4, r3, r8, lsl r6 │ │ │ │ @ instruction: 0xf06fbd00 │ │ │ │ ldrmi r0, [r8], -r6, lsr #6 │ │ │ │ stclt 0, cr11, [r0, #-12] │ │ │ │ msreq CPSR_sx, #111 @ 0x6f │ │ │ │ @ instruction: 0x47704618 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi f480c <__bss_end__@@Base+0x77124> │ │ │ │ + blhi f480c <__bss_end__@@Base+0x7711c> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0060f8cc │ │ │ │ svcge 0x0000b09d │ │ │ │ - bmi 17cabb8 <__bss_end__@@Base+0x174d4d0> │ │ │ │ + bmi 17cabb8 <__bss_end__@@Base+0x174d4c8> │ │ │ │ streq pc, [r3, #-3] │ │ │ │ stccs 14, cr4, [r2, #-372] @ 0xfffffe8c │ │ │ │ ldrbtmi r6, [sl], #-571 @ 0xfffffdc5 │ │ │ │ ldrbtmi r4, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ rsbsvs r6, lr, #1073741871 @ 0x4000002f │ │ │ │ streq pc, [r3], -r4 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f66fb │ │ │ │ rsbsvs r0, r8, r0, lsl #6 │ │ │ │ @ instruction: 0xf00061f9 │ │ │ │ mcrcs 3, 0, r8, cr2, cr4, {6} │ │ │ │ strbhi pc, [lr], #0 @ │ │ │ │ movweq pc, #12289 @ 0x3001 @ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ - blmi 14da6c0 <__bss_end__@@Base+0x145cfd8> │ │ │ │ + blmi 14da6c0 <__bss_end__@@Base+0x145cfd0> │ │ │ │ @ instruction: 0x3320447b │ │ │ │ - blmi 1491698 <__bss_end__@@Base+0x1413fb0> │ │ │ │ + blmi 1491698 <__bss_end__@@Base+0x1413fa8> │ │ │ │ ldmpl r1, {r1, r3, r4, r5, r6, r9, fp, sp, lr}^ │ │ │ │ teqvs r9, r0, asr fp │ │ │ │ @ instruction: 0xf8d358d3 │ │ │ │ stmdavs fp, {r3, r7, r8, ip, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrmi r8, [r8], r6, asr #7 │ │ │ │ ldmdavs fp, {r1, r3, r4, r5, r8, fp, sp, lr} │ │ │ │ @@ -50790,40 +50790,40 @@ │ │ │ │ @ instruction: 0xf7fd601a │ │ │ │ mcrcs 12, 0, pc, cr2, cr9, {2} @ │ │ │ │ @ instruction: 0xf0004605 │ │ │ │ stccs 2, cr8, [r0, #-868] @ 0xfffffc9c │ │ │ │ sbchi pc, pc, r0 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ cmnvs fp, r9, ror #12 │ │ │ │ - b 140afc8 <__bss_end__@@Base+0x138d8e0> │ │ │ │ + b 140afc8 <__bss_end__@@Base+0x138d8d8> │ │ │ │ @ instruction: 0xf1090983 │ │ │ │ vld1.8 {d0-d3}, [r2], r7 │ │ │ │ @ instruction: 0xf023637f │ │ │ │ - bl feb7a06c <__bss_end__@@Base+0xfeafc984> │ │ │ │ + bl feb7a06c <__bss_end__@@Base+0xfeafc97c> │ │ │ │ addsmi r0, r9, #201326592 @ 0xc000000 │ │ │ │ @ instruction: 0xf5add006 │ │ │ │ strbtmi r5, [r9], -r0, lsl #27 │ │ │ │ @ instruction: 0xf8cd4299 │ │ │ │ ldrshle r0, [r8, #252]! @ 0xfc │ │ │ │ mvnsvc pc, #64, 12 @ 0x4000000 │ │ │ │ - bl feb89498 <__bss_end__@@Base+0xfeb0bdb0> │ │ │ │ + bl feb89498 <__bss_end__@@Base+0xfeb0bda8> │ │ │ │ tstlt r3, r3, lsl #26 │ │ │ │ strbtmi r3, [fp], #-2820 @ 0xfffff4fc │ │ │ │ ldmdbvs fp!, {r3, r4, sp, lr}^ │ │ │ │ ldmib r5, {r0, r1, r3, r5, r6, r7, r9, sl, lr}^ │ │ │ │ blcs 4ac70 │ │ │ │ @ instruction: 0xf8d8dd4a │ │ │ │ strbmi r1, [sl], -ip │ │ │ │ @ instruction: 0xf7ce4668 │ │ │ │ ldmdbvs fp!, {r1, r3, r6, fp, sp, lr, pc}^ │ │ │ │ strhle r4, [r3, #-35] @ 0xffffffdd │ │ │ │ @ instruction: 0xf00042a3 │ │ │ │ - ble 14da3cc <__bss_end__@@Base+0x145cce4> │ │ │ │ + ble 14da3cc <__bss_end__@@Base+0x145ccdc> │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ - bvs 5f4b00 <__bss_end__@@Base+0x577418> │ │ │ │ + bvs 5f4b00 <__bss_end__@@Base+0x577410> │ │ │ │ bvs 74a94 │ │ │ │ blcs 53a78 │ │ │ │ ldrhi pc, [fp], #-832 @ 0xfffffcc0 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ andeq lr, r9, fp, lsl #22 │ │ │ │ @ instruction: 0x466100b4 │ │ │ │ ldrbmi r4, [sl], -lr, lsl #13 │ │ │ │ @@ -50858,15 +50858,15 @@ │ │ │ │ ldmdbvs fp!, {r2, r3}^ │ │ │ │ @ instruction: 0xf00042a3 │ │ │ │ vsubw.s8 q12, q8, d1 │ │ │ │ mcrcs 3, 0, r8, cr0, cr2, {5} │ │ │ │ andcs sp, r0, #4480 @ 0x1180 │ │ │ │ @ instruction: 0x46de00b0 │ │ │ │ ldc 6, cr4, [pc, #592] @ 3977c │ │ │ │ - bl 314048 <__bss_end__@@Base+0x296960> │ │ │ │ + bl 314048 <__bss_end__@@Base+0x296958> │ │ │ │ @ instruction: 0xf8c70184 │ │ │ │ rscsvs sl, r9, r0 │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ svclt 0x00c42c00 │ │ │ │ @ instruction: 0x46d94692 │ │ │ │ svclt 0x00c84413 │ │ │ │ stc 8, cr6, [r3, #996] @ 0x3e4 │ │ │ │ @@ -50893,38 +50893,38 @@ │ │ │ │ @ instruction: 0xf10c7a00 │ │ │ │ andcc r0, r4, #256 @ 0x100 │ │ │ │ cdpeq 1, 0, cr15, cr4, cr14, {0} │ │ │ │ bicle r4, r5, r6, ror #10 │ │ │ │ ldrdge pc, [r0], -r7 │ │ │ │ ldmibvs fp!, {r0, r2, r4, r6, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ - blmi fe95a1cc <__bss_end__@@Base+0xfe8dcae4> │ │ │ │ + blmi fe95a1cc <__bss_end__@@Base+0xfe8dcadc> │ │ │ │ @ instruction: 0xf8d86a7a │ │ │ │ @ instruction: 0xf8529000 │ │ │ │ @ instruction: 0xf8d8b003 │ │ │ │ @ instruction: 0xf8db300c │ │ │ │ ldc 0, cr6, [r3] │ │ │ │ vmlacs.f32 s16, s0, s0 │ │ │ │ tstphi r7, #0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8cb6833 │ │ │ │ strbmi r3, [fp], -r0 │ │ │ │ - blcs 8aeac <__bss_end__@@Base+0xd7c4> │ │ │ │ + blcs 8aeac <__bss_end__@@Base+0xd7bc> │ │ │ │ tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ @ instruction: 0xf6c96071 │ │ │ │ @ instruction: 0xf84241d4 │ │ │ │ stmib r6, {r3, r8, r9, fp, ip}^ │ │ │ │ - blx 10620e <__bss_end__@@Base+0x88b26> │ │ │ │ + blx 10620e <__bss_end__@@Base+0x88b1e> │ │ │ │ ldmibmi r4, {r0, r1, r8, r9, ip, sp, lr, pc} │ │ │ │ andcs lr, r2, #3244032 @ 0x318000 │ │ │ │ addseq r4, ip, r9, ror r4 │ │ │ │ @ instruction: 0xf7cd4620 │ │ │ │ strtmi lr, [r2], -r4, ror #20 │ │ │ │ mvnsvs r2, r0, lsl #2 │ │ │ │ - bl 1b7754c <__bss_end__@@Base+0x1af9e64> │ │ │ │ + bl 1b7754c <__bss_end__@@Base+0x1af9e5c> │ │ │ │ ldmib r6, {r4, r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ tstcs r0, r4, lsl #8 │ │ │ │ vqdmulh.s d15, d10, d4 │ │ │ │ @ instruction: 0xf7cd0092 │ │ │ │ strmi lr, [r2, #2916]! @ 0xb64 │ │ │ │ orrhi pc, r9, r0, asr #6 │ │ │ │ stcle 12, cr2, [sp, #-0] │ │ │ │ @@ -50938,48 +50938,48 @@ │ │ │ │ svceq 0x0001f1b9 │ │ │ │ movwcs fp, #8136 @ 0x1fc8 │ │ │ │ @ instruction: 0xf8d8dd0e │ │ │ │ addseq r2, r9, ip │ │ │ │ strmi r3, [sl], #-769 @ 0xfffffcff │ │ │ │ ldc 5, cr4, [r2, #612] @ 0x264 │ │ │ │ ldmibvs r2!, {r9, fp, ip, sp, lr}^ │ │ │ │ - bvc 27518c <__bss_end__@@Base+0x1f7aa4> │ │ │ │ + bvc 27518c <__bss_end__@@Base+0x1f7a9c> │ │ │ │ stcl 4, cr4, [r2, #40] @ 0x28 │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ bvc 74dcc │ │ │ │ - bvc 1a35248 <__bss_end__@@Base+0x19b7b60> │ │ │ │ + bvc 1a35248 <__bss_end__@@Base+0x19b7b58> │ │ │ │ bvc 74d94 │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ ldrdmi pc, [r0], -fp │ │ │ │ ldrdge pc, [r0], -r8 │ │ │ │ bhi 74ce4 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r3!, {r0, r3, r5, r7, r9, pc} │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0x46224653 │ │ │ │ @ instruction: 0xf04f2b01 │ │ │ │ svclt 0x00b80101 │ │ │ │ rsbvs r2, r1, r1, lsl #6 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 2777c4 <__bss_end__@@Base+0x1fa0dc> │ │ │ │ + blne 2777c4 <__bss_end__@@Base+0x1fa0d4> │ │ │ │ movwcc lr, #18884 @ 0x49c4 │ │ │ │ vqrdmulh.s d15, d3, d3 │ │ │ │ stmib r4, {r0, r1, r5, r6, r8, fp, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-514 @ 0xfffffdfe │ │ │ │ stmibeq r3, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7cd4648 │ │ │ │ strbmi lr, [sl], -r0, lsl #20 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ - bl 277614 <__bss_end__@@Base+0x1f9f2c> │ │ │ │ + bl 277614 <__bss_end__@@Base+0x1f9f24> │ │ │ │ ldmib r4, {r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ tstcs r0, r4, lsl #18 │ │ │ │ - blx 291cda <__bss_end__@@Base+0x2145f2> │ │ │ │ + blx 291cda <__bss_end__@@Base+0x2145ea> │ │ │ │ addseq pc, r2, r3, lsl #4 │ │ │ │ - b ffff7628 <__bss_end__@@Base+0xfff79f40> │ │ │ │ + b ffff7628 <__bss_end__@@Base+0xfff79f38> │ │ │ │ strbmi r6, [fp, #-2427] @ 0xfffff685 │ │ │ │ tstphi pc, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf109dd0e │ │ │ │ andcs r0, r0, #1 │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ addeq r5, r0, lr, ror ip │ │ │ │ @@ -50990,39 +50990,39 @@ │ │ │ │ svceq 0x0001f1ba │ │ │ │ movwcs fp, #8136 @ 0x1fc8 │ │ │ │ @ instruction: 0xf8d8dd0e │ │ │ │ addseq r2, r9, ip │ │ │ │ strmi r3, [sl], #-769 @ 0xfffffcff │ │ │ │ ldc 5, cr4, [r2, #616] @ 0x268 │ │ │ │ stmibvs r2!, {r9, fp, ip, sp, lr}^ │ │ │ │ - bvc 27525c <__bss_end__@@Base+0x1f7b74> │ │ │ │ + bvc 27525c <__bss_end__@@Base+0x1f7b6c> │ │ │ │ stcl 4, cr4, [r2, #40] @ 0x28 │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ ldmib r7, {r1, r3, r4, r5, r8, fp, sp, lr}^ │ │ │ │ ldmdavs r3, {r0, r1, r2, r8} │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ - blx febf7750 <__bss_end__@@Base+0xfeb7a068> │ │ │ │ + blx febf7750 <__bss_end__@@Base+0xfeb7a060> │ │ │ │ @ instruction: 0x468169bb │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ @ instruction: 0xf1b98144 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ andcs r8, r0, #1073741875 @ 0x40000033 │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ - blx feaf7766 <__bss_end__@@Base+0xfea7a07e> │ │ │ │ + blx feaf7766 <__bss_end__@@Base+0xfea7a076> │ │ │ │ ldmib r7, {r1, r7, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7fb2101 │ │ │ │ @ instruction: 0xf8d9f915 │ │ │ │ - blcc 85798 <__bss_end__@@Base+0x80b0> │ │ │ │ + blcc 85798 <__bss_end__@@Base+0x80a8> │ │ │ │ andcc pc, r4, r9, asr #17 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf00082de │ │ │ │ andcs r8, r0, #-2147483647 @ 0x80000001 │ │ │ │ @ instruction: 0x46504631 │ │ │ │ - blx fe5f778e <__bss_end__@@Base+0xfe57a0a6> │ │ │ │ + blx fe5f778e <__bss_end__@@Base+0xfe57a09e> │ │ │ │ @ instruction: 0x468069bb │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ ldmibvs fp!, {r0, r2, r4, r5, r6, r7, r8, pc}^ │ │ │ │ stmdbeq r3, {r0, r1, ip, sp, lr, pc} │ │ │ │ svceq 0x0001f1b9 │ │ │ │ rsbhi pc, r2, #64 @ 0x40 │ │ │ │ @ instruction: 0xf7dc69f8 │ │ │ │ @@ -51032,64 +51032,64 @@ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0x46498257 │ │ │ │ @ instruction: 0xf7fd6a38 │ │ │ │ @ instruction: 0x4681fa71 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x460181d0 │ │ │ │ strbmi r2, [r0], -r0, lsl #4 │ │ │ │ - blx 1cf77d6 <__bss_end__@@Base+0x1c7a0ee> │ │ │ │ + blx 1cf77d6 <__bss_end__@@Base+0x1c7a0e6> │ │ │ │ ldmibvs r8!, {r0, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7fe6239 │ │ │ │ - bvs eb7bb8 <__bss_end__@@Base+0xe3a4d0> │ │ │ │ - blcc 93924 <__bss_end__@@Base+0x1623c> │ │ │ │ + bvs eb7bb8 <__bss_end__@@Base+0xe3a4c8> │ │ │ │ + blcc 93924 <__bss_end__@@Base+0x16234> │ │ │ │ blcs 51928 │ │ │ │ movwhi pc, #37568 @ 0x92c0 @ │ │ │ │ adcshi pc, pc, r0 │ │ │ │ - blcc 939d4 <__bss_end__@@Base+0x162ec> │ │ │ │ + blcc 939d4 <__bss_end__@@Base+0x162e4> │ │ │ │ blcs 519d8 │ │ │ │ addshi pc, r4, #192, 4 │ │ │ │ ldmibvs r0!, {r0, r1, r3, r8, ip, lr, pc}^ │ │ │ │ - blmi 465c98 <__bss_end__@@Base+0x3e85b0> │ │ │ │ + blmi 465c98 <__bss_end__@@Base+0x3e85a8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf8cb6033 │ │ │ │ stmdavs r3!, {sp, lr}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xd1188297 │ │ │ │ orrlt r6, r8, r0, ror #19 │ │ │ │ - bvs 1ecc458 <__bss_end__@@Base+0x1e4ed70> │ │ │ │ + bvs 1ecc458 <__bss_end__@@Base+0x1e4ed68> │ │ │ │ ldrd r5, [fp], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq lr, r0, r0, ror #18 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ ldrdeq lr, [r0], -r6 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf8cb6023 │ │ │ │ teqlt r5, r0 │ │ │ │ - blcc 93a1c <__bss_end__@@Base+0x16334> │ │ │ │ + blcc 93a1c <__bss_end__@@Base+0x1632c> │ │ │ │ blcs 51a20 │ │ │ │ addhi pc, r8, #192, 4 │ │ │ │ @ instruction: 0xf8d8d075 │ │ │ │ - blcc 85890 <__bss_end__@@Base+0x81a8> │ │ │ │ + blcc 85890 <__bss_end__@@Base+0x81a0> │ │ │ │ andcc pc, r4, r8, asr #17 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf00082b9 │ │ │ │ @ instruction: 0xf8da8147 │ │ │ │ - blcc 858a4 <__bss_end__@@Base+0x81bc> │ │ │ │ + blcc 858a4 <__bss_end__@@Base+0x81b4> │ │ │ │ andcc pc, r4, sl, asr #17 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ tstle lr, lr, lsr r2 │ │ │ │ @ instruction: 0x001cf8da │ │ │ │ @ instruction: 0xf8dfb128 │ │ │ │ - bvs 1ec6c9c <__bss_end__@@Base+0x1e495b4> │ │ │ │ + bvs 1ec6c9c <__bss_end__@@Base+0x1e495ac> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8db4798 │ │ │ │ @ instruction: 0xf8ca3000 │ │ │ │ @ instruction: 0xf8cb3000 │ │ │ │ @ instruction: 0xf1b9a000 │ │ │ │ andsle r0, r7, r0, lsl #30 │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ @@ -51130,30 +51130,30 @@ │ │ │ │ rsbspl pc, lr, pc, asr #32 │ │ │ │ ldmibvs r3!, {r2, r5, r7}^ │ │ │ │ strmi r3, [sl, #257] @ 0x101 │ │ │ │ strtmi r4, [r2], #-1043 @ 0xfffffbed │ │ │ │ mvnsle r6, r8, lsl r0 │ │ │ │ stmibvs r8!, {r2, r4, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfb128 │ │ │ │ - bvs 1ec6a50 <__bss_end__@@Base+0x1e49368> │ │ │ │ + bvs 1ec6a50 <__bss_end__@@Base+0x1e49360> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8db4798 │ │ │ │ eorvs r3, fp, r0 │ │ │ │ andpl pc, r0, fp, asr #17 │ │ │ │ stmibvs r8, {r0, r1, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfb138 │ │ │ │ - bvs 1ec69fc <__bss_end__@@Base+0x1e49314> │ │ │ │ + bvs 1ec69fc <__bss_end__@@Base+0x1e4930c> │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r9, sp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ @ instruction: 0xf8db6a39 │ │ │ │ andvs r3, fp, r0 │ │ │ │ andne pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8d9e730 │ │ │ │ @ instruction: 0xb120001c │ │ │ │ - bvs 1ecc9a4 <__bss_end__@@Base+0x1e4f2bc> │ │ │ │ + bvs 1ecc9a4 <__bss_end__@@Base+0x1e4f2b4> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8db4798 │ │ │ │ @ instruction: 0xf8c93000 │ │ │ │ @ instruction: 0xf8cb3000 │ │ │ │ strbt r9, [sl], r0 │ │ │ │ @ instruction: 0xf7dc4620 │ │ │ │ strmi pc, [r4], -r3, ror #18 │ │ │ │ @@ -51162,15 +51162,15 @@ │ │ │ │ vhsub.s8 d16, d0, d28 │ │ │ │ cdpvs 1, 4, cr3, cr0, cr2, {1} │ │ │ │ ldmib r8!, {r0, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r2], -r3, asr #12 │ │ │ │ biceq pc, ip, r4, lsl #2 │ │ │ │ eoreq pc, ip, r7, lsl #2 │ │ │ │ @ instruction: 0xffc0f7f9 │ │ │ │ - bvs e72e2c <__bss_end__@@Base+0xdf5744> │ │ │ │ + bvs e72e2c <__bss_end__@@Base+0xdf573c> │ │ │ │ @ instruction: 0xf94cf7dc │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr5, cr15, {1} │ │ │ │ msreq CPSR_fs, #-1073741823 @ 0xc0000001 │ │ │ │ msrcc R11_usr, r0 │ │ │ │ mcrvs 6, 2, r4, cr0, cr10, {0} │ │ │ │ @ instruction: 0xf7cd603b │ │ │ │ @@ -51182,28 +51182,28 @@ │ │ │ │ @ instruction: 0x4619bfb8 │ │ │ │ ldrsbcc pc, [r8], #138 @ 0x8a @ │ │ │ │ svclt 0x00b84299 │ │ │ │ ldmib r4, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ tstcc r1, r4, lsl #4 │ │ │ │ vqsub.u8 d4, d16, d9 │ │ │ │ ldmibmi sp, {r0, r3, r5, r8, pc}^ │ │ │ │ - b 13f9e80 <__bss_end__@@Base+0x137c798> │ │ │ │ + b 13f9e80 <__bss_end__@@Base+0x137c790> │ │ │ │ teqvs sl, r2, lsl #17 │ │ │ │ @ instruction: 0xf7cd4479 │ │ │ │ ldmdbvs sl!, {r1, r2, r6, fp, sp, lr, pc} │ │ │ │ bicseq pc, ip, #-2147483646 @ 0x80000002 │ │ │ │ cdpeq 1, 12, cr15, cr12, cr10, {0} │ │ │ │ cmnvs r8, r0, lsl #20 │ │ │ │ stclle 0, cr6, [fp, #-1004] @ 0xfffffc14 │ │ │ │ @ instruction: 0xf04f46f4 │ │ │ │ ldmdbvs fp!, {r9, fp}^ │ │ │ │ andsge pc, r0, r7, asr #17 │ │ │ │ addeq lr, sl, r3, lsl #22 │ │ │ │ @ instruction: 0xf8dc2300 │ │ │ │ - blx 7da76 <__bss_end__@@Base+0x38e> │ │ │ │ + blx 7da76 <__bss_end__@@Base+0x386> │ │ │ │ stmibvs r1!, {r1, r9, fp, ip, sp}^ │ │ │ │ addsmi r3, sl, #67108864 @ 0x4000000 │ │ │ │ orreq lr, sl, r1, lsl #22 │ │ │ │ @ instruction: 0xf8406809 │ │ │ │ mvnsle r1, r4, lsl #22 │ │ │ │ @ instruction: 0xa010f8d7 │ │ │ │ stceq 1, cr15, [r4], {12} │ │ │ │ @@ -51214,59 +51214,59 @@ │ │ │ │ teqpeq ip, #-1073741823 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ ldmvs sp!, {r0, r2, r3, r4, r5, sp, lr}^ │ │ │ │ ldmdbvs lr!, {r1, r2, r3, r4, r5, r8, sp, lr}^ │ │ │ │ ldcl 1, cr2, [pc] @ 39ab0 │ │ │ │ @ instruction: 0x46b47abc │ │ │ │ ldc 6, cr4, [ip, #320] @ 0x140 │ │ │ │ strbmi r7, [r4], #2560 @ 0xa00 │ │ │ │ - bvs b4e80 <__bss_end__@@Base+0x37798> │ │ │ │ - bvc fe2353dc <__bss_end__@@Base+0xfe1b7cf4> │ │ │ │ + bvs b4e80 <__bss_end__@@Base+0x37790> │ │ │ │ + bvc fe2353dc <__bss_end__@@Base+0xfe1b7cec> │ │ │ │ mvnsle r4, r3, lsl #5 │ │ │ │ ldrdeq pc, [r0], -lr │ │ │ │ blx 472e2 │ │ │ │ stmibvs r0!, {r1, sl, fp, ip}^ │ │ │ │ addmi r3, sl, #1073741824 @ 0x40000000 │ │ │ │ addeq lr, ip, r0, lsl #22 │ │ │ │ bvc 751e0 │ │ │ │ @ instruction: 0xf10ed1e5 │ │ │ │ @ instruction: 0xf10a0e04 │ │ │ │ tstcc r0, #16, 20 @ 0x10000 │ │ │ │ bicsle r4, ip, lr, lsr #11 │ │ │ │ ldmdavs sp!, {r1, r2, r3, r4, r5, r8, fp, sp, lr} │ │ │ │ - bvs 1ecc9a4 <__bss_end__@@Base+0x1e4f2bc> │ │ │ │ + bvs 1ecc9a4 <__bss_end__@@Base+0x1e4f2b4> │ │ │ │ ldmpl r3, {r3, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ svceq 0x0000f1b9 │ │ │ │ mrcge 4, 1, APSR_nzcv, cr3, cr15, {3} │ │ │ │ strtmi r6, [r0], -r3, ror #16 │ │ │ │ ldrdcs lr, [r1, -r7] │ │ │ │ rsbvs r3, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf7fa46a2 │ │ │ │ ldrt pc, [ip], -r9, asr #30 @ │ │ │ │ @ instruction: 0x001cf8d8 │ │ │ │ - blmi fe865fa4 <__bss_end__@@Base+0xfe7e88bc> │ │ │ │ + blmi fe865fa4 <__bss_end__@@Base+0xfe7e88b4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ andhi pc, r0, fp, asr #17 │ │ │ │ - bvs e735e0 <__bss_end__@@Base+0xdf5ef8> │ │ │ │ + bvs e735e0 <__bss_end__@@Base+0xdf5ef0> │ │ │ │ @ instruction: 0xf8a6f7dc │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf100ac2e │ │ │ │ adcsvs r0, fp, ip, asr #7 │ │ │ │ ldmibmi r9, {r0, r2, r3, r5, sl, sp, lr, pc} │ │ │ │ cmnvs fp, r0, lsl r0 │ │ │ │ @ instruction: 0xf7cc4479 │ │ │ │ ldmdbvs fp!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ strmi r2, [r0], r1, lsl #26 │ │ │ │ strcs fp, [r1, #-4024] @ 0xfffff048 │ │ │ │ sbcvs r6, r3, r3, lsl #1 │ │ │ │ movwpl lr, #2496 @ 0x9c0 │ │ │ │ - bmi fe4cb3d0 <__bss_end__@@Base+0xfe44dce8> │ │ │ │ + bmi fe4cb3d0 <__bss_end__@@Base+0xfe44dce0> │ │ │ │ ldrbtmi r0, [sl], #-169 @ 0xffffff57 │ │ │ │ stcl 7, cr15, [r0, #-820] @ 0xfffffccc │ │ │ │ andpl lr, r2, r8, asr #19 │ │ │ │ @ instruction: 0xf8d8e434 │ │ │ │ strbmi r3, [r1], -r4 │ │ │ │ movwcc r6, #6648 @ 0x19f8 │ │ │ │ andcc pc, r4, r8, asr #17 │ │ │ │ @@ -51279,15 +51279,15 @@ │ │ │ │ vhsub.s8 d16, d0, d28 │ │ │ │ cdpvs 1, 4, cr3, cr0, cr2, {1} │ │ │ │ @ instruction: 0xf7cd61ba │ │ │ │ strbmi lr, [r0], -lr, asr #17 │ │ │ │ @ instruction: 0xf10969ba │ │ │ │ @ instruction: 0xf7fa01cc │ │ │ │ @ instruction: 0x4680fef7 │ │ │ │ - bvs e73390 <__bss_end__@@Base+0xdf5ca8> │ │ │ │ + bvs e73390 <__bss_end__@@Base+0xdf5ca0> │ │ │ │ @ instruction: 0xf862f7dc │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldclge 4, cr15, [r5], #252 @ 0xfc │ │ │ │ eoreq pc, ip, #-1073741823 @ 0xc0000001 │ │ │ │ msrcc R11_usr, r0 │ │ │ │ @ instruction: 0xf7cd6e40 │ │ │ │ @ instruction: 0x4643e8b8 │ │ │ │ @@ -51328,15 +51328,15 @@ │ │ │ │ @ instruction: 0xf43f4566 │ │ │ │ @ instruction: 0xf8d8aca1 │ │ │ │ tstcc r4, ip │ │ │ │ @ instruction: 0xf8c3440b │ │ │ │ ldrb r9, [pc, r0] │ │ │ │ stmdbeq r6!, {r0, r1, r2, r3, r5, r6, ip, sp, lr, pc} │ │ │ │ cdpcs 5, 0, cr14, cr0, cr5, {5} │ │ │ │ - blge ffef7984 <__bss_end__@@Base+0xffe7a29c> │ │ │ │ + blge ffef7984 <__bss_end__@@Base+0xffe7a294> │ │ │ │ ldr r4, [r2], #1749 @ 0x6d5 │ │ │ │ strtmi r4, [r0], -r3, lsr #12 │ │ │ │ @ instruction: 0xf7fa617a │ │ │ │ ldmdbvs sl!, {r0, r3, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ smlabtcs r0, pc, r6, lr @ │ │ │ │ mrrcne 6, 0, r4, sl, cr11 │ │ │ │ @ instruction: 0xf43f42b2 │ │ │ │ @@ -51350,56 +51350,56 @@ │ │ │ │ andls pc, r0, r2, asr #17 │ │ │ │ movwcs lr, #2027 @ 0x7eb │ │ │ │ mrrcne 6, 1, r4, sl, cr9 │ │ │ │ @ instruction: 0xf43f4296 │ │ │ │ @ instruction: 0xf8d8ac6f │ │ │ │ movwcc r2, #8204 @ 0x200c │ │ │ │ strmi r4, [sl], #-670 @ 0xfffffd62 │ │ │ │ - bvs b52e8 <__bss_end__@@Base+0x37c00> │ │ │ │ + bvs b52e8 <__bss_end__@@Base+0x37bf8> │ │ │ │ stclge 4, cr15, [r6], #-252 @ 0xffffff04 │ │ │ │ ldrdcs pc, [ip], -r8 │ │ │ │ strmi r3, [sl], #-264 @ 0xfffffef8 │ │ │ │ bvs 752f8 │ │ │ │ @ instruction: 0xf7cde7eb │ │ │ │ ldmdami r3!, {r1, r2, r3, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ - bvs 1fcb624 <__bss_end__@@Base+0x1f4df3c> │ │ │ │ + bvs 1fcb624 <__bss_end__@@Base+0x1f4df34> │ │ │ │ @ instruction: 0x4c334932 │ │ │ │ ldrbtmi r5, [r9], #-2096 @ 0xfffff7d0 │ │ │ │ ldmdbmi r2!, {r0, sp, lr} │ │ │ │ ldmdbpl r4!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbcs r2, [r1, #-1] │ │ │ │ @ instruction: 0xf7cd6025 │ │ │ │ @ instruction: 0xf7cdec0e │ │ │ │ stmdami sl!, {r6, r7, fp, sp, lr, pc} │ │ │ │ - bvs 1fcb668 <__bss_end__@@Base+0x1f4df80> │ │ │ │ + bvs 1fcb668 <__bss_end__@@Base+0x1f4df78> │ │ │ │ @ instruction: 0x4c2a492c │ │ │ │ ldrbtmi r5, [r9], #-2096 @ 0xfffff7d0 │ │ │ │ stmdbmi fp!, {r0, sp, lr} │ │ │ │ @ instruction: 0xe7ec4479 │ │ │ │ @ instruction: 0xe70369f8 │ │ │ │ str r4, [r1, -r0, lsr #12] │ │ │ │ ldrtmi r4, [r2], -r2, lsr #16 │ │ │ │ stmdbmi r7!, {r1, r2, r3, r4, r5, r6, r9, fp, sp, lr} │ │ │ │ ldmdapl r0!, {r1, r5, sl, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldrbtmi r4, [r9], #-2341 @ 0xfffff6db │ │ │ │ ldmdami sp, {r0, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - bvs 1fcb67c <__bss_end__@@Base+0x1f4df94> │ │ │ │ + bvs 1fcb67c <__bss_end__@@Base+0x1f4df8c> │ │ │ │ @ instruction: 0x4c1d4923 │ │ │ │ ldrbtmi r5, [r9], #-2096 @ 0xfffff7d0 │ │ │ │ stmdbmi r2!, {r0, sp, lr} │ │ │ │ @ instruction: 0xe7d24479 │ │ │ │ @ instruction: 0x46224817 │ │ │ │ @ instruction: 0x26516a7c │ │ │ │ ldmdbmi pc, {r0, r1, r2, r4, r8, sl, fp, lr} @ │ │ │ │ ldrbtmi r5, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ andcs r6, r1, r1 │ │ │ │ stmdbpl r4!, {r0, r2, r3, r4, r8, fp, lr}^ │ │ │ │ eorvs r4, r6, r9, ror r4 │ │ │ │ - bl ff5f7cb8 <__bss_end__@@Base+0xff57a5d0> │ │ │ │ + bl ff5f7cb8 <__bss_end__@@Base+0xff57a5c8> │ │ │ │ stm r8, {r0, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r4, [sl], -lr, lsl #16 │ │ │ │ ldmdbmi r9, {r1, r2, r3, r4, r5, r6, r9, fp, sp, lr} │ │ │ │ ldmdapl r0!, {r1, r2, r3, sl, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldrbtmi r4, [r9], #-2327 @ 0xfffff6e9 │ │ │ │ svclt 0x0000e7b5 │ │ │ │ @@ -51428,41 +51428,41 @@ │ │ │ │ andeq sp, r0, lr, asr r6 │ │ │ │ strbmi r4, [r2], -sl, lsl #16 │ │ │ │ stmdbmi sl, {r1, r2, r3, r4, r5, r6, r9, fp, sp, lr} │ │ │ │ ldmdapl r0!, {r1, r3, sl, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldrbtmi r4, [r9], #-2313 @ 0xfffff6f7 │ │ │ │ stcmi 7, cr14, [r5, #-492] @ 0xfffffe14 │ │ │ │ - bvs 1fcb640 <__bss_end__@@Base+0x1f4df58> │ │ │ │ + bvs 1fcb640 <__bss_end__@@Base+0x1f4df50> │ │ │ │ stcmi 8, cr4, [r5], {7} │ │ │ │ ldrbtmi r5, [r8], #-2417 @ 0xfffff68f │ │ │ │ stmdbmi r6, {r3, sp, lr} │ │ │ │ @ instruction: 0xe7704479 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ ldrdeq sp, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq sp, r0, sl, ror #11 │ │ │ │ @ instruction: 0x0000d5ba │ │ │ │ ldrdeq sp, [r0], -r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi f5300 <__bss_end__@@Base+0x77c18> │ │ │ │ + blhi f5300 <__bss_end__@@Base+0x77c10> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stcleq 8, cr15, [r0, #816]! @ 0x330 │ │ │ │ ldrbcs pc, [r4], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ ldrsbtlt r3, [sp], #68 @ 0x44 │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ stmdavs r0, {r4, r6, r7, sl, ip} │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ svceq 0x0027f110 │ │ │ │ cmnls fp, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x81a6f000 │ │ │ │ - bhi 1075940 <__bss_end__@@Base+0xff8258> │ │ │ │ + bhi 1075940 <__bss_end__@@Base+0xff8250> │ │ │ │ @ instruction: 0xf7db4688 │ │ │ │ stmdacs r0, {r0, r1, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ orrshi pc, lr, r0 │ │ │ │ @ instruction: 0xf1106860 │ │ │ │ @ instruction: 0xf0400f27 │ │ │ │ stmiavs r0!, {r2, r4, r7, r8, pc} │ │ │ │ svceq 0x0027f110 │ │ │ │ @@ -51483,49 +51483,49 @@ │ │ │ │ rsble sl, r8, r4, lsl #26 │ │ │ │ stmdage fp!, {r0, r1, r3, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ movwcs r4, #1593 @ 0x639 │ │ │ │ rsbvs r6, fp, fp, lsr #1 │ │ │ │ @ instruction: 0xf04f602b │ │ │ │ rscvs r5, fp, lr, ror r3 │ │ │ │ svc 0x0012f7cc │ │ │ │ - bvc b5648 <__bss_end__@@Base+0x37f60> │ │ │ │ - bcc 1cf556c <__bss_end__@@Base+0x1c77e84> │ │ │ │ - bvs 1c35570 <__bss_end__@@Base+0x1bb7e88> │ │ │ │ - bvs 1c75674 <__bss_end__@@Base+0x1bf7f8c> │ │ │ │ - bvc 1cb5578 <__bss_end__@@Base+0x1c37e90> │ │ │ │ + bvc b5648 <__bss_end__@@Base+0x37f58> │ │ │ │ + bcc 1cf556c <__bss_end__@@Base+0x1c77e7c> │ │ │ │ + bvs 1c35570 <__bss_end__@@Base+0x1bb7e80> │ │ │ │ + bvs 1c75674 <__bss_end__@@Base+0x1bf7f84> │ │ │ │ + bvc 1cb5578 <__bss_end__@@Base+0x1c37e88> │ │ │ │ bpl 7565c │ │ │ │ - bvs fe1f57a8 <__bss_end__@@Base+0xfe1780c0> │ │ │ │ - bcc 1b35684 <__bss_end__@@Base+0x1ab7f9c> │ │ │ │ - bvs fe9f58b0 <__bss_end__@@Base+0xfe9781c8> │ │ │ │ - bmi 1b7558c <__bss_end__@@Base+0x1af7ea4> │ │ │ │ - bvc fe2357b8 <__bss_end__@@Base+0xfe1b80d0> │ │ │ │ - bmi 1bb5694 <__bss_end__@@Base+0x1b37fac> │ │ │ │ - bvc fe1358c0 <__bss_end__@@Base+0xfe0b81d8> │ │ │ │ - bpl 1bf559c <__bss_end__@@Base+0x1b77eb4> │ │ │ │ - bvs fe935740 <__bss_end__@@Base+0xfe8b8058> │ │ │ │ - bvs fe175844 <__bss_end__@@Base+0xfe0f815c> │ │ │ │ - bne 1d356a8 <__bss_end__@@Base+0x1cb7fc0> │ │ │ │ - bvc fe97574c <__bss_end__@@Base+0xfe8f8064> │ │ │ │ - bcs 1d755b0 <__bss_end__@@Base+0x1cf7ec8> │ │ │ │ - bvc fe1b5854 <__bss_end__@@Base+0xfe13816c> │ │ │ │ - bcs 1db56b8 <__bss_end__@@Base+0x1d37fd0> │ │ │ │ - bpl f569c <__bss_end__@@Base+0x77fb4> │ │ │ │ - bcc 1df55c0 <__bss_end__@@Base+0x1d77ed8> │ │ │ │ - bcc 1e356c4 <__bss_end__@@Base+0x1db7fdc> │ │ │ │ - bvs fe8b5768 <__bss_end__@@Base+0xfe838080> │ │ │ │ - bvs fe0f586c <__bss_end__@@Base+0xfe078184> │ │ │ │ - bvc fe8f5770 <__bss_end__@@Base+0xfe878088> │ │ │ │ - bvc fe135874 <__bss_end__@@Base+0xfe0b818c> │ │ │ │ - bmi 1e755d8 <__bss_end__@@Base+0x1df7ef0> │ │ │ │ - bpl 1356bc <__bss_end__@@Base+0xb7fd4> │ │ │ │ - bmi 1eb56e0 <__bss_end__@@Base+0x1e37ff8> │ │ │ │ - bpl 1ef55e4 <__bss_end__@@Base+0x1e77efc> │ │ │ │ - bvs fe935788 <__bss_end__@@Base+0xfe8b80a0> │ │ │ │ - bvs fe17588c <__bss_end__@@Base+0xfe0f81a4> │ │ │ │ - bvc fe975790 <__bss_end__@@Base+0xfe8f80a8> │ │ │ │ + bvs fe1f57a8 <__bss_end__@@Base+0xfe1780b8> │ │ │ │ + bcc 1b35684 <__bss_end__@@Base+0x1ab7f94> │ │ │ │ + bvs fe9f58b0 <__bss_end__@@Base+0xfe9781c0> │ │ │ │ + bmi 1b7558c <__bss_end__@@Base+0x1af7e9c> │ │ │ │ + bvc fe2357b8 <__bss_end__@@Base+0xfe1b80c8> │ │ │ │ + bmi 1bb5694 <__bss_end__@@Base+0x1b37fa4> │ │ │ │ + bvc fe1358c0 <__bss_end__@@Base+0xfe0b81d0> │ │ │ │ + bpl 1bf559c <__bss_end__@@Base+0x1b77eac> │ │ │ │ + bvs fe935740 <__bss_end__@@Base+0xfe8b8050> │ │ │ │ + bvs fe175844 <__bss_end__@@Base+0xfe0f8154> │ │ │ │ + bne 1d356a8 <__bss_end__@@Base+0x1cb7fb8> │ │ │ │ + bvc fe97574c <__bss_end__@@Base+0xfe8f805c> │ │ │ │ + bcs 1d755b0 <__bss_end__@@Base+0x1cf7ec0> │ │ │ │ + bvc fe1b5854 <__bss_end__@@Base+0xfe138164> │ │ │ │ + bcs 1db56b8 <__bss_end__@@Base+0x1d37fc8> │ │ │ │ + bpl f569c <__bss_end__@@Base+0x77fac> │ │ │ │ + bcc 1df55c0 <__bss_end__@@Base+0x1d77ed0> │ │ │ │ + bcc 1e356c4 <__bss_end__@@Base+0x1db7fd4> │ │ │ │ + bvs fe8b5768 <__bss_end__@@Base+0xfe838078> │ │ │ │ + bvs fe0f586c <__bss_end__@@Base+0xfe07817c> │ │ │ │ + bvc fe8f5770 <__bss_end__@@Base+0xfe878080> │ │ │ │ + bvc fe135874 <__bss_end__@@Base+0xfe0b8184> │ │ │ │ + bmi 1e755d8 <__bss_end__@@Base+0x1df7ee8> │ │ │ │ + bpl 1356bc <__bss_end__@@Base+0xb7fcc> │ │ │ │ + bmi 1eb56e0 <__bss_end__@@Base+0x1e37ff0> │ │ │ │ + bpl 1ef55e4 <__bss_end__@@Base+0x1e77ef4> │ │ │ │ + bvs fe935788 <__bss_end__@@Base+0xfe8b8098> │ │ │ │ + bvs fe17588c <__bss_end__@@Base+0xfe0f819c> │ │ │ │ + bvc fe975790 <__bss_end__@@Base+0xfe8f80a0> │ │ │ │ cdp 8, 4, cr6, cr5, cr0, {5} │ │ │ │ vstr s14, [r5, #532] @ 0x214 │ │ │ │ vstr s13, [r5] │ │ │ │ vstr s12, [r5, #4] │ │ │ │ vstr s15, [r5, #8] │ │ │ │ @ instruction: 0xf7e17a03 │ │ │ │ strtmi pc, [r9], -r5, ror #18 │ │ │ │ @@ -51539,78 +51539,78 @@ │ │ │ │ stmdbge fp, {r0, r1, r3, r5, fp, sp, pc}^ │ │ │ │ cdp 7, 10, cr15, cr12, cr12, {6} │ │ │ │ stmdbge fp, {r0, r1, r3, r6, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf7cca80b │ │ │ │ ldcl 15, cr14, [r4, #232] @ 0xe8 │ │ │ │ vldr s14, [pc, #28] @ 39fe8 │ │ │ │ svcge 0x004b6bd4 │ │ │ │ - bpl ffa35ab0 <__bss_end__@@Base+0xff9b83c8> │ │ │ │ - blpl ff1f5aa8 <__bss_end__@@Base+0xff1783c0> │ │ │ │ - blx 475ba0 <__bss_end__@@Base+0x3f84b8> │ │ │ │ - bvc 1075bb4 <__bss_end__@@Base+0xff84cc> │ │ │ │ + bpl ffa35ab0 <__bss_end__@@Base+0xff9b83c0> │ │ │ │ + blpl ff1f5aa8 <__bss_end__@@Base+0xff1783b8> │ │ │ │ + blx 475ba0 <__bss_end__@@Base+0x3f84b0> │ │ │ │ + bvc 1075bb4 <__bss_end__@@Base+0xff84c4> │ │ │ │ mrshi pc, (UNDEF: 31) @ │ │ │ │ - blx 475bac <__bss_end__@@Base+0x3f84c4> │ │ │ │ + blx 475bac <__bss_end__@@Base+0x3f84bc> │ │ │ │ mcr 15, 4, fp, cr8, cr4, {0} │ │ │ │ @ instruction: 0xeeb75a27 │ │ │ │ vldr s10, [r4] │ │ │ │ vldr s12, [pc, #32] @ 3a018 │ │ │ │ vcmpe.f32 s14, s22 │ │ │ │ vneg.f32 s13, s14 │ │ │ │ eorle pc, r2, r0, lsl sl @ │ │ │ │ - bvs a35b20 <__bss_end__@@Base+0x9b8438> │ │ │ │ + bvs a35b20 <__bss_end__@@Base+0x9b8430> │ │ │ │ vsub.f32 s12, s12, s7 │ │ │ │ vcmpe.f32 s10, s10 │ │ │ │ vsqrt.f32 s11, s14 │ │ │ │ svclt 0x0054fa10 │ │ │ │ - bvc 11b5bdc <__bss_end__@@Base+0x11384f4> │ │ │ │ - bvc 1235be0 <__bss_end__@@Base+0x11b84f8> │ │ │ │ + bvc 11b5bdc <__bss_end__@@Base+0x11384ec> │ │ │ │ + bvc 1235be0 <__bss_end__@@Base+0x11b84f0> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ mrc 1, 1, r8, cr7, cr6, {3} │ │ │ │ @ instruction: 0xeeb05aa7 │ │ │ │ vadd.f32 s14, s12, s16 │ │ │ │ vmul.f32 s13, s15, s13 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vadd.f32 s12, s15, s13 │ │ │ │ vsub.f32 s10, s14, s10 │ │ │ │ vnmul.f32 s14, s10, s12 │ │ │ │ vnmls.f32 s10, s14, s15 │ │ │ │ vldr s11, [pc, #152] @ 3a0e4 │ │ │ │ - bge 258b28 <__bss_end__@@Base+0x1db440> │ │ │ │ - bpl 14357c8 <__bss_end__@@Base+0x13b80e0> │ │ │ │ - bvs 14756cc <__bss_end__@@Base+0x13f7fe4> │ │ │ │ - bvs 14b57d0 <__bss_end__@@Base+0x14380e8> │ │ │ │ - bvc 14f56d4 <__bss_end__@@Base+0x1477fec> │ │ │ │ - bpl fea359f8 <__bss_end__@@Base+0xfe9b8310> │ │ │ │ - bcs 13357dc <__bss_end__@@Base+0x12b80f4> │ │ │ │ - bvs a35904 <__bss_end__@@Base+0x9b821c> │ │ │ │ - bcc 13756e4 <__bss_end__@@Base+0x12f7ffc> │ │ │ │ - bvs fea35a0c <__bss_end__@@Base+0xfe9b8324> │ │ │ │ - bmi 13b56ec <__bss_end__@@Base+0x1338004> │ │ │ │ - bvc a35918 <__bss_end__@@Base+0x9b8230> │ │ │ │ - bmi 13f57f4 <__bss_end__@@Base+0x137810c> │ │ │ │ - bpl fea3598c <__bss_end__@@Base+0xfe9b82a4> │ │ │ │ - bvs a35894 <__bss_end__@@Base+0x9b81ac> │ │ │ │ - bcc 1535800 <__bss_end__@@Base+0x14b8118> │ │ │ │ - bvs a359a0 <__bss_end__@@Base+0x9b82b8> │ │ │ │ - bne 1575808 <__bss_end__@@Base+0x14f8120> │ │ │ │ - bvc fea358a8 <__bss_end__@@Base+0xfe9b81c0> │ │ │ │ - bmi 15b5710 <__bss_end__@@Base+0x1538028> │ │ │ │ - bmi 15f5814 <__bss_end__@@Base+0x157812c> │ │ │ │ - bpl fea359b0 <__bss_end__@@Base+0xfe9b82c8> │ │ │ │ - bvs fea358ac <__bss_end__@@Base+0xfe9b81c4> │ │ │ │ - bcs 1635720 <__bss_end__@@Base+0x15b8038> │ │ │ │ - bvs a359c0 <__bss_end__@@Base+0x9b82d8> │ │ │ │ - bcs 1675828 <__bss_end__@@Base+0x15f8140> │ │ │ │ - bvc fea358c8 <__bss_end__@@Base+0xfe9b81e0> │ │ │ │ - bcc 16b5730 <__bss_end__@@Base+0x1638048> │ │ │ │ - bcc 16f5834 <__bss_end__@@Base+0x167814c> │ │ │ │ - bvc 1f5814 <__bss_end__@@Base+0x17812c> │ │ │ │ - bmi 175718 <__bss_end__@@Base+0xf8030> │ │ │ │ - bmi 1b581c <__bss_end__@@Base+0x138134> │ │ │ │ - bpl fe0f5aa4 <__bss_end__@@Base+0xfe0783bc> │ │ │ │ + bge 258b28 <__bss_end__@@Base+0x1db438> │ │ │ │ + bpl 14357c8 <__bss_end__@@Base+0x13b80d8> │ │ │ │ + bvs 14756cc <__bss_end__@@Base+0x13f7fdc> │ │ │ │ + bvs 14b57d0 <__bss_end__@@Base+0x14380e0> │ │ │ │ + bvc 14f56d4 <__bss_end__@@Base+0x1477fe4> │ │ │ │ + bpl fea359f8 <__bss_end__@@Base+0xfe9b8308> │ │ │ │ + bcs 13357dc <__bss_end__@@Base+0x12b80ec> │ │ │ │ + bvs a35904 <__bss_end__@@Base+0x9b8214> │ │ │ │ + bcc 13756e4 <__bss_end__@@Base+0x12f7ff4> │ │ │ │ + bvs fea35a0c <__bss_end__@@Base+0xfe9b831c> │ │ │ │ + bmi 13b56ec <__bss_end__@@Base+0x1337ffc> │ │ │ │ + bvc a35918 <__bss_end__@@Base+0x9b8228> │ │ │ │ + bmi 13f57f4 <__bss_end__@@Base+0x1378104> │ │ │ │ + bpl fea3598c <__bss_end__@@Base+0xfe9b829c> │ │ │ │ + bvs a35894 <__bss_end__@@Base+0x9b81a4> │ │ │ │ + bcc 1535800 <__bss_end__@@Base+0x14b8110> │ │ │ │ + bvs a359a0 <__bss_end__@@Base+0x9b82b0> │ │ │ │ + bne 1575808 <__bss_end__@@Base+0x14f8118> │ │ │ │ + bvc fea358a8 <__bss_end__@@Base+0xfe9b81b8> │ │ │ │ + bmi 15b5710 <__bss_end__@@Base+0x1538020> │ │ │ │ + bmi 15f5814 <__bss_end__@@Base+0x1578124> │ │ │ │ + bpl fea359b0 <__bss_end__@@Base+0xfe9b82c0> │ │ │ │ + bvs fea358ac <__bss_end__@@Base+0xfe9b81bc> │ │ │ │ + bcs 1635720 <__bss_end__@@Base+0x15b8030> │ │ │ │ + bvs a359c0 <__bss_end__@@Base+0x9b82d0> │ │ │ │ + bcs 1675828 <__bss_end__@@Base+0x15f8138> │ │ │ │ + bvc fea358c8 <__bss_end__@@Base+0xfe9b81d8> │ │ │ │ + bcc 16b5730 <__bss_end__@@Base+0x1638040> │ │ │ │ + bcc 16f5834 <__bss_end__@@Base+0x1678144> │ │ │ │ + bvc 1f5814 <__bss_end__@@Base+0x178124> │ │ │ │ + bmi 175718 <__bss_end__@@Base+0xf8028> │ │ │ │ + bmi 1b581c <__bss_end__@@Base+0x13812c> │ │ │ │ + bpl fe0f5aa4 <__bss_end__@@Base+0xfe0783b4> │ │ │ │ cdp 8, 2, cr6, cr4, cr0, {1} │ │ │ │ vadd.f32 s8, s12, s10 │ │ │ │ vmul.f32 s13, s8, s5 │ │ │ │ vadd.f32 s9, s13, s10 │ │ │ │ vmul.f32 s12, s15, s6 │ │ │ │ vadd.f32 s11, s15, s10 │ │ │ │ stmiavs r6!, {r0, r1, r5, r9, fp, ip, sp, lr}^ │ │ │ │ @@ -51634,50 +51634,50 @@ │ │ │ │ movwls r4, #13849 @ 0x3619 │ │ │ │ stcl 7, cr15, [lr, #816]! @ 0x330 │ │ │ │ @ instruction: 0x4638a93b │ │ │ │ @ instruction: 0xf7ccaa6b │ │ │ │ stmdbls r3, {r2, r3, r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ stmdage fp!, {r0, r1, r3, r5, r6, r9, fp, sp, pc}^ │ │ │ │ cdp 7, 7, cr15, cr6, cr12, {6} │ │ │ │ - bvc 1b358c4 <__bss_end__@@Base+0x1ab81dc> │ │ │ │ - bvc 1db57d0 <__bss_end__@@Base+0x1d380e8> │ │ │ │ - bvc ffa35d18 <__bss_end__@@Base+0xff9b8630> │ │ │ │ - bvc 1235d2c <__bss_end__@@Base+0x11b8644> │ │ │ │ - blx 475d24 <__bss_end__@@Base+0x3f863c> │ │ │ │ + bvc 1b358c4 <__bss_end__@@Base+0x1ab81d4> │ │ │ │ + bvc 1db57d0 <__bss_end__@@Base+0x1d380e0> │ │ │ │ + bvc ffa35d18 <__bss_end__@@Base+0xff9b8628> │ │ │ │ + bvc 1235d2c <__bss_end__@@Base+0x11b863c> │ │ │ │ + blx 475d24 <__bss_end__@@Base+0x3f8634> │ │ │ │ sbcshi pc, r2, r0, asr #4 │ │ │ │ andscs r4, r6, #119808 @ 0x1d400 │ │ │ │ tstcs r1, r5, ror r8 │ │ │ │ @ instruction: 0xf8584478 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ stmib r4!, {r0, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bvc 2758cc <__bss_end__@@Base+0x1f81e4> │ │ │ │ + bvc 2758cc <__bss_end__@@Base+0x1f81dc> │ │ │ │ cdp 3, 15, cr2, cr5, cr0, {0} │ │ │ │ vneg.f32 s15, s0 │ │ │ │ andle pc, sl, r0, lsl sl @ │ │ │ │ - bvc ff275b68 <__bss_end__@@Base+0xff1f8480> │ │ │ │ - bvc ff075d64 <__bss_end__@@Base+0xfeff867c> │ │ │ │ - blx 475d58 <__bss_end__@@Base+0x3f8670> │ │ │ │ + bvc ff275b68 <__bss_end__@@Base+0xff1f8478> │ │ │ │ + bvc ff075d64 <__bss_end__@@Base+0xfeff8674> │ │ │ │ + blx 475d58 <__bss_end__@@Base+0x3f8668> │ │ │ │ stcl 15, cr11, [r4, #544] @ 0x220 │ │ │ │ vpmax.s8 d23, d0, d8 │ │ │ │ - bmi 1a9a534 <__bss_end__@@Base+0x1a1ce4c> │ │ │ │ + bmi 1a9a534 <__bss_end__@@Base+0x1a1ce44> │ │ │ │ ldrbtmi r4, [sl], #-2915 @ 0xfffff49d │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, ror fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbcshi pc, pc, r0, asr #32 │ │ │ │ ldc 0, cr11, [sp], #500 @ 0x1f4 │ │ │ │ pop {r1, r8, r9, fp, pc} │ │ │ │ @ instruction: 0xf7db8ff0 │ │ │ │ stmdacs r0, {r0, r2, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 3, pc, cr7, cr15, {3} @ │ │ │ │ - blmi 168cb48 <__bss_end__@@Base+0x160f460> │ │ │ │ + blmi 168cb48 <__bss_end__@@Base+0x160f458> │ │ │ │ ldc 4, cr4, [pc, #488] @ 3a3b8 │ │ │ │ vstr s0, [r4, #340] @ 0x154 │ │ │ │ ldmpl r3, {r3, r9, fp}^ │ │ │ │ - blls 1f14244 <__bss_end__@@Base+0x1e96b5c> │ │ │ │ + blls 1f14244 <__bss_end__@@Base+0x1e96b54> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r0], -r6, asr #1 │ │ │ │ ldc 0, cr11, [sp], #500 @ 0x1f4 │ │ │ │ pop {r1, r8, r9, fp, pc} │ │ │ │ @ instruction: 0xf0004ff0 │ │ │ │ @ instruction: 0xf7dbb94f │ │ │ │ @@ -51730,19 +51730,19 @@ │ │ │ │ vldr s9, [r5, #480] @ 0x1e0 │ │ │ │ vldr s11, [sp, #12] │ │ │ │ vldr s8, [sp, #484] @ 0x1e4 │ │ │ │ @ instruction: 0xee055a7a │ │ │ │ vmla.f32 s13, s11, s7 │ │ │ │ vmla.f32 s12, s11, s8 │ │ │ │ stmdavs r0!, {r2, r5, r7, r9, fp, ip, sp, lr} │ │ │ │ - bvc fe1b5be4 <__bss_end__@@Base+0xfe1384fc> │ │ │ │ + bvc fe1b5be4 <__bss_end__@@Base+0xfe1384f4> │ │ │ │ bvs 758e8 │ │ │ │ - bvs b59ec <__bss_end__@@Base+0x38304> │ │ │ │ - bvc f58f0 <__bss_end__@@Base+0x78208> │ │ │ │ - bvc 1359f4 <__bss_end__@@Base+0xb830c> │ │ │ │ + bvs b59ec <__bss_end__@@Base+0x382fc> │ │ │ │ + bvc f58f0 <__bss_end__@@Base+0x78200> │ │ │ │ + bvc 1359f4 <__bss_end__@@Base+0xb8304> │ │ │ │ @ instruction: 0xffbef7e0 │ │ │ │ strmi r4, [r2], -r9, lsr #12 │ │ │ │ @ instruction: 0xf7cca86b │ │ │ │ ldrtmi lr, [sl], -r0, lsr #22 │ │ │ │ stmdage fp!, {r0, r3, r4, r5, r9, sl, lr}^ │ │ │ │ stc 7, cr15, [r0, #816]! @ 0x330 │ │ │ │ ldmib r4, {r2, r3, r4, r6, r9, sl, sp, lr, pc}^ │ │ │ │ @@ -51763,235 +51763,235 @@ │ │ │ │ andeq r5, r2, r0, asr r5 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq pc, r0, r8, lsr #16 │ │ │ │ andeq r5, r2, r6, lsl r2 │ │ │ │ andeq r5, r2, ip, ror #3 │ │ │ │ vmov.f64 d20, #202 @ 0xbe500000 -0.2031250 │ │ │ │ - bmi 2d8ef0 <__bss_end__@@Base+0x25b808> │ │ │ │ + bmi 2d8ef0 <__bss_end__@@Base+0x25b800> │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ mrc 8, 0, r6, cr7, cr8, {0} │ │ │ │ @ instruction: 0xf7cc3a90 │ │ │ │ ldrb lr, [r0, -r4, lsl #25] │ │ │ │ eorvs r4, r3, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xf868f000 │ │ │ │ @ instruction: 0xf7cce715 │ │ │ │ svclt 0x0000ef1e │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq pc, r0, r6, lsr #12 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb91588 <__bss_end__@@Base+0xfeb13ea0> │ │ │ │ + bl feb91588 <__bss_end__@@Base+0xfeb13e98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 67e230 <__bss_end__@@Base+0x600b48> │ │ │ │ - blmi 6a65dc <__bss_end__@@Base+0x628ef4> │ │ │ │ + bmi 67e230 <__bss_end__@@Base+0x600b40> │ │ │ │ + blmi 6a65dc <__bss_end__@@Base+0x628eec> │ │ │ │ ldrbtmi r2, [sl], #-1536 @ 0xfffffa00 │ │ │ │ strls r4, [r0], -r5, lsl #12 │ │ │ │ ldcmi 8, cr10, [r7], {1} │ │ │ │ ldrbtmi r5, [ip], #-2259 @ 0xfffff72d │ │ │ │ tstls r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stc 7, cr15, [r2, #816]! @ 0x330 │ │ │ │ strbtmi r6, [r9], -r8, lsr #16 │ │ │ │ - blx fe97835c <__bss_end__@@Base+0xfe8fac74> │ │ │ │ + blx fe97835c <__bss_end__@@Base+0xfe8fac6c> │ │ │ │ stmiapl r3!, {r0, r4, r8, r9, fp, lr}^ │ │ │ │ ldrdcc pc, [r8, r3] │ │ │ │ stcle 2, cr4, [r3, #-716] @ 0xfffffd34 │ │ │ │ ldrtmi r6, [r1], -r8, lsr #16 │ │ │ │ - blx 1783c2 <__bss_end__@@Base+0xfacda> │ │ │ │ - beq 235a24 <__bss_end__@@Base+0x1b833c> │ │ │ │ + blx 1783c2 <__bss_end__@@Base+0xfacd2> │ │ │ │ + beq 235a24 <__bss_end__@@Base+0x1b8334> │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ - bmi 3398ac <__bss_end__@@Base+0x2bc1c4> │ │ │ │ + bmi 3398ac <__bss_end__@@Base+0x2bc1bc> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r2, r1, lsl #2 │ │ │ │ @ instruction: 0xf7ccbd70 │ │ │ │ svclt 0x0000eee0 │ │ │ │ andeq r5, r2, r2, lsr #32 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r5, r2, r6, lsl r0 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r4, [r2], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb9d01c <__bss_end__@@Base+0xfeb1f934> │ │ │ │ + bl feb9d01c <__bss_end__@@Base+0xfeb1f92c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 23e3dc <__bss_end__@@Base+0x1c0cf4> │ │ │ │ + blmi 23e3dc <__bss_end__@@Base+0x1c0cec> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ cdp 1, 11, cr11, cr0, cr12, {2} │ │ │ │ strtmi r8, [r0], -r0, asr #20 │ │ │ │ @ instruction: 0xeeb06aa4 │ │ │ │ @ instruction: 0xf7ff0a48 │ │ │ │ stccs 13, cr15, [r0], {7} │ │ │ │ ldc 1, cr13, [sp], #988 @ 0x3dc │ │ │ │ vldrlt d8, [r0, #-8] │ │ │ │ - muleq r4, ip, r2 │ │ │ │ + andeq r3, r4, r4, lsr #5 │ │ │ │ ldmdbmi r2, {r0, r4, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ addmi r6, r3, #1245184 @ 0x130000 │ │ │ │ orrlt sp, fp, r5 │ │ │ │ eoreq pc, r8, #-1073741824 @ 0xc0000000 │ │ │ │ addsmi r6, r8, #634880 @ 0x9b000 │ │ │ │ - bvs fe12ec40 <__bss_end__@@Base+0xfe0b1558> │ │ │ │ + bvs fe12ec40 <__bss_end__@@Base+0xfe0b1550> │ │ │ │ ldcl 0, cr6, [r0, #76] @ 0x4c │ │ │ │ vmov.f32 s15, #88 @ 0x3ec00000 0.375 │ │ │ │ vneg.f32 s15, s0 │ │ │ │ tstple r6, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ stmiapl fp, {r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0x4718681b │ │ │ │ rscsle r2, r0, r0, lsl #16 │ │ │ │ ldc 7, cr4, [pc, #448] @ 3a63c │ │ │ │ @ instruction: 0xf7ff0a02 │ │ │ │ svclt 0x0000bcdf │ │ │ │ @ instruction: 0x501502f9 │ │ │ │ - andeq r3, r4, r4, ror r2 │ │ │ │ + andeq r3, r4, ip, ror r2 │ │ │ │ andeq r4, r2, r2, ror pc │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi f5954 <__bss_end__@@Base+0x7826c> │ │ │ │ + blhi f5954 <__bss_end__@@Base+0x78264> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0xf8df4e45 │ │ │ │ ldrbtmi r8, [lr], #-280 @ 0xfffffee8 │ │ │ │ ldmdavs r4!, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - blmi 1166c48 <__bss_end__@@Base+0x10e9560> │ │ │ │ - bhi 1075f7c <__bss_end__@@Base+0xff8894> │ │ │ │ + blmi 1166c48 <__bss_end__@@Base+0x10e9558> │ │ │ │ + bhi 1075f7c <__bss_end__@@Base+0xff888c> │ │ │ │ strmi r4, [r5], -r3, asr #20 │ │ │ │ ldrbtmi r6, [fp], #-2247 @ 0xfffff739 │ │ │ │ ldrdge pc, [r8, -pc] │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ addsmi r9, pc, #8, 2 │ │ │ │ addsmi fp, r7, #24, 30 @ 0x60 │ │ │ │ smladcs r1, r4, pc, fp @ │ │ │ │ ldrbtmi r2, [sl], #1792 @ 0x700 │ │ │ │ stmdavs r2!, {r0, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ addsmi r6, sl, #2818048 @ 0x2b0000 │ │ │ │ @ instruction: 0xf104d008 │ │ │ │ - bvs fe93bd8c <__bss_end__@@Base+0xfe8be6a4> │ │ │ │ + bvs fe93bd8c <__bss_end__@@Base+0xfe8be69c> │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ - blhi f57e8 <__bss_end__@@Base+0x78100> │ │ │ │ + blhi f57e8 <__bss_end__@@Base+0x780f8> │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ stmiavs fp!, {r1, r5, r6, r7, fp, sp, lr}^ │ │ │ │ mulle r7, sl, r2 │ │ │ │ svclt 0x00184552 │ │ │ │ svclt 0x0014454a │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ rscle r4, sl, r7, lsl r2 │ │ │ │ - bhi 1075fe8 <__bss_end__@@Base+0xff8900> │ │ │ │ - blx 4760dc <__bss_end__@@Base+0x3f89f4> │ │ │ │ + bhi 1075fe8 <__bss_end__@@Base+0xff88f8> │ │ │ │ + blx 4760dc <__bss_end__@@Base+0x3f89ec> │ │ │ │ ldcl 0, cr13, [r4, #176] @ 0xb0 │ │ │ │ vmov.f32 s15, #87 @ 0x3eb80000 0.3593750 │ │ │ │ vneg.f32 s15, s0 │ │ │ │ teqple r7, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ - bvs 1275fec <__bss_end__@@Base+0x11f8904> │ │ │ │ + bvs 1275fec <__bss_end__@@Base+0x11f88fc> │ │ │ │ bvc 7610c │ │ │ │ - bvs 175c84 <__bss_end__@@Base+0xf859c> │ │ │ │ - bpl 175b8c <__bss_end__@@Base+0xf84a4> │ │ │ │ - bvc ff275f18 <__bss_end__@@Base+0xff1f8830> │ │ │ │ - bvc 1b5b94 <__bss_end__@@Base+0x1384ac> │ │ │ │ - bvs 9f5edc <__bss_end__@@Base+0x9787f4> │ │ │ │ - bpl 1f5c9c <__bss_end__@@Base+0x1785b4> │ │ │ │ - bvs fe1b5e68 <__bss_end__@@Base+0xfe138780> │ │ │ │ - bvc fe235dec <__bss_end__@@Base+0xfe1b8704> │ │ │ │ - bvc fe9b5ef0 <__bss_end__@@Base+0xfe938808> │ │ │ │ - bvs 175c6c <__bss_end__@@Base+0xf8584> │ │ │ │ + bvs 175c84 <__bss_end__@@Base+0xf8594> │ │ │ │ + bpl 175b8c <__bss_end__@@Base+0xf849c> │ │ │ │ + bvc ff275f18 <__bss_end__@@Base+0xff1f8828> │ │ │ │ + bvc 1b5b94 <__bss_end__@@Base+0x1384a4> │ │ │ │ + bvs 9f5edc <__bss_end__@@Base+0x9787ec> │ │ │ │ + bpl 1f5c9c <__bss_end__@@Base+0x1785ac> │ │ │ │ + bvs fe1b5e68 <__bss_end__@@Base+0xfe138778> │ │ │ │ + bvc fe235dec <__bss_end__@@Base+0xfe1b86fc> │ │ │ │ + bvc fe9b5ef0 <__bss_end__@@Base+0xfe938800> │ │ │ │ + bvs 175c6c <__bss_end__@@Base+0xf857c> │ │ │ │ ldcl 8, cr6, [r3, #204] @ 0xcc │ │ │ │ vmla.f32 s12, s12, s10 │ │ │ │ vstr s14, [r5, #152] @ 0x98 │ │ │ │ ldmdavs r3!, {r0, r2, r9, fp, ip, sp, lr} │ │ │ │ - bvc 1f5bb8 <__bss_end__@@Base+0x1784d0> │ │ │ │ - bvc 235e88 <__bss_end__@@Base+0x1b87a0> │ │ │ │ - bvc 1f5c88 <__bss_end__@@Base+0x1785a0> │ │ │ │ - bvs fe154638 <__bss_end__@@Base+0xfe0d6f50> │ │ │ │ - bvc 275cbc <__bss_end__@@Base+0x1f85d4> │ │ │ │ - bvc 1076154 <__bss_end__@@Base+0xff8a6c> │ │ │ │ - blx 476148 <__bss_end__@@Base+0x3f8a60> │ │ │ │ - blmi 56e9d8 <__bss_end__@@Base+0x4f12f0> │ │ │ │ + bvc 1f5bb8 <__bss_end__@@Base+0x1784c8> │ │ │ │ + bvc 235e88 <__bss_end__@@Base+0x1b8798> │ │ │ │ + bvc 1f5c88 <__bss_end__@@Base+0x178598> │ │ │ │ + bvs fe154638 <__bss_end__@@Base+0xfe0d6f48> │ │ │ │ + bvc 275cbc <__bss_end__@@Base+0x1f85cc> │ │ │ │ + bvc 1076154 <__bss_end__@@Base+0xff8a64> │ │ │ │ + blx 476148 <__bss_end__@@Base+0x3f8a58> │ │ │ │ + blmi 56e9d8 <__bss_end__@@Base+0x4f12e8> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ stccs 0, cr6, [r0], {52} @ 0x34 │ │ │ │ str sp, [fp, r3, lsr #3]! │ │ │ │ - bvc 235bf0 <__bss_end__@@Base+0x1b8508> │ │ │ │ - bvc 1076074 <__bss_end__@@Base+0xff898c> │ │ │ │ - blx 476168 <__bss_end__@@Base+0x3f8a80> │ │ │ │ + bvc 235bf0 <__bss_end__@@Base+0x1b8500> │ │ │ │ + bvc 1076074 <__bss_end__@@Base+0xff8984> │ │ │ │ + blx 476168 <__bss_end__@@Base+0x3f8a78> │ │ │ │ cdp 0, 8, cr13, cr7, cr0, {6} │ │ │ │ vmul.f32 s12, s12, s15 │ │ │ │ ldr r6, [sp, r8, lsl #20]! │ │ │ │ - beq f5c30 <__bss_end__@@Base+0x78548> │ │ │ │ + beq f5c30 <__bss_end__@@Base+0x78540> │ │ │ │ mcrr2 7, 15, pc, r4, cr15 @ │ │ │ │ svclt 0x0000e7ea │ │ │ │ @ instruction: 0x501502f9 │ │ │ │ - andeq r3, r4, sl, lsl #4 │ │ │ │ + andeq r3, r4, r2, lsl r2 │ │ │ │ andeq r4, r2, r8, lsl #30 │ │ │ │ @ instruction: 0xffff918f │ │ │ │ @ instruction: 0xffff9319 │ │ │ │ @ instruction: 0xffff9307 │ │ │ │ @ instruction: 0xffff9175 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb9d1f0 <__bss_end__@@Base+0xfeb1fb08> │ │ │ │ + bl feb9d1f0 <__bss_end__@@Base+0xfeb1fb00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 23e5b0 <__bss_end__@@Base+0x1c0ec8> │ │ │ │ + blmi 23e5b0 <__bss_end__@@Base+0x1c0ec0> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ cdp 1, 11, cr11, cr0, cr12, {2} │ │ │ │ strtmi r8, [r0], -r0, asr #20 │ │ │ │ @ instruction: 0xeeb06aa4 │ │ │ │ @ instruction: 0xf7ff0a48 │ │ │ │ stccs 12, cr15, [r0], {29} │ │ │ │ ldc 1, cr13, [sp], #988 @ 0x3dc │ │ │ │ vldrlt d8, [r0, #-8] │ │ │ │ - andeq r3, r4, r8, asr #1 │ │ │ │ + ldrdeq r3, [r4], -r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb9181c <__bss_end__@@Base+0xfeb14134> │ │ │ │ + bl feb9181c <__bss_end__@@Base+0xfeb1412c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 6fe4a4 <__bss_end__@@Base+0x680dbc> │ │ │ │ - blmi 726878 <__bss_end__@@Base+0x6a9190> │ │ │ │ + bmi 6fe4a4 <__bss_end__@@Base+0x680db4> │ │ │ │ + blmi 726878 <__bss_end__@@Base+0x6a9188> │ │ │ │ ldrbtmi r4, [sl], #-1542 @ 0xfffff9fa │ │ │ │ ldmpl r3, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ tstls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx 7f85ac <__bss_end__@@Base+0x77aec4> │ │ │ │ + blx 7f85ac <__bss_end__@@Base+0x77aebc> │ │ │ │ bicslt r4, r8, r4, lsl #12 │ │ │ │ - bne f5c98 <__bss_end__@@Base+0x785b0> │ │ │ │ + bne f5c98 <__bss_end__@@Base+0x785a8> │ │ │ │ ldcl 8, cr10, [r5, #12] │ │ │ │ movwcs r0, #2561 @ 0xa01 │ │ │ │ beq 75ca4 │ │ │ │ @ instruction: 0xf7cc9302 │ │ │ │ stmdbge r2, {r1, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ - bmi 3f8ba4 <__bss_end__@@Base+0x37b4bc> │ │ │ │ + bmi 3f8ba4 <__bss_end__@@Base+0x37b4b4> │ │ │ │ ldrbtmi r4, [sl], #-2828 @ 0xfffff4f4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -ip, lsl #2 │ │ │ │ ldcllt 0, cr11, [r0, #-80]! @ 0xffffffb0 │ │ │ │ ldrtmi r4, [r0], -r9, ror #12 │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ movwcs lr, #2509 @ 0x9cd │ │ │ │ - blx 17862e <__bss_end__@@Base+0xfaf46> │ │ │ │ + blx 17862e <__bss_end__@@Base+0xfaf3e> │ │ │ │ ldrb r4, [r9, r4, lsl #12] │ │ │ │ ldc 7, cr15, [r0, #816] @ 0x330 │ │ │ │ andeq r4, r2, lr, lsl #27 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r4, r2, r6, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb918a4 <__bss_end__@@Base+0xfeb141bc> │ │ │ │ + bl feb918a4 <__bss_end__@@Base+0xfeb141b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7ff0ff8 │ │ │ │ pop {r0, r1, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ec4008 │ │ │ │ svclt 0x0000bc77 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi f5b78 <__bss_end__@@Base+0x78490> │ │ │ │ + blhi f5b78 <__bss_end__@@Base+0x78488> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, r7, sp, ror #20 │ │ │ │ strmi r4, [r4], -sp, ror #22 │ │ │ │ svcmi 0x006d447a │ │ │ │ ldrbtmi r4, [pc], #-1673 @ 3a6dc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -52000,39 +52000,39 @@ │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, r0, r0 │ │ │ │ @ instruction: 0xf10d4606 │ │ │ │ movwcs r0, #2056 @ 0x808 │ │ │ │ @ instruction: 0xf8d99302 │ │ │ │ @ instruction: 0xf8d9300c │ │ │ │ ldc 0, cr5, [r3] │ │ │ │ - blmi 18dcf08 <__bss_end__@@Base+0x185f820> │ │ │ │ + blmi 18dcf08 <__bss_end__@@Base+0x185f818> │ │ │ │ @ instruction: 0x469b58fb │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ addshi pc, sl, r0 │ │ │ │ @ instruction: 0xf8cb6823 │ │ │ │ stccs 0, cr3, [r1, #-0] │ │ │ │ strtmi r4, [sl], -r3, lsr #12 │ │ │ │ andcs fp, r1, #184, 30 @ 0x2e0 │ │ │ │ rsbvs r2, r1, r1, lsl #2 │ │ │ │ bicsmi pc, r4, r9, asr #13 │ │ │ │ - blne 27883c <__bss_end__@@Base+0x1fb154> │ │ │ │ + blne 27883c <__bss_end__@@Base+0x1fb14c> │ │ │ │ andcs lr, r4, #196, 18 @ 0x310000 │ │ │ │ vqdmulh.s d15, d2, d2 │ │ │ │ stmib r4, {r1, r2, r4, r6, r8, fp, lr}^ │ │ │ │ - b 1407348 <__bss_end__@@Base+0x1389c60> │ │ │ │ + b 1407348 <__bss_end__@@Base+0x1389c58> │ │ │ │ ldrbtmi r0, [r9], #-2690 @ 0xfffff57e │ │ │ │ @ instruction: 0xf7cc4650 │ │ │ │ ldrbmi lr, [r2], -r6, asr #19 │ │ │ │ mvnvs r2, r0, lsl #2 │ │ │ │ - b ff3f8684 <__bss_end__@@Base+0xff37af9c> │ │ │ │ + b ff3f8684 <__bss_end__@@Base+0xff37af94> │ │ │ │ ldmib r4, {r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ tstcs r0, r4, lsl #20 │ │ │ │ - blx 2df366 <__bss_end__@@Base+0x261c7e> │ │ │ │ + blx 2df366 <__bss_end__@@Base+0x261c76> │ │ │ │ addseq pc, r2, r3, lsl #4 │ │ │ │ - b ff178698 <__bss_end__@@Base+0xff0fafb0> │ │ │ │ + b ff178698 <__bss_end__@@Base+0xff0fafa8> │ │ │ │ ldrbmi r9, [r3, #-2817] @ 0xfffff4ff │ │ │ │ @ instruction: 0xf1badd41 │ │ │ │ stcle 15, cr0, [lr, #-0] │ │ │ │ andeq pc, r1, sl, lsl #2 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldclpl 0, cr15, [lr], #-316 @ 0xfffffec4 │ │ │ │ stmibvs r3!, {r7}^ │ │ │ │ @@ -52050,28 +52050,28 @@ │ │ │ │ vstr s15, [r2, #32] │ │ │ │ mvnsle r7, r0, lsl #20 │ │ │ │ ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ @ instruction: 0xf7eb9403 │ │ │ │ stcls 8, cr15, [r3], {105} @ 0x69 │ │ │ │ stmdavs r3!, {r2, r3, r5, r8, ip, sp, pc}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ - blle 12453d0 <__bss_end__@@Base+0x11c7ce8> │ │ │ │ - bmi cae85c <__bss_end__@@Base+0xc31174> │ │ │ │ + blle 12453d0 <__bss_end__@@Base+0x11c7ce0> │ │ │ │ + bmi cae85c <__bss_end__@@Base+0xc3116c> │ │ │ │ ldrbtmi r4, [sl], #-2860 @ 0xfffff4d4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4630d13b │ │ │ │ ldc 0, cr11, [sp], #28 │ │ │ │ pop {r1, r8, r9, fp, pc} │ │ │ │ blcs 5e7b4 │ │ │ │ @ instruction: 0xf10addcd │ │ │ │ tstcs r0, r1, lsl #20 │ │ │ │ @ instruction: 0xf04f4608 │ │ │ │ - b 14119fc <__bss_end__@@Base+0x1394314> │ │ │ │ + b 14119fc <__bss_end__@@Base+0x139430c> │ │ │ │ stmibvs r2!, {r1, r3, r7, r9, fp}^ │ │ │ │ addmi r3, r3, #1 │ │ │ │ ldrbmi r4, [r1], #-1034 @ 0xfffffbf6 │ │ │ │ andgt pc, r0, r2, asr #17 │ │ │ │ @ instruction: 0xe7bcd1f7 │ │ │ │ tstlt r8, r0, ror #19 │ │ │ │ ldmpl fp!, {r0, r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ @@ -52079,64 +52079,64 @@ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf8cb6023 │ │ │ │ ldrb r4, [r0, r0] │ │ │ │ stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r1], -r0, lsr #12 │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ movwcs lr, #10701 @ 0x29cd │ │ │ │ - blx 9f87e8 <__bss_end__@@Base+0x97b100> │ │ │ │ + blx 9f87e8 <__bss_end__@@Base+0x97b0f8> │ │ │ │ ldrb r4, [r6, -r6, lsl #12] │ │ │ │ eorcs r4, r0, r5, lsl r9 │ │ │ │ @ instruction: 0xf7cc4479 │ │ │ │ strtmi lr, [r1], -r2, asr #18 │ │ │ │ strmi r2, [r4], -r0, lsr #4 │ │ │ │ - b 12f878c <__bss_end__@@Base+0x127b0a4> │ │ │ │ + b 12f878c <__bss_end__@@Base+0x127b09c> │ │ │ │ @ instruction: 0xf7cce75d │ │ │ │ ldmdami r0, {r3, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ ldmdbmi r0, {r1, r5, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-1105 @ 0xfffffbaf │ │ │ │ andvs r5, r1, r8, lsr r8 │ │ │ │ stmdbmi pc, {r1, r2, r3, fp, lr} @ │ │ │ │ ldmdapl r8!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r6, r1, r4 │ │ │ │ cdp 7, 5, cr15, cr8, cr12, {6} │ │ │ │ - bl 2f87b4 <__bss_end__@@Base+0x27b0cc> │ │ │ │ + bl 2f87b4 <__bss_end__@@Base+0x27b0c4> │ │ │ │ andeq r4, r2, r4, ror #25 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ ldrdeq r4, [r2], -lr │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq sp, r0, lr, asr r0 │ │ │ │ andeq r4, r2, r2, ror #23 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ andeq ip, r0, r8, asr #30 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq ip, r0, lr, ror #22 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq ip, r0, r4, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb91abc <__bss_end__@@Base+0xfeb143d4> │ │ │ │ + bl feb91abc <__bss_end__@@Base+0xfeb143cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7ff0ff8 │ │ │ │ pop {r0, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ec4008 │ │ │ │ svclt 0x0000bb6b │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb91ad8 <__bss_end__@@Base+0xfeb143f0> │ │ │ │ + bl feb91ad8 <__bss_end__@@Base+0xfeb143e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi fe8fe700 <__bss_end__@@Base+0xfe881018> │ │ │ │ - blmi fe90c114 <__bss_end__@@Base+0xfe88ea2c> │ │ │ │ + bmi fe8fe700 <__bss_end__@@Base+0xfe881010> │ │ │ │ + blmi fe90c114 <__bss_end__@@Base+0xfe88ea24> │ │ │ │ ldrbtmi r4, [sl], #-1542 @ 0xfffff9fa │ │ │ │ stmibmi r2!, {r3, r9, sl, lr} │ │ │ │ ldmpl r3, {r0, r3, r4, r7, ip, sp, pc}^ │ │ │ │ @ instruction: 0x460d4479 │ │ │ │ tstls r7, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldc2 7, cr15, [r0], #896 @ 0x380 │ │ │ │ andle r2, lr, r2, lsl #16 │ │ │ │ - bmi fe743908 <__bss_end__@@Base+0xfe6c6220> │ │ │ │ + bmi fe743908 <__bss_end__@@Base+0xfe6c6218> │ │ │ │ ldrbtmi r4, [sl], #-2969 @ 0xfffff467 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ andslt r4, r9, r0, lsr #12 │ │ │ │ @ instruction: 0xf004bdf0 │ │ │ │ @@ -52149,66 +52149,66 @@ │ │ │ │ @ instruction: 0xf7db4620 │ │ │ │ strmi pc, [r3], -r5, lsr #19 │ │ │ │ sbcsle r2, sp, r0, lsl #16 │ │ │ │ @ instruction: 0x2076f890 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ mrcvs 0, 6, r8, cr8, cr6, {6} │ │ │ │ tstcs r5, r2, lsl #20 │ │ │ │ - b ff67888c <__bss_end__@@Base+0xff5fb1a4> │ │ │ │ + b ff67888c <__bss_end__@@Base+0xff5fb19c> │ │ │ │ stmdacs r0, {r1, fp, ip, pc} │ │ │ │ sbcshi pc, r9, r0 │ │ │ │ - bge 10d77c <__bss_end__@@Base+0x90094> │ │ │ │ + bge 10d77c <__bss_end__@@Base+0x9008c> │ │ │ │ @ instruction: 0xf8d358eb │ │ │ │ blcs 46f90 │ │ │ │ teqcs ip, pc, ror r1 │ │ │ │ - b ff2f88a8 <__bss_end__@@Base+0xff27b1c0> │ │ │ │ + b ff2f88a8 <__bss_end__@@Base+0xff27b1b8> │ │ │ │ eoreq pc, r6, #111 @ 0x6f │ │ │ │ strtmi sl, [r0], -r7, lsl #18 │ │ │ │ @ instruction: 0xf8a2f7fc │ │ │ │ - bvc 1760fc <__bss_end__@@Base+0xf8a14> │ │ │ │ - bvc 3f6000 <__bss_end__@@Base+0x378918> │ │ │ │ - bpl 136104 <__bss_end__@@Base+0xb8a1c> │ │ │ │ - bmi 2f6008 <__bss_end__@@Base+0x278920> │ │ │ │ - bvc fe236234 <__bss_end__@@Base+0xfe1b8b4c> │ │ │ │ - bmi 1b6110 <__bss_end__@@Base+0x138a28> │ │ │ │ - bne 4f6014 <__bss_end__@@Base+0x47892c> │ │ │ │ - bvc fe1761b8 <__bss_end__@@Base+0xfe0f8ad0> │ │ │ │ - bpl 1f601c <__bss_end__@@Base+0x178934> │ │ │ │ - bcc 5f6020 <__bss_end__@@Base+0x578938> │ │ │ │ - bvs 336024 <__bss_end__@@Base+0x2b893c> │ │ │ │ - bvs 376128 <__bss_end__@@Base+0x2f8a40> │ │ │ │ - bvc fe0b61c8 <__bss_end__@@Base+0xfe038ae0> │ │ │ │ - bne 3b6130 <__bss_end__@@Base+0x338a48> │ │ │ │ - bcs 276134 <__bss_end__@@Base+0x1f8a4c> │ │ │ │ - bvs fe1f6260 <__bss_end__@@Base+0xfe178b78> │ │ │ │ - bmi 2b603c <__bss_end__@@Base+0x238954> │ │ │ │ - bvs fe9f6368 <__bss_end__@@Base+0xfe978c80> │ │ │ │ - bcs 236044 <__bss_end__@@Base+0x1b895c> │ │ │ │ - bvc fe8b6370 <__bss_end__@@Base+0xfe838c88> │ │ │ │ - bvc 1361ec <__bss_end__@@Base+0xb8b04> │ │ │ │ - bvs fe8f62f0 <__bss_end__@@Base+0xfe878c08> │ │ │ │ - bvc fe1762f4 <__bss_end__@@Base+0xfe0f8c0c> │ │ │ │ - bcc 436158 <__bss_end__@@Base+0x3b8a70> │ │ │ │ - bvs fe0f61fc <__bss_end__@@Base+0xfe078b14> │ │ │ │ + bvc 1760fc <__bss_end__@@Base+0xf8a0c> │ │ │ │ + bvc 3f6000 <__bss_end__@@Base+0x378910> │ │ │ │ + bpl 136104 <__bss_end__@@Base+0xb8a14> │ │ │ │ + bmi 2f6008 <__bss_end__@@Base+0x278918> │ │ │ │ + bvc fe236234 <__bss_end__@@Base+0xfe1b8b44> │ │ │ │ + bmi 1b6110 <__bss_end__@@Base+0x138a20> │ │ │ │ + bne 4f6014 <__bss_end__@@Base+0x478924> │ │ │ │ + bvc fe1761b8 <__bss_end__@@Base+0xfe0f8ac8> │ │ │ │ + bpl 1f601c <__bss_end__@@Base+0x17892c> │ │ │ │ + bcc 5f6020 <__bss_end__@@Base+0x578930> │ │ │ │ + bvs 336024 <__bss_end__@@Base+0x2b8934> │ │ │ │ + bvs 376128 <__bss_end__@@Base+0x2f8a38> │ │ │ │ + bvc fe0b61c8 <__bss_end__@@Base+0xfe038ad8> │ │ │ │ + bne 3b6130 <__bss_end__@@Base+0x338a40> │ │ │ │ + bcs 276134 <__bss_end__@@Base+0x1f8a44> │ │ │ │ + bvs fe1f6260 <__bss_end__@@Base+0xfe178b70> │ │ │ │ + bmi 2b603c <__bss_end__@@Base+0x23894c> │ │ │ │ + bvs fe9f6368 <__bss_end__@@Base+0xfe978c78> │ │ │ │ + bcs 236044 <__bss_end__@@Base+0x1b8954> │ │ │ │ + bvc fe8b6370 <__bss_end__@@Base+0xfe838c80> │ │ │ │ + bvc 1361ec <__bss_end__@@Base+0xb8afc> │ │ │ │ + bvs fe8f62f0 <__bss_end__@@Base+0xfe878c00> │ │ │ │ + bvc fe1762f4 <__bss_end__@@Base+0xfe0f8c04> │ │ │ │ + bcc 436158 <__bss_end__@@Base+0x3b8a68> │ │ │ │ + bvs fe0f61fc <__bss_end__@@Base+0xfe078b0c> │ │ │ │ bpl 765c8 │ │ │ │ - bmi 476064 <__bss_end__@@Base+0x3f897c> │ │ │ │ - bcs 4b6168 <__bss_end__@@Base+0x438a80> │ │ │ │ - bcc 53606c <__bss_end__@@Base+0x4b8984> │ │ │ │ - bvs fe93620c <__bss_end__@@Base+0xfe8b8b24> │ │ │ │ - bvs fe176310 <__bss_end__@@Base+0xfe0f8c28> │ │ │ │ - bvc fe8f6314 <__bss_end__@@Base+0xfe878c2c> │ │ │ │ - bcc 57617c <__bss_end__@@Base+0x4f8a94> │ │ │ │ - bvc 19b64dc <__bss_end__@@Base+0x1938df4> │ │ │ │ - bmi 5b6084 <__bss_end__@@Base+0x53899c> │ │ │ │ - bvc 1f6048 <__bss_end__@@Base+0x178960> │ │ │ │ - bvs 13622c <__bss_end__@@Base+0xb8b44> │ │ │ │ - bvs 936330 <__bss_end__@@Base+0x8b8c48> │ │ │ │ - bvc 176334 <__bss_end__@@Base+0xf8c4c> │ │ │ │ - blx 4765e8 <__bss_end__@@Base+0x3f8f00> │ │ │ │ - bvc 10764fc <__bss_end__@@Base+0xff8e14> │ │ │ │ + bmi 476064 <__bss_end__@@Base+0x3f8974> │ │ │ │ + bcs 4b6168 <__bss_end__@@Base+0x438a78> │ │ │ │ + bcc 53606c <__bss_end__@@Base+0x4b897c> │ │ │ │ + bvs fe93620c <__bss_end__@@Base+0xfe8b8b1c> │ │ │ │ + bvs fe176310 <__bss_end__@@Base+0xfe0f8c20> │ │ │ │ + bvc fe8f6314 <__bss_end__@@Base+0xfe878c24> │ │ │ │ + bcc 57617c <__bss_end__@@Base+0x4f8a8c> │ │ │ │ + bvc 19b64dc <__bss_end__@@Base+0x1938dec> │ │ │ │ + bmi 5b6084 <__bss_end__@@Base+0x538994> │ │ │ │ + bvc 1f6048 <__bss_end__@@Base+0x178958> │ │ │ │ + bvs 13622c <__bss_end__@@Base+0xb8b3c> │ │ │ │ + bvs 936330 <__bss_end__@@Base+0x8b8c40> │ │ │ │ + bvc 176334 <__bss_end__@@Base+0xf8c44> │ │ │ │ + blx 4765e8 <__bss_end__@@Base+0x3f8ef8> │ │ │ │ + bvc 10764fc <__bss_end__@@Base+0xff8e0c> │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ cdp 3, 15, cr2, cr1, cr0, {0} │ │ │ │ vstr s30, [sp, #64] @ 0x40 │ │ │ │ vstr s13, [sp, #12] │ │ │ │ vstr s13, [sp, #16] │ │ │ │ svclt 0x00087a05 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @@ -52234,54 +52234,54 @@ │ │ │ │ bvs 76670 │ │ │ │ ldcl 8, cr6, [r3, #812] @ 0x32c │ │ │ │ vmov.f32 s15, #80 @ 0x3e800000 0.250 │ │ │ │ vneg.f32 s15, s0 │ │ │ │ vmrs pc, │ │ │ │ svclt 0x000c7a66 │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ - blx 476674 <__bss_end__@@Base+0x3f8f8c> │ │ │ │ + blx 476674 <__bss_end__@@Base+0x3f8f84> │ │ │ │ @ instruction: 0xf042bf08 │ │ │ │ bcs 3b2bc │ │ │ │ ldrtmi sp, [r0], -pc, lsr #32 │ │ │ │ ldc2l 7, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ strmi r9, [r4], -r3, lsl #22 │ │ │ │ - bmi be6f54 <__bss_end__@@Base+0xb6986c> │ │ │ │ + bmi be6f54 <__bss_end__@@Base+0xb69864> │ │ │ │ ldmdavs r1, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ andsvs r6, r3, r9, lsl r0 │ │ │ │ svccs 0x0000463a │ │ │ │ svcge 0x0017f43f │ │ │ │ - blcc 94cc8 <__bss_end__@@Base+0x175e0> │ │ │ │ + blcc 94cc8 <__bss_end__@@Base+0x175d8> │ │ │ │ blcs 52ccc │ │ │ │ @ instruction: 0xf47fdb34 │ │ │ │ ldmibvs r8!, {r4, r8, r9, sl, fp, sp, pc}^ │ │ │ │ - blmi 9e6f4c <__bss_end__@@Base+0x969864> │ │ │ │ + blmi 9e6f4c <__bss_end__@@Base+0x96985c> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 98c954 <__bss_end__@@Base+0x90f26c> │ │ │ │ + blmi 98c954 <__bss_end__@@Base+0x90f264> │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ andsvs r6, pc, sl, lsr r0 @ │ │ │ │ @ instruction: 0xf890e703 │ │ │ │ andls r1, r1, r5, ror r0 │ │ │ │ smlatbeq r2, r1, r1, pc @ │ │ │ │ @ instruction: 0xf181fab1 │ │ │ │ @ instruction: 0xf7e00949 │ │ │ │ - blls b97a8 <__bss_end__@@Base+0x3c0c0> │ │ │ │ + blls b97a8 <__bss_end__@@Base+0x3c0b8> │ │ │ │ @ instruction: 0x4604e71d │ │ │ │ stmdavs r8, {r0, r2, r4, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ stcle 8, cr2, [lr, #-4] │ │ │ │ - bvc fea3653c <__bss_end__@@Base+0xfe9b8e54> │ │ │ │ - bl 10332c <__bss_end__@@Base+0x85c44> │ │ │ │ + bvc fea3653c <__bss_end__@@Base+0xfe9b8e4c> │ │ │ │ + bl 10332c <__bss_end__@@Base+0x85c3c> │ │ │ │ andcc r0, r1, #134217730 @ 0x8000002 │ │ │ │ ldcl 2, cr4, [r3, #576] @ 0x240 │ │ │ │ vmul.f32 s15, s14, s0 │ │ │ │ vstr s15, [r3, #540] @ 0x21c │ │ │ │ stmiavs fp, {r9, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf04fd1f3 │ │ │ │ andsvs r5, sl, lr, ror r2 │ │ │ │ ldr r9, [r8, r3, lsl #18]! │ │ │ │ - bl cf8a7c <__bss_end__@@Base+0xc7b394> │ │ │ │ + bl cf8a7c <__bss_end__@@Base+0xc7b38c> │ │ │ │ ldrbcs r4, [r1], #-2063 @ 0xfffff7f1 │ │ │ │ ldrbtmi r4, [r9], #-2319 @ 0xfffff6f1 │ │ │ │ andvs r5, r1, r8, lsr #16 │ │ │ │ stmdbmi pc, {r1, r2, r3, fp, lr} @ │ │ │ │ stmdapl r8!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r6, r1, r4 │ │ │ │ stcl 7, cr15, [r4], #816 @ 0x330 │ │ │ │ @@ -52295,15 +52295,15 @@ │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq ip, r0, r6, lsl #17 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ muleq r0, ip, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb91da4 <__bss_end__@@Base+0xfeb146bc> │ │ │ │ + bl feb91da4 <__bss_end__@@Base+0xfeb146b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ @ instruction: 0xf7e04604 │ │ │ │ stmdacs r2, {r0, r1, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs fp, r0, r8, lsl pc │ │ │ │ @ instruction: 0xf004d10b │ │ │ │ stccs 0, cr0, [r1], {3} │ │ │ │ @@ -52318,15 +52318,15 @@ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ movwls r4, #5665 @ 0x1621 │ │ │ │ mrc2 7, 3, pc, cr2, cr15, {7} │ │ │ │ ldrvs r9, [r8, -r1, lsl #22] │ │ │ │ svclt 0x0000e7ef │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feb9d810 <__bss_end__@@Base+0xfeb20128> │ │ │ │ + bl feb9d810 <__bss_end__@@Base+0xfeb20120> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclmi 15, cr0, [r9, #352] @ 0x160 │ │ │ │ stclmi 0, cr11, [r9], {162} @ 0xa2 │ │ │ │ ldrbtmi r4, [sp], #-1566 @ 0xfffff9e2 │ │ │ │ stmdbpl ip!, {r0, r1, r3, r5, r8, r9, fp, ip, pc} │ │ │ │ svclt 0x00182b00 │ │ │ │ fstmdbxls sl!, {d2-d21} @ Deprecated │ │ │ │ @@ -52355,48 +52355,48 @@ │ │ │ │ movwcs sp, #74 @ 0x4a │ │ │ │ movwcs r9, #781 @ 0x30d │ │ │ │ @ instruction: 0xf1a6930e │ │ │ │ stc 3, cr0, [sp, #104] @ 0x68 │ │ │ │ vstr s17, [sp, #36] @ 0x24 │ │ │ │ vstr s16, [sp, #40] @ 0x28 │ │ │ │ vstr s19, [sp, #44] @ 0x2c │ │ │ │ - blcs 2a14c4 <__bss_end__@@Base+0x223ddc> │ │ │ │ + blcs 2a14c4 <__bss_end__@@Base+0x223dd4> │ │ │ │ teqphi r6, r0, lsl #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ adcseq r0, r1, sp, lsr r0 │ │ │ │ sbcseq r0, sl, r3, ror #1 │ │ │ │ sbcseq r0, sp, r9, ror #1 │ │ │ │ rsceq r0, r6, r0, ror #1 │ │ │ │ ldrhteq r0, [r7], r4 │ │ │ │ eorcs r4, r9, r1, lsr #19 │ │ │ │ - bmi fe8cdb3c <__bss_end__@@Base+0xfe850454> │ │ │ │ + bmi fe8cdb3c <__bss_end__@@Base+0xfe85044c> │ │ │ │ ldrbtmi r5, [sl], #-2145 @ 0xfffff79f │ │ │ │ sbcscs r6, r2, #10 │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ ldc2l 7, cr15, [r8, #-960]! @ 0xfffffc40 │ │ │ │ stmdals fp!, {r2, r9, sl, lr} │ │ │ │ ldc2l 7, cr15, [r4, #-960]! @ 0xfffffc40 │ │ │ │ @ instruction: 0x4603499c │ │ │ │ ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ @ instruction: 0xf7cc2001 │ │ │ │ andcs lr, r0, sl, lsr #24 │ │ │ │ - blmi fe50d748 <__bss_end__@@Base+0xfe490060> │ │ │ │ + blmi fe50d748 <__bss_end__@@Base+0xfe490058> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 894d54 <__bss_end__@@Base+0x81766c> │ │ │ │ + blls 894d54 <__bss_end__@@Base+0x817664> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ eorlt r8, r2, r5, lsl #2 │ │ │ │ - blhi 175ff0 <__bss_end__@@Base+0xf8908> │ │ │ │ + blhi 175ff0 <__bss_end__@@Base+0xf8900> │ │ │ │ stmdals r5, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff9201 │ │ │ │ - bls baa34 <__bss_end__@@Base+0x3d34c> │ │ │ │ + bls baa34 <__bss_end__@@Base+0x3d344> │ │ │ │ str r9, [r8, r6]! │ │ │ │ @ instruction: 0xf7ff9805 │ │ │ │ andls pc, r7, r5, asr #30 │ │ │ │ - blmi fe3b4bd4 <__bss_end__@@Base+0xfe3374ec> │ │ │ │ + blmi fe3b4bd4 <__bss_end__@@Base+0xfe3374e4> │ │ │ │ stmibmi sp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ movwls r4, #34344 @ 0x8628 │ │ │ │ @ instruction: 0xf7cc4479 │ │ │ │ stmdacs r0, {r1, r2, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ adchi pc, r4, r0, asr #32 │ │ │ │ stmiapl r3!, {r0, r3, r7, r8, r9, fp, lr}^ │ │ │ │ ldrdcc pc, [r4, #-131] @ 0xffffff7d │ │ │ │ @@ -52410,81 +52410,81 @@ │ │ │ │ stmdage r5, {r6, r7, r8, r9, fp} │ │ │ │ @ instruction: 0xf7ffae05 │ │ │ │ ldmdbmi pc!, {r0, r2, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ @ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ ldc 7, cr15, [r6], #816 @ 0x330 │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ addhi pc, r7, r0 │ │ │ │ - bvc 2b64e4 <__bss_end__@@Base+0x238dfc> │ │ │ │ - bvc 1076948 <__bss_end__@@Base+0xff9260> │ │ │ │ - blx 47693c <__bss_end__@@Base+0x3f9254> │ │ │ │ + bvc 2b64e4 <__bss_end__@@Base+0x238df4> │ │ │ │ + bvc 1076948 <__bss_end__@@Base+0xff9258> │ │ │ │ + blx 47693c <__bss_end__@@Base+0x3f924c> │ │ │ │ ldcl 1, cr13, [sp, #52] @ 0x34 │ │ │ │ vmov.f32 s15, #90 @ 0x3ed00000 0.4062500 │ │ │ │ vneg.f32 s15, s0 │ │ │ │ tstple r6, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ - bvc 336500 <__bss_end__@@Base+0x2b8e18> │ │ │ │ - bvc 1076964 <__bss_end__@@Base+0xff927c> │ │ │ │ - blx 476958 <__bss_end__@@Base+0x3f9270> │ │ │ │ + bvc 336500 <__bss_end__@@Base+0x2b8e10> │ │ │ │ + bvc 1076964 <__bss_end__@@Base+0xff9274> │ │ │ │ + blx 476958 <__bss_end__@@Base+0x3f9268> │ │ │ │ ldmdbmi r1!, {r0, r4, r5, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ ldc 7, cr15, [r8], {204} @ 0xcc │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldc 0, cr8, [sp, #524] @ 0x20c │ │ │ │ vmov.f32 s0, #92 @ 0x3ee00000 0.4375000 │ │ │ │ vsqrt.f32 s1, s0 │ │ │ │ vpmin.u8 d31, d0, d0 │ │ │ │ - blls b1aff8 <__bss_end__@@Base+0xa9d910> │ │ │ │ + blls b1aff8 <__bss_end__@@Base+0xa9d908> │ │ │ │ stc 0, cr2, [sp, #176] @ 0xb0 │ │ │ │ @ instruction: 0xf1a30a0d │ │ │ │ - blx fecfba68 <__bss_end__@@Base+0xfec7e380> │ │ │ │ + blx fecfba68 <__bss_end__@@Base+0xfec7e378> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ - blmi 199fa04 <__bss_end__@@Base+0x192231c> │ │ │ │ + blmi 199fa04 <__bss_end__@@Base+0x1922314> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ssatmi r4, #21, r8, lsl #15 │ │ │ │ strmi r4, [r5], -r6, lsl #13 │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ ldrbtmi r4, [fp], #-2912 @ 0xfffff4a0 │ │ │ │ andsvs r6, sp, ip, lsl r8 │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ muleq r7, ip, r8 │ │ │ │ andeq lr, r7, lr, lsl #17 │ │ │ │ andcs r6, r1, ip, lsr #5 │ │ │ │ - blmi 16f4bc0 <__bss_end__@@Base+0x16774d8> │ │ │ │ + blmi 16f4bc0 <__bss_end__@@Base+0x16774d0> │ │ │ │ @ instruction: 0xe78a447b │ │ │ │ ldrbtmi r4, [fp], #-2905 @ 0xfffff4a7 │ │ │ │ - blge 2b4c28 <__bss_end__@@Base+0x237540> │ │ │ │ + blge 2b4c28 <__bss_end__@@Base+0x237538> │ │ │ │ vldr s21, [pc, #48] @ 3ae40 │ │ │ │ vldmia r3!, {s14-s83} │ │ │ │ vmov.f32 s0, #81 @ 0x3e880000 0.2656250 │ │ │ │ vsqrt.f32 s1, s0 │ │ │ │ svclt 0x00d8fa10 │ │ │ │ - beq 1a368e4 <__bss_end__@@Base+0x19b91fc> │ │ │ │ + beq 1a368e4 <__bss_end__@@Base+0x19b91f4> │ │ │ │ cdp 13, 11, cr13, cr7, cr13, {0} │ │ │ │ stmib sp, {r6, r7, r9, fp}^ │ │ │ │ stcl 3, cr2, [sp, #4] │ │ │ │ @ instruction: 0xf7cc7a03 │ │ │ │ ldmib sp, {r1, r2, r3, fp, sp, lr, pc}^ │ │ │ │ cdp 3, 11, cr2, cr7, cr1, {0} │ │ │ │ vldr d16, [sp, #768] @ 0x300 │ │ │ │ addsmi r7, sl, #12288 @ 0x3000 │ │ │ │ - beq b6254 <__bss_end__@@Base+0x38b6c> │ │ │ │ - blmi 12af5d8 <__bss_end__@@Base+0x1231ef0> │ │ │ │ + beq b6254 <__bss_end__@@Base+0x38b64> │ │ │ │ + blmi 12af5d8 <__bss_end__@@Base+0x1231ee8> │ │ │ │ @ instruction: 0xe764447b │ │ │ │ ldrbtmi r4, [fp], #-2888 @ 0xfffff4b8 │ │ │ │ - blmi 1274bdc <__bss_end__@@Base+0x11f74f4> │ │ │ │ + blmi 1274bdc <__bss_end__@@Base+0x11f74ec> │ │ │ │ @ instruction: 0xe75e447b │ │ │ │ ldrbtmi r4, [fp], #-2887 @ 0xfffff4b9 │ │ │ │ - blmi 1234bd0 <__bss_end__@@Base+0x11b74e8> │ │ │ │ + blmi 1234bd0 <__bss_end__@@Base+0x11b74e0> │ │ │ │ @ instruction: 0xe758447b │ │ │ │ ldrbtmi r4, [fp], #-2886 @ 0xfffff4ba │ │ │ │ - blmi 11f4bc4 <__bss_end__@@Base+0x11774dc> │ │ │ │ + blmi 11f4bc4 <__bss_end__@@Base+0x11774d4> │ │ │ │ @ instruction: 0xe752447b │ │ │ │ - beq b764f4 <__bss_end__@@Base+0xaf8e0c> │ │ │ │ + beq b764f4 <__bss_end__@@Base+0xaf8e04> │ │ │ │ ldmdage r1, {r0, r1, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r9, #4880 @ 0x1310 │ │ │ │ ldmda r8!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdbge r0, {r0, r2, fp, ip, pc} │ │ │ │ ldc2 7, cr15, [sl, #-928]! @ 0xfffffc60 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r4, r5, r9, fp, lr} │ │ │ │ ldrdcs pc, [r8, r2] │ │ │ │ @@ -52503,15 +52503,15 @@ │ │ │ │ strmi r4, [r5], -r6, lsl #13 │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ ldrbtmi r4, [fp], #-2864 @ 0xfffff4d0 │ │ │ │ ldrtmi lr, [r0], -r6, lsl #15 │ │ │ │ @ instruction: 0xffb2f7fe │ │ │ │ ldmdami r6, {r0, r2, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - blmi 5cc78c <__bss_end__@@Base+0x54f0a4> │ │ │ │ + blmi 5cc78c <__bss_end__@@Base+0x54f09c> │ │ │ │ ldrne pc, [r1, #-576]! @ 0xfffffdc0 │ │ │ │ stmdapl r0!, {r0, r1, r3, r5, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdbmi sl!, {r0, sp} │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7cc601d │ │ │ │ usat lr, #14, sl, lsl #22 │ │ │ │ @@ -52519,15 +52519,15 @@ │ │ │ │ ldrtmi r4, [r2], -ip, lsl #16 │ │ │ │ vqdmulh.s d20, d0, d12 │ │ │ │ stmdbmi r4!, {r0, r2, r4, r8, sl, ip} │ │ │ │ ldrbtmi r5, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ andcs r6, r1, r1 │ │ │ │ stmiapl r3!, {r1, r5, r8, fp, lr}^ │ │ │ │ andsvs r4, sp, r9, ror r4 │ │ │ │ - bl 1f8e54 <__bss_end__@@Base+0x17b76c> │ │ │ │ + bl 1f8e54 <__bss_end__@@Base+0x17b764> │ │ │ │ svclt 0x0000e6db │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r4, r2, sl, lsr #15 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r2, r2, r7 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ @@ -52536,33 +52536,33 @@ │ │ │ │ ldrdeq r4, [r2], -r4 @ │ │ │ │ @ instruction: 0xffff89d9 │ │ │ │ @ instruction: 0x0000d5b4 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq sp, r0, r6, lsl #11 │ │ │ │ andeq sp, r0, lr, lsr #10 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r2, [r4], -r6 │ │ │ │ + ldrdeq r2, [r4], -lr │ │ │ │ @ instruction: 0xffff88dd │ │ │ │ @ instruction: 0xffff89db │ │ │ │ @ instruction: 0xffff8805 │ │ │ │ @ instruction: 0xffff8863 │ │ │ │ @ instruction: 0xffff8a55 │ │ │ │ @ instruction: 0xffff8a27 │ │ │ │ @ instruction: 0xffff8865 │ │ │ │ @ instruction: 0xffff8a2f │ │ │ │ @ instruction: 0xffff8899 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq sp, r0, r4, lsr #8 │ │ │ │ - andeq r2, r4, r6, ror #15 │ │ │ │ + andeq r2, r4, lr, ror #15 │ │ │ │ andeq lr, r0, r4, lsr #16 │ │ │ │ andeq lr, r0, r6, lsl #22 │ │ │ │ strdeq lr, [r0], -lr @ │ │ │ │ andeq lr, r0, r4, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb921b0 <__bss_end__@@Base+0xfeb14ac8> │ │ │ │ + bl feb921b0 <__bss_end__@@Base+0xfeb14ac0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addslt r0, pc, r8, ror pc @ │ │ │ │ andcs r4, r0, #56, 26 @ 0xe00 │ │ │ │ ldrbtmi r2, [sp], #-768 @ 0xfffffd00 │ │ │ │ andsls r4, ip, #14080 @ 0x3700 │ │ │ │ ldrbtmi r4, [ip], #-2615 @ 0xfffff5c9 │ │ │ │ tstcc r7, #3358720 @ 0x334000 │ │ │ │ @@ -52603,19 +52603,19 @@ │ │ │ │ ldmdbls r5, {r1, r2, r4, r9, fp, ip, pc} │ │ │ │ ldcl 8, cr9, [sp, #80] @ 0x50 │ │ │ │ vldr s2, [sp, #112] @ 0x70 │ │ │ │ vldr s3, [sp, #108] @ 0x6c │ │ │ │ vldr s0, [sp, #104] @ 0x68 │ │ │ │ strls r0, [r0, #-2585] @ 0xfffff5e7 │ │ │ │ stc2l 7, cr15, [r2, #1020] @ 0x3fc │ │ │ │ - blmi 529634 <__bss_end__@@Base+0x4abf4c> │ │ │ │ + blmi 529634 <__bss_end__@@Base+0x4abf44> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2cd8c4 <__bss_end__@@Base+0x2501dc> │ │ │ │ + blmi 2cd8c4 <__bss_end__@@Base+0x2501d4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 7950ec <__bss_end__@@Base+0x717a04> │ │ │ │ + blls 7950ec <__bss_end__@@Base+0x7179fc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-124]! @ 0xffffff84 │ │ │ │ stmiapl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stm sl, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strdeq r4, [r2], -sl │ │ │ │ @@ -52627,15 +52627,15 @@ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq sp, r0, r2, asr #5 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r4, r2, ip, lsr r3 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb922d4 <__bss_end__@@Base+0xfeb14bec> │ │ │ │ + bl feb922d4 <__bss_end__@@Base+0xfeb14be4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addslt r0, pc, r8, ror pc @ │ │ │ │ andcs r4, r0, #56, 26 @ 0xe00 │ │ │ │ ldrbtmi r2, [sp], #-768 @ 0xfffffd00 │ │ │ │ andsls r4, ip, #14080 @ 0x3700 │ │ │ │ ldrbtmi r4, [ip], #-2615 @ 0xfffff5c9 │ │ │ │ tstcc r7, #3358720 @ 0x334000 │ │ │ │ @@ -52676,19 +52676,19 @@ │ │ │ │ ldmdbls r5, {r1, r2, r4, r9, fp, ip, pc} │ │ │ │ ldcl 8, cr9, [sp, #80] @ 0x50 │ │ │ │ vldr s2, [sp, #112] @ 0x70 │ │ │ │ vldr s3, [sp, #108] @ 0x6c │ │ │ │ vldr s0, [sp, #104] @ 0x68 │ │ │ │ strls r0, [r0, #-2585] @ 0xfffff5e7 │ │ │ │ ldc2 7, cr15, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ - blmi 529758 <__bss_end__@@Base+0x4ac070> │ │ │ │ + blmi 529758 <__bss_end__@@Base+0x4ac068> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2cd9e8 <__bss_end__@@Base+0x250300> │ │ │ │ + blmi 2cd9e8 <__bss_end__@@Base+0x2502f8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 795210 <__bss_end__@@Base+0x717b28> │ │ │ │ + blls 795210 <__bss_end__@@Base+0x717b20> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-124]! @ 0xffffff84 │ │ │ │ stmiapl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ svc 0x00f8f7cb │ │ │ │ ldrdeq r4, [r2], -r6 │ │ │ │ @@ -52700,21 +52700,21 @@ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq sp, r0, sl, lsr #3 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r4, r2, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb923f8 <__bss_end__@@Base+0xfeb14d10> │ │ │ │ + bl feb923f8 <__bss_end__@@Base+0xfeb14d08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrmi 15, 1, r0, cr15, cr8, {4} │ │ │ │ - bmi c2745c <__bss_end__@@Base+0xba9d74> │ │ │ │ + bmi c2745c <__bss_end__@@Base+0xba9d6c> │ │ │ │ ldrbtmi r2, [lr], #-1280 @ 0xfffffb00 │ │ │ │ ldrls r4, [r1, #-3118] @ 0xfffff3d2 │ │ │ │ - blmi bcc400 <__bss_end__@@Base+0xb4ed18> │ │ │ │ + blmi bcc400 <__bss_end__@@Base+0xb4ed10> │ │ │ │ mrcge 8, 0, r5, cr4, cr2, {5} │ │ │ │ andsls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmiapl r3!, {r1, r3, r5, fp, lr}^ │ │ │ │ andls r5, sp, r0, lsr #16 │ │ │ │ strls r4, [ip], -r9, lsr #16 │ │ │ │ @@ -52726,31 +52726,31 @@ │ │ │ │ cdpmi 6, 2, cr9, cr5, cr6, {0} │ │ │ │ ldrbtmi r5, [lr], #-2080 @ 0xfffff7e0 │ │ │ │ movwls r9, #12293 @ 0x3005 │ │ │ │ movwls sl, #6160 @ 0x1810 │ │ │ │ stmdage pc, {r2, ip, pc} @ │ │ │ │ stmdage lr, {r1, ip, pc} │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ - bl fed79190 <__bss_end__@@Base+0xfecfbaa8> │ │ │ │ + bl fed79190 <__bss_end__@@Base+0xfecfbaa0> │ │ │ │ eorle r2, r3, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r0, r1, lsl #16 │ │ │ │ tstcs r0, #3620864 @ 0x374000 │ │ │ │ stmdbls pc, {r0, r8, sl, ip, pc} @ │ │ │ │ ldcl 8, cr9, [pc, #56] @ 3b2b0 │ │ │ │ vldr s2, [sp, #64] @ 0x40 │ │ │ │ vldr s3, [sp, #80] @ 0x50 │ │ │ │ vldr s0, [sp, #76] @ 0x4c │ │ │ │ @ instruction: 0x96000a12 │ │ │ │ ldc2 7, cr15, [r4], #1020 @ 0x3fc │ │ │ │ - blmi 529850 <__bss_end__@@Base+0x4ac168> │ │ │ │ + blmi 529850 <__bss_end__@@Base+0x4ac160> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 2cdae0 <__bss_end__@@Base+0x2503f8> │ │ │ │ + blmi 2cdae0 <__bss_end__@@Base+0x2503f0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 595308 <__bss_end__@@Base+0x517c20> │ │ │ │ + blls 595308 <__bss_end__@@Base+0x517c18> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldcllt 0, cr11, [r0, #-88]! @ 0xffffffa8 │ │ │ │ stmiapl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ svc 0x007cf7cb │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -52763,15 +52763,15 @@ │ │ │ │ muleq r0, r4, sl │ │ │ │ muleq r0, lr, r0 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r4, r2, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi f67a8 <__bss_end__@@Base+0x790c0> │ │ │ │ + blhi f67a8 <__bss_end__@@Base+0x790b8> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 9, cr15, cr8, cr12, {6} │ │ │ │ @ instruction: 0xf8dfb0cf │ │ │ │ movwcs r5, #5144 @ 0x1418 │ │ │ │ ldrmi pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8df447d │ │ │ │ tstls r0, #20, 8 @ 0x14000000 │ │ │ │ @@ -52783,73 +52783,73 @@ │ │ │ │ strmi r5, [sl], -r3, lsr #17 │ │ │ │ ldmdavs fp, {r0, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf043009b │ │ │ │ tstls r1, #134217728 @ 0x8000000 │ │ │ │ stmdbpl r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ stmiapl r3!, {r4, r8, sl, fp, sp, pc}^ │ │ │ │ ldmmi ip!, {r2, ip, pc}^ │ │ │ │ - blge 49ff6c <__bss_end__@@Base+0x422884> │ │ │ │ - blls 2dff54 <__bss_end__@@Base+0x26286c> │ │ │ │ + blge 49ff6c <__bss_end__@@Base+0x42287c> │ │ │ │ + blls 2dff54 <__bss_end__@@Base+0x262864> │ │ │ │ andls r5, r2, r0, lsr #16 │ │ │ │ ldmmi r9!, {ip, pc}^ │ │ │ │ ldrbtmi r9, [r8], #-1281 @ 0xfffffaff │ │ │ │ - bl e79288 <__bss_end__@@Base+0xdfbba0> │ │ │ │ + bl e79288 <__bss_end__@@Base+0xdfbb98> │ │ │ │ eorsle r2, r7, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, r0, r1, lsl #16 │ │ │ │ @ instruction: 0xf7fa9810 │ │ │ │ @ instruction: 0xf000fdcb │ │ │ │ - blcs 7bf7c <__bss_start@@Base+0x3524> │ │ │ │ + blcs 7bf7c <__bss_start@@Base+0x351c> │ │ │ │ @ instruction: 0xf0409010 │ │ │ │ - blls 49ba4c <__bss_end__@@Base+0x41e364> │ │ │ │ + blls 49ba4c <__bss_end__@@Base+0x41e35c> │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ eorle r2, r9, r2, lsl #22 │ │ │ │ vpmax.s8 q10, q8, │ │ │ │ stmibmi sp!, {r1, r4, r6, r7, r8, sl, ip, lr}^ │ │ │ │ ldrbtmi r4, [sl], #-2285 @ 0xfffff713 │ │ │ │ ldrbtmi r4, [r9], #-3053 @ 0xfffff413 │ │ │ │ andvs r5, r2, r0, lsr #16 │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ @ instruction: 0xf7cc601d │ │ │ │ - blmi ffaf56c8 <__bss_end__@@Base+0xffa77fe0> │ │ │ │ + blmi ffaf56c8 <__bss_end__@@Base+0xffa77fd8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi ffa733b0 <__bss_end__@@Base+0xff9f5cc8> │ │ │ │ + blmi ffa733b0 <__bss_end__@@Base+0xff9f5cc0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi ff78df4c <__bss_end__@@Base+0xff710864> │ │ │ │ + blmi ff78df4c <__bss_end__@@Base+0xff71085c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1395420 <__bss_end__@@Base+0x1317d38> │ │ │ │ + blls 1395420 <__bss_end__@@Base+0x1317d30> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ sublt r8, pc, r8, lsl #8 │ │ │ │ - blhi f66bc <__bss_end__@@Base+0x78fd4> │ │ │ │ + blhi f66bc <__bss_end__@@Base+0x78fcc> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stmiapl r3!, {r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7eb6818 │ │ │ │ @ instruction: 0xff44f7df │ │ │ │ @ instruction: 0xf0402802 │ │ │ │ - blmi ff79c388 <__bss_end__@@Base+0xff71eca0> │ │ │ │ + blmi ff79c388 <__bss_end__@@Base+0xff71ec98> │ │ │ │ stmiapl r3!, {r4, fp, ip, pc}^ │ │ │ │ ldrdcc pc, [r8, r3] │ │ │ │ vqrdmulh.s d2, d0, d0 │ │ │ │ @ instruction: 0xf06f8182 │ │ │ │ @ instruction: 0xf7fc0126 │ │ │ │ strmi pc, [r5], -r5, lsl #17 │ │ │ │ sbcsle r2, r4, r0, lsl #16 │ │ │ │ @ instruction: 0xf8dfa919 │ │ │ │ @ instruction: 0xf7cb8358 │ │ │ │ @ instruction: 0xf8dfef7a │ │ │ │ @ instruction: 0x46289354 │ │ │ │ @ instruction: 0xf7cc4ed4 │ │ │ │ @ instruction: 0x4628e9fa │ │ │ │ - bhi 1076fd8 <__bss_end__@@Base+0xff98f0> │ │ │ │ + bhi 1076fd8 <__bss_end__@@Base+0xff98e8> │ │ │ │ @ instruction: 0xf7cb44f8 │ │ │ │ ldrbtmi lr, [r9], #3754 @ 0xeaa │ │ │ │ movwcs r4, #1150 @ 0x47e │ │ │ │ adds sl, r8, r2, lsl pc │ │ │ │ - bpl 1a76fec <__bss_end__@@Base+0x19f9904> │ │ │ │ + bpl 1a76fec <__bss_end__@@Base+0x19f98fc> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ mcr 1, 1, r8, cr7, cr3, {1} │ │ │ │ vmov.f32 s15, #119 @ 0x3fb80000 1.4375000 │ │ │ │ vdiv.f32 s6, s10, s0 │ │ │ │ vdiv.f32 s8, s7, s10 │ │ │ │ @ instruction: 0xeeb70a87 │ │ │ │ vsub.f32 s8, s1, s8 │ │ │ │ @@ -52861,92 +52861,92 @@ │ │ │ │ vldr d3, [sp, #768] @ 0x300 │ │ │ │ @ instruction: 0xee875a17 │ │ │ │ vmul.f32 s14, s11, s10 │ │ │ │ vdiv.f32 s13, s12, s12 │ │ │ │ @ instruction: 0xeeb47a86 │ │ │ │ vsqrt.f32 s15, s15 │ │ │ │ svclt 0x00d8fa10 │ │ │ │ - bvc 1a36f3c <__bss_end__@@Base+0x19b9854> │ │ │ │ - bvc ff236f5c <__bss_end__@@Base+0xff1b9874> │ │ │ │ - blvc 136c94 <__bss_end__@@Base+0xb95ac> │ │ │ │ - blne ff236f64 <__bss_end__@@Base+0xff1b987c> │ │ │ │ + bvc 1a36f3c <__bss_end__@@Base+0x19b984c> │ │ │ │ + bvc ff236f5c <__bss_end__@@Base+0xff1b986c> │ │ │ │ + blvc 136c94 <__bss_end__@@Base+0xb95a4> │ │ │ │ + blne ff236f64 <__bss_end__@@Base+0xff1b9874> │ │ │ │ vmov.s8 r4, d17[5] │ │ │ │ vldr s14, [sp, #404] @ 0x194 │ │ │ │ ldrbtmi r5, [fp], #-2580 @ 0xfffff5ec │ │ │ │ - bvs f6ae4 <__bss_end__@@Base+0x793fc> │ │ │ │ - bvs 136be8 <__bss_end__@@Base+0xb9500> │ │ │ │ - bvc b6aec <__bss_end__@@Base+0x39404> │ │ │ │ - bvc fe1f6e40 <__bss_end__@@Base+0xfe179758> │ │ │ │ - bpl ffa36f78 <__bss_end__@@Base+0xff9b9890> │ │ │ │ - blx 477070 <__bss_end__@@Base+0x3f9988> │ │ │ │ + bvs f6ae4 <__bss_end__@@Base+0x793f4> │ │ │ │ + bvs 136be8 <__bss_end__@@Base+0xb94f8> │ │ │ │ + bvc b6aec <__bss_end__@@Base+0x393fc> │ │ │ │ + bvc fe1f6e40 <__bss_end__@@Base+0xfe179750> │ │ │ │ + bpl ffa36f78 <__bss_end__@@Base+0xff9b9888> │ │ │ │ + blx 477070 <__bss_end__@@Base+0x3f9980> │ │ │ │ mrc 12, 1, sp, cr1, cr1, {0} │ │ │ │ vldr s1, [sp, #148] @ 0x94 │ │ │ │ @ instruction: 0xee204a15 │ │ │ │ @ instruction: 0xeef40a26 │ │ │ │ vsqrt.f32 s9, s0 │ │ │ │ strle pc, [r6], #-2576 @ 0xfffff5f0 │ │ │ │ - bpl 236d5c <__bss_end__@@Base+0x1b9674> │ │ │ │ - bmi ff1b709c <__bss_end__@@Base+0xff1399b4> │ │ │ │ - blx 477094 <__bss_end__@@Base+0x3f99ac> │ │ │ │ + bpl 236d5c <__bss_end__@@Base+0x1b966c> │ │ │ │ + bmi ff1b709c <__bss_end__@@Base+0xff1399ac> │ │ │ │ + blx 477094 <__bss_end__@@Base+0x3f99a4> │ │ │ │ mcr 13, 3, sp, cr6, cr8, {0} │ │ │ │ vadd.f32 s14, s14, s14 │ │ │ │ vsub.f32 s15, s13, s13 │ │ │ │ vmul.f32 s14, s15, s15 │ │ │ │ vdiv.f32 s14, s14, s11 │ │ │ │ @ instruction: 0xeeb45a27 │ │ │ │ vsqrt.f32 s3, s10 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - bne 11b6fb4 <__bss_end__@@Base+0x11398cc> │ │ │ │ - bvc 19b6ebc <__bss_end__@@Base+0x19397d4> │ │ │ │ - beq 9b6dc0 <__bss_end__@@Base+0x9396d8> │ │ │ │ - bvc fe1f6e9c <__bss_end__@@Base+0xfe1797b4> │ │ │ │ - beq 9f6d84 <__bss_end__@@Base+0x97969c> │ │ │ │ + bne 11b6fb4 <__bss_end__@@Base+0x11398c4> │ │ │ │ + bvc 19b6ebc <__bss_end__@@Base+0x19397cc> │ │ │ │ + beq 9b6dc0 <__bss_end__@@Base+0x9396d0> │ │ │ │ + bvc fe1f6e9c <__bss_end__@@Base+0xfe1797ac> │ │ │ │ + beq 9f6d84 <__bss_end__@@Base+0x979694> │ │ │ │ tstcs r3, r8, ror #26 │ │ │ │ - bvc 1f6c40 <__bss_end__@@Base+0x179558> │ │ │ │ - bne 2f6b44 <__bss_end__@@Base+0x27945c> │ │ │ │ + bvc 1f6c40 <__bss_end__@@Base+0x179550> │ │ │ │ + bne 2f6b44 <__bss_end__@@Base+0x279454> │ │ │ │ stc2l 7, cr15, [ip], #-888 @ 0xfffffc88 │ │ │ │ tstcs r2, r8, ror #26 │ │ │ │ - beq 1f6b90 <__bss_end__@@Base+0x1794a8> │ │ │ │ + beq 1f6b90 <__bss_end__@@Base+0x1794a0> │ │ │ │ stc2l 7, cr15, [r6], #-888 @ 0xfffffc88 │ │ │ │ ldc 13, cr6, [sp, #416] @ 0x1a0 │ │ │ │ tstcs r5, sl, lsl #20 │ │ │ │ stc2l 7, cr15, [r0], #-888 @ 0xfffffc88 │ │ │ │ - bne 1eb6cac <__bss_end__@@Base+0x1e395c4> │ │ │ │ - bne 2f6ba8 <__bss_end__@@Base+0x2794c0> │ │ │ │ - blmi fe356ae0 <__bss_end__@@Base+0xfe2d93f8> │ │ │ │ - beq 18b70fc <__bss_end__@@Base+0x1839a14> │ │ │ │ - bne 276e04 <__bss_end__@@Base+0x1f971c> │ │ │ │ - beq 18b7004 <__bss_end__@@Base+0x183991c> │ │ │ │ + bne 1eb6cac <__bss_end__@@Base+0x1e395bc> │ │ │ │ + bne 2f6ba8 <__bss_end__@@Base+0x2794b8> │ │ │ │ + blmi fe356ae0 <__bss_end__@@Base+0xfe2d93f0> │ │ │ │ + beq 18b70fc <__bss_end__@@Base+0x1839a0c> │ │ │ │ + bne 276e04 <__bss_end__@@Base+0x1f9714> │ │ │ │ + beq 18b7004 <__bss_end__@@Base+0x1839914> │ │ │ │ @ instruction: 0x4611447b │ │ │ │ ldrmi r9, [r0], -r0, lsl #6 │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ @ instruction: 0xf7ff231a │ │ │ │ - blls 4fa294 <__bss_end__@@Base+0x47cbac> │ │ │ │ + blls 4fa294 <__bss_end__@@Base+0x47cba4> │ │ │ │ ldmdals r1, {r0, r8, r9, ip, sp} │ │ │ │ ldrtmi r2, [r9], -r2, lsl #4 │ │ │ │ @ instruction: 0xf7db9312 │ │ │ │ strmi pc, [r5], -r3, asr #18 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stclvs 15, cr10, [sl, #-112]! @ 0xffffff90 │ │ │ │ @ instruction: 0xf06fa93d │ │ │ │ @ instruction: 0xf7fb0026 │ │ │ │ - bge 63a018 <__bss_end__@@Base+0x5bc930> │ │ │ │ + bge 63a018 <__bss_end__@@Base+0x5bc928> │ │ │ │ msrcc SP_usr, r0 │ │ │ │ @ instruction: 0xf7cb6e68 │ │ │ │ - bge 536518 <__bss_end__@@Base+0x4b8e30> │ │ │ │ + bge 536518 <__bss_end__@@Base+0x4b8e28> │ │ │ │ msrcc (UNDEF: 39), r0 │ │ │ │ @ instruction: 0xf7cb6e68 │ │ │ │ - bge 57650c <__bss_end__@@Base+0x4f8e24> │ │ │ │ + bge 57650c <__bss_end__@@Base+0x4f8e1c> │ │ │ │ msrcc R9_fiq, r0 │ │ │ │ @ instruction: 0xf7cb6e68 │ │ │ │ - bge 5b6500 <__bss_end__@@Base+0x538e18> │ │ │ │ + bge 5b6500 <__bss_end__@@Base+0x538e10> │ │ │ │ msrcc R10_fiq, r0 │ │ │ │ @ instruction: 0xf7cb6e68 │ │ │ │ @ instruction: 0xf44febd2 │ │ │ │ - bge 5d7ad8 <__bss_end__@@Base+0x55a3f0> │ │ │ │ + bge 5d7ad8 <__bss_end__@@Base+0x55a3e8> │ │ │ │ @ instruction: 0xf7cb6e68 │ │ │ │ vnmulvs.f64 d30, d24, d12 │ │ │ │ vpmin.s8 d26, d0, d8 │ │ │ │ @ instruction: 0xf7cb3121 │ │ │ │ vldr d14, [sp, #792] @ 0x318 │ │ │ │ vldr s15, [sp, #104] @ 0x68 │ │ │ │ vldr s12, [sp, #260] @ 0x104 │ │ │ │ @@ -52977,57 +52977,57 @@ │ │ │ │ @ instruction: 0xeef77a84 │ │ │ │ vmov.f32 s11, #80 @ 0x3e800000 0.250 │ │ │ │ vmls.f32 s12, s13, s0 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ @ instruction: 0xeef16a13 │ │ │ │ vmrs pc, mvfr2 │ │ │ │ svclt 0x00487ac0 │ │ │ │ - bvs 19f7210 <__bss_end__@@Base+0x1979b28> │ │ │ │ - blx 477214 <__bss_end__@@Base+0x3f9b2c> │ │ │ │ - bvs ff9b7124 <__bss_end__@@Base+0xff939a3c> │ │ │ │ - bhi 1237118 <__bss_end__@@Base+0x11b9a30> │ │ │ │ - bne 1237120 <__bss_end__@@Base+0x11b9a38> │ │ │ │ - bvc 636cd4 <__bss_end__@@Base+0x5b95ec> │ │ │ │ + bvs 19f7210 <__bss_end__@@Base+0x1979b20> │ │ │ │ + blx 477214 <__bss_end__@@Base+0x3f9b24> │ │ │ │ + bvs ff9b7124 <__bss_end__@@Base+0xff939a34> │ │ │ │ + bhi 1237118 <__bss_end__@@Base+0x11b9a28> │ │ │ │ + bne 1237120 <__bss_end__@@Base+0x11b9a30> │ │ │ │ + bvc 636cd4 <__bss_end__@@Base+0x5b95e4> │ │ │ │ cdp 15, 15, cr11, cr1, cr8, {2} │ │ │ │ vneg.f32 s15, s15 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - bvc 1f6f0c <__bss_end__@@Base+0x179824> │ │ │ │ - bvc ff077148 <__bss_end__@@Base+0xfeff9a60> │ │ │ │ - blx 47723c <__bss_end__@@Base+0x3f9b54> │ │ │ │ + bvc 1f6f0c <__bss_end__@@Base+0x17981c> │ │ │ │ + bvc ff077148 <__bss_end__@@Base+0xfeff9a58> │ │ │ │ + blx 47723c <__bss_end__@@Base+0x3f9b4c> │ │ │ │ rsbhi pc, pc, #64, 4 │ │ │ │ - bhi ff077254 <__bss_end__@@Base+0xfeff9b6c> │ │ │ │ + bhi ff077254 <__bss_end__@@Base+0xfeff9b64> │ │ │ │ vldr d9, [r6, #96] @ 0x60 │ │ │ │ vmov.f32 s11, #16 @ 0x40800000 4.0 │ │ │ │ @ instruction: 0xf63ffa10 │ │ │ │ blcs 671c4 │ │ │ │ addhi pc, sl, #64 @ 0x40 │ │ │ │ - bpl 1b7034 <__bss_end__@@Base+0x13994c> │ │ │ │ - bvs fe9b7074 <__bss_end__@@Base+0xfe93998c> │ │ │ │ - bvc fe9b707c <__bss_end__@@Base+0xfe939994> │ │ │ │ + bpl 1b7034 <__bss_end__@@Base+0x139944> │ │ │ │ + bvs fe9b7074 <__bss_end__@@Base+0xfe939984> │ │ │ │ + bvc fe9b707c <__bss_end__@@Base+0xfe93998c> │ │ │ │ @ instruction: 0xf44f6e68 │ │ │ │ vcgt.s8 , q0, q4 │ │ │ │ movwls r3, #293 @ 0x125 │ │ │ │ - bne 1f6ce4 <__bss_end__@@Base+0x1795fc> │ │ │ │ - bvc fe1f70cc <__bss_end__@@Base+0xfe1799e4> │ │ │ │ - bpl 2f6dec <__bss_end__@@Base+0x279704> │ │ │ │ - bvc ff23728c <__bss_end__@@Base+0xff1b9ba4> │ │ │ │ - blx 477284 <__bss_end__@@Base+0x3f9b9c> │ │ │ │ + bne 1f6ce4 <__bss_end__@@Base+0x1795f4> │ │ │ │ + bvc fe1f70cc <__bss_end__@@Base+0xfe1799dc> │ │ │ │ + bpl 2f6dec <__bss_end__@@Base+0x2796fc> │ │ │ │ + bvc ff23728c <__bss_end__@@Base+0xff1b9b9c> │ │ │ │ + blx 477284 <__bss_end__@@Base+0x3f9b94> │ │ │ │ mrc 15, 7, fp, cr0, cr8, {6} │ │ │ │ @ instruction: 0xee877a47 │ │ │ │ @ instruction: 0xeeb77a85 │ │ │ │ mrrc 10, 12, r7, r3, cr7 │ │ │ │ @ instruction: 0xf7cc2b17 │ │ │ │ ldc 8, cr14, [sp, #856] @ 0x358 │ │ │ │ vldr s3, [sp, #24] │ │ │ │ ldrb r5, [r3], sl, lsl #20 │ │ │ │ vpmax.s8 d20, d0, d18 │ │ │ │ stmdbmi r2!, {r1, r2, r3, r6, r7, r8, sl, ip, lr} │ │ │ │ ldrbtmi r4, [sl], #-2069 @ 0xfffff7eb │ │ │ │ ldrbtmi r4, [r9], #-2837 @ 0xfffff4eb │ │ │ │ - bmi 87502c <__bss_end__@@Base+0x7f7944> │ │ │ │ + bmi 87502c <__bss_end__@@Base+0x7f793c> │ │ │ │ @ instruction: 0xf8df2300 │ │ │ │ svcge 0x0012b080 │ │ │ │ andls r4, ip, #2046820352 @ 0x7a000000 │ │ │ │ ldrbtmi r4, [fp], #2590 @ 0xa1e │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 │ │ │ │ ldrbtmi r4, [sl], #-1666 @ 0xfffff97e │ │ │ │ andls r9, sp, #184549376 @ 0xb000000 │ │ │ │ @@ -53047,21 +53047,21 @@ │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r4, r2, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ strdeq lr, [r0], -r8 │ │ │ │ muleq r0, sl, r6 │ │ │ │ - andeq sl, r3, ip, ror r6 │ │ │ │ - andeq sl, r3, sl, lsl #12 │ │ │ │ + andeq sl, r3, r0, lsl #13 │ │ │ │ + andeq sl, r3, lr, lsl #12 │ │ │ │ andeq ip, r0, r4, lsl #27 │ │ │ │ andeq lr, r0, r6, lsr #32 │ │ │ │ andeq lr, r0, lr, lsr #6 │ │ │ │ andeq lr, r0, r4, lsl r0 │ │ │ │ - muleq r3, sl, r3 │ │ │ │ + muleq r3, lr, r3 │ │ │ │ andeq lr, r0, lr, lsr #7 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ cdp 1, 2, cr8, cr7, cr5, {5} │ │ │ │ vmov.f32 s15, #119 @ 0x3fb80000 1.4375000 │ │ │ │ vdiv.f32 s6, s10, s0 │ │ │ │ vdiv.f32 s8, s7, s10 │ │ │ │ @ instruction: 0xeeb70a87 │ │ │ │ @@ -53074,216 +53074,216 @@ │ │ │ │ vldr d3, [sp, #768] @ 0x300 │ │ │ │ @ instruction: 0xee875a17 │ │ │ │ vmul.f32 s15, s11, s10 │ │ │ │ vdiv.f32 s13, s12, s13 │ │ │ │ @ instruction: 0xeeb47a26 │ │ │ │ vsqrt.f32 s15, s15 │ │ │ │ svclt 0x00d8fa10 │ │ │ │ - bvc 1a37290 <__bss_end__@@Base+0x19b9ba8> │ │ │ │ - bvc ff2372b0 <__bss_end__@@Base+0xff1b9bc8> │ │ │ │ - blvc 136fe8 <__bss_end__@@Base+0xb9900> │ │ │ │ - blvc ff2372b8 <__bss_end__@@Base+0xff1b9bd0> │ │ │ │ + bvc 1a37290 <__bss_end__@@Base+0x19b9ba0> │ │ │ │ + bvc ff2372b0 <__bss_end__@@Base+0xff1b9bc0> │ │ │ │ + blvc 136fe8 <__bss_end__@@Base+0xb98f8> │ │ │ │ + blvc ff2372b8 <__bss_end__@@Base+0xff1b9bc8> │ │ │ │ vmov.s8 r4, d23[7] │ │ │ │ vldr s15, [sp, #404] @ 0x194 │ │ │ │ ldrbtmi r4, [fp], #-2580 @ 0xfffff5ec │ │ │ │ - bpl f6e38 <__bss_end__@@Base+0x79750> │ │ │ │ - bvs 136e3c <__bss_end__@@Base+0xb9754> │ │ │ │ - bvs b6f40 <__bss_end__@@Base+0x39858> │ │ │ │ - bvc fe1b7194 <__bss_end__@@Base+0xfe139aac> │ │ │ │ - bvc ff9773cc <__bss_end__@@Base+0xff8f9ce4> │ │ │ │ - blx 4773c4 <__bss_end__@@Base+0x3f9cdc> │ │ │ │ + bpl f6e38 <__bss_end__@@Base+0x79748> │ │ │ │ + bvs 136e3c <__bss_end__@@Base+0xb974c> │ │ │ │ + bvs b6f40 <__bss_end__@@Base+0x39850> │ │ │ │ + bvc fe1b7194 <__bss_end__@@Base+0xfe139aa4> │ │ │ │ + bvc ff9773cc <__bss_end__@@Base+0xff8f9cdc> │ │ │ │ + blx 4773c4 <__bss_end__@@Base+0x3f9cd4> │ │ │ │ mrc 4, 1, sp, cr7, cr1, {0} │ │ │ │ vldr s0, [sp, #148] @ 0x94 │ │ │ │ @ instruction: 0xee204a15 │ │ │ │ vmov.f32 s0, #70 @ 0x3e300000 0.1718750 │ │ │ │ vsqrt.f32 s1, s8 │ │ │ │ @ instruction: 0xdc06fa10 │ │ │ │ - bmi fe9f71ac <__bss_end__@@Base+0xfe979ac4> │ │ │ │ - bmi ff9772f0 <__bss_end__@@Base+0xff8f9c08> │ │ │ │ - blx 4773e8 <__bss_end__@@Base+0x3f9d00> │ │ │ │ + bmi fe9f71ac <__bss_end__@@Base+0xfe979abc> │ │ │ │ + bmi ff9772f0 <__bss_end__@@Base+0xff8f9c00> │ │ │ │ + blx 4773e8 <__bss_end__@@Base+0x3f9cf8> │ │ │ │ mcr 13, 3, sp, cr5, cr8, {0} │ │ │ │ vadd.f32 s15, s14, s13 │ │ │ │ vsub.f32 s13, s13, s12 │ │ │ │ vmul.f32 s15, s12, s15 │ │ │ │ vdiv.f32 s13, s13, s11 │ │ │ │ @ instruction: 0xeeb44aa7 │ │ │ │ vsqrt.f32 s15, s9 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - bvc 1977308 <__bss_end__@@Base+0x18f9c20> │ │ │ │ - bvc 19b7228 <__bss_end__@@Base+0x1939b40> │ │ │ │ - beq 9b712c <__bss_end__@@Base+0x939a44> │ │ │ │ - bvc fe1b71f0 <__bss_end__@@Base+0xfe139b08> │ │ │ │ - beq 1f70d8 <__bss_end__@@Base+0x1799f0> │ │ │ │ + bvc 1977308 <__bss_end__@@Base+0x18f9c18> │ │ │ │ + bvc 19b7228 <__bss_end__@@Base+0x1939b38> │ │ │ │ + beq 9b712c <__bss_end__@@Base+0x939a3c> │ │ │ │ + bvc fe1b71f0 <__bss_end__@@Base+0xfe139b00> │ │ │ │ + beq 1f70d8 <__bss_end__@@Base+0x1799e8> │ │ │ │ tstcs r3, r8, ror #26 │ │ │ │ - bvc 1f6f94 <__bss_end__@@Base+0x1798ac> │ │ │ │ - bvc 2f6e98 <__bss_end__@@Base+0x2797b0> │ │ │ │ - blx ff0f97e0 <__bss_end__@@Base+0xff07c0f8> │ │ │ │ + bvc 1f6f94 <__bss_end__@@Base+0x1798a4> │ │ │ │ + bvc 2f6e98 <__bss_end__@@Base+0x2797a8> │ │ │ │ + blx ff0f97e0 <__bss_end__@@Base+0xff07c0f0> │ │ │ │ tstcs r2, r8, ror #26 │ │ │ │ - beq 1f6ee4 <__bss_end__@@Base+0x1797fc> │ │ │ │ - blx fef797ec <__bss_end__@@Base+0xfeefc104> │ │ │ │ + beq 1f6ee4 <__bss_end__@@Base+0x1797f4> │ │ │ │ + blx fef797ec <__bss_end__@@Base+0xfeefc0fc> │ │ │ │ stclvs 1, cr2, [r8, #-20]! @ 0xffffffec │ │ │ │ - beq 2f6ef0 <__bss_end__@@Base+0x279808> │ │ │ │ - blx fedf97f8 <__bss_end__@@Base+0xfed7c110> │ │ │ │ - beq ff5b7000 <__bss_end__@@Base+0xff539918> │ │ │ │ - bvc 2f6efc <__bss_end__@@Base+0x279814> │ │ │ │ + beq 2f6ef0 <__bss_end__@@Base+0x279800> │ │ │ │ + blx fedf97f8 <__bss_end__@@Base+0xfed7c108> │ │ │ │ + beq ff5b7000 <__bss_end__@@Base+0xff539910> │ │ │ │ + bvc 2f6efc <__bss_end__@@Base+0x27980c> │ │ │ │ mrc 8, 5, sl, cr0, cr13, {0} │ │ │ │ vsub.f32 s0, s14, s1 │ │ │ │ @ instruction: 0xf7cb1a08 │ │ │ │ stclvs 12, cr14, [r8, #-648]! @ 0xfffffd78 │ │ │ │ @ instruction: 0xf7faa91d │ │ │ │ - bge bba1b4 <__bss_end__@@Base+0xb3cacc> │ │ │ │ + bge bba1b4 <__bss_end__@@Base+0xb3cac4> │ │ │ │ ldmdage sp, {r0, r2, r3, r5, r8, fp, sp, pc} │ │ │ │ - b ff2797d4 <__bss_end__@@Base+0xff1fc0ec> │ │ │ │ + b ff2797d4 <__bss_end__@@Base+0xff1fc0e4> │ │ │ │ movtvc pc, #33871 @ 0x844f @ │ │ │ │ vpmax.s8 d26, d0, d29 │ │ │ │ cdpvs 1, 6, cr3, cr8, cr2, {1} │ │ │ │ svc 0x00e4f7cb │ │ │ │ - beq ff237038 <__bss_end__@@Base+0xff1b9950> │ │ │ │ - bvc 2f6f34 <__bss_end__@@Base+0x27984c> │ │ │ │ + beq ff237038 <__bss_end__@@Base+0xff1b9948> │ │ │ │ + bvc 2f6f34 <__bss_end__@@Base+0x279844> │ │ │ │ mrc 8, 5, sl, cr0, cr13, {0} │ │ │ │ vsub.f32 s0, s16, s1 │ │ │ │ @ instruction: 0xf7cb1ac7 │ │ │ │ - bge fb6ae8 <__bss_end__@@Base+0xf39400> │ │ │ │ + bge fb6ae8 <__bss_end__@@Base+0xf393f8> │ │ │ │ ldmdbge sp, {r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf7cb4614 │ │ │ │ vst1.32 {d30-d31}, [pc :256], r0 │ │ │ │ cdpvs 3, 6, cr7, cr8, cr8, {2} │ │ │ │ vmax.s8 d20, d0, d18 │ │ │ │ @ instruction: 0xf7cb3123 │ │ │ │ - blls 4f781c <__bss_end__@@Base+0x47a134> │ │ │ │ + blls 4f781c <__bss_end__@@Base+0x47a12c> │ │ │ │ andcs r3, r2, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0x46484639 │ │ │ │ @ instruction: 0xf7da9312 │ │ │ │ @ instruction: 0x4605ff79 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stclvs 1, cr8, [r9, #-392]! @ 0xfffffe78 │ │ │ │ @ instruction: 0xf7fb4650 │ │ │ │ @ instruction: 0x4604fdfb │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdbge r9, {r1, r3, r4, r6, r8, pc} │ │ │ │ ldcl 7, cr15, [r0], #812 @ 0x32c │ │ │ │ @ instruction: 0xf7cb4620 │ │ │ │ qsub16mi lr, r0, r4 │ │ │ │ - beq 2f6f58 <__bss_end__@@Base+0x279870> │ │ │ │ + beq 2f6f58 <__bss_end__@@Base+0x279868> │ │ │ │ stc 7, cr15, [r4], #-812 @ 0xfffffcd4 │ │ │ │ vpmax.s8 d26, d0, d29 │ │ │ │ cdpvs 1, 6, cr3, cr8, cr2, {1} │ │ │ │ - b 379860 <__bss_end__@@Base+0x2fc178> │ │ │ │ - bge f972d8 <__bss_end__@@Base+0xf19bf0> │ │ │ │ + b 379860 <__bss_end__@@Base+0x2fc170> │ │ │ │ + bge f972d8 <__bss_end__@@Base+0xf19be8> │ │ │ │ msrcc R11_usr, r0 │ │ │ │ - b 1f986c <__bss_end__@@Base+0x17c184> │ │ │ │ - bvs 6f70b8 <__bss_end__@@Base+0x6799d0> │ │ │ │ - bvc 1176fbc <__bss_end__@@Base+0x10f98d4> │ │ │ │ + b 1f986c <__bss_end__@@Base+0x17c17c> │ │ │ │ + bvs 6f70b8 <__bss_end__@@Base+0x6799c8> │ │ │ │ + bvc 1176fbc <__bss_end__@@Base+0x10f98cc> │ │ │ │ bcc 77528 │ │ │ │ - bpl 6b6fc4 <__bss_end__@@Base+0x6398dc> │ │ │ │ - bvc 10770c8 <__bss_end__@@Base+0xff99e0> │ │ │ │ - bvc fe2371f0 <__bss_end__@@Base+0xfe1b9b08> │ │ │ │ - bmi 736fd0 <__bss_end__@@Base+0x6b98e8> │ │ │ │ - beq 1276fd4 <__bss_end__@@Base+0x11f98ec> │ │ │ │ - bvc a37178 <__bss_end__@@Base+0x9b9a90> │ │ │ │ - bmi 7770dc <__bss_end__@@Base+0x6f99f4> │ │ │ │ - bcc 1376fe0 <__bss_end__@@Base+0x12f98f8> │ │ │ │ - bvs 10b6fe4 <__bss_end__@@Base+0x10398fc> │ │ │ │ - bvc 10f70e8 <__bss_end__@@Base+0x1079a00> │ │ │ │ + bpl 6b6fc4 <__bss_end__@@Base+0x6398d4> │ │ │ │ + bvc 10770c8 <__bss_end__@@Base+0xff99d8> │ │ │ │ + bvc fe2371f0 <__bss_end__@@Base+0xfe1b9b00> │ │ │ │ + bmi 736fd0 <__bss_end__@@Base+0x6b98e0> │ │ │ │ + beq 1276fd4 <__bss_end__@@Base+0x11f98e4> │ │ │ │ + bvc a37178 <__bss_end__@@Base+0x9b9a88> │ │ │ │ + bmi 7770dc <__bss_end__@@Base+0x6f99ec> │ │ │ │ + bcc 1376fe0 <__bss_end__@@Base+0x12f98f0> │ │ │ │ + bvs 10b6fe4 <__bss_end__@@Base+0x10398f4> │ │ │ │ + bvc 10f70e8 <__bss_end__@@Base+0x10799f8> │ │ │ │ bvc 77188 │ │ │ │ - beq 11370f0 <__bss_end__@@Base+0x10b9a08> │ │ │ │ - bcs 10370f4 <__bss_end__@@Base+0xfb9a0c> │ │ │ │ - bvs fe1f721c <__bss_end__@@Base+0xfe179b34> │ │ │ │ - bcs fb6ffc <__bss_end__@@Base+0xf39914> │ │ │ │ - bvc fea37324 <__bss_end__@@Base+0xfe9b9c3c> │ │ │ │ - bvs fe877328 <__bss_end__@@Base+0xfe7f9c40> │ │ │ │ - bne ff7108 <__bss_end__@@Base+0xf79a20> │ │ │ │ - bvc fe1371a8 <__bss_end__@@Base+0xfe0b9ac0> │ │ │ │ - bvs 8f72b0 <__bss_end__@@Base+0x879bc8> │ │ │ │ - bvs f71b4 <__bss_end__@@Base+0x79acc> │ │ │ │ - bcs 1237018 <__bss_end__@@Base+0x11b9930> │ │ │ │ - bvc 8b72bc <__bss_end__@@Base+0x839bd4> │ │ │ │ - bpl 1337020 <__bss_end__@@Base+0x12b9938> │ │ │ │ - bne 11b7024 <__bss_end__@@Base+0x113993c> │ │ │ │ - bvs f72c4 <__bss_end__@@Base+0x79bdc> │ │ │ │ - bne 11f712c <__bss_end__@@Base+0x1179a44> │ │ │ │ - bcs 12b7130 <__bss_end__@@Base+0x1239a48> │ │ │ │ - bvs b71d0 <__bss_end__@@Base+0x39ae8> │ │ │ │ - bcc 12f7038 <__bss_end__@@Base+0x1279950> │ │ │ │ - bvc 8b72d8 <__bss_end__@@Base+0x839bf0> │ │ │ │ - bpl 2f7140 <__bss_end__@@Base+0x279a58> │ │ │ │ - bvc 19374a0 <__bss_end__@@Base+0x18b9db8> │ │ │ │ - bvs fe1b72e4 <__bss_end__@@Base+0xfe139bfc> │ │ │ │ - bvs fe8f71e8 <__bss_end__@@Base+0xfe879b00> │ │ │ │ - bvc fe1372ec <__bss_end__@@Base+0xfe0b9c04> │ │ │ │ - blx 4775a4 <__bss_end__@@Base+0x3f9ebc> │ │ │ │ - bvc 10774b8 <__bss_end__@@Base+0xff9dd0> │ │ │ │ - bpl 19f74a8 <__bss_end__@@Base+0x1979dc0> │ │ │ │ - bhi 19f74ac <__bss_end__@@Base+0x1979dc4> │ │ │ │ + beq 11370f0 <__bss_end__@@Base+0x10b9a00> │ │ │ │ + bcs 10370f4 <__bss_end__@@Base+0xfb9a04> │ │ │ │ + bvs fe1f721c <__bss_end__@@Base+0xfe179b2c> │ │ │ │ + bcs fb6ffc <__bss_end__@@Base+0xf3990c> │ │ │ │ + bvc fea37324 <__bss_end__@@Base+0xfe9b9c34> │ │ │ │ + bvs fe877328 <__bss_end__@@Base+0xfe7f9c38> │ │ │ │ + bne ff7108 <__bss_end__@@Base+0xf79a18> │ │ │ │ + bvc fe1371a8 <__bss_end__@@Base+0xfe0b9ab8> │ │ │ │ + bvs 8f72b0 <__bss_end__@@Base+0x879bc0> │ │ │ │ + bvs f71b4 <__bss_end__@@Base+0x79ac4> │ │ │ │ + bcs 1237018 <__bss_end__@@Base+0x11b9928> │ │ │ │ + bvc 8b72bc <__bss_end__@@Base+0x839bcc> │ │ │ │ + bpl 1337020 <__bss_end__@@Base+0x12b9930> │ │ │ │ + bne 11b7024 <__bss_end__@@Base+0x1139934> │ │ │ │ + bvs f72c4 <__bss_end__@@Base+0x79bd4> │ │ │ │ + bne 11f712c <__bss_end__@@Base+0x1179a3c> │ │ │ │ + bcs 12b7130 <__bss_end__@@Base+0x1239a40> │ │ │ │ + bvs b71d0 <__bss_end__@@Base+0x39ae0> │ │ │ │ + bcc 12f7038 <__bss_end__@@Base+0x1279948> │ │ │ │ + bvc 8b72d8 <__bss_end__@@Base+0x839be8> │ │ │ │ + bpl 2f7140 <__bss_end__@@Base+0x279a50> │ │ │ │ + bvc 19374a0 <__bss_end__@@Base+0x18b9db0> │ │ │ │ + bvs fe1b72e4 <__bss_end__@@Base+0xfe139bf4> │ │ │ │ + bvs fe8f71e8 <__bss_end__@@Base+0xfe879af8> │ │ │ │ + bvc fe1372ec <__bss_end__@@Base+0xfe0b9bfc> │ │ │ │ + blx 4775a4 <__bss_end__@@Base+0x3f9eb4> │ │ │ │ + bvc 10774b8 <__bss_end__@@Base+0xff9dc8> │ │ │ │ + bpl 19f74a8 <__bss_end__@@Base+0x1979db8> │ │ │ │ + bhi 19f74ac <__bss_end__@@Base+0x1979dbc> │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ cdp 3, 15, cr2, cr1, cr0, {0} │ │ │ │ svclt 0x0008fa10 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @ instruction: 0xeec3b94b │ │ │ │ vmul.f32 s12, s11, s14 │ │ │ │ vmul.f32 s14, s12, s13 │ │ │ │ vmul.f32 s13, s14, s13 │ │ │ │ @ instruction: 0xeeb07aa6 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ - bge 616518 <__bss_end__@@Base+0x598e30> │ │ │ │ + bge 616518 <__bss_end__@@Base+0x598e28> │ │ │ │ msrcc SP_usr, r0 │ │ │ │ stcl 14, cr6, [sp, #416] @ 0x1a0 │ │ │ │ vmov.f32 s11, #26 @ 0x40d00000 6.5 │ │ │ │ vneg.f32 s17, s16 │ │ │ │ vmrs pc, mvfr2 │ │ │ │ svclt 0x00487ac0 │ │ │ │ - bvs 11f74f8 <__bss_end__@@Base+0x1179e10> │ │ │ │ - blx 4775fc <__bss_end__@@Base+0x3f9f14> │ │ │ │ - bvs 1f7070 <__bss_end__@@Base+0x179988> │ │ │ │ + bvs 11f74f8 <__bss_end__@@Base+0x1179e08> │ │ │ │ + blx 4775fc <__bss_end__@@Base+0x3f9f0c> │ │ │ │ + bvs 1f7070 <__bss_end__@@Base+0x179980> │ │ │ │ cdp 15, 15, cr11, cr1, cr8, {2} │ │ │ │ vstr s15, [sp, #412] @ 0x19c │ │ │ │ @ instruction: 0xf7cb7a08 │ │ │ │ - bge 536054 <__bss_end__@@Base+0x4b896c> │ │ │ │ + bge 536054 <__bss_end__@@Base+0x4b8964> │ │ │ │ msrcc (UNDEF: 39), r0 │ │ │ │ @ instruction: 0xf7cb6e68 │ │ │ │ - bge 576048 <__bss_end__@@Base+0x4f8960> │ │ │ │ + bge 576048 <__bss_end__@@Base+0x4f8958> │ │ │ │ msrcc R9_fiq, r0 │ │ │ │ @ instruction: 0xf7cb6e68 │ │ │ │ - bge 5b603c <__bss_end__@@Base+0x538954> │ │ │ │ + bge 5b603c <__bss_end__@@Base+0x53894c> │ │ │ │ msrcc R10_fiq, r0 │ │ │ │ @ instruction: 0xf7cb6e68 │ │ │ │ vst2.16 {d30,d32}, [pc :256], r0 │ │ │ │ - bge 5d7f9c <__bss_end__@@Base+0x55a8b4> │ │ │ │ + bge 5d7f9c <__bss_end__@@Base+0x55a8ac> │ │ │ │ @ instruction: 0xf7cb6e68 │ │ │ │ @ instruction: 0x6e68e96a │ │ │ │ vpmin.s8 d26, d0, d8 │ │ │ │ @ instruction: 0xf7cb3121 │ │ │ │ @ instruction: 0xeddde964 │ │ │ │ @ instruction: 0xeeb76a13 │ │ │ │ vldr s10, [sp] │ │ │ │ vldr s15, [sp, #92] @ 0x5c │ │ │ │ vmov.f32 s11, #74 @ 0x3e500000 0.2031250 │ │ │ │ vldr s12, [sp, #788] @ 0x314 │ │ │ │ vldr s13, [sp, #24] │ │ │ │ vmov.f32 s15, #24 @ 0x40c00000 6.0 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - bvc 9f7348 <__bss_end__@@Base+0x979c60> │ │ │ │ - bvc ff077584 <__bss_end__@@Base+0xfeff9e9c> │ │ │ │ - blx 477678 <__bss_end__@@Base+0x3f9f90> │ │ │ │ + bvc 9f7348 <__bss_end__@@Base+0x979c58> │ │ │ │ + bvc ff077584 <__bss_end__@@Base+0xfeff9e94> │ │ │ │ + blx 477678 <__bss_end__@@Base+0x3f9f88> │ │ │ │ @ instruction: 0xeef5d92e │ │ │ │ - blls 6525bc <__bss_end__@@Base+0x5d4ed4> │ │ │ │ + blls 6525bc <__bss_end__@@Base+0x5d4ecc> │ │ │ │ bpl 7712c │ │ │ │ - blx 477688 <__bss_end__@@Base+0x3f9fa0> │ │ │ │ + blx 477688 <__bss_end__@@Base+0x3f9f98> │ │ │ │ mrcge 6, 2, APSR_nzcv, cr12, cr15, {1} │ │ │ │ cmnle r8, r0, lsl #22 │ │ │ │ - bpl 1b746c <__bss_end__@@Base+0x139d84> │ │ │ │ - bvs 9b73ac <__bss_end__@@Base+0x939cc4> │ │ │ │ - bvc fe9b74b4 <__bss_end__@@Base+0xfe939dcc> │ │ │ │ + bpl 1b746c <__bss_end__@@Base+0x139d7c> │ │ │ │ + bvs 9b73ac <__bss_end__@@Base+0x939cbc> │ │ │ │ + bvc fe9b74b4 <__bss_end__@@Base+0xfe939dc4> │ │ │ │ @ instruction: 0xf44f6e68 │ │ │ │ vcgt.s8 , q0, q4 │ │ │ │ movwls r3, #293 @ 0x125 │ │ │ │ - bpl 2f721c <__bss_end__@@Base+0x279b34> │ │ │ │ - bvc 9f7504 <__bss_end__@@Base+0x979e1c> │ │ │ │ - bvc ff2376c0 <__bss_end__@@Base+0xff1b9fd8> │ │ │ │ - blx 4776b8 <__bss_end__@@Base+0x3f9fd0> │ │ │ │ + bpl 2f721c <__bss_end__@@Base+0x279b2c> │ │ │ │ + bvc 9f7504 <__bss_end__@@Base+0x979e14> │ │ │ │ + bvc ff2376c0 <__bss_end__@@Base+0xff1b9fd0> │ │ │ │ + blx 4776b8 <__bss_end__@@Base+0x3f9fc8> │ │ │ │ mrc 15, 7, fp, cr0, cr8, {6} │ │ │ │ @ instruction: 0xee877a47 │ │ │ │ @ instruction: 0xeeb77a85 │ │ │ │ mrrc 10, 12, r7, r3, cr7 │ │ │ │ @ instruction: 0xf7cb2b17 │ │ │ │ mrc 14, 5, lr, cr0, cr12, {5} │ │ │ │ vldr s15, [sp, #416] @ 0x1a0 │ │ │ │ @@ -53295,94 +53295,94 @@ │ │ │ │ ldmpl r3, {r1, r3, r9, fp, ip, lr}^ │ │ │ │ andsvs r9, r9, ip, lsl #18 │ │ │ │ stmdbls sp, {r0, r2, r3, r5, r8, r9, fp, lr} │ │ │ │ vtst.8 , q8, │ │ │ │ andsvs r5, sl, ip, ror #4 │ │ │ │ ldcl 7, cr15, [sl], #812 @ 0x32c │ │ │ │ bvc 7761c │ │ │ │ - bvc 2772b8 <__bss_end__@@Base+0x1f9bd0> │ │ │ │ - bvs 1f71bc <__bss_end__@@Base+0x179ad4> │ │ │ │ - bvs 123770c <__bss_end__@@Base+0x11ba024> │ │ │ │ - bpl 2f72c4 <__bss_end__@@Base+0x279bdc> │ │ │ │ - bvc 637188 <__bss_end__@@Base+0x5b9aa0> │ │ │ │ - bvc 53718c <__bss_end__@@Base+0x4b9aa4> │ │ │ │ - blmi 8b5a10 <__bss_end__@@Base+0x838328> │ │ │ │ + bvc 2772b8 <__bss_end__@@Base+0x1f9bc8> │ │ │ │ + bvs 1f71bc <__bss_end__@@Base+0x179acc> │ │ │ │ + bvs 123770c <__bss_end__@@Base+0x11ba01c> │ │ │ │ + bpl 2f72c4 <__bss_end__@@Base+0x279bd4> │ │ │ │ + bvc 637188 <__bss_end__@@Base+0x5b9a98> │ │ │ │ + bvc 53718c <__bss_end__@@Base+0x4b9a9c> │ │ │ │ + blmi 8b5a10 <__bss_end__@@Base+0x838320> │ │ │ │ stcl 6, cr4, [sp, #292] @ 0x124 │ │ │ │ andcs r7, r0, r8, lsl #20 │ │ │ │ - bvs 1f729c <__bss_end__@@Base+0x179bb4> │ │ │ │ + bvs 1f729c <__bss_end__@@Base+0x179bac> │ │ │ │ rscspl pc, ip, #64, 4 │ │ │ │ - bne 2f71a4 <__bss_end__@@Base+0x279abc> │ │ │ │ + bne 2f71a4 <__bss_end__@@Base+0x279ab4> │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ - blmi 71bb78 <__bss_end__@@Base+0x69e490> │ │ │ │ + blmi 71bb78 <__bss_end__@@Base+0x69e488> │ │ │ │ andsvs r5, sl, r3, ror #17 │ │ │ │ ldcl 7, cr15, [r8], {203} @ 0xcb │ │ │ │ bvc 77660 │ │ │ │ - bvc 2772fc <__bss_end__@@Base+0x1f9c14> │ │ │ │ - bvs 1f7300 <__bss_end__@@Base+0x179c18> │ │ │ │ - bvs 1237650 <__bss_end__@@Base+0x11b9f68> │ │ │ │ - bne 2f7208 <__bss_end__@@Base+0x279b20> │ │ │ │ - bvc 6371cc <__bss_end__@@Base+0x5b9ae4> │ │ │ │ - bvc 5371d0 <__bss_end__@@Base+0x4b9ae8> │ │ │ │ + bvc 2772fc <__bss_end__@@Base+0x1f9c0c> │ │ │ │ + bvs 1f7300 <__bss_end__@@Base+0x179c10> │ │ │ │ + bvs 1237650 <__bss_end__@@Base+0x11b9f60> │ │ │ │ + bne 2f7208 <__bss_end__@@Base+0x279b18> │ │ │ │ + bvc 6371cc <__bss_end__@@Base+0x5b9adc> │ │ │ │ + bvc 5371d0 <__bss_end__@@Base+0x4b9ae0> │ │ │ │ cdp 5, 2, cr14, cr8, cr14, {3} │ │ │ │ vmul.f32 s1, s1, s14 │ │ │ │ strb r5, [lr, #2565]! @ 0xa05 │ │ │ │ - bne b7448 <__bss_end__@@Base+0x39d60> │ │ │ │ - bpl 1b7534 <__bss_end__@@Base+0x139e4c> │ │ │ │ - bmi 3b4cb0 <__bss_end__@@Base+0x3375c8> │ │ │ │ + bne b7448 <__bss_end__@@Base+0x39d58> │ │ │ │ + bpl 1b7534 <__bss_end__@@Base+0x139e44> │ │ │ │ + bmi 3b4cb0 <__bss_end__@@Base+0x3375c0> │ │ │ │ ldrbpl pc, [r6, #576] @ 0x240 @ │ │ │ │ stmdami r9, {r2, r3, r8, fp, lr} │ │ │ │ - blmi 28cda8 <__bss_end__@@Base+0x20f6c0> │ │ │ │ + blmi 28cda8 <__bss_end__@@Base+0x20f6b8> │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ - blmi 2eab5c <__bss_end__@@Base+0x26d474> │ │ │ │ + blmi 2eab5c <__bss_end__@@Base+0x26d46c> │ │ │ │ stmiapl r3!, {r0, r1, r3, sl, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff6818 │ │ │ │ @ instruction: 0xf7cbbbed │ │ │ │ svclt 0x0000eaee │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x0003a2b6 │ │ │ │ + @ instruction: 0x0003a2ba │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq sp, r0, r4, asr fp │ │ │ │ andeq sp, r0, r0, asr #29 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - bpl 37732c <__bss_end__@@Base+0x2f9c44> │ │ │ │ - bvc 337330 <__bss_end__@@Base+0x2b9c48> │ │ │ │ - bvs 277334 <__bss_end__@@Base+0x1f9c4c> │ │ │ │ - blmi 1f7238 <__bss_end__@@Base+0x179b50> │ │ │ │ - bvs 2f723c <__bss_end__@@Base+0x279b54> │ │ │ │ + bpl 37732c <__bss_end__@@Base+0x2f9c3c> │ │ │ │ + bvc 337330 <__bss_end__@@Base+0x2b9c40> │ │ │ │ + bvs 277334 <__bss_end__@@Base+0x1f9c44> │ │ │ │ + blmi 1f7238 <__bss_end__@@Base+0x179b48> │ │ │ │ + bvs 2f723c <__bss_end__@@Base+0x279b4c> │ │ │ │ ldc 7, cr15, [r8, #808] @ 0x328 │ │ │ │ - bpl 377384 <__bss_end__@@Base+0x2f9c9c> │ │ │ │ - blcc 10776d4 <__bss_end__@@Base+0xff9fec> │ │ │ │ - bvc 33738c <__bss_end__@@Base+0x2b9ca4> │ │ │ │ - bvs 277390 <__bss_end__@@Base+0x1f9ca8> │ │ │ │ - blmi 1f7294 <__bss_end__@@Base+0x179bac> │ │ │ │ - bvs 2f7298 <__bss_end__@@Base+0x279bb0> │ │ │ │ + bpl 377384 <__bss_end__@@Base+0x2f9c94> │ │ │ │ + blcc 10776d4 <__bss_end__@@Base+0xff9fe4> │ │ │ │ + bvc 33738c <__bss_end__@@Base+0x2b9c9c> │ │ │ │ + bvs 277390 <__bss_end__@@Base+0x1f9ca0> │ │ │ │ + blmi 1f7294 <__bss_end__@@Base+0x179ba4> │ │ │ │ + bvs 2f7298 <__bss_end__@@Base+0x279ba8> │ │ │ │ stcl 4, cr14, [sp, #108] @ 0x6c │ │ │ │ vstr s14, [sp, #60] @ 0x3c │ │ │ │ vstr s12, [sp, #56] @ 0x38 │ │ │ │ vstr d20, [sp, #32] │ │ │ │ vstr s13, [sp, #24] │ │ │ │ @ instruction: 0xf7ca5a0a │ │ │ │ ldcl 13, cr14, [sp, #512] @ 0x200 │ │ │ │ vmov.f32 s14, #15 @ 0x40780000 3.875 │ │ │ │ vldr d3, [sp, #256] @ 0x100 │ │ │ │ vldr s12, [sp, #56] @ 0x38 │ │ │ │ vldr d20, [sp, #32] │ │ │ │ vldr s13, [sp, #24] │ │ │ │ str r5, [ip, #2570]! @ 0xa0a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb92e60 <__bss_end__@@Base+0xfeb15778> │ │ │ │ + bl feb92e60 <__bss_end__@@Base+0xfeb15770> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ pop {r0, r1, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7eb4008 │ │ │ │ svclt 0x0000b999 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi 177134 <__bss_end__@@Base+0xf9a4c> │ │ │ │ + blhi 177134 <__bss_end__@@Base+0xf9a44> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0010f8cc │ │ │ │ @ instruction: 0x5628f8df │ │ │ │ @ instruction: 0xf8dfb0af │ │ │ │ strmi r4, [lr], -r8, lsr #12 │ │ │ │ @ instruction: 0xf8df447d │ │ │ │ @ instruction: 0xf8df9624 │ │ │ │ @@ -53509,15 +53509,15 @@ │ │ │ │ stmdage r9, {r3, r6, r7, r8, r9} │ │ │ │ ldcleq 1, cr15, [r8], {6} │ │ │ │ svccs 0x0004f853 │ │ │ │ svclt 0x00d14596 │ │ │ │ stmiavs r1!, {r1, r3, r5, r9, sl, lr}^ │ │ │ │ orreq lr, r2, r1, lsl #22 │ │ │ │ ldrmi r6, [ip, #2058] @ 0x80a │ │ │ │ - blcs 179f9c <__bss_end__@@Base+0xfc8b4> │ │ │ │ + blcs 179f9c <__bss_end__@@Base+0xfc8ac> │ │ │ │ ldcl 1, cr13, [sp, #968] @ 0x3c8 │ │ │ │ vmov.f32 s15, #122 @ 0x3fd00000 1.625 │ │ │ │ vldr s8, [sp] │ │ │ │ vldr s14, [sp, #144] @ 0x90 │ │ │ │ vldr s11, [sp, #36] @ 0x24 │ │ │ │ vmul.f32 s12, s14, s1 │ │ │ │ vldr s15, [sp, #540] @ 0x21c │ │ │ │ @@ -53545,133 +53545,133 @@ │ │ │ │ vmla.f32 s6, s10, s15 │ │ │ │ vldr s1, [sp, #520] @ 0x208 │ │ │ │ vmla.f32 s7, s10, s19 │ │ │ │ vldr s12, [sp, #648] @ 0x288 │ │ │ │ vmla.f32 s9, s10, s21 │ │ │ │ vldr s14, [sp, #524] @ 0x20c │ │ │ │ vldmdbvs r0!, {s11-s53} │ │ │ │ - bvc 19779fc <__bss_end__@@Base+0x18fa314> │ │ │ │ - beq 937748 <__bss_end__@@Base+0x8ba060> │ │ │ │ - bvs 17784c <__bss_end__@@Base+0xfa164> │ │ │ │ - bvc 1b7850 <__bss_end__@@Base+0x13a168> │ │ │ │ - blx 477b00 <__bss_end__@@Base+0x3fa418> │ │ │ │ - bvc 1077a14 <__bss_end__@@Base+0xffa32c> │ │ │ │ + bvc 19779fc <__bss_end__@@Base+0x18fa30c> │ │ │ │ + beq 937748 <__bss_end__@@Base+0x8ba058> │ │ │ │ + bvs 17784c <__bss_end__@@Base+0xfa15c> │ │ │ │ + bvc 1b7850 <__bss_end__@@Base+0x13a160> │ │ │ │ + blx 477b00 <__bss_end__@@Base+0x3fa410> │ │ │ │ + bvc 1077a14 <__bss_end__@@Base+0xffa324> │ │ │ │ movwcs fp, #7956 @ 0x1f14 │ │ │ │ cdp 3, 15, cr2, cr1, cr0, {0} │ │ │ │ @ instruction: 0xf003fa10 │ │ │ │ svclt 0x00080301 │ │ │ │ stmdblt fp!, {r8, r9, sp}^ │ │ │ │ beq 777d8 │ │ │ │ - beq fe9f7774 <__bss_end__@@Base+0xfe97a08c> │ │ │ │ - beq fea3777c <__bss_end__@@Base+0xfe9ba094> │ │ │ │ - beq ff077a28 <__bss_end__@@Base+0xfeffa340> │ │ │ │ + beq fe9f7774 <__bss_end__@@Base+0xfe97a084> │ │ │ │ + beq fea3777c <__bss_end__@@Base+0xfe9ba08c> │ │ │ │ + beq ff077a28 <__bss_end__@@Base+0xfeffa338> │ │ │ │ @ instruction: 0xf7dd2105 │ │ │ │ - blls 17bc70 <__bss_end__@@Base+0xfe588> │ │ │ │ + blls 17bc70 <__bss_end__@@Base+0xfe580> │ │ │ │ strb r3, [sl, -r1, lsl #6] │ │ │ │ - bpl 237a74 <__bss_end__@@Base+0x1ba38c> │ │ │ │ - bvs fe237990 <__bss_end__@@Base+0xfe1ba2a8> │ │ │ │ - bvs fe237a98 <__bss_end__@@Base+0xfe1ba3b0> │ │ │ │ - beq fe9b7814 <__bss_end__@@Base+0xfe93a12c> │ │ │ │ - beq 1f779c <__bss_end__@@Base+0x17a0b4> │ │ │ │ - beq fe9f77a0 <__bss_end__@@Base+0xfe97a0b8> │ │ │ │ + bpl 237a74 <__bss_end__@@Base+0x1ba384> │ │ │ │ + bvs fe237990 <__bss_end__@@Base+0xfe1ba2a0> │ │ │ │ + bvs fe237a98 <__bss_end__@@Base+0xfe1ba3a8> │ │ │ │ + beq fe9b7814 <__bss_end__@@Base+0xfe93a124> │ │ │ │ + beq 1f779c <__bss_end__@@Base+0x17a0ac> │ │ │ │ + beq fe9f77a0 <__bss_end__@@Base+0xfe97a0b0> │ │ │ │ @ instruction: 0xb12ce7ea │ │ │ │ @ instruction: 0xf8594bcf │ │ │ │ ldmdavs sl, {r0, r1, ip, sp} │ │ │ │ andsvs r6, ip, r2, lsr #32 │ │ │ │ - blmi ff20ead8 <__bss_end__@@Base+0xff1913f0> │ │ │ │ + blmi ff20ead8 <__bss_end__@@Base+0xff1913e8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls b9600c <__bss_end__@@Base+0xb18924> │ │ │ │ + blls b9600c <__bss_end__@@Base+0xb1891c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ eorlt r8, pc, r2, ror #2 │ │ │ │ - blhi 1772a8 <__bss_end__@@Base+0xf9bc0> │ │ │ │ + blhi 1772a8 <__bss_end__@@Base+0xf9bb8> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ eoreq pc, r6, #111 @ 0x6f │ │ │ │ andcs sl, r1, sp, lsl #18 │ │ │ │ stc2 7, cr15, [r2, #1000] @ 0x3e8 │ │ │ │ - bvc b7620 <__bss_end__@@Base+0x39f38> │ │ │ │ - bvs 1237624 <__bss_end__@@Base+0x11b9f3c> │ │ │ │ + bvc b7620 <__bss_end__@@Base+0x39f30> │ │ │ │ + bvs 1237624 <__bss_end__@@Base+0x11b9f34> │ │ │ │ @ instruction: 0xed96a909 │ │ │ │ strtmi r5, [r8], -r0, lsl #20 │ │ │ │ - bmi 1137730 <__bss_end__@@Base+0x10ba048> │ │ │ │ - bvs 1f7878 <__bss_end__@@Base+0x17a190> │ │ │ │ - bpl f7738 <__bss_end__@@Base+0x7a050> │ │ │ │ - bcc 133763c <__bss_end__@@Base+0x12b9f54> │ │ │ │ - bvs 9777fc <__bss_end__@@Base+0x8fa114> │ │ │ │ - bvs 1177744 <__bss_end__@@Base+0x10fa05c> │ │ │ │ - bcs 11f7748 <__bss_end__@@Base+0x117a060> │ │ │ │ - bcc 107774c <__bss_end__@@Base+0xffa064> │ │ │ │ - bvc 11b7750 <__bss_end__@@Base+0x113a068> │ │ │ │ - bvs 9f7998 <__bss_end__@@Base+0x97a2b0> │ │ │ │ - bvs fe137814 <__bss_end__@@Base+0xfe0ba12c> │ │ │ │ - bmi 10b765c <__bss_end__@@Base+0x1039f74> │ │ │ │ - bmi 10f7760 <__bss_end__@@Base+0x107a078> │ │ │ │ - bvs 937920 <__bss_end__@@Base+0x8ba238> │ │ │ │ - bvc a379ac <__bss_end__@@Base+0x9ba2c4> │ │ │ │ - bcc 143776c <__bss_end__@@Base+0x13ba084> │ │ │ │ - bvc 8f78b4 <__bss_end__@@Base+0x87a1cc> │ │ │ │ - bvc 177930 <__bss_end__@@Base+0xfa248> │ │ │ │ - bvc 977834 <__bss_end__@@Base+0x8fa14c> │ │ │ │ - bcs 127777c <__bss_end__@@Base+0x11fa094> │ │ │ │ - bcc 12b7680 <__bss_end__@@Base+0x1239f98> │ │ │ │ - bpl 12f7684 <__bss_end__@@Base+0x1279f9c> │ │ │ │ - bvs fe8f7944 <__bss_end__@@Base+0xfe87a25c> │ │ │ │ - bmi 13b778c <__bss_end__@@Base+0x133a0a4> │ │ │ │ - bvs 937910 <__bss_end__@@Base+0x8ba228> │ │ │ │ - bvc fe137950 <__bss_end__@@Base+0xfe0ba268> │ │ │ │ - bvc fe1b7854 <__bss_end__@@Base+0xfe13a16c> │ │ │ │ + bmi 1137730 <__bss_end__@@Base+0x10ba040> │ │ │ │ + bvs 1f7878 <__bss_end__@@Base+0x17a188> │ │ │ │ + bpl f7738 <__bss_end__@@Base+0x7a048> │ │ │ │ + bcc 133763c <__bss_end__@@Base+0x12b9f4c> │ │ │ │ + bvs 9777fc <__bss_end__@@Base+0x8fa10c> │ │ │ │ + bvs 1177744 <__bss_end__@@Base+0x10fa054> │ │ │ │ + bcs 11f7748 <__bss_end__@@Base+0x117a058> │ │ │ │ + bcc 107774c <__bss_end__@@Base+0xffa05c> │ │ │ │ + bvc 11b7750 <__bss_end__@@Base+0x113a060> │ │ │ │ + bvs 9f7998 <__bss_end__@@Base+0x97a2a8> │ │ │ │ + bvs fe137814 <__bss_end__@@Base+0xfe0ba124> │ │ │ │ + bmi 10b765c <__bss_end__@@Base+0x1039f6c> │ │ │ │ + bmi 10f7760 <__bss_end__@@Base+0x107a070> │ │ │ │ + bvs 937920 <__bss_end__@@Base+0x8ba230> │ │ │ │ + bvc a379ac <__bss_end__@@Base+0x9ba2bc> │ │ │ │ + bcc 143776c <__bss_end__@@Base+0x13ba07c> │ │ │ │ + bvc 8f78b4 <__bss_end__@@Base+0x87a1c4> │ │ │ │ + bvc 177930 <__bss_end__@@Base+0xfa240> │ │ │ │ + bvc 977834 <__bss_end__@@Base+0x8fa144> │ │ │ │ + bcs 127777c <__bss_end__@@Base+0x11fa08c> │ │ │ │ + bcc 12b7680 <__bss_end__@@Base+0x1239f90> │ │ │ │ + bpl 12f7684 <__bss_end__@@Base+0x1279f94> │ │ │ │ + bvs fe8f7944 <__bss_end__@@Base+0xfe87a254> │ │ │ │ + bmi 13b778c <__bss_end__@@Base+0x133a09c> │ │ │ │ + bvs 937910 <__bss_end__@@Base+0x8ba220> │ │ │ │ + bvc fe137950 <__bss_end__@@Base+0xfe0ba260> │ │ │ │ + bvc fe1b7854 <__bss_end__@@Base+0xfe13a164> │ │ │ │ bpl 77c20 │ │ │ │ - bpl 13f76a0 <__bss_end__@@Base+0x1379fb8> │ │ │ │ - bmi 13776a4 <__bss_end__@@Base+0x12f9fbc> │ │ │ │ - bvs 19b7b20 <__bss_end__@@Base+0x193a438> │ │ │ │ - bcc 4776c8 <__bss_end__@@Base+0x3f9fe0> │ │ │ │ - bcc 5377cc <__bss_end__@@Base+0x4ba0e4> │ │ │ │ - bls 4b76d0 <__bss_end__@@Base+0x439fe8> │ │ │ │ - bvs fe177a38 <__bss_end__@@Base+0xfe0fa350> │ │ │ │ - bhi 4f77d8 <__bss_end__@@Base+0x47a0f0> │ │ │ │ - blx 477c2c <__bss_end__@@Base+0x3fa544> │ │ │ │ - bvc fe977a48 <__bss_end__@@Base+0xfe8fa360> │ │ │ │ - bvc 1b794c <__bss_end__@@Base+0x13a264> │ │ │ │ - bmi 3f77e8 <__bss_end__@@Base+0x37a100> │ │ │ │ - bmi 3b76ec <__bss_end__@@Base+0x33a004> │ │ │ │ + bpl 13f76a0 <__bss_end__@@Base+0x1379fb0> │ │ │ │ + bmi 13776a4 <__bss_end__@@Base+0x12f9fb4> │ │ │ │ + bvs 19b7b20 <__bss_end__@@Base+0x193a430> │ │ │ │ + bcc 4776c8 <__bss_end__@@Base+0x3f9fd8> │ │ │ │ + bcc 5377cc <__bss_end__@@Base+0x4ba0dc> │ │ │ │ + bls 4b76d0 <__bss_end__@@Base+0x439fe0> │ │ │ │ + bvs fe177a38 <__bss_end__@@Base+0xfe0fa348> │ │ │ │ + bhi 4f77d8 <__bss_end__@@Base+0x47a0e8> │ │ │ │ + blx 477c2c <__bss_end__@@Base+0x3fa53c> │ │ │ │ + bvc fe977a48 <__bss_end__@@Base+0xfe8fa358> │ │ │ │ + bvc 1b794c <__bss_end__@@Base+0x13a25c> │ │ │ │ + bmi 3f77e8 <__bss_end__@@Base+0x37a0f8> │ │ │ │ + bmi 3b76ec <__bss_end__@@Base+0x339ffc> │ │ │ │ mcr 15, 4, fp, cr5, cr8, {0} │ │ │ │ vldr s10, [sp, #536] @ 0x218 │ │ │ │ vldr s13, [sp, #80] @ 0x50 │ │ │ │ svclt 0x001e5a18 │ │ │ │ - bvc fe1b7a28 <__bss_end__@@Base+0xfe13a340> │ │ │ │ - bvs fe1b7a28 <__bss_end__@@Base+0xfe13a340> │ │ │ │ - bvc 1b7930 <__bss_end__@@Base+0x13a248> │ │ │ │ - bpl 43770c <__bss_end__@@Base+0x3ba024> │ │ │ │ - bvs fe1f7938 <__bss_end__@@Base+0xfe17a250> │ │ │ │ - bhi fe93793c <__bss_end__@@Base+0xfe8ba254> │ │ │ │ - bvs fe1378bc <__bss_end__@@Base+0xfe0ba1d4> │ │ │ │ - bls fe2b7944 <__bss_end__@@Base+0xfe23a25c> │ │ │ │ - bhi fea77a48 <__bss_end__@@Base+0xfe9fa360> │ │ │ │ - bls fe1778c8 <__bss_end__@@Base+0xfe0fa1e0> │ │ │ │ - bhi fe9779cc <__bss_end__@@Base+0xfe8fa2e4> │ │ │ │ - bmi 77782c <__bss_end__@@Base+0x6fa144> │ │ │ │ - bhi fe1b78d4 <__bss_end__@@Base+0xfe13a1ec> │ │ │ │ - bvs 5f7834 <__bss_end__@@Base+0x57a14c> │ │ │ │ - bcc 5b7838 <__bss_end__@@Base+0x53a150> │ │ │ │ - bmi 63773c <__bss_end__@@Base+0x5ba054> │ │ │ │ - bhi 9f79e8 <__bss_end__@@Base+0x97a300> │ │ │ │ + bvc fe1b7a28 <__bss_end__@@Base+0xfe13a338> │ │ │ │ + bvs fe1b7a28 <__bss_end__@@Base+0xfe13a338> │ │ │ │ + bvc 1b7930 <__bss_end__@@Base+0x13a240> │ │ │ │ + bpl 43770c <__bss_end__@@Base+0x3ba01c> │ │ │ │ + bvs fe1f7938 <__bss_end__@@Base+0xfe17a248> │ │ │ │ + bhi fe93793c <__bss_end__@@Base+0xfe8ba24c> │ │ │ │ + bvs fe1378bc <__bss_end__@@Base+0xfe0ba1cc> │ │ │ │ + bls fe2b7944 <__bss_end__@@Base+0xfe23a254> │ │ │ │ + bhi fea77a48 <__bss_end__@@Base+0xfe9fa358> │ │ │ │ + bls fe1778c8 <__bss_end__@@Base+0xfe0fa1d8> │ │ │ │ + bhi fe9779cc <__bss_end__@@Base+0xfe8fa2dc> │ │ │ │ + bmi 77782c <__bss_end__@@Base+0x6fa13c> │ │ │ │ + bhi fe1b78d4 <__bss_end__@@Base+0xfe13a1e4> │ │ │ │ + bvs 5f7834 <__bss_end__@@Base+0x57a144> │ │ │ │ + bcc 5b7838 <__bss_end__@@Base+0x53a148> │ │ │ │ + bmi 63773c <__bss_end__@@Base+0x5ba04c> │ │ │ │ + bhi 9f79e8 <__bss_end__@@Base+0x97a2f8> │ │ │ │ bvs 77cac │ │ │ │ - bls 9378f0 <__bss_end__@@Base+0x8ba208> │ │ │ │ - bpl 6b774c <__bss_end__@@Base+0x63a064> │ │ │ │ - bvc 11f7c9c <__bss_end__@@Base+0x117a5b4> │ │ │ │ - bhi 1778fc <__bss_end__@@Base+0xfa214> │ │ │ │ - bvc 9b7a00 <__bss_end__@@Base+0x93a318> │ │ │ │ - bvs 73775c <__bss_end__@@Base+0x6ba074> │ │ │ │ - bpl 6f7860 <__bss_end__@@Base+0x67a178> │ │ │ │ - bhi fe9b7ad0 <__bss_end__@@Base+0xfe93a3e8> │ │ │ │ - bls 1b79d8 <__bss_end__@@Base+0x13a2f0> │ │ │ │ - bhi 1f79d8 <__bss_end__@@Base+0x17a2f0> │ │ │ │ - bvc fe977ad8 <__bss_end__@@Base+0xfe8fa3f0> │ │ │ │ - bvc 19f7cd0 <__bss_end__@@Base+0x197a5e8> │ │ │ │ - blx 477cc8 <__bss_end__@@Base+0x3fa5e0> │ │ │ │ + bls 9378f0 <__bss_end__@@Base+0x8ba200> │ │ │ │ + bpl 6b774c <__bss_end__@@Base+0x63a05c> │ │ │ │ + bvc 11f7c9c <__bss_end__@@Base+0x117a5ac> │ │ │ │ + bhi 1778fc <__bss_end__@@Base+0xfa20c> │ │ │ │ + bvc 9b7a00 <__bss_end__@@Base+0x93a310> │ │ │ │ + bvs 73775c <__bss_end__@@Base+0x6ba06c> │ │ │ │ + bpl 6f7860 <__bss_end__@@Base+0x67a170> │ │ │ │ + bhi fe9b7ad0 <__bss_end__@@Base+0xfe93a3e0> │ │ │ │ + bls 1b79d8 <__bss_end__@@Base+0x13a2e8> │ │ │ │ + bhi 1f79d8 <__bss_end__@@Base+0x17a2e8> │ │ │ │ + bvc fe977ad8 <__bss_end__@@Base+0xfe8fa3e8> │ │ │ │ + bvc 19f7cd0 <__bss_end__@@Base+0x197a5e0> │ │ │ │ + blx 477cc8 <__bss_end__@@Base+0x3fa5d8> │ │ │ │ mcr 15, 4, fp, cr6, cr15, {0} │ │ │ │ vmul.f32 s14, s19, s15 │ │ │ │ vmul.f32 s19, s16, s14 │ │ │ │ vmul.f32 s16, s17, s14 │ │ │ │ vstr s16, [sp, #28] │ │ │ │ vstr s19, [sp, #36] @ 0x24 │ │ │ │ vstr s16, [sp, #40] @ 0x28 │ │ │ │ @@ -53687,74 +53687,74 @@ │ │ │ │ vmla.f32 s0, s11, s15 │ │ │ │ @ instruction: 0xeeb10aa5 │ │ │ │ smlabtcs r5, r0, sl, r0 │ │ │ │ mcr2 7, 2, pc, cr12, cr13, {6} @ │ │ │ │ movwcc r9, #6916 @ 0x1b04 │ │ │ │ stmdbge r4, {r1, r9, sp} │ │ │ │ movwls r4, #17976 @ 0x4638 │ │ │ │ - blx 117a0ce <__bss_end__@@Base+0x10fc9e6> │ │ │ │ + blx 117a0ce <__bss_end__@@Base+0x10fc9de> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ svcge 0x0016f43f │ │ │ │ eoreq pc, r6, pc, rrx │ │ │ │ ldmdbge sp, {r1, r5, r6, r8, sl, fp, sp, lr} │ │ │ │ stc2 7, cr15, [r8], #1000 @ 0x3e8 │ │ │ │ - bvs 9777f0 <__bss_end__@@Base+0x8fa108> │ │ │ │ - bpl 8777f4 <__bss_end__@@Base+0x7fa10c> │ │ │ │ - bmi a778f8 <__bss_end__@@Base+0x9fa210> │ │ │ │ - bvs fe1f7a28 <__bss_end__@@Base+0xfe17a340> │ │ │ │ - bvc 8b7900 <__bss_end__@@Base+0x83a218> │ │ │ │ - bvs 1b79b4 <__bss_end__@@Base+0x13a2cc> │ │ │ │ - bvc 8f7808 <__bss_end__@@Base+0x87a120> │ │ │ │ - bvs 93790c <__bss_end__@@Base+0x8ba224> │ │ │ │ - bcc b77910 <__bss_end__@@Base+0xafa228> │ │ │ │ - bvc fea37b40 <__bss_end__@@Base+0xfe9ba458> │ │ │ │ - bmi 7b7818 <__bss_end__@@Base+0x73a130> │ │ │ │ - bvc fe237a48 <__bss_end__@@Base+0xfe1ba360> │ │ │ │ - bvs 9779cc <__bss_end__@@Base+0x8fa2e4> │ │ │ │ - bpl 7f7924 <__bss_end__@@Base+0x77a23c> │ │ │ │ - bpl 837828 <__bss_end__@@Base+0x7ba140> │ │ │ │ - bvs fe9f7b58 <__bss_end__@@Base+0xfe97a470> │ │ │ │ - bvc 177ae0 <__bss_end__@@Base+0xfa3f8> │ │ │ │ - bcs 9f7934 <__bss_end__@@Base+0x97a24c> │ │ │ │ - bvc 9b79e8 <__bss_end__@@Base+0x93a300> │ │ │ │ - bcc a3783c <__bss_end__@@Base+0x9ba154> │ │ │ │ - bvs 1b7af0 <__bss_end__@@Base+0x13a408> │ │ │ │ - bpl 9b7944 <__bss_end__@@Base+0x93a25c> │ │ │ │ + bvs 9777f0 <__bss_end__@@Base+0x8fa100> │ │ │ │ + bpl 8777f4 <__bss_end__@@Base+0x7fa104> │ │ │ │ + bmi a778f8 <__bss_end__@@Base+0x9fa208> │ │ │ │ + bvs fe1f7a28 <__bss_end__@@Base+0xfe17a338> │ │ │ │ + bvc 8b7900 <__bss_end__@@Base+0x83a210> │ │ │ │ + bvs 1b79b4 <__bss_end__@@Base+0x13a2c4> │ │ │ │ + bvc 8f7808 <__bss_end__@@Base+0x87a118> │ │ │ │ + bvs 93790c <__bss_end__@@Base+0x8ba21c> │ │ │ │ + bcc b77910 <__bss_end__@@Base+0xafa220> │ │ │ │ + bvc fea37b40 <__bss_end__@@Base+0xfe9ba450> │ │ │ │ + bmi 7b7818 <__bss_end__@@Base+0x73a128> │ │ │ │ + bvc fe237a48 <__bss_end__@@Base+0xfe1ba358> │ │ │ │ + bvs 9779cc <__bss_end__@@Base+0x8fa2dc> │ │ │ │ + bpl 7f7924 <__bss_end__@@Base+0x77a234> │ │ │ │ + bpl 837828 <__bss_end__@@Base+0x7ba138> │ │ │ │ + bvs fe9f7b58 <__bss_end__@@Base+0xfe97a468> │ │ │ │ + bvc 177ae0 <__bss_end__@@Base+0xfa3f0> │ │ │ │ + bcs 9f7934 <__bss_end__@@Base+0x97a244> │ │ │ │ + bvc 9b79e8 <__bss_end__@@Base+0x93a2f8> │ │ │ │ + bcc a3783c <__bss_end__@@Base+0x9ba14c> │ │ │ │ + bvs 1b7af0 <__bss_end__@@Base+0x13a400> │ │ │ │ + bpl 9b7944 <__bss_end__@@Base+0x93a254> │ │ │ │ bpl 77cb0 │ │ │ │ - bmi ab784c <__bss_end__@@Base+0xa3a164> │ │ │ │ - bmi af7950 <__bss_end__@@Base+0xa7a268> │ │ │ │ - bvc 9b7b00 <__bss_end__@@Base+0x93a418> │ │ │ │ - bvc 8f7a04 <__bss_end__@@Base+0x87a31c> │ │ │ │ - bvs 937ac0 <__bss_end__@@Base+0x8ba3d8> │ │ │ │ - bvs 137b0c <__bss_end__@@Base+0xba424> │ │ │ │ - bpl b37964 <__bss_end__@@Base+0xaba27c> │ │ │ │ + bmi ab784c <__bss_end__@@Base+0xa3a15c> │ │ │ │ + bmi af7950 <__bss_end__@@Base+0xa7a260> │ │ │ │ + bvc 9b7b00 <__bss_end__@@Base+0x93a410> │ │ │ │ + bvc 8f7a04 <__bss_end__@@Base+0x87a314> │ │ │ │ + bvs 937ac0 <__bss_end__@@Base+0x8ba3d0> │ │ │ │ + bvs 137b0c <__bss_end__@@Base+0xba41c> │ │ │ │ + bpl b37964 <__bss_end__@@Base+0xaba274> │ │ │ │ cdp 13, 11, cr6, cr4, cr0, {3} │ │ │ │ vsub.f32 s13, s14, s10 │ │ │ │ vadd.f32 s14, s15, s8 │ │ │ │ @ instruction: 0xeef17a24 │ │ │ │ mrc 10, 3, APSR_nzcv, cr6, cr0, {0} │ │ │ │ orrsle r6, r2, r5, lsr #21 │ │ │ │ - beq fea37aa8 <__bss_end__@@Base+0xfe9ba3c0> │ │ │ │ - beq 237a2c <__bss_end__@@Base+0x1ba344> │ │ │ │ - beq fe9f7a2c <__bss_end__@@Base+0xfe97a344> │ │ │ │ + beq fea37aa8 <__bss_end__@@Base+0xfe9ba3b8> │ │ │ │ + beq 237a2c <__bss_end__@@Base+0x1ba33c> │ │ │ │ + beq fe9f7a2c <__bss_end__@@Base+0xfe97a33c> │ │ │ │ ldmibvs r0!, {r0, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - blmi ba869c <__bss_end__@@Base+0xb2afb4> │ │ │ │ + blmi ba869c <__bss_end__@@Base+0xb2afac> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ @ instruction: 0xf8594b2b │ │ │ │ ldmdavs sl, {r0, r1, ip, sp} │ │ │ │ andsvs r6, lr, r2, lsr r0 │ │ │ │ stmdbmi sl!, {r0, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ addeq pc, lr, r0, asr #12 │ │ │ │ - bmi aceee0 <__bss_end__@@Base+0xa517f8> │ │ │ │ + bmi aceee0 <__bss_end__@@Base+0xa517f0> │ │ │ │ andne pc, r1, r9, asr r8 @ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ @ instruction: 0xf8594a28 │ │ │ │ ldrbtmi r3, [sl], #-3 │ │ │ │ - blmi 6d42b0 <__bss_end__@@Base+0x656bc8> │ │ │ │ + blmi 6d42b0 <__bss_end__@@Base+0x656bc0> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdbmi r3!, {r0, r3, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ ldc 0, cr11, [sp], #188 @ 0xbc │ │ │ │ pop {r2, r8, r9, fp, pc} │ │ │ │ @@ -53791,31 +53791,31 @@ │ │ │ │ ldrdeq sp, [r0], -r0 │ │ │ │ andeq r3, r2, lr, ror #2 │ │ │ │ muleq r0, sl, r8 │ │ │ │ andeq fp, r0, ip, asr r1 │ │ │ │ andeq fp, r0, r0, ror r1 │ │ │ │ andeq fp, r0, r6, lsr r1 │ │ │ │ andeq fp, r0, sl, asr #2 │ │ │ │ - bmi 54ef50 <__bss_end__@@Base+0x4d1868> │ │ │ │ + bmi 54ef50 <__bss_end__@@Base+0x4d1860> │ │ │ │ ldrblt r4, [r0, #1147]! @ 0x47b │ │ │ │ ldmpl lr, {r0, r1, r2, r6, sl, fp, ip} │ │ │ │ ldrsbtcc pc, [r0], #134 @ 0x86 @ │ │ │ │ - ble 5ccd90 <__bss_end__@@Base+0x54f6a8> │ │ │ │ + ble 5ccd90 <__bss_end__@@Base+0x54f6a0> │ │ │ │ ldrdmi pc, [ip], #134 @ 0x86 @ │ │ │ │ @ instruction: 0x463d231c │ │ │ │ strmi pc, [r0], #-2819 @ 0xfffff4fd │ │ │ │ cdpeq 1, 1, cr15, cr12, cr4, {0} │ │ │ │ ldrbtmi r4, [r4], -r4, lsr #13 │ │ │ │ ldm lr!, {r0, r8, sl, ip, sp} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ @ instruction: 0xf8d60007 │ │ │ │ addsmi r3, sp, #240 @ 0xf0 │ │ │ │ - blcc b32fc <__bss_end__@@Base+0x35c14> │ │ │ │ + blcc b32fc <__bss_end__@@Base+0x35c0c> │ │ │ │ smlabtvc r0, r6, r8, pc @ │ │ │ │ rscscc pc, r0, r6, asr #17 │ │ │ │ svclt 0x0000bdf0 │ │ │ │ strheq r3, [r2], -r4 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ ldrdgt pc, [r0], -pc @ │ │ │ │ @ instruction: 0xf8dfb500 │ │ │ │ @@ -53825,55 +53825,55 @@ │ │ │ │ rsbeq pc, r4, lr, asr #17 │ │ │ │ eorne pc, r4, lr, asr #17 │ │ │ │ adccs pc, r4, lr, asr #17 │ │ │ │ svclt 0x0000bd00 │ │ │ │ andeq r3, r2, r6, asr r0 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb9358c <__bss_end__@@Base+0xfeb15ea4> │ │ │ │ + bl feb9358c <__bss_end__@@Base+0xfeb15e9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ ldrmi ip, [r6], -r4, rrx │ │ │ │ @ instruction: 0x460d4b18 │ │ │ │ strdlt r4, [r2], ip │ │ │ │ @ instruction: 0xf85c4604 │ │ │ │ @ instruction: 0xf8d33003 │ │ │ │ - bcs 40473c <__bss_end__@@Base+0x387054> │ │ │ │ + bcs 40473c <__bss_end__@@Base+0x38704c> │ │ │ │ mrrcne 15, 13, fp, r1, cr8 │ │ │ │ @ instruction: 0xf8c3dc09 │ │ │ │ - bl 100748 <__bss_end__@@Base+0x83060> │ │ │ │ + bl 100748 <__bss_end__@@Base+0x83058> │ │ │ │ strbvs r0, [ip], -r2, lsl #3 │ │ │ │ @ instruction: 0xf8c1624d │ │ │ │ andlt r6, r2, r4, lsr #1 │ │ │ │ - bmi 3eb988 <__bss_end__@@Base+0x36e2a0> │ │ │ │ + bmi 3eb988 <__bss_end__@@Base+0x36e298> │ │ │ │ stmdami lr, {r0, r8, r9, ip, pc} │ │ │ │ andne pc, r2, ip, asr r8 @ │ │ │ │ - bmi 38d5b4 <__bss_end__@@Base+0x30fecc> │ │ │ │ + bmi 38d5b4 <__bss_end__@@Base+0x30fec4> │ │ │ │ andcs r6, r1, r8 │ │ │ │ @ instruction: 0xf85c490c │ │ │ │ andscs r3, r0, #2 │ │ │ │ @ instruction: 0xf04f4479 │ │ │ │ @ instruction: 0xf8c30c91 │ │ │ │ @ instruction: 0xf7cbc000 │ │ │ │ - blls b6678 <__bss_end__@@Base+0x38f90> │ │ │ │ + blls b6678 <__bss_end__@@Base+0x38f88> │ │ │ │ andcs r2, pc, #16, 2 │ │ │ │ svclt 0x0000e7dd │ │ │ │ andeq r3, r2, ip, lsl r0 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq sp, r0, r4, asr #14 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq sp, r0, ip, lsr r7 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r4, r2, r8, lsr lr │ │ │ │ strcs r4, [r0, #-2616] @ 0xfffff5c8 │ │ │ │ - blmi e4d624 <__bss_end__@@Base+0xdcff3c> │ │ │ │ + blmi e4d624 <__bss_end__@@Base+0xdcff34> │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmpl r4!, {r0, r1, r2, r4, r5, r8, r9, sl, fp, lr} │ │ │ │ andseq pc, r2, #111 @ 0x6f │ │ │ │ @ instruction: 0x4638447f │ │ │ │ @ instruction: 0xf06f6122 │ │ │ │ @ instruction: 0xf8c40203 │ │ │ │ rsbvs r8, r2, ip │ │ │ │ @@ -53883,33 +53883,33 @@ │ │ │ │ mvnvs r6, r5, lsr #32 │ │ │ │ rscpl pc, r4, r4, asr #17 │ │ │ │ smlabtpl r8, r4, r8, pc @ │ │ │ │ smlalbthi pc, r4, r4, r8 @ │ │ │ │ smlalbthi pc, ip, r4, r8 @ │ │ │ │ movwls r5, #6387 @ 0x18f3 │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - blmi a7c298 <__bss_end__@@Base+0x9febb0> │ │ │ │ + blmi a7c298 <__bss_end__@@Base+0x9feba8> │ │ │ │ andeq pc, ip, r7, lsl #2 │ │ │ │ ldmpl r3!, {r1, r9, sp}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ @ instruction: 0xff80f7ff │ │ │ │ strtmi r4, [sl], -r4, lsr #22 │ │ │ │ andseq pc, ip, r7, lsl #2 │ │ │ │ movwls r5, #6387 @ 0x18f3 │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - blmi 8bc274 <__bss_end__@@Base+0x83eb8c> │ │ │ │ + blmi 8bc274 <__bss_end__@@Base+0x83eb84> │ │ │ │ eoreq pc, ip, r7, lsl #2 │ │ │ │ ldmpl r3!, {r1, r9, sp}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ @ instruction: 0xff6ef7ff │ │ │ │ @ instruction: 0xf1074b1d │ │ │ │ andcs r0, r2, #56 @ 0x38 │ │ │ │ movwls r5, #6387 @ 0x18f3 │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - blmi 6fc250 <__bss_end__@@Base+0x67eb68> │ │ │ │ + blmi 6fc250 <__bss_end__@@Base+0x67eb60> │ │ │ │ @ instruction: 0xf1074642 │ │ │ │ ldmpl r3!, {r3, r6}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ @ instruction: 0xff5cf7ff │ │ │ │ @ instruction: 0xf06f221c │ │ │ │ @ instruction: 0xf8c40309 │ │ │ │ stmib r4, {r3, r4, r5, r6, r7, sp}^ │ │ │ │ @@ -53923,39 +53923,39 @@ │ │ │ │ @ instruction: 0xf8c42120 │ │ │ │ @ instruction: 0xf8c45134 │ │ │ │ andlt r3, r2, r4, lsr #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ muleq r2, r0, pc @ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, ip, asr sl │ │ │ │ - ldrdeq fp, [r3], -ip │ │ │ │ + andeq fp, r3, r0, ror #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, ip, asr #15 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #16 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrsbhi pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ - blmi 60dd58 <__bss_end__@@Base+0x590670> │ │ │ │ + blmi 60dd58 <__bss_end__@@Base+0x590668> │ │ │ │ @ instruction: 0xf85844f8 │ │ │ │ @ instruction: 0xf8d55003 │ │ │ │ svccs 0x000070e4 │ │ │ │ strbcc sp, [r0, #-3343]! @ 0xfffff2f1 │ │ │ │ and r2, r2, r0, lsl #8 │ │ │ │ adcsmi r3, ip, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0xf855d009 │ │ │ │ ldrtmi r1, [r0], -r4, lsl #30 │ │ │ │ ldmdb sl, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ stmdami ip, {r4, r5, r6, r7, r8, pc} │ │ │ │ - blmi 34de3c <__bss_end__@@Base+0x2d0754> │ │ │ │ + blmi 34de3c <__bss_end__@@Base+0x2d074c> │ │ │ │ stmdbmi ip, {r1, r2, r4, r5, r7, sl, sp} │ │ │ │ andeq pc, r0, r8, asr r8 @ │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdbmi sl, {sp} │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andsvs r4, ip, r9, ror r4 │ │ │ │ @ instruction: 0xf7ca2400 │ │ │ │ @@ -53964,21 +53964,21 @@ │ │ │ │ andeq r2, r2, r8, ror lr │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0x0000d5bc │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb937b8 <__bss_end__@@Base+0xfeb160d0> │ │ │ │ + bl feb937b8 <__bss_end__@@Base+0xfeb160c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {240} @ 0xf0 │ │ │ │ @ instruction: 0xffb2f7ff │ │ │ │ ldrbtmi r4, [ip], #-2837 @ 0xfffff4eb │ │ │ │ @ instruction: 0xf8d658e6 │ │ │ │ - bcc 84960 <__bss_end__@@Base+0x7278> │ │ │ │ + bcc 84960 <__bss_end__@@Base+0x7270> │ │ │ │ rsccs pc, r4, r6, asr #17 │ │ │ │ ldcle 2, cr4, [lr, #-520] @ 0xfffffdf8 │ │ │ │ ldreq pc, [r9, #-256] @ 0xffffff00 │ │ │ │ adceq r1, sp, r2, lsl sl │ │ │ │ stcne 0, cr0, [r9, #-592]! @ 0xfffffdb0 │ │ │ │ ldrtmi r4, [r1], #-1570 @ 0xfffff9de │ │ │ │ @ instruction: 0xf7ca1970 │ │ │ │ @@ -53992,15 +53992,15 @@ │ │ │ │ ldrtmi r4, [r1], #-1570 @ 0xfffff9de │ │ │ │ pop {r4, r5, sl, lr} │ │ │ │ @ instruction: 0xf7ca4070 │ │ │ │ ldcllt 12, cr11, [r0, #-404]! @ 0xfffffe6c │ │ │ │ strdeq r2, [r2], -r2 @ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vmlane.f32 s8, s6, s10 │ │ │ │ - blle 1cd810 <__bss_end__@@Base+0x150128> │ │ │ │ + blle 1cd810 <__bss_end__@@Base+0x150120> │ │ │ │ ldmdapl r2, {r2, r8, fp, lr}^ │ │ │ │ ldrsbtcs pc, [r0], #130 @ 0x82 @ │ │ │ │ stcle 2, cr4, [r0, #-616] @ 0xfffffd98 │ │ │ │ ldrbmi lr, [r0, -r4, ror #12]! │ │ │ │ muleq r2, r4, sp │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ @@ -54023,55 +54023,55 @@ │ │ │ │ adcsmi sp, r4, #244, 2 @ 0x3d │ │ │ │ strtmi sp, [r0], -r4, lsl #20 │ │ │ │ mrc2 7, 1, pc, cr8, cr15, {7} │ │ │ │ @ instruction: 0x963be9d7 │ │ │ │ @ instruction: 0xf8d71c74 │ │ │ │ @ instruction: 0xf8c750f4 │ │ │ │ adcmi r4, ip, #240 @ 0xf0 │ │ │ │ - bl 173c1c <__bss_end__@@Base+0xf6534> │ │ │ │ + bl 173c1c <__bss_end__@@Base+0xf652c> │ │ │ │ stccs 3, cr0, [r0, #-656] @ 0xfffffd70 │ │ │ │ tstpeq r1, r3, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - bl 1b341c <__bss_end__@@Base+0x135d34> │ │ │ │ + bl 1b341c <__bss_end__@@Base+0x135d2c> │ │ │ │ movwcc r0, #9061 @ 0x2365 │ │ │ │ svclt 0x00a8429c │ │ │ │ @ instruction: 0xf8d7460b │ │ │ │ @ instruction: 0xf89710f8 │ │ │ │ movwls r2, #4349 @ 0x10fd │ │ │ │ @ instruction: 0xf101fb03 │ │ │ │ subsle r2, r2, r0, lsl #20 │ │ │ │ strbmi r4, [r8], -r1, asr #20 │ │ │ │ @ instruction: 0xf7ca447a │ │ │ │ @ instruction: 0xf8d7ef92 │ │ │ │ - blls 84a9c <__bss_end__@@Base+0x73b4> │ │ │ │ + blls 84a9c <__bss_end__@@Base+0x73ac> │ │ │ │ addsmi r4, r5, #1048576 @ 0x100000 │ │ │ │ rsceq pc, ip, r7, asr #17 │ │ │ │ ldrmi fp, [r5], -r8, lsr #31 │ │ │ │ smlalscs pc, ip, r7, r8 @ │ │ │ │ @ instruction: 0xf8c72001 │ │ │ │ @ instruction: 0xf88730f4 │ │ │ │ bcs 3caec │ │ │ │ @ instruction: 0xf8d7d158 │ │ │ │ @ instruction: 0x468930f0 │ │ │ │ ldrmi r3, [r2, #2817]! @ 0xb01 │ │ │ │ ldrmi sp, [lr], -r6, lsl #24 │ │ │ │ - bvc ffaf6fb4 <__bss_end__@@Base+0xffa798cc> │ │ │ │ + bvc ffaf6fb4 <__bss_end__@@Base+0xffa798c4> │ │ │ │ @ instruction: 0xf10a4633 │ │ │ │ ldrbmi r0, [r6], -r1, lsl #8 │ │ │ │ - ble 3cd190 <__bss_end__@@Base+0x34faa8> │ │ │ │ - blne fe6c478c <__bss_end__@@Base+0xfe6470a4> │ │ │ │ + ble 3cd190 <__bss_end__@@Base+0x34faa0> │ │ │ │ + blne fe6c478c <__bss_end__@@Base+0xfe64709c> │ │ │ │ tstpls r3, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ blx 432f2 │ │ │ │ - blx 138f32 <__bss_end__@@Base+0xbb84a> │ │ │ │ + blx 138f32 <__bss_end__@@Base+0xbb842> │ │ │ │ strmi r0, [r8], #-0 │ │ │ │ @ instruction: 0xf7ca1a89 │ │ │ │ @ instruction: 0xf8d7ebda │ │ │ │ ldrcs r9, [ip, #-236] @ 0xffffff14 │ │ │ │ @ instruction: 0xf7cb4640 │ │ │ │ - blx 1f6cf2 <__bss_end__@@Base+0x17960a> │ │ │ │ - bl 2b9b58 <__bss_end__@@Base+0x23c470> │ │ │ │ + blx 1f6cf2 <__bss_end__@@Base+0x179602> │ │ │ │ + bl 2b9b58 <__bss_end__@@Base+0x23c468> │ │ │ │ @ instruction: 0xf8490605 │ │ │ │ ldrtmi r0, [r0], -r5 │ │ │ │ andlt pc, r4, r6, asr #17 │ │ │ │ ldrdcc pc, [r8, -r7] │ │ │ │ @ instruction: 0xf8c761b3 │ │ │ │ andlt r4, r3, r0, lsl #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @@ -54091,46 +54091,46 @@ │ │ │ │ svclt 0x00a842aa │ │ │ │ strbmi r4, [r9], -sl, lsr #12 │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ cdp 7, 10, cr15, cr14, cr10, {6} │ │ │ │ ldrdne pc, [ip], #135 @ 0x87 @ │ │ │ │ ldr r9, [sp, r1, lsl #22] │ │ │ │ ldrsbtcs pc, [r8], #135 @ 0x87 @ │ │ │ │ - blx 183522 <__bss_end__@@Base+0x105e3a> │ │ │ │ + blx 183522 <__bss_end__@@Base+0x105e32> │ │ │ │ tstcs r0, r2 │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ - b fe67a6e8 <__bss_end__@@Base+0xfe5fd000> │ │ │ │ + b fe67a6e8 <__bss_end__@@Base+0xfe5fcff8> │ │ │ │ ldrsbtcc pc, [r0], #135 @ 0x87 @ │ │ │ │ ldrdls pc, [ip], #135 @ 0x87 @ │ │ │ │ ldr r3, [sl, r1, lsl #22] │ │ │ │ andeq r2, r2, r0, ror #26 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r8, r0, r8, asr #8 │ │ │ │ @ instruction: 0x000083b2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb939e4 <__bss_end__@@Base+0xfeb162fc> │ │ │ │ + bl feb939e4 <__bss_end__@@Base+0xfeb162f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4, #-928] @ 0xfffffc60 │ │ │ │ - blmi 5689fc <__bss_end__@@Base+0x4eb314> │ │ │ │ + blmi 5689fc <__bss_end__@@Base+0x4eb30c> │ │ │ │ ldrbtmi r4, [sp], #-1546 @ 0xfffff9f6 │ │ │ │ ldmdami r3, {r0, r9, sl, lr} │ │ │ │ ldrbtmi r5, [r8], #-2283 @ 0xfffff715 │ │ │ │ @ instruction: 0xf7cb9301 │ │ │ │ stmdacs r2, {r2, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d00e │ │ │ │ stmdacs r1, {r1} │ │ │ │ - blmi 3f084c <__bss_end__@@Base+0x373164> │ │ │ │ + blmi 3f084c <__bss_end__@@Base+0x37315c> │ │ │ │ and r5, r2, ip, ror #17 │ │ │ │ @ instruction: 0xf7ffdd10 │ │ │ │ @ instruction: 0xf8d4fd73 │ │ │ │ strdcs r3, [r0], -r0 │ │ │ │ mvnsle r4, r3, lsl #5 │ │ │ │ stmiapl fp!, {r0, r3, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r3, r8, lsl r8 │ │ │ │ - blmi 26bcf0 <__bss_end__@@Base+0x1ee608> │ │ │ │ + blmi 26bcf0 <__bss_end__@@Base+0x1ee600> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ svclt 0x0000e7fe │ │ │ │ andeq r2, r2, r6, asr #23 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq fp, r0, r2, lsl #23 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @@ -54138,15 +54138,15 @@ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldmdbmi sp, {r3, r7, r9, sl, lr} │ │ │ │ addlt r4, r2, sp, lsl sl │ │ │ │ - blmi 78da54 <__bss_end__@@Base+0x71036c> │ │ │ │ + blmi 78da54 <__bss_end__@@Base+0x710364> │ │ │ │ ldrbtmi r4, [fp], #-1543 @ 0xfffff9f9 │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9201 │ │ │ │ @ instruction: 0xf1b80200 │ │ │ │ eorle r0, r7, r0, lsl #30 │ │ │ │ ldmpl fp, {r3, r4, r9, fp, lr} │ │ │ │ ldrsbtvs pc, [r0], #131 @ 0x83 @ │ │ │ │ @@ -54154,33 +54154,33 @@ │ │ │ │ ldrdmi pc, [ip], #131 @ 0x83 @ │ │ │ │ and r2, r3, r0, lsl #10 │ │ │ │ ldrcc r3, [ip], #-1281 @ 0xfffffaff │ │ │ │ @ instruction: 0xd01542b5 │ │ │ │ ldrtmi r6, [r9], -r0, lsr #16 │ │ │ │ svc 0x00b8f7c9 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - blmi 34f0ec <__bss_end__@@Base+0x2d1a04> │ │ │ │ + blmi 34f0ec <__bss_end__@@Base+0x2d19fc> │ │ │ │ @ instruction: 0xf8c8447a │ │ │ │ ldmpl r3, {lr}^ │ │ │ │ - blls 96924 <__bss_end__@@Base+0x1923c> │ │ │ │ + blls 96924 <__bss_end__@@Base+0x19234> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ andlt r4, r2, r8, lsr #12 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0xf04f2400 │ │ │ │ @ instruction: 0xe7eb35ff │ │ │ │ ldrb r4, [r5, r8, ror #13] │ │ │ │ stcl 7, cr15, [sl], #-808 @ 0xfffffcd8 │ │ │ │ andeq r2, r2, ip, asr #22 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r2, r2, r6, asr #22 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r2, r2, r8, lsl #22 │ │ │ │ - b 104f528 <__bss_end__@@Base+0xfd1e40> │ │ │ │ - bmi 37fafc <__bss_end__@@Base+0x302414> │ │ │ │ + b 104f528 <__bss_end__@@Base+0xfd1e38> │ │ │ │ + bmi 37fafc <__bss_end__@@Base+0x30240c> │ │ │ │ ldrbtmi r2, [fp], #-2049 @ 0xfffff7ff │ │ │ │ stmib r3, {r0, r1, r3, r4, r7, fp, ip, lr}^ │ │ │ │ andle r0, r4, r2, lsl #24 │ │ │ │ tstle r1, r2, lsl #16 │ │ │ │ @ instruction: 0x47706059 │ │ │ │ ldmdbvs sl, {r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ bcs 54978 │ │ │ │ @@ -54188,27 +54188,27 @@ │ │ │ │ rscsle r0, r6, r1, lsl #30 │ │ │ │ strbtmi r4, [r1], -r4, lsl #16 │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ svclt 0x0000b999 │ │ │ │ @ instruction: 0x00022abe │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - bmi 10f540 <__bss_end__@@Base+0x91e58> │ │ │ │ + bmi 10f540 <__bss_end__@@Base+0x91e50> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x47706118 │ │ │ │ andeq r2, r2, r0, lsl #21 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vmlane.f64 d4, d1, d9 │ │ │ │ svclt 0x00184a09 │ │ │ │ ldrbtmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ @ instruction: 0x6159589b │ │ │ │ ldmvs r9, {r4, r8, ip, sp, pc}^ │ │ │ │ tstle r3, r1, lsl #18 │ │ │ │ andseq pc, r2, pc, rrx │ │ │ │ - bllt 7fa910 <__bss_end__@@Base+0x77d228> │ │ │ │ + bllt 7fa910 <__bss_end__@@Base+0x77d220> │ │ │ │ ldrbtmi r4, [r8], #-2051 @ 0xfffff7fd │ │ │ │ ldmdblt r4!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r2, r2, r6, ror #20 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq fp, r0, lr, asr #12 │ │ │ │ stmdacc r0, {r2, r8, r9, fp, lr} │ │ │ │ svclt 0x00184a04 │ │ │ │ @@ -54232,17 +54232,17 @@ │ │ │ │ rscsle r2, r6, r1, lsl #18 │ │ │ │ ldrbtmi r4, [r8], #-2051 @ 0xfffff7fd │ │ │ │ stmdblt r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r2, r2, r6, lsl sl │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq fp, r0, sl, ror #11 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb93be8 <__bss_end__@@Base+0xfeb16500> │ │ │ │ + bl feb93be8 <__bss_end__@@Base+0xfeb164f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3809b0 <__bss_end__@@Base+0x3032c8> │ │ │ │ + blmi 3809b0 <__bss_end__@@Base+0x3032c0> │ │ │ │ ldrbtmi r4, [fp], #-2573 @ 0xfffff5f3 │ │ │ │ @ instruction: 0xf8d5589d │ │ │ │ stccc 0, cr4, [r1], {240} @ 0xf0 │ │ │ │ ldrcs sp, [ip], -fp, lsl #8 │ │ │ │ ldrdeq pc, [ip], #133 @ 0x85 @ │ │ │ │ andeq pc, r4, r6, lsl #22 │ │ │ │ blcs 56d18 │ │ │ │ @@ -54259,15 +54259,15 @@ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r3, r2, lsl sl │ │ │ │ ldrbtmi r4, [sl], #-2834 @ 0xfffff4ee │ │ │ │ @ instruction: 0xf8d658d6 │ │ │ │ blcs 48e10 │ │ │ │ - blmi 473eb8 <__bss_end__@@Base+0x3f67d0> │ │ │ │ + blmi 473eb8 <__bss_end__@@Base+0x3f67c8> │ │ │ │ @ instruction: 0xf8d62400 │ │ │ │ @ instruction: 0xf8df50ec │ │ │ │ ldrcc r9, [ip, #-60] @ 0xffffffc4 │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf85544f9 │ │ │ │ @ instruction: 0x46237c1c │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ @@ -54279,18 +54279,18 @@ │ │ │ │ andlt sp, r3, pc, ror #25 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ andeq r2, r2, r2, ror r9 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq sp, r0, r4, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb93ca4 <__bss_end__@@Base+0xfeb165bc> │ │ │ │ + bl feb93ca4 <__bss_end__@@Base+0xfeb165b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5], {216} @ 0xd8 │ │ │ │ - blmi 58e2d8 <__bss_end__@@Base+0x510bf0> │ │ │ │ + blmi 58e2d8 <__bss_end__@@Base+0x510be8> │ │ │ │ ldrbtmi r4, [ip], #-1537 @ 0xfffff9ff │ │ │ │ @ instruction: 0xf04fb087 │ │ │ │ stmiapl r0!, {r2, r5, r6, sl, fp}^ │ │ │ │ @ instruction: 0xf5004b12 │ │ │ │ @ instruction: 0xf8c0708e │ │ │ │ @ instruction: 0xf8dfc000 │ │ │ │ stmiapl r3!, {r2, r6, lr, pc}^ │ │ │ │ @@ -54300,30 +54300,30 @@ │ │ │ │ andls r5, r0, r0, lsr #16 │ │ │ │ ldrbtmi r4, [r8], #-2061 @ 0xfffff7f3 │ │ │ │ svc 0x0072f7ca │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andle r2, r4, r1, lsl #16 │ │ │ │ stmiapl r3!, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r7, r8, lsl r8 │ │ │ │ - blmi 2abfb8 <__bss_end__@@Base+0x22e8d0> │ │ │ │ + blmi 2abfb8 <__bss_end__@@Base+0x22e8c8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ andeq r2, r2, r6, lsl #18 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq fp, r0, lr, lsr #17 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb93d28 <__bss_end__@@Base+0xfeb16640> │ │ │ │ + bl feb93d28 <__bss_end__@@Base+0xfeb16638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5], {216} @ 0xd8 │ │ │ │ - blmi 58e35c <__bss_end__@@Base+0x510c74> │ │ │ │ + blmi 58e35c <__bss_end__@@Base+0x510c6c> │ │ │ │ ldrbtmi r4, [ip], #-1537 @ 0xfffff9ff │ │ │ │ @ instruction: 0xf04fb087 │ │ │ │ stmiapl r0!, {r0, r2, sl, fp}^ │ │ │ │ @ instruction: 0xf5004b12 │ │ │ │ @ instruction: 0xf8c07090 │ │ │ │ @ instruction: 0xf8dfc000 │ │ │ │ stmiapl r3!, {r2, r6, lr, pc}^ │ │ │ │ @@ -54333,32 +54333,32 @@ │ │ │ │ andls r5, r0, r0, lsr #16 │ │ │ │ ldrbtmi r4, [r8], #-2061 @ 0xfffff7f3 │ │ │ │ svc 0x0030f7ca │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andle r2, r4, r1, lsl #16 │ │ │ │ stmiapl r3!, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r7, r8, lsl r8 │ │ │ │ - blmi 2ac03c <__bss_end__@@Base+0x22e954> │ │ │ │ + blmi 2ac03c <__bss_end__@@Base+0x22e94c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ andeq r2, r2, r2, lsl #17 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq fp, r0, sl, lsr r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb93dac <__bss_end__@@Base+0xfeb166c4> │ │ │ │ + bl feb93dac <__bss_end__@@Base+0xfeb166bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, sl, r8, asr #31 │ │ │ │ @ instruction: 0xf04f4d2a │ │ │ │ stcmi 2, cr3, [sl], #-1020 @ 0xfffffc04 │ │ │ │ - blmi acddb4 <__bss_end__@@Base+0xa506cc> │ │ │ │ + blmi acddb4 <__bss_end__@@Base+0xa506c4> │ │ │ │ ldrbtmi r9, [ip], #-519 @ 0xfffffdf9 │ │ │ │ @ instruction: 0xf10d4a29 │ │ │ │ stmiapl sl!, {r2, r3, r4, sl, fp} │ │ │ │ ldmdavs r2, {r3, r5, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdami r6!, {r0, r9, sl, lr} │ │ │ │ @@ -54373,136 +54373,136 @@ │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r9, r1, lsl #16 │ │ │ │ mcrrne 9, 0, r9, fp, cr7 @ │ │ │ │ @ instruction: 0x4628d01a │ │ │ │ @ instruction: 0xff76f7eb │ │ │ │ strmi r2, [r2], -r3, lsr #2 │ │ │ │ @ instruction: 0xf7dc2001 │ │ │ │ - blmi 67c2b0 <__bss_end__@@Base+0x5febc8> │ │ │ │ + blmi 67c2b0 <__bss_end__@@Base+0x5febc0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 4cf480 <__bss_end__@@Base+0x451d98> │ │ │ │ + blmi 4cf480 <__bss_end__@@Base+0x451d90> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 296c94 <__bss_end__@@Base+0x2195ac> │ │ │ │ + blls 296c94 <__bss_end__@@Base+0x2195a4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r3, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #-40]! @ 0xffffffd8 │ │ │ │ stmiapl r3!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stmdbge r8, {r0, r4, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r4, r5, r9, sl, lr}^ │ │ │ │ teqpcc r8, r3 @ @ p-variant is OBSOLETE │ │ │ │ svclt 0x000c2b00 │ │ │ │ movwcs r2, #8963 @ 0x2303 │ │ │ │ @ instruction: 0xf7ca9308 │ │ │ │ @ instruction: 0xe7e1e8be │ │ │ │ - b fea7ab88 <__bss_end__@@Base+0xfe9fd4a0> │ │ │ │ + b fea7ab88 <__bss_end__@@Base+0xfe9fd498> │ │ │ │ strdeq r2, [r2], -ip │ │ │ │ strdeq r2, [r2], -r6 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ ldrdeq fp, [r0], -r0 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r2, r4, r7 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ stmdacs r3, {r0, fp, ip, sp} │ │ │ │ - blmi 172ca4 <__bss_end__@@Base+0xf55bc> │ │ │ │ + blmi 172ca4 <__bss_end__@@Base+0xf55b4> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ ldrbmi r0, [r0, -r0, lsr #32]! │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ svclt 0x00004770 │ │ │ │ andeq sp, r0, r4, ror #18 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ - bmi 16ce6fc <__bss_end__@@Base+0x1651014> │ │ │ │ - blmi 16ce538 <__bss_end__@@Base+0x1650e50> │ │ │ │ + bmi 16ce6fc <__bss_end__@@Base+0x165100c> │ │ │ │ + blmi 16ce538 <__bss_end__@@Base+0x1650e48> │ │ │ │ addslt r4, r7, sl, ror r4 │ │ │ │ strmi r4, [ip], -r5, lsl #12 │ │ │ │ - bmi 1653018 <__bss_end__@@Base+0x15d5930> │ │ │ │ + bmi 1653018 <__bss_end__@@Base+0x15d5928> │ │ │ │ tstls r5, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4691447a │ │ │ │ cdp 7, 5, cr15, cr14, cr9, {6} │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ movwls r3, #17154 @ 0x4302 │ │ │ │ stmiavs r3!, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ stmiblt lr, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addhi pc, r5, r0 │ │ │ │ - blmi 134f630 <__bss_end__@@Base+0x12d1f48> │ │ │ │ + blmi 134f630 <__bss_end__@@Base+0x12d1f40> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 596d68 <__bss_end__@@Base+0x519680> │ │ │ │ + blls 596d68 <__bss_end__@@Base+0x519678> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andslt r8, r7, sl, lsl #1 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ strmi r4, [r1], -r8, asr #20 │ │ │ │ strmi r6, [r7], -r3, ror #16 │ │ │ │ @ instruction: 0x4628447a │ │ │ │ stc 7, cr15, [r6], #-808 @ 0xfffffcd8 │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ cdp 7, 15, cr15, cr0, cr9, {6} │ │ │ │ ldrtmi r4, [r9], -r3, asr #20 │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ ldc 7, cr15, [ip], {202} @ 0xca │ │ │ │ - bls 7d82b8 <__bss_end__@@Base+0x75abd0> │ │ │ │ + bls 7d82b8 <__bss_end__@@Base+0x75abc8> │ │ │ │ @ instruction: 0xf7f9a905 │ │ │ │ - blmi 103c854 <__bss_end__@@Base+0xfbf16c> │ │ │ │ + blmi 103c854 <__bss_end__@@Base+0xfbf164> │ │ │ │ stmdage r5, {r6, r9, sp} │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ stcl 7, cr15, [ip, #-808]! @ 0xfffffcd8 │ │ │ │ - blls eb174 <__bss_end__@@Base+0x6da8c> │ │ │ │ - bmi ee92a4 <__bss_end__@@Base+0xe6bbbc> │ │ │ │ + blls eb174 <__bss_end__@@Base+0x6da84> │ │ │ │ + bmi ee92a4 <__bss_end__@@Base+0xe6bbb4> │ │ │ │ @ instruction: 0x46284639 │ │ │ │ @ instruction: 0xf7ca447a │ │ │ │ stmdbls r2, {r1, r2, sl, fp, sp, lr, pc} │ │ │ │ strtmi sl, [r8], -r5, lsl #20 │ │ │ │ ldc 7, cr15, [lr, #-808] @ 0xfffffcd8 │ │ │ │ @ instruction: 0x46394a35 │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ - bl ffefaca0 <__bss_end__@@Base+0xffe7d5b8> │ │ │ │ - bge 156ffc <__bss_end__@@Base+0xd9914> │ │ │ │ + bl ffefaca0 <__bss_end__@@Base+0xffe7d5b0> │ │ │ │ + bge 156ffc <__bss_end__@@Base+0xd990c> │ │ │ │ @ instruction: 0xf7ca2108 │ │ │ │ stmdals r4, {r1, r2, r6, r7, fp, sp, lr, pc} │ │ │ │ ldrdcs fp, [r0, -r0] │ │ │ │ - bl 1b7acb4 <__bss_end__@@Base+0x1afd5cc> │ │ │ │ + bl 1b7acb4 <__bss_end__@@Base+0x1afd5c4> │ │ │ │ andcs r6, r0, #49152 @ 0xc000 │ │ │ │ addvs r9, r2, #4 │ │ │ │ cmpvs sl, r3, lsl #2 │ │ │ │ smlabblt fp, r3, r9, r6 │ │ │ │ cmpvs sl, r0, lsl #4 │ │ │ │ ldrtmi r4, [r9], -r9, lsr #20 │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ - bl ff87acd4 <__bss_end__@@Base+0xff7fd5ec> │ │ │ │ + bl ff87acd4 <__bss_end__@@Base+0xff7fd5e4> │ │ │ │ tstcs r0, r4, lsl #20 │ │ │ │ @ instruction: 0xf7ca4628 │ │ │ │ stmdals r4, {r1, r3, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ stmib r4, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - bge 131424 <__bss_end__@@Base+0xb3d3c> │ │ │ │ + bge 131424 <__bss_end__@@Base+0xb3d34> │ │ │ │ tstcs r5, r0, lsr #29 │ │ │ │ andhi pc, r8, sp, asr #17 │ │ │ │ ldm lr, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ vfmavs.f32 s20, s0, s4 │ │ │ │ @ instruction: 0xf7ca2116 │ │ │ │ @ instruction: 0x4628e89a │ │ │ │ andne lr, r2, #3620864 @ 0x374000 │ │ │ │ stcl 7, cr15, [r8, #-808] @ 0xfffffcd8 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7c94628 │ │ │ │ - bmi 638828 <__bss_end__@@Base+0x5bb140> │ │ │ │ + bmi 638828 <__bss_end__@@Base+0x5bb138> │ │ │ │ ldrtmi r6, [r9], -r3, ror #16 │ │ │ │ @ instruction: 0x4628447a │ │ │ │ - bl fee7ad24 <__bss_end__@@Base+0xfedfd63c> │ │ │ │ - bge 136be8 <__bss_end__@@Base+0xb9500> │ │ │ │ + bl fee7ad24 <__bss_end__@@Base+0xfedfd634> │ │ │ │ + bge 136be8 <__bss_end__@@Base+0xb94f8> │ │ │ │ tstcs r5, r0, lsr #29 │ │ │ │ stm r2, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ vfmavs.f32 s20, s0, s4 │ │ │ │ @ instruction: 0xf7ca2116 │ │ │ │ @ instruction: 0x4628e87e │ │ │ │ andne lr, r2, #3620864 @ 0x374000 │ │ │ │ stc 7, cr15, [ip, #-808]! @ 0xfffffcd8 │ │ │ │ @@ -54537,15 +54537,15 @@ │ │ │ │ @ instruction: 0xf7ca4620 │ │ │ │ strtmi lr, [r0], -ip, lsl #25 │ │ │ │ stc 7, cr15, [r0, #804] @ 0x324 │ │ │ │ stmdami sp, {r0, r1, r9, sl, lr} │ │ │ │ tstcs r1, r2, lsl #4 │ │ │ │ andlt r4, r4, r8, ror r4 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ - bllt 27add4 <__bss_end__@@Base+0x1fd6ec> │ │ │ │ + bllt 27add4 <__bss_end__@@Base+0x1fd6e4> │ │ │ │ ldrtmi r4, [r0], -r9, lsl #20 │ │ │ │ subcs r5, r0, #10158080 @ 0x9b0000 │ │ │ │ ldrmi r9, [r9], -r3, lsl #6 │ │ │ │ ldc 7, cr15, [r6], #808 @ 0x328 │ │ │ │ bicsle r2, r8, r0, lsl #16 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ svclt 0x000081f0 │ │ │ │ @@ -54572,127 +54572,127 @@ │ │ │ │ eorcs r4, r0, #2063597568 @ 0x7b000000 │ │ │ │ ldrtmi r2, [r8], -r1, lsl #2 │ │ │ │ ldc 7, cr15, [sl], #808 @ 0x328 │ │ │ │ ldrdcc pc, [r0], r4 │ │ │ │ @ instruction: 0xf0402b02 │ │ │ │ @ instruction: 0xf1b980d7 │ │ │ │ tstle sp, r0, lsl #30 │ │ │ │ - blmi 1d8f914 <__bss_end__@@Base+0x1d1222c> │ │ │ │ + blmi 1d8f914 <__bss_end__@@Base+0x1d12224> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 896fa8 <__bss_end__@@Base+0x8198c0> │ │ │ │ + blls 896fa8 <__bss_end__@@Base+0x8198b8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ ldrdlt r8, [r2], -ip @ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @ instruction: 0x46314a71 │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ - bl 27ae84 <__bss_end__@@Base+0x1fd79c> │ │ │ │ + bl 27ae84 <__bss_end__@@Base+0x1fd794> │ │ │ │ ldrtmi r4, [fp], -pc, ror #20 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf8cd447a │ │ │ │ @ instruction: 0xf7c98000 │ │ │ │ smlabbcs r1, r0, lr, lr │ │ │ │ @ instruction: 0xf7c94628 │ │ │ │ - bmi 1af86a0 <__bss_end__@@Base+0x1a7afb8> │ │ │ │ + bmi 1af86a0 <__bss_end__@@Base+0x1a7afb0> │ │ │ │ @ instruction: 0x46284631 │ │ │ │ @ instruction: 0xf7ca447a │ │ │ │ @ instruction: 0x2115eaf6 │ │ │ │ vfmavs.f32 s20, s0, s12 │ │ │ │ svc 0x00c0f7c9 │ │ │ │ tstcs r6, r8, lsl #20 │ │ │ │ @ instruction: 0xf7c96ea0 │ │ │ │ - bls 1f8e88 <__bss_end__@@Base+0x17b7a0> │ │ │ │ + bls 1f8e88 <__bss_end__@@Base+0x17b798> │ │ │ │ strtmi r9, [r8], -r8, lsl #18 │ │ │ │ stcl 7, cr15, [sl], #-808 @ 0xfffffcd8 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7c94628 │ │ │ │ - bmi 17f866c <__bss_end__@@Base+0x177af84> │ │ │ │ + bmi 17f866c <__bss_end__@@Base+0x177af7c> │ │ │ │ @ instruction: 0x4631463b │ │ │ │ @ instruction: 0x4628447a │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ - b ff67aee4 <__bss_end__@@Base+0xff5fd7fc> │ │ │ │ + b ff67aee4 <__bss_end__@@Base+0xff5fd7f4> │ │ │ │ smlatbcs r8, r0, r8, r6 │ │ │ │ @ instruction: 0xf7c9aa07 │ │ │ │ - blls 238e58 <__bss_end__@@Base+0x1bb770> │ │ │ │ - bmi 1629658 <__bss_end__@@Base+0x15abf70> │ │ │ │ + blls 238e58 <__bss_end__@@Base+0x1bb768> │ │ │ │ + bmi 1629658 <__bss_end__@@Base+0x15abf68> │ │ │ │ @ instruction: 0x4631463b │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ - b ff2faf00 <__bss_end__@@Base+0xff27d818> │ │ │ │ + b ff2faf00 <__bss_end__@@Base+0xff27d810> │ │ │ │ tstcs r0, r7, lsl #20 │ │ │ │ @ instruction: 0xf7ca4628 │ │ │ │ - bmi 14f8434 <__bss_end__@@Base+0x147ad4c> │ │ │ │ + bmi 14f8434 <__bss_end__@@Base+0x147ad44> │ │ │ │ @ instruction: 0x4631463b │ │ │ │ @ instruction: 0x4628447a │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ - b fef7af1c <__bss_end__@@Base+0xfeefd834> │ │ │ │ + b fef7af1c <__bss_end__@@Base+0xfeefd82c> │ │ │ │ stmdbeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7c94648 │ │ │ │ @ instruction: 0x464aef7c │ │ │ │ stmiavs r0!, {r2, r4, r8, sp} │ │ │ │ svc 0x0082f7c9 │ │ │ │ tstcs ip, r8, lsl #20 │ │ │ │ @ instruction: 0xf7c968a0 │ │ │ │ stmdbmi r7, {r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldrtmi r9, [sl], -r8, lsl #22 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xff16f7ff │ │ │ │ ldrdcc pc, [r4], r4 │ │ │ │ - bmi 10e9678 <__bss_end__@@Base+0x106bf90> │ │ │ │ + bmi 10e9678 <__bss_end__@@Base+0x106bf88> │ │ │ │ @ instruction: 0x4631463b │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ - b fe6faf60 <__bss_end__@@Base+0xfe67d878> │ │ │ │ + b fe6faf60 <__bss_end__@@Base+0xfe67d870> │ │ │ │ ldrdcs pc, [r4], r4 │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ stc 7, cr15, [r4, #-804] @ 0xfffffcdc │ │ │ │ @ instruction: 0x46314a3c │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ - b fe3faf78 <__bss_end__@@Base+0xfe37d890> │ │ │ │ + b fe3faf78 <__bss_end__@@Base+0xfe37d888> │ │ │ │ @ instruction: 0x3074f894 │ │ │ │ suble r2, r8, r0, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2872 @ 0xfffff4c8 │ │ │ │ @ instruction: 0x46314a38 │ │ │ │ strtmi r9, [r8], -r0, lsl #6 │ │ │ │ ldrbtmi r4, [sl], #-1595 @ 0xfffff9c5 │ │ │ │ - b fe07af94 <__bss_end__@@Base+0xfdffd8ac> │ │ │ │ + b fe07af94 <__bss_end__@@Base+0xfdffd8a4> │ │ │ │ bicslt r6, r3, r3, ror #31 │ │ │ │ biclt r6, r3, fp, lsl r9 │ │ │ │ - bvc 6b86c4 <__bss_end__@@Base+0x63afdc> │ │ │ │ - bmi cce940 <__bss_end__@@Base+0xc51258> │ │ │ │ + bvc 6b86c4 <__bss_end__@@Base+0x63afd4> │ │ │ │ + bmi cce940 <__bss_end__@@Base+0xc51250> │ │ │ │ cdp 6, 11, cr4, cr7, cr8, {1} │ │ │ │ ldrbtmi r7, [sl], #-2759 @ 0xfffff539 │ │ │ │ - blvc 1786bc <__bss_end__@@Base+0xfafd4> │ │ │ │ - bvc 6786d8 <__bss_end__@@Base+0x5faff0> │ │ │ │ - bvc ff238b6c <__bss_end__@@Base+0xff1bb484> │ │ │ │ - blvc f86c8 <__bss_end__@@Base+0x7afe0> │ │ │ │ - bvc 6386e4 <__bss_end__@@Base+0x5baffc> │ │ │ │ + blvc 1786bc <__bss_end__@@Base+0xfafcc> │ │ │ │ + bvc 6786d8 <__bss_end__@@Base+0x5fafe8> │ │ │ │ + bvc ff238b6c <__bss_end__@@Base+0xff1bb47c> │ │ │ │ + blvc f86c8 <__bss_end__@@Base+0x7afd8> │ │ │ │ + bvc 6386e4 <__bss_end__@@Base+0x5baff4> │ │ │ │ mrc 6, 5, r4, cr7, cr11, {1} │ │ │ │ vstr s14, [sp, #796] @ 0x31c │ │ │ │ @ instruction: 0xf7ca7b00 │ │ │ │ @ instruction: 0xf894ea64 │ │ │ │ - blcs 89280 <__bss_end__@@Base+0xbb98> │ │ │ │ - blcs f1148 <__bss_end__@@Base+0x73a60> │ │ │ │ + blcs 89280 <__bss_end__@@Base+0xbb90> │ │ │ │ + blcs f1148 <__bss_end__@@Base+0x73a58> │ │ │ │ stmiblt fp!, {r0, r5, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2852 @ 0xfffff4dc │ │ │ │ ldrtmi r4, [r1], -r4, lsr #20 │ │ │ │ movwls r4, #1576 @ 0x628 │ │ │ │ @ instruction: 0x463b447a │ │ │ │ - b 14faff0 <__bss_end__@@Base+0x147d908> │ │ │ │ + b 14faff0 <__bss_end__@@Base+0x147d900> │ │ │ │ ldrtmi r4, [fp], -r1, lsr #20 │ │ │ │ ldrbtmi r4, [sl], #-1585 @ 0xfffff9cf │ │ │ │ @ instruction: 0xf8cd4628 │ │ │ │ @ instruction: 0xf7ca8000 │ │ │ │ str lr, [fp, -sl, asr #20]! │ │ │ │ @ instruction: 0x46314a1d │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ - b 10fb010 <__bss_end__@@Base+0x107d928> │ │ │ │ - blmi 736dcc <__bss_end__@@Base+0x6b96e4> │ │ │ │ + b 10fb010 <__bss_end__@@Base+0x107d920> │ │ │ │ + blmi 736dcc <__bss_end__@@Base+0x6b96dc> │ │ │ │ @ instruction: 0xe7b5447b │ │ │ │ ldrbtmi r4, [fp], #-2842 @ 0xfffff4e6 │ │ │ │ - blmi 6f7078 <__bss_end__@@Base+0x679990> │ │ │ │ + blmi 6f7078 <__bss_end__@@Base+0x679988> │ │ │ │ @ instruction: 0xe7dd447b │ │ │ │ ldrbtmi r4, [fp], #-2841 @ 0xfffff4e7 │ │ │ │ @ instruction: 0xf7cae7da │ │ │ │ svclt 0x0000e856 │ │ │ │ andeq r2, r2, r4, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq ip, [r0], -ip @ │ │ │ │ @@ -54725,133 +54725,133 @@ │ │ │ │ strmi r4, [lr], -r5, asr #23 │ │ │ │ svcmi 0x00c5447a │ │ │ │ ldrbtmi r4, [pc], #-1541 @ 3d188 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f930f │ │ │ │ stmdavs fp, {r8, r9}^ │ │ │ │ @ instruction: 0xf7c99306 │ │ │ │ - bge 33819c <__bss_end__@@Base+0x2baab4> │ │ │ │ + bge 33819c <__bss_end__@@Base+0x2baaac> │ │ │ │ vmax.s8 d20, d0, d4 │ │ │ │ cdpvs 1, 15, cr3, cr0, cr9, {4} │ │ │ │ ldcl 7, cr15, [r4, #-804] @ 0xfffffcdc │ │ │ │ ldcle 8, cr2, [r4, #-0] │ │ │ │ vst1.8 {d26-d27}, [pc], fp │ │ │ │ vcgt.s8 , q0, │ │ │ │ cdpvs 1, 15, cr3, cr0, cr7, {4} │ │ │ │ ldmdb r6, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bmi fee23df8 <__bss_end__@@Base+0xfeda6710> │ │ │ │ + bmi fee23df8 <__bss_end__@@Base+0xfeda6708> │ │ │ │ movwls r4, #9761 @ 0x2621 │ │ │ │ - blls 38ea68 <__bss_end__@@Base+0x311380> │ │ │ │ + blls 38ea68 <__bss_end__@@Base+0x311378> │ │ │ │ movwls r4, #5242 @ 0x147a │ │ │ │ movwls r9, #2828 @ 0xb0c │ │ │ │ @ instruction: 0xf7ca9b0b │ │ │ │ @ instruction: 0xf8dde9cc │ │ │ │ @ instruction: 0x46218018 │ │ │ │ @ instruction: 0x46284ab0 │ │ │ │ ldrbtmi r4, [sl], #-1603 @ 0xfffff9bd │ │ │ │ stmib r2, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmib r6, {r3, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7ca2119 │ │ │ │ - bmi feb77b6c <__bss_end__@@Base+0xfeafa484> │ │ │ │ + bmi feb77b6c <__bss_end__@@Base+0xfeafa47c> │ │ │ │ strtmi r4, [r1], -r3, asr #12 │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ ldmib r6!, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bpl 93885c <__bss_end__@@Base+0x8bb174> │ │ │ │ - bvs 8f8860 <__bss_end__@@Base+0x87b178> │ │ │ │ + bpl 93885c <__bss_end__@@Base+0x8bb16c> │ │ │ │ + bvs 8f8860 <__bss_end__@@Base+0x87b170> │ │ │ │ ldc 6, cr4, [r6, #268] @ 0x10c │ │ │ │ strtmi r7, [r1], -r1, lsr #20 │ │ │ │ - bpl ff1b8cf0 <__bss_end__@@Base+0xff13b608> │ │ │ │ + bpl ff1b8cf0 <__bss_end__@@Base+0xff13b600> │ │ │ │ @ instruction: 0xeeb74aa4 │ │ │ │ strtmi r6, [r8], -r6, asr #21 │ │ │ │ - bvc ff238cfc <__bss_end__@@Base+0xff1bb614> │ │ │ │ + bvc ff238cfc <__bss_end__@@Base+0xff1bb60c> │ │ │ │ stc 4, cr4, [sp, #488] @ 0x1e8 │ │ │ │ vstr d5, [sp, #16] │ │ │ │ vstr d6, [sp, #8] │ │ │ │ @ instruction: 0xf7ca7b00 │ │ │ │ @ instruction: 0xf896e99e │ │ │ │ blcs 49478 │ │ │ │ tstphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrsbcc pc, [r0, #-134] @ 0xffffff7a @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi fe69d5c8 <__bss_end__@@Base+0xfe61fee0> │ │ │ │ - bmi fe68ead0 <__bss_end__@@Base+0xfe6113e8> │ │ │ │ + blmi fe69d5c8 <__bss_end__@@Base+0xfe61fed8> │ │ │ │ + bmi fe68ead0 <__bss_end__@@Base+0xfe6113e0> │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf8d358fb │ │ │ │ - blcc 89878 <__bss_end__@@Base+0xc190> │ │ │ │ + blcc 89878 <__bss_end__@@Base+0xc188> │ │ │ │ stmib r8, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrsbcc pc, [r8], #134 @ 0x86 @ │ │ │ │ strtmi r9, [r1], -r4, lsl #6 │ │ │ │ strtmi r9, [r8], -r6, lsl #30 │ │ │ │ ldrsbcc pc, [r4], #134 @ 0x86 @ │ │ │ │ - bmi fe4a1e7c <__bss_end__@@Base+0xfe424794> │ │ │ │ + bmi fe4a1e7c <__bss_end__@@Base+0xfe42478c> │ │ │ │ ldrsbcc pc, [r0], #134 @ 0x86 @ │ │ │ │ ldrbtmi r9, [sl], #-770 @ 0xfffffcfe │ │ │ │ ldrdcc pc, [ip], #134 @ 0x86 │ │ │ │ @ instruction: 0xf8d69301 │ │ │ │ ldmdavs fp, {r4, r6, r8, ip, sp} │ │ │ │ ldrtmi r9, [fp], -r0, lsl #6 │ │ │ │ ldmdb r0!, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrsbcc pc, [r0, #-134] @ 0xffffff7a @ │ │ │ │ blcs 57400 │ │ │ │ - bmi fe2713ec <__bss_end__@@Base+0xfe1f3d04> │ │ │ │ + bmi fe2713ec <__bss_end__@@Base+0xfe1f3cfc> │ │ │ │ @ instruction: 0x4621463b │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ stmdb r4!, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ suble r2, r6, r0, lsl #24 │ │ │ │ ldrsbcc pc, [r0, #-134] @ 0xffffff7a @ │ │ │ │ - bmi fe1056b4 <__bss_end__@@Base+0xfe087fcc> │ │ │ │ + bmi fe1056b4 <__bss_end__@@Base+0xfe087fc4> │ │ │ │ @ instruction: 0xf8d34620 │ │ │ │ ldrbtmi r8, [sl], #-4 │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ @ instruction: 0x7014f8d8 │ │ │ │ @ instruction: 0x97004699 │ │ │ │ @ instruction: 0xf7c99307 │ │ │ │ @ instruction: 0xf1b9ecd2 │ │ │ │ stcle 15, cr0, [fp, #-0] │ │ │ │ vpmax.f32 d18, d0, d0 │ │ │ │ @ instruction: 0xf8df80c7 │ │ │ │ @ instruction: 0xf04f91e8 │ │ │ │ ldrbmi r0, [r3], r0, lsl #20 │ │ │ │ strpl lr, [r8], -sp, asr #19 │ │ │ │ - b 140e6cc <__bss_end__@@Base+0x1390fe4> │ │ │ │ + b 140e6cc <__bss_end__@@Base+0x1390fdc> │ │ │ │ strcs r0, [r0, #-1675] @ 0xfffff975 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ tstcs r1, sl, asr #12 │ │ │ │ ldrtmi r4, [r3], #-1568 @ 0xfffff9e0 │ │ │ │ strcc r3, [r4], -r1, lsl #10 │ │ │ │ bvc 7894c │ │ │ │ - bvc ff238de0 <__bss_end__@@Base+0xff1bb6f8> │ │ │ │ + bvc ff238de0 <__bss_end__@@Base+0xff1bb6f0> │ │ │ │ blvc 7893c │ │ │ │ ldc 7, cr15, [r0], #804 @ 0x324 │ │ │ │ mvnle r4, pc, lsr #5 │ │ │ │ andcs r4, sl, r1, lsr #12 │ │ │ │ ldm sl!, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10a9b07 │ │ │ │ ldrtmi r0, [fp], #2561 @ 0xa01 │ │ │ │ @ instruction: 0xd1e0459a │ │ │ │ @ instruction: 0x5608e9dd │ │ │ │ stmdami r6!, {r0, r1, r5, r9, sl, lr}^ │ │ │ │ tstcs r1, r2, lsl #4 │ │ │ │ @ instruction: 0xf7ca4478 │ │ │ │ - bmi 1977650 <__bss_end__@@Base+0x18f9f68> │ │ │ │ + bmi 1977650 <__bss_end__@@Base+0x18f9f60> │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7ca447a │ │ │ │ - bmi 18f779c <__bss_end__@@Base+0x187a0b4> │ │ │ │ - blls 1cebcc <__bss_end__@@Base+0x1514e4> │ │ │ │ + bmi 18f779c <__bss_end__@@Base+0x187a0ac> │ │ │ │ + blls 1cebcc <__bss_end__@@Base+0x1514dc> │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ stmdb lr, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrsbcc pc, [ip], #134 @ 0x86 @ │ │ │ │ vstrle d18, [pc, #-0] @ 3d358 │ │ │ │ @ instruction: 0xf1064b5d │ │ │ │ @ instruction: 0xf8df0afc │ │ │ │ @ instruction: 0xf04f9174 │ │ │ │ ldrbtmi r0, [fp], #-2816 @ 0xfffff500 │ │ │ │ - blmi 1721f88 <__bss_end__@@Base+0x16a48a0> │ │ │ │ + blmi 1721f88 <__bss_end__@@Base+0x16a4898> │ │ │ │ ldrbtmi r4, [fp], #-1273 @ 0xfffffb07 │ │ │ │ - bls 221f94 <__bss_end__@@Base+0x1a48ac> │ │ │ │ + bls 221f94 <__bss_end__@@Base+0x1a48a4> │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ ldm r8!, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldcne 8, cr15, [ip], {90} @ 0x5a │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ stmdavs r9, {r1, r3, r6, r7, fp, sp, lr} │ │ │ │ cdp 7, 5, cr15, cr6, cr9, {6} │ │ │ │ strtmi r9, [r1], -r8, lsl #20 │ │ │ │ @@ -54860,48 +54860,48 @@ │ │ │ │ @ instruction: 0xf1b33c14 │ │ │ │ ldrle r0, [sp], #-2049 @ 0xfffff7ff │ │ │ │ ldcvc 8, cr15, [r8], {90} @ 0x5a │ │ │ │ ldc 7, cr3, [r7, #-16] │ │ │ │ strbmi r7, [sl], -r1, lsl #20 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ ldmcc pc!, {r3, r8, ip, sp, lr, pc}^ @ │ │ │ │ - bvc ff238e94 <__bss_end__@@Base+0xff1bb7ac> │ │ │ │ + bvc ff238e94 <__bss_end__@@Base+0xff1bb7a4> │ │ │ │ blvc 789f0 │ │ │ │ ldm r6, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r4, #1594 @ 0x63a │ │ │ │ strtmi r2, [r0], -r4, lsl #2 │ │ │ │ @ instruction: 0xf7c93718 │ │ │ │ @ instruction: 0x4621ee36 │ │ │ │ @ instruction: 0xf7ca200a │ │ │ │ @ instruction: 0xf1b8e85c │ │ │ │ strdle r3, [r4, #255]! @ 0xff │ │ │ │ @ instruction: 0x46214a3f │ │ │ │ @ instruction: 0xf10b4628 │ │ │ │ ldrbtmi r0, [sl], #-2817 @ 0xfffff4ff │ │ │ │ - beq 779814 <__bss_end__@@Base+0x6fc12c> │ │ │ │ + beq 779814 <__bss_end__@@Base+0x6fc124> │ │ │ │ ldm lr!, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrsbcc pc, [ip], #134 @ 0x86 @ │ │ │ │ ldcle 5, cr4, [ip], #364 @ 0x16c │ │ │ │ @ instruction: 0x46214a39 │ │ │ │ strtmi r9, [r8], -r6, lsl #22 │ │ │ │ @ instruction: 0xf7ca447a │ │ │ │ svcls 0x0006e8b4 │ │ │ │ - bmi dcec90 <__bss_end__@@Base+0xd515a8> │ │ │ │ + bmi dcec90 <__bss_end__@@Base+0xd515a0> │ │ │ │ ldrtmi r4, [fp], -r8, lsr #12 │ │ │ │ @ instruction: 0xf7ca447a │ │ │ │ cdpvs 8, 15, cr14, cr2, cr12, {5} │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ - b ffa7b348 <__bss_end__@@Base+0xff9fdc60> │ │ │ │ + b ffa7b348 <__bss_end__@@Base+0xff9fdc58> │ │ │ │ @ instruction: 0x46214a31 │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ stmia r0!, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r4, [fp], -pc, lsr #20 │ │ │ │ ldrbtmi r4, [sl], #-1569 @ 0xfffff9df │ │ │ │ @ instruction: 0xf7ca4628 │ │ │ │ - bmi bb76a4 <__bss_end__@@Base+0xb39fbc> │ │ │ │ + bmi bb76a4 <__bss_end__@@Base+0xb39fb4> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r1, sp, lsl r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strtmi r4, [r1], -r7, lsr #20 │ │ │ │ @@ -54957,34 +54957,34 @@ │ │ │ │ eoreq pc, r4, r3, asr r8 @ │ │ │ │ ldmib r0!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscsle r3, r8, #256 @ 0x100 │ │ │ │ rsbvs r2, ip, r0, lsl #8 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs lr!, {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - blmi 185d754 <__bss_end__@@Base+0x17e006c> │ │ │ │ + blmi 185d754 <__bss_end__@@Base+0x17e0064> │ │ │ │ @ instruction: 0xf04f46b8 │ │ │ │ ldrbtmi r0, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - blmi 17e2148 <__bss_end__@@Base+0x1764a60> │ │ │ │ + blmi 17e2148 <__bss_end__@@Base+0x1764a58> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ stmiavs sl!, {r2, r3, sp, lr, pc}^ │ │ │ │ - blx d7602 <__bss_end__@@Base+0x59f1a> │ │ │ │ + blx d7602 <__bss_end__@@Base+0x59f12> │ │ │ │ ldrtmi r3, [r0], -r4, lsl #8 │ │ │ │ - b 177b484 <__bss_end__@@Base+0x16fdd9c> │ │ │ │ + b 177b484 <__bss_end__@@Base+0x16fdd94> │ │ │ │ @ instruction: 0xf8586020 │ │ │ │ stmdavs ip!, {r2, r8, r9, sl, fp, sp, lr}^ │ │ │ │ rsble r2, pc, r0, lsl #28 │ │ │ │ stccs 12, cr1, [r0], {103} @ 0x67 │ │ │ │ - blle b9572c <__bss_end__@@Base+0xb18044> │ │ │ │ + blle b9572c <__bss_end__@@Base+0xb1803c> │ │ │ │ ldrdge pc, [r8], -r5 │ │ │ │ stclle 5, cr4, [sl], #648 @ 0x288 │ │ │ │ @ instruction: 0x03a7eb07 │ │ │ │ svceq 0x0000f1ba │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ - bl 2f436c <__bss_end__@@Base+0x276c84> │ │ │ │ + bl 2f436c <__bss_end__@@Base+0x276c7c> │ │ │ │ andcc r0, r2, #-1610612730 @ 0xa0000006 │ │ │ │ svclt 0x00b84297 │ │ │ │ stmiavs r9!, {r0, r1, r4, r9, sl, lr}^ │ │ │ │ stmdavs sl!, {r3, r5, r6, sl, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf101fb03 │ │ │ │ @ instruction: 0x4610b338 │ │ │ │ movwls r4, #10824 @ 0x2a48 │ │ │ │ @@ -55005,76 +55005,76 @@ │ │ │ │ stmdbls r1, {r0, r1, r3, r4, r5, r8, r9, fp, lr} │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf7c9601c │ │ │ │ stmdavs ip!, {r2, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4608e7b3 │ │ │ │ stmib sp, {r0, r1, r2, r4, r5, r8, fp, lr}^ │ │ │ │ ldrbtmi r3, [r9], #-514 @ 0xfffffdfe │ │ │ │ - b 1b7b520 <__bss_end__@@Base+0x1afde38> │ │ │ │ - blls d77a4 <__bss_end__@@Base+0x5a0bc> │ │ │ │ + b 1b7b520 <__bss_end__@@Base+0x1afde30> │ │ │ │ + blls d77a4 <__bss_end__@@Base+0x5a0b4> │ │ │ │ eorvs r2, r8, r0, lsl #18 │ │ │ │ @ instruction: 0xf1baddd7 │ │ │ │ sbcsle r0, r4, r0, lsl #30 │ │ │ │ stmiavs sl!, {r0, r4, r6, r8, sl, lr}^ │ │ │ │ ldrbmi fp, [r1], -r8, lsr #31 │ │ │ │ stmdbls r3, {r2, r3, r7, r9, sl, lr} │ │ │ │ vqdmulh.s d15, d12, d2 │ │ │ │ svc 0x0070f7c9 │ │ │ │ - blls dc6cc <__bss_end__@@Base+0x5efe4> │ │ │ │ + blls dc6cc <__bss_end__@@Base+0x5efdc> │ │ │ │ @ instruction: 0xf88560ab │ │ │ │ bcs 69670 │ │ │ │ - bl fe931954 <__bss_end__@@Base+0xfe8b426c> │ │ │ │ + bl fe931954 <__bss_end__@@Base+0xfe8b4264> │ │ │ │ stmdavs r8!, {r1, r3, r9} │ │ │ │ smlattcs r0, fp, r8, r6 │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ andeq pc, r3, sl, lsl #22 │ │ │ │ - bl 15fb568 <__bss_end__@@Base+0x157de80> │ │ │ │ + bl 15fb568 <__bss_end__@@Base+0x157de78> │ │ │ │ @ instruction: 0x4634e7bd │ │ │ │ strtmi r2, [r0], r1, lsl #24 │ │ │ │ @ instruction: 0xf04fbfb8 │ │ │ │ stmiavs sl!, {r0, fp}^ │ │ │ │ - blx dc806 <__bss_end__@@Base+0x5f11e> │ │ │ │ + blx dc806 <__bss_end__@@Base+0x5f116> │ │ │ │ @ instruction: 0xb1b3f608 │ │ │ │ adcmi r6, r3, #11206656 @ 0xab0000 │ │ │ │ - bmi 774a84 <__bss_end__@@Base+0x6f739c> │ │ │ │ + bmi 774a84 <__bss_end__@@Base+0x6f7394> │ │ │ │ stmdavs r8!, {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ eorvs lr, r8, r6, asr #31 │ │ │ │ andhi pc, r8, r5, asr #17 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf1ca8ff0 │ │ │ │ ldrbmi r0, [r3, #-2560] @ 0xfffff600 │ │ │ │ @ instruction: 0x4653bfb8 │ │ │ │ - beq 797c4 <__bss_start@@Base+0xd6c> │ │ │ │ + beq 797c4 <__bss_start@@Base+0xd64> │ │ │ │ ldmdbmi r3, {r0, r1, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - b 87b5b8 <__bss_end__@@Base+0x7fded0> │ │ │ │ + b 87b5b8 <__bss_end__@@Base+0x7fdec8> │ │ │ │ strmi r6, [r4], -r9, lsr #16 │ │ │ │ @ instruction: 0xb1294632 │ │ │ │ svc 0x0030f7c9 │ │ │ │ eorvs r2, ip, r1, lsl #6 │ │ │ │ strb r7, [r3, fp, ror #8]! │ │ │ │ - bl 8fb5d0 <__bss_end__@@Base+0x87dee8> │ │ │ │ + bl 8fb5d0 <__bss_end__@@Base+0x87dee0> │ │ │ │ @ instruction: 0xf04fe7f8 │ │ │ │ ldrtmi r0, [ip], -r1, lsl #16 │ │ │ │ svclt 0x0000e7cd │ │ │ │ andeq r1, r2, r6, lsr #29 │ │ │ │ andeq r7, r0, r2, asr #15 │ │ │ │ ldrdeq r7, [r0], -r8 │ │ │ │ andeq r7, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r7, r0, r2, lsr r5 │ │ │ │ - @ instruction: 0x0003a2bc │ │ │ │ - muleq r3, r6, r2 │ │ │ │ + andeq sl, r3, r0, asr #5 │ │ │ │ + muleq r3, sl, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb948e4 <__bss_end__@@Base+0xfeb171fc> │ │ │ │ + bl feb948e4 <__bss_end__@@Base+0xfeb171f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 4016ac <__bss_end__@@Base+0x383fc4> │ │ │ │ - bmi 4298f8 <__bss_end__@@Base+0x3ac210> │ │ │ │ + blmi 4016ac <__bss_end__@@Base+0x383fbc> │ │ │ │ + bmi 4298f8 <__bss_end__@@Base+0x3ac208> │ │ │ │ ldrbtmi r4, [fp], #-1537 @ 0xfffff9ff │ │ │ │ ldmpl fp, {r0, ip, pc} │ │ │ │ ldrmi r9, [r8], -r0, lsl #6 │ │ │ │ mrc2 7, 7, pc, cr12, cr15, {7} │ │ │ │ @ instruction: 0xf7c99801 │ │ │ │ stmdami sl, {r1, r2, r3, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7d24478 │ │ │ │ @@ -55085,52 +55085,52 @@ │ │ │ │ andlt r4, r2, r0, lsr #12 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ svclt 0x0068f7d1 │ │ │ │ andeq r1, r2, r6, asr #25 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ andeq r8, r0, r8, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb9493c <__bss_end__@@Base+0xfeb17254> │ │ │ │ + bl feb9493c <__bss_end__@@Base+0xfeb1724c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 201704 <__bss_end__@@Base+0x18401c> │ │ │ │ - bmi 229954 <__bss_end__@@Base+0x1ac26c> │ │ │ │ + blmi 201704 <__bss_end__@@Base+0x184014> │ │ │ │ + bmi 229954 <__bss_end__@@Base+0x1ac264> │ │ │ │ ldrbtmi r4, [fp], #-1537 @ 0xfffff9ff │ │ │ │ movwls r5, #6299 @ 0x189b │ │ │ │ @ instruction: 0xf7ff4618 │ │ │ │ ldrdlt pc, [r3], -r1 │ │ │ │ - bl 17b8d0 <__bss_end__@@Base+0xfe1e8> │ │ │ │ + bl 17b8d0 <__bss_end__@@Base+0xfe1e0> │ │ │ │ stmlt r2, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq r1, r2, lr, ror #24 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 3, cr15, cr0, cr12, {6} │ │ │ │ - bmi 11cf1c0 <__bss_end__@@Base+0x1151ad8> │ │ │ │ - blmi 11ceff0 <__bss_end__@@Base+0x1151908> │ │ │ │ + bmi 11cf1c0 <__bss_end__@@Base+0x1151ad0> │ │ │ │ + blmi 11ceff0 <__bss_end__@@Base+0x1151900> │ │ │ │ rsclt r4, fp, sl, ror r4 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9369 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ smlsdxcs r0, fp, r0, sp │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x460746ba │ │ │ │ strls r9, [r3], #-257 @ 0xfffffeff │ │ │ │ cmnlt fp, #3866624 @ 0x3b0000 │ │ │ │ stmdavc r3!, {r2, r3, r4, r7, fp, sp, lr} │ │ │ │ teqle r3, fp, lsr #22 │ │ │ │ mullt r1, r4, r8 │ │ │ │ svceq 0x0000f1bb │ │ │ │ ldrbmi sp, [r9, #302] @ 0x12e │ │ │ │ - blls b4c44 <__bss_end__@@Base+0x3755c> │ │ │ │ + blls b4c44 <__bss_end__@@Base+0x37554> │ │ │ │ svcne 0x001f9702 │ │ │ │ svcvs 0x0004f857 │ │ │ │ @ instruction: 0xf1bab17e │ │ │ │ ldcle 15, cr0, [r8, #-0] │ │ │ │ - bl 1a8bdc <__bss_end__@@Base+0x12b4f4> │ │ │ │ + bl 1a8bdc <__bss_end__@@Base+0x12b4ec> │ │ │ │ and r0, r1, sl, lsl #9 │ │ │ │ eorsle r4, r2, ip, lsr #5 │ │ │ │ svcne 0x0004f855 │ │ │ │ @ instruction: 0xf7c94630 │ │ │ │ stmdacs r0, {r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf10bd1f6 │ │ │ │ ldrbmi r0, [r9, #2817] @ 0xb01 │ │ │ │ @@ -55149,27 +55149,27 @@ │ │ │ │ streq lr, [sl], r5, lsl #22 │ │ │ │ @ instruction: 0xf855dd08 │ │ │ │ strtmi r1, [r0], -r4, lsl #30 │ │ │ │ svc 0x0052f7c9 │ │ │ │ rscle r2, r7, r0, lsl #16 │ │ │ │ ldrhle r4, [r6, #37]! @ 0x25 │ │ │ │ eormi pc, sl, r8, asr #16 │ │ │ │ - beq b9c64 <__bss_end__@@Base+0x3c57c> │ │ │ │ + beq b9c64 <__bss_end__@@Base+0x3c574> │ │ │ │ ldrtmi lr, [r0], -r0, ror #15 │ │ │ │ - bleq b9c70 <__bss_end__@@Base+0x3c588> │ │ │ │ + bleq b9c70 <__bss_end__@@Base+0x3c580> │ │ │ │ stmia r6!, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ streq pc, [r1, #-266] @ 0xfffffef6 │ │ │ │ @ instruction: 0xf84845cb │ │ │ │ andsle r0, r7, sl, lsr #32 │ │ │ │ andle r2, r1, r4, ror #26 │ │ │ │ strb r4, [r8, sl, lsr #13] │ │ │ │ strbmi r9, [r3], -r3, lsl #24 │ │ │ │ andcs r4, r0, #24, 12 @ 0x1800000 │ │ │ │ eorcs pc, r5, r3, asr #16 │ │ │ │ - bmi 34f6ec <__bss_end__@@Base+0x2d2004> │ │ │ │ + bmi 34f6ec <__bss_end__@@Base+0x2d1ffc> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsblt sp, fp, r8, lsl #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strtmi r9, [sl], r2, lsl #30 │ │ │ │ @@ -55212,34 +55212,34 @@ │ │ │ │ @ instruction: 0xf8d33003 │ │ │ │ @ instruction: 0xf7ca2178 │ │ │ │ @ instruction: 0xf8dfe874 │ │ │ │ @ instruction: 0x4621249c │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ cdp 7, 1, cr15, cr14, cr9, {6} │ │ │ │ @ instruction: 0xf7d82001 │ │ │ │ - blls 87bfe4 <__bss_end__@@Base+0x7fe8fc> │ │ │ │ + blls 87bfe4 <__bss_end__@@Base+0x7fe8f4> │ │ │ │ movwcs r9, #4864 @ 0x1300 │ │ │ │ @ instruction: 0x4601461a │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ @ instruction: 0xf8dff9b1 │ │ │ │ @ instruction: 0x4621247c │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ cdp 7, 0, cr15, cr12, cr9, {6} │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ ldm r6, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ andvc pc, r3, r8, asr r8 @ │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blcs 97a58 <__bss_end__@@Base+0x1a370> │ │ │ │ + blcs 97a58 <__bss_end__@@Base+0x1a368> │ │ │ │ strcs sp, [r1, #-3351] @ 0xfffff2e9 │ │ │ │ adceq r4, r8, r9, lsr #13 │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ @ instruction: 0xf988f7d8 │ │ │ │ @ instruction: 0xf8d0b158 │ │ │ │ - blcs c9b84 <__bss_end__@@Base+0x4c49c> │ │ │ │ + blcs c9b84 <__bss_end__@@Base+0x4c494> │ │ │ │ strmi sp, [r1], -r7 │ │ │ │ andcs r2, r0, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf8cd4630 │ │ │ │ @ instruction: 0xf7ff9000 │ │ │ │ ldmdavs fp!, {r0, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ adcmi r3, fp, #4194304 @ 0x400000 │ │ │ │ @ instruction: 0xf04fdce9 │ │ │ │ @@ -55250,38 +55250,38 @@ │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ @ instruction: 0xf1baeddc │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ strtmi r8, [r0], -pc, lsl #3 │ │ │ │ ldc 7, cr15, [ip, #-804]! @ 0xfffffcdc │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xf8df0940 │ │ │ │ - blmi ffe469e0 <__bss_end__@@Base+0xffdc92f8> │ │ │ │ + blmi ffe469e0 <__bss_end__@@Base+0xffdc92f0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 617a40 <__bss_end__@@Base+0x59a358> │ │ │ │ + blls 617a40 <__bss_end__@@Base+0x59a350> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andslt r8, r8, pc, lsr #3 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ cmnle r4, r0, lsl #26 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf117d044 │ │ │ │ @ instruction: 0xf43f0f27 │ │ │ │ @ instruction: 0xf007af7f │ │ │ │ - blcs be60c <__bss_end__@@Base+0x40f24> │ │ │ │ + blcs be60c <__bss_end__@@Base+0x40f1c> │ │ │ │ addhi pc, sl, r0, asr #32 │ │ │ │ @ instruction: 0x46014af3 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ stc 7, cr15, [lr, #804]! @ 0x324 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ ldmda r8!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r9], -r8, ror #23 │ │ │ │ @ instruction: 0xf8584630 │ │ │ │ @ instruction: 0xf8d33003 │ │ │ │ @ instruction: 0xf7c92178 │ │ │ │ - bmi ffb399ec <__bss_end__@@Base+0xffabc304> │ │ │ │ + bmi ffb399ec <__bss_end__@@Base+0xffabc2fc> │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ @ instruction: 0xf04fed9c │ │ │ │ @ instruction: 0x463031ff │ │ │ │ stmda r4!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r1], -r6, ror #21 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ @@ -55296,27 +55296,27 @@ │ │ │ │ @ instruction: 0xf8584bd7 │ │ │ │ ldmdavs fp!, {r0, r1, ip, sp, lr} │ │ │ │ vqrdmulh.s d18, d0, d1 │ │ │ │ @ instruction: 0xf04f8159 │ │ │ │ ldrb r0, [r8, -r0, lsl #16]! │ │ │ │ svceq 0x0027f117 │ │ │ │ @ instruction: 0xf007d0e5 │ │ │ │ - blcs 7e694 <__bss_end__@@Base+0xfac> │ │ │ │ + blcs 7e694 <__bss_end__@@Base+0xfa4> │ │ │ │ svccs 0x0001d00e │ │ │ │ uadd16mi fp, r1, r8 │ │ │ │ stcls 0, cr13, [r0, #-896]! @ 0xfffffc80 │ │ │ │ movweq pc, #442 @ 0x1ba @ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf7ff9500 │ │ │ │ str pc, [sl, r1, lsl #18] │ │ │ │ @ instruction: 0xf7d84638 │ │ │ │ svccs 0x0001f8ef │ │ │ │ sbcle r4, pc, r1, lsl #12 │ │ │ │ - bmi ff337a6c <__bss_end__@@Base+0xff2ba384> │ │ │ │ + bmi ff337a6c <__bss_end__@@Base+0xff2ba37c> │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ tstcs r1, r6, asr sp │ │ │ │ @ instruction: 0xf7c94630 │ │ │ │ @ instruction: 0xf117e820 │ │ │ │ svclt 0x00140f27 │ │ │ │ strcs r2, [r1, #-1280] @ 0xfffffb00 │ │ │ │ @@ -55324,46 +55324,46 @@ │ │ │ │ @ instruction: 0xf045462b │ │ │ │ blcs 3e6e4 │ │ │ │ teqphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7d84638 │ │ │ │ ldrdlt pc, [r8, #-129] @ 0xffffff7f │ │ │ │ strmi r6, [r1], -r2, asr #26 │ │ │ │ @ instruction: 0xf0024630 │ │ │ │ - bcs 7e304 <__bss_end__@@Base+0xc1c> │ │ │ │ + bcs 7e304 <__bss_end__@@Base+0xc14> │ │ │ │ tstphi r3, r0 @ p-variant is OBSOLETE │ │ │ │ - blx d7bafe <__bss_end__@@Base+0xcfe416> │ │ │ │ + blx d7bafe <__bss_end__@@Base+0xcfe40e> │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7c94630 │ │ │ │ - bmi fee37b0c <__bss_end__@@Base+0xfedba424> │ │ │ │ + bmi fee37b0c <__bss_end__@@Base+0xfedba41c> │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ ldrb lr, [r2, -ip, lsr #26] │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ @ instruction: 0x462980fa │ │ │ │ @ instruction: 0xd1b62f01 │ │ │ │ ldrtmi r9, [r0], -r0, lsr #22 │ │ │ │ movwcs r9, #4864 @ 0x1300 │ │ │ │ @ instruction: 0xf7ff461a │ │ │ │ - bmi febfbe20 <__bss_end__@@Base+0xfeb7e738> │ │ │ │ + bmi febfbe20 <__bss_end__@@Base+0xfeb7e730> │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ tstcs r1, r8, lsl sp │ │ │ │ @ instruction: 0xf7c84630 │ │ │ │ - blmi fe879ad0 <__bss_end__@@Base+0xfe7fc3e8> │ │ │ │ + blmi fe879ad0 <__bss_end__@@Base+0xfe7fc3e0> │ │ │ │ andvc pc, r3, r8, asr r8 @ │ │ │ │ - blcs 97c3c <__bss_end__@@Base+0x1a554> │ │ │ │ + blcs 97c3c <__bss_end__@@Base+0x1a54c> │ │ │ │ @ instruction: 0xf04fdc91 │ │ │ │ @ instruction: 0x463031ff │ │ │ │ svc 0x00d6f7c8 │ │ │ │ strtmi r4, [r1], -r4, lsr #21 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ stc 7, cr15, [r2, #-804] @ 0xfffffcdc │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7c84630 │ │ │ │ - bmi fe879aa4 <__bss_end__@@Base+0xfe7fc3bc> │ │ │ │ + bmi fe879aa4 <__bss_end__@@Base+0xfe7fc3b4> │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ @ instruction: 0xe71eecf8 │ │ │ │ @ instruction: 0x46014a9d │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ ldcl 7, cr15, [r0], #804 @ 0x324 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ @@ -55371,20 +55371,20 @@ │ │ │ │ @ instruction: 0x46214a99 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ stcl 7, cr15, [r6], #804 @ 0x324 │ │ │ │ ldrtmi r4, [r9], -r6, lsl #23 │ │ │ │ @ instruction: 0xf8584630 │ │ │ │ @ instruction: 0xf8d77003 │ │ │ │ @ instruction: 0xf7c92178 │ │ │ │ - bmi fe539864 <__bss_end__@@Base+0xfe4bc17c> │ │ │ │ + bmi fe539864 <__bss_end__@@Base+0xfe4bc174> │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ @ instruction: 0xf8d7ecd8 │ │ │ │ blcs 4a1e4 │ │ │ │ - bmi fe434fe0 <__bss_end__@@Base+0xfe3b78f8> │ │ │ │ + bmi fe434fe0 <__bss_end__@@Base+0xfe3b78f0> │ │ │ │ strtmi r3, [r1], -r1, lsl #22 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ stcl 7, cr15, [ip], {201} @ 0xc9 │ │ │ │ svcge 0x00074b8c │ │ │ │ tstcs r4, sl, lsr r6 │ │ │ │ andls pc, r3, r8, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @@ -55392,32 +55392,32 @@ │ │ │ │ ldmib r0, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ tstcs ip, r6, lsl #20 │ │ │ │ ldmvs r8, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ stmib r8, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svcmi 0x00839700 │ │ │ │ stmibmi r3, {r4, r5, r9, sl, lr} │ │ │ │ - blls 1cee04 <__bss_end__@@Base+0x15171c> │ │ │ │ + blls 1cee04 <__bss_end__@@Base+0x151714> │ │ │ │ ldrbtmi r4, [r9], #-1594 @ 0xfffff9c6 │ │ │ │ @ instruction: 0xf920f7ff │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0x463a497f │ │ │ │ ldmdavs fp, {r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf1034479 │ │ │ │ ldmdbvs fp, {r2, r4, r8, r9, sl} │ │ │ │ @ instruction: 0xf7ff9700 │ │ │ │ @ instruction: 0xf8d9f913 │ │ │ │ - bge 189c30 <__bss_end__@@Base+0x10c548> │ │ │ │ + bge 189c30 <__bss_end__@@Base+0x10c540> │ │ │ │ ldmdavs fp, {r3, r8, sp} │ │ │ │ @ instruction: 0xf7c96898 │ │ │ │ - blls 1b81e4 <__bss_end__@@Base+0x13aafc> │ │ │ │ - bmi 1dea24c <__bss_end__@@Base+0x1d6cb64> │ │ │ │ + blls 1b81e4 <__bss_end__@@Base+0x13aaf4> │ │ │ │ + bmi 1dea24c <__bss_end__@@Base+0x1d6cb5c> │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ - bls 1b8e94 <__bss_end__@@Base+0x13b7ac> │ │ │ │ + bls 1b8e94 <__bss_end__@@Base+0x13b7a4> │ │ │ │ ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ cdp 7, 13, cr15, cr10, cr9, {6} │ │ │ │ @ instruction: 0x46214a71 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ stc 7, cr15, [r6], {201} @ 0xc9 │ │ │ │ @ instruction: 0xf8584b59 │ │ │ │ ldmdavs fp!, {r0, r1, ip, sp, lr} │ │ │ │ @@ -55426,37 +55426,37 @@ │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ eorne pc, r3, r2, asr r8 @ │ │ │ │ strtmi fp, [sl], -r9, lsr #2 │ │ │ │ movwls r4, #13872 @ 0x3630 │ │ │ │ @ instruction: 0xf92af7ff │ │ │ │ ldmdavs sl!, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ addsmi r3, sl, #67108864 @ 0x4000000 │ │ │ │ - blmi 1975050 <__bss_end__@@Base+0x18f7968> │ │ │ │ + blmi 1975050 <__bss_end__@@Base+0x18f7960> │ │ │ │ andvc pc, r3, r8, asr r8 @ │ │ │ │ blcs 57d84 │ │ │ │ - blmi 18f50d8 <__bss_end__@@Base+0x18779f0> │ │ │ │ + blmi 18f50d8 <__bss_end__@@Base+0x18779e8> │ │ │ │ @ instruction: 0xf8582500 │ │ │ │ @ instruction: 0xf8d99003 │ │ │ │ @ instruction: 0xf8533000 │ │ │ │ tstlt r1, r5, lsr #32 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ ldmdavs fp!, {r0, r1, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ adcmi r3, fp, #4194304 @ 0x400000 │ │ │ │ - blmi 1735088 <__bss_end__@@Base+0x16b79a0> │ │ │ │ + blmi 1735088 <__bss_end__@@Base+0x16b7998> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7d768d8 │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x001af43f │ │ │ │ @ instruction: 0x46214a57 │ │ │ │ ldrtmi r6, [r0], -r3, asr #16 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ ldr lr, [r1, -sl, asr #24] │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7c84630 │ │ │ │ - bmi 14f9930 <__bss_end__@@Base+0x147c248> │ │ │ │ + bmi 14f9930 <__bss_end__@@Base+0x147c240> │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ @ instruction: 0xf1b8ec3e │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf04fae62 │ │ │ │ @ instruction: 0x463031ff │ │ │ │ svc 0x0002f7c8 │ │ │ │ @@ -55467,42 +55467,42 @@ │ │ │ │ @ instruction: 0xffbaf7d7 │ │ │ │ strmi r2, [r1], -r1, lsl #30 │ │ │ │ mrcge 4, 5, APSR_nzcv, cr9, cr15, {3} │ │ │ │ @ instruction: 0xf7ffe700 │ │ │ │ usat pc, #11, r9, asr #17 @ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7c84630 │ │ │ │ - bmi 10b98e4 <__bss_end__@@Base+0x103c1fc> │ │ │ │ + bmi 10b98e4 <__bss_end__@@Base+0x103c1f4> │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7c9447a │ │ │ │ @ instruction: 0xe63eec18 │ │ │ │ - b dfbc68 <__bss_end__@@Base+0xd7e580> │ │ │ │ + b dfbc68 <__bss_end__@@Base+0xd7e578> │ │ │ │ svccs 0x00014a3d │ │ │ │ @ instruction: 0xf117bf18 │ │ │ │ strtmi r0, [r1], -r7, lsr #30 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf04fbf14 │ │ │ │ @ instruction: 0xf04f0a01 │ │ │ │ @ instruction: 0xf7c90a00 │ │ │ │ - blmi 5f8d7c <__bss_end__@@Base+0x57b694> │ │ │ │ + blmi 5f8d7c <__bss_end__@@Base+0x57b68c> │ │ │ │ ldrtmi r4, [r0], -r9, asr #12 │ │ │ │ andls pc, r3, r8, asr r8 @ │ │ │ │ ldrsbcs pc, [r8, #-137]! @ 0xffffff77 @ │ │ │ │ cdp 7, 4, cr15, cr10, cr9, {6} │ │ │ │ @ instruction: 0x46214a32 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ - bl ffdfbca4 <__bss_end__@@Base+0xffd7e5bc> │ │ │ │ + bl ffdfbca4 <__bss_end__@@Base+0xffd7e5b4> │ │ │ │ ldrdcc pc, [r8, r9] │ │ │ │ @ instruction: 0xdc042b00 │ │ │ │ svceq 0x0000f1ba │ │ │ │ mcrge 4, 5, pc, cr10, cr15, {3} @ │ │ │ │ - bmi b77a14 <__bss_end__@@Base+0xafa32c> │ │ │ │ + bmi b77a14 <__bss_end__@@Base+0xafa324> │ │ │ │ strtmi r3, [r1], -r1, lsl #22 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ - bl ff9fbcc4 <__bss_end__@@Base+0xff97e5dc> │ │ │ │ + bl ff9fbcc4 <__bss_end__@@Base+0xff97e5d4> │ │ │ │ svceq 0x0000f1ba │ │ │ │ mrcge 4, 4, APSR_nzcv, cr14, cr15, {3} │ │ │ │ svclt 0x0000e714 │ │ │ │ strdeq r1, [r2], -ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r1, r2, sl, ror #21 │ │ │ │ strdeq ip, [r0], -ip @ │ │ │ │ @@ -55541,16 +55541,16 @@ │ │ │ │ andeq ip, r0, sl, lsl r2 │ │ │ │ andeq ip, r0, r2, lsl #4 │ │ │ │ strdeq ip, [r0], -sl │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ - bmi 1bcf89c <__bss_end__@@Base+0x1b521b4> │ │ │ │ - blmi 1bcf6d4 <__bss_end__@@Base+0x1b51fec> │ │ │ │ + bmi 1bcf89c <__bss_end__@@Base+0x1b521ac> │ │ │ │ + blmi 1bcf6d4 <__bss_end__@@Base+0x1b51fe4> │ │ │ │ addslt r4, r4, sl, ror r4 │ │ │ │ stclmi 6, cr4, [sp], #-24 @ 0xffffffe8 │ │ │ │ strmi r2, [pc], -r0 │ │ │ │ ldrbtmi r5, [ip], #-2259 @ 0xfffff72d │ │ │ │ tstls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stc 7, cr15, [r2, #-800]! @ 0xfffffce0 │ │ │ │ @@ -55563,15 +55563,15 @@ │ │ │ │ umaalle r4, r1, r6, r2 │ │ │ │ stmiapl r3!, {r0, r1, r5, r6, r8, r9, fp, lr}^ │ │ │ │ umaalle r4, r9, lr, r2 │ │ │ │ stmiapl r3!, {r1, r5, r6, r8, r9, fp, lr}^ │ │ │ │ mlsle sl, lr, r2, r4 │ │ │ │ stmiapl r3!, {r0, r5, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf000429e │ │ │ │ - blmi 185e0c8 <__bss_end__@@Base+0x17e09e0> │ │ │ │ + blmi 185e0c8 <__bss_end__@@Base+0x17e09d8> │ │ │ │ addsmi r5, lr, #14876672 @ 0xe30000 │ │ │ │ @ instruction: 0x4641d15e │ │ │ │ @ instruction: 0xf7f84628 │ │ │ │ strdcs pc, [r0, -fp] │ │ │ │ strmi r4, [r6], -r2, lsl #12 │ │ │ │ @ instruction: 0xf7c84638 │ │ │ │ strmi lr, [r5], -r0, asr #27 │ │ │ │ @@ -55583,17 +55583,17 @@ │ │ │ │ stmiapl r3!, {r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0x4798681b │ │ │ │ stmiapl r3!, {r0, r1, r4, r6, r8, r9, fp, lr}^ │ │ │ │ eorsvs r6, r2, sl, lsl r8 │ │ │ │ @ instruction: 0x4638601e │ │ │ │ stcl 7, cr15, [lr, #-800] @ 0xfffffce0 │ │ │ │ ldcl 7, cr15, [ip], #-804 @ 0xfffffcdc │ │ │ │ - blmi 1190840 <__bss_end__@@Base+0x1113158> │ │ │ │ + blmi 1190840 <__bss_end__@@Base+0x1113150> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 517f74 <__bss_end__@@Base+0x49a88c> │ │ │ │ + blls 517f74 <__bss_end__@@Base+0x49a884> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle fp, r0, lsl #6 │ │ │ │ andslt r4, r4, r8, lsr #12 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ streq pc, [r3], #-21 @ 0xffffffeb │ │ │ │ andcs sp, r0, #19 │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ @@ -55606,49 +55606,49 @@ │ │ │ │ @ instruction: 0xd1b1429e │ │ │ │ streq pc, [sp, #-111] @ 0xffffff91 │ │ │ │ @ instruction: 0xf025e01f │ │ │ │ @ instruction: 0xf0400003 │ │ │ │ @ instruction: 0xf7d70001 │ │ │ │ @ instruction: 0xb178fe9b │ │ │ │ @ instruction: 0x3076f890 │ │ │ │ - bge ea4ec <__bss_end__@@Base+0x6ce04> │ │ │ │ + bge ea4ec <__bss_end__@@Base+0x6cdfc> │ │ │ │ tstcs r5, r0, asr #29 │ │ │ │ svc 0x00d2f7c8 │ │ │ │ @ instruction: 0xb12a9a02 │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ stc 7, cr15, [r0], {201} @ 0xc9 │ │ │ │ ldr r4, [lr, r5, lsl #12]! │ │ │ │ ldrbcc pc, [pc, #79]! @ 3dfcb @ │ │ │ │ @ instruction: 0xf005e7bb │ │ │ │ - blcs beb90 <__bss_end__@@Base+0x414a8> │ │ │ │ + blcs beb90 <__bss_end__@@Base+0x414a0> │ │ │ │ @ instruction: 0xf06fbf18 │ │ │ │ strtmi r0, [r8], -sp, lsl #10 │ │ │ │ mrc2 7, 3, pc, cr14, cr7, {6} │ │ │ │ rscsle r2, r1, r0, lsl #16 │ │ │ │ stmdacs r0, {r7, r8, r9, sl, fp, sp, lr} │ │ │ │ - blmi af2354 <__bss_end__@@Base+0xa74c6c> │ │ │ │ + blmi af2354 <__bss_end__@@Base+0xa74c64> │ │ │ │ stmibvs r3!, {r2, r5, r6, r7, fp, ip, lr}^ │ │ │ │ stmibvs r3!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmdbge r2, {r7, sp} │ │ │ │ mcrne 7, 0, r4, cr5, cr8, {4} │ │ │ │ - bls f563c <__bss_end__@@Base+0x77f54> │ │ │ │ + bls f563c <__bss_end__@@Base+0x77f4c> │ │ │ │ ldrtmi r2, [r8], -r0, lsl #2 │ │ │ │ ldc 7, cr15, [ip, #-804] @ 0xfffffcdc │ │ │ │ ldr r4, [ip, r5, lsl #12] │ │ │ │ strbmi r4, [r2], -r8, lsr #12 │ │ │ │ @ instruction: 0xf7f8a903 │ │ │ │ - bge 13d5cc <__bss_end__@@Base+0xbfee4> │ │ │ │ + bge 13d5cc <__bss_end__@@Base+0xbfedc> │ │ │ │ ldrtmi r2, [r8], -r0, lsl #2 │ │ │ │ - bl ffb7bef4 <__bss_end__@@Base+0xffafe80c> │ │ │ │ + bl ffb7bef4 <__bss_end__@@Base+0xffafe804> │ │ │ │ ldr r4, [r0, r5, lsl #12] │ │ │ │ @ instruction: 0xf7d74628 │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmib r0, {r2, r3, r6, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0x46382119 │ │ │ │ - bl 18fbf0c <__bss_end__@@Base+0x187e824> │ │ │ │ + bl 18fbf0c <__bss_end__@@Base+0x187e81c> │ │ │ │ str r4, [r4, r5, lsl #12] │ │ │ │ stmia r0!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46324815 │ │ │ │ ldrbcs r4, [r1, #-2325] @ 0xfffff6eb │ │ │ │ stmdapl r0!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdami r4, {r0, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2324 @ 0xfffff6ec │ │ │ │ @@ -55670,45 +55670,45 @@ │ │ │ │ @ instruction: 0x000214b4 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ andeq r9, r0, r0, ror #7 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ strdeq r9, [r0], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb95260 <__bss_end__@@Base+0xfeb17b78> │ │ │ │ + bl feb95260 <__bss_end__@@Base+0xfeb17b70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt lr, r8, r8, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2593 @ 0xa21 │ │ │ │ @ instruction: 0xf8df4c21 │ │ │ │ ldrbtmi ip, [ip], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0xf85e4b21 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami ip, {r1, ip, pc} │ │ │ │ - blge 1e2cac <__bss_end__@@Base+0x1655c4> │ │ │ │ - blls 1a2ca0 <__bss_end__@@Base+0x1255b8> │ │ │ │ + blge 1e2cac <__bss_end__@@Base+0x1655bc> │ │ │ │ + blls 1a2ca0 <__bss_end__@@Base+0x1255b0> │ │ │ │ andls r5, r0, r0, lsr #16 │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ ldc 7, cr15, [r0], {201} @ 0xc9 │ │ │ │ andle r2, ip, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r7, r1, lsl #16 │ │ │ │ - blmi 5d090c <__bss_end__@@Base+0x553224> │ │ │ │ + blmi 5d090c <__bss_end__@@Base+0x55321c> │ │ │ │ ldrbtmi r9, [fp], #-2054 @ 0xfffff7fa │ │ │ │ ldmib r1, {r0, r5, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0xf7ff1200 │ │ │ │ - blmi 53ce0c <__bss_end__@@Base+0x4bf724> │ │ │ │ + blmi 53ce0c <__bss_end__@@Base+0x4bf71c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 290918 <__bss_end__@@Base+0x213230> │ │ │ │ + blmi 290918 <__bss_end__@@Base+0x213228> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 218140 <__bss_end__@@Base+0x19aa58> │ │ │ │ + blls 218140 <__bss_end__@@Base+0x19aa50> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-32] @ 0xffffffe0 │ │ │ │ stmiapl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stmda r0!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r1, r2, sl, asr #6 │ │ │ │ @@ -55727,15 +55727,15 @@ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ cdpmi 0, 3, cr11, cr2, cr11, {4} │ │ │ │ ldcmi 2, cr2, [r2, #-0] │ │ │ │ ldcmi 4, cr4, [r2], #-504 @ 0xfffffe08 │ │ │ │ ldrbtmi r9, [sp], #-519 @ 0xfffffdf9 │ │ │ │ - blmi cd0a08 <__bss_end__@@Base+0xc53320> │ │ │ │ + blmi cd0a08 <__bss_end__@@Base+0xc53318> │ │ │ │ mcrge 8, 0, r5, cr7, cr2, {5} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmdbpl ip!, {r1, r2, r3, r5, fp, lr} │ │ │ │ movwls r5, #22763 @ 0x58eb │ │ │ │ strls r9, [r2], -r3, lsl #8 │ │ │ │ @@ -55744,15 +55744,15 @@ │ │ │ │ andls r5, r0, r8, lsr #16 │ │ │ │ ldrbtmi r4, [r8], #-2090 @ 0xfffff7d6 │ │ │ │ stc 7, cr15, [sl], #-804 @ 0xfffffcdc │ │ │ │ eorsle r2, fp, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, r4, r1, lsl #16 │ │ │ │ stccs 12, cr9, [r0], {7} │ │ │ │ - blmi 9b264c <__bss_end__@@Base+0x934f64> │ │ │ │ + blmi 9b264c <__bss_end__@@Base+0x934f5c> │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r5, r6, r7, fp, ip, lr}^ │ │ │ │ ldcle 2, cr4, [r7, #-652] @ 0xfffffd74 │ │ │ │ stmiapl fp!, {r0, r1, r5, r8, r9, fp, lr}^ │ │ │ │ ldrmi r4, [r9], r5, lsr #12 │ │ │ │ @ instruction: 0xf853683b │ │ │ │ strcc r0, [r1, #-37] @ 0xffffffdb │ │ │ │ ldc 7, cr15, [r8], #-804 @ 0xfffffcdc │ │ │ │ @@ -55761,24 +55761,24 @@ │ │ │ │ @ instruction: 0x4601ee14 │ │ │ │ @ instruction: 0xf7c84620 │ │ │ │ ldmdavs fp!, {r1, r2, r3, r4, r5, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ andls r4, r7, r4, lsl #12 │ │ │ │ stclle 2, cr4, [fp], #684 @ 0x2ac │ │ │ │ ldrtmi r9, [r1], -r5, lsl #16 │ │ │ │ cdp 7, 0, cr15, cr6, cr8, {6} │ │ │ │ - blmi 5f61d4 <__bss_end__@@Base+0x578aec> │ │ │ │ + blmi 5f61d4 <__bss_end__@@Base+0x578ae4> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 390a28 <__bss_end__@@Base+0x313340> │ │ │ │ + blmi 390a28 <__bss_end__@@Base+0x313338> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 298244 <__bss_end__@@Base+0x21ab5c> │ │ │ │ + blls 298244 <__bss_end__@@Base+0x21ab54> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ @ instruction: 0x462083f0 │ │ │ │ - blx 1bfc190 <__bss_end__@@Base+0x1b7eaa8> │ │ │ │ + blx 1bfc190 <__bss_end__@@Base+0x1b7eaa0> │ │ │ │ stmiapl fp!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7eb6818 │ │ │ │ svc 0x00daf7c8 │ │ │ │ andeq r1, r2, r0, lsl #5 │ │ │ │ andeq r1, r2, sl, ror r2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -55788,45 +55788,45 @@ │ │ │ │ andeq sl, r0, lr, asr #4 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r1, r2, r4, ror #3 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb95438 <__bss_end__@@Base+0xfeb17d50> │ │ │ │ + bl feb95438 <__bss_end__@@Base+0xfeb17d48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt lr, r8, r8, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2593 @ 0xa21 │ │ │ │ @ instruction: 0xf8df4c21 │ │ │ │ ldrbtmi ip, [ip], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0xf85e4b21 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8544601 │ │ │ │ stmiapl r3!, {r2, r3}^ │ │ │ │ ldmdami ip, {r1, ip, pc} │ │ │ │ - blge 1e2e84 <__bss_end__@@Base+0x16579c> │ │ │ │ - blls 1a2e78 <__bss_end__@@Base+0x125790> │ │ │ │ + blge 1e2e84 <__bss_end__@@Base+0x165794> │ │ │ │ + blls 1a2e78 <__bss_end__@@Base+0x125788> │ │ │ │ andls r5, r0, r0, lsr #16 │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ - bl fe97c1a4 <__bss_end__@@Base+0xfe8feabc> │ │ │ │ + bl fe97c1a4 <__bss_end__@@Base+0xfe8feab4> │ │ │ │ andle r2, ip, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ andsle r2, r7, r1, lsl #16 │ │ │ │ - blmi 5d0ae4 <__bss_end__@@Base+0x5533fc> │ │ │ │ + blmi 5d0ae4 <__bss_end__@@Base+0x5533f4> │ │ │ │ ldrbtmi r9, [fp], #-2054 @ 0xfffff7fa │ │ │ │ ldmib r1, {r0, r5, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0xf7ff1200 │ │ │ │ - blmi 53cc34 <__bss_end__@@Base+0x4bf54c> │ │ │ │ + blmi 53cc34 <__bss_end__@@Base+0x4bf544> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 290af0 <__bss_end__@@Base+0x213408> │ │ │ │ + blmi 290af0 <__bss_end__@@Base+0x213400> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 218318 <__bss_end__@@Base+0x19ac30> │ │ │ │ + blls 218318 <__bss_end__@@Base+0x19ac28> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-32] @ 0xffffffe0 │ │ │ │ stmiapl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ svc 0x0074f7c8 │ │ │ │ andeq r1, r2, r2, ror r1 │ │ │ │ @@ -55842,43 +55842,43 @@ │ │ │ │ andeq r1, r2, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r8, #816]! @ 0x330 │ │ │ │ @ instruction: 0xf5ad4c44 │ │ │ │ - bmi 115d734 <__bss_end__@@Base+0x10e004c> │ │ │ │ + bmi 115d734 <__bss_end__@@Base+0x10e0044> │ │ │ │ mcrmi 4, 2, r4, cr4, cr12, {3} │ │ │ │ ldrbtmi r4, [lr], #-2884 @ 0xfffff4bc │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9287 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ stmdami r1, {r0, r9, sl, lr}^ │ │ │ │ ldrbtmi r5, [r8], #-2291 @ 0xfffff70d │ │ │ │ @ instruction: 0xf7c99302 │ │ │ │ stmdacs r2, {r2, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d05a │ │ │ │ stmdacs r1, {r1} │ │ │ │ @ instruction: 0xf7e8d067 │ │ │ │ - blmi f3c6d8 <__bss_end__@@Base+0xebeff0> │ │ │ │ + blmi f3c6d8 <__bss_end__@@Base+0xebefe8> │ │ │ │ andhi pc, r3, r6, asr r8 @ │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ vstrle d18, [sp, #-0] │ │ │ │ smladxcs r0, r8, fp, r4 │ │ │ │ ldrbtmi r4, [sl], #-2616 @ 0xfffff5c8 │ │ │ │ @ instruction: 0xf8569205 │ │ │ │ @ instruction: 0xf8d8b003 │ │ │ │ vst4.8 {d20-d23}, [pc], r0 │ │ │ │ - blls 19ab68 <__bss_end__@@Base+0x11d480> │ │ │ │ + blls 19ab68 <__bss_end__@@Base+0x11d478> │ │ │ │ stmdage r7, {r0, r8, sp} │ │ │ │ stmibeq r7, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ eormi pc, r7, r4, asr r8 @ │ │ │ │ @ instruction: 0xf7c99400 │ │ │ │ stmdage r7, {r4, r7, r9, fp, sp, lr, pc} │ │ │ │ - bl 197c2a4 <__bss_end__@@Base+0x18febbc> │ │ │ │ + bl 197c2a4 <__bss_end__@@Base+0x18febb4> │ │ │ │ teqlt r8, #5242880 @ 0x500000 │ │ │ │ @ instruction: 0xb3286800 │ │ │ │ stmib sp, {r2, r3, r5, r9, sl, lr}^ │ │ │ │ and r7, r2, r3, lsl #10 │ │ │ │ svceq 0x0004f854 │ │ │ │ smlattcs r4, r0, r1, fp │ │ │ │ svc 0x0064f7c8 │ │ │ │ @@ -55887,34 +55887,34 @@ │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf85158f7 │ │ │ │ @ instruction: 0xf8d71009 │ │ │ │ @ instruction: 0xf8c75108 │ │ │ │ stmdbmi r2!, {r3, r8, ip} │ │ │ │ ldmdapl r3!, {r5, fp, sp, lr}^ │ │ │ │ ldrmi r9, [r9], -r2, lsl #6 │ │ │ │ - blx 9fc316 <__bss_end__@@Base+0x97ec2e> │ │ │ │ + blx 9fc316 <__bss_end__@@Base+0x97ec26> │ │ │ │ smlabtpl r8, r7, r8, pc @ │ │ │ │ svceq 0x0004f854 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ strvc lr, [r3, #-2525] @ 0xfffff623 │ │ │ │ @ instruction: 0xf7c94628 │ │ │ │ @ instruction: 0xf8dbeb4a │ │ │ │ strtmi r3, [r8], -r0 │ │ │ │ ldrmi r3, [r8, r1, lsl #14] │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ ldcle 2, cr4, [r8], #748 @ 0x2ec │ │ │ │ ldmpl r3!, {r0, r2, r4, r8, r9, fp, lr}^ │ │ │ │ - bmi 598454 <__bss_end__@@Base+0x51ad6c> │ │ │ │ + bmi 598454 <__bss_end__@@Base+0x51ad64> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #23 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd107 │ │ │ │ pop {r0, r3, r8, sl, fp, ip, sp, lr} │ │ │ │ - blmi 4223d0 <__bss_end__@@Base+0x3a4ce8> │ │ │ │ + blmi 4223d0 <__bss_end__@@Base+0x3a4ce0> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7c8e7ed │ │ │ │ svclt 0x0000eecc │ │ │ │ andeq r1, r2, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r1, r2, r2, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -55930,52 +55930,52 @@ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r7, fp, lsr #24 │ │ │ │ strcs r4, [r0, #-2603] @ 0xfffff5d5 │ │ │ │ svcmi 0x002b447c │ │ │ │ - blmi b2387c <__bss_end__@@Base+0xaa6194> │ │ │ │ + blmi b2387c <__bss_end__@@Base+0xaa618c> │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ ldmpl fp!, {r0, r1, r2, r5, fp, lr}^ │ │ │ │ movwls r4, #5240 @ 0x1478 │ │ │ │ - b fe7fc3b0 <__bss_end__@@Base+0xfe77ecc8> │ │ │ │ + b fe7fc3b0 <__bss_end__@@Base+0xfe77ecc0> │ │ │ │ eorsle r2, r8, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorsle r2, r0, r1, lsl #16 │ │ │ │ ldmpl lr!, {r1, r5, r8, r9, fp, lr}^ │ │ │ │ adcmi r6, fp, #7536640 @ 0x730000 │ │ │ │ - blmi 8b5900 <__bss_end__@@Base+0x838218> │ │ │ │ + blmi 8b5900 <__bss_end__@@Base+0x838210> │ │ │ │ @ instruction: 0xf8579c03 │ │ │ │ ldmdavs r3!, {r0, r1, pc} │ │ │ │ eoreq pc, r5, r3, asr r8 @ │ │ │ │ @ instruction: 0xf7c93501 │ │ │ │ stmdbge r4, {r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ strbmi r9, [r0], -r4 │ │ │ │ stc 7, cr15, [sl], {200} @ 0xc8 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ ldc 7, cr15, [r4, #-800]! @ 0xfffffce0 │ │ │ │ @ instruction: 0x46046873 │ │ │ │ adcmi r9, fp, #3 │ │ │ │ - blmi 5f5880 <__bss_end__@@Base+0x578198> │ │ │ │ + blmi 5f5880 <__bss_end__@@Base+0x578190> │ │ │ │ ldmpl fp!, {r0, r1, r8, fp, sp, pc}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ ldcl 7, cr15, [sl], #-800 @ 0xfffffce0 │ │ │ │ - blmi 350d30 <__bss_end__@@Base+0x2d3648> │ │ │ │ + blmi 350d30 <__bss_end__@@Base+0x2d3640> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 198554 <__bss_end__@@Base+0x11ae6c> │ │ │ │ + blls 198554 <__bss_end__@@Base+0x11ae64> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 58) │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - blmi 3df4bc <__bss_end__@@Base+0x361dd4> │ │ │ │ + blmi 3df4bc <__bss_end__@@Base+0x361dcc> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 3b84bc <__bss_end__@@Base+0x33add4> │ │ │ │ + blmi 3b84bc <__bss_end__@@Base+0x33adcc> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7c8e7ea │ │ │ │ svclt 0x0000ee52 │ │ │ │ andeq r0, r2, r0, asr pc │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r2, r8, asr #30 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ @@ -55983,15 +55983,15 @@ │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ ldrdeq r0, [r2], -r4 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb95744 <__bss_end__@@Base+0xfeb1805c> │ │ │ │ + bl feb95744 <__bss_end__@@Base+0xfeb18054> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ addlt lr, r8, r8, lsl #1 │ │ │ │ ldrbtmi r4, [lr], #2593 @ 0xa21 │ │ │ │ @ instruction: 0xf8df4c21 │ │ │ │ ldrbtmi ip, [ip], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0xf85e4b21 │ │ │ │ @@ -56006,22 +56006,22 @@ │ │ │ │ @ instruction: 0xf7c94478 │ │ │ │ stmdacs r2, {r1, r5, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d01e │ │ │ │ stmdacs r1, {r1} │ │ │ │ stmdals r5, {r0, r1, r3, ip, lr, pc} │ │ │ │ @ instruction: 0xf7fea906 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ - blls 1351b4 <__bss_end__@@Base+0xb7acc> │ │ │ │ + blls 1351b4 <__bss_end__@@Base+0xb7ac4> │ │ │ │ ldmvs fp, {r1, r2, fp, ip, pc}^ │ │ │ │ ldrmi r3, [r8, r8] │ │ │ │ - blmi 4765b4 <__bss_end__@@Base+0x3f8ecc> │ │ │ │ + blmi 4765b4 <__bss_end__@@Base+0x3f8ec4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 290df0 <__bss_end__@@Base+0x213708> │ │ │ │ + blmi 290df0 <__bss_end__@@Base+0x213700> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 218624 <__bss_end__@@Base+0x19af3c> │ │ │ │ + blls 218624 <__bss_end__@@Base+0x19af34> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ ldclt 0, cr11, [r0, #-32] @ 0xffffffe0 │ │ │ │ stmiapl r3!, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7ef6818 │ │ │ │ stcl 7, cr15, [lr, #800]! @ 0x320 │ │ │ │ andeq r0, r2, r6, ror #28 │ │ │ │ @@ -56030,15 +56030,15 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r9, r0, r0, ror lr │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r2, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb95800 <__bss_end__@@Base+0xfeb18118> │ │ │ │ + bl feb95800 <__bss_end__@@Base+0xfeb18110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xb08d0fb8 │ │ │ │ vnmulmi.f32 s9, s20, s19 │ │ │ │ stclmi 4, cr4, [sl], #-488 @ 0xfffffe18 │ │ │ │ ldrbtmi r9, [lr], #-521 @ 0xfffffdf7 │ │ │ │ ldrbtmi r4, [ip], #-2665 @ 0xfffff597 │ │ │ │ fstmdbxmi sl!, {d20-d71} @ Deprecated │ │ │ │ @@ -56059,21 +56059,21 @@ │ │ │ │ stmdacs r1, {r1} │ │ │ │ mcrls 0, 0, sp, cr8, cr12, {1} │ │ │ │ ldmdbmi ip, {r2, r9, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ ldmdb sl!, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ cmple r6, r0, lsl #16 │ │ │ │ stmiapl r6!, {r0, r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ - blcs 98740 <__bss_end__@@Base+0x1b058> │ │ │ │ - bmi 1675ad0 <__bss_end__@@Base+0x15f83e8> │ │ │ │ + blcs 98740 <__bss_end__@@Base+0x1b050> │ │ │ │ + bmi 1675ad0 <__bss_end__@@Base+0x15f83e0> │ │ │ │ stmiapl r7!, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0xf852683a │ │ │ │ cmplt r8, r3, lsr #32 │ │ │ │ andcc r6, r4, sl, ror #17 │ │ │ │ - blls 2e32a8 <__bss_end__@@Base+0x265bc0> │ │ │ │ + blls 2e32a8 <__bss_end__@@Base+0x265bb8> │ │ │ │ ldrmi r9, [r0, r6, lsl #6] │ │ │ │ stmdals r6, {r0, r9, sl, lr} │ │ │ │ mcrr 7, 12, pc, ip, cr8 @ │ │ │ │ andls r9, sl, r7, lsl #22 │ │ │ │ movwcc r6, #6194 @ 0x1832 │ │ │ │ stclle 2, cr4, [fp], #616 @ 0x268 │ │ │ │ stmdbge sl, {r0, r2, r3, r6, r8, r9, fp, lr} │ │ │ │ @@ -56085,65 +56085,65 @@ │ │ │ │ andvs r5, r1, r0, lsr #16 │ │ │ │ adcscs pc, r7, r0, asr #4 │ │ │ │ stmdapl r1!, {r3, r6, r8, fp, lr}^ │ │ │ │ andcs r6, r0, r8 │ │ │ │ ldrbtmi r4, [r9], #-2375 @ 0xfffff6b9 │ │ │ │ svc 0x002ef7c8 │ │ │ │ stmiapl r3!, {r1, r2, r6, r8, r9, fp, lr}^ │ │ │ │ - bmi 11d873c <__bss_end__@@Base+0x115b054> │ │ │ │ + bmi 11d873c <__bss_end__@@Base+0x115b04c> │ │ │ │ ldrbtmi r4, [sl], #-2871 @ 0xfffff4c9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sp, lr, asr r1 │ │ │ │ - blmi 10adeb4 <__bss_end__@@Base+0x10307cc> │ │ │ │ + blmi 10adeb4 <__bss_end__@@Base+0x10307c4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavc r3!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xd1212b63 │ │ │ │ - blcs 189c8d0 <__bss_end__@@Base+0x181f1e8> │ │ │ │ + blcs 189c8d0 <__bss_end__@@Base+0x181f1e0> │ │ │ │ ldmvc r3!, {r1, r2, r3, r4, r8, ip, lr, pc} │ │ │ │ tstle fp, sp, ror #22 │ │ │ │ stmiapl r7!, {r0, r1, r3, r4, r5, r9, fp, lr} │ │ │ │ bcs 587fc │ │ │ │ - bmi ef5e30 <__bss_end__@@Base+0xe78748> │ │ │ │ + bmi ef5e30 <__bss_end__@@Base+0xe78740> │ │ │ │ ldmdavs r2!, {r1, r2, r5, r7, fp, ip, lr} │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ stmiavs sl!, {r3, r4, r6, r8, ip, sp, pc}^ │ │ │ │ movwls r3, #28676 @ 0x7004 │ │ │ │ movwls r9, #27402 @ 0x6b0a │ │ │ │ @ instruction: 0x46014790 │ │ │ │ @ instruction: 0xf7c89806 │ │ │ │ - blls 239730 <__bss_end__@@Base+0x1bc048> │ │ │ │ + blls 239730 <__bss_end__@@Base+0x1bc040> │ │ │ │ ldmdavs sl!, {r1, r3, ip, pc} │ │ │ │ addsmi r3, sl, #67108864 @ 0x4000000 │ │ │ │ str sp, [pc, fp, ror #25]! │ │ │ │ andcs r4, r7, #770048 @ 0xbc000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ stmdb r6, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ - bmi b72e10 <__bss_end__@@Base+0xaf5728> │ │ │ │ + bmi b72e10 <__bss_end__@@Base+0xaf5720> │ │ │ │ @ instruction: 0xf8d158a1 │ │ │ │ mcrcc 0, 0, r6, cr1, cr0, {7} │ │ │ │ ldmdavc sl, {r5, r7, sl, ip, lr, pc} │ │ │ │ andsle r3, fp, r2, ror sl │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ ldrdvc pc, [ip], #129 @ 0x81 @ │ │ │ │ ldmvs fp!, {r1, r4, r6, r8, fp}^ │ │ │ │ svclt 0x00183b00 │ │ │ │ addsmi r2, r3, #67108864 @ 0x4000000 │ │ │ │ stmiavs fp!, {r0, r1, r3, r8, ip, lr, pc}^ │ │ │ │ andls r4, r7, #56, 12 @ 0x3800000 │ │ │ │ andls r9, r6, #40960 @ 0xa000 │ │ │ │ @ instruction: 0x46014798 │ │ │ │ @ instruction: 0xf7c89806 │ │ │ │ - bls 2396d4 <__bss_end__@@Base+0x1bbfec> │ │ │ │ + bls 2396d4 <__bss_end__@@Base+0x1bbfe4> │ │ │ │ cdpcc 0, 0, cr9, cr1, cr10, {0} │ │ │ │ ldclne 7, cr3, [r3], #-112 @ 0xffffff90 │ │ │ │ str sp, [r1, r9, ror #3] │ │ │ │ - bcc 1d9c90c <__bss_end__@@Base+0x1d1f224> │ │ │ │ + bcc 1d9c90c <__bss_end__@@Base+0x1d1f21c> │ │ │ │ ldmvc sl, {r2, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ ldrb r3, [sp, lr, ror #20] │ │ │ │ stc 7, cr15, [r0, #-800] @ 0xfffffce0 │ │ │ │ andeq r8, r0, r8, asr #4 │ │ │ │ andeq r0, r2, r6, lsr #27 │ │ │ │ andeq r0, r2, r2, lsr #27 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -56163,15 +56163,15 @@ │ │ │ │ ldrdeq r0, [r2], -sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r4, lsr #17 │ │ │ │ strdeq fp, [r0], -r2 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb95a14 <__bss_end__@@Base+0xfeb1832c> │ │ │ │ + bl feb95a14 <__bss_end__@@Base+0xfeb18324> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, ip, r8, asr #31 │ │ │ │ @ instruction: 0xe110f8df │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ ldrbtmi r4, [lr], #3139 @ 0xc43 │ │ │ │ stmib sp, {r0, r1, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi ip, [ip], #-3081 @ 0xfffff3f7 │ │ │ │ @@ -56180,64 +56180,64 @@ │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ @ instruction: 0xf04fc02c │ │ │ │ @ instruction: 0xf8df0c00 │ │ │ │ stmiapl r2!, {r2, r3, r4, r5, r6, r7, lr, pc} │ │ │ │ strmi r9, [sl], -r7, lsl #4 │ │ │ │ stmiapl r3!, {r0, r9, sl, lr}^ │ │ │ │ - blge 2a3468 <__bss_end__@@Base+0x225d80> │ │ │ │ - blls 223468 <__bss_end__@@Base+0x1a5d80> │ │ │ │ + blge 2a3468 <__bss_end__@@Base+0x225d78> │ │ │ │ + blls 223468 <__bss_end__@@Base+0x1a5d78> │ │ │ │ andeq pc, ip, r4, asr r8 @ │ │ │ │ ldmdami r9!, {r1, ip, pc} │ │ │ │ andls r5, r1, r0, lsr #16 │ │ │ │ andls sl, r0, sl, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2103 @ 0xfffff7c9 │ │ │ │ stmia sl!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorle r2, r9, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ eorle r2, r9, r1, lsl #16 │ │ │ │ blcs 654a8 │ │ │ │ - blcs 3ee4e8 <__bss_end__@@Base+0x370e00> │ │ │ │ - blls 2f2d58 <__bss_end__@@Base+0x275670> │ │ │ │ + blcs 3ee4e8 <__bss_end__@@Base+0x370df8> │ │ │ │ + blls 2f2d58 <__bss_end__@@Base+0x275668> │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, r9, ip, sp, pc}^ │ │ │ │ ldmdavs r1, {r1, r8, r9, ip, sp, pc}^ │ │ │ │ subsvs r3, r1, r1, lsl #2 │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ andcc r6, r1, #5898240 @ 0x5a0000 │ │ │ │ - blmi b16a0c <__bss_end__@@Base+0xa99324> │ │ │ │ + blmi b16a0c <__bss_end__@@Base+0xa9931c> │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0x0194f8d3 │ │ │ │ stcl 7, cr15, [r0], #-800 @ 0xfffffce0 │ │ │ │ stmdals sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ stmdavs r0, {r0, r8, sp}^ │ │ │ │ cmnpne r4, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1a19909 │ │ │ │ - blx fec7ecfc <__bss_end__@@Base+0xfec01614> │ │ │ │ + blx fec7ecfc <__bss_end__@@Base+0xfec0160c> │ │ │ │ stmdbeq r9, {r0, r7, r8, ip, sp, lr, pc}^ │ │ │ │ cmneq r5, r3, asr #19 │ │ │ │ stmiapl r3!, {r0, r5, r8, r9, fp, lr}^ │ │ │ │ and r6, r2, r8, lsl r8 │ │ │ │ stmiapl r3!, {r5, r8, r9, fp, lr}^ │ │ │ │ - bmi 85893c <__bss_end__@@Base+0x7db254> │ │ │ │ + bmi 85893c <__bss_end__@@Base+0x7db24c> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, ip, lr, lsl r1 │ │ │ │ ldmdbmi fp, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ - blmi 706930 <__bss_end__@@Base+0x689248> │ │ │ │ + blmi 706930 <__bss_end__@@Base+0x689240> │ │ │ │ ldclcs 2, cr15, [r2], {64} @ 0x40 │ │ │ │ stmdapl r1!, {r1, r3, r4, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ @ instruction: 0xf8c358e3 │ │ │ │ @ instruction: 0xf7ecc000 │ │ │ │ andls pc, r7, r5, asr pc @ │ │ │ │ @ instruction: 0xf7ec9809 │ │ │ │ ldmdbmi r5, {r0, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bls 210128 <__bss_end__@@Base+0x192a40> │ │ │ │ + bls 210128 <__bss_end__@@Base+0x192a38> │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ cdp 7, 0, cr15, cr6, cr8, {6} │ │ │ │ stmiapl r3!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ bfi r6, r8, #16, #7 │ │ │ │ mcrr 7, 12, pc, r0, cr8 @ │ │ │ │ muleq r2, r2, fp │ │ │ │ andeq r0, r2, sl, lsl #23 │ │ │ │ @@ -56260,15 +56260,15 @@ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ @ instruction: 0xf8dfb097 │ │ │ │ @ instruction: 0xf06fe27c │ │ │ │ ldcmi 2, cr0, [lr], {38} @ 0x26 │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ andsls ip, r3, #120, 4 @ 0x80000007 │ │ │ │ - bmi fe78fb88 <__bss_end__@@Base+0xfe7124a0> │ │ │ │ + bmi fe78fb88 <__bss_end__@@Base+0xfe712498> │ │ │ │ @ instruction: 0xf85e4b9d │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ @ instruction: 0xf04f9215 │ │ │ │ strmi r0, [sl], -r0, lsl #4 │ │ │ │ andne pc, ip, r4, asr r8 @ │ │ │ │ rsbgt pc, r4, #14614528 @ 0xdf0000 │ │ │ │ movwls r5, #55523 @ 0xd8e3 │ │ │ │ @@ -56290,115 +56290,115 @@ │ │ │ │ stmdage pc, {r0, r1, r2, r9, sl, lr} @ │ │ │ │ ldmdage r2, {r1, ip, pc} │ │ │ │ stmmi fp, {ip, pc} │ │ │ │ @ instruction: 0xf7c84478 │ │ │ │ stmdacs r2, {r2, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf020d06e │ │ │ │ stmdacs r1, {r1} │ │ │ │ - bls 4f2b58 <__bss_end__@@Base+0x475470> │ │ │ │ + bls 4f2b58 <__bss_end__@@Base+0x475468> │ │ │ │ stmibmi r6, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x46186892 │ │ │ │ movwls r4, #54393 @ 0xd479 │ │ │ │ @ instruction: 0xf7c84615 │ │ │ │ stmdacs r0, {r3, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ - blmi fe0f2fb0 <__bss_end__@@Base+0xfe0758c8> │ │ │ │ + blmi fe0f2fb0 <__bss_end__@@Base+0xfe0758c0> │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrmi r5, [r8], r3, ror #17 │ │ │ │ stmdavc r3, {r0, r4, fp, ip, pc} │ │ │ │ rsbsle r2, r5, sp, lsr #22 │ │ │ │ andcs r4, r0, #129024 @ 0x1f800 │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ stmiapl r3!, {r0, r9, fp}^ │ │ │ │ movwcs r9, #4864 @ 0x1300 │ │ │ │ - bl 2fc96c <__bss_end__@@Base+0x27f284> │ │ │ │ + bl 2fc96c <__bss_end__@@Base+0x27f27c> │ │ │ │ stccs 6, cr4, [r0, #-20] @ 0xffffffec │ │ │ │ @ instruction: 0x4628d07e │ │ │ │ svc 0x00a0f7c7 │ │ │ │ rsbsle r2, r9, r0, lsl #16 │ │ │ │ ldmdals r0, {r1, r2, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ stmdavs r3, {r1, r5, r6, r7, fp, ip, lr} │ │ │ │ svclt 0x001842bb │ │ │ │ teqle r4, r3 @ │ │ │ │ ldmdbge r4, {r0, r1, r4, r5, r7, fp, sp, lr} │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ adcshi pc, r7, r0 │ │ │ │ @ instruction: 0xf1b99b14 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ movweq pc, #12323 @ 0x3023 @ │ │ │ │ - bls 5236d8 <__bss_end__@@Base+0x4a5ff0> │ │ │ │ + bls 5236d8 <__bss_end__@@Base+0x4a5fe8> │ │ │ │ strtmi r4, [r9], -r0, asr #12 │ │ │ │ @ instruction: 0xf9dcf7ff │ │ │ │ andeq pc, r1, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ @ instruction: 0xf1ba0952 │ │ │ │ cmnle sl, r0, lsl #30 │ │ │ │ stmdami r6!, {r1, r8, r9, fp, ip, sp, pc}^ │ │ │ │ - blmi 19c72dc <__bss_end__@@Base+0x1949bf4> │ │ │ │ + blmi 19c72dc <__bss_end__@@Base+0x1949bec> │ │ │ │ stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r8, sp} │ │ │ │ stc 7, cr15, [r6, #-800] @ 0xfffffce0 │ │ │ │ stmiapl r3!, {r0, r1, r5, r6, r8, r9, fp, lr}^ │ │ │ │ - bmi 1918b1c <__bss_end__@@Base+0x189b434> │ │ │ │ + bmi 1918b1c <__bss_end__@@Base+0x189b42c> │ │ │ │ ldrbtmi r4, [sl], #-2899 @ 0xfffff4ad │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r6, r0, asr #32 │ │ │ │ pop {r0, r1, r2, r4, ip, sp, pc} │ │ │ │ - bmi 17a2a98 <__bss_end__@@Base+0x17253b0> │ │ │ │ + bmi 17a2a98 <__bss_end__@@Base+0x17253a8> │ │ │ │ addsmi r5, r3, #10616832 @ 0xa20000 │ │ │ │ @ instruction: 0xf1bad054 │ │ │ │ cmnle r9, r0, lsl #30 │ │ │ │ stmiapl r3!, {r1, r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7e66818 │ │ │ │ @ instruction: 0xf04f980d │ │ │ │ @ instruction: 0xf7d30900 │ │ │ │ strmi pc, [r0], r1, lsr #23 │ │ │ │ orrsle r2, r9, r0, lsl #16 │ │ │ │ vmul.i8 q10, q0, │ │ │ │ - blmi 158db4c <__bss_end__@@Base+0x1510464> │ │ │ │ + blmi 158db4c <__bss_end__@@Base+0x151045c> │ │ │ │ stmdapl r1!, {r0, r2, r4, r6, r9, fp, lr}^ │ │ │ │ andvs r4, sl, sl, ror r4 │ │ │ │ stmiapl r3!, {r2, r4, r6, r8, fp, lr}^ │ │ │ │ ldrbtmi r9, [r9], #-2575 @ 0xfffff5f1 │ │ │ │ andgt pc, r0, r3, asr #17 │ │ │ │ stc 7, cr15, [sl, #-800] @ 0xfffffce0 │ │ │ │ stmiapl r3!, {r0, r3, r6, r8, r9, fp, lr}^ │ │ │ │ bfi r6, r8, (invalid: 16:10) │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ @ instruction: 0xf7c70a00 │ │ │ │ stmdacs r0, {r1, r2, r4, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - blmi 1373168 <__bss_end__@@Base+0x12f5a80> │ │ │ │ + blmi 1373168 <__bss_end__@@Base+0x12f5a78> │ │ │ │ ldmdals r1, {r0, r9, sl, lr} │ │ │ │ - beq bac78 <__bss_end__@@Base+0x3d590> │ │ │ │ + beq bac78 <__bss_end__@@Base+0x3d588> │ │ │ │ ldmdavs sl, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ movwcs r9, #4864 @ 0x1300 │ │ │ │ - b fe2fca6c <__bss_end__@@Base+0xfe27f384> │ │ │ │ + b fe2fca6c <__bss_end__@@Base+0xfe27f37c> │ │ │ │ ldrb r4, [lr, -r5, lsl #12]! │ │ │ │ - blls 491440 <__bss_end__@@Base+0x413d58> │ │ │ │ + blls 491440 <__bss_end__@@Base+0x413d50> │ │ │ │ stmiapl r2!, {r0, r2, r3, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf7c86815 │ │ │ │ - bmi 10f9498 <__bss_end__@@Base+0x107bdb0> │ │ │ │ - blls 386f68 <__bss_end__@@Base+0x309880> │ │ │ │ + bmi 10f9498 <__bss_end__@@Base+0x107bda8> │ │ │ │ + blls 386f68 <__bss_end__@@Base+0x309878> │ │ │ │ ldrbtmi r9, [sl], #-0 │ │ │ │ @ instruction: 0xf7c84628 │ │ │ │ - blmi db8d70 <__bss_end__@@Base+0xd3b688> │ │ │ │ + blmi db8d70 <__bss_end__@@Base+0xd3b680> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ strtmi lr, [r8], -r1, lsr #15 │ │ │ │ @ instruction: 0xf7c7920d │ │ │ │ strtmi lr, [r8], -r6, ror #31 │ │ │ │ ldmda ip, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ str r9, [fp, sp, lsl #20] │ │ │ │ blcs 58d98 │ │ │ │ strls sp, [sp], #-167 @ 0xffffff59 │ │ │ │ ldrmi r2, [ip], -r1, lsl #14 │ │ │ │ ldmvs r3!, {r1, r2, r4, sp, lr, pc} │ │ │ │ @ instruction: 0x4798a914 │ │ │ │ - blls 56b8a0 <__bss_end__@@Base+0x4ee1b8> │ │ │ │ + blls 56b8a0 <__bss_end__@@Base+0x4ee1b0> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf023d002 │ │ │ │ tstls r4, #201326592 @ 0xc000000 │ │ │ │ @ instruction: 0x46299a13 │ │ │ │ @ instruction: 0xf7ff4640 │ │ │ │ stmdavs r4!, {r0, r3, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00142801 │ │ │ │ @@ -56409,20 +56409,20 @@ │ │ │ │ @ instruction: 0xf1ba463a │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ strb sl, [lr, r5, ror #30] │ │ │ │ @ instruction: 0xf7c74628 │ │ │ │ @ instruction: 0x4628efb6 │ │ │ │ svc 0x00ecf7c7 │ │ │ │ stmdami r1!, {r1, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - blmi 5874b8 <__bss_end__@@Base+0x509dd0> │ │ │ │ + blmi 5874b8 <__bss_end__@@Base+0x509dc8> │ │ │ │ @ instruction: 0xe75c4478 │ │ │ │ eorscs r4, r3, #2031616 @ 0x1f0000 │ │ │ │ - blmi 4e5c2c <__bss_end__@@Base+0x468544> │ │ │ │ + blmi 4e5c2c <__bss_end__@@Base+0x46853c> │ │ │ │ @ instruction: 0xe7564478 │ │ │ │ - b ff67cb20 <__bss_end__@@Base+0xff5ff438> │ │ │ │ + b ff67cb20 <__bss_end__@@Base+0xff5ff430> │ │ │ │ andeq r0, r2, ip, lsr #20 │ │ │ │ andeq r0, r2, r4, lsr #20 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ @@ -56453,19 +56453,19 @@ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ ldmdbmi r3, {r2, r4, r7, ip, sp, pc}^ │ │ │ │ @ instruction: 0x46144d53 │ │ │ │ andcs r4, r0, #2030043136 @ 0x79000000 │ │ │ │ ldrbtmi r9, [sp], #-779 @ 0xfffffcf5 │ │ │ │ pkhtbmi r4, r0, r1, asr #22 │ │ │ │ - bvc 779410 <__bss_end__@@Base+0x6fbd28> │ │ │ │ + bvc 779410 <__bss_end__@@Base+0x6fbd20> │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9313 │ │ │ │ stmdavc r3, {r8, r9} │ │ │ │ - blcs 1f634e0 <__bss_end__@@Base+0x1ee5df8> │ │ │ │ + blcs 1f634e0 <__bss_end__@@Base+0x1ee5df0> │ │ │ │ addhi pc, r3, r0 │ │ │ │ ldrbtmi r4, [r9], #-2379 @ 0xfffff6b5 │ │ │ │ ldc 7, cr15, [r2, #800]! @ 0x320 │ │ │ │ cdpcs 6, 0, cr4, cr0, cr6, {0} │ │ │ │ addhi pc, r7, r0 │ │ │ │ stmdbge sp, {r3, r6, r8, r9, fp, lr} │ │ │ │ stmiapl sp!, {r1, r2, r7, sp}^ │ │ │ │ @@ -56475,26 +56475,26 @@ │ │ │ │ ldrmi r6, [r8, fp, ror #29] │ │ │ │ strmi r6, [r1], fp, lsr #19 │ │ │ │ addcs sl, r0, fp, lsl #18 │ │ │ │ stmdals fp, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ svc 0x0082f7c7 │ │ │ │ orrcc pc, r9, r0, asr #4 │ │ │ │ movwcs lr, #2519 @ 0x9d7 │ │ │ │ - bne fe722d20 <__bss_end__@@Base+0xfe6a5638> │ │ │ │ + bne fe722d20 <__bss_end__@@Base+0xfe6a5630> │ │ │ │ tstls r0, #67108864 @ 0x4000000 │ │ │ │ movwcs lr, #10711 @ 0x29d7 │ │ │ │ @ instruction: 0x463a1a9b │ │ │ │ tstls r2, #67108864 @ 0x4000000 │ │ │ │ msrvc SPSR_c, #1325400064 @ 0x4f000000 │ │ │ │ - blge 423910 <__bss_end__@@Base+0x3a6228> │ │ │ │ + blge 423910 <__bss_end__@@Base+0x3a6220> │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ strcs r7, [r0, -r2, ror #6] │ │ │ │ smladls pc, r1, r7, r9 @ │ │ │ │ - bl 19fcc3c <__bss_end__@@Base+0x197f554> │ │ │ │ - bls 3d0c60 <__bss_end__@@Base+0x353578> │ │ │ │ + bl 19fcc3c <__bss_end__@@Base+0x197f54c> │ │ │ │ + bls 3d0c60 <__bss_end__@@Base+0x353570> │ │ │ │ strbmi r9, [fp], -r7, lsl #4 │ │ │ │ addcs r9, r6, fp, lsl #20 │ │ │ │ addscs r9, r2, #268435456 @ 0x10000000 │ │ │ │ andls r9, r6, #8, 14 @ 0x200000 │ │ │ │ strls r2, [r5], -r5, ror #4 │ │ │ │ @ instruction: 0xf1049204 │ │ │ │ andls r0, r3, #132, 4 @ 0x40000008 │ │ │ │ @@ -56507,36 +56507,36 @@ │ │ │ │ @ instruction: 0xf8942201 │ │ │ │ mrcne 0, 0, sl, cr15, cr12, {2} │ │ │ │ subscs pc, ip, r4, lsl #17 │ │ │ │ svclt 0x00186fa3 │ │ │ │ stclvs 7, cr2, [r0, #-4]! │ │ │ │ rsbsls pc, r8, r4, asr #17 │ │ │ │ @ instruction: 0xf7e4930a │ │ │ │ - blls 2fe0c8 <__bss_end__@@Base+0x2809e0> │ │ │ │ + blls 2fe0c8 <__bss_end__@@Base+0x2809d8> │ │ │ │ @ instruction: 0x67a34630 │ │ │ │ subsge pc, ip, r4, lsl #17 │ │ │ │ @ instruction: 0xf7c86627 │ │ │ │ stmdbvs fp!, {r2, r3, r4, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ ldrmi r4, [r8, r8, asr #12] │ │ │ │ svcvs 0x00a069eb │ │ │ │ @ instruction: 0xf8984798 │ │ │ │ ldrtmi r3, [r0], -r0 │ │ │ │ andsle r2, r5, ip, ror fp │ │ │ │ ldc 7, cr15, [sl], #-800 @ 0xfffffce0 │ │ │ │ - blmi 4115e8 <__bss_end__@@Base+0x393f00> │ │ │ │ + blmi 4115e8 <__bss_end__@@Base+0x393ef8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 518e10 <__bss_end__@@Base+0x49b728> │ │ │ │ + blls 518e10 <__bss_end__@@Base+0x49b720> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_mon │ │ │ │ pop {r2, r4, ip, sp, pc} │ │ │ │ stmdbmi sp, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldrbtmi r3, [r9], #-1 │ │ │ │ stcl 7, cr15, [ip], {199} @ 0xc7 │ │ │ │ ldrb r4, [sl, -r6, lsl #12]! │ │ │ │ - b fef7cce8 <__bss_end__@@Base+0xfeeff600> │ │ │ │ + b fef7cce8 <__bss_end__@@Base+0xfeeff5f8> │ │ │ │ @ instruction: 0xf7c8e7e8 │ │ │ │ @ instruction: 0xf04fe9f2 │ │ │ │ @ instruction: 0xe7e330ff │ │ │ │ andeq r0, r2, ip, lsr #14 │ │ │ │ andeq r0, r2, r6, lsr #14 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r0, r2, lsl #10 │ │ │ │ @@ -56545,25 +56545,25 @@ │ │ │ │ strdeq fp, [r0], -sl │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ ldcmi 0, cr11, [r1, #620] @ 0x26c │ │ │ │ ldcmi 2, cr2, [r1], {0} │ │ │ │ - blmi fe490000 <__bss_end__@@Base+0xfe412918> │ │ │ │ + blmi fe490000 <__bss_end__@@Base+0xfe412910> │ │ │ │ ldrbtmi r9, [ip], #-526 @ 0xfffffdf2 │ │ │ │ andscs lr, r0, #3358720 @ 0x334000 │ │ │ │ stmiapl sl!, {r0, r1, r2, r3, r7, r9, fp, lr} │ │ │ │ andsls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmiapl r3!, {r1, r3, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ tstls r3, #217 @ 0xd9 │ │ │ │ - blmi fe290638 <__bss_end__@@Base+0xfe212f50> │ │ │ │ + blmi fe290638 <__bss_end__@@Base+0xfe212f48> │ │ │ │ stmmi r9, {r0, r4, r8, sl, fp, sp, pc} │ │ │ │ movwls r5, #51427 @ 0xc8e3 │ │ │ │ andls r5, sl, r0, lsr #16 │ │ │ │ strls r4, [r9, #-2183] @ 0xfffff779 │ │ │ │ stmdapl r0!, {r4, r8, sl, fp, sp, pc} │ │ │ │ andls r9, r6, r8 │ │ │ │ strls r4, [r7, #-2181] @ 0xfffff77b │ │ │ │ @@ -56575,15 +56575,15 @@ │ │ │ │ stmmi r1, {ip, pc} │ │ │ │ ldrbtmi r9, [r8], #-1283 @ 0xfffffafd │ │ │ │ stc 7, cr15, [ip, #800]! @ 0x320 │ │ │ │ rsble r2, lr, r2, lsl #16 │ │ │ │ andeq pc, r2, r0, lsr #32 │ │ │ │ rsbsle r2, lr, r1, lsl #16 │ │ │ │ @ instruction: 0xf0029a0f │ │ │ │ - blcs bfa90 <__bss_end__@@Base+0x423a8> │ │ │ │ + blcs bfa90 <__bss_end__@@Base+0x423a0> │ │ │ │ addhi pc, sl, r0, asr #32 │ │ │ │ @ instruction: 0xf7d64610 │ │ │ │ @ instruction: 0x4680feff │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ svcvs 0x00808082 │ │ │ │ rsbsle r2, lr, r0, lsl #16 │ │ │ │ stmiapl r5!, {r2, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ @@ -56606,66 +56606,66 @@ │ │ │ │ ldrls r3, [r5, #-3585] @ 0xfffff1ff │ │ │ │ ldmdavs lr!, {r0, r1, r2, r4, r9, sl, ip, pc} │ │ │ │ svcls 0x0013463d │ │ │ │ rsbs fp, sl, r6, lsr #18 │ │ │ │ svcvs 0x0008f855 │ │ │ │ rsbsle r2, r6, r0, lsl #28 │ │ │ │ ldrtmi r6, [r8], -r9, ror #16 │ │ │ │ - bl ffa7ce20 <__bss_end__@@Base+0xff9ff738> │ │ │ │ + bl ffa7ce20 <__bss_end__@@Base+0xff9ff730> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - blls 3e9758 <__bss_end__@@Base+0x36c070> │ │ │ │ + blls 3e9758 <__bss_end__@@Base+0x36c068> │ │ │ │ strbmi r9, [r2], -r0, lsl #4 │ │ │ │ ldmdals r2, {r0, r1, r2, r3, r8, fp, ip, pc} │ │ │ │ svcls 0x001347b0 │ │ │ │ ldmdbmi r7, {r0, r2, r9, sl, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - bl ff67ce40 <__bss_end__@@Base+0xff5ff758> │ │ │ │ + bl ff67ce40 <__bss_end__@@Base+0xff5ff750> │ │ │ │ cmplt r0, r5, asr r9 │ │ │ │ - blcs 1c5d014 <__bss_end__@@Base+0x1bdf92c> │ │ │ │ + blcs 1c5d014 <__bss_end__@@Base+0x1bdf924> │ │ │ │ ldmdavc fp!, {r4, r8, ip, lr, pc}^ │ │ │ │ tstle sp, r3, ror fp │ │ │ │ ldmdblt fp, {r0, r1, r3, r4, r5, r7, fp, ip, sp, lr}^ │ │ │ │ stmdapl r1!, {r0, r4, r6, r8, fp, lr}^ │ │ │ │ - blls 3e8f8c <__bss_end__@@Base+0x36b8a4> │ │ │ │ + blls 3e8f8c <__bss_end__@@Base+0x36b89c> │ │ │ │ stmib sp, {r1, r6, r9, sl, lr}^ │ │ │ │ stmdbls pc, {r8} @ │ │ │ │ @ instruction: 0xf7ff9812 │ │ │ │ @ instruction: 0x4605fe95 │ │ │ │ andle r1, r4, fp, ror #24 │ │ │ │ - blmi 132d5c8 <__bss_end__@@Base+0x12afee0> │ │ │ │ + blmi 132d5c8 <__bss_end__@@Base+0x12afed8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdami sl, {r1, r4, sp, lr, pc}^ │ │ │ │ strbcc pc, [pc, #576] @ 3f1a0 @ │ │ │ │ stmdbmi sl, {r0, r3, r6, r8, r9, fp, lr}^ │ │ │ │ stmdapl r0!, {r0, r1, r4, r9, fp, ip, pc} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ stmdbmi r8, {sp}^ │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7c8601d │ │ │ │ - blmi 11f9aec <__bss_end__@@Base+0x117c404> │ │ │ │ + blmi 11f9aec <__bss_end__@@Base+0x117c3fc> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi d51898 <__bss_end__@@Base+0xcd41b0> │ │ │ │ + blmi d51898 <__bss_end__@@Base+0xcd41a8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 698ff4 <__bss_end__@@Base+0x61b90c> │ │ │ │ + blls 698ff4 <__bss_end__@@Base+0x61b904> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r6, r0, lsl #6 │ │ │ │ pop {r0, r1, r3, r4, ip, sp, pc} │ │ │ │ - bls 41ff5c <__bss_end__@@Base+0x3a2874> │ │ │ │ + bls 41ff5c <__bss_end__@@Base+0x3a286c> │ │ │ │ vst2.8 {d20-d21}, [pc :256], r9 │ │ │ │ - blmi e9c554 <__bss_end__@@Base+0xe1ee6c> │ │ │ │ + blmi e9c554 <__bss_end__@@Base+0xe1ee64> │ │ │ │ stmdapl r0!, {r0, r2, r3, r4, r5, r8, fp, lr} │ │ │ │ andvs r4, r1, r9, ror r4 │ │ │ │ ldmdbmi ip!, {sp} │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7c8601d │ │ │ │ - bmi ef9aac <__bss_end__@@Base+0xe7c3c4> │ │ │ │ + bmi ef9aac <__bss_end__@@Base+0xe7c3bc> │ │ │ │ stmiapl r1!, {r0, r2, r4, r5, r8, r9, fp, lr} │ │ │ │ stmdavs fp, {r1, r5, r6, r7, fp, ip, lr} │ │ │ │ addmi r6, r3, #16, 16 @ 0x100000 │ │ │ │ - bmi bb3334 <__bss_end__@@Base+0xb35c4c> │ │ │ │ + bmi bb3334 <__bss_end__@@Base+0xb35c44> │ │ │ │ ldmdavs r0, {r1, r5, r7, fp, ip, lr} │ │ │ │ sbcsle r4, r5, r3, lsl #5 │ │ │ │ @ instruction: 0xf8504618 │ │ │ │ ldmvs fp, {r3, r8, r9, fp, ip, sp}^ │ │ │ │ bfi r4, r8, #15, #1 │ │ │ │ ldrbtmi r4, [fp], #-2865 @ 0xfffff4cf │ │ │ │ @ instruction: 0xf04fe723 │ │ │ │ @@ -56678,15 +56678,15 @@ │ │ │ │ rsbeq lr, r0, r3, lsl #22 │ │ │ │ cdp2 0, 12, cr15, cr14, cr4, {0} │ │ │ │ strmi r9, [r3], -ip, lsl #20 │ │ │ │ @ instruction: 0xe7649011 │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ ldmib sp, {r3, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ andls r2, sp, #20, 2 │ │ │ │ - bne fe2a3c50 <__bss_end__@@Base+0xfe226568> │ │ │ │ + bne fe2a3c50 <__bss_end__@@Base+0xfe226560> │ │ │ │ strcc pc, [r3, #-2817] @ 0xfffff4ff │ │ │ │ @ instruction: 0x6116e9dd │ │ │ │ smlabbcc r1, r9, fp, r1 │ │ │ │ sbcsvc lr, r1, r1, lsl #22 │ │ │ │ rsbeq lr, r0, r5, lsl #22 │ │ │ │ cdp2 0, 11, cr15, cr6, cr4, {0} │ │ │ │ ldmib sp, {r0, r2, r9, sl, lr}^ │ │ │ │ @@ -56715,116 +56715,116 @@ │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ andeq r0, r2, r4, lsr r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq fp, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r7, r0, lr, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb962b4 <__bss_end__@@Base+0xfeb18bcc> │ │ │ │ + bl feb962b4 <__bss_end__@@Base+0xfeb18bc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bleq 33a73c <__bss_end__@@Base+0x2bd054> │ │ │ │ + bleq 33a73c <__bss_end__@@Base+0x2bd04c> │ │ │ │ mrc 15, 1, fp, cr1, cr15, {6} │ │ │ │ @ instruction: 0xeef60a82 │ │ │ │ vmul.f32 s14, s0, s0 │ │ │ │ @ instruction: 0xeeb70a27 │ │ │ │ @ instruction: 0xf7c80ac0 │ │ │ │ @ instruction: 0xf06febca │ │ │ │ cdp 0, 11, cr0, cr7, cr13, {0} │ │ │ │ @ instruction: 0xf7e60bc0 │ │ │ │ strdcs pc, [r1], -r7 │ │ │ │ svclt 0x0000bd08 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ ... │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb962fc <__bss_end__@@Base+0xfeb18c14> │ │ │ │ + bl feb962fc <__bss_end__@@Base+0xfeb18c0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ adclt r0, r3, r0, ror #30 │ │ │ │ andcs r4, r0, #23296 @ 0x5b00 │ │ │ │ ldrbtmi r4, [ip], #-3931 @ 0xfffff0a5 │ │ │ │ @ instruction: 0xf88d4b5b │ │ │ │ ldrbtmi r2, [pc], #-32 @ 3f114 │ │ │ │ @ instruction: 0x46064a5a │ │ │ │ strmi r5, [ip], -r2, lsr #17 │ │ │ │ ldmdavs r2, {r0, r2, r8, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f9221 │ │ │ │ - bge 1bf928 <__bss_end__@@Base+0x142240> │ │ │ │ - blge 215520 <__bss_end__@@Base+0x197e38> │ │ │ │ + bge 1bf928 <__bss_end__@@Base+0x142238> │ │ │ │ + blge 215520 <__bss_end__@@Base+0x197e30> │ │ │ │ stcvc 5, cr15, [lr], #20 │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf85ef7ed │ │ │ │ blcs 65d58 │ │ │ │ cmple r3, lr, lsl #24 │ │ │ │ - bvc 1ba8b8 <__bss_end__@@Base+0x13d1d0> │ │ │ │ - bvc 107ad1c <__bss_end__@@Base+0xffd634> │ │ │ │ - blx 47ad10 <__bss_end__@@Base+0x3fd628> │ │ │ │ + bvc 1ba8b8 <__bss_end__@@Base+0x13d1c8> │ │ │ │ + bvc 107ad1c <__bss_end__@@Base+0xffd62c> │ │ │ │ + blx 47ad10 <__bss_end__@@Base+0x3fd620> │ │ │ │ ldcl 1, cr13, [sp, #304] @ 0x130 │ │ │ │ vmov.f32 s15, #86 @ 0x3eb00000 0.3437500 │ │ │ │ vneg.f32 s15, s0 │ │ │ │ cmpple r5, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ strvc pc, [lr, #1285]! @ 0x505 │ │ │ │ - blge 164564 <__bss_end__@@Base+0xe6e7c> │ │ │ │ + blge 164564 <__bss_end__@@Base+0xe6e74> │ │ │ │ ldmib r6, {r0, r1, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf7ed0102 │ │ │ │ - blmi 11bd584 <__bss_end__@@Base+0x113fe9c> │ │ │ │ + blmi 11bd584 <__bss_end__@@Base+0x113fe94> │ │ │ │ stmdavc fp!, {r0, r2, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ cmple r6, r0, lsl #22 │ │ │ │ blcs 5d328 │ │ │ │ stmiavc fp!, {r5, r6, r8, ip, lr, pc} │ │ │ │ cmnle r6, r0, lsl #22 │ │ │ │ blcs 5d534 │ │ │ │ @ instruction: 0xf89dd142 │ │ │ │ blcs 4b210 │ │ │ │ stmdavs r0!, {r0, r1, r2, r4, r5, r8, ip, lr, pc} │ │ │ │ eor fp, r7, r8, lsl r9 │ │ │ │ svceq 0x000cf854 │ │ │ │ stmdbge r8, {r5, r8, r9, ip, sp, pc} │ │ │ │ - b fe5fd0c4 <__bss_end__@@Base+0xfe57f9dc> │ │ │ │ + b fe5fd0c4 <__bss_end__@@Base+0xfe57f9d4> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - bvc 23a920 <__bss_end__@@Base+0x1bd238> │ │ │ │ - blpl c3a82c <__bss_end__@@Base+0xbbd144> │ │ │ │ - bvs fa804 <__bss_end__@@Base+0x7d11c> │ │ │ │ - blvc ffa3ac98 <__bss_end__@@Base+0xff9bd5b0> │ │ │ │ - bne 17a814 <__bss_end__@@Base+0xfd12c> │ │ │ │ + bvc 23a920 <__bss_end__@@Base+0x1bd230> │ │ │ │ + blpl c3a82c <__bss_end__@@Base+0xbbd13c> │ │ │ │ + bvs fa804 <__bss_end__@@Base+0x7d114> │ │ │ │ + blvc ffa3ac98 <__bss_end__@@Base+0xff9bd5a8> │ │ │ │ + bne 17a814 <__bss_end__@@Base+0xfd124> │ │ │ │ cdp 8, 11, cr6, cr7, cr3, {3} │ │ │ │ ldmdavs r0!, {r1, r2, r6, r7, r9, fp, sp, lr}^ │ │ │ │ - bne 10baca8 <__bss_end__@@Base+0x103d5c0> │ │ │ │ - bcs 1fa840 <__bss_end__@@Base+0x17d158> │ │ │ │ - blvc 1baa6c <__bss_end__@@Base+0x13d384> │ │ │ │ - bne 1ba948 <__bss_end__@@Base+0x13d260> │ │ │ │ - beq 17a94c <__bss_end__@@Base+0xfd264> │ │ │ │ - beq 13a850 <__bss_end__@@Base+0xbd168> │ │ │ │ - blpl 1fabfc <__bss_end__@@Base+0x17d514> │ │ │ │ - blcs ff1badc0 <__bss_end__@@Base+0xff13d6d8> │ │ │ │ + bne 10baca8 <__bss_end__@@Base+0x103d5b8> │ │ │ │ + bcs 1fa840 <__bss_end__@@Base+0x17d150> │ │ │ │ + blvc 1baa6c <__bss_end__@@Base+0x13d37c> │ │ │ │ + bne 1ba948 <__bss_end__@@Base+0x13d258> │ │ │ │ + beq 17a94c <__bss_end__@@Base+0xfd25c> │ │ │ │ + beq 13a850 <__bss_end__@@Base+0xbd160> │ │ │ │ + blpl 1fabfc <__bss_end__@@Base+0x17d50c> │ │ │ │ + blcs ff1badc0 <__bss_end__@@Base+0xff13d6d0> │ │ │ │ mul r0, r8, r7 │ │ │ │ - bmi a071ec <__bss_end__@@Base+0x989b04> │ │ │ │ + bmi a071ec <__bss_end__@@Base+0x989afc> │ │ │ │ ldrbtmi r4, [sl], #-2852 @ 0xfffff4dc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, r3, r3, lsr r1 │ │ │ │ stmdage r8, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ stmib r6!, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwcs r4, #1128 @ 0x468 │ │ │ │ strb r7, [r0, r3, asr #15] │ │ │ │ rsbcs r4, r4, #491520 @ 0x78000 │ │ │ │ ldrbtmi sl, [r9], #-2056 @ 0xfffff7f8 │ │ │ │ - b ff87d13c <__bss_end__@@Base+0xff7ffa54> │ │ │ │ + b ff87d13c <__bss_end__@@Base+0xff7ffa4c> │ │ │ │ mlacc r0, sp, r8, pc @ │ │ │ │ adcsle r2, r6, r0, lsl #22 │ │ │ │ - blmi 6f91dc <__bss_end__@@Base+0x67baf4> │ │ │ │ + blmi 6f91dc <__bss_end__@@Base+0x67baec> │ │ │ │ ldm r3, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf8ad0003 │ │ │ │ stmdavc fp!, {r2, r5, ip}^ │ │ │ │ stceq 0, cr9, [r9], {8} │ │ │ │ eorne pc, r6, sp, lsl #17 │ │ │ │ addsle r2, lr, r0, lsl #22 │ │ │ │ rsbcs r4, r4, #20, 18 @ 0x50000 │ │ │ │ ldrbtmi sl, [r9], #-2056 @ 0xfffff7f8 │ │ │ │ - b ff27d16c <__bss_end__@@Base+0xff1ffa84> │ │ │ │ + b ff27d16c <__bss_end__@@Base+0xff1ffa7c> │ │ │ │ blcs 5d4fc │ │ │ │ ldmdbmi r1, {r3, r4, r7, ip, lr, pc} │ │ │ │ stmdage r8, {r2, r5, r6, r9, sp} │ │ │ │ @ instruction: 0xf7c84479 │ │ │ │ stmiavc fp!, {r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ addsle r2, r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf7c7e7d4 │ │ │ │ @@ -56838,77 +56838,77 @@ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ andeq r0, r2, sl, asr #3 │ │ │ │ andeq fp, r0, r2 │ │ │ │ ldrdeq sl, [r0], -r4 │ │ │ │ @ instruction: 0x0000afbe │ │ │ │ @ instruction: 0x0000afb4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb964a4 <__bss_end__@@Base+0xfeb18dbc> │ │ │ │ + bl feb964a4 <__bss_end__@@Base+0xfeb18db4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r9], r0 @ │ │ │ │ vsubl.s8 q9, d4, d0 │ │ │ │ @ instruction: 0xf04f0240 │ │ │ │ @ instruction: 0xf04f537c │ │ │ │ @ instruction: 0x46055c7e │ │ │ │ andcs r9, r1, r4, lsl #4 │ │ │ │ strmi r4, [ip], -sp, lsr #20 │ │ │ │ - blmi ba3ee0 <__bss_end__@@Base+0xb267f8> │ │ │ │ + blmi ba3ee0 <__bss_end__@@Base+0xb267f0> │ │ │ │ andls r4, r5, sl, ror r4 │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ andgt pc, ip, sp, asr #17 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ @ instruction: 0xf7d60300 │ │ │ │ ldrdlt pc, [r8, -r5]! │ │ │ │ strmi r6, [r3], -r2, asr #26 │ │ │ │ andeq pc, r3, #2 │ │ │ │ eorle r2, r4, r2, lsl #20 │ │ │ │ vldr d25, [sp, #20] │ │ │ │ vldr s14, [sp, #24] │ │ │ │ @ instruction: 0xb1b37a04 │ │ │ │ @ instruction: 0xed9db9d5 │ │ │ │ - bmi 801b10 <__bss_end__@@Base+0x784428> │ │ │ │ - bvc baa18 <__bss_end__@@Base+0x3d330> │ │ │ │ + bmi 801b10 <__bss_end__@@Base+0x784420> │ │ │ │ + bvc baa18 <__bss_end__@@Base+0x3d328> │ │ │ │ vmov.8 d0[4], r4 │ │ │ │ ldrbtmi r7, [sl], #-2599 @ 0xfffff5d9 │ │ │ │ - bvc fa924 <__bss_end__@@Base+0x7d23c> │ │ │ │ - bvc 7aa28 <__bss_start@@Base+0x1fd0> │ │ │ │ + bvc fa924 <__bss_end__@@Base+0x7d234> │ │ │ │ + bvc 7aa28 <__bss_start@@Base+0x1fc8> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r9, r6, lsr #2 │ │ │ │ stccs 13, cr11, [r0, #-192] @ 0xffffff40 │ │ │ │ cdp 1, 12, cr13, cr7, cr7, {7} │ │ │ │ strb r7, [r4, r7, lsl #21]! │ │ │ │ - bvc fe23acd4 <__bss_end__@@Base+0xfe1bd5ec> │ │ │ │ - bge 1392c0 <__bss_end__@@Base+0xbbbd8> │ │ │ │ + bvc fe23acd4 <__bss_end__@@Base+0xfe1bd5e4> │ │ │ │ + bge 1392c0 <__bss_end__@@Base+0xbbbd0> │ │ │ │ msrcc (UNDEF: 39), r0 │ │ │ │ movwls r6, #7744 @ 0x1e40 │ │ │ │ stc 7, cr15, [r2, #-796] @ 0xfffffce4 │ │ │ │ - bge 165f50 <__bss_end__@@Base+0xe8868> │ │ │ │ + bge 165f50 <__bss_end__@@Base+0xe8860> │ │ │ │ cmppvc sl, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7c76e58 │ │ │ │ - blls ba748 <__bss_end__@@Base+0x3d060> │ │ │ │ + blls ba748 <__bss_end__@@Base+0x3d058> │ │ │ │ vpmax.s8 d26, d0, d5 │ │ │ │ cdpvs 1, 5, cr3, cr8, cr1, {1} │ │ │ │ ldcl 7, cr15, [r4], #796 @ 0x31c │ │ │ │ - bge 1e5f6c <__bss_end__@@Base+0x168884> │ │ │ │ + bge 1e5f6c <__bss_end__@@Base+0x16887c> │ │ │ │ msrcc SP_usr, r0 │ │ │ │ @ instruction: 0xf7c76e58 │ │ │ │ ldr lr, [sp, lr, ror #25]! │ │ │ │ svc 0x001cf7c7 │ │ │ │ strdeq r0, [r2], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r2, sl, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feba1f98 <__bss_end__@@Base+0xfeb248b0> │ │ │ │ + bl feba1f98 <__bss_end__@@Base+0xfeb248a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r8, {r3, r6, r7, r8, r9, sl, fp}^ │ │ │ │ - bmi 126b5c4 <__bss_end__@@Base+0x11ededc> │ │ │ │ + bmi 126b5c4 <__bss_end__@@Base+0x11eded4> │ │ │ │ ldrbtmi r2, [r9], #-2048 @ 0xfffff800 │ │ │ │ ldrbtmi r4, [ip], #-3143 @ 0xfffff3b9 │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ ldcle 2, cr0, [r8, #-0] │ │ │ │ stmiapl r2!, {r2, r6, r9, fp, lr} │ │ │ │ ldrdne pc, [r0, #-130] @ 0xffffff7e │ │ │ │ @@ -56923,21 +56923,21 @@ │ │ │ │ stmdapl r4!, {r0, r1, r3, r4, r5, r8, fp, lr}^ │ │ │ │ @ instruction: 0x23222000 │ │ │ │ cdp 0, 15, cr9, cr0, cr0, {0} │ │ │ │ vldr s2, [pc, #392] @ 3f570 │ │ │ │ @ instruction: 0xf06f1a33 │ │ │ │ @ instruction: 0xf06f011e │ │ │ │ strmi r0, [r0, sp]! │ │ │ │ - blmi c91ccc <__bss_end__@@Base+0xc145e4> │ │ │ │ + blmi c91ccc <__bss_end__@@Base+0xc145dc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 299468 <__bss_end__@@Base+0x21bd80> │ │ │ │ + blls 299468 <__bss_end__@@Base+0x21bd78> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SPSR_hyp │ │ │ │ andlt r2, sl, r1 │ │ │ │ - blhi fa704 <__bss_end__@@Base+0x7d01c> │ │ │ │ + blhi fa704 <__bss_end__@@Base+0x7d014> │ │ │ │ ldc 13, cr11, [pc, #64] @ 3f454 │ │ │ │ vldr s1, [pc, #156] @ 3f4b4 │ │ │ │ ldrb r0, [r2, r6, lsr #20] │ │ │ │ stmdapl r4!, {r2, r3, r5, r8, fp, lr}^ │ │ │ │ stmdbge r6, {r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stcl 0, cr2, [sp] │ │ │ │ vstr s4, [sp, #20] │ │ │ │ @@ -56959,85 +56959,85 @@ │ │ │ │ stmiapl r2!, {r1, r2, r4, r9, fp, lr} │ │ │ │ ldrdne pc, [r0, #-130] @ 0xffffff7e │ │ │ │ cdp 1, 15, cr11, cr0, cr1, {5} │ │ │ │ vabs.f32 s14, s4 │ │ │ │ vcmpe.f32 s15, s1 │ │ │ │ vsqrt.f32 s15, s14 │ │ │ │ ldrle pc, [r2, #-2576] @ 0xfffff5f0 │ │ │ │ - beq 187b04c <__bss_end__@@Base+0x17fd964> │ │ │ │ - beq 2bab08 <__bss_end__@@Base+0x23d420> │ │ │ │ + beq 187b04c <__bss_end__@@Base+0x17fd95c> │ │ │ │ + beq 2bab08 <__bss_end__@@Base+0x23d418> │ │ │ │ mcr 7, 6, lr, cr2, cr9, {4} │ │ │ │ vmul.f32 s15, s0, s0 │ │ │ │ vmul.f32 s0, s15, s17 │ │ │ │ strb r2, [r5, r8, lsl #21]! │ │ │ │ - beq 10faf64 <__bss_end__@@Base+0x107d87c> │ │ │ │ - beq 187b068 <__bss_end__@@Base+0x17fd980> │ │ │ │ + beq 10faf64 <__bss_end__@@Base+0x107d874> │ │ │ │ + beq 187b068 <__bss_end__@@Base+0x17fd978> │ │ │ │ @ instruction: 0xf7c7e78d │ │ │ │ cdp 14, 11, cr14, cr1, cr4, {4} │ │ │ │ ldr r0, [r2, r2, asr #20]! │ │ │ │ andhi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, sl, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r2, r6, lsl r0 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ andeq pc, r1, r0, asr #31 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb966dc <__bss_end__@@Base+0xfeb18ff4> │ │ │ │ + bl feb966dc <__bss_end__@@Base+0xfeb18fec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bleq 83ab64 <__bss_end__@@Base+0x7bd47c> │ │ │ │ + bleq 83ab64 <__bss_end__@@Base+0x7bd474> │ │ │ │ addlt r4, r4, r1, lsr #24 │ │ │ │ mrc 15, 1, fp, cr1, cr12, {6} │ │ │ │ @ instruction: 0xeef60a82 │ │ │ │ ldrbtmi r7, [ip], #-2560 @ 0xfffff600 │ │ │ │ mcr 15, 1, fp, cr0, cr12, {6} │ │ │ │ @ instruction: 0xeeb70a27 │ │ │ │ @ instruction: 0xf7c80ac0 │ │ │ │ - blmi 739bd0 <__bss_end__@@Base+0x6bc4e8> │ │ │ │ - blne ff07afe8 <__bss_end__@@Base+0xfeffd900> │ │ │ │ + blmi 739bd0 <__bss_end__@@Base+0x6bc4e0> │ │ │ │ + blne ff07afe8 <__bss_end__@@Base+0xfeffd8f8> │ │ │ │ @ instruction: 0xf8d358e3 │ │ │ │ blcs 4bb34 │ │ │ │ cdp 13, 15, cr13, cr0, cr10, {0} │ │ │ │ vmov.f32 s0, s2 │ │ │ │ @ instruction: 0xf06f0a41 │ │ │ │ @ instruction: 0xf7e60016 │ │ │ │ andcs pc, r1, sp, asr fp @ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ andseq pc, r6, pc, rrx │ │ │ │ - bne 13ab68 <__bss_end__@@Base+0xbd480> │ │ │ │ + bne 13ab68 <__bss_end__@@Base+0xbd478> │ │ │ │ mrc2 7, 4, pc, cr4, cr11, {6} │ │ │ │ - bne 13abb0 <__bss_end__@@Base+0xbd4c8> │ │ │ │ + bne 13abb0 <__bss_end__@@Base+0xbd4c0> │ │ │ │ mvnsle r2, r2, lsl #16 │ │ │ │ cdp 4, 15, cr2, cr0, cr0, {0} │ │ │ │ vmov.f32 s0, s2 │ │ │ │ vldr s1, [pc, #260] @ 3f650 │ │ │ │ @ instruction: 0x23231a08 │ │ │ │ andeq pc, sp, #111 @ 0x6f │ │ │ │ tstpeq lr, pc, rrx @ p-variant is OBSOLETE │ │ │ │ andseq pc, r6, pc, rrx │ │ │ │ @ instruction: 0xf7e69400 │ │ │ │ strb pc, [r0, r7, lsr #24]! @ │ │ │ │ ... │ │ │ │ andeq pc, r1, r2, asr #29 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb96780 <__bss_end__@@Base+0xfeb19098> │ │ │ │ + bl feb96780 <__bss_end__@@Base+0xfeb19090> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r7!, {r4, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi e0958c <__bss_end__@@Base+0xd8bea4> │ │ │ │ + bmi e0958c <__bss_end__@@Base+0xd8be9c> │ │ │ │ ldrbtmi fp, [r9], #-138 @ 0xffffff76 │ │ │ │ svclt 0x00c84b36 │ │ │ │ - bne cfac14 <__bss_end__@@Base+0xc7d52c> │ │ │ │ + bne cfac14 <__bss_end__@@Base+0xc7d524> │ │ │ │ stmpl sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ - bmi cf6a90 <__bss_end__@@Base+0xc793a8> │ │ │ │ + bmi cf6a90 <__bss_end__@@Base+0xc793a0> │ │ │ │ @ instruction: 0xf8d15899 │ │ │ │ @ instruction: 0xf8d10144 │ │ │ │ bcs 47aa4 │ │ │ │ @ instruction: 0xf06fbf14 │ │ │ │ @ instruction: 0xf06f0222 │ │ │ │ cmplt r0, #-805306368 @ 0xd0000000 │ │ │ │ ldmdapl ip, {r2, r3, r5, fp, lr} │ │ │ │ @@ -57045,23 +57045,23 @@ │ │ │ │ @ instruction: 0xf06fbf18 │ │ │ │ tstle r9, lr, lsl r1 │ │ │ │ ldmdapl fp, {r0, r3, r5, r8, fp, lr}^ │ │ │ │ ldrsbcc pc, [r0, #-131]! @ 0xffffff7d @ │ │ │ │ svclt 0x000c2b01 │ │ │ │ msreq CPSR_sx, pc, rrx │ │ │ │ tstpeq lr, pc, rrx @ p-variant is OBSOLETE │ │ │ │ - beq 7fad64 <__bss_end__@@Base+0x77d67c> │ │ │ │ + beq 7fad64 <__bss_end__@@Base+0x77d674> │ │ │ │ tstcs lr, #0 │ │ │ │ cdp 0, 15, cr9, cr0, cr0, {0} │ │ │ │ @ instruction: 0xf06f1a62 │ │ │ │ mrc 0, 5, r0, cr0, cr2, {0} │ │ │ │ strmi r0, [r0, r0, ror #20]! │ │ │ │ - blmi 6d1e7c <__bss_end__@@Base+0x654794> │ │ │ │ + blmi 6d1e7c <__bss_end__@@Base+0x65478c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 299670 <__bss_end__@@Base+0x21bf88> │ │ │ │ + blls 299670 <__bss_end__@@Base+0x21bf80> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1240300 │ │ │ │ andlt r2, sl, r1 │ │ │ │ ldmdami sl, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ bfi r5, ip, #16, #4 │ │ │ │ andcs sl, r1, r6, lsl #18 │ │ │ │ stcl 3, cr9, [sp, #8] │ │ │ │ @@ -57070,42 +57070,42 @@ │ │ │ │ @ instruction: 0xf7ff1a03 │ │ │ │ ldcl 14, cr15, [sp, #212] @ 0xd4 │ │ │ │ vldr s2, [sp, #12] │ │ │ │ vadd.f32 s5, s2, s8 │ │ │ │ @ instruction: 0xeeb71a82 │ │ │ │ @ instruction: 0xf7c70ae1 │ │ │ │ mrc 8, 5, lr, cr4, cr6, {3} │ │ │ │ - blls c624c <__bss_end__@@Base+0x48b64> │ │ │ │ - blne baed0 <__bss_end__@@Base+0x3d7e8> │ │ │ │ - bcs 1badc8 <__bss_end__@@Base+0x13d6e0> │ │ │ │ - blne ff0bb134 <__bss_end__@@Base+0xff03da4c> │ │ │ │ + blls c624c <__bss_end__@@Base+0x48b5c> │ │ │ │ + blne baed0 <__bss_end__@@Base+0x3d7e0> │ │ │ │ + bcs 1badc8 <__bss_end__@@Base+0x13d6d8> │ │ │ │ + blne ff0bb134 <__bss_end__@@Base+0xff03da44> │ │ │ │ @ instruction: 0xf7c7e7a5 │ │ │ │ svclt 0x0000edaa │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r1, sl, lsr #28 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq pc, r1, r0, lsr #28 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ @ instruction: 0x0001fdb8 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feba2298 <__bss_end__@@Base+0xfeb24bb0> │ │ │ │ + bl feba2298 <__bss_end__@@Base+0xfeb24ba8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi lr!, {r3, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi fc969c <__bss_end__@@Base+0xf4bfb4> │ │ │ │ + bmi fc969c <__bss_end__@@Base+0xf4bfac> │ │ │ │ ldrbtmi fp, [r9], #-138 @ 0xffffff76 │ │ │ │ svclt 0x00c84b3d │ │ │ │ - bne ebad24 <__bss_end__@@Base+0xe3d63c> │ │ │ │ + bne ebad24 <__bss_end__@@Base+0xe3d634> │ │ │ │ stmpl sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ - bmi eb6ba8 <__bss_end__@@Base+0xe394c0> │ │ │ │ + bmi eb6ba8 <__bss_end__@@Base+0xe394b8> │ │ │ │ @ instruction: 0xf8d15899 │ │ │ │ @ instruction: 0xf8d10144 │ │ │ │ bcs 47bb4 │ │ │ │ @ instruction: 0xf06fbf14 │ │ │ │ @ instruction: 0xf06f0222 │ │ │ │ cmnlt r0, #-805306368 @ 0xd0000000 │ │ │ │ ldmdapl ip, {r0, r1, r4, r5, fp, lr} │ │ │ │ @@ -57113,43 +57113,43 @@ │ │ │ │ @ instruction: 0xf06fbf18 │ │ │ │ tstle r9, lr, lsl r1 │ │ │ │ ldmdapl fp, {r4, r5, r8, fp, lr}^ │ │ │ │ ldrsbcc pc, [r0, #-131]! @ 0xffffff7d @ │ │ │ │ svclt 0x000c2b01 │ │ │ │ msreq CPSR_sx, pc, rrx │ │ │ │ tstpeq lr, pc, rrx @ p-variant is OBSOLETE │ │ │ │ - beq 9bae74 <__bss_end__@@Base+0x93d78c> │ │ │ │ + beq 9bae74 <__bss_end__@@Base+0x93d784> │ │ │ │ tstcs sl, #0 │ │ │ │ cdp 0, 15, cr9, cr0, cr0, {0} │ │ │ │ @ instruction: 0xf06f1a62 │ │ │ │ mrc 0, 5, r0, cr0, cr2, {0} │ │ │ │ strmi r0, [r0, r0, ror #20]! │ │ │ │ - blmi 891fa8 <__bss_end__@@Base+0x8148c0> │ │ │ │ + blmi 891fa8 <__bss_end__@@Base+0x8148b8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 299780 <__bss_end__@@Base+0x21c098> │ │ │ │ + blls 299780 <__bss_end__@@Base+0x21c090> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r3, r0, lsl #6 │ │ │ │ andlt r2, sl, r1 │ │ │ │ - blhi faa1c <__bss_end__@@Base+0x7d334> │ │ │ │ + blhi faa1c <__bss_end__@@Base+0x7d32c> │ │ │ │ stmdami r0!, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ bfi r5, ip, #16, #2 │ │ │ │ andcs sl, r1, r6, lsl #18 │ │ │ │ stcl 3, cr9, [sp, #8] │ │ │ │ vstr s4, [sp, #20] │ │ │ │ vstr s5, [sp, #16] │ │ │ │ @ instruction: 0xf7ff1a03 │ │ │ │ @ instruction: 0xf06ffdab │ │ │ │ ldc 0, cr0, [sp, #52] @ 0x34 │ │ │ │ @ instruction: 0xf7db8a08 │ │ │ │ stmdacs r2, {r0, r1, r2, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ vldr d25, [sp, #8] │ │ │ │ svclt 0x00081a03 │ │ │ │ - bvc ff27b23c <__bss_end__@@Base+0xff1fdb54> │ │ │ │ - bcs 17add8 <__bss_end__@@Base+0xfd6f0> │ │ │ │ - bcs 1baedc <__bss_end__@@Base+0x13d7f4> │ │ │ │ + bvc ff27b23c <__bss_end__@@Base+0xff1fdb4c> │ │ │ │ + bcs 17add8 <__bss_end__@@Base+0xfd6e8> │ │ │ │ + bcs 1baedc <__bss_end__@@Base+0x13d7ec> │ │ │ │ cdp 0, 11, cr13, cr7, cr1, {0} │ │ │ │ vadd.f64 d7, d1, d0 │ │ │ │ @ instruction: 0xeeb41a82 │ │ │ │ vmov.f64 d6, #112 @ 0x3f800000 1.0 │ │ │ │ vnmul.f32 s2, s3, s2 │ │ │ │ vmul.f64 d1, d1, d6 │ │ │ │ vmov.f64 d1, #119 @ 0x3fb80000 1.4375000 │ │ │ │ @@ -57161,25 +57161,25 @@ │ │ │ │ andeq pc, r1, r0, lsl sp @ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq pc, r1, r8, lsr #25 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb969b8 <__bss_end__@@Base+0xfeb192d0> │ │ │ │ + bl feb969b8 <__bss_end__@@Base+0xfeb192c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r9!, {r4, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi e897c4 <__bss_end__@@Base+0xe0c0dc> │ │ │ │ + bmi e897c4 <__bss_end__@@Base+0xe0c0d4> │ │ │ │ ldrbtmi fp, [r9], #-138 @ 0xffffff76 │ │ │ │ svclt 0x00c84b38 │ │ │ │ - bne d3ae4c <__bss_end__@@Base+0xcbd764> │ │ │ │ + bne d3ae4c <__bss_end__@@Base+0xcbd75c> │ │ │ │ stmpl sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ - bmi d76cc8 <__bss_end__@@Base+0xcf95e0> │ │ │ │ + bmi d76cc8 <__bss_end__@@Base+0xcf95d8> │ │ │ │ @ instruction: 0xf8d15899 │ │ │ │ @ instruction: 0xf8d10144 │ │ │ │ bcs 47cdc │ │ │ │ @ instruction: 0xf06fbf14 │ │ │ │ @ instruction: 0xf06f0222 │ │ │ │ cmplt r0, #-805306368 @ 0xd0000000 │ │ │ │ ldmdapl ip, {r1, r2, r3, r5, fp, lr} │ │ │ │ @@ -57187,23 +57187,23 @@ │ │ │ │ @ instruction: 0xf06fbf18 │ │ │ │ tstle r9, lr, lsl r1 │ │ │ │ ldmdapl fp, {r0, r1, r3, r5, r8, fp, lr}^ │ │ │ │ ldrsbcc pc, [r0, #-131]! @ 0xffffff7d @ │ │ │ │ svclt 0x000c2b01 │ │ │ │ msreq CPSR_sx, pc, rrx │ │ │ │ tstpeq lr, pc, rrx @ p-variant is OBSOLETE │ │ │ │ - beq 87af9c <__bss_end__@@Base+0x7fd8b4> │ │ │ │ + beq 87af9c <__bss_end__@@Base+0x7fd8ac> │ │ │ │ tstcs lr, #0 │ │ │ │ cdp 0, 15, cr9, cr0, cr0, {0} │ │ │ │ @ instruction: 0xf06f1a62 │ │ │ │ cdp 0, 11, cr0, cr0, cr13, {0} │ │ │ │ strmi r0, [r0, r0, ror #20]! │ │ │ │ - blmi 7520bc <__bss_end__@@Base+0x6d49d4> │ │ │ │ + blmi 7520bc <__bss_end__@@Base+0x6d49cc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2998a8 <__bss_end__@@Base+0x21c1c0> │ │ │ │ + blls 2998a8 <__bss_end__@@Base+0x21c1b8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1260300 │ │ │ │ andlt r2, sl, r1 │ │ │ │ ldmdami ip, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ bfi r5, ip, #16, #4 │ │ │ │ andcs sl, r1, r6, lsl #18 │ │ │ │ stcl 3, cr9, [sp, #8] │ │ │ │ @@ -57212,46 +57212,46 @@ │ │ │ │ @ instruction: 0xf7ff1a03 │ │ │ │ ldcl 13, cr15, [sp, #100] @ 0x64 │ │ │ │ vldr s2, [sp, #12] │ │ │ │ vadd.f32 s5, s2, s8 │ │ │ │ @ instruction: 0xeeb71a82 │ │ │ │ @ instruction: 0xf7c60ae1 │ │ │ │ mrc 15, 5, lr, cr4, cr10, {2} │ │ │ │ - blls de484 <__bss_end__@@Base+0x60d9c> │ │ │ │ - bleq 23b108 <__bss_end__@@Base+0x1bda20> │ │ │ │ - bcs 1bb000 <__bss_end__@@Base+0x13d918> │ │ │ │ - bleq ff07b36c <__bss_end__@@Base+0xfeffdc84> │ │ │ │ - bne 107b358 <__bss_end__@@Base+0xffdc70> │ │ │ │ + blls de484 <__bss_end__@@Base+0x60d94> │ │ │ │ + bleq 23b108 <__bss_end__@@Base+0x1bda18> │ │ │ │ + bcs 1bb000 <__bss_end__@@Base+0x13d910> │ │ │ │ + bleq ff07b36c <__bss_end__@@Base+0xfeffdc7c> │ │ │ │ + bne 107b358 <__bss_end__@@Base+0xffdc68> │ │ │ │ @ instruction: 0xf7c7e7a3 │ │ │ │ svclt 0x0000ec8c │ │ │ │ andhi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq pc, [r1], -r2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq pc, r1, r8, ror #23 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq pc, r1, r0, lsl #23 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb96acc <__bss_end__@@Base+0xfeb193e4> │ │ │ │ + bl feb96acc <__bss_end__@@Base+0xfeb193dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi fp, {r4, r6, r7, r8, r9, sl, fp}^ │ │ │ │ - blmi 172bb00 <__bss_end__@@Base+0x16ae418> │ │ │ │ + blmi 172bb00 <__bss_end__@@Base+0x16ae410> │ │ │ │ ldrbtmi r2, [r9], #-2048 @ 0xfffff800 │ │ │ │ ldrbtmi r4, [sl], #-2650 @ 0xfffff5a6 │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ stclle 3, cr0, [fp, #-0] │ │ │ │ ldmpl r3, {r0, r1, r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ ldrdne pc, [r0, #-131] @ 0xffffff7d │ │ │ │ teqle sp, r0, lsl #18 │ │ │ │ - bcs 147af78 <__bss_end__@@Base+0x13fd890> │ │ │ │ - bvc 10fb4c0 <__bss_end__@@Base+0x107ddd8> │ │ │ │ + bcs 147af78 <__bss_end__@@Base+0x13fd888> │ │ │ │ + bvc 10fb4c0 <__bss_end__@@Base+0x107ddd0> │ │ │ │ ldrdne pc, [r4, #-131] @ 0xffffff7d │ │ │ │ teqpeq ip, r3 @ @ p-variant is OBSOLETE │ │ │ │ svclt 0x00142800 │ │ │ │ stceq 0, cr15, [r2], #-444 @ 0xfffffe44 │ │ │ │ stceq 0, cr15, [sp], {111} @ 0x6f │ │ │ │ eorsle r2, r2, r0, lsl #18 │ │ │ │ ldmdapl r4, {r0, r2, r3, r6, r8, fp, lr}^ │ │ │ │ @@ -57261,71 +57261,71 @@ │ │ │ │ ldmpl r3, {r1, r3, r6, r8, r9, fp, lr}^ │ │ │ │ ldrsbcc pc, [r0, #-131]! @ 0xffffff7d @ │ │ │ │ svclt 0x000c2b01 │ │ │ │ msreq CPSR_sx, pc, rrx │ │ │ │ tstpeq lr, pc, rrx @ p-variant is OBSOLETE │ │ │ │ tstcs lr, #0 │ │ │ │ andls r4, r0, r2, ror #12 │ │ │ │ - bne 18fb508 <__bss_end__@@Base+0x187de20> │ │ │ │ - beq 10fb50c <__bss_end__@@Base+0x107de24> │ │ │ │ - beq 1a3b410 <__bss_end__@@Base+0x19bdd28> │ │ │ │ - bne efafd0 <__bss_end__@@Base+0xe7d8e8> │ │ │ │ + bne 18fb508 <__bss_end__@@Base+0x187de18> │ │ │ │ + beq 10fb50c <__bss_end__@@Base+0x107de1c> │ │ │ │ + beq 1a3b410 <__bss_end__@@Base+0x19bdd20> │ │ │ │ + bne efafd0 <__bss_end__@@Base+0xe7d8e0> │ │ │ │ andseq pc, r2, pc, rrx │ │ │ │ - bmi 10117dc <__bss_end__@@Base+0xf940f4> │ │ │ │ + bmi 10117dc <__bss_end__@@Base+0xf940ec> │ │ │ │ ldrbtmi r4, [sl], #-2873 @ 0xfffff4c7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcs sp, r1, sl, asr #2 │ │ │ │ ldclt 0, cr11, [r0, #-40] @ 0xffffffd8 │ │ │ │ - bvc cbb0f4 <__bss_end__@@Base+0xc3da0c> │ │ │ │ - bcs c7aff8 <__bss_end__@@Base+0xbfd910> │ │ │ │ + bvc cbb0f4 <__bss_end__@@Base+0xc3da04> │ │ │ │ + bcs c7aff8 <__bss_end__@@Base+0xbfd908> │ │ │ │ ldmdbmi r7!, {r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7cb5854 │ │ │ │ andcs sl, r1, r6, lsl #18 │ │ │ │ stcl 2, cr9, [sp, #8] │ │ │ │ vstr s4, [sp, #20] │ │ │ │ vstr s5, [sp, #16] │ │ │ │ @ instruction: 0xf7ff1a03 │ │ │ │ ldcl 12, cr15, [sp, #516] @ 0x204 │ │ │ │ vldr s2, [sp, #12] │ │ │ │ vldr s4, [pc, #16] @ 3f9b4 │ │ │ │ vldr d22, [sp, #136] @ 0x88 │ │ │ │ vadd.f32 s10, s2, s12 │ │ │ │ vldr s0, [sp, #520] @ 0x208 │ │ │ │ - bls de1d0 <__bss_end__@@Base+0x60ae8> │ │ │ │ - bvc fe9bb33c <__bss_end__@@Base+0xfe93dc54> │ │ │ │ - bcs 1bb130 <__bss_end__@@Base+0x13da48> │ │ │ │ - bcs 23b248 <__bss_end__@@Base+0x1bdb60> │ │ │ │ - beq ff07b4a0 <__bss_end__@@Base+0xfeffddb8> │ │ │ │ - bleq 11fb498 <__bss_end__@@Base+0x117ddb0> │ │ │ │ - blx 47b590 <__bss_end__@@Base+0x3fdea8> │ │ │ │ + bls de1d0 <__bss_end__@@Base+0x60ae0> │ │ │ │ + bvc fe9bb33c <__bss_end__@@Base+0xfe93dc4c> │ │ │ │ + bcs 1bb130 <__bss_end__@@Base+0x13da40> │ │ │ │ + bcs 23b248 <__bss_end__@@Base+0x1bdb58> │ │ │ │ + beq ff07b4a0 <__bss_end__@@Base+0xfeffddb0> │ │ │ │ + bleq 11fb498 <__bss_end__@@Base+0x117dda8> │ │ │ │ + blx 47b590 <__bss_end__@@Base+0x3fdea0> │ │ │ │ vldr s26, [pc, #112] @ 3fa40 │ │ │ │ vmov.32 r6, d4[1] │ │ │ │ vneg.f64 d16, d6 │ │ │ │ ldmdble r5, {r4, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmpl r3, {r0, r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ ldrdne pc, [r0, #-131] @ 0xffffff7d │ │ │ │ addle r2, fp, r0, lsl #18 │ │ │ │ - bvc ffa3b4ac <__bss_end__@@Base+0xff9bddc4> │ │ │ │ - bvs ff0fb5b0 <__bss_end__@@Base+0xff07dec8> │ │ │ │ - bvc ff9fb4c4 <__bss_end__@@Base+0xff97dddc> │ │ │ │ - blx 47b5bc <__bss_end__@@Base+0x3fded4> │ │ │ │ + bvc ffa3b4ac <__bss_end__@@Base+0xff9bddbc> │ │ │ │ + bvs ff0fb5b0 <__bss_end__@@Base+0xff07dec0> │ │ │ │ + bvc ff9fb4c4 <__bss_end__@@Base+0xff97ddd4> │ │ │ │ + blx 47b5bc <__bss_end__@@Base+0x3fdecc> │ │ │ │ ldcl 15, cr11, [pc, #288] @ 3fb1c │ │ │ │ @ instruction: 0xf53f7a10 │ │ │ │ @ instruction: 0xe7b9af7f │ │ │ │ - bl ff57d924 <__bss_end__@@Base+0xff50023c> │ │ │ │ + bl ff57d924 <__bss_end__@@Base+0xff500234> │ │ │ │ stcl 2, cr9, [sp, #16] │ │ │ │ vstr s4, [sp, #20] │ │ │ │ vstr s5, [sp, #12] │ │ │ │ @ instruction: 0xf7c67a02 │ │ │ │ - bls 17b44c <__bss_end__@@Base+0xfdd64> │ │ │ │ - bcs 1bb194 <__bss_end__@@Base+0x13daac> │ │ │ │ - bcs 13b098 <__bss_end__@@Base+0xbd9b0> │ │ │ │ - bvc fb19c <__bss_end__@@Base+0x7dab4> │ │ │ │ + bls 17b44c <__bss_end__@@Base+0xfdd5c> │ │ │ │ + bcs 1bb194 <__bss_end__@@Base+0x13daa4> │ │ │ │ + bcs 13b098 <__bss_end__@@Base+0xbd9a8> │ │ │ │ + bvc fb19c <__bss_end__@@Base+0x7daac> │ │ │ │ svclt 0x0000e7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r3, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addgt r3, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq pc, [r1], -lr │ │ │ │ @@ -57333,147 +57333,147 @@ │ │ │ │ ldrdeq pc, [r1], -sl │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq pc, r1, sl, asr sl @ │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb96c68 <__bss_end__@@Base+0xfeb19580> │ │ │ │ + bl feb96c68 <__bss_end__@@Base+0xfeb19578> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r8, {r3, r6, r7, r8, r9, sl, fp}^ │ │ │ │ - blmi 126bca4 <__bss_end__@@Base+0x11ee5bc> │ │ │ │ + blmi 126bca4 <__bss_end__@@Base+0x11ee5b4> │ │ │ │ ldrbtmi r2, [r9], #-2048 @ 0xfffff800 │ │ │ │ ldrbtmi r4, [sl], #-2631 @ 0xfffff5b9 │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ stclle 3, cr0, [r6, #-0] │ │ │ │ ldmpl r3, {r2, r6, r8, r9, fp, lr}^ │ │ │ │ ldrdne pc, [r0, #-131] @ 0xffffff7d │ │ │ │ teqle r8, r0, lsl #18 │ │ │ │ - beq fbb214 <__bss_end__@@Base+0xf3db2c> │ │ │ │ - beq 187b55c <__bss_end__@@Base+0x17fde74> │ │ │ │ + beq fbb214 <__bss_end__@@Base+0xf3db24> │ │ │ │ + beq 187b55c <__bss_end__@@Base+0x17fde6c> │ │ │ │ ldrdne pc, [r4, #-131] @ 0xffffff7d │ │ │ │ teqpeq ip, r3 @ @ p-variant is OBSOLETE │ │ │ │ svclt 0x00142800 │ │ │ │ stceq 0, cr15, [r2], #-444 @ 0xfffffe44 │ │ │ │ stceq 0, cr15, [sp], {111} @ 0x6f │ │ │ │ ldmdbmi fp!, {r0, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ ldmdbvs fp, {r2, r4, r6, fp, ip, lr} │ │ │ │ svclt 0x00183313 │ │ │ │ tstpeq lr, pc, rrx @ p-variant is OBSOLETE │ │ │ │ - blmi e73ee8 <__bss_end__@@Base+0xdf6800> │ │ │ │ + blmi e73ee8 <__bss_end__@@Base+0xdf67f8> │ │ │ │ @ instruction: 0xf8d358d3 │ │ │ │ - blcs 8c08c <__bss_end__@@Base+0xe9a4> │ │ │ │ + blcs 8c08c <__bss_end__@@Base+0xe99c> │ │ │ │ @ instruction: 0xf06fbf0c │ │ │ │ @ instruction: 0xf06f0126 │ │ │ │ andcs r0, r0, lr, lsl r1 │ │ │ │ @ instruction: 0x4662231a │ │ │ │ cdp 0, 15, cr9, cr0, cr0, {0} │ │ │ │ vldr s2, [pc, #392] @ 3fc6c │ │ │ │ @ instruction: 0xf06f1a2a │ │ │ │ @ instruction: 0x47a00012 │ │ │ │ - blmi a923a8 <__bss_end__@@Base+0xa14cc0> │ │ │ │ + blmi a923a8 <__bss_end__@@Base+0xa14cb8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 319b60 <__bss_end__@@Base+0x29c478> │ │ │ │ + blls 319b60 <__bss_end__@@Base+0x29c470> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 115) │ │ │ │ andlt r2, ip, r1 │ │ │ │ ldc 13, cr11, [pc, #64] @ 3fb48 │ │ │ │ vldr s1, [pc, #132] @ 3fb90 │ │ │ │ strb r0, [r5, r0, lsr #20] │ │ │ │ ldmdapl r4, {r1, r2, r5, r8, fp, lr}^ │ │ │ │ stmdbge r8, {r0, r1, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andls r2, r5, #1 │ │ │ │ - bcs 23b254 <__bss_end__@@Base+0x1bdb6c> │ │ │ │ - bcs 1fb158 <__bss_end__@@Base+0x17da70> │ │ │ │ - bne 13b25c <__bss_end__@@Base+0xbdb74> │ │ │ │ - blx fee7db2a <__bss_end__@@Base+0xfee00442> │ │ │ │ - bne 13b2a4 <__bss_end__@@Base+0xbdbbc> │ │ │ │ + bcs 23b254 <__bss_end__@@Base+0x1bdb64> │ │ │ │ + bcs 1fb158 <__bss_end__@@Base+0x17da68> │ │ │ │ + bne 13b25c <__bss_end__@@Base+0xbdb6c> │ │ │ │ + blx fee7db2a <__bss_end__@@Base+0xfee0043a> │ │ │ │ + bne 13b2a4 <__bss_end__@@Base+0xbdbb4> │ │ │ │ andeq pc, sp, pc, rrx │ │ │ │ - bvc 27b1ac <__bss_end__@@Base+0x1fdac4> │ │ │ │ - bvc 2bb2b0 <__bss_end__@@Base+0x23dbc8> │ │ │ │ - bcs 1fb1b4 <__bss_end__@@Base+0x17dacc> │ │ │ │ - beq fe23b3c8 <__bss_end__@@Base+0xfe1bdce0> │ │ │ │ - beq a3b4d0 <__bss_end__@@Base+0x9bdde8> │ │ │ │ - beq 17b180 <__bss_end__@@Base+0xfda98> │ │ │ │ - beq 13b284 <__bss_end__@@Base+0xbdb9c> │ │ │ │ - blx fe1fdac2 <__bss_end__@@Base+0xfe1803da> │ │ │ │ - bls 19279c <__bss_end__@@Base+0x1150b4> │ │ │ │ - beq 13b2d0 <__bss_end__@@Base+0xbdbe8> │ │ │ │ - beq 17b1d4 <__bss_end__@@Base+0xfdaec> │ │ │ │ + bvc 27b1ac <__bss_end__@@Base+0x1fdabc> │ │ │ │ + bvc 2bb2b0 <__bss_end__@@Base+0x23dbc0> │ │ │ │ + bcs 1fb1b4 <__bss_end__@@Base+0x17dac4> │ │ │ │ + beq fe23b3c8 <__bss_end__@@Base+0xfe1bdcd8> │ │ │ │ + beq a3b4d0 <__bss_end__@@Base+0x9bdde0> │ │ │ │ + beq 17b180 <__bss_end__@@Base+0xfda90> │ │ │ │ + beq 13b284 <__bss_end__@@Base+0xbdb94> │ │ │ │ + blx fe1fdac2 <__bss_end__@@Base+0xfe1803d2> │ │ │ │ + bls 19279c <__bss_end__@@Base+0x1150ac> │ │ │ │ + beq 13b2d0 <__bss_end__@@Base+0xbdbe0> │ │ │ │ + beq 17b1d4 <__bss_end__@@Base+0xfdae4> │ │ │ │ ldcl 8, cr5, [sp, #844] @ 0x34c │ │ │ │ @ instruction: 0xf8d32a07 │ │ │ │ stmdbcs r0, {r6, r8, ip} │ │ │ │ mrc 0, 7, sp, cr0, cr6, {4} │ │ │ │ vabs.f32 s14, s0 │ │ │ │ vcmpe.f32 s15, s1 │ │ │ │ vsqrt.f32 s15, s14 │ │ │ │ svclt 0x0048fa10 │ │ │ │ - beq fb200 <__bss_end__@@Base+0x7db18> │ │ │ │ + beq fb200 <__bss_end__@@Base+0x7db10> │ │ │ │ strb sp, [r0, sl, lsl #9] │ │ │ │ - bl 4fdaa8 <__bss_end__@@Base+0x4803c0> │ │ │ │ + bl 4fdaa8 <__bss_end__@@Base+0x4803b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r1, r2, asr #18 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq pc, r1, lr, lsr r9 @ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq pc, r1, r8, asr #17 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb96db8 <__bss_end__@@Base+0xfeb196d0> │ │ │ │ + bl feb96db8 <__bss_end__@@Base+0xfeb196c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r4!, {r4, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi d49bc4 <__bss_end__@@Base+0xccc4dc> │ │ │ │ + bmi d49bc4 <__bss_end__@@Base+0xccc4d4> │ │ │ │ ldrbtmi fp, [r9], #-138 @ 0xffffff76 │ │ │ │ svclt 0x00c84c33 │ │ │ │ - bne c3b24c <__bss_end__@@Base+0xbbdb64> │ │ │ │ + bne c3b24c <__bss_end__@@Base+0xbbdb5c> │ │ │ │ stmpl sl, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ - bmi c37090 <__bss_end__@@Base+0xbb99a8> │ │ │ │ + bmi c37090 <__bss_end__@@Base+0xbb99a0> │ │ │ │ @ instruction: 0xf8d258a2 │ │ │ │ @ instruction: 0xf8d21144 │ │ │ │ bcs 480dc │ │ │ │ @ instruction: 0xf06fbf14 │ │ │ │ @ instruction: 0xf06f0222 │ │ │ │ mvnlt r0, sp, lsl #4 │ │ │ │ stmdapl r4!, {r0, r3, r5, r8, fp, lr}^ │ │ │ │ - beq 93b37c <__bss_end__@@Base+0x8bdc94> │ │ │ │ + beq 93b37c <__bss_end__@@Base+0x8bdc8c> │ │ │ │ @ instruction: 0x23222000 │ │ │ │ cdp 0, 15, cr9, cr0, cr0, {0} │ │ │ │ @ instruction: 0xf06f1a62 │ │ │ │ mrc 1, 5, r0, cr0, cr14, {0} │ │ │ │ @ instruction: 0xf06f0a60 │ │ │ │ @ instruction: 0x47a00012 │ │ │ │ - blmi 7d24a4 <__bss_end__@@Base+0x754dbc> │ │ │ │ + blmi 7d24a4 <__bss_end__@@Base+0x754db4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 299c8c <__bss_end__@@Base+0x21c5a4> │ │ │ │ + blls 299c8c <__bss_end__@@Base+0x21c59c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1260300 │ │ │ │ andlt r2, sl, r1 │ │ │ │ ldmdbmi sp, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ strb r5, [r1, r4, ror #16]! │ │ │ │ andcs sl, r0, r6, lsl #18 │ │ │ │ - bcs 1bb374 <__bss_end__@@Base+0x13dc8c> │ │ │ │ - bcs 17b278 <__bss_end__@@Base+0xfdb90> │ │ │ │ - bne 13b37c <__bss_end__@@Base+0xbdc94> │ │ │ │ - blx a7dc4a <__bss_end__@@Base+0xa00562> │ │ │ │ + bcs 1bb374 <__bss_end__@@Base+0x13dc84> │ │ │ │ + bcs 17b278 <__bss_end__@@Base+0xfdb88> │ │ │ │ + bne 13b37c <__bss_end__@@Base+0xbdc8c> │ │ │ │ + blx a7dc4a <__bss_end__@@Base+0xa0055a> │ │ │ │ tstpeq sp, pc, rrx @ p-variant is OBSOLETE │ │ │ │ andseq pc, lr, pc, rrx │ │ │ │ @ instruction: 0xf910f7d6 │ │ │ │ - bne 13b3d0 <__bss_end__@@Base+0xbdce8> │ │ │ │ - bcs 17b2d4 <__bss_end__@@Base+0xfdbec> │ │ │ │ - blvc 27b2e0 <__bss_end__@@Base+0x1fdbf8> │ │ │ │ - bcs 1bb3dc <__bss_end__@@Base+0x13dcf4> │ │ │ │ - bne fe0fb530 <__bss_end__@@Base+0xfe07de48> │ │ │ │ - bne ff0bb74c <__bss_end__@@Base+0xff03e064> │ │ │ │ - blne 23b4f8 <__bss_end__@@Base+0x1bde10> │ │ │ │ - blne ff0bb754 <__bss_end__@@Base+0xff03e06c> │ │ │ │ + bne 13b3d0 <__bss_end__@@Base+0xbdce0> │ │ │ │ + bcs 17b2d4 <__bss_end__@@Base+0xfdbe4> │ │ │ │ + blvc 27b2e0 <__bss_end__@@Base+0x1fdbf0> │ │ │ │ + bcs 1bb3dc <__bss_end__@@Base+0x13dcec> │ │ │ │ + bne fe0fb530 <__bss_end__@@Base+0xfe07de40> │ │ │ │ + bne ff0bb74c <__bss_end__@@Base+0xff03e05c> │ │ │ │ + blne 23b4f8 <__bss_end__@@Base+0x1bde08> │ │ │ │ + blne ff0bb754 <__bss_end__@@Base+0xff03e064> │ │ │ │ @ instruction: 0xf7c7e7b1 │ │ │ │ svclt 0x0000ea9a │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq pc, [r1], -r2 │ │ │ │ @@ -57481,18 +57481,18 @@ │ │ │ │ andeq pc, r1, r8, ror #15 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ muleq r1, ip, r7 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feba28c0 <__bss_end__@@Base+0xfeb251d8> │ │ │ │ + bl feba28c0 <__bss_end__@@Base+0xfeb251d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r3, {r3, r6, r7, r8, r9, sl, fp}^ │ │ │ │ - bmi 112beec <__bss_end__@@Base+0x10ae804> │ │ │ │ + bmi 112beec <__bss_end__@@Base+0x10ae7fc> │ │ │ │ ldrbtmi r2, [r9], #-2048 @ 0xfffff800 │ │ │ │ ldrbtmi r4, [ip], #-3138 @ 0xfffff3be │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ ldcle 2, cr0, [r8, #-0] │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r4, r5, r9, fp, lr} │ │ │ │ ldrdne pc, [r0, #-130] @ 0xffffff7e │ │ │ │ @@ -57507,21 +57507,21 @@ │ │ │ │ stmdapl r4!, {r1, r2, r4, r5, r8, fp, lr}^ │ │ │ │ @ instruction: 0x23222000 │ │ │ │ cdp 0, 15, cr9, cr0, cr0, {0} │ │ │ │ vldr s2, [pc, #392] @ 3fe98 │ │ │ │ @ instruction: 0xf06f1a2e │ │ │ │ @ instruction: 0xf06f011e │ │ │ │ @ instruction: 0x47a00012 │ │ │ │ - blmi b525e0 <__bss_end__@@Base+0xad4ef8> │ │ │ │ + blmi b525e0 <__bss_end__@@Base+0xad4ef0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 299d90 <__bss_end__@@Base+0x21c6a8> │ │ │ │ + blls 299d90 <__bss_end__@@Base+0x21c6a0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 121) │ │ │ │ andlt r2, sl, r1 │ │ │ │ - blhi fb02c <__bss_end__@@Base+0x7d944> │ │ │ │ + blhi fb02c <__bss_end__@@Base+0x7d93c> │ │ │ │ ldc 13, cr11, [pc, #64] @ 3fd7c │ │ │ │ vldr s1, [pc, #140] @ 3fdcc │ │ │ │ ldrb r0, [r2, r2, lsr #20] │ │ │ │ stmdapl r4!, {r0, r1, r2, r5, r8, fp, lr}^ │ │ │ │ stmdbge r6, {r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stcl 0, cr2, [sp] │ │ │ │ vstr s4, [sp, #20] │ │ │ │ @@ -57539,18 +57539,18 @@ │ │ │ │ vmov.f32 s2, #19 @ 0x40980000 4.750 │ │ │ │ vldr s1, [sp, #264] @ 0x108 │ │ │ │ vmul.f32 s5, s2, s10 │ │ │ │ ldmiblt r0, {r0, r1, r2, r5, r7, r9, fp} │ │ │ │ stmiapl r2!, {r0, r4, r9, fp, lr} │ │ │ │ ldrdne pc, [r0, #-130] @ 0xffffff7e │ │ │ │ adcle r2, r6, r0, lsl #18 │ │ │ │ - bvc ff07b960 <__bss_end__@@Base+0xfeffe278> │ │ │ │ - bvc ff87b864 <__bss_end__@@Base+0xff7fe17c> │ │ │ │ - bvc ff23b978 <__bss_end__@@Base+0xff1be290> │ │ │ │ - blx 47b970 <__bss_end__@@Base+0x3fe288> │ │ │ │ + bvc ff07b960 <__bss_end__@@Base+0xfeffe270> │ │ │ │ + bvc ff87b864 <__bss_end__@@Base+0xff7fe174> │ │ │ │ + bvc ff23b978 <__bss_end__@@Base+0xff1be288> │ │ │ │ + blx 47b970 <__bss_end__@@Base+0x3fe280> │ │ │ │ ldc 15, cr11, [pc, #288] @ 3fed0 │ │ │ │ ldrle r0, [sl], #2566 @ 0xa06 │ │ │ │ cdp 7, 8, cr14, cr0, cr3, {6} │ │ │ │ vmul.f32 s15, s0, s15 │ │ │ │ vmul.f32 s0, s15, s17 │ │ │ │ strb r0, [r5, r8, lsl #20]! │ │ │ │ ldmib r4!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -57560,18 +57560,18 @@ │ │ │ │ andeq pc, r1, lr, ror #13 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ muleq r1, r8, r6 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feba29fc <__bss_end__@@Base+0xfeb25314> │ │ │ │ + bl feba29fc <__bss_end__@@Base+0xfeb2530c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r2, {r3, r6, r7, r8, r9, sl, fp}^ │ │ │ │ - bmi 10ec028 <__bss_end__@@Base+0x106e940> │ │ │ │ + bmi 10ec028 <__bss_end__@@Base+0x106e938> │ │ │ │ ldrbtmi r2, [r9], #-2048 @ 0xfffff800 │ │ │ │ ldrbtmi r4, [ip], #-3137 @ 0xfffff3bf │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ ldcle 2, cr0, [r7, #-0] │ │ │ │ stmiapl r2!, {r1, r2, r3, r4, r5, r9, fp, lr} │ │ │ │ ldrdne pc, [r0, #-130] @ 0xffffff7e │ │ │ │ @@ -57585,50 +57585,50 @@ │ │ │ │ movwlt r0, #4621 @ 0x120d │ │ │ │ stmdapl r4!, {r0, r2, r4, r5, r8, fp, lr}^ │ │ │ │ tstpeq sp, pc, rrx @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x23222000 │ │ │ │ cdp 0, 15, cr9, cr0, cr0, {0} │ │ │ │ vldr s2, [pc, #392] @ 3ffd8 │ │ │ │ strmi r1, [r8], -ip, lsr #20 │ │ │ │ - bmi c51cd8 <__bss_end__@@Base+0xbd45f0> │ │ │ │ + bmi c51cd8 <__bss_end__@@Base+0xbd45e8> │ │ │ │ ldrbtmi r4, [sl], #-2859 @ 0xfffff4d5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcs sp, r1, r8, asr #2 │ │ │ │ ldc 0, cr11, [sp], #40 @ 0x28 │ │ │ │ vldrlt d8, [r0, #-8] │ │ │ │ - beq 8fb4f4 <__bss_end__@@Base+0x87de0c> │ │ │ │ - beq 8bb5f8 <__bss_end__@@Base+0x83df10> │ │ │ │ + beq 8fb4f4 <__bss_end__@@Base+0x87de04> │ │ │ │ + beq 8bb5f8 <__bss_end__@@Base+0x83df08> │ │ │ │ stmdbmi r7!, {r0, r1, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrb r5, [sp, r4, ror #16] │ │ │ │ andcs sl, r0, r6, lsl #18 │ │ │ │ - bcs 1bb5c0 <__bss_end__@@Base+0x13ded8> │ │ │ │ - bcs 17b4c4 <__bss_end__@@Base+0xfdddc> │ │ │ │ - bne 13b5c8 <__bss_end__@@Base+0xbdee0> │ │ │ │ - blx fde94 <__bss_end__@@Base+0x807ac> │ │ │ │ + bcs 1bb5c0 <__bss_end__@@Base+0x13ded0> │ │ │ │ + bcs 17b4c4 <__bss_end__@@Base+0xfddd4> │ │ │ │ + bne 13b5c8 <__bss_end__@@Base+0xbded8> │ │ │ │ + blx fde94 <__bss_end__@@Base+0x807a4> │ │ │ │ tstpeq sp, pc, rrx @ p-variant is OBSOLETE │ │ │ │ - beq fb4d4 <__bss_end__@@Base+0x7ddec> │ │ │ │ + beq fb4d4 <__bss_end__@@Base+0x7dde4> │ │ │ │ ldc 6, cr4, [sp, #32] │ │ │ │ vldr s17, [sp, #24] │ │ │ │ @ instruction: 0xf7d58a07 │ │ │ │ ldc 15, cr15, [sp, #916] @ 0x394 │ │ │ │ vldr s5, [sp, #16] │ │ │ │ vldr s15, [sp, #8] │ │ │ │ vmov.f32 s2, #19 @ 0x40980000 4.750 │ │ │ │ vldr s1, [sp, #264] @ 0x108 │ │ │ │ vmul.f32 s5, s2, s10 │ │ │ │ ldmiblt r0, {r0, r1, r2, r5, r7, r9, fp} │ │ │ │ stmiapl r2!, {r0, r4, r9, fp, lr} │ │ │ │ ldrdne pc, [r0, #-130] @ 0xffffff7e │ │ │ │ adcle r2, r8, r0, lsl #18 │ │ │ │ - bvc ff07ba98 <__bss_end__@@Base+0xfeffe3b0> │ │ │ │ - bvc ff87b99c <__bss_end__@@Base+0xff7fe2b4> │ │ │ │ - bvc ff23bab0 <__bss_end__@@Base+0xff1be3c8> │ │ │ │ - blx 47baa8 <__bss_end__@@Base+0x3fe3c0> │ │ │ │ + bvc ff07ba98 <__bss_end__@@Base+0xfeffe3a8> │ │ │ │ + bvc ff87b99c <__bss_end__@@Base+0xff7fe2ac> │ │ │ │ + bvc ff23bab0 <__bss_end__@@Base+0xff1be3c0> │ │ │ │ + blx 47baa8 <__bss_end__@@Base+0x3fe3b8> │ │ │ │ ldc 15, cr11, [pc, #288] @ 40008 │ │ │ │ ldrle r0, [ip], #2566 @ 0xa06 │ │ │ │ cdp 7, 8, cr14, cr0, cr4, {6} │ │ │ │ vmul.f32 s15, s0, s15 │ │ │ │ vmul.f32 s0, s15, s17 │ │ │ │ strb r0, [r5, r8, lsl #20]! │ │ │ │ ldmdb r8, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -57638,39 +57638,39 @@ │ │ │ │ @ instruction: 0x0001f5b2 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ andeq pc, r1, lr, asr r5 @ │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ - bl feba2b34 <__bss_end__@@Base+0xfeb2544c> │ │ │ │ + bl feba2b34 <__bss_end__@@Base+0xfeb25444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r8!, {r3, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi e49f38 <__bss_end__@@Base+0xdcc850> │ │ │ │ + bmi e49f38 <__bss_end__@@Base+0xdcc848> │ │ │ │ ldrbtmi fp, [r9], #-138 @ 0xffffff76 │ │ │ │ svclt 0x00c84c37 │ │ │ │ - bne cfb5c0 <__bss_end__@@Base+0xc7ded8> │ │ │ │ + bne cfb5c0 <__bss_end__@@Base+0xc7ded0> │ │ │ │ stmpl sl, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ - bmi d37408 <__bss_end__@@Base+0xcb9d20> │ │ │ │ + bmi d37408 <__bss_end__@@Base+0xcb9d18> │ │ │ │ @ instruction: 0xf8d258a2 │ │ │ │ @ instruction: 0xf8d21144 │ │ │ │ bcs 48450 │ │ │ │ @ instruction: 0xf06fbf14 │ │ │ │ @ instruction: 0xf06f0222 │ │ │ │ mvnlt r0, sp, lsl #4 │ │ │ │ stmdapl r4!, {r0, r2, r3, r5, r8, fp, lr}^ │ │ │ │ - beq a3b6f0 <__bss_end__@@Base+0x9be008> │ │ │ │ + beq a3b6f0 <__bss_end__@@Base+0x9be000> │ │ │ │ tstpeq sp, pc, rrx @ p-variant is OBSOLETE │ │ │ │ tstcs sl, #0 │ │ │ │ cdp 0, 15, cr9, cr0, cr0, {0} │ │ │ │ vmov.f32 s2, s5 │ │ │ │ strmi r0, [r8], -r0, ror #20 │ │ │ │ - bmi a11e0c <__bss_end__@@Base+0x994724> │ │ │ │ + bmi a11e0c <__bss_end__@@Base+0x99471c> │ │ │ │ ldrbtmi r4, [sl], #-2850 @ 0xfffff4de │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcs sp, r1, r3, lsr r1 │ │ │ │ ldc 0, cr11, [sp], #40 @ 0x28 │ │ │ │ vldrlt d8, [r0, #-8] │ │ │ │ @@ -57680,66 +57680,66 @@ │ │ │ │ vstr s4, [sp, #20] │ │ │ │ vstr s5, [sp, #16] │ │ │ │ @ instruction: 0xf7ff1a03 │ │ │ │ @ instruction: 0xf06ff96d │ │ │ │ ldc 0, cr0, [sp, #52] @ 0x34 │ │ │ │ @ instruction: 0xf7db8a08 │ │ │ │ stmdacs r2, {r0, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ - bne 13b748 <__bss_end__@@Base+0xbe060> │ │ │ │ - bcs 17b64c <__bss_end__@@Base+0xfdf64> │ │ │ │ + bne 13b748 <__bss_end__@@Base+0xbe058> │ │ │ │ + bcs 17b64c <__bss_end__@@Base+0xfdf5c> │ │ │ │ cdp 15, 11, cr11, cr7, cr8, {0} │ │ │ │ vldr s15, [sp, #800] @ 0x320 │ │ │ │ andle r2, r1, r5, lsl #20 │ │ │ │ - blvc 7bac4 <__bss_start@@Base+0x306c> │ │ │ │ - bne fe0fb8b0 <__bss_end__@@Base+0xfe07e1c8> │ │ │ │ - blvs 7bac0 <__bss_start@@Base+0x3068> │ │ │ │ - bne ff0bbad0 <__bss_end__@@Base+0xff03e3e8> │ │ │ │ - blne 1fb87c <__bss_end__@@Base+0x17e194> │ │ │ │ - blne 23b880 <__bss_end__@@Base+0x1be198> │ │ │ │ - blne ff0bbadc <__bss_end__@@Base+0xff03e3f4> │ │ │ │ - bne 10bbac8 <__bss_end__@@Base+0x103e3e0> │ │ │ │ + blvc 7bac4 <__bss_start@@Base+0x3064> │ │ │ │ + bne fe0fb8b0 <__bss_end__@@Base+0xfe07e1c0> │ │ │ │ + blvs 7bac0 <__bss_start@@Base+0x3060> │ │ │ │ + bne ff0bbad0 <__bss_end__@@Base+0xff03e3e0> │ │ │ │ + blne 1fb87c <__bss_end__@@Base+0x17e18c> │ │ │ │ + blne 23b880 <__bss_end__@@Base+0x1be190> │ │ │ │ + blne ff0bbadc <__bss_end__@@Base+0xff03e3ec> │ │ │ │ + bne 10bbac8 <__bss_end__@@Base+0x103e3d8> │ │ │ │ @ instruction: 0xf7c7e7a5 │ │ │ │ svclt 0x0000e8d4 │ │ │ │ andhi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r1, lr, ror r4 @ │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq pc, r1, r4, ror r4 @ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ andeq pc, r1, sl, lsr #8 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ svclt 0x0076f7ff │ │ │ │ ldrbtmi r4, [r9], #-2305 @ 0xfffff6ff │ │ │ │ ldmdalt ip, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r8, r3, lr, lsr #15 │ │ │ │ + @ instruction: 0x000387b2 │ │ │ │ ldrbtmi r4, [r9], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0xf7ff313c │ │ │ │ svclt 0x0000b855 │ │ │ │ - andeq r8, r3, r2, lsr #15 │ │ │ │ + andeq r8, r3, r6, lsr #15 │ │ │ │ ldrbtmi r4, [r9], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0xf7ff3178 │ │ │ │ svclt 0x0000b84d │ │ │ │ - muleq r3, r2, r7 │ │ │ │ + muleq r3, r6, r7 │ │ │ │ ldrbtmi r4, [r9], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0xf7ff31b4 │ │ │ │ svclt 0x0000b845 │ │ │ │ - andeq r8, r3, r2, lsl #15 │ │ │ │ + andeq r8, r3, r6, lsl #15 │ │ │ │ ldrbtmi r4, [r9], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0xf7ff31f0 │ │ │ │ svclt 0x0000b83d │ │ │ │ - andeq r8, r3, r2, ror r7 │ │ │ │ + andeq r8, r3, r6, ror r7 │ │ │ │ ldrbtmi r4, [r9], #-2306 @ 0xfffff6fe │ │ │ │ orrsvc pc, r6, r1, lsl #10 │ │ │ │ ldmdalt r4!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq r8, r3, r2, ror #14 │ │ │ │ + andeq r8, r3, r6, ror #14 │ │ │ │ ldrbtmi r4, [r9], #-2306 @ 0xfffff6fe │ │ │ │ @ instruction: 0x71a2f501 │ │ │ │ stmdalt ip!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq r8, r3, r2, asr r7 │ │ │ │ + andeq r8, r3, r6, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmplt r3, fp, asr #28 │ │ │ │ ldclvs 6, cr4, [fp, #104] @ 0x68 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ movwcs r6, #1488 @ 0x5d0 │ │ │ │ stmib r0, {r1, r9, sl, sp, lr}^ │ │ │ │ @ instruction: 0x66431316 │ │ │ │ @@ -57750,44 +57750,44 @@ │ │ │ │ stmib r0, {r0, r9, sl, sp, lr}^ │ │ │ │ @ instruction: 0x66421316 │ │ │ │ @ instruction: 0x47706618 │ │ │ │ tstne r6, #192, 18 @ 0x300000 │ │ │ │ tstne r8, #192, 18 @ 0x300000 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb972ec <__bss_end__@@Base+0xfeb19c04> │ │ │ │ + bl feb972ec <__bss_end__@@Base+0xfeb19bfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf7c66800 │ │ │ │ - bvs ff87b014 <__bss_end__@@Base+0xff7fd92c> │ │ │ │ - bl ff0fe018 <__bss_end__@@Base+0xff080930> │ │ │ │ + bvs ff87b014 <__bss_end__@@Base+0xff7fd924> │ │ │ │ + bl ff0fe018 <__bss_end__@@Base+0xff080928> │ │ │ │ cdpne 8, 5, cr6, cr3, cr2, {3} │ │ │ │ stmdale ip, {r0, r1, r3, r8, r9, fp, sp} │ │ │ │ tstcs r4, r6, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ movwcc pc, #11009 @ 0x2b01 @ │ │ │ │ @ instruction: 0x4798689b │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7c64010 │ │ │ │ vldrlt d11, [r0, #-700] @ 0xfffffd44 │ │ │ │ - andeq r8, r3, r2, lsr r8 │ │ │ │ + andeq r8, r3, r6, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb97330 <__bss_end__@@Base+0xfeb19c48> │ │ │ │ + bl feb97330 <__bss_end__@@Base+0xfeb19c40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 704118 <__bss_end__@@Base+0x686a30> │ │ │ │ + bmi 704118 <__bss_end__@@Base+0x686a28> │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ movwcs ip, #108 @ 0x6c │ │ │ │ ldrbtmi r4, [sl], #-2330 @ 0xfffff6e6 │ │ │ │ ldmdapl r1, {r2, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ ldrdcs pc, [r0], -ip │ │ │ │ tstppl sp, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ ldmvs r0, {r1, r2, r3, r4, r5, r8, ip, sp}^ │ │ │ │ @ instruction: 0xf7c6461a │ │ │ │ stmiavs r0!, {r3, r4, r5, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ - bl 1b7e078 <__bss_end__@@Base+0x1b00990> │ │ │ │ + bl 1b7e078 <__bss_end__@@Base+0x1b00988> │ │ │ │ @ instruction: 0xb1206e60 │ │ │ │ @ instruction: 0xffe0f7ff │ │ │ │ stmdacs r0, {r5, r6, r9, sl, fp, sp, lr} │ │ │ │ stcvs 1, cr13, [r2, #1000]! @ 0x3e8 │ │ │ │ andle r4, r7, r2, lsr #5 │ │ │ │ @ instruction: 0x3117e9d4 │ │ │ │ andle r4, r8, sl, lsl #5 │ │ │ │ @@ -57798,39 +57798,39 @@ │ │ │ │ ldrbvs fp, [r3], -fp, lsr #31 │ │ │ │ rscsle r2, r7, r0, lsl #22 │ │ │ │ strtmi r6, [r0], -r2, lsr #27 │ │ │ │ pop {r1, r3, r4, r9, sl, sp, lr} │ │ │ │ @ instruction: 0xf7ff4010 │ │ │ │ svclt 0x0000bfa1 │ │ │ │ andeq pc, r1, r6, ror r2 @ │ │ │ │ - andeq sp, r3, ip, ror r5 │ │ │ │ + andeq sp, r3, r4, lsl #11 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb973b8 <__bss_end__@@Base+0xfeb19cd0> │ │ │ │ + bl feb973b8 <__bss_end__@@Base+0xfeb19cc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r8], #-248 @ 0xffffff08 @ │ │ │ │ ldmib ip!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blvc 33b844 <__bss_end__@@Base+0x2be15c> │ │ │ │ + blvc 33b844 <__bss_end__@@Base+0x2be154> │ │ │ │ sbcvs r2, r3, r0, lsl #6 │ │ │ │ addvs r6, r3, #67 @ 0x43 │ │ │ │ tstcc r6, #192, 18 @ 0x300000 │ │ │ │ tstcc r8, #192, 18 @ 0x300000 │ │ │ │ movwcc lr, #51648 @ 0xc9c0 │ │ │ │ movwcc lr, #59840 @ 0xe9c0 │ │ │ │ tstcc r0, #192, 18 @ 0x300000 │ │ │ │ tstcc r2, #192, 18 @ 0x300000 │ │ │ │ - blvc 17b7ec <__bss_end__@@Base+0xfe104> │ │ │ │ - blvc 57b7f0 <__bss_end__@@Base+0x4fe108> │ │ │ │ + blvc 17b7ec <__bss_end__@@Base+0xfe0fc> │ │ │ │ + blvc 57b7f0 <__bss_end__@@Base+0x4fe100> │ │ │ │ svclt 0x0000bd08 │ │ │ │ ... │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb97404 <__bss_end__@@Base+0xfeb19d1c> │ │ │ │ + bl feb97404 <__bss_end__@@Base+0xfeb19d14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ - bvs ff851a20 <__bss_end__@@Base+0xff7d4338> │ │ │ │ + bvs ff851a20 <__bss_end__@@Base+0xff7d4330> │ │ │ │ @ instruction: 0xf7c74629 │ │ │ │ teqlt r0, lr, asr sl │ │ │ │ strtmi r6, [r9], -r0, ror #28 │ │ │ │ @ instruction: 0xf7ffb128 │ │ │ │ tstplt r0, sp, ror #31 @ p-variant is OBSOLETE │ │ │ │ strtmi r4, [r0], -r4, lsl #12 │ │ │ │ stclvs 13, cr11, [r4, #224]! @ 0xe0 │ │ │ │ @@ -57858,108 +57858,108 @@ │ │ │ │ suble r2, fp, r0, lsl #20 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ssatmi r4, #10, r0, lsl #12 │ │ │ │ blcs 5aa1c │ │ │ │ mcrcs 0, 0, sp, cr4, cr3, {2} │ │ │ │ movwls sp, #81 @ 0x51 │ │ │ │ tstcs r2, r2, lsl #12 │ │ │ │ - bvc 911b80 <__bss_end__@@Base+0x894498> │ │ │ │ + bvc 911b80 <__bss_end__@@Base+0x894490> │ │ │ │ @ instruction: 0xffc8f7ff │ │ │ │ strmi r7, [r5], -r2, lsr #20 │ │ │ │ cmple r1, r0, lsl #20 │ │ │ │ @ instruction: 0xb1a368e3 │ │ │ │ @ instruction: 0xf7c76920 │ │ │ │ - blmi 1afa680 <__bss_end__@@Base+0x1a7cf98> │ │ │ │ + blmi 1afa680 <__bss_end__@@Base+0x1a7cf90> │ │ │ │ @ instruction: 0xf8594682 │ │ │ │ movwcs r1, #3 │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0xf5014628 │ │ │ │ @ instruction: 0x46195392 │ │ │ │ movwcc r6, #51426 @ 0xc8e2 │ │ │ │ cdp 7, 7, cr15, cr10, cr6, {6} │ │ │ │ @ instruction: 0xf7c64650 │ │ │ │ stmdbvs r2!, {r1, r2, r3, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ stmdbmi r1!, {r1, r3, r4, r5, r7, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf8596863 │ │ │ │ stmdbmi r0!, {r0}^ │ │ │ │ andne pc, r1, r9, asr r8 @ │ │ │ │ svclt 0x0018428b │ │ │ │ - blmi 1710d00 <__bss_end__@@Base+0x1693618> │ │ │ │ + blmi 1710d00 <__bss_end__@@Base+0x1693610> │ │ │ │ @ instruction: 0xf8594628 │ │ │ │ stmibvs r3!, {r0, r1, ip} │ │ │ │ @ instruction: 0xf501bf15 │ │ │ │ @ instruction: 0xf5015192 │ │ │ │ tstcc ip, r5, lsr #2 │ │ │ │ @ instruction: 0xf7c6311f │ │ │ │ @ instruction: 0xf854ef92 │ │ │ │ stmdacs r0, {r5, r8, r9, sl, fp} │ │ │ │ mcrcs 1, 0, sp, cr3, cr10, {5} │ │ │ │ ldrtmi fp, [r8], r8, lsl #30 │ │ │ │ - blmi 1392c6c <__bss_end__@@Base+0x1315584> │ │ │ │ + blmi 1392c6c <__bss_end__@@Base+0x131557c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 51a390 <__bss_end__@@Base+0x49cca8> │ │ │ │ + blls 51a390 <__bss_end__@@Base+0x49cca0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strbmi r8, [r0], -sp, lsl #1 │ │ │ │ pop {r0, r2, r4, ip, sp, pc} │ │ │ │ stmdavs r3!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ ldmdavs r9, {r1, r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7c62300 │ │ │ │ - bvc 8fb900 <__bss_end__@@Base+0x87e218> │ │ │ │ + bvc 8fb900 <__bss_end__@@Base+0x87e210> │ │ │ │ mvnvs r4, r5, lsl #12 │ │ │ │ adcle r2, sp, r0, lsl #20 │ │ │ │ strtmi r4, [r8], -r3, asr #22 │ │ │ │ andne pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf5012300 │ │ │ │ strdcc r5, [lr, -lr] │ │ │ │ cdp 7, 3, cr15, cr2, cr6, {6} │ │ │ │ stmdbmi r2, {r1, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46434691 │ │ │ │ ldrbtmi r4, [r9], #-1602 @ 0xfffff9be │ │ │ │ @ instruction: 0xf7c74682 │ │ │ │ @ instruction: 0x2e02eaf0 │ │ │ │ eorle r4, sl, r7, lsl #12 │ │ │ │ @ instruction: 0xf7c74648 │ │ │ │ - blmi e3a5b4 <__bss_end__@@Base+0xdbcecc> │ │ │ │ + blmi e3a5b4 <__bss_end__@@Base+0xdbcec4> │ │ │ │ strbmi r4, [r9], -r4, lsl #13 │ │ │ │ stmiapl sl!, {r4, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd2302 │ │ │ │ @ instruction: 0xf8cdc01c │ │ │ │ @ instruction: 0xf502c030 │ │ │ │ @ instruction: 0xf5025c1b │ │ │ │ @ instruction: 0xf10c52eb │ │ │ │ andcc r0, pc, #11008 @ 0x2b00 │ │ │ │ - bge 2a4bd4 <__bss_end__@@Base+0x2274ec> │ │ │ │ + bge 2a4bd4 <__bss_end__@@Base+0x2274e4> │ │ │ │ @ instruction: 0xf8cd970a │ │ │ │ @ instruction: 0xf7c7c024 │ │ │ │ pkhbtmi lr, r0, ip, lsl #20 │ │ │ │ @ instruction: 0xf7c69807 │ │ │ │ stmdavs r2!, {r1, r2, r3, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ str sl, [fp, r3, ror #30]! │ │ │ │ @ instruction: 0xf04f482b │ │ │ │ ldrbtmi r0, [r8], #-2048 @ 0xfffff800 │ │ │ │ stmdb r6!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blmi aba264 <__bss_end__@@Base+0xa3cb7c> │ │ │ │ + blmi aba264 <__bss_end__@@Base+0xa3cb74> │ │ │ │ ldrbmi sl, [r0], -r8, lsl #20 │ │ │ │ stmiapl r9!, {r0, r1, r4, r6, r7, r9, sl, lr}^ │ │ │ │ vmax.s8 q2, , │ │ │ │ @ instruction: 0xf7c611ed │ │ │ │ - blls 27bee8 <__bss_end__@@Base+0x1fe800> │ │ │ │ + blls 27bee8 <__bss_end__@@Base+0x1fe7f8> │ │ │ │ andscs r9, r8, #0, 6 │ │ │ │ tstcs r1, r3, lsr #22 │ │ │ │ ldrbtmi sl, [fp], #-2061 @ 0xfffff7f3 │ │ │ │ @ instruction: 0xf7c74682 │ │ │ │ @ instruction: 0x4648ea50 │ │ │ │ stmda ip, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ pkhbtmi r4, r1, pc, lsl #22 @ │ │ │ │ @ instruction: 0x4650465a │ │ │ │ ldmdavs r9, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8554b14 │ │ │ │ - blls 238420 <__bss_end__@@Base+0x1bad38> │ │ │ │ + blls 238420 <__bss_end__@@Base+0x1bad30> │ │ │ │ ldclpl 5, cr15, [lr], #56 @ 0x38 │ │ │ │ @ instruction: 0xf10c9304 │ │ │ │ @ instruction: 0xf50e0c0e │ │ │ │ @ instruction: 0xf8cd531b │ │ │ │ @ instruction: 0xf50ec00c │ │ │ │ @ instruction: 0xf10c5ceb │ │ │ │ @ instruction: 0xf8cd0c0f │ │ │ │ @@ -58005,117 +58005,117 @@ │ │ │ │ strcc r6, [r1], -r1, ror #18 │ │ │ │ strtmi fp, [r8], -r9, lsl #6 │ │ │ │ @ instruction: 0xf7c73414 │ │ │ │ @ instruction: 0x4603e8fc │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ andeq pc, r2, #-2147483606 @ 0x8000002a │ │ │ │ @ instruction: 0xf0322414 │ │ │ │ - bmi 380cf4 <__bss_end__@@Base+0x30360c> │ │ │ │ + bmi 380cf4 <__bss_end__@@Base+0x303604> │ │ │ │ andeq lr, r1, sp, asr #19 │ │ │ │ ldrbtmi r4, [sl], #-1609 @ 0xfffff9b7 │ │ │ │ strbmi r9, [r0], -r0 │ │ │ │ andcs pc, r6, #4, 22 @ 0x1000 │ │ │ │ strcs fp, [r1], #-3852 @ 0xfffff0f4 │ │ │ │ strcc r4, [r2], #-1564 @ 0xfffff9e4 │ │ │ │ ldmdavs r4, {r0, r1, sl, ip, pc}^ │ │ │ │ @ instruction: 0x47a0461a │ │ │ │ andcs r6, r1, r8, lsr r0 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ ldmdavs fp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0xe7f8659b │ │ │ │ - andeq r8, r3, ip, lsl #9 │ │ │ │ - andeq r8, r3, lr, asr #8 │ │ │ │ + muleq r3, r0, r4 │ │ │ │ + andeq r8, r3, r2, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb9772c <__bss_end__@@Base+0xfeb1a044> │ │ │ │ + bl feb9772c <__bss_end__@@Base+0xfeb1a03c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ cdpne 1, 5, cr11, cr10, cr3, {3} │ │ │ │ svclt 0x00882a0b │ │ │ │ stmdale r8, {sp} │ │ │ │ @ instruction: 0xf04f4a04 │ │ │ │ ldrbtmi r0, [sl], #-3092 @ 0xfffff3ec │ │ │ │ movwcs pc, #15116 @ 0x3b0c @ │ │ │ │ @ instruction: 0x4798691b │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ - strdeq r8, [r3], -sl │ │ │ │ + strdeq r8, [r3], -lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 15, cr15, cr8, cr12, {6} │ │ │ │ ldmdami r1!, {r7, r9, sl, lr}^ │ │ │ │ adcslt r4, r9, r1, ror fp │ │ │ │ @ instruction: 0x46934478 │ │ │ │ stmiapl r3, {r1, r3, r7, r9, sl, lr}^ │ │ │ │ teqls r7, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ - bcs 87ef0 <__bss_end__@@Base+0xa808> │ │ │ │ - blcc 136a0c <__bss_end__@@Base+0xb9324> │ │ │ │ + bcs 87ef0 <__bss_end__@@Base+0xa800> │ │ │ │ + blcc 136a0c <__bss_end__@@Base+0xb931c> │ │ │ │ stmdale r0, {r0, r8, r9, fp, sp}^ │ │ │ │ andvs lr, r2, #216, 18 @ 0x360000 │ │ │ │ ldcle 2, cr4, [ip, #-712]! @ 0xfffffd38 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ @ instruction: 0x5d851984 │ │ │ │ @ instruction: 0xf0002d0a │ │ │ │ stclne 0, cr8, [r3], #-608 @ 0xfffffda0 │ │ │ │ ldmdblt r7, {r8, r9, sl, sp} │ │ │ │ svclt 0x00082d3a │ │ │ │ @ instruction: 0x46994637 │ │ │ │ - blpl be604 <__bss_end__@@Base+0x40f1c> │ │ │ │ + blpl be604 <__bss_end__@@Base+0x40f14> │ │ │ │ stccs 12, cr1, [sl, #-464] @ 0xfffffe30 │ │ │ │ adcmi fp, r2, #24, 30 @ 0x60 │ │ │ │ smlabtcs r1, ip, pc, fp @ │ │ │ │ stclle 1, cr2, [r9, #-0] │ │ │ │ strb r4, [lr, r6, lsr #12]! │ │ │ │ @ instruction: 0xf8d82500 │ │ │ │ strtmi r6, [ip], -r0 │ │ │ │ @ instruction: 0xf7c64630 │ │ │ │ ldmiblt r0!, {r1, r3, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002cc8 │ │ │ │ @ instruction: 0x4630809a │ │ │ │ - b fe500 <__bss_end__@@Base+0x80e18> │ │ │ │ + b fe500 <__bss_end__@@Base+0x80e10> │ │ │ │ stccs 2, cr11, [r0, #-768] @ 0xfffffd00 │ │ │ │ ldmdacs sl!, {r3, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ ldmdacs ip, {r0, r2, r3, r4, ip, lr, pc}^ │ │ │ │ stmdacs sl, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ addshi pc, r8, r0, asr #32 │ │ │ │ andle r2, r4, sl, lsl #16 │ │ │ │ @ instruction: 0xf7c64630 │ │ │ │ stmdacs r0, {r2, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ ldrtmi sp, [r0], -fp, ror #1 │ │ │ │ - b febfe528 <__bss_end__@@Base+0xfeb80e40> │ │ │ │ + b febfe528 <__bss_end__@@Base+0xfeb80e38> │ │ │ │ andcs fp, r0, r8, lsr #3 │ │ │ │ - blmi 1212f38 <__bss_end__@@Base+0x1195850> │ │ │ │ + blmi 1212f38 <__bss_end__@@Base+0x1195848> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e1a688 <__bss_end__@@Base+0xd9cfa0> │ │ │ │ + blls e1a688 <__bss_end__@@Base+0xd9cf98> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle pc, r0, lsl #6 │ │ │ │ pop {r0, r3, r4, r5, ip, sp, pc} │ │ │ │ stclne 15, cr8, [r3], #-960 @ 0xfffffc40 │ │ │ │ eorscs r4, sl, r5, lsr #12 │ │ │ │ andeq lr, r4, #13312 @ 0x3400 │ │ │ │ ldrvc r4, [r0, #-1564] @ 0xfffff9e4 │ │ │ │ - bl 3ba568 <__bss_end__@@Base+0x33ce80> │ │ │ │ + bl 3ba568 <__bss_end__@@Base+0x33ce78> │ │ │ │ ldrvc r0, [r8, #-772] @ 0xfffffcfc │ │ │ │ rscle r2, r4, r0, lsl #24 │ │ │ │ bicseq pc, pc, #4, 2 │ │ │ │ streq lr, [r3], #-2829 @ 0xfffff4f3 │ │ │ │ stclcc 8, cr15, [ip], {20} │ │ │ │ svclt 0x00042b6e │ │ │ │ @ instruction: 0xf8042300 │ │ │ │ - blge 18f990 <__bss_end__@@Base+0x1122a8> │ │ │ │ + blge 18f990 <__bss_end__@@Base+0x1122a0> │ │ │ │ stccs 3, cr9, [r0, #-12] │ │ │ │ svcls 0x0003d04e │ │ │ │ streq lr, [r5], #-2829 @ 0xfffff4f3 │ │ │ │ @ instruction: 0x26004650 │ │ │ │ strvc r4, [r6, #-1593]! @ 0xfffff9c7 │ │ │ │ stcl 7, cr15, [r6], {198} @ 0xc6 │ │ │ │ @ instruction: 0x23204638 │ │ │ │ @ instruction: 0xf7c67523 │ │ │ │ - blne 107c42c <__bss_end__@@Base+0xffed44> │ │ │ │ + blne 107c42c <__bss_end__@@Base+0xffed3c> │ │ │ │ svclt 0x00982801 │ │ │ │ andvs pc, r0, fp, lsr #17 │ │ │ │ @ instruction: 0x1ca9d904 │ │ │ │ ldmdane r9!, {r3, r4, r6, r9, sl, lr}^ │ │ │ │ ldc 7, cr15, [r6], #792 @ 0x318 │ │ │ │ ldr r2, [fp, r1]! │ │ │ │ andne pc, r0, r9, lsl #17 │ │ │ │ @@ -58127,33 +58127,33 @@ │ │ │ │ stmdage r5, {r0, r5, r8, r9, fp, lr} │ │ │ │ ldrbtmi r9, [fp], #-3 │ │ │ │ stmia ip!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf889230a │ │ │ │ bicslt r3, r7, r0 │ │ │ │ ldrdpl pc, [r8], -r8 │ │ │ │ @ instruction: 0xf8c83602 │ │ │ │ - blne 1f986f4 <__bss_end__@@Base+0x1f1b00c> │ │ │ │ + blne 1f986f4 <__bss_end__@@Base+0x1f1b004> │ │ │ │ movwcs lr, #1989 @ 0x7c5 │ │ │ │ @ instruction: 0xf8d85583 │ │ │ │ adcsmi r3, r3, #12 │ │ │ │ @ instruction: 0xf8d8dd97 │ │ │ │ sbccs r3, r8, #8 │ │ │ │ strmi r2, [r3], #-257 @ 0xfffffeff │ │ │ │ - blmi 5652f0 <__bss_end__@@Base+0x4e7c08> │ │ │ │ + blmi 5652f0 <__bss_end__@@Base+0x4e7c00> │ │ │ │ andls sl, r3, r5, lsl #16 │ │ │ │ @ instruction: 0xf7c7447b │ │ │ │ ldrdvc lr, [r5], -r0 @ │ │ │ │ strcc r4, [r1], #-1588 @ 0xfffff9cc │ │ │ │ andmi pc, r8, r8, asr #17 │ │ │ │ ldrbmi r9, [r0], -r3, lsl #18 │ │ │ │ ldcl 7, cr15, [ip], #-792 @ 0xfffffce8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcc pc, r0, fp, lsr #17 │ │ │ │ ldrtmi lr, [r0], -r0, asr #15 │ │ │ │ - b a7e634 <__bss_end__@@Base+0xa00f4c> │ │ │ │ + b a7e634 <__bss_end__@@Base+0xa00f44> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf88daf78 │ │ │ │ @ instruction: 0xe78f00dc │ │ │ │ stcl 7, cr15, [r2, #-792] @ 0xfffffce8 │ │ │ │ str r1, [r1, r3, ror #24] │ │ │ │ andeq lr, r1, r8, asr #28 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -58164,16 +58164,16 @@ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r0], #816 @ 0x330 │ │ │ │ stclvc 5, cr15, [fp, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df4616 │ │ │ │ stcge 6, cr2, [r9], {136} @ 0x88 │ │ │ │ pkhtbcc pc, r4, pc, asr #17 @ │ │ │ │ - bpl 14fd080 <__bss_end__@@Base+0x147f998> │ │ │ │ - beq 19fd26c <__bss_end__@@Base+0x197fb84> │ │ │ │ + bpl 14fd080 <__bss_end__@@Base+0x147f990> │ │ │ │ + beq 19fd26c <__bss_end__@@Base+0x197fb7c> │ │ │ │ @ instruction: 0xf8df9007 │ │ │ │ ldrbtmi r0, [sl], #-1660 @ 0xfffff984 │ │ │ │ @ instruction: 0xf6469404 │ │ │ │ vorr.i16 , #26368 @ 0x6700 │ │ │ │ ldrbtmi r7, [r8], #-2916 @ 0xfffff49c │ │ │ │ @ instruction: 0x766cf8df │ │ │ │ andls sl, r6, r5, ror #26 │ │ │ │ @@ -58199,18 +58199,18 @@ │ │ │ │ ldrmi r4, [r8], -r9, lsr #12 │ │ │ │ @ instruction: 0xf7c69308 │ │ │ │ cmplt pc, #6784 @ 0x1a80 │ │ │ │ rsbcs pc, r4, #1879048196 @ 0x70000004 │ │ │ │ rsbvs pc, r5, #207618048 @ 0xc600000 │ │ │ │ stmdbeq r3, {r1, r2, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbmi r9!, {r1, r2, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bne 147d10c <__bss_end__@@Base+0x13ffa24> │ │ │ │ - bpl 1cfd310 <__bss_end__@@Base+0x1c7fc28> │ │ │ │ - blpl 147d118 <__bss_end__@@Base+0x13ffa30> │ │ │ │ - blmi 18fe318 <__bss_end__@@Base+0x1880c30> │ │ │ │ + bne 147d10c <__bss_end__@@Base+0x13ffa1c> │ │ │ │ + bpl 1cfd310 <__bss_end__@@Base+0x1c7fc20> │ │ │ │ + blpl 147d118 <__bss_end__@@Base+0x13ffa28> │ │ │ │ + blmi 18fe318 <__bss_end__@@Base+0x1880c28> │ │ │ │ vmin.s8 d20, d6, d7 │ │ │ │ vmla.f d19, d0, d1[6] │ │ │ │ tstls r3, sp, lsr #2 │ │ │ │ strtmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ stmdavs r3!, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ eorle r4, r9, fp, asr #10 │ │ │ │ @@ -58221,15 +58221,15 @@ │ │ │ │ vqdmlal.s , d6, d2[3] │ │ │ │ strmi r5, [r7], -sp, ror #6 │ │ │ │ mlasle r7, sl, r2, r4 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrcs pc, [r4, #2271]! @ 0x8df │ │ │ │ strcc pc, [r4, #2271]! @ 0x8df │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls ff29a8b4 <__bss_end__@@Base+0xff21d1cc> │ │ │ │ + blls ff29a8b4 <__bss_end__@@Base+0xff21d1c4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strbmi r8, [r8], -r4, asr #5 │ │ │ │ stclvc 5, cr15, [fp, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strbmi sl, [r9], -sl, lsl #20 │ │ │ │ @ instruction: 0xf7c64628 │ │ │ │ @@ -58250,36 +58250,36 @@ │ │ │ │ addsmi r9, r3, #12288 @ 0x3000 │ │ │ │ strb sp, [sl, r0, asr #3]! │ │ │ │ mulls r4, r4, r8 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ strtmi sp, [r8], -r2, asr #3 │ │ │ │ cdp 7, 4, cr15, cr14, cr6, {6} │ │ │ │ vshl.s8 d4, d24, d13 │ │ │ │ - bls 245714 <__bss_end__@@Base+0x1c802c> │ │ │ │ + bls 245714 <__bss_end__@@Base+0x1c8024> │ │ │ │ @ instruction: 0xf8009907 │ │ │ │ @ instruction: 0xf8dd9c01 │ │ │ │ @ instruction: 0x96009010 │ │ │ │ @ instruction: 0xf7ff4648 │ │ │ │ @ instruction: 0x4628fdd9 │ │ │ │ cdp 7, 3, cr15, cr14, cr6, {6} │ │ │ │ ldrdls pc, [r0], -r9 │ │ │ │ cdp 7, 2, cr15, cr14, cr6, {6} │ │ │ │ orrsne pc, r5, sp, lsl #4 │ │ │ │ eoreq pc, ip, r9, asr #17 │ │ │ │ - bl fe37e804 <__bss_end__@@Base+0xfe30111c> │ │ │ │ + bl fe37e804 <__bss_end__@@Base+0xfe301114> │ │ │ │ @ instruction: 0xf8c99b0a │ │ │ │ svccs 0x00003008 │ │ │ │ @ instruction: 0xf8dfd0a0 │ │ │ │ @ instruction: 0xf6463500 │ │ │ │ @ instruction: 0xf6c65258 │ │ │ │ @ instruction: 0xf6467274 │ │ │ │ @ instruction: 0xf6c65a58 │ │ │ │ ldrbtmi r1, [fp], #-2679 @ 0xfffff589 │ │ │ │ - blpl 167e228 <__bss_end__@@Base+0x1600b40> │ │ │ │ - blpl 1a7d42c <__bss_end__@@Base+0x19ffd44> │ │ │ │ + blpl 167e228 <__bss_end__@@Base+0x1600b38> │ │ │ │ + blpl 1a7d42c <__bss_end__@@Base+0x19ffd3c> │ │ │ │ movwls lr, #14797 @ 0x39cd │ │ │ │ ldrmi r4, [r4], -r1, lsr #13 │ │ │ │ msrmi (UNDEF: 100), r7 │ │ │ │ msreq (UNDEF: 104), r0 │ │ │ │ strtmi r9, [sl], -r5, lsl #2 │ │ │ │ ldrtmi r4, [r0], -r9, asr #12 │ │ │ │ mrc2 7, 0, pc, cr4, cr15, {7} │ │ │ │ @@ -58325,19 +58325,19 @@ │ │ │ │ vhadd.s8 d17, d7, d0 │ │ │ │ vmov.i32 q9, #28672 @ 0x00007000 │ │ │ │ addsmi r6, r1, #-1879048186 @ 0x90000006 │ │ │ │ mvnshi pc, r0 │ │ │ │ andsmi r2, r7, r1, lsl #4 │ │ │ │ lslle r2, r0, #30 │ │ │ │ @ instruction: 0xf8dd6873 │ │ │ │ - blcc e4a1c <__bss_end__@@Base+0x67334> │ │ │ │ + blcc e4a1c <__bss_end__@@Base+0x6732c> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ adcshi pc, r6, r0, asr #32 │ │ │ │ ldrcc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ - bls 1eba28 <__bss_end__@@Base+0x16e340> │ │ │ │ + bls 1eba28 <__bss_end__@@Base+0x16e338> │ │ │ │ ldmpl r3, {r0, r1, r2, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8d94589 │ │ │ │ svclt 0x00182050 │ │ │ │ rscvs r2, r2, r4, lsl #10 │ │ │ │ ldrdcs pc, [r8], #-137 @ 0xffffff77 │ │ │ │ @ instruction: 0xf50361e2 │ │ │ │ @ instruction: 0xf10252ec │ │ │ │ @@ -58350,51 +58350,51 @@ │ │ │ │ eorpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ eoreq pc, lr, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xf04f61a2 │ │ │ │ rsbvs r0, r2, r1, lsl #4 │ │ │ │ @ instruction: 0xf0006162 │ │ │ │ @ instruction: 0xf8d98198 │ │ │ │ cmnlt r3, r0, lsr r0 │ │ │ │ - bls 1d3a0c <__bss_end__@@Base+0x156324> │ │ │ │ + bls 1d3a0c <__bss_end__@@Base+0x15631c> │ │ │ │ @ instruction: 0xf50358d3 │ │ │ │ @ instruction: 0xf844735a │ │ │ │ - bl 14cb30 <__bss_end__@@Base+0xcf448> │ │ │ │ + bl 14cb30 <__bss_end__@@Base+0xcf440> │ │ │ │ strcc r0, [r1, #-965] @ 0xfffffc3b │ │ │ │ ldrsbtcs pc, [r0], -r9 @ │ │ │ │ @ instruction: 0xf8d9605a │ │ │ │ cmplt fp, r4, lsr r0 │ │ │ │ - bls 1d3a0c <__bss_end__@@Base+0x156324> │ │ │ │ - bl 156dbc <__bss_end__@@Base+0xd96d4> │ │ │ │ + bls 1d3a0c <__bss_end__@@Base+0x15631c> │ │ │ │ + bl 156dbc <__bss_end__@@Base+0xd96cc> │ │ │ │ rsccc r0, sl, #335544323 @ 0x14000003 │ │ │ │ eorscs pc, r5, r4, asr #16 │ │ │ │ @ instruction: 0xf8d93501 │ │ │ │ subsvs r2, sl, r4, lsr r0 │ │ │ │ ldrdeq pc, [ip], -r9 │ │ │ │ strtmi r4, [r1], -sl, lsr #12 │ │ │ │ svc 0x007ef7c5 │ │ │ │ @ instruction: 0xf8d9e6d4 │ │ │ │ - blls 188aa8 <__bss_end__@@Base+0x10b3c0> │ │ │ │ + blls 188aa8 <__bss_end__@@Base+0x10b3b8> │ │ │ │ @ instruction: 0xf47f429a │ │ │ │ ldmibmi ip, {r0, r1, r2, r3, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ - blls 112344 <__bss_end__@@Base+0x94c5c> │ │ │ │ + blls 112344 <__bss_end__@@Base+0x94c54> │ │ │ │ @ instruction: 0xf1034479 │ │ │ │ @ instruction: 0xf7c60230 │ │ │ │ svccs 0x0000eaec │ │ │ │ svcge 0x0039f47f │ │ │ │ ldmdbls r4!, {r1, r2, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ rsbvc pc, r9, #1610612740 @ 0x60000004 │ │ │ │ rsbmi pc, r8, #1879048204 @ 0x7000000c │ │ │ │ @ instruction: 0xf47f4291 │ │ │ │ @ instruction: 0xf89daf40 │ │ │ │ bcs 48e1c │ │ │ │ svcge 0x003bf47f │ │ │ │ @ instruction: 0x462849d0 │ │ │ │ ldrbtmi r9, [r9], #-2819 @ 0xfffff4fd │ │ │ │ eorseq pc, r4, #-1073741824 @ 0xc0000000 │ │ │ │ - b ff4fe9f8 <__bss_end__@@Base+0xff481310> │ │ │ │ + b ff4fe9f8 <__bss_end__@@Base+0xff481308> │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ ldrb sl, [sp, -r0, lsr #30]! │ │ │ │ vmul.i8 d25, d4, d20 │ │ │ │ vmvn.i32 , #28672 @ 0x00007000 │ │ │ │ addsmi r4, r1, #116, 4 @ 0x40000007 │ │ │ │ svcge 0x002cf47f │ │ │ │ vmul.i8 d25, d6, d21 │ │ │ │ @@ -58404,105 +58404,105 @@ │ │ │ │ @ instruction: 0xf6469936 │ │ │ │ vmlal.s q11, d0, d1[5] │ │ │ │ addsmi r0, r1, #116, 4 @ 0x40000007 │ │ │ │ svcge 0x001cf47f │ │ │ │ @ instruction: 0x462849bf │ │ │ │ ldrbtmi r9, [r9], #-2819 @ 0xfffff4fd │ │ │ │ eorseq pc, r8, #-1073741824 @ 0xc0000000 │ │ │ │ - b febfea40 <__bss_end__@@Base+0xfeb81358> │ │ │ │ + b febfea40 <__bss_end__@@Base+0xfeb81350> │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ smmlsr r9, ip, lr, sl │ │ │ │ @ instruction: 0x462849ba │ │ │ │ ldrbtmi r9, [r9], #-2819 @ 0xfffff4fd │ │ │ │ eorseq pc, ip, #-1073741824 @ 0xc0000000 │ │ │ │ - b fe8fea58 <__bss_end__@@Base+0xfe881370> │ │ │ │ + b fe8fea58 <__bss_end__@@Base+0xfe881368> │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ @ instruction: 0xe74daef0 │ │ │ │ @ instruction: 0x462849b5 │ │ │ │ ldrbtmi r9, [r9], #-2819 @ 0xfffff4fd │ │ │ │ subeq pc, r0, #-1073741824 @ 0xc0000000 │ │ │ │ - b fe5fea70 <__bss_end__@@Base+0xfe581388> │ │ │ │ + b fe5fea70 <__bss_end__@@Base+0xfe581380> │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ strb sl, [r1, -r4, ror #29] │ │ │ │ ldrdpl pc, [r0], #-137 @ 0xffffff77 │ │ │ │ bicslt sl, r5, fp, lsl #24 │ │ │ │ vstrcs d4, [r1, #-668] @ 0xfffffd64 │ │ │ │ @ instruction: 0xf8d99a06 │ │ │ │ ldmpl r3, {r4, r6}^ │ │ │ │ @ instruction: 0xf5036065 │ │ │ │ @ instruction: 0xf50352ec │ │ │ │ @ instruction: 0xf10253ec │ │ │ │ eorvs r0, r2, r5, lsl #4 │ │ │ │ mrshi pc, (UNDEF: 14) @ │ │ │ │ adcvs r3, r3, pc, lsl r3 │ │ │ │ - blx 109922 <__bss_end__@@Base+0x8c23a> │ │ │ │ - blls 23cb94 <__bss_end__@@Base+0x1bf4ac> │ │ │ │ + blx 109922 <__bss_end__@@Base+0x8c232> │ │ │ │ + blls 23cb94 <__bss_end__@@Base+0x1bf4a4> │ │ │ │ @ instruction: 0xf0036b19 │ │ │ │ strcs pc, [r2, #-2309] @ 0xfffff6fb │ │ │ │ @ instruction: 0xf8d960e0 │ │ │ │ movwlt r3, #45112 @ 0xb038 │ │ │ │ @ instruction: 0x1c6f4a98 │ │ │ │ - blcs a6fc4 <__bss_end__@@Base+0x298dc> │ │ │ │ + blcs a6fc4 <__bss_end__@@Base+0x298d4> │ │ │ │ ldrdeq pc, [r8], #-137 @ 0xffffff77 │ │ │ │ - bl 156dec <__bss_end__@@Base+0xd9704> │ │ │ │ + bl 156dec <__bss_end__@@Base+0xd96fc> │ │ │ │ subsvs r0, r3, r5, asr #5 │ │ │ │ andspl pc, pc, #25165824 @ 0x1800000 │ │ │ │ andseq pc, r7, #-2147483648 @ 0x80000000 │ │ │ │ eorscs pc, r5, r4, asr #16 │ │ │ │ rscshi pc, r9, r0 │ │ │ │ @ instruction: 0xf5062364 │ │ │ │ ldrtcc r5, [r8], -r0, lsr #12 │ │ │ │ @ instruction: 0xf000fb03 │ │ │ │ - blvs 16a77f4 <__bss_end__@@Base+0x162a10c> │ │ │ │ + blvs 16a77f4 <__bss_end__@@Base+0x162a104> │ │ │ │ @ instruction: 0xf8e4f003 │ │ │ │ eorsvs pc, r7, r4, asr #16 │ │ │ │ strbeq lr, [r7, r4, lsl #22] │ │ │ │ rsbsvs r3, r8, r2, lsl #10 │ │ │ │ ldrsbtcc pc, [ip], -r9 @ │ │ │ │ - bmi fe1ed85c <__bss_end__@@Base+0xfe170174> │ │ │ │ + bmi fe1ed85c <__bss_end__@@Base+0xfe17016c> │ │ │ │ stmdbls r6, {r0, r1, r2, r3, r5, r6, sl, fp, ip} │ │ │ │ stmpl lr, {r0, r8, r9, fp, sp} │ │ │ │ sbceq lr, r5, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf5066053 │ │ │ │ @ instruction: 0xf102529d │ │ │ │ @ instruction: 0xf844021b │ │ │ │ @ instruction: 0xf8d92035 │ │ │ │ @ instruction: 0xf000204c │ │ │ │ - blls 220f54 <__bss_end__@@Base+0x1a386c> │ │ │ │ + blls 220f54 <__bss_end__@@Base+0x1a3864> │ │ │ │ @ instruction: 0xf5062064 │ │ │ │ @ instruction: 0x3619569e │ │ │ │ @ instruction: 0xf000fb02 │ │ │ │ @ instruction: 0xf0036b59 │ │ │ │ @ instruction: 0xf1c0f8bf │ │ │ │ @ instruction: 0xf8440264 │ │ │ │ - bl 158d0c <__bss_end__@@Base+0xdb624> │ │ │ │ + bl 158d0c <__bss_end__@@Base+0xdb61c> │ │ │ │ strcc r0, [r2, #-1991] @ 0xfffff839 │ │ │ │ @ instruction: 0xf8d9607a │ │ │ │ blcs 4cd4c │ │ │ │ svcge 0x0003f43f │ │ │ │ @ instruction: 0x1c6f4a71 │ │ │ │ - blcs a7060 <__bss_end__@@Base+0x29978> │ │ │ │ - bl 156e84 <__bss_end__@@Base+0xd979c> │ │ │ │ + blcs a7060 <__bss_end__@@Base+0x29970> │ │ │ │ + bl 156e84 <__bss_end__@@Base+0xd9794> │ │ │ │ subsvs r0, r3, r5, asr #5 │ │ │ │ andpl pc, lr, #25165824 @ 0x1800000 │ │ │ │ andseq pc, r7, #-2147483648 @ 0x80000000 │ │ │ │ eorscs pc, r5, r4, asr #16 │ │ │ │ ldrsbcs pc, [r4], #-137 @ 0xffffff77 @ │ │ │ │ adchi pc, r3, r0 │ │ │ │ rsbcs r9, r4, r7, lsl #22 │ │ │ │ strpl pc, [lr], -r6, lsl #10 │ │ │ │ - blx ce53e <__bss_end__@@Base+0x50e56> │ │ │ │ - blvs 6bcc74 <__bss_end__@@Base+0x63f58c> │ │ │ │ + blx ce53e <__bss_end__@@Base+0x50e4e> │ │ │ │ + blvs 6bcc74 <__bss_end__@@Base+0x63f584> │ │ │ │ @ instruction: 0xf896f003 │ │ │ │ rsbeq pc, r4, #192, 2 @ 0x30 │ │ │ │ eorsvs pc, r7, r4, asr #16 │ │ │ │ strbeq lr, [r7, r4, lsl #22] │ │ │ │ rsbsvs r3, sl, r2, lsl #10 │ │ │ │ stmdbmi r6!, {r0, r2, r3, r4, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ - blls 112530 <__bss_end__@@Base+0x94e48> │ │ │ │ + blls 112530 <__bss_end__@@Base+0x94e40> │ │ │ │ @ instruction: 0xf1034479 │ │ │ │ @ instruction: 0xf7c60244 │ │ │ │ svccs 0x0000e9f6 │ │ │ │ mcrge 4, 2, pc, cr3, cr15, {3} @ │ │ │ │ ldmdbls r4!, {r5, r7, r9, sl, sp, lr, pc} │ │ │ │ rsbmi pc, r6, #1879048196 @ 0x70000004 │ │ │ │ subvs pc, pc, #1610612748 @ 0x6000000c │ │ │ │ @@ -58527,35 +58527,35 @@ │ │ │ │ vmul.i8 d25, d6, d21 │ │ │ │ vmlal.s q11, d6, d2[5] │ │ │ │ addsmi r5, r1, #805306375 @ 0x30000007 │ │ │ │ mcrge 4, 3, pc, cr3, cr15, {3} @ │ │ │ │ ldrhcs pc, [r8], #141 @ 0x8d @ │ │ │ │ @ instruction: 0xf47f2a74 │ │ │ │ stmdbmi r7, {r1, r2, r3, r4, r6, r9, sl, fp, sp, pc}^ │ │ │ │ - blls 1125b4 <__bss_end__@@Base+0x94ecc> │ │ │ │ + blls 1125b4 <__bss_end__@@Base+0x94ec4> │ │ │ │ @ instruction: 0xf1034479 │ │ │ │ @ instruction: 0xf7c60254 │ │ │ │ svccs 0x0000e9b4 │ │ │ │ mcrge 4, 0, pc, cr1, cr15, {3} @ │ │ │ │ ldmdbls r4!, {r1, r2, r3, r4, r6, r9, sl, sp, lr, pc} │ │ │ │ rsbsvc pc, r0, #68, 12 @ 0x4400000 │ │ │ │ rsbvs pc, r6, #1610612748 @ 0x6000000c │ │ │ │ @ instruction: 0xf47f4291 │ │ │ │ ldmdbls r5!, {r0, r1, r2, r3, r5, r9, sl, fp, sp, pc} │ │ │ │ rsbspl pc, r3, #1610612740 @ 0x60000004 │ │ │ │ rsbseq pc, r4, #192, 4 │ │ │ │ @ instruction: 0xf47f4291 │ │ │ │ ldmdbmi sl!, {r0, r1, r2, r5, r9, sl, fp, sp, pc} │ │ │ │ - blls 1125ec <__bss_end__@@Base+0x94f04> │ │ │ │ + blls 1125ec <__bss_end__@@Base+0x94efc> │ │ │ │ @ instruction: 0xf1034479 │ │ │ │ @ instruction: 0xf7c60248 │ │ │ │ svccs 0x0000e998 │ │ │ │ stclge 4, cr15, [r5, #508]! @ 0x1fc │ │ │ │ ldmdbmi r5!, {r1, r6, r9, sl, sp, lr, pc} │ │ │ │ - blls 112604 <__bss_end__@@Base+0x94f1c> │ │ │ │ + blls 112604 <__bss_end__@@Base+0x94f14> │ │ │ │ @ instruction: 0xf1034479 │ │ │ │ @ instruction: 0xf7c6024c │ │ │ │ svccs 0x0000e98c │ │ │ │ ldclge 4, cr15, [r9, #508] @ 0x1fc │ │ │ │ @ instruction: 0xf503e636 │ │ │ │ rsbvs r5, r2, #939524096 @ 0x38000000 │ │ │ │ @ instruction: 0xf6a36362 │ │ │ │ @@ -58602,43 +58602,43 @@ │ │ │ │ andeq r8, r0, r2, lsl #23 │ │ │ │ andeq r8, r0, r0, asr #20 │ │ │ │ strdeq r8, [r0], -lr │ │ │ │ @ instruction: 0x000089bc │ │ │ │ andeq r8, r0, r4, lsl #19 │ │ │ │ andeq r8, r0, ip, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb98040 <__bss_end__@@Base+0xfeb1a958> │ │ │ │ + bl feb98040 <__bss_end__@@Base+0xfeb1a950> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 884d48 <__bss_end__@@Base+0x807660> │ │ │ │ - blmi 8ad084 <__bss_end__@@Base+0x82f99c> │ │ │ │ + bmi 884d48 <__bss_end__@@Base+0x807658> │ │ │ │ + blmi 8ad084 <__bss_end__@@Base+0x82f994> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r4, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ stmdavs r2, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ movwls r6, #55323 @ 0xd81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mvnlt r6, r3, asr #28 │ │ │ │ teqlt r2, r2, lsl #22 │ │ │ │ stmdapl r8, {r0, r1, r3, r4, fp, lr} │ │ │ │ andcs r9, r1, #4, 4 @ 0x40000000 │ │ │ │ subsvc pc, sl, r0, lsl #10 │ │ │ │ - blvs 1864e84 <__bss_end__@@Base+0x17e779c> │ │ │ │ + blvs 1864e84 <__bss_end__@@Base+0x17e7794> │ │ │ │ @ instruction: 0xf8dfb158 │ │ │ │ @ instruction: 0xf851c05c │ │ │ │ @ instruction: 0xf101100c │ │ │ │ - bl 384230 <__bss_end__@@Base+0x306b48> │ │ │ │ + bl 384230 <__bss_end__@@Base+0x306b40> │ │ │ │ andcc r0, r1, #-2147483600 @ 0x80000030 │ │ │ │ andgt pc, ip, r1, asr #17 │ │ │ │ stmiavs r0!, {r3, r8, sp, lr}^ │ │ │ │ movwls sl, #6403 @ 0x1903 │ │ │ │ ldcl 7, cr15, [r8, #-788]! @ 0xfffffcec │ │ │ │ tstlt r3, r1, lsl #22 │ │ │ │ @ instruction: 0xf7ff4618 │ │ │ │ stclvs 15, cr15, [r0, #804]! @ 0x324 │ │ │ │ @ instruction: 0xf7ffb108 │ │ │ │ - bmi 340dc4 <__bss_end__@@Base+0x2c36dc> │ │ │ │ + bmi 340dc4 <__bss_end__@@Base+0x2c36d4> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, lr, r1, lsl #2 │ │ │ │ @ instruction: 0xf7c6bd10 │ │ │ │ svclt 0x0000e974 │ │ │ │ @@ -58647,55 +58647,55 @@ │ │ │ │ andeq lr, r1, r6, ror #10 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq lr, r1, r6, lsl #10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stceq 8, cr15, [r0, #-816]! @ 0xfffffcd0 │ │ │ │ - bmi 1d52744 <__bss_end__@@Base+0x1cd505c> │ │ │ │ + bmi 1d52744 <__bss_end__@@Base+0x1cd5054> │ │ │ │ @ instruction: 0x460e4b74 │ │ │ │ ldmdbmi r4!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stcvc 5, cr15, [pc, #-692]! @ 40c4c │ │ │ │ ldrbtmi r4, [r9], #-1666 @ 0xfffff97e │ │ │ │ ldmpl r3, {r5, r9, sl, lr}^ │ │ │ │ - bge 1f12748 <__bss_end__@@Base+0x1e95060> │ │ │ │ + bge 1f12748 <__bss_end__@@Base+0x1e95058> │ │ │ │ ldmdavs fp, {r0, r3, r6, r8, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f93ad │ │ │ │ movwcs r0, #768 @ 0x300 │ │ │ │ @ instruction: 0xf7ff9309 │ │ │ │ - bls 12bfb94 <__bss_end__@@Base+0x12424ac> │ │ │ │ + bls 12bfb94 <__bss_end__@@Base+0x12424a4> │ │ │ │ cmppvc r4, #73400320 @ p-variant is OBSOLETE @ 0x4600000 │ │ │ │ cmnpne r4, #1610612748 @ p-variant is OBSOLETE @ 0x6000000c │ │ │ │ mulle pc, sl, r2 @ │ │ │ │ - bmi 1a48f30 <__bss_end__@@Base+0x19cb848> │ │ │ │ + bmi 1a48f30 <__bss_end__@@Base+0x19cb840> │ │ │ │ ldrbtmi r4, [sl], #-2917 @ 0xfffff49b │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #23 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adcshi pc, lr, r0, asr #32 │ │ │ │ stcvc 5, cr15, [pc, #-52]! @ 40f14 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ vpmax.s8 , , q5 │ │ │ │ vqdmlal.s , d6, d0[7] │ │ │ │ addsmi r4, sl, #-1543503871 @ 0xa4000001 │ │ │ │ - bge 13356fc <__bss_end__@@Base+0x12b8014> │ │ │ │ + bge 13356fc <__bss_end__@@Base+0x12b800c> │ │ │ │ vhsub.s8 d25, d6, d4 │ │ │ │ vqdmlal.s , d7, d3[5] │ │ │ │ ldmdavs r2, {r2, r4, r5, r6, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xd1df429a │ │ │ │ teqpcc r0, sp @ @ p-variant is OBSOLETE │ │ │ │ bicsle r2, fp, r0, lsl #22 │ │ │ │ - bge 2534d4 <__bss_end__@@Base+0x1d5dec> │ │ │ │ + bge 2534d4 <__bss_end__@@Base+0x1d5de4> │ │ │ │ andls sl, r7, #8060928 @ 0x7b0000 │ │ │ │ movwls r4, #25721 @ 0x6479 │ │ │ │ stm r0, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf914f7ff │ │ │ │ andls r6, r5, r0, lsr r0 │ │ │ │ @ instruction: 0xf7c62009 │ │ │ │ - bls 1bbaec <__bss_end__@@Base+0x13e404> │ │ │ │ + bls 1bbaec <__bss_end__@@Base+0x13e3fc> │ │ │ │ ldrdgt pc, [r0, #-143] @ 0xffffff71 │ │ │ │ andsvs r9, r0, r6, lsl #22 │ │ │ │ ldmdavs r2!, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0x0003e8bc │ │ │ │ ldrd pc, [r0], -r2 │ │ │ │ @ instruction: 0xf8ceaa09 │ │ │ │ @ instruction: 0xf89c1004 │ │ │ │ @@ -58704,31 +58704,31 @@ │ │ │ │ andeq pc, r0, lr, asr #17 │ │ │ │ ldmdapl r9!, {r4, r6, r9, sl, lr}^ │ │ │ │ tstls r5, r7, asr r6 │ │ │ │ tstppl pc, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ strmi r3, [sl], r0, lsr #2 │ │ │ │ stmia sl, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbmi r3, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ - bge 89b0b4 <__bss_end__@@Base+0x81d9cc> │ │ │ │ - blls 1d21c0 <__bss_end__@@Base+0x154ad8> │ │ │ │ + bge 89b0b4 <__bss_end__@@Base+0x81d9c4> │ │ │ │ + blls 1d21c0 <__bss_end__@@Base+0x154ad0> │ │ │ │ stmda ip, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ rscsvs r4, r8, r2, lsr #12 │ │ │ │ @ instruction: 0x46086831 │ │ │ │ - blx feb7efea <__bss_end__@@Base+0xfeb01902> │ │ │ │ + blx feb7efea <__bss_end__@@Base+0xfeb018fa> │ │ │ │ addsle r2, sp, r0, lsl #16 │ │ │ │ stmdbge r9, {r0, r1, r3, r4, r5, r6, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ - bls 12bfab8 <__bss_end__@@Base+0x12423d0> │ │ │ │ + bls 12bfab8 <__bss_end__@@Base+0x12423c8> │ │ │ │ movtvs pc, #22086 @ 0x5646 @ │ │ │ │ msrvc SPSR_s, #1342177292 @ 0x5000000c │ │ │ │ @ instruction: 0xd191429a │ │ │ │ vpmax.s8 , q3, q5 │ │ │ │ vqdmlal.s q10, d6, d1[6] │ │ │ │ addsmi r5, sl, #-1677721599 @ 0x9c000001 │ │ │ │ - blls 175640 <__bss_end__@@Base+0xf7f58> │ │ │ │ + blls 175640 <__bss_end__@@Base+0xf7f50> │ │ │ │ @ instruction: 0xf642881a │ │ │ │ addsmi r6, sl, #116, 6 @ 0xd0000001 │ │ │ │ @ instruction: 0xf89dd184 │ │ │ │ stccs 1, cr5, [r0, #-184] @ 0xffffff48 │ │ │ │ ldmdavs r3!, {r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7c568d8 │ │ │ │ ldmdavs r2!, {r2, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @@ -58747,151 +58747,151 @@ │ │ │ │ ldmdavs r0!, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7ff4622 │ │ │ │ strmi pc, [r5], -fp, ror #22 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavs r3, {r0, r1, r3, r4, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ cdpne 1, 5, cr11, cr10, cr3, {2} │ │ │ │ @ instruction: 0xf63f2a0b │ │ │ │ - blx 26cdda <__bss_end__@@Base+0x1ef6f2> │ │ │ │ + blx 26cdda <__bss_end__@@Base+0x1ef6ea> │ │ │ │ strtmi r9, [r1], -r3, lsl #6 │ │ │ │ @ instruction: 0x4798691b │ │ │ │ mvnle r3, r1, lsl #30 │ │ │ │ @ instruction: 0xf7ff6830 │ │ │ │ - blls 1c0bdc <__bss_end__@@Base+0x1434f4> │ │ │ │ + blls 1c0bdc <__bss_end__@@Base+0x1434ec> │ │ │ │ andcs r6, r2, #48, 16 @ 0x300000 │ │ │ │ tstppl sp, r3, lsl #10 @ p-variant is OBSOLETE │ │ │ │ teqcc lr, r0, lsl #6 │ │ │ │ @ instruction: 0xf7c568c0 │ │ │ │ ldmdavs r3!, {r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ tstcs r0, sl, lsl #20 │ │ │ │ @ instruction: 0xf7c668d8 │ │ │ │ - blmi 37b150 <__bss_end__@@Base+0x2fda68> │ │ │ │ + blmi 37b150 <__bss_end__@@Base+0x2fda60> │ │ │ │ subsvs r4, r8, fp, ror r4 │ │ │ │ ldr r2, [r6, -r1]! │ │ │ │ ldmda r6!, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq lr, r1, r0, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0x0001e4b6 │ │ │ │ andeq lr, r1, r6, lsl #9 │ │ │ │ andeq r8, r0, r4, asr r7 │ │ │ │ ldrdeq r9, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r9, r0, r8, lsr #7 │ │ │ │ - ldrdeq r7, [r3], -lr │ │ │ │ - andeq ip, r3, r8, lsl #12 │ │ │ │ + andeq r7, r3, r2, ror #17 │ │ │ │ + andeq ip, r3, r0, lsl r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb982f4 <__bss_end__@@Base+0xfeb1ac0c> │ │ │ │ + bl feb982f4 <__bss_end__@@Base+0xfeb1ac04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r8], r0 @ │ │ │ │ - blmi b92950 <__bss_end__@@Base+0xb15268> │ │ │ │ + blmi b92950 <__bss_end__@@Base+0xb15260> │ │ │ │ strmi r4, [sp], -r6, lsl #12 │ │ │ │ - bmi b65918 <__bss_end__@@Base+0xae8230> │ │ │ │ + bmi b65918 <__bss_end__@@Base+0xae8228> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #30747 @ 0x781b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - b fe3ff030 <__bss_end__@@Base+0xfe381948> │ │ │ │ + b fe3ff030 <__bss_end__@@Base+0xfe381940> │ │ │ │ ldrbtmi r4, [fp], #-2856 @ 0xfffff4d8 │ │ │ │ mcrne 0, 3, r6, cr3, cr8, {4} │ │ │ │ ldmdble r8, {r0, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf385fab5 │ │ │ │ ldmdbeq fp, {r0, r1, sl, fp, ip, sp}^ │ │ │ │ svclt 0x00882c01 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ strtmi fp, [r8], -fp, asr #22 │ │ │ │ strls r9, [r3, #-769] @ 0xfffffcff │ │ │ │ - b 2ff058 <__bss_end__@@Base+0x281970> │ │ │ │ + b 2ff058 <__bss_end__@@Base+0x281968> │ │ │ │ andls sl, r6, r3, lsl #20 │ │ │ │ ldrtmi sl, [r0], -r2, lsl #18 │ │ │ │ movwls r2, #21248 @ 0x5300 │ │ │ │ mcr2 7, 6, pc, cr8, cr15, {7} @ │ │ │ │ stmdals r2, {r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ ldmdbmi sl, {r1, r3, r4, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - bl 17ff078 <__bss_end__@@Base+0x1781990> │ │ │ │ + bl 17ff078 <__bss_end__@@Base+0x1781988> │ │ │ │ orrslt r4, r0, r4, lsl #12 │ │ │ │ @ instruction: 0xf7c54620 │ │ │ │ stmdblt r8!, {r1, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7c54620 │ │ │ │ sbclt lr, r0, #15872 @ 0x3e00 │ │ │ │ mvnsle r2, sl, lsl #16 │ │ │ │ stmdbge r2, {r0, r1, r9, fp, sp, pc} │ │ │ │ movwcs r4, #1584 @ 0x630 │ │ │ │ movwls r9, #21507 @ 0x5403 │ │ │ │ mcr2 7, 5, pc, cr12, cr15, {7} @ │ │ │ │ andcs fp, r0, r0, ror #18 │ │ │ │ - blmi 2939c4 <__bss_end__@@Base+0x2162dc> │ │ │ │ + blmi 2939c4 <__bss_end__@@Base+0x2162d4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 21b200 <__bss_end__@@Base+0x19db18> │ │ │ │ + blls 21b200 <__bss_end__@@Base+0x19db10> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ ldcllt 0, cr11, [r0, #-32]! @ 0xffffffe0 │ │ │ │ @ instruction: 0xf7c64620 │ │ │ │ stmdals r2, {r2, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7c6e7ee │ │ │ │ svclt 0x0000e800 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0x0001e2b0 │ │ │ │ - andeq ip, r3, r6, lsr #11 │ │ │ │ + andeq ip, r3, lr, lsr #11 │ │ │ │ andeq r9, r0, r6, asr r3 │ │ │ │ andeq lr, r1, r8, lsr #4 │ │ │ │ ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ smlabteq r4, r3, r9, lr │ │ │ │ @ instruction: 0x4770619a │ │ │ │ - strdeq ip, [r3], -r6 │ │ │ │ + strdeq ip, [r3], -lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb983e0 <__bss_end__@@Base+0xfeb1acf8> │ │ │ │ + bl feb983e0 <__bss_end__@@Base+0xfeb1acf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [lr, #-928] @ 0xfffffc60 │ │ │ │ strmi fp, [ip], -r2, lsl #1 │ │ │ │ ldrbtmi r2, [sp], #-512 @ 0xfffffe00 │ │ │ │ strls r2, [r0], #-260 @ 0xfffffefc │ │ │ │ stmdbvs fp!, {r1, r2, r9, sl, lr} │ │ │ │ - b 5ff114 <__bss_end__@@Base+0x581a2c> │ │ │ │ + b 5ff114 <__bss_end__@@Base+0x581a24> │ │ │ │ ldrtmi r9, [r0], -r0, lsl #8 │ │ │ │ stmdbvs fp!, {r9, sp}^ │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ - b 3ff124 <__bss_end__@@Base+0x381a3c> │ │ │ │ + b 3ff124 <__bss_end__@@Base+0x381a34> │ │ │ │ andcs r6, r0, #2801664 @ 0x2ac000 │ │ │ │ ldrtmi r2, [r0], -r8, lsl #2 │ │ │ │ @ instruction: 0xf7c69400 │ │ │ │ andlt lr, r2, r8, lsl #20 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - ldrdeq ip, [r3], -r2 │ │ │ │ + ldrdeq ip, [r3], -sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 15, cr15, cr0, cr12, {6} │ │ │ │ - bmi feced524 <__bss_end__@@Base+0xfec6fe3c> │ │ │ │ + bmi feced524 <__bss_end__@@Base+0xfec6fe34> │ │ │ │ sbchi pc, r8, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ movwls r4, #13962 @ 0x368a │ │ │ │ - blmi fec52628 <__bss_end__@@Base+0xfebd4f40> │ │ │ │ + blmi fec52628 <__bss_end__@@Base+0xfebd4f38> │ │ │ │ ldmpl r3, {r0, r1, r2, r6, r8, r9, sl, fp, ip, pc}^ │ │ │ │ teqls r9, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xffacf7fe │ │ │ │ strmi r4, [r4], -r9, lsr #12 │ │ │ │ @ instruction: 0xf0002f01 │ │ │ │ @ instruction: 0xf7fe813c │ │ │ │ andcs pc, ip, pc, lsl pc @ │ │ │ │ stmdb r8!, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r8, r5, lsl #12 │ │ │ │ @ instruction: 0xf7c62600 │ │ │ │ - blmi fe9bb808 <__bss_end__@@Base+0xfe93e120> │ │ │ │ + blmi fe9bb808 <__bss_end__@@Base+0xfe93e118> │ │ │ │ eorvs r4, r0, r4, lsl #13 │ │ │ │ - bmi fe95246c <__bss_end__@@Base+0xfe8d4d84> │ │ │ │ + bmi fe95246c <__bss_end__@@Base+0xfe8d4d7c> │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - bleq 37d3c4 <__bss_end__@@Base+0x2ffcdc> │ │ │ │ + bleq 37d3c4 <__bss_end__@@Base+0x2ffcd4> │ │ │ │ ldm r3, {r0, r1, r2, r3, r6, r8, sl, lr} │ │ │ │ @ instruction: 0xf88c0003 │ │ │ │ - blls 11852a4 <__bss_end__@@Base+0x1107bbc> │ │ │ │ + blls 11852a4 <__bss_end__@@Base+0x1107bb4> │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ - blls 11d9f28 <__bss_end__@@Base+0x115c840> │ │ │ │ - blls 115a02c <__bss_end__@@Base+0x10dc944> │ │ │ │ - blls 11a530 <__bss_end__@@Base+0x9ce48> │ │ │ │ + blls 11d9f28 <__bss_end__@@Base+0x115c838> │ │ │ │ + blls 115a02c <__bss_end__@@Base+0x10dc93c> │ │ │ │ + blls 11a530 <__bss_end__@@Base+0x9ce40> │ │ │ │ andlt pc, r4, r4, asr #17 │ │ │ │ tstvs r3, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xf8c46566 │ │ │ │ stmib r4, {r3, r4, r5, ip, pc}^ │ │ │ │ strbtvs r6, [r6], #-2319 @ 0xfffff6f1 │ │ │ │ adcvs r6, r5, #-2147483591 @ 0x80000039 │ │ │ │ @ instruction: 0xf858602e │ │ │ │ @@ -58903,25 +58903,25 @@ │ │ │ │ @ instruction: 0xf5039000 │ │ │ │ strls r5, [r5], -pc, lsl #6 │ │ │ │ movwls r3, #17184 @ 0x4320 │ │ │ │ @ instruction: 0xf7c6ab04 │ │ │ │ svccs 0x0002eb8c │ │ │ │ tstle r1, r0, ror #1 │ │ │ │ ldrbtmi r4, [fp], #-2954 @ 0xfffff476 │ │ │ │ - bmi fe2d936c <__bss_end__@@Base+0xfe25bc84> │ │ │ │ + bmi fe2d936c <__bss_end__@@Base+0xfe25bc7c> │ │ │ │ ldrbtmi r4, [sl], #-2948 @ 0xfffff47c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rscshi pc, sl, r0, asr #32 │ │ │ │ eorslt r4, fp, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrbtmi r4, [fp], #-2947 @ 0xfffff47d │ │ │ │ andls pc, r0, r3, asr #17 │ │ │ │ - blmi 1ffb2c8 <__bss_end__@@Base+0x1f7dbe0> │ │ │ │ + blmi 1ffb2c8 <__bss_end__@@Base+0x1f7dbd8> │ │ │ │ @ instruction: 0xf8df4650 │ │ │ │ ldrbtmi sl, [sl], #516 @ 0x204 │ │ │ │ and pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf50e9b03 │ │ │ │ movwls r5, #31775 @ 0x7c1f │ │ │ │ ldceq 1, cr15, [r7], {12} │ │ │ │ eorgt pc, r0, sp, asr #17 │ │ │ │ @@ -58933,42 +58933,42 @@ │ │ │ │ stceq 1, cr15, [r0], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0xf8cd9709 │ │ │ │ @ instruction: 0xf50ec030 │ │ │ │ strls r5, [sp], -ip, ror #7 │ │ │ │ stclpl 5, cr15, [ip], #56 @ 0x38 │ │ │ │ movwls r3, #25364 @ 0x6314 │ │ │ │ movwcs r6, #22738 @ 0x58d2 │ │ │ │ - blge 165f6c <__bss_end__@@Base+0xe8884> │ │ │ │ + blge 165f6c <__bss_end__@@Base+0xe887c> │ │ │ │ stceq 1, cr15, [r5], {12} │ │ │ │ @ instruction: 0xf8cd9705 │ │ │ │ @ instruction: 0xf7c6c010 │ │ │ │ movwcs lr, #15170 @ 0x3b42 │ │ │ │ eorvs r6, fp, r0, ror #1 │ │ │ │ @ instruction: 0xf8ca2080 │ │ │ │ @ instruction: 0xf7c66000 │ │ │ │ ldrdvs lr, [r8], #-138 @ 0xffffff76 @ │ │ │ │ @ instruction: 0xf7c64658 │ │ │ │ - blmi 19bb6ec <__bss_end__@@Base+0x193e004> │ │ │ │ + blmi 19bb6ec <__bss_end__@@Base+0x193dffc> │ │ │ │ ldrbtmi r6, [fp], #-168 @ 0xffffff58 │ │ │ │ muleq r3, r3, r8 │ │ │ │ stmdage ip!, {r2, r3, r5, ip, pc} │ │ │ │ adcsne pc, r4, sp, lsr #17 │ │ │ │ @ instruction: 0xf88d0c09 │ │ │ │ @ instruction: 0xf7c610b6 │ │ │ │ @ instruction: 0xf8d5e8d4 │ │ │ │ andcc fp, r1, r4 │ │ │ │ stmia r2, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8cba92c │ │ │ │ stmdavs fp!, {}^ @ │ │ │ │ @ instruction: 0xf7c56818 │ │ │ │ - blmi 16bcc48 <__bss_end__@@Base+0x163f560> │ │ │ │ + blmi 16bcc48 <__bss_end__@@Base+0x163f558> │ │ │ │ @ instruction: 0xf8582131 │ │ │ │ ldrmi r3, [sl], -r3 │ │ │ │ andls r6, r3, #7012352 @ 0x6b0000 │ │ │ │ - blmi 15d9540 <__bss_end__@@Base+0x155be58> │ │ │ │ + blmi 15d9540 <__bss_end__@@Base+0x155be50> │ │ │ │ ldrbtmi r6, [fp], #-2154 @ 0xfffff796 │ │ │ │ ldm r3, {r0, r4, r9, ip, sp, lr} │ │ │ │ eorls r0, ip, r3 │ │ │ │ stmdage ip!, {r0, r1, r3, r5, r6, fp, sp, lr} │ │ │ │ adcsne pc, r4, sp, lsr #17 │ │ │ │ sbcsvs r0, lr, r9, lsl #24 │ │ │ │ adcsne pc, r6, sp, lsl #17 │ │ │ │ @@ -58978,19 +58978,19 @@ │ │ │ │ orrsvs r6, lr, fp, ror #16 │ │ │ │ bicsvs r6, pc, fp, ror #16 │ │ │ │ stmia r4!, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdlt pc, [r4], -r5 │ │ │ │ @ instruction: 0xf7c63001 │ │ │ │ stmdbge ip!, {r2, r4, r7, fp, sp, lr, pc} │ │ │ │ eoreq pc, r0, fp, asr #17 │ │ │ │ - bleq cfd55c <__bss_end__@@Base+0xc7fe74> │ │ │ │ - bvs 65b5d0 <__bss_end__@@Base+0x5ddee8> │ │ │ │ + bleq cfd55c <__bss_end__@@Base+0xc7fe6c> │ │ │ │ + bvs 65b5d0 <__bss_end__@@Base+0x5ddee0> │ │ │ │ stcl 7, cr15, [lr, #788]! @ 0x314 │ │ │ │ - bls 11b5d8 <__bss_end__@@Base+0x9def0> │ │ │ │ - blmi 1099d98 <__bss_end__@@Base+0x101c6b0> │ │ │ │ + bls 11b5d8 <__bss_end__@@Base+0x9dee8> │ │ │ │ + blmi 1099d98 <__bss_end__@@Base+0x101c6a8> │ │ │ │ ldrbtmi r6, [fp], #-2154 @ 0xfffff796 │ │ │ │ eorlt pc, r8, r2, lsl #17 │ │ │ │ muleq r3, r3, r8 │ │ │ │ stmdavs fp!, {r2, r3, r5, ip, pc}^ │ │ │ │ @ instruction: 0xf8ada82c │ │ │ │ stceq 0, cr1, [r9], {180} @ 0xb4 │ │ │ │ adcsne pc, r6, sp, lsl #17 │ │ │ │ @@ -59041,74 +59041,74 @@ │ │ │ │ cdp 7, 5, cr15, cr8, cr5, {6} │ │ │ │ andeq lr, r1, sl, ror r1 │ │ │ │ andeq lr, r1, r4, ror r1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r4, r0, r8, lsl pc │ │ │ │ @ instruction: 0x00000ab8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andeq ip, r3, lr, ror #7 │ │ │ │ + strdeq ip, [r3], -r6 │ │ │ │ andeq lr, r1, r2, asr #1 │ │ │ │ - andeq ip, r3, sl, asr #7 │ │ │ │ - @ instruction: 0x0003c3ba │ │ │ │ + ldrdeq ip, [r3], -r2 │ │ │ │ + andeq ip, r3, r2, asr #7 │ │ │ │ andeq r9, r0, r2, lsr r0 │ │ │ │ @ instruction: 0x000008b4 │ │ │ │ strdeq r8, [r0], -r6 │ │ │ │ andeq r8, r0, r6, lsr #31 │ │ │ │ andeq r5, r0, r8, asr #7 │ │ │ │ @ instruction: 0xf7c56a80 │ │ │ │ svclt 0x0000b99f │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ - bmi 412d64 <__bss_end__@@Base+0x39567c> │ │ │ │ + bmi 412d64 <__bss_end__@@Base+0x395674> │ │ │ │ tstcs r1, lr, lsl #12 │ │ │ │ @ instruction: 0x4630447a │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r7, r9, fp, sp, lr} │ │ │ │ - bl fe0ff47c <__bss_end__@@Base+0xfe081d94> │ │ │ │ + bl fe0ff47c <__bss_end__@@Base+0xfe081d8c> │ │ │ │ blcs 5b618 │ │ │ │ @ instruction: 0xf8dfdd0f │ │ │ │ strcs r8, [r0], #-40 @ 0xffffffd8 │ │ │ │ stmdavs pc!, {r3, r4, r5, r6, r7, sl, lr}^ @ │ │ │ │ strbmi r0, [r2], -r3, ror #2 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ ldmpl fp!, {r0, sl, ip, sp}^ │ │ │ │ - bl 1cff49c <__bss_end__@@Base+0x1c81db4> │ │ │ │ + bl 1cff49c <__bss_end__@@Base+0x1c81dac> │ │ │ │ adcmi r6, r3, #2818048 @ 0x2b0000 │ │ │ │ pop {r0, r1, r4, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ svclt 0x000081f0 │ │ │ │ andeq r8, r0, r4, lsl #29 │ │ │ │ andeq r8, r0, r0, lsl #29 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 2, cr15, cr0, cr12, {6} │ │ │ │ strmi fp, [r3], pc, ror #1 │ │ │ │ - blmi 2012dd4 <__bss_end__@@Base+0x1f956ec> │ │ │ │ + blmi 2012dd4 <__bss_end__@@Base+0x1f956e4> │ │ │ │ ldrsbls pc, [ip, #143]! @ 0x8f @ │ │ │ │ tstls r2, r9, lsl #30 │ │ │ │ ldmdbmi lr!, {r0, r1, r3, r4, r5, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf8db44f9 │ │ │ │ ldrbtmi r4, [r9], #-40 @ 0xffffffd8 │ │ │ │ ldrtmi r5, [r9], -fp, asr #17 │ │ │ │ cmnls sp, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xffc0f7fe │ │ │ │ ldmdavs sl!, {r4, r5, r8, ip, sp, pc} │ │ │ │ msrpl SPSR_fsx, #1879048196 @ 0x70000004 │ │ │ │ msrne SPSR_fsc, #207618048 @ 0xc600000 │ │ │ │ mulle lr, sl, r2 │ │ │ │ - bmi 1d495ec <__bss_end__@@Base+0x1ccbf04> │ │ │ │ + bmi 1d495ec <__bss_end__@@Base+0x1ccbefc> │ │ │ │ ldrbtmi r4, [sl], #-2928 @ 0xfffff490 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbcshi pc, r6, r0, asr #32 │ │ │ │ pop {r0, r1, r2, r3, r5, r6, ip, sp, pc} │ │ │ │ - bge 2e55c8 <__bss_end__@@Base+0x267ee0> │ │ │ │ + bge 2e55c8 <__bss_end__@@Base+0x267ed8> │ │ │ │ vhsub.s8 d25, d6, d4 │ │ │ │ vbic.i32 , #29696 @ 0x00007400 │ │ │ │ ldmdavs r2, {r0, r2, r3, r5, r6, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xd1e7429a │ │ │ │ movwls sl, #31499 @ 0x7b0b │ │ │ │ mlacc ip, sp, r8, pc @ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ @@ -59121,15 +59121,15 @@ │ │ │ │ @ instruction: 0xf7c50140 │ │ │ │ rsbvs lr, r0, lr, ror pc │ │ │ │ adceq r9, r8, r3 │ │ │ │ svc 0x0078f7c5 │ │ │ │ ldrbmi r9, [r5, #-2307] @ 0xfffff6fd │ │ │ │ ldclle 0, cr6, [fp, #-640] @ 0xfffffd80 │ │ │ │ mvneq pc, #1073741827 @ 0x40000003 │ │ │ │ - blge 1bbd90 <__bss_end__@@Base+0x13e6a8> │ │ │ │ + blge 1bbd90 <__bss_end__@@Base+0x13e6a0> │ │ │ │ @ instruction: 0x46d04655 │ │ │ │ movwls r4, #13987 @ 0x36a3 │ │ │ │ ldmdage fp!, {r0, r2, r6, sp, lr, pc} │ │ │ │ svc 0x0074f7c5 │ │ │ │ ldmible fp!, {r0, fp, sp} │ │ │ │ cmneq ip, r1, lsl #16 │ │ │ │ tsteq r0, sp, lsl #22 │ │ │ │ @@ -59173,56 +59173,56 @@ │ │ │ │ movwcs r0, #365 @ 0x16d │ │ │ │ cmppl fp, sp, lsr #20 │ │ │ │ tstcs r4, sl, ror r4 │ │ │ │ andls r6, r0, r0, ror #16 │ │ │ │ ldrdeq pc, [ip], -fp │ │ │ │ stc2 7, cr15, [r8, #1016] @ 0x3f8 │ │ │ │ @ instruction: 0xf7c54605 │ │ │ │ - blmi a7b92c <__bss_end__@@Base+0x9fe244> │ │ │ │ + blmi a7b92c <__bss_end__@@Base+0x9fe23c> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf8cbbb1b │ │ │ │ stmdavs r3!, {r2, r3, ip, lr} │ │ │ │ vstrle d2, [fp, #-0] │ │ │ │ - bl 11b8cc <__bss_end__@@Base+0x9e1e4> │ │ │ │ + bl 11b8cc <__bss_end__@@Base+0x9e1dc> │ │ │ │ ldmibvs sl, {r1, r3, r6, r8, r9, ip}^ │ │ │ │ @ instruction: 0xf84368a3 │ │ │ │ @ instruction: 0xf10a202a │ │ │ │ stmdavs r3!, {r0, r9, fp} │ │ │ │ ldclle 5, cr4, [r3], #332 @ 0x14c │ │ │ │ - bge f27760 <__bss_end__@@Base+0xeaa078> │ │ │ │ + bge f27760 <__bss_end__@@Base+0xeaa070> │ │ │ │ @ instruction: 0xf7fe4639 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0042f43f │ │ │ │ @ instruction: 0xf646683a │ │ │ │ vqdmlal.s q11, d5, d1[1] │ │ │ │ addsmi r7, sl, #100, 6 @ 0x90000001 │ │ │ │ andcs sp, r1, sp │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ @ instruction: 0x4628e737 │ │ │ │ @ instruction: 0xf7ff4659 │ │ │ │ @ instruction: 0xf8dbfd2b │ │ │ │ ldrbmi r0, [r9], -ip │ │ │ │ stc2 7, cr15, [r6, #-1020]! @ 0xfffffc04 │ │ │ │ - blls 17b6dc <__bss_end__@@Base+0xfdff4> │ │ │ │ + blls 17b6dc <__bss_end__@@Base+0xfdfec> │ │ │ │ vtst.8 d22, d6, d10 │ │ │ │ vqdmlal.s q10, d6, d1[6] │ │ │ │ addsmi r5, sl, #-1677721599 @ 0x9c000001 │ │ │ │ - blls 235f44 <__bss_end__@@Base+0x1b885c> │ │ │ │ - blcs 1d63810 <__bss_end__@@Base+0x1ce6128> │ │ │ │ + blls 235f44 <__bss_end__@@Base+0x1b8854> │ │ │ │ + blcs 1d63810 <__bss_end__@@Base+0x1ce6120> │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ strb sp, [r3, r3, ror #3]! │ │ │ │ stc 7, cr15, [r0, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq sp, [r1], -r8 │ │ │ │ strdeq sp, [r1], -r2 │ │ │ │ andeq sp, r1, sl, asr #27 │ │ │ │ andeq r8, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x000008b4 │ │ │ │ andeq r5, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x0003bfb0 │ │ │ │ + @ instruction: 0x0003bfb8 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 15, cr15, cr0, cr12, {6} │ │ │ │ ldrmi r4, [sl], r5, lsl #21 │ │ │ │ adcslt r4, ip, r5, lsl #23 │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ @@ -59239,55 +59239,55 @@ │ │ │ │ @ instruction: 0x4606ee94 │ │ │ │ strcs r2, [r0, #-9] │ │ │ │ cdp 7, 8, cr15, cr14, cr5, {6} │ │ │ │ @ instruction: 0x46034a78 │ │ │ │ ldrbtmi r6, [sl], #-32 @ 0xffffffe0 │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ cdpeq 0, 0, cr15, cr4, cr15, {2} │ │ │ │ - bgt 212dd0 <__bss_end__@@Base+0x1956e8> │ │ │ │ + bgt 212dd0 <__bss_end__@@Base+0x1956e0> │ │ │ │ andsvc ip, sl, r3, lsl #6 │ │ │ │ @ instruction: 0x63239b45 │ │ │ │ cmnvs r3, #71680 @ 0x11800 │ │ │ │ @ instruction: 0xf8c49b44 │ │ │ │ strtvs lr, [r3], #4 │ │ │ │ - bpl 53bf5c <__bss_end__@@Base+0x4be874> │ │ │ │ + bpl 53bf5c <__bss_end__@@Base+0x4be86c> │ │ │ │ @ instruction: 0xf8c46565 │ │ │ │ stmib r4, {r3, r4, r5, lr, pc}^ │ │ │ │ strbtvs r5, [r5], #-3087 @ 0xfffff3f1 │ │ │ │ adcvs r6, r6, #1073741881 @ 0x40000039 │ │ │ │ eorsle r6, sl, r5, ror r0 │ │ │ │ @ instruction: 0x6da04b69 │ │ │ │ andcs pc, r3, r8, asr r8 @ │ │ │ │ strls r2, [r9, #-770] @ 0xfffffcfe │ │ │ │ tstppl pc, r2, lsl #10 @ p-variant is OBSOLETE │ │ │ │ sbcspl pc, sp, #8388608 @ 0x800000 │ │ │ │ tstls r6, r0, lsr #2 │ │ │ │ andcc r4, r6, #100, 18 @ 0x190000 │ │ │ │ ldrbtmi r6, [r9], #-2240 @ 0xfffff740 │ │ │ │ - bge 1e60a4 <__bss_end__@@Base+0x1689bc> │ │ │ │ + bge 1e60a4 <__bss_end__@@Base+0x1689b4> │ │ │ │ @ instruction: 0xf7c49507 │ │ │ │ rscvs lr, r0, r4, lsr #30 │ │ │ │ svc 0x00ccf7c4 │ │ │ │ @ instruction: 0xf0002f03 │ │ │ │ - bmi 17e1b3c <__bss_end__@@Base+0x1764454> │ │ │ │ + bmi 17e1b3c <__bss_end__@@Base+0x176444c> │ │ │ │ ldrbtmi r4, [sl], #-2904 @ 0xfffff4a8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, r3, r0, asr #32 │ │ │ │ eorslt r4, ip, r0, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ stc2 7, cr15, [r6], {254} @ 0xfe │ │ │ │ @ instruction: 0xf7c5200c │ │ │ │ strmi lr, [r6], -r0, asr #28 │ │ │ │ @ instruction: 0xf7c54628 │ │ │ │ andcc lr, r1, r8, asr #28 │ │ │ │ cdp 7, 3, cr15, cr8, cr5, {6} │ │ │ │ rscvs r4, r0, #42991616 @ 0x2900000 │ │ │ │ - bl fe67f7e8 <__bss_end__@@Base+0xfe602100> │ │ │ │ + bl fe67f7e8 <__bss_end__@@Base+0xfe6020f8> │ │ │ │ movwcs lr, #10144 @ 0x27a0 │ │ │ │ rsbsvs r2, r3, sl │ │ │ │ cdp 7, 2, cr15, cr14, cr5, {6} │ │ │ │ andcs r6, r8, r0, lsr r0 │ │ │ │ cdp 7, 2, cr15, cr10, cr5, {6} │ │ │ │ adcsvs r4, r0, sl, asr #22 │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ @@ -59296,28 +59296,28 @@ │ │ │ │ @ instruction: 0xf7c5a82e │ │ │ │ ldmdavs r3!, {r2, r3, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ movwls r3, #16385 @ 0x4001 │ │ │ │ cdp 7, 1, cr15, cr10, cr5, {6} │ │ │ │ stmdbge lr!, {r2, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs r3!, {r3, r4, sp, lr} │ │ │ │ @ instruction: 0xf7c56818 │ │ │ │ - bmi 107c6f8 <__bss_end__@@Base+0xfff010> │ │ │ │ + bmi 107c6f8 <__bss_end__@@Base+0xfff008> │ │ │ │ andls r4, r4, #2046820352 @ 0x7a000000 │ │ │ │ muleq r3, r2, r8 │ │ │ │ smlawteq lr, sp, r9, lr │ │ │ │ @ instruction: 0xf7c5a82e │ │ │ │ ldmdavs r3!, {r1, r2, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ movwls r3, #20481 @ 0x5001 │ │ │ │ cdp 7, 0, cr15, cr4, cr5, {6} │ │ │ │ stmdbge lr!, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs r3!, {r3, r4, r6, sp, lr} │ │ │ │ @ instruction: 0xf7c56858 │ │ │ │ - blmi cbc6cc <__bss_end__@@Base+0xc3efe4> │ │ │ │ + blmi cbc6cc <__bss_end__@@Base+0xc3efdc> │ │ │ │ @ instruction: 0xf8589944 │ │ │ │ - blmi d59958 <__bss_end__@@Base+0xcdc270> │ │ │ │ + blmi d59958 <__bss_end__@@Base+0xcdc268> │ │ │ │ andpl pc, pc, #25165824 @ 0x1800000 │ │ │ │ eorcc r9, r0, #-1073741821 @ 0xc0000003 │ │ │ │ @ instruction: 0xf5069206 │ │ │ │ @ instruction: 0xf8cd52ec │ │ │ │ andcc sl, r5, #44 @ 0x2c │ │ │ │ @ instruction: 0xf5069208 │ │ │ │ strls r5, [r9, -ip, ror #5] │ │ │ │ @@ -59350,15 +59350,15 @@ │ │ │ │ ldrdcs lr, [r3], -sp │ │ │ │ @ instruction: 0xf8d8ab06 │ │ │ │ stmib sp, {ip}^ │ │ │ │ @ instruction: 0xf7c66506 │ │ │ │ stmdals r3, {r1, r2, r3, fp, sp, lr, pc} │ │ │ │ svc 0x0020f7c4 │ │ │ │ strtmi r6, [r1], -r0, ror #17 │ │ │ │ - blx ffd7f9ee <__bss_end__@@Base+0xffd02306> │ │ │ │ + blx ffd7f9ee <__bss_end__@@Base+0xffd022fe> │ │ │ │ @ instruction: 0xf7c5e751 │ │ │ │ svclt 0x0000ebde │ │ │ │ ldrdeq sp, [r1], -r0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sp, r1, r4, asr #23 │ │ │ │ andeq r8, r0, sl, ror fp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @@ -59366,33 +59366,33 @@ │ │ │ │ andeq sp, r1, lr, lsl fp │ │ │ │ andeq r8, r0, r4, lsr fp │ │ │ │ andeq r8, r0, r0, lsl fp │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq r8, r0, r6, lsl #21 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb98c30 <__bss_end__@@Base+0xfeb1b548> │ │ │ │ + bl feb98c30 <__bss_end__@@Base+0xfeb1b540> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bvs fe1859f8 <__bss_end__@@Base+0xfe108310> │ │ │ │ + bvs fe1859f8 <__bss_end__@@Base+0xfe108308> │ │ │ │ blcs 5bbe8 │ │ │ │ strcs sp, [r0], #-3337 @ 0xfffff2f7 │ │ │ │ @ instruction: 0xf853682b │ │ │ │ strcc r0, [r1], #-36 @ 0xffffffdc │ │ │ │ svc 0x001cf7c4 │ │ │ │ adcmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ @ instruction: 0x4628dcf6 │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ svclt 0x0012f7c4 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl feb98c64 <__bss_end__@@Base+0xfeb1b57c> │ │ │ │ + bl feb98c64 <__bss_end__@@Base+0xfeb1b574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r3], -r8, ror #31 │ │ │ │ strmi r4, [lr], -sp, lsl #20 │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ - bvs fe793338 <__bss_end__@@Base+0xfe715c50> │ │ │ │ + bvs fe793338 <__bss_end__@@Base+0xfe715c48> │ │ │ │ @ instruction: 0xf7c5686b │ │ │ │ stmdavs fp!, {r3, r4, r5, r6, r7, fp, sp, lr, pc}^ │ │ │ │ vstrle d2, [lr, #-0] │ │ │ │ strcs r4, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ tstcs r1, sl, lsr r6 │ │ │ │ @ instruction: 0xf8534630 │ │ │ │ @@ -59404,54 +59404,54 @@ │ │ │ │ andeq r8, r0, r4, asr #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 0, cr15, cr0, cr12, {6} │ │ │ │ @ instruction: 0x4682b0f7 │ │ │ │ @ instruction: 0x460b485e │ │ │ │ - bge 1115840 <__bss_end__@@Base+0x1098158> │ │ │ │ + bge 1115840 <__bss_end__@@Base+0x1098150> │ │ │ │ ldrbtmi r9, [r8], #-258 @ 0xfffffefe │ │ │ │ ldrbtmi r4, [pc], #-2397 @ 41ad0 │ │ │ │ ldrdpl pc, [r8], -sl @ │ │ │ │ ldrmi r5, [r8], -r1, asr #16 │ │ │ │ cmnls r5, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7fea911 │ │ │ │ teqplt r0, r9, lsr sp @ p-variant is OBSOLETE │ │ │ │ vmul.i8 d25, d7, d1 │ │ │ │ @ instruction: 0xf6c6526e │ │ │ │ addsmi r4, r1, #-805306362 @ 0xd0000006 │ │ │ │ andcs sp, r0, lr │ │ │ │ - blmi 14d4448 <__bss_end__@@Base+0x1456d60> │ │ │ │ + blmi 14d4448 <__bss_end__@@Base+0x1456d58> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1d9bb6c <__bss_end__@@Base+0x1d1e484> │ │ │ │ + blls 1d9bb6c <__bss_end__@@Base+0x1d1e47c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xb0778094 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ vmul.i8 d25, d6, d2 │ │ │ │ @ instruction: 0xf6c62261 │ │ │ │ @ instruction: 0xf10d4265 │ │ │ │ addsmi r0, r1, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xf89dd1e7 │ │ │ │ - blge 511c5c <__bss_end__@@Base+0x494574> │ │ │ │ + blge 511c5c <__bss_end__@@Base+0x49456c> │ │ │ │ stccs 3, cr9, [r0], {5} │ │ │ │ strtmi sp, [sl], -r1, ror #3 │ │ │ │ stmdage r3, {r0, r2, r6, r8, fp, lr}^ │ │ │ │ @ instruction: 0xf8424479 │ │ │ │ @ instruction: 0xf7c54f04 │ │ │ │ stmdavs sl!, {r1, r5, r7, r9, fp, sp, lr, pc}^ │ │ │ │ sbcsle r2, r6, r0, lsl #20 │ │ │ │ stmdaeq r1, {r1, r8, ip, sp, lr, pc} │ │ │ │ - b 142635c <__bss_end__@@Base+0x13a8c74> │ │ │ │ + b 142635c <__bss_end__@@Base+0x13a8c6c> │ │ │ │ strbmi r0, [r0], -r8, lsl #17 │ │ │ │ ldcl 7, cr15, [r2], #788 @ 0x314 │ │ │ │ @ instruction: 0xf1a86028 │ │ │ │ @ instruction: 0xf7c50004 │ │ │ │ - bls 13cf1c <__bss_end__@@Base+0xbf834> │ │ │ │ + bls 13cf1c <__bss_end__@@Base+0xbf82c> │ │ │ │ adcmi r6, r2, #168 @ 0xa8 │ │ │ │ vadd.f32 , , │ │ │ │ stmib sp, {r0, r2, r3, r8, r9, ip}^ │ │ │ │ eors r3, r4, r3, lsl #22 │ │ │ │ @ instruction: 0xf7c5a843 │ │ │ │ stmdacs r1, {r1, r2, r3, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ stmdacc r1, {r0, r1, r3, r4, r5, r7, r8, fp, ip, lr, pc} │ │ │ │ @@ -59459,15 +59459,15 @@ │ │ │ │ movweq lr, #2829 @ 0xb0d │ │ │ │ smlabbcs ip, r3, r8, pc @ │ │ │ │ ldrdlt pc, [r0], -r5 │ │ │ │ ldcl 7, cr15, [r4], {197} @ 0xc5 │ │ │ │ @ instruction: 0xf84b9903 │ │ │ │ stmdavs fp!, {r2, r5} │ │ │ │ eoreq pc, r4, r3, asr r8 @ │ │ │ │ - b c7fab8 <__bss_end__@@Base+0xc023d0> │ │ │ │ + b c7fab8 <__bss_end__@@Base+0xc023c8> │ │ │ │ andcs r4, r0, #43008 @ 0xa800 │ │ │ │ ldrdlt pc, [r8], -r5 │ │ │ │ andls r5, r8, #16449536 @ 0xfb0000 │ │ │ │ bicspl pc, sp, #12582912 @ 0xc00000 │ │ │ │ movwls r3, #29446 @ 0x7306 │ │ │ │ ldmpl fp!, {r1, r2, r5, r8, r9, fp, lr}^ │ │ │ │ stmdavs fp!, {r0, r3, r4, fp, sp, lr} │ │ │ │ @@ -59483,15 +59483,15 @@ │ │ │ │ ldc2 7, cr15, [r8], #1016 @ 0x3f8 │ │ │ │ bicle r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xf8dde783 │ │ │ │ stmdals r2, {r4, ip, sp, pc} │ │ │ │ ldmdbge r1, {r0, r1, r6, r9, fp, sp, pc} │ │ │ │ stc2 7, cr15, [lr], #1016 @ 0x3f8 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bls 4ad9ec <__bss_end__@@Base+0x430304> │ │ │ │ + bls 4ad9ec <__bss_end__@@Base+0x4302fc> │ │ │ │ movtvs pc, #22086 @ 0x5646 @ │ │ │ │ msrvc SPSR_s, #1342177292 @ 0x5000000c │ │ │ │ mulle r3, sl, r2 │ │ │ │ @ instruction: 0xf0802001 │ │ │ │ strb r0, [pc, -r1]! │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ msrmi SPSR_fc, #1610612740 @ 0x60000004 │ │ │ │ @@ -59509,23 +59509,23 @@ │ │ │ │ muleq r0, r8, fp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ - bmi 20136b4 <__bss_end__@@Base+0x1f95fcc> │ │ │ │ - blmi 20136d4 <__bss_end__@@Base+0x1f95fec> │ │ │ │ + bmi 20136b4 <__bss_end__@@Base+0x1f95fc4> │ │ │ │ + blmi 20136d4 <__bss_end__@@Base+0x1f95fe4> │ │ │ │ ldrbtmi fp, [sl], #-174 @ 0xffffff52 │ │ │ │ @ instruction: 0x46064f7e │ │ │ │ ldmpl r3, {r3, r7, r9, sl, lr}^ │ │ │ │ ldcls 4, cr4, [r9, #-508]! @ 0xfffffe04 │ │ │ │ @ instruction: 0x932d681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx fe4ffc84 <__bss_end__@@Base+0xfe48259c> │ │ │ │ + blx fe4ffc84 <__bss_end__@@Base+0xfe482594> │ │ │ │ @ instruction: 0x46044631 │ │ │ │ @ instruction: 0xf0002d01 │ │ │ │ @ instruction: 0xf7fe80c4 │ │ │ │ andcs pc, r4, r5, lsl #20 │ │ │ │ mcrr 7, 12, pc, lr, cr5 @ │ │ │ │ andcs r4, sl, r6, lsl #12 │ │ │ │ mcrr 7, 12, pc, sl, cr5 @ │ │ │ │ @@ -59534,15 +59534,15 @@ │ │ │ │ addsmi r6, sp, #32 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ cdpeq 0, 0, cr15, cr11, cr15, {2} │ │ │ │ @ instruction: 0xf8acc903 │ │ │ │ @ instruction: 0xf8cc1004 │ │ │ │ ldmdbls r7!, {} @ │ │ │ │ strtvs r6, [r3], #-931 @ 0xfffffc5d │ │ │ │ - blmi 1ada45c <__bss_end__@@Base+0x1a5cd74> │ │ │ │ + blmi 1ada45c <__bss_end__@@Base+0x1a5cd6c> │ │ │ │ ldmdbls r8!, {r0, r5, r8, r9, sp, lr} │ │ │ │ stmib r4, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ ldmdbls r6!, {r0, r1, r4, r8, fp, sp} │ │ │ │ and pc, r4, r4, asr #17 │ │ │ │ strbvs r6, [r2, #-1185]! @ 0xfffffb5f │ │ │ │ strbtvs r6, [r2], #-994 @ 0xfffffc1e │ │ │ │ eorsvs r6, r2, r6, lsr #5 │ │ │ │ @@ -59550,21 +59550,21 @@ │ │ │ │ stccs 2, cr9, [r3, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0xf5039208 │ │ │ │ @ instruction: 0xf102520f │ │ │ │ andls r0, r5, #32, 4 │ │ │ │ sbcspl pc, sp, #12582912 @ 0xc00000 │ │ │ │ andeq pc, r6, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xf0009207 │ │ │ │ - blmi 1721fa0 <__bss_end__@@Base+0x16a48b8> │ │ │ │ + blmi 1721fa0 <__bss_end__@@Base+0x16a48b0> │ │ │ │ stcvs 6, cr4, [r2, #256]! @ 0x100 │ │ │ │ movwcs r5, #10489 @ 0x28f9 │ │ │ │ movwls r6, #2258 @ 0x8d2 │ │ │ │ stmdavs r9, {r0, r2, r8, r9, fp, sp, pc} │ │ │ │ cdp 7, 6, cr15, cr12, cr5, {6} │ │ │ │ - bmi 15da0a8 <__bss_end__@@Base+0x155c9c0> │ │ │ │ + bmi 15da0a8 <__bss_end__@@Base+0x155c9b8> │ │ │ │ ldrbtmi r4, [sl], #-2896 @ 0xfffff4b0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r4, r0, asr #32 │ │ │ │ eorlt r4, lr, r0, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @@ -59594,15 +59594,15 @@ │ │ │ │ @ instruction: 0xf103920d │ │ │ │ andls r0, pc, #-1610612722 @ 0xa000000e │ │ │ │ ldc 7, cr15, [r2], {197} @ 0xc5 │ │ │ │ stmdacs r0, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ ldmdami r6!, {r1, r2, r6, ip, lr, pc} │ │ │ │ movwls r4, #13905 @ 0x3651 │ │ │ │ @ instruction: 0xf7c54478 │ │ │ │ - blls 13cfe8 <__bss_end__@@Base+0xbf900> │ │ │ │ + blls 13cfe8 <__bss_end__@@Base+0xbf8f8> │ │ │ │ cmple fp, r0, lsl #16 │ │ │ │ eorsvs r9, r5, r2, lsl #20 │ │ │ │ rscsne pc, r9, #536870912 @ 0x20000000 │ │ │ │ andcs r9, r2, #1342177281 @ 0x50000001 │ │ │ │ @ instruction: 0xf5039216 │ │ │ │ andscc r5, pc, #-1610612736 @ 0xa0000000 │ │ │ │ andcs r9, r3, #1879048193 @ 0x70000001 │ │ │ │ @@ -59612,25 +59612,25 @@ │ │ │ │ strbeq lr, [r5, #2829] @ 0xb0d │ │ │ │ tstppl r7, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ tstcc pc, #0, 2 │ │ │ │ cmpvs r3, r0, asr #12 │ │ │ │ cmnvs fp, lr, ror #6 │ │ │ │ orrsvs r4, r1, r4, lsr #22 │ │ │ │ @ instruction: 0x61aa221e │ │ │ │ - blge 1981f0 <__bss_end__@@Base+0x11ab08> │ │ │ │ + blge 1981f0 <__bss_end__@@Base+0x11ab00> │ │ │ │ stcvs 8, cr6, [r2, #68]! @ 0x44 │ │ │ │ @ instruction: 0x960068d2 │ │ │ │ ldcl 7, cr15, [r4, #788]! @ 0x314 │ │ │ │ rscvs r4, r0, r1, lsr #12 │ │ │ │ @ instruction: 0xf9def7ff │ │ │ │ @ instruction: 0xf7fee783 │ │ │ │ andcs pc, r4, r1, asr r9 @ │ │ │ │ - bl fe2ffd3c <__bss_end__@@Base+0xfe282654> │ │ │ │ + bl fe2ffd3c <__bss_end__@@Base+0xfe28264c> │ │ │ │ strbmi r4, [r0], -r6, lsl #12 │ │ │ │ - bl fe4ffd44 <__bss_end__@@Base+0xfe48265c> │ │ │ │ + bl fe4ffd44 <__bss_end__@@Base+0xfe482654> │ │ │ │ @ instruction: 0xf7c53001 │ │ │ │ strbmi lr, [r1], -r4, lsl #23 │ │ │ │ @ instruction: 0xf7c562e0 │ │ │ │ ldr lr, [r0, -r4, ror #17]! │ │ │ │ ldrls r9, [r6, #-2562] @ 0xfffff5fe │ │ │ │ rscsne pc, r9, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf5039215 │ │ │ │ @@ -59650,17 +59650,17 @@ │ │ │ │ andeq sp, r1, lr, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ ldrdeq r8, [r0], -r6 │ │ │ │ andeq r8, r0, r0, asr #13 │ │ │ │ andeq r0, r0, r0, lsr #19 │ │ │ │ @ instruction: 0xf7c46a80 │ │ │ │ svclt 0x0000bcf3 │ │ │ │ - bmi 1536ac <__bss_end__@@Base+0xd5fc4> │ │ │ │ + bmi 1536ac <__bss_end__@@Base+0xd5fbc> │ │ │ │ tstcs r1, r8, lsl #12 │ │ │ │ - bvs fe713090 <__bss_end__@@Base+0xfe6959a8> │ │ │ │ + bvs fe713090 <__bss_end__@@Base+0xfe6959a0> │ │ │ │ @ instruction: 0xf7c4681b │ │ │ │ svclt 0x0000bedd │ │ │ │ andeq r8, r0, r0, ror #11 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 1, cr15, cr8, cr12, {6} │ │ │ │ @@ -59670,20 +59670,20 @@ │ │ │ │ stmdami r8, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi sl, [r8], #-2621 @ 0xfffff5c3 │ │ │ │ strmi r5, [r1], fp, asr #17 │ │ │ │ strbtmi sl, [r0], -fp, lsl #18 │ │ │ │ cmnls pc, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x461f6ab3 │ │ │ │ - blx d7feea <__bss_end__@@Base+0xd02802> │ │ │ │ - bls 32e3b4 <__bss_end__@@Base+0x2b0ccc> │ │ │ │ + blx d7feea <__bss_end__@@Base+0xd027fa> │ │ │ │ + bls 32e3b4 <__bss_end__@@Base+0x2b0cc4> │ │ │ │ msrcs SPSR_fsxc, #1879048196 @ 0x70000004 │ │ │ │ msrpl SPSR_fc, #1610612748 @ 0x6000000c │ │ │ │ mulle sp, sl, r2 │ │ │ │ - bmi f89f04 <__bss_end__@@Base+0xf0c81c> │ │ │ │ + bmi f89f04 <__bss_end__@@Base+0xf0c814> │ │ │ │ ldrbtmi r4, [sl], #-2874 @ 0xfffff4c6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbslt sp, r1, r7, ror #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ vmla.i8 d25, d7, d12 │ │ │ │ @@ -59695,45 +59695,45 @@ │ │ │ │ @ instruction: 0xd1e34291 │ │ │ │ @ instruction: 0x463a4930 │ │ │ │ ldrbtmi sl, [r9], #-2109 @ 0xfffff7c3 │ │ │ │ stmia r0!, {r0, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ cmnlt r0, #56, 16 @ 0x380000 │ │ │ │ svclt 0x001c2801 │ │ │ │ stmdbge r1, {r9, sp} │ │ │ │ - bmi b3639c <__bss_end__@@Base+0xab8cb4> │ │ │ │ + bmi b3639c <__bss_end__@@Base+0xab8cac> │ │ │ │ andcs sl, r2, r1, lsl #18 │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ vhadd.s8 q3, q1, q4 │ │ │ │ strdvs r1, [sl], -r9 │ │ │ │ @ instruction: 0xf8594a27 │ │ │ │ @ instruction: 0xf5022002 │ │ │ │ andscc r5, pc, #-1610612736 @ 0xa0000000 │ │ │ │ andcs r6, r3, #138 @ 0x8a │ │ │ │ andcs r6, r2, #202 @ 0xca │ │ │ │ @ instruction: 0xf7c468f0 │ │ │ │ - bge fbd3a0 <__bss_end__@@Base+0xf3fcb8> │ │ │ │ + bge fbd3a0 <__bss_end__@@Base+0xf3fcb0> │ │ │ │ strbmi sl, [r0], -fp, lsl #18 │ │ │ │ - blx ffa7ff80 <__bss_end__@@Base+0xffa02898> │ │ │ │ + blx ffa7ff80 <__bss_end__@@Base+0xffa02890> │ │ │ │ adcsle r2, r9, r0, lsl #16 │ │ │ │ @ instruction: 0xf646990b │ │ │ │ vmlal.s q11, d5, d1[1] │ │ │ │ addsmi r7, r1, #100, 4 @ 0x40000006 │ │ │ │ andcs sp, r1, r7, lsl r0 │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ - bmi 63be60 <__bss_end__@@Base+0x5be778> │ │ │ │ + bmi 63be60 <__bss_end__@@Base+0x5be770> │ │ │ │ @ instruction: 0xf04fa901 │ │ │ │ @ instruction: 0xf8590c01 │ │ │ │ @ instruction: 0xf8c12002 │ │ │ │ vhadd.s8 d12, d2, d4 │ │ │ │ strdvs r1, [sl], -r9 │ │ │ │ @ instruction: 0xf8594a12 │ │ │ │ sbcvs r2, r8, r2 │ │ │ │ andpl pc, sl, #8388608 @ 0x800000 │ │ │ │ addvs r3, sl, pc, lsl r2 │ │ │ │ - bls 37bf20 <__bss_end__@@Base+0x2fe838> │ │ │ │ + bls 37bf20 <__bss_end__@@Base+0x2fe830> │ │ │ │ msrmi SPSR_fc, #1610612740 @ 0x60000004 │ │ │ │ msrpl SPSR_sxc, #1610612748 @ 0x6000000c │ │ │ │ @ instruction: 0xd1e0429a │ │ │ │ ldrhtcc pc, [r4], -sp @ │ │ │ │ svclt 0x00082b74 │ │ │ │ bicsle r2, sl, r0 │ │ │ │ @ instruction: 0xf7c5e7da │ │ │ │ @@ -59745,41 +59745,41 @@ │ │ │ │ muleq r0, r2, r7 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ - bmi 1a53a68 <__bss_end__@@Base+0x19d6380> │ │ │ │ - blmi 1a53a88 <__bss_end__@@Base+0x19d63a0> │ │ │ │ + bmi 1a53a68 <__bss_end__@@Base+0x19d6378> │ │ │ │ + blmi 1a53a88 <__bss_end__@@Base+0x19d6398> │ │ │ │ ldrbtmi fp, [sl], #-173 @ 0xffffff53 │ │ │ │ strmi r4, [r6], -r7, ror #30 │ │ │ │ ldmpl r3, {r3, r7, r9, sl, lr}^ │ │ │ │ ldcls 4, cr4, [r9, #-508]! @ 0xfffffe04 │ │ │ │ @ instruction: 0x932b681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf8baf7fe │ │ │ │ @ instruction: 0x46044631 │ │ │ │ subsle r2, r7, r1, lsl #26 │ │ │ │ @ instruction: 0xf82ef7fe │ │ │ │ @ instruction: 0xf7c52004 │ │ │ │ @ instruction: 0x4606ea78 │ │ │ │ @ instruction: 0xf8df200a │ │ │ │ @ instruction: 0xf7c59174 │ │ │ │ - bmi 177ca24 <__bss_end__@@Base+0x16ff33c> │ │ │ │ + bmi 177ca24 <__bss_end__@@Base+0x16ff334> │ │ │ │ eorvs r4, r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf04f447a │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldrbmi r0, [r5, #-3585]! @ 0xfffff1ff │ │ │ │ movwgt ip, #14855 @ 0x3a07 │ │ │ │ @ instruction: 0xf04f801a │ │ │ │ rsbvs r0, r3, r8, lsl #6 │ │ │ │ @ instruction: 0x63239b37 │ │ │ │ cmnvs r3, #56, 22 @ 0xe000 │ │ │ │ - bgt 53c794 <__bss_end__@@Base+0x4bf0ac> │ │ │ │ + bgt 53c794 <__bss_end__@@Base+0x4bf0a4> │ │ │ │ stmib r4, {r1, r2, r4, r5, r8, r9, fp, ip, pc}^ │ │ │ │ strtvs ip, [r3], #3599 @ 0xe0f │ │ │ │ subsgt pc, r4, r4, asr #17 │ │ │ │ eors pc, r8, r4, asr #17 │ │ │ │ subgt pc, r4, r4, asr #17 │ │ │ │ ands pc, ip, r4, asr #17 │ │ │ │ @ instruction: 0xf8c662a6 │ │ │ │ @@ -59793,56 +59793,56 @@ │ │ │ │ movwpl pc, #62723 @ 0xf503 @ │ │ │ │ movwls r3, #13088 @ 0x3320 │ │ │ │ ldmvs sl, {r0, r1, r5, r7, r8, sl, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8cdab03 │ │ │ │ @ instruction: 0xf7c5e000 │ │ │ │ stccs 12, cr14, [r1, #-600] @ 0xfffffda8 │ │ │ │ rsble r6, r4, r0, ror #1 │ │ │ │ - blmi e949d4 <__bss_end__@@Base+0xe172ec> │ │ │ │ + blmi e949d4 <__bss_end__@@Base+0xe172e4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls b1c14c <__bss_end__@@Base+0xa9ea64> │ │ │ │ + blls b1c14c <__bss_end__@@Base+0xa9ea5c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r5, r0, lsl #6 │ │ │ │ eorlt r4, sp, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xffe6f7fd │ │ │ │ @ instruction: 0xf7c52004 │ │ │ │ strmi lr, [r6], -r0, lsr #20 │ │ │ │ @ instruction: 0xf7c54640 │ │ │ │ andcc lr, r1, r8, lsr #20 │ │ │ │ - b 680020 <__bss_end__@@Base+0x602938> │ │ │ │ + b 680020 <__bss_end__@@Base+0x602930> │ │ │ │ rscvs r4, r0, #68157440 @ 0x4100000 │ │ │ │ svc 0x0078f7c4 │ │ │ │ - blmi bfbf88 <__bss_end__@@Base+0xb7e8a0> │ │ │ │ + blmi bfbf88 <__bss_end__@@Base+0xb7e898> │ │ │ │ stmdami pc!, {r1, r2, r4, r5, r9, fp, ip, pc} @ │ │ │ │ ldrbtmi r5, [r8], #-2299 @ 0xfffff705 │ │ │ │ @ instruction: 0xf503920a │ │ │ │ - bmi b968d8 <__bss_end__@@Base+0xb191f0> │ │ │ │ + bmi b968d8 <__bss_end__@@Base+0xb191e8> │ │ │ │ tstls r3, r5, lsl #2 │ │ │ │ mvnpl pc, r3, lsl #10 │ │ │ │ andsge pc, r8, sp, asr #17 │ │ │ │ tstls r5, r4, lsl r1 │ │ │ │ tstppl pc, r3, lsl #10 @ p-variant is OBSOLETE │ │ │ │ tstcc r7, r4, lsl #10 │ │ │ │ @ instruction: 0xf5039107 │ │ │ │ strls r5, [r8, #-288] @ 0xfffffee0 │ │ │ │ tstls r9, lr, lsr #2 │ │ │ │ @ instruction: 0xf50358bf │ │ │ │ - bls e16d90 <__bss_end__@@Base+0xd996a8> │ │ │ │ + bls e16d90 <__bss_end__@@Base+0xd996a0> │ │ │ │ andls r4, ip, #93323264 @ 0x5900000 │ │ │ │ - bls e4eddc <__bss_end__@@Base+0xdd16f4> │ │ │ │ + bls e4eddc <__bss_end__@@Base+0xdd16ec> │ │ │ │ @ instruction: 0xf507930f │ │ │ │ andls r7, lr, #1744830465 @ 0x68000001 │ │ │ │ @ instruction: 0xf107930b │ │ │ │ @ instruction: 0xf8cd03ea │ │ │ │ movwls ip, #53312 @ 0xd040 │ │ │ │ - b fec00088 <__bss_end__@@Base+0xfeb829a0> │ │ │ │ + b fec00088 <__bss_end__@@Base+0xfeb82998> │ │ │ │ ldmdami sl, {r3, r6, r7, r8, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-1625 @ 0xfffff9a7 │ │ │ │ - b fea80094 <__bss_end__@@Base+0xfea029ac> │ │ │ │ + b fea80094 <__bss_end__@@Base+0xfea029a4> │ │ │ │ vmla.i8 , , q0 │ │ │ │ movwcs r1, #10233 @ 0x27f9 │ │ │ │ @ instruction: 0x97116035 │ │ │ │ strcs r9, [r8, #-786] @ 0xfffffcee │ │ │ │ strbmi r6, [r9], -r3, lsr #27 │ │ │ │ ldmvs sl, {r6, r9, sl, lr}^ │ │ │ │ strls sl, [r0, #-2819] @ 0xfffff4fd │ │ │ │ @@ -59862,17 +59862,17 @@ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq sp, [r1], -ip │ │ │ │ andeq r8, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq r8, r0, sl, lsr r3 │ │ │ │ @ instruction: 0xf7c46a80 │ │ │ │ svclt 0x0000bb4b │ │ │ │ - bmi 1539fc <__bss_end__@@Base+0xd6314> │ │ │ │ + bmi 1539fc <__bss_end__@@Base+0xd630c> │ │ │ │ tstcs r1, r8, lsl #12 │ │ │ │ - bvs fe7133e0 <__bss_end__@@Base+0xfe695cf8> │ │ │ │ + bvs fe7133e0 <__bss_end__@@Base+0xfe695cf0> │ │ │ │ @ instruction: 0xf7c4681b │ │ │ │ svclt 0x0000bd35 │ │ │ │ muleq r0, r0, r2 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 1, cr15, cr8, cr12, {6} │ │ │ │ @@ -59883,57 +59883,57 @@ │ │ │ │ ldrbtmi sl, [r8], #-2623 @ 0xfffff5c1 │ │ │ │ strmi r5, [r1], fp, asr #17 │ │ │ │ strbtmi sl, [r0], -sp, lsl #18 │ │ │ │ cmnls r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x461f6ab3 │ │ │ │ @ instruction: 0xf98cf7fe │ │ │ │ - bls 3ae704 <__bss_end__@@Base+0x33101c> │ │ │ │ + bls 3ae704 <__bss_end__@@Base+0x331014> │ │ │ │ msrcs SPSR_fsxc, #1879048196 @ 0x70000004 │ │ │ │ msrpl SPSR_fc, #1610612748 @ 0x6000000c │ │ │ │ mulle sp, sl, r2 │ │ │ │ - bmi dca254 <__bss_end__@@Base+0xd4cb6c> │ │ │ │ + bmi dca254 <__bss_end__@@Base+0xd4cb64> │ │ │ │ ldrbtmi r4, [sl], #-2867 @ 0xfffff4cd │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, ror fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbslt sp, r2, r9, asr r1 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ vmla.i8 d25, d7, d14 │ │ │ │ vmlal.s q10, d7, d2[7] │ │ │ │ - blge 3d2bfc <__bss_end__@@Base+0x355514> │ │ │ │ + blge 3d2bfc <__bss_end__@@Base+0x35550c> │ │ │ │ @ instruction: 0xd1e94291 │ │ │ │ @ instruction: 0xf646990f │ │ │ │ vmlal.s , d0, d1[6] │ │ │ │ addsmi r0, r1, #-536870906 @ 0xe0000006 │ │ │ │ stmdbmi r9!, {r1, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldmdage pc!, {r1, r3, r4, r5, r9, sl, lr} @ │ │ │ │ ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ cdp 7, 15, cr15, cr6, cr4, {6} │ │ │ │ - blls 9c384 <__bss_end__@@Base+0x1ec9c> │ │ │ │ - bcs aef48 <__bss_end__@@Base+0x31860> │ │ │ │ + blls 9c384 <__bss_end__@@Base+0x1ec94> │ │ │ │ + bcs aef48 <__bss_end__@@Base+0x31858> │ │ │ │ andcs fp, r0, #28, 30 @ 0x70 │ │ │ │ tstle r9, r3, lsl #18 │ │ │ │ stmdbge r3, {r1, r5, r9, fp, lr} │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ rscsne pc, r9, #536870912 @ 0x20000000 │ │ │ │ andcs r6, r2, #10 │ │ │ │ andcs r6, r1, #74 @ 0x4a │ │ │ │ movwls r6, #6384 @ 0x18f0 │ │ │ │ - bl 19801d4 <__bss_end__@@Base+0x1902aec> │ │ │ │ + bl 19801d4 <__bss_end__@@Base+0x1902ae4> │ │ │ │ stmdbge sp, {r0, r1, r2, r3, r4, r5, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf7fe4640 │ │ │ │ stmdacs r0, {r0, r2, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ stmdbls sp, {r1, r2, r3, r4, r5, r7, ip, lr, pc} │ │ │ │ subvs pc, r5, #73400320 @ 0x4600000 │ │ │ │ rsbvc pc, r4, #1342177292 @ 0x5000000c │ │ │ │ addsmi r9, r1, #1024 @ 0x400 │ │ │ │ andcs sp, r1, sp │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ - bmi 4fc1b8 <__bss_end__@@Base+0x47ead0> │ │ │ │ + bmi 4fc1b8 <__bss_end__@@Base+0x47eac8> │ │ │ │ @ instruction: 0xf859a903 │ │ │ │ vhadd.s8 d2, d2, d2 │ │ │ │ strdvs r1, [sl], -r9 │ │ │ │ subvs r2, sl, r1, lsl #4 │ │ │ │ ldmdavs sl, {r0, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ msrmi SPSR_fc, #1610612740 @ 0x60000004 │ │ │ │ msrpl SPSR_sxc, #1610612748 @ 0x6000000c │ │ │ │ @@ -59967,68 +59967,68 @@ │ │ │ │ @ instruction: 0xf7fd80df │ │ │ │ mulcs r4, r5, lr │ │ │ │ ldm lr, {r0, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r8, r7, lsl #12 │ │ │ │ @ instruction: 0xf7c52500 │ │ │ │ ldmdbmi r7!, {r1, r3, r4, r6, r7, fp, sp, lr, pc}^ │ │ │ │ eorvs r4, r0, r4, lsl #13 │ │ │ │ - blmi 1dd3578 <__bss_end__@@Base+0x1d55e90> │ │ │ │ + blmi 1dd3578 <__bss_end__@@Base+0x1d55e88> │ │ │ │ @ instruction: 0xf04f2201 │ │ │ │ addsmi r0, r6, #9, 28 @ 0x90 │ │ │ │ stm ip, {r0, r1, r8, fp, lr, pc} │ │ │ │ ldmdbls r5!, {r0, r1} │ │ │ │ ldmdbls r6!, {r0, r5, r8, r9, sp, lr} │ │ │ │ ldmdbls r4!, {r0, r5, r6, r8, r9, sp, lr} │ │ │ │ @ instruction: 0x63a264a1 │ │ │ │ mvnvs r6, r2, lsr #8 │ │ │ │ and pc, r4, r4, asr #17 │ │ │ │ - bpl 53cacc <__bss_end__@@Base+0x4bf3e4> │ │ │ │ + bpl 53cacc <__bss_end__@@Base+0x4bf3dc> │ │ │ │ mvnvs r6, #423624704 @ 0x19400000 │ │ │ │ adcvs r6, r7, #1694498816 @ 0x65000000 │ │ │ │ - bmi 1ada4bc <__bss_end__@@Base+0x1a5cdd4> │ │ │ │ + bmi 1ada4bc <__bss_end__@@Base+0x1a5cdcc> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andvc pc, r2, r8, asr r8 @ │ │ │ │ stcvs 8, cr6, [r3, #100]! @ 0x64 │ │ │ │ andcs sp, r5, #71 @ 0x47 │ │ │ │ @ instruction: 0xf5079206 │ │ │ │ strbmi r5, [r8], -pc, lsl #20 │ │ │ │ @ instruction: 0xf50768da │ │ │ │ movwcc r5, #25367 @ 0x6317 │ │ │ │ movwcs r9, #8965 @ 0x2305 │ │ │ │ - blge 126ff0 <__bss_end__@@Base+0xa9908> │ │ │ │ - beq 87e81c <__bss_end__@@Base+0x801134> │ │ │ │ + blge 126ff0 <__bss_end__@@Base+0xa9900> │ │ │ │ + beq 87e81c <__bss_end__@@Base+0x80112c> │ │ │ │ ldrsbhi pc, [ip, #-143]! @ 0xffffff71 @ │ │ │ │ @ instruction: 0xf8cd9504 │ │ │ │ @ instruction: 0xf7c5a00c │ │ │ │ @ instruction: 0xf507eafe │ │ │ │ ldrdvs r5, [r0], #61 @ 0x3d @ │ │ │ │ strls r3, [r6, #-774] @ 0xfffffcfa │ │ │ │ ldrbtmi r9, [r8], #775 @ 0x307 │ │ │ │ - bge 127834 <__bss_end__@@Base+0xaa14c> │ │ │ │ + bge 127834 <__bss_end__@@Base+0xaa144> │ │ │ │ movwcs r4, #13897 @ 0x3649 │ │ │ │ @ instruction: 0xf50768e0 │ │ │ │ strcc r5, [ip, -lr, asr #15] │ │ │ │ andge pc, ip, sp, asr #17 │ │ │ │ strls r9, [r4, #-1797] @ 0xfffff8fb │ │ │ │ cdp 7, 10, cr15, cr8, cr4, {6} │ │ │ │ @ instruction: 0xf8c84607 │ │ │ │ @ instruction: 0xf7c40000 │ │ │ │ @ instruction: 0x2e02e9fa │ │ │ │ - bmi 1436874 <__bss_end__@@Base+0x13b918c> │ │ │ │ + bmi 1436874 <__bss_end__@@Base+0x13b9184> │ │ │ │ ldrbtmi r4, [sl], #-2888 @ 0xfffff4b8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, r3, r0, asr #32 │ │ │ │ eorlt r4, ip, r0, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ streq pc, [r2], -r6, lsr #32 │ │ │ │ andpl pc, r0, r8, asr #17 │ │ │ │ mvnle r2, r1, lsl #28 │ │ │ │ - bls d7a5c8 <__bss_end__@@Base+0xcfcee0> │ │ │ │ + bls d7a5c8 <__bss_end__@@Base+0xcfced8> │ │ │ │ andls r4, sl, #72, 12 @ 0x4800000 │ │ │ │ andspl pc, pc, #29360128 @ 0x1c00000 │ │ │ │ andls r3, r7, #1879048193 @ 0x70000001 │ │ │ │ eorpl pc, r0, #29360128 @ 0x1c00000 │ │ │ │ eorcc r9, lr, #8, 12 @ 0x800000 │ │ │ │ andls r9, r9, #4, 12 @ 0x400000 │ │ │ │ strpl pc, [pc], -r7, lsl #10 │ │ │ │ @@ -60040,19 +60040,19 @@ │ │ │ │ ldmvs sl, {r1, r2, r3, r9, ip, pc}^ │ │ │ │ mvnpl pc, #29360128 @ 0x1c00000 │ │ │ │ movwls r3, #13061 @ 0x3305 │ │ │ │ mvnpl pc, #29360128 @ 0x1c00000 │ │ │ │ movwls r3, #21268 @ 0x5314 │ │ │ │ movwls r2, #774 @ 0x306 │ │ │ │ @ instruction: 0xf7c5ab03 │ │ │ │ - blmi cbcf48 <__bss_end__@@Base+0xc3f860> │ │ │ │ - bge 11a83c <__bss_end__@@Base+0x9d154> │ │ │ │ + blmi cbcf48 <__bss_end__@@Base+0xc3f858> │ │ │ │ + bge 11a83c <__bss_end__@@Base+0x9d14c> │ │ │ │ @ instruction: 0xf8584649 │ │ │ │ - blls dc24d0 <__bss_end__@@Base+0xd44de8> │ │ │ │ - blls da70e0 <__bss_end__@@Base+0xd299f8> │ │ │ │ + blls dc24d0 <__bss_end__@@Base+0xd44de0> │ │ │ │ + blls da70e0 <__bss_end__@@Base+0xd299f0> │ │ │ │ @ instruction: 0xf5079304 │ │ │ │ tstcc fp, #1006632960 @ 0x3c000000 │ │ │ │ @ instruction: 0xf5079307 │ │ │ │ strls r5, [fp], -ip, lsr #7 │ │ │ │ @ instruction: 0xf500330c │ │ │ │ movwls r7, #38490 @ 0x965a │ │ │ │ bicpl pc, lr, #29360128 @ 0x1c00000 │ │ │ │ @@ -60088,26 +60088,26 @@ │ │ │ │ svclt 0x0000ee2c │ │ │ │ andeq sp, r1, r8, rrx │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq sp, r1, ip, asr r0 │ │ │ │ andeq r8, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq fp, [r3], -r2 │ │ │ │ + ldrdeq fp, [r3], -sl │ │ │ │ andeq ip, r1, sl, ror pc │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - andeq fp, r3, r8, ror #3 │ │ │ │ + strdeq fp, [r3], -r0 │ │ │ │ andeq r7, r0, r8, lsr #31 │ │ │ │ @ instruction: 0xf7c46a80 │ │ │ │ svclt 0x0000b979 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb9979c <__bss_end__@@Base+0xfeb1c0b4> │ │ │ │ + bl feb9979c <__bss_end__@@Base+0xfeb1c0ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 805f04 <__bss_end__@@Base+0x78881c> │ │ │ │ + blmi 805f04 <__bss_end__@@Base+0x788814> │ │ │ │ @ instruction: 0xf8df4602 │ │ │ │ @ instruction: 0x4608c07c │ │ │ │ ldmdbmi lr, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ strdlt r4, [r9], #76 @ 0x4c @ │ │ │ │ @ instruction: 0xf85c681b │ │ │ │ stmdavs r9, {r0, ip} │ │ │ │ @ instruction: 0xf04f9167 │ │ │ │ @@ -60117,45 +60117,45 @@ │ │ │ │ @ instruction: 0xffc4f7fd │ │ │ │ stmdbls r1, {r4, r6, r8, ip, sp, pc} │ │ │ │ movtvs pc, #22086 @ 0x5646 @ │ │ │ │ msrvc SPSR_s, #1342177292 @ 0x5000000c │ │ │ │ addsmi r6, sl, #655360 @ 0xa0000 │ │ │ │ andcs sp, r1, lr │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ - blmi 414e2c <__bss_end__@@Base+0x397744> │ │ │ │ + blmi 414e2c <__bss_end__@@Base+0x39773c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1a1c65c <__bss_end__@@Base+0x199ef74> │ │ │ │ + blls 1a1c65c <__bss_end__@@Base+0x199ef6c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_hyp │ │ │ │ stclt 0, cr11, [r0, #-420] @ 0xfffffe5c │ │ │ │ vpmax.s8 d25, d6, d4 │ │ │ │ vqdmlal.s q10, d6, d1[6] │ │ │ │ addsmi r5, sl, #-1677721599 @ 0x9c000001 │ │ │ │ @ instruction: 0xf8bdd1e9 │ │ │ │ - blcs 1d4e664 <__bss_end__@@Base+0x1cd0f7c> │ │ │ │ + blcs 1d4e664 <__bss_end__@@Base+0x1cd0f74> │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ strb sp, [r3, r3, ror #3]! │ │ │ │ stcl 7, cr15, [r8, #784] @ 0x310 │ │ │ │ - andeq fp, r3, r4, lsr r1 │ │ │ │ + andeq fp, r3, ip, lsr r1 │ │ │ │ andeq ip, r1, r8, lsl #28 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r1, ip, asr #27 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ - bmi 1a54088 <__bss_end__@@Base+0x19d69a0> │ │ │ │ - blmi 1a53ec4 <__bss_end__@@Base+0x19d67dc> │ │ │ │ + bmi 1a54088 <__bss_end__@@Base+0x19d6998> │ │ │ │ + blmi 1a53ec4 <__bss_end__@@Base+0x19d67d4> │ │ │ │ adclt r4, lr, sl, ror r4 │ │ │ │ strmi r4, [lr], -r0, lsl #13 │ │ │ │ ldmpl r3, {r1, r2, r5, r6, r8, sl, fp, lr}^ │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f932d │ │ │ │ @ instruction: 0xf7fd0300 │ │ │ │ - blls ec1d00 <__bss_end__@@Base+0xe44618> │ │ │ │ + blls ec1d00 <__bss_end__@@Base+0xe44610> │ │ │ │ strbmi r4, [r1], -r4, lsl #12 │ │ │ │ subsle r2, r6, r1, lsl #22 │ │ │ │ ldc2 7, cr15, [sl, #-1012] @ 0xfffffc0c │ │ │ │ @ instruction: 0xf7c42004 │ │ │ │ strmi lr, [r0], r4, ror #30 │ │ │ │ @ instruction: 0xf7c42008 │ │ │ │ ldmdbmi ip, {r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ @@ -60171,30 +60171,30 @@ │ │ │ │ strbvs r3, [r3, #-1811]! @ 0xfffff8ed │ │ │ │ strtvs r6, [r2], #-930 @ 0xfffffc5e │ │ │ │ mvnvs r6, #-2147483592 @ 0x80000038 │ │ │ │ @ instruction: 0xf8c46463 │ │ │ │ @ instruction: 0xf8c88028 │ │ │ │ @ instruction: 0xf8553000 │ │ │ │ @ instruction: 0xf8d2200c │ │ │ │ - bls eaa6c4 <__bss_end__@@Base+0xe2cfdc> │ │ │ │ + bls eaa6c4 <__bss_end__@@Base+0xe2cfd4> │ │ │ │ eorsle r2, r9, r1, lsl #20 │ │ │ │ ldrtmi r4, [r0], -fp, asr #20 │ │ │ │ stmiapl sp!, {r0, r4, r6, r9, sl, lr} │ │ │ │ movwls r9, #25352 @ 0x6308 │ │ │ │ strpl pc, [pc], -r5, lsl #10 │ │ │ │ @ instruction: 0xf5056da3 │ │ │ │ @ instruction: 0x362055dd │ │ │ │ strls r3, [r5], -r6, lsl #10 │ │ │ │ movwcs r6, #10458 @ 0x28da │ │ │ │ - blge 1a72ec <__bss_end__@@Base+0x129c04> │ │ │ │ + blge 1a72ec <__bss_end__@@Base+0x129bfc> │ │ │ │ @ instruction: 0xf7c59507 │ │ │ │ - blls ebcd0c <__bss_end__@@Base+0xe3f624> │ │ │ │ + blls ebcd0c <__bss_end__@@Base+0xe3f61c> │ │ │ │ @ instruction: 0xf02360e0 │ │ │ │ - blcs 83304 <__bss_end__@@Base+0x5c1c> │ │ │ │ - bmi 103689c <__bss_end__@@Base+0xfb91b4> │ │ │ │ + blcs 83304 <__bss_end__@@Base+0x5c14> │ │ │ │ + bmi 103689c <__bss_end__@@Base+0xfb91ac> │ │ │ │ ldrbtmi r4, [sl], #-2873 @ 0xfffff4c7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -r6, ror #2 │ │ │ │ pop {r1, r2, r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fd87f0 │ │ │ │ @@ -60207,22 +60207,22 @@ │ │ │ │ @ instruction: 0xf7c462e0 │ │ │ │ ldr lr, [sp, r6, ror #24] │ │ │ │ svceq 0x0000f1b9 │ │ │ │ strbmi sp, [r8], -sp │ │ │ │ svc 0x0006f7c4 │ │ │ │ ldrmi r1, [r0], -r2, asr #24 │ │ │ │ @ instruction: 0xf7c49203 │ │ │ │ - bls 13e32c <__bss_end__@@Base+0xc0c44> │ │ │ │ + bls 13e32c <__bss_end__@@Base+0xc0c3c> │ │ │ │ @ instruction: 0xf8c84649 │ │ │ │ @ instruction: 0xf7c40000 │ │ │ │ - blmi 9fe2a8 <__bss_end__@@Base+0x980bc0> │ │ │ │ - bls dd4024 <__bss_end__@@Base+0xd5693c> │ │ │ │ + blmi 9fe2a8 <__bss_end__@@Base+0x980bb8> │ │ │ │ + bls dd4024 <__bss_end__@@Base+0xd56934> │ │ │ │ stmiapl fp!, {r0, r4, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf503920c │ │ │ │ - bmi 958320 <__bss_end__@@Base+0x8dac38> │ │ │ │ + bmi 958320 <__bss_end__@@Base+0x8dac30> │ │ │ │ strls r3, [r5], -r5, lsl #12 │ │ │ │ strbtpl pc, [ip], r3, lsl #10 @ │ │ │ │ ldrcc r9, [r4], -r8, lsl #14 │ │ │ │ @ instruction: 0xf5039607 │ │ │ │ @ instruction: 0x3617561f │ │ │ │ @ instruction: 0xf5039609 │ │ │ │ strtcc r5, [lr], -r0, lsr #12 │ │ │ │ @@ -60236,15 +60236,15 @@ │ │ │ │ stcvs 5, cr9, [r5, #64]! @ 0x40 │ │ │ │ movwcs r9, #787 @ 0x313 │ │ │ │ tstls r2, #17825792 @ 0x1100000 │ │ │ │ @ instruction: 0xf5029314 │ │ │ │ rsccc r7, sl, #1744830465 @ 0x68000001 │ │ │ │ andls r9, pc, #872415232 @ 0x34000000 │ │ │ │ stmiavs sl!, {r3, r8, r9, sp}^ │ │ │ │ - blge 1a73c8 <__bss_end__@@Base+0x129ce0> │ │ │ │ + blge 1a73c8 <__bss_end__@@Base+0x129cd8> │ │ │ │ ldmdb r8, {r0, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r6, [r1], -r0, ror #1 │ │ │ │ stc2 7, cr15, [r2, #-1016] @ 0xfffffc08 │ │ │ │ stmiavs r0!, {r0, r1, r3, r8, fp, lr}^ │ │ │ │ @ instruction: 0xf7c54479 │ │ │ │ @ instruction: 0xe78ee87e │ │ │ │ stcl 7, cr15, [r6], #784 @ 0x310 │ │ │ │ @@ -60258,33 +60258,33 @@ │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq r7, r0, r4, lsl sp │ │ │ │ ldmdavs r8, {r0, r1, r7, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf7c4b108 │ │ │ │ @ instruction: 0x4770b837 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb99a20 <__bss_end__@@Base+0xfeb1c338> │ │ │ │ + bl feb99a20 <__bss_end__@@Base+0xfeb1c330> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0e58 │ │ │ │ rsclt ip, r9, r4, ror r0 │ │ │ │ @ instruction: 0x46084b1c │ │ │ │ stmdbge r3, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - bge da6c3c <__bss_end__@@Base+0xd29554> │ │ │ │ + bge da6c3c <__bss_end__@@Base+0xd2954c> │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ cmnls r7, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mcr2 7, 4, pc, cr8, cr13, {7} @ │ │ │ │ stmdbls r1, {r6, r8, ip, sp, pc} │ │ │ │ movtvs pc, #22086 @ 0x5646 @ │ │ │ │ msrvc SPSR_s, #1342177292 @ 0x5000000c │ │ │ │ addsmi r6, sl, #655360 @ 0xa0000 │ │ │ │ andcs sp, r1, ip │ │ │ │ - blmi 4550a4 <__bss_end__@@Base+0x3d79bc> │ │ │ │ + blmi 4550a4 <__bss_end__@@Base+0x3d79b4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1a1c8d0 <__bss_end__@@Base+0x199f1e8> │ │ │ │ + blls 1a1c8d0 <__bss_end__@@Base+0x199f1e0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r3, r0, lsl #6 │ │ │ │ stclt 0, cr11, [r0, #-420] @ 0xfffffe5c │ │ │ │ vpmax.s8 d25, d6, d4 │ │ │ │ vqdmlal.s q10, d6, d1[6] │ │ │ │ addsmi r5, sl, #-1677721599 @ 0x9c000001 │ │ │ │ @ instruction: 0xf8bdd1eb │ │ │ │ @@ -60297,16 +60297,16 @@ │ │ │ │ andeq ip, r1, r8, lsl #23 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r1, r8, asr fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0020f8cc │ │ │ │ - bmi fe0d4304 <__bss_end__@@Base+0xfe056c1c> │ │ │ │ - blmi fe0d4324 <__bss_end__@@Base+0xfe056c3c> │ │ │ │ + bmi fe0d4304 <__bss_end__@@Base+0xfe056c14> │ │ │ │ + blmi fe0d4324 <__bss_end__@@Base+0xfe056c34> │ │ │ │ ldrbtmi fp, [sl], #-175 @ 0xffffff51 │ │ │ │ strmi r4, [r0], r1, lsl #29 │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r9, sl, lr}^ │ │ │ │ ldcls 4, cr4, [fp, #-504]! @ 0xfffffe08 │ │ │ │ @ instruction: 0x932d681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stc2l 7, cr15, [sl], #-1012 @ 0xfffffc0c │ │ │ │ @@ -60337,57 +60337,57 @@ │ │ │ │ eorhi pc, r8, r4, asr #17 │ │ │ │ andcc pc, r4, r8, asr #17 │ │ │ │ addhi pc, r4, r0 │ │ │ │ @ instruction: 0xf04f4962 │ │ │ │ ldrmi r0, [fp], r2, lsl #28 │ │ │ │ andhi pc, r1, r6, asr r8 @ │ │ │ │ cmnlt r9, r9, lsr r9 │ │ │ │ - bl 394ad8 <__bss_end__@@Base+0x3173f0> │ │ │ │ + bl 394ad8 <__bss_end__@@Base+0x3173e8> │ │ │ │ ldmdbls r9!, {r0, r1, r6, r7, r8, fp} │ │ │ │ @ instruction: 0xf8c95830 │ │ │ │ @ instruction: 0xf5001018 │ │ │ │ @ instruction: 0xf8c9705a │ │ │ │ ldcne 0, cr0, [r8, #-80] @ 0xffffffb0 │ │ │ │ @ instruction: 0x46724613 │ │ │ │ strmi r4, [r4], r6, ror #13 │ │ │ │ cmnlt r1, sl, lsr r9 │ │ │ │ - bl 394ad8 <__bss_end__@@Base+0x3173f0> │ │ │ │ + bl 394ad8 <__bss_end__@@Base+0x3173e8> │ │ │ │ ldmdbls sl!, {r0, r1, r6, r7, r8, fp} │ │ │ │ @ instruction: 0xf8c95830 │ │ │ │ rsccc r1, sl, r8, lsl r0 │ │ │ │ andseq pc, r4, r9, asr #17 │ │ │ │ @ instruction: 0x46131d18 │ │ │ │ @ instruction: 0x46e64672 │ │ │ │ - bl 3943ac <__bss_end__@@Base+0x316cc4> │ │ │ │ - bl 3850ac <__bss_end__@@Base+0x3079c4> │ │ │ │ - bl 3834ac <__bss_end__@@Base+0x305dc4> │ │ │ │ + bl 3943ac <__bss_end__@@Base+0x316cbc> │ │ │ │ + bl 3850ac <__bss_end__@@Base+0x3079bc> │ │ │ │ + bl 3834ac <__bss_end__@@Base+0x305dbc> │ │ │ │ ldrtmi r0, [r8], -lr, asr #29 │ │ │ │ strbeq lr, [ip, sp, lsl #22] │ │ │ │ tstppl sl, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x312c4b4a │ │ │ │ - beq 7eaf4 <__bss_end__@@Base+0x140c> │ │ │ │ + beq 7eaf4 <__bss_end__@@Base+0x1404> │ │ │ │ andsne pc, r4, r9, asr #17 │ │ │ │ stmdaeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andshi pc, r8, r9, asr #17 │ │ │ │ andsge pc, r8, r2, asr #17 │ │ │ │ stmdbcc r6, {r0, r5, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andsge pc, r8, lr, asr #17 │ │ │ │ andsls pc, r4, r2, asr #17 │ │ │ │ eorsvc pc, r3, #675282944 @ 0x28400000 │ │ │ │ msrvs CPSR_c, r1, lsr #11 │ │ │ │ andscs pc, r4, lr, asr #17 │ │ │ │ andcs r6, r1, #1073741854 @ 0x4000001e │ │ │ │ ldmpl r3!, {r1, r3, r4, r5, r7, r8, sp, lr}^ │ │ │ │ stcvs 8, cr6, [r3, #100]! @ 0x64 │ │ │ │ - blge 19cd58 <__bss_end__@@Base+0x11f670> │ │ │ │ + blge 19cd58 <__bss_end__@@Base+0x11f668> │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ stmda r2, {r0, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscvs r2, r0, r1, lsl #26 │ │ │ │ stccs 0, cr13, [r3, #-128] @ 0xffffff80 │ │ │ │ - bmi e36a8c <__bss_end__@@Base+0xdb93a4> │ │ │ │ + bmi e36a8c <__bss_end__@@Base+0xdb939c> │ │ │ │ ldrbtmi r4, [sl], #-2864 @ 0xfffff4d0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d154 │ │ │ │ pop {r0, r1, r2, r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fd8ff0 │ │ │ │ @@ -60409,15 +60409,15 @@ │ │ │ │ stcl 7, cr15, [lr, #-784]! @ 0xfffffcf0 │ │ │ │ ldrbmi r9, [r1], -r3, lsl #20 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ stcl 7, cr15, [sl, #-784] @ 0xfffffcf0 │ │ │ │ @ instruction: 0x46504b19 │ │ │ │ andhi pc, r3, r6, asr r8 @ │ │ │ │ @ instruction: 0xf7c34641 │ │ │ │ - blls e7e6f4 <__bss_end__@@Base+0xe0100c> │ │ │ │ + blls e7e6f4 <__bss_end__@@Base+0xe01004> │ │ │ │ @ instruction: 0xf508930e │ │ │ │ movwcc r5, #62443 @ 0xf3eb │ │ │ │ @ instruction: 0xf5089305 │ │ │ │ strmi r5, [r3], ip, ror #7 │ │ │ │ movwls r3, #29445 @ 0x7305 │ │ │ │ mvnpl pc, #8, 10 @ 0x2000000 │ │ │ │ stceq 0, cr15, [r8], {79} @ 0x4f │ │ │ │ @@ -60427,40 +60427,40 @@ │ │ │ │ movwls r3, #45847 @ 0xb317 │ │ │ │ msrpl CPSR_, #8, 10 @ 0x2000000 │ │ │ │ @ instruction: 0x332e2206 │ │ │ │ eorls pc, r8, sp, asr #17 │ │ │ │ movwcs r9, #21261 @ 0x530d │ │ │ │ andls r9, r6, r8, lsl #10 │ │ │ │ strb r9, [r9, -ip, lsl #10] │ │ │ │ - bl 1e009d4 <__bss_end__@@Base+0x1d832ec> │ │ │ │ + bl 1e009d4 <__bss_end__@@Base+0x1d832e4> │ │ │ │ strdeq ip, [r1], -r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r1, ip, ror #21 │ │ │ │ andeq r2, r0, r2, lsr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ muleq r0, ip, r8 │ │ │ │ @ instruction: 0x0001c9b2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb99cec <__bss_end__@@Base+0xfeb1c604> │ │ │ │ + bl feb99cec <__bss_end__@@Base+0xfeb1c5fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bvs fe146ad4 <__bss_end__@@Base+0xfe0c93ec> │ │ │ │ + bvs fe146ad4 <__bss_end__@@Base+0xfe0c93e4> │ │ │ │ @ instruction: 0xf7c36820 │ │ │ │ strtmi lr, [r0], -r6, asr #29 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ cdplt 7, 11, cr15, cr14, cr3, {6} │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb99d0c <__bss_end__@@Base+0xfeb1c624> │ │ │ │ + bl feb99d0c <__bss_end__@@Base+0xfeb1c61c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46030ff0 │ │ │ │ strmi r4, [ip], -r8, lsl #20 │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ - bvs fe7943a0 <__bss_end__@@Base+0xfe716cb8> │ │ │ │ + bvs fe7943a0 <__bss_end__@@Base+0xfe716cb0> │ │ │ │ @ instruction: 0xf7c4682b │ │ │ │ - bmi 1bcdb8 <__bss_end__@@Base+0x13f6d0> │ │ │ │ + bmi 1bcdb8 <__bss_end__@@Base+0x13f6c8> │ │ │ │ strtmi r6, [r0], -fp, ror #16 │ │ │ │ tstcs r1, sl, ror r4 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ ldmlt r8, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq r7, r0, r2, lsr r9 │ │ │ │ andeq r7, r0, ip, asr #19 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ @@ -60474,87 +60474,87 @@ │ │ │ │ svcge 0x00674e6c │ │ │ │ ldrbtmi r4, [lr], #-1594 @ 0xfffff9c6 │ │ │ │ ldmdbge r5!, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ orrsls r6, r9, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ movwls r6, #43691 @ 0xaaab │ │ │ │ stc2l 7, cr15, [lr], #1012 @ 0x3f4 │ │ │ │ - bls daf040 <__bss_end__@@Base+0xd31958> │ │ │ │ + bls daf040 <__bss_end__@@Base+0xd31950> │ │ │ │ msrne SPSR_fs, #1610612740 @ 0x60000004 │ │ │ │ msrpl SPSR_x, #1610612748 @ 0x6000000c │ │ │ │ mulle pc, sl, r2 @ │ │ │ │ - bmi 18cab90 <__bss_end__@@Base+0x184d4a8> │ │ │ │ + bmi 18cab90 <__bss_end__@@Base+0x184d4a0> │ │ │ │ ldrbtmi r4, [sl], #-2911 @ 0xfffff4a1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0x405a9b99 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adcshi pc, r1, r0, asr #32 │ │ │ │ ldcvc 5, cr15, [fp, #-52] @ 0xffffffcc │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ ldrhcc pc, [r8], #141 @ 0x8d @ │ │ │ │ mvnle r2, ip, ror #22 │ │ │ │ @ instruction: 0xf7c44638 │ │ │ │ stmdacs r1, {r1, r2, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ stmdacc r1, {r1, r2, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ - bl 38b3c4 <__bss_end__@@Base+0x30dcdc> │ │ │ │ + bl 38b3c4 <__bss_end__@@Base+0x30dcd4> │ │ │ │ @ instruction: 0xf8830300 │ │ │ │ @ instruction: 0xf7c4219c │ │ │ │ - blls 2fdeb0 <__bss_end__@@Base+0x2807c8> │ │ │ │ + blls 2fdeb0 <__bss_end__@@Base+0x2807c0> │ │ │ │ orrsne pc, sp, sp, lsl #4 │ │ │ │ @ instruction: 0xf7c46018 │ │ │ │ - blmi 147d434 <__bss_end__@@Base+0x13ffd4c> │ │ │ │ - blls 2d8fa8 <__bss_end__@@Base+0x25b8c0> │ │ │ │ + blmi 147d434 <__bss_end__@@Base+0x13ffd44> │ │ │ │ + blls 2d8fa8 <__bss_end__@@Base+0x25b8b8> │ │ │ │ @ instruction: 0x46904611 │ │ │ │ @ instruction: 0xf7c36818 │ │ │ │ strmi lr, [r3], -r6, ror #28 │ │ │ │ @ instruction: 0xf5086b28 │ │ │ │ stmdbge sp, {r0, r1, r3, r5, r6, r7, r9, ip, lr} │ │ │ │ subvs r3, fp, pc, lsl #4 │ │ │ │ andcs r6, r1, #10 │ │ │ │ - bmi 126f0c0 <__bss_end__@@Base+0x11f19d8> │ │ │ │ + bmi 126f0c0 <__bss_end__@@Base+0x11f19d0> │ │ │ │ strhvs r5, [r8], #130 @ 0x82 │ │ │ │ subsvc pc, sl, #8388608 @ 0x800000 │ │ │ │ andcs r6, r2, #138 @ 0x8a │ │ │ │ ldrsbtgt pc, [r4], -r5 @ │ │ │ │ svceq 0x0000f1bc │ │ │ │ stmdami r2, {r0, r3, ip, lr, pc}^ │ │ │ │ rsccc r5, sl, r0, lsr r8 │ │ │ │ eorseq pc, r2, r1, asr #16 │ │ │ │ sbceq lr, r2, r1, lsl #22 │ │ │ │ @ instruction: 0xf8c03201 │ │ │ │ stmiavs r8!, {r2, lr, pc}^ │ │ │ │ @ instruction: 0xf7c3930b │ │ │ │ stmdals fp, {r1, r2, r3, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - bl 800b48 <__bss_end__@@Base+0x783460> │ │ │ │ + bl 800b48 <__bss_end__@@Base+0x783458> │ │ │ │ ldmdbge r5!, {r1, r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7fd4648 │ │ │ │ stmdacs r0, {r0, r1, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - bls db6ed0 <__bss_end__@@Base+0xd397e8> │ │ │ │ + bls db6ed0 <__bss_end__@@Base+0xd397e0> │ │ │ │ msrvs SPSR_fc, #73400320 @ 0x4600000 │ │ │ │ msrne SPSR_s, #207618048 @ 0xc600000 │ │ │ │ mulle sl, sl, r2 │ │ │ │ @ instruction: 0xf6469a35 │ │ │ │ vqdmlal.s q11, d5, d1[1] │ │ │ │ addsmi r7, sl, #100, 6 @ 0x90000001 │ │ │ │ andcs sp, r1, r3, asr #32 │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ - bls dfcab0 <__bss_end__@@Base+0xd7f3c8> │ │ │ │ + bls dfcab0 <__bss_end__@@Base+0xd7f3c0> │ │ │ │ msrne SPSR_xc, #1610612740 @ 0x60000004 │ │ │ │ cmnpvc r4, #207618048 @ p-variant is OBSOLETE @ 0xc600000 │ │ │ │ @ instruction: 0xd1ed429a │ │ │ │ vpmin.s8 d25, d5, d23 │ │ │ │ @ instruction: 0xf6c73372 │ │ │ │ addsmi r2, sl, #-1543503871 @ 0xa4000001 │ │ │ │ @ instruction: 0xf8bdd1e6 │ │ │ │ - blcs 198f00c <__bss_end__@@Base+0x1911924> │ │ │ │ - blls 2f7418 <__bss_end__@@Base+0x279d30> │ │ │ │ + blcs 198f00c <__bss_end__@@Base+0x191191c> │ │ │ │ + blls 2f7418 <__bss_end__@@Base+0x279d28> │ │ │ │ stmdbmi r4!, {r3, r4, r5, r9, sl, lr} │ │ │ │ ldcne 6, cr2, [sl, #-0] │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - blls 2fd470 <__bss_end__@@Base+0x27fd88> │ │ │ │ + blls 2fd470 <__bss_end__@@Base+0x27fd80> │ │ │ │ bicslt r6, r2, sl, asr r8 │ │ │ │ mvnspl pc, #8, 10 @ 0x2000000 │ │ │ │ tstcc r8, #232, 16 @ 0xe80000 │ │ │ │ vqsub.s8 d11, d19, d2 │ │ │ │ stmib sp, {r2, r4, r6, r7, r8, ip, sp, lr}^ │ │ │ │ tstls r7, r8, lsl #12 │ │ │ │ msreq CPSR_sc, r3, lsl #2 │ │ │ │ @@ -60565,15 +60565,15 @@ │ │ │ │ tstls r1, r2, lsl #12 │ │ │ │ smlaltbcs pc, sl, r3, r2 @ │ │ │ │ @ instruction: 0xf7c49600 │ │ │ │ @ instruction: 0x463ae978 │ │ │ │ @ instruction: 0x4648a935 │ │ │ │ ldc2 7, cr15, [sl], #-1012 @ 0xfffffc0c │ │ │ │ @ instruction: 0xd1b52800 │ │ │ │ - bls dfca2c <__bss_end__@@Base+0xd7f344> │ │ │ │ + bls dfca2c <__bss_end__@@Base+0xd7f33c> │ │ │ │ msrmi SPSR_fc, #1610612740 @ 0x60000004 │ │ │ │ msrpl SPSR_sxc, #1610612748 @ 0x6000000c │ │ │ │ @ instruction: 0xd1b4429a │ │ │ │ ldrhcc pc, [ip], #141 @ 0x8d @ │ │ │ │ svclt 0x00082b74 │ │ │ │ @ instruction: 0xd1ae2000 │ │ │ │ @ instruction: 0xf7c4e7ae │ │ │ │ @@ -60585,116 +60585,116 @@ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ - bmi 1b54780 <__bss_end__@@Base+0x1ad7098> │ │ │ │ - blmi 1b547a8 <__bss_end__@@Base+0x1ad70c0> │ │ │ │ + bmi 1b54780 <__bss_end__@@Base+0x1ad7090> │ │ │ │ + blmi 1b547a8 <__bss_end__@@Base+0x1ad70b8> │ │ │ │ ldrbtmi fp, [sl], #-174 @ 0xffffff52 │ │ │ │ strmi r4, [r5], -fp, ror #30 │ │ │ │ ldmpl r3, {r3, r7, r9, sl, lr}^ │ │ │ │ mrcls 4, 1, r4, cr9, cr15, {3} │ │ │ │ @ instruction: 0x932d681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx b00d50 <__bss_end__@@Base+0xa83668> │ │ │ │ + blx b00d50 <__bss_end__@@Base+0xa83660> │ │ │ │ strmi r4, [r4], -r9, lsr #12 │ │ │ │ subsle r2, r5, r1, lsl #28 │ │ │ │ @ instruction: 0xf99ef7fd │ │ │ │ @ instruction: 0xf7c42004 │ │ │ │ strmi lr, [r5], -r8, ror #23 │ │ │ │ @ instruction: 0xf7c42007 │ │ │ │ stmdbmi r0!, {r2, r5, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ eorvs r4, r0, r2, lsl #12 │ │ │ │ @ instruction: 0xf04f4479 │ │ │ │ movwcs r0, #3585 @ 0xe01 │ │ │ │ stceq 0, cr15, [r2], {79} @ 0x4f │ │ │ │ stmdbgt r3, {r1, r2, r4, r5, r6, r8, sl, lr} │ │ │ │ mulsvs r0, r1, r0 │ │ │ │ tstmi r1, pc, asr #20 │ │ │ │ - bls e1f3dc <__bss_end__@@Base+0xda1cf4> │ │ │ │ - bls e5ba24 <__bss_end__@@Base+0xdde33c> │ │ │ │ - bls ddbb28 <__bss_end__@@Base+0xd5e440> │ │ │ │ + bls e1f3dc <__bss_end__@@Base+0xda1cec> │ │ │ │ + bls e5ba24 <__bss_end__@@Base+0xdde334> │ │ │ │ + bls ddbb28 <__bss_end__@@Base+0xd5e438> │ │ │ │ andgt pc, r4, r4, asr #17 │ │ │ │ stmib r4, {r1, r5, r7, sl, sp, lr}^ │ │ │ │ strbvs r3, [r3, #-2579]! @ 0xfffff5ed │ │ │ │ eors pc, r8, r4, asr #17 │ │ │ │ sub pc, r0, r4, asr #17 │ │ │ │ ands pc, ip, r4, asr #17 │ │ │ │ strbtvs r6, [r3], #-995 @ 0xfffffc1d │ │ │ │ eorsle r6, r8, r5, lsr #5 │ │ │ │ strbmi r4, [r0], -lr, asr #20 │ │ │ │ movwls r5, #35002 @ 0x88ba │ │ │ │ @ instruction: 0xf5029306 │ │ │ │ - blmi 135820c <__bss_end__@@Base+0x12dab24> │ │ │ │ + blmi 135820c <__bss_end__@@Base+0x12dab1c> │ │ │ │ sbcspl pc, sp, #8388608 @ 0x800000 │ │ │ │ strcc r3, [r0, #-518]! @ 0xfffffdfa │ │ │ │ strls r9, [r5, #-519] @ 0xfffffdf9 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmvs sl, {r0, r1, r5, r7, r8, sl, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8cdab05 │ │ │ │ @ instruction: 0xf7c4c000 │ │ │ │ cdpcs 14, 0, cr14, cr3, cr8, {0} │ │ │ │ rsbsle r6, r5, r0, ror #1 │ │ │ │ - blmi fd5704 <__bss_end__@@Base+0xf5801c> │ │ │ │ + blmi fd5704 <__bss_end__@@Base+0xf58014> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls b9ce68 <__bss_end__@@Base+0xb1f780> │ │ │ │ + blls b9ce68 <__bss_end__@@Base+0xb1f778> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle pc, r0, lsl #6 │ │ │ │ eorlt r4, lr, r0, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @ instruction: 0xf958f7fd │ │ │ │ @ instruction: 0xf7c42004 │ │ │ │ @ instruction: 0x4605eb92 │ │ │ │ @ instruction: 0xf7c44640 │ │ │ │ mulcc r1, sl, fp │ │ │ │ - bl fe300d38 <__bss_end__@@Base+0xfe283650> │ │ │ │ + bl fe300d38 <__bss_end__@@Base+0xfe283648> │ │ │ │ rscvs r4, r0, #68157440 @ 0x4100000 │ │ │ │ stmia sl!, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4648e79e │ │ │ │ - bl fe400d48 <__bss_end__@@Base+0xfe383660> │ │ │ │ + bl fe400d48 <__bss_end__@@Base+0xfe383658> │ │ │ │ ldrmi r1, [r0], -r2, asr #24 │ │ │ │ @ instruction: 0xf7c49203 │ │ │ │ - bls 13dc3c <__bss_end__@@Base+0xc0554> │ │ │ │ + bls 13dc3c <__bss_end__@@Base+0xc054c> │ │ │ │ eorvs r4, r8, r9, asr #12 │ │ │ │ - bl 1700d5c <__bss_end__@@Base+0x1683674> │ │ │ │ + bl 1700d5c <__bss_end__@@Base+0x168366c> │ │ │ │ strbmi r4, [r8], -fp, lsr #20 │ │ │ │ @ instruction: 0x910358b9 │ │ │ │ stc 7, cr15, [lr, #-780]! @ 0xfffffcf4 │ │ │ │ strmi r9, [r5], -r3, lsl #18 │ │ │ │ strls r9, [ip], -r8, lsl #12 │ │ │ │ strbtpl pc, [fp], r1, lsl #10 @ │ │ │ │ strls r3, [r5], -pc, lsl #12 │ │ │ │ strbtpl pc, [ip], r1, lsl #10 @ │ │ │ │ strcc r4, [r5], -r6, lsr #20 │ │ │ │ @ instruction: 0xf5019607 │ │ │ │ - blls dd8a28 <__bss_end__@@Base+0xd5b340> │ │ │ │ + blls dd8a28 <__bss_end__@@Base+0xd5b338> │ │ │ │ @ instruction: 0x96093614 │ │ │ │ ldrpl pc, [pc], -r1, lsl #10 │ │ │ │ ldrcc r9, [r7], -lr, lsl #6 │ │ │ │ @ instruction: 0xf501960b │ │ │ │ @ instruction: 0xf8cd5620 │ │ │ │ andls sl, r6, r8, lsr #32 │ │ │ │ - blls e1074c <__bss_end__@@Base+0xd93064> │ │ │ │ + blls e1074c <__bss_end__@@Base+0xd9305c> │ │ │ │ strls r4, [sp], -r0, asr #12 │ │ │ │ strpl pc, [pc], -r1, lsl #10 │ │ │ │ @ instruction: 0xf50158ba │ │ │ │ tstls r0, #1073741879 @ 0x40000037 │ │ │ │ - blls e4f2c0 <__bss_end__@@Base+0xdd1bd8> │ │ │ │ + blls e4f2c0 <__bss_end__@@Base+0xdd1bd0> │ │ │ │ tstls r2, #32, 12 @ 0x2000000 │ │ │ │ tstls r4, #0, 6 │ │ │ │ - blmi 527b0c <__bss_end__@@Base+0x4aa424> │ │ │ │ + blmi 527b0c <__bss_end__@@Base+0x4aa41c> │ │ │ │ @ instruction: 0xf5029115 │ │ │ │ @ instruction: 0x9613715a │ │ │ │ smlattls pc, sl, r2, r3 │ │ │ │ ldmpl sl!, {r0, r4, r9, ip, pc}^ │ │ │ │ ldmdavs r1, {r0, r3, r8, r9, sp} │ │ │ │ ldmvs r2, {r1, r5, r7, r8, sl, fp, sp, lr}^ │ │ │ │ - blge 1a7ad0 <__bss_end__@@Base+0x12a3e8> │ │ │ │ + blge 1a7ad0 <__bss_end__@@Base+0x12a3e0> │ │ │ │ ldc 7, cr15, [r4, #784] @ 0x310 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7c460e3 │ │ │ │ stmiavs r0!, {r2, r3, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fe4621 │ │ │ │ @ instruction: 0xe785f979 │ │ │ │ stmdb r2!, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -60703,92 +60703,92 @@ │ │ │ │ andeq ip, r1, ip, ror #12 │ │ │ │ andeq r1, r0, r0, ror fp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ andeq ip, r1, r0, asr #11 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb9a114 <__bss_end__@@Base+0xfeb1ca2c> │ │ │ │ + bl feb9a114 <__bss_end__@@Base+0xfeb1ca24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bvs fe146efc <__bss_end__@@Base+0xfe0c9814> │ │ │ │ + bvs fe146efc <__bss_end__@@Base+0xfe0c980c> │ │ │ │ @ instruction: 0xf7c36820 │ │ │ │ @ instruction: 0x4620ecb2 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ stclt 7, cr15, [sl], #780 @ 0x30c │ │ │ │ - bmi 15473c <__bss_end__@@Base+0xd7054> │ │ │ │ + bmi 15473c <__bss_end__@@Base+0xd704c> │ │ │ │ tstcs r1, r8, lsl #12 │ │ │ │ - bvs fe714120 <__bss_end__@@Base+0xfe696a38> │ │ │ │ + bvs fe714120 <__bss_end__@@Base+0xfe696a30> │ │ │ │ @ instruction: 0xf7c3681b │ │ │ │ svclt 0x0000be95 │ │ │ │ andeq r7, r0, r8, lsl r5 │ │ │ │ svclt 0x00004770 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stceq 8, cr15, [r8, #816]! @ 0x330 │ │ │ │ strmi r4, [r9], pc, lsl #12 │ │ │ │ @ instruction: 0x4606493d │ │ │ │ @ instruction: 0xf5ad4b3d │ │ │ │ ldrbtmi r7, [r9], #-3343 @ 0xfffff2f1 │ │ │ │ - bge 171505c <__bss_end__@@Base+0x1697974> │ │ │ │ + bge 171505c <__bss_end__@@Base+0x169796c> │ │ │ │ stmiapl fp, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdbge r9!, {r7, r9, sl, lr} │ │ │ │ ldmdavs fp, {r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f938d │ │ │ │ - bvs fed03b80 <__bss_end__@@Base+0xfec86498> │ │ │ │ + bvs fed03b80 <__bss_end__@@Base+0xfec86490> │ │ │ │ @ instruction: 0xf7fd461f │ │ │ │ teqplt r0, r9, ror #21 @ p-variant is OBSOLETE │ │ │ │ vpmax.s8 d25, d6, d25 │ │ │ │ vqdmlal.s , d6, d0[7] │ │ │ │ addsmi r5, sl, #-2013265919 @ 0x88000001 │ │ │ │ andcs sp, r0, lr │ │ │ │ - blmi c15860 <__bss_end__@@Base+0xb98178> │ │ │ │ + blmi c15860 <__bss_end__@@Base+0xb98170> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fe39d00c <__bss_end__@@Base+0xfe31f924> │ │ │ │ + blls fe39d00c <__bss_end__@@Base+0xfe31f91c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r1, r0, lsl #6 │ │ │ │ stcvc 5, cr15, [pc, #-52] @ 42f7c │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ strhtcc pc, [r8], sp @ │ │ │ │ mvnle r2, ip, ror #22 │ │ │ │ @ instruction: 0xf7c4a85b │ │ │ │ stmdacs r1, {r1, r3, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ stmdacc r1, {r0, r1, r2, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ movweq lr, #2829 @ 0xb0d │ │ │ │ msrcs SPSR_fs, r3, lsl #17 │ │ │ │ - b fed00ee8 <__bss_end__@@Base+0xfec83800> │ │ │ │ + b fed00ee8 <__bss_end__@@Base+0xfec837f8> │ │ │ │ msrne (UNDEF: 109), sp │ │ │ │ @ instruction: 0xf7c46038 │ │ │ │ - blmi 87d02c <__bss_end__@@Base+0x7ff944> │ │ │ │ + blmi 87d02c <__bss_end__@@Base+0x7ff93c> │ │ │ │ @ instruction: 0xf8586838 │ │ │ │ ldrmi r3, [r9], -r3 │ │ │ │ @ instruction: 0xf7c3461f │ │ │ │ stmdbge r1, {r1, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf5074602 │ │ │ │ ldmvs r0!, {r0, r1, r3, r5, r6, r7, r8, r9, ip, lr}^ │ │ │ │ subvs r4, sl, r6, lsl r6 │ │ │ │ movwcc r2, #61953 @ 0xf201 │ │ │ │ @ instruction: 0xf7c3600b │ │ │ │ ldrtmi lr, [r0], -r2, asr #25 │ │ │ │ ldmdb r2!, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbge r9!, {r0, r1, r3, r4, r6, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf7fd4648 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - bls ab730c <__bss_end__@@Base+0xa39c24> │ │ │ │ + bls ab730c <__bss_end__@@Base+0xa39c1c> │ │ │ │ movtvs pc, #22086 @ 0x5646 @ │ │ │ │ msrvc SPSR_s, #1342177292 @ 0x5000000c │ │ │ │ mulle r3, sl, r2 │ │ │ │ @ instruction: 0xf0802001 │ │ │ │ ldr r0, [r1, r1]! │ │ │ │ vpmax.s8 d25, d6, d26 │ │ │ │ vqdmlal.s q10, d6, d1[6] │ │ │ │ addsmi r5, sl, #-1677721599 @ 0x9c000001 │ │ │ │ @ instruction: 0xf8bdd1f4 │ │ │ │ - blcs 1d4f2f8 <__bss_end__@@Base+0x1cd1c10> │ │ │ │ + blcs 1d4f2f8 <__bss_end__@@Base+0x1cd1c08> │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ strb sp, [lr, lr, ror #3]! │ │ │ │ stmia lr!, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq ip, r1, r2, asr r4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r1, ip, asr #8 │ │ │ │ andeq ip, r1, ip, lsl r4 │ │ │ │ @@ -60805,17 +60805,17 @@ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f932d │ │ │ │ @ instruction: 0xf7fd0300 │ │ │ │ strbmi pc, [r9], -fp, lsl #17 @ │ │ │ │ stccs 6, cr4, [r1, #-16] │ │ │ │ @ instruction: 0xf7fcd079 │ │ │ │ strdcs pc, [r4], -pc @ │ │ │ │ - b 1280fbc <__bss_end__@@Base+0x12038d4> │ │ │ │ + b 1280fbc <__bss_end__@@Base+0x12038cc> │ │ │ │ andcs r4, ip, r1, lsl #13 │ │ │ │ - b 1180fc4 <__bss_end__@@Base+0x11038dc> │ │ │ │ + b 1180fc4 <__bss_end__@@Base+0x11038d4> │ │ │ │ pkhtbmi r4, r6, ip, asr #20 │ │ │ │ ldrbtmi r6, [sl], #-32 @ 0xffffffe0 │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ strbmi r2, [r5, #-768]! @ 0xfffffd00 │ │ │ │ stm lr, {r0, r1, r2, r9, fp, lr, pc} │ │ │ │ @ instruction: 0xf04f0007 │ │ │ │ rsbvs r0, r2, r5, lsl #4 │ │ │ │ @@ -60825,20 +60825,20 @@ │ │ │ │ ldmdacc r3, {r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c46563 │ │ │ │ stmib r4, {r3, r4, r5, lr, pc}^ │ │ │ │ strbtvs r3, [r3], #-3087 @ 0xfffff3f1 │ │ │ │ andsgt pc, ip, r4, asr #17 │ │ │ │ eorls pc, r8, r4, asr #17 │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - bmi 1377274 <__bss_end__@@Base+0x12f9b8c> │ │ │ │ + bmi 1377274 <__bss_end__@@Base+0x12f9b84> │ │ │ │ cdpeq 0, 0, cr15, cr2, cr15, {2} │ │ │ │ - bleq 13f240 <__bss_end__@@Base+0xc1b58> │ │ │ │ - bmi 12d93cc <__bss_end__@@Base+0x125bce4> │ │ │ │ - bge bd93cc <__bss_end__@@Base+0xb5bce4> │ │ │ │ - bl cf1e0 <__bss_end__@@Base+0x51af8> │ │ │ │ + bleq 13f240 <__bss_end__@@Base+0xc1b50> │ │ │ │ + bmi 12d93cc <__bss_end__@@Base+0x125bcdc> │ │ │ │ + bge bd93cc <__bss_end__@@Base+0xb5bcdc> │ │ │ │ + bl cf1e0 <__bss_end__@@Base+0x51af0> │ │ │ │ @ instruction: 0xf5010ac3 │ │ │ │ ldrmi r5, [r3], -pc, lsl #2 │ │ │ │ sbceq lr, ip, #2048 @ 0x800 │ │ │ │ fstmiaxeq lr, {d30} @ Deprecated │ │ │ │ tstpeq sl, #168820736 @ p-variant is OBSOLETE @ 0xa100000 │ │ │ │ stceq 8, cr15, [r4], #296 @ 0x128 │ │ │ │ svcmi 0x00424638 │ │ │ │ @@ -60847,25 +60847,25 @@ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0253120 │ │ │ │ ldmibpl r7!, {r1, r8, sl}^ │ │ │ │ ldmdavs pc!, {r0, r1, r8, r9, ip, pc} @ │ │ │ │ ldrdcc pc, [r4], r7 │ │ │ │ ldrdvc pc, [ip], r7 │ │ │ │ strvc pc, [r3, -r9, lsl #22] │ │ │ │ - blvs 2029d60 <__bss_end__@@Base+0x1fac678> │ │ │ │ + blvs 2029d60 <__bss_end__@@Base+0x1fac670> │ │ │ │ stcvc 8, cr15, [r0], #296 @ 0x128 │ │ │ │ stmdane r9!, {r1, r6, r8, fp, sp, lr, pc} │ │ │ │ stmdacc r9!, {r2, r3, r6, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8566da2 │ │ │ │ ldmvs r2, {r1, r2, r3, ip, sp}^ │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ - blge 19d1d4 <__bss_end__@@Base+0x11faec> │ │ │ │ + blge 19d1d4 <__bss_end__@@Base+0x11fae4> │ │ │ │ mcrr 7, 12, pc, r4, cr4 @ │ │ │ │ rscvs r2, r0, r1, lsl #26 │ │ │ │ - bmi c772a0 <__bss_end__@@Base+0xbf9bb8> │ │ │ │ + bmi c772a0 <__bss_end__@@Base+0xbf9bb0> │ │ │ │ ldrbtmi r4, [sl], #-2856 @ 0xfffff4d8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -r3, asr #2 │ │ │ │ pop {r0, r1, r2, r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fc8ff0 │ │ │ │ @@ -60878,26 +60878,26 @@ │ │ │ │ @ instruction: 0xf7c362e0 │ │ │ │ ldrb lr, [sl, -r8, lsr #30]! │ │ │ │ @ instruction: 0xf04f4b1c │ │ │ │ @ instruction: 0xf04f0e08 │ │ │ │ @ instruction: 0xf04f0c07 │ │ │ │ ldmpl r1!, {r0, r3, r8, r9, fp}^ │ │ │ │ @ instruction: 0xf501920c │ │ │ │ - blmi 657d80 <__bss_end__@@Base+0x5da698> │ │ │ │ + blmi 657d80 <__bss_end__@@Base+0x5da690> │ │ │ │ andls r3, r5, #1342177280 @ 0x50000000 │ │ │ │ rscpl pc, ip, #4194304 @ 0x400000 │ │ │ │ eorhi pc, r0, sp, asr #17 │ │ │ │ andls r3, r7, #20, 4 @ 0x40000001 │ │ │ │ andspl pc, pc, #4194304 @ 0x400000 │ │ │ │ andscc r9, r7, #25165824 @ 0x1800000 │ │ │ │ @ instruction: 0xf5019209 │ │ │ │ strls r5, [sl, #-544] @ 0xfffffde0 │ │ │ │ andls r3, fp, #-536870910 @ 0xe0000002 │ │ │ │ - blls e995b8 <__bss_end__@@Base+0xe1bed0> │ │ │ │ - blls ee7e34 <__bss_end__@@Base+0xe6a74c> │ │ │ │ + blls e995b8 <__bss_end__@@Base+0xe1bec8> │ │ │ │ + blls ee7e34 <__bss_end__@@Base+0xe6a744> │ │ │ │ @ instruction: 0xf5009310 │ │ │ │ movwls r7, #54106 @ 0xd35a │ │ │ │ mvneq pc, #0, 2 │ │ │ │ movwcs r9, #25359 @ 0x630f │ │ │ │ @ instruction: 0x4621e77d │ │ │ │ @ instruction: 0xffe2f7fd │ │ │ │ @ instruction: 0xf7c3e7b1 │ │ │ │ @@ -60911,54 +60911,54 @@ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ andeq ip, r1, sl, lsr r2 │ │ │ │ @ instruction: 0xf7c36a80 │ │ │ │ svclt 0x0000bb1d │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb9a454 <__bss_end__@@Base+0xfeb1cd6c> │ │ │ │ + bl feb9a454 <__bss_end__@@Base+0xfeb1cd64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0e58 │ │ │ │ rsclt ip, r9, r0, ror r0 │ │ │ │ @ instruction: 0x46084b1b │ │ │ │ stmdbge r3, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - bge da7670 <__bss_end__@@Base+0xd29f88> │ │ │ │ + bge da7670 <__bss_end__@@Base+0xd29f80> │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ cmnls r7, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf96ef7fd │ │ │ │ stmdbls r1, {r4, r6, r8, ip, sp, pc} │ │ │ │ movtvs pc, #22086 @ 0x5646 @ │ │ │ │ msrvc SPSR_s, #1342177292 @ 0x5000000c │ │ │ │ addsmi r6, sl, #655360 @ 0xa0000 │ │ │ │ andcs sp, r1, lr │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ - blmi 3d5ad4 <__bss_end__@@Base+0x3583ec> │ │ │ │ + blmi 3d5ad4 <__bss_end__@@Base+0x3583e4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1a1d308 <__bss_end__@@Base+0x199fc20> │ │ │ │ + blls 1a1d308 <__bss_end__@@Base+0x199fc18> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_hyp │ │ │ │ stclt 0, cr11, [r0, #-420] @ 0xfffffe5c │ │ │ │ vpmax.s8 d25, d6, d4 │ │ │ │ vqdmlal.s q10, d6, d1[6] │ │ │ │ addsmi r5, sl, #-1677721599 @ 0x9c000001 │ │ │ │ @ instruction: 0xf8bdd1e9 │ │ │ │ - blcs 1d4f310 <__bss_end__@@Base+0x1cd1c28> │ │ │ │ + blcs 1d4f310 <__bss_end__@@Base+0x1cd1c20> │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ strb sp, [r3, r3, ror #3]! │ │ │ │ svc 0x0072f7c3 │ │ │ │ andeq ip, r1, r4, asr r1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq ip, r1, r0, lsr #2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0020f8cc │ │ │ │ - bmi 1f54d38 <__bss_end__@@Base+0x1ed7650> │ │ │ │ - blmi 1f54d58 <__bss_end__@@Base+0x1ed7670> │ │ │ │ + bmi 1f54d38 <__bss_end__@@Base+0x1ed7648> │ │ │ │ + blmi 1f54d58 <__bss_end__@@Base+0x1ed7668> │ │ │ │ ldrbtmi fp, [sl], #-175 @ 0xffffff51 │ │ │ │ @ instruction: 0x46064f7b │ │ │ │ ldmpl r3, {r3, r7, r9, sl, lr}^ │ │ │ │ ldcls 4, cr4, [fp, #-508]! @ 0xfffffe04 │ │ │ │ @ instruction: 0x932d681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xff52f7fc │ │ │ │ @@ -60992,18 +60992,18 @@ │ │ │ │ @ instruction: 0x46494a5d │ │ │ │ @ instruction: 0xf0254640 │ │ │ │ ldmpl sl!, {r1, r8, sl} │ │ │ │ andsgt pc, r8, sp, asr #17 │ │ │ │ andpl pc, pc, #8388608 @ 0x800000 │ │ │ │ andls r3, r5, #32, 4 │ │ │ │ ldmvs r2, {r1, r5, r7, r8, sl, fp, sp, lr}^ │ │ │ │ - blge 1a7f98 <__bss_end__@@Base+0x12a8b0> │ │ │ │ - bl c812ac <__bss_end__@@Base+0xc03bc4> │ │ │ │ + blge 1a7f98 <__bss_end__@@Base+0x12a8a8> │ │ │ │ + bl c812ac <__bss_end__@@Base+0xc03bbc> │ │ │ │ rscvs r2, r0, r1, lsl #26 │ │ │ │ - bmi 1577550 <__bss_end__@@Base+0x14f9e68> │ │ │ │ + bmi 1577550 <__bss_end__@@Base+0x14f9e60> │ │ │ │ ldrbtmi r4, [sl], #-2894 @ 0xfffff4b2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, pc, r0, asr #32 │ │ │ │ eorlt r4, pc, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @@ -61011,16 +61011,16 @@ │ │ │ │ @ instruction: 0xf7c42004 │ │ │ │ @ instruction: 0x4606e8ba │ │ │ │ @ instruction: 0xf7c44640 │ │ │ │ andcc lr, r1, r2, asr #17 │ │ │ │ ldm r2!, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscvs r4, r0, #68157440 @ 0x4100000 │ │ │ │ cdp 7, 1, cr15, cr2, cr3, {6} │ │ │ │ - blmi 113d25c <__bss_end__@@Base+0x10bfb74> │ │ │ │ - bls e558f8 <__bss_end__@@Base+0xdd8210> │ │ │ │ + blmi 113d25c <__bss_end__@@Base+0x10bfb6c> │ │ │ │ + bls e558f8 <__bss_end__@@Base+0xdd8208> │ │ │ │ andls r5, ip, #16449536 @ 0xfb0000 │ │ │ │ rscpl pc, ip, r3, lsl #10 │ │ │ │ eorge pc, r0, sp, asr #17 │ │ │ │ andls r3, r5, r5 │ │ │ │ rscpl pc, ip, r3, lsl #10 │ │ │ │ andscc r9, r4, r6, lsl #10 │ │ │ │ @ instruction: 0xf5039007 │ │ │ │ @@ -61028,44 +61028,44 @@ │ │ │ │ andls r3, r9, r7, lsl r0 │ │ │ │ eorpl pc, r0, r3, lsl #10 │ │ │ │ eorcc r9, lr, r9, lsr sl │ │ │ │ ldmdami r9!, {r0, r1, r3, ip, pc} │ │ │ │ @ instruction: 0xf503587f │ │ │ │ @ instruction: 0x3120510f │ │ │ │ tstls r1, lr, lsl #4 │ │ │ │ - bls ed4608 <__bss_end__@@Base+0xe56f20> │ │ │ │ + bls ed4608 <__bss_end__@@Base+0xe56f18> │ │ │ │ andsls r4, r0, #93323264 @ 0x5900000 │ │ │ │ subgt pc, r8, sp, asr #17 │ │ │ │ mrrcvc 5, 0, pc, sl, cr7 @ │ │ │ │ strbcc r9, [sl, r3, lsl #6]! │ │ │ │ eorsgt pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf7c4970f │ │ │ │ - blls 13d964 <__bss_end__@@Base+0xc027c> │ │ │ │ + blls 13d964 <__bss_end__@@Base+0xc0274> │ │ │ │ mvnlt r2, r7, lsl #4 │ │ │ │ ldrbmi r4, [r9], -sp, lsr #16 │ │ │ │ ldrbtmi r9, [r8], #-771 @ 0xfffffcfd │ │ │ │ ldmdb lr!, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmiblt r0, {r0, r1, r8, r9, fp, ip, pc}^ │ │ │ │ tstppl r7, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ movwcc r6, #24629 @ 0x6035 │ │ │ │ movwcs r9, #33555 @ 0x8313 │ │ │ │ movwcs r9, #33556 @ 0x8314 │ │ │ │ strbmi r6, [r9], -r2, lsr #27 │ │ │ │ ldmvs r2, {r6, r9, sl, lr}^ │ │ │ │ - blge 1a8074 <__bss_end__@@Base+0x12a98c> │ │ │ │ - b ff101388 <__bss_end__@@Base+0xff083ca0> │ │ │ │ + blge 1a8074 <__bss_end__@@Base+0x12a984> │ │ │ │ + b ff101388 <__bss_end__@@Base+0xff083c98> │ │ │ │ strtmi r6, [r1], -r0, ror #1 │ │ │ │ mcr2 7, 5, pc, cr12, cr13, {7} @ │ │ │ │ @ instruction: 0xf503e78f │ │ │ │ andsls r5, r4, #1543503872 @ 0x5c000000 │ │ │ │ tstls r3, #402653184 @ 0x18000000 │ │ │ │ ldmdami sp, {r0, r1, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r4, #13913 @ 0x3659 │ │ │ │ @ instruction: 0xf7c44478 │ │ │ │ - blls 13d90c <__bss_end__@@Base+0xc0224> │ │ │ │ + blls 13d90c <__bss_end__@@Base+0xc021c> │ │ │ │ ldmdami sl, {r4, r7, r8, ip, sp, pc} │ │ │ │ movwls r4, #13913 @ 0x3659 │ │ │ │ @ instruction: 0xf7c44478 │ │ │ │ movwcs lr, #30996 @ 0x7914 │ │ │ │ bicsle r2, fp, r0, lsl #16 │ │ │ │ @ instruction: 0xf5039b03 │ │ │ │ movwcc r5, #25367 @ 0x6317 │ │ │ │ @@ -61088,17 +61088,17 @@ │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq r7, r0, r4, lsl #2 │ │ │ │ andeq r7, r0, r2, ror #1 │ │ │ │ andeq r7, r0, r8, lsr #1 │ │ │ │ andeq r7, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xf7c36a80 │ │ │ │ svclt 0x0000b9b7 │ │ │ │ - bmi 154d24 <__bss_end__@@Base+0xd763c> │ │ │ │ + bmi 154d24 <__bss_end__@@Base+0xd7634> │ │ │ │ tstcs r1, r8, lsl #12 │ │ │ │ - bvs fe714708 <__bss_end__@@Base+0xfe697020> │ │ │ │ + bvs fe714708 <__bss_end__@@Base+0xfe697018> │ │ │ │ @ instruction: 0xf7c3681b │ │ │ │ svclt 0x0000bba1 │ │ │ │ andeq r7, r0, r0, asr #32 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 1, cr15, cr8, cr12, {6} │ │ │ │ @@ -61109,42 +61109,42 @@ │ │ │ │ ldrbtmi sl, [r8], #-2623 @ 0xfffff5c1 │ │ │ │ strmi r5, [r1], fp, asr #17 │ │ │ │ strbtmi sl, [r0], -sp, lsl #18 │ │ │ │ cmnls r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x461f6ab3 │ │ │ │ @ instruction: 0xfff8f7fc │ │ │ │ - bls 3afa2c <__bss_end__@@Base+0x332344> │ │ │ │ + bls 3afa2c <__bss_end__@@Base+0x33233c> │ │ │ │ cmnpeq r3, #73400320 @ p-variant is OBSOLETE @ 0x4600000 │ │ │ │ msrmi SPSR_c, #1610612748 @ 0x6000000c │ │ │ │ mulle sp, sl, r2 │ │ │ │ - bmi 118b57c <__bss_end__@@Base+0x110de94> │ │ │ │ + bmi 118b57c <__bss_end__@@Base+0x110de8c> │ │ │ │ ldrbtmi r4, [sl], #-2882 @ 0xfffff4be │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, ror fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbslt sp, r2, r4, ror r1 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ vmla.i8 d25, d7, d14 │ │ │ │ @ instruction: 0xf6c7726f │ │ │ │ - blge 3c7f70 <__bss_end__@@Base+0x34a888> │ │ │ │ + blge 3c7f70 <__bss_end__@@Base+0x34a880> │ │ │ │ @ instruction: 0xd1e94291 │ │ │ │ ldrhtne pc, [ip], -sp @ │ │ │ │ rsbspl pc, r0, #1610612740 @ 0x60000004 │ │ │ │ @ instruction: 0xd1e34291 │ │ │ │ mlascs lr, sp, r8, pc @ │ │ │ │ bicsle r2, pc, r0, lsl #20 │ │ │ │ @ instruction: 0x463a4936 │ │ │ │ movwls sl, #6207 @ 0x183f │ │ │ │ @ instruction: 0xf7c34479 │ │ │ │ ldmdavs sl!, {r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ - bcs 12a1d0 <__bss_end__@@Base+0xacae8> │ │ │ │ + bcs 12a1d0 <__bss_end__@@Base+0xacae0> │ │ │ │ ldm pc, {r1, r2, r4, r6, fp, ip, lr, pc}^ @ │ │ │ │ svccs 0x003af002 │ │ │ │ - bmi c43e68 <__bss_end__@@Base+0xbc6780> │ │ │ │ + bmi c43e68 <__bss_end__@@Base+0xbc6778> │ │ │ │ @ instruction: 0xf859a903 │ │ │ │ @ instruction: 0xf5022002 │ │ │ │ andcc r5, r6, #1879048193 @ 0x70000001 │ │ │ │ andcs r6, r6, #10 │ │ │ │ andcs r6, r1, #74 @ 0x4a │ │ │ │ movwls r6, #6384 @ 0x18f0 │ │ │ │ stmib ip, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -61153,36 +61153,36 @@ │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdbls sp, {r1, r3, r4, r5, r7, ip, lr, pc} │ │ │ │ subvs pc, r5, #73400320 @ 0x4600000 │ │ │ │ rsbvc pc, r4, #1342177292 @ 0x5000000c │ │ │ │ addsmi r9, r1, #1024 @ 0x400 │ │ │ │ andcs sp, r1, r4, lsr #32 │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ - bmi 83d4d8 <__bss_end__@@Base+0x7bfdf0> │ │ │ │ + bmi 83d4d8 <__bss_end__@@Base+0x7bfde8> │ │ │ │ @ instruction: 0xf859a903 │ │ │ │ @ instruction: 0xf5022002 │ │ │ │ andcc r5, r6, #1879048193 @ 0x70000001 │ │ │ │ andcs r6, r5, #10 │ │ │ │ ldrb r6, [ip, sl, asr #32] │ │ │ │ stmdbge r3, {r0, r3, r4, r9, fp, lr} │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ andspl pc, r7, #8388608 @ 0x800000 │ │ │ │ andvs r3, sl, r6, lsl #4 │ │ │ │ subvs r2, sl, r8, lsl #4 │ │ │ │ - bmi 57d58c <__bss_end__@@Base+0x4ffea4> │ │ │ │ + bmi 57d58c <__bss_end__@@Base+0x4ffe9c> │ │ │ │ @ instruction: 0xf859a903 │ │ │ │ @ instruction: 0xf5022002 │ │ │ │ andcc r5, r6, #1879048193 @ 0x70000001 │ │ │ │ andcs r6, r7, #10 │ │ │ │ strb r6, [r6, sl, asr #32] │ │ │ │ vtst.8 d22, d6, d10 │ │ │ │ vqdmlal.s q10, d6, d1[6] │ │ │ │ addsmi r5, sl, #-1677721599 @ 0x9c000001 │ │ │ │ @ instruction: 0xf8bdd1d3 │ │ │ │ - blcs 1d4f760 <__bss_end__@@Base+0x1cd2078> │ │ │ │ + blcs 1d4f760 <__bss_end__@@Base+0x1cd2070> │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ strb sp, [sp, sp, asr #3] │ │ │ │ ldc 7, cr15, [sl, #780] @ 0x30c │ │ │ │ stmdbge r3, {r9, sp} │ │ │ │ svclt 0x0000e7b4 │ │ │ │ andeq fp, r1, r0, ror lr │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @@ -61190,16 +61190,16 @@ │ │ │ │ andeq fp, r1, sl, lsr lr │ │ │ │ andeq r6, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ - bmi 1ad50f4 <__bss_end__@@Base+0x1a57a0c> │ │ │ │ - blmi 1ad511c <__bss_end__@@Base+0x1a57a34> │ │ │ │ + bmi 1ad50f4 <__bss_end__@@Base+0x1a57a04> │ │ │ │ + blmi 1ad511c <__bss_end__@@Base+0x1a57a2c> │ │ │ │ ldrbtmi fp, [sl], #-174 @ 0xffffff52 │ │ │ │ strmi r4, [r5], -r9, ror #30 │ │ │ │ ldmpl r3, {r3, r7, r9, sl, lr}^ │ │ │ │ mrcls 4, 1, r4, cr9, cr15, {3} │ │ │ │ @ instruction: 0x932d681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldc2l 7, cr15, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ @@ -61221,28 +61221,28 @@ │ │ │ │ ldmdbls r6!, {r0, r5, r6, r8, r9, sp, lr} │ │ │ │ and pc, r4, r4, asr #17 │ │ │ │ stmib r4, {r0, r5, r7, sl, sp, lr}^ │ │ │ │ strbvs r3, [r3, #-2579]! @ 0xfffff5ed │ │ │ │ strtvs r6, [r2], #-930 @ 0xfffffc5e │ │ │ │ mvnvs r6, #-2147483592 @ 0x80000038 │ │ │ │ adcvs r6, r5, #1660944384 @ 0x63000000 │ │ │ │ - bmi 143780c <__bss_end__@@Base+0x13ba124> │ │ │ │ + bmi 143780c <__bss_end__@@Base+0x13ba11c> │ │ │ │ ldmpl sl!, {r6, r9, sl, lr} │ │ │ │ movwls r9, #25352 @ 0x6308 │ │ │ │ strpl pc, [pc, #-1282] @ 43236 │ │ │ │ @ instruction: 0xf5024b4c │ │ │ │ andcc r5, r6, #-805306355 @ 0xd000000d │ │ │ │ andls r3, r7, #32, 10 @ 0x8000000 │ │ │ │ ldmpl sl!, {r0, r2, r8, sl, ip, pc}^ │ │ │ │ ldmdavs r1, {r1, r8, r9, sp} │ │ │ │ ldmvs r2, {r1, r5, r7, r8, sl, fp, sp, lr}^ │ │ │ │ - blge 1a8354 <__bss_end__@@Base+0x12ac6c> │ │ │ │ + blge 1a8354 <__bss_end__@@Base+0x12ac64> │ │ │ │ ldmdb r2, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ rscvs r2, r0, r3, lsl #28 │ │ │ │ - bmi 1177934 <__bss_end__@@Base+0x10fa24c> │ │ │ │ + bmi 1177934 <__bss_end__@@Base+0x10fa244> │ │ │ │ ldrbtmi r4, [sl], #-2878 @ 0xfffff4c2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -pc, ror #2 │ │ │ │ pop {r1, r2, r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fc87f0 │ │ │ │ @@ -61256,23 +61256,23 @@ │ │ │ │ @ instruction: 0xe7a3ec36 │ │ │ │ @ instruction: 0xf7c34648 │ │ │ │ mcrrne 14, 13, lr, r2, cr10 │ │ │ │ andls r4, r3, #16, 12 @ 0x1000000 │ │ │ │ cdp 7, 12, cr15, cr8, cr3, {6} │ │ │ │ strbmi r9, [r9], -r3, lsl #20 │ │ │ │ @ instruction: 0xf7c36028 │ │ │ │ - bmi b7f250 <__bss_end__@@Base+0xb01b68> │ │ │ │ + bmi b7f250 <__bss_end__@@Base+0xb01b60> │ │ │ │ ldmpl r9!, {r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf7c39103 │ │ │ │ stmdbls r3, {r1, r3, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ strls r4, [r8], -r5, lsl #12 │ │ │ │ @ instruction: 0xf501960c │ │ │ │ strcc r5, [pc], -fp, ror #13 │ │ │ │ @ instruction: 0xf5019605 │ │ │ │ - bmi a19388 <__bss_end__@@Base+0x99bca0> │ │ │ │ + bmi a19388 <__bss_end__@@Base+0x99bc98> │ │ │ │ strls r3, [r7], -r5, lsl #12 │ │ │ │ strbtpl pc, [ip], r1, lsl #10 @ │ │ │ │ @ instruction: 0x36149b36 │ │ │ │ @ instruction: 0xf5019609 │ │ │ │ movwls r5, #58911 @ 0xe61f │ │ │ │ @ instruction: 0x960b3617 │ │ │ │ strtpl pc, [r0], -r1, lsl #10 │ │ │ │ @@ -61306,24 +61306,24 @@ │ │ │ │ strdeq fp, [r1], -r8 │ │ │ │ andeq r6, r0, r8, asr #25 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #18 │ │ │ │ andeq fp, r1, r6, asr ip │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb9aa80 <__bss_end__@@Base+0xfeb1d398> │ │ │ │ + bl feb9aa80 <__bss_end__@@Base+0xfeb1d390> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bvs fe147868 <__bss_end__@@Base+0xfe0ca180> │ │ │ │ + bvs fe147868 <__bss_end__@@Base+0xfe0ca178> │ │ │ │ @ instruction: 0xf7c26820 │ │ │ │ qsub8mi lr, r0, ip │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ svclt 0x00f4f7c2 │ │ │ │ - bmi 1550a8 <__bss_end__@@Base+0xd79c0> │ │ │ │ + bmi 1550a8 <__bss_end__@@Base+0xd79b8> │ │ │ │ tstcs r1, r8, lsl #12 │ │ │ │ - bvs fe714a8c <__bss_end__@@Base+0xfe6973a4> │ │ │ │ + bvs fe714a8c <__bss_end__@@Base+0xfe69739c> │ │ │ │ @ instruction: 0xf7c3681b │ │ │ │ svclt 0x0000b9df │ │ │ │ andeq r6, r0, ip, lsr #23 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 0, cr15, cr8, cr12, {6} │ │ │ │ @@ -61337,70 +61337,70 @@ │ │ │ │ ldmpl r3, {r3, r5, ip, pc}^ │ │ │ │ @ instruction: 0xf8df4688 │ │ │ │ ldmdavs fp, {r2, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf04f9373 │ │ │ │ @ instruction: 0xf6460300 │ │ │ │ @ instruction: 0xf6c6536e │ │ │ │ movwls r6, #13157 @ 0x3365 │ │ │ │ - bge 1094ce8 <__bss_end__@@Base+0x1017600> │ │ │ │ + bge 1094ce8 <__bss_end__@@Base+0x10175f8> │ │ │ │ strbmi sl, [r0], -pc, lsl #18 │ │ │ │ mcr2 7, 1, pc, cr10, cr12, {7} @ │ │ │ │ cmnlt r8, r5, lsl #12 │ │ │ │ adcsmi r9, fp, #15360 @ 0x3c00 │ │ │ │ - blls 437978 <__bss_end__@@Base+0x3ba290> │ │ │ │ + blls 437978 <__bss_end__@@Base+0x3ba288> │ │ │ │ suble r4, r6, r3, asr r5 │ │ │ │ @ instruction: 0xf6469a0f │ │ │ │ vqdmlal.s q11, d5, d1[1] │ │ │ │ addsmi r7, sl, #100, 6 @ 0x90000001 │ │ │ │ strcs sp, [r1, #-89] @ 0xffffffa7 │ │ │ │ streq pc, [r1, #-133] @ 0xffffff7b │ │ │ │ - blmi d56204 <__bss_end__@@Base+0xcd8b1c> │ │ │ │ + blmi d56204 <__bss_end__@@Base+0xcd8b14> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1d1d99c <__bss_end__@@Base+0x1ca02b4> │ │ │ │ + blls 1d1d99c <__bss_end__@@Base+0x1ca02ac> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple sl, r0, lsl #6 │ │ │ │ rsbslt r4, r5, r8, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strhcc pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ mvnle r2, ip, ror #22 │ │ │ │ strcs sl, [r0, #-2113] @ 0xfffff7bf │ │ │ │ cdp 7, 0, cr15, cr0, cr3, {6} │ │ │ │ stmible r7!, {r0, fp, sp}^ │ │ │ │ - bl 391960 <__bss_end__@@Base+0x314278> │ │ │ │ + bl 391960 <__bss_end__@@Base+0x314270> │ │ │ │ @ instruction: 0xf8830300 │ │ │ │ @ instruction: 0xf7c35104 │ │ │ │ vadd.f32 q7, , q14 │ │ │ │ @ instruction: 0xf8c91105 │ │ │ │ @ instruction: 0xf7c30000 │ │ │ │ - blmi 9be69c <__bss_end__@@Base+0x940fb4> │ │ │ │ + blmi 9be69c <__bss_end__@@Base+0x940fac> │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf5054629 │ │ │ │ @ instruction: 0xf7c255eb │ │ │ │ - blls ff7e8 <__bss_end__@@Base+0x82100> │ │ │ │ + blls ff7e8 <__bss_end__@@Base+0x820f8> │ │ │ │ andls sl, r1, r5, lsl #18 │ │ │ │ andcs r6, r1, #72 @ 0x48 │ │ │ │ strcc r6, [pc, #-2264] @ 430bc │ │ │ │ @ instruction: 0xf7c2600d │ │ │ │ stmdals r1, {r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ stcl 7, cr15, [sl], #-780 @ 0xfffffcf4 │ │ │ │ - blls 47d850 <__bss_end__@@Base+0x400168> │ │ │ │ + blls 47d850 <__bss_end__@@Base+0x400160> │ │ │ │ addsmi r9, r3, #12288 @ 0x3000 │ │ │ │ @ instruction: 0xf8bdd1b4 │ │ │ │ - blcs 1d4fac0 <__bss_end__@@Base+0x1cd23d8> │ │ │ │ + blcs 1d4fac0 <__bss_end__@@Base+0x1cd23d0> │ │ │ │ andcs sp, sl, #176, 2 @ 0x2c │ │ │ │ stmdage r1, {r8, sp}^ │ │ │ │ svc 0x0056f7c2 │ │ │ │ @ instruction: 0x46024b12 │ │ │ │ andne pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf5019b02 │ │ │ │ @ instruction: 0x31055194 │ │ │ │ movwcs r6, #2264 @ 0x8d8 │ │ │ │ - b fff018e0 <__bss_end__@@Base+0xffe841f8> │ │ │ │ - bls 47d81c <__bss_end__@@Base+0x400134> │ │ │ │ + b fff018e0 <__bss_end__@@Base+0xffe841f0> │ │ │ │ + bls 47d81c <__bss_end__@@Base+0x40012c> │ │ │ │ msrmi SPSR_fc, #1610612740 @ 0x60000004 │ │ │ │ msrpl SPSR_sxc, #1610612748 @ 0x6000000c │ │ │ │ @ instruction: 0xd19e429a │ │ │ │ strhcc pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ svclt 0x00082b74 │ │ │ │ orrsle r2, r8, r0, lsl #10 │ │ │ │ @ instruction: 0xf7c3e798 │ │ │ │ @@ -61418,41 +61418,41 @@ │ │ │ │ adcslt r4, r7, r9, lsr #23 │ │ │ │ svcmi 0x00a9447a │ │ │ │ strmi r4, [r9], r4, lsl #12 │ │ │ │ ldrdlt pc, [ip, -sp] │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ teqls r5, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx fee81a32 <__bss_end__@@Base+0xfee0434a> │ │ │ │ + blx fee81a32 <__bss_end__@@Base+0xfee04342> │ │ │ │ strmi r4, [r5], -r1, lsr #12 │ │ │ │ svceq 0x0001f1bb │ │ │ │ msrhi CPSR_f, r0 │ │ │ │ - blx b01a42 <__bss_end__@@Base+0xa8435a> │ │ │ │ + blx b01a42 <__bss_end__@@Base+0xa84352> │ │ │ │ @ instruction: 0xf7c32004 │ │ │ │ andls lr, r2, r4, ror sp │ │ │ │ strcs r2, [r0], -r5 │ │ │ │ stcl 7, cr15, [lr, #-780]! @ 0xfffffcf4 │ │ │ │ @ instruction: 0x46044b9b │ │ │ │ ldrbtmi r6, [fp], #-40 @ 0xffffffd8 │ │ │ │ @ instruction: 0xf04f4a9a │ │ │ │ @ instruction: 0xf04f0801 │ │ │ │ strbmi r0, [r3, #3082] @ 0xc0a │ │ │ │ muleq r3, r3, r8 │ │ │ │ - blls 109ff00 <__bss_end__@@Base+0x1022818> │ │ │ │ + blls 109ff00 <__bss_end__@@Base+0x1022810> │ │ │ │ @ instruction: 0x632b6020 │ │ │ │ cmnvs fp, #67584 @ 0x10800 │ │ │ │ strtvs r9, [fp], #2880 @ 0xb40 │ │ │ │ - bvs 53e1a0 <__bss_end__@@Base+0x4c0ab8> │ │ │ │ + bvs 53e1a0 <__bss_end__@@Base+0x4c0ab0> │ │ │ │ stmib r5, {r1, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8c5680f │ │ │ │ strbvs ip, [lr, #-4]! │ │ │ │ eorshi pc, r8, r5, asr #17 │ │ │ │ @ instruction: 0xf8c5646e │ │ │ │ adcvs r8, fp, #28 │ │ │ │ - bmi fe359d94 <__bss_end__@@Base+0xfe2dc6ac> │ │ │ │ + bmi fe359d94 <__bss_end__@@Base+0xfe2dc6a4> │ │ │ │ stcvs 8, cr6, [fp, #100]! @ 0x64 │ │ │ │ ldrhle r5, [lr], #-140 @ 0xffffff74 │ │ │ │ andls r2, r8, #1342177280 @ 0x50000000 │ │ │ │ @ instruction: 0xf504a805 │ │ │ │ ldmvs sl, {r0, r1, r2, r3, r9, fp, ip, lr}^ │ │ │ │ tstppl r7, #4, 10 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ andls r3, r3, r6, lsl #6 │ │ │ │ @@ -61470,39 +61470,39 @@ │ │ │ │ andls r9, r5, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0xf8cd58fb │ │ │ │ vhadd.s8 d8, d3, d24 │ │ │ │ movwls r1, #37881 @ 0x93f9 │ │ │ │ @ instruction: 0xf504d121 │ │ │ │ @ instruction: 0xf8cd54f0 │ │ │ │ ldrcc fp, [r9], #-48 @ 0xffffffd0 │ │ │ │ - bls 128b3c <__bss_end__@@Base+0xab454> │ │ │ │ + bls 128b3c <__bss_end__@@Base+0xab44c> │ │ │ │ stmiavs r8!, {r2, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf7c34649 │ │ │ │ - blmi 1cbe264 <__bss_end__@@Base+0x1c40b7c> │ │ │ │ + blmi 1cbe264 <__bss_end__@@Base+0x1c40b74> │ │ │ │ ldrbtmi r9, [fp], #-2562 @ 0xfffff5fe │ │ │ │ andsvs r6, r8, r0, lsl r0 │ │ │ │ cdp 7, 8, cr15, cr0, cr2, {6} │ │ │ │ - blmi 1a164e4 <__bss_end__@@Base+0x1998dfc> │ │ │ │ + blmi 1a164e4 <__bss_end__@@Base+0x1998df4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls d9db9c <__bss_end__@@Base+0xd204b4> │ │ │ │ + blls d9db9c <__bss_end__@@Base+0xd204ac> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r8], -r0, asr #1 │ │ │ │ pop {r0, r1, r2, r4, r5, ip, sp, pc} │ │ │ │ - bls 127b08 <__bss_end__@@Base+0xaa420> │ │ │ │ + bls 127b08 <__bss_end__@@Base+0xaa418> │ │ │ │ movwcs r4, #13897 @ 0x3649 │ │ │ │ svcmi 0x006668e8 │ │ │ │ ldmib r4!, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r9, [r0], r2, lsl #22 │ │ │ │ andsvs r4, r8, pc, ror r4 │ │ │ │ @ instruction: 0xf7c26038 │ │ │ │ @ instruction: 0xf02bee64 │ │ │ │ eorsvs r0, lr, r2, lsl #6 │ │ │ │ bicsle r2, sp, r1, lsl #22 │ │ │ │ - bls 107bcc8 <__bss_end__@@Base+0xffe5e0> │ │ │ │ + bls 107bcc8 <__bss_end__@@Base+0xffe5d8> │ │ │ │ stmdapl pc, {r2, r8, sl, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf504920c │ │ │ │ andscc r5, r7, #-268435455 @ 0xf0000001 │ │ │ │ @ instruction: 0xf5049209 │ │ │ │ @ instruction: 0xf1085220 │ │ │ │ eorcc r0, lr, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0xf504920b │ │ │ │ @@ -61519,15 +61519,15 @@ │ │ │ │ movwls r4, #21587 @ 0x5453 │ │ │ │ mvnpl pc, #4, 10 @ 0x1000000 │ │ │ │ movwls r3, #29460 @ 0x7314 │ │ │ │ movwls r2, #774 @ 0x306 │ │ │ │ movwls sl, #15109 @ 0x3b05 │ │ │ │ svc 0x0018f7c3 │ │ │ │ stmdami r3, {r3, r5, r6, r7, sp, lr}^ │ │ │ │ - bls 115520 <__bss_end__@@Base+0x97e38> │ │ │ │ + bls 115520 <__bss_end__@@Base+0x97e30> │ │ │ │ ldmdapl r8!, {r0, r3, r6, r9, sl, lr} │ │ │ │ strls r9, [r8, -r2, asr #30] │ │ │ │ strls r9, [r6, -r1, asr #30] │ │ │ │ ldrbpl pc, [sp, r4, lsl #10] @ │ │ │ │ eorhi pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf8cd3706 │ │ │ │ smladxls r9, r8, r0, fp │ │ │ │ @@ -61553,15 +61553,15 @@ │ │ │ │ stmdami lr!, {r2, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ cdp 7, 3, cr15, cr6, cr2, {6} │ │ │ │ strmi r2, [r6], -r0, lsl #4 │ │ │ │ strbmi r4, [r0], -r1, lsl #12 │ │ │ │ ldmdb ip, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x26004630 │ │ │ │ - bl 381b68 <__bss_end__@@Base+0x304480> │ │ │ │ + bl 381b68 <__bss_end__@@Base+0x304478> │ │ │ │ andscs r4, lr, #87031808 @ 0x5300000 │ │ │ │ strls r2, [r0], -r1, lsl #2 │ │ │ │ strcc sl, [r1], -sp, lsr #16 │ │ │ │ cdp 7, 1, cr15, cr6, cr3, {6} │ │ │ │ stmdage sp!, {r0, r5, r9, sl, lr} │ │ │ │ cdp 7, 2, cr15, cr0, cr2, {6} │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ @@ -61570,15 +61570,15 @@ │ │ │ │ @ instruction: 0xf7c34638 │ │ │ │ @ instruction: 0x2ec8eaf8 │ │ │ │ stmiavs r8!, {r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4629 │ │ │ │ strtmi pc, [r9], -r3, lsr #21 │ │ │ │ @ instruction: 0xf7fd4640 │ │ │ │ @ instruction: 0xe745fa9f │ │ │ │ - blx 501c90 <__bss_end__@@Base+0x4845a8> │ │ │ │ + blx 501c90 <__bss_end__@@Base+0x4845a0> │ │ │ │ @ instruction: 0xf7c32004 │ │ │ │ andls lr, r2, ip, asr #24 │ │ │ │ @ instruction: 0xf7c34648 │ │ │ │ andcc lr, r1, r4, asr ip │ │ │ │ mcrr 7, 12, pc, r4, cr3 @ │ │ │ │ rscvs r4, r8, #76546048 @ 0x4900000 │ │ │ │ stmib r4!, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -61587,28 +61587,28 @@ │ │ │ │ muleq r1, r4, r9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r1, r8, lsl #19 │ │ │ │ andeq r2, r0, r2, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - andeq r9, r3, r6, asr #23 │ │ │ │ + andeq r9, r3, lr, asr #23 │ │ │ │ andeq fp, r1, ip, lsl #17 │ │ │ │ - andeq r9, r3, ip, lsl #23 │ │ │ │ - ldrdeq r9, [r3], -r6 │ │ │ │ + muleq r3, r4, fp │ │ │ │ + ldrdeq r9, [r3], -lr │ │ │ │ andeq r6, r0, r4, ror #18 │ │ │ │ andeq r6, r0, lr, asr r9 │ │ │ │ andeq r1, r0, r6, lsl #30 │ │ │ │ @ instruction: 0xf7c26a80 │ │ │ │ svclt 0x0000bdbf │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl feb9af10 <__bss_end__@@Base+0xfeb1d828> │ │ │ │ + bl feb9af10 <__bss_end__@@Base+0xfeb1d820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 807678 <__bss_end__@@Base+0x789f90> │ │ │ │ + blmi 807678 <__bss_end__@@Base+0x789f88> │ │ │ │ @ instruction: 0xf8df4602 │ │ │ │ @ instruction: 0x4608c07c │ │ │ │ ldmdbmi lr, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ strdlt r4, [r9], #76 @ 0x4c @ │ │ │ │ @ instruction: 0xf85c681b │ │ │ │ stmdavs r9, {r0, ip} │ │ │ │ @ instruction: 0xf04f9167 │ │ │ │ @@ -61618,226 +61618,226 @@ │ │ │ │ stc2 7, cr15, [sl], {252} @ 0xfc │ │ │ │ stmdbls r1, {r4, r6, r8, ip, sp, pc} │ │ │ │ movtvs pc, #22086 @ 0x5646 @ │ │ │ │ msrvc SPSR_s, #1342177292 @ 0x5000000c │ │ │ │ addsmi r6, sl, #655360 @ 0xa0000 │ │ │ │ andcs sp, r1, lr │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ - blmi 4165a0 <__bss_end__@@Base+0x398eb8> │ │ │ │ + blmi 4165a0 <__bss_end__@@Base+0x398eb0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1a1ddd0 <__bss_end__@@Base+0x19a06e8> │ │ │ │ + blls 1a1ddd0 <__bss_end__@@Base+0x19a06e0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_hyp │ │ │ │ stclt 0, cr11, [r0, #-420] @ 0xfffffe5c │ │ │ │ vpmax.s8 d25, d6, d4 │ │ │ │ vqdmlal.s q10, d6, d1[6] │ │ │ │ addsmi r5, sl, #-1677721599 @ 0x9c000001 │ │ │ │ @ instruction: 0xf8bdd1e9 │ │ │ │ - blcs 1d4fdd8 <__bss_end__@@Base+0x1cd26f0> │ │ │ │ + blcs 1d4fdd8 <__bss_end__@@Base+0x1cd26e8> │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ strb sp, [r3, r3, ror #3]! │ │ │ │ - b 401ca0 <__bss_end__@@Base+0x3845b8> │ │ │ │ - andeq r9, r3, r4, asr #19 │ │ │ │ + b 401ca0 <__bss_end__@@Base+0x3845b0> │ │ │ │ + andeq r9, r3, ip, asr #19 │ │ │ │ muleq r1, r4, r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq fp, r1, r8, asr r6 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - b fe0642a4 <__bss_end__@@Base+0xfdfe6bbc> │ │ │ │ + b fe0642a4 <__bss_end__@@Base+0xfdfe6bb4> │ │ │ │ svclt 0x00480c01 │ │ │ │ cdpne 2, 4, cr4, cr10, cr9, {2} │ │ │ │ tstphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00480003 │ │ │ │ addmi r4, fp, #805306372 @ 0x30000004 │ │ │ │ tstphi lr, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0004211 │ │ │ │ - blx fed24258 <__bss_end__@@Base+0xfeca6b70> │ │ │ │ - blx fecc07dc <__bss_end__@@Base+0xfec430f4> │ │ │ │ - bl fe87ffd8 <__bss_end__@@Base+0xfe8028f0> │ │ │ │ + blx fed24258 <__bss_end__@@Base+0xfeca6b68> │ │ │ │ + blx fecc07dc <__bss_end__@@Base+0xfec430ec> │ │ │ │ + bl fe87ffd8 <__bss_end__@@Base+0xfe8028e8> │ │ │ │ @ instruction: 0xf1c20202 │ │ │ │ andge r0, r4, pc, lsl r2 │ │ │ │ andne lr, r2, #0, 22 │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ svclt 0x00004697 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ svcvc 0x00c1ebb3 │ │ │ │ - bl 10739f4 <__bss_end__@@Base+0xff630c> │ │ │ │ + bl 10739f4 <__bss_end__@@Base+0xff6304> │ │ │ │ svclt 0x00280000 │ │ │ │ bicvc lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvc 0x0081ebb3 │ │ │ │ - bl 1073a04 <__bss_end__@@Base+0xff631c> │ │ │ │ + bl 1073a04 <__bss_end__@@Base+0xff6314> │ │ │ │ svclt 0x00280000 │ │ │ │ orrvc lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvc 0x0041ebb3 │ │ │ │ - bl 1073a14 <__bss_end__@@Base+0xff632c> │ │ │ │ + bl 1073a14 <__bss_end__@@Base+0xff6324> │ │ │ │ svclt 0x00280000 │ │ │ │ movtvc lr, #7075 @ 0x1ba3 │ │ │ │ svcvc 0x0001ebb3 │ │ │ │ - bl 1073a24 <__bss_end__@@Base+0xff633c> │ │ │ │ + bl 1073a24 <__bss_end__@@Base+0xff6334> │ │ │ │ svclt 0x00280000 │ │ │ │ movwvc lr, #7075 @ 0x1ba3 │ │ │ │ svcvs 0x00c1ebb3 │ │ │ │ - bl 1073a34 <__bss_end__@@Base+0xff634c> │ │ │ │ + bl 1073a34 <__bss_end__@@Base+0xff6344> │ │ │ │ svclt 0x00280000 │ │ │ │ bicvs lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvs 0x0081ebb3 │ │ │ │ - bl 1073a44 <__bss_end__@@Base+0xff635c> │ │ │ │ + bl 1073a44 <__bss_end__@@Base+0xff6354> │ │ │ │ svclt 0x00280000 │ │ │ │ orrvs lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvs 0x0041ebb3 │ │ │ │ - bl 1073a54 <__bss_end__@@Base+0xff636c> │ │ │ │ + bl 1073a54 <__bss_end__@@Base+0xff6364> │ │ │ │ svclt 0x00280000 │ │ │ │ movtvs lr, #7075 @ 0x1ba3 │ │ │ │ svcvs 0x0001ebb3 │ │ │ │ - bl 1073a64 <__bss_end__@@Base+0xff637c> │ │ │ │ + bl 1073a64 <__bss_end__@@Base+0xff6374> │ │ │ │ svclt 0x00280000 │ │ │ │ movwvs lr, #7075 @ 0x1ba3 │ │ │ │ svcpl 0x00c1ebb3 │ │ │ │ - bl 1073a74 <__bss_end__@@Base+0xff638c> │ │ │ │ + bl 1073a74 <__bss_end__@@Base+0xff6384> │ │ │ │ svclt 0x00280000 │ │ │ │ bicpl lr, r1, #166912 @ 0x28c00 │ │ │ │ svcpl 0x0081ebb3 │ │ │ │ - bl 1073a84 <__bss_end__@@Base+0xff639c> │ │ │ │ + bl 1073a84 <__bss_end__@@Base+0xff6394> │ │ │ │ svclt 0x00280000 │ │ │ │ orrpl lr, r1, #166912 @ 0x28c00 │ │ │ │ svcpl 0x0041ebb3 │ │ │ │ - bl 1073a94 <__bss_end__@@Base+0xff63ac> │ │ │ │ + bl 1073a94 <__bss_end__@@Base+0xff63a4> │ │ │ │ svclt 0x00280000 │ │ │ │ movtpl lr, #7075 @ 0x1ba3 │ │ │ │ svcpl 0x0001ebb3 │ │ │ │ - bl 1073aa4 <__bss_end__@@Base+0xff63bc> │ │ │ │ + bl 1073aa4 <__bss_end__@@Base+0xff63b4> │ │ │ │ svclt 0x00280000 │ │ │ │ movwpl lr, #7075 @ 0x1ba3 │ │ │ │ svcmi 0x00c1ebb3 │ │ │ │ - bl 1073ab4 <__bss_end__@@Base+0xff63cc> │ │ │ │ + bl 1073ab4 <__bss_end__@@Base+0xff63c4> │ │ │ │ svclt 0x00280000 │ │ │ │ bicmi lr, r1, #166912 @ 0x28c00 │ │ │ │ svcmi 0x0081ebb3 │ │ │ │ - bl 1073ac4 <__bss_end__@@Base+0xff63dc> │ │ │ │ + bl 1073ac4 <__bss_end__@@Base+0xff63d4> │ │ │ │ svclt 0x00280000 │ │ │ │ orrmi lr, r1, #166912 @ 0x28c00 │ │ │ │ svcmi 0x0041ebb3 │ │ │ │ - bl 1073ad4 <__bss_end__@@Base+0xff63ec> │ │ │ │ + bl 1073ad4 <__bss_end__@@Base+0xff63e4> │ │ │ │ svclt 0x00280000 │ │ │ │ movtmi lr, #7075 @ 0x1ba3 │ │ │ │ svcmi 0x0001ebb3 │ │ │ │ - bl 1073ae4 <__bss_end__@@Base+0xff63fc> │ │ │ │ + bl 1073ae4 <__bss_end__@@Base+0xff63f4> │ │ │ │ svclt 0x00280000 │ │ │ │ movwmi lr, #7075 @ 0x1ba3 │ │ │ │ svccc 0x00c1ebb3 │ │ │ │ - bl 1073af4 <__bss_end__@@Base+0xff640c> │ │ │ │ + bl 1073af4 <__bss_end__@@Base+0xff6404> │ │ │ │ svclt 0x00280000 │ │ │ │ biccc lr, r1, #166912 @ 0x28c00 │ │ │ │ svccc 0x0081ebb3 │ │ │ │ - bl 1073b04 <__bss_end__@@Base+0xff641c> │ │ │ │ + bl 1073b04 <__bss_end__@@Base+0xff6414> │ │ │ │ svclt 0x00280000 │ │ │ │ orrcc lr, r1, #166912 @ 0x28c00 │ │ │ │ svccc 0x0041ebb3 │ │ │ │ - bl 1073b14 <__bss_end__@@Base+0xff642c> │ │ │ │ + bl 1073b14 <__bss_end__@@Base+0xff6424> │ │ │ │ svclt 0x00280000 │ │ │ │ movtcc lr, #7075 @ 0x1ba3 │ │ │ │ svccc 0x0001ebb3 │ │ │ │ - bl 1073b24 <__bss_end__@@Base+0xff643c> │ │ │ │ + bl 1073b24 <__bss_end__@@Base+0xff6434> │ │ │ │ svclt 0x00280000 │ │ │ │ movwcc lr, #7075 @ 0x1ba3 │ │ │ │ svccs 0x00c1ebb3 │ │ │ │ - bl 1073b34 <__bss_end__@@Base+0xff644c> │ │ │ │ + bl 1073b34 <__bss_end__@@Base+0xff6444> │ │ │ │ svclt 0x00280000 │ │ │ │ biccs lr, r1, #166912 @ 0x28c00 │ │ │ │ svccs 0x0081ebb3 │ │ │ │ - bl 1073b44 <__bss_end__@@Base+0xff645c> │ │ │ │ + bl 1073b44 <__bss_end__@@Base+0xff6454> │ │ │ │ svclt 0x00280000 │ │ │ │ orrcs lr, r1, #166912 @ 0x28c00 │ │ │ │ svccs 0x0041ebb3 │ │ │ │ - bl 1073b54 <__bss_end__@@Base+0xff646c> │ │ │ │ + bl 1073b54 <__bss_end__@@Base+0xff6464> │ │ │ │ svclt 0x00280000 │ │ │ │ movtcs lr, #7075 @ 0x1ba3 │ │ │ │ svccs 0x0001ebb3 │ │ │ │ - bl 1073b64 <__bss_end__@@Base+0xff647c> │ │ │ │ + bl 1073b64 <__bss_end__@@Base+0xff6474> │ │ │ │ svclt 0x00280000 │ │ │ │ movwcs lr, #7075 @ 0x1ba3 │ │ │ │ svcne 0x00c1ebb3 │ │ │ │ - bl 1073b74 <__bss_end__@@Base+0xff648c> │ │ │ │ + bl 1073b74 <__bss_end__@@Base+0xff6484> │ │ │ │ svclt 0x00280000 │ │ │ │ bicne lr, r1, #166912 @ 0x28c00 │ │ │ │ svcne 0x0081ebb3 │ │ │ │ - bl 1073b84 <__bss_end__@@Base+0xff649c> │ │ │ │ + bl 1073b84 <__bss_end__@@Base+0xff6494> │ │ │ │ svclt 0x00280000 │ │ │ │ orrne lr, r1, #166912 @ 0x28c00 │ │ │ │ svcne 0x0041ebb3 │ │ │ │ - bl 1073b94 <__bss_end__@@Base+0xff64ac> │ │ │ │ + bl 1073b94 <__bss_end__@@Base+0xff64a4> │ │ │ │ svclt 0x00280000 │ │ │ │ movtne lr, #7075 @ 0x1ba3 │ │ │ │ svcne 0x0001ebb3 │ │ │ │ - bl 1073ba4 <__bss_end__@@Base+0xff64bc> │ │ │ │ + bl 1073ba4 <__bss_end__@@Base+0xff64b4> │ │ │ │ svclt 0x00280000 │ │ │ │ movwne lr, #7075 @ 0x1ba3 │ │ │ │ svceq 0x00c1ebb3 │ │ │ │ - bl 1073bb4 <__bss_end__@@Base+0xff64cc> │ │ │ │ + bl 1073bb4 <__bss_end__@@Base+0xff64c4> │ │ │ │ svclt 0x00280000 │ │ │ │ biceq lr, r1, #166912 @ 0x28c00 │ │ │ │ svceq 0x0081ebb3 │ │ │ │ - bl 1073bc4 <__bss_end__@@Base+0xff64dc> │ │ │ │ + bl 1073bc4 <__bss_end__@@Base+0xff64d4> │ │ │ │ svclt 0x00280000 │ │ │ │ orreq lr, r1, #166912 @ 0x28c00 │ │ │ │ svceq 0x0041ebb3 │ │ │ │ - bl 1073bd4 <__bss_end__@@Base+0xff64ec> │ │ │ │ + bl 1073bd4 <__bss_end__@@Base+0xff64e4> │ │ │ │ svclt 0x00280000 │ │ │ │ movteq lr, #7075 @ 0x1ba3 │ │ │ │ svceq 0x0001ebb3 │ │ │ │ - bl 1073be4 <__bss_end__@@Base+0xff64fc> │ │ │ │ + bl 1073be4 <__bss_end__@@Base+0xff64f4> │ │ │ │ svclt 0x00280000 │ │ │ │ movweq lr, #7075 @ 0x1ba3 │ │ │ │ svceq 0x0000f1bc │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ - b fe755db8 <__bss_end__@@Base+0xfe6d86d0> │ │ │ │ + b fe755db8 <__bss_end__@@Base+0xfe6d86c8> │ │ │ │ svclt 0x00480f00 │ │ │ │ ldrbmi r4, [r0, -r0, asr #4]! │ │ │ │ andcs fp, r0, r8, lsr pc │ │ │ │ - b 1433c18 <__bss_end__@@Base+0x13b6530> │ │ │ │ + b 1433c18 <__bss_end__@@Base+0x13b6528> │ │ │ │ @ instruction: 0xf04070ec │ │ │ │ ldrbmi r0, [r0, -r1]! │ │ │ │ @ instruction: 0xf281fab1 │ │ │ │ andseq pc, pc, #-2147483600 @ 0x80000030 │ │ │ │ svceq 0x0000f1bc │ │ │ │ @ instruction: 0xf002fa23 │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ stmdacs r0, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xf06fbfc8 │ │ │ │ svclt 0x00b84000 │ │ │ │ andmi pc, r0, pc, asr #32 │ │ │ │ - bllt a00038 <__bss_end__@@Base+0x982950> │ │ │ │ + bllt a00038 <__bss_end__@@Base+0x982948> │ │ │ │ rscsle r2, r4, r0, lsl #18 │ │ │ │ @ instruction: 0xf7ffb503 │ │ │ │ pop {r2, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blx d4062 <__bss_end__@@Base+0x5697a> │ │ │ │ - bl fe8c0c4c <__bss_end__@@Base+0xfe843564> │ │ │ │ + blx d4062 <__bss_end__@@Base+0x56972> │ │ │ │ + bl fe8c0c4c <__bss_end__@@Base+0xfe84355c> │ │ │ │ ldrbmi r0, [r0, -r3, lsl #2]! │ │ │ │ smlabbmi r0, r1, r0, pc @ │ │ │ │ svclt 0x0000e002 │ │ │ │ movwmi pc, #131 @ 0x83 @ │ │ │ │ - b 1431520 <__bss_end__@@Base+0x13b3e38> │ │ │ │ - b 1405168 <__bss_end__@@Base+0x1387a80> │ │ │ │ - b fe545574 <__bss_end__@@Base+0xfe4c7e8c> │ │ │ │ + b 1431520 <__bss_end__@@Base+0x13b3e30> │ │ │ │ + b 1405168 <__bss_end__@@Base+0x1387a78> │ │ │ │ + b fe545574 <__bss_end__@@Base+0xfe4c7e84> │ │ │ │ svclt 0x00080f05 │ │ │ │ svceq 0x0002ea90 │ │ │ │ - b 1573cf0 <__bss_end__@@Base+0x14f6608> │ │ │ │ - b 1587078 <__bss_end__@@Base+0x1509990> │ │ │ │ - b 2007084 <__bss_end__@@Base+0x1f8999c> │ │ │ │ - b 201b210 <__bss_end__@@Base+0x1f9db28> │ │ │ │ + b 1573cf0 <__bss_end__@@Base+0x14f6600> │ │ │ │ + b 1587078 <__bss_end__@@Base+0x1509988> │ │ │ │ + b 2007084 <__bss_end__@@Base+0x1f89994> │ │ │ │ + b 201b210 <__bss_end__@@Base+0x1f9db20> │ │ │ │ @ instruction: 0xf0005c65 │ │ │ │ - b 1424410 <__bss_end__@@Base+0x13a6d28> │ │ │ │ - bl ff5591dc <__bss_end__@@Base+0xff4dbaf4> │ │ │ │ + b 1424410 <__bss_end__@@Base+0x13a6d20> │ │ │ │ + bl ff5591dc <__bss_end__@@Base+0xff4dbaec> │ │ │ │ svclt 0x00b85555 │ │ │ │ stcle 2, cr4, [ip, #-436] @ 0xfffffe4c │ │ │ │ - b fe055148 <__bss_end__@@Base+0xfdfd7a60> │ │ │ │ - b fe0848a4 <__bss_end__@@Base+0xfe0071bc> │ │ │ │ - b fe0c4cac <__bss_end__@@Base+0xfe0475c4> │ │ │ │ - b fe1040a4 <__bss_end__@@Base+0xfe0869bc> │ │ │ │ - b fe0444ac <__bss_end__@@Base+0xfdfc6dc4> │ │ │ │ - b fe0848b4 <__bss_end__@@Base+0xfe0071cc> │ │ │ │ + b fe055148 <__bss_end__@@Base+0xfdfd7a58> │ │ │ │ + b fe0848a4 <__bss_end__@@Base+0xfe0071b4> │ │ │ │ + b fe0c4cac <__bss_end__@@Base+0xfe0475bc> │ │ │ │ + b fe1040a4 <__bss_end__@@Base+0xfe0869b4> │ │ │ │ + b fe0444ac <__bss_end__@@Base+0xfdfc6dbc> │ │ │ │ + b fe0848b4 <__bss_end__@@Base+0xfe0071c4> │ │ │ │ ldccs 3, cr0, [r6, #-12]! │ │ │ │ ldclt 15, cr11, [r0, #-544]! @ 0xfffffde0 │ │ │ │ svcmi 0x0000f011 │ │ │ │ tstcc r1, pc, asr #20 │ │ │ │ stcne 4, cr15, [r0], {79} @ 0x4f │ │ │ │ tstcc r1, ip, asr #20 │ │ │ │ submi sp, r0, #2 │ │ │ │ @@ -61847,130 +61847,130 @@ │ │ │ │ tstcc r3, #76, 20 @ 0x4c000 │ │ │ │ subsmi sp, r2, #2 │ │ │ │ movteq lr, #15203 @ 0x3b63 │ │ │ │ svceq 0x0005ea94 │ │ │ │ adchi pc, r7, r0 │ │ │ │ streq pc, [r1], #-420 @ 0xfffffe5c │ │ │ │ mcreq 1, 1, pc, cr0, cr5, {6} @ │ │ │ │ - blx fad28 <__bss_end__@@Base+0x7d640> │ │ │ │ - blx 903130 <__bss_end__@@Base+0x885a48> │ │ │ │ + blx fad28 <__bss_end__@@Base+0x7d638> │ │ │ │ + blx 903130 <__bss_end__@@Base+0x885a40> │ │ │ │ stmne r0, {r0, r2, r9, ip, sp, lr, pc} │ │ │ │ tstpeq r0, r1, asr #2 @ p-variant is OBSOLETE │ │ │ │ vpmax.s8 d15, d14, d3 │ │ │ │ - blx 110a308 <__bss_end__@@Base+0x108cc20> │ │ │ │ + blx 110a308 <__bss_end__@@Base+0x108cc18> │ │ │ │ cmppmi r9, r5, lsl #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1a5e00e │ │ │ │ @ instruction: 0xf10e0520 │ │ │ │ - bcs 87998 <__bss_end__@@Base+0xa2b0> │ │ │ │ + bcs 87998 <__bss_end__@@Base+0xa2a8> │ │ │ │ stc2 10, cr15, [lr], {3} @ │ │ │ │ @ instruction: 0xf04cbf28 │ │ │ │ - blx 110712c <__bss_end__@@Base+0x1089a44> │ │ │ │ + blx 110712c <__bss_end__@@Base+0x1089a3c> │ │ │ │ stmiane r0, {r0, r2, r8, r9, ip, sp, lr, pc}^ │ │ │ │ mvnvc lr, r1, asr fp │ │ │ │ strmi pc, [r0, #-1] │ │ │ │ @ instruction: 0xf04fd507 │ │ │ │ @ instruction: 0xf1dc0e00 │ │ │ │ - bl 1fc713c <__bss_end__@@Base+0x1f49a54> │ │ │ │ - bl 1bc4140 <__bss_end__@@Base+0x1b46a58> │ │ │ │ + bl 1fc713c <__bss_end__@@Base+0x1f49a4c> │ │ │ │ + bl 1bc4140 <__bss_end__@@Base+0x1b46a50> │ │ │ │ @ instruction: 0xf5b10101 │ │ │ │ tstle fp, #128, 30 @ 0x200 │ │ │ │ svcne 0x0000f5b1 │ │ │ │ stmdaeq r9, {r2, r3, r8, r9, ip, lr, pc}^ │ │ │ │ eorseq lr, r0, pc, asr sl │ │ │ │ @ instruction: 0x0c3cea4f │ │ │ │ streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ subpl lr, r4, #323584 @ 0x4f000 │ │ │ │ svceq 0x0080f512 │ │ │ │ addshi pc, sl, r0, lsl #1 │ │ │ │ svcmi 0x0000f1bc │ │ │ │ - b 1833d90 <__bss_end__@@Base+0x17b66a8> │ │ │ │ + b 1833d90 <__bss_end__@@Base+0x17b66a0> │ │ │ │ @ instruction: 0xf1500c50 │ │ │ │ - bl 1084178 <__bss_end__@@Base+0x1006a90> │ │ │ │ - b 109858c <__bss_end__@@Base+0x101aea4> │ │ │ │ + bl 1084178 <__bss_end__@@Base+0x1006a88> │ │ │ │ + b 109858c <__bss_end__@@Base+0x101ae9c> │ │ │ │ ldclt 1, cr0, [r0, #-20]! @ 0xffffffec │ │ │ │ mcrreq 10, 5, lr, ip, cr15 │ │ │ │ - bl 1094688 <__bss_end__@@Base+0x1016fa0> │ │ │ │ + bl 1094688 <__bss_end__@@Base+0x1016f98> │ │ │ │ stccc 1, cr0, [r1], {1} │ │ │ │ @ instruction: 0xf5b1bf28 │ │ │ │ rscle r1, r9, #128, 30 @ 0x200 │ │ │ │ svceq 0x0000f091 │ │ │ │ strmi fp, [r1], -r4, lsl #30 │ │ │ │ - blx fec8c1a0 <__bss_end__@@Base+0xfec0eab8> │ │ │ │ + blx fec8c1a0 <__bss_end__@@Base+0xfec0eab0> │ │ │ │ svclt 0x0008f381 │ │ │ │ @ instruction: 0xf1a33320 │ │ │ │ @ instruction: 0xf1b3030b │ │ │ │ - ble 344a30 <__bss_end__@@Base+0x2c7348> │ │ │ │ + ble 344a30 <__bss_end__@@Base+0x2c7340> │ │ │ │ stcle 2, cr3, [r8, #-48] @ 0xffffffd0 │ │ │ │ ldceq 1, cr15, [r4], {2} │ │ │ │ andeq pc, ip, #-2147483600 @ 0x80000030 │ │ │ │ @ instruction: 0xf00cfa01 │ │ │ │ @ instruction: 0xf102fa21 │ │ │ │ @ instruction: 0xf102e00c │ │ │ │ svclt 0x00d80214 │ │ │ │ stceq 1, cr15, [r0], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0xf102fa01 │ │ │ │ stc2 10, cr15, [ip], {32} @ │ │ │ │ - b 10b414c <__bss_end__@@Base+0x1036a64> │ │ │ │ + b 10b414c <__bss_end__@@Base+0x1036a5c> │ │ │ │ addsmi r0, r0, ip, lsl #2 │ │ │ │ svclt 0x00a21ae4 │ │ │ │ tstpl r4, r1, lsl #22 │ │ │ │ ldclt 3, cr4, [r0, #-164]! @ 0xffffff5c │ │ │ │ streq lr, [r4], #-2671 @ 0xfffff591 │ │ │ │ - ble 753270 <__bss_end__@@Base+0x6d5b88> │ │ │ │ + ble 753270 <__bss_end__@@Base+0x6d5b80> │ │ │ │ stcle 4, cr3, [lr], {12} │ │ │ │ ldreq pc, [r4], #-260 @ 0xfffffefc │ │ │ │ eoreq pc, r0, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xf004fa20 │ │ │ │ vpmax.u8 d15, d2, d1 │ │ │ │ andeq lr, r3, r0, asr #20 │ │ │ │ vpmax.u8 d15, d4, d17 │ │ │ │ tsteq r3, r5, asr #20 │ │ │ │ @ instruction: 0xf1c4bd30 │ │ │ │ @ instruction: 0xf1c4040c │ │ │ │ - blx 844aa0 <__bss_end__@@Base+0x7c73b8> │ │ │ │ - blx c022c <__bss_end__@@Base+0x42b44> │ │ │ │ - b 1080e38 <__bss_end__@@Base+0x1003750> │ │ │ │ + blx 844aa0 <__bss_end__@@Base+0x7c73b0> │ │ │ │ + blx c022c <__bss_end__@@Base+0x42b3c> │ │ │ │ + b 1080e38 <__bss_end__@@Base+0x1003748> │ │ │ │ strtmi r0, [r9], -r3 │ │ │ │ - blx 8b36f0 <__bss_end__@@Base+0x836008> │ │ │ │ + blx 8b36f0 <__bss_end__@@Base+0x836000> │ │ │ │ strtmi pc, [r9], -r4 │ │ │ │ @ instruction: 0xf094bd30 │ │ │ │ vst4. {d0[0],d1[0],d2[0],d3[0]}, [r3], r0 │ │ │ │ svclt 0x00061380 │ │ │ │ orrne pc, r0, r1, lsl #9 │ │ │ │ stccc 4, cr3, [r1, #-4] │ │ │ │ - b 203df84 <__bss_end__@@Base+0x1fc089c> │ │ │ │ + b 203df84 <__bss_end__@@Base+0x1fc0894> │ │ │ │ svclt 0x00185c64 │ │ │ │ @ instruction: 0x5c65ea7f │ │ │ │ - b fe5782fc <__bss_end__@@Base+0xfe4fac14> │ │ │ │ + b fe5782fc <__bss_end__@@Base+0xfe4fac0c> │ │ │ │ svclt 0x00080f05 │ │ │ │ svceq 0x0002ea90 │ │ │ │ - b 1578278 <__bss_end__@@Base+0x14fab90> │ │ │ │ + b 1578278 <__bss_end__@@Base+0x14fab88> │ │ │ │ svclt 0x00040c00 │ │ │ │ @ instruction: 0x46104619 │ │ │ │ - b fe4b3730 <__bss_end__@@Base+0xfe436048> │ │ │ │ + b fe4b3730 <__bss_end__@@Base+0xfe436040> │ │ │ │ svclt 0x001e0f03 │ │ │ │ andcs r2, r0, r0, lsl #2 │ │ │ │ - b 183373c <__bss_end__@@Base+0x17b6054> │ │ │ │ + b 183373c <__bss_end__@@Base+0x17b604c> │ │ │ │ tstle r5, r4, asr ip │ │ │ │ cmpmi r9, r0, asr #32 │ │ │ │ @ instruction: 0xf041bf28 │ │ │ │ ldclt 1, cr4, [r0, #-0] │ │ │ │ streq pc, [r0], #1300 @ 0x514 │ │ │ │ @ instruction: 0xf501bf3c │ │ │ │ ldclt 1, cr1, [r0, #-512]! @ 0xfffffe00 │ │ │ │ strmi pc, [r0, #-1] │ │ │ │ mvnsmi pc, r5, asr #32 │ │ │ │ cmnpeq r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ - b 203376c <__bss_end__@@Base+0x1fb6084> │ │ │ │ + b 203376c <__bss_end__@@Base+0x1fb607c> │ │ │ │ svclt 0x001a5c64 │ │ │ │ @ instruction: 0x46104619 │ │ │ │ @ instruction: 0x5c65ea7f │ │ │ │ @ instruction: 0x460bbf1c │ │ │ │ - b 1455ac8 <__bss_end__@@Base+0x13d83e0> │ │ │ │ + b 1455ac8 <__bss_end__@@Base+0x13d83d8> │ │ │ │ svclt 0x00063401 │ │ │ │ strcc lr, [r3, #-2642] @ 0xfffff5ae │ │ │ │ svceq 0x0003ea91 │ │ │ │ tstpcs r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ svclt 0x0000bd30 │ │ │ │ svceq 0x0000f090 │ │ │ │ tstcs r0, r4, lsl #30 │ │ │ │ @@ -61985,17 +61985,17 @@ │ │ │ │ ldrlt r4, [r0, #-1904]! @ 0xfffff890 │ │ │ │ strvs pc, [r0], #1103 @ 0x44f │ │ │ │ ldrteq pc, [r2], #-260 @ 0xfffffefc @ │ │ │ │ strmi pc, [r0, #-16] │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ svclt 0x0000e73e │ │ │ │ - b 1404424 <__bss_end__@@Base+0x1386d3c> │ │ │ │ - b 1404aa8 <__bss_end__@@Base+0x13873c0> │ │ │ │ - b 14047e8 <__bss_end__@@Base+0x1387100> │ │ │ │ + b 1404424 <__bss_end__@@Base+0x1386d34> │ │ │ │ + b 1404aa8 <__bss_end__@@Base+0x13873b8> │ │ │ │ + b 14047e8 <__bss_end__@@Base+0x13870f8> │ │ │ │ svclt 0x001f7002 │ │ │ │ cmnpmi pc, #18 @ p-variant is OBSOLETE │ │ │ │ svcmi 0x007ff093 │ │ │ │ msrpl SPSR_, r1, lsl #1 │ │ │ │ @ instruction: 0xf0324770 │ │ │ │ svclt 0x0008427f │ │ │ │ @ instruction: 0xf0934770 │ │ │ │ @@ -62010,98 +62010,98 @@ │ │ │ │ ldrbmi fp, [r0, -r8, lsl #30]! │ │ │ │ @ instruction: 0xf04fb530 │ │ │ │ and r0, sl, r0, lsl #10 │ │ │ │ andeq lr, r1, #80, 20 @ 0x50000 │ │ │ │ ldrbmi fp, [r0, -r8, lsl #30]! │ │ │ │ @ instruction: 0xf011b530 │ │ │ │ strle r4, [r2, #-1280] @ 0xfffffb00 │ │ │ │ - bl 1894c80 <__bss_end__@@Base+0x1817598> │ │ │ │ + bl 1894c80 <__bss_end__@@Base+0x1817590> │ │ │ │ vst4.16 {d16,d18,d20,d22}, [pc], r1 │ │ │ │ @ instruction: 0xf1046480 │ │ │ │ - b 1805454 <__bss_end__@@Base+0x1787d6c> │ │ │ │ + b 1805454 <__bss_end__@@Base+0x1787d64> │ │ │ │ @ instruction: 0xf43f5c91 │ │ │ │ @ instruction: 0xf04faed8 │ │ │ │ - b 1804ba4 <__bss_end__@@Base+0x17874bc> │ │ │ │ + b 1804ba4 <__bss_end__@@Base+0x17874b4> │ │ │ │ svclt 0x00180cdc │ │ │ │ - b 1810bac <__bss_end__@@Base+0x17934c4> │ │ │ │ + b 1810bac <__bss_end__@@Base+0x17934bc> │ │ │ │ svclt 0x00180cdc │ │ │ │ - bl d0bb4 <__bss_end__@@Base+0x534cc> │ │ │ │ + bl d0bb4 <__bss_end__@@Base+0x534c4> │ │ │ │ @ instruction: 0xf1c202dc │ │ │ │ blx 45030 │ │ │ │ - blx 8833c0 <__bss_end__@@Base+0x805cd8> │ │ │ │ - blx c03c0 <__bss_end__@@Base+0x42cd8> │ │ │ │ - b 1083bc8 <__bss_end__@@Base+0x10064e0> │ │ │ │ - blx 8843f8 <__bss_end__@@Base+0x806d10> │ │ │ │ + blx 8833c0 <__bss_end__@@Base+0x805cd0> │ │ │ │ + blx c03c0 <__bss_end__@@Base+0x42cd0> │ │ │ │ + b 1083bc8 <__bss_end__@@Base+0x10064d8> │ │ │ │ + blx 8843f8 <__bss_end__@@Base+0x806d08> │ │ │ │ ldrmi pc, [r4], #-258 @ 0xfffffefe │ │ │ │ svclt 0x0000e6bd │ │ │ │ andmi pc, r0, r0, lsl #1 │ │ │ │ svclt 0x0000e002 │ │ │ │ smlabbmi r0, r1, r0, pc @ │ │ │ │ svclt 0x001f0042 │ │ │ │ movteq lr, #6751 @ 0x1a5f │ │ │ │ svceq 0x0003ea92 │ │ │ │ @ instruction: 0x6c22ea7f │ │ │ │ @ instruction: 0x6c23ea7f │ │ │ │ - b 1438594 <__bss_end__@@Base+0x13baeac> │ │ │ │ - bl ff4dcc38 <__bss_end__@@Base+0xff45f550> │ │ │ │ + b 1438594 <__bss_end__@@Base+0x13baea4> │ │ │ │ + bl ff4dcc38 <__bss_end__@@Base+0xff45f548> │ │ │ │ svclt 0x00c16313 │ │ │ │ ldrdmi r1, [r1], #-130 @ 0xffffff7e │ │ │ │ submi r4, r1, r8, asr #32 │ │ │ │ subsmi fp, fp, #184, 30 @ 0x2e0 │ │ │ │ svclt 0x00882b19 │ │ │ │ @ instruction: 0xf0104770 │ │ │ │ @ instruction: 0xf4404f00 │ │ │ │ @ instruction: 0xf0200000 │ │ │ │ svclt 0x0018407f │ │ │ │ @ instruction: 0xf0114240 │ │ │ │ @ instruction: 0xf4414f00 │ │ │ │ @ instruction: 0xf0210100 │ │ │ │ svclt 0x0018417f │ │ │ │ - b fe4d4d4c <__bss_end__@@Base+0xfe457664> │ │ │ │ + b fe4d4d4c <__bss_end__@@Base+0xfe45765c> │ │ │ │ eorsle r0, pc, r3, lsl #30 │ │ │ │ andeq pc, r1, #-2147483608 @ 0x80000028 │ │ │ │ stc2 10, cr15, [r3], {65} @ 0x41 @ │ │ │ │ andeq lr, ip, r0, lsl fp │ │ │ │ msreq CPSR_, #-1073741776 @ 0xc0000030 │ │ │ │ @ instruction: 0xf103fa01 │ │ │ │ movwmi pc, #0 @ │ │ │ │ submi sp, r9, #8388608 @ 0x800000 │ │ │ │ subeq lr, r0, r0, ror #22 │ │ │ │ svceq 0x0000f5b0 │ │ │ │ @ instruction: 0xf1b0d313 │ │ │ │ movwle r7, #28544 @ 0x6f80 │ │ │ │ - b 140655c <__bss_end__@@Base+0x1388e74> │ │ │ │ + b 140655c <__bss_end__@@Base+0x1388e6c> │ │ │ │ @ instruction: 0xf1020131 │ │ │ │ - bcs fffc4c68 <__bss_end__@@Base+0xfff47580> │ │ │ │ + bcs fffc4c68 <__bss_end__@@Base+0xfff47578> │ │ │ │ @ instruction: 0xf1b1d251 │ │ │ │ - bl 105806c <__bss_end__@@Base+0xfda984> │ │ │ │ + bl 105806c <__bss_end__@@Base+0xfda97c> │ │ │ │ svclt 0x000850c2 │ │ │ │ andeq pc, r1, r0, lsr #32 │ │ │ │ andeq lr, r3, r0, asr #20 │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ andeq lr, r0, r0, asr #22 │ │ │ │ svclt 0x00283a01 │ │ │ │ svceq 0x0000f5b0 │ │ │ │ - blx fec79040 <__bss_end__@@Base+0xfebfb958> │ │ │ │ + blx fec79040 <__bss_end__@@Base+0xfebfb950> │ │ │ │ @ instruction: 0xf1acfc80 │ │ │ │ - bl fecc74b4 <__bss_end__@@Base+0xfec49dcc> │ │ │ │ + bl fecc74b4 <__bss_end__@@Base+0xfec49dc4> │ │ │ │ blx 44cc8 │ │ │ │ svclt 0x00aaf00c │ │ │ │ sbcpl lr, r2, r0, lsl #22 │ │ │ │ tstmi r8, #536870917 @ 0x20000005 │ │ │ │ ldrhmi fp, [r0], #252 @ 0xfc │ │ │ │ @ instruction: 0x47704318 │ │ │ │ svceq 0x0000f092 │ │ │ │ smlabbeq r0, r1, r4, pc @ │ │ │ │ vst4. {d11[0],d12[0],d13[0],d14[0]}, [r0], r6 │ │ │ │ andcc r0, r1, #0 │ │ │ │ ldr r3, [r5, r1, lsl #22]! │ │ │ │ movteq lr, #6735 @ 0x1a4f │ │ │ │ @ instruction: 0x6c22ea7f │ │ │ │ - b 203412c <__bss_end__@@Base+0x1fb6a44> │ │ │ │ + b 203412c <__bss_end__@@Base+0x1fb6a3c> │ │ │ │ eorle r6, r1, r3, lsr #24 │ │ │ │ svceq 0x0003ea92 │ │ │ │ @ instruction: 0xf092d004 │ │ │ │ svclt 0x00080f00 │ │ │ │ ldrbmi r4, [r0, -r8, lsl #12]! │ │ │ │ svceq 0x0001ea90 │ │ │ │ andcs fp, r0, ip, lsl pc │ │ │ │ @@ -62116,16 +62116,16 @@ │ │ │ │ @ instruction: 0xf0434300 │ │ │ │ vst4. {d20-d23}, [r0 :256], lr │ │ │ │ ldrbmi r0, [r0, -r0]! │ │ │ │ eorvs lr, r2, #520192 @ 0x7f000 │ │ │ │ @ instruction: 0x4608bf16 │ │ │ │ @ instruction: 0x6323ea7f │ │ │ │ subeq r4, r2, #1048576 @ 0x100000 │ │ │ │ - b 1834140 <__bss_end__@@Base+0x17b6a58> │ │ │ │ - b fe44d230 <__bss_end__@@Base+0xfe3cfb48> │ │ │ │ + b 1834140 <__bss_end__@@Base+0x17b6a50> │ │ │ │ + b fe44d230 <__bss_end__@@Base+0xfe3cfb40> │ │ │ │ @ instruction: 0xf4400f01 │ │ │ │ ldrbmi r0, [r0, -r0, lsl #1]! │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ svclt 0x0000e004 │ │ │ │ movwmi pc, #16 @ │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0x0c00ea5f │ │ │ │ @@ -62144,160 +62144,160 @@ │ │ │ │ cmpeq r1, r1, ror #22 │ │ │ │ @ instruction: 0x0c01ea5f │ │ │ │ strmi fp, [r4], r2, lsl #30 │ │ │ │ andcs r4, r0, r1, lsl #12 │ │ │ │ @ instruction: 0x43b6f043 │ │ │ │ @ instruction: 0xf1a3bf08 │ │ │ │ @ instruction: 0xf5a35380 │ │ │ │ - blx fef45198 <__bss_end__@@Base+0xfeec7ab0> │ │ │ │ - bcc 280fcc <__bss_end__@@Base+0x2038e4> │ │ │ │ + blx fef45198 <__bss_end__@@Base+0xfeec7aa8> │ │ │ │ + bcc 280fcc <__bss_end__@@Base+0x2038dc> │ │ │ │ bicpl lr, r2, #166912 @ 0x28c00 │ │ │ │ - blx bb1e4 <__bss_end__@@Base+0x3dafc> │ │ │ │ + blx bb1e4 <__bss_end__@@Base+0x3daf4> │ │ │ │ strbtmi pc, [r3], #-3074 @ 0xfffff3fe @ │ │ │ │ stc2 10, cr15, [r2], {-0} @ │ │ │ │ eoreq pc, r0, #-2147483600 @ 0x80000030 │ │ │ │ svcmi 0x0000f1bc │ │ │ │ vpmax.s8 d15, d2, d16 │ │ │ │ andeq lr, r2, r3, asr #22 │ │ │ │ @ instruction: 0xf020bf08 │ │ │ │ ldrbmi r0, [r0, -r1]! │ │ │ │ eoreq pc, r0, #-2147483648 @ 0x80000000 │ │ │ │ stc2 10, cr15, [r2], {1} @ │ │ │ │ eoreq pc, r0, #-2147483600 @ 0x80000030 │ │ │ │ subeq lr, ip, r0, asr sl │ │ │ │ vpmax.s8 d15, d2, d17 │ │ │ │ andeq lr, r2, r3, asr #22 │ │ │ │ - b 874200 <__bss_end__@@Base+0x7f6b18> │ │ │ │ + b 874200 <__bss_end__@@Base+0x7f6b10> │ │ │ │ @ instruction: 0x477070dc │ │ │ │ ldmdblt r2!, {r0, r1, r3, r4, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ svclt 0x00be2900 │ │ │ │ @ instruction: 0xf04f2000 │ │ │ │ and r4, r6, r0, lsl #2 │ │ │ │ stmdacs r0, {r3, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf06fbf1c │ │ │ │ @ instruction: 0xf04f4100 │ │ │ │ @ instruction: 0xf00030ff │ │ │ │ @ instruction: 0xf1adb83f │ │ │ │ stmdb sp!, {r3, sl, fp}^ │ │ │ │ stmdbcs r0, {r2, r9, sl, fp, lr, pc} │ │ │ │ - blcs 7b238 <__bss_start@@Base+0x27e0> │ │ │ │ + blcs 7b238 <__bss_start@@Base+0x27d8> │ │ │ │ @ instruction: 0xf000db1a │ │ │ │ @ instruction: 0xf8ddf86d │ │ │ │ ldmib sp, {r2, sp, lr, pc}^ │ │ │ │ andlt r2, r4, r2, lsl #6 │ │ │ │ submi r4, r0, #112, 14 @ 0x1c00000 │ │ │ │ cmpeq r1, r1, ror #22 │ │ │ │ - blle 70f230 <__bss_end__@@Base+0x691b48> │ │ │ │ + blle 70f230 <__bss_end__@@Base+0x691b40> │ │ │ │ @ instruction: 0xf860f000 │ │ │ │ ldrd pc, [r4], -sp │ │ │ │ movwcs lr, #10717 @ 0x29dd │ │ │ │ submi fp, r0, #4 │ │ │ │ cmpeq r1, r1, ror #22 │ │ │ │ - bl 1914f90 <__bss_end__@@Base+0x18978a8> │ │ │ │ + bl 1914f90 <__bss_end__@@Base+0x18978a0> │ │ │ │ ldrbmi r0, [r0, -r3, asr #6]! │ │ │ │ - bl 1914f98 <__bss_end__@@Base+0x18978b0> │ │ │ │ + bl 1914f98 <__bss_end__@@Base+0x18978a8> │ │ │ │ @ instruction: 0xf0000343 │ │ │ │ @ instruction: 0xf8ddf84f │ │ │ │ ldmib sp, {r2, sp, lr, pc}^ │ │ │ │ andlt r2, r4, r2, lsl #6 │ │ │ │ - bl 1894f64 <__bss_end__@@Base+0x181787c> │ │ │ │ + bl 1894f64 <__bss_end__@@Base+0x1817874> │ │ │ │ ldrbmi r0, [r0, -r1, asr #2]! │ │ │ │ - bl 1914fb4 <__bss_end__@@Base+0x18978cc> │ │ │ │ + bl 1914fb4 <__bss_end__@@Base+0x18978c4> │ │ │ │ @ instruction: 0xf0000343 │ │ │ │ @ instruction: 0xf8ddf841 │ │ │ │ ldmib sp, {r2, sp, lr, pc}^ │ │ │ │ andlt r2, r4, r2, lsl #6 │ │ │ │ - bl 1914fc8 <__bss_end__@@Base+0x18978e0> │ │ │ │ + bl 1914fc8 <__bss_end__@@Base+0x18978d8> │ │ │ │ ldrbmi r0, [r0, -r3, asr #6]! │ │ │ │ @ instruction: 0xf04fb502 │ │ │ │ @ instruction: 0xf7c20008 │ │ │ │ stclt 14, cr14, [r2, #-504] @ 0xfffffe08 │ │ │ │ - beq fe47feb0 <__bss_end__@@Base+0xfe4027c8> │ │ │ │ - bvc ff08026c <__bss_end__@@Base+0xff002b84> │ │ │ │ - blx 480260 <__bss_end__@@Base+0x402b78> │ │ │ │ + beq fe47feb0 <__bss_end__@@Base+0xfe4027c0> │ │ │ │ + bvc ff08026c <__bss_end__@@Base+0xff002b7c> │ │ │ │ + blx 480260 <__bss_end__@@Base+0x402b70> │ │ │ │ @ instruction: 0xf000d401 │ │ │ │ strlt fp, [r8, #-2057] @ 0xfffff7f7 │ │ │ │ andmi pc, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xf804f000 │ │ │ │ - bl 1894fb0 <__bss_end__@@Base+0x18178c8> │ │ │ │ + bl 1894fb0 <__bss_end__@@Base+0x18178c0> │ │ │ │ stclt 1, cr0, [r8, #-260] @ 0xfffffefc │ │ │ │ - beq 47fed4 <__bss_end__@@Base+0x4027ec> │ │ │ │ - blvs 2ffd38 <__bss_end__@@Base+0x282650> │ │ │ │ - blpl 33fd3c <__bss_end__@@Base+0x2c2654> │ │ │ │ - bvc ff2401a0 <__bss_end__@@Base+0xff1c2ab8> │ │ │ │ - blvs 1fff64 <__bss_end__@@Base+0x18287c> │ │ │ │ - blvs ff2001bc <__bss_end__@@Base+0xff182ad4> │ │ │ │ - blmi 12001b0 <__bss_end__@@Base+0x1182ac8> │ │ │ │ - bne 47ff2c <__bss_end__@@Base+0x402844> │ │ │ │ - blvc 11bfee8 <__bss_end__@@Base+0x1142800> │ │ │ │ - blvc ff2402cc <__bss_end__@@Base+0xff1c2be4> │ │ │ │ - beq fe47ff3c <__bss_end__@@Base+0xfe402854> │ │ │ │ + beq 47fed4 <__bss_end__@@Base+0x4027e4> │ │ │ │ + blvs 2ffd38 <__bss_end__@@Base+0x282648> │ │ │ │ + blpl 33fd3c <__bss_end__@@Base+0x2c264c> │ │ │ │ + bvc ff2401a0 <__bss_end__@@Base+0xff1c2ab0> │ │ │ │ + blvs 1fff64 <__bss_end__@@Base+0x182874> │ │ │ │ + blvs ff2001bc <__bss_end__@@Base+0xff182acc> │ │ │ │ + blmi 12001b0 <__bss_end__@@Base+0x1182ac0> │ │ │ │ + bne 47ff2c <__bss_end__@@Base+0x40283c> │ │ │ │ + blvc 11bfee8 <__bss_end__@@Base+0x11427f8> │ │ │ │ + blvc ff2402cc <__bss_end__@@Base+0xff1c2bdc> │ │ │ │ + beq fe47ff3c <__bss_end__@@Base+0xfe40284c> │ │ │ │ svclt 0x00004770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclcc 0, cr0, [r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnsmi r0, r0 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ pkhbtmi r4, lr, r0, lsl #5 │ │ │ │ tsteq r3, lr, ror fp │ │ │ │ svclt 0x003c4684 │ │ │ │ strtmi r2, [r5], -r0, lsl #8 │ │ │ │ - blx fed394b4 <__bss_end__@@Base+0xfecbbdcc> │ │ │ │ - blcs 8091c <__bss_end__@@Base+0x3234> │ │ │ │ - blx feff88dc <__bss_end__@@Base+0xfef7b1f4> │ │ │ │ + blx fed394b4 <__bss_end__@@Base+0xfecbbdc4> │ │ │ │ + blcs 8091c <__bss_end__@@Base+0x322c> │ │ │ │ + blx feff88dc <__bss_end__@@Base+0xfef7b1ec> │ │ │ │ @ instruction: 0xf1bef18e │ │ │ │ rsble r0, r9, r0, lsl #30 │ │ │ │ @ instruction: 0xf1a01a40 │ │ │ │ @ instruction: 0xf1c00520 │ │ │ │ addmi r0, r3, r0, lsr #12 │ │ │ │ - blx d61cc <__bss_end__@@Base+0x58ae4> │ │ │ │ + blx d61cc <__bss_end__@@Base+0x58adc> │ │ │ │ ldrtmi pc, [r7], -r5, lsl #8 @ │ │ │ │ @ instruction: 0xf100fa02 │ │ │ │ rscsmi r4, r2, r3, lsr #6 │ │ │ │ - b 1115d6c <__bss_end__@@Base+0x1098684> │ │ │ │ - bl 1fc5348 <__bss_end__@@Base+0x1f47c60> │ │ │ │ + b 1115d6c <__bss_end__@@Base+0x109867c> │ │ │ │ + bl 1fc5348 <__bss_end__@@Base+0x1f47c58> │ │ │ │ svclt 0x003c0203 │ │ │ │ strtmi r2, [r5], -r0, lsl #8 │ │ │ │ strcs sp, [r1], #-778 @ 0xfffffcf6 │ │ │ │ @ instruction: 0x0c01ebbc │ │ │ │ vmlseq.f64 d14, d3, d30 │ │ │ │ @ instruction: 0xf505fa04 │ │ │ │ vpmax.s8 d15, d6, d20 │ │ │ │ addmi r4, r4, r5, lsl r3 │ │ │ │ stmdaeq r9, {r4, r5, r6, r7, r8, r9, ip, sp, pc}^ │ │ │ │ - b 1095f70 <__bss_end__@@Base+0x1018888> │ │ │ │ + b 1095f70 <__bss_end__@@Base+0x1018880> │ │ │ │ ldmdaeq fp, {r0, r1, r6, r7, r8, ip, sp, lr}^ │ │ │ │ - bl fef7c7a4 <__bss_end__@@Base+0xfeeff0bc> │ │ │ │ - bl 1bc7778 <__bss_end__@@Base+0x1b4a090> │ │ │ │ - bl 747f84 <__bss_end__@@Base+0x6ca89c> │ │ │ │ - bl 13c77ac <__bss_end__@@Base+0x134a0c4> │ │ │ │ + bl fef7c7a4 <__bss_end__@@Base+0xfeeff0b4> │ │ │ │ + bl 1bc7778 <__bss_end__@@Base+0x1b4a088> │ │ │ │ + bl 747f84 <__bss_end__@@Base+0x6ca894> │ │ │ │ + bl 13c77ac <__bss_end__@@Base+0x134a0bc> │ │ │ │ @ instruction: 0xf11c0e0e │ │ │ │ @ instruction: 0xf14e0c01 │ │ │ │ - bcc 87f88 <__bss_end__@@Base+0xa8a0> │ │ │ │ + bcc 87f88 <__bss_end__@@Base+0xa898> │ │ │ │ strmi sp, [ip, #9] │ │ │ │ @ instruction: 0x0603eb7e │ │ │ │ - bl 779348 <__bss_end__@@Base+0x6fbc60> │ │ │ │ - bl 13c77c8 <__bss_end__@@Base+0x134a0e0> │ │ │ │ - bcc 87fd4 <__bss_end__@@Base+0xa8ec> │ │ │ │ - blx 3f8f74 <__bss_end__@@Base+0x37b88c> │ │ │ │ - bl 5813c0 <__bss_end__@@Base+0x503cd8> │ │ │ │ - blx b457d8 <__bss_end__@@Base+0xac80f0> │ │ │ │ - bl 11c37ac <__bss_end__@@Base+0x11460c4> │ │ │ │ - b 1345be8 <__bss_end__@@Base+0x12c8500> │ │ │ │ - blx bc77c0 <__bss_end__@@Base+0xb4a0d8> │ │ │ │ - b 13813d8 <__bss_end__@@Base+0x1303cf0> │ │ │ │ - blx bc77c8 <__bss_end__@@Base+0xb4a0e0> │ │ │ │ + bl 779348 <__bss_end__@@Base+0x6fbc58> │ │ │ │ + bl 13c77c8 <__bss_end__@@Base+0x134a0d8> │ │ │ │ + bcc 87fd4 <__bss_end__@@Base+0xa8e4> │ │ │ │ + blx 3f8f74 <__bss_end__@@Base+0x37b884> │ │ │ │ + bl 5813c0 <__bss_end__@@Base+0x503cd0> │ │ │ │ + blx b457d8 <__bss_end__@@Base+0xac80e8> │ │ │ │ + bl 11c37ac <__bss_end__@@Base+0x11460bc> │ │ │ │ + b 1345be8 <__bss_end__@@Base+0x12c84f8> │ │ │ │ + blx bc77c0 <__bss_end__@@Base+0xb4a0d0> │ │ │ │ + b 13813d8 <__bss_end__@@Base+0x1303ce8> │ │ │ │ + blx bc77c8 <__bss_end__@@Base+0xb4a0d8> │ │ │ │ @ instruction: 0xf1a0fe00 │ │ │ │ @ instruction: 0xf1c00120 │ │ │ │ - blx 3c5048 <__bss_end__@@Base+0x347960> │ │ │ │ - blx 3813cc <__bss_end__@@Base+0x303ce4> │ │ │ │ - blx b80bd4 <__bss_end__@@Base+0xb034ec> │ │ │ │ + blx 3c5048 <__bss_end__@@Base+0x347958> │ │ │ │ + blx 3813cc <__bss_end__@@Base+0x303cdc> │ │ │ │ + blx b80bd4 <__bss_end__@@Base+0xb034e4> │ │ │ │ movwmi pc, #45570 @ 0xb202 @ │ │ │ │ @ instruction: 0xf000fa0c │ │ │ │ - bne 955428 <__bss_end__@@Base+0x8d7d40> │ │ │ │ + bne 955428 <__bss_end__@@Base+0x8d7d38> │ │ │ │ streq lr, [r3, #-2917] @ 0xfffff49b │ │ │ │ tstlt fp, r6, lsl #22 │ │ │ │ @ instruction: 0xce00e9c3 │ │ │ │ strtmi r4, [r9], -r0, lsr #12 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0xf18cfabc │ │ │ │ ldr r3, [r1, r0, lsr #2] │ │ │ ├── readelf --wide --decompress --hex-dump=.data.rel.ro {} │ │ │ │ @@ -1,13 +1,13 @@ │ │ │ │ │ │ │ │ Hex dump of section '.data.rel.ro': │ │ │ │ 0x0005f154 e4540400 e8540400 f0650400 54540400 .T...T...e..TT.. │ │ │ │ 0x0005f164 f4650400 f8650400 6c540400 d9c40200 .e...e..lT...... │ │ │ │ 0x0005f174 ddcb0200 ade20200 65d60200 e5c30200 ........e....... │ │ │ │ - 0x0005f184 00000000 00000000 f0ff0600 00000000 ................ │ │ │ │ + 0x0005f184 00000000 00000000 f4ff0600 00000000 ................ │ │ │ │ 0x0005f194 04660400 00000000 00000000 ddffffff .f.............. │ │ │ │ 0x0005f1a4 10660400 00000000 00000000 01000000 .f.............. │ │ │ │ 0x0005f1b4 20660400 00000000 00000000 d9ffffff f.............. │ │ │ │ 0x0005f1c4 34660400 01000000 00000000 10000000 4f.............. │ │ │ │ 0x0005f1d4 4c660400 01000000 00000000 11000000 Lf.............. │ │ │ │ 0x0005f1e4 5c660400 02000000 00000000 04000000 \f.............. │ │ │ │ 0x0005f1f4 6c660400 02000000 00000000 03000000 lf.............. │ │ │ ├── readelf --wide --decompress --hex-dump=.got {} │ │ │ │ @@ -100,102 +100,102 @@ │ │ │ │ 0x0005f9b8 58660000 58660000 58660000 58660000 Xf..Xf..Xf..Xf.. │ │ │ │ 0x0005f9c8 58660000 58660000 58660000 58660000 Xf..Xf..Xf..Xf.. │ │ │ │ 0x0005f9d8 58660000 58660000 58660000 58660000 Xf..Xf..Xf..Xf.. │ │ │ │ 0x0005f9e8 58660000 58660000 58660000 58660000 Xf..Xf..Xf..Xf.. │ │ │ │ 0x0005f9f8 58660000 58660000 58660000 58660000 Xf..Xf..Xf..Xf.. │ │ │ │ 0x0005fa08 58660000 58660000 58660000 58660000 Xf..Xf..Xf..Xf.. │ │ │ │ 0x0005fa18 58660000 58660000 58660000 58660000 Xf..Xf..Xf..Xf.. │ │ │ │ - 0x0005fa28 58660000 58660000 00000000 20050700 Xf..Xf...... ... │ │ │ │ - 0x0005fa38 00000000 00000000 94280700 71940100 .........(..q... │ │ │ │ + 0x0005fa28 58660000 58660000 00000000 24050700 Xf..Xf......$... │ │ │ │ + 0x0005fa38 00000000 00000000 98280700 71940100 .........(..q... │ │ │ │ 0x0005fa48 00000000 49680300 99ca0300 00000000 ....Ih.......... │ │ │ │ - 0x0005fa58 c1240100 74000700 512f0300 6c760700 .$..t...Q/..lv.. │ │ │ │ - 0x0005fa68 f5e50300 2c7f0700 00000000 64290700 ....,.......d).. │ │ │ │ - 0x0005fa78 ad900300 e9bf0000 683b0700 805c0700 ........h;...\.. │ │ │ │ - 0x0005fa88 04120700 a8e30600 c8d60700 00000000 ................ │ │ │ │ - 0x0005fa98 10d60700 981b0700 44b00700 9c170700 ........D....... │ │ │ │ - 0x0005faa8 5dfe0000 ac0b0700 d0660700 28df0600 ]........f..(... │ │ │ │ - 0x0005fab8 2cd60700 e8320700 1c490700 61f10200 ,....2...I..a... │ │ │ │ - 0x0005fac8 a0250700 8c420700 ed020100 751e0100 .%...B......u... │ │ │ │ + 0x0005fa58 c1240100 78000700 512f0300 70760700 .$..x...Q/..pv.. │ │ │ │ + 0x0005fa68 f5e50300 307f0700 00000000 68290700 ....0.......h).. │ │ │ │ + 0x0005fa78 ad900300 e9bf0000 6c3b0700 845c0700 ........l;...\.. │ │ │ │ + 0x0005fa88 08120700 a8e30600 d0d60700 00000000 ................ │ │ │ │ + 0x0005fa98 18d60700 9c1b0700 4cb00700 a0170700 ........L....... │ │ │ │ + 0x0005faa8 5dfe0000 b00b0700 d4660700 28df0600 ]........f..(... │ │ │ │ + 0x0005fab8 34d60700 ec320700 20490700 61f10200 4....2.. I..a... │ │ │ │ + 0x0005fac8 a4250700 90420700 ed020100 751e0100 .%...B......u... │ │ │ │ 0x0005fad8 69030100 21900100 70440600 00000000 i...!...pD...... │ │ │ │ - 0x0005fae8 b8860700 00000000 98270700 04430700 .........'...C.. │ │ │ │ - 0x0005faf8 0c270700 00000000 35920100 91b40100 .'......5....... │ │ │ │ - 0x0005fb08 c0770700 7cfd0600 c9b00300 e59f0100 .w..|........... │ │ │ │ - 0x0005fb18 415e0300 99f20200 c41b0700 55e00300 A^..........U... │ │ │ │ - 0x0005fb28 b4210700 c4b20700 3dbe0000 0d2a0200 .!......=....*.. │ │ │ │ - 0x0005fb38 84540700 a03a0700 f46f0700 3c1f0700 .T...:...o..<... │ │ │ │ - 0x0005fb48 4d8e0100 f8f10600 3d1c0100 00000000 M.......=....... │ │ │ │ + 0x0005fae8 bc860700 00000000 9c270700 08430700 .........'...C.. │ │ │ │ + 0x0005faf8 10270700 00000000 35920100 91b40100 .'......5....... │ │ │ │ + 0x0005fb08 c4770700 80fd0600 c9b00300 e59f0100 .w.............. │ │ │ │ + 0x0005fb18 415e0300 99f20200 c81b0700 55e00300 A^..........U... │ │ │ │ + 0x0005fb28 b8210700 ccb20700 3dbe0000 0d2a0200 .!......=....*.. │ │ │ │ + 0x0005fb38 88540700 a43a0700 f86f0700 401f0700 .T...:...o..@... │ │ │ │ + 0x0005fb48 4d8e0100 fcf10600 3d1c0100 00000000 M.......=....... │ │ │ │ 0x0005fb58 19190100 817a0000 d9c70300 d5d80000 .....z.......... │ │ │ │ - 0x0005fb68 488e0700 00000000 fc550700 31800100 H........U..1... │ │ │ │ + 0x0005fb68 508e0700 00000000 00560700 31800100 P........V..1... │ │ │ │ 0x0005fb78 00000000 358f0300 6dc30000 5d000400 ....5...m...]... │ │ │ │ - 0x0005fb88 d8490700 e8120700 0cdb0600 c9660300 .I...........f.. │ │ │ │ - 0x0005fb98 e1640300 38b00700 9cb10700 e01c0700 .d..8........... │ │ │ │ - 0x0005fba8 48140700 40d90600 f5230200 00000000 H...@....#...... │ │ │ │ - 0x0005fbb8 3d000400 452c0100 b8f80600 00000000 =...E,.......... │ │ │ │ - 0x0005fbc8 40280700 b16c0100 ec080700 55720100 @(...l......Ur.. │ │ │ │ + 0x0005fb88 dc490700 ec120700 0cdb0600 c9660300 .I...........f.. │ │ │ │ + 0x0005fb98 e1640300 40b00700 a4b10700 e41c0700 .d..@........... │ │ │ │ + 0x0005fba8 4c140700 40d90600 f5230200 00000000 L...@....#...... │ │ │ │ + 0x0005fbb8 3d000400 452c0100 bcf80600 00000000 =...E,.......... │ │ │ │ + 0x0005fbc8 44280700 b16c0100 f0080700 55720100 D(...l......Ur.. │ │ │ │ 0x0005fbd8 d5220300 39e50300 f8e10600 89690300 ."..9........i.. │ │ │ │ - 0x0005fbe8 00000000 a1cb0300 d1830100 74780700 ............tx.. │ │ │ │ - 0x0005fbf8 00000000 00000000 8d000400 98b10700 ................ │ │ │ │ + 0x0005fbe8 00000000 a1cb0300 d1830100 78780700 ............xx.. │ │ │ │ + 0x0005fbf8 00000000 00000000 8d000400 a0b10700 ................ │ │ │ │ 0x0005fc08 00000000 65aa0000 09e80300 00a00600 ....e........... │ │ │ │ - 0x0005fc18 00000000 00000000 15000100 34b00700 ............4... │ │ │ │ - 0x0005fc28 f0ff0600 38820700 011d0100 1dcb0300 ....8........... │ │ │ │ - 0x0005fc38 79780100 a0b10700 6c000700 ed250200 yx......l....%.. │ │ │ │ - 0x0005fc48 00000000 84330700 75f70000 00000000 .....3..u....... │ │ │ │ - 0x0005fc58 dc420700 68b40700 00000000 9c3c0700 .B..h........<.. │ │ │ │ - 0x0005fc68 30760700 00000000 c9930100 ad810100 0v.............. │ │ │ │ - 0x0005fc78 ec390700 90610700 70190700 00000000 .9...a..p....... │ │ │ │ - 0x0005fc88 dd5f0300 00000000 d4780700 c8630700 ._.......x...c.. │ │ │ │ - 0x0005fc98 6c800700 11770300 00000000 05bf0000 l....w.......... │ │ │ │ - 0x0005fca8 00000000 08180700 19700100 101e0700 .........p...... │ │ │ │ - 0x0005fcb8 00000000 4d290200 c4f40600 9c140700 ....M).......... │ │ │ │ + 0x0005fc18 00000000 00000000 15000100 3cb00700 ............<... │ │ │ │ + 0x0005fc28 f4ff0600 3c820700 011d0100 1dcb0300 ....<........... │ │ │ │ + 0x0005fc38 79780100 a8b10700 70000700 ed250200 yx......p....%.. │ │ │ │ + 0x0005fc48 00000000 88330700 75f70000 00000000 .....3..u....... │ │ │ │ + 0x0005fc58 e0420700 70b40700 00000000 a03c0700 .B..p........<.. │ │ │ │ + 0x0005fc68 34760700 00000000 c9930100 ad810100 4v.............. │ │ │ │ + 0x0005fc78 f0390700 94610700 74190700 00000000 .9...a..t....... │ │ │ │ + 0x0005fc88 dd5f0300 00000000 d8780700 cc630700 ._.......x...c.. │ │ │ │ + 0x0005fc98 70800700 11770300 00000000 05bf0000 p....w.......... │ │ │ │ + 0x0005fca8 00000000 0c180700 19700100 141e0700 .........p...... │ │ │ │ + 0x0005fcb8 00000000 4d290200 c8f40600 a0140700 ....M).......... │ │ │ │ 0x0005fcc8 b5880100 00000000 f5e20300 00000000 ................ │ │ │ │ - 0x0005fcd8 40760700 adb10100 05a30100 bc220700 @v...........".. │ │ │ │ - 0x0005fce8 74110700 bc5e0700 00000000 584c0700 t....^......XL.. │ │ │ │ - 0x0005fcf8 6d9b0100 64f00600 54810700 ec780700 m...d...T....x.. │ │ │ │ - 0x0005fd08 ed6a0100 0d080200 d8670700 98180700 .j.......g...... │ │ │ │ - 0x0005fd18 24f30600 20330700 d0190700 00000000 $... 3.......... │ │ │ │ - 0x0005fd28 78630700 091f0300 50240700 00440700 xc......P$...D.. │ │ │ │ - 0x0005fd38 cc130700 ac5a0700 00000000 cd130100 .....Z.......... │ │ │ │ - 0x0005fd48 0c090700 911a0100 e5b20300 dd740100 .............t.. │ │ │ │ - 0x0005fd58 00000000 f1240200 20760700 44530700 .....$.. v..DS.. │ │ │ │ - 0x0005fd68 14f80600 58710700 eded0300 d0d50700 ....Xq.......... │ │ │ │ - 0x0005fd78 64ed0600 00000000 59b00100 00000000 d.......Y....... │ │ │ │ - 0x0005fd88 6d000400 94230700 88640600 a5af0300 m....#...d...... │ │ │ │ - 0x0005fd98 440b0700 5d2e0300 04190700 c1fa0000 D...]........... │ │ │ │ - 0x0005fda8 812d0100 95100100 b4510700 f99c0100 .-.......Q...... │ │ │ │ - 0x0005fdb8 bcb20700 38f70600 50f40600 00000000 ....8...P....... │ │ │ │ - 0x0005fdc8 00000000 adef0100 19020100 f4430700 .............C.. │ │ │ │ - 0x0005fdd8 00000000 00000000 89f30000 a4430700 .............C.. │ │ │ │ - 0x0005fde8 8c1a0700 e18f0300 00000000 20ff0600 ............ ... │ │ │ │ + 0x0005fcd8 44760700 adb10100 05a30100 c0220700 Dv...........".. │ │ │ │ + 0x0005fce8 78110700 c05e0700 00000000 5c4c0700 x....^......\L.. │ │ │ │ + 0x0005fcf8 6d9b0100 68f00600 58810700 f0780700 m...h...X....x.. │ │ │ │ + 0x0005fd08 ed6a0100 0d080200 dc670700 9c180700 .j.......g...... │ │ │ │ + 0x0005fd18 28f30600 24330700 d4190700 00000000 (...$3.......... │ │ │ │ + 0x0005fd28 7c630700 091f0300 54240700 04440700 |c......T$...D.. │ │ │ │ + 0x0005fd38 d0130700 b05a0700 00000000 cd130100 .....Z.......... │ │ │ │ + 0x0005fd48 10090700 911a0100 e5b20300 dd740100 .............t.. │ │ │ │ + 0x0005fd58 00000000 f1240200 24760700 48530700 .....$..$v..HS.. │ │ │ │ + 0x0005fd68 18f80600 5c710700 eded0300 d8d50700 ....\q.......... │ │ │ │ + 0x0005fd78 68ed0600 00000000 59b00100 00000000 h.......Y....... │ │ │ │ + 0x0005fd88 6d000400 98230700 88640600 a5af0300 m....#...d...... │ │ │ │ + 0x0005fd98 480b0700 5d2e0300 08190700 c1fa0000 H...]........... │ │ │ │ + 0x0005fda8 812d0100 95100100 b8510700 f99c0100 .-.......Q...... │ │ │ │ + 0x0005fdb8 c4b20700 3cf70600 54f40600 00000000 ....<...T....... │ │ │ │ + 0x0005fdc8 00000000 adef0100 19020100 f8430700 .............C.. │ │ │ │ + 0x0005fdd8 00000000 00000000 89f30000 a8430700 .............C.. │ │ │ │ + 0x0005fde8 901a0700 e18f0300 00000000 24ff0600 ............$... │ │ │ │ 0x0005fdf8 59af0100 50440600 855b0300 9cd80600 Y...PD...[...... │ │ │ │ - 0x0005fe08 4de40300 cc430700 cda30100 31000400 M....C......1... │ │ │ │ - 0x0005fe18 755e0200 8caf0700 00000000 3cef0600 u^..........<... │ │ │ │ - 0x0005fe28 21770100 00000000 bcf90600 14d60700 !w.............. │ │ │ │ - 0x0005fe38 15760100 a0e80600 40d60700 00000000 .v......@....... │ │ │ │ - 0x0005fe48 2de20300 b4420700 a8790700 7c1c0700 -....B...y..|... │ │ │ │ - 0x0005fe58 00000000 990f0100 94d90600 447d0700 ............D}.. │ │ │ │ + 0x0005fe08 4de40300 d0430700 cda30100 31000400 M....C......1... │ │ │ │ + 0x0005fe18 755e0200 94af0700 00000000 40ef0600 u^..........@... │ │ │ │ + 0x0005fe28 21770100 00000000 c0f90600 1cd60700 !w.............. │ │ │ │ + 0x0005fe38 15760100 a4e80600 48d60700 00000000 .v......H....... │ │ │ │ + 0x0005fe48 2de20300 b8420700 ac790700 801c0700 -....B...y...... │ │ │ │ + 0x0005fe58 00000000 990f0100 94d90600 487d0700 ............H}.. │ │ │ │ 0x0005fe68 59220200 b1ed0100 00000000 299c0100 Y"..........)... │ │ │ │ - 0x0005fe78 4c6a0700 18070700 d80a0700 40b00700 Lj..........@... │ │ │ │ - 0x0005fe88 21610300 34790700 7d000400 7d140100 !a..4y..}...}... │ │ │ │ - 0x0005fe98 c0780700 852f0100 10790700 ad5d0200 .x.../...y...].. │ │ │ │ - 0x0005fea8 69890100 00000000 38380700 dc090700 i.......88...... │ │ │ │ - 0x0005feb8 94320700 a8b10700 358c0100 00000000 .2......5....... │ │ │ │ - 0x0005fec8 bc830700 d17d0100 35670300 00650700 .....}..5g...e.. │ │ │ │ - 0x0005fed8 00000000 00000000 24250700 51c30000 ........$%..Q... │ │ │ │ - 0x0005fee8 10770700 45f80000 40600700 6de90300 .w..E...@`..m... │ │ │ │ - 0x0005fef8 18d60700 591f0100 00000000 41210200 ....Y.......A!.. │ │ │ │ - 0x0005ff08 ad2c0300 c54a0200 10b50700 88e10600 .,...J.......... │ │ │ │ - 0x0005ff18 04790700 14760700 00000000 551b0100 .y...v......U... │ │ │ │ - 0x0005ff28 54430700 25210300 ac0d0700 d8850700 TC..%!.......... │ │ │ │ - 0x0005ff38 64b40700 98750700 4c760700 7dfe0000 d....u..Lv..}... │ │ │ │ - 0x0005ff48 f4780700 00000000 458b0100 e8380700 .x......E....8.. │ │ │ │ - 0x0005ff58 64f50600 78210700 dd6b0100 00000000 d...x!...k...... │ │ │ │ - 0x0005ff68 68000700 35230100 381b0700 28670700 h...5#..8...(g.. │ │ │ │ - 0x0005ff78 258d0100 edb10300 50ea0600 5c760700 %.......P...\v.. │ │ │ │ - 0x0005ff88 00000000 7c430700 fdf50000 00000000 ....|C.......... │ │ │ │ + 0x0005fe78 506a0700 1c070700 dc0a0700 48b00700 Pj..........H... │ │ │ │ + 0x0005fe88 21610300 38790700 7d000400 7d140100 !a..8y..}...}... │ │ │ │ + 0x0005fe98 c4780700 852f0100 14790700 ad5d0200 .x.../...y...].. │ │ │ │ + 0x0005fea8 69890100 00000000 3c380700 e0090700 i.......<8...... │ │ │ │ + 0x0005feb8 98320700 b0b10700 358c0100 00000000 .2......5....... │ │ │ │ + 0x0005fec8 c0830700 d17d0100 35670300 04650700 .....}..5g...e.. │ │ │ │ + 0x0005fed8 00000000 00000000 28250700 51c30000 ........(%..Q... │ │ │ │ + 0x0005fee8 14770700 45f80000 44600700 6de90300 .w..E...D`..m... │ │ │ │ + 0x0005fef8 20d60700 591f0100 00000000 41210200 ...Y.......A!.. │ │ │ │ + 0x0005ff08 ad2c0300 c54a0200 18b50700 88e10600 .,...J.......... │ │ │ │ + 0x0005ff18 08790700 18760700 00000000 551b0100 .y...v......U... │ │ │ │ + 0x0005ff28 58430700 25210300 b00d0700 dc850700 XC..%!.......... │ │ │ │ + 0x0005ff38 6cb40700 9c750700 50760700 7dfe0000 l....u..Pv..}... │ │ │ │ + 0x0005ff48 f8780700 00000000 458b0100 ec380700 .x......E....8.. │ │ │ │ + 0x0005ff58 68f50600 7c210700 dd6b0100 00000000 h...|!...k...... │ │ │ │ + 0x0005ff68 6c000700 35230100 3c1b0700 2c670700 l...5#..<...,g.. │ │ │ │ + 0x0005ff78 258d0100 edb10300 54ea0600 60760700 %.......T...`v.. │ │ │ │ + 0x0005ff88 00000000 80430700 fdf50000 00000000 .....C.......... │ │ │ │ 0x0005ff98 4db50100 35b60100 3d7f0100 00000000 M...5...=....... │ │ │ │ - 0x0005ffa8 14430600 1de10300 74500700 00000000 .C......tP...... │ │ │ │ - 0x0005ffb8 21730100 00000000 40750700 61180100 !s......@u..a... │ │ │ │ - 0x0005ffc8 515c0300 c1a40100 6cb40700 297c0100 Q\......l...)|.. │ │ │ │ - 0x0005ffd8 39870100 b8da0600 04660700 2c430700 9........f..,C.. │ │ │ │ - 0x0005ffe8 00000000 b4710700 65950100 00000000 .....q..e....... │ │ │ │ - 0x0005fff8 4d960100 e43d0700 M....=.. │ │ │ │ + 0x0005ffa8 14430600 1de10300 78500700 00000000 .C......xP...... │ │ │ │ + 0x0005ffb8 21730100 00000000 44750700 61180100 !s......Du..a... │ │ │ │ + 0x0005ffc8 515c0300 c1a40100 74b40700 297c0100 Q\......t...)|.. │ │ │ │ + 0x0005ffd8 39870100 b8da0600 08660700 30430700 9........f..0C.. │ │ │ │ + 0x0005ffe8 00000000 b8710700 65950100 00000000 .....q..e....... │ │ │ │ + 0x0005fff8 4d960100 e83d0700 M....=.. │ │ │ ├── readelf --wide --decompress --hex-dump=.data {} │ │ │ │ @@ -574,39 +574,39 @@ │ │ │ │ 0x000623b0 586d6c65 66744f66 66736574 3a20300a XmleftOffset: 0. │ │ │ │ 0x000623c0 586d7269 6768744f 66667365 743a202d XmrightOffset: - │ │ │ │ 0x000623d0 330a5072 69766174 652d0a73 6861646f 3.Private-.shado │ │ │ │ 0x000623e0 77747970 653a2031 0a456e64 57696467 wtype: 1.EndWidg │ │ │ │ 0x000623f0 65742e0a 454e442e 0a000000 01000000 et..END......... │ │ │ │ 0x00062400 e8480400 00000000 c1fa0000 10000600 .H.............. │ │ │ │ 0x00062410 01000000 f4480400 00000000 517d0000 .....H......Q}.. │ │ │ │ - 0x00062420 00000000 00000000 00490400 ac8a0700 .........I...... │ │ │ │ + 0x00062420 00000000 00000000 00490400 b48a0700 .........I...... │ │ │ │ 0x00062430 897c0000 23000000 00000000 10490400 .|..#........I.. │ │ │ │ - 0x00062440 8c8a0700 897c0000 11000000 00000000 .....|.......... │ │ │ │ - 0x00062450 1c490400 948a0700 897c0000 12000000 .I.......|...... │ │ │ │ - 0x00062460 00000000 28490400 c48a0700 897c0000 ....(I.......|.. │ │ │ │ - 0x00062470 13000000 00000000 38490400 9c8a0700 ........8I...... │ │ │ │ + 0x00062440 948a0700 897c0000 11000000 00000000 .....|.......... │ │ │ │ + 0x00062450 1c490400 9c8a0700 897c0000 12000000 .I.......|...... │ │ │ │ + 0x00062460 00000000 28490400 cc8a0700 897c0000 ....(I.......|.. │ │ │ │ + 0x00062470 13000000 00000000 38490400 a48a0700 ........8I...... │ │ │ │ 0x00062480 897c0000 14000000 00000000 48490400 .|..........HI.. │ │ │ │ - 0x00062490 a48a0700 897c0000 19000000 00000000 .....|.......... │ │ │ │ - 0x000624a0 5c490400 848a0700 897c0000 0f000000 \I.......|...... │ │ │ │ - 0x000624b0 00000000 68490400 b48a0700 897c0000 ....hI.......|.. │ │ │ │ - 0x000624c0 1a000000 00000000 74490400 7c8a0700 ........tI..|... │ │ │ │ + 0x00062490 ac8a0700 897c0000 19000000 00000000 .....|.......... │ │ │ │ + 0x000624a0 5c490400 8c8a0700 897c0000 0f000000 \I.......|...... │ │ │ │ + 0x000624b0 00000000 68490400 bc8a0700 897c0000 ....hI.......|.. │ │ │ │ + 0x000624c0 1a000000 00000000 74490400 848a0700 ........tI...... │ │ │ │ 0x000624d0 897c0000 10000000 00000000 84490400 .|...........I.. │ │ │ │ - 0x000624e0 6c8a0700 897c0000 0d000000 00000000 l....|.......... │ │ │ │ - 0x000624f0 90490400 748a0700 897c0000 0e000000 .I..t....|...... │ │ │ │ - 0x00062500 01000000 9c490400 c88a0700 497d0000 .....I......I}.. │ │ │ │ - 0x00062510 27000000 01000000 a8490400 cc8a0700 '........I...... │ │ │ │ + 0x000624e0 748a0700 897c0000 0d000000 00000000 t....|.......... │ │ │ │ + 0x000624f0 90490400 7c8a0700 897c0000 0e000000 .I..|....|...... │ │ │ │ + 0x00062500 01000000 9c490400 d08a0700 497d0000 .....I......I}.. │ │ │ │ + 0x00062510 27000000 01000000 a8490400 d48a0700 '........I...... │ │ │ │ 0x00062520 497d0000 26000000 01000000 b4490400 I}..&........I.. │ │ │ │ - 0x00062530 d48a0700 497d0000 24000000 01000000 ....I}..$....... │ │ │ │ - 0x00062540 c0490400 d08a0700 497d0000 25000000 .I......I}..%... │ │ │ │ - 0x00062550 02000000 cc490400 b88a0700 e57d0000 .....I.......}.. │ │ │ │ - 0x00062560 1e000000 02000000 d8490400 bc8a0700 .........I...... │ │ │ │ + 0x00062530 dc8a0700 497d0000 24000000 01000000 ....I}..$....... │ │ │ │ + 0x00062540 c0490400 d88a0700 497d0000 25000000 .I......I}..%... │ │ │ │ + 0x00062550 02000000 cc490400 c08a0700 e57d0000 .....I.......}.. │ │ │ │ + 0x00062560 1e000000 02000000 d8490400 c48a0700 .........I...... │ │ │ │ 0x00062570 e57d0000 0a000000 02000000 e4490400 .}...........I.. │ │ │ │ - 0x00062580 c08a0700 e57d0000 17000000 03000000 .....}.......... │ │ │ │ - 0x00062590 d0480400 5c8a0700 717d0000 1b000000 .H..\...q}...... │ │ │ │ - 0x000625a0 03000000 dc480400 608a0700 717d0000 .....H..`...q}.. │ │ │ │ + 0x00062580 c88a0700 e57d0000 17000000 03000000 .....}.......... │ │ │ │ + 0x00062590 d0480400 648a0700 717d0000 1b000000 .H..d...q}...... │ │ │ │ + 0x000625a0 03000000 dc480400 688a0700 717d0000 .....H..h...q}.. │ │ │ │ 0x000625b0 16000000 43616d65 72617300 546f7461 ....Cameras.Tota │ │ │ │ 0x000625c0 6c576964 67657473 3a203235 0a526566 lWidgets: 25.Ref │ │ │ │ 0x000625d0 3a20310a 57696467 65743a20 22526f6f : 1.Widget: "Roo │ │ │ │ 0x000625e0 74466f72 6d220a43 68696c64 72656e3a tForm".Children: │ │ │ │ 0x000625f0 20322033 20342035 20362037 20382039 2 3 4 5 6 7 8 9 │ │ │ │ 0x00062600 20313020 31312031 32203133 20313420 10 11 12 13 14 │ │ │ │ 0x00062610 31352031 36203137 20313820 31392032 15 16 17 18 19 2 │ │ │ │ @@ -3417,26 +3417,26 @@ │ │ │ │ 0x0006d560 3a20300a 586d626f 74746f6d 4f666673 : 0.XmbottomOffs │ │ │ │ 0x0006d570 65743a20 300a586d 6c656674 4f666673 et: 0.XmleftOffs │ │ │ │ 0x0006d580 65743a20 300a586d 72696768 744f6666 et: 0.XmrightOff │ │ │ │ 0x0006d590 7365743a 20300a50 72697661 74652d0a set: 0.Private-. │ │ │ │ 0x0006d5a0 73686164 6f777479 70653a20 310a456e shadowtype: 1.En │ │ │ │ 0x0006d5b0 64576964 6765742e 0a454e44 2e0a0000 dWidget..END.... │ │ │ │ 0x0006d5c0 6c670400 94b40600 20000000 20000000 lg...... ... ... │ │ │ │ - 0x0006d5d0 01000000 14760700 00000000 00000000 .....v.......... │ │ │ │ + 0x0006d5d0 01000000 18760700 00000000 00000000 .....v.......... │ │ │ │ 0x0006d5e0 00000000 7c670400 14b40600 20000000 ....|g...... ... │ │ │ │ - 0x0006d5f0 20000000 01000000 30760700 00000000 .......0v...... │ │ │ │ + 0x0006d5f0 20000000 01000000 34760700 00000000 .......4v...... │ │ │ │ 0x0006d600 00000000 00000000 8c670400 94b30600 .........g...... │ │ │ │ - 0x0006d610 20000000 20000000 01000000 5c760700 ... .......\v.. │ │ │ │ + 0x0006d610 20000000 20000000 01000000 60760700 ... .......`v.. │ │ │ │ 0x0006d620 00000000 00000000 00000000 98670400 .............g.. │ │ │ │ 0x0006d630 94b20600 20000000 20000000 01000000 .... ... ....... │ │ │ │ - 0x0006d640 20760700 00000000 00000000 00000000 v.............. │ │ │ │ + 0x0006d640 24760700 00000000 00000000 00000000 $v.............. │ │ │ │ 0x0006d650 a4670400 14b20600 20000000 20000000 .g...... ... ... │ │ │ │ - 0x0006d660 01000000 4c760700 00000000 00000000 ....Lv.......... │ │ │ │ + 0x0006d660 01000000 50760700 00000000 00000000 ....Pv.......... │ │ │ │ 0x0006d670 00000000 b0670400 14b30600 20000000 .....g...... ... │ │ │ │ - 0x0006d680 20000000 01000000 40760700 00000000 .......@v...... │ │ │ │ + 0x0006d680 20000000 01000000 44760700 00000000 .......Dv...... │ │ │ │ 0x0006d690 00000000 00000000 bc670400 94b10600 .........g...... │ │ │ │ 0x0006d6a0 20000000 20000000 00000000 00000000 ... ........... │ │ │ │ 0x0006d6b0 00000000 00000000 00000000 c8670400 .............g.. │ │ │ │ 0x0006d6c0 14b10600 20000000 20000000 00000000 .... ... ....... │ │ │ │ 0x0006d6d0 04000000 00000000 00000000 00000000 ................ │ │ │ │ 0x0006d6e0 d8670400 94b00600 20000000 20000000 .g...... ... ... │ │ │ │ 0x0006d6f0 00000000 02000000 00000000 00000000 ................ │ │ │ │ @@ -3712,2602 +3712,2602 @@ │ │ │ │ 0x0006e7d0 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x0006e7e0 e45b0400 3c000000 00000000 1dcc0000 .[..<........... │ │ │ │ 0x0006e7f0 f1ca0000 00000000 00000000 00000000 ................ │ │ │ │ 0x0006e800 00000000 00000000 b8490400 00000000 .........I...... │ │ │ │ 0x0006e810 00000000 41b30000 45b10000 00000000 ....A...E....... │ │ │ │ 0x0006e820 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x0006e830 3c690400 f9c20000 dc6d0400 20204f6e │ │ │ │ - 0x0006e930 20203c6e 616d653e 20203c76 616c7565 ) is generally │ │ │ │ - 0x0006e950 20657175 6976616c 656e7420 746f2028 equivalent to ( │ │ │ │ - 0x0006e960 72656164 203c7479 70653e20 207b2064 read { d │ │ │ │ - 0x0006e970 6566696e 65203c6e 616d653e 203c7661 efine }) except t │ │ │ │ - 0x0006e990 68617420 74686520 61737369 676e6d65 hat the assignme │ │ │ │ - 0x0006e9a0 6e742069 7320646f 6e652077 68656e20 nt is done when │ │ │ │ - 0x0006e9b0 68646566 696e6520 69732065 78656375 hdefine is execu │ │ │ │ - 0x0006e9c0 7465642c 2028706f 73736962 6c79206e ted, (possibly n │ │ │ │ - 0x0006e9d0 6f742061 7420616c 6c206966 20696e73 ot at all if ins │ │ │ │ - 0x0006e9e0 69646520 6120636f 6e646974 696f6e61 ide a conditiona │ │ │ │ - 0x0006e9f0 6c207374 6174656d 656e7429 2c207768 l statement), wh │ │ │ │ - 0x0006ea00 696c6520 74686520 60607265 6164202e ile the ``read . │ │ │ │ - 0x0006ea10 2e2e2064 6566696e 65272720 70657266 .. define'' perf │ │ │ │ - 0x0006ea20 6f726d73 20617373 69676e6d 656e7420 orms assignment │ │ │ │ - 0x0006ea30 61732073 6f6f6e20 61732074 68652074 as soon as the t │ │ │ │ - 0x0006ea40 65787420 69732072 6561642e 00000000 ext is read..... │ │ │ │ - 0x0006ea50 28686465 6c657465 205b6765 6f6d6574 (hdelete [geomet │ │ │ │ - 0x0006ea60 72797c63 616d6572 617c7769 6e646f77 ry|camera|window │ │ │ │ - 0x0006ea70 7c696d61 67657c61 70706561 72616e63 |image|appearanc │ │ │ │ - 0x0006ea80 657c7472 616e7366 6f726d7c 6e747261 e|transform|ntra │ │ │ │ - 0x0006ea90 6e73666f 726d5d20 6e616d65 290a4465 nsform] name).De │ │ │ │ - 0x0006eaa0 6c657465 73207468 65206769 76656e20 letes the given │ │ │ │ - 0x0006eab0 68616e64 6c652e20 4e6f7465 20746861 handle. Note tha │ │ │ │ - 0x0006eac0 74207468 65206861 6e646c65 2077696c t the handle wil │ │ │ │ - 0x0006ead0 6c206e6f 74206163 7475616c 6c792062 l not actually b │ │ │ │ - 0x0006eae0 65206465 6c657465 6420696e 20636173 e deleted in cas │ │ │ │ - 0x0006eaf0 65207468 65726520 61726520 7374696c e there are stil │ │ │ │ - 0x0006eb00 6c206f74 68657220 6f626a65 63747320 l other objects │ │ │ │ - 0x0006eb10 72656665 7272696e 6720746f 20746865 referring to the │ │ │ │ - 0x0006eb20 2068616e 646c652c 20627574 206f6e63 handle, but onc │ │ │ │ - 0x0006eb30 65207468 6f736520 6f626a65 63747320 e those objects │ │ │ │ - 0x0006eb40 61726520 676f6e65 2c207468 65206861 are gone, the ha │ │ │ │ - 0x0006eb50 6e646c65 2077696c 6c20616c 736f2061 ndle will also a │ │ │ │ - 0x0006eb60 75746f6d 61746963 616c6c79 20676f20 utomatically go │ │ │ │ - 0x0006eb70 61776179 2e205468 65206f62 6a656374 away. The object │ │ │ │ - 0x0006eb80 20746865 2068616e 646c6520 72656665 the handle refe │ │ │ │ - 0x0006eb90 72732074 6f202869 6620616e 79292077 rs to (if any) w │ │ │ │ - 0x0006eba0 696c6c20 6f6e6c79 20626520 64656c65 ill only be dele │ │ │ │ - 0x0006ebb0 74656420 69662074 68657265 20617265 ted if there are │ │ │ │ - 0x0006ebc0 206e6f20 6f746865 72207265 66657265 no other refere │ │ │ │ - 0x0006ebd0 6e636573 20746f20 74686174 206f626a nces to that obj │ │ │ │ - 0x0006ebe0 6563742e 0a0a0a0a 49662074 6865206f ect.....If the o │ │ │ │ - 0x0006ebf0 7074696f 6e616c20 66697273 74206172 ptional first ar │ │ │ │ - 0x0006ec00 67756d65 6e742069 73206f6d 69747465 gument is omitte │ │ │ │ - 0x0006ec10 642c2074 68656e20 74686520 66697273 d, then the firs │ │ │ │ - 0x0006ec20 74206861 6e646c65 206d6174 6368696e t handle matchin │ │ │ │ - 0x0006ec30 6720226e 616d6522 2077696c 6c206265 g "name" will be │ │ │ │ - 0x0006ec40 2064656c 65746564 2c207265 67617264 deleted, regard │ │ │ │ - 0x0006ec50 6c657373 206f6620 74686520 74797065 less of the type │ │ │ │ - 0x0006ec60 206f6620 74686520 6f626a65 63742069 of the object i │ │ │ │ - 0x0006ec70 74206973 20617474 61636865 6420746f t is attached to │ │ │ │ - 0x0006ec80 2e204974 20697320 6e6f7420 616e2065 . It is not an e │ │ │ │ - 0x0006ec90 72726f72 20746f20 63616c6c 20746869 rror to call thi │ │ │ │ - 0x0006eca0 73206675 6e637469 6f6e2077 69746820 s function with │ │ │ │ - 0x0006ecb0 61206e6f 6e2d6578 69737465 6e742068 a non-existent h │ │ │ │ - 0x0006ecc0 616e646c 652c2062 75742069 74206973 andle, but it is │ │ │ │ - 0x0006ecd0 20616e20 6572726f 7220746f 2063616c an error to cal │ │ │ │ - 0x0006ece0 6c207468 69732066 756e6369 6f6e2077 l this funcion w │ │ │ │ - 0x0006ecf0 69746820 74686520 6e616d65 206f6620 ith the name of │ │ │ │ - 0x0006ed00 61206e6f 6e2d676c 6f62616c 2068616e a non-global han │ │ │ │ - 0x0006ed10 646c652c 20692e65 2e206f6e 65207468 dle, i.e. one th │ │ │ │ - 0x0006ed20 61742077 6173206e 6f742063 72656174 at was not creat │ │ │ │ - 0x0006ed30 65642062 79202868 64656669 6e65202e ed by (hdefine . │ │ │ │ - 0x0006ed40 2e2e2920 6f722028 72656164 202e2e2e ..) or (read ... │ │ │ │ - 0x0006ed50 207b2064 6566696e 65202e2e 2e7d292e { define ...}). │ │ │ │ - 0x0006ed60 00000000 286c6f61 64202066 696c656e ....(load filen │ │ │ │ - 0x0006ed70 616d6520 205b636f 6d6d616e 647c6765 ame [command|ge │ │ │ │ - 0x0006ed80 6f6d6574 72797c63 616d6572 615d290a ometry|camera]). │ │ │ │ - 0x0006ed90 094c6f61 64732074 68652067 6976656e .Loads the given │ │ │ │ - 0x0006eda0 2066696c 6520696e 746f2067 656f6d76 file into geomv │ │ │ │ - 0x0006edb0 6965772e 20205468 65206f70 74696f6e iew. The option │ │ │ │ - 0x0006edc0 616c2073 65636f6e 64206172 67756d65 al second argume │ │ │ │ - 0x0006edd0 6e740a09 73706563 69666965 73207468 nt..specifies th │ │ │ │ - 0x0006ede0 65207479 7065206f 66206461 74612069 e type of data i │ │ │ │ - 0x0006edf0 7420636f 6e746169 6e732c20 77686963 t contains, whic │ │ │ │ - 0x0006ee00 68206d61 79206265 2022636f 6d6d616e h may be "comman │ │ │ │ - 0x0006ee10 64220a09 2867656f 6d766965 7720636f d"..(geomview co │ │ │ │ - 0x0006ee20 6d6d616e 6473292c 20226765 6f6d6574 mmands), "geomet │ │ │ │ - 0x0006ee30 72792220 284f4f47 4c206765 6f6d6574 ry" (OOGL geomet │ │ │ │ - 0x0006ee40 72696320 64617461 292c206f 720a0922 ric data), or.." │ │ │ │ - 0x0006ee50 63616d65 72612220 284f4f47 4c206361 camera" (OOGL ca │ │ │ │ - 0x0006ee60 6d657261 20646566 696e6974 696f6e29 mera definition) │ │ │ │ - 0x0006ee70 2e202049 66206f6d 69747465 642c2061 . If omitted, a │ │ │ │ - 0x0006ee80 7474656d 70747320 746f2067 75657373 ttempts to guess │ │ │ │ - 0x0006ee90 0a096162 6f757420 74686520 66696c65 ..about the file │ │ │ │ - 0x0006eea0 27732063 6f6e7465 6e74732e 0a094c6f 's contents...Lo │ │ │ │ - 0x0006eeb0 6164696e 67206765 6f6d6574 72696320 ading geometric │ │ │ │ - 0x0006eec0 64617461 20637265 61746573 2061206e data creates a n │ │ │ │ - 0x0006eed0 65772076 69736962 6c65206f 626a6563 ew visible objec │ │ │ │ - 0x0006eee0 743b206c 6f616469 6e672061 2063616d t; loading a cam │ │ │ │ - 0x0006eef0 6572610a 096f7065 6e732061 206e6577 era..opens a new │ │ │ │ - 0x0006ef00 2077696e 646f773b 206c6f61 64696e67 window; loading │ │ │ │ - 0x0006ef10 20612063 6f6d6d61 6e642066 696c6520 a command file │ │ │ │ - 0x0006ef20 65786563 75746573 2074686f 73652063 executes those c │ │ │ │ - 0x0006ef30 6f6d6d61 6e64732e 0a000000 286d6572 ommands.....(mer │ │ │ │ - 0x0006ef40 6765207b 77696e64 6f777c63 616d6572 ge {window|camer │ │ │ │ - 0x0006ef50 617d2043 414d2d49 4420207b 2057494e a} CAM-ID { WIN │ │ │ │ - 0x0006ef60 444f5720 6f722043 414d4552 41202e2e DOW or CAMERA .. │ │ │ │ - 0x0006ef70 2e207d20 290a4d6f 64696679 20746865 . } ).Modify the │ │ │ │ - 0x0006ef80 20676976 656e2077 696e646f 77206f72 given window or │ │ │ │ - 0x0006ef90 2063616d 6572612c 20636861 6e67696e camera, changin │ │ │ │ - 0x0006efa0 67206a75 73742074 686f7365 2070726f g just those pro │ │ │ │ - 0x0006efb0 70657274 69657320 73706563 69666965 perties specifie │ │ │ │ - 0x0006efc0 6420696e 20746865 206c6173 74206172 d in the last ar │ │ │ │ - 0x0006efd0 67756d65 6e742e20 452e672e 0a0a2020 gument. E.g... │ │ │ │ - 0x0006efe0 20202020 20202020 20202020 20286d65 (me │ │ │ │ - 0x0006eff0 72676520 63616d65 72612022 43616d65 rge camera "Came │ │ │ │ - 0x0006f000 72612220 7b206661 72203230 207d290a ra" { far 20 }). │ │ │ │ - 0x0006f010 0a736574 73204361 6d657261 27732066 .sets Camera's f │ │ │ │ - 0x0006f020 61722063 6c697070 696e6720 706c616e ar clipping plan │ │ │ │ - 0x0006f030 6520746f 20323020 7768696c 65206c65 e to 20 while le │ │ │ │ - 0x0006f040 6176696e 67206f74 68657220 61747472 aving other attr │ │ │ │ - 0x0006f050 69627574 65732075 6e746f75 63686564 ibutes untouched │ │ │ │ - 0x0006f060 2e000000 28726561 64207b67 656f6d65 ....(read {geome │ │ │ │ - 0x0006f070 7472797c 63616d65 72617c69 6d616765 try|camera|image │ │ │ │ - 0x0006f080 7c617070 65617261 6e63657c 7472616e |appearance|tran │ │ │ │ - 0x0006f090 73666f72 6d7c6e74 72616e73 666f726d sform|ntransform │ │ │ │ - 0x0006f0a0 7c636f6d 6d616e64 7d207b47 454f4d45 |command} {GEOME │ │ │ │ - 0x0006f0b0 54525920 6f722043 414d4552 41206f72 TRY or CAMERA or │ │ │ │ - 0x0006f0c0 202e2e2e 7d290a52 65616420 616e6420 ...}).Read and │ │ │ │ - 0x0006f0d0 696e7465 72707265 74207468 65207465 interpret the te │ │ │ │ - 0x0006f0e0 78742069 6e202e2e 2e206173 20636f6e xt in ... as con │ │ │ │ - 0x0006f0f0 7461696e 696e6720 74686520 67697665 taining the give │ │ │ │ - 0x0006f100 6e207479 7065206f 66206461 74612e20 n type of data. │ │ │ │ - 0x0006f110 20557365 66756c20 666f7220 64656669 Useful for defi │ │ │ │ - 0x0006f120 6e696e67 206f626a 65637473 20757369 ning objects usi │ │ │ │ - 0x0006f130 6e67204f 4f474c20 72656665 72656e63 ng OOGL referenc │ │ │ │ - 0x0006f140 65207379 6e746178 2c20652e 672e200a e syntax, e.g. . │ │ │ │ - 0x0006f150 0a0a0a28 67656f6d 65747279 20207468 ...(geometry th │ │ │ │ - 0x0006f160 696e6720 7b20494e 53542020 7472616e ing { INST tran │ │ │ │ - 0x0006f170 73666f72 6d203a20 54202020 2067656f sform : T geo │ │ │ │ - 0x0006f180 6d203a20 66726564 207d290a 0a287265 m : fred })..(re │ │ │ │ - 0x0006f190 61642020 67656f6d 65747279 20207b20 ad geometry { │ │ │ │ - 0x0006f1a0 64656669 6e652066 72656420 51554144 define fred QUAD │ │ │ │ - 0x0006f1b0 20312030 20302020 30203120 30202030 1 0 0 0 1 0 0 │ │ │ │ - 0x0006f1c0 20302031 20203120 30203020 7d290a0a 0 1 1 0 0 }).. │ │ │ │ - 0x0006f1d0 28726561 64202074 72616e73 666f726d (read transform │ │ │ │ - 0x0006f1e0 207b2064 6566696e 65205420 3c6d7966 { define T ) is gener │ │ │ │ + 0x0006e950 616c6c79 20657175 6976616c 656e7420 ally equivalent │ │ │ │ + 0x0006e960 746f2028 72656164 203c7479 70653e20 to (read │ │ │ │ + 0x0006e970 207b2064 6566696e 65203c6e 616d653e { define │ │ │ │ + 0x0006e980 203c7661 6c75653e 207d2920 65786365 }) exce │ │ │ │ + 0x0006e990 70742074 68617420 74686520 61737369 pt that the assi │ │ │ │ + 0x0006e9a0 676e6d65 6e742069 7320646f 6e652077 gnment is done w │ │ │ │ + 0x0006e9b0 68656e20 68646566 696e6520 69732065 hen hdefine is e │ │ │ │ + 0x0006e9c0 78656375 7465642c 2028706f 73736962 xecuted, (possib │ │ │ │ + 0x0006e9d0 6c79206e 6f742061 7420616c 6c206966 ly not at all if │ │ │ │ + 0x0006e9e0 20696e73 69646520 6120636f 6e646974 inside a condit │ │ │ │ + 0x0006e9f0 696f6e61 6c207374 6174656d 656e7429 ional statement) │ │ │ │ + 0x0006ea00 2c207768 696c6520 74686520 60607265 , while the ``re │ │ │ │ + 0x0006ea10 6164202e 2e2e2064 6566696e 65272720 ad ... define'' │ │ │ │ + 0x0006ea20 70657266 6f726d73 20617373 69676e6d performs assignm │ │ │ │ + 0x0006ea30 656e7420 61732073 6f6f6e20 61732074 ent as soon as t │ │ │ │ + 0x0006ea40 68652074 65787420 69732072 6561642e he text is read. │ │ │ │ + 0x0006ea50 00000000 28686465 6c657465 205b6765 ....(hdelete [ge │ │ │ │ + 0x0006ea60 6f6d6574 72797c63 616d6572 617c7769 ometry|camera|wi │ │ │ │ + 0x0006ea70 6e646f77 7c696d61 67657c61 70706561 ndow|image|appea │ │ │ │ + 0x0006ea80 72616e63 657c7472 616e7366 6f726d7c rance|transform| │ │ │ │ + 0x0006ea90 6e747261 6e73666f 726d5d20 6e616d65 ntransform] name │ │ │ │ + 0x0006eaa0 290a4465 6c657465 73207468 65206769 ).Deletes the gi │ │ │ │ + 0x0006eab0 76656e20 68616e64 6c652e20 4e6f7465 ven handle. Note │ │ │ │ + 0x0006eac0 20746861 74207468 65206861 6e646c65 that the handle │ │ │ │ + 0x0006ead0 2077696c 6c206e6f 74206163 7475616c will not actual │ │ │ │ + 0x0006eae0 6c792062 65206465 6c657465 6420696e ly be deleted in │ │ │ │ + 0x0006eaf0 20636173 65207468 65726520 61726520 case there are │ │ │ │ + 0x0006eb00 7374696c 6c206f74 68657220 6f626a65 still other obje │ │ │ │ + 0x0006eb10 63747320 72656665 7272696e 6720746f cts referring to │ │ │ │ + 0x0006eb20 20746865 2068616e 646c652c 20627574 the handle, but │ │ │ │ + 0x0006eb30 206f6e63 65207468 6f736520 6f626a65 once those obje │ │ │ │ + 0x0006eb40 63747320 61726520 676f6e65 2c207468 cts are gone, th │ │ │ │ + 0x0006eb50 65206861 6e646c65 2077696c 6c20616c e handle will al │ │ │ │ + 0x0006eb60 736f2061 75746f6d 61746963 616c6c79 so automatically │ │ │ │ + 0x0006eb70 20676f20 61776179 2e205468 65206f62 go away. The ob │ │ │ │ + 0x0006eb80 6a656374 20746865 2068616e 646c6520 ject the handle │ │ │ │ + 0x0006eb90 72656665 72732074 6f202869 6620616e refers to (if an │ │ │ │ + 0x0006eba0 79292077 696c6c20 6f6e6c79 20626520 y) will only be │ │ │ │ + 0x0006ebb0 64656c65 74656420 69662074 68657265 deleted if there │ │ │ │ + 0x0006ebc0 20617265 206e6f20 6f746865 72207265 are no other re │ │ │ │ + 0x0006ebd0 66657265 6e636573 20746f20 74686174 ferences to that │ │ │ │ + 0x0006ebe0 206f626a 6563742e 0a0a0a0a 49662074 object.....If t │ │ │ │ + 0x0006ebf0 6865206f 7074696f 6e616c20 66697273 he optional firs │ │ │ │ + 0x0006ec00 74206172 67756d65 6e742069 73206f6d t argument is om │ │ │ │ + 0x0006ec10 69747465 642c2074 68656e20 74686520 itted, then the │ │ │ │ + 0x0006ec20 66697273 74206861 6e646c65 206d6174 first handle mat │ │ │ │ + 0x0006ec30 6368696e 6720226e 616d6522 2077696c ching "name" wil │ │ │ │ + 0x0006ec40 6c206265 2064656c 65746564 2c207265 l be deleted, re │ │ │ │ + 0x0006ec50 67617264 6c657373 206f6620 74686520 gardless of the │ │ │ │ + 0x0006ec60 74797065 206f6620 74686520 6f626a65 type of the obje │ │ │ │ + 0x0006ec70 63742069 74206973 20617474 61636865 ct it is attache │ │ │ │ + 0x0006ec80 6420746f 2e204974 20697320 6e6f7420 d to. It is not │ │ │ │ + 0x0006ec90 616e2065 72726f72 20746f20 63616c6c an error to call │ │ │ │ + 0x0006eca0 20746869 73206675 6e637469 6f6e2077 this function w │ │ │ │ + 0x0006ecb0 69746820 61206e6f 6e2d6578 69737465 ith a non-existe │ │ │ │ + 0x0006ecc0 6e742068 616e646c 652c2062 75742069 nt handle, but i │ │ │ │ + 0x0006ecd0 74206973 20616e20 6572726f 7220746f t is an error to │ │ │ │ + 0x0006ece0 2063616c 6c207468 69732066 756e6369 call this funci │ │ │ │ + 0x0006ecf0 6f6e2077 69746820 74686520 6e616d65 on with the name │ │ │ │ + 0x0006ed00 206f6620 61206e6f 6e2d676c 6f62616c of a non-global │ │ │ │ + 0x0006ed10 2068616e 646c652c 20692e65 2e206f6e handle, i.e. on │ │ │ │ + 0x0006ed20 65207468 61742077 6173206e 6f742063 e that was not c │ │ │ │ + 0x0006ed30 72656174 65642062 79202868 64656669 reated by (hdefi │ │ │ │ + 0x0006ed40 6e65202e 2e2e2920 6f722028 72656164 ne ...) or (read │ │ │ │ + 0x0006ed50 202e2e2e 207b2064 6566696e 65202e2e ... { define .. │ │ │ │ + 0x0006ed60 2e7d292e 00000000 286c6f61 64202066 .}).....(load f │ │ │ │ + 0x0006ed70 696c656e 616d6520 205b636f 6d6d616e ilename [comman │ │ │ │ + 0x0006ed80 647c6765 6f6d6574 72797c63 616d6572 d|geometry|camer │ │ │ │ + 0x0006ed90 615d290a 094c6f61 64732074 68652067 a])..Loads the g │ │ │ │ + 0x0006eda0 6976656e 2066696c 6520696e 746f2067 iven file into g │ │ │ │ + 0x0006edb0 656f6d76 6965772e 20205468 65206f70 eomview. The op │ │ │ │ + 0x0006edc0 74696f6e 616c2073 65636f6e 64206172 tional second ar │ │ │ │ + 0x0006edd0 67756d65 6e740a09 73706563 69666965 gument..specifie │ │ │ │ + 0x0006ede0 73207468 65207479 7065206f 66206461 s the type of da │ │ │ │ + 0x0006edf0 74612069 7420636f 6e746169 6e732c20 ta it contains, │ │ │ │ + 0x0006ee00 77686963 68206d61 79206265 2022636f which may be "co │ │ │ │ + 0x0006ee10 6d6d616e 64220a09 2867656f 6d766965 mmand"..(geomvie │ │ │ │ + 0x0006ee20 7720636f 6d6d616e 6473292c 20226765 w commands), "ge │ │ │ │ + 0x0006ee30 6f6d6574 72792220 284f4f47 4c206765 ometry" (OOGL ge │ │ │ │ + 0x0006ee40 6f6d6574 72696320 64617461 292c206f ometric data), o │ │ │ │ + 0x0006ee50 720a0922 63616d65 72612220 284f4f47 r.."camera" (OOG │ │ │ │ + 0x0006ee60 4c206361 6d657261 20646566 696e6974 L camera definit │ │ │ │ + 0x0006ee70 696f6e29 2e202049 66206f6d 69747465 ion). If omitte │ │ │ │ + 0x0006ee80 642c2061 7474656d 70747320 746f2067 d, attempts to g │ │ │ │ + 0x0006ee90 75657373 0a096162 6f757420 74686520 uess..about the │ │ │ │ + 0x0006eea0 66696c65 27732063 6f6e7465 6e74732e file's contents. │ │ │ │ + 0x0006eeb0 0a094c6f 6164696e 67206765 6f6d6574 ..Loading geomet │ │ │ │ + 0x0006eec0 72696320 64617461 20637265 61746573 ric data creates │ │ │ │ + 0x0006eed0 2061206e 65772076 69736962 6c65206f a new visible o │ │ │ │ + 0x0006eee0 626a6563 743b206c 6f616469 6e672061 bject; loading a │ │ │ │ + 0x0006eef0 2063616d 6572610a 096f7065 6e732061 camera..opens a │ │ │ │ + 0x0006ef00 206e6577 2077696e 646f773b 206c6f61 new window; loa │ │ │ │ + 0x0006ef10 64696e67 20612063 6f6d6d61 6e642066 ding a command f │ │ │ │ + 0x0006ef20 696c6520 65786563 75746573 2074686f ile executes tho │ │ │ │ + 0x0006ef30 73652063 6f6d6d61 6e64732e 0a000000 se commands..... │ │ │ │ + 0x0006ef40 286d6572 6765207b 77696e64 6f777c63 (merge {window|c │ │ │ │ + 0x0006ef50 616d6572 617d2043 414d2d49 4420207b amera} CAM-ID { │ │ │ │ + 0x0006ef60 2057494e 444f5720 6f722043 414d4552 WINDOW or CAMER │ │ │ │ + 0x0006ef70 41202e2e 2e207d20 290a4d6f 64696679 A ... } ).Modify │ │ │ │ + 0x0006ef80 20746865 20676976 656e2077 696e646f the given windo │ │ │ │ + 0x0006ef90 77206f72 2063616d 6572612c 20636861 w or camera, cha │ │ │ │ + 0x0006efa0 6e67696e 67206a75 73742074 686f7365 nging just those │ │ │ │ + 0x0006efb0 2070726f 70657274 69657320 73706563 properties spec │ │ │ │ + 0x0006efc0 69666965 6420696e 20746865 206c6173 ified in the las │ │ │ │ + 0x0006efd0 74206172 67756d65 6e742e20 452e672e t argument. E.g. │ │ │ │ + 0x0006efe0 0a0a2020 20202020 20202020 20202020 .. │ │ │ │ + 0x0006eff0 20286d65 72676520 63616d65 72612022 (merge camera " │ │ │ │ + 0x0006f000 43616d65 72612220 7b206661 72203230 Camera" { far 20 │ │ │ │ + 0x0006f010 207d290a 0a736574 73204361 6d657261 })..sets Camera │ │ │ │ + 0x0006f020 27732066 61722063 6c697070 696e6720 's far clipping │ │ │ │ + 0x0006f030 706c616e 6520746f 20323020 7768696c plane to 20 whil │ │ │ │ + 0x0006f040 65206c65 6176696e 67206f74 68657220 e leaving other │ │ │ │ + 0x0006f050 61747472 69627574 65732075 6e746f75 attributes untou │ │ │ │ + 0x0006f060 63686564 2e000000 28726561 64207b67 ched....(read {g │ │ │ │ + 0x0006f070 656f6d65 7472797c 63616d65 72617c69 eometry|camera|i │ │ │ │ + 0x0006f080 6d616765 7c617070 65617261 6e63657c mage|appearance| │ │ │ │ + 0x0006f090 7472616e 73666f72 6d7c6e74 72616e73 transform|ntrans │ │ │ │ + 0x0006f0a0 666f726d 7c636f6d 6d616e64 7d207b47 form|command} {G │ │ │ │ + 0x0006f0b0 454f4d45 54525920 6f722043 414d4552 EOMETRY or CAMER │ │ │ │ + 0x0006f0c0 41206f72 202e2e2e 7d290a52 65616420 A or ...}).Read │ │ │ │ + 0x0006f0d0 616e6420 696e7465 72707265 74207468 and interpret th │ │ │ │ + 0x0006f0e0 65207465 78742069 6e202e2e 2e206173 e text in ... as │ │ │ │ + 0x0006f0f0 20636f6e 7461696e 696e6720 74686520 containing the │ │ │ │ + 0x0006f100 67697665 6e207479 7065206f 66206461 given type of da │ │ │ │ + 0x0006f110 74612e20 20557365 66756c20 666f7220 ta. Useful for │ │ │ │ + 0x0006f120 64656669 6e696e67 206f626a 65637473 defining objects │ │ │ │ + 0x0006f130 20757369 6e67204f 4f474c20 72656665 using OOGL refe │ │ │ │ + 0x0006f140 72656e63 65207379 6e746178 2c20652e rence syntax, e. │ │ │ │ + 0x0006f150 672e200a 0a0a0a28 67656f6d 65747279 g. ....(geometry │ │ │ │ + 0x0006f160 20207468 696e6720 7b20494e 53542020 thing { INST │ │ │ │ + 0x0006f170 7472616e 73666f72 6d203a20 54202020 transform : T │ │ │ │ + 0x0006f180 2067656f 6d203a20 66726564 207d290a geom : fred }). │ │ │ │ + 0x0006f190 0a287265 61642020 67656f6d 65747279 .(read geometry │ │ │ │ + 0x0006f1a0 20207b20 64656669 6e652066 72656420 { define fred │ │ │ │ + 0x0006f1b0 51554144 20312030 20302020 30203120 QUAD 1 0 0 0 1 │ │ │ │ + 0x0006f1c0 30202030 20302031 20203120 30203020 0 0 0 1 1 0 0 │ │ │ │ + 0x0006f1d0 7d290a0a 28726561 64202074 72616e73 })..(read trans │ │ │ │ + 0x0006f1e0 666f726d 207b2064 6566696e 65205420 form { define T │ │ │ │ + 0x0006f1f0 3c6d7966 696c657d 29000000 28656d6f "foo<2>"). Th │ │ │ │ - 0x000729f0 65206e65 77206e61 6d652c20 706f7373 e new name, poss │ │ │ │ - 0x00072a00 69626c79 20776974 68206e75 6d626572 ibly with number │ │ │ │ - 0x00072a10 20617070 656e6465 642c206d 61792062 appended, may b │ │ │ │ - 0x00072a20 65207573 65642061 73206f62 6a656374 e used as object │ │ │ │ - 0x00072a30 27732069 64207468 65726561 66746572 's id thereafter │ │ │ │ - 0x00072a40 2e000000 02000000 4b657962 6f617264 ........Keyboard │ │ │ │ - 0x00072a50 20636f6d 6d616e64 73206170 706c7920 commands apply │ │ │ │ - 0x00072a60 7768696c 65206375 72736f72 20697320 while cursor is │ │ │ │ - 0x00072a70 696e2061 6e792067 72617068 69637320 in any graphics │ │ │ │ - 0x00072a80 77696e64 6f772061 6e64206d 6f737420 window and most │ │ │ │ - 0x00072a90 0a636f6e 74726f6c 2070616e 656c732e .control panels. │ │ │ │ - 0x00072aa0 204d6f73 7420636f 6d6d616e 64732061 Most commands a │ │ │ │ - 0x00072ab0 6c6c6f77 206f6e65 206f6620 74686520 llow one of the │ │ │ │ - 0x00072ac0 666f6c6c 6f77696e 67207365 6c656374 following select │ │ │ │ - 0x00072ad0 696f6e20 70726566 69786573 200a2869 ion prefixes .(i │ │ │ │ - 0x00072ae0 66206e6f 6e652069 73207072 6f766964 f none is provid │ │ │ │ - 0x00072af0 65642074 68652063 6f6d6d61 6e642061 ed the command a │ │ │ │ - 0x00072b00 70706c69 65732074 6f207468 65206375 pplies to the cu │ │ │ │ - 0x00072b10 7272656e 74206f62 6a656374 293a200a rrent object): . │ │ │ │ - 0x00072b20 20202067 2020776f 726c6420 67656f6d g world geom │ │ │ │ - 0x00072b30 09672320 20232774 68206765 6f6d0967 .g# #'th geom.g │ │ │ │ - 0x00072b40 2a202041 6c6c2067 656f6d73 0a202020 * All geoms. │ │ │ │ - 0x00072b50 63202063 75727265 6e742063 616d6572 c current camer │ │ │ │ - 0x00072b60 61096323 20202327 74682063 616d6572 a.c# #'th camer │ │ │ │ - 0x00072b70 6109632a 2020416c 6c206361 6d657261 a.c* All camera │ │ │ │ - 0x00072b80 730a4d61 6e792061 6c6c6f77 2061206e s.Many allow a n │ │ │ │ - 0x00072b90 756d6572 69632070 72656669 783a2020 umeric prefix: │ │ │ │ - 0x00072ba0 6966206e 6f6e6520 74686579 20746f67 if none they tog │ │ │ │ - 0x00072bb0 676c6520 6f722072 65736574 20637572 gle or reset cur │ │ │ │ - 0x00072bc0 72656e74 2076616c 75652e0a 41707065 rent value..Appe │ │ │ │ - 0x00072bd0 6172616e 63653a0a 20447261 773a0909 arance:. Draw:.. │ │ │ │ - 0x00072be0 20202020 20536861 64696e67 3a09094f Shading:..O │ │ │ │ - 0x00072bf0 74686572 3a0a2020 61662020 46616365 ther:. af Face │ │ │ │ - 0x00072c00 73090930 61732043 6f6e7374 616e7409 s..0as Constant. │ │ │ │ - 0x00072c10 20617620 20655665 7274206e 6f726d61 av eVert norma │ │ │ │ - 0x00072c20 6c733a20 616c7761 79732066 61636520 ls: always face │ │ │ │ - 0x00072c30 76696577 65720a20 20616520 20456467 viewer. ae Edg │ │ │ │ - 0x00072c40 65730909 31617320 466c6174 09236177 es..1as Flat.#aw │ │ │ │ - 0x00072c50 20204c69 6e652057 69647468 20287069 Line Width (pi │ │ │ │ - 0x00072c60 78656c73 290a2020 616e2020 4e6f726d xels). an Norm │ │ │ │ - 0x00072c70 616c7309 09326173 20536d6f 6f746809 als..2as Smooth. │ │ │ │ - 0x00072c80 23616320 20656467 65732043 6c6f7365 #ac edges Close │ │ │ │ - 0x00072c90 72207468 616e2066 61636573 28747279 r than faces(try │ │ │ │ - 0x00072ca0 20352d31 3030290a 20206162 2020426f 5-100). ab Bo │ │ │ │ - 0x00072cb0 756e6469 6e672042 6f786573 09336173 unding Boxes.3as │ │ │ │ - 0x00072cc0 20536d6f 6f74682c 206e6f6e 2d6c6967 Smooth, non-lig │ │ │ │ - 0x00072cd0 68746564 20202020 20616c20 20536861 hted al Sha │ │ │ │ - 0x00072ce0 6465206c 696e6573 0a202061 56202056 de lines. aV V │ │ │ │ - 0x00072cf0 6563746f 72730909 61542020 616c6c6f ectors..aT allo │ │ │ │ - 0x00072d00 77207472 616e7370 6172656e 63792020 w transparency │ │ │ │ - 0x00072d10 20202020 61742020 54657874 7572652d at Texture- │ │ │ │ - 0x00072d20 6d617070 696e670a 20436f6c 6f723a09 mapping. Color:. │ │ │ │ - 0x00072d30 09096143 2020616c 6c6f7720 636f6e63 ..aC allow conc │ │ │ │ - 0x00072d40 61766520 706f6c79 676f6e73 20206171 ave polygons aq │ │ │ │ - 0x00072d50 20205465 78747572 65207175 616c6974 Texture qualit │ │ │ │ - 0x00072d60 790a2020 43662043 6520436e 20436220 y. Cf Ce Cn Cb │ │ │ │ - 0x00072d70 43422020 20666163 652f6564 67652f6e CB face/edge/n │ │ │ │ - 0x00072d80 6f726d61 6c2f6262 6f782f62 61636b67 ormal/bbox/backg │ │ │ │ - 0x00072d90 6e640a4d 6f74696f 6e733a09 09090920 nd.Motions:.... │ │ │ │ - 0x00072da0 20202020 20566965 77696e67 3a0a2020 Viewing:. │ │ │ │ - 0x00072db0 7220726f 74617465 09202020 5b204c65 r rotate. [ Le │ │ │ │ - 0x00072dc0 66746d6f 7573653d 582d5920 706c616e ftmouse=X-Y plan │ │ │ │ - 0x00072dd0 652c0930 7670204f 7274686f 67726170 e,.0vp Orthograp │ │ │ │ - 0x00072de0 68696320 76696577 0a202074 20747261 hic view. t tra │ │ │ │ - 0x00072df0 6e736c61 74650920 20202020 4d696464 nslate. Midd │ │ │ │ - 0x00072e00 6c653d5a 20617869 732c0909 31767020 le=Z axis,..1vp │ │ │ │ - 0x00072e10 50657273 70656374 69766520 76696577 Perspective view │ │ │ │ - 0x00072e20 0a20207a 207a6f6f 6d20464f 56092020 . z zoom FOV. │ │ │ │ - 0x00072e30 20202053 68696674 3d736c6f 77206d6f Shift=slow mo │ │ │ │ - 0x00072e40 74696f6e 2c090920 76642044 72617720 tion,.. vd Draw │ │ │ │ - 0x00072e50 6f746865 72207669 65777327 2063616d other views' cam │ │ │ │ - 0x00072e60 65726173 0a202066 20666c79 09092020 eras. f fly.. │ │ │ │ - 0x00072e70 20202069 6e20722f 74206d6f 6465732e in r/t modes. │ │ │ │ - 0x00072e80 20202020 20205d09 23767620 6669656c ].#vv fiel │ │ │ │ - 0x00072e90 64206f66 20566965 770a2020 6f206f72 d of View. o or │ │ │ │ - 0x00072ea0 62697420 20202020 20202020 20205b4c bit [L │ │ │ │ - 0x00072eb0 6566743d 73746565 722c204d 6964646c eft=steer, Middl │ │ │ │ - 0x00072ec0 653d7370 65656420 5d092376 6e206e65 e=speed ].#vn ne │ │ │ │ - 0x00072ed0 61722063 6c697020 64697374 616e6365 ar clip distance │ │ │ │ - 0x00072ee0 0a202073 20736361 6c650909 09090923 . s scale.....# │ │ │ │ - 0x00072ef0 76662066 61722063 6c697020 64697374 vf far clip dist │ │ │ │ - 0x00072f00 616e6365 0a202077 2f572072 6563656e ance. w/W recen │ │ │ │ - 0x00072f10 7465722f 616c6c09 09090920 762b2061 ter/all.... v+ a │ │ │ │ - 0x00072f20 6464206e 65772063 616d6572 610a2020 dd new camera. │ │ │ │ - 0x00072f30 682f4820 68616c74 2f68616c 7420616c h/H halt/halt al │ │ │ │ - 0x00072f40 6c090909 09207678 20637572 736f7220 l.... vx cursor │ │ │ │ - 0x00072f50 6f6e2f6f 66660a20 20402020 73656c65 on/off. @ sele │ │ │ │ - 0x00072f60 63742063 656e7465 72206f66 206d6f74 ct center of mot │ │ │ │ - 0x00072f70 696f6e20 28652e67 2e206733 40290909 ion (e.g. g3@).. │ │ │ │ - 0x00072f80 20766220 6261636b 66616369 6e672070 vb backfacing p │ │ │ │ - 0x00072f90 6f6c7920 63756c6c 206f6e2f 6f66660a oly cull on/off. │ │ │ │ - 0x00072fa0 09090909 09092376 6c20666f 63616c20 ......#vl focal │ │ │ │ - 0x00072fb0 6c656e67 74680a20 204c2020 4c6f6f6b length. L Look │ │ │ │ - 0x00072fc0 20417420 6f626a65 63740909 09092076 At object.... v │ │ │ │ - 0x00072fd0 7e20536f 66747761 72652073 68616469 ~ Software shadi │ │ │ │ - 0x00072fe0 6e67206f 6e2f6f66 660a7368 6f772050 ng on/off.show P │ │ │ │ - 0x00072ff0 616e656c 3a09506d 20506120 506c2050 anel:.Pm Pa Pl P │ │ │ │ - 0x00073000 6f096d61 696e2f61 70706561 72616e63 o.main/appearanc │ │ │ │ - 0x00073010 652f6c69 67687469 6e672f6f 62736375 e/lighting/obscu │ │ │ │ - 0x00073020 72650a09 09507420 50632050 43205066 re...Pt Pc PC Pf │ │ │ │ - 0x00073030 09746f6f 6c732f63 616d6572 61732f43 .tools/cameras/C │ │ │ │ - 0x00073040 6f6d6d61 6e64732f 66696c65 2d62726f ommands/file-bro │ │ │ │ - 0x00073050 77736572 0a090950 7320502d 09097361 wser...Ps P-..sa │ │ │ │ - 0x00073060 76696e67 2f726561 6420636f 6d6d616e ving/read comman │ │ │ │ - 0x00073070 64732066 726f6d20 7474790a 4c696768 ds from tty.Ligh │ │ │ │ - 0x00073080 74733a20 206c7320 6c650909 53686f77 ts: ls le..Show │ │ │ │ - 0x00073090 206c6967 68747320 2f204564 6974204c lights / Edit L │ │ │ │ - 0x000730a0 69676874 730a4d65 74726963 3a20206d ights.Metric: m │ │ │ │ - 0x000730b0 65206d68 206d7320 20094575 636c6964 e mh ms .Euclid │ │ │ │ - 0x000730c0 65616e20 48797065 72626f6c 69632053 ean Hyperbolic S │ │ │ │ - 0x000730d0 70686572 6963616c 0a4d6f64 656c3a20 pherical.Model: │ │ │ │ - 0x000730e0 20206d76 206d7020 6d630956 69727475 mv mp mc.Virtu │ │ │ │ - 0x000730f0 616c2050 726f6a65 63746976 6520436f al Projective Co │ │ │ │ - 0x00073100 6e666f72 6d616c0a 4f746865 723a0a20 nformal.Other:. │ │ │ │ - 0x00073110 204e206e 6f726d61 6c697a61 74696f6e N normalization │ │ │ │ - 0x00073120 203c2050 6620206c 6f616420 67656f6d < Pf load geom │ │ │ │ - 0x00073130 2f636f6d 6d616e64 2066696c 650a2020 /command file. │ │ │ │ - 0x00073140 20304e20 6e6f6e65 0920203e 20507320 0N none. > Ps │ │ │ │ - 0x00073150 20736176 6520736f 6d657468 696e6720 save something │ │ │ │ - 0x00073160 746f2066 696c6509 75692020 6d6f7469 to file.ui moti │ │ │ │ - 0x00073170 6f6e2068 61732069 6e657274 69610a20 on has inertia. │ │ │ │ - 0x00073180 2020314e 20656163 68092020 5456094e 1N each. TV.N │ │ │ │ - 0x00073190 54534320 6d6f6465 20746f67 676c6509 TSC mode toggle. │ │ │ │ - 0x000731a0 75632020 636f6e73 74726169 6e656420 uc constrained │ │ │ │ - 0x000731b0 28582f59 29206d6f 74696f6e 0a202020 (X/Y) motion. │ │ │ │ - 0x000731c0 324e2061 6c6c0920 20090909 09756f20 2N all. ....uo │ │ │ │ - 0x000731d0 206d6f74 696f6e20 696e204f 776e2063 motion in Own c │ │ │ │ - 0x000731e0 6f6f7264 20737973 74656d0a 20205269 oord system. Ri │ │ │ │ - 0x000731f0 6768746d 6f757365 2d646f75 626c6563 ghtmouse-doublec │ │ │ │ - 0x00073200 6c69636b 20207069 636b2061 73206375 lick pick as cu │ │ │ │ - 0x00073210 7272656e 74207461 72676574 206f626a rrent target obj │ │ │ │ - 0x00073220 6563740a 20205368 6966742d 52696768 ect. Shift-Righ │ │ │ │ - 0x00073230 746d6f75 73652020 20202020 20207069 tmouse pi │ │ │ │ - 0x00073240 636b2069 6e746572 65737420 2863656e ck interest (cen │ │ │ │ - 0x00073250 74657229 20706f69 6e740a00 f9010000 ter) point...... │ │ │ │ - 0x00073260 00000000 00000000 00000000 00000000 ................ │ │ │ │ - 0x00073270 00000000 f8010000 00000000 00000000 ................ │ │ │ │ - 0x00073280 00000000 00000000 00000000 01000000 ................ │ │ │ │ - 0x00073290 01000000 28646974 68657220 2043414d ....(dither CAM │ │ │ │ - 0x000732a0 2d494420 7b6f6e7c 6f66667c 746f6767 -ID {on|off|togg │ │ │ │ - 0x000732b0 6c657d29 0a202020 20202020 20205475 le}). Tu │ │ │ │ - 0x000732c0 726e2064 69746865 72696e67 206f6e20 rn dithering on │ │ │ │ - 0x000732d0 6f72206f 66662069 6e207468 61742063 or off in that c │ │ │ │ - 0x000732e0 616d6572 612e0000 28657665 6e742d70 amera...(event-p │ │ │ │ - 0x000732f0 69636b20 7b6f6e7c 6f66667d 290a2020 ick {on|off}). │ │ │ │ - 0x00073300 20202020 20202054 75726e20 7069636b Turn pick │ │ │ │ - 0x00073310 696e6720 6f6e206f 72206f66 662e0000 ing on or off... │ │ │ │ - 0x00073320 28657665 6e742d6b 65797320 7b6f6e7c (event-keys {on| │ │ │ │ - 0x00073330 6f66667d 290a2020 20202020 20202054 off}). T │ │ │ │ - 0x00073340 75726e20 6b657962 6f617264 20657665 urn keyboard eve │ │ │ │ - 0x00073350 6e747320 6f6e206f 72206f66 6620746f nts on or off to │ │ │ │ - 0x00073360 20656e61 626c652f 64697361 626c6520 enable/disable │ │ │ │ - 0x00073370 6b657962 6f617264 2073686f 72746375 keyboard shortcu │ │ │ │ - 0x00073380 74732e00 28706963 6b20434f 4f524453 ts..(pick COORDS │ │ │ │ - 0x00073390 59532047 454f4d49 44204720 56204520 YS GEOMID G V E │ │ │ │ - 0x000733a0 46205020 56492045 49204649 290a5468 F P VI EI FI).Th │ │ │ │ - 0x000733b0 65207069 636b2063 6f6d6d61 6e642069 e pick command i │ │ │ │ - 0x000733c0 73206578 65637574 65642069 6e746572 s executed inter │ │ │ │ - 0x000733d0 6e616c6c 7920696e 20726573 706f6e73 nally in respons │ │ │ │ - 0x000733e0 6520746f 20706963 6b0a6576 656e7473 e to pick.events │ │ │ │ - 0x000733f0 20287269 67687420 6d6f7573 6520646f (right mouse do │ │ │ │ - 0x00073400 75626c65 20636c69 636b292e 0a0a0a43 uble click)....C │ │ │ │ - 0x00073410 4f4f5244 53595320 3d20636f 6f726469 OORDSYS = coordi │ │ │ │ - 0x00073420 6e617465 20737973 74656d20 696e2077 nate system in w │ │ │ │ - 0x00073430 68696368 20636f6f 7264696e 61746573 hich coordinates │ │ │ │ - 0x00073440 206f6620 74686520 666f6c6c 6f77696e of the followin │ │ │ │ - 0x00073450 670a6172 67756d65 6e747320 61726520 g.arguments are │ │ │ │ - 0x00073460 73706563 69666965 642e2054 68697320 specified. This │ │ │ │ - 0x00073470 63616e20 62653a0a 0a09776f 726c643a can be:...world: │ │ │ │ - 0x00073480 20776f72 6c642063 6f6f7264 20737973 world coord sys │ │ │ │ - 0x00073490 0a0a0973 656c663a 2020636f 6f726420 ...self: coord │ │ │ │ - 0x000734a0 73797320 6f662074 68652070 69636b65 sys of the picke │ │ │ │ - 0x000734b0 64206765 6f6d2028 47454f4d 4944290a d geom (GEOMID). │ │ │ │ - 0x000734c0 0a097072 696d6974 6976653a 20636f6f ..primitive: coo │ │ │ │ - 0x000734d0 72642073 7973206f 66207468 65206163 rd sys of the ac │ │ │ │ - 0x000734e0 7475616c 20707269 6d697469 76652077 tual primitive w │ │ │ │ - 0x000734f0 69746869 6e0a0a09 09746865 20706963 ithin....the pic │ │ │ │ - 0x00073500 6b656420 67656f6d 20776865 72652074 ked geom where t │ │ │ │ - 0x00073510 68652070 69636b20 6f636375 72726564 he pick occurred │ │ │ │ - 0x00073520 2e0a0a0a 0a47454f 4d494420 3d206964 .....GEOMID = id │ │ │ │ - 0x00073530 206f6620 7069636b 65642067 656f6d0a of picked geom. │ │ │ │ - 0x00073540 0a0a0a47 203d2070 69636b65 6420706f ...G = picked po │ │ │ │ - 0x00073550 696e7420 28616374 75616c20 696e7465 int (actual inte │ │ │ │ - 0x00073560 72736563 74696f6e 206f6620 7069636b rsection of pick │ │ │ │ - 0x00073570 20726179 20776974 68206f62 6a656374 ray with object │ │ │ │ - 0x00073580 290a0a0a 0a56203d 20706963 6b656420 )....V = picked │ │ │ │ - 0x00073590 76657274 65782c20 69662061 6e790a0a vertex, if any.. │ │ │ │ - 0x000735a0 0a0a4520 3d207069 636b6564 20656467 ..E = picked edg │ │ │ │ - 0x000735b0 652c2069 6620616e 790a0a0a 0a46203d e, if any....F = │ │ │ │ - 0x000735c0 20706963 6b656420 66616365 0a0a0a0a picked face.... │ │ │ │ - 0x000735d0 50203d20 70617468 20746f20 7069636b P = path to pick │ │ │ │ - 0x000735e0 65642070 72696d69 74697665 205b3020 ed primitive [0 │ │ │ │ - 0x000735f0 6f72206d 6f72655d 0a0a0a0a 5649203d or more]....VI = │ │ │ │ - 0x00073600 20696e64 6578206f 66207069 636b6564 index of picked │ │ │ │ - 0x00073610 20766572 74657820 696e2070 72696d69 vertex in primi │ │ │ │ - 0x00073620 74697665 0a0a0a0a 4549203d 206c6973 tive....EI = lis │ │ │ │ - 0x00073630 74206f66 20696e64 69636573 206f6620 t of indices of │ │ │ │ - 0x00073640 656e6470 6f696e74 73206f66 20706963 endpoints of pic │ │ │ │ - 0x00073650 6b656420 65646765 2c206966 20616e79 ked edge, if any │ │ │ │ - 0x00073660 0a0a0a0a 4649203d 20696e64 6578206f ....FI = index o │ │ │ │ - 0x00073670 66207069 636b6564 20666163 650a0a0a f picked face... │ │ │ │ - 0x00073680 0a457874 65726e61 6c206d6f 64756c65 .External module │ │ │ │ - 0x00073690 73206361 6e206669 6e64206f 75742061 s can find out a │ │ │ │ - 0x000736a0 626f7574 20706963 6b206576 656e7473 bout pick events │ │ │ │ - 0x000736b0 20627920 72656769 73746572 696e670a by registering. │ │ │ │ - 0x000736c0 696e7465 72657374 20696e20 63616c6c interest in call │ │ │ │ - 0x000736d0 7320746f 20227069 636b2220 76696120 s to "pick" via │ │ │ │ - 0x000736e0 74686520 22696e74 65726573 74222063 the "interest" c │ │ │ │ - 0x000736f0 6f6d6d61 6e642e0a 0a0a0a49 6e207468 ommand.....In th │ │ │ │ - 0x00073700 65204e44 2d766965 77696e67 20636f6e e ND-viewing con │ │ │ │ - 0x00073710 74657874 20746865 20636f2d 6f726469 text the co-ordi │ │ │ │ - 0x00073720 6e617465 73206172 65206163 7475616c nates are actual │ │ │ │ - 0x00073730 6c79204e 442d706f 696e7473 2e0a5468 ly ND-points..Th │ │ │ │ - 0x00073740 65792063 6f727265 73706f6e 6420746f ey correspond to │ │ │ │ - 0x00073750 20746865 20334420 706f696e 7473206f the 3D points o │ │ │ │ - 0x00073760 66207468 65207069 636b2072 656c6174 f the pick relat │ │ │ │ - 0x00073770 69766520 746f2074 68650a73 75622d73 ive to the.sub-s │ │ │ │ - 0x00073780 70616365 20646566 696e6564 20627920 pace defined by │ │ │ │ - 0x00073790 74686520 76696577 706f7274 206f6620 the viewport of │ │ │ │ - 0x000737a0 74686520 63616d65 72612077 68657265 the camera where │ │ │ │ - 0x000737b0 20746865 20706963 6b0a6f63 63757272 the pick.occurr │ │ │ │ - 0x000737c0 65642e20 54686520 636f2d6f 7264696e ed. The co-ordin │ │ │ │ - 0x000737d0 61746573 20617265 20746865 6e207061 ates are then pa │ │ │ │ - 0x000737e0 64646564 20776974 68207a65 726f6573 dded with zeroes │ │ │ │ - 0x000737f0 20616e64 0a747261 6e73666f 726d6564 and.transformed │ │ │ │ - 0x00073800 20626163 6b20746f 20746865 20636f2d back to the co- │ │ │ │ - 0x00073810 6f726469 6e617465 20737973 74656d20 ordinate system │ │ │ │ - 0x00073820 64656669 6e656420 62790a22 434f4f52 defined by."COOR │ │ │ │ - 0x00073830 44535953 222e0000 28726177 7069636b DSYS"...(rawpick │ │ │ │ - 0x00073840 2043414d 49442058 2059290a 0950726f CAMID X Y)..Pro │ │ │ │ - 0x00073850 63657373 20612070 69636b20 6576656e cess a pick even │ │ │ │ - 0x00073860 7420696e 2063616d 65726120 43414d49 t in camera CAMI │ │ │ │ - 0x00073870 44206174 206c6f63 6174696f 6e202858 D at location (X │ │ │ │ - 0x00073880 2c592920 67697665 6e20696e 0a09696e ,Y) given in..in │ │ │ │ - 0x00073890 74656765 72207069 78656c20 636f6f72 teger pixel coor │ │ │ │ - 0x000738a0 64696e61 7465732e 20205468 69732069 dinates. This i │ │ │ │ - 0x000738b0 73206120 6c6f772d 6c657665 6c207072 s a low-level pr │ │ │ │ - 0x000738c0 6f636564 75726520 6e6f740a 09696e74 ocedure not..int │ │ │ │ - 0x000738d0 656e6465 6420666f 72206578 7465726e ended for extern │ │ │ │ - 0x000738e0 616c2075 73652e00 28726177 6576656e al use..(raweven │ │ │ │ - 0x000738f0 74202020 20202020 64657620 76616c20 t dev val │ │ │ │ - 0x00073900 78207920 74290a09 456e7465 72207468 x y t)..Enter th │ │ │ │ - 0x00073910 65207370 65636966 69656420 72617720 e specified raw │ │ │ │ - 0x00073920 6576656e 7420696e 746f2074 68652065 event into the e │ │ │ │ - 0x00073930 76656e74 20717565 75652e20 20546865 vent queue. The │ │ │ │ - 0x00073940 0a096172 67756d65 6e747320 64697265 ..arguments dire │ │ │ │ - 0x00073950 63746c79 20737065 63696679 20746865 ctly specify the │ │ │ │ - 0x00073960 206d656d 62657273 206f6620 74686520 members of the │ │ │ │ - 0x00073970 6576656e 74207374 72756374 7572650a event structure. │ │ │ │ - 0x00073980 09757365 6420696e 7465726e 616c6c79 .used internally │ │ │ │ - 0x00073990 20627920 67656f6d 76696577 2e202054 by geomview. T │ │ │ │ - 0x000739a0 68697320 69732074 6865206c 6f776573 his is the lowes │ │ │ │ - 0x000739b0 74206c65 76656c20 6576656e 740a0968 t level event..h │ │ │ │ - 0x000739c0 616e646c 65722061 6e642069 73206e6f andler and is no │ │ │ │ - 0x000739d0 7420696e 74656e64 65642066 6f722067 t intended for g │ │ │ │ - 0x000739e0 656e6572 616c2075 73652e00 28706963 eneral use..(pic │ │ │ │ - 0x000739f0 6b2d696e 76697369 626c6520 5b796573 k-invisible [yes │ │ │ │ - 0x00073a00 7c6e6f5d 290a0953 656c6563 74732077 |no])..Selects w │ │ │ │ - 0x00073a10 68657468 65722070 69636b73 2073686f hether picks sho │ │ │ │ - 0x00073a20 756c6420 62652073 656e7369 74697665 uld be sensitive │ │ │ │ - 0x00073a30 20746f20 6f626a65 63747320 77686f73 to objects whos │ │ │ │ - 0x00073a40 65206170 70656172 616e6365 0a096d61 e appearance..ma │ │ │ │ - 0x00073a50 6b657320 7468656d 20696e76 69736962 kes them invisib │ │ │ │ - 0x00073a60 6c653b20 64656661 756c7420 7965732e le; default yes. │ │ │ │ - 0x00073a70 0a095769 7468206e 6f206172 67756d65 ..With no argume │ │ │ │ - 0x00073a80 6e74732c 20726574 75726e73 20637572 nts, returns cur │ │ │ │ - 0x00073a90 72656e74 20737461 7475732e 00000000 rent status..... │ │ │ │ - 0x00073aa0 28657665 6e742d6d 6f646520 20202020 (event-mode │ │ │ │ - 0x00073ab0 4d4f4445 53545249 4e47290a 09536574 MODESTRING)..Set │ │ │ │ - 0x00073ac0 20746865 206d6f75 73652065 76656e74 the mouse event │ │ │ │ - 0x00073ad0 20286d6f 74696f6e 29206d6f 64653b20 (motion) mode; │ │ │ │ - 0x00073ae0 4d4f4445 53545249 4e472073 686f756c MODESTRING shoul │ │ │ │ - 0x00073af0 64206265 206f6e65 206f660a 09746865 d be one of..the │ │ │ │ - 0x00073b00 20737472 696e6773 20746861 74206170 strings that ap │ │ │ │ - 0x00073b10 70656172 7320696e 20746865 206d6f74 pears in the mot │ │ │ │ - 0x00073b20 696f6e20 6d6f6465 2062726f 77736572 ion mode browser │ │ │ │ - 0x00073b30 2028696e 636c7564 696e670a 09746865 (including..the │ │ │ │ - 0x00073b40 206b6579 626f6172 64207368 6f727463 keyboard shortc │ │ │ │ - 0x00073b50 75742c20 652e672e 20225b72 5d20526f ut, e.g. "[r] Ro │ │ │ │ - 0x00073b60 74617465 22292e00 2875692d 7064662d tate")..(ui-pdf- │ │ │ │ - 0x00073b70 62726f77 73657220 50444656 49455745 browser PDFVIEWE │ │ │ │ - 0x00073b80 520a5573 65205044 46564945 57455220 R.Use PDFVIEWER │ │ │ │ - 0x00073b90 7768656e 20746865 20604d61 6e75616c when the `Manual │ │ │ │ - 0x00073ba0 20285044 46292720 6d656e75 20697465 (PDF)' menu ite │ │ │ │ - 0x00073bb0 6d206973 2073656c 65637465 6420696e m is selected in │ │ │ │ - 0x00073bc0 20746865 2068656c 70206d65 6e752e20 the help menu. │ │ │ │ - 0x00073bd0 49662074 68652060 2875692d 7064662d If the `(ui-pdf- │ │ │ │ - 0x00073be0 76696577 65722e2e 2e292720 636f6d6d viewer...)' comm │ │ │ │ - 0x00073bf0 616e6420 77617320 6e657665 72206578 and was never ex │ │ │ │ - 0x00073c00 65637574 65642c20 7468656e 20746865 ecuted, then the │ │ │ │ - 0x00073c10 20646566 61756c74 20697320 746f2075 default is to u │ │ │ │ - 0x00073c20 73652074 68652076 69657765 72207374 se the viewer st │ │ │ │ - 0x00073c30 6f726564 20696e20 74686520 60504446 ored in the `PDF │ │ │ │ - 0x00073c40 56494557 45522720 656e7669 726f6e6d VIEWER' environm │ │ │ │ - 0x00073c50 656e7420 76617269 61626c65 2e204966 ent variable. If │ │ │ │ - 0x00073c60 20746865 20656e76 69726f6e 6d656e74 the environment │ │ │ │ - 0x00073c70 20766172 6961626c 65206973 20756e73 variable is uns │ │ │ │ - 0x00073c80 65742074 68656e20 60657669 6e636527 et then `evince' │ │ │ │ - 0x00073c90 20697320 75736564 2e000000 2875692d is used....(ui- │ │ │ │ - 0x00073ca0 68746d6c 2d62726f 77736572 2048544d html-browser HTM │ │ │ │ - 0x00073cb0 4c42524f 57534552 290a5573 65204854 LBROWSER).Use HT │ │ │ │ - 0x00073cc0 4d4c4252 4f575345 52207768 656e2074 MLBROWSER when t │ │ │ │ - 0x00073cd0 68652060 4d616e75 616c2028 48544d4c he `Manual (HTML │ │ │ │ - 0x00073ce0 2927206d 656e7520 6974656d 20697320 )' menu item is │ │ │ │ - 0x00073cf0 73656c65 63746564 20696e20 74686520 selected in the │ │ │ │ - 0x00073d00 68656c70 206d656e 752e2049 66207468 help menu. If th │ │ │ │ - 0x00073d10 65206028 75692d68 746d6c2d 62726f77 e `(ui-html-brow │ │ │ │ - 0x00073d20 7365722e 2e2e2927 20636f6d 6d616e64 ser...)' command │ │ │ │ - 0x00073d30 20776173 206e6576 65722065 78656375 was never execu │ │ │ │ - 0x00073d40 7465642c 20746865 6e207468 65206465 ted, then the de │ │ │ │ - 0x00073d50 6661756c 74206973 20746f20 75736520 fault is to use │ │ │ │ - 0x00073d60 74686520 62726f77 73657220 73746f72 the browser stor │ │ │ │ - 0x00073d70 65642069 6e207468 65206057 45424252 ed in the `WEBBR │ │ │ │ - 0x00073d80 4f575345 52272065 6e766972 6f6e6d65 OWSER' environme │ │ │ │ - 0x00073d90 6e742076 61726961 626c652e 20496620 nt variable. If │ │ │ │ - 0x00073da0 74686520 656e7669 726f6e6d 656e7420 the environment │ │ │ │ - 0x00073db0 76617269 61626c65 20697320 756e7365 variable is unse │ │ │ │ - 0x00073dc0 74207468 656e2060 73656e73 69626c65 t then `sensible │ │ │ │ - 0x00073dd0 2d62726f 77736572 27206973 20757365 -browser' is use │ │ │ │ - 0x00073de0 642e0000 312e392e 35000000 28736865 d...1.9.5...(she │ │ │ │ - 0x00073df0 6c6c2053 48454c4c 2d434f4d 4d414e44 ll SHELL-COMMAND │ │ │ │ - 0x00073e00 290a4578 65637574 65207468 65206769 ).Execute the gi │ │ │ │ - 0x00073e10 76656e20 554e4958 20534845 4c4c2d43 ven UNIX SHELL-C │ │ │ │ - 0x00073e20 4f4d4d41 4e442075 73696e67 202f6269 OMMAND using /bi │ │ │ │ - 0x00073e30 6e2f7368 2e204765 6f6d7669 65777761 n/sh. Geomviewwa │ │ │ │ - 0x00073e40 69747320 666f7220 69742074 6f20636f its for it to co │ │ │ │ - 0x00073e50 6d706c65 74652061 6e642077 696c6c20 mplete and will │ │ │ │ - 0x00073e60 62652075 6e726573 706f6e73 69766520 be unresponsive │ │ │ │ - 0x00073e70 756e7469 6c206974 20646f65 732e0000 until it does... │ │ │ │ - 0x00073e80 28777269 74652d73 65787072 20202020 (write-sexpr │ │ │ │ - 0x00073e90 2046494c 454e414d 45204c49 53504f42 FILENAME LISPOB │ │ │ │ - 0x00073ea0 4a454354 290a0957 72697465 73207468 JECT)..Writes th │ │ │ │ - 0x00073eb0 65206769 76656e20 4c495350 4f424a45 e given LISPOBJE │ │ │ │ - 0x00073ec0 43542074 6f204649 4c454e41 4d452e20 CT to FILENAME. │ │ │ │ - 0x00073ed0 54686973 2066756e 6374696f 6e206973 This function is │ │ │ │ - 0x00073ee0 20696e74 656e6465 640a0966 6f722069 intended..for i │ │ │ │ - 0x00073ef0 6e746572 6e616c20 64656275 6767696e nternal debuggin │ │ │ │ - 0x00073f00 67207573 65206f6e 6c792e00 28777269 g use only..(wri │ │ │ │ - 0x00073f10 74652d68 616e646c 65204841 4e444c45 te-handle HANDLE │ │ │ │ - 0x00073f20 4f505320 46494c45 4e414d45 2048414e OPS FILENAME HAN │ │ │ │ - 0x00073f30 444c4529 0a577269 74657320 74686520 DLE).Writes the │ │ │ │ - 0x00073f40 6f626a65 63742075 6e646572 6c79696e object underlyin │ │ │ │ - 0x00073f50 67207468 65206769 76656e20 68616e64 g the given hand │ │ │ │ - 0x00073f60 6c652074 6f204649 4c454e41 4d452e54 le to FILENAME.T │ │ │ │ - 0x00073f70 68697320 66756e63 74696f6e 20697320 his function is │ │ │ │ - 0x00073f80 696e7465 6e646564 20666f72 20696e74 intended for int │ │ │ │ - 0x00073f90 65726e61 6c206465 62756767 696e6720 ernal debugging │ │ │ │ - 0x00073fa0 75736520 6f6e6c79 2e000000 2864756d use only....(dum │ │ │ │ - 0x00073fb0 702d6861 6e646c65 73290a44 756d7020 p-handles).Dump │ │ │ │ - 0x00073fc0 74686520 6c697374 206f6620 63757272 the list of curr │ │ │ │ - 0x00073fd0 656e746c 79206163 74697665 2068616e ently active han │ │ │ │ - 0x00073fe0 646c6573 20746f20 7374646f 75742e54 dles to stdout.T │ │ │ │ - 0x00073ff0 68697320 66756e63 74696f6e 20697320 his function is │ │ │ │ - 0x00074000 696e7465 6e646564 20666f72 20696e74 intended for int │ │ │ │ - 0x00074010 65726e61 6c206465 62756767 696e6720 ernal debugging │ │ │ │ - 0x00074020 75736520 6f6e6c79 2e000000 2864756d use only....(dum │ │ │ │ - 0x00074030 702d706f 6f6c7329 0a44756d 70207468 p-pools).Dump th │ │ │ │ - 0x00074040 65206c69 7374206f 66206375 7272656e e list of curren │ │ │ │ - 0x00074050 746c7920 61637469 76652069 6e707574 tly active input │ │ │ │ - 0x00074060 2d22706f 6f6c7322 20746f20 7374646f -"pools" to stdo │ │ │ │ - 0x00074070 75742e54 68697320 66756e63 74696f6e ut.This function │ │ │ │ - 0x00074080 20697320 696e7465 6e646564 20666f72 is intended for │ │ │ │ - 0x00074090 20696e74 65726e61 6c206465 62756767 internal debugg │ │ │ │ - 0x000740a0 696e6720 75736520 6f6e6c79 2e000000 ing use only.... │ │ │ │ - 0x000740b0 2867656f 6d766965 772d7665 7273696f (geomview-versio │ │ │ │ - 0x000740c0 6e290a09 52657475 726e7320 61207374 n)..Returns a st │ │ │ │ - 0x000740d0 72696e67 20726570 72657365 6e74696e ring representin │ │ │ │ - 0x000740e0 67207468 65207665 7273696f 6e206f66 g the version of │ │ │ │ - 0x000740f0 2067656f 6d766965 77207468 61742069 geomview that i │ │ │ │ - 0x00074100 730a0972 756e6e69 6e672e00 ffffffff s..running...... │ │ │ │ - 0x00074110 00000000 00000000 0000803f 00000000 ...........?.... │ │ │ │ - 0x00074120 0000803f 00000000 56454354 20203130 ...?....VECT 10 │ │ │ │ - 0x00074130 20323020 30202032 20322032 20322032 20 0 2 2 2 2 2 │ │ │ │ - 0x00074140 20322032 20322032 20322020 30203020 2 2 2 2 2 0 0 │ │ │ │ + 0x00070060 00000000 00000000 00000000 10000000 ................ │ │ │ │ + 0x00070070 08000000 01000000 28777269 74652d63 ........(write-c │ │ │ │ + 0x00070080 6f6d6d65 6e747320 46494c45 4e414d45 omments FILENAME │ │ │ │ + 0x00070090 2047454f 4d494420 5049434b 50415448 GEOMID PICKPATH │ │ │ │ + 0x000700a0 290a0977 72697465 204f4f47 4c20434f )..write OOGL CO │ │ │ │ + 0x000700b0 4d4d454e 54206f62 6a656374 7320696e MMENT objects in │ │ │ │ + 0x000700c0 20746865 2047454f 4d494420 68696572 the GEOMID hier │ │ │ │ + 0x000700d0 61726368 79206174 20746865 0a20096c archy at the. .l │ │ │ │ + 0x000700e0 6576656c 206f6620 74686520 7069636b evel of the pick │ │ │ │ + 0x000700f0 20706174 6820746f 2046494c 454e414d path to FILENAM │ │ │ │ + 0x00070100 452e2053 70656369 66696361 6c6c792c E. Specifically, │ │ │ │ + 0x00070110 20434f4d 4d454e54 530a2009 6174206c COMMENTS. .at l │ │ │ │ + 0x00070120 6576656c 20286120 62206320 2e2e2e20 evel (a b c ... │ │ │ │ + 0x00070130 66206729 2077696c 6c206d61 74636820 f g) will match │ │ │ │ + 0x00070140 7069636b 20706174 6873206f 66207468 pick paths of th │ │ │ │ + 0x00070150 6520666f 726d0a20 09286120 62206320 e form. .(a b c │ │ │ │ + 0x00070160 2e2e2e20 66202a29 20776865 7265202a ... f *) where * │ │ │ │ + 0x00070170 20696e63 6c756465 7320616e 79207661 includes any va │ │ │ │ + 0x00070180 6c756520 6f662067 2c20616e 6420616c lue of g, and al │ │ │ │ + 0x00070190 736f0a20 09616e79 2076616c 75657320 so. .any values │ │ │ │ + 0x000701a0 6f662070 6f737369 626c6520 66757274 of possible furt │ │ │ │ + 0x000701b0 68657220 696e6469 63657320 682c692c her indices h,i, │ │ │ │ + 0x000701c0 6a2c2065 74632e20 54686520 7069636b j, etc. The pick │ │ │ │ + 0x000701d0 0a200970 61746820 28726574 75726e65 . .path (returne │ │ │ │ + 0x000701e0 6420696e 20746865 20227069 636b2220 d in the "pick" │ │ │ │ + 0x000701f0 636f6d6d 616e6429 20697320 61206c69 command) is a li │ │ │ │ + 0x00070200 7374206f 660a2009 696e7465 67657220 st of. .integer │ │ │ │ + 0x00070210 636f756e 74657273 20737065 63696679 counters specify │ │ │ │ + 0x00070220 696e6720 61207375 62706172 74206f66 ing a subpart of │ │ │ │ + 0x00070230 20612068 69657261 72636869 63616c0a a hierarchical. │ │ │ │ + 0x00070240 20094f4f 474c206f 626a6563 742e2044 .OOGL object. D │ │ │ │ + 0x00070250 65736365 6e742069 6e746f20 6120636f escent into a co │ │ │ │ + 0x00070260 6d706c65 78206f62 6a656374 20284c49 mplex object (LI │ │ │ │ + 0x00070270 5354206f 7220494e 5354290a 20096164 ST or INST). .ad │ │ │ │ + 0x00070280 64732061 206e6577 20696e74 65676572 ds a new integer │ │ │ │ + 0x00070290 20746f20 74686520 70617468 2e205472 to the path. Tr │ │ │ │ + 0x000702a0 61766572 73616c20 6f662073 696d706c aversal of simpl │ │ │ │ + 0x000702b0 65206f62 6a656374 730a2009 696e6372 e objects. .incr │ │ │ │ + 0x000702c0 656d656e 74732074 68652063 6f756e74 ements the count │ │ │ │ + 0x000702d0 65722061 74207468 65206375 7272656e er at the curren │ │ │ │ + 0x000702e0 74206c65 76656c2e 0a200949 6e646976 t level.. .Indiv │ │ │ │ + 0x000702f0 69647561 6c20434f 4d4d454e 54532061 idual COMMENTS a │ │ │ │ + 0x00070300 72652065 6e636c6f 73656420 62792063 re enclosed by c │ │ │ │ + 0x00070310 75726c79 20627261 6365732c 20616e64 urly braces, and │ │ │ │ + 0x00070320 20746865 0a200965 6e746972 65207374 the. .entire st │ │ │ │ + 0x00070330 72696e67 206f6620 7a65726f 2c206f6e ring of zero, on │ │ │ │ + 0x00070340 652c206f 72206d6f 72652043 4f4d4d45 e, or more COMME │ │ │ │ + 0x00070350 4e545320 28777269 7474656e 20696e0a NTS (written in. │ │ │ │ + 0x00070360 20097468 65206f72 64657220 696e2077 .the order in w │ │ │ │ + 0x00070370 68696368 20746865 79206172 6520656e hich they are en │ │ │ │ + 0x00070380 636f756e 74657265 64206475 72696e67 countered during │ │ │ │ + 0x00070390 20686965 72617263 68790a20 09747261 hierarchy. .tra │ │ │ │ + 0x000703a0 76657273 616c2920 69732065 6e636c6f versal) is enclo │ │ │ │ + 0x000703b0 73656420 62792070 6172656e 74686573 sed by parenthes │ │ │ │ + 0x000703c0 65732e0a 20202020 20202020 0a202020 es.. . │ │ │ │ + 0x000703d0 20202020 204e6f74 65207468 61742061 Note that a │ │ │ │ + 0x000703e0 72626974 72617279 20646174 61206361 rbitrary data ca │ │ │ │ + 0x000703f0 6e206f6e 6c792062 65207061 73736564 n only be passed │ │ │ │ + 0x00070400 20746872 6f756768 20746865 204f4f47 through the OOG │ │ │ │ + 0x00070410 4c0a2009 6c696272 61726965 73206173 L. .libraries as │ │ │ │ + 0x00070420 2066756c 6c2d666c 65646765 64204f4f full-fledged OO │ │ │ │ + 0x00070430 474c2043 4f4d4d45 4e54206f 626a6563 GL COMMENT objec │ │ │ │ + 0x00070440 74732c20 77686963 68206361 6e206265 ts, which can be │ │ │ │ + 0x00070450 0a200961 74746163 68656420 746f206f . .attached to o │ │ │ │ + 0x00070460 74686572 204f4f47 4c206f62 6a656374 ther OOGL object │ │ │ │ + 0x00070470 73207669 61207468 65204c49 53542074 s via the LIST t │ │ │ │ + 0x00070480 79706520 61732064 65736372 69626564 ype as described │ │ │ │ + 0x00070490 0a200961 626f7665 2e204f72 64696e61 . .above. Ordina │ │ │ │ + 0x000704a0 72792063 6f6d6d65 6e747320 696e204f ry comments in O │ │ │ │ + 0x000704b0 4f474c20 66696c65 73202869 2e652e20 OGL files (i.e. │ │ │ │ + 0x000704c0 65766572 79746869 6e672061 66746572 everything after │ │ │ │ + 0x000704d0 0a200927 2327206f 6e206120 6c696e65 . .'#' on a line │ │ │ │ + 0x000704e0 29206172 65206967 6e6f7265 64206174 ) are ignored at │ │ │ │ + 0x000704f0 20776865 6e207468 65206669 6c652069 when the file i │ │ │ │ + 0x00070500 73206c6f 61646564 20616e64 0a200963 s loaded and. .c │ │ │ │ + 0x00070510 616e6e6f 74206265 20726574 75726e65 annot be returne │ │ │ │ + 0x00070520 642e0000 28736574 2d636f6e 666f726d d...(set-conform │ │ │ │ + 0x00070530 616c2d72 6566696e 6520434d 58205b4e al-refine CMX [N │ │ │ │ + 0x00070540 205b5348 4f574544 4745535d 5d290a09 [SHOWEDGES]]).. │ │ │ │ + 0x00070550 53657473 20746865 20706172 616d6574 Sets the paramet │ │ │ │ + 0x00070560 65727320 666f7220 74686520 72656669 ers for the refi │ │ │ │ + 0x00070570 6e656d65 6e742061 6c676f72 6974686d nement algorithm │ │ │ │ + 0x00070580 20757365 6420696e 20647261 77696e67 used in drawing │ │ │ │ + 0x00070590 0a09696e 20746865 20636f6e 666f726d ..in the conform │ │ │ │ + 0x000705a0 616c206d 6f64656c 2e202043 4d582069 al model. CMX i │ │ │ │ + 0x000705b0 73207468 6520636f 73696e65 206f6620 s the cosine of │ │ │ │ + 0x000705c0 74686520 6d617869 6d756d20 616e676c the maximum angl │ │ │ │ + 0x000705d0 650a0961 6e206564 67652063 616e2062 e..an edge can b │ │ │ │ + 0x000705e0 656e6420 6265666f 72652069 74206973 end before it is │ │ │ │ + 0x000705f0 20726566 696e6564 2e202049 74732076 refined. Its v │ │ │ │ + 0x00070600 616c7565 2073686f 756c6420 62652062 alue should be b │ │ │ │ + 0x00070610 65747765 656e0a09 2d312061 6e642031 etween..-1 and 1 │ │ │ │ + 0x00070620 3b207468 65206465 6661756c 74206973 ; the default is │ │ │ │ + 0x00070630 20302e39 353b2064 65637265 6173696e 0.95; decreasin │ │ │ │ + 0x00070640 67206974 73207661 6c756520 77696c6c g its value will │ │ │ │ + 0x00070650 20636175 7365206c 6573730a 09726566 cause less..ref │ │ │ │ + 0x00070660 696e656d 656e742e 20204e20 69732074 inement. N is t │ │ │ │ + 0x00070670 6865206d 6178696d 756d206e 756d6265 he maximum numbe │ │ │ │ + 0x00070680 72206f66 20697465 72617469 6f6e7320 r of iterations │ │ │ │ + 0x00070690 6f662072 6566696e 696e673b 0a097468 of refining;..th │ │ │ │ + 0x000706a0 65206465 6661756c 74206973 20362e20 e default is 6. │ │ │ │ + 0x000706b0 2053484f 57454447 45532c20 77686963 SHOWEDGES, whic │ │ │ │ + 0x000706c0 68207368 6f756c64 20626520 226e6f22 h should be "no" │ │ │ │ + 0x000706d0 206f7220 22796573 222c0a09 64657465 or "yes",..dete │ │ │ │ + 0x000706e0 726d696e 65732077 68657468 65722069 rmines whether i │ │ │ │ + 0x000706f0 6e746572 696f7220 65646765 7320696e nterior edges in │ │ │ │ + 0x00070700 20746865 20726566 696e656d 656e7420 the refinement │ │ │ │ + 0x00070710 61726520 64726177 6e2e0000 28736574 are drawn...(set │ │ │ │ + 0x00070720 2d6d6f74 696f6e73 63616c65 2058290a -motionscale X). │ │ │ │ + 0x00070730 09536574 20746865 206d6f74 696f6e20 .Set the motion │ │ │ │ + 0x00070740 7363616c 65206661 63746f72 20746f20 scale factor to │ │ │ │ + 0x00070750 58202864 65666175 6c742076 616c7565 X (default value │ │ │ │ + 0x00070760 20302e35 292e2020 54686573 650a0963 0.5). These..c │ │ │ │ + 0x00070770 6f6d6d61 6e647320 7363616c 65207468 ommands scale th │ │ │ │ + 0x00070780 65697220 6d6f7469 6f6e2062 7920616e eir motion by an │ │ │ │ + 0x00070790 20616d6f 756e7420 77686963 68206465 amount which de │ │ │ │ + 0x000707a0 70656e64 73206f6e 20746865 0a096469 pends on the..di │ │ │ │ + 0x000707b0 7374616e 63652066 726f6d20 74686520 stance from the │ │ │ │ + 0x000707c0 6672616d 6520746f 20746865 2063656e frame to the cen │ │ │ │ + 0x000707d0 74657220 616e6420 6f6e2074 68652073 ter and on the s │ │ │ │ + 0x000707e0 697a6520 6f662074 68650a09 6672616d ize of the..fram │ │ │ │ + 0x000707f0 652e2020 53706563 69666963 616c6c79 e. Specifically │ │ │ │ + 0x00070800 2c207468 65792073 63616c65 2062790a , they scale by. │ │ │ │ + 0x00070810 09202020 20202020 20646973 74202b20 . dist + │ │ │ │ + 0x00070820 7363616c 656f6628 6672616d 6529202a scaleof(frame) * │ │ │ │ + 0x00070830 206d6f74 696f6e73 63616c65 0a097768 motionscale..wh │ │ │ │ + 0x00070840 65726520 64697374 20697320 74686520 ere dist is the │ │ │ │ + 0x00070850 64697374 616e6365 2066726f 6d207468 distance from th │ │ │ │ + 0x00070860 65206365 6e746572 20746f20 74686520 e center to the │ │ │ │ + 0x00070870 6672616d 6520616e 640a096d 6f74696f frame and..motio │ │ │ │ + 0x00070880 6e736361 6c652069 73207468 65206d6f nscale is the mo │ │ │ │ + 0x00070890 74696f6e 20736361 6c652066 6163746f tion scale facto │ │ │ │ + 0x000708a0 72207365 74206279 20746869 73206675 r set by this fu │ │ │ │ + 0x000708b0 6e637469 6f6e2e0a 09536361 6c656f66 nction...Scaleof │ │ │ │ + 0x000708c0 28667261 6d652920 6d656173 75726573 (frame) measures │ │ │ │ + 0x000708d0 20746865 2073697a 65206f66 20746865 the size of the │ │ │ │ + 0x000708e0 20667261 6d65206f 626a6563 742e0000 frame object... │ │ │ │ + 0x000708f0 28657869 74290a09 5465726d 696e6174 (exit)..Terminat │ │ │ │ + 0x00070900 65732067 656f6d76 6965772e 00000000 es geomview..... │ │ │ │ + 0x00070910 286d6572 67652d62 61736561 70202020 (merge-baseap │ │ │ │ + 0x00070920 41505045 4152414e 4345290a 094d6572 APPEARANCE)..Mer │ │ │ │ + 0x00070930 67652069 6e20736f 6d652061 70706561 ge in some appea │ │ │ │ + 0x00070940 72616e63 65206368 61726163 74657269 rance characteri │ │ │ │ + 0x00070950 73746963 7320746f 20746865 20626173 stics to the bas │ │ │ │ + 0x00070960 65206465 6661756c 740a0961 70706561 e default..appea │ │ │ │ + 0x00070970 72616e63 65202861 70706c69 65642074 rance (applied t │ │ │ │ + 0x00070980 6f206576 65727920 67656f6d 20626566 o every geom bef │ │ │ │ + 0x00070990 6f726520 69747320 6f776e20 61707065 ore its own appe │ │ │ │ + 0x000709a0 72616e63 65292e0a 094c6967 6874696e rance)...Lightin │ │ │ │ + 0x000709b0 67206973 20747970 6963616c 6c792069 g is typically i │ │ │ │ + 0x000709c0 6e636c75 64656420 696e2074 68652062 ncluded in the b │ │ │ │ + 0x000709d0 61736520 61707065 6172616e 63652e00 ase appearance.. │ │ │ │ + 0x000709e0 2877696e 646f7720 20202020 20202020 (window │ │ │ │ + 0x000709f0 43414d2d 49442020 57494e44 4f57290a CAM-ID WINDOW). │ │ │ │ + 0x00070a00 09537065 63696679 20617474 72696275 .Specify attribu │ │ │ │ + 0x00070a10 74657320 666f7220 74686520 77696e64 tes for the wind │ │ │ │ + 0x00070a20 6f77206f 66204341 4d2d4944 2c20652e ow of CAM-ID, e. │ │ │ │ + 0x00070a30 672e2069 74732073 697a650a 096f7220 g. its size..or │ │ │ │ + 0x00070a40 696e6974 69616c20 706f7369 74696f6e initial position │ │ │ │ + 0x00070a50 2c20696e 20746865 204f4f47 4c205769 , in the OOGL Wi │ │ │ │ + 0x00070a60 6e646f77 2073796e 7461782e 0a095468 ndow syntax...Th │ │ │ │ + 0x00070a70 65207370 65636961 6c204341 4d2d4944 e special CAM-ID │ │ │ │ + 0x00070a80 20226465 6661756c 74222073 70656369 "default" speci │ │ │ │ + 0x00070a90 66696573 0a097072 6f706572 74696573 fies..properties │ │ │ │ + 0x00070aa0 206f6620 66757475 72652077 696e646f of future windo │ │ │ │ + 0x00070ab0 77732028 63726561 74656420 62792022 ws (created by " │ │ │ │ + 0x00070ac0 63616d65 72612220 6f720a09 226e6577 camera" or.."new │ │ │ │ + 0x00070ad0 2d63616d 65726122 292e0000 2862626f -camera")...(bbo │ │ │ │ + 0x00070ae0 782d636f 6c6f7220 20202020 47454f4d x-color GEOM │ │ │ │ + 0x00070af0 2d494420 52204720 42290a09 53657420 -ID R G B)..Set │ │ │ │ + 0x00070b00 74686520 626f756e 64696e67 2d626f78 the bounding-box │ │ │ │ + 0x00070b10 20636f6c 6f72206f 66204745 4f4d2d49 color of GEOM-I │ │ │ │ + 0x00070b20 443b2052 20472042 20617265 206e756d D; R G B are num │ │ │ │ + 0x00070b30 62657273 0a096265 74776565 6e203020 bers..between 0 │ │ │ │ + 0x00070b40 616e6420 312e0000 28626163 6b636f6c and 1...(backcol │ │ │ │ + 0x00070b50 6f722020 20202020 43414d2d 49442052 or CAM-ID R │ │ │ │ + 0x00070b60 20472042 290a0953 65742074 68652062 G B)..Set the b │ │ │ │ + 0x00070b70 61636b67 726f756e 6420636f 6c6f7220 ackground color │ │ │ │ + 0x00070b80 6f662043 414d2d49 443b2052 20472042 of CAM-ID; R G B │ │ │ │ + 0x00070b90 20617265 206e756d 62657273 0a096265 are numbers..be │ │ │ │ + 0x00070ba0 74776565 6e203020 616e6420 312e0000 tween 0 and 1... │ │ │ │ + 0x00070bb0 286c696e 65732d63 6c6f7365 72202020 (lines-closer │ │ │ │ + 0x00070bc0 43414d2d 49442044 49535429 0a094472 CAM-ID DIST)..Dr │ │ │ │ + 0x00070bd0 6177206c 696e6573 2028696e 636c7564 aw lines (includ │ │ │ │ + 0x00070be0 696e6720 65646765 73292063 6c6f7365 ing edges) close │ │ │ │ + 0x00070bf0 7220746f 20746865 2063616d 65726120 r to the camera │ │ │ │ + 0x00070c00 7468616e 20706f6c 79676f6e 730a0962 than polygons..b │ │ │ │ + 0x00070c10 79204449 5354202f 2031305e 3520206f y DIST / 10^5 o │ │ │ │ + 0x00070c20 66207468 65205a2d 62756666 65722072 f the Z-buffer r │ │ │ │ + 0x00070c30 616e6765 2e202044 49535420 3d20332e ange. DIST = 3. │ │ │ │ + 0x00070c40 30206279 20646566 61756c74 2e0a0949 0 by default...I │ │ │ │ + 0x00070c50 66204449 53542069 7320746f 6f20736d f DIST is too sm │ │ │ │ + 0x00070c60 616c6c2c 2061206c 696e6520 6c79696e all, a line lyin │ │ │ │ + 0x00070c70 67206f6e 20612073 75726661 6365206d g on a surface m │ │ │ │ + 0x00070c80 61792062 650a0964 6f747465 64206f72 ay be..dotted or │ │ │ │ + 0x00070c90 20696e76 69736962 6c652c20 64657065 invisible, depe │ │ │ │ + 0x00070ca0 6e64696e 67206f6e 20746865 20766965 nding on the vie │ │ │ │ + 0x00070cb0 77706f69 6e742e0a 09496620 44495354 wpoint...If DIST │ │ │ │ + 0x00070cc0 20697320 746f6f20 6c617267 652c206c is too large, l │ │ │ │ + 0x00070cd0 696e6573 206d6179 20617070 65617220 ines may appear │ │ │ │ + 0x00070ce0 696e2066 726f6e74 206f6620 73757266 in front of surf │ │ │ │ + 0x00070cf0 61636573 0a097468 61742074 68657920 aces..that they │ │ │ │ + 0x00070d00 61637475 616c6c79 206c6965 20626568 actually lie beh │ │ │ │ + 0x00070d10 696e642e 2020476f 6f642076 616c7565 ind. Good value │ │ │ │ + 0x00070d20 7320666f 72204449 53542076 61727920 s for DIST vary │ │ │ │ + 0x00070d30 77697468 0a097468 65207363 656e652c with..the scene, │ │ │ │ + 0x00070d40 20766965 77706f69 6e742c20 616e6420 viewpoint, and │ │ │ │ + 0x00070d50 64697374 616e6365 20626574 7765656e distance between │ │ │ │ + 0x00070d60 206e6561 7220616e 64206661 7220636c near and far cl │ │ │ │ + 0x00070d70 69707069 6e670a09 706c616e 65732e20 ipping..planes. │ │ │ │ + 0x00070d80 20546869 73206665 61747572 65206973 This feature is │ │ │ │ + 0x00070d90 2061206b 6c756467 652c2062 75742063 a kludge, but c │ │ │ │ + 0x00070da0 616e2062 65206865 6c706675 6c2e0000 an be helpful... │ │ │ │ + 0x00070db0 286e6f72 6d616c69 7a617469 6f6e2020 (normalization │ │ │ │ + 0x00070dc0 47454f4d 2d494420 7b656163 687c6e6f GEOM-ID {each|no │ │ │ │ + 0x00070dd0 6e657c61 6c6c7c6b 6565707d 290a0953 ne|all|keep})..S │ │ │ │ + 0x00070de0 65742074 6865206e 6f726d61 6c697a61 et the normaliza │ │ │ │ + 0x00070df0 74696f6e 20737461 74757320 6f662047 tion status of G │ │ │ │ + 0x00070e00 454f4d2d 49442e0a 09226e6f 6e652220 EOM-ID..."none" │ │ │ │ + 0x00070e10 73757070 72657373 65732061 6c6c206e suppresses all n │ │ │ │ + 0x00070e20 6f726d61 6c697a61 74696f6e 2e0a0922 ormalization..." │ │ │ │ + 0x00070e30 65616368 22206e6f 726d616c 697a6573 each" normalizes │ │ │ │ + 0x00070e40 20746865 206f626a 65637427 7320626f the object's bo │ │ │ │ + 0x00070e50 756e6469 6e672062 6f782074 6f206669 unding box to fi │ │ │ │ + 0x00070e60 7420696e 746f2074 68652075 6e69740a t into the unit. │ │ │ │ + 0x00070e70 09202020 73706865 72652c20 77697468 . sphere, with │ │ │ │ + 0x00070e80 20746865 2063656e 74657220 6f662069 the center of i │ │ │ │ + 0x00070e90 74732062 6f756e64 696e6720 626f7820 ts bounding box │ │ │ │ + 0x00070ea0 7472616e 736c6174 65640a09 20202074 translated.. t │ │ │ │ + 0x00070eb0 6f207468 65206f72 6967696e 2e202054 o the origin. T │ │ │ │ + 0x00070ec0 68652062 6f782069 73207363 616c6564 he box is scaled │ │ │ │ + 0x00070ed0 20737563 68207468 61742069 7473206c such that its l │ │ │ │ + 0x00070ee0 6f6e6720 64696167 6f6e616c 2c0a0920 ong diagonal,.. │ │ │ │ + 0x00070ef0 20207371 72742828 786d6178 2d786d69 sqrt((xmax-xmi │ │ │ │ + 0x00070f00 6e295e32 202b2028 796d6178 2d796d69 n)^2 + (ymax-ymi │ │ │ │ + 0x00070f10 6e295e32 202b2028 7a6d6178 2d7a6d69 n)^2 + (zmax-zmi │ │ │ │ + 0x00070f20 6e295e32 292c2069 7320322e 0a092261 n)^2), is 2..."a │ │ │ │ + 0x00070f30 6c6c2220 72657365 6d626c65 73202265 ll" resembles "e │ │ │ │ + 0x00070f40 61636822 2c206578 63657074 20776865 ach", except whe │ │ │ │ + 0x00070f50 6e20616e 206f626a 65637420 69732063 n an object is c │ │ │ │ + 0x00070f60 68616e67 696e670a 09202020 28652e67 hanging.. (e.g │ │ │ │ + 0x00070f70 2e207768 656e2069 74732067 656f6d65 . when its geome │ │ │ │ + 0x00070f80 74727920 69732062 65696e67 20636861 try is being cha │ │ │ │ + 0x00070f90 6e676564 20627920 616e2065 78746572 nged by an exter │ │ │ │ + 0x00070fa0 6e616c20 70726f67 72616d29 2e0a0a09 nal program).... │ │ │ │ + 0x00070fb0 20202054 68656e2c 20226561 63682220 Then, "each" │ │ │ │ + 0x00070fc0 74696768 746c7920 66697473 20746865 tightly fits the │ │ │ │ + 0x00070fd0 20626f75 6e64696e 6720626f 78206172 bounding box ar │ │ │ │ + 0x00070fe0 6f756e64 20746865 0a092020 206f626a ound the.. obj │ │ │ │ + 0x00070ff0 65637420 7768656e 65766572 20697420 ect whenever it │ │ │ │ + 0x00071000 6368616e 67657320 616e6420 6e6f726d changes and norm │ │ │ │ + 0x00071010 616c697a 65732061 63636f72 64696e67 alizes according │ │ │ │ + 0x00071020 6c792c0a 09202020 7768696c 65202261 ly,.. while "a │ │ │ │ + 0x00071030 6c6c2220 6e6f726d 616c697a 65732074 ll" normalizes t │ │ │ │ + 0x00071040 68652075 6e696f6e 206f6620 616c6c20 he union of all │ │ │ │ + 0x00071050 76617269 616e7473 206f6620 74686520 variants of the │ │ │ │ + 0x00071060 6f626a65 63740a09 20202061 6e64206e object.. and n │ │ │ │ + 0x00071070 6f726d61 6c697a65 73206163 636f7264 ormalizes accord │ │ │ │ + 0x00071080 696e676c 792e0a0a 09226b65 65702220 ingly...."keep" │ │ │ │ + 0x00071090 6c656176 65732074 68652063 75727265 leaves the curre │ │ │ │ + 0x000710a0 6e74206e 6f726d61 6c697a61 74696f6e nt normalization │ │ │ │ + 0x000710b0 20747261 6e73666f 726d2075 6e636861 transform uncha │ │ │ │ + 0x000710c0 6e676564 0a097768 656e2074 6865206f nged..when the o │ │ │ │ + 0x000710d0 626a6563 74206368 616e6765 732e2020 bject changes. │ │ │ │ + 0x000710e0 4974206d 61792062 65207573 6566756c It may be useful │ │ │ │ + 0x000710f0 20746f20 6170706c 79202265 61636822 to apply "each" │ │ │ │ + 0x00071100 206f720a 0922616c 6c22206e 6f726d61 or.."all" norma │ │ │ │ + 0x00071110 6c697a61 74696f6e 20617070 6c792074 lization apply t │ │ │ │ + 0x00071120 6f207468 65206669 72737420 76657273 o the first vers │ │ │ │ + 0x00071130 696f6e20 6f662061 20636861 6e67696e ion of a changin │ │ │ │ + 0x00071140 670a096f 626a6563 7420746f 20627269 g..object to bri │ │ │ │ + 0x00071150 6e672069 7420696e 20766965 772c2074 ng it in view, t │ │ │ │ + 0x00071160 68656e20 73776974 63682074 6f20226b hen switch to "k │ │ │ │ + 0x00071170 65657022 00000000 28706963 6b61626c eep"....(pickabl │ │ │ │ + 0x00071180 65202020 20202020 47454f4d 2d494420 e GEOM-ID │ │ │ │ + 0x00071190 7b796573 7c6e6f7d 290a0953 61792077 {yes|no})..Say w │ │ │ │ + 0x000711a0 68657468 6572206f 72206e6f 74204745 hether or not GE │ │ │ │ + 0x000711b0 4f4d2d49 44206973 20696e63 6c756465 OM-ID is include │ │ │ │ + 0x000711c0 6420696e 20746865 20706f6f 6c206f66 d in the pool of │ │ │ │ + 0x000711d0 206f626a 65637473 0a097468 61742063 objects..that c │ │ │ │ + 0x000711e0 6f756c64 20626520 72657475 726e6564 ould be returned │ │ │ │ + 0x000711f0 2066726f 6d207468 65207069 636b2063 from the pick c │ │ │ │ + 0x00071200 6f6d6d61 6e642e00 28687370 68657265 ommand..(hsphere │ │ │ │ + 0x00071210 2d647261 77202020 43414d49 44205b79 -draw CAMID [y │ │ │ │ + 0x00071220 65737c6e 6f5d290a 09536179 20776865 es|no])..Say whe │ │ │ │ + 0x00071230 74686572 20746f20 64726177 20612075 ther to draw a u │ │ │ │ + 0x00071240 6e697420 73706865 72653a20 74686520 nit sphere: the │ │ │ │ + 0x00071250 73706865 72652061 7420696e 66696e69 sphere at infini │ │ │ │ + 0x00071260 74792069 6e0a0968 79706572 626f6c69 ty in..hyperboli │ │ │ │ + 0x00071270 63207370 6163652c 20616e64 20612072 c space, and a r │ │ │ │ + 0x00071280 65666572 656e6365 20737068 65726520 eference sphere │ │ │ │ + 0x00071290 696e2045 75636c69 6465616e 20616e64 in Euclidean and │ │ │ │ + 0x000712a0 20737068 65726963 616c0a09 73706163 spherical..spac │ │ │ │ + 0x000712b0 65732e20 20496620 74686520 7365636f es. If the seco │ │ │ │ + 0x000712c0 6e642061 7267756d 656e7420 6973206f nd argument is o │ │ │ │ + 0x000712d0 6d697474 65642c20 22796573 22206973 mitted, "yes" is │ │ │ │ + 0x000712e0 20617373 756d6564 2e000000 28696e68 assumed....(inh │ │ │ │ + 0x000712f0 69626974 2d776172 6e696e67 20535452 ibit-warning STR │ │ │ │ + 0x00071300 494e4729 0a09496e 68696269 74207761 ING)..Inhibit wa │ │ │ │ + 0x00071310 726e696e 6720696e 68626974 73206765 rning inhbits ge │ │ │ │ + 0x00071320 6f6d7669 65772066 726f6d20 64697370 omview from disp │ │ │ │ + 0x00071330 6c617969 6e672061 0a097061 72746963 laying a..partic │ │ │ │ + 0x00071340 756c6172 20776172 6e696e67 206d6573 ular warning mes │ │ │ │ + 0x00071350 73616765 20646574 65726d69 6e656420 sage determined │ │ │ │ + 0x00071360 62792053 5452494e 472e0a09 41742070 by STRING...At p │ │ │ │ + 0x00071370 72657365 6e742074 68657265 20617265 resent there are │ │ │ │ + 0x00071380 206e6f20 7761726e 696e6720 6d657373 no warning mess │ │ │ │ + 0x00071390 61676573 20746861 74207468 69730a09 ages that this.. │ │ │ │ + 0x000713a0 6170706c 69657320 746f2c20 736f2074 applies to, so t │ │ │ │ + 0x000713b0 68697320 636f6d6d 616e6420 69732072 his command is r │ │ │ │ + 0x000713c0 61746865 72207573 656c6573 732e0000 ather useless... │ │ │ │ + 0x000713d0 28686d6f 64656c20 43414d49 44207b76 (hmodel CAMID {v │ │ │ │ + 0x000713e0 69727475 616c7c70 726f6a65 63746976 irtual|projectiv │ │ │ │ + 0x000713f0 657c636f 6e666f72 6d616c7d 290a0953 e|conformal})..S │ │ │ │ + 0x00071400 65742074 6865206d 6f64656c 20757365 et the model use │ │ │ │ + 0x00071410 6420746f 20646973 706c6179 2067656f d to display geo │ │ │ │ + 0x00071420 6d657472 7920696e 0a097468 69732063 metry in..this c │ │ │ │ + 0x00071430 616d6572 613b2073 65652061 6c736f20 amera; see also │ │ │ │ + 0x00071440 22737061 6365222e 00000000 28737061 "space".....(spa │ │ │ │ + 0x00071450 6365207b 6575636c 69646561 6e7c6879 ce {euclidean|hy │ │ │ │ + 0x00071460 70657262 6f6c6963 7c737068 65726963 perbolic|spheric │ │ │ │ + 0x00071470 616c7d29 0a095365 74207468 65207370 al})..Set the sp │ │ │ │ + 0x00071480 61636520 6173736f 63696174 65642077 ace associated w │ │ │ │ + 0x00071490 69746820 74686520 776f726c 642e0000 ith the world... │ │ │ │ + 0x000714a0 28737465 72656f77 696e0943 414d2d49 (stereowin.CAM-I │ │ │ │ + 0x000714b0 4420205b 6e6f7c68 6f72697a 6f6e7461 D [no|horizonta │ │ │ │ + 0x000714c0 6c7c7665 72746963 616c7c63 6f6c6f72 l|vertical|color │ │ │ │ + 0x000714d0 65645d20 5b676170 73697a65 5d290a09 ed] [gapsize]).. │ │ │ │ + 0x000714e0 436f6e66 69677572 65204341 4d2d4944 Configure CAM-ID │ │ │ │ + 0x000714f0 20617320 61207374 6572656f 2077696e as a stereo win │ │ │ │ + 0x00071500 646f772e 0a096e6f 3a20656e 74697265 dow...no: entire │ │ │ │ + 0x00071510 2077696e 646f7720 69732061 2073696e window is a sin │ │ │ │ + 0x00071520 676c6520 70616e65 2c207374 6572656f gle pane, stereo │ │ │ │ + 0x00071530 20646973 61626c65 640a0968 6f72697a disabled..horiz │ │ │ │ + 0x00071540 6f6e7461 6c3a2073 706c6974 206c6566 ontal: split lef │ │ │ │ + 0x00071550 742f7269 6768743a 206c6566 74206973 t/right: left is │ │ │ │ + 0x00071560 20737465 72656f20 65796523 302c2072 stereo eye#0, r │ │ │ │ + 0x00071570 69676874 20697320 23312e0a 09766572 ight is #1...ver │ │ │ │ + 0x00071580 74696361 6c3a2073 706c6974 20746f70 tical: split top │ │ │ │ + 0x00071590 2f626f74 746f6d3a 20626f74 746f6d20 /bottom: bottom │ │ │ │ + 0x000715a0 69732065 79652330 2c20746f 70206973 is eye#0, top is │ │ │ │ + 0x000715b0 2023312e 0a09636f 6c6f7265 643a2070 #1...colored: p │ │ │ │ + 0x000715c0 616e6573 206f7665 726c6170 2c207265 anes overlap, re │ │ │ │ + 0x000715d0 64206973 20737465 72656f20 65796523 d is stereo eye# │ │ │ │ + 0x000715e0 302c2063 79616e20 69732023 312e0a09 0, cyan is #1... │ │ │ │ + 0x000715f0 41206761 70206f66 20226761 7073697a A gap of "gapsiz │ │ │ │ + 0x00071600 65222070 6978656c 73206973 206c6566 e" pixels is lef │ │ │ │ + 0x00071610 74206265 74776565 6e207375 6277696e t between subwin │ │ │ │ + 0x00071620 646f7773 3b0a0969 66206f6d 69747465 dows;..if omitte │ │ │ │ + 0x00071630 642c2073 75627769 6e646f77 73206172 d, subwindows ar │ │ │ │ + 0x00071640 65206164 6a616365 6e742e0a 09496620 e adjacent...If │ │ │ │ + 0x00071650 626f7468 206c6179 6f757420 616e6420 both layout and │ │ │ │ + 0x00071660 67617073 697a6520 61726520 6f6d6974 gapsize are omit │ │ │ │ + 0x00071670 7465642c 20652e67 2e202873 74657265 ted, e.g. (stere │ │ │ │ + 0x00071680 6f77696e 2043414d 2d494429 2c0a0972 owin CAM-ID),..r │ │ │ │ + 0x00071690 65747572 6e732063 75727265 6e742073 eturns current s │ │ │ │ + 0x000716a0 65747469 6e677320 61732061 20606028 ettings as a ``( │ │ │ │ + 0x000716b0 73746572 656f7769 6e202e2e 2e292727 stereowin ...)'' │ │ │ │ + 0x000716c0 20636f6d 6d616e64 206c6973 742e0a09 command list... │ │ │ │ + 0x000716d0 54686973 20636f6d 6d616e64 20646f65 This command doe │ │ │ │ + 0x000716e0 736e2774 20736574 20737465 72656f20 sn't set stereo │ │ │ │ + 0x000716f0 70726f6a 65637469 6f6e3b20 75736520 projection; use │ │ │ │ + 0x00071700 60606d65 72676520 63616d65 72612727 ``merge camera'' │ │ │ │ + 0x00071710 206f720a 09606063 616d6572 61272720 or..``camera'' │ │ │ │ + 0x00071720 746f2073 65742074 68652073 74657265 to set the stere │ │ │ │ + 0x00071730 79657320 7472616e 73666f72 6d732c20 yes transforms, │ │ │ │ + 0x00071740 616e6420 60606d65 72676520 77696e64 and ``merge wind │ │ │ │ + 0x00071750 6f772727 206f720a 09606077 696e646f ow'' or..``windo │ │ │ │ + 0x00071760 77272720 746f2073 65742074 68652070 w'' to set the p │ │ │ │ + 0x00071770 6978656c 20617370 65637420 72617469 ixel aspect rati │ │ │ │ + 0x00071780 6f202620 77696e64 6f772070 6f736974 o & window posit │ │ │ │ + 0x00071790 696f6e20 6966206e 65656465 642e0000 ion if needed... │ │ │ │ + 0x000717a0 28736f66 742d7368 61646572 20204341 (soft-shader CA │ │ │ │ + 0x000717b0 4d2d4944 20207b6f 6e7c6f66 667c746f M-ID {on|off|to │ │ │ │ + 0x000717c0 67676c65 7d290a09 53656c65 63742077 ggle})..Select w │ │ │ │ + 0x000717d0 68657468 65722074 6f207573 6520736f hether to use so │ │ │ │ + 0x000717e0 66747761 7265206f 72206861 72647761 ftware or hardwa │ │ │ │ + 0x000717f0 72652073 68616469 6e672069 6e207468 re shading in th │ │ │ │ + 0x00071800 61742063 616d6572 612e0000 28657665 at camera...(eve │ │ │ │ + 0x00071810 72742020 20202020 20202020 47454f4d rt GEOM │ │ │ │ + 0x00071820 2d494420 5b796573 7c6e6f5d 290a0953 -ID [yes|no])..S │ │ │ │ + 0x00071830 65742074 6865206e 6f726d61 6c206576 et the normal ev │ │ │ │ + 0x00071840 65727369 6f6e2073 74617465 206f6620 ersion state of │ │ │ │ + 0x00071850 47454f4d 2d49442e 20204966 20746865 GEOM-ID. If the │ │ │ │ + 0x00071860 20736563 6f6e6420 61726775 6d656e74 second argument │ │ │ │ + 0x00071870 0a096973 206f6d69 74746564 2c20746f ..is omitted, to │ │ │ │ + 0x00071880 67676c65 20746865 20657665 7273696f ggle the eversio │ │ │ │ + 0x00071890 6e207374 6174652e 00000000 2863616d n state.....(cam │ │ │ │ + 0x000718a0 6572612d 64726177 20202020 43414d2d era-draw CAM- │ │ │ │ + 0x000718b0 4944205b 7965737c 6e6f5d29 0a095361 ID [yes|no])..Sa │ │ │ │ + 0x000718c0 79207768 65746865 72206f72 206e6f74 y whether or not │ │ │ │ + 0x000718d0 2063616d 65726173 2073686f 756c6420 cameras should │ │ │ │ + 0x000718e0 62652064 7261776e 20696e20 43414d2d be drawn in CAM- │ │ │ │ + 0x000718f0 49443b20 22796573 22206966 206f6d69 ID; "yes" if omi │ │ │ │ + 0x00071900 74746564 2e000000 2862626f 782d6472 tted....(bbox-dr │ │ │ │ + 0x00071910 61772020 20202020 47454f4d 2d494420 aw GEOM-ID │ │ │ │ + 0x00071920 5b796573 7c6e6f5d 290a0953 61792077 [yes|no])..Say w │ │ │ │ + 0x00071930 68657468 65722047 454f4d2d 49442773 hether GEOM-ID's │ │ │ │ + 0x00071940 20626f75 6e64696e 672d626f 78207368 bounding-box sh │ │ │ │ + 0x00071950 6f756c64 20626520 64726177 6e3b2022 ould be drawn; " │ │ │ │ + 0x00071960 79657322 20696620 6f6d6974 7465642e yes" if omitted. │ │ │ │ + 0x00071970 00000000 28646963 65202020 20202020 ....(dice │ │ │ │ + 0x00071980 20202020 47454f4d 2d494420 4e290a09 GEOM-ID N).. │ │ │ │ + 0x00071990 44696365 20616e79 2042657a 69657220 Dice any Bezier │ │ │ │ + 0x000719a0 70617463 68657320 77697468 696e2047 patches within G │ │ │ │ + 0x000719b0 454f4d2d 49442069 6e746f20 4e784e20 EOM-ID into NxN │ │ │ │ + 0x000719c0 6d657368 65733b20 64656661 756c7420 meshes; default │ │ │ │ + 0x000719d0 31302e00 286d6572 67652d61 70202020 10..(merge-ap │ │ │ │ + 0x000719e0 20202020 47454f4d 2d494420 41505045 GEOM-ID APPE │ │ │ │ + 0x000719f0 4152414e 4345290a 094d6572 67652069 ARANCE)..Merge i │ │ │ │ + 0x00071a00 6e20736f 6d652061 70706561 72616e63 n some appearanc │ │ │ │ + 0x00071a10 65206368 61726163 74657269 73746963 e characteristic │ │ │ │ + 0x00071a20 7320746f 2047454f 4d2d4944 2e0a0941 s to GEOM-ID...A │ │ │ │ + 0x00071a30 70706561 72616e63 65207061 72616d65 ppearance parame │ │ │ │ + 0x00071a40 74657273 20696e63 6c756465 20737572 ters include sur │ │ │ │ + 0x00071a50 66616365 20616e64 206c696e 6520636f face and line co │ │ │ │ + 0x00071a60 6c6f722c 20736861 64696e67 0a097374 lor, shading..st │ │ │ │ + 0x00071a70 796c652c 206c696e 65207769 6474682c yle, line width, │ │ │ │ + 0x00071a80 20616e64 206c6967 6874696e 672e0000 and lighting... │ │ │ │ + 0x00071a90 2877696e 656e7465 72202020 20202020 (winenter │ │ │ │ + 0x00071aa0 43414d2d 4944290a 0954656c 6c206765 CAM-ID)..Tell ge │ │ │ │ + 0x00071ab0 6f6d7669 65772074 68617420 74686520 omview that the │ │ │ │ + 0x00071ac0 6d6f7573 65206375 72736f72 20697320 mouse cursor is │ │ │ │ + 0x00071ad0 696e2074 68652077 696e646f 770a096f in the window..o │ │ │ │ + 0x00071ae0 66204341 4d2d4944 2e202054 68697320 f CAM-ID. This │ │ │ │ + 0x00071af0 66756e63 74696f6e 20697320 666f7220 function is for │ │ │ │ + 0x00071b00 64657665 6c6f706d 656e7420 70757270 development purp │ │ │ │ + 0x00071b10 6f736573 0a09616e 64206973 206e6f74 oses..and is not │ │ │ │ + 0x00071b20 20696e74 656e6465 6420666f 72206765 intended for ge │ │ │ │ + 0x00071b30 6e657261 6c207573 652e0000 28736365 neral use...(sce │ │ │ │ + 0x00071b40 6e652020 20202020 20202020 43414d2d ne CAM- │ │ │ │ + 0x00071b50 4944205b 47454f4d 45545259 5d290a09 ID [GEOMETRY]).. │ │ │ │ + 0x00071b60 4d616b65 2043414d 2d494420 6c6f6f6b Make CAM-ID look │ │ │ │ + 0x00071b70 20617420 47454f4d 45545259 20696e73 at GEOMETRY ins │ │ │ │ + 0x00071b80 74656164 206f6620 61742074 68652075 tead of at the u │ │ │ │ + 0x00071b90 6e697665 7273652e 00000000 2864656c niverse.....(del │ │ │ │ + 0x00071ba0 65746520 4944290a 0944656c 65746520 ete ID)..Delete │ │ │ │ + 0x00071bb0 6f626a65 6374206f 72206361 6d657261 object or camera │ │ │ │ + 0x00071bc0 2049442e 00000000 28636f70 79205b49 ID.....(copy [I │ │ │ │ + 0x00071bd0 445d205b 6e616d65 5d290a09 436f7069 D] [name])..Copi │ │ │ │ + 0x00071be0 65732061 6e206f62 6a656374 206f7220 es an object or │ │ │ │ + 0x00071bf0 63616d65 72612e20 20496620 49442069 camera. If ID i │ │ │ │ + 0x00071c00 73206e6f 74207370 65636966 6965642c s not specified, │ │ │ │ + 0x00071c10 20697420 0a096973 20617373 756d6564 it ..is assumed │ │ │ │ + 0x00071c20 20746f20 62652074 61726765 7467656f to be targetgeo │ │ │ │ + 0x00071c30 6d2e2020 4966206e 616d6520 6973206e m. If name is n │ │ │ │ + 0x00071c40 6f742073 70656369 66696564 2c206974 ot specified, it │ │ │ │ + 0x00071c50 200a0969 73206173 73756d65 6420746f ..is assumed to │ │ │ │ + 0x00071c60 20626520 74686520 73616d65 20617320 be the same as │ │ │ │ + 0x00071c70 74686520 6e616d65 206f6620 49442e00 the name of ID.. │ │ │ │ + 0x00071c80 28726570 6c616365 2d67656f 6d657472 (replace-geometr │ │ │ │ + 0x00071c90 79204745 4f4d2d49 44205041 52542d53 y GEOM-ID PART-S │ │ │ │ + 0x00071ca0 50454349 46494341 54494f4e 2047454f PECIFICATION GEO │ │ │ │ + 0x00071cb0 4d455452 59290a09 5265706c 61636520 METRY)..Replace │ │ │ │ + 0x00071cc0 61207061 7274206f 66207468 65206765 a part of the ge │ │ │ │ + 0x00071cd0 6f6d6574 72792066 6f722047 454f4d2d ometry for GEOM- │ │ │ │ + 0x00071ce0 49442e00 2867656f 6d657472 79202020 ID..(geometry │ │ │ │ + 0x00071cf0 20202020 47454f4d 2d494420 5b47454f GEOM-ID [GEO │ │ │ │ + 0x00071d00 4d455452 595d290a 09537065 63696679 METRY])..Specify │ │ │ │ + 0x00071d10 20746865 2067656f 6d657472 7920666f the geometry fo │ │ │ │ + 0x00071d20 72204745 4f4d2d49 442e2020 47454f4d r GEOM-ID. GEOM │ │ │ │ + 0x00071d30 45545259 20697320 61207374 72696e67 ETRY is a string │ │ │ │ + 0x00071d40 0a096769 76696e67 20616e20 4f4f474c ..giving an OOGL │ │ │ │ + 0x00071d50 2067656f 6d657472 79207370 65636966 geometry specif │ │ │ │ + 0x00071d60 69636174 696f6e2e 20204966 206e6f20 ication. If no │ │ │ │ + 0x00071d70 6f626a65 63740a09 63616c6c 65642047 object..called G │ │ │ │ + 0x00071d80 454f4d2d 49442065 78697374 732c2069 EOM-ID exists, i │ │ │ │ + 0x00071d90 74206973 20637265 61746564 3b20696e t is created; in │ │ │ │ + 0x00071da0 20746869 73206361 73652074 68650a09 this case the.. │ │ │ │ + 0x00071db0 47454f4d 45545259 20617267 756d656e GEOMETRY argumen │ │ │ │ + 0x00071dc0 74206973 206f7074 696f6e61 6c2c2061 t is optional, a │ │ │ │ + 0x00071dd0 6e642069 66206f6d 69747465 642c2074 nd if omitted, t │ │ │ │ + 0x00071de0 6865206e 65770a09 6f626a65 63742047 he new..object G │ │ │ │ + 0x00071df0 454f4d2d 49442069 73206769 76656e20 EOM-ID is given │ │ │ │ + 0x00071e00 616e2065 6d707479 2067656f 6d657472 an empty geometr │ │ │ │ + 0x00071e10 792e0000 286e6577 2d67656f 6d657472 y...(new-geometr │ │ │ │ + 0x00071e20 79202020 6e616d65 205b4745 4f4d4554 y name [GEOMET │ │ │ │ + 0x00071e30 52595d29 0a094372 65617465 2061206e RY])..Create a n │ │ │ │ + 0x00071e40 65772067 656f6d20 77697468 20746865 ew geom with the │ │ │ │ + 0x00071e50 20676976 656e206e 616d6520 28612073 given name (a s │ │ │ │ + 0x00071e60 7472696e 67292e20 2047454f 4d455452 tring). GEOMETR │ │ │ │ + 0x00071e70 59206973 0a096120 73747269 6e672067 Y is..a string g │ │ │ │ + 0x00071e80 6976696e 6720616e 204f4f47 4c206765 iving an OOGL ge │ │ │ │ + 0x00071e90 6f6d6574 72792073 70656369 66696361 ometry specifica │ │ │ │ + 0x00071ea0 74696f6e 2e202049 660a0947 454f4d45 tion. If..GEOME │ │ │ │ + 0x00071eb0 54525920 6973206f 6d697474 65642c20 TRY is omitted, │ │ │ │ + 0x00071ec0 74686520 6e657720 6f626a65 63742069 the new object i │ │ │ │ + 0x00071ed0 73206769 76656e20 616e2065 6d707479 s given an empty │ │ │ │ + 0x00071ee0 2067656f 6d657472 792e0a09 49662061 geometry...If a │ │ │ │ + 0x00071ef0 6e206f62 6a656374 20776974 68207468 n object with th │ │ │ │ + 0x00071f00 6174206e 616d6520 616c7265 61647920 at name already │ │ │ │ + 0x00071f10 65786973 74732c20 74686520 6e657720 exists, the new │ │ │ │ + 0x00071f20 6f626a65 63742069 730a0967 6976656e object is..given │ │ │ │ + 0x00071f30 20612075 6e697175 65206e61 6d652e00 a unique name.. │ │ │ │ + 0x00071f40 286e6577 2d616c69 656e2020 20202020 (new-alien │ │ │ │ + 0x00071f50 6e616d65 205b4745 4f4d4554 52595d29 name [GEOMETRY]) │ │ │ │ + 0x00071f60 0a437265 61746520 61206e65 7720616c .Create a new al │ │ │ │ + 0x00071f70 69656e20 2867656f 6d206e6f 7420696e ien (geom not in │ │ │ │ + 0x00071f80 20746865 20776f72 6c642920 77697468 the world) with │ │ │ │ + 0x00071f90 20746865 20676976 656e206e 616d6520 the given name │ │ │ │ + 0x00071fa0 28612073 7472696e 67292e20 2047454f (a string). GEO │ │ │ │ + 0x00071fb0 4d455452 59206973 20612073 7472696e METRY is a strin │ │ │ │ + 0x00071fc0 67206769 76696e67 20616e20 4f4f474c g giving an OOGL │ │ │ │ + 0x00071fd0 2067656f 6d657472 79207370 65636966 geometry specif │ │ │ │ + 0x00071fe0 69636174 696f6e2e 20204966 2047454f ication. If GEO │ │ │ │ + 0x00071ff0 4d455452 59206973 206f6d69 74746564 METRY is omitted │ │ │ │ + 0x00072000 2c207468 65206e65 7720616c 69656e20 , the new alien │ │ │ │ + 0x00072010 69732067 6976656e 20616e20 656d7074 is given an empt │ │ │ │ + 0x00072020 79206765 6f6d6574 72792e20 20496620 y geometry. If │ │ │ │ + 0x00072030 616e206f 626a6563 74207769 74682074 an object with t │ │ │ │ + 0x00072040 68617420 6e616d65 20616c72 65616479 hat name already │ │ │ │ + 0x00072050 20657869 7374732c 20746865 206e6577 exists, the new │ │ │ │ + 0x00072060 20616c69 656e2069 73206769 76656e20 alien is given │ │ │ │ + 0x00072070 6120756e 69717565 206e616d 652e2020 a unique name. │ │ │ │ + 0x00072080 54686520 6c696768 74206265 616d7320 The light beams │ │ │ │ + 0x00072090 74686174 20617265 20757365 6420746f that are used to │ │ │ │ + 0x000720a0 206d6f76 65206172 6f756e64 20746865 move around the │ │ │ │ + 0x000720b0 206c6967 68747320 61726520 616e2065 lights are an e │ │ │ │ + 0x000720c0 78616d70 6c65206f 6620616c 69656e73 xample of aliens │ │ │ │ + 0x000720d0 2e205468 65792772 65206472 61776e20 . They're drawn │ │ │ │ + 0x000720e0 62757420 61726520 6e6f7420 636f6e74 but are not cont │ │ │ │ + 0x000720f0 726f6c6c 61626c65 20746865 20776179 rollable the way │ │ │ │ + 0x00072100 206f7264 696e6172 79206f62 6a656374 ordinary object │ │ │ │ + 0x00072110 73206172 653a2074 68657920 646f6e27 s are: they don' │ │ │ │ + 0x00072120 74206170 70656172 20696e20 74686520 t appear in the │ │ │ │ + 0x00072130 6f626a65 63742062 726f7773 65722061 object browser a │ │ │ │ + 0x00072140 6e642074 68652075 73657220 63616e27 nd the user can' │ │ │ │ + 0x00072150 74206d6f 76652074 68656d20 77697468 t move them with │ │ │ │ + 0x00072160 20746865 206e6f72 6d616c20 6d6f7469 the normal moti │ │ │ │ + 0x00072170 6f6e206d 6f646573 2e000000 2863616d on modes....(cam │ │ │ │ + 0x00072180 6572612d 72657365 74204341 4d2d4944 era-reset CAM-ID │ │ │ │ + 0x00072190 290a5265 73657420 43414d2d 49442074 ).Reset CAM-ID t │ │ │ │ + 0x000721a0 6f206974 73206465 6661756c 74207661 o its default va │ │ │ │ + 0x000721b0 6c75652e 00000000 2863616d 65726120 lue.....(camera │ │ │ │ + 0x000721c0 43414d2d 4944205b 43414d45 52415d29 CAM-ID [CAMERA]) │ │ │ │ + 0x000721d0 0a537065 63696679 20646174 6120666f .Specify data fo │ │ │ │ + 0x000721e0 72204341 4d2d4944 3b204341 4d455241 r CAM-ID; CAMERA │ │ │ │ + 0x000721f0 20697320 61207374 72696e67 20676976 is a string giv │ │ │ │ + 0x00072200 696e6720 616e204f 4f474c20 63616d65 ing an OOGL came │ │ │ │ + 0x00072210 72612073 70656369 66696361 74696f6e ra specification │ │ │ │ + 0x00072220 2e202049 66206e6f 2063616d 65726120 . If no camera │ │ │ │ + 0x00072230 43414d2d 49442065 78697374 732c2069 CAM-ID exists, i │ │ │ │ + 0x00072240 74206973 20637265 61746564 3b20696e t is created; in │ │ │ │ + 0x00072250 20746869 73206361 73652c20 74686520 this case, the │ │ │ │ + 0x00072260 7365636f 6e642061 7267756d 656e7420 second argument │ │ │ │ + 0x00072270 6973206f 7074696f 6e616c2c 20616e64 is optional, and │ │ │ │ + 0x00072280 20696620 6f6d6974 7465642c 20612064 if omitted, a d │ │ │ │ + 0x00072290 65666175 6c742063 616d6572 61206973 efault camera is │ │ │ │ + 0x000722a0 20757365 642e2020 53656520 616c736f used. See also │ │ │ │ + 0x000722b0 3a206e65 772d6361 6d657261 2e000000 : new-camera.... │ │ │ │ + 0x000722c0 286e6577 2d63616d 65726120 20202020 (new-camera │ │ │ │ + 0x000722d0 6e616d65 205b4341 4d455241 5d290a43 name [CAMERA]).C │ │ │ │ + 0x000722e0 72656174 65206120 6e657720 63616d65 reate a new came │ │ │ │ + 0x000722f0 72612077 69746820 74686520 67697665 ra with the give │ │ │ │ + 0x00072300 6e206e61 6d652028 61207374 72696e67 n name (a string │ │ │ │ + 0x00072310 292e2020 49662061 2063616d 65726120 ). If a camera │ │ │ │ + 0x00072320 77697468 20746861 74206e61 6d652061 with that name a │ │ │ │ + 0x00072330 6c726561 64792065 78697374 732c2074 lready exists, t │ │ │ │ + 0x00072340 6865206e 6577206f 626a6563 74206973 he new object is │ │ │ │ + 0x00072350 20676976 656e2061 20756e69 71756520 given a unique │ │ │ │ + 0x00072360 6e616d65 2e202049 66204341 4d455241 name. If CAMERA │ │ │ │ + 0x00072370 20697320 6f6d6974 74656420 61206465 is omitted a de │ │ │ │ + 0x00072380 6661756c 74206361 6d657261 20697320 fault camera is │ │ │ │ + 0x00072390 75736564 2e000000 2878666f 726d2d69 used....(xform-i │ │ │ │ + 0x000723a0 6e637220 20202020 49442054 52414e53 ncr ID TRANS │ │ │ │ + 0x000723b0 464f524d 290a4170 706c7920 636f6e74 FORM).Apply cont │ │ │ │ + 0x000723c0 696e7561 6c206d6f 74696f6e 3a20636f inual motion: co │ │ │ │ + 0x000723d0 6e636174 656e6174 65205452 414e5346 ncatenate TRANSF │ │ │ │ + 0x000723e0 4f524d20 77697468 20746865 20637572 ORM with the cur │ │ │ │ + 0x000723f0 72656e74 20747261 6e73666f 726d206f rent transform o │ │ │ │ + 0x00072400 66207468 65206f62 6a656374 20657665 f the object eve │ │ │ │ + 0x00072410 72792072 65667265 73682028 73657420 ry refresh (set │ │ │ │ + 0x00072420 6f626a65 63742049 44277320 696e6372 object ID's incr │ │ │ │ + 0x00072430 656d656e 74616c20 7472616e 73666f72 emental transfor │ │ │ │ + 0x00072440 6d20746f 20545241 4e53464f 524d292e m to TRANSFORM). │ │ │ │ + 0x00072450 00000000 2878666f 726d2049 44205452 ....(xform ID TR │ │ │ │ + 0x00072460 414e5346 4f524d29 0a417070 6c792054 ANSFORM).Apply T │ │ │ │ + 0x00072470 52414e53 464f524d 20746f20 6f626a65 RANSFORM to obje │ │ │ │ + 0x00072480 63742049 442c2061 73206f70 706f7365 ct ID, as oppose │ │ │ │ + 0x00072490 6420746f 2073696d 706c7920 73657474 d to simply sett │ │ │ │ + 0x000724a0 696e6720 69747320 7472616e 73666f72 ing its transfor │ │ │ │ + 0x000724b0 6d2c2073 6f207468 65206566 66656374 m, so the effect │ │ │ │ + 0x000724c0 69766520 706f7369 74696f6e 206f6620 ive position of │ │ │ │ + 0x000724d0 74686520 6f626a65 63742077 696c6c20 the object will │ │ │ │ + 0x000724e0 62652074 68652063 6f6e6361 74656e61 be the concatena │ │ │ │ + 0x000724f0 74696f6e 206f6620 5452414e 53464f52 tion of TRANSFOR │ │ │ │ + 0x00072500 4d207769 74682074 68652063 75727265 M with the curre │ │ │ │ + 0x00072510 6e74206f 626a6563 74207472 616e7366 nt object transf │ │ │ │ + 0x00072520 6f726d2e 00000000 2878666f 726d2d73 orm.....(xform-s │ │ │ │ + 0x00072530 65742049 44205452 414e5346 4f524d29 et ID TRANSFORM) │ │ │ │ + 0x00072540 0a4f7665 72777269 74652074 68652063 .Overwrite the c │ │ │ │ + 0x00072550 75727265 6e74206f 626a6563 74207472 urrent object tr │ │ │ │ + 0x00072560 616e7366 6f726d20 77697468 20545241 ansform with TRA │ │ │ │ + 0x00072570 4e53464f 524d2028 73657420 6f626a65 NSFORM (set obje │ │ │ │ + 0x00072580 63742049 44277320 7472616e 73666f72 ct ID's transfor │ │ │ │ + 0x00072590 6d20746f 20545241 4e53464f 524d292e m to TRANSFORM). │ │ │ │ + 0x000725a0 00000000 28667265 657a6520 20202020 ....(freeze │ │ │ │ + 0x000725b0 20202020 43414d2d 49442020 5b686172 CAM-ID [har │ │ │ │ + 0x000725c0 642d6672 65657a65 5d290a46 7265657a d-freeze]).Freez │ │ │ │ + 0x000725d0 65204341 4d2d4944 3b206472 6177696e e CAM-ID; drawin │ │ │ │ + 0x000725e0 6720696e 20746869 73206361 6d657261 g in this camera │ │ │ │ + 0x000725f0 27732077 696e646f 77206973 20747572 's window is tur │ │ │ │ + 0x00072600 6e656420 6f666620 756e7469 6c206974 ned off until it │ │ │ │ + 0x00072610 20697320 6578706c 69636974 6c792072 is explicitly r │ │ │ │ + 0x00072620 65647261 776e2077 69746820 22287265 edrawn with "(re │ │ │ │ + 0x00072630 64726177 2043414d 2d494429 222c2061 draw CAM-ID)", a │ │ │ │ + 0x00072640 66746572 20776869 63682074 696d6520 fter which time │ │ │ │ + 0x00072650 64726177 696e6720 72657375 6d657320 drawing resumes │ │ │ │ + 0x00072660 6173206e 6f726d61 6c2e2020 68617264 as normal. hard │ │ │ │ + 0x00072670 2d667265 657a6520 28646566 61756c74 -freeze (default │ │ │ │ + 0x00072680 2066616c 73652920 69732069 6e74656e false) is inten │ │ │ │ + 0x00072690 64656420 746f2062 65202274 72756522 ded to be "true" │ │ │ │ + 0x000726a0 206f6e6c 79207768 656e2077 696e646f only when windo │ │ │ │ + 0x000726b0 77732061 72652069 636f6e69 66696564 ws are iconified │ │ │ │ + 0x000726c0 2c206d61 6b696e67 20746865 6d20696d , making them im │ │ │ │ + 0x000726d0 6d756e65 20657665 6e20746f 20227265 mune even to "re │ │ │ │ + 0x000726e0 64726177 2220756e 74696c20 616e6f74 draw" until anot │ │ │ │ + 0x000726f0 68657220 22286672 65657a65 2043414d her "(freeze CAM │ │ │ │ + 0x00072700 2d494420 66616c73 6529222e 00000000 -ID false)"..... │ │ │ │ + 0x00072710 28726564 72617720 43414d2d 4944290a (redraw CAM-ID). │ │ │ │ + 0x00072720 53746174 65732074 68617420 74686520 States that the │ │ │ │ + 0x00072730 76696577 20696e20 43414d2d 49442073 view in CAM-ID s │ │ │ │ + 0x00072740 686f756c 64206265 20726564 7261776e hould be redrawn │ │ │ │ + 0x00072750 206f6e20 74686520 6e657874 20706173 on the next pas │ │ │ │ + 0x00072760 73207468 726f7567 68207468 65206d61 s through the ma │ │ │ │ + 0x00072770 696e206c 6f6f7020 6f722074 6865206e in loop or the n │ │ │ │ + 0x00072780 65787420 696e766f 63617469 6f6e206f ext invocation o │ │ │ │ + 0x00072790 66202264 72617722 2e000000 28757064 f "draw"....(upd │ │ │ │ + 0x000727a0 61746520 5b74696d 65737465 705f696e ate [timestep_in │ │ │ │ + 0x000727b0 5f736563 6f6e6473 5d290a41 70706c79 _seconds]).Apply │ │ │ │ + 0x000727c0 20656163 6820696e 6372656d 656e7461 each incrementa │ │ │ │ + 0x000727d0 6c206d6f 74696f6e 206f6e63 652e2055 l motion once. U │ │ │ │ + 0x000727e0 73657320 74696d65 73746570 20696620 ses timestep if │ │ │ │ + 0x000727f0 69742773 20707265 73656e74 20616e64 it's present and │ │ │ │ + 0x00072800 206e6f6e 7a65726f 3b206f74 68657277 nonzero; otherw │ │ │ │ + 0x00072810 69736520 6d6f7469 6f6e7320 61726520 ise motions are │ │ │ │ + 0x00072820 70726f70 6f727469 6f6e616c 20746f20 proportional to │ │ │ │ + 0x00072830 656c6170 73656420 7265616c 2074696d elapsed real tim │ │ │ │ + 0x00072840 652e0000 28647261 77204341 4d2d4944 e...(draw CAM-ID │ │ │ │ + 0x00072850 290a4472 61772074 68652076 69657720 ).Draw the view │ │ │ │ + 0x00072860 696e2043 414d2d49 442c2069 66206974 in CAM-ID, if it │ │ │ │ + 0x00072870 206e6565 64732072 65647261 77696e67 needs redrawing │ │ │ │ + 0x00072880 2e205365 6520616c 736f2022 72656472 . See also "redr │ │ │ │ + 0x00072890 6177222e 00000000 28757064 6174652d aw".....(update- │ │ │ │ + 0x000728a0 64726177 2043414d 2d494420 205b7469 draw CAM-ID [ti │ │ │ │ + 0x000728b0 6d657374 65705f69 6e5f7365 636f6e64 mestep_in_second │ │ │ │ + 0x000728c0 735d290a 4170706c 79206561 63682069 s]).Apply each i │ │ │ │ + 0x000728d0 6e637265 6d656e74 616c206d 6f74696f ncremental motio │ │ │ │ + 0x000728e0 6e206f6e 63652061 6e642074 68656e20 n once and then │ │ │ │ + 0x000728f0 64726177 2043414d 2d49442e 20417070 draw CAM-ID. App │ │ │ │ + 0x00072900 6c696573 20227469 6d657374 65702220 lies "timestep" │ │ │ │ + 0x00072910 7365636f 6e647327 20776f72 7468206f seconds' worth o │ │ │ │ + 0x00072920 66206d6f 74696f6e 2c206f72 20757365 f motion, or use │ │ │ │ + 0x00072930 7320656c 61707365 64207265 616c2074 s elapsed real t │ │ │ │ + 0x00072940 696d6520 69662022 74696d65 73746570 ime if "timestep │ │ │ │ + 0x00072950 22206973 20616273 656e7420 6f72207a " is absent or z │ │ │ │ + 0x00072960 65726f2e 00000000 286e616d 652d6f62 ero.....(name-ob │ │ │ │ + 0x00072970 6a656374 20494420 4e414d45 290a4173 ject ID NAME).As │ │ │ │ + 0x00072980 7369676e 2061206e 6577204e 414d4520 sign a new NAME │ │ │ │ + 0x00072990 28612073 7472696e 67292074 6f204944 (a string) to ID │ │ │ │ + 0x000729a0 2e202041 206e756d 62657220 69732061 . A number is a │ │ │ │ + 0x000729b0 7070656e 64656420 69662074 68617420 ppended if that │ │ │ │ + 0x000729c0 6e616d65 20697320 696e2075 73652028 name is in use ( │ │ │ │ + 0x000729d0 666f7220 6578616d 706c652c 2022666f for example, "fo │ │ │ │ + 0x000729e0 6f22202d 3e202266 6f6f3c32 3e22292e o" -> "foo<2>"). │ │ │ │ + 0x000729f0 20205468 65206e65 77206e61 6d652c20 The new name, │ │ │ │ + 0x00072a00 706f7373 69626c79 20776974 68206e75 possibly with nu │ │ │ │ + 0x00072a10 6d626572 20617070 656e6465 642c206d mber appended, m │ │ │ │ + 0x00072a20 61792062 65207573 65642061 73206f62 ay be used as ob │ │ │ │ + 0x00072a30 6a656374 27732069 64207468 65726561 ject's id therea │ │ │ │ + 0x00072a40 66746572 2e000000 02000000 4b657962 fter........Keyb │ │ │ │ + 0x00072a50 6f617264 20636f6d 6d616e64 73206170 oard commands ap │ │ │ │ + 0x00072a60 706c7920 7768696c 65206375 72736f72 ply while cursor │ │ │ │ + 0x00072a70 20697320 696e2061 6e792067 72617068 is in any graph │ │ │ │ + 0x00072a80 69637320 77696e64 6f772061 6e64206d ics window and m │ │ │ │ + 0x00072a90 6f737420 0a636f6e 74726f6c 2070616e ost .control pan │ │ │ │ + 0x00072aa0 656c732e 204d6f73 7420636f 6d6d616e els. Most comman │ │ │ │ + 0x00072ab0 64732061 6c6c6f77 206f6e65 206f6620 ds allow one of │ │ │ │ + 0x00072ac0 74686520 666f6c6c 6f77696e 67207365 the following se │ │ │ │ + 0x00072ad0 6c656374 696f6e20 70726566 69786573 lection prefixes │ │ │ │ + 0x00072ae0 200a2869 66206e6f 6e652069 73207072 .(if none is pr │ │ │ │ + 0x00072af0 6f766964 65642074 68652063 6f6d6d61 ovided the comma │ │ │ │ + 0x00072b00 6e642061 70706c69 65732074 6f207468 nd applies to th │ │ │ │ + 0x00072b10 65206375 7272656e 74206f62 6a656374 e current object │ │ │ │ + 0x00072b20 293a200a 20202067 2020776f 726c6420 ): . g world │ │ │ │ + 0x00072b30 67656f6d 09672320 20232774 68206765 geom.g# #'th ge │ │ │ │ + 0x00072b40 6f6d0967 2a202041 6c6c2067 656f6d73 om.g* All geoms │ │ │ │ + 0x00072b50 0a202020 63202063 75727265 6e742063 . c current c │ │ │ │ + 0x00072b60 616d6572 61096323 20202327 74682063 amera.c# #'th c │ │ │ │ + 0x00072b70 616d6572 6109632a 2020416c 6c206361 amera.c* All ca │ │ │ │ + 0x00072b80 6d657261 730a4d61 6e792061 6c6c6f77 meras.Many allow │ │ │ │ + 0x00072b90 2061206e 756d6572 69632070 72656669 a numeric prefi │ │ │ │ + 0x00072ba0 783a2020 6966206e 6f6e6520 74686579 x: if none they │ │ │ │ + 0x00072bb0 20746f67 676c6520 6f722072 65736574 toggle or reset │ │ │ │ + 0x00072bc0 20637572 72656e74 2076616c 75652e0a current value.. │ │ │ │ + 0x00072bd0 41707065 6172616e 63653a0a 20447261 Appearance:. Dra │ │ │ │ + 0x00072be0 773a0909 20202020 20536861 64696e67 w:.. Shading │ │ │ │ + 0x00072bf0 3a09094f 74686572 3a0a2020 61662020 :..Other:. af │ │ │ │ + 0x00072c00 46616365 73090930 61732043 6f6e7374 Faces..0as Const │ │ │ │ + 0x00072c10 616e7409 20617620 20655665 7274206e ant. av eVert n │ │ │ │ + 0x00072c20 6f726d61 6c733a20 616c7761 79732066 ormals: always f │ │ │ │ + 0x00072c30 61636520 76696577 65720a20 20616520 ace viewer. ae │ │ │ │ + 0x00072c40 20456467 65730909 31617320 466c6174 Edges..1as Flat │ │ │ │ + 0x00072c50 09236177 20204c69 6e652057 69647468 .#aw Line Width │ │ │ │ + 0x00072c60 20287069 78656c73 290a2020 616e2020 (pixels). an │ │ │ │ + 0x00072c70 4e6f726d 616c7309 09326173 20536d6f Normals..2as Smo │ │ │ │ + 0x00072c80 6f746809 23616320 20656467 65732043 oth.#ac edges C │ │ │ │ + 0x00072c90 6c6f7365 72207468 616e2066 61636573 loser than faces │ │ │ │ + 0x00072ca0 28747279 20352d31 3030290a 20206162 (try 5-100). ab │ │ │ │ + 0x00072cb0 2020426f 756e6469 6e672042 6f786573 Bounding Boxes │ │ │ │ + 0x00072cc0 09336173 20536d6f 6f74682c 206e6f6e .3as Smooth, non │ │ │ │ + 0x00072cd0 2d6c6967 68746564 20202020 20616c20 -lighted al │ │ │ │ + 0x00072ce0 20536861 6465206c 696e6573 0a202061 Shade lines. a │ │ │ │ + 0x00072cf0 56202056 6563746f 72730909 61542020 V Vectors..aT │ │ │ │ + 0x00072d00 616c6c6f 77207472 616e7370 6172656e allow transparen │ │ │ │ + 0x00072d10 63792020 20202020 61742020 54657874 cy at Text │ │ │ │ + 0x00072d20 7572652d 6d617070 696e670a 20436f6c ure-mapping. Col │ │ │ │ + 0x00072d30 6f723a09 09096143 2020616c 6c6f7720 or:...aC allow │ │ │ │ + 0x00072d40 636f6e63 61766520 706f6c79 676f6e73 concave polygons │ │ │ │ + 0x00072d50 20206171 20205465 78747572 65207175 aq Texture qu │ │ │ │ + 0x00072d60 616c6974 790a2020 43662043 6520436e ality. Cf Ce Cn │ │ │ │ + 0x00072d70 20436220 43422020 20666163 652f6564 Cb CB face/ed │ │ │ │ + 0x00072d80 67652f6e 6f726d61 6c2f6262 6f782f62 ge/normal/bbox/b │ │ │ │ + 0x00072d90 61636b67 6e640a4d 6f74696f 6e733a09 ackgnd.Motions:. │ │ │ │ + 0x00072da0 09090920 20202020 20566965 77696e67 ... Viewing │ │ │ │ + 0x00072db0 3a0a2020 7220726f 74617465 09202020 :. r rotate. │ │ │ │ + 0x00072dc0 5b204c65 66746d6f 7573653d 582d5920 [ Leftmouse=X-Y │ │ │ │ + 0x00072dd0 706c616e 652c0930 7670204f 7274686f plane,.0vp Ortho │ │ │ │ + 0x00072de0 67726170 68696320 76696577 0a202074 graphic view. t │ │ │ │ + 0x00072df0 20747261 6e736c61 74650920 20202020 translate. │ │ │ │ + 0x00072e00 4d696464 6c653d5a 20617869 732c0909 Middle=Z axis,.. │ │ │ │ + 0x00072e10 31767020 50657273 70656374 69766520 1vp Perspective │ │ │ │ + 0x00072e20 76696577 0a20207a 207a6f6f 6d20464f view. z zoom FO │ │ │ │ + 0x00072e30 56092020 20202053 68696674 3d736c6f V. Shift=slo │ │ │ │ + 0x00072e40 77206d6f 74696f6e 2c090920 76642044 w motion,.. vd D │ │ │ │ + 0x00072e50 72617720 6f746865 72207669 65777327 raw other views' │ │ │ │ + 0x00072e60 2063616d 65726173 0a202066 20666c79 cameras. f fly │ │ │ │ + 0x00072e70 09092020 20202069 6e20722f 74206d6f .. in r/t mo │ │ │ │ + 0x00072e80 6465732e 20202020 20205d09 23767620 des. ].#vv │ │ │ │ + 0x00072e90 6669656c 64206f66 20566965 770a2020 field of View. │ │ │ │ + 0x00072ea0 6f206f72 62697420 20202020 20202020 o orbit │ │ │ │ + 0x00072eb0 20205b4c 6566743d 73746565 722c204d [Left=steer, M │ │ │ │ + 0x00072ec0 6964646c 653d7370 65656420 5d092376 iddle=speed ].#v │ │ │ │ + 0x00072ed0 6e206e65 61722063 6c697020 64697374 n near clip dist │ │ │ │ + 0x00072ee0 616e6365 0a202073 20736361 6c650909 ance. s scale.. │ │ │ │ + 0x00072ef0 09090923 76662066 61722063 6c697020 ...#vf far clip │ │ │ │ + 0x00072f00 64697374 616e6365 0a202077 2f572072 distance. w/W r │ │ │ │ + 0x00072f10 6563656e 7465722f 616c6c09 09090920 ecenter/all.... │ │ │ │ + 0x00072f20 762b2061 6464206e 65772063 616d6572 v+ add new camer │ │ │ │ + 0x00072f30 610a2020 682f4820 68616c74 2f68616c a. h/H halt/hal │ │ │ │ + 0x00072f40 7420616c 6c090909 09207678 20637572 t all.... vx cur │ │ │ │ + 0x00072f50 736f7220 6f6e2f6f 66660a20 20402020 sor on/off. @ │ │ │ │ + 0x00072f60 73656c65 63742063 656e7465 72206f66 select center of │ │ │ │ + 0x00072f70 206d6f74 696f6e20 28652e67 2e206733 motion (e.g. g3 │ │ │ │ + 0x00072f80 40290909 20766220 6261636b 66616369 @).. vb backfaci │ │ │ │ + 0x00072f90 6e672070 6f6c7920 63756c6c 206f6e2f ng poly cull on/ │ │ │ │ + 0x00072fa0 6f66660a 09090909 09092376 6c20666f off.......#vl fo │ │ │ │ + 0x00072fb0 63616c20 6c656e67 74680a20 204c2020 cal length. L │ │ │ │ + 0x00072fc0 4c6f6f6b 20417420 6f626a65 63740909 Look At object.. │ │ │ │ + 0x00072fd0 09092076 7e20536f 66747761 72652073 .. v~ Software s │ │ │ │ + 0x00072fe0 68616469 6e67206f 6e2f6f66 660a7368 hading on/off.sh │ │ │ │ + 0x00072ff0 6f772050 616e656c 3a09506d 20506120 ow Panel:.Pm Pa │ │ │ │ + 0x00073000 506c2050 6f096d61 696e2f61 70706561 Pl Po.main/appea │ │ │ │ + 0x00073010 72616e63 652f6c69 67687469 6e672f6f rance/lighting/o │ │ │ │ + 0x00073020 62736375 72650a09 09507420 50632050 bscure...Pt Pc P │ │ │ │ + 0x00073030 43205066 09746f6f 6c732f63 616d6572 C Pf.tools/camer │ │ │ │ + 0x00073040 61732f43 6f6d6d61 6e64732f 66696c65 as/Commands/file │ │ │ │ + 0x00073050 2d62726f 77736572 0a090950 7320502d -browser...Ps P- │ │ │ │ + 0x00073060 09097361 76696e67 2f726561 6420636f ..saving/read co │ │ │ │ + 0x00073070 6d6d616e 64732066 726f6d20 7474790a mmands from tty. │ │ │ │ + 0x00073080 4c696768 74733a20 206c7320 6c650909 Lights: ls le.. │ │ │ │ + 0x00073090 53686f77 206c6967 68747320 2f204564 Show lights / Ed │ │ │ │ + 0x000730a0 6974204c 69676874 730a4d65 74726963 it Lights.Metric │ │ │ │ + 0x000730b0 3a20206d 65206d68 206d7320 20094575 : me mh ms .Eu │ │ │ │ + 0x000730c0 636c6964 65616e20 48797065 72626f6c clidean Hyperbol │ │ │ │ + 0x000730d0 69632053 70686572 6963616c 0a4d6f64 ic Spherical.Mod │ │ │ │ + 0x000730e0 656c3a20 20206d76 206d7020 6d630956 el: mv mp mc.V │ │ │ │ + 0x000730f0 69727475 616c2050 726f6a65 63746976 irtual Projectiv │ │ │ │ + 0x00073100 6520436f 6e666f72 6d616c0a 4f746865 e Conformal.Othe │ │ │ │ + 0x00073110 723a0a20 204e206e 6f726d61 6c697a61 r:. N normaliza │ │ │ │ + 0x00073120 74696f6e 203c2050 6620206c 6f616420 tion < Pf load │ │ │ │ + 0x00073130 67656f6d 2f636f6d 6d616e64 2066696c geom/command fil │ │ │ │ + 0x00073140 650a2020 20304e20 6e6f6e65 0920203e e. 0N none. > │ │ │ │ + 0x00073150 20507320 20736176 6520736f 6d657468 Ps save someth │ │ │ │ + 0x00073160 696e6720 746f2066 696c6509 75692020 ing to file.ui │ │ │ │ + 0x00073170 6d6f7469 6f6e2068 61732069 6e657274 motion has inert │ │ │ │ + 0x00073180 69610a20 2020314e 20656163 68092020 ia. 1N each. │ │ │ │ + 0x00073190 5456094e 54534320 6d6f6465 20746f67 TV.NTSC mode tog │ │ │ │ + 0x000731a0 676c6509 75632020 636f6e73 74726169 gle.uc constrai │ │ │ │ + 0x000731b0 6e656420 28582f59 29206d6f 74696f6e ned (X/Y) motion │ │ │ │ + 0x000731c0 0a202020 324e2061 6c6c0920 20090909 . 2N all. ... │ │ │ │ + 0x000731d0 09756f20 206d6f74 696f6e20 696e204f .uo motion in O │ │ │ │ + 0x000731e0 776e2063 6f6f7264 20737973 74656d0a wn coord system. │ │ │ │ + 0x000731f0 20205269 6768746d 6f757365 2d646f75 Rightmouse-dou │ │ │ │ + 0x00073200 626c6563 6c69636b 20207069 636b2061 bleclick pick a │ │ │ │ + 0x00073210 73206375 7272656e 74207461 72676574 s current target │ │ │ │ + 0x00073220 206f626a 6563740a 20205368 6966742d object. Shift- │ │ │ │ + 0x00073230 52696768 746d6f75 73652020 20202020 Rightmouse │ │ │ │ + 0x00073240 20207069 636b2069 6e746572 65737420 pick interest │ │ │ │ + 0x00073250 2863656e 74657229 20706f69 6e740a00 (center) point.. │ │ │ │ + 0x00073260 f9010000 00000000 00000000 00000000 ................ │ │ │ │ + 0x00073270 00000000 00000000 f8010000 00000000 ................ │ │ │ │ + 0x00073280 00000000 00000000 00000000 00000000 ................ │ │ │ │ + 0x00073290 01000000 01000000 28646974 68657220 ........(dither │ │ │ │ + 0x000732a0 2043414d 2d494420 7b6f6e7c 6f66667c CAM-ID {on|off| │ │ │ │ + 0x000732b0 746f6767 6c657d29 0a202020 20202020 toggle}). │ │ │ │ + 0x000732c0 20205475 726e2064 69746865 72696e67 Turn dithering │ │ │ │ + 0x000732d0 206f6e20 6f72206f 66662069 6e207468 on or off in th │ │ │ │ + 0x000732e0 61742063 616d6572 612e0000 28657665 at camera...(eve │ │ │ │ + 0x000732f0 6e742d70 69636b20 7b6f6e7c 6f66667d nt-pick {on|off} │ │ │ │ + 0x00073300 290a2020 20202020 20202054 75726e20 ). Turn │ │ │ │ + 0x00073310 7069636b 696e6720 6f6e206f 72206f66 picking on or of │ │ │ │ + 0x00073320 662e0000 28657665 6e742d6b 65797320 f...(event-keys │ │ │ │ + 0x00073330 7b6f6e7c 6f66667d 290a2020 20202020 {on|off}). │ │ │ │ + 0x00073340 20202054 75726e20 6b657962 6f617264 Turn keyboard │ │ │ │ + 0x00073350 20657665 6e747320 6f6e206f 72206f66 events on or of │ │ │ │ + 0x00073360 6620746f 20656e61 626c652f 64697361 f to enable/disa │ │ │ │ + 0x00073370 626c6520 6b657962 6f617264 2073686f ble keyboard sho │ │ │ │ + 0x00073380 72746375 74732e00 28706963 6b20434f rtcuts..(pick CO │ │ │ │ + 0x00073390 4f524453 59532047 454f4d49 44204720 ORDSYS GEOMID G │ │ │ │ + 0x000733a0 56204520 46205020 56492045 49204649 V E F P VI EI FI │ │ │ │ + 0x000733b0 290a5468 65207069 636b2063 6f6d6d61 ).The pick comma │ │ │ │ + 0x000733c0 6e642069 73206578 65637574 65642069 nd is executed i │ │ │ │ + 0x000733d0 6e746572 6e616c6c 7920696e 20726573 nternally in res │ │ │ │ + 0x000733e0 706f6e73 6520746f 20706963 6b0a6576 ponse to pick.ev │ │ │ │ + 0x000733f0 656e7473 20287269 67687420 6d6f7573 ents (right mous │ │ │ │ + 0x00073400 6520646f 75626c65 20636c69 636b292e e double click). │ │ │ │ + 0x00073410 0a0a0a43 4f4f5244 53595320 3d20636f ...COORDSYS = co │ │ │ │ + 0x00073420 6f726469 6e617465 20737973 74656d20 ordinate system │ │ │ │ + 0x00073430 696e2077 68696368 20636f6f 7264696e in which coordin │ │ │ │ + 0x00073440 61746573 206f6620 74686520 666f6c6c ates of the foll │ │ │ │ + 0x00073450 6f77696e 670a6172 67756d65 6e747320 owing.arguments │ │ │ │ + 0x00073460 61726520 73706563 69666965 642e2054 are specified. T │ │ │ │ + 0x00073470 68697320 63616e20 62653a0a 0a09776f his can be:...wo │ │ │ │ + 0x00073480 726c643a 20776f72 6c642063 6f6f7264 rld: world coord │ │ │ │ + 0x00073490 20737973 0a0a0973 656c663a 2020636f sys...self: co │ │ │ │ + 0x000734a0 6f726420 73797320 6f662074 68652070 ord sys of the p │ │ │ │ + 0x000734b0 69636b65 64206765 6f6d2028 47454f4d icked geom (GEOM │ │ │ │ + 0x000734c0 4944290a 0a097072 696d6974 6976653a ID)...primitive: │ │ │ │ + 0x000734d0 20636f6f 72642073 7973206f 66207468 coord sys of th │ │ │ │ + 0x000734e0 65206163 7475616c 20707269 6d697469 e actual primiti │ │ │ │ + 0x000734f0 76652077 69746869 6e0a0a09 09746865 ve within....the │ │ │ │ + 0x00073500 20706963 6b656420 67656f6d 20776865 picked geom whe │ │ │ │ + 0x00073510 72652074 68652070 69636b20 6f636375 re the pick occu │ │ │ │ + 0x00073520 72726564 2e0a0a0a 0a47454f 4d494420 rred.....GEOMID │ │ │ │ + 0x00073530 3d206964 206f6620 7069636b 65642067 = id of picked g │ │ │ │ + 0x00073540 656f6d0a 0a0a0a47 203d2070 69636b65 eom....G = picke │ │ │ │ + 0x00073550 6420706f 696e7420 28616374 75616c20 d point (actual │ │ │ │ + 0x00073560 696e7465 72736563 74696f6e 206f6620 intersection of │ │ │ │ + 0x00073570 7069636b 20726179 20776974 68206f62 pick ray with ob │ │ │ │ + 0x00073580 6a656374 290a0a0a 0a56203d 20706963 ject)....V = pic │ │ │ │ + 0x00073590 6b656420 76657274 65782c20 69662061 ked vertex, if a │ │ │ │ + 0x000735a0 6e790a0a 0a0a4520 3d207069 636b6564 ny....E = picked │ │ │ │ + 0x000735b0 20656467 652c2069 6620616e 790a0a0a edge, if any... │ │ │ │ + 0x000735c0 0a46203d 20706963 6b656420 66616365 .F = picked face │ │ │ │ + 0x000735d0 0a0a0a0a 50203d20 70617468 20746f20 ....P = path to │ │ │ │ + 0x000735e0 7069636b 65642070 72696d69 74697665 picked primitive │ │ │ │ + 0x000735f0 205b3020 6f72206d 6f72655d 0a0a0a0a [0 or more].... │ │ │ │ + 0x00073600 5649203d 20696e64 6578206f 66207069 VI = index of pi │ │ │ │ + 0x00073610 636b6564 20766572 74657820 696e2070 cked vertex in p │ │ │ │ + 0x00073620 72696d69 74697665 0a0a0a0a 4549203d rimitive....EI = │ │ │ │ + 0x00073630 206c6973 74206f66 20696e64 69636573 list of indices │ │ │ │ + 0x00073640 206f6620 656e6470 6f696e74 73206f66 of endpoints of │ │ │ │ + 0x00073650 20706963 6b656420 65646765 2c206966 picked edge, if │ │ │ │ + 0x00073660 20616e79 0a0a0a0a 4649203d 20696e64 any....FI = ind │ │ │ │ + 0x00073670 6578206f 66207069 636b6564 20666163 ex of picked fac │ │ │ │ + 0x00073680 650a0a0a 0a457874 65726e61 6c206d6f e....External mo │ │ │ │ + 0x00073690 64756c65 73206361 6e206669 6e64206f dules can find o │ │ │ │ + 0x000736a0 75742061 626f7574 20706963 6b206576 ut about pick ev │ │ │ │ + 0x000736b0 656e7473 20627920 72656769 73746572 ents by register │ │ │ │ + 0x000736c0 696e670a 696e7465 72657374 20696e20 ing.interest in │ │ │ │ + 0x000736d0 63616c6c 7320746f 20227069 636b2220 calls to "pick" │ │ │ │ + 0x000736e0 76696120 74686520 22696e74 65726573 via the "interes │ │ │ │ + 0x000736f0 74222063 6f6d6d61 6e642e0a 0a0a0a49 t" command.....I │ │ │ │ + 0x00073700 6e207468 65204e44 2d766965 77696e67 n the ND-viewing │ │ │ │ + 0x00073710 20636f6e 74657874 20746865 20636f2d context the co- │ │ │ │ + 0x00073720 6f726469 6e617465 73206172 65206163 ordinates are ac │ │ │ │ + 0x00073730 7475616c 6c79204e 442d706f 696e7473 tually ND-points │ │ │ │ + 0x00073740 2e0a5468 65792063 6f727265 73706f6e ..They correspon │ │ │ │ + 0x00073750 6420746f 20746865 20334420 706f696e d to the 3D poin │ │ │ │ + 0x00073760 7473206f 66207468 65207069 636b2072 ts of the pick r │ │ │ │ + 0x00073770 656c6174 69766520 746f2074 68650a73 elative to the.s │ │ │ │ + 0x00073780 75622d73 70616365 20646566 696e6564 ub-space defined │ │ │ │ + 0x00073790 20627920 74686520 76696577 706f7274 by the viewport │ │ │ │ + 0x000737a0 206f6620 74686520 63616d65 72612077 of the camera w │ │ │ │ + 0x000737b0 68657265 20746865 20706963 6b0a6f63 here the pick.oc │ │ │ │ + 0x000737c0 63757272 65642e20 54686520 636f2d6f curred. The co-o │ │ │ │ + 0x000737d0 7264696e 61746573 20617265 20746865 rdinates are the │ │ │ │ + 0x000737e0 6e207061 64646564 20776974 68207a65 n padded with ze │ │ │ │ + 0x000737f0 726f6573 20616e64 0a747261 6e73666f roes and.transfo │ │ │ │ + 0x00073800 726d6564 20626163 6b20746f 20746865 rmed back to the │ │ │ │ + 0x00073810 20636f2d 6f726469 6e617465 20737973 co-ordinate sys │ │ │ │ + 0x00073820 74656d20 64656669 6e656420 62790a22 tem defined by." │ │ │ │ + 0x00073830 434f4f52 44535953 222e0000 28726177 COORDSYS"...(raw │ │ │ │ + 0x00073840 7069636b 2043414d 49442058 2059290a pick CAMID X Y). │ │ │ │ + 0x00073850 0950726f 63657373 20612070 69636b20 .Process a pick │ │ │ │ + 0x00073860 6576656e 7420696e 2063616d 65726120 event in camera │ │ │ │ + 0x00073870 43414d49 44206174 206c6f63 6174696f CAMID at locatio │ │ │ │ + 0x00073880 6e202858 2c592920 67697665 6e20696e n (X,Y) given in │ │ │ │ + 0x00073890 0a09696e 74656765 72207069 78656c20 ..integer pixel │ │ │ │ + 0x000738a0 636f6f72 64696e61 7465732e 20205468 coordinates. Th │ │ │ │ + 0x000738b0 69732069 73206120 6c6f772d 6c657665 is is a low-leve │ │ │ │ + 0x000738c0 6c207072 6f636564 75726520 6e6f740a l procedure not. │ │ │ │ + 0x000738d0 09696e74 656e6465 6420666f 72206578 .intended for ex │ │ │ │ + 0x000738e0 7465726e 616c2075 73652e00 28726177 ternal use..(raw │ │ │ │ + 0x000738f0 6576656e 74202020 20202020 64657620 event dev │ │ │ │ + 0x00073900 76616c20 78207920 74290a09 456e7465 val x y t)..Ente │ │ │ │ + 0x00073910 72207468 65207370 65636966 69656420 r the specified │ │ │ │ + 0x00073920 72617720 6576656e 7420696e 746f2074 raw event into t │ │ │ │ + 0x00073930 68652065 76656e74 20717565 75652e20 he event queue. │ │ │ │ + 0x00073940 20546865 0a096172 67756d65 6e747320 The..arguments │ │ │ │ + 0x00073950 64697265 63746c79 20737065 63696679 directly specify │ │ │ │ + 0x00073960 20746865 206d656d 62657273 206f6620 the members of │ │ │ │ + 0x00073970 74686520 6576656e 74207374 72756374 the event struct │ │ │ │ + 0x00073980 7572650a 09757365 6420696e 7465726e ure..used intern │ │ │ │ + 0x00073990 616c6c79 20627920 67656f6d 76696577 ally by geomview │ │ │ │ + 0x000739a0 2e202054 68697320 69732074 6865206c . This is the l │ │ │ │ + 0x000739b0 6f776573 74206c65 76656c20 6576656e owest level even │ │ │ │ + 0x000739c0 740a0968 616e646c 65722061 6e642069 t..handler and i │ │ │ │ + 0x000739d0 73206e6f 7420696e 74656e64 65642066 s not intended f │ │ │ │ + 0x000739e0 6f722067 656e6572 616c2075 73652e00 or general use.. │ │ │ │ + 0x000739f0 28706963 6b2d696e 76697369 626c6520 (pick-invisible │ │ │ │ + 0x00073a00 5b796573 7c6e6f5d 290a0953 656c6563 [yes|no])..Selec │ │ │ │ + 0x00073a10 74732077 68657468 65722070 69636b73 ts whether picks │ │ │ │ + 0x00073a20 2073686f 756c6420 62652073 656e7369 should be sensi │ │ │ │ + 0x00073a30 74697665 20746f20 6f626a65 63747320 tive to objects │ │ │ │ + 0x00073a40 77686f73 65206170 70656172 616e6365 whose appearance │ │ │ │ + 0x00073a50 0a096d61 6b657320 7468656d 20696e76 ..makes them inv │ │ │ │ + 0x00073a60 69736962 6c653b20 64656661 756c7420 isible; default │ │ │ │ + 0x00073a70 7965732e 0a095769 7468206e 6f206172 yes...With no ar │ │ │ │ + 0x00073a80 67756d65 6e74732c 20726574 75726e73 guments, returns │ │ │ │ + 0x00073a90 20637572 72656e74 20737461 7475732e current status. │ │ │ │ + 0x00073aa0 00000000 28657665 6e742d6d 6f646520 ....(event-mode │ │ │ │ + 0x00073ab0 20202020 4d4f4445 53545249 4e47290a MODESTRING). │ │ │ │ + 0x00073ac0 09536574 20746865 206d6f75 73652065 .Set the mouse e │ │ │ │ + 0x00073ad0 76656e74 20286d6f 74696f6e 29206d6f vent (motion) mo │ │ │ │ + 0x00073ae0 64653b20 4d4f4445 53545249 4e472073 de; MODESTRING s │ │ │ │ + 0x00073af0 686f756c 64206265 206f6e65 206f660a hould be one of. │ │ │ │ + 0x00073b00 09746865 20737472 696e6773 20746861 .the strings tha │ │ │ │ + 0x00073b10 74206170 70656172 7320696e 20746865 t appears in the │ │ │ │ + 0x00073b20 206d6f74 696f6e20 6d6f6465 2062726f motion mode bro │ │ │ │ + 0x00073b30 77736572 2028696e 636c7564 696e670a wser (including. │ │ │ │ + 0x00073b40 09746865 206b6579 626f6172 64207368 .the keyboard sh │ │ │ │ + 0x00073b50 6f727463 75742c20 652e672e 20225b72 ortcut, e.g. "[r │ │ │ │ + 0x00073b60 5d20526f 74617465 22292e00 2875692d ] Rotate")..(ui- │ │ │ │ + 0x00073b70 7064662d 62726f77 73657220 50444656 pdf-browser PDFV │ │ │ │ + 0x00073b80 49455745 520a5573 65205044 46564945 IEWER.Use PDFVIE │ │ │ │ + 0x00073b90 57455220 7768656e 20746865 20604d61 WER when the `Ma │ │ │ │ + 0x00073ba0 6e75616c 20285044 46292720 6d656e75 nual (PDF)' menu │ │ │ │ + 0x00073bb0 20697465 6d206973 2073656c 65637465 item is selecte │ │ │ │ + 0x00073bc0 6420696e 20746865 2068656c 70206d65 d in the help me │ │ │ │ + 0x00073bd0 6e752e20 49662074 68652060 2875692d nu. If the `(ui- │ │ │ │ + 0x00073be0 7064662d 76696577 65722e2e 2e292720 pdf-viewer...)' │ │ │ │ + 0x00073bf0 636f6d6d 616e6420 77617320 6e657665 command was neve │ │ │ │ + 0x00073c00 72206578 65637574 65642c20 7468656e r executed, then │ │ │ │ + 0x00073c10 20746865 20646566 61756c74 20697320 the default is │ │ │ │ + 0x00073c20 746f2075 73652074 68652076 69657765 to use the viewe │ │ │ │ + 0x00073c30 72207374 6f726564 20696e20 74686520 r stored in the │ │ │ │ + 0x00073c40 60504446 56494557 45522720 656e7669 `PDFVIEWER' envi │ │ │ │ + 0x00073c50 726f6e6d 656e7420 76617269 61626c65 ronment variable │ │ │ │ + 0x00073c60 2e204966 20746865 20656e76 69726f6e . If the environ │ │ │ │ + 0x00073c70 6d656e74 20766172 6961626c 65206973 ment variable is │ │ │ │ + 0x00073c80 20756e73 65742074 68656e20 60657669 unset then `evi │ │ │ │ + 0x00073c90 6e636527 20697320 75736564 2e000000 nce' is used.... │ │ │ │ + 0x00073ca0 2875692d 68746d6c 2d62726f 77736572 (ui-html-browser │ │ │ │ + 0x00073cb0 2048544d 4c42524f 57534552 290a5573 HTMLBROWSER).Us │ │ │ │ + 0x00073cc0 65204854 4d4c4252 4f575345 52207768 e HTMLBROWSER wh │ │ │ │ + 0x00073cd0 656e2074 68652060 4d616e75 616c2028 en the `Manual ( │ │ │ │ + 0x00073ce0 48544d4c 2927206d 656e7520 6974656d HTML)' menu item │ │ │ │ + 0x00073cf0 20697320 73656c65 63746564 20696e20 is selected in │ │ │ │ + 0x00073d00 74686520 68656c70 206d656e 752e2049 the help menu. I │ │ │ │ + 0x00073d10 66207468 65206028 75692d68 746d6c2d f the `(ui-html- │ │ │ │ + 0x00073d20 62726f77 7365722e 2e2e2927 20636f6d browser...)' com │ │ │ │ + 0x00073d30 6d616e64 20776173 206e6576 65722065 mand was never e │ │ │ │ + 0x00073d40 78656375 7465642c 20746865 6e207468 xecuted, then th │ │ │ │ + 0x00073d50 65206465 6661756c 74206973 20746f20 e default is to │ │ │ │ + 0x00073d60 75736520 74686520 62726f77 73657220 use the browser │ │ │ │ + 0x00073d70 73746f72 65642069 6e207468 65206057 stored in the `W │ │ │ │ + 0x00073d80 45424252 4f575345 52272065 6e766972 EBBROWSER' envir │ │ │ │ + 0x00073d90 6f6e6d65 6e742076 61726961 626c652e onment variable. │ │ │ │ + 0x00073da0 20496620 74686520 656e7669 726f6e6d If the environm │ │ │ │ + 0x00073db0 656e7420 76617269 61626c65 20697320 ent variable is │ │ │ │ + 0x00073dc0 756e7365 74207468 656e2060 73656e73 unset then `sens │ │ │ │ + 0x00073dd0 69626c65 2d62726f 77736572 27206973 ible-browser' is │ │ │ │ + 0x00073de0 20757365 642e0000 312e392e 35000000 used...1.9.5... │ │ │ │ + 0x00073df0 28736865 6c6c2053 48454c4c 2d434f4d (shell SHELL-COM │ │ │ │ + 0x00073e00 4d414e44 290a4578 65637574 65207468 MAND).Execute th │ │ │ │ + 0x00073e10 65206769 76656e20 554e4958 20534845 e given UNIX SHE │ │ │ │ + 0x00073e20 4c4c2d43 4f4d4d41 4e442075 73696e67 LL-COMMAND using │ │ │ │ + 0x00073e30 202f6269 6e2f7368 2e204765 6f6d7669 /bin/sh. Geomvi │ │ │ │ + 0x00073e40 65777761 69747320 666f7220 69742074 ewwaits for it t │ │ │ │ + 0x00073e50 6f20636f 6d706c65 74652061 6e642077 o complete and w │ │ │ │ + 0x00073e60 696c6c20 62652075 6e726573 706f6e73 ill be unrespons │ │ │ │ + 0x00073e70 69766520 756e7469 6c206974 20646f65 ive until it doe │ │ │ │ + 0x00073e80 732e0000 28777269 74652d73 65787072 s...(write-sexpr │ │ │ │ + 0x00073e90 20202020 2046494c 454e414d 45204c49 FILENAME LI │ │ │ │ + 0x00073ea0 53504f42 4a454354 290a0957 72697465 SPOBJECT)..Write │ │ │ │ + 0x00073eb0 73207468 65206769 76656e20 4c495350 s the given LISP │ │ │ │ + 0x00073ec0 4f424a45 43542074 6f204649 4c454e41 OBJECT to FILENA │ │ │ │ + 0x00073ed0 4d452e20 54686973 2066756e 6374696f ME. This functio │ │ │ │ + 0x00073ee0 6e206973 20696e74 656e6465 640a0966 n is intended..f │ │ │ │ + 0x00073ef0 6f722069 6e746572 6e616c20 64656275 or internal debu │ │ │ │ + 0x00073f00 6767696e 67207573 65206f6e 6c792e00 gging use only.. │ │ │ │ + 0x00073f10 28777269 74652d68 616e646c 65204841 (write-handle HA │ │ │ │ + 0x00073f20 4e444c45 4f505320 46494c45 4e414d45 NDLEOPS FILENAME │ │ │ │ + 0x00073f30 2048414e 444c4529 0a577269 74657320 HANDLE).Writes │ │ │ │ + 0x00073f40 74686520 6f626a65 63742075 6e646572 the object under │ │ │ │ + 0x00073f50 6c79696e 67207468 65206769 76656e20 lying the given │ │ │ │ + 0x00073f60 68616e64 6c652074 6f204649 4c454e41 handle to FILENA │ │ │ │ + 0x00073f70 4d452e54 68697320 66756e63 74696f6e ME.This function │ │ │ │ + 0x00073f80 20697320 696e7465 6e646564 20666f72 is intended for │ │ │ │ + 0x00073f90 20696e74 65726e61 6c206465 62756767 internal debugg │ │ │ │ + 0x00073fa0 696e6720 75736520 6f6e6c79 2e000000 ing use only.... │ │ │ │ + 0x00073fb0 2864756d 702d6861 6e646c65 73290a44 (dump-handles).D │ │ │ │ + 0x00073fc0 756d7020 74686520 6c697374 206f6620 ump the list of │ │ │ │ + 0x00073fd0 63757272 656e746c 79206163 74697665 currently active │ │ │ │ + 0x00073fe0 2068616e 646c6573 20746f20 7374646f handles to stdo │ │ │ │ + 0x00073ff0 75742e54 68697320 66756e63 74696f6e ut.This function │ │ │ │ + 0x00074000 20697320 696e7465 6e646564 20666f72 is intended for │ │ │ │ + 0x00074010 20696e74 65726e61 6c206465 62756767 internal debugg │ │ │ │ + 0x00074020 696e6720 75736520 6f6e6c79 2e000000 ing use only.... │ │ │ │ + 0x00074030 2864756d 702d706f 6f6c7329 0a44756d (dump-pools).Dum │ │ │ │ + 0x00074040 70207468 65206c69 7374206f 66206375 p the list of cu │ │ │ │ + 0x00074050 7272656e 746c7920 61637469 76652069 rrently active i │ │ │ │ + 0x00074060 6e707574 2d22706f 6f6c7322 20746f20 nput-"pools" to │ │ │ │ + 0x00074070 7374646f 75742e54 68697320 66756e63 stdout.This func │ │ │ │ + 0x00074080 74696f6e 20697320 696e7465 6e646564 tion is intended │ │ │ │ + 0x00074090 20666f72 20696e74 65726e61 6c206465 for internal de │ │ │ │ + 0x000740a0 62756767 696e6720 75736520 6f6e6c79 bugging use only │ │ │ │ + 0x000740b0 2e000000 2867656f 6d766965 772d7665 ....(geomview-ve │ │ │ │ + 0x000740c0 7273696f 6e290a09 52657475 726e7320 rsion)..Returns │ │ │ │ + 0x000740d0 61207374 72696e67 20726570 72657365 a string represe │ │ │ │ + 0x000740e0 6e74696e 67207468 65207665 7273696f nting the versio │ │ │ │ + 0x000740f0 6e206f66 2067656f 6d766965 77207468 n of geomview th │ │ │ │ + 0x00074100 61742069 730a0972 756e6e69 6e672e00 at is..running.. │ │ │ │ + 0x00074110 ffffffff 00000000 00000000 0000803f ...............? │ │ │ │ + 0x00074120 00000000 0000803f 00000000 56454354 .......?....VECT │ │ │ │ + 0x00074130 20203130 20323020 30202032 20322032 10 20 0 2 2 2 │ │ │ │ + 0x00074140 20322032 20322032 20322032 20322020 2 2 2 2 2 2 2 │ │ │ │ 0x00074150 30203020 30203020 30203020 30203020 0 0 0 0 0 0 0 0 │ │ │ │ - 0x00074160 202e3035 30202e30 30302030 09202e31 .050 .000 0. .1 │ │ │ │ - 0x00074170 3630202e 30303020 31302020 2e303430 60 .000 10 .040 │ │ │ │ - 0x00074180 202e3032 39203009 202e3132 39202e30 .029 0. .129 .0 │ │ │ │ - 0x00074190 39342031 3020202e 30313520 2e303437 94 10 .015 .047 │ │ │ │ - 0x000741a0 20300920 2e303439 202e3135 32203130 0. .049 .152 10 │ │ │ │ - 0x000741b0 202d2e30 3135202e 30343720 3009202d -.015 .047 0. - │ │ │ │ - 0x000741c0 2e303439 202e3135 32203130 202d2e30 .049 .152 10 -.0 │ │ │ │ - 0x000741d0 3430202e 30323920 3009202d 2e313239 40 .029 0. -.129 │ │ │ │ - 0x000741e0 202e3039 34203130 202d2e30 3530202e .094 10 -.050 . │ │ │ │ - 0x000741f0 30303020 3009202d 2e313630 202e3030 000 0. -.160 .00 │ │ │ │ - 0x00074200 30203130 202d2e30 3430202d 2e303239 0 10 -.040 -.029 │ │ │ │ - 0x00074210 20300920 2d2e3132 39202d2e 30393420 0. -.129 -.094 │ │ │ │ - 0x00074220 3130202d 2e303135 202d2e30 34372030 10 -.015 -.047 0 │ │ │ │ - 0x00074230 09202d2e 30343920 2d2e3135 32203130 . -.049 -.152 10 │ │ │ │ - 0x00074240 20202e30 3135202d 2e303437 20300920 .015 -.047 0. │ │ │ │ - 0x00074250 2e303439 202d2e31 35322031 3020202e .049 -.152 10 . │ │ │ │ - 0x00074260 30343020 2d2e3032 39203009 202e3132 040 -.029 0. .12 │ │ │ │ - 0x00074270 39202d2e 30393420 31300000 7472696d 9 -.094 10..trim │ │ │ │ - 0x00074280 6d696e67 20767665 63000000 08910400 ming vvec....... │ │ │ │ - 0x00074290 04000000 d1af0200 39a10200 95a00200 ........9....... │ │ │ │ - 0x000742a0 a5af0200 85af0200 99a00200 00000000 ................ │ │ │ │ - 0x000742b0 2fcb0400 00910400 04000000 49b00200 /...........I... │ │ │ │ - 0x000742c0 49a10200 d1b00200 49ae0200 a5a00200 I.......I....... │ │ │ │ - 0x000742d0 d5b00200 00000000 2fcb0400 b0970400 ......../....... │ │ │ │ - 0x000742e0 04000000 a99e0200 29a20200 29aa0200 ........)...)... │ │ │ │ - 0x000742f0 15aa0200 c19e0200 e59e0200 5da10200 ............]... │ │ │ │ - 0x00074300 2fcb0400 b8700400 04000000 f19e0200 /....p.......... │ │ │ │ - 0x00074310 a1a30200 bdaa0200 65aa0200 0d9f0200 ........e....... │ │ │ │ - 0x00074320 319f0200 d1a20200 2fcb0400 cc7c0400 1......./....|.. │ │ │ │ - 0x00074330 04000000 3d9f0200 1da50200 0dab0200 ....=........... │ │ │ │ - 0x00074340 f9aa0200 599f0200 7d9f0200 4da40200 ....Y...}...M... │ │ │ │ - 0x00074350 2fcb0400 0c910400 04000000 899f0200 /............... │ │ │ │ - 0x00074360 c9a50200 29ac0200 15ac0200 a59f0200 ....)........... │ │ │ │ - 0x00074370 c99f0200 49ab0200 2fcb0400 c8820400 ....I.../....... │ │ │ │ - 0x00074380 04000000 d59f0200 75a60200 01a10200 ........u....... │ │ │ │ - 0x00074390 6dad0200 31ad0200 f19f0200 65ac0200 m...1.......e... │ │ │ │ - 0x000743a0 2fcb0400 a0840400 04000000 fd9f0200 /............... │ │ │ │ - 0x000743b0 eda70200 89ae0200 81ad0200 19a00200 ................ │ │ │ │ - 0x000743c0 3da00200 1da70200 2fcb0400 e0700400 =......./....p.. │ │ │ │ - 0x000743d0 04000000 49a00200 69a90200 49af0200 ....I...i...I... │ │ │ │ - 0x000743e0 35af0200 65a00200 89a00200 99a80200 5...e........... │ │ │ │ - 0x000743f0 2fcb0400 abaaaa3e abaaaa3e abaaaa3e /......>...>...> │ │ │ │ - 0x00074400 01000000 67656f6d 76696577 3a202d77 ....geomview: -w │ │ │ │ - 0x00074410 706f733a 20657870 65637465 64207769 pos: expected wi │ │ │ │ - 0x00074420 6474682c 68656967 68745b40 786d696e dth,height[@xmin │ │ │ │ - 0x00074430 2c796d69 6e5d0000 01000000 7b207369 ,ymin]......{ si │ │ │ │ - 0x00074440 7a652034 35302034 35302020 72657369 ze 450 450 resi │ │ │ │ - 0x00074450 7a65207d 00000000 61707065 6172616e ze }....appearan │ │ │ │ - 0x00074460 6365207b 6c696e65 77696474 6820347d ce {linewidth 4} │ │ │ │ - 0x00074470 0a564543 540a3720 31372034 0a322032 .VECT.7 17 4.2 2 │ │ │ │ - 0x00074480 20203220 32203220 32202035 0a312031 2 2 2 2 5.1 1 │ │ │ │ - 0x00074490 20203120 30203020 30202031 0a2d2e35 1 0 0 0 1.-.5 │ │ │ │ - 0x000744a0 202d2e35 202d2e35 20203020 2d2e3520 -.5 -.5 0 -.5 │ │ │ │ - 0x000744b0 2d2e350a 2d2e3520 2d2e3520 2d2e3520 -.5.-.5 -.5 -.5 │ │ │ │ - 0x000744c0 202d2e35 2030202d 2e350a30 20302030 -.5 0 -.5.0 0 0 │ │ │ │ - 0x000744d0 2020202e 35202e35 202d2e35 0a302030 .5 .5 -.5.0 0 │ │ │ │ - 0x000744e0 20302020 202d2e35 202d2e35 202d2e35 0 -.5 -.5 -.5 │ │ │ │ - 0x000744f0 0a302030 20302020 202d2e35 202e3520 .0 0 0 -.5 .5 │ │ │ │ - 0x00074500 2d2e350a 30203020 30202020 2e35202d -.5.0 0 0 .5 - │ │ │ │ - 0x00074510 2e35202d 2e350a2d 2e352030 202d2e35 .5 -.5.-.5 0 -.5 │ │ │ │ - 0x00074520 20202d2e 35202e35 202d2e35 20202e35 -.5 .5 -.5 .5 │ │ │ │ - 0x00074530 202e3520 2d2e3520 202e3520 2d2e3520 .5 -.5 .5 -.5 │ │ │ │ - 0x00074540 2d2e3520 2030202d 2e35202d 2e350a31 -.5 0 -.5 -.5.1 │ │ │ │ - 0x00074550 20302030 20310a30 20312030 20310a30 0 0 1.0 1 0 1.0 │ │ │ │ - 0x00074560 20302031 20310a30 20302030 20310000 0 1 1.0 0 0 1.. │ │ │ │ - 0x00074570 61707065 6172616e 6365207b 20092b66 appearance { .+f │ │ │ │ - 0x00074580 61636520 092d6564 67652009 2b766563 ace .-edge .+vec │ │ │ │ - 0x00074590 7420096e 6f726d73 63616c65 20312e30 t .normscale 1.0 │ │ │ │ - 0x000745a0 20096c69 6e657769 64746820 31200970 .linewidth 1 .p │ │ │ │ - 0x000745b0 61746368 64696365 20313020 31302009 atchdice 10 10 . │ │ │ │ - 0x000745c0 2d6e6f72 6d616c20 092b6576 65727420 -normal .+evert │ │ │ │ - 0x000745d0 09736861 64696e67 20666c61 7420092d .shading flat .- │ │ │ │ - 0x000745e0 7472616e 73706172 656e7420 096d6174 transparent .mat │ │ │ │ - 0x000745f0 65726961 6c207b20 09096b64 20312e30 erial { ..kd 1.0 │ │ │ │ - 0x00074600 20646966 66757365 20312031 20312009 diffuse 1 1 1 . │ │ │ │ - 0x00074610 096b6120 302e3320 616d6269 656e7420 .ka 0.3 ambient │ │ │ │ - 0x00074620 31203120 31200909 6b732030 2e332073 1 1 1 ..ks 0.3 s │ │ │ │ - 0x00074630 70656375 6c617220 31203120 31200909 pecular 1 1 1 .. │ │ │ │ - 0x00074640 7368696e 696e6573 73203135 20090965 shininess 15 ..e │ │ │ │ - 0x00074650 64676563 6f6c6f72 20302030 20302009 dgecolor 0 0 0 . │ │ │ │ - 0x00074660 096e6f72 6d616c63 6f6c6f72 20312031 .normalcolor 1 1 │ │ │ │ - 0x00074670 20312009 09616c70 68612031 20097d20 1 ..alpha 1 .} │ │ │ │ - 0x00074680 096c6967 6874696e 67207b20 0909616d .lighting { ..am │ │ │ │ - 0x00074690 6269656e 74202e32 202e3220 2e322009 bient .2 .2 .2 . │ │ │ │ - 0x000746a0 09726570 6c616365 6c696768 74732009 .replacelights . │ │ │ │ - 0x000746b0 096c6967 6874207b 20636f6c 6f72202e .light { color . │ │ │ │ - 0x000746c0 3735202e 3735202e 37352070 6f736974 75 .75 .75 posit │ │ │ │ - 0x000746d0 696f6e20 30203020 31302030 207d2009 ion 0 0 10 0 } . │ │ │ │ - 0x000746e0 096c6967 6874207b 20636f6c 6f72202e .light { color . │ │ │ │ - 0x000746f0 36202e36 202e3620 706f7369 74696f6e 6 .6 .6 position │ │ │ │ - 0x00074700 20302031 202d3120 30207d20 09096c69 0 1 -1 0 } ..li │ │ │ │ - 0x00074710 67687420 7b20636f 6c6f7220 2e34202e ght { color .4 . │ │ │ │ - 0x00074720 34202e34 20706f73 6974696f 6e203120 4 .4 position 1 │ │ │ │ - 0x00074730 2d32202d 31203020 7d20097d 207d0000 -2 -1 0 } .} }.. │ │ │ │ - 0x00074740 52656e64 65726d61 6e3a0a20 20525220 Renderman:. RR │ │ │ │ - 0x00074750 73656e64 20524942 206f7574 70757420 send RIB output │ │ │ │ - 0x00074760 746f203c 66696c65 70726566 69783e4e to N │ │ │ │ - 0x00074770 4e4e2e72 69622028 64656661 756c7420 NN.rib (default │ │ │ │ - 0x00074780 66696c65 70726566 6978203d 3d202267 fileprefix == "g │ │ │ │ - 0x00074790 656f6d22 290a2020 52432045 6d756c61 eom"). RC Emula │ │ │ │ - 0x000747a0 7465206c 696e6573 20757369 6e672063 te lines using c │ │ │ │ - 0x000747b0 796c696e 64657273 20286465 6661756c ylinders (defaul │ │ │ │ - 0x000747c0 74290a20 20525020 456d756c 61746520 t). RP Emulate │ │ │ │ - 0x000747d0 6c696e65 73207573 696e6720 706f6c79 lines using poly │ │ │ │ - 0x000747e0 676f6e73 0a202052 61206368 6f6f7365 gons. Ra choose │ │ │ │ - 0x000747f0 20415343 49492052 49422066 6f726d61 ASCII RIB forma │ │ │ │ - 0x00074800 74202864 65666175 6c74290a 20205262 t (default). Rb │ │ │ │ - 0x00074810 2063686f 6f736520 42494e41 52592052 choose BINARY R │ │ │ │ - 0x00074820 49422066 6f726d61 740a2020 52742063 IB format. Rt c │ │ │ │ - 0x00074830 686f6f73 65204469 73706c61 7920746f hoose Display to │ │ │ │ - 0x00074840 6b656e20 746f2073 70656369 6679202e ken to specify . │ │ │ │ - 0x00074850 74696666 2066696c 65202864 65666175 tiff file (defau │ │ │ │ - 0x00074860 6c74290a 20205266 2063686f 6f736520 lt). Rf choose │ │ │ │ - 0x00074870 44697370 6c617920 746f6b65 6e20746f Display token to │ │ │ │ - 0x00074880 20737065 63696679 20667261 6d656275 specify framebu │ │ │ │ - 0x00074890 66666572 0a202052 73205369 6d756c61 ffer. Rs Simula │ │ │ │ - 0x000748a0 74652062 61636b67 726f756e 6420636f te background co │ │ │ │ - 0x000748b0 6c6f7220 77697468 20506f6c 79676f6e lor with Polygon │ │ │ │ - 0x000748c0 20286465 6661756c 74290a20 20527820 (default). Rx │ │ │ │ - 0x000748d0 4e6f2062 61636b67 726f756e 64207369 No background si │ │ │ │ - 0x000748e0 6d756c61 74696f6e 202d2066 756c6c79 mulation - fully │ │ │ │ - 0x000748f0 20747261 6e737061 72656e74 2028616c transparent (al │ │ │ │ - 0x00074900 70686129 20626163 6b67726f 756e640a pha) background. │ │ │ │ - 0x00074910 00000000 67656f6d 00000000 28726962 ....geom....(rib │ │ │ │ - 0x00074920 2d736e61 7073686f 74202020 43414d2d -snapshot CAM- │ │ │ │ - 0x00074930 49442020 5b66696c 656e616d 655d290a ID [filename]). │ │ │ │ - 0x00074940 09577269 74652052 656e6465 726d616e .Write Renderman │ │ │ │ - 0x00074950 20736e61 7073686f 74202869 6e205249 snapshot (in RI │ │ │ │ - 0x00074960 4220666f 726d6174 29206f66 2043414d B format) of CAM │ │ │ │ - 0x00074970 2d494420 746f203c 66696c65 6e616d65 -ID to ...If no filena │ │ │ │ - 0x00074990 6d652073 70656369 66696564 2c207365 me specified, se │ │ │ │ - 0x000749a0 65202272 69622d64 6973706c 61792220 e "rib-display" │ │ │ │ - 0x000749b0 666f7220 6578706c 616e6174 696f6e20 for explanation │ │ │ │ - 0x000749c0 6f660a09 74686520 66696c65 6e616d65 of..the filename │ │ │ │ - 0x000749d0 20757365 642e0000 28726962 2d646973 used...(rib-dis │ │ │ │ - 0x000749e0 706c6179 20202020 5b667261 6d657c74 play [frame|t │ │ │ │ - 0x000749f0 6966665d 2046494c 45505245 46495829 iff] FILEPREFIX) │ │ │ │ - 0x00074a00 0a095365 74205265 6e646572 6d616e20 ..Set Renderman │ │ │ │ - 0x00074a10 64697370 6c617920 746f2066 72616d65 display to frame │ │ │ │ - 0x00074a20 62756666 65722028 706f7075 70207363 buffer (popup sc │ │ │ │ - 0x00074a30 7265656e 2077696e 646f7729 206f7220 reen window) or │ │ │ │ - 0x00074a40 610a0954 49464620 666f726d 61742064 a..TIFF format d │ │ │ │ - 0x00074a50 69736b20 66696c65 2e204649 4c455052 isk file. FILEPR │ │ │ │ - 0x00074a60 45464958 20697320 75736564 20746f20 EFIX is used to │ │ │ │ - 0x00074a70 636f6e73 74727563 740a096e 616d6573 construct..names │ │ │ │ - 0x00074a80 206f6620 74686520 666f726d 20227072 of the form "pr │ │ │ │ - 0x00074a90 65666978 4e4e4e4e 2e737566 66697822 efixNNNN.suffix" │ │ │ │ - 0x00074aa0 2e202869 2e652e20 666f6f30 3030302e . (i.e. foo0000. │ │ │ │ - 0x00074ab0 72696229 0a095468 65206e75 6d626572 rib)..The number │ │ │ │ - 0x00074ac0 20697320 696e6372 656d656e 74656420 is incremented │ │ │ │ - 0x00074ad0 6f6e2065 76657279 2063616c 6c20746f on every call to │ │ │ │ - 0x00074ae0 20227269 622d736e 61707368 6f742220 "rib-snapshot" │ │ │ │ - 0x00074af0 616e640a 09726573 65742074 6f203030 and..reset to 00 │ │ │ │ - 0x00074b00 30302077 68656e20 22726962 2d646973 00 when "rib-dis │ │ │ │ - 0x00074b10 706c6179 22206973 2063616c 6c65642e play" is called. │ │ │ │ - 0x00074b20 20544946 46206669 6c657320 61726520 TIFF files are │ │ │ │ - 0x00074b30 67697665 6e0a0974 68652073 616d6520 given..the same │ │ │ │ - 0x00074b40 70726566 69782061 6e64206e 756d6265 prefix and numbe │ │ │ │ - 0x00074b50 72206173 20746865 20524942 2066696c r as the RIB fil │ │ │ │ - 0x00074b60 65202869 2e652e20 666f6f30 3030342e e (i.e. foo0004. │ │ │ │ - 0x00074b70 7269620a 0967656e 65726174 65732066 rib..generates f │ │ │ │ - 0x00074b80 6f6f3030 30342e74 69666629 2e205468 oo0004.tiff). Th │ │ │ │ - 0x00074b90 65206465 6661756c 74204649 4c455052 e default FILEPR │ │ │ │ - 0x00074ba0 45464958 20697320 2267656f 6d222061 EFIX is "geom" a │ │ │ │ - 0x00074bb0 6e640a09 74686520 64656661 756c7420 nd..the default │ │ │ │ - 0x00074bc0 666f726d 61742069 73205449 46462e20 format is TIFF. │ │ │ │ - 0x00074bd0 284e6f74 65207468 61742067 656f6d76 (Note that geomv │ │ │ │ - 0x00074be0 69657720 6a757374 2067656e 65726174 iew just generat │ │ │ │ - 0x00074bf0 65732061 0a095249 42206669 6c652c20 es a..RIB file, │ │ │ │ - 0x00074c00 77686963 68206d75 73742074 68656e20 which must then │ │ │ │ - 0x00074c10 62652072 656e6465 7265642e 29000000 be rendered.)... │ │ │ │ - 0x00074c20 31010000 34010000 00000000 38010000 1...4.......8... │ │ │ │ - 0x00074c30 3c010000 14490700 0000003f ffff0000 <....I.....?.... │ │ │ │ - 0x00074c40 0000003f ffff0000 9a99993e cdcc4c3e ...?.......>..L> │ │ │ │ - 0x00074c50 9a99193e 3333333f 284e442d 636f6c6f ...>333?(ND-colo │ │ │ │ - 0x00074c60 72204341 4d494420 5b202828 205b4944 r CAMID [ (( [ID │ │ │ │ - 0x00074c70 5d202878 31207832 20783320 2e2e2e20 ] (x1 x2 x3 ... │ │ │ │ - 0x00074c80 784e2920 76207220 67206220 61202020 xN) v r g b a │ │ │ │ - 0x00074c90 76207220 67206220 6120202e 2e2e2029 v r g b a ... ) │ │ │ │ - 0x00074ca0 0a092828 7831202e 2e2e2078 4e292020 ..((x1 ... xN) │ │ │ │ - 0x00074cb0 76207220 67206220 61202076 20722067 v r g b a v r g │ │ │ │ - 0x00074cc0 20622061 202e2e2e 29202e2e 2e295d20 b a ...) ...)] │ │ │ │ - 0x00074cd0 290a0953 70656369 66696573 20612066 )..Specifies a f │ │ │ │ - 0x00074ce0 756e6374 696f6e2c 20617070 6c696564 unction, applied │ │ │ │ - 0x00074cf0 20746f20 65616368 204e2d44 20766572 to each N-D ver │ │ │ │ - 0x00074d00 7465782c 20776869 63682064 65746572 tex, which deter │ │ │ │ - 0x00074d10 6d696e65 73207468 650a0963 6f6c6f72 mines the..color │ │ │ │ - 0x00074d20 73206f66 204e2d64 696d656e 73696f6e s of N-dimension │ │ │ │ - 0x00074d30 616c206f 626a6563 74732061 73207368 al objects as sh │ │ │ │ - 0x00074d40 6f776e20 696e2063 616d6572 61204341 own in camera CA │ │ │ │ - 0x00074d50 4d49442e 0a094561 63682063 6f6c6f72 MID...Each color │ │ │ │ - 0x00074d60 696e6720 66756e63 74696f6e 20697320 ing function is │ │ │ │ - 0x00074d70 64656669 6e656420 62792061 20766563 defined by a vec │ │ │ │ - 0x00074d80 746f7220 28696e20 49442773 20636f6f tor (in ID's coo │ │ │ │ - 0x00074d90 7264696e 61746520 73797374 656d290a rdinate system). │ │ │ │ - 0x00074da0 095b7831 20783120 2e2e2e20 784e5d20 .[x1 x1 ... xN] │ │ │ │ - 0x00074db0 616e6420 62792061 20736571 75656e63 and by a sequenc │ │ │ │ - 0x00074dc0 65206f66 2076616c 75652028 76292f63 e of value (v)/c │ │ │ │ - 0x00074dd0 6f6c6f72 28722067 20622061 29207475 olor(r g b a) tu │ │ │ │ - 0x00074de0 706c6573 2c0a096f 72646572 65642062 ples,..ordered b │ │ │ │ - 0x00074df0 7920696e 63726561 73696e67 20762e20 y increasing v. │ │ │ │ - 0x00074e00 20546865 20696e6e 65722070 726f6475 The inner produ │ │ │ │ - 0x00074e10 63742076 203d2050 2e5b785d 20697320 ct v = P.[x] is │ │ │ │ - 0x00074e20 6c696e65 61726c79 0a09696e 74657270 linearly..interp │ │ │ │ - 0x00074e30 6f6c6174 65642069 6e207468 69732074 olated in this t │ │ │ │ - 0x00074e40 61626c65 20746f20 67697665 20612063 able to give a c │ │ │ │ - 0x00074e50 6f6c6f72 2e0a0949 66204944 20697320 olor...If ID is │ │ │ │ - 0x00074e60 6f6d6974 7465642c 20746865 20287869 omitted, the (xi │ │ │ │ - 0x00074e70 29207665 63746f72 20697320 61737375 ) vector is assu │ │ │ │ - 0x00074e80 6d656420 696e2075 6e697665 72736520 med in universe │ │ │ │ - 0x00074e90 636f6f72 64696e61 7465732e 0a095468 coordinates...Th │ │ │ │ - 0x00074ea0 65204e44 2d636f6c 6f722063 6f6d6d61 e ND-color comma │ │ │ │ - 0x00074eb0 6e642073 70656369 66696573 2061206c nd specifies a l │ │ │ │ - 0x00074ec0 69737420 6f662073 75636820 66756e63 ist of such func │ │ │ │ - 0x00074ed0 74696f6e 733b2065 61636820 76657274 tions; each vert │ │ │ │ - 0x00074ee0 65780a09 69732063 6f6c6f72 65642062 ex..is colored b │ │ │ │ - 0x00074ef0 79207468 65697220 73756d20 28736f20 y their sum (so │ │ │ │ - 0x00074f00 652e672e 20677265 656e2069 6e74656e e.g. green inten │ │ │ │ - 0x00074f10 73697479 20636f75 6c642069 6e646963 sity could indic │ │ │ │ - 0x00074f20 6174650a 0970726f 6a656374 696f6e20 ate..projection │ │ │ │ - 0x00074f30 616c6f6e 67206f6e 65206178 69732077 along one axis w │ │ │ │ - 0x00074f40 68696c65 20726564 20696e64 69636174 hile red indicat │ │ │ │ - 0x00074f50 65642061 6e6f7468 65722e0a 09416e20 ed another...An │ │ │ │ - 0x00074f60 656d7074 79206c69 73742c20 61732069 empty list, as i │ │ │ │ - 0x00074f70 6e20284e 442d636f 6c6f7220 43414d49 n (ND-color CAMI │ │ │ │ - 0x00074f80 44202829 292c2073 75707072 65737365 D ()), suppresse │ │ │ │ - 0x00074f90 7320636f 6c6f7269 6e672e0a 09576974 s coloring...Wit │ │ │ │ - 0x00074fa0 68206e6f 20736563 6f6e6420 61726775 h no second argu │ │ │ │ - 0x00074fb0 6d656e74 2c20284e 442d636f 6c6f7220 ment, (ND-color │ │ │ │ - 0x00074fc0 43414d49 44292072 65747572 6e732074 CAMID) returns t │ │ │ │ - 0x00074fd0 68617420 63616d65 72612773 0a09636f hat camera's..co │ │ │ │ - 0x00074fe0 6c6f722d 66756e63 74696f6e 206c6973 lor-function lis │ │ │ │ - 0x00074ff0 742e0a09 4576656e 20776865 6e20636f t...Even when co │ │ │ │ - 0x00075000 6c6f7269 6e672069 7320656e 61626c65 loring is enable │ │ │ │ - 0x00075010 642c206f 626a6563 74732074 61676765 d, objects tagge │ │ │ │ - 0x00075020 64207769 74682074 68652022 6b656570 d with the "keep │ │ │ │ - 0x00075030 636f6c6f 72220a09 61707065 6172616e color"..appearan │ │ │ │ - 0x00075040 63652061 74747269 62757465 20617265 ce attribute are │ │ │ │ - 0x00075050 2073686f 776e2069 6e207468 65697220 shown in their │ │ │ │ - 0x00075060 6e617475 72616c20 636f6c6f 72732e0a natural colors.. │ │ │ │ - 0x00075070 00000000 284e442d 78666f72 6d2d6765 ....(ND-xform-ge │ │ │ │ - 0x00075080 74204944 205b6672 6f6d2d49 445d290a t ID [from-ID]). │ │ │ │ - 0x00075090 09526574 75726e73 20746865 204e2d44 .Returns the N-D │ │ │ │ - 0x000750a0 20747261 6e73666f 726d206f 66207468 transform of th │ │ │ │ - 0x000750b0 65206769 76656e20 6f626a65 63742069 e given object i │ │ │ │ - 0x000750c0 6e207468 6520636f 6f726469 6e617465 n the coordinate │ │ │ │ - 0x000750d0 0a097379 7374656d 206f6620 66726f6d ..system of from │ │ │ │ - 0x000750e0 2d494420 28646566 61756c74 2022756e -ID (default "un │ │ │ │ - 0x000750f0 69766572 73652229 2c20696e 20746865 iverse"), in the │ │ │ │ - 0x00075100 2073656e 73650a09 3c706f69 6e742d69 sense.. * T │ │ │ │ - 0x00075120 72616e73 666f726d 203d203c 706f696e ransform = Note that ND │ │ │ │ - 0x00075150 2d747261 6e73666f 726d7320 68617665 -transforms have │ │ │ │ - 0x00075160 20746865 69722068 6f6d6f67 656e656f their homogeneo │ │ │ │ - 0x00075170 75732063 6f6f7264 696e6174 65206174 us coordinate at │ │ │ │ - 0x00075180 20696e64 65782030 2c207768 696c6520 index 0, while │ │ │ │ - 0x00075190 33442074 72616e73 666f726d 20686176 3D transform hav │ │ │ │ - 0x000751a0 65206974 20617420 696e6465 7820332e e it at index 3. │ │ │ │ - 0x000751b0 00000000 284e442d 78666f72 6d2d7365 ....(ND-xform-se │ │ │ │ - 0x000751c0 74204f42 4a494420 5b6e7472 616e7366 t OBJID [ntransf │ │ │ │ - 0x000751d0 6f726d20 7b206964 696d206f 64696d20 orm { idim odim │ │ │ │ - 0x000751e0 202e2e2e 207d5d29 0a095365 74732074 ... }])..Sets t │ │ │ │ - 0x000751f0 6865204e 2d442074 72616e73 666f726d he N-D transform │ │ │ │ - 0x00075200 206f6620 74686520 67697665 6e206f62 of the given ob │ │ │ │ - 0x00075210 6a656374 2e0a0949 6e206469 6d656e73 ject...In dimens │ │ │ │ - 0x00075220 696f6e20 4e2c2074 68697320 69732061 ion N, this is a │ │ │ │ - 0x00075230 6e20284e 2b312978 284e2b31 29206d61 n (N+1)x(N+1) ma │ │ │ │ - 0x00075240 74726978 2c20736f 20696e20 74686174 trix, so in that │ │ │ │ - 0x00075250 20636173 650a0969 64696d20 616e6420 case..idim and │ │ │ │ - 0x00075260 6f64696d 20617265 20657870 65637465 odim are expecte │ │ │ │ - 0x00075270 6420746f 20626520 626f7468 20657175 d to be both equ │ │ │ │ - 0x00075280 616c2074 6f20284e 2b31292e 204e6f74 al to (N+1). Not │ │ │ │ - 0x00075290 65207468 61740a09 616c6c20 63616d65 e that..all came │ │ │ │ - 0x000752a0 72617320 696e2061 2063616d 6572612d ras in a camera- │ │ │ │ - 0x000752b0 636c7573 74657220 68617665 20746865 cluster have the │ │ │ │ - 0x000752c0 2073616d 65204e2d 44207472 616e7366 same N-D transf │ │ │ │ - 0x000752d0 6f726d2e 0a4e6f74 65207468 6174204e orm..Note that N │ │ │ │ - 0x000752e0 442d7472 616e7366 6f726d73 20686176 D-transforms hav │ │ │ │ - 0x000752f0 65207468 65697220 686f6d6f 67656e65 e their homogene │ │ │ │ - 0x00075300 6f757320 636f6f72 64696e61 74652061 ous coordinate a │ │ │ │ - 0x00075310 7420696e 64657820 302c2077 68696c65 t index 0, while │ │ │ │ - 0x00075320 20334420 7472616e 73666f72 6d206861 3D transform ha │ │ │ │ - 0x00075330 76652069 74206174 20696e64 65782033 ve it at index 3 │ │ │ │ - 0x00075340 2e000000 284e442d 78666f72 6d204f42 ....(ND-xform OB │ │ │ │ - 0x00075350 4a494420 5b6e7472 616e7366 6f726d20 JID [ntransform │ │ │ │ - 0x00075360 7b206964 696d206f 64696d20 2e2e2e20 { idim odim ... │ │ │ │ - 0x00075370 7d5d0a43 6f6e6361 74656e61 74652074 }].Concatenate t │ │ │ │ - 0x00075380 68652067 6976656e 204e442d 7472616e he given ND-tran │ │ │ │ - 0x00075390 73666f72 6d207769 74682074 68652063 sform with the c │ │ │ │ - 0x000753a0 75727265 6e74204e 442d7472 616e7366 urrent ND-transf │ │ │ │ - 0x000753b0 6f726d20 6f662074 6865206f 626a6563 orm of the objec │ │ │ │ - 0x000753c0 74202861 70706c79 20746865 204e442d t (apply the ND- │ │ │ │ - 0x000753d0 7472616e 73666f72 6d20746f 206f626a transform to obj │ │ │ │ - 0x000753e0 65637420 49442c20 6173206f 70706f73 ect ID, as oppos │ │ │ │ - 0x000753f0 65642074 6f207369 6d706c79 20736574 ed to simply set │ │ │ │ - 0x00075400 74696e67 20697473 204e442d 7472616e ting its ND-tran │ │ │ │ - 0x00075410 73666f72 6d292e4e 6f746520 74686174 sform).Note that │ │ │ │ - 0x00075420 204e442d 7472616e 73666f72 6d732068 ND-transforms h │ │ │ │ - 0x00075430 61766520 74686569 7220686f 6d6f6765 ave their homoge │ │ │ │ - 0x00075440 6e656f75 7320636f 6f726469 6e617465 neous coordinate │ │ │ │ - 0x00075450 20617420 696e6465 7820302c 20776869 at index 0, whi │ │ │ │ - 0x00075460 6c652033 44207472 616e7366 6f726d20 le 3D transform │ │ │ │ - 0x00075470 68617665 20697420 61742069 6e646578 have it at index │ │ │ │ - 0x00075480 20332e00 2864696d 656e7369 6f6e205b 3..(dimension [ │ │ │ │ - 0x00075490 4e5d290a 09536574 73206f72 20726561 N])..Sets or rea │ │ │ │ - 0x000754a0 64732074 68652073 70616365 2064696d ds the space dim │ │ │ │ - 0x000754b0 656e7369 6f6e2066 6f72204e 2d64696d ension for N-dim │ │ │ │ - 0x000754c0 656e7369 6f6e616c 20766965 77696e67 ensional viewing │ │ │ │ - 0x000754d0 2e0a0928 53696e63 65206361 6c63756c ...(Since calcul │ │ │ │ - 0x000754e0 6174696f 6e732061 72652064 6f6e6520 ations are done │ │ │ │ - 0x000754f0 7573696e 6720686f 6d6f6765 6e656f75 using homogeneou │ │ │ │ - 0x00075500 7320636f 6f726469 6e617465 732c0a09 s coordinates,.. │ │ │ │ - 0x00075510 74686973 206d6561 6e73206d 61747269 this means matri │ │ │ │ - 0x00075520 63657320 61726520 284e2b31 2978284e ces are (N+1)x(N │ │ │ │ - 0x00075530 2b31292e 290a0957 69746820 6e6f2061 +1).)..With no a │ │ │ │ - 0x00075540 7267756d 656e7473 2c207265 7475726e rguments, return │ │ │ │ - 0x00075550 73207468 65206375 7272656e 74206469 s the current di │ │ │ │ - 0x00075560 6d656e73 696f6e2c 206f7220 30206966 mension, or 0 if │ │ │ │ - 0x00075570 0a094e2d 64696d65 6e73696f 6e616c20 ..N-dimensional │ │ │ │ - 0x00075580 76696577 696e6720 68617320 6e6f7420 viewing has not │ │ │ │ - 0x00075590 6265656e 20656e61 626c6564 2e204e6f been enabled. No │ │ │ │ - 0x000755a0 74652074 68617420 4e206861 7320746f te that N has to │ │ │ │ - 0x000755b0 20626561 74206c65 61737420 3420746f beat least 4 to │ │ │ │ - 0x000755c0 20656e61 626c6520 4e442d76 69657769 enable ND-viewi │ │ │ │ - 0x000755d0 6e672c20 6f746865 72776973 65204e44 ng, otherwise ND │ │ │ │ - 0x000755e0 2d766965 77696e67 2077696c 6c206265 -viewing will be │ │ │ │ - 0x000755f0 64697361 626c6564 2e000000 284e442d disabled....(ND- │ │ │ │ - 0x00075600 61786573 2043414d 4944205b 434c5553 axes CAMID [CLUS │ │ │ │ - 0x00075610 5445524e 414d4520 5b58696e 64657820 TERNAME [Xindex │ │ │ │ - 0x00075620 59696e64 6578205a 696e6465 78205b57 Yindex Zindex [W │ │ │ │ - 0x00075630 696e6465 785d5d5d 290a0949 6e206f75 index]]])..In ou │ │ │ │ - 0x00075640 72206d6f 64656c20 666f7220 4e2d4420 r model for N-D │ │ │ │ - 0x00075650 76696577 696e6720 28656e61 626c6564 viewing (enabled │ │ │ │ - 0x00075660 20627920 2864696d 656e7369 6f6e2929 by (dimension)) │ │ │ │ - 0x00075670 2c206f62 6a656374 7320696e 0a094e2d , objects in..N- │ │ │ │ - 0x00075680 73706163 65206172 65207669 65776564 space are viewed │ │ │ │ - 0x00075690 20627920 4e2d6469 6d656e73 696f6e61 by N-dimensiona │ │ │ │ - 0x000756a0 6c202263 616d6572 6120636c 75737465 l "camera cluste │ │ │ │ - 0x000756b0 7273222e 0a094561 63682072 65616c20 rs"...Each real │ │ │ │ - 0x000756c0 63616d65 72612077 696e646f 77206265 camera window be │ │ │ │ - 0x000756d0 6c6f6e67 7320746f 20736f6d 6520636c longs to some cl │ │ │ │ - 0x000756e0 75737465 722c2061 6e642073 686f7773 uster, and shows │ │ │ │ - 0x000756f0 20260a09 6d616e69 70756c61 74657320 &..manipulates │ │ │ │ - 0x00075700 6120332d 44206178 69732d61 6c69676e a 3-D axis-align │ │ │ │ - 0x00075710 65642070 726f6a65 63746564 20737562 ed projected sub │ │ │ │ - 0x00075720 73706163 65206f66 20746865 204e2d73 space of the N-s │ │ │ │ - 0x00075730 70616365 20736565 6e0a0962 79206974 pace seen..by it │ │ │ │ - 0x00075740 7320636c 75737465 722e2020 4d6f7669 s cluster. Movi │ │ │ │ - 0x00075750 6e67206f 6e652063 616d6572 6120696e ng one camera in │ │ │ │ - 0x00075760 20612063 6c757374 65722061 66666563 a cluster affec │ │ │ │ - 0x00075770 74732069 74732073 69626c69 6e67732e ts its siblings. │ │ │ │ - 0x00075780 0a0a0954 6865204e 442d6178 65732063 ...The ND-axes c │ │ │ │ - 0x00075790 6f6d6d61 6e642063 6f6e6669 67757265 ommand configure │ │ │ │ - 0x000757a0 7320616c 6c207468 69732e20 20497420 s all this. It │ │ │ │ - 0x000757b0 73706563 69666965 73206120 63616d65 specifies a came │ │ │ │ - 0x000757c0 72612773 0a09636c 75737465 72206d65 ra's..cluster me │ │ │ │ - 0x000757d0 6d626572 73686970 2c20616e 64207468 mbership, and th │ │ │ │ - 0x000757e0 65207365 74206f66 204e2d73 70616365 e set of N-space │ │ │ │ - 0x000757f0 20617865 73207768 69636820 6265636f axes which beco │ │ │ │ - 0x00075800 6d652074 68650a09 332d4420 63616d65 me the..3-D came │ │ │ │ - 0x00075810 72612773 20582c20 592c2061 6e64205a ra's X, Y, and Z │ │ │ │ - 0x00075820 20617865 732e2020 41786573 20617265 axes. Axes are │ │ │ │ - 0x00075830 20737065 63696669 65642062 79207468 specified by th │ │ │ │ - 0x00075840 65697220 696e6469 6365732c 0a096672 eir indices,..fr │ │ │ │ - 0x00075850 6f6d2031 20746f20 4e20666f 7220616e om 1 to N for an │ │ │ │ - 0x00075860 204e2d64 696d656e 73696f6e 616c2073 N-dimensional s │ │ │ │ - 0x00075870 70616365 2e202043 6c757374 65722043 pace. Cluster C │ │ │ │ - 0x00075880 4c555354 45524e41 4d452069 730a0969 LUSTERNAME is..i │ │ │ │ - 0x00075890 6d706c69 6369746c 79206372 65617465 mplicitly create │ │ │ │ - 0x000758a0 64206966 206e6f74 20707265 76696f75 d if not previou │ │ │ │ - 0x000758b0 736c7920 6b6e6f77 6e2e0a09 496e2070 sly known...In p │ │ │ │ - 0x000758c0 72696e63 69706c65 20697420 69732070 rinciple it is p │ │ │ │ - 0x000758d0 6f737369 626c6520 746f206d 61702074 ossible to map t │ │ │ │ - 0x000758e0 68652068 6f6d6f67 656e656f 75732063 he homogeneous c │ │ │ │ - 0x000758f0 6f6d706f 6e656e74 0a096f66 20612063 omponent..of a c │ │ │ │ - 0x00075900 6f6e666f 726d616c 20342070 6f696e74 onformal 4 point │ │ │ │ - 0x00075910 20746f20 736f6d65 206f7468 65722069 to some other i │ │ │ │ - 0x00075920 6e646578 3b207468 69732077 6f756c64 ndex; this would │ │ │ │ - 0x00075930 20626520 646f6e65 0a096279 20737065 be done..by spe │ │ │ │ - 0x00075940 63696679 696e6720 3020666f 72206f6e cifying 0 for on │ │ │ │ - 0x00075950 65206f66 2058696e 6465782c 2059696e e of Xindex, Yin │ │ │ │ - 0x00075960 64657820 6f72205a 696e6465 7820616e dex or Zindex an │ │ │ │ - 0x00075970 64206769 76696e67 0a095769 6e646578 d giving..Windex │ │ │ │ - 0x00075980 20736f6d 6520706f 73697469 76652076 some positive v │ │ │ │ - 0x00075990 616c7565 2e205468 69732069 73207072 alue. This is pr │ │ │ │ - 0x000759a0 6f626162 6c79206e 6f742075 73656675 obably not usefu │ │ │ │ - 0x000759b0 6c206265 63617573 650a0947 656f6d76 l because..Geomv │ │ │ │ - 0x000759c0 69657720 646f6573 206e6f74 20737570 iew does not sup │ │ │ │ - 0x000759d0 706f7274 206e6f6e 2d457563 6c696465 port non-Euclide │ │ │ │ - 0x000759e0 616e2067 656f6d65 74726965 7320666f an geometries fo │ │ │ │ - 0x000759f0 7220696e 20686967 6865720a 0964696d r in higher..dim │ │ │ │ - 0x00075a00 656e7369 6f6e732e 0a090a09 546f2072 ensions.....To r │ │ │ │ - 0x00075a10 65616420 61206361 6d657261 27732063 ead a camera's c │ │ │ │ - 0x00075a20 6f6e6669 67757261 74696f6e 2c207573 onfiguration, us │ │ │ │ - 0x00075a30 65202228 6563686f 20284e44 2d617865 e "(echo (ND-axe │ │ │ │ - 0x00075a40 73204341 4d494429 29222e0a 20202020 s CAMID))".. │ │ │ │ - 0x00075a50 20202020 54686520 72657475 726e2076 The return v │ │ │ │ - 0x00075a60 616c7565 20697320 616e2061 72726179 alue is an array │ │ │ │ - 0x00075a70 206f6620 3420696e 74656765 72732c20 of 4 integers, │ │ │ │ - 0x00075a80 74686520 6c617374 206f6e65 2073686f the last one sho │ │ │ │ - 0x00075a90 756c640a 09626520 302e0000 0000803f uld..be 0......? │ │ │ │ - 0x00075aa0 00007a44 cdcccc3d 00004040 286c6f6f ..zD...=..@@(loo │ │ │ │ - 0x00075ab0 6b2d7265 63656e74 6572205b 6f626a65 k-recenter [obje │ │ │ │ - 0x00075ac0 63744944 5d205b63 616d6572 6149445d ctID] [cameraID] │ │ │ │ - 0x00075ad0 290a0954 72616e73 6c617465 7320616e )..Translates an │ │ │ │ - 0x00075ae0 6420726f 74617465 73207468 65206361 d rotates the ca │ │ │ │ - 0x00075af0 6d657261 20736f20 74686174 20697420 mera so that it │ │ │ │ - 0x00075b00 6973206c 6f6f6b69 6e672069 6e207468 is looking in th │ │ │ │ - 0x00075b10 65200a09 2d7a2064 69726563 74696f6e e ..-z direction │ │ │ │ - 0x00075b20 2028696e 206f626a 65637449 44277320 (in objectID's │ │ │ │ - 0x00075b30 636f6f72 64696e61 74652073 79737465 coordinate syste │ │ │ │ - 0x00075b40 6d292061 74207468 65206365 6e746572 m) at the center │ │ │ │ - 0x00075b50 206f6620 0a096f62 6a656374 49442773 of ..objectID's │ │ │ │ - 0x00075b60 20626f75 6e64696e 6720626f 7820286f bounding box (o │ │ │ │ - 0x00075b70 72207468 65206f72 6967696e 206f6620 r the origin of │ │ │ │ - 0x00075b80 74686520 636f6f72 64696e61 74652073 the coordinate s │ │ │ │ - 0x00075b90 79737465 6d200a09 696e206e 6f6e2d45 ystem ..in non-E │ │ │ │ - 0x00075ba0 75646c69 6465616e 20737061 6365292e udlidean space). │ │ │ │ - 0x00075bb0 2020496e 20457563 6c696465 616e2073 In Euclidean s │ │ │ │ - 0x00075bc0 70616365 2c207468 65206361 6d657261 pace, the camera │ │ │ │ - 0x00075bd0 20697320 616c736f 200a096d 6f766564 is also ..moved │ │ │ │ - 0x00075be0 20617320 636c6f73 65206173 20706f73 as close as pos │ │ │ │ - 0x00075bf0 7369626c 6520746f 20746865 206f626a sible to the obj │ │ │ │ - 0x00075c00 65637420 7768696c 6520616c 6c6f7769 ect while allowi │ │ │ │ - 0x00075c10 6e672074 6865200a 09656e74 69726520 ng the ..entire │ │ │ │ - 0x00075c20 6f626a65 63742074 6f206265 20766973 object to be vis │ │ │ │ - 0x00075c30 69626c65 2e202041 6c736f20 6d616b65 ible. Also make │ │ │ │ - 0x00075c40 73207375 72652074 68617420 74686520 s sure that the │ │ │ │ - 0x00075c50 792d6178 6573206f 66200a09 6f626a65 y-axes of ..obje │ │ │ │ - 0x00075c60 63744944 20616e64 2063616d 65726149 ctID and cameraI │ │ │ │ - 0x00075c70 44206172 65207061 72616c6c 656c2e00 D are parallel.. │ │ │ │ - 0x00075c80 286c6f6f 6b205b6f 626a6563 7449445d (look [objectID] │ │ │ │ - 0x00075c90 205b6361 6d657261 49445d29 0a09526f [cameraID])..Ro │ │ │ │ - 0x00075ca0 74617465 73207468 65206e61 6d656420 tates the named │ │ │ │ - 0x00075cb0 63616d65 72612074 6f20706f 696e7420 camera to point │ │ │ │ - 0x00075cc0 746f7761 72642074 68652063 656e7465 toward the cente │ │ │ │ - 0x00075cd0 72206f66 20746865 200a0962 6f756e64 r of the ..bound │ │ │ │ - 0x00075ce0 696e6720 626f7820 6f662074 6865206e ing box of the n │ │ │ │ - 0x00075cf0 616d6564 206f626a 65637420 286f7220 amed object (or │ │ │ │ - 0x00075d00 74686520 6f726967 696e2069 6e206879 the origin in hy │ │ │ │ - 0x00075d10 70657262 6f6c6963 206f7220 0a097370 perbolic or ..sp │ │ │ │ - 0x00075d20 68657269 63616c20 73706163 65292e20 herical space). │ │ │ │ - 0x00075d30 20496e20 4575636c 69646561 6e207370 In Euclidean sp │ │ │ │ - 0x00075d40 6163652c 206d6f76 65732074 68652063 ace, moves the c │ │ │ │ - 0x00075d50 616d6572 61200a09 666f7277 61726420 amera ..forward │ │ │ │ - 0x00075d60 6f722062 61636b77 61726420 756e7469 or backward unti │ │ │ │ - 0x00075d70 6c207468 65206f62 6a656374 20617070 l the object app │ │ │ │ - 0x00075d80 65617273 20617320 6c617267 65200a09 ears as large .. │ │ │ │ - 0x00075d90 61732070 6f737369 626c6520 7768696c as possible whil │ │ │ │ - 0x00075da0 65207374 696c6c20 6265696e 6720656e e still being en │ │ │ │ - 0x00075db0 74697265 6c792076 69736962 6c652e20 tirely visible. │ │ │ │ - 0x00075dc0 20457175 6976616c 656e7420 746f200a Equivalent to . │ │ │ │ - 0x00075dd0 0970726f 676e2028 200a0909 286c6f6f .progn ( ...(loo │ │ │ │ - 0x00075de0 6b2d746f 77617264 205b6f62 6a656374 k-toward [object │ │ │ │ - 0x00075df0 49445d20 5b63616d 65726149 445d207b ID] [cameraID] { │ │ │ │ - 0x00075e00 63656e74 6572207c 206f7269 67696e7d center | origin} │ │ │ │ - 0x00075e10 290a0909 5b286c6f 6f6b2d65 6e636f6d )...[(look-encom │ │ │ │ - 0x00075e20 70617373 205b6f62 6a656374 49445d20 pass [objectID] │ │ │ │ - 0x00075e30 5b63616d 65726149 445d295d 200a0929 [cameraID])] ..) │ │ │ │ - 0x00075e40 200a0949 66206f62 6a656374 49442069 ..If objectID i │ │ │ │ - 0x00075e50 73206e6f 74207370 65636966 6965642c s not specified, │ │ │ │ - 0x00075e60 20697420 69732061 7373756d 65642074 it is assumed t │ │ │ │ - 0x00075e70 6f206265 20576f72 6c642e20 20496620 o be World. If │ │ │ │ - 0x00075e80 0a096361 6d657261 49442069 73206e6f ..cameraID is no │ │ │ │ - 0x00075e90 74207370 65636966 6965642c 20697420 t specified, it │ │ │ │ - 0x00075ea0 69732061 7373756d 65642074 6f206265 is assumed to be │ │ │ │ - 0x00075eb0 20746172 67657463 616d2e00 286c6f6f targetcam..(loo │ │ │ │ - 0x00075ec0 6b2d746f 77617264 205b6f62 6a656374 k-toward [object │ │ │ │ - 0x00075ed0 49445d20 5b63616d 65726149 445d205b ID] [cameraID] [ │ │ │ │ - 0x00075ee0 6f726967 696e207c 2063656e 7465725d origin | center] │ │ │ │ - 0x00075ef0 290a0952 6f746174 65732074 6865206e )..Rotates the n │ │ │ │ - 0x00075f00 616d6564 2063616d 65726120 746f2070 amed camera to p │ │ │ │ - 0x00075f10 6f696e74 20746f77 61726420 74686520 oint toward the │ │ │ │ - 0x00075f20 6f726967 696e206f 66207468 650a096f origin of the..o │ │ │ │ - 0x00075f30 626a6563 74277320 636f6f72 64696e61 bject's coordina │ │ │ │ - 0x00075f40 74652073 79737465 6d2c206f 72207468 te system, or th │ │ │ │ - 0x00075f50 65206365 6e746572 206f6620 74686520 e center of the │ │ │ │ - 0x00075f60 6f626a65 63742773 0a09626f 756e6469 object's..boundi │ │ │ │ - 0x00075f70 6e672062 6f782028 696e206e 6f6e2d45 ng box (in non-E │ │ │ │ - 0x00075f80 75636c69 6465616e 20737061 63652c20 uclidean space, │ │ │ │ - 0x00075f90 74686520 6f726967 696e2077 696c6c20 the origin will │ │ │ │ - 0x00075fa0 62652075 73656420 0a096175 746f6d61 be used ..automa │ │ │ │ - 0x00075fb0 74696361 6c6c7929 2e202044 65666175 tically). Defau │ │ │ │ - 0x00075fc0 6c74206f 626a6563 74494420 69732074 lt objectID is t │ │ │ │ - 0x00075fd0 68652077 6f726c64 2c206465 6661756c he world, defaul │ │ │ │ - 0x00075fe0 74206361 6d657261 0a096973 20746172 t camera..is tar │ │ │ │ - 0x00075ff0 67657463 616d2c20 64656661 756c7420 getcam, default │ │ │ │ - 0x00076000 6c6f6361 74696f6e 20746f20 706f696e location to poin │ │ │ │ - 0x00076010 7420746f 77617264 73206973 20746865 t towards is the │ │ │ │ - 0x00076020 2063656e 7465720a 096f6620 74686520 center..of the │ │ │ │ - 0x00076030 626f756e 64696e67 20626f78 2e000000 bounding box.... │ │ │ │ - 0x00076040 286c6f6f 6b2d656e 636f6d70 61737320 (look-encompass │ │ │ │ - 0x00076050 5b6f626a 65637449 445d205b 63616d65 [objectID] [came │ │ │ │ - 0x00076060 72614944 5d290a09 4d6f7665 73206361 raID])..Moves ca │ │ │ │ - 0x00076070 6d657261 49442062 61636b77 61726473 meraID backwards │ │ │ │ - 0x00076080 206f7220 666f7277 61726473 20756e74 or forwards unt │ │ │ │ - 0x00076090 696c2069 74732066 69656c64 206f6620 il its field of │ │ │ │ - 0x000760a0 76696577 0a097375 72726f75 6e647320 view..surrounds │ │ │ │ - 0x000760b0 6f626a65 63744944 2e205468 69732072 objectID. This r │ │ │ │ - 0x000760c0 6f757469 6e652077 6f726b73 206f6e6c outine works onl │ │ │ │ - 0x000760d0 7920696e 20457563 6c696465 616e2073 y in Euclidean s │ │ │ │ - 0x000760e0 70616365 2e20200a 09496620 6f626a65 pace. ..If obje │ │ │ │ - 0x000760f0 63744944 20697320 6e6f7420 73706563 ctID is not spec │ │ │ │ - 0x00076100 69666965 642c2069 74206973 20617373 ified, it is ass │ │ │ │ - 0x00076110 756d6564 20746f20 62652074 68652077 umed to be the w │ │ │ │ - 0x00076120 6f726c64 2e20200a 09496620 63616d65 orld. ..If came │ │ │ │ - 0x00076130 72614944 20697320 6e6f7420 73706563 raID is not spec │ │ │ │ - 0x00076140 69666965 642c2069 74206973 20617373 ified, it is ass │ │ │ │ - 0x00076150 756d6564 20746f20 62652074 68652074 umed to be the t │ │ │ │ - 0x00076160 61726765 7463616d 2e20200a 09536565 argetcam. ..See │ │ │ │ - 0x00076170 20616c73 6f20286c 6f6f6b2d 656e636f also (look-enco │ │ │ │ - 0x00076180 6d706173 732d7369 7a65292e 00000000 mpass-size)..... │ │ │ │ - 0x00076190 286c6f6f 6b2d656e 636f6d70 6173732d (look-encompass- │ │ │ │ - 0x000761a0 73697a65 205b7669 65772d66 72616374 size [view-fract │ │ │ │ - 0x000761b0 696f6e20 20636c69 702d7261 74696f20 ion clip-ratio │ │ │ │ - 0x000761c0 206e6561 722d6d61 7267696e 20666172 near-margin far │ │ │ │ - 0x000761d0 2d6d6172 67696e5d 290a0953 6574732f -margin])..Sets/ │ │ │ │ - 0x000761e0 72657475 726e7320 70617261 6d657465 returns paramete │ │ │ │ - 0x000761f0 72732075 73656420 62792028 6c6f6f6b rs used by (look │ │ │ │ - 0x00076200 2d656e63 6f6d7061 7373292e 0a097669 -encompass)...vi │ │ │ │ - 0x00076210 65772d66 72616374 696f6e20 69732074 ew-fraction is t │ │ │ │ - 0x00076220 68652070 6f727469 6f6e206f 66207468 he portion of th │ │ │ │ - 0x00076230 65206361 6d657261 2077696e 646f7720 e camera window │ │ │ │ - 0x00076240 66696c6c 65642062 79207468 65206f62 filled by the ob │ │ │ │ - 0x00076250 6a656374 2c0a0963 6c69702d 72617469 ject,..clip-rati │ │ │ │ - 0x00076260 6f206973 20746865 206d6178 20616c6c o is the max all │ │ │ │ - 0x00076270 6f776564 20726174 696f206f 66206e65 owed ratio of ne │ │ │ │ - 0x00076280 61722d74 6f2d6661 7220636c 69707069 ar-to-far clippi │ │ │ │ - 0x00076290 6e672070 6c616e65 732e0a09 54686520 ng planes...The │ │ │ │ - 0x000762a0 6e656172 20636c69 7070696e 6720706c near clipping pl │ │ │ │ - 0x000762b0 616e6520 69732031 2f6e6561 722d6d61 ane is 1/near-ma │ │ │ │ - 0x000762c0 7267696e 2074696d 65732063 6c6f7365 rgin times close │ │ │ │ - 0x000762d0 72207468 616e2074 6865206e 6561720a r than the near. │ │ │ │ - 0x000762e0 09656467 65206f66 20746865 206f626a .edge of the obj │ │ │ │ - 0x000762f0 6563742c 20616e64 20746865 20666172 ect, and the far │ │ │ │ - 0x00076300 20636c69 7070696e 6720706c 616e6520 clipping plane │ │ │ │ - 0x00076310 69732066 61722d6d 61726769 6e207469 is far-margin ti │ │ │ │ - 0x00076320 6d65730a 09667572 74686572 20617761 mes..further awa │ │ │ │ - 0x00076330 792e2020 52657475 726e7320 74686520 y. Returns the │ │ │ │ - 0x00076340 6c697374 206f6620 63757272 656e7420 list of current │ │ │ │ - 0x00076350 76616c75 65732e0a 09446566 61756c74 values...Default │ │ │ │ - 0x00076360 733a202e 37352020 31303020 20302e31 s: .75 100 0.1 │ │ │ │ - 0x00076370 2020342e 300a0000 286e6577 2d726573 4.0...(new-res │ │ │ │ - 0x00076380 6574290a 09457175 6976616c 656e7420 et)..Equivalent │ │ │ │ - 0x00076390 746f2028 70726f67 6e20286e 65772d63 to (progn (new-c │ │ │ │ - 0x000763a0 656e7465 7220414c 4c47454f 4d532928 enter ALLGEOMS)( │ │ │ │ - 0x000763b0 6e65772d 63656e74 65722041 4c4c4341 new-center ALLCA │ │ │ │ - 0x000763c0 4d532929 00000000 286e6577 2d63656e MS))....(new-cen │ │ │ │ - 0x000763d0 74657220 5b69645d 290a0953 746f7020 ter [id])..Stop │ │ │ │ - 0x000763e0 69642c20 7468656e 20736574 20696427 id, then set id' │ │ │ │ - 0x000763f0 73207472 616e7366 6f726d20 746f2074 s transform to t │ │ │ │ - 0x00076400 68652069 64656e74 6974792e 20446566 he identity. Def │ │ │ │ - 0x00076410 61756c74 20696420 0a096973 20746172 ault id ..is tar │ │ │ │ - 0x00076420 6765742e 2020416c 736f2c20 69662074 get. Also, if t │ │ │ │ - 0x00076430 68652069 64206973 20612063 616d6572 he id is a camer │ │ │ │ - 0x00076440 612c2063 616c6c73 200a0928 6c6f6f6b a, calls ..(look │ │ │ │ - 0x00076450 2d726563 656e7465 7220576f 726c6420 -recenter World │ │ │ │ - 0x00076460 6964292e 20205468 65206d61 696e2066 id). The main f │ │ │ │ - 0x00076470 756e6374 696f6e20 6f662074 68652063 unction of the c │ │ │ │ - 0x00076480 616c6c20 746f200a 09286c6f 6f6b2d72 all to ..(look-r │ │ │ │ - 0x00076490 6563656e 74657229 20697320 746f2070 ecenter) is to p │ │ │ │ - 0x000764a0 6c616365 20746865 2063616d 65726120 lace the camera │ │ │ │ - 0x000764b0 736f2074 68617420 69742069 7320706f so that it is po │ │ │ │ - 0x000764c0 696e7469 6e67200a 09706172 616c6c65 inting ..paralle │ │ │ │ - 0x000764d0 6c20746f 20746865 207a2061 78697320 l to the z axis │ │ │ │ - 0x000764e0 746f7761 72642074 68652063 656e7465 toward the cente │ │ │ │ - 0x000764f0 72206f66 20746865 20776f72 6c642e00 r of the world.. │ │ │ │ - 0x00076500 28706f73 6974696f 6e2d746f 77617264 (position-toward │ │ │ │ - 0x00076510 206f626a 65637449 44206f74 68657249 objectID otherI │ │ │ │ - 0x00076520 44205b63 656e7465 72207c20 6f726967 D [center | orig │ │ │ │ - 0x00076530 696e5d29 0a09526f 74617465 206f626a in])..Rotate obj │ │ │ │ - 0x00076540 65637449 4420736f 20746861 74207468 ectID so that th │ │ │ │ - 0x00076550 65206365 6e746572 206f6620 74686520 e center of the │ │ │ │ - 0x00076560 626f756e 64696e67 20626f78 0a096f72 bounding box..or │ │ │ │ - 0x00076570 20746865 206f7269 67696e20 6f662074 the origin of t │ │ │ │ - 0x00076580 68652063 6f6f7264 696e6174 65207379 he coordinate sy │ │ │ │ - 0x00076590 7374656d 206f6620 74686520 6f746865 stem of the othe │ │ │ │ - 0x000765a0 7249440a 096c6965 73206f6e 20746865 rID..lies on the │ │ │ │ - 0x000765b0 20706f73 69746976 65207a2d 61786973 positive z-axis │ │ │ │ - 0x000765c0 206f6620 74686520 66697273 74206f62 of the first ob │ │ │ │ - 0x000765d0 6a656374 2e202044 65666175 6c742069 ject. Default i │ │ │ │ - 0x000765e0 730a0974 68652063 656e7465 72206f66 s..the center of │ │ │ │ - 0x000765f0 20746865 20626f75 6e64696e 6720626f the bounding bo │ │ │ │ - 0x00076600 782e0000 28706f73 6974696f 6e2d6174 x...(position-at │ │ │ │ - 0x00076610 20202020 6f626a65 63744944 206f7468 objectID oth │ │ │ │ - 0x00076620 65724944 205b6365 6e746572 207c206f erID [center | o │ │ │ │ - 0x00076630 72696769 6e5d290a 09547261 6e736c61 rigin])..Transla │ │ │ │ - 0x00076640 7465206f 626a6563 74494420 746f2074 te objectID to t │ │ │ │ - 0x00076650 68652063 656e7465 72206f66 20746865 he center of the │ │ │ │ - 0x00076660 20626f75 6e64696e 6720626f 78206f72 bounding box or │ │ │ │ - 0x00076670 20746865 200a096f 72696769 6e206f66 the ..origin of │ │ │ │ - 0x00076680 20746865 20636f6f 7264696e 61746520 the coordinate │ │ │ │ - 0x00076690 73797374 656d206f 66206f74 68657249 system of otherI │ │ │ │ - 0x000766a0 44202870 6172616c 6c656c20 7472616e D (parallel tran │ │ │ │ - 0x000766b0 736c6174 696f6e29 2e0a0944 65666175 slation)...Defau │ │ │ │ - 0x000766c0 6c742069 73206365 6e746572 2e000000 lt is center.... │ │ │ │ - 0x000766d0 28706f73 6974696f 6e202020 20202020 (position │ │ │ │ - 0x000766e0 6f626a65 63744944 206f7468 65724944 objectID otherID │ │ │ │ - 0x000766f0 290a0953 65742074 68652074 72616e73 )..Set the trans │ │ │ │ - 0x00076700 666f726d 206f6620 6f626a65 63744944 form of objectID │ │ │ │ - 0x00076710 20746f20 74686174 206f6620 6f746865 to that of othe │ │ │ │ - 0x00076720 7249442e 00000000 28747261 6e73666f rID.....(transfo │ │ │ │ - 0x00076730 726d2d73 6574206f 626a6563 74494420 rm-set objectID │ │ │ │ - 0x00076740 63656e74 65724944 20667261 6d654944 centerID frameID │ │ │ │ - 0x00076750 205b726f 74617465 7c747261 6e736c61 [rotate|transla │ │ │ │ - 0x00076760 74657c74 72616e73 6c617465 2d736361 te|translate-sca │ │ │ │ - 0x00076770 6c65647c 7363616c 655d2078 2079207a led|scale] x y z │ │ │ │ - 0x00076780 290a0953 6574206f 626a6563 74494427 )..Set objectID' │ │ │ │ - 0x00076790 73207472 616e7366 6f726d20 746f2074 s transform to t │ │ │ │ - 0x000767a0 68652063 6f6e7374 72756374 65642074 he constructed t │ │ │ │ - 0x000767b0 72616e73 666f726d 2e0a0953 616d6520 ransform...Same │ │ │ │ - 0x000767c0 73796e74 61782061 73207472 616e7366 syntax as transf │ │ │ │ - 0x000767d0 6f726d2e 00000000 28747261 6e73666f orm.....(transfo │ │ │ │ - 0x000767e0 726d2d69 6e637220 206f626a 65637449 rm-incr objectI │ │ │ │ - 0x000767f0 44206365 6e746572 49442066 72616d65 D centerID frame │ │ │ │ - 0x00076800 4944205b 726f7461 74657c74 72616e73 ID [rotate|trans │ │ │ │ - 0x00076810 6c617465 7c747261 6e736c61 74652d73 late|translate-s │ │ │ │ - 0x00076820 63616c65 647c7363 616c655d 20782079 caled|scale] x y │ │ │ │ - 0x00076830 207a205b 6474205b 736d6f6f 74685d5d z [dt [smooth]] │ │ │ │ - 0x00076840 290a0941 70706c79 20636f6e 74696e75 )..Apply continu │ │ │ │ - 0x00076850 696e6720 6d6f7469 6f6e3a20 636f6e73 ing motion: cons │ │ │ │ - 0x00076860 74727563 74206120 7472616e 73666f72 truct a transfor │ │ │ │ - 0x00076870 6d617469 6f6e206d 61747269 7820616e mation matrix an │ │ │ │ - 0x00076880 640a0963 6f6e6361 74656e61 74652069 d..concatenate i │ │ │ │ - 0x00076890 74207769 74682074 68652063 75727265 t with the curre │ │ │ │ - 0x000768a0 6e742074 72616e73 666f726d 206f6620 nt transform of │ │ │ │ - 0x000768b0 6f626a65 63744944 20657665 72790a09 objectID every.. │ │ │ │ - 0x000768c0 72656672 65736820 28736574 73206f62 refresh (sets ob │ │ │ │ - 0x000768d0 6a656374 49442773 20696e63 72656d65 jectID's increme │ │ │ │ - 0x000768e0 6e74616c 20747261 6e73666f 726d292e ntal transform). │ │ │ │ - 0x000768f0 2053616d 65207379 6e746178 0a096173 Same syntax..as │ │ │ │ - 0x00076900 20747261 6e73666f 726d2e20 0a0a0a0a transform. .... │ │ │ │ - 0x00076910 49662074 6865206f 7074696f 6e616c20 If the optional │ │ │ │ - 0x00076920 22647422 20617267 756d656e 74206973 "dt" argument is │ │ │ │ - 0x00076930 20707265 73656e74 2c0a0974 6865206f present,..the o │ │ │ │ - 0x00076940 626a6563 74206973 206d6f76 65642061 bject is moved a │ │ │ │ - 0x00076950 74206561 63682074 696d6520 73746570 t each time step │ │ │ │ - 0x00076960 20737563 68207468 61742069 74732061 such that its a │ │ │ │ - 0x00076970 76657261 6765206d 6f74696f 6e0a0965 verage motion..e │ │ │ │ - 0x00076980 7175616c 73206f6e 6520696e 7374616e quals one instan │ │ │ │ - 0x00076990 6365206f 66207468 65206d6f 74696f6e ce of the motion │ │ │ │ - 0x000769a0 20706572 20226474 22207365 636f6e64 per "dt" second │ │ │ │ - 0x000769b0 732e2020 452e672e 0a092020 28747261 s. E.g... (tra │ │ │ │ - 0x000769c0 6e73666f 726d2d69 6e637220 20576f72 nsform-incr Wor │ │ │ │ - 0x000769d0 6c642057 6f726c64 20576f72 6c642020 ld World World │ │ │ │ - 0x000769e0 726f7461 74652020 362e3238 33313820 rotate 6.28318 │ │ │ │ - 0x000769f0 30203020 2031302e 30290a09 726f7461 0 0 10.0)..rota │ │ │ │ - 0x00076a00 74657320 74686520 576f726c 64206162 tes the World ab │ │ │ │ - 0x00076a10 6f757420 69747320 58206178 69732061 out its X axis a │ │ │ │ - 0x00076a20 74203120 7475726e 20283270 69207261 t 1 turn (2pi ra │ │ │ │ - 0x00076a30 6469616e 73292070 65722031 300a0973 dians) per 10..s │ │ │ │ - 0x00076a40 65636f6e 64732e0a 00000000 28747261 econds......(tra │ │ │ │ - 0x00076a50 6e73666f 726d2020 20202020 6f626a65 nsform obje │ │ │ │ - 0x00076a60 63744944 2063656e 74657249 44206672 ctID centerID fr │ │ │ │ - 0x00076a70 616d6549 44205b72 6f746174 657c7472 ameID [rotate|tr │ │ │ │ - 0x00076a80 616e736c 6174657c 7472616e 736c6174 anslate|translat │ │ │ │ - 0x00076a90 652d7363 616c6564 7c736361 6c655d20 e-scaled|scale] │ │ │ │ - 0x00076aa0 78207920 7a205b64 74205b22 736d6f6f x y z [dt ["smoo │ │ │ │ - 0x00076ab0 7468225d 5d290a41 70706c79 2061206d th"]]).Apply a m │ │ │ │ - 0x00076ac0 6f74696f 6e202872 6f746174 696f6e2c otion (rotation, │ │ │ │ - 0x00076ad0 20747261 6e736c61 74696f6e 2c207363 translation, sc │ │ │ │ - 0x00076ae0 616c696e 67292074 6f206f62 6a656374 aling) to object │ │ │ │ - 0x00076af0 20226f62 6a656374 4944223b 20746861 "objectID"; tha │ │ │ │ - 0x00076b00 74206973 2c20636f 6e737472 75637420 t is, construct │ │ │ │ - 0x00076b10 616e6420 636f6e63 6174656e 61746520 and concatenate │ │ │ │ - 0x00076b20 61207472 616e7366 6f726d61 74696f6e a transformation │ │ │ │ - 0x00076b30 206d6174 72697820 77697468 206f626a matrix with obj │ │ │ │ - 0x00076b40 65637449 44277320 7472616e 73666f72 ectID's transfor │ │ │ │ - 0x00076b50 6d2e2054 68652033 20494473 20696e76 m. The 3 IDs inv │ │ │ │ - 0x00076b60 6f6c7665 64206172 65207468 65206f62 olved are the ob │ │ │ │ - 0x00076b70 6a656374 20746861 74206d6f 7665732c ject that moves, │ │ │ │ - 0x00076b80 20746865 2063656e 74657220 6f66206d the center of m │ │ │ │ - 0x00076b90 6f74696f 6e2c2061 6e642074 68652066 otion, and the f │ │ │ │ - 0x00076ba0 72616d65 206f6620 72656665 72656e63 rame of referenc │ │ │ │ - 0x00076bb0 6520696e 20776869 63682074 6f206170 e in which to ap │ │ │ │ - 0x00076bc0 706c7920 74686520 6d6f7469 6f6e2e20 ply the motion. │ │ │ │ - 0x00076bd0 20546865 2063656e 74657220 69732065 The center is e │ │ │ │ - 0x00076be0 61736965 73742075 6e646572 73746f6f asiest understoo │ │ │ │ - 0x00076bf0 6420666f 7220726f 74617469 6f6e733a d for rotations: │ │ │ │ - 0x00076c00 20696620 63656e74 65724944 20697320 if centerID is │ │ │ │ - 0x00076c10 74686520 73616d65 20617320 6f626a65 the same as obje │ │ │ │ - 0x00076c20 63744944 20746865 6e206974 2077696c ctID then it wil │ │ │ │ - 0x00076c30 6c207370 696e2061 726f756e 64206974 l spin around it │ │ │ │ - 0x00076c40 73206f77 6e206178 65733b20 6f746865 s own axes; othe │ │ │ │ - 0x00076c50 72776973 65207468 65206d6f 76696e67 rwise the moving │ │ │ │ - 0x00076c60 206f626a 65637420 77696c6c 206f7262 object will orb │ │ │ │ - 0x00076c70 69742074 68652063 656e7465 72206f62 it the center ob │ │ │ │ - 0x00076c80 6a656374 2e204e6f 726d616c 6c792066 ject. Normally f │ │ │ │ - 0x00076c90 72616d65 49442c20 696e2077 686f7365 rameID, in whose │ │ │ │ - 0x00076ca0 20636f6f 7264696e 61746520 73797374 coordinate syst │ │ │ │ - 0x00076cb0 656d2074 68652028 6d6f7573 6529206d em the (mouse) m │ │ │ │ - 0x00076cc0 6f74696f 6e732061 72652069 6e746572 otions are inter │ │ │ │ - 0x00076cd0 70726574 65642c20 69732022 666f6375 preted, is "focu │ │ │ │ - 0x00076ce0 73222c20 74686520 63757272 656e7420 s", the current │ │ │ │ - 0x00076cf0 63616d65 72612e20 0a0a0a0a 5472616e camera. ....Tran │ │ │ │ - 0x00076d00 736c6174 696f6e73 2063616e 20626520 slations can be │ │ │ │ - 0x00076d10 7363616c 65642070 726f706f 7274696f scaled proportio │ │ │ │ - 0x00076d20 6e616c20 746f2074 68652064 69737461 nal to the dista │ │ │ │ - 0x00076d30 6e636520 62657477 65656e20 74686520 nce between the │ │ │ │ - 0x00076d40 74617267 65742061 6e642074 68652063 target and the c │ │ │ │ - 0x00076d50 656e7465 722e2053 7570706f 72742066 enter. Support f │ │ │ │ - 0x00076d60 6f722073 70686572 6963616c 20616e64 or spherical and │ │ │ │ - 0x00076d70 20687970 6572626f 6c696320 61732077 hyperbolic as w │ │ │ │ - 0x00076d80 656c6c20 61732045 75636c69 6465616e ell as Euclidean │ │ │ │ - 0x00076d90 20737061 63652069 73206275 696c742d space is built- │ │ │ │ - 0x00076da0 696e3a20 75736520 74686520 22737061 in: use the "spa │ │ │ │ - 0x00076db0 63652220 636f6d6d 616e6420 746f2063 ce" command to c │ │ │ │ - 0x00076dc0 68616e67 65207370 61636573 2e202057 hange spaces. W │ │ │ │ - 0x00076dd0 69746820 74797065 2022726f 74617465 ith type "rotate │ │ │ │ - 0x00076de0 2220782c 20792c20 616e6420 7a206172 " x, y, and z ar │ │ │ │ - 0x00076df0 6520666c 6f617473 20737065 63696679 e floats specify │ │ │ │ - 0x00076e00 696e6720 616e676c 65732069 6e205241 ing angles in RA │ │ │ │ - 0x00076e10 4449414e 532e2046 6f722074 79706573 DIANS. For types │ │ │ │ - 0x00076e20 20227472 616e736c 61746522 20616e64 "translate" and │ │ │ │ - 0x00076e30 20227472 616e736c 6174652d 7363616c "translate-scal │ │ │ │ - 0x00076e40 65642220 782c2079 2c20616e 64207a20 ed" x, y, and z │ │ │ │ - 0x00076e50 61726520 666c6f61 74732073 70656369 are floats speci │ │ │ │ - 0x00076e60 6679696e 67206469 7374616e 63657320 fying distances │ │ │ │ - 0x00076e70 696e2074 68652063 6f6f7264 696e6174 in the coordinat │ │ │ │ - 0x00076e80 65207379 7374656d 206f6620 74686520 e system of the │ │ │ │ - 0x00076e90 63656e74 6572206f 626a6563 742e200a center object. . │ │ │ │ - 0x00076ea0 0a0a0a54 6865206f 7074696f 6e616c20 ...The optional │ │ │ │ - 0x00076eb0 22647422 20666965 6c642061 6c6c6f77 "dt" field allow │ │ │ │ - 0x00076ec0 73206120 73696d70 6c652066 6f726d20 s a simple form │ │ │ │ - 0x00076ed0 6f662061 6e696d61 74696f6e 3b206966 of animation; if │ │ │ │ - 0x00076ee0 20707265 73656e74 2c207468 65206f62 present, the ob │ │ │ │ - 0x00076ef0 6a656374 206d6f76 65732062 79206a75 ject moves by ju │ │ │ │ - 0x00076f00 73742074 68617420 616d6f75 6e742064 st that amount d │ │ │ │ - 0x00076f10 7572696e 67206170 70726f78 696d6174 uring approximat │ │ │ │ - 0x00076f20 656c7920 22647422 20736563 6f6e6473 ely "dt" seconds │ │ │ │ - 0x00076f30 2c207468 656e2073 746f7073 2e202049 , then stops. I │ │ │ │ - 0x00076f40 66207072 6573656e 7420616e 6420666f f present and fo │ │ │ │ - 0x00076f50 6c6c6f77 65642062 79207468 65202273 llowed by the "s │ │ │ │ - 0x00076f60 6d6f6f74 6822206b 6579776f 72642c20 mooth" keyword, │ │ │ │ - 0x00076f70 74686520 6d6f7469 6f6e2069 7320616e the motion is an │ │ │ │ - 0x00076f80 696d6174 65642077 69746820 61203374 imated with a 3t │ │ │ │ - 0x00076f90 5e322d32 745e3320 66756e63 74696f6e ^2-2t^3 function │ │ │ │ - 0x00076fa0 2c20736f 20617320 746f2073 74617274 , so as to start │ │ │ │ - 0x00076fb0 20616e64 2073746f 7020736d 6f6f7468 and stop smooth │ │ │ │ - 0x00076fc0 6c792e20 20496620 61627365 6e742c20 ly. If absent, │ │ │ │ - 0x00076fd0 74686520 6d6f7469 6f6e2069 73206170 the motion is ap │ │ │ │ - 0x00076fe0 706c6965 6420696d 6d656469 6174656c plied immediatel │ │ │ │ - 0x00076ff0 792e0000 28726561 6c2d6964 20494429 y...(real-id ID) │ │ │ │ - 0x00077000 0a095265 7475726e 73206120 73747269 ..Returns a stri │ │ │ │ - 0x00077010 6e672063 616e6f6e 6963616c 6c792069 ng canonically i │ │ │ │ - 0x00077020 64656e74 69667969 6e672074 68652067 dentifying the g │ │ │ │ - 0x00077030 6976656e 2049442c 0a096f72 20226e69 iven ID,..or "ni │ │ │ │ - 0x00077040 6c222069 66207468 65206f62 6a656374 l" if the object │ │ │ │ - 0x00077050 20646f65 73206e6f 74206578 6973742e does not exist. │ │ │ │ - 0x00077060 20204578 616d706c 65733a0a 09202869 Examples:.. (i │ │ │ │ - 0x00077070 66202872 65616c2d 69642066 72656429 f (real-id fred) │ │ │ │ - 0x00077080 20286465 6c657465 20667265 6429290a (delete fred)). │ │ │ │ - 0x00077090 0964656c 65746573 20226672 65642220 .deletes "fred" │ │ │ │ - 0x000770a0 69662069 74206578 69737473 20627574 if it exists but │ │ │ │ - 0x000770b0 20726570 6f727473 206e6f20 6572726f reports no erro │ │ │ │ - 0x000770c0 72206966 20697420 646f6573 6e27742c r if it doesn't, │ │ │ │ - 0x000770d0 20616e64 0a092028 69662028 3d202872 and.. (if (= (r │ │ │ │ - 0x000770e0 65616c2d 69642074 61726765 7467656f eal-id targetgeo │ │ │ │ - 0x000770f0 6d292028 7265616c 2d696420 576f726c m) (real-id Worl │ │ │ │ - 0x00077100 64292920 28292028 64656c65 74652074 d)) () (delete t │ │ │ │ - 0x00077110 61726765 7467656f 6d29290a 0964656c argetgeom))..del │ │ │ │ - 0x00077120 65746573 20227461 72676574 67656f6d etes "targetgeom │ │ │ │ - 0x00077130 22206966 20697420 69732064 69666665 " if it is diffe │ │ │ │ - 0x00077140 72656e74 2066726f 6d207468 6520576f rent from the Wo │ │ │ │ - 0x00077150 726c642e 0a000000 28657363 616c6520 rld.....(escale │ │ │ │ - 0x00077160 20202020 20202020 2047454f 4d2d4944 GEOM-ID │ │ │ │ - 0x00077170 20464143 544f5229 0a095361 6d652061 FACTOR)..Same a │ │ │ │ - 0x00077180 73207363 616c6520 62757420 6d756c74 s scale but mult │ │ │ │ - 0x00077190 69706c69 65732062 79206578 70287363 iplies by exp(sc │ │ │ │ - 0x000771a0 616c6529 2e20204f 62736f6c 6574652e ale). Obsolete. │ │ │ │ - 0x000771b0 00000000 28736361 6c652020 20202020 ....(scale │ │ │ │ - 0x000771c0 20202020 47454f4d 2d494420 46414354 GEOM-ID FACT │ │ │ │ - 0x000771d0 4f52205b 46414354 4f525920 46414354 OR [FACTORY FACT │ │ │ │ - 0x000771e0 4f525a5d 290a0953 63616c65 2047454f ORZ])..Scale GEO │ │ │ │ - 0x000771f0 4d2d4944 2c206d75 6c746970 6c79696e M-ID, multiplyin │ │ │ │ - 0x00077200 67206974 73207369 7a652062 79204641 g its size by FA │ │ │ │ - 0x00077210 43544f52 2e202054 68652066 6163746f CTOR. The facto │ │ │ │ - 0x00077220 7273200a 0973686f 756c6420 62652070 rs ..should be p │ │ │ │ - 0x00077230 6f736974 69766520 6e756d62 6572732e ositive numbers. │ │ │ │ - 0x00077240 20204966 20464143 544f5259 20616e64 If FACTORY and │ │ │ │ - 0x00077250 20464143 544f525a 20617265 200a0970 FACTORZ are ..p │ │ │ │ - 0x00077260 72657365 6e742061 6e64206e 6f6e2d7a resent and non-z │ │ │ │ - 0x00077270 65726f2c 20746865 206f626a 65637420 ero, the object │ │ │ │ - 0x00077280 69732073 63616c65 64206279 20464143 is scaled by FAC │ │ │ │ - 0x00077290 544f5220 696e2078 2c206279 200a0946 TOR in x, by ..F │ │ │ │ - 0x000772a0 4143544f 52592069 6e20792c 20616e64 ACTORY in y, and │ │ │ │ - 0x000772b0 20627920 46414354 4f525a20 696e207a by FACTORZ in z │ │ │ │ - 0x000772c0 2e202049 66206f6e 6c792046 4143544f . If only FACTO │ │ │ │ - 0x000772d0 52206973 20707265 73656e74 2c200a09 R is present, .. │ │ │ │ - 0x000772e0 74686520 6f626a65 63742069 73207363 the object is sc │ │ │ │ - 0x000772f0 616c6564 20627920 46414354 4f522069 aled by FACTOR i │ │ │ │ - 0x00077300 6e20782c 20792c20 616e6420 7a2e2020 n x, y, and z. │ │ │ │ - 0x00077310 5363616c 696e6720 6f6e6c79 200a0972 Scaling only ..r │ │ │ │ - 0x00077320 65616c6c 79206d61 6b657320 73656e73 eally makes sens │ │ │ │ - 0x00077330 6520696e 20457563 6c696465 616e2073 e in Euclidean s │ │ │ │ - 0x00077340 70616365 2e20204d 6f757365 2d647269 pace. Mouse-dri │ │ │ │ - 0x00077350 76656e20 7363616c 696e6720 696e200a ven scaling in . │ │ │ │ - 0x00077360 096f7468 65722073 70616365 73206973 .other spaces is │ │ │ │ - 0x00077370 206e6f74 20616c6c 6f776564 3b202074 not allowed; t │ │ │ │ - 0x00077380 68652073 63616c65 20636f6d 6d616e64 he scale command │ │ │ │ - 0x00077390 206d6179 20626520 69737375 6564200a may be issued . │ │ │ │ - 0x000773a0 09696e20 6f746865 72207370 61636573 .in other spaces │ │ │ │ - 0x000773b0 20627574 2073686f 756c6420 62652075 but should be u │ │ │ │ - 0x000773c0 73656420 77697468 20636175 74696f6e sed with caution │ │ │ │ - 0x000773d0 20626563 61757365 20697420 6d617920 because it may │ │ │ │ - 0x000773e0 0a096361 75736520 74686520 64617461 ..cause the data │ │ │ │ - 0x000773f0 20746f20 65787465 6e642062 65796f6e to extend beyon │ │ │ │ - 0x00077400 64207468 65206c69 6d697473 206f6620 d the limits of │ │ │ │ - 0x00077410 74686520 73706163 652e0a09 0a09466f the space.....Fo │ │ │ │ - 0x00077420 72207468 65204e44 20636173 65206f6e r the ND case on │ │ │ │ - 0x00077430 6c792028 7363616c 65204745 4f4d2d49 ly (scale GEOM-I │ │ │ │ - 0x00077440 44204641 43544f52 29206973 20737570 D FACTOR) is sup │ │ │ │ - 0x00077450 706f7274 65642c20 692e652e 0a097468 ported, i.e...th │ │ │ │ - 0x00077460 65206f70 74696f6e 616c2046 4143544f e optional FACTO │ │ │ │ - 0x00077470 52592061 6e642046 4143544f 525a2061 RY and FACTORZ a │ │ │ │ - 0x00077480 7267756d 656e7473 20617265 2069676e rguments are ign │ │ │ │ - 0x00077490 6f726564 2e20596f 75206361 6e2c0a09 ored. You can,.. │ │ │ │ - 0x000774a0 6f662063 6f757273 652c2073 63616c65 of course, scale │ │ │ │ - 0x000774b0 2047454f 4d2d4944 20627920 64696666 GEOM-ID by diff │ │ │ │ - 0x000774c0 6572656e 74206661 63746f72 7320696e erent factors in │ │ │ │ - 0x000774d0 20646966 66657265 6e742064 69726563 different direc │ │ │ │ - 0x000774e0 74696f6e 730a0962 79206361 6c6c696e tions..by callin │ │ │ │ - 0x000774f0 6720284e 442d7866 6f726d20 47454f4d g (ND-xform GEOM │ │ │ │ - 0x00077500 2d494420 5452414e 53464f52 4d4e2920 -ID TRANSFORMN) │ │ │ │ - 0x00077510 77686572 65205452 414e5346 4f524d4e where TRANSFORMN │ │ │ │ - 0x00077520 20697320 610a0964 6961676f 6e616c20 is a..diagonal │ │ │ │ - 0x00077530 4e442074 72616e73 666f726d 2e000000 ND transform.... │ │ │ │ - 0x00077540 28657a6f 6f6d2020 20202020 20202020 (ezoom │ │ │ │ - 0x00077550 47454f4d 2d494420 46414354 4f52290a GEOM-ID FACTOR). │ │ │ │ - 0x00077560 0953616d 65206173 207a6f6f 6d206275 .Same as zoom bu │ │ │ │ - 0x00077570 74206d75 6c746970 6c696573 20627920 t multiplies by │ │ │ │ - 0x00077580 65787028 7a6f6f6d 292e2020 4f62736f exp(zoom). Obso │ │ │ │ - 0x00077590 6c657465 2e000000 287a6f6f 6d202020 lete....(zoom │ │ │ │ - 0x000775a0 20202020 20202020 43414d2d 49442046 CAM-ID F │ │ │ │ - 0x000775b0 4143544f 52290a09 5a6f6f6d 2043414d ACTOR)..Zoom CAM │ │ │ │ - 0x000775c0 2d49442c 206d756c 7469706c 79696e67 -ID, multiplying │ │ │ │ - 0x000775d0 20697473 20666965 6c64206f 66207669 its field of vi │ │ │ │ - 0x000775e0 65772062 79204641 43544f52 2e0a0946 ew by FACTOR...F │ │ │ │ - 0x000775f0 4143544f 52207368 6f756c64 20626520 ACTOR should be │ │ │ │ - 0x00077600 6120706f 73697469 7665206e 756d6265 a positive numbe │ │ │ │ - 0x00077610 722e0000 5b725d20 526f7461 74650000 r...[r] Rotate.. │ │ │ │ - 0x00077620 5b7a5d20 43616d20 5a6f6f6d 00000000 [z] Cam Zoom.... │ │ │ │ - 0x00077630 5b745d20 5472616e 736c6174 65000000 [t] Translate... │ │ │ │ - 0x00077640 5b665d20 43616d20 466c7900 5b6f5d20 [f] Cam Fly.[o] │ │ │ │ - 0x00077650 43616d20 4f726269 74000000 5b735d20 Cam Orbit...[s] │ │ │ │ - 0x00077660 47656f6d 20536361 6c650000 2861702d Geom Scale..(ap- │ │ │ │ - 0x00077670 6f766572 72696465 205b6f6e 7c6f6666 override [on|off │ │ │ │ - 0x00077680 5d290a09 53656c65 63747320 77686574 ])..Selects whet │ │ │ │ - 0x00077690 68657220 61707065 6172616e 63652063 her appearance c │ │ │ │ - 0x000776a0 6f6e7472 6f6c7320 73686f75 6c64206f ontrols should o │ │ │ │ - 0x000776b0 76657272 69646520 6f626a65 63747327 verride objects' │ │ │ │ - 0x000776c0 206f776e 0a097365 7474696e 67732e20 own..settings. │ │ │ │ - 0x000776d0 204f6e20 62792064 65666175 6c742e20 On by default. │ │ │ │ - 0x000776e0 20576974 68206e6f 20617267 756d656e With no argumen │ │ │ │ - 0x000776f0 74732c20 72657475 726e7320 63757272 ts, returns curr │ │ │ │ - 0x00077700 656e7420 73657474 696e672e 00000000 ent setting..... │ │ │ │ - 0x00077710 28637572 736f722d 74776974 6368095b (cursor-twitch.[ │ │ │ │ - 0x00077720 494e545d 290a0953 65747320 74686520 INT])..Sets the │ │ │ │ - 0x00077730 64697374 616e6365 20776869 63682074 distance which t │ │ │ │ - 0x00077740 68652063 7572736f 72206d75 7374206e he cursor must n │ │ │ │ - 0x00077750 6f74206d 6f766520 28696e20 78206f72 ot move (in x or │ │ │ │ - 0x00077760 0a097929 20746f20 61732068 6f6c6469 ..y) to as holdi │ │ │ │ - 0x00077770 6e672073 74696c6c 2e202049 6620494e ng still. If IN │ │ │ │ - 0x00077780 54206973 206e6f74 20737065 63696669 T is not specifi │ │ │ │ - 0x00077790 65642c0a 09746865 2076616c 75652077 ed,..the value w │ │ │ │ - 0x000777a0 696c6c20 62652072 65736574 20746f20 ill be reset to │ │ │ │ - 0x000777b0 74686520 64656661 756c742e 00000000 the default..... │ │ │ │ - 0x000777c0 28637572 736f722d 7374696c 6c205b49 (cursor-still [I │ │ │ │ - 0x000777d0 4e545d29 0a095365 74732074 6865206e NT])..Sets the n │ │ │ │ - 0x000777e0 756d6265 72206f66 206d6963 726f7365 umber of microse │ │ │ │ - 0x000777f0 636f6e64 7320666f 72207768 69636820 conds for which │ │ │ │ - 0x00077800 74686520 63757273 6f72206d 75737420 the cursor must │ │ │ │ - 0x00077810 6e6f740a 096d6f76 6520746f 20617320 not..move to as │ │ │ │ - 0x00077820 686f6c64 696e6720 7374696c 6c2e2020 holding still. │ │ │ │ - 0x00077830 49662049 4e542069 73206e6f 74207370 If INT is not sp │ │ │ │ - 0x00077840 65636966 6965642c 0a097468 65207661 ecified,..the va │ │ │ │ - 0x00077850 6c756520 77696c6c 20626520 72657365 lue will be rese │ │ │ │ - 0x00077860 7420746f 20746865 20646566 61756c74 t to the default │ │ │ │ - 0x00077870 2e000000 28656d6f 64756c65 2d636c65 ....(emodule-cle │ │ │ │ - 0x00077880 6172290a 09436c65 61727320 74686520 ar)..Clears the │ │ │ │ - 0x00077890 67656f6d 76696577 20617070 6c696361 geomview applica │ │ │ │ - 0x000778a0 74696f6e 20286578 7465726e 616c206d tion (external m │ │ │ │ - 0x000778b0 6f64756c 65292062 726f7773 65722e00 odule) browser.. │ │ │ │ - 0x000778c0 5b6c655d 20456469 74204c69 67687473 [le] Edit Lights │ │ │ │ - 0x000778d0 00000000 789b0400 889b0400 989b0400 ....x........... │ │ │ │ - 0x000778e0 a89b0400 b89b0400 c89b0400 d89b0400 ................ │ │ │ │ - 0x000778f0 ec9b0400 009c0400 0c9c0400 1c9c0400 ................ │ │ │ │ - 0x00077900 2c9c0400 389c0400 589c0400 6c9c0400 ,...8...X...l... │ │ │ │ - 0x00077910 889c0400 989c0400 a49c0400 b49c0400 ................ │ │ │ │ - 0x00077920 c49c0400 7472696d 6d696e67 20767665 ....trimming vve │ │ │ │ - 0x00077930 63000000 28736e61 7073686f 74202020 c...(snapshot │ │ │ │ - 0x00077940 20202020 43414d2d 49442020 20202046 CAM-ID F │ │ │ │ - 0x00077950 494c454e 414d4520 5b464f52 4d415420 ILENAME [FORMAT │ │ │ │ - 0x00077960 5b585349 5a45205b 5953495a 455d5d5d [XSIZE [YSIZE]]] │ │ │ │ - 0x00077970 290a5361 76652061 20736e61 7073686f ).Save a snapsho │ │ │ │ - 0x00077980 74206f66 2043414d 2d494420 696e2074 t of CAM-ID in t │ │ │ │ - 0x00077990 68652046 494c454e 414d4520 28612073 he FILENAME (a s │ │ │ │ - 0x000779a0 7472696e 67292e00 28777269 7465207b tring)..(write { │ │ │ │ - 0x000779b0 636f6d6d 616e647c 67656f6d 65747279 command|geometry │ │ │ │ - 0x000779c0 7c63616d 6572617c 7472616e 73666f72 |camera|transfor │ │ │ │ - 0x000779d0 6d7c6e74 72616e73 666f726d 7c77696e m|ntransform|win │ │ │ │ - 0x000779e0 646f777c 62626f78 7d204649 4c454e41 dow|bbox} FILENA │ │ │ │ - 0x000779f0 4d45205b 49447c28 4944202e 2e2e295d ME [ID|(ID ...)] │ │ │ │ - 0x00077a00 205b7365 6c667c77 6f726c64 7c756e69 [self|world|uni │ │ │ │ - 0x00077a10 76657273 657c6f74 68657249 445d290a verse|otherID]). │ │ │ │ - 0x00077a20 09777269 74652064 65736372 69707469 .write descripti │ │ │ │ - 0x00077a30 6f6e206f 66204944 20696e20 67697665 on of ID in give │ │ │ │ - 0x00077a40 6e20666f 726d6174 20746f20 46494c45 n format to FILE │ │ │ │ - 0x00077a50 4e414d45 2e20204c 6173740a 09706172 NAME. Last..par │ │ │ │ - 0x00077a60 616d6574 65722063 686f6f73 65732063 ameter chooses c │ │ │ │ - 0x00077a70 6f6f7264 696e6174 65207379 7374656d oordinate system │ │ │ │ - 0x00077a80 20666f72 2067656f 6d657472 79202620 for geometry & │ │ │ │ - 0x00077a90 7472616e 73666f72 6d3a0a09 73656c66 transform:..self │ │ │ │ - 0x00077aa0 3a206a75 73742074 6865206f 626a6563 : just the objec │ │ │ │ - 0x00077ab0 742c206e 6f207472 616e7366 6f726d61 t, no transforma │ │ │ │ - 0x00077ac0 74696f6e 206f7220 61707065 6172616e tion or appearan │ │ │ │ - 0x00077ad0 63652028 67656f6d 65747279 206f6e6c ce (geometry onl │ │ │ │ - 0x00077ae0 79290a09 776f726c 643a2074 6865206f y)..world: the o │ │ │ │ - 0x00077af0 626a6563 74206173 20706f73 6974696f bject as positio │ │ │ │ - 0x00077b00 6e656420 77697468 696e2074 68652057 ned within the W │ │ │ │ - 0x00077b10 6f726c64 2e0a0975 6e697665 7273653a orld...universe: │ │ │ │ - 0x00077b20 206f626a 65637427 7320706f 73697469 object's positi │ │ │ │ - 0x00077b30 6f6e2069 6e20756e 69766572 73616c20 on in universal │ │ │ │ - 0x00077b40 636f6f72 64696e61 7465733b 0a09696e coordinates;..in │ │ │ │ - 0x00077b50 636c7564 65732057 6f726c64 7472616e cludes Worldtran │ │ │ │ - 0x00077b60 73666f72 6d0a096f 74686572 2049443a sform..other ID: │ │ │ │ - 0x00077b70 20746865 206f626a 65637420 7472616e the object tran │ │ │ │ - 0x00077b80 73666f72 6d656420 746f206f 74686572 sformed to other │ │ │ │ - 0x00077b90 49442773 20636f6f 7264696e 61746520 ID's coordinate │ │ │ │ - 0x00077ba0 73797374 656d2e0a 0a094120 66696c65 system....A file │ │ │ │ - 0x00077bb0 6e616d65 206f6620 222d2220 69732061 name of "-" is a │ │ │ │ - 0x00077bc0 20737065 6369616c 20636173 653a2064 special case: d │ │ │ │ - 0x00077bd0 61746120 61726520 77726974 74656e20 ata are written │ │ │ │ - 0x00077be0 746f2074 68650a09 73747265 616d2066 to the..stream f │ │ │ │ - 0x00077bf0 726f6d20 77686963 68207468 65202777 rom which the 'w │ │ │ │ - 0x00077c00 72697465 2720636f 6d6d616e 64207761 rite' command wa │ │ │ │ - 0x00077c10 73207265 61642e20 20466f72 20657874 s read. For ext │ │ │ │ - 0x00077c20 65726e61 6c0a096d 6f64756c 65732c20 ernal..modules, │ │ │ │ - 0x00077c30 74686520 64617461 20617265 2073656e the data are sen │ │ │ │ - 0x00077c40 7420746f 20746865 206d6f64 756c6527 t to the module' │ │ │ │ - 0x00077c50 73207374 616e6461 72642069 6e707574 s standard input │ │ │ │ - 0x00077c60 2e0a0946 6f722063 6f6d6d61 6e647320 ...For commands │ │ │ │ - 0x00077c70 6e6f7420 72656164 2066726f 6d20616e not read from an │ │ │ │ - 0x00077c80 20657874 65726e61 6c207072 6f677261 external progra │ │ │ │ - 0x00077c90 6d2c2022 2d22206d 65616e73 0a096765 m, "-" means..ge │ │ │ │ - 0x00077ca0 6f6d7669 65772773 20737461 6e646172 omview's standar │ │ │ │ - 0x00077cb0 64206f75 74707574 2e202028 53656520 d output. (See │ │ │ │ - 0x00077cc0 616c736f 20746865 2022636f 6d6d616e also the "comman │ │ │ │ - 0x00077cd0 64220a09 636f6d6d 616e642e 290a0a09 d"..command.)... │ │ │ │ - 0x00077ce0 54686520 49442063 616e2065 69746865 The ID can eithe │ │ │ │ - 0x00077cf0 72206265 20612073 696e676c 65206964 r be a single id │ │ │ │ - 0x00077d00 206f7220 61207061 72656e74 68657369 or a parenthesi │ │ │ │ - 0x00077d10 7a656420 6c697374 206f660a 09696473 zed list of..ids │ │ │ │ - 0x00077d20 2c206c69 6b652022 67302220 6f722022 , like "g0" or " │ │ │ │ - 0x00077d30 28673220 67312064 6f646563 2e6f6666 (g2 g1 dodec.off │ │ │ │ - 0x00077d40 29222e00 2863616d 6572612d 70726f70 )"..(camera-prop │ │ │ │ - 0x00077d50 207b2067 656f6d65 74727920 6f626a65 { geometry obje │ │ │ │ - 0x00077d60 6374207d 2020205b 70726f6a 65637469 ct } [projecti │ │ │ │ - 0x00077d70 76655d29 0a095370 65636966 79207468 ve])..Specify th │ │ │ │ - 0x00077d80 65206f62 6a656374 20746f20 62652073 e object to be s │ │ │ │ - 0x00077d90 686f776e 20776865 6e206472 6177696e hown when drawin │ │ │ │ - 0x00077da0 67206f74 68657220 63616d65 7261732e g other cameras. │ │ │ │ - 0x00077db0 0a094279 20646566 61756c74 2c207468 ..By default, th │ │ │ │ - 0x00077dc0 6973206f 626a6563 74206973 20647261 is object is dra │ │ │ │ - 0x00077dd0 776e2077 69746820 69747320 6f726967 wn with its orig │ │ │ │ - 0x00077de0 696e2061 74207468 65206361 6d657261 in at the camera │ │ │ │ - 0x00077df0 2c0a0961 6e642077 69746820 74686520 ,..and with the │ │ │ │ - 0x00077e00 63616d65 7261206c 6f6f6b69 6e672074 camera looking t │ │ │ │ - 0x00077e10 6f776172 64207468 65206f62 6a656374 oward the object │ │ │ │ - 0x00077e20 2773202d 5a206178 69732e0a 09576974 's -Z axis...Wit │ │ │ │ - 0x00077e30 68207468 65202270 726f6a65 63746976 h the "projectiv │ │ │ │ - 0x00077e40 6522206b 6579776f 72642c20 74686520 e" keyword, the │ │ │ │ - 0x00077e50 63616d65 72612773 20766965 77696e67 camera's viewing │ │ │ │ - 0x00077e60 2070726f 6a656374 696f6e20 69730a09 projection is.. │ │ │ │ - 0x00077e70 616c736f 20617070 6c696564 20746f20 also applied to │ │ │ │ - 0x00077e80 74686520 6f626a65 63743b20 74686973 the object; this │ │ │ │ - 0x00077e90 20706c61 63657320 74686520 6f626a65 places the obje │ │ │ │ - 0x00077ea0 63742773 205a3d2d 3120616e 64205a3d ct's Z=-1 and Z= │ │ │ │ - 0x00077eb0 2b312061 740a096e 65617220 616e6420 +1 at..near and │ │ │ │ - 0x00077ec0 66617220 636c6970 70696e67 20706c61 far clipping pla │ │ │ │ - 0x00077ed0 6e65732c 20776974 68207468 65207669 nes, with the vi │ │ │ │ - 0x00077ee0 6577696e 67206172 6561202d 313c3d7b ewing area -1<={ │ │ │ │ - 0x00077ef0 582c597d 3c3d2b31 2e0a0945 78616d70 X,Y}<=+1...Examp │ │ │ │ - 0x00077f00 6c653a20 20286361 6d657261 2d70726f le: (camera-pro │ │ │ │ - 0x00077f10 70207b20 3c206375 6265207d 2070726f p { < cube } pro │ │ │ │ - 0x00077f20 6a656374 69766529 00000000 28616c6c jective)....(all │ │ │ │ - 0x00077f30 2067656f 6d657472 79292020 72657475 geometry) retu │ │ │ │ - 0x00077f40 726e7320 61206c69 7374206f 66206e61 rns a list of na │ │ │ │ - 0x00077f50 6d657320 6f662061 6c6c2067 656f6d65 mes of all geome │ │ │ │ - 0x00077f60 74727920 6f626a65 6374732e 0a28616c try objects..(al │ │ │ │ - 0x00077f70 6c206361 6d657261 29097265 7475726e l camera).return │ │ │ │ - 0x00077f80 73206120 6c697374 206f6620 6e616d65 s a list of name │ │ │ │ - 0x00077f90 73206f66 20616c6c 2063616d 65726173 s of all cameras │ │ │ │ - 0x00077fa0 2e0a2861 6c6c2065 6d6f6475 6c652064 ..(all emodule d │ │ │ │ - 0x00077fb0 6566696e 65642920 20726574 75726e73 efined) returns │ │ │ │ - 0x00077fc0 2061206c 69737420 6f662061 6c6c2064 a list of all d │ │ │ │ - 0x00077fd0 6566696e 65642065 78746572 6e616c20 efined external │ │ │ │ - 0x00077fe0 6d6f6475 6c65732e 0a28616c 6c20656d modules..(all em │ │ │ │ - 0x00077ff0 6f64756c 65207275 6e6e696e 67292020 odule running) │ │ │ │ - 0x00078000 72657475 726e7320 61206c69 7374206f returns a list o │ │ │ │ - 0x00078010 6620616c 6c207275 6e6e696e 67206578 f all running ex │ │ │ │ - 0x00078020 7465726e 616c206d 6f64756c 65732e0a ternal modules.. │ │ │ │ - 0x00078030 55736520 652e672e 20606028 6563686f Use e.g. ``(echo │ │ │ │ - 0x00078040 2028616c 6c206765 6f6d6574 72792929 (all geometry)) │ │ │ │ - 0x00078050 27272074 6f207072 696e7420 73756368 '' to print such │ │ │ │ - 0x00078060 2061206c 6973742e 00000000 28656d6f a list.....(emo │ │ │ │ - 0x00078070 64756c65 2d646566 696e6564 20226d6f dule-defined "mo │ │ │ │ - 0x00078080 64756c65 6e616d65 22290a09 49662074 dulename")..If t │ │ │ │ - 0x00078090 68652067 6976656e 20657874 65726e61 he given externa │ │ │ │ - 0x000780a0 6c2d6d6f 64756c65 206e616d 65206973 l-module name is │ │ │ │ - 0x000780b0 206b6e6f 776e2c20 72657475 726e7320 known, returns │ │ │ │ - 0x000780c0 74686520 6e616d65 206f660a 09746865 the name of..the │ │ │ │ - 0x000780d0 2070726f 6772616d 20696e76 6f6b6564 program invoked │ │ │ │ - 0x000780e0 20776865 6e206974 27732072 756e2061 when it's run a │ │ │ │ - 0x000780f0 73206120 71756f74 65642073 7472696e s a quoted strin │ │ │ │ - 0x00078100 673b206f 74686572 77697365 0a097265 g; otherwise..re │ │ │ │ - 0x00078110 7475726e 73206e69 6c2e2020 60602865 turns nil. ``(e │ │ │ │ - 0x00078120 63686f20 28656d6f 64756c65 2d646566 cho (emodule-def │ │ │ │ - 0x00078130 696e6564 20226e61 6d652229 29272720 ined "name"))'' │ │ │ │ - 0x00078140 7072696e 74732074 68652073 7472696e prints the strin │ │ │ │ - 0x00078150 672e0000 28656d6f 64756c65 2d706174 g...(emodule-pat │ │ │ │ - 0x00078160 68290a09 52657475 726e7320 74686520 h)..Returns the │ │ │ │ - 0x00078170 63757272 656e7420 73656172 63682070 current search p │ │ │ │ - 0x00078180 61746820 666f7220 65787465 726e616c ath for external │ │ │ │ - 0x00078190 206d6f64 756c6573 2e0a094e 6f74653a modules...Note: │ │ │ │ - 0x000781a0 20746f20 61637475 616c6c79 20736565 to actually see │ │ │ │ - 0x000781b0 20746865 2076616c 75652072 65747572 the value retur │ │ │ │ - 0x000781c0 6e656420 62792074 68697320 66756e63 ned by this func │ │ │ │ - 0x000781d0 74696f6e 0a09796f 75207368 6f756c64 tion..you should │ │ │ │ - 0x000781e0 20777261 70206974 20696e20 61206361 wrap it in a ca │ │ │ │ - 0x000781f0 6c6c2074 6f206563 686f3a20 28656368 ll to echo: (ech │ │ │ │ - 0x00078200 6f202865 6d6f6475 6c652d70 61746829 o (emodule-path) │ │ │ │ - 0x00078210 292e0a20 20202020 20202053 65652061 ).. See a │ │ │ │ - 0x00078220 6c736f20 7365742d 656d6f64 756c652d lso set-emodule- │ │ │ │ - 0x00078230 70617468 2e000000 28726568 6173682d path....(rehash- │ │ │ │ - 0x00078240 656d6f64 756c652d 70617468 290a0952 emodule-path)..R │ │ │ │ - 0x00078250 65627569 6c647320 74686520 6170706c ebuilds the appl │ │ │ │ - 0x00078260 69636174 696f6e20 28657874 65726e61 ication (externa │ │ │ │ - 0x00078270 6c206d6f 64756c65 29206272 6f777365 l module) browse │ │ │ │ - 0x00078280 72206279 20726561 64696e67 0a09616c r by reading..al │ │ │ │ - 0x00078290 6c202e67 656f6d76 6965772d 2a206669 l .geomview-* fi │ │ │ │ - 0x000782a0 6c657320 696e2061 6c6c2064 69726563 les in all direc │ │ │ │ - 0x000782b0 746f7269 6573206f 6e207468 6520656d tories on the em │ │ │ │ - 0x000782c0 6f64756c 652d7061 74682e0a 09507269 odule-path...Pri │ │ │ │ - 0x000782d0 6d617269 6c792069 6e74656e 64656420 marily intended │ │ │ │ - 0x000782e0 666f7220 696e7465 726e616c 20757365 for internal use │ │ │ │ - 0x000782f0 3b20616e 79206170 706c6963 6174696f ; any applicatio │ │ │ │ - 0x00078300 6e732064 6566696e 65640a09 62792028 ns defined..by ( │ │ │ │ - 0x00078310 656d6f64 756c652d 64656669 6e65202e emodule-define . │ │ │ │ - 0x00078320 2e2e2920 636f6d6d 616e6473 206f7574 ..) commands out │ │ │ │ - 0x00078330 73696465 206f6620 74686520 2e67656f side of the .geo │ │ │ │ - 0x00078340 6d766965 772d2a0a 0966696c 6573206f mview-*..files o │ │ │ │ - 0x00078350 6e207468 6520656d 6f64756c 652d7061 n the emodule-pa │ │ │ │ - 0x00078360 74682077 696c6c20 6265206c 6f73742e th will be lost. │ │ │ │ - 0x00078370 2020446f 6573206e 6f742073 6f727420 Does not sort │ │ │ │ - 0x00078380 7468650a 09656e74 72696573 20696e20 the..entries in │ │ │ │ - 0x00078390 74686520 62726f77 65723b20 73656520 the brower; see │ │ │ │ - 0x000783a0 28656d6f 64756c65 2d736f72 74292066 (emodule-sort) f │ │ │ │ - 0x000783b0 6f722074 6861742e 00000000 28736574 or that.....(set │ │ │ │ - 0x000783c0 2d656d6f 64756c65 2d706174 68202020 -emodule-path │ │ │ │ - 0x000783d0 20202028 50415448 31202e2e 2e205041 (PATH1 ... PA │ │ │ │ - 0x000783e0 54484e29 290a0953 65747320 74686520 THN))..Sets the │ │ │ │ - 0x000783f0 73656172 63682070 61746820 666f7220 search path for │ │ │ │ - 0x00078400 65787465 726e616c 206d6f64 756c6573 external modules │ │ │ │ - 0x00078410 2e202054 68652050 41544869 2073686f . The PATHi sho │ │ │ │ - 0x00078420 756c640a 09626520 70617468 6e616d65 uld..be pathname │ │ │ │ - 0x00078430 73206f66 20646972 6563746f 72696573 s of directories │ │ │ │ - 0x00078440 20636f6e 7461696e 696e672c 20666f72 containing, for │ │ │ │ - 0x00078450 20656163 68206d6f 64756c65 2c207468 each module, th │ │ │ │ - 0x00078460 650a096d 6f64756c 65277320 65786563 e..module's exec │ │ │ │ - 0x00078470 75746162 6c652066 696c6520 616e6420 utable file and │ │ │ │ - 0x00078480 61202e67 656f6d76 6965772d 3c6d6f64 a .geomview- file..w │ │ │ │ - 0x000784a0 68696368 20636f6e 7461696e 7320616e hich contains an │ │ │ │ - 0x000784b0 2028656d 6f64756c 652d6465 66696e65 (emodule-define │ │ │ │ - 0x000784c0 202e2e2e 2920636f 6d6d616e 6420666f ...) command fo │ │ │ │ - 0x000784d0 72207468 61740a09 6d6f6475 6c652e20 r that..module. │ │ │ │ - 0x000784e0 20546869 7320636f 6d6d616e 6420696d This command im │ │ │ │ - 0x000784f0 706c6963 69746c79 2063616c 6c732028 plicitly calls ( │ │ │ │ - 0x00078500 72656861 73682d65 6d6f6475 6c652d70 rehash-emodule-p │ │ │ │ - 0x00078510 61746829 0a09746f 20726562 75696c64 ath)..to rebuild │ │ │ │ - 0x00078520 20746865 20617070 6c696361 74696f6e the application │ │ │ │ - 0x00078530 2062726f 77657220 66726f6d 20746865 brower from the │ │ │ │ - 0x00078540 206e6577 20706174 68207365 7474696e new path settin │ │ │ │ - 0x00078550 672e0a09 54686520 73706563 69616c20 g...The special │ │ │ │ - 0x00078560 64697265 63746f72 79206e61 6d652022 directory name " │ │ │ │ - 0x00078570 2b222069 73207265 706c6163 65642062 +" is replaced b │ │ │ │ - 0x00078580 79207468 65206578 69737469 6e672070 y the existing p │ │ │ │ - 0x00078590 6174682c 0a09736f 20652e67 2e202873 ath,..so e.g. (s │ │ │ │ - 0x000785a0 65742d65 6d6f6475 6c652d70 61746820 et-emodule-path │ │ │ │ - 0x000785b0 286d7964 6972202b 29292070 72657065 (mydir +)) prepe │ │ │ │ - 0x000785c0 6e647320 6d796469 7220746f 20746865 nds mydir to the │ │ │ │ - 0x000785d0 20706174 682e0000 286c6f61 642d7061 path...(load-pa │ │ │ │ - 0x000785e0 7468290a 09526574 75726e73 20746865 th)..Returns the │ │ │ │ - 0x000785f0 20637572 72656e74 20736561 72636820 current search │ │ │ │ - 0x00078600 70617468 20666f72 20636f6d 6d616e64 path for command │ │ │ │ - 0x00078610 2c206765 6f6d6574 72792c20 6574632e , geometry, etc. │ │ │ │ - 0x00078620 2066696c 65732e0a 094e6f74 653a2074 files...Note: t │ │ │ │ - 0x00078630 6f206163 7475616c 6c792073 65652074 o actually see t │ │ │ │ - 0x00078640 68652076 616c7565 20726574 75726e65 he value returne │ │ │ │ - 0x00078650 64206279 20746869 73206675 6e637469 d by this functi │ │ │ │ - 0x00078660 6f6e0a09 796f7520 73686f75 6c642077 on..you should w │ │ │ │ - 0x00078670 72617020 69742069 6e206120 63616c6c rap it in a call │ │ │ │ - 0x00078680 20746f20 6563686f 3a202865 63686f20 to echo: (echo │ │ │ │ - 0x00078690 286c6f61 642d7061 74682929 2e0a0953 (load-path))...S │ │ │ │ - 0x000786a0 65652061 6c736f20 7365742d 6c6f6164 ee also set-load │ │ │ │ - 0x000786b0 2d706174 682e0000 28736574 2d6c6f61 -path...(set-loa │ │ │ │ - 0x000786c0 642d7061 74682020 20202020 28504154 d-path (PAT │ │ │ │ - 0x000786d0 4831202e 2e2e2050 4154484e 29290a09 H1 ... PATHN)).. │ │ │ │ - 0x000786e0 53657473 20736561 72636820 70617468 Sets search path │ │ │ │ - 0x000786f0 20666f72 20636f6d 6d616e64 2c206765 for command, ge │ │ │ │ - 0x00078700 6f6d6574 72792c20 6574632e 2066696c ometry, etc. fil │ │ │ │ - 0x00078710 65732e20 20546865 20504154 48690a09 es. The PATHi.. │ │ │ │ - 0x00078720 61726520 73747269 6e677320 67697669 are strings givi │ │ │ │ - 0x00078730 6e672074 68652070 6174686e 616d6573 ng the pathnames │ │ │ │ - 0x00078740 206f6620 64697265 63746f72 69657320 of directories │ │ │ │ - 0x00078750 746f2062 65207365 61726368 65642e0a to be searched.. │ │ │ │ - 0x00078760 09546865 20737065 6369616c 20646972 .The special dir │ │ │ │ - 0x00078770 6563746f 7279206e 616d6520 222b2220 ectory name "+" │ │ │ │ - 0x00078780 69732072 65706c61 63656420 62792074 is replaced by t │ │ │ │ - 0x00078790 68652065 78697374 696e6720 70617468 he existing path │ │ │ │ - 0x000787a0 2c0a0973 6f20652e 672e2028 7365742d ,..so e.g. (set- │ │ │ │ - 0x000787b0 6c6f6164 2d706174 6820286d 79646972 load-path (mydir │ │ │ │ - 0x000787c0 202b2929 20707265 70656e64 73206d79 +)) prepends my │ │ │ │ - 0x000787d0 64697220 746f2074 68652070 6174682e dir to the path. │ │ │ │ - 0x000787e0 00000000 28a20400 a9fc0300 0000803f ....(..........? │ │ │ │ - 0x000787f0 34a20400 adfb0300 0000803f 40a20400 4..........?@... │ │ │ │ - 0x00078800 a9fc0300 cdcccc3d 50a20400 adfb0300 .......=P....... │ │ │ │ - 0x00078810 cdcccc3d 00000000 00000000 00000000 ...=............ │ │ │ │ - 0x00078820 28a20400 5dfa0300 0000803f 34a20400 (...]......?4... │ │ │ │ - 0x00078830 81f60300 0000803f 40a20400 5dfa0300 .......?@...]... │ │ │ │ - 0x00078840 cdcccc3d 50a20400 81f60300 cdcccc3d ...=P..........= │ │ │ │ - 0x00078850 00000000 00000000 00000000 28a20400 ............(... │ │ │ │ - 0x00078860 c1f80300 0000803f 34a20400 75f50300 .......?4...u... │ │ │ │ - 0x00078870 0000803f 40a20400 c1f80300 cdcccc3d ...?@..........= │ │ │ │ - 0x00078880 50a20400 75f50300 cdcccc3d 00000000 P...u......=.... │ │ │ │ - 0x00078890 00000000 00000000 28a20400 e5fd0300 ........(....... │ │ │ │ - 0x000788a0 0000803f 34a20400 2d000400 0000803f ...?4...-......? │ │ │ │ - 0x000788b0 40a20400 e5fd0300 cdcccc3d 50a20400 @..........=P... │ │ │ │ - 0x000788c0 2d000400 cdcccc3d 00000000 00000000 -......=........ │ │ │ │ - 0x000788d0 00000000 28a20400 81f30300 0000803f ....(..........? │ │ │ │ - 0x000788e0 34a20400 adf70300 0000803f 40a20400 4..........?@... │ │ │ │ - 0x000788f0 81f30300 cdcccc3d 50a20400 adf70300 .......=P....... │ │ │ │ - 0x00078900 cdcccc3d 00000000 00000000 00000000 ...=............ │ │ │ │ - 0x00078910 28a20400 a9f00300 0000803f 00000000 (..........?.... │ │ │ │ - 0x00078920 00000000 00000000 28a20400 d1f40300 ........(....... │ │ │ │ - 0x00078930 0000803f 00000000 00000000 00000000 ...?............ │ │ │ │ + 0x00074160 30203020 202e3035 30202e30 30302030 0 0 .050 .000 0 │ │ │ │ + 0x00074170 09202e31 3630202e 30303020 31302020 . .160 .000 10 │ │ │ │ + 0x00074180 2e303430 202e3032 39203009 202e3132 .040 .029 0. .12 │ │ │ │ + 0x00074190 39202e30 39342031 3020202e 30313520 9 .094 10 .015 │ │ │ │ + 0x000741a0 2e303437 20300920 2e303439 202e3135 .047 0. .049 .15 │ │ │ │ + 0x000741b0 32203130 202d2e30 3135202e 30343720 2 10 -.015 .047 │ │ │ │ + 0x000741c0 3009202d 2e303439 202e3135 32203130 0. -.049 .152 10 │ │ │ │ + 0x000741d0 202d2e30 3430202e 30323920 3009202d -.040 .029 0. - │ │ │ │ + 0x000741e0 2e313239 202e3039 34203130 202d2e30 .129 .094 10 -.0 │ │ │ │ + 0x000741f0 3530202e 30303020 3009202d 2e313630 50 .000 0. -.160 │ │ │ │ + 0x00074200 202e3030 30203130 202d2e30 3430202d .000 10 -.040 - │ │ │ │ + 0x00074210 2e303239 20300920 2d2e3132 39202d2e .029 0. -.129 -. │ │ │ │ + 0x00074220 30393420 3130202d 2e303135 202d2e30 094 10 -.015 -.0 │ │ │ │ + 0x00074230 34372030 09202d2e 30343920 2d2e3135 47 0. -.049 -.15 │ │ │ │ + 0x00074240 32203130 20202e30 3135202d 2e303437 2 10 .015 -.047 │ │ │ │ + 0x00074250 20300920 2e303439 202d2e31 35322031 0. .049 -.152 1 │ │ │ │ + 0x00074260 3020202e 30343020 2d2e3032 39203009 0 .040 -.029 0. │ │ │ │ + 0x00074270 202e3132 39202d2e 30393420 31300000 .129 -.094 10.. │ │ │ │ + 0x00074280 7472696d 6d696e67 20767665 63000000 trimming vvec... │ │ │ │ + 0x00074290 08910400 04000000 d1af0200 39a10200 ............9... │ │ │ │ + 0x000742a0 95a00200 a5af0200 85af0200 99a00200 ................ │ │ │ │ + 0x000742b0 00000000 2fcb0400 00910400 04000000 ..../........... │ │ │ │ + 0x000742c0 49b00200 49a10200 d1b00200 49ae0200 I...I.......I... │ │ │ │ + 0x000742d0 a5a00200 d5b00200 00000000 2fcb0400 ............/... │ │ │ │ + 0x000742e0 b0970400 04000000 a99e0200 29a20200 ............)... │ │ │ │ + 0x000742f0 29aa0200 15aa0200 c19e0200 e59e0200 )............... │ │ │ │ + 0x00074300 5da10200 2fcb0400 b8700400 04000000 ].../....p...... │ │ │ │ + 0x00074310 f19e0200 a1a30200 bdaa0200 65aa0200 ............e... │ │ │ │ + 0x00074320 0d9f0200 319f0200 d1a20200 2fcb0400 ....1......./... │ │ │ │ + 0x00074330 cc7c0400 04000000 3d9f0200 1da50200 .|......=....... │ │ │ │ + 0x00074340 0dab0200 f9aa0200 599f0200 7d9f0200 ........Y...}... │ │ │ │ + 0x00074350 4da40200 2fcb0400 0c910400 04000000 M.../........... │ │ │ │ + 0x00074360 899f0200 c9a50200 29ac0200 15ac0200 ........)....... │ │ │ │ + 0x00074370 a59f0200 c99f0200 49ab0200 2fcb0400 ........I.../... │ │ │ │ + 0x00074380 c8820400 04000000 d59f0200 75a60200 ............u... │ │ │ │ + 0x00074390 01a10200 6dad0200 31ad0200 f19f0200 ....m...1....... │ │ │ │ + 0x000743a0 65ac0200 2fcb0400 a0840400 04000000 e.../........... │ │ │ │ + 0x000743b0 fd9f0200 eda70200 89ae0200 81ad0200 ................ │ │ │ │ + 0x000743c0 19a00200 3da00200 1da70200 2fcb0400 ....=......./... │ │ │ │ + 0x000743d0 e0700400 04000000 49a00200 69a90200 .p......I...i... │ │ │ │ + 0x000743e0 49af0200 35af0200 65a00200 89a00200 I...5...e....... │ │ │ │ + 0x000743f0 99a80200 2fcb0400 abaaaa3e abaaaa3e ..../......>...> │ │ │ │ + 0x00074400 abaaaa3e 01000000 67656f6d 76696577 ...>....geomview │ │ │ │ + 0x00074410 3a202d77 706f733a 20657870 65637465 : -wpos: expecte │ │ │ │ + 0x00074420 64207769 6474682c 68656967 68745b40 d width,height[@ │ │ │ │ + 0x00074430 786d696e 2c796d69 6e5d0000 01000000 xmin,ymin]...... │ │ │ │ + 0x00074440 7b207369 7a652034 35302034 35302020 { size 450 450 │ │ │ │ + 0x00074450 72657369 7a65207d 00000000 61707065 resize }....appe │ │ │ │ + 0x00074460 6172616e 6365207b 6c696e65 77696474 arance {linewidt │ │ │ │ + 0x00074470 6820347d 0a564543 540a3720 31372034 h 4}.VECT.7 17 4 │ │ │ │ + 0x00074480 0a322032 20203220 32203220 32202035 .2 2 2 2 2 2 5 │ │ │ │ + 0x00074490 0a312031 20203120 30203020 30202031 .1 1 1 0 0 0 1 │ │ │ │ + 0x000744a0 0a2d2e35 202d2e35 202d2e35 20203020 .-.5 -.5 -.5 0 │ │ │ │ + 0x000744b0 2d2e3520 2d2e350a 2d2e3520 2d2e3520 -.5 -.5.-.5 -.5 │ │ │ │ + 0x000744c0 2d2e3520 202d2e35 2030202d 2e350a30 -.5 -.5 0 -.5.0 │ │ │ │ + 0x000744d0 20302030 2020202e 35202e35 202d2e35 0 0 .5 .5 -.5 │ │ │ │ + 0x000744e0 0a302030 20302020 202d2e35 202d2e35 .0 0 0 -.5 -.5 │ │ │ │ + 0x000744f0 202d2e35 0a302030 20302020 202d2e35 -.5.0 0 0 -.5 │ │ │ │ + 0x00074500 202e3520 2d2e350a 30203020 30202020 .5 -.5.0 0 0 │ │ │ │ + 0x00074510 2e35202d 2e35202d 2e350a2d 2e352030 .5 -.5 -.5.-.5 0 │ │ │ │ + 0x00074520 202d2e35 20202d2e 35202e35 202d2e35 -.5 -.5 .5 -.5 │ │ │ │ + 0x00074530 20202e35 202e3520 2d2e3520 202e3520 .5 .5 -.5 .5 │ │ │ │ + 0x00074540 2d2e3520 2d2e3520 2030202d 2e35202d -.5 -.5 0 -.5 - │ │ │ │ + 0x00074550 2e350a31 20302030 20310a30 20312030 .5.1 0 0 1.0 1 0 │ │ │ │ + 0x00074560 20310a30 20302031 20310a30 20302030 1.0 0 1 1.0 0 0 │ │ │ │ + 0x00074570 20310000 61707065 6172616e 6365207b 1..appearance { │ │ │ │ + 0x00074580 20092b66 61636520 092d6564 67652009 .+face .-edge . │ │ │ │ + 0x00074590 2b766563 7420096e 6f726d73 63616c65 +vect .normscale │ │ │ │ + 0x000745a0 20312e30 20096c69 6e657769 64746820 1.0 .linewidth │ │ │ │ + 0x000745b0 31200970 61746368 64696365 20313020 1 .patchdice 10 │ │ │ │ + 0x000745c0 31302009 2d6e6f72 6d616c20 092b6576 10 .-normal .+ev │ │ │ │ + 0x000745d0 65727420 09736861 64696e67 20666c61 ert .shading fla │ │ │ │ + 0x000745e0 7420092d 7472616e 73706172 656e7420 t .-transparent │ │ │ │ + 0x000745f0 096d6174 65726961 6c207b20 09096b64 .material { ..kd │ │ │ │ + 0x00074600 20312e30 20646966 66757365 20312031 1.0 diffuse 1 1 │ │ │ │ + 0x00074610 20312009 096b6120 302e3320 616d6269 1 ..ka 0.3 ambi │ │ │ │ + 0x00074620 656e7420 31203120 31200909 6b732030 ent 1 1 1 ..ks 0 │ │ │ │ + 0x00074630 2e332073 70656375 6c617220 31203120 .3 specular 1 1 │ │ │ │ + 0x00074640 31200909 7368696e 696e6573 73203135 1 ..shininess 15 │ │ │ │ + 0x00074650 20090965 64676563 6f6c6f72 20302030 ..edgecolor 0 0 │ │ │ │ + 0x00074660 20302009 096e6f72 6d616c63 6f6c6f72 0 ..normalcolor │ │ │ │ + 0x00074670 20312031 20312009 09616c70 68612031 1 1 1 ..alpha 1 │ │ │ │ + 0x00074680 20097d20 096c6967 6874696e 67207b20 .} .lighting { │ │ │ │ + 0x00074690 0909616d 6269656e 74202e32 202e3220 ..ambient .2 .2 │ │ │ │ + 0x000746a0 2e322009 09726570 6c616365 6c696768 .2 ..replaceligh │ │ │ │ + 0x000746b0 74732009 096c6967 6874207b 20636f6c ts ..light { col │ │ │ │ + 0x000746c0 6f72202e 3735202e 3735202e 37352070 or .75 .75 .75 p │ │ │ │ + 0x000746d0 6f736974 696f6e20 30203020 31302030 osition 0 0 10 0 │ │ │ │ + 0x000746e0 207d2009 096c6967 6874207b 20636f6c } ..light { col │ │ │ │ + 0x000746f0 6f72202e 36202e36 202e3620 706f7369 or .6 .6 .6 posi │ │ │ │ + 0x00074700 74696f6e 20302031 202d3120 30207d20 tion 0 1 -1 0 } │ │ │ │ + 0x00074710 09096c69 67687420 7b20636f 6c6f7220 ..light { color │ │ │ │ + 0x00074720 2e34202e 34202e34 20706f73 6974696f .4 .4 .4 positio │ │ │ │ + 0x00074730 6e203120 2d32202d 31203020 7d20097d n 1 -2 -1 0 } .} │ │ │ │ + 0x00074740 207d0000 52656e64 65726d61 6e3a0a20 }..Renderman:. │ │ │ │ + 0x00074750 20525220 73656e64 20524942 206f7574 RR send RIB out │ │ │ │ + 0x00074760 70757420 746f203c 66696c65 70726566 put to NNN.rib (defa │ │ │ │ + 0x00074780 756c7420 66696c65 70726566 6978203d ult fileprefix = │ │ │ │ + 0x00074790 3d202267 656f6d22 290a2020 52432045 = "geom"). RC E │ │ │ │ + 0x000747a0 6d756c61 7465206c 696e6573 20757369 mulate lines usi │ │ │ │ + 0x000747b0 6e672063 796c696e 64657273 20286465 ng cylinders (de │ │ │ │ + 0x000747c0 6661756c 74290a20 20525020 456d756c fault). RP Emul │ │ │ │ + 0x000747d0 61746520 6c696e65 73207573 696e6720 ate lines using │ │ │ │ + 0x000747e0 706f6c79 676f6e73 0a202052 61206368 polygons. Ra ch │ │ │ │ + 0x000747f0 6f6f7365 20415343 49492052 49422066 oose ASCII RIB f │ │ │ │ + 0x00074800 6f726d61 74202864 65666175 6c74290a ormat (default). │ │ │ │ + 0x00074810 20205262 2063686f 6f736520 42494e41 Rb choose BINA │ │ │ │ + 0x00074820 52592052 49422066 6f726d61 740a2020 RY RIB format. │ │ │ │ + 0x00074830 52742063 686f6f73 65204469 73706c61 Rt choose Displa │ │ │ │ + 0x00074840 7920746f 6b656e20 746f2073 70656369 y token to speci │ │ │ │ + 0x00074850 6679202e 74696666 2066696c 65202864 fy .tiff file (d │ │ │ │ + 0x00074860 65666175 6c74290a 20205266 2063686f efault). Rf cho │ │ │ │ + 0x00074870 6f736520 44697370 6c617920 746f6b65 ose Display toke │ │ │ │ + 0x00074880 6e20746f 20737065 63696679 20667261 n to specify fra │ │ │ │ + 0x00074890 6d656275 66666572 0a202052 73205369 mebuffer. Rs Si │ │ │ │ + 0x000748a0 6d756c61 74652062 61636b67 726f756e mulate backgroun │ │ │ │ + 0x000748b0 6420636f 6c6f7220 77697468 20506f6c d color with Pol │ │ │ │ + 0x000748c0 79676f6e 20286465 6661756c 74290a20 ygon (default). │ │ │ │ + 0x000748d0 20527820 4e6f2062 61636b67 726f756e Rx No backgroun │ │ │ │ + 0x000748e0 64207369 6d756c61 74696f6e 202d2066 d simulation - f │ │ │ │ + 0x000748f0 756c6c79 20747261 6e737061 72656e74 ully transparent │ │ │ │ + 0x00074900 2028616c 70686129 20626163 6b67726f (alpha) backgro │ │ │ │ + 0x00074910 756e640a 00000000 67656f6d 00000000 und.....geom.... │ │ │ │ + 0x00074920 28726962 2d736e61 7073686f 74202020 (rib-snapshot │ │ │ │ + 0x00074930 43414d2d 49442020 5b66696c 656e616d CAM-ID [filenam │ │ │ │ + 0x00074940 655d290a 09577269 74652052 656e6465 e])..Write Rende │ │ │ │ + 0x00074950 726d616e 20736e61 7073686f 74202869 rman snapshot (i │ │ │ │ + 0x00074960 6e205249 4220666f 726d6174 29206f66 n RIB format) of │ │ │ │ + 0x00074970 2043414d 2d494420 746f203c 66696c65 CAM-ID to ...If no fi │ │ │ │ + 0x00074990 6c656e61 6d652073 70656369 66696564 lename specified │ │ │ │ + 0x000749a0 2c207365 65202272 69622d64 6973706c , see "rib-displ │ │ │ │ + 0x000749b0 61792220 666f7220 6578706c 616e6174 ay" for explanat │ │ │ │ + 0x000749c0 696f6e20 6f660a09 74686520 66696c65 ion of..the file │ │ │ │ + 0x000749d0 6e616d65 20757365 642e0000 28726962 name used...(rib │ │ │ │ + 0x000749e0 2d646973 706c6179 20202020 5b667261 -display [fra │ │ │ │ + 0x000749f0 6d657c74 6966665d 2046494c 45505245 me|tiff] FILEPRE │ │ │ │ + 0x00074a00 46495829 0a095365 74205265 6e646572 FIX)..Set Render │ │ │ │ + 0x00074a10 6d616e20 64697370 6c617920 746f2066 man display to f │ │ │ │ + 0x00074a20 72616d65 62756666 65722028 706f7075 ramebuffer (popu │ │ │ │ + 0x00074a30 70207363 7265656e 2077696e 646f7729 p screen window) │ │ │ │ + 0x00074a40 206f7220 610a0954 49464620 666f726d or a..TIFF form │ │ │ │ + 0x00074a50 61742064 69736b20 66696c65 2e204649 at disk file. FI │ │ │ │ + 0x00074a60 4c455052 45464958 20697320 75736564 LEPREFIX is used │ │ │ │ + 0x00074a70 20746f20 636f6e73 74727563 740a096e to construct..n │ │ │ │ + 0x00074a80 616d6573 206f6620 74686520 666f726d ames of the form │ │ │ │ + 0x00074a90 20227072 65666978 4e4e4e4e 2e737566 "prefixNNNN.suf │ │ │ │ + 0x00074aa0 66697822 2e202869 2e652e20 666f6f30 fix". (i.e. foo0 │ │ │ │ + 0x00074ab0 3030302e 72696229 0a095468 65206e75 000.rib)..The nu │ │ │ │ + 0x00074ac0 6d626572 20697320 696e6372 656d656e mber is incremen │ │ │ │ + 0x00074ad0 74656420 6f6e2065 76657279 2063616c ted on every cal │ │ │ │ + 0x00074ae0 6c20746f 20227269 622d736e 61707368 l to "rib-snapsh │ │ │ │ + 0x00074af0 6f742220 616e640a 09726573 65742074 ot" and..reset t │ │ │ │ + 0x00074b00 6f203030 30302077 68656e20 22726962 o 0000 when "rib │ │ │ │ + 0x00074b10 2d646973 706c6179 22206973 2063616c -display" is cal │ │ │ │ + 0x00074b20 6c65642e 20544946 46206669 6c657320 led. TIFF files │ │ │ │ + 0x00074b30 61726520 67697665 6e0a0974 68652073 are given..the s │ │ │ │ + 0x00074b40 616d6520 70726566 69782061 6e64206e ame prefix and n │ │ │ │ + 0x00074b50 756d6265 72206173 20746865 20524942 umber as the RIB │ │ │ │ + 0x00074b60 2066696c 65202869 2e652e20 666f6f30 file (i.e. foo0 │ │ │ │ + 0x00074b70 3030342e 7269620a 0967656e 65726174 004.rib..generat │ │ │ │ + 0x00074b80 65732066 6f6f3030 30342e74 69666629 es foo0004.tiff) │ │ │ │ + 0x00074b90 2e205468 65206465 6661756c 74204649 . The default FI │ │ │ │ + 0x00074ba0 4c455052 45464958 20697320 2267656f LEPREFIX is "geo │ │ │ │ + 0x00074bb0 6d222061 6e640a09 74686520 64656661 m" and..the defa │ │ │ │ + 0x00074bc0 756c7420 666f726d 61742069 73205449 ult format is TI │ │ │ │ + 0x00074bd0 46462e20 284e6f74 65207468 61742067 FF. (Note that g │ │ │ │ + 0x00074be0 656f6d76 69657720 6a757374 2067656e eomview just gen │ │ │ │ + 0x00074bf0 65726174 65732061 0a095249 42206669 erates a..RIB fi │ │ │ │ + 0x00074c00 6c652c20 77686963 68206d75 73742074 le, which must t │ │ │ │ + 0x00074c10 68656e20 62652072 656e6465 7265642e hen be rendered. │ │ │ │ + 0x00074c20 29000000 31010000 34010000 00000000 )...1...4....... │ │ │ │ + 0x00074c30 38010000 3c010000 18490700 0000003f 8...<....I.....? │ │ │ │ + 0x00074c40 ffff0000 0000003f ffff0000 9a99993e .......?.......> │ │ │ │ + 0x00074c50 cdcc4c3e 9a99193e 3333333f 284e442d ..L>...>333?(ND- │ │ │ │ + 0x00074c60 636f6c6f 72204341 4d494420 5b202828 color CAMID [ (( │ │ │ │ + 0x00074c70 205b4944 5d202878 31207832 20783320 [ID] (x1 x2 x3 │ │ │ │ + 0x00074c80 2e2e2e20 784e2920 76207220 67206220 ... xN) v r g b │ │ │ │ + 0x00074c90 61202020 76207220 67206220 6120202e a v r g b a . │ │ │ │ + 0x00074ca0 2e2e2029 0a092828 7831202e 2e2e2078 .. )..((x1 ... x │ │ │ │ + 0x00074cb0 4e292020 76207220 67206220 61202076 N) v r g b a v │ │ │ │ + 0x00074cc0 20722067 20622061 202e2e2e 29202e2e r g b a ...) .. │ │ │ │ + 0x00074cd0 2e295d20 290a0953 70656369 66696573 .)] )..Specifies │ │ │ │ + 0x00074ce0 20612066 756e6374 696f6e2c 20617070 a function, app │ │ │ │ + 0x00074cf0 6c696564 20746f20 65616368 204e2d44 lied to each N-D │ │ │ │ + 0x00074d00 20766572 7465782c 20776869 63682064 vertex, which d │ │ │ │ + 0x00074d10 65746572 6d696e65 73207468 650a0963 etermines the..c │ │ │ │ + 0x00074d20 6f6c6f72 73206f66 204e2d64 696d656e olors of N-dimen │ │ │ │ + 0x00074d30 73696f6e 616c206f 626a6563 74732061 sional objects a │ │ │ │ + 0x00074d40 73207368 6f776e20 696e2063 616d6572 s shown in camer │ │ │ │ + 0x00074d50 61204341 4d49442e 0a094561 63682063 a CAMID...Each c │ │ │ │ + 0x00074d60 6f6c6f72 696e6720 66756e63 74696f6e oloring function │ │ │ │ + 0x00074d70 20697320 64656669 6e656420 62792061 is defined by a │ │ │ │ + 0x00074d80 20766563 746f7220 28696e20 49442773 vector (in ID's │ │ │ │ + 0x00074d90 20636f6f 7264696e 61746520 73797374 coordinate syst │ │ │ │ + 0x00074da0 656d290a 095b7831 20783120 2e2e2e20 em)..[x1 x1 ... │ │ │ │ + 0x00074db0 784e5d20 616e6420 62792061 20736571 xN] and by a seq │ │ │ │ + 0x00074dc0 75656e63 65206f66 2076616c 75652028 uence of value ( │ │ │ │ + 0x00074dd0 76292f63 6f6c6f72 28722067 20622061 v)/color(r g b a │ │ │ │ + 0x00074de0 29207475 706c6573 2c0a096f 72646572 ) tuples,..order │ │ │ │ + 0x00074df0 65642062 7920696e 63726561 73696e67 ed by increasing │ │ │ │ + 0x00074e00 20762e20 20546865 20696e6e 65722070 v. The inner p │ │ │ │ + 0x00074e10 726f6475 63742076 203d2050 2e5b785d roduct v = P.[x] │ │ │ │ + 0x00074e20 20697320 6c696e65 61726c79 0a09696e is linearly..in │ │ │ │ + 0x00074e30 74657270 6f6c6174 65642069 6e207468 terpolated in th │ │ │ │ + 0x00074e40 69732074 61626c65 20746f20 67697665 is table to give │ │ │ │ + 0x00074e50 20612063 6f6c6f72 2e0a0949 66204944 a color...If ID │ │ │ │ + 0x00074e60 20697320 6f6d6974 7465642c 20746865 is omitted, the │ │ │ │ + 0x00074e70 20287869 29207665 63746f72 20697320 (xi) vector is │ │ │ │ + 0x00074e80 61737375 6d656420 696e2075 6e697665 assumed in unive │ │ │ │ + 0x00074e90 72736520 636f6f72 64696e61 7465732e rse coordinates. │ │ │ │ + 0x00074ea0 0a095468 65204e44 2d636f6c 6f722063 ..The ND-color c │ │ │ │ + 0x00074eb0 6f6d6d61 6e642073 70656369 66696573 ommand specifies │ │ │ │ + 0x00074ec0 2061206c 69737420 6f662073 75636820 a list of such │ │ │ │ + 0x00074ed0 66756e63 74696f6e 733b2065 61636820 functions; each │ │ │ │ + 0x00074ee0 76657274 65780a09 69732063 6f6c6f72 vertex..is color │ │ │ │ + 0x00074ef0 65642062 79207468 65697220 73756d20 ed by their sum │ │ │ │ + 0x00074f00 28736f20 652e672e 20677265 656e2069 (so e.g. green i │ │ │ │ + 0x00074f10 6e74656e 73697479 20636f75 6c642069 ntensity could i │ │ │ │ + 0x00074f20 6e646963 6174650a 0970726f 6a656374 ndicate..project │ │ │ │ + 0x00074f30 696f6e20 616c6f6e 67206f6e 65206178 ion along one ax │ │ │ │ + 0x00074f40 69732077 68696c65 20726564 20696e64 is while red ind │ │ │ │ + 0x00074f50 69636174 65642061 6e6f7468 65722e0a icated another.. │ │ │ │ + 0x00074f60 09416e20 656d7074 79206c69 73742c20 .An empty list, │ │ │ │ + 0x00074f70 61732069 6e20284e 442d636f 6c6f7220 as in (ND-color │ │ │ │ + 0x00074f80 43414d49 44202829 292c2073 75707072 CAMID ()), suppr │ │ │ │ + 0x00074f90 65737365 7320636f 6c6f7269 6e672e0a esses coloring.. │ │ │ │ + 0x00074fa0 09576974 68206e6f 20736563 6f6e6420 .With no second │ │ │ │ + 0x00074fb0 61726775 6d656e74 2c20284e 442d636f argument, (ND-co │ │ │ │ + 0x00074fc0 6c6f7220 43414d49 44292072 65747572 lor CAMID) retur │ │ │ │ + 0x00074fd0 6e732074 68617420 63616d65 72612773 ns that camera's │ │ │ │ + 0x00074fe0 0a09636f 6c6f722d 66756e63 74696f6e ..color-function │ │ │ │ + 0x00074ff0 206c6973 742e0a09 4576656e 20776865 list...Even whe │ │ │ │ + 0x00075000 6e20636f 6c6f7269 6e672069 7320656e n coloring is en │ │ │ │ + 0x00075010 61626c65 642c206f 626a6563 74732074 abled, objects t │ │ │ │ + 0x00075020 61676765 64207769 74682074 68652022 agged with the " │ │ │ │ + 0x00075030 6b656570 636f6c6f 72220a09 61707065 keepcolor"..appe │ │ │ │ + 0x00075040 6172616e 63652061 74747269 62757465 arance attribute │ │ │ │ + 0x00075050 20617265 2073686f 776e2069 6e207468 are shown in th │ │ │ │ + 0x00075060 65697220 6e617475 72616c20 636f6c6f eir natural colo │ │ │ │ + 0x00075070 72732e0a 00000000 284e442d 78666f72 rs......(ND-xfor │ │ │ │ + 0x00075080 6d2d6765 74204944 205b6672 6f6d2d49 m-get ID [from-I │ │ │ │ + 0x00075090 445d290a 09526574 75726e73 20746865 D])..Returns the │ │ │ │ + 0x000750a0 204e2d44 20747261 6e73666f 726d206f N-D transform o │ │ │ │ + 0x000750b0 66207468 65206769 76656e20 6f626a65 f the given obje │ │ │ │ + 0x000750c0 63742069 6e207468 6520636f 6f726469 ct in the coordi │ │ │ │ + 0x000750d0 6e617465 0a097379 7374656d 206f6620 nate..system of │ │ │ │ + 0x000750e0 66726f6d 2d494420 28646566 61756c74 from-ID (default │ │ │ │ + 0x000750f0 2022756e 69766572 73652229 2c20696e "universe"), in │ │ │ │ + 0x00075100 20746865 2073656e 73650a09 3c706f69 the sense.. │ │ │ │ + 0x00075120 202a2054 72616e73 666f726d 203d203c * Transform = < │ │ │ │ + 0x00075130 706f696e 742d696e 2d66726f 6d2d4944 point-in-from-ID │ │ │ │ + 0x00075140 2d636f6f 7264733e 4e6f7465 20746861 -coords>Note tha │ │ │ │ + 0x00075150 74204e44 2d747261 6e73666f 726d7320 t ND-transforms │ │ │ │ + 0x00075160 68617665 20746865 69722068 6f6d6f67 have their homog │ │ │ │ + 0x00075170 656e656f 75732063 6f6f7264 696e6174 eneous coordinat │ │ │ │ + 0x00075180 65206174 20696e64 65782030 2c207768 e at index 0, wh │ │ │ │ + 0x00075190 696c6520 33442074 72616e73 666f726d ile 3D transform │ │ │ │ + 0x000751a0 20686176 65206974 20617420 696e6465 have it at inde │ │ │ │ + 0x000751b0 7820332e 00000000 284e442d 78666f72 x 3.....(ND-xfor │ │ │ │ + 0x000751c0 6d2d7365 74204f42 4a494420 5b6e7472 m-set OBJID [ntr │ │ │ │ + 0x000751d0 616e7366 6f726d20 7b206964 696d206f ansform { idim o │ │ │ │ + 0x000751e0 64696d20 202e2e2e 207d5d29 0a095365 dim ... }])..Se │ │ │ │ + 0x000751f0 74732074 6865204e 2d442074 72616e73 ts the N-D trans │ │ │ │ + 0x00075200 666f726d 206f6620 74686520 67697665 form of the give │ │ │ │ + 0x00075210 6e206f62 6a656374 2e0a0949 6e206469 n object...In di │ │ │ │ + 0x00075220 6d656e73 696f6e20 4e2c2074 68697320 mension N, this │ │ │ │ + 0x00075230 69732061 6e20284e 2b312978 284e2b31 is an (N+1)x(N+1 │ │ │ │ + 0x00075240 29206d61 74726978 2c20736f 20696e20 ) matrix, so in │ │ │ │ + 0x00075250 74686174 20636173 650a0969 64696d20 that case..idim │ │ │ │ + 0x00075260 616e6420 6f64696d 20617265 20657870 and odim are exp │ │ │ │ + 0x00075270 65637465 6420746f 20626520 626f7468 ected to be both │ │ │ │ + 0x00075280 20657175 616c2074 6f20284e 2b31292e equal to (N+1). │ │ │ │ + 0x00075290 204e6f74 65207468 61740a09 616c6c20 Note that..all │ │ │ │ + 0x000752a0 63616d65 72617320 696e2061 2063616d cameras in a cam │ │ │ │ + 0x000752b0 6572612d 636c7573 74657220 68617665 era-cluster have │ │ │ │ + 0x000752c0 20746865 2073616d 65204e2d 44207472 the same N-D tr │ │ │ │ + 0x000752d0 616e7366 6f726d2e 0a4e6f74 65207468 ansform..Note th │ │ │ │ + 0x000752e0 6174204e 442d7472 616e7366 6f726d73 at ND-transforms │ │ │ │ + 0x000752f0 20686176 65207468 65697220 686f6d6f have their homo │ │ │ │ + 0x00075300 67656e65 6f757320 636f6f72 64696e61 geneous coordina │ │ │ │ + 0x00075310 74652061 7420696e 64657820 302c2077 te at index 0, w │ │ │ │ + 0x00075320 68696c65 20334420 7472616e 73666f72 hile 3D transfor │ │ │ │ + 0x00075330 6d206861 76652069 74206174 20696e64 m have it at ind │ │ │ │ + 0x00075340 65782033 2e000000 284e442d 78666f72 ex 3....(ND-xfor │ │ │ │ + 0x00075350 6d204f42 4a494420 5b6e7472 616e7366 m OBJID [ntransf │ │ │ │ + 0x00075360 6f726d20 7b206964 696d206f 64696d20 orm { idim odim │ │ │ │ + 0x00075370 2e2e2e20 7d5d0a43 6f6e6361 74656e61 ... }].Concatena │ │ │ │ + 0x00075380 74652074 68652067 6976656e 204e442d te the given ND- │ │ │ │ + 0x00075390 7472616e 73666f72 6d207769 74682074 transform with t │ │ │ │ + 0x000753a0 68652063 75727265 6e74204e 442d7472 he current ND-tr │ │ │ │ + 0x000753b0 616e7366 6f726d20 6f662074 6865206f ansform of the o │ │ │ │ + 0x000753c0 626a6563 74202861 70706c79 20746865 bject (apply the │ │ │ │ + 0x000753d0 204e442d 7472616e 73666f72 6d20746f ND-transform to │ │ │ │ + 0x000753e0 206f626a 65637420 49442c20 6173206f object ID, as o │ │ │ │ + 0x000753f0 70706f73 65642074 6f207369 6d706c79 pposed to simply │ │ │ │ + 0x00075400 20736574 74696e67 20697473 204e442d setting its ND- │ │ │ │ + 0x00075410 7472616e 73666f72 6d292e4e 6f746520 transform).Note │ │ │ │ + 0x00075420 74686174 204e442d 7472616e 73666f72 that ND-transfor │ │ │ │ + 0x00075430 6d732068 61766520 74686569 7220686f ms have their ho │ │ │ │ + 0x00075440 6d6f6765 6e656f75 7320636f 6f726469 mogeneous coordi │ │ │ │ + 0x00075450 6e617465 20617420 696e6465 7820302c nate at index 0, │ │ │ │ + 0x00075460 20776869 6c652033 44207472 616e7366 while 3D transf │ │ │ │ + 0x00075470 6f726d20 68617665 20697420 61742069 orm have it at i │ │ │ │ + 0x00075480 6e646578 20332e00 2864696d 656e7369 ndex 3..(dimensi │ │ │ │ + 0x00075490 6f6e205b 4e5d290a 09536574 73206f72 on [N])..Sets or │ │ │ │ + 0x000754a0 20726561 64732074 68652073 70616365 reads the space │ │ │ │ + 0x000754b0 2064696d 656e7369 6f6e2066 6f72204e dimension for N │ │ │ │ + 0x000754c0 2d64696d 656e7369 6f6e616c 20766965 -dimensional vie │ │ │ │ + 0x000754d0 77696e67 2e0a0928 53696e63 65206361 wing...(Since ca │ │ │ │ + 0x000754e0 6c63756c 6174696f 6e732061 72652064 lculations are d │ │ │ │ + 0x000754f0 6f6e6520 7573696e 6720686f 6d6f6765 one using homoge │ │ │ │ + 0x00075500 6e656f75 7320636f 6f726469 6e617465 neous coordinate │ │ │ │ + 0x00075510 732c0a09 74686973 206d6561 6e73206d s,..this means m │ │ │ │ + 0x00075520 61747269 63657320 61726520 284e2b31 atrices are (N+1 │ │ │ │ + 0x00075530 2978284e 2b31292e 290a0957 69746820 )x(N+1).)..With │ │ │ │ + 0x00075540 6e6f2061 7267756d 656e7473 2c207265 no arguments, re │ │ │ │ + 0x00075550 7475726e 73207468 65206375 7272656e turns the curren │ │ │ │ + 0x00075560 74206469 6d656e73 696f6e2c 206f7220 t dimension, or │ │ │ │ + 0x00075570 30206966 0a094e2d 64696d65 6e73696f 0 if..N-dimensio │ │ │ │ + 0x00075580 6e616c20 76696577 696e6720 68617320 nal viewing has │ │ │ │ + 0x00075590 6e6f7420 6265656e 20656e61 626c6564 not been enabled │ │ │ │ + 0x000755a0 2e204e6f 74652074 68617420 4e206861 . Note that N ha │ │ │ │ + 0x000755b0 7320746f 20626561 74206c65 61737420 s to beat least │ │ │ │ + 0x000755c0 3420746f 20656e61 626c6520 4e442d76 4 to enable ND-v │ │ │ │ + 0x000755d0 69657769 6e672c20 6f746865 72776973 iewing, otherwis │ │ │ │ + 0x000755e0 65204e44 2d766965 77696e67 2077696c e ND-viewing wil │ │ │ │ + 0x000755f0 6c206265 64697361 626c6564 2e000000 l bedisabled.... │ │ │ │ + 0x00075600 284e442d 61786573 2043414d 4944205b (ND-axes CAMID [ │ │ │ │ + 0x00075610 434c5553 5445524e 414d4520 5b58696e CLUSTERNAME [Xin │ │ │ │ + 0x00075620 64657820 59696e64 6578205a 696e6465 dex Yindex Zinde │ │ │ │ + 0x00075630 78205b57 696e6465 785d5d5d 290a0949 x [Windex]]])..I │ │ │ │ + 0x00075640 6e206f75 72206d6f 64656c20 666f7220 n our model for │ │ │ │ + 0x00075650 4e2d4420 76696577 696e6720 28656e61 N-D viewing (ena │ │ │ │ + 0x00075660 626c6564 20627920 2864696d 656e7369 bled by (dimensi │ │ │ │ + 0x00075670 6f6e2929 2c206f62 6a656374 7320696e on)), objects in │ │ │ │ + 0x00075680 0a094e2d 73706163 65206172 65207669 ..N-space are vi │ │ │ │ + 0x00075690 65776564 20627920 4e2d6469 6d656e73 ewed by N-dimens │ │ │ │ + 0x000756a0 696f6e61 6c202263 616d6572 6120636c ional "camera cl │ │ │ │ + 0x000756b0 75737465 7273222e 0a094561 63682072 usters"...Each r │ │ │ │ + 0x000756c0 65616c20 63616d65 72612077 696e646f eal camera windo │ │ │ │ + 0x000756d0 77206265 6c6f6e67 7320746f 20736f6d w belongs to som │ │ │ │ + 0x000756e0 6520636c 75737465 722c2061 6e642073 e cluster, and s │ │ │ │ + 0x000756f0 686f7773 20260a09 6d616e69 70756c61 hows &..manipula │ │ │ │ + 0x00075700 74657320 6120332d 44206178 69732d61 tes a 3-D axis-a │ │ │ │ + 0x00075710 6c69676e 65642070 726f6a65 63746564 ligned projected │ │ │ │ + 0x00075720 20737562 73706163 65206f66 20746865 subspace of the │ │ │ │ + 0x00075730 204e2d73 70616365 20736565 6e0a0962 N-space seen..b │ │ │ │ + 0x00075740 79206974 7320636c 75737465 722e2020 y its cluster. │ │ │ │ + 0x00075750 4d6f7669 6e67206f 6e652063 616d6572 Moving one camer │ │ │ │ + 0x00075760 6120696e 20612063 6c757374 65722061 a in a cluster a │ │ │ │ + 0x00075770 66666563 74732069 74732073 69626c69 ffects its sibli │ │ │ │ + 0x00075780 6e67732e 0a0a0954 6865204e 442d6178 ngs....The ND-ax │ │ │ │ + 0x00075790 65732063 6f6d6d61 6e642063 6f6e6669 es command confi │ │ │ │ + 0x000757a0 67757265 7320616c 6c207468 69732e20 gures all this. │ │ │ │ + 0x000757b0 20497420 73706563 69666965 73206120 It specifies a │ │ │ │ + 0x000757c0 63616d65 72612773 0a09636c 75737465 camera's..cluste │ │ │ │ + 0x000757d0 72206d65 6d626572 73686970 2c20616e r membership, an │ │ │ │ + 0x000757e0 64207468 65207365 74206f66 204e2d73 d the set of N-s │ │ │ │ + 0x000757f0 70616365 20617865 73207768 69636820 pace axes which │ │ │ │ + 0x00075800 6265636f 6d652074 68650a09 332d4420 become the..3-D │ │ │ │ + 0x00075810 63616d65 72612773 20582c20 592c2061 camera's X, Y, a │ │ │ │ + 0x00075820 6e64205a 20617865 732e2020 41786573 nd Z axes. Axes │ │ │ │ + 0x00075830 20617265 20737065 63696669 65642062 are specified b │ │ │ │ + 0x00075840 79207468 65697220 696e6469 6365732c y their indices, │ │ │ │ + 0x00075850 0a096672 6f6d2031 20746f20 4e20666f ..from 1 to N fo │ │ │ │ + 0x00075860 7220616e 204e2d64 696d656e 73696f6e r an N-dimension │ │ │ │ + 0x00075870 616c2073 70616365 2e202043 6c757374 al space. Clust │ │ │ │ + 0x00075880 65722043 4c555354 45524e41 4d452069 er CLUSTERNAME i │ │ │ │ + 0x00075890 730a0969 6d706c69 6369746c 79206372 s..implicitly cr │ │ │ │ + 0x000758a0 65617465 64206966 206e6f74 20707265 eated if not pre │ │ │ │ + 0x000758b0 76696f75 736c7920 6b6e6f77 6e2e0a09 viously known... │ │ │ │ + 0x000758c0 496e2070 72696e63 69706c65 20697420 In principle it │ │ │ │ + 0x000758d0 69732070 6f737369 626c6520 746f206d is possible to m │ │ │ │ + 0x000758e0 61702074 68652068 6f6d6f67 656e656f ap the homogeneo │ │ │ │ + 0x000758f0 75732063 6f6d706f 6e656e74 0a096f66 us component..of │ │ │ │ + 0x00075900 20612063 6f6e666f 726d616c 20342070 a conformal 4 p │ │ │ │ + 0x00075910 6f696e74 20746f20 736f6d65 206f7468 oint to some oth │ │ │ │ + 0x00075920 65722069 6e646578 3b207468 69732077 er index; this w │ │ │ │ + 0x00075930 6f756c64 20626520 646f6e65 0a096279 ould be done..by │ │ │ │ + 0x00075940 20737065 63696679 696e6720 3020666f specifying 0 fo │ │ │ │ + 0x00075950 72206f6e 65206f66 2058696e 6465782c r one of Xindex, │ │ │ │ + 0x00075960 2059696e 64657820 6f72205a 696e6465 Yindex or Zinde │ │ │ │ + 0x00075970 7820616e 64206769 76696e67 0a095769 x and giving..Wi │ │ │ │ + 0x00075980 6e646578 20736f6d 6520706f 73697469 ndex some positi │ │ │ │ + 0x00075990 76652076 616c7565 2e205468 69732069 ve value. This i │ │ │ │ + 0x000759a0 73207072 6f626162 6c79206e 6f742075 s probably not u │ │ │ │ + 0x000759b0 73656675 6c206265 63617573 650a0947 seful because..G │ │ │ │ + 0x000759c0 656f6d76 69657720 646f6573 206e6f74 eomview does not │ │ │ │ + 0x000759d0 20737570 706f7274 206e6f6e 2d457563 support non-Euc │ │ │ │ + 0x000759e0 6c696465 616e2067 656f6d65 74726965 lidean geometrie │ │ │ │ + 0x000759f0 7320666f 7220696e 20686967 6865720a s for in higher. │ │ │ │ + 0x00075a00 0964696d 656e7369 6f6e732e 0a090a09 .dimensions..... │ │ │ │ + 0x00075a10 546f2072 65616420 61206361 6d657261 To read a camera │ │ │ │ + 0x00075a20 27732063 6f6e6669 67757261 74696f6e 's configuration │ │ │ │ + 0x00075a30 2c207573 65202228 6563686f 20284e44 , use "(echo (ND │ │ │ │ + 0x00075a40 2d617865 73204341 4d494429 29222e0a -axes CAMID))".. │ │ │ │ + 0x00075a50 20202020 20202020 54686520 72657475 The retu │ │ │ │ + 0x00075a60 726e2076 616c7565 20697320 616e2061 rn value is an a │ │ │ │ + 0x00075a70 72726179 206f6620 3420696e 74656765 rray of 4 intege │ │ │ │ + 0x00075a80 72732c20 74686520 6c617374 206f6e65 rs, the last one │ │ │ │ + 0x00075a90 2073686f 756c640a 09626520 302e0000 should..be 0... │ │ │ │ + 0x00075aa0 0000803f 00007a44 cdcccc3d 00004040 ...?..zD...=..@@ │ │ │ │ + 0x00075ab0 286c6f6f 6b2d7265 63656e74 6572205b (look-recenter [ │ │ │ │ + 0x00075ac0 6f626a65 63744944 5d205b63 616d6572 objectID] [camer │ │ │ │ + 0x00075ad0 6149445d 290a0954 72616e73 6c617465 aID])..Translate │ │ │ │ + 0x00075ae0 7320616e 6420726f 74617465 73207468 s and rotates th │ │ │ │ + 0x00075af0 65206361 6d657261 20736f20 74686174 e camera so that │ │ │ │ + 0x00075b00 20697420 6973206c 6f6f6b69 6e672069 it is looking i │ │ │ │ + 0x00075b10 6e207468 65200a09 2d7a2064 69726563 n the ..-z direc │ │ │ │ + 0x00075b20 74696f6e 2028696e 206f626a 65637449 tion (in objectI │ │ │ │ + 0x00075b30 44277320 636f6f72 64696e61 74652073 D's coordinate s │ │ │ │ + 0x00075b40 79737465 6d292061 74207468 65206365 ystem) at the ce │ │ │ │ + 0x00075b50 6e746572 206f6620 0a096f62 6a656374 nter of ..object │ │ │ │ + 0x00075b60 49442773 20626f75 6e64696e 6720626f ID's bounding bo │ │ │ │ + 0x00075b70 7820286f 72207468 65206f72 6967696e x (or the origin │ │ │ │ + 0x00075b80 206f6620 74686520 636f6f72 64696e61 of the coordina │ │ │ │ + 0x00075b90 74652073 79737465 6d200a09 696e206e te system ..in n │ │ │ │ + 0x00075ba0 6f6e2d45 75646c69 6465616e 20737061 on-Eudlidean spa │ │ │ │ + 0x00075bb0 6365292e 2020496e 20457563 6c696465 ce). In Euclide │ │ │ │ + 0x00075bc0 616e2073 70616365 2c207468 65206361 an space, the ca │ │ │ │ + 0x00075bd0 6d657261 20697320 616c736f 200a096d mera is also ..m │ │ │ │ + 0x00075be0 6f766564 20617320 636c6f73 65206173 oved as close as │ │ │ │ + 0x00075bf0 20706f73 7369626c 6520746f 20746865 possible to the │ │ │ │ + 0x00075c00 206f626a 65637420 7768696c 6520616c object while al │ │ │ │ + 0x00075c10 6c6f7769 6e672074 6865200a 09656e74 lowing the ..ent │ │ │ │ + 0x00075c20 69726520 6f626a65 63742074 6f206265 ire object to be │ │ │ │ + 0x00075c30 20766973 69626c65 2e202041 6c736f20 visible. Also │ │ │ │ + 0x00075c40 6d616b65 73207375 72652074 68617420 makes sure that │ │ │ │ + 0x00075c50 74686520 792d6178 6573206f 66200a09 the y-axes of .. │ │ │ │ + 0x00075c60 6f626a65 63744944 20616e64 2063616d objectID and cam │ │ │ │ + 0x00075c70 65726149 44206172 65207061 72616c6c eraID are parall │ │ │ │ + 0x00075c80 656c2e00 286c6f6f 6b205b6f 626a6563 el..(look [objec │ │ │ │ + 0x00075c90 7449445d 205b6361 6d657261 49445d29 tID] [cameraID]) │ │ │ │ + 0x00075ca0 0a09526f 74617465 73207468 65206e61 ..Rotates the na │ │ │ │ + 0x00075cb0 6d656420 63616d65 72612074 6f20706f med camera to po │ │ │ │ + 0x00075cc0 696e7420 746f7761 72642074 68652063 int toward the c │ │ │ │ + 0x00075cd0 656e7465 72206f66 20746865 200a0962 enter of the ..b │ │ │ │ + 0x00075ce0 6f756e64 696e6720 626f7820 6f662074 ounding box of t │ │ │ │ + 0x00075cf0 6865206e 616d6564 206f626a 65637420 he named object │ │ │ │ + 0x00075d00 286f7220 74686520 6f726967 696e2069 (or the origin i │ │ │ │ + 0x00075d10 6e206879 70657262 6f6c6963 206f7220 n hyperbolic or │ │ │ │ + 0x00075d20 0a097370 68657269 63616c20 73706163 ..spherical spac │ │ │ │ + 0x00075d30 65292e20 20496e20 4575636c 69646561 e). In Euclidea │ │ │ │ + 0x00075d40 6e207370 6163652c 206d6f76 65732074 n space, moves t │ │ │ │ + 0x00075d50 68652063 616d6572 61200a09 666f7277 he camera ..forw │ │ │ │ + 0x00075d60 61726420 6f722062 61636b77 61726420 ard or backward │ │ │ │ + 0x00075d70 756e7469 6c207468 65206f62 6a656374 until the object │ │ │ │ + 0x00075d80 20617070 65617273 20617320 6c617267 appears as larg │ │ │ │ + 0x00075d90 65200a09 61732070 6f737369 626c6520 e ..as possible │ │ │ │ + 0x00075da0 7768696c 65207374 696c6c20 6265696e while still bein │ │ │ │ + 0x00075db0 6720656e 74697265 6c792076 69736962 g entirely visib │ │ │ │ + 0x00075dc0 6c652e20 20457175 6976616c 656e7420 le. Equivalent │ │ │ │ + 0x00075dd0 746f200a 0970726f 676e2028 200a0909 to ..progn ( ... │ │ │ │ + 0x00075de0 286c6f6f 6b2d746f 77617264 205b6f62 (look-toward [ob │ │ │ │ + 0x00075df0 6a656374 49445d20 5b63616d 65726149 jectID] [cameraI │ │ │ │ + 0x00075e00 445d207b 63656e74 6572207c 206f7269 D] {center | ori │ │ │ │ + 0x00075e10 67696e7d 290a0909 5b286c6f 6f6b2d65 gin})...[(look-e │ │ │ │ + 0x00075e20 6e636f6d 70617373 205b6f62 6a656374 ncompass [object │ │ │ │ + 0x00075e30 49445d20 5b63616d 65726149 445d295d ID] [cameraID])] │ │ │ │ + 0x00075e40 200a0929 200a0949 66206f62 6a656374 ..) ..If object │ │ │ │ + 0x00075e50 49442069 73206e6f 74207370 65636966 ID is not specif │ │ │ │ + 0x00075e60 6965642c 20697420 69732061 7373756d ied, it is assum │ │ │ │ + 0x00075e70 65642074 6f206265 20576f72 6c642e20 ed to be World. │ │ │ │ + 0x00075e80 20496620 0a096361 6d657261 49442069 If ..cameraID i │ │ │ │ + 0x00075e90 73206e6f 74207370 65636966 6965642c s not specified, │ │ │ │ + 0x00075ea0 20697420 69732061 7373756d 65642074 it is assumed t │ │ │ │ + 0x00075eb0 6f206265 20746172 67657463 616d2e00 o be targetcam.. │ │ │ │ + 0x00075ec0 286c6f6f 6b2d746f 77617264 205b6f62 (look-toward [ob │ │ │ │ + 0x00075ed0 6a656374 49445d20 5b63616d 65726149 jectID] [cameraI │ │ │ │ + 0x00075ee0 445d205b 6f726967 696e207c 2063656e D] [origin | cen │ │ │ │ + 0x00075ef0 7465725d 290a0952 6f746174 65732074 ter])..Rotates t │ │ │ │ + 0x00075f00 6865206e 616d6564 2063616d 65726120 he named camera │ │ │ │ + 0x00075f10 746f2070 6f696e74 20746f77 61726420 to point toward │ │ │ │ + 0x00075f20 74686520 6f726967 696e206f 66207468 the origin of th │ │ │ │ + 0x00075f30 650a096f 626a6563 74277320 636f6f72 e..object's coor │ │ │ │ + 0x00075f40 64696e61 74652073 79737465 6d2c206f dinate system, o │ │ │ │ + 0x00075f50 72207468 65206365 6e746572 206f6620 r the center of │ │ │ │ + 0x00075f60 74686520 6f626a65 63742773 0a09626f the object's..bo │ │ │ │ + 0x00075f70 756e6469 6e672062 6f782028 696e206e unding box (in n │ │ │ │ + 0x00075f80 6f6e2d45 75636c69 6465616e 20737061 on-Euclidean spa │ │ │ │ + 0x00075f90 63652c20 74686520 6f726967 696e2077 ce, the origin w │ │ │ │ + 0x00075fa0 696c6c20 62652075 73656420 0a096175 ill be used ..au │ │ │ │ + 0x00075fb0 746f6d61 74696361 6c6c7929 2e202044 tomatically). D │ │ │ │ + 0x00075fc0 65666175 6c74206f 626a6563 74494420 efault objectID │ │ │ │ + 0x00075fd0 69732074 68652077 6f726c64 2c206465 is the world, de │ │ │ │ + 0x00075fe0 6661756c 74206361 6d657261 0a096973 fault camera..is │ │ │ │ + 0x00075ff0 20746172 67657463 616d2c20 64656661 targetcam, defa │ │ │ │ + 0x00076000 756c7420 6c6f6361 74696f6e 20746f20 ult location to │ │ │ │ + 0x00076010 706f696e 7420746f 77617264 73206973 point towards is │ │ │ │ + 0x00076020 20746865 2063656e 7465720a 096f6620 the center..of │ │ │ │ + 0x00076030 74686520 626f756e 64696e67 20626f78 the bounding box │ │ │ │ + 0x00076040 2e000000 286c6f6f 6b2d656e 636f6d70 ....(look-encomp │ │ │ │ + 0x00076050 61737320 5b6f626a 65637449 445d205b ass [objectID] [ │ │ │ │ + 0x00076060 63616d65 72614944 5d290a09 4d6f7665 cameraID])..Move │ │ │ │ + 0x00076070 73206361 6d657261 49442062 61636b77 s cameraID backw │ │ │ │ + 0x00076080 61726473 206f7220 666f7277 61726473 ards or forwards │ │ │ │ + 0x00076090 20756e74 696c2069 74732066 69656c64 until its field │ │ │ │ + 0x000760a0 206f6620 76696577 0a097375 72726f75 of view..surrou │ │ │ │ + 0x000760b0 6e647320 6f626a65 63744944 2e205468 nds objectID. Th │ │ │ │ + 0x000760c0 69732072 6f757469 6e652077 6f726b73 is routine works │ │ │ │ + 0x000760d0 206f6e6c 7920696e 20457563 6c696465 only in Euclide │ │ │ │ + 0x000760e0 616e2073 70616365 2e20200a 09496620 an space. ..If │ │ │ │ + 0x000760f0 6f626a65 63744944 20697320 6e6f7420 objectID is not │ │ │ │ + 0x00076100 73706563 69666965 642c2069 74206973 specified, it is │ │ │ │ + 0x00076110 20617373 756d6564 20746f20 62652074 assumed to be t │ │ │ │ + 0x00076120 68652077 6f726c64 2e20200a 09496620 he world. ..If │ │ │ │ + 0x00076130 63616d65 72614944 20697320 6e6f7420 cameraID is not │ │ │ │ + 0x00076140 73706563 69666965 642c2069 74206973 specified, it is │ │ │ │ + 0x00076150 20617373 756d6564 20746f20 62652074 assumed to be t │ │ │ │ + 0x00076160 68652074 61726765 7463616d 2e20200a he targetcam. . │ │ │ │ + 0x00076170 09536565 20616c73 6f20286c 6f6f6b2d .See also (look- │ │ │ │ + 0x00076180 656e636f 6d706173 732d7369 7a65292e encompass-size). │ │ │ │ + 0x00076190 00000000 286c6f6f 6b2d656e 636f6d70 ....(look-encomp │ │ │ │ + 0x000761a0 6173732d 73697a65 205b7669 65772d66 ass-size [view-f │ │ │ │ + 0x000761b0 72616374 696f6e20 20636c69 702d7261 raction clip-ra │ │ │ │ + 0x000761c0 74696f20 206e6561 722d6d61 7267696e tio near-margin │ │ │ │ + 0x000761d0 20666172 2d6d6172 67696e5d 290a0953 far-margin])..S │ │ │ │ + 0x000761e0 6574732f 72657475 726e7320 70617261 ets/returns para │ │ │ │ + 0x000761f0 6d657465 72732075 73656420 62792028 meters used by ( │ │ │ │ + 0x00076200 6c6f6f6b 2d656e63 6f6d7061 7373292e look-encompass). │ │ │ │ + 0x00076210 0a097669 65772d66 72616374 696f6e20 ..view-fraction │ │ │ │ + 0x00076220 69732074 68652070 6f727469 6f6e206f is the portion o │ │ │ │ + 0x00076230 66207468 65206361 6d657261 2077696e f the camera win │ │ │ │ + 0x00076240 646f7720 66696c6c 65642062 79207468 dow filled by th │ │ │ │ + 0x00076250 65206f62 6a656374 2c0a0963 6c69702d e object,..clip- │ │ │ │ + 0x00076260 72617469 6f206973 20746865 206d6178 ratio is the max │ │ │ │ + 0x00076270 20616c6c 6f776564 20726174 696f206f allowed ratio o │ │ │ │ + 0x00076280 66206e65 61722d74 6f2d6661 7220636c f near-to-far cl │ │ │ │ + 0x00076290 69707069 6e672070 6c616e65 732e0a09 ipping planes... │ │ │ │ + 0x000762a0 54686520 6e656172 20636c69 7070696e The near clippin │ │ │ │ + 0x000762b0 6720706c 616e6520 69732031 2f6e6561 g plane is 1/nea │ │ │ │ + 0x000762c0 722d6d61 7267696e 2074696d 65732063 r-margin times c │ │ │ │ + 0x000762d0 6c6f7365 72207468 616e2074 6865206e loser than the n │ │ │ │ + 0x000762e0 6561720a 09656467 65206f66 20746865 ear..edge of the │ │ │ │ + 0x000762f0 206f626a 6563742c 20616e64 20746865 object, and the │ │ │ │ + 0x00076300 20666172 20636c69 7070696e 6720706c far clipping pl │ │ │ │ + 0x00076310 616e6520 69732066 61722d6d 61726769 ane is far-margi │ │ │ │ + 0x00076320 6e207469 6d65730a 09667572 74686572 n times..further │ │ │ │ + 0x00076330 20617761 792e2020 52657475 726e7320 away. Returns │ │ │ │ + 0x00076340 74686520 6c697374 206f6620 63757272 the list of curr │ │ │ │ + 0x00076350 656e7420 76616c75 65732e0a 09446566 ent values...Def │ │ │ │ + 0x00076360 61756c74 733a202e 37352020 31303020 aults: .75 100 │ │ │ │ + 0x00076370 20302e31 2020342e 300a0000 286e6577 0.1 4.0...(new │ │ │ │ + 0x00076380 2d726573 6574290a 09457175 6976616c -reset)..Equival │ │ │ │ + 0x00076390 656e7420 746f2028 70726f67 6e20286e ent to (progn (n │ │ │ │ + 0x000763a0 65772d63 656e7465 7220414c 4c47454f ew-center ALLGEO │ │ │ │ + 0x000763b0 4d532928 6e65772d 63656e74 65722041 MS)(new-center A │ │ │ │ + 0x000763c0 4c4c4341 4d532929 00000000 286e6577 LLCAMS))....(new │ │ │ │ + 0x000763d0 2d63656e 74657220 5b69645d 290a0953 -center [id])..S │ │ │ │ + 0x000763e0 746f7020 69642c20 7468656e 20736574 top id, then set │ │ │ │ + 0x000763f0 20696427 73207472 616e7366 6f726d20 id's transform │ │ │ │ + 0x00076400 746f2074 68652069 64656e74 6974792e to the identity. │ │ │ │ + 0x00076410 20446566 61756c74 20696420 0a096973 Default id ..is │ │ │ │ + 0x00076420 20746172 6765742e 2020416c 736f2c20 target. Also, │ │ │ │ + 0x00076430 69662074 68652069 64206973 20612063 if the id is a c │ │ │ │ + 0x00076440 616d6572 612c2063 616c6c73 200a0928 amera, calls ..( │ │ │ │ + 0x00076450 6c6f6f6b 2d726563 656e7465 7220576f look-recenter Wo │ │ │ │ + 0x00076460 726c6420 6964292e 20205468 65206d61 rld id). The ma │ │ │ │ + 0x00076470 696e2066 756e6374 696f6e20 6f662074 in function of t │ │ │ │ + 0x00076480 68652063 616c6c20 746f200a 09286c6f he call to ..(lo │ │ │ │ + 0x00076490 6f6b2d72 6563656e 74657229 20697320 ok-recenter) is │ │ │ │ + 0x000764a0 746f2070 6c616365 20746865 2063616d to place the cam │ │ │ │ + 0x000764b0 65726120 736f2074 68617420 69742069 era so that it i │ │ │ │ + 0x000764c0 7320706f 696e7469 6e67200a 09706172 s pointing ..par │ │ │ │ + 0x000764d0 616c6c65 6c20746f 20746865 207a2061 allel to the z a │ │ │ │ + 0x000764e0 78697320 746f7761 72642074 68652063 xis toward the c │ │ │ │ + 0x000764f0 656e7465 72206f66 20746865 20776f72 enter of the wor │ │ │ │ + 0x00076500 6c642e00 28706f73 6974696f 6e2d746f ld..(position-to │ │ │ │ + 0x00076510 77617264 206f626a 65637449 44206f74 ward objectID ot │ │ │ │ + 0x00076520 68657249 44205b63 656e7465 72207c20 herID [center | │ │ │ │ + 0x00076530 6f726967 696e5d29 0a09526f 74617465 origin])..Rotate │ │ │ │ + 0x00076540 206f626a 65637449 4420736f 20746861 objectID so tha │ │ │ │ + 0x00076550 74207468 65206365 6e746572 206f6620 t the center of │ │ │ │ + 0x00076560 74686520 626f756e 64696e67 20626f78 the bounding box │ │ │ │ + 0x00076570 0a096f72 20746865 206f7269 67696e20 ..or the origin │ │ │ │ + 0x00076580 6f662074 68652063 6f6f7264 696e6174 of the coordinat │ │ │ │ + 0x00076590 65207379 7374656d 206f6620 74686520 e system of the │ │ │ │ + 0x000765a0 6f746865 7249440a 096c6965 73206f6e otherID..lies on │ │ │ │ + 0x000765b0 20746865 20706f73 69746976 65207a2d the positive z- │ │ │ │ + 0x000765c0 61786973 206f6620 74686520 66697273 axis of the firs │ │ │ │ + 0x000765d0 74206f62 6a656374 2e202044 65666175 t object. Defau │ │ │ │ + 0x000765e0 6c742069 730a0974 68652063 656e7465 lt is..the cente │ │ │ │ + 0x000765f0 72206f66 20746865 20626f75 6e64696e r of the boundin │ │ │ │ + 0x00076600 6720626f 782e0000 28706f73 6974696f g box...(positio │ │ │ │ + 0x00076610 6e2d6174 20202020 6f626a65 63744944 n-at objectID │ │ │ │ + 0x00076620 206f7468 65724944 205b6365 6e746572 otherID [center │ │ │ │ + 0x00076630 207c206f 72696769 6e5d290a 09547261 | origin])..Tra │ │ │ │ + 0x00076640 6e736c61 7465206f 626a6563 74494420 nslate objectID │ │ │ │ + 0x00076650 746f2074 68652063 656e7465 72206f66 to the center of │ │ │ │ + 0x00076660 20746865 20626f75 6e64696e 6720626f the bounding bo │ │ │ │ + 0x00076670 78206f72 20746865 200a096f 72696769 x or the ..origi │ │ │ │ + 0x00076680 6e206f66 20746865 20636f6f 7264696e n of the coordin │ │ │ │ + 0x00076690 61746520 73797374 656d206f 66206f74 ate system of ot │ │ │ │ + 0x000766a0 68657249 44202870 6172616c 6c656c20 herID (parallel │ │ │ │ + 0x000766b0 7472616e 736c6174 696f6e29 2e0a0944 translation)...D │ │ │ │ + 0x000766c0 65666175 6c742069 73206365 6e746572 efault is center │ │ │ │ + 0x000766d0 2e000000 28706f73 6974696f 6e202020 ....(position │ │ │ │ + 0x000766e0 20202020 6f626a65 63744944 206f7468 objectID oth │ │ │ │ + 0x000766f0 65724944 290a0953 65742074 68652074 erID)..Set the t │ │ │ │ + 0x00076700 72616e73 666f726d 206f6620 6f626a65 ransform of obje │ │ │ │ + 0x00076710 63744944 20746f20 74686174 206f6620 ctID to that of │ │ │ │ + 0x00076720 6f746865 7249442e 00000000 28747261 otherID.....(tra │ │ │ │ + 0x00076730 6e73666f 726d2d73 6574206f 626a6563 nsform-set objec │ │ │ │ + 0x00076740 74494420 63656e74 65724944 20667261 tID centerID fra │ │ │ │ + 0x00076750 6d654944 205b726f 74617465 7c747261 meID [rotate|tra │ │ │ │ + 0x00076760 6e736c61 74657c74 72616e73 6c617465 nslate|translate │ │ │ │ + 0x00076770 2d736361 6c65647c 7363616c 655d2078 -scaled|scale] x │ │ │ │ + 0x00076780 2079207a 290a0953 6574206f 626a6563 y z)..Set objec │ │ │ │ + 0x00076790 74494427 73207472 616e7366 6f726d20 tID's transform │ │ │ │ + 0x000767a0 746f2074 68652063 6f6e7374 72756374 to the construct │ │ │ │ + 0x000767b0 65642074 72616e73 666f726d 2e0a0953 ed transform...S │ │ │ │ + 0x000767c0 616d6520 73796e74 61782061 73207472 ame syntax as tr │ │ │ │ + 0x000767d0 616e7366 6f726d2e 00000000 28747261 ansform.....(tra │ │ │ │ + 0x000767e0 6e73666f 726d2d69 6e637220 206f626a nsform-incr obj │ │ │ │ + 0x000767f0 65637449 44206365 6e746572 49442066 ectID centerID f │ │ │ │ + 0x00076800 72616d65 4944205b 726f7461 74657c74 rameID [rotate|t │ │ │ │ + 0x00076810 72616e73 6c617465 7c747261 6e736c61 ranslate|transla │ │ │ │ + 0x00076820 74652d73 63616c65 647c7363 616c655d te-scaled|scale] │ │ │ │ + 0x00076830 20782079 207a205b 6474205b 736d6f6f x y z [dt [smoo │ │ │ │ + 0x00076840 74685d5d 290a0941 70706c79 20636f6e th]])..Apply con │ │ │ │ + 0x00076850 74696e75 696e6720 6d6f7469 6f6e3a20 tinuing motion: │ │ │ │ + 0x00076860 636f6e73 74727563 74206120 7472616e construct a tran │ │ │ │ + 0x00076870 73666f72 6d617469 6f6e206d 61747269 sformation matri │ │ │ │ + 0x00076880 7820616e 640a0963 6f6e6361 74656e61 x and..concatena │ │ │ │ + 0x00076890 74652069 74207769 74682074 68652063 te it with the c │ │ │ │ + 0x000768a0 75727265 6e742074 72616e73 666f726d urrent transform │ │ │ │ + 0x000768b0 206f6620 6f626a65 63744944 20657665 of objectID eve │ │ │ │ + 0x000768c0 72790a09 72656672 65736820 28736574 ry..refresh (set │ │ │ │ + 0x000768d0 73206f62 6a656374 49442773 20696e63 s objectID's inc │ │ │ │ + 0x000768e0 72656d65 6e74616c 20747261 6e73666f remental transfo │ │ │ │ + 0x000768f0 726d292e 2053616d 65207379 6e746178 rm). Same syntax │ │ │ │ + 0x00076900 0a096173 20747261 6e73666f 726d2e20 ..as transform. │ │ │ │ + 0x00076910 0a0a0a0a 49662074 6865206f 7074696f ....If the optio │ │ │ │ + 0x00076920 6e616c20 22647422 20617267 756d656e nal "dt" argumen │ │ │ │ + 0x00076930 74206973 20707265 73656e74 2c0a0974 t is present,..t │ │ │ │ + 0x00076940 6865206f 626a6563 74206973 206d6f76 he object is mov │ │ │ │ + 0x00076950 65642061 74206561 63682074 696d6520 ed at each time │ │ │ │ + 0x00076960 73746570 20737563 68207468 61742069 step such that i │ │ │ │ + 0x00076970 74732061 76657261 6765206d 6f74696f ts average motio │ │ │ │ + 0x00076980 6e0a0965 7175616c 73206f6e 6520696e n..equals one in │ │ │ │ + 0x00076990 7374616e 6365206f 66207468 65206d6f stance of the mo │ │ │ │ + 0x000769a0 74696f6e 20706572 20226474 22207365 tion per "dt" se │ │ │ │ + 0x000769b0 636f6e64 732e2020 452e672e 0a092020 conds. E.g... │ │ │ │ + 0x000769c0 28747261 6e73666f 726d2d69 6e637220 (transform-incr │ │ │ │ + 0x000769d0 20576f72 6c642057 6f726c64 20576f72 World World Wor │ │ │ │ + 0x000769e0 6c642020 726f7461 74652020 362e3238 ld rotate 6.28 │ │ │ │ + 0x000769f0 33313820 30203020 2031302e 30290a09 318 0 0 10.0).. │ │ │ │ + 0x00076a00 726f7461 74657320 74686520 576f726c rotates the Worl │ │ │ │ + 0x00076a10 64206162 6f757420 69747320 58206178 d about its X ax │ │ │ │ + 0x00076a20 69732061 74203120 7475726e 20283270 is at 1 turn (2p │ │ │ │ + 0x00076a30 69207261 6469616e 73292070 65722031 i radians) per 1 │ │ │ │ + 0x00076a40 300a0973 65636f6e 64732e0a 00000000 0..seconds...... │ │ │ │ + 0x00076a50 28747261 6e73666f 726d2020 20202020 (transform │ │ │ │ + 0x00076a60 6f626a65 63744944 2063656e 74657249 objectID centerI │ │ │ │ + 0x00076a70 44206672 616d6549 44205b72 6f746174 D frameID [rotat │ │ │ │ + 0x00076a80 657c7472 616e736c 6174657c 7472616e e|translate|tran │ │ │ │ + 0x00076a90 736c6174 652d7363 616c6564 7c736361 slate-scaled|sca │ │ │ │ + 0x00076aa0 6c655d20 78207920 7a205b64 74205b22 le] x y z [dt [" │ │ │ │ + 0x00076ab0 736d6f6f 7468225d 5d290a41 70706c79 smooth"]]).Apply │ │ │ │ + 0x00076ac0 2061206d 6f74696f 6e202872 6f746174 a motion (rotat │ │ │ │ + 0x00076ad0 696f6e2c 20747261 6e736c61 74696f6e ion, translation │ │ │ │ + 0x00076ae0 2c207363 616c696e 67292074 6f206f62 , scaling) to ob │ │ │ │ + 0x00076af0 6a656374 20226f62 6a656374 4944223b ject "objectID"; │ │ │ │ + 0x00076b00 20746861 74206973 2c20636f 6e737472 that is, constr │ │ │ │ + 0x00076b10 75637420 616e6420 636f6e63 6174656e uct and concaten │ │ │ │ + 0x00076b20 61746520 61207472 616e7366 6f726d61 ate a transforma │ │ │ │ + 0x00076b30 74696f6e 206d6174 72697820 77697468 tion matrix with │ │ │ │ + 0x00076b40 206f626a 65637449 44277320 7472616e objectID's tran │ │ │ │ + 0x00076b50 73666f72 6d2e2054 68652033 20494473 sform. The 3 IDs │ │ │ │ + 0x00076b60 20696e76 6f6c7665 64206172 65207468 involved are th │ │ │ │ + 0x00076b70 65206f62 6a656374 20746861 74206d6f e object that mo │ │ │ │ + 0x00076b80 7665732c 20746865 2063656e 74657220 ves, the center │ │ │ │ + 0x00076b90 6f66206d 6f74696f 6e2c2061 6e642074 of motion, and t │ │ │ │ + 0x00076ba0 68652066 72616d65 206f6620 72656665 he frame of refe │ │ │ │ + 0x00076bb0 72656e63 6520696e 20776869 63682074 rence in which t │ │ │ │ + 0x00076bc0 6f206170 706c7920 74686520 6d6f7469 o apply the moti │ │ │ │ + 0x00076bd0 6f6e2e20 20546865 2063656e 74657220 on. The center │ │ │ │ + 0x00076be0 69732065 61736965 73742075 6e646572 is easiest under │ │ │ │ + 0x00076bf0 73746f6f 6420666f 7220726f 74617469 stood for rotati │ │ │ │ + 0x00076c00 6f6e733a 20696620 63656e74 65724944 ons: if centerID │ │ │ │ + 0x00076c10 20697320 74686520 73616d65 20617320 is the same as │ │ │ │ + 0x00076c20 6f626a65 63744944 20746865 6e206974 objectID then it │ │ │ │ + 0x00076c30 2077696c 6c207370 696e2061 726f756e will spin aroun │ │ │ │ + 0x00076c40 64206974 73206f77 6e206178 65733b20 d its own axes; │ │ │ │ + 0x00076c50 6f746865 72776973 65207468 65206d6f otherwise the mo │ │ │ │ + 0x00076c60 76696e67 206f626a 65637420 77696c6c ving object will │ │ │ │ + 0x00076c70 206f7262 69742074 68652063 656e7465 orbit the cente │ │ │ │ + 0x00076c80 72206f62 6a656374 2e204e6f 726d616c r object. Normal │ │ │ │ + 0x00076c90 6c792066 72616d65 49442c20 696e2077 ly frameID, in w │ │ │ │ + 0x00076ca0 686f7365 20636f6f 7264696e 61746520 hose coordinate │ │ │ │ + 0x00076cb0 73797374 656d2074 68652028 6d6f7573 system the (mous │ │ │ │ + 0x00076cc0 6529206d 6f74696f 6e732061 72652069 e) motions are i │ │ │ │ + 0x00076cd0 6e746572 70726574 65642c20 69732022 nterpreted, is " │ │ │ │ + 0x00076ce0 666f6375 73222c20 74686520 63757272 focus", the curr │ │ │ │ + 0x00076cf0 656e7420 63616d65 72612e20 0a0a0a0a ent camera. .... │ │ │ │ + 0x00076d00 5472616e 736c6174 696f6e73 2063616e Translations can │ │ │ │ + 0x00076d10 20626520 7363616c 65642070 726f706f be scaled propo │ │ │ │ + 0x00076d20 7274696f 6e616c20 746f2074 68652064 rtional to the d │ │ │ │ + 0x00076d30 69737461 6e636520 62657477 65656e20 istance between │ │ │ │ + 0x00076d40 74686520 74617267 65742061 6e642074 the target and t │ │ │ │ + 0x00076d50 68652063 656e7465 722e2053 7570706f he center. Suppo │ │ │ │ + 0x00076d60 72742066 6f722073 70686572 6963616c rt for spherical │ │ │ │ + 0x00076d70 20616e64 20687970 6572626f 6c696320 and hyperbolic │ │ │ │ + 0x00076d80 61732077 656c6c20 61732045 75636c69 as well as Eucli │ │ │ │ + 0x00076d90 6465616e 20737061 63652069 73206275 dean space is bu │ │ │ │ + 0x00076da0 696c742d 696e3a20 75736520 74686520 ilt-in: use the │ │ │ │ + 0x00076db0 22737061 63652220 636f6d6d 616e6420 "space" command │ │ │ │ + 0x00076dc0 746f2063 68616e67 65207370 61636573 to change spaces │ │ │ │ + 0x00076dd0 2e202057 69746820 74797065 2022726f . With type "ro │ │ │ │ + 0x00076de0 74617465 2220782c 20792c20 616e6420 tate" x, y, and │ │ │ │ + 0x00076df0 7a206172 6520666c 6f617473 20737065 z are floats spe │ │ │ │ + 0x00076e00 63696679 696e6720 616e676c 65732069 cifying angles i │ │ │ │ + 0x00076e10 6e205241 4449414e 532e2046 6f722074 n RADIANS. For t │ │ │ │ + 0x00076e20 79706573 20227472 616e736c 61746522 ypes "translate" │ │ │ │ + 0x00076e30 20616e64 20227472 616e736c 6174652d and "translate- │ │ │ │ + 0x00076e40 7363616c 65642220 782c2079 2c20616e scaled" x, y, an │ │ │ │ + 0x00076e50 64207a20 61726520 666c6f61 74732073 d z are floats s │ │ │ │ + 0x00076e60 70656369 6679696e 67206469 7374616e pecifying distan │ │ │ │ + 0x00076e70 63657320 696e2074 68652063 6f6f7264 ces in the coord │ │ │ │ + 0x00076e80 696e6174 65207379 7374656d 206f6620 inate system of │ │ │ │ + 0x00076e90 74686520 63656e74 6572206f 626a6563 the center objec │ │ │ │ + 0x00076ea0 742e200a 0a0a0a54 6865206f 7074696f t. ....The optio │ │ │ │ + 0x00076eb0 6e616c20 22647422 20666965 6c642061 nal "dt" field a │ │ │ │ + 0x00076ec0 6c6c6f77 73206120 73696d70 6c652066 llows a simple f │ │ │ │ + 0x00076ed0 6f726d20 6f662061 6e696d61 74696f6e orm of animation │ │ │ │ + 0x00076ee0 3b206966 20707265 73656e74 2c207468 ; if present, th │ │ │ │ + 0x00076ef0 65206f62 6a656374 206d6f76 65732062 e object moves b │ │ │ │ + 0x00076f00 79206a75 73742074 68617420 616d6f75 y just that amou │ │ │ │ + 0x00076f10 6e742064 7572696e 67206170 70726f78 nt during approx │ │ │ │ + 0x00076f20 696d6174 656c7920 22647422 20736563 imately "dt" sec │ │ │ │ + 0x00076f30 6f6e6473 2c207468 656e2073 746f7073 onds, then stops │ │ │ │ + 0x00076f40 2e202049 66207072 6573656e 7420616e . If present an │ │ │ │ + 0x00076f50 6420666f 6c6c6f77 65642062 79207468 d followed by th │ │ │ │ + 0x00076f60 65202273 6d6f6f74 6822206b 6579776f e "smooth" keywo │ │ │ │ + 0x00076f70 72642c20 74686520 6d6f7469 6f6e2069 rd, the motion i │ │ │ │ + 0x00076f80 7320616e 696d6174 65642077 69746820 s animated with │ │ │ │ + 0x00076f90 61203374 5e322d32 745e3320 66756e63 a 3t^2-2t^3 func │ │ │ │ + 0x00076fa0 74696f6e 2c20736f 20617320 746f2073 tion, so as to s │ │ │ │ + 0x00076fb0 74617274 20616e64 2073746f 7020736d tart and stop sm │ │ │ │ + 0x00076fc0 6f6f7468 6c792e20 20496620 61627365 oothly. If abse │ │ │ │ + 0x00076fd0 6e742c20 74686520 6d6f7469 6f6e2069 nt, the motion i │ │ │ │ + 0x00076fe0 73206170 706c6965 6420696d 6d656469 s applied immedi │ │ │ │ + 0x00076ff0 6174656c 792e0000 28726561 6c2d6964 ately...(real-id │ │ │ │ + 0x00077000 20494429 0a095265 7475726e 73206120 ID)..Returns a │ │ │ │ + 0x00077010 73747269 6e672063 616e6f6e 6963616c string canonical │ │ │ │ + 0x00077020 6c792069 64656e74 69667969 6e672074 ly identifying t │ │ │ │ + 0x00077030 68652067 6976656e 2049442c 0a096f72 he given ID,..or │ │ │ │ + 0x00077040 20226e69 6c222069 66207468 65206f62 "nil" if the ob │ │ │ │ + 0x00077050 6a656374 20646f65 73206e6f 74206578 ject does not ex │ │ │ │ + 0x00077060 6973742e 20204578 616d706c 65733a0a ist. Examples:. │ │ │ │ + 0x00077070 09202869 66202872 65616c2d 69642066 . (if (real-id f │ │ │ │ + 0x00077080 72656429 20286465 6c657465 20667265 red) (delete fre │ │ │ │ + 0x00077090 6429290a 0964656c 65746573 20226672 d))..deletes "fr │ │ │ │ + 0x000770a0 65642220 69662069 74206578 69737473 ed" if it exists │ │ │ │ + 0x000770b0 20627574 20726570 6f727473 206e6f20 but reports no │ │ │ │ + 0x000770c0 6572726f 72206966 20697420 646f6573 error if it does │ │ │ │ + 0x000770d0 6e27742c 20616e64 0a092028 69662028 n't, and.. (if ( │ │ │ │ + 0x000770e0 3d202872 65616c2d 69642074 61726765 = (real-id targe │ │ │ │ + 0x000770f0 7467656f 6d292028 7265616c 2d696420 tgeom) (real-id │ │ │ │ + 0x00077100 576f726c 64292920 28292028 64656c65 World)) () (dele │ │ │ │ + 0x00077110 74652074 61726765 7467656f 6d29290a te targetgeom)). │ │ │ │ + 0x00077120 0964656c 65746573 20227461 72676574 .deletes "target │ │ │ │ + 0x00077130 67656f6d 22206966 20697420 69732064 geom" if it is d │ │ │ │ + 0x00077140 69666665 72656e74 2066726f 6d207468 ifferent from th │ │ │ │ + 0x00077150 6520576f 726c642e 0a000000 28657363 e World.....(esc │ │ │ │ + 0x00077160 616c6520 20202020 20202020 2047454f ale GEO │ │ │ │ + 0x00077170 4d2d4944 20464143 544f5229 0a095361 M-ID FACTOR)..Sa │ │ │ │ + 0x00077180 6d652061 73207363 616c6520 62757420 me as scale but │ │ │ │ + 0x00077190 6d756c74 69706c69 65732062 79206578 multiplies by ex │ │ │ │ + 0x000771a0 70287363 616c6529 2e20204f 62736f6c p(scale). Obsol │ │ │ │ + 0x000771b0 6574652e 00000000 28736361 6c652020 ete.....(scale │ │ │ │ + 0x000771c0 20202020 20202020 47454f4d 2d494420 GEOM-ID │ │ │ │ + 0x000771d0 46414354 4f52205b 46414354 4f525920 FACTOR [FACTORY │ │ │ │ + 0x000771e0 46414354 4f525a5d 290a0953 63616c65 FACTORZ])..Scale │ │ │ │ + 0x000771f0 2047454f 4d2d4944 2c206d75 6c746970 GEOM-ID, multip │ │ │ │ + 0x00077200 6c79696e 67206974 73207369 7a652062 lying its size b │ │ │ │ + 0x00077210 79204641 43544f52 2e202054 68652066 y FACTOR. The f │ │ │ │ + 0x00077220 6163746f 7273200a 0973686f 756c6420 actors ..should │ │ │ │ + 0x00077230 62652070 6f736974 69766520 6e756d62 be positive numb │ │ │ │ + 0x00077240 6572732e 20204966 20464143 544f5259 ers. If FACTORY │ │ │ │ + 0x00077250 20616e64 20464143 544f525a 20617265 and FACTORZ are │ │ │ │ + 0x00077260 200a0970 72657365 6e742061 6e64206e ..present and n │ │ │ │ + 0x00077270 6f6e2d7a 65726f2c 20746865 206f626a on-zero, the obj │ │ │ │ + 0x00077280 65637420 69732073 63616c65 64206279 ect is scaled by │ │ │ │ + 0x00077290 20464143 544f5220 696e2078 2c206279 FACTOR in x, by │ │ │ │ + 0x000772a0 200a0946 4143544f 52592069 6e20792c ..FACTORY in y, │ │ │ │ + 0x000772b0 20616e64 20627920 46414354 4f525a20 and by FACTORZ │ │ │ │ + 0x000772c0 696e207a 2e202049 66206f6e 6c792046 in z. If only F │ │ │ │ + 0x000772d0 4143544f 52206973 20707265 73656e74 ACTOR is present │ │ │ │ + 0x000772e0 2c200a09 74686520 6f626a65 63742069 , ..the object i │ │ │ │ + 0x000772f0 73207363 616c6564 20627920 46414354 s scaled by FACT │ │ │ │ + 0x00077300 4f522069 6e20782c 20792c20 616e6420 OR in x, y, and │ │ │ │ + 0x00077310 7a2e2020 5363616c 696e6720 6f6e6c79 z. Scaling only │ │ │ │ + 0x00077320 200a0972 65616c6c 79206d61 6b657320 ..really makes │ │ │ │ + 0x00077330 73656e73 6520696e 20457563 6c696465 sense in Euclide │ │ │ │ + 0x00077340 616e2073 70616365 2e20204d 6f757365 an space. Mouse │ │ │ │ + 0x00077350 2d647269 76656e20 7363616c 696e6720 -driven scaling │ │ │ │ + 0x00077360 696e200a 096f7468 65722073 70616365 in ..other space │ │ │ │ + 0x00077370 73206973 206e6f74 20616c6c 6f776564 s is not allowed │ │ │ │ + 0x00077380 3b202074 68652073 63616c65 20636f6d ; the scale com │ │ │ │ + 0x00077390 6d616e64 206d6179 20626520 69737375 mand may be issu │ │ │ │ + 0x000773a0 6564200a 09696e20 6f746865 72207370 ed ..in other sp │ │ │ │ + 0x000773b0 61636573 20627574 2073686f 756c6420 aces but should │ │ │ │ + 0x000773c0 62652075 73656420 77697468 20636175 be used with cau │ │ │ │ + 0x000773d0 74696f6e 20626563 61757365 20697420 tion because it │ │ │ │ + 0x000773e0 6d617920 0a096361 75736520 74686520 may ..cause the │ │ │ │ + 0x000773f0 64617461 20746f20 65787465 6e642062 data to extend b │ │ │ │ + 0x00077400 65796f6e 64207468 65206c69 6d697473 eyond the limits │ │ │ │ + 0x00077410 206f6620 74686520 73706163 652e0a09 of the space... │ │ │ │ + 0x00077420 0a09466f 72207468 65204e44 20636173 ..For the ND cas │ │ │ │ + 0x00077430 65206f6e 6c792028 7363616c 65204745 e only (scale GE │ │ │ │ + 0x00077440 4f4d2d49 44204641 43544f52 29206973 OM-ID FACTOR) is │ │ │ │ + 0x00077450 20737570 706f7274 65642c20 692e652e supported, i.e. │ │ │ │ + 0x00077460 0a097468 65206f70 74696f6e 616c2046 ..the optional F │ │ │ │ + 0x00077470 4143544f 52592061 6e642046 4143544f ACTORY and FACTO │ │ │ │ + 0x00077480 525a2061 7267756d 656e7473 20617265 RZ arguments are │ │ │ │ + 0x00077490 2069676e 6f726564 2e20596f 75206361 ignored. You ca │ │ │ │ + 0x000774a0 6e2c0a09 6f662063 6f757273 652c2073 n,..of course, s │ │ │ │ + 0x000774b0 63616c65 2047454f 4d2d4944 20627920 cale GEOM-ID by │ │ │ │ + 0x000774c0 64696666 6572656e 74206661 63746f72 different factor │ │ │ │ + 0x000774d0 7320696e 20646966 66657265 6e742064 s in different d │ │ │ │ + 0x000774e0 69726563 74696f6e 730a0962 79206361 irections..by ca │ │ │ │ + 0x000774f0 6c6c696e 6720284e 442d7866 6f726d20 lling (ND-xform │ │ │ │ + 0x00077500 47454f4d 2d494420 5452414e 53464f52 GEOM-ID TRANSFOR │ │ │ │ + 0x00077510 4d4e2920 77686572 65205452 414e5346 MN) where TRANSF │ │ │ │ + 0x00077520 4f524d4e 20697320 610a0964 6961676f ORMN is a..diago │ │ │ │ + 0x00077530 6e616c20 4e442074 72616e73 666f726d nal ND transform │ │ │ │ + 0x00077540 2e000000 28657a6f 6f6d2020 20202020 ....(ezoom │ │ │ │ + 0x00077550 20202020 47454f4d 2d494420 46414354 GEOM-ID FACT │ │ │ │ + 0x00077560 4f52290a 0953616d 65206173 207a6f6f OR)..Same as zoo │ │ │ │ + 0x00077570 6d206275 74206d75 6c746970 6c696573 m but multiplies │ │ │ │ + 0x00077580 20627920 65787028 7a6f6f6d 292e2020 by exp(zoom). │ │ │ │ + 0x00077590 4f62736f 6c657465 2e000000 287a6f6f Obsolete....(zoo │ │ │ │ + 0x000775a0 6d202020 20202020 20202020 43414d2d m CAM- │ │ │ │ + 0x000775b0 49442046 4143544f 52290a09 5a6f6f6d ID FACTOR)..Zoom │ │ │ │ + 0x000775c0 2043414d 2d49442c 206d756c 7469706c CAM-ID, multipl │ │ │ │ + 0x000775d0 79696e67 20697473 20666965 6c64206f ying its field o │ │ │ │ + 0x000775e0 66207669 65772062 79204641 43544f52 f view by FACTOR │ │ │ │ + 0x000775f0 2e0a0946 4143544f 52207368 6f756c64 ...FACTOR should │ │ │ │ + 0x00077600 20626520 6120706f 73697469 7665206e be a positive n │ │ │ │ + 0x00077610 756d6265 722e0000 5b725d20 526f7461 umber...[r] Rota │ │ │ │ + 0x00077620 74650000 5b7a5d20 43616d20 5a6f6f6d te..[z] Cam Zoom │ │ │ │ + 0x00077630 00000000 5b745d20 5472616e 736c6174 ....[t] Translat │ │ │ │ + 0x00077640 65000000 5b665d20 43616d20 466c7900 e...[f] Cam Fly. │ │ │ │ + 0x00077650 5b6f5d20 43616d20 4f726269 74000000 [o] Cam Orbit... │ │ │ │ + 0x00077660 5b735d20 47656f6d 20536361 6c650000 [s] Geom Scale.. │ │ │ │ + 0x00077670 2861702d 6f766572 72696465 205b6f6e (ap-override [on │ │ │ │ + 0x00077680 7c6f6666 5d290a09 53656c65 63747320 |off])..Selects │ │ │ │ + 0x00077690 77686574 68657220 61707065 6172616e whether appearan │ │ │ │ + 0x000776a0 63652063 6f6e7472 6f6c7320 73686f75 ce controls shou │ │ │ │ + 0x000776b0 6c64206f 76657272 69646520 6f626a65 ld override obje │ │ │ │ + 0x000776c0 63747327 206f776e 0a097365 7474696e cts' own..settin │ │ │ │ + 0x000776d0 67732e20 204f6e20 62792064 65666175 gs. On by defau │ │ │ │ + 0x000776e0 6c742e20 20576974 68206e6f 20617267 lt. With no arg │ │ │ │ + 0x000776f0 756d656e 74732c20 72657475 726e7320 uments, returns │ │ │ │ + 0x00077700 63757272 656e7420 73657474 696e672e current setting. │ │ │ │ + 0x00077710 00000000 28637572 736f722d 74776974 ....(cursor-twit │ │ │ │ + 0x00077720 6368095b 494e545d 290a0953 65747320 ch.[INT])..Sets │ │ │ │ + 0x00077730 74686520 64697374 616e6365 20776869 the distance whi │ │ │ │ + 0x00077740 63682074 68652063 7572736f 72206d75 ch the cursor mu │ │ │ │ + 0x00077750 7374206e 6f74206d 6f766520 28696e20 st not move (in │ │ │ │ + 0x00077760 78206f72 0a097929 20746f20 61732068 x or..y) to as h │ │ │ │ + 0x00077770 6f6c6469 6e672073 74696c6c 2e202049 olding still. I │ │ │ │ + 0x00077780 6620494e 54206973 206e6f74 20737065 f INT is not spe │ │ │ │ + 0x00077790 63696669 65642c0a 09746865 2076616c cified,..the val │ │ │ │ + 0x000777a0 75652077 696c6c20 62652072 65736574 ue will be reset │ │ │ │ + 0x000777b0 20746f20 74686520 64656661 756c742e to the default. │ │ │ │ + 0x000777c0 00000000 28637572 736f722d 7374696c ....(cursor-stil │ │ │ │ + 0x000777d0 6c205b49 4e545d29 0a095365 74732074 l [INT])..Sets t │ │ │ │ + 0x000777e0 6865206e 756d6265 72206f66 206d6963 he number of mic │ │ │ │ + 0x000777f0 726f7365 636f6e64 7320666f 72207768 roseconds for wh │ │ │ │ + 0x00077800 69636820 74686520 63757273 6f72206d ich the cursor m │ │ │ │ + 0x00077810 75737420 6e6f740a 096d6f76 6520746f ust not..move to │ │ │ │ + 0x00077820 20617320 686f6c64 696e6720 7374696c as holding stil │ │ │ │ + 0x00077830 6c2e2020 49662049 4e542069 73206e6f l. If INT is no │ │ │ │ + 0x00077840 74207370 65636966 6965642c 0a097468 t specified,..th │ │ │ │ + 0x00077850 65207661 6c756520 77696c6c 20626520 e value will be │ │ │ │ + 0x00077860 72657365 7420746f 20746865 20646566 reset to the def │ │ │ │ + 0x00077870 61756c74 2e000000 28656d6f 64756c65 ault....(emodule │ │ │ │ + 0x00077880 2d636c65 6172290a 09436c65 61727320 -clear)..Clears │ │ │ │ + 0x00077890 74686520 67656f6d 76696577 20617070 the geomview app │ │ │ │ + 0x000778a0 6c696361 74696f6e 20286578 7465726e lication (extern │ │ │ │ + 0x000778b0 616c206d 6f64756c 65292062 726f7773 al module) brows │ │ │ │ + 0x000778c0 65722e00 5b6c655d 20456469 74204c69 er..[le] Edit Li │ │ │ │ + 0x000778d0 67687473 00000000 789b0400 889b0400 ghts....x....... │ │ │ │ + 0x000778e0 989b0400 a89b0400 b89b0400 c89b0400 ................ │ │ │ │ + 0x000778f0 d89b0400 ec9b0400 009c0400 0c9c0400 ................ │ │ │ │ + 0x00077900 1c9c0400 2c9c0400 389c0400 589c0400 ....,...8...X... │ │ │ │ + 0x00077910 6c9c0400 889c0400 989c0400 a49c0400 l............... │ │ │ │ + 0x00077920 b49c0400 c49c0400 7472696d 6d696e67 ........trimming │ │ │ │ + 0x00077930 20767665 63000000 28736e61 7073686f vvec...(snapsho │ │ │ │ + 0x00077940 74202020 20202020 43414d2d 49442020 t CAM-ID │ │ │ │ + 0x00077950 20202046 494c454e 414d4520 5b464f52 FILENAME [FOR │ │ │ │ + 0x00077960 4d415420 5b585349 5a45205b 5953495a MAT [XSIZE [YSIZ │ │ │ │ + 0x00077970 455d5d5d 290a5361 76652061 20736e61 E]]]).Save a sna │ │ │ │ + 0x00077980 7073686f 74206f66 2043414d 2d494420 pshot of CAM-ID │ │ │ │ + 0x00077990 696e2074 68652046 494c454e 414d4520 in the FILENAME │ │ │ │ + 0x000779a0 28612073 7472696e 67292e00 28777269 (a string)..(wri │ │ │ │ + 0x000779b0 7465207b 636f6d6d 616e647c 67656f6d te {command|geom │ │ │ │ + 0x000779c0 65747279 7c63616d 6572617c 7472616e etry|camera|tran │ │ │ │ + 0x000779d0 73666f72 6d7c6e74 72616e73 666f726d sform|ntransform │ │ │ │ + 0x000779e0 7c77696e 646f777c 62626f78 7d204649 |window|bbox} FI │ │ │ │ + 0x000779f0 4c454e41 4d45205b 49447c28 4944202e LENAME [ID|(ID . │ │ │ │ + 0x00077a00 2e2e295d 205b7365 6c667c77 6f726c64 ..)] [self|world │ │ │ │ + 0x00077a10 7c756e69 76657273 657c6f74 68657249 |universe|otherI │ │ │ │ + 0x00077a20 445d290a 09777269 74652064 65736372 D])..write descr │ │ │ │ + 0x00077a30 69707469 6f6e206f 66204944 20696e20 iption of ID in │ │ │ │ + 0x00077a40 67697665 6e20666f 726d6174 20746f20 given format to │ │ │ │ + 0x00077a50 46494c45 4e414d45 2e20204c 6173740a FILENAME. Last. │ │ │ │ + 0x00077a60 09706172 616d6574 65722063 686f6f73 .parameter choos │ │ │ │ + 0x00077a70 65732063 6f6f7264 696e6174 65207379 es coordinate sy │ │ │ │ + 0x00077a80 7374656d 20666f72 2067656f 6d657472 stem for geometr │ │ │ │ + 0x00077a90 79202620 7472616e 73666f72 6d3a0a09 y & transform:.. │ │ │ │ + 0x00077aa0 73656c66 3a206a75 73742074 6865206f self: just the o │ │ │ │ + 0x00077ab0 626a6563 742c206e 6f207472 616e7366 bject, no transf │ │ │ │ + 0x00077ac0 6f726d61 74696f6e 206f7220 61707065 ormation or appe │ │ │ │ + 0x00077ad0 6172616e 63652028 67656f6d 65747279 arance (geometry │ │ │ │ + 0x00077ae0 206f6e6c 79290a09 776f726c 643a2074 only)..world: t │ │ │ │ + 0x00077af0 6865206f 626a6563 74206173 20706f73 he object as pos │ │ │ │ + 0x00077b00 6974696f 6e656420 77697468 696e2074 itioned within t │ │ │ │ + 0x00077b10 68652057 6f726c64 2e0a0975 6e697665 he World...unive │ │ │ │ + 0x00077b20 7273653a 206f626a 65637427 7320706f rse: object's po │ │ │ │ + 0x00077b30 73697469 6f6e2069 6e20756e 69766572 sition in univer │ │ │ │ + 0x00077b40 73616c20 636f6f72 64696e61 7465733b sal coordinates; │ │ │ │ + 0x00077b50 0a09696e 636c7564 65732057 6f726c64 ..includes World │ │ │ │ + 0x00077b60 7472616e 73666f72 6d0a096f 74686572 transform..other │ │ │ │ + 0x00077b70 2049443a 20746865 206f626a 65637420 ID: the object │ │ │ │ + 0x00077b80 7472616e 73666f72 6d656420 746f206f transformed to o │ │ │ │ + 0x00077b90 74686572 49442773 20636f6f 7264696e therID's coordin │ │ │ │ + 0x00077ba0 61746520 73797374 656d2e0a 0a094120 ate system....A │ │ │ │ + 0x00077bb0 66696c65 6e616d65 206f6620 222d2220 filename of "-" │ │ │ │ + 0x00077bc0 69732061 20737065 6369616c 20636173 is a special cas │ │ │ │ + 0x00077bd0 653a2064 61746120 61726520 77726974 e: data are writ │ │ │ │ + 0x00077be0 74656e20 746f2074 68650a09 73747265 ten to the..stre │ │ │ │ + 0x00077bf0 616d2066 726f6d20 77686963 68207468 am from which th │ │ │ │ + 0x00077c00 65202777 72697465 2720636f 6d6d616e e 'write' comman │ │ │ │ + 0x00077c10 64207761 73207265 61642e20 20466f72 d was read. For │ │ │ │ + 0x00077c20 20657874 65726e61 6c0a096d 6f64756c external..modul │ │ │ │ + 0x00077c30 65732c20 74686520 64617461 20617265 es, the data are │ │ │ │ + 0x00077c40 2073656e 7420746f 20746865 206d6f64 sent to the mod │ │ │ │ + 0x00077c50 756c6527 73207374 616e6461 72642069 ule's standard i │ │ │ │ + 0x00077c60 6e707574 2e0a0946 6f722063 6f6d6d61 nput...For comma │ │ │ │ + 0x00077c70 6e647320 6e6f7420 72656164 2066726f nds not read fro │ │ │ │ + 0x00077c80 6d20616e 20657874 65726e61 6c207072 m an external pr │ │ │ │ + 0x00077c90 6f677261 6d2c2022 2d22206d 65616e73 ogram, "-" means │ │ │ │ + 0x00077ca0 0a096765 6f6d7669 65772773 20737461 ..geomview's sta │ │ │ │ + 0x00077cb0 6e646172 64206f75 74707574 2e202028 ndard output. ( │ │ │ │ + 0x00077cc0 53656520 616c736f 20746865 2022636f See also the "co │ │ │ │ + 0x00077cd0 6d6d616e 64220a09 636f6d6d 616e642e mmand"..command. │ │ │ │ + 0x00077ce0 290a0a09 54686520 49442063 616e2065 )...The ID can e │ │ │ │ + 0x00077cf0 69746865 72206265 20612073 696e676c ither be a singl │ │ │ │ + 0x00077d00 65206964 206f7220 61207061 72656e74 e id or a parent │ │ │ │ + 0x00077d10 68657369 7a656420 6c697374 206f660a hesized list of. │ │ │ │ + 0x00077d20 09696473 2c206c69 6b652022 67302220 .ids, like "g0" │ │ │ │ + 0x00077d30 6f722022 28673220 67312064 6f646563 or "(g2 g1 dodec │ │ │ │ + 0x00077d40 2e6f6666 29222e00 2863616d 6572612d .off)"..(camera- │ │ │ │ + 0x00077d50 70726f70 207b2067 656f6d65 74727920 prop { geometry │ │ │ │ + 0x00077d60 6f626a65 6374207d 2020205b 70726f6a object } [proj │ │ │ │ + 0x00077d70 65637469 76655d29 0a095370 65636966 ective])..Specif │ │ │ │ + 0x00077d80 79207468 65206f62 6a656374 20746f20 y the object to │ │ │ │ + 0x00077d90 62652073 686f776e 20776865 6e206472 be shown when dr │ │ │ │ + 0x00077da0 6177696e 67206f74 68657220 63616d65 awing other came │ │ │ │ + 0x00077db0 7261732e 0a094279 20646566 61756c74 ras...By default │ │ │ │ + 0x00077dc0 2c207468 6973206f 626a6563 74206973 , this object is │ │ │ │ + 0x00077dd0 20647261 776e2077 69746820 69747320 drawn with its │ │ │ │ + 0x00077de0 6f726967 696e2061 74207468 65206361 origin at the ca │ │ │ │ + 0x00077df0 6d657261 2c0a0961 6e642077 69746820 mera,..and with │ │ │ │ + 0x00077e00 74686520 63616d65 7261206c 6f6f6b69 the camera looki │ │ │ │ + 0x00077e10 6e672074 6f776172 64207468 65206f62 ng toward the ob │ │ │ │ + 0x00077e20 6a656374 2773202d 5a206178 69732e0a ject's -Z axis.. │ │ │ │ + 0x00077e30 09576974 68207468 65202270 726f6a65 .With the "proje │ │ │ │ + 0x00077e40 63746976 6522206b 6579776f 72642c20 ctive" keyword, │ │ │ │ + 0x00077e50 74686520 63616d65 72612773 20766965 the camera's vie │ │ │ │ + 0x00077e60 77696e67 2070726f 6a656374 696f6e20 wing projection │ │ │ │ + 0x00077e70 69730a09 616c736f 20617070 6c696564 is..also applied │ │ │ │ + 0x00077e80 20746f20 74686520 6f626a65 63743b20 to the object; │ │ │ │ + 0x00077e90 74686973 20706c61 63657320 74686520 this places the │ │ │ │ + 0x00077ea0 6f626a65 63742773 205a3d2d 3120616e object's Z=-1 an │ │ │ │ + 0x00077eb0 64205a3d 2b312061 740a096e 65617220 d Z=+1 at..near │ │ │ │ + 0x00077ec0 616e6420 66617220 636c6970 70696e67 and far clipping │ │ │ │ + 0x00077ed0 20706c61 6e65732c 20776974 68207468 planes, with th │ │ │ │ + 0x00077ee0 65207669 6577696e 67206172 6561202d e viewing area - │ │ │ │ + 0x00077ef0 313c3d7b 582c597d 3c3d2b31 2e0a0945 1<={X,Y}<=+1...E │ │ │ │ + 0x00077f00 78616d70 6c653a20 20286361 6d657261 xample: (camera │ │ │ │ + 0x00077f10 2d70726f 70207b20 3c206375 6265207d -prop { < cube } │ │ │ │ + 0x00077f20 2070726f 6a656374 69766529 00000000 projective).... │ │ │ │ + 0x00077f30 28616c6c 2067656f 6d657472 79292020 (all geometry) │ │ │ │ + 0x00077f40 72657475 726e7320 61206c69 7374206f returns a list o │ │ │ │ + 0x00077f50 66206e61 6d657320 6f662061 6c6c2067 f names of all g │ │ │ │ + 0x00077f60 656f6d65 74727920 6f626a65 6374732e eometry objects. │ │ │ │ + 0x00077f70 0a28616c 6c206361 6d657261 29097265 .(all camera).re │ │ │ │ + 0x00077f80 7475726e 73206120 6c697374 206f6620 turns a list of │ │ │ │ + 0x00077f90 6e616d65 73206f66 20616c6c 2063616d names of all cam │ │ │ │ + 0x00077fa0 65726173 2e0a2861 6c6c2065 6d6f6475 eras..(all emodu │ │ │ │ + 0x00077fb0 6c652064 6566696e 65642920 20726574 le defined) ret │ │ │ │ + 0x00077fc0 75726e73 2061206c 69737420 6f662061 urns a list of a │ │ │ │ + 0x00077fd0 6c6c2064 6566696e 65642065 78746572 ll defined exter │ │ │ │ + 0x00077fe0 6e616c20 6d6f6475 6c65732e 0a28616c nal modules..(al │ │ │ │ + 0x00077ff0 6c20656d 6f64756c 65207275 6e6e696e l emodule runnin │ │ │ │ + 0x00078000 67292020 72657475 726e7320 61206c69 g) returns a li │ │ │ │ + 0x00078010 7374206f 6620616c 6c207275 6e6e696e st of all runnin │ │ │ │ + 0x00078020 67206578 7465726e 616c206d 6f64756c g external modul │ │ │ │ + 0x00078030 65732e0a 55736520 652e672e 20606028 es..Use e.g. ``( │ │ │ │ + 0x00078040 6563686f 2028616c 6c206765 6f6d6574 echo (all geomet │ │ │ │ + 0x00078050 72792929 27272074 6f207072 696e7420 ry))'' to print │ │ │ │ + 0x00078060 73756368 2061206c 6973742e 00000000 such a list..... │ │ │ │ + 0x00078070 28656d6f 64756c65 2d646566 696e6564 (emodule-defined │ │ │ │ + 0x00078080 20226d6f 64756c65 6e616d65 22290a09 "modulename").. │ │ │ │ + 0x00078090 49662074 68652067 6976656e 20657874 If the given ext │ │ │ │ + 0x000780a0 65726e61 6c2d6d6f 64756c65 206e616d ernal-module nam │ │ │ │ + 0x000780b0 65206973 206b6e6f 776e2c20 72657475 e is known, retu │ │ │ │ + 0x000780c0 726e7320 74686520 6e616d65 206f660a rns the name of. │ │ │ │ + 0x000780d0 09746865 2070726f 6772616d 20696e76 .the program inv │ │ │ │ + 0x000780e0 6f6b6564 20776865 6e206974 27732072 oked when it's r │ │ │ │ + 0x000780f0 756e2061 73206120 71756f74 65642073 un as a quoted s │ │ │ │ + 0x00078100 7472696e 673b206f 74686572 77697365 tring; otherwise │ │ │ │ + 0x00078110 0a097265 7475726e 73206e69 6c2e2020 ..returns nil. │ │ │ │ + 0x00078120 60602865 63686f20 28656d6f 64756c65 ``(echo (emodule │ │ │ │ + 0x00078130 2d646566 696e6564 20226e61 6d652229 -defined "name") │ │ │ │ + 0x00078140 29272720 7072696e 74732074 68652073 )'' prints the s │ │ │ │ + 0x00078150 7472696e 672e0000 28656d6f 64756c65 tring...(emodule │ │ │ │ + 0x00078160 2d706174 68290a09 52657475 726e7320 -path)..Returns │ │ │ │ + 0x00078170 74686520 63757272 656e7420 73656172 the current sear │ │ │ │ + 0x00078180 63682070 61746820 666f7220 65787465 ch path for exte │ │ │ │ + 0x00078190 726e616c 206d6f64 756c6573 2e0a094e rnal modules...N │ │ │ │ + 0x000781a0 6f74653a 20746f20 61637475 616c6c79 ote: to actually │ │ │ │ + 0x000781b0 20736565 20746865 2076616c 75652072 see the value r │ │ │ │ + 0x000781c0 65747572 6e656420 62792074 68697320 eturned by this │ │ │ │ + 0x000781d0 66756e63 74696f6e 0a09796f 75207368 function..you sh │ │ │ │ + 0x000781e0 6f756c64 20777261 70206974 20696e20 ould wrap it in │ │ │ │ + 0x000781f0 61206361 6c6c2074 6f206563 686f3a20 a call to echo: │ │ │ │ + 0x00078200 28656368 6f202865 6d6f6475 6c652d70 (echo (emodule-p │ │ │ │ + 0x00078210 61746829 292e0a20 20202020 20202053 ath)).. S │ │ │ │ + 0x00078220 65652061 6c736f20 7365742d 656d6f64 ee also set-emod │ │ │ │ + 0x00078230 756c652d 70617468 2e000000 28726568 ule-path....(reh │ │ │ │ + 0x00078240 6173682d 656d6f64 756c652d 70617468 ash-emodule-path │ │ │ │ + 0x00078250 290a0952 65627569 6c647320 74686520 )..Rebuilds the │ │ │ │ + 0x00078260 6170706c 69636174 696f6e20 28657874 application (ext │ │ │ │ + 0x00078270 65726e61 6c206d6f 64756c65 29206272 ernal module) br │ │ │ │ + 0x00078280 6f777365 72206279 20726561 64696e67 owser by reading │ │ │ │ + 0x00078290 0a09616c 6c202e67 656f6d76 6965772d ..all .geomview- │ │ │ │ + 0x000782a0 2a206669 6c657320 696e2061 6c6c2064 * files in all d │ │ │ │ + 0x000782b0 69726563 746f7269 6573206f 6e207468 irectories on th │ │ │ │ + 0x000782c0 6520656d 6f64756c 652d7061 74682e0a e emodule-path.. │ │ │ │ + 0x000782d0 09507269 6d617269 6c792069 6e74656e .Primarily inten │ │ │ │ + 0x000782e0 64656420 666f7220 696e7465 726e616c ded for internal │ │ │ │ + 0x000782f0 20757365 3b20616e 79206170 706c6963 use; any applic │ │ │ │ + 0x00078300 6174696f 6e732064 6566696e 65640a09 ations defined.. │ │ │ │ + 0x00078310 62792028 656d6f64 756c652d 64656669 by (emodule-defi │ │ │ │ + 0x00078320 6e65202e 2e2e2920 636f6d6d 616e6473 ne ...) commands │ │ │ │ + 0x00078330 206f7574 73696465 206f6620 74686520 outside of the │ │ │ │ + 0x00078340 2e67656f 6d766965 772d2a0a 0966696c .geomview-*..fil │ │ │ │ + 0x00078350 6573206f 6e207468 6520656d 6f64756c es on the emodul │ │ │ │ + 0x00078360 652d7061 74682077 696c6c20 6265206c e-path will be l │ │ │ │ + 0x00078370 6f73742e 2020446f 6573206e 6f742073 ost. Does not s │ │ │ │ + 0x00078380 6f727420 7468650a 09656e74 72696573 ort the..entries │ │ │ │ + 0x00078390 20696e20 74686520 62726f77 65723b20 in the brower; │ │ │ │ + 0x000783a0 73656520 28656d6f 64756c65 2d736f72 see (emodule-sor │ │ │ │ + 0x000783b0 74292066 6f722074 6861742e 00000000 t) for that..... │ │ │ │ + 0x000783c0 28736574 2d656d6f 64756c65 2d706174 (set-emodule-pat │ │ │ │ + 0x000783d0 68202020 20202028 50415448 31202e2e h (PATH1 .. │ │ │ │ + 0x000783e0 2e205041 54484e29 290a0953 65747320 . PATHN))..Sets │ │ │ │ + 0x000783f0 74686520 73656172 63682070 61746820 the search path │ │ │ │ + 0x00078400 666f7220 65787465 726e616c 206d6f64 for external mod │ │ │ │ + 0x00078410 756c6573 2e202054 68652050 41544869 ules. The PATHi │ │ │ │ + 0x00078420 2073686f 756c640a 09626520 70617468 should..be path │ │ │ │ + 0x00078430 6e616d65 73206f66 20646972 6563746f names of directo │ │ │ │ + 0x00078440 72696573 20636f6e 7461696e 696e672c ries containing, │ │ │ │ + 0x00078450 20666f72 20656163 68206d6f 64756c65 for each module │ │ │ │ + 0x00078460 2c207468 650a096d 6f64756c 65277320 , the..module's │ │ │ │ + 0x00078470 65786563 75746162 6c652066 696c6520 executable file │ │ │ │ + 0x00078480 616e6420 61202e67 656f6d76 6965772d and a .geomview- │ │ │ │ + 0x00078490 3c6d6f64 756c656e 616d653e 2066696c fil │ │ │ │ + 0x000784a0 650a0977 68696368 20636f6e 7461696e e..which contain │ │ │ │ + 0x000784b0 7320616e 2028656d 6f64756c 652d6465 s an (emodule-de │ │ │ │ + 0x000784c0 66696e65 202e2e2e 2920636f 6d6d616e fine ...) comman │ │ │ │ + 0x000784d0 6420666f 72207468 61740a09 6d6f6475 d for that..modu │ │ │ │ + 0x000784e0 6c652e20 20546869 7320636f 6d6d616e le. This comman │ │ │ │ + 0x000784f0 6420696d 706c6963 69746c79 2063616c d implicitly cal │ │ │ │ + 0x00078500 6c732028 72656861 73682d65 6d6f6475 ls (rehash-emodu │ │ │ │ + 0x00078510 6c652d70 61746829 0a09746f 20726562 le-path)..to reb │ │ │ │ + 0x00078520 75696c64 20746865 20617070 6c696361 uild the applica │ │ │ │ + 0x00078530 74696f6e 2062726f 77657220 66726f6d tion brower from │ │ │ │ + 0x00078540 20746865 206e6577 20706174 68207365 the new path se │ │ │ │ + 0x00078550 7474696e 672e0a09 54686520 73706563 tting...The spec │ │ │ │ + 0x00078560 69616c20 64697265 63746f72 79206e61 ial directory na │ │ │ │ + 0x00078570 6d652022 2b222069 73207265 706c6163 me "+" is replac │ │ │ │ + 0x00078580 65642062 79207468 65206578 69737469 ed by the existi │ │ │ │ + 0x00078590 6e672070 6174682c 0a09736f 20652e67 ng path,..so e.g │ │ │ │ + 0x000785a0 2e202873 65742d65 6d6f6475 6c652d70 . (set-emodule-p │ │ │ │ + 0x000785b0 61746820 286d7964 6972202b 29292070 ath (mydir +)) p │ │ │ │ + 0x000785c0 72657065 6e647320 6d796469 7220746f repends mydir to │ │ │ │ + 0x000785d0 20746865 20706174 682e0000 286c6f61 the path...(loa │ │ │ │ + 0x000785e0 642d7061 7468290a 09526574 75726e73 d-path)..Returns │ │ │ │ + 0x000785f0 20746865 20637572 72656e74 20736561 the current sea │ │ │ │ + 0x00078600 72636820 70617468 20666f72 20636f6d rch path for com │ │ │ │ + 0x00078610 6d616e64 2c206765 6f6d6574 72792c20 mand, geometry, │ │ │ │ + 0x00078620 6574632e 2066696c 65732e0a 094e6f74 etc. files...Not │ │ │ │ + 0x00078630 653a2074 6f206163 7475616c 6c792073 e: to actually s │ │ │ │ + 0x00078640 65652074 68652076 616c7565 20726574 ee the value ret │ │ │ │ + 0x00078650 75726e65 64206279 20746869 73206675 urned by this fu │ │ │ │ + 0x00078660 6e637469 6f6e0a09 796f7520 73686f75 nction..you shou │ │ │ │ + 0x00078670 6c642077 72617020 69742069 6e206120 ld wrap it in a │ │ │ │ + 0x00078680 63616c6c 20746f20 6563686f 3a202865 call to echo: (e │ │ │ │ + 0x00078690 63686f20 286c6f61 642d7061 74682929 cho (load-path)) │ │ │ │ + 0x000786a0 2e0a0953 65652061 6c736f20 7365742d ...See also set- │ │ │ │ + 0x000786b0 6c6f6164 2d706174 682e0000 28736574 load-path...(set │ │ │ │ + 0x000786c0 2d6c6f61 642d7061 74682020 20202020 -load-path │ │ │ │ + 0x000786d0 28504154 4831202e 2e2e2050 4154484e (PATH1 ... PATHN │ │ │ │ + 0x000786e0 29290a09 53657473 20736561 72636820 ))..Sets search │ │ │ │ + 0x000786f0 70617468 20666f72 20636f6d 6d616e64 path for command │ │ │ │ + 0x00078700 2c206765 6f6d6574 72792c20 6574632e , geometry, etc. │ │ │ │ + 0x00078710 2066696c 65732e20 20546865 20504154 files. The PAT │ │ │ │ + 0x00078720 48690a09 61726520 73747269 6e677320 Hi..are strings │ │ │ │ + 0x00078730 67697669 6e672074 68652070 6174686e giving the pathn │ │ │ │ + 0x00078740 616d6573 206f6620 64697265 63746f72 ames of director │ │ │ │ + 0x00078750 69657320 746f2062 65207365 61726368 ies to be search │ │ │ │ + 0x00078760 65642e0a 09546865 20737065 6369616c ed...The special │ │ │ │ + 0x00078770 20646972 6563746f 7279206e 616d6520 directory name │ │ │ │ + 0x00078780 222b2220 69732072 65706c61 63656420 "+" is replaced │ │ │ │ + 0x00078790 62792074 68652065 78697374 696e6720 by the existing │ │ │ │ + 0x000787a0 70617468 2c0a0973 6f20652e 672e2028 path,..so e.g. ( │ │ │ │ + 0x000787b0 7365742d 6c6f6164 2d706174 6820286d set-load-path (m │ │ │ │ + 0x000787c0 79646972 202b2929 20707265 70656e64 ydir +)) prepend │ │ │ │ + 0x000787d0 73206d79 64697220 746f2074 68652070 s mydir to the p │ │ │ │ + 0x000787e0 6174682e 00000000 28a20400 a9fc0300 ath.....(....... │ │ │ │ + 0x000787f0 0000803f 34a20400 adfb0300 0000803f ...?4..........? │ │ │ │ + 0x00078800 40a20400 a9fc0300 cdcccc3d 50a20400 @..........=P... │ │ │ │ + 0x00078810 adfb0300 cdcccc3d 00000000 00000000 .......=........ │ │ │ │ + 0x00078820 00000000 28a20400 5dfa0300 0000803f ....(...]......? │ │ │ │ + 0x00078830 34a20400 81f60300 0000803f 40a20400 4..........?@... │ │ │ │ + 0x00078840 5dfa0300 cdcccc3d 50a20400 81f60300 ]......=P....... │ │ │ │ + 0x00078850 cdcccc3d 00000000 00000000 00000000 ...=............ │ │ │ │ + 0x00078860 28a20400 c1f80300 0000803f 34a20400 (..........?4... │ │ │ │ + 0x00078870 75f50300 0000803f 40a20400 c1f80300 u......?@....... │ │ │ │ + 0x00078880 cdcccc3d 50a20400 75f50300 cdcccc3d ...=P...u......= │ │ │ │ + 0x00078890 00000000 00000000 00000000 28a20400 ............(... │ │ │ │ + 0x000788a0 e5fd0300 0000803f 34a20400 2d000400 .......?4...-... │ │ │ │ + 0x000788b0 0000803f 40a20400 e5fd0300 cdcccc3d ...?@..........= │ │ │ │ + 0x000788c0 50a20400 2d000400 cdcccc3d 00000000 P...-......=.... │ │ │ │ + 0x000788d0 00000000 00000000 28a20400 81f30300 ........(....... │ │ │ │ + 0x000788e0 0000803f 34a20400 adf70300 0000803f ...?4..........? │ │ │ │ + 0x000788f0 40a20400 81f30300 cdcccc3d 50a20400 @..........=P... │ │ │ │ + 0x00078900 adf70300 cdcccc3d 00000000 00000000 .......=........ │ │ │ │ + 0x00078910 00000000 28a20400 a9f00300 0000803f ....(..........? │ │ │ │ + 0x00078920 00000000 00000000 00000000 28a20400 ............(... │ │ │ │ + 0x00078930 d1f40300 0000803f 00000000 00000000 .......?........ │ │ │ │ 0x00078940 00000000 00000000 00000000 00000000 ................ │ │ │ │ - 0x00078950 00000000 98a30400 2d260400 05280400 ........-&...(.. │ │ │ │ - 0x00078960 11280400 15280400 ec480400 252d0400 .(...(...H..%-.. │ │ │ │ - 0x00078970 092f0400 292f0400 452f0400 20490400 ./..)/..E/.. I.. │ │ │ │ - 0x00078980 a5280400 e12a0400 012b0400 3d2b0400 .(...*...+..=+.. │ │ │ │ - 0x00078990 a0a30400 cd170400 251a0400 591a0400 ........%...Y... │ │ │ │ - 0x000789a0 a91a0400 aca30400 65300400 3d320400 ........e0..=2.. │ │ │ │ - 0x000789b0 45320400 49320400 b8a30400 99360400 E2..I2.......6.. │ │ │ │ - 0x000789c0 75380400 95380400 ad380400 44a50400 u8...8...8..D... │ │ │ │ - 0x000789d0 d5320400 09350400 11350400 29350400 .2...5...5..)5.. │ │ │ │ - 0x000789e0 a8a40400 05200400 e1210400 e9210400 ..... ...!...!.. │ │ │ │ - 0x000789f0 01220400 c0a30400 35230400 85250400 ."......5#...%.. │ │ │ │ - 0x00078a00 8d250400 91250400 485b0400 093a0400 .%...%..H[...:.. │ │ │ │ - 0x00078a10 f93c0400 013d0400 053d0400 64600400 .<...=...=..d`.. │ │ │ │ - 0x00078a20 551c0400 911e0400 991e0400 b11e0400 U............... │ │ │ │ - 0x00078a30 94610400 21120400 39150400 41150400 .a..!...9...A... │ │ │ │ - 0x00078a40 99150400 00000000 00000000 00000000 ................ │ │ │ │ - 0x00078a50 00000000 00000000 ........ │ │ │ │ + 0x00078950 00000000 00000000 98a30400 2d260400 ............-&.. │ │ │ │ + 0x00078960 05280400 11280400 15280400 ec480400 .(...(...(...H.. │ │ │ │ + 0x00078970 252d0400 092f0400 292f0400 452f0400 %-.../..)/..E/.. │ │ │ │ + 0x00078980 20490400 a5280400 e12a0400 012b0400 I...(...*...+.. │ │ │ │ + 0x00078990 3d2b0400 a0a30400 cd170400 251a0400 =+..........%... │ │ │ │ + 0x000789a0 591a0400 a91a0400 aca30400 65300400 Y...........e0.. │ │ │ │ + 0x000789b0 3d320400 45320400 49320400 b8a30400 =2..E2..I2...... │ │ │ │ + 0x000789c0 99360400 75380400 95380400 ad380400 .6..u8...8...8.. │ │ │ │ + 0x000789d0 44a50400 d5320400 09350400 11350400 D....2...5...5.. │ │ │ │ + 0x000789e0 29350400 a8a40400 05200400 e1210400 )5....... ...!.. │ │ │ │ + 0x000789f0 e9210400 01220400 c0a30400 35230400 .!..."......5#.. │ │ │ │ + 0x00078a00 85250400 8d250400 91250400 485b0400 .%...%...%..H[.. │ │ │ │ + 0x00078a10 093a0400 f93c0400 013d0400 053d0400 .:...<...=...=.. │ │ │ │ + 0x00078a20 64600400 551c0400 911e0400 991e0400 d`..U........... │ │ │ │ + 0x00078a30 b11e0400 94610400 21120400 39150400 .....a..!...9... │ │ │ │ + 0x00078a40 41150400 99150400 00000000 00000000 A............... │ │ │ │ + 0x00078a50 00000000 00000000 00000000 ............ │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 36333635 34323236 62363065 31306361 63654226b60e10ca │ │ │ │ - 0x00000010 65626533 38616364 64326162 65323031 ebe38acdd2abe201 │ │ │ │ - 0x00000020 30303963 37652e64 65627567 00000000 009c7e.debug.... │ │ │ │ - 0x00000030 6c150301 l... │ │ │ │ + 0x00000000 66633865 61643162 31626163 32383963 fc8ead1b1bac289c │ │ │ │ + 0x00000010 36323366 33383530 62346135 61386531 623f3850b4a5a8e1 │ │ │ │ + 0x00000020 64633239 39392e64 65627567 00000000 dc2999.debug.... │ │ │ │ + 0x00000030 b8cfb409 .... │ │ ├── ./usr/share/doc/geomview/geomview.ps.gz │ │ │ ├── geomview.ps │ │ │ │ @@ -27,16 +27,16 @@ │ │ │ │ 000001a0: 616c 6579 652e 636f 6d29 0a25 4456 4950 aleye.com).%DVIP │ │ │ │ 000001b0: 5343 6f6d 6d61 6e64 4c69 6e65 3a20 6476 SCommandLine: dv │ │ │ │ 000001c0: 6970 7320 2d6f 2067 656f 6d76 6965 772e ips -o geomview. │ │ │ │ 000001d0: 7073 2067 656f 6d76 6965 772e 6476 690a ps geomview.dvi. │ │ │ │ 000001e0: 2544 5649 5053 5061 7261 6d65 7465 7273 %DVIPSParameters │ │ │ │ 000001f0: 3a20 6470 693d 3630 300a 2544 5649 5053 : dpi=600.%DVIPS │ │ │ │ 00000200: 536f 7572 6365 3a20 2054 6558 206f 7574 Source: TeX out │ │ │ │ -00000210: 7075 7420 3230 3235 2e30 392e 3236 3a32 put 2025.09.26:2 │ │ │ │ -00000220: 3231 390a 2525 4265 6769 6e50 726f 6353 219.%%BeginProcS │ │ │ │ +00000210: 7075 7420 3230 3235 2e31 302e 3233 3a30 put 2025.10.23:0 │ │ │ │ +00000220: 3532 370a 2525 4265 6769 6e50 726f 6353 527.%%BeginProcS │ │ │ │ 00000230: 6574 3a20 7465 782e 7072 6f20 3020 300a et: tex.pro 0 0. │ │ │ │ 00000240: 2521 0a2f 5465 5844 6963 7420 3330 3020 %!./TeXDict 300 │ │ │ │ 00000250: 6469 6374 2064 6566 2054 6558 4469 6374 dict def TeXDict │ │ │ │ 00000260: 2062 6567 696e 2f4e 7b64 6566 7d64 6566 begin/N{def}def │ │ │ │ 00000270: 2f42 7b62 696e 6420 6465 667d 4e2f 537b /B{bind def}N/S{ │ │ │ │ 00000280: 6578 6368 7d4e 2f58 7b53 0a4e 7d42 2f41 exch}N/X{S.N}B/A │ │ │ │ 00000290: 7b64 7570 7d42 2f54 527b 7472 616e 736c {dup}B/TR{transl